OZE_Main.list 4.2 MB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136137138139140141142143144145146147148149150151152153154155156157158159160161162163164165166167168169170171172173174175176177178179180181182183184185186187188189190191192193194195196197198199200201202203204205206207208209210211212213214215216217218219220221222223224225226227228229230231232233234235236237238239240241242243244245246247248249250251252253254255256257258259260261262263264265266267268269270271272273274275276277278279280281282283284285286287288289290291292293294295296297298299300301302303304305306307308309310311312313314315316317318319320321322323324325326327328329330331332333334335336337338339340341342343344345346347348349350351352353354355356357358359360361362363364365366367368369370371372373374375376377378379380381382383384385386387388389390391392393394395396397398399400401402403404405406407408409410411412413414415416417418419420421422423424425426427428429430431432433434435436437438439440441442443444445446447448449450451452453454455456457458459460461462463464465466467468469470471472473474475476477478479480481482483484485486487488489490491492493494495496497498499500501502503504505506507508509510511512513514515516517518519520521522523524525526527528529530531532533534535536537538539540541542543544545546547548549550551552553554555556557558559560561562563564565566567568569570571572573574575576577578579580581582583584585586587588589590591592593594595596597598599600601602603604605606607608609610611612613614615616617618619620621622623624625626627628629630631632633634635636637638639640641642643644645646647648649650651652653654655656657658659660661662663664665666667668669670671672673674675676677678679680681682683684685686687688689690691692693694695696697698699700701702703704705706707708709710711712713714715716717718719720721722723724725726727728729730731732733734735736737738739740741742743744745746747748749750751752753754755756757758759760761762763764765766767768769770771772773774775776777778779780781782783784785786787788789790791792793794795796797798799800801802803804805806807808809810811812813814815816817818819820821822823824825826827828829830831832833834835836837838839840841842843844845846847848849850851852853854855856857858859860861862863864865866867868869870871872873874875876877878879880881882883884885886887888889890891892893894895896897898899900901902903904905906907908909910911912913914915916917918919920921922923924925926927928929930931932933934935936937938939940941942943944945946947948949950951952953954955956957958959960961962963964965966967968969970971972973974975976977978979980981982983984985986987988989990991992993994995996997998999100010011002100310041005100610071008100910101011101210131014101510161017101810191020102110221023102410251026102710281029103010311032103310341035103610371038103910401041104210431044104510461047104810491050105110521053105410551056105710581059106010611062106310641065106610671068106910701071107210731074107510761077107810791080108110821083108410851086108710881089109010911092109310941095109610971098109911001101110211031104110511061107110811091110111111121113111411151116111711181119112011211122112311241125112611271128112911301131113211331134113511361137113811391140114111421143114411451146114711481149115011511152115311541155115611571158115911601161116211631164116511661167116811691170117111721173117411751176117711781179118011811182118311841185118611871188118911901191119211931194119511961197119811991200120112021203120412051206120712081209121012111212121312141215121612171218121912201221122212231224122512261227122812291230123112321233123412351236123712381239124012411242124312441245124612471248124912501251125212531254125512561257125812591260126112621263126412651266126712681269127012711272127312741275127612771278127912801281128212831284128512861287128812891290129112921293129412951296129712981299130013011302130313041305130613071308130913101311131213131314131513161317131813191320132113221323132413251326132713281329133013311332133313341335133613371338133913401341134213431344134513461347134813491350135113521353135413551356135713581359136013611362136313641365136613671368136913701371137213731374137513761377137813791380138113821383138413851386138713881389139013911392139313941395139613971398139914001401140214031404140514061407140814091410141114121413141414151416141714181419142014211422142314241425142614271428142914301431143214331434143514361437143814391440144114421443144414451446144714481449145014511452145314541455145614571458145914601461146214631464146514661467146814691470147114721473147414751476147714781479148014811482148314841485148614871488148914901491149214931494149514961497149814991500150115021503150415051506150715081509151015111512151315141515151615171518151915201521152215231524152515261527152815291530153115321533153415351536153715381539154015411542154315441545154615471548154915501551155215531554155515561557155815591560156115621563156415651566156715681569157015711572157315741575157615771578157915801581158215831584158515861587158815891590159115921593159415951596159715981599160016011602160316041605160616071608160916101611161216131614161516161617161816191620162116221623162416251626162716281629163016311632163316341635163616371638163916401641164216431644164516461647164816491650165116521653165416551656165716581659166016611662166316641665166616671668166916701671167216731674167516761677167816791680168116821683168416851686168716881689169016911692169316941695169616971698169917001701170217031704170517061707170817091710171117121713171417151716171717181719172017211722172317241725172617271728172917301731173217331734173517361737173817391740174117421743174417451746174717481749175017511752175317541755175617571758175917601761176217631764176517661767176817691770177117721773177417751776177717781779178017811782178317841785178617871788178917901791179217931794179517961797179817991800180118021803180418051806180718081809181018111812181318141815181618171818181918201821182218231824182518261827182818291830183118321833183418351836183718381839184018411842184318441845184618471848184918501851185218531854185518561857185818591860186118621863186418651866186718681869187018711872187318741875187618771878187918801881188218831884188518861887188818891890189118921893189418951896189718981899190019011902190319041905190619071908190919101911191219131914191519161917191819191920192119221923192419251926192719281929193019311932193319341935193619371938193919401941194219431944194519461947194819491950195119521953195419551956195719581959196019611962196319641965196619671968196919701971197219731974197519761977197819791980198119821983198419851986198719881989199019911992199319941995199619971998199920002001200220032004200520062007200820092010201120122013201420152016201720182019202020212022202320242025202620272028202920302031203220332034203520362037203820392040204120422043204420452046204720482049205020512052205320542055205620572058205920602061206220632064206520662067206820692070207120722073207420752076207720782079208020812082208320842085208620872088208920902091209220932094209520962097209820992100210121022103210421052106210721082109211021112112211321142115211621172118211921202121212221232124212521262127212821292130213121322133213421352136213721382139214021412142214321442145214621472148214921502151215221532154215521562157215821592160216121622163216421652166216721682169217021712172217321742175217621772178217921802181218221832184218521862187218821892190219121922193219421952196219721982199220022012202220322042205220622072208220922102211221222132214221522162217221822192220222122222223222422252226222722282229223022312232223322342235223622372238223922402241224222432244224522462247224822492250225122522253225422552256225722582259226022612262226322642265226622672268226922702271227222732274227522762277227822792280228122822283228422852286228722882289229022912292229322942295229622972298229923002301230223032304230523062307230823092310231123122313231423152316231723182319232023212322232323242325232623272328232923302331233223332334233523362337233823392340234123422343234423452346234723482349235023512352235323542355235623572358235923602361236223632364236523662367236823692370237123722373237423752376237723782379238023812382238323842385238623872388238923902391239223932394239523962397239823992400240124022403240424052406240724082409241024112412241324142415241624172418241924202421242224232424242524262427242824292430243124322433243424352436243724382439244024412442244324442445244624472448244924502451245224532454245524562457245824592460246124622463246424652466246724682469247024712472247324742475247624772478247924802481248224832484248524862487248824892490249124922493249424952496249724982499250025012502250325042505250625072508250925102511251225132514251525162517251825192520252125222523252425252526252725282529253025312532253325342535253625372538253925402541254225432544254525462547254825492550255125522553255425552556255725582559256025612562256325642565256625672568256925702571257225732574257525762577257825792580258125822583258425852586258725882589259025912592259325942595259625972598259926002601260226032604260526062607260826092610261126122613261426152616261726182619262026212622262326242625262626272628262926302631263226332634263526362637263826392640264126422643264426452646264726482649265026512652265326542655265626572658265926602661266226632664266526662667266826692670267126722673267426752676267726782679268026812682268326842685268626872688268926902691269226932694269526962697269826992700270127022703270427052706270727082709271027112712271327142715271627172718271927202721272227232724272527262727272827292730273127322733273427352736273727382739274027412742274327442745274627472748274927502751275227532754275527562757275827592760276127622763276427652766276727682769277027712772277327742775277627772778277927802781278227832784278527862787278827892790279127922793279427952796279727982799280028012802280328042805280628072808280928102811281228132814281528162817281828192820282128222823282428252826282728282829283028312832283328342835283628372838283928402841284228432844284528462847284828492850285128522853285428552856285728582859286028612862286328642865286628672868286928702871287228732874287528762877287828792880288128822883288428852886288728882889289028912892289328942895289628972898289929002901290229032904290529062907290829092910291129122913291429152916291729182919292029212922292329242925292629272928292929302931293229332934293529362937293829392940294129422943294429452946294729482949295029512952295329542955295629572958295929602961296229632964296529662967296829692970297129722973297429752976297729782979298029812982298329842985298629872988298929902991299229932994299529962997299829993000300130023003300430053006300730083009301030113012301330143015301630173018301930203021302230233024302530263027302830293030303130323033303430353036303730383039304030413042304330443045304630473048304930503051305230533054305530563057305830593060306130623063306430653066306730683069307030713072307330743075307630773078307930803081308230833084308530863087308830893090309130923093309430953096309730983099310031013102310331043105310631073108310931103111311231133114311531163117311831193120312131223123312431253126312731283129313031313132313331343135313631373138313931403141314231433144314531463147314831493150315131523153315431553156315731583159316031613162316331643165316631673168316931703171317231733174317531763177317831793180318131823183318431853186318731883189319031913192319331943195319631973198319932003201320232033204320532063207320832093210321132123213321432153216321732183219322032213222322332243225322632273228322932303231323232333234323532363237323832393240324132423243324432453246324732483249325032513252325332543255325632573258325932603261326232633264326532663267326832693270327132723273327432753276327732783279328032813282328332843285328632873288328932903291329232933294329532963297329832993300330133023303330433053306330733083309331033113312331333143315331633173318331933203321332233233324332533263327332833293330333133323333333433353336333733383339334033413342334333443345334633473348334933503351335233533354335533563357335833593360336133623363336433653366336733683369337033713372337333743375337633773378337933803381338233833384338533863387338833893390339133923393339433953396339733983399340034013402340334043405340634073408340934103411341234133414341534163417341834193420342134223423342434253426342734283429343034313432343334343435343634373438343934403441344234433444344534463447344834493450345134523453345434553456345734583459346034613462346334643465346634673468346934703471347234733474347534763477347834793480348134823483348434853486348734883489349034913492349334943495349634973498349935003501350235033504350535063507350835093510351135123513351435153516351735183519352035213522352335243525352635273528352935303531353235333534353535363537353835393540354135423543354435453546354735483549355035513552355335543555355635573558355935603561356235633564356535663567356835693570357135723573357435753576357735783579358035813582358335843585358635873588358935903591359235933594359535963597359835993600360136023603360436053606360736083609361036113612361336143615361636173618361936203621362236233624362536263627362836293630363136323633363436353636363736383639364036413642364336443645364636473648364936503651365236533654365536563657365836593660366136623663366436653666366736683669367036713672367336743675367636773678367936803681368236833684368536863687368836893690369136923693369436953696369736983699370037013702370337043705370637073708370937103711371237133714371537163717371837193720372137223723372437253726372737283729373037313732373337343735373637373738373937403741374237433744374537463747374837493750375137523753375437553756375737583759376037613762376337643765376637673768376937703771377237733774377537763777377837793780378137823783378437853786378737883789379037913792379337943795379637973798379938003801380238033804380538063807380838093810381138123813381438153816381738183819382038213822382338243825382638273828382938303831383238333834383538363837383838393840384138423843384438453846384738483849385038513852385338543855385638573858385938603861386238633864386538663867386838693870387138723873387438753876387738783879388038813882388338843885388638873888388938903891389238933894389538963897389838993900390139023903390439053906390739083909391039113912391339143915391639173918391939203921392239233924392539263927392839293930393139323933393439353936393739383939394039413942394339443945394639473948394939503951395239533954395539563957395839593960396139623963396439653966396739683969397039713972397339743975397639773978397939803981398239833984398539863987398839893990399139923993399439953996399739983999400040014002400340044005400640074008400940104011401240134014401540164017401840194020402140224023402440254026402740284029403040314032403340344035403640374038403940404041404240434044404540464047404840494050405140524053405440554056405740584059406040614062406340644065406640674068406940704071407240734074407540764077407840794080408140824083408440854086408740884089409040914092409340944095409640974098409941004101410241034104410541064107410841094110411141124113411441154116411741184119412041214122412341244125412641274128412941304131413241334134413541364137413841394140414141424143414441454146414741484149415041514152415341544155415641574158415941604161416241634164416541664167416841694170417141724173417441754176417741784179418041814182418341844185418641874188418941904191419241934194419541964197419841994200420142024203420442054206420742084209421042114212421342144215421642174218421942204221422242234224422542264227422842294230423142324233423442354236423742384239424042414242424342444245424642474248424942504251425242534254425542564257425842594260426142624263426442654266426742684269427042714272427342744275427642774278427942804281428242834284428542864287428842894290429142924293429442954296429742984299430043014302430343044305430643074308430943104311431243134314431543164317431843194320432143224323432443254326432743284329433043314332433343344335433643374338433943404341434243434344434543464347434843494350435143524353435443554356435743584359436043614362436343644365436643674368436943704371437243734374437543764377437843794380438143824383438443854386438743884389439043914392439343944395439643974398439944004401440244034404440544064407440844094410441144124413441444154416441744184419442044214422442344244425442644274428442944304431443244334434443544364437443844394440444144424443444444454446444744484449445044514452445344544455445644574458445944604461446244634464446544664467446844694470447144724473447444754476447744784479448044814482448344844485448644874488448944904491449244934494449544964497449844994500450145024503450445054506450745084509451045114512451345144515451645174518451945204521452245234524452545264527452845294530453145324533453445354536453745384539454045414542454345444545454645474548454945504551455245534554455545564557455845594560456145624563456445654566456745684569457045714572457345744575457645774578457945804581458245834584458545864587458845894590459145924593459445954596459745984599460046014602460346044605460646074608460946104611461246134614461546164617461846194620462146224623462446254626462746284629463046314632463346344635463646374638463946404641464246434644464546464647464846494650465146524653465446554656465746584659466046614662466346644665466646674668466946704671467246734674467546764677467846794680468146824683468446854686468746884689469046914692469346944695469646974698469947004701470247034704470547064707470847094710471147124713471447154716471747184719472047214722472347244725472647274728472947304731473247334734473547364737473847394740474147424743474447454746474747484749475047514752475347544755475647574758475947604761476247634764476547664767476847694770477147724773477447754776477747784779478047814782478347844785478647874788478947904791479247934794479547964797479847994800480148024803480448054806480748084809481048114812481348144815481648174818481948204821482248234824482548264827482848294830483148324833483448354836483748384839484048414842484348444845484648474848484948504851485248534854485548564857485848594860486148624863486448654866486748684869487048714872487348744875487648774878487948804881488248834884488548864887488848894890489148924893489448954896489748984899490049014902490349044905490649074908490949104911491249134914491549164917491849194920492149224923492449254926492749284929493049314932493349344935493649374938493949404941494249434944494549464947494849494950495149524953495449554956495749584959496049614962496349644965496649674968496949704971497249734974497549764977497849794980498149824983498449854986498749884989499049914992499349944995499649974998499950005001500250035004500550065007500850095010501150125013501450155016501750185019502050215022502350245025502650275028502950305031503250335034503550365037503850395040504150425043504450455046504750485049505050515052505350545055505650575058505950605061506250635064506550665067506850695070507150725073507450755076507750785079508050815082508350845085508650875088508950905091509250935094509550965097509850995100510151025103510451055106510751085109511051115112511351145115511651175118511951205121512251235124512551265127512851295130513151325133513451355136513751385139514051415142514351445145514651475148514951505151515251535154515551565157515851595160516151625163516451655166516751685169517051715172517351745175517651775178517951805181518251835184518551865187518851895190519151925193519451955196519751985199520052015202520352045205520652075208520952105211521252135214521552165217521852195220522152225223522452255226522752285229523052315232523352345235523652375238523952405241524252435244524552465247524852495250525152525253525452555256525752585259526052615262526352645265526652675268526952705271527252735274527552765277527852795280528152825283528452855286528752885289529052915292529352945295529652975298529953005301530253035304530553065307530853095310531153125313531453155316531753185319532053215322532353245325532653275328532953305331533253335334533553365337533853395340534153425343534453455346534753485349535053515352535353545355535653575358535953605361536253635364536553665367536853695370537153725373537453755376537753785379538053815382538353845385538653875388538953905391539253935394539553965397539853995400540154025403540454055406540754085409541054115412541354145415541654175418541954205421542254235424542554265427542854295430543154325433543454355436543754385439544054415442544354445445544654475448544954505451545254535454545554565457545854595460546154625463546454655466546754685469547054715472547354745475547654775478547954805481548254835484548554865487548854895490549154925493549454955496549754985499550055015502550355045505550655075508550955105511551255135514551555165517551855195520552155225523552455255526552755285529553055315532553355345535553655375538553955405541554255435544554555465547554855495550555155525553555455555556555755585559556055615562556355645565556655675568556955705571557255735574557555765577557855795580558155825583558455855586558755885589559055915592559355945595559655975598559956005601560256035604560556065607560856095610561156125613561456155616561756185619562056215622562356245625562656275628562956305631563256335634563556365637563856395640564156425643564456455646564756485649565056515652565356545655565656575658565956605661566256635664566556665667566856695670567156725673567456755676567756785679568056815682568356845685568656875688568956905691569256935694569556965697569856995700570157025703570457055706570757085709571057115712571357145715571657175718571957205721572257235724572557265727572857295730573157325733573457355736573757385739574057415742574357445745574657475748574957505751575257535754575557565757575857595760576157625763576457655766576757685769577057715772577357745775577657775778577957805781578257835784578557865787578857895790579157925793579457955796579757985799580058015802580358045805580658075808580958105811581258135814581558165817581858195820582158225823582458255826582758285829583058315832583358345835583658375838583958405841584258435844584558465847584858495850585158525853585458555856585758585859586058615862586358645865586658675868586958705871587258735874587558765877587858795880588158825883588458855886588758885889589058915892589358945895589658975898589959005901590259035904590559065907590859095910591159125913591459155916591759185919592059215922592359245925592659275928592959305931593259335934593559365937593859395940594159425943594459455946594759485949595059515952595359545955595659575958595959605961596259635964596559665967596859695970597159725973597459755976597759785979598059815982598359845985598659875988598959905991599259935994599559965997599859996000600160026003600460056006600760086009601060116012601360146015601660176018601960206021602260236024602560266027602860296030603160326033603460356036603760386039604060416042604360446045604660476048604960506051605260536054605560566057605860596060606160626063606460656066606760686069607060716072607360746075607660776078607960806081608260836084608560866087608860896090609160926093609460956096609760986099610061016102610361046105610661076108610961106111611261136114611561166117611861196120612161226123612461256126612761286129613061316132613361346135613661376138613961406141614261436144614561466147614861496150615161526153615461556156615761586159616061616162616361646165616661676168616961706171617261736174617561766177617861796180618161826183618461856186618761886189619061916192619361946195619661976198619962006201620262036204620562066207620862096210621162126213621462156216621762186219622062216222622362246225622662276228622962306231623262336234623562366237623862396240624162426243624462456246624762486249625062516252625362546255625662576258625962606261626262636264626562666267626862696270627162726273627462756276627762786279628062816282628362846285628662876288628962906291629262936294629562966297629862996300630163026303630463056306630763086309631063116312631363146315631663176318631963206321632263236324632563266327632863296330633163326333633463356336633763386339634063416342634363446345634663476348634963506351635263536354635563566357635863596360636163626363636463656366636763686369637063716372637363746375637663776378637963806381638263836384638563866387638863896390639163926393639463956396639763986399640064016402640364046405640664076408640964106411641264136414641564166417641864196420642164226423642464256426642764286429643064316432643364346435643664376438643964406441644264436444644564466447644864496450645164526453645464556456645764586459646064616462646364646465646664676468646964706471647264736474647564766477647864796480648164826483648464856486648764886489649064916492649364946495649664976498649965006501650265036504650565066507650865096510651165126513651465156516651765186519652065216522652365246525652665276528652965306531653265336534653565366537653865396540654165426543654465456546654765486549655065516552655365546555655665576558655965606561656265636564656565666567656865696570657165726573657465756576657765786579658065816582658365846585658665876588658965906591659265936594659565966597659865996600660166026603660466056606660766086609661066116612661366146615661666176618661966206621662266236624662566266627662866296630663166326633663466356636663766386639664066416642664366446645664666476648664966506651665266536654665566566657665866596660666166626663666466656666666766686669667066716672667366746675667666776678667966806681668266836684668566866687668866896690669166926693669466956696669766986699670067016702670367046705670667076708670967106711671267136714671567166717671867196720672167226723672467256726672767286729673067316732673367346735673667376738673967406741674267436744674567466747674867496750675167526753675467556756675767586759676067616762676367646765676667676768676967706771677267736774677567766777677867796780678167826783678467856786678767886789679067916792679367946795679667976798679968006801680268036804680568066807680868096810681168126813681468156816681768186819682068216822682368246825682668276828682968306831683268336834683568366837683868396840684168426843684468456846684768486849685068516852685368546855685668576858685968606861686268636864686568666867686868696870687168726873687468756876687768786879688068816882688368846885688668876888688968906891689268936894689568966897689868996900690169026903690469056906690769086909691069116912691369146915691669176918691969206921692269236924692569266927692869296930693169326933693469356936693769386939694069416942694369446945694669476948694969506951695269536954695569566957695869596960696169626963696469656966696769686969697069716972697369746975697669776978697969806981698269836984698569866987698869896990699169926993699469956996699769986999700070017002700370047005700670077008700970107011701270137014701570167017701870197020702170227023702470257026702770287029703070317032703370347035703670377038703970407041704270437044704570467047704870497050705170527053705470557056705770587059706070617062706370647065706670677068706970707071707270737074707570767077707870797080708170827083708470857086708770887089709070917092709370947095709670977098709971007101710271037104710571067107710871097110711171127113711471157116711771187119712071217122712371247125712671277128712971307131713271337134713571367137713871397140714171427143714471457146714771487149715071517152715371547155715671577158715971607161716271637164716571667167716871697170717171727173717471757176717771787179718071817182718371847185718671877188718971907191719271937194719571967197719871997200720172027203720472057206720772087209721072117212721372147215721672177218721972207221722272237224722572267227722872297230723172327233723472357236723772387239724072417242724372447245724672477248724972507251725272537254725572567257725872597260726172627263726472657266726772687269727072717272727372747275727672777278727972807281728272837284728572867287728872897290729172927293729472957296729772987299730073017302730373047305730673077308730973107311731273137314731573167317731873197320732173227323732473257326732773287329733073317332733373347335733673377338733973407341734273437344734573467347734873497350735173527353735473557356735773587359736073617362736373647365736673677368736973707371737273737374737573767377737873797380738173827383738473857386738773887389739073917392739373947395739673977398739974007401740274037404740574067407740874097410741174127413741474157416741774187419742074217422742374247425742674277428742974307431743274337434743574367437743874397440744174427443744474457446744774487449745074517452745374547455745674577458745974607461746274637464746574667467746874697470747174727473747474757476747774787479748074817482748374847485748674877488748974907491749274937494749574967497749874997500750175027503750475057506750775087509751075117512751375147515751675177518751975207521752275237524752575267527752875297530753175327533753475357536753775387539754075417542754375447545754675477548754975507551755275537554755575567557755875597560756175627563756475657566756775687569757075717572757375747575757675777578757975807581758275837584758575867587758875897590759175927593759475957596759775987599760076017602760376047605760676077608760976107611761276137614761576167617761876197620762176227623762476257626762776287629763076317632763376347635763676377638763976407641764276437644764576467647764876497650765176527653765476557656765776587659766076617662766376647665766676677668766976707671767276737674767576767677767876797680768176827683768476857686768776887689769076917692769376947695769676977698769977007701770277037704770577067707770877097710771177127713771477157716771777187719772077217722772377247725772677277728772977307731773277337734773577367737773877397740774177427743774477457746774777487749775077517752775377547755775677577758775977607761776277637764776577667767776877697770777177727773777477757776777777787779778077817782778377847785778677877788778977907791779277937794779577967797779877997800780178027803780478057806780778087809781078117812781378147815781678177818781978207821782278237824782578267827782878297830783178327833783478357836783778387839784078417842784378447845784678477848784978507851785278537854785578567857785878597860786178627863786478657866786778687869787078717872787378747875787678777878787978807881788278837884788578867887788878897890789178927893789478957896789778987899790079017902790379047905790679077908790979107911791279137914791579167917791879197920792179227923792479257926792779287929793079317932793379347935793679377938793979407941794279437944794579467947794879497950795179527953795479557956795779587959796079617962796379647965796679677968796979707971797279737974797579767977797879797980798179827983798479857986798779887989799079917992799379947995799679977998799980008001800280038004800580068007800880098010801180128013801480158016801780188019802080218022802380248025802680278028802980308031803280338034803580368037803880398040804180428043804480458046804780488049805080518052805380548055805680578058805980608061806280638064806580668067806880698070807180728073807480758076807780788079808080818082808380848085808680878088808980908091809280938094809580968097809880998100810181028103810481058106810781088109811081118112811381148115811681178118811981208121812281238124812581268127812881298130813181328133813481358136813781388139814081418142814381448145814681478148814981508151815281538154815581568157815881598160816181628163816481658166816781688169817081718172817381748175817681778178817981808181818281838184818581868187818881898190819181928193819481958196819781988199820082018202820382048205820682078208820982108211821282138214821582168217821882198220822182228223822482258226822782288229823082318232823382348235823682378238823982408241824282438244824582468247824882498250825182528253825482558256825782588259826082618262826382648265826682678268826982708271827282738274827582768277827882798280828182828283828482858286828782888289829082918292829382948295829682978298829983008301830283038304830583068307830883098310831183128313831483158316831783188319832083218322832383248325832683278328832983308331833283338334833583368337833883398340834183428343834483458346834783488349835083518352835383548355835683578358835983608361836283638364836583668367836883698370837183728373837483758376837783788379838083818382838383848385838683878388838983908391839283938394839583968397839883998400840184028403840484058406840784088409841084118412841384148415841684178418841984208421842284238424842584268427842884298430843184328433843484358436843784388439844084418442844384448445844684478448844984508451845284538454845584568457845884598460846184628463846484658466846784688469847084718472847384748475847684778478847984808481848284838484848584868487848884898490849184928493849484958496849784988499850085018502850385048505850685078508850985108511851285138514851585168517851885198520852185228523852485258526852785288529853085318532853385348535853685378538853985408541854285438544854585468547854885498550855185528553855485558556855785588559856085618562856385648565856685678568856985708571857285738574857585768577857885798580858185828583858485858586858785888589859085918592859385948595859685978598859986008601860286038604860586068607860886098610861186128613861486158616861786188619862086218622862386248625862686278628862986308631863286338634863586368637863886398640864186428643864486458646864786488649865086518652865386548655865686578658865986608661866286638664866586668667866886698670867186728673867486758676867786788679868086818682868386848685868686878688868986908691869286938694869586968697869886998700870187028703870487058706870787088709871087118712871387148715871687178718871987208721872287238724872587268727872887298730873187328733873487358736873787388739874087418742874387448745874687478748874987508751875287538754875587568757875887598760876187628763876487658766876787688769877087718772877387748775877687778778877987808781878287838784878587868787878887898790879187928793879487958796879787988799880088018802880388048805880688078808880988108811881288138814881588168817881888198820882188228823882488258826882788288829883088318832883388348835883688378838883988408841884288438844884588468847884888498850885188528853885488558856885788588859886088618862886388648865886688678868886988708871887288738874887588768877887888798880888188828883888488858886888788888889889088918892889388948895889688978898889989008901890289038904890589068907890889098910891189128913891489158916891789188919892089218922892389248925892689278928892989308931893289338934893589368937893889398940894189428943894489458946894789488949895089518952895389548955895689578958895989608961896289638964896589668967896889698970897189728973897489758976897789788979898089818982898389848985898689878988898989908991899289938994899589968997899889999000900190029003900490059006900790089009901090119012901390149015901690179018901990209021902290239024902590269027902890299030903190329033903490359036903790389039904090419042904390449045904690479048904990509051905290539054905590569057905890599060906190629063906490659066906790689069907090719072907390749075907690779078907990809081908290839084908590869087908890899090909190929093909490959096909790989099910091019102910391049105910691079108910991109111911291139114911591169117911891199120912191229123912491259126912791289129913091319132913391349135913691379138913991409141914291439144914591469147914891499150915191529153915491559156915791589159916091619162916391649165916691679168916991709171917291739174917591769177917891799180918191829183918491859186918791889189919091919192919391949195919691979198919992009201920292039204920592069207920892099210921192129213921492159216921792189219922092219222922392249225922692279228922992309231923292339234923592369237923892399240924192429243924492459246924792489249925092519252925392549255925692579258925992609261926292639264926592669267926892699270927192729273927492759276927792789279928092819282928392849285928692879288928992909291929292939294929592969297929892999300930193029303930493059306930793089309931093119312931393149315931693179318931993209321932293239324932593269327932893299330933193329333933493359336933793389339934093419342934393449345934693479348934993509351935293539354935593569357935893599360936193629363936493659366936793689369937093719372937393749375937693779378937993809381938293839384938593869387938893899390939193929393939493959396939793989399940094019402940394049405940694079408940994109411941294139414941594169417941894199420942194229423942494259426942794289429943094319432943394349435943694379438943994409441944294439444944594469447944894499450945194529453945494559456945794589459946094619462946394649465946694679468946994709471947294739474947594769477947894799480948194829483948494859486948794889489949094919492949394949495949694979498949995009501950295039504950595069507950895099510951195129513951495159516951795189519952095219522952395249525952695279528952995309531953295339534953595369537953895399540954195429543954495459546954795489549955095519552955395549555955695579558955995609561956295639564956595669567956895699570957195729573957495759576957795789579958095819582958395849585958695879588958995909591959295939594959595969597959895999600960196029603960496059606960796089609961096119612961396149615961696179618961996209621962296239624962596269627962896299630963196329633963496359636963796389639964096419642964396449645964696479648964996509651965296539654965596569657965896599660966196629663966496659666966796689669967096719672967396749675967696779678967996809681968296839684968596869687968896899690969196929693969496959696969796989699970097019702970397049705970697079708970997109711971297139714971597169717971897199720972197229723972497259726972797289729973097319732973397349735973697379738973997409741974297439744974597469747974897499750975197529753975497559756975797589759976097619762976397649765976697679768976997709771977297739774977597769777977897799780978197829783978497859786978797889789979097919792979397949795979697979798979998009801980298039804980598069807980898099810981198129813981498159816981798189819982098219822982398249825982698279828982998309831983298339834983598369837983898399840984198429843984498459846984798489849985098519852985398549855985698579858985998609861986298639864986598669867986898699870987198729873987498759876987798789879988098819882988398849885988698879888988998909891989298939894989598969897989898999900990199029903990499059906990799089909991099119912991399149915991699179918991999209921992299239924992599269927992899299930993199329933993499359936993799389939994099419942994399449945994699479948994999509951995299539954995599569957995899599960996199629963996499659966996799689969997099719972997399749975997699779978997999809981998299839984998599869987998899899990999199929993999499959996999799989999100001000110002100031000410005100061000710008100091001010011100121001310014100151001610017100181001910020100211002210023100241002510026100271002810029100301003110032100331003410035100361003710038100391004010041100421004310044100451004610047100481004910050100511005210053100541005510056100571005810059100601006110062100631006410065100661006710068100691007010071100721007310074100751007610077100781007910080100811008210083100841008510086100871008810089100901009110092100931009410095100961009710098100991010010101101021010310104101051010610107101081010910110101111011210113101141011510116101171011810119101201012110122101231012410125101261012710128101291013010131101321013310134101351013610137101381013910140101411014210143101441014510146101471014810149101501015110152101531015410155101561015710158101591016010161101621016310164101651016610167101681016910170101711017210173101741017510176101771017810179101801018110182101831018410185101861018710188101891019010191101921019310194101951019610197101981019910200102011020210203102041020510206102071020810209102101021110212102131021410215102161021710218102191022010221102221022310224102251022610227102281022910230102311023210233102341023510236102371023810239102401024110242102431024410245102461024710248102491025010251102521025310254102551025610257102581025910260102611026210263102641026510266102671026810269102701027110272102731027410275102761027710278102791028010281102821028310284102851028610287102881028910290102911029210293102941029510296102971029810299103001030110302103031030410305103061030710308103091031010311103121031310314103151031610317103181031910320103211032210323103241032510326103271032810329103301033110332103331033410335103361033710338103391034010341103421034310344103451034610347103481034910350103511035210353103541035510356103571035810359103601036110362103631036410365103661036710368103691037010371103721037310374103751037610377103781037910380103811038210383103841038510386103871038810389103901039110392103931039410395103961039710398103991040010401104021040310404104051040610407104081040910410104111041210413104141041510416104171041810419104201042110422104231042410425104261042710428104291043010431104321043310434104351043610437104381043910440104411044210443104441044510446104471044810449104501045110452104531045410455104561045710458104591046010461104621046310464104651046610467104681046910470104711047210473104741047510476104771047810479104801048110482104831048410485104861048710488104891049010491104921049310494104951049610497104981049910500105011050210503105041050510506105071050810509105101051110512105131051410515105161051710518105191052010521105221052310524105251052610527105281052910530105311053210533105341053510536105371053810539105401054110542105431054410545105461054710548105491055010551105521055310554105551055610557105581055910560105611056210563105641056510566105671056810569105701057110572105731057410575105761057710578105791058010581105821058310584105851058610587105881058910590105911059210593105941059510596105971059810599106001060110602106031060410605106061060710608106091061010611106121061310614106151061610617106181061910620106211062210623106241062510626106271062810629106301063110632106331063410635106361063710638106391064010641106421064310644106451064610647106481064910650106511065210653106541065510656106571065810659106601066110662106631066410665106661066710668106691067010671106721067310674106751067610677106781067910680106811068210683106841068510686106871068810689106901069110692106931069410695106961069710698106991070010701107021070310704107051070610707107081070910710107111071210713107141071510716107171071810719107201072110722107231072410725107261072710728107291073010731107321073310734107351073610737107381073910740107411074210743107441074510746107471074810749107501075110752107531075410755107561075710758107591076010761107621076310764107651076610767107681076910770107711077210773107741077510776107771077810779107801078110782107831078410785107861078710788107891079010791107921079310794107951079610797107981079910800108011080210803108041080510806108071080810809108101081110812108131081410815108161081710818108191082010821108221082310824108251082610827108281082910830108311083210833108341083510836108371083810839108401084110842108431084410845108461084710848108491085010851108521085310854108551085610857108581085910860108611086210863108641086510866108671086810869108701087110872108731087410875108761087710878108791088010881108821088310884108851088610887108881088910890108911089210893108941089510896108971089810899109001090110902109031090410905109061090710908109091091010911109121091310914109151091610917109181091910920109211092210923109241092510926109271092810929109301093110932109331093410935109361093710938109391094010941109421094310944109451094610947109481094910950109511095210953109541095510956109571095810959109601096110962109631096410965109661096710968109691097010971109721097310974109751097610977109781097910980109811098210983109841098510986109871098810989109901099110992109931099410995109961099710998109991100011001110021100311004110051100611007110081100911010110111101211013110141101511016110171101811019110201102111022110231102411025110261102711028110291103011031110321103311034110351103611037110381103911040110411104211043110441104511046110471104811049110501105111052110531105411055110561105711058110591106011061110621106311064110651106611067110681106911070110711107211073110741107511076110771107811079110801108111082110831108411085110861108711088110891109011091110921109311094110951109611097110981109911100111011110211103111041110511106111071110811109111101111111112111131111411115111161111711118111191112011121111221112311124111251112611127111281112911130111311113211133111341113511136111371113811139111401114111142111431114411145111461114711148111491115011151111521115311154111551115611157111581115911160111611116211163111641116511166111671116811169111701117111172111731117411175111761117711178111791118011181111821118311184111851118611187111881118911190111911119211193111941119511196111971119811199112001120111202112031120411205112061120711208112091121011211112121121311214112151121611217112181121911220112211122211223112241122511226112271122811229112301123111232112331123411235112361123711238112391124011241112421124311244112451124611247112481124911250112511125211253112541125511256112571125811259112601126111262112631126411265112661126711268112691127011271112721127311274112751127611277112781127911280112811128211283112841128511286112871128811289112901129111292112931129411295112961129711298112991130011301113021130311304113051130611307113081130911310113111131211313113141131511316113171131811319113201132111322113231132411325113261132711328113291133011331113321133311334113351133611337113381133911340113411134211343113441134511346113471134811349113501135111352113531135411355113561135711358113591136011361113621136311364113651136611367113681136911370113711137211373113741137511376113771137811379113801138111382113831138411385113861138711388113891139011391113921139311394113951139611397113981139911400114011140211403114041140511406114071140811409114101141111412114131141411415114161141711418114191142011421114221142311424114251142611427114281142911430114311143211433114341143511436114371143811439114401144111442114431144411445114461144711448114491145011451114521145311454114551145611457114581145911460114611146211463114641146511466114671146811469114701147111472114731147411475114761147711478114791148011481114821148311484114851148611487114881148911490114911149211493114941149511496114971149811499115001150111502115031150411505115061150711508115091151011511115121151311514115151151611517115181151911520115211152211523115241152511526115271152811529115301153111532115331153411535115361153711538115391154011541115421154311544115451154611547115481154911550115511155211553115541155511556115571155811559115601156111562115631156411565115661156711568115691157011571115721157311574115751157611577115781157911580115811158211583115841158511586115871158811589115901159111592115931159411595115961159711598115991160011601116021160311604116051160611607116081160911610116111161211613116141161511616116171161811619116201162111622116231162411625116261162711628116291163011631116321163311634116351163611637116381163911640116411164211643116441164511646116471164811649116501165111652116531165411655116561165711658116591166011661116621166311664116651166611667116681166911670116711167211673116741167511676116771167811679116801168111682116831168411685116861168711688116891169011691116921169311694116951169611697116981169911700117011170211703117041170511706117071170811709117101171111712117131171411715117161171711718117191172011721117221172311724117251172611727117281172911730117311173211733117341173511736117371173811739117401174111742117431174411745117461174711748117491175011751117521175311754117551175611757117581175911760117611176211763117641176511766117671176811769117701177111772117731177411775117761177711778117791178011781117821178311784117851178611787117881178911790117911179211793117941179511796117971179811799118001180111802118031180411805118061180711808118091181011811118121181311814118151181611817118181181911820118211182211823118241182511826118271182811829118301183111832118331183411835118361183711838118391184011841118421184311844118451184611847118481184911850118511185211853118541185511856118571185811859118601186111862118631186411865118661186711868118691187011871118721187311874118751187611877118781187911880118811188211883118841188511886118871188811889118901189111892118931189411895118961189711898118991190011901119021190311904119051190611907119081190911910119111191211913119141191511916119171191811919119201192111922119231192411925119261192711928119291193011931119321193311934119351193611937119381193911940119411194211943119441194511946119471194811949119501195111952119531195411955119561195711958119591196011961119621196311964119651196611967119681196911970119711197211973119741197511976119771197811979119801198111982119831198411985119861198711988119891199011991119921199311994119951199611997119981199912000120011200212003120041200512006120071200812009120101201112012120131201412015120161201712018120191202012021120221202312024120251202612027120281202912030120311203212033120341203512036120371203812039120401204112042120431204412045120461204712048120491205012051120521205312054120551205612057120581205912060120611206212063120641206512066120671206812069120701207112072120731207412075120761207712078120791208012081120821208312084120851208612087120881208912090120911209212093120941209512096120971209812099121001210112102121031210412105121061210712108121091211012111121121211312114121151211612117121181211912120121211212212123121241212512126121271212812129121301213112132121331213412135121361213712138121391214012141121421214312144121451214612147121481214912150121511215212153121541215512156121571215812159121601216112162121631216412165121661216712168121691217012171121721217312174121751217612177121781217912180121811218212183121841218512186121871218812189121901219112192121931219412195121961219712198121991220012201122021220312204122051220612207122081220912210122111221212213122141221512216122171221812219122201222112222122231222412225122261222712228122291223012231122321223312234122351223612237122381223912240122411224212243122441224512246122471224812249122501225112252122531225412255122561225712258122591226012261122621226312264122651226612267122681226912270122711227212273122741227512276122771227812279122801228112282122831228412285122861228712288122891229012291122921229312294122951229612297122981229912300123011230212303123041230512306123071230812309123101231112312123131231412315123161231712318123191232012321123221232312324123251232612327123281232912330123311233212333123341233512336123371233812339123401234112342123431234412345123461234712348123491235012351123521235312354123551235612357123581235912360123611236212363123641236512366123671236812369123701237112372123731237412375123761237712378123791238012381123821238312384123851238612387123881238912390123911239212393123941239512396123971239812399124001240112402124031240412405124061240712408124091241012411124121241312414124151241612417124181241912420124211242212423124241242512426124271242812429124301243112432124331243412435124361243712438124391244012441124421244312444124451244612447124481244912450124511245212453124541245512456124571245812459124601246112462124631246412465124661246712468124691247012471124721247312474124751247612477124781247912480124811248212483124841248512486124871248812489124901249112492124931249412495124961249712498124991250012501125021250312504125051250612507125081250912510125111251212513125141251512516125171251812519125201252112522125231252412525125261252712528125291253012531125321253312534125351253612537125381253912540125411254212543125441254512546125471254812549125501255112552125531255412555125561255712558125591256012561125621256312564125651256612567125681256912570125711257212573125741257512576125771257812579125801258112582125831258412585125861258712588125891259012591125921259312594125951259612597125981259912600126011260212603126041260512606126071260812609126101261112612126131261412615126161261712618126191262012621126221262312624126251262612627126281262912630126311263212633126341263512636126371263812639126401264112642126431264412645126461264712648126491265012651126521265312654126551265612657126581265912660126611266212663126641266512666126671266812669126701267112672126731267412675126761267712678126791268012681126821268312684126851268612687126881268912690126911269212693126941269512696126971269812699127001270112702127031270412705127061270712708127091271012711127121271312714127151271612717127181271912720127211272212723127241272512726127271272812729127301273112732127331273412735127361273712738127391274012741127421274312744127451274612747127481274912750127511275212753127541275512756127571275812759127601276112762127631276412765127661276712768127691277012771127721277312774127751277612777127781277912780127811278212783127841278512786127871278812789127901279112792127931279412795127961279712798127991280012801128021280312804128051280612807128081280912810128111281212813128141281512816128171281812819128201282112822128231282412825128261282712828128291283012831128321283312834128351283612837128381283912840128411284212843128441284512846128471284812849128501285112852128531285412855128561285712858128591286012861128621286312864128651286612867128681286912870128711287212873128741287512876128771287812879128801288112882128831288412885128861288712888128891289012891128921289312894128951289612897128981289912900129011290212903129041290512906129071290812909129101291112912129131291412915129161291712918129191292012921129221292312924129251292612927129281292912930129311293212933129341293512936129371293812939129401294112942129431294412945129461294712948129491295012951129521295312954129551295612957129581295912960129611296212963129641296512966129671296812969129701297112972129731297412975129761297712978129791298012981129821298312984129851298612987129881298912990129911299212993129941299512996129971299812999130001300113002130031300413005130061300713008130091301013011130121301313014130151301613017130181301913020130211302213023130241302513026130271302813029130301303113032130331303413035130361303713038130391304013041130421304313044130451304613047130481304913050130511305213053130541305513056130571305813059130601306113062130631306413065130661306713068130691307013071130721307313074130751307613077130781307913080130811308213083130841308513086130871308813089130901309113092130931309413095130961309713098130991310013101131021310313104131051310613107131081310913110131111311213113131141311513116131171311813119131201312113122131231312413125131261312713128131291313013131131321313313134131351313613137131381313913140131411314213143131441314513146131471314813149131501315113152131531315413155131561315713158131591316013161131621316313164131651316613167131681316913170131711317213173131741317513176131771317813179131801318113182131831318413185131861318713188131891319013191131921319313194131951319613197131981319913200132011320213203132041320513206132071320813209132101321113212132131321413215132161321713218132191322013221132221322313224132251322613227132281322913230132311323213233132341323513236132371323813239132401324113242132431324413245132461324713248132491325013251132521325313254132551325613257132581325913260132611326213263132641326513266132671326813269132701327113272132731327413275132761327713278132791328013281132821328313284132851328613287132881328913290132911329213293132941329513296132971329813299133001330113302133031330413305133061330713308133091331013311133121331313314133151331613317133181331913320133211332213323133241332513326133271332813329133301333113332133331333413335133361333713338133391334013341133421334313344133451334613347133481334913350133511335213353133541335513356133571335813359133601336113362133631336413365133661336713368133691337013371133721337313374133751337613377133781337913380133811338213383133841338513386133871338813389133901339113392133931339413395133961339713398133991340013401134021340313404134051340613407134081340913410134111341213413134141341513416134171341813419134201342113422134231342413425134261342713428134291343013431134321343313434134351343613437134381343913440134411344213443134441344513446134471344813449134501345113452134531345413455134561345713458134591346013461134621346313464134651346613467134681346913470134711347213473134741347513476134771347813479134801348113482134831348413485134861348713488134891349013491134921349313494134951349613497134981349913500135011350213503135041350513506135071350813509135101351113512135131351413515135161351713518135191352013521135221352313524135251352613527135281352913530135311353213533135341353513536135371353813539135401354113542135431354413545135461354713548135491355013551135521355313554135551355613557135581355913560135611356213563135641356513566135671356813569135701357113572135731357413575135761357713578135791358013581135821358313584135851358613587135881358913590135911359213593135941359513596135971359813599136001360113602136031360413605136061360713608136091361013611136121361313614136151361613617136181361913620136211362213623136241362513626136271362813629136301363113632136331363413635136361363713638136391364013641136421364313644136451364613647136481364913650136511365213653136541365513656136571365813659136601366113662136631366413665136661366713668136691367013671136721367313674136751367613677136781367913680136811368213683136841368513686136871368813689136901369113692136931369413695136961369713698136991370013701137021370313704137051370613707137081370913710137111371213713137141371513716137171371813719137201372113722137231372413725137261372713728137291373013731137321373313734137351373613737137381373913740137411374213743137441374513746137471374813749137501375113752137531375413755137561375713758137591376013761137621376313764137651376613767137681376913770137711377213773137741377513776137771377813779137801378113782137831378413785137861378713788137891379013791137921379313794137951379613797137981379913800138011380213803138041380513806138071380813809138101381113812138131381413815138161381713818138191382013821138221382313824138251382613827138281382913830138311383213833138341383513836138371383813839138401384113842138431384413845138461384713848138491385013851138521385313854138551385613857138581385913860138611386213863138641386513866138671386813869138701387113872138731387413875138761387713878138791388013881138821388313884138851388613887138881388913890138911389213893138941389513896138971389813899139001390113902139031390413905139061390713908139091391013911139121391313914139151391613917139181391913920139211392213923139241392513926139271392813929139301393113932139331393413935139361393713938139391394013941139421394313944139451394613947139481394913950139511395213953139541395513956139571395813959139601396113962139631396413965139661396713968139691397013971139721397313974139751397613977139781397913980139811398213983139841398513986139871398813989139901399113992139931399413995139961399713998139991400014001140021400314004140051400614007140081400914010140111401214013140141401514016140171401814019140201402114022140231402414025140261402714028140291403014031140321403314034140351403614037140381403914040140411404214043140441404514046140471404814049140501405114052140531405414055140561405714058140591406014061140621406314064140651406614067140681406914070140711407214073140741407514076140771407814079140801408114082140831408414085140861408714088140891409014091140921409314094140951409614097140981409914100141011410214103141041410514106141071410814109141101411114112141131411414115141161411714118141191412014121141221412314124141251412614127141281412914130141311413214133141341413514136141371413814139141401414114142141431414414145141461414714148141491415014151141521415314154141551415614157141581415914160141611416214163141641416514166141671416814169141701417114172141731417414175141761417714178141791418014181141821418314184141851418614187141881418914190141911419214193141941419514196141971419814199142001420114202142031420414205142061420714208142091421014211142121421314214142151421614217142181421914220142211422214223142241422514226142271422814229142301423114232142331423414235142361423714238142391424014241142421424314244142451424614247142481424914250142511425214253142541425514256142571425814259142601426114262142631426414265142661426714268142691427014271142721427314274142751427614277142781427914280142811428214283142841428514286142871428814289142901429114292142931429414295142961429714298142991430014301143021430314304143051430614307143081430914310143111431214313143141431514316143171431814319143201432114322143231432414325143261432714328143291433014331143321433314334143351433614337143381433914340143411434214343143441434514346143471434814349143501435114352143531435414355143561435714358143591436014361143621436314364143651436614367143681436914370143711437214373143741437514376143771437814379143801438114382143831438414385143861438714388143891439014391143921439314394143951439614397143981439914400144011440214403144041440514406144071440814409144101441114412144131441414415144161441714418144191442014421144221442314424144251442614427144281442914430144311443214433144341443514436144371443814439144401444114442144431444414445144461444714448144491445014451144521445314454144551445614457144581445914460144611446214463144641446514466144671446814469144701447114472144731447414475144761447714478144791448014481144821448314484144851448614487144881448914490144911449214493144941449514496144971449814499145001450114502145031450414505145061450714508145091451014511145121451314514145151451614517145181451914520145211452214523145241452514526145271452814529145301453114532145331453414535145361453714538145391454014541145421454314544145451454614547145481454914550145511455214553145541455514556145571455814559145601456114562145631456414565145661456714568145691457014571145721457314574145751457614577145781457914580145811458214583145841458514586145871458814589145901459114592145931459414595145961459714598145991460014601146021460314604146051460614607146081460914610146111461214613146141461514616146171461814619146201462114622146231462414625146261462714628146291463014631146321463314634146351463614637146381463914640146411464214643146441464514646146471464814649146501465114652146531465414655146561465714658146591466014661146621466314664146651466614667146681466914670146711467214673146741467514676146771467814679146801468114682146831468414685146861468714688146891469014691146921469314694146951469614697146981469914700147011470214703147041470514706147071470814709147101471114712147131471414715147161471714718147191472014721147221472314724147251472614727147281472914730147311473214733147341473514736147371473814739147401474114742147431474414745147461474714748147491475014751147521475314754147551475614757147581475914760147611476214763147641476514766147671476814769147701477114772147731477414775147761477714778147791478014781147821478314784147851478614787147881478914790147911479214793147941479514796147971479814799148001480114802148031480414805148061480714808148091481014811148121481314814148151481614817148181481914820148211482214823148241482514826148271482814829148301483114832148331483414835148361483714838148391484014841148421484314844148451484614847148481484914850148511485214853148541485514856148571485814859148601486114862148631486414865148661486714868148691487014871148721487314874148751487614877148781487914880148811488214883148841488514886148871488814889148901489114892148931489414895148961489714898148991490014901149021490314904149051490614907149081490914910149111491214913149141491514916149171491814919149201492114922149231492414925149261492714928149291493014931149321493314934149351493614937149381493914940149411494214943149441494514946149471494814949149501495114952149531495414955149561495714958149591496014961149621496314964149651496614967149681496914970149711497214973149741497514976149771497814979149801498114982149831498414985149861498714988149891499014991149921499314994149951499614997149981499915000150011500215003150041500515006150071500815009150101501115012150131501415015150161501715018150191502015021150221502315024150251502615027150281502915030150311503215033150341503515036150371503815039150401504115042150431504415045150461504715048150491505015051150521505315054150551505615057150581505915060150611506215063150641506515066150671506815069150701507115072150731507415075150761507715078150791508015081150821508315084150851508615087150881508915090150911509215093150941509515096150971509815099151001510115102151031510415105151061510715108151091511015111151121511315114151151511615117151181511915120151211512215123151241512515126151271512815129151301513115132151331513415135151361513715138151391514015141151421514315144151451514615147151481514915150151511515215153151541515515156151571515815159151601516115162151631516415165151661516715168151691517015171151721517315174151751517615177151781517915180151811518215183151841518515186151871518815189151901519115192151931519415195151961519715198151991520015201152021520315204152051520615207152081520915210152111521215213152141521515216152171521815219152201522115222152231522415225152261522715228152291523015231152321523315234152351523615237152381523915240152411524215243152441524515246152471524815249152501525115252152531525415255152561525715258152591526015261152621526315264152651526615267152681526915270152711527215273152741527515276152771527815279152801528115282152831528415285152861528715288152891529015291152921529315294152951529615297152981529915300153011530215303153041530515306153071530815309153101531115312153131531415315153161531715318153191532015321153221532315324153251532615327153281532915330153311533215333153341533515336153371533815339153401534115342153431534415345153461534715348153491535015351153521535315354153551535615357153581535915360153611536215363153641536515366153671536815369153701537115372153731537415375153761537715378153791538015381153821538315384153851538615387153881538915390153911539215393153941539515396153971539815399154001540115402154031540415405154061540715408154091541015411154121541315414154151541615417154181541915420154211542215423154241542515426154271542815429154301543115432154331543415435154361543715438154391544015441154421544315444154451544615447154481544915450154511545215453154541545515456154571545815459154601546115462154631546415465154661546715468154691547015471154721547315474154751547615477154781547915480154811548215483154841548515486154871548815489154901549115492154931549415495154961549715498154991550015501155021550315504155051550615507155081550915510155111551215513155141551515516155171551815519155201552115522155231552415525155261552715528155291553015531155321553315534155351553615537155381553915540155411554215543155441554515546155471554815549155501555115552155531555415555155561555715558155591556015561155621556315564155651556615567155681556915570155711557215573155741557515576155771557815579155801558115582155831558415585155861558715588155891559015591155921559315594155951559615597155981559915600156011560215603156041560515606156071560815609156101561115612156131561415615156161561715618156191562015621156221562315624156251562615627156281562915630156311563215633156341563515636156371563815639156401564115642156431564415645156461564715648156491565015651156521565315654156551565615657156581565915660156611566215663156641566515666156671566815669156701567115672156731567415675156761567715678156791568015681156821568315684156851568615687156881568915690156911569215693156941569515696156971569815699157001570115702157031570415705157061570715708157091571015711157121571315714157151571615717157181571915720157211572215723157241572515726157271572815729157301573115732157331573415735157361573715738157391574015741157421574315744157451574615747157481574915750157511575215753157541575515756157571575815759157601576115762157631576415765157661576715768157691577015771157721577315774157751577615777157781577915780157811578215783157841578515786157871578815789157901579115792157931579415795157961579715798157991580015801158021580315804158051580615807158081580915810158111581215813158141581515816158171581815819158201582115822158231582415825158261582715828158291583015831158321583315834158351583615837158381583915840158411584215843158441584515846158471584815849158501585115852158531585415855158561585715858158591586015861158621586315864158651586615867158681586915870158711587215873158741587515876158771587815879158801588115882158831588415885158861588715888158891589015891158921589315894158951589615897158981589915900159011590215903159041590515906159071590815909159101591115912159131591415915159161591715918159191592015921159221592315924159251592615927159281592915930159311593215933159341593515936159371593815939159401594115942159431594415945159461594715948159491595015951159521595315954159551595615957159581595915960159611596215963159641596515966159671596815969159701597115972159731597415975159761597715978159791598015981159821598315984159851598615987159881598915990159911599215993159941599515996159971599815999160001600116002160031600416005160061600716008160091601016011160121601316014160151601616017160181601916020160211602216023160241602516026160271602816029160301603116032160331603416035160361603716038160391604016041160421604316044160451604616047160481604916050160511605216053160541605516056160571605816059160601606116062160631606416065160661606716068160691607016071160721607316074160751607616077160781607916080160811608216083160841608516086160871608816089160901609116092160931609416095160961609716098160991610016101161021610316104161051610616107161081610916110161111611216113161141611516116161171611816119161201612116122161231612416125161261612716128161291613016131161321613316134161351613616137161381613916140161411614216143161441614516146161471614816149161501615116152161531615416155161561615716158161591616016161161621616316164161651616616167161681616916170161711617216173161741617516176161771617816179161801618116182161831618416185161861618716188161891619016191161921619316194161951619616197161981619916200162011620216203162041620516206162071620816209162101621116212162131621416215162161621716218162191622016221162221622316224162251622616227162281622916230162311623216233162341623516236162371623816239162401624116242162431624416245162461624716248162491625016251162521625316254162551625616257162581625916260162611626216263162641626516266162671626816269162701627116272162731627416275162761627716278162791628016281162821628316284162851628616287162881628916290162911629216293162941629516296162971629816299163001630116302163031630416305163061630716308163091631016311163121631316314163151631616317163181631916320163211632216323163241632516326163271632816329163301633116332163331633416335163361633716338163391634016341163421634316344163451634616347163481634916350163511635216353163541635516356163571635816359163601636116362163631636416365163661636716368163691637016371163721637316374163751637616377163781637916380163811638216383163841638516386163871638816389163901639116392163931639416395163961639716398163991640016401164021640316404164051640616407164081640916410164111641216413164141641516416164171641816419164201642116422164231642416425164261642716428164291643016431164321643316434164351643616437164381643916440164411644216443164441644516446164471644816449164501645116452164531645416455164561645716458164591646016461164621646316464164651646616467164681646916470164711647216473164741647516476164771647816479164801648116482164831648416485164861648716488164891649016491164921649316494164951649616497164981649916500165011650216503165041650516506165071650816509165101651116512165131651416515165161651716518165191652016521165221652316524165251652616527165281652916530165311653216533165341653516536165371653816539165401654116542165431654416545165461654716548165491655016551165521655316554165551655616557165581655916560165611656216563165641656516566165671656816569165701657116572165731657416575165761657716578165791658016581165821658316584165851658616587165881658916590165911659216593165941659516596165971659816599166001660116602166031660416605166061660716608166091661016611166121661316614166151661616617166181661916620166211662216623166241662516626166271662816629166301663116632166331663416635166361663716638166391664016641166421664316644166451664616647166481664916650166511665216653166541665516656166571665816659166601666116662166631666416665166661666716668166691667016671166721667316674166751667616677166781667916680166811668216683166841668516686166871668816689166901669116692166931669416695166961669716698166991670016701167021670316704167051670616707167081670916710167111671216713167141671516716167171671816719167201672116722167231672416725167261672716728167291673016731167321673316734167351673616737167381673916740167411674216743167441674516746167471674816749167501675116752167531675416755167561675716758167591676016761167621676316764167651676616767167681676916770167711677216773167741677516776167771677816779167801678116782167831678416785167861678716788167891679016791167921679316794167951679616797167981679916800168011680216803168041680516806168071680816809168101681116812168131681416815168161681716818168191682016821168221682316824168251682616827168281682916830168311683216833168341683516836168371683816839168401684116842168431684416845168461684716848168491685016851168521685316854168551685616857168581685916860168611686216863168641686516866168671686816869168701687116872168731687416875168761687716878168791688016881168821688316884168851688616887168881688916890168911689216893168941689516896168971689816899169001690116902169031690416905169061690716908169091691016911169121691316914169151691616917169181691916920169211692216923169241692516926169271692816929169301693116932169331693416935169361693716938169391694016941169421694316944169451694616947169481694916950169511695216953169541695516956169571695816959169601696116962169631696416965169661696716968169691697016971169721697316974169751697616977169781697916980169811698216983169841698516986169871698816989169901699116992169931699416995169961699716998169991700017001170021700317004170051700617007170081700917010170111701217013170141701517016170171701817019170201702117022170231702417025170261702717028170291703017031170321703317034170351703617037170381703917040170411704217043170441704517046170471704817049170501705117052170531705417055170561705717058170591706017061170621706317064170651706617067170681706917070170711707217073170741707517076170771707817079170801708117082170831708417085170861708717088170891709017091170921709317094170951709617097170981709917100171011710217103171041710517106171071710817109171101711117112171131711417115171161711717118171191712017121171221712317124171251712617127171281712917130171311713217133171341713517136171371713817139171401714117142171431714417145171461714717148171491715017151171521715317154171551715617157171581715917160171611716217163171641716517166171671716817169171701717117172171731717417175171761717717178171791718017181171821718317184171851718617187171881718917190171911719217193171941719517196171971719817199172001720117202172031720417205172061720717208172091721017211172121721317214172151721617217172181721917220172211722217223172241722517226172271722817229172301723117232172331723417235172361723717238172391724017241172421724317244172451724617247172481724917250172511725217253172541725517256172571725817259172601726117262172631726417265172661726717268172691727017271172721727317274172751727617277172781727917280172811728217283172841728517286172871728817289172901729117292172931729417295172961729717298172991730017301173021730317304173051730617307173081730917310173111731217313173141731517316173171731817319173201732117322173231732417325173261732717328173291733017331173321733317334173351733617337173381733917340173411734217343173441734517346173471734817349173501735117352173531735417355173561735717358173591736017361173621736317364173651736617367173681736917370173711737217373173741737517376173771737817379173801738117382173831738417385173861738717388173891739017391173921739317394173951739617397173981739917400174011740217403174041740517406174071740817409174101741117412174131741417415174161741717418174191742017421174221742317424174251742617427174281742917430174311743217433174341743517436174371743817439174401744117442174431744417445174461744717448174491745017451174521745317454174551745617457174581745917460174611746217463174641746517466174671746817469174701747117472174731747417475174761747717478174791748017481174821748317484174851748617487174881748917490174911749217493174941749517496174971749817499175001750117502175031750417505175061750717508175091751017511175121751317514175151751617517175181751917520175211752217523175241752517526175271752817529175301753117532175331753417535175361753717538175391754017541175421754317544175451754617547175481754917550175511755217553175541755517556175571755817559175601756117562175631756417565175661756717568175691757017571175721757317574175751757617577175781757917580175811758217583175841758517586175871758817589175901759117592175931759417595175961759717598175991760017601176021760317604176051760617607176081760917610176111761217613176141761517616176171761817619176201762117622176231762417625176261762717628176291763017631176321763317634176351763617637176381763917640176411764217643176441764517646176471764817649176501765117652176531765417655176561765717658176591766017661176621766317664176651766617667176681766917670176711767217673176741767517676176771767817679176801768117682176831768417685176861768717688176891769017691176921769317694176951769617697176981769917700177011770217703177041770517706177071770817709177101771117712177131771417715177161771717718177191772017721177221772317724177251772617727177281772917730177311773217733177341773517736177371773817739177401774117742177431774417745177461774717748177491775017751177521775317754177551775617757177581775917760177611776217763177641776517766177671776817769177701777117772177731777417775177761777717778177791778017781177821778317784177851778617787177881778917790177911779217793177941779517796177971779817799178001780117802178031780417805178061780717808178091781017811178121781317814178151781617817178181781917820178211782217823178241782517826178271782817829178301783117832178331783417835178361783717838178391784017841178421784317844178451784617847178481784917850178511785217853178541785517856178571785817859178601786117862178631786417865178661786717868178691787017871178721787317874178751787617877178781787917880178811788217883178841788517886178871788817889178901789117892178931789417895178961789717898178991790017901179021790317904179051790617907179081790917910179111791217913179141791517916179171791817919179201792117922179231792417925179261792717928179291793017931179321793317934179351793617937179381793917940179411794217943179441794517946179471794817949179501795117952179531795417955179561795717958179591796017961179621796317964179651796617967179681796917970179711797217973179741797517976179771797817979179801798117982179831798417985179861798717988179891799017991179921799317994179951799617997179981799918000180011800218003180041800518006180071800818009180101801118012180131801418015180161801718018180191802018021180221802318024180251802618027180281802918030180311803218033180341803518036180371803818039180401804118042180431804418045180461804718048180491805018051180521805318054180551805618057180581805918060180611806218063180641806518066180671806818069180701807118072180731807418075180761807718078180791808018081180821808318084180851808618087180881808918090180911809218093180941809518096180971809818099181001810118102181031810418105181061810718108181091811018111181121811318114181151811618117181181811918120181211812218123181241812518126181271812818129181301813118132181331813418135181361813718138181391814018141181421814318144181451814618147181481814918150181511815218153181541815518156181571815818159181601816118162181631816418165181661816718168181691817018171181721817318174181751817618177181781817918180181811818218183181841818518186181871818818189181901819118192181931819418195181961819718198181991820018201182021820318204182051820618207182081820918210182111821218213182141821518216182171821818219182201822118222182231822418225182261822718228182291823018231182321823318234182351823618237182381823918240182411824218243182441824518246182471824818249182501825118252182531825418255182561825718258182591826018261182621826318264182651826618267182681826918270182711827218273182741827518276182771827818279182801828118282182831828418285182861828718288182891829018291182921829318294182951829618297182981829918300183011830218303183041830518306183071830818309183101831118312183131831418315183161831718318183191832018321183221832318324183251832618327183281832918330183311833218333183341833518336183371833818339183401834118342183431834418345183461834718348183491835018351183521835318354183551835618357183581835918360183611836218363183641836518366183671836818369183701837118372183731837418375183761837718378183791838018381183821838318384183851838618387183881838918390183911839218393183941839518396183971839818399184001840118402184031840418405184061840718408184091841018411184121841318414184151841618417184181841918420184211842218423184241842518426184271842818429184301843118432184331843418435184361843718438184391844018441184421844318444184451844618447184481844918450184511845218453184541845518456184571845818459184601846118462184631846418465184661846718468184691847018471184721847318474184751847618477184781847918480184811848218483184841848518486184871848818489184901849118492184931849418495184961849718498184991850018501185021850318504185051850618507185081850918510185111851218513185141851518516185171851818519185201852118522185231852418525185261852718528185291853018531185321853318534185351853618537185381853918540185411854218543185441854518546185471854818549185501855118552185531855418555185561855718558185591856018561185621856318564185651856618567185681856918570185711857218573185741857518576185771857818579185801858118582185831858418585185861858718588185891859018591185921859318594185951859618597185981859918600186011860218603186041860518606186071860818609186101861118612186131861418615186161861718618186191862018621186221862318624186251862618627186281862918630186311863218633186341863518636186371863818639186401864118642186431864418645186461864718648186491865018651186521865318654186551865618657186581865918660186611866218663186641866518666186671866818669186701867118672186731867418675186761867718678186791868018681186821868318684186851868618687186881868918690186911869218693186941869518696186971869818699187001870118702187031870418705187061870718708187091871018711187121871318714187151871618717187181871918720187211872218723187241872518726187271872818729187301873118732187331873418735187361873718738187391874018741187421874318744187451874618747187481874918750187511875218753187541875518756187571875818759187601876118762187631876418765187661876718768187691877018771187721877318774187751877618777187781877918780187811878218783187841878518786187871878818789187901879118792187931879418795187961879718798187991880018801188021880318804188051880618807188081880918810188111881218813188141881518816188171881818819188201882118822188231882418825188261882718828188291883018831188321883318834188351883618837188381883918840188411884218843188441884518846188471884818849188501885118852188531885418855188561885718858188591886018861188621886318864188651886618867188681886918870188711887218873188741887518876188771887818879188801888118882188831888418885188861888718888188891889018891188921889318894188951889618897188981889918900189011890218903189041890518906189071890818909189101891118912189131891418915189161891718918189191892018921189221892318924189251892618927189281892918930189311893218933189341893518936189371893818939189401894118942189431894418945189461894718948189491895018951189521895318954189551895618957189581895918960189611896218963189641896518966189671896818969189701897118972189731897418975189761897718978189791898018981189821898318984189851898618987189881898918990189911899218993189941899518996189971899818999190001900119002190031900419005190061900719008190091901019011190121901319014190151901619017190181901919020190211902219023190241902519026190271902819029190301903119032190331903419035190361903719038190391904019041190421904319044190451904619047190481904919050190511905219053190541905519056190571905819059190601906119062190631906419065190661906719068190691907019071190721907319074190751907619077190781907919080190811908219083190841908519086190871908819089190901909119092190931909419095190961909719098190991910019101191021910319104191051910619107191081910919110191111911219113191141911519116191171911819119191201912119122191231912419125191261912719128191291913019131191321913319134191351913619137191381913919140191411914219143191441914519146191471914819149191501915119152191531915419155191561915719158191591916019161191621916319164191651916619167191681916919170191711917219173191741917519176191771917819179191801918119182191831918419185191861918719188191891919019191191921919319194191951919619197191981919919200192011920219203192041920519206192071920819209192101921119212192131921419215192161921719218192191922019221192221922319224192251922619227192281922919230192311923219233192341923519236192371923819239192401924119242192431924419245192461924719248192491925019251192521925319254192551925619257192581925919260192611926219263192641926519266192671926819269192701927119272192731927419275192761927719278192791928019281192821928319284192851928619287192881928919290192911929219293192941929519296192971929819299193001930119302193031930419305193061930719308193091931019311193121931319314193151931619317193181931919320193211932219323193241932519326193271932819329193301933119332193331933419335193361933719338193391934019341193421934319344193451934619347193481934919350193511935219353193541935519356193571935819359193601936119362193631936419365193661936719368193691937019371193721937319374193751937619377193781937919380193811938219383193841938519386193871938819389193901939119392193931939419395193961939719398193991940019401194021940319404194051940619407194081940919410194111941219413194141941519416194171941819419194201942119422194231942419425194261942719428194291943019431194321943319434194351943619437194381943919440194411944219443194441944519446194471944819449194501945119452194531945419455194561945719458194591946019461194621946319464194651946619467194681946919470194711947219473194741947519476194771947819479194801948119482194831948419485194861948719488194891949019491194921949319494194951949619497194981949919500195011950219503195041950519506195071950819509195101951119512195131951419515195161951719518195191952019521195221952319524195251952619527195281952919530195311953219533195341953519536195371953819539195401954119542195431954419545195461954719548195491955019551195521955319554195551955619557195581955919560195611956219563195641956519566195671956819569195701957119572195731957419575195761957719578195791958019581195821958319584195851958619587195881958919590195911959219593195941959519596195971959819599196001960119602196031960419605196061960719608196091961019611196121961319614196151961619617196181961919620196211962219623196241962519626196271962819629196301963119632196331963419635196361963719638196391964019641196421964319644196451964619647196481964919650196511965219653196541965519656196571965819659196601966119662196631966419665196661966719668196691967019671196721967319674196751967619677196781967919680196811968219683196841968519686196871968819689196901969119692196931969419695196961969719698196991970019701197021970319704197051970619707197081970919710197111971219713197141971519716197171971819719197201972119722197231972419725197261972719728197291973019731197321973319734197351973619737197381973919740197411974219743197441974519746197471974819749197501975119752197531975419755197561975719758197591976019761197621976319764197651976619767197681976919770197711977219773197741977519776197771977819779197801978119782197831978419785197861978719788197891979019791197921979319794197951979619797197981979919800198011980219803198041980519806198071980819809198101981119812198131981419815198161981719818198191982019821198221982319824198251982619827198281982919830198311983219833198341983519836198371983819839198401984119842198431984419845198461984719848198491985019851198521985319854198551985619857198581985919860198611986219863198641986519866198671986819869198701987119872198731987419875198761987719878198791988019881198821988319884198851988619887198881988919890198911989219893198941989519896198971989819899199001990119902199031990419905199061990719908199091991019911199121991319914199151991619917199181991919920199211992219923199241992519926199271992819929199301993119932199331993419935199361993719938199391994019941199421994319944199451994619947199481994919950199511995219953199541995519956199571995819959199601996119962199631996419965199661996719968199691997019971199721997319974199751997619977199781997919980199811998219983199841998519986199871998819989199901999119992199931999419995199961999719998199992000020001200022000320004200052000620007200082000920010200112001220013200142001520016200172001820019200202002120022200232002420025200262002720028200292003020031200322003320034200352003620037200382003920040200412004220043200442004520046200472004820049200502005120052200532005420055200562005720058200592006020061200622006320064200652006620067200682006920070200712007220073200742007520076200772007820079200802008120082200832008420085200862008720088200892009020091200922009320094200952009620097200982009920100201012010220103201042010520106201072010820109201102011120112201132011420115201162011720118201192012020121201222012320124201252012620127201282012920130201312013220133201342013520136201372013820139201402014120142201432014420145201462014720148201492015020151201522015320154201552015620157201582015920160201612016220163201642016520166201672016820169201702017120172201732017420175201762017720178201792018020181201822018320184201852018620187201882018920190201912019220193201942019520196201972019820199202002020120202202032020420205202062020720208202092021020211202122021320214202152021620217202182021920220202212022220223202242022520226202272022820229202302023120232202332023420235202362023720238202392024020241202422024320244202452024620247202482024920250202512025220253202542025520256202572025820259202602026120262202632026420265202662026720268202692027020271202722027320274202752027620277202782027920280202812028220283202842028520286202872028820289202902029120292202932029420295202962029720298202992030020301203022030320304203052030620307203082030920310203112031220313203142031520316203172031820319203202032120322203232032420325203262032720328203292033020331203322033320334203352033620337203382033920340203412034220343203442034520346203472034820349203502035120352203532035420355203562035720358203592036020361203622036320364203652036620367203682036920370203712037220373203742037520376203772037820379203802038120382203832038420385203862038720388203892039020391203922039320394203952039620397203982039920400204012040220403204042040520406204072040820409204102041120412204132041420415204162041720418204192042020421204222042320424204252042620427204282042920430204312043220433204342043520436204372043820439204402044120442204432044420445204462044720448204492045020451204522045320454204552045620457204582045920460204612046220463204642046520466204672046820469204702047120472204732047420475204762047720478204792048020481204822048320484204852048620487204882048920490204912049220493204942049520496204972049820499205002050120502205032050420505205062050720508205092051020511205122051320514205152051620517205182051920520205212052220523205242052520526205272052820529205302053120532205332053420535205362053720538205392054020541205422054320544205452054620547205482054920550205512055220553205542055520556205572055820559205602056120562205632056420565205662056720568205692057020571205722057320574205752057620577205782057920580205812058220583205842058520586205872058820589205902059120592205932059420595205962059720598205992060020601206022060320604206052060620607206082060920610206112061220613206142061520616206172061820619206202062120622206232062420625206262062720628206292063020631206322063320634206352063620637206382063920640206412064220643206442064520646206472064820649206502065120652206532065420655206562065720658206592066020661206622066320664206652066620667206682066920670206712067220673206742067520676206772067820679206802068120682206832068420685206862068720688206892069020691206922069320694206952069620697206982069920700207012070220703207042070520706207072070820709207102071120712207132071420715207162071720718207192072020721207222072320724207252072620727207282072920730207312073220733207342073520736207372073820739207402074120742207432074420745207462074720748207492075020751207522075320754207552075620757207582075920760207612076220763207642076520766207672076820769207702077120772207732077420775207762077720778207792078020781207822078320784207852078620787207882078920790207912079220793207942079520796207972079820799208002080120802208032080420805208062080720808208092081020811208122081320814208152081620817208182081920820208212082220823208242082520826208272082820829208302083120832208332083420835208362083720838208392084020841208422084320844208452084620847208482084920850208512085220853208542085520856208572085820859208602086120862208632086420865208662086720868208692087020871208722087320874208752087620877208782087920880208812088220883208842088520886208872088820889208902089120892208932089420895208962089720898208992090020901209022090320904209052090620907209082090920910209112091220913209142091520916209172091820919209202092120922209232092420925209262092720928209292093020931209322093320934209352093620937209382093920940209412094220943209442094520946209472094820949209502095120952209532095420955209562095720958209592096020961209622096320964209652096620967209682096920970209712097220973209742097520976209772097820979209802098120982209832098420985209862098720988209892099020991209922099320994209952099620997209982099921000210012100221003210042100521006210072100821009210102101121012210132101421015210162101721018210192102021021210222102321024210252102621027210282102921030210312103221033210342103521036210372103821039210402104121042210432104421045210462104721048210492105021051210522105321054210552105621057210582105921060210612106221063210642106521066210672106821069210702107121072210732107421075210762107721078210792108021081210822108321084210852108621087210882108921090210912109221093210942109521096210972109821099211002110121102211032110421105211062110721108211092111021111211122111321114211152111621117211182111921120211212112221123211242112521126211272112821129211302113121132211332113421135211362113721138211392114021141211422114321144211452114621147211482114921150211512115221153211542115521156211572115821159211602116121162211632116421165211662116721168211692117021171211722117321174211752117621177211782117921180211812118221183211842118521186211872118821189211902119121192211932119421195211962119721198211992120021201212022120321204212052120621207212082120921210212112121221213212142121521216212172121821219212202122121222212232122421225212262122721228212292123021231212322123321234212352123621237212382123921240212412124221243212442124521246212472124821249212502125121252212532125421255212562125721258212592126021261212622126321264212652126621267212682126921270212712127221273212742127521276212772127821279212802128121282212832128421285212862128721288212892129021291212922129321294212952129621297212982129921300213012130221303213042130521306213072130821309213102131121312213132131421315213162131721318213192132021321213222132321324213252132621327213282132921330213312133221333213342133521336213372133821339213402134121342213432134421345213462134721348213492135021351213522135321354213552135621357213582135921360213612136221363213642136521366213672136821369213702137121372213732137421375213762137721378213792138021381213822138321384213852138621387213882138921390213912139221393213942139521396213972139821399214002140121402214032140421405214062140721408214092141021411214122141321414214152141621417214182141921420214212142221423214242142521426214272142821429214302143121432214332143421435214362143721438214392144021441214422144321444214452144621447214482144921450214512145221453214542145521456214572145821459214602146121462214632146421465214662146721468214692147021471214722147321474214752147621477214782147921480214812148221483214842148521486214872148821489214902149121492214932149421495214962149721498214992150021501215022150321504215052150621507215082150921510215112151221513215142151521516215172151821519215202152121522215232152421525215262152721528215292153021531215322153321534215352153621537215382153921540215412154221543215442154521546215472154821549215502155121552215532155421555215562155721558215592156021561215622156321564215652156621567215682156921570215712157221573215742157521576215772157821579215802158121582215832158421585215862158721588215892159021591215922159321594215952159621597215982159921600216012160221603216042160521606216072160821609216102161121612216132161421615216162161721618216192162021621216222162321624216252162621627216282162921630216312163221633216342163521636216372163821639216402164121642216432164421645216462164721648216492165021651216522165321654216552165621657216582165921660216612166221663216642166521666216672166821669216702167121672216732167421675216762167721678216792168021681216822168321684216852168621687216882168921690216912169221693216942169521696216972169821699217002170121702217032170421705217062170721708217092171021711217122171321714217152171621717217182171921720217212172221723217242172521726217272172821729217302173121732217332173421735217362173721738217392174021741217422174321744217452174621747217482174921750217512175221753217542175521756217572175821759217602176121762217632176421765217662176721768217692177021771217722177321774217752177621777217782177921780217812178221783217842178521786217872178821789217902179121792217932179421795217962179721798217992180021801218022180321804218052180621807218082180921810218112181221813218142181521816218172181821819218202182121822218232182421825218262182721828218292183021831218322183321834218352183621837218382183921840218412184221843218442184521846218472184821849218502185121852218532185421855218562185721858218592186021861218622186321864218652186621867218682186921870218712187221873218742187521876218772187821879218802188121882218832188421885218862188721888218892189021891218922189321894218952189621897218982189921900219012190221903219042190521906219072190821909219102191121912219132191421915219162191721918219192192021921219222192321924219252192621927219282192921930219312193221933219342193521936219372193821939219402194121942219432194421945219462194721948219492195021951219522195321954219552195621957219582195921960219612196221963219642196521966219672196821969219702197121972219732197421975219762197721978219792198021981219822198321984219852198621987219882198921990219912199221993219942199521996219972199821999220002200122002220032200422005220062200722008220092201022011220122201322014220152201622017220182201922020220212202222023220242202522026220272202822029220302203122032220332203422035220362203722038220392204022041220422204322044220452204622047220482204922050220512205222053220542205522056220572205822059220602206122062220632206422065220662206722068220692207022071220722207322074220752207622077220782207922080220812208222083220842208522086220872208822089220902209122092220932209422095220962209722098220992210022101221022210322104221052210622107221082210922110221112211222113221142211522116221172211822119221202212122122221232212422125221262212722128221292213022131221322213322134221352213622137221382213922140221412214222143221442214522146221472214822149221502215122152221532215422155221562215722158221592216022161221622216322164221652216622167221682216922170221712217222173221742217522176221772217822179221802218122182221832218422185221862218722188221892219022191221922219322194221952219622197221982219922200222012220222203222042220522206222072220822209222102221122212222132221422215222162221722218222192222022221222222222322224222252222622227222282222922230222312223222233222342223522236222372223822239222402224122242222432224422245222462224722248222492225022251222522225322254222552225622257222582225922260222612226222263222642226522266222672226822269222702227122272222732227422275222762227722278222792228022281222822228322284222852228622287222882228922290222912229222293222942229522296222972229822299223002230122302223032230422305223062230722308223092231022311223122231322314223152231622317223182231922320223212232222323223242232522326223272232822329223302233122332223332233422335223362233722338223392234022341223422234322344223452234622347223482234922350223512235222353223542235522356223572235822359223602236122362223632236422365223662236722368223692237022371223722237322374223752237622377223782237922380223812238222383223842238522386223872238822389223902239122392223932239422395223962239722398223992240022401224022240322404224052240622407224082240922410224112241222413224142241522416224172241822419224202242122422224232242422425224262242722428224292243022431224322243322434224352243622437224382243922440224412244222443224442244522446224472244822449224502245122452224532245422455224562245722458224592246022461224622246322464224652246622467224682246922470224712247222473224742247522476224772247822479224802248122482224832248422485224862248722488224892249022491224922249322494224952249622497224982249922500225012250222503225042250522506225072250822509225102251122512225132251422515225162251722518225192252022521225222252322524225252252622527225282252922530225312253222533225342253522536225372253822539225402254122542225432254422545225462254722548225492255022551225522255322554225552255622557225582255922560225612256222563225642256522566225672256822569225702257122572225732257422575225762257722578225792258022581225822258322584225852258622587225882258922590225912259222593225942259522596225972259822599226002260122602226032260422605226062260722608226092261022611226122261322614226152261622617226182261922620226212262222623226242262522626226272262822629226302263122632226332263422635226362263722638226392264022641226422264322644226452264622647226482264922650226512265222653226542265522656226572265822659226602266122662226632266422665226662266722668226692267022671226722267322674226752267622677226782267922680226812268222683226842268522686226872268822689226902269122692226932269422695226962269722698226992270022701227022270322704227052270622707227082270922710227112271222713227142271522716227172271822719227202272122722227232272422725227262272722728227292273022731227322273322734227352273622737227382273922740227412274222743227442274522746227472274822749227502275122752227532275422755227562275722758227592276022761227622276322764227652276622767227682276922770227712277222773227742277522776227772277822779227802278122782227832278422785227862278722788227892279022791227922279322794227952279622797227982279922800228012280222803228042280522806228072280822809228102281122812228132281422815228162281722818228192282022821228222282322824228252282622827228282282922830228312283222833228342283522836228372283822839228402284122842228432284422845228462284722848228492285022851228522285322854228552285622857228582285922860228612286222863228642286522866228672286822869228702287122872228732287422875228762287722878228792288022881228822288322884228852288622887228882288922890228912289222893228942289522896228972289822899229002290122902229032290422905229062290722908229092291022911229122291322914229152291622917229182291922920229212292222923229242292522926229272292822929229302293122932229332293422935229362293722938229392294022941229422294322944229452294622947229482294922950229512295222953229542295522956229572295822959229602296122962229632296422965229662296722968229692297022971229722297322974229752297622977229782297922980229812298222983229842298522986229872298822989229902299122992229932299422995229962299722998229992300023001230022300323004230052300623007230082300923010230112301223013230142301523016230172301823019230202302123022230232302423025230262302723028230292303023031230322303323034230352303623037230382303923040230412304223043230442304523046230472304823049230502305123052230532305423055230562305723058230592306023061230622306323064230652306623067230682306923070230712307223073230742307523076230772307823079230802308123082230832308423085230862308723088230892309023091230922309323094230952309623097230982309923100231012310223103231042310523106231072310823109231102311123112231132311423115231162311723118231192312023121231222312323124231252312623127231282312923130231312313223133231342313523136231372313823139231402314123142231432314423145231462314723148231492315023151231522315323154231552315623157231582315923160231612316223163231642316523166231672316823169231702317123172231732317423175231762317723178231792318023181231822318323184231852318623187231882318923190231912319223193231942319523196231972319823199232002320123202232032320423205232062320723208232092321023211232122321323214232152321623217232182321923220232212322223223232242322523226232272322823229232302323123232232332323423235232362323723238232392324023241232422324323244232452324623247232482324923250232512325223253232542325523256232572325823259232602326123262232632326423265232662326723268232692327023271232722327323274232752327623277232782327923280232812328223283232842328523286232872328823289232902329123292232932329423295232962329723298232992330023301233022330323304233052330623307233082330923310233112331223313233142331523316233172331823319233202332123322233232332423325233262332723328233292333023331233322333323334233352333623337233382333923340233412334223343233442334523346233472334823349233502335123352233532335423355233562335723358233592336023361233622336323364233652336623367233682336923370233712337223373233742337523376233772337823379233802338123382233832338423385233862338723388233892339023391233922339323394233952339623397233982339923400234012340223403234042340523406234072340823409234102341123412234132341423415234162341723418234192342023421234222342323424234252342623427234282342923430234312343223433234342343523436234372343823439234402344123442234432344423445234462344723448234492345023451234522345323454234552345623457234582345923460234612346223463234642346523466234672346823469234702347123472234732347423475234762347723478234792348023481234822348323484234852348623487234882348923490234912349223493234942349523496234972349823499235002350123502235032350423505235062350723508235092351023511235122351323514235152351623517235182351923520235212352223523235242352523526235272352823529235302353123532235332353423535235362353723538235392354023541235422354323544235452354623547235482354923550235512355223553235542355523556235572355823559235602356123562235632356423565235662356723568235692357023571235722357323574235752357623577235782357923580235812358223583235842358523586235872358823589235902359123592235932359423595235962359723598235992360023601236022360323604236052360623607236082360923610236112361223613236142361523616236172361823619236202362123622236232362423625236262362723628236292363023631236322363323634236352363623637236382363923640236412364223643236442364523646236472364823649236502365123652236532365423655236562365723658236592366023661236622366323664236652366623667236682366923670236712367223673236742367523676236772367823679236802368123682236832368423685236862368723688236892369023691236922369323694236952369623697236982369923700237012370223703237042370523706237072370823709237102371123712237132371423715237162371723718237192372023721237222372323724237252372623727237282372923730237312373223733237342373523736237372373823739237402374123742237432374423745237462374723748237492375023751237522375323754237552375623757237582375923760237612376223763237642376523766237672376823769237702377123772237732377423775237762377723778237792378023781237822378323784237852378623787237882378923790237912379223793237942379523796237972379823799238002380123802238032380423805238062380723808238092381023811238122381323814238152381623817238182381923820238212382223823238242382523826238272382823829238302383123832238332383423835238362383723838238392384023841238422384323844238452384623847238482384923850238512385223853238542385523856238572385823859238602386123862238632386423865238662386723868238692387023871238722387323874238752387623877238782387923880238812388223883238842388523886238872388823889238902389123892238932389423895238962389723898238992390023901239022390323904239052390623907239082390923910239112391223913239142391523916239172391823919239202392123922239232392423925239262392723928239292393023931239322393323934239352393623937239382393923940239412394223943239442394523946239472394823949239502395123952239532395423955239562395723958239592396023961239622396323964239652396623967239682396923970239712397223973239742397523976239772397823979239802398123982239832398423985239862398723988239892399023991239922399323994239952399623997239982399924000240012400224003240042400524006240072400824009240102401124012240132401424015240162401724018240192402024021240222402324024240252402624027240282402924030240312403224033240342403524036240372403824039240402404124042240432404424045240462404724048240492405024051240522405324054240552405624057240582405924060240612406224063240642406524066240672406824069240702407124072240732407424075240762407724078240792408024081240822408324084240852408624087240882408924090240912409224093240942409524096240972409824099241002410124102241032410424105241062410724108241092411024111241122411324114241152411624117241182411924120241212412224123241242412524126241272412824129241302413124132241332413424135241362413724138241392414024141241422414324144241452414624147241482414924150241512415224153241542415524156241572415824159241602416124162241632416424165241662416724168241692417024171241722417324174241752417624177241782417924180241812418224183241842418524186241872418824189241902419124192241932419424195241962419724198241992420024201242022420324204242052420624207242082420924210242112421224213242142421524216242172421824219242202422124222242232422424225242262422724228242292423024231242322423324234242352423624237242382423924240242412424224243242442424524246242472424824249242502425124252242532425424255242562425724258242592426024261242622426324264242652426624267242682426924270242712427224273242742427524276242772427824279242802428124282242832428424285242862428724288242892429024291242922429324294242952429624297242982429924300243012430224303243042430524306243072430824309243102431124312243132431424315243162431724318243192432024321243222432324324243252432624327243282432924330243312433224333243342433524336243372433824339243402434124342243432434424345243462434724348243492435024351243522435324354243552435624357243582435924360243612436224363243642436524366243672436824369243702437124372243732437424375243762437724378243792438024381243822438324384243852438624387243882438924390243912439224393243942439524396243972439824399244002440124402244032440424405244062440724408244092441024411244122441324414244152441624417244182441924420244212442224423244242442524426244272442824429244302443124432244332443424435244362443724438244392444024441244422444324444244452444624447244482444924450244512445224453244542445524456244572445824459244602446124462244632446424465244662446724468244692447024471244722447324474244752447624477244782447924480244812448224483244842448524486244872448824489244902449124492244932449424495244962449724498244992450024501245022450324504245052450624507245082450924510245112451224513245142451524516245172451824519245202452124522245232452424525245262452724528245292453024531245322453324534245352453624537245382453924540245412454224543245442454524546245472454824549245502455124552245532455424555245562455724558245592456024561245622456324564245652456624567245682456924570245712457224573245742457524576245772457824579245802458124582245832458424585245862458724588245892459024591245922459324594245952459624597245982459924600246012460224603246042460524606246072460824609246102461124612246132461424615246162461724618246192462024621246222462324624246252462624627246282462924630246312463224633246342463524636246372463824639246402464124642246432464424645246462464724648246492465024651246522465324654246552465624657246582465924660246612466224663246642466524666246672466824669246702467124672246732467424675246762467724678246792468024681246822468324684246852468624687246882468924690246912469224693246942469524696246972469824699247002470124702247032470424705247062470724708247092471024711247122471324714247152471624717247182471924720247212472224723247242472524726247272472824729247302473124732247332473424735247362473724738247392474024741247422474324744247452474624747247482474924750247512475224753247542475524756247572475824759247602476124762247632476424765247662476724768247692477024771247722477324774247752477624777247782477924780247812478224783247842478524786247872478824789247902479124792247932479424795247962479724798247992480024801248022480324804248052480624807248082480924810248112481224813248142481524816248172481824819248202482124822248232482424825248262482724828248292483024831248322483324834248352483624837248382483924840248412484224843248442484524846248472484824849248502485124852248532485424855248562485724858248592486024861248622486324864248652486624867248682486924870248712487224873248742487524876248772487824879248802488124882248832488424885248862488724888248892489024891248922489324894248952489624897248982489924900249012490224903249042490524906249072490824909249102491124912249132491424915249162491724918249192492024921249222492324924249252492624927249282492924930249312493224933249342493524936249372493824939249402494124942249432494424945249462494724948249492495024951249522495324954249552495624957249582495924960249612496224963249642496524966249672496824969249702497124972249732497424975249762497724978249792498024981249822498324984249852498624987249882498924990249912499224993249942499524996249972499824999250002500125002250032500425005250062500725008250092501025011250122501325014250152501625017250182501925020250212502225023250242502525026250272502825029250302503125032250332503425035250362503725038250392504025041250422504325044250452504625047250482504925050250512505225053250542505525056250572505825059250602506125062250632506425065250662506725068250692507025071250722507325074250752507625077250782507925080250812508225083250842508525086250872508825089250902509125092250932509425095250962509725098250992510025101251022510325104251052510625107251082510925110251112511225113251142511525116251172511825119251202512125122251232512425125251262512725128251292513025131251322513325134251352513625137251382513925140251412514225143251442514525146251472514825149251502515125152251532515425155251562515725158251592516025161251622516325164251652516625167251682516925170251712517225173251742517525176251772517825179251802518125182251832518425185251862518725188251892519025191251922519325194251952519625197251982519925200252012520225203252042520525206252072520825209252102521125212252132521425215252162521725218252192522025221252222522325224252252522625227252282522925230252312523225233252342523525236252372523825239252402524125242252432524425245252462524725248252492525025251252522525325254252552525625257252582525925260252612526225263252642526525266252672526825269252702527125272252732527425275252762527725278252792528025281252822528325284252852528625287252882528925290252912529225293252942529525296252972529825299253002530125302253032530425305253062530725308253092531025311253122531325314253152531625317253182531925320253212532225323253242532525326253272532825329253302533125332253332533425335253362533725338253392534025341253422534325344253452534625347253482534925350253512535225353253542535525356253572535825359253602536125362253632536425365253662536725368253692537025371253722537325374253752537625377253782537925380253812538225383253842538525386253872538825389253902539125392253932539425395253962539725398253992540025401254022540325404254052540625407254082540925410254112541225413254142541525416254172541825419254202542125422254232542425425254262542725428254292543025431254322543325434254352543625437254382543925440254412544225443254442544525446254472544825449254502545125452254532545425455254562545725458254592546025461254622546325464254652546625467254682546925470254712547225473254742547525476254772547825479254802548125482254832548425485254862548725488254892549025491254922549325494254952549625497254982549925500255012550225503255042550525506255072550825509255102551125512255132551425515255162551725518255192552025521255222552325524255252552625527255282552925530255312553225533255342553525536255372553825539255402554125542255432554425545255462554725548255492555025551255522555325554255552555625557255582555925560255612556225563255642556525566255672556825569255702557125572255732557425575255762557725578255792558025581255822558325584255852558625587255882558925590255912559225593255942559525596255972559825599256002560125602256032560425605256062560725608256092561025611256122561325614256152561625617256182561925620256212562225623256242562525626256272562825629256302563125632256332563425635256362563725638256392564025641256422564325644256452564625647256482564925650256512565225653256542565525656256572565825659256602566125662256632566425665256662566725668256692567025671256722567325674256752567625677256782567925680256812568225683256842568525686256872568825689256902569125692256932569425695256962569725698256992570025701257022570325704257052570625707257082570925710257112571225713257142571525716257172571825719257202572125722257232572425725257262572725728257292573025731257322573325734257352573625737257382573925740257412574225743257442574525746257472574825749257502575125752257532575425755257562575725758257592576025761257622576325764257652576625767257682576925770257712577225773257742577525776257772577825779257802578125782257832578425785257862578725788257892579025791257922579325794257952579625797257982579925800258012580225803258042580525806258072580825809258102581125812258132581425815258162581725818258192582025821258222582325824258252582625827258282582925830258312583225833258342583525836258372583825839258402584125842258432584425845258462584725848258492585025851258522585325854258552585625857258582585925860258612586225863258642586525866258672586825869258702587125872258732587425875258762587725878258792588025881258822588325884258852588625887258882588925890258912589225893258942589525896258972589825899259002590125902259032590425905259062590725908259092591025911259122591325914259152591625917259182591925920259212592225923259242592525926259272592825929259302593125932259332593425935259362593725938259392594025941259422594325944259452594625947259482594925950259512595225953259542595525956259572595825959259602596125962259632596425965259662596725968259692597025971259722597325974259752597625977259782597925980259812598225983259842598525986259872598825989259902599125992259932599425995259962599725998259992600026001260022600326004260052600626007260082600926010260112601226013260142601526016260172601826019260202602126022260232602426025260262602726028260292603026031260322603326034260352603626037260382603926040260412604226043260442604526046260472604826049260502605126052260532605426055260562605726058260592606026061260622606326064260652606626067260682606926070260712607226073260742607526076260772607826079260802608126082260832608426085260862608726088260892609026091260922609326094260952609626097260982609926100261012610226103261042610526106261072610826109261102611126112261132611426115261162611726118261192612026121261222612326124261252612626127261282612926130261312613226133261342613526136261372613826139261402614126142261432614426145261462614726148261492615026151261522615326154261552615626157261582615926160261612616226163261642616526166261672616826169261702617126172261732617426175261762617726178261792618026181261822618326184261852618626187261882618926190261912619226193261942619526196261972619826199262002620126202262032620426205262062620726208262092621026211262122621326214262152621626217262182621926220262212622226223262242622526226262272622826229262302623126232262332623426235262362623726238262392624026241262422624326244262452624626247262482624926250262512625226253262542625526256262572625826259262602626126262262632626426265262662626726268262692627026271262722627326274262752627626277262782627926280262812628226283262842628526286262872628826289262902629126292262932629426295262962629726298262992630026301263022630326304263052630626307263082630926310263112631226313263142631526316263172631826319263202632126322263232632426325263262632726328263292633026331263322633326334263352633626337263382633926340263412634226343263442634526346263472634826349263502635126352263532635426355263562635726358263592636026361263622636326364263652636626367263682636926370263712637226373263742637526376263772637826379263802638126382263832638426385263862638726388263892639026391263922639326394263952639626397263982639926400264012640226403264042640526406264072640826409264102641126412264132641426415264162641726418264192642026421264222642326424264252642626427264282642926430264312643226433264342643526436264372643826439264402644126442264432644426445264462644726448264492645026451264522645326454264552645626457264582645926460264612646226463264642646526466264672646826469264702647126472264732647426475264762647726478264792648026481264822648326484264852648626487264882648926490264912649226493264942649526496264972649826499265002650126502265032650426505265062650726508265092651026511265122651326514265152651626517265182651926520265212652226523265242652526526265272652826529265302653126532265332653426535265362653726538265392654026541265422654326544265452654626547265482654926550265512655226553265542655526556265572655826559265602656126562265632656426565265662656726568265692657026571265722657326574265752657626577265782657926580265812658226583265842658526586265872658826589265902659126592265932659426595265962659726598265992660026601266022660326604266052660626607266082660926610266112661226613266142661526616266172661826619266202662126622266232662426625266262662726628266292663026631266322663326634266352663626637266382663926640266412664226643266442664526646266472664826649266502665126652266532665426655266562665726658266592666026661266622666326664266652666626667266682666926670266712667226673266742667526676266772667826679266802668126682266832668426685266862668726688266892669026691266922669326694266952669626697266982669926700267012670226703267042670526706267072670826709267102671126712267132671426715267162671726718267192672026721267222672326724267252672626727267282672926730267312673226733267342673526736267372673826739267402674126742267432674426745267462674726748267492675026751267522675326754267552675626757267582675926760267612676226763267642676526766267672676826769267702677126772267732677426775267762677726778267792678026781267822678326784267852678626787267882678926790267912679226793267942679526796267972679826799268002680126802268032680426805268062680726808268092681026811268122681326814268152681626817268182681926820268212682226823268242682526826268272682826829268302683126832268332683426835268362683726838268392684026841268422684326844268452684626847268482684926850268512685226853268542685526856268572685826859268602686126862268632686426865268662686726868268692687026871268722687326874268752687626877268782687926880268812688226883268842688526886268872688826889268902689126892268932689426895268962689726898268992690026901269022690326904269052690626907269082690926910269112691226913269142691526916269172691826919269202692126922269232692426925269262692726928269292693026931269322693326934269352693626937269382693926940269412694226943269442694526946269472694826949269502695126952269532695426955269562695726958269592696026961269622696326964269652696626967269682696926970269712697226973269742697526976269772697826979269802698126982269832698426985269862698726988269892699026991269922699326994269952699626997269982699927000270012700227003270042700527006270072700827009270102701127012270132701427015270162701727018270192702027021270222702327024270252702627027270282702927030270312703227033270342703527036270372703827039270402704127042270432704427045270462704727048270492705027051270522705327054270552705627057270582705927060270612706227063270642706527066270672706827069270702707127072270732707427075270762707727078270792708027081270822708327084270852708627087270882708927090270912709227093270942709527096270972709827099271002710127102271032710427105271062710727108271092711027111271122711327114271152711627117271182711927120271212712227123271242712527126271272712827129271302713127132271332713427135271362713727138271392714027141271422714327144271452714627147271482714927150271512715227153271542715527156271572715827159271602716127162271632716427165271662716727168271692717027171271722717327174271752717627177271782717927180271812718227183271842718527186271872718827189271902719127192271932719427195271962719727198271992720027201272022720327204272052720627207272082720927210272112721227213272142721527216272172721827219272202722127222272232722427225272262722727228272292723027231272322723327234272352723627237272382723927240272412724227243272442724527246272472724827249272502725127252272532725427255272562725727258272592726027261272622726327264272652726627267272682726927270272712727227273272742727527276272772727827279272802728127282272832728427285272862728727288272892729027291272922729327294272952729627297272982729927300273012730227303273042730527306273072730827309273102731127312273132731427315273162731727318273192732027321273222732327324273252732627327273282732927330273312733227333273342733527336273372733827339273402734127342273432734427345273462734727348273492735027351273522735327354273552735627357273582735927360273612736227363273642736527366273672736827369273702737127372273732737427375273762737727378273792738027381273822738327384273852738627387273882738927390273912739227393273942739527396273972739827399274002740127402274032740427405274062740727408274092741027411274122741327414274152741627417274182741927420274212742227423274242742527426274272742827429274302743127432274332743427435274362743727438274392744027441274422744327444274452744627447274482744927450274512745227453274542745527456274572745827459274602746127462274632746427465274662746727468274692747027471274722747327474274752747627477274782747927480274812748227483274842748527486274872748827489274902749127492274932749427495274962749727498274992750027501275022750327504275052750627507275082750927510275112751227513275142751527516275172751827519275202752127522275232752427525275262752727528275292753027531275322753327534275352753627537275382753927540275412754227543275442754527546275472754827549275502755127552275532755427555275562755727558275592756027561275622756327564275652756627567275682756927570275712757227573275742757527576275772757827579275802758127582275832758427585275862758727588275892759027591275922759327594275952759627597275982759927600276012760227603276042760527606276072760827609276102761127612276132761427615276162761727618276192762027621276222762327624276252762627627276282762927630276312763227633276342763527636276372763827639276402764127642276432764427645276462764727648276492765027651276522765327654276552765627657276582765927660276612766227663276642766527666276672766827669276702767127672276732767427675276762767727678276792768027681276822768327684276852768627687276882768927690276912769227693276942769527696276972769827699277002770127702277032770427705277062770727708277092771027711277122771327714277152771627717277182771927720277212772227723277242772527726277272772827729277302773127732277332773427735277362773727738277392774027741277422774327744277452774627747277482774927750277512775227753277542775527756277572775827759277602776127762277632776427765277662776727768277692777027771277722777327774277752777627777277782777927780277812778227783277842778527786277872778827789277902779127792277932779427795277962779727798277992780027801278022780327804278052780627807278082780927810278112781227813278142781527816278172781827819278202782127822278232782427825278262782727828278292783027831278322783327834278352783627837278382783927840278412784227843278442784527846278472784827849278502785127852278532785427855278562785727858278592786027861278622786327864278652786627867278682786927870278712787227873278742787527876278772787827879278802788127882278832788427885278862788727888278892789027891278922789327894278952789627897278982789927900279012790227903279042790527906279072790827909279102791127912279132791427915279162791727918279192792027921279222792327924279252792627927279282792927930279312793227933279342793527936279372793827939279402794127942279432794427945279462794727948279492795027951279522795327954279552795627957279582795927960279612796227963279642796527966279672796827969279702797127972279732797427975279762797727978279792798027981279822798327984279852798627987279882798927990279912799227993279942799527996279972799827999280002800128002280032800428005280062800728008280092801028011280122801328014280152801628017280182801928020280212802228023280242802528026280272802828029280302803128032280332803428035280362803728038280392804028041280422804328044280452804628047280482804928050280512805228053280542805528056280572805828059280602806128062280632806428065280662806728068280692807028071280722807328074280752807628077280782807928080280812808228083280842808528086280872808828089280902809128092280932809428095280962809728098280992810028101281022810328104281052810628107281082810928110281112811228113281142811528116281172811828119281202812128122281232812428125281262812728128281292813028131281322813328134281352813628137281382813928140281412814228143281442814528146281472814828149281502815128152281532815428155281562815728158281592816028161281622816328164281652816628167281682816928170281712817228173281742817528176281772817828179281802818128182281832818428185281862818728188281892819028191281922819328194281952819628197281982819928200282012820228203282042820528206282072820828209282102821128212282132821428215282162821728218282192822028221282222822328224282252822628227282282822928230282312823228233282342823528236282372823828239282402824128242282432824428245282462824728248282492825028251282522825328254282552825628257282582825928260282612826228263282642826528266282672826828269282702827128272282732827428275282762827728278282792828028281282822828328284282852828628287282882828928290282912829228293282942829528296282972829828299283002830128302283032830428305283062830728308283092831028311283122831328314283152831628317283182831928320283212832228323283242832528326283272832828329283302833128332283332833428335283362833728338283392834028341283422834328344283452834628347283482834928350283512835228353283542835528356283572835828359283602836128362283632836428365283662836728368283692837028371283722837328374283752837628377283782837928380283812838228383283842838528386283872838828389283902839128392283932839428395283962839728398283992840028401284022840328404284052840628407284082840928410284112841228413284142841528416284172841828419284202842128422284232842428425284262842728428284292843028431284322843328434284352843628437284382843928440284412844228443284442844528446284472844828449284502845128452284532845428455284562845728458284592846028461284622846328464284652846628467284682846928470284712847228473284742847528476284772847828479284802848128482284832848428485284862848728488284892849028491284922849328494284952849628497284982849928500285012850228503285042850528506285072850828509285102851128512285132851428515285162851728518285192852028521285222852328524285252852628527285282852928530285312853228533285342853528536285372853828539285402854128542285432854428545285462854728548285492855028551285522855328554285552855628557285582855928560285612856228563285642856528566285672856828569285702857128572285732857428575285762857728578285792858028581285822858328584285852858628587285882858928590285912859228593285942859528596285972859828599286002860128602286032860428605286062860728608286092861028611286122861328614286152861628617286182861928620286212862228623286242862528626286272862828629286302863128632286332863428635286362863728638286392864028641286422864328644286452864628647286482864928650286512865228653286542865528656286572865828659286602866128662286632866428665286662866728668286692867028671286722867328674286752867628677286782867928680286812868228683286842868528686286872868828689286902869128692286932869428695286962869728698286992870028701287022870328704287052870628707287082870928710287112871228713287142871528716287172871828719287202872128722287232872428725287262872728728287292873028731287322873328734287352873628737287382873928740287412874228743287442874528746287472874828749287502875128752287532875428755287562875728758287592876028761287622876328764287652876628767287682876928770287712877228773287742877528776287772877828779287802878128782287832878428785287862878728788287892879028791287922879328794287952879628797287982879928800288012880228803288042880528806288072880828809288102881128812288132881428815288162881728818288192882028821288222882328824288252882628827288282882928830288312883228833288342883528836288372883828839288402884128842288432884428845288462884728848288492885028851288522885328854288552885628857288582885928860288612886228863288642886528866288672886828869288702887128872288732887428875288762887728878288792888028881288822888328884288852888628887288882888928890288912889228893288942889528896288972889828899289002890128902289032890428905289062890728908289092891028911289122891328914289152891628917289182891928920289212892228923289242892528926289272892828929289302893128932289332893428935289362893728938289392894028941289422894328944289452894628947289482894928950289512895228953289542895528956289572895828959289602896128962289632896428965289662896728968289692897028971289722897328974289752897628977289782897928980289812898228983289842898528986289872898828989289902899128992289932899428995289962899728998289992900029001290022900329004290052900629007290082900929010290112901229013290142901529016290172901829019290202902129022290232902429025290262902729028290292903029031290322903329034290352903629037290382903929040290412904229043290442904529046290472904829049290502905129052290532905429055290562905729058290592906029061290622906329064290652906629067290682906929070290712907229073290742907529076290772907829079290802908129082290832908429085290862908729088290892909029091290922909329094290952909629097290982909929100291012910229103291042910529106291072910829109291102911129112291132911429115291162911729118291192912029121291222912329124291252912629127291282912929130291312913229133291342913529136291372913829139291402914129142291432914429145291462914729148291492915029151291522915329154291552915629157291582915929160291612916229163291642916529166291672916829169291702917129172291732917429175291762917729178291792918029181291822918329184291852918629187291882918929190291912919229193291942919529196291972919829199292002920129202292032920429205292062920729208292092921029211292122921329214292152921629217292182921929220292212922229223292242922529226292272922829229292302923129232292332923429235292362923729238292392924029241292422924329244292452924629247292482924929250292512925229253292542925529256292572925829259292602926129262292632926429265292662926729268292692927029271292722927329274292752927629277292782927929280292812928229283292842928529286292872928829289292902929129292292932929429295292962929729298292992930029301293022930329304293052930629307293082930929310293112931229313293142931529316293172931829319293202932129322293232932429325293262932729328293292933029331293322933329334293352933629337293382933929340293412934229343293442934529346293472934829349293502935129352293532935429355293562935729358293592936029361293622936329364293652936629367293682936929370293712937229373293742937529376293772937829379293802938129382293832938429385293862938729388293892939029391293922939329394293952939629397293982939929400294012940229403294042940529406294072940829409294102941129412294132941429415294162941729418294192942029421294222942329424294252942629427294282942929430294312943229433294342943529436294372943829439294402944129442294432944429445294462944729448294492945029451294522945329454294552945629457294582945929460294612946229463294642946529466294672946829469294702947129472294732947429475294762947729478294792948029481294822948329484294852948629487294882948929490294912949229493294942949529496294972949829499295002950129502295032950429505295062950729508295092951029511295122951329514295152951629517295182951929520295212952229523295242952529526295272952829529295302953129532295332953429535295362953729538295392954029541295422954329544295452954629547295482954929550295512955229553295542955529556295572955829559295602956129562295632956429565295662956729568295692957029571295722957329574295752957629577295782957929580295812958229583295842958529586295872958829589295902959129592295932959429595295962959729598295992960029601296022960329604296052960629607296082960929610296112961229613296142961529616296172961829619296202962129622296232962429625296262962729628296292963029631296322963329634296352963629637296382963929640296412964229643296442964529646296472964829649296502965129652296532965429655296562965729658296592966029661296622966329664296652966629667296682966929670296712967229673296742967529676296772967829679296802968129682296832968429685296862968729688296892969029691296922969329694296952969629697296982969929700297012970229703297042970529706297072970829709297102971129712297132971429715297162971729718297192972029721297222972329724297252972629727297282972929730297312973229733297342973529736297372973829739297402974129742297432974429745297462974729748297492975029751297522975329754297552975629757297582975929760297612976229763297642976529766297672976829769297702977129772297732977429775297762977729778297792978029781297822978329784297852978629787297882978929790297912979229793297942979529796297972979829799298002980129802298032980429805298062980729808298092981029811298122981329814298152981629817298182981929820298212982229823298242982529826298272982829829298302983129832298332983429835298362983729838298392984029841298422984329844298452984629847298482984929850298512985229853298542985529856298572985829859298602986129862298632986429865298662986729868298692987029871298722987329874298752987629877298782987929880298812988229883298842988529886298872988829889298902989129892298932989429895298962989729898298992990029901299022990329904299052990629907299082990929910299112991229913299142991529916299172991829919299202992129922299232992429925299262992729928299292993029931299322993329934299352993629937299382993929940299412994229943299442994529946299472994829949299502995129952299532995429955299562995729958299592996029961299622996329964299652996629967299682996929970299712997229973299742997529976299772997829979299802998129982299832998429985299862998729988299892999029991299922999329994299952999629997299982999930000300013000230003300043000530006300073000830009300103001130012300133001430015300163001730018300193002030021300223002330024300253002630027300283002930030300313003230033300343003530036300373003830039300403004130042300433004430045300463004730048300493005030051300523005330054300553005630057300583005930060300613006230063300643006530066300673006830069300703007130072300733007430075300763007730078300793008030081300823008330084300853008630087300883008930090300913009230093300943009530096300973009830099301003010130102301033010430105301063010730108301093011030111301123011330114301153011630117301183011930120301213012230123301243012530126301273012830129301303013130132301333013430135301363013730138301393014030141301423014330144301453014630147301483014930150301513015230153301543015530156301573015830159301603016130162301633016430165301663016730168301693017030171301723017330174301753017630177301783017930180301813018230183301843018530186301873018830189301903019130192301933019430195301963019730198301993020030201302023020330204302053020630207302083020930210302113021230213302143021530216302173021830219302203022130222302233022430225302263022730228302293023030231302323023330234302353023630237302383023930240302413024230243302443024530246302473024830249302503025130252302533025430255302563025730258302593026030261302623026330264302653026630267302683026930270302713027230273302743027530276302773027830279302803028130282302833028430285302863028730288302893029030291302923029330294302953029630297302983029930300303013030230303303043030530306303073030830309303103031130312303133031430315303163031730318303193032030321303223032330324303253032630327303283032930330303313033230333303343033530336303373033830339303403034130342303433034430345303463034730348303493035030351303523035330354303553035630357303583035930360303613036230363303643036530366303673036830369303703037130372303733037430375303763037730378303793038030381303823038330384303853038630387303883038930390303913039230393303943039530396303973039830399304003040130402304033040430405304063040730408304093041030411304123041330414304153041630417304183041930420304213042230423304243042530426304273042830429304303043130432304333043430435304363043730438304393044030441304423044330444304453044630447304483044930450304513045230453304543045530456304573045830459304603046130462304633046430465304663046730468304693047030471304723047330474304753047630477304783047930480304813048230483304843048530486304873048830489304903049130492304933049430495304963049730498304993050030501305023050330504305053050630507305083050930510305113051230513305143051530516305173051830519305203052130522305233052430525305263052730528305293053030531305323053330534305353053630537305383053930540305413054230543305443054530546305473054830549305503055130552305533055430555305563055730558305593056030561305623056330564305653056630567305683056930570305713057230573305743057530576305773057830579305803058130582305833058430585305863058730588305893059030591305923059330594305953059630597305983059930600306013060230603306043060530606306073060830609306103061130612306133061430615306163061730618306193062030621306223062330624306253062630627306283062930630306313063230633306343063530636306373063830639306403064130642306433064430645306463064730648306493065030651306523065330654306553065630657306583065930660306613066230663306643066530666306673066830669306703067130672306733067430675306763067730678306793068030681306823068330684306853068630687306883068930690306913069230693306943069530696306973069830699307003070130702307033070430705307063070730708307093071030711307123071330714307153071630717307183071930720307213072230723307243072530726307273072830729307303073130732307333073430735307363073730738307393074030741307423074330744307453074630747307483074930750307513075230753307543075530756307573075830759307603076130762307633076430765307663076730768307693077030771307723077330774307753077630777307783077930780307813078230783307843078530786307873078830789307903079130792307933079430795307963079730798307993080030801308023080330804308053080630807308083080930810308113081230813308143081530816308173081830819308203082130822308233082430825308263082730828308293083030831308323083330834308353083630837308383083930840308413084230843308443084530846308473084830849308503085130852308533085430855308563085730858308593086030861308623086330864308653086630867308683086930870308713087230873308743087530876308773087830879308803088130882308833088430885308863088730888308893089030891308923089330894308953089630897308983089930900309013090230903309043090530906309073090830909309103091130912309133091430915309163091730918309193092030921309223092330924309253092630927309283092930930309313093230933309343093530936309373093830939309403094130942309433094430945309463094730948309493095030951309523095330954309553095630957309583095930960309613096230963309643096530966309673096830969309703097130972309733097430975309763097730978309793098030981309823098330984309853098630987309883098930990309913099230993309943099530996309973099830999310003100131002310033100431005310063100731008310093101031011310123101331014310153101631017310183101931020310213102231023310243102531026310273102831029310303103131032310333103431035310363103731038310393104031041310423104331044310453104631047310483104931050310513105231053310543105531056310573105831059310603106131062310633106431065310663106731068310693107031071310723107331074310753107631077310783107931080310813108231083310843108531086310873108831089310903109131092310933109431095310963109731098310993110031101311023110331104311053110631107311083110931110311113111231113311143111531116311173111831119311203112131122311233112431125311263112731128311293113031131311323113331134311353113631137311383113931140311413114231143311443114531146311473114831149311503115131152311533115431155311563115731158311593116031161311623116331164311653116631167311683116931170311713117231173311743117531176311773117831179311803118131182311833118431185311863118731188311893119031191311923119331194311953119631197311983119931200312013120231203312043120531206312073120831209312103121131212312133121431215312163121731218312193122031221312223122331224312253122631227312283122931230312313123231233312343123531236312373123831239312403124131242312433124431245312463124731248312493125031251312523125331254312553125631257312583125931260312613126231263312643126531266312673126831269312703127131272312733127431275312763127731278312793128031281312823128331284312853128631287312883128931290312913129231293312943129531296312973129831299313003130131302313033130431305313063130731308313093131031311313123131331314313153131631317313183131931320313213132231323313243132531326313273132831329313303133131332313333133431335313363133731338313393134031341313423134331344313453134631347313483134931350313513135231353313543135531356313573135831359313603136131362313633136431365313663136731368313693137031371313723137331374313753137631377313783137931380313813138231383313843138531386313873138831389313903139131392313933139431395313963139731398313993140031401314023140331404314053140631407314083140931410314113141231413314143141531416314173141831419314203142131422314233142431425314263142731428314293143031431314323143331434314353143631437314383143931440314413144231443314443144531446314473144831449314503145131452314533145431455314563145731458314593146031461314623146331464314653146631467314683146931470314713147231473314743147531476314773147831479314803148131482314833148431485314863148731488314893149031491314923149331494314953149631497314983149931500315013150231503315043150531506315073150831509315103151131512315133151431515315163151731518315193152031521315223152331524315253152631527315283152931530315313153231533315343153531536315373153831539315403154131542315433154431545315463154731548315493155031551315523155331554315553155631557315583155931560315613156231563315643156531566315673156831569315703157131572315733157431575315763157731578315793158031581315823158331584315853158631587315883158931590315913159231593315943159531596315973159831599316003160131602316033160431605316063160731608316093161031611316123161331614316153161631617316183161931620316213162231623316243162531626316273162831629316303163131632316333163431635316363163731638316393164031641316423164331644316453164631647316483164931650316513165231653316543165531656316573165831659316603166131662316633166431665316663166731668316693167031671316723167331674316753167631677316783167931680316813168231683316843168531686316873168831689316903169131692316933169431695316963169731698316993170031701317023170331704317053170631707317083170931710317113171231713317143171531716317173171831719317203172131722317233172431725317263172731728317293173031731317323173331734317353173631737317383173931740317413174231743317443174531746317473174831749317503175131752317533175431755317563175731758317593176031761317623176331764317653176631767317683176931770317713177231773317743177531776317773177831779317803178131782317833178431785317863178731788317893179031791317923179331794317953179631797317983179931800318013180231803318043180531806318073180831809318103181131812318133181431815318163181731818318193182031821318223182331824318253182631827318283182931830318313183231833318343183531836318373183831839318403184131842318433184431845318463184731848318493185031851318523185331854318553185631857318583185931860318613186231863318643186531866318673186831869318703187131872318733187431875318763187731878318793188031881318823188331884318853188631887318883188931890318913189231893318943189531896318973189831899319003190131902319033190431905319063190731908319093191031911319123191331914319153191631917319183191931920319213192231923319243192531926319273192831929319303193131932319333193431935319363193731938319393194031941319423194331944319453194631947319483194931950319513195231953319543195531956319573195831959319603196131962319633196431965319663196731968319693197031971319723197331974319753197631977319783197931980319813198231983319843198531986319873198831989319903199131992319933199431995319963199731998319993200032001320023200332004320053200632007320083200932010320113201232013320143201532016320173201832019320203202132022320233202432025320263202732028320293203032031320323203332034320353203632037320383203932040320413204232043320443204532046320473204832049320503205132052320533205432055320563205732058320593206032061320623206332064320653206632067320683206932070320713207232073320743207532076320773207832079320803208132082320833208432085320863208732088320893209032091320923209332094320953209632097320983209932100321013210232103321043210532106321073210832109321103211132112321133211432115321163211732118321193212032121321223212332124321253212632127321283212932130321313213232133321343213532136321373213832139321403214132142321433214432145321463214732148321493215032151321523215332154321553215632157321583215932160321613216232163321643216532166321673216832169321703217132172321733217432175321763217732178321793218032181321823218332184321853218632187321883218932190321913219232193321943219532196321973219832199322003220132202322033220432205322063220732208322093221032211322123221332214322153221632217322183221932220322213222232223322243222532226322273222832229322303223132232322333223432235322363223732238322393224032241322423224332244322453224632247322483224932250322513225232253322543225532256322573225832259322603226132262322633226432265322663226732268322693227032271322723227332274322753227632277322783227932280322813228232283322843228532286322873228832289322903229132292322933229432295322963229732298322993230032301323023230332304323053230632307323083230932310323113231232313323143231532316323173231832319323203232132322323233232432325323263232732328323293233032331323323233332334323353233632337323383233932340323413234232343323443234532346323473234832349323503235132352323533235432355323563235732358323593236032361323623236332364323653236632367323683236932370323713237232373323743237532376323773237832379323803238132382323833238432385323863238732388323893239032391323923239332394323953239632397323983239932400324013240232403324043240532406324073240832409324103241132412324133241432415324163241732418324193242032421324223242332424324253242632427324283242932430324313243232433324343243532436324373243832439324403244132442324433244432445324463244732448324493245032451324523245332454324553245632457324583245932460324613246232463324643246532466324673246832469324703247132472324733247432475324763247732478324793248032481324823248332484324853248632487324883248932490324913249232493324943249532496324973249832499325003250132502325033250432505325063250732508325093251032511325123251332514325153251632517325183251932520325213252232523325243252532526325273252832529325303253132532325333253432535325363253732538325393254032541325423254332544325453254632547325483254932550325513255232553325543255532556325573255832559325603256132562325633256432565325663256732568325693257032571325723257332574325753257632577325783257932580325813258232583325843258532586325873258832589325903259132592325933259432595325963259732598325993260032601326023260332604326053260632607326083260932610326113261232613326143261532616326173261832619326203262132622326233262432625326263262732628326293263032631326323263332634326353263632637326383263932640326413264232643326443264532646326473264832649326503265132652326533265432655326563265732658326593266032661326623266332664326653266632667326683266932670326713267232673326743267532676326773267832679326803268132682326833268432685326863268732688326893269032691326923269332694326953269632697326983269932700327013270232703327043270532706327073270832709327103271132712327133271432715327163271732718327193272032721327223272332724327253272632727327283272932730327313273232733327343273532736327373273832739327403274132742327433274432745327463274732748327493275032751327523275332754327553275632757327583275932760327613276232763327643276532766327673276832769327703277132772327733277432775327763277732778327793278032781327823278332784327853278632787327883278932790327913279232793327943279532796327973279832799328003280132802328033280432805328063280732808328093281032811328123281332814328153281632817328183281932820328213282232823328243282532826328273282832829328303283132832328333283432835328363283732838328393284032841328423284332844328453284632847328483284932850328513285232853328543285532856328573285832859328603286132862328633286432865328663286732868328693287032871328723287332874328753287632877328783287932880328813288232883328843288532886328873288832889328903289132892328933289432895328963289732898328993290032901329023290332904329053290632907329083290932910329113291232913329143291532916329173291832919329203292132922329233292432925329263292732928329293293032931329323293332934329353293632937329383293932940329413294232943329443294532946329473294832949329503295132952329533295432955329563295732958329593296032961329623296332964329653296632967329683296932970329713297232973329743297532976329773297832979329803298132982329833298432985329863298732988329893299032991329923299332994329953299632997329983299933000330013300233003330043300533006330073300833009330103301133012330133301433015330163301733018330193302033021330223302333024330253302633027330283302933030330313303233033330343303533036330373303833039330403304133042330433304433045330463304733048330493305033051330523305333054330553305633057330583305933060330613306233063330643306533066330673306833069330703307133072330733307433075330763307733078330793308033081330823308333084330853308633087330883308933090330913309233093330943309533096330973309833099331003310133102331033310433105331063310733108331093311033111331123311333114331153311633117331183311933120331213312233123331243312533126331273312833129331303313133132331333313433135331363313733138331393314033141331423314333144331453314633147331483314933150331513315233153331543315533156331573315833159331603316133162331633316433165331663316733168331693317033171331723317333174331753317633177331783317933180331813318233183331843318533186331873318833189331903319133192331933319433195331963319733198331993320033201332023320333204332053320633207332083320933210332113321233213332143321533216332173321833219332203322133222332233322433225332263322733228332293323033231332323323333234332353323633237332383323933240332413324233243332443324533246332473324833249332503325133252332533325433255332563325733258332593326033261332623326333264332653326633267332683326933270332713327233273332743327533276332773327833279332803328133282332833328433285332863328733288332893329033291332923329333294332953329633297332983329933300333013330233303333043330533306333073330833309333103331133312333133331433315333163331733318333193332033321333223332333324333253332633327333283332933330333313333233333333343333533336333373333833339333403334133342333433334433345333463334733348333493335033351333523335333354333553335633357333583335933360333613336233363333643336533366333673336833369333703337133372333733337433375333763337733378333793338033381333823338333384333853338633387333883338933390333913339233393333943339533396333973339833399334003340133402334033340433405334063340733408334093341033411334123341333414334153341633417334183341933420334213342233423334243342533426334273342833429334303343133432334333343433435334363343733438334393344033441334423344333444334453344633447334483344933450334513345233453334543345533456334573345833459334603346133462334633346433465334663346733468334693347033471334723347333474334753347633477334783347933480334813348233483334843348533486334873348833489334903349133492334933349433495334963349733498334993350033501335023350333504335053350633507335083350933510335113351233513335143351533516335173351833519335203352133522335233352433525335263352733528335293353033531335323353333534335353353633537335383353933540335413354233543335443354533546335473354833549335503355133552335533355433555335563355733558335593356033561335623356333564335653356633567335683356933570335713357233573335743357533576335773357833579335803358133582335833358433585335863358733588335893359033591335923359333594335953359633597335983359933600336013360233603336043360533606336073360833609336103361133612336133361433615336163361733618336193362033621336223362333624336253362633627336283362933630336313363233633336343363533636336373363833639336403364133642336433364433645336463364733648336493365033651336523365333654336553365633657336583365933660336613366233663336643366533666336673366833669336703367133672336733367433675336763367733678336793368033681336823368333684336853368633687336883368933690336913369233693336943369533696336973369833699337003370133702337033370433705337063370733708337093371033711337123371333714337153371633717337183371933720337213372233723337243372533726337273372833729337303373133732337333373433735337363373733738337393374033741337423374333744337453374633747337483374933750337513375233753337543375533756337573375833759337603376133762337633376433765337663376733768337693377033771337723377333774337753377633777337783377933780337813378233783337843378533786337873378833789337903379133792337933379433795337963379733798337993380033801338023380333804338053380633807338083380933810338113381233813338143381533816338173381833819338203382133822338233382433825338263382733828338293383033831338323383333834338353383633837338383383933840338413384233843338443384533846338473384833849338503385133852338533385433855338563385733858338593386033861338623386333864338653386633867338683386933870338713387233873338743387533876338773387833879338803388133882338833388433885338863388733888338893389033891338923389333894338953389633897338983389933900339013390233903339043390533906339073390833909339103391133912339133391433915339163391733918339193392033921339223392333924339253392633927339283392933930339313393233933339343393533936339373393833939339403394133942339433394433945339463394733948339493395033951339523395333954339553395633957339583395933960339613396233963339643396533966339673396833969339703397133972339733397433975339763397733978339793398033981339823398333984339853398633987339883398933990339913399233993339943399533996339973399833999340003400134002340033400434005340063400734008340093401034011340123401334014340153401634017340183401934020340213402234023340243402534026340273402834029340303403134032340333403434035340363403734038340393404034041340423404334044340453404634047340483404934050340513405234053340543405534056340573405834059340603406134062340633406434065340663406734068340693407034071340723407334074340753407634077340783407934080340813408234083340843408534086340873408834089340903409134092340933409434095340963409734098340993410034101341023410334104341053410634107341083410934110341113411234113341143411534116341173411834119341203412134122341233412434125341263412734128341293413034131341323413334134341353413634137341383413934140341413414234143341443414534146341473414834149341503415134152341533415434155341563415734158341593416034161341623416334164341653416634167341683416934170341713417234173341743417534176341773417834179341803418134182341833418434185341863418734188341893419034191341923419334194341953419634197341983419934200342013420234203342043420534206342073420834209342103421134212342133421434215342163421734218342193422034221342223422334224342253422634227342283422934230342313423234233342343423534236342373423834239342403424134242342433424434245342463424734248342493425034251342523425334254342553425634257342583425934260342613426234263342643426534266342673426834269342703427134272342733427434275342763427734278342793428034281342823428334284342853428634287342883428934290342913429234293342943429534296342973429834299343003430134302343033430434305343063430734308343093431034311343123431334314343153431634317343183431934320343213432234323343243432534326343273432834329343303433134332343333433434335343363433734338343393434034341343423434334344343453434634347343483434934350343513435234353343543435534356343573435834359343603436134362343633436434365343663436734368343693437034371343723437334374343753437634377343783437934380343813438234383343843438534386343873438834389343903439134392343933439434395343963439734398343993440034401344023440334404344053440634407344083440934410344113441234413344143441534416344173441834419344203442134422344233442434425344263442734428344293443034431344323443334434344353443634437344383443934440344413444234443344443444534446344473444834449344503445134452344533445434455344563445734458344593446034461344623446334464344653446634467344683446934470344713447234473344743447534476344773447834479344803448134482344833448434485344863448734488344893449034491344923449334494344953449634497344983449934500345013450234503345043450534506345073450834509345103451134512345133451434515345163451734518345193452034521345223452334524345253452634527345283452934530345313453234533345343453534536345373453834539345403454134542345433454434545345463454734548345493455034551345523455334554345553455634557345583455934560345613456234563345643456534566345673456834569345703457134572345733457434575345763457734578345793458034581345823458334584345853458634587345883458934590345913459234593345943459534596345973459834599346003460134602346033460434605346063460734608346093461034611346123461334614346153461634617346183461934620346213462234623346243462534626346273462834629346303463134632346333463434635346363463734638346393464034641346423464334644346453464634647346483464934650346513465234653346543465534656346573465834659346603466134662346633466434665346663466734668346693467034671346723467334674346753467634677346783467934680346813468234683346843468534686346873468834689346903469134692346933469434695346963469734698346993470034701347023470334704347053470634707347083470934710347113471234713347143471534716347173471834719347203472134722347233472434725347263472734728347293473034731347323473334734347353473634737347383473934740347413474234743347443474534746347473474834749347503475134752347533475434755347563475734758347593476034761347623476334764347653476634767347683476934770347713477234773347743477534776347773477834779347803478134782347833478434785347863478734788347893479034791347923479334794347953479634797347983479934800348013480234803348043480534806348073480834809348103481134812348133481434815348163481734818348193482034821348223482334824348253482634827348283482934830348313483234833348343483534836348373483834839348403484134842348433484434845348463484734848348493485034851348523485334854348553485634857348583485934860348613486234863348643486534866348673486834869348703487134872348733487434875348763487734878348793488034881348823488334884348853488634887348883488934890348913489234893348943489534896348973489834899349003490134902349033490434905349063490734908349093491034911349123491334914349153491634917349183491934920349213492234923349243492534926349273492834929349303493134932349333493434935349363493734938349393494034941349423494334944349453494634947349483494934950349513495234953349543495534956349573495834959349603496134962349633496434965349663496734968349693497034971349723497334974349753497634977349783497934980349813498234983349843498534986349873498834989349903499134992349933499434995349963499734998349993500035001350023500335004350053500635007350083500935010350113501235013350143501535016350173501835019350203502135022350233502435025350263502735028350293503035031350323503335034350353503635037350383503935040350413504235043350443504535046350473504835049350503505135052350533505435055350563505735058350593506035061350623506335064350653506635067350683506935070350713507235073350743507535076350773507835079350803508135082350833508435085350863508735088350893509035091350923509335094350953509635097350983509935100351013510235103351043510535106351073510835109351103511135112351133511435115351163511735118351193512035121351223512335124351253512635127351283512935130351313513235133351343513535136351373513835139351403514135142351433514435145351463514735148351493515035151351523515335154351553515635157351583515935160351613516235163351643516535166351673516835169351703517135172351733517435175351763517735178351793518035181351823518335184351853518635187351883518935190351913519235193351943519535196351973519835199352003520135202352033520435205352063520735208352093521035211352123521335214352153521635217352183521935220352213522235223352243522535226352273522835229352303523135232352333523435235352363523735238352393524035241352423524335244352453524635247352483524935250352513525235253352543525535256352573525835259352603526135262352633526435265352663526735268352693527035271352723527335274352753527635277352783527935280352813528235283352843528535286352873528835289352903529135292352933529435295352963529735298352993530035301353023530335304353053530635307353083530935310353113531235313353143531535316353173531835319353203532135322353233532435325353263532735328353293533035331353323533335334353353533635337353383533935340353413534235343353443534535346353473534835349353503535135352353533535435355353563535735358353593536035361353623536335364353653536635367353683536935370353713537235373353743537535376353773537835379353803538135382353833538435385353863538735388353893539035391353923539335394353953539635397353983539935400354013540235403354043540535406354073540835409354103541135412354133541435415354163541735418354193542035421354223542335424354253542635427354283542935430354313543235433354343543535436354373543835439354403544135442354433544435445354463544735448354493545035451354523545335454354553545635457354583545935460354613546235463354643546535466354673546835469354703547135472354733547435475354763547735478354793548035481354823548335484354853548635487354883548935490354913549235493354943549535496354973549835499355003550135502355033550435505355063550735508355093551035511355123551335514355153551635517355183551935520355213552235523355243552535526355273552835529355303553135532355333553435535355363553735538355393554035541355423554335544355453554635547355483554935550355513555235553355543555535556355573555835559355603556135562355633556435565355663556735568355693557035571355723557335574355753557635577355783557935580355813558235583355843558535586355873558835589355903559135592355933559435595355963559735598355993560035601356023560335604356053560635607356083560935610356113561235613356143561535616356173561835619356203562135622356233562435625356263562735628356293563035631356323563335634356353563635637356383563935640356413564235643356443564535646356473564835649356503565135652356533565435655356563565735658356593566035661356623566335664356653566635667356683566935670356713567235673356743567535676356773567835679356803568135682356833568435685356863568735688356893569035691356923569335694356953569635697356983569935700357013570235703357043570535706357073570835709357103571135712357133571435715357163571735718357193572035721357223572335724357253572635727357283572935730357313573235733357343573535736357373573835739357403574135742357433574435745357463574735748357493575035751357523575335754357553575635757357583575935760357613576235763357643576535766357673576835769357703577135772357733577435775357763577735778357793578035781357823578335784357853578635787357883578935790357913579235793357943579535796357973579835799358003580135802358033580435805358063580735808358093581035811358123581335814358153581635817358183581935820358213582235823358243582535826358273582835829358303583135832358333583435835358363583735838358393584035841358423584335844358453584635847358483584935850358513585235853358543585535856358573585835859358603586135862358633586435865358663586735868358693587035871358723587335874358753587635877358783587935880358813588235883358843588535886358873588835889358903589135892358933589435895358963589735898358993590035901359023590335904359053590635907359083590935910359113591235913359143591535916359173591835919359203592135922359233592435925359263592735928359293593035931359323593335934359353593635937359383593935940359413594235943359443594535946359473594835949359503595135952359533595435955359563595735958359593596035961359623596335964359653596635967359683596935970359713597235973359743597535976359773597835979359803598135982359833598435985359863598735988359893599035991359923599335994359953599635997359983599936000360013600236003360043600536006360073600836009360103601136012360133601436015360163601736018360193602036021360223602336024360253602636027360283602936030360313603236033360343603536036360373603836039360403604136042360433604436045360463604736048360493605036051360523605336054360553605636057360583605936060360613606236063360643606536066360673606836069360703607136072360733607436075360763607736078360793608036081360823608336084360853608636087360883608936090360913609236093360943609536096360973609836099361003610136102361033610436105361063610736108361093611036111361123611336114361153611636117361183611936120361213612236123361243612536126361273612836129361303613136132361333613436135361363613736138361393614036141361423614336144361453614636147361483614936150361513615236153361543615536156361573615836159361603616136162361633616436165361663616736168361693617036171361723617336174361753617636177361783617936180361813618236183361843618536186361873618836189361903619136192361933619436195361963619736198361993620036201362023620336204362053620636207362083620936210362113621236213362143621536216362173621836219362203622136222362233622436225362263622736228362293623036231362323623336234362353623636237362383623936240362413624236243362443624536246362473624836249362503625136252362533625436255362563625736258362593626036261362623626336264362653626636267362683626936270362713627236273362743627536276362773627836279362803628136282362833628436285362863628736288362893629036291362923629336294362953629636297362983629936300363013630236303363043630536306363073630836309363103631136312363133631436315363163631736318363193632036321363223632336324363253632636327363283632936330363313633236333363343633536336363373633836339363403634136342363433634436345363463634736348363493635036351363523635336354363553635636357363583635936360363613636236363363643636536366363673636836369363703637136372363733637436375363763637736378363793638036381363823638336384363853638636387363883638936390363913639236393363943639536396363973639836399364003640136402364033640436405364063640736408364093641036411364123641336414364153641636417364183641936420364213642236423364243642536426364273642836429364303643136432364333643436435364363643736438364393644036441364423644336444364453644636447364483644936450364513645236453364543645536456364573645836459364603646136462364633646436465364663646736468364693647036471364723647336474364753647636477364783647936480364813648236483364843648536486364873648836489364903649136492364933649436495364963649736498364993650036501365023650336504365053650636507365083650936510365113651236513365143651536516365173651836519365203652136522365233652436525365263652736528365293653036531365323653336534365353653636537365383653936540365413654236543365443654536546365473654836549365503655136552365533655436555365563655736558365593656036561365623656336564365653656636567365683656936570365713657236573365743657536576365773657836579365803658136582365833658436585365863658736588365893659036591365923659336594365953659636597365983659936600366013660236603366043660536606366073660836609366103661136612366133661436615366163661736618366193662036621366223662336624366253662636627366283662936630366313663236633366343663536636366373663836639366403664136642366433664436645366463664736648366493665036651366523665336654366553665636657366583665936660366613666236663366643666536666366673666836669366703667136672366733667436675366763667736678366793668036681366823668336684366853668636687366883668936690366913669236693366943669536696366973669836699367003670136702367033670436705367063670736708367093671036711367123671336714367153671636717367183671936720367213672236723367243672536726367273672836729367303673136732367333673436735367363673736738367393674036741367423674336744367453674636747367483674936750367513675236753367543675536756367573675836759367603676136762367633676436765367663676736768367693677036771367723677336774367753677636777367783677936780367813678236783367843678536786367873678836789367903679136792367933679436795367963679736798367993680036801368023680336804368053680636807368083680936810368113681236813368143681536816368173681836819368203682136822368233682436825368263682736828368293683036831368323683336834368353683636837368383683936840368413684236843368443684536846368473684836849368503685136852368533685436855368563685736858368593686036861368623686336864368653686636867368683686936870368713687236873368743687536876368773687836879368803688136882368833688436885368863688736888368893689036891368923689336894368953689636897368983689936900369013690236903369043690536906369073690836909369103691136912369133691436915369163691736918369193692036921369223692336924369253692636927369283692936930369313693236933369343693536936369373693836939369403694136942369433694436945369463694736948369493695036951369523695336954369553695636957369583695936960369613696236963369643696536966369673696836969369703697136972369733697436975369763697736978369793698036981369823698336984369853698636987369883698936990369913699236993369943699536996369973699836999370003700137002370033700437005370063700737008370093701037011370123701337014370153701637017370183701937020370213702237023370243702537026370273702837029370303703137032370333703437035370363703737038370393704037041370423704337044370453704637047370483704937050370513705237053370543705537056370573705837059370603706137062370633706437065370663706737068370693707037071370723707337074370753707637077370783707937080370813708237083370843708537086370873708837089370903709137092370933709437095370963709737098370993710037101371023710337104371053710637107371083710937110371113711237113371143711537116371173711837119371203712137122371233712437125371263712737128371293713037131371323713337134371353713637137371383713937140371413714237143371443714537146371473714837149371503715137152371533715437155371563715737158371593716037161371623716337164371653716637167371683716937170371713717237173371743717537176371773717837179371803718137182371833718437185371863718737188371893719037191371923719337194371953719637197371983719937200372013720237203372043720537206372073720837209372103721137212372133721437215372163721737218372193722037221372223722337224372253722637227372283722937230372313723237233372343723537236372373723837239372403724137242372433724437245372463724737248372493725037251372523725337254372553725637257372583725937260372613726237263372643726537266372673726837269372703727137272372733727437275372763727737278372793728037281372823728337284372853728637287372883728937290372913729237293372943729537296372973729837299373003730137302373033730437305373063730737308373093731037311373123731337314373153731637317373183731937320373213732237323373243732537326373273732837329373303733137332373333733437335373363733737338373393734037341373423734337344373453734637347373483734937350373513735237353373543735537356373573735837359373603736137362373633736437365373663736737368373693737037371373723737337374373753737637377373783737937380373813738237383373843738537386373873738837389373903739137392373933739437395373963739737398373993740037401374023740337404374053740637407374083740937410374113741237413374143741537416374173741837419374203742137422374233742437425374263742737428374293743037431374323743337434374353743637437374383743937440374413744237443374443744537446374473744837449374503745137452374533745437455374563745737458374593746037461374623746337464374653746637467374683746937470374713747237473374743747537476374773747837479374803748137482374833748437485374863748737488374893749037491374923749337494374953749637497374983749937500375013750237503375043750537506375073750837509375103751137512375133751437515375163751737518375193752037521375223752337524375253752637527375283752937530375313753237533375343753537536375373753837539375403754137542375433754437545375463754737548375493755037551375523755337554375553755637557375583755937560375613756237563375643756537566375673756837569375703757137572375733757437575375763757737578375793758037581375823758337584375853758637587375883758937590375913759237593375943759537596375973759837599376003760137602376033760437605376063760737608376093761037611376123761337614376153761637617376183761937620376213762237623376243762537626376273762837629376303763137632376333763437635376363763737638376393764037641376423764337644376453764637647376483764937650376513765237653376543765537656376573765837659376603766137662376633766437665376663766737668376693767037671376723767337674376753767637677376783767937680376813768237683376843768537686376873768837689376903769137692376933769437695376963769737698376993770037701377023770337704377053770637707377083770937710377113771237713377143771537716377173771837719377203772137722377233772437725377263772737728377293773037731377323773337734377353773637737377383773937740377413774237743377443774537746377473774837749377503775137752377533775437755377563775737758377593776037761377623776337764377653776637767377683776937770377713777237773377743777537776377773777837779377803778137782377833778437785377863778737788377893779037791377923779337794377953779637797377983779937800378013780237803378043780537806378073780837809378103781137812378133781437815378163781737818378193782037821378223782337824378253782637827378283782937830378313783237833378343783537836378373783837839378403784137842378433784437845378463784737848378493785037851378523785337854378553785637857378583785937860378613786237863378643786537866378673786837869378703787137872378733787437875378763787737878378793788037881378823788337884378853788637887378883788937890378913789237893378943789537896378973789837899379003790137902379033790437905379063790737908379093791037911379123791337914379153791637917379183791937920379213792237923379243792537926379273792837929379303793137932379333793437935379363793737938379393794037941379423794337944379453794637947379483794937950379513795237953379543795537956379573795837959379603796137962379633796437965379663796737968379693797037971379723797337974379753797637977379783797937980379813798237983379843798537986379873798837989379903799137992379933799437995379963799737998379993800038001380023800338004380053800638007380083800938010380113801238013380143801538016380173801838019380203802138022380233802438025380263802738028380293803038031380323803338034380353803638037380383803938040380413804238043380443804538046380473804838049380503805138052380533805438055380563805738058380593806038061380623806338064380653806638067380683806938070380713807238073380743807538076380773807838079380803808138082380833808438085380863808738088380893809038091380923809338094380953809638097380983809938100381013810238103381043810538106381073810838109381103811138112381133811438115381163811738118381193812038121381223812338124381253812638127381283812938130381313813238133381343813538136381373813838139381403814138142381433814438145381463814738148381493815038151381523815338154381553815638157381583815938160381613816238163381643816538166381673816838169381703817138172381733817438175381763817738178381793818038181381823818338184381853818638187381883818938190381913819238193381943819538196381973819838199382003820138202382033820438205382063820738208382093821038211382123821338214382153821638217382183821938220382213822238223382243822538226382273822838229382303823138232382333823438235382363823738238382393824038241382423824338244382453824638247382483824938250382513825238253382543825538256382573825838259382603826138262382633826438265382663826738268382693827038271382723827338274382753827638277382783827938280382813828238283382843828538286382873828838289382903829138292382933829438295382963829738298382993830038301383023830338304383053830638307383083830938310383113831238313383143831538316383173831838319383203832138322383233832438325383263832738328383293833038331383323833338334383353833638337383383833938340383413834238343383443834538346383473834838349383503835138352383533835438355383563835738358383593836038361383623836338364383653836638367383683836938370383713837238373383743837538376383773837838379383803838138382383833838438385383863838738388383893839038391383923839338394383953839638397383983839938400384013840238403384043840538406384073840838409384103841138412384133841438415384163841738418384193842038421384223842338424384253842638427384283842938430384313843238433384343843538436384373843838439384403844138442384433844438445384463844738448384493845038451384523845338454384553845638457384583845938460384613846238463384643846538466384673846838469384703847138472384733847438475384763847738478384793848038481384823848338484384853848638487384883848938490384913849238493384943849538496384973849838499385003850138502385033850438505385063850738508385093851038511385123851338514385153851638517385183851938520385213852238523385243852538526385273852838529385303853138532385333853438535385363853738538385393854038541385423854338544385453854638547385483854938550385513855238553385543855538556385573855838559385603856138562385633856438565385663856738568385693857038571385723857338574385753857638577385783857938580385813858238583385843858538586385873858838589385903859138592385933859438595385963859738598385993860038601386023860338604386053860638607386083860938610386113861238613386143861538616386173861838619386203862138622386233862438625386263862738628386293863038631386323863338634386353863638637386383863938640386413864238643386443864538646386473864838649386503865138652386533865438655386563865738658386593866038661386623866338664386653866638667386683866938670386713867238673386743867538676386773867838679386803868138682386833868438685386863868738688386893869038691386923869338694386953869638697386983869938700387013870238703387043870538706387073870838709387103871138712387133871438715387163871738718387193872038721387223872338724387253872638727387283872938730387313873238733387343873538736387373873838739387403874138742387433874438745387463874738748387493875038751387523875338754387553875638757387583875938760387613876238763387643876538766387673876838769387703877138772387733877438775387763877738778387793878038781387823878338784387853878638787387883878938790387913879238793387943879538796387973879838799388003880138802388033880438805388063880738808388093881038811388123881338814388153881638817388183881938820388213882238823388243882538826388273882838829388303883138832388333883438835388363883738838388393884038841388423884338844388453884638847388483884938850388513885238853388543885538856388573885838859388603886138862388633886438865388663886738868388693887038871388723887338874388753887638877388783887938880388813888238883388843888538886388873888838889388903889138892388933889438895388963889738898388993890038901389023890338904389053890638907389083890938910389113891238913389143891538916389173891838919389203892138922389233892438925389263892738928389293893038931389323893338934389353893638937389383893938940389413894238943389443894538946389473894838949389503895138952389533895438955389563895738958389593896038961389623896338964389653896638967389683896938970389713897238973389743897538976389773897838979389803898138982389833898438985389863898738988389893899038991389923899338994389953899638997389983899939000390013900239003390043900539006390073900839009390103901139012390133901439015390163901739018390193902039021390223902339024390253902639027390283902939030390313903239033390343903539036390373903839039390403904139042390433904439045390463904739048390493905039051390523905339054390553905639057390583905939060390613906239063390643906539066390673906839069390703907139072390733907439075390763907739078390793908039081390823908339084390853908639087390883908939090390913909239093390943909539096390973909839099391003910139102391033910439105391063910739108391093911039111391123911339114391153911639117391183911939120391213912239123391243912539126391273912839129391303913139132391333913439135391363913739138391393914039141391423914339144391453914639147391483914939150391513915239153391543915539156391573915839159391603916139162391633916439165391663916739168391693917039171391723917339174391753917639177391783917939180391813918239183391843918539186391873918839189391903919139192391933919439195391963919739198391993920039201392023920339204392053920639207392083920939210392113921239213392143921539216392173921839219392203922139222392233922439225392263922739228392293923039231392323923339234392353923639237392383923939240392413924239243392443924539246392473924839249392503925139252392533925439255392563925739258392593926039261392623926339264392653926639267392683926939270392713927239273392743927539276392773927839279392803928139282392833928439285392863928739288392893929039291392923929339294392953929639297392983929939300393013930239303393043930539306393073930839309393103931139312393133931439315393163931739318393193932039321393223932339324393253932639327393283932939330393313933239333393343933539336393373933839339393403934139342393433934439345393463934739348393493935039351393523935339354393553935639357393583935939360393613936239363393643936539366393673936839369393703937139372393733937439375393763937739378393793938039381393823938339384393853938639387393883938939390393913939239393393943939539396393973939839399394003940139402394033940439405394063940739408394093941039411394123941339414394153941639417394183941939420394213942239423394243942539426394273942839429394303943139432394333943439435394363943739438394393944039441394423944339444394453944639447394483944939450394513945239453394543945539456394573945839459394603946139462394633946439465394663946739468394693947039471394723947339474394753947639477394783947939480394813948239483394843948539486394873948839489394903949139492394933949439495394963949739498394993950039501395023950339504395053950639507395083950939510395113951239513395143951539516395173951839519395203952139522395233952439525395263952739528395293953039531395323953339534395353953639537395383953939540395413954239543395443954539546395473954839549395503955139552395533955439555395563955739558395593956039561395623956339564395653956639567395683956939570395713957239573395743957539576395773957839579395803958139582395833958439585395863958739588395893959039591395923959339594395953959639597395983959939600396013960239603396043960539606396073960839609396103961139612396133961439615396163961739618396193962039621396223962339624396253962639627396283962939630396313963239633396343963539636396373963839639396403964139642396433964439645396463964739648396493965039651396523965339654396553965639657396583965939660396613966239663396643966539666396673966839669396703967139672396733967439675396763967739678396793968039681396823968339684396853968639687396883968939690396913969239693396943969539696396973969839699397003970139702397033970439705397063970739708397093971039711397123971339714397153971639717397183971939720397213972239723397243972539726397273972839729397303973139732397333973439735397363973739738397393974039741397423974339744397453974639747397483974939750397513975239753397543975539756397573975839759397603976139762397633976439765397663976739768397693977039771397723977339774397753977639777397783977939780397813978239783397843978539786397873978839789397903979139792397933979439795397963979739798397993980039801398023980339804398053980639807398083980939810398113981239813398143981539816398173981839819398203982139822398233982439825398263982739828398293983039831398323983339834398353983639837398383983939840398413984239843398443984539846398473984839849398503985139852398533985439855398563985739858398593986039861398623986339864398653986639867398683986939870398713987239873398743987539876398773987839879398803988139882398833988439885398863988739888398893989039891398923989339894398953989639897398983989939900399013990239903399043990539906399073990839909399103991139912399133991439915399163991739918399193992039921399223992339924399253992639927399283992939930399313993239933399343993539936399373993839939399403994139942399433994439945399463994739948399493995039951399523995339954399553995639957399583995939960399613996239963399643996539966399673996839969399703997139972399733997439975399763997739978399793998039981399823998339984399853998639987399883998939990399913999239993399943999539996399973999839999400004000140002400034000440005400064000740008400094001040011400124001340014400154001640017400184001940020400214002240023400244002540026400274002840029400304003140032400334003440035400364003740038400394004040041400424004340044400454004640047400484004940050400514005240053400544005540056400574005840059400604006140062400634006440065400664006740068400694007040071400724007340074400754007640077400784007940080400814008240083400844008540086400874008840089400904009140092400934009440095400964009740098400994010040101401024010340104401054010640107401084010940110401114011240113401144011540116401174011840119401204012140122401234012440125401264012740128401294013040131401324013340134401354013640137401384013940140401414014240143401444014540146401474014840149401504015140152401534015440155401564015740158401594016040161401624016340164401654016640167401684016940170401714017240173401744017540176401774017840179401804018140182401834018440185401864018740188401894019040191401924019340194401954019640197401984019940200402014020240203402044020540206402074020840209402104021140212402134021440215402164021740218402194022040221402224022340224402254022640227402284022940230402314023240233402344023540236402374023840239402404024140242402434024440245402464024740248402494025040251402524025340254402554025640257402584025940260402614026240263402644026540266402674026840269402704027140272402734027440275402764027740278402794028040281402824028340284402854028640287402884028940290402914029240293402944029540296402974029840299403004030140302403034030440305403064030740308403094031040311403124031340314403154031640317403184031940320403214032240323403244032540326403274032840329403304033140332403334033440335403364033740338403394034040341403424034340344403454034640347403484034940350403514035240353403544035540356403574035840359403604036140362403634036440365403664036740368403694037040371403724037340374403754037640377403784037940380403814038240383403844038540386403874038840389403904039140392403934039440395403964039740398403994040040401404024040340404404054040640407404084040940410404114041240413404144041540416404174041840419404204042140422404234042440425404264042740428404294043040431404324043340434404354043640437404384043940440404414044240443404444044540446404474044840449404504045140452404534045440455404564045740458404594046040461404624046340464404654046640467404684046940470404714047240473404744047540476404774047840479404804048140482404834048440485404864048740488404894049040491404924049340494404954049640497404984049940500405014050240503405044050540506405074050840509405104051140512405134051440515405164051740518405194052040521405224052340524405254052640527405284052940530405314053240533405344053540536405374053840539405404054140542405434054440545405464054740548405494055040551405524055340554405554055640557405584055940560405614056240563405644056540566405674056840569405704057140572405734057440575405764057740578405794058040581405824058340584405854058640587405884058940590405914059240593405944059540596405974059840599406004060140602406034060440605406064060740608406094061040611406124061340614406154061640617406184061940620406214062240623406244062540626406274062840629406304063140632406334063440635406364063740638406394064040641406424064340644406454064640647406484064940650406514065240653406544065540656406574065840659406604066140662406634066440665406664066740668406694067040671406724067340674406754067640677406784067940680406814068240683406844068540686406874068840689406904069140692406934069440695406964069740698406994070040701407024070340704407054070640707407084070940710407114071240713407144071540716407174071840719407204072140722407234072440725407264072740728407294073040731407324073340734407354073640737407384073940740407414074240743407444074540746407474074840749407504075140752407534075440755407564075740758407594076040761407624076340764407654076640767407684076940770407714077240773407744077540776407774077840779407804078140782407834078440785407864078740788407894079040791407924079340794407954079640797407984079940800408014080240803408044080540806408074080840809408104081140812408134081440815408164081740818408194082040821408224082340824408254082640827408284082940830408314083240833408344083540836408374083840839408404084140842408434084440845408464084740848408494085040851408524085340854408554085640857408584085940860408614086240863408644086540866408674086840869408704087140872408734087440875408764087740878408794088040881408824088340884408854088640887408884088940890408914089240893408944089540896408974089840899409004090140902409034090440905409064090740908409094091040911409124091340914409154091640917409184091940920409214092240923409244092540926409274092840929409304093140932409334093440935409364093740938409394094040941409424094340944409454094640947409484094940950409514095240953409544095540956409574095840959409604096140962409634096440965409664096740968409694097040971409724097340974409754097640977409784097940980409814098240983409844098540986409874098840989409904099140992409934099440995409964099740998409994100041001410024100341004410054100641007410084100941010410114101241013410144101541016410174101841019410204102141022410234102441025410264102741028410294103041031410324103341034410354103641037410384103941040410414104241043410444104541046410474104841049410504105141052410534105441055410564105741058410594106041061410624106341064410654106641067410684106941070410714107241073410744107541076410774107841079410804108141082410834108441085410864108741088410894109041091410924109341094410954109641097410984109941100411014110241103411044110541106411074110841109411104111141112411134111441115411164111741118411194112041121411224112341124411254112641127411284112941130411314113241133411344113541136411374113841139411404114141142411434114441145411464114741148411494115041151411524115341154411554115641157411584115941160411614116241163411644116541166411674116841169411704117141172411734117441175411764117741178411794118041181411824118341184411854118641187411884118941190411914119241193411944119541196411974119841199412004120141202412034120441205412064120741208412094121041211412124121341214412154121641217412184121941220412214122241223412244122541226412274122841229412304123141232412334123441235412364123741238412394124041241412424124341244412454124641247412484124941250412514125241253412544125541256412574125841259412604126141262412634126441265412664126741268412694127041271412724127341274412754127641277412784127941280412814128241283412844128541286412874128841289412904129141292412934129441295412964129741298412994130041301413024130341304413054130641307413084130941310413114131241313413144131541316413174131841319413204132141322413234132441325413264132741328413294133041331413324133341334413354133641337413384133941340413414134241343413444134541346413474134841349413504135141352413534135441355413564135741358413594136041361413624136341364413654136641367413684136941370413714137241373413744137541376413774137841379413804138141382413834138441385413864138741388413894139041391413924139341394413954139641397413984139941400414014140241403414044140541406414074140841409414104141141412414134141441415414164141741418414194142041421414224142341424414254142641427414284142941430414314143241433414344143541436414374143841439414404144141442414434144441445414464144741448414494145041451414524145341454414554145641457414584145941460414614146241463414644146541466414674146841469414704147141472414734147441475414764147741478414794148041481414824148341484414854148641487414884148941490414914149241493414944149541496414974149841499415004150141502415034150441505415064150741508415094151041511415124151341514415154151641517415184151941520415214152241523415244152541526415274152841529415304153141532415334153441535415364153741538415394154041541415424154341544415454154641547415484154941550415514155241553415544155541556415574155841559415604156141562415634156441565415664156741568415694157041571415724157341574415754157641577415784157941580415814158241583415844158541586415874158841589415904159141592415934159441595415964159741598415994160041601416024160341604416054160641607416084160941610416114161241613416144161541616416174161841619416204162141622416234162441625416264162741628416294163041631416324163341634416354163641637416384163941640416414164241643416444164541646416474164841649416504165141652416534165441655416564165741658416594166041661416624166341664416654166641667416684166941670416714167241673416744167541676416774167841679416804168141682416834168441685416864168741688416894169041691416924169341694416954169641697416984169941700417014170241703417044170541706417074170841709417104171141712417134171441715417164171741718417194172041721417224172341724417254172641727417284172941730417314173241733417344173541736417374173841739417404174141742417434174441745417464174741748417494175041751417524175341754417554175641757417584175941760417614176241763417644176541766417674176841769417704177141772417734177441775417764177741778417794178041781417824178341784417854178641787417884178941790417914179241793417944179541796417974179841799418004180141802418034180441805418064180741808418094181041811418124181341814418154181641817418184181941820418214182241823418244182541826418274182841829418304183141832418334183441835418364183741838418394184041841418424184341844418454184641847418484184941850418514185241853418544185541856418574185841859418604186141862418634186441865418664186741868418694187041871418724187341874418754187641877418784187941880418814188241883418844188541886418874188841889418904189141892418934189441895418964189741898418994190041901419024190341904419054190641907419084190941910419114191241913419144191541916419174191841919419204192141922419234192441925419264192741928419294193041931419324193341934419354193641937419384193941940419414194241943419444194541946419474194841949419504195141952419534195441955419564195741958419594196041961419624196341964419654196641967419684196941970419714197241973419744197541976419774197841979419804198141982419834198441985419864198741988419894199041991419924199341994419954199641997419984199942000420014200242003420044200542006420074200842009420104201142012420134201442015420164201742018420194202042021420224202342024420254202642027420284202942030420314203242033420344203542036420374203842039420404204142042420434204442045420464204742048420494205042051420524205342054420554205642057420584205942060420614206242063420644206542066420674206842069420704207142072420734207442075420764207742078420794208042081420824208342084420854208642087420884208942090420914209242093420944209542096420974209842099421004210142102421034210442105421064210742108421094211042111421124211342114421154211642117421184211942120421214212242123421244212542126421274212842129421304213142132421334213442135421364213742138421394214042141421424214342144421454214642147421484214942150421514215242153421544215542156421574215842159421604216142162421634216442165421664216742168421694217042171421724217342174421754217642177421784217942180421814218242183421844218542186421874218842189421904219142192421934219442195421964219742198421994220042201422024220342204422054220642207422084220942210422114221242213422144221542216422174221842219422204222142222422234222442225422264222742228422294223042231422324223342234422354223642237422384223942240422414224242243422444224542246422474224842249422504225142252422534225442255422564225742258422594226042261422624226342264422654226642267422684226942270422714227242273422744227542276422774227842279422804228142282422834228442285422864228742288422894229042291422924229342294422954229642297422984229942300423014230242303423044230542306423074230842309423104231142312423134231442315423164231742318423194232042321423224232342324423254232642327423284232942330423314233242333423344233542336423374233842339423404234142342423434234442345423464234742348423494235042351423524235342354423554235642357423584235942360423614236242363423644236542366423674236842369423704237142372423734237442375423764237742378423794238042381423824238342384423854238642387423884238942390423914239242393423944239542396423974239842399424004240142402424034240442405424064240742408424094241042411424124241342414424154241642417424184241942420424214242242423424244242542426424274242842429424304243142432424334243442435424364243742438424394244042441424424244342444424454244642447424484244942450424514245242453424544245542456424574245842459424604246142462424634246442465424664246742468424694247042471424724247342474424754247642477424784247942480424814248242483424844248542486424874248842489424904249142492424934249442495424964249742498424994250042501425024250342504425054250642507425084250942510425114251242513425144251542516425174251842519425204252142522425234252442525425264252742528425294253042531425324253342534425354253642537425384253942540425414254242543425444254542546425474254842549425504255142552425534255442555425564255742558425594256042561425624256342564425654256642567425684256942570425714257242573425744257542576425774257842579425804258142582425834258442585425864258742588425894259042591425924259342594425954259642597425984259942600426014260242603426044260542606426074260842609426104261142612426134261442615426164261742618426194262042621426224262342624426254262642627426284262942630426314263242633426344263542636426374263842639426404264142642426434264442645426464264742648426494265042651426524265342654426554265642657426584265942660426614266242663426644266542666426674266842669426704267142672426734267442675426764267742678426794268042681426824268342684426854268642687426884268942690426914269242693426944269542696426974269842699427004270142702427034270442705427064270742708427094271042711427124271342714427154271642717427184271942720427214272242723427244272542726427274272842729427304273142732427334273442735427364273742738427394274042741427424274342744427454274642747427484274942750427514275242753427544275542756427574275842759427604276142762427634276442765427664276742768427694277042771427724277342774427754277642777427784277942780427814278242783427844278542786427874278842789427904279142792427934279442795427964279742798427994280042801428024280342804428054280642807428084280942810428114281242813428144281542816428174281842819428204282142822428234282442825428264282742828428294283042831428324283342834428354283642837428384283942840428414284242843428444284542846428474284842849428504285142852428534285442855428564285742858428594286042861428624286342864428654286642867428684286942870428714287242873428744287542876428774287842879428804288142882428834288442885428864288742888428894289042891428924289342894428954289642897428984289942900429014290242903429044290542906429074290842909429104291142912429134291442915429164291742918429194292042921429224292342924429254292642927429284292942930429314293242933429344293542936429374293842939429404294142942429434294442945429464294742948429494295042951429524295342954429554295642957429584295942960429614296242963429644296542966429674296842969429704297142972429734297442975429764297742978429794298042981429824298342984429854298642987429884298942990429914299242993429944299542996429974299842999430004300143002430034300443005430064300743008430094301043011430124301343014430154301643017430184301943020430214302243023430244302543026430274302843029430304303143032430334303443035430364303743038430394304043041430424304343044430454304643047430484304943050430514305243053430544305543056430574305843059430604306143062430634306443065430664306743068430694307043071430724307343074430754307643077430784307943080430814308243083430844308543086430874308843089430904309143092430934309443095430964309743098430994310043101431024310343104431054310643107431084310943110431114311243113431144311543116431174311843119431204312143122431234312443125431264312743128431294313043131431324313343134431354313643137431384313943140431414314243143431444314543146431474314843149431504315143152431534315443155431564315743158431594316043161431624316343164431654316643167431684316943170431714317243173431744317543176431774317843179431804318143182431834318443185431864318743188431894319043191431924319343194431954319643197431984319943200432014320243203432044320543206432074320843209432104321143212432134321443215432164321743218432194322043221432224322343224432254322643227432284322943230432314323243233432344323543236432374323843239432404324143242432434324443245432464324743248432494325043251432524325343254432554325643257432584325943260432614326243263432644326543266432674326843269432704327143272432734327443275432764327743278432794328043281432824328343284432854328643287432884328943290432914329243293432944329543296432974329843299433004330143302433034330443305433064330743308433094331043311433124331343314433154331643317433184331943320433214332243323433244332543326433274332843329433304333143332433334333443335433364333743338433394334043341433424334343344433454334643347433484334943350433514335243353433544335543356433574335843359433604336143362433634336443365433664336743368433694337043371433724337343374433754337643377433784337943380433814338243383433844338543386433874338843389433904339143392433934339443395433964339743398433994340043401434024340343404434054340643407434084340943410434114341243413434144341543416434174341843419434204342143422434234342443425434264342743428434294343043431434324343343434434354343643437434384343943440434414344243443434444344543446434474344843449434504345143452434534345443455434564345743458434594346043461434624346343464434654346643467434684346943470434714347243473434744347543476434774347843479434804348143482434834348443485434864348743488434894349043491434924349343494434954349643497434984349943500435014350243503435044350543506435074350843509435104351143512435134351443515435164351743518435194352043521435224352343524435254352643527435284352943530435314353243533435344353543536435374353843539435404354143542435434354443545435464354743548435494355043551435524355343554435554355643557435584355943560435614356243563435644356543566435674356843569435704357143572435734357443575435764357743578435794358043581435824358343584435854358643587435884358943590435914359243593435944359543596435974359843599436004360143602436034360443605436064360743608436094361043611436124361343614436154361643617436184361943620436214362243623436244362543626436274362843629436304363143632436334363443635436364363743638436394364043641436424364343644436454364643647436484364943650436514365243653436544365543656436574365843659436604366143662436634366443665436664366743668436694367043671436724367343674436754367643677436784367943680436814368243683436844368543686436874368843689436904369143692436934369443695436964369743698436994370043701437024370343704437054370643707437084370943710437114371243713437144371543716437174371843719437204372143722437234372443725437264372743728437294373043731437324373343734437354373643737437384373943740437414374243743437444374543746437474374843749437504375143752437534375443755437564375743758437594376043761437624376343764437654376643767437684376943770437714377243773437744377543776437774377843779437804378143782437834378443785437864378743788437894379043791437924379343794437954379643797437984379943800438014380243803438044380543806438074380843809438104381143812438134381443815438164381743818438194382043821438224382343824438254382643827438284382943830438314383243833438344383543836438374383843839438404384143842438434384443845438464384743848438494385043851438524385343854438554385643857438584385943860438614386243863438644386543866438674386843869438704387143872438734387443875438764387743878438794388043881438824388343884438854388643887438884388943890438914389243893438944389543896438974389843899439004390143902439034390443905439064390743908439094391043911439124391343914439154391643917439184391943920439214392243923439244392543926439274392843929439304393143932439334393443935439364393743938439394394043941439424394343944439454394643947439484394943950439514395243953439544395543956439574395843959439604396143962439634396443965439664396743968439694397043971439724397343974439754397643977439784397943980439814398243983439844398543986439874398843989439904399143992439934399443995439964399743998439994400044001440024400344004440054400644007440084400944010440114401244013440144401544016440174401844019440204402144022440234402444025440264402744028440294403044031440324403344034440354403644037440384403944040440414404244043440444404544046440474404844049440504405144052440534405444055440564405744058440594406044061440624406344064440654406644067440684406944070440714407244073440744407544076440774407844079440804408144082440834408444085440864408744088440894409044091440924409344094440954409644097440984409944100441014410244103441044410544106441074410844109441104411144112441134411444115441164411744118441194412044121441224412344124441254412644127441284412944130441314413244133441344413544136441374413844139441404414144142441434414444145441464414744148441494415044151441524415344154441554415644157441584415944160441614416244163441644416544166441674416844169441704417144172441734417444175441764417744178441794418044181441824418344184441854418644187441884418944190441914419244193441944419544196441974419844199442004420144202442034420444205442064420744208442094421044211442124421344214442154421644217442184421944220442214422244223442244422544226442274422844229442304423144232442334423444235442364423744238442394424044241442424424344244442454424644247442484424944250442514425244253442544425544256442574425844259442604426144262442634426444265442664426744268442694427044271442724427344274442754427644277442784427944280442814428244283442844428544286442874428844289442904429144292442934429444295442964429744298442994430044301443024430344304443054430644307443084430944310443114431244313443144431544316443174431844319443204432144322443234432444325443264432744328443294433044331443324433344334443354433644337443384433944340443414434244343443444434544346443474434844349443504435144352443534435444355443564435744358443594436044361443624436344364443654436644367443684436944370443714437244373443744437544376443774437844379443804438144382443834438444385443864438744388443894439044391443924439344394443954439644397443984439944400444014440244403444044440544406444074440844409444104441144412444134441444415444164441744418444194442044421444224442344424444254442644427444284442944430444314443244433444344443544436444374443844439444404444144442444434444444445444464444744448444494445044451444524445344454444554445644457444584445944460444614446244463444644446544466444674446844469444704447144472444734447444475444764447744478444794448044481444824448344484444854448644487444884448944490444914449244493444944449544496444974449844499445004450144502445034450444505445064450744508445094451044511445124451344514445154451644517445184451944520445214452244523445244452544526445274452844529445304453144532445334453444535445364453744538445394454044541445424454344544445454454644547445484454944550445514455244553445544455544556445574455844559445604456144562445634456444565445664456744568445694457044571445724457344574445754457644577445784457944580445814458244583445844458544586445874458844589445904459144592445934459444595445964459744598445994460044601446024460344604446054460644607446084460944610446114461244613446144461544616446174461844619446204462144622446234462444625446264462744628446294463044631446324463344634446354463644637446384463944640446414464244643446444464544646446474464844649446504465144652446534465444655446564465744658446594466044661446624466344664446654466644667446684466944670446714467244673446744467544676446774467844679446804468144682446834468444685446864468744688446894469044691446924469344694446954469644697446984469944700447014470244703447044470544706447074470844709447104471144712447134471444715447164471744718447194472044721447224472344724447254472644727447284472944730447314473244733447344473544736447374473844739447404474144742447434474444745447464474744748447494475044751447524475344754447554475644757447584475944760447614476244763447644476544766447674476844769447704477144772447734477444775447764477744778447794478044781447824478344784447854478644787447884478944790447914479244793447944479544796447974479844799448004480144802448034480444805448064480744808448094481044811448124481344814448154481644817448184481944820448214482244823448244482544826448274482844829448304483144832448334483444835448364483744838448394484044841448424484344844448454484644847448484484944850448514485244853448544485544856448574485844859448604486144862448634486444865448664486744868448694487044871448724487344874448754487644877448784487944880448814488244883448844488544886448874488844889448904489144892448934489444895448964489744898448994490044901449024490344904449054490644907449084490944910449114491244913449144491544916449174491844919449204492144922449234492444925449264492744928449294493044931449324493344934449354493644937449384493944940449414494244943449444494544946449474494844949449504495144952449534495444955449564495744958449594496044961449624496344964449654496644967449684496944970449714497244973449744497544976449774497844979449804498144982449834498444985449864498744988449894499044991449924499344994449954499644997449984499945000450014500245003450044500545006450074500845009450104501145012450134501445015450164501745018450194502045021450224502345024450254502645027450284502945030450314503245033450344503545036450374503845039450404504145042450434504445045450464504745048450494505045051450524505345054450554505645057450584505945060450614506245063450644506545066450674506845069450704507145072450734507445075450764507745078450794508045081450824508345084450854508645087450884508945090450914509245093450944509545096450974509845099451004510145102451034510445105451064510745108451094511045111451124511345114451154511645117451184511945120451214512245123451244512545126451274512845129451304513145132451334513445135451364513745138451394514045141451424514345144451454514645147451484514945150451514515245153451544515545156451574515845159451604516145162451634516445165451664516745168451694517045171451724517345174451754517645177451784517945180451814518245183451844518545186451874518845189451904519145192451934519445195451964519745198451994520045201452024520345204452054520645207452084520945210452114521245213452144521545216452174521845219452204522145222452234522445225452264522745228452294523045231452324523345234452354523645237452384523945240452414524245243452444524545246452474524845249452504525145252452534525445255452564525745258452594526045261452624526345264452654526645267452684526945270452714527245273452744527545276452774527845279452804528145282452834528445285452864528745288452894529045291452924529345294452954529645297452984529945300453014530245303453044530545306453074530845309453104531145312453134531445315453164531745318453194532045321453224532345324453254532645327453284532945330453314533245333453344533545336453374533845339453404534145342453434534445345453464534745348453494535045351453524535345354453554535645357453584535945360453614536245363453644536545366453674536845369453704537145372453734537445375453764537745378453794538045381453824538345384453854538645387453884538945390453914539245393453944539545396453974539845399454004540145402454034540445405454064540745408454094541045411454124541345414454154541645417454184541945420454214542245423454244542545426454274542845429454304543145432454334543445435454364543745438454394544045441454424544345444454454544645447454484544945450454514545245453454544545545456454574545845459454604546145462454634546445465454664546745468454694547045471454724547345474454754547645477454784547945480454814548245483454844548545486454874548845489454904549145492454934549445495454964549745498454994550045501455024550345504455054550645507455084550945510455114551245513455144551545516455174551845519455204552145522455234552445525455264552745528455294553045531455324553345534455354553645537455384553945540455414554245543455444554545546455474554845549455504555145552455534555445555455564555745558455594556045561455624556345564455654556645567455684556945570455714557245573455744557545576455774557845579455804558145582455834558445585455864558745588455894559045591455924559345594455954559645597455984559945600456014560245603456044560545606456074560845609456104561145612456134561445615456164561745618456194562045621456224562345624456254562645627456284562945630456314563245633456344563545636456374563845639456404564145642456434564445645456464564745648456494565045651456524565345654456554565645657456584565945660456614566245663456644566545666456674566845669456704567145672456734567445675456764567745678456794568045681456824568345684456854568645687456884568945690456914569245693456944569545696456974569845699457004570145702457034570445705457064570745708457094571045711457124571345714457154571645717457184571945720457214572245723457244572545726457274572845729457304573145732457334573445735457364573745738457394574045741457424574345744457454574645747457484574945750457514575245753457544575545756457574575845759457604576145762457634576445765457664576745768457694577045771457724577345774457754577645777457784577945780457814578245783457844578545786457874578845789457904579145792457934579445795457964579745798457994580045801458024580345804458054580645807458084580945810458114581245813458144581545816458174581845819458204582145822458234582445825458264582745828458294583045831458324583345834458354583645837458384583945840458414584245843458444584545846458474584845849458504585145852458534585445855458564585745858458594586045861458624586345864458654586645867458684586945870458714587245873458744587545876458774587845879458804588145882458834588445885458864588745888458894589045891458924589345894458954589645897458984589945900459014590245903459044590545906459074590845909459104591145912459134591445915459164591745918459194592045921459224592345924459254592645927459284592945930459314593245933459344593545936459374593845939459404594145942459434594445945459464594745948459494595045951459524595345954459554595645957459584595945960459614596245963459644596545966459674596845969459704597145972459734597445975459764597745978459794598045981459824598345984459854598645987459884598945990459914599245993459944599545996459974599845999460004600146002460034600446005460064600746008460094601046011460124601346014460154601646017460184601946020460214602246023460244602546026460274602846029460304603146032460334603446035460364603746038460394604046041460424604346044460454604646047460484604946050460514605246053460544605546056460574605846059460604606146062460634606446065460664606746068460694607046071460724607346074460754607646077460784607946080460814608246083460844608546086460874608846089460904609146092460934609446095460964609746098460994610046101461024610346104461054610646107461084610946110461114611246113461144611546116461174611846119461204612146122461234612446125461264612746128461294613046131461324613346134461354613646137461384613946140461414614246143461444614546146461474614846149461504615146152461534615446155461564615746158461594616046161461624616346164461654616646167461684616946170461714617246173461744617546176461774617846179461804618146182461834618446185461864618746188461894619046191461924619346194461954619646197461984619946200462014620246203462044620546206462074620846209462104621146212462134621446215462164621746218462194622046221462224622346224462254622646227462284622946230462314623246233462344623546236462374623846239462404624146242462434624446245462464624746248462494625046251462524625346254462554625646257462584625946260462614626246263462644626546266462674626846269462704627146272462734627446275462764627746278462794628046281462824628346284462854628646287462884628946290462914629246293462944629546296462974629846299463004630146302463034630446305463064630746308463094631046311463124631346314463154631646317463184631946320463214632246323463244632546326463274632846329463304633146332463334633446335463364633746338463394634046341463424634346344463454634646347463484634946350463514635246353463544635546356463574635846359463604636146362463634636446365463664636746368463694637046371463724637346374463754637646377463784637946380463814638246383463844638546386463874638846389463904639146392463934639446395463964639746398463994640046401464024640346404464054640646407464084640946410464114641246413464144641546416464174641846419464204642146422464234642446425464264642746428464294643046431464324643346434464354643646437464384643946440464414644246443464444644546446464474644846449464504645146452464534645446455464564645746458464594646046461464624646346464464654646646467464684646946470464714647246473464744647546476464774647846479464804648146482464834648446485464864648746488464894649046491464924649346494464954649646497464984649946500465014650246503465044650546506465074650846509465104651146512465134651446515465164651746518465194652046521465224652346524465254652646527465284652946530465314653246533465344653546536465374653846539465404654146542465434654446545465464654746548465494655046551465524655346554465554655646557465584655946560465614656246563465644656546566465674656846569465704657146572465734657446575465764657746578465794658046581465824658346584465854658646587465884658946590465914659246593465944659546596465974659846599466004660146602466034660446605466064660746608466094661046611466124661346614466154661646617466184661946620466214662246623466244662546626466274662846629466304663146632466334663446635466364663746638466394664046641466424664346644466454664646647466484664946650466514665246653466544665546656466574665846659466604666146662466634666446665466664666746668466694667046671466724667346674466754667646677466784667946680466814668246683466844668546686466874668846689466904669146692466934669446695466964669746698466994670046701467024670346704467054670646707467084670946710467114671246713467144671546716467174671846719467204672146722467234672446725467264672746728467294673046731467324673346734467354673646737467384673946740467414674246743467444674546746467474674846749467504675146752467534675446755467564675746758467594676046761467624676346764467654676646767467684676946770467714677246773467744677546776467774677846779467804678146782467834678446785467864678746788467894679046791467924679346794467954679646797467984679946800468014680246803468044680546806468074680846809468104681146812468134681446815468164681746818468194682046821468224682346824468254682646827468284682946830468314683246833468344683546836468374683846839468404684146842468434684446845468464684746848468494685046851468524685346854468554685646857468584685946860468614686246863468644686546866468674686846869468704687146872468734687446875468764687746878468794688046881468824688346884468854688646887468884688946890468914689246893468944689546896468974689846899469004690146902469034690446905469064690746908469094691046911469124691346914469154691646917469184691946920469214692246923469244692546926469274692846929469304693146932469334693446935469364693746938469394694046941469424694346944469454694646947469484694946950469514695246953469544695546956469574695846959469604696146962469634696446965469664696746968469694697046971469724697346974469754697646977469784697946980469814698246983469844698546986469874698846989469904699146992469934699446995469964699746998469994700047001470024700347004470054700647007470084700947010470114701247013470144701547016470174701847019470204702147022470234702447025470264702747028470294703047031470324703347034470354703647037470384703947040470414704247043470444704547046470474704847049470504705147052470534705447055470564705747058470594706047061470624706347064470654706647067470684706947070470714707247073470744707547076470774707847079470804708147082470834708447085470864708747088470894709047091470924709347094470954709647097470984709947100471014710247103471044710547106471074710847109471104711147112471134711447115471164711747118471194712047121471224712347124471254712647127471284712947130471314713247133471344713547136471374713847139471404714147142471434714447145471464714747148471494715047151471524715347154471554715647157471584715947160471614716247163471644716547166471674716847169471704717147172471734717447175471764717747178471794718047181471824718347184471854718647187471884718947190471914719247193471944719547196471974719847199472004720147202472034720447205472064720747208472094721047211472124721347214472154721647217472184721947220472214722247223472244722547226472274722847229472304723147232472334723447235472364723747238472394724047241472424724347244472454724647247472484724947250472514725247253472544725547256472574725847259472604726147262472634726447265472664726747268472694727047271472724727347274472754727647277472784727947280472814728247283472844728547286472874728847289472904729147292472934729447295472964729747298472994730047301473024730347304473054730647307473084730947310473114731247313473144731547316473174731847319473204732147322473234732447325473264732747328473294733047331473324733347334473354733647337473384733947340473414734247343473444734547346473474734847349473504735147352473534735447355473564735747358473594736047361473624736347364473654736647367473684736947370473714737247373473744737547376473774737847379473804738147382473834738447385473864738747388473894739047391473924739347394473954739647397473984739947400474014740247403474044740547406474074740847409474104741147412474134741447415474164741747418474194742047421474224742347424474254742647427474284742947430474314743247433474344743547436474374743847439474404744147442474434744447445474464744747448474494745047451474524745347454474554745647457474584745947460474614746247463474644746547466474674746847469474704747147472474734747447475474764747747478474794748047481474824748347484474854748647487474884748947490474914749247493474944749547496474974749847499475004750147502475034750447505475064750747508475094751047511475124751347514475154751647517475184751947520475214752247523475244752547526475274752847529475304753147532475334753447535475364753747538475394754047541475424754347544475454754647547475484754947550475514755247553475544755547556475574755847559475604756147562475634756447565475664756747568475694757047571475724757347574475754757647577475784757947580475814758247583475844758547586475874758847589475904759147592475934759447595475964759747598475994760047601476024760347604476054760647607476084760947610476114761247613476144761547616476174761847619476204762147622476234762447625476264762747628476294763047631476324763347634476354763647637476384763947640476414764247643476444764547646476474764847649476504765147652476534765447655476564765747658476594766047661476624766347664476654766647667476684766947670476714767247673476744767547676476774767847679476804768147682476834768447685476864768747688476894769047691476924769347694476954769647697476984769947700477014770247703477044770547706477074770847709477104771147712477134771447715477164771747718477194772047721477224772347724477254772647727477284772947730477314773247733477344773547736477374773847739477404774147742477434774447745477464774747748477494775047751477524775347754477554775647757477584775947760477614776247763477644776547766477674776847769477704777147772477734777447775477764777747778477794778047781477824778347784477854778647787477884778947790477914779247793477944779547796477974779847799478004780147802478034780447805478064780747808478094781047811478124781347814478154781647817478184781947820478214782247823478244782547826478274782847829478304783147832478334783447835478364783747838478394784047841478424784347844478454784647847478484784947850478514785247853478544785547856478574785847859478604786147862478634786447865478664786747868478694787047871478724787347874478754787647877478784787947880478814788247883478844788547886478874788847889478904789147892478934789447895478964789747898478994790047901479024790347904479054790647907479084790947910479114791247913479144791547916479174791847919479204792147922479234792447925479264792747928479294793047931479324793347934479354793647937479384793947940479414794247943479444794547946479474794847949479504795147952479534795447955479564795747958479594796047961479624796347964479654796647967479684796947970479714797247973479744797547976479774797847979479804798147982479834798447985479864798747988479894799047991479924799347994479954799647997479984799948000480014800248003480044800548006480074800848009480104801148012480134801448015480164801748018480194802048021480224802348024480254802648027480284802948030480314803248033480344803548036480374803848039480404804148042480434804448045480464804748048480494805048051480524805348054480554805648057480584805948060480614806248063480644806548066480674806848069480704807148072480734807448075480764807748078480794808048081480824808348084480854808648087480884808948090480914809248093480944809548096480974809848099481004810148102481034810448105481064810748108481094811048111481124811348114481154811648117481184811948120481214812248123481244812548126481274812848129481304813148132481334813448135481364813748138481394814048141481424814348144481454814648147481484814948150481514815248153481544815548156481574815848159481604816148162481634816448165481664816748168481694817048171481724817348174481754817648177481784817948180481814818248183481844818548186481874818848189481904819148192481934819448195481964819748198481994820048201482024820348204482054820648207482084820948210482114821248213482144821548216482174821848219482204822148222482234822448225482264822748228482294823048231482324823348234482354823648237482384823948240482414824248243482444824548246482474824848249482504825148252482534825448255482564825748258482594826048261482624826348264482654826648267482684826948270482714827248273482744827548276482774827848279482804828148282482834828448285482864828748288482894829048291482924829348294482954829648297482984829948300483014830248303483044830548306483074830848309483104831148312483134831448315483164831748318483194832048321483224832348324483254832648327483284832948330483314833248333483344833548336483374833848339483404834148342483434834448345483464834748348483494835048351483524835348354483554835648357483584835948360483614836248363483644836548366483674836848369483704837148372483734837448375483764837748378483794838048381483824838348384483854838648387483884838948390483914839248393483944839548396483974839848399484004840148402484034840448405484064840748408484094841048411484124841348414484154841648417484184841948420484214842248423484244842548426484274842848429484304843148432484334843448435484364843748438484394844048441484424844348444484454844648447484484844948450484514845248453484544845548456484574845848459484604846148462484634846448465484664846748468484694847048471484724847348474484754847648477484784847948480484814848248483484844848548486484874848848489484904849148492484934849448495484964849748498484994850048501485024850348504485054850648507485084850948510485114851248513485144851548516485174851848519485204852148522485234852448525485264852748528485294853048531485324853348534485354853648537485384853948540485414854248543485444854548546485474854848549485504855148552485534855448555485564855748558485594856048561485624856348564485654856648567485684856948570485714857248573485744857548576485774857848579485804858148582485834858448585485864858748588485894859048591485924859348594485954859648597485984859948600486014860248603486044860548606486074860848609486104861148612486134861448615486164861748618486194862048621486224862348624486254862648627486284862948630486314863248633486344863548636486374863848639486404864148642486434864448645486464864748648486494865048651486524865348654486554865648657486584865948660486614866248663486644866548666486674866848669486704867148672486734867448675486764867748678486794868048681486824868348684486854868648687486884868948690486914869248693486944869548696486974869848699487004870148702487034870448705487064870748708487094871048711487124871348714487154871648717487184871948720487214872248723487244872548726487274872848729487304873148732487334873448735487364873748738487394874048741487424874348744487454874648747487484874948750487514875248753487544875548756487574875848759487604876148762487634876448765487664876748768487694877048771487724877348774487754877648777487784877948780487814878248783487844878548786487874878848789487904879148792487934879448795487964879748798487994880048801488024880348804488054880648807488084880948810488114881248813488144881548816488174881848819488204882148822488234882448825488264882748828488294883048831488324883348834488354883648837488384883948840488414884248843488444884548846488474884848849488504885148852488534885448855488564885748858488594886048861488624886348864488654886648867488684886948870488714887248873488744887548876488774887848879488804888148882488834888448885488864888748888488894889048891488924889348894488954889648897488984889948900489014890248903489044890548906489074890848909489104891148912489134891448915489164891748918489194892048921489224892348924489254892648927489284892948930489314893248933489344893548936489374893848939489404894148942489434894448945489464894748948489494895048951489524895348954489554895648957489584895948960489614896248963489644896548966489674896848969489704897148972489734897448975489764897748978489794898048981489824898348984489854898648987489884898948990489914899248993489944899548996489974899848999490004900149002490034900449005490064900749008490094901049011490124901349014490154901649017490184901949020490214902249023490244902549026490274902849029490304903149032490334903449035490364903749038490394904049041490424904349044490454904649047490484904949050490514905249053490544905549056490574905849059490604906149062490634906449065490664906749068490694907049071490724907349074490754907649077490784907949080490814908249083490844908549086490874908849089490904909149092490934909449095490964909749098490994910049101491024910349104491054910649107491084910949110491114911249113491144911549116491174911849119491204912149122491234912449125491264912749128491294913049131491324913349134491354913649137491384913949140491414914249143491444914549146491474914849149491504915149152491534915449155491564915749158491594916049161491624916349164491654916649167491684916949170491714917249173491744917549176491774917849179491804918149182491834918449185491864918749188491894919049191491924919349194491954919649197491984919949200492014920249203492044920549206492074920849209492104921149212492134921449215492164921749218492194922049221492224922349224492254922649227492284922949230492314923249233492344923549236492374923849239492404924149242492434924449245492464924749248492494925049251492524925349254492554925649257492584925949260492614926249263492644926549266492674926849269492704927149272492734927449275492764927749278492794928049281492824928349284492854928649287492884928949290492914929249293492944929549296492974929849299493004930149302493034930449305493064930749308493094931049311493124931349314493154931649317493184931949320493214932249323493244932549326493274932849329493304933149332493334933449335493364933749338493394934049341493424934349344493454934649347493484934949350493514935249353493544935549356493574935849359493604936149362493634936449365493664936749368493694937049371493724937349374493754937649377493784937949380493814938249383493844938549386493874938849389493904939149392493934939449395493964939749398493994940049401494024940349404494054940649407494084940949410494114941249413494144941549416494174941849419494204942149422494234942449425494264942749428494294943049431494324943349434494354943649437494384943949440494414944249443494444944549446494474944849449494504945149452494534945449455494564945749458494594946049461494624946349464494654946649467494684946949470494714947249473494744947549476494774947849479494804948149482494834948449485494864948749488494894949049491494924949349494494954949649497494984949949500495014950249503495044950549506495074950849509495104951149512495134951449515495164951749518495194952049521495224952349524495254952649527495284952949530495314953249533495344953549536495374953849539495404954149542495434954449545495464954749548495494955049551495524955349554495554955649557495584955949560495614956249563495644956549566495674956849569495704957149572495734957449575495764957749578495794958049581495824958349584495854958649587495884958949590495914959249593495944959549596495974959849599496004960149602496034960449605496064960749608496094961049611496124961349614496154961649617496184961949620496214962249623496244962549626496274962849629496304963149632496334963449635496364963749638496394964049641496424964349644496454964649647496484964949650496514965249653496544965549656496574965849659496604966149662496634966449665496664966749668496694967049671496724967349674496754967649677496784967949680496814968249683496844968549686496874968849689496904969149692496934969449695496964969749698496994970049701497024970349704497054970649707497084970949710497114971249713497144971549716497174971849719497204972149722497234972449725497264972749728497294973049731497324973349734497354973649737497384973949740497414974249743497444974549746497474974849749497504975149752497534975449755497564975749758497594976049761497624976349764497654976649767497684976949770497714977249773497744977549776497774977849779497804978149782497834978449785497864978749788497894979049791497924979349794497954979649797497984979949800498014980249803498044980549806498074980849809498104981149812498134981449815498164981749818498194982049821498224982349824498254982649827498284982949830498314983249833498344983549836498374983849839498404984149842498434984449845498464984749848498494985049851498524985349854498554985649857498584985949860498614986249863498644986549866498674986849869498704987149872498734987449875498764987749878498794988049881498824988349884498854988649887498884988949890498914989249893498944989549896498974989849899499004990149902499034990449905499064990749908499094991049911499124991349914499154991649917499184991949920499214992249923499244992549926499274992849929499304993149932499334993449935499364993749938499394994049941499424994349944499454994649947499484994949950499514995249953499544995549956499574995849959499604996149962499634996449965499664996749968499694997049971499724997349974499754997649977499784997949980499814998249983499844998549986499874998849989499904999149992499934999449995499964999749998499995000050001500025000350004500055000650007500085000950010500115001250013500145001550016500175001850019500205002150022500235002450025500265002750028500295003050031500325003350034500355003650037500385003950040500415004250043500445004550046500475004850049500505005150052500535005450055500565005750058500595006050061500625006350064500655006650067500685006950070500715007250073500745007550076500775007850079500805008150082500835008450085500865008750088500895009050091500925009350094500955009650097500985009950100501015010250103501045010550106501075010850109501105011150112501135011450115501165011750118501195012050121501225012350124501255012650127501285012950130501315013250133501345013550136501375013850139501405014150142501435014450145501465014750148501495015050151501525015350154501555015650157501585015950160501615016250163501645016550166501675016850169501705017150172501735017450175501765017750178501795018050181501825018350184501855018650187501885018950190501915019250193501945019550196501975019850199502005020150202502035020450205502065020750208502095021050211502125021350214502155021650217502185021950220502215022250223502245022550226502275022850229502305023150232502335023450235502365023750238502395024050241502425024350244502455024650247502485024950250502515025250253502545025550256502575025850259502605026150262502635026450265502665026750268502695027050271502725027350274502755027650277502785027950280502815028250283502845028550286502875028850289502905029150292502935029450295502965029750298502995030050301503025030350304503055030650307503085030950310503115031250313503145031550316503175031850319503205032150322503235032450325503265032750328503295033050331503325033350334503355033650337503385033950340503415034250343503445034550346503475034850349503505035150352503535035450355503565035750358503595036050361503625036350364503655036650367503685036950370503715037250373503745037550376503775037850379503805038150382503835038450385503865038750388503895039050391503925039350394503955039650397503985039950400504015040250403504045040550406504075040850409504105041150412504135041450415504165041750418504195042050421504225042350424504255042650427504285042950430504315043250433504345043550436504375043850439504405044150442504435044450445504465044750448504495045050451504525045350454504555045650457504585045950460504615046250463504645046550466504675046850469504705047150472504735047450475504765047750478504795048050481504825048350484504855048650487504885048950490504915049250493504945049550496504975049850499505005050150502505035050450505505065050750508505095051050511505125051350514505155051650517505185051950520505215052250523505245052550526505275052850529505305053150532505335053450535505365053750538505395054050541505425054350544505455054650547505485054950550505515055250553505545055550556505575055850559505605056150562505635056450565505665056750568505695057050571505725057350574505755057650577505785057950580505815058250583505845058550586505875058850589505905059150592505935059450595505965059750598505995060050601506025060350604506055060650607506085060950610506115061250613506145061550616506175061850619506205062150622506235062450625506265062750628506295063050631506325063350634506355063650637506385063950640506415064250643506445064550646506475064850649506505065150652506535065450655506565065750658506595066050661506625066350664506655066650667506685066950670506715067250673506745067550676506775067850679506805068150682506835068450685506865068750688506895069050691506925069350694506955069650697506985069950700507015070250703507045070550706507075070850709507105071150712507135071450715507165071750718507195072050721507225072350724507255072650727507285072950730507315073250733507345073550736507375073850739507405074150742507435074450745507465074750748507495075050751507525075350754507555075650757507585075950760507615076250763507645076550766507675076850769507705077150772507735077450775507765077750778507795078050781507825078350784507855078650787507885078950790507915079250793507945079550796507975079850799508005080150802508035080450805508065080750808508095081050811508125081350814508155081650817508185081950820508215082250823508245082550826508275082850829508305083150832508335083450835508365083750838508395084050841508425084350844508455084650847508485084950850508515085250853508545085550856508575085850859508605086150862508635086450865508665086750868508695087050871508725087350874508755087650877508785087950880508815088250883508845088550886508875088850889508905089150892508935089450895508965089750898508995090050901509025090350904509055090650907509085090950910509115091250913509145091550916509175091850919509205092150922509235092450925509265092750928509295093050931509325093350934509355093650937509385093950940509415094250943509445094550946509475094850949509505095150952509535095450955509565095750958509595096050961509625096350964509655096650967509685096950970509715097250973509745097550976509775097850979509805098150982509835098450985509865098750988509895099050991509925099350994509955099650997509985099951000510015100251003510045100551006510075100851009510105101151012510135101451015510165101751018510195102051021510225102351024510255102651027510285102951030510315103251033510345103551036510375103851039510405104151042510435104451045510465104751048510495105051051510525105351054510555105651057510585105951060510615106251063510645106551066510675106851069510705107151072510735107451075510765107751078510795108051081510825108351084510855108651087510885108951090510915109251093510945109551096510975109851099511005110151102511035110451105511065110751108511095111051111511125111351114511155111651117511185111951120511215112251123511245112551126511275112851129511305113151132511335113451135511365113751138511395114051141511425114351144511455114651147511485114951150511515115251153511545115551156511575115851159511605116151162511635116451165511665116751168511695117051171511725117351174511755117651177511785117951180511815118251183511845118551186511875118851189511905119151192511935119451195511965119751198511995120051201512025120351204512055120651207512085120951210512115121251213512145121551216512175121851219512205122151222512235122451225512265122751228512295123051231512325123351234512355123651237512385123951240512415124251243512445124551246512475124851249512505125151252512535125451255512565125751258512595126051261512625126351264512655126651267512685126951270512715127251273512745127551276512775127851279512805128151282512835128451285512865128751288512895129051291512925129351294512955129651297512985129951300513015130251303513045130551306513075130851309513105131151312513135131451315513165131751318513195132051321513225132351324513255132651327513285132951330513315133251333513345133551336513375133851339513405134151342513435134451345513465134751348513495135051351513525135351354513555135651357513585135951360513615136251363513645136551366513675136851369513705137151372513735137451375513765137751378513795138051381513825138351384513855138651387513885138951390513915139251393513945139551396513975139851399514005140151402514035140451405514065140751408514095141051411514125141351414514155141651417514185141951420514215142251423514245142551426514275142851429514305143151432514335143451435514365143751438514395144051441514425144351444514455144651447514485144951450514515145251453514545145551456514575145851459514605146151462514635146451465514665146751468514695147051471514725147351474514755147651477514785147951480514815148251483514845148551486514875148851489514905149151492514935149451495514965149751498514995150051501515025150351504515055150651507515085150951510515115151251513515145151551516515175151851519515205152151522515235152451525515265152751528515295153051531515325153351534515355153651537515385153951540515415154251543515445154551546515475154851549515505155151552515535155451555515565155751558515595156051561515625156351564515655156651567515685156951570515715157251573515745157551576515775157851579515805158151582515835158451585515865158751588515895159051591515925159351594515955159651597515985159951600516015160251603516045160551606516075160851609516105161151612516135161451615516165161751618516195162051621516225162351624516255162651627516285162951630516315163251633516345163551636516375163851639516405164151642516435164451645516465164751648516495165051651516525165351654516555165651657516585165951660516615166251663516645166551666516675166851669516705167151672516735167451675516765167751678516795168051681516825168351684516855168651687516885168951690516915169251693516945169551696516975169851699517005170151702517035170451705517065170751708517095171051711517125171351714517155171651717517185171951720517215172251723517245172551726517275172851729517305173151732517335173451735517365173751738517395174051741517425174351744517455174651747517485174951750517515175251753517545175551756517575175851759517605176151762517635176451765517665176751768517695177051771517725177351774517755177651777517785177951780517815178251783517845178551786517875178851789517905179151792517935179451795517965179751798517995180051801518025180351804518055180651807518085180951810518115181251813518145181551816518175181851819518205182151822518235182451825518265182751828518295183051831518325183351834518355183651837518385183951840518415184251843518445184551846518475184851849518505185151852518535185451855518565185751858518595186051861518625186351864518655186651867518685186951870518715187251873518745187551876518775187851879518805188151882518835188451885518865188751888518895189051891518925189351894518955189651897518985189951900519015190251903519045190551906519075190851909519105191151912519135191451915519165191751918519195192051921519225192351924519255192651927519285192951930519315193251933519345193551936519375193851939519405194151942519435194451945519465194751948519495195051951519525195351954519555195651957519585195951960519615196251963519645196551966519675196851969519705197151972519735197451975519765197751978519795198051981519825198351984519855198651987519885198951990519915199251993519945199551996519975199851999520005200152002520035200452005520065200752008520095201052011520125201352014520155201652017520185201952020520215202252023520245202552026520275202852029520305203152032520335203452035520365203752038520395204052041520425204352044520455204652047520485204952050520515205252053520545205552056520575205852059520605206152062520635206452065520665206752068520695207052071520725207352074520755207652077520785207952080520815208252083520845208552086520875208852089520905209152092520935209452095520965209752098520995210052101521025210352104521055210652107521085210952110521115211252113521145211552116521175211852119521205212152122521235212452125521265212752128521295213052131521325213352134521355213652137521385213952140521415214252143521445214552146521475214852149521505215152152521535215452155521565215752158521595216052161521625216352164521655216652167521685216952170521715217252173521745217552176521775217852179521805218152182521835218452185521865218752188521895219052191521925219352194521955219652197521985219952200522015220252203522045220552206522075220852209522105221152212522135221452215522165221752218522195222052221522225222352224522255222652227522285222952230522315223252233522345223552236522375223852239522405224152242522435224452245522465224752248522495225052251522525225352254522555225652257522585225952260522615226252263522645226552266522675226852269522705227152272522735227452275522765227752278522795228052281522825228352284522855228652287522885228952290522915229252293522945229552296522975229852299523005230152302523035230452305523065230752308523095231052311523125231352314523155231652317523185231952320523215232252323523245232552326523275232852329523305233152332523335233452335523365233752338523395234052341523425234352344523455234652347523485234952350523515235252353523545235552356523575235852359523605236152362523635236452365523665236752368523695237052371523725237352374523755237652377523785237952380523815238252383523845238552386523875238852389523905239152392523935239452395523965239752398523995240052401524025240352404524055240652407524085240952410524115241252413524145241552416524175241852419524205242152422524235242452425524265242752428524295243052431524325243352434524355243652437524385243952440524415244252443524445244552446524475244852449524505245152452524535245452455524565245752458524595246052461524625246352464524655246652467524685246952470524715247252473524745247552476524775247852479524805248152482524835248452485524865248752488524895249052491524925249352494524955249652497524985249952500525015250252503525045250552506525075250852509525105251152512525135251452515525165251752518525195252052521525225252352524525255252652527525285252952530525315253252533525345253552536525375253852539525405254152542525435254452545525465254752548525495255052551525525255352554525555255652557525585255952560525615256252563525645256552566525675256852569525705257152572525735257452575525765257752578525795258052581525825258352584525855258652587525885258952590525915259252593525945259552596525975259852599526005260152602526035260452605526065260752608526095261052611526125261352614526155261652617526185261952620526215262252623526245262552626526275262852629526305263152632526335263452635526365263752638526395264052641526425264352644526455264652647526485264952650526515265252653526545265552656526575265852659526605266152662526635266452665526665266752668526695267052671526725267352674526755267652677526785267952680526815268252683526845268552686526875268852689526905269152692526935269452695526965269752698526995270052701527025270352704527055270652707527085270952710527115271252713527145271552716527175271852719527205272152722527235272452725527265272752728527295273052731527325273352734527355273652737527385273952740527415274252743527445274552746527475274852749527505275152752527535275452755527565275752758527595276052761527625276352764527655276652767527685276952770527715277252773527745277552776527775277852779527805278152782527835278452785527865278752788527895279052791527925279352794527955279652797527985279952800528015280252803528045280552806528075280852809528105281152812528135281452815528165281752818528195282052821528225282352824528255282652827528285282952830528315283252833528345283552836528375283852839528405284152842528435284452845528465284752848528495285052851528525285352854528555285652857528585285952860528615286252863528645286552866528675286852869528705287152872528735287452875528765287752878528795288052881528825288352884528855288652887528885288952890528915289252893528945289552896528975289852899529005290152902529035290452905529065290752908529095291052911529125291352914529155291652917529185291952920529215292252923529245292552926529275292852929529305293152932529335293452935529365293752938529395294052941529425294352944529455294652947529485294952950529515295252953529545295552956529575295852959529605296152962529635296452965529665296752968529695297052971529725297352974529755297652977529785297952980529815298252983529845298552986529875298852989529905299152992529935299452995529965299752998529995300053001530025300353004530055300653007530085300953010530115301253013530145301553016530175301853019530205302153022530235302453025530265302753028530295303053031530325303353034530355303653037530385303953040530415304253043530445304553046530475304853049530505305153052530535305453055530565305753058530595306053061530625306353064530655306653067530685306953070530715307253073530745307553076530775307853079530805308153082530835308453085530865308753088530895309053091530925309353094530955309653097530985309953100531015310253103531045310553106531075310853109531105311153112531135311453115531165311753118531195312053121531225312353124531255312653127531285312953130531315313253133531345313553136531375313853139531405314153142531435314453145531465314753148531495315053151531525315353154531555315653157531585315953160531615316253163531645316553166531675316853169531705317153172531735317453175531765317753178531795318053181531825318353184531855318653187531885318953190531915319253193531945319553196531975319853199532005320153202532035320453205532065320753208532095321053211532125321353214532155321653217532185321953220532215322253223532245322553226532275322853229532305323153232532335323453235532365323753238532395324053241532425324353244532455324653247532485324953250532515325253253532545325553256532575325853259532605326153262532635326453265532665326753268532695327053271532725327353274532755327653277532785327953280532815328253283532845328553286532875328853289532905329153292532935329453295532965329753298532995330053301533025330353304533055330653307533085330953310533115331253313533145331553316533175331853319533205332153322533235332453325533265332753328533295333053331533325333353334533355333653337533385333953340533415334253343533445334553346533475334853349533505335153352533535335453355533565335753358533595336053361533625336353364533655336653367533685336953370533715337253373533745337553376533775337853379533805338153382533835338453385533865338753388533895339053391533925339353394533955339653397533985339953400534015340253403534045340553406534075340853409534105341153412534135341453415534165341753418534195342053421534225342353424534255342653427534285342953430534315343253433534345343553436534375343853439534405344153442534435344453445534465344753448534495345053451534525345353454534555345653457534585345953460534615346253463534645346553466534675346853469534705347153472534735347453475534765347753478534795348053481534825348353484534855348653487534885348953490534915349253493534945349553496534975349853499535005350153502535035350453505535065350753508535095351053511535125351353514535155351653517535185351953520535215352253523535245352553526535275352853529535305353153532535335353453535535365353753538535395354053541535425354353544535455354653547535485354953550535515355253553535545355553556535575355853559535605356153562535635356453565535665356753568535695357053571535725357353574535755357653577535785357953580535815358253583535845358553586535875358853589535905359153592535935359453595535965359753598535995360053601536025360353604536055360653607536085360953610536115361253613536145361553616536175361853619536205362153622536235362453625536265362753628536295363053631536325363353634536355363653637536385363953640536415364253643536445364553646536475364853649536505365153652536535365453655536565365753658536595366053661536625366353664536655366653667536685366953670536715367253673536745367553676536775367853679536805368153682536835368453685536865368753688536895369053691536925369353694536955369653697536985369953700537015370253703537045370553706537075370853709537105371153712537135371453715537165371753718537195372053721537225372353724537255372653727537285372953730537315373253733537345373553736537375373853739537405374153742537435374453745537465374753748537495375053751537525375353754537555375653757537585375953760537615376253763537645376553766537675376853769537705377153772537735377453775537765377753778537795378053781537825378353784537855378653787537885378953790537915379253793537945379553796537975379853799538005380153802538035380453805538065380753808538095381053811538125381353814538155381653817538185381953820538215382253823538245382553826538275382853829538305383153832538335383453835538365383753838538395384053841538425384353844538455384653847538485384953850538515385253853538545385553856538575385853859538605386153862538635386453865538665386753868538695387053871538725387353874538755387653877538785387953880538815388253883538845388553886538875388853889538905389153892538935389453895538965389753898538995390053901539025390353904539055390653907539085390953910539115391253913539145391553916539175391853919539205392153922539235392453925539265392753928539295393053931539325393353934539355393653937539385393953940539415394253943539445394553946539475394853949539505395153952539535395453955539565395753958539595396053961539625396353964539655396653967539685396953970539715397253973539745397553976539775397853979539805398153982539835398453985539865398753988539895399053991539925399353994539955399653997539985399954000540015400254003540045400554006540075400854009540105401154012540135401454015540165401754018540195402054021540225402354024540255402654027540285402954030540315403254033540345403554036540375403854039540405404154042540435404454045540465404754048540495405054051540525405354054540555405654057540585405954060540615406254063540645406554066540675406854069540705407154072540735407454075540765407754078540795408054081540825408354084540855408654087540885408954090540915409254093540945409554096540975409854099541005410154102541035410454105541065410754108541095411054111541125411354114541155411654117541185411954120541215412254123541245412554126541275412854129541305413154132541335413454135541365413754138541395414054141541425414354144541455414654147541485414954150541515415254153541545415554156541575415854159541605416154162541635416454165541665416754168541695417054171541725417354174541755417654177541785417954180541815418254183541845418554186541875418854189541905419154192541935419454195541965419754198541995420054201542025420354204542055420654207542085420954210542115421254213542145421554216542175421854219542205422154222542235422454225542265422754228542295423054231542325423354234542355423654237542385423954240542415424254243542445424554246542475424854249542505425154252542535425454255542565425754258542595426054261542625426354264542655426654267542685426954270542715427254273542745427554276542775427854279542805428154282542835428454285542865428754288542895429054291542925429354294542955429654297542985429954300543015430254303543045430554306543075430854309543105431154312543135431454315543165431754318543195432054321543225432354324543255432654327543285432954330543315433254333543345433554336543375433854339543405434154342543435434454345543465434754348543495435054351543525435354354543555435654357543585435954360543615436254363543645436554366543675436854369543705437154372543735437454375543765437754378543795438054381543825438354384543855438654387543885438954390543915439254393543945439554396543975439854399544005440154402544035440454405544065440754408544095441054411544125441354414544155441654417544185441954420544215442254423544245442554426544275442854429544305443154432544335443454435544365443754438544395444054441544425444354444544455444654447544485444954450544515445254453544545445554456544575445854459544605446154462544635446454465544665446754468544695447054471544725447354474544755447654477544785447954480544815448254483544845448554486544875448854489544905449154492544935449454495544965449754498544995450054501545025450354504545055450654507545085450954510545115451254513545145451554516545175451854519545205452154522545235452454525545265452754528545295453054531545325453354534545355453654537545385453954540545415454254543545445454554546545475454854549545505455154552545535455454555545565455754558545595456054561545625456354564545655456654567545685456954570545715457254573545745457554576545775457854579545805458154582545835458454585545865458754588545895459054591545925459354594545955459654597545985459954600546015460254603546045460554606546075460854609546105461154612546135461454615546165461754618546195462054621546225462354624546255462654627546285462954630546315463254633546345463554636546375463854639546405464154642546435464454645546465464754648546495465054651546525465354654546555465654657546585465954660546615466254663546645466554666546675466854669546705467154672546735467454675546765467754678546795468054681546825468354684546855468654687546885468954690546915469254693546945469554696546975469854699547005470154702547035470454705547065470754708547095471054711547125471354714547155471654717547185471954720547215472254723547245472554726547275472854729547305473154732547335473454735547365473754738547395474054741547425474354744547455474654747547485474954750547515475254753547545475554756547575475854759547605476154762547635476454765547665476754768547695477054771547725477354774547755477654777547785477954780547815478254783547845478554786547875478854789547905479154792547935479454795547965479754798547995480054801548025480354804548055480654807548085480954810548115481254813548145481554816548175481854819548205482154822548235482454825548265482754828548295483054831548325483354834548355483654837548385483954840548415484254843548445484554846548475484854849548505485154852548535485454855548565485754858548595486054861548625486354864548655486654867548685486954870548715487254873548745487554876548775487854879548805488154882548835488454885548865488754888548895489054891548925489354894548955489654897548985489954900549015490254903549045490554906549075490854909549105491154912549135491454915549165491754918549195492054921549225492354924549255492654927549285492954930549315493254933549345493554936549375493854939549405494154942549435494454945549465494754948549495495054951549525495354954549555495654957549585495954960549615496254963549645496554966549675496854969549705497154972549735497454975549765497754978549795498054981549825498354984549855498654987549885498954990549915499254993549945499554996549975499854999550005500155002550035500455005550065500755008550095501055011550125501355014550155501655017550185501955020550215502255023550245502555026550275502855029550305503155032550335503455035550365503755038550395504055041550425504355044550455504655047550485504955050550515505255053550545505555056550575505855059550605506155062550635506455065550665506755068550695507055071550725507355074550755507655077550785507955080550815508255083550845508555086550875508855089550905509155092550935509455095550965509755098550995510055101551025510355104551055510655107551085510955110551115511255113551145511555116551175511855119551205512155122551235512455125551265512755128551295513055131551325513355134551355513655137551385513955140551415514255143551445514555146551475514855149551505515155152551535515455155551565515755158551595516055161551625516355164551655516655167551685516955170551715517255173551745517555176551775517855179551805518155182551835518455185551865518755188551895519055191551925519355194551955519655197551985519955200552015520255203552045520555206552075520855209552105521155212552135521455215552165521755218552195522055221552225522355224552255522655227552285522955230552315523255233552345523555236552375523855239552405524155242552435524455245552465524755248552495525055251552525525355254552555525655257552585525955260552615526255263552645526555266552675526855269552705527155272552735527455275552765527755278552795528055281552825528355284552855528655287552885528955290552915529255293552945529555296552975529855299553005530155302553035530455305553065530755308553095531055311553125531355314553155531655317553185531955320553215532255323553245532555326553275532855329553305533155332553335533455335553365533755338553395534055341553425534355344553455534655347553485534955350553515535255353553545535555356553575535855359553605536155362553635536455365553665536755368553695537055371553725537355374553755537655377553785537955380553815538255383553845538555386553875538855389553905539155392553935539455395553965539755398553995540055401554025540355404554055540655407554085540955410554115541255413554145541555416554175541855419554205542155422554235542455425554265542755428554295543055431554325543355434554355543655437554385543955440554415544255443554445544555446554475544855449554505545155452554535545455455554565545755458554595546055461554625546355464554655546655467554685546955470554715547255473554745547555476554775547855479554805548155482554835548455485554865548755488554895549055491554925549355494554955549655497554985549955500555015550255503555045550555506555075550855509555105551155512555135551455515555165551755518555195552055521555225552355524555255552655527555285552955530555315553255533555345553555536555375553855539555405554155542555435554455545555465554755548555495555055551555525555355554555555555655557555585555955560555615556255563555645556555566555675556855569555705557155572555735557455575555765557755578555795558055581555825558355584555855558655587555885558955590555915559255593555945559555596555975559855599556005560155602556035560455605556065560755608556095561055611556125561355614556155561655617556185561955620556215562255623556245562555626556275562855629556305563155632556335563455635556365563755638556395564055641556425564355644556455564655647556485564955650556515565255653556545565555656556575565855659556605566155662556635566455665556665566755668556695567055671556725567355674556755567655677556785567955680556815568255683556845568555686556875568855689556905569155692556935569455695556965569755698556995570055701557025570355704557055570655707557085570955710557115571255713557145571555716557175571855719557205572155722557235572455725557265572755728557295573055731557325573355734557355573655737557385573955740557415574255743557445574555746557475574855749557505575155752557535575455755557565575755758557595576055761557625576355764557655576655767557685576955770557715577255773557745577555776557775577855779557805578155782557835578455785557865578755788557895579055791557925579355794557955579655797557985579955800558015580255803558045580555806558075580855809558105581155812558135581455815558165581755818558195582055821558225582355824558255582655827558285582955830558315583255833558345583555836558375583855839558405584155842558435584455845558465584755848558495585055851558525585355854558555585655857558585585955860558615586255863558645586555866558675586855869558705587155872558735587455875558765587755878558795588055881558825588355884558855588655887558885588955890558915589255893558945589555896558975589855899559005590155902559035590455905559065590755908559095591055911559125591355914559155591655917559185591955920559215592255923559245592555926559275592855929559305593155932559335593455935559365593755938559395594055941559425594355944559455594655947559485594955950559515595255953559545595555956559575595855959559605596155962559635596455965559665596755968559695597055971559725597355974559755597655977559785597955980559815598255983559845598555986559875598855989559905599155992559935599455995559965599755998559995600056001560025600356004560055600656007560085600956010560115601256013560145601556016560175601856019560205602156022560235602456025560265602756028560295603056031560325603356034560355603656037560385603956040560415604256043560445604556046560475604856049560505605156052560535605456055560565605756058560595606056061560625606356064560655606656067560685606956070560715607256073560745607556076560775607856079560805608156082560835608456085560865608756088560895609056091560925609356094560955609656097560985609956100561015610256103561045610556106561075610856109561105611156112561135611456115561165611756118561195612056121561225612356124561255612656127561285612956130561315613256133561345613556136561375613856139561405614156142561435614456145561465614756148561495615056151561525615356154561555615656157561585615956160561615616256163561645616556166561675616856169561705617156172561735617456175561765617756178561795618056181561825618356184561855618656187561885618956190561915619256193561945619556196561975619856199562005620156202562035620456205562065620756208562095621056211562125621356214562155621656217562185621956220562215622256223562245622556226562275622856229562305623156232562335623456235562365623756238562395624056241562425624356244562455624656247562485624956250562515625256253562545625556256562575625856259562605626156262562635626456265562665626756268562695627056271562725627356274562755627656277562785627956280562815628256283562845628556286562875628856289562905629156292562935629456295562965629756298562995630056301563025630356304563055630656307563085630956310563115631256313563145631556316563175631856319563205632156322563235632456325563265632756328563295633056331563325633356334563355633656337563385633956340563415634256343563445634556346563475634856349563505635156352563535635456355563565635756358563595636056361563625636356364563655636656367563685636956370563715637256373563745637556376563775637856379563805638156382563835638456385563865638756388563895639056391563925639356394563955639656397563985639956400564015640256403564045640556406564075640856409564105641156412564135641456415564165641756418564195642056421564225642356424564255642656427564285642956430564315643256433564345643556436564375643856439564405644156442564435644456445564465644756448564495645056451564525645356454564555645656457564585645956460564615646256463564645646556466564675646856469564705647156472564735647456475564765647756478564795648056481564825648356484564855648656487564885648956490564915649256493564945649556496564975649856499565005650156502565035650456505565065650756508565095651056511565125651356514565155651656517565185651956520565215652256523565245652556526565275652856529565305653156532565335653456535565365653756538565395654056541565425654356544565455654656547565485654956550565515655256553565545655556556565575655856559565605656156562565635656456565565665656756568565695657056571565725657356574565755657656577565785657956580565815658256583565845658556586565875658856589565905659156592565935659456595565965659756598565995660056601566025660356604566055660656607566085660956610566115661256613566145661556616566175661856619566205662156622566235662456625566265662756628566295663056631566325663356634566355663656637566385663956640566415664256643566445664556646566475664856649566505665156652566535665456655566565665756658566595666056661566625666356664566655666656667566685666956670566715667256673566745667556676566775667856679566805668156682566835668456685566865668756688566895669056691566925669356694566955669656697566985669956700567015670256703567045670556706567075670856709567105671156712567135671456715567165671756718567195672056721567225672356724567255672656727567285672956730567315673256733567345673556736567375673856739567405674156742567435674456745567465674756748567495675056751567525675356754567555675656757567585675956760567615676256763567645676556766567675676856769567705677156772567735677456775567765677756778567795678056781567825678356784567855678656787567885678956790567915679256793567945679556796567975679856799568005680156802568035680456805568065680756808568095681056811568125681356814568155681656817568185681956820568215682256823568245682556826568275682856829568305683156832568335683456835568365683756838568395684056841568425684356844568455684656847568485684956850568515685256853568545685556856568575685856859568605686156862568635686456865568665686756868568695687056871568725687356874568755687656877568785687956880568815688256883568845688556886568875688856889568905689156892568935689456895568965689756898568995690056901569025690356904569055690656907569085690956910569115691256913569145691556916569175691856919569205692156922569235692456925569265692756928569295693056931569325693356934569355693656937569385693956940569415694256943569445694556946569475694856949569505695156952569535695456955569565695756958569595696056961569625696356964569655696656967569685696956970569715697256973569745697556976569775697856979569805698156982569835698456985569865698756988569895699056991569925699356994569955699656997569985699957000570015700257003570045700557006570075700857009570105701157012570135701457015570165701757018570195702057021570225702357024570255702657027570285702957030570315703257033570345703557036570375703857039570405704157042570435704457045570465704757048570495705057051570525705357054570555705657057570585705957060570615706257063570645706557066570675706857069570705707157072570735707457075570765707757078570795708057081570825708357084570855708657087570885708957090570915709257093570945709557096570975709857099571005710157102571035710457105571065710757108571095711057111571125711357114571155711657117571185711957120571215712257123571245712557126571275712857129571305713157132571335713457135571365713757138571395714057141571425714357144571455714657147571485714957150571515715257153571545715557156571575715857159571605716157162571635716457165571665716757168571695717057171571725717357174571755717657177571785717957180571815718257183571845718557186571875718857189571905719157192571935719457195571965719757198571995720057201572025720357204572055720657207572085720957210572115721257213572145721557216572175721857219572205722157222572235722457225572265722757228572295723057231572325723357234572355723657237572385723957240572415724257243572445724557246572475724857249572505725157252572535725457255572565725757258572595726057261572625726357264572655726657267572685726957270572715727257273572745727557276572775727857279572805728157282572835728457285572865728757288572895729057291572925729357294572955729657297572985729957300573015730257303573045730557306573075730857309573105731157312573135731457315573165731757318573195732057321573225732357324573255732657327573285732957330573315733257333573345733557336573375733857339573405734157342573435734457345573465734757348573495735057351573525735357354573555735657357573585735957360573615736257363573645736557366573675736857369573705737157372573735737457375573765737757378573795738057381573825738357384573855738657387573885738957390573915739257393573945739557396573975739857399574005740157402574035740457405574065740757408574095741057411574125741357414574155741657417574185741957420574215742257423574245742557426574275742857429574305743157432574335743457435574365743757438574395744057441574425744357444574455744657447574485744957450574515745257453574545745557456574575745857459574605746157462574635746457465574665746757468574695747057471574725747357474574755747657477574785747957480574815748257483574845748557486574875748857489574905749157492574935749457495574965749757498574995750057501575025750357504575055750657507575085750957510575115751257513575145751557516575175751857519575205752157522575235752457525575265752757528575295753057531575325753357534575355753657537575385753957540575415754257543575445754557546575475754857549575505755157552575535755457555575565755757558575595756057561575625756357564575655756657567575685756957570575715757257573575745757557576575775757857579575805758157582575835758457585575865758757588575895759057591575925759357594575955759657597575985759957600576015760257603576045760557606576075760857609576105761157612576135761457615576165761757618576195762057621576225762357624576255762657627576285762957630576315763257633576345763557636576375763857639576405764157642576435764457645576465764757648576495765057651576525765357654576555765657657576585765957660576615766257663576645766557666576675766857669576705767157672576735767457675576765767757678576795768057681576825768357684576855768657687576885768957690576915769257693576945769557696576975769857699577005770157702577035770457705577065770757708577095771057711577125771357714577155771657717577185771957720577215772257723577245772557726577275772857729577305773157732577335773457735577365773757738577395774057741577425774357744577455774657747577485774957750577515775257753577545775557756577575775857759577605776157762577635776457765577665776757768577695777057771577725777357774577755777657777577785777957780577815778257783577845778557786577875778857789577905779157792577935779457795577965779757798577995780057801578025780357804578055780657807578085780957810578115781257813578145781557816578175781857819578205782157822578235782457825578265782757828578295783057831578325783357834578355783657837578385783957840578415784257843578445784557846578475784857849578505785157852578535785457855578565785757858578595786057861578625786357864578655786657867578685786957870578715787257873578745787557876578775787857879578805788157882578835788457885578865788757888578895789057891578925789357894578955789657897578985789957900579015790257903579045790557906579075790857909579105791157912579135791457915579165791757918579195792057921579225792357924579255792657927579285792957930579315793257933579345793557936579375793857939579405794157942579435794457945579465794757948579495795057951579525795357954579555795657957579585795957960579615796257963579645796557966579675796857969579705797157972579735797457975579765797757978579795798057981579825798357984579855798657987579885798957990579915799257993579945799557996579975799857999580005800158002580035800458005580065800758008580095801058011580125801358014580155801658017580185801958020580215802258023580245802558026580275802858029580305803158032580335803458035580365803758038580395804058041580425804358044580455804658047580485804958050580515805258053580545805558056580575805858059580605806158062580635806458065580665806758068580695807058071580725807358074580755807658077580785807958080580815808258083580845808558086580875808858089580905809158092580935809458095580965809758098580995810058101581025810358104581055810658107581085810958110581115811258113581145811558116581175811858119581205812158122581235812458125581265812758128581295813058131581325813358134581355813658137581385813958140581415814258143581445814558146581475814858149581505815158152581535815458155581565815758158581595816058161581625816358164581655816658167581685816958170581715817258173581745817558176581775817858179581805818158182581835818458185581865818758188581895819058191581925819358194581955819658197581985819958200582015820258203582045820558206582075820858209582105821158212582135821458215582165821758218582195822058221582225822358224582255822658227582285822958230582315823258233582345823558236582375823858239582405824158242582435824458245582465824758248582495825058251582525825358254582555825658257582585825958260582615826258263582645826558266582675826858269582705827158272582735827458275582765827758278582795828058281582825828358284582855828658287582885828958290582915829258293582945829558296582975829858299583005830158302583035830458305583065830758308583095831058311583125831358314583155831658317583185831958320583215832258323583245832558326583275832858329583305833158332583335833458335583365833758338583395834058341583425834358344583455834658347583485834958350583515835258353583545835558356583575835858359583605836158362583635836458365583665836758368583695837058371583725837358374583755837658377583785837958380583815838258383583845838558386583875838858389583905839158392583935839458395583965839758398583995840058401584025840358404584055840658407584085840958410584115841258413584145841558416584175841858419584205842158422584235842458425584265842758428584295843058431584325843358434584355843658437584385843958440584415844258443584445844558446584475844858449584505845158452584535845458455584565845758458584595846058461584625846358464584655846658467584685846958470584715847258473584745847558476584775847858479584805848158482584835848458485584865848758488584895849058491584925849358494584955849658497584985849958500585015850258503585045850558506585075850858509585105851158512585135851458515585165851758518585195852058521585225852358524585255852658527585285852958530585315853258533585345853558536585375853858539585405854158542585435854458545585465854758548585495855058551585525855358554585555855658557585585855958560585615856258563585645856558566585675856858569585705857158572585735857458575585765857758578585795858058581585825858358584585855858658587585885858958590585915859258593585945859558596585975859858599586005860158602586035860458605586065860758608586095861058611586125861358614586155861658617586185861958620586215862258623586245862558626586275862858629586305863158632586335863458635586365863758638586395864058641586425864358644586455864658647586485864958650586515865258653586545865558656586575865858659586605866158662586635866458665586665866758668586695867058671586725867358674586755867658677586785867958680586815868258683586845868558686586875868858689586905869158692586935869458695586965869758698586995870058701587025870358704587055870658707587085870958710587115871258713587145871558716587175871858719587205872158722587235872458725587265872758728587295873058731587325873358734587355873658737587385873958740587415874258743587445874558746587475874858749587505875158752587535875458755587565875758758587595876058761587625876358764587655876658767587685876958770587715877258773587745877558776587775877858779587805878158782587835878458785587865878758788587895879058791587925879358794587955879658797587985879958800588015880258803588045880558806588075880858809588105881158812588135881458815588165881758818588195882058821588225882358824588255882658827588285882958830588315883258833588345883558836588375883858839588405884158842588435884458845588465884758848588495885058851588525885358854588555885658857588585885958860588615886258863588645886558866588675886858869588705887158872588735887458875588765887758878588795888058881588825888358884588855888658887588885888958890588915889258893588945889558896588975889858899589005890158902589035890458905589065890758908589095891058911589125891358914589155891658917589185891958920589215892258923589245892558926589275892858929589305893158932589335893458935589365893758938589395894058941589425894358944589455894658947589485894958950589515895258953589545895558956589575895858959589605896158962589635896458965589665896758968589695897058971589725897358974589755897658977589785897958980589815898258983589845898558986589875898858989589905899158992589935899458995589965899758998589995900059001590025900359004590055900659007590085900959010590115901259013590145901559016590175901859019590205902159022590235902459025590265902759028590295903059031590325903359034590355903659037590385903959040590415904259043590445904559046590475904859049590505905159052590535905459055590565905759058590595906059061590625906359064590655906659067590685906959070590715907259073590745907559076590775907859079590805908159082590835908459085590865908759088590895909059091590925909359094590955909659097590985909959100591015910259103591045910559106591075910859109591105911159112591135911459115591165911759118591195912059121591225912359124591255912659127591285912959130591315913259133591345913559136591375913859139591405914159142591435914459145591465914759148591495915059151591525915359154591555915659157591585915959160591615916259163591645916559166591675916859169591705917159172591735917459175591765917759178591795918059181591825918359184591855918659187591885918959190591915919259193591945919559196591975919859199592005920159202592035920459205592065920759208592095921059211592125921359214592155921659217592185921959220592215922259223592245922559226592275922859229592305923159232592335923459235592365923759238592395924059241592425924359244592455924659247592485924959250592515925259253592545925559256592575925859259592605926159262592635926459265592665926759268592695927059271592725927359274592755927659277592785927959280592815928259283592845928559286592875928859289592905929159292592935929459295592965929759298592995930059301593025930359304593055930659307593085930959310593115931259313593145931559316593175931859319593205932159322593235932459325593265932759328593295933059331593325933359334593355933659337593385933959340593415934259343593445934559346593475934859349593505935159352593535935459355593565935759358593595936059361593625936359364593655936659367593685936959370593715937259373593745937559376593775937859379593805938159382593835938459385593865938759388593895939059391593925939359394593955939659397593985939959400594015940259403594045940559406594075940859409594105941159412594135941459415594165941759418594195942059421594225942359424594255942659427594285942959430594315943259433594345943559436594375943859439594405944159442594435944459445594465944759448594495945059451594525945359454594555945659457594585945959460594615946259463594645946559466594675946859469594705947159472594735947459475594765947759478594795948059481594825948359484594855948659487594885948959490594915949259493594945949559496594975949859499595005950159502595035950459505595065950759508595095951059511595125951359514595155951659517595185951959520595215952259523595245952559526595275952859529595305953159532595335953459535595365953759538595395954059541595425954359544595455954659547595485954959550595515955259553595545955559556595575955859559595605956159562595635956459565595665956759568595695957059571595725957359574595755957659577595785957959580595815958259583595845958559586595875958859589595905959159592595935959459595595965959759598595995960059601596025960359604596055960659607596085960959610596115961259613596145961559616596175961859619596205962159622596235962459625596265962759628596295963059631596325963359634596355963659637596385963959640596415964259643596445964559646596475964859649596505965159652596535965459655596565965759658596595966059661596625966359664596655966659667596685966959670596715967259673596745967559676596775967859679596805968159682596835968459685596865968759688596895969059691596925969359694596955969659697596985969959700597015970259703597045970559706597075970859709597105971159712597135971459715597165971759718597195972059721597225972359724597255972659727597285972959730597315973259733597345973559736597375973859739597405974159742597435974459745597465974759748597495975059751597525975359754597555975659757597585975959760597615976259763597645976559766597675976859769597705977159772597735977459775597765977759778597795978059781597825978359784597855978659787597885978959790597915979259793597945979559796597975979859799598005980159802598035980459805598065980759808598095981059811598125981359814598155981659817598185981959820598215982259823598245982559826598275982859829598305983159832598335983459835598365983759838598395984059841598425984359844598455984659847598485984959850598515985259853598545985559856598575985859859598605986159862598635986459865598665986759868598695987059871598725987359874598755987659877598785987959880598815988259883598845988559886598875988859889598905989159892598935989459895598965989759898598995990059901599025990359904599055990659907599085990959910599115991259913599145991559916599175991859919599205992159922599235992459925599265992759928599295993059931599325993359934599355993659937599385993959940599415994259943599445994559946599475994859949599505995159952599535995459955599565995759958599595996059961599625996359964599655996659967599685996959970599715997259973599745997559976599775997859979599805998159982599835998459985599865998759988599895999059991599925999359994599955999659997599985999960000600016000260003600046000560006600076000860009600106001160012600136001460015600166001760018600196002060021600226002360024600256002660027600286002960030600316003260033600346003560036600376003860039600406004160042600436004460045600466004760048600496005060051600526005360054600556005660057600586005960060600616006260063600646006560066600676006860069600706007160072600736007460075600766007760078600796008060081600826008360084600856008660087600886008960090600916009260093600946009560096600976009860099601006010160102601036010460105601066010760108601096011060111601126011360114601156011660117601186011960120601216012260123601246012560126601276012860129601306013160132601336013460135601366013760138601396014060141601426014360144601456014660147601486014960150601516015260153601546015560156601576015860159601606016160162601636016460165601666016760168601696017060171601726017360174601756017660177601786017960180601816018260183601846018560186601876018860189601906019160192601936019460195601966019760198601996020060201602026020360204602056020660207602086020960210602116021260213602146021560216602176021860219602206022160222602236022460225602266022760228602296023060231602326023360234602356023660237602386023960240602416024260243602446024560246602476024860249602506025160252602536025460255602566025760258602596026060261602626026360264602656026660267602686026960270602716027260273602746027560276602776027860279602806028160282602836028460285602866028760288602896029060291602926029360294602956029660297602986029960300603016030260303603046030560306603076030860309603106031160312603136031460315603166031760318603196032060321603226032360324603256032660327603286032960330603316033260333603346033560336603376033860339603406034160342603436034460345603466034760348603496035060351603526035360354603556035660357603586035960360603616036260363603646036560366603676036860369603706037160372603736037460375603766037760378603796038060381603826038360384603856038660387603886038960390603916039260393603946039560396603976039860399604006040160402604036040460405604066040760408604096041060411604126041360414604156041660417604186041960420604216042260423604246042560426604276042860429604306043160432604336043460435604366043760438604396044060441604426044360444604456044660447604486044960450604516045260453604546045560456604576045860459604606046160462604636046460465604666046760468604696047060471604726047360474604756047660477604786047960480604816048260483604846048560486604876048860489604906049160492604936049460495604966049760498604996050060501605026050360504605056050660507605086050960510605116051260513605146051560516605176051860519605206052160522605236052460525605266052760528605296053060531605326053360534605356053660537605386053960540605416054260543605446054560546605476054860549605506055160552605536055460555605566055760558605596056060561605626056360564605656056660567605686056960570605716057260573605746057560576605776057860579605806058160582605836058460585605866058760588605896059060591605926059360594605956059660597605986059960600606016060260603606046060560606606076060860609606106061160612606136061460615606166061760618606196062060621606226062360624606256062660627606286062960630606316063260633606346063560636606376063860639606406064160642606436064460645606466064760648606496065060651606526065360654606556065660657606586065960660606616066260663606646066560666606676066860669606706067160672606736067460675606766067760678606796068060681606826068360684606856068660687606886068960690606916069260693606946069560696606976069860699607006070160702607036070460705607066070760708607096071060711607126071360714607156071660717607186071960720607216072260723607246072560726607276072860729607306073160732607336073460735607366073760738607396074060741607426074360744607456074660747607486074960750607516075260753607546075560756607576075860759607606076160762607636076460765607666076760768607696077060771607726077360774607756077660777607786077960780607816078260783607846078560786607876078860789607906079160792607936079460795607966079760798607996080060801608026080360804608056080660807608086080960810608116081260813608146081560816608176081860819608206082160822608236082460825608266082760828608296083060831608326083360834608356083660837608386083960840608416084260843608446084560846608476084860849608506085160852608536085460855608566085760858608596086060861608626086360864608656086660867608686086960870608716087260873608746087560876608776087860879608806088160882608836088460885608866088760888608896089060891608926089360894608956089660897608986089960900609016090260903609046090560906609076090860909609106091160912609136091460915609166091760918609196092060921609226092360924609256092660927609286092960930609316093260933609346093560936609376093860939609406094160942609436094460945609466094760948609496095060951609526095360954609556095660957609586095960960609616096260963609646096560966609676096860969609706097160972609736097460975609766097760978609796098060981609826098360984609856098660987609886098960990609916099260993609946099560996609976099860999610006100161002610036100461005610066100761008610096101061011610126101361014610156101661017610186101961020610216102261023610246102561026610276102861029610306103161032610336103461035610366103761038610396104061041610426104361044610456104661047610486104961050610516105261053610546105561056610576105861059610606106161062610636106461065610666106761068610696107061071610726107361074610756107661077610786107961080610816108261083610846108561086610876108861089610906109161092610936109461095610966109761098610996110061101611026110361104611056110661107611086110961110611116111261113611146111561116611176111861119611206112161122611236112461125611266112761128611296113061131611326113361134611356113661137611386113961140611416114261143611446114561146611476114861149611506115161152611536115461155611566115761158611596116061161611626116361164611656116661167611686116961170611716117261173611746117561176611776117861179611806118161182611836118461185611866118761188611896119061191611926119361194611956119661197611986119961200612016120261203612046120561206612076120861209612106121161212612136121461215612166121761218612196122061221612226122361224612256122661227612286122961230612316123261233612346123561236612376123861239612406124161242612436124461245612466124761248612496125061251612526125361254612556125661257612586125961260612616126261263612646126561266612676126861269612706127161272612736127461275612766127761278612796128061281612826128361284612856128661287612886128961290612916129261293612946129561296612976129861299613006130161302613036130461305613066130761308613096131061311613126131361314613156131661317613186131961320613216132261323613246132561326613276132861329613306133161332613336133461335613366133761338613396134061341613426134361344613456134661347613486134961350613516135261353613546135561356613576135861359613606136161362613636136461365613666136761368613696137061371613726137361374613756137661377613786137961380613816138261383613846138561386613876138861389613906139161392613936139461395613966139761398613996140061401614026140361404614056140661407614086140961410614116141261413614146141561416614176141861419614206142161422614236142461425614266142761428614296143061431614326143361434614356143661437614386143961440614416144261443614446144561446614476144861449614506145161452614536145461455614566145761458614596146061461614626146361464614656146661467614686146961470614716147261473614746147561476614776147861479614806148161482614836148461485614866148761488614896149061491614926149361494614956149661497614986149961500615016150261503615046150561506615076150861509615106151161512615136151461515615166151761518615196152061521615226152361524615256152661527615286152961530615316153261533615346153561536615376153861539615406154161542615436154461545615466154761548615496155061551615526155361554615556155661557615586155961560615616156261563615646156561566615676156861569615706157161572615736157461575615766157761578615796158061581615826158361584615856158661587615886158961590615916159261593615946159561596615976159861599616006160161602616036160461605616066160761608616096161061611616126161361614616156161661617616186161961620616216162261623616246162561626616276162861629616306163161632616336163461635616366163761638616396164061641616426164361644616456164661647616486164961650616516165261653616546165561656616576165861659616606166161662616636166461665616666166761668616696167061671616726167361674616756167661677616786167961680616816168261683616846168561686616876168861689616906169161692616936169461695616966169761698616996170061701617026170361704617056170661707617086170961710617116171261713617146171561716617176171861719617206172161722617236172461725617266172761728617296173061731617326173361734617356173661737617386173961740617416174261743617446174561746617476174861749617506175161752617536175461755617566175761758617596176061761617626176361764617656176661767617686176961770617716177261773617746177561776617776177861779617806178161782617836178461785617866178761788617896179061791617926179361794617956179661797617986179961800618016180261803618046180561806618076180861809618106181161812618136181461815618166181761818618196182061821618226182361824618256182661827618286182961830618316183261833618346183561836618376183861839618406184161842618436184461845618466184761848618496185061851618526185361854618556185661857618586185961860618616186261863618646186561866618676186861869618706187161872618736187461875618766187761878618796188061881618826188361884618856188661887618886188961890618916189261893618946189561896618976189861899619006190161902619036190461905619066190761908619096191061911619126191361914619156191661917619186191961920619216192261923619246192561926619276192861929619306193161932619336193461935619366193761938619396194061941619426194361944619456194661947619486194961950619516195261953619546195561956619576195861959619606196161962619636196461965619666196761968619696197061971619726197361974619756197661977619786197961980619816198261983619846198561986619876198861989619906199161992619936199461995619966199761998619996200062001620026200362004620056200662007620086200962010620116201262013620146201562016620176201862019620206202162022620236202462025620266202762028620296203062031620326203362034620356203662037620386203962040620416204262043620446204562046620476204862049620506205162052620536205462055620566205762058620596206062061620626206362064620656206662067620686206962070620716207262073620746207562076620776207862079620806208162082620836208462085620866208762088620896209062091620926209362094620956209662097620986209962100621016210262103621046210562106621076210862109621106211162112621136211462115621166211762118621196212062121621226212362124621256212662127621286212962130621316213262133621346213562136621376213862139621406214162142621436214462145621466214762148621496215062151621526215362154621556215662157621586215962160621616216262163621646216562166621676216862169621706217162172621736217462175621766217762178621796218062181621826218362184621856218662187621886218962190621916219262193621946219562196621976219862199622006220162202622036220462205622066220762208622096221062211622126221362214622156221662217622186221962220622216222262223622246222562226622276222862229622306223162232622336223462235622366223762238622396224062241622426224362244622456224662247622486224962250622516225262253622546225562256622576225862259622606226162262622636226462265622666226762268622696227062271622726227362274622756227662277622786227962280622816228262283622846228562286622876228862289622906229162292622936229462295622966229762298622996230062301623026230362304623056230662307623086230962310623116231262313623146231562316623176231862319623206232162322623236232462325623266232762328623296233062331623326233362334623356233662337623386233962340623416234262343623446234562346623476234862349623506235162352623536235462355623566235762358623596236062361623626236362364623656236662367623686236962370623716237262373623746237562376623776237862379623806238162382623836238462385623866238762388623896239062391623926239362394623956239662397623986239962400624016240262403624046240562406624076240862409624106241162412624136241462415624166241762418624196242062421624226242362424624256242662427624286242962430624316243262433624346243562436624376243862439624406244162442624436244462445624466244762448624496245062451624526245362454624556245662457624586245962460624616246262463624646246562466624676246862469624706247162472624736247462475624766247762478624796248062481624826248362484624856248662487624886248962490624916249262493624946249562496624976249862499625006250162502625036250462505625066250762508625096251062511625126251362514625156251662517625186251962520625216252262523625246252562526625276252862529625306253162532625336253462535625366253762538625396254062541625426254362544625456254662547625486254962550625516255262553625546255562556625576255862559625606256162562625636256462565625666256762568625696257062571625726257362574625756257662577625786257962580625816258262583625846258562586625876258862589625906259162592625936259462595625966259762598625996260062601626026260362604626056260662607626086260962610626116261262613626146261562616626176261862619626206262162622626236262462625626266262762628626296263062631626326263362634626356263662637626386263962640626416264262643626446264562646626476264862649626506265162652626536265462655626566265762658626596266062661626626266362664626656266662667626686266962670626716267262673626746267562676626776267862679626806268162682626836268462685626866268762688626896269062691626926269362694626956269662697626986269962700627016270262703627046270562706627076270862709627106271162712627136271462715627166271762718627196272062721627226272362724627256272662727627286272962730627316273262733627346273562736627376273862739627406274162742627436274462745627466274762748627496275062751627526275362754627556275662757627586275962760627616276262763627646276562766627676276862769627706277162772627736277462775627766277762778627796278062781627826278362784627856278662787627886278962790627916279262793627946279562796627976279862799628006280162802628036280462805628066280762808628096281062811628126281362814628156281662817628186281962820628216282262823628246282562826628276282862829628306283162832628336283462835628366283762838628396284062841628426284362844628456284662847628486284962850628516285262853628546285562856628576285862859628606286162862628636286462865628666286762868628696287062871628726287362874628756287662877628786287962880628816288262883628846288562886628876288862889628906289162892628936289462895628966289762898628996290062901629026290362904629056290662907629086290962910629116291262913629146291562916629176291862919629206292162922629236292462925629266292762928629296293062931629326293362934629356293662937629386293962940629416294262943629446294562946629476294862949629506295162952629536295462955629566295762958629596296062961629626296362964629656296662967629686296962970629716297262973629746297562976629776297862979629806298162982629836298462985629866298762988629896299062991629926299362994629956299662997629986299963000630016300263003630046300563006630076300863009630106301163012630136301463015630166301763018630196302063021630226302363024630256302663027630286302963030630316303263033630346303563036630376303863039630406304163042630436304463045630466304763048630496305063051630526305363054630556305663057630586305963060630616306263063630646306563066630676306863069630706307163072630736307463075630766307763078630796308063081630826308363084630856308663087630886308963090630916309263093630946309563096630976309863099631006310163102631036310463105631066310763108631096311063111631126311363114631156311663117631186311963120631216312263123631246312563126631276312863129631306313163132631336313463135631366313763138631396314063141631426314363144631456314663147631486314963150631516315263153631546315563156631576315863159631606316163162631636316463165631666316763168631696317063171631726317363174631756317663177631786317963180631816318263183631846318563186631876318863189631906319163192631936319463195631966319763198631996320063201632026320363204632056320663207632086320963210632116321263213632146321563216632176321863219632206322163222632236322463225632266322763228632296323063231632326323363234632356323663237632386323963240632416324263243632446324563246632476324863249632506325163252632536325463255632566325763258632596326063261632626326363264632656326663267632686326963270632716327263273632746327563276632776327863279632806328163282632836328463285632866328763288632896329063291632926329363294632956329663297632986329963300633016330263303633046330563306633076330863309633106331163312633136331463315633166331763318633196332063321633226332363324633256332663327633286332963330633316333263333633346333563336633376333863339633406334163342633436334463345633466334763348633496335063351633526335363354633556335663357633586335963360633616336263363633646336563366633676336863369633706337163372633736337463375633766337763378633796338063381633826338363384633856338663387633886338963390633916339263393633946339563396633976339863399634006340163402634036340463405634066340763408634096341063411634126341363414634156341663417634186341963420634216342263423634246342563426634276342863429634306343163432634336343463435634366343763438634396344063441634426344363444634456344663447634486344963450634516345263453634546345563456634576345863459634606346163462634636346463465634666346763468634696347063471634726347363474634756347663477634786347963480634816348263483634846348563486634876348863489634906349163492634936349463495634966349763498634996350063501635026350363504635056350663507635086350963510635116351263513635146351563516635176351863519635206352163522635236352463525635266352763528635296353063531635326353363534635356353663537635386353963540635416354263543635446354563546635476354863549635506355163552635536355463555635566355763558635596356063561635626356363564635656356663567635686356963570635716357263573635746357563576635776357863579635806358163582635836358463585635866358763588635896359063591635926359363594635956359663597635986359963600636016360263603636046360563606636076360863609636106361163612636136361463615636166361763618636196362063621636226362363624636256362663627636286362963630636316363263633636346363563636636376363863639636406364163642636436364463645636466364763648636496365063651636526365363654636556365663657636586365963660636616366263663636646366563666636676366863669636706367163672636736367463675636766367763678636796368063681636826368363684636856368663687636886368963690636916369263693636946369563696636976369863699637006370163702637036370463705637066370763708637096371063711637126371363714637156371663717637186371963720637216372263723637246372563726637276372863729637306373163732637336373463735637366373763738637396374063741637426374363744637456374663747637486374963750637516375263753637546375563756637576375863759637606376163762637636376463765637666376763768637696377063771637726377363774637756377663777637786377963780637816378263783637846378563786637876378863789637906379163792637936379463795637966379763798637996380063801638026380363804638056380663807638086380963810638116381263813638146381563816638176381863819638206382163822638236382463825638266382763828638296383063831638326383363834638356383663837638386383963840638416384263843638446384563846638476384863849638506385163852638536385463855638566385763858638596386063861638626386363864638656386663867638686386963870638716387263873638746387563876638776387863879638806388163882638836388463885638866388763888638896389063891638926389363894638956389663897638986389963900639016390263903639046390563906639076390863909639106391163912639136391463915639166391763918639196392063921639226392363924639256392663927639286392963930639316393263933639346393563936639376393863939639406394163942639436394463945639466394763948639496395063951639526395363954639556395663957639586395963960639616396263963639646396563966639676396863969639706397163972639736397463975639766397763978639796398063981639826398363984639856398663987639886398963990639916399263993639946399563996639976399863999640006400164002640036400464005640066400764008640096401064011640126401364014640156401664017640186401964020640216402264023640246402564026640276402864029640306403164032640336403464035640366403764038640396404064041640426404364044640456404664047640486404964050640516405264053640546405564056640576405864059640606406164062640636406464065640666406764068640696407064071640726407364074640756407664077640786407964080640816408264083640846408564086640876408864089640906409164092640936409464095640966409764098640996410064101641026410364104641056410664107641086410964110641116411264113641146411564116641176411864119641206412164122641236412464125641266412764128641296413064131641326413364134641356413664137641386413964140641416414264143641446414564146641476414864149641506415164152641536415464155641566415764158641596416064161641626416364164641656416664167641686416964170641716417264173641746417564176641776417864179641806418164182641836418464185641866418764188641896419064191641926419364194641956419664197641986419964200642016420264203642046420564206642076420864209642106421164212642136421464215642166421764218642196422064221642226422364224642256422664227642286422964230642316423264233642346423564236642376423864239642406424164242642436424464245642466424764248642496425064251642526425364254642556425664257642586425964260642616426264263642646426564266642676426864269642706427164272642736427464275642766427764278642796428064281642826428364284642856428664287642886428964290642916429264293642946429564296642976429864299643006430164302643036430464305643066430764308643096431064311643126431364314643156431664317643186431964320643216432264323643246432564326643276432864329643306433164332643336433464335643366433764338643396434064341643426434364344643456434664347643486434964350643516435264353643546435564356643576435864359643606436164362643636436464365643666436764368643696437064371643726437364374643756437664377643786437964380643816438264383643846438564386643876438864389643906439164392643936439464395643966439764398643996440064401644026440364404644056440664407644086440964410644116441264413644146441564416644176441864419644206442164422644236442464425644266442764428644296443064431644326443364434644356443664437644386443964440644416444264443644446444564446644476444864449644506445164452644536445464455644566445764458644596446064461644626446364464644656446664467644686446964470644716447264473644746447564476644776447864479644806448164482644836448464485644866448764488644896449064491644926449364494644956449664497644986449964500645016450264503645046450564506645076450864509645106451164512645136451464515645166451764518645196452064521645226452364524645256452664527645286452964530645316453264533645346453564536645376453864539645406454164542645436454464545645466454764548645496455064551645526455364554645556455664557645586455964560645616456264563645646456564566645676456864569645706457164572645736457464575645766457764578645796458064581645826458364584645856458664587645886458964590645916459264593645946459564596645976459864599646006460164602646036460464605646066460764608646096461064611646126461364614646156461664617646186461964620646216462264623646246462564626646276462864629646306463164632646336463464635646366463764638646396464064641646426464364644646456464664647646486464964650646516465264653646546465564656646576465864659646606466164662646636466464665646666466764668646696467064671646726467364674646756467664677646786467964680646816468264683646846468564686646876468864689646906469164692646936469464695646966469764698646996470064701647026470364704647056470664707647086470964710647116471264713647146471564716647176471864719647206472164722647236472464725647266472764728647296473064731647326473364734647356473664737647386473964740647416474264743647446474564746647476474864749647506475164752647536475464755647566475764758647596476064761647626476364764647656476664767647686476964770647716477264773647746477564776647776477864779647806478164782647836478464785647866478764788647896479064791647926479364794647956479664797647986479964800648016480264803648046480564806648076480864809648106481164812648136481464815648166481764818648196482064821648226482364824648256482664827648286482964830648316483264833648346483564836648376483864839648406484164842648436484464845648466484764848648496485064851648526485364854648556485664857648586485964860648616486264863648646486564866648676486864869648706487164872648736487464875648766487764878648796488064881648826488364884648856488664887648886488964890648916489264893648946489564896648976489864899649006490164902649036490464905649066490764908649096491064911649126491364914649156491664917649186491964920649216492264923649246492564926649276492864929649306493164932649336493464935649366493764938649396494064941649426494364944649456494664947649486494964950649516495264953649546495564956649576495864959649606496164962649636496464965649666496764968649696497064971649726497364974649756497664977649786497964980649816498264983649846498564986649876498864989649906499164992649936499464995649966499764998649996500065001650026500365004650056500665007650086500965010650116501265013650146501565016650176501865019650206502165022650236502465025650266502765028650296503065031650326503365034650356503665037650386503965040650416504265043650446504565046650476504865049650506505165052650536505465055650566505765058650596506065061650626506365064650656506665067650686506965070650716507265073650746507565076650776507865079650806508165082650836508465085650866508765088650896509065091650926509365094650956509665097650986509965100651016510265103651046510565106651076510865109651106511165112651136511465115651166511765118651196512065121651226512365124651256512665127651286512965130651316513265133651346513565136651376513865139651406514165142651436514465145651466514765148651496515065151651526515365154651556515665157651586515965160651616516265163651646516565166651676516865169651706517165172651736517465175651766517765178651796518065181651826518365184651856518665187651886518965190651916519265193651946519565196651976519865199652006520165202652036520465205652066520765208652096521065211652126521365214652156521665217652186521965220652216522265223652246522565226652276522865229652306523165232652336523465235652366523765238652396524065241652426524365244652456524665247652486524965250652516525265253652546525565256652576525865259652606526165262652636526465265652666526765268652696527065271652726527365274652756527665277652786527965280652816528265283652846528565286652876528865289652906529165292652936529465295652966529765298652996530065301653026530365304653056530665307653086530965310653116531265313653146531565316653176531865319653206532165322653236532465325653266532765328653296533065331653326533365334653356533665337653386533965340653416534265343653446534565346653476534865349653506535165352653536535465355653566535765358653596536065361653626536365364653656536665367653686536965370653716537265373653746537565376653776537865379653806538165382653836538465385653866538765388653896539065391653926539365394653956539665397653986539965400654016540265403654046540565406654076540865409654106541165412654136541465415654166541765418654196542065421654226542365424654256542665427654286542965430654316543265433654346543565436654376543865439654406544165442654436544465445654466544765448654496545065451654526545365454654556545665457654586545965460654616546265463654646546565466654676546865469654706547165472654736547465475654766547765478654796548065481654826548365484654856548665487654886548965490654916549265493654946549565496654976549865499655006550165502655036550465505655066550765508655096551065511655126551365514655156551665517655186551965520655216552265523655246552565526655276552865529655306553165532655336553465535655366553765538655396554065541655426554365544655456554665547655486554965550655516555265553655546555565556655576555865559655606556165562655636556465565655666556765568655696557065571655726557365574655756557665577655786557965580655816558265583655846558565586655876558865589655906559165592655936559465595655966559765598655996560065601656026560365604656056560665607656086560965610656116561265613656146561565616656176561865619656206562165622656236562465625656266562765628656296563065631656326563365634656356563665637656386563965640656416564265643656446564565646656476564865649656506565165652656536565465655656566565765658656596566065661656626566365664656656566665667656686566965670656716567265673656746567565676656776567865679656806568165682656836568465685656866568765688656896569065691656926569365694656956569665697656986569965700657016570265703657046570565706657076570865709657106571165712657136571465715657166571765718657196572065721657226572365724657256572665727657286572965730657316573265733657346573565736657376573865739657406574165742657436574465745657466574765748657496575065751657526575365754657556575665757657586575965760657616576265763657646576565766657676576865769657706577165772657736577465775657766577765778657796578065781657826578365784657856578665787657886578965790657916579265793657946579565796657976579865799658006580165802658036580465805658066580765808658096581065811658126581365814658156581665817658186581965820658216582265823658246582565826658276582865829658306583165832658336583465835658366583765838658396584065841658426584365844658456584665847658486584965850658516585265853658546585565856658576585865859658606586165862658636586465865658666586765868658696587065871658726587365874658756587665877658786587965880658816588265883658846588565886658876588865889658906589165892658936589465895658966589765898658996590065901659026590365904659056590665907659086590965910659116591265913659146591565916659176591865919659206592165922659236592465925659266592765928659296593065931659326593365934659356593665937659386593965940659416594265943659446594565946659476594865949659506595165952659536595465955659566595765958659596596065961659626596365964659656596665967659686596965970659716597265973659746597565976659776597865979659806598165982659836598465985659866598765988659896599065991659926599365994659956599665997659986599966000660016600266003660046600566006660076600866009660106601166012660136601466015660166601766018660196602066021660226602366024660256602666027660286602966030660316603266033660346603566036660376603866039660406604166042660436604466045660466604766048660496605066051660526605366054660556605666057660586605966060660616606266063660646606566066660676606866069660706607166072660736607466075660766607766078660796608066081660826608366084660856608666087660886608966090660916609266093660946609566096660976609866099661006610166102661036610466105661066610766108661096611066111661126611366114661156611666117661186611966120661216612266123661246612566126661276612866129661306613166132661336613466135661366613766138661396614066141661426614366144661456614666147661486614966150661516615266153661546615566156661576615866159661606616166162661636616466165661666616766168661696617066171661726617366174661756617666177661786617966180661816618266183661846618566186661876618866189661906619166192661936619466195661966619766198661996620066201662026620366204662056620666207662086620966210662116621266213662146621566216662176621866219662206622166222662236622466225662266622766228662296623066231662326623366234662356623666237662386623966240662416624266243662446624566246662476624866249662506625166252662536625466255662566625766258662596626066261662626626366264662656626666267662686626966270662716627266273662746627566276662776627866279662806628166282662836628466285662866628766288662896629066291662926629366294662956629666297662986629966300663016630266303663046630566306663076630866309663106631166312663136631466315663166631766318663196632066321663226632366324663256632666327663286632966330663316633266333663346633566336663376633866339663406634166342663436634466345663466634766348663496635066351663526635366354663556635666357663586635966360663616636266363663646636566366663676636866369663706637166372663736637466375663766637766378663796638066381663826638366384663856638666387663886638966390663916639266393663946639566396663976639866399664006640166402664036640466405664066640766408664096641066411664126641366414664156641666417664186641966420664216642266423664246642566426664276642866429664306643166432664336643466435664366643766438664396644066441664426644366444664456644666447664486644966450664516645266453664546645566456664576645866459664606646166462664636646466465664666646766468664696647066471664726647366474664756647666477664786647966480664816648266483664846648566486664876648866489664906649166492664936649466495664966649766498664996650066501665026650366504665056650666507665086650966510665116651266513665146651566516665176651866519665206652166522665236652466525665266652766528665296653066531665326653366534665356653666537665386653966540665416654266543665446654566546665476654866549665506655166552665536655466555665566655766558665596656066561665626656366564665656656666567665686656966570665716657266573665746657566576665776657866579665806658166582665836658466585665866658766588665896659066591665926659366594665956659666597665986659966600666016660266603666046660566606666076660866609666106661166612666136661466615666166661766618666196662066621666226662366624666256662666627666286662966630666316663266633666346663566636666376663866639666406664166642666436664466645666466664766648666496665066651666526665366654666556665666657666586665966660666616666266663666646666566666666676666866669666706667166672666736667466675666766667766678666796668066681666826668366684666856668666687666886668966690666916669266693666946669566696666976669866699667006670166702667036670466705667066670766708667096671066711667126671366714667156671666717667186671966720667216672266723667246672566726667276672866729667306673166732667336673466735667366673766738667396674066741667426674366744667456674666747667486674966750667516675266753667546675566756667576675866759667606676166762667636676466765667666676766768667696677066771667726677366774667756677666777667786677966780667816678266783667846678566786667876678866789667906679166792667936679466795667966679766798667996680066801668026680366804668056680666807668086680966810668116681266813668146681566816668176681866819668206682166822668236682466825668266682766828668296683066831668326683366834668356683666837668386683966840668416684266843668446684566846668476684866849668506685166852668536685466855668566685766858668596686066861668626686366864668656686666867668686686966870668716687266873668746687566876668776687866879668806688166882668836688466885668866688766888668896689066891668926689366894668956689666897668986689966900669016690266903669046690566906669076690866909669106691166912669136691466915669166691766918669196692066921669226692366924669256692666927669286692966930669316693266933669346693566936669376693866939669406694166942669436694466945669466694766948669496695066951669526695366954669556695666957669586695966960669616696266963669646696566966669676696866969669706697166972669736697466975669766697766978669796698066981669826698366984669856698666987669886698966990669916699266993669946699566996669976699866999670006700167002670036700467005670066700767008670096701067011670126701367014670156701667017670186701967020670216702267023670246702567026670276702867029670306703167032670336703467035670366703767038670396704067041670426704367044670456704667047670486704967050670516705267053670546705567056670576705867059670606706167062670636706467065670666706767068670696707067071670726707367074670756707667077670786707967080670816708267083670846708567086670876708867089670906709167092670936709467095670966709767098670996710067101671026710367104671056710667107671086710967110671116711267113671146711567116671176711867119671206712167122671236712467125671266712767128671296713067131671326713367134671356713667137671386713967140671416714267143671446714567146671476714867149671506715167152671536715467155671566715767158671596716067161671626716367164671656716667167671686716967170671716717267173671746717567176671776717867179671806718167182671836718467185671866718767188671896719067191671926719367194671956719667197671986719967200672016720267203672046720567206672076720867209672106721167212672136721467215672166721767218672196722067221672226722367224672256722667227672286722967230672316723267233672346723567236672376723867239672406724167242672436724467245672466724767248672496725067251672526725367254672556725667257672586725967260672616726267263672646726567266672676726867269672706727167272672736727467275672766727767278672796728067281672826728367284672856728667287672886728967290672916729267293672946729567296672976729867299673006730167302673036730467305673066730767308673096731067311673126731367314673156731667317673186731967320673216732267323673246732567326673276732867329673306733167332673336733467335673366733767338673396734067341673426734367344673456734667347673486734967350673516735267353673546735567356673576735867359673606736167362673636736467365673666736767368673696737067371673726737367374673756737667377673786737967380673816738267383673846738567386673876738867389673906739167392673936739467395673966739767398673996740067401674026740367404674056740667407674086740967410674116741267413674146741567416674176741867419674206742167422674236742467425674266742767428674296743067431674326743367434674356743667437674386743967440674416744267443674446744567446674476744867449674506745167452674536745467455674566745767458674596746067461674626746367464674656746667467674686746967470674716747267473674746747567476674776747867479674806748167482674836748467485674866748767488674896749067491674926749367494674956749667497674986749967500675016750267503675046750567506675076750867509675106751167512675136751467515675166751767518675196752067521675226752367524675256752667527675286752967530675316753267533675346753567536675376753867539675406754167542675436754467545675466754767548675496755067551675526755367554675556755667557675586755967560675616756267563675646756567566675676756867569675706757167572675736757467575675766757767578675796758067581675826758367584675856758667587675886758967590675916759267593675946759567596675976759867599676006760167602676036760467605676066760767608676096761067611676126761367614676156761667617676186761967620676216762267623676246762567626676276762867629676306763167632676336763467635676366763767638676396764067641676426764367644676456764667647676486764967650676516765267653676546765567656676576765867659676606766167662676636766467665676666766767668676696767067671676726767367674676756767667677676786767967680676816768267683676846768567686676876768867689676906769167692676936769467695676966769767698676996770067701677026770367704677056770667707677086770967710677116771267713677146771567716677176771867719677206772167722677236772467725677266772767728677296773067731677326773367734677356773667737677386773967740677416774267743677446774567746677476774867749677506775167752677536775467755677566775767758677596776067761677626776367764677656776667767677686776967770677716777267773677746777567776677776777867779677806778167782677836778467785677866778767788677896779067791677926779367794677956779667797677986779967800678016780267803678046780567806678076780867809678106781167812678136781467815678166781767818678196782067821678226782367824678256782667827678286782967830678316783267833678346783567836678376783867839678406784167842678436784467845678466784767848678496785067851678526785367854678556785667857678586785967860678616786267863678646786567866678676786867869678706787167872678736787467875678766787767878678796788067881678826788367884678856788667887678886788967890678916789267893678946789567896678976789867899679006790167902679036790467905679066790767908679096791067911679126791367914679156791667917679186791967920679216792267923679246792567926679276792867929679306793167932679336793467935679366793767938679396794067941679426794367944679456794667947679486794967950679516795267953679546795567956679576795867959679606796167962679636796467965679666796767968679696797067971679726797367974679756797667977679786797967980679816798267983679846798567986679876798867989679906799167992679936799467995679966799767998679996800068001680026800368004680056800668007680086800968010680116801268013680146801568016680176801868019680206802168022680236802468025680266802768028680296803068031680326803368034680356803668037680386803968040680416804268043680446804568046680476804868049680506805168052680536805468055680566805768058680596806068061680626806368064680656806668067680686806968070680716807268073680746807568076680776807868079680806808168082680836808468085680866808768088680896809068091680926809368094680956809668097680986809968100681016810268103681046810568106681076810868109681106811168112681136811468115681166811768118681196812068121681226812368124681256812668127681286812968130681316813268133681346813568136681376813868139681406814168142681436814468145681466814768148681496815068151681526815368154681556815668157681586815968160681616816268163681646816568166681676816868169681706817168172681736817468175681766817768178681796818068181681826818368184681856818668187681886818968190681916819268193681946819568196681976819868199682006820168202682036820468205682066820768208682096821068211682126821368214682156821668217682186821968220682216822268223682246822568226682276822868229682306823168232682336823468235682366823768238682396824068241682426824368244682456824668247682486824968250682516825268253682546825568256682576825868259682606826168262682636826468265682666826768268682696827068271682726827368274682756827668277682786827968280682816828268283682846828568286682876828868289682906829168292682936829468295682966829768298682996830068301683026830368304683056830668307683086830968310683116831268313683146831568316683176831868319683206832168322683236832468325683266832768328683296833068331683326833368334683356833668337683386833968340683416834268343683446834568346683476834868349683506835168352683536835468355683566835768358683596836068361683626836368364683656836668367683686836968370683716837268373683746837568376683776837868379683806838168382683836838468385683866838768388683896839068391683926839368394683956839668397683986839968400684016840268403684046840568406684076840868409684106841168412684136841468415684166841768418684196842068421684226842368424684256842668427684286842968430684316843268433684346843568436684376843868439684406844168442684436844468445684466844768448684496845068451684526845368454684556845668457684586845968460684616846268463684646846568466684676846868469684706847168472684736847468475684766847768478684796848068481684826848368484684856848668487684886848968490684916849268493684946849568496684976849868499685006850168502685036850468505685066850768508685096851068511685126851368514685156851668517685186851968520685216852268523685246852568526685276852868529685306853168532685336853468535685366853768538685396854068541685426854368544685456854668547685486854968550685516855268553685546855568556685576855868559685606856168562685636856468565685666856768568685696857068571685726857368574685756857668577685786857968580685816858268583685846858568586685876858868589685906859168592685936859468595685966859768598685996860068601686026860368604686056860668607686086860968610686116861268613686146861568616686176861868619686206862168622686236862468625686266862768628686296863068631686326863368634686356863668637686386863968640686416864268643686446864568646686476864868649686506865168652686536865468655686566865768658686596866068661686626866368664686656866668667686686866968670686716867268673686746867568676686776867868679686806868168682686836868468685686866868768688686896869068691686926869368694686956869668697686986869968700687016870268703687046870568706687076870868709687106871168712687136871468715687166871768718687196872068721687226872368724687256872668727687286872968730687316873268733687346873568736687376873868739687406874168742687436874468745687466874768748687496875068751687526875368754687556875668757687586875968760687616876268763687646876568766687676876868769687706877168772687736877468775687766877768778687796878068781687826878368784687856878668787687886878968790687916879268793687946879568796687976879868799688006880168802688036880468805688066880768808688096881068811688126881368814688156881668817688186881968820688216882268823688246882568826688276882868829688306883168832688336883468835688366883768838688396884068841688426884368844688456884668847688486884968850688516885268853688546885568856688576885868859688606886168862688636886468865688666886768868688696887068871688726887368874688756887668877688786887968880688816888268883688846888568886688876888868889688906889168892688936889468895688966889768898688996890068901689026890368904689056890668907689086890968910689116891268913689146891568916689176891868919689206892168922689236892468925689266892768928689296893068931689326893368934689356893668937689386893968940689416894268943689446894568946689476894868949689506895168952689536895468955689566895768958689596896068961689626896368964689656896668967689686896968970689716897268973689746897568976689776897868979689806898168982689836898468985689866898768988689896899068991689926899368994689956899668997689986899969000690016900269003690046900569006690076900869009690106901169012690136901469015690166901769018690196902069021690226902369024690256902669027690286902969030690316903269033690346903569036690376903869039690406904169042690436904469045690466904769048690496905069051690526905369054690556905669057690586905969060690616906269063690646906569066690676906869069690706907169072690736907469075690766907769078690796908069081690826908369084690856908669087690886908969090690916909269093690946909569096690976909869099691006910169102691036910469105691066910769108691096911069111691126911369114691156911669117691186911969120691216912269123691246912569126691276912869129691306913169132691336913469135691366913769138691396914069141691426914369144691456914669147691486914969150691516915269153691546915569156691576915869159691606916169162691636916469165691666916769168691696917069171691726917369174691756917669177691786917969180691816918269183691846918569186691876918869189691906919169192691936919469195691966919769198691996920069201692026920369204692056920669207692086920969210692116921269213692146921569216692176921869219692206922169222692236922469225692266922769228692296923069231692326923369234692356923669237692386923969240692416924269243692446924569246692476924869249692506925169252692536925469255692566925769258692596926069261692626926369264692656926669267692686926969270692716927269273692746927569276692776927869279692806928169282692836928469285692866928769288692896929069291692926929369294692956929669297692986929969300693016930269303693046930569306693076930869309693106931169312693136931469315693166931769318693196932069321693226932369324693256932669327693286932969330693316933269333693346933569336693376933869339693406934169342693436934469345693466934769348693496935069351693526935369354693556935669357693586935969360693616936269363693646936569366693676936869369693706937169372693736937469375693766937769378693796938069381693826938369384693856938669387693886938969390693916939269393693946939569396693976939869399694006940169402694036940469405694066940769408694096941069411694126941369414694156941669417694186941969420694216942269423694246942569426694276942869429694306943169432694336943469435694366943769438694396944069441694426944369444694456944669447694486944969450694516945269453694546945569456694576945869459694606946169462694636946469465694666946769468694696947069471694726947369474694756947669477694786947969480694816948269483694846948569486694876948869489694906949169492694936949469495694966949769498694996950069501695026950369504695056950669507695086950969510695116951269513695146951569516695176951869519695206952169522695236952469525695266952769528695296953069531695326953369534695356953669537695386953969540695416954269543695446954569546695476954869549695506955169552695536955469555695566955769558695596956069561695626956369564695656956669567695686956969570695716957269573695746957569576695776957869579695806958169582695836958469585695866958769588695896959069591695926959369594695956959669597695986959969600696016960269603696046960569606696076960869609696106961169612696136961469615696166961769618696196962069621696226962369624696256962669627696286962969630696316963269633696346963569636696376963869639696406964169642696436964469645696466964769648696496965069651696526965369654696556965669657696586965969660696616966269663696646966569666696676966869669696706967169672696736967469675696766967769678696796968069681696826968369684696856968669687696886968969690696916969269693696946969569696696976969869699697006970169702697036970469705697066970769708697096971069711697126971369714697156971669717697186971969720697216972269723697246972569726697276972869729697306973169732697336973469735697366973769738697396974069741697426974369744697456974669747697486974969750697516975269753697546975569756697576975869759697606976169762697636976469765697666976769768697696977069771697726977369774697756977669777697786977969780697816978269783697846978569786697876978869789697906979169792697936979469795697966979769798697996980069801698026980369804698056980669807698086980969810698116981269813698146981569816698176981869819698206982169822698236982469825698266982769828698296983069831698326983369834698356983669837698386983969840698416984269843698446984569846698476984869849698506985169852698536985469855698566985769858698596986069861698626986369864698656986669867698686986969870698716987269873698746987569876698776987869879698806988169882698836988469885698866988769888698896989069891698926989369894698956989669897698986989969900699016990269903699046990569906699076990869909699106991169912699136991469915699166991769918699196992069921699226992369924699256992669927699286992969930699316993269933699346993569936699376993869939699406994169942699436994469945699466994769948699496995069951699526995369954699556995669957699586995969960699616996269963699646996569966699676996869969699706997169972699736997469975699766997769978699796998069981699826998369984699856998669987699886998969990699916999269993699946999569996699976999869999700007000170002700037000470005700067000770008700097001070011700127001370014700157001670017700187001970020700217002270023700247002570026700277002870029700307003170032700337003470035700367003770038700397004070041700427004370044700457004670047700487004970050700517005270053700547005570056700577005870059700607006170062700637006470065700667006770068700697007070071700727007370074700757007670077700787007970080700817008270083700847008570086700877008870089700907009170092700937009470095700967009770098700997010070101701027010370104701057010670107701087010970110701117011270113701147011570116701177011870119701207012170122701237012470125701267012770128701297013070131701327013370134701357013670137701387013970140701417014270143701447014570146701477014870149701507015170152701537015470155701567015770158701597016070161701627016370164701657016670167701687016970170701717017270173701747017570176701777017870179701807018170182701837018470185701867018770188701897019070191701927019370194701957019670197701987019970200702017020270203702047020570206702077020870209702107021170212702137021470215702167021770218702197022070221702227022370224702257022670227702287022970230702317023270233702347023570236702377023870239702407024170242702437024470245702467024770248702497025070251702527025370254702557025670257702587025970260702617026270263702647026570266702677026870269702707027170272702737027470275702767027770278702797028070281702827028370284702857028670287702887028970290702917029270293702947029570296702977029870299703007030170302703037030470305703067030770308703097031070311703127031370314703157031670317703187031970320703217032270323703247032570326703277032870329703307033170332703337033470335703367033770338703397034070341703427034370344703457034670347703487034970350703517035270353703547035570356703577035870359703607036170362703637036470365703667036770368703697037070371703727037370374703757037670377703787037970380703817038270383703847038570386703877038870389703907039170392703937039470395703967039770398703997040070401704027040370404704057040670407704087040970410704117041270413704147041570416704177041870419704207042170422704237042470425704267042770428704297043070431704327043370434704357043670437704387043970440704417044270443704447044570446704477044870449704507045170452704537045470455704567045770458704597046070461704627046370464704657046670467704687046970470704717047270473704747047570476704777047870479704807048170482704837048470485704867048770488704897049070491704927049370494704957049670497704987049970500705017050270503705047050570506705077050870509705107051170512705137051470515705167051770518705197052070521705227052370524705257052670527705287052970530705317053270533705347053570536705377053870539705407054170542705437054470545705467054770548705497055070551705527055370554705557055670557705587055970560705617056270563705647056570566705677056870569705707057170572705737057470575705767057770578705797058070581705827058370584705857058670587705887058970590705917059270593705947059570596705977059870599706007060170602706037060470605706067060770608706097061070611706127061370614706157061670617706187061970620706217062270623706247062570626706277062870629706307063170632706337063470635706367063770638706397064070641706427064370644706457064670647706487064970650706517065270653706547065570656706577065870659706607066170662706637066470665706667066770668706697067070671706727067370674706757067670677706787067970680706817068270683706847068570686706877068870689706907069170692706937069470695706967069770698706997070070701707027070370704707057070670707707087070970710707117071270713707147071570716707177071870719707207072170722707237072470725707267072770728707297073070731707327073370734707357073670737707387073970740707417074270743707447074570746707477074870749707507075170752707537075470755707567075770758707597076070761707627076370764707657076670767707687076970770707717077270773707747077570776707777077870779707807078170782707837078470785707867078770788707897079070791707927079370794707957079670797707987079970800708017080270803708047080570806708077080870809708107081170812708137081470815708167081770818708197082070821708227082370824708257082670827708287082970830708317083270833708347083570836708377083870839708407084170842708437084470845708467084770848708497085070851708527085370854708557085670857708587085970860708617086270863708647086570866708677086870869708707087170872708737087470875708767087770878708797088070881708827088370884708857088670887708887088970890708917089270893708947089570896708977089870899709007090170902709037090470905709067090770908709097091070911709127091370914709157091670917709187091970920709217092270923709247092570926709277092870929709307093170932709337093470935709367093770938709397094070941709427094370944709457094670947709487094970950709517095270953709547095570956709577095870959709607096170962709637096470965709667096770968709697097070971709727097370974709757097670977709787097970980709817098270983709847098570986709877098870989709907099170992709937099470995709967099770998709997100071001710027100371004710057100671007710087100971010710117101271013710147101571016710177101871019710207102171022710237102471025710267102771028710297103071031710327103371034710357103671037710387103971040710417104271043710447104571046710477104871049710507105171052710537105471055710567105771058710597106071061710627106371064710657106671067710687106971070710717107271073710747107571076710777107871079710807108171082710837108471085710867108771088710897109071091710927109371094710957109671097710987109971100711017110271103711047110571106711077110871109711107111171112711137111471115711167111771118711197112071121711227112371124711257112671127711287112971130711317113271133711347113571136711377113871139711407114171142711437114471145711467114771148711497115071151711527115371154711557115671157711587115971160711617116271163711647116571166711677116871169711707117171172711737117471175711767117771178711797118071181711827118371184711857118671187711887118971190711917119271193711947119571196711977119871199712007120171202712037120471205712067120771208712097121071211712127121371214712157121671217712187121971220712217122271223712247122571226712277122871229712307123171232712337123471235712367123771238712397124071241712427124371244712457124671247712487124971250712517125271253712547125571256712577125871259712607126171262712637126471265712667126771268712697127071271712727127371274712757127671277712787127971280712817128271283712847128571286712877128871289712907129171292712937129471295712967129771298712997130071301713027130371304713057130671307713087130971310713117131271313713147131571316713177131871319713207132171322713237132471325713267132771328713297133071331713327133371334713357133671337713387133971340713417134271343713447134571346713477134871349713507135171352713537135471355713567135771358713597136071361713627136371364713657136671367713687136971370713717137271373713747137571376713777137871379713807138171382713837138471385713867138771388713897139071391713927139371394713957139671397713987139971400714017140271403714047140571406714077140871409714107141171412714137141471415714167141771418714197142071421714227142371424714257142671427714287142971430714317143271433714347143571436714377143871439714407144171442714437144471445714467144771448714497145071451714527145371454714557145671457714587145971460714617146271463714647146571466714677146871469714707147171472714737147471475714767147771478714797148071481714827148371484714857148671487714887148971490714917149271493714947149571496714977149871499715007150171502715037150471505715067150771508715097151071511715127151371514715157151671517715187151971520715217152271523715247152571526715277152871529715307153171532715337153471535715367153771538715397154071541715427154371544715457154671547715487154971550715517155271553715547155571556715577155871559715607156171562715637156471565715667156771568715697157071571715727157371574715757157671577715787157971580715817158271583715847158571586715877158871589715907159171592715937159471595715967159771598715997160071601716027160371604716057160671607716087160971610716117161271613716147161571616716177161871619716207162171622716237162471625716267162771628716297163071631716327163371634716357163671637716387163971640716417164271643716447164571646716477164871649716507165171652716537165471655716567165771658716597166071661716627166371664716657166671667716687166971670716717167271673716747167571676716777167871679716807168171682716837168471685716867168771688716897169071691716927169371694716957169671697716987169971700717017170271703717047170571706717077170871709717107171171712717137171471715717167171771718717197172071721717227172371724717257172671727717287172971730717317173271733717347173571736717377173871739717407174171742717437174471745717467174771748717497175071751717527175371754717557175671757717587175971760717617176271763717647176571766717677176871769717707177171772717737177471775717767177771778717797178071781717827178371784717857178671787717887178971790717917179271793717947179571796717977179871799718007180171802718037180471805718067180771808718097181071811718127181371814718157181671817718187181971820718217182271823718247182571826718277182871829718307183171832718337183471835718367183771838718397184071841718427184371844718457184671847718487184971850718517185271853718547185571856718577185871859718607186171862718637186471865718667186771868718697187071871718727187371874718757187671877718787187971880718817188271883718847188571886718877188871889718907189171892718937189471895718967189771898718997190071901719027190371904719057190671907719087190971910719117191271913719147191571916719177191871919719207192171922719237192471925719267192771928719297193071931719327193371934719357193671937719387193971940719417194271943719447194571946719477194871949719507195171952719537195471955719567195771958719597196071961719627196371964719657196671967719687196971970719717197271973719747197571976719777197871979719807198171982719837198471985719867198771988719897199071991719927199371994719957199671997719987199972000720017200272003720047200572006720077200872009720107201172012720137201472015720167201772018720197202072021720227202372024720257202672027720287202972030720317203272033720347203572036720377203872039720407204172042720437204472045720467204772048720497205072051720527205372054720557205672057720587205972060720617206272063720647206572066720677206872069720707207172072720737207472075720767207772078720797208072081720827208372084720857208672087720887208972090720917209272093720947209572096720977209872099721007210172102721037210472105721067210772108721097211072111721127211372114721157211672117721187211972120721217212272123721247212572126721277212872129721307213172132721337213472135721367213772138721397214072141721427214372144721457214672147721487214972150721517215272153721547215572156721577215872159721607216172162721637216472165721667216772168721697217072171721727217372174721757217672177721787217972180721817218272183721847218572186721877218872189721907219172192721937219472195721967219772198721997220072201722027220372204722057220672207722087220972210722117221272213722147221572216722177221872219722207222172222722237222472225722267222772228722297223072231722327223372234722357223672237722387223972240722417224272243722447224572246722477224872249722507225172252722537225472255722567225772258722597226072261722627226372264722657226672267722687226972270722717227272273722747227572276722777227872279722807228172282722837228472285722867228772288722897229072291722927229372294722957229672297722987229972300723017230272303723047230572306723077230872309723107231172312723137231472315723167231772318723197232072321723227232372324723257232672327723287232972330723317233272333723347233572336723377233872339723407234172342723437234472345723467234772348723497235072351723527235372354723557235672357723587235972360723617236272363723647236572366723677236872369723707237172372723737237472375723767237772378723797238072381723827238372384723857238672387723887238972390723917239272393723947239572396723977239872399724007240172402724037240472405724067240772408724097241072411724127241372414724157241672417724187241972420724217242272423724247242572426724277242872429724307243172432724337243472435724367243772438724397244072441724427244372444724457244672447724487244972450724517245272453724547245572456724577245872459724607246172462724637246472465724667246772468724697247072471724727247372474724757247672477724787247972480724817248272483724847248572486724877248872489724907249172492724937249472495724967249772498724997250072501725027250372504725057250672507725087250972510725117251272513725147251572516725177251872519725207252172522725237252472525725267252772528725297253072531725327253372534725357253672537725387253972540725417254272543725447254572546725477254872549725507255172552725537255472555725567255772558725597256072561725627256372564725657256672567725687256972570725717257272573725747257572576725777257872579725807258172582725837258472585725867258772588725897259072591725927259372594725957259672597725987259972600726017260272603726047260572606726077260872609726107261172612726137261472615726167261772618726197262072621726227262372624726257262672627726287262972630726317263272633726347263572636726377263872639726407264172642726437264472645726467264772648726497265072651726527265372654726557265672657726587265972660726617266272663726647266572666726677266872669726707267172672726737267472675726767267772678726797268072681726827268372684726857268672687726887268972690726917269272693726947269572696726977269872699727007270172702727037270472705727067270772708727097271072711727127271372714727157271672717727187271972720727217272272723727247272572726727277272872729727307273172732727337273472735727367273772738727397274072741727427274372744727457274672747727487274972750727517275272753727547275572756727577275872759727607276172762727637276472765727667276772768727697277072771727727277372774727757277672777727787277972780727817278272783727847278572786727877278872789727907279172792727937279472795727967279772798727997280072801728027280372804728057280672807728087280972810728117281272813728147281572816728177281872819728207282172822728237282472825728267282772828728297283072831728327283372834728357283672837728387283972840728417284272843728447284572846728477284872849728507285172852728537285472855728567285772858728597286072861728627286372864728657286672867728687286972870728717287272873728747287572876728777287872879728807288172882728837288472885728867288772888728897289072891728927289372894728957289672897728987289972900729017290272903729047290572906729077290872909729107291172912729137291472915729167291772918729197292072921729227292372924729257292672927729287292972930729317293272933729347293572936729377293872939729407294172942729437294472945729467294772948729497295072951729527295372954729557295672957729587295972960729617296272963729647296572966729677296872969729707297172972729737297472975729767297772978729797298072981729827298372984729857298672987729887298972990729917299272993729947299572996729977299872999730007300173002730037300473005730067300773008730097301073011730127301373014730157301673017730187301973020730217302273023730247302573026730277302873029730307303173032730337303473035730367303773038730397304073041730427304373044730457304673047730487304973050730517305273053730547305573056730577305873059730607306173062730637306473065730667306773068730697307073071730727307373074730757307673077730787307973080730817308273083730847308573086730877308873089730907309173092730937309473095730967309773098730997310073101731027310373104731057310673107731087310973110731117311273113731147311573116731177311873119731207312173122731237312473125731267312773128731297313073131731327313373134731357313673137731387313973140731417314273143731447314573146731477314873149731507315173152731537315473155731567315773158731597316073161731627316373164731657316673167731687316973170731717317273173731747317573176731777317873179731807318173182731837318473185731867318773188731897319073191731927319373194731957319673197731987319973200732017320273203732047320573206732077320873209732107321173212732137321473215732167321773218732197322073221732227322373224732257322673227732287322973230732317323273233732347323573236732377323873239732407324173242732437324473245732467324773248732497325073251732527325373254732557325673257732587325973260732617326273263732647326573266732677326873269732707327173272732737327473275732767327773278732797328073281732827328373284732857328673287732887328973290732917329273293732947329573296732977329873299733007330173302733037330473305733067330773308733097331073311733127331373314733157331673317733187331973320733217332273323733247332573326733277332873329733307333173332733337333473335733367333773338733397334073341733427334373344733457334673347733487334973350733517335273353733547335573356733577335873359733607336173362733637336473365733667336773368733697337073371733727337373374733757337673377733787337973380733817338273383733847338573386733877338873389733907339173392733937339473395733967339773398733997340073401734027340373404734057340673407734087340973410734117341273413734147341573416734177341873419734207342173422734237342473425734267342773428734297343073431734327343373434734357343673437734387343973440734417344273443734447344573446734477344873449734507345173452734537345473455734567345773458734597346073461734627346373464734657346673467734687346973470734717347273473734747347573476734777347873479734807348173482734837348473485734867348773488734897349073491734927349373494734957349673497734987349973500735017350273503735047350573506735077350873509735107351173512735137351473515735167351773518735197352073521735227352373524735257352673527735287352973530735317353273533735347353573536735377353873539735407354173542735437354473545735467354773548735497355073551735527355373554735557355673557735587355973560735617356273563735647356573566735677356873569735707357173572735737357473575735767357773578735797358073581735827358373584735857358673587735887358973590735917359273593735947359573596735977359873599736007360173602736037360473605736067360773608736097361073611736127361373614736157361673617736187361973620736217362273623736247362573626736277362873629736307363173632736337363473635736367363773638736397364073641736427364373644736457364673647736487364973650736517365273653736547365573656736577365873659736607366173662736637366473665736667366773668736697367073671736727367373674736757367673677736787367973680736817368273683736847368573686736877368873689736907369173692736937369473695736967369773698736997370073701737027370373704737057370673707737087370973710737117371273713737147371573716737177371873719737207372173722737237372473725737267372773728737297373073731737327373373734737357373673737737387373973740737417374273743737447374573746737477374873749737507375173752737537375473755737567375773758737597376073761737627376373764737657376673767737687376973770737717377273773737747377573776737777377873779737807378173782737837378473785737867378773788737897379073791737927379373794737957379673797737987379973800738017380273803738047380573806738077380873809738107381173812738137381473815738167381773818738197382073821738227382373824738257382673827738287382973830738317383273833738347383573836738377383873839738407384173842738437384473845738467384773848738497385073851738527385373854738557385673857738587385973860738617386273863738647386573866738677386873869738707387173872738737387473875738767387773878738797388073881738827388373884738857388673887738887388973890738917389273893738947389573896738977389873899739007390173902739037390473905739067390773908739097391073911739127391373914739157391673917739187391973920739217392273923739247392573926739277392873929739307393173932739337393473935739367393773938739397394073941739427394373944739457394673947739487394973950739517395273953739547395573956739577395873959739607396173962739637396473965739667396773968739697397073971739727397373974739757397673977739787397973980739817398273983739847398573986739877398873989739907399173992739937399473995739967399773998739997400074001740027400374004740057400674007740087400974010740117401274013740147401574016740177401874019740207402174022740237402474025740267402774028740297403074031740327403374034740357403674037740387403974040740417404274043740447404574046740477404874049740507405174052740537405474055740567405774058740597406074061740627406374064740657406674067740687406974070740717407274073740747407574076740777407874079740807408174082740837408474085740867408774088740897409074091740927409374094740957409674097740987409974100741017410274103741047410574106741077410874109741107411174112741137411474115741167411774118741197412074121741227412374124741257412674127741287412974130741317413274133741347413574136741377413874139741407414174142741437414474145741467414774148741497415074151741527415374154741557415674157741587415974160741617416274163741647416574166741677416874169741707417174172741737417474175741767417774178741797418074181741827418374184741857418674187741887418974190741917419274193741947419574196741977419874199742007420174202742037420474205742067420774208742097421074211742127421374214742157421674217742187421974220742217422274223742247422574226742277422874229742307423174232742337423474235742367423774238742397424074241742427424374244742457424674247742487424974250742517425274253742547425574256742577425874259742607426174262742637426474265742667426774268742697427074271742727427374274742757427674277742787427974280742817428274283742847428574286742877428874289742907429174292742937429474295742967429774298742997430074301743027430374304743057430674307743087430974310743117431274313743147431574316743177431874319743207432174322743237432474325743267432774328743297433074331743327433374334743357433674337743387433974340743417434274343743447434574346743477434874349743507435174352743537435474355743567435774358743597436074361743627436374364743657436674367743687436974370743717437274373743747437574376743777437874379743807438174382743837438474385743867438774388743897439074391743927439374394743957439674397743987439974400744017440274403744047440574406744077440874409744107441174412744137441474415744167441774418744197442074421744227442374424744257442674427744287442974430744317443274433744347443574436744377443874439744407444174442744437444474445744467444774448744497445074451744527445374454744557445674457744587445974460744617446274463744647446574466744677446874469744707447174472744737447474475744767447774478744797448074481744827448374484744857448674487744887448974490744917449274493744947449574496744977449874499745007450174502745037450474505745067450774508745097451074511745127451374514745157451674517745187451974520745217452274523745247452574526745277452874529745307453174532745337453474535745367453774538745397454074541745427454374544745457454674547745487454974550745517455274553745547455574556745577455874559745607456174562745637456474565745667456774568745697457074571745727457374574745757457674577745787457974580745817458274583745847458574586745877458874589745907459174592745937459474595745967459774598745997460074601746027460374604746057460674607746087460974610746117461274613746147461574616746177461874619746207462174622746237462474625746267462774628746297463074631746327463374634746357463674637746387463974640746417464274643746447464574646746477464874649746507465174652746537465474655746567465774658746597466074661746627466374664746657466674667746687466974670746717467274673746747467574676746777467874679746807468174682746837468474685746867468774688746897469074691746927469374694746957469674697746987469974700747017470274703747047470574706747077470874709747107471174712747137471474715747167471774718747197472074721747227472374724747257472674727747287472974730747317473274733747347473574736747377473874739747407474174742747437474474745747467474774748747497475074751747527475374754747557475674757747587475974760747617476274763747647476574766747677476874769747707477174772747737477474775747767477774778747797478074781747827478374784747857478674787747887478974790747917479274793747947479574796747977479874799748007480174802748037480474805748067480774808748097481074811748127481374814748157481674817748187481974820748217482274823748247482574826748277482874829748307483174832748337483474835748367483774838748397484074841748427484374844748457484674847748487484974850748517485274853748547485574856748577485874859748607486174862748637486474865748667486774868748697487074871748727487374874748757487674877748787487974880748817488274883748847488574886748877488874889748907489174892748937489474895748967489774898748997490074901749027490374904749057490674907749087490974910749117491274913749147491574916749177491874919749207492174922749237492474925749267492774928749297493074931749327493374934749357493674937749387493974940749417494274943749447494574946749477494874949749507495174952749537495474955749567495774958749597496074961749627496374964749657496674967749687496974970749717497274973749747497574976749777497874979749807498174982749837498474985749867498774988749897499074991749927499374994749957499674997749987499975000750017500275003750047500575006750077500875009750107501175012750137501475015750167501775018750197502075021750227502375024750257502675027750287502975030750317503275033750347503575036750377503875039750407504175042750437504475045750467504775048750497505075051750527505375054750557505675057750587505975060750617506275063750647506575066750677506875069750707507175072750737507475075750767507775078750797508075081750827508375084750857508675087750887508975090750917509275093750947509575096750977509875099751007510175102751037510475105751067510775108751097511075111751127511375114751157511675117751187511975120751217512275123751247512575126751277512875129751307513175132751337513475135751367513775138751397514075141751427514375144751457514675147751487514975150751517515275153751547515575156751577515875159751607516175162751637516475165751667516775168751697517075171751727517375174751757517675177751787517975180751817518275183751847518575186751877518875189751907519175192751937519475195751967519775198751997520075201752027520375204752057520675207752087520975210752117521275213752147521575216752177521875219752207522175222752237522475225752267522775228752297523075231752327523375234752357523675237752387523975240752417524275243752447524575246752477524875249752507525175252752537525475255752567525775258752597526075261752627526375264752657526675267752687526975270752717527275273752747527575276752777527875279752807528175282752837528475285752867528775288752897529075291752927529375294752957529675297752987529975300753017530275303753047530575306753077530875309753107531175312753137531475315753167531775318753197532075321753227532375324753257532675327753287532975330753317533275333753347533575336753377533875339753407534175342753437534475345753467534775348753497535075351753527535375354753557535675357753587535975360753617536275363753647536575366753677536875369753707537175372753737537475375753767537775378753797538075381753827538375384753857538675387753887538975390753917539275393753947539575396753977539875399754007540175402754037540475405754067540775408754097541075411754127541375414754157541675417754187541975420754217542275423754247542575426754277542875429754307543175432754337543475435754367543775438754397544075441754427544375444754457544675447754487544975450754517545275453754547545575456754577545875459754607546175462754637546475465754667546775468754697547075471754727547375474754757547675477754787547975480754817548275483754847548575486754877548875489754907549175492754937549475495754967549775498754997550075501755027550375504755057550675507755087550975510755117551275513755147551575516755177551875519755207552175522755237552475525755267552775528755297553075531755327553375534755357553675537755387553975540755417554275543755447554575546755477554875549755507555175552755537555475555755567555775558755597556075561755627556375564755657556675567755687556975570755717557275573755747557575576755777557875579755807558175582755837558475585755867558775588755897559075591755927559375594755957559675597755987559975600756017560275603756047560575606756077560875609756107561175612756137561475615756167561775618756197562075621756227562375624756257562675627756287562975630756317563275633756347563575636756377563875639756407564175642756437564475645756467564775648756497565075651756527565375654756557565675657756587565975660756617566275663756647566575666756677566875669756707567175672756737567475675756767567775678756797568075681756827568375684756857568675687756887568975690756917569275693756947569575696756977569875699757007570175702757037570475705757067570775708757097571075711757127571375714757157571675717757187571975720757217572275723757247572575726757277572875729757307573175732757337573475735757367573775738757397574075741757427574375744757457574675747757487574975750757517575275753757547575575756757577575875759757607576175762757637576475765757667576775768757697577075771757727577375774757757577675777757787577975780757817578275783757847578575786757877578875789757907579175792757937579475795757967579775798757997580075801758027580375804758057580675807758087580975810758117581275813758147581575816758177581875819758207582175822758237582475825758267582775828758297583075831758327583375834758357583675837758387583975840758417584275843758447584575846758477584875849758507585175852758537585475855758567585775858758597586075861758627586375864758657586675867758687586975870758717587275873758747587575876758777587875879758807588175882758837588475885758867588775888758897589075891758927589375894758957589675897758987589975900759017590275903759047590575906759077590875909759107591175912759137591475915759167591775918759197592075921759227592375924759257592675927759287592975930759317593275933759347593575936759377593875939759407594175942759437594475945759467594775948759497595075951759527595375954759557595675957759587595975960759617596275963759647596575966759677596875969759707597175972759737597475975759767597775978759797598075981759827598375984759857598675987759887598975990759917599275993759947599575996759977599875999760007600176002760037600476005760067600776008760097601076011760127601376014760157601676017760187601976020760217602276023760247602576026760277602876029760307603176032760337603476035760367603776038760397604076041760427604376044760457604676047760487604976050760517605276053760547605576056760577605876059760607606176062760637606476065760667606776068760697607076071760727607376074760757607676077760787607976080760817608276083760847608576086760877608876089760907609176092760937609476095760967609776098760997610076101761027610376104761057610676107761087610976110761117611276113761147611576116761177611876119761207612176122761237612476125761267612776128761297613076131761327613376134761357613676137761387613976140761417614276143761447614576146761477614876149761507615176152761537615476155761567615776158761597616076161761627616376164761657616676167761687616976170761717617276173761747617576176761777617876179761807618176182761837618476185761867618776188761897619076191761927619376194761957619676197761987619976200762017620276203762047620576206762077620876209762107621176212762137621476215762167621776218762197622076221762227622376224762257622676227762287622976230762317623276233762347623576236762377623876239762407624176242762437624476245762467624776248762497625076251762527625376254762557625676257762587625976260762617626276263762647626576266762677626876269762707627176272762737627476275762767627776278762797628076281762827628376284762857628676287762887628976290762917629276293762947629576296762977629876299763007630176302763037630476305763067630776308763097631076311763127631376314763157631676317763187631976320763217632276323763247632576326763277632876329763307633176332763337633476335763367633776338763397634076341763427634376344763457634676347763487634976350763517635276353763547635576356763577635876359763607636176362763637636476365763667636776368763697637076371763727637376374763757637676377763787637976380763817638276383763847638576386763877638876389763907639176392763937639476395763967639776398763997640076401764027640376404764057640676407764087640976410764117641276413764147641576416764177641876419764207642176422764237642476425764267642776428764297643076431764327643376434764357643676437764387643976440764417644276443764447644576446764477644876449764507645176452764537645476455764567645776458764597646076461764627646376464764657646676467764687646976470764717647276473764747647576476764777647876479764807648176482764837648476485764867648776488764897649076491764927649376494764957649676497764987649976500765017650276503765047650576506765077650876509765107651176512765137651476515765167651776518765197652076521765227652376524765257652676527765287652976530765317653276533765347653576536765377653876539765407654176542765437654476545765467654776548765497655076551765527655376554765557655676557765587655976560765617656276563765647656576566765677656876569765707657176572765737657476575765767657776578765797658076581765827658376584765857658676587765887658976590765917659276593765947659576596765977659876599766007660176602766037660476605766067660776608766097661076611766127661376614766157661676617766187661976620766217662276623766247662576626766277662876629766307663176632766337663476635766367663776638766397664076641766427664376644766457664676647766487664976650766517665276653766547665576656766577665876659766607666176662766637666476665766667666776668766697667076671766727667376674766757667676677766787667976680766817668276683766847668576686766877668876689766907669176692766937669476695766967669776698766997670076701767027670376704767057670676707767087670976710767117671276713767147671576716767177671876719767207672176722767237672476725767267672776728767297673076731767327673376734767357673676737767387673976740767417674276743767447674576746767477674876749767507675176752767537675476755767567675776758767597676076761767627676376764767657676676767767687676976770767717677276773767747677576776767777677876779767807678176782767837678476785767867678776788767897679076791767927679376794767957679676797767987679976800768017680276803768047680576806768077680876809768107681176812768137681476815768167681776818768197682076821768227682376824768257682676827768287682976830768317683276833768347683576836768377683876839768407684176842768437684476845768467684776848768497685076851768527685376854768557685676857768587685976860768617686276863768647686576866768677686876869768707687176872768737687476875768767687776878768797688076881768827688376884768857688676887768887688976890768917689276893768947689576896768977689876899769007690176902769037690476905769067690776908769097691076911769127691376914769157691676917769187691976920769217692276923769247692576926769277692876929769307693176932769337693476935769367693776938769397694076941769427694376944769457694676947769487694976950769517695276953769547695576956769577695876959769607696176962769637696476965769667696776968769697697076971769727697376974769757697676977769787697976980769817698276983769847698576986769877698876989769907699176992769937699476995769967699776998769997700077001770027700377004770057700677007770087700977010770117701277013770147701577016770177701877019770207702177022770237702477025770267702777028770297703077031770327703377034770357703677037770387703977040770417704277043770447704577046770477704877049770507705177052770537705477055770567705777058770597706077061770627706377064770657706677067770687706977070770717707277073770747707577076770777707877079770807708177082770837708477085770867708777088770897709077091770927709377094770957709677097770987709977100771017710277103771047710577106771077710877109771107711177112771137711477115771167711777118771197712077121771227712377124771257712677127771287712977130771317713277133771347713577136771377713877139771407714177142771437714477145771467714777148771497715077151771527715377154771557715677157771587715977160771617716277163771647716577166771677716877169771707717177172771737717477175771767717777178771797718077181771827718377184771857718677187771887718977190771917719277193771947719577196771977719877199772007720177202772037720477205772067720777208772097721077211772127721377214772157721677217772187721977220772217722277223772247722577226772277722877229772307723177232772337723477235772367723777238772397724077241772427724377244772457724677247772487724977250772517725277253772547725577256772577725877259772607726177262772637726477265772667726777268772697727077271772727727377274772757727677277772787727977280772817728277283772847728577286772877728877289772907729177292772937729477295772967729777298772997730077301773027730377304773057730677307773087730977310773117731277313773147731577316773177731877319773207732177322773237732477325773267732777328773297733077331773327733377334773357733677337773387733977340773417734277343773447734577346773477734877349773507735177352773537735477355773567735777358773597736077361773627736377364773657736677367773687736977370773717737277373773747737577376773777737877379773807738177382773837738477385773867738777388773897739077391773927739377394773957739677397773987739977400774017740277403774047740577406774077740877409774107741177412774137741477415774167741777418774197742077421774227742377424774257742677427774287742977430774317743277433774347743577436774377743877439774407744177442774437744477445774467744777448774497745077451774527745377454774557745677457774587745977460774617746277463774647746577466774677746877469774707747177472774737747477475774767747777478774797748077481774827748377484774857748677487774887748977490774917749277493774947749577496774977749877499775007750177502775037750477505775067750777508775097751077511775127751377514775157751677517775187751977520775217752277523775247752577526775277752877529775307753177532775337753477535775367753777538775397754077541775427754377544775457754677547775487754977550775517755277553775547755577556775577755877559775607756177562775637756477565775667756777568775697757077571775727757377574775757757677577775787757977580775817758277583775847758577586775877758877589775907759177592775937759477595775967759777598775997760077601776027760377604776057760677607776087760977610776117761277613776147761577616776177761877619776207762177622776237762477625776267762777628776297763077631776327763377634776357763677637776387763977640776417764277643776447764577646776477764877649776507765177652776537765477655776567765777658776597766077661776627766377664776657766677667776687766977670776717767277673776747767577676776777767877679776807768177682776837768477685776867768777688776897769077691776927769377694776957769677697776987769977700777017770277703777047770577706777077770877709777107771177712777137771477715777167771777718777197772077721777227772377724777257772677727777287772977730777317773277733777347773577736777377773877739777407774177742777437774477745777467774777748777497775077751777527775377754777557775677757777587775977760777617776277763777647776577766777677776877769777707777177772777737777477775777767777777778777797778077781777827778377784777857778677787777887778977790777917779277793777947779577796777977779877799778007780177802778037780477805778067780777808778097781077811778127781377814778157781677817778187781977820778217782277823778247782577826778277782877829778307783177832778337783477835778367783777838778397784077841778427784377844778457784677847778487784977850778517785277853778547785577856778577785877859778607786177862778637786477865778667786777868778697787077871778727787377874778757787677877778787787977880778817788277883778847788577886778877788877889778907789177892778937789477895778967789777898778997790077901779027790377904779057790677907779087790977910779117791277913779147791577916779177791877919779207792177922779237792477925779267792777928779297793077931779327793377934779357793677937779387793977940779417794277943779447794577946779477794877949779507795177952779537795477955779567795777958779597796077961779627796377964779657796677967779687796977970779717797277973779747797577976779777797877979779807798177982779837798477985779867798777988779897799077991779927799377994779957799677997779987799978000780017800278003780047800578006780077800878009780107801178012780137801478015780167801778018780197802078021780227802378024780257802678027780287802978030780317803278033780347803578036780377803878039780407804178042780437804478045780467804778048780497805078051780527805378054780557805678057780587805978060780617806278063780647806578066780677806878069780707807178072780737807478075780767807778078780797808078081780827808378084780857808678087780887808978090780917809278093780947809578096780977809878099781007810178102781037810478105781067810778108781097811078111781127811378114781157811678117781187811978120781217812278123781247812578126781277812878129781307813178132781337813478135781367813778138781397814078141781427814378144781457814678147781487814978150781517815278153781547815578156781577815878159781607816178162781637816478165781667816778168781697817078171781727817378174781757817678177781787817978180781817818278183781847818578186781877818878189781907819178192781937819478195781967819778198781997820078201782027820378204782057820678207782087820978210782117821278213782147821578216782177821878219782207822178222782237822478225782267822778228782297823078231782327823378234782357823678237782387823978240782417824278243782447824578246782477824878249782507825178252782537825478255782567825778258782597826078261782627826378264782657826678267782687826978270782717827278273782747827578276782777827878279782807828178282782837828478285782867828778288782897829078291782927829378294782957829678297782987829978300783017830278303783047830578306783077830878309783107831178312783137831478315783167831778318783197832078321783227832378324783257832678327783287832978330783317833278333783347833578336783377833878339783407834178342783437834478345783467834778348783497835078351783527835378354783557835678357783587835978360783617836278363783647836578366783677836878369783707837178372783737837478375783767837778378783797838078381783827838378384783857838678387783887838978390783917839278393783947839578396783977839878399784007840178402784037840478405784067840778408784097841078411784127841378414784157841678417784187841978420784217842278423784247842578426784277842878429784307843178432784337843478435784367843778438784397844078441784427844378444784457844678447784487844978450784517845278453784547845578456784577845878459784607846178462784637846478465784667846778468784697847078471784727847378474784757847678477784787847978480784817848278483784847848578486784877848878489784907849178492784937849478495784967849778498784997850078501785027850378504785057850678507785087850978510785117851278513785147851578516785177851878519785207852178522785237852478525785267852778528785297853078531785327853378534785357853678537785387853978540785417854278543785447854578546785477854878549785507855178552785537855478555785567855778558785597856078561785627856378564785657856678567785687856978570785717857278573785747857578576785777857878579785807858178582785837858478585785867858778588785897859078591785927859378594785957859678597785987859978600786017860278603786047860578606786077860878609786107861178612786137861478615786167861778618786197862078621786227862378624786257862678627786287862978630786317863278633786347863578636786377863878639786407864178642786437864478645786467864778648786497865078651786527865378654786557865678657786587865978660786617866278663786647866578666786677866878669786707867178672786737867478675786767867778678786797868078681786827868378684786857868678687786887868978690786917869278693786947869578696786977869878699787007870178702787037870478705787067870778708787097871078711787127871378714787157871678717787187871978720787217872278723787247872578726787277872878729787307873178732787337873478735787367873778738787397874078741787427874378744787457874678747787487874978750787517875278753787547875578756787577875878759787607876178762787637876478765787667876778768787697877078771787727877378774787757877678777787787877978780787817878278783787847878578786787877878878789787907879178792787937879478795787967879778798787997880078801788027880378804788057880678807788087880978810788117881278813788147881578816788177881878819788207882178822788237882478825788267882778828788297883078831788327883378834788357883678837788387883978840788417884278843788447884578846788477884878849788507885178852788537885478855788567885778858788597886078861788627886378864788657886678867788687886978870788717887278873788747887578876788777887878879788807888178882788837888478885788867888778888788897889078891788927889378894788957889678897788987889978900789017890278903789047890578906789077890878909789107891178912789137891478915789167891778918789197892078921789227892378924789257892678927789287892978930789317893278933789347893578936789377893878939789407894178942789437894478945789467894778948789497895078951789527895378954789557895678957789587895978960789617896278963789647896578966789677896878969789707897178972789737897478975789767897778978789797898078981789827898378984789857898678987789887898978990789917899278993789947899578996789977899878999790007900179002790037900479005790067900779008790097901079011790127901379014790157901679017790187901979020790217902279023790247902579026790277902879029790307903179032790337903479035790367903779038790397904079041790427904379044790457904679047790487904979050790517905279053790547905579056790577905879059790607906179062790637906479065790667906779068790697907079071790727907379074790757907679077790787907979080790817908279083790847908579086790877908879089790907909179092790937909479095790967909779098790997910079101791027910379104791057910679107791087910979110791117911279113791147911579116791177911879119791207912179122791237912479125791267912779128791297913079131791327913379134791357913679137791387913979140791417914279143791447914579146791477914879149791507915179152791537915479155791567915779158791597916079161791627916379164791657916679167791687916979170791717917279173791747917579176791777917879179791807918179182791837918479185791867918779188791897919079191791927919379194791957919679197791987919979200792017920279203792047920579206792077920879209792107921179212792137921479215792167921779218792197922079221792227922379224792257922679227792287922979230792317923279233792347923579236792377923879239792407924179242792437924479245792467924779248792497925079251792527925379254792557925679257792587925979260792617926279263792647926579266792677926879269792707927179272792737927479275792767927779278792797928079281792827928379284792857928679287792887928979290792917929279293792947929579296792977929879299793007930179302793037930479305793067930779308793097931079311793127931379314793157931679317793187931979320793217932279323793247932579326793277932879329793307933179332793337933479335793367933779338793397934079341793427934379344793457934679347793487934979350793517935279353793547935579356793577935879359793607936179362793637936479365793667936779368793697937079371793727937379374793757937679377793787937979380793817938279383793847938579386793877938879389793907939179392793937939479395793967939779398793997940079401794027940379404794057940679407794087940979410794117941279413794147941579416794177941879419794207942179422794237942479425794267942779428794297943079431794327943379434794357943679437794387943979440794417944279443794447944579446794477944879449794507945179452794537945479455794567945779458794597946079461794627946379464794657946679467794687946979470794717947279473794747947579476794777947879479794807948179482794837948479485794867948779488794897949079491794927949379494794957949679497794987949979500795017950279503795047950579506795077950879509795107951179512795137951479515795167951779518795197952079521795227952379524795257952679527795287952979530795317953279533795347953579536795377953879539795407954179542795437954479545795467954779548795497955079551795527955379554795557955679557795587955979560795617956279563795647956579566795677956879569795707957179572795737957479575795767957779578795797958079581795827958379584795857958679587795887958979590795917959279593795947959579596795977959879599796007960179602796037960479605796067960779608796097961079611796127961379614796157961679617796187961979620796217962279623796247962579626796277962879629796307963179632796337963479635796367963779638796397964079641796427964379644796457964679647796487964979650796517965279653796547965579656796577965879659796607966179662796637966479665796667966779668796697967079671796727967379674796757967679677796787967979680796817968279683796847968579686796877968879689796907969179692796937969479695796967969779698796997970079701797027970379704797057970679707797087970979710797117971279713797147971579716797177971879719797207972179722797237972479725797267972779728797297973079731797327973379734797357973679737797387973979740797417974279743797447974579746797477974879749797507975179752797537975479755797567975779758797597976079761797627976379764797657976679767797687976979770797717977279773797747977579776797777977879779797807978179782797837978479785797867978779788797897979079791797927979379794797957979679797797987979979800798017980279803798047980579806798077980879809798107981179812798137981479815798167981779818798197982079821798227982379824798257982679827798287982979830798317983279833798347983579836798377983879839798407984179842798437984479845798467984779848798497985079851798527985379854798557985679857798587985979860798617986279863798647986579866798677986879869798707987179872798737987479875798767987779878798797988079881798827988379884798857988679887798887988979890798917989279893798947989579896798977989879899799007990179902799037990479905799067990779908799097991079911799127991379914799157991679917799187991979920799217992279923799247992579926799277992879929799307993179932799337993479935799367993779938799397994079941799427994379944799457994679947799487994979950799517995279953799547995579956799577995879959799607996179962799637996479965799667996779968799697997079971799727997379974799757997679977799787997979980799817998279983799847998579986799877998879989799907999179992799937999479995799967999779998799998000080001800028000380004800058000680007800088000980010800118001280013800148001580016800178001880019800208002180022800238002480025800268002780028800298003080031800328003380034800358003680037800388003980040800418004280043800448004580046800478004880049800508005180052800538005480055800568005780058800598006080061800628006380064800658006680067800688006980070800718007280073800748007580076800778007880079800808008180082800838008480085800868008780088800898009080091800928009380094800958009680097800988009980100801018010280103801048010580106801078010880109801108011180112801138011480115801168011780118801198012080121801228012380124801258012680127801288012980130801318013280133801348013580136801378013880139801408014180142801438014480145801468014780148801498015080151801528015380154801558015680157801588015980160801618016280163801648016580166801678016880169801708017180172801738017480175801768017780178801798018080181801828018380184801858018680187801888018980190801918019280193801948019580196801978019880199802008020180202802038020480205802068020780208802098021080211802128021380214802158021680217802188021980220802218022280223802248022580226802278022880229802308023180232802338023480235802368023780238802398024080241802428024380244802458024680247802488024980250802518025280253802548025580256802578025880259802608026180262802638026480265802668026780268802698027080271802728027380274802758027680277802788027980280802818028280283802848028580286802878028880289802908029180292802938029480295802968029780298802998030080301803028030380304803058030680307803088030980310803118031280313803148031580316803178031880319803208032180322803238032480325803268032780328803298033080331803328033380334803358033680337803388033980340803418034280343803448034580346803478034880349803508035180352803538035480355803568035780358803598036080361803628036380364803658036680367803688036980370803718037280373803748037580376803778037880379803808038180382803838038480385803868038780388803898039080391803928039380394803958039680397803988039980400804018040280403804048040580406804078040880409804108041180412804138041480415804168041780418804198042080421804228042380424804258042680427804288042980430804318043280433804348043580436804378043880439804408044180442804438044480445804468044780448804498045080451804528045380454804558045680457804588045980460804618046280463804648046580466804678046880469804708047180472804738047480475804768047780478804798048080481804828048380484804858048680487804888048980490804918049280493804948049580496804978049880499805008050180502805038050480505805068050780508805098051080511805128051380514805158051680517805188051980520805218052280523805248052580526805278052880529805308053180532805338053480535805368053780538805398054080541805428054380544805458054680547805488054980550805518055280553805548055580556805578055880559805608056180562805638056480565805668056780568805698057080571805728057380574805758057680577805788057980580805818058280583805848058580586805878058880589805908059180592805938059480595805968059780598805998060080601806028060380604806058060680607806088060980610806118061280613806148061580616806178061880619806208062180622806238062480625806268062780628806298063080631806328063380634806358063680637806388063980640806418064280643806448064580646806478064880649806508065180652806538065480655806568065780658806598066080661806628066380664806658066680667806688066980670806718067280673806748067580676806778067880679806808068180682806838068480685806868068780688806898069080691806928069380694806958069680697806988069980700807018070280703807048070580706807078070880709807108071180712807138071480715807168071780718807198072080721807228072380724807258072680727807288072980730807318073280733807348073580736807378073880739807408074180742807438074480745807468074780748807498075080751807528075380754807558075680757807588075980760807618076280763807648076580766807678076880769807708077180772807738077480775807768077780778807798078080781807828078380784807858078680787807888078980790807918079280793807948079580796807978079880799808008080180802808038080480805808068080780808808098081080811808128081380814808158081680817808188081980820808218082280823808248082580826808278082880829808308083180832808338083480835808368083780838808398084080841808428084380844808458084680847808488084980850808518085280853808548085580856808578085880859808608086180862808638086480865808668086780868808698087080871808728087380874808758087680877808788087980880808818088280883808848088580886808878088880889808908089180892808938089480895808968089780898808998090080901809028090380904809058090680907809088090980910809118091280913809148091580916809178091880919809208092180922809238092480925809268092780928809298093080931809328093380934809358093680937809388093980940809418094280943809448094580946809478094880949809508095180952809538095480955809568095780958809598096080961809628096380964809658096680967809688096980970809718097280973809748097580976809778097880979809808098180982809838098480985809868098780988809898099080991809928099380994809958099680997809988099981000810018100281003810048100581006810078100881009810108101181012810138101481015810168101781018810198102081021810228102381024810258102681027810288102981030810318103281033810348103581036810378103881039810408104181042810438104481045810468104781048810498105081051810528105381054810558105681057810588105981060810618106281063810648106581066810678106881069810708107181072810738107481075810768107781078810798108081081810828108381084810858108681087810888108981090810918109281093810948109581096810978109881099811008110181102811038110481105811068110781108811098111081111811128111381114811158111681117811188111981120811218112281123811248112581126811278112881129811308113181132811338113481135811368113781138811398114081141811428114381144811458114681147811488114981150811518115281153811548115581156811578115881159811608116181162811638116481165811668116781168811698117081171811728117381174811758117681177811788117981180811818118281183811848118581186811878118881189811908119181192811938119481195811968119781198811998120081201812028120381204812058120681207812088120981210812118121281213812148121581216812178121881219812208122181222812238122481225812268122781228812298123081231812328123381234812358123681237812388123981240812418124281243812448124581246812478124881249812508125181252812538125481255812568125781258812598126081261812628126381264812658126681267812688126981270812718127281273812748127581276812778127881279812808128181282812838128481285812868128781288812898129081291812928129381294812958129681297812988129981300813018130281303813048130581306813078130881309813108131181312813138131481315813168131781318813198132081321813228132381324813258132681327813288132981330813318133281333813348133581336813378133881339813408134181342813438134481345813468134781348813498135081351813528135381354813558135681357813588135981360813618136281363813648136581366813678136881369813708137181372813738137481375813768137781378813798138081381813828138381384813858138681387813888138981390813918139281393813948139581396813978139881399814008140181402814038140481405814068140781408814098141081411814128141381414814158141681417814188141981420814218142281423814248142581426814278142881429814308143181432814338143481435814368143781438814398144081441814428144381444814458144681447814488144981450814518145281453814548145581456814578145881459814608146181462814638146481465814668146781468814698147081471814728147381474814758147681477814788147981480814818148281483814848148581486814878148881489814908149181492814938149481495814968149781498814998150081501815028150381504815058150681507815088150981510815118151281513815148151581516815178151881519815208152181522815238152481525815268152781528815298153081531815328153381534815358153681537815388153981540815418154281543815448154581546815478154881549815508155181552815538155481555815568155781558815598156081561815628156381564815658156681567815688156981570815718157281573815748157581576815778157881579815808158181582815838158481585815868158781588815898159081591815928159381594815958159681597815988159981600816018160281603816048160581606816078160881609816108161181612816138161481615816168161781618816198162081621816228162381624816258162681627816288162981630816318163281633816348163581636816378163881639816408164181642816438164481645816468164781648816498165081651816528165381654816558165681657816588165981660816618166281663816648166581666816678166881669816708167181672816738167481675816768167781678816798168081681816828168381684816858168681687816888168981690816918169281693816948169581696816978169881699817008170181702817038170481705817068170781708817098171081711817128171381714817158171681717817188171981720817218172281723817248172581726817278172881729817308173181732817338173481735817368173781738817398174081741817428174381744817458174681747817488174981750817518175281753817548175581756817578175881759817608176181762817638176481765817668176781768817698177081771817728177381774817758177681777817788177981780817818178281783817848178581786817878178881789817908179181792817938179481795817968179781798817998180081801818028180381804818058180681807818088180981810818118181281813818148181581816818178181881819818208182181822818238182481825818268182781828818298183081831818328183381834818358183681837818388183981840818418184281843818448184581846818478184881849818508185181852818538185481855818568185781858818598186081861818628186381864818658186681867818688186981870818718187281873818748187581876818778187881879818808188181882818838188481885818868188781888818898189081891818928189381894818958189681897818988189981900819018190281903819048190581906819078190881909819108191181912819138191481915819168191781918819198192081921819228192381924819258192681927819288192981930819318193281933819348193581936819378193881939819408194181942819438194481945819468194781948819498195081951819528195381954819558195681957819588195981960819618196281963819648196581966819678196881969819708197181972819738197481975819768197781978819798198081981819828198381984819858198681987819888198981990819918199281993819948199581996819978199881999820008200182002820038200482005820068200782008820098201082011820128201382014820158201682017820188201982020820218202282023820248202582026820278202882029820308203182032820338203482035820368203782038820398204082041820428204382044820458204682047820488204982050820518205282053820548205582056820578205882059820608206182062820638206482065820668206782068820698207082071820728207382074820758207682077820788207982080820818208282083820848208582086820878208882089820908209182092820938209482095820968209782098820998210082101821028210382104821058210682107821088210982110821118211282113821148211582116821178211882119821208212182122821238212482125821268212782128821298213082131821328213382134821358213682137821388213982140821418214282143821448214582146821478214882149821508215182152821538215482155821568215782158821598216082161821628216382164821658216682167821688216982170821718217282173821748217582176821778217882179821808218182182821838218482185821868218782188821898219082191821928219382194821958219682197821988219982200822018220282203822048220582206822078220882209822108221182212822138221482215822168221782218822198222082221822228222382224822258222682227822288222982230822318223282233822348223582236822378223882239822408224182242822438224482245822468224782248822498225082251822528225382254822558225682257822588225982260822618226282263822648226582266822678226882269822708227182272822738227482275822768227782278822798228082281822828228382284822858228682287822888228982290822918229282293822948229582296822978229882299823008230182302823038230482305823068230782308823098231082311823128231382314823158231682317823188231982320823218232282323823248232582326823278232882329823308233182332823338233482335823368233782338823398234082341823428234382344823458234682347823488234982350823518235282353823548235582356823578235882359823608236182362823638236482365823668236782368823698237082371823728237382374823758237682377823788237982380823818238282383823848238582386823878238882389823908239182392823938239482395823968239782398823998240082401824028240382404824058240682407824088240982410824118241282413824148241582416824178241882419824208242182422824238242482425824268242782428824298243082431824328243382434824358243682437824388243982440824418244282443824448244582446824478244882449824508245182452824538245482455824568245782458824598246082461824628246382464824658246682467824688246982470824718247282473824748247582476824778247882479824808248182482824838248482485824868248782488824898249082491824928249382494824958249682497824988249982500825018250282503825048250582506825078250882509825108251182512825138251482515825168251782518825198252082521825228252382524825258252682527825288252982530825318253282533825348253582536825378253882539825408254182542825438254482545825468254782548825498255082551825528255382554825558255682557825588255982560825618256282563825648256582566825678256882569825708257182572825738257482575825768257782578825798258082581825828258382584825858258682587825888258982590825918259282593825948259582596825978259882599826008260182602826038260482605826068260782608826098261082611826128261382614826158261682617826188261982620826218262282623826248262582626826278262882629826308263182632826338263482635826368263782638826398264082641826428264382644826458264682647826488264982650826518265282653826548265582656826578265882659826608266182662826638266482665826668266782668826698267082671826728267382674826758267682677826788267982680826818268282683826848268582686826878268882689826908269182692826938269482695826968269782698826998270082701827028270382704827058270682707827088270982710827118271282713827148271582716827178271882719827208272182722827238272482725827268272782728827298273082731827328273382734827358273682737827388273982740827418274282743827448274582746827478274882749827508275182752827538275482755827568275782758827598276082761827628276382764827658276682767827688276982770827718277282773827748277582776827778277882779827808278182782827838278482785827868278782788827898279082791827928279382794827958279682797827988279982800828018280282803828048280582806828078280882809828108281182812828138281482815828168281782818828198282082821828228282382824828258282682827828288282982830828318283282833828348283582836828378283882839828408284182842828438284482845828468284782848828498285082851828528285382854828558285682857828588285982860828618286282863828648286582866828678286882869828708287182872828738287482875828768287782878828798288082881828828288382884828858288682887828888288982890828918289282893828948289582896828978289882899829008290182902829038290482905829068290782908829098291082911829128291382914829158291682917829188291982920829218292282923829248292582926829278292882929829308293182932829338293482935829368293782938829398294082941829428294382944829458294682947829488294982950829518295282953829548295582956829578295882959829608296182962829638296482965829668296782968829698297082971829728297382974829758297682977829788297982980829818298282983829848298582986829878298882989829908299182992829938299482995829968299782998829998300083001830028300383004830058300683007830088300983010830118301283013830148301583016830178301883019830208302183022830238302483025830268302783028830298303083031830328303383034830358303683037830388303983040830418304283043830448304583046830478304883049830508305183052830538305483055830568305783058830598306083061830628306383064830658306683067830688306983070830718307283073830748307583076830778307883079830808308183082830838308483085830868308783088830898309083091830928309383094830958309683097830988309983100831018310283103831048310583106831078310883109831108311183112831138311483115831168311783118831198312083121831228312383124831258312683127831288312983130831318313283133831348313583136831378313883139831408314183142831438314483145831468314783148831498315083151831528315383154831558315683157831588315983160831618316283163831648316583166831678316883169831708317183172831738317483175831768317783178831798318083181831828318383184831858318683187831888318983190831918319283193831948319583196831978319883199832008320183202832038320483205832068320783208832098321083211832128321383214832158321683217832188321983220832218322283223832248322583226832278322883229832308323183232832338323483235832368323783238832398324083241832428324383244832458324683247832488324983250832518325283253832548325583256832578325883259832608326183262832638326483265832668326783268832698327083271832728327383274832758327683277832788327983280832818328283283832848328583286832878328883289832908329183292832938329483295832968329783298832998330083301833028330383304833058330683307833088330983310833118331283313833148331583316833178331883319833208332183322833238332483325833268332783328833298333083331833328333383334833358333683337833388333983340833418334283343833448334583346833478334883349833508335183352833538335483355833568335783358833598336083361833628336383364833658336683367833688336983370833718337283373833748337583376833778337883379833808338183382833838338483385833868338783388833898339083391833928339383394833958339683397833988339983400834018340283403834048340583406834078340883409834108341183412834138341483415834168341783418834198342083421834228342383424834258342683427834288342983430834318343283433834348343583436834378343883439834408344183442834438344483445834468344783448834498345083451834528345383454834558345683457834588345983460834618346283463834648346583466834678346883469834708347183472834738347483475834768347783478834798348083481834828348383484834858348683487834888348983490834918349283493834948349583496834978349883499835008350183502835038350483505835068350783508835098351083511835128351383514835158351683517835188351983520835218352283523835248352583526835278352883529835308353183532835338353483535835368353783538835398354083541835428354383544835458354683547835488354983550835518355283553835548355583556835578355883559835608356183562835638356483565835668356783568835698357083571835728357383574835758357683577835788357983580835818358283583835848358583586835878358883589835908359183592835938359483595835968359783598835998360083601836028360383604836058360683607836088360983610836118361283613836148361583616836178361883619836208362183622836238362483625836268362783628836298363083631836328363383634836358363683637836388363983640836418364283643836448364583646836478364883649836508365183652836538365483655836568365783658836598366083661836628366383664836658366683667836688366983670836718367283673836748367583676836778367883679836808368183682836838368483685836868368783688836898369083691836928369383694836958369683697836988369983700837018370283703837048370583706837078370883709837108371183712837138371483715837168371783718837198372083721837228372383724837258372683727837288372983730837318373283733837348373583736837378373883739837408374183742837438374483745837468374783748837498375083751837528375383754837558375683757837588375983760837618376283763837648376583766837678376883769837708377183772837738377483775837768377783778837798378083781837828378383784837858378683787837888378983790837918379283793837948379583796837978379883799838008380183802838038380483805838068380783808838098381083811838128381383814838158381683817838188381983820838218382283823838248382583826838278382883829838308383183832838338383483835838368383783838838398384083841838428384383844838458384683847838488384983850838518385283853838548385583856838578385883859838608386183862838638386483865838668386783868838698387083871838728387383874838758387683877838788387983880838818388283883838848388583886838878388883889838908389183892838938389483895838968389783898838998390083901839028390383904839058390683907839088390983910839118391283913839148391583916839178391883919839208392183922839238392483925839268392783928839298393083931839328393383934839358393683937839388393983940839418394283943839448394583946839478394883949839508395183952839538395483955839568395783958839598396083961839628396383964839658396683967839688396983970839718397283973839748397583976839778397883979839808398183982839838398483985839868398783988839898399083991839928399383994839958399683997839988399984000840018400284003840048400584006840078400884009840108401184012840138401484015840168401784018840198402084021840228402384024840258402684027840288402984030840318403284033840348403584036840378403884039840408404184042840438404484045840468404784048840498405084051840528405384054840558405684057840588405984060840618406284063840648406584066840678406884069840708407184072840738407484075840768407784078840798408084081840828408384084840858408684087840888408984090840918409284093840948409584096840978409884099841008410184102841038410484105841068410784108841098411084111841128411384114841158411684117841188411984120841218412284123841248412584126841278412884129841308413184132841338413484135841368413784138841398414084141841428414384144841458414684147841488414984150841518415284153841548415584156841578415884159841608416184162841638416484165841668416784168841698417084171841728417384174841758417684177841788417984180841818418284183841848418584186841878418884189841908419184192841938419484195841968419784198841998420084201842028420384204842058420684207842088420984210842118421284213842148421584216842178421884219842208422184222842238422484225842268422784228842298423084231842328423384234842358423684237842388423984240842418424284243842448424584246842478424884249842508425184252842538425484255842568425784258842598426084261842628426384264842658426684267842688426984270842718427284273842748427584276842778427884279842808428184282842838428484285842868428784288842898429084291842928429384294842958429684297842988429984300843018430284303843048430584306843078430884309843108431184312843138431484315843168431784318843198432084321843228432384324843258432684327843288432984330843318433284333843348433584336843378433884339843408434184342843438434484345843468434784348843498435084351843528435384354843558435684357843588435984360843618436284363843648436584366843678436884369843708437184372843738437484375843768437784378843798438084381843828438384384843858438684387843888438984390843918439284393843948439584396843978439884399844008440184402844038440484405844068440784408844098441084411844128441384414844158441684417844188441984420844218442284423844248442584426844278442884429844308443184432844338443484435844368443784438844398444084441844428444384444844458444684447844488444984450844518445284453844548445584456844578445884459844608446184462844638446484465844668446784468844698447084471844728447384474844758447684477844788447984480844818448284483844848448584486844878448884489844908449184492844938449484495844968449784498844998450084501845028450384504845058450684507845088450984510845118451284513845148451584516845178451884519845208452184522845238452484525845268452784528845298453084531845328453384534845358453684537845388453984540845418454284543845448454584546845478454884549845508455184552845538455484555845568455784558845598456084561845628456384564845658456684567845688456984570845718457284573845748457584576845778457884579845808458184582845838458484585845868458784588845898459084591845928459384594845958459684597845988459984600846018460284603846048460584606846078460884609846108461184612846138461484615846168461784618846198462084621846228462384624846258462684627846288462984630846318463284633846348463584636846378463884639846408464184642846438464484645846468464784648846498465084651846528465384654846558465684657846588465984660846618466284663846648466584666846678466884669846708467184672846738467484675846768467784678846798468084681846828468384684846858468684687846888468984690846918469284693846948469584696846978469884699847008470184702847038470484705847068470784708847098471084711847128471384714847158471684717847188471984720847218472284723847248472584726847278472884729847308473184732847338473484735847368473784738847398474084741847428474384744847458474684747847488474984750847518475284753847548475584756847578475884759847608476184762847638476484765847668476784768847698477084771847728477384774847758477684777847788477984780847818478284783847848478584786847878478884789847908479184792847938479484795847968479784798847998480084801848028480384804848058480684807848088480984810848118481284813848148481584816848178481884819848208482184822848238482484825848268482784828848298483084831848328483384834848358483684837848388483984840848418484284843848448484584846848478484884849848508485184852848538485484855848568485784858848598486084861848628486384864848658486684867848688486984870848718487284873848748487584876848778487884879848808488184882848838488484885848868488784888848898489084891848928489384894848958489684897848988489984900849018490284903849048490584906849078490884909849108491184912849138491484915849168491784918849198492084921849228492384924849258492684927849288492984930849318493284933849348493584936849378493884939849408494184942849438494484945849468494784948849498495084951849528495384954849558495684957849588495984960849618496284963849648496584966849678496884969849708497184972849738497484975849768497784978849798498084981849828498384984849858498684987849888498984990849918499284993849948499584996849978499884999850008500185002850038500485005850068500785008850098501085011850128501385014850158501685017850188501985020850218502285023850248502585026850278502885029850308503185032850338503485035850368503785038850398504085041850428504385044850458504685047850488504985050850518505285053850548505585056850578505885059850608506185062850638506485065850668506785068850698507085071850728507385074850758507685077850788507985080850818508285083850848508585086850878508885089850908509185092850938509485095850968509785098850998510085101851028510385104851058510685107851088510985110851118511285113851148511585116851178511885119851208512185122851238512485125851268512785128851298513085131851328513385134851358513685137851388513985140851418514285143851448514585146851478514885149851508515185152851538515485155851568515785158851598516085161851628516385164851658516685167851688516985170851718517285173851748517585176851778517885179851808518185182851838518485185851868518785188851898519085191851928519385194851958519685197851988519985200852018520285203852048520585206852078520885209852108521185212852138521485215852168521785218852198522085221852228522385224852258522685227852288522985230852318523285233852348523585236852378523885239852408524185242852438524485245852468524785248852498525085251852528525385254852558525685257852588525985260852618526285263852648526585266852678526885269852708527185272852738527485275852768527785278852798528085281852828528385284852858528685287852888528985290852918529285293852948529585296852978529885299853008530185302853038530485305853068530785308853098531085311853128531385314853158531685317853188531985320853218532285323853248532585326853278532885329853308533185332853338533485335853368533785338853398534085341853428534385344853458534685347853488534985350853518535285353853548535585356853578535885359853608536185362853638536485365853668536785368853698537085371853728537385374853758537685377853788537985380853818538285383853848538585386853878538885389853908539185392853938539485395853968539785398853998540085401854028540385404854058540685407854088540985410854118541285413854148541585416854178541885419854208542185422854238542485425854268542785428854298543085431854328543385434854358543685437854388543985440854418544285443854448544585446854478544885449854508545185452854538545485455854568545785458854598546085461854628546385464854658546685467854688546985470854718547285473854748547585476854778547885479854808548185482854838548485485854868548785488854898549085491854928549385494854958549685497854988549985500855018550285503855048550585506855078550885509855108551185512855138551485515855168551785518855198552085521855228552385524855258552685527855288552985530855318553285533855348553585536855378553885539855408554185542855438554485545855468554785548855498555085551855528555385554855558555685557855588555985560855618556285563855648556585566855678556885569855708557185572855738557485575855768557785578855798558085581855828558385584855858558685587855888558985590855918559285593855948559585596855978559885599856008560185602856038560485605856068560785608856098561085611856128561385614856158561685617856188561985620856218562285623856248562585626856278562885629856308563185632856338563485635856368563785638856398564085641856428564385644856458564685647856488564985650856518565285653856548565585656856578565885659856608566185662856638566485665856668566785668856698567085671856728567385674856758567685677856788567985680856818568285683856848568585686856878568885689856908569185692856938569485695856968569785698856998570085701857028570385704857058570685707857088570985710857118571285713857148571585716857178571885719857208572185722857238572485725857268572785728857298573085731857328573385734857358573685737857388573985740857418574285743857448574585746857478574885749857508575185752857538575485755857568575785758857598576085761857628576385764857658576685767857688576985770857718577285773857748577585776857778577885779857808578185782857838578485785857868578785788857898579085791857928579385794857958579685797857988579985800858018580285803858048580585806858078580885809858108581185812858138581485815858168581785818858198582085821858228582385824858258582685827858288582985830858318583285833858348583585836858378583885839858408584185842858438584485845858468584785848858498585085851858528585385854858558585685857858588585985860858618586285863858648586585866858678586885869858708587185872858738587485875858768587785878858798588085881858828588385884858858588685887858888588985890858918589285893858948589585896858978589885899859008590185902859038590485905859068590785908859098591085911859128591385914859158591685917859188591985920859218592285923859248592585926859278592885929859308593185932859338593485935859368593785938859398594085941859428594385944859458594685947859488594985950859518595285953859548595585956859578595885959859608596185962859638596485965859668596785968859698597085971859728597385974859758597685977859788597985980859818598285983859848598585986859878598885989859908599185992859938599485995859968599785998859998600086001860028600386004860058600686007860088600986010860118601286013860148601586016860178601886019860208602186022860238602486025860268602786028860298603086031860328603386034860358603686037860388603986040860418604286043860448604586046860478604886049860508605186052860538605486055860568605786058860598606086061860628606386064860658606686067860688606986070860718607286073860748607586076860778607886079860808608186082860838608486085860868608786088860898609086091860928609386094860958609686097860988609986100861018610286103861048610586106861078610886109861108611186112861138611486115861168611786118861198612086121861228612386124861258612686127861288612986130861318613286133861348613586136861378613886139861408614186142861438614486145861468614786148861498615086151861528615386154861558615686157861588615986160861618616286163861648616586166861678616886169861708617186172861738617486175861768617786178861798618086181861828618386184861858618686187861888618986190861918619286193861948619586196861978619886199862008620186202862038620486205862068620786208862098621086211862128621386214862158621686217862188621986220862218622286223862248622586226862278622886229862308623186232862338623486235862368623786238862398624086241862428624386244862458624686247862488624986250862518625286253862548625586256862578625886259862608626186262862638626486265862668626786268862698627086271862728627386274862758627686277862788627986280862818628286283862848628586286862878628886289862908629186292862938629486295862968629786298862998630086301863028630386304863058630686307863088630986310863118631286313863148631586316863178631886319863208632186322863238632486325863268632786328863298633086331863328633386334863358633686337863388633986340863418634286343863448634586346863478634886349863508635186352863538635486355863568635786358863598636086361863628636386364863658636686367863688636986370863718637286373863748637586376863778637886379863808638186382863838638486385863868638786388863898639086391863928639386394863958639686397863988639986400864018640286403864048640586406864078640886409864108641186412864138641486415864168641786418864198642086421864228642386424864258642686427864288642986430864318643286433864348643586436864378643886439864408644186442864438644486445864468644786448864498645086451864528645386454864558645686457864588645986460864618646286463864648646586466864678646886469864708647186472864738647486475864768647786478864798648086481864828648386484864858648686487864888648986490864918649286493864948649586496864978649886499865008650186502865038650486505865068650786508865098651086511865128651386514865158651686517865188651986520865218652286523865248652586526865278652886529865308653186532865338653486535865368653786538865398654086541865428654386544865458654686547865488654986550865518655286553865548655586556865578655886559865608656186562865638656486565865668656786568865698657086571865728657386574865758657686577865788657986580865818658286583865848658586586865878658886589865908659186592865938659486595865968659786598865998660086601866028660386604866058660686607866088660986610866118661286613866148661586616866178661886619866208662186622866238662486625866268662786628866298663086631866328663386634866358663686637866388663986640866418664286643866448664586646866478664886649866508665186652866538665486655866568665786658866598666086661866628666386664866658666686667866688666986670866718667286673866748667586676866778667886679866808668186682866838668486685866868668786688866898669086691866928669386694866958669686697866988669986700867018670286703867048670586706867078670886709867108671186712867138671486715867168671786718867198672086721867228672386724867258672686727867288672986730867318673286733867348673586736867378673886739867408674186742867438674486745867468674786748867498675086751867528675386754867558675686757867588675986760867618676286763867648676586766867678676886769867708677186772867738677486775867768677786778867798678086781867828678386784867858678686787867888678986790867918679286793867948679586796867978679886799868008680186802868038680486805868068680786808868098681086811868128681386814868158681686817868188681986820868218682286823868248682586826868278682886829868308683186832868338683486835868368683786838868398684086841868428684386844868458684686847868488684986850868518685286853868548685586856868578685886859868608686186862868638686486865868668686786868868698687086871868728687386874868758687686877868788687986880868818688286883868848688586886868878688886889868908689186892868938689486895868968689786898868998690086901869028690386904869058690686907869088690986910869118691286913869148691586916869178691886919869208692186922869238692486925869268692786928869298693086931869328693386934869358693686937869388693986940869418694286943869448694586946869478694886949869508695186952869538695486955869568695786958869598696086961869628696386964869658696686967869688696986970869718697286973869748697586976869778697886979869808698186982869838698486985869868698786988869898699086991869928699386994869958699686997869988699987000870018700287003870048700587006870078700887009870108701187012870138701487015870168701787018870198702087021870228702387024870258702687027870288702987030870318703287033870348703587036870378703887039870408704187042870438704487045870468704787048870498705087051870528705387054870558705687057870588705987060870618706287063870648706587066870678706887069870708707187072870738707487075870768707787078870798708087081870828708387084870858708687087870888708987090870918709287093870948709587096870978709887099871008710187102871038710487105871068710787108871098711087111871128711387114871158711687117871188711987120871218712287123871248712587126871278712887129871308713187132871338713487135871368713787138871398714087141871428714387144871458714687147871488714987150871518715287153871548715587156871578715887159871608716187162871638716487165871668716787168871698717087171871728717387174871758717687177871788717987180871818718287183871848718587186871878718887189871908719187192871938719487195871968719787198871998720087201872028720387204872058720687207872088720987210872118721287213872148721587216872178721887219872208722187222872238722487225872268722787228872298723087231872328723387234872358723687237872388723987240872418724287243872448724587246872478724887249872508725187252872538725487255872568725787258872598726087261872628726387264872658726687267872688726987270872718727287273872748727587276872778727887279872808728187282872838728487285872868728787288872898729087291872928729387294872958729687297872988729987300873018730287303873048730587306873078730887309873108731187312873138731487315873168731787318873198732087321873228732387324873258732687327873288732987330873318733287333873348733587336873378733887339873408734187342873438734487345873468734787348873498735087351873528735387354873558735687357873588735987360873618736287363873648736587366873678736887369873708737187372873738737487375873768737787378873798738087381873828738387384873858738687387873888738987390873918739287393873948739587396873978739887399874008740187402874038740487405874068740787408874098741087411874128741387414874158741687417874188741987420874218742287423874248742587426874278742887429874308743187432874338743487435874368743787438874398744087441874428744387444874458744687447874488744987450874518745287453874548745587456874578745887459874608746187462874638746487465874668746787468874698747087471874728747387474874758747687477874788747987480874818748287483874848748587486874878748887489874908749187492874938749487495874968749787498874998750087501875028750387504875058750687507875088750987510875118751287513875148751587516875178751887519875208752187522875238752487525875268752787528875298753087531875328753387534875358753687537875388753987540875418754287543875448754587546875478754887549875508755187552875538755487555875568755787558875598756087561875628756387564875658756687567875688756987570875718757287573875748757587576875778757887579875808758187582875838758487585875868758787588875898759087591875928759387594875958759687597875988759987600876018760287603876048760587606876078760887609876108761187612876138761487615876168761787618876198762087621876228762387624876258762687627876288762987630876318763287633876348763587636876378763887639876408764187642876438764487645876468764787648876498765087651876528765387654876558765687657876588765987660876618766287663876648766587666876678766887669876708767187672876738767487675876768767787678876798768087681876828768387684876858768687687876888768987690876918769287693876948769587696876978769887699877008770187702877038770487705877068770787708877098771087711877128771387714877158771687717877188771987720877218772287723877248772587726877278772887729877308773187732877338773487735877368773787738877398774087741877428774387744877458774687747877488774987750877518775287753877548775587756877578775887759877608776187762877638776487765877668776787768877698777087771877728777387774877758777687777877788777987780877818778287783877848778587786877878778887789877908779187792877938779487795877968779787798877998780087801878028780387804878058780687807878088780987810878118781287813878148781587816878178781887819878208782187822878238782487825878268782787828878298783087831878328783387834878358783687837878388783987840878418784287843878448784587846878478784887849878508785187852878538785487855878568785787858878598786087861878628786387864878658786687867878688786987870878718787287873878748787587876878778787887879878808788187882878838788487885878868788787888878898789087891878928789387894878958789687897878988789987900879018790287903879048790587906879078790887909879108791187912879138791487915879168791787918879198792087921879228792387924879258792687927879288792987930879318793287933879348793587936879378793887939879408794187942879438794487945879468794787948879498795087951879528795387954879558795687957879588795987960879618796287963879648796587966879678796887969879708797187972879738797487975879768797787978879798798087981879828798387984879858798687987879888798987990879918799287993879948799587996879978799887999880008800188002880038800488005880068800788008880098801088011880128801388014880158801688017880188801988020880218802288023880248802588026880278802888029880308803188032880338803488035880368803788038880398804088041880428804388044880458804688047880488804988050880518805288053880548805588056880578805888059880608806188062880638806488065880668806788068880698807088071880728807388074880758807688077880788807988080880818808288083880848808588086880878808888089880908809188092880938809488095880968809788098880998810088101881028810388104881058810688107881088810988110881118811288113881148811588116881178811888119881208812188122881238812488125881268812788128881298813088131881328813388134881358813688137881388813988140881418814288143881448814588146881478814888149881508815188152881538815488155881568815788158881598816088161881628816388164881658816688167881688816988170881718817288173881748817588176881778817888179881808818188182881838818488185881868818788188881898819088191881928819388194881958819688197881988819988200882018820288203882048820588206882078820888209882108821188212882138821488215882168821788218882198822088221882228822388224882258822688227882288822988230882318823288233882348823588236882378823888239882408824188242882438824488245882468824788248882498825088251882528825388254882558825688257882588825988260882618826288263882648826588266882678826888269882708827188272882738827488275882768827788278882798828088281882828828388284882858828688287882888828988290882918829288293882948829588296882978829888299883008830188302883038830488305883068830788308883098831088311883128831388314883158831688317883188831988320883218832288323883248832588326883278832888329883308833188332883338833488335883368833788338883398834088341883428834388344883458834688347883488834988350883518835288353883548835588356883578835888359883608836188362883638836488365883668836788368883698837088371883728837388374883758837688377883788837988380883818838288383883848838588386883878838888389883908839188392883938839488395883968839788398883998840088401884028840388404884058840688407884088840988410884118841288413884148841588416884178841888419884208842188422884238842488425884268842788428884298843088431884328843388434884358843688437884388843988440884418844288443884448844588446884478844888449884508845188452884538845488455884568845788458884598846088461884628846388464884658846688467884688846988470884718847288473884748847588476884778847888479884808848188482884838848488485884868848788488884898849088491884928849388494884958849688497884988849988500885018850288503885048850588506885078850888509885108851188512885138851488515885168851788518885198852088521885228852388524885258852688527885288852988530885318853288533885348853588536885378853888539885408854188542885438854488545885468854788548885498855088551885528855388554885558855688557885588855988560885618856288563885648856588566885678856888569885708857188572885738857488575885768857788578885798858088581885828858388584885858858688587885888858988590885918859288593885948859588596885978859888599886008860188602886038860488605886068860788608886098861088611886128861388614886158861688617886188861988620886218862288623886248862588626886278862888629886308863188632886338863488635886368863788638886398864088641886428864388644886458864688647886488864988650886518865288653886548865588656886578865888659886608866188662886638866488665886668866788668886698867088671886728867388674886758867688677886788867988680886818868288683886848868588686886878868888689886908869188692886938869488695886968869788698886998870088701887028870388704887058870688707887088870988710887118871288713887148871588716887178871888719887208872188722887238872488725887268872788728887298873088731887328873388734887358873688737887388873988740887418874288743887448874588746887478874888749887508875188752887538875488755887568875788758887598876088761887628876388764887658876688767887688876988770887718877288773887748877588776887778877888779887808878188782887838878488785887868878788788887898879088791887928879388794887958879688797887988879988800888018880288803888048880588806888078880888809888108881188812888138881488815888168881788818888198882088821888228882388824888258882688827888288882988830888318883288833888348883588836888378883888839888408884188842888438884488845888468884788848888498885088851888528885388854888558885688857888588885988860888618886288863888648886588866888678886888869888708887188872888738887488875888768887788878888798888088881888828888388884888858888688887888888888988890888918889288893888948889588896888978889888899889008890188902889038890488905889068890788908889098891088911889128891388914889158891688917889188891988920889218892288923889248892588926889278892888929889308893188932889338893488935889368893788938889398894088941889428894388944889458894688947889488894988950889518895288953889548895588956889578895888959889608896188962889638896488965889668896788968889698897088971889728897388974889758897688977889788897988980889818898288983889848898588986889878898888989889908899188992889938899488995889968899788998889998900089001890028900389004890058900689007890088900989010890118901289013890148901589016890178901889019890208902189022890238902489025890268902789028890298903089031890328903389034890358903689037890388903989040890418904289043890448904589046890478904889049890508905189052890538905489055890568905789058890598906089061890628906389064890658906689067890688906989070890718907289073890748907589076890778907889079890808908189082890838908489085890868908789088890898909089091890928909389094890958909689097890988909989100891018910289103891048910589106891078910889109891108911189112891138911489115891168911789118891198912089121891228912389124891258912689127891288912989130891318913289133891348913589136891378913889139891408914189142891438914489145891468914789148891498915089151891528915389154891558915689157891588915989160891618916289163891648916589166891678916889169891708917189172891738917489175891768917789178891798918089181891828918389184891858918689187891888918989190891918919289193891948919589196891978919889199892008920189202892038920489205892068920789208892098921089211892128921389214892158921689217892188921989220892218922289223892248922589226892278922889229892308923189232892338923489235892368923789238892398924089241892428924389244892458924689247892488924989250892518925289253892548925589256892578925889259892608926189262892638926489265892668926789268892698927089271892728927389274892758927689277892788927989280892818928289283892848928589286892878928889289892908929189292892938929489295892968929789298892998930089301893028930389304893058930689307893088930989310893118931289313893148931589316893178931889319893208932189322893238932489325893268932789328893298933089331893328933389334893358933689337893388933989340893418934289343893448934589346893478934889349893508935189352893538935489355893568935789358893598936089361893628936389364893658936689367893688936989370893718937289373893748937589376893778937889379893808938189382893838938489385893868938789388893898939089391893928939389394893958939689397893988939989400894018940289403894048940589406894078940889409894108941189412894138941489415894168941789418894198942089421894228942389424894258942689427894288942989430894318943289433894348943589436894378943889439894408944189442894438944489445894468944789448894498945089451894528945389454894558945689457894588945989460894618946289463894648946589466894678946889469894708947189472894738947489475894768947789478894798948089481894828948389484894858948689487894888948989490894918949289493894948949589496894978949889499895008950189502895038950489505895068950789508895098951089511895128951389514895158951689517895188951989520895218952289523895248952589526895278952889529895308953189532895338953489535895368953789538895398954089541895428954389544895458954689547895488954989550895518955289553895548955589556895578955889559895608956189562895638956489565895668956789568895698957089571895728957389574895758957689577895788957989580895818958289583895848958589586895878958889589895908959189592895938959489595895968959789598895998960089601896028960389604896058960689607896088960989610896118961289613896148961589616896178961889619896208962189622896238962489625896268962789628896298963089631896328963389634896358963689637896388963989640896418964289643896448964589646896478964889649896508965189652896538965489655896568965789658896598966089661896628966389664896658966689667896688966989670896718967289673896748967589676896778967889679896808968189682896838968489685896868968789688896898969089691896928969389694896958969689697896988969989700897018970289703897048970589706897078970889709897108971189712897138971489715897168971789718897198972089721897228972389724897258972689727897288972989730897318973289733897348973589736897378973889739897408974189742897438974489745897468974789748897498975089751897528975389754897558975689757897588975989760897618976289763897648976589766897678976889769897708977189772897738977489775897768977789778897798978089781897828978389784897858978689787897888978989790897918979289793897948979589796897978979889799898008980189802898038980489805898068980789808898098981089811898128981389814898158981689817898188981989820898218982289823898248982589826898278982889829898308983189832898338983489835898368983789838898398984089841898428984389844898458984689847898488984989850898518985289853898548985589856898578985889859898608986189862898638986489865898668986789868898698987089871898728987389874898758987689877898788987989880898818988289883898848988589886898878988889889898908989189892898938989489895898968989789898898998990089901899028990389904899058990689907899088990989910899118991289913899148991589916899178991889919899208992189922899238992489925899268992789928899298993089931899328993389934899358993689937899388993989940899418994289943899448994589946899478994889949899508995189952899538995489955899568995789958899598996089961899628996389964899658996689967899688996989970899718997289973899748997589976899778997889979899808998189982899838998489985899868998789988899898999089991899928999389994899958999689997899988999990000900019000290003900049000590006900079000890009900109001190012900139001490015900169001790018900199002090021900229002390024900259002690027900289002990030900319003290033900349003590036900379003890039900409004190042900439004490045900469004790048900499005090051900529005390054900559005690057900589005990060900619006290063900649006590066900679006890069900709007190072900739007490075900769007790078900799008090081900829008390084900859008690087900889008990090900919009290093900949009590096900979009890099901009010190102901039010490105901069010790108901099011090111901129011390114901159011690117901189011990120901219012290123901249012590126901279012890129901309013190132901339013490135901369013790138901399014090141901429014390144901459014690147901489014990150901519015290153901549015590156901579015890159901609016190162901639016490165901669016790168901699017090171901729017390174901759017690177901789017990180901819018290183901849018590186901879018890189901909019190192901939019490195901969019790198901999020090201902029020390204902059020690207902089020990210902119021290213902149021590216902179021890219902209022190222902239022490225902269022790228902299023090231902329023390234902359023690237902389023990240902419024290243902449024590246902479024890249902509025190252902539025490255902569025790258902599026090261902629026390264902659026690267902689026990270902719027290273902749027590276902779027890279902809028190282902839028490285902869028790288902899029090291902929029390294902959029690297902989029990300903019030290303903049030590306903079030890309903109031190312903139031490315903169031790318903199032090321903229032390324903259032690327903289032990330903319033290333903349033590336903379033890339903409034190342903439034490345903469034790348903499035090351903529035390354903559035690357903589035990360903619036290363903649036590366903679036890369903709037190372903739037490375903769037790378903799038090381903829038390384903859038690387903889038990390903919039290393903949039590396903979039890399904009040190402904039040490405904069040790408904099041090411904129041390414904159041690417904189041990420904219042290423904249042590426904279042890429904309043190432904339043490435904369043790438904399044090441904429044390444904459044690447904489044990450904519045290453904549045590456904579045890459904609046190462904639046490465904669046790468904699047090471904729047390474904759047690477904789047990480904819048290483904849048590486904879048890489904909049190492904939049490495904969049790498904999050090501905029050390504905059050690507905089050990510905119051290513905149051590516905179051890519905209052190522905239052490525905269052790528905299053090531905329053390534905359053690537905389053990540905419054290543905449054590546905479054890549905509055190552905539055490555905569055790558905599056090561905629056390564905659056690567905689056990570905719057290573905749057590576905779057890579905809058190582905839058490585905869058790588905899059090591905929059390594905959059690597905989059990600906019060290603906049060590606906079060890609906109061190612906139061490615906169061790618906199062090621906229062390624906259062690627906289062990630906319063290633906349063590636906379063890639906409064190642906439064490645906469064790648906499065090651906529065390654906559065690657906589065990660906619066290663906649066590666906679066890669906709067190672906739067490675906769067790678906799068090681906829068390684906859068690687906889068990690906919069290693906949069590696906979069890699907009070190702907039070490705907069070790708907099071090711907129071390714907159071690717907189071990720907219072290723907249072590726907279072890729907309073190732907339073490735907369073790738907399074090741907429074390744907459074690747907489074990750907519075290753907549075590756907579075890759907609076190762907639076490765907669076790768907699077090771907729077390774907759077690777907789077990780907819078290783907849078590786907879078890789907909079190792907939079490795907969079790798907999080090801908029080390804908059080690807908089080990810908119081290813908149081590816908179081890819908209082190822908239082490825908269082790828908299083090831908329083390834908359083690837908389083990840908419084290843908449084590846908479084890849908509085190852908539085490855908569085790858908599086090861908629086390864908659086690867908689086990870908719087290873908749087590876908779087890879908809088190882908839088490885908869088790888908899089090891908929089390894908959089690897908989089990900909019090290903909049090590906909079090890909909109091190912909139091490915909169091790918909199092090921909229092390924909259092690927909289092990930909319093290933909349093590936909379093890939909409094190942909439094490945909469094790948909499095090951909529095390954909559095690957909589095990960909619096290963909649096590966909679096890969909709097190972909739097490975909769097790978909799098090981909829098390984909859098690987909889098990990909919099290993909949099590996909979099890999910009100191002910039100491005910069100791008910099101091011910129101391014910159101691017910189101991020910219102291023910249102591026910279102891029910309103191032910339103491035910369103791038910399104091041910429104391044910459104691047910489104991050910519105291053910549105591056910579105891059910609106191062910639106491065910669106791068910699107091071910729107391074910759107691077910789107991080910819108291083910849108591086910879108891089910909109191092910939109491095910969109791098910999110091101911029110391104911059110691107911089110991110911119111291113911149111591116911179111891119911209112191122911239112491125911269112791128911299113091131911329113391134911359113691137911389113991140911419114291143911449114591146911479114891149911509115191152911539115491155911569115791158911599116091161911629116391164911659116691167911689116991170911719117291173911749117591176911779117891179911809118191182911839118491185911869118791188911899119091191911929119391194911959119691197911989119991200912019120291203912049120591206912079120891209912109121191212912139121491215912169121791218912199122091221912229122391224912259122691227912289122991230912319123291233912349123591236912379123891239912409124191242912439124491245912469124791248912499125091251912529125391254912559125691257912589125991260912619126291263912649126591266912679126891269912709127191272912739127491275912769127791278912799128091281912829128391284912859128691287912889128991290912919129291293912949129591296912979129891299913009130191302913039130491305913069130791308913099131091311913129131391314913159131691317913189131991320913219132291323913249132591326913279132891329913309133191332913339133491335913369133791338913399134091341913429134391344913459134691347913489134991350913519135291353913549135591356913579135891359913609136191362913639136491365913669136791368913699137091371913729137391374913759137691377913789137991380913819138291383913849138591386913879138891389913909139191392913939139491395913969139791398913999140091401914029140391404914059140691407914089140991410914119141291413914149141591416914179141891419914209142191422914239142491425914269142791428914299143091431914329143391434914359143691437914389143991440914419144291443914449144591446914479144891449914509145191452914539145491455914569145791458914599146091461914629146391464914659146691467914689146991470914719147291473914749147591476914779147891479914809148191482914839148491485914869148791488914899149091491914929149391494914959149691497914989149991500915019150291503915049150591506915079150891509915109151191512915139151491515915169151791518915199152091521915229152391524915259152691527915289152991530915319153291533915349153591536915379153891539915409154191542915439154491545915469154791548915499155091551915529155391554915559155691557915589155991560915619156291563915649156591566915679156891569915709157191572915739157491575915769157791578915799158091581915829158391584915859158691587915889158991590915919159291593915949159591596915979159891599916009160191602916039160491605916069160791608916099161091611916129161391614916159161691617916189161991620916219162291623916249162591626916279162891629916309163191632916339163491635916369163791638916399164091641916429164391644916459164691647916489164991650916519165291653916549165591656916579165891659916609166191662916639166491665916669166791668916699167091671916729167391674916759167691677916789167991680916819168291683916849168591686916879168891689916909169191692916939169491695916969169791698916999170091701917029170391704917059170691707917089170991710917119171291713917149171591716917179171891719917209172191722917239172491725917269172791728917299173091731917329173391734917359173691737917389173991740917419174291743917449174591746917479174891749917509175191752917539175491755917569175791758917599176091761917629176391764917659176691767917689176991770917719177291773917749177591776917779177891779917809178191782917839178491785917869178791788917899179091791917929179391794917959179691797917989179991800918019180291803918049180591806918079180891809918109181191812918139181491815918169181791818918199182091821918229182391824918259182691827918289182991830918319183291833918349183591836918379183891839918409184191842918439184491845918469184791848918499185091851918529185391854918559185691857918589185991860918619186291863918649186591866918679186891869918709187191872918739187491875918769187791878918799188091881918829188391884918859188691887918889188991890918919189291893918949189591896918979189891899919009190191902919039190491905919069190791908919099191091911919129191391914919159191691917919189191991920919219192291923919249192591926919279192891929919309193191932919339193491935919369193791938919399194091941919429194391944919459194691947919489194991950919519195291953919549195591956919579195891959919609196191962919639196491965919669196791968919699197091971919729197391974919759197691977919789197991980919819198291983919849198591986919879198891989919909199191992919939199491995919969199791998919999200092001920029200392004920059200692007920089200992010920119201292013920149201592016920179201892019920209202192022920239202492025920269202792028920299203092031920329203392034920359203692037920389203992040920419204292043920449204592046920479204892049920509205192052920539205492055920569205792058920599206092061920629206392064920659206692067920689206992070920719207292073920749207592076920779207892079920809208192082920839208492085920869208792088920899209092091920929209392094920959209692097920989209992100921019210292103921049210592106921079210892109921109211192112921139211492115921169211792118921199212092121921229212392124921259212692127921289212992130921319213292133921349213592136921379213892139921409214192142921439214492145921469214792148921499215092151921529215392154921559215692157921589215992160921619216292163921649216592166921679216892169921709217192172921739217492175921769217792178921799218092181921829218392184921859218692187921889218992190921919219292193921949219592196921979219892199922009220192202922039220492205922069220792208922099221092211922129221392214922159221692217922189221992220922219222292223922249222592226922279222892229922309223192232922339223492235922369223792238922399224092241922429224392244922459224692247922489224992250922519225292253922549225592256922579225892259922609226192262922639226492265922669226792268922699227092271922729227392274922759227692277922789227992280922819228292283922849228592286922879228892289922909229192292922939229492295922969229792298922999230092301923029230392304923059230692307923089230992310923119231292313923149231592316923179231892319923209232192322923239232492325923269232792328923299233092331923329233392334923359233692337923389233992340923419234292343923449234592346923479234892349923509235192352923539235492355923569235792358923599236092361923629236392364923659236692367923689236992370923719237292373923749237592376923779237892379923809238192382923839238492385923869238792388923899239092391923929239392394923959239692397923989239992400924019240292403924049240592406924079240892409924109241192412924139241492415924169241792418924199242092421924229242392424924259242692427924289242992430924319243292433924349243592436924379243892439924409244192442924439244492445924469244792448924499245092451924529245392454924559245692457924589245992460924619246292463924649246592466924679246892469924709247192472924739247492475924769247792478924799248092481924829248392484924859248692487924889248992490924919249292493924949249592496924979249892499925009250192502925039250492505925069250792508925099251092511925129251392514925159251692517925189251992520925219252292523925249252592526925279252892529925309253192532925339253492535925369253792538925399254092541925429254392544925459254692547925489254992550925519255292553925549255592556925579255892559925609256192562925639256492565925669256792568925699257092571925729257392574925759257692577925789257992580925819258292583925849258592586925879258892589925909259192592925939259492595925969259792598925999260092601926029260392604926059260692607926089260992610926119261292613926149261592616926179261892619926209262192622926239262492625926269262792628926299263092631926329263392634926359263692637926389263992640926419264292643926449264592646926479264892649926509265192652926539265492655926569265792658926599266092661926629266392664926659266692667926689266992670926719267292673926749267592676926779267892679926809268192682926839268492685926869268792688926899269092691926929269392694926959269692697926989269992700927019270292703927049270592706927079270892709927109271192712927139271492715927169271792718927199272092721927229272392724927259272692727927289272992730927319273292733927349273592736927379273892739927409274192742927439274492745927469274792748927499275092751927529275392754927559275692757927589275992760927619276292763927649276592766927679276892769927709277192772927739277492775927769277792778927799278092781927829278392784927859278692787927889278992790927919279292793927949279592796927979279892799928009280192802928039280492805928069280792808928099281092811928129281392814928159281692817928189281992820928219282292823928249282592826928279282892829928309283192832928339283492835928369283792838928399284092841928429284392844928459284692847928489284992850928519285292853928549285592856928579285892859928609286192862928639286492865928669286792868928699287092871928729287392874928759287692877928789287992880928819288292883928849288592886928879288892889928909289192892928939289492895928969289792898928999290092901929029290392904929059290692907929089290992910929119291292913929149291592916929179291892919929209292192922929239292492925929269292792928929299293092931929329293392934929359293692937929389293992940929419294292943929449294592946929479294892949929509295192952929539295492955929569295792958929599296092961929629296392964929659296692967929689296992970929719297292973929749297592976929779297892979929809298192982929839298492985929869298792988929899299092991929929299392994929959299692997929989299993000930019300293003930049300593006930079300893009930109301193012930139301493015930169301793018930199302093021930229302393024930259302693027930289302993030930319303293033930349303593036930379303893039930409304193042930439304493045930469304793048930499305093051930529305393054930559305693057930589305993060930619306293063930649306593066930679306893069930709307193072930739307493075930769307793078930799308093081930829308393084930859308693087930889308993090930919309293093930949309593096930979309893099931009310193102931039310493105931069310793108931099311093111931129311393114931159311693117931189311993120931219312293123931249312593126931279312893129931309313193132931339313493135931369313793138931399314093141931429314393144931459314693147931489314993150931519315293153931549315593156931579315893159931609316193162931639316493165931669316793168931699317093171931729317393174931759317693177931789317993180931819318293183931849318593186931879318893189931909319193192931939319493195931969319793198931999320093201932029320393204932059320693207932089320993210932119321293213932149321593216932179321893219932209322193222932239322493225932269322793228932299323093231932329323393234932359323693237932389323993240932419324293243932449324593246932479324893249932509325193252932539325493255932569325793258932599326093261932629326393264932659326693267932689326993270932719327293273932749327593276932779327893279932809328193282932839328493285932869328793288932899329093291932929329393294932959329693297932989329993300933019330293303933049330593306933079330893309933109331193312933139331493315933169331793318933199332093321933229332393324933259332693327933289332993330933319333293333933349333593336933379333893339933409334193342933439334493345933469334793348933499335093351933529335393354933559335693357933589335993360933619336293363933649336593366933679336893369933709337193372933739337493375933769337793378933799338093381933829338393384933859338693387933889338993390933919339293393933949339593396933979339893399934009340193402934039340493405934069340793408934099341093411934129341393414934159341693417934189341993420934219342293423934249342593426934279342893429934309343193432934339343493435934369343793438934399344093441934429344393444934459344693447934489344993450934519345293453934549345593456934579345893459934609346193462934639346493465934669346793468934699347093471934729347393474934759347693477934789347993480934819348293483934849348593486934879348893489934909349193492934939349493495934969349793498934999350093501935029350393504935059350693507935089350993510935119351293513935149351593516935179351893519935209352193522935239352493525935269352793528935299353093531935329353393534935359353693537935389353993540935419354293543935449354593546935479354893549935509355193552935539355493555935569355793558935599356093561935629356393564935659356693567935689356993570935719357293573935749357593576935779357893579935809358193582935839358493585935869358793588935899359093591935929359393594935959359693597935989359993600936019360293603936049360593606936079360893609936109361193612936139361493615936169361793618936199362093621936229362393624936259362693627936289362993630936319363293633936349363593636936379363893639936409364193642936439364493645936469364793648936499365093651936529365393654936559365693657936589365993660936619366293663936649366593666936679366893669936709367193672936739367493675936769367793678936799368093681936829368393684936859368693687936889368993690936919369293693936949369593696936979369893699937009370193702937039370493705937069370793708937099371093711937129371393714937159371693717937189371993720937219372293723937249372593726937279372893729937309373193732937339373493735937369373793738937399374093741937429374393744937459374693747937489374993750937519375293753937549375593756937579375893759937609376193762937639376493765937669376793768937699377093771937729377393774937759377693777937789377993780937819378293783937849378593786937879378893789937909379193792937939379493795937969379793798937999380093801938029380393804938059380693807938089380993810938119381293813938149381593816938179381893819938209382193822938239382493825938269382793828938299383093831938329383393834938359383693837938389383993840938419384293843938449384593846938479384893849938509385193852938539385493855938569385793858938599386093861938629386393864938659386693867938689386993870938719387293873938749387593876938779387893879938809388193882938839388493885938869388793888938899389093891938929389393894938959389693897938989389993900939019390293903939049390593906939079390893909939109391193912939139391493915939169391793918939199392093921939229392393924939259392693927939289392993930939319393293933939349393593936939379393893939939409394193942939439394493945939469394793948939499395093951939529395393954939559395693957939589395993960939619396293963939649396593966939679396893969939709397193972939739397493975939769397793978939799398093981939829398393984939859398693987939889398993990939919399293993939949399593996939979399893999940009400194002940039400494005940069400794008940099401094011940129401394014940159401694017940189401994020940219402294023940249402594026940279402894029940309403194032940339403494035940369403794038940399404094041940429404394044940459404694047940489404994050940519405294053940549405594056940579405894059940609406194062940639406494065940669406794068940699407094071940729407394074940759407694077940789407994080940819408294083940849408594086940879408894089940909409194092940939409494095940969409794098940999410094101941029410394104941059410694107941089410994110941119411294113941149411594116941179411894119941209412194122941239412494125941269412794128941299413094131941329413394134941359413694137941389413994140941419414294143941449414594146941479414894149941509415194152941539415494155941569415794158941599416094161941629416394164941659416694167941689416994170941719417294173941749417594176941779417894179941809418194182941839418494185941869418794188941899419094191941929419394194941959419694197941989419994200942019420294203942049420594206942079420894209942109421194212942139421494215942169421794218942199422094221942229422394224942259422694227942289422994230942319423294233942349423594236942379423894239942409424194242942439424494245942469424794248942499425094251942529425394254942559425694257942589425994260942619426294263942649426594266942679426894269942709427194272942739427494275942769427794278942799428094281942829428394284942859428694287942889428994290942919429294293942949429594296942979429894299943009430194302943039430494305943069430794308943099431094311943129431394314943159431694317943189431994320943219432294323943249432594326943279432894329943309433194332943339433494335943369433794338943399434094341943429434394344943459434694347943489434994350943519435294353943549435594356943579435894359943609436194362943639436494365943669436794368943699437094371943729437394374943759437694377943789437994380943819438294383943849438594386943879438894389943909439194392943939439494395943969439794398943999440094401944029440394404944059440694407944089440994410944119441294413944149441594416944179441894419944209442194422944239442494425944269442794428944299443094431944329443394434944359443694437944389443994440944419444294443944449444594446944479444894449944509445194452944539445494455944569445794458944599446094461944629446394464944659446694467944689446994470944719447294473944749447594476944779447894479944809448194482944839448494485944869448794488944899449094491944929449394494944959449694497944989449994500945019450294503945049450594506945079450894509945109451194512945139451494515945169451794518945199452094521945229452394524945259452694527945289452994530945319453294533945349453594536945379453894539945409454194542945439454494545945469454794548945499455094551945529455394554945559455694557945589455994560945619456294563945649456594566945679456894569945709457194572945739457494575945769457794578945799458094581945829458394584945859458694587945889458994590945919459294593945949459594596945979459894599946009460194602946039460494605946069460794608946099461094611946129461394614946159461694617946189461994620946219462294623946249462594626946279462894629946309463194632946339463494635946369463794638946399464094641946429464394644946459464694647946489464994650946519465294653946549465594656946579465894659946609466194662946639466494665946669466794668946699467094671946729467394674946759467694677946789467994680946819468294683946849468594686946879468894689946909469194692946939469494695946969469794698946999470094701947029470394704947059470694707947089470994710947119471294713947149471594716947179471894719947209472194722947239472494725947269472794728947299473094731947329473394734947359473694737947389473994740947419474294743947449474594746947479474894749947509475194752947539475494755947569475794758947599476094761947629476394764947659476694767947689476994770947719477294773947749477594776947779477894779947809478194782947839478494785947869478794788947899479094791947929479394794947959479694797947989479994800948019480294803948049480594806948079480894809948109481194812948139481494815948169481794818948199482094821948229482394824948259482694827948289482994830948319483294833948349483594836948379483894839948409484194842948439484494845948469484794848948499485094851948529485394854948559485694857948589485994860948619486294863948649486594866948679486894869948709487194872948739487494875948769487794878948799488094881948829488394884948859488694887948889488994890948919489294893948949489594896948979489894899949009490194902949039490494905949069490794908949099491094911949129491394914949159491694917949189491994920949219492294923949249492594926949279492894929949309493194932949339493494935949369493794938949399494094941949429494394944949459494694947949489494994950949519495294953949549495594956949579495894959949609496194962949639496494965949669496794968949699497094971949729497394974949759497694977949789497994980949819498294983949849498594986949879498894989949909499194992949939499494995949969499794998949999500095001950029500395004950059500695007950089500995010950119501295013950149501595016950179501895019950209502195022950239502495025950269502795028950299503095031950329503395034950359503695037950389503995040950419504295043950449504595046950479504895049950509505195052950539505495055950569505795058950599506095061950629506395064950659506695067950689506995070950719507295073950749507595076950779507895079950809508195082950839508495085950869508795088950899509095091950929509395094950959509695097950989509995100951019510295103951049510595106951079510895109951109511195112951139511495115951169511795118951199512095121951229512395124951259512695127951289512995130951319513295133951349513595136951379513895139951409514195142951439514495145951469514795148951499515095151951529515395154951559515695157951589515995160951619516295163951649516595166951679516895169951709517195172951739517495175951769517795178951799518095181951829518395184951859518695187951889518995190951919519295193951949519595196951979519895199952009520195202952039520495205952069520795208952099521095211952129521395214952159521695217952189521995220952219522295223952249522595226952279522895229952309523195232952339523495235952369523795238952399524095241952429524395244952459524695247952489524995250952519525295253952549525595256952579525895259952609526195262952639526495265952669526795268952699527095271952729527395274952759527695277952789527995280952819528295283952849528595286952879528895289952909529195292952939529495295952969529795298952999530095301953029530395304953059530695307953089530995310953119531295313953149531595316953179531895319953209532195322953239532495325953269532795328953299533095331953329533395334953359533695337953389533995340953419534295343953449534595346953479534895349953509535195352953539535495355953569535795358953599536095361953629536395364953659536695367953689536995370953719537295373953749537595376953779537895379953809538195382953839538495385953869538795388953899539095391953929539395394953959539695397953989539995400954019540295403954049540595406954079540895409954109541195412954139541495415954169541795418954199542095421954229542395424954259542695427954289542995430954319543295433954349543595436954379543895439954409544195442954439544495445954469544795448954499545095451954529545395454954559545695457954589545995460954619546295463954649546595466954679546895469954709547195472954739547495475954769547795478954799548095481954829548395484954859548695487954889548995490954919549295493954949549595496954979549895499955009550195502955039550495505955069550795508955099551095511955129551395514955159551695517955189551995520955219552295523955249552595526955279552895529955309553195532955339553495535955369553795538955399554095541955429554395544955459554695547955489554995550955519555295553955549555595556955579555895559955609556195562955639556495565955669556795568955699557095571955729557395574955759557695577955789557995580955819558295583955849558595586955879558895589955909559195592955939559495595955969559795598955999560095601956029560395604956059560695607956089560995610956119561295613956149561595616956179561895619956209562195622956239562495625956269562795628956299563095631956329563395634956359563695637956389563995640956419564295643956449564595646956479564895649956509565195652956539565495655956569565795658956599566095661956629566395664956659566695667956689566995670956719567295673956749567595676956779567895679956809568195682956839568495685956869568795688956899569095691956929569395694956959569695697956989569995700957019570295703957049570595706957079570895709957109571195712957139571495715957169571795718957199572095721957229572395724957259572695727957289572995730957319573295733957349573595736957379573895739957409574195742957439574495745957469574795748957499575095751957529575395754957559575695757957589575995760957619576295763957649576595766957679576895769957709577195772957739577495775957769577795778957799578095781957829578395784957859578695787957889578995790957919579295793957949579595796957979579895799958009580195802958039580495805958069580795808958099581095811958129581395814958159581695817958189581995820958219582295823958249582595826958279582895829958309583195832958339583495835958369583795838958399584095841958429584395844958459584695847958489584995850958519585295853958549585595856958579585895859958609586195862958639586495865958669586795868958699587095871958729587395874958759587695877958789587995880958819588295883958849588595886958879588895889958909589195892958939589495895958969589795898958999590095901959029590395904959059590695907959089590995910959119591295913959149591595916959179591895919959209592195922959239592495925959269592795928959299593095931959329593395934959359593695937959389593995940959419594295943959449594595946959479594895949959509595195952959539595495955959569595795958959599596095961959629596395964959659596695967959689596995970959719597295973959749597595976959779597895979959809598195982959839598495985959869598795988959899599095991959929599395994959959599695997959989599996000960019600296003960049600596006960079600896009960109601196012960139601496015960169601796018960199602096021960229602396024960259602696027960289602996030960319603296033960349603596036960379603896039960409604196042960439604496045960469604796048960499605096051960529605396054960559605696057960589605996060960619606296063960649606596066960679606896069960709607196072960739607496075960769607796078960799608096081960829608396084960859608696087960889608996090960919609296093960949609596096960979609896099961009610196102961039610496105961069610796108961099611096111961129611396114961159611696117961189611996120961219612296123961249612596126961279612896129961309613196132961339613496135961369613796138961399614096141961429614396144961459614696147961489614996150961519615296153961549615596156961579615896159961609616196162961639616496165961669616796168961699617096171961729617396174961759617696177961789617996180961819618296183961849618596186961879618896189961909619196192961939619496195961969619796198961999620096201962029620396204962059620696207962089620996210962119621296213962149621596216962179621896219962209622196222962239622496225962269622796228962299623096231962329623396234962359623696237962389623996240962419624296243962449624596246962479624896249962509625196252962539625496255962569625796258962599626096261962629626396264962659626696267962689626996270962719627296273962749627596276962779627896279962809628196282962839628496285962869628796288962899629096291962929629396294962959629696297962989629996300963019630296303963049630596306963079630896309963109631196312963139631496315963169631796318963199632096321963229632396324963259632696327963289632996330963319633296333963349633596336963379633896339963409634196342963439634496345963469634796348963499635096351963529635396354963559635696357963589635996360963619636296363963649636596366963679636896369963709637196372963739637496375963769637796378963799638096381963829638396384963859638696387963889638996390963919639296393963949639596396963979639896399964009640196402964039640496405964069640796408964099641096411964129641396414964159641696417964189641996420964219642296423964249642596426964279642896429964309643196432964339643496435964369643796438964399644096441964429644396444964459644696447964489644996450964519645296453964549645596456964579645896459964609646196462964639646496465964669646796468964699647096471964729647396474964759647696477964789647996480964819648296483964849648596486964879648896489964909649196492964939649496495964969649796498964999650096501965029650396504965059650696507965089650996510965119651296513965149651596516965179651896519965209652196522965239652496525965269652796528965299653096531965329653396534965359653696537965389653996540965419654296543965449654596546965479654896549965509655196552965539655496555965569655796558965599656096561965629656396564965659656696567965689656996570965719657296573965749657596576965779657896579965809658196582965839658496585965869658796588965899659096591965929659396594965959659696597965989659996600966019660296603966049660596606966079660896609966109661196612966139661496615966169661796618966199662096621966229662396624966259662696627966289662996630966319663296633966349663596636966379663896639966409664196642966439664496645966469664796648966499665096651966529665396654966559665696657966589665996660966619666296663966649666596666966679666896669966709667196672966739667496675966769667796678966799668096681966829668396684966859668696687966889668996690966919669296693966949669596696966979669896699967009670196702967039670496705967069670796708967099671096711967129671396714967159671696717967189671996720967219672296723967249672596726967279672896729967309673196732967339673496735967369673796738967399674096741967429674396744967459674696747967489674996750967519675296753967549675596756967579675896759967609676196762967639676496765967669676796768967699677096771967729677396774967759677696777967789677996780967819678296783967849678596786967879678896789967909679196792967939679496795967969679796798967999680096801968029680396804968059680696807968089680996810968119681296813968149681596816968179681896819968209682196822968239682496825968269682796828968299683096831968329683396834968359683696837968389683996840968419684296843968449684596846968479684896849968509685196852968539685496855968569685796858968599686096861968629686396864968659686696867968689686996870968719687296873968749687596876968779687896879968809688196882968839688496885968869688796888968899689096891968929689396894968959689696897968989689996900969019690296903969049690596906969079690896909969109691196912969139691496915969169691796918969199692096921969229692396924969259692696927969289692996930969319693296933969349693596936969379693896939969409694196942969439694496945969469694796948969499695096951969529695396954969559695696957969589695996960969619696296963969649696596966969679696896969969709697196972969739697496975969769697796978969799698096981969829698396984969859698696987969889698996990969919699296993969949699596996969979699896999970009700197002970039700497005970069700797008970099701097011970129701397014970159701697017970189701997020970219702297023970249702597026970279702897029970309703197032970339703497035970369703797038970399704097041970429704397044970459704697047970489704997050970519705297053970549705597056970579705897059970609706197062970639706497065970669706797068970699707097071970729707397074970759707697077970789707997080970819708297083970849708597086970879708897089970909709197092970939709497095970969709797098970999710097101971029710397104971059710697107971089710997110971119711297113971149711597116971179711897119971209712197122971239712497125971269712797128971299713097131971329713397134971359713697137971389713997140971419714297143971449714597146971479714897149971509715197152971539715497155971569715797158971599716097161971629716397164971659716697167971689716997170971719717297173971749717597176971779717897179971809718197182971839718497185971869718797188971899719097191971929719397194971959719697197971989719997200972019720297203972049720597206972079720897209972109721197212972139721497215972169721797218972199722097221972229722397224972259722697227972289722997230972319723297233972349723597236972379723897239972409724197242972439724497245972469724797248972499725097251972529725397254972559725697257972589725997260972619726297263972649726597266972679726897269972709727197272972739727497275972769727797278972799728097281972829728397284972859728697287972889728997290972919729297293972949729597296972979729897299973009730197302973039730497305973069730797308973099731097311973129731397314973159731697317973189731997320973219732297323973249732597326973279732897329973309733197332973339733497335973369733797338973399734097341973429734397344973459734697347973489734997350973519735297353973549735597356973579735897359973609736197362973639736497365973669736797368973699737097371973729737397374973759737697377973789737997380973819738297383973849738597386973879738897389973909739197392973939739497395973969739797398973999740097401974029740397404974059740697407974089740997410974119741297413974149741597416974179741897419974209742197422974239742497425974269742797428974299743097431974329743397434974359743697437974389743997440974419744297443974449744597446974479744897449974509745197452974539745497455974569745797458974599746097461974629746397464974659746697467974689746997470974719747297473974749747597476974779747897479974809748197482974839748497485974869748797488974899749097491974929749397494974959749697497974989749997500975019750297503975049750597506975079750897509975109751197512975139751497515975169751797518975199752097521975229752397524975259752697527975289752997530975319753297533975349753597536975379753897539975409754197542975439754497545975469754797548975499755097551975529755397554975559755697557975589755997560975619756297563975649756597566975679756897569975709757197572975739757497575975769757797578975799758097581975829758397584975859758697587975889758997590975919759297593975949759597596975979759897599976009760197602976039760497605976069760797608976099761097611976129761397614976159761697617976189761997620976219762297623976249762597626976279762897629976309763197632976339763497635976369763797638976399764097641976429764397644976459764697647976489764997650976519765297653976549765597656976579765897659976609766197662976639766497665976669766797668976699767097671976729767397674976759767697677976789767997680976819768297683976849768597686976879768897689976909769197692976939769497695976969769797698976999770097701977029770397704977059770697707977089770997710977119771297713977149771597716977179771897719977209772197722977239772497725977269772797728977299773097731977329773397734977359773697737977389773997740977419774297743977449774597746977479774897749977509775197752977539775497755977569775797758977599776097761977629776397764977659776697767977689776997770977719777297773977749777597776977779777897779977809778197782977839778497785977869778797788977899779097791977929779397794977959779697797977989779997800978019780297803978049780597806978079780897809978109781197812978139781497815978169781797818978199782097821978229782397824978259782697827978289782997830978319783297833978349783597836978379783897839978409784197842978439784497845978469784797848978499785097851978529785397854978559785697857978589785997860978619786297863978649786597866978679786897869978709787197872978739787497875978769787797878978799788097881978829788397884978859788697887978889788997890978919789297893978949789597896978979789897899979009790197902979039790497905979069790797908979099791097911979129791397914979159791697917979189791997920979219792297923979249792597926979279792897929979309793197932979339793497935979369793797938979399794097941979429794397944979459794697947979489794997950979519795297953979549795597956979579795897959979609796197962979639796497965979669796797968979699797097971979729797397974979759797697977979789797997980979819798297983979849798597986979879798897989979909799197992979939799497995979969799797998979999800098001980029800398004980059800698007980089800998010980119801298013980149801598016980179801898019980209802198022980239802498025980269802798028980299803098031980329803398034980359803698037980389803998040980419804298043980449804598046980479804898049980509805198052980539805498055980569805798058980599806098061980629806398064980659806698067980689806998070980719807298073980749807598076980779807898079980809808198082980839808498085980869808798088980899809098091980929809398094980959809698097980989809998100981019810298103981049810598106981079810898109981109811198112981139811498115981169811798118981199812098121981229812398124981259812698127981289812998130981319813298133981349813598136981379813898139981409814198142981439814498145981469814798148981499815098151981529815398154981559815698157981589815998160981619816298163981649816598166981679816898169981709817198172981739817498175981769817798178981799818098181981829818398184981859818698187981889818998190981919819298193981949819598196981979819898199982009820198202982039820498205982069820798208982099821098211982129821398214982159821698217982189821998220982219822298223982249822598226982279822898229982309823198232982339823498235982369823798238982399824098241982429824398244982459824698247982489824998250982519825298253982549825598256982579825898259982609826198262982639826498265982669826798268982699827098271982729827398274982759827698277982789827998280982819828298283982849828598286982879828898289982909829198292982939829498295982969829798298982999830098301983029830398304983059830698307983089830998310983119831298313983149831598316983179831898319983209832198322983239832498325983269832798328983299833098331983329833398334983359833698337983389833998340983419834298343983449834598346983479834898349983509835198352983539835498355983569835798358983599836098361983629836398364983659836698367983689836998370983719837298373983749837598376983779837898379983809838198382983839838498385983869838798388983899839098391983929839398394983959839698397983989839998400984019840298403984049840598406984079840898409984109841198412984139841498415984169841798418984199842098421984229842398424984259842698427984289842998430984319843298433984349843598436984379843898439984409844198442984439844498445984469844798448984499845098451984529845398454984559845698457984589845998460984619846298463984649846598466984679846898469984709847198472984739847498475984769847798478984799848098481984829848398484984859848698487984889848998490984919849298493984949849598496984979849898499985009850198502985039850498505985069850798508985099851098511985129851398514985159851698517985189851998520985219852298523985249852598526985279852898529985309853198532985339853498535985369853798538985399854098541985429854398544985459854698547985489854998550985519855298553985549855598556985579855898559985609856198562985639856498565985669856798568985699857098571985729857398574985759857698577985789857998580985819858298583985849858598586985879858898589985909859198592985939859498595985969859798598985999860098601986029860398604986059860698607986089860998610986119861298613986149861598616986179861898619986209862198622986239862498625986269862798628986299863098631986329863398634986359863698637986389863998640986419864298643986449864598646986479864898649986509865198652986539865498655986569865798658986599866098661986629866398664986659866698667986689866998670986719867298673986749867598676986779867898679986809868198682986839868498685986869868798688986899869098691986929869398694986959869698697986989869998700987019870298703987049870598706987079870898709987109871198712987139871498715987169871798718987199872098721987229872398724987259872698727987289872998730987319873298733987349873598736987379873898739987409874198742987439874498745987469874798748987499875098751987529875398754987559875698757987589875998760987619876298763987649876598766987679876898769987709877198772987739877498775987769877798778987799878098781987829878398784987859878698787987889878998790987919879298793987949879598796987979879898799988009880198802988039880498805988069880798808988099881098811988129881398814988159881698817988189881998820988219882298823988249882598826988279882898829988309883198832988339883498835988369883798838988399884098841988429884398844988459884698847988489884998850988519885298853988549885598856988579885898859988609886198862988639886498865988669886798868988699887098871988729887398874988759887698877988789887998880988819888298883988849888598886988879888898889988909889198892988939889498895988969889798898988999890098901989029890398904989059890698907989089890998910989119891298913989149891598916989179891898919989209892198922989239892498925989269892798928989299893098931989329893398934989359893698937989389893998940989419894298943989449894598946989479894898949989509895198952989539895498955989569895798958989599896098961989629896398964989659896698967989689896998970989719897298973989749897598976989779897898979989809898198982989839898498985989869898798988989899899098991989929899398994989959899698997989989899999000990019900299003990049900599006990079900899009990109901199012990139901499015990169901799018990199902099021990229902399024990259902699027990289902999030990319903299033990349903599036990379903899039990409904199042990439904499045990469904799048990499905099051990529905399054990559905699057990589905999060990619906299063990649906599066990679906899069990709907199072990739907499075990769907799078990799908099081990829908399084990859908699087990889908999090990919909299093990949909599096990979909899099991009910199102991039910499105991069910799108991099911099111991129911399114991159911699117991189911999120991219912299123991249912599126991279912899129991309913199132991339913499135991369913799138991399914099141991429914399144991459914699147991489914999150991519915299153991549915599156991579915899159991609916199162991639916499165991669916799168991699917099171991729917399174991759917699177991789917999180991819918299183991849918599186991879918899189991909919199192991939919499195991969919799198991999920099201992029920399204992059920699207992089920999210992119921299213992149921599216992179921899219992209922199222992239922499225992269922799228992299923099231992329923399234992359923699237992389923999240992419924299243992449924599246992479924899249992509925199252992539925499255992569925799258992599926099261992629926399264992659926699267992689926999270992719927299273992749927599276992779927899279992809928199282992839928499285992869928799288992899929099291992929929399294992959929699297992989929999300993019930299303993049930599306993079930899309993109931199312993139931499315993169931799318993199932099321993229932399324993259932699327993289932999330993319933299333993349933599336993379933899339993409934199342993439934499345993469934799348993499935099351993529935399354993559935699357993589935999360993619936299363993649936599366993679936899369993709937199372993739937499375993769937799378993799938099381993829938399384993859938699387993889938999390993919939299393993949939599396993979939899399994009940199402994039940499405994069940799408994099941099411994129941399414994159941699417994189941999420994219942299423994249942599426994279942899429994309943199432994339943499435994369943799438994399944099441994429944399444994459944699447994489944999450994519945299453994549945599456994579945899459994609946199462994639946499465994669946799468994699947099471994729947399474994759947699477994789947999480994819948299483994849948599486994879948899489994909949199492994939949499495994969949799498994999950099501995029950399504995059950699507995089950999510995119951299513995149951599516995179951899519995209952199522995239952499525995269952799528995299953099531995329953399534995359953699537995389953999540995419954299543995449954599546995479954899549995509955199552995539955499555995569955799558995599956099561995629956399564995659956699567995689956999570995719957299573995749957599576995779957899579995809958199582995839958499585995869958799588995899959099591995929959399594995959959699597995989959999600996019960299603996049960599606996079960899609996109961199612996139961499615996169961799618996199962099621996229962399624996259962699627996289962999630996319963299633996349963599636996379963899639996409964199642996439964499645996469964799648996499965099651996529965399654996559965699657996589965999660996619966299663996649966599666996679966899669996709967199672996739967499675996769967799678996799968099681996829968399684996859968699687996889968999690996919969299693996949969599696996979969899699997009970199702997039970499705997069970799708997099971099711997129971399714997159971699717997189971999720997219972299723997249972599726997279972899729997309973199732997339973499735997369973799738997399974099741997429974399744997459974699747997489974999750997519975299753997549975599756997579975899759997609976199762997639976499765997669976799768997699977099771997729977399774997759977699777997789977999780997819978299783997849978599786997879978899789997909979199792997939979499795997969979799798997999980099801998029980399804998059980699807998089980999810998119981299813998149981599816998179981899819998209982199822998239982499825998269982799828998299983099831998329983399834998359983699837998389983999840998419984299843998449984599846998479984899849998509985199852998539985499855998569985799858998599986099861998629986399864998659986699867998689986999870998719987299873998749987599876998779987899879998809988199882998839988499885998869988799888998899989099891998929989399894998959989699897998989989999900999019990299903999049990599906999079990899909999109991199912999139991499915999169991799918999199992099921999229992399924999259992699927999289992999930999319993299933999349993599936999379993899939999409994199942999439994499945999469994799948999499995099951999529995399954999559995699957999589995999960999619996299963999649996599966999679996899969999709997199972999739997499975999769997799978999799998099981999829998399984999859998699987999889998999990999919999299993999949999599996999979999899999100000100001100002100003100004100005100006100007100008100009100010100011100012100013100014100015100016100017100018100019100020100021100022100023100024100025100026100027100028100029100030100031100032100033100034100035100036100037100038100039100040100041100042100043100044100045100046100047100048100049100050100051100052100053100054100055100056100057100058100059100060100061100062100063100064100065100066100067100068100069100070100071100072100073100074100075100076100077100078100079100080100081100082100083100084100085100086100087100088100089100090100091100092100093100094100095100096100097100098100099100100100101100102100103100104100105100106100107100108100109100110100111100112100113100114100115100116100117100118100119100120100121100122100123100124100125100126100127100128100129100130100131100132100133100134100135100136100137100138100139100140100141100142100143100144100145100146100147100148100149100150100151100152100153100154100155100156100157100158100159100160100161100162100163100164100165100166100167100168100169100170100171100172100173100174100175100176100177100178100179100180100181100182100183100184100185100186100187100188100189100190100191100192100193100194100195100196100197100198100199100200100201100202100203100204100205100206100207100208100209100210100211100212100213100214100215100216100217100218100219100220100221100222100223100224100225100226100227100228100229100230100231100232100233100234100235100236100237100238100239100240100241100242100243100244100245100246100247100248100249100250100251100252100253100254100255100256100257100258100259100260100261100262100263100264100265100266100267100268100269100270100271100272100273100274100275100276100277100278100279100280100281100282100283100284100285100286100287100288100289100290100291100292100293100294100295100296100297100298100299100300100301100302100303100304100305100306100307100308100309100310100311100312100313100314100315100316100317100318100319100320100321100322100323100324100325100326100327100328100329100330100331100332100333100334100335100336100337100338100339100340100341100342100343100344100345100346100347100348100349100350100351100352100353100354100355100356100357100358100359100360100361100362100363100364100365100366100367100368100369100370100371100372100373100374100375100376100377100378100379100380100381100382100383100384100385100386100387100388100389100390100391100392100393100394100395100396100397100398100399100400100401100402100403100404100405100406100407100408100409100410100411100412100413100414100415100416100417100418100419100420100421100422100423100424100425100426100427100428100429100430100431100432100433100434100435100436100437100438100439100440100441100442100443100444100445100446100447100448100449100450100451100452100453100454100455100456100457100458100459100460100461100462100463100464100465100466100467100468100469100470100471100472100473100474100475100476100477100478100479100480100481100482100483100484100485100486100487100488100489100490100491100492100493100494100495100496100497100498100499100500100501100502100503100504100505100506100507100508100509100510100511100512100513100514100515100516100517100518100519100520100521100522100523100524100525100526100527100528100529100530100531100532100533100534100535100536100537100538100539100540100541100542100543100544100545100546100547100548100549100550100551100552100553100554100555100556100557100558100559100560100561100562100563100564100565100566100567100568100569100570100571100572100573100574100575100576100577100578100579100580100581100582100583100584100585100586100587100588100589100590100591100592100593100594100595100596100597100598100599100600100601100602100603100604100605100606100607100608100609100610100611100612100613100614100615100616100617100618100619100620100621100622100623100624100625100626100627100628100629100630100631100632100633100634100635100636100637100638100639100640100641100642100643100644100645100646100647100648100649100650100651100652100653100654100655100656100657100658100659100660100661100662100663100664100665100666100667100668100669100670100671100672100673100674100675100676100677100678100679100680100681100682100683100684100685100686100687100688100689100690100691100692100693100694100695100696100697100698100699100700100701100702100703100704100705100706100707100708100709100710100711100712100713100714100715100716100717100718100719100720100721100722100723100724100725100726100727100728100729100730100731100732100733100734100735100736100737100738100739100740100741100742100743100744100745100746100747100748100749100750100751100752100753100754100755100756100757100758100759100760100761100762100763100764100765100766100767100768100769100770100771100772100773100774100775100776100777100778100779100780100781100782100783100784100785100786100787100788100789100790100791100792100793100794100795100796100797100798100799100800100801100802100803100804100805100806100807100808100809100810100811100812100813100814100815100816100817100818100819100820100821100822100823100824100825100826100827100828100829100830100831100832100833100834100835100836100837100838100839100840100841100842100843100844100845100846100847100848100849100850100851100852100853100854100855100856100857100858100859100860100861100862100863100864100865100866100867100868100869100870100871100872100873100874100875100876100877100878100879100880100881100882100883100884100885100886100887100888100889100890100891100892100893100894100895100896100897100898100899100900100901100902100903100904100905100906100907100908100909100910100911100912100913100914100915100916100917100918100919100920100921100922100923100924100925100926100927100928100929100930100931100932100933100934100935100936100937100938100939100940100941100942100943100944100945100946100947100948100949100950100951100952100953100954100955100956100957100958100959100960100961100962100963100964100965100966100967100968100969100970100971100972100973100974100975100976100977100978100979100980100981100982100983100984100985100986100987100988100989100990100991100992100993100994100995100996100997100998100999101000101001101002101003101004101005101006101007101008101009101010101011101012101013101014101015101016101017101018101019101020101021101022101023101024101025101026101027101028101029101030101031101032101033101034101035101036101037101038101039101040101041101042101043101044101045101046101047101048101049101050101051101052101053101054101055101056101057101058101059101060101061101062101063101064101065101066101067101068101069101070101071101072101073101074101075101076101077101078101079101080101081101082101083101084101085101086101087101088101089101090101091101092101093101094101095101096101097101098101099101100101101101102101103101104101105101106101107101108101109101110101111101112101113101114101115101116101117101118101119101120101121101122101123101124101125101126101127101128101129101130101131101132101133101134101135101136101137101138101139101140101141101142101143101144101145101146101147101148101149101150101151101152101153101154101155101156101157101158101159101160101161101162101163101164101165101166101167101168101169101170101171101172101173101174101175101176101177101178101179101180101181101182101183101184101185101186101187101188101189101190101191101192101193101194101195101196101197101198101199101200101201101202101203101204101205101206101207101208101209101210101211101212101213101214101215101216101217101218101219101220101221101222101223101224101225101226101227101228101229101230101231101232101233101234101235101236101237101238101239101240101241101242101243101244101245101246101247101248101249101250101251101252101253101254101255101256101257101258101259101260101261101262101263101264101265101266101267101268101269101270101271101272101273101274101275101276101277101278101279101280101281101282101283101284101285101286101287101288101289101290101291101292101293101294101295101296101297101298101299101300101301101302101303101304101305101306101307101308101309101310101311101312101313101314101315101316101317101318101319101320101321101322101323101324101325101326101327101328101329101330101331101332101333101334101335101336101337101338101339101340101341101342101343101344101345101346101347101348101349101350101351101352101353101354101355101356101357101358101359101360101361101362101363101364101365101366101367101368101369101370101371101372101373101374101375101376101377101378101379101380101381101382101383101384101385101386101387101388101389101390101391101392101393101394101395101396101397101398101399101400101401101402101403101404101405101406101407101408101409101410101411101412101413101414101415101416101417101418101419101420101421101422101423101424101425101426101427101428101429101430101431101432101433101434101435101436101437101438101439101440101441101442101443101444101445101446101447101448101449101450101451101452101453101454101455101456101457101458101459101460101461101462101463101464101465101466101467101468101469101470101471101472101473101474101475101476101477101478101479101480101481101482101483101484101485101486101487101488101489101490101491101492101493101494101495101496101497101498101499101500101501101502101503101504101505101506101507101508101509101510101511101512101513101514101515101516101517101518101519101520101521101522101523101524101525101526101527101528101529101530101531101532101533101534101535101536101537101538101539101540101541101542101543101544101545101546101547101548101549101550101551101552101553101554101555101556101557101558101559101560101561101562101563101564101565101566101567101568101569101570101571101572101573101574101575101576101577101578101579101580101581101582101583101584101585101586101587101588101589101590101591101592101593101594101595101596101597101598101599101600101601101602101603101604101605101606101607101608101609101610101611101612101613101614101615101616101617101618101619101620101621101622101623101624101625101626101627101628101629101630101631101632101633101634101635101636101637101638101639101640101641101642101643101644101645101646101647101648101649101650101651101652101653101654101655101656101657101658101659101660101661101662101663101664101665101666101667101668101669101670101671101672101673101674101675101676101677101678101679101680101681101682101683101684101685101686101687101688101689101690101691101692101693101694101695101696101697101698101699101700101701101702101703101704101705101706101707101708101709101710101711101712101713101714101715101716101717101718101719101720101721101722101723101724101725101726101727101728101729101730101731101732101733101734101735101736101737101738101739101740101741101742101743101744101745101746101747101748101749101750101751101752101753101754101755101756101757101758101759101760101761101762101763101764101765101766101767101768101769101770101771101772101773101774101775101776101777101778101779101780101781101782101783101784101785101786101787101788101789101790101791101792101793101794101795101796101797101798101799101800101801101802101803101804101805101806101807101808101809101810101811101812101813101814101815101816101817101818101819101820101821101822101823101824101825101826101827101828101829101830101831101832101833101834101835101836101837101838101839101840101841101842101843101844101845101846101847101848101849101850101851101852101853101854101855101856101857101858101859101860101861101862101863101864101865101866101867101868101869101870101871101872101873101874101875101876101877101878101879101880101881101882101883101884101885101886101887101888101889101890101891101892101893101894101895101896101897101898101899101900101901101902101903101904101905101906101907101908101909101910101911101912101913101914101915101916101917101918101919101920101921101922101923101924101925101926101927101928101929101930101931101932101933101934101935101936101937101938101939101940101941101942101943101944101945101946101947101948101949101950101951101952101953101954101955101956101957101958101959101960101961101962101963101964101965101966101967101968101969101970101971101972101973101974101975101976101977101978101979101980101981101982101983101984101985101986101987101988101989101990101991101992101993101994101995101996101997101998101999102000102001102002102003102004102005102006102007102008102009102010102011102012102013102014102015102016102017102018102019102020102021102022102023102024102025102026102027102028102029102030102031102032102033102034102035102036102037102038102039102040102041102042102043102044102045102046102047102048102049102050102051102052102053102054102055102056102057102058102059102060102061102062102063102064102065102066102067102068102069102070102071102072102073102074102075102076102077102078102079102080102081102082102083102084102085102086102087102088102089102090102091102092102093102094102095102096102097102098102099102100102101102102102103102104102105102106102107102108102109102110102111102112102113102114102115102116102117102118102119102120102121102122102123102124102125102126102127102128102129102130102131102132102133102134102135102136102137102138102139102140102141102142102143102144102145102146102147102148102149102150102151102152102153102154102155102156102157102158102159102160102161102162102163102164102165102166102167102168102169102170102171102172102173102174102175102176102177102178102179102180102181102182102183102184102185102186102187102188102189102190102191102192102193102194102195102196102197102198102199102200102201102202102203102204102205102206102207102208102209102210102211102212102213102214102215102216102217102218102219102220102221102222102223102224102225102226102227102228102229102230102231102232102233102234102235102236102237102238102239102240102241102242102243102244102245102246102247102248102249102250102251102252102253102254102255102256102257102258102259102260102261102262102263102264102265102266102267102268102269102270102271102272102273102274102275102276102277102278102279102280102281102282102283102284102285102286102287102288102289102290102291102292102293102294102295102296102297102298102299102300102301102302102303102304102305102306102307102308102309102310102311102312102313102314102315102316102317102318102319102320102321102322102323102324102325102326102327102328102329102330102331102332102333102334102335102336102337102338102339102340102341102342102343102344102345102346102347102348102349102350102351102352102353102354102355102356102357102358102359102360102361102362102363102364102365102366102367102368102369102370102371102372102373102374102375102376102377102378102379102380102381102382102383102384102385102386102387102388102389102390102391102392102393102394102395102396102397102398102399102400102401102402102403102404102405102406102407102408102409102410102411102412102413102414102415102416102417102418102419102420102421102422102423102424102425102426102427102428102429102430102431102432102433102434102435102436102437102438102439102440102441102442102443102444102445102446102447102448102449102450102451102452102453102454102455102456102457102458102459102460102461102462102463102464102465102466102467102468102469102470102471102472102473102474102475102476102477102478102479102480102481102482102483102484102485102486102487102488102489102490102491102492102493102494102495102496102497102498102499102500102501102502102503102504102505102506102507102508102509102510102511102512102513102514102515102516102517102518102519102520102521102522102523102524102525102526102527102528102529102530102531102532102533102534102535102536102537102538102539102540102541102542102543102544102545102546102547102548102549102550102551102552102553102554102555102556102557102558102559102560102561102562102563102564102565102566102567102568102569102570102571102572102573102574102575102576102577102578102579102580102581102582102583102584102585102586102587102588102589102590102591102592102593102594102595102596102597102598102599102600102601102602102603102604102605102606102607102608102609102610102611102612102613102614102615102616102617102618102619102620102621102622102623102624102625102626102627102628102629102630102631102632102633102634102635102636102637102638102639102640102641102642102643102644102645102646102647102648102649102650102651102652102653102654102655102656102657102658102659102660102661102662102663102664102665102666102667102668102669102670102671102672102673102674102675102676102677102678102679102680102681102682102683102684102685102686102687102688102689102690102691102692102693102694102695102696102697102698102699102700102701102702102703102704102705102706102707102708102709102710102711102712102713102714102715102716102717102718102719102720102721102722102723102724102725102726102727102728102729102730102731102732102733102734102735102736102737102738102739102740102741102742102743102744102745102746102747102748102749102750102751102752102753102754102755102756102757102758102759102760102761102762102763102764102765102766102767102768102769102770102771102772102773102774102775102776102777102778102779102780102781102782102783102784102785102786102787102788102789102790102791102792102793102794102795102796102797102798102799102800102801102802102803102804102805102806102807102808102809102810102811102812102813102814102815102816102817102818102819102820102821102822102823102824102825102826102827102828102829102830102831102832102833102834102835102836102837102838102839102840102841102842102843102844102845102846102847102848102849102850102851102852102853102854102855102856102857102858102859102860102861102862102863102864102865102866102867102868102869102870102871102872102873102874102875102876102877102878102879102880102881102882102883102884102885102886102887102888102889102890102891102892102893102894102895102896102897102898102899102900102901102902102903102904102905102906102907102908102909102910102911102912102913102914102915102916102917102918102919102920102921102922102923102924102925102926102927102928102929102930102931102932102933102934102935102936102937102938102939102940102941102942102943102944102945102946102947102948102949102950102951102952102953102954102955102956102957102958102959102960102961102962102963102964102965102966102967102968102969102970102971102972102973102974102975102976102977102978102979102980102981102982102983102984102985102986102987102988102989102990102991102992102993102994102995102996102997102998102999103000103001103002103003103004103005103006103007103008103009103010103011103012103013103014103015103016103017103018103019103020103021103022103023103024103025103026103027103028103029103030103031103032103033103034103035103036103037103038103039103040103041103042103043103044103045103046103047103048103049103050103051103052103053103054103055103056103057103058103059103060103061103062103063103064103065103066103067103068103069103070103071103072103073103074103075103076103077103078103079103080103081103082103083103084103085103086103087103088103089103090103091103092103093103094103095103096103097103098103099103100103101103102103103103104103105103106103107103108103109103110103111103112103113103114103115103116103117103118103119103120103121103122103123103124103125103126103127103128103129103130103131103132103133103134103135103136103137103138103139103140103141103142103143103144103145103146103147103148103149103150103151103152103153103154103155103156103157103158103159103160103161103162103163103164103165103166103167103168103169103170103171103172103173103174103175103176103177103178103179103180103181103182103183103184103185103186103187103188103189103190103191103192103193103194103195103196103197103198103199103200103201103202103203103204103205103206103207103208103209103210103211103212103213103214103215103216103217103218103219103220103221103222103223103224103225103226103227103228103229103230103231103232103233103234103235103236103237103238103239103240103241103242103243103244103245103246103247103248103249103250103251103252103253103254103255103256103257103258103259103260103261103262103263103264103265103266103267103268103269103270103271103272103273103274103275103276103277103278103279103280103281103282103283103284103285103286103287103288103289103290103291103292103293103294103295103296103297103298103299103300103301103302103303103304103305103306103307103308103309103310103311103312103313103314103315103316103317103318103319103320103321103322103323103324103325103326103327103328103329103330103331103332103333103334103335103336103337103338103339103340103341103342103343103344103345103346103347103348103349103350103351103352103353103354103355103356103357103358103359103360103361103362103363103364103365103366103367103368103369103370103371103372103373103374103375103376103377103378103379103380103381103382103383103384103385103386103387103388103389103390103391103392103393103394103395103396103397103398103399103400103401103402103403103404103405103406103407103408103409103410103411103412103413103414103415103416103417103418103419103420103421103422103423103424103425103426103427103428103429103430103431103432103433103434103435103436103437103438103439103440103441103442103443103444103445103446103447103448103449103450103451103452103453103454103455103456103457103458103459103460103461103462103463103464103465103466103467103468103469103470103471103472103473103474103475103476103477103478103479103480103481103482103483103484103485103486103487103488103489103490103491103492103493103494103495103496103497103498103499103500103501103502103503103504103505103506103507103508103509103510103511103512103513103514103515103516103517103518103519103520103521103522103523103524103525103526103527103528103529103530103531103532103533103534103535103536103537103538103539103540103541103542103543103544103545103546103547103548103549103550103551103552103553103554103555103556103557103558103559103560103561103562103563103564103565103566103567103568103569103570103571103572103573103574103575103576103577103578103579103580103581103582103583103584103585103586103587103588103589103590103591103592103593103594103595103596103597103598103599103600103601103602103603103604103605103606103607103608103609103610103611103612103613103614103615103616103617103618103619103620103621103622103623103624103625103626103627103628103629103630103631103632103633103634103635103636103637103638103639103640103641103642103643103644103645103646103647103648103649103650103651103652103653103654103655103656103657103658103659103660103661103662103663103664103665103666103667103668103669103670103671103672103673103674103675103676103677103678103679103680103681103682103683103684103685103686103687103688103689103690103691103692103693103694103695103696103697103698103699103700103701103702103703103704103705103706103707103708103709103710103711103712103713103714103715103716103717103718103719103720103721103722103723103724103725103726103727103728103729103730103731103732103733103734103735103736103737103738103739103740103741103742103743103744103745103746103747103748103749103750103751103752103753103754103755103756103757103758103759103760103761103762103763103764103765103766103767103768103769103770103771103772103773103774103775103776103777103778103779103780103781103782103783103784103785103786103787103788103789103790103791103792103793103794103795103796103797103798103799103800103801103802103803103804103805103806103807103808103809103810103811103812103813103814103815103816103817103818103819103820103821103822103823103824103825103826103827103828103829103830103831103832103833103834103835103836103837103838103839103840103841103842103843103844103845103846103847103848103849103850103851103852103853103854103855103856103857103858103859103860103861103862103863103864103865103866103867103868103869103870103871103872103873103874103875103876103877103878103879103880103881103882103883103884103885103886103887103888103889103890103891103892103893103894103895103896103897103898103899103900103901103902103903103904103905103906103907103908103909103910103911103912103913103914103915103916103917103918103919103920103921103922103923103924103925103926103927103928103929103930103931103932103933103934103935103936103937103938103939103940103941103942103943103944103945103946103947103948103949103950103951103952103953103954103955103956103957103958103959103960103961103962103963103964103965103966103967103968103969103970103971103972103973103974103975103976103977103978103979103980103981103982103983103984103985103986103987103988103989103990103991103992103993103994103995103996103997103998103999104000104001104002104003104004104005104006104007104008104009104010104011104012104013104014104015104016104017104018104019104020104021104022104023104024104025104026104027104028104029104030104031104032104033104034104035104036104037104038104039104040104041104042104043104044104045104046104047104048104049104050104051104052104053104054104055104056104057104058104059104060104061104062104063104064104065104066104067104068104069104070104071104072104073104074104075104076104077104078104079104080104081104082104083104084104085104086104087104088104089104090104091104092104093104094104095104096104097104098104099104100104101104102104103104104104105104106104107104108104109104110104111104112104113104114104115104116104117104118104119104120104121104122104123104124104125104126104127104128104129104130104131104132104133104134104135104136104137104138104139104140104141104142104143104144104145104146104147104148104149104150104151104152104153104154104155104156104157104158104159104160104161104162104163104164104165104166104167104168104169104170104171104172104173104174104175104176104177104178104179104180104181104182104183104184104185104186104187104188104189104190104191104192104193104194104195104196104197104198104199104200104201104202104203104204104205104206104207104208104209104210104211104212104213104214104215104216104217104218104219104220104221104222104223104224104225104226104227104228104229104230104231104232104233104234104235104236104237104238104239104240104241104242104243104244104245104246104247104248104249104250104251104252104253104254104255104256104257104258104259104260104261104262104263104264104265104266104267104268104269104270104271104272104273104274104275104276104277104278104279104280104281104282104283104284104285104286104287104288104289104290104291104292104293104294104295104296104297104298104299104300104301104302104303104304104305104306104307104308104309104310104311104312104313104314104315104316104317104318104319104320104321104322104323104324104325104326104327104328104329104330104331104332104333104334104335104336104337104338104339104340104341104342104343104344104345104346104347104348104349104350104351104352104353104354104355104356104357104358104359104360104361104362104363104364104365104366104367104368104369104370104371104372104373104374104375104376104377104378104379104380104381104382104383104384104385104386104387104388104389104390104391104392104393104394104395104396104397104398104399104400104401104402104403104404104405104406104407104408104409104410104411104412104413104414104415104416104417104418104419104420104421104422104423104424104425104426104427104428104429104430104431104432104433104434104435104436104437104438104439104440104441104442104443104444104445104446104447104448104449104450104451104452104453104454104455104456104457104458104459104460104461104462104463104464104465104466104467104468104469104470104471104472104473104474104475104476104477104478104479104480104481104482104483104484104485104486104487104488104489104490104491104492104493104494104495104496104497104498104499104500104501104502104503104504104505104506104507104508104509104510104511104512104513104514104515104516104517104518104519104520104521104522104523104524104525104526104527104528104529104530104531104532104533104534104535104536104537104538104539104540104541104542104543104544104545104546104547104548104549104550104551104552104553104554104555104556104557104558104559104560104561104562104563104564104565104566104567104568104569104570104571104572104573104574104575104576104577104578104579104580104581104582104583104584104585104586104587104588104589104590104591104592104593104594104595104596104597104598104599104600104601104602104603104604104605104606104607104608104609104610104611104612104613104614104615104616104617104618104619104620104621104622104623104624104625104626104627104628104629104630104631104632104633104634104635104636104637104638104639104640104641104642104643104644104645104646104647104648104649104650104651104652104653104654104655104656104657104658104659104660104661104662104663104664104665104666104667104668104669104670104671104672104673104674104675104676104677104678104679104680104681104682104683104684104685104686104687104688104689104690104691104692104693104694104695104696104697104698104699104700104701104702104703104704104705104706104707104708104709104710104711104712104713104714104715104716104717104718104719104720104721104722104723104724104725104726104727104728104729104730104731104732104733104734104735104736104737104738104739104740104741104742104743104744104745104746104747104748104749104750104751104752104753104754104755104756104757104758104759104760104761104762104763104764104765104766104767104768104769104770104771104772104773104774104775104776104777104778104779104780104781104782104783104784104785104786104787104788104789104790104791104792104793104794104795104796104797104798104799104800104801104802104803104804104805104806104807104808104809104810104811104812104813104814104815104816104817104818104819104820104821104822104823104824104825104826104827104828104829104830104831104832104833104834104835104836104837104838104839104840104841104842104843104844104845104846104847104848104849104850104851104852104853104854104855104856104857104858104859104860104861104862104863104864104865104866104867104868104869104870104871104872104873104874104875104876104877104878104879104880104881104882104883104884104885104886104887104888104889104890104891104892104893104894104895104896104897104898104899104900104901104902104903104904104905104906104907104908104909104910104911104912104913104914104915104916104917104918104919104920104921104922104923104924104925104926104927104928104929104930104931104932104933104934104935104936104937104938104939104940104941104942104943104944104945104946104947104948104949104950104951104952104953104954104955104956104957104958104959104960104961104962104963104964104965104966104967104968104969104970104971104972104973104974104975104976104977104978104979104980104981104982104983104984104985104986104987104988104989104990104991104992104993104994104995104996104997104998104999105000105001105002105003105004105005105006105007105008105009105010105011105012105013105014105015105016105017105018105019105020105021105022105023105024105025105026105027105028105029105030105031105032105033105034105035105036105037105038105039105040105041105042105043105044105045105046105047105048105049105050105051105052105053105054105055105056105057105058105059105060105061105062105063105064105065105066105067105068105069105070105071105072105073105074105075105076105077105078105079105080105081105082105083105084105085105086105087105088105089105090105091105092105093105094105095105096105097105098105099105100105101105102105103105104105105105106105107105108105109105110105111105112105113105114105115105116105117105118105119105120105121105122105123105124105125105126105127105128105129105130105131105132105133105134105135105136105137105138105139105140105141105142105143105144105145105146105147105148105149105150105151105152105153105154105155105156105157105158105159105160105161105162105163105164105165105166105167105168105169105170105171105172105173105174105175105176105177105178105179105180105181105182105183105184105185105186105187105188105189105190105191105192105193105194105195105196105197105198105199105200105201105202105203105204105205105206105207105208105209105210105211105212105213105214105215105216105217105218105219105220105221105222105223105224105225105226105227105228105229105230105231105232105233105234105235105236105237105238105239105240105241105242105243105244105245105246105247105248105249105250105251105252105253105254105255105256105257105258105259105260105261105262105263105264105265105266105267105268105269105270105271105272105273105274105275105276105277105278105279105280105281105282105283105284105285105286105287105288105289105290105291105292105293105294105295105296105297105298105299105300105301105302105303105304105305105306105307105308105309105310105311105312105313105314105315105316105317105318105319105320105321105322105323105324105325105326105327105328105329105330105331105332105333105334105335105336105337105338105339105340105341105342105343105344105345105346105347105348105349105350105351105352105353105354105355105356105357105358105359105360105361105362105363105364105365105366105367105368105369105370105371105372105373105374105375105376105377105378105379105380105381105382105383105384105385105386105387105388105389105390105391105392105393105394105395105396105397105398105399105400105401105402105403105404105405105406105407105408105409105410105411105412105413105414105415105416105417105418105419105420105421105422105423105424105425105426105427105428105429105430105431105432105433105434105435105436105437105438105439105440105441105442105443105444105445105446105447105448105449105450105451105452105453105454105455105456105457105458105459105460105461105462105463105464105465105466105467105468105469105470105471105472105473105474105475105476105477105478105479105480105481105482105483105484105485105486105487105488105489105490105491105492105493105494105495105496105497105498105499105500105501105502105503105504105505105506105507105508105509105510105511105512105513105514105515105516105517105518105519105520105521105522105523105524105525105526105527105528105529105530105531105532105533105534105535105536105537105538105539105540105541105542105543105544105545105546105547105548105549105550105551105552105553105554105555105556105557105558105559105560105561105562105563105564105565105566105567105568105569105570105571105572105573105574105575105576105577105578105579105580105581105582105583105584105585105586105587105588105589105590105591105592105593105594105595105596105597105598105599105600105601105602105603105604105605105606105607105608105609105610105611105612105613105614105615105616105617105618105619105620105621105622105623105624105625105626105627105628105629105630105631105632105633105634105635105636105637105638105639105640105641105642105643105644105645105646105647105648105649105650105651105652105653105654105655105656105657105658105659105660105661105662105663105664105665105666105667105668105669105670105671105672105673105674105675105676105677105678105679105680105681105682105683105684105685105686105687105688105689105690105691105692105693105694105695105696105697105698105699105700105701105702105703105704105705105706105707105708105709105710105711105712105713105714105715105716105717105718105719105720105721105722105723105724105725105726105727105728105729105730105731105732105733105734105735105736105737105738105739105740105741105742105743105744105745105746105747105748105749105750105751105752105753105754105755105756105757105758105759105760105761105762105763105764105765105766105767105768105769105770105771105772105773105774105775105776105777105778105779105780105781105782105783105784105785105786105787105788105789105790105791105792105793105794105795105796105797105798105799105800105801105802105803105804105805105806105807105808105809105810105811105812105813105814105815105816105817105818105819105820105821105822105823105824105825105826105827105828105829105830105831105832105833105834105835105836105837105838105839105840105841105842105843105844105845105846105847105848105849105850105851105852105853105854105855105856105857105858105859105860105861105862105863105864105865105866105867105868105869105870105871105872105873105874105875105876105877105878105879105880105881105882105883105884105885105886105887105888105889105890105891105892105893105894105895105896105897105898105899105900105901105902105903105904105905105906105907105908105909105910105911105912105913105914105915105916105917105918105919105920105921105922105923105924105925105926105927105928105929105930105931105932105933105934105935105936105937105938105939105940105941105942105943105944105945105946105947105948105949105950105951105952105953105954105955105956105957105958105959105960105961105962105963105964105965105966105967105968105969105970105971105972105973105974105975105976105977105978105979105980105981105982105983105984105985105986105987105988105989105990105991105992105993105994105995105996105997105998105999106000106001106002106003106004106005106006106007106008106009106010106011106012106013106014106015106016106017106018106019106020106021106022106023106024106025106026106027106028106029106030106031106032106033106034106035106036106037106038106039106040106041106042106043106044106045106046106047106048106049106050106051106052106053106054106055106056106057106058106059106060106061106062106063106064106065106066106067106068106069106070106071106072106073106074106075106076106077106078106079106080106081106082106083106084106085106086106087106088106089106090106091106092106093106094106095106096106097106098106099106100106101106102106103106104106105106106106107106108106109106110106111106112106113106114106115106116106117106118106119106120106121106122106123106124106125106126106127106128106129106130106131106132106133106134106135106136106137106138106139106140106141106142106143106144106145106146106147106148106149106150106151106152106153106154106155106156106157106158106159106160106161106162106163106164106165106166106167106168106169106170106171106172106173106174106175106176106177106178106179106180106181106182106183106184106185106186106187106188106189106190106191106192106193106194106195106196106197106198106199106200106201106202106203106204106205106206106207106208106209106210106211106212106213106214106215106216106217106218106219106220106221106222106223106224106225106226106227106228106229106230106231106232106233106234106235106236106237106238106239106240106241106242106243106244106245106246106247106248106249106250106251106252106253106254106255106256106257106258106259106260106261106262106263106264106265106266106267106268106269106270106271106272106273106274106275106276106277106278106279106280106281106282106283106284106285106286106287106288106289106290106291106292106293106294106295106296106297106298106299106300106301106302106303106304106305106306106307106308106309106310106311106312106313106314106315106316106317106318106319106320106321106322106323106324106325106326106327106328106329106330106331106332106333106334106335106336106337106338106339106340106341106342106343106344106345106346106347106348106349106350106351106352106353106354106355106356106357106358106359106360106361106362106363106364106365106366106367106368106369106370106371106372106373106374106375106376106377106378106379106380106381106382106383106384106385106386106387106388106389106390106391106392106393106394106395106396106397106398106399106400106401106402106403106404106405106406106407106408106409106410106411106412106413106414106415106416106417106418106419106420106421106422106423106424106425106426106427106428106429106430106431106432106433106434106435106436106437106438106439106440106441106442106443106444106445106446106447106448106449106450106451106452106453106454106455106456106457106458106459106460106461106462106463106464106465106466106467106468106469106470106471106472106473106474106475106476106477106478106479106480106481106482106483106484106485106486106487106488106489106490106491106492106493106494106495106496106497106498106499106500106501106502106503106504106505106506106507106508106509106510106511106512106513106514106515106516106517106518106519106520106521106522106523106524106525106526106527106528106529106530106531106532106533106534106535106536106537106538106539106540106541106542106543106544106545106546106547106548106549106550106551106552106553106554106555106556106557106558106559106560106561106562106563106564106565106566106567106568106569106570106571106572106573106574106575106576106577106578106579106580106581106582106583106584106585106586106587106588106589106590106591106592106593106594106595106596106597106598106599106600106601106602106603106604106605106606106607106608106609106610106611106612106613106614106615106616106617106618106619106620106621106622106623106624106625106626106627106628106629106630106631106632106633106634106635106636106637106638106639106640106641106642106643106644106645106646106647106648106649106650106651106652106653106654106655106656106657106658106659106660106661106662106663106664106665106666106667106668106669106670106671106672106673106674106675106676106677106678106679106680106681106682106683106684106685106686106687106688106689106690106691106692106693106694106695106696106697106698106699106700106701106702106703106704106705106706106707106708106709106710106711106712106713106714106715106716106717106718106719106720106721106722106723106724106725106726106727106728106729106730106731106732106733106734106735106736106737106738106739106740106741106742106743106744106745106746106747106748106749106750106751106752106753106754106755106756106757106758106759106760106761106762106763106764106765106766106767106768106769106770106771106772106773106774106775106776106777106778106779106780106781106782106783106784106785106786106787106788106789106790106791106792106793106794106795106796106797106798106799106800106801106802106803106804106805106806106807106808106809106810106811106812106813106814106815106816106817106818106819106820106821106822106823106824106825106826106827106828106829106830106831106832106833106834106835106836106837106838106839106840106841106842106843106844106845106846106847106848106849106850106851106852106853106854106855106856106857106858106859106860106861106862106863106864106865106866106867106868106869106870106871106872106873106874106875106876106877106878106879106880106881106882106883106884106885106886106887106888106889106890106891106892106893106894106895106896106897106898106899106900106901106902106903106904106905106906106907106908106909106910106911106912106913106914106915106916106917106918106919106920106921106922106923106924106925106926106927106928106929106930106931106932106933106934106935106936106937106938106939106940106941106942106943106944106945106946106947106948106949106950106951106952106953106954106955106956106957106958106959106960106961106962106963106964106965106966106967106968106969106970106971106972106973106974106975106976106977106978106979106980106981106982106983106984106985106986106987106988106989106990106991106992106993106994106995106996106997106998106999107000107001107002107003107004107005107006107007107008107009107010107011107012107013107014107015107016107017107018107019107020107021107022107023107024107025107026107027107028107029107030107031107032107033107034107035107036107037107038107039107040107041107042107043107044107045107046107047107048107049107050107051107052107053107054107055107056107057107058107059107060107061107062107063107064107065107066107067107068107069107070107071107072107073107074107075107076107077107078107079107080107081107082107083107084107085107086107087107088107089107090107091107092107093107094107095107096107097107098107099107100107101107102107103107104107105107106107107107108107109107110107111107112107113107114107115107116107117107118107119107120107121107122107123107124107125107126107127107128107129107130107131107132107133107134107135107136107137107138107139107140107141107142107143107144107145107146107147107148107149107150107151107152107153107154107155107156107157107158107159107160107161107162107163107164107165107166107167107168107169107170107171107172107173107174107175107176107177107178107179107180107181107182107183107184107185107186107187107188107189107190107191107192107193107194107195107196107197107198107199107200107201107202107203107204107205107206107207107208107209107210107211107212107213107214107215107216107217107218107219107220107221107222107223107224107225107226107227107228107229107230107231107232107233107234107235107236107237107238107239107240107241107242107243107244107245107246107247107248107249107250107251107252107253107254107255107256107257107258107259107260107261107262107263107264107265107266107267107268107269107270107271107272107273107274107275107276107277107278107279107280107281107282107283107284107285107286107287107288107289107290107291107292107293107294107295107296107297107298107299107300107301107302107303107304107305107306107307107308107309107310107311107312107313107314107315107316107317107318107319107320107321107322107323107324107325107326107327107328107329107330107331107332107333107334107335107336107337107338107339107340107341107342107343107344107345107346107347107348107349107350107351107352107353107354107355107356107357107358107359107360107361107362107363107364107365107366107367107368107369107370107371107372107373107374107375107376107377107378107379107380107381107382107383107384107385107386107387107388107389107390107391107392107393107394107395107396107397107398107399107400107401107402107403107404107405107406107407107408107409107410107411107412107413107414107415107416107417107418107419107420107421107422107423107424107425107426107427107428107429107430107431107432107433107434107435107436107437107438107439107440107441107442107443107444107445107446107447107448107449107450107451107452107453107454107455107456107457107458107459107460107461107462107463107464107465107466107467107468107469107470107471107472107473107474107475107476107477107478107479107480107481107482107483107484107485107486107487107488107489107490107491107492107493107494107495107496107497107498107499107500107501107502107503107504107505107506107507107508107509107510107511107512107513107514107515107516107517107518107519107520107521107522107523107524107525107526107527107528107529107530107531107532107533107534107535107536107537107538107539107540107541107542107543107544107545107546107547107548107549107550107551107552107553107554107555107556107557107558107559107560107561107562107563107564107565107566107567107568107569107570107571107572107573107574107575107576107577107578107579107580107581107582107583107584107585107586107587107588107589107590107591107592107593107594107595107596107597107598107599107600107601107602107603107604107605107606107607107608107609107610107611107612107613107614107615107616107617107618107619107620107621107622107623107624107625107626107627107628107629107630107631107632107633107634107635107636107637107638107639107640107641107642107643107644107645107646107647107648107649107650107651107652107653107654107655107656107657107658107659107660107661107662107663107664107665107666107667107668107669107670107671107672107673107674107675107676107677107678107679107680107681107682107683107684107685107686107687107688107689107690107691107692107693107694107695107696107697107698107699107700107701107702107703107704107705107706107707107708107709107710107711107712107713107714107715107716107717107718107719107720107721107722107723107724107725107726107727107728107729107730107731107732107733107734107735107736107737107738107739107740107741107742107743107744107745107746107747107748107749107750107751107752107753107754107755107756107757107758107759107760107761107762107763107764107765107766107767107768107769107770107771107772107773107774107775107776107777107778107779107780107781107782107783107784107785107786107787107788107789107790107791107792107793107794107795107796107797107798107799107800107801107802107803107804107805107806107807107808107809107810107811107812107813107814107815107816107817107818107819107820107821107822107823107824107825107826107827107828107829107830107831107832107833107834107835107836107837107838107839107840107841107842107843107844107845107846107847107848107849107850107851107852107853107854107855107856107857107858107859107860107861107862107863107864107865107866107867107868107869107870107871107872107873107874107875107876107877107878107879107880107881107882107883107884107885107886107887107888107889107890107891107892107893107894107895107896107897107898107899107900107901107902107903107904107905107906107907107908107909107910107911107912107913107914107915107916107917107918107919107920107921107922107923107924107925107926107927107928107929107930107931107932107933107934107935107936107937107938107939107940107941107942107943107944107945107946107947107948107949107950107951107952107953107954107955107956107957107958107959107960107961107962107963107964107965107966107967107968107969107970107971107972107973107974107975107976107977107978107979107980107981107982107983107984107985107986107987107988107989107990107991107992107993107994107995107996107997107998107999108000108001108002108003108004108005108006108007108008108009108010108011108012108013108014108015108016108017108018108019108020108021108022108023108024108025108026108027108028108029108030108031108032108033108034108035108036108037108038108039108040108041108042108043108044108045108046108047108048108049108050108051108052108053108054108055108056108057108058108059108060108061108062108063108064108065108066108067108068108069108070108071108072108073108074108075108076108077108078108079108080108081108082108083108084108085108086108087108088108089108090108091108092108093108094108095108096108097108098108099108100108101108102108103108104108105108106108107108108108109108110108111108112108113108114108115108116108117108118108119108120108121108122108123108124108125108126108127108128108129108130108131108132108133108134108135108136108137108138108139108140108141108142108143108144108145108146108147108148108149108150108151108152108153108154108155108156108157108158108159108160108161108162108163108164108165108166108167108168108169108170108171108172108173108174108175108176108177108178108179108180108181108182108183108184108185108186108187108188108189108190108191108192108193108194108195108196108197108198108199108200108201108202108203108204108205108206108207108208108209108210108211108212108213108214108215108216108217108218108219108220108221108222108223108224108225108226108227108228108229108230108231108232108233108234108235108236108237108238108239108240108241108242108243108244108245108246108247108248108249108250108251108252108253108254108255108256108257108258108259108260108261108262108263108264108265108266108267108268108269108270108271108272108273108274108275108276108277108278108279108280108281108282108283108284108285108286108287108288108289108290108291108292108293108294108295108296108297108298108299108300108301108302108303108304108305108306108307108308108309108310108311108312108313108314108315108316108317108318108319108320108321108322108323108324108325108326108327108328108329108330108331108332108333108334108335108336108337108338108339108340108341108342108343108344108345108346108347108348108349108350108351108352108353108354108355108356108357108358108359108360108361108362108363108364108365108366108367108368108369108370108371108372108373108374108375108376108377108378108379108380108381108382108383108384108385108386108387108388108389108390108391108392108393108394108395108396108397108398108399108400108401108402108403108404108405108406108407108408108409108410108411108412108413108414108415108416108417108418108419108420108421108422108423108424108425108426108427108428108429108430108431108432108433108434108435108436108437108438108439108440108441108442108443108444108445108446108447108448108449108450108451108452108453108454108455108456108457108458108459108460108461108462108463108464108465108466108467108468108469108470108471108472108473108474108475108476108477108478108479108480108481108482108483108484108485108486108487108488108489108490108491108492108493108494108495108496108497108498108499108500108501108502108503108504108505108506108507108508108509108510108511108512108513108514108515108516108517108518108519108520108521108522108523108524108525108526108527108528108529108530108531108532108533108534108535108536108537108538108539108540108541108542108543108544108545108546108547108548108549108550108551108552108553108554108555108556108557108558108559108560108561108562108563108564108565108566108567108568108569108570108571108572108573108574108575108576108577108578108579108580108581108582108583108584108585108586108587108588108589108590108591108592108593108594108595108596108597108598108599108600108601108602108603108604108605108606108607108608108609108610108611108612108613108614108615108616108617108618108619108620108621108622108623108624108625108626108627108628108629108630108631108632108633108634108635108636108637108638108639108640108641108642108643108644108645108646108647108648108649108650108651108652108653108654108655108656108657108658108659108660108661108662108663108664108665108666108667108668108669108670108671108672108673108674108675108676108677108678108679108680108681108682108683108684108685108686108687108688108689108690108691108692108693108694108695108696108697108698108699108700108701108702108703108704108705108706108707108708108709108710108711108712108713108714108715108716108717108718108719108720108721108722108723108724108725108726108727108728108729108730108731108732108733108734108735108736108737108738108739108740108741108742108743108744108745108746108747108748108749108750108751108752108753108754108755108756108757108758108759108760108761108762108763108764108765108766108767108768108769108770108771108772108773108774108775108776108777108778108779108780108781108782108783108784108785108786108787108788108789108790108791108792108793108794108795108796108797108798108799108800108801108802108803108804108805108806108807108808108809108810108811108812108813108814108815108816108817108818108819108820108821108822108823108824108825108826108827108828108829108830108831108832108833108834108835108836108837108838108839108840108841108842108843108844108845108846108847108848108849108850108851108852108853108854108855108856108857108858108859108860108861108862108863108864108865108866108867108868108869108870108871108872108873108874108875108876108877108878108879108880108881108882108883108884108885108886108887108888108889108890108891108892108893108894108895108896108897108898108899108900108901108902108903108904108905108906108907108908108909108910108911108912108913108914108915108916108917108918108919108920108921108922108923108924108925108926108927108928108929108930108931108932108933108934108935108936108937108938108939108940108941108942108943108944108945108946108947108948108949108950108951108952108953108954108955108956108957108958108959108960108961108962108963108964108965108966108967108968108969108970108971108972108973108974108975108976108977108978108979108980108981108982108983108984108985108986108987108988108989108990108991108992108993108994108995108996108997108998108999109000109001109002109003109004109005109006109007109008109009109010109011109012109013109014109015109016109017109018109019109020109021109022109023109024109025109026109027109028109029109030109031109032109033109034109035109036109037109038109039109040109041109042109043109044109045109046109047109048109049109050109051109052109053109054109055109056109057109058109059109060109061109062109063109064109065109066109067109068109069109070109071109072109073109074109075109076109077109078109079109080109081109082109083109084109085109086109087109088109089109090109091109092109093109094109095109096109097109098109099109100109101109102109103109104109105109106109107109108109109109110109111109112109113109114109115109116109117109118109119109120109121109122109123109124109125109126109127109128109129109130109131109132109133109134109135109136109137109138109139109140109141109142109143109144109145109146109147109148109149109150109151109152109153109154109155109156109157109158109159109160109161109162109163109164109165109166109167109168109169109170109171109172109173109174109175109176109177109178109179109180109181109182109183109184109185109186109187109188109189109190109191109192109193109194109195109196109197109198109199109200109201109202109203109204109205109206109207109208109209109210109211109212109213109214109215109216109217109218109219109220109221109222109223109224109225109226109227109228109229109230109231109232109233109234109235109236109237109238109239109240109241109242109243109244109245109246109247109248109249109250109251109252109253109254109255109256109257109258109259109260109261109262109263109264109265109266109267109268109269109270109271109272109273109274109275109276109277109278109279109280109281109282109283109284109285109286109287109288109289109290109291109292109293109294109295109296109297109298109299109300109301109302109303109304109305109306109307109308109309109310109311109312109313109314109315109316109317109318109319109320109321109322109323109324109325109326109327109328109329109330109331109332109333109334109335109336109337109338109339109340109341109342109343109344109345109346109347109348109349109350109351109352109353109354109355109356109357109358109359109360109361109362109363109364109365109366109367109368109369109370109371109372109373109374109375109376109377109378109379109380109381109382109383109384109385109386109387109388109389109390109391109392109393109394109395109396109397109398109399109400109401109402109403109404109405109406109407109408109409109410109411109412109413109414109415109416109417109418109419109420109421109422109423109424109425109426109427109428109429109430109431109432109433109434109435109436109437109438109439109440109441109442109443109444109445109446109447109448109449109450109451109452109453109454109455109456109457109458109459109460109461109462109463109464109465109466109467109468109469109470109471109472109473109474109475109476109477109478109479109480109481109482109483109484109485109486109487109488109489109490109491109492109493109494109495109496109497109498109499109500109501109502109503109504109505109506109507109508109509109510109511109512109513109514109515109516109517109518109519109520109521109522109523109524109525109526109527109528109529109530109531109532109533109534109535109536109537109538109539109540109541109542109543109544109545109546109547109548109549109550109551109552109553109554109555109556109557109558109559109560109561109562109563109564109565109566109567109568109569109570109571109572109573109574109575109576109577109578109579109580109581109582109583109584109585109586109587109588109589109590109591109592109593109594109595109596109597109598109599109600109601109602109603109604109605109606109607109608109609109610109611109612109613109614109615109616109617109618109619109620109621109622109623109624109625109626109627109628109629109630109631109632109633109634109635109636109637109638109639109640109641109642109643109644109645109646109647109648109649109650109651109652109653109654109655109656109657109658109659109660109661109662109663109664109665109666109667109668109669109670109671109672109673109674109675109676109677109678109679109680109681109682109683109684109685109686109687109688109689109690109691109692109693109694109695109696109697109698109699109700109701109702109703109704109705109706109707109708109709109710109711109712109713109714109715109716109717109718109719109720109721109722109723109724109725109726109727109728109729109730109731109732109733109734109735109736109737109738109739109740109741109742109743109744109745109746109747109748109749109750109751109752109753109754109755109756109757109758109759109760109761109762109763109764109765109766109767109768109769109770109771109772109773109774109775109776109777109778109779109780109781109782109783109784109785109786109787109788109789109790109791109792109793109794109795109796109797109798109799109800109801109802109803109804109805109806109807109808109809109810109811109812109813109814109815109816109817109818109819109820109821109822109823109824109825109826109827109828109829109830109831109832109833109834109835109836109837109838109839109840109841109842109843109844109845109846109847109848109849109850109851109852109853109854109855109856109857109858109859109860109861109862109863109864109865109866109867109868109869109870109871109872109873109874109875109876109877109878109879109880109881109882109883109884109885109886109887109888109889109890109891109892109893109894109895109896109897109898109899109900109901109902109903109904109905109906109907109908109909109910109911109912109913109914109915109916109917109918109919109920109921109922109923109924109925109926109927109928109929109930109931109932109933109934109935109936109937109938109939109940109941109942109943109944109945109946109947109948109949109950109951109952109953109954109955109956109957109958109959109960109961109962109963109964109965109966109967109968109969109970109971109972109973109974109975109976109977109978109979109980109981109982109983109984109985109986109987109988109989109990109991109992109993109994109995109996109997109998109999110000110001110002110003110004110005110006110007110008110009110010110011110012110013110014110015110016110017110018110019110020110021110022110023110024110025110026110027110028110029110030110031110032110033110034110035110036110037110038110039110040110041110042110043110044110045110046110047110048110049110050110051110052110053110054110055110056110057110058110059110060110061110062110063110064110065110066110067110068110069110070110071110072110073110074110075110076110077110078110079110080110081110082110083110084110085110086110087110088110089110090110091110092110093110094110095110096110097110098110099110100110101110102110103110104110105110106110107110108110109110110110111110112110113110114110115110116110117110118110119110120110121110122110123110124110125110126110127110128110129110130110131110132110133110134110135110136110137110138110139110140110141110142110143110144110145110146110147110148110149110150110151110152110153110154110155110156110157110158110159110160110161110162110163110164110165110166110167110168110169110170110171110172110173110174110175110176110177110178110179110180110181110182110183110184110185110186110187110188110189110190110191110192110193110194110195110196110197110198110199110200110201110202110203110204110205110206110207110208110209110210110211110212110213110214110215110216110217110218110219110220110221110222110223110224110225110226110227110228110229110230110231110232110233110234110235110236110237110238110239110240110241110242110243110244110245110246110247110248110249110250110251110252110253110254110255110256110257110258110259110260110261110262110263110264110265110266110267110268110269110270110271110272110273110274110275110276110277110278110279110280110281110282110283110284110285110286110287110288110289110290110291110292110293110294110295110296110297110298110299110300110301110302110303110304110305110306110307110308110309110310110311110312110313110314110315110316110317110318110319110320110321110322110323110324110325110326110327110328110329110330110331110332110333110334110335110336110337110338110339110340110341110342110343110344110345110346110347110348110349110350110351110352110353110354110355110356110357110358110359110360110361110362110363110364110365110366110367110368110369110370110371110372110373110374110375110376110377110378110379110380110381110382110383110384110385110386110387110388110389110390110391110392110393110394110395110396110397110398110399110400110401110402110403110404110405110406110407110408110409110410110411110412110413110414110415110416110417110418110419110420110421110422110423110424110425110426110427110428110429110430110431110432110433110434110435110436110437110438110439110440110441110442110443110444110445110446110447110448110449110450110451110452110453110454110455110456110457110458110459110460110461110462110463110464110465110466110467110468110469110470110471110472110473110474110475110476110477110478110479110480110481110482110483110484110485110486110487110488110489110490110491110492110493110494110495110496110497110498110499110500110501110502110503110504110505110506110507110508110509110510110511110512110513110514110515110516110517110518110519110520110521110522110523110524110525110526110527110528110529110530110531110532110533110534110535110536110537110538110539110540110541110542110543110544110545110546110547110548110549110550110551110552110553110554110555110556110557110558110559110560110561110562110563110564110565110566110567110568110569110570110571110572110573110574110575110576110577110578110579110580110581110582110583110584110585110586110587110588110589110590110591110592110593110594110595110596110597110598110599110600110601110602110603110604110605110606110607110608110609110610110611110612110613110614110615110616110617110618110619110620110621110622110623110624110625110626110627110628110629110630110631110632110633110634110635110636110637110638110639110640110641110642110643110644110645110646110647110648110649110650110651110652110653110654110655110656110657110658110659110660110661110662110663110664110665110666110667110668110669110670110671110672110673110674110675110676110677110678110679110680110681110682110683110684110685110686110687110688110689110690110691110692110693110694110695110696110697110698110699110700110701110702110703110704110705110706110707110708110709110710110711110712110713110714110715110716110717110718110719110720110721110722110723110724110725110726110727110728110729110730110731110732110733110734110735110736110737110738110739110740110741110742110743110744110745110746110747110748110749110750110751110752110753110754110755110756110757110758110759110760110761110762110763110764110765110766110767110768110769110770110771110772110773110774110775110776110777110778110779110780110781110782110783110784110785110786110787110788110789110790110791110792110793110794110795110796110797110798110799110800110801110802110803110804110805110806110807110808110809110810110811110812110813110814110815110816110817110818110819110820110821110822110823110824110825110826110827110828110829110830110831110832110833110834110835110836110837110838110839110840110841110842110843110844110845110846110847110848110849110850110851110852110853110854110855110856110857110858110859110860110861110862110863110864110865110866110867110868110869110870110871110872110873110874110875110876110877110878110879110880110881110882110883110884110885110886110887110888110889110890110891110892110893110894110895110896110897110898110899110900110901110902110903110904110905110906110907110908110909110910110911110912110913110914110915110916110917110918110919110920110921110922110923110924110925110926110927110928110929110930110931110932110933110934110935110936110937110938110939110940110941110942110943110944110945110946110947110948110949110950110951110952110953110954110955110956110957110958110959110960110961110962110963110964110965110966110967110968110969110970110971110972110973110974110975110976110977110978110979110980110981110982110983110984110985110986110987110988110989110990110991110992110993110994110995110996110997110998110999111000111001111002111003111004111005111006111007111008111009111010111011111012111013111014111015111016111017111018111019111020111021111022111023111024111025111026111027111028111029111030111031111032111033111034111035111036111037111038111039111040111041111042111043111044111045111046111047111048111049111050111051111052111053111054111055111056111057111058111059111060111061111062111063111064111065111066111067111068111069111070111071111072111073111074111075111076111077111078111079111080111081111082111083111084111085111086111087111088111089111090111091111092111093111094111095111096111097111098111099111100111101111102111103111104111105111106111107111108111109111110111111111112111113111114111115111116111117111118111119111120111121111122111123111124111125111126111127111128111129111130111131111132111133111134111135111136111137111138111139111140111141111142111143111144111145111146111147111148111149111150111151111152111153111154111155111156111157111158111159111160111161111162111163111164111165111166111167111168111169111170111171111172111173111174111175111176111177111178111179111180111181111182111183111184111185111186111187111188111189111190111191111192111193111194111195111196111197111198111199111200111201111202111203111204111205111206111207111208111209111210111211111212111213111214111215111216111217111218111219111220111221111222111223111224111225111226111227111228111229111230111231111232111233111234111235111236111237111238111239111240111241111242111243111244111245111246111247111248111249111250111251111252111253111254111255111256111257111258111259111260111261111262111263111264111265111266111267111268111269111270111271111272111273111274111275111276111277111278111279111280111281111282111283111284111285111286111287111288111289111290111291111292111293111294111295111296111297111298111299111300111301111302111303111304111305111306111307111308111309111310111311111312111313111314111315111316111317111318111319111320111321111322111323111324111325111326111327111328111329111330111331111332111333111334111335111336111337111338111339111340111341111342111343111344111345111346111347111348111349111350111351111352111353111354111355111356111357111358111359111360111361111362111363111364111365111366111367111368111369111370111371111372111373111374111375111376111377111378111379111380111381111382111383111384111385111386111387111388111389111390111391111392111393111394111395111396111397111398111399111400111401111402111403111404111405111406111407111408111409111410111411111412111413111414111415111416111417111418111419111420111421111422111423111424111425111426111427111428111429111430111431111432111433111434111435111436111437111438111439111440111441111442111443111444111445111446111447111448111449111450111451111452111453111454111455111456111457111458111459111460111461111462111463111464111465111466111467111468111469111470111471111472111473111474111475111476111477111478111479111480111481111482111483111484111485111486111487111488111489111490111491111492111493111494111495111496111497111498111499111500111501111502111503111504111505111506111507111508111509111510111511111512111513111514111515111516111517111518111519111520111521111522111523111524111525111526111527111528111529111530111531111532111533111534111535111536111537111538111539111540111541111542111543111544111545111546111547111548111549111550111551111552111553111554111555111556111557111558111559111560111561111562111563111564111565111566111567111568111569111570111571111572111573111574111575111576111577111578111579111580111581111582111583111584111585111586111587111588111589111590111591111592111593111594111595111596111597111598111599111600111601111602111603111604111605111606111607111608111609111610111611111612111613111614111615111616111617111618111619111620111621111622111623111624111625111626111627111628111629111630111631111632111633111634111635111636111637111638111639111640111641111642111643111644111645111646111647111648111649111650111651111652111653111654111655111656111657111658111659111660111661111662111663111664111665111666111667111668111669111670111671111672111673111674111675111676111677111678111679111680111681111682111683111684111685111686111687111688111689111690111691111692111693111694111695111696111697111698111699111700111701111702111703111704111705111706111707111708111709111710111711111712111713111714111715111716111717111718111719111720111721111722111723111724111725111726111727111728111729111730111731111732111733111734111735111736111737111738111739111740111741111742111743111744111745111746111747111748111749111750111751111752111753111754111755111756111757111758111759111760111761111762111763111764111765111766111767111768111769111770111771111772111773111774111775111776111777111778111779111780111781111782111783111784111785111786111787111788111789111790111791111792111793111794111795111796111797111798111799111800111801111802111803111804111805111806111807111808111809111810111811111812111813111814111815111816111817111818111819111820111821111822111823111824111825111826111827111828111829111830111831111832111833111834111835111836111837111838111839111840111841111842111843111844111845111846111847111848111849111850111851111852111853111854111855111856111857111858111859111860111861111862111863111864111865111866111867111868111869111870111871111872111873111874111875111876111877111878111879111880111881111882111883111884111885111886111887111888111889111890111891111892111893111894111895111896111897111898111899111900111901111902111903111904111905111906111907111908111909111910111911111912111913111914111915111916111917111918111919111920111921111922111923111924111925111926111927111928111929111930111931111932111933111934111935111936111937111938111939111940111941111942111943111944111945111946111947111948111949111950111951111952111953111954111955111956111957111958111959111960111961111962111963111964111965111966111967111968111969111970111971111972111973111974111975111976111977111978111979111980111981111982111983111984111985111986111987111988111989111990111991111992111993111994111995111996111997111998111999112000112001112002112003112004112005112006112007112008112009112010112011112012112013112014112015112016112017112018112019112020112021112022112023112024112025112026112027112028112029112030112031112032112033112034112035112036112037112038112039112040112041112042112043112044112045112046112047112048112049112050112051112052112053112054112055112056112057112058112059112060112061112062112063112064112065112066112067112068112069112070112071112072112073112074112075112076112077112078112079112080112081112082112083112084112085112086112087112088112089112090112091112092112093112094112095112096112097112098112099112100112101112102112103112104112105112106112107112108112109112110112111112112112113112114112115112116112117112118112119112120112121112122112123112124112125112126112127112128112129112130112131112132112133112134112135112136112137112138112139112140112141112142112143112144112145112146112147112148112149112150112151112152112153112154112155112156112157112158112159112160112161112162112163112164112165112166112167112168112169112170112171112172112173112174112175112176112177112178112179112180112181112182112183112184112185112186112187112188112189112190112191112192112193112194112195112196112197112198112199112200112201112202112203112204112205112206112207112208112209112210112211112212112213112214112215112216112217112218112219112220112221112222112223112224112225112226112227112228112229112230112231112232112233112234112235112236112237112238112239112240112241112242112243112244112245112246112247112248112249112250112251112252112253112254112255112256112257112258112259112260112261112262112263112264112265112266112267112268112269112270112271112272112273112274112275112276112277112278112279112280112281112282112283112284112285112286112287112288112289112290112291112292112293112294112295112296112297112298112299112300112301112302112303112304112305112306112307112308112309112310112311112312112313112314112315112316112317112318112319112320112321112322112323112324112325112326112327112328112329112330112331112332112333112334112335112336112337112338112339112340112341112342112343112344112345112346112347112348112349112350112351112352112353112354112355112356112357112358112359112360112361112362112363112364112365112366112367112368112369112370112371112372112373112374112375112376112377112378112379112380112381112382112383112384112385112386112387112388112389112390112391112392112393112394112395112396112397112398112399112400112401112402112403112404112405112406112407112408112409112410112411112412112413112414112415112416112417112418112419112420112421112422112423112424112425112426112427112428112429112430112431112432112433112434112435112436112437112438112439112440112441112442112443112444112445112446112447112448112449112450112451112452112453112454112455112456112457112458112459112460112461112462112463112464112465112466112467112468112469112470112471112472112473112474112475112476112477112478112479112480112481112482112483112484112485112486112487112488112489112490112491112492112493112494112495112496112497112498112499112500112501112502112503112504112505112506112507112508112509112510112511112512112513112514112515112516112517112518112519112520112521112522112523112524112525112526112527112528112529112530112531112532112533112534112535112536112537112538112539112540112541112542112543112544112545112546112547112548112549112550112551112552112553112554112555112556112557112558112559112560112561112562112563112564112565112566112567112568112569112570112571112572112573112574112575112576112577112578112579112580112581112582112583112584112585112586112587112588112589112590112591112592112593112594112595112596112597112598112599112600112601112602112603112604112605112606112607112608112609112610112611112612112613112614112615112616112617112618112619112620112621112622112623112624112625112626112627112628112629112630112631112632112633112634112635112636112637112638112639112640112641112642112643112644112645112646112647112648112649112650112651112652112653112654112655112656112657112658112659112660112661112662112663112664112665112666112667112668112669112670112671112672112673112674112675112676112677112678112679112680112681112682112683112684112685112686112687112688112689112690112691112692112693112694112695112696112697112698112699112700112701112702112703112704112705112706112707112708112709112710112711112712112713112714112715112716112717112718112719112720112721112722112723112724112725112726112727112728112729112730112731112732112733112734112735112736112737112738112739112740112741112742112743112744112745112746112747112748112749112750112751112752112753112754112755112756112757112758112759112760112761112762112763112764112765112766112767112768112769112770112771112772112773112774112775112776112777112778112779112780112781112782112783112784112785112786112787112788112789112790112791112792112793112794112795112796112797112798112799112800112801112802112803112804112805112806112807112808112809112810112811112812112813112814112815112816112817112818112819112820112821112822112823112824112825112826112827112828112829112830112831112832112833112834112835112836112837112838112839112840112841112842112843112844112845112846112847112848112849112850112851112852112853112854112855112856112857112858112859112860112861112862112863112864112865112866112867112868112869112870112871112872112873112874112875112876112877112878112879112880112881112882112883112884112885112886112887112888112889112890112891112892112893112894112895112896112897112898112899112900112901112902112903112904112905112906112907112908112909112910112911112912112913112914112915112916112917112918112919112920112921112922112923112924112925112926112927112928112929112930112931112932112933112934112935112936112937112938112939112940112941112942112943112944112945112946112947112948112949112950112951112952112953112954112955112956112957112958112959112960112961112962112963112964112965112966112967112968112969112970112971112972112973112974112975112976112977112978112979112980112981112982112983112984112985112986112987112988112989112990112991112992112993112994112995112996112997112998112999113000113001113002113003113004113005113006113007113008113009113010113011113012113013113014113015113016113017113018113019113020113021113022113023113024113025113026113027113028113029113030113031113032113033113034113035113036113037113038113039113040113041113042113043113044113045113046113047113048113049113050113051113052113053113054113055113056113057113058113059113060113061113062113063113064113065113066113067113068113069113070113071113072113073113074113075113076113077113078113079113080113081113082113083113084113085113086113087113088113089113090113091113092113093113094113095113096113097113098113099113100113101113102113103113104113105113106113107113108113109113110113111113112113113113114113115113116113117113118113119113120113121113122113123113124113125113126113127113128113129113130113131113132113133113134113135113136113137113138113139113140113141113142113143113144113145113146113147113148113149113150113151113152113153113154113155113156113157113158113159113160113161113162113163113164113165113166113167113168113169113170113171113172113173113174113175113176113177113178113179113180113181113182113183113184113185113186113187113188113189113190113191113192113193113194113195113196113197113198113199113200113201113202113203113204113205113206113207113208113209113210113211113212113213113214113215113216113217113218113219113220113221113222113223113224113225113226113227113228113229113230113231113232113233113234
  1. OZE_Main.elf: file format elf32-littlearm
  2. Sections:
  3. Idx Name Size VMA LMA File off Algn
  4. 0 .isr_vector 00000298 08000000 08000000 00001000 2**0
  5. CONTENTS, ALLOC, LOAD, READONLY, DATA
  6. 1 .text 0002d050 080002a0 080002a0 000012a0 2**4
  7. CONTENTS, ALLOC, LOAD, READONLY, CODE
  8. 2 .rodata 00004e1c 0802d2f0 0802d2f0 0002e2f0 2**3
  9. CONTENTS, ALLOC, LOAD, READONLY, DATA
  10. 3 .ARM 00000008 0803210c 0803210c 0003310c 2**2
  11. CONTENTS, ALLOC, LOAD, READONLY, DATA
  12. 4 .init_array 00000004 08032114 08032114 00033114 2**2
  13. CONTENTS, ALLOC, LOAD, READONLY, DATA
  14. 5 .fini_array 00000004 08032118 08032118 00033118 2**2
  15. CONTENTS, ALLOC, LOAD, READONLY, DATA
  16. 6 .data 00000224 24000000 0803211c 00034000 2**2
  17. CONTENTS, ALLOC, LOAD, DATA
  18. 7 .bss 0002b044 24000224 08032340 00034224 2**2
  19. ALLOC
  20. 8 ._user_heap_stack 00000600 2402b268 08032340 00034268 2**0
  21. ALLOC
  22. 9 .lwip_sec 0001931b 2402b868 08032340 00034868 2**2
  23. ALLOC
  24. 10 .ARM.attributes 0000002e 00000000 00000000 00034224 2**0
  25. CONTENTS, READONLY
  26. 11 .debug_info 00052154 00000000 00000000 00034252 2**0
  27. CONTENTS, READONLY, DEBUGGING, OCTETS
  28. 12 .debug_abbrev 0000b787 00000000 00000000 000863a6 2**0
  29. CONTENTS, READONLY, DEBUGGING, OCTETS
  30. 13 .debug_aranges 00003858 00000000 00000000 00091b30 2**3
  31. CONTENTS, READONLY, DEBUGGING, OCTETS
  32. 14 .debug_rnglists 00002d05 00000000 00000000 00095388 2**0
  33. CONTENTS, READONLY, DEBUGGING, OCTETS
  34. 15 .debug_macro 0004f343 00000000 00000000 0009808d 2**0
  35. CONTENTS, READONLY, DEBUGGING, OCTETS
  36. 16 .debug_line 00057dc9 00000000 00000000 000e73d0 2**0
  37. CONTENTS, READONLY, DEBUGGING, OCTETS
  38. 17 .debug_str 0018eb25 00000000 00000000 0013f199 2**0
  39. CONTENTS, READONLY, DEBUGGING, OCTETS
  40. 18 .comment 00000043 00000000 00000000 002cdcbe 2**0
  41. CONTENTS, READONLY
  42. 19 .debug_frame 0000fc64 00000000 00000000 002cdd04 2**2
  43. CONTENTS, READONLY, DEBUGGING, OCTETS
  44. 20 .debug_line_str 00000064 00000000 00000000 002dd968 2**0
  45. CONTENTS, READONLY, DEBUGGING, OCTETS
  46. Disassembly of section .text:
  47. 080002a0 <__do_global_dtors_aux>:
  48. 80002a0: b510 push {r4, lr}
  49. 80002a2: 4c05 ldr r4, [pc, #20] @ (80002b8 <__do_global_dtors_aux+0x18>)
  50. 80002a4: 7823 ldrb r3, [r4, #0]
  51. 80002a6: b933 cbnz r3, 80002b6 <__do_global_dtors_aux+0x16>
  52. 80002a8: 4b04 ldr r3, [pc, #16] @ (80002bc <__do_global_dtors_aux+0x1c>)
  53. 80002aa: b113 cbz r3, 80002b2 <__do_global_dtors_aux+0x12>
  54. 80002ac: 4804 ldr r0, [pc, #16] @ (80002c0 <__do_global_dtors_aux+0x20>)
  55. 80002ae: f3af 8000 nop.w
  56. 80002b2: 2301 movs r3, #1
  57. 80002b4: 7023 strb r3, [r4, #0]
  58. 80002b6: bd10 pop {r4, pc}
  59. 80002b8: 24000224 .word 0x24000224
  60. 80002bc: 00000000 .word 0x00000000
  61. 80002c0: 0802d2d8 .word 0x0802d2d8
  62. 080002c4 <frame_dummy>:
  63. 80002c4: b508 push {r3, lr}
  64. 80002c6: 4b03 ldr r3, [pc, #12] @ (80002d4 <frame_dummy+0x10>)
  65. 80002c8: b11b cbz r3, 80002d2 <frame_dummy+0xe>
  66. 80002ca: 4903 ldr r1, [pc, #12] @ (80002d8 <frame_dummy+0x14>)
  67. 80002cc: 4803 ldr r0, [pc, #12] @ (80002dc <frame_dummy+0x18>)
  68. 80002ce: f3af 8000 nop.w
  69. 80002d2: bd08 pop {r3, pc}
  70. 80002d4: 00000000 .word 0x00000000
  71. 80002d8: 24000228 .word 0x24000228
  72. 80002dc: 0802d2d8 .word 0x0802d2d8
  73. 080002e0 <strcmp>:
  74. 80002e0: f810 2b01 ldrb.w r2, [r0], #1
  75. 80002e4: f811 3b01 ldrb.w r3, [r1], #1
  76. 80002e8: 2a01 cmp r2, #1
  77. 80002ea: bf28 it cs
  78. 80002ec: 429a cmpcs r2, r3
  79. 80002ee: d0f7 beq.n 80002e0 <strcmp>
  80. 80002f0: 1ad0 subs r0, r2, r3
  81. 80002f2: 4770 bx lr
  82. ...
  83. 08000300 <memchr>:
  84. 8000300: f001 01ff and.w r1, r1, #255 @ 0xff
  85. 8000304: 2a10 cmp r2, #16
  86. 8000306: db2b blt.n 8000360 <memchr+0x60>
  87. 8000308: f010 0f07 tst.w r0, #7
  88. 800030c: d008 beq.n 8000320 <memchr+0x20>
  89. 800030e: f810 3b01 ldrb.w r3, [r0], #1
  90. 8000312: 3a01 subs r2, #1
  91. 8000314: 428b cmp r3, r1
  92. 8000316: d02d beq.n 8000374 <memchr+0x74>
  93. 8000318: f010 0f07 tst.w r0, #7
  94. 800031c: b342 cbz r2, 8000370 <memchr+0x70>
  95. 800031e: d1f6 bne.n 800030e <memchr+0xe>
  96. 8000320: b4f0 push {r4, r5, r6, r7}
  97. 8000322: ea41 2101 orr.w r1, r1, r1, lsl #8
  98. 8000326: ea41 4101 orr.w r1, r1, r1, lsl #16
  99. 800032a: f022 0407 bic.w r4, r2, #7
  100. 800032e: f07f 0700 mvns.w r7, #0
  101. 8000332: 2300 movs r3, #0
  102. 8000334: e8f0 5602 ldrd r5, r6, [r0], #8
  103. 8000338: 3c08 subs r4, #8
  104. 800033a: ea85 0501 eor.w r5, r5, r1
  105. 800033e: ea86 0601 eor.w r6, r6, r1
  106. 8000342: fa85 f547 uadd8 r5, r5, r7
  107. 8000346: faa3 f587 sel r5, r3, r7
  108. 800034a: fa86 f647 uadd8 r6, r6, r7
  109. 800034e: faa5 f687 sel r6, r5, r7
  110. 8000352: b98e cbnz r6, 8000378 <memchr+0x78>
  111. 8000354: d1ee bne.n 8000334 <memchr+0x34>
  112. 8000356: bcf0 pop {r4, r5, r6, r7}
  113. 8000358: f001 01ff and.w r1, r1, #255 @ 0xff
  114. 800035c: f002 0207 and.w r2, r2, #7
  115. 8000360: b132 cbz r2, 8000370 <memchr+0x70>
  116. 8000362: f810 3b01 ldrb.w r3, [r0], #1
  117. 8000366: 3a01 subs r2, #1
  118. 8000368: ea83 0301 eor.w r3, r3, r1
  119. 800036c: b113 cbz r3, 8000374 <memchr+0x74>
  120. 800036e: d1f8 bne.n 8000362 <memchr+0x62>
  121. 8000370: 2000 movs r0, #0
  122. 8000372: 4770 bx lr
  123. 8000374: 3801 subs r0, #1
  124. 8000376: 4770 bx lr
  125. 8000378: 2d00 cmp r5, #0
  126. 800037a: bf06 itte eq
  127. 800037c: 4635 moveq r5, r6
  128. 800037e: 3803 subeq r0, #3
  129. 8000380: 3807 subne r0, #7
  130. 8000382: f015 0f01 tst.w r5, #1
  131. 8000386: d107 bne.n 8000398 <memchr+0x98>
  132. 8000388: 3001 adds r0, #1
  133. 800038a: f415 7f80 tst.w r5, #256 @ 0x100
  134. 800038e: bf02 ittt eq
  135. 8000390: 3001 addeq r0, #1
  136. 8000392: f415 3fc0 tsteq.w r5, #98304 @ 0x18000
  137. 8000396: 3001 addeq r0, #1
  138. 8000398: bcf0 pop {r4, r5, r6, r7}
  139. 800039a: 3801 subs r0, #1
  140. 800039c: 4770 bx lr
  141. 800039e: bf00 nop
  142. 080003a0 <strlen>:
  143. 80003a0: 4603 mov r3, r0
  144. 80003a2: f813 2b01 ldrb.w r2, [r3], #1
  145. 80003a6: 2a00 cmp r2, #0
  146. 80003a8: d1fb bne.n 80003a2 <strlen+0x2>
  147. 80003aa: 1a18 subs r0, r3, r0
  148. 80003ac: 3801 subs r0, #1
  149. 80003ae: 4770 bx lr
  150. 080003b0 <__aeabi_drsub>:
  151. 80003b0: f081 4100 eor.w r1, r1, #2147483648 @ 0x80000000
  152. 80003b4: e002 b.n 80003bc <__adddf3>
  153. 80003b6: bf00 nop
  154. 080003b8 <__aeabi_dsub>:
  155. 80003b8: f083 4300 eor.w r3, r3, #2147483648 @ 0x80000000
  156. 080003bc <__adddf3>:
  157. 80003bc: b530 push {r4, r5, lr}
  158. 80003be: ea4f 0441 mov.w r4, r1, lsl #1
  159. 80003c2: ea4f 0543 mov.w r5, r3, lsl #1
  160. 80003c6: ea94 0f05 teq r4, r5
  161. 80003ca: bf08 it eq
  162. 80003cc: ea90 0f02 teqeq r0, r2
  163. 80003d0: bf1f itttt ne
  164. 80003d2: ea54 0c00 orrsne.w ip, r4, r0
  165. 80003d6: ea55 0c02 orrsne.w ip, r5, r2
  166. 80003da: ea7f 5c64 mvnsne.w ip, r4, asr #21
  167. 80003de: ea7f 5c65 mvnsne.w ip, r5, asr #21
  168. 80003e2: f000 80e2 beq.w 80005aa <__adddf3+0x1ee>
  169. 80003e6: ea4f 5454 mov.w r4, r4, lsr #21
  170. 80003ea: ebd4 5555 rsbs r5, r4, r5, lsr #21
  171. 80003ee: bfb8 it lt
  172. 80003f0: 426d neglt r5, r5
  173. 80003f2: dd0c ble.n 800040e <__adddf3+0x52>
  174. 80003f4: 442c add r4, r5
  175. 80003f6: ea80 0202 eor.w r2, r0, r2
  176. 80003fa: ea81 0303 eor.w r3, r1, r3
  177. 80003fe: ea82 0000 eor.w r0, r2, r0
  178. 8000402: ea83 0101 eor.w r1, r3, r1
  179. 8000406: ea80 0202 eor.w r2, r0, r2
  180. 800040a: ea81 0303 eor.w r3, r1, r3
  181. 800040e: 2d36 cmp r5, #54 @ 0x36
  182. 8000410: bf88 it hi
  183. 8000412: bd30 pophi {r4, r5, pc}
  184. 8000414: f011 4f00 tst.w r1, #2147483648 @ 0x80000000
  185. 8000418: ea4f 3101 mov.w r1, r1, lsl #12
  186. 800041c: f44f 1c80 mov.w ip, #1048576 @ 0x100000
  187. 8000420: ea4c 3111 orr.w r1, ip, r1, lsr #12
  188. 8000424: d002 beq.n 800042c <__adddf3+0x70>
  189. 8000426: 4240 negs r0, r0
  190. 8000428: eb61 0141 sbc.w r1, r1, r1, lsl #1
  191. 800042c: f013 4f00 tst.w r3, #2147483648 @ 0x80000000
  192. 8000430: ea4f 3303 mov.w r3, r3, lsl #12
  193. 8000434: ea4c 3313 orr.w r3, ip, r3, lsr #12
  194. 8000438: d002 beq.n 8000440 <__adddf3+0x84>
  195. 800043a: 4252 negs r2, r2
  196. 800043c: eb63 0343 sbc.w r3, r3, r3, lsl #1
  197. 8000440: ea94 0f05 teq r4, r5
  198. 8000444: f000 80a7 beq.w 8000596 <__adddf3+0x1da>
  199. 8000448: f1a4 0401 sub.w r4, r4, #1
  200. 800044c: f1d5 0e20 rsbs lr, r5, #32
  201. 8000450: db0d blt.n 800046e <__adddf3+0xb2>
  202. 8000452: fa02 fc0e lsl.w ip, r2, lr
  203. 8000456: fa22 f205 lsr.w r2, r2, r5
  204. 800045a: 1880 adds r0, r0, r2
  205. 800045c: f141 0100 adc.w r1, r1, #0
  206. 8000460: fa03 f20e lsl.w r2, r3, lr
  207. 8000464: 1880 adds r0, r0, r2
  208. 8000466: fa43 f305 asr.w r3, r3, r5
  209. 800046a: 4159 adcs r1, r3
  210. 800046c: e00e b.n 800048c <__adddf3+0xd0>
  211. 800046e: f1a5 0520 sub.w r5, r5, #32
  212. 8000472: f10e 0e20 add.w lr, lr, #32
  213. 8000476: 2a01 cmp r2, #1
  214. 8000478: fa03 fc0e lsl.w ip, r3, lr
  215. 800047c: bf28 it cs
  216. 800047e: f04c 0c02 orrcs.w ip, ip, #2
  217. 8000482: fa43 f305 asr.w r3, r3, r5
  218. 8000486: 18c0 adds r0, r0, r3
  219. 8000488: eb51 71e3 adcs.w r1, r1, r3, asr #31
  220. 800048c: f001 4500 and.w r5, r1, #2147483648 @ 0x80000000
  221. 8000490: d507 bpl.n 80004a2 <__adddf3+0xe6>
  222. 8000492: f04f 0e00 mov.w lr, #0
  223. 8000496: f1dc 0c00 rsbs ip, ip, #0
  224. 800049a: eb7e 0000 sbcs.w r0, lr, r0
  225. 800049e: eb6e 0101 sbc.w r1, lr, r1
  226. 80004a2: f5b1 1f80 cmp.w r1, #1048576 @ 0x100000
  227. 80004a6: d31b bcc.n 80004e0 <__adddf3+0x124>
  228. 80004a8: f5b1 1f00 cmp.w r1, #2097152 @ 0x200000
  229. 80004ac: d30c bcc.n 80004c8 <__adddf3+0x10c>
  230. 80004ae: 0849 lsrs r1, r1, #1
  231. 80004b0: ea5f 0030 movs.w r0, r0, rrx
  232. 80004b4: ea4f 0c3c mov.w ip, ip, rrx
  233. 80004b8: f104 0401 add.w r4, r4, #1
  234. 80004bc: ea4f 5244 mov.w r2, r4, lsl #21
  235. 80004c0: f512 0f80 cmn.w r2, #4194304 @ 0x400000
  236. 80004c4: f080 809a bcs.w 80005fc <__adddf3+0x240>
  237. 80004c8: f1bc 4f00 cmp.w ip, #2147483648 @ 0x80000000
  238. 80004cc: bf08 it eq
  239. 80004ce: ea5f 0c50 movseq.w ip, r0, lsr #1
  240. 80004d2: f150 0000 adcs.w r0, r0, #0
  241. 80004d6: eb41 5104 adc.w r1, r1, r4, lsl #20
  242. 80004da: ea41 0105 orr.w r1, r1, r5
  243. 80004de: bd30 pop {r4, r5, pc}
  244. 80004e0: ea5f 0c4c movs.w ip, ip, lsl #1
  245. 80004e4: 4140 adcs r0, r0
  246. 80004e6: eb41 0101 adc.w r1, r1, r1
  247. 80004ea: 3c01 subs r4, #1
  248. 80004ec: bf28 it cs
  249. 80004ee: f5b1 1f80 cmpcs.w r1, #1048576 @ 0x100000
  250. 80004f2: d2e9 bcs.n 80004c8 <__adddf3+0x10c>
  251. 80004f4: f091 0f00 teq r1, #0
  252. 80004f8: bf04 itt eq
  253. 80004fa: 4601 moveq r1, r0
  254. 80004fc: 2000 moveq r0, #0
  255. 80004fe: fab1 f381 clz r3, r1
  256. 8000502: bf08 it eq
  257. 8000504: 3320 addeq r3, #32
  258. 8000506: f1a3 030b sub.w r3, r3, #11
  259. 800050a: f1b3 0220 subs.w r2, r3, #32
  260. 800050e: da0c bge.n 800052a <__adddf3+0x16e>
  261. 8000510: 320c adds r2, #12
  262. 8000512: dd08 ble.n 8000526 <__adddf3+0x16a>
  263. 8000514: f102 0c14 add.w ip, r2, #20
  264. 8000518: f1c2 020c rsb r2, r2, #12
  265. 800051c: fa01 f00c lsl.w r0, r1, ip
  266. 8000520: fa21 f102 lsr.w r1, r1, r2
  267. 8000524: e00c b.n 8000540 <__adddf3+0x184>
  268. 8000526: f102 0214 add.w r2, r2, #20
  269. 800052a: bfd8 it le
  270. 800052c: f1c2 0c20 rsble ip, r2, #32
  271. 8000530: fa01 f102 lsl.w r1, r1, r2
  272. 8000534: fa20 fc0c lsr.w ip, r0, ip
  273. 8000538: bfdc itt le
  274. 800053a: ea41 010c orrle.w r1, r1, ip
  275. 800053e: 4090 lslle r0, r2
  276. 8000540: 1ae4 subs r4, r4, r3
  277. 8000542: bfa2 ittt ge
  278. 8000544: eb01 5104 addge.w r1, r1, r4, lsl #20
  279. 8000548: 4329 orrge r1, r5
  280. 800054a: bd30 popge {r4, r5, pc}
  281. 800054c: ea6f 0404 mvn.w r4, r4
  282. 8000550: 3c1f subs r4, #31
  283. 8000552: da1c bge.n 800058e <__adddf3+0x1d2>
  284. 8000554: 340c adds r4, #12
  285. 8000556: dc0e bgt.n 8000576 <__adddf3+0x1ba>
  286. 8000558: f104 0414 add.w r4, r4, #20
  287. 800055c: f1c4 0220 rsb r2, r4, #32
  288. 8000560: fa20 f004 lsr.w r0, r0, r4
  289. 8000564: fa01 f302 lsl.w r3, r1, r2
  290. 8000568: ea40 0003 orr.w r0, r0, r3
  291. 800056c: fa21 f304 lsr.w r3, r1, r4
  292. 8000570: ea45 0103 orr.w r1, r5, r3
  293. 8000574: bd30 pop {r4, r5, pc}
  294. 8000576: f1c4 040c rsb r4, r4, #12
  295. 800057a: f1c4 0220 rsb r2, r4, #32
  296. 800057e: fa20 f002 lsr.w r0, r0, r2
  297. 8000582: fa01 f304 lsl.w r3, r1, r4
  298. 8000586: ea40 0003 orr.w r0, r0, r3
  299. 800058a: 4629 mov r1, r5
  300. 800058c: bd30 pop {r4, r5, pc}
  301. 800058e: fa21 f004 lsr.w r0, r1, r4
  302. 8000592: 4629 mov r1, r5
  303. 8000594: bd30 pop {r4, r5, pc}
  304. 8000596: f094 0f00 teq r4, #0
  305. 800059a: f483 1380 eor.w r3, r3, #1048576 @ 0x100000
  306. 800059e: bf06 itte eq
  307. 80005a0: f481 1180 eoreq.w r1, r1, #1048576 @ 0x100000
  308. 80005a4: 3401 addeq r4, #1
  309. 80005a6: 3d01 subne r5, #1
  310. 80005a8: e74e b.n 8000448 <__adddf3+0x8c>
  311. 80005aa: ea7f 5c64 mvns.w ip, r4, asr #21
  312. 80005ae: bf18 it ne
  313. 80005b0: ea7f 5c65 mvnsne.w ip, r5, asr #21
  314. 80005b4: d029 beq.n 800060a <__adddf3+0x24e>
  315. 80005b6: ea94 0f05 teq r4, r5
  316. 80005ba: bf08 it eq
  317. 80005bc: ea90 0f02 teqeq r0, r2
  318. 80005c0: d005 beq.n 80005ce <__adddf3+0x212>
  319. 80005c2: ea54 0c00 orrs.w ip, r4, r0
  320. 80005c6: bf04 itt eq
  321. 80005c8: 4619 moveq r1, r3
  322. 80005ca: 4610 moveq r0, r2
  323. 80005cc: bd30 pop {r4, r5, pc}
  324. 80005ce: ea91 0f03 teq r1, r3
  325. 80005d2: bf1e ittt ne
  326. 80005d4: 2100 movne r1, #0
  327. 80005d6: 2000 movne r0, #0
  328. 80005d8: bd30 popne {r4, r5, pc}
  329. 80005da: ea5f 5c54 movs.w ip, r4, lsr #21
  330. 80005de: d105 bne.n 80005ec <__adddf3+0x230>
  331. 80005e0: 0040 lsls r0, r0, #1
  332. 80005e2: 4149 adcs r1, r1
  333. 80005e4: bf28 it cs
  334. 80005e6: f041 4100 orrcs.w r1, r1, #2147483648 @ 0x80000000
  335. 80005ea: bd30 pop {r4, r5, pc}
  336. 80005ec: f514 0480 adds.w r4, r4, #4194304 @ 0x400000
  337. 80005f0: bf3c itt cc
  338. 80005f2: f501 1180 addcc.w r1, r1, #1048576 @ 0x100000
  339. 80005f6: bd30 popcc {r4, r5, pc}
  340. 80005f8: f001 4500 and.w r5, r1, #2147483648 @ 0x80000000
  341. 80005fc: f045 41fe orr.w r1, r5, #2130706432 @ 0x7f000000
  342. 8000600: f441 0170 orr.w r1, r1, #15728640 @ 0xf00000
  343. 8000604: f04f 0000 mov.w r0, #0
  344. 8000608: bd30 pop {r4, r5, pc}
  345. 800060a: ea7f 5c64 mvns.w ip, r4, asr #21
  346. 800060e: bf1a itte ne
  347. 8000610: 4619 movne r1, r3
  348. 8000612: 4610 movne r0, r2
  349. 8000614: ea7f 5c65 mvnseq.w ip, r5, asr #21
  350. 8000618: bf1c itt ne
  351. 800061a: 460b movne r3, r1
  352. 800061c: 4602 movne r2, r0
  353. 800061e: ea50 3401 orrs.w r4, r0, r1, lsl #12
  354. 8000622: bf06 itte eq
  355. 8000624: ea52 3503 orrseq.w r5, r2, r3, lsl #12
  356. 8000628: ea91 0f03 teqeq r1, r3
  357. 800062c: f441 2100 orrne.w r1, r1, #524288 @ 0x80000
  358. 8000630: bd30 pop {r4, r5, pc}
  359. 8000632: bf00 nop
  360. 08000634 <__aeabi_ui2d>:
  361. 8000634: f090 0f00 teq r0, #0
  362. 8000638: bf04 itt eq
  363. 800063a: 2100 moveq r1, #0
  364. 800063c: 4770 bxeq lr
  365. 800063e: b530 push {r4, r5, lr}
  366. 8000640: f44f 6480 mov.w r4, #1024 @ 0x400
  367. 8000644: f104 0432 add.w r4, r4, #50 @ 0x32
  368. 8000648: f04f 0500 mov.w r5, #0
  369. 800064c: f04f 0100 mov.w r1, #0
  370. 8000650: e750 b.n 80004f4 <__adddf3+0x138>
  371. 8000652: bf00 nop
  372. 08000654 <__aeabi_i2d>:
  373. 8000654: f090 0f00 teq r0, #0
  374. 8000658: bf04 itt eq
  375. 800065a: 2100 moveq r1, #0
  376. 800065c: 4770 bxeq lr
  377. 800065e: b530 push {r4, r5, lr}
  378. 8000660: f44f 6480 mov.w r4, #1024 @ 0x400
  379. 8000664: f104 0432 add.w r4, r4, #50 @ 0x32
  380. 8000668: f010 4500 ands.w r5, r0, #2147483648 @ 0x80000000
  381. 800066c: bf48 it mi
  382. 800066e: 4240 negmi r0, r0
  383. 8000670: f04f 0100 mov.w r1, #0
  384. 8000674: e73e b.n 80004f4 <__adddf3+0x138>
  385. 8000676: bf00 nop
  386. 08000678 <__aeabi_f2d>:
  387. 8000678: 0042 lsls r2, r0, #1
  388. 800067a: ea4f 01e2 mov.w r1, r2, asr #3
  389. 800067e: ea4f 0131 mov.w r1, r1, rrx
  390. 8000682: ea4f 7002 mov.w r0, r2, lsl #28
  391. 8000686: bf1f itttt ne
  392. 8000688: f012 437f andsne.w r3, r2, #4278190080 @ 0xff000000
  393. 800068c: f093 4f7f teqne r3, #4278190080 @ 0xff000000
  394. 8000690: f081 5160 eorne.w r1, r1, #939524096 @ 0x38000000
  395. 8000694: 4770 bxne lr
  396. 8000696: f032 427f bics.w r2, r2, #4278190080 @ 0xff000000
  397. 800069a: bf08 it eq
  398. 800069c: 4770 bxeq lr
  399. 800069e: f093 4f7f teq r3, #4278190080 @ 0xff000000
  400. 80006a2: bf04 itt eq
  401. 80006a4: f441 2100 orreq.w r1, r1, #524288 @ 0x80000
  402. 80006a8: 4770 bxeq lr
  403. 80006aa: b530 push {r4, r5, lr}
  404. 80006ac: f44f 7460 mov.w r4, #896 @ 0x380
  405. 80006b0: f001 4500 and.w r5, r1, #2147483648 @ 0x80000000
  406. 80006b4: f021 4100 bic.w r1, r1, #2147483648 @ 0x80000000
  407. 80006b8: e71c b.n 80004f4 <__adddf3+0x138>
  408. 80006ba: bf00 nop
  409. 080006bc <__aeabi_ul2d>:
  410. 80006bc: ea50 0201 orrs.w r2, r0, r1
  411. 80006c0: bf08 it eq
  412. 80006c2: 4770 bxeq lr
  413. 80006c4: b530 push {r4, r5, lr}
  414. 80006c6: f04f 0500 mov.w r5, #0
  415. 80006ca: e00a b.n 80006e2 <__aeabi_l2d+0x16>
  416. 080006cc <__aeabi_l2d>:
  417. 80006cc: ea50 0201 orrs.w r2, r0, r1
  418. 80006d0: bf08 it eq
  419. 80006d2: 4770 bxeq lr
  420. 80006d4: b530 push {r4, r5, lr}
  421. 80006d6: f011 4500 ands.w r5, r1, #2147483648 @ 0x80000000
  422. 80006da: d502 bpl.n 80006e2 <__aeabi_l2d+0x16>
  423. 80006dc: 4240 negs r0, r0
  424. 80006de: eb61 0141 sbc.w r1, r1, r1, lsl #1
  425. 80006e2: f44f 6480 mov.w r4, #1024 @ 0x400
  426. 80006e6: f104 0432 add.w r4, r4, #50 @ 0x32
  427. 80006ea: ea5f 5c91 movs.w ip, r1, lsr #22
  428. 80006ee: f43f aed8 beq.w 80004a2 <__adddf3+0xe6>
  429. 80006f2: f04f 0203 mov.w r2, #3
  430. 80006f6: ea5f 0cdc movs.w ip, ip, lsr #3
  431. 80006fa: bf18 it ne
  432. 80006fc: 3203 addne r2, #3
  433. 80006fe: ea5f 0cdc movs.w ip, ip, lsr #3
  434. 8000702: bf18 it ne
  435. 8000704: 3203 addne r2, #3
  436. 8000706: eb02 02dc add.w r2, r2, ip, lsr #3
  437. 800070a: f1c2 0320 rsb r3, r2, #32
  438. 800070e: fa00 fc03 lsl.w ip, r0, r3
  439. 8000712: fa20 f002 lsr.w r0, r0, r2
  440. 8000716: fa01 fe03 lsl.w lr, r1, r3
  441. 800071a: ea40 000e orr.w r0, r0, lr
  442. 800071e: fa21 f102 lsr.w r1, r1, r2
  443. 8000722: 4414 add r4, r2
  444. 8000724: e6bd b.n 80004a2 <__adddf3+0xe6>
  445. 8000726: bf00 nop
  446. 08000728 <__aeabi_uldivmod>:
  447. 8000728: b953 cbnz r3, 8000740 <__aeabi_uldivmod+0x18>
  448. 800072a: b94a cbnz r2, 8000740 <__aeabi_uldivmod+0x18>
  449. 800072c: 2900 cmp r1, #0
  450. 800072e: bf08 it eq
  451. 8000730: 2800 cmpeq r0, #0
  452. 8000732: bf1c itt ne
  453. 8000734: f04f 31ff movne.w r1, #4294967295 @ 0xffffffff
  454. 8000738: f04f 30ff movne.w r0, #4294967295 @ 0xffffffff
  455. 800073c: f000 b9a2 b.w 8000a84 <__aeabi_idiv0>
  456. 8000740: f1ad 0c08 sub.w ip, sp, #8
  457. 8000744: e96d ce04 strd ip, lr, [sp, #-16]!
  458. 8000748: f000 f83e bl 80007c8 <__udivmoddi4>
  459. 800074c: f8dd e004 ldr.w lr, [sp, #4]
  460. 8000750: e9dd 2302 ldrd r2, r3, [sp, #8]
  461. 8000754: b004 add sp, #16
  462. 8000756: 4770 bx lr
  463. 08000758 <__aeabi_d2lz>:
  464. 8000758: b508 push {r3, lr}
  465. 800075a: 4602 mov r2, r0
  466. 800075c: 460b mov r3, r1
  467. 800075e: ec43 2b17 vmov d7, r2, r3
  468. 8000762: eeb5 7bc0 vcmpe.f64 d7, #0.0
  469. 8000766: eef1 fa10 vmrs APSR_nzcv, fpscr
  470. 800076a: d403 bmi.n 8000774 <__aeabi_d2lz+0x1c>
  471. 800076c: e8bd 4008 ldmia.w sp!, {r3, lr}
  472. 8000770: f000 b80a b.w 8000788 <__aeabi_d2ulz>
  473. 8000774: eeb1 7b47 vneg.f64 d7, d7
  474. 8000778: ec51 0b17 vmov r0, r1, d7
  475. 800077c: f000 f804 bl 8000788 <__aeabi_d2ulz>
  476. 8000780: 4240 negs r0, r0
  477. 8000782: eb61 0141 sbc.w r1, r1, r1, lsl #1
  478. 8000786: bd08 pop {r3, pc}
  479. 08000788 <__aeabi_d2ulz>:
  480. 8000788: ed9f 6b0b vldr d6, [pc, #44] @ 80007b8 <__aeabi_d2ulz+0x30>
  481. 800078c: ec41 0b17 vmov d7, r0, r1
  482. 8000790: ed9f 5b0b vldr d5, [pc, #44] @ 80007c0 <__aeabi_d2ulz+0x38>
  483. 8000794: ee27 6b06 vmul.f64 d6, d7, d6
  484. 8000798: eebc 6bc6 vcvt.u32.f64 s12, d6
  485. 800079c: eeb8 4b46 vcvt.f64.u32 d4, s12
  486. 80007a0: eea4 7b45 vfms.f64 d7, d4, d5
  487. 80007a4: eefc 7bc7 vcvt.u32.f64 s15, d7
  488. 80007a8: ee16 1a10 vmov r1, s12
  489. 80007ac: ee17 0a90 vmov r0, s15
  490. 80007b0: 4770 bx lr
  491. 80007b2: bf00 nop
  492. 80007b4: f3af 8000 nop.w
  493. 80007b8: 00000000 .word 0x00000000
  494. 80007bc: 3df00000 .word 0x3df00000
  495. 80007c0: 00000000 .word 0x00000000
  496. 80007c4: 41f00000 .word 0x41f00000
  497. 080007c8 <__udivmoddi4>:
  498. 80007c8: e92d 47f0 stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr}
  499. 80007cc: 9d08 ldr r5, [sp, #32]
  500. 80007ce: 460c mov r4, r1
  501. 80007d0: 2b00 cmp r3, #0
  502. 80007d2: d14e bne.n 8000872 <__udivmoddi4+0xaa>
  503. 80007d4: 4694 mov ip, r2
  504. 80007d6: 458c cmp ip, r1
  505. 80007d8: 4686 mov lr, r0
  506. 80007da: fab2 f282 clz r2, r2
  507. 80007de: d962 bls.n 80008a6 <__udivmoddi4+0xde>
  508. 80007e0: b14a cbz r2, 80007f6 <__udivmoddi4+0x2e>
  509. 80007e2: f1c2 0320 rsb r3, r2, #32
  510. 80007e6: 4091 lsls r1, r2
  511. 80007e8: fa20 f303 lsr.w r3, r0, r3
  512. 80007ec: fa0c fc02 lsl.w ip, ip, r2
  513. 80007f0: 4319 orrs r1, r3
  514. 80007f2: fa00 fe02 lsl.w lr, r0, r2
  515. 80007f6: ea4f 471c mov.w r7, ip, lsr #16
  516. 80007fa: fa1f f68c uxth.w r6, ip
  517. 80007fe: fbb1 f4f7 udiv r4, r1, r7
  518. 8000802: ea4f 431e mov.w r3, lr, lsr #16
  519. 8000806: fb07 1114 mls r1, r7, r4, r1
  520. 800080a: ea43 4301 orr.w r3, r3, r1, lsl #16
  521. 800080e: fb04 f106 mul.w r1, r4, r6
  522. 8000812: 4299 cmp r1, r3
  523. 8000814: d90a bls.n 800082c <__udivmoddi4+0x64>
  524. 8000816: eb1c 0303 adds.w r3, ip, r3
  525. 800081a: f104 30ff add.w r0, r4, #4294967295 @ 0xffffffff
  526. 800081e: f080 8112 bcs.w 8000a46 <__udivmoddi4+0x27e>
  527. 8000822: 4299 cmp r1, r3
  528. 8000824: f240 810f bls.w 8000a46 <__udivmoddi4+0x27e>
  529. 8000828: 3c02 subs r4, #2
  530. 800082a: 4463 add r3, ip
  531. 800082c: 1a59 subs r1, r3, r1
  532. 800082e: fa1f f38e uxth.w r3, lr
  533. 8000832: fbb1 f0f7 udiv r0, r1, r7
  534. 8000836: fb07 1110 mls r1, r7, r0, r1
  535. 800083a: ea43 4301 orr.w r3, r3, r1, lsl #16
  536. 800083e: fb00 f606 mul.w r6, r0, r6
  537. 8000842: 429e cmp r6, r3
  538. 8000844: d90a bls.n 800085c <__udivmoddi4+0x94>
  539. 8000846: eb1c 0303 adds.w r3, ip, r3
  540. 800084a: f100 31ff add.w r1, r0, #4294967295 @ 0xffffffff
  541. 800084e: f080 80fc bcs.w 8000a4a <__udivmoddi4+0x282>
  542. 8000852: 429e cmp r6, r3
  543. 8000854: f240 80f9 bls.w 8000a4a <__udivmoddi4+0x282>
  544. 8000858: 4463 add r3, ip
  545. 800085a: 3802 subs r0, #2
  546. 800085c: 1b9b subs r3, r3, r6
  547. 800085e: ea40 4004 orr.w r0, r0, r4, lsl #16
  548. 8000862: 2100 movs r1, #0
  549. 8000864: b11d cbz r5, 800086e <__udivmoddi4+0xa6>
  550. 8000866: 40d3 lsrs r3, r2
  551. 8000868: 2200 movs r2, #0
  552. 800086a: e9c5 3200 strd r3, r2, [r5]
  553. 800086e: e8bd 87f0 ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc}
  554. 8000872: 428b cmp r3, r1
  555. 8000874: d905 bls.n 8000882 <__udivmoddi4+0xba>
  556. 8000876: b10d cbz r5, 800087c <__udivmoddi4+0xb4>
  557. 8000878: e9c5 0100 strd r0, r1, [r5]
  558. 800087c: 2100 movs r1, #0
  559. 800087e: 4608 mov r0, r1
  560. 8000880: e7f5 b.n 800086e <__udivmoddi4+0xa6>
  561. 8000882: fab3 f183 clz r1, r3
  562. 8000886: 2900 cmp r1, #0
  563. 8000888: d146 bne.n 8000918 <__udivmoddi4+0x150>
  564. 800088a: 42a3 cmp r3, r4
  565. 800088c: d302 bcc.n 8000894 <__udivmoddi4+0xcc>
  566. 800088e: 4290 cmp r0, r2
  567. 8000890: f0c0 80f0 bcc.w 8000a74 <__udivmoddi4+0x2ac>
  568. 8000894: 1a86 subs r6, r0, r2
  569. 8000896: eb64 0303 sbc.w r3, r4, r3
  570. 800089a: 2001 movs r0, #1
  571. 800089c: 2d00 cmp r5, #0
  572. 800089e: d0e6 beq.n 800086e <__udivmoddi4+0xa6>
  573. 80008a0: e9c5 6300 strd r6, r3, [r5]
  574. 80008a4: e7e3 b.n 800086e <__udivmoddi4+0xa6>
  575. 80008a6: 2a00 cmp r2, #0
  576. 80008a8: f040 8090 bne.w 80009cc <__udivmoddi4+0x204>
  577. 80008ac: eba1 040c sub.w r4, r1, ip
  578. 80008b0: ea4f 481c mov.w r8, ip, lsr #16
  579. 80008b4: fa1f f78c uxth.w r7, ip
  580. 80008b8: 2101 movs r1, #1
  581. 80008ba: fbb4 f6f8 udiv r6, r4, r8
  582. 80008be: ea4f 431e mov.w r3, lr, lsr #16
  583. 80008c2: fb08 4416 mls r4, r8, r6, r4
  584. 80008c6: ea43 4304 orr.w r3, r3, r4, lsl #16
  585. 80008ca: fb07 f006 mul.w r0, r7, r6
  586. 80008ce: 4298 cmp r0, r3
  587. 80008d0: d908 bls.n 80008e4 <__udivmoddi4+0x11c>
  588. 80008d2: eb1c 0303 adds.w r3, ip, r3
  589. 80008d6: f106 34ff add.w r4, r6, #4294967295 @ 0xffffffff
  590. 80008da: d202 bcs.n 80008e2 <__udivmoddi4+0x11a>
  591. 80008dc: 4298 cmp r0, r3
  592. 80008de: f200 80cd bhi.w 8000a7c <__udivmoddi4+0x2b4>
  593. 80008e2: 4626 mov r6, r4
  594. 80008e4: 1a1c subs r4, r3, r0
  595. 80008e6: fa1f f38e uxth.w r3, lr
  596. 80008ea: fbb4 f0f8 udiv r0, r4, r8
  597. 80008ee: fb08 4410 mls r4, r8, r0, r4
  598. 80008f2: ea43 4304 orr.w r3, r3, r4, lsl #16
  599. 80008f6: fb00 f707 mul.w r7, r0, r7
  600. 80008fa: 429f cmp r7, r3
  601. 80008fc: d908 bls.n 8000910 <__udivmoddi4+0x148>
  602. 80008fe: eb1c 0303 adds.w r3, ip, r3
  603. 8000902: f100 34ff add.w r4, r0, #4294967295 @ 0xffffffff
  604. 8000906: d202 bcs.n 800090e <__udivmoddi4+0x146>
  605. 8000908: 429f cmp r7, r3
  606. 800090a: f200 80b0 bhi.w 8000a6e <__udivmoddi4+0x2a6>
  607. 800090e: 4620 mov r0, r4
  608. 8000910: 1bdb subs r3, r3, r7
  609. 8000912: ea40 4006 orr.w r0, r0, r6, lsl #16
  610. 8000916: e7a5 b.n 8000864 <__udivmoddi4+0x9c>
  611. 8000918: f1c1 0620 rsb r6, r1, #32
  612. 800091c: 408b lsls r3, r1
  613. 800091e: fa22 f706 lsr.w r7, r2, r6
  614. 8000922: 431f orrs r7, r3
  615. 8000924: fa20 fc06 lsr.w ip, r0, r6
  616. 8000928: fa04 f301 lsl.w r3, r4, r1
  617. 800092c: ea43 030c orr.w r3, r3, ip
  618. 8000930: 40f4 lsrs r4, r6
  619. 8000932: fa00 f801 lsl.w r8, r0, r1
  620. 8000936: 0c38 lsrs r0, r7, #16
  621. 8000938: ea4f 4913 mov.w r9, r3, lsr #16
  622. 800093c: fbb4 fef0 udiv lr, r4, r0
  623. 8000940: fa1f fc87 uxth.w ip, r7
  624. 8000944: fb00 441e mls r4, r0, lr, r4
  625. 8000948: ea49 4404 orr.w r4, r9, r4, lsl #16
  626. 800094c: fb0e f90c mul.w r9, lr, ip
  627. 8000950: 45a1 cmp r9, r4
  628. 8000952: fa02 f201 lsl.w r2, r2, r1
  629. 8000956: d90a bls.n 800096e <__udivmoddi4+0x1a6>
  630. 8000958: 193c adds r4, r7, r4
  631. 800095a: f10e 3aff add.w sl, lr, #4294967295 @ 0xffffffff
  632. 800095e: f080 8084 bcs.w 8000a6a <__udivmoddi4+0x2a2>
  633. 8000962: 45a1 cmp r9, r4
  634. 8000964: f240 8081 bls.w 8000a6a <__udivmoddi4+0x2a2>
  635. 8000968: f1ae 0e02 sub.w lr, lr, #2
  636. 800096c: 443c add r4, r7
  637. 800096e: eba4 0409 sub.w r4, r4, r9
  638. 8000972: fa1f f983 uxth.w r9, r3
  639. 8000976: fbb4 f3f0 udiv r3, r4, r0
  640. 800097a: fb00 4413 mls r4, r0, r3, r4
  641. 800097e: ea49 4404 orr.w r4, r9, r4, lsl #16
  642. 8000982: fb03 fc0c mul.w ip, r3, ip
  643. 8000986: 45a4 cmp ip, r4
  644. 8000988: d907 bls.n 800099a <__udivmoddi4+0x1d2>
  645. 800098a: 193c adds r4, r7, r4
  646. 800098c: f103 30ff add.w r0, r3, #4294967295 @ 0xffffffff
  647. 8000990: d267 bcs.n 8000a62 <__udivmoddi4+0x29a>
  648. 8000992: 45a4 cmp ip, r4
  649. 8000994: d965 bls.n 8000a62 <__udivmoddi4+0x29a>
  650. 8000996: 3b02 subs r3, #2
  651. 8000998: 443c add r4, r7
  652. 800099a: ea43 400e orr.w r0, r3, lr, lsl #16
  653. 800099e: fba0 9302 umull r9, r3, r0, r2
  654. 80009a2: eba4 040c sub.w r4, r4, ip
  655. 80009a6: 429c cmp r4, r3
  656. 80009a8: 46ce mov lr, r9
  657. 80009aa: 469c mov ip, r3
  658. 80009ac: d351 bcc.n 8000a52 <__udivmoddi4+0x28a>
  659. 80009ae: d04e beq.n 8000a4e <__udivmoddi4+0x286>
  660. 80009b0: b155 cbz r5, 80009c8 <__udivmoddi4+0x200>
  661. 80009b2: ebb8 030e subs.w r3, r8, lr
  662. 80009b6: eb64 040c sbc.w r4, r4, ip
  663. 80009ba: fa04 f606 lsl.w r6, r4, r6
  664. 80009be: 40cb lsrs r3, r1
  665. 80009c0: 431e orrs r6, r3
  666. 80009c2: 40cc lsrs r4, r1
  667. 80009c4: e9c5 6400 strd r6, r4, [r5]
  668. 80009c8: 2100 movs r1, #0
  669. 80009ca: e750 b.n 800086e <__udivmoddi4+0xa6>
  670. 80009cc: f1c2 0320 rsb r3, r2, #32
  671. 80009d0: fa20 f103 lsr.w r1, r0, r3
  672. 80009d4: fa0c fc02 lsl.w ip, ip, r2
  673. 80009d8: fa24 f303 lsr.w r3, r4, r3
  674. 80009dc: 4094 lsls r4, r2
  675. 80009de: 430c orrs r4, r1
  676. 80009e0: ea4f 481c mov.w r8, ip, lsr #16
  677. 80009e4: fa00 fe02 lsl.w lr, r0, r2
  678. 80009e8: fa1f f78c uxth.w r7, ip
  679. 80009ec: fbb3 f0f8 udiv r0, r3, r8
  680. 80009f0: fb08 3110 mls r1, r8, r0, r3
  681. 80009f4: 0c23 lsrs r3, r4, #16
  682. 80009f6: ea43 4301 orr.w r3, r3, r1, lsl #16
  683. 80009fa: fb00 f107 mul.w r1, r0, r7
  684. 80009fe: 4299 cmp r1, r3
  685. 8000a00: d908 bls.n 8000a14 <__udivmoddi4+0x24c>
  686. 8000a02: eb1c 0303 adds.w r3, ip, r3
  687. 8000a06: f100 36ff add.w r6, r0, #4294967295 @ 0xffffffff
  688. 8000a0a: d22c bcs.n 8000a66 <__udivmoddi4+0x29e>
  689. 8000a0c: 4299 cmp r1, r3
  690. 8000a0e: d92a bls.n 8000a66 <__udivmoddi4+0x29e>
  691. 8000a10: 3802 subs r0, #2
  692. 8000a12: 4463 add r3, ip
  693. 8000a14: 1a5b subs r3, r3, r1
  694. 8000a16: b2a4 uxth r4, r4
  695. 8000a18: fbb3 f1f8 udiv r1, r3, r8
  696. 8000a1c: fb08 3311 mls r3, r8, r1, r3
  697. 8000a20: ea44 4403 orr.w r4, r4, r3, lsl #16
  698. 8000a24: fb01 f307 mul.w r3, r1, r7
  699. 8000a28: 42a3 cmp r3, r4
  700. 8000a2a: d908 bls.n 8000a3e <__udivmoddi4+0x276>
  701. 8000a2c: eb1c 0404 adds.w r4, ip, r4
  702. 8000a30: f101 36ff add.w r6, r1, #4294967295 @ 0xffffffff
  703. 8000a34: d213 bcs.n 8000a5e <__udivmoddi4+0x296>
  704. 8000a36: 42a3 cmp r3, r4
  705. 8000a38: d911 bls.n 8000a5e <__udivmoddi4+0x296>
  706. 8000a3a: 3902 subs r1, #2
  707. 8000a3c: 4464 add r4, ip
  708. 8000a3e: 1ae4 subs r4, r4, r3
  709. 8000a40: ea41 4100 orr.w r1, r1, r0, lsl #16
  710. 8000a44: e739 b.n 80008ba <__udivmoddi4+0xf2>
  711. 8000a46: 4604 mov r4, r0
  712. 8000a48: e6f0 b.n 800082c <__udivmoddi4+0x64>
  713. 8000a4a: 4608 mov r0, r1
  714. 8000a4c: e706 b.n 800085c <__udivmoddi4+0x94>
  715. 8000a4e: 45c8 cmp r8, r9
  716. 8000a50: d2ae bcs.n 80009b0 <__udivmoddi4+0x1e8>
  717. 8000a52: ebb9 0e02 subs.w lr, r9, r2
  718. 8000a56: eb63 0c07 sbc.w ip, r3, r7
  719. 8000a5a: 3801 subs r0, #1
  720. 8000a5c: e7a8 b.n 80009b0 <__udivmoddi4+0x1e8>
  721. 8000a5e: 4631 mov r1, r6
  722. 8000a60: e7ed b.n 8000a3e <__udivmoddi4+0x276>
  723. 8000a62: 4603 mov r3, r0
  724. 8000a64: e799 b.n 800099a <__udivmoddi4+0x1d2>
  725. 8000a66: 4630 mov r0, r6
  726. 8000a68: e7d4 b.n 8000a14 <__udivmoddi4+0x24c>
  727. 8000a6a: 46d6 mov lr, sl
  728. 8000a6c: e77f b.n 800096e <__udivmoddi4+0x1a6>
  729. 8000a6e: 4463 add r3, ip
  730. 8000a70: 3802 subs r0, #2
  731. 8000a72: e74d b.n 8000910 <__udivmoddi4+0x148>
  732. 8000a74: 4606 mov r6, r0
  733. 8000a76: 4623 mov r3, r4
  734. 8000a78: 4608 mov r0, r1
  735. 8000a7a: e70f b.n 800089c <__udivmoddi4+0xd4>
  736. 8000a7c: 3e02 subs r6, #2
  737. 8000a7e: 4463 add r3, ip
  738. 8000a80: e730 b.n 80008e4 <__udivmoddi4+0x11c>
  739. 8000a82: bf00 nop
  740. 08000a84 <__aeabi_idiv0>:
  741. 8000a84: 4770 bx lr
  742. 8000a86: bf00 nop
  743. 08000a88 <case_insensitive_strcmp>:
  744. return version;
  745. }
  746. /* Case insensitive string comparison, doesn't consider two NULL pointers equal though */
  747. static int case_insensitive_strcmp(const unsigned char *string1, const unsigned char *string2)
  748. {
  749. 8000a88: b480 push {r7}
  750. 8000a8a: b085 sub sp, #20
  751. 8000a8c: af00 add r7, sp, #0
  752. 8000a8e: 6078 str r0, [r7, #4]
  753. 8000a90: 6039 str r1, [r7, #0]
  754. if ((string1 == NULL) || (string2 == NULL))
  755. 8000a92: 687b ldr r3, [r7, #4]
  756. 8000a94: 2b00 cmp r3, #0
  757. 8000a96: d002 beq.n 8000a9e <case_insensitive_strcmp+0x16>
  758. 8000a98: 683b ldr r3, [r7, #0]
  759. 8000a9a: 2b00 cmp r3, #0
  760. 8000a9c: d101 bne.n 8000aa2 <case_insensitive_strcmp+0x1a>
  761. {
  762. return 1;
  763. 8000a9e: 2301 movs r3, #1
  764. 8000aa0: e056 b.n 8000b50 <case_insensitive_strcmp+0xc8>
  765. }
  766. if (string1 == string2)
  767. 8000aa2: 687a ldr r2, [r7, #4]
  768. 8000aa4: 683b ldr r3, [r7, #0]
  769. 8000aa6: 429a cmp r2, r3
  770. 8000aa8: d10d bne.n 8000ac6 <case_insensitive_strcmp+0x3e>
  771. {
  772. return 0;
  773. 8000aaa: 2300 movs r3, #0
  774. 8000aac: e050 b.n 8000b50 <case_insensitive_strcmp+0xc8>
  775. }
  776. for(; tolower(*string1) == tolower(*string2); (void)string1++, string2++)
  777. {
  778. if (*string1 == '\0')
  779. 8000aae: 687b ldr r3, [r7, #4]
  780. 8000ab0: 781b ldrb r3, [r3, #0]
  781. 8000ab2: 2b00 cmp r3, #0
  782. 8000ab4: d101 bne.n 8000aba <case_insensitive_strcmp+0x32>
  783. {
  784. return 0;
  785. 8000ab6: 2300 movs r3, #0
  786. 8000ab8: e04a b.n 8000b50 <case_insensitive_strcmp+0xc8>
  787. for(; tolower(*string1) == tolower(*string2); (void)string1++, string2++)
  788. 8000aba: 687b ldr r3, [r7, #4]
  789. 8000abc: 3301 adds r3, #1
  790. 8000abe: 607b str r3, [r7, #4]
  791. 8000ac0: 683b ldr r3, [r7, #0]
  792. 8000ac2: 3301 adds r3, #1
  793. 8000ac4: 603b str r3, [r7, #0]
  794. 8000ac6: 687b ldr r3, [r7, #4]
  795. 8000ac8: 781b ldrb r3, [r3, #0]
  796. 8000aca: 73fb strb r3, [r7, #15]
  797. 8000acc: 7bfb ldrb r3, [r7, #15]
  798. 8000ace: 3301 adds r3, #1
  799. 8000ad0: 4a22 ldr r2, [pc, #136] @ (8000b5c <case_insensitive_strcmp+0xd4>)
  800. 8000ad2: 4413 add r3, r2
  801. 8000ad4: 781b ldrb r3, [r3, #0]
  802. 8000ad6: f003 0303 and.w r3, r3, #3
  803. 8000ada: 2b01 cmp r3, #1
  804. 8000adc: d103 bne.n 8000ae6 <case_insensitive_strcmp+0x5e>
  805. 8000ade: 7bfb ldrb r3, [r7, #15]
  806. 8000ae0: f103 0220 add.w r2, r3, #32
  807. 8000ae4: e000 b.n 8000ae8 <case_insensitive_strcmp+0x60>
  808. 8000ae6: 7bfa ldrb r2, [r7, #15]
  809. 8000ae8: 683b ldr r3, [r7, #0]
  810. 8000aea: 781b ldrb r3, [r3, #0]
  811. 8000aec: 73bb strb r3, [r7, #14]
  812. 8000aee: 7bbb ldrb r3, [r7, #14]
  813. 8000af0: 3301 adds r3, #1
  814. 8000af2: 491a ldr r1, [pc, #104] @ (8000b5c <case_insensitive_strcmp+0xd4>)
  815. 8000af4: 440b add r3, r1
  816. 8000af6: 781b ldrb r3, [r3, #0]
  817. 8000af8: f003 0303 and.w r3, r3, #3
  818. 8000afc: 2b01 cmp r3, #1
  819. 8000afe: d102 bne.n 8000b06 <case_insensitive_strcmp+0x7e>
  820. 8000b00: 7bbb ldrb r3, [r7, #14]
  821. 8000b02: 3320 adds r3, #32
  822. 8000b04: e000 b.n 8000b08 <case_insensitive_strcmp+0x80>
  823. 8000b06: 7bbb ldrb r3, [r7, #14]
  824. 8000b08: 429a cmp r2, r3
  825. 8000b0a: d0d0 beq.n 8000aae <case_insensitive_strcmp+0x26>
  826. }
  827. }
  828. return tolower(*string1) - tolower(*string2);
  829. 8000b0c: 687b ldr r3, [r7, #4]
  830. 8000b0e: 781b ldrb r3, [r3, #0]
  831. 8000b10: 737b strb r3, [r7, #13]
  832. 8000b12: 7b7b ldrb r3, [r7, #13]
  833. 8000b14: 3301 adds r3, #1
  834. 8000b16: 4a11 ldr r2, [pc, #68] @ (8000b5c <case_insensitive_strcmp+0xd4>)
  835. 8000b18: 4413 add r3, r2
  836. 8000b1a: 781b ldrb r3, [r3, #0]
  837. 8000b1c: f003 0303 and.w r3, r3, #3
  838. 8000b20: 2b01 cmp r3, #1
  839. 8000b22: d103 bne.n 8000b2c <case_insensitive_strcmp+0xa4>
  840. 8000b24: 7b7b ldrb r3, [r7, #13]
  841. 8000b26: f103 0220 add.w r2, r3, #32
  842. 8000b2a: e000 b.n 8000b2e <case_insensitive_strcmp+0xa6>
  843. 8000b2c: 7b7a ldrb r2, [r7, #13]
  844. 8000b2e: 683b ldr r3, [r7, #0]
  845. 8000b30: 781b ldrb r3, [r3, #0]
  846. 8000b32: 733b strb r3, [r7, #12]
  847. 8000b34: 7b3b ldrb r3, [r7, #12]
  848. 8000b36: 3301 adds r3, #1
  849. 8000b38: 4908 ldr r1, [pc, #32] @ (8000b5c <case_insensitive_strcmp+0xd4>)
  850. 8000b3a: 440b add r3, r1
  851. 8000b3c: 781b ldrb r3, [r3, #0]
  852. 8000b3e: f003 0303 and.w r3, r3, #3
  853. 8000b42: 2b01 cmp r3, #1
  854. 8000b44: d102 bne.n 8000b4c <case_insensitive_strcmp+0xc4>
  855. 8000b46: 7b3b ldrb r3, [r7, #12]
  856. 8000b48: 3320 adds r3, #32
  857. 8000b4a: e000 b.n 8000b4e <case_insensitive_strcmp+0xc6>
  858. 8000b4c: 7b3b ldrb r3, [r7, #12]
  859. 8000b4e: 1ad3 subs r3, r2, r3
  860. }
  861. 8000b50: 4618 mov r0, r3
  862. 8000b52: 3714 adds r7, #20
  863. 8000b54: 46bd mov sp, r7
  864. 8000b56: f85d 7b04 ldr.w r7, [sp], #4
  865. 8000b5a: 4770 bx lr
  866. 8000b5c: 08031d50 .word 0x08031d50
  867. 08000b60 <cJSON_New_Item>:
  868. }
  869. }
  870. /* Internal constructor. */
  871. static cJSON *cJSON_New_Item(const internal_hooks * const hooks)
  872. {
  873. 8000b60: b580 push {r7, lr}
  874. 8000b62: b084 sub sp, #16
  875. 8000b64: af00 add r7, sp, #0
  876. 8000b66: 6078 str r0, [r7, #4]
  877. cJSON* node = (cJSON*)hooks->allocate(sizeof(cJSON));
  878. 8000b68: 687b ldr r3, [r7, #4]
  879. 8000b6a: 681b ldr r3, [r3, #0]
  880. 8000b6c: 2028 movs r0, #40 @ 0x28
  881. 8000b6e: 4798 blx r3
  882. 8000b70: 60f8 str r0, [r7, #12]
  883. if (node)
  884. 8000b72: 68fb ldr r3, [r7, #12]
  885. 8000b74: 2b00 cmp r3, #0
  886. 8000b76: d004 beq.n 8000b82 <cJSON_New_Item+0x22>
  887. {
  888. memset(node, '\0', sizeof(cJSON));
  889. 8000b78: 2228 movs r2, #40 @ 0x28
  890. 8000b7a: 2100 movs r1, #0
  891. 8000b7c: 68f8 ldr r0, [r7, #12]
  892. 8000b7e: f02a f807 bl 802ab90 <memset>
  893. }
  894. return node;
  895. 8000b82: 68fb ldr r3, [r7, #12]
  896. }
  897. 8000b84: 4618 mov r0, r3
  898. 8000b86: 3710 adds r7, #16
  899. 8000b88: 46bd mov sp, r7
  900. 8000b8a: bd80 pop {r7, pc}
  901. 08000b8c <cJSON_Delete>:
  902. /* Delete a cJSON structure. */
  903. CJSON_PUBLIC(void) cJSON_Delete(cJSON *item)
  904. {
  905. 8000b8c: b580 push {r7, lr}
  906. 8000b8e: b084 sub sp, #16
  907. 8000b90: af00 add r7, sp, #0
  908. 8000b92: 6078 str r0, [r7, #4]
  909. cJSON *next = NULL;
  910. 8000b94: 2300 movs r3, #0
  911. 8000b96: 60fb str r3, [r7, #12]
  912. while (item != NULL)
  913. 8000b98: e03d b.n 8000c16 <cJSON_Delete+0x8a>
  914. {
  915. next = item->next;
  916. 8000b9a: 687b ldr r3, [r7, #4]
  917. 8000b9c: 681b ldr r3, [r3, #0]
  918. 8000b9e: 60fb str r3, [r7, #12]
  919. if (!(item->type & cJSON_IsReference) && (item->child != NULL))
  920. 8000ba0: 687b ldr r3, [r7, #4]
  921. 8000ba2: 68db ldr r3, [r3, #12]
  922. 8000ba4: f403 7380 and.w r3, r3, #256 @ 0x100
  923. 8000ba8: 2b00 cmp r3, #0
  924. 8000baa: d108 bne.n 8000bbe <cJSON_Delete+0x32>
  925. 8000bac: 687b ldr r3, [r7, #4]
  926. 8000bae: 689b ldr r3, [r3, #8]
  927. 8000bb0: 2b00 cmp r3, #0
  928. 8000bb2: d004 beq.n 8000bbe <cJSON_Delete+0x32>
  929. {
  930. cJSON_Delete(item->child);
  931. 8000bb4: 687b ldr r3, [r7, #4]
  932. 8000bb6: 689b ldr r3, [r3, #8]
  933. 8000bb8: 4618 mov r0, r3
  934. 8000bba: f7ff ffe7 bl 8000b8c <cJSON_Delete>
  935. }
  936. if (!(item->type & cJSON_IsReference) && (item->valuestring != NULL))
  937. 8000bbe: 687b ldr r3, [r7, #4]
  938. 8000bc0: 68db ldr r3, [r3, #12]
  939. 8000bc2: f403 7380 and.w r3, r3, #256 @ 0x100
  940. 8000bc6: 2b00 cmp r3, #0
  941. 8000bc8: d10c bne.n 8000be4 <cJSON_Delete+0x58>
  942. 8000bca: 687b ldr r3, [r7, #4]
  943. 8000bcc: 691b ldr r3, [r3, #16]
  944. 8000bce: 2b00 cmp r3, #0
  945. 8000bd0: d008 beq.n 8000be4 <cJSON_Delete+0x58>
  946. {
  947. global_hooks.deallocate(item->valuestring);
  948. 8000bd2: 4b15 ldr r3, [pc, #84] @ (8000c28 <cJSON_Delete+0x9c>)
  949. 8000bd4: 685b ldr r3, [r3, #4]
  950. 8000bd6: 687a ldr r2, [r7, #4]
  951. 8000bd8: 6912 ldr r2, [r2, #16]
  952. 8000bda: 4610 mov r0, r2
  953. 8000bdc: 4798 blx r3
  954. item->valuestring = NULL;
  955. 8000bde: 687b ldr r3, [r7, #4]
  956. 8000be0: 2200 movs r2, #0
  957. 8000be2: 611a str r2, [r3, #16]
  958. }
  959. if (!(item->type & cJSON_StringIsConst) && (item->string != NULL))
  960. 8000be4: 687b ldr r3, [r7, #4]
  961. 8000be6: 68db ldr r3, [r3, #12]
  962. 8000be8: f403 7300 and.w r3, r3, #512 @ 0x200
  963. 8000bec: 2b00 cmp r3, #0
  964. 8000bee: d10c bne.n 8000c0a <cJSON_Delete+0x7e>
  965. 8000bf0: 687b ldr r3, [r7, #4]
  966. 8000bf2: 6a1b ldr r3, [r3, #32]
  967. 8000bf4: 2b00 cmp r3, #0
  968. 8000bf6: d008 beq.n 8000c0a <cJSON_Delete+0x7e>
  969. {
  970. global_hooks.deallocate(item->string);
  971. 8000bf8: 4b0b ldr r3, [pc, #44] @ (8000c28 <cJSON_Delete+0x9c>)
  972. 8000bfa: 685b ldr r3, [r3, #4]
  973. 8000bfc: 687a ldr r2, [r7, #4]
  974. 8000bfe: 6a12 ldr r2, [r2, #32]
  975. 8000c00: 4610 mov r0, r2
  976. 8000c02: 4798 blx r3
  977. item->string = NULL;
  978. 8000c04: 687b ldr r3, [r7, #4]
  979. 8000c06: 2200 movs r2, #0
  980. 8000c08: 621a str r2, [r3, #32]
  981. }
  982. global_hooks.deallocate(item);
  983. 8000c0a: 4b07 ldr r3, [pc, #28] @ (8000c28 <cJSON_Delete+0x9c>)
  984. 8000c0c: 685b ldr r3, [r3, #4]
  985. 8000c0e: 6878 ldr r0, [r7, #4]
  986. 8000c10: 4798 blx r3
  987. item = next;
  988. 8000c12: 68fb ldr r3, [r7, #12]
  989. 8000c14: 607b str r3, [r7, #4]
  990. while (item != NULL)
  991. 8000c16: 687b ldr r3, [r7, #4]
  992. 8000c18: 2b00 cmp r3, #0
  993. 8000c1a: d1be bne.n 8000b9a <cJSON_Delete+0xe>
  994. }
  995. }
  996. 8000c1c: bf00 nop
  997. 8000c1e: bf00 nop
  998. 8000c20: 3710 adds r7, #16
  999. 8000c22: 46bd mov sp, r7
  1000. 8000c24: bd80 pop {r7, pc}
  1001. 8000c26: bf00 nop
  1002. 8000c28: 24000000 .word 0x24000000
  1003. 08000c2c <get_decimal_point>:
  1004. /* get the decimal point character of the current locale */
  1005. static unsigned char get_decimal_point(void)
  1006. {
  1007. 8000c2c: b480 push {r7}
  1008. 8000c2e: af00 add r7, sp, #0
  1009. #ifdef ENABLE_LOCALES
  1010. struct lconv *lconv = localeconv();
  1011. return (unsigned char) lconv->decimal_point[0];
  1012. #else
  1013. return '.';
  1014. 8000c30: 232e movs r3, #46 @ 0x2e
  1015. #endif
  1016. }
  1017. 8000c32: 4618 mov r0, r3
  1018. 8000c34: 46bd mov sp, r7
  1019. 8000c36: f85d 7b04 ldr.w r7, [sp], #4
  1020. 8000c3a: 4770 bx lr
  1021. 8000c3c: 0000 movs r0, r0
  1022. ...
  1023. 08000c40 <parse_number>:
  1024. /* get a pointer to the buffer at the position */
  1025. #define buffer_at_offset(buffer) ((buffer)->content + (buffer)->offset)
  1026. /* Parse the input text to generate a number, and populate the result into item. */
  1027. static cJSON_bool parse_number(cJSON * const item, parse_buffer * const input_buffer)
  1028. {
  1029. 8000c40: b580 push {r7, lr}
  1030. 8000c42: b098 sub sp, #96 @ 0x60
  1031. 8000c44: af00 add r7, sp, #0
  1032. 8000c46: 6078 str r0, [r7, #4]
  1033. 8000c48: 6039 str r1, [r7, #0]
  1034. double number = 0;
  1035. 8000c4a: f04f 0200 mov.w r2, #0
  1036. 8000c4e: f04f 0300 mov.w r3, #0
  1037. 8000c52: e9c7 2314 strd r2, r3, [r7, #80] @ 0x50
  1038. unsigned char *after_end = NULL;
  1039. 8000c56: 2300 movs r3, #0
  1040. 8000c58: 64bb str r3, [r7, #72] @ 0x48
  1041. unsigned char number_c_string[64];
  1042. unsigned char decimal_point = get_decimal_point();
  1043. 8000c5a: f7ff ffe7 bl 8000c2c <get_decimal_point>
  1044. 8000c5e: 4603 mov r3, r0
  1045. 8000c60: f887 304f strb.w r3, [r7, #79] @ 0x4f
  1046. size_t i = 0;
  1047. 8000c64: 2300 movs r3, #0
  1048. 8000c66: 65fb str r3, [r7, #92] @ 0x5c
  1049. if ((input_buffer == NULL) || (input_buffer->content == NULL))
  1050. 8000c68: 683b ldr r3, [r7, #0]
  1051. 8000c6a: 2b00 cmp r3, #0
  1052. 8000c6c: d003 beq.n 8000c76 <parse_number+0x36>
  1053. 8000c6e: 683b ldr r3, [r7, #0]
  1054. 8000c70: 681b ldr r3, [r3, #0]
  1055. 8000c72: 2b00 cmp r3, #0
  1056. 8000c74: d101 bne.n 8000c7a <parse_number+0x3a>
  1057. {
  1058. return false;
  1059. 8000c76: 2300 movs r3, #0
  1060. 8000c78: e09f b.n 8000dba <parse_number+0x17a>
  1061. }
  1062. /* copy the number into a temporary buffer and replace '.' with the decimal point
  1063. * of the current locale (for strtod)
  1064. * This also takes care of '\0' not necessarily being available for marking the end of the input */
  1065. for (i = 0; (i < (sizeof(number_c_string) - 1)) && can_access_at_index(input_buffer, i); i++)
  1066. 8000c7a: 2300 movs r3, #0
  1067. 8000c7c: 65fb str r3, [r7, #92] @ 0x5c
  1068. 8000c7e: e03d b.n 8000cfc <parse_number+0xbc>
  1069. {
  1070. switch (buffer_at_offset(input_buffer)[i])
  1071. 8000c80: 683b ldr r3, [r7, #0]
  1072. 8000c82: 681a ldr r2, [r3, #0]
  1073. 8000c84: 683b ldr r3, [r7, #0]
  1074. 8000c86: 6899 ldr r1, [r3, #8]
  1075. 8000c88: 6dfb ldr r3, [r7, #92] @ 0x5c
  1076. 8000c8a: 440b add r3, r1
  1077. 8000c8c: 4413 add r3, r2
  1078. 8000c8e: 781b ldrb r3, [r3, #0]
  1079. 8000c90: 2b45 cmp r3, #69 @ 0x45
  1080. 8000c92: dc17 bgt.n 8000cc4 <parse_number+0x84>
  1081. 8000c94: 2b2b cmp r3, #43 @ 0x2b
  1082. 8000c96: db40 blt.n 8000d1a <parse_number+0xda>
  1083. 8000c98: 3b2b subs r3, #43 @ 0x2b
  1084. 8000c9a: 2201 movs r2, #1
  1085. 8000c9c: 409a lsls r2, r3
  1086. 8000c9e: 4b4e ldr r3, [pc, #312] @ (8000dd8 <parse_number+0x198>)
  1087. 8000ca0: 4013 ands r3, r2
  1088. 8000ca2: 2b00 cmp r3, #0
  1089. 8000ca4: bf14 ite ne
  1090. 8000ca6: 2301 movne r3, #1
  1091. 8000ca8: 2300 moveq r3, #0
  1092. 8000caa: b2db uxtb r3, r3
  1093. 8000cac: 2b00 cmp r3, #0
  1094. 8000cae: d10b bne.n 8000cc8 <parse_number+0x88>
  1095. 8000cb0: f002 0308 and.w r3, r2, #8
  1096. 8000cb4: 2b00 cmp r3, #0
  1097. 8000cb6: bf14 ite ne
  1098. 8000cb8: 2301 movne r3, #1
  1099. 8000cba: 2300 moveq r3, #0
  1100. 8000cbc: b2db uxtb r3, r3
  1101. 8000cbe: 2b00 cmp r3, #0
  1102. 8000cc0: d111 bne.n 8000ce6 <parse_number+0xa6>
  1103. case '.':
  1104. number_c_string[i] = decimal_point;
  1105. break;
  1106. default:
  1107. goto loop_end;
  1108. 8000cc2: e02a b.n 8000d1a <parse_number+0xda>
  1109. switch (buffer_at_offset(input_buffer)[i])
  1110. 8000cc4: 2b65 cmp r3, #101 @ 0x65
  1111. 8000cc6: d128 bne.n 8000d1a <parse_number+0xda>
  1112. number_c_string[i] = buffer_at_offset(input_buffer)[i];
  1113. 8000cc8: 683b ldr r3, [r7, #0]
  1114. 8000cca: 681a ldr r2, [r3, #0]
  1115. 8000ccc: 683b ldr r3, [r7, #0]
  1116. 8000cce: 6899 ldr r1, [r3, #8]
  1117. 8000cd0: 6dfb ldr r3, [r7, #92] @ 0x5c
  1118. 8000cd2: 440b add r3, r1
  1119. 8000cd4: 4413 add r3, r2
  1120. 8000cd6: 7819 ldrb r1, [r3, #0]
  1121. 8000cd8: f107 0208 add.w r2, r7, #8
  1122. 8000cdc: 6dfb ldr r3, [r7, #92] @ 0x5c
  1123. 8000cde: 4413 add r3, r2
  1124. 8000ce0: 460a mov r2, r1
  1125. 8000ce2: 701a strb r2, [r3, #0]
  1126. break;
  1127. 8000ce4: e007 b.n 8000cf6 <parse_number+0xb6>
  1128. number_c_string[i] = decimal_point;
  1129. 8000ce6: f107 0208 add.w r2, r7, #8
  1130. 8000cea: 6dfb ldr r3, [r7, #92] @ 0x5c
  1131. 8000cec: 4413 add r3, r2
  1132. 8000cee: f897 204f ldrb.w r2, [r7, #79] @ 0x4f
  1133. 8000cf2: 701a strb r2, [r3, #0]
  1134. break;
  1135. 8000cf4: bf00 nop
  1136. for (i = 0; (i < (sizeof(number_c_string) - 1)) && can_access_at_index(input_buffer, i); i++)
  1137. 8000cf6: 6dfb ldr r3, [r7, #92] @ 0x5c
  1138. 8000cf8: 3301 adds r3, #1
  1139. 8000cfa: 65fb str r3, [r7, #92] @ 0x5c
  1140. 8000cfc: 6dfb ldr r3, [r7, #92] @ 0x5c
  1141. 8000cfe: 2b3e cmp r3, #62 @ 0x3e
  1142. 8000d00: d80d bhi.n 8000d1e <parse_number+0xde>
  1143. 8000d02: 683b ldr r3, [r7, #0]
  1144. 8000d04: 2b00 cmp r3, #0
  1145. 8000d06: d00a beq.n 8000d1e <parse_number+0xde>
  1146. 8000d08: 683b ldr r3, [r7, #0]
  1147. 8000d0a: 689a ldr r2, [r3, #8]
  1148. 8000d0c: 6dfb ldr r3, [r7, #92] @ 0x5c
  1149. 8000d0e: 441a add r2, r3
  1150. 8000d10: 683b ldr r3, [r7, #0]
  1151. 8000d12: 685b ldr r3, [r3, #4]
  1152. 8000d14: 429a cmp r2, r3
  1153. 8000d16: d3b3 bcc.n 8000c80 <parse_number+0x40>
  1154. }
  1155. }
  1156. loop_end:
  1157. 8000d18: e001 b.n 8000d1e <parse_number+0xde>
  1158. goto loop_end;
  1159. 8000d1a: bf00 nop
  1160. 8000d1c: e000 b.n 8000d20 <parse_number+0xe0>
  1161. loop_end:
  1162. 8000d1e: bf00 nop
  1163. number_c_string[i] = '\0';
  1164. 8000d20: f107 0208 add.w r2, r7, #8
  1165. 8000d24: 6dfb ldr r3, [r7, #92] @ 0x5c
  1166. 8000d26: 4413 add r3, r2
  1167. 8000d28: 2200 movs r2, #0
  1168. 8000d2a: 701a strb r2, [r3, #0]
  1169. number = strtod((const char*)number_c_string, (char**)&after_end);
  1170. 8000d2c: f107 0248 add.w r2, r7, #72 @ 0x48
  1171. 8000d30: f107 0308 add.w r3, r7, #8
  1172. 8000d34: 4611 mov r1, r2
  1173. 8000d36: 4618 mov r0, r3
  1174. 8000d38: f029 f894 bl 8029e64 <strtod>
  1175. 8000d3c: ed87 0b14 vstr d0, [r7, #80] @ 0x50
  1176. if (number_c_string == after_end)
  1177. 8000d40: 6cba ldr r2, [r7, #72] @ 0x48
  1178. 8000d42: f107 0308 add.w r3, r7, #8
  1179. 8000d46: 429a cmp r2, r3
  1180. 8000d48: d101 bne.n 8000d4e <parse_number+0x10e>
  1181. {
  1182. return false; /* parse_error */
  1183. 8000d4a: 2300 movs r3, #0
  1184. 8000d4c: e035 b.n 8000dba <parse_number+0x17a>
  1185. }
  1186. item->valuedouble = number;
  1187. 8000d4e: 6879 ldr r1, [r7, #4]
  1188. 8000d50: e9d7 2314 ldrd r2, r3, [r7, #80] @ 0x50
  1189. 8000d54: e9c1 2306 strd r2, r3, [r1, #24]
  1190. /* use saturation in case of overflow */
  1191. if (number >= INT_MAX)
  1192. 8000d58: ed97 7b14 vldr d7, [r7, #80] @ 0x50
  1193. 8000d5c: ed9f 6b1a vldr d6, [pc, #104] @ 8000dc8 <parse_number+0x188>
  1194. 8000d60: eeb4 7bc6 vcmpe.f64 d7, d6
  1195. 8000d64: eef1 fa10 vmrs APSR_nzcv, fpscr
  1196. 8000d68: db04 blt.n 8000d74 <parse_number+0x134>
  1197. {
  1198. item->valueint = INT_MAX;
  1199. 8000d6a: 687b ldr r3, [r7, #4]
  1200. 8000d6c: f06f 4200 mvn.w r2, #2147483648 @ 0x80000000
  1201. 8000d70: 615a str r2, [r3, #20]
  1202. 8000d72: e015 b.n 8000da0 <parse_number+0x160>
  1203. }
  1204. else if (number <= (double)INT_MIN)
  1205. 8000d74: ed97 7b14 vldr d7, [r7, #80] @ 0x50
  1206. 8000d78: ed9f 6b15 vldr d6, [pc, #84] @ 8000dd0 <parse_number+0x190>
  1207. 8000d7c: eeb4 7bc6 vcmpe.f64 d7, d6
  1208. 8000d80: eef1 fa10 vmrs APSR_nzcv, fpscr
  1209. 8000d84: d804 bhi.n 8000d90 <parse_number+0x150>
  1210. {
  1211. item->valueint = INT_MIN;
  1212. 8000d86: 687b ldr r3, [r7, #4]
  1213. 8000d88: f04f 4200 mov.w r2, #2147483648 @ 0x80000000
  1214. 8000d8c: 615a str r2, [r3, #20]
  1215. 8000d8e: e007 b.n 8000da0 <parse_number+0x160>
  1216. }
  1217. else
  1218. {
  1219. item->valueint = (int)number;
  1220. 8000d90: ed97 7b14 vldr d7, [r7, #80] @ 0x50
  1221. 8000d94: eefd 7bc7 vcvt.s32.f64 s15, d7
  1222. 8000d98: ee17 2a90 vmov r2, s15
  1223. 8000d9c: 687b ldr r3, [r7, #4]
  1224. 8000d9e: 615a str r2, [r3, #20]
  1225. }
  1226. item->type = cJSON_Number;
  1227. 8000da0: 687b ldr r3, [r7, #4]
  1228. 8000da2: 2208 movs r2, #8
  1229. 8000da4: 60da str r2, [r3, #12]
  1230. input_buffer->offset += (size_t)(after_end - number_c_string);
  1231. 8000da6: 683b ldr r3, [r7, #0]
  1232. 8000da8: 689b ldr r3, [r3, #8]
  1233. 8000daa: 6cb9 ldr r1, [r7, #72] @ 0x48
  1234. 8000dac: f107 0208 add.w r2, r7, #8
  1235. 8000db0: 1a8a subs r2, r1, r2
  1236. 8000db2: 441a add r2, r3
  1237. 8000db4: 683b ldr r3, [r7, #0]
  1238. 8000db6: 609a str r2, [r3, #8]
  1239. return true;
  1240. 8000db8: 2301 movs r3, #1
  1241. }
  1242. 8000dba: 4618 mov r0, r3
  1243. 8000dbc: 3760 adds r7, #96 @ 0x60
  1244. 8000dbe: 46bd mov sp, r7
  1245. 8000dc0: bd80 pop {r7, pc}
  1246. 8000dc2: bf00 nop
  1247. 8000dc4: f3af 8000 nop.w
  1248. 8000dc8: ffc00000 .word 0xffc00000
  1249. 8000dcc: 41dfffff .word 0x41dfffff
  1250. 8000dd0: 00000000 .word 0x00000000
  1251. 8000dd4: c1e00000 .word 0xc1e00000
  1252. 8000dd8: 04007fe5 .word 0x04007fe5
  1253. 08000ddc <parse_hex4>:
  1254. return true;
  1255. }
  1256. /* parse 4 digit hexadecimal number */
  1257. static unsigned parse_hex4(const unsigned char * const input)
  1258. {
  1259. 8000ddc: b480 push {r7}
  1260. 8000dde: b085 sub sp, #20
  1261. 8000de0: af00 add r7, sp, #0
  1262. 8000de2: 6078 str r0, [r7, #4]
  1263. unsigned int h = 0;
  1264. 8000de4: 2300 movs r3, #0
  1265. 8000de6: 60fb str r3, [r7, #12]
  1266. size_t i = 0;
  1267. 8000de8: 2300 movs r3, #0
  1268. 8000dea: 60bb str r3, [r7, #8]
  1269. for (i = 0; i < 4; i++)
  1270. 8000dec: 2300 movs r3, #0
  1271. 8000dee: 60bb str r3, [r7, #8]
  1272. 8000df0: e04c b.n 8000e8c <parse_hex4+0xb0>
  1273. {
  1274. /* parse digit */
  1275. if ((input[i] >= '0') && (input[i] <= '9'))
  1276. 8000df2: 687a ldr r2, [r7, #4]
  1277. 8000df4: 68bb ldr r3, [r7, #8]
  1278. 8000df6: 4413 add r3, r2
  1279. 8000df8: 781b ldrb r3, [r3, #0]
  1280. 8000dfa: 2b2f cmp r3, #47 @ 0x2f
  1281. 8000dfc: d90f bls.n 8000e1e <parse_hex4+0x42>
  1282. 8000dfe: 687a ldr r2, [r7, #4]
  1283. 8000e00: 68bb ldr r3, [r7, #8]
  1284. 8000e02: 4413 add r3, r2
  1285. 8000e04: 781b ldrb r3, [r3, #0]
  1286. 8000e06: 2b39 cmp r3, #57 @ 0x39
  1287. 8000e08: d809 bhi.n 8000e1e <parse_hex4+0x42>
  1288. {
  1289. h += (unsigned int) input[i] - '0';
  1290. 8000e0a: 687a ldr r2, [r7, #4]
  1291. 8000e0c: 68bb ldr r3, [r7, #8]
  1292. 8000e0e: 4413 add r3, r2
  1293. 8000e10: 781b ldrb r3, [r3, #0]
  1294. 8000e12: 461a mov r2, r3
  1295. 8000e14: 68fb ldr r3, [r7, #12]
  1296. 8000e16: 4413 add r3, r2
  1297. 8000e18: 3b30 subs r3, #48 @ 0x30
  1298. 8000e1a: 60fb str r3, [r7, #12]
  1299. 8000e1c: e02d b.n 8000e7a <parse_hex4+0x9e>
  1300. }
  1301. else if ((input[i] >= 'A') && (input[i] <= 'F'))
  1302. 8000e1e: 687a ldr r2, [r7, #4]
  1303. 8000e20: 68bb ldr r3, [r7, #8]
  1304. 8000e22: 4413 add r3, r2
  1305. 8000e24: 781b ldrb r3, [r3, #0]
  1306. 8000e26: 2b40 cmp r3, #64 @ 0x40
  1307. 8000e28: d90f bls.n 8000e4a <parse_hex4+0x6e>
  1308. 8000e2a: 687a ldr r2, [r7, #4]
  1309. 8000e2c: 68bb ldr r3, [r7, #8]
  1310. 8000e2e: 4413 add r3, r2
  1311. 8000e30: 781b ldrb r3, [r3, #0]
  1312. 8000e32: 2b46 cmp r3, #70 @ 0x46
  1313. 8000e34: d809 bhi.n 8000e4a <parse_hex4+0x6e>
  1314. {
  1315. h += (unsigned int) 10 + input[i] - 'A';
  1316. 8000e36: 687a ldr r2, [r7, #4]
  1317. 8000e38: 68bb ldr r3, [r7, #8]
  1318. 8000e3a: 4413 add r3, r2
  1319. 8000e3c: 781b ldrb r3, [r3, #0]
  1320. 8000e3e: 461a mov r2, r3
  1321. 8000e40: 68fb ldr r3, [r7, #12]
  1322. 8000e42: 4413 add r3, r2
  1323. 8000e44: 3b37 subs r3, #55 @ 0x37
  1324. 8000e46: 60fb str r3, [r7, #12]
  1325. 8000e48: e017 b.n 8000e7a <parse_hex4+0x9e>
  1326. }
  1327. else if ((input[i] >= 'a') && (input[i] <= 'f'))
  1328. 8000e4a: 687a ldr r2, [r7, #4]
  1329. 8000e4c: 68bb ldr r3, [r7, #8]
  1330. 8000e4e: 4413 add r3, r2
  1331. 8000e50: 781b ldrb r3, [r3, #0]
  1332. 8000e52: 2b60 cmp r3, #96 @ 0x60
  1333. 8000e54: d90f bls.n 8000e76 <parse_hex4+0x9a>
  1334. 8000e56: 687a ldr r2, [r7, #4]
  1335. 8000e58: 68bb ldr r3, [r7, #8]
  1336. 8000e5a: 4413 add r3, r2
  1337. 8000e5c: 781b ldrb r3, [r3, #0]
  1338. 8000e5e: 2b66 cmp r3, #102 @ 0x66
  1339. 8000e60: d809 bhi.n 8000e76 <parse_hex4+0x9a>
  1340. {
  1341. h += (unsigned int) 10 + input[i] - 'a';
  1342. 8000e62: 687a ldr r2, [r7, #4]
  1343. 8000e64: 68bb ldr r3, [r7, #8]
  1344. 8000e66: 4413 add r3, r2
  1345. 8000e68: 781b ldrb r3, [r3, #0]
  1346. 8000e6a: 461a mov r2, r3
  1347. 8000e6c: 68fb ldr r3, [r7, #12]
  1348. 8000e6e: 4413 add r3, r2
  1349. 8000e70: 3b57 subs r3, #87 @ 0x57
  1350. 8000e72: 60fb str r3, [r7, #12]
  1351. 8000e74: e001 b.n 8000e7a <parse_hex4+0x9e>
  1352. }
  1353. else /* invalid */
  1354. {
  1355. return 0;
  1356. 8000e76: 2300 movs r3, #0
  1357. 8000e78: e00c b.n 8000e94 <parse_hex4+0xb8>
  1358. }
  1359. if (i < 3)
  1360. 8000e7a: 68bb ldr r3, [r7, #8]
  1361. 8000e7c: 2b02 cmp r3, #2
  1362. 8000e7e: d802 bhi.n 8000e86 <parse_hex4+0xaa>
  1363. {
  1364. /* shift left to make place for the next nibble */
  1365. h = h << 4;
  1366. 8000e80: 68fb ldr r3, [r7, #12]
  1367. 8000e82: 011b lsls r3, r3, #4
  1368. 8000e84: 60fb str r3, [r7, #12]
  1369. for (i = 0; i < 4; i++)
  1370. 8000e86: 68bb ldr r3, [r7, #8]
  1371. 8000e88: 3301 adds r3, #1
  1372. 8000e8a: 60bb str r3, [r7, #8]
  1373. 8000e8c: 68bb ldr r3, [r7, #8]
  1374. 8000e8e: 2b03 cmp r3, #3
  1375. 8000e90: d9af bls.n 8000df2 <parse_hex4+0x16>
  1376. }
  1377. }
  1378. return h;
  1379. 8000e92: 68fb ldr r3, [r7, #12]
  1380. }
  1381. 8000e94: 4618 mov r0, r3
  1382. 8000e96: 3714 adds r7, #20
  1383. 8000e98: 46bd mov sp, r7
  1384. 8000e9a: f85d 7b04 ldr.w r7, [sp], #4
  1385. 8000e9e: 4770 bx lr
  1386. 08000ea0 <utf16_literal_to_utf8>:
  1387. /* converts a UTF-16 literal to UTF-8
  1388. * A literal can be one or two sequences of the form \uXXXX */
  1389. static unsigned char utf16_literal_to_utf8(const unsigned char * const input_pointer, const unsigned char * const input_end, unsigned char **output_pointer)
  1390. {
  1391. 8000ea0: b580 push {r7, lr}
  1392. 8000ea2: b08a sub sp, #40 @ 0x28
  1393. 8000ea4: af00 add r7, sp, #0
  1394. 8000ea6: 60f8 str r0, [r7, #12]
  1395. 8000ea8: 60b9 str r1, [r7, #8]
  1396. 8000eaa: 607a str r2, [r7, #4]
  1397. long unsigned int codepoint = 0;
  1398. 8000eac: 2300 movs r3, #0
  1399. 8000eae: 627b str r3, [r7, #36] @ 0x24
  1400. unsigned int first_code = 0;
  1401. 8000eb0: 2300 movs r3, #0
  1402. 8000eb2: 61fb str r3, [r7, #28]
  1403. const unsigned char *first_sequence = input_pointer;
  1404. 8000eb4: 68fb ldr r3, [r7, #12]
  1405. 8000eb6: 61bb str r3, [r7, #24]
  1406. unsigned char utf8_length = 0;
  1407. 8000eb8: 2300 movs r3, #0
  1408. 8000eba: f887 3023 strb.w r3, [r7, #35] @ 0x23
  1409. unsigned char utf8_position = 0;
  1410. 8000ebe: 2300 movs r3, #0
  1411. 8000ec0: f887 3022 strb.w r3, [r7, #34] @ 0x22
  1412. unsigned char sequence_length = 0;
  1413. 8000ec4: 2300 movs r3, #0
  1414. 8000ec6: f887 3021 strb.w r3, [r7, #33] @ 0x21
  1415. unsigned char first_byte_mark = 0;
  1416. 8000eca: 2300 movs r3, #0
  1417. 8000ecc: f887 3020 strb.w r3, [r7, #32]
  1418. if ((input_end - first_sequence) < 6)
  1419. 8000ed0: 68ba ldr r2, [r7, #8]
  1420. 8000ed2: 69bb ldr r3, [r7, #24]
  1421. 8000ed4: 1ad3 subs r3, r2, r3
  1422. 8000ed6: 2b05 cmp r3, #5
  1423. 8000ed8: f340 80b7 ble.w 800104a <utf16_literal_to_utf8+0x1aa>
  1424. /* input ends unexpectedly */
  1425. goto fail;
  1426. }
  1427. /* get the first utf16 sequence */
  1428. first_code = parse_hex4(first_sequence + 2);
  1429. 8000edc: 69bb ldr r3, [r7, #24]
  1430. 8000ede: 3302 adds r3, #2
  1431. 8000ee0: 4618 mov r0, r3
  1432. 8000ee2: f7ff ff7b bl 8000ddc <parse_hex4>
  1433. 8000ee6: 61f8 str r0, [r7, #28]
  1434. /* check that the code is valid */
  1435. if (((first_code >= 0xDC00) && (first_code <= 0xDFFF)))
  1436. 8000ee8: 69fb ldr r3, [r7, #28]
  1437. 8000eea: f5b3 4f5c cmp.w r3, #56320 @ 0xdc00
  1438. 8000eee: d304 bcc.n 8000efa <utf16_literal_to_utf8+0x5a>
  1439. 8000ef0: 69fb ldr r3, [r7, #28]
  1440. 8000ef2: f5b3 4f60 cmp.w r3, #57344 @ 0xe000
  1441. 8000ef6: f0c0 80aa bcc.w 800104e <utf16_literal_to_utf8+0x1ae>
  1442. {
  1443. goto fail;
  1444. }
  1445. /* UTF16 surrogate pair */
  1446. if ((first_code >= 0xD800) && (first_code <= 0xDBFF))
  1447. 8000efa: 69fb ldr r3, [r7, #28]
  1448. 8000efc: f5b3 4f58 cmp.w r3, #55296 @ 0xd800
  1449. 8000f00: d337 bcc.n 8000f72 <utf16_literal_to_utf8+0xd2>
  1450. 8000f02: 69fb ldr r3, [r7, #28]
  1451. 8000f04: f5b3 4f5c cmp.w r3, #56320 @ 0xdc00
  1452. 8000f08: d233 bcs.n 8000f72 <utf16_literal_to_utf8+0xd2>
  1453. {
  1454. const unsigned char *second_sequence = first_sequence + 6;
  1455. 8000f0a: 69bb ldr r3, [r7, #24]
  1456. 8000f0c: 3306 adds r3, #6
  1457. 8000f0e: 617b str r3, [r7, #20]
  1458. unsigned int second_code = 0;
  1459. 8000f10: 2300 movs r3, #0
  1460. 8000f12: 613b str r3, [r7, #16]
  1461. sequence_length = 12; /* \uXXXX\uXXXX */
  1462. 8000f14: 230c movs r3, #12
  1463. 8000f16: f887 3021 strb.w r3, [r7, #33] @ 0x21
  1464. if ((input_end - second_sequence) < 6)
  1465. 8000f1a: 68ba ldr r2, [r7, #8]
  1466. 8000f1c: 697b ldr r3, [r7, #20]
  1467. 8000f1e: 1ad3 subs r3, r2, r3
  1468. 8000f20: 2b05 cmp r3, #5
  1469. 8000f22: f340 8096 ble.w 8001052 <utf16_literal_to_utf8+0x1b2>
  1470. {
  1471. /* input ends unexpectedly */
  1472. goto fail;
  1473. }
  1474. if ((second_sequence[0] != '\\') || (second_sequence[1] != 'u'))
  1475. 8000f26: 697b ldr r3, [r7, #20]
  1476. 8000f28: 781b ldrb r3, [r3, #0]
  1477. 8000f2a: 2b5c cmp r3, #92 @ 0x5c
  1478. 8000f2c: f040 8093 bne.w 8001056 <utf16_literal_to_utf8+0x1b6>
  1479. 8000f30: 697b ldr r3, [r7, #20]
  1480. 8000f32: 3301 adds r3, #1
  1481. 8000f34: 781b ldrb r3, [r3, #0]
  1482. 8000f36: 2b75 cmp r3, #117 @ 0x75
  1483. 8000f38: f040 808d bne.w 8001056 <utf16_literal_to_utf8+0x1b6>
  1484. /* missing second half of the surrogate pair */
  1485. goto fail;
  1486. }
  1487. /* get the second utf16 sequence */
  1488. second_code = parse_hex4(second_sequence + 2);
  1489. 8000f3c: 697b ldr r3, [r7, #20]
  1490. 8000f3e: 3302 adds r3, #2
  1491. 8000f40: 4618 mov r0, r3
  1492. 8000f42: f7ff ff4b bl 8000ddc <parse_hex4>
  1493. 8000f46: 6138 str r0, [r7, #16]
  1494. /* check that the code is valid */
  1495. if ((second_code < 0xDC00) || (second_code > 0xDFFF))
  1496. 8000f48: 693b ldr r3, [r7, #16]
  1497. 8000f4a: f5b3 4f5c cmp.w r3, #56320 @ 0xdc00
  1498. 8000f4e: f0c0 8084 bcc.w 800105a <utf16_literal_to_utf8+0x1ba>
  1499. 8000f52: 693b ldr r3, [r7, #16]
  1500. 8000f54: f5b3 4f60 cmp.w r3, #57344 @ 0xe000
  1501. 8000f58: d27f bcs.n 800105a <utf16_literal_to_utf8+0x1ba>
  1502. goto fail;
  1503. }
  1504. /* calculate the unicode codepoint from the surrogate pair */
  1505. codepoint = 0x10000 + (((first_code & 0x3FF) << 10) | (second_code & 0x3FF));
  1506. 8000f5a: 69fb ldr r3, [r7, #28]
  1507. 8000f5c: 029a lsls r2, r3, #10
  1508. 8000f5e: 4b43 ldr r3, [pc, #268] @ (800106c <utf16_literal_to_utf8+0x1cc>)
  1509. 8000f60: 4013 ands r3, r2
  1510. 8000f62: 693a ldr r2, [r7, #16]
  1511. 8000f64: f3c2 0209 ubfx r2, r2, #0, #10
  1512. 8000f68: 4313 orrs r3, r2
  1513. 8000f6a: f503 3380 add.w r3, r3, #65536 @ 0x10000
  1514. 8000f6e: 627b str r3, [r7, #36] @ 0x24
  1515. {
  1516. 8000f70: e004 b.n 8000f7c <utf16_literal_to_utf8+0xdc>
  1517. }
  1518. else
  1519. {
  1520. sequence_length = 6; /* \uXXXX */
  1521. 8000f72: 2306 movs r3, #6
  1522. 8000f74: f887 3021 strb.w r3, [r7, #33] @ 0x21
  1523. codepoint = first_code;
  1524. 8000f78: 69fb ldr r3, [r7, #28]
  1525. 8000f7a: 627b str r3, [r7, #36] @ 0x24
  1526. }
  1527. /* encode as UTF-8
  1528. * takes at maximum 4 bytes to encode:
  1529. * 11110xxx 10xxxxxx 10xxxxxx 10xxxxxx */
  1530. if (codepoint < 0x80)
  1531. 8000f7c: 6a7b ldr r3, [r7, #36] @ 0x24
  1532. 8000f7e: 2b7f cmp r3, #127 @ 0x7f
  1533. 8000f80: d803 bhi.n 8000f8a <utf16_literal_to_utf8+0xea>
  1534. {
  1535. /* normal ascii, encoding 0xxxxxxx */
  1536. utf8_length = 1;
  1537. 8000f82: 2301 movs r3, #1
  1538. 8000f84: f887 3023 strb.w r3, [r7, #35] @ 0x23
  1539. 8000f88: e01f b.n 8000fca <utf16_literal_to_utf8+0x12a>
  1540. }
  1541. else if (codepoint < 0x800)
  1542. 8000f8a: 6a7b ldr r3, [r7, #36] @ 0x24
  1543. 8000f8c: f5b3 6f00 cmp.w r3, #2048 @ 0x800
  1544. 8000f90: d206 bcs.n 8000fa0 <utf16_literal_to_utf8+0x100>
  1545. {
  1546. /* two bytes, encoding 110xxxxx 10xxxxxx */
  1547. utf8_length = 2;
  1548. 8000f92: 2302 movs r3, #2
  1549. 8000f94: f887 3023 strb.w r3, [r7, #35] @ 0x23
  1550. first_byte_mark = 0xC0; /* 11000000 */
  1551. 8000f98: 23c0 movs r3, #192 @ 0xc0
  1552. 8000f9a: f887 3020 strb.w r3, [r7, #32]
  1553. 8000f9e: e014 b.n 8000fca <utf16_literal_to_utf8+0x12a>
  1554. }
  1555. else if (codepoint < 0x10000)
  1556. 8000fa0: 6a7b ldr r3, [r7, #36] @ 0x24
  1557. 8000fa2: f5b3 3f80 cmp.w r3, #65536 @ 0x10000
  1558. 8000fa6: d206 bcs.n 8000fb6 <utf16_literal_to_utf8+0x116>
  1559. {
  1560. /* three bytes, encoding 1110xxxx 10xxxxxx 10xxxxxx */
  1561. utf8_length = 3;
  1562. 8000fa8: 2303 movs r3, #3
  1563. 8000faa: f887 3023 strb.w r3, [r7, #35] @ 0x23
  1564. first_byte_mark = 0xE0; /* 11100000 */
  1565. 8000fae: 23e0 movs r3, #224 @ 0xe0
  1566. 8000fb0: f887 3020 strb.w r3, [r7, #32]
  1567. 8000fb4: e009 b.n 8000fca <utf16_literal_to_utf8+0x12a>
  1568. }
  1569. else if (codepoint <= 0x10FFFF)
  1570. 8000fb6: 6a7b ldr r3, [r7, #36] @ 0x24
  1571. 8000fb8: f5b3 1f88 cmp.w r3, #1114112 @ 0x110000
  1572. 8000fbc: d24f bcs.n 800105e <utf16_literal_to_utf8+0x1be>
  1573. {
  1574. /* four bytes, encoding 1110xxxx 10xxxxxx 10xxxxxx 10xxxxxx */
  1575. utf8_length = 4;
  1576. 8000fbe: 2304 movs r3, #4
  1577. 8000fc0: f887 3023 strb.w r3, [r7, #35] @ 0x23
  1578. first_byte_mark = 0xF0; /* 11110000 */
  1579. 8000fc4: 23f0 movs r3, #240 @ 0xf0
  1580. 8000fc6: f887 3020 strb.w r3, [r7, #32]
  1581. /* invalid unicode codepoint */
  1582. goto fail;
  1583. }
  1584. /* encode as utf8 */
  1585. for (utf8_position = (unsigned char)(utf8_length - 1); utf8_position > 0; utf8_position--)
  1586. 8000fca: f897 3023 ldrb.w r3, [r7, #35] @ 0x23
  1587. 8000fce: 3b01 subs r3, #1
  1588. 8000fd0: f887 3022 strb.w r3, [r7, #34] @ 0x22
  1589. 8000fd4: e015 b.n 8001002 <utf16_literal_to_utf8+0x162>
  1590. {
  1591. /* 10xxxxxx */
  1592. (*output_pointer)[utf8_position] = (unsigned char)((codepoint | 0x80) & 0xBF);
  1593. 8000fd6: 6a7b ldr r3, [r7, #36] @ 0x24
  1594. 8000fd8: b2db uxtb r3, r3
  1595. 8000fda: f003 033f and.w r3, r3, #63 @ 0x3f
  1596. 8000fde: b2da uxtb r2, r3
  1597. 8000fe0: 687b ldr r3, [r7, #4]
  1598. 8000fe2: 6819 ldr r1, [r3, #0]
  1599. 8000fe4: f897 3022 ldrb.w r3, [r7, #34] @ 0x22
  1600. 8000fe8: 440b add r3, r1
  1601. 8000fea: f062 027f orn r2, r2, #127 @ 0x7f
  1602. 8000fee: b2d2 uxtb r2, r2
  1603. 8000ff0: 701a strb r2, [r3, #0]
  1604. codepoint >>= 6;
  1605. 8000ff2: 6a7b ldr r3, [r7, #36] @ 0x24
  1606. 8000ff4: 099b lsrs r3, r3, #6
  1607. 8000ff6: 627b str r3, [r7, #36] @ 0x24
  1608. for (utf8_position = (unsigned char)(utf8_length - 1); utf8_position > 0; utf8_position--)
  1609. 8000ff8: f897 3022 ldrb.w r3, [r7, #34] @ 0x22
  1610. 8000ffc: 3b01 subs r3, #1
  1611. 8000ffe: f887 3022 strb.w r3, [r7, #34] @ 0x22
  1612. 8001002: f897 3022 ldrb.w r3, [r7, #34] @ 0x22
  1613. 8001006: 2b00 cmp r3, #0
  1614. 8001008: d1e5 bne.n 8000fd6 <utf16_literal_to_utf8+0x136>
  1615. }
  1616. /* encode first byte */
  1617. if (utf8_length > 1)
  1618. 800100a: f897 3023 ldrb.w r3, [r7, #35] @ 0x23
  1619. 800100e: 2b01 cmp r3, #1
  1620. 8001010: d909 bls.n 8001026 <utf16_literal_to_utf8+0x186>
  1621. {
  1622. (*output_pointer)[0] = (unsigned char)((codepoint | first_byte_mark) & 0xFF);
  1623. 8001012: 6a7b ldr r3, [r7, #36] @ 0x24
  1624. 8001014: b2d9 uxtb r1, r3
  1625. 8001016: 687b ldr r3, [r7, #4]
  1626. 8001018: 681b ldr r3, [r3, #0]
  1627. 800101a: f897 2020 ldrb.w r2, [r7, #32]
  1628. 800101e: 430a orrs r2, r1
  1629. 8001020: b2d2 uxtb r2, r2
  1630. 8001022: 701a strb r2, [r3, #0]
  1631. 8001024: e007 b.n 8001036 <utf16_literal_to_utf8+0x196>
  1632. }
  1633. else
  1634. {
  1635. (*output_pointer)[0] = (unsigned char)(codepoint & 0x7F);
  1636. 8001026: 6a7b ldr r3, [r7, #36] @ 0x24
  1637. 8001028: b2da uxtb r2, r3
  1638. 800102a: 687b ldr r3, [r7, #4]
  1639. 800102c: 681b ldr r3, [r3, #0]
  1640. 800102e: f002 027f and.w r2, r2, #127 @ 0x7f
  1641. 8001032: b2d2 uxtb r2, r2
  1642. 8001034: 701a strb r2, [r3, #0]
  1643. }
  1644. *output_pointer += utf8_length;
  1645. 8001036: 687b ldr r3, [r7, #4]
  1646. 8001038: 681a ldr r2, [r3, #0]
  1647. 800103a: f897 3023 ldrb.w r3, [r7, #35] @ 0x23
  1648. 800103e: 441a add r2, r3
  1649. 8001040: 687b ldr r3, [r7, #4]
  1650. 8001042: 601a str r2, [r3, #0]
  1651. return sequence_length;
  1652. 8001044: f897 3021 ldrb.w r3, [r7, #33] @ 0x21
  1653. 8001048: e00b b.n 8001062 <utf16_literal_to_utf8+0x1c2>
  1654. goto fail;
  1655. 800104a: bf00 nop
  1656. 800104c: e008 b.n 8001060 <utf16_literal_to_utf8+0x1c0>
  1657. goto fail;
  1658. 800104e: bf00 nop
  1659. 8001050: e006 b.n 8001060 <utf16_literal_to_utf8+0x1c0>
  1660. goto fail;
  1661. 8001052: bf00 nop
  1662. 8001054: e004 b.n 8001060 <utf16_literal_to_utf8+0x1c0>
  1663. goto fail;
  1664. 8001056: bf00 nop
  1665. 8001058: e002 b.n 8001060 <utf16_literal_to_utf8+0x1c0>
  1666. goto fail;
  1667. 800105a: bf00 nop
  1668. 800105c: e000 b.n 8001060 <utf16_literal_to_utf8+0x1c0>
  1669. goto fail;
  1670. 800105e: bf00 nop
  1671. fail:
  1672. return 0;
  1673. 8001060: 2300 movs r3, #0
  1674. }
  1675. 8001062: 4618 mov r0, r3
  1676. 8001064: 3728 adds r7, #40 @ 0x28
  1677. 8001066: 46bd mov sp, r7
  1678. 8001068: bd80 pop {r7, pc}
  1679. 800106a: bf00 nop
  1680. 800106c: 000ffc00 .word 0x000ffc00
  1681. 08001070 <parse_string>:
  1682. /* Parse the input text into an unescaped cinput, and populate item. */
  1683. static cJSON_bool parse_string(cJSON * const item, parse_buffer * const input_buffer)
  1684. {
  1685. 8001070: b580 push {r7, lr}
  1686. 8001072: b08a sub sp, #40 @ 0x28
  1687. 8001074: af00 add r7, sp, #0
  1688. 8001076: 6078 str r0, [r7, #4]
  1689. 8001078: 6039 str r1, [r7, #0]
  1690. const unsigned char *input_pointer = buffer_at_offset(input_buffer) + 1;
  1691. 800107a: 683b ldr r3, [r7, #0]
  1692. 800107c: 681a ldr r2, [r3, #0]
  1693. 800107e: 683b ldr r3, [r7, #0]
  1694. 8001080: 689b ldr r3, [r3, #8]
  1695. 8001082: 3301 adds r3, #1
  1696. 8001084: 4413 add r3, r2
  1697. 8001086: 627b str r3, [r7, #36] @ 0x24
  1698. const unsigned char *input_end = buffer_at_offset(input_buffer) + 1;
  1699. 8001088: 683b ldr r3, [r7, #0]
  1700. 800108a: 681a ldr r2, [r3, #0]
  1701. 800108c: 683b ldr r3, [r7, #0]
  1702. 800108e: 689b ldr r3, [r3, #8]
  1703. 8001090: 3301 adds r3, #1
  1704. 8001092: 4413 add r3, r2
  1705. 8001094: 623b str r3, [r7, #32]
  1706. unsigned char *output_pointer = NULL;
  1707. 8001096: 2300 movs r3, #0
  1708. 8001098: 60fb str r3, [r7, #12]
  1709. unsigned char *output = NULL;
  1710. 800109a: 2300 movs r3, #0
  1711. 800109c: 61fb str r3, [r7, #28]
  1712. /* not a string */
  1713. if (buffer_at_offset(input_buffer)[0] != '\"')
  1714. 800109e: 683b ldr r3, [r7, #0]
  1715. 80010a0: 681a ldr r2, [r3, #0]
  1716. 80010a2: 683b ldr r3, [r7, #0]
  1717. 80010a4: 689b ldr r3, [r3, #8]
  1718. 80010a6: 4413 add r3, r2
  1719. 80010a8: 781b ldrb r3, [r3, #0]
  1720. 80010aa: 2b22 cmp r3, #34 @ 0x22
  1721. 80010ac: f040 8103 bne.w 80012b6 <parse_string+0x246>
  1722. goto fail;
  1723. }
  1724. {
  1725. /* calculate approximate size of the output (overestimate) */
  1726. size_t allocation_length = 0;
  1727. 80010b0: 2300 movs r3, #0
  1728. 80010b2: 613b str r3, [r7, #16]
  1729. size_t skipped_bytes = 0;
  1730. 80010b4: 2300 movs r3, #0
  1731. 80010b6: 61bb str r3, [r7, #24]
  1732. while (((size_t)(input_end - input_buffer->content) < input_buffer->length) && (*input_end != '\"'))
  1733. 80010b8: e017 b.n 80010ea <parse_string+0x7a>
  1734. {
  1735. /* is escape sequence */
  1736. if (input_end[0] == '\\')
  1737. 80010ba: 6a3b ldr r3, [r7, #32]
  1738. 80010bc: 781b ldrb r3, [r3, #0]
  1739. 80010be: 2b5c cmp r3, #92 @ 0x5c
  1740. 80010c0: d110 bne.n 80010e4 <parse_string+0x74>
  1741. {
  1742. if ((size_t)(input_end + 1 - input_buffer->content) >= input_buffer->length)
  1743. 80010c2: 6a3b ldr r3, [r7, #32]
  1744. 80010c4: 1c5a adds r2, r3, #1
  1745. 80010c6: 683b ldr r3, [r7, #0]
  1746. 80010c8: 681b ldr r3, [r3, #0]
  1747. 80010ca: 1ad3 subs r3, r2, r3
  1748. 80010cc: 461a mov r2, r3
  1749. 80010ce: 683b ldr r3, [r7, #0]
  1750. 80010d0: 685b ldr r3, [r3, #4]
  1751. 80010d2: 429a cmp r2, r3
  1752. 80010d4: f080 80f1 bcs.w 80012ba <parse_string+0x24a>
  1753. {
  1754. /* prevent buffer overflow when last input character is a backslash */
  1755. goto fail;
  1756. }
  1757. skipped_bytes++;
  1758. 80010d8: 69bb ldr r3, [r7, #24]
  1759. 80010da: 3301 adds r3, #1
  1760. 80010dc: 61bb str r3, [r7, #24]
  1761. input_end++;
  1762. 80010de: 6a3b ldr r3, [r7, #32]
  1763. 80010e0: 3301 adds r3, #1
  1764. 80010e2: 623b str r3, [r7, #32]
  1765. }
  1766. input_end++;
  1767. 80010e4: 6a3b ldr r3, [r7, #32]
  1768. 80010e6: 3301 adds r3, #1
  1769. 80010e8: 623b str r3, [r7, #32]
  1770. while (((size_t)(input_end - input_buffer->content) < input_buffer->length) && (*input_end != '\"'))
  1771. 80010ea: 683b ldr r3, [r7, #0]
  1772. 80010ec: 681b ldr r3, [r3, #0]
  1773. 80010ee: 6a3a ldr r2, [r7, #32]
  1774. 80010f0: 1ad3 subs r3, r2, r3
  1775. 80010f2: 461a mov r2, r3
  1776. 80010f4: 683b ldr r3, [r7, #0]
  1777. 80010f6: 685b ldr r3, [r3, #4]
  1778. 80010f8: 429a cmp r2, r3
  1779. 80010fa: d203 bcs.n 8001104 <parse_string+0x94>
  1780. 80010fc: 6a3b ldr r3, [r7, #32]
  1781. 80010fe: 781b ldrb r3, [r3, #0]
  1782. 8001100: 2b22 cmp r3, #34 @ 0x22
  1783. 8001102: d1da bne.n 80010ba <parse_string+0x4a>
  1784. }
  1785. if (((size_t)(input_end - input_buffer->content) >= input_buffer->length) || (*input_end != '\"'))
  1786. 8001104: 683b ldr r3, [r7, #0]
  1787. 8001106: 681b ldr r3, [r3, #0]
  1788. 8001108: 6a3a ldr r2, [r7, #32]
  1789. 800110a: 1ad3 subs r3, r2, r3
  1790. 800110c: 461a mov r2, r3
  1791. 800110e: 683b ldr r3, [r7, #0]
  1792. 8001110: 685b ldr r3, [r3, #4]
  1793. 8001112: 429a cmp r2, r3
  1794. 8001114: f080 80d3 bcs.w 80012be <parse_string+0x24e>
  1795. 8001118: 6a3b ldr r3, [r7, #32]
  1796. 800111a: 781b ldrb r3, [r3, #0]
  1797. 800111c: 2b22 cmp r3, #34 @ 0x22
  1798. 800111e: f040 80ce bne.w 80012be <parse_string+0x24e>
  1799. {
  1800. goto fail; /* string ended unexpectedly */
  1801. }
  1802. /* This is at most how much we need for the output */
  1803. allocation_length = (size_t) (input_end - buffer_at_offset(input_buffer)) - skipped_bytes;
  1804. 8001122: 683b ldr r3, [r7, #0]
  1805. 8001124: 681a ldr r2, [r3, #0]
  1806. 8001126: 683b ldr r3, [r7, #0]
  1807. 8001128: 689b ldr r3, [r3, #8]
  1808. 800112a: 4413 add r3, r2
  1809. 800112c: 6a3a ldr r2, [r7, #32]
  1810. 800112e: 1ad3 subs r3, r2, r3
  1811. 8001130: 461a mov r2, r3
  1812. 8001132: 69bb ldr r3, [r7, #24]
  1813. 8001134: 1ad3 subs r3, r2, r3
  1814. 8001136: 613b str r3, [r7, #16]
  1815. output = (unsigned char*)input_buffer->hooks.allocate(allocation_length + sizeof(""));
  1816. 8001138: 683b ldr r3, [r7, #0]
  1817. 800113a: 691b ldr r3, [r3, #16]
  1818. 800113c: 693a ldr r2, [r7, #16]
  1819. 800113e: 3201 adds r2, #1
  1820. 8001140: 4610 mov r0, r2
  1821. 8001142: 4798 blx r3
  1822. 8001144: 61f8 str r0, [r7, #28]
  1823. if (output == NULL)
  1824. 8001146: 69fb ldr r3, [r7, #28]
  1825. 8001148: 2b00 cmp r3, #0
  1826. 800114a: f000 80ba beq.w 80012c2 <parse_string+0x252>
  1827. {
  1828. goto fail; /* allocation failure */
  1829. }
  1830. }
  1831. output_pointer = output;
  1832. 800114e: 69fb ldr r3, [r7, #28]
  1833. 8001150: 60fb str r3, [r7, #12]
  1834. /* loop through the string literal */
  1835. while (input_pointer < input_end)
  1836. 8001152: e094 b.n 800127e <parse_string+0x20e>
  1837. {
  1838. if (*input_pointer != '\\')
  1839. 8001154: 6a7b ldr r3, [r7, #36] @ 0x24
  1840. 8001156: 781b ldrb r3, [r3, #0]
  1841. 8001158: 2b5c cmp r3, #92 @ 0x5c
  1842. 800115a: d008 beq.n 800116e <parse_string+0xfe>
  1843. {
  1844. *output_pointer++ = *input_pointer++;
  1845. 800115c: 6a7a ldr r2, [r7, #36] @ 0x24
  1846. 800115e: 1c53 adds r3, r2, #1
  1847. 8001160: 627b str r3, [r7, #36] @ 0x24
  1848. 8001162: 68fb ldr r3, [r7, #12]
  1849. 8001164: 1c59 adds r1, r3, #1
  1850. 8001166: 60f9 str r1, [r7, #12]
  1851. 8001168: 7812 ldrb r2, [r2, #0]
  1852. 800116a: 701a strb r2, [r3, #0]
  1853. 800116c: e087 b.n 800127e <parse_string+0x20e>
  1854. }
  1855. /* escape sequence */
  1856. else
  1857. {
  1858. unsigned char sequence_length = 2;
  1859. 800116e: 2302 movs r3, #2
  1860. 8001170: 75fb strb r3, [r7, #23]
  1861. if ((input_end - input_pointer) < 1)
  1862. 8001172: 6a3a ldr r2, [r7, #32]
  1863. 8001174: 6a7b ldr r3, [r7, #36] @ 0x24
  1864. 8001176: 1ad3 subs r3, r2, r3
  1865. 8001178: 2b00 cmp r3, #0
  1866. 800117a: f340 80a4 ble.w 80012c6 <parse_string+0x256>
  1867. {
  1868. goto fail;
  1869. }
  1870. switch (input_pointer[1])
  1871. 800117e: 6a7b ldr r3, [r7, #36] @ 0x24
  1872. 8001180: 3301 adds r3, #1
  1873. 8001182: 781b ldrb r3, [r3, #0]
  1874. 8001184: 2b75 cmp r3, #117 @ 0x75
  1875. 8001186: f300 80a0 bgt.w 80012ca <parse_string+0x25a>
  1876. 800118a: 2b5c cmp r3, #92 @ 0x5c
  1877. 800118c: da04 bge.n 8001198 <parse_string+0x128>
  1878. 800118e: 2b22 cmp r3, #34 @ 0x22
  1879. 8001190: d05c beq.n 800124c <parse_string+0x1dc>
  1880. 8001192: 2b2f cmp r3, #47 @ 0x2f
  1881. 8001194: d05a beq.n 800124c <parse_string+0x1dc>
  1882. goto fail;
  1883. }
  1884. break;
  1885. default:
  1886. goto fail;
  1887. 8001196: e098 b.n 80012ca <parse_string+0x25a>
  1888. switch (input_pointer[1])
  1889. 8001198: 3b5c subs r3, #92 @ 0x5c
  1890. 800119a: 2b19 cmp r3, #25
  1891. 800119c: f200 8095 bhi.w 80012ca <parse_string+0x25a>
  1892. 80011a0: a201 add r2, pc, #4 @ (adr r2, 80011a8 <parse_string+0x138>)
  1893. 80011a2: f852 f023 ldr.w pc, [r2, r3, lsl #2]
  1894. 80011a6: bf00 nop
  1895. 80011a8: 0800124d .word 0x0800124d
  1896. 80011ac: 080012cb .word 0x080012cb
  1897. 80011b0: 080012cb .word 0x080012cb
  1898. 80011b4: 080012cb .word 0x080012cb
  1899. 80011b8: 080012cb .word 0x080012cb
  1900. 80011bc: 080012cb .word 0x080012cb
  1901. 80011c0: 08001211 .word 0x08001211
  1902. 80011c4: 080012cb .word 0x080012cb
  1903. 80011c8: 080012cb .word 0x080012cb
  1904. 80011cc: 080012cb .word 0x080012cb
  1905. 80011d0: 0800121d .word 0x0800121d
  1906. 80011d4: 080012cb .word 0x080012cb
  1907. 80011d8: 080012cb .word 0x080012cb
  1908. 80011dc: 080012cb .word 0x080012cb
  1909. 80011e0: 080012cb .word 0x080012cb
  1910. 80011e4: 080012cb .word 0x080012cb
  1911. 80011e8: 080012cb .word 0x080012cb
  1912. 80011ec: 080012cb .word 0x080012cb
  1913. 80011f0: 08001229 .word 0x08001229
  1914. 80011f4: 080012cb .word 0x080012cb
  1915. 80011f8: 080012cb .word 0x080012cb
  1916. 80011fc: 080012cb .word 0x080012cb
  1917. 8001200: 08001235 .word 0x08001235
  1918. 8001204: 080012cb .word 0x080012cb
  1919. 8001208: 08001241 .word 0x08001241
  1920. 800120c: 0800125d .word 0x0800125d
  1921. *output_pointer++ = '\b';
  1922. 8001210: 68fb ldr r3, [r7, #12]
  1923. 8001212: 1c5a adds r2, r3, #1
  1924. 8001214: 60fa str r2, [r7, #12]
  1925. 8001216: 2208 movs r2, #8
  1926. 8001218: 701a strb r2, [r3, #0]
  1927. break;
  1928. 800121a: e02c b.n 8001276 <parse_string+0x206>
  1929. *output_pointer++ = '\f';
  1930. 800121c: 68fb ldr r3, [r7, #12]
  1931. 800121e: 1c5a adds r2, r3, #1
  1932. 8001220: 60fa str r2, [r7, #12]
  1933. 8001222: 220c movs r2, #12
  1934. 8001224: 701a strb r2, [r3, #0]
  1935. break;
  1936. 8001226: e026 b.n 8001276 <parse_string+0x206>
  1937. *output_pointer++ = '\n';
  1938. 8001228: 68fb ldr r3, [r7, #12]
  1939. 800122a: 1c5a adds r2, r3, #1
  1940. 800122c: 60fa str r2, [r7, #12]
  1941. 800122e: 220a movs r2, #10
  1942. 8001230: 701a strb r2, [r3, #0]
  1943. break;
  1944. 8001232: e020 b.n 8001276 <parse_string+0x206>
  1945. *output_pointer++ = '\r';
  1946. 8001234: 68fb ldr r3, [r7, #12]
  1947. 8001236: 1c5a adds r2, r3, #1
  1948. 8001238: 60fa str r2, [r7, #12]
  1949. 800123a: 220d movs r2, #13
  1950. 800123c: 701a strb r2, [r3, #0]
  1951. break;
  1952. 800123e: e01a b.n 8001276 <parse_string+0x206>
  1953. *output_pointer++ = '\t';
  1954. 8001240: 68fb ldr r3, [r7, #12]
  1955. 8001242: 1c5a adds r2, r3, #1
  1956. 8001244: 60fa str r2, [r7, #12]
  1957. 8001246: 2209 movs r2, #9
  1958. 8001248: 701a strb r2, [r3, #0]
  1959. break;
  1960. 800124a: e014 b.n 8001276 <parse_string+0x206>
  1961. *output_pointer++ = input_pointer[1];
  1962. 800124c: 6a7b ldr r3, [r7, #36] @ 0x24
  1963. 800124e: 1c5a adds r2, r3, #1
  1964. 8001250: 68fb ldr r3, [r7, #12]
  1965. 8001252: 1c59 adds r1, r3, #1
  1966. 8001254: 60f9 str r1, [r7, #12]
  1967. 8001256: 7812 ldrb r2, [r2, #0]
  1968. 8001258: 701a strb r2, [r3, #0]
  1969. break;
  1970. 800125a: e00c b.n 8001276 <parse_string+0x206>
  1971. sequence_length = utf16_literal_to_utf8(input_pointer, input_end, &output_pointer);
  1972. 800125c: f107 030c add.w r3, r7, #12
  1973. 8001260: 461a mov r2, r3
  1974. 8001262: 6a39 ldr r1, [r7, #32]
  1975. 8001264: 6a78 ldr r0, [r7, #36] @ 0x24
  1976. 8001266: f7ff fe1b bl 8000ea0 <utf16_literal_to_utf8>
  1977. 800126a: 4603 mov r3, r0
  1978. 800126c: 75fb strb r3, [r7, #23]
  1979. if (sequence_length == 0)
  1980. 800126e: 7dfb ldrb r3, [r7, #23]
  1981. 8001270: 2b00 cmp r3, #0
  1982. 8001272: d02c beq.n 80012ce <parse_string+0x25e>
  1983. break;
  1984. 8001274: bf00 nop
  1985. }
  1986. input_pointer += sequence_length;
  1987. 8001276: 7dfb ldrb r3, [r7, #23]
  1988. 8001278: 6a7a ldr r2, [r7, #36] @ 0x24
  1989. 800127a: 4413 add r3, r2
  1990. 800127c: 627b str r3, [r7, #36] @ 0x24
  1991. while (input_pointer < input_end)
  1992. 800127e: 6a7a ldr r2, [r7, #36] @ 0x24
  1993. 8001280: 6a3b ldr r3, [r7, #32]
  1994. 8001282: 429a cmp r2, r3
  1995. 8001284: f4ff af66 bcc.w 8001154 <parse_string+0xe4>
  1996. }
  1997. }
  1998. /* zero terminate the output */
  1999. *output_pointer = '\0';
  2000. 8001288: 68fb ldr r3, [r7, #12]
  2001. 800128a: 2200 movs r2, #0
  2002. 800128c: 701a strb r2, [r3, #0]
  2003. item->type = cJSON_String;
  2004. 800128e: 687b ldr r3, [r7, #4]
  2005. 8001290: 2210 movs r2, #16
  2006. 8001292: 60da str r2, [r3, #12]
  2007. item->valuestring = (char*)output;
  2008. 8001294: 687b ldr r3, [r7, #4]
  2009. 8001296: 69fa ldr r2, [r7, #28]
  2010. 8001298: 611a str r2, [r3, #16]
  2011. input_buffer->offset = (size_t) (input_end - input_buffer->content);
  2012. 800129a: 683b ldr r3, [r7, #0]
  2013. 800129c: 681b ldr r3, [r3, #0]
  2014. 800129e: 6a3a ldr r2, [r7, #32]
  2015. 80012a0: 1ad3 subs r3, r2, r3
  2016. 80012a2: 461a mov r2, r3
  2017. 80012a4: 683b ldr r3, [r7, #0]
  2018. 80012a6: 609a str r2, [r3, #8]
  2019. input_buffer->offset++;
  2020. 80012a8: 683b ldr r3, [r7, #0]
  2021. 80012aa: 689b ldr r3, [r3, #8]
  2022. 80012ac: 1c5a adds r2, r3, #1
  2023. 80012ae: 683b ldr r3, [r7, #0]
  2024. 80012b0: 609a str r2, [r3, #8]
  2025. return true;
  2026. 80012b2: 2301 movs r3, #1
  2027. 80012b4: e020 b.n 80012f8 <parse_string+0x288>
  2028. goto fail;
  2029. 80012b6: bf00 nop
  2030. 80012b8: e00a b.n 80012d0 <parse_string+0x260>
  2031. goto fail;
  2032. 80012ba: bf00 nop
  2033. 80012bc: e008 b.n 80012d0 <parse_string+0x260>
  2034. goto fail; /* string ended unexpectedly */
  2035. 80012be: bf00 nop
  2036. 80012c0: e006 b.n 80012d0 <parse_string+0x260>
  2037. goto fail; /* allocation failure */
  2038. 80012c2: bf00 nop
  2039. 80012c4: e004 b.n 80012d0 <parse_string+0x260>
  2040. goto fail;
  2041. 80012c6: bf00 nop
  2042. 80012c8: e002 b.n 80012d0 <parse_string+0x260>
  2043. goto fail;
  2044. 80012ca: bf00 nop
  2045. 80012cc: e000 b.n 80012d0 <parse_string+0x260>
  2046. goto fail;
  2047. 80012ce: bf00 nop
  2048. fail:
  2049. if (output != NULL)
  2050. 80012d0: 69fb ldr r3, [r7, #28]
  2051. 80012d2: 2b00 cmp r3, #0
  2052. 80012d4: d005 beq.n 80012e2 <parse_string+0x272>
  2053. {
  2054. input_buffer->hooks.deallocate(output);
  2055. 80012d6: 683b ldr r3, [r7, #0]
  2056. 80012d8: 695b ldr r3, [r3, #20]
  2057. 80012da: 69f8 ldr r0, [r7, #28]
  2058. 80012dc: 4798 blx r3
  2059. output = NULL;
  2060. 80012de: 2300 movs r3, #0
  2061. 80012e0: 61fb str r3, [r7, #28]
  2062. }
  2063. if (input_pointer != NULL)
  2064. 80012e2: 6a7b ldr r3, [r7, #36] @ 0x24
  2065. 80012e4: 2b00 cmp r3, #0
  2066. 80012e6: d006 beq.n 80012f6 <parse_string+0x286>
  2067. {
  2068. input_buffer->offset = (size_t)(input_pointer - input_buffer->content);
  2069. 80012e8: 683b ldr r3, [r7, #0]
  2070. 80012ea: 681b ldr r3, [r3, #0]
  2071. 80012ec: 6a7a ldr r2, [r7, #36] @ 0x24
  2072. 80012ee: 1ad3 subs r3, r2, r3
  2073. 80012f0: 461a mov r2, r3
  2074. 80012f2: 683b ldr r3, [r7, #0]
  2075. 80012f4: 609a str r2, [r3, #8]
  2076. }
  2077. return false;
  2078. 80012f6: 2300 movs r3, #0
  2079. }
  2080. 80012f8: 4618 mov r0, r3
  2081. 80012fa: 3728 adds r7, #40 @ 0x28
  2082. 80012fc: 46bd mov sp, r7
  2083. 80012fe: bd80 pop {r7, pc}
  2084. 08001300 <buffer_skip_whitespace>:
  2085. static cJSON_bool parse_object(cJSON * const item, parse_buffer * const input_buffer);
  2086. static cJSON_bool print_object(const cJSON * const item, printbuffer * const output_buffer);
  2087. /* Utility to jump whitespace and cr/lf */
  2088. static parse_buffer *buffer_skip_whitespace(parse_buffer * const buffer)
  2089. {
  2090. 8001300: b480 push {r7}
  2091. 8001302: b083 sub sp, #12
  2092. 8001304: af00 add r7, sp, #0
  2093. 8001306: 6078 str r0, [r7, #4]
  2094. if ((buffer == NULL) || (buffer->content == NULL))
  2095. 8001308: 687b ldr r3, [r7, #4]
  2096. 800130a: 2b00 cmp r3, #0
  2097. 800130c: d003 beq.n 8001316 <buffer_skip_whitespace+0x16>
  2098. 800130e: 687b ldr r3, [r7, #4]
  2099. 8001310: 681b ldr r3, [r3, #0]
  2100. 8001312: 2b00 cmp r3, #0
  2101. 8001314: d101 bne.n 800131a <buffer_skip_whitespace+0x1a>
  2102. {
  2103. return NULL;
  2104. 8001316: 2300 movs r3, #0
  2105. 8001318: e02c b.n 8001374 <buffer_skip_whitespace+0x74>
  2106. }
  2107. if (cannot_access_at_index(buffer, 0))
  2108. 800131a: 687b ldr r3, [r7, #4]
  2109. 800131c: 2b00 cmp r3, #0
  2110. 800131e: d005 beq.n 800132c <buffer_skip_whitespace+0x2c>
  2111. 8001320: 687b ldr r3, [r7, #4]
  2112. 8001322: 689a ldr r2, [r3, #8]
  2113. 8001324: 687b ldr r3, [r7, #4]
  2114. 8001326: 685b ldr r3, [r3, #4]
  2115. 8001328: 429a cmp r2, r3
  2116. 800132a: d306 bcc.n 800133a <buffer_skip_whitespace+0x3a>
  2117. {
  2118. return buffer;
  2119. 800132c: 687b ldr r3, [r7, #4]
  2120. 800132e: e021 b.n 8001374 <buffer_skip_whitespace+0x74>
  2121. }
  2122. while (can_access_at_index(buffer, 0) && (buffer_at_offset(buffer)[0] <= 32))
  2123. {
  2124. buffer->offset++;
  2125. 8001330: 687b ldr r3, [r7, #4]
  2126. 8001332: 689b ldr r3, [r3, #8]
  2127. 8001334: 1c5a adds r2, r3, #1
  2128. 8001336: 687b ldr r3, [r7, #4]
  2129. 8001338: 609a str r2, [r3, #8]
  2130. while (can_access_at_index(buffer, 0) && (buffer_at_offset(buffer)[0] <= 32))
  2131. 800133a: 687b ldr r3, [r7, #4]
  2132. 800133c: 2b00 cmp r3, #0
  2133. 800133e: d00d beq.n 800135c <buffer_skip_whitespace+0x5c>
  2134. 8001340: 687b ldr r3, [r7, #4]
  2135. 8001342: 689a ldr r2, [r3, #8]
  2136. 8001344: 687b ldr r3, [r7, #4]
  2137. 8001346: 685b ldr r3, [r3, #4]
  2138. 8001348: 429a cmp r2, r3
  2139. 800134a: d207 bcs.n 800135c <buffer_skip_whitespace+0x5c>
  2140. 800134c: 687b ldr r3, [r7, #4]
  2141. 800134e: 681a ldr r2, [r3, #0]
  2142. 8001350: 687b ldr r3, [r7, #4]
  2143. 8001352: 689b ldr r3, [r3, #8]
  2144. 8001354: 4413 add r3, r2
  2145. 8001356: 781b ldrb r3, [r3, #0]
  2146. 8001358: 2b20 cmp r3, #32
  2147. 800135a: d9e9 bls.n 8001330 <buffer_skip_whitespace+0x30>
  2148. }
  2149. if (buffer->offset == buffer->length)
  2150. 800135c: 687b ldr r3, [r7, #4]
  2151. 800135e: 689a ldr r2, [r3, #8]
  2152. 8001360: 687b ldr r3, [r7, #4]
  2153. 8001362: 685b ldr r3, [r3, #4]
  2154. 8001364: 429a cmp r2, r3
  2155. 8001366: d104 bne.n 8001372 <buffer_skip_whitespace+0x72>
  2156. {
  2157. buffer->offset--;
  2158. 8001368: 687b ldr r3, [r7, #4]
  2159. 800136a: 689b ldr r3, [r3, #8]
  2160. 800136c: 1e5a subs r2, r3, #1
  2161. 800136e: 687b ldr r3, [r7, #4]
  2162. 8001370: 609a str r2, [r3, #8]
  2163. }
  2164. return buffer;
  2165. 8001372: 687b ldr r3, [r7, #4]
  2166. }
  2167. 8001374: 4618 mov r0, r3
  2168. 8001376: 370c adds r7, #12
  2169. 8001378: 46bd mov sp, r7
  2170. 800137a: f85d 7b04 ldr.w r7, [sp], #4
  2171. 800137e: 4770 bx lr
  2172. 08001380 <skip_utf8_bom>:
  2173. /* skip the UTF-8 BOM (byte order mark) if it is at the beginning of a buffer */
  2174. static parse_buffer *skip_utf8_bom(parse_buffer * const buffer)
  2175. {
  2176. 8001380: b580 push {r7, lr}
  2177. 8001382: b082 sub sp, #8
  2178. 8001384: af00 add r7, sp, #0
  2179. 8001386: 6078 str r0, [r7, #4]
  2180. if ((buffer == NULL) || (buffer->content == NULL) || (buffer->offset != 0))
  2181. 8001388: 687b ldr r3, [r7, #4]
  2182. 800138a: 2b00 cmp r3, #0
  2183. 800138c: d007 beq.n 800139e <skip_utf8_bom+0x1e>
  2184. 800138e: 687b ldr r3, [r7, #4]
  2185. 8001390: 681b ldr r3, [r3, #0]
  2186. 8001392: 2b00 cmp r3, #0
  2187. 8001394: d003 beq.n 800139e <skip_utf8_bom+0x1e>
  2188. 8001396: 687b ldr r3, [r7, #4]
  2189. 8001398: 689b ldr r3, [r3, #8]
  2190. 800139a: 2b00 cmp r3, #0
  2191. 800139c: d001 beq.n 80013a2 <skip_utf8_bom+0x22>
  2192. {
  2193. return NULL;
  2194. 800139e: 2300 movs r3, #0
  2195. 80013a0: e01c b.n 80013dc <skip_utf8_bom+0x5c>
  2196. }
  2197. if (can_access_at_index(buffer, 4) && (strncmp((const char*)buffer_at_offset(buffer), "\xEF\xBB\xBF", 3) == 0))
  2198. 80013a2: 687b ldr r3, [r7, #4]
  2199. 80013a4: 2b00 cmp r3, #0
  2200. 80013a6: d018 beq.n 80013da <skip_utf8_bom+0x5a>
  2201. 80013a8: 687b ldr r3, [r7, #4]
  2202. 80013aa: 689b ldr r3, [r3, #8]
  2203. 80013ac: 1d1a adds r2, r3, #4
  2204. 80013ae: 687b ldr r3, [r7, #4]
  2205. 80013b0: 685b ldr r3, [r3, #4]
  2206. 80013b2: 429a cmp r2, r3
  2207. 80013b4: d211 bcs.n 80013da <skip_utf8_bom+0x5a>
  2208. 80013b6: 687b ldr r3, [r7, #4]
  2209. 80013b8: 681a ldr r2, [r3, #0]
  2210. 80013ba: 687b ldr r3, [r7, #4]
  2211. 80013bc: 689b ldr r3, [r3, #8]
  2212. 80013be: 4413 add r3, r2
  2213. 80013c0: 2203 movs r2, #3
  2214. 80013c2: 4908 ldr r1, [pc, #32] @ (80013e4 <skip_utf8_bom+0x64>)
  2215. 80013c4: 4618 mov r0, r3
  2216. 80013c6: f029 fbeb bl 802aba0 <strncmp>
  2217. 80013ca: 4603 mov r3, r0
  2218. 80013cc: 2b00 cmp r3, #0
  2219. 80013ce: d104 bne.n 80013da <skip_utf8_bom+0x5a>
  2220. {
  2221. buffer->offset += 3;
  2222. 80013d0: 687b ldr r3, [r7, #4]
  2223. 80013d2: 689b ldr r3, [r3, #8]
  2224. 80013d4: 1cda adds r2, r3, #3
  2225. 80013d6: 687b ldr r3, [r7, #4]
  2226. 80013d8: 609a str r2, [r3, #8]
  2227. }
  2228. return buffer;
  2229. 80013da: 687b ldr r3, [r7, #4]
  2230. }
  2231. 80013dc: 4618 mov r0, r3
  2232. 80013de: 3708 adds r7, #8
  2233. 80013e0: 46bd mov sp, r7
  2234. 80013e2: bd80 pop {r7, pc}
  2235. 80013e4: 0802d328 .word 0x0802d328
  2236. 080013e8 <cJSON_ParseWithOpts>:
  2237. CJSON_PUBLIC(cJSON *) cJSON_ParseWithOpts(const char *value, const char **return_parse_end, cJSON_bool require_null_terminated)
  2238. {
  2239. 80013e8: b580 push {r7, lr}
  2240. 80013ea: b086 sub sp, #24
  2241. 80013ec: af00 add r7, sp, #0
  2242. 80013ee: 60f8 str r0, [r7, #12]
  2243. 80013f0: 60b9 str r1, [r7, #8]
  2244. 80013f2: 607a str r2, [r7, #4]
  2245. size_t buffer_length;
  2246. if (NULL == value)
  2247. 80013f4: 68fb ldr r3, [r7, #12]
  2248. 80013f6: 2b00 cmp r3, #0
  2249. 80013f8: d101 bne.n 80013fe <cJSON_ParseWithOpts+0x16>
  2250. {
  2251. return NULL;
  2252. 80013fa: 2300 movs r3, #0
  2253. 80013fc: e00c b.n 8001418 <cJSON_ParseWithOpts+0x30>
  2254. }
  2255. /* Adding null character size due to require_null_terminated. */
  2256. buffer_length = strlen(value) + sizeof("");
  2257. 80013fe: 68f8 ldr r0, [r7, #12]
  2258. 8001400: f7fe ffce bl 80003a0 <strlen>
  2259. 8001404: 4603 mov r3, r0
  2260. 8001406: 3301 adds r3, #1
  2261. 8001408: 617b str r3, [r7, #20]
  2262. return cJSON_ParseWithLengthOpts(value, buffer_length, return_parse_end, require_null_terminated);
  2263. 800140a: 687b ldr r3, [r7, #4]
  2264. 800140c: 68ba ldr r2, [r7, #8]
  2265. 800140e: 6979 ldr r1, [r7, #20]
  2266. 8001410: 68f8 ldr r0, [r7, #12]
  2267. 8001412: f000 f805 bl 8001420 <cJSON_ParseWithLengthOpts>
  2268. 8001416: 4603 mov r3, r0
  2269. }
  2270. 8001418: 4618 mov r0, r3
  2271. 800141a: 3718 adds r7, #24
  2272. 800141c: 46bd mov sp, r7
  2273. 800141e: bd80 pop {r7, pc}
  2274. 08001420 <cJSON_ParseWithLengthOpts>:
  2275. /* Parse an object - create a new root, and populate. */
  2276. CJSON_PUBLIC(cJSON *) cJSON_ParseWithLengthOpts(const char *value, size_t buffer_length, const char **return_parse_end, cJSON_bool require_null_terminated)
  2277. {
  2278. 8001420: b580 push {r7, lr}
  2279. 8001422: b08e sub sp, #56 @ 0x38
  2280. 8001424: af00 add r7, sp, #0
  2281. 8001426: 60f8 str r0, [r7, #12]
  2282. 8001428: 60b9 str r1, [r7, #8]
  2283. 800142a: 607a str r2, [r7, #4]
  2284. 800142c: 603b str r3, [r7, #0]
  2285. parse_buffer buffer = { 0, 0, 0, 0, { 0, 0, 0 } };
  2286. 800142e: f107 0318 add.w r3, r7, #24
  2287. 8001432: 2200 movs r2, #0
  2288. 8001434: 601a str r2, [r3, #0]
  2289. 8001436: 605a str r2, [r3, #4]
  2290. 8001438: 609a str r2, [r3, #8]
  2291. 800143a: 60da str r2, [r3, #12]
  2292. 800143c: 611a str r2, [r3, #16]
  2293. 800143e: 615a str r2, [r3, #20]
  2294. 8001440: 619a str r2, [r3, #24]
  2295. cJSON *item = NULL;
  2296. 8001442: 2300 movs r3, #0
  2297. 8001444: 637b str r3, [r7, #52] @ 0x34
  2298. /* reset error position */
  2299. global_error.json = NULL;
  2300. 8001446: 4b41 ldr r3, [pc, #260] @ (800154c <cJSON_ParseWithLengthOpts+0x12c>)
  2301. 8001448: 2200 movs r2, #0
  2302. 800144a: 601a str r2, [r3, #0]
  2303. global_error.position = 0;
  2304. 800144c: 4b3f ldr r3, [pc, #252] @ (800154c <cJSON_ParseWithLengthOpts+0x12c>)
  2305. 800144e: 2200 movs r2, #0
  2306. 8001450: 605a str r2, [r3, #4]
  2307. if (value == NULL || 0 == buffer_length)
  2308. 8001452: 68fb ldr r3, [r7, #12]
  2309. 8001454: 2b00 cmp r3, #0
  2310. 8001456: d042 beq.n 80014de <cJSON_ParseWithLengthOpts+0xbe>
  2311. 8001458: 68bb ldr r3, [r7, #8]
  2312. 800145a: 2b00 cmp r3, #0
  2313. 800145c: d03f beq.n 80014de <cJSON_ParseWithLengthOpts+0xbe>
  2314. {
  2315. goto fail;
  2316. }
  2317. buffer.content = (const unsigned char*)value;
  2318. 800145e: 68fb ldr r3, [r7, #12]
  2319. 8001460: 61bb str r3, [r7, #24]
  2320. buffer.length = buffer_length;
  2321. 8001462: 68bb ldr r3, [r7, #8]
  2322. 8001464: 61fb str r3, [r7, #28]
  2323. buffer.offset = 0;
  2324. 8001466: 2300 movs r3, #0
  2325. 8001468: 623b str r3, [r7, #32]
  2326. buffer.hooks = global_hooks;
  2327. 800146a: 4a39 ldr r2, [pc, #228] @ (8001550 <cJSON_ParseWithLengthOpts+0x130>)
  2328. 800146c: f107 0328 add.w r3, r7, #40 @ 0x28
  2329. 8001470: ca07 ldmia r2, {r0, r1, r2}
  2330. 8001472: e883 0007 stmia.w r3, {r0, r1, r2}
  2331. item = cJSON_New_Item(&global_hooks);
  2332. 8001476: 4836 ldr r0, [pc, #216] @ (8001550 <cJSON_ParseWithLengthOpts+0x130>)
  2333. 8001478: f7ff fb72 bl 8000b60 <cJSON_New_Item>
  2334. 800147c: 6378 str r0, [r7, #52] @ 0x34
  2335. if (item == NULL) /* memory fail */
  2336. 800147e: 6b7b ldr r3, [r7, #52] @ 0x34
  2337. 8001480: 2b00 cmp r3, #0
  2338. 8001482: d02e beq.n 80014e2 <cJSON_ParseWithLengthOpts+0xc2>
  2339. {
  2340. goto fail;
  2341. }
  2342. if (!parse_value(item, buffer_skip_whitespace(skip_utf8_bom(&buffer))))
  2343. 8001484: f107 0318 add.w r3, r7, #24
  2344. 8001488: 4618 mov r0, r3
  2345. 800148a: f7ff ff79 bl 8001380 <skip_utf8_bom>
  2346. 800148e: 4603 mov r3, r0
  2347. 8001490: 4618 mov r0, r3
  2348. 8001492: f7ff ff35 bl 8001300 <buffer_skip_whitespace>
  2349. 8001496: 4603 mov r3, r0
  2350. 8001498: 4619 mov r1, r3
  2351. 800149a: 6b78 ldr r0, [r7, #52] @ 0x34
  2352. 800149c: f000 f868 bl 8001570 <parse_value>
  2353. 80014a0: 4603 mov r3, r0
  2354. 80014a2: 2b00 cmp r3, #0
  2355. 80014a4: d01f beq.n 80014e6 <cJSON_ParseWithLengthOpts+0xc6>
  2356. /* parse failure. ep is set. */
  2357. goto fail;
  2358. }
  2359. /* if we require null-terminated JSON without appended garbage, skip and then check for a null terminator */
  2360. if (require_null_terminated)
  2361. 80014a6: 683b ldr r3, [r7, #0]
  2362. 80014a8: 2b00 cmp r3, #0
  2363. 80014aa: d00e beq.n 80014ca <cJSON_ParseWithLengthOpts+0xaa>
  2364. {
  2365. buffer_skip_whitespace(&buffer);
  2366. 80014ac: f107 0318 add.w r3, r7, #24
  2367. 80014b0: 4618 mov r0, r3
  2368. 80014b2: f7ff ff25 bl 8001300 <buffer_skip_whitespace>
  2369. if ((buffer.offset >= buffer.length) || buffer_at_offset(&buffer)[0] != '\0')
  2370. 80014b6: 6a3a ldr r2, [r7, #32]
  2371. 80014b8: 69fb ldr r3, [r7, #28]
  2372. 80014ba: 429a cmp r2, r3
  2373. 80014bc: d215 bcs.n 80014ea <cJSON_ParseWithLengthOpts+0xca>
  2374. 80014be: 69ba ldr r2, [r7, #24]
  2375. 80014c0: 6a3b ldr r3, [r7, #32]
  2376. 80014c2: 4413 add r3, r2
  2377. 80014c4: 781b ldrb r3, [r3, #0]
  2378. 80014c6: 2b00 cmp r3, #0
  2379. 80014c8: d10f bne.n 80014ea <cJSON_ParseWithLengthOpts+0xca>
  2380. {
  2381. goto fail;
  2382. }
  2383. }
  2384. if (return_parse_end)
  2385. 80014ca: 687b ldr r3, [r7, #4]
  2386. 80014cc: 2b00 cmp r3, #0
  2387. 80014ce: d004 beq.n 80014da <cJSON_ParseWithLengthOpts+0xba>
  2388. {
  2389. *return_parse_end = (const char*)buffer_at_offset(&buffer);
  2390. 80014d0: 69ba ldr r2, [r7, #24]
  2391. 80014d2: 6a3b ldr r3, [r7, #32]
  2392. 80014d4: 441a add r2, r3
  2393. 80014d6: 687b ldr r3, [r7, #4]
  2394. 80014d8: 601a str r2, [r3, #0]
  2395. }
  2396. return item;
  2397. 80014da: 6b7b ldr r3, [r7, #52] @ 0x34
  2398. 80014dc: e031 b.n 8001542 <cJSON_ParseWithLengthOpts+0x122>
  2399. goto fail;
  2400. 80014de: bf00 nop
  2401. 80014e0: e004 b.n 80014ec <cJSON_ParseWithLengthOpts+0xcc>
  2402. goto fail;
  2403. 80014e2: bf00 nop
  2404. 80014e4: e002 b.n 80014ec <cJSON_ParseWithLengthOpts+0xcc>
  2405. goto fail;
  2406. 80014e6: bf00 nop
  2407. 80014e8: e000 b.n 80014ec <cJSON_ParseWithLengthOpts+0xcc>
  2408. goto fail;
  2409. 80014ea: bf00 nop
  2410. fail:
  2411. if (item != NULL)
  2412. 80014ec: 6b7b ldr r3, [r7, #52] @ 0x34
  2413. 80014ee: 2b00 cmp r3, #0
  2414. 80014f0: d002 beq.n 80014f8 <cJSON_ParseWithLengthOpts+0xd8>
  2415. {
  2416. cJSON_Delete(item);
  2417. 80014f2: 6b78 ldr r0, [r7, #52] @ 0x34
  2418. 80014f4: f7ff fb4a bl 8000b8c <cJSON_Delete>
  2419. }
  2420. if (value != NULL)
  2421. 80014f8: 68fb ldr r3, [r7, #12]
  2422. 80014fa: 2b00 cmp r3, #0
  2423. 80014fc: d020 beq.n 8001540 <cJSON_ParseWithLengthOpts+0x120>
  2424. {
  2425. error local_error;
  2426. local_error.json = (const unsigned char*)value;
  2427. 80014fe: 68fb ldr r3, [r7, #12]
  2428. 8001500: 613b str r3, [r7, #16]
  2429. local_error.position = 0;
  2430. 8001502: 2300 movs r3, #0
  2431. 8001504: 617b str r3, [r7, #20]
  2432. if (buffer.offset < buffer.length)
  2433. 8001506: 6a3a ldr r2, [r7, #32]
  2434. 8001508: 69fb ldr r3, [r7, #28]
  2435. 800150a: 429a cmp r2, r3
  2436. 800150c: d202 bcs.n 8001514 <cJSON_ParseWithLengthOpts+0xf4>
  2437. {
  2438. local_error.position = buffer.offset;
  2439. 800150e: 6a3b ldr r3, [r7, #32]
  2440. 8001510: 617b str r3, [r7, #20]
  2441. 8001512: e005 b.n 8001520 <cJSON_ParseWithLengthOpts+0x100>
  2442. }
  2443. else if (buffer.length > 0)
  2444. 8001514: 69fb ldr r3, [r7, #28]
  2445. 8001516: 2b00 cmp r3, #0
  2446. 8001518: d002 beq.n 8001520 <cJSON_ParseWithLengthOpts+0x100>
  2447. {
  2448. local_error.position = buffer.length - 1;
  2449. 800151a: 69fb ldr r3, [r7, #28]
  2450. 800151c: 3b01 subs r3, #1
  2451. 800151e: 617b str r3, [r7, #20]
  2452. }
  2453. if (return_parse_end != NULL)
  2454. 8001520: 687b ldr r3, [r7, #4]
  2455. 8001522: 2b00 cmp r3, #0
  2456. 8001524: d004 beq.n 8001530 <cJSON_ParseWithLengthOpts+0x110>
  2457. {
  2458. *return_parse_end = (const char*)local_error.json + local_error.position;
  2459. 8001526: 693a ldr r2, [r7, #16]
  2460. 8001528: 697b ldr r3, [r7, #20]
  2461. 800152a: 441a add r2, r3
  2462. 800152c: 687b ldr r3, [r7, #4]
  2463. 800152e: 601a str r2, [r3, #0]
  2464. }
  2465. global_error = local_error;
  2466. 8001530: 4b06 ldr r3, [pc, #24] @ (800154c <cJSON_ParseWithLengthOpts+0x12c>)
  2467. 8001532: 461a mov r2, r3
  2468. 8001534: f107 0310 add.w r3, r7, #16
  2469. 8001538: e893 0003 ldmia.w r3, {r0, r1}
  2470. 800153c: e882 0003 stmia.w r2, {r0, r1}
  2471. }
  2472. return NULL;
  2473. 8001540: 2300 movs r3, #0
  2474. }
  2475. 8001542: 4618 mov r0, r3
  2476. 8001544: 3738 adds r7, #56 @ 0x38
  2477. 8001546: 46bd mov sp, r7
  2478. 8001548: bd80 pop {r7, pc}
  2479. 800154a: bf00 nop
  2480. 800154c: 24000240 .word 0x24000240
  2481. 8001550: 24000000 .word 0x24000000
  2482. 08001554 <cJSON_Parse>:
  2483. /* Default options for cJSON_Parse */
  2484. CJSON_PUBLIC(cJSON *) cJSON_Parse(const char *value)
  2485. {
  2486. 8001554: b580 push {r7, lr}
  2487. 8001556: b082 sub sp, #8
  2488. 8001558: af00 add r7, sp, #0
  2489. 800155a: 6078 str r0, [r7, #4]
  2490. return cJSON_ParseWithOpts(value, 0, 0);
  2491. 800155c: 2200 movs r2, #0
  2492. 800155e: 2100 movs r1, #0
  2493. 8001560: 6878 ldr r0, [r7, #4]
  2494. 8001562: f7ff ff41 bl 80013e8 <cJSON_ParseWithOpts>
  2495. 8001566: 4603 mov r3, r0
  2496. }
  2497. 8001568: 4618 mov r0, r3
  2498. 800156a: 3708 adds r7, #8
  2499. 800156c: 46bd mov sp, r7
  2500. 800156e: bd80 pop {r7, pc}
  2501. 08001570 <parse_value>:
  2502. return print_value(item, &p);
  2503. }
  2504. /* Parser core - when encountering text, process appropriately. */
  2505. static cJSON_bool parse_value(cJSON * const item, parse_buffer * const input_buffer)
  2506. {
  2507. 8001570: b580 push {r7, lr}
  2508. 8001572: b082 sub sp, #8
  2509. 8001574: af00 add r7, sp, #0
  2510. 8001576: 6078 str r0, [r7, #4]
  2511. 8001578: 6039 str r1, [r7, #0]
  2512. if ((input_buffer == NULL) || (input_buffer->content == NULL))
  2513. 800157a: 683b ldr r3, [r7, #0]
  2514. 800157c: 2b00 cmp r3, #0
  2515. 800157e: d003 beq.n 8001588 <parse_value+0x18>
  2516. 8001580: 683b ldr r3, [r7, #0]
  2517. 8001582: 681b ldr r3, [r3, #0]
  2518. 8001584: 2b00 cmp r3, #0
  2519. 8001586: d101 bne.n 800158c <parse_value+0x1c>
  2520. {
  2521. return false; /* no input */
  2522. 8001588: 2300 movs r3, #0
  2523. 800158a: e0d2 b.n 8001732 <parse_value+0x1c2>
  2524. }
  2525. /* parse the different types of values */
  2526. /* null */
  2527. if (can_read(input_buffer, 4) && (strncmp((const char*)buffer_at_offset(input_buffer), "null", 4) == 0))
  2528. 800158c: 683b ldr r3, [r7, #0]
  2529. 800158e: 2b00 cmp r3, #0
  2530. 8001590: d01d beq.n 80015ce <parse_value+0x5e>
  2531. 8001592: 683b ldr r3, [r7, #0]
  2532. 8001594: 689b ldr r3, [r3, #8]
  2533. 8001596: 1d1a adds r2, r3, #4
  2534. 8001598: 683b ldr r3, [r7, #0]
  2535. 800159a: 685b ldr r3, [r3, #4]
  2536. 800159c: 429a cmp r2, r3
  2537. 800159e: d816 bhi.n 80015ce <parse_value+0x5e>
  2538. 80015a0: 683b ldr r3, [r7, #0]
  2539. 80015a2: 681a ldr r2, [r3, #0]
  2540. 80015a4: 683b ldr r3, [r7, #0]
  2541. 80015a6: 689b ldr r3, [r3, #8]
  2542. 80015a8: 4413 add r3, r2
  2543. 80015aa: 2204 movs r2, #4
  2544. 80015ac: 4963 ldr r1, [pc, #396] @ (800173c <parse_value+0x1cc>)
  2545. 80015ae: 4618 mov r0, r3
  2546. 80015b0: f029 faf6 bl 802aba0 <strncmp>
  2547. 80015b4: 4603 mov r3, r0
  2548. 80015b6: 2b00 cmp r3, #0
  2549. 80015b8: d109 bne.n 80015ce <parse_value+0x5e>
  2550. {
  2551. item->type = cJSON_NULL;
  2552. 80015ba: 687b ldr r3, [r7, #4]
  2553. 80015bc: 2204 movs r2, #4
  2554. 80015be: 60da str r2, [r3, #12]
  2555. input_buffer->offset += 4;
  2556. 80015c0: 683b ldr r3, [r7, #0]
  2557. 80015c2: 689b ldr r3, [r3, #8]
  2558. 80015c4: 1d1a adds r2, r3, #4
  2559. 80015c6: 683b ldr r3, [r7, #0]
  2560. 80015c8: 609a str r2, [r3, #8]
  2561. return true;
  2562. 80015ca: 2301 movs r3, #1
  2563. 80015cc: e0b1 b.n 8001732 <parse_value+0x1c2>
  2564. }
  2565. /* false */
  2566. if (can_read(input_buffer, 5) && (strncmp((const char*)buffer_at_offset(input_buffer), "false", 5) == 0))
  2567. 80015ce: 683b ldr r3, [r7, #0]
  2568. 80015d0: 2b00 cmp r3, #0
  2569. 80015d2: d01d beq.n 8001610 <parse_value+0xa0>
  2570. 80015d4: 683b ldr r3, [r7, #0]
  2571. 80015d6: 689b ldr r3, [r3, #8]
  2572. 80015d8: 1d5a adds r2, r3, #5
  2573. 80015da: 683b ldr r3, [r7, #0]
  2574. 80015dc: 685b ldr r3, [r3, #4]
  2575. 80015de: 429a cmp r2, r3
  2576. 80015e0: d816 bhi.n 8001610 <parse_value+0xa0>
  2577. 80015e2: 683b ldr r3, [r7, #0]
  2578. 80015e4: 681a ldr r2, [r3, #0]
  2579. 80015e6: 683b ldr r3, [r7, #0]
  2580. 80015e8: 689b ldr r3, [r3, #8]
  2581. 80015ea: 4413 add r3, r2
  2582. 80015ec: 2205 movs r2, #5
  2583. 80015ee: 4954 ldr r1, [pc, #336] @ (8001740 <parse_value+0x1d0>)
  2584. 80015f0: 4618 mov r0, r3
  2585. 80015f2: f029 fad5 bl 802aba0 <strncmp>
  2586. 80015f6: 4603 mov r3, r0
  2587. 80015f8: 2b00 cmp r3, #0
  2588. 80015fa: d109 bne.n 8001610 <parse_value+0xa0>
  2589. {
  2590. item->type = cJSON_False;
  2591. 80015fc: 687b ldr r3, [r7, #4]
  2592. 80015fe: 2201 movs r2, #1
  2593. 8001600: 60da str r2, [r3, #12]
  2594. input_buffer->offset += 5;
  2595. 8001602: 683b ldr r3, [r7, #0]
  2596. 8001604: 689b ldr r3, [r3, #8]
  2597. 8001606: 1d5a adds r2, r3, #5
  2598. 8001608: 683b ldr r3, [r7, #0]
  2599. 800160a: 609a str r2, [r3, #8]
  2600. return true;
  2601. 800160c: 2301 movs r3, #1
  2602. 800160e: e090 b.n 8001732 <parse_value+0x1c2>
  2603. }
  2604. /* true */
  2605. if (can_read(input_buffer, 4) && (strncmp((const char*)buffer_at_offset(input_buffer), "true", 4) == 0))
  2606. 8001610: 683b ldr r3, [r7, #0]
  2607. 8001612: 2b00 cmp r3, #0
  2608. 8001614: d020 beq.n 8001658 <parse_value+0xe8>
  2609. 8001616: 683b ldr r3, [r7, #0]
  2610. 8001618: 689b ldr r3, [r3, #8]
  2611. 800161a: 1d1a adds r2, r3, #4
  2612. 800161c: 683b ldr r3, [r7, #0]
  2613. 800161e: 685b ldr r3, [r3, #4]
  2614. 8001620: 429a cmp r2, r3
  2615. 8001622: d819 bhi.n 8001658 <parse_value+0xe8>
  2616. 8001624: 683b ldr r3, [r7, #0]
  2617. 8001626: 681a ldr r2, [r3, #0]
  2618. 8001628: 683b ldr r3, [r7, #0]
  2619. 800162a: 689b ldr r3, [r3, #8]
  2620. 800162c: 4413 add r3, r2
  2621. 800162e: 2204 movs r2, #4
  2622. 8001630: 4944 ldr r1, [pc, #272] @ (8001744 <parse_value+0x1d4>)
  2623. 8001632: 4618 mov r0, r3
  2624. 8001634: f029 fab4 bl 802aba0 <strncmp>
  2625. 8001638: 4603 mov r3, r0
  2626. 800163a: 2b00 cmp r3, #0
  2627. 800163c: d10c bne.n 8001658 <parse_value+0xe8>
  2628. {
  2629. item->type = cJSON_True;
  2630. 800163e: 687b ldr r3, [r7, #4]
  2631. 8001640: 2202 movs r2, #2
  2632. 8001642: 60da str r2, [r3, #12]
  2633. item->valueint = 1;
  2634. 8001644: 687b ldr r3, [r7, #4]
  2635. 8001646: 2201 movs r2, #1
  2636. 8001648: 615a str r2, [r3, #20]
  2637. input_buffer->offset += 4;
  2638. 800164a: 683b ldr r3, [r7, #0]
  2639. 800164c: 689b ldr r3, [r3, #8]
  2640. 800164e: 1d1a adds r2, r3, #4
  2641. 8001650: 683b ldr r3, [r7, #0]
  2642. 8001652: 609a str r2, [r3, #8]
  2643. return true;
  2644. 8001654: 2301 movs r3, #1
  2645. 8001656: e06c b.n 8001732 <parse_value+0x1c2>
  2646. }
  2647. /* string */
  2648. if (can_access_at_index(input_buffer, 0) && (buffer_at_offset(input_buffer)[0] == '\"'))
  2649. 8001658: 683b ldr r3, [r7, #0]
  2650. 800165a: 2b00 cmp r3, #0
  2651. 800165c: d013 beq.n 8001686 <parse_value+0x116>
  2652. 800165e: 683b ldr r3, [r7, #0]
  2653. 8001660: 689a ldr r2, [r3, #8]
  2654. 8001662: 683b ldr r3, [r7, #0]
  2655. 8001664: 685b ldr r3, [r3, #4]
  2656. 8001666: 429a cmp r2, r3
  2657. 8001668: d20d bcs.n 8001686 <parse_value+0x116>
  2658. 800166a: 683b ldr r3, [r7, #0]
  2659. 800166c: 681a ldr r2, [r3, #0]
  2660. 800166e: 683b ldr r3, [r7, #0]
  2661. 8001670: 689b ldr r3, [r3, #8]
  2662. 8001672: 4413 add r3, r2
  2663. 8001674: 781b ldrb r3, [r3, #0]
  2664. 8001676: 2b22 cmp r3, #34 @ 0x22
  2665. 8001678: d105 bne.n 8001686 <parse_value+0x116>
  2666. {
  2667. return parse_string(item, input_buffer);
  2668. 800167a: 6839 ldr r1, [r7, #0]
  2669. 800167c: 6878 ldr r0, [r7, #4]
  2670. 800167e: f7ff fcf7 bl 8001070 <parse_string>
  2671. 8001682: 4603 mov r3, r0
  2672. 8001684: e055 b.n 8001732 <parse_value+0x1c2>
  2673. }
  2674. /* number */
  2675. if (can_access_at_index(input_buffer, 0) && ((buffer_at_offset(input_buffer)[0] == '-') || ((buffer_at_offset(input_buffer)[0] >= '0') && (buffer_at_offset(input_buffer)[0] <= '9'))))
  2676. 8001686: 683b ldr r3, [r7, #0]
  2677. 8001688: 2b00 cmp r3, #0
  2678. 800168a: d023 beq.n 80016d4 <parse_value+0x164>
  2679. 800168c: 683b ldr r3, [r7, #0]
  2680. 800168e: 689a ldr r2, [r3, #8]
  2681. 8001690: 683b ldr r3, [r7, #0]
  2682. 8001692: 685b ldr r3, [r3, #4]
  2683. 8001694: 429a cmp r2, r3
  2684. 8001696: d21d bcs.n 80016d4 <parse_value+0x164>
  2685. 8001698: 683b ldr r3, [r7, #0]
  2686. 800169a: 681a ldr r2, [r3, #0]
  2687. 800169c: 683b ldr r3, [r7, #0]
  2688. 800169e: 689b ldr r3, [r3, #8]
  2689. 80016a0: 4413 add r3, r2
  2690. 80016a2: 781b ldrb r3, [r3, #0]
  2691. 80016a4: 2b2d cmp r3, #45 @ 0x2d
  2692. 80016a6: d00f beq.n 80016c8 <parse_value+0x158>
  2693. 80016a8: 683b ldr r3, [r7, #0]
  2694. 80016aa: 681a ldr r2, [r3, #0]
  2695. 80016ac: 683b ldr r3, [r7, #0]
  2696. 80016ae: 689b ldr r3, [r3, #8]
  2697. 80016b0: 4413 add r3, r2
  2698. 80016b2: 781b ldrb r3, [r3, #0]
  2699. 80016b4: 2b2f cmp r3, #47 @ 0x2f
  2700. 80016b6: d90d bls.n 80016d4 <parse_value+0x164>
  2701. 80016b8: 683b ldr r3, [r7, #0]
  2702. 80016ba: 681a ldr r2, [r3, #0]
  2703. 80016bc: 683b ldr r3, [r7, #0]
  2704. 80016be: 689b ldr r3, [r3, #8]
  2705. 80016c0: 4413 add r3, r2
  2706. 80016c2: 781b ldrb r3, [r3, #0]
  2707. 80016c4: 2b39 cmp r3, #57 @ 0x39
  2708. 80016c6: d805 bhi.n 80016d4 <parse_value+0x164>
  2709. {
  2710. return parse_number(item, input_buffer);
  2711. 80016c8: 6839 ldr r1, [r7, #0]
  2712. 80016ca: 6878 ldr r0, [r7, #4]
  2713. 80016cc: f7ff fab8 bl 8000c40 <parse_number>
  2714. 80016d0: 4603 mov r3, r0
  2715. 80016d2: e02e b.n 8001732 <parse_value+0x1c2>
  2716. }
  2717. /* array */
  2718. if (can_access_at_index(input_buffer, 0) && (buffer_at_offset(input_buffer)[0] == '['))
  2719. 80016d4: 683b ldr r3, [r7, #0]
  2720. 80016d6: 2b00 cmp r3, #0
  2721. 80016d8: d013 beq.n 8001702 <parse_value+0x192>
  2722. 80016da: 683b ldr r3, [r7, #0]
  2723. 80016dc: 689a ldr r2, [r3, #8]
  2724. 80016de: 683b ldr r3, [r7, #0]
  2725. 80016e0: 685b ldr r3, [r3, #4]
  2726. 80016e2: 429a cmp r2, r3
  2727. 80016e4: d20d bcs.n 8001702 <parse_value+0x192>
  2728. 80016e6: 683b ldr r3, [r7, #0]
  2729. 80016e8: 681a ldr r2, [r3, #0]
  2730. 80016ea: 683b ldr r3, [r7, #0]
  2731. 80016ec: 689b ldr r3, [r3, #8]
  2732. 80016ee: 4413 add r3, r2
  2733. 80016f0: 781b ldrb r3, [r3, #0]
  2734. 80016f2: 2b5b cmp r3, #91 @ 0x5b
  2735. 80016f4: d105 bne.n 8001702 <parse_value+0x192>
  2736. {
  2737. return parse_array(item, input_buffer);
  2738. 80016f6: 6839 ldr r1, [r7, #0]
  2739. 80016f8: 6878 ldr r0, [r7, #4]
  2740. 80016fa: f000 f825 bl 8001748 <parse_array>
  2741. 80016fe: 4603 mov r3, r0
  2742. 8001700: e017 b.n 8001732 <parse_value+0x1c2>
  2743. }
  2744. /* object */
  2745. if (can_access_at_index(input_buffer, 0) && (buffer_at_offset(input_buffer)[0] == '{'))
  2746. 8001702: 683b ldr r3, [r7, #0]
  2747. 8001704: 2b00 cmp r3, #0
  2748. 8001706: d013 beq.n 8001730 <parse_value+0x1c0>
  2749. 8001708: 683b ldr r3, [r7, #0]
  2750. 800170a: 689a ldr r2, [r3, #8]
  2751. 800170c: 683b ldr r3, [r7, #0]
  2752. 800170e: 685b ldr r3, [r3, #4]
  2753. 8001710: 429a cmp r2, r3
  2754. 8001712: d20d bcs.n 8001730 <parse_value+0x1c0>
  2755. 8001714: 683b ldr r3, [r7, #0]
  2756. 8001716: 681a ldr r2, [r3, #0]
  2757. 8001718: 683b ldr r3, [r7, #0]
  2758. 800171a: 689b ldr r3, [r3, #8]
  2759. 800171c: 4413 add r3, r2
  2760. 800171e: 781b ldrb r3, [r3, #0]
  2761. 8001720: 2b7b cmp r3, #123 @ 0x7b
  2762. 8001722: d105 bne.n 8001730 <parse_value+0x1c0>
  2763. {
  2764. return parse_object(item, input_buffer);
  2765. 8001724: 6839 ldr r1, [r7, #0]
  2766. 8001726: 6878 ldr r0, [r7, #4]
  2767. 8001728: f000 f8d2 bl 80018d0 <parse_object>
  2768. 800172c: 4603 mov r3, r0
  2769. 800172e: e000 b.n 8001732 <parse_value+0x1c2>
  2770. }
  2771. return false;
  2772. 8001730: 2300 movs r3, #0
  2773. }
  2774. 8001732: 4618 mov r0, r3
  2775. 8001734: 3708 adds r7, #8
  2776. 8001736: 46bd mov sp, r7
  2777. 8001738: bd80 pop {r7, pc}
  2778. 800173a: bf00 nop
  2779. 800173c: 0802d2fc .word 0x0802d2fc
  2780. 8001740: 0802d32c .word 0x0802d32c
  2781. 8001744: 0802d334 .word 0x0802d334
  2782. 08001748 <parse_array>:
  2783. }
  2784. }
  2785. /* Build an array from input text. */
  2786. static cJSON_bool parse_array(cJSON * const item, parse_buffer * const input_buffer)
  2787. {
  2788. 8001748: b580 push {r7, lr}
  2789. 800174a: b086 sub sp, #24
  2790. 800174c: af00 add r7, sp, #0
  2791. 800174e: 6078 str r0, [r7, #4]
  2792. 8001750: 6039 str r1, [r7, #0]
  2793. cJSON *head = NULL; /* head of the linked list */
  2794. 8001752: 2300 movs r3, #0
  2795. 8001754: 617b str r3, [r7, #20]
  2796. cJSON *current_item = NULL;
  2797. 8001756: 2300 movs r3, #0
  2798. 8001758: 613b str r3, [r7, #16]
  2799. if (input_buffer->depth >= CJSON_NESTING_LIMIT)
  2800. 800175a: 683b ldr r3, [r7, #0]
  2801. 800175c: 68db ldr r3, [r3, #12]
  2802. 800175e: f5b3 7f7a cmp.w r3, #1000 @ 0x3e8
  2803. 8001762: d301 bcc.n 8001768 <parse_array+0x20>
  2804. {
  2805. return false; /* to deeply nested */
  2806. 8001764: 2300 movs r3, #0
  2807. 8001766: e0af b.n 80018c8 <parse_array+0x180>
  2808. }
  2809. input_buffer->depth++;
  2810. 8001768: 683b ldr r3, [r7, #0]
  2811. 800176a: 68db ldr r3, [r3, #12]
  2812. 800176c: 1c5a adds r2, r3, #1
  2813. 800176e: 683b ldr r3, [r7, #0]
  2814. 8001770: 60da str r2, [r3, #12]
  2815. if (buffer_at_offset(input_buffer)[0] != '[')
  2816. 8001772: 683b ldr r3, [r7, #0]
  2817. 8001774: 681a ldr r2, [r3, #0]
  2818. 8001776: 683b ldr r3, [r7, #0]
  2819. 8001778: 689b ldr r3, [r3, #8]
  2820. 800177a: 4413 add r3, r2
  2821. 800177c: 781b ldrb r3, [r3, #0]
  2822. 800177e: 2b5b cmp r3, #91 @ 0x5b
  2823. 8001780: f040 8094 bne.w 80018ac <parse_array+0x164>
  2824. {
  2825. /* not an array */
  2826. goto fail;
  2827. }
  2828. input_buffer->offset++;
  2829. 8001784: 683b ldr r3, [r7, #0]
  2830. 8001786: 689b ldr r3, [r3, #8]
  2831. 8001788: 1c5a adds r2, r3, #1
  2832. 800178a: 683b ldr r3, [r7, #0]
  2833. 800178c: 609a str r2, [r3, #8]
  2834. buffer_skip_whitespace(input_buffer);
  2835. 800178e: 6838 ldr r0, [r7, #0]
  2836. 8001790: f7ff fdb6 bl 8001300 <buffer_skip_whitespace>
  2837. if (can_access_at_index(input_buffer, 0) && (buffer_at_offset(input_buffer)[0] == ']'))
  2838. 8001794: 683b ldr r3, [r7, #0]
  2839. 8001796: 2b00 cmp r3, #0
  2840. 8001798: d00d beq.n 80017b6 <parse_array+0x6e>
  2841. 800179a: 683b ldr r3, [r7, #0]
  2842. 800179c: 689a ldr r2, [r3, #8]
  2843. 800179e: 683b ldr r3, [r7, #0]
  2844. 80017a0: 685b ldr r3, [r3, #4]
  2845. 80017a2: 429a cmp r2, r3
  2846. 80017a4: d207 bcs.n 80017b6 <parse_array+0x6e>
  2847. 80017a6: 683b ldr r3, [r7, #0]
  2848. 80017a8: 681a ldr r2, [r3, #0]
  2849. 80017aa: 683b ldr r3, [r7, #0]
  2850. 80017ac: 689b ldr r3, [r3, #8]
  2851. 80017ae: 4413 add r3, r2
  2852. 80017b0: 781b ldrb r3, [r3, #0]
  2853. 80017b2: 2b5d cmp r3, #93 @ 0x5d
  2854. 80017b4: d061 beq.n 800187a <parse_array+0x132>
  2855. /* empty array */
  2856. goto success;
  2857. }
  2858. /* check if we skipped to the end of the buffer */
  2859. if (cannot_access_at_index(input_buffer, 0))
  2860. 80017b6: 683b ldr r3, [r7, #0]
  2861. 80017b8: 2b00 cmp r3, #0
  2862. 80017ba: d005 beq.n 80017c8 <parse_array+0x80>
  2863. 80017bc: 683b ldr r3, [r7, #0]
  2864. 80017be: 689a ldr r2, [r3, #8]
  2865. 80017c0: 683b ldr r3, [r7, #0]
  2866. 80017c2: 685b ldr r3, [r3, #4]
  2867. 80017c4: 429a cmp r2, r3
  2868. 80017c6: d305 bcc.n 80017d4 <parse_array+0x8c>
  2869. {
  2870. input_buffer->offset--;
  2871. 80017c8: 683b ldr r3, [r7, #0]
  2872. 80017ca: 689b ldr r3, [r3, #8]
  2873. 80017cc: 1e5a subs r2, r3, #1
  2874. 80017ce: 683b ldr r3, [r7, #0]
  2875. 80017d0: 609a str r2, [r3, #8]
  2876. goto fail;
  2877. 80017d2: e072 b.n 80018ba <parse_array+0x172>
  2878. }
  2879. /* step back to character in front of the first element */
  2880. input_buffer->offset--;
  2881. 80017d4: 683b ldr r3, [r7, #0]
  2882. 80017d6: 689b ldr r3, [r3, #8]
  2883. 80017d8: 1e5a subs r2, r3, #1
  2884. 80017da: 683b ldr r3, [r7, #0]
  2885. 80017dc: 609a str r2, [r3, #8]
  2886. /* loop through the comma separated array elements */
  2887. do
  2888. {
  2889. /* allocate next item */
  2890. cJSON *new_item = cJSON_New_Item(&(input_buffer->hooks));
  2891. 80017de: 683b ldr r3, [r7, #0]
  2892. 80017e0: 3310 adds r3, #16
  2893. 80017e2: 4618 mov r0, r3
  2894. 80017e4: f7ff f9bc bl 8000b60 <cJSON_New_Item>
  2895. 80017e8: 60f8 str r0, [r7, #12]
  2896. if (new_item == NULL)
  2897. 80017ea: 68fb ldr r3, [r7, #12]
  2898. 80017ec: 2b00 cmp r3, #0
  2899. 80017ee: d05f beq.n 80018b0 <parse_array+0x168>
  2900. {
  2901. goto fail; /* allocation failure */
  2902. }
  2903. /* attach next item to list */
  2904. if (head == NULL)
  2905. 80017f0: 697b ldr r3, [r7, #20]
  2906. 80017f2: 2b00 cmp r3, #0
  2907. 80017f4: d104 bne.n 8001800 <parse_array+0xb8>
  2908. {
  2909. /* start the linked list */
  2910. current_item = head = new_item;
  2911. 80017f6: 68fb ldr r3, [r7, #12]
  2912. 80017f8: 617b str r3, [r7, #20]
  2913. 80017fa: 697b ldr r3, [r7, #20]
  2914. 80017fc: 613b str r3, [r7, #16]
  2915. 80017fe: e007 b.n 8001810 <parse_array+0xc8>
  2916. }
  2917. else
  2918. {
  2919. /* add to the end and advance */
  2920. current_item->next = new_item;
  2921. 8001800: 693b ldr r3, [r7, #16]
  2922. 8001802: 68fa ldr r2, [r7, #12]
  2923. 8001804: 601a str r2, [r3, #0]
  2924. new_item->prev = current_item;
  2925. 8001806: 68fb ldr r3, [r7, #12]
  2926. 8001808: 693a ldr r2, [r7, #16]
  2927. 800180a: 605a str r2, [r3, #4]
  2928. current_item = new_item;
  2929. 800180c: 68fb ldr r3, [r7, #12]
  2930. 800180e: 613b str r3, [r7, #16]
  2931. }
  2932. /* parse next value */
  2933. input_buffer->offset++;
  2934. 8001810: 683b ldr r3, [r7, #0]
  2935. 8001812: 689b ldr r3, [r3, #8]
  2936. 8001814: 1c5a adds r2, r3, #1
  2937. 8001816: 683b ldr r3, [r7, #0]
  2938. 8001818: 609a str r2, [r3, #8]
  2939. buffer_skip_whitespace(input_buffer);
  2940. 800181a: 6838 ldr r0, [r7, #0]
  2941. 800181c: f7ff fd70 bl 8001300 <buffer_skip_whitespace>
  2942. if (!parse_value(current_item, input_buffer))
  2943. 8001820: 6839 ldr r1, [r7, #0]
  2944. 8001822: 6938 ldr r0, [r7, #16]
  2945. 8001824: f7ff fea4 bl 8001570 <parse_value>
  2946. 8001828: 4603 mov r3, r0
  2947. 800182a: 2b00 cmp r3, #0
  2948. 800182c: d042 beq.n 80018b4 <parse_array+0x16c>
  2949. {
  2950. goto fail; /* failed to parse value */
  2951. }
  2952. buffer_skip_whitespace(input_buffer);
  2953. 800182e: 6838 ldr r0, [r7, #0]
  2954. 8001830: f7ff fd66 bl 8001300 <buffer_skip_whitespace>
  2955. }
  2956. while (can_access_at_index(input_buffer, 0) && (buffer_at_offset(input_buffer)[0] == ','));
  2957. 8001834: 683b ldr r3, [r7, #0]
  2958. 8001836: 2b00 cmp r3, #0
  2959. 8001838: d00d beq.n 8001856 <parse_array+0x10e>
  2960. 800183a: 683b ldr r3, [r7, #0]
  2961. 800183c: 689a ldr r2, [r3, #8]
  2962. 800183e: 683b ldr r3, [r7, #0]
  2963. 8001840: 685b ldr r3, [r3, #4]
  2964. 8001842: 429a cmp r2, r3
  2965. 8001844: d207 bcs.n 8001856 <parse_array+0x10e>
  2966. 8001846: 683b ldr r3, [r7, #0]
  2967. 8001848: 681a ldr r2, [r3, #0]
  2968. 800184a: 683b ldr r3, [r7, #0]
  2969. 800184c: 689b ldr r3, [r3, #8]
  2970. 800184e: 4413 add r3, r2
  2971. 8001850: 781b ldrb r3, [r3, #0]
  2972. 8001852: 2b2c cmp r3, #44 @ 0x2c
  2973. 8001854: d0c3 beq.n 80017de <parse_array+0x96>
  2974. if (cannot_access_at_index(input_buffer, 0) || buffer_at_offset(input_buffer)[0] != ']')
  2975. 8001856: 683b ldr r3, [r7, #0]
  2976. 8001858: 2b00 cmp r3, #0
  2977. 800185a: d02d beq.n 80018b8 <parse_array+0x170>
  2978. 800185c: 683b ldr r3, [r7, #0]
  2979. 800185e: 689a ldr r2, [r3, #8]
  2980. 8001860: 683b ldr r3, [r7, #0]
  2981. 8001862: 685b ldr r3, [r3, #4]
  2982. 8001864: 429a cmp r2, r3
  2983. 8001866: d227 bcs.n 80018b8 <parse_array+0x170>
  2984. 8001868: 683b ldr r3, [r7, #0]
  2985. 800186a: 681a ldr r2, [r3, #0]
  2986. 800186c: 683b ldr r3, [r7, #0]
  2987. 800186e: 689b ldr r3, [r3, #8]
  2988. 8001870: 4413 add r3, r2
  2989. 8001872: 781b ldrb r3, [r3, #0]
  2990. 8001874: 2b5d cmp r3, #93 @ 0x5d
  2991. 8001876: d11f bne.n 80018b8 <parse_array+0x170>
  2992. {
  2993. goto fail; /* expected end of array */
  2994. }
  2995. success:
  2996. 8001878: e000 b.n 800187c <parse_array+0x134>
  2997. goto success;
  2998. 800187a: bf00 nop
  2999. input_buffer->depth--;
  3000. 800187c: 683b ldr r3, [r7, #0]
  3001. 800187e: 68db ldr r3, [r3, #12]
  3002. 8001880: 1e5a subs r2, r3, #1
  3003. 8001882: 683b ldr r3, [r7, #0]
  3004. 8001884: 60da str r2, [r3, #12]
  3005. if (head != NULL) {
  3006. 8001886: 697b ldr r3, [r7, #20]
  3007. 8001888: 2b00 cmp r3, #0
  3008. 800188a: d002 beq.n 8001892 <parse_array+0x14a>
  3009. head->prev = current_item;
  3010. 800188c: 697b ldr r3, [r7, #20]
  3011. 800188e: 693a ldr r2, [r7, #16]
  3012. 8001890: 605a str r2, [r3, #4]
  3013. }
  3014. item->type = cJSON_Array;
  3015. 8001892: 687b ldr r3, [r7, #4]
  3016. 8001894: 2220 movs r2, #32
  3017. 8001896: 60da str r2, [r3, #12]
  3018. item->child = head;
  3019. 8001898: 687b ldr r3, [r7, #4]
  3020. 800189a: 697a ldr r2, [r7, #20]
  3021. 800189c: 609a str r2, [r3, #8]
  3022. input_buffer->offset++;
  3023. 800189e: 683b ldr r3, [r7, #0]
  3024. 80018a0: 689b ldr r3, [r3, #8]
  3025. 80018a2: 1c5a adds r2, r3, #1
  3026. 80018a4: 683b ldr r3, [r7, #0]
  3027. 80018a6: 609a str r2, [r3, #8]
  3028. return true;
  3029. 80018a8: 2301 movs r3, #1
  3030. 80018aa: e00d b.n 80018c8 <parse_array+0x180>
  3031. goto fail;
  3032. 80018ac: bf00 nop
  3033. 80018ae: e004 b.n 80018ba <parse_array+0x172>
  3034. goto fail; /* allocation failure */
  3035. 80018b0: bf00 nop
  3036. 80018b2: e002 b.n 80018ba <parse_array+0x172>
  3037. goto fail; /* failed to parse value */
  3038. 80018b4: bf00 nop
  3039. 80018b6: e000 b.n 80018ba <parse_array+0x172>
  3040. goto fail; /* expected end of array */
  3041. 80018b8: bf00 nop
  3042. fail:
  3043. if (head != NULL)
  3044. 80018ba: 697b ldr r3, [r7, #20]
  3045. 80018bc: 2b00 cmp r3, #0
  3046. 80018be: d002 beq.n 80018c6 <parse_array+0x17e>
  3047. {
  3048. cJSON_Delete(head);
  3049. 80018c0: 6978 ldr r0, [r7, #20]
  3050. 80018c2: f7ff f963 bl 8000b8c <cJSON_Delete>
  3051. }
  3052. return false;
  3053. 80018c6: 2300 movs r3, #0
  3054. }
  3055. 80018c8: 4618 mov r0, r3
  3056. 80018ca: 3718 adds r7, #24
  3057. 80018cc: 46bd mov sp, r7
  3058. 80018ce: bd80 pop {r7, pc}
  3059. 080018d0 <parse_object>:
  3060. return true;
  3061. }
  3062. /* Build an object from the text. */
  3063. static cJSON_bool parse_object(cJSON * const item, parse_buffer * const input_buffer)
  3064. {
  3065. 80018d0: b580 push {r7, lr}
  3066. 80018d2: b086 sub sp, #24
  3067. 80018d4: af00 add r7, sp, #0
  3068. 80018d6: 6078 str r0, [r7, #4]
  3069. 80018d8: 6039 str r1, [r7, #0]
  3070. cJSON *head = NULL; /* linked list head */
  3071. 80018da: 2300 movs r3, #0
  3072. 80018dc: 617b str r3, [r7, #20]
  3073. cJSON *current_item = NULL;
  3074. 80018de: 2300 movs r3, #0
  3075. 80018e0: 613b str r3, [r7, #16]
  3076. if (input_buffer->depth >= CJSON_NESTING_LIMIT)
  3077. 80018e2: 683b ldr r3, [r7, #0]
  3078. 80018e4: 68db ldr r3, [r3, #12]
  3079. 80018e6: f5b3 7f7a cmp.w r3, #1000 @ 0x3e8
  3080. 80018ea: d301 bcc.n 80018f0 <parse_object+0x20>
  3081. {
  3082. return false; /* to deeply nested */
  3083. 80018ec: 2300 movs r3, #0
  3084. 80018ee: e0f7 b.n 8001ae0 <parse_object+0x210>
  3085. }
  3086. input_buffer->depth++;
  3087. 80018f0: 683b ldr r3, [r7, #0]
  3088. 80018f2: 68db ldr r3, [r3, #12]
  3089. 80018f4: 1c5a adds r2, r3, #1
  3090. 80018f6: 683b ldr r3, [r7, #0]
  3091. 80018f8: 60da str r2, [r3, #12]
  3092. if (cannot_access_at_index(input_buffer, 0) || (buffer_at_offset(input_buffer)[0] != '{'))
  3093. 80018fa: 683b ldr r3, [r7, #0]
  3094. 80018fc: 2b00 cmp r3, #0
  3095. 80018fe: f000 80db beq.w 8001ab8 <parse_object+0x1e8>
  3096. 8001902: 683b ldr r3, [r7, #0]
  3097. 8001904: 689a ldr r2, [r3, #8]
  3098. 8001906: 683b ldr r3, [r7, #0]
  3099. 8001908: 685b ldr r3, [r3, #4]
  3100. 800190a: 429a cmp r2, r3
  3101. 800190c: f080 80d4 bcs.w 8001ab8 <parse_object+0x1e8>
  3102. 8001910: 683b ldr r3, [r7, #0]
  3103. 8001912: 681a ldr r2, [r3, #0]
  3104. 8001914: 683b ldr r3, [r7, #0]
  3105. 8001916: 689b ldr r3, [r3, #8]
  3106. 8001918: 4413 add r3, r2
  3107. 800191a: 781b ldrb r3, [r3, #0]
  3108. 800191c: 2b7b cmp r3, #123 @ 0x7b
  3109. 800191e: f040 80cb bne.w 8001ab8 <parse_object+0x1e8>
  3110. {
  3111. goto fail; /* not an object */
  3112. }
  3113. input_buffer->offset++;
  3114. 8001922: 683b ldr r3, [r7, #0]
  3115. 8001924: 689b ldr r3, [r3, #8]
  3116. 8001926: 1c5a adds r2, r3, #1
  3117. 8001928: 683b ldr r3, [r7, #0]
  3118. 800192a: 609a str r2, [r3, #8]
  3119. buffer_skip_whitespace(input_buffer);
  3120. 800192c: 6838 ldr r0, [r7, #0]
  3121. 800192e: f7ff fce7 bl 8001300 <buffer_skip_whitespace>
  3122. if (can_access_at_index(input_buffer, 0) && (buffer_at_offset(input_buffer)[0] == '}'))
  3123. 8001932: 683b ldr r3, [r7, #0]
  3124. 8001934: 2b00 cmp r3, #0
  3125. 8001936: d00e beq.n 8001956 <parse_object+0x86>
  3126. 8001938: 683b ldr r3, [r7, #0]
  3127. 800193a: 689a ldr r2, [r3, #8]
  3128. 800193c: 683b ldr r3, [r7, #0]
  3129. 800193e: 685b ldr r3, [r3, #4]
  3130. 8001940: 429a cmp r2, r3
  3131. 8001942: d208 bcs.n 8001956 <parse_object+0x86>
  3132. 8001944: 683b ldr r3, [r7, #0]
  3133. 8001946: 681a ldr r2, [r3, #0]
  3134. 8001948: 683b ldr r3, [r7, #0]
  3135. 800194a: 689b ldr r3, [r3, #8]
  3136. 800194c: 4413 add r3, r2
  3137. 800194e: 781b ldrb r3, [r3, #0]
  3138. 8001950: 2b7d cmp r3, #125 @ 0x7d
  3139. 8001952: f000 8098 beq.w 8001a86 <parse_object+0x1b6>
  3140. {
  3141. goto success; /* empty object */
  3142. }
  3143. /* check if we skipped to the end of the buffer */
  3144. if (cannot_access_at_index(input_buffer, 0))
  3145. 8001956: 683b ldr r3, [r7, #0]
  3146. 8001958: 2b00 cmp r3, #0
  3147. 800195a: d005 beq.n 8001968 <parse_object+0x98>
  3148. 800195c: 683b ldr r3, [r7, #0]
  3149. 800195e: 689a ldr r2, [r3, #8]
  3150. 8001960: 683b ldr r3, [r7, #0]
  3151. 8001962: 685b ldr r3, [r3, #4]
  3152. 8001964: 429a cmp r2, r3
  3153. 8001966: d305 bcc.n 8001974 <parse_object+0xa4>
  3154. {
  3155. input_buffer->offset--;
  3156. 8001968: 683b ldr r3, [r7, #0]
  3157. 800196a: 689b ldr r3, [r3, #8]
  3158. 800196c: 1e5a subs r2, r3, #1
  3159. 800196e: 683b ldr r3, [r7, #0]
  3160. 8001970: 609a str r2, [r3, #8]
  3161. goto fail;
  3162. 8001972: e0ae b.n 8001ad2 <parse_object+0x202>
  3163. }
  3164. /* step back to character in front of the first element */
  3165. input_buffer->offset--;
  3166. 8001974: 683b ldr r3, [r7, #0]
  3167. 8001976: 689b ldr r3, [r3, #8]
  3168. 8001978: 1e5a subs r2, r3, #1
  3169. 800197a: 683b ldr r3, [r7, #0]
  3170. 800197c: 609a str r2, [r3, #8]
  3171. /* loop through the comma separated array elements */
  3172. do
  3173. {
  3174. /* allocate next item */
  3175. cJSON *new_item = cJSON_New_Item(&(input_buffer->hooks));
  3176. 800197e: 683b ldr r3, [r7, #0]
  3177. 8001980: 3310 adds r3, #16
  3178. 8001982: 4618 mov r0, r3
  3179. 8001984: f7ff f8ec bl 8000b60 <cJSON_New_Item>
  3180. 8001988: 60f8 str r0, [r7, #12]
  3181. if (new_item == NULL)
  3182. 800198a: 68fb ldr r3, [r7, #12]
  3183. 800198c: 2b00 cmp r3, #0
  3184. 800198e: f000 8095 beq.w 8001abc <parse_object+0x1ec>
  3185. {
  3186. goto fail; /* allocation failure */
  3187. }
  3188. /* attach next item to list */
  3189. if (head == NULL)
  3190. 8001992: 697b ldr r3, [r7, #20]
  3191. 8001994: 2b00 cmp r3, #0
  3192. 8001996: d104 bne.n 80019a2 <parse_object+0xd2>
  3193. {
  3194. /* start the linked list */
  3195. current_item = head = new_item;
  3196. 8001998: 68fb ldr r3, [r7, #12]
  3197. 800199a: 617b str r3, [r7, #20]
  3198. 800199c: 697b ldr r3, [r7, #20]
  3199. 800199e: 613b str r3, [r7, #16]
  3200. 80019a0: e007 b.n 80019b2 <parse_object+0xe2>
  3201. }
  3202. else
  3203. {
  3204. /* add to the end and advance */
  3205. current_item->next = new_item;
  3206. 80019a2: 693b ldr r3, [r7, #16]
  3207. 80019a4: 68fa ldr r2, [r7, #12]
  3208. 80019a6: 601a str r2, [r3, #0]
  3209. new_item->prev = current_item;
  3210. 80019a8: 68fb ldr r3, [r7, #12]
  3211. 80019aa: 693a ldr r2, [r7, #16]
  3212. 80019ac: 605a str r2, [r3, #4]
  3213. current_item = new_item;
  3214. 80019ae: 68fb ldr r3, [r7, #12]
  3215. 80019b0: 613b str r3, [r7, #16]
  3216. }
  3217. if (cannot_access_at_index(input_buffer, 1))
  3218. 80019b2: 683b ldr r3, [r7, #0]
  3219. 80019b4: 2b00 cmp r3, #0
  3220. 80019b6: f000 8083 beq.w 8001ac0 <parse_object+0x1f0>
  3221. 80019ba: 683b ldr r3, [r7, #0]
  3222. 80019bc: 689b ldr r3, [r3, #8]
  3223. 80019be: 1c5a adds r2, r3, #1
  3224. 80019c0: 683b ldr r3, [r7, #0]
  3225. 80019c2: 685b ldr r3, [r3, #4]
  3226. 80019c4: 429a cmp r2, r3
  3227. 80019c6: d27b bcs.n 8001ac0 <parse_object+0x1f0>
  3228. {
  3229. goto fail; /* nothing comes after the comma */
  3230. }
  3231. /* parse the name of the child */
  3232. input_buffer->offset++;
  3233. 80019c8: 683b ldr r3, [r7, #0]
  3234. 80019ca: 689b ldr r3, [r3, #8]
  3235. 80019cc: 1c5a adds r2, r3, #1
  3236. 80019ce: 683b ldr r3, [r7, #0]
  3237. 80019d0: 609a str r2, [r3, #8]
  3238. buffer_skip_whitespace(input_buffer);
  3239. 80019d2: 6838 ldr r0, [r7, #0]
  3240. 80019d4: f7ff fc94 bl 8001300 <buffer_skip_whitespace>
  3241. if (!parse_string(current_item, input_buffer))
  3242. 80019d8: 6839 ldr r1, [r7, #0]
  3243. 80019da: 6938 ldr r0, [r7, #16]
  3244. 80019dc: f7ff fb48 bl 8001070 <parse_string>
  3245. 80019e0: 4603 mov r3, r0
  3246. 80019e2: 2b00 cmp r3, #0
  3247. 80019e4: d06e beq.n 8001ac4 <parse_object+0x1f4>
  3248. {
  3249. goto fail; /* failed to parse name */
  3250. }
  3251. buffer_skip_whitespace(input_buffer);
  3252. 80019e6: 6838 ldr r0, [r7, #0]
  3253. 80019e8: f7ff fc8a bl 8001300 <buffer_skip_whitespace>
  3254. /* swap valuestring and string, because we parsed the name */
  3255. current_item->string = current_item->valuestring;
  3256. 80019ec: 693b ldr r3, [r7, #16]
  3257. 80019ee: 691a ldr r2, [r3, #16]
  3258. 80019f0: 693b ldr r3, [r7, #16]
  3259. 80019f2: 621a str r2, [r3, #32]
  3260. current_item->valuestring = NULL;
  3261. 80019f4: 693b ldr r3, [r7, #16]
  3262. 80019f6: 2200 movs r2, #0
  3263. 80019f8: 611a str r2, [r3, #16]
  3264. if (cannot_access_at_index(input_buffer, 0) || (buffer_at_offset(input_buffer)[0] != ':'))
  3265. 80019fa: 683b ldr r3, [r7, #0]
  3266. 80019fc: 2b00 cmp r3, #0
  3267. 80019fe: d063 beq.n 8001ac8 <parse_object+0x1f8>
  3268. 8001a00: 683b ldr r3, [r7, #0]
  3269. 8001a02: 689a ldr r2, [r3, #8]
  3270. 8001a04: 683b ldr r3, [r7, #0]
  3271. 8001a06: 685b ldr r3, [r3, #4]
  3272. 8001a08: 429a cmp r2, r3
  3273. 8001a0a: d25d bcs.n 8001ac8 <parse_object+0x1f8>
  3274. 8001a0c: 683b ldr r3, [r7, #0]
  3275. 8001a0e: 681a ldr r2, [r3, #0]
  3276. 8001a10: 683b ldr r3, [r7, #0]
  3277. 8001a12: 689b ldr r3, [r3, #8]
  3278. 8001a14: 4413 add r3, r2
  3279. 8001a16: 781b ldrb r3, [r3, #0]
  3280. 8001a18: 2b3a cmp r3, #58 @ 0x3a
  3281. 8001a1a: d155 bne.n 8001ac8 <parse_object+0x1f8>
  3282. {
  3283. goto fail; /* invalid object */
  3284. }
  3285. /* parse the value */
  3286. input_buffer->offset++;
  3287. 8001a1c: 683b ldr r3, [r7, #0]
  3288. 8001a1e: 689b ldr r3, [r3, #8]
  3289. 8001a20: 1c5a adds r2, r3, #1
  3290. 8001a22: 683b ldr r3, [r7, #0]
  3291. 8001a24: 609a str r2, [r3, #8]
  3292. buffer_skip_whitespace(input_buffer);
  3293. 8001a26: 6838 ldr r0, [r7, #0]
  3294. 8001a28: f7ff fc6a bl 8001300 <buffer_skip_whitespace>
  3295. if (!parse_value(current_item, input_buffer))
  3296. 8001a2c: 6839 ldr r1, [r7, #0]
  3297. 8001a2e: 6938 ldr r0, [r7, #16]
  3298. 8001a30: f7ff fd9e bl 8001570 <parse_value>
  3299. 8001a34: 4603 mov r3, r0
  3300. 8001a36: 2b00 cmp r3, #0
  3301. 8001a38: d048 beq.n 8001acc <parse_object+0x1fc>
  3302. {
  3303. goto fail; /* failed to parse value */
  3304. }
  3305. buffer_skip_whitespace(input_buffer);
  3306. 8001a3a: 6838 ldr r0, [r7, #0]
  3307. 8001a3c: f7ff fc60 bl 8001300 <buffer_skip_whitespace>
  3308. }
  3309. while (can_access_at_index(input_buffer, 0) && (buffer_at_offset(input_buffer)[0] == ','));
  3310. 8001a40: 683b ldr r3, [r7, #0]
  3311. 8001a42: 2b00 cmp r3, #0
  3312. 8001a44: d00d beq.n 8001a62 <parse_object+0x192>
  3313. 8001a46: 683b ldr r3, [r7, #0]
  3314. 8001a48: 689a ldr r2, [r3, #8]
  3315. 8001a4a: 683b ldr r3, [r7, #0]
  3316. 8001a4c: 685b ldr r3, [r3, #4]
  3317. 8001a4e: 429a cmp r2, r3
  3318. 8001a50: d207 bcs.n 8001a62 <parse_object+0x192>
  3319. 8001a52: 683b ldr r3, [r7, #0]
  3320. 8001a54: 681a ldr r2, [r3, #0]
  3321. 8001a56: 683b ldr r3, [r7, #0]
  3322. 8001a58: 689b ldr r3, [r3, #8]
  3323. 8001a5a: 4413 add r3, r2
  3324. 8001a5c: 781b ldrb r3, [r3, #0]
  3325. 8001a5e: 2b2c cmp r3, #44 @ 0x2c
  3326. 8001a60: d08d beq.n 800197e <parse_object+0xae>
  3327. if (cannot_access_at_index(input_buffer, 0) || (buffer_at_offset(input_buffer)[0] != '}'))
  3328. 8001a62: 683b ldr r3, [r7, #0]
  3329. 8001a64: 2b00 cmp r3, #0
  3330. 8001a66: d033 beq.n 8001ad0 <parse_object+0x200>
  3331. 8001a68: 683b ldr r3, [r7, #0]
  3332. 8001a6a: 689a ldr r2, [r3, #8]
  3333. 8001a6c: 683b ldr r3, [r7, #0]
  3334. 8001a6e: 685b ldr r3, [r3, #4]
  3335. 8001a70: 429a cmp r2, r3
  3336. 8001a72: d22d bcs.n 8001ad0 <parse_object+0x200>
  3337. 8001a74: 683b ldr r3, [r7, #0]
  3338. 8001a76: 681a ldr r2, [r3, #0]
  3339. 8001a78: 683b ldr r3, [r7, #0]
  3340. 8001a7a: 689b ldr r3, [r3, #8]
  3341. 8001a7c: 4413 add r3, r2
  3342. 8001a7e: 781b ldrb r3, [r3, #0]
  3343. 8001a80: 2b7d cmp r3, #125 @ 0x7d
  3344. 8001a82: d125 bne.n 8001ad0 <parse_object+0x200>
  3345. {
  3346. goto fail; /* expected end of object */
  3347. }
  3348. success:
  3349. 8001a84: e000 b.n 8001a88 <parse_object+0x1b8>
  3350. goto success; /* empty object */
  3351. 8001a86: bf00 nop
  3352. input_buffer->depth--;
  3353. 8001a88: 683b ldr r3, [r7, #0]
  3354. 8001a8a: 68db ldr r3, [r3, #12]
  3355. 8001a8c: 1e5a subs r2, r3, #1
  3356. 8001a8e: 683b ldr r3, [r7, #0]
  3357. 8001a90: 60da str r2, [r3, #12]
  3358. if (head != NULL) {
  3359. 8001a92: 697b ldr r3, [r7, #20]
  3360. 8001a94: 2b00 cmp r3, #0
  3361. 8001a96: d002 beq.n 8001a9e <parse_object+0x1ce>
  3362. head->prev = current_item;
  3363. 8001a98: 697b ldr r3, [r7, #20]
  3364. 8001a9a: 693a ldr r2, [r7, #16]
  3365. 8001a9c: 605a str r2, [r3, #4]
  3366. }
  3367. item->type = cJSON_Object;
  3368. 8001a9e: 687b ldr r3, [r7, #4]
  3369. 8001aa0: 2240 movs r2, #64 @ 0x40
  3370. 8001aa2: 60da str r2, [r3, #12]
  3371. item->child = head;
  3372. 8001aa4: 687b ldr r3, [r7, #4]
  3373. 8001aa6: 697a ldr r2, [r7, #20]
  3374. 8001aa8: 609a str r2, [r3, #8]
  3375. input_buffer->offset++;
  3376. 8001aaa: 683b ldr r3, [r7, #0]
  3377. 8001aac: 689b ldr r3, [r3, #8]
  3378. 8001aae: 1c5a adds r2, r3, #1
  3379. 8001ab0: 683b ldr r3, [r7, #0]
  3380. 8001ab2: 609a str r2, [r3, #8]
  3381. return true;
  3382. 8001ab4: 2301 movs r3, #1
  3383. 8001ab6: e013 b.n 8001ae0 <parse_object+0x210>
  3384. goto fail; /* not an object */
  3385. 8001ab8: bf00 nop
  3386. 8001aba: e00a b.n 8001ad2 <parse_object+0x202>
  3387. goto fail; /* allocation failure */
  3388. 8001abc: bf00 nop
  3389. 8001abe: e008 b.n 8001ad2 <parse_object+0x202>
  3390. goto fail; /* nothing comes after the comma */
  3391. 8001ac0: bf00 nop
  3392. 8001ac2: e006 b.n 8001ad2 <parse_object+0x202>
  3393. goto fail; /* failed to parse name */
  3394. 8001ac4: bf00 nop
  3395. 8001ac6: e004 b.n 8001ad2 <parse_object+0x202>
  3396. goto fail; /* invalid object */
  3397. 8001ac8: bf00 nop
  3398. 8001aca: e002 b.n 8001ad2 <parse_object+0x202>
  3399. goto fail; /* failed to parse value */
  3400. 8001acc: bf00 nop
  3401. 8001ace: e000 b.n 8001ad2 <parse_object+0x202>
  3402. goto fail; /* expected end of object */
  3403. 8001ad0: bf00 nop
  3404. fail:
  3405. if (head != NULL)
  3406. 8001ad2: 697b ldr r3, [r7, #20]
  3407. 8001ad4: 2b00 cmp r3, #0
  3408. 8001ad6: d002 beq.n 8001ade <parse_object+0x20e>
  3409. {
  3410. cJSON_Delete(head);
  3411. 8001ad8: 6978 ldr r0, [r7, #20]
  3412. 8001ada: f7ff f857 bl 8000b8c <cJSON_Delete>
  3413. }
  3414. return false;
  3415. 8001ade: 2300 movs r3, #0
  3416. }
  3417. 8001ae0: 4618 mov r0, r3
  3418. 8001ae2: 3718 adds r7, #24
  3419. 8001ae4: 46bd mov sp, r7
  3420. 8001ae6: bd80 pop {r7, pc}
  3421. 08001ae8 <cJSON_GetArraySize>:
  3422. return true;
  3423. }
  3424. /* Get Array size/item / object item. */
  3425. CJSON_PUBLIC(int) cJSON_GetArraySize(const cJSON *array)
  3426. {
  3427. 8001ae8: b480 push {r7}
  3428. 8001aea: b085 sub sp, #20
  3429. 8001aec: af00 add r7, sp, #0
  3430. 8001aee: 6078 str r0, [r7, #4]
  3431. cJSON *child = NULL;
  3432. 8001af0: 2300 movs r3, #0
  3433. 8001af2: 60fb str r3, [r7, #12]
  3434. size_t size = 0;
  3435. 8001af4: 2300 movs r3, #0
  3436. 8001af6: 60bb str r3, [r7, #8]
  3437. if (array == NULL)
  3438. 8001af8: 687b ldr r3, [r7, #4]
  3439. 8001afa: 2b00 cmp r3, #0
  3440. 8001afc: d101 bne.n 8001b02 <cJSON_GetArraySize+0x1a>
  3441. {
  3442. return 0;
  3443. 8001afe: 2300 movs r3, #0
  3444. 8001b00: e00d b.n 8001b1e <cJSON_GetArraySize+0x36>
  3445. }
  3446. child = array->child;
  3447. 8001b02: 687b ldr r3, [r7, #4]
  3448. 8001b04: 689b ldr r3, [r3, #8]
  3449. 8001b06: 60fb str r3, [r7, #12]
  3450. while(child != NULL)
  3451. 8001b08: e005 b.n 8001b16 <cJSON_GetArraySize+0x2e>
  3452. {
  3453. size++;
  3454. 8001b0a: 68bb ldr r3, [r7, #8]
  3455. 8001b0c: 3301 adds r3, #1
  3456. 8001b0e: 60bb str r3, [r7, #8]
  3457. child = child->next;
  3458. 8001b10: 68fb ldr r3, [r7, #12]
  3459. 8001b12: 681b ldr r3, [r3, #0]
  3460. 8001b14: 60fb str r3, [r7, #12]
  3461. while(child != NULL)
  3462. 8001b16: 68fb ldr r3, [r7, #12]
  3463. 8001b18: 2b00 cmp r3, #0
  3464. 8001b1a: d1f6 bne.n 8001b0a <cJSON_GetArraySize+0x22>
  3465. }
  3466. /* FIXME: Can overflow here. Cannot be fixed without breaking the API */
  3467. return (int)size;
  3468. 8001b1c: 68bb ldr r3, [r7, #8]
  3469. }
  3470. 8001b1e: 4618 mov r0, r3
  3471. 8001b20: 3714 adds r7, #20
  3472. 8001b22: 46bd mov sp, r7
  3473. 8001b24: f85d 7b04 ldr.w r7, [sp], #4
  3474. 8001b28: 4770 bx lr
  3475. 08001b2a <get_array_item>:
  3476. static cJSON* get_array_item(const cJSON *array, size_t index)
  3477. {
  3478. 8001b2a: b480 push {r7}
  3479. 8001b2c: b085 sub sp, #20
  3480. 8001b2e: af00 add r7, sp, #0
  3481. 8001b30: 6078 str r0, [r7, #4]
  3482. 8001b32: 6039 str r1, [r7, #0]
  3483. cJSON *current_child = NULL;
  3484. 8001b34: 2300 movs r3, #0
  3485. 8001b36: 60fb str r3, [r7, #12]
  3486. if (array == NULL)
  3487. 8001b38: 687b ldr r3, [r7, #4]
  3488. 8001b3a: 2b00 cmp r3, #0
  3489. 8001b3c: d101 bne.n 8001b42 <get_array_item+0x18>
  3490. {
  3491. return NULL;
  3492. 8001b3e: 2300 movs r3, #0
  3493. 8001b40: e010 b.n 8001b64 <get_array_item+0x3a>
  3494. }
  3495. current_child = array->child;
  3496. 8001b42: 687b ldr r3, [r7, #4]
  3497. 8001b44: 689b ldr r3, [r3, #8]
  3498. 8001b46: 60fb str r3, [r7, #12]
  3499. while ((current_child != NULL) && (index > 0))
  3500. 8001b48: e005 b.n 8001b56 <get_array_item+0x2c>
  3501. {
  3502. index--;
  3503. 8001b4a: 683b ldr r3, [r7, #0]
  3504. 8001b4c: 3b01 subs r3, #1
  3505. 8001b4e: 603b str r3, [r7, #0]
  3506. current_child = current_child->next;
  3507. 8001b50: 68fb ldr r3, [r7, #12]
  3508. 8001b52: 681b ldr r3, [r3, #0]
  3509. 8001b54: 60fb str r3, [r7, #12]
  3510. while ((current_child != NULL) && (index > 0))
  3511. 8001b56: 68fb ldr r3, [r7, #12]
  3512. 8001b58: 2b00 cmp r3, #0
  3513. 8001b5a: d002 beq.n 8001b62 <get_array_item+0x38>
  3514. 8001b5c: 683b ldr r3, [r7, #0]
  3515. 8001b5e: 2b00 cmp r3, #0
  3516. 8001b60: d1f3 bne.n 8001b4a <get_array_item+0x20>
  3517. }
  3518. return current_child;
  3519. 8001b62: 68fb ldr r3, [r7, #12]
  3520. }
  3521. 8001b64: 4618 mov r0, r3
  3522. 8001b66: 3714 adds r7, #20
  3523. 8001b68: 46bd mov sp, r7
  3524. 8001b6a: f85d 7b04 ldr.w r7, [sp], #4
  3525. 8001b6e: 4770 bx lr
  3526. 08001b70 <cJSON_GetArrayItem>:
  3527. CJSON_PUBLIC(cJSON *) cJSON_GetArrayItem(const cJSON *array, int index)
  3528. {
  3529. 8001b70: b580 push {r7, lr}
  3530. 8001b72: b082 sub sp, #8
  3531. 8001b74: af00 add r7, sp, #0
  3532. 8001b76: 6078 str r0, [r7, #4]
  3533. 8001b78: 6039 str r1, [r7, #0]
  3534. if (index < 0)
  3535. 8001b7a: 683b ldr r3, [r7, #0]
  3536. 8001b7c: 2b00 cmp r3, #0
  3537. 8001b7e: da01 bge.n 8001b84 <cJSON_GetArrayItem+0x14>
  3538. {
  3539. return NULL;
  3540. 8001b80: 2300 movs r3, #0
  3541. 8001b82: e005 b.n 8001b90 <cJSON_GetArrayItem+0x20>
  3542. }
  3543. return get_array_item(array, (size_t)index);
  3544. 8001b84: 683b ldr r3, [r7, #0]
  3545. 8001b86: 4619 mov r1, r3
  3546. 8001b88: 6878 ldr r0, [r7, #4]
  3547. 8001b8a: f7ff ffce bl 8001b2a <get_array_item>
  3548. 8001b8e: 4603 mov r3, r0
  3549. }
  3550. 8001b90: 4618 mov r0, r3
  3551. 8001b92: 3708 adds r7, #8
  3552. 8001b94: 46bd mov sp, r7
  3553. 8001b96: bd80 pop {r7, pc}
  3554. 08001b98 <get_object_item>:
  3555. static cJSON *get_object_item(const cJSON * const object, const char * const name, const cJSON_bool case_sensitive)
  3556. {
  3557. 8001b98: b580 push {r7, lr}
  3558. 8001b9a: b086 sub sp, #24
  3559. 8001b9c: af00 add r7, sp, #0
  3560. 8001b9e: 60f8 str r0, [r7, #12]
  3561. 8001ba0: 60b9 str r1, [r7, #8]
  3562. 8001ba2: 607a str r2, [r7, #4]
  3563. cJSON *current_element = NULL;
  3564. 8001ba4: 2300 movs r3, #0
  3565. 8001ba6: 617b str r3, [r7, #20]
  3566. if ((object == NULL) || (name == NULL))
  3567. 8001ba8: 68fb ldr r3, [r7, #12]
  3568. 8001baa: 2b00 cmp r3, #0
  3569. 8001bac: d002 beq.n 8001bb4 <get_object_item+0x1c>
  3570. 8001bae: 68bb ldr r3, [r7, #8]
  3571. 8001bb0: 2b00 cmp r3, #0
  3572. 8001bb2: d101 bne.n 8001bb8 <get_object_item+0x20>
  3573. {
  3574. return NULL;
  3575. 8001bb4: 2300 movs r3, #0
  3576. 8001bb6: e033 b.n 8001c20 <get_object_item+0x88>
  3577. }
  3578. current_element = object->child;
  3579. 8001bb8: 68fb ldr r3, [r7, #12]
  3580. 8001bba: 689b ldr r3, [r3, #8]
  3581. 8001bbc: 617b str r3, [r7, #20]
  3582. if (case_sensitive)
  3583. 8001bbe: 687b ldr r3, [r7, #4]
  3584. 8001bc0: 2b00 cmp r3, #0
  3585. 8001bc2: d017 beq.n 8001bf4 <get_object_item+0x5c>
  3586. {
  3587. while ((current_element != NULL) && (current_element->string != NULL) && (strcmp(name, current_element->string) != 0))
  3588. 8001bc4: e002 b.n 8001bcc <get_object_item+0x34>
  3589. {
  3590. current_element = current_element->next;
  3591. 8001bc6: 697b ldr r3, [r7, #20]
  3592. 8001bc8: 681b ldr r3, [r3, #0]
  3593. 8001bca: 617b str r3, [r7, #20]
  3594. while ((current_element != NULL) && (current_element->string != NULL) && (strcmp(name, current_element->string) != 0))
  3595. 8001bcc: 697b ldr r3, [r7, #20]
  3596. 8001bce: 2b00 cmp r3, #0
  3597. 8001bd0: d01c beq.n 8001c0c <get_object_item+0x74>
  3598. 8001bd2: 697b ldr r3, [r7, #20]
  3599. 8001bd4: 6a1b ldr r3, [r3, #32]
  3600. 8001bd6: 2b00 cmp r3, #0
  3601. 8001bd8: d018 beq.n 8001c0c <get_object_item+0x74>
  3602. 8001bda: 697b ldr r3, [r7, #20]
  3603. 8001bdc: 6a1b ldr r3, [r3, #32]
  3604. 8001bde: 4619 mov r1, r3
  3605. 8001be0: 68b8 ldr r0, [r7, #8]
  3606. 8001be2: f7fe fb7d bl 80002e0 <strcmp>
  3607. 8001be6: 4603 mov r3, r0
  3608. 8001be8: 2b00 cmp r3, #0
  3609. 8001bea: d1ec bne.n 8001bc6 <get_object_item+0x2e>
  3610. 8001bec: e00e b.n 8001c0c <get_object_item+0x74>
  3611. }
  3612. else
  3613. {
  3614. while ((current_element != NULL) && (case_insensitive_strcmp((const unsigned char*)name, (const unsigned char*)(current_element->string)) != 0))
  3615. {
  3616. current_element = current_element->next;
  3617. 8001bee: 697b ldr r3, [r7, #20]
  3618. 8001bf0: 681b ldr r3, [r3, #0]
  3619. 8001bf2: 617b str r3, [r7, #20]
  3620. while ((current_element != NULL) && (case_insensitive_strcmp((const unsigned char*)name, (const unsigned char*)(current_element->string)) != 0))
  3621. 8001bf4: 697b ldr r3, [r7, #20]
  3622. 8001bf6: 2b00 cmp r3, #0
  3623. 8001bf8: d008 beq.n 8001c0c <get_object_item+0x74>
  3624. 8001bfa: 697b ldr r3, [r7, #20]
  3625. 8001bfc: 6a1b ldr r3, [r3, #32]
  3626. 8001bfe: 4619 mov r1, r3
  3627. 8001c00: 68b8 ldr r0, [r7, #8]
  3628. 8001c02: f7fe ff41 bl 8000a88 <case_insensitive_strcmp>
  3629. 8001c06: 4603 mov r3, r0
  3630. 8001c08: 2b00 cmp r3, #0
  3631. 8001c0a: d1f0 bne.n 8001bee <get_object_item+0x56>
  3632. }
  3633. }
  3634. if ((current_element == NULL) || (current_element->string == NULL)) {
  3635. 8001c0c: 697b ldr r3, [r7, #20]
  3636. 8001c0e: 2b00 cmp r3, #0
  3637. 8001c10: d003 beq.n 8001c1a <get_object_item+0x82>
  3638. 8001c12: 697b ldr r3, [r7, #20]
  3639. 8001c14: 6a1b ldr r3, [r3, #32]
  3640. 8001c16: 2b00 cmp r3, #0
  3641. 8001c18: d101 bne.n 8001c1e <get_object_item+0x86>
  3642. return NULL;
  3643. 8001c1a: 2300 movs r3, #0
  3644. 8001c1c: e000 b.n 8001c20 <get_object_item+0x88>
  3645. }
  3646. return current_element;
  3647. 8001c1e: 697b ldr r3, [r7, #20]
  3648. }
  3649. 8001c20: 4618 mov r0, r3
  3650. 8001c22: 3718 adds r7, #24
  3651. 8001c24: 46bd mov sp, r7
  3652. 8001c26: bd80 pop {r7, pc}
  3653. 08001c28 <cJSON_GetObjectItemCaseSensitive>:
  3654. {
  3655. return get_object_item(object, string, false);
  3656. }
  3657. CJSON_PUBLIC(cJSON *) cJSON_GetObjectItemCaseSensitive(const cJSON * const object, const char * const string)
  3658. {
  3659. 8001c28: b580 push {r7, lr}
  3660. 8001c2a: b082 sub sp, #8
  3661. 8001c2c: af00 add r7, sp, #0
  3662. 8001c2e: 6078 str r0, [r7, #4]
  3663. 8001c30: 6039 str r1, [r7, #0]
  3664. return get_object_item(object, string, true);
  3665. 8001c32: 2201 movs r2, #1
  3666. 8001c34: 6839 ldr r1, [r7, #0]
  3667. 8001c36: 6878 ldr r0, [r7, #4]
  3668. 8001c38: f7ff ffae bl 8001b98 <get_object_item>
  3669. 8001c3c: 4603 mov r3, r0
  3670. }
  3671. 8001c3e: 4618 mov r0, r3
  3672. 8001c40: 3708 adds r7, #8
  3673. 8001c42: 46bd mov sp, r7
  3674. 8001c44: bd80 pop {r7, pc}
  3675. 08001c46 <cJSON_IsNumber>:
  3676. return (item->type & 0xFF) == cJSON_NULL;
  3677. }
  3678. CJSON_PUBLIC(cJSON_bool) cJSON_IsNumber(const cJSON * const item)
  3679. {
  3680. 8001c46: b480 push {r7}
  3681. 8001c48: b083 sub sp, #12
  3682. 8001c4a: af00 add r7, sp, #0
  3683. 8001c4c: 6078 str r0, [r7, #4]
  3684. if (item == NULL)
  3685. 8001c4e: 687b ldr r3, [r7, #4]
  3686. 8001c50: 2b00 cmp r3, #0
  3687. 8001c52: d101 bne.n 8001c58 <cJSON_IsNumber+0x12>
  3688. {
  3689. return false;
  3690. 8001c54: 2300 movs r3, #0
  3691. 8001c56: e007 b.n 8001c68 <cJSON_IsNumber+0x22>
  3692. }
  3693. return (item->type & 0xFF) == cJSON_Number;
  3694. 8001c58: 687b ldr r3, [r7, #4]
  3695. 8001c5a: 68db ldr r3, [r3, #12]
  3696. 8001c5c: b2db uxtb r3, r3
  3697. 8001c5e: 2b08 cmp r3, #8
  3698. 8001c60: bf0c ite eq
  3699. 8001c62: 2301 moveq r3, #1
  3700. 8001c64: 2300 movne r3, #0
  3701. 8001c66: b2db uxtb r3, r3
  3702. }
  3703. 8001c68: 4618 mov r0, r3
  3704. 8001c6a: 370c adds r7, #12
  3705. 8001c6c: 46bd mov sp, r7
  3706. 8001c6e: f85d 7b04 ldr.w r7, [sp], #4
  3707. 8001c72: 4770 bx lr
  3708. 08001c74 <cJSON_IsArray>:
  3709. return (item->type & 0xFF) == cJSON_String;
  3710. }
  3711. CJSON_PUBLIC(cJSON_bool) cJSON_IsArray(const cJSON * const item)
  3712. {
  3713. 8001c74: b480 push {r7}
  3714. 8001c76: b083 sub sp, #12
  3715. 8001c78: af00 add r7, sp, #0
  3716. 8001c7a: 6078 str r0, [r7, #4]
  3717. if (item == NULL)
  3718. 8001c7c: 687b ldr r3, [r7, #4]
  3719. 8001c7e: 2b00 cmp r3, #0
  3720. 8001c80: d101 bne.n 8001c86 <cJSON_IsArray+0x12>
  3721. {
  3722. return false;
  3723. 8001c82: 2300 movs r3, #0
  3724. 8001c84: e007 b.n 8001c96 <cJSON_IsArray+0x22>
  3725. }
  3726. return (item->type & 0xFF) == cJSON_Array;
  3727. 8001c86: 687b ldr r3, [r7, #4]
  3728. 8001c88: 68db ldr r3, [r3, #12]
  3729. 8001c8a: b2db uxtb r3, r3
  3730. 8001c8c: 2b20 cmp r3, #32
  3731. 8001c8e: bf0c ite eq
  3732. 8001c90: 2301 moveq r3, #1
  3733. 8001c92: 2300 movne r3, #0
  3734. 8001c94: b2db uxtb r3, r3
  3735. }
  3736. 8001c96: 4618 mov r0, r3
  3737. 8001c98: 370c adds r7, #12
  3738. 8001c9a: 46bd mov sp, r7
  3739. 8001c9c: f85d 7b04 ldr.w r7, [sp], #4
  3740. 8001ca0: 4770 bx lr
  3741. 08001ca2 <vApplicationStackOverflowHook>:
  3742. /* Hook prototypes */
  3743. void vApplicationStackOverflowHook(xTaskHandle xTask, signed char *pcTaskName);
  3744. /* USER CODE BEGIN 4 */
  3745. void vApplicationStackOverflowHook(xTaskHandle xTask, signed char *pcTaskName)
  3746. {
  3747. 8001ca2: b480 push {r7}
  3748. 8001ca4: b083 sub sp, #12
  3749. 8001ca6: af00 add r7, sp, #0
  3750. 8001ca8: 6078 str r0, [r7, #4]
  3751. 8001caa: 6039 str r1, [r7, #0]
  3752. /* Run time stack overflow checking is performed if
  3753. configCHECK_FOR_STACK_OVERFLOW is defined to 1 or 2. This hook function is
  3754. called if a stack overflow is detected. */
  3755. }
  3756. 8001cac: bf00 nop
  3757. 8001cae: 370c adds r7, #12
  3758. 8001cb0: 46bd mov sp, r7
  3759. 8001cb2: f85d 7b04 ldr.w r7, [sp], #4
  3760. 8001cb6: 4770 bx lr
  3761. 08001cb8 <__NVIC_SystemReset>:
  3762. /**
  3763. \brief System Reset
  3764. \details Initiates a system reset request to reset the MCU.
  3765. */
  3766. __NO_RETURN __STATIC_INLINE void __NVIC_SystemReset(void)
  3767. {
  3768. 8001cb8: b480 push {r7}
  3769. 8001cba: af00 add r7, sp, #0
  3770. \details Acts as a special kind of Data Memory Barrier.
  3771. It completes when all explicit memory accesses before this instruction complete.
  3772. */
  3773. __STATIC_FORCEINLINE void __DSB(void)
  3774. {
  3775. __ASM volatile ("dsb 0xF":::"memory");
  3776. 8001cbc: f3bf 8f4f dsb sy
  3777. }
  3778. 8001cc0: bf00 nop
  3779. __DSB(); /* Ensure all outstanding memory accesses included
  3780. buffered write are completed before reset */
  3781. SCB->AIRCR = (uint32_t)((0x5FAUL << SCB_AIRCR_VECTKEY_Pos) |
  3782. (SCB->AIRCR & SCB_AIRCR_PRIGROUP_Msk) |
  3783. 8001cc2: 4b06 ldr r3, [pc, #24] @ (8001cdc <__NVIC_SystemReset+0x24>)
  3784. 8001cc4: 68db ldr r3, [r3, #12]
  3785. 8001cc6: f403 62e0 and.w r2, r3, #1792 @ 0x700
  3786. SCB->AIRCR = (uint32_t)((0x5FAUL << SCB_AIRCR_VECTKEY_Pos) |
  3787. 8001cca: 4904 ldr r1, [pc, #16] @ (8001cdc <__NVIC_SystemReset+0x24>)
  3788. 8001ccc: 4b04 ldr r3, [pc, #16] @ (8001ce0 <__NVIC_SystemReset+0x28>)
  3789. 8001cce: 4313 orrs r3, r2
  3790. 8001cd0: 60cb str r3, [r1, #12]
  3791. __ASM volatile ("dsb 0xF":::"memory");
  3792. 8001cd2: f3bf 8f4f dsb sy
  3793. }
  3794. 8001cd6: bf00 nop
  3795. SCB_AIRCR_SYSRESETREQ_Msk ); /* Keep priority group unchanged */
  3796. __DSB(); /* Ensure completion of memory access */
  3797. for(;;) /* wait until reset */
  3798. {
  3799. __NOP();
  3800. 8001cd8: bf00 nop
  3801. 8001cda: e7fd b.n 8001cd8 <__NVIC_SystemReset+0x20>
  3802. 8001cdc: e000ed00 .word 0xe000ed00
  3803. 8001ce0: 05fa0004 .word 0x05fa0004
  3804. 08001ce4 <__io_putchar>:
  3805. //{
  3806. // printf("DMA callback\n");
  3807. //}
  3808. int __io_putchar(int ch)
  3809. {
  3810. 8001ce4: b580 push {r7, lr}
  3811. 8001ce6: b082 sub sp, #8
  3812. 8001ce8: af00 add r7, sp, #0
  3813. 8001cea: 6078 str r0, [r7, #4]
  3814. #ifdef UART_TASK_LOGS
  3815. HAL_UART_Transmit(&huart8, (uint8_t *)&ch, 1, 0xFFFF); // Use UART8 as debug interface
  3816. 8001cec: 1d39 adds r1, r7, #4
  3817. 8001cee: f64f 73ff movw r3, #65535 @ 0xffff
  3818. 8001cf2: 2201 movs r2, #1
  3819. 8001cf4: 4803 ldr r0, [pc, #12] @ (8001d04 <__io_putchar+0x20>)
  3820. 8001cf6: f00b fdc5 bl 800d884 <HAL_UART_Transmit>
  3821. // ITM_SendChar(ch); // Use SWV as debug interface
  3822. #endif
  3823. return ch;
  3824. 8001cfa: 687b ldr r3, [r7, #4]
  3825. }
  3826. 8001cfc: 4618 mov r0, r3
  3827. 8001cfe: 3708 adds r7, #8
  3828. 8001d00: 46bd mov sp, r7
  3829. 8001d02: bd80 pop {r7, pc}
  3830. 8001d04: 24000280 .word 0x24000280
  3831. 08001d08 <main>:
  3832. /**
  3833. * @brief The application entry point.
  3834. * @retval int
  3835. */
  3836. int main(void)
  3837. {
  3838. 8001d08: b580 push {r7, lr}
  3839. 8001d0a: b084 sub sp, #16
  3840. 8001d0c: af00 add r7, sp, #0
  3841. /* USER CODE BEGIN 1 */
  3842. /* USER CODE END 1 */
  3843. /* MPU Configuration--------------------------------------------------------*/
  3844. MPU_Config();
  3845. 8001d0e: f000 fc69 bl 80025e4 <MPU_Config>
  3846. \details Turns on I-Cache
  3847. */
  3848. __STATIC_FORCEINLINE void SCB_EnableICache (void)
  3849. {
  3850. #if defined (__ICACHE_PRESENT) && (__ICACHE_PRESENT == 1U)
  3851. if (SCB->CCR & SCB_CCR_IC_Msk) return; /* return if ICache is already enabled */
  3852. 8001d12: 4b5e ldr r3, [pc, #376] @ (8001e8c <main+0x184>)
  3853. 8001d14: 695b ldr r3, [r3, #20]
  3854. 8001d16: f403 3300 and.w r3, r3, #131072 @ 0x20000
  3855. 8001d1a: 2b00 cmp r3, #0
  3856. 8001d1c: d11b bne.n 8001d56 <main+0x4e>
  3857. __ASM volatile ("dsb 0xF":::"memory");
  3858. 8001d1e: f3bf 8f4f dsb sy
  3859. }
  3860. 8001d22: bf00 nop
  3861. __ASM volatile ("isb 0xF":::"memory");
  3862. 8001d24: f3bf 8f6f isb sy
  3863. }
  3864. 8001d28: bf00 nop
  3865. __DSB();
  3866. __ISB();
  3867. SCB->ICIALLU = 0UL; /* invalidate I-Cache */
  3868. 8001d2a: 4b58 ldr r3, [pc, #352] @ (8001e8c <main+0x184>)
  3869. 8001d2c: 2200 movs r2, #0
  3870. 8001d2e: f8c3 2250 str.w r2, [r3, #592] @ 0x250
  3871. __ASM volatile ("dsb 0xF":::"memory");
  3872. 8001d32: f3bf 8f4f dsb sy
  3873. }
  3874. 8001d36: bf00 nop
  3875. __ASM volatile ("isb 0xF":::"memory");
  3876. 8001d38: f3bf 8f6f isb sy
  3877. }
  3878. 8001d3c: bf00 nop
  3879. __DSB();
  3880. __ISB();
  3881. SCB->CCR |= (uint32_t)SCB_CCR_IC_Msk; /* enable I-Cache */
  3882. 8001d3e: 4b53 ldr r3, [pc, #332] @ (8001e8c <main+0x184>)
  3883. 8001d40: 695b ldr r3, [r3, #20]
  3884. 8001d42: 4a52 ldr r2, [pc, #328] @ (8001e8c <main+0x184>)
  3885. 8001d44: f443 3300 orr.w r3, r3, #131072 @ 0x20000
  3886. 8001d48: 6153 str r3, [r2, #20]
  3887. __ASM volatile ("dsb 0xF":::"memory");
  3888. 8001d4a: f3bf 8f4f dsb sy
  3889. }
  3890. 8001d4e: bf00 nop
  3891. __ASM volatile ("isb 0xF":::"memory");
  3892. 8001d50: f3bf 8f6f isb sy
  3893. }
  3894. 8001d54: e000 b.n 8001d58 <main+0x50>
  3895. if (SCB->CCR & SCB_CCR_IC_Msk) return; /* return if ICache is already enabled */
  3896. 8001d56: bf00 nop
  3897. #if defined (__DCACHE_PRESENT) && (__DCACHE_PRESENT == 1U)
  3898. uint32_t ccsidr;
  3899. uint32_t sets;
  3900. uint32_t ways;
  3901. if (SCB->CCR & SCB_CCR_DC_Msk) return; /* return if DCache is already enabled */
  3902. 8001d58: 4b4c ldr r3, [pc, #304] @ (8001e8c <main+0x184>)
  3903. 8001d5a: 695b ldr r3, [r3, #20]
  3904. 8001d5c: f403 3380 and.w r3, r3, #65536 @ 0x10000
  3905. 8001d60: 2b00 cmp r3, #0
  3906. 8001d62: d138 bne.n 8001dd6 <main+0xce>
  3907. SCB->CSSELR = 0U; /* select Level 1 data cache */
  3908. 8001d64: 4b49 ldr r3, [pc, #292] @ (8001e8c <main+0x184>)
  3909. 8001d66: 2200 movs r2, #0
  3910. 8001d68: f8c3 2084 str.w r2, [r3, #132] @ 0x84
  3911. __ASM volatile ("dsb 0xF":::"memory");
  3912. 8001d6c: f3bf 8f4f dsb sy
  3913. }
  3914. 8001d70: bf00 nop
  3915. __DSB();
  3916. ccsidr = SCB->CCSIDR;
  3917. 8001d72: 4b46 ldr r3, [pc, #280] @ (8001e8c <main+0x184>)
  3918. 8001d74: f8d3 3080 ldr.w r3, [r3, #128] @ 0x80
  3919. 8001d78: 60fb str r3, [r7, #12]
  3920. /* invalidate D-Cache */
  3921. sets = (uint32_t)(CCSIDR_SETS(ccsidr));
  3922. 8001d7a: 68fb ldr r3, [r7, #12]
  3923. 8001d7c: 0b5b lsrs r3, r3, #13
  3924. 8001d7e: f3c3 030e ubfx r3, r3, #0, #15
  3925. 8001d82: 60bb str r3, [r7, #8]
  3926. do {
  3927. ways = (uint32_t)(CCSIDR_WAYS(ccsidr));
  3928. 8001d84: 68fb ldr r3, [r7, #12]
  3929. 8001d86: 08db lsrs r3, r3, #3
  3930. 8001d88: f3c3 0309 ubfx r3, r3, #0, #10
  3931. 8001d8c: 607b str r3, [r7, #4]
  3932. do {
  3933. SCB->DCISW = (((sets << SCB_DCISW_SET_Pos) & SCB_DCISW_SET_Msk) |
  3934. 8001d8e: 68bb ldr r3, [r7, #8]
  3935. 8001d90: 015a lsls r2, r3, #5
  3936. 8001d92: f643 73e0 movw r3, #16352 @ 0x3fe0
  3937. 8001d96: 4013 ands r3, r2
  3938. ((ways << SCB_DCISW_WAY_Pos) & SCB_DCISW_WAY_Msk) );
  3939. 8001d98: 687a ldr r2, [r7, #4]
  3940. 8001d9a: 0792 lsls r2, r2, #30
  3941. SCB->DCISW = (((sets << SCB_DCISW_SET_Pos) & SCB_DCISW_SET_Msk) |
  3942. 8001d9c: 493b ldr r1, [pc, #236] @ (8001e8c <main+0x184>)
  3943. 8001d9e: 4313 orrs r3, r2
  3944. 8001da0: f8c1 3260 str.w r3, [r1, #608] @ 0x260
  3945. #if defined ( __CC_ARM )
  3946. __schedule_barrier();
  3947. #endif
  3948. } while (ways-- != 0U);
  3949. 8001da4: 687b ldr r3, [r7, #4]
  3950. 8001da6: 1e5a subs r2, r3, #1
  3951. 8001da8: 607a str r2, [r7, #4]
  3952. 8001daa: 2b00 cmp r3, #0
  3953. 8001dac: d1ef bne.n 8001d8e <main+0x86>
  3954. } while(sets-- != 0U);
  3955. 8001dae: 68bb ldr r3, [r7, #8]
  3956. 8001db0: 1e5a subs r2, r3, #1
  3957. 8001db2: 60ba str r2, [r7, #8]
  3958. 8001db4: 2b00 cmp r3, #0
  3959. 8001db6: d1e5 bne.n 8001d84 <main+0x7c>
  3960. __ASM volatile ("dsb 0xF":::"memory");
  3961. 8001db8: f3bf 8f4f dsb sy
  3962. }
  3963. 8001dbc: bf00 nop
  3964. __DSB();
  3965. SCB->CCR |= (uint32_t)SCB_CCR_DC_Msk; /* enable D-Cache */
  3966. 8001dbe: 4b33 ldr r3, [pc, #204] @ (8001e8c <main+0x184>)
  3967. 8001dc0: 695b ldr r3, [r3, #20]
  3968. 8001dc2: 4a32 ldr r2, [pc, #200] @ (8001e8c <main+0x184>)
  3969. 8001dc4: f443 3380 orr.w r3, r3, #65536 @ 0x10000
  3970. 8001dc8: 6153 str r3, [r2, #20]
  3971. __ASM volatile ("dsb 0xF":::"memory");
  3972. 8001dca: f3bf 8f4f dsb sy
  3973. }
  3974. 8001dce: bf00 nop
  3975. __ASM volatile ("isb 0xF":::"memory");
  3976. 8001dd0: f3bf 8f6f isb sy
  3977. }
  3978. 8001dd4: e000 b.n 8001dd8 <main+0xd0>
  3979. if (SCB->CCR & SCB_CCR_DC_Msk) return; /* return if DCache is already enabled */
  3980. 8001dd6: bf00 nop
  3981. SCB_EnableDCache();
  3982. /* MCU Configuration--------------------------------------------------------*/
  3983. /* Reset of all peripherals, Initializes the Flash interface and the Systick. */
  3984. HAL_Init();
  3985. 8001dd8: f003 fc9a bl 8005710 <HAL_Init>
  3986. /* USER CODE BEGIN Init */
  3987. /* USER CODE END Init */
  3988. /* Configure the system clock */
  3989. SystemClock_Config();
  3990. 8001ddc: f000 f87a bl 8001ed4 <SystemClock_Config>
  3991. /* USER CODE BEGIN SysInit */
  3992. /* USER CODE END SysInit */
  3993. /* Initialize all configured peripherals */
  3994. MX_GPIO_Init();
  3995. 8001de0: f000 fae8 bl 80023b4 <MX_GPIO_Init>
  3996. MX_DMA_Init();
  3997. 8001de4: f000 fabe bl 8002364 <MX_DMA_Init>
  3998. MX_UART8_Init();
  3999. 8001de8: f000 f930 bl 800204c <MX_UART8_Init>
  4000. MX_CRC_Init();
  4001. 8001dec: f000 f8ee bl 8001fcc <MX_CRC_Init>
  4002. MX_RNG_Init();
  4003. 8001df0: f000 f916 bl 8002020 <MX_RNG_Init>
  4004. MX_USART1_UART_Init();
  4005. 8001df4: f000 f976 bl 80020e4 <MX_USART1_UART_Init>
  4006. MX_USART2_UART_Init();
  4007. 8001df8: f000 f9c4 bl 8002184 <MX_USART2_UART_Init>
  4008. MX_USART3_UART_Init();
  4009. 8001dfc: f000 fa12 bl 8002224 <MX_USART3_UART_Init>
  4010. MX_USART6_UART_Init();
  4011. 8001e00: f000 fa60 bl 80022c4 <MX_USART6_UART_Init>
  4012. // HAL_DMA_RegisterCallback(&hdma_uart8_rx, HAL_DMA_XFER_CPLT_CB_ID, dmaCallback);
  4013. /* USER CODE END 2 */
  4014. /* Init scheduler */
  4015. osKernelInitialize();
  4016. 8001e04: f00f fa36 bl 8011274 <osKernelInitialize>
  4017. /* USER CODE BEGIN RTOS_MUTEX */
  4018. /* add mutexes, ... */
  4019. resMeasurementsMutex = osMutexNew (NULL);
  4020. 8001e08: 2000 movs r0, #0
  4021. 8001e0a: f00f fc42 bl 8011692 <osMutexNew>
  4022. 8001e0e: 4603 mov r3, r0
  4023. 8001e10: 4a1f ldr r2, [pc, #124] @ (8001e90 <main+0x188>)
  4024. 8001e12: 6013 str r3, [r2, #0]
  4025. sensorsInfoMutex = osMutexNew (NULL);
  4026. 8001e14: 2000 movs r0, #0
  4027. 8001e16: f00f fc3c bl 8011692 <osMutexNew>
  4028. 8001e1a: 4603 mov r3, r0
  4029. 8001e1c: 4a1d ldr r2, [pc, #116] @ (8001e94 <main+0x18c>)
  4030. 8001e1e: 6013 str r3, [r2, #0]
  4031. /* add semaphores, ... */
  4032. /* USER CODE END RTOS_SEMAPHORES */
  4033. /* Create the timer(s) */
  4034. /* creation of relay1Timer */
  4035. relay1TimerHandle = osTimerNew(relay1TimerCallback, osTimerOnce, NULL, &relay1Timer_attributes);
  4036. 8001e20: 4b1d ldr r3, [pc, #116] @ (8001e98 <main+0x190>)
  4037. 8001e22: 2200 movs r2, #0
  4038. 8001e24: 2100 movs r1, #0
  4039. 8001e26: 481d ldr r0, [pc, #116] @ (8001e9c <main+0x194>)
  4040. 8001e28: f00f fb52 bl 80114d0 <osTimerNew>
  4041. 8001e2c: 4603 mov r3, r0
  4042. 8001e2e: 4a1c ldr r2, [pc, #112] @ (8001ea0 <main+0x198>)
  4043. 8001e30: 6013 str r3, [r2, #0]
  4044. /* creation of relay2Timer */
  4045. relay2TimerHandle = osTimerNew(relay2TimerCallback, osTimerOnce, NULL, &relay2Timer_attributes);
  4046. 8001e32: 4b1c ldr r3, [pc, #112] @ (8001ea4 <main+0x19c>)
  4047. 8001e34: 2200 movs r2, #0
  4048. 8001e36: 2100 movs r1, #0
  4049. 8001e38: 481b ldr r0, [pc, #108] @ (8001ea8 <main+0x1a0>)
  4050. 8001e3a: f00f fb49 bl 80114d0 <osTimerNew>
  4051. 8001e3e: 4603 mov r3, r0
  4052. 8001e40: 4a1a ldr r2, [pc, #104] @ (8001eac <main+0x1a4>)
  4053. 8001e42: 6013 str r3, [r2, #0]
  4054. /* creation of relay3Timer */
  4055. relay3TimerHandle = osTimerNew(relay3TimerCallback, osTimerOnce, NULL, &relay3Timer_attributes);
  4056. 8001e44: 4b1a ldr r3, [pc, #104] @ (8001eb0 <main+0x1a8>)
  4057. 8001e46: 2200 movs r2, #0
  4058. 8001e48: 2100 movs r1, #0
  4059. 8001e4a: 481a ldr r0, [pc, #104] @ (8001eb4 <main+0x1ac>)
  4060. 8001e4c: f00f fb40 bl 80114d0 <osTimerNew>
  4061. 8001e50: 4603 mov r3, r0
  4062. 8001e52: 4a19 ldr r2, [pc, #100] @ (8001eb8 <main+0x1b0>)
  4063. 8001e54: 6013 str r3, [r2, #0]
  4064. /* creation of relay4Timer */
  4065. relay4TimerHandle = osTimerNew(relay4TimerCallback, osTimerOnce, NULL, &relay4Timer_attributes);
  4066. 8001e56: 4b19 ldr r3, [pc, #100] @ (8001ebc <main+0x1b4>)
  4067. 8001e58: 2200 movs r2, #0
  4068. 8001e5a: 2100 movs r1, #0
  4069. 8001e5c: 4818 ldr r0, [pc, #96] @ (8001ec0 <main+0x1b8>)
  4070. 8001e5e: f00f fb37 bl 80114d0 <osTimerNew>
  4071. 8001e62: 4603 mov r3, r0
  4072. 8001e64: 4a17 ldr r2, [pc, #92] @ (8001ec4 <main+0x1bc>)
  4073. 8001e66: 6013 str r3, [r2, #0]
  4074. /* add queues, ... */
  4075. /* USER CODE END RTOS_QUEUES */
  4076. /* Create the thread(s) */
  4077. /* creation of defaultTask */
  4078. defaultTaskHandle = osThreadNew(StartDefaultTask, NULL, &defaultTask_attributes);
  4079. 8001e68: 4a17 ldr r2, [pc, #92] @ (8001ec8 <main+0x1c0>)
  4080. 8001e6a: 2100 movs r1, #0
  4081. 8001e6c: 4817 ldr r0, [pc, #92] @ (8001ecc <main+0x1c4>)
  4082. 8001e6e: f00f fa60 bl 8011332 <osThreadNew>
  4083. 8001e72: 4603 mov r3, r0
  4084. 8001e74: 4a16 ldr r2, [pc, #88] @ (8001ed0 <main+0x1c8>)
  4085. 8001e76: 6013 str r3, [r2, #0]
  4086. /* USER CODE BEGIN RTOS_THREADS */
  4087. /* add threads, ... */
  4088. mqtt_cli_init();
  4089. 8001e78: f001 fbb2 bl 80035e0 <mqtt_cli_init>
  4090. // Uart8TasksInit();
  4091. UartTasksInit();
  4092. 8001e7c: f002 fad8 bl 8004430 <UartTasksInit>
  4093. #ifdef USER_MOCKS
  4094. MockMeasurmetsTaskInit();
  4095. #else
  4096. MeasurmentsReqSchedulerTaskInit();
  4097. 8001e80: f003 fa8c bl 800539c <MeasurmentsReqSchedulerTaskInit>
  4098. /* USER CODE BEGIN RTOS_EVENTS */
  4099. /* add events, ... */
  4100. /* USER CODE END RTOS_EVENTS */
  4101. /* Start scheduler */
  4102. osKernelStart();
  4103. 8001e84: f00f fa1a bl 80112bc <osKernelStart>
  4104. /* We should never get here as control is now taken by the scheduler */
  4105. /* Infinite loop */
  4106. /* USER CODE BEGIN WHILE */
  4107. while (1)
  4108. 8001e88: bf00 nop
  4109. 8001e8a: e7fd b.n 8001e88 <main+0x180>
  4110. 8001e8c: e000ed00 .word 0xe000ed00
  4111. 8001e90: 24002248 .word 0x24002248
  4112. 8001e94: 2400224c .word 0x2400224c
  4113. 8001e98: 080319b4 .word 0x080319b4
  4114. 8001e9c: 08002565 .word 0x08002565
  4115. 8001ea0: 24000658 .word 0x24000658
  4116. 8001ea4: 080319c4 .word 0x080319c4
  4117. 8001ea8: 08002585 .word 0x08002585
  4118. 8001eac: 24000688 .word 0x24000688
  4119. 8001eb0: 080319d4 .word 0x080319d4
  4120. 8001eb4: 080025a5 .word 0x080025a5
  4121. 8001eb8: 240006b8 .word 0x240006b8
  4122. 8001ebc: 080319e4 .word 0x080319e4
  4123. 8001ec0: 080025c5 .word 0x080025c5
  4124. 8001ec4: 240006e8 .word 0x240006e8
  4125. 8001ec8: 08031990 .word 0x08031990
  4126. 8001ecc: 0800254d .word 0x0800254d
  4127. 8001ed0: 24000654 .word 0x24000654
  4128. 08001ed4 <SystemClock_Config>:
  4129. /**
  4130. * @brief System Clock Configuration
  4131. * @retval None
  4132. */
  4133. void SystemClock_Config(void)
  4134. {
  4135. 8001ed4: b580 push {r7, lr}
  4136. 8001ed6: b09c sub sp, #112 @ 0x70
  4137. 8001ed8: af00 add r7, sp, #0
  4138. RCC_OscInitTypeDef RCC_OscInitStruct = {0};
  4139. 8001eda: f107 0324 add.w r3, r7, #36 @ 0x24
  4140. 8001ede: 224c movs r2, #76 @ 0x4c
  4141. 8001ee0: 2100 movs r1, #0
  4142. 8001ee2: 4618 mov r0, r3
  4143. 8001ee4: f028 fe54 bl 802ab90 <memset>
  4144. RCC_ClkInitTypeDef RCC_ClkInitStruct = {0};
  4145. 8001ee8: 1d3b adds r3, r7, #4
  4146. 8001eea: 2220 movs r2, #32
  4147. 8001eec: 2100 movs r1, #0
  4148. 8001eee: 4618 mov r0, r3
  4149. 8001ef0: f028 fe4e bl 802ab90 <memset>
  4150. /** Supply configuration update enable
  4151. */
  4152. HAL_PWREx_ConfigSupply(PWR_LDO_SUPPLY);
  4153. 8001ef4: 2002 movs r0, #2
  4154. 8001ef6: f008 f9f7 bl 800a2e8 <HAL_PWREx_ConfigSupply>
  4155. /** Configure the main internal regulator output voltage
  4156. */
  4157. __HAL_PWR_VOLTAGESCALING_CONFIG(PWR_REGULATOR_VOLTAGE_SCALE1);
  4158. 8001efa: 2300 movs r3, #0
  4159. 8001efc: 603b str r3, [r7, #0]
  4160. 8001efe: 4b31 ldr r3, [pc, #196] @ (8001fc4 <SystemClock_Config+0xf0>)
  4161. 8001f00: 6adb ldr r3, [r3, #44] @ 0x2c
  4162. 8001f02: 4a30 ldr r2, [pc, #192] @ (8001fc4 <SystemClock_Config+0xf0>)
  4163. 8001f04: f023 0301 bic.w r3, r3, #1
  4164. 8001f08: 62d3 str r3, [r2, #44] @ 0x2c
  4165. 8001f0a: 4b2e ldr r3, [pc, #184] @ (8001fc4 <SystemClock_Config+0xf0>)
  4166. 8001f0c: 6adb ldr r3, [r3, #44] @ 0x2c
  4167. 8001f0e: f003 0301 and.w r3, r3, #1
  4168. 8001f12: 603b str r3, [r7, #0]
  4169. 8001f14: 4b2c ldr r3, [pc, #176] @ (8001fc8 <SystemClock_Config+0xf4>)
  4170. 8001f16: 699b ldr r3, [r3, #24]
  4171. 8001f18: 4a2b ldr r2, [pc, #172] @ (8001fc8 <SystemClock_Config+0xf4>)
  4172. 8001f1a: f443 4340 orr.w r3, r3, #49152 @ 0xc000
  4173. 8001f1e: 6193 str r3, [r2, #24]
  4174. 8001f20: 4b29 ldr r3, [pc, #164] @ (8001fc8 <SystemClock_Config+0xf4>)
  4175. 8001f22: 699b ldr r3, [r3, #24]
  4176. 8001f24: f403 4340 and.w r3, r3, #49152 @ 0xc000
  4177. 8001f28: 603b str r3, [r7, #0]
  4178. 8001f2a: 683b ldr r3, [r7, #0]
  4179. while(!__HAL_PWR_GET_FLAG(PWR_FLAG_VOSRDY)) {}
  4180. 8001f2c: bf00 nop
  4181. 8001f2e: 4b26 ldr r3, [pc, #152] @ (8001fc8 <SystemClock_Config+0xf4>)
  4182. 8001f30: 699b ldr r3, [r3, #24]
  4183. 8001f32: f403 5300 and.w r3, r3, #8192 @ 0x2000
  4184. 8001f36: f5b3 5f00 cmp.w r3, #8192 @ 0x2000
  4185. 8001f3a: d1f8 bne.n 8001f2e <SystemClock_Config+0x5a>
  4186. /** Initializes the RCC Oscillators according to the specified parameters
  4187. * in the RCC_OscInitTypeDef structure.
  4188. */
  4189. RCC_OscInitStruct.OscillatorType = RCC_OSCILLATORTYPE_HSI48|RCC_OSCILLATORTYPE_HSE;
  4190. 8001f3c: 2321 movs r3, #33 @ 0x21
  4191. 8001f3e: 627b str r3, [r7, #36] @ 0x24
  4192. RCC_OscInitStruct.HSEState = RCC_HSE_ON;
  4193. 8001f40: f44f 3380 mov.w r3, #65536 @ 0x10000
  4194. 8001f44: 62bb str r3, [r7, #40] @ 0x28
  4195. RCC_OscInitStruct.HSI48State = RCC_HSI48_ON;
  4196. 8001f46: 2301 movs r3, #1
  4197. 8001f48: 63fb str r3, [r7, #60] @ 0x3c
  4198. RCC_OscInitStruct.PLL.PLLState = RCC_PLL_ON;
  4199. 8001f4a: 2302 movs r3, #2
  4200. 8001f4c: 64bb str r3, [r7, #72] @ 0x48
  4201. RCC_OscInitStruct.PLL.PLLSource = RCC_PLLSOURCE_HSE;
  4202. 8001f4e: 2302 movs r3, #2
  4203. 8001f50: 64fb str r3, [r7, #76] @ 0x4c
  4204. RCC_OscInitStruct.PLL.PLLM = 5;
  4205. 8001f52: 2305 movs r3, #5
  4206. 8001f54: 653b str r3, [r7, #80] @ 0x50
  4207. RCC_OscInitStruct.PLL.PLLN = 160;
  4208. 8001f56: 23a0 movs r3, #160 @ 0xa0
  4209. 8001f58: 657b str r3, [r7, #84] @ 0x54
  4210. RCC_OscInitStruct.PLL.PLLP = 2;
  4211. 8001f5a: 2302 movs r3, #2
  4212. 8001f5c: 65bb str r3, [r7, #88] @ 0x58
  4213. RCC_OscInitStruct.PLL.PLLQ = 2;
  4214. 8001f5e: 2302 movs r3, #2
  4215. 8001f60: 65fb str r3, [r7, #92] @ 0x5c
  4216. RCC_OscInitStruct.PLL.PLLR = 2;
  4217. 8001f62: 2302 movs r3, #2
  4218. 8001f64: 663b str r3, [r7, #96] @ 0x60
  4219. RCC_OscInitStruct.PLL.PLLRGE = RCC_PLL1VCIRANGE_2;
  4220. 8001f66: 2308 movs r3, #8
  4221. 8001f68: 667b str r3, [r7, #100] @ 0x64
  4222. RCC_OscInitStruct.PLL.PLLVCOSEL = RCC_PLL1VCOWIDE;
  4223. 8001f6a: 2300 movs r3, #0
  4224. 8001f6c: 66bb str r3, [r7, #104] @ 0x68
  4225. RCC_OscInitStruct.PLL.PLLFRACN = 0;
  4226. 8001f6e: 2300 movs r3, #0
  4227. 8001f70: 66fb str r3, [r7, #108] @ 0x6c
  4228. if (HAL_RCC_OscConfig(&RCC_OscInitStruct) != HAL_OK)
  4229. 8001f72: f107 0324 add.w r3, r7, #36 @ 0x24
  4230. 8001f76: 4618 mov r0, r3
  4231. 8001f78: f008 fa76 bl 800a468 <HAL_RCC_OscConfig>
  4232. 8001f7c: 4603 mov r3, r0
  4233. 8001f7e: 2b00 cmp r3, #0
  4234. 8001f80: d001 beq.n 8001f86 <SystemClock_Config+0xb2>
  4235. {
  4236. Error_Handler();
  4237. 8001f82: f000 fb9f bl 80026c4 <Error_Handler>
  4238. }
  4239. /** Initializes the CPU, AHB and APB buses clocks
  4240. */
  4241. RCC_ClkInitStruct.ClockType = RCC_CLOCKTYPE_HCLK|RCC_CLOCKTYPE_SYSCLK
  4242. 8001f86: 233f movs r3, #63 @ 0x3f
  4243. 8001f88: 607b str r3, [r7, #4]
  4244. |RCC_CLOCKTYPE_PCLK1|RCC_CLOCKTYPE_PCLK2
  4245. |RCC_CLOCKTYPE_D3PCLK1|RCC_CLOCKTYPE_D1PCLK1;
  4246. RCC_ClkInitStruct.SYSCLKSource = RCC_SYSCLKSOURCE_PLLCLK;
  4247. 8001f8a: 2303 movs r3, #3
  4248. 8001f8c: 60bb str r3, [r7, #8]
  4249. RCC_ClkInitStruct.SYSCLKDivider = RCC_SYSCLK_DIV1;
  4250. 8001f8e: 2300 movs r3, #0
  4251. 8001f90: 60fb str r3, [r7, #12]
  4252. RCC_ClkInitStruct.AHBCLKDivider = RCC_HCLK_DIV2;
  4253. 8001f92: 2308 movs r3, #8
  4254. 8001f94: 613b str r3, [r7, #16]
  4255. RCC_ClkInitStruct.APB3CLKDivider = RCC_APB3_DIV2;
  4256. 8001f96: 2340 movs r3, #64 @ 0x40
  4257. 8001f98: 617b str r3, [r7, #20]
  4258. RCC_ClkInitStruct.APB1CLKDivider = RCC_APB1_DIV2;
  4259. 8001f9a: 2340 movs r3, #64 @ 0x40
  4260. 8001f9c: 61bb str r3, [r7, #24]
  4261. RCC_ClkInitStruct.APB2CLKDivider = RCC_APB2_DIV2;
  4262. 8001f9e: f44f 6380 mov.w r3, #1024 @ 0x400
  4263. 8001fa2: 61fb str r3, [r7, #28]
  4264. RCC_ClkInitStruct.APB4CLKDivider = RCC_APB4_DIV2;
  4265. 8001fa4: 2340 movs r3, #64 @ 0x40
  4266. 8001fa6: 623b str r3, [r7, #32]
  4267. if (HAL_RCC_ClockConfig(&RCC_ClkInitStruct, FLASH_LATENCY_2) != HAL_OK)
  4268. 8001fa8: 1d3b adds r3, r7, #4
  4269. 8001faa: 2102 movs r1, #2
  4270. 8001fac: 4618 mov r0, r3
  4271. 8001fae: f008 feb5 bl 800ad1c <HAL_RCC_ClockConfig>
  4272. 8001fb2: 4603 mov r3, r0
  4273. 8001fb4: 2b00 cmp r3, #0
  4274. 8001fb6: d001 beq.n 8001fbc <SystemClock_Config+0xe8>
  4275. {
  4276. Error_Handler();
  4277. 8001fb8: f000 fb84 bl 80026c4 <Error_Handler>
  4278. }
  4279. }
  4280. 8001fbc: bf00 nop
  4281. 8001fbe: 3770 adds r7, #112 @ 0x70
  4282. 8001fc0: 46bd mov sp, r7
  4283. 8001fc2: bd80 pop {r7, pc}
  4284. 8001fc4: 58000400 .word 0x58000400
  4285. 8001fc8: 58024800 .word 0x58024800
  4286. 08001fcc <MX_CRC_Init>:
  4287. * @brief CRC Initialization Function
  4288. * @param None
  4289. * @retval None
  4290. */
  4291. static void MX_CRC_Init(void)
  4292. {
  4293. 8001fcc: b580 push {r7, lr}
  4294. 8001fce: af00 add r7, sp, #0
  4295. /* USER CODE END CRC_Init 0 */
  4296. /* USER CODE BEGIN CRC_Init 1 */
  4297. /* USER CODE END CRC_Init 1 */
  4298. hcrc.Instance = CRC;
  4299. 8001fd0: 4b11 ldr r3, [pc, #68] @ (8002018 <MX_CRC_Init+0x4c>)
  4300. 8001fd2: 4a12 ldr r2, [pc, #72] @ (800201c <MX_CRC_Init+0x50>)
  4301. 8001fd4: 601a str r2, [r3, #0]
  4302. hcrc.Init.DefaultPolynomialUse = DEFAULT_POLYNOMIAL_DISABLE;
  4303. 8001fd6: 4b10 ldr r3, [pc, #64] @ (8002018 <MX_CRC_Init+0x4c>)
  4304. 8001fd8: 2201 movs r2, #1
  4305. 8001fda: 711a strb r2, [r3, #4]
  4306. hcrc.Init.DefaultInitValueUse = DEFAULT_INIT_VALUE_ENABLE;
  4307. 8001fdc: 4b0e ldr r3, [pc, #56] @ (8002018 <MX_CRC_Init+0x4c>)
  4308. 8001fde: 2200 movs r2, #0
  4309. 8001fe0: 715a strb r2, [r3, #5]
  4310. hcrc.Init.GeneratingPolynomial = 4129;
  4311. 8001fe2: 4b0d ldr r3, [pc, #52] @ (8002018 <MX_CRC_Init+0x4c>)
  4312. 8001fe4: f241 0221 movw r2, #4129 @ 0x1021
  4313. 8001fe8: 609a str r2, [r3, #8]
  4314. hcrc.Init.CRCLength = CRC_POLYLENGTH_16B;
  4315. 8001fea: 4b0b ldr r3, [pc, #44] @ (8002018 <MX_CRC_Init+0x4c>)
  4316. 8001fec: 2208 movs r2, #8
  4317. 8001fee: 60da str r2, [r3, #12]
  4318. hcrc.Init.InputDataInversionMode = CRC_INPUTDATA_INVERSION_NONE;
  4319. 8001ff0: 4b09 ldr r3, [pc, #36] @ (8002018 <MX_CRC_Init+0x4c>)
  4320. 8001ff2: 2200 movs r2, #0
  4321. 8001ff4: 615a str r2, [r3, #20]
  4322. hcrc.Init.OutputDataInversionMode = CRC_OUTPUTDATA_INVERSION_DISABLE;
  4323. 8001ff6: 4b08 ldr r3, [pc, #32] @ (8002018 <MX_CRC_Init+0x4c>)
  4324. 8001ff8: 2200 movs r2, #0
  4325. 8001ffa: 619a str r2, [r3, #24]
  4326. hcrc.InputDataFormat = CRC_INPUTDATA_FORMAT_BYTES;
  4327. 8001ffc: 4b06 ldr r3, [pc, #24] @ (8002018 <MX_CRC_Init+0x4c>)
  4328. 8001ffe: 2201 movs r2, #1
  4329. 8002000: 621a str r2, [r3, #32]
  4330. if (HAL_CRC_Init(&hcrc) != HAL_OK)
  4331. 8002002: 4805 ldr r0, [pc, #20] @ (8002018 <MX_CRC_Init+0x4c>)
  4332. 8002004: f003 fd7c bl 8005b00 <HAL_CRC_Init>
  4333. 8002008: 4603 mov r3, r0
  4334. 800200a: 2b00 cmp r3, #0
  4335. 800200c: d001 beq.n 8002012 <MX_CRC_Init+0x46>
  4336. {
  4337. Error_Handler();
  4338. 800200e: f000 fb59 bl 80026c4 <Error_Handler>
  4339. }
  4340. /* USER CODE BEGIN CRC_Init 2 */
  4341. /* USER CODE END CRC_Init 2 */
  4342. }
  4343. 8002012: bf00 nop
  4344. 8002014: bd80 pop {r7, pc}
  4345. 8002016: bf00 nop
  4346. 8002018: 24000248 .word 0x24000248
  4347. 800201c: 58024c00 .word 0x58024c00
  4348. 08002020 <MX_RNG_Init>:
  4349. * @brief RNG Initialization Function
  4350. * @param None
  4351. * @retval None
  4352. */
  4353. static void MX_RNG_Init(void)
  4354. {
  4355. 8002020: b580 push {r7, lr}
  4356. 8002022: af00 add r7, sp, #0
  4357. /* USER CODE END RNG_Init 0 */
  4358. /* USER CODE BEGIN RNG_Init 1 */
  4359. /* USER CODE END RNG_Init 1 */
  4360. hrng.Instance = RNG;
  4361. 8002024: 4b07 ldr r3, [pc, #28] @ (8002044 <MX_RNG_Init+0x24>)
  4362. 8002026: 4a08 ldr r2, [pc, #32] @ (8002048 <MX_RNG_Init+0x28>)
  4363. 8002028: 601a str r2, [r3, #0]
  4364. hrng.Init.ClockErrorDetection = RNG_CED_ENABLE;
  4365. 800202a: 4b06 ldr r3, [pc, #24] @ (8002044 <MX_RNG_Init+0x24>)
  4366. 800202c: 2200 movs r2, #0
  4367. 800202e: 605a str r2, [r3, #4]
  4368. if (HAL_RNG_Init(&hrng) != HAL_OK)
  4369. 8002030: 4804 ldr r0, [pc, #16] @ (8002044 <MX_RNG_Init+0x24>)
  4370. 8002032: f00b f851 bl 800d0d8 <HAL_RNG_Init>
  4371. 8002036: 4603 mov r3, r0
  4372. 8002038: 2b00 cmp r3, #0
  4373. 800203a: d001 beq.n 8002040 <MX_RNG_Init+0x20>
  4374. {
  4375. Error_Handler();
  4376. 800203c: f000 fb42 bl 80026c4 <Error_Handler>
  4377. }
  4378. /* USER CODE BEGIN RNG_Init 2 */
  4379. /* USER CODE END RNG_Init 2 */
  4380. }
  4381. 8002040: bf00 nop
  4382. 8002042: bd80 pop {r7, pc}
  4383. 8002044: 2400026c .word 0x2400026c
  4384. 8002048: 48021800 .word 0x48021800
  4385. 0800204c <MX_UART8_Init>:
  4386. * @brief UART8 Initialization Function
  4387. * @param None
  4388. * @retval None
  4389. */
  4390. static void MX_UART8_Init(void)
  4391. {
  4392. 800204c: b580 push {r7, lr}
  4393. 800204e: af00 add r7, sp, #0
  4394. /* USER CODE END UART8_Init 0 */
  4395. /* USER CODE BEGIN UART8_Init 1 */
  4396. /* USER CODE END UART8_Init 1 */
  4397. huart8.Instance = UART8;
  4398. 8002050: 4b22 ldr r3, [pc, #136] @ (80020dc <MX_UART8_Init+0x90>)
  4399. 8002052: 4a23 ldr r2, [pc, #140] @ (80020e0 <MX_UART8_Init+0x94>)
  4400. 8002054: 601a str r2, [r3, #0]
  4401. huart8.Init.BaudRate = 115200;
  4402. 8002056: 4b21 ldr r3, [pc, #132] @ (80020dc <MX_UART8_Init+0x90>)
  4403. 8002058: f44f 32e1 mov.w r2, #115200 @ 0x1c200
  4404. 800205c: 605a str r2, [r3, #4]
  4405. huart8.Init.WordLength = UART_WORDLENGTH_8B;
  4406. 800205e: 4b1f ldr r3, [pc, #124] @ (80020dc <MX_UART8_Init+0x90>)
  4407. 8002060: 2200 movs r2, #0
  4408. 8002062: 609a str r2, [r3, #8]
  4409. huart8.Init.StopBits = UART_STOPBITS_1;
  4410. 8002064: 4b1d ldr r3, [pc, #116] @ (80020dc <MX_UART8_Init+0x90>)
  4411. 8002066: 2200 movs r2, #0
  4412. 8002068: 60da str r2, [r3, #12]
  4413. huart8.Init.Parity = UART_PARITY_NONE;
  4414. 800206a: 4b1c ldr r3, [pc, #112] @ (80020dc <MX_UART8_Init+0x90>)
  4415. 800206c: 2200 movs r2, #0
  4416. 800206e: 611a str r2, [r3, #16]
  4417. huart8.Init.Mode = UART_MODE_TX_RX;
  4418. 8002070: 4b1a ldr r3, [pc, #104] @ (80020dc <MX_UART8_Init+0x90>)
  4419. 8002072: 220c movs r2, #12
  4420. 8002074: 615a str r2, [r3, #20]
  4421. huart8.Init.HwFlowCtl = UART_HWCONTROL_NONE;
  4422. 8002076: 4b19 ldr r3, [pc, #100] @ (80020dc <MX_UART8_Init+0x90>)
  4423. 8002078: 2200 movs r2, #0
  4424. 800207a: 619a str r2, [r3, #24]
  4425. huart8.Init.OverSampling = UART_OVERSAMPLING_16;
  4426. 800207c: 4b17 ldr r3, [pc, #92] @ (80020dc <MX_UART8_Init+0x90>)
  4427. 800207e: 2200 movs r2, #0
  4428. 8002080: 61da str r2, [r3, #28]
  4429. huart8.Init.OneBitSampling = UART_ONE_BIT_SAMPLE_DISABLE;
  4430. 8002082: 4b16 ldr r3, [pc, #88] @ (80020dc <MX_UART8_Init+0x90>)
  4431. 8002084: 2200 movs r2, #0
  4432. 8002086: 621a str r2, [r3, #32]
  4433. huart8.Init.ClockPrescaler = UART_PRESCALER_DIV1;
  4434. 8002088: 4b14 ldr r3, [pc, #80] @ (80020dc <MX_UART8_Init+0x90>)
  4435. 800208a: 2200 movs r2, #0
  4436. 800208c: 625a str r2, [r3, #36] @ 0x24
  4437. huart8.AdvancedInit.AdvFeatureInit = UART_ADVFEATURE_NO_INIT;
  4438. 800208e: 4b13 ldr r3, [pc, #76] @ (80020dc <MX_UART8_Init+0x90>)
  4439. 8002090: 2200 movs r2, #0
  4440. 8002092: 629a str r2, [r3, #40] @ 0x28
  4441. if (HAL_UART_Init(&huart8) != HAL_OK)
  4442. 8002094: 4811 ldr r0, [pc, #68] @ (80020dc <MX_UART8_Init+0x90>)
  4443. 8002096: f00b fba5 bl 800d7e4 <HAL_UART_Init>
  4444. 800209a: 4603 mov r3, r0
  4445. 800209c: 2b00 cmp r3, #0
  4446. 800209e: d001 beq.n 80020a4 <MX_UART8_Init+0x58>
  4447. {
  4448. Error_Handler();
  4449. 80020a0: f000 fb10 bl 80026c4 <Error_Handler>
  4450. }
  4451. if (HAL_UARTEx_SetTxFifoThreshold(&huart8, UART_TXFIFO_THRESHOLD_1_8) != HAL_OK)
  4452. 80020a4: 2100 movs r1, #0
  4453. 80020a6: 480d ldr r0, [pc, #52] @ (80020dc <MX_UART8_Init+0x90>)
  4454. 80020a8: f00e f8d3 bl 8010252 <HAL_UARTEx_SetTxFifoThreshold>
  4455. 80020ac: 4603 mov r3, r0
  4456. 80020ae: 2b00 cmp r3, #0
  4457. 80020b0: d001 beq.n 80020b6 <MX_UART8_Init+0x6a>
  4458. {
  4459. Error_Handler();
  4460. 80020b2: f000 fb07 bl 80026c4 <Error_Handler>
  4461. }
  4462. if (HAL_UARTEx_SetRxFifoThreshold(&huart8, UART_RXFIFO_THRESHOLD_1_8) != HAL_OK)
  4463. 80020b6: 2100 movs r1, #0
  4464. 80020b8: 4808 ldr r0, [pc, #32] @ (80020dc <MX_UART8_Init+0x90>)
  4465. 80020ba: f00e f908 bl 80102ce <HAL_UARTEx_SetRxFifoThreshold>
  4466. 80020be: 4603 mov r3, r0
  4467. 80020c0: 2b00 cmp r3, #0
  4468. 80020c2: d001 beq.n 80020c8 <MX_UART8_Init+0x7c>
  4469. {
  4470. Error_Handler();
  4471. 80020c4: f000 fafe bl 80026c4 <Error_Handler>
  4472. }
  4473. if (HAL_UARTEx_DisableFifoMode(&huart8) != HAL_OK)
  4474. 80020c8: 4804 ldr r0, [pc, #16] @ (80020dc <MX_UART8_Init+0x90>)
  4475. 80020ca: f00e f889 bl 80101e0 <HAL_UARTEx_DisableFifoMode>
  4476. 80020ce: 4603 mov r3, r0
  4477. 80020d0: 2b00 cmp r3, #0
  4478. 80020d2: d001 beq.n 80020d8 <MX_UART8_Init+0x8c>
  4479. {
  4480. Error_Handler();
  4481. 80020d4: f000 faf6 bl 80026c4 <Error_Handler>
  4482. }
  4483. /* USER CODE BEGIN UART8_Init 2 */
  4484. /* USER CODE END UART8_Init 2 */
  4485. }
  4486. 80020d8: bf00 nop
  4487. 80020da: bd80 pop {r7, pc}
  4488. 80020dc: 24000280 .word 0x24000280
  4489. 80020e0: 40007c00 .word 0x40007c00
  4490. 080020e4 <MX_USART1_UART_Init>:
  4491. * @brief USART1 Initialization Function
  4492. * @param None
  4493. * @retval None
  4494. */
  4495. static void MX_USART1_UART_Init(void)
  4496. {
  4497. 80020e4: b580 push {r7, lr}
  4498. 80020e6: af00 add r7, sp, #0
  4499. /* USER CODE END USART1_Init 0 */
  4500. /* USER CODE BEGIN USART1_Init 1 */
  4501. /* USER CODE END USART1_Init 1 */
  4502. huart1.Instance = USART1;
  4503. 80020e8: 4b24 ldr r3, [pc, #144] @ (800217c <MX_USART1_UART_Init+0x98>)
  4504. 80020ea: 4a25 ldr r2, [pc, #148] @ (8002180 <MX_USART1_UART_Init+0x9c>)
  4505. 80020ec: 601a str r2, [r3, #0]
  4506. huart1.Init.BaudRate = 115200;
  4507. 80020ee: 4b23 ldr r3, [pc, #140] @ (800217c <MX_USART1_UART_Init+0x98>)
  4508. 80020f0: f44f 32e1 mov.w r2, #115200 @ 0x1c200
  4509. 80020f4: 605a str r2, [r3, #4]
  4510. huart1.Init.WordLength = UART_WORDLENGTH_8B;
  4511. 80020f6: 4b21 ldr r3, [pc, #132] @ (800217c <MX_USART1_UART_Init+0x98>)
  4512. 80020f8: 2200 movs r2, #0
  4513. 80020fa: 609a str r2, [r3, #8]
  4514. huart1.Init.StopBits = UART_STOPBITS_1;
  4515. 80020fc: 4b1f ldr r3, [pc, #124] @ (800217c <MX_USART1_UART_Init+0x98>)
  4516. 80020fe: 2200 movs r2, #0
  4517. 8002100: 60da str r2, [r3, #12]
  4518. huart1.Init.Parity = UART_PARITY_NONE;
  4519. 8002102: 4b1e ldr r3, [pc, #120] @ (800217c <MX_USART1_UART_Init+0x98>)
  4520. 8002104: 2200 movs r2, #0
  4521. 8002106: 611a str r2, [r3, #16]
  4522. huart1.Init.Mode = UART_MODE_TX_RX;
  4523. 8002108: 4b1c ldr r3, [pc, #112] @ (800217c <MX_USART1_UART_Init+0x98>)
  4524. 800210a: 220c movs r2, #12
  4525. 800210c: 615a str r2, [r3, #20]
  4526. huart1.Init.HwFlowCtl = UART_HWCONTROL_NONE;
  4527. 800210e: 4b1b ldr r3, [pc, #108] @ (800217c <MX_USART1_UART_Init+0x98>)
  4528. 8002110: 2200 movs r2, #0
  4529. 8002112: 619a str r2, [r3, #24]
  4530. huart1.Init.OverSampling = UART_OVERSAMPLING_16;
  4531. 8002114: 4b19 ldr r3, [pc, #100] @ (800217c <MX_USART1_UART_Init+0x98>)
  4532. 8002116: 2200 movs r2, #0
  4533. 8002118: 61da str r2, [r3, #28]
  4534. huart1.Init.OneBitSampling = UART_ONE_BIT_SAMPLE_DISABLE;
  4535. 800211a: 4b18 ldr r3, [pc, #96] @ (800217c <MX_USART1_UART_Init+0x98>)
  4536. 800211c: 2200 movs r2, #0
  4537. 800211e: 621a str r2, [r3, #32]
  4538. huart1.Init.ClockPrescaler = UART_PRESCALER_DIV1;
  4539. 8002120: 4b16 ldr r3, [pc, #88] @ (800217c <MX_USART1_UART_Init+0x98>)
  4540. 8002122: 2200 movs r2, #0
  4541. 8002124: 625a str r2, [r3, #36] @ 0x24
  4542. huart1.AdvancedInit.AdvFeatureInit = UART_ADVFEATURE_TXINVERT_INIT;
  4543. 8002126: 4b15 ldr r3, [pc, #84] @ (800217c <MX_USART1_UART_Init+0x98>)
  4544. 8002128: 2201 movs r2, #1
  4545. 800212a: 629a str r2, [r3, #40] @ 0x28
  4546. huart1.AdvancedInit.TxPinLevelInvert = UART_ADVFEATURE_TXINV_ENABLE;
  4547. 800212c: 4b13 ldr r3, [pc, #76] @ (800217c <MX_USART1_UART_Init+0x98>)
  4548. 800212e: f44f 3200 mov.w r2, #131072 @ 0x20000
  4549. 8002132: 62da str r2, [r3, #44] @ 0x2c
  4550. if (HAL_UART_Init(&huart1) != HAL_OK)
  4551. 8002134: 4811 ldr r0, [pc, #68] @ (800217c <MX_USART1_UART_Init+0x98>)
  4552. 8002136: f00b fb55 bl 800d7e4 <HAL_UART_Init>
  4553. 800213a: 4603 mov r3, r0
  4554. 800213c: 2b00 cmp r3, #0
  4555. 800213e: d001 beq.n 8002144 <MX_USART1_UART_Init+0x60>
  4556. {
  4557. Error_Handler();
  4558. 8002140: f000 fac0 bl 80026c4 <Error_Handler>
  4559. }
  4560. if (HAL_UARTEx_SetTxFifoThreshold(&huart1, UART_TXFIFO_THRESHOLD_1_8) != HAL_OK)
  4561. 8002144: 2100 movs r1, #0
  4562. 8002146: 480d ldr r0, [pc, #52] @ (800217c <MX_USART1_UART_Init+0x98>)
  4563. 8002148: f00e f883 bl 8010252 <HAL_UARTEx_SetTxFifoThreshold>
  4564. 800214c: 4603 mov r3, r0
  4565. 800214e: 2b00 cmp r3, #0
  4566. 8002150: d001 beq.n 8002156 <MX_USART1_UART_Init+0x72>
  4567. {
  4568. Error_Handler();
  4569. 8002152: f000 fab7 bl 80026c4 <Error_Handler>
  4570. }
  4571. if (HAL_UARTEx_SetRxFifoThreshold(&huart1, UART_RXFIFO_THRESHOLD_1_8) != HAL_OK)
  4572. 8002156: 2100 movs r1, #0
  4573. 8002158: 4808 ldr r0, [pc, #32] @ (800217c <MX_USART1_UART_Init+0x98>)
  4574. 800215a: f00e f8b8 bl 80102ce <HAL_UARTEx_SetRxFifoThreshold>
  4575. 800215e: 4603 mov r3, r0
  4576. 8002160: 2b00 cmp r3, #0
  4577. 8002162: d001 beq.n 8002168 <MX_USART1_UART_Init+0x84>
  4578. {
  4579. Error_Handler();
  4580. 8002164: f000 faae bl 80026c4 <Error_Handler>
  4581. }
  4582. if (HAL_UARTEx_DisableFifoMode(&huart1) != HAL_OK)
  4583. 8002168: 4804 ldr r0, [pc, #16] @ (800217c <MX_USART1_UART_Init+0x98>)
  4584. 800216a: f00e f839 bl 80101e0 <HAL_UARTEx_DisableFifoMode>
  4585. 800216e: 4603 mov r3, r0
  4586. 8002170: 2b00 cmp r3, #0
  4587. 8002172: d001 beq.n 8002178 <MX_USART1_UART_Init+0x94>
  4588. {
  4589. Error_Handler();
  4590. 8002174: f000 faa6 bl 80026c4 <Error_Handler>
  4591. }
  4592. /* USER CODE BEGIN USART1_Init 2 */
  4593. /* USER CODE END USART1_Init 2 */
  4594. }
  4595. 8002178: bf00 nop
  4596. 800217a: bd80 pop {r7, pc}
  4597. 800217c: 24000314 .word 0x24000314
  4598. 8002180: 40011000 .word 0x40011000
  4599. 08002184 <MX_USART2_UART_Init>:
  4600. * @brief USART2 Initialization Function
  4601. * @param None
  4602. * @retval None
  4603. */
  4604. static void MX_USART2_UART_Init(void)
  4605. {
  4606. 8002184: b580 push {r7, lr}
  4607. 8002186: af00 add r7, sp, #0
  4608. /* USER CODE END USART2_Init 0 */
  4609. /* USER CODE BEGIN USART2_Init 1 */
  4610. /* USER CODE END USART2_Init 1 */
  4611. huart2.Instance = USART2;
  4612. 8002188: 4b24 ldr r3, [pc, #144] @ (800221c <MX_USART2_UART_Init+0x98>)
  4613. 800218a: 4a25 ldr r2, [pc, #148] @ (8002220 <MX_USART2_UART_Init+0x9c>)
  4614. 800218c: 601a str r2, [r3, #0]
  4615. huart2.Init.BaudRate = 115200;
  4616. 800218e: 4b23 ldr r3, [pc, #140] @ (800221c <MX_USART2_UART_Init+0x98>)
  4617. 8002190: f44f 32e1 mov.w r2, #115200 @ 0x1c200
  4618. 8002194: 605a str r2, [r3, #4]
  4619. huart2.Init.WordLength = UART_WORDLENGTH_8B;
  4620. 8002196: 4b21 ldr r3, [pc, #132] @ (800221c <MX_USART2_UART_Init+0x98>)
  4621. 8002198: 2200 movs r2, #0
  4622. 800219a: 609a str r2, [r3, #8]
  4623. huart2.Init.StopBits = UART_STOPBITS_1;
  4624. 800219c: 4b1f ldr r3, [pc, #124] @ (800221c <MX_USART2_UART_Init+0x98>)
  4625. 800219e: 2200 movs r2, #0
  4626. 80021a0: 60da str r2, [r3, #12]
  4627. huart2.Init.Parity = UART_PARITY_NONE;
  4628. 80021a2: 4b1e ldr r3, [pc, #120] @ (800221c <MX_USART2_UART_Init+0x98>)
  4629. 80021a4: 2200 movs r2, #0
  4630. 80021a6: 611a str r2, [r3, #16]
  4631. huart2.Init.Mode = UART_MODE_TX_RX;
  4632. 80021a8: 4b1c ldr r3, [pc, #112] @ (800221c <MX_USART2_UART_Init+0x98>)
  4633. 80021aa: 220c movs r2, #12
  4634. 80021ac: 615a str r2, [r3, #20]
  4635. huart2.Init.HwFlowCtl = UART_HWCONTROL_NONE;
  4636. 80021ae: 4b1b ldr r3, [pc, #108] @ (800221c <MX_USART2_UART_Init+0x98>)
  4637. 80021b0: 2200 movs r2, #0
  4638. 80021b2: 619a str r2, [r3, #24]
  4639. huart2.Init.OverSampling = UART_OVERSAMPLING_16;
  4640. 80021b4: 4b19 ldr r3, [pc, #100] @ (800221c <MX_USART2_UART_Init+0x98>)
  4641. 80021b6: 2200 movs r2, #0
  4642. 80021b8: 61da str r2, [r3, #28]
  4643. huart2.Init.OneBitSampling = UART_ONE_BIT_SAMPLE_DISABLE;
  4644. 80021ba: 4b18 ldr r3, [pc, #96] @ (800221c <MX_USART2_UART_Init+0x98>)
  4645. 80021bc: 2200 movs r2, #0
  4646. 80021be: 621a str r2, [r3, #32]
  4647. huart2.Init.ClockPrescaler = UART_PRESCALER_DIV1;
  4648. 80021c0: 4b16 ldr r3, [pc, #88] @ (800221c <MX_USART2_UART_Init+0x98>)
  4649. 80021c2: 2200 movs r2, #0
  4650. 80021c4: 625a str r2, [r3, #36] @ 0x24
  4651. huart2.AdvancedInit.AdvFeatureInit = UART_ADVFEATURE_TXINVERT_INIT;
  4652. 80021c6: 4b15 ldr r3, [pc, #84] @ (800221c <MX_USART2_UART_Init+0x98>)
  4653. 80021c8: 2201 movs r2, #1
  4654. 80021ca: 629a str r2, [r3, #40] @ 0x28
  4655. huart2.AdvancedInit.TxPinLevelInvert = UART_ADVFEATURE_TXINV_ENABLE;
  4656. 80021cc: 4b13 ldr r3, [pc, #76] @ (800221c <MX_USART2_UART_Init+0x98>)
  4657. 80021ce: f44f 3200 mov.w r2, #131072 @ 0x20000
  4658. 80021d2: 62da str r2, [r3, #44] @ 0x2c
  4659. if (HAL_UART_Init(&huart2) != HAL_OK)
  4660. 80021d4: 4811 ldr r0, [pc, #68] @ (800221c <MX_USART2_UART_Init+0x98>)
  4661. 80021d6: f00b fb05 bl 800d7e4 <HAL_UART_Init>
  4662. 80021da: 4603 mov r3, r0
  4663. 80021dc: 2b00 cmp r3, #0
  4664. 80021de: d001 beq.n 80021e4 <MX_USART2_UART_Init+0x60>
  4665. {
  4666. Error_Handler();
  4667. 80021e0: f000 fa70 bl 80026c4 <Error_Handler>
  4668. }
  4669. if (HAL_UARTEx_SetTxFifoThreshold(&huart2, UART_TXFIFO_THRESHOLD_1_8) != HAL_OK)
  4670. 80021e4: 2100 movs r1, #0
  4671. 80021e6: 480d ldr r0, [pc, #52] @ (800221c <MX_USART2_UART_Init+0x98>)
  4672. 80021e8: f00e f833 bl 8010252 <HAL_UARTEx_SetTxFifoThreshold>
  4673. 80021ec: 4603 mov r3, r0
  4674. 80021ee: 2b00 cmp r3, #0
  4675. 80021f0: d001 beq.n 80021f6 <MX_USART2_UART_Init+0x72>
  4676. {
  4677. Error_Handler();
  4678. 80021f2: f000 fa67 bl 80026c4 <Error_Handler>
  4679. }
  4680. if (HAL_UARTEx_SetRxFifoThreshold(&huart2, UART_RXFIFO_THRESHOLD_1_8) != HAL_OK)
  4681. 80021f6: 2100 movs r1, #0
  4682. 80021f8: 4808 ldr r0, [pc, #32] @ (800221c <MX_USART2_UART_Init+0x98>)
  4683. 80021fa: f00e f868 bl 80102ce <HAL_UARTEx_SetRxFifoThreshold>
  4684. 80021fe: 4603 mov r3, r0
  4685. 8002200: 2b00 cmp r3, #0
  4686. 8002202: d001 beq.n 8002208 <MX_USART2_UART_Init+0x84>
  4687. {
  4688. Error_Handler();
  4689. 8002204: f000 fa5e bl 80026c4 <Error_Handler>
  4690. }
  4691. if (HAL_UARTEx_DisableFifoMode(&huart2) != HAL_OK)
  4692. 8002208: 4804 ldr r0, [pc, #16] @ (800221c <MX_USART2_UART_Init+0x98>)
  4693. 800220a: f00d ffe9 bl 80101e0 <HAL_UARTEx_DisableFifoMode>
  4694. 800220e: 4603 mov r3, r0
  4695. 8002210: 2b00 cmp r3, #0
  4696. 8002212: d001 beq.n 8002218 <MX_USART2_UART_Init+0x94>
  4697. {
  4698. Error_Handler();
  4699. 8002214: f000 fa56 bl 80026c4 <Error_Handler>
  4700. }
  4701. /* USER CODE BEGIN USART2_Init 2 */
  4702. /* USER CODE END USART2_Init 2 */
  4703. }
  4704. 8002218: bf00 nop
  4705. 800221a: bd80 pop {r7, pc}
  4706. 800221c: 240003a8 .word 0x240003a8
  4707. 8002220: 40004400 .word 0x40004400
  4708. 08002224 <MX_USART3_UART_Init>:
  4709. * @brief USART3 Initialization Function
  4710. * @param None
  4711. * @retval None
  4712. */
  4713. static void MX_USART3_UART_Init(void)
  4714. {
  4715. 8002224: b580 push {r7, lr}
  4716. 8002226: af00 add r7, sp, #0
  4717. /* USER CODE END USART3_Init 0 */
  4718. /* USER CODE BEGIN USART3_Init 1 */
  4719. /* USER CODE END USART3_Init 1 */
  4720. huart3.Instance = USART3;
  4721. 8002228: 4b24 ldr r3, [pc, #144] @ (80022bc <MX_USART3_UART_Init+0x98>)
  4722. 800222a: 4a25 ldr r2, [pc, #148] @ (80022c0 <MX_USART3_UART_Init+0x9c>)
  4723. 800222c: 601a str r2, [r3, #0]
  4724. huart3.Init.BaudRate = 115200;
  4725. 800222e: 4b23 ldr r3, [pc, #140] @ (80022bc <MX_USART3_UART_Init+0x98>)
  4726. 8002230: f44f 32e1 mov.w r2, #115200 @ 0x1c200
  4727. 8002234: 605a str r2, [r3, #4]
  4728. huart3.Init.WordLength = UART_WORDLENGTH_8B;
  4729. 8002236: 4b21 ldr r3, [pc, #132] @ (80022bc <MX_USART3_UART_Init+0x98>)
  4730. 8002238: 2200 movs r2, #0
  4731. 800223a: 609a str r2, [r3, #8]
  4732. huart3.Init.StopBits = UART_STOPBITS_1;
  4733. 800223c: 4b1f ldr r3, [pc, #124] @ (80022bc <MX_USART3_UART_Init+0x98>)
  4734. 800223e: 2200 movs r2, #0
  4735. 8002240: 60da str r2, [r3, #12]
  4736. huart3.Init.Parity = UART_PARITY_NONE;
  4737. 8002242: 4b1e ldr r3, [pc, #120] @ (80022bc <MX_USART3_UART_Init+0x98>)
  4738. 8002244: 2200 movs r2, #0
  4739. 8002246: 611a str r2, [r3, #16]
  4740. huart3.Init.Mode = UART_MODE_TX_RX;
  4741. 8002248: 4b1c ldr r3, [pc, #112] @ (80022bc <MX_USART3_UART_Init+0x98>)
  4742. 800224a: 220c movs r2, #12
  4743. 800224c: 615a str r2, [r3, #20]
  4744. huart3.Init.HwFlowCtl = UART_HWCONTROL_NONE;
  4745. 800224e: 4b1b ldr r3, [pc, #108] @ (80022bc <MX_USART3_UART_Init+0x98>)
  4746. 8002250: 2200 movs r2, #0
  4747. 8002252: 619a str r2, [r3, #24]
  4748. huart3.Init.OverSampling = UART_OVERSAMPLING_16;
  4749. 8002254: 4b19 ldr r3, [pc, #100] @ (80022bc <MX_USART3_UART_Init+0x98>)
  4750. 8002256: 2200 movs r2, #0
  4751. 8002258: 61da str r2, [r3, #28]
  4752. huart3.Init.OneBitSampling = UART_ONE_BIT_SAMPLE_DISABLE;
  4753. 800225a: 4b18 ldr r3, [pc, #96] @ (80022bc <MX_USART3_UART_Init+0x98>)
  4754. 800225c: 2200 movs r2, #0
  4755. 800225e: 621a str r2, [r3, #32]
  4756. huart3.Init.ClockPrescaler = UART_PRESCALER_DIV1;
  4757. 8002260: 4b16 ldr r3, [pc, #88] @ (80022bc <MX_USART3_UART_Init+0x98>)
  4758. 8002262: 2200 movs r2, #0
  4759. 8002264: 625a str r2, [r3, #36] @ 0x24
  4760. huart3.AdvancedInit.AdvFeatureInit = UART_ADVFEATURE_TXINVERT_INIT;
  4761. 8002266: 4b15 ldr r3, [pc, #84] @ (80022bc <MX_USART3_UART_Init+0x98>)
  4762. 8002268: 2201 movs r2, #1
  4763. 800226a: 629a str r2, [r3, #40] @ 0x28
  4764. huart3.AdvancedInit.TxPinLevelInvert = UART_ADVFEATURE_TXINV_ENABLE;
  4765. 800226c: 4b13 ldr r3, [pc, #76] @ (80022bc <MX_USART3_UART_Init+0x98>)
  4766. 800226e: f44f 3200 mov.w r2, #131072 @ 0x20000
  4767. 8002272: 62da str r2, [r3, #44] @ 0x2c
  4768. if (HAL_UART_Init(&huart3) != HAL_OK)
  4769. 8002274: 4811 ldr r0, [pc, #68] @ (80022bc <MX_USART3_UART_Init+0x98>)
  4770. 8002276: f00b fab5 bl 800d7e4 <HAL_UART_Init>
  4771. 800227a: 4603 mov r3, r0
  4772. 800227c: 2b00 cmp r3, #0
  4773. 800227e: d001 beq.n 8002284 <MX_USART3_UART_Init+0x60>
  4774. {
  4775. Error_Handler();
  4776. 8002280: f000 fa20 bl 80026c4 <Error_Handler>
  4777. }
  4778. if (HAL_UARTEx_SetTxFifoThreshold(&huart3, UART_TXFIFO_THRESHOLD_1_8) != HAL_OK)
  4779. 8002284: 2100 movs r1, #0
  4780. 8002286: 480d ldr r0, [pc, #52] @ (80022bc <MX_USART3_UART_Init+0x98>)
  4781. 8002288: f00d ffe3 bl 8010252 <HAL_UARTEx_SetTxFifoThreshold>
  4782. 800228c: 4603 mov r3, r0
  4783. 800228e: 2b00 cmp r3, #0
  4784. 8002290: d001 beq.n 8002296 <MX_USART3_UART_Init+0x72>
  4785. {
  4786. Error_Handler();
  4787. 8002292: f000 fa17 bl 80026c4 <Error_Handler>
  4788. }
  4789. if (HAL_UARTEx_SetRxFifoThreshold(&huart3, UART_RXFIFO_THRESHOLD_1_8) != HAL_OK)
  4790. 8002296: 2100 movs r1, #0
  4791. 8002298: 4808 ldr r0, [pc, #32] @ (80022bc <MX_USART3_UART_Init+0x98>)
  4792. 800229a: f00e f818 bl 80102ce <HAL_UARTEx_SetRxFifoThreshold>
  4793. 800229e: 4603 mov r3, r0
  4794. 80022a0: 2b00 cmp r3, #0
  4795. 80022a2: d001 beq.n 80022a8 <MX_USART3_UART_Init+0x84>
  4796. {
  4797. Error_Handler();
  4798. 80022a4: f000 fa0e bl 80026c4 <Error_Handler>
  4799. }
  4800. if (HAL_UARTEx_DisableFifoMode(&huart3) != HAL_OK)
  4801. 80022a8: 4804 ldr r0, [pc, #16] @ (80022bc <MX_USART3_UART_Init+0x98>)
  4802. 80022aa: f00d ff99 bl 80101e0 <HAL_UARTEx_DisableFifoMode>
  4803. 80022ae: 4603 mov r3, r0
  4804. 80022b0: 2b00 cmp r3, #0
  4805. 80022b2: d001 beq.n 80022b8 <MX_USART3_UART_Init+0x94>
  4806. {
  4807. Error_Handler();
  4808. 80022b4: f000 fa06 bl 80026c4 <Error_Handler>
  4809. }
  4810. /* USER CODE BEGIN USART3_Init 2 */
  4811. /* USER CODE END USART3_Init 2 */
  4812. }
  4813. 80022b8: bf00 nop
  4814. 80022ba: bd80 pop {r7, pc}
  4815. 80022bc: 2400043c .word 0x2400043c
  4816. 80022c0: 40004800 .word 0x40004800
  4817. 080022c4 <MX_USART6_UART_Init>:
  4818. * @brief USART6 Initialization Function
  4819. * @param None
  4820. * @retval None
  4821. */
  4822. static void MX_USART6_UART_Init(void)
  4823. {
  4824. 80022c4: b580 push {r7, lr}
  4825. 80022c6: af00 add r7, sp, #0
  4826. /* USER CODE END USART6_Init 0 */
  4827. /* USER CODE BEGIN USART6_Init 1 */
  4828. /* USER CODE END USART6_Init 1 */
  4829. huart6.Instance = USART6;
  4830. 80022c8: 4b24 ldr r3, [pc, #144] @ (800235c <MX_USART6_UART_Init+0x98>)
  4831. 80022ca: 4a25 ldr r2, [pc, #148] @ (8002360 <MX_USART6_UART_Init+0x9c>)
  4832. 80022cc: 601a str r2, [r3, #0]
  4833. huart6.Init.BaudRate = 115200;
  4834. 80022ce: 4b23 ldr r3, [pc, #140] @ (800235c <MX_USART6_UART_Init+0x98>)
  4835. 80022d0: f44f 32e1 mov.w r2, #115200 @ 0x1c200
  4836. 80022d4: 605a str r2, [r3, #4]
  4837. huart6.Init.WordLength = UART_WORDLENGTH_8B;
  4838. 80022d6: 4b21 ldr r3, [pc, #132] @ (800235c <MX_USART6_UART_Init+0x98>)
  4839. 80022d8: 2200 movs r2, #0
  4840. 80022da: 609a str r2, [r3, #8]
  4841. huart6.Init.StopBits = UART_STOPBITS_1;
  4842. 80022dc: 4b1f ldr r3, [pc, #124] @ (800235c <MX_USART6_UART_Init+0x98>)
  4843. 80022de: 2200 movs r2, #0
  4844. 80022e0: 60da str r2, [r3, #12]
  4845. huart6.Init.Parity = UART_PARITY_NONE;
  4846. 80022e2: 4b1e ldr r3, [pc, #120] @ (800235c <MX_USART6_UART_Init+0x98>)
  4847. 80022e4: 2200 movs r2, #0
  4848. 80022e6: 611a str r2, [r3, #16]
  4849. huart6.Init.Mode = UART_MODE_TX_RX;
  4850. 80022e8: 4b1c ldr r3, [pc, #112] @ (800235c <MX_USART6_UART_Init+0x98>)
  4851. 80022ea: 220c movs r2, #12
  4852. 80022ec: 615a str r2, [r3, #20]
  4853. huart6.Init.HwFlowCtl = UART_HWCONTROL_NONE;
  4854. 80022ee: 4b1b ldr r3, [pc, #108] @ (800235c <MX_USART6_UART_Init+0x98>)
  4855. 80022f0: 2200 movs r2, #0
  4856. 80022f2: 619a str r2, [r3, #24]
  4857. huart6.Init.OverSampling = UART_OVERSAMPLING_16;
  4858. 80022f4: 4b19 ldr r3, [pc, #100] @ (800235c <MX_USART6_UART_Init+0x98>)
  4859. 80022f6: 2200 movs r2, #0
  4860. 80022f8: 61da str r2, [r3, #28]
  4861. huart6.Init.OneBitSampling = UART_ONE_BIT_SAMPLE_DISABLE;
  4862. 80022fa: 4b18 ldr r3, [pc, #96] @ (800235c <MX_USART6_UART_Init+0x98>)
  4863. 80022fc: 2200 movs r2, #0
  4864. 80022fe: 621a str r2, [r3, #32]
  4865. huart6.Init.ClockPrescaler = UART_PRESCALER_DIV1;
  4866. 8002300: 4b16 ldr r3, [pc, #88] @ (800235c <MX_USART6_UART_Init+0x98>)
  4867. 8002302: 2200 movs r2, #0
  4868. 8002304: 625a str r2, [r3, #36] @ 0x24
  4869. huart6.AdvancedInit.AdvFeatureInit = UART_ADVFEATURE_TXINVERT_INIT;
  4870. 8002306: 4b15 ldr r3, [pc, #84] @ (800235c <MX_USART6_UART_Init+0x98>)
  4871. 8002308: 2201 movs r2, #1
  4872. 800230a: 629a str r2, [r3, #40] @ 0x28
  4873. huart6.AdvancedInit.TxPinLevelInvert = UART_ADVFEATURE_TXINV_ENABLE;
  4874. 800230c: 4b13 ldr r3, [pc, #76] @ (800235c <MX_USART6_UART_Init+0x98>)
  4875. 800230e: f44f 3200 mov.w r2, #131072 @ 0x20000
  4876. 8002312: 62da str r2, [r3, #44] @ 0x2c
  4877. if (HAL_UART_Init(&huart6) != HAL_OK)
  4878. 8002314: 4811 ldr r0, [pc, #68] @ (800235c <MX_USART6_UART_Init+0x98>)
  4879. 8002316: f00b fa65 bl 800d7e4 <HAL_UART_Init>
  4880. 800231a: 4603 mov r3, r0
  4881. 800231c: 2b00 cmp r3, #0
  4882. 800231e: d001 beq.n 8002324 <MX_USART6_UART_Init+0x60>
  4883. {
  4884. Error_Handler();
  4885. 8002320: f000 f9d0 bl 80026c4 <Error_Handler>
  4886. }
  4887. if (HAL_UARTEx_SetTxFifoThreshold(&huart6, UART_TXFIFO_THRESHOLD_1_8) != HAL_OK)
  4888. 8002324: 2100 movs r1, #0
  4889. 8002326: 480d ldr r0, [pc, #52] @ (800235c <MX_USART6_UART_Init+0x98>)
  4890. 8002328: f00d ff93 bl 8010252 <HAL_UARTEx_SetTxFifoThreshold>
  4891. 800232c: 4603 mov r3, r0
  4892. 800232e: 2b00 cmp r3, #0
  4893. 8002330: d001 beq.n 8002336 <MX_USART6_UART_Init+0x72>
  4894. {
  4895. Error_Handler();
  4896. 8002332: f000 f9c7 bl 80026c4 <Error_Handler>
  4897. }
  4898. if (HAL_UARTEx_SetRxFifoThreshold(&huart6, UART_RXFIFO_THRESHOLD_1_8) != HAL_OK)
  4899. 8002336: 2100 movs r1, #0
  4900. 8002338: 4808 ldr r0, [pc, #32] @ (800235c <MX_USART6_UART_Init+0x98>)
  4901. 800233a: f00d ffc8 bl 80102ce <HAL_UARTEx_SetRxFifoThreshold>
  4902. 800233e: 4603 mov r3, r0
  4903. 8002340: 2b00 cmp r3, #0
  4904. 8002342: d001 beq.n 8002348 <MX_USART6_UART_Init+0x84>
  4905. {
  4906. Error_Handler();
  4907. 8002344: f000 f9be bl 80026c4 <Error_Handler>
  4908. }
  4909. if (HAL_UARTEx_DisableFifoMode(&huart6) != HAL_OK)
  4910. 8002348: 4804 ldr r0, [pc, #16] @ (800235c <MX_USART6_UART_Init+0x98>)
  4911. 800234a: f00d ff49 bl 80101e0 <HAL_UARTEx_DisableFifoMode>
  4912. 800234e: 4603 mov r3, r0
  4913. 8002350: 2b00 cmp r3, #0
  4914. 8002352: d001 beq.n 8002358 <MX_USART6_UART_Init+0x94>
  4915. {
  4916. Error_Handler();
  4917. 8002354: f000 f9b6 bl 80026c4 <Error_Handler>
  4918. }
  4919. /* USER CODE BEGIN USART6_Init 2 */
  4920. /* USER CODE END USART6_Init 2 */
  4921. }
  4922. 8002358: bf00 nop
  4923. 800235a: bd80 pop {r7, pc}
  4924. 800235c: 240004d0 .word 0x240004d0
  4925. 8002360: 40011400 .word 0x40011400
  4926. 08002364 <MX_DMA_Init>:
  4927. /**
  4928. * Enable DMA controller clock
  4929. */
  4930. static void MX_DMA_Init(void)
  4931. {
  4932. 8002364: b580 push {r7, lr}
  4933. 8002366: b082 sub sp, #8
  4934. 8002368: af00 add r7, sp, #0
  4935. /* DMA controller clock enable */
  4936. __HAL_RCC_DMA2_CLK_ENABLE();
  4937. 800236a: 4b11 ldr r3, [pc, #68] @ (80023b0 <MX_DMA_Init+0x4c>)
  4938. 800236c: f8d3 30d8 ldr.w r3, [r3, #216] @ 0xd8
  4939. 8002370: 4a0f ldr r2, [pc, #60] @ (80023b0 <MX_DMA_Init+0x4c>)
  4940. 8002372: f043 0302 orr.w r3, r3, #2
  4941. 8002376: f8c2 30d8 str.w r3, [r2, #216] @ 0xd8
  4942. 800237a: 4b0d ldr r3, [pc, #52] @ (80023b0 <MX_DMA_Init+0x4c>)
  4943. 800237c: f8d3 30d8 ldr.w r3, [r3, #216] @ 0xd8
  4944. 8002380: f003 0302 and.w r3, r3, #2
  4945. 8002384: 607b str r3, [r7, #4]
  4946. 8002386: 687b ldr r3, [r7, #4]
  4947. /* DMA interrupt init */
  4948. /* DMA2_Stream6_IRQn interrupt configuration */
  4949. HAL_NVIC_SetPriority(DMA2_Stream6_IRQn, 5, 0);
  4950. 8002388: 2200 movs r2, #0
  4951. 800238a: 2105 movs r1, #5
  4952. 800238c: 2045 movs r0, #69 @ 0x45
  4953. 800238e: f003 fb17 bl 80059c0 <HAL_NVIC_SetPriority>
  4954. HAL_NVIC_EnableIRQ(DMA2_Stream6_IRQn);
  4955. 8002392: 2045 movs r0, #69 @ 0x45
  4956. 8002394: f003 fb2e bl 80059f4 <HAL_NVIC_EnableIRQ>
  4957. /* DMA2_Stream7_IRQn interrupt configuration */
  4958. HAL_NVIC_SetPriority(DMA2_Stream7_IRQn, 5, 0);
  4959. 8002398: 2200 movs r2, #0
  4960. 800239a: 2105 movs r1, #5
  4961. 800239c: 2046 movs r0, #70 @ 0x46
  4962. 800239e: f003 fb0f bl 80059c0 <HAL_NVIC_SetPriority>
  4963. HAL_NVIC_EnableIRQ(DMA2_Stream7_IRQn);
  4964. 80023a2: 2046 movs r0, #70 @ 0x46
  4965. 80023a4: f003 fb26 bl 80059f4 <HAL_NVIC_EnableIRQ>
  4966. }
  4967. 80023a8: bf00 nop
  4968. 80023aa: 3708 adds r7, #8
  4969. 80023ac: 46bd mov sp, r7
  4970. 80023ae: bd80 pop {r7, pc}
  4971. 80023b0: 58024400 .word 0x58024400
  4972. 080023b4 <MX_GPIO_Init>:
  4973. * @brief GPIO Initialization Function
  4974. * @param None
  4975. * @retval None
  4976. */
  4977. static void MX_GPIO_Init(void)
  4978. {
  4979. 80023b4: b580 push {r7, lr}
  4980. 80023b6: b08c sub sp, #48 @ 0x30
  4981. 80023b8: af00 add r7, sp, #0
  4982. GPIO_InitTypeDef GPIO_InitStruct = {0};
  4983. 80023ba: f107 031c add.w r3, r7, #28
  4984. 80023be: 2200 movs r2, #0
  4985. 80023c0: 601a str r2, [r3, #0]
  4986. 80023c2: 605a str r2, [r3, #4]
  4987. 80023c4: 609a str r2, [r3, #8]
  4988. 80023c6: 60da str r2, [r3, #12]
  4989. 80023c8: 611a str r2, [r3, #16]
  4990. /* USER CODE BEGIN MX_GPIO_Init_1 */
  4991. /* USER CODE END MX_GPIO_Init_1 */
  4992. /* GPIO Ports Clock Enable */
  4993. __HAL_RCC_GPIOE_CLK_ENABLE();
  4994. 80023ca: 4b5d ldr r3, [pc, #372] @ (8002540 <MX_GPIO_Init+0x18c>)
  4995. 80023cc: f8d3 30e0 ldr.w r3, [r3, #224] @ 0xe0
  4996. 80023d0: 4a5b ldr r2, [pc, #364] @ (8002540 <MX_GPIO_Init+0x18c>)
  4997. 80023d2: f043 0310 orr.w r3, r3, #16
  4998. 80023d6: f8c2 30e0 str.w r3, [r2, #224] @ 0xe0
  4999. 80023da: 4b59 ldr r3, [pc, #356] @ (8002540 <MX_GPIO_Init+0x18c>)
  5000. 80023dc: f8d3 30e0 ldr.w r3, [r3, #224] @ 0xe0
  5001. 80023e0: f003 0310 and.w r3, r3, #16
  5002. 80023e4: 61bb str r3, [r7, #24]
  5003. 80023e6: 69bb ldr r3, [r7, #24]
  5004. __HAL_RCC_GPIOH_CLK_ENABLE();
  5005. 80023e8: 4b55 ldr r3, [pc, #340] @ (8002540 <MX_GPIO_Init+0x18c>)
  5006. 80023ea: f8d3 30e0 ldr.w r3, [r3, #224] @ 0xe0
  5007. 80023ee: 4a54 ldr r2, [pc, #336] @ (8002540 <MX_GPIO_Init+0x18c>)
  5008. 80023f0: f043 0380 orr.w r3, r3, #128 @ 0x80
  5009. 80023f4: f8c2 30e0 str.w r3, [r2, #224] @ 0xe0
  5010. 80023f8: 4b51 ldr r3, [pc, #324] @ (8002540 <MX_GPIO_Init+0x18c>)
  5011. 80023fa: f8d3 30e0 ldr.w r3, [r3, #224] @ 0xe0
  5012. 80023fe: f003 0380 and.w r3, r3, #128 @ 0x80
  5013. 8002402: 617b str r3, [r7, #20]
  5014. 8002404: 697b ldr r3, [r7, #20]
  5015. __HAL_RCC_GPIOC_CLK_ENABLE();
  5016. 8002406: 4b4e ldr r3, [pc, #312] @ (8002540 <MX_GPIO_Init+0x18c>)
  5017. 8002408: f8d3 30e0 ldr.w r3, [r3, #224] @ 0xe0
  5018. 800240c: 4a4c ldr r2, [pc, #304] @ (8002540 <MX_GPIO_Init+0x18c>)
  5019. 800240e: f043 0304 orr.w r3, r3, #4
  5020. 8002412: f8c2 30e0 str.w r3, [r2, #224] @ 0xe0
  5021. 8002416: 4b4a ldr r3, [pc, #296] @ (8002540 <MX_GPIO_Init+0x18c>)
  5022. 8002418: f8d3 30e0 ldr.w r3, [r3, #224] @ 0xe0
  5023. 800241c: f003 0304 and.w r3, r3, #4
  5024. 8002420: 613b str r3, [r7, #16]
  5025. 8002422: 693b ldr r3, [r7, #16]
  5026. __HAL_RCC_GPIOA_CLK_ENABLE();
  5027. 8002424: 4b46 ldr r3, [pc, #280] @ (8002540 <MX_GPIO_Init+0x18c>)
  5028. 8002426: f8d3 30e0 ldr.w r3, [r3, #224] @ 0xe0
  5029. 800242a: 4a45 ldr r2, [pc, #276] @ (8002540 <MX_GPIO_Init+0x18c>)
  5030. 800242c: f043 0301 orr.w r3, r3, #1
  5031. 8002430: f8c2 30e0 str.w r3, [r2, #224] @ 0xe0
  5032. 8002434: 4b42 ldr r3, [pc, #264] @ (8002540 <MX_GPIO_Init+0x18c>)
  5033. 8002436: f8d3 30e0 ldr.w r3, [r3, #224] @ 0xe0
  5034. 800243a: f003 0301 and.w r3, r3, #1
  5035. 800243e: 60fb str r3, [r7, #12]
  5036. 8002440: 68fb ldr r3, [r7, #12]
  5037. __HAL_RCC_GPIOB_CLK_ENABLE();
  5038. 8002442: 4b3f ldr r3, [pc, #252] @ (8002540 <MX_GPIO_Init+0x18c>)
  5039. 8002444: f8d3 30e0 ldr.w r3, [r3, #224] @ 0xe0
  5040. 8002448: 4a3d ldr r2, [pc, #244] @ (8002540 <MX_GPIO_Init+0x18c>)
  5041. 800244a: f043 0302 orr.w r3, r3, #2
  5042. 800244e: f8c2 30e0 str.w r3, [r2, #224] @ 0xe0
  5043. 8002452: 4b3b ldr r3, [pc, #236] @ (8002540 <MX_GPIO_Init+0x18c>)
  5044. 8002454: f8d3 30e0 ldr.w r3, [r3, #224] @ 0xe0
  5045. 8002458: f003 0302 and.w r3, r3, #2
  5046. 800245c: 60bb str r3, [r7, #8]
  5047. 800245e: 68bb ldr r3, [r7, #8]
  5048. __HAL_RCC_GPIOD_CLK_ENABLE();
  5049. 8002460: 4b37 ldr r3, [pc, #220] @ (8002540 <MX_GPIO_Init+0x18c>)
  5050. 8002462: f8d3 30e0 ldr.w r3, [r3, #224] @ 0xe0
  5051. 8002466: 4a36 ldr r2, [pc, #216] @ (8002540 <MX_GPIO_Init+0x18c>)
  5052. 8002468: f043 0308 orr.w r3, r3, #8
  5053. 800246c: f8c2 30e0 str.w r3, [r2, #224] @ 0xe0
  5054. 8002470: 4b33 ldr r3, [pc, #204] @ (8002540 <MX_GPIO_Init+0x18c>)
  5055. 8002472: f8d3 30e0 ldr.w r3, [r3, #224] @ 0xe0
  5056. 8002476: f003 0308 and.w r3, r3, #8
  5057. 800247a: 607b str r3, [r7, #4]
  5058. 800247c: 687b ldr r3, [r7, #4]
  5059. /*Configure GPIO pin Output Level */
  5060. HAL_GPIO_WritePin(GPIOE, GPIO_PIN_2|GPIO_PIN_3|GPIO_PIN_4|GPIO_PIN_5, GPIO_PIN_RESET);
  5061. 800247e: 2200 movs r2, #0
  5062. 8002480: 213c movs r1, #60 @ 0x3c
  5063. 8002482: 4830 ldr r0, [pc, #192] @ (8002544 <MX_GPIO_Init+0x190>)
  5064. 8002484: f007 fe8c bl 800a1a0 <HAL_GPIO_WritePin>
  5065. /*Configure GPIO pin Output Level */
  5066. HAL_GPIO_WritePin(GPIOD, GPIO_PIN_11|GPIO_PIN_12|GPIO_PIN_13|GPIO_PIN_14, GPIO_PIN_RESET);
  5067. 8002488: 2200 movs r2, #0
  5068. 800248a: f44f 41f0 mov.w r1, #30720 @ 0x7800
  5069. 800248e: 482e ldr r0, [pc, #184] @ (8002548 <MX_GPIO_Init+0x194>)
  5070. 8002490: f007 fe86 bl 800a1a0 <HAL_GPIO_WritePin>
  5071. /*Configure GPIO pins : PE2 PE3 PE4 PE5 */
  5072. GPIO_InitStruct.Pin = GPIO_PIN_2|GPIO_PIN_3|GPIO_PIN_4|GPIO_PIN_5;
  5073. 8002494: 233c movs r3, #60 @ 0x3c
  5074. 8002496: 61fb str r3, [r7, #28]
  5075. GPIO_InitStruct.Mode = GPIO_MODE_OUTPUT_PP;
  5076. 8002498: 2301 movs r3, #1
  5077. 800249a: 623b str r3, [r7, #32]
  5078. GPIO_InitStruct.Pull = GPIO_NOPULL;
  5079. 800249c: 2300 movs r3, #0
  5080. 800249e: 627b str r3, [r7, #36] @ 0x24
  5081. GPIO_InitStruct.Speed = GPIO_SPEED_FREQ_LOW;
  5082. 80024a0: 2300 movs r3, #0
  5083. 80024a2: 62bb str r3, [r7, #40] @ 0x28
  5084. HAL_GPIO_Init(GPIOE, &GPIO_InitStruct);
  5085. 80024a4: f107 031c add.w r3, r7, #28
  5086. 80024a8: 4619 mov r1, r3
  5087. 80024aa: 4826 ldr r0, [pc, #152] @ (8002544 <MX_GPIO_Init+0x190>)
  5088. 80024ac: f007 fcb0 bl 8009e10 <HAL_GPIO_Init>
  5089. /*Configure GPIO pins : PD11 PD12 PD13 PD14 */
  5090. GPIO_InitStruct.Pin = GPIO_PIN_11|GPIO_PIN_12|GPIO_PIN_13|GPIO_PIN_14;
  5091. 80024b0: f44f 43f0 mov.w r3, #30720 @ 0x7800
  5092. 80024b4: 61fb str r3, [r7, #28]
  5093. GPIO_InitStruct.Mode = GPIO_MODE_OUTPUT_PP;
  5094. 80024b6: 2301 movs r3, #1
  5095. 80024b8: 623b str r3, [r7, #32]
  5096. GPIO_InitStruct.Pull = GPIO_NOPULL;
  5097. 80024ba: 2300 movs r3, #0
  5098. 80024bc: 627b str r3, [r7, #36] @ 0x24
  5099. GPIO_InitStruct.Speed = GPIO_SPEED_FREQ_LOW;
  5100. 80024be: 2300 movs r3, #0
  5101. 80024c0: 62bb str r3, [r7, #40] @ 0x28
  5102. HAL_GPIO_Init(GPIOD, &GPIO_InitStruct);
  5103. 80024c2: f107 031c add.w r3, r7, #28
  5104. 80024c6: 4619 mov r1, r3
  5105. 80024c8: 481f ldr r0, [pc, #124] @ (8002548 <MX_GPIO_Init+0x194>)
  5106. 80024ca: f007 fca1 bl 8009e10 <HAL_GPIO_Init>
  5107. /*Configure GPIO pins : PD1 PD2 PD4 */
  5108. GPIO_InitStruct.Pin = GPIO_PIN_1|GPIO_PIN_2|GPIO_PIN_4;
  5109. 80024ce: 2316 movs r3, #22
  5110. 80024d0: 61fb str r3, [r7, #28]
  5111. GPIO_InitStruct.Mode = GPIO_MODE_INPUT;
  5112. 80024d2: 2300 movs r3, #0
  5113. 80024d4: 623b str r3, [r7, #32]
  5114. GPIO_InitStruct.Pull = GPIO_NOPULL;
  5115. 80024d6: 2300 movs r3, #0
  5116. 80024d8: 627b str r3, [r7, #36] @ 0x24
  5117. HAL_GPIO_Init(GPIOD, &GPIO_InitStruct);
  5118. 80024da: f107 031c add.w r3, r7, #28
  5119. 80024de: 4619 mov r1, r3
  5120. 80024e0: 4819 ldr r0, [pc, #100] @ (8002548 <MX_GPIO_Init+0x194>)
  5121. 80024e2: f007 fc95 bl 8009e10 <HAL_GPIO_Init>
  5122. /* USER CODE BEGIN MX_GPIO_Init_2 */
  5123. HAL_GPIO_WritePin(GPIOE, GPIO_PIN_2|GPIO_PIN_3|GPIO_PIN_4|GPIO_PIN_5, GPIO_PIN_RESET);
  5124. 80024e6: 2200 movs r2, #0
  5125. 80024e8: 213c movs r1, #60 @ 0x3c
  5126. 80024ea: 4816 ldr r0, [pc, #88] @ (8002544 <MX_GPIO_Init+0x190>)
  5127. 80024ec: f007 fe58 bl 800a1a0 <HAL_GPIO_WritePin>
  5128. GPIO_InitStruct.Pin = GPIO_PIN_14|GPIO_PIN_15;
  5129. 80024f0: f44f 4340 mov.w r3, #49152 @ 0xc000
  5130. 80024f4: 61fb str r3, [r7, #28]
  5131. GPIO_InitStruct.Mode = GPIO_MODE_OUTPUT_PP;
  5132. 80024f6: 2301 movs r3, #1
  5133. 80024f8: 623b str r3, [r7, #32]
  5134. GPIO_InitStruct.Pull = GPIO_PULLUP;
  5135. 80024fa: 2301 movs r3, #1
  5136. 80024fc: 627b str r3, [r7, #36] @ 0x24
  5137. GPIO_InitStruct.Speed = GPIO_SPEED_FREQ_LOW;
  5138. 80024fe: 2300 movs r3, #0
  5139. 8002500: 62bb str r3, [r7, #40] @ 0x28
  5140. HAL_GPIO_Init(GPIOE, &GPIO_InitStruct);
  5141. 8002502: f107 031c add.w r3, r7, #28
  5142. 8002506: 4619 mov r1, r3
  5143. 8002508: 480e ldr r0, [pc, #56] @ (8002544 <MX_GPIO_Init+0x190>)
  5144. 800250a: f007 fc81 bl 8009e10 <HAL_GPIO_Init>
  5145. HAL_GPIO_WritePin(GPIOE, GPIO_PIN_14, GPIO_PIN_RESET);
  5146. 800250e: 2200 movs r2, #0
  5147. 8002510: f44f 4180 mov.w r1, #16384 @ 0x4000
  5148. 8002514: 480b ldr r0, [pc, #44] @ (8002544 <MX_GPIO_Init+0x190>)
  5149. 8002516: f007 fe43 bl 800a1a0 <HAL_GPIO_WritePin>
  5150. HAL_Delay(100);
  5151. 800251a: 2064 movs r0, #100 @ 0x64
  5152. 800251c: f003 f954 bl 80057c8 <HAL_Delay>
  5153. HAL_GPIO_WritePin(GPIOE, GPIO_PIN_14, GPIO_PIN_SET);
  5154. 8002520: 2201 movs r2, #1
  5155. 8002522: f44f 4180 mov.w r1, #16384 @ 0x4000
  5156. 8002526: 4807 ldr r0, [pc, #28] @ (8002544 <MX_GPIO_Init+0x190>)
  5157. 8002528: f007 fe3a bl 800a1a0 <HAL_GPIO_WritePin>
  5158. HAL_GPIO_WritePin(GPIOE, GPIO_PIN_15, GPIO_PIN_SET);
  5159. 800252c: 2201 movs r2, #1
  5160. 800252e: f44f 4100 mov.w r1, #32768 @ 0x8000
  5161. 8002532: 4804 ldr r0, [pc, #16] @ (8002544 <MX_GPIO_Init+0x190>)
  5162. 8002534: f007 fe34 bl 800a1a0 <HAL_GPIO_WritePin>
  5163. /* USER CODE END MX_GPIO_Init_2 */
  5164. }
  5165. 8002538: bf00 nop
  5166. 800253a: 3730 adds r7, #48 @ 0x30
  5167. 800253c: 46bd mov sp, r7
  5168. 800253e: bd80 pop {r7, pc}
  5169. 8002540: 58024400 .word 0x58024400
  5170. 8002544: 58021000 .word 0x58021000
  5171. 8002548: 58020c00 .word 0x58020c00
  5172. 0800254c <StartDefaultTask>:
  5173. * @param argument: Not used
  5174. * @retval None
  5175. */
  5176. /* USER CODE END Header_StartDefaultTask */
  5177. void StartDefaultTask(void *argument)
  5178. {
  5179. 800254c: b580 push {r7, lr}
  5180. 800254e: b082 sub sp, #8
  5181. 8002550: af00 add r7, sp, #0
  5182. 8002552: 6078 str r0, [r7, #4]
  5183. /* init code for LWIP */
  5184. MX_LWIP_Init();
  5185. 8002554: f00d ffb8 bl 80104c8 <MX_LWIP_Init>
  5186. /* USER CODE BEGIN 5 */
  5187. /* Infinite loop */
  5188. for(;;)
  5189. {
  5190. osDelay(pdMS_TO_TICKS(1000));
  5191. 8002558: f44f 707a mov.w r0, #1000 @ 0x3e8
  5192. 800255c: f00e ff87 bl 801146e <osDelay>
  5193. 8002560: e7fa b.n 8002558 <StartDefaultTask+0xc>
  5194. ...
  5195. 08002564 <relay1TimerCallback>:
  5196. /* USER CODE END 5 */
  5197. }
  5198. /* relay1TimerCallback function */
  5199. void relay1TimerCallback(void *argument)
  5200. {
  5201. 8002564: b580 push {r7, lr}
  5202. 8002566: b082 sub sp, #8
  5203. 8002568: af00 add r7, sp, #0
  5204. 800256a: 6078 str r0, [r7, #4]
  5205. /* USER CODE BEGIN relay1TimerCallback */
  5206. HAL_GPIO_WritePin(GPIOE, GPIO_PIN_5, GPIO_PIN_RESET);
  5207. 800256c: 2200 movs r2, #0
  5208. 800256e: 2120 movs r1, #32
  5209. 8002570: 4803 ldr r0, [pc, #12] @ (8002580 <relay1TimerCallback+0x1c>)
  5210. 8002572: f007 fe15 bl 800a1a0 <HAL_GPIO_WritePin>
  5211. /* USER CODE END relay1TimerCallback */
  5212. }
  5213. 8002576: bf00 nop
  5214. 8002578: 3708 adds r7, #8
  5215. 800257a: 46bd mov sp, r7
  5216. 800257c: bd80 pop {r7, pc}
  5217. 800257e: bf00 nop
  5218. 8002580: 58021000 .word 0x58021000
  5219. 08002584 <relay2TimerCallback>:
  5220. /* relay2TimerCallback function */
  5221. void relay2TimerCallback(void *argument)
  5222. {
  5223. 8002584: b580 push {r7, lr}
  5224. 8002586: b082 sub sp, #8
  5225. 8002588: af00 add r7, sp, #0
  5226. 800258a: 6078 str r0, [r7, #4]
  5227. /* USER CODE BEGIN relay2TimerCallback */
  5228. HAL_GPIO_WritePin(GPIOE, GPIO_PIN_3, GPIO_PIN_RESET);
  5229. 800258c: 2200 movs r2, #0
  5230. 800258e: 2108 movs r1, #8
  5231. 8002590: 4803 ldr r0, [pc, #12] @ (80025a0 <relay2TimerCallback+0x1c>)
  5232. 8002592: f007 fe05 bl 800a1a0 <HAL_GPIO_WritePin>
  5233. /* USER CODE END relay2TimerCallback */
  5234. }
  5235. 8002596: bf00 nop
  5236. 8002598: 3708 adds r7, #8
  5237. 800259a: 46bd mov sp, r7
  5238. 800259c: bd80 pop {r7, pc}
  5239. 800259e: bf00 nop
  5240. 80025a0: 58021000 .word 0x58021000
  5241. 080025a4 <relay3TimerCallback>:
  5242. /* relay3TimerCallback function */
  5243. void relay3TimerCallback(void *argument)
  5244. {
  5245. 80025a4: b580 push {r7, lr}
  5246. 80025a6: b082 sub sp, #8
  5247. 80025a8: af00 add r7, sp, #0
  5248. 80025aa: 6078 str r0, [r7, #4]
  5249. /* USER CODE BEGIN relay3TimerCallback */
  5250. HAL_GPIO_WritePin(GPIOE, GPIO_PIN_4, GPIO_PIN_RESET);
  5251. 80025ac: 2200 movs r2, #0
  5252. 80025ae: 2110 movs r1, #16
  5253. 80025b0: 4803 ldr r0, [pc, #12] @ (80025c0 <relay3TimerCallback+0x1c>)
  5254. 80025b2: f007 fdf5 bl 800a1a0 <HAL_GPIO_WritePin>
  5255. /* USER CODE END relay3TimerCallback */
  5256. }
  5257. 80025b6: bf00 nop
  5258. 80025b8: 3708 adds r7, #8
  5259. 80025ba: 46bd mov sp, r7
  5260. 80025bc: bd80 pop {r7, pc}
  5261. 80025be: bf00 nop
  5262. 80025c0: 58021000 .word 0x58021000
  5263. 080025c4 <relay4TimerCallback>:
  5264. /* relay4TimerCallback function */
  5265. void relay4TimerCallback(void *argument)
  5266. {
  5267. 80025c4: b580 push {r7, lr}
  5268. 80025c6: b082 sub sp, #8
  5269. 80025c8: af00 add r7, sp, #0
  5270. 80025ca: 6078 str r0, [r7, #4]
  5271. /* USER CODE BEGIN relay4TimerCallback */
  5272. HAL_GPIO_WritePin(GPIOE, GPIO_PIN_2, GPIO_PIN_RESET);
  5273. 80025cc: 2200 movs r2, #0
  5274. 80025ce: 2104 movs r1, #4
  5275. 80025d0: 4803 ldr r0, [pc, #12] @ (80025e0 <relay4TimerCallback+0x1c>)
  5276. 80025d2: f007 fde5 bl 800a1a0 <HAL_GPIO_WritePin>
  5277. /* USER CODE END relay4TimerCallback */
  5278. }
  5279. 80025d6: bf00 nop
  5280. 80025d8: 3708 adds r7, #8
  5281. 80025da: 46bd mov sp, r7
  5282. 80025dc: bd80 pop {r7, pc}
  5283. 80025de: bf00 nop
  5284. 80025e0: 58021000 .word 0x58021000
  5285. 080025e4 <MPU_Config>:
  5286. /* MPU Configuration */
  5287. void MPU_Config(void)
  5288. {
  5289. 80025e4: b580 push {r7, lr}
  5290. 80025e6: b084 sub sp, #16
  5291. 80025e8: af00 add r7, sp, #0
  5292. MPU_Region_InitTypeDef MPU_InitStruct = {0};
  5293. 80025ea: 463b mov r3, r7
  5294. 80025ec: 2200 movs r2, #0
  5295. 80025ee: 601a str r2, [r3, #0]
  5296. 80025f0: 605a str r2, [r3, #4]
  5297. 80025f2: 609a str r2, [r3, #8]
  5298. 80025f4: 60da str r2, [r3, #12]
  5299. /* Disables the MPU */
  5300. HAL_MPU_Disable();
  5301. 80025f6: f003 fa0b bl 8005a10 <HAL_MPU_Disable>
  5302. /** Initializes and configures the Region and the memory to be protected
  5303. */
  5304. MPU_InitStruct.Enable = MPU_REGION_ENABLE;
  5305. 80025fa: 2301 movs r3, #1
  5306. 80025fc: 703b strb r3, [r7, #0]
  5307. MPU_InitStruct.Number = MPU_REGION_NUMBER0;
  5308. 80025fe: 2300 movs r3, #0
  5309. 8002600: 707b strb r3, [r7, #1]
  5310. MPU_InitStruct.BaseAddress = 0x0;
  5311. 8002602: 2300 movs r3, #0
  5312. 8002604: 607b str r3, [r7, #4]
  5313. MPU_InitStruct.Size = MPU_REGION_SIZE_4GB;
  5314. 8002606: 231f movs r3, #31
  5315. 8002608: 723b strb r3, [r7, #8]
  5316. MPU_InitStruct.SubRegionDisable = 0x87;
  5317. 800260a: 2387 movs r3, #135 @ 0x87
  5318. 800260c: 727b strb r3, [r7, #9]
  5319. MPU_InitStruct.TypeExtField = MPU_TEX_LEVEL0;
  5320. 800260e: 2300 movs r3, #0
  5321. 8002610: 72bb strb r3, [r7, #10]
  5322. MPU_InitStruct.AccessPermission = MPU_REGION_NO_ACCESS;
  5323. 8002612: 2300 movs r3, #0
  5324. 8002614: 72fb strb r3, [r7, #11]
  5325. MPU_InitStruct.DisableExec = MPU_INSTRUCTION_ACCESS_DISABLE;
  5326. 8002616: 2301 movs r3, #1
  5327. 8002618: 733b strb r3, [r7, #12]
  5328. MPU_InitStruct.IsShareable = MPU_ACCESS_SHAREABLE;
  5329. 800261a: 2301 movs r3, #1
  5330. 800261c: 737b strb r3, [r7, #13]
  5331. MPU_InitStruct.IsCacheable = MPU_ACCESS_NOT_CACHEABLE;
  5332. 800261e: 2300 movs r3, #0
  5333. 8002620: 73bb strb r3, [r7, #14]
  5334. MPU_InitStruct.IsBufferable = MPU_ACCESS_NOT_BUFFERABLE;
  5335. 8002622: 2300 movs r3, #0
  5336. 8002624: 73fb strb r3, [r7, #15]
  5337. HAL_MPU_ConfigRegion(&MPU_InitStruct);
  5338. 8002626: 463b mov r3, r7
  5339. 8002628: 4618 mov r0, r3
  5340. 800262a: f003 fa29 bl 8005a80 <HAL_MPU_ConfigRegion>
  5341. /** Initializes and configures the Region and the memory to be protected
  5342. */
  5343. MPU_InitStruct.Number = MPU_REGION_NUMBER1;
  5344. 800262e: 2301 movs r3, #1
  5345. 8002630: 707b strb r3, [r7, #1]
  5346. MPU_InitStruct.BaseAddress = 0x24020000;
  5347. 8002632: 4b13 ldr r3, [pc, #76] @ (8002680 <MPU_Config+0x9c>)
  5348. 8002634: 607b str r3, [r7, #4]
  5349. MPU_InitStruct.Size = MPU_REGION_SIZE_128KB;
  5350. 8002636: 2310 movs r3, #16
  5351. 8002638: 723b strb r3, [r7, #8]
  5352. MPU_InitStruct.SubRegionDisable = 0x0;
  5353. 800263a: 2300 movs r3, #0
  5354. 800263c: 727b strb r3, [r7, #9]
  5355. MPU_InitStruct.TypeExtField = MPU_TEX_LEVEL1;
  5356. 800263e: 2301 movs r3, #1
  5357. 8002640: 72bb strb r3, [r7, #10]
  5358. MPU_InitStruct.AccessPermission = MPU_REGION_FULL_ACCESS;
  5359. 8002642: 2303 movs r3, #3
  5360. 8002644: 72fb strb r3, [r7, #11]
  5361. MPU_InitStruct.IsShareable = MPU_ACCESS_NOT_SHAREABLE;
  5362. 8002646: 2300 movs r3, #0
  5363. 8002648: 737b strb r3, [r7, #13]
  5364. HAL_MPU_ConfigRegion(&MPU_InitStruct);
  5365. 800264a: 463b mov r3, r7
  5366. 800264c: 4618 mov r0, r3
  5367. 800264e: f003 fa17 bl 8005a80 <HAL_MPU_ConfigRegion>
  5368. /** Initializes and configures the Region and the memory to be protected
  5369. */
  5370. MPU_InitStruct.Number = MPU_REGION_NUMBER2;
  5371. 8002652: 2302 movs r3, #2
  5372. 8002654: 707b strb r3, [r7, #1]
  5373. MPU_InitStruct.BaseAddress = 0x24040000;
  5374. 8002656: 4b0b ldr r3, [pc, #44] @ (8002684 <MPU_Config+0xa0>)
  5375. 8002658: 607b str r3, [r7, #4]
  5376. MPU_InitStruct.Size = MPU_REGION_SIZE_512B;
  5377. 800265a: 2308 movs r3, #8
  5378. 800265c: 723b strb r3, [r7, #8]
  5379. MPU_InitStruct.TypeExtField = MPU_TEX_LEVEL0;
  5380. 800265e: 2300 movs r3, #0
  5381. 8002660: 72bb strb r3, [r7, #10]
  5382. MPU_InitStruct.IsShareable = MPU_ACCESS_SHAREABLE;
  5383. 8002662: 2301 movs r3, #1
  5384. 8002664: 737b strb r3, [r7, #13]
  5385. MPU_InitStruct.IsBufferable = MPU_ACCESS_BUFFERABLE;
  5386. 8002666: 2301 movs r3, #1
  5387. 8002668: 73fb strb r3, [r7, #15]
  5388. HAL_MPU_ConfigRegion(&MPU_InitStruct);
  5389. 800266a: 463b mov r3, r7
  5390. 800266c: 4618 mov r0, r3
  5391. 800266e: f003 fa07 bl 8005a80 <HAL_MPU_ConfigRegion>
  5392. /* Enables the MPU */
  5393. HAL_MPU_Enable(MPU_PRIVILEGED_DEFAULT);
  5394. 8002672: 2004 movs r0, #4
  5395. 8002674: f003 f9e4 bl 8005a40 <HAL_MPU_Enable>
  5396. }
  5397. 8002678: bf00 nop
  5398. 800267a: 3710 adds r7, #16
  5399. 800267c: 46bd mov sp, r7
  5400. 800267e: bd80 pop {r7, pc}
  5401. 8002680: 24020000 .word 0x24020000
  5402. 8002684: 24040000 .word 0x24040000
  5403. 08002688 <HAL_TIM_PeriodElapsedCallback>:
  5404. * a global variable "uwTick" used as application time base.
  5405. * @param htim : TIM handle
  5406. * @retval None
  5407. */
  5408. void HAL_TIM_PeriodElapsedCallback(TIM_HandleTypeDef *htim)
  5409. {
  5410. 8002688: b580 push {r7, lr}
  5411. 800268a: b082 sub sp, #8
  5412. 800268c: af00 add r7, sp, #0
  5413. 800268e: 6078 str r0, [r7, #4]
  5414. /* USER CODE BEGIN Callback 0 */
  5415. /* USER CODE END Callback 0 */
  5416. if (htim->Instance == TIM6) {
  5417. 8002690: 687b ldr r3, [r7, #4]
  5418. 8002692: 681b ldr r3, [r3, #0]
  5419. 8002694: 4a09 ldr r2, [pc, #36] @ (80026bc <HAL_TIM_PeriodElapsedCallback+0x34>)
  5420. 8002696: 4293 cmp r3, r2
  5421. 8002698: d101 bne.n 800269e <HAL_TIM_PeriodElapsedCallback+0x16>
  5422. HAL_IncTick();
  5423. 800269a: f003 f875 bl 8005788 <HAL_IncTick>
  5424. }
  5425. /* USER CODE BEGIN Callback 1 */
  5426. if (htim->Instance == TIM6) {
  5427. 800269e: 687b ldr r3, [r7, #4]
  5428. 80026a0: 681b ldr r3, [r3, #0]
  5429. 80026a2: 4a06 ldr r2, [pc, #24] @ (80026bc <HAL_TIM_PeriodElapsedCallback+0x34>)
  5430. 80026a4: 4293 cmp r3, r2
  5431. 80026a6: d104 bne.n 80026b2 <HAL_TIM_PeriodElapsedCallback+0x2a>
  5432. MilliTimer++;
  5433. 80026a8: 4b05 ldr r3, [pc, #20] @ (80026c0 <HAL_TIM_PeriodElapsedCallback+0x38>)
  5434. 80026aa: 681b ldr r3, [r3, #0]
  5435. 80026ac: 3301 adds r3, #1
  5436. 80026ae: 4a04 ldr r2, [pc, #16] @ (80026c0 <HAL_TIM_PeriodElapsedCallback+0x38>)
  5437. 80026b0: 6013 str r3, [r2, #0]
  5438. }
  5439. /* USER CODE END Callback 1 */
  5440. }
  5441. 80026b2: bf00 nop
  5442. 80026b4: 3708 adds r7, #8
  5443. 80026b6: 46bd mov sp, r7
  5444. 80026b8: bd80 pop {r7, pc}
  5445. 80026ba: bf00 nop
  5446. 80026bc: 40001000 .word 0x40001000
  5447. 80026c0: 2402b114 .word 0x2402b114
  5448. 080026c4 <Error_Handler>:
  5449. /**
  5450. * @brief This function is executed in case of error occurrence.
  5451. * @retval None
  5452. */
  5453. void Error_Handler(void)
  5454. {
  5455. 80026c4: b580 push {r7, lr}
  5456. 80026c6: af00 add r7, sp, #0
  5457. __ASM volatile ("cpsid i" : : : "memory");
  5458. 80026c8: b672 cpsid i
  5459. }
  5460. 80026ca: bf00 nop
  5461. /* USER CODE BEGIN Error_Handler_Debug */
  5462. /* User can add his own implementation to report the HAL error return state */
  5463. __disable_irq();
  5464. NVIC_SystemReset();
  5465. 80026cc: f7ff faf4 bl 8001cb8 <__NVIC_SystemReset>
  5466. 080026d0 <__NVIC_SystemReset>:
  5467. {
  5468. 80026d0: b480 push {r7}
  5469. 80026d2: af00 add r7, sp, #0
  5470. __ASM volatile ("dsb 0xF":::"memory");
  5471. 80026d4: f3bf 8f4f dsb sy
  5472. }
  5473. 80026d8: bf00 nop
  5474. (SCB->AIRCR & SCB_AIRCR_PRIGROUP_Msk) |
  5475. 80026da: 4b06 ldr r3, [pc, #24] @ (80026f4 <__NVIC_SystemReset+0x24>)
  5476. 80026dc: 68db ldr r3, [r3, #12]
  5477. 80026de: f403 62e0 and.w r2, r3, #1792 @ 0x700
  5478. SCB->AIRCR = (uint32_t)((0x5FAUL << SCB_AIRCR_VECTKEY_Pos) |
  5479. 80026e2: 4904 ldr r1, [pc, #16] @ (80026f4 <__NVIC_SystemReset+0x24>)
  5480. 80026e4: 4b04 ldr r3, [pc, #16] @ (80026f8 <__NVIC_SystemReset+0x28>)
  5481. 80026e6: 4313 orrs r3, r2
  5482. 80026e8: 60cb str r3, [r1, #12]
  5483. __ASM volatile ("dsb 0xF":::"memory");
  5484. 80026ea: f3bf 8f4f dsb sy
  5485. }
  5486. 80026ee: bf00 nop
  5487. __NOP();
  5488. 80026f0: bf00 nop
  5489. 80026f2: e7fd b.n 80026f0 <__NVIC_SystemReset+0x20>
  5490. 80026f4: e000ed00 .word 0xe000ed00
  5491. 80026f8: 05fa0004 .word 0x05fa0004
  5492. 080026fc <MqttClientSubTask>:
  5493. void MqttClientSubTask (void* argument); // mqtt client subscribe task function
  5494. void MqttClientPubTask (void* argument); // mqtt client publish task function
  5495. uint32_t MqttConnectBroker (void); // mqtt broker connect function
  5496. void MqttMessageArrived (MessageData* msg); // mqtt message callback function
  5497. void MqttClientSubTask (void* argument) {
  5498. 80026fc: b580 push {r7, lr}
  5499. 80026fe: b082 sub sp, #8
  5500. 8002700: af00 add r7, sp, #0
  5501. 8002702: 6078 str r0, [r7, #4]
  5502. while (1) {
  5503. // waiting for valid ip address
  5504. if (gnetif.ip_addr.addr == 0 || gnetif.netmask.addr == 0 || gnetif.gw.addr == 0) // system has no valid ip address
  5505. 8002704: 4b16 ldr r3, [pc, #88] @ (8002760 <MqttClientSubTask+0x64>)
  5506. 8002706: 685b ldr r3, [r3, #4]
  5507. 8002708: 2b00 cmp r3, #0
  5508. 800270a: d007 beq.n 800271c <MqttClientSubTask+0x20>
  5509. 800270c: 4b14 ldr r3, [pc, #80] @ (8002760 <MqttClientSubTask+0x64>)
  5510. 800270e: 689b ldr r3, [r3, #8]
  5511. 8002710: 2b00 cmp r3, #0
  5512. 8002712: d003 beq.n 800271c <MqttClientSubTask+0x20>
  5513. 8002714: 4b12 ldr r3, [pc, #72] @ (8002760 <MqttClientSubTask+0x64>)
  5514. 8002716: 68db ldr r3, [r3, #12]
  5515. 8002718: 2b00 cmp r3, #0
  5516. 800271a: d104 bne.n 8002726 <MqttClientSubTask+0x2a>
  5517. {
  5518. osDelay (pdMS_TO_TICKS (1000));
  5519. 800271c: f44f 707a mov.w r0, #1000 @ 0x3e8
  5520. 8002720: f00e fea5 bl 801146e <osDelay>
  5521. continue;
  5522. 8002724: e003 b.n 800272e <MqttClientSubTask+0x32>
  5523. } else {
  5524. printf ("DHCP/Static IP O.K.\n");
  5525. 8002726: 480f ldr r0, [pc, #60] @ (8002764 <MqttClientSubTask+0x68>)
  5526. 8002728: f028 f908 bl 802a93c <puts>
  5527. break;
  5528. 800272c: e000 b.n 8002730 <MqttClientSubTask+0x34>
  5529. if (gnetif.ip_addr.addr == 0 || gnetif.netmask.addr == 0 || gnetif.gw.addr == 0) // system has no valid ip address
  5530. 800272e: e7e9 b.n 8002704 <MqttClientSubTask+0x8>
  5531. }
  5532. }
  5533. while (1) {
  5534. if (!mqttClient.isconnected) {
  5535. 8002730: 4b0d ldr r3, [pc, #52] @ (8002768 <MqttClientSubTask+0x6c>)
  5536. 8002732: 6a1b ldr r3, [r3, #32]
  5537. 8002734: 2b00 cmp r3, #0
  5538. 8002736: d109 bne.n 800274c <MqttClientSubTask+0x50>
  5539. // try to connect to the broker
  5540. if (MqttConnectBroker () != MQTT_SUCCESS) {
  5541. 8002738: f000 fb92 bl 8002e60 <MqttConnectBroker>
  5542. 800273c: 4603 mov r3, r0
  5543. 800273e: 2b00 cmp r3, #0
  5544. 8002740: d0f6 beq.n 8002730 <MqttClientSubTask+0x34>
  5545. osDelay (pdMS_TO_TICKS (1000));
  5546. 8002742: f44f 707a mov.w r0, #1000 @ 0x3e8
  5547. 8002746: f00e fe92 bl 801146e <osDelay>
  5548. 800274a: e7f1 b.n 8002730 <MqttClientSubTask+0x34>
  5549. }
  5550. } else {
  5551. MQTTYield (&mqttClient, 500); // handle timer
  5552. 800274c: f44f 71fa mov.w r1, #500 @ 0x1f4
  5553. 8002750: 4805 ldr r0, [pc, #20] @ (8002768 <MqttClientSubTask+0x6c>)
  5554. 8002752: f025 f9f5 bl 8027b40 <MQTTYield>
  5555. osDelay (pdMS_TO_TICKS (100));
  5556. 8002756: 2064 movs r0, #100 @ 0x64
  5557. 8002758: f00e fe89 bl 801146e <osDelay>
  5558. if (!mqttClient.isconnected) {
  5559. 800275c: e7e8 b.n 8002730 <MqttClientSubTask+0x34>
  5560. 800275e: bf00 nop
  5561. 8002760: 24002254 .word 0x24002254
  5562. 8002764: 0802d4d8 .word 0x0802d4d8
  5563. 8002768: 24000730 .word 0x24000730
  5564. 0800276c <MqttClientPubTask>:
  5565. }
  5566. }
  5567. }
  5568. void MqttClientPubTask (void* argument) {
  5569. 800276c: b590 push {r4, r7, lr}
  5570. 800276e: f5ad 7d19 sub.w sp, sp, #612 @ 0x264
  5571. 8002772: af04 add r7, sp, #16
  5572. 8002774: f507 7314 add.w r3, r7, #592 @ 0x250
  5573. 8002778: f5a3 7313 sub.w r3, r3, #588 @ 0x24c
  5574. 800277c: 6018 str r0, [r3, #0]
  5575. char messageBuffer[512] = { 0x00 };
  5576. 800277e: f507 7314 add.w r3, r7, #592 @ 0x250
  5577. 8002782: f5a3 7305 sub.w r3, r3, #532 @ 0x214
  5578. 8002786: 2200 movs r2, #0
  5579. 8002788: 601a str r2, [r3, #0]
  5580. 800278a: 3304 adds r3, #4
  5581. 800278c: f44f 72fe mov.w r2, #508 @ 0x1fc
  5582. 8002790: 2100 movs r1, #0
  5583. 8002792: 4618 mov r0, r3
  5584. 8002794: f028 f9fc bl 802ab90 <memset>
  5585. char topicTextBuffer[32] = { 0x00 };
  5586. 8002798: f507 7314 add.w r3, r7, #592 @ 0x250
  5587. 800279c: f5a3 730d sub.w r3, r3, #564 @ 0x234
  5588. 80027a0: 2200 movs r2, #0
  5589. 80027a2: 601a str r2, [r3, #0]
  5590. 80027a4: 3304 adds r3, #4
  5591. 80027a6: 2200 movs r2, #0
  5592. 80027a8: 601a str r2, [r3, #0]
  5593. 80027aa: 605a str r2, [r3, #4]
  5594. 80027ac: 609a str r2, [r3, #8]
  5595. 80027ae: 60da str r2, [r3, #12]
  5596. 80027b0: 611a str r2, [r3, #16]
  5597. 80027b2: 615a str r2, [r3, #20]
  5598. 80027b4: 619a str r2, [r3, #24]
  5599. uint32_t bytesInBuffer = 0;
  5600. 80027b6: 2300 movs r3, #0
  5601. 80027b8: f8c7 3248 str.w r3, [r7, #584] @ 0x248
  5602. uint8_t boardNumber = 0;
  5603. 80027bc: 2300 movs r3, #0
  5604. 80027be: f887 324f strb.w r3, [r7, #591] @ 0x24f
  5605. MQTTMessage message;
  5606. while (1) {
  5607. if (mqttClient.isconnected) {
  5608. 80027c2: 4b93 ldr r3, [pc, #588] @ (8002a10 <MqttClientPubTask+0x2a4>)
  5609. 80027c4: 6a1b ldr r3, [r3, #32]
  5610. 80027c6: 2b00 cmp r3, #0
  5611. 80027c8: f000 833d beq.w 8002e46 <MqttClientPubTask+0x6da>
  5612. if (is_link_up ()) {
  5613. 80027cc: f00d fe6c bl 80104a8 <is_link_up>
  5614. 80027d0: 4603 mov r3, r0
  5615. 80027d2: 2b00 cmp r3, #0
  5616. 80027d4: f000 8337 beq.w 8002e46 <MqttClientPubTask+0x6da>
  5617. for (boardNumber = 0; boardNumber < SLAVES_COUNT; boardNumber++) {
  5618. 80027d8: 2300 movs r3, #0
  5619. 80027da: f887 324f strb.w r3, [r7, #591] @ 0x24f
  5620. 80027de: e10e b.n 80029fe <MqttClientPubTask+0x292>
  5621. osMutexAcquire (resMeasurementsMutex, osWaitForever);
  5622. 80027e0: 4b8c ldr r3, [pc, #560] @ (8002a14 <MqttClientPubTask+0x2a8>)
  5623. 80027e2: 681b ldr r3, [r3, #0]
  5624. 80027e4: f04f 31ff mov.w r1, #4294967295 @ 0xffffffff
  5625. 80027e8: 4618 mov r0, r3
  5626. 80027ea: f00e ffd8 bl 801179e <osMutexAcquire>
  5627. RESMeasurements* resMeas = &resMeasurements[boardNumber];
  5628. 80027ee: f897 224f ldrb.w r2, [r7, #591] @ 0x24f
  5629. 80027f2: 4613 mov r3, r2
  5630. 80027f4: 011b lsls r3, r3, #4
  5631. 80027f6: 1a9b subs r3, r3, r2
  5632. 80027f8: 009b lsls r3, r3, #2
  5633. 80027fa: 4a87 ldr r2, [pc, #540] @ (8002a18 <MqttClientPubTask+0x2ac>)
  5634. 80027fc: 4413 add r3, r2
  5635. 80027fe: f8c7 323c str.w r3, [r7, #572] @ 0x23c
  5636. sprintf (topicTextBuffer, "RESmeasurments/%d", boardNumber + 1);
  5637. 8002802: f897 324f ldrb.w r3, [r7, #591] @ 0x24f
  5638. 8002806: 1c5a adds r2, r3, #1
  5639. 8002808: f107 031c add.w r3, r7, #28
  5640. 800280c: 4983 ldr r1, [pc, #524] @ (8002a1c <MqttClientPubTask+0x2b0>)
  5641. 800280e: 4618 mov r0, r3
  5642. 8002810: f028 f89c bl 802a94c <siprintf>
  5643. bytesInBuffer = sprintf (messageBuffer, "{\"voltageRMS\":[%.2f, %.2f, %.2f], ", resMeas->voltageRMS[0], resMeas->voltageRMS[1], resMeas->voltageRMS[2]);
  5644. 8002814: f8d7 323c ldr.w r3, [r7, #572] @ 0x23c
  5645. 8002818: edd3 7a00 vldr s15, [r3]
  5646. 800281c: eeb7 5ae7 vcvt.f64.f32 d5, s15
  5647. 8002820: f8d7 323c ldr.w r3, [r7, #572] @ 0x23c
  5648. 8002824: edd3 7a01 vldr s15, [r3, #4]
  5649. 8002828: eeb7 7ae7 vcvt.f64.f32 d7, s15
  5650. 800282c: f8d7 323c ldr.w r3, [r7, #572] @ 0x23c
  5651. 8002830: edd3 6a02 vldr s13, [r3, #8]
  5652. 8002834: eeb7 6ae6 vcvt.f64.f32 d6, s13
  5653. 8002838: f107 003c add.w r0, r7, #60 @ 0x3c
  5654. 800283c: ed8d 6b02 vstr d6, [sp, #8]
  5655. 8002840: ed8d 7b00 vstr d7, [sp]
  5656. 8002844: ec53 2b15 vmov r2, r3, d5
  5657. 8002848: 4975 ldr r1, [pc, #468] @ (8002a20 <MqttClientPubTask+0x2b4>)
  5658. 800284a: f028 f87f bl 802a94c <siprintf>
  5659. 800284e: 4603 mov r3, r0
  5660. 8002850: f8c7 3248 str.w r3, [r7, #584] @ 0x248
  5661. bytesInBuffer += sprintf (&messageBuffer[bytesInBuffer], "\"voltagePeak\":[%.2f, %.2f, %.2f], ", resMeas->voltagePeak[0], resMeas->voltagePeak[1], resMeas->voltagePeak[2]);
  5662. 8002854: f107 023c add.w r2, r7, #60 @ 0x3c
  5663. 8002858: f8d7 3248 ldr.w r3, [r7, #584] @ 0x248
  5664. 800285c: 18d0 adds r0, r2, r3
  5665. 800285e: f8d7 323c ldr.w r3, [r7, #572] @ 0x23c
  5666. 8002862: edd3 7a03 vldr s15, [r3, #12]
  5667. 8002866: eeb7 5ae7 vcvt.f64.f32 d5, s15
  5668. 800286a: f8d7 323c ldr.w r3, [r7, #572] @ 0x23c
  5669. 800286e: edd3 7a04 vldr s15, [r3, #16]
  5670. 8002872: eeb7 7ae7 vcvt.f64.f32 d7, s15
  5671. 8002876: f8d7 323c ldr.w r3, [r7, #572] @ 0x23c
  5672. 800287a: edd3 6a05 vldr s13, [r3, #20]
  5673. 800287e: eeb7 6ae6 vcvt.f64.f32 d6, s13
  5674. 8002882: ed8d 6b02 vstr d6, [sp, #8]
  5675. 8002886: ed8d 7b00 vstr d7, [sp]
  5676. 800288a: ec53 2b15 vmov r2, r3, d5
  5677. 800288e: 4965 ldr r1, [pc, #404] @ (8002a24 <MqttClientPubTask+0x2b8>)
  5678. 8002890: f028 f85c bl 802a94c <siprintf>
  5679. 8002894: 4603 mov r3, r0
  5680. 8002896: 461a mov r2, r3
  5681. 8002898: f8d7 3248 ldr.w r3, [r7, #584] @ 0x248
  5682. 800289c: 4413 add r3, r2
  5683. 800289e: f8c7 3248 str.w r3, [r7, #584] @ 0x248
  5684. bytesInBuffer += sprintf (&messageBuffer[bytesInBuffer], "\"currentRMS\":[%.3f, %.3f, %.3f], ", resMeas->currentRMS[0], resMeas->currentRMS[1], resMeas->currentRMS[2]);
  5685. 80028a2: f107 023c add.w r2, r7, #60 @ 0x3c
  5686. 80028a6: f8d7 3248 ldr.w r3, [r7, #584] @ 0x248
  5687. 80028aa: 18d0 adds r0, r2, r3
  5688. 80028ac: f8d7 323c ldr.w r3, [r7, #572] @ 0x23c
  5689. 80028b0: edd3 7a06 vldr s15, [r3, #24]
  5690. 80028b4: eeb7 5ae7 vcvt.f64.f32 d5, s15
  5691. 80028b8: f8d7 323c ldr.w r3, [r7, #572] @ 0x23c
  5692. 80028bc: edd3 7a07 vldr s15, [r3, #28]
  5693. 80028c0: eeb7 7ae7 vcvt.f64.f32 d7, s15
  5694. 80028c4: f8d7 323c ldr.w r3, [r7, #572] @ 0x23c
  5695. 80028c8: edd3 6a08 vldr s13, [r3, #32]
  5696. 80028cc: eeb7 6ae6 vcvt.f64.f32 d6, s13
  5697. 80028d0: ed8d 6b02 vstr d6, [sp, #8]
  5698. 80028d4: ed8d 7b00 vstr d7, [sp]
  5699. 80028d8: ec53 2b15 vmov r2, r3, d5
  5700. 80028dc: 4952 ldr r1, [pc, #328] @ (8002a28 <MqttClientPubTask+0x2bc>)
  5701. 80028de: f028 f835 bl 802a94c <siprintf>
  5702. 80028e2: 4603 mov r3, r0
  5703. 80028e4: 461a mov r2, r3
  5704. 80028e6: f8d7 3248 ldr.w r3, [r7, #584] @ 0x248
  5705. 80028ea: 4413 add r3, r2
  5706. 80028ec: f8c7 3248 str.w r3, [r7, #584] @ 0x248
  5707. bytesInBuffer += sprintf (&messageBuffer[bytesInBuffer], "\"currentPeak\":[%.3f, %.3f, %.3f], ", resMeas->currentPeak[0], resMeas->currentPeak[1], resMeas->currentPeak[2]);
  5708. 80028f0: f107 023c add.w r2, r7, #60 @ 0x3c
  5709. 80028f4: f8d7 3248 ldr.w r3, [r7, #584] @ 0x248
  5710. 80028f8: 18d0 adds r0, r2, r3
  5711. 80028fa: f8d7 323c ldr.w r3, [r7, #572] @ 0x23c
  5712. 80028fe: edd3 7a09 vldr s15, [r3, #36] @ 0x24
  5713. 8002902: eeb7 5ae7 vcvt.f64.f32 d5, s15
  5714. 8002906: f8d7 323c ldr.w r3, [r7, #572] @ 0x23c
  5715. 800290a: edd3 7a0a vldr s15, [r3, #40] @ 0x28
  5716. 800290e: eeb7 7ae7 vcvt.f64.f32 d7, s15
  5717. 8002912: f8d7 323c ldr.w r3, [r7, #572] @ 0x23c
  5718. 8002916: edd3 6a0b vldr s13, [r3, #44] @ 0x2c
  5719. 800291a: eeb7 6ae6 vcvt.f64.f32 d6, s13
  5720. 800291e: ed8d 6b02 vstr d6, [sp, #8]
  5721. 8002922: ed8d 7b00 vstr d7, [sp]
  5722. 8002926: ec53 2b15 vmov r2, r3, d5
  5723. 800292a: 4940 ldr r1, [pc, #256] @ (8002a2c <MqttClientPubTask+0x2c0>)
  5724. 800292c: f028 f80e bl 802a94c <siprintf>
  5725. 8002930: 4603 mov r3, r0
  5726. 8002932: 461a mov r2, r3
  5727. 8002934: f8d7 3248 ldr.w r3, [r7, #584] @ 0x248
  5728. 8002938: 4413 add r3, r2
  5729. 800293a: f8c7 3248 str.w r3, [r7, #584] @ 0x248
  5730. bytesInBuffer += sprintf (&messageBuffer[bytesInBuffer], "\"power\":[%.2f, %.2f, %.2f], ", resMeas->power[0], resMeas->power[1], resMeas->power[2]);
  5731. 800293e: f107 023c add.w r2, r7, #60 @ 0x3c
  5732. 8002942: f8d7 3248 ldr.w r3, [r7, #584] @ 0x248
  5733. 8002946: 18d0 adds r0, r2, r3
  5734. 8002948: f8d7 323c ldr.w r3, [r7, #572] @ 0x23c
  5735. 800294c: edd3 7a0c vldr s15, [r3, #48] @ 0x30
  5736. 8002950: eeb7 5ae7 vcvt.f64.f32 d5, s15
  5737. 8002954: f8d7 323c ldr.w r3, [r7, #572] @ 0x23c
  5738. 8002958: edd3 7a0d vldr s15, [r3, #52] @ 0x34
  5739. 800295c: eeb7 7ae7 vcvt.f64.f32 d7, s15
  5740. 8002960: f8d7 323c ldr.w r3, [r7, #572] @ 0x23c
  5741. 8002964: edd3 6a0e vldr s13, [r3, #56] @ 0x38
  5742. 8002968: eeb7 6ae6 vcvt.f64.f32 d6, s13
  5743. 800296c: ed8d 6b02 vstr d6, [sp, #8]
  5744. 8002970: ed8d 7b00 vstr d7, [sp]
  5745. 8002974: ec53 2b15 vmov r2, r3, d5
  5746. 8002978: 492d ldr r1, [pc, #180] @ (8002a30 <MqttClientPubTask+0x2c4>)
  5747. 800297a: f027 ffe7 bl 802a94c <siprintf>
  5748. 800297e: 4603 mov r3, r0
  5749. 8002980: 461a mov r2, r3
  5750. 8002982: f8d7 3248 ldr.w r3, [r7, #584] @ 0x248
  5751. 8002986: 4413 add r3, r2
  5752. 8002988: f8c7 3248 str.w r3, [r7, #584] @ 0x248
  5753. bytesInBuffer += sprintf (&messageBuffer[bytesInBuffer], "\"lastSeen\": %ld}", slaveLastSeen[boardNumber]);
  5754. 800298c: f107 023c add.w r2, r7, #60 @ 0x3c
  5755. 8002990: f8d7 3248 ldr.w r3, [r7, #584] @ 0x248
  5756. 8002994: 18d0 adds r0, r2, r3
  5757. 8002996: f897 324f ldrb.w r3, [r7, #591] @ 0x24f
  5758. 800299a: 4a26 ldr r2, [pc, #152] @ (8002a34 <MqttClientPubTask+0x2c8>)
  5759. 800299c: f852 3023 ldr.w r3, [r2, r3, lsl #2]
  5760. 80029a0: 461a mov r2, r3
  5761. 80029a2: 4925 ldr r1, [pc, #148] @ (8002a38 <MqttClientPubTask+0x2cc>)
  5762. 80029a4: f027 ffd2 bl 802a94c <siprintf>
  5763. 80029a8: 4603 mov r3, r0
  5764. 80029aa: 461a mov r2, r3
  5765. 80029ac: f8d7 3248 ldr.w r3, [r7, #584] @ 0x248
  5766. 80029b0: 4413 add r3, r2
  5767. 80029b2: f8c7 3248 str.w r3, [r7, #584] @ 0x248
  5768. osMutexRelease (resMeasurementsMutex);
  5769. 80029b6: 4b17 ldr r3, [pc, #92] @ (8002a14 <MqttClientPubTask+0x2a8>)
  5770. 80029b8: 681b ldr r3, [r3, #0]
  5771. 80029ba: 4618 mov r0, r3
  5772. 80029bc: f00e ff3a bl 8011834 <osMutexRelease>
  5773. message.payload = (void*)messageBuffer;
  5774. 80029c0: f507 7314 add.w r3, r7, #592 @ 0x250
  5775. 80029c4: f5a3 7311 sub.w r3, r3, #580 @ 0x244
  5776. 80029c8: f107 023c add.w r2, r7, #60 @ 0x3c
  5777. 80029cc: 609a str r2, [r3, #8]
  5778. message.payloadlen = strlen (messageBuffer);
  5779. 80029ce: f107 033c add.w r3, r7, #60 @ 0x3c
  5780. 80029d2: 4618 mov r0, r3
  5781. 80029d4: f7fd fce4 bl 80003a0 <strlen>
  5782. 80029d8: 4602 mov r2, r0
  5783. 80029da: f507 7314 add.w r3, r7, #592 @ 0x250
  5784. 80029de: f5a3 7311 sub.w r3, r3, #580 @ 0x244
  5785. 80029e2: 60da str r2, [r3, #12]
  5786. MQTTPublish (&mqttClient, topicTextBuffer, &message); // publish a message
  5787. 80029e4: f107 020c add.w r2, r7, #12
  5788. 80029e8: f107 031c add.w r3, r7, #28
  5789. 80029ec: 4619 mov r1, r3
  5790. 80029ee: 4808 ldr r0, [pc, #32] @ (8002a10 <MqttClientPubTask+0x2a4>)
  5791. 80029f0: f025 fac5 bl 8027f7e <MQTTPublish>
  5792. for (boardNumber = 0; boardNumber < SLAVES_COUNT; boardNumber++) {
  5793. 80029f4: f897 324f ldrb.w r3, [r7, #591] @ 0x24f
  5794. 80029f8: 3301 adds r3, #1
  5795. 80029fa: f887 324f strb.w r3, [r7, #591] @ 0x24f
  5796. 80029fe: f897 324f ldrb.w r3, [r7, #591] @ 0x24f
  5797. 8002a02: 2b03 cmp r3, #3
  5798. 8002a04: f67f aeec bls.w 80027e0 <MqttClientPubTask+0x74>
  5799. }
  5800. for (boardNumber = 0; boardNumber < SLAVES_COUNT + 1; boardNumber++) {
  5801. 8002a08: 2300 movs r3, #0
  5802. 8002a0a: f887 324f strb.w r3, [r7, #591] @ 0x24f
  5803. 8002a0e: e215 b.n 8002e3c <MqttClientPubTask+0x6d0>
  5804. 8002a10: 24000730 .word 0x24000730
  5805. 8002a14: 24002248 .word 0x24002248
  5806. 8002a18: 24002088 .word 0x24002088
  5807. 8002a1c: 0802d4ec .word 0x0802d4ec
  5808. 8002a20: 0802d500 .word 0x0802d500
  5809. 8002a24: 0802d524 .word 0x0802d524
  5810. 8002a28: 0802d548 .word 0x0802d548
  5811. 8002a2c: 0802d56c .word 0x0802d56c
  5812. 8002a30: 0802d590 .word 0x0802d590
  5813. 8002a34: 24002238 .word 0x24002238
  5814. 8002a38: 0802d5b0 .word 0x0802d5b0
  5815. if (boardNumber > 0) {
  5816. 8002a3c: f897 324f ldrb.w r3, [r7, #591] @ 0x24f
  5817. 8002a40: 2b00 cmp r3, #0
  5818. 8002a42: f000 81b3 beq.w 8002dac <MqttClientPubTask+0x640>
  5819. osMutexAcquire (sensorsInfoMutex, osWaitForever);
  5820. 8002a46: 4bc5 ldr r3, [pc, #788] @ (8002d5c <MqttClientPubTask+0x5f0>)
  5821. 8002a48: 681b ldr r3, [r3, #0]
  5822. 8002a4a: f04f 31ff mov.w r1, #4294967295 @ 0xffffffff
  5823. 8002a4e: 4618 mov r0, r3
  5824. 8002a50: f00e fea5 bl 801179e <osMutexAcquire>
  5825. SesnorsInfo* sensors = &sensorsInfo[boardNumber - 1];
  5826. 8002a54: f897 324f ldrb.w r3, [r7, #591] @ 0x24f
  5827. 8002a58: 1e5a subs r2, r3, #1
  5828. 8002a5a: 4613 mov r3, r2
  5829. 8002a5c: 005b lsls r3, r3, #1
  5830. 8002a5e: 4413 add r3, r2
  5831. 8002a60: 011b lsls r3, r3, #4
  5832. 8002a62: 4abf ldr r2, [pc, #764] @ (8002d60 <MqttClientPubTask+0x5f4>)
  5833. 8002a64: 4413 add r3, r2
  5834. 8002a66: f8c7 3240 str.w r3, [r7, #576] @ 0x240
  5835. sprintf (topicTextBuffer, "Sensors/%d", boardNumber);
  5836. 8002a6a: f897 224f ldrb.w r2, [r7, #591] @ 0x24f
  5837. 8002a6e: f107 031c add.w r3, r7, #28
  5838. 8002a72: 49bc ldr r1, [pc, #752] @ (8002d64 <MqttClientPubTask+0x5f8>)
  5839. 8002a74: 4618 mov r0, r3
  5840. 8002a76: f027 ff69 bl 802a94c <siprintf>
  5841. bytesInBuffer = sprintf (messageBuffer, "{\"pvTemperature\":[%.1f, %.1f], ", sensors->pvTemperature[0], sensors->pvTemperature[1]);
  5842. 8002a7a: f8d7 3240 ldr.w r3, [r7, #576] @ 0x240
  5843. 8002a7e: edd3 7a00 vldr s15, [r3]
  5844. 8002a82: eeb7 6ae7 vcvt.f64.f32 d6, s15
  5845. 8002a86: f8d7 3240 ldr.w r3, [r7, #576] @ 0x240
  5846. 8002a8a: edd3 7a01 vldr s15, [r3, #4]
  5847. 8002a8e: eeb7 7ae7 vcvt.f64.f32 d7, s15
  5848. 8002a92: f107 003c add.w r0, r7, #60 @ 0x3c
  5849. 8002a96: ed8d 7b00 vstr d7, [sp]
  5850. 8002a9a: ec53 2b16 vmov r2, r3, d6
  5851. 8002a9e: 49b2 ldr r1, [pc, #712] @ (8002d68 <MqttClientPubTask+0x5fc>)
  5852. 8002aa0: f027 ff54 bl 802a94c <siprintf>
  5853. 8002aa4: 4603 mov r3, r0
  5854. 8002aa6: f8c7 3248 str.w r3, [r7, #584] @ 0x248
  5855. bytesInBuffer += sprintf (&messageBuffer[bytesInBuffer], "\"fanVoltage\":%.2f, ", sensors->fanVoltage);
  5856. 8002aaa: f107 023c add.w r2, r7, #60 @ 0x3c
  5857. 8002aae: f8d7 3248 ldr.w r3, [r7, #584] @ 0x248
  5858. 8002ab2: 18d0 adds r0, r2, r3
  5859. 8002ab4: f8d7 3240 ldr.w r3, [r7, #576] @ 0x240
  5860. 8002ab8: edd3 7a02 vldr s15, [r3, #8]
  5861. 8002abc: eeb7 7ae7 vcvt.f64.f32 d7, s15
  5862. 8002ac0: ec53 2b17 vmov r2, r3, d7
  5863. 8002ac4: 49a9 ldr r1, [pc, #676] @ (8002d6c <MqttClientPubTask+0x600>)
  5864. 8002ac6: f027 ff41 bl 802a94c <siprintf>
  5865. 8002aca: 4603 mov r3, r0
  5866. 8002acc: 461a mov r2, r3
  5867. 8002ace: f8d7 3248 ldr.w r3, [r7, #584] @ 0x248
  5868. 8002ad2: 4413 add r3, r2
  5869. 8002ad4: f8c7 3248 str.w r3, [r7, #584] @ 0x248
  5870. bytesInBuffer += sprintf (&messageBuffer[bytesInBuffer], "\"pvEncoderX\":%.2f, ", sensors->pvEncoderX);
  5871. 8002ad8: f107 023c add.w r2, r7, #60 @ 0x3c
  5872. 8002adc: f8d7 3248 ldr.w r3, [r7, #584] @ 0x248
  5873. 8002ae0: 18d0 adds r0, r2, r3
  5874. 8002ae2: f8d7 3240 ldr.w r3, [r7, #576] @ 0x240
  5875. 8002ae6: edd3 7a03 vldr s15, [r3, #12]
  5876. 8002aea: eeb7 7ae7 vcvt.f64.f32 d7, s15
  5877. 8002aee: ec53 2b17 vmov r2, r3, d7
  5878. 8002af2: 499f ldr r1, [pc, #636] @ (8002d70 <MqttClientPubTask+0x604>)
  5879. 8002af4: f027 ff2a bl 802a94c <siprintf>
  5880. 8002af8: 4603 mov r3, r0
  5881. 8002afa: 461a mov r2, r3
  5882. 8002afc: f8d7 3248 ldr.w r3, [r7, #584] @ 0x248
  5883. 8002b00: 4413 add r3, r2
  5884. 8002b02: f8c7 3248 str.w r3, [r7, #584] @ 0x248
  5885. bytesInBuffer += sprintf (&messageBuffer[bytesInBuffer], "\"pvEncoderY\":%.2f, ", sensors->pvEncoderY);
  5886. 8002b06: f107 023c add.w r2, r7, #60 @ 0x3c
  5887. 8002b0a: f8d7 3248 ldr.w r3, [r7, #584] @ 0x248
  5888. 8002b0e: 18d0 adds r0, r2, r3
  5889. 8002b10: f8d7 3240 ldr.w r3, [r7, #576] @ 0x240
  5890. 8002b14: edd3 7a04 vldr s15, [r3, #16]
  5891. 8002b18: eeb7 7ae7 vcvt.f64.f32 d7, s15
  5892. 8002b1c: ec53 2b17 vmov r2, r3, d7
  5893. 8002b20: 4994 ldr r1, [pc, #592] @ (8002d74 <MqttClientPubTask+0x608>)
  5894. 8002b22: f027 ff13 bl 802a94c <siprintf>
  5895. 8002b26: 4603 mov r3, r0
  5896. 8002b28: 461a mov r2, r3
  5897. 8002b2a: f8d7 3248 ldr.w r3, [r7, #584] @ 0x248
  5898. 8002b2e: 4413 add r3, r2
  5899. 8002b30: f8c7 3248 str.w r3, [r7, #584] @ 0x248
  5900. bytesInBuffer += sprintf (&messageBuffer[bytesInBuffer], "\"motorXStatus\":%d, ", sensors->motorXStatus);
  5901. 8002b34: f107 023c add.w r2, r7, #60 @ 0x3c
  5902. 8002b38: f8d7 3248 ldr.w r3, [r7, #584] @ 0x248
  5903. 8002b3c: 18d0 adds r0, r2, r3
  5904. 8002b3e: f8d7 3240 ldr.w r3, [r7, #576] @ 0x240
  5905. 8002b42: 7d1b ldrb r3, [r3, #20]
  5906. 8002b44: 461a mov r2, r3
  5907. 8002b46: 498c ldr r1, [pc, #560] @ (8002d78 <MqttClientPubTask+0x60c>)
  5908. 8002b48: f027 ff00 bl 802a94c <siprintf>
  5909. 8002b4c: 4603 mov r3, r0
  5910. 8002b4e: 461a mov r2, r3
  5911. 8002b50: f8d7 3248 ldr.w r3, [r7, #584] @ 0x248
  5912. 8002b54: 4413 add r3, r2
  5913. 8002b56: f8c7 3248 str.w r3, [r7, #584] @ 0x248
  5914. bytesInBuffer += sprintf (&messageBuffer[bytesInBuffer], "\"motorYStatus\":%d, ", sensors->motorYStatus);
  5915. 8002b5a: f107 023c add.w r2, r7, #60 @ 0x3c
  5916. 8002b5e: f8d7 3248 ldr.w r3, [r7, #584] @ 0x248
  5917. 8002b62: 18d0 adds r0, r2, r3
  5918. 8002b64: f8d7 3240 ldr.w r3, [r7, #576] @ 0x240
  5919. 8002b68: 7d5b ldrb r3, [r3, #21]
  5920. 8002b6a: 461a mov r2, r3
  5921. 8002b6c: 4983 ldr r1, [pc, #524] @ (8002d7c <MqttClientPubTask+0x610>)
  5922. 8002b6e: f027 feed bl 802a94c <siprintf>
  5923. 8002b72: 4603 mov r3, r0
  5924. 8002b74: 461a mov r2, r3
  5925. 8002b76: f8d7 3248 ldr.w r3, [r7, #584] @ 0x248
  5926. 8002b7a: 4413 add r3, r2
  5927. 8002b7c: f8c7 3248 str.w r3, [r7, #584] @ 0x248
  5928. bytesInBuffer += sprintf (&messageBuffer[bytesInBuffer], "\"motorXAveCurrent\":%.3f, ", sensors->motorXAveCurrent);
  5929. 8002b80: f107 023c add.w r2, r7, #60 @ 0x3c
  5930. 8002b84: f8d7 3248 ldr.w r3, [r7, #584] @ 0x248
  5931. 8002b88: 18d0 adds r0, r2, r3
  5932. 8002b8a: f8d7 3240 ldr.w r3, [r7, #576] @ 0x240
  5933. 8002b8e: edd3 7a06 vldr s15, [r3, #24]
  5934. 8002b92: eeb7 7ae7 vcvt.f64.f32 d7, s15
  5935. 8002b96: ec53 2b17 vmov r2, r3, d7
  5936. 8002b9a: 4979 ldr r1, [pc, #484] @ (8002d80 <MqttClientPubTask+0x614>)
  5937. 8002b9c: f027 fed6 bl 802a94c <siprintf>
  5938. 8002ba0: 4603 mov r3, r0
  5939. 8002ba2: 461a mov r2, r3
  5940. 8002ba4: f8d7 3248 ldr.w r3, [r7, #584] @ 0x248
  5941. 8002ba8: 4413 add r3, r2
  5942. 8002baa: f8c7 3248 str.w r3, [r7, #584] @ 0x248
  5943. bytesInBuffer += sprintf (&messageBuffer[bytesInBuffer], "\"motorYAveCurrent\":%.3f, ", sensors->motorYAveCurrent);
  5944. 8002bae: f107 023c add.w r2, r7, #60 @ 0x3c
  5945. 8002bb2: f8d7 3248 ldr.w r3, [r7, #584] @ 0x248
  5946. 8002bb6: 18d0 adds r0, r2, r3
  5947. 8002bb8: f8d7 3240 ldr.w r3, [r7, #576] @ 0x240
  5948. 8002bbc: edd3 7a07 vldr s15, [r3, #28]
  5949. 8002bc0: eeb7 7ae7 vcvt.f64.f32 d7, s15
  5950. 8002bc4: ec53 2b17 vmov r2, r3, d7
  5951. 8002bc8: 496e ldr r1, [pc, #440] @ (8002d84 <MqttClientPubTask+0x618>)
  5952. 8002bca: f027 febf bl 802a94c <siprintf>
  5953. 8002bce: 4603 mov r3, r0
  5954. 8002bd0: 461a mov r2, r3
  5955. 8002bd2: f8d7 3248 ldr.w r3, [r7, #584] @ 0x248
  5956. 8002bd6: 4413 add r3, r2
  5957. 8002bd8: f8c7 3248 str.w r3, [r7, #584] @ 0x248
  5958. bytesInBuffer += sprintf (&messageBuffer[bytesInBuffer], "\"motorXPeakCurrent\":%.3f, ", sensors->motorXPeakCurrent);
  5959. 8002bdc: f107 023c add.w r2, r7, #60 @ 0x3c
  5960. 8002be0: f8d7 3248 ldr.w r3, [r7, #584] @ 0x248
  5961. 8002be4: 18d0 adds r0, r2, r3
  5962. 8002be6: f8d7 3240 ldr.w r3, [r7, #576] @ 0x240
  5963. 8002bea: edd3 7a08 vldr s15, [r3, #32]
  5964. 8002bee: eeb7 7ae7 vcvt.f64.f32 d7, s15
  5965. 8002bf2: ec53 2b17 vmov r2, r3, d7
  5966. 8002bf6: 4964 ldr r1, [pc, #400] @ (8002d88 <MqttClientPubTask+0x61c>)
  5967. 8002bf8: f027 fea8 bl 802a94c <siprintf>
  5968. 8002bfc: 4603 mov r3, r0
  5969. 8002bfe: 461a mov r2, r3
  5970. 8002c00: f8d7 3248 ldr.w r3, [r7, #584] @ 0x248
  5971. 8002c04: 4413 add r3, r2
  5972. 8002c06: f8c7 3248 str.w r3, [r7, #584] @ 0x248
  5973. bytesInBuffer += sprintf (&messageBuffer[bytesInBuffer], "\"motorYPeakCurrent\":%.3f, ", sensors->motorYPeakCurrent);
  5974. 8002c0a: f107 023c add.w r2, r7, #60 @ 0x3c
  5975. 8002c0e: f8d7 3248 ldr.w r3, [r7, #584] @ 0x248
  5976. 8002c12: 18d0 adds r0, r2, r3
  5977. 8002c14: f8d7 3240 ldr.w r3, [r7, #576] @ 0x240
  5978. 8002c18: edd3 7a09 vldr s15, [r3, #36] @ 0x24
  5979. 8002c1c: eeb7 7ae7 vcvt.f64.f32 d7, s15
  5980. 8002c20: ec53 2b17 vmov r2, r3, d7
  5981. 8002c24: 4959 ldr r1, [pc, #356] @ (8002d8c <MqttClientPubTask+0x620>)
  5982. 8002c26: f027 fe91 bl 802a94c <siprintf>
  5983. 8002c2a: 4603 mov r3, r0
  5984. 8002c2c: 461a mov r2, r3
  5985. 8002c2e: f8d7 3248 ldr.w r3, [r7, #584] @ 0x248
  5986. 8002c32: 4413 add r3, r2
  5987. 8002c34: f8c7 3248 str.w r3, [r7, #584] @ 0x248
  5988. bytesInBuffer += sprintf (&messageBuffer[bytesInBuffer], "\"limitXSwitchUp\":%d, ", sensors->limitXSwitchUp);
  5989. 8002c38: f107 023c add.w r2, r7, #60 @ 0x3c
  5990. 8002c3c: f8d7 3248 ldr.w r3, [r7, #584] @ 0x248
  5991. 8002c40: 18d0 adds r0, r2, r3
  5992. 8002c42: f8d7 3240 ldr.w r3, [r7, #576] @ 0x240
  5993. 8002c46: f893 3028 ldrb.w r3, [r3, #40] @ 0x28
  5994. 8002c4a: 461a mov r2, r3
  5995. 8002c4c: 4950 ldr r1, [pc, #320] @ (8002d90 <MqttClientPubTask+0x624>)
  5996. 8002c4e: f027 fe7d bl 802a94c <siprintf>
  5997. 8002c52: 4603 mov r3, r0
  5998. 8002c54: 461a mov r2, r3
  5999. 8002c56: f8d7 3248 ldr.w r3, [r7, #584] @ 0x248
  6000. 8002c5a: 4413 add r3, r2
  6001. 8002c5c: f8c7 3248 str.w r3, [r7, #584] @ 0x248
  6002. bytesInBuffer += sprintf (&messageBuffer[bytesInBuffer], "\"limitXSwitchDown\":%d, ", sensors->limitXSwitchDown);
  6003. 8002c60: f107 023c add.w r2, r7, #60 @ 0x3c
  6004. 8002c64: f8d7 3248 ldr.w r3, [r7, #584] @ 0x248
  6005. 8002c68: 18d0 adds r0, r2, r3
  6006. 8002c6a: f8d7 3240 ldr.w r3, [r7, #576] @ 0x240
  6007. 8002c6e: f893 3029 ldrb.w r3, [r3, #41] @ 0x29
  6008. 8002c72: 461a mov r2, r3
  6009. 8002c74: 4947 ldr r1, [pc, #284] @ (8002d94 <MqttClientPubTask+0x628>)
  6010. 8002c76: f027 fe69 bl 802a94c <siprintf>
  6011. 8002c7a: 4603 mov r3, r0
  6012. 8002c7c: 461a mov r2, r3
  6013. 8002c7e: f8d7 3248 ldr.w r3, [r7, #584] @ 0x248
  6014. 8002c82: 4413 add r3, r2
  6015. 8002c84: f8c7 3248 str.w r3, [r7, #584] @ 0x248
  6016. bytesInBuffer += sprintf (&messageBuffer[bytesInBuffer], "\"limitXSwitchCenter\":%d, ", sensors->limitXSwitchCenter);
  6017. 8002c88: f107 023c add.w r2, r7, #60 @ 0x3c
  6018. 8002c8c: f8d7 3248 ldr.w r3, [r7, #584] @ 0x248
  6019. 8002c90: 18d0 adds r0, r2, r3
  6020. 8002c92: f8d7 3240 ldr.w r3, [r7, #576] @ 0x240
  6021. 8002c96: f893 302a ldrb.w r3, [r3, #42] @ 0x2a
  6022. 8002c9a: 461a mov r2, r3
  6023. 8002c9c: 493e ldr r1, [pc, #248] @ (8002d98 <MqttClientPubTask+0x62c>)
  6024. 8002c9e: f027 fe55 bl 802a94c <siprintf>
  6025. 8002ca2: 4603 mov r3, r0
  6026. 8002ca4: 461a mov r2, r3
  6027. 8002ca6: f8d7 3248 ldr.w r3, [r7, #584] @ 0x248
  6028. 8002caa: 4413 add r3, r2
  6029. 8002cac: f8c7 3248 str.w r3, [r7, #584] @ 0x248
  6030. bytesInBuffer += sprintf (&messageBuffer[bytesInBuffer], "\"limitYSwitchUp\":%d, ", sensors->limitYSwitchUp);
  6031. 8002cb0: f107 023c add.w r2, r7, #60 @ 0x3c
  6032. 8002cb4: f8d7 3248 ldr.w r3, [r7, #584] @ 0x248
  6033. 8002cb8: 18d0 adds r0, r2, r3
  6034. 8002cba: f8d7 3240 ldr.w r3, [r7, #576] @ 0x240
  6035. 8002cbe: f893 302b ldrb.w r3, [r3, #43] @ 0x2b
  6036. 8002cc2: 461a mov r2, r3
  6037. 8002cc4: 4935 ldr r1, [pc, #212] @ (8002d9c <MqttClientPubTask+0x630>)
  6038. 8002cc6: f027 fe41 bl 802a94c <siprintf>
  6039. 8002cca: 4603 mov r3, r0
  6040. 8002ccc: 461a mov r2, r3
  6041. 8002cce: f8d7 3248 ldr.w r3, [r7, #584] @ 0x248
  6042. 8002cd2: 4413 add r3, r2
  6043. 8002cd4: f8c7 3248 str.w r3, [r7, #584] @ 0x248
  6044. bytesInBuffer += sprintf (&messageBuffer[bytesInBuffer], "\"limitYSwitchDown\":%d, ", sensors->limitYSwitchDown);
  6045. 8002cd8: f107 023c add.w r2, r7, #60 @ 0x3c
  6046. 8002cdc: f8d7 3248 ldr.w r3, [r7, #584] @ 0x248
  6047. 8002ce0: 18d0 adds r0, r2, r3
  6048. 8002ce2: f8d7 3240 ldr.w r3, [r7, #576] @ 0x240
  6049. 8002ce6: f893 302c ldrb.w r3, [r3, #44] @ 0x2c
  6050. 8002cea: 461a mov r2, r3
  6051. 8002cec: 492c ldr r1, [pc, #176] @ (8002da0 <MqttClientPubTask+0x634>)
  6052. 8002cee: f027 fe2d bl 802a94c <siprintf>
  6053. 8002cf2: 4603 mov r3, r0
  6054. 8002cf4: 461a mov r2, r3
  6055. 8002cf6: f8d7 3248 ldr.w r3, [r7, #584] @ 0x248
  6056. 8002cfa: 4413 add r3, r2
  6057. 8002cfc: f8c7 3248 str.w r3, [r7, #584] @ 0x248
  6058. bytesInBuffer += sprintf (&messageBuffer[bytesInBuffer], "\"limitYSwitchCenter\":%d, ", sensors->limitYSwitchCenter);
  6059. 8002d00: f107 023c add.w r2, r7, #60 @ 0x3c
  6060. 8002d04: f8d7 3248 ldr.w r3, [r7, #584] @ 0x248
  6061. 8002d08: 18d0 adds r0, r2, r3
  6062. 8002d0a: f8d7 3240 ldr.w r3, [r7, #576] @ 0x240
  6063. 8002d0e: f893 302d ldrb.w r3, [r3, #45] @ 0x2d
  6064. 8002d12: 461a mov r2, r3
  6065. 8002d14: 4923 ldr r1, [pc, #140] @ (8002da4 <MqttClientPubTask+0x638>)
  6066. 8002d16: f027 fe19 bl 802a94c <siprintf>
  6067. 8002d1a: 4603 mov r3, r0
  6068. 8002d1c: 461a mov r2, r3
  6069. 8002d1e: f8d7 3248 ldr.w r3, [r7, #584] @ 0x248
  6070. 8002d22: 4413 add r3, r2
  6071. 8002d24: f8c7 3248 str.w r3, [r7, #584] @ 0x248
  6072. bytesInBuffer += sprintf (&messageBuffer[bytesInBuffer], "\"powerSupplyFailMask\":%d}", sensors->powerSupplyFailMask);
  6073. 8002d28: f107 023c add.w r2, r7, #60 @ 0x3c
  6074. 8002d2c: f8d7 3248 ldr.w r3, [r7, #584] @ 0x248
  6075. 8002d30: 18d0 adds r0, r2, r3
  6076. 8002d32: f8d7 3240 ldr.w r3, [r7, #576] @ 0x240
  6077. 8002d36: f893 302e ldrb.w r3, [r3, #46] @ 0x2e
  6078. 8002d3a: 461a mov r2, r3
  6079. 8002d3c: 491a ldr r1, [pc, #104] @ (8002da8 <MqttClientPubTask+0x63c>)
  6080. 8002d3e: f027 fe05 bl 802a94c <siprintf>
  6081. 8002d42: 4603 mov r3, r0
  6082. 8002d44: 461a mov r2, r3
  6083. 8002d46: f8d7 3248 ldr.w r3, [r7, #584] @ 0x248
  6084. 8002d4a: 4413 add r3, r2
  6085. 8002d4c: f8c7 3248 str.w r3, [r7, #584] @ 0x248
  6086. osMutexRelease (sensorsInfoMutex);
  6087. 8002d50: 4b02 ldr r3, [pc, #8] @ (8002d5c <MqttClientPubTask+0x5f0>)
  6088. 8002d52: 681b ldr r3, [r3, #0]
  6089. 8002d54: 4618 mov r0, r3
  6090. 8002d56: f00e fd6d bl 8011834 <osMutexRelease>
  6091. 8002d5a: e050 b.n 8002dfe <MqttClientPubTask+0x692>
  6092. 8002d5c: 2400224c .word 0x2400224c
  6093. 8002d60: 24002178 .word 0x24002178
  6094. 8002d64: 0802d5c4 .word 0x0802d5c4
  6095. 8002d68: 0802d5d0 .word 0x0802d5d0
  6096. 8002d6c: 0802d5f0 .word 0x0802d5f0
  6097. 8002d70: 0802d604 .word 0x0802d604
  6098. 8002d74: 0802d618 .word 0x0802d618
  6099. 8002d78: 0802d62c .word 0x0802d62c
  6100. 8002d7c: 0802d640 .word 0x0802d640
  6101. 8002d80: 0802d654 .word 0x0802d654
  6102. 8002d84: 0802d670 .word 0x0802d670
  6103. 8002d88: 0802d68c .word 0x0802d68c
  6104. 8002d8c: 0802d6a8 .word 0x0802d6a8
  6105. 8002d90: 0802d6c4 .word 0x0802d6c4
  6106. 8002d94: 0802d6dc .word 0x0802d6dc
  6107. 8002d98: 0802d6f4 .word 0x0802d6f4
  6108. 8002d9c: 0802d710 .word 0x0802d710
  6109. 8002da0: 0802d728 .word 0x0802d728
  6110. 8002da4: 0802d740 .word 0x0802d740
  6111. 8002da8: 0802d75c .word 0x0802d75c
  6112. } else {
  6113. sprintf (topicTextBuffer, "Sensors/%d", boardNumber);
  6114. 8002dac: f897 224f ldrb.w r2, [r7, #591] @ 0x24f
  6115. 8002db0: f107 031c add.w r3, r7, #28
  6116. 8002db4: 4926 ldr r1, [pc, #152] @ (8002e50 <MqttClientPubTask+0x6e4>)
  6117. 8002db6: 4618 mov r0, r3
  6118. 8002db8: f027 fdc8 bl 802a94c <siprintf>
  6119. uint8_t mainBoardPowerSupplyFailMask = ~((HAL_GPIO_ReadPin (GPIOD, GPIO_PIN_4) << 1) | HAL_GPIO_ReadPin (GPIOD, GPIO_PIN_2)) & 0x3;
  6120. 8002dbc: 2110 movs r1, #16
  6121. 8002dbe: 4825 ldr r0, [pc, #148] @ (8002e54 <MqttClientPubTask+0x6e8>)
  6122. 8002dc0: f007 f9d6 bl 800a170 <HAL_GPIO_ReadPin>
  6123. 8002dc4: 4603 mov r3, r0
  6124. 8002dc6: 005b lsls r3, r3, #1
  6125. 8002dc8: b25c sxtb r4, r3
  6126. 8002dca: 2104 movs r1, #4
  6127. 8002dcc: 4821 ldr r0, [pc, #132] @ (8002e54 <MqttClientPubTask+0x6e8>)
  6128. 8002dce: f007 f9cf bl 800a170 <HAL_GPIO_ReadPin>
  6129. 8002dd2: 4603 mov r3, r0
  6130. 8002dd4: b25b sxtb r3, r3
  6131. 8002dd6: 4323 orrs r3, r4
  6132. 8002dd8: b25b sxtb r3, r3
  6133. 8002dda: 43db mvns r3, r3
  6134. 8002ddc: b25b sxtb r3, r3
  6135. 8002dde: b2db uxtb r3, r3
  6136. 8002de0: f003 0303 and.w r3, r3, #3
  6137. 8002de4: f887 3247 strb.w r3, [r7, #583] @ 0x247
  6138. bytesInBuffer = sprintf (messageBuffer, "{\"powerSupplyFailMask\":%d}", mainBoardPowerSupplyFailMask);
  6139. 8002de8: f897 2247 ldrb.w r2, [r7, #583] @ 0x247
  6140. 8002dec: f107 033c add.w r3, r7, #60 @ 0x3c
  6141. 8002df0: 4919 ldr r1, [pc, #100] @ (8002e58 <MqttClientPubTask+0x6ec>)
  6142. 8002df2: 4618 mov r0, r3
  6143. 8002df4: f027 fdaa bl 802a94c <siprintf>
  6144. 8002df8: 4603 mov r3, r0
  6145. 8002dfa: f8c7 3248 str.w r3, [r7, #584] @ 0x248
  6146. }
  6147. message.payload = (void*)messageBuffer;
  6148. 8002dfe: f507 7314 add.w r3, r7, #592 @ 0x250
  6149. 8002e02: f5a3 7311 sub.w r3, r3, #580 @ 0x244
  6150. 8002e06: f107 023c add.w r2, r7, #60 @ 0x3c
  6151. 8002e0a: 609a str r2, [r3, #8]
  6152. message.payloadlen = strlen (messageBuffer);
  6153. 8002e0c: f107 033c add.w r3, r7, #60 @ 0x3c
  6154. 8002e10: 4618 mov r0, r3
  6155. 8002e12: f7fd fac5 bl 80003a0 <strlen>
  6156. 8002e16: 4602 mov r2, r0
  6157. 8002e18: f507 7314 add.w r3, r7, #592 @ 0x250
  6158. 8002e1c: f5a3 7311 sub.w r3, r3, #580 @ 0x244
  6159. 8002e20: 60da str r2, [r3, #12]
  6160. MQTTPublish (&mqttClient, topicTextBuffer, &message); // publish a message
  6161. 8002e22: f107 020c add.w r2, r7, #12
  6162. 8002e26: f107 031c add.w r3, r7, #28
  6163. 8002e2a: 4619 mov r1, r3
  6164. 8002e2c: 480b ldr r0, [pc, #44] @ (8002e5c <MqttClientPubTask+0x6f0>)
  6165. 8002e2e: f025 f8a6 bl 8027f7e <MQTTPublish>
  6166. for (boardNumber = 0; boardNumber < SLAVES_COUNT + 1; boardNumber++) {
  6167. 8002e32: f897 324f ldrb.w r3, [r7, #591] @ 0x24f
  6168. 8002e36: 3301 adds r3, #1
  6169. 8002e38: f887 324f strb.w r3, [r7, #591] @ 0x24f
  6170. 8002e3c: f897 324f ldrb.w r3, [r7, #591] @ 0x24f
  6171. 8002e40: 2b04 cmp r3, #4
  6172. 8002e42: f67f adfb bls.w 8002a3c <MqttClientPubTask+0x2d0>
  6173. }
  6174. }
  6175. }
  6176. osDelay (pdMS_TO_TICKS (1000));
  6177. 8002e46: f44f 707a mov.w r0, #1000 @ 0x3e8
  6178. 8002e4a: f00e fb10 bl 801146e <osDelay>
  6179. if (mqttClient.isconnected) {
  6180. 8002e4e: e4b8 b.n 80027c2 <MqttClientPubTask+0x56>
  6181. 8002e50: 0802d5c4 .word 0x0802d5c4
  6182. 8002e54: 58020c00 .word 0x58020c00
  6183. 8002e58: 0802d778 .word 0x0802d778
  6184. 8002e5c: 24000730 .word 0x24000730
  6185. 08002e60 <MqttConnectBroker>:
  6186. }
  6187. }
  6188. uint32_t MqttConnectBroker () {
  6189. 8002e60: b580 push {r7, lr}
  6190. 8002e62: b09c sub sp, #112 @ 0x70
  6191. 8002e64: af04 add r7, sp, #16
  6192. uint8_t boardNumber = 0;
  6193. 8002e66: 2300 movs r3, #0
  6194. 8002e68: f887 305f strb.w r3, [r7, #95] @ 0x5f
  6195. int ret;
  6196. NewNetwork (&net);
  6197. 8002e6c: 4839 ldr r0, [pc, #228] @ (8002f54 <MqttConnectBroker+0xf4>)
  6198. 8002e6e: f025 f9bf bl 80281f0 <NewNetwork>
  6199. ret = ConnectNetwork (&net, BROKER_IP, MQTT_PORT);
  6200. 8002e72: f240 725b movw r2, #1883 @ 0x75b
  6201. 8002e76: 4938 ldr r1, [pc, #224] @ (8002f58 <MqttConnectBroker+0xf8>)
  6202. 8002e78: 4836 ldr r0, [pc, #216] @ (8002f54 <MqttConnectBroker+0xf4>)
  6203. 8002e7a: f025 f9d5 bl 8028228 <ConnectNetwork>
  6204. 8002e7e: 65b8 str r0, [r7, #88] @ 0x58
  6205. if (ret != MQTT_SUCCESS) {
  6206. 8002e80: 6dbb ldr r3, [r7, #88] @ 0x58
  6207. 8002e82: 2b00 cmp r3, #0
  6208. 8002e84: d005 beq.n 8002e92 <MqttConnectBroker+0x32>
  6209. printf ("ConnectNetwork failed.\n");
  6210. 8002e86: 4835 ldr r0, [pc, #212] @ (8002f5c <MqttConnectBroker+0xfc>)
  6211. 8002e88: f027 fd58 bl 802a93c <puts>
  6212. return -1;
  6213. 8002e8c: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  6214. 8002e90: e05c b.n 8002f4c <MqttConnectBroker+0xec>
  6215. }
  6216. MQTTClientInit (&mqttClient, &net, 1000, sndBuffer, sizeof (sndBuffer), rcvBuffer, sizeof (rcvBuffer));
  6217. 8002e92: f44f 6380 mov.w r3, #1024 @ 0x400
  6218. 8002e96: 9302 str r3, [sp, #8]
  6219. 8002e98: 4b31 ldr r3, [pc, #196] @ (8002f60 <MqttConnectBroker+0x100>)
  6220. 8002e9a: 9301 str r3, [sp, #4]
  6221. 8002e9c: f44f 6380 mov.w r3, #1024 @ 0x400
  6222. 8002ea0: 9300 str r3, [sp, #0]
  6223. 8002ea2: 4b30 ldr r3, [pc, #192] @ (8002f64 <MqttConnectBroker+0x104>)
  6224. 8002ea4: f44f 727a mov.w r2, #1000 @ 0x3e8
  6225. 8002ea8: 492a ldr r1, [pc, #168] @ (8002f54 <MqttConnectBroker+0xf4>)
  6226. 8002eaa: 482f ldr r0, [pc, #188] @ (8002f68 <MqttConnectBroker+0x108>)
  6227. 8002eac: f024 fada bl 8027464 <MQTTClientInit>
  6228. MQTTPacket_connectData data = MQTTPacket_connectData_initializer;
  6229. 8002eb0: 4a2e ldr r2, [pc, #184] @ (8002f6c <MqttConnectBroker+0x10c>)
  6230. 8002eb2: 463b mov r3, r7
  6231. 8002eb4: 4611 mov r1, r2
  6232. 8002eb6: 2258 movs r2, #88 @ 0x58
  6233. 8002eb8: 4618 mov r0, r3
  6234. 8002eba: f027 ff60 bl 802ad7e <memcpy>
  6235. data.willFlag = 0;
  6236. 8002ebe: 2300 movs r3, #0
  6237. 8002ec0: 76fb strb r3, [r7, #27]
  6238. data.MQTTVersion = 3;
  6239. 8002ec2: 2303 movs r3, #3
  6240. 8002ec4: 723b strb r3, [r7, #8]
  6241. data.clientID.cstring = "test_user1";
  6242. 8002ec6: 4b2a ldr r3, [pc, #168] @ (8002f70 <MqttConnectBroker+0x110>)
  6243. 8002ec8: 60fb str r3, [r7, #12]
  6244. data.username.cstring = "test_user1";
  6245. 8002eca: 4b29 ldr r3, [pc, #164] @ (8002f70 <MqttConnectBroker+0x110>)
  6246. 8002ecc: 643b str r3, [r7, #64] @ 0x40
  6247. data.password.cstring = "1234";
  6248. 8002ece: 4b29 ldr r3, [pc, #164] @ (8002f74 <MqttConnectBroker+0x114>)
  6249. 8002ed0: 64fb str r3, [r7, #76] @ 0x4c
  6250. data.keepAliveInterval = 100;
  6251. 8002ed2: 2364 movs r3, #100 @ 0x64
  6252. 8002ed4: 833b strh r3, [r7, #24]
  6253. data.cleansession = 1;
  6254. 8002ed6: 2301 movs r3, #1
  6255. 8002ed8: 76bb strb r3, [r7, #26]
  6256. ret = MQTTConnect (&mqttClient, &data);
  6257. 8002eda: 463b mov r3, r7
  6258. 8002edc: 4619 mov r1, r3
  6259. 8002ede: 4822 ldr r0, [pc, #136] @ (8002f68 <MqttConnectBroker+0x108>)
  6260. 8002ee0: f024 ff1c bl 8027d1c <MQTTConnect>
  6261. 8002ee4: 65b8 str r0, [r7, #88] @ 0x58
  6262. if (ret != MQTT_SUCCESS) {
  6263. 8002ee6: 6dbb ldr r3, [r7, #88] @ 0x58
  6264. 8002ee8: 2b00 cmp r3, #0
  6265. 8002eea: d008 beq.n 8002efe <MqttConnectBroker+0x9e>
  6266. net_disconnect (&net);
  6267. 8002eec: 4819 ldr r0, [pc, #100] @ (8002f54 <MqttConnectBroker+0xf4>)
  6268. 8002eee: f025 fa24 bl 802833a <net_disconnect>
  6269. printf ("MQTTConnect failed. Code %d\n", ret);
  6270. 8002ef2: 6db9 ldr r1, [r7, #88] @ 0x58
  6271. 8002ef4: 4820 ldr r0, [pc, #128] @ (8002f78 <MqttConnectBroker+0x118>)
  6272. 8002ef6: f027 fcb9 bl 802a86c <iprintf>
  6273. return ret;
  6274. 8002efa: 6dbb ldr r3, [r7, #88] @ 0x58
  6275. 8002efc: e026 b.n 8002f4c <MqttConnectBroker+0xec>
  6276. }
  6277. for (boardNumber = 0; boardNumber < SLAVES_COUNT; boardNumber++) {
  6278. 8002efe: 2300 movs r3, #0
  6279. 8002f00: f887 305f strb.w r3, [r7, #95] @ 0x5f
  6280. 8002f04: e01a b.n 8002f3c <MqttConnectBroker+0xdc>
  6281. ret = MQTTSubscribe (&mqttClient, subscribeTopicNames[boardNumber], QOS0, MqttMessageArrived);
  6282. 8002f06: f897 305f ldrb.w r3, [r7, #95] @ 0x5f
  6283. 8002f0a: 4a1c ldr r2, [pc, #112] @ (8002f7c <MqttConnectBroker+0x11c>)
  6284. 8002f0c: f852 1023 ldr.w r1, [r2, r3, lsl #2]
  6285. 8002f10: 4b1b ldr r3, [pc, #108] @ (8002f80 <MqttConnectBroker+0x120>)
  6286. 8002f12: 2200 movs r2, #0
  6287. 8002f14: 4814 ldr r0, [pc, #80] @ (8002f68 <MqttConnectBroker+0x108>)
  6288. 8002f16: f025 f81c bl 8027f52 <MQTTSubscribe>
  6289. 8002f1a: 65b8 str r0, [r7, #88] @ 0x58
  6290. if (ret != MQTT_SUCCESS) {
  6291. 8002f1c: 6dbb ldr r3, [r7, #88] @ 0x58
  6292. 8002f1e: 2b00 cmp r3, #0
  6293. 8002f20: d007 beq.n 8002f32 <MqttConnectBroker+0xd2>
  6294. net_disconnect (&net);
  6295. 8002f22: 480c ldr r0, [pc, #48] @ (8002f54 <MqttConnectBroker+0xf4>)
  6296. 8002f24: f025 fa09 bl 802833a <net_disconnect>
  6297. printf ("MQTTSubscribe failed.\n");
  6298. 8002f28: 4816 ldr r0, [pc, #88] @ (8002f84 <MqttConnectBroker+0x124>)
  6299. 8002f2a: f027 fd07 bl 802a93c <puts>
  6300. return ret;
  6301. 8002f2e: 6dbb ldr r3, [r7, #88] @ 0x58
  6302. 8002f30: e00c b.n 8002f4c <MqttConnectBroker+0xec>
  6303. for (boardNumber = 0; boardNumber < SLAVES_COUNT; boardNumber++) {
  6304. 8002f32: f897 305f ldrb.w r3, [r7, #95] @ 0x5f
  6305. 8002f36: 3301 adds r3, #1
  6306. 8002f38: f887 305f strb.w r3, [r7, #95] @ 0x5f
  6307. 8002f3c: f897 305f ldrb.w r3, [r7, #95] @ 0x5f
  6308. 8002f40: 2b03 cmp r3, #3
  6309. 8002f42: d9e0 bls.n 8002f06 <MqttConnectBroker+0xa6>
  6310. }
  6311. }
  6312. printf ("MQTT_ConnectBroker O.K.\n");
  6313. 8002f44: 4810 ldr r0, [pc, #64] @ (8002f88 <MqttConnectBroker+0x128>)
  6314. 8002f46: f027 fcf9 bl 802a93c <puts>
  6315. return MQTT_SUCCESS;
  6316. 8002f4a: 2300 movs r3, #0
  6317. }
  6318. 8002f4c: 4618 mov r0, r3
  6319. 8002f4e: 3760 adds r7, #96 @ 0x60
  6320. 8002f50: 46bd mov sp, r7
  6321. 8002f52: bd80 pop {r7, pc}
  6322. 8002f54: 24000720 .word 0x24000720
  6323. 8002f58: 0802d794 .word 0x0802d794
  6324. 8002f5c: 0802d7a4 .word 0x0802d7a4
  6325. 8002f60: 24000b9c .word 0x24000b9c
  6326. 8002f64: 2400079c .word 0x2400079c
  6327. 8002f68: 24000730 .word 0x24000730
  6328. 8002f6c: 0802d820 .word 0x0802d820
  6329. 8002f70: 0802d7bc .word 0x0802d7bc
  6330. 8002f74: 0802d7c8 .word 0x0802d7c8
  6331. 8002f78: 0802d7d0 .word 0x0802d7d0
  6332. 8002f7c: 080319f4 .word 0x080319f4
  6333. 8002f80: 080030f1 .word 0x080030f1
  6334. 8002f84: 0802d7f0 .word 0x0802d7f0
  6335. 8002f88: 0802d808 .word 0x0802d808
  6336. 08002f8c <RelayCtrl>:
  6337. void RelayCtrl (int32_t relayNumber, int32_t relayTimeOn) {
  6338. 8002f8c: b580 push {r7, lr}
  6339. 8002f8e: b082 sub sp, #8
  6340. 8002f90: af00 add r7, sp, #0
  6341. 8002f92: 6078 str r0, [r7, #4]
  6342. 8002f94: 6039 str r1, [r7, #0]
  6343. switch (relayNumber) {
  6344. 8002f96: 687b ldr r3, [r7, #4]
  6345. 8002f98: 3b01 subs r3, #1
  6346. 8002f9a: 2b03 cmp r3, #3
  6347. 8002f9c: f200 8098 bhi.w 80030d0 <RelayCtrl+0x144>
  6348. 8002fa0: a201 add r2, pc, #4 @ (adr r2, 8002fa8 <RelayCtrl+0x1c>)
  6349. 8002fa2: f852 f023 ldr.w pc, [r2, r3, lsl #2]
  6350. 8002fa6: bf00 nop
  6351. 8002fa8: 08002fb9 .word 0x08002fb9
  6352. 8002fac: 08002fff .word 0x08002fff
  6353. 8002fb0: 08003045 .word 0x08003045
  6354. 8002fb4: 0800308b .word 0x0800308b
  6355. case 1:
  6356. if (relayTimeOn > 0) {
  6357. 8002fb8: 683b ldr r3, [r7, #0]
  6358. 8002fba: 2b00 cmp r3, #0
  6359. 8002fbc: dd0b ble.n 8002fd6 <RelayCtrl+0x4a>
  6360. osTimerStart (relay1TimerHandle, relayTimeOn * 1000);
  6361. 8002fbe: 4b47 ldr r3, [pc, #284] @ (80030dc <RelayCtrl+0x150>)
  6362. 8002fc0: 681a ldr r2, [r3, #0]
  6363. 8002fc2: 683b ldr r3, [r7, #0]
  6364. 8002fc4: f44f 717a mov.w r1, #1000 @ 0x3e8
  6365. 8002fc8: fb01 f303 mul.w r3, r1, r3
  6366. 8002fcc: 4619 mov r1, r3
  6367. 8002fce: 4610 mov r0, r2
  6368. 8002fd0: f00e fafa bl 80115c8 <osTimerStart>
  6369. 8002fd4: e004 b.n 8002fe0 <RelayCtrl+0x54>
  6370. } else {
  6371. osTimerStop (relay1TimerHandle);
  6372. 8002fd6: 4b41 ldr r3, [pc, #260] @ (80030dc <RelayCtrl+0x150>)
  6373. 8002fd8: 681b ldr r3, [r3, #0]
  6374. 8002fda: 4618 mov r0, r3
  6375. 8002fdc: f00e fb22 bl 8011624 <osTimerStop>
  6376. }
  6377. if (relayTimeOn != 0) {
  6378. 8002fe0: 683b ldr r3, [r7, #0]
  6379. 8002fe2: 2b00 cmp r3, #0
  6380. 8002fe4: d005 beq.n 8002ff2 <RelayCtrl+0x66>
  6381. HAL_GPIO_WritePin (GPIOE, GPIO_PIN_5, GPIO_PIN_SET);
  6382. 8002fe6: 2201 movs r2, #1
  6383. 8002fe8: 2120 movs r1, #32
  6384. 8002fea: 483d ldr r0, [pc, #244] @ (80030e0 <RelayCtrl+0x154>)
  6385. 8002fec: f007 f8d8 bl 800a1a0 <HAL_GPIO_WritePin>
  6386. } else {
  6387. HAL_GPIO_WritePin (GPIOE, GPIO_PIN_5, GPIO_PIN_RESET);
  6388. }
  6389. break;
  6390. 8002ff0: e06f b.n 80030d2 <RelayCtrl+0x146>
  6391. HAL_GPIO_WritePin (GPIOE, GPIO_PIN_5, GPIO_PIN_RESET);
  6392. 8002ff2: 2200 movs r2, #0
  6393. 8002ff4: 2120 movs r1, #32
  6394. 8002ff6: 483a ldr r0, [pc, #232] @ (80030e0 <RelayCtrl+0x154>)
  6395. 8002ff8: f007 f8d2 bl 800a1a0 <HAL_GPIO_WritePin>
  6396. break;
  6397. 8002ffc: e069 b.n 80030d2 <RelayCtrl+0x146>
  6398. case 2:
  6399. if (relayTimeOn > 0) {
  6400. 8002ffe: 683b ldr r3, [r7, #0]
  6401. 8003000: 2b00 cmp r3, #0
  6402. 8003002: dd0b ble.n 800301c <RelayCtrl+0x90>
  6403. osTimerStart (relay2TimerHandle, relayTimeOn * 1000);
  6404. 8003004: 4b37 ldr r3, [pc, #220] @ (80030e4 <RelayCtrl+0x158>)
  6405. 8003006: 681a ldr r2, [r3, #0]
  6406. 8003008: 683b ldr r3, [r7, #0]
  6407. 800300a: f44f 717a mov.w r1, #1000 @ 0x3e8
  6408. 800300e: fb01 f303 mul.w r3, r1, r3
  6409. 8003012: 4619 mov r1, r3
  6410. 8003014: 4610 mov r0, r2
  6411. 8003016: f00e fad7 bl 80115c8 <osTimerStart>
  6412. 800301a: e004 b.n 8003026 <RelayCtrl+0x9a>
  6413. } else {
  6414. osTimerStop (relay2TimerHandle);
  6415. 800301c: 4b31 ldr r3, [pc, #196] @ (80030e4 <RelayCtrl+0x158>)
  6416. 800301e: 681b ldr r3, [r3, #0]
  6417. 8003020: 4618 mov r0, r3
  6418. 8003022: f00e faff bl 8011624 <osTimerStop>
  6419. }
  6420. if (relayTimeOn != 0) {
  6421. 8003026: 683b ldr r3, [r7, #0]
  6422. 8003028: 2b00 cmp r3, #0
  6423. 800302a: d005 beq.n 8003038 <RelayCtrl+0xac>
  6424. HAL_GPIO_WritePin (GPIOE, GPIO_PIN_3, GPIO_PIN_SET);
  6425. 800302c: 2201 movs r2, #1
  6426. 800302e: 2108 movs r1, #8
  6427. 8003030: 482b ldr r0, [pc, #172] @ (80030e0 <RelayCtrl+0x154>)
  6428. 8003032: f007 f8b5 bl 800a1a0 <HAL_GPIO_WritePin>
  6429. } else {
  6430. HAL_GPIO_WritePin (GPIOE, GPIO_PIN_3, GPIO_PIN_RESET);
  6431. }
  6432. break;
  6433. 8003036: e04c b.n 80030d2 <RelayCtrl+0x146>
  6434. HAL_GPIO_WritePin (GPIOE, GPIO_PIN_3, GPIO_PIN_RESET);
  6435. 8003038: 2200 movs r2, #0
  6436. 800303a: 2108 movs r1, #8
  6437. 800303c: 4828 ldr r0, [pc, #160] @ (80030e0 <RelayCtrl+0x154>)
  6438. 800303e: f007 f8af bl 800a1a0 <HAL_GPIO_WritePin>
  6439. break;
  6440. 8003042: e046 b.n 80030d2 <RelayCtrl+0x146>
  6441. case 3:
  6442. if (relayTimeOn > 0) {
  6443. 8003044: 683b ldr r3, [r7, #0]
  6444. 8003046: 2b00 cmp r3, #0
  6445. 8003048: dd0b ble.n 8003062 <RelayCtrl+0xd6>
  6446. osTimerStart (relay3TimerHandle, relayTimeOn * 1000);
  6447. 800304a: 4b27 ldr r3, [pc, #156] @ (80030e8 <RelayCtrl+0x15c>)
  6448. 800304c: 681a ldr r2, [r3, #0]
  6449. 800304e: 683b ldr r3, [r7, #0]
  6450. 8003050: f44f 717a mov.w r1, #1000 @ 0x3e8
  6451. 8003054: fb01 f303 mul.w r3, r1, r3
  6452. 8003058: 4619 mov r1, r3
  6453. 800305a: 4610 mov r0, r2
  6454. 800305c: f00e fab4 bl 80115c8 <osTimerStart>
  6455. 8003060: e004 b.n 800306c <RelayCtrl+0xe0>
  6456. } else {
  6457. osTimerStop (relay3TimerHandle);
  6458. 8003062: 4b21 ldr r3, [pc, #132] @ (80030e8 <RelayCtrl+0x15c>)
  6459. 8003064: 681b ldr r3, [r3, #0]
  6460. 8003066: 4618 mov r0, r3
  6461. 8003068: f00e fadc bl 8011624 <osTimerStop>
  6462. }
  6463. if (relayTimeOn != 0) {
  6464. 800306c: 683b ldr r3, [r7, #0]
  6465. 800306e: 2b00 cmp r3, #0
  6466. 8003070: d005 beq.n 800307e <RelayCtrl+0xf2>
  6467. HAL_GPIO_WritePin (GPIOE, GPIO_PIN_4, GPIO_PIN_SET);
  6468. 8003072: 2201 movs r2, #1
  6469. 8003074: 2110 movs r1, #16
  6470. 8003076: 481a ldr r0, [pc, #104] @ (80030e0 <RelayCtrl+0x154>)
  6471. 8003078: f007 f892 bl 800a1a0 <HAL_GPIO_WritePin>
  6472. } else {
  6473. HAL_GPIO_WritePin (GPIOE, GPIO_PIN_4, GPIO_PIN_RESET);
  6474. }
  6475. break;
  6476. 800307c: e029 b.n 80030d2 <RelayCtrl+0x146>
  6477. HAL_GPIO_WritePin (GPIOE, GPIO_PIN_4, GPIO_PIN_RESET);
  6478. 800307e: 2200 movs r2, #0
  6479. 8003080: 2110 movs r1, #16
  6480. 8003082: 4817 ldr r0, [pc, #92] @ (80030e0 <RelayCtrl+0x154>)
  6481. 8003084: f007 f88c bl 800a1a0 <HAL_GPIO_WritePin>
  6482. break;
  6483. 8003088: e023 b.n 80030d2 <RelayCtrl+0x146>
  6484. case 4:
  6485. if (relayTimeOn > 0) {
  6486. 800308a: 683b ldr r3, [r7, #0]
  6487. 800308c: 2b00 cmp r3, #0
  6488. 800308e: dd0b ble.n 80030a8 <RelayCtrl+0x11c>
  6489. osTimerStart (relay4TimerHandle, relayTimeOn * 1000);
  6490. 8003090: 4b16 ldr r3, [pc, #88] @ (80030ec <RelayCtrl+0x160>)
  6491. 8003092: 681a ldr r2, [r3, #0]
  6492. 8003094: 683b ldr r3, [r7, #0]
  6493. 8003096: f44f 717a mov.w r1, #1000 @ 0x3e8
  6494. 800309a: fb01 f303 mul.w r3, r1, r3
  6495. 800309e: 4619 mov r1, r3
  6496. 80030a0: 4610 mov r0, r2
  6497. 80030a2: f00e fa91 bl 80115c8 <osTimerStart>
  6498. 80030a6: e004 b.n 80030b2 <RelayCtrl+0x126>
  6499. } else {
  6500. osTimerStop (relay4TimerHandle);
  6501. 80030a8: 4b10 ldr r3, [pc, #64] @ (80030ec <RelayCtrl+0x160>)
  6502. 80030aa: 681b ldr r3, [r3, #0]
  6503. 80030ac: 4618 mov r0, r3
  6504. 80030ae: f00e fab9 bl 8011624 <osTimerStop>
  6505. }
  6506. if (relayTimeOn != 0) {
  6507. 80030b2: 683b ldr r3, [r7, #0]
  6508. 80030b4: 2b00 cmp r3, #0
  6509. 80030b6: d005 beq.n 80030c4 <RelayCtrl+0x138>
  6510. HAL_GPIO_WritePin (GPIOE, GPIO_PIN_2, GPIO_PIN_SET);
  6511. 80030b8: 2201 movs r2, #1
  6512. 80030ba: 2104 movs r1, #4
  6513. 80030bc: 4808 ldr r0, [pc, #32] @ (80030e0 <RelayCtrl+0x154>)
  6514. 80030be: f007 f86f bl 800a1a0 <HAL_GPIO_WritePin>
  6515. } else {
  6516. HAL_GPIO_WritePin (GPIOE, GPIO_PIN_2, GPIO_PIN_RESET);
  6517. }
  6518. break;
  6519. 80030c2: e006 b.n 80030d2 <RelayCtrl+0x146>
  6520. HAL_GPIO_WritePin (GPIOE, GPIO_PIN_2, GPIO_PIN_RESET);
  6521. 80030c4: 2200 movs r2, #0
  6522. 80030c6: 2104 movs r1, #4
  6523. 80030c8: 4805 ldr r0, [pc, #20] @ (80030e0 <RelayCtrl+0x154>)
  6524. 80030ca: f007 f869 bl 800a1a0 <HAL_GPIO_WritePin>
  6525. break;
  6526. 80030ce: e000 b.n 80030d2 <RelayCtrl+0x146>
  6527. default: break;
  6528. 80030d0: bf00 nop
  6529. }
  6530. }
  6531. 80030d2: bf00 nop
  6532. 80030d4: 3708 adds r7, #8
  6533. 80030d6: 46bd mov sp, r7
  6534. 80030d8: bd80 pop {r7, pc}
  6535. 80030da: bf00 nop
  6536. 80030dc: 24000658 .word 0x24000658
  6537. 80030e0: 58021000 .word 0x58021000
  6538. 80030e4: 24000688 .word 0x24000688
  6539. 80030e8: 240006b8 .word 0x240006b8
  6540. 80030ec: 240006e8 .word 0x240006e8
  6541. 080030f0 <MqttMessageArrived>:
  6542. void MqttMessageArrived (MessageData* msg) {
  6543. 80030f0: b580 push {r7, lr}
  6544. 80030f2: b09c sub sp, #112 @ 0x70
  6545. 80030f4: af00 add r7, sp, #0
  6546. 80030f6: 6078 str r0, [r7, #4]
  6547. SerialProtocolCommands spCommand = spUnknown;
  6548. 80030f8: 2310 movs r3, #16
  6549. 80030fa: f887 306f strb.w r3, [r7, #111] @ 0x6f
  6550. BoardNoOverTopic topicForBoard = unknownBoard;
  6551. 80030fe: 2305 movs r3, #5
  6552. 8003100: f887 306e strb.w r3, [r7, #110] @ 0x6e
  6553. uint8_t boardNumber = 0;
  6554. 8003104: 2300 movs r3, #0
  6555. 8003106: f887 306d strb.w r3, [r7, #109] @ 0x6d
  6556. MQTTMessage* message = msg->message;
  6557. 800310a: 687b ldr r3, [r7, #4]
  6558. 800310c: 681b ldr r3, [r3, #0]
  6559. 800310e: 653b str r3, [r7, #80] @ 0x50
  6560. char topicName[32] = { 0 };
  6561. 8003110: 2300 movs r3, #0
  6562. 8003112: 61bb str r3, [r7, #24]
  6563. 8003114: f107 031c add.w r3, r7, #28
  6564. 8003118: 2200 movs r2, #0
  6565. 800311a: 601a str r2, [r3, #0]
  6566. 800311c: 605a str r2, [r3, #4]
  6567. 800311e: 609a str r2, [r3, #8]
  6568. 8003120: 60da str r2, [r3, #12]
  6569. 8003122: 611a str r2, [r3, #16]
  6570. 8003124: 615a str r2, [r3, #20]
  6571. 8003126: 619a str r2, [r3, #24]
  6572. memcpy (topicName, msg->topicName->lenstring.data, msg->topicName->lenstring.len);
  6573. 8003128: 687b ldr r3, [r7, #4]
  6574. 800312a: 685b ldr r3, [r3, #4]
  6575. 800312c: 6899 ldr r1, [r3, #8]
  6576. 800312e: 687b ldr r3, [r7, #4]
  6577. 8003130: 685b ldr r3, [r3, #4]
  6578. 8003132: 685b ldr r3, [r3, #4]
  6579. 8003134: 461a mov r2, r3
  6580. 8003136: f107 0318 add.w r3, r7, #24
  6581. 800313a: 4618 mov r0, r3
  6582. 800313c: f027 fe1f bl 802ad7e <memcpy>
  6583. for (boardNumber = 0; boardNumber < SLAVES_COUNT; boardNumber++) {
  6584. 8003140: 2300 movs r3, #0
  6585. 8003142: f887 306d strb.w r3, [r7, #109] @ 0x6d
  6586. 8003146: e017 b.n 8003178 <MqttMessageArrived+0x88>
  6587. if (strcmp (topicName, subscribeTopicNames[boardNumber]) == 0) {
  6588. 8003148: f897 306d ldrb.w r3, [r7, #109] @ 0x6d
  6589. 800314c: 4ab5 ldr r2, [pc, #724] @ (8003424 <MqttMessageArrived+0x334>)
  6590. 800314e: f852 2023 ldr.w r2, [r2, r3, lsl #2]
  6591. 8003152: f107 0318 add.w r3, r7, #24
  6592. 8003156: 4611 mov r1, r2
  6593. 8003158: 4618 mov r0, r3
  6594. 800315a: f7fd f8c1 bl 80002e0 <strcmp>
  6595. 800315e: 4603 mov r3, r0
  6596. 8003160: 2b00 cmp r3, #0
  6597. 8003162: d104 bne.n 800316e <MqttMessageArrived+0x7e>
  6598. topicForBoard = (BoardNoOverTopic)(boardNumber);
  6599. 8003164: f897 306d ldrb.w r3, [r7, #109] @ 0x6d
  6600. 8003168: f887 306e strb.w r3, [r7, #110] @ 0x6e
  6601. break;
  6602. 800316c: e008 b.n 8003180 <MqttMessageArrived+0x90>
  6603. for (boardNumber = 0; boardNumber < SLAVES_COUNT; boardNumber++) {
  6604. 800316e: f897 306d ldrb.w r3, [r7, #109] @ 0x6d
  6605. 8003172: 3301 adds r3, #1
  6606. 8003174: f887 306d strb.w r3, [r7, #109] @ 0x6d
  6607. 8003178: f897 306d ldrb.w r3, [r7, #109] @ 0x6d
  6608. 800317c: 2b03 cmp r3, #3
  6609. 800317e: d9e3 bls.n 8003148 <MqttMessageArrived+0x58>
  6610. }
  6611. }
  6612. if (topicForBoard == unknownBoard) {
  6613. 8003180: f897 306e ldrb.w r3, [r7, #110] @ 0x6e
  6614. 8003184: 2b05 cmp r3, #5
  6615. 8003186: f000 8212 beq.w 80035ae <MqttMessageArrived+0x4be>
  6616. return;
  6617. }
  6618. cJSON* json = cJSON_Parse (message->payload);
  6619. 800318a: 6d3b ldr r3, [r7, #80] @ 0x50
  6620. 800318c: 689b ldr r3, [r3, #8]
  6621. 800318e: 4618 mov r0, r3
  6622. 8003190: f7fe f9e0 bl 8001554 <cJSON_Parse>
  6623. 8003194: 64f8 str r0, [r7, #76] @ 0x4c
  6624. const cJSON* objectItem = NULL;
  6625. 8003196: 2300 movs r3, #0
  6626. 8003198: 64bb str r3, [r7, #72] @ 0x48
  6627. InterProcessData data = { 0 };
  6628. 800319a: f107 0308 add.w r3, r7, #8
  6629. 800319e: 2200 movs r2, #0
  6630. 80031a0: 601a str r2, [r3, #0]
  6631. 80031a2: 605a str r2, [r3, #4]
  6632. 80031a4: 609a str r2, [r3, #8]
  6633. 80031a6: 60da str r2, [r3, #12]
  6634. uint32_t arraySize = 0;
  6635. 80031a8: 2300 movs r3, #0
  6636. 80031aa: 647b str r3, [r7, #68] @ 0x44
  6637. if (topicForBoard != main_board) {
  6638. 80031ac: f897 306e ldrb.w r3, [r7, #110] @ 0x6e
  6639. 80031b0: 2b00 cmp r3, #0
  6640. 80031b2: f000 8180 beq.w 80034b6 <MqttMessageArrived+0x3c6>
  6641. for (int topicCmdNumber = 0; topicCmdNumber < MAX_COMMANDS_IN_MQTT_PAYLOAD; topicCmdNumber++) {
  6642. 80031b6: 2300 movs r3, #0
  6643. 80031b8: 66bb str r3, [r7, #104] @ 0x68
  6644. 80031ba: e177 b.n 80034ac <MqttMessageArrived+0x3bc>
  6645. spCommand = spUnknown;
  6646. 80031bc: 2310 movs r3, #16
  6647. 80031be: f887 306f strb.w r3, [r7, #111] @ 0x6f
  6648. objectItem = cJSON_GetObjectItemCaseSensitive (json, topicCommands[topicCmdNumber]);
  6649. 80031c2: 4a99 ldr r2, [pc, #612] @ (8003428 <MqttMessageArrived+0x338>)
  6650. 80031c4: 6ebb ldr r3, [r7, #104] @ 0x68
  6651. 80031c6: f852 3023 ldr.w r3, [r2, r3, lsl #2]
  6652. 80031ca: 4619 mov r1, r3
  6653. 80031cc: 6cf8 ldr r0, [r7, #76] @ 0x4c
  6654. 80031ce: f7fe fd2b bl 8001c28 <cJSON_GetObjectItemCaseSensitive>
  6655. 80031d2: 64b8 str r0, [r7, #72] @ 0x48
  6656. if (objectItem != NULL) {
  6657. 80031d4: 6cbb ldr r3, [r7, #72] @ 0x48
  6658. 80031d6: 2b00 cmp r3, #0
  6659. 80031d8: f000 8165 beq.w 80034a6 <MqttMessageArrived+0x3b6>
  6660. switch (topicCmdNumber) {
  6661. 80031dc: 6ebb ldr r3, [r7, #104] @ 0x68
  6662. 80031de: 2b0e cmp r3, #14
  6663. 80031e0: f200 8150 bhi.w 8003484 <MqttMessageArrived+0x394>
  6664. 80031e4: a201 add r2, pc, #4 @ (adr r2, 80031ec <MqttMessageArrived+0xfc>)
  6665. 80031e6: f852 f023 ldr.w pc, [r2, r3, lsl #2]
  6666. 80031ea: bf00 nop
  6667. 80031ec: 08003229 .word 0x08003229
  6668. 80031f0: 0800322f .word 0x0800322f
  6669. 80031f4: 0800323d .word 0x0800323d
  6670. 80031f8: 080032ad .word 0x080032ad
  6671. 80031fc: 080032c7 .word 0x080032c7
  6672. 8003200: 080032cd .word 0x080032cd
  6673. 8003204: 080032ff .word 0x080032ff
  6674. 8003208: 0800331d .word 0x0800331d
  6675. 800320c: 08003389 .word 0x08003389
  6676. 8003210: 080033ab .word 0x080033ab
  6677. 8003214: 080033cb .word 0x080033cb
  6678. 8003218: 080033d1 .word 0x080033d1
  6679. 800321c: 080033df .word 0x080033df
  6680. 8003220: 080033ed .word 0x080033ed
  6681. 8003224: 0800346b .word 0x0800346b
  6682. case fanSpeedTopic: spCommand = spSetFanSpeed;
  6683. 8003228: 2302 movs r3, #2
  6684. 800322a: f887 306f strb.w r3, [r7, #111] @ 0x6f
  6685. case motorXonTopic:
  6686. if (spCommand == spUnknown) {
  6687. 800322e: f897 306f ldrb.w r3, [r7, #111] @ 0x6f
  6688. 8003232: 2b10 cmp r3, #16
  6689. 8003234: d102 bne.n 800323c <MqttMessageArrived+0x14c>
  6690. spCommand = spSetMotorXOn;
  6691. 8003236: 2303 movs r3, #3
  6692. 8003238: f887 306f strb.w r3, [r7, #111] @ 0x6f
  6693. }
  6694. case motorYonTopic:
  6695. if (spCommand == spUnknown) {
  6696. 800323c: f897 306f ldrb.w r3, [r7, #111] @ 0x6f
  6697. 8003240: 2b10 cmp r3, #16
  6698. 8003242: d102 bne.n 800324a <MqttMessageArrived+0x15a>
  6699. spCommand = spSetMotorYOn;
  6700. 8003244: 2304 movs r3, #4
  6701. 8003246: f887 306f strb.w r3, [r7, #111] @ 0x6f
  6702. }
  6703. if (cJSON_IsArray (objectItem)) {
  6704. 800324a: 6cb8 ldr r0, [r7, #72] @ 0x48
  6705. 800324c: f7fe fd12 bl 8001c74 <cJSON_IsArray>
  6706. 8003250: 4603 mov r3, r0
  6707. 8003252: 2b00 cmp r3, #0
  6708. 8003254: f000 8118 beq.w 8003488 <MqttMessageArrived+0x398>
  6709. data.spCommand = spCommand;
  6710. 8003258: f897 306f ldrb.w r3, [r7, #111] @ 0x6f
  6711. 800325c: 723b strb r3, [r7, #8]
  6712. arraySize = cJSON_GetArraySize (objectItem);
  6713. 800325e: 6cb8 ldr r0, [r7, #72] @ 0x48
  6714. 8003260: f7fe fc42 bl 8001ae8 <cJSON_GetArraySize>
  6715. 8003264: 4603 mov r3, r0
  6716. 8003266: 647b str r3, [r7, #68] @ 0x44
  6717. if (arraySize == 2) {
  6718. 8003268: 6c7b ldr r3, [r7, #68] @ 0x44
  6719. 800326a: 2b02 cmp r3, #2
  6720. 800326c: f040 810c bne.w 8003488 <MqttMessageArrived+0x398>
  6721. for (int i = 0; i < arraySize; i++) {
  6722. 8003270: 2300 movs r3, #0
  6723. 8003272: 667b str r3, [r7, #100] @ 0x64
  6724. 8003274: e015 b.n 80032a2 <MqttMessageArrived+0x1b2>
  6725. cJSON* item = cJSON_GetArrayItem (objectItem, i);
  6726. 8003276: 6e79 ldr r1, [r7, #100] @ 0x64
  6727. 8003278: 6cb8 ldr r0, [r7, #72] @ 0x48
  6728. 800327a: f7fe fc79 bl 8001b70 <cJSON_GetArrayItem>
  6729. 800327e: 63b8 str r0, [r7, #56] @ 0x38
  6730. if (cJSON_IsNumber (item)) {
  6731. 8003280: 6bb8 ldr r0, [r7, #56] @ 0x38
  6732. 8003282: f7fe fce0 bl 8001c46 <cJSON_IsNumber>
  6733. 8003286: 4603 mov r3, r0
  6734. 8003288: 2b00 cmp r3, #0
  6735. 800328a: d007 beq.n 800329c <MqttMessageArrived+0x1ac>
  6736. data.values.integerValues.value[i] = item->valueint;
  6737. 800328c: 6bbb ldr r3, [r7, #56] @ 0x38
  6738. 800328e: 695a ldr r2, [r3, #20]
  6739. 8003290: 6e7b ldr r3, [r7, #100] @ 0x64
  6740. 8003292: 009b lsls r3, r3, #2
  6741. 8003294: 3370 adds r3, #112 @ 0x70
  6742. 8003296: 443b add r3, r7
  6743. 8003298: f843 2c64 str.w r2, [r3, #-100]
  6744. for (int i = 0; i < arraySize; i++) {
  6745. 800329c: 6e7b ldr r3, [r7, #100] @ 0x64
  6746. 800329e: 3301 adds r3, #1
  6747. 80032a0: 667b str r3, [r7, #100] @ 0x64
  6748. 80032a2: 6e7b ldr r3, [r7, #100] @ 0x64
  6749. 80032a4: 6c7a ldr r2, [r7, #68] @ 0x44
  6750. 80032a6: 429a cmp r2, r3
  6751. 80032a8: d8e5 bhi.n 8003276 <MqttMessageArrived+0x186>
  6752. }
  6753. }
  6754. }
  6755. }
  6756. break;
  6757. 80032aa: e0ed b.n 8003488 <MqttMessageArrived+0x398>
  6758. case diodeTopic:
  6759. if (cJSON_IsNumber (objectItem)) {
  6760. 80032ac: 6cb8 ldr r0, [r7, #72] @ 0x48
  6761. 80032ae: f7fe fcca bl 8001c46 <cJSON_IsNumber>
  6762. 80032b2: 4603 mov r3, r0
  6763. 80032b4: 2b00 cmp r3, #0
  6764. 80032b6: f000 80e9 beq.w 800348c <MqttMessageArrived+0x39c>
  6765. data.spCommand = spSetDiodeOn;
  6766. 80032ba: 2307 movs r3, #7
  6767. 80032bc: 723b strb r3, [r7, #8]
  6768. data.values.integerValues.value[0] = objectItem->valueint;
  6769. 80032be: 6cbb ldr r3, [r7, #72] @ 0x48
  6770. 80032c0: 695b ldr r3, [r3, #20]
  6771. 80032c2: 60fb str r3, [r7, #12]
  6772. }
  6773. break;
  6774. 80032c4: e0e2 b.n 800348c <MqttMessageArrived+0x39c>
  6775. case motorXMaxCurrentTopic: spCommand = spSetmotorXMaxCurrent;
  6776. 80032c6: 2305 movs r3, #5
  6777. 80032c8: f887 306f strb.w r3, [r7, #111] @ 0x6f
  6778. case motorYMaxCurrentTopic:
  6779. if (cJSON_IsNumber (objectItem)) {
  6780. 80032cc: 6cb8 ldr r0, [r7, #72] @ 0x48
  6781. 80032ce: f7fe fcba bl 8001c46 <cJSON_IsNumber>
  6782. 80032d2: 4603 mov r3, r0
  6783. 80032d4: 2b00 cmp r3, #0
  6784. 80032d6: f000 80db beq.w 8003490 <MqttMessageArrived+0x3a0>
  6785. if (spCommand == spUnknown) {
  6786. 80032da: f897 306f ldrb.w r3, [r7, #111] @ 0x6f
  6787. 80032de: 2b10 cmp r3, #16
  6788. 80032e0: d102 bne.n 80032e8 <MqttMessageArrived+0x1f8>
  6789. spCommand = spSetmotorYMaxCurrent;
  6790. 80032e2: 2306 movs r3, #6
  6791. 80032e4: f887 306f strb.w r3, [r7, #111] @ 0x6f
  6792. }
  6793. data.spCommand = spCommand;
  6794. 80032e8: f897 306f ldrb.w r3, [r7, #111] @ 0x6f
  6795. 80032ec: 723b strb r3, [r7, #8]
  6796. data.values.flaotValues.value[0] = objectItem->valuedouble;
  6797. 80032ee: 6cbb ldr r3, [r7, #72] @ 0x48
  6798. 80032f0: ed93 7b06 vldr d7, [r3, #24]
  6799. 80032f4: eef7 7bc7 vcvt.f32.f64 s15, d7
  6800. 80032f8: edc7 7a03 vstr s15, [r7, #12]
  6801. }
  6802. break;
  6803. 80032fc: e0c8 b.n 8003490 <MqttMessageArrived+0x3a0>
  6804. case clearPeakElectricalMeasurementsTopic:
  6805. if (cJSON_IsNumber (objectItem)) {
  6806. 80032fe: 6cb8 ldr r0, [r7, #72] @ 0x48
  6807. 8003300: f7fe fca1 bl 8001c46 <cJSON_IsNumber>
  6808. 8003304: 4603 mov r3, r0
  6809. 8003306: 2b00 cmp r3, #0
  6810. 8003308: f000 80c4 beq.w 8003494 <MqttMessageArrived+0x3a4>
  6811. if (objectItem->valueint == 1) {
  6812. 800330c: 6cbb ldr r3, [r7, #72] @ 0x48
  6813. 800330e: 695b ldr r3, [r3, #20]
  6814. 8003310: 2b01 cmp r3, #1
  6815. 8003312: f040 80bf bne.w 8003494 <MqttMessageArrived+0x3a4>
  6816. data.spCommand = spClearPeakMeasurments;
  6817. 8003316: 2308 movs r3, #8
  6818. 8003318: 723b strb r3, [r7, #8]
  6819. }
  6820. }
  6821. break;
  6822. 800331a: e0bb b.n 8003494 <MqttMessageArrived+0x3a4>
  6823. case mainBoardRelayTopic:
  6824. if (cJSON_IsArray (objectItem)) {
  6825. 800331c: 6cb8 ldr r0, [r7, #72] @ 0x48
  6826. 800331e: f7fe fca9 bl 8001c74 <cJSON_IsArray>
  6827. 8003322: 4603 mov r3, r0
  6828. 8003324: 2b00 cmp r3, #0
  6829. 8003326: f000 80b7 beq.w 8003498 <MqttMessageArrived+0x3a8>
  6830. arraySize = cJSON_GetArraySize (objectItem);
  6831. 800332a: 6cb8 ldr r0, [r7, #72] @ 0x48
  6832. 800332c: f7fe fbdc bl 8001ae8 <cJSON_GetArraySize>
  6833. 8003330: 4603 mov r3, r0
  6834. 8003332: 647b str r3, [r7, #68] @ 0x44
  6835. if (arraySize == 2) {
  6836. 8003334: 6c7b ldr r3, [r7, #68] @ 0x44
  6837. 8003336: 2b02 cmp r3, #2
  6838. 8003338: f040 80ae bne.w 8003498 <MqttMessageArrived+0x3a8>
  6839. int32_t relayNumber = -1;
  6840. 800333c: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  6841. 8003340: 663b str r3, [r7, #96] @ 0x60
  6842. cJSON* item = cJSON_GetArrayItem (objectItem, 0);
  6843. 8003342: 2100 movs r1, #0
  6844. 8003344: 6cb8 ldr r0, [r7, #72] @ 0x48
  6845. 8003346: f7fe fc13 bl 8001b70 <cJSON_GetArrayItem>
  6846. 800334a: 63f8 str r0, [r7, #60] @ 0x3c
  6847. if (cJSON_IsNumber (item)) {
  6848. 800334c: 6bf8 ldr r0, [r7, #60] @ 0x3c
  6849. 800334e: f7fe fc7a bl 8001c46 <cJSON_IsNumber>
  6850. 8003352: 4603 mov r3, r0
  6851. 8003354: 2b00 cmp r3, #0
  6852. 8003356: d002 beq.n 800335e <MqttMessageArrived+0x26e>
  6853. relayNumber = item->valueint;
  6854. 8003358: 6bfb ldr r3, [r7, #60] @ 0x3c
  6855. 800335a: 695b ldr r3, [r3, #20]
  6856. 800335c: 663b str r3, [r7, #96] @ 0x60
  6857. }
  6858. int32_t relayTimeOn = 0;
  6859. 800335e: 2300 movs r3, #0
  6860. 8003360: 65fb str r3, [r7, #92] @ 0x5c
  6861. item = cJSON_GetArrayItem (objectItem, 1);
  6862. 8003362: 2101 movs r1, #1
  6863. 8003364: 6cb8 ldr r0, [r7, #72] @ 0x48
  6864. 8003366: f7fe fc03 bl 8001b70 <cJSON_GetArrayItem>
  6865. 800336a: 63f8 str r0, [r7, #60] @ 0x3c
  6866. if (cJSON_IsNumber (item)) {
  6867. 800336c: 6bf8 ldr r0, [r7, #60] @ 0x3c
  6868. 800336e: f7fe fc6a bl 8001c46 <cJSON_IsNumber>
  6869. 8003372: 4603 mov r3, r0
  6870. 8003374: 2b00 cmp r3, #0
  6871. 8003376: d002 beq.n 800337e <MqttMessageArrived+0x28e>
  6872. relayTimeOn = item->valueint;
  6873. 8003378: 6bfb ldr r3, [r7, #60] @ 0x3c
  6874. 800337a: 695b ldr r3, [r3, #20]
  6875. 800337c: 65fb str r3, [r7, #92] @ 0x5c
  6876. }
  6877. RelayCtrl (relayNumber, relayTimeOn);
  6878. 800337e: 6df9 ldr r1, [r7, #92] @ 0x5c
  6879. 8003380: 6e38 ldr r0, [r7, #96] @ 0x60
  6880. 8003382: f7ff fe03 bl 8002f8c <RelayCtrl>
  6881. }
  6882. }
  6883. break;
  6884. 8003386: e087 b.n 8003498 <MqttMessageArrived+0x3a8>
  6885. case setEncoderXValue:
  6886. if (cJSON_IsNumber (objectItem)) {
  6887. 8003388: 6cb8 ldr r0, [r7, #72] @ 0x48
  6888. 800338a: f7fe fc5c bl 8001c46 <cJSON_IsNumber>
  6889. 800338e: 4603 mov r3, r0
  6890. 8003390: 2b00 cmp r3, #0
  6891. 8003392: f000 8083 beq.w 800349c <MqttMessageArrived+0x3ac>
  6892. data.spCommand = spSetEncoderXValue;
  6893. 8003396: 2309 movs r3, #9
  6894. 8003398: 723b strb r3, [r7, #8]
  6895. data.values.flaotValues.value[0] = objectItem->valuedouble;
  6896. 800339a: 6cbb ldr r3, [r7, #72] @ 0x48
  6897. 800339c: ed93 7b06 vldr d7, [r3, #24]
  6898. 80033a0: eef7 7bc7 vcvt.f32.f64 s15, d7
  6899. 80033a4: edc7 7a03 vstr s15, [r7, #12]
  6900. }
  6901. break;
  6902. 80033a8: e078 b.n 800349c <MqttMessageArrived+0x3ac>
  6903. case setEncoderYValue:
  6904. if (cJSON_IsNumber (objectItem)) {
  6905. 80033aa: 6cb8 ldr r0, [r7, #72] @ 0x48
  6906. 80033ac: f7fe fc4b bl 8001c46 <cJSON_IsNumber>
  6907. 80033b0: 4603 mov r3, r0
  6908. 80033b2: 2b00 cmp r3, #0
  6909. 80033b4: d074 beq.n 80034a0 <MqttMessageArrived+0x3b0>
  6910. data.spCommand = spSetEncoderYValue;
  6911. 80033b6: 230a movs r3, #10
  6912. 80033b8: 723b strb r3, [r7, #8]
  6913. data.values.flaotValues.value[0] = objectItem->valuedouble;
  6914. 80033ba: 6cbb ldr r3, [r7, #72] @ 0x48
  6915. 80033bc: ed93 7b06 vldr d7, [r3, #24]
  6916. 80033c0: eef7 7bc7 vcvt.f32.f64 s15, d7
  6917. 80033c4: edc7 7a03 vstr s15, [r7, #12]
  6918. }
  6919. break;
  6920. 80033c8: e06a b.n 80034a0 <MqttMessageArrived+0x3b0>
  6921. case setVoltageMeasGains: spCommand = spSetVoltageMeasGains;
  6922. 80033ca: 230b movs r3, #11
  6923. 80033cc: f887 306f strb.w r3, [r7, #111] @ 0x6f
  6924. case setVoltageMeasOffsets:
  6925. if (spCommand == spUnknown) {
  6926. 80033d0: f897 306f ldrb.w r3, [r7, #111] @ 0x6f
  6927. 80033d4: 2b10 cmp r3, #16
  6928. 80033d6: d102 bne.n 80033de <MqttMessageArrived+0x2ee>
  6929. spCommand = spSetVoltageMeasOffsets;
  6930. 80033d8: 230c movs r3, #12
  6931. 80033da: f887 306f strb.w r3, [r7, #111] @ 0x6f
  6932. }
  6933. case setCurrentMeasGains:
  6934. if (spCommand == spUnknown) {
  6935. 80033de: f897 306f ldrb.w r3, [r7, #111] @ 0x6f
  6936. 80033e2: 2b10 cmp r3, #16
  6937. 80033e4: d102 bne.n 80033ec <MqttMessageArrived+0x2fc>
  6938. spCommand = spSetCurrentMeasGains;
  6939. 80033e6: 230d movs r3, #13
  6940. 80033e8: f887 306f strb.w r3, [r7, #111] @ 0x6f
  6941. }
  6942. case setCurrentMeasOffsets:
  6943. if (spCommand == spUnknown) {
  6944. 80033ec: f897 306f ldrb.w r3, [r7, #111] @ 0x6f
  6945. 80033f0: 2b10 cmp r3, #16
  6946. 80033f2: d102 bne.n 80033fa <MqttMessageArrived+0x30a>
  6947. spCommand = spSetCurrentMeasOffsets;
  6948. 80033f4: 230e movs r3, #14
  6949. 80033f6: f887 306f strb.w r3, [r7, #111] @ 0x6f
  6950. }
  6951. if (cJSON_IsArray (objectItem)) {
  6952. 80033fa: 6cb8 ldr r0, [r7, #72] @ 0x48
  6953. 80033fc: f7fe fc3a bl 8001c74 <cJSON_IsArray>
  6954. 8003400: 4603 mov r3, r0
  6955. 8003402: 2b00 cmp r3, #0
  6956. 8003404: d04e beq.n 80034a4 <MqttMessageArrived+0x3b4>
  6957. data.spCommand = spCommand;
  6958. 8003406: f897 306f ldrb.w r3, [r7, #111] @ 0x6f
  6959. 800340a: 723b strb r3, [r7, #8]
  6960. arraySize = cJSON_GetArraySize (objectItem);
  6961. 800340c: 6cb8 ldr r0, [r7, #72] @ 0x48
  6962. 800340e: f7fe fb6b bl 8001ae8 <cJSON_GetArraySize>
  6963. 8003412: 4603 mov r3, r0
  6964. 8003414: 647b str r3, [r7, #68] @ 0x44
  6965. if (arraySize == 3) {
  6966. 8003416: 6c7b ldr r3, [r7, #68] @ 0x44
  6967. 8003418: 2b03 cmp r3, #3
  6968. 800341a: d143 bne.n 80034a4 <MqttMessageArrived+0x3b4>
  6969. for (int i = 0; i < arraySize; i++) {
  6970. 800341c: 2300 movs r3, #0
  6971. 800341e: 65bb str r3, [r7, #88] @ 0x58
  6972. 8003420: e01e b.n 8003460 <MqttMessageArrived+0x370>
  6973. 8003422: bf00 nop
  6974. 8003424: 080319f4 .word 0x080319f4
  6975. 8003428: 08031a08 .word 0x08031a08
  6976. cJSON* item = cJSON_GetArrayItem (objectItem, i);
  6977. 800342c: 6db9 ldr r1, [r7, #88] @ 0x58
  6978. 800342e: 6cb8 ldr r0, [r7, #72] @ 0x48
  6979. 8003430: f7fe fb9e bl 8001b70 <cJSON_GetArrayItem>
  6980. 8003434: 6438 str r0, [r7, #64] @ 0x40
  6981. if (cJSON_IsNumber (item)) {
  6982. 8003436: 6c38 ldr r0, [r7, #64] @ 0x40
  6983. 8003438: f7fe fc05 bl 8001c46 <cJSON_IsNumber>
  6984. 800343c: 4603 mov r3, r0
  6985. 800343e: 2b00 cmp r3, #0
  6986. 8003440: d00b beq.n 800345a <MqttMessageArrived+0x36a>
  6987. data.values.flaotValues.value[i] = item->valuedouble;
  6988. 8003442: 6c3b ldr r3, [r7, #64] @ 0x40
  6989. 8003444: ed93 7b06 vldr d7, [r3, #24]
  6990. 8003448: eef7 7bc7 vcvt.f32.f64 s15, d7
  6991. 800344c: 6dbb ldr r3, [r7, #88] @ 0x58
  6992. 800344e: 009b lsls r3, r3, #2
  6993. 8003450: 3370 adds r3, #112 @ 0x70
  6994. 8003452: 443b add r3, r7
  6995. 8003454: 3b64 subs r3, #100 @ 0x64
  6996. 8003456: edc3 7a00 vstr s15, [r3]
  6997. for (int i = 0; i < arraySize; i++) {
  6998. 800345a: 6dbb ldr r3, [r7, #88] @ 0x58
  6999. 800345c: 3301 adds r3, #1
  7000. 800345e: 65bb str r3, [r7, #88] @ 0x58
  7001. 8003460: 6dbb ldr r3, [r7, #88] @ 0x58
  7002. 8003462: 6c7a ldr r2, [r7, #68] @ 0x44
  7003. 8003464: 429a cmp r2, r3
  7004. 8003466: d8e1 bhi.n 800342c <MqttMessageArrived+0x33c>
  7005. }
  7006. }
  7007. }
  7008. }
  7009. break;
  7010. 8003468: e01c b.n 80034a4 <MqttMessageArrived+0x3b4>
  7011. case resetSystem:
  7012. if (cJSON_IsNumber (objectItem)) {
  7013. 800346a: 6cb8 ldr r0, [r7, #72] @ 0x48
  7014. 800346c: f7fe fbeb bl 8001c46 <cJSON_IsNumber>
  7015. 8003470: 4603 mov r3, r0
  7016. 8003472: 2b00 cmp r3, #0
  7017. 8003474: d006 beq.n 8003484 <MqttMessageArrived+0x394>
  7018. if (objectItem->valueint == 1) {
  7019. 8003476: 6cbb ldr r3, [r7, #72] @ 0x48
  7020. 8003478: 695b ldr r3, [r3, #20]
  7021. 800347a: 2b01 cmp r3, #1
  7022. 800347c: d102 bne.n 8003484 <MqttMessageArrived+0x394>
  7023. data.spCommand = spResetSystem;
  7024. 800347e: 230f movs r3, #15
  7025. 8003480: 723b strb r3, [r7, #8]
  7026. break;
  7027. 8003482: e010 b.n 80034a6 <MqttMessageArrived+0x3b6>
  7028. }
  7029. }
  7030. default: break;
  7031. 8003484: bf00 nop
  7032. 8003486: e00e b.n 80034a6 <MqttMessageArrived+0x3b6>
  7033. break;
  7034. 8003488: bf00 nop
  7035. 800348a: e00c b.n 80034a6 <MqttMessageArrived+0x3b6>
  7036. break;
  7037. 800348c: bf00 nop
  7038. 800348e: e00a b.n 80034a6 <MqttMessageArrived+0x3b6>
  7039. break;
  7040. 8003490: bf00 nop
  7041. 8003492: e008 b.n 80034a6 <MqttMessageArrived+0x3b6>
  7042. break;
  7043. 8003494: bf00 nop
  7044. 8003496: e006 b.n 80034a6 <MqttMessageArrived+0x3b6>
  7045. break;
  7046. 8003498: bf00 nop
  7047. 800349a: e004 b.n 80034a6 <MqttMessageArrived+0x3b6>
  7048. break;
  7049. 800349c: bf00 nop
  7050. 800349e: e002 b.n 80034a6 <MqttMessageArrived+0x3b6>
  7051. break;
  7052. 80034a0: bf00 nop
  7053. 80034a2: e000 b.n 80034a6 <MqttMessageArrived+0x3b6>
  7054. break;
  7055. 80034a4: bf00 nop
  7056. for (int topicCmdNumber = 0; topicCmdNumber < MAX_COMMANDS_IN_MQTT_PAYLOAD; topicCmdNumber++) {
  7057. 80034a6: 6ebb ldr r3, [r7, #104] @ 0x68
  7058. 80034a8: 3301 adds r3, #1
  7059. 80034aa: 66bb str r3, [r7, #104] @ 0x68
  7060. 80034ac: 6ebb ldr r3, [r7, #104] @ 0x68
  7061. 80034ae: 2b0e cmp r3, #14
  7062. 80034b0: f77f ae84 ble.w 80031bc <MqttMessageArrived+0xcc>
  7063. 80034b4: e01b b.n 80034ee <MqttMessageArrived+0x3fe>
  7064. }
  7065. }
  7066. }
  7067. } else {
  7068. for (int topicCmdNumber = 0; topicCmdNumber < MAX_COMMANDS_IN_MQTT_PAYLOAD; topicCmdNumber++) {
  7069. 80034b6: 2300 movs r3, #0
  7070. 80034b8: 657b str r3, [r7, #84] @ 0x54
  7071. 80034ba: e015 b.n 80034e8 <MqttMessageArrived+0x3f8>
  7072. objectItem = cJSON_GetObjectItemCaseSensitive (json, topicCommands[topicCmdNumber]);
  7073. 80034bc: 4a3e ldr r2, [pc, #248] @ (80035b8 <MqttMessageArrived+0x4c8>)
  7074. 80034be: 6d7b ldr r3, [r7, #84] @ 0x54
  7075. 80034c0: f852 3023 ldr.w r3, [r2, r3, lsl #2]
  7076. 80034c4: 4619 mov r1, r3
  7077. 80034c6: 6cf8 ldr r0, [r7, #76] @ 0x4c
  7078. 80034c8: f7fe fbae bl 8001c28 <cJSON_GetObjectItemCaseSensitive>
  7079. 80034cc: 64b8 str r0, [r7, #72] @ 0x48
  7080. if (objectItem != NULL) {
  7081. 80034ce: 6cbb ldr r3, [r7, #72] @ 0x48
  7082. 80034d0: 2b00 cmp r3, #0
  7083. 80034d2: d006 beq.n 80034e2 <MqttMessageArrived+0x3f2>
  7084. if (topicCmdNumber == resetSystem) {
  7085. 80034d4: 6d7b ldr r3, [r7, #84] @ 0x54
  7086. 80034d6: 2b0e cmp r3, #14
  7087. 80034d8: d103 bne.n 80034e2 <MqttMessageArrived+0x3f2>
  7088. __ASM volatile ("cpsid i" : : : "memory");
  7089. 80034da: b672 cpsid i
  7090. }
  7091. 80034dc: bf00 nop
  7092. __disable_irq ();
  7093. NVIC_SystemReset ();
  7094. 80034de: f7ff f8f7 bl 80026d0 <__NVIC_SystemReset>
  7095. for (int topicCmdNumber = 0; topicCmdNumber < MAX_COMMANDS_IN_MQTT_PAYLOAD; topicCmdNumber++) {
  7096. 80034e2: 6d7b ldr r3, [r7, #84] @ 0x54
  7097. 80034e4: 3301 adds r3, #1
  7098. 80034e6: 657b str r3, [r7, #84] @ 0x54
  7099. 80034e8: 6d7b ldr r3, [r7, #84] @ 0x54
  7100. 80034ea: 2b0e cmp r3, #14
  7101. 80034ec: dde6 ble.n 80034bc <MqttMessageArrived+0x3cc>
  7102. }
  7103. }
  7104. }
  7105. }
  7106. switch (topicForBoard) {
  7107. 80034ee: f897 306e ldrb.w r3, [r7, #110] @ 0x6e
  7108. 80034f2: 2b04 cmp r3, #4
  7109. 80034f4: d84c bhi.n 8003590 <MqttMessageArrived+0x4a0>
  7110. 80034f6: a201 add r2, pc, #4 @ (adr r2, 80034fc <MqttMessageArrived+0x40c>)
  7111. 80034f8: f852 f023 ldr.w pc, [r2, r3, lsl #2]
  7112. 80034fc: 08003591 .word 0x08003591
  7113. 8003500: 08003511 .word 0x08003511
  7114. 8003504: 08003531 .word 0x08003531
  7115. 8003508: 08003551 .word 0x08003551
  7116. 800350c: 08003571 .word 0x08003571
  7117. case main_board: break;
  7118. case board_1:
  7119. if (uart1TaskData.sendCmdToSlaveQueue != NULL) {
  7120. 8003510: 4b2a ldr r3, [pc, #168] @ (80035bc <MqttMessageArrived+0x4cc>)
  7121. 8003512: 6adb ldr r3, [r3, #44] @ 0x2c
  7122. 8003514: 2b00 cmp r3, #0
  7123. 8003516: d007 beq.n 8003528 <MqttMessageArrived+0x438>
  7124. osMessageQueuePut (uart1TaskData.sendCmdToSlaveQueue, &data, 0, (TickType_t)100);
  7125. 8003518: 4b28 ldr r3, [pc, #160] @ (80035bc <MqttMessageArrived+0x4cc>)
  7126. 800351a: 6ad8 ldr r0, [r3, #44] @ 0x2c
  7127. 800351c: f107 0108 add.w r1, r7, #8
  7128. 8003520: 2364 movs r3, #100 @ 0x64
  7129. 8003522: 2200 movs r2, #0
  7130. 8003524: f00e fb7a bl 8011c1c <osMessageQueuePut>
  7131. }
  7132. printf ("Send cmd to board 1\n");
  7133. 8003528: 4825 ldr r0, [pc, #148] @ (80035c0 <MqttMessageArrived+0x4d0>)
  7134. 800352a: f027 fa07 bl 802a93c <puts>
  7135. break;
  7136. 800352e: e030 b.n 8003592 <MqttMessageArrived+0x4a2>
  7137. case board_2:
  7138. if (uart3TaskData.sendCmdToSlaveQueue != NULL) {
  7139. 8003530: 4b24 ldr r3, [pc, #144] @ (80035c4 <MqttMessageArrived+0x4d4>)
  7140. 8003532: 6adb ldr r3, [r3, #44] @ 0x2c
  7141. 8003534: 2b00 cmp r3, #0
  7142. 8003536: d007 beq.n 8003548 <MqttMessageArrived+0x458>
  7143. osMessageQueuePut (uart3TaskData.sendCmdToSlaveQueue, &data, 0, (TickType_t)100);
  7144. 8003538: 4b22 ldr r3, [pc, #136] @ (80035c4 <MqttMessageArrived+0x4d4>)
  7145. 800353a: 6ad8 ldr r0, [r3, #44] @ 0x2c
  7146. 800353c: f107 0108 add.w r1, r7, #8
  7147. 8003540: 2364 movs r3, #100 @ 0x64
  7148. 8003542: 2200 movs r2, #0
  7149. 8003544: f00e fb6a bl 8011c1c <osMessageQueuePut>
  7150. }
  7151. printf ("Send cmd to board 2\n");
  7152. 8003548: 481f ldr r0, [pc, #124] @ (80035c8 <MqttMessageArrived+0x4d8>)
  7153. 800354a: f027 f9f7 bl 802a93c <puts>
  7154. break;
  7155. 800354e: e020 b.n 8003592 <MqttMessageArrived+0x4a2>
  7156. case board_3:
  7157. if (uart6TaskData.sendCmdToSlaveQueue != NULL) {
  7158. 8003550: 4b1e ldr r3, [pc, #120] @ (80035cc <MqttMessageArrived+0x4dc>)
  7159. 8003552: 6adb ldr r3, [r3, #44] @ 0x2c
  7160. 8003554: 2b00 cmp r3, #0
  7161. 8003556: d007 beq.n 8003568 <MqttMessageArrived+0x478>
  7162. osMessageQueuePut (uart6TaskData.sendCmdToSlaveQueue, &data, 0, (TickType_t)100);
  7163. 8003558: 4b1c ldr r3, [pc, #112] @ (80035cc <MqttMessageArrived+0x4dc>)
  7164. 800355a: 6ad8 ldr r0, [r3, #44] @ 0x2c
  7165. 800355c: f107 0108 add.w r1, r7, #8
  7166. 8003560: 2364 movs r3, #100 @ 0x64
  7167. 8003562: 2200 movs r2, #0
  7168. 8003564: f00e fb5a bl 8011c1c <osMessageQueuePut>
  7169. }
  7170. printf ("Send cmd to board 3\n");
  7171. 8003568: 4819 ldr r0, [pc, #100] @ (80035d0 <MqttMessageArrived+0x4e0>)
  7172. 800356a: f027 f9e7 bl 802a93c <puts>
  7173. break;
  7174. 800356e: e010 b.n 8003592 <MqttMessageArrived+0x4a2>
  7175. case board_4:
  7176. if (uart2TaskData.sendCmdToSlaveQueue != NULL) {
  7177. 8003570: 4b18 ldr r3, [pc, #96] @ (80035d4 <MqttMessageArrived+0x4e4>)
  7178. 8003572: 6adb ldr r3, [r3, #44] @ 0x2c
  7179. 8003574: 2b00 cmp r3, #0
  7180. 8003576: d007 beq.n 8003588 <MqttMessageArrived+0x498>
  7181. osMessageQueuePut (uart2TaskData.sendCmdToSlaveQueue, &data, 0, (TickType_t)100);
  7182. 8003578: 4b16 ldr r3, [pc, #88] @ (80035d4 <MqttMessageArrived+0x4e4>)
  7183. 800357a: 6ad8 ldr r0, [r3, #44] @ 0x2c
  7184. 800357c: f107 0108 add.w r1, r7, #8
  7185. 8003580: 2364 movs r3, #100 @ 0x64
  7186. 8003582: 2200 movs r2, #0
  7187. 8003584: f00e fb4a bl 8011c1c <osMessageQueuePut>
  7188. }
  7189. printf ("Send cmd to board 4\n");
  7190. 8003588: 4813 ldr r0, [pc, #76] @ (80035d8 <MqttMessageArrived+0x4e8>)
  7191. 800358a: f027 f9d7 bl 802a93c <puts>
  7192. break;
  7193. 800358e: e000 b.n 8003592 <MqttMessageArrived+0x4a2>
  7194. default: break;
  7195. 8003590: bf00 nop
  7196. }
  7197. cJSON_Delete (json);
  7198. 8003592: 6cf8 ldr r0, [r7, #76] @ 0x4c
  7199. 8003594: f7fd fafa bl 8000b8c <cJSON_Delete>
  7200. printf ("MQTT Topic:%s, MSG[%d]:%s\n", topicName, (int)message->payloadlen, (char*)message->payload);
  7201. 8003598: 6d3b ldr r3, [r7, #80] @ 0x50
  7202. 800359a: 68db ldr r3, [r3, #12]
  7203. 800359c: 461a mov r2, r3
  7204. 800359e: 6d3b ldr r3, [r7, #80] @ 0x50
  7205. 80035a0: 689b ldr r3, [r3, #8]
  7206. 80035a2: f107 0118 add.w r1, r7, #24
  7207. 80035a6: 480d ldr r0, [pc, #52] @ (80035dc <MqttMessageArrived+0x4ec>)
  7208. 80035a8: f027 f960 bl 802a86c <iprintf>
  7209. 80035ac: e000 b.n 80035b0 <MqttMessageArrived+0x4c0>
  7210. return;
  7211. 80035ae: bf00 nop
  7212. }
  7213. 80035b0: 3770 adds r7, #112 @ 0x70
  7214. 80035b2: 46bd mov sp, r7
  7215. 80035b4: bd80 pop {r7, pc}
  7216. 80035b6: bf00 nop
  7217. 80035b8: 08031a08 .word 0x08031a08
  7218. 80035bc: 24001eec .word 0x24001eec
  7219. 80035c0: 0802d878 .word 0x0802d878
  7220. 80035c4: 24001f24 .word 0x24001f24
  7221. 80035c8: 0802d88c .word 0x0802d88c
  7222. 80035cc: 24001f5c .word 0x24001f5c
  7223. 80035d0: 0802d8a0 .word 0x0802d8a0
  7224. 80035d4: 24001f94 .word 0x24001f94
  7225. 80035d8: 0802d8b4 .word 0x0802d8b4
  7226. 80035dc: 0802d8c8 .word 0x0802d8c8
  7227. 080035e0 <mqtt_cli_init>:
  7228. void mqtt_cli_init (void) {
  7229. 80035e0: b580 push {r7, lr}
  7230. 80035e2: af00 add r7, sp, #0
  7231. mqttClientSubTaskHandle = osThreadNew (MqttClientSubTask, NULL, &mqttClientSubTaskAttr); // subscribe task
  7232. 80035e4: 4a08 ldr r2, [pc, #32] @ (8003608 <mqtt_cli_init+0x28>)
  7233. 80035e6: 2100 movs r1, #0
  7234. 80035e8: 4808 ldr r0, [pc, #32] @ (800360c <mqtt_cli_init+0x2c>)
  7235. 80035ea: f00d fea2 bl 8011332 <osThreadNew>
  7236. 80035ee: 4603 mov r3, r0
  7237. 80035f0: 4a07 ldr r2, [pc, #28] @ (8003610 <mqtt_cli_init+0x30>)
  7238. 80035f2: 6013 str r3, [r2, #0]
  7239. mqttClientPubTaskHandle = osThreadNew (MqttClientPubTask, NULL, &mqttClientPubTaskAttr); // publish task
  7240. 80035f4: 4a07 ldr r2, [pc, #28] @ (8003614 <mqtt_cli_init+0x34>)
  7241. 80035f6: 2100 movs r1, #0
  7242. 80035f8: 4807 ldr r0, [pc, #28] @ (8003618 <mqtt_cli_init+0x38>)
  7243. 80035fa: f00d fe9a bl 8011332 <osThreadNew>
  7244. 80035fe: 4603 mov r3, r0
  7245. 8003600: 4a06 ldr r2, [pc, #24] @ (800361c <mqtt_cli_init+0x3c>)
  7246. 8003602: 6013 str r3, [r2, #0]
  7247. }
  7248. 8003604: bf00 nop
  7249. 8003606: bd80 pop {r7, pc}
  7250. 8003608: 08031a44 .word 0x08031a44
  7251. 800360c: 080026fd .word 0x080026fd
  7252. 8003610: 24000718 .word 0x24000718
  7253. 8003614: 08031a68 .word 0x08031a68
  7254. 8003618: 0800276d .word 0x0800276d
  7255. 800361c: 2400071c .word 0x2400071c
  7256. 08003620 <WriteDataToBuffer>:
  7257. buff[newBuffPos++] = (uint8_t)((uData >> (i * 8)) & 0xFF);
  7258. }
  7259. *buffPos = newBuffPos;
  7260. }
  7261. void WriteDataToBuffer (uint8_t* buff, uint16_t* buffPos, void* data, uint8_t dataSize) {
  7262. 8003620: b480 push {r7}
  7263. 8003622: b089 sub sp, #36 @ 0x24
  7264. 8003624: af00 add r7, sp, #0
  7265. 8003626: 60f8 str r0, [r7, #12]
  7266. 8003628: 60b9 str r1, [r7, #8]
  7267. 800362a: 607a str r2, [r7, #4]
  7268. 800362c: 70fb strb r3, [r7, #3]
  7269. uint32_t* uDataPtr = data;
  7270. 800362e: 687b ldr r3, [r7, #4]
  7271. 8003630: 61bb str r3, [r7, #24]
  7272. uint32_t uData = *uDataPtr;
  7273. 8003632: 69bb ldr r3, [r7, #24]
  7274. 8003634: 681b ldr r3, [r3, #0]
  7275. 8003636: 617b str r3, [r7, #20]
  7276. uint8_t i = 0;
  7277. 8003638: 2300 movs r3, #0
  7278. 800363a: 77fb strb r3, [r7, #31]
  7279. uint8_t newBuffPos = *buffPos;
  7280. 800363c: 68bb ldr r3, [r7, #8]
  7281. 800363e: 881b ldrh r3, [r3, #0]
  7282. 8003640: 77bb strb r3, [r7, #30]
  7283. for (i = 0; i < dataSize; i++) {
  7284. 8003642: 2300 movs r3, #0
  7285. 8003644: 77fb strb r3, [r7, #31]
  7286. 8003646: e00e b.n 8003666 <WriteDataToBuffer+0x46>
  7287. buff[newBuffPos++] = (uint8_t)((uData >> (i * 8)) & 0xFF);
  7288. 8003648: 7ffb ldrb r3, [r7, #31]
  7289. 800364a: 00db lsls r3, r3, #3
  7290. 800364c: 697a ldr r2, [r7, #20]
  7291. 800364e: 40da lsrs r2, r3
  7292. 8003650: 7fbb ldrb r3, [r7, #30]
  7293. 8003652: 1c59 adds r1, r3, #1
  7294. 8003654: 77b9 strb r1, [r7, #30]
  7295. 8003656: 4619 mov r1, r3
  7296. 8003658: 68fb ldr r3, [r7, #12]
  7297. 800365a: 440b add r3, r1
  7298. 800365c: b2d2 uxtb r2, r2
  7299. 800365e: 701a strb r2, [r3, #0]
  7300. for (i = 0; i < dataSize; i++) {
  7301. 8003660: 7ffb ldrb r3, [r7, #31]
  7302. 8003662: 3301 adds r3, #1
  7303. 8003664: 77fb strb r3, [r7, #31]
  7304. 8003666: 7ffa ldrb r2, [r7, #31]
  7305. 8003668: 78fb ldrb r3, [r7, #3]
  7306. 800366a: 429a cmp r2, r3
  7307. 800366c: d3ec bcc.n 8003648 <WriteDataToBuffer+0x28>
  7308. }
  7309. *buffPos = newBuffPos;
  7310. 800366e: 7fbb ldrb r3, [r7, #30]
  7311. 8003670: b29a uxth r2, r3
  7312. 8003672: 68bb ldr r3, [r7, #8]
  7313. 8003674: 801a strh r2, [r3, #0]
  7314. }
  7315. 8003676: bf00 nop
  7316. 8003678: 3724 adds r7, #36 @ 0x24
  7317. 800367a: 46bd mov sp, r7
  7318. 800367c: f85d 7b04 ldr.w r7, [sp], #4
  7319. 8003680: 4770 bx lr
  7320. 08003682 <ReadFloatFromBuffer>:
  7321. void ReadFloatFromBuffer(uint8_t* buff, uint16_t* buffPos, float* data)
  7322. {
  7323. 8003682: b480 push {r7}
  7324. 8003684: b087 sub sp, #28
  7325. 8003686: af00 add r7, sp, #0
  7326. 8003688: 60f8 str r0, [r7, #12]
  7327. 800368a: 60b9 str r1, [r7, #8]
  7328. 800368c: 607a str r2, [r7, #4]
  7329. uint32_t* word = (uint32_t *)data;
  7330. 800368e: 687b ldr r3, [r7, #4]
  7331. 8003690: 617b str r3, [r7, #20]
  7332. *word = CONVERT_BYTES_TO_WORD(&buff[*buffPos]);
  7333. 8003692: 68bb ldr r3, [r7, #8]
  7334. 8003694: 881b ldrh r3, [r3, #0]
  7335. 8003696: 3303 adds r3, #3
  7336. 8003698: 68fa ldr r2, [r7, #12]
  7337. 800369a: 4413 add r3, r2
  7338. 800369c: 781b ldrb r3, [r3, #0]
  7339. 800369e: 061a lsls r2, r3, #24
  7340. 80036a0: 68bb ldr r3, [r7, #8]
  7341. 80036a2: 881b ldrh r3, [r3, #0]
  7342. 80036a4: 3302 adds r3, #2
  7343. 80036a6: 68f9 ldr r1, [r7, #12]
  7344. 80036a8: 440b add r3, r1
  7345. 80036aa: 781b ldrb r3, [r3, #0]
  7346. 80036ac: 041b lsls r3, r3, #16
  7347. 80036ae: 431a orrs r2, r3
  7348. 80036b0: 68bb ldr r3, [r7, #8]
  7349. 80036b2: 881b ldrh r3, [r3, #0]
  7350. 80036b4: 3301 adds r3, #1
  7351. 80036b6: 68f9 ldr r1, [r7, #12]
  7352. 80036b8: 440b add r3, r1
  7353. 80036ba: 781b ldrb r3, [r3, #0]
  7354. 80036bc: 021b lsls r3, r3, #8
  7355. 80036be: 4313 orrs r3, r2
  7356. 80036c0: 68ba ldr r2, [r7, #8]
  7357. 80036c2: 8812 ldrh r2, [r2, #0]
  7358. 80036c4: 4611 mov r1, r2
  7359. 80036c6: 68fa ldr r2, [r7, #12]
  7360. 80036c8: 440a add r2, r1
  7361. 80036ca: 7812 ldrb r2, [r2, #0]
  7362. 80036cc: 4313 orrs r3, r2
  7363. 80036ce: 461a mov r2, r3
  7364. 80036d0: 697b ldr r3, [r7, #20]
  7365. 80036d2: 601a str r2, [r3, #0]
  7366. *buffPos += sizeof(float);
  7367. 80036d4: 68bb ldr r3, [r7, #8]
  7368. 80036d6: 881b ldrh r3, [r3, #0]
  7369. 80036d8: 3304 adds r3, #4
  7370. 80036da: b29a uxth r2, r3
  7371. 80036dc: 68bb ldr r3, [r7, #8]
  7372. 80036de: 801a strh r2, [r3, #0]
  7373. }
  7374. 80036e0: bf00 nop
  7375. 80036e2: 371c adds r7, #28
  7376. 80036e4: 46bd mov sp, r7
  7377. 80036e6: f85d 7b04 ldr.w r7, [sp], #4
  7378. 80036ea: 4770 bx lr
  7379. 080036ec <ReadByteFromBufer>:
  7380. *data = CONVERT_BYTES_TO_SHORT_WORD(&buff[*buffPos]);
  7381. *buffPos += sizeof(uint32_t);
  7382. }
  7383. void ReadByteFromBufer(uint8_t* buff, uint16_t* buffPos, uint8_t* data)
  7384. {
  7385. 80036ec: b480 push {r7}
  7386. 80036ee: b085 sub sp, #20
  7387. 80036f0: af00 add r7, sp, #0
  7388. 80036f2: 60f8 str r0, [r7, #12]
  7389. 80036f4: 60b9 str r1, [r7, #8]
  7390. 80036f6: 607a str r2, [r7, #4]
  7391. *data = CONVERT_BYTES_TO_SHORT_WORD(&buff[*buffPos]);
  7392. 80036f8: 68bb ldr r3, [r7, #8]
  7393. 80036fa: 881b ldrh r3, [r3, #0]
  7394. 80036fc: 3301 adds r3, #1
  7395. 80036fe: 68fa ldr r2, [r7, #12]
  7396. 8003700: 4413 add r3, r2
  7397. 8003702: 781b ldrb r3, [r3, #0]
  7398. 8003704: 021b lsls r3, r3, #8
  7399. 8003706: b25a sxtb r2, r3
  7400. 8003708: 68bb ldr r3, [r7, #8]
  7401. 800370a: 881b ldrh r3, [r3, #0]
  7402. 800370c: 4619 mov r1, r3
  7403. 800370e: 68fb ldr r3, [r7, #12]
  7404. 8003710: 440b add r3, r1
  7405. 8003712: 781b ldrb r3, [r3, #0]
  7406. 8003714: b25b sxtb r3, r3
  7407. 8003716: 4313 orrs r3, r2
  7408. 8003718: b25b sxtb r3, r3
  7409. 800371a: b2da uxtb r2, r3
  7410. 800371c: 687b ldr r3, [r7, #4]
  7411. 800371e: 701a strb r2, [r3, #0]
  7412. *buffPos += sizeof(uint8_t);
  7413. 8003720: 68bb ldr r3, [r7, #8]
  7414. 8003722: 881b ldrh r3, [r3, #0]
  7415. 8003724: 3301 adds r3, #1
  7416. 8003726: b29a uxth r2, r3
  7417. 8003728: 68bb ldr r3, [r7, #8]
  7418. 800372a: 801a strh r2, [r3, #0]
  7419. }
  7420. 800372c: bf00 nop
  7421. 800372e: 3714 adds r7, #20
  7422. 8003730: 46bd mov sp, r7
  7423. 8003732: f85d 7b04 ldr.w r7, [sp], #4
  7424. 8003736: 4770 bx lr
  7425. 08003738 <PrepareReqFrame>:
  7426. uint16_t PrepareReqFrame (uint8_t* txBuffer, uint16_t frameId, SerialProtocolCommands frameCommand, uint8_t* dataBuffer, uint16_t dataLength) {
  7427. 8003738: b580 push {r7, lr}
  7428. 800373a: b086 sub sp, #24
  7429. 800373c: af00 add r7, sp, #0
  7430. 800373e: 60f8 str r0, [r7, #12]
  7431. 8003740: 607b str r3, [r7, #4]
  7432. 8003742: 460b mov r3, r1
  7433. 8003744: 817b strh r3, [r7, #10]
  7434. 8003746: 4613 mov r3, r2
  7435. 8003748: 727b strb r3, [r7, #9]
  7436. uint16_t crc = 0;
  7437. 800374a: 2300 movs r3, #0
  7438. 800374c: 82bb strh r3, [r7, #20]
  7439. uint16_t txBufferPos = 0;
  7440. 800374e: 2300 movs r3, #0
  7441. 8003750: 82fb strh r3, [r7, #22]
  7442. uint16_t frameCmd = ((uint16_t)frameCommand);
  7443. 8003752: 7a7b ldrb r3, [r7, #9]
  7444. 8003754: 827b strh r3, [r7, #18]
  7445. memset (txBuffer, 0x00, dataLength);
  7446. 8003756: 8c3b ldrh r3, [r7, #32]
  7447. 8003758: 461a mov r2, r3
  7448. 800375a: 2100 movs r1, #0
  7449. 800375c: 68f8 ldr r0, [r7, #12]
  7450. 800375e: f027 fa17 bl 802ab90 <memset>
  7451. txBuffer[txBufferPos++] = FRAME_INDICATOR;
  7452. 8003762: 8afb ldrh r3, [r7, #22]
  7453. 8003764: 1c5a adds r2, r3, #1
  7454. 8003766: 82fa strh r2, [r7, #22]
  7455. 8003768: 461a mov r2, r3
  7456. 800376a: 68fb ldr r3, [r7, #12]
  7457. 800376c: 4413 add r3, r2
  7458. 800376e: 22aa movs r2, #170 @ 0xaa
  7459. 8003770: 701a strb r2, [r3, #0]
  7460. txBuffer[txBufferPos++] = GET_SHORT_WORD_FIRST_BYTE (frameId);
  7461. 8003772: 8afb ldrh r3, [r7, #22]
  7462. 8003774: 1c5a adds r2, r3, #1
  7463. 8003776: 82fa strh r2, [r7, #22]
  7464. 8003778: 461a mov r2, r3
  7465. 800377a: 68fb ldr r3, [r7, #12]
  7466. 800377c: 4413 add r3, r2
  7467. 800377e: 897a ldrh r2, [r7, #10]
  7468. 8003780: b2d2 uxtb r2, r2
  7469. 8003782: 701a strb r2, [r3, #0]
  7470. txBuffer[txBufferPos++] = GET_SHORT_WORD_SECOND_BYTE (frameId);
  7471. 8003784: 897b ldrh r3, [r7, #10]
  7472. 8003786: 0a1b lsrs r3, r3, #8
  7473. 8003788: b29a uxth r2, r3
  7474. 800378a: 8afb ldrh r3, [r7, #22]
  7475. 800378c: 1c59 adds r1, r3, #1
  7476. 800378e: 82f9 strh r1, [r7, #22]
  7477. 8003790: 4619 mov r1, r3
  7478. 8003792: 68fb ldr r3, [r7, #12]
  7479. 8003794: 440b add r3, r1
  7480. 8003796: b2d2 uxtb r2, r2
  7481. 8003798: 701a strb r2, [r3, #0]
  7482. txBuffer[txBufferPos++] = GET_SHORT_WORD_FIRST_BYTE (frameCmd);
  7483. 800379a: 8afb ldrh r3, [r7, #22]
  7484. 800379c: 1c5a adds r2, r3, #1
  7485. 800379e: 82fa strh r2, [r7, #22]
  7486. 80037a0: 461a mov r2, r3
  7487. 80037a2: 68fb ldr r3, [r7, #12]
  7488. 80037a4: 4413 add r3, r2
  7489. 80037a6: 8a7a ldrh r2, [r7, #18]
  7490. 80037a8: b2d2 uxtb r2, r2
  7491. 80037aa: 701a strb r2, [r3, #0]
  7492. txBuffer[txBufferPos++] = GET_SHORT_WORD_SECOND_BYTE (frameCmd);
  7493. 80037ac: 8a7b ldrh r3, [r7, #18]
  7494. 80037ae: 0a1b lsrs r3, r3, #8
  7495. 80037b0: b29a uxth r2, r3
  7496. 80037b2: 8afb ldrh r3, [r7, #22]
  7497. 80037b4: 1c59 adds r1, r3, #1
  7498. 80037b6: 82f9 strh r1, [r7, #22]
  7499. 80037b8: 4619 mov r1, r3
  7500. 80037ba: 68fb ldr r3, [r7, #12]
  7501. 80037bc: 440b add r3, r1
  7502. 80037be: b2d2 uxtb r2, r2
  7503. 80037c0: 701a strb r2, [r3, #0]
  7504. txBuffer[txBufferPos++] = GET_SHORT_WORD_FIRST_BYTE (dataLength);
  7505. 80037c2: 8afb ldrh r3, [r7, #22]
  7506. 80037c4: 1c5a adds r2, r3, #1
  7507. 80037c6: 82fa strh r2, [r7, #22]
  7508. 80037c8: 461a mov r2, r3
  7509. 80037ca: 68fb ldr r3, [r7, #12]
  7510. 80037cc: 4413 add r3, r2
  7511. 80037ce: 8c3a ldrh r2, [r7, #32]
  7512. 80037d0: b2d2 uxtb r2, r2
  7513. 80037d2: 701a strb r2, [r3, #0]
  7514. txBuffer[txBufferPos++] = GET_SHORT_WORD_SECOND_BYTE (dataLength);
  7515. 80037d4: 8c3b ldrh r3, [r7, #32]
  7516. 80037d6: 0a1b lsrs r3, r3, #8
  7517. 80037d8: b29a uxth r2, r3
  7518. 80037da: 8afb ldrh r3, [r7, #22]
  7519. 80037dc: 1c59 adds r1, r3, #1
  7520. 80037de: 82f9 strh r1, [r7, #22]
  7521. 80037e0: 4619 mov r1, r3
  7522. 80037e2: 68fb ldr r3, [r7, #12]
  7523. 80037e4: 440b add r3, r1
  7524. 80037e6: b2d2 uxtb r2, r2
  7525. 80037e8: 701a strb r2, [r3, #0]
  7526. txBuffer[txBufferPos++] = 0x00;
  7527. 80037ea: 8afb ldrh r3, [r7, #22]
  7528. 80037ec: 1c5a adds r2, r3, #1
  7529. 80037ee: 82fa strh r2, [r7, #22]
  7530. 80037f0: 461a mov r2, r3
  7531. 80037f2: 68fb ldr r3, [r7, #12]
  7532. 80037f4: 4413 add r3, r2
  7533. 80037f6: 2200 movs r2, #0
  7534. 80037f8: 701a strb r2, [r3, #0]
  7535. if (dataLength > 0) {
  7536. 80037fa: 8c3b ldrh r3, [r7, #32]
  7537. 80037fc: 2b00 cmp r3, #0
  7538. 80037fe: d00b beq.n 8003818 <PrepareReqFrame+0xe0>
  7539. memcpy (&txBuffer[txBufferPos], dataBuffer, dataLength);
  7540. 8003800: 8afb ldrh r3, [r7, #22]
  7541. 8003802: 68fa ldr r2, [r7, #12]
  7542. 8003804: 4413 add r3, r2
  7543. 8003806: 8c3a ldrh r2, [r7, #32]
  7544. 8003808: 6879 ldr r1, [r7, #4]
  7545. 800380a: 4618 mov r0, r3
  7546. 800380c: f027 fab7 bl 802ad7e <memcpy>
  7547. txBufferPos += dataLength;
  7548. 8003810: 8afa ldrh r2, [r7, #22]
  7549. 8003812: 8c3b ldrh r3, [r7, #32]
  7550. 8003814: 4413 add r3, r2
  7551. 8003816: 82fb strh r3, [r7, #22]
  7552. }
  7553. crc = HAL_CRC_Calculate (&hcrc, (uint32_t*)txBuffer, txBufferPos);
  7554. 8003818: 8afb ldrh r3, [r7, #22]
  7555. 800381a: 461a mov r2, r3
  7556. 800381c: 68f9 ldr r1, [r7, #12]
  7557. 800381e: 480f ldr r0, [pc, #60] @ (800385c <PrepareReqFrame+0x124>)
  7558. 8003820: f002 f9d2 bl 8005bc8 <HAL_CRC_Calculate>
  7559. 8003824: 4603 mov r3, r0
  7560. 8003826: 82bb strh r3, [r7, #20]
  7561. txBuffer[txBufferPos++] = GET_SHORT_WORD_FIRST_BYTE (crc);
  7562. 8003828: 8afb ldrh r3, [r7, #22]
  7563. 800382a: 1c5a adds r2, r3, #1
  7564. 800382c: 82fa strh r2, [r7, #22]
  7565. 800382e: 461a mov r2, r3
  7566. 8003830: 68fb ldr r3, [r7, #12]
  7567. 8003832: 4413 add r3, r2
  7568. 8003834: 8aba ldrh r2, [r7, #20]
  7569. 8003836: b2d2 uxtb r2, r2
  7570. 8003838: 701a strb r2, [r3, #0]
  7571. txBuffer[txBufferPos++] = GET_SHORT_WORD_SECOND_BYTE (crc);
  7572. 800383a: 8abb ldrh r3, [r7, #20]
  7573. 800383c: 0a1b lsrs r3, r3, #8
  7574. 800383e: b29a uxth r2, r3
  7575. 8003840: 8afb ldrh r3, [r7, #22]
  7576. 8003842: 1c59 adds r1, r3, #1
  7577. 8003844: 82f9 strh r1, [r7, #22]
  7578. 8003846: 4619 mov r1, r3
  7579. 8003848: 68fb ldr r3, [r7, #12]
  7580. 800384a: 440b add r3, r1
  7581. 800384c: b2d2 uxtb r2, r2
  7582. 800384e: 701a strb r2, [r3, #0]
  7583. return txBufferPos;
  7584. 8003850: 8afb ldrh r3, [r7, #22]
  7585. }
  7586. 8003852: 4618 mov r0, r3
  7587. 8003854: 3718 adds r7, #24
  7588. 8003856: 46bd mov sp, r7
  7589. 8003858: bd80 pop {r7, pc}
  7590. 800385a: bf00 nop
  7591. 800385c: 24000248 .word 0x24000248
  7592. 08003860 <PrepareRespFrame>:
  7593. uint16_t PrepareRespFrame (uint8_t* txBuffer, uint16_t frameId, SerialProtocolCommands frameCommand, SerialProtocolRespStatus respStatus, uint8_t* dataBuffer, uint16_t dataLength) {
  7594. 8003860: b580 push {r7, lr}
  7595. 8003862: b084 sub sp, #16
  7596. 8003864: af00 add r7, sp, #0
  7597. 8003866: 6078 str r0, [r7, #4]
  7598. 8003868: 4608 mov r0, r1
  7599. 800386a: 4611 mov r1, r2
  7600. 800386c: 461a mov r2, r3
  7601. 800386e: 4603 mov r3, r0
  7602. 8003870: 807b strh r3, [r7, #2]
  7603. 8003872: 460b mov r3, r1
  7604. 8003874: 707b strb r3, [r7, #1]
  7605. 8003876: 4613 mov r3, r2
  7606. 8003878: 703b strb r3, [r7, #0]
  7607. uint16_t crc = 0;
  7608. 800387a: 2300 movs r3, #0
  7609. 800387c: 81bb strh r3, [r7, #12]
  7610. uint16_t txBufferPos = 0;
  7611. 800387e: 2300 movs r3, #0
  7612. 8003880: 81fb strh r3, [r7, #14]
  7613. uint16_t frameCmd = ((uint16_t)frameCommand) | 0x8000; // MSB set means response
  7614. 8003882: 787b ldrb r3, [r7, #1]
  7615. 8003884: b21a sxth r2, r3
  7616. 8003886: 4b43 ldr r3, [pc, #268] @ (8003994 <PrepareRespFrame+0x134>)
  7617. 8003888: 4313 orrs r3, r2
  7618. 800388a: b21b sxth r3, r3
  7619. 800388c: 817b strh r3, [r7, #10]
  7620. memset (txBuffer, 0x00, dataLength);
  7621. 800388e: 8bbb ldrh r3, [r7, #28]
  7622. 8003890: 461a mov r2, r3
  7623. 8003892: 2100 movs r1, #0
  7624. 8003894: 6878 ldr r0, [r7, #4]
  7625. 8003896: f027 f97b bl 802ab90 <memset>
  7626. txBuffer[txBufferPos++] = FRAME_INDICATOR;
  7627. 800389a: 89fb ldrh r3, [r7, #14]
  7628. 800389c: 1c5a adds r2, r3, #1
  7629. 800389e: 81fa strh r2, [r7, #14]
  7630. 80038a0: 461a mov r2, r3
  7631. 80038a2: 687b ldr r3, [r7, #4]
  7632. 80038a4: 4413 add r3, r2
  7633. 80038a6: 22aa movs r2, #170 @ 0xaa
  7634. 80038a8: 701a strb r2, [r3, #0]
  7635. txBuffer[txBufferPos++] = GET_SHORT_WORD_FIRST_BYTE (frameId);
  7636. 80038aa: 89fb ldrh r3, [r7, #14]
  7637. 80038ac: 1c5a adds r2, r3, #1
  7638. 80038ae: 81fa strh r2, [r7, #14]
  7639. 80038b0: 461a mov r2, r3
  7640. 80038b2: 687b ldr r3, [r7, #4]
  7641. 80038b4: 4413 add r3, r2
  7642. 80038b6: 887a ldrh r2, [r7, #2]
  7643. 80038b8: b2d2 uxtb r2, r2
  7644. 80038ba: 701a strb r2, [r3, #0]
  7645. txBuffer[txBufferPos++] = GET_SHORT_WORD_SECOND_BYTE (frameId);
  7646. 80038bc: 887b ldrh r3, [r7, #2]
  7647. 80038be: 0a1b lsrs r3, r3, #8
  7648. 80038c0: b29a uxth r2, r3
  7649. 80038c2: 89fb ldrh r3, [r7, #14]
  7650. 80038c4: 1c59 adds r1, r3, #1
  7651. 80038c6: 81f9 strh r1, [r7, #14]
  7652. 80038c8: 4619 mov r1, r3
  7653. 80038ca: 687b ldr r3, [r7, #4]
  7654. 80038cc: 440b add r3, r1
  7655. 80038ce: b2d2 uxtb r2, r2
  7656. 80038d0: 701a strb r2, [r3, #0]
  7657. txBuffer[txBufferPos++] = GET_SHORT_WORD_FIRST_BYTE (frameCmd);
  7658. 80038d2: 89fb ldrh r3, [r7, #14]
  7659. 80038d4: 1c5a adds r2, r3, #1
  7660. 80038d6: 81fa strh r2, [r7, #14]
  7661. 80038d8: 461a mov r2, r3
  7662. 80038da: 687b ldr r3, [r7, #4]
  7663. 80038dc: 4413 add r3, r2
  7664. 80038de: 897a ldrh r2, [r7, #10]
  7665. 80038e0: b2d2 uxtb r2, r2
  7666. 80038e2: 701a strb r2, [r3, #0]
  7667. txBuffer[txBufferPos++] = GET_SHORT_WORD_SECOND_BYTE (frameCmd);
  7668. 80038e4: 897b ldrh r3, [r7, #10]
  7669. 80038e6: 0a1b lsrs r3, r3, #8
  7670. 80038e8: b29a uxth r2, r3
  7671. 80038ea: 89fb ldrh r3, [r7, #14]
  7672. 80038ec: 1c59 adds r1, r3, #1
  7673. 80038ee: 81f9 strh r1, [r7, #14]
  7674. 80038f0: 4619 mov r1, r3
  7675. 80038f2: 687b ldr r3, [r7, #4]
  7676. 80038f4: 440b add r3, r1
  7677. 80038f6: b2d2 uxtb r2, r2
  7678. 80038f8: 701a strb r2, [r3, #0]
  7679. txBuffer[txBufferPos++] = GET_SHORT_WORD_FIRST_BYTE (dataLength);
  7680. 80038fa: 89fb ldrh r3, [r7, #14]
  7681. 80038fc: 1c5a adds r2, r3, #1
  7682. 80038fe: 81fa strh r2, [r7, #14]
  7683. 8003900: 461a mov r2, r3
  7684. 8003902: 687b ldr r3, [r7, #4]
  7685. 8003904: 4413 add r3, r2
  7686. 8003906: 8bba ldrh r2, [r7, #28]
  7687. 8003908: b2d2 uxtb r2, r2
  7688. 800390a: 701a strb r2, [r3, #0]
  7689. txBuffer[txBufferPos++] = GET_SHORT_WORD_SECOND_BYTE (dataLength);
  7690. 800390c: 8bbb ldrh r3, [r7, #28]
  7691. 800390e: 0a1b lsrs r3, r3, #8
  7692. 8003910: b29a uxth r2, r3
  7693. 8003912: 89fb ldrh r3, [r7, #14]
  7694. 8003914: 1c59 adds r1, r3, #1
  7695. 8003916: 81f9 strh r1, [r7, #14]
  7696. 8003918: 4619 mov r1, r3
  7697. 800391a: 687b ldr r3, [r7, #4]
  7698. 800391c: 440b add r3, r1
  7699. 800391e: b2d2 uxtb r2, r2
  7700. 8003920: 701a strb r2, [r3, #0]
  7701. txBuffer[txBufferPos++] = (uint8_t)respStatus;
  7702. 8003922: 89fb ldrh r3, [r7, #14]
  7703. 8003924: 1c5a adds r2, r3, #1
  7704. 8003926: 81fa strh r2, [r7, #14]
  7705. 8003928: 461a mov r2, r3
  7706. 800392a: 687b ldr r3, [r7, #4]
  7707. 800392c: 4413 add r3, r2
  7708. 800392e: 783a ldrb r2, [r7, #0]
  7709. 8003930: 701a strb r2, [r3, #0]
  7710. if (dataLength > 0) {
  7711. 8003932: 8bbb ldrh r3, [r7, #28]
  7712. 8003934: 2b00 cmp r3, #0
  7713. 8003936: d00b beq.n 8003950 <PrepareRespFrame+0xf0>
  7714. memcpy (&txBuffer[txBufferPos], dataBuffer, dataLength);
  7715. 8003938: 89fb ldrh r3, [r7, #14]
  7716. 800393a: 687a ldr r2, [r7, #4]
  7717. 800393c: 4413 add r3, r2
  7718. 800393e: 8bba ldrh r2, [r7, #28]
  7719. 8003940: 69b9 ldr r1, [r7, #24]
  7720. 8003942: 4618 mov r0, r3
  7721. 8003944: f027 fa1b bl 802ad7e <memcpy>
  7722. txBufferPos += dataLength;
  7723. 8003948: 89fa ldrh r2, [r7, #14]
  7724. 800394a: 8bbb ldrh r3, [r7, #28]
  7725. 800394c: 4413 add r3, r2
  7726. 800394e: 81fb strh r3, [r7, #14]
  7727. }
  7728. crc = HAL_CRC_Calculate (&hcrc, (uint32_t*)txBuffer, txBufferPos);
  7729. 8003950: 89fb ldrh r3, [r7, #14]
  7730. 8003952: 461a mov r2, r3
  7731. 8003954: 6879 ldr r1, [r7, #4]
  7732. 8003956: 4810 ldr r0, [pc, #64] @ (8003998 <PrepareRespFrame+0x138>)
  7733. 8003958: f002 f936 bl 8005bc8 <HAL_CRC_Calculate>
  7734. 800395c: 4603 mov r3, r0
  7735. 800395e: 81bb strh r3, [r7, #12]
  7736. txBuffer[txBufferPos++] = GET_SHORT_WORD_FIRST_BYTE (crc);
  7737. 8003960: 89fb ldrh r3, [r7, #14]
  7738. 8003962: 1c5a adds r2, r3, #1
  7739. 8003964: 81fa strh r2, [r7, #14]
  7740. 8003966: 461a mov r2, r3
  7741. 8003968: 687b ldr r3, [r7, #4]
  7742. 800396a: 4413 add r3, r2
  7743. 800396c: 89ba ldrh r2, [r7, #12]
  7744. 800396e: b2d2 uxtb r2, r2
  7745. 8003970: 701a strb r2, [r3, #0]
  7746. txBuffer[txBufferPos++] = GET_SHORT_WORD_SECOND_BYTE (crc);
  7747. 8003972: 89bb ldrh r3, [r7, #12]
  7748. 8003974: 0a1b lsrs r3, r3, #8
  7749. 8003976: b29a uxth r2, r3
  7750. 8003978: 89fb ldrh r3, [r7, #14]
  7751. 800397a: 1c59 adds r1, r3, #1
  7752. 800397c: 81f9 strh r1, [r7, #14]
  7753. 800397e: 4619 mov r1, r3
  7754. 8003980: 687b ldr r3, [r7, #4]
  7755. 8003982: 440b add r3, r1
  7756. 8003984: b2d2 uxtb r2, r2
  7757. 8003986: 701a strb r2, [r3, #0]
  7758. return txBufferPos;
  7759. 8003988: 89fb ldrh r3, [r7, #14]
  7760. }
  7761. 800398a: 4618 mov r0, r3
  7762. 800398c: 3710 adds r7, #16
  7763. 800398e: 46bd mov sp, r7
  7764. 8003990: bd80 pop {r7, pc}
  7765. 8003992: bf00 nop
  7766. 8003994: ffff8000 .word 0xffff8000
  7767. 8003998: 24000248 .word 0x24000248
  7768. 0800399c <HAL_MspInit>:
  7769. /* USER CODE END 0 */
  7770. /**
  7771. * Initializes the Global MSP.
  7772. */
  7773. void HAL_MspInit(void)
  7774. {
  7775. 800399c: b580 push {r7, lr}
  7776. 800399e: b086 sub sp, #24
  7777. 80039a0: af00 add r7, sp, #0
  7778. /* USER CODE BEGIN MspInit 0 */
  7779. /* USER CODE END MspInit 0 */
  7780. PWREx_AVDTypeDef sConfigAVD = {0};
  7781. 80039a2: f107 0310 add.w r3, r7, #16
  7782. 80039a6: 2200 movs r2, #0
  7783. 80039a8: 601a str r2, [r3, #0]
  7784. 80039aa: 605a str r2, [r3, #4]
  7785. PWR_PVDTypeDef sConfigPVD = {0};
  7786. 80039ac: f107 0308 add.w r3, r7, #8
  7787. 80039b0: 2200 movs r2, #0
  7788. 80039b2: 601a str r2, [r3, #0]
  7789. 80039b4: 605a str r2, [r3, #4]
  7790. __HAL_RCC_SYSCFG_CLK_ENABLE();
  7791. 80039b6: 4b1c ldr r3, [pc, #112] @ (8003a28 <HAL_MspInit+0x8c>)
  7792. 80039b8: f8d3 30f4 ldr.w r3, [r3, #244] @ 0xf4
  7793. 80039bc: 4a1a ldr r2, [pc, #104] @ (8003a28 <HAL_MspInit+0x8c>)
  7794. 80039be: f043 0302 orr.w r3, r3, #2
  7795. 80039c2: f8c2 30f4 str.w r3, [r2, #244] @ 0xf4
  7796. 80039c6: 4b18 ldr r3, [pc, #96] @ (8003a28 <HAL_MspInit+0x8c>)
  7797. 80039c8: f8d3 30f4 ldr.w r3, [r3, #244] @ 0xf4
  7798. 80039cc: f003 0302 and.w r3, r3, #2
  7799. 80039d0: 607b str r3, [r7, #4]
  7800. 80039d2: 687b ldr r3, [r7, #4]
  7801. /* System interrupt init*/
  7802. /* PendSV_IRQn interrupt configuration */
  7803. HAL_NVIC_SetPriority(PendSV_IRQn, 15, 0);
  7804. 80039d4: 2200 movs r2, #0
  7805. 80039d6: 210f movs r1, #15
  7806. 80039d8: f06f 0001 mvn.w r0, #1
  7807. 80039dc: f001 fff0 bl 80059c0 <HAL_NVIC_SetPriority>
  7808. /* Peripheral interrupt init */
  7809. /* RCC_IRQn interrupt configuration */
  7810. HAL_NVIC_SetPriority(RCC_IRQn, 5, 0);
  7811. 80039e0: 2200 movs r2, #0
  7812. 80039e2: 2105 movs r1, #5
  7813. 80039e4: 2005 movs r0, #5
  7814. 80039e6: f001 ffeb bl 80059c0 <HAL_NVIC_SetPriority>
  7815. HAL_NVIC_EnableIRQ(RCC_IRQn);
  7816. 80039ea: 2005 movs r0, #5
  7817. 80039ec: f002 f802 bl 80059f4 <HAL_NVIC_EnableIRQ>
  7818. /** AVD Configuration
  7819. */
  7820. sConfigAVD.AVDLevel = PWR_AVDLEVEL_3;
  7821. 80039f0: f44f 23c0 mov.w r3, #393216 @ 0x60000
  7822. 80039f4: 613b str r3, [r7, #16]
  7823. sConfigAVD.Mode = PWR_AVD_MODE_NORMAL;
  7824. 80039f6: 2300 movs r3, #0
  7825. 80039f8: 617b str r3, [r7, #20]
  7826. HAL_PWREx_ConfigAVD(&sConfigAVD);
  7827. 80039fa: f107 0310 add.w r3, r7, #16
  7828. 80039fe: 4618 mov r0, r3
  7829. 8003a00: f006 fcac bl 800a35c <HAL_PWREx_ConfigAVD>
  7830. /** Enable the AVD Output
  7831. */
  7832. HAL_PWREx_EnableAVD();
  7833. 8003a04: f006 fd20 bl 800a448 <HAL_PWREx_EnableAVD>
  7834. /** PVD Configuration
  7835. */
  7836. sConfigPVD.PVDLevel = PWR_PVDLEVEL_6;
  7837. 8003a08: 23c0 movs r3, #192 @ 0xc0
  7838. 8003a0a: 60bb str r3, [r7, #8]
  7839. sConfigPVD.Mode = PWR_PVD_MODE_NORMAL;
  7840. 8003a0c: 2300 movs r3, #0
  7841. 8003a0e: 60fb str r3, [r7, #12]
  7842. HAL_PWR_ConfigPVD(&sConfigPVD);
  7843. 8003a10: f107 0308 add.w r3, r7, #8
  7844. 8003a14: 4618 mov r0, r3
  7845. 8003a16: f006 fbdd bl 800a1d4 <HAL_PWR_ConfigPVD>
  7846. /** Enable the PVD Output
  7847. */
  7848. HAL_PWR_EnablePVD();
  7849. 8003a1a: f006 fc55 bl 800a2c8 <HAL_PWR_EnablePVD>
  7850. /* USER CODE BEGIN MspInit 1 */
  7851. /* USER CODE END MspInit 1 */
  7852. }
  7853. 8003a1e: bf00 nop
  7854. 8003a20: 3718 adds r7, #24
  7855. 8003a22: 46bd mov sp, r7
  7856. 8003a24: bd80 pop {r7, pc}
  7857. 8003a26: bf00 nop
  7858. 8003a28: 58024400 .word 0x58024400
  7859. 08003a2c <HAL_CRC_MspInit>:
  7860. * This function configures the hardware resources used in this example
  7861. * @param hcrc: CRC handle pointer
  7862. * @retval None
  7863. */
  7864. void HAL_CRC_MspInit(CRC_HandleTypeDef* hcrc)
  7865. {
  7866. 8003a2c: b480 push {r7}
  7867. 8003a2e: b085 sub sp, #20
  7868. 8003a30: af00 add r7, sp, #0
  7869. 8003a32: 6078 str r0, [r7, #4]
  7870. if(hcrc->Instance==CRC)
  7871. 8003a34: 687b ldr r3, [r7, #4]
  7872. 8003a36: 681b ldr r3, [r3, #0]
  7873. 8003a38: 4a0b ldr r2, [pc, #44] @ (8003a68 <HAL_CRC_MspInit+0x3c>)
  7874. 8003a3a: 4293 cmp r3, r2
  7875. 8003a3c: d10e bne.n 8003a5c <HAL_CRC_MspInit+0x30>
  7876. {
  7877. /* USER CODE BEGIN CRC_MspInit 0 */
  7878. /* USER CODE END CRC_MspInit 0 */
  7879. /* Peripheral clock enable */
  7880. __HAL_RCC_CRC_CLK_ENABLE();
  7881. 8003a3e: 4b0b ldr r3, [pc, #44] @ (8003a6c <HAL_CRC_MspInit+0x40>)
  7882. 8003a40: f8d3 30e0 ldr.w r3, [r3, #224] @ 0xe0
  7883. 8003a44: 4a09 ldr r2, [pc, #36] @ (8003a6c <HAL_CRC_MspInit+0x40>)
  7884. 8003a46: f443 2300 orr.w r3, r3, #524288 @ 0x80000
  7885. 8003a4a: f8c2 30e0 str.w r3, [r2, #224] @ 0xe0
  7886. 8003a4e: 4b07 ldr r3, [pc, #28] @ (8003a6c <HAL_CRC_MspInit+0x40>)
  7887. 8003a50: f8d3 30e0 ldr.w r3, [r3, #224] @ 0xe0
  7888. 8003a54: f403 2300 and.w r3, r3, #524288 @ 0x80000
  7889. 8003a58: 60fb str r3, [r7, #12]
  7890. 8003a5a: 68fb ldr r3, [r7, #12]
  7891. /* USER CODE BEGIN CRC_MspInit 1 */
  7892. /* USER CODE END CRC_MspInit 1 */
  7893. }
  7894. }
  7895. 8003a5c: bf00 nop
  7896. 8003a5e: 3714 adds r7, #20
  7897. 8003a60: 46bd mov sp, r7
  7898. 8003a62: f85d 7b04 ldr.w r7, [sp], #4
  7899. 8003a66: 4770 bx lr
  7900. 8003a68: 58024c00 .word 0x58024c00
  7901. 8003a6c: 58024400 .word 0x58024400
  7902. 08003a70 <HAL_RNG_MspInit>:
  7903. * This function configures the hardware resources used in this example
  7904. * @param hrng: RNG handle pointer
  7905. * @retval None
  7906. */
  7907. void HAL_RNG_MspInit(RNG_HandleTypeDef* hrng)
  7908. {
  7909. 8003a70: b580 push {r7, lr}
  7910. 8003a72: b0b4 sub sp, #208 @ 0xd0
  7911. 8003a74: af00 add r7, sp, #0
  7912. 8003a76: 6078 str r0, [r7, #4]
  7913. RCC_PeriphCLKInitTypeDef PeriphClkInitStruct = {0};
  7914. 8003a78: f107 0310 add.w r3, r7, #16
  7915. 8003a7c: 22c0 movs r2, #192 @ 0xc0
  7916. 8003a7e: 2100 movs r1, #0
  7917. 8003a80: 4618 mov r0, r3
  7918. 8003a82: f027 f885 bl 802ab90 <memset>
  7919. if(hrng->Instance==RNG)
  7920. 8003a86: 687b ldr r3, [r7, #4]
  7921. 8003a88: 681b ldr r3, [r3, #0]
  7922. 8003a8a: 4a14 ldr r2, [pc, #80] @ (8003adc <HAL_RNG_MspInit+0x6c>)
  7923. 8003a8c: 4293 cmp r3, r2
  7924. 8003a8e: d121 bne.n 8003ad4 <HAL_RNG_MspInit+0x64>
  7925. /* USER CODE END RNG_MspInit 0 */
  7926. /** Initializes the peripherals clock
  7927. */
  7928. PeriphClkInitStruct.PeriphClockSelection = RCC_PERIPHCLK_RNG;
  7929. 8003a90: f44f 3200 mov.w r2, #131072 @ 0x20000
  7930. 8003a94: f04f 0300 mov.w r3, #0
  7931. 8003a98: e9c7 2304 strd r2, r3, [r7, #16]
  7932. PeriphClkInitStruct.RngClockSelection = RCC_RNGCLKSOURCE_HSI48;
  7933. 8003a9c: 2300 movs r3, #0
  7934. 8003a9e: f8c7 3090 str.w r3, [r7, #144] @ 0x90
  7935. if (HAL_RCCEx_PeriphCLKConfig(&PeriphClkInitStruct) != HAL_OK)
  7936. 8003aa2: f107 0310 add.w r3, r7, #16
  7937. 8003aa6: 4618 mov r0, r3
  7938. 8003aa8: f007 fd06 bl 800b4b8 <HAL_RCCEx_PeriphCLKConfig>
  7939. 8003aac: 4603 mov r3, r0
  7940. 8003aae: 2b00 cmp r3, #0
  7941. 8003ab0: d001 beq.n 8003ab6 <HAL_RNG_MspInit+0x46>
  7942. {
  7943. Error_Handler();
  7944. 8003ab2: f7fe fe07 bl 80026c4 <Error_Handler>
  7945. }
  7946. /* Peripheral clock enable */
  7947. __HAL_RCC_RNG_CLK_ENABLE();
  7948. 8003ab6: 4b0a ldr r3, [pc, #40] @ (8003ae0 <HAL_RNG_MspInit+0x70>)
  7949. 8003ab8: f8d3 30dc ldr.w r3, [r3, #220] @ 0xdc
  7950. 8003abc: 4a08 ldr r2, [pc, #32] @ (8003ae0 <HAL_RNG_MspInit+0x70>)
  7951. 8003abe: f043 0340 orr.w r3, r3, #64 @ 0x40
  7952. 8003ac2: f8c2 30dc str.w r3, [r2, #220] @ 0xdc
  7953. 8003ac6: 4b06 ldr r3, [pc, #24] @ (8003ae0 <HAL_RNG_MspInit+0x70>)
  7954. 8003ac8: f8d3 30dc ldr.w r3, [r3, #220] @ 0xdc
  7955. 8003acc: f003 0340 and.w r3, r3, #64 @ 0x40
  7956. 8003ad0: 60fb str r3, [r7, #12]
  7957. 8003ad2: 68fb ldr r3, [r7, #12]
  7958. /* USER CODE BEGIN RNG_MspInit 1 */
  7959. /* USER CODE END RNG_MspInit 1 */
  7960. }
  7961. }
  7962. 8003ad4: bf00 nop
  7963. 8003ad6: 37d0 adds r7, #208 @ 0xd0
  7964. 8003ad8: 46bd mov sp, r7
  7965. 8003ada: bd80 pop {r7, pc}
  7966. 8003adc: 48021800 .word 0x48021800
  7967. 8003ae0: 58024400 .word 0x58024400
  7968. 08003ae4 <HAL_UART_MspInit>:
  7969. * This function configures the hardware resources used in this example
  7970. * @param huart: UART handle pointer
  7971. * @retval None
  7972. */
  7973. void HAL_UART_MspInit(UART_HandleTypeDef* huart)
  7974. {
  7975. 8003ae4: b580 push {r7, lr}
  7976. 8003ae6: b0c2 sub sp, #264 @ 0x108
  7977. 8003ae8: af00 add r7, sp, #0
  7978. 8003aea: f507 7384 add.w r3, r7, #264 @ 0x108
  7979. 8003aee: f5a3 7382 sub.w r3, r3, #260 @ 0x104
  7980. 8003af2: 6018 str r0, [r3, #0]
  7981. GPIO_InitTypeDef GPIO_InitStruct = {0};
  7982. 8003af4: f107 03f4 add.w r3, r7, #244 @ 0xf4
  7983. 8003af8: 2200 movs r2, #0
  7984. 8003afa: 601a str r2, [r3, #0]
  7985. 8003afc: 605a str r2, [r3, #4]
  7986. 8003afe: 609a str r2, [r3, #8]
  7987. 8003b00: 60da str r2, [r3, #12]
  7988. 8003b02: 611a str r2, [r3, #16]
  7989. RCC_PeriphCLKInitTypeDef PeriphClkInitStruct = {0};
  7990. 8003b04: f107 0330 add.w r3, r7, #48 @ 0x30
  7991. 8003b08: 22c0 movs r2, #192 @ 0xc0
  7992. 8003b0a: 2100 movs r1, #0
  7993. 8003b0c: 4618 mov r0, r3
  7994. 8003b0e: f027 f83f bl 802ab90 <memset>
  7995. if(huart->Instance==UART8)
  7996. 8003b12: f507 7384 add.w r3, r7, #264 @ 0x108
  7997. 8003b16: f5a3 7382 sub.w r3, r3, #260 @ 0x104
  7998. 8003b1a: 681b ldr r3, [r3, #0]
  7999. 8003b1c: 681b ldr r3, [r3, #0]
  8000. 8003b1e: 4ab8 ldr r2, [pc, #736] @ (8003e00 <HAL_UART_MspInit+0x31c>)
  8001. 8003b20: 4293 cmp r3, r2
  8002. 8003b22: f040 80bc bne.w 8003c9e <HAL_UART_MspInit+0x1ba>
  8003. /* USER CODE END UART8_MspInit 0 */
  8004. /** Initializes the peripherals clock
  8005. */
  8006. PeriphClkInitStruct.PeriphClockSelection = RCC_PERIPHCLK_UART8;
  8007. 8003b26: f04f 0202 mov.w r2, #2
  8008. 8003b2a: f04f 0300 mov.w r3, #0
  8009. 8003b2e: e9c7 230c strd r2, r3, [r7, #48] @ 0x30
  8010. PeriphClkInitStruct.Usart234578ClockSelection = RCC_USART234578CLKSOURCE_D2PCLK1;
  8011. 8003b32: 2300 movs r3, #0
  8012. 8003b34: f8c7 30a8 str.w r3, [r7, #168] @ 0xa8
  8013. if (HAL_RCCEx_PeriphCLKConfig(&PeriphClkInitStruct) != HAL_OK)
  8014. 8003b38: f107 0330 add.w r3, r7, #48 @ 0x30
  8015. 8003b3c: 4618 mov r0, r3
  8016. 8003b3e: f007 fcbb bl 800b4b8 <HAL_RCCEx_PeriphCLKConfig>
  8017. 8003b42: 4603 mov r3, r0
  8018. 8003b44: 2b00 cmp r3, #0
  8019. 8003b46: d001 beq.n 8003b4c <HAL_UART_MspInit+0x68>
  8020. {
  8021. Error_Handler();
  8022. 8003b48: f7fe fdbc bl 80026c4 <Error_Handler>
  8023. }
  8024. /* Peripheral clock enable */
  8025. __HAL_RCC_UART8_CLK_ENABLE();
  8026. 8003b4c: 4bad ldr r3, [pc, #692] @ (8003e04 <HAL_UART_MspInit+0x320>)
  8027. 8003b4e: f8d3 30e8 ldr.w r3, [r3, #232] @ 0xe8
  8028. 8003b52: 4aac ldr r2, [pc, #688] @ (8003e04 <HAL_UART_MspInit+0x320>)
  8029. 8003b54: f043 4300 orr.w r3, r3, #2147483648 @ 0x80000000
  8030. 8003b58: f8c2 30e8 str.w r3, [r2, #232] @ 0xe8
  8031. 8003b5c: 4ba9 ldr r3, [pc, #676] @ (8003e04 <HAL_UART_MspInit+0x320>)
  8032. 8003b5e: f8d3 30e8 ldr.w r3, [r3, #232] @ 0xe8
  8033. 8003b62: f003 4300 and.w r3, r3, #2147483648 @ 0x80000000
  8034. 8003b66: 62fb str r3, [r7, #44] @ 0x2c
  8035. 8003b68: 6afb ldr r3, [r7, #44] @ 0x2c
  8036. __HAL_RCC_GPIOE_CLK_ENABLE();
  8037. 8003b6a: 4ba6 ldr r3, [pc, #664] @ (8003e04 <HAL_UART_MspInit+0x320>)
  8038. 8003b6c: f8d3 30e0 ldr.w r3, [r3, #224] @ 0xe0
  8039. 8003b70: 4aa4 ldr r2, [pc, #656] @ (8003e04 <HAL_UART_MspInit+0x320>)
  8040. 8003b72: f043 0310 orr.w r3, r3, #16
  8041. 8003b76: f8c2 30e0 str.w r3, [r2, #224] @ 0xe0
  8042. 8003b7a: 4ba2 ldr r3, [pc, #648] @ (8003e04 <HAL_UART_MspInit+0x320>)
  8043. 8003b7c: f8d3 30e0 ldr.w r3, [r3, #224] @ 0xe0
  8044. 8003b80: f003 0310 and.w r3, r3, #16
  8045. 8003b84: 62bb str r3, [r7, #40] @ 0x28
  8046. 8003b86: 6abb ldr r3, [r7, #40] @ 0x28
  8047. /**UART8 GPIO Configuration
  8048. PE0 ------> UART8_RX
  8049. PE1 ------> UART8_TX
  8050. */
  8051. GPIO_InitStruct.Pin = GPIO_PIN_0|GPIO_PIN_1;
  8052. 8003b88: 2303 movs r3, #3
  8053. 8003b8a: f8c7 30f4 str.w r3, [r7, #244] @ 0xf4
  8054. GPIO_InitStruct.Mode = GPIO_MODE_AF_PP;
  8055. 8003b8e: 2302 movs r3, #2
  8056. 8003b90: f8c7 30f8 str.w r3, [r7, #248] @ 0xf8
  8057. GPIO_InitStruct.Pull = GPIO_NOPULL;
  8058. 8003b94: 2300 movs r3, #0
  8059. 8003b96: f8c7 30fc str.w r3, [r7, #252] @ 0xfc
  8060. GPIO_InitStruct.Speed = GPIO_SPEED_FREQ_LOW;
  8061. 8003b9a: 2300 movs r3, #0
  8062. 8003b9c: f8c7 3100 str.w r3, [r7, #256] @ 0x100
  8063. GPIO_InitStruct.Alternate = GPIO_AF8_UART8;
  8064. 8003ba0: 2308 movs r3, #8
  8065. 8003ba2: f8c7 3104 str.w r3, [r7, #260] @ 0x104
  8066. HAL_GPIO_Init(GPIOE, &GPIO_InitStruct);
  8067. 8003ba6: f107 03f4 add.w r3, r7, #244 @ 0xf4
  8068. 8003baa: 4619 mov r1, r3
  8069. 8003bac: 4896 ldr r0, [pc, #600] @ (8003e08 <HAL_UART_MspInit+0x324>)
  8070. 8003bae: f006 f92f bl 8009e10 <HAL_GPIO_Init>
  8071. /* UART8 DMA Init */
  8072. /* UART8_RX Init */
  8073. hdma_uart8_rx.Instance = DMA2_Stream7;
  8074. 8003bb2: 4b96 ldr r3, [pc, #600] @ (8003e0c <HAL_UART_MspInit+0x328>)
  8075. 8003bb4: 4a96 ldr r2, [pc, #600] @ (8003e10 <HAL_UART_MspInit+0x32c>)
  8076. 8003bb6: 601a str r2, [r3, #0]
  8077. hdma_uart8_rx.Init.Request = DMA_REQUEST_UART8_RX;
  8078. 8003bb8: 4b94 ldr r3, [pc, #592] @ (8003e0c <HAL_UART_MspInit+0x328>)
  8079. 8003bba: 2251 movs r2, #81 @ 0x51
  8080. 8003bbc: 605a str r2, [r3, #4]
  8081. hdma_uart8_rx.Init.Direction = DMA_PERIPH_TO_MEMORY;
  8082. 8003bbe: 4b93 ldr r3, [pc, #588] @ (8003e0c <HAL_UART_MspInit+0x328>)
  8083. 8003bc0: 2200 movs r2, #0
  8084. 8003bc2: 609a str r2, [r3, #8]
  8085. hdma_uart8_rx.Init.PeriphInc = DMA_PINC_DISABLE;
  8086. 8003bc4: 4b91 ldr r3, [pc, #580] @ (8003e0c <HAL_UART_MspInit+0x328>)
  8087. 8003bc6: 2200 movs r2, #0
  8088. 8003bc8: 60da str r2, [r3, #12]
  8089. hdma_uart8_rx.Init.MemInc = DMA_MINC_ENABLE;
  8090. 8003bca: 4b90 ldr r3, [pc, #576] @ (8003e0c <HAL_UART_MspInit+0x328>)
  8091. 8003bcc: f44f 6280 mov.w r2, #1024 @ 0x400
  8092. 8003bd0: 611a str r2, [r3, #16]
  8093. hdma_uart8_rx.Init.PeriphDataAlignment = DMA_PDATAALIGN_BYTE;
  8094. 8003bd2: 4b8e ldr r3, [pc, #568] @ (8003e0c <HAL_UART_MspInit+0x328>)
  8095. 8003bd4: 2200 movs r2, #0
  8096. 8003bd6: 615a str r2, [r3, #20]
  8097. hdma_uart8_rx.Init.MemDataAlignment = DMA_MDATAALIGN_BYTE;
  8098. 8003bd8: 4b8c ldr r3, [pc, #560] @ (8003e0c <HAL_UART_MspInit+0x328>)
  8099. 8003bda: 2200 movs r2, #0
  8100. 8003bdc: 619a str r2, [r3, #24]
  8101. hdma_uart8_rx.Init.Mode = DMA_NORMAL;
  8102. 8003bde: 4b8b ldr r3, [pc, #556] @ (8003e0c <HAL_UART_MspInit+0x328>)
  8103. 8003be0: 2200 movs r2, #0
  8104. 8003be2: 61da str r2, [r3, #28]
  8105. hdma_uart8_rx.Init.Priority = DMA_PRIORITY_VERY_HIGH;
  8106. 8003be4: 4b89 ldr r3, [pc, #548] @ (8003e0c <HAL_UART_MspInit+0x328>)
  8107. 8003be6: f44f 3240 mov.w r2, #196608 @ 0x30000
  8108. 8003bea: 621a str r2, [r3, #32]
  8109. hdma_uart8_rx.Init.FIFOMode = DMA_FIFOMODE_DISABLE;
  8110. 8003bec: 4b87 ldr r3, [pc, #540] @ (8003e0c <HAL_UART_MspInit+0x328>)
  8111. 8003bee: 2200 movs r2, #0
  8112. 8003bf0: 625a str r2, [r3, #36] @ 0x24
  8113. if (HAL_DMA_Init(&hdma_uart8_rx) != HAL_OK)
  8114. 8003bf2: 4886 ldr r0, [pc, #536] @ (8003e0c <HAL_UART_MspInit+0x328>)
  8115. 8003bf4: f002 f98a bl 8005f0c <HAL_DMA_Init>
  8116. 8003bf8: 4603 mov r3, r0
  8117. 8003bfa: 2b00 cmp r3, #0
  8118. 8003bfc: d001 beq.n 8003c02 <HAL_UART_MspInit+0x11e>
  8119. {
  8120. Error_Handler();
  8121. 8003bfe: f7fe fd61 bl 80026c4 <Error_Handler>
  8122. }
  8123. __HAL_LINKDMA(huart,hdmarx,hdma_uart8_rx);
  8124. 8003c02: f507 7384 add.w r3, r7, #264 @ 0x108
  8125. 8003c06: f5a3 7382 sub.w r3, r3, #260 @ 0x104
  8126. 8003c0a: 681b ldr r3, [r3, #0]
  8127. 8003c0c: 4a7f ldr r2, [pc, #508] @ (8003e0c <HAL_UART_MspInit+0x328>)
  8128. 8003c0e: f8c3 2080 str.w r2, [r3, #128] @ 0x80
  8129. 8003c12: 4a7e ldr r2, [pc, #504] @ (8003e0c <HAL_UART_MspInit+0x328>)
  8130. 8003c14: f507 7384 add.w r3, r7, #264 @ 0x108
  8131. 8003c18: f5a3 7382 sub.w r3, r3, #260 @ 0x104
  8132. 8003c1c: 681b ldr r3, [r3, #0]
  8133. 8003c1e: 6393 str r3, [r2, #56] @ 0x38
  8134. /* UART8_TX Init */
  8135. hdma_uart8_tx.Instance = DMA2_Stream6;
  8136. 8003c20: 4b7c ldr r3, [pc, #496] @ (8003e14 <HAL_UART_MspInit+0x330>)
  8137. 8003c22: 4a7d ldr r2, [pc, #500] @ (8003e18 <HAL_UART_MspInit+0x334>)
  8138. 8003c24: 601a str r2, [r3, #0]
  8139. hdma_uart8_tx.Init.Request = DMA_REQUEST_UART8_TX;
  8140. 8003c26: 4b7b ldr r3, [pc, #492] @ (8003e14 <HAL_UART_MspInit+0x330>)
  8141. 8003c28: 2252 movs r2, #82 @ 0x52
  8142. 8003c2a: 605a str r2, [r3, #4]
  8143. hdma_uart8_tx.Init.Direction = DMA_MEMORY_TO_PERIPH;
  8144. 8003c2c: 4b79 ldr r3, [pc, #484] @ (8003e14 <HAL_UART_MspInit+0x330>)
  8145. 8003c2e: 2240 movs r2, #64 @ 0x40
  8146. 8003c30: 609a str r2, [r3, #8]
  8147. hdma_uart8_tx.Init.PeriphInc = DMA_PINC_DISABLE;
  8148. 8003c32: 4b78 ldr r3, [pc, #480] @ (8003e14 <HAL_UART_MspInit+0x330>)
  8149. 8003c34: 2200 movs r2, #0
  8150. 8003c36: 60da str r2, [r3, #12]
  8151. hdma_uart8_tx.Init.MemInc = DMA_MINC_ENABLE;
  8152. 8003c38: 4b76 ldr r3, [pc, #472] @ (8003e14 <HAL_UART_MspInit+0x330>)
  8153. 8003c3a: f44f 6280 mov.w r2, #1024 @ 0x400
  8154. 8003c3e: 611a str r2, [r3, #16]
  8155. hdma_uart8_tx.Init.PeriphDataAlignment = DMA_PDATAALIGN_BYTE;
  8156. 8003c40: 4b74 ldr r3, [pc, #464] @ (8003e14 <HAL_UART_MspInit+0x330>)
  8157. 8003c42: 2200 movs r2, #0
  8158. 8003c44: 615a str r2, [r3, #20]
  8159. hdma_uart8_tx.Init.MemDataAlignment = DMA_MDATAALIGN_BYTE;
  8160. 8003c46: 4b73 ldr r3, [pc, #460] @ (8003e14 <HAL_UART_MspInit+0x330>)
  8161. 8003c48: 2200 movs r2, #0
  8162. 8003c4a: 619a str r2, [r3, #24]
  8163. hdma_uart8_tx.Init.Mode = DMA_NORMAL;
  8164. 8003c4c: 4b71 ldr r3, [pc, #452] @ (8003e14 <HAL_UART_MspInit+0x330>)
  8165. 8003c4e: 2200 movs r2, #0
  8166. 8003c50: 61da str r2, [r3, #28]
  8167. hdma_uart8_tx.Init.Priority = DMA_PRIORITY_VERY_HIGH;
  8168. 8003c52: 4b70 ldr r3, [pc, #448] @ (8003e14 <HAL_UART_MspInit+0x330>)
  8169. 8003c54: f44f 3240 mov.w r2, #196608 @ 0x30000
  8170. 8003c58: 621a str r2, [r3, #32]
  8171. hdma_uart8_tx.Init.FIFOMode = DMA_FIFOMODE_DISABLE;
  8172. 8003c5a: 4b6e ldr r3, [pc, #440] @ (8003e14 <HAL_UART_MspInit+0x330>)
  8173. 8003c5c: 2200 movs r2, #0
  8174. 8003c5e: 625a str r2, [r3, #36] @ 0x24
  8175. if (HAL_DMA_Init(&hdma_uart8_tx) != HAL_OK)
  8176. 8003c60: 486c ldr r0, [pc, #432] @ (8003e14 <HAL_UART_MspInit+0x330>)
  8177. 8003c62: f002 f953 bl 8005f0c <HAL_DMA_Init>
  8178. 8003c66: 4603 mov r3, r0
  8179. 8003c68: 2b00 cmp r3, #0
  8180. 8003c6a: d001 beq.n 8003c70 <HAL_UART_MspInit+0x18c>
  8181. {
  8182. Error_Handler();
  8183. 8003c6c: f7fe fd2a bl 80026c4 <Error_Handler>
  8184. }
  8185. __HAL_LINKDMA(huart,hdmatx,hdma_uart8_tx);
  8186. 8003c70: f507 7384 add.w r3, r7, #264 @ 0x108
  8187. 8003c74: f5a3 7382 sub.w r3, r3, #260 @ 0x104
  8188. 8003c78: 681b ldr r3, [r3, #0]
  8189. 8003c7a: 4a66 ldr r2, [pc, #408] @ (8003e14 <HAL_UART_MspInit+0x330>)
  8190. 8003c7c: 67da str r2, [r3, #124] @ 0x7c
  8191. 8003c7e: 4a65 ldr r2, [pc, #404] @ (8003e14 <HAL_UART_MspInit+0x330>)
  8192. 8003c80: f507 7384 add.w r3, r7, #264 @ 0x108
  8193. 8003c84: f5a3 7382 sub.w r3, r3, #260 @ 0x104
  8194. 8003c88: 681b ldr r3, [r3, #0]
  8195. 8003c8a: 6393 str r3, [r2, #56] @ 0x38
  8196. /* UART8 interrupt Init */
  8197. HAL_NVIC_SetPriority(UART8_IRQn, 5, 0);
  8198. 8003c8c: 2200 movs r2, #0
  8199. 8003c8e: 2105 movs r1, #5
  8200. 8003c90: 2053 movs r0, #83 @ 0x53
  8201. 8003c92: f001 fe95 bl 80059c0 <HAL_NVIC_SetPriority>
  8202. HAL_NVIC_EnableIRQ(UART8_IRQn);
  8203. 8003c96: 2053 movs r0, #83 @ 0x53
  8204. 8003c98: f001 feac bl 80059f4 <HAL_NVIC_EnableIRQ>
  8205. /* USER CODE BEGIN USART6_MspInit 1 */
  8206. /* USER CODE END USART6_MspInit 1 */
  8207. }
  8208. }
  8209. 8003c9c: e17e b.n 8003f9c <HAL_UART_MspInit+0x4b8>
  8210. else if(huart->Instance==USART1)
  8211. 8003c9e: f507 7384 add.w r3, r7, #264 @ 0x108
  8212. 8003ca2: f5a3 7382 sub.w r3, r3, #260 @ 0x104
  8213. 8003ca6: 681b ldr r3, [r3, #0]
  8214. 8003ca8: 681b ldr r3, [r3, #0]
  8215. 8003caa: 4a5c ldr r2, [pc, #368] @ (8003e1c <HAL_UART_MspInit+0x338>)
  8216. 8003cac: 4293 cmp r3, r2
  8217. 8003cae: d14f bne.n 8003d50 <HAL_UART_MspInit+0x26c>
  8218. PeriphClkInitStruct.PeriphClockSelection = RCC_PERIPHCLK_USART1;
  8219. 8003cb0: f04f 0201 mov.w r2, #1
  8220. 8003cb4: f04f 0300 mov.w r3, #0
  8221. 8003cb8: e9c7 230c strd r2, r3, [r7, #48] @ 0x30
  8222. PeriphClkInitStruct.Usart16ClockSelection = RCC_USART16CLKSOURCE_D2PCLK2;
  8223. 8003cbc: 2300 movs r3, #0
  8224. 8003cbe: f8c7 30ac str.w r3, [r7, #172] @ 0xac
  8225. if (HAL_RCCEx_PeriphCLKConfig(&PeriphClkInitStruct) != HAL_OK)
  8226. 8003cc2: f107 0330 add.w r3, r7, #48 @ 0x30
  8227. 8003cc6: 4618 mov r0, r3
  8228. 8003cc8: f007 fbf6 bl 800b4b8 <HAL_RCCEx_PeriphCLKConfig>
  8229. 8003ccc: 4603 mov r3, r0
  8230. 8003cce: 2b00 cmp r3, #0
  8231. 8003cd0: d001 beq.n 8003cd6 <HAL_UART_MspInit+0x1f2>
  8232. Error_Handler();
  8233. 8003cd2: f7fe fcf7 bl 80026c4 <Error_Handler>
  8234. __HAL_RCC_USART1_CLK_ENABLE();
  8235. 8003cd6: 4b4b ldr r3, [pc, #300] @ (8003e04 <HAL_UART_MspInit+0x320>)
  8236. 8003cd8: f8d3 30f0 ldr.w r3, [r3, #240] @ 0xf0
  8237. 8003cdc: 4a49 ldr r2, [pc, #292] @ (8003e04 <HAL_UART_MspInit+0x320>)
  8238. 8003cde: f043 0310 orr.w r3, r3, #16
  8239. 8003ce2: f8c2 30f0 str.w r3, [r2, #240] @ 0xf0
  8240. 8003ce6: 4b47 ldr r3, [pc, #284] @ (8003e04 <HAL_UART_MspInit+0x320>)
  8241. 8003ce8: f8d3 30f0 ldr.w r3, [r3, #240] @ 0xf0
  8242. 8003cec: f003 0310 and.w r3, r3, #16
  8243. 8003cf0: 627b str r3, [r7, #36] @ 0x24
  8244. 8003cf2: 6a7b ldr r3, [r7, #36] @ 0x24
  8245. __HAL_RCC_GPIOB_CLK_ENABLE();
  8246. 8003cf4: 4b43 ldr r3, [pc, #268] @ (8003e04 <HAL_UART_MspInit+0x320>)
  8247. 8003cf6: f8d3 30e0 ldr.w r3, [r3, #224] @ 0xe0
  8248. 8003cfa: 4a42 ldr r2, [pc, #264] @ (8003e04 <HAL_UART_MspInit+0x320>)
  8249. 8003cfc: f043 0302 orr.w r3, r3, #2
  8250. 8003d00: f8c2 30e0 str.w r3, [r2, #224] @ 0xe0
  8251. 8003d04: 4b3f ldr r3, [pc, #252] @ (8003e04 <HAL_UART_MspInit+0x320>)
  8252. 8003d06: f8d3 30e0 ldr.w r3, [r3, #224] @ 0xe0
  8253. 8003d0a: f003 0302 and.w r3, r3, #2
  8254. 8003d0e: 623b str r3, [r7, #32]
  8255. 8003d10: 6a3b ldr r3, [r7, #32]
  8256. GPIO_InitStruct.Pin = GPIO_PIN_14|GPIO_PIN_15;
  8257. 8003d12: f44f 4340 mov.w r3, #49152 @ 0xc000
  8258. 8003d16: f8c7 30f4 str.w r3, [r7, #244] @ 0xf4
  8259. GPIO_InitStruct.Mode = GPIO_MODE_AF_PP;
  8260. 8003d1a: 2302 movs r3, #2
  8261. 8003d1c: f8c7 30f8 str.w r3, [r7, #248] @ 0xf8
  8262. GPIO_InitStruct.Pull = GPIO_NOPULL;
  8263. 8003d20: 2300 movs r3, #0
  8264. 8003d22: f8c7 30fc str.w r3, [r7, #252] @ 0xfc
  8265. GPIO_InitStruct.Speed = GPIO_SPEED_FREQ_HIGH;
  8266. 8003d26: 2302 movs r3, #2
  8267. 8003d28: f8c7 3100 str.w r3, [r7, #256] @ 0x100
  8268. GPIO_InitStruct.Alternate = GPIO_AF4_USART1;
  8269. 8003d2c: 2304 movs r3, #4
  8270. 8003d2e: f8c7 3104 str.w r3, [r7, #260] @ 0x104
  8271. HAL_GPIO_Init(GPIOB, &GPIO_InitStruct);
  8272. 8003d32: f107 03f4 add.w r3, r7, #244 @ 0xf4
  8273. 8003d36: 4619 mov r1, r3
  8274. 8003d38: 4839 ldr r0, [pc, #228] @ (8003e20 <HAL_UART_MspInit+0x33c>)
  8275. 8003d3a: f006 f869 bl 8009e10 <HAL_GPIO_Init>
  8276. HAL_NVIC_SetPriority(USART1_IRQn, 5, 0);
  8277. 8003d3e: 2200 movs r2, #0
  8278. 8003d40: 2105 movs r1, #5
  8279. 8003d42: 2025 movs r0, #37 @ 0x25
  8280. 8003d44: f001 fe3c bl 80059c0 <HAL_NVIC_SetPriority>
  8281. HAL_NVIC_EnableIRQ(USART1_IRQn);
  8282. 8003d48: 2025 movs r0, #37 @ 0x25
  8283. 8003d4a: f001 fe53 bl 80059f4 <HAL_NVIC_EnableIRQ>
  8284. }
  8285. 8003d4e: e125 b.n 8003f9c <HAL_UART_MspInit+0x4b8>
  8286. else if(huart->Instance==USART2)
  8287. 8003d50: f507 7384 add.w r3, r7, #264 @ 0x108
  8288. 8003d54: f5a3 7382 sub.w r3, r3, #260 @ 0x104
  8289. 8003d58: 681b ldr r3, [r3, #0]
  8290. 8003d5a: 681b ldr r3, [r3, #0]
  8291. 8003d5c: 4a31 ldr r2, [pc, #196] @ (8003e24 <HAL_UART_MspInit+0x340>)
  8292. 8003d5e: 4293 cmp r3, r2
  8293. 8003d60: d164 bne.n 8003e2c <HAL_UART_MspInit+0x348>
  8294. PeriphClkInitStruct.PeriphClockSelection = RCC_PERIPHCLK_USART2;
  8295. 8003d62: f04f 0202 mov.w r2, #2
  8296. 8003d66: f04f 0300 mov.w r3, #0
  8297. 8003d6a: e9c7 230c strd r2, r3, [r7, #48] @ 0x30
  8298. PeriphClkInitStruct.Usart234578ClockSelection = RCC_USART234578CLKSOURCE_D2PCLK1;
  8299. 8003d6e: 2300 movs r3, #0
  8300. 8003d70: f8c7 30a8 str.w r3, [r7, #168] @ 0xa8
  8301. if (HAL_RCCEx_PeriphCLKConfig(&PeriphClkInitStruct) != HAL_OK)
  8302. 8003d74: f107 0330 add.w r3, r7, #48 @ 0x30
  8303. 8003d78: 4618 mov r0, r3
  8304. 8003d7a: f007 fb9d bl 800b4b8 <HAL_RCCEx_PeriphCLKConfig>
  8305. 8003d7e: 4603 mov r3, r0
  8306. 8003d80: 2b00 cmp r3, #0
  8307. 8003d82: d001 beq.n 8003d88 <HAL_UART_MspInit+0x2a4>
  8308. Error_Handler();
  8309. 8003d84: f7fe fc9e bl 80026c4 <Error_Handler>
  8310. __HAL_RCC_USART2_CLK_ENABLE();
  8311. 8003d88: 4b1e ldr r3, [pc, #120] @ (8003e04 <HAL_UART_MspInit+0x320>)
  8312. 8003d8a: f8d3 30e8 ldr.w r3, [r3, #232] @ 0xe8
  8313. 8003d8e: 4a1d ldr r2, [pc, #116] @ (8003e04 <HAL_UART_MspInit+0x320>)
  8314. 8003d90: f443 3300 orr.w r3, r3, #131072 @ 0x20000
  8315. 8003d94: f8c2 30e8 str.w r3, [r2, #232] @ 0xe8
  8316. 8003d98: 4b1a ldr r3, [pc, #104] @ (8003e04 <HAL_UART_MspInit+0x320>)
  8317. 8003d9a: f8d3 30e8 ldr.w r3, [r3, #232] @ 0xe8
  8318. 8003d9e: f403 3300 and.w r3, r3, #131072 @ 0x20000
  8319. 8003da2: 61fb str r3, [r7, #28]
  8320. 8003da4: 69fb ldr r3, [r7, #28]
  8321. __HAL_RCC_GPIOD_CLK_ENABLE();
  8322. 8003da6: 4b17 ldr r3, [pc, #92] @ (8003e04 <HAL_UART_MspInit+0x320>)
  8323. 8003da8: f8d3 30e0 ldr.w r3, [r3, #224] @ 0xe0
  8324. 8003dac: 4a15 ldr r2, [pc, #84] @ (8003e04 <HAL_UART_MspInit+0x320>)
  8325. 8003dae: f043 0308 orr.w r3, r3, #8
  8326. 8003db2: f8c2 30e0 str.w r3, [r2, #224] @ 0xe0
  8327. 8003db6: 4b13 ldr r3, [pc, #76] @ (8003e04 <HAL_UART_MspInit+0x320>)
  8328. 8003db8: f8d3 30e0 ldr.w r3, [r3, #224] @ 0xe0
  8329. 8003dbc: f003 0308 and.w r3, r3, #8
  8330. 8003dc0: 61bb str r3, [r7, #24]
  8331. 8003dc2: 69bb ldr r3, [r7, #24]
  8332. GPIO_InitStruct.Pin = GPIO_PIN_5|GPIO_PIN_6;
  8333. 8003dc4: 2360 movs r3, #96 @ 0x60
  8334. 8003dc6: f8c7 30f4 str.w r3, [r7, #244] @ 0xf4
  8335. GPIO_InitStruct.Mode = GPIO_MODE_AF_PP;
  8336. 8003dca: 2302 movs r3, #2
  8337. 8003dcc: f8c7 30f8 str.w r3, [r7, #248] @ 0xf8
  8338. GPIO_InitStruct.Pull = GPIO_NOPULL;
  8339. 8003dd0: 2300 movs r3, #0
  8340. 8003dd2: f8c7 30fc str.w r3, [r7, #252] @ 0xfc
  8341. GPIO_InitStruct.Speed = GPIO_SPEED_FREQ_HIGH;
  8342. 8003dd6: 2302 movs r3, #2
  8343. 8003dd8: f8c7 3100 str.w r3, [r7, #256] @ 0x100
  8344. GPIO_InitStruct.Alternate = GPIO_AF7_USART2;
  8345. 8003ddc: 2307 movs r3, #7
  8346. 8003dde: f8c7 3104 str.w r3, [r7, #260] @ 0x104
  8347. HAL_GPIO_Init(GPIOD, &GPIO_InitStruct);
  8348. 8003de2: f107 03f4 add.w r3, r7, #244 @ 0xf4
  8349. 8003de6: 4619 mov r1, r3
  8350. 8003de8: 480f ldr r0, [pc, #60] @ (8003e28 <HAL_UART_MspInit+0x344>)
  8351. 8003dea: f006 f811 bl 8009e10 <HAL_GPIO_Init>
  8352. HAL_NVIC_SetPriority(USART2_IRQn, 5, 0);
  8353. 8003dee: 2200 movs r2, #0
  8354. 8003df0: 2105 movs r1, #5
  8355. 8003df2: 2026 movs r0, #38 @ 0x26
  8356. 8003df4: f001 fde4 bl 80059c0 <HAL_NVIC_SetPriority>
  8357. HAL_NVIC_EnableIRQ(USART2_IRQn);
  8358. 8003df8: 2026 movs r0, #38 @ 0x26
  8359. 8003dfa: f001 fdfb bl 80059f4 <HAL_NVIC_EnableIRQ>
  8360. }
  8361. 8003dfe: e0cd b.n 8003f9c <HAL_UART_MspInit+0x4b8>
  8362. 8003e00: 40007c00 .word 0x40007c00
  8363. 8003e04: 58024400 .word 0x58024400
  8364. 8003e08: 58021000 .word 0x58021000
  8365. 8003e0c: 24000564 .word 0x24000564
  8366. 8003e10: 400204b8 .word 0x400204b8
  8367. 8003e14: 240005dc .word 0x240005dc
  8368. 8003e18: 400204a0 .word 0x400204a0
  8369. 8003e1c: 40011000 .word 0x40011000
  8370. 8003e20: 58020400 .word 0x58020400
  8371. 8003e24: 40004400 .word 0x40004400
  8372. 8003e28: 58020c00 .word 0x58020c00
  8373. else if(huart->Instance==USART3)
  8374. 8003e2c: f507 7384 add.w r3, r7, #264 @ 0x108
  8375. 8003e30: f5a3 7382 sub.w r3, r3, #260 @ 0x104
  8376. 8003e34: 681b ldr r3, [r3, #0]
  8377. 8003e36: 681b ldr r3, [r3, #0]
  8378. 8003e38: 4a5b ldr r2, [pc, #364] @ (8003fa8 <HAL_UART_MspInit+0x4c4>)
  8379. 8003e3a: 4293 cmp r3, r2
  8380. 8003e3c: d14f bne.n 8003ede <HAL_UART_MspInit+0x3fa>
  8381. PeriphClkInitStruct.PeriphClockSelection = RCC_PERIPHCLK_USART3;
  8382. 8003e3e: f04f 0202 mov.w r2, #2
  8383. 8003e42: f04f 0300 mov.w r3, #0
  8384. 8003e46: e9c7 230c strd r2, r3, [r7, #48] @ 0x30
  8385. PeriphClkInitStruct.Usart234578ClockSelection = RCC_USART234578CLKSOURCE_D2PCLK1;
  8386. 8003e4a: 2300 movs r3, #0
  8387. 8003e4c: f8c7 30a8 str.w r3, [r7, #168] @ 0xa8
  8388. if (HAL_RCCEx_PeriphCLKConfig(&PeriphClkInitStruct) != HAL_OK)
  8389. 8003e50: f107 0330 add.w r3, r7, #48 @ 0x30
  8390. 8003e54: 4618 mov r0, r3
  8391. 8003e56: f007 fb2f bl 800b4b8 <HAL_RCCEx_PeriphCLKConfig>
  8392. 8003e5a: 4603 mov r3, r0
  8393. 8003e5c: 2b00 cmp r3, #0
  8394. 8003e5e: d001 beq.n 8003e64 <HAL_UART_MspInit+0x380>
  8395. Error_Handler();
  8396. 8003e60: f7fe fc30 bl 80026c4 <Error_Handler>
  8397. __HAL_RCC_USART3_CLK_ENABLE();
  8398. 8003e64: 4b51 ldr r3, [pc, #324] @ (8003fac <HAL_UART_MspInit+0x4c8>)
  8399. 8003e66: f8d3 30e8 ldr.w r3, [r3, #232] @ 0xe8
  8400. 8003e6a: 4a50 ldr r2, [pc, #320] @ (8003fac <HAL_UART_MspInit+0x4c8>)
  8401. 8003e6c: f443 2380 orr.w r3, r3, #262144 @ 0x40000
  8402. 8003e70: f8c2 30e8 str.w r3, [r2, #232] @ 0xe8
  8403. 8003e74: 4b4d ldr r3, [pc, #308] @ (8003fac <HAL_UART_MspInit+0x4c8>)
  8404. 8003e76: f8d3 30e8 ldr.w r3, [r3, #232] @ 0xe8
  8405. 8003e7a: f403 2380 and.w r3, r3, #262144 @ 0x40000
  8406. 8003e7e: 617b str r3, [r7, #20]
  8407. 8003e80: 697b ldr r3, [r7, #20]
  8408. __HAL_RCC_GPIOD_CLK_ENABLE();
  8409. 8003e82: 4b4a ldr r3, [pc, #296] @ (8003fac <HAL_UART_MspInit+0x4c8>)
  8410. 8003e84: f8d3 30e0 ldr.w r3, [r3, #224] @ 0xe0
  8411. 8003e88: 4a48 ldr r2, [pc, #288] @ (8003fac <HAL_UART_MspInit+0x4c8>)
  8412. 8003e8a: f043 0308 orr.w r3, r3, #8
  8413. 8003e8e: f8c2 30e0 str.w r3, [r2, #224] @ 0xe0
  8414. 8003e92: 4b46 ldr r3, [pc, #280] @ (8003fac <HAL_UART_MspInit+0x4c8>)
  8415. 8003e94: f8d3 30e0 ldr.w r3, [r3, #224] @ 0xe0
  8416. 8003e98: f003 0308 and.w r3, r3, #8
  8417. 8003e9c: 613b str r3, [r7, #16]
  8418. 8003e9e: 693b ldr r3, [r7, #16]
  8419. GPIO_InitStruct.Pin = GPIO_PIN_8|GPIO_PIN_9;
  8420. 8003ea0: f44f 7340 mov.w r3, #768 @ 0x300
  8421. 8003ea4: f8c7 30f4 str.w r3, [r7, #244] @ 0xf4
  8422. GPIO_InitStruct.Mode = GPIO_MODE_AF_PP;
  8423. 8003ea8: 2302 movs r3, #2
  8424. 8003eaa: f8c7 30f8 str.w r3, [r7, #248] @ 0xf8
  8425. GPIO_InitStruct.Pull = GPIO_NOPULL;
  8426. 8003eae: 2300 movs r3, #0
  8427. 8003eb0: f8c7 30fc str.w r3, [r7, #252] @ 0xfc
  8428. GPIO_InitStruct.Speed = GPIO_SPEED_FREQ_HIGH;
  8429. 8003eb4: 2302 movs r3, #2
  8430. 8003eb6: f8c7 3100 str.w r3, [r7, #256] @ 0x100
  8431. GPIO_InitStruct.Alternate = GPIO_AF7_USART3;
  8432. 8003eba: 2307 movs r3, #7
  8433. 8003ebc: f8c7 3104 str.w r3, [r7, #260] @ 0x104
  8434. HAL_GPIO_Init(GPIOD, &GPIO_InitStruct);
  8435. 8003ec0: f107 03f4 add.w r3, r7, #244 @ 0xf4
  8436. 8003ec4: 4619 mov r1, r3
  8437. 8003ec6: 483a ldr r0, [pc, #232] @ (8003fb0 <HAL_UART_MspInit+0x4cc>)
  8438. 8003ec8: f005 ffa2 bl 8009e10 <HAL_GPIO_Init>
  8439. HAL_NVIC_SetPriority(USART3_IRQn, 5, 0);
  8440. 8003ecc: 2200 movs r2, #0
  8441. 8003ece: 2105 movs r1, #5
  8442. 8003ed0: 2027 movs r0, #39 @ 0x27
  8443. 8003ed2: f001 fd75 bl 80059c0 <HAL_NVIC_SetPriority>
  8444. HAL_NVIC_EnableIRQ(USART3_IRQn);
  8445. 8003ed6: 2027 movs r0, #39 @ 0x27
  8446. 8003ed8: f001 fd8c bl 80059f4 <HAL_NVIC_EnableIRQ>
  8447. }
  8448. 8003edc: e05e b.n 8003f9c <HAL_UART_MspInit+0x4b8>
  8449. else if(huart->Instance==USART6)
  8450. 8003ede: f507 7384 add.w r3, r7, #264 @ 0x108
  8451. 8003ee2: f5a3 7382 sub.w r3, r3, #260 @ 0x104
  8452. 8003ee6: 681b ldr r3, [r3, #0]
  8453. 8003ee8: 681b ldr r3, [r3, #0]
  8454. 8003eea: 4a32 ldr r2, [pc, #200] @ (8003fb4 <HAL_UART_MspInit+0x4d0>)
  8455. 8003eec: 4293 cmp r3, r2
  8456. 8003eee: d155 bne.n 8003f9c <HAL_UART_MspInit+0x4b8>
  8457. PeriphClkInitStruct.PeriphClockSelection = RCC_PERIPHCLK_USART6;
  8458. 8003ef0: f04f 0201 mov.w r2, #1
  8459. 8003ef4: f04f 0300 mov.w r3, #0
  8460. 8003ef8: e9c7 230c strd r2, r3, [r7, #48] @ 0x30
  8461. PeriphClkInitStruct.Usart16ClockSelection = RCC_USART16CLKSOURCE_D2PCLK2;
  8462. 8003efc: 2300 movs r3, #0
  8463. 8003efe: f8c7 30ac str.w r3, [r7, #172] @ 0xac
  8464. if (HAL_RCCEx_PeriphCLKConfig(&PeriphClkInitStruct) != HAL_OK)
  8465. 8003f02: f107 0330 add.w r3, r7, #48 @ 0x30
  8466. 8003f06: 4618 mov r0, r3
  8467. 8003f08: f007 fad6 bl 800b4b8 <HAL_RCCEx_PeriphCLKConfig>
  8468. 8003f0c: 4603 mov r3, r0
  8469. 8003f0e: 2b00 cmp r3, #0
  8470. 8003f10: d001 beq.n 8003f16 <HAL_UART_MspInit+0x432>
  8471. Error_Handler();
  8472. 8003f12: f7fe fbd7 bl 80026c4 <Error_Handler>
  8473. __HAL_RCC_USART6_CLK_ENABLE();
  8474. 8003f16: 4b25 ldr r3, [pc, #148] @ (8003fac <HAL_UART_MspInit+0x4c8>)
  8475. 8003f18: f8d3 30f0 ldr.w r3, [r3, #240] @ 0xf0
  8476. 8003f1c: 4a23 ldr r2, [pc, #140] @ (8003fac <HAL_UART_MspInit+0x4c8>)
  8477. 8003f1e: f043 0320 orr.w r3, r3, #32
  8478. 8003f22: f8c2 30f0 str.w r3, [r2, #240] @ 0xf0
  8479. 8003f26: 4b21 ldr r3, [pc, #132] @ (8003fac <HAL_UART_MspInit+0x4c8>)
  8480. 8003f28: f8d3 30f0 ldr.w r3, [r3, #240] @ 0xf0
  8481. 8003f2c: f003 0320 and.w r3, r3, #32
  8482. 8003f30: 60fb str r3, [r7, #12]
  8483. 8003f32: 68fb ldr r3, [r7, #12]
  8484. __HAL_RCC_GPIOC_CLK_ENABLE();
  8485. 8003f34: 4b1d ldr r3, [pc, #116] @ (8003fac <HAL_UART_MspInit+0x4c8>)
  8486. 8003f36: f8d3 30e0 ldr.w r3, [r3, #224] @ 0xe0
  8487. 8003f3a: 4a1c ldr r2, [pc, #112] @ (8003fac <HAL_UART_MspInit+0x4c8>)
  8488. 8003f3c: f043 0304 orr.w r3, r3, #4
  8489. 8003f40: f8c2 30e0 str.w r3, [r2, #224] @ 0xe0
  8490. 8003f44: 4b19 ldr r3, [pc, #100] @ (8003fac <HAL_UART_MspInit+0x4c8>)
  8491. 8003f46: f8d3 30e0 ldr.w r3, [r3, #224] @ 0xe0
  8492. 8003f4a: f003 0204 and.w r2, r3, #4
  8493. 8003f4e: f507 7384 add.w r3, r7, #264 @ 0x108
  8494. 8003f52: f5a3 7380 sub.w r3, r3, #256 @ 0x100
  8495. 8003f56: 601a str r2, [r3, #0]
  8496. 8003f58: f507 7384 add.w r3, r7, #264 @ 0x108
  8497. 8003f5c: f5a3 7380 sub.w r3, r3, #256 @ 0x100
  8498. 8003f60: 681b ldr r3, [r3, #0]
  8499. GPIO_InitStruct.Pin = GPIO_PIN_6|GPIO_PIN_7;
  8500. 8003f62: 23c0 movs r3, #192 @ 0xc0
  8501. 8003f64: f8c7 30f4 str.w r3, [r7, #244] @ 0xf4
  8502. GPIO_InitStruct.Mode = GPIO_MODE_AF_PP;
  8503. 8003f68: 2302 movs r3, #2
  8504. 8003f6a: f8c7 30f8 str.w r3, [r7, #248] @ 0xf8
  8505. GPIO_InitStruct.Pull = GPIO_NOPULL;
  8506. 8003f6e: 2300 movs r3, #0
  8507. 8003f70: f8c7 30fc str.w r3, [r7, #252] @ 0xfc
  8508. GPIO_InitStruct.Speed = GPIO_SPEED_FREQ_HIGH;
  8509. 8003f74: 2302 movs r3, #2
  8510. 8003f76: f8c7 3100 str.w r3, [r7, #256] @ 0x100
  8511. GPIO_InitStruct.Alternate = GPIO_AF7_USART6;
  8512. 8003f7a: 2307 movs r3, #7
  8513. 8003f7c: f8c7 3104 str.w r3, [r7, #260] @ 0x104
  8514. HAL_GPIO_Init(GPIOC, &GPIO_InitStruct);
  8515. 8003f80: f107 03f4 add.w r3, r7, #244 @ 0xf4
  8516. 8003f84: 4619 mov r1, r3
  8517. 8003f86: 480c ldr r0, [pc, #48] @ (8003fb8 <HAL_UART_MspInit+0x4d4>)
  8518. 8003f88: f005 ff42 bl 8009e10 <HAL_GPIO_Init>
  8519. HAL_NVIC_SetPriority(USART6_IRQn, 5, 0);
  8520. 8003f8c: 2200 movs r2, #0
  8521. 8003f8e: 2105 movs r1, #5
  8522. 8003f90: 2047 movs r0, #71 @ 0x47
  8523. 8003f92: f001 fd15 bl 80059c0 <HAL_NVIC_SetPriority>
  8524. HAL_NVIC_EnableIRQ(USART6_IRQn);
  8525. 8003f96: 2047 movs r0, #71 @ 0x47
  8526. 8003f98: f001 fd2c bl 80059f4 <HAL_NVIC_EnableIRQ>
  8527. }
  8528. 8003f9c: bf00 nop
  8529. 8003f9e: f507 7784 add.w r7, r7, #264 @ 0x108
  8530. 8003fa2: 46bd mov sp, r7
  8531. 8003fa4: bd80 pop {r7, pc}
  8532. 8003fa6: bf00 nop
  8533. 8003fa8: 40004800 .word 0x40004800
  8534. 8003fac: 58024400 .word 0x58024400
  8535. 8003fb0: 58020c00 .word 0x58020c00
  8536. 8003fb4: 40011400 .word 0x40011400
  8537. 8003fb8: 58020800 .word 0x58020800
  8538. 08003fbc <HAL_InitTick>:
  8539. * reset by HAL_Init() or at any time when clock is configured, by HAL_RCC_ClockConfig().
  8540. * @param TickPriority: Tick interrupt priority.
  8541. * @retval HAL status
  8542. */
  8543. HAL_StatusTypeDef HAL_InitTick(uint32_t TickPriority)
  8544. {
  8545. 8003fbc: b580 push {r7, lr}
  8546. 8003fbe: b090 sub sp, #64 @ 0x40
  8547. 8003fc0: af00 add r7, sp, #0
  8548. 8003fc2: 6078 str r0, [r7, #4]
  8549. uint32_t uwTimclock, uwAPB1Prescaler;
  8550. uint32_t uwPrescalerValue;
  8551. uint32_t pFLatency;
  8552. /*Configure the TIM6 IRQ priority */
  8553. if (TickPriority < (1UL << __NVIC_PRIO_BITS))
  8554. 8003fc4: 687b ldr r3, [r7, #4]
  8555. 8003fc6: 2b0f cmp r3, #15
  8556. 8003fc8: d827 bhi.n 800401a <HAL_InitTick+0x5e>
  8557. {
  8558. HAL_NVIC_SetPriority(TIM6_DAC_IRQn, TickPriority ,0U);
  8559. 8003fca: 2200 movs r2, #0
  8560. 8003fcc: 6879 ldr r1, [r7, #4]
  8561. 8003fce: 2036 movs r0, #54 @ 0x36
  8562. 8003fd0: f001 fcf6 bl 80059c0 <HAL_NVIC_SetPriority>
  8563. /* Enable the TIM6 global Interrupt */
  8564. HAL_NVIC_EnableIRQ(TIM6_DAC_IRQn);
  8565. 8003fd4: 2036 movs r0, #54 @ 0x36
  8566. 8003fd6: f001 fd0d bl 80059f4 <HAL_NVIC_EnableIRQ>
  8567. uwTickPrio = TickPriority;
  8568. 8003fda: 4a29 ldr r2, [pc, #164] @ (8004080 <HAL_InitTick+0xc4>)
  8569. 8003fdc: 687b ldr r3, [r7, #4]
  8570. 8003fde: 6013 str r3, [r2, #0]
  8571. {
  8572. return HAL_ERROR;
  8573. }
  8574. /* Enable TIM6 clock */
  8575. __HAL_RCC_TIM6_CLK_ENABLE();
  8576. 8003fe0: 4b28 ldr r3, [pc, #160] @ (8004084 <HAL_InitTick+0xc8>)
  8577. 8003fe2: f8d3 30e8 ldr.w r3, [r3, #232] @ 0xe8
  8578. 8003fe6: 4a27 ldr r2, [pc, #156] @ (8004084 <HAL_InitTick+0xc8>)
  8579. 8003fe8: f043 0310 orr.w r3, r3, #16
  8580. 8003fec: f8c2 30e8 str.w r3, [r2, #232] @ 0xe8
  8581. 8003ff0: 4b24 ldr r3, [pc, #144] @ (8004084 <HAL_InitTick+0xc8>)
  8582. 8003ff2: f8d3 30e8 ldr.w r3, [r3, #232] @ 0xe8
  8583. 8003ff6: f003 0310 and.w r3, r3, #16
  8584. 8003ffa: 60fb str r3, [r7, #12]
  8585. 8003ffc: 68fb ldr r3, [r7, #12]
  8586. /* Get clock configuration */
  8587. HAL_RCC_GetClockConfig(&clkconfig, &pFLatency);
  8588. 8003ffe: f107 0210 add.w r2, r7, #16
  8589. 8004002: f107 0314 add.w r3, r7, #20
  8590. 8004006: 4611 mov r1, r2
  8591. 8004008: 4618 mov r0, r3
  8592. 800400a: f007 fa13 bl 800b434 <HAL_RCC_GetClockConfig>
  8593. /* Get APB1 prescaler */
  8594. uwAPB1Prescaler = clkconfig.APB1CLKDivider;
  8595. 800400e: 6abb ldr r3, [r7, #40] @ 0x28
  8596. 8004010: 63bb str r3, [r7, #56] @ 0x38
  8597. /* Compute TIM6 clock */
  8598. if (uwAPB1Prescaler == RCC_HCLK_DIV1)
  8599. 8004012: 6bbb ldr r3, [r7, #56] @ 0x38
  8600. 8004014: 2b00 cmp r3, #0
  8601. 8004016: d106 bne.n 8004026 <HAL_InitTick+0x6a>
  8602. 8004018: e001 b.n 800401e <HAL_InitTick+0x62>
  8603. return HAL_ERROR;
  8604. 800401a: 2301 movs r3, #1
  8605. 800401c: e02b b.n 8004076 <HAL_InitTick+0xba>
  8606. {
  8607. uwTimclock = HAL_RCC_GetPCLK1Freq();
  8608. 800401e: f007 f9dd bl 800b3dc <HAL_RCC_GetPCLK1Freq>
  8609. 8004022: 63f8 str r0, [r7, #60] @ 0x3c
  8610. 8004024: e004 b.n 8004030 <HAL_InitTick+0x74>
  8611. }
  8612. else
  8613. {
  8614. uwTimclock = 2UL * HAL_RCC_GetPCLK1Freq();
  8615. 8004026: f007 f9d9 bl 800b3dc <HAL_RCC_GetPCLK1Freq>
  8616. 800402a: 4603 mov r3, r0
  8617. 800402c: 005b lsls r3, r3, #1
  8618. 800402e: 63fb str r3, [r7, #60] @ 0x3c
  8619. }
  8620. /* Compute the prescaler value to have TIM6 counter clock equal to 1MHz */
  8621. uwPrescalerValue = (uint32_t) ((uwTimclock / 1000000U) - 1U);
  8622. 8004030: 6bfb ldr r3, [r7, #60] @ 0x3c
  8623. 8004032: 4a15 ldr r2, [pc, #84] @ (8004088 <HAL_InitTick+0xcc>)
  8624. 8004034: fba2 2303 umull r2, r3, r2, r3
  8625. 8004038: 0c9b lsrs r3, r3, #18
  8626. 800403a: 3b01 subs r3, #1
  8627. 800403c: 637b str r3, [r7, #52] @ 0x34
  8628. /* Initialize TIM6 */
  8629. htim6.Instance = TIM6;
  8630. 800403e: 4b13 ldr r3, [pc, #76] @ (800408c <HAL_InitTick+0xd0>)
  8631. 8004040: 4a13 ldr r2, [pc, #76] @ (8004090 <HAL_InitTick+0xd4>)
  8632. 8004042: 601a str r2, [r3, #0]
  8633. + Period = [(TIM6CLK/1000) - 1]. to have a (1/1000) s time base.
  8634. + Prescaler = (uwTimclock/1000000 - 1) to have a 1MHz counter clock.
  8635. + ClockDivision = 0
  8636. + Counter direction = Up
  8637. */
  8638. htim6.Init.Period = (1000000U / 1000U) - 1U;
  8639. 8004044: 4b11 ldr r3, [pc, #68] @ (800408c <HAL_InitTick+0xd0>)
  8640. 8004046: f240 32e7 movw r2, #999 @ 0x3e7
  8641. 800404a: 60da str r2, [r3, #12]
  8642. htim6.Init.Prescaler = uwPrescalerValue;
  8643. 800404c: 4a0f ldr r2, [pc, #60] @ (800408c <HAL_InitTick+0xd0>)
  8644. 800404e: 6b7b ldr r3, [r7, #52] @ 0x34
  8645. 8004050: 6053 str r3, [r2, #4]
  8646. htim6.Init.ClockDivision = 0;
  8647. 8004052: 4b0e ldr r3, [pc, #56] @ (800408c <HAL_InitTick+0xd0>)
  8648. 8004054: 2200 movs r2, #0
  8649. 8004056: 611a str r2, [r3, #16]
  8650. htim6.Init.CounterMode = TIM_COUNTERMODE_UP;
  8651. 8004058: 4b0c ldr r3, [pc, #48] @ (800408c <HAL_InitTick+0xd0>)
  8652. 800405a: 2200 movs r2, #0
  8653. 800405c: 609a str r2, [r3, #8]
  8654. if(HAL_TIM_Base_Init(&htim6) == HAL_OK)
  8655. 800405e: 480b ldr r0, [pc, #44] @ (800408c <HAL_InitTick+0xd0>)
  8656. 8004060: f009 f8f2 bl 800d248 <HAL_TIM_Base_Init>
  8657. 8004064: 4603 mov r3, r0
  8658. 8004066: 2b00 cmp r3, #0
  8659. 8004068: d104 bne.n 8004074 <HAL_InitTick+0xb8>
  8660. {
  8661. /* Start the TIM time Base generation in interrupt mode */
  8662. return HAL_TIM_Base_Start_IT(&htim6);
  8663. 800406a: 4808 ldr r0, [pc, #32] @ (800408c <HAL_InitTick+0xd0>)
  8664. 800406c: f009 f94e bl 800d30c <HAL_TIM_Base_Start_IT>
  8665. 8004070: 4603 mov r3, r0
  8666. 8004072: e000 b.n 8004076 <HAL_InitTick+0xba>
  8667. }
  8668. /* Return function status */
  8669. return HAL_ERROR;
  8670. 8004074: 2301 movs r3, #1
  8671. }
  8672. 8004076: 4618 mov r0, r3
  8673. 8004078: 3740 adds r7, #64 @ 0x40
  8674. 800407a: 46bd mov sp, r7
  8675. 800407c: bd80 pop {r7, pc}
  8676. 800407e: bf00 nop
  8677. 8004080: 2400002c .word 0x2400002c
  8678. 8004084: 58024400 .word 0x58024400
  8679. 8004088: 431bde83 .word 0x431bde83
  8680. 800408c: 24000f9c .word 0x24000f9c
  8681. 8004090: 40001000 .word 0x40001000
  8682. 08004094 <NMI_Handler>:
  8683. /******************************************************************************/
  8684. /**
  8685. * @brief This function handles Non maskable interrupt.
  8686. */
  8687. void NMI_Handler(void)
  8688. {
  8689. 8004094: b480 push {r7}
  8690. 8004096: af00 add r7, sp, #0
  8691. /* USER CODE BEGIN NonMaskableInt_IRQn 0 */
  8692. /* USER CODE END NonMaskableInt_IRQn 0 */
  8693. /* USER CODE BEGIN NonMaskableInt_IRQn 1 */
  8694. while (1)
  8695. 8004098: bf00 nop
  8696. 800409a: e7fd b.n 8004098 <NMI_Handler+0x4>
  8697. 0800409c <HardFault_Handler>:
  8698. /**
  8699. * @brief This function handles Hard fault interrupt.
  8700. */
  8701. void HardFault_Handler(void)
  8702. {
  8703. 800409c: b480 push {r7}
  8704. 800409e: af00 add r7, sp, #0
  8705. /* USER CODE BEGIN HardFault_IRQn 0 */
  8706. /* USER CODE END HardFault_IRQn 0 */
  8707. while (1)
  8708. 80040a0: bf00 nop
  8709. 80040a2: e7fd b.n 80040a0 <HardFault_Handler+0x4>
  8710. 080040a4 <MemManage_Handler>:
  8711. /**
  8712. * @brief This function handles Memory management fault.
  8713. */
  8714. void MemManage_Handler(void)
  8715. {
  8716. 80040a4: b480 push {r7}
  8717. 80040a6: af00 add r7, sp, #0
  8718. /* USER CODE BEGIN MemoryManagement_IRQn 0 */
  8719. /* USER CODE END MemoryManagement_IRQn 0 */
  8720. while (1)
  8721. 80040a8: bf00 nop
  8722. 80040aa: e7fd b.n 80040a8 <MemManage_Handler+0x4>
  8723. 080040ac <BusFault_Handler>:
  8724. /**
  8725. * @brief This function handles Pre-fetch fault, memory access fault.
  8726. */
  8727. void BusFault_Handler(void)
  8728. {
  8729. 80040ac: b480 push {r7}
  8730. 80040ae: af00 add r7, sp, #0
  8731. /* USER CODE BEGIN BusFault_IRQn 0 */
  8732. /* USER CODE END BusFault_IRQn 0 */
  8733. while (1)
  8734. 80040b0: bf00 nop
  8735. 80040b2: e7fd b.n 80040b0 <BusFault_Handler+0x4>
  8736. 080040b4 <UsageFault_Handler>:
  8737. /**
  8738. * @brief This function handles Undefined instruction or illegal state.
  8739. */
  8740. void UsageFault_Handler(void)
  8741. {
  8742. 80040b4: b480 push {r7}
  8743. 80040b6: af00 add r7, sp, #0
  8744. /* USER CODE BEGIN UsageFault_IRQn 0 */
  8745. /* USER CODE END UsageFault_IRQn 0 */
  8746. while (1)
  8747. 80040b8: bf00 nop
  8748. 80040ba: e7fd b.n 80040b8 <UsageFault_Handler+0x4>
  8749. 080040bc <DebugMon_Handler>:
  8750. /**
  8751. * @brief This function handles Debug monitor.
  8752. */
  8753. void DebugMon_Handler(void)
  8754. {
  8755. 80040bc: b480 push {r7}
  8756. 80040be: af00 add r7, sp, #0
  8757. /* USER CODE END DebugMonitor_IRQn 0 */
  8758. /* USER CODE BEGIN DebugMonitor_IRQn 1 */
  8759. /* USER CODE END DebugMonitor_IRQn 1 */
  8760. }
  8761. 80040c0: bf00 nop
  8762. 80040c2: 46bd mov sp, r7
  8763. 80040c4: f85d 7b04 ldr.w r7, [sp], #4
  8764. 80040c8: 4770 bx lr
  8765. 080040ca <RCC_IRQHandler>:
  8766. /**
  8767. * @brief This function handles RCC global interrupt.
  8768. */
  8769. void RCC_IRQHandler(void)
  8770. {
  8771. 80040ca: b480 push {r7}
  8772. 80040cc: af00 add r7, sp, #0
  8773. /* USER CODE END RCC_IRQn 0 */
  8774. /* USER CODE BEGIN RCC_IRQn 1 */
  8775. /* USER CODE END RCC_IRQn 1 */
  8776. }
  8777. 80040ce: bf00 nop
  8778. 80040d0: 46bd mov sp, r7
  8779. 80040d2: f85d 7b04 ldr.w r7, [sp], #4
  8780. 80040d6: 4770 bx lr
  8781. 080040d8 <USART1_IRQHandler>:
  8782. /**
  8783. * @brief This function handles USART1 global interrupt.
  8784. */
  8785. void USART1_IRQHandler(void)
  8786. {
  8787. 80040d8: b580 push {r7, lr}
  8788. 80040da: af00 add r7, sp, #0
  8789. /* USER CODE BEGIN USART1_IRQn 0 */
  8790. /* USER CODE END USART1_IRQn 0 */
  8791. HAL_UART_IRQHandler(&huart1);
  8792. 80040dc: 4802 ldr r0, [pc, #8] @ (80040e8 <USART1_IRQHandler+0x10>)
  8793. 80040de: f009 fcf3 bl 800dac8 <HAL_UART_IRQHandler>
  8794. /* USER CODE BEGIN USART1_IRQn 1 */
  8795. /* USER CODE END USART1_IRQn 1 */
  8796. }
  8797. 80040e2: bf00 nop
  8798. 80040e4: bd80 pop {r7, pc}
  8799. 80040e6: bf00 nop
  8800. 80040e8: 24000314 .word 0x24000314
  8801. 080040ec <USART2_IRQHandler>:
  8802. /**
  8803. * @brief This function handles USART2 global interrupt.
  8804. */
  8805. void USART2_IRQHandler(void)
  8806. {
  8807. 80040ec: b580 push {r7, lr}
  8808. 80040ee: af00 add r7, sp, #0
  8809. /* USER CODE BEGIN USART2_IRQn 0 */
  8810. /* USER CODE END USART2_IRQn 0 */
  8811. HAL_UART_IRQHandler(&huart2);
  8812. 80040f0: 4802 ldr r0, [pc, #8] @ (80040fc <USART2_IRQHandler+0x10>)
  8813. 80040f2: f009 fce9 bl 800dac8 <HAL_UART_IRQHandler>
  8814. /* USER CODE BEGIN USART2_IRQn 1 */
  8815. /* USER CODE END USART2_IRQn 1 */
  8816. }
  8817. 80040f6: bf00 nop
  8818. 80040f8: bd80 pop {r7, pc}
  8819. 80040fa: bf00 nop
  8820. 80040fc: 240003a8 .word 0x240003a8
  8821. 08004100 <USART3_IRQHandler>:
  8822. /**
  8823. * @brief This function handles USART3 global interrupt.
  8824. */
  8825. void USART3_IRQHandler(void)
  8826. {
  8827. 8004100: b580 push {r7, lr}
  8828. 8004102: af00 add r7, sp, #0
  8829. /* USER CODE BEGIN USART3_IRQn 0 */
  8830. /* USER CODE END USART3_IRQn 0 */
  8831. HAL_UART_IRQHandler(&huart3);
  8832. 8004104: 4802 ldr r0, [pc, #8] @ (8004110 <USART3_IRQHandler+0x10>)
  8833. 8004106: f009 fcdf bl 800dac8 <HAL_UART_IRQHandler>
  8834. /* USER CODE BEGIN USART3_IRQn 1 */
  8835. /* USER CODE END USART3_IRQn 1 */
  8836. }
  8837. 800410a: bf00 nop
  8838. 800410c: bd80 pop {r7, pc}
  8839. 800410e: bf00 nop
  8840. 8004110: 2400043c .word 0x2400043c
  8841. 08004114 <TIM6_DAC_IRQHandler>:
  8842. /**
  8843. * @brief This function handles TIM6 global interrupt, DAC1_CH1 and DAC1_CH2 underrun error interrupts.
  8844. */
  8845. void TIM6_DAC_IRQHandler(void)
  8846. {
  8847. 8004114: b580 push {r7, lr}
  8848. 8004116: af00 add r7, sp, #0
  8849. /* USER CODE BEGIN TIM6_DAC_IRQn 0 */
  8850. /* USER CODE END TIM6_DAC_IRQn 0 */
  8851. HAL_TIM_IRQHandler(&htim6);
  8852. 8004118: 4802 ldr r0, [pc, #8] @ (8004124 <TIM6_DAC_IRQHandler+0x10>)
  8853. 800411a: f009 f96f bl 800d3fc <HAL_TIM_IRQHandler>
  8854. /* USER CODE BEGIN TIM6_DAC_IRQn 1 */
  8855. /* USER CODE END TIM6_DAC_IRQn 1 */
  8856. }
  8857. 800411e: bf00 nop
  8858. 8004120: bd80 pop {r7, pc}
  8859. 8004122: bf00 nop
  8860. 8004124: 24000f9c .word 0x24000f9c
  8861. 08004128 <ETH_IRQHandler>:
  8862. /**
  8863. * @brief This function handles Ethernet global interrupt.
  8864. */
  8865. void ETH_IRQHandler(void)
  8866. {
  8867. 8004128: b580 push {r7, lr}
  8868. 800412a: af00 add r7, sp, #0
  8869. /* USER CODE BEGIN ETH_IRQn 0 */
  8870. /* USER CODE END ETH_IRQn 0 */
  8871. HAL_ETH_IRQHandler(&heth);
  8872. 800412c: 4802 ldr r0, [pc, #8] @ (8004138 <ETH_IRQHandler+0x10>)
  8873. 800412e: f004 fce7 bl 8008b00 <HAL_ETH_IRQHandler>
  8874. /* USER CODE BEGIN ETH_IRQn 1 */
  8875. /* USER CODE END ETH_IRQn 1 */
  8876. }
  8877. 8004132: bf00 nop
  8878. 8004134: bd80 pop {r7, pc}
  8879. 8004136: bf00 nop
  8880. 8004138: 240022cc .word 0x240022cc
  8881. 0800413c <DMA2_Stream6_IRQHandler>:
  8882. /**
  8883. * @brief This function handles DMA2 stream6 global interrupt.
  8884. */
  8885. void DMA2_Stream6_IRQHandler(void)
  8886. {
  8887. 800413c: b580 push {r7, lr}
  8888. 800413e: af00 add r7, sp, #0
  8889. /* USER CODE BEGIN DMA2_Stream6_IRQn 0 */
  8890. /* USER CODE END DMA2_Stream6_IRQn 0 */
  8891. HAL_DMA_IRQHandler(&hdma_uart8_tx);
  8892. 8004140: 4802 ldr r0, [pc, #8] @ (800414c <DMA2_Stream6_IRQHandler+0x10>)
  8893. 8004142: f002 ffa3 bl 800708c <HAL_DMA_IRQHandler>
  8894. /* USER CODE BEGIN DMA2_Stream6_IRQn 1 */
  8895. /* USER CODE END DMA2_Stream6_IRQn 1 */
  8896. }
  8897. 8004146: bf00 nop
  8898. 8004148: bd80 pop {r7, pc}
  8899. 800414a: bf00 nop
  8900. 800414c: 240005dc .word 0x240005dc
  8901. 08004150 <DMA2_Stream7_IRQHandler>:
  8902. /**
  8903. * @brief This function handles DMA2 stream7 global interrupt.
  8904. */
  8905. void DMA2_Stream7_IRQHandler(void)
  8906. {
  8907. 8004150: b580 push {r7, lr}
  8908. 8004152: af00 add r7, sp, #0
  8909. /* USER CODE BEGIN DMA2_Stream7_IRQn 0 */
  8910. /* USER CODE END DMA2_Stream7_IRQn 0 */
  8911. HAL_DMA_IRQHandler(&hdma_uart8_rx);
  8912. 8004154: 4802 ldr r0, [pc, #8] @ (8004160 <DMA2_Stream7_IRQHandler+0x10>)
  8913. 8004156: f002 ff99 bl 800708c <HAL_DMA_IRQHandler>
  8914. /* USER CODE BEGIN DMA2_Stream7_IRQn 1 */
  8915. /* USER CODE END DMA2_Stream7_IRQn 1 */
  8916. }
  8917. 800415a: bf00 nop
  8918. 800415c: bd80 pop {r7, pc}
  8919. 800415e: bf00 nop
  8920. 8004160: 24000564 .word 0x24000564
  8921. 08004164 <USART6_IRQHandler>:
  8922. /**
  8923. * @brief This function handles USART6 global interrupt.
  8924. */
  8925. void USART6_IRQHandler(void)
  8926. {
  8927. 8004164: b580 push {r7, lr}
  8928. 8004166: af00 add r7, sp, #0
  8929. /* USER CODE BEGIN USART6_IRQn 0 */
  8930. /* USER CODE END USART6_IRQn 0 */
  8931. HAL_UART_IRQHandler(&huart6);
  8932. 8004168: 4802 ldr r0, [pc, #8] @ (8004174 <USART6_IRQHandler+0x10>)
  8933. 800416a: f009 fcad bl 800dac8 <HAL_UART_IRQHandler>
  8934. /* USER CODE BEGIN USART6_IRQn 1 */
  8935. /* USER CODE END USART6_IRQn 1 */
  8936. }
  8937. 800416e: bf00 nop
  8938. 8004170: bd80 pop {r7, pc}
  8939. 8004172: bf00 nop
  8940. 8004174: 240004d0 .word 0x240004d0
  8941. 08004178 <UART8_IRQHandler>:
  8942. /**
  8943. * @brief This function handles UART8 global interrupt.
  8944. */
  8945. void UART8_IRQHandler(void)
  8946. {
  8947. 8004178: b580 push {r7, lr}
  8948. 800417a: af00 add r7, sp, #0
  8949. /* USER CODE BEGIN UART8_IRQn 0 */
  8950. /* USER CODE END UART8_IRQn 0 */
  8951. HAL_UART_IRQHandler(&huart8);
  8952. 800417c: 4802 ldr r0, [pc, #8] @ (8004188 <UART8_IRQHandler+0x10>)
  8953. 800417e: f009 fca3 bl 800dac8 <HAL_UART_IRQHandler>
  8954. /* USER CODE BEGIN UART8_IRQn 1 */
  8955. /* USER CODE END UART8_IRQn 1 */
  8956. }
  8957. 8004182: bf00 nop
  8958. 8004184: bd80 pop {r7, pc}
  8959. 8004186: bf00 nop
  8960. 8004188: 24000280 .word 0x24000280
  8961. 0800418c <_getpid>:
  8962. void initialise_monitor_handles()
  8963. {
  8964. }
  8965. int _getpid(void)
  8966. {
  8967. 800418c: b480 push {r7}
  8968. 800418e: af00 add r7, sp, #0
  8969. return 1;
  8970. 8004190: 2301 movs r3, #1
  8971. }
  8972. 8004192: 4618 mov r0, r3
  8973. 8004194: 46bd mov sp, r7
  8974. 8004196: f85d 7b04 ldr.w r7, [sp], #4
  8975. 800419a: 4770 bx lr
  8976. 0800419c <_kill>:
  8977. int _kill(int pid, int sig)
  8978. {
  8979. 800419c: b480 push {r7}
  8980. 800419e: b083 sub sp, #12
  8981. 80041a0: af00 add r7, sp, #0
  8982. 80041a2: 6078 str r0, [r7, #4]
  8983. 80041a4: 6039 str r1, [r7, #0]
  8984. (void)pid;
  8985. (void)sig;
  8986. errno = EINVAL;
  8987. 80041a6: 4b05 ldr r3, [pc, #20] @ (80041bc <_kill+0x20>)
  8988. 80041a8: 2216 movs r2, #22
  8989. 80041aa: 601a str r2, [r3, #0]
  8990. return -1;
  8991. 80041ac: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  8992. }
  8993. 80041b0: 4618 mov r0, r3
  8994. 80041b2: 370c adds r7, #12
  8995. 80041b4: 46bd mov sp, r7
  8996. 80041b6: f85d 7b04 ldr.w r7, [sp], #4
  8997. 80041ba: 4770 bx lr
  8998. 80041bc: 2402b260 .word 0x2402b260
  8999. 080041c0 <_exit>:
  9000. void _exit (int status)
  9001. {
  9002. 80041c0: b580 push {r7, lr}
  9003. 80041c2: b082 sub sp, #8
  9004. 80041c4: af00 add r7, sp, #0
  9005. 80041c6: 6078 str r0, [r7, #4]
  9006. _kill(status, -1);
  9007. 80041c8: f04f 31ff mov.w r1, #4294967295 @ 0xffffffff
  9008. 80041cc: 6878 ldr r0, [r7, #4]
  9009. 80041ce: f7ff ffe5 bl 800419c <_kill>
  9010. while (1) {} /* Make sure we hang here */
  9011. 80041d2: bf00 nop
  9012. 80041d4: e7fd b.n 80041d2 <_exit+0x12>
  9013. 080041d6 <_read>:
  9014. }
  9015. __attribute__((weak)) int _read(int file, char *ptr, int len)
  9016. {
  9017. 80041d6: b580 push {r7, lr}
  9018. 80041d8: b086 sub sp, #24
  9019. 80041da: af00 add r7, sp, #0
  9020. 80041dc: 60f8 str r0, [r7, #12]
  9021. 80041de: 60b9 str r1, [r7, #8]
  9022. 80041e0: 607a str r2, [r7, #4]
  9023. (void)file;
  9024. int DataIdx;
  9025. for (DataIdx = 0; DataIdx < len; DataIdx++)
  9026. 80041e2: 2300 movs r3, #0
  9027. 80041e4: 617b str r3, [r7, #20]
  9028. 80041e6: e00a b.n 80041fe <_read+0x28>
  9029. {
  9030. *ptr++ = __io_getchar();
  9031. 80041e8: f3af 8000 nop.w
  9032. 80041ec: 4601 mov r1, r0
  9033. 80041ee: 68bb ldr r3, [r7, #8]
  9034. 80041f0: 1c5a adds r2, r3, #1
  9035. 80041f2: 60ba str r2, [r7, #8]
  9036. 80041f4: b2ca uxtb r2, r1
  9037. 80041f6: 701a strb r2, [r3, #0]
  9038. for (DataIdx = 0; DataIdx < len; DataIdx++)
  9039. 80041f8: 697b ldr r3, [r7, #20]
  9040. 80041fa: 3301 adds r3, #1
  9041. 80041fc: 617b str r3, [r7, #20]
  9042. 80041fe: 697a ldr r2, [r7, #20]
  9043. 8004200: 687b ldr r3, [r7, #4]
  9044. 8004202: 429a cmp r2, r3
  9045. 8004204: dbf0 blt.n 80041e8 <_read+0x12>
  9046. }
  9047. return len;
  9048. 8004206: 687b ldr r3, [r7, #4]
  9049. }
  9050. 8004208: 4618 mov r0, r3
  9051. 800420a: 3718 adds r7, #24
  9052. 800420c: 46bd mov sp, r7
  9053. 800420e: bd80 pop {r7, pc}
  9054. 08004210 <_write>:
  9055. __attribute__((weak)) int _write(int file, char *ptr, int len)
  9056. {
  9057. 8004210: b580 push {r7, lr}
  9058. 8004212: b086 sub sp, #24
  9059. 8004214: af00 add r7, sp, #0
  9060. 8004216: 60f8 str r0, [r7, #12]
  9061. 8004218: 60b9 str r1, [r7, #8]
  9062. 800421a: 607a str r2, [r7, #4]
  9063. (void)file;
  9064. int DataIdx;
  9065. for (DataIdx = 0; DataIdx < len; DataIdx++)
  9066. 800421c: 2300 movs r3, #0
  9067. 800421e: 617b str r3, [r7, #20]
  9068. 8004220: e009 b.n 8004236 <_write+0x26>
  9069. {
  9070. __io_putchar(*ptr++);
  9071. 8004222: 68bb ldr r3, [r7, #8]
  9072. 8004224: 1c5a adds r2, r3, #1
  9073. 8004226: 60ba str r2, [r7, #8]
  9074. 8004228: 781b ldrb r3, [r3, #0]
  9075. 800422a: 4618 mov r0, r3
  9076. 800422c: f7fd fd5a bl 8001ce4 <__io_putchar>
  9077. for (DataIdx = 0; DataIdx < len; DataIdx++)
  9078. 8004230: 697b ldr r3, [r7, #20]
  9079. 8004232: 3301 adds r3, #1
  9080. 8004234: 617b str r3, [r7, #20]
  9081. 8004236: 697a ldr r2, [r7, #20]
  9082. 8004238: 687b ldr r3, [r7, #4]
  9083. 800423a: 429a cmp r2, r3
  9084. 800423c: dbf1 blt.n 8004222 <_write+0x12>
  9085. // ITM_SendChar(*ptr++);
  9086. }
  9087. return len;
  9088. 800423e: 687b ldr r3, [r7, #4]
  9089. }
  9090. 8004240: 4618 mov r0, r3
  9091. 8004242: 3718 adds r7, #24
  9092. 8004244: 46bd mov sp, r7
  9093. 8004246: bd80 pop {r7, pc}
  9094. 08004248 <_close>:
  9095. int _close(int file)
  9096. {
  9097. 8004248: b480 push {r7}
  9098. 800424a: b083 sub sp, #12
  9099. 800424c: af00 add r7, sp, #0
  9100. 800424e: 6078 str r0, [r7, #4]
  9101. (void)file;
  9102. return -1;
  9103. 8004250: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  9104. }
  9105. 8004254: 4618 mov r0, r3
  9106. 8004256: 370c adds r7, #12
  9107. 8004258: 46bd mov sp, r7
  9108. 800425a: f85d 7b04 ldr.w r7, [sp], #4
  9109. 800425e: 4770 bx lr
  9110. 08004260 <_fstat>:
  9111. int _fstat(int file, struct stat *st)
  9112. {
  9113. 8004260: b480 push {r7}
  9114. 8004262: b083 sub sp, #12
  9115. 8004264: af00 add r7, sp, #0
  9116. 8004266: 6078 str r0, [r7, #4]
  9117. 8004268: 6039 str r1, [r7, #0]
  9118. (void)file;
  9119. st->st_mode = S_IFCHR;
  9120. 800426a: 683b ldr r3, [r7, #0]
  9121. 800426c: f44f 5200 mov.w r2, #8192 @ 0x2000
  9122. 8004270: 605a str r2, [r3, #4]
  9123. return 0;
  9124. 8004272: 2300 movs r3, #0
  9125. }
  9126. 8004274: 4618 mov r0, r3
  9127. 8004276: 370c adds r7, #12
  9128. 8004278: 46bd mov sp, r7
  9129. 800427a: f85d 7b04 ldr.w r7, [sp], #4
  9130. 800427e: 4770 bx lr
  9131. 08004280 <_isatty>:
  9132. int _isatty(int file)
  9133. {
  9134. 8004280: b480 push {r7}
  9135. 8004282: b083 sub sp, #12
  9136. 8004284: af00 add r7, sp, #0
  9137. 8004286: 6078 str r0, [r7, #4]
  9138. (void)file;
  9139. return 1;
  9140. 8004288: 2301 movs r3, #1
  9141. }
  9142. 800428a: 4618 mov r0, r3
  9143. 800428c: 370c adds r7, #12
  9144. 800428e: 46bd mov sp, r7
  9145. 8004290: f85d 7b04 ldr.w r7, [sp], #4
  9146. 8004294: 4770 bx lr
  9147. 08004296 <_lseek>:
  9148. int _lseek(int file, int ptr, int dir)
  9149. {
  9150. 8004296: b480 push {r7}
  9151. 8004298: b085 sub sp, #20
  9152. 800429a: af00 add r7, sp, #0
  9153. 800429c: 60f8 str r0, [r7, #12]
  9154. 800429e: 60b9 str r1, [r7, #8]
  9155. 80042a0: 607a str r2, [r7, #4]
  9156. (void)file;
  9157. (void)ptr;
  9158. (void)dir;
  9159. return 0;
  9160. 80042a2: 2300 movs r3, #0
  9161. }
  9162. 80042a4: 4618 mov r0, r3
  9163. 80042a6: 3714 adds r7, #20
  9164. 80042a8: 46bd mov sp, r7
  9165. 80042aa: f85d 7b04 ldr.w r7, [sp], #4
  9166. 80042ae: 4770 bx lr
  9167. 080042b0 <_sbrk>:
  9168. *
  9169. * @param incr Memory size
  9170. * @return Pointer to allocated memory
  9171. */
  9172. void *_sbrk(ptrdiff_t incr)
  9173. {
  9174. 80042b0: b480 push {r7}
  9175. 80042b2: b087 sub sp, #28
  9176. 80042b4: af00 add r7, sp, #0
  9177. 80042b6: 6078 str r0, [r7, #4]
  9178. extern uint8_t _end; /* Symbol defined in the linker script */
  9179. extern uint8_t _estack; /* Symbol defined in the linker script */
  9180. extern uint32_t _Min_Stack_Size; /* Symbol defined in the linker script */
  9181. const uint32_t stack_limit = (uint32_t)&_estack - (uint32_t)&_Min_Stack_Size;
  9182. 80042b8: 4a14 ldr r2, [pc, #80] @ (800430c <_sbrk+0x5c>)
  9183. 80042ba: 4b15 ldr r3, [pc, #84] @ (8004310 <_sbrk+0x60>)
  9184. 80042bc: 1ad3 subs r3, r2, r3
  9185. 80042be: 617b str r3, [r7, #20]
  9186. const uint8_t *max_heap = (uint8_t *)stack_limit;
  9187. 80042c0: 697b ldr r3, [r7, #20]
  9188. 80042c2: 613b str r3, [r7, #16]
  9189. uint8_t *prev_heap_end;
  9190. /* Initialize heap end at first call */
  9191. if (NULL == __sbrk_heap_end)
  9192. 80042c4: 4b13 ldr r3, [pc, #76] @ (8004314 <_sbrk+0x64>)
  9193. 80042c6: 681b ldr r3, [r3, #0]
  9194. 80042c8: 2b00 cmp r3, #0
  9195. 80042ca: d102 bne.n 80042d2 <_sbrk+0x22>
  9196. {
  9197. __sbrk_heap_end = &_end;
  9198. 80042cc: 4b11 ldr r3, [pc, #68] @ (8004314 <_sbrk+0x64>)
  9199. 80042ce: 4a12 ldr r2, [pc, #72] @ (8004318 <_sbrk+0x68>)
  9200. 80042d0: 601a str r2, [r3, #0]
  9201. }
  9202. /* Protect heap from growing into the reserved MSP stack */
  9203. if (__sbrk_heap_end + incr > max_heap)
  9204. 80042d2: 4b10 ldr r3, [pc, #64] @ (8004314 <_sbrk+0x64>)
  9205. 80042d4: 681a ldr r2, [r3, #0]
  9206. 80042d6: 687b ldr r3, [r7, #4]
  9207. 80042d8: 4413 add r3, r2
  9208. 80042da: 693a ldr r2, [r7, #16]
  9209. 80042dc: 429a cmp r2, r3
  9210. 80042de: d205 bcs.n 80042ec <_sbrk+0x3c>
  9211. {
  9212. errno = ENOMEM;
  9213. 80042e0: 4b0e ldr r3, [pc, #56] @ (800431c <_sbrk+0x6c>)
  9214. 80042e2: 220c movs r2, #12
  9215. 80042e4: 601a str r2, [r3, #0]
  9216. return (void *)-1;
  9217. 80042e6: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  9218. 80042ea: e009 b.n 8004300 <_sbrk+0x50>
  9219. }
  9220. prev_heap_end = __sbrk_heap_end;
  9221. 80042ec: 4b09 ldr r3, [pc, #36] @ (8004314 <_sbrk+0x64>)
  9222. 80042ee: 681b ldr r3, [r3, #0]
  9223. 80042f0: 60fb str r3, [r7, #12]
  9224. __sbrk_heap_end += incr;
  9225. 80042f2: 4b08 ldr r3, [pc, #32] @ (8004314 <_sbrk+0x64>)
  9226. 80042f4: 681a ldr r2, [r3, #0]
  9227. 80042f6: 687b ldr r3, [r7, #4]
  9228. 80042f8: 4413 add r3, r2
  9229. 80042fa: 4a06 ldr r2, [pc, #24] @ (8004314 <_sbrk+0x64>)
  9230. 80042fc: 6013 str r3, [r2, #0]
  9231. return (void *)prev_heap_end;
  9232. 80042fe: 68fb ldr r3, [r7, #12]
  9233. }
  9234. 8004300: 4618 mov r0, r3
  9235. 8004302: 371c adds r7, #28
  9236. 8004304: 46bd mov sp, r7
  9237. 8004306: f85d 7b04 ldr.w r7, [sp], #4
  9238. 800430a: 4770 bx lr
  9239. 800430c: 24060000 .word 0x24060000
  9240. 8004310: 00000400 .word 0x00000400
  9241. 8004314: 24000fe8 .word 0x24000fe8
  9242. 8004318: 2402b268 .word 0x2402b268
  9243. 800431c: 2402b260 .word 0x2402b260
  9244. 08004320 <SystemInit>:
  9245. * configuration.
  9246. * @param None
  9247. * @retval None
  9248. */
  9249. void SystemInit (void)
  9250. {
  9251. 8004320: b480 push {r7}
  9252. 8004322: af00 add r7, sp, #0
  9253. __IO uint32_t tmpreg;
  9254. #endif /* DATA_IN_D2_SRAM */
  9255. /* FPU settings ------------------------------------------------------------*/
  9256. #if (__FPU_PRESENT == 1) && (__FPU_USED == 1)
  9257. SCB->CPACR |= ((3UL << (10*2))|(3UL << (11*2))); /* set CP10 and CP11 Full Access */
  9258. 8004324: 4b37 ldr r3, [pc, #220] @ (8004404 <SystemInit+0xe4>)
  9259. 8004326: f8d3 3088 ldr.w r3, [r3, #136] @ 0x88
  9260. 800432a: 4a36 ldr r2, [pc, #216] @ (8004404 <SystemInit+0xe4>)
  9261. 800432c: f443 0370 orr.w r3, r3, #15728640 @ 0xf00000
  9262. 8004330: f8c2 3088 str.w r3, [r2, #136] @ 0x88
  9263. #endif
  9264. /* Reset the RCC clock configuration to the default reset state ------------*/
  9265. /* Increasing the CPU frequency */
  9266. if(FLASH_LATENCY_DEFAULT > (READ_BIT((FLASH->ACR), FLASH_ACR_LATENCY)))
  9267. 8004334: 4b34 ldr r3, [pc, #208] @ (8004408 <SystemInit+0xe8>)
  9268. 8004336: 681b ldr r3, [r3, #0]
  9269. 8004338: f003 030f and.w r3, r3, #15
  9270. 800433c: 2b06 cmp r3, #6
  9271. 800433e: d807 bhi.n 8004350 <SystemInit+0x30>
  9272. {
  9273. /* Program the new number of wait states to the LATENCY bits in the FLASH_ACR register */
  9274. MODIFY_REG(FLASH->ACR, FLASH_ACR_LATENCY, (uint32_t)(FLASH_LATENCY_DEFAULT));
  9275. 8004340: 4b31 ldr r3, [pc, #196] @ (8004408 <SystemInit+0xe8>)
  9276. 8004342: 681b ldr r3, [r3, #0]
  9277. 8004344: f023 030f bic.w r3, r3, #15
  9278. 8004348: 4a2f ldr r2, [pc, #188] @ (8004408 <SystemInit+0xe8>)
  9279. 800434a: f043 0307 orr.w r3, r3, #7
  9280. 800434e: 6013 str r3, [r2, #0]
  9281. }
  9282. /* Set HSION bit */
  9283. RCC->CR |= RCC_CR_HSION;
  9284. 8004350: 4b2e ldr r3, [pc, #184] @ (800440c <SystemInit+0xec>)
  9285. 8004352: 681b ldr r3, [r3, #0]
  9286. 8004354: 4a2d ldr r2, [pc, #180] @ (800440c <SystemInit+0xec>)
  9287. 8004356: f043 0301 orr.w r3, r3, #1
  9288. 800435a: 6013 str r3, [r2, #0]
  9289. /* Reset CFGR register */
  9290. RCC->CFGR = 0x00000000;
  9291. 800435c: 4b2b ldr r3, [pc, #172] @ (800440c <SystemInit+0xec>)
  9292. 800435e: 2200 movs r2, #0
  9293. 8004360: 611a str r2, [r3, #16]
  9294. /* Reset HSEON, HSECSSON, CSION, HSI48ON, CSIKERON, PLL1ON, PLL2ON and PLL3ON bits */
  9295. RCC->CR &= 0xEAF6ED7FU;
  9296. 8004362: 4b2a ldr r3, [pc, #168] @ (800440c <SystemInit+0xec>)
  9297. 8004364: 681a ldr r2, [r3, #0]
  9298. 8004366: 4929 ldr r1, [pc, #164] @ (800440c <SystemInit+0xec>)
  9299. 8004368: 4b29 ldr r3, [pc, #164] @ (8004410 <SystemInit+0xf0>)
  9300. 800436a: 4013 ands r3, r2
  9301. 800436c: 600b str r3, [r1, #0]
  9302. /* Decreasing the number of wait states because of lower CPU frequency */
  9303. if(FLASH_LATENCY_DEFAULT < (READ_BIT((FLASH->ACR), FLASH_ACR_LATENCY)))
  9304. 800436e: 4b26 ldr r3, [pc, #152] @ (8004408 <SystemInit+0xe8>)
  9305. 8004370: 681b ldr r3, [r3, #0]
  9306. 8004372: f003 0308 and.w r3, r3, #8
  9307. 8004376: 2b00 cmp r3, #0
  9308. 8004378: d007 beq.n 800438a <SystemInit+0x6a>
  9309. {
  9310. /* Program the new number of wait states to the LATENCY bits in the FLASH_ACR register */
  9311. MODIFY_REG(FLASH->ACR, FLASH_ACR_LATENCY, (uint32_t)(FLASH_LATENCY_DEFAULT));
  9312. 800437a: 4b23 ldr r3, [pc, #140] @ (8004408 <SystemInit+0xe8>)
  9313. 800437c: 681b ldr r3, [r3, #0]
  9314. 800437e: f023 030f bic.w r3, r3, #15
  9315. 8004382: 4a21 ldr r2, [pc, #132] @ (8004408 <SystemInit+0xe8>)
  9316. 8004384: f043 0307 orr.w r3, r3, #7
  9317. 8004388: 6013 str r3, [r2, #0]
  9318. }
  9319. #if defined(D3_SRAM_BASE)
  9320. /* Reset D1CFGR register */
  9321. RCC->D1CFGR = 0x00000000;
  9322. 800438a: 4b20 ldr r3, [pc, #128] @ (800440c <SystemInit+0xec>)
  9323. 800438c: 2200 movs r2, #0
  9324. 800438e: 619a str r2, [r3, #24]
  9325. /* Reset D2CFGR register */
  9326. RCC->D2CFGR = 0x00000000;
  9327. 8004390: 4b1e ldr r3, [pc, #120] @ (800440c <SystemInit+0xec>)
  9328. 8004392: 2200 movs r2, #0
  9329. 8004394: 61da str r2, [r3, #28]
  9330. /* Reset D3CFGR register */
  9331. RCC->D3CFGR = 0x00000000;
  9332. 8004396: 4b1d ldr r3, [pc, #116] @ (800440c <SystemInit+0xec>)
  9333. 8004398: 2200 movs r2, #0
  9334. 800439a: 621a str r2, [r3, #32]
  9335. /* Reset SRDCFGR register */
  9336. RCC->SRDCFGR = 0x00000000;
  9337. #endif
  9338. /* Reset PLLCKSELR register */
  9339. RCC->PLLCKSELR = 0x02020200;
  9340. 800439c: 4b1b ldr r3, [pc, #108] @ (800440c <SystemInit+0xec>)
  9341. 800439e: 4a1d ldr r2, [pc, #116] @ (8004414 <SystemInit+0xf4>)
  9342. 80043a0: 629a str r2, [r3, #40] @ 0x28
  9343. /* Reset PLLCFGR register */
  9344. RCC->PLLCFGR = 0x01FF0000;
  9345. 80043a2: 4b1a ldr r3, [pc, #104] @ (800440c <SystemInit+0xec>)
  9346. 80043a4: 4a1c ldr r2, [pc, #112] @ (8004418 <SystemInit+0xf8>)
  9347. 80043a6: 62da str r2, [r3, #44] @ 0x2c
  9348. /* Reset PLL1DIVR register */
  9349. RCC->PLL1DIVR = 0x01010280;
  9350. 80043a8: 4b18 ldr r3, [pc, #96] @ (800440c <SystemInit+0xec>)
  9351. 80043aa: 4a1c ldr r2, [pc, #112] @ (800441c <SystemInit+0xfc>)
  9352. 80043ac: 631a str r2, [r3, #48] @ 0x30
  9353. /* Reset PLL1FRACR register */
  9354. RCC->PLL1FRACR = 0x00000000;
  9355. 80043ae: 4b17 ldr r3, [pc, #92] @ (800440c <SystemInit+0xec>)
  9356. 80043b0: 2200 movs r2, #0
  9357. 80043b2: 635a str r2, [r3, #52] @ 0x34
  9358. /* Reset PLL2DIVR register */
  9359. RCC->PLL2DIVR = 0x01010280;
  9360. 80043b4: 4b15 ldr r3, [pc, #84] @ (800440c <SystemInit+0xec>)
  9361. 80043b6: 4a19 ldr r2, [pc, #100] @ (800441c <SystemInit+0xfc>)
  9362. 80043b8: 639a str r2, [r3, #56] @ 0x38
  9363. /* Reset PLL2FRACR register */
  9364. RCC->PLL2FRACR = 0x00000000;
  9365. 80043ba: 4b14 ldr r3, [pc, #80] @ (800440c <SystemInit+0xec>)
  9366. 80043bc: 2200 movs r2, #0
  9367. 80043be: 63da str r2, [r3, #60] @ 0x3c
  9368. /* Reset PLL3DIVR register */
  9369. RCC->PLL3DIVR = 0x01010280;
  9370. 80043c0: 4b12 ldr r3, [pc, #72] @ (800440c <SystemInit+0xec>)
  9371. 80043c2: 4a16 ldr r2, [pc, #88] @ (800441c <SystemInit+0xfc>)
  9372. 80043c4: 641a str r2, [r3, #64] @ 0x40
  9373. /* Reset PLL3FRACR register */
  9374. RCC->PLL3FRACR = 0x00000000;
  9375. 80043c6: 4b11 ldr r3, [pc, #68] @ (800440c <SystemInit+0xec>)
  9376. 80043c8: 2200 movs r2, #0
  9377. 80043ca: 645a str r2, [r3, #68] @ 0x44
  9378. /* Reset HSEBYP bit */
  9379. RCC->CR &= 0xFFFBFFFFU;
  9380. 80043cc: 4b0f ldr r3, [pc, #60] @ (800440c <SystemInit+0xec>)
  9381. 80043ce: 681b ldr r3, [r3, #0]
  9382. 80043d0: 4a0e ldr r2, [pc, #56] @ (800440c <SystemInit+0xec>)
  9383. 80043d2: f423 2380 bic.w r3, r3, #262144 @ 0x40000
  9384. 80043d6: 6013 str r3, [r2, #0]
  9385. /* Disable all interrupts */
  9386. RCC->CIER = 0x00000000;
  9387. 80043d8: 4b0c ldr r3, [pc, #48] @ (800440c <SystemInit+0xec>)
  9388. 80043da: 2200 movs r2, #0
  9389. 80043dc: 661a str r2, [r3, #96] @ 0x60
  9390. #if (STM32H7_DEV_ID == 0x450UL)
  9391. /* dual core CM7 or single core line */
  9392. if((DBGMCU->IDCODE & 0xFFFF0000U) < 0x20000000U)
  9393. 80043de: 4b10 ldr r3, [pc, #64] @ (8004420 <SystemInit+0x100>)
  9394. 80043e0: 681a ldr r2, [r3, #0]
  9395. 80043e2: 4b10 ldr r3, [pc, #64] @ (8004424 <SystemInit+0x104>)
  9396. 80043e4: 4013 ands r3, r2
  9397. 80043e6: f1b3 5f00 cmp.w r3, #536870912 @ 0x20000000
  9398. 80043ea: d202 bcs.n 80043f2 <SystemInit+0xd2>
  9399. {
  9400. /* if stm32h7 revY*/
  9401. /* Change the switch matrix read issuing capability to 1 for the AXI SRAM target (Target 7) */
  9402. *((__IO uint32_t*)0x51008108) = 0x000000001U;
  9403. 80043ec: 4b0e ldr r3, [pc, #56] @ (8004428 <SystemInit+0x108>)
  9404. 80043ee: 2201 movs r2, #1
  9405. 80043f0: 601a str r2, [r3, #0]
  9406. /*
  9407. * Disable the FMC bank1 (enabled after reset).
  9408. * This, prevents CPU speculation access on this bank which blocks the use of FMC during
  9409. * 24us. During this time the others FMC master (such as LTDC) cannot use it!
  9410. */
  9411. FMC_Bank1_R->BTCR[0] = 0x000030D2;
  9412. 80043f2: 4b0e ldr r3, [pc, #56] @ (800442c <SystemInit+0x10c>)
  9413. 80043f4: f243 02d2 movw r2, #12498 @ 0x30d2
  9414. 80043f8: 601a str r2, [r3, #0]
  9415. #if defined(USER_VECT_TAB_ADDRESS)
  9416. SCB->VTOR = VECT_TAB_BASE_ADDRESS | VECT_TAB_OFFSET; /* Vector Table Relocation in Internal D1 AXI-RAM or in Internal FLASH */
  9417. #endif /* USER_VECT_TAB_ADDRESS */
  9418. #endif /*DUAL_CORE && CORE_CM4*/
  9419. }
  9420. 80043fa: bf00 nop
  9421. 80043fc: 46bd mov sp, r7
  9422. 80043fe: f85d 7b04 ldr.w r7, [sp], #4
  9423. 8004402: 4770 bx lr
  9424. 8004404: e000ed00 .word 0xe000ed00
  9425. 8004408: 52002000 .word 0x52002000
  9426. 800440c: 58024400 .word 0x58024400
  9427. 8004410: eaf6ed7f .word 0xeaf6ed7f
  9428. 8004414: 02020200 .word 0x02020200
  9429. 8004418: 01ff0000 .word 0x01ff0000
  9430. 800441c: 01010280 .word 0x01010280
  9431. 8004420: 5c001000 .word 0x5c001000
  9432. 8004424: ffff0000 .word 0xffff0000
  9433. 8004428: 51008108 .word 0x51008108
  9434. 800442c: 52004000 .word 0x52004000
  9435. 08004430 <UartTasksInit>:
  9436. osMutexId_t resMeasurementsMutex;
  9437. osMutexId_t sensorsInfoMutex;
  9438. extern RNG_HandleTypeDef hrng;
  9439. void UartTasksInit (void) {
  9440. 8004430: b580 push {r7, lr}
  9441. 8004432: af00 add r7, sp, #0
  9442. uart1TaskData.uartRxBuffer = uart1RxBuffer;
  9443. 8004434: 4b4e ldr r3, [pc, #312] @ (8004570 <UartTasksInit+0x140>)
  9444. 8004436: 4a4f ldr r2, [pc, #316] @ (8004574 <UartTasksInit+0x144>)
  9445. 8004438: 601a str r2, [r3, #0]
  9446. uart1TaskData.uartRxBufferLen = UART1_RX_BUFF_SIZE;
  9447. 800443a: 4b4d ldr r3, [pc, #308] @ (8004570 <UartTasksInit+0x140>)
  9448. 800443c: f44f 7280 mov.w r2, #256 @ 0x100
  9449. 8004440: 809a strh r2, [r3, #4]
  9450. uart1TaskData.uartTxBuffer = uart1TxBuffer;
  9451. 8004442: 4b4b ldr r3, [pc, #300] @ (8004570 <UartTasksInit+0x140>)
  9452. 8004444: 4a4c ldr r2, [pc, #304] @ (8004578 <UartTasksInit+0x148>)
  9453. 8004446: 609a str r2, [r3, #8]
  9454. uart1TaskData.uartRxBufferLen = UART1_TX_BUFF_SIZE;
  9455. 8004448: 4b49 ldr r3, [pc, #292] @ (8004570 <UartTasksInit+0x140>)
  9456. 800444a: f44f 7280 mov.w r2, #256 @ 0x100
  9457. 800444e: 809a strh r2, [r3, #4]
  9458. uart1TaskData.frameData = uart1TaskFrameData;
  9459. 8004450: 4b47 ldr r3, [pc, #284] @ (8004570 <UartTasksInit+0x140>)
  9460. 8004452: 4a4a ldr r2, [pc, #296] @ (800457c <UartTasksInit+0x14c>)
  9461. 8004454: 611a str r2, [r3, #16]
  9462. uart1TaskData.frameDataLen = UART1_RX_BUFF_SIZE;
  9463. 8004456: 4b46 ldr r3, [pc, #280] @ (8004570 <UartTasksInit+0x140>)
  9464. 8004458: f44f 7280 mov.w r2, #256 @ 0x100
  9465. 800445c: 829a strh r2, [r3, #20]
  9466. uart1TaskData.huart = &huart1;
  9467. 800445e: 4b44 ldr r3, [pc, #272] @ (8004570 <UartTasksInit+0x140>)
  9468. 8004460: 4a47 ldr r2, [pc, #284] @ (8004580 <UartTasksInit+0x150>)
  9469. 8004462: 631a str r2, [r3, #48] @ 0x30
  9470. uart1TaskData.uartNumber = 1;
  9471. 8004464: 4b42 ldr r3, [pc, #264] @ (8004570 <UartTasksInit+0x140>)
  9472. 8004466: 2201 movs r2, #1
  9473. 8004468: f883 2034 strb.w r2, [r3, #52] @ 0x34
  9474. uart2TaskData.uartRxBuffer = uart2RxBuffer;
  9475. 800446c: 4b45 ldr r3, [pc, #276] @ (8004584 <UartTasksInit+0x154>)
  9476. 800446e: 4a46 ldr r2, [pc, #280] @ (8004588 <UartTasksInit+0x158>)
  9477. 8004470: 601a str r2, [r3, #0]
  9478. uart2TaskData.uartRxBufferLen = UART2_RX_BUFF_SIZE;
  9479. 8004472: 4b44 ldr r3, [pc, #272] @ (8004584 <UartTasksInit+0x154>)
  9480. 8004474: f44f 7280 mov.w r2, #256 @ 0x100
  9481. 8004478: 809a strh r2, [r3, #4]
  9482. uart2TaskData.uartTxBuffer = uart2TxBuffer;
  9483. 800447a: 4b42 ldr r3, [pc, #264] @ (8004584 <UartTasksInit+0x154>)
  9484. 800447c: 4a43 ldr r2, [pc, #268] @ (800458c <UartTasksInit+0x15c>)
  9485. 800447e: 609a str r2, [r3, #8]
  9486. uart2TaskData.uartRxBufferLen = UART2_TX_BUFF_SIZE;
  9487. 8004480: 4b40 ldr r3, [pc, #256] @ (8004584 <UartTasksInit+0x154>)
  9488. 8004482: f44f 7280 mov.w r2, #256 @ 0x100
  9489. 8004486: 809a strh r2, [r3, #4]
  9490. uart2TaskData.frameData = uart2TaskFrameData;
  9491. 8004488: 4b3e ldr r3, [pc, #248] @ (8004584 <UartTasksInit+0x154>)
  9492. 800448a: 4a41 ldr r2, [pc, #260] @ (8004590 <UartTasksInit+0x160>)
  9493. 800448c: 611a str r2, [r3, #16]
  9494. uart2TaskData.frameDataLen = UART2_RX_BUFF_SIZE;
  9495. 800448e: 4b3d ldr r3, [pc, #244] @ (8004584 <UartTasksInit+0x154>)
  9496. 8004490: f44f 7280 mov.w r2, #256 @ 0x100
  9497. 8004494: 829a strh r2, [r3, #20]
  9498. uart2TaskData.huart = &huart2;
  9499. 8004496: 4b3b ldr r3, [pc, #236] @ (8004584 <UartTasksInit+0x154>)
  9500. 8004498: 4a3e ldr r2, [pc, #248] @ (8004594 <UartTasksInit+0x164>)
  9501. 800449a: 631a str r2, [r3, #48] @ 0x30
  9502. uart2TaskData.uartNumber = 2;
  9503. 800449c: 4b39 ldr r3, [pc, #228] @ (8004584 <UartTasksInit+0x154>)
  9504. 800449e: 2202 movs r2, #2
  9505. 80044a0: f883 2034 strb.w r2, [r3, #52] @ 0x34
  9506. uart3TaskData.uartRxBuffer = uart3RxBuffer;
  9507. 80044a4: 4b3c ldr r3, [pc, #240] @ (8004598 <UartTasksInit+0x168>)
  9508. 80044a6: 4a3d ldr r2, [pc, #244] @ (800459c <UartTasksInit+0x16c>)
  9509. 80044a8: 601a str r2, [r3, #0]
  9510. uart3TaskData.uartRxBufferLen = UART3_RX_BUFF_SIZE;
  9511. 80044aa: 4b3b ldr r3, [pc, #236] @ (8004598 <UartTasksInit+0x168>)
  9512. 80044ac: f44f 7280 mov.w r2, #256 @ 0x100
  9513. 80044b0: 809a strh r2, [r3, #4]
  9514. uart3TaskData.uartTxBuffer = uart3TxBuffer;
  9515. 80044b2: 4b39 ldr r3, [pc, #228] @ (8004598 <UartTasksInit+0x168>)
  9516. 80044b4: 4a3a ldr r2, [pc, #232] @ (80045a0 <UartTasksInit+0x170>)
  9517. 80044b6: 609a str r2, [r3, #8]
  9518. uart3TaskData.uartRxBufferLen = UART3_TX_BUFF_SIZE;
  9519. 80044b8: 4b37 ldr r3, [pc, #220] @ (8004598 <UartTasksInit+0x168>)
  9520. 80044ba: f44f 7280 mov.w r2, #256 @ 0x100
  9521. 80044be: 809a strh r2, [r3, #4]
  9522. uart3TaskData.frameData = uart3TaskFrameData;
  9523. 80044c0: 4b35 ldr r3, [pc, #212] @ (8004598 <UartTasksInit+0x168>)
  9524. 80044c2: 4a38 ldr r2, [pc, #224] @ (80045a4 <UartTasksInit+0x174>)
  9525. 80044c4: 611a str r2, [r3, #16]
  9526. uart3TaskData.frameDataLen = UART3_RX_BUFF_SIZE;
  9527. 80044c6: 4b34 ldr r3, [pc, #208] @ (8004598 <UartTasksInit+0x168>)
  9528. 80044c8: f44f 7280 mov.w r2, #256 @ 0x100
  9529. 80044cc: 829a strh r2, [r3, #20]
  9530. uart3TaskData.huart = &huart3;
  9531. 80044ce: 4b32 ldr r3, [pc, #200] @ (8004598 <UartTasksInit+0x168>)
  9532. 80044d0: 4a35 ldr r2, [pc, #212] @ (80045a8 <UartTasksInit+0x178>)
  9533. 80044d2: 631a str r2, [r3, #48] @ 0x30
  9534. uart3TaskData.uartNumber = 3;
  9535. 80044d4: 4b30 ldr r3, [pc, #192] @ (8004598 <UartTasksInit+0x168>)
  9536. 80044d6: 2203 movs r2, #3
  9537. 80044d8: f883 2034 strb.w r2, [r3, #52] @ 0x34
  9538. uart6TaskData.uartRxBuffer = uart6RxBuffer;
  9539. 80044dc: 4b33 ldr r3, [pc, #204] @ (80045ac <UartTasksInit+0x17c>)
  9540. 80044de: 4a34 ldr r2, [pc, #208] @ (80045b0 <UartTasksInit+0x180>)
  9541. 80044e0: 601a str r2, [r3, #0]
  9542. uart6TaskData.uartRxBufferLen = UART6_RX_BUFF_SIZE;
  9543. 80044e2: 4b32 ldr r3, [pc, #200] @ (80045ac <UartTasksInit+0x17c>)
  9544. 80044e4: f44f 7280 mov.w r2, #256 @ 0x100
  9545. 80044e8: 809a strh r2, [r3, #4]
  9546. uart6TaskData.uartTxBuffer = uart6TxBuffer;
  9547. 80044ea: 4b30 ldr r3, [pc, #192] @ (80045ac <UartTasksInit+0x17c>)
  9548. 80044ec: 4a31 ldr r2, [pc, #196] @ (80045b4 <UartTasksInit+0x184>)
  9549. 80044ee: 609a str r2, [r3, #8]
  9550. uart6TaskData.uartRxBufferLen = UART6_TX_BUFF_SIZE;
  9551. 80044f0: 4b2e ldr r3, [pc, #184] @ (80045ac <UartTasksInit+0x17c>)
  9552. 80044f2: f44f 7280 mov.w r2, #256 @ 0x100
  9553. 80044f6: 809a strh r2, [r3, #4]
  9554. uart6TaskData.frameData = uart6TaskFrameData;
  9555. 80044f8: 4b2c ldr r3, [pc, #176] @ (80045ac <UartTasksInit+0x17c>)
  9556. 80044fa: 4a2f ldr r2, [pc, #188] @ (80045b8 <UartTasksInit+0x188>)
  9557. 80044fc: 611a str r2, [r3, #16]
  9558. uart6TaskData.frameDataLen = UART6_RX_BUFF_SIZE;
  9559. 80044fe: 4b2b ldr r3, [pc, #172] @ (80045ac <UartTasksInit+0x17c>)
  9560. 8004500: f44f 7280 mov.w r2, #256 @ 0x100
  9561. 8004504: 829a strh r2, [r3, #20]
  9562. uart6TaskData.huart = &huart6;
  9563. 8004506: 4b29 ldr r3, [pc, #164] @ (80045ac <UartTasksInit+0x17c>)
  9564. 8004508: 4a2c ldr r2, [pc, #176] @ (80045bc <UartTasksInit+0x18c>)
  9565. 800450a: 631a str r2, [r3, #48] @ 0x30
  9566. uart6TaskData.uartNumber = 6;
  9567. 800450c: 4b27 ldr r3, [pc, #156] @ (80045ac <UartTasksInit+0x17c>)
  9568. 800450e: 2206 movs r2, #6
  9569. 8004510: f883 2034 strb.w r2, [r3, #52] @ 0x34
  9570. uart8TaskData.uartRxBuffer = uart8RxBuffer;
  9571. 8004514: 4b2a ldr r3, [pc, #168] @ (80045c0 <UartTasksInit+0x190>)
  9572. 8004516: 4a2b ldr r2, [pc, #172] @ (80045c4 <UartTasksInit+0x194>)
  9573. 8004518: 601a str r2, [r3, #0]
  9574. uart8TaskData.uartRxBufferLen = UART8_RX_BUFF_SIZE;
  9575. 800451a: 4b29 ldr r3, [pc, #164] @ (80045c0 <UartTasksInit+0x190>)
  9576. 800451c: f44f 7280 mov.w r2, #256 @ 0x100
  9577. 8004520: 809a strh r2, [r3, #4]
  9578. uart8TaskData.uartTxBuffer = uart8TxBuffer;
  9579. 8004522: 4b27 ldr r3, [pc, #156] @ (80045c0 <UartTasksInit+0x190>)
  9580. 8004524: 4a28 ldr r2, [pc, #160] @ (80045c8 <UartTasksInit+0x198>)
  9581. 8004526: 609a str r2, [r3, #8]
  9582. uart8TaskData.uartRxBufferLen = UART8_TX_BUFF_SIZE;
  9583. 8004528: 4b25 ldr r3, [pc, #148] @ (80045c0 <UartTasksInit+0x190>)
  9584. 800452a: f44f 7280 mov.w r2, #256 @ 0x100
  9585. 800452e: 809a strh r2, [r3, #4]
  9586. uart8TaskData.frameData = uart8TaskFrameData;
  9587. 8004530: 4b23 ldr r3, [pc, #140] @ (80045c0 <UartTasksInit+0x190>)
  9588. 8004532: 4a26 ldr r2, [pc, #152] @ (80045cc <UartTasksInit+0x19c>)
  9589. 8004534: 611a str r2, [r3, #16]
  9590. uart8TaskData.frameDataLen = UART8_RX_BUFF_SIZE;
  9591. 8004536: 4b22 ldr r3, [pc, #136] @ (80045c0 <UartTasksInit+0x190>)
  9592. 8004538: f44f 7280 mov.w r2, #256 @ 0x100
  9593. 800453c: 829a strh r2, [r3, #20]
  9594. uart8TaskData.huart = &huart8;
  9595. 800453e: 4b20 ldr r3, [pc, #128] @ (80045c0 <UartTasksInit+0x190>)
  9596. 8004540: 4a23 ldr r2, [pc, #140] @ (80045d0 <UartTasksInit+0x1a0>)
  9597. 8004542: 631a str r2, [r3, #48] @ 0x30
  9598. uart8TaskData.uartNumber = 8;
  9599. 8004544: 4b1e ldr r3, [pc, #120] @ (80045c0 <UartTasksInit+0x190>)
  9600. 8004546: 2208 movs r2, #8
  9601. 8004548: f883 2034 strb.w r2, [r3, #52] @ 0x34
  9602. UartTaskCreate (&uart1TaskData);
  9603. 800454c: 4808 ldr r0, [pc, #32] @ (8004570 <UartTasksInit+0x140>)
  9604. 800454e: f000 f841 bl 80045d4 <UartTaskCreate>
  9605. UartTaskCreate (&uart2TaskData);
  9606. 8004552: 480c ldr r0, [pc, #48] @ (8004584 <UartTasksInit+0x154>)
  9607. 8004554: f000 f83e bl 80045d4 <UartTaskCreate>
  9608. UartTaskCreate (&uart3TaskData);
  9609. 8004558: 480f ldr r0, [pc, #60] @ (8004598 <UartTasksInit+0x168>)
  9610. 800455a: f000 f83b bl 80045d4 <UartTaskCreate>
  9611. UartTaskCreate (&uart6TaskData);
  9612. 800455e: 4813 ldr r0, [pc, #76] @ (80045ac <UartTasksInit+0x17c>)
  9613. 8004560: f000 f838 bl 80045d4 <UartTaskCreate>
  9614. UartTaskCreate (&uart8TaskData);
  9615. 8004564: 4816 ldr r0, [pc, #88] @ (80045c0 <UartTasksInit+0x190>)
  9616. 8004566: f000 f835 bl 80045d4 <UartTaskCreate>
  9617. }
  9618. 800456a: bf00 nop
  9619. 800456c: bd80 pop {r7, pc}
  9620. 800456e: bf00 nop
  9621. 8004570: 24001eec .word 0x24001eec
  9622. 8004574: 24000fec .word 0x24000fec
  9623. 8004578: 240010ec .word 0x240010ec
  9624. 800457c: 240011ec .word 0x240011ec
  9625. 8004580: 24000314 .word 0x24000314
  9626. 8004584: 24001f94 .word 0x24001f94
  9627. 8004588: 240012ec .word 0x240012ec
  9628. 800458c: 240013ec .word 0x240013ec
  9629. 8004590: 240014ec .word 0x240014ec
  9630. 8004594: 240003a8 .word 0x240003a8
  9631. 8004598: 24001f24 .word 0x24001f24
  9632. 800459c: 240015ec .word 0x240015ec
  9633. 80045a0: 240016ec .word 0x240016ec
  9634. 80045a4: 240017ec .word 0x240017ec
  9635. 80045a8: 2400043c .word 0x2400043c
  9636. 80045ac: 24001f5c .word 0x24001f5c
  9637. 80045b0: 240018ec .word 0x240018ec
  9638. 80045b4: 240019ec .word 0x240019ec
  9639. 80045b8: 24001aec .word 0x24001aec
  9640. 80045bc: 240004d0 .word 0x240004d0
  9641. 80045c0: 24001fcc .word 0x24001fcc
  9642. 80045c4: 24001bec .word 0x24001bec
  9643. 80045c8: 24001cec .word 0x24001cec
  9644. 80045cc: 24001dec .word 0x24001dec
  9645. 80045d0: 24000280 .word 0x24000280
  9646. 080045d4 <UartTaskCreate>:
  9647. void UartTaskCreate (UartTaskData* uartTaskData) {
  9648. 80045d4: b580 push {r7, lr}
  9649. 80045d6: b09a sub sp, #104 @ 0x68
  9650. 80045d8: af00 add r7, sp, #0
  9651. 80045da: 6078 str r0, [r7, #4]
  9652. osThreadAttr_t osThreadAttrRxUart = { 0 };
  9653. 80045dc: f107 0344 add.w r3, r7, #68 @ 0x44
  9654. 80045e0: 2224 movs r2, #36 @ 0x24
  9655. 80045e2: 2100 movs r1, #0
  9656. 80045e4: 4618 mov r0, r3
  9657. 80045e6: f026 fad3 bl 802ab90 <memset>
  9658. osThreadAttr_t osThreadAttrTxUart = { 0 };
  9659. 80045ea: f107 0320 add.w r3, r7, #32
  9660. 80045ee: 2224 movs r2, #36 @ 0x24
  9661. 80045f0: 2100 movs r1, #0
  9662. 80045f2: 4618 mov r0, r3
  9663. 80045f4: f026 facc bl 802ab90 <memset>
  9664. uartTaskData->processRxDataMsgBuffer = xMessageBufferCreate (INPUT_DATA_BUFF_SIZE);
  9665. 80045f8: 2201 movs r2, #1
  9666. 80045fa: 2100 movs r1, #0
  9667. 80045fc: f44f 7080 mov.w r0, #256 @ 0x100
  9668. 8004600: f00e fe18 bl 8013234 <xStreamBufferGenericCreate>
  9669. 8004604: 4602 mov r2, r0
  9670. 8004606: 687b ldr r3, [r7, #4]
  9671. 8004608: 625a str r2, [r3, #36] @ 0x24
  9672. uartTaskData->processDataCb = NULL;
  9673. 800460a: 687b ldr r3, [r7, #4]
  9674. 800460c: 2200 movs r2, #0
  9675. 800460e: 629a str r2, [r3, #40] @ 0x28
  9676. // osThreadAttrRxUart.name = "os_thread_uart1_rx";
  9677. osThreadAttrRxUart.stack_size = configMINIMAL_STACK_SIZE * 2;
  9678. 8004610: f44f 6380 mov.w r3, #1024 @ 0x400
  9679. 8004614: 65bb str r3, [r7, #88] @ 0x58
  9680. osThreadAttrRxUart.priority = (osPriority_t)osPriorityHigh;
  9681. 8004616: 2328 movs r3, #40 @ 0x28
  9682. 8004618: 65fb str r3, [r7, #92] @ 0x5c
  9683. uartTaskData->uartRecieveTaskHandle = osThreadNew (UartRxTask, uartTaskData, &osThreadAttrRxUart);
  9684. 800461a: f107 0344 add.w r3, r7, #68 @ 0x44
  9685. 800461e: 461a mov r2, r3
  9686. 8004620: 6879 ldr r1, [r7, #4]
  9687. 8004622: 4816 ldr r0, [pc, #88] @ (800467c <UartTaskCreate+0xa8>)
  9688. 8004624: f00c fe85 bl 8011332 <osThreadNew>
  9689. 8004628: 4602 mov r2, r0
  9690. 800462a: 687b ldr r3, [r7, #4]
  9691. 800462c: 619a str r2, [r3, #24]
  9692. osMessageQueueAttr_t uartTxMsgQueueAttr = { 0 };
  9693. 800462e: f107 0308 add.w r3, r7, #8
  9694. 8004632: 2200 movs r2, #0
  9695. 8004634: 601a str r2, [r3, #0]
  9696. 8004636: 605a str r2, [r3, #4]
  9697. 8004638: 609a str r2, [r3, #8]
  9698. 800463a: 60da str r2, [r3, #12]
  9699. 800463c: 611a str r2, [r3, #16]
  9700. 800463e: 615a str r2, [r3, #20]
  9701. // uartTxMsgQueueAttr.name = "uart1TxMsgQueue";
  9702. uartTaskData->sendCmdToSlaveQueue = osMessageQueueNew (16, sizeof (InterProcessData), &uartTxMsgQueueAttr);
  9703. 8004640: f107 0308 add.w r3, r7, #8
  9704. 8004644: 461a mov r2, r3
  9705. 8004646: 2110 movs r1, #16
  9706. 8004648: 2010 movs r0, #16
  9707. 800464a: f00d fa73 bl 8011b34 <osMessageQueueNew>
  9708. 800464e: 4602 mov r2, r0
  9709. 8004650: 687b ldr r3, [r7, #4]
  9710. 8004652: 62da str r2, [r3, #44] @ 0x2c
  9711. // osThreadAttrTxUart.name = "os_thread_uart1_tx";
  9712. osThreadAttrTxUart.stack_size = configMINIMAL_STACK_SIZE * 4;
  9713. 8004654: f44f 6300 mov.w r3, #2048 @ 0x800
  9714. 8004658: 637b str r3, [r7, #52] @ 0x34
  9715. osThreadAttrTxUart.priority = (osPriority_t)osPriorityNormal;
  9716. 800465a: 2318 movs r3, #24
  9717. 800465c: 63bb str r3, [r7, #56] @ 0x38
  9718. uartTaskData->uartTransmitTaskHandle = osThreadNew (UartTxTask, uartTaskData, &osThreadAttrTxUart);
  9719. 800465e: f107 0320 add.w r3, r7, #32
  9720. 8004662: 461a mov r2, r3
  9721. 8004664: 6879 ldr r1, [r7, #4]
  9722. 8004666: 4806 ldr r0, [pc, #24] @ (8004680 <UartTaskCreate+0xac>)
  9723. 8004668: f00c fe63 bl 8011332 <osThreadNew>
  9724. 800466c: 4602 mov r2, r0
  9725. 800466e: 687b ldr r3, [r7, #4]
  9726. 8004670: 61da str r2, [r3, #28]
  9727. }
  9728. 8004672: bf00 nop
  9729. 8004674: 3768 adds r7, #104 @ 0x68
  9730. 8004676: 46bd mov sp, r7
  9731. 8004678: bd80 pop {r7, pc}
  9732. 800467a: bf00 nop
  9733. 800467c: 080047f9 .word 0x080047f9
  9734. 8004680: 08004de5 .word 0x08004de5
  9735. 08004684 <HAL_UART_RxCpltCallback>:
  9736. void HAL_UART_RxCpltCallback (UART_HandleTypeDef* huart) {
  9737. 8004684: b480 push {r7}
  9738. 8004686: b083 sub sp, #12
  9739. 8004688: af00 add r7, sp, #0
  9740. 800468a: 6078 str r0, [r7, #4]
  9741. // osSemaphoreRelease(uart8RxSemaphore);
  9742. }
  9743. 800468c: bf00 nop
  9744. 800468e: 370c adds r7, #12
  9745. 8004690: 46bd mov sp, r7
  9746. 8004692: f85d 7b04 ldr.w r7, [sp], #4
  9747. 8004696: 4770 bx lr
  9748. 08004698 <HAL_UARTEx_RxEventCallback>:
  9749. void HAL_UARTEx_RxEventCallback (UART_HandleTypeDef* huart, uint16_t Size) {
  9750. 8004698: b580 push {r7, lr}
  9751. 800469a: b082 sub sp, #8
  9752. 800469c: af00 add r7, sp, #0
  9753. 800469e: 6078 str r0, [r7, #4]
  9754. 80046a0: 460b mov r3, r1
  9755. 80046a2: 807b strh r3, [r7, #2]
  9756. if (huart->Instance == USART1) {
  9757. 80046a4: 687b ldr r3, [r7, #4]
  9758. 80046a6: 681b ldr r3, [r3, #0]
  9759. 80046a8: 4a1e ldr r2, [pc, #120] @ (8004724 <HAL_UARTEx_RxEventCallback+0x8c>)
  9760. 80046aa: 4293 cmp r3, r2
  9761. 80046ac: d106 bne.n 80046bc <HAL_UARTEx_RxEventCallback+0x24>
  9762. HandleUartRxCallback (&uart1TaskData, huart, Size);
  9763. 80046ae: 887b ldrh r3, [r7, #2]
  9764. 80046b0: 461a mov r2, r3
  9765. 80046b2: 6879 ldr r1, [r7, #4]
  9766. 80046b4: 481c ldr r0, [pc, #112] @ (8004728 <HAL_UARTEx_RxEventCallback+0x90>)
  9767. 80046b6: f000 f853 bl 8004760 <HandleUartRxCallback>
  9768. } else if (huart->Instance == USART6) {
  9769. HandleUartRxCallback (&uart6TaskData, huart, Size);
  9770. } else if (huart->Instance == UART8) {
  9771. HandleUartRxCallback (&uart8TaskData, huart, Size);
  9772. }
  9773. }
  9774. 80046ba: e02e b.n 800471a <HAL_UARTEx_RxEventCallback+0x82>
  9775. } else if (huart->Instance == USART2) {
  9776. 80046bc: 687b ldr r3, [r7, #4]
  9777. 80046be: 681b ldr r3, [r3, #0]
  9778. 80046c0: 4a1a ldr r2, [pc, #104] @ (800472c <HAL_UARTEx_RxEventCallback+0x94>)
  9779. 80046c2: 4293 cmp r3, r2
  9780. 80046c4: d106 bne.n 80046d4 <HAL_UARTEx_RxEventCallback+0x3c>
  9781. HandleUartRxCallback (&uart2TaskData, huart, Size);
  9782. 80046c6: 887b ldrh r3, [r7, #2]
  9783. 80046c8: 461a mov r2, r3
  9784. 80046ca: 6879 ldr r1, [r7, #4]
  9785. 80046cc: 4818 ldr r0, [pc, #96] @ (8004730 <HAL_UARTEx_RxEventCallback+0x98>)
  9786. 80046ce: f000 f847 bl 8004760 <HandleUartRxCallback>
  9787. }
  9788. 80046d2: e022 b.n 800471a <HAL_UARTEx_RxEventCallback+0x82>
  9789. } else if (huart->Instance == USART3) {
  9790. 80046d4: 687b ldr r3, [r7, #4]
  9791. 80046d6: 681b ldr r3, [r3, #0]
  9792. 80046d8: 4a16 ldr r2, [pc, #88] @ (8004734 <HAL_UARTEx_RxEventCallback+0x9c>)
  9793. 80046da: 4293 cmp r3, r2
  9794. 80046dc: d106 bne.n 80046ec <HAL_UARTEx_RxEventCallback+0x54>
  9795. HandleUartRxCallback (&uart3TaskData, huart, Size);
  9796. 80046de: 887b ldrh r3, [r7, #2]
  9797. 80046e0: 461a mov r2, r3
  9798. 80046e2: 6879 ldr r1, [r7, #4]
  9799. 80046e4: 4814 ldr r0, [pc, #80] @ (8004738 <HAL_UARTEx_RxEventCallback+0xa0>)
  9800. 80046e6: f000 f83b bl 8004760 <HandleUartRxCallback>
  9801. }
  9802. 80046ea: e016 b.n 800471a <HAL_UARTEx_RxEventCallback+0x82>
  9803. } else if (huart->Instance == USART6) {
  9804. 80046ec: 687b ldr r3, [r7, #4]
  9805. 80046ee: 681b ldr r3, [r3, #0]
  9806. 80046f0: 4a12 ldr r2, [pc, #72] @ (800473c <HAL_UARTEx_RxEventCallback+0xa4>)
  9807. 80046f2: 4293 cmp r3, r2
  9808. 80046f4: d106 bne.n 8004704 <HAL_UARTEx_RxEventCallback+0x6c>
  9809. HandleUartRxCallback (&uart6TaskData, huart, Size);
  9810. 80046f6: 887b ldrh r3, [r7, #2]
  9811. 80046f8: 461a mov r2, r3
  9812. 80046fa: 6879 ldr r1, [r7, #4]
  9813. 80046fc: 4810 ldr r0, [pc, #64] @ (8004740 <HAL_UARTEx_RxEventCallback+0xa8>)
  9814. 80046fe: f000 f82f bl 8004760 <HandleUartRxCallback>
  9815. }
  9816. 8004702: e00a b.n 800471a <HAL_UARTEx_RxEventCallback+0x82>
  9817. } else if (huart->Instance == UART8) {
  9818. 8004704: 687b ldr r3, [r7, #4]
  9819. 8004706: 681b ldr r3, [r3, #0]
  9820. 8004708: 4a0e ldr r2, [pc, #56] @ (8004744 <HAL_UARTEx_RxEventCallback+0xac>)
  9821. 800470a: 4293 cmp r3, r2
  9822. 800470c: d105 bne.n 800471a <HAL_UARTEx_RxEventCallback+0x82>
  9823. HandleUartRxCallback (&uart8TaskData, huart, Size);
  9824. 800470e: 887b ldrh r3, [r7, #2]
  9825. 8004710: 461a mov r2, r3
  9826. 8004712: 6879 ldr r1, [r7, #4]
  9827. 8004714: 480c ldr r0, [pc, #48] @ (8004748 <HAL_UARTEx_RxEventCallback+0xb0>)
  9828. 8004716: f000 f823 bl 8004760 <HandleUartRxCallback>
  9829. }
  9830. 800471a: bf00 nop
  9831. 800471c: 3708 adds r7, #8
  9832. 800471e: 46bd mov sp, r7
  9833. 8004720: bd80 pop {r7, pc}
  9834. 8004722: bf00 nop
  9835. 8004724: 40011000 .word 0x40011000
  9836. 8004728: 24001eec .word 0x24001eec
  9837. 800472c: 40004400 .word 0x40004400
  9838. 8004730: 24001f94 .word 0x24001f94
  9839. 8004734: 40004800 .word 0x40004800
  9840. 8004738: 24001f24 .word 0x24001f24
  9841. 800473c: 40011400 .word 0x40011400
  9842. 8004740: 24001f5c .word 0x24001f5c
  9843. 8004744: 40007c00 .word 0x40007c00
  9844. 8004748: 24001fcc .word 0x24001fcc
  9845. 0800474c <HAL_UART_TxCpltCallback>:
  9846. void HAL_UART_TxCpltCallback (UART_HandleTypeDef* huart) {
  9847. 800474c: b480 push {r7}
  9848. 800474e: b083 sub sp, #12
  9849. 8004750: af00 add r7, sp, #0
  9850. 8004752: 6078 str r0, [r7, #4]
  9851. if (huart->Instance == UART8) {
  9852. }
  9853. }
  9854. 8004754: bf00 nop
  9855. 8004756: 370c adds r7, #12
  9856. 8004758: 46bd mov sp, r7
  9857. 800475a: f85d 7b04 ldr.w r7, [sp], #4
  9858. 800475e: 4770 bx lr
  9859. 08004760 <HandleUartRxCallback>:
  9860. void HandleUartRxCallback (UartTaskData* uartTaskData, UART_HandleTypeDef* huart, uint16_t Size) {
  9861. 8004760: b580 push {r7, lr}
  9862. 8004762: b088 sub sp, #32
  9863. 8004764: af02 add r7, sp, #8
  9864. 8004766: 60f8 str r0, [r7, #12]
  9865. 8004768: 60b9 str r1, [r7, #8]
  9866. 800476a: 4613 mov r3, r2
  9867. 800476c: 80fb strh r3, [r7, #6]
  9868. BaseType_t pxHigherPriorityTaskWoken = pdFALSE;
  9869. 800476e: 2300 movs r3, #0
  9870. 8004770: 617b str r3, [r7, #20]
  9871. osMutexAcquire (uartTaskData->rxDataBufferMutex, osWaitForever);
  9872. 8004772: 68fb ldr r3, [r7, #12]
  9873. 8004774: 6a1b ldr r3, [r3, #32]
  9874. 8004776: f04f 31ff mov.w r1, #4294967295 @ 0xffffffff
  9875. 800477a: 4618 mov r0, r3
  9876. 800477c: f00d f80f bl 801179e <osMutexAcquire>
  9877. memcpy (&(uartTaskData->frameData[uartTaskData->frameBytesCount]), uartTaskData->uartRxBuffer, Size);
  9878. 8004780: 68fb ldr r3, [r7, #12]
  9879. 8004782: 691b ldr r3, [r3, #16]
  9880. 8004784: 68fa ldr r2, [r7, #12]
  9881. 8004786: 8ad2 ldrh r2, [r2, #22]
  9882. 8004788: 1898 adds r0, r3, r2
  9883. 800478a: 68fb ldr r3, [r7, #12]
  9884. 800478c: 681b ldr r3, [r3, #0]
  9885. 800478e: 88fa ldrh r2, [r7, #6]
  9886. 8004790: 4619 mov r1, r3
  9887. 8004792: f026 faf4 bl 802ad7e <memcpy>
  9888. uartTaskData->frameBytesCount += Size;
  9889. 8004796: 68fb ldr r3, [r7, #12]
  9890. 8004798: 8ada ldrh r2, [r3, #22]
  9891. 800479a: 88fb ldrh r3, [r7, #6]
  9892. 800479c: 4413 add r3, r2
  9893. 800479e: b29a uxth r2, r3
  9894. 80047a0: 68fb ldr r3, [r7, #12]
  9895. 80047a2: 82da strh r2, [r3, #22]
  9896. osMutexRelease (uartTaskData->rxDataBufferMutex);
  9897. 80047a4: 68fb ldr r3, [r7, #12]
  9898. 80047a6: 6a1b ldr r3, [r3, #32]
  9899. 80047a8: 4618 mov r0, r3
  9900. 80047aa: f00d f843 bl 8011834 <osMutexRelease>
  9901. xTaskNotifyFromISR (uartTaskData->uartRecieveTaskHandle, Size, eSetValueWithOverwrite, &pxHigherPriorityTaskWoken);
  9902. 80047ae: 68fb ldr r3, [r7, #12]
  9903. 80047b0: 6998 ldr r0, [r3, #24]
  9904. 80047b2: 88f9 ldrh r1, [r7, #6]
  9905. 80047b4: f107 0314 add.w r3, r7, #20
  9906. 80047b8: 9300 str r3, [sp, #0]
  9907. 80047ba: 2300 movs r3, #0
  9908. 80047bc: 2203 movs r2, #3
  9909. 80047be: f010 fa31 bl 8014c24 <xTaskGenericNotifyFromISR>
  9910. // HAL_UARTEx_ReceiveToIdle_DMA(huart, uart8RxBuffer, UART8_RX_BUFF_SIZE);
  9911. // __HAL_DMA_DISABLE_IT(&hdma_uart8_rx, DMA_IT_HT);
  9912. HAL_UARTEx_ReceiveToIdle_IT (uartTaskData->huart, uartTaskData->uartRxBuffer, uartTaskData->uartRxBufferLen);
  9913. 80047c2: 68fb ldr r3, [r7, #12]
  9914. 80047c4: 6b18 ldr r0, [r3, #48] @ 0x30
  9915. 80047c6: 68fb ldr r3, [r7, #12]
  9916. 80047c8: 6819 ldr r1, [r3, #0]
  9917. 80047ca: 68fb ldr r3, [r7, #12]
  9918. 80047cc: 889b ldrh r3, [r3, #4]
  9919. 80047ce: 461a mov r2, r3
  9920. 80047d0: f00b fdbb bl 801034a <HAL_UARTEx_ReceiveToIdle_IT>
  9921. portEND_SWITCHING_ISR (pxHigherPriorityTaskWoken);
  9922. 80047d4: 697b ldr r3, [r7, #20]
  9923. 80047d6: 2b00 cmp r3, #0
  9924. 80047d8: d007 beq.n 80047ea <HandleUartRxCallback+0x8a>
  9925. 80047da: 4b06 ldr r3, [pc, #24] @ (80047f4 <HandleUartRxCallback+0x94>)
  9926. 80047dc: f04f 5280 mov.w r2, #268435456 @ 0x10000000
  9927. 80047e0: 601a str r2, [r3, #0]
  9928. 80047e2: f3bf 8f4f dsb sy
  9929. 80047e6: f3bf 8f6f isb sy
  9930. }
  9931. 80047ea: bf00 nop
  9932. 80047ec: 3718 adds r7, #24
  9933. 80047ee: 46bd mov sp, r7
  9934. 80047f0: bd80 pop {r7, pc}
  9935. 80047f2: bf00 nop
  9936. 80047f4: e000ed04 .word 0xe000ed04
  9937. 080047f8 <UartRxTask>:
  9938. void UartRxTask (void* argument) {
  9939. 80047f8: b580 push {r7, lr}
  9940. 80047fa: b0d2 sub sp, #328 @ 0x148
  9941. 80047fc: af02 add r7, sp, #8
  9942. 80047fe: f507 73a0 add.w r3, r7, #320 @ 0x140
  9943. 8004802: f5a3 739e sub.w r3, r3, #316 @ 0x13c
  9944. 8004806: 6018 str r0, [r3, #0]
  9945. UartTaskData* uartTaskData = (UartTaskData*)argument;
  9946. 8004808: f507 73a0 add.w r3, r7, #320 @ 0x140
  9947. 800480c: f5a3 739e sub.w r3, r3, #316 @ 0x13c
  9948. 8004810: 681b ldr r3, [r3, #0]
  9949. 8004812: f8c7 312c str.w r3, [r7, #300] @ 0x12c
  9950. SerialProtocolFrameData spFrameData = { 0 };
  9951. 8004816: f507 73a0 add.w r3, r7, #320 @ 0x140
  9952. 800481a: f5a3 7398 sub.w r3, r3, #304 @ 0x130
  9953. 800481e: 4618 mov r0, r3
  9954. 8004820: f44f 7386 mov.w r3, #268 @ 0x10c
  9955. 8004824: 461a mov r2, r3
  9956. 8004826: 2100 movs r1, #0
  9957. 8004828: f026 f9b2 bl 802ab90 <memset>
  9958. uint32_t bytesRec = 0;
  9959. 800482c: f507 73a0 add.w r3, r7, #320 @ 0x140
  9960. 8004830: f5a3 739a sub.w r3, r3, #308 @ 0x134
  9961. 8004834: 2200 movs r2, #0
  9962. 8004836: 601a str r2, [r3, #0]
  9963. uint32_t crc = 0;
  9964. 8004838: 2300 movs r3, #0
  9965. 800483a: f8c7 3128 str.w r3, [r7, #296] @ 0x128
  9966. uint16_t frameCommandRaw = 0x0000;
  9967. 800483e: 2300 movs r3, #0
  9968. 8004840: f8a7 3126 strh.w r3, [r7, #294] @ 0x126
  9969. uint16_t frameBytesCount = 0;
  9970. 8004844: 2300 movs r3, #0
  9971. 8004846: f8a7 3124 strh.w r3, [r7, #292] @ 0x124
  9972. uint16_t frameCrc = 0;
  9973. 800484a: 2300 movs r3, #0
  9974. 800484c: f8a7 3122 strh.w r3, [r7, #290] @ 0x122
  9975. uint16_t frameTotalLength = 0;
  9976. 8004850: 2300 movs r3, #0
  9977. 8004852: f8a7 313e strh.w r3, [r7, #318] @ 0x13e
  9978. uint16_t dataToSend = 0;
  9979. 8004856: 2300 movs r3, #0
  9980. 8004858: f8a7 313c strh.w r3, [r7, #316] @ 0x13c
  9981. portBASE_TYPE crcPass = pdFAIL;
  9982. 800485c: 2300 movs r3, #0
  9983. 800485e: f8c7 3138 str.w r3, [r7, #312] @ 0x138
  9984. portBASE_TYPE proceed = pdFALSE;
  9985. 8004862: 2300 movs r3, #0
  9986. 8004864: f8c7 3134 str.w r3, [r7, #308] @ 0x134
  9987. portBASE_TYPE frameTimeout = pdFAIL;
  9988. 8004868: 2300 movs r3, #0
  9989. 800486a: f8c7 311c str.w r3, [r7, #284] @ 0x11c
  9990. enum SerialReceiverStates receverState = srWaitForHeader;
  9991. 800486e: 2300 movs r3, #0
  9992. 8004870: f887 3133 strb.w r3, [r7, #307] @ 0x133
  9993. uartTaskData->rxDataBufferMutex = osMutexNew (NULL);
  9994. 8004874: 2000 movs r0, #0
  9995. 8004876: f00c ff0c bl 8011692 <osMutexNew>
  9996. 800487a: 4602 mov r2, r0
  9997. 800487c: f8d7 312c ldr.w r3, [r7, #300] @ 0x12c
  9998. 8004880: 621a str r2, [r3, #32]
  9999. HAL_UARTEx_ReceiveToIdle_IT (uartTaskData->huart, uartTaskData->uartRxBuffer, uartTaskData->uartRxBufferLen);
  10000. 8004882: f8d7 312c ldr.w r3, [r7, #300] @ 0x12c
  10001. 8004886: 6b18 ldr r0, [r3, #48] @ 0x30
  10002. 8004888: f8d7 312c ldr.w r3, [r7, #300] @ 0x12c
  10003. 800488c: 6819 ldr r1, [r3, #0]
  10004. 800488e: f8d7 312c ldr.w r3, [r7, #300] @ 0x12c
  10005. 8004892: 889b ldrh r3, [r3, #4]
  10006. 8004894: 461a mov r2, r3
  10007. 8004896: f00b fd58 bl 801034a <HAL_UARTEx_ReceiveToIdle_IT>
  10008. while (pdTRUE) {
  10009. frameTimeout = !(xTaskNotifyWait (0, 0, &bytesRec, pdMS_TO_TICKS (FRAME_TIMEOUT_MS)));
  10010. 800489a: f107 020c add.w r2, r7, #12
  10011. 800489e: f44f 63fa mov.w r3, #2000 @ 0x7d0
  10012. 80048a2: 2100 movs r1, #0
  10013. 80048a4: 2000 movs r0, #0
  10014. 80048a6: f010 f89b bl 80149e0 <xTaskNotifyWait>
  10015. 80048aa: 4603 mov r3, r0
  10016. 80048ac: 2b00 cmp r3, #0
  10017. 80048ae: bf0c ite eq
  10018. 80048b0: 2301 moveq r3, #1
  10019. 80048b2: 2300 movne r3, #0
  10020. 80048b4: b2db uxtb r3, r3
  10021. 80048b6: f8c7 311c str.w r3, [r7, #284] @ 0x11c
  10022. osMutexAcquire (uartTaskData->rxDataBufferMutex, osWaitForever);
  10023. 80048ba: f8d7 312c ldr.w r3, [r7, #300] @ 0x12c
  10024. 80048be: 6a1b ldr r3, [r3, #32]
  10025. 80048c0: f04f 31ff mov.w r1, #4294967295 @ 0xffffffff
  10026. 80048c4: 4618 mov r0, r3
  10027. 80048c6: f00c ff6a bl 801179e <osMutexAcquire>
  10028. frameBytesCount = uartTaskData->frameBytesCount;
  10029. 80048ca: f8d7 312c ldr.w r3, [r7, #300] @ 0x12c
  10030. 80048ce: 8adb ldrh r3, [r3, #22]
  10031. 80048d0: f8a7 3124 strh.w r3, [r7, #292] @ 0x124
  10032. osMutexRelease (uartTaskData->rxDataBufferMutex);
  10033. 80048d4: f8d7 312c ldr.w r3, [r7, #300] @ 0x12c
  10034. 80048d8: 6a1b ldr r3, [r3, #32]
  10035. 80048da: 4618 mov r0, r3
  10036. 80048dc: f00c ffaa bl 8011834 <osMutexRelease>
  10037. if ((frameTimeout == pdTRUE) && (frameBytesCount > 0)) {
  10038. 80048e0: f8d7 311c ldr.w r3, [r7, #284] @ 0x11c
  10039. 80048e4: 2b01 cmp r3, #1
  10040. 80048e6: d10a bne.n 80048fe <UartRxTask+0x106>
  10041. 80048e8: f8b7 3124 ldrh.w r3, [r7, #292] @ 0x124
  10042. 80048ec: 2b00 cmp r3, #0
  10043. 80048ee: d006 beq.n 80048fe <UartRxTask+0x106>
  10044. receverState = srFail;
  10045. 80048f0: 2304 movs r3, #4
  10046. 80048f2: f887 3133 strb.w r3, [r7, #307] @ 0x133
  10047. proceed = pdTRUE;
  10048. 80048f6: 2301 movs r3, #1
  10049. 80048f8: f8c7 3134 str.w r3, [r7, #308] @ 0x134
  10050. 80048fc: e029 b.n 8004952 <UartRxTask+0x15a>
  10051. } else {
  10052. if (frameTimeout == pdFALSE) {
  10053. 80048fe: f8d7 311c ldr.w r3, [r7, #284] @ 0x11c
  10054. 8004902: 2b00 cmp r3, #0
  10055. 8004904: d111 bne.n 800492a <UartRxTask+0x132>
  10056. proceed = pdTRUE;
  10057. 8004906: 2301 movs r3, #1
  10058. 8004908: f8c7 3134 str.w r3, [r7, #308] @ 0x134
  10059. printf ("Uart%d: RX bytes received: %ld\n", uartTaskData->uartNumber, bytesRec);
  10060. 800490c: f8d7 312c ldr.w r3, [r7, #300] @ 0x12c
  10061. 8004910: f893 3034 ldrb.w r3, [r3, #52] @ 0x34
  10062. 8004914: 4619 mov r1, r3
  10063. 8004916: f507 73a0 add.w r3, r7, #320 @ 0x140
  10064. 800491a: f5a3 739a sub.w r3, r3, #308 @ 0x134
  10065. 800491e: 681b ldr r3, [r3, #0]
  10066. 8004920: 461a mov r2, r3
  10067. 8004922: 48c1 ldr r0, [pc, #772] @ (8004c28 <UartRxTask+0x430>)
  10068. 8004924: f025 ffa2 bl 802a86c <iprintf>
  10069. 8004928: e22f b.n 8004d8a <UartRxTask+0x592>
  10070. } else {
  10071. if (uartTaskData->huart->RxState == HAL_UART_STATE_READY) {
  10072. 800492a: f8d7 312c ldr.w r3, [r7, #300] @ 0x12c
  10073. 800492e: 6b1b ldr r3, [r3, #48] @ 0x30
  10074. 8004930: f8d3 308c ldr.w r3, [r3, #140] @ 0x8c
  10075. 8004934: 2b20 cmp r3, #32
  10076. 8004936: f040 8228 bne.w 8004d8a <UartRxTask+0x592>
  10077. HAL_UARTEx_ReceiveToIdle_IT (uartTaskData->huart, uartTaskData->uartRxBuffer, uartTaskData->uartRxBufferLen);
  10078. 800493a: f8d7 312c ldr.w r3, [r7, #300] @ 0x12c
  10079. 800493e: 6b18 ldr r0, [r3, #48] @ 0x30
  10080. 8004940: f8d7 312c ldr.w r3, [r7, #300] @ 0x12c
  10081. 8004944: 6819 ldr r1, [r3, #0]
  10082. 8004946: f8d7 312c ldr.w r3, [r7, #300] @ 0x12c
  10083. 800494a: 889b ldrh r3, [r3, #4]
  10084. 800494c: 461a mov r2, r3
  10085. 800494e: f00b fcfc bl 801034a <HAL_UARTEx_ReceiveToIdle_IT>
  10086. }
  10087. }
  10088. }
  10089. while (proceed) {
  10090. 8004952: e21a b.n 8004d8a <UartRxTask+0x592>
  10091. switch (receverState) {
  10092. 8004954: f897 3133 ldrb.w r3, [r7, #307] @ 0x133
  10093. 8004958: 2b04 cmp r3, #4
  10094. 800495a: f200 81f1 bhi.w 8004d40 <UartRxTask+0x548>
  10095. 800495e: a201 add r2, pc, #4 @ (adr r2, 8004964 <UartRxTask+0x16c>)
  10096. 8004960: f852 f023 ldr.w pc, [r2, r3, lsl #2]
  10097. 8004964: 08004979 .word 0x08004979
  10098. 8004968: 08004adb .word 0x08004adb
  10099. 800496c: 08004abf .word 0x08004abf
  10100. 8004970: 08004b7b .word 0x08004b7b
  10101. 8004974: 08004c35 .word 0x08004c35
  10102. case srWaitForHeader:
  10103. osMutexAcquire (uartTaskData->rxDataBufferMutex, osWaitForever);
  10104. 8004978: f8d7 312c ldr.w r3, [r7, #300] @ 0x12c
  10105. 800497c: 6a1b ldr r3, [r3, #32]
  10106. 800497e: f04f 31ff mov.w r1, #4294967295 @ 0xffffffff
  10107. 8004982: 4618 mov r0, r3
  10108. 8004984: f00c ff0b bl 801179e <osMutexAcquire>
  10109. if (uartTaskData->frameData[0] == FRAME_INDICATOR) {
  10110. 8004988: f8d7 312c ldr.w r3, [r7, #300] @ 0x12c
  10111. 800498c: 691b ldr r3, [r3, #16]
  10112. 800498e: 781b ldrb r3, [r3, #0]
  10113. 8004990: 2baa cmp r3, #170 @ 0xaa
  10114. 8004992: f040 8082 bne.w 8004a9a <UartRxTask+0x2a2>
  10115. if (frameBytesCount > FRAME_ID_LENGTH) {
  10116. 8004996: f8b7 3124 ldrh.w r3, [r7, #292] @ 0x124
  10117. 800499a: 2b02 cmp r3, #2
  10118. 800499c: d914 bls.n 80049c8 <UartRxTask+0x1d0>
  10119. spFrameData.frameHeader.frameId =
  10120. CONVERT_BYTES_TO_SHORT_WORD (&(uartTaskData->frameData[FRAME_HEADER_LENGTH - FRAME_RESP_STAT_LENGTH - FRAME_DATALEN_LENGTH - FRAME_ID_LENGTH - FRAME_COMMAND_LENGTH]));
  10121. 800499e: f8d7 312c ldr.w r3, [r7, #300] @ 0x12c
  10122. 80049a2: 691b ldr r3, [r3, #16]
  10123. 80049a4: 3302 adds r3, #2
  10124. 80049a6: 781b ldrb r3, [r3, #0]
  10125. 80049a8: 021b lsls r3, r3, #8
  10126. 80049aa: b21a sxth r2, r3
  10127. 80049ac: f8d7 312c ldr.w r3, [r7, #300] @ 0x12c
  10128. 80049b0: 691b ldr r3, [r3, #16]
  10129. 80049b2: 3301 adds r3, #1
  10130. 80049b4: 781b ldrb r3, [r3, #0]
  10131. 80049b6: b21b sxth r3, r3
  10132. 80049b8: 4313 orrs r3, r2
  10133. 80049ba: b21b sxth r3, r3
  10134. 80049bc: b29a uxth r2, r3
  10135. spFrameData.frameHeader.frameId =
  10136. 80049be: f507 73a0 add.w r3, r7, #320 @ 0x140
  10137. 80049c2: f5a3 7398 sub.w r3, r3, #304 @ 0x130
  10138. 80049c6: 801a strh r2, [r3, #0]
  10139. }
  10140. if (frameBytesCount > FRAME_ID_LENGTH + FRAME_COMMAND_LENGTH) {
  10141. 80049c8: f8b7 3124 ldrh.w r3, [r7, #292] @ 0x124
  10142. 80049cc: 2b04 cmp r3, #4
  10143. 80049ce: d923 bls.n 8004a18 <UartRxTask+0x220>
  10144. frameCommandRaw = CONVERT_BYTES_TO_SHORT_WORD (&(uartTaskData->frameData[FRAME_HEADER_LENGTH - FRAME_RESP_STAT_LENGTH - FRAME_DATALEN_LENGTH - FRAME_COMMAND_LENGTH]));
  10145. 80049d0: f8d7 312c ldr.w r3, [r7, #300] @ 0x12c
  10146. 80049d4: 691b ldr r3, [r3, #16]
  10147. 80049d6: 3304 adds r3, #4
  10148. 80049d8: 781b ldrb r3, [r3, #0]
  10149. 80049da: 021b lsls r3, r3, #8
  10150. 80049dc: b21a sxth r2, r3
  10151. 80049de: f8d7 312c ldr.w r3, [r7, #300] @ 0x12c
  10152. 80049e2: 691b ldr r3, [r3, #16]
  10153. 80049e4: 3303 adds r3, #3
  10154. 80049e6: 781b ldrb r3, [r3, #0]
  10155. 80049e8: b21b sxth r3, r3
  10156. 80049ea: 4313 orrs r3, r2
  10157. 80049ec: b21b sxth r3, r3
  10158. 80049ee: f8a7 3126 strh.w r3, [r7, #294] @ 0x126
  10159. spFrameData.frameHeader.frameCommand = (SerialProtocolCommands)(frameCommandRaw & 0x7FFF);
  10160. 80049f2: f8b7 3126 ldrh.w r3, [r7, #294] @ 0x126
  10161. 80049f6: b2da uxtb r2, r3
  10162. 80049f8: f507 73a0 add.w r3, r7, #320 @ 0x140
  10163. 80049fc: f5a3 7398 sub.w r3, r3, #304 @ 0x130
  10164. 8004a00: 709a strb r2, [r3, #2]
  10165. spFrameData.frameHeader.isResponseFrame = (frameCommandRaw & 0x8000) != 0 ? pdTRUE : pdFALSE;
  10166. 8004a02: f9b7 3126 ldrsh.w r3, [r7, #294] @ 0x126
  10167. 8004a06: 13db asrs r3, r3, #15
  10168. 8004a08: b21b sxth r3, r3
  10169. 8004a0a: f003 0201 and.w r2, r3, #1
  10170. 8004a0e: f507 73a0 add.w r3, r7, #320 @ 0x140
  10171. 8004a12: f5a3 7398 sub.w r3, r3, #304 @ 0x130
  10172. 8004a16: 609a str r2, [r3, #8]
  10173. }
  10174. if ((frameBytesCount > FRAME_ID_LENGTH + FRAME_COMMAND_LENGTH + FRAME_RESP_STAT_LENGTH) && ((spFrameData.frameHeader.frameCommand & 0x8000) != 0)) {
  10175. 8004a18: f8b7 3124 ldrh.w r3, [r7, #292] @ 0x124
  10176. 8004a1c: 2b05 cmp r3, #5
  10177. 8004a1e: d913 bls.n 8004a48 <UartRxTask+0x250>
  10178. 8004a20: f507 73a0 add.w r3, r7, #320 @ 0x140
  10179. 8004a24: f5a3 7398 sub.w r3, r3, #304 @ 0x130
  10180. 8004a28: 789b ldrb r3, [r3, #2]
  10181. 8004a2a: f403 4300 and.w r3, r3, #32768 @ 0x8000
  10182. 8004a2e: 2b00 cmp r3, #0
  10183. 8004a30: d00a beq.n 8004a48 <UartRxTask+0x250>
  10184. spFrameData.frameHeader.respStatus = (SerialProtocolRespStatus)(uartTaskData->frameData[FRAME_ID_LENGTH + FRAME_COMMAND_LENGTH + FRAME_RESP_STAT_LENGTH]);
  10185. 8004a32: f8d7 312c ldr.w r3, [r7, #300] @ 0x12c
  10186. 8004a36: 691b ldr r3, [r3, #16]
  10187. 8004a38: 3305 adds r3, #5
  10188. 8004a3a: 781b ldrb r3, [r3, #0]
  10189. 8004a3c: b25a sxtb r2, r3
  10190. 8004a3e: f507 73a0 add.w r3, r7, #320 @ 0x140
  10191. 8004a42: f5a3 7398 sub.w r3, r3, #304 @ 0x130
  10192. 8004a46: 70da strb r2, [r3, #3]
  10193. }
  10194. if (frameBytesCount >= FRAME_HEADER_LENGTH) {
  10195. 8004a48: f8b7 3124 ldrh.w r3, [r7, #292] @ 0x124
  10196. 8004a4c: 2b07 cmp r3, #7
  10197. 8004a4e: d920 bls.n 8004a92 <UartRxTask+0x29a>
  10198. spFrameData.frameHeader.frameDataLength = CONVERT_BYTES_TO_SHORT_WORD (&(uartTaskData->frameData[FRAME_HEADER_LENGTH - FRAME_RESP_STAT_LENGTH - FRAME_DATALEN_LENGTH]));
  10199. 8004a50: f8d7 312c ldr.w r3, [r7, #300] @ 0x12c
  10200. 8004a54: 691b ldr r3, [r3, #16]
  10201. 8004a56: 3306 adds r3, #6
  10202. 8004a58: 781b ldrb r3, [r3, #0]
  10203. 8004a5a: 021b lsls r3, r3, #8
  10204. 8004a5c: b21a sxth r2, r3
  10205. 8004a5e: f8d7 312c ldr.w r3, [r7, #300] @ 0x12c
  10206. 8004a62: 691b ldr r3, [r3, #16]
  10207. 8004a64: 3305 adds r3, #5
  10208. 8004a66: 781b ldrb r3, [r3, #0]
  10209. 8004a68: b21b sxth r3, r3
  10210. 8004a6a: 4313 orrs r3, r2
  10211. 8004a6c: b21b sxth r3, r3
  10212. 8004a6e: b29a uxth r2, r3
  10213. 8004a70: f507 73a0 add.w r3, r7, #320 @ 0x140
  10214. 8004a74: f5a3 7398 sub.w r3, r3, #304 @ 0x130
  10215. 8004a78: 809a strh r2, [r3, #4]
  10216. frameTotalLength = FRAME_HEADER_LENGTH + spFrameData.frameHeader.frameDataLength + FRAME_CRC_LENGTH;
  10217. 8004a7a: f507 73a0 add.w r3, r7, #320 @ 0x140
  10218. 8004a7e: f5a3 7398 sub.w r3, r3, #304 @ 0x130
  10219. 8004a82: 889b ldrh r3, [r3, #4]
  10220. 8004a84: 330a adds r3, #10
  10221. 8004a86: f8a7 313e strh.w r3, [r7, #318] @ 0x13e
  10222. receverState = srRecieveData;
  10223. 8004a8a: 2302 movs r3, #2
  10224. 8004a8c: f887 3133 strb.w r3, [r7, #307] @ 0x133
  10225. 8004a90: e00e b.n 8004ab0 <UartRxTask+0x2b8>
  10226. } else {
  10227. proceed = pdFALSE;
  10228. 8004a92: 2300 movs r3, #0
  10229. 8004a94: f8c7 3134 str.w r3, [r7, #308] @ 0x134
  10230. 8004a98: e00a b.n 8004ab0 <UartRxTask+0x2b8>
  10231. }
  10232. } else {
  10233. if (frameBytesCount > 0) {
  10234. 8004a9a: f8b7 3124 ldrh.w r3, [r7, #292] @ 0x124
  10235. 8004a9e: 2b00 cmp r3, #0
  10236. 8004aa0: d003 beq.n 8004aaa <UartRxTask+0x2b2>
  10237. receverState = srFail;
  10238. 8004aa2: 2304 movs r3, #4
  10239. 8004aa4: f887 3133 strb.w r3, [r7, #307] @ 0x133
  10240. 8004aa8: e002 b.n 8004ab0 <UartRxTask+0x2b8>
  10241. } else {
  10242. proceed = pdFALSE;
  10243. 8004aaa: 2300 movs r3, #0
  10244. 8004aac: f8c7 3134 str.w r3, [r7, #308] @ 0x134
  10245. }
  10246. }
  10247. osMutexRelease (uartTaskData->rxDataBufferMutex);
  10248. 8004ab0: f8d7 312c ldr.w r3, [r7, #300] @ 0x12c
  10249. 8004ab4: 6a1b ldr r3, [r3, #32]
  10250. 8004ab6: 4618 mov r0, r3
  10251. 8004ab8: f00c febc bl 8011834 <osMutexRelease>
  10252. break;
  10253. 8004abc: e165 b.n 8004d8a <UartRxTask+0x592>
  10254. case srRecieveData:
  10255. if (frameBytesCount >= frameTotalLength) {
  10256. 8004abe: f8b7 2124 ldrh.w r2, [r7, #292] @ 0x124
  10257. 8004ac2: f8b7 313e ldrh.w r3, [r7, #318] @ 0x13e
  10258. 8004ac6: 429a cmp r2, r3
  10259. 8004ac8: d303 bcc.n 8004ad2 <UartRxTask+0x2da>
  10260. receverState = srCheckCrc;
  10261. 8004aca: 2301 movs r3, #1
  10262. 8004acc: f887 3133 strb.w r3, [r7, #307] @ 0x133
  10263. } else {
  10264. proceed = pdFALSE;
  10265. }
  10266. break;
  10267. 8004ad0: e15b b.n 8004d8a <UartRxTask+0x592>
  10268. proceed = pdFALSE;
  10269. 8004ad2: 2300 movs r3, #0
  10270. 8004ad4: f8c7 3134 str.w r3, [r7, #308] @ 0x134
  10271. break;
  10272. 8004ad8: e157 b.n 8004d8a <UartRxTask+0x592>
  10273. case srCheckCrc:
  10274. osMutexAcquire (uartTaskData->rxDataBufferMutex, osWaitForever);
  10275. 8004ada: f8d7 312c ldr.w r3, [r7, #300] @ 0x12c
  10276. 8004ade: 6a1b ldr r3, [r3, #32]
  10277. 8004ae0: f04f 31ff mov.w r1, #4294967295 @ 0xffffffff
  10278. 8004ae4: 4618 mov r0, r3
  10279. 8004ae6: f00c fe5a bl 801179e <osMutexAcquire>
  10280. frameCrc = CONVERT_BYTES_TO_SHORT_WORD (&(uartTaskData->frameData[frameTotalLength - FRAME_CRC_LENGTH]));
  10281. 8004aea: f8d7 312c ldr.w r3, [r7, #300] @ 0x12c
  10282. 8004aee: 691a ldr r2, [r3, #16]
  10283. 8004af0: f8b7 313e ldrh.w r3, [r7, #318] @ 0x13e
  10284. 8004af4: 3b01 subs r3, #1
  10285. 8004af6: 4413 add r3, r2
  10286. 8004af8: 781b ldrb r3, [r3, #0]
  10287. 8004afa: 021b lsls r3, r3, #8
  10288. 8004afc: b21a sxth r2, r3
  10289. 8004afe: f8d7 312c ldr.w r3, [r7, #300] @ 0x12c
  10290. 8004b02: 6919 ldr r1, [r3, #16]
  10291. 8004b04: f8b7 313e ldrh.w r3, [r7, #318] @ 0x13e
  10292. 8004b08: 3b02 subs r3, #2
  10293. 8004b0a: 440b add r3, r1
  10294. 8004b0c: 781b ldrb r3, [r3, #0]
  10295. 8004b0e: b21b sxth r3, r3
  10296. 8004b10: 4313 orrs r3, r2
  10297. 8004b12: b21b sxth r3, r3
  10298. 8004b14: f8a7 3122 strh.w r3, [r7, #290] @ 0x122
  10299. crc = HAL_CRC_Calculate (&hcrc, (uint32_t*)(uartTaskData->frameData), frameTotalLength - FRAME_CRC_LENGTH);
  10300. 8004b18: f8d7 312c ldr.w r3, [r7, #300] @ 0x12c
  10301. 8004b1c: 6919 ldr r1, [r3, #16]
  10302. 8004b1e: f8b7 313e ldrh.w r3, [r7, #318] @ 0x13e
  10303. 8004b22: 3b02 subs r3, #2
  10304. 8004b24: 461a mov r2, r3
  10305. 8004b26: 4841 ldr r0, [pc, #260] @ (8004c2c <UartRxTask+0x434>)
  10306. 8004b28: f001 f84e bl 8005bc8 <HAL_CRC_Calculate>
  10307. 8004b2c: f8c7 0128 str.w r0, [r7, #296] @ 0x128
  10308. osMutexRelease (uartTaskData->rxDataBufferMutex);
  10309. 8004b30: f8d7 312c ldr.w r3, [r7, #300] @ 0x12c
  10310. 8004b34: 6a1b ldr r3, [r3, #32]
  10311. 8004b36: 4618 mov r0, r3
  10312. 8004b38: f00c fe7c bl 8011834 <osMutexRelease>
  10313. crcPass = frameCrc == crc;
  10314. 8004b3c: f8b7 3122 ldrh.w r3, [r7, #290] @ 0x122
  10315. 8004b40: f8d7 2128 ldr.w r2, [r7, #296] @ 0x128
  10316. 8004b44: 429a cmp r2, r3
  10317. 8004b46: bf0c ite eq
  10318. 8004b48: 2301 moveq r3, #1
  10319. 8004b4a: 2300 movne r3, #0
  10320. 8004b4c: b2db uxtb r3, r3
  10321. 8004b4e: f8c7 3138 str.w r3, [r7, #312] @ 0x138
  10322. if (crcPass) {
  10323. 8004b52: f8d7 3138 ldr.w r3, [r7, #312] @ 0x138
  10324. 8004b56: 2b00 cmp r3, #0
  10325. 8004b58: d00b beq.n 8004b72 <UartRxTask+0x37a>
  10326. printf ("Uart%d: Frame CRC PASS\n", uartTaskData->uartNumber);
  10327. 8004b5a: f8d7 312c ldr.w r3, [r7, #300] @ 0x12c
  10328. 8004b5e: f893 3034 ldrb.w r3, [r3, #52] @ 0x34
  10329. 8004b62: 4619 mov r1, r3
  10330. 8004b64: 4832 ldr r0, [pc, #200] @ (8004c30 <UartRxTask+0x438>)
  10331. 8004b66: f025 fe81 bl 802a86c <iprintf>
  10332. receverState = srExecuteCmd;
  10333. 8004b6a: 2303 movs r3, #3
  10334. 8004b6c: f887 3133 strb.w r3, [r7, #307] @ 0x133
  10335. } else {
  10336. receverState = srFail;
  10337. }
  10338. break;
  10339. 8004b70: e10b b.n 8004d8a <UartRxTask+0x592>
  10340. receverState = srFail;
  10341. 8004b72: 2304 movs r3, #4
  10342. 8004b74: f887 3133 strb.w r3, [r7, #307] @ 0x133
  10343. break;
  10344. 8004b78: e107 b.n 8004d8a <UartRxTask+0x592>
  10345. case srExecuteCmd:
  10346. if ((uartTaskData->processDataCb != NULL) || (uartTaskData->processRxDataMsgBuffer != NULL)) {
  10347. 8004b7a: f8d7 312c ldr.w r3, [r7, #300] @ 0x12c
  10348. 8004b7e: 6a9b ldr r3, [r3, #40] @ 0x28
  10349. 8004b80: 2b00 cmp r3, #0
  10350. 8004b82: d104 bne.n 8004b8e <UartRxTask+0x396>
  10351. 8004b84: f8d7 312c ldr.w r3, [r7, #300] @ 0x12c
  10352. 8004b88: 6a5b ldr r3, [r3, #36] @ 0x24
  10353. 8004b8a: 2b00 cmp r3, #0
  10354. 8004b8c: d01e beq.n 8004bcc <UartRxTask+0x3d4>
  10355. osMutexAcquire (uartTaskData->rxDataBufferMutex, osWaitForever);
  10356. 8004b8e: f8d7 312c ldr.w r3, [r7, #300] @ 0x12c
  10357. 8004b92: 6a1b ldr r3, [r3, #32]
  10358. 8004b94: f04f 31ff mov.w r1, #4294967295 @ 0xffffffff
  10359. 8004b98: 4618 mov r0, r3
  10360. 8004b9a: f00c fe00 bl 801179e <osMutexAcquire>
  10361. memcpy (spFrameData.dataBuffer, &(uartTaskData->frameData[FRAME_HEADER_LENGTH]), spFrameData.frameHeader.frameDataLength);
  10362. 8004b9e: f8d7 312c ldr.w r3, [r7, #300] @ 0x12c
  10363. 8004ba2: 691b ldr r3, [r3, #16]
  10364. 8004ba4: f103 0108 add.w r1, r3, #8
  10365. 8004ba8: f507 73a0 add.w r3, r7, #320 @ 0x140
  10366. 8004bac: f5a3 7398 sub.w r3, r3, #304 @ 0x130
  10367. 8004bb0: 889b ldrh r3, [r3, #4]
  10368. 8004bb2: 461a mov r2, r3
  10369. 8004bb4: f107 0310 add.w r3, r7, #16
  10370. 8004bb8: 330c adds r3, #12
  10371. 8004bba: 4618 mov r0, r3
  10372. 8004bbc: f026 f8df bl 802ad7e <memcpy>
  10373. osMutexRelease (uartTaskData->rxDataBufferMutex);
  10374. 8004bc0: f8d7 312c ldr.w r3, [r7, #300] @ 0x12c
  10375. 8004bc4: 6a1b ldr r3, [r3, #32]
  10376. 8004bc6: 4618 mov r0, r3
  10377. 8004bc8: f00c fe34 bl 8011834 <osMutexRelease>
  10378. }
  10379. if (uartTaskData->processRxDataMsgBuffer != NULL) {
  10380. 8004bcc: f8d7 312c ldr.w r3, [r7, #300] @ 0x12c
  10381. 8004bd0: 6a5b ldr r3, [r3, #36] @ 0x24
  10382. 8004bd2: 2b00 cmp r3, #0
  10383. 8004bd4: d015 beq.n 8004c02 <UartRxTask+0x40a>
  10384. if(xMessageBufferSend (uartTaskData->processRxDataMsgBuffer, &spFrameData, sizeof (SerialProtocolFrameHeader) + spFrameData.frameHeader.frameDataLength, pdMS_TO_TICKS (200)) == pdFALSE)
  10385. 8004bd6: f8d7 312c ldr.w r3, [r7, #300] @ 0x12c
  10386. 8004bda: 6a58 ldr r0, [r3, #36] @ 0x24
  10387. 8004bdc: f507 73a0 add.w r3, r7, #320 @ 0x140
  10388. 8004be0: f5a3 7398 sub.w r3, r3, #304 @ 0x130
  10389. 8004be4: 889b ldrh r3, [r3, #4]
  10390. 8004be6: f103 020c add.w r2, r3, #12
  10391. 8004bea: f107 0110 add.w r1, r7, #16
  10392. 8004bee: 23c8 movs r3, #200 @ 0xc8
  10393. 8004bf0: f00e fbb2 bl 8013358 <xStreamBufferSend>
  10394. 8004bf4: 4603 mov r3, r0
  10395. 8004bf6: 2b00 cmp r3, #0
  10396. 8004bf8: d103 bne.n 8004c02 <UartRxTask+0x40a>
  10397. {
  10398. receverState = srFail;
  10399. 8004bfa: 2304 movs r3, #4
  10400. 8004bfc: f887 3133 strb.w r3, [r7, #307] @ 0x133
  10401. break;
  10402. 8004c00: e0c3 b.n 8004d8a <UartRxTask+0x592>
  10403. }
  10404. }
  10405. if (uartTaskData->processDataCb != NULL) {
  10406. 8004c02: f8d7 312c ldr.w r3, [r7, #300] @ 0x12c
  10407. 8004c06: 6a9b ldr r3, [r3, #40] @ 0x28
  10408. 8004c08: 2b00 cmp r3, #0
  10409. 8004c0a: d008 beq.n 8004c1e <UartRxTask+0x426>
  10410. uartTaskData->processDataCb (uartTaskData, &spFrameData);
  10411. 8004c0c: f8d7 312c ldr.w r3, [r7, #300] @ 0x12c
  10412. 8004c10: 6a9b ldr r3, [r3, #40] @ 0x28
  10413. 8004c12: f107 0210 add.w r2, r7, #16
  10414. 8004c16: 4611 mov r1, r2
  10415. 8004c18: f8d7 012c ldr.w r0, [r7, #300] @ 0x12c
  10416. 8004c1c: 4798 blx r3
  10417. }
  10418. receverState = srFinish;
  10419. 8004c1e: 2305 movs r3, #5
  10420. 8004c20: f887 3133 strb.w r3, [r7, #307] @ 0x133
  10421. break;
  10422. 8004c24: e0b1 b.n 8004d8a <UartRxTask+0x592>
  10423. 8004c26: bf00 nop
  10424. 8004c28: 0802d8e4 .word 0x0802d8e4
  10425. 8004c2c: 24000248 .word 0x24000248
  10426. 8004c30: 0802d904 .word 0x0802d904
  10427. case srFail:
  10428. dataToSend = 0;
  10429. 8004c34: 2300 movs r3, #0
  10430. 8004c36: f8a7 313c strh.w r3, [r7, #316] @ 0x13c
  10431. if ((frameTimeout == pdTRUE) && (frameBytesCount > 2)) {
  10432. 8004c3a: f8d7 311c ldr.w r3, [r7, #284] @ 0x11c
  10433. 8004c3e: 2b01 cmp r3, #1
  10434. 8004c40: d124 bne.n 8004c8c <UartRxTask+0x494>
  10435. 8004c42: f8b7 3124 ldrh.w r3, [r7, #292] @ 0x124
  10436. 8004c46: 2b02 cmp r3, #2
  10437. 8004c48: d920 bls.n 8004c8c <UartRxTask+0x494>
  10438. dataToSend = PrepareRespFrame (uartTaskData->uartTxBuffer, spFrameData.frameHeader.frameId, spFrameData.frameHeader.frameCommand, spTimeout, NULL, 0);
  10439. 8004c4a: f8d7 312c ldr.w r3, [r7, #300] @ 0x12c
  10440. 8004c4e: 6898 ldr r0, [r3, #8]
  10441. 8004c50: f507 73a0 add.w r3, r7, #320 @ 0x140
  10442. 8004c54: f5a3 7398 sub.w r3, r3, #304 @ 0x130
  10443. 8004c58: 8819 ldrh r1, [r3, #0]
  10444. 8004c5a: f507 73a0 add.w r3, r7, #320 @ 0x140
  10445. 8004c5e: f5a3 7398 sub.w r3, r3, #304 @ 0x130
  10446. 8004c62: 789a ldrb r2, [r3, #2]
  10447. 8004c64: 2300 movs r3, #0
  10448. 8004c66: 9301 str r3, [sp, #4]
  10449. 8004c68: 2300 movs r3, #0
  10450. 8004c6a: 9300 str r3, [sp, #0]
  10451. 8004c6c: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  10452. 8004c70: f7fe fdf6 bl 8003860 <PrepareRespFrame>
  10453. 8004c74: 4603 mov r3, r0
  10454. 8004c76: f8a7 313c strh.w r3, [r7, #316] @ 0x13c
  10455. printf ("Uart%d: RX data receiver timeout!\n", uartTaskData->uartNumber);
  10456. 8004c7a: f8d7 312c ldr.w r3, [r7, #300] @ 0x12c
  10457. 8004c7e: f893 3034 ldrb.w r3, [r3, #52] @ 0x34
  10458. 8004c82: 4619 mov r1, r3
  10459. 8004c84: 4844 ldr r0, [pc, #272] @ (8004d98 <UartRxTask+0x5a0>)
  10460. 8004c86: f025 fdf1 bl 802a86c <iprintf>
  10461. 8004c8a: e03c b.n 8004d06 <UartRxTask+0x50e>
  10462. } else if (!crcPass) {
  10463. 8004c8c: f8d7 3138 ldr.w r3, [r7, #312] @ 0x138
  10464. 8004c90: 2b00 cmp r3, #0
  10465. 8004c92: d120 bne.n 8004cd6 <UartRxTask+0x4de>
  10466. dataToSend = PrepareRespFrame (uartTaskData->uartTxBuffer, spFrameData.frameHeader.frameId, spFrameData.frameHeader.frameCommand, spCrcFail, NULL, 0);
  10467. 8004c94: f8d7 312c ldr.w r3, [r7, #300] @ 0x12c
  10468. 8004c98: 6898 ldr r0, [r3, #8]
  10469. 8004c9a: f507 73a0 add.w r3, r7, #320 @ 0x140
  10470. 8004c9e: f5a3 7398 sub.w r3, r3, #304 @ 0x130
  10471. 8004ca2: 8819 ldrh r1, [r3, #0]
  10472. 8004ca4: f507 73a0 add.w r3, r7, #320 @ 0x140
  10473. 8004ca8: f5a3 7398 sub.w r3, r3, #304 @ 0x130
  10474. 8004cac: 789a ldrb r2, [r3, #2]
  10475. 8004cae: 2300 movs r3, #0
  10476. 8004cb0: 9301 str r3, [sp, #4]
  10477. 8004cb2: 2300 movs r3, #0
  10478. 8004cb4: 9300 str r3, [sp, #0]
  10479. 8004cb6: f06f 0301 mvn.w r3, #1
  10480. 8004cba: f7fe fdd1 bl 8003860 <PrepareRespFrame>
  10481. 8004cbe: 4603 mov r3, r0
  10482. 8004cc0: f8a7 313c strh.w r3, [r7, #316] @ 0x13c
  10483. printf ("Uart%d: Frame CRC FAIL\n", uartTaskData->uartNumber);
  10484. 8004cc4: f8d7 312c ldr.w r3, [r7, #300] @ 0x12c
  10485. 8004cc8: f893 3034 ldrb.w r3, [r3, #52] @ 0x34
  10486. 8004ccc: 4619 mov r1, r3
  10487. 8004cce: 4833 ldr r0, [pc, #204] @ (8004d9c <UartRxTask+0x5a4>)
  10488. 8004cd0: f025 fdcc bl 802a86c <iprintf>
  10489. 8004cd4: e017 b.n 8004d06 <UartRxTask+0x50e>
  10490. }
  10491. else
  10492. {
  10493. dataToSend = PrepareRespFrame (uartTaskData->uartTxBuffer, spFrameData.frameHeader.frameId, spFrameData.frameHeader.frameCommand, spInternalError, NULL, 0);
  10494. 8004cd6: f8d7 312c ldr.w r3, [r7, #300] @ 0x12c
  10495. 8004cda: 6898 ldr r0, [r3, #8]
  10496. 8004cdc: f507 73a0 add.w r3, r7, #320 @ 0x140
  10497. 8004ce0: f5a3 7398 sub.w r3, r3, #304 @ 0x130
  10498. 8004ce4: 8819 ldrh r1, [r3, #0]
  10499. 8004ce6: f507 73a0 add.w r3, r7, #320 @ 0x140
  10500. 8004cea: f5a3 7398 sub.w r3, r3, #304 @ 0x130
  10501. 8004cee: 789a ldrb r2, [r3, #2]
  10502. 8004cf0: 2300 movs r3, #0
  10503. 8004cf2: 9301 str r3, [sp, #4]
  10504. 8004cf4: 2300 movs r3, #0
  10505. 8004cf6: 9300 str r3, [sp, #0]
  10506. 8004cf8: f06f 0303 mvn.w r3, #3
  10507. 8004cfc: f7fe fdb0 bl 8003860 <PrepareRespFrame>
  10508. 8004d00: 4603 mov r3, r0
  10509. 8004d02: f8a7 313c strh.w r3, [r7, #316] @ 0x13c
  10510. }
  10511. if (dataToSend > 0) {
  10512. 8004d06: f8b7 313c ldrh.w r3, [r7, #316] @ 0x13c
  10513. 8004d0a: 2b00 cmp r3, #0
  10514. 8004d0c: d00a beq.n 8004d24 <UartRxTask+0x52c>
  10515. HAL_UART_Transmit_IT (uartTaskData->huart, uartTaskData->uartTxBuffer, dataToSend);
  10516. 8004d0e: f8d7 312c ldr.w r3, [r7, #300] @ 0x12c
  10517. 8004d12: 6b18 ldr r0, [r3, #48] @ 0x30
  10518. 8004d14: f8d7 312c ldr.w r3, [r7, #300] @ 0x12c
  10519. 8004d18: 689b ldr r3, [r3, #8]
  10520. 8004d1a: f8b7 213c ldrh.w r2, [r7, #316] @ 0x13c
  10521. 8004d1e: 4619 mov r1, r3
  10522. 8004d20: f008 fe3e bl 800d9a0 <HAL_UART_Transmit_IT>
  10523. }
  10524. printf ("Uart%d: TX bytes sent: %d\n", dataToSend, uartTaskData->uartNumber);
  10525. 8004d24: f8b7 113c ldrh.w r1, [r7, #316] @ 0x13c
  10526. 8004d28: f8d7 312c ldr.w r3, [r7, #300] @ 0x12c
  10527. 8004d2c: f893 3034 ldrb.w r3, [r3, #52] @ 0x34
  10528. 8004d30: 461a mov r2, r3
  10529. 8004d32: 481b ldr r0, [pc, #108] @ (8004da0 <UartRxTask+0x5a8>)
  10530. 8004d34: f025 fd9a bl 802a86c <iprintf>
  10531. receverState = srFinish;
  10532. 8004d38: 2305 movs r3, #5
  10533. 8004d3a: f887 3133 strb.w r3, [r7, #307] @ 0x133
  10534. break;
  10535. 8004d3e: e024 b.n 8004d8a <UartRxTask+0x592>
  10536. case srFinish:
  10537. default:
  10538. osMutexAcquire (uartTaskData->rxDataBufferMutex, osWaitForever);
  10539. 8004d40: f8d7 312c ldr.w r3, [r7, #300] @ 0x12c
  10540. 8004d44: 6a1b ldr r3, [r3, #32]
  10541. 8004d46: f04f 31ff mov.w r1, #4294967295 @ 0xffffffff
  10542. 8004d4a: 4618 mov r0, r3
  10543. 8004d4c: f00c fd27 bl 801179e <osMutexAcquire>
  10544. uartTaskData->frameBytesCount = 0;
  10545. 8004d50: f8d7 312c ldr.w r3, [r7, #300] @ 0x12c
  10546. 8004d54: 2200 movs r2, #0
  10547. 8004d56: 82da strh r2, [r3, #22]
  10548. osMutexRelease (uartTaskData->rxDataBufferMutex);
  10549. 8004d58: f8d7 312c ldr.w r3, [r7, #300] @ 0x12c
  10550. 8004d5c: 6a1b ldr r3, [r3, #32]
  10551. 8004d5e: 4618 mov r0, r3
  10552. 8004d60: f00c fd68 bl 8011834 <osMutexRelease>
  10553. spFrameData.frameHeader.frameCommand = spUnknown;
  10554. 8004d64: f507 73a0 add.w r3, r7, #320 @ 0x140
  10555. 8004d68: f5a3 7398 sub.w r3, r3, #304 @ 0x130
  10556. 8004d6c: 2210 movs r2, #16
  10557. 8004d6e: 709a strb r2, [r3, #2]
  10558. frameTotalLength = 0;
  10559. 8004d70: 2300 movs r3, #0
  10560. 8004d72: f8a7 313e strh.w r3, [r7, #318] @ 0x13e
  10561. outputDataBufferPos = 0;
  10562. 8004d76: 4b0b ldr r3, [pc, #44] @ (8004da4 <UartRxTask+0x5ac>)
  10563. 8004d78: 2200 movs r2, #0
  10564. 8004d7a: 801a strh r2, [r3, #0]
  10565. receverState = srWaitForHeader;
  10566. 8004d7c: 2300 movs r3, #0
  10567. 8004d7e: f887 3133 strb.w r3, [r7, #307] @ 0x133
  10568. proceed = pdFALSE;
  10569. 8004d82: 2300 movs r3, #0
  10570. 8004d84: f8c7 3134 str.w r3, [r7, #308] @ 0x134
  10571. break;
  10572. 8004d88: bf00 nop
  10573. while (proceed) {
  10574. 8004d8a: f8d7 3134 ldr.w r3, [r7, #308] @ 0x134
  10575. 8004d8e: 2b00 cmp r3, #0
  10576. 8004d90: f47f ade0 bne.w 8004954 <UartRxTask+0x15c>
  10577. frameTimeout = !(xTaskNotifyWait (0, 0, &bytesRec, pdMS_TO_TICKS (FRAME_TIMEOUT_MS)));
  10578. 8004d94: e581 b.n 800489a <UartRxTask+0xa2>
  10579. 8004d96: bf00 nop
  10580. 8004d98: 0802d91c .word 0x0802d91c
  10581. 8004d9c: 0802d940 .word 0x0802d940
  10582. 8004da0: 0802d958 .word 0x0802d958
  10583. 8004da4: 24002084 .word 0x24002084
  10584. 08004da8 <ReadMeasSetFromBuffer>:
  10585. }
  10586. }
  10587. }
  10588. void ReadMeasSetFromBuffer(uint8_t* buff, uint16_t* buffPos, float* dataSet)
  10589. {
  10590. 8004da8: b580 push {r7, lr}
  10591. 8004daa: b086 sub sp, #24
  10592. 8004dac: af00 add r7, sp, #0
  10593. 8004dae: 60f8 str r0, [r7, #12]
  10594. 8004db0: 60b9 str r1, [r7, #8]
  10595. 8004db2: 607a str r2, [r7, #4]
  10596. for(uint8_t i = 0; i < 3; i++)
  10597. 8004db4: 2300 movs r3, #0
  10598. 8004db6: 75fb strb r3, [r7, #23]
  10599. 8004db8: e00b b.n 8004dd2 <ReadMeasSetFromBuffer+0x2a>
  10600. {
  10601. ReadFloatFromBuffer(buff, buffPos, &dataSet[i]);
  10602. 8004dba: 7dfb ldrb r3, [r7, #23]
  10603. 8004dbc: 009b lsls r3, r3, #2
  10604. 8004dbe: 687a ldr r2, [r7, #4]
  10605. 8004dc0: 4413 add r3, r2
  10606. 8004dc2: 461a mov r2, r3
  10607. 8004dc4: 68b9 ldr r1, [r7, #8]
  10608. 8004dc6: 68f8 ldr r0, [r7, #12]
  10609. 8004dc8: f7fe fc5b bl 8003682 <ReadFloatFromBuffer>
  10610. for(uint8_t i = 0; i < 3; i++)
  10611. 8004dcc: 7dfb ldrb r3, [r7, #23]
  10612. 8004dce: 3301 adds r3, #1
  10613. 8004dd0: 75fb strb r3, [r7, #23]
  10614. 8004dd2: 7dfb ldrb r3, [r7, #23]
  10615. 8004dd4: 2b02 cmp r3, #2
  10616. 8004dd6: d9f0 bls.n 8004dba <ReadMeasSetFromBuffer+0x12>
  10617. }
  10618. }
  10619. 8004dd8: bf00 nop
  10620. 8004dda: bf00 nop
  10621. 8004ddc: 3718 adds r7, #24
  10622. 8004dde: 46bd mov sp, r7
  10623. 8004de0: bd80 pop {r7, pc}
  10624. ...
  10625. 08004de4 <UartTxTask>:
  10626. void UartTxTask (void* argument) {
  10627. 8004de4: b580 push {r7, lr}
  10628. 8004de6: b0d4 sub sp, #336 @ 0x150
  10629. 8004de8: af02 add r7, sp, #8
  10630. 8004dea: f507 73a4 add.w r3, r7, #328 @ 0x148
  10631. 8004dee: f5a3 73a2 sub.w r3, r3, #324 @ 0x144
  10632. 8004df2: 6018 str r0, [r3, #0]
  10633. UartTaskData* const uartTaskData = (UartTaskData*)argument;
  10634. 8004df4: f507 73a4 add.w r3, r7, #328 @ 0x148
  10635. 8004df8: f5a3 73a2 sub.w r3, r3, #324 @ 0x144
  10636. 8004dfc: 681b ldr r3, [r3, #0]
  10637. 8004dfe: f8c7 3140 str.w r3, [r7, #320] @ 0x140
  10638. InterProcessData data = { 0 };
  10639. 8004e02: f507 738e add.w r3, r7, #284 @ 0x11c
  10640. 8004e06: 2200 movs r2, #0
  10641. 8004e08: 601a str r2, [r3, #0]
  10642. 8004e0a: 605a str r2, [r3, #4]
  10643. 8004e0c: 609a str r2, [r3, #8]
  10644. 8004e0e: 60da str r2, [r3, #12]
  10645. SerialProtocolFrameData frameData = { 0 };
  10646. 8004e10: f507 73a4 add.w r3, r7, #328 @ 0x148
  10647. 8004e14: f5a3 739c sub.w r3, r3, #312 @ 0x138
  10648. 8004e18: 4618 mov r0, r3
  10649. 8004e1a: f44f 7386 mov.w r3, #268 @ 0x10c
  10650. 8004e1e: 461a mov r2, r3
  10651. 8004e20: 2100 movs r1, #0
  10652. 8004e22: f025 feb5 bl 802ab90 <memset>
  10653. size_t bytesInMsg;
  10654. uint16_t frameId = 0;
  10655. 8004e26: 2300 movs r3, #0
  10656. 8004e28: f8a7 313e strh.w r3, [r7, #318] @ 0x13e
  10657. uint32_t rndVal = 0;
  10658. 8004e2c: f507 73a4 add.w r3, r7, #328 @ 0x148
  10659. 8004e30: f5a3 739e sub.w r3, r3, #316 @ 0x13c
  10660. 8004e34: 2200 movs r2, #0
  10661. 8004e36: 601a str r2, [r3, #0]
  10662. uint16_t bytesToSend = 0;
  10663. 8004e38: 2300 movs r3, #0
  10664. 8004e3a: f8a7 313c strh.w r3, [r7, #316] @ 0x13c
  10665. SerialProtocolCommands frameCommand = spUnknown;
  10666. 8004e3e: 2310 movs r3, #16
  10667. 8004e40: f887 313b strb.w r3, [r7, #315] @ 0x13b
  10668. uint16_t inputDataBufferPos = 0;
  10669. 8004e44: f507 73a4 add.w r3, r7, #328 @ 0x148
  10670. 8004e48: f5a3 739f sub.w r3, r3, #318 @ 0x13e
  10671. 8004e4c: 2200 movs r2, #0
  10672. 8004e4e: 801a strh r2, [r3, #0]
  10673. uint8_t boardNumber = 0;
  10674. 8004e50: 2300 movs r3, #0
  10675. 8004e52: f887 3147 strb.w r3, [r7, #327] @ 0x147
  10676. while (pdTRUE) {
  10677. if (uartTaskData->sendCmdToSlaveQueue != NULL) {
  10678. 8004e56: f8d7 3140 ldr.w r3, [r7, #320] @ 0x140
  10679. 8004e5a: 6adb ldr r3, [r3, #44] @ 0x2c
  10680. 8004e5c: 2b00 cmp r3, #0
  10681. 8004e5e: f000 8291 beq.w 8005384 <UartTxTask+0x5a0>
  10682. osMessageQueueGet (uartTaskData->sendCmdToSlaveQueue, &data, 0, osWaitForever);
  10683. 8004e62: f8d7 3140 ldr.w r3, [r7, #320] @ 0x140
  10684. 8004e66: 6ad8 ldr r0, [r3, #44] @ 0x2c
  10685. 8004e68: f507 718e add.w r1, r7, #284 @ 0x11c
  10686. 8004e6c: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  10687. 8004e70: 2200 movs r2, #0
  10688. 8004e72: f00c ff33 bl 8011cdc <osMessageQueueGet>
  10689. HAL_RNG_GenerateRandomNumber (&hrng, &rndVal);
  10690. 8004e76: f107 030c add.w r3, r7, #12
  10691. 8004e7a: 4619 mov r1, r3
  10692. 8004e7c: 48bf ldr r0, [pc, #764] @ (800517c <UartTxTask+0x398>)
  10693. 8004e7e: f008 f98d bl 800d19c <HAL_RNG_GenerateRandomNumber>
  10694. frameId = (uint16_t)(rndVal & 0xFFFF);
  10695. 8004e82: f507 73a4 add.w r3, r7, #328 @ 0x148
  10696. 8004e86: f5a3 739e sub.w r3, r3, #316 @ 0x13c
  10697. 8004e8a: 681b ldr r3, [r3, #0]
  10698. 8004e8c: f8a7 313e strh.w r3, [r7, #318] @ 0x13e
  10699. frameCommand = data.spCommand;
  10700. 8004e90: f897 311c ldrb.w r3, [r7, #284] @ 0x11c
  10701. 8004e94: f887 313b strb.w r3, [r7, #315] @ 0x13b
  10702. outputDataBufferPos = 0;
  10703. 8004e98: 4bb9 ldr r3, [pc, #740] @ (8005180 <UartTxTask+0x39c>)
  10704. 8004e9a: 2200 movs r2, #0
  10705. 8004e9c: 801a strh r2, [r3, #0]
  10706. memset (outputDataBuffer, 0x00, OUTPUT_DATA_BUFF_SIZE);
  10707. 8004e9e: 2280 movs r2, #128 @ 0x80
  10708. 8004ea0: 2100 movs r1, #0
  10709. 8004ea2: 48b8 ldr r0, [pc, #736] @ (8005184 <UartTxTask+0x3a0>)
  10710. 8004ea4: f025 fe74 bl 802ab90 <memset>
  10711. switch (frameCommand) {
  10712. 8004ea8: f897 313b ldrb.w r3, [r7, #315] @ 0x13b
  10713. 8004eac: 2b0f cmp r3, #15
  10714. 8004eae: f200 826e bhi.w 800538e <UartTxTask+0x5aa>
  10715. 8004eb2: a201 add r2, pc, #4 @ (adr r2, 8004eb8 <UartTxTask+0xd4>)
  10716. 8004eb4: f852 f023 ldr.w pc, [r2, r3, lsl #2]
  10717. 8004eb8: 08004f9b .word 0x08004f9b
  10718. 8004ebc: 08004f9b .word 0x08004f9b
  10719. 8004ec0: 08004ef9 .word 0x08004ef9
  10720. 8004ec4: 08004ef9 .word 0x08004ef9
  10721. 8004ec8: 08004ef9 .word 0x08004ef9
  10722. 8004ecc: 08004f2f .word 0x08004f2f
  10723. 8004ed0: 08004f2f .word 0x08004f2f
  10724. 8004ed4: 08004f1d .word 0x08004f1d
  10725. 8004ed8: 08004f9b .word 0x08004f9b
  10726. 8004edc: 08004f41 .word 0x08004f41
  10727. 8004ee0: 08004f53 .word 0x08004f53
  10728. 8004ee4: 08004f65 .word 0x08004f65
  10729. 8004ee8: 08004f65 .word 0x08004f65
  10730. 8004eec: 08004f65 .word 0x08004f65
  10731. 8004ef0: 08004f65 .word 0x08004f65
  10732. 8004ef4: 08004f9b .word 0x08004f9b
  10733. case spSetFanSpeed:
  10734. case spSetMotorXOn:
  10735. case spSetMotorYOn:
  10736. WriteDataToBuffer (outputDataBuffer, &outputDataBufferPos, &data.values.integerValues.value[0], sizeof (uint32_t));
  10737. 8004ef8: f507 738e add.w r3, r7, #284 @ 0x11c
  10738. 8004efc: 1d1a adds r2, r3, #4
  10739. 8004efe: 2304 movs r3, #4
  10740. 8004f00: 499f ldr r1, [pc, #636] @ (8005180 <UartTxTask+0x39c>)
  10741. 8004f02: 48a0 ldr r0, [pc, #640] @ (8005184 <UartTxTask+0x3a0>)
  10742. 8004f04: f7fe fb8c bl 8003620 <WriteDataToBuffer>
  10743. WriteDataToBuffer (outputDataBuffer, &outputDataBufferPos, &data.values.integerValues.value[1], sizeof (uint32_t));
  10744. 8004f08: f507 738e add.w r3, r7, #284 @ 0x11c
  10745. 8004f0c: f103 0208 add.w r2, r3, #8
  10746. 8004f10: 2304 movs r3, #4
  10747. 8004f12: 499b ldr r1, [pc, #620] @ (8005180 <UartTxTask+0x39c>)
  10748. 8004f14: 489b ldr r0, [pc, #620] @ (8005184 <UartTxTask+0x3a0>)
  10749. 8004f16: f7fe fb83 bl 8003620 <WriteDataToBuffer>
  10750. break;
  10751. 8004f1a: e03f b.n 8004f9c <UartTxTask+0x1b8>
  10752. case spSetDiodeOn: WriteDataToBuffer (outputDataBuffer, &outputDataBufferPos, &data.values.integerValues.value[0], sizeof (uint32_t)); break;
  10753. 8004f1c: f507 738e add.w r3, r7, #284 @ 0x11c
  10754. 8004f20: 1d1a adds r2, r3, #4
  10755. 8004f22: 2304 movs r3, #4
  10756. 8004f24: 4996 ldr r1, [pc, #600] @ (8005180 <UartTxTask+0x39c>)
  10757. 8004f26: 4897 ldr r0, [pc, #604] @ (8005184 <UartTxTask+0x3a0>)
  10758. 8004f28: f7fe fb7a bl 8003620 <WriteDataToBuffer>
  10759. 8004f2c: e036 b.n 8004f9c <UartTxTask+0x1b8>
  10760. case spSetmotorXMaxCurrent:
  10761. case spSetmotorYMaxCurrent: WriteDataToBuffer (outputDataBuffer, &outputDataBufferPos, &data.values.flaotValues.value[0], sizeof (float)); break;
  10762. 8004f2e: f507 738e add.w r3, r7, #284 @ 0x11c
  10763. 8004f32: 1d1a adds r2, r3, #4
  10764. 8004f34: 2304 movs r3, #4
  10765. 8004f36: 4992 ldr r1, [pc, #584] @ (8005180 <UartTxTask+0x39c>)
  10766. 8004f38: 4892 ldr r0, [pc, #584] @ (8005184 <UartTxTask+0x3a0>)
  10767. 8004f3a: f7fe fb71 bl 8003620 <WriteDataToBuffer>
  10768. 8004f3e: e02d b.n 8004f9c <UartTxTask+0x1b8>
  10769. case spGetElectricalMeasurments:
  10770. case spGetSensorMeasurments: break;
  10771. case spClearPeakMeasurments: break;
  10772. case spSetEncoderXValue: WriteDataToBuffer (outputDataBuffer, &outputDataBufferPos, &data.values.flaotValues.value[0], sizeof (float)); break;
  10773. 8004f40: f507 738e add.w r3, r7, #284 @ 0x11c
  10774. 8004f44: 1d1a adds r2, r3, #4
  10775. 8004f46: 2304 movs r3, #4
  10776. 8004f48: 498d ldr r1, [pc, #564] @ (8005180 <UartTxTask+0x39c>)
  10777. 8004f4a: 488e ldr r0, [pc, #568] @ (8005184 <UartTxTask+0x3a0>)
  10778. 8004f4c: f7fe fb68 bl 8003620 <WriteDataToBuffer>
  10779. 8004f50: e024 b.n 8004f9c <UartTxTask+0x1b8>
  10780. case spSetEncoderYValue: WriteDataToBuffer (outputDataBuffer, &outputDataBufferPos, &data.values.flaotValues.value[0], sizeof (float)); break;
  10781. 8004f52: f507 738e add.w r3, r7, #284 @ 0x11c
  10782. 8004f56: 1d1a adds r2, r3, #4
  10783. 8004f58: 2304 movs r3, #4
  10784. 8004f5a: 4989 ldr r1, [pc, #548] @ (8005180 <UartTxTask+0x39c>)
  10785. 8004f5c: 4889 ldr r0, [pc, #548] @ (8005184 <UartTxTask+0x3a0>)
  10786. 8004f5e: f7fe fb5f bl 8003620 <WriteDataToBuffer>
  10787. 8004f62: e01b b.n 8004f9c <UartTxTask+0x1b8>
  10788. case spSetVoltageMeasGains:
  10789. case spSetVoltageMeasOffsets:
  10790. case spSetCurrentMeasGains:
  10791. case spSetCurrentMeasOffsets:
  10792. WriteDataToBuffer (outputDataBuffer, &outputDataBufferPos, &data.values.flaotValues.value[0], sizeof (float));
  10793. 8004f64: f507 738e add.w r3, r7, #284 @ 0x11c
  10794. 8004f68: 1d1a adds r2, r3, #4
  10795. 8004f6a: 2304 movs r3, #4
  10796. 8004f6c: 4984 ldr r1, [pc, #528] @ (8005180 <UartTxTask+0x39c>)
  10797. 8004f6e: 4885 ldr r0, [pc, #532] @ (8005184 <UartTxTask+0x3a0>)
  10798. 8004f70: f7fe fb56 bl 8003620 <WriteDataToBuffer>
  10799. WriteDataToBuffer (outputDataBuffer, &outputDataBufferPos, &data.values.flaotValues.value[1], sizeof (float));
  10800. 8004f74: f507 738e add.w r3, r7, #284 @ 0x11c
  10801. 8004f78: f103 0208 add.w r2, r3, #8
  10802. 8004f7c: 2304 movs r3, #4
  10803. 8004f7e: 4980 ldr r1, [pc, #512] @ (8005180 <UartTxTask+0x39c>)
  10804. 8004f80: 4880 ldr r0, [pc, #512] @ (8005184 <UartTxTask+0x3a0>)
  10805. 8004f82: f7fe fb4d bl 8003620 <WriteDataToBuffer>
  10806. WriteDataToBuffer (outputDataBuffer, &outputDataBufferPos, &data.values.flaotValues.value[2], sizeof (float));
  10807. 8004f86: f507 738e add.w r3, r7, #284 @ 0x11c
  10808. 8004f8a: f103 020c add.w r2, r3, #12
  10809. 8004f8e: 2304 movs r3, #4
  10810. 8004f90: 497b ldr r1, [pc, #492] @ (8005180 <UartTxTask+0x39c>)
  10811. 8004f92: 487c ldr r0, [pc, #496] @ (8005184 <UartTxTask+0x3a0>)
  10812. 8004f94: f7fe fb44 bl 8003620 <WriteDataToBuffer>
  10813. break;
  10814. 8004f98: e000 b.n 8004f9c <UartTxTask+0x1b8>
  10815. case spGetSensorMeasurments: break;
  10816. 8004f9a: bf00 nop
  10817. case spResetSystem: break;
  10818. default: continue; break;
  10819. }
  10820. bytesToSend = PrepareReqFrame (uartTaskData->uartTxBuffer, frameId, frameCommand, outputDataBuffer, outputDataBufferPos);
  10821. 8004f9c: f8d7 3140 ldr.w r3, [r7, #320] @ 0x140
  10822. 8004fa0: 6898 ldr r0, [r3, #8]
  10823. 8004fa2: 4b77 ldr r3, [pc, #476] @ (8005180 <UartTxTask+0x39c>)
  10824. 8004fa4: 881b ldrh r3, [r3, #0]
  10825. 8004fa6: f897 213b ldrb.w r2, [r7, #315] @ 0x13b
  10826. 8004faa: f8b7 113e ldrh.w r1, [r7, #318] @ 0x13e
  10827. 8004fae: 9300 str r3, [sp, #0]
  10828. 8004fb0: 4b74 ldr r3, [pc, #464] @ (8005184 <UartTxTask+0x3a0>)
  10829. 8004fb2: f7fe fbc1 bl 8003738 <PrepareReqFrame>
  10830. 8004fb6: 4603 mov r3, r0
  10831. 8004fb8: f8a7 313c strh.w r3, [r7, #316] @ 0x13c
  10832. HAL_UART_Transmit_IT (uartTaskData->huart, uartTaskData->uartTxBuffer, bytesToSend);
  10833. 8004fbc: f8d7 3140 ldr.w r3, [r7, #320] @ 0x140
  10834. 8004fc0: 6b18 ldr r0, [r3, #48] @ 0x30
  10835. 8004fc2: f8d7 3140 ldr.w r3, [r7, #320] @ 0x140
  10836. 8004fc6: 689b ldr r3, [r3, #8]
  10837. 8004fc8: f8b7 213c ldrh.w r2, [r7, #316] @ 0x13c
  10838. 8004fcc: 4619 mov r1, r3
  10839. 8004fce: f008 fce7 bl 800d9a0 <HAL_UART_Transmit_IT>
  10840. bytesInMsg = xMessageBufferReceive (uartTaskData->processRxDataMsgBuffer, &frameData, INPUT_DATA_BUFF_SIZE, pdMS_TO_TICKS (1000));
  10841. 8004fd2: f8d7 3140 ldr.w r3, [r7, #320] @ 0x140
  10842. 8004fd6: 6a58 ldr r0, [r3, #36] @ 0x24
  10843. 8004fd8: f107 0110 add.w r1, r7, #16
  10844. 8004fdc: f44f 737a mov.w r3, #1000 @ 0x3e8
  10845. 8004fe0: f44f 7280 mov.w r2, #256 @ 0x100
  10846. 8004fe4: f00e faae bl 8013544 <xStreamBufferReceive>
  10847. 8004fe8: f8c7 0134 str.w r0, [r7, #308] @ 0x134
  10848. for (boardNumber = 0; boardNumber < SLAVES_COUNT; boardNumber++) {
  10849. 8004fec: 2300 movs r3, #0
  10850. 8004fee: f887 3147 strb.w r3, [r7, #327] @ 0x147
  10851. 8004ff2: e00e b.n 8005012 <UartTxTask+0x22e>
  10852. if (boardToUartNumberMap[boardNumber] == uartTaskData->uartNumber) {
  10853. 8004ff4: f897 3147 ldrb.w r3, [r7, #327] @ 0x147
  10854. 8004ff8: 4a63 ldr r2, [pc, #396] @ (8005188 <UartTxTask+0x3a4>)
  10855. 8004ffa: 5cd2 ldrb r2, [r2, r3]
  10856. 8004ffc: f8d7 3140 ldr.w r3, [r7, #320] @ 0x140
  10857. 8005000: f893 3034 ldrb.w r3, [r3, #52] @ 0x34
  10858. 8005004: 429a cmp r2, r3
  10859. 8005006: d009 beq.n 800501c <UartTxTask+0x238>
  10860. for (boardNumber = 0; boardNumber < SLAVES_COUNT; boardNumber++) {
  10861. 8005008: f897 3147 ldrb.w r3, [r7, #327] @ 0x147
  10862. 800500c: 3301 adds r3, #1
  10863. 800500e: f887 3147 strb.w r3, [r7, #327] @ 0x147
  10864. 8005012: f897 3147 ldrb.w r3, [r7, #327] @ 0x147
  10865. 8005016: 2b03 cmp r3, #3
  10866. 8005018: d9ec bls.n 8004ff4 <UartTxTask+0x210>
  10867. 800501a: e000 b.n 800501e <UartTxTask+0x23a>
  10868. break;
  10869. 800501c: bf00 nop
  10870. }
  10871. }
  10872. if (bytesInMsg == 0) {
  10873. 800501e: f8d7 3134 ldr.w r3, [r7, #308] @ 0x134
  10874. 8005022: 2b00 cmp r3, #0
  10875. 8005024: d124 bne.n 8005070 <UartTxTask+0x28c>
  10876. if (frameCommand == spGetElectricalMeasurments) {
  10877. 8005026: f897 313b ldrb.w r3, [r7, #315] @ 0x13b
  10878. 800502a: 2b00 cmp r3, #0
  10879. 800502c: d114 bne.n 8005058 <UartTxTask+0x274>
  10880. osMutexAcquire (resMeasurementsMutex, osWaitForever);
  10881. 800502e: 4b57 ldr r3, [pc, #348] @ (800518c <UartTxTask+0x3a8>)
  10882. 8005030: 681b ldr r3, [r3, #0]
  10883. 8005032: f04f 31ff mov.w r1, #4294967295 @ 0xffffffff
  10884. 8005036: 4618 mov r0, r3
  10885. 8005038: f00c fbb1 bl 801179e <osMutexAcquire>
  10886. slaveLastSeen[boardNumber]++;
  10887. 800503c: f897 3147 ldrb.w r3, [r7, #327] @ 0x147
  10888. 8005040: 4a53 ldr r2, [pc, #332] @ (8005190 <UartTxTask+0x3ac>)
  10889. 8005042: f852 2023 ldr.w r2, [r2, r3, lsl #2]
  10890. 8005046: 3201 adds r2, #1
  10891. 8005048: 4951 ldr r1, [pc, #324] @ (8005190 <UartTxTask+0x3ac>)
  10892. 800504a: f841 2023 str.w r2, [r1, r3, lsl #2]
  10893. osMutexRelease (resMeasurementsMutex);
  10894. 800504e: 4b4f ldr r3, [pc, #316] @ (800518c <UartTxTask+0x3a8>)
  10895. 8005050: 681b ldr r3, [r3, #0]
  10896. 8005052: 4618 mov r0, r3
  10897. 8005054: f00c fbee bl 8011834 <osMutexRelease>
  10898. }
  10899. printf ("Uart%d: Response timeout for frameId 0x%x\n", uartTaskData->uartNumber, frameId);
  10900. 8005058: f8d7 3140 ldr.w r3, [r7, #320] @ 0x140
  10901. 800505c: f893 3034 ldrb.w r3, [r3, #52] @ 0x34
  10902. 8005060: 4619 mov r1, r3
  10903. 8005062: f8b7 313e ldrh.w r3, [r7, #318] @ 0x13e
  10904. 8005066: 461a mov r2, r3
  10905. 8005068: 484a ldr r0, [pc, #296] @ (8005194 <UartTxTask+0x3b0>)
  10906. 800506a: f025 fbff bl 802a86c <iprintf>
  10907. 800506e: e6f2 b.n 8004e56 <UartTxTask+0x72>
  10908. } else {
  10909. if ((frameId == frameData.frameHeader.frameId) && (frameData.frameHeader.respStatus == spOK)) {
  10910. 8005070: f507 73a4 add.w r3, r7, #328 @ 0x148
  10911. 8005074: f5a3 739c sub.w r3, r3, #312 @ 0x138
  10912. 8005078: 881b ldrh r3, [r3, #0]
  10913. 800507a: f8b7 213e ldrh.w r2, [r7, #318] @ 0x13e
  10914. 800507e: 429a cmp r2, r3
  10915. 8005080: f47f aee9 bne.w 8004e56 <UartTxTask+0x72>
  10916. 8005084: f507 73a4 add.w r3, r7, #328 @ 0x148
  10917. 8005088: f5a3 739c sub.w r3, r3, #312 @ 0x138
  10918. 800508c: f993 3003 ldrsb.w r3, [r3, #3]
  10919. 8005090: 2b00 cmp r3, #0
  10920. 8005092: f47f aee0 bne.w 8004e56 <UartTxTask+0x72>
  10921. printf ("Uart%d: Response for frameId 0x%x OK\n", uartTaskData->uartNumber, frameId);
  10922. 8005096: f8d7 3140 ldr.w r3, [r7, #320] @ 0x140
  10923. 800509a: f893 3034 ldrb.w r3, [r3, #52] @ 0x34
  10924. 800509e: 4619 mov r1, r3
  10925. 80050a0: f8b7 313e ldrh.w r3, [r7, #318] @ 0x13e
  10926. 80050a4: 461a mov r2, r3
  10927. 80050a6: 483c ldr r0, [pc, #240] @ (8005198 <UartTxTask+0x3b4>)
  10928. 80050a8: f025 fbe0 bl 802a86c <iprintf>
  10929. slaveLastSeen[boardNumber] = 0;
  10930. 80050ac: f897 3147 ldrb.w r3, [r7, #327] @ 0x147
  10931. 80050b0: 4a37 ldr r2, [pc, #220] @ (8005190 <UartTxTask+0x3ac>)
  10932. 80050b2: 2100 movs r1, #0
  10933. 80050b4: f842 1023 str.w r1, [r2, r3, lsl #2]
  10934. switch (frameData.frameHeader.frameCommand) {
  10935. 80050b8: f507 73a4 add.w r3, r7, #328 @ 0x148
  10936. 80050bc: f5a3 739c sub.w r3, r3, #312 @ 0x138
  10937. 80050c0: 789b ldrb r3, [r3, #2]
  10938. 80050c2: 2b00 cmp r3, #0
  10939. 80050c4: d002 beq.n 80050cc <UartTxTask+0x2e8>
  10940. 80050c6: 2b01 cmp r3, #1
  10941. 80050c8: d06a beq.n 80051a0 <UartTxTask+0x3bc>
  10942. ReadByteFromBufer (frameData.dataBuffer, &inputDataBufferPos, &sensors->limitYSwitchDown);
  10943. ReadByteFromBufer (frameData.dataBuffer, &inputDataBufferPos, &sensors->limitYSwitchCenter);
  10944. ReadByteFromBufer (frameData.dataBuffer, &inputDataBufferPos, &sensors->powerSupplyFailMask);
  10945. osMutexRelease (sensorsInfoMutex);
  10946. break;
  10947. default: break;
  10948. 80050ca: e161 b.n 8005390 <UartTxTask+0x5ac>
  10949. osMutexAcquire (resMeasurementsMutex, osWaitForever);
  10950. 80050cc: 4b2f ldr r3, [pc, #188] @ (800518c <UartTxTask+0x3a8>)
  10951. 80050ce: 681b ldr r3, [r3, #0]
  10952. 80050d0: f04f 31ff mov.w r1, #4294967295 @ 0xffffffff
  10953. 80050d4: 4618 mov r0, r3
  10954. 80050d6: f00c fb62 bl 801179e <osMutexAcquire>
  10955. RESMeasurements* resMeas = &resMeasurements[boardNumber];
  10956. 80050da: f897 2147 ldrb.w r2, [r7, #327] @ 0x147
  10957. 80050de: 4613 mov r3, r2
  10958. 80050e0: 011b lsls r3, r3, #4
  10959. 80050e2: 1a9b subs r3, r3, r2
  10960. 80050e4: 009b lsls r3, r3, #2
  10961. 80050e6: 4a2d ldr r2, [pc, #180] @ (800519c <UartTxTask+0x3b8>)
  10962. 80050e8: 4413 add r3, r2
  10963. 80050ea: f8c7 312c str.w r3, [r7, #300] @ 0x12c
  10964. inputDataBufferPos = 0;
  10965. 80050ee: f507 73a4 add.w r3, r7, #328 @ 0x148
  10966. 80050f2: f5a3 739f sub.w r3, r3, #318 @ 0x13e
  10967. 80050f6: 2200 movs r2, #0
  10968. 80050f8: 801a strh r2, [r3, #0]
  10969. ReadMeasSetFromBuffer (frameData.dataBuffer, &inputDataBufferPos, resMeas->voltageRMS);
  10970. 80050fa: f8d7 212c ldr.w r2, [r7, #300] @ 0x12c
  10971. 80050fe: f107 010a add.w r1, r7, #10
  10972. 8005102: f107 0310 add.w r3, r7, #16
  10973. 8005106: 330c adds r3, #12
  10974. 8005108: 4618 mov r0, r3
  10975. 800510a: f7ff fe4d bl 8004da8 <ReadMeasSetFromBuffer>
  10976. ReadMeasSetFromBuffer (frameData.dataBuffer, &inputDataBufferPos, resMeas->voltagePeak);
  10977. 800510e: f8d7 312c ldr.w r3, [r7, #300] @ 0x12c
  10978. 8005112: f103 020c add.w r2, r3, #12
  10979. 8005116: f107 010a add.w r1, r7, #10
  10980. 800511a: f107 0310 add.w r3, r7, #16
  10981. 800511e: 330c adds r3, #12
  10982. 8005120: 4618 mov r0, r3
  10983. 8005122: f7ff fe41 bl 8004da8 <ReadMeasSetFromBuffer>
  10984. ReadMeasSetFromBuffer (frameData.dataBuffer, &inputDataBufferPos, resMeas->currentRMS);
  10985. 8005126: f8d7 312c ldr.w r3, [r7, #300] @ 0x12c
  10986. 800512a: f103 0218 add.w r2, r3, #24
  10987. 800512e: f107 010a add.w r1, r7, #10
  10988. 8005132: f107 0310 add.w r3, r7, #16
  10989. 8005136: 330c adds r3, #12
  10990. 8005138: 4618 mov r0, r3
  10991. 800513a: f7ff fe35 bl 8004da8 <ReadMeasSetFromBuffer>
  10992. ReadMeasSetFromBuffer (frameData.dataBuffer, &inputDataBufferPos, resMeas->currentPeak);
  10993. 800513e: f8d7 312c ldr.w r3, [r7, #300] @ 0x12c
  10994. 8005142: f103 0224 add.w r2, r3, #36 @ 0x24
  10995. 8005146: f107 010a add.w r1, r7, #10
  10996. 800514a: f107 0310 add.w r3, r7, #16
  10997. 800514e: 330c adds r3, #12
  10998. 8005150: 4618 mov r0, r3
  10999. 8005152: f7ff fe29 bl 8004da8 <ReadMeasSetFromBuffer>
  11000. ReadMeasSetFromBuffer (frameData.dataBuffer, &inputDataBufferPos, resMeas->power);
  11001. 8005156: f8d7 312c ldr.w r3, [r7, #300] @ 0x12c
  11002. 800515a: f103 0230 add.w r2, r3, #48 @ 0x30
  11003. 800515e: f107 010a add.w r1, r7, #10
  11004. 8005162: f107 0310 add.w r3, r7, #16
  11005. 8005166: 330c adds r3, #12
  11006. 8005168: 4618 mov r0, r3
  11007. 800516a: f7ff fe1d bl 8004da8 <ReadMeasSetFromBuffer>
  11008. osMutexRelease (resMeasurementsMutex);
  11009. 800516e: 4b07 ldr r3, [pc, #28] @ (800518c <UartTxTask+0x3a8>)
  11010. 8005170: 681b ldr r3, [r3, #0]
  11011. 8005172: 4618 mov r0, r3
  11012. 8005174: f00c fb5e bl 8011834 <osMutexRelease>
  11013. break;
  11014. 8005178: e10a b.n 8005390 <UartTxTask+0x5ac>
  11015. 800517a: bf00 nop
  11016. 800517c: 2400026c .word 0x2400026c
  11017. 8005180: 24002084 .word 0x24002084
  11018. 8005184: 24002004 .word 0x24002004
  11019. 8005188: 24000014 .word 0x24000014
  11020. 800518c: 24002248 .word 0x24002248
  11021. 8005190: 24002238 .word 0x24002238
  11022. 8005194: 0802d974 .word 0x0802d974
  11023. 8005198: 0802d9a0 .word 0x0802d9a0
  11024. 800519c: 24002088 .word 0x24002088
  11025. osMutexAcquire (sensorsInfoMutex, osWaitForever);
  11026. 80051a0: 4b7c ldr r3, [pc, #496] @ (8005394 <UartTxTask+0x5b0>)
  11027. 80051a2: 681b ldr r3, [r3, #0]
  11028. 80051a4: f04f 31ff mov.w r1, #4294967295 @ 0xffffffff
  11029. 80051a8: 4618 mov r0, r3
  11030. 80051aa: f00c faf8 bl 801179e <osMutexAcquire>
  11031. inputDataBufferPos = 0;
  11032. 80051ae: f507 73a4 add.w r3, r7, #328 @ 0x148
  11033. 80051b2: f5a3 739f sub.w r3, r3, #318 @ 0x13e
  11034. 80051b6: 2200 movs r2, #0
  11035. 80051b8: 801a strh r2, [r3, #0]
  11036. SesnorsInfo* sensors = &sensorsInfo[boardNumber];
  11037. 80051ba: f897 2147 ldrb.w r2, [r7, #327] @ 0x147
  11038. 80051be: 4613 mov r3, r2
  11039. 80051c0: 005b lsls r3, r3, #1
  11040. 80051c2: 4413 add r3, r2
  11041. 80051c4: 011b lsls r3, r3, #4
  11042. 80051c6: 4a74 ldr r2, [pc, #464] @ (8005398 <UartTxTask+0x5b4>)
  11043. 80051c8: 4413 add r3, r2
  11044. 80051ca: f8c7 3130 str.w r3, [r7, #304] @ 0x130
  11045. ReadFloatFromBuffer (frameData.dataBuffer, &inputDataBufferPos, &sensors->pvTemperature[0]);
  11046. 80051ce: f8d7 2130 ldr.w r2, [r7, #304] @ 0x130
  11047. 80051d2: f107 010a add.w r1, r7, #10
  11048. 80051d6: f107 0310 add.w r3, r7, #16
  11049. 80051da: 330c adds r3, #12
  11050. 80051dc: 4618 mov r0, r3
  11051. 80051de: f7fe fa50 bl 8003682 <ReadFloatFromBuffer>
  11052. ReadFloatFromBuffer (frameData.dataBuffer, &inputDataBufferPos, &sensors->pvTemperature[1]);
  11053. 80051e2: f8d7 3130 ldr.w r3, [r7, #304] @ 0x130
  11054. 80051e6: 1d1a adds r2, r3, #4
  11055. 80051e8: f107 010a add.w r1, r7, #10
  11056. 80051ec: f107 0310 add.w r3, r7, #16
  11057. 80051f0: 330c adds r3, #12
  11058. 80051f2: 4618 mov r0, r3
  11059. 80051f4: f7fe fa45 bl 8003682 <ReadFloatFromBuffer>
  11060. ReadFloatFromBuffer (frameData.dataBuffer, &inputDataBufferPos, &sensors->fanVoltage);
  11061. 80051f8: f8d7 3130 ldr.w r3, [r7, #304] @ 0x130
  11062. 80051fc: f103 0208 add.w r2, r3, #8
  11063. 8005200: f107 010a add.w r1, r7, #10
  11064. 8005204: f107 0310 add.w r3, r7, #16
  11065. 8005208: 330c adds r3, #12
  11066. 800520a: 4618 mov r0, r3
  11067. 800520c: f7fe fa39 bl 8003682 <ReadFloatFromBuffer>
  11068. ReadFloatFromBuffer (frameData.dataBuffer, &inputDataBufferPos, &sensors->pvEncoderX);
  11069. 8005210: f8d7 3130 ldr.w r3, [r7, #304] @ 0x130
  11070. 8005214: f103 020c add.w r2, r3, #12
  11071. 8005218: f107 010a add.w r1, r7, #10
  11072. 800521c: f107 0310 add.w r3, r7, #16
  11073. 8005220: 330c adds r3, #12
  11074. 8005222: 4618 mov r0, r3
  11075. 8005224: f7fe fa2d bl 8003682 <ReadFloatFromBuffer>
  11076. ReadFloatFromBuffer (frameData.dataBuffer, &inputDataBufferPos, &sensors->pvEncoderY);
  11077. 8005228: f8d7 3130 ldr.w r3, [r7, #304] @ 0x130
  11078. 800522c: f103 0210 add.w r2, r3, #16
  11079. 8005230: f107 010a add.w r1, r7, #10
  11080. 8005234: f107 0310 add.w r3, r7, #16
  11081. 8005238: 330c adds r3, #12
  11082. 800523a: 4618 mov r0, r3
  11083. 800523c: f7fe fa21 bl 8003682 <ReadFloatFromBuffer>
  11084. ReadByteFromBufer (frameData.dataBuffer, &inputDataBufferPos, &sensors->motorXStatus);
  11085. 8005240: f8d7 3130 ldr.w r3, [r7, #304] @ 0x130
  11086. 8005244: f103 0214 add.w r2, r3, #20
  11087. 8005248: f107 010a add.w r1, r7, #10
  11088. 800524c: f107 0310 add.w r3, r7, #16
  11089. 8005250: 330c adds r3, #12
  11090. 8005252: 4618 mov r0, r3
  11091. 8005254: f7fe fa4a bl 80036ec <ReadByteFromBufer>
  11092. ReadByteFromBufer (frameData.dataBuffer, &inputDataBufferPos, &sensors->motorYStatus);
  11093. 8005258: f8d7 3130 ldr.w r3, [r7, #304] @ 0x130
  11094. 800525c: f103 0215 add.w r2, r3, #21
  11095. 8005260: f107 010a add.w r1, r7, #10
  11096. 8005264: f107 0310 add.w r3, r7, #16
  11097. 8005268: 330c adds r3, #12
  11098. 800526a: 4618 mov r0, r3
  11099. 800526c: f7fe fa3e bl 80036ec <ReadByteFromBufer>
  11100. ReadFloatFromBuffer (frameData.dataBuffer, &inputDataBufferPos, &sensors->motorXAveCurrent);
  11101. 8005270: f8d7 3130 ldr.w r3, [r7, #304] @ 0x130
  11102. 8005274: f103 0218 add.w r2, r3, #24
  11103. 8005278: f107 010a add.w r1, r7, #10
  11104. 800527c: f107 0310 add.w r3, r7, #16
  11105. 8005280: 330c adds r3, #12
  11106. 8005282: 4618 mov r0, r3
  11107. 8005284: f7fe f9fd bl 8003682 <ReadFloatFromBuffer>
  11108. ReadFloatFromBuffer (frameData.dataBuffer, &inputDataBufferPos, &sensors->motorYAveCurrent);
  11109. 8005288: f8d7 3130 ldr.w r3, [r7, #304] @ 0x130
  11110. 800528c: f103 021c add.w r2, r3, #28
  11111. 8005290: f107 010a add.w r1, r7, #10
  11112. 8005294: f107 0310 add.w r3, r7, #16
  11113. 8005298: 330c adds r3, #12
  11114. 800529a: 4618 mov r0, r3
  11115. 800529c: f7fe f9f1 bl 8003682 <ReadFloatFromBuffer>
  11116. ReadFloatFromBuffer (frameData.dataBuffer, &inputDataBufferPos, &sensors->motorXPeakCurrent);
  11117. 80052a0: f8d7 3130 ldr.w r3, [r7, #304] @ 0x130
  11118. 80052a4: f103 0220 add.w r2, r3, #32
  11119. 80052a8: f107 010a add.w r1, r7, #10
  11120. 80052ac: f107 0310 add.w r3, r7, #16
  11121. 80052b0: 330c adds r3, #12
  11122. 80052b2: 4618 mov r0, r3
  11123. 80052b4: f7fe f9e5 bl 8003682 <ReadFloatFromBuffer>
  11124. ReadFloatFromBuffer (frameData.dataBuffer, &inputDataBufferPos, &sensors->motorYPeakCurrent);
  11125. 80052b8: f8d7 3130 ldr.w r3, [r7, #304] @ 0x130
  11126. 80052bc: f103 0224 add.w r2, r3, #36 @ 0x24
  11127. 80052c0: f107 010a add.w r1, r7, #10
  11128. 80052c4: f107 0310 add.w r3, r7, #16
  11129. 80052c8: 330c adds r3, #12
  11130. 80052ca: 4618 mov r0, r3
  11131. 80052cc: f7fe f9d9 bl 8003682 <ReadFloatFromBuffer>
  11132. ReadByteFromBufer (frameData.dataBuffer, &inputDataBufferPos, &sensors->limitXSwitchUp);
  11133. 80052d0: f8d7 3130 ldr.w r3, [r7, #304] @ 0x130
  11134. 80052d4: f103 0228 add.w r2, r3, #40 @ 0x28
  11135. 80052d8: f107 010a add.w r1, r7, #10
  11136. 80052dc: f107 0310 add.w r3, r7, #16
  11137. 80052e0: 330c adds r3, #12
  11138. 80052e2: 4618 mov r0, r3
  11139. 80052e4: f7fe fa02 bl 80036ec <ReadByteFromBufer>
  11140. ReadByteFromBufer (frameData.dataBuffer, &inputDataBufferPos, &sensors->limitXSwitchDown);
  11141. 80052e8: f8d7 3130 ldr.w r3, [r7, #304] @ 0x130
  11142. 80052ec: f103 0229 add.w r2, r3, #41 @ 0x29
  11143. 80052f0: f107 010a add.w r1, r7, #10
  11144. 80052f4: f107 0310 add.w r3, r7, #16
  11145. 80052f8: 330c adds r3, #12
  11146. 80052fa: 4618 mov r0, r3
  11147. 80052fc: f7fe f9f6 bl 80036ec <ReadByteFromBufer>
  11148. ReadByteFromBufer (frameData.dataBuffer, &inputDataBufferPos, &sensors->limitXSwitchCenter);
  11149. 8005300: f8d7 3130 ldr.w r3, [r7, #304] @ 0x130
  11150. 8005304: f103 022a add.w r2, r3, #42 @ 0x2a
  11151. 8005308: f107 010a add.w r1, r7, #10
  11152. 800530c: f107 0310 add.w r3, r7, #16
  11153. 8005310: 330c adds r3, #12
  11154. 8005312: 4618 mov r0, r3
  11155. 8005314: f7fe f9ea bl 80036ec <ReadByteFromBufer>
  11156. ReadByteFromBufer (frameData.dataBuffer, &inputDataBufferPos, &sensors->limitYSwitchUp);
  11157. 8005318: f8d7 3130 ldr.w r3, [r7, #304] @ 0x130
  11158. 800531c: f103 022b add.w r2, r3, #43 @ 0x2b
  11159. 8005320: f107 010a add.w r1, r7, #10
  11160. 8005324: f107 0310 add.w r3, r7, #16
  11161. 8005328: 330c adds r3, #12
  11162. 800532a: 4618 mov r0, r3
  11163. 800532c: f7fe f9de bl 80036ec <ReadByteFromBufer>
  11164. ReadByteFromBufer (frameData.dataBuffer, &inputDataBufferPos, &sensors->limitYSwitchDown);
  11165. 8005330: f8d7 3130 ldr.w r3, [r7, #304] @ 0x130
  11166. 8005334: f103 022c add.w r2, r3, #44 @ 0x2c
  11167. 8005338: f107 010a add.w r1, r7, #10
  11168. 800533c: f107 0310 add.w r3, r7, #16
  11169. 8005340: 330c adds r3, #12
  11170. 8005342: 4618 mov r0, r3
  11171. 8005344: f7fe f9d2 bl 80036ec <ReadByteFromBufer>
  11172. ReadByteFromBufer (frameData.dataBuffer, &inputDataBufferPos, &sensors->limitYSwitchCenter);
  11173. 8005348: f8d7 3130 ldr.w r3, [r7, #304] @ 0x130
  11174. 800534c: f103 022d add.w r2, r3, #45 @ 0x2d
  11175. 8005350: f107 010a add.w r1, r7, #10
  11176. 8005354: f107 0310 add.w r3, r7, #16
  11177. 8005358: 330c adds r3, #12
  11178. 800535a: 4618 mov r0, r3
  11179. 800535c: f7fe f9c6 bl 80036ec <ReadByteFromBufer>
  11180. ReadByteFromBufer (frameData.dataBuffer, &inputDataBufferPos, &sensors->powerSupplyFailMask);
  11181. 8005360: f8d7 3130 ldr.w r3, [r7, #304] @ 0x130
  11182. 8005364: f103 022e add.w r2, r3, #46 @ 0x2e
  11183. 8005368: f107 010a add.w r1, r7, #10
  11184. 800536c: f107 0310 add.w r3, r7, #16
  11185. 8005370: 330c adds r3, #12
  11186. 8005372: 4618 mov r0, r3
  11187. 8005374: f7fe f9ba bl 80036ec <ReadByteFromBufer>
  11188. osMutexRelease (sensorsInfoMutex);
  11189. 8005378: 4b06 ldr r3, [pc, #24] @ (8005394 <UartTxTask+0x5b0>)
  11190. 800537a: 681b ldr r3, [r3, #0]
  11191. 800537c: 4618 mov r0, r3
  11192. 800537e: f00c fa59 bl 8011834 <osMutexRelease>
  11193. break;
  11194. 8005382: e005 b.n 8005390 <UartTxTask+0x5ac>
  11195. }
  11196. }
  11197. }
  11198. } else {
  11199. osDelay (pdMS_TO_TICKS (1000));
  11200. 8005384: f44f 707a mov.w r0, #1000 @ 0x3e8
  11201. 8005388: f00c f871 bl 801146e <osDelay>
  11202. 800538c: e563 b.n 8004e56 <UartTxTask+0x72>
  11203. default: continue; break;
  11204. 800538e: bf00 nop
  11205. if (uartTaskData->sendCmdToSlaveQueue != NULL) {
  11206. 8005390: e561 b.n 8004e56 <UartTxTask+0x72>
  11207. 8005392: bf00 nop
  11208. 8005394: 2400224c .word 0x2400224c
  11209. 8005398: 24002178 .word 0x24002178
  11210. 0800539c <MeasurmentsReqSchedulerTaskInit>:
  11211. }
  11212. }
  11213. }
  11214. void MeasurmentsReqSchedulerTaskInit (void) {
  11215. 800539c: b580 push {r7, lr}
  11216. 800539e: b08a sub sp, #40 @ 0x28
  11217. 80053a0: af00 add r7, sp, #0
  11218. osThreadAttr_t osThreadAttrMeasurmentsReqSchedulerTask = { 0 };
  11219. 80053a2: 1d3b adds r3, r7, #4
  11220. 80053a4: 2224 movs r2, #36 @ 0x24
  11221. 80053a6: 2100 movs r1, #0
  11222. 80053a8: 4618 mov r0, r3
  11223. 80053aa: f025 fbf1 bl 802ab90 <memset>
  11224. osThreadAttrMeasurmentsReqSchedulerTask.name = "os_thread_XXX";
  11225. 80053ae: 4b08 ldr r3, [pc, #32] @ (80053d0 <MeasurmentsReqSchedulerTaskInit+0x34>)
  11226. 80053b0: 607b str r3, [r7, #4]
  11227. osThreadAttrMeasurmentsReqSchedulerTask.stack_size = configMINIMAL_STACK_SIZE * 2;
  11228. 80053b2: f44f 6380 mov.w r3, #1024 @ 0x400
  11229. 80053b6: 61bb str r3, [r7, #24]
  11230. osThreadAttrMeasurmentsReqSchedulerTask.priority = (osPriority_t)osPriorityNormal;
  11231. 80053b8: 2318 movs r3, #24
  11232. 80053ba: 61fb str r3, [r7, #28]
  11233. osThreadNew (MeasurmentsReqSchedulerTask, uartTasks, &osThreadAttrMeasurmentsReqSchedulerTask);
  11234. 80053bc: 1d3b adds r3, r7, #4
  11235. 80053be: 461a mov r2, r3
  11236. 80053c0: 4904 ldr r1, [pc, #16] @ (80053d4 <MeasurmentsReqSchedulerTaskInit+0x38>)
  11237. 80053c2: 4805 ldr r0, [pc, #20] @ (80053d8 <MeasurmentsReqSchedulerTaskInit+0x3c>)
  11238. 80053c4: f00b ffb5 bl 8011332 <osThreadNew>
  11239. }
  11240. 80053c8: bf00 nop
  11241. 80053ca: 3728 adds r7, #40 @ 0x28
  11242. 80053cc: 46bd mov sp, r7
  11243. 80053ce: bd80 pop {r7, pc}
  11244. 80053d0: 0802d9c8 .word 0x0802d9c8
  11245. 80053d4: 24000018 .word 0x24000018
  11246. 80053d8: 080053dd .word 0x080053dd
  11247. 080053dc <MeasurmentsReqSchedulerTask>:
  11248. void MeasurmentsReqSchedulerTask (void* argument) {
  11249. 80053dc: b580 push {r7, lr}
  11250. 80053de: b08a sub sp, #40 @ 0x28
  11251. 80053e0: af00 add r7, sp, #0
  11252. 80053e2: 6078 str r0, [r7, #4]
  11253. while (pdTRUE) {
  11254. __uintptr_t* ptr = (__uintptr_t*)argument;
  11255. 80053e4: 687b ldr r3, [r7, #4]
  11256. 80053e6: 627b str r3, [r7, #36] @ 0x24
  11257. while (*ptr != 0) {
  11258. 80053e8: e052 b.n 8005490 <MeasurmentsReqSchedulerTask+0xb4>
  11259. UartTaskData* uartTask = (UartTaskData*)*ptr;
  11260. 80053ea: 6a7b ldr r3, [r7, #36] @ 0x24
  11261. 80053ec: 681b ldr r3, [r3, #0]
  11262. 80053ee: 61fb str r3, [r7, #28]
  11263. if (uartTask->sendCmdToSlaveQueue != NULL) {
  11264. 80053f0: 69fb ldr r3, [r7, #28]
  11265. 80053f2: 6adb ldr r3, [r3, #44] @ 0x2c
  11266. 80053f4: 2b00 cmp r3, #0
  11267. 80053f6: d048 beq.n 800548a <MeasurmentsReqSchedulerTask+0xae>
  11268. InterProcessData data = { 0 };
  11269. 80053f8: f107 030c add.w r3, r7, #12
  11270. 80053fc: 2200 movs r2, #0
  11271. 80053fe: 601a str r2, [r3, #0]
  11272. 8005400: 605a str r2, [r3, #4]
  11273. 8005402: 609a str r2, [r3, #8]
  11274. 8005404: 60da str r2, [r3, #12]
  11275. uint8_t boardNumber = 0;
  11276. 8005406: 2300 movs r3, #0
  11277. 8005408: f887 3023 strb.w r3, [r7, #35] @ 0x23
  11278. for(boardNumber = 0; boardNumber < SLAVES_COUNT; boardNumber++)
  11279. 800540c: 2300 movs r3, #0
  11280. 800540e: f887 3023 strb.w r3, [r7, #35] @ 0x23
  11281. 8005412: e00d b.n 8005430 <MeasurmentsReqSchedulerTask+0x54>
  11282. {
  11283. if(boardToUartNumberMap[boardNumber] == uartTask->uartNumber)
  11284. 8005414: f897 3023 ldrb.w r3, [r7, #35] @ 0x23
  11285. 8005418: 4a22 ldr r2, [pc, #136] @ (80054a4 <MeasurmentsReqSchedulerTask+0xc8>)
  11286. 800541a: 5cd2 ldrb r2, [r2, r3]
  11287. 800541c: 69fb ldr r3, [r7, #28]
  11288. 800541e: f893 3034 ldrb.w r3, [r3, #52] @ 0x34
  11289. 8005422: 429a cmp r2, r3
  11290. 8005424: d009 beq.n 800543a <MeasurmentsReqSchedulerTask+0x5e>
  11291. for(boardNumber = 0; boardNumber < SLAVES_COUNT; boardNumber++)
  11292. 8005426: f897 3023 ldrb.w r3, [r7, #35] @ 0x23
  11293. 800542a: 3301 adds r3, #1
  11294. 800542c: f887 3023 strb.w r3, [r7, #35] @ 0x23
  11295. 8005430: f897 3023 ldrb.w r3, [r7, #35] @ 0x23
  11296. 8005434: 2b03 cmp r3, #3
  11297. 8005436: d9ed bls.n 8005414 <MeasurmentsReqSchedulerTask+0x38>
  11298. 8005438: e000 b.n 800543c <MeasurmentsReqSchedulerTask+0x60>
  11299. {
  11300. break;
  11301. 800543a: bf00 nop
  11302. }
  11303. }
  11304. data.spCommand = spGetElectricalMeasurments;
  11305. 800543c: 2300 movs r3, #0
  11306. 800543e: 733b strb r3, [r7, #12]
  11307. osMessageQueuePut (uartTask->sendCmdToSlaveQueue, &data, 0, (TickType_t)100);
  11308. 8005440: 69fb ldr r3, [r7, #28]
  11309. 8005442: 6ad8 ldr r0, [r3, #44] @ 0x2c
  11310. 8005444: f107 010c add.w r1, r7, #12
  11311. 8005448: 2364 movs r3, #100 @ 0x64
  11312. 800544a: 2200 movs r2, #0
  11313. 800544c: f00c fbe6 bl 8011c1c <osMessageQueuePut>
  11314. osMutexAcquire (resMeasurementsMutex, osWaitForever);
  11315. 8005450: 4b15 ldr r3, [pc, #84] @ (80054a8 <MeasurmentsReqSchedulerTask+0xcc>)
  11316. 8005452: 681b ldr r3, [r3, #0]
  11317. 8005454: f04f 31ff mov.w r1, #4294967295 @ 0xffffffff
  11318. 8005458: 4618 mov r0, r3
  11319. 800545a: f00c f9a0 bl 801179e <osMutexAcquire>
  11320. if(slaveLastSeen[boardNumber] == 0)
  11321. 800545e: f897 3023 ldrb.w r3, [r7, #35] @ 0x23
  11322. 8005462: 4a12 ldr r2, [pc, #72] @ (80054ac <MeasurmentsReqSchedulerTask+0xd0>)
  11323. 8005464: f852 3023 ldr.w r3, [r2, r3, lsl #2]
  11324. 8005468: 2b00 cmp r3, #0
  11325. 800546a: d109 bne.n 8005480 <MeasurmentsReqSchedulerTask+0xa4>
  11326. {
  11327. data.spCommand = spGetSensorMeasurments;
  11328. 800546c: 2301 movs r3, #1
  11329. 800546e: 733b strb r3, [r7, #12]
  11330. osMessageQueuePut (uartTask->sendCmdToSlaveQueue, &data, 0, (TickType_t)100);
  11331. 8005470: 69fb ldr r3, [r7, #28]
  11332. 8005472: 6ad8 ldr r0, [r3, #44] @ 0x2c
  11333. 8005474: f107 010c add.w r1, r7, #12
  11334. 8005478: 2364 movs r3, #100 @ 0x64
  11335. 800547a: 2200 movs r2, #0
  11336. 800547c: f00c fbce bl 8011c1c <osMessageQueuePut>
  11337. }
  11338. osMutexRelease(resMeasurementsMutex);
  11339. 8005480: 4b09 ldr r3, [pc, #36] @ (80054a8 <MeasurmentsReqSchedulerTask+0xcc>)
  11340. 8005482: 681b ldr r3, [r3, #0]
  11341. 8005484: 4618 mov r0, r3
  11342. 8005486: f00c f9d5 bl 8011834 <osMutexRelease>
  11343. }
  11344. ptr++;
  11345. 800548a: 6a7b ldr r3, [r7, #36] @ 0x24
  11346. 800548c: 3304 adds r3, #4
  11347. 800548e: 627b str r3, [r7, #36] @ 0x24
  11348. while (*ptr != 0) {
  11349. 8005490: 6a7b ldr r3, [r7, #36] @ 0x24
  11350. 8005492: 681b ldr r3, [r3, #0]
  11351. 8005494: 2b00 cmp r3, #0
  11352. 8005496: d1a8 bne.n 80053ea <MeasurmentsReqSchedulerTask+0xe>
  11353. }
  11354. osDelay (pdMS_TO_TICKS (MEASURMENTS_SCHEDULER_INTERVAL_MS));
  11355. 8005498: f44f 707a mov.w r0, #1000 @ 0x3e8
  11356. 800549c: f00b ffe7 bl 801146e <osDelay>
  11357. while (pdTRUE) {
  11358. 80054a0: e7a0 b.n 80053e4 <MeasurmentsReqSchedulerTask+0x8>
  11359. 80054a2: bf00 nop
  11360. 80054a4: 24000014 .word 0x24000014
  11361. 80054a8: 24002248 .word 0x24002248
  11362. 80054ac: 24002238 .word 0x24002238
  11363. 080054b0 <Reset_Handler>:
  11364. .section .text.Reset_Handler
  11365. .weak Reset_Handler
  11366. .type Reset_Handler, %function
  11367. Reset_Handler:
  11368. ldr sp, =_estack /* set stack pointer */
  11369. 80054b0: f8df d034 ldr.w sp, [pc, #52] @ 80054e8 <LoopFillZerobss+0xe>
  11370. /* Call the clock system initialization function.*/
  11371. bl SystemInit
  11372. 80054b4: f7fe ff34 bl 8004320 <SystemInit>
  11373. /* Copy the data segment initializers from flash to SRAM */
  11374. ldr r0, =_sdata
  11375. 80054b8: 480c ldr r0, [pc, #48] @ (80054ec <LoopFillZerobss+0x12>)
  11376. ldr r1, =_edata
  11377. 80054ba: 490d ldr r1, [pc, #52] @ (80054f0 <LoopFillZerobss+0x16>)
  11378. ldr r2, =_sidata
  11379. 80054bc: 4a0d ldr r2, [pc, #52] @ (80054f4 <LoopFillZerobss+0x1a>)
  11380. movs r3, #0
  11381. 80054be: 2300 movs r3, #0
  11382. b LoopCopyDataInit
  11383. 80054c0: e002 b.n 80054c8 <LoopCopyDataInit>
  11384. 080054c2 <CopyDataInit>:
  11385. CopyDataInit:
  11386. ldr r4, [r2, r3]
  11387. 80054c2: 58d4 ldr r4, [r2, r3]
  11388. str r4, [r0, r3]
  11389. 80054c4: 50c4 str r4, [r0, r3]
  11390. adds r3, r3, #4
  11391. 80054c6: 3304 adds r3, #4
  11392. 080054c8 <LoopCopyDataInit>:
  11393. LoopCopyDataInit:
  11394. adds r4, r0, r3
  11395. 80054c8: 18c4 adds r4, r0, r3
  11396. cmp r4, r1
  11397. 80054ca: 428c cmp r4, r1
  11398. bcc CopyDataInit
  11399. 80054cc: d3f9 bcc.n 80054c2 <CopyDataInit>
  11400. /* Zero fill the bss segment. */
  11401. ldr r2, =_sbss
  11402. 80054ce: 4a0a ldr r2, [pc, #40] @ (80054f8 <LoopFillZerobss+0x1e>)
  11403. ldr r4, =_ebss
  11404. 80054d0: 4c0a ldr r4, [pc, #40] @ (80054fc <LoopFillZerobss+0x22>)
  11405. movs r3, #0
  11406. 80054d2: 2300 movs r3, #0
  11407. b LoopFillZerobss
  11408. 80054d4: e001 b.n 80054da <LoopFillZerobss>
  11409. 080054d6 <FillZerobss>:
  11410. FillZerobss:
  11411. str r3, [r2]
  11412. 80054d6: 6013 str r3, [r2, #0]
  11413. adds r2, r2, #4
  11414. 80054d8: 3204 adds r2, #4
  11415. 080054da <LoopFillZerobss>:
  11416. LoopFillZerobss:
  11417. cmp r2, r4
  11418. 80054da: 42a2 cmp r2, r4
  11419. bcc FillZerobss
  11420. 80054dc: d3fb bcc.n 80054d6 <FillZerobss>
  11421. /* Call static constructors */
  11422. bl __libc_init_array
  11423. 80054de: f025 fc27 bl 802ad30 <__libc_init_array>
  11424. /* Call the application's entry point.*/
  11425. bl main
  11426. 80054e2: f7fc fc11 bl 8001d08 <main>
  11427. bx lr
  11428. 80054e6: 4770 bx lr
  11429. ldr sp, =_estack /* set stack pointer */
  11430. 80054e8: 24060000 .word 0x24060000
  11431. ldr r0, =_sdata
  11432. 80054ec: 24000000 .word 0x24000000
  11433. ldr r1, =_edata
  11434. 80054f0: 24000224 .word 0x24000224
  11435. ldr r2, =_sidata
  11436. 80054f4: 0803211c .word 0x0803211c
  11437. ldr r2, =_sbss
  11438. 80054f8: 24000224 .word 0x24000224
  11439. ldr r4, =_ebss
  11440. 80054fc: 2402b268 .word 0x2402b268
  11441. 08005500 <ADC3_IRQHandler>:
  11442. * @retval None
  11443. */
  11444. .section .text.Default_Handler,"ax",%progbits
  11445. Default_Handler:
  11446. Infinite_Loop:
  11447. b Infinite_Loop
  11448. 8005500: e7fe b.n 8005500 <ADC3_IRQHandler>
  11449. 08005502 <DP83848_RegisterBusIO>:
  11450. * @param ioctx: holds device IO functions.
  11451. * @retval DP83848_STATUS_OK if OK
  11452. * DP83848_STATUS_ERROR if missing mandatory function
  11453. */
  11454. int32_t DP83848_RegisterBusIO(dp83848_Object_t *pObj, dp83848_IOCtx_t *ioctx)
  11455. {
  11456. 8005502: b480 push {r7}
  11457. 8005504: b083 sub sp, #12
  11458. 8005506: af00 add r7, sp, #0
  11459. 8005508: 6078 str r0, [r7, #4]
  11460. 800550a: 6039 str r1, [r7, #0]
  11461. if(!pObj || !ioctx->ReadReg || !ioctx->WriteReg || !ioctx->GetTick)
  11462. 800550c: 687b ldr r3, [r7, #4]
  11463. 800550e: 2b00 cmp r3, #0
  11464. 8005510: d00b beq.n 800552a <DP83848_RegisterBusIO+0x28>
  11465. 8005512: 683b ldr r3, [r7, #0]
  11466. 8005514: 68db ldr r3, [r3, #12]
  11467. 8005516: 2b00 cmp r3, #0
  11468. 8005518: d007 beq.n 800552a <DP83848_RegisterBusIO+0x28>
  11469. 800551a: 683b ldr r3, [r7, #0]
  11470. 800551c: 689b ldr r3, [r3, #8]
  11471. 800551e: 2b00 cmp r3, #0
  11472. 8005520: d003 beq.n 800552a <DP83848_RegisterBusIO+0x28>
  11473. 8005522: 683b ldr r3, [r7, #0]
  11474. 8005524: 691b ldr r3, [r3, #16]
  11475. 8005526: 2b00 cmp r3, #0
  11476. 8005528: d102 bne.n 8005530 <DP83848_RegisterBusIO+0x2e>
  11477. {
  11478. return DP83848_STATUS_ERROR;
  11479. 800552a: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  11480. 800552e: e014 b.n 800555a <DP83848_RegisterBusIO+0x58>
  11481. }
  11482. pObj->IO.Init = ioctx->Init;
  11483. 8005530: 683b ldr r3, [r7, #0]
  11484. 8005532: 681a ldr r2, [r3, #0]
  11485. 8005534: 687b ldr r3, [r7, #4]
  11486. 8005536: 609a str r2, [r3, #8]
  11487. pObj->IO.DeInit = ioctx->DeInit;
  11488. 8005538: 683b ldr r3, [r7, #0]
  11489. 800553a: 685a ldr r2, [r3, #4]
  11490. 800553c: 687b ldr r3, [r7, #4]
  11491. 800553e: 60da str r2, [r3, #12]
  11492. pObj->IO.ReadReg = ioctx->ReadReg;
  11493. 8005540: 683b ldr r3, [r7, #0]
  11494. 8005542: 68da ldr r2, [r3, #12]
  11495. 8005544: 687b ldr r3, [r7, #4]
  11496. 8005546: 615a str r2, [r3, #20]
  11497. pObj->IO.WriteReg = ioctx->WriteReg;
  11498. 8005548: 683b ldr r3, [r7, #0]
  11499. 800554a: 689a ldr r2, [r3, #8]
  11500. 800554c: 687b ldr r3, [r7, #4]
  11501. 800554e: 611a str r2, [r3, #16]
  11502. pObj->IO.GetTick = ioctx->GetTick;
  11503. 8005550: 683b ldr r3, [r7, #0]
  11504. 8005552: 691a ldr r2, [r3, #16]
  11505. 8005554: 687b ldr r3, [r7, #4]
  11506. 8005556: 619a str r2, [r3, #24]
  11507. return DP83848_STATUS_OK;
  11508. 8005558: 2300 movs r3, #0
  11509. }
  11510. 800555a: 4618 mov r0, r3
  11511. 800555c: 370c adds r7, #12
  11512. 800555e: 46bd mov sp, r7
  11513. 8005560: f85d 7b04 ldr.w r7, [sp], #4
  11514. 8005564: 4770 bx lr
  11515. 08005566 <DP83848_Init>:
  11516. * @retval DP83848_STATUS_OK if OK
  11517. * DP83848_STATUS_ADDRESS_ERROR if cannot find device address
  11518. * DP83848_STATUS_READ_ERROR if connot read register
  11519. */
  11520. int32_t DP83848_Init(dp83848_Object_t *pObj)
  11521. {
  11522. 8005566: b580 push {r7, lr}
  11523. 8005568: b086 sub sp, #24
  11524. 800556a: af00 add r7, sp, #0
  11525. 800556c: 6078 str r0, [r7, #4]
  11526. uint32_t regvalue = 0, addr = 0;
  11527. 800556e: 2300 movs r3, #0
  11528. 8005570: 60fb str r3, [r7, #12]
  11529. 8005572: 2300 movs r3, #0
  11530. 8005574: 617b str r3, [r7, #20]
  11531. int32_t status = DP83848_STATUS_OK;
  11532. 8005576: 2300 movs r3, #0
  11533. 8005578: 613b str r3, [r7, #16]
  11534. if(pObj->Is_Initialized == 0)
  11535. 800557a: 687b ldr r3, [r7, #4]
  11536. 800557c: 685b ldr r3, [r3, #4]
  11537. 800557e: 2b00 cmp r3, #0
  11538. 8005580: d139 bne.n 80055f6 <DP83848_Init+0x90>
  11539. {
  11540. if(pObj->IO.Init != 0)
  11541. 8005582: 687b ldr r3, [r7, #4]
  11542. 8005584: 689b ldr r3, [r3, #8]
  11543. 8005586: 2b00 cmp r3, #0
  11544. 8005588: d002 beq.n 8005590 <DP83848_Init+0x2a>
  11545. {
  11546. /* GPIO and Clocks initialization */
  11547. pObj->IO.Init();
  11548. 800558a: 687b ldr r3, [r7, #4]
  11549. 800558c: 689b ldr r3, [r3, #8]
  11550. 800558e: 4798 blx r3
  11551. }
  11552. /* for later check */
  11553. pObj->DevAddr = DP83848_MAX_DEV_ADDR + 1;
  11554. 8005590: 687b ldr r3, [r7, #4]
  11555. 8005592: 2220 movs r2, #32
  11556. 8005594: 601a str r2, [r3, #0]
  11557. /* Get the device address from special mode register */
  11558. for(addr = 0; addr <= DP83848_MAX_DEV_ADDR; addr ++)
  11559. 8005596: 2300 movs r3, #0
  11560. 8005598: 617b str r3, [r7, #20]
  11561. 800559a: e01c b.n 80055d6 <DP83848_Init+0x70>
  11562. {
  11563. if(pObj->IO.ReadReg(addr, DP83848_SMR, &regvalue) < 0)
  11564. 800559c: 687b ldr r3, [r7, #4]
  11565. 800559e: 695b ldr r3, [r3, #20]
  11566. 80055a0: f107 020c add.w r2, r7, #12
  11567. 80055a4: 2119 movs r1, #25
  11568. 80055a6: 6978 ldr r0, [r7, #20]
  11569. 80055a8: 4798 blx r3
  11570. 80055aa: 4603 mov r3, r0
  11571. 80055ac: 2b00 cmp r3, #0
  11572. 80055ae: da03 bge.n 80055b8 <DP83848_Init+0x52>
  11573. {
  11574. status = DP83848_STATUS_READ_ERROR;
  11575. 80055b0: f06f 0304 mvn.w r3, #4
  11576. 80055b4: 613b str r3, [r7, #16]
  11577. /* Can't read from this device address
  11578. continue with next address */
  11579. continue;
  11580. 80055b6: e00b b.n 80055d0 <DP83848_Init+0x6a>
  11581. }
  11582. if((regvalue & DP83848_SMR_PHY_ADDR) == addr)
  11583. 80055b8: 68fb ldr r3, [r7, #12]
  11584. 80055ba: f003 031f and.w r3, r3, #31
  11585. 80055be: 697a ldr r2, [r7, #20]
  11586. 80055c0: 429a cmp r2, r3
  11587. 80055c2: d105 bne.n 80055d0 <DP83848_Init+0x6a>
  11588. {
  11589. pObj->DevAddr = addr;
  11590. 80055c4: 687b ldr r3, [r7, #4]
  11591. 80055c6: 697a ldr r2, [r7, #20]
  11592. 80055c8: 601a str r2, [r3, #0]
  11593. status = DP83848_STATUS_OK;
  11594. 80055ca: 2300 movs r3, #0
  11595. 80055cc: 613b str r3, [r7, #16]
  11596. break;
  11597. 80055ce: e005 b.n 80055dc <DP83848_Init+0x76>
  11598. for(addr = 0; addr <= DP83848_MAX_DEV_ADDR; addr ++)
  11599. 80055d0: 697b ldr r3, [r7, #20]
  11600. 80055d2: 3301 adds r3, #1
  11601. 80055d4: 617b str r3, [r7, #20]
  11602. 80055d6: 697b ldr r3, [r7, #20]
  11603. 80055d8: 2b1f cmp r3, #31
  11604. 80055da: d9df bls.n 800559c <DP83848_Init+0x36>
  11605. }
  11606. }
  11607. if(pObj->DevAddr > DP83848_MAX_DEV_ADDR)
  11608. 80055dc: 687b ldr r3, [r7, #4]
  11609. 80055de: 681b ldr r3, [r3, #0]
  11610. 80055e0: 2b1f cmp r3, #31
  11611. 80055e2: d902 bls.n 80055ea <DP83848_Init+0x84>
  11612. {
  11613. status = DP83848_STATUS_ADDRESS_ERROR;
  11614. 80055e4: f06f 0302 mvn.w r3, #2
  11615. 80055e8: 613b str r3, [r7, #16]
  11616. }
  11617. /* if device address is matched */
  11618. if(status == DP83848_STATUS_OK)
  11619. 80055ea: 693b ldr r3, [r7, #16]
  11620. 80055ec: 2b00 cmp r3, #0
  11621. 80055ee: d102 bne.n 80055f6 <DP83848_Init+0x90>
  11622. {
  11623. pObj->Is_Initialized = 1;
  11624. 80055f0: 687b ldr r3, [r7, #4]
  11625. 80055f2: 2201 movs r2, #1
  11626. 80055f4: 605a str r2, [r3, #4]
  11627. }
  11628. }
  11629. return status;
  11630. 80055f6: 693b ldr r3, [r7, #16]
  11631. }
  11632. 80055f8: 4618 mov r0, r3
  11633. 80055fa: 3718 adds r7, #24
  11634. 80055fc: 46bd mov sp, r7
  11635. 80055fe: bd80 pop {r7, pc}
  11636. 08005600 <DP83848_GetLinkState>:
  11637. * DP83848_STATUS_10MBITS_HALFDUPLEX if 10Mb/s HD
  11638. * DP83848_STATUS_READ_ERROR if connot read register
  11639. * DP83848_STATUS_WRITE_ERROR if connot write to register
  11640. */
  11641. int32_t DP83848_GetLinkState(dp83848_Object_t *pObj)
  11642. {
  11643. 8005600: b580 push {r7, lr}
  11644. 8005602: b084 sub sp, #16
  11645. 8005604: af00 add r7, sp, #0
  11646. 8005606: 6078 str r0, [r7, #4]
  11647. uint32_t readval = 0;
  11648. 8005608: 2300 movs r3, #0
  11649. 800560a: 60fb str r3, [r7, #12]
  11650. /* Read Status register */
  11651. if(pObj->IO.ReadReg(pObj->DevAddr, DP83848_BSR, &readval) < 0)
  11652. 800560c: 687b ldr r3, [r7, #4]
  11653. 800560e: 695b ldr r3, [r3, #20]
  11654. 8005610: 687a ldr r2, [r7, #4]
  11655. 8005612: 6810 ldr r0, [r2, #0]
  11656. 8005614: f107 020c add.w r2, r7, #12
  11657. 8005618: 2101 movs r1, #1
  11658. 800561a: 4798 blx r3
  11659. 800561c: 4603 mov r3, r0
  11660. 800561e: 2b00 cmp r3, #0
  11661. 8005620: da02 bge.n 8005628 <DP83848_GetLinkState+0x28>
  11662. {
  11663. return DP83848_STATUS_READ_ERROR;
  11664. 8005622: f06f 0304 mvn.w r3, #4
  11665. 8005626: e06e b.n 8005706 <DP83848_GetLinkState+0x106>
  11666. }
  11667. /* Read Status register again */
  11668. if(pObj->IO.ReadReg(pObj->DevAddr, DP83848_BSR, &readval) < 0)
  11669. 8005628: 687b ldr r3, [r7, #4]
  11670. 800562a: 695b ldr r3, [r3, #20]
  11671. 800562c: 687a ldr r2, [r7, #4]
  11672. 800562e: 6810 ldr r0, [r2, #0]
  11673. 8005630: f107 020c add.w r2, r7, #12
  11674. 8005634: 2101 movs r1, #1
  11675. 8005636: 4798 blx r3
  11676. 8005638: 4603 mov r3, r0
  11677. 800563a: 2b00 cmp r3, #0
  11678. 800563c: da02 bge.n 8005644 <DP83848_GetLinkState+0x44>
  11679. {
  11680. return DP83848_STATUS_READ_ERROR;
  11681. 800563e: f06f 0304 mvn.w r3, #4
  11682. 8005642: e060 b.n 8005706 <DP83848_GetLinkState+0x106>
  11683. }
  11684. if((readval & DP83848_BSR_LINK_STATUS) == 0)
  11685. 8005644: 68fb ldr r3, [r7, #12]
  11686. 8005646: f003 0304 and.w r3, r3, #4
  11687. 800564a: 2b00 cmp r3, #0
  11688. 800564c: d101 bne.n 8005652 <DP83848_GetLinkState+0x52>
  11689. {
  11690. /* Return Link Down status */
  11691. return DP83848_STATUS_LINK_DOWN;
  11692. 800564e: 2301 movs r3, #1
  11693. 8005650: e059 b.n 8005706 <DP83848_GetLinkState+0x106>
  11694. }
  11695. /* Check Auto negotiaition */
  11696. if(pObj->IO.ReadReg(pObj->DevAddr, DP83848_BCR, &readval) < 0)
  11697. 8005652: 687b ldr r3, [r7, #4]
  11698. 8005654: 695b ldr r3, [r3, #20]
  11699. 8005656: 687a ldr r2, [r7, #4]
  11700. 8005658: 6810 ldr r0, [r2, #0]
  11701. 800565a: f107 020c add.w r2, r7, #12
  11702. 800565e: 2100 movs r1, #0
  11703. 8005660: 4798 blx r3
  11704. 8005662: 4603 mov r3, r0
  11705. 8005664: 2b00 cmp r3, #0
  11706. 8005666: da02 bge.n 800566e <DP83848_GetLinkState+0x6e>
  11707. {
  11708. return DP83848_STATUS_READ_ERROR;
  11709. 8005668: f06f 0304 mvn.w r3, #4
  11710. 800566c: e04b b.n 8005706 <DP83848_GetLinkState+0x106>
  11711. }
  11712. if((readval & DP83848_BCR_AUTONEGO_EN) != DP83848_BCR_AUTONEGO_EN)
  11713. 800566e: 68fb ldr r3, [r7, #12]
  11714. 8005670: f403 5380 and.w r3, r3, #4096 @ 0x1000
  11715. 8005674: 2b00 cmp r3, #0
  11716. 8005676: d11b bne.n 80056b0 <DP83848_GetLinkState+0xb0>
  11717. {
  11718. if(((readval & DP83848_BCR_SPEED_SELECT) == DP83848_BCR_SPEED_SELECT) && ((readval & DP83848_BCR_DUPLEX_MODE) == DP83848_BCR_DUPLEX_MODE))
  11719. 8005678: 68fb ldr r3, [r7, #12]
  11720. 800567a: f403 5300 and.w r3, r3, #8192 @ 0x2000
  11721. 800567e: 2b00 cmp r3, #0
  11722. 8005680: d006 beq.n 8005690 <DP83848_GetLinkState+0x90>
  11723. 8005682: 68fb ldr r3, [r7, #12]
  11724. 8005684: f403 7380 and.w r3, r3, #256 @ 0x100
  11725. 8005688: 2b00 cmp r3, #0
  11726. 800568a: d001 beq.n 8005690 <DP83848_GetLinkState+0x90>
  11727. {
  11728. return DP83848_STATUS_100MBITS_FULLDUPLEX;
  11729. 800568c: 2302 movs r3, #2
  11730. 800568e: e03a b.n 8005706 <DP83848_GetLinkState+0x106>
  11731. }
  11732. else if ((readval & DP83848_BCR_SPEED_SELECT) == DP83848_BCR_SPEED_SELECT)
  11733. 8005690: 68fb ldr r3, [r7, #12]
  11734. 8005692: f403 5300 and.w r3, r3, #8192 @ 0x2000
  11735. 8005696: 2b00 cmp r3, #0
  11736. 8005698: d001 beq.n 800569e <DP83848_GetLinkState+0x9e>
  11737. {
  11738. return DP83848_STATUS_100MBITS_HALFDUPLEX;
  11739. 800569a: 2303 movs r3, #3
  11740. 800569c: e033 b.n 8005706 <DP83848_GetLinkState+0x106>
  11741. }
  11742. else if ((readval & DP83848_BCR_DUPLEX_MODE) == DP83848_BCR_DUPLEX_MODE)
  11743. 800569e: 68fb ldr r3, [r7, #12]
  11744. 80056a0: f403 7380 and.w r3, r3, #256 @ 0x100
  11745. 80056a4: 2b00 cmp r3, #0
  11746. 80056a6: d001 beq.n 80056ac <DP83848_GetLinkState+0xac>
  11747. {
  11748. return DP83848_STATUS_10MBITS_FULLDUPLEX;
  11749. 80056a8: 2304 movs r3, #4
  11750. 80056aa: e02c b.n 8005706 <DP83848_GetLinkState+0x106>
  11751. }
  11752. else
  11753. {
  11754. return DP83848_STATUS_10MBITS_HALFDUPLEX;
  11755. 80056ac: 2305 movs r3, #5
  11756. 80056ae: e02a b.n 8005706 <DP83848_GetLinkState+0x106>
  11757. }
  11758. }
  11759. else /* Auto Nego enabled */
  11760. {
  11761. if(pObj->IO.ReadReg(pObj->DevAddr, DP83848_PHYSCSR, &readval) < 0)
  11762. 80056b0: 687b ldr r3, [r7, #4]
  11763. 80056b2: 695b ldr r3, [r3, #20]
  11764. 80056b4: 687a ldr r2, [r7, #4]
  11765. 80056b6: 6810 ldr r0, [r2, #0]
  11766. 80056b8: f107 020c add.w r2, r7, #12
  11767. 80056bc: 2110 movs r1, #16
  11768. 80056be: 4798 blx r3
  11769. 80056c0: 4603 mov r3, r0
  11770. 80056c2: 2b00 cmp r3, #0
  11771. 80056c4: da02 bge.n 80056cc <DP83848_GetLinkState+0xcc>
  11772. {
  11773. return DP83848_STATUS_READ_ERROR;
  11774. 80056c6: f06f 0304 mvn.w r3, #4
  11775. 80056ca: e01c b.n 8005706 <DP83848_GetLinkState+0x106>
  11776. }
  11777. /* Check if auto nego not done */
  11778. if((readval & DP83848_PHYSCSR_AUTONEGO_DONE) == 0)
  11779. 80056cc: 68fb ldr r3, [r7, #12]
  11780. 80056ce: f003 0310 and.w r3, r3, #16
  11781. 80056d2: 2b00 cmp r3, #0
  11782. 80056d4: d101 bne.n 80056da <DP83848_GetLinkState+0xda>
  11783. {
  11784. return DP83848_STATUS_AUTONEGO_NOTDONE;
  11785. 80056d6: 2306 movs r3, #6
  11786. 80056d8: e015 b.n 8005706 <DP83848_GetLinkState+0x106>
  11787. }
  11788. if((readval & DP83848_PHYSCSR_HCDSPEEDMASK) == DP83848_PHYSCSR_100BTX_FD)
  11789. 80056da: 68fb ldr r3, [r7, #12]
  11790. 80056dc: f003 0306 and.w r3, r3, #6
  11791. 80056e0: 2b04 cmp r3, #4
  11792. 80056e2: d101 bne.n 80056e8 <DP83848_GetLinkState+0xe8>
  11793. {
  11794. return DP83848_STATUS_100MBITS_FULLDUPLEX;
  11795. 80056e4: 2302 movs r3, #2
  11796. 80056e6: e00e b.n 8005706 <DP83848_GetLinkState+0x106>
  11797. }
  11798. else if ((readval & DP83848_PHYSCSR_HCDSPEEDMASK) == DP83848_PHYSCSR_100BTX_HD)
  11799. 80056e8: 68fb ldr r3, [r7, #12]
  11800. 80056ea: f003 0306 and.w r3, r3, #6
  11801. 80056ee: 2b00 cmp r3, #0
  11802. 80056f0: d101 bne.n 80056f6 <DP83848_GetLinkState+0xf6>
  11803. {
  11804. return DP83848_STATUS_100MBITS_HALFDUPLEX;
  11805. 80056f2: 2303 movs r3, #3
  11806. 80056f4: e007 b.n 8005706 <DP83848_GetLinkState+0x106>
  11807. }
  11808. else if ((readval & DP83848_PHYSCSR_HCDSPEEDMASK) == DP83848_PHYSCSR_10BT_FD)
  11809. 80056f6: 68fb ldr r3, [r7, #12]
  11810. 80056f8: f003 0306 and.w r3, r3, #6
  11811. 80056fc: 2b06 cmp r3, #6
  11812. 80056fe: d101 bne.n 8005704 <DP83848_GetLinkState+0x104>
  11813. {
  11814. return DP83848_STATUS_10MBITS_FULLDUPLEX;
  11815. 8005700: 2304 movs r3, #4
  11816. 8005702: e000 b.n 8005706 <DP83848_GetLinkState+0x106>
  11817. }
  11818. else
  11819. {
  11820. return DP83848_STATUS_10MBITS_HALFDUPLEX;
  11821. 8005704: 2305 movs r3, #5
  11822. }
  11823. }
  11824. }
  11825. 8005706: 4618 mov r0, r3
  11826. 8005708: 3710 adds r7, #16
  11827. 800570a: 46bd mov sp, r7
  11828. 800570c: bd80 pop {r7, pc}
  11829. ...
  11830. 08005710 <HAL_Init>:
  11831. * need to ensure that the SysTick time base is always set to 1 millisecond
  11832. * to have correct HAL operation.
  11833. * @retval HAL status
  11834. */
  11835. HAL_StatusTypeDef HAL_Init(void)
  11836. {
  11837. 8005710: b580 push {r7, lr}
  11838. 8005712: b082 sub sp, #8
  11839. 8005714: af00 add r7, sp, #0
  11840. __HAL_ART_CONFIG_BASE_ADDRESS(0x08100000UL); /* Configure the Cortex-M4 ART Base address to the Flash Bank 2 : */
  11841. __HAL_ART_ENABLE(); /* Enable the Cortex-M4 ART */
  11842. #endif /* DUAL_CORE && CORE_CM4 */
  11843. /* Set Interrupt Group Priority */
  11844. HAL_NVIC_SetPriorityGrouping(NVIC_PRIORITYGROUP_4);
  11845. 8005716: 2003 movs r0, #3
  11846. 8005718: f000 f947 bl 80059aa <HAL_NVIC_SetPriorityGrouping>
  11847. /* Update the SystemCoreClock global variable */
  11848. #if defined(RCC_D1CFGR_D1CPRE)
  11849. common_system_clock = HAL_RCC_GetSysClockFreq() >> ((D1CorePrescTable[(RCC->D1CFGR & RCC_D1CFGR_D1CPRE)>> RCC_D1CFGR_D1CPRE_Pos]) & 0x1FU);
  11850. 800571c: f005 fcb4 bl 800b088 <HAL_RCC_GetSysClockFreq>
  11851. 8005720: 4602 mov r2, r0
  11852. 8005722: 4b15 ldr r3, [pc, #84] @ (8005778 <HAL_Init+0x68>)
  11853. 8005724: 699b ldr r3, [r3, #24]
  11854. 8005726: 0a1b lsrs r3, r3, #8
  11855. 8005728: f003 030f and.w r3, r3, #15
  11856. 800572c: 4913 ldr r1, [pc, #76] @ (800577c <HAL_Init+0x6c>)
  11857. 800572e: 5ccb ldrb r3, [r1, r3]
  11858. 8005730: f003 031f and.w r3, r3, #31
  11859. 8005734: fa22 f303 lsr.w r3, r2, r3
  11860. 8005738: 607b str r3, [r7, #4]
  11861. common_system_clock = HAL_RCC_GetSysClockFreq() >> ((D1CorePrescTable[(RCC->CDCFGR1 & RCC_CDCFGR1_CDCPRE)>> RCC_CDCFGR1_CDCPRE_Pos]) & 0x1FU);
  11862. #endif
  11863. /* Update the SystemD2Clock global variable */
  11864. #if defined(RCC_D1CFGR_HPRE)
  11865. SystemD2Clock = (common_system_clock >> ((D1CorePrescTable[(RCC->D1CFGR & RCC_D1CFGR_HPRE)>> RCC_D1CFGR_HPRE_Pos]) & 0x1FU));
  11866. 800573a: 4b0f ldr r3, [pc, #60] @ (8005778 <HAL_Init+0x68>)
  11867. 800573c: 699b ldr r3, [r3, #24]
  11868. 800573e: f003 030f and.w r3, r3, #15
  11869. 8005742: 4a0e ldr r2, [pc, #56] @ (800577c <HAL_Init+0x6c>)
  11870. 8005744: 5cd3 ldrb r3, [r2, r3]
  11871. 8005746: f003 031f and.w r3, r3, #31
  11872. 800574a: 687a ldr r2, [r7, #4]
  11873. 800574c: fa22 f303 lsr.w r3, r2, r3
  11874. 8005750: 4a0b ldr r2, [pc, #44] @ (8005780 <HAL_Init+0x70>)
  11875. 8005752: 6013 str r3, [r2, #0]
  11876. #endif
  11877. #if defined(DUAL_CORE) && defined(CORE_CM4)
  11878. SystemCoreClock = SystemD2Clock;
  11879. #else
  11880. SystemCoreClock = common_system_clock;
  11881. 8005754: 4a0b ldr r2, [pc, #44] @ (8005784 <HAL_Init+0x74>)
  11882. 8005756: 687b ldr r3, [r7, #4]
  11883. 8005758: 6013 str r3, [r2, #0]
  11884. #endif /* DUAL_CORE && CORE_CM4 */
  11885. /* Use systick as time base source and configure 1ms tick (default clock after Reset is HSI) */
  11886. if(HAL_InitTick(TICK_INT_PRIORITY) != HAL_OK)
  11887. 800575a: 200f movs r0, #15
  11888. 800575c: f7fe fc2e bl 8003fbc <HAL_InitTick>
  11889. 8005760: 4603 mov r3, r0
  11890. 8005762: 2b00 cmp r3, #0
  11891. 8005764: d001 beq.n 800576a <HAL_Init+0x5a>
  11892. {
  11893. return HAL_ERROR;
  11894. 8005766: 2301 movs r3, #1
  11895. 8005768: e002 b.n 8005770 <HAL_Init+0x60>
  11896. }
  11897. /* Init the low level hardware */
  11898. HAL_MspInit();
  11899. 800576a: f7fe f917 bl 800399c <HAL_MspInit>
  11900. /* Return function status */
  11901. return HAL_OK;
  11902. 800576e: 2300 movs r3, #0
  11903. }
  11904. 8005770: 4618 mov r0, r3
  11905. 8005772: 3708 adds r7, #8
  11906. 8005774: 46bd mov sp, r7
  11907. 8005776: bd80 pop {r7, pc}
  11908. 8005778: 58024400 .word 0x58024400
  11909. 800577c: 08031a8c .word 0x08031a8c
  11910. 8005780: 24000010 .word 0x24000010
  11911. 8005784: 2400000c .word 0x2400000c
  11912. 08005788 <HAL_IncTick>:
  11913. * @note This function is declared as __weak to be overwritten in case of other
  11914. * implementations in user file.
  11915. * @retval None
  11916. */
  11917. __weak void HAL_IncTick(void)
  11918. {
  11919. 8005788: b480 push {r7}
  11920. 800578a: af00 add r7, sp, #0
  11921. uwTick += (uint32_t)uwTickFreq;
  11922. 800578c: 4b06 ldr r3, [pc, #24] @ (80057a8 <HAL_IncTick+0x20>)
  11923. 800578e: 781b ldrb r3, [r3, #0]
  11924. 8005790: 461a mov r2, r3
  11925. 8005792: 4b06 ldr r3, [pc, #24] @ (80057ac <HAL_IncTick+0x24>)
  11926. 8005794: 681b ldr r3, [r3, #0]
  11927. 8005796: 4413 add r3, r2
  11928. 8005798: 4a04 ldr r2, [pc, #16] @ (80057ac <HAL_IncTick+0x24>)
  11929. 800579a: 6013 str r3, [r2, #0]
  11930. }
  11931. 800579c: bf00 nop
  11932. 800579e: 46bd mov sp, r7
  11933. 80057a0: f85d 7b04 ldr.w r7, [sp], #4
  11934. 80057a4: 4770 bx lr
  11935. 80057a6: bf00 nop
  11936. 80057a8: 24000030 .word 0x24000030
  11937. 80057ac: 24002250 .word 0x24002250
  11938. 080057b0 <HAL_GetTick>:
  11939. * @note This function is declared as __weak to be overwritten in case of other
  11940. * implementations in user file.
  11941. * @retval tick value
  11942. */
  11943. __weak uint32_t HAL_GetTick(void)
  11944. {
  11945. 80057b0: b480 push {r7}
  11946. 80057b2: af00 add r7, sp, #0
  11947. return uwTick;
  11948. 80057b4: 4b03 ldr r3, [pc, #12] @ (80057c4 <HAL_GetTick+0x14>)
  11949. 80057b6: 681b ldr r3, [r3, #0]
  11950. }
  11951. 80057b8: 4618 mov r0, r3
  11952. 80057ba: 46bd mov sp, r7
  11953. 80057bc: f85d 7b04 ldr.w r7, [sp], #4
  11954. 80057c0: 4770 bx lr
  11955. 80057c2: bf00 nop
  11956. 80057c4: 24002250 .word 0x24002250
  11957. 080057c8 <HAL_Delay>:
  11958. * implementations in user file.
  11959. * @param Delay specifies the delay time length, in milliseconds.
  11960. * @retval None
  11961. */
  11962. __weak void HAL_Delay(uint32_t Delay)
  11963. {
  11964. 80057c8: b580 push {r7, lr}
  11965. 80057ca: b084 sub sp, #16
  11966. 80057cc: af00 add r7, sp, #0
  11967. 80057ce: 6078 str r0, [r7, #4]
  11968. uint32_t tickstart = HAL_GetTick();
  11969. 80057d0: f7ff ffee bl 80057b0 <HAL_GetTick>
  11970. 80057d4: 60b8 str r0, [r7, #8]
  11971. uint32_t wait = Delay;
  11972. 80057d6: 687b ldr r3, [r7, #4]
  11973. 80057d8: 60fb str r3, [r7, #12]
  11974. /* Add a freq to guarantee minimum wait */
  11975. if (wait < HAL_MAX_DELAY)
  11976. 80057da: 68fb ldr r3, [r7, #12]
  11977. 80057dc: f1b3 3fff cmp.w r3, #4294967295 @ 0xffffffff
  11978. 80057e0: d005 beq.n 80057ee <HAL_Delay+0x26>
  11979. {
  11980. wait += (uint32_t)(uwTickFreq);
  11981. 80057e2: 4b0a ldr r3, [pc, #40] @ (800580c <HAL_Delay+0x44>)
  11982. 80057e4: 781b ldrb r3, [r3, #0]
  11983. 80057e6: 461a mov r2, r3
  11984. 80057e8: 68fb ldr r3, [r7, #12]
  11985. 80057ea: 4413 add r3, r2
  11986. 80057ec: 60fb str r3, [r7, #12]
  11987. }
  11988. while ((HAL_GetTick() - tickstart) < wait)
  11989. 80057ee: bf00 nop
  11990. 80057f0: f7ff ffde bl 80057b0 <HAL_GetTick>
  11991. 80057f4: 4602 mov r2, r0
  11992. 80057f6: 68bb ldr r3, [r7, #8]
  11993. 80057f8: 1ad3 subs r3, r2, r3
  11994. 80057fa: 68fa ldr r2, [r7, #12]
  11995. 80057fc: 429a cmp r2, r3
  11996. 80057fe: d8f7 bhi.n 80057f0 <HAL_Delay+0x28>
  11997. {
  11998. }
  11999. }
  12000. 8005800: bf00 nop
  12001. 8005802: bf00 nop
  12002. 8005804: 3710 adds r7, #16
  12003. 8005806: 46bd mov sp, r7
  12004. 8005808: bd80 pop {r7, pc}
  12005. 800580a: bf00 nop
  12006. 800580c: 24000030 .word 0x24000030
  12007. 08005810 <HAL_GetREVID>:
  12008. /**
  12009. * @brief Returns the device revision identifier.
  12010. * @retval Device revision identifier
  12011. */
  12012. uint32_t HAL_GetREVID(void)
  12013. {
  12014. 8005810: b480 push {r7}
  12015. 8005812: af00 add r7, sp, #0
  12016. return((DBGMCU->IDCODE) >> 16);
  12017. 8005814: 4b03 ldr r3, [pc, #12] @ (8005824 <HAL_GetREVID+0x14>)
  12018. 8005816: 681b ldr r3, [r3, #0]
  12019. 8005818: 0c1b lsrs r3, r3, #16
  12020. }
  12021. 800581a: 4618 mov r0, r3
  12022. 800581c: 46bd mov sp, r7
  12023. 800581e: f85d 7b04 ldr.w r7, [sp], #4
  12024. 8005822: 4770 bx lr
  12025. 8005824: 5c001000 .word 0x5c001000
  12026. 08005828 <HAL_SYSCFG_ETHInterfaceSelect>:
  12027. * @arg SYSCFG_ETH_MII : Select the Media Independent Interface
  12028. * @arg SYSCFG_ETH_RMII: Select the Reduced Media Independent Interface
  12029. * @retval None
  12030. */
  12031. void HAL_SYSCFG_ETHInterfaceSelect(uint32_t SYSCFG_ETHInterface)
  12032. {
  12033. 8005828: b480 push {r7}
  12034. 800582a: b083 sub sp, #12
  12035. 800582c: af00 add r7, sp, #0
  12036. 800582e: 6078 str r0, [r7, #4]
  12037. /* Check the parameter */
  12038. assert_param(IS_SYSCFG_ETHERNET_CONFIG(SYSCFG_ETHInterface));
  12039. MODIFY_REG(SYSCFG->PMCR, SYSCFG_PMCR_EPIS_SEL, (uint32_t)(SYSCFG_ETHInterface));
  12040. 8005830: 4b06 ldr r3, [pc, #24] @ (800584c <HAL_SYSCFG_ETHInterfaceSelect+0x24>)
  12041. 8005832: 685b ldr r3, [r3, #4]
  12042. 8005834: f423 0260 bic.w r2, r3, #14680064 @ 0xe00000
  12043. 8005838: 4904 ldr r1, [pc, #16] @ (800584c <HAL_SYSCFG_ETHInterfaceSelect+0x24>)
  12044. 800583a: 687b ldr r3, [r7, #4]
  12045. 800583c: 4313 orrs r3, r2
  12046. 800583e: 604b str r3, [r1, #4]
  12047. }
  12048. 8005840: bf00 nop
  12049. 8005842: 370c adds r7, #12
  12050. 8005844: 46bd mov sp, r7
  12051. 8005846: f85d 7b04 ldr.w r7, [sp], #4
  12052. 800584a: 4770 bx lr
  12053. 800584c: 58000400 .word 0x58000400
  12054. 08005850 <__NVIC_SetPriorityGrouping>:
  12055. {
  12056. 8005850: b480 push {r7}
  12057. 8005852: b085 sub sp, #20
  12058. 8005854: af00 add r7, sp, #0
  12059. 8005856: 6078 str r0, [r7, #4]
  12060. uint32_t PriorityGroupTmp = (PriorityGroup & (uint32_t)0x07UL); /* only values 0..7 are used */
  12061. 8005858: 687b ldr r3, [r7, #4]
  12062. 800585a: f003 0307 and.w r3, r3, #7
  12063. 800585e: 60fb str r3, [r7, #12]
  12064. reg_value = SCB->AIRCR; /* read old register configuration */
  12065. 8005860: 4b0b ldr r3, [pc, #44] @ (8005890 <__NVIC_SetPriorityGrouping+0x40>)
  12066. 8005862: 68db ldr r3, [r3, #12]
  12067. 8005864: 60bb str r3, [r7, #8]
  12068. reg_value &= ~((uint32_t)(SCB_AIRCR_VECTKEY_Msk | SCB_AIRCR_PRIGROUP_Msk)); /* clear bits to change */
  12069. 8005866: 68ba ldr r2, [r7, #8]
  12070. 8005868: f64f 03ff movw r3, #63743 @ 0xf8ff
  12071. 800586c: 4013 ands r3, r2
  12072. 800586e: 60bb str r3, [r7, #8]
  12073. (PriorityGroupTmp << SCB_AIRCR_PRIGROUP_Pos) ); /* Insert write key and priority group */
  12074. 8005870: 68fb ldr r3, [r7, #12]
  12075. 8005872: 021a lsls r2, r3, #8
  12076. ((uint32_t)0x5FAUL << SCB_AIRCR_VECTKEY_Pos) |
  12077. 8005874: 68bb ldr r3, [r7, #8]
  12078. 8005876: 431a orrs r2, r3
  12079. reg_value = (reg_value |
  12080. 8005878: 4b06 ldr r3, [pc, #24] @ (8005894 <__NVIC_SetPriorityGrouping+0x44>)
  12081. 800587a: 4313 orrs r3, r2
  12082. 800587c: 60bb str r3, [r7, #8]
  12083. SCB->AIRCR = reg_value;
  12084. 800587e: 4a04 ldr r2, [pc, #16] @ (8005890 <__NVIC_SetPriorityGrouping+0x40>)
  12085. 8005880: 68bb ldr r3, [r7, #8]
  12086. 8005882: 60d3 str r3, [r2, #12]
  12087. }
  12088. 8005884: bf00 nop
  12089. 8005886: 3714 adds r7, #20
  12090. 8005888: 46bd mov sp, r7
  12091. 800588a: f85d 7b04 ldr.w r7, [sp], #4
  12092. 800588e: 4770 bx lr
  12093. 8005890: e000ed00 .word 0xe000ed00
  12094. 8005894: 05fa0000 .word 0x05fa0000
  12095. 08005898 <__NVIC_GetPriorityGrouping>:
  12096. {
  12097. 8005898: b480 push {r7}
  12098. 800589a: af00 add r7, sp, #0
  12099. return ((uint32_t)((SCB->AIRCR & SCB_AIRCR_PRIGROUP_Msk) >> SCB_AIRCR_PRIGROUP_Pos));
  12100. 800589c: 4b04 ldr r3, [pc, #16] @ (80058b0 <__NVIC_GetPriorityGrouping+0x18>)
  12101. 800589e: 68db ldr r3, [r3, #12]
  12102. 80058a0: 0a1b lsrs r3, r3, #8
  12103. 80058a2: f003 0307 and.w r3, r3, #7
  12104. }
  12105. 80058a6: 4618 mov r0, r3
  12106. 80058a8: 46bd mov sp, r7
  12107. 80058aa: f85d 7b04 ldr.w r7, [sp], #4
  12108. 80058ae: 4770 bx lr
  12109. 80058b0: e000ed00 .word 0xe000ed00
  12110. 080058b4 <__NVIC_EnableIRQ>:
  12111. {
  12112. 80058b4: b480 push {r7}
  12113. 80058b6: b083 sub sp, #12
  12114. 80058b8: af00 add r7, sp, #0
  12115. 80058ba: 4603 mov r3, r0
  12116. 80058bc: 80fb strh r3, [r7, #6]
  12117. if ((int32_t)(IRQn) >= 0)
  12118. 80058be: f9b7 3006 ldrsh.w r3, [r7, #6]
  12119. 80058c2: 2b00 cmp r3, #0
  12120. 80058c4: db0b blt.n 80058de <__NVIC_EnableIRQ+0x2a>
  12121. NVIC->ISER[(((uint32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL));
  12122. 80058c6: 88fb ldrh r3, [r7, #6]
  12123. 80058c8: f003 021f and.w r2, r3, #31
  12124. 80058cc: 4907 ldr r1, [pc, #28] @ (80058ec <__NVIC_EnableIRQ+0x38>)
  12125. 80058ce: f9b7 3006 ldrsh.w r3, [r7, #6]
  12126. 80058d2: 095b lsrs r3, r3, #5
  12127. 80058d4: 2001 movs r0, #1
  12128. 80058d6: fa00 f202 lsl.w r2, r0, r2
  12129. 80058da: f841 2023 str.w r2, [r1, r3, lsl #2]
  12130. }
  12131. 80058de: bf00 nop
  12132. 80058e0: 370c adds r7, #12
  12133. 80058e2: 46bd mov sp, r7
  12134. 80058e4: f85d 7b04 ldr.w r7, [sp], #4
  12135. 80058e8: 4770 bx lr
  12136. 80058ea: bf00 nop
  12137. 80058ec: e000e100 .word 0xe000e100
  12138. 080058f0 <__NVIC_SetPriority>:
  12139. {
  12140. 80058f0: b480 push {r7}
  12141. 80058f2: b083 sub sp, #12
  12142. 80058f4: af00 add r7, sp, #0
  12143. 80058f6: 4603 mov r3, r0
  12144. 80058f8: 6039 str r1, [r7, #0]
  12145. 80058fa: 80fb strh r3, [r7, #6]
  12146. if ((int32_t)(IRQn) >= 0)
  12147. 80058fc: f9b7 3006 ldrsh.w r3, [r7, #6]
  12148. 8005900: 2b00 cmp r3, #0
  12149. 8005902: db0a blt.n 800591a <__NVIC_SetPriority+0x2a>
  12150. NVIC->IP[((uint32_t)IRQn)] = (uint8_t)((priority << (8U - __NVIC_PRIO_BITS)) & (uint32_t)0xFFUL);
  12151. 8005904: 683b ldr r3, [r7, #0]
  12152. 8005906: b2da uxtb r2, r3
  12153. 8005908: 490c ldr r1, [pc, #48] @ (800593c <__NVIC_SetPriority+0x4c>)
  12154. 800590a: f9b7 3006 ldrsh.w r3, [r7, #6]
  12155. 800590e: 0112 lsls r2, r2, #4
  12156. 8005910: b2d2 uxtb r2, r2
  12157. 8005912: 440b add r3, r1
  12158. 8005914: f883 2300 strb.w r2, [r3, #768] @ 0x300
  12159. }
  12160. 8005918: e00a b.n 8005930 <__NVIC_SetPriority+0x40>
  12161. SCB->SHPR[(((uint32_t)IRQn) & 0xFUL)-4UL] = (uint8_t)((priority << (8U - __NVIC_PRIO_BITS)) & (uint32_t)0xFFUL);
  12162. 800591a: 683b ldr r3, [r7, #0]
  12163. 800591c: b2da uxtb r2, r3
  12164. 800591e: 4908 ldr r1, [pc, #32] @ (8005940 <__NVIC_SetPriority+0x50>)
  12165. 8005920: 88fb ldrh r3, [r7, #6]
  12166. 8005922: f003 030f and.w r3, r3, #15
  12167. 8005926: 3b04 subs r3, #4
  12168. 8005928: 0112 lsls r2, r2, #4
  12169. 800592a: b2d2 uxtb r2, r2
  12170. 800592c: 440b add r3, r1
  12171. 800592e: 761a strb r2, [r3, #24]
  12172. }
  12173. 8005930: bf00 nop
  12174. 8005932: 370c adds r7, #12
  12175. 8005934: 46bd mov sp, r7
  12176. 8005936: f85d 7b04 ldr.w r7, [sp], #4
  12177. 800593a: 4770 bx lr
  12178. 800593c: e000e100 .word 0xe000e100
  12179. 8005940: e000ed00 .word 0xe000ed00
  12180. 08005944 <NVIC_EncodePriority>:
  12181. {
  12182. 8005944: b480 push {r7}
  12183. 8005946: b089 sub sp, #36 @ 0x24
  12184. 8005948: af00 add r7, sp, #0
  12185. 800594a: 60f8 str r0, [r7, #12]
  12186. 800594c: 60b9 str r1, [r7, #8]
  12187. 800594e: 607a str r2, [r7, #4]
  12188. uint32_t PriorityGroupTmp = (PriorityGroup & (uint32_t)0x07UL); /* only values 0..7 are used */
  12189. 8005950: 68fb ldr r3, [r7, #12]
  12190. 8005952: f003 0307 and.w r3, r3, #7
  12191. 8005956: 61fb str r3, [r7, #28]
  12192. PreemptPriorityBits = ((7UL - PriorityGroupTmp) > (uint32_t)(__NVIC_PRIO_BITS)) ? (uint32_t)(__NVIC_PRIO_BITS) : (uint32_t)(7UL - PriorityGroupTmp);
  12193. 8005958: 69fb ldr r3, [r7, #28]
  12194. 800595a: f1c3 0307 rsb r3, r3, #7
  12195. 800595e: 2b04 cmp r3, #4
  12196. 8005960: bf28 it cs
  12197. 8005962: 2304 movcs r3, #4
  12198. 8005964: 61bb str r3, [r7, #24]
  12199. SubPriorityBits = ((PriorityGroupTmp + (uint32_t)(__NVIC_PRIO_BITS)) < (uint32_t)7UL) ? (uint32_t)0UL : (uint32_t)((PriorityGroupTmp - 7UL) + (uint32_t)(__NVIC_PRIO_BITS));
  12200. 8005966: 69fb ldr r3, [r7, #28]
  12201. 8005968: 3304 adds r3, #4
  12202. 800596a: 2b06 cmp r3, #6
  12203. 800596c: d902 bls.n 8005974 <NVIC_EncodePriority+0x30>
  12204. 800596e: 69fb ldr r3, [r7, #28]
  12205. 8005970: 3b03 subs r3, #3
  12206. 8005972: e000 b.n 8005976 <NVIC_EncodePriority+0x32>
  12207. 8005974: 2300 movs r3, #0
  12208. 8005976: 617b str r3, [r7, #20]
  12209. ((PreemptPriority & (uint32_t)((1UL << (PreemptPriorityBits)) - 1UL)) << SubPriorityBits) |
  12210. 8005978: f04f 32ff mov.w r2, #4294967295 @ 0xffffffff
  12211. 800597c: 69bb ldr r3, [r7, #24]
  12212. 800597e: fa02 f303 lsl.w r3, r2, r3
  12213. 8005982: 43da mvns r2, r3
  12214. 8005984: 68bb ldr r3, [r7, #8]
  12215. 8005986: 401a ands r2, r3
  12216. 8005988: 697b ldr r3, [r7, #20]
  12217. 800598a: 409a lsls r2, r3
  12218. ((SubPriority & (uint32_t)((1UL << (SubPriorityBits )) - 1UL)))
  12219. 800598c: f04f 31ff mov.w r1, #4294967295 @ 0xffffffff
  12220. 8005990: 697b ldr r3, [r7, #20]
  12221. 8005992: fa01 f303 lsl.w r3, r1, r3
  12222. 8005996: 43d9 mvns r1, r3
  12223. 8005998: 687b ldr r3, [r7, #4]
  12224. 800599a: 400b ands r3, r1
  12225. ((PreemptPriority & (uint32_t)((1UL << (PreemptPriorityBits)) - 1UL)) << SubPriorityBits) |
  12226. 800599c: 4313 orrs r3, r2
  12227. }
  12228. 800599e: 4618 mov r0, r3
  12229. 80059a0: 3724 adds r7, #36 @ 0x24
  12230. 80059a2: 46bd mov sp, r7
  12231. 80059a4: f85d 7b04 ldr.w r7, [sp], #4
  12232. 80059a8: 4770 bx lr
  12233. 080059aa <HAL_NVIC_SetPriorityGrouping>:
  12234. * @note When the NVIC_PriorityGroup_0 is selected, IRQ preemption is no more possible.
  12235. * The pending IRQ priority will be managed only by the subpriority.
  12236. * @retval None
  12237. */
  12238. void HAL_NVIC_SetPriorityGrouping(uint32_t PriorityGroup)
  12239. {
  12240. 80059aa: b580 push {r7, lr}
  12241. 80059ac: b082 sub sp, #8
  12242. 80059ae: af00 add r7, sp, #0
  12243. 80059b0: 6078 str r0, [r7, #4]
  12244. /* Check the parameters */
  12245. assert_param(IS_NVIC_PRIORITY_GROUP(PriorityGroup));
  12246. /* Set the PRIGROUP[10:8] bits according to the PriorityGroup parameter value */
  12247. NVIC_SetPriorityGrouping(PriorityGroup);
  12248. 80059b2: 6878 ldr r0, [r7, #4]
  12249. 80059b4: f7ff ff4c bl 8005850 <__NVIC_SetPriorityGrouping>
  12250. }
  12251. 80059b8: bf00 nop
  12252. 80059ba: 3708 adds r7, #8
  12253. 80059bc: 46bd mov sp, r7
  12254. 80059be: bd80 pop {r7, pc}
  12255. 080059c0 <HAL_NVIC_SetPriority>:
  12256. * This parameter can be a value between 0 and 15
  12257. * A lower priority value indicates a higher priority.
  12258. * @retval None
  12259. */
  12260. void HAL_NVIC_SetPriority(IRQn_Type IRQn, uint32_t PreemptPriority, uint32_t SubPriority)
  12261. {
  12262. 80059c0: b580 push {r7, lr}
  12263. 80059c2: b086 sub sp, #24
  12264. 80059c4: af00 add r7, sp, #0
  12265. 80059c6: 4603 mov r3, r0
  12266. 80059c8: 60b9 str r1, [r7, #8]
  12267. 80059ca: 607a str r2, [r7, #4]
  12268. 80059cc: 81fb strh r3, [r7, #14]
  12269. /* Check the parameters */
  12270. assert_param(IS_NVIC_SUB_PRIORITY(SubPriority));
  12271. assert_param(IS_NVIC_PREEMPTION_PRIORITY(PreemptPriority));
  12272. prioritygroup = NVIC_GetPriorityGrouping();
  12273. 80059ce: f7ff ff63 bl 8005898 <__NVIC_GetPriorityGrouping>
  12274. 80059d2: 6178 str r0, [r7, #20]
  12275. NVIC_SetPriority(IRQn, NVIC_EncodePriority(prioritygroup, PreemptPriority, SubPriority));
  12276. 80059d4: 687a ldr r2, [r7, #4]
  12277. 80059d6: 68b9 ldr r1, [r7, #8]
  12278. 80059d8: 6978 ldr r0, [r7, #20]
  12279. 80059da: f7ff ffb3 bl 8005944 <NVIC_EncodePriority>
  12280. 80059de: 4602 mov r2, r0
  12281. 80059e0: f9b7 300e ldrsh.w r3, [r7, #14]
  12282. 80059e4: 4611 mov r1, r2
  12283. 80059e6: 4618 mov r0, r3
  12284. 80059e8: f7ff ff82 bl 80058f0 <__NVIC_SetPriority>
  12285. }
  12286. 80059ec: bf00 nop
  12287. 80059ee: 3718 adds r7, #24
  12288. 80059f0: 46bd mov sp, r7
  12289. 80059f2: bd80 pop {r7, pc}
  12290. 080059f4 <HAL_NVIC_EnableIRQ>:
  12291. * This parameter can be an enumerator of IRQn_Type enumeration
  12292. * (For the complete STM32 Devices IRQ Channels list, please refer to the appropriate CMSIS device file (stm32h7xxxx.h))
  12293. * @retval None
  12294. */
  12295. void HAL_NVIC_EnableIRQ(IRQn_Type IRQn)
  12296. {
  12297. 80059f4: b580 push {r7, lr}
  12298. 80059f6: b082 sub sp, #8
  12299. 80059f8: af00 add r7, sp, #0
  12300. 80059fa: 4603 mov r3, r0
  12301. 80059fc: 80fb strh r3, [r7, #6]
  12302. /* Check the parameters */
  12303. assert_param(IS_NVIC_DEVICE_IRQ(IRQn));
  12304. /* Enable interrupt */
  12305. NVIC_EnableIRQ(IRQn);
  12306. 80059fe: f9b7 3006 ldrsh.w r3, [r7, #6]
  12307. 8005a02: 4618 mov r0, r3
  12308. 8005a04: f7ff ff56 bl 80058b4 <__NVIC_EnableIRQ>
  12309. }
  12310. 8005a08: bf00 nop
  12311. 8005a0a: 3708 adds r7, #8
  12312. 8005a0c: 46bd mov sp, r7
  12313. 8005a0e: bd80 pop {r7, pc}
  12314. 08005a10 <HAL_MPU_Disable>:
  12315. /**
  12316. * @brief Disables the MPU
  12317. * @retval None
  12318. */
  12319. void HAL_MPU_Disable(void)
  12320. {
  12321. 8005a10: b480 push {r7}
  12322. 8005a12: af00 add r7, sp, #0
  12323. \details Ensures the apparent order of the explicit memory operations before
  12324. and after the instruction, without ensuring their completion.
  12325. */
  12326. __STATIC_FORCEINLINE void __DMB(void)
  12327. {
  12328. __ASM volatile ("dmb 0xF":::"memory");
  12329. 8005a14: f3bf 8f5f dmb sy
  12330. }
  12331. 8005a18: bf00 nop
  12332. /* Make sure outstanding transfers are done */
  12333. __DMB();
  12334. /* Disable fault exceptions */
  12335. SCB->SHCSR &= ~SCB_SHCSR_MEMFAULTENA_Msk;
  12336. 8005a1a: 4b07 ldr r3, [pc, #28] @ (8005a38 <HAL_MPU_Disable+0x28>)
  12337. 8005a1c: 6a5b ldr r3, [r3, #36] @ 0x24
  12338. 8005a1e: 4a06 ldr r2, [pc, #24] @ (8005a38 <HAL_MPU_Disable+0x28>)
  12339. 8005a20: f423 3380 bic.w r3, r3, #65536 @ 0x10000
  12340. 8005a24: 6253 str r3, [r2, #36] @ 0x24
  12341. /* Disable the MPU and clear the control register*/
  12342. MPU->CTRL = 0;
  12343. 8005a26: 4b05 ldr r3, [pc, #20] @ (8005a3c <HAL_MPU_Disable+0x2c>)
  12344. 8005a28: 2200 movs r2, #0
  12345. 8005a2a: 605a str r2, [r3, #4]
  12346. }
  12347. 8005a2c: bf00 nop
  12348. 8005a2e: 46bd mov sp, r7
  12349. 8005a30: f85d 7b04 ldr.w r7, [sp], #4
  12350. 8005a34: 4770 bx lr
  12351. 8005a36: bf00 nop
  12352. 8005a38: e000ed00 .word 0xe000ed00
  12353. 8005a3c: e000ed90 .word 0xe000ed90
  12354. 08005a40 <HAL_MPU_Enable>:
  12355. * @arg MPU_PRIVILEGED_DEFAULT
  12356. * @arg MPU_HFNMI_PRIVDEF
  12357. * @retval None
  12358. */
  12359. void HAL_MPU_Enable(uint32_t MPU_Control)
  12360. {
  12361. 8005a40: b480 push {r7}
  12362. 8005a42: b083 sub sp, #12
  12363. 8005a44: af00 add r7, sp, #0
  12364. 8005a46: 6078 str r0, [r7, #4]
  12365. /* Enable the MPU */
  12366. MPU->CTRL = MPU_Control | MPU_CTRL_ENABLE_Msk;
  12367. 8005a48: 4a0b ldr r2, [pc, #44] @ (8005a78 <HAL_MPU_Enable+0x38>)
  12368. 8005a4a: 687b ldr r3, [r7, #4]
  12369. 8005a4c: f043 0301 orr.w r3, r3, #1
  12370. 8005a50: 6053 str r3, [r2, #4]
  12371. /* Enable fault exceptions */
  12372. SCB->SHCSR |= SCB_SHCSR_MEMFAULTENA_Msk;
  12373. 8005a52: 4b0a ldr r3, [pc, #40] @ (8005a7c <HAL_MPU_Enable+0x3c>)
  12374. 8005a54: 6a5b ldr r3, [r3, #36] @ 0x24
  12375. 8005a56: 4a09 ldr r2, [pc, #36] @ (8005a7c <HAL_MPU_Enable+0x3c>)
  12376. 8005a58: f443 3380 orr.w r3, r3, #65536 @ 0x10000
  12377. 8005a5c: 6253 str r3, [r2, #36] @ 0x24
  12378. __ASM volatile ("dsb 0xF":::"memory");
  12379. 8005a5e: f3bf 8f4f dsb sy
  12380. }
  12381. 8005a62: bf00 nop
  12382. __ASM volatile ("isb 0xF":::"memory");
  12383. 8005a64: f3bf 8f6f isb sy
  12384. }
  12385. 8005a68: bf00 nop
  12386. /* Ensure MPU setting take effects */
  12387. __DSB();
  12388. __ISB();
  12389. }
  12390. 8005a6a: bf00 nop
  12391. 8005a6c: 370c adds r7, #12
  12392. 8005a6e: 46bd mov sp, r7
  12393. 8005a70: f85d 7b04 ldr.w r7, [sp], #4
  12394. 8005a74: 4770 bx lr
  12395. 8005a76: bf00 nop
  12396. 8005a78: e000ed90 .word 0xe000ed90
  12397. 8005a7c: e000ed00 .word 0xe000ed00
  12398. 08005a80 <HAL_MPU_ConfigRegion>:
  12399. * @param MPU_Init Pointer to a MPU_Region_InitTypeDef structure that contains
  12400. * the initialization and configuration information.
  12401. * @retval None
  12402. */
  12403. void HAL_MPU_ConfigRegion(MPU_Region_InitTypeDef *MPU_Init)
  12404. {
  12405. 8005a80: b480 push {r7}
  12406. 8005a82: b083 sub sp, #12
  12407. 8005a84: af00 add r7, sp, #0
  12408. 8005a86: 6078 str r0, [r7, #4]
  12409. assert_param(IS_MPU_ACCESS_BUFFERABLE(MPU_Init->IsBufferable));
  12410. assert_param(IS_MPU_SUB_REGION_DISABLE(MPU_Init->SubRegionDisable));
  12411. assert_param(IS_MPU_REGION_SIZE(MPU_Init->Size));
  12412. /* Set the Region number */
  12413. MPU->RNR = MPU_Init->Number;
  12414. 8005a88: 687b ldr r3, [r7, #4]
  12415. 8005a8a: 785a ldrb r2, [r3, #1]
  12416. 8005a8c: 4b1b ldr r3, [pc, #108] @ (8005afc <HAL_MPU_ConfigRegion+0x7c>)
  12417. 8005a8e: 609a str r2, [r3, #8]
  12418. /* Disable the Region */
  12419. CLEAR_BIT(MPU->RASR, MPU_RASR_ENABLE_Msk);
  12420. 8005a90: 4b1a ldr r3, [pc, #104] @ (8005afc <HAL_MPU_ConfigRegion+0x7c>)
  12421. 8005a92: 691b ldr r3, [r3, #16]
  12422. 8005a94: 4a19 ldr r2, [pc, #100] @ (8005afc <HAL_MPU_ConfigRegion+0x7c>)
  12423. 8005a96: f023 0301 bic.w r3, r3, #1
  12424. 8005a9a: 6113 str r3, [r2, #16]
  12425. /* Apply configuration */
  12426. MPU->RBAR = MPU_Init->BaseAddress;
  12427. 8005a9c: 4a17 ldr r2, [pc, #92] @ (8005afc <HAL_MPU_ConfigRegion+0x7c>)
  12428. 8005a9e: 687b ldr r3, [r7, #4]
  12429. 8005aa0: 685b ldr r3, [r3, #4]
  12430. 8005aa2: 60d3 str r3, [r2, #12]
  12431. MPU->RASR = ((uint32_t)MPU_Init->DisableExec << MPU_RASR_XN_Pos) |
  12432. 8005aa4: 687b ldr r3, [r7, #4]
  12433. 8005aa6: 7b1b ldrb r3, [r3, #12]
  12434. 8005aa8: 071a lsls r2, r3, #28
  12435. ((uint32_t)MPU_Init->AccessPermission << MPU_RASR_AP_Pos) |
  12436. 8005aaa: 687b ldr r3, [r7, #4]
  12437. 8005aac: 7adb ldrb r3, [r3, #11]
  12438. 8005aae: 061b lsls r3, r3, #24
  12439. MPU->RASR = ((uint32_t)MPU_Init->DisableExec << MPU_RASR_XN_Pos) |
  12440. 8005ab0: 431a orrs r2, r3
  12441. ((uint32_t)MPU_Init->TypeExtField << MPU_RASR_TEX_Pos) |
  12442. 8005ab2: 687b ldr r3, [r7, #4]
  12443. 8005ab4: 7a9b ldrb r3, [r3, #10]
  12444. 8005ab6: 04db lsls r3, r3, #19
  12445. ((uint32_t)MPU_Init->AccessPermission << MPU_RASR_AP_Pos) |
  12446. 8005ab8: 431a orrs r2, r3
  12447. ((uint32_t)MPU_Init->IsShareable << MPU_RASR_S_Pos) |
  12448. 8005aba: 687b ldr r3, [r7, #4]
  12449. 8005abc: 7b5b ldrb r3, [r3, #13]
  12450. 8005abe: 049b lsls r3, r3, #18
  12451. ((uint32_t)MPU_Init->TypeExtField << MPU_RASR_TEX_Pos) |
  12452. 8005ac0: 431a orrs r2, r3
  12453. ((uint32_t)MPU_Init->IsCacheable << MPU_RASR_C_Pos) |
  12454. 8005ac2: 687b ldr r3, [r7, #4]
  12455. 8005ac4: 7b9b ldrb r3, [r3, #14]
  12456. 8005ac6: 045b lsls r3, r3, #17
  12457. ((uint32_t)MPU_Init->IsShareable << MPU_RASR_S_Pos) |
  12458. 8005ac8: 431a orrs r2, r3
  12459. ((uint32_t)MPU_Init->IsBufferable << MPU_RASR_B_Pos) |
  12460. 8005aca: 687b ldr r3, [r7, #4]
  12461. 8005acc: 7bdb ldrb r3, [r3, #15]
  12462. 8005ace: 041b lsls r3, r3, #16
  12463. ((uint32_t)MPU_Init->IsCacheable << MPU_RASR_C_Pos) |
  12464. 8005ad0: 431a orrs r2, r3
  12465. ((uint32_t)MPU_Init->SubRegionDisable << MPU_RASR_SRD_Pos) |
  12466. 8005ad2: 687b ldr r3, [r7, #4]
  12467. 8005ad4: 7a5b ldrb r3, [r3, #9]
  12468. 8005ad6: 021b lsls r3, r3, #8
  12469. ((uint32_t)MPU_Init->IsBufferable << MPU_RASR_B_Pos) |
  12470. 8005ad8: 431a orrs r2, r3
  12471. ((uint32_t)MPU_Init->Size << MPU_RASR_SIZE_Pos) |
  12472. 8005ada: 687b ldr r3, [r7, #4]
  12473. 8005adc: 7a1b ldrb r3, [r3, #8]
  12474. 8005ade: 005b lsls r3, r3, #1
  12475. ((uint32_t)MPU_Init->SubRegionDisable << MPU_RASR_SRD_Pos) |
  12476. 8005ae0: 4313 orrs r3, r2
  12477. ((uint32_t)MPU_Init->Enable << MPU_RASR_ENABLE_Pos);
  12478. 8005ae2: 687a ldr r2, [r7, #4]
  12479. 8005ae4: 7812 ldrb r2, [r2, #0]
  12480. 8005ae6: 4611 mov r1, r2
  12481. MPU->RASR = ((uint32_t)MPU_Init->DisableExec << MPU_RASR_XN_Pos) |
  12482. 8005ae8: 4a04 ldr r2, [pc, #16] @ (8005afc <HAL_MPU_ConfigRegion+0x7c>)
  12483. ((uint32_t)MPU_Init->Size << MPU_RASR_SIZE_Pos) |
  12484. 8005aea: 430b orrs r3, r1
  12485. MPU->RASR = ((uint32_t)MPU_Init->DisableExec << MPU_RASR_XN_Pos) |
  12486. 8005aec: 6113 str r3, [r2, #16]
  12487. }
  12488. 8005aee: bf00 nop
  12489. 8005af0: 370c adds r7, #12
  12490. 8005af2: 46bd mov sp, r7
  12491. 8005af4: f85d 7b04 ldr.w r7, [sp], #4
  12492. 8005af8: 4770 bx lr
  12493. 8005afa: bf00 nop
  12494. 8005afc: e000ed90 .word 0xe000ed90
  12495. 08005b00 <HAL_CRC_Init>:
  12496. * parameters in the CRC_InitTypeDef and create the associated handle.
  12497. * @param hcrc CRC handle
  12498. * @retval HAL status
  12499. */
  12500. HAL_StatusTypeDef HAL_CRC_Init(CRC_HandleTypeDef *hcrc)
  12501. {
  12502. 8005b00: b580 push {r7, lr}
  12503. 8005b02: b082 sub sp, #8
  12504. 8005b04: af00 add r7, sp, #0
  12505. 8005b06: 6078 str r0, [r7, #4]
  12506. /* Check the CRC handle allocation */
  12507. if (hcrc == NULL)
  12508. 8005b08: 687b ldr r3, [r7, #4]
  12509. 8005b0a: 2b00 cmp r3, #0
  12510. 8005b0c: d101 bne.n 8005b12 <HAL_CRC_Init+0x12>
  12511. {
  12512. return HAL_ERROR;
  12513. 8005b0e: 2301 movs r3, #1
  12514. 8005b10: e054 b.n 8005bbc <HAL_CRC_Init+0xbc>
  12515. }
  12516. /* Check the parameters */
  12517. assert_param(IS_CRC_ALL_INSTANCE(hcrc->Instance));
  12518. if (hcrc->State == HAL_CRC_STATE_RESET)
  12519. 8005b12: 687b ldr r3, [r7, #4]
  12520. 8005b14: 7f5b ldrb r3, [r3, #29]
  12521. 8005b16: b2db uxtb r3, r3
  12522. 8005b18: 2b00 cmp r3, #0
  12523. 8005b1a: d105 bne.n 8005b28 <HAL_CRC_Init+0x28>
  12524. {
  12525. /* Allocate lock resource and initialize it */
  12526. hcrc->Lock = HAL_UNLOCKED;
  12527. 8005b1c: 687b ldr r3, [r7, #4]
  12528. 8005b1e: 2200 movs r2, #0
  12529. 8005b20: 771a strb r2, [r3, #28]
  12530. /* Init the low level hardware */
  12531. HAL_CRC_MspInit(hcrc);
  12532. 8005b22: 6878 ldr r0, [r7, #4]
  12533. 8005b24: f7fd ff82 bl 8003a2c <HAL_CRC_MspInit>
  12534. }
  12535. hcrc->State = HAL_CRC_STATE_BUSY;
  12536. 8005b28: 687b ldr r3, [r7, #4]
  12537. 8005b2a: 2202 movs r2, #2
  12538. 8005b2c: 775a strb r2, [r3, #29]
  12539. /* check whether or not non-default generating polynomial has been
  12540. * picked up by user */
  12541. assert_param(IS_DEFAULT_POLYNOMIAL(hcrc->Init.DefaultPolynomialUse));
  12542. if (hcrc->Init.DefaultPolynomialUse == DEFAULT_POLYNOMIAL_ENABLE)
  12543. 8005b2e: 687b ldr r3, [r7, #4]
  12544. 8005b30: 791b ldrb r3, [r3, #4]
  12545. 8005b32: 2b00 cmp r3, #0
  12546. 8005b34: d10c bne.n 8005b50 <HAL_CRC_Init+0x50>
  12547. {
  12548. /* initialize peripheral with default generating polynomial */
  12549. WRITE_REG(hcrc->Instance->POL, DEFAULT_CRC32_POLY);
  12550. 8005b36: 687b ldr r3, [r7, #4]
  12551. 8005b38: 681b ldr r3, [r3, #0]
  12552. 8005b3a: 4a22 ldr r2, [pc, #136] @ (8005bc4 <HAL_CRC_Init+0xc4>)
  12553. 8005b3c: 615a str r2, [r3, #20]
  12554. MODIFY_REG(hcrc->Instance->CR, CRC_CR_POLYSIZE, CRC_POLYLENGTH_32B);
  12555. 8005b3e: 687b ldr r3, [r7, #4]
  12556. 8005b40: 681b ldr r3, [r3, #0]
  12557. 8005b42: 689a ldr r2, [r3, #8]
  12558. 8005b44: 687b ldr r3, [r7, #4]
  12559. 8005b46: 681b ldr r3, [r3, #0]
  12560. 8005b48: f022 0218 bic.w r2, r2, #24
  12561. 8005b4c: 609a str r2, [r3, #8]
  12562. 8005b4e: e00c b.n 8005b6a <HAL_CRC_Init+0x6a>
  12563. }
  12564. else
  12565. {
  12566. /* initialize CRC peripheral with generating polynomial defined by user */
  12567. if (HAL_CRCEx_Polynomial_Set(hcrc, hcrc->Init.GeneratingPolynomial, hcrc->Init.CRCLength) != HAL_OK)
  12568. 8005b50: 687b ldr r3, [r7, #4]
  12569. 8005b52: 6899 ldr r1, [r3, #8]
  12570. 8005b54: 687b ldr r3, [r7, #4]
  12571. 8005b56: 68db ldr r3, [r3, #12]
  12572. 8005b58: 461a mov r2, r3
  12573. 8005b5a: 6878 ldr r0, [r7, #4]
  12574. 8005b5c: f000 f948 bl 8005df0 <HAL_CRCEx_Polynomial_Set>
  12575. 8005b60: 4603 mov r3, r0
  12576. 8005b62: 2b00 cmp r3, #0
  12577. 8005b64: d001 beq.n 8005b6a <HAL_CRC_Init+0x6a>
  12578. {
  12579. return HAL_ERROR;
  12580. 8005b66: 2301 movs r3, #1
  12581. 8005b68: e028 b.n 8005bbc <HAL_CRC_Init+0xbc>
  12582. }
  12583. /* check whether or not non-default CRC initial value has been
  12584. * picked up by user */
  12585. assert_param(IS_DEFAULT_INIT_VALUE(hcrc->Init.DefaultInitValueUse));
  12586. if (hcrc->Init.DefaultInitValueUse == DEFAULT_INIT_VALUE_ENABLE)
  12587. 8005b6a: 687b ldr r3, [r7, #4]
  12588. 8005b6c: 795b ldrb r3, [r3, #5]
  12589. 8005b6e: 2b00 cmp r3, #0
  12590. 8005b70: d105 bne.n 8005b7e <HAL_CRC_Init+0x7e>
  12591. {
  12592. WRITE_REG(hcrc->Instance->INIT, DEFAULT_CRC_INITVALUE);
  12593. 8005b72: 687b ldr r3, [r7, #4]
  12594. 8005b74: 681b ldr r3, [r3, #0]
  12595. 8005b76: f04f 32ff mov.w r2, #4294967295 @ 0xffffffff
  12596. 8005b7a: 611a str r2, [r3, #16]
  12597. 8005b7c: e004 b.n 8005b88 <HAL_CRC_Init+0x88>
  12598. }
  12599. else
  12600. {
  12601. WRITE_REG(hcrc->Instance->INIT, hcrc->Init.InitValue);
  12602. 8005b7e: 687b ldr r3, [r7, #4]
  12603. 8005b80: 681b ldr r3, [r3, #0]
  12604. 8005b82: 687a ldr r2, [r7, #4]
  12605. 8005b84: 6912 ldr r2, [r2, #16]
  12606. 8005b86: 611a str r2, [r3, #16]
  12607. }
  12608. /* set input data inversion mode */
  12609. assert_param(IS_CRC_INPUTDATA_INVERSION_MODE(hcrc->Init.InputDataInversionMode));
  12610. MODIFY_REG(hcrc->Instance->CR, CRC_CR_REV_IN, hcrc->Init.InputDataInversionMode);
  12611. 8005b88: 687b ldr r3, [r7, #4]
  12612. 8005b8a: 681b ldr r3, [r3, #0]
  12613. 8005b8c: 689b ldr r3, [r3, #8]
  12614. 8005b8e: f023 0160 bic.w r1, r3, #96 @ 0x60
  12615. 8005b92: 687b ldr r3, [r7, #4]
  12616. 8005b94: 695a ldr r2, [r3, #20]
  12617. 8005b96: 687b ldr r3, [r7, #4]
  12618. 8005b98: 681b ldr r3, [r3, #0]
  12619. 8005b9a: 430a orrs r2, r1
  12620. 8005b9c: 609a str r2, [r3, #8]
  12621. /* set output data inversion mode */
  12622. assert_param(IS_CRC_OUTPUTDATA_INVERSION_MODE(hcrc->Init.OutputDataInversionMode));
  12623. MODIFY_REG(hcrc->Instance->CR, CRC_CR_REV_OUT, hcrc->Init.OutputDataInversionMode);
  12624. 8005b9e: 687b ldr r3, [r7, #4]
  12625. 8005ba0: 681b ldr r3, [r3, #0]
  12626. 8005ba2: 689b ldr r3, [r3, #8]
  12627. 8005ba4: f023 0180 bic.w r1, r3, #128 @ 0x80
  12628. 8005ba8: 687b ldr r3, [r7, #4]
  12629. 8005baa: 699a ldr r2, [r3, #24]
  12630. 8005bac: 687b ldr r3, [r7, #4]
  12631. 8005bae: 681b ldr r3, [r3, #0]
  12632. 8005bb0: 430a orrs r2, r1
  12633. 8005bb2: 609a str r2, [r3, #8]
  12634. /* makes sure the input data format (bytes, halfwords or words stream)
  12635. * is properly specified by user */
  12636. assert_param(IS_CRC_INPUTDATA_FORMAT(hcrc->InputDataFormat));
  12637. /* Change CRC peripheral state */
  12638. hcrc->State = HAL_CRC_STATE_READY;
  12639. 8005bb4: 687b ldr r3, [r7, #4]
  12640. 8005bb6: 2201 movs r2, #1
  12641. 8005bb8: 775a strb r2, [r3, #29]
  12642. /* Return function status */
  12643. return HAL_OK;
  12644. 8005bba: 2300 movs r3, #0
  12645. }
  12646. 8005bbc: 4618 mov r0, r3
  12647. 8005bbe: 3708 adds r7, #8
  12648. 8005bc0: 46bd mov sp, r7
  12649. 8005bc2: bd80 pop {r7, pc}
  12650. 8005bc4: 04c11db7 .word 0x04c11db7
  12651. 08005bc8 <HAL_CRC_Calculate>:
  12652. * and the API will internally adjust its input data processing based on the
  12653. * handle field hcrc->InputDataFormat.
  12654. * @retval uint32_t CRC (returned value LSBs for CRC shorter than 32 bits)
  12655. */
  12656. uint32_t HAL_CRC_Calculate(CRC_HandleTypeDef *hcrc, uint32_t pBuffer[], uint32_t BufferLength)
  12657. {
  12658. 8005bc8: b580 push {r7, lr}
  12659. 8005bca: b086 sub sp, #24
  12660. 8005bcc: af00 add r7, sp, #0
  12661. 8005bce: 60f8 str r0, [r7, #12]
  12662. 8005bd0: 60b9 str r1, [r7, #8]
  12663. 8005bd2: 607a str r2, [r7, #4]
  12664. uint32_t index; /* CRC input data buffer index */
  12665. uint32_t temp = 0U; /* CRC output (read from hcrc->Instance->DR register) */
  12666. 8005bd4: 2300 movs r3, #0
  12667. 8005bd6: 613b str r3, [r7, #16]
  12668. /* Change CRC peripheral state */
  12669. hcrc->State = HAL_CRC_STATE_BUSY;
  12670. 8005bd8: 68fb ldr r3, [r7, #12]
  12671. 8005bda: 2202 movs r2, #2
  12672. 8005bdc: 775a strb r2, [r3, #29]
  12673. /* Reset CRC Calculation Unit (hcrc->Instance->INIT is
  12674. * written in hcrc->Instance->DR) */
  12675. __HAL_CRC_DR_RESET(hcrc);
  12676. 8005bde: 68fb ldr r3, [r7, #12]
  12677. 8005be0: 681b ldr r3, [r3, #0]
  12678. 8005be2: 689a ldr r2, [r3, #8]
  12679. 8005be4: 68fb ldr r3, [r7, #12]
  12680. 8005be6: 681b ldr r3, [r3, #0]
  12681. 8005be8: f042 0201 orr.w r2, r2, #1
  12682. 8005bec: 609a str r2, [r3, #8]
  12683. switch (hcrc->InputDataFormat)
  12684. 8005bee: 68fb ldr r3, [r7, #12]
  12685. 8005bf0: 6a1b ldr r3, [r3, #32]
  12686. 8005bf2: 2b03 cmp r3, #3
  12687. 8005bf4: d006 beq.n 8005c04 <HAL_CRC_Calculate+0x3c>
  12688. 8005bf6: 2b03 cmp r3, #3
  12689. 8005bf8: d829 bhi.n 8005c4e <HAL_CRC_Calculate+0x86>
  12690. 8005bfa: 2b01 cmp r3, #1
  12691. 8005bfc: d019 beq.n 8005c32 <HAL_CRC_Calculate+0x6a>
  12692. 8005bfe: 2b02 cmp r3, #2
  12693. 8005c00: d01e beq.n 8005c40 <HAL_CRC_Calculate+0x78>
  12694. /* Specific 16-bit input data handling */
  12695. temp = CRC_Handle_16(hcrc, (uint16_t *)(void *)pBuffer, BufferLength); /* Derogation MisraC2012 R.11.5 */
  12696. break;
  12697. default:
  12698. break;
  12699. 8005c02: e024 b.n 8005c4e <HAL_CRC_Calculate+0x86>
  12700. for (index = 0U; index < BufferLength; index++)
  12701. 8005c04: 2300 movs r3, #0
  12702. 8005c06: 617b str r3, [r7, #20]
  12703. 8005c08: e00a b.n 8005c20 <HAL_CRC_Calculate+0x58>
  12704. hcrc->Instance->DR = pBuffer[index];
  12705. 8005c0a: 697b ldr r3, [r7, #20]
  12706. 8005c0c: 009b lsls r3, r3, #2
  12707. 8005c0e: 68ba ldr r2, [r7, #8]
  12708. 8005c10: 441a add r2, r3
  12709. 8005c12: 68fb ldr r3, [r7, #12]
  12710. 8005c14: 681b ldr r3, [r3, #0]
  12711. 8005c16: 6812 ldr r2, [r2, #0]
  12712. 8005c18: 601a str r2, [r3, #0]
  12713. for (index = 0U; index < BufferLength; index++)
  12714. 8005c1a: 697b ldr r3, [r7, #20]
  12715. 8005c1c: 3301 adds r3, #1
  12716. 8005c1e: 617b str r3, [r7, #20]
  12717. 8005c20: 697a ldr r2, [r7, #20]
  12718. 8005c22: 687b ldr r3, [r7, #4]
  12719. 8005c24: 429a cmp r2, r3
  12720. 8005c26: d3f0 bcc.n 8005c0a <HAL_CRC_Calculate+0x42>
  12721. temp = hcrc->Instance->DR;
  12722. 8005c28: 68fb ldr r3, [r7, #12]
  12723. 8005c2a: 681b ldr r3, [r3, #0]
  12724. 8005c2c: 681b ldr r3, [r3, #0]
  12725. 8005c2e: 613b str r3, [r7, #16]
  12726. break;
  12727. 8005c30: e00e b.n 8005c50 <HAL_CRC_Calculate+0x88>
  12728. temp = CRC_Handle_8(hcrc, (uint8_t *)pBuffer, BufferLength);
  12729. 8005c32: 687a ldr r2, [r7, #4]
  12730. 8005c34: 68b9 ldr r1, [r7, #8]
  12731. 8005c36: 68f8 ldr r0, [r7, #12]
  12732. 8005c38: f000 f812 bl 8005c60 <CRC_Handle_8>
  12733. 8005c3c: 6138 str r0, [r7, #16]
  12734. break;
  12735. 8005c3e: e007 b.n 8005c50 <HAL_CRC_Calculate+0x88>
  12736. temp = CRC_Handle_16(hcrc, (uint16_t *)(void *)pBuffer, BufferLength); /* Derogation MisraC2012 R.11.5 */
  12737. 8005c40: 687a ldr r2, [r7, #4]
  12738. 8005c42: 68b9 ldr r1, [r7, #8]
  12739. 8005c44: 68f8 ldr r0, [r7, #12]
  12740. 8005c46: f000 f899 bl 8005d7c <CRC_Handle_16>
  12741. 8005c4a: 6138 str r0, [r7, #16]
  12742. break;
  12743. 8005c4c: e000 b.n 8005c50 <HAL_CRC_Calculate+0x88>
  12744. break;
  12745. 8005c4e: bf00 nop
  12746. }
  12747. /* Change CRC peripheral state */
  12748. hcrc->State = HAL_CRC_STATE_READY;
  12749. 8005c50: 68fb ldr r3, [r7, #12]
  12750. 8005c52: 2201 movs r2, #1
  12751. 8005c54: 775a strb r2, [r3, #29]
  12752. /* Return the CRC computed value */
  12753. return temp;
  12754. 8005c56: 693b ldr r3, [r7, #16]
  12755. }
  12756. 8005c58: 4618 mov r0, r3
  12757. 8005c5a: 3718 adds r7, #24
  12758. 8005c5c: 46bd mov sp, r7
  12759. 8005c5e: bd80 pop {r7, pc}
  12760. 08005c60 <CRC_Handle_8>:
  12761. * @param pBuffer pointer to the input data buffer
  12762. * @param BufferLength input data buffer length
  12763. * @retval uint32_t CRC (returned value LSBs for CRC shorter than 32 bits)
  12764. */
  12765. static uint32_t CRC_Handle_8(CRC_HandleTypeDef *hcrc, uint8_t pBuffer[], uint32_t BufferLength)
  12766. {
  12767. 8005c60: b480 push {r7}
  12768. 8005c62: b089 sub sp, #36 @ 0x24
  12769. 8005c64: af00 add r7, sp, #0
  12770. 8005c66: 60f8 str r0, [r7, #12]
  12771. 8005c68: 60b9 str r1, [r7, #8]
  12772. 8005c6a: 607a str r2, [r7, #4]
  12773. __IO uint16_t *pReg;
  12774. /* Processing time optimization: 4 bytes are entered in a row with a single word write,
  12775. * last bytes must be carefully fed to the CRC calculator to ensure a correct type
  12776. * handling by the peripheral */
  12777. for (i = 0U; i < (BufferLength / 4U); i++)
  12778. 8005c6c: 2300 movs r3, #0
  12779. 8005c6e: 61fb str r3, [r7, #28]
  12780. 8005c70: e023 b.n 8005cba <CRC_Handle_8+0x5a>
  12781. {
  12782. hcrc->Instance->DR = ((uint32_t)pBuffer[4U * i] << 24U) | \
  12783. 8005c72: 69fb ldr r3, [r7, #28]
  12784. 8005c74: 009b lsls r3, r3, #2
  12785. 8005c76: 68ba ldr r2, [r7, #8]
  12786. 8005c78: 4413 add r3, r2
  12787. 8005c7a: 781b ldrb r3, [r3, #0]
  12788. 8005c7c: 061a lsls r2, r3, #24
  12789. ((uint32_t)pBuffer[(4U * i) + 1U] << 16U) | \
  12790. 8005c7e: 69fb ldr r3, [r7, #28]
  12791. 8005c80: 009b lsls r3, r3, #2
  12792. 8005c82: 3301 adds r3, #1
  12793. 8005c84: 68b9 ldr r1, [r7, #8]
  12794. 8005c86: 440b add r3, r1
  12795. 8005c88: 781b ldrb r3, [r3, #0]
  12796. 8005c8a: 041b lsls r3, r3, #16
  12797. hcrc->Instance->DR = ((uint32_t)pBuffer[4U * i] << 24U) | \
  12798. 8005c8c: 431a orrs r2, r3
  12799. ((uint32_t)pBuffer[(4U * i) + 2U] << 8U) | \
  12800. 8005c8e: 69fb ldr r3, [r7, #28]
  12801. 8005c90: 009b lsls r3, r3, #2
  12802. 8005c92: 3302 adds r3, #2
  12803. 8005c94: 68b9 ldr r1, [r7, #8]
  12804. 8005c96: 440b add r3, r1
  12805. 8005c98: 781b ldrb r3, [r3, #0]
  12806. 8005c9a: 021b lsls r3, r3, #8
  12807. ((uint32_t)pBuffer[(4U * i) + 1U] << 16U) | \
  12808. 8005c9c: 431a orrs r2, r3
  12809. (uint32_t)pBuffer[(4U * i) + 3U];
  12810. 8005c9e: 69fb ldr r3, [r7, #28]
  12811. 8005ca0: 009b lsls r3, r3, #2
  12812. 8005ca2: 3303 adds r3, #3
  12813. 8005ca4: 68b9 ldr r1, [r7, #8]
  12814. 8005ca6: 440b add r3, r1
  12815. 8005ca8: 781b ldrb r3, [r3, #0]
  12816. 8005caa: 4619 mov r1, r3
  12817. hcrc->Instance->DR = ((uint32_t)pBuffer[4U * i] << 24U) | \
  12818. 8005cac: 68fb ldr r3, [r7, #12]
  12819. 8005cae: 681b ldr r3, [r3, #0]
  12820. ((uint32_t)pBuffer[(4U * i) + 2U] << 8U) | \
  12821. 8005cb0: 430a orrs r2, r1
  12822. hcrc->Instance->DR = ((uint32_t)pBuffer[4U * i] << 24U) | \
  12823. 8005cb2: 601a str r2, [r3, #0]
  12824. for (i = 0U; i < (BufferLength / 4U); i++)
  12825. 8005cb4: 69fb ldr r3, [r7, #28]
  12826. 8005cb6: 3301 adds r3, #1
  12827. 8005cb8: 61fb str r3, [r7, #28]
  12828. 8005cba: 687b ldr r3, [r7, #4]
  12829. 8005cbc: 089b lsrs r3, r3, #2
  12830. 8005cbe: 69fa ldr r2, [r7, #28]
  12831. 8005cc0: 429a cmp r2, r3
  12832. 8005cc2: d3d6 bcc.n 8005c72 <CRC_Handle_8+0x12>
  12833. }
  12834. /* last bytes specific handling */
  12835. if ((BufferLength % 4U) != 0U)
  12836. 8005cc4: 687b ldr r3, [r7, #4]
  12837. 8005cc6: f003 0303 and.w r3, r3, #3
  12838. 8005cca: 2b00 cmp r3, #0
  12839. 8005ccc: d04d beq.n 8005d6a <CRC_Handle_8+0x10a>
  12840. {
  12841. if ((BufferLength % 4U) == 1U)
  12842. 8005cce: 687b ldr r3, [r7, #4]
  12843. 8005cd0: f003 0303 and.w r3, r3, #3
  12844. 8005cd4: 2b01 cmp r3, #1
  12845. 8005cd6: d107 bne.n 8005ce8 <CRC_Handle_8+0x88>
  12846. {
  12847. *(__IO uint8_t *)(__IO void *)(&hcrc->Instance->DR) = pBuffer[4U * i]; /* Derogation MisraC2012 R.11.5 */
  12848. 8005cd8: 69fb ldr r3, [r7, #28]
  12849. 8005cda: 009b lsls r3, r3, #2
  12850. 8005cdc: 68ba ldr r2, [r7, #8]
  12851. 8005cde: 4413 add r3, r2
  12852. 8005ce0: 68fa ldr r2, [r7, #12]
  12853. 8005ce2: 6812 ldr r2, [r2, #0]
  12854. 8005ce4: 781b ldrb r3, [r3, #0]
  12855. 8005ce6: 7013 strb r3, [r2, #0]
  12856. }
  12857. if ((BufferLength % 4U) == 2U)
  12858. 8005ce8: 687b ldr r3, [r7, #4]
  12859. 8005cea: f003 0303 and.w r3, r3, #3
  12860. 8005cee: 2b02 cmp r3, #2
  12861. 8005cf0: d116 bne.n 8005d20 <CRC_Handle_8+0xc0>
  12862. {
  12863. data = ((uint16_t)(pBuffer[4U * i]) << 8U) | (uint16_t)pBuffer[(4U * i) + 1U];
  12864. 8005cf2: 69fb ldr r3, [r7, #28]
  12865. 8005cf4: 009b lsls r3, r3, #2
  12866. 8005cf6: 68ba ldr r2, [r7, #8]
  12867. 8005cf8: 4413 add r3, r2
  12868. 8005cfa: 781b ldrb r3, [r3, #0]
  12869. 8005cfc: 021b lsls r3, r3, #8
  12870. 8005cfe: b21a sxth r2, r3
  12871. 8005d00: 69fb ldr r3, [r7, #28]
  12872. 8005d02: 009b lsls r3, r3, #2
  12873. 8005d04: 3301 adds r3, #1
  12874. 8005d06: 68b9 ldr r1, [r7, #8]
  12875. 8005d08: 440b add r3, r1
  12876. 8005d0a: 781b ldrb r3, [r3, #0]
  12877. 8005d0c: b21b sxth r3, r3
  12878. 8005d0e: 4313 orrs r3, r2
  12879. 8005d10: b21b sxth r3, r3
  12880. 8005d12: 837b strh r3, [r7, #26]
  12881. pReg = (__IO uint16_t *)(__IO void *)(&hcrc->Instance->DR); /* Derogation MisraC2012 R.11.5 */
  12882. 8005d14: 68fb ldr r3, [r7, #12]
  12883. 8005d16: 681b ldr r3, [r3, #0]
  12884. 8005d18: 617b str r3, [r7, #20]
  12885. *pReg = data;
  12886. 8005d1a: 697b ldr r3, [r7, #20]
  12887. 8005d1c: 8b7a ldrh r2, [r7, #26]
  12888. 8005d1e: 801a strh r2, [r3, #0]
  12889. }
  12890. if ((BufferLength % 4U) == 3U)
  12891. 8005d20: 687b ldr r3, [r7, #4]
  12892. 8005d22: f003 0303 and.w r3, r3, #3
  12893. 8005d26: 2b03 cmp r3, #3
  12894. 8005d28: d11f bne.n 8005d6a <CRC_Handle_8+0x10a>
  12895. {
  12896. data = ((uint16_t)(pBuffer[4U * i]) << 8U) | (uint16_t)pBuffer[(4U * i) + 1U];
  12897. 8005d2a: 69fb ldr r3, [r7, #28]
  12898. 8005d2c: 009b lsls r3, r3, #2
  12899. 8005d2e: 68ba ldr r2, [r7, #8]
  12900. 8005d30: 4413 add r3, r2
  12901. 8005d32: 781b ldrb r3, [r3, #0]
  12902. 8005d34: 021b lsls r3, r3, #8
  12903. 8005d36: b21a sxth r2, r3
  12904. 8005d38: 69fb ldr r3, [r7, #28]
  12905. 8005d3a: 009b lsls r3, r3, #2
  12906. 8005d3c: 3301 adds r3, #1
  12907. 8005d3e: 68b9 ldr r1, [r7, #8]
  12908. 8005d40: 440b add r3, r1
  12909. 8005d42: 781b ldrb r3, [r3, #0]
  12910. 8005d44: b21b sxth r3, r3
  12911. 8005d46: 4313 orrs r3, r2
  12912. 8005d48: b21b sxth r3, r3
  12913. 8005d4a: 837b strh r3, [r7, #26]
  12914. pReg = (__IO uint16_t *)(__IO void *)(&hcrc->Instance->DR); /* Derogation MisraC2012 R.11.5 */
  12915. 8005d4c: 68fb ldr r3, [r7, #12]
  12916. 8005d4e: 681b ldr r3, [r3, #0]
  12917. 8005d50: 617b str r3, [r7, #20]
  12918. *pReg = data;
  12919. 8005d52: 697b ldr r3, [r7, #20]
  12920. 8005d54: 8b7a ldrh r2, [r7, #26]
  12921. 8005d56: 801a strh r2, [r3, #0]
  12922. *(__IO uint8_t *)(__IO void *)(&hcrc->Instance->DR) = pBuffer[(4U * i) + 2U]; /* Derogation MisraC2012 R.11.5 */
  12923. 8005d58: 69fb ldr r3, [r7, #28]
  12924. 8005d5a: 009b lsls r3, r3, #2
  12925. 8005d5c: 3302 adds r3, #2
  12926. 8005d5e: 68ba ldr r2, [r7, #8]
  12927. 8005d60: 4413 add r3, r2
  12928. 8005d62: 68fa ldr r2, [r7, #12]
  12929. 8005d64: 6812 ldr r2, [r2, #0]
  12930. 8005d66: 781b ldrb r3, [r3, #0]
  12931. 8005d68: 7013 strb r3, [r2, #0]
  12932. }
  12933. }
  12934. /* Return the CRC computed value */
  12935. return hcrc->Instance->DR;
  12936. 8005d6a: 68fb ldr r3, [r7, #12]
  12937. 8005d6c: 681b ldr r3, [r3, #0]
  12938. 8005d6e: 681b ldr r3, [r3, #0]
  12939. }
  12940. 8005d70: 4618 mov r0, r3
  12941. 8005d72: 3724 adds r7, #36 @ 0x24
  12942. 8005d74: 46bd mov sp, r7
  12943. 8005d76: f85d 7b04 ldr.w r7, [sp], #4
  12944. 8005d7a: 4770 bx lr
  12945. 08005d7c <CRC_Handle_16>:
  12946. * @param pBuffer pointer to the input data buffer
  12947. * @param BufferLength input data buffer length
  12948. * @retval uint32_t CRC (returned value LSBs for CRC shorter than 32 bits)
  12949. */
  12950. static uint32_t CRC_Handle_16(CRC_HandleTypeDef *hcrc, uint16_t pBuffer[], uint32_t BufferLength)
  12951. {
  12952. 8005d7c: b480 push {r7}
  12953. 8005d7e: b087 sub sp, #28
  12954. 8005d80: af00 add r7, sp, #0
  12955. 8005d82: 60f8 str r0, [r7, #12]
  12956. 8005d84: 60b9 str r1, [r7, #8]
  12957. 8005d86: 607a str r2, [r7, #4]
  12958. __IO uint16_t *pReg;
  12959. /* Processing time optimization: 2 HalfWords are entered in a row with a single word write,
  12960. * in case of odd length, last HalfWord must be carefully fed to the CRC calculator to ensure
  12961. * a correct type handling by the peripheral */
  12962. for (i = 0U; i < (BufferLength / 2U); i++)
  12963. 8005d88: 2300 movs r3, #0
  12964. 8005d8a: 617b str r3, [r7, #20]
  12965. 8005d8c: e013 b.n 8005db6 <CRC_Handle_16+0x3a>
  12966. {
  12967. hcrc->Instance->DR = ((uint32_t)pBuffer[2U * i] << 16U) | (uint32_t)pBuffer[(2U * i) + 1U];
  12968. 8005d8e: 697b ldr r3, [r7, #20]
  12969. 8005d90: 009b lsls r3, r3, #2
  12970. 8005d92: 68ba ldr r2, [r7, #8]
  12971. 8005d94: 4413 add r3, r2
  12972. 8005d96: 881b ldrh r3, [r3, #0]
  12973. 8005d98: 041a lsls r2, r3, #16
  12974. 8005d9a: 697b ldr r3, [r7, #20]
  12975. 8005d9c: 009b lsls r3, r3, #2
  12976. 8005d9e: 3302 adds r3, #2
  12977. 8005da0: 68b9 ldr r1, [r7, #8]
  12978. 8005da2: 440b add r3, r1
  12979. 8005da4: 881b ldrh r3, [r3, #0]
  12980. 8005da6: 4619 mov r1, r3
  12981. 8005da8: 68fb ldr r3, [r7, #12]
  12982. 8005daa: 681b ldr r3, [r3, #0]
  12983. 8005dac: 430a orrs r2, r1
  12984. 8005dae: 601a str r2, [r3, #0]
  12985. for (i = 0U; i < (BufferLength / 2U); i++)
  12986. 8005db0: 697b ldr r3, [r7, #20]
  12987. 8005db2: 3301 adds r3, #1
  12988. 8005db4: 617b str r3, [r7, #20]
  12989. 8005db6: 687b ldr r3, [r7, #4]
  12990. 8005db8: 085b lsrs r3, r3, #1
  12991. 8005dba: 697a ldr r2, [r7, #20]
  12992. 8005dbc: 429a cmp r2, r3
  12993. 8005dbe: d3e6 bcc.n 8005d8e <CRC_Handle_16+0x12>
  12994. }
  12995. if ((BufferLength % 2U) != 0U)
  12996. 8005dc0: 687b ldr r3, [r7, #4]
  12997. 8005dc2: f003 0301 and.w r3, r3, #1
  12998. 8005dc6: 2b00 cmp r3, #0
  12999. 8005dc8: d009 beq.n 8005dde <CRC_Handle_16+0x62>
  13000. {
  13001. pReg = (__IO uint16_t *)(__IO void *)(&hcrc->Instance->DR); /* Derogation MisraC2012 R.11.5 */
  13002. 8005dca: 68fb ldr r3, [r7, #12]
  13003. 8005dcc: 681b ldr r3, [r3, #0]
  13004. 8005dce: 613b str r3, [r7, #16]
  13005. *pReg = pBuffer[2U * i];
  13006. 8005dd0: 697b ldr r3, [r7, #20]
  13007. 8005dd2: 009b lsls r3, r3, #2
  13008. 8005dd4: 68ba ldr r2, [r7, #8]
  13009. 8005dd6: 4413 add r3, r2
  13010. 8005dd8: 881a ldrh r2, [r3, #0]
  13011. 8005dda: 693b ldr r3, [r7, #16]
  13012. 8005ddc: 801a strh r2, [r3, #0]
  13013. }
  13014. /* Return the CRC computed value */
  13015. return hcrc->Instance->DR;
  13016. 8005dde: 68fb ldr r3, [r7, #12]
  13017. 8005de0: 681b ldr r3, [r3, #0]
  13018. 8005de2: 681b ldr r3, [r3, #0]
  13019. }
  13020. 8005de4: 4618 mov r0, r3
  13021. 8005de6: 371c adds r7, #28
  13022. 8005de8: 46bd mov sp, r7
  13023. 8005dea: f85d 7b04 ldr.w r7, [sp], #4
  13024. 8005dee: 4770 bx lr
  13025. 08005df0 <HAL_CRCEx_Polynomial_Set>:
  13026. * @arg @ref CRC_POLYLENGTH_16B 16-bit long CRC (generating polynomial of degree 16)
  13027. * @arg @ref CRC_POLYLENGTH_32B 32-bit long CRC (generating polynomial of degree 32)
  13028. * @retval HAL status
  13029. */
  13030. HAL_StatusTypeDef HAL_CRCEx_Polynomial_Set(CRC_HandleTypeDef *hcrc, uint32_t Pol, uint32_t PolyLength)
  13031. {
  13032. 8005df0: b480 push {r7}
  13033. 8005df2: b087 sub sp, #28
  13034. 8005df4: af00 add r7, sp, #0
  13035. 8005df6: 60f8 str r0, [r7, #12]
  13036. 8005df8: 60b9 str r1, [r7, #8]
  13037. 8005dfa: 607a str r2, [r7, #4]
  13038. HAL_StatusTypeDef status = HAL_OK;
  13039. 8005dfc: 2300 movs r3, #0
  13040. 8005dfe: 75fb strb r3, [r7, #23]
  13041. uint32_t msb = 31U; /* polynomial degree is 32 at most, so msb is initialized to max value */
  13042. 8005e00: 231f movs r3, #31
  13043. 8005e02: 613b str r3, [r7, #16]
  13044. /* Check the parameters */
  13045. assert_param(IS_CRC_POL_LENGTH(PolyLength));
  13046. /* Ensure that the generating polynomial is odd */
  13047. if ((Pol & (uint32_t)(0x1U)) == 0U)
  13048. 8005e04: 68bb ldr r3, [r7, #8]
  13049. 8005e06: f003 0301 and.w r3, r3, #1
  13050. 8005e0a: 2b00 cmp r3, #0
  13051. 8005e0c: d102 bne.n 8005e14 <HAL_CRCEx_Polynomial_Set+0x24>
  13052. {
  13053. status = HAL_ERROR;
  13054. 8005e0e: 2301 movs r3, #1
  13055. 8005e10: 75fb strb r3, [r7, #23]
  13056. 8005e12: e063 b.n 8005edc <HAL_CRCEx_Polynomial_Set+0xec>
  13057. * definition. HAL_ERROR is reported if Pol degree is
  13058. * larger than that indicated by PolyLength.
  13059. * Look for MSB position: msb will contain the degree of
  13060. * the second to the largest polynomial member. E.g., for
  13061. * X^7 + X^6 + X^5 + X^2 + 1, msb = 6. */
  13062. while ((msb-- > 0U) && ((Pol & ((uint32_t)(0x1U) << (msb & 0x1FU))) == 0U))
  13063. 8005e14: bf00 nop
  13064. 8005e16: 693b ldr r3, [r7, #16]
  13065. 8005e18: 1e5a subs r2, r3, #1
  13066. 8005e1a: 613a str r2, [r7, #16]
  13067. 8005e1c: 2b00 cmp r3, #0
  13068. 8005e1e: d009 beq.n 8005e34 <HAL_CRCEx_Polynomial_Set+0x44>
  13069. 8005e20: 693b ldr r3, [r7, #16]
  13070. 8005e22: f003 031f and.w r3, r3, #31
  13071. 8005e26: 68ba ldr r2, [r7, #8]
  13072. 8005e28: fa22 f303 lsr.w r3, r2, r3
  13073. 8005e2c: f003 0301 and.w r3, r3, #1
  13074. 8005e30: 2b00 cmp r3, #0
  13075. 8005e32: d0f0 beq.n 8005e16 <HAL_CRCEx_Polynomial_Set+0x26>
  13076. {
  13077. }
  13078. switch (PolyLength)
  13079. 8005e34: 687b ldr r3, [r7, #4]
  13080. 8005e36: 2b18 cmp r3, #24
  13081. 8005e38: d846 bhi.n 8005ec8 <HAL_CRCEx_Polynomial_Set+0xd8>
  13082. 8005e3a: a201 add r2, pc, #4 @ (adr r2, 8005e40 <HAL_CRCEx_Polynomial_Set+0x50>)
  13083. 8005e3c: f852 f023 ldr.w pc, [r2, r3, lsl #2]
  13084. 8005e40: 08005ecf .word 0x08005ecf
  13085. 8005e44: 08005ec9 .word 0x08005ec9
  13086. 8005e48: 08005ec9 .word 0x08005ec9
  13087. 8005e4c: 08005ec9 .word 0x08005ec9
  13088. 8005e50: 08005ec9 .word 0x08005ec9
  13089. 8005e54: 08005ec9 .word 0x08005ec9
  13090. 8005e58: 08005ec9 .word 0x08005ec9
  13091. 8005e5c: 08005ec9 .word 0x08005ec9
  13092. 8005e60: 08005ebd .word 0x08005ebd
  13093. 8005e64: 08005ec9 .word 0x08005ec9
  13094. 8005e68: 08005ec9 .word 0x08005ec9
  13095. 8005e6c: 08005ec9 .word 0x08005ec9
  13096. 8005e70: 08005ec9 .word 0x08005ec9
  13097. 8005e74: 08005ec9 .word 0x08005ec9
  13098. 8005e78: 08005ec9 .word 0x08005ec9
  13099. 8005e7c: 08005ec9 .word 0x08005ec9
  13100. 8005e80: 08005eb1 .word 0x08005eb1
  13101. 8005e84: 08005ec9 .word 0x08005ec9
  13102. 8005e88: 08005ec9 .word 0x08005ec9
  13103. 8005e8c: 08005ec9 .word 0x08005ec9
  13104. 8005e90: 08005ec9 .word 0x08005ec9
  13105. 8005e94: 08005ec9 .word 0x08005ec9
  13106. 8005e98: 08005ec9 .word 0x08005ec9
  13107. 8005e9c: 08005ec9 .word 0x08005ec9
  13108. 8005ea0: 08005ea5 .word 0x08005ea5
  13109. {
  13110. case CRC_POLYLENGTH_7B:
  13111. if (msb >= HAL_CRC_LENGTH_7B)
  13112. 8005ea4: 693b ldr r3, [r7, #16]
  13113. 8005ea6: 2b06 cmp r3, #6
  13114. 8005ea8: d913 bls.n 8005ed2 <HAL_CRCEx_Polynomial_Set+0xe2>
  13115. {
  13116. status = HAL_ERROR;
  13117. 8005eaa: 2301 movs r3, #1
  13118. 8005eac: 75fb strb r3, [r7, #23]
  13119. }
  13120. break;
  13121. 8005eae: e010 b.n 8005ed2 <HAL_CRCEx_Polynomial_Set+0xe2>
  13122. case CRC_POLYLENGTH_8B:
  13123. if (msb >= HAL_CRC_LENGTH_8B)
  13124. 8005eb0: 693b ldr r3, [r7, #16]
  13125. 8005eb2: 2b07 cmp r3, #7
  13126. 8005eb4: d90f bls.n 8005ed6 <HAL_CRCEx_Polynomial_Set+0xe6>
  13127. {
  13128. status = HAL_ERROR;
  13129. 8005eb6: 2301 movs r3, #1
  13130. 8005eb8: 75fb strb r3, [r7, #23]
  13131. }
  13132. break;
  13133. 8005eba: e00c b.n 8005ed6 <HAL_CRCEx_Polynomial_Set+0xe6>
  13134. case CRC_POLYLENGTH_16B:
  13135. if (msb >= HAL_CRC_LENGTH_16B)
  13136. 8005ebc: 693b ldr r3, [r7, #16]
  13137. 8005ebe: 2b0f cmp r3, #15
  13138. 8005ec0: d90b bls.n 8005eda <HAL_CRCEx_Polynomial_Set+0xea>
  13139. {
  13140. status = HAL_ERROR;
  13141. 8005ec2: 2301 movs r3, #1
  13142. 8005ec4: 75fb strb r3, [r7, #23]
  13143. }
  13144. break;
  13145. 8005ec6: e008 b.n 8005eda <HAL_CRCEx_Polynomial_Set+0xea>
  13146. case CRC_POLYLENGTH_32B:
  13147. /* no polynomial definition vs. polynomial length issue possible */
  13148. break;
  13149. default:
  13150. status = HAL_ERROR;
  13151. 8005ec8: 2301 movs r3, #1
  13152. 8005eca: 75fb strb r3, [r7, #23]
  13153. break;
  13154. 8005ecc: e006 b.n 8005edc <HAL_CRCEx_Polynomial_Set+0xec>
  13155. break;
  13156. 8005ece: bf00 nop
  13157. 8005ed0: e004 b.n 8005edc <HAL_CRCEx_Polynomial_Set+0xec>
  13158. break;
  13159. 8005ed2: bf00 nop
  13160. 8005ed4: e002 b.n 8005edc <HAL_CRCEx_Polynomial_Set+0xec>
  13161. break;
  13162. 8005ed6: bf00 nop
  13163. 8005ed8: e000 b.n 8005edc <HAL_CRCEx_Polynomial_Set+0xec>
  13164. break;
  13165. 8005eda: bf00 nop
  13166. }
  13167. }
  13168. if (status == HAL_OK)
  13169. 8005edc: 7dfb ldrb r3, [r7, #23]
  13170. 8005ede: 2b00 cmp r3, #0
  13171. 8005ee0: d10d bne.n 8005efe <HAL_CRCEx_Polynomial_Set+0x10e>
  13172. {
  13173. /* set generating polynomial */
  13174. WRITE_REG(hcrc->Instance->POL, Pol);
  13175. 8005ee2: 68fb ldr r3, [r7, #12]
  13176. 8005ee4: 681b ldr r3, [r3, #0]
  13177. 8005ee6: 68ba ldr r2, [r7, #8]
  13178. 8005ee8: 615a str r2, [r3, #20]
  13179. /* set generating polynomial size */
  13180. MODIFY_REG(hcrc->Instance->CR, CRC_CR_POLYSIZE, PolyLength);
  13181. 8005eea: 68fb ldr r3, [r7, #12]
  13182. 8005eec: 681b ldr r3, [r3, #0]
  13183. 8005eee: 689b ldr r3, [r3, #8]
  13184. 8005ef0: f023 0118 bic.w r1, r3, #24
  13185. 8005ef4: 68fb ldr r3, [r7, #12]
  13186. 8005ef6: 681b ldr r3, [r3, #0]
  13187. 8005ef8: 687a ldr r2, [r7, #4]
  13188. 8005efa: 430a orrs r2, r1
  13189. 8005efc: 609a str r2, [r3, #8]
  13190. }
  13191. /* Return function status */
  13192. return status;
  13193. 8005efe: 7dfb ldrb r3, [r7, #23]
  13194. }
  13195. 8005f00: 4618 mov r0, r3
  13196. 8005f02: 371c adds r7, #28
  13197. 8005f04: 46bd mov sp, r7
  13198. 8005f06: f85d 7b04 ldr.w r7, [sp], #4
  13199. 8005f0a: 4770 bx lr
  13200. 08005f0c <HAL_DMA_Init>:
  13201. * @param hdma: Pointer to a DMA_HandleTypeDef structure that contains
  13202. * the configuration information for the specified DMA Stream.
  13203. * @retval HAL status
  13204. */
  13205. HAL_StatusTypeDef HAL_DMA_Init(DMA_HandleTypeDef *hdma)
  13206. {
  13207. 8005f0c: b580 push {r7, lr}
  13208. 8005f0e: b086 sub sp, #24
  13209. 8005f10: af00 add r7, sp, #0
  13210. 8005f12: 6078 str r0, [r7, #4]
  13211. uint32_t registerValue;
  13212. uint32_t tickstart = HAL_GetTick();
  13213. 8005f14: f7ff fc4c bl 80057b0 <HAL_GetTick>
  13214. 8005f18: 6138 str r0, [r7, #16]
  13215. DMA_Base_Registers *regs_dma;
  13216. BDMA_Base_Registers *regs_bdma;
  13217. /* Check the DMA peripheral handle */
  13218. if(hdma == NULL)
  13219. 8005f1a: 687b ldr r3, [r7, #4]
  13220. 8005f1c: 2b00 cmp r3, #0
  13221. 8005f1e: d101 bne.n 8005f24 <HAL_DMA_Init+0x18>
  13222. {
  13223. return HAL_ERROR;
  13224. 8005f20: 2301 movs r3, #1
  13225. 8005f22: e316 b.n 8006552 <HAL_DMA_Init+0x646>
  13226. assert_param(IS_DMA_PERIPHERAL_DATA_SIZE(hdma->Init.PeriphDataAlignment));
  13227. assert_param(IS_DMA_MEMORY_DATA_SIZE(hdma->Init.MemDataAlignment));
  13228. assert_param(IS_DMA_MODE(hdma->Init.Mode));
  13229. assert_param(IS_DMA_PRIORITY(hdma->Init.Priority));
  13230. if(IS_DMA_STREAM_INSTANCE(hdma->Instance) != 0U) /* DMA1 or DMA2 instance */
  13231. 8005f24: 687b ldr r3, [r7, #4]
  13232. 8005f26: 681b ldr r3, [r3, #0]
  13233. 8005f28: 4a66 ldr r2, [pc, #408] @ (80060c4 <HAL_DMA_Init+0x1b8>)
  13234. 8005f2a: 4293 cmp r3, r2
  13235. 8005f2c: d04a beq.n 8005fc4 <HAL_DMA_Init+0xb8>
  13236. 8005f2e: 687b ldr r3, [r7, #4]
  13237. 8005f30: 681b ldr r3, [r3, #0]
  13238. 8005f32: 4a65 ldr r2, [pc, #404] @ (80060c8 <HAL_DMA_Init+0x1bc>)
  13239. 8005f34: 4293 cmp r3, r2
  13240. 8005f36: d045 beq.n 8005fc4 <HAL_DMA_Init+0xb8>
  13241. 8005f38: 687b ldr r3, [r7, #4]
  13242. 8005f3a: 681b ldr r3, [r3, #0]
  13243. 8005f3c: 4a63 ldr r2, [pc, #396] @ (80060cc <HAL_DMA_Init+0x1c0>)
  13244. 8005f3e: 4293 cmp r3, r2
  13245. 8005f40: d040 beq.n 8005fc4 <HAL_DMA_Init+0xb8>
  13246. 8005f42: 687b ldr r3, [r7, #4]
  13247. 8005f44: 681b ldr r3, [r3, #0]
  13248. 8005f46: 4a62 ldr r2, [pc, #392] @ (80060d0 <HAL_DMA_Init+0x1c4>)
  13249. 8005f48: 4293 cmp r3, r2
  13250. 8005f4a: d03b beq.n 8005fc4 <HAL_DMA_Init+0xb8>
  13251. 8005f4c: 687b ldr r3, [r7, #4]
  13252. 8005f4e: 681b ldr r3, [r3, #0]
  13253. 8005f50: 4a60 ldr r2, [pc, #384] @ (80060d4 <HAL_DMA_Init+0x1c8>)
  13254. 8005f52: 4293 cmp r3, r2
  13255. 8005f54: d036 beq.n 8005fc4 <HAL_DMA_Init+0xb8>
  13256. 8005f56: 687b ldr r3, [r7, #4]
  13257. 8005f58: 681b ldr r3, [r3, #0]
  13258. 8005f5a: 4a5f ldr r2, [pc, #380] @ (80060d8 <HAL_DMA_Init+0x1cc>)
  13259. 8005f5c: 4293 cmp r3, r2
  13260. 8005f5e: d031 beq.n 8005fc4 <HAL_DMA_Init+0xb8>
  13261. 8005f60: 687b ldr r3, [r7, #4]
  13262. 8005f62: 681b ldr r3, [r3, #0]
  13263. 8005f64: 4a5d ldr r2, [pc, #372] @ (80060dc <HAL_DMA_Init+0x1d0>)
  13264. 8005f66: 4293 cmp r3, r2
  13265. 8005f68: d02c beq.n 8005fc4 <HAL_DMA_Init+0xb8>
  13266. 8005f6a: 687b ldr r3, [r7, #4]
  13267. 8005f6c: 681b ldr r3, [r3, #0]
  13268. 8005f6e: 4a5c ldr r2, [pc, #368] @ (80060e0 <HAL_DMA_Init+0x1d4>)
  13269. 8005f70: 4293 cmp r3, r2
  13270. 8005f72: d027 beq.n 8005fc4 <HAL_DMA_Init+0xb8>
  13271. 8005f74: 687b ldr r3, [r7, #4]
  13272. 8005f76: 681b ldr r3, [r3, #0]
  13273. 8005f78: 4a5a ldr r2, [pc, #360] @ (80060e4 <HAL_DMA_Init+0x1d8>)
  13274. 8005f7a: 4293 cmp r3, r2
  13275. 8005f7c: d022 beq.n 8005fc4 <HAL_DMA_Init+0xb8>
  13276. 8005f7e: 687b ldr r3, [r7, #4]
  13277. 8005f80: 681b ldr r3, [r3, #0]
  13278. 8005f82: 4a59 ldr r2, [pc, #356] @ (80060e8 <HAL_DMA_Init+0x1dc>)
  13279. 8005f84: 4293 cmp r3, r2
  13280. 8005f86: d01d beq.n 8005fc4 <HAL_DMA_Init+0xb8>
  13281. 8005f88: 687b ldr r3, [r7, #4]
  13282. 8005f8a: 681b ldr r3, [r3, #0]
  13283. 8005f8c: 4a57 ldr r2, [pc, #348] @ (80060ec <HAL_DMA_Init+0x1e0>)
  13284. 8005f8e: 4293 cmp r3, r2
  13285. 8005f90: d018 beq.n 8005fc4 <HAL_DMA_Init+0xb8>
  13286. 8005f92: 687b ldr r3, [r7, #4]
  13287. 8005f94: 681b ldr r3, [r3, #0]
  13288. 8005f96: 4a56 ldr r2, [pc, #344] @ (80060f0 <HAL_DMA_Init+0x1e4>)
  13289. 8005f98: 4293 cmp r3, r2
  13290. 8005f9a: d013 beq.n 8005fc4 <HAL_DMA_Init+0xb8>
  13291. 8005f9c: 687b ldr r3, [r7, #4]
  13292. 8005f9e: 681b ldr r3, [r3, #0]
  13293. 8005fa0: 4a54 ldr r2, [pc, #336] @ (80060f4 <HAL_DMA_Init+0x1e8>)
  13294. 8005fa2: 4293 cmp r3, r2
  13295. 8005fa4: d00e beq.n 8005fc4 <HAL_DMA_Init+0xb8>
  13296. 8005fa6: 687b ldr r3, [r7, #4]
  13297. 8005fa8: 681b ldr r3, [r3, #0]
  13298. 8005faa: 4a53 ldr r2, [pc, #332] @ (80060f8 <HAL_DMA_Init+0x1ec>)
  13299. 8005fac: 4293 cmp r3, r2
  13300. 8005fae: d009 beq.n 8005fc4 <HAL_DMA_Init+0xb8>
  13301. 8005fb0: 687b ldr r3, [r7, #4]
  13302. 8005fb2: 681b ldr r3, [r3, #0]
  13303. 8005fb4: 4a51 ldr r2, [pc, #324] @ (80060fc <HAL_DMA_Init+0x1f0>)
  13304. 8005fb6: 4293 cmp r3, r2
  13305. 8005fb8: d004 beq.n 8005fc4 <HAL_DMA_Init+0xb8>
  13306. 8005fba: 687b ldr r3, [r7, #4]
  13307. 8005fbc: 681b ldr r3, [r3, #0]
  13308. 8005fbe: 4a50 ldr r2, [pc, #320] @ (8006100 <HAL_DMA_Init+0x1f4>)
  13309. 8005fc0: 4293 cmp r3, r2
  13310. 8005fc2: d101 bne.n 8005fc8 <HAL_DMA_Init+0xbc>
  13311. 8005fc4: 2301 movs r3, #1
  13312. 8005fc6: e000 b.n 8005fca <HAL_DMA_Init+0xbe>
  13313. 8005fc8: 2300 movs r3, #0
  13314. 8005fca: 2b00 cmp r3, #0
  13315. 8005fcc: f000 813b beq.w 8006246 <HAL_DMA_Init+0x33a>
  13316. assert_param(IS_DMA_MEMORY_BURST(hdma->Init.MemBurst));
  13317. assert_param(IS_DMA_PERIPHERAL_BURST(hdma->Init.PeriphBurst));
  13318. }
  13319. /* Change DMA peripheral state */
  13320. hdma->State = HAL_DMA_STATE_BUSY;
  13321. 8005fd0: 687b ldr r3, [r7, #4]
  13322. 8005fd2: 2202 movs r2, #2
  13323. 8005fd4: f883 2035 strb.w r2, [r3, #53] @ 0x35
  13324. /* Allocate lock resource */
  13325. __HAL_UNLOCK(hdma);
  13326. 8005fd8: 687b ldr r3, [r7, #4]
  13327. 8005fda: 2200 movs r2, #0
  13328. 8005fdc: f883 2034 strb.w r2, [r3, #52] @ 0x34
  13329. /* Disable the peripheral */
  13330. __HAL_DMA_DISABLE(hdma);
  13331. 8005fe0: 687b ldr r3, [r7, #4]
  13332. 8005fe2: 681b ldr r3, [r3, #0]
  13333. 8005fe4: 4a37 ldr r2, [pc, #220] @ (80060c4 <HAL_DMA_Init+0x1b8>)
  13334. 8005fe6: 4293 cmp r3, r2
  13335. 8005fe8: d04a beq.n 8006080 <HAL_DMA_Init+0x174>
  13336. 8005fea: 687b ldr r3, [r7, #4]
  13337. 8005fec: 681b ldr r3, [r3, #0]
  13338. 8005fee: 4a36 ldr r2, [pc, #216] @ (80060c8 <HAL_DMA_Init+0x1bc>)
  13339. 8005ff0: 4293 cmp r3, r2
  13340. 8005ff2: d045 beq.n 8006080 <HAL_DMA_Init+0x174>
  13341. 8005ff4: 687b ldr r3, [r7, #4]
  13342. 8005ff6: 681b ldr r3, [r3, #0]
  13343. 8005ff8: 4a34 ldr r2, [pc, #208] @ (80060cc <HAL_DMA_Init+0x1c0>)
  13344. 8005ffa: 4293 cmp r3, r2
  13345. 8005ffc: d040 beq.n 8006080 <HAL_DMA_Init+0x174>
  13346. 8005ffe: 687b ldr r3, [r7, #4]
  13347. 8006000: 681b ldr r3, [r3, #0]
  13348. 8006002: 4a33 ldr r2, [pc, #204] @ (80060d0 <HAL_DMA_Init+0x1c4>)
  13349. 8006004: 4293 cmp r3, r2
  13350. 8006006: d03b beq.n 8006080 <HAL_DMA_Init+0x174>
  13351. 8006008: 687b ldr r3, [r7, #4]
  13352. 800600a: 681b ldr r3, [r3, #0]
  13353. 800600c: 4a31 ldr r2, [pc, #196] @ (80060d4 <HAL_DMA_Init+0x1c8>)
  13354. 800600e: 4293 cmp r3, r2
  13355. 8006010: d036 beq.n 8006080 <HAL_DMA_Init+0x174>
  13356. 8006012: 687b ldr r3, [r7, #4]
  13357. 8006014: 681b ldr r3, [r3, #0]
  13358. 8006016: 4a30 ldr r2, [pc, #192] @ (80060d8 <HAL_DMA_Init+0x1cc>)
  13359. 8006018: 4293 cmp r3, r2
  13360. 800601a: d031 beq.n 8006080 <HAL_DMA_Init+0x174>
  13361. 800601c: 687b ldr r3, [r7, #4]
  13362. 800601e: 681b ldr r3, [r3, #0]
  13363. 8006020: 4a2e ldr r2, [pc, #184] @ (80060dc <HAL_DMA_Init+0x1d0>)
  13364. 8006022: 4293 cmp r3, r2
  13365. 8006024: d02c beq.n 8006080 <HAL_DMA_Init+0x174>
  13366. 8006026: 687b ldr r3, [r7, #4]
  13367. 8006028: 681b ldr r3, [r3, #0]
  13368. 800602a: 4a2d ldr r2, [pc, #180] @ (80060e0 <HAL_DMA_Init+0x1d4>)
  13369. 800602c: 4293 cmp r3, r2
  13370. 800602e: d027 beq.n 8006080 <HAL_DMA_Init+0x174>
  13371. 8006030: 687b ldr r3, [r7, #4]
  13372. 8006032: 681b ldr r3, [r3, #0]
  13373. 8006034: 4a2b ldr r2, [pc, #172] @ (80060e4 <HAL_DMA_Init+0x1d8>)
  13374. 8006036: 4293 cmp r3, r2
  13375. 8006038: d022 beq.n 8006080 <HAL_DMA_Init+0x174>
  13376. 800603a: 687b ldr r3, [r7, #4]
  13377. 800603c: 681b ldr r3, [r3, #0]
  13378. 800603e: 4a2a ldr r2, [pc, #168] @ (80060e8 <HAL_DMA_Init+0x1dc>)
  13379. 8006040: 4293 cmp r3, r2
  13380. 8006042: d01d beq.n 8006080 <HAL_DMA_Init+0x174>
  13381. 8006044: 687b ldr r3, [r7, #4]
  13382. 8006046: 681b ldr r3, [r3, #0]
  13383. 8006048: 4a28 ldr r2, [pc, #160] @ (80060ec <HAL_DMA_Init+0x1e0>)
  13384. 800604a: 4293 cmp r3, r2
  13385. 800604c: d018 beq.n 8006080 <HAL_DMA_Init+0x174>
  13386. 800604e: 687b ldr r3, [r7, #4]
  13387. 8006050: 681b ldr r3, [r3, #0]
  13388. 8006052: 4a27 ldr r2, [pc, #156] @ (80060f0 <HAL_DMA_Init+0x1e4>)
  13389. 8006054: 4293 cmp r3, r2
  13390. 8006056: d013 beq.n 8006080 <HAL_DMA_Init+0x174>
  13391. 8006058: 687b ldr r3, [r7, #4]
  13392. 800605a: 681b ldr r3, [r3, #0]
  13393. 800605c: 4a25 ldr r2, [pc, #148] @ (80060f4 <HAL_DMA_Init+0x1e8>)
  13394. 800605e: 4293 cmp r3, r2
  13395. 8006060: d00e beq.n 8006080 <HAL_DMA_Init+0x174>
  13396. 8006062: 687b ldr r3, [r7, #4]
  13397. 8006064: 681b ldr r3, [r3, #0]
  13398. 8006066: 4a24 ldr r2, [pc, #144] @ (80060f8 <HAL_DMA_Init+0x1ec>)
  13399. 8006068: 4293 cmp r3, r2
  13400. 800606a: d009 beq.n 8006080 <HAL_DMA_Init+0x174>
  13401. 800606c: 687b ldr r3, [r7, #4]
  13402. 800606e: 681b ldr r3, [r3, #0]
  13403. 8006070: 4a22 ldr r2, [pc, #136] @ (80060fc <HAL_DMA_Init+0x1f0>)
  13404. 8006072: 4293 cmp r3, r2
  13405. 8006074: d004 beq.n 8006080 <HAL_DMA_Init+0x174>
  13406. 8006076: 687b ldr r3, [r7, #4]
  13407. 8006078: 681b ldr r3, [r3, #0]
  13408. 800607a: 4a21 ldr r2, [pc, #132] @ (8006100 <HAL_DMA_Init+0x1f4>)
  13409. 800607c: 4293 cmp r3, r2
  13410. 800607e: d108 bne.n 8006092 <HAL_DMA_Init+0x186>
  13411. 8006080: 687b ldr r3, [r7, #4]
  13412. 8006082: 681b ldr r3, [r3, #0]
  13413. 8006084: 681a ldr r2, [r3, #0]
  13414. 8006086: 687b ldr r3, [r7, #4]
  13415. 8006088: 681b ldr r3, [r3, #0]
  13416. 800608a: f022 0201 bic.w r2, r2, #1
  13417. 800608e: 601a str r2, [r3, #0]
  13418. 8006090: e007 b.n 80060a2 <HAL_DMA_Init+0x196>
  13419. 8006092: 687b ldr r3, [r7, #4]
  13420. 8006094: 681b ldr r3, [r3, #0]
  13421. 8006096: 681a ldr r2, [r3, #0]
  13422. 8006098: 687b ldr r3, [r7, #4]
  13423. 800609a: 681b ldr r3, [r3, #0]
  13424. 800609c: f022 0201 bic.w r2, r2, #1
  13425. 80060a0: 601a str r2, [r3, #0]
  13426. /* Check if the DMA Stream is effectively disabled */
  13427. while((((DMA_Stream_TypeDef *)hdma->Instance)->CR & DMA_SxCR_EN) != 0U)
  13428. 80060a2: e02f b.n 8006104 <HAL_DMA_Init+0x1f8>
  13429. {
  13430. /* Check for the Timeout */
  13431. if((HAL_GetTick() - tickstart ) > HAL_TIMEOUT_DMA_ABORT)
  13432. 80060a4: f7ff fb84 bl 80057b0 <HAL_GetTick>
  13433. 80060a8: 4602 mov r2, r0
  13434. 80060aa: 693b ldr r3, [r7, #16]
  13435. 80060ac: 1ad3 subs r3, r2, r3
  13436. 80060ae: 2b05 cmp r3, #5
  13437. 80060b0: d928 bls.n 8006104 <HAL_DMA_Init+0x1f8>
  13438. {
  13439. /* Update error code */
  13440. hdma->ErrorCode = HAL_DMA_ERROR_TIMEOUT;
  13441. 80060b2: 687b ldr r3, [r7, #4]
  13442. 80060b4: 2220 movs r2, #32
  13443. 80060b6: 655a str r2, [r3, #84] @ 0x54
  13444. /* Change the DMA state */
  13445. hdma->State = HAL_DMA_STATE_ERROR;
  13446. 80060b8: 687b ldr r3, [r7, #4]
  13447. 80060ba: 2203 movs r2, #3
  13448. 80060bc: f883 2035 strb.w r2, [r3, #53] @ 0x35
  13449. return HAL_ERROR;
  13450. 80060c0: 2301 movs r3, #1
  13451. 80060c2: e246 b.n 8006552 <HAL_DMA_Init+0x646>
  13452. 80060c4: 40020010 .word 0x40020010
  13453. 80060c8: 40020028 .word 0x40020028
  13454. 80060cc: 40020040 .word 0x40020040
  13455. 80060d0: 40020058 .word 0x40020058
  13456. 80060d4: 40020070 .word 0x40020070
  13457. 80060d8: 40020088 .word 0x40020088
  13458. 80060dc: 400200a0 .word 0x400200a0
  13459. 80060e0: 400200b8 .word 0x400200b8
  13460. 80060e4: 40020410 .word 0x40020410
  13461. 80060e8: 40020428 .word 0x40020428
  13462. 80060ec: 40020440 .word 0x40020440
  13463. 80060f0: 40020458 .word 0x40020458
  13464. 80060f4: 40020470 .word 0x40020470
  13465. 80060f8: 40020488 .word 0x40020488
  13466. 80060fc: 400204a0 .word 0x400204a0
  13467. 8006100: 400204b8 .word 0x400204b8
  13468. while((((DMA_Stream_TypeDef *)hdma->Instance)->CR & DMA_SxCR_EN) != 0U)
  13469. 8006104: 687b ldr r3, [r7, #4]
  13470. 8006106: 681b ldr r3, [r3, #0]
  13471. 8006108: 681b ldr r3, [r3, #0]
  13472. 800610a: f003 0301 and.w r3, r3, #1
  13473. 800610e: 2b00 cmp r3, #0
  13474. 8006110: d1c8 bne.n 80060a4 <HAL_DMA_Init+0x198>
  13475. }
  13476. }
  13477. /* Get the CR register value */
  13478. registerValue = ((DMA_Stream_TypeDef *)hdma->Instance)->CR;
  13479. 8006112: 687b ldr r3, [r7, #4]
  13480. 8006114: 681b ldr r3, [r3, #0]
  13481. 8006116: 681b ldr r3, [r3, #0]
  13482. 8006118: 617b str r3, [r7, #20]
  13483. /* Clear CHSEL, MBURST, PBURST, PL, MSIZE, PSIZE, MINC, PINC, CIRC, DIR, CT and DBM bits */
  13484. registerValue &= ((uint32_t)~(DMA_SxCR_MBURST | DMA_SxCR_PBURST | \
  13485. 800611a: 697a ldr r2, [r7, #20]
  13486. 800611c: 4b83 ldr r3, [pc, #524] @ (800632c <HAL_DMA_Init+0x420>)
  13487. 800611e: 4013 ands r3, r2
  13488. 8006120: 617b str r3, [r7, #20]
  13489. DMA_SxCR_PL | DMA_SxCR_MSIZE | DMA_SxCR_PSIZE | \
  13490. DMA_SxCR_MINC | DMA_SxCR_PINC | DMA_SxCR_CIRC | \
  13491. DMA_SxCR_DIR | DMA_SxCR_CT | DMA_SxCR_DBM));
  13492. /* Prepare the DMA Stream configuration */
  13493. registerValue |= hdma->Init.Direction |
  13494. 8006122: 687b ldr r3, [r7, #4]
  13495. 8006124: 689a ldr r2, [r3, #8]
  13496. hdma->Init.PeriphInc | hdma->Init.MemInc |
  13497. 8006126: 687b ldr r3, [r7, #4]
  13498. 8006128: 68db ldr r3, [r3, #12]
  13499. registerValue |= hdma->Init.Direction |
  13500. 800612a: 431a orrs r2, r3
  13501. hdma->Init.PeriphInc | hdma->Init.MemInc |
  13502. 800612c: 687b ldr r3, [r7, #4]
  13503. 800612e: 691b ldr r3, [r3, #16]
  13504. 8006130: 431a orrs r2, r3
  13505. hdma->Init.PeriphDataAlignment | hdma->Init.MemDataAlignment |
  13506. 8006132: 687b ldr r3, [r7, #4]
  13507. 8006134: 695b ldr r3, [r3, #20]
  13508. hdma->Init.PeriphInc | hdma->Init.MemInc |
  13509. 8006136: 431a orrs r2, r3
  13510. hdma->Init.PeriphDataAlignment | hdma->Init.MemDataAlignment |
  13511. 8006138: 687b ldr r3, [r7, #4]
  13512. 800613a: 699b ldr r3, [r3, #24]
  13513. 800613c: 431a orrs r2, r3
  13514. hdma->Init.Mode | hdma->Init.Priority;
  13515. 800613e: 687b ldr r3, [r7, #4]
  13516. 8006140: 69db ldr r3, [r3, #28]
  13517. hdma->Init.PeriphDataAlignment | hdma->Init.MemDataAlignment |
  13518. 8006142: 431a orrs r2, r3
  13519. hdma->Init.Mode | hdma->Init.Priority;
  13520. 8006144: 687b ldr r3, [r7, #4]
  13521. 8006146: 6a1b ldr r3, [r3, #32]
  13522. 8006148: 4313 orrs r3, r2
  13523. registerValue |= hdma->Init.Direction |
  13524. 800614a: 697a ldr r2, [r7, #20]
  13525. 800614c: 4313 orrs r3, r2
  13526. 800614e: 617b str r3, [r7, #20]
  13527. /* the Memory burst and peripheral burst are not used when the FIFO is disabled */
  13528. if(hdma->Init.FIFOMode == DMA_FIFOMODE_ENABLE)
  13529. 8006150: 687b ldr r3, [r7, #4]
  13530. 8006152: 6a5b ldr r3, [r3, #36] @ 0x24
  13531. 8006154: 2b04 cmp r3, #4
  13532. 8006156: d107 bne.n 8006168 <HAL_DMA_Init+0x25c>
  13533. {
  13534. /* Get memory burst and peripheral burst */
  13535. registerValue |= hdma->Init.MemBurst | hdma->Init.PeriphBurst;
  13536. 8006158: 687b ldr r3, [r7, #4]
  13537. 800615a: 6ada ldr r2, [r3, #44] @ 0x2c
  13538. 800615c: 687b ldr r3, [r7, #4]
  13539. 800615e: 6b1b ldr r3, [r3, #48] @ 0x30
  13540. 8006160: 4313 orrs r3, r2
  13541. 8006162: 697a ldr r2, [r7, #20]
  13542. 8006164: 4313 orrs r3, r2
  13543. 8006166: 617b str r3, [r7, #20]
  13544. }
  13545. /* Work around for Errata 2.22: UART/USART- DMA transfer lock: DMA stream could be
  13546. lock when transferring data to/from USART/UART */
  13547. #if (STM32H7_DEV_ID == 0x450UL)
  13548. if((DBGMCU->IDCODE & 0xFFFF0000U) >= 0x20000000U)
  13549. 8006168: 4b71 ldr r3, [pc, #452] @ (8006330 <HAL_DMA_Init+0x424>)
  13550. 800616a: 681a ldr r2, [r3, #0]
  13551. 800616c: 4b71 ldr r3, [pc, #452] @ (8006334 <HAL_DMA_Init+0x428>)
  13552. 800616e: 4013 ands r3, r2
  13553. 8006170: f1b3 5f00 cmp.w r3, #536870912 @ 0x20000000
  13554. 8006174: d328 bcc.n 80061c8 <HAL_DMA_Init+0x2bc>
  13555. {
  13556. #endif /* STM32H7_DEV_ID == 0x450UL */
  13557. if(IS_DMA_UART_USART_REQUEST(hdma->Init.Request) != 0U)
  13558. 8006176: 687b ldr r3, [r7, #4]
  13559. 8006178: 685b ldr r3, [r3, #4]
  13560. 800617a: 2b28 cmp r3, #40 @ 0x28
  13561. 800617c: d903 bls.n 8006186 <HAL_DMA_Init+0x27a>
  13562. 800617e: 687b ldr r3, [r7, #4]
  13563. 8006180: 685b ldr r3, [r3, #4]
  13564. 8006182: 2b2e cmp r3, #46 @ 0x2e
  13565. 8006184: d917 bls.n 80061b6 <HAL_DMA_Init+0x2aa>
  13566. 8006186: 687b ldr r3, [r7, #4]
  13567. 8006188: 685b ldr r3, [r3, #4]
  13568. 800618a: 2b3e cmp r3, #62 @ 0x3e
  13569. 800618c: d903 bls.n 8006196 <HAL_DMA_Init+0x28a>
  13570. 800618e: 687b ldr r3, [r7, #4]
  13571. 8006190: 685b ldr r3, [r3, #4]
  13572. 8006192: 2b42 cmp r3, #66 @ 0x42
  13573. 8006194: d90f bls.n 80061b6 <HAL_DMA_Init+0x2aa>
  13574. 8006196: 687b ldr r3, [r7, #4]
  13575. 8006198: 685b ldr r3, [r3, #4]
  13576. 800619a: 2b46 cmp r3, #70 @ 0x46
  13577. 800619c: d903 bls.n 80061a6 <HAL_DMA_Init+0x29a>
  13578. 800619e: 687b ldr r3, [r7, #4]
  13579. 80061a0: 685b ldr r3, [r3, #4]
  13580. 80061a2: 2b48 cmp r3, #72 @ 0x48
  13581. 80061a4: d907 bls.n 80061b6 <HAL_DMA_Init+0x2aa>
  13582. 80061a6: 687b ldr r3, [r7, #4]
  13583. 80061a8: 685b ldr r3, [r3, #4]
  13584. 80061aa: 2b4e cmp r3, #78 @ 0x4e
  13585. 80061ac: d905 bls.n 80061ba <HAL_DMA_Init+0x2ae>
  13586. 80061ae: 687b ldr r3, [r7, #4]
  13587. 80061b0: 685b ldr r3, [r3, #4]
  13588. 80061b2: 2b52 cmp r3, #82 @ 0x52
  13589. 80061b4: d801 bhi.n 80061ba <HAL_DMA_Init+0x2ae>
  13590. 80061b6: 2301 movs r3, #1
  13591. 80061b8: e000 b.n 80061bc <HAL_DMA_Init+0x2b0>
  13592. 80061ba: 2300 movs r3, #0
  13593. 80061bc: 2b00 cmp r3, #0
  13594. 80061be: d003 beq.n 80061c8 <HAL_DMA_Init+0x2bc>
  13595. {
  13596. registerValue |= DMA_SxCR_TRBUFF;
  13597. 80061c0: 697b ldr r3, [r7, #20]
  13598. 80061c2: f443 1380 orr.w r3, r3, #1048576 @ 0x100000
  13599. 80061c6: 617b str r3, [r7, #20]
  13600. #if (STM32H7_DEV_ID == 0x450UL)
  13601. }
  13602. #endif /* STM32H7_DEV_ID == 0x450UL */
  13603. /* Write to DMA Stream CR register */
  13604. ((DMA_Stream_TypeDef *)hdma->Instance)->CR = registerValue;
  13605. 80061c8: 687b ldr r3, [r7, #4]
  13606. 80061ca: 681b ldr r3, [r3, #0]
  13607. 80061cc: 697a ldr r2, [r7, #20]
  13608. 80061ce: 601a str r2, [r3, #0]
  13609. /* Get the FCR register value */
  13610. registerValue = ((DMA_Stream_TypeDef *)hdma->Instance)->FCR;
  13611. 80061d0: 687b ldr r3, [r7, #4]
  13612. 80061d2: 681b ldr r3, [r3, #0]
  13613. 80061d4: 695b ldr r3, [r3, #20]
  13614. 80061d6: 617b str r3, [r7, #20]
  13615. /* Clear Direct mode and FIFO threshold bits */
  13616. registerValue &= (uint32_t)~(DMA_SxFCR_DMDIS | DMA_SxFCR_FTH);
  13617. 80061d8: 697b ldr r3, [r7, #20]
  13618. 80061da: f023 0307 bic.w r3, r3, #7
  13619. 80061de: 617b str r3, [r7, #20]
  13620. /* Prepare the DMA Stream FIFO configuration */
  13621. registerValue |= hdma->Init.FIFOMode;
  13622. 80061e0: 687b ldr r3, [r7, #4]
  13623. 80061e2: 6a5b ldr r3, [r3, #36] @ 0x24
  13624. 80061e4: 697a ldr r2, [r7, #20]
  13625. 80061e6: 4313 orrs r3, r2
  13626. 80061e8: 617b str r3, [r7, #20]
  13627. /* the FIFO threshold is not used when the FIFO mode is disabled */
  13628. if(hdma->Init.FIFOMode == DMA_FIFOMODE_ENABLE)
  13629. 80061ea: 687b ldr r3, [r7, #4]
  13630. 80061ec: 6a5b ldr r3, [r3, #36] @ 0x24
  13631. 80061ee: 2b04 cmp r3, #4
  13632. 80061f0: d117 bne.n 8006222 <HAL_DMA_Init+0x316>
  13633. {
  13634. /* Get the FIFO threshold */
  13635. registerValue |= hdma->Init.FIFOThreshold;
  13636. 80061f2: 687b ldr r3, [r7, #4]
  13637. 80061f4: 6a9b ldr r3, [r3, #40] @ 0x28
  13638. 80061f6: 697a ldr r2, [r7, #20]
  13639. 80061f8: 4313 orrs r3, r2
  13640. 80061fa: 617b str r3, [r7, #20]
  13641. /* Check compatibility between FIFO threshold level and size of the memory burst */
  13642. /* for INCR4, INCR8, INCR16 */
  13643. if(hdma->Init.MemBurst != DMA_MBURST_SINGLE)
  13644. 80061fc: 687b ldr r3, [r7, #4]
  13645. 80061fe: 6adb ldr r3, [r3, #44] @ 0x2c
  13646. 8006200: 2b00 cmp r3, #0
  13647. 8006202: d00e beq.n 8006222 <HAL_DMA_Init+0x316>
  13648. {
  13649. if (DMA_CheckFifoParam(hdma) != HAL_OK)
  13650. 8006204: 6878 ldr r0, [r7, #4]
  13651. 8006206: f001 ff1d bl 8008044 <DMA_CheckFifoParam>
  13652. 800620a: 4603 mov r3, r0
  13653. 800620c: 2b00 cmp r3, #0
  13654. 800620e: d008 beq.n 8006222 <HAL_DMA_Init+0x316>
  13655. {
  13656. /* Update error code */
  13657. hdma->ErrorCode = HAL_DMA_ERROR_PARAM;
  13658. 8006210: 687b ldr r3, [r7, #4]
  13659. 8006212: 2240 movs r2, #64 @ 0x40
  13660. 8006214: 655a str r2, [r3, #84] @ 0x54
  13661. /* Change the DMA state */
  13662. hdma->State = HAL_DMA_STATE_READY;
  13663. 8006216: 687b ldr r3, [r7, #4]
  13664. 8006218: 2201 movs r2, #1
  13665. 800621a: f883 2035 strb.w r2, [r3, #53] @ 0x35
  13666. return HAL_ERROR;
  13667. 800621e: 2301 movs r3, #1
  13668. 8006220: e197 b.n 8006552 <HAL_DMA_Init+0x646>
  13669. }
  13670. }
  13671. }
  13672. /* Write to DMA Stream FCR */
  13673. ((DMA_Stream_TypeDef *)hdma->Instance)->FCR = registerValue;
  13674. 8006222: 687b ldr r3, [r7, #4]
  13675. 8006224: 681b ldr r3, [r3, #0]
  13676. 8006226: 697a ldr r2, [r7, #20]
  13677. 8006228: 615a str r2, [r3, #20]
  13678. /* Initialize StreamBaseAddress and StreamIndex parameters to be used to calculate
  13679. DMA steam Base Address needed by HAL_DMA_IRQHandler() and HAL_DMA_PollForTransfer() */
  13680. regs_dma = (DMA_Base_Registers *)DMA_CalcBaseAndBitshift(hdma);
  13681. 800622a: 6878 ldr r0, [r7, #4]
  13682. 800622c: f001 fe58 bl 8007ee0 <DMA_CalcBaseAndBitshift>
  13683. 8006230: 4603 mov r3, r0
  13684. 8006232: 60bb str r3, [r7, #8]
  13685. /* Clear all interrupt flags */
  13686. regs_dma->IFCR = 0x3FUL << (hdma->StreamIndex & 0x1FU);
  13687. 8006234: 687b ldr r3, [r7, #4]
  13688. 8006236: 6ddb ldr r3, [r3, #92] @ 0x5c
  13689. 8006238: f003 031f and.w r3, r3, #31
  13690. 800623c: 223f movs r2, #63 @ 0x3f
  13691. 800623e: 409a lsls r2, r3
  13692. 8006240: 68bb ldr r3, [r7, #8]
  13693. 8006242: 609a str r2, [r3, #8]
  13694. 8006244: e0cd b.n 80063e2 <HAL_DMA_Init+0x4d6>
  13695. }
  13696. else if(IS_BDMA_CHANNEL_INSTANCE(hdma->Instance) != 0U) /* BDMA instance(s) */
  13697. 8006246: 687b ldr r3, [r7, #4]
  13698. 8006248: 681b ldr r3, [r3, #0]
  13699. 800624a: 4a3b ldr r2, [pc, #236] @ (8006338 <HAL_DMA_Init+0x42c>)
  13700. 800624c: 4293 cmp r3, r2
  13701. 800624e: d022 beq.n 8006296 <HAL_DMA_Init+0x38a>
  13702. 8006250: 687b ldr r3, [r7, #4]
  13703. 8006252: 681b ldr r3, [r3, #0]
  13704. 8006254: 4a39 ldr r2, [pc, #228] @ (800633c <HAL_DMA_Init+0x430>)
  13705. 8006256: 4293 cmp r3, r2
  13706. 8006258: d01d beq.n 8006296 <HAL_DMA_Init+0x38a>
  13707. 800625a: 687b ldr r3, [r7, #4]
  13708. 800625c: 681b ldr r3, [r3, #0]
  13709. 800625e: 4a38 ldr r2, [pc, #224] @ (8006340 <HAL_DMA_Init+0x434>)
  13710. 8006260: 4293 cmp r3, r2
  13711. 8006262: d018 beq.n 8006296 <HAL_DMA_Init+0x38a>
  13712. 8006264: 687b ldr r3, [r7, #4]
  13713. 8006266: 681b ldr r3, [r3, #0]
  13714. 8006268: 4a36 ldr r2, [pc, #216] @ (8006344 <HAL_DMA_Init+0x438>)
  13715. 800626a: 4293 cmp r3, r2
  13716. 800626c: d013 beq.n 8006296 <HAL_DMA_Init+0x38a>
  13717. 800626e: 687b ldr r3, [r7, #4]
  13718. 8006270: 681b ldr r3, [r3, #0]
  13719. 8006272: 4a35 ldr r2, [pc, #212] @ (8006348 <HAL_DMA_Init+0x43c>)
  13720. 8006274: 4293 cmp r3, r2
  13721. 8006276: d00e beq.n 8006296 <HAL_DMA_Init+0x38a>
  13722. 8006278: 687b ldr r3, [r7, #4]
  13723. 800627a: 681b ldr r3, [r3, #0]
  13724. 800627c: 4a33 ldr r2, [pc, #204] @ (800634c <HAL_DMA_Init+0x440>)
  13725. 800627e: 4293 cmp r3, r2
  13726. 8006280: d009 beq.n 8006296 <HAL_DMA_Init+0x38a>
  13727. 8006282: 687b ldr r3, [r7, #4]
  13728. 8006284: 681b ldr r3, [r3, #0]
  13729. 8006286: 4a32 ldr r2, [pc, #200] @ (8006350 <HAL_DMA_Init+0x444>)
  13730. 8006288: 4293 cmp r3, r2
  13731. 800628a: d004 beq.n 8006296 <HAL_DMA_Init+0x38a>
  13732. 800628c: 687b ldr r3, [r7, #4]
  13733. 800628e: 681b ldr r3, [r3, #0]
  13734. 8006290: 4a30 ldr r2, [pc, #192] @ (8006354 <HAL_DMA_Init+0x448>)
  13735. 8006292: 4293 cmp r3, r2
  13736. 8006294: d101 bne.n 800629a <HAL_DMA_Init+0x38e>
  13737. 8006296: 2301 movs r3, #1
  13738. 8006298: e000 b.n 800629c <HAL_DMA_Init+0x390>
  13739. 800629a: 2300 movs r3, #0
  13740. 800629c: 2b00 cmp r3, #0
  13741. 800629e: f000 8097 beq.w 80063d0 <HAL_DMA_Init+0x4c4>
  13742. {
  13743. if(IS_BDMA_CHANNEL_DMAMUX_INSTANCE(hdma->Instance) != 0U)
  13744. 80062a2: 687b ldr r3, [r7, #4]
  13745. 80062a4: 681b ldr r3, [r3, #0]
  13746. 80062a6: 4a24 ldr r2, [pc, #144] @ (8006338 <HAL_DMA_Init+0x42c>)
  13747. 80062a8: 4293 cmp r3, r2
  13748. 80062aa: d021 beq.n 80062f0 <HAL_DMA_Init+0x3e4>
  13749. 80062ac: 687b ldr r3, [r7, #4]
  13750. 80062ae: 681b ldr r3, [r3, #0]
  13751. 80062b0: 4a22 ldr r2, [pc, #136] @ (800633c <HAL_DMA_Init+0x430>)
  13752. 80062b2: 4293 cmp r3, r2
  13753. 80062b4: d01c beq.n 80062f0 <HAL_DMA_Init+0x3e4>
  13754. 80062b6: 687b ldr r3, [r7, #4]
  13755. 80062b8: 681b ldr r3, [r3, #0]
  13756. 80062ba: 4a21 ldr r2, [pc, #132] @ (8006340 <HAL_DMA_Init+0x434>)
  13757. 80062bc: 4293 cmp r3, r2
  13758. 80062be: d017 beq.n 80062f0 <HAL_DMA_Init+0x3e4>
  13759. 80062c0: 687b ldr r3, [r7, #4]
  13760. 80062c2: 681b ldr r3, [r3, #0]
  13761. 80062c4: 4a1f ldr r2, [pc, #124] @ (8006344 <HAL_DMA_Init+0x438>)
  13762. 80062c6: 4293 cmp r3, r2
  13763. 80062c8: d012 beq.n 80062f0 <HAL_DMA_Init+0x3e4>
  13764. 80062ca: 687b ldr r3, [r7, #4]
  13765. 80062cc: 681b ldr r3, [r3, #0]
  13766. 80062ce: 4a1e ldr r2, [pc, #120] @ (8006348 <HAL_DMA_Init+0x43c>)
  13767. 80062d0: 4293 cmp r3, r2
  13768. 80062d2: d00d beq.n 80062f0 <HAL_DMA_Init+0x3e4>
  13769. 80062d4: 687b ldr r3, [r7, #4]
  13770. 80062d6: 681b ldr r3, [r3, #0]
  13771. 80062d8: 4a1c ldr r2, [pc, #112] @ (800634c <HAL_DMA_Init+0x440>)
  13772. 80062da: 4293 cmp r3, r2
  13773. 80062dc: d008 beq.n 80062f0 <HAL_DMA_Init+0x3e4>
  13774. 80062de: 687b ldr r3, [r7, #4]
  13775. 80062e0: 681b ldr r3, [r3, #0]
  13776. 80062e2: 4a1b ldr r2, [pc, #108] @ (8006350 <HAL_DMA_Init+0x444>)
  13777. 80062e4: 4293 cmp r3, r2
  13778. 80062e6: d003 beq.n 80062f0 <HAL_DMA_Init+0x3e4>
  13779. 80062e8: 687b ldr r3, [r7, #4]
  13780. 80062ea: 681b ldr r3, [r3, #0]
  13781. 80062ec: 4a19 ldr r2, [pc, #100] @ (8006354 <HAL_DMA_Init+0x448>)
  13782. 80062ee: 4293 cmp r3, r2
  13783. /* Check the request parameter */
  13784. assert_param(IS_BDMA_REQUEST(hdma->Init.Request));
  13785. }
  13786. /* Change DMA peripheral state */
  13787. hdma->State = HAL_DMA_STATE_BUSY;
  13788. 80062f0: 687b ldr r3, [r7, #4]
  13789. 80062f2: 2202 movs r2, #2
  13790. 80062f4: f883 2035 strb.w r2, [r3, #53] @ 0x35
  13791. /* Allocate lock resource */
  13792. __HAL_UNLOCK(hdma);
  13793. 80062f8: 687b ldr r3, [r7, #4]
  13794. 80062fa: 2200 movs r2, #0
  13795. 80062fc: f883 2034 strb.w r2, [r3, #52] @ 0x34
  13796. /* Get the CR register value */
  13797. registerValue = ((BDMA_Channel_TypeDef *)hdma->Instance)->CCR;
  13798. 8006300: 687b ldr r3, [r7, #4]
  13799. 8006302: 681b ldr r3, [r3, #0]
  13800. 8006304: 681b ldr r3, [r3, #0]
  13801. 8006306: 617b str r3, [r7, #20]
  13802. /* Clear PL, MSIZE, PSIZE, MINC, PINC, CIRC, DIR, MEM2MEM, DBM and CT bits */
  13803. registerValue &= ((uint32_t)~(BDMA_CCR_PL | BDMA_CCR_MSIZE | BDMA_CCR_PSIZE | \
  13804. 8006308: 697a ldr r2, [r7, #20]
  13805. 800630a: 4b13 ldr r3, [pc, #76] @ (8006358 <HAL_DMA_Init+0x44c>)
  13806. 800630c: 4013 ands r3, r2
  13807. 800630e: 617b str r3, [r7, #20]
  13808. BDMA_CCR_MINC | BDMA_CCR_PINC | BDMA_CCR_CIRC | \
  13809. BDMA_CCR_DIR | BDMA_CCR_MEM2MEM | BDMA_CCR_DBM | \
  13810. BDMA_CCR_CT));
  13811. /* Prepare the DMA Channel configuration */
  13812. registerValue |= DMA_TO_BDMA_DIRECTION(hdma->Init.Direction) |
  13813. 8006310: 687b ldr r3, [r7, #4]
  13814. 8006312: 689b ldr r3, [r3, #8]
  13815. 8006314: 2b40 cmp r3, #64 @ 0x40
  13816. 8006316: d021 beq.n 800635c <HAL_DMA_Init+0x450>
  13817. 8006318: 687b ldr r3, [r7, #4]
  13818. 800631a: 689b ldr r3, [r3, #8]
  13819. 800631c: 2b80 cmp r3, #128 @ 0x80
  13820. 800631e: d102 bne.n 8006326 <HAL_DMA_Init+0x41a>
  13821. 8006320: f44f 4380 mov.w r3, #16384 @ 0x4000
  13822. 8006324: e01b b.n 800635e <HAL_DMA_Init+0x452>
  13823. 8006326: 2300 movs r3, #0
  13824. 8006328: e019 b.n 800635e <HAL_DMA_Init+0x452>
  13825. 800632a: bf00 nop
  13826. 800632c: fe10803f .word 0xfe10803f
  13827. 8006330: 5c001000 .word 0x5c001000
  13828. 8006334: ffff0000 .word 0xffff0000
  13829. 8006338: 58025408 .word 0x58025408
  13830. 800633c: 5802541c .word 0x5802541c
  13831. 8006340: 58025430 .word 0x58025430
  13832. 8006344: 58025444 .word 0x58025444
  13833. 8006348: 58025458 .word 0x58025458
  13834. 800634c: 5802546c .word 0x5802546c
  13835. 8006350: 58025480 .word 0x58025480
  13836. 8006354: 58025494 .word 0x58025494
  13837. 8006358: fffe000f .word 0xfffe000f
  13838. 800635c: 2310 movs r3, #16
  13839. DMA_TO_BDMA_PERIPHERAL_INC(hdma->Init.PeriphInc) |
  13840. 800635e: 687a ldr r2, [r7, #4]
  13841. 8006360: 68d2 ldr r2, [r2, #12]
  13842. 8006362: 08d2 lsrs r2, r2, #3
  13843. registerValue |= DMA_TO_BDMA_DIRECTION(hdma->Init.Direction) |
  13844. 8006364: 431a orrs r2, r3
  13845. DMA_TO_BDMA_MEMORY_INC(hdma->Init.MemInc) |
  13846. 8006366: 687b ldr r3, [r7, #4]
  13847. 8006368: 691b ldr r3, [r3, #16]
  13848. 800636a: 08db lsrs r3, r3, #3
  13849. DMA_TO_BDMA_PERIPHERAL_INC(hdma->Init.PeriphInc) |
  13850. 800636c: 431a orrs r2, r3
  13851. DMA_TO_BDMA_PDATA_SIZE(hdma->Init.PeriphDataAlignment) |
  13852. 800636e: 687b ldr r3, [r7, #4]
  13853. 8006370: 695b ldr r3, [r3, #20]
  13854. 8006372: 08db lsrs r3, r3, #3
  13855. DMA_TO_BDMA_MEMORY_INC(hdma->Init.MemInc) |
  13856. 8006374: 431a orrs r2, r3
  13857. DMA_TO_BDMA_MDATA_SIZE(hdma->Init.MemDataAlignment) |
  13858. 8006376: 687b ldr r3, [r7, #4]
  13859. 8006378: 699b ldr r3, [r3, #24]
  13860. 800637a: 08db lsrs r3, r3, #3
  13861. DMA_TO_BDMA_PDATA_SIZE(hdma->Init.PeriphDataAlignment) |
  13862. 800637c: 431a orrs r2, r3
  13863. DMA_TO_BDMA_MODE(hdma->Init.Mode) |
  13864. 800637e: 687b ldr r3, [r7, #4]
  13865. 8006380: 69db ldr r3, [r3, #28]
  13866. 8006382: 08db lsrs r3, r3, #3
  13867. DMA_TO_BDMA_MDATA_SIZE(hdma->Init.MemDataAlignment) |
  13868. 8006384: 431a orrs r2, r3
  13869. DMA_TO_BDMA_PRIORITY(hdma->Init.Priority);
  13870. 8006386: 687b ldr r3, [r7, #4]
  13871. 8006388: 6a1b ldr r3, [r3, #32]
  13872. 800638a: 091b lsrs r3, r3, #4
  13873. DMA_TO_BDMA_MODE(hdma->Init.Mode) |
  13874. 800638c: 4313 orrs r3, r2
  13875. registerValue |= DMA_TO_BDMA_DIRECTION(hdma->Init.Direction) |
  13876. 800638e: 697a ldr r2, [r7, #20]
  13877. 8006390: 4313 orrs r3, r2
  13878. 8006392: 617b str r3, [r7, #20]
  13879. /* Write to DMA Channel CR register */
  13880. ((BDMA_Channel_TypeDef *)hdma->Instance)->CCR = registerValue;
  13881. 8006394: 687b ldr r3, [r7, #4]
  13882. 8006396: 681b ldr r3, [r3, #0]
  13883. 8006398: 697a ldr r2, [r7, #20]
  13884. 800639a: 601a str r2, [r3, #0]
  13885. /* calculation of the channel index */
  13886. hdma->StreamIndex = (((uint32_t)((uint32_t*)hdma->Instance) - (uint32_t)BDMA_Channel0) / ((uint32_t)BDMA_Channel1 - (uint32_t)BDMA_Channel0)) << 2U;
  13887. 800639c: 687b ldr r3, [r7, #4]
  13888. 800639e: 681b ldr r3, [r3, #0]
  13889. 80063a0: 461a mov r2, r3
  13890. 80063a2: 4b6e ldr r3, [pc, #440] @ (800655c <HAL_DMA_Init+0x650>)
  13891. 80063a4: 4413 add r3, r2
  13892. 80063a6: 4a6e ldr r2, [pc, #440] @ (8006560 <HAL_DMA_Init+0x654>)
  13893. 80063a8: fba2 2303 umull r2, r3, r2, r3
  13894. 80063ac: 091b lsrs r3, r3, #4
  13895. 80063ae: 009a lsls r2, r3, #2
  13896. 80063b0: 687b ldr r3, [r7, #4]
  13897. 80063b2: 65da str r2, [r3, #92] @ 0x5c
  13898. /* Initialize StreamBaseAddress and StreamIndex parameters to be used to calculate
  13899. DMA steam Base Address needed by HAL_DMA_IRQHandler() and HAL_DMA_PollForTransfer() */
  13900. regs_bdma = (BDMA_Base_Registers *)DMA_CalcBaseAndBitshift(hdma);
  13901. 80063b4: 6878 ldr r0, [r7, #4]
  13902. 80063b6: f001 fd93 bl 8007ee0 <DMA_CalcBaseAndBitshift>
  13903. 80063ba: 4603 mov r3, r0
  13904. 80063bc: 60fb str r3, [r7, #12]
  13905. /* Clear all interrupt flags */
  13906. regs_bdma->IFCR = ((BDMA_IFCR_CGIF0) << (hdma->StreamIndex & 0x1FU));
  13907. 80063be: 687b ldr r3, [r7, #4]
  13908. 80063c0: 6ddb ldr r3, [r3, #92] @ 0x5c
  13909. 80063c2: f003 031f and.w r3, r3, #31
  13910. 80063c6: 2201 movs r2, #1
  13911. 80063c8: 409a lsls r2, r3
  13912. 80063ca: 68fb ldr r3, [r7, #12]
  13913. 80063cc: 605a str r2, [r3, #4]
  13914. 80063ce: e008 b.n 80063e2 <HAL_DMA_Init+0x4d6>
  13915. }
  13916. else
  13917. {
  13918. hdma->ErrorCode = HAL_DMA_ERROR_PARAM;
  13919. 80063d0: 687b ldr r3, [r7, #4]
  13920. 80063d2: 2240 movs r2, #64 @ 0x40
  13921. 80063d4: 655a str r2, [r3, #84] @ 0x54
  13922. hdma->State = HAL_DMA_STATE_ERROR;
  13923. 80063d6: 687b ldr r3, [r7, #4]
  13924. 80063d8: 2203 movs r2, #3
  13925. 80063da: f883 2035 strb.w r2, [r3, #53] @ 0x35
  13926. return HAL_ERROR;
  13927. 80063de: 2301 movs r3, #1
  13928. 80063e0: e0b7 b.n 8006552 <HAL_DMA_Init+0x646>
  13929. }
  13930. if(IS_DMA_DMAMUX_ALL_INSTANCE(hdma->Instance) != 0U) /* No DMAMUX available for BDMA1 */
  13931. 80063e2: 687b ldr r3, [r7, #4]
  13932. 80063e4: 681b ldr r3, [r3, #0]
  13933. 80063e6: 4a5f ldr r2, [pc, #380] @ (8006564 <HAL_DMA_Init+0x658>)
  13934. 80063e8: 4293 cmp r3, r2
  13935. 80063ea: d072 beq.n 80064d2 <HAL_DMA_Init+0x5c6>
  13936. 80063ec: 687b ldr r3, [r7, #4]
  13937. 80063ee: 681b ldr r3, [r3, #0]
  13938. 80063f0: 4a5d ldr r2, [pc, #372] @ (8006568 <HAL_DMA_Init+0x65c>)
  13939. 80063f2: 4293 cmp r3, r2
  13940. 80063f4: d06d beq.n 80064d2 <HAL_DMA_Init+0x5c6>
  13941. 80063f6: 687b ldr r3, [r7, #4]
  13942. 80063f8: 681b ldr r3, [r3, #0]
  13943. 80063fa: 4a5c ldr r2, [pc, #368] @ (800656c <HAL_DMA_Init+0x660>)
  13944. 80063fc: 4293 cmp r3, r2
  13945. 80063fe: d068 beq.n 80064d2 <HAL_DMA_Init+0x5c6>
  13946. 8006400: 687b ldr r3, [r7, #4]
  13947. 8006402: 681b ldr r3, [r3, #0]
  13948. 8006404: 4a5a ldr r2, [pc, #360] @ (8006570 <HAL_DMA_Init+0x664>)
  13949. 8006406: 4293 cmp r3, r2
  13950. 8006408: d063 beq.n 80064d2 <HAL_DMA_Init+0x5c6>
  13951. 800640a: 687b ldr r3, [r7, #4]
  13952. 800640c: 681b ldr r3, [r3, #0]
  13953. 800640e: 4a59 ldr r2, [pc, #356] @ (8006574 <HAL_DMA_Init+0x668>)
  13954. 8006410: 4293 cmp r3, r2
  13955. 8006412: d05e beq.n 80064d2 <HAL_DMA_Init+0x5c6>
  13956. 8006414: 687b ldr r3, [r7, #4]
  13957. 8006416: 681b ldr r3, [r3, #0]
  13958. 8006418: 4a57 ldr r2, [pc, #348] @ (8006578 <HAL_DMA_Init+0x66c>)
  13959. 800641a: 4293 cmp r3, r2
  13960. 800641c: d059 beq.n 80064d2 <HAL_DMA_Init+0x5c6>
  13961. 800641e: 687b ldr r3, [r7, #4]
  13962. 8006420: 681b ldr r3, [r3, #0]
  13963. 8006422: 4a56 ldr r2, [pc, #344] @ (800657c <HAL_DMA_Init+0x670>)
  13964. 8006424: 4293 cmp r3, r2
  13965. 8006426: d054 beq.n 80064d2 <HAL_DMA_Init+0x5c6>
  13966. 8006428: 687b ldr r3, [r7, #4]
  13967. 800642a: 681b ldr r3, [r3, #0]
  13968. 800642c: 4a54 ldr r2, [pc, #336] @ (8006580 <HAL_DMA_Init+0x674>)
  13969. 800642e: 4293 cmp r3, r2
  13970. 8006430: d04f beq.n 80064d2 <HAL_DMA_Init+0x5c6>
  13971. 8006432: 687b ldr r3, [r7, #4]
  13972. 8006434: 681b ldr r3, [r3, #0]
  13973. 8006436: 4a53 ldr r2, [pc, #332] @ (8006584 <HAL_DMA_Init+0x678>)
  13974. 8006438: 4293 cmp r3, r2
  13975. 800643a: d04a beq.n 80064d2 <HAL_DMA_Init+0x5c6>
  13976. 800643c: 687b ldr r3, [r7, #4]
  13977. 800643e: 681b ldr r3, [r3, #0]
  13978. 8006440: 4a51 ldr r2, [pc, #324] @ (8006588 <HAL_DMA_Init+0x67c>)
  13979. 8006442: 4293 cmp r3, r2
  13980. 8006444: d045 beq.n 80064d2 <HAL_DMA_Init+0x5c6>
  13981. 8006446: 687b ldr r3, [r7, #4]
  13982. 8006448: 681b ldr r3, [r3, #0]
  13983. 800644a: 4a50 ldr r2, [pc, #320] @ (800658c <HAL_DMA_Init+0x680>)
  13984. 800644c: 4293 cmp r3, r2
  13985. 800644e: d040 beq.n 80064d2 <HAL_DMA_Init+0x5c6>
  13986. 8006450: 687b ldr r3, [r7, #4]
  13987. 8006452: 681b ldr r3, [r3, #0]
  13988. 8006454: 4a4e ldr r2, [pc, #312] @ (8006590 <HAL_DMA_Init+0x684>)
  13989. 8006456: 4293 cmp r3, r2
  13990. 8006458: d03b beq.n 80064d2 <HAL_DMA_Init+0x5c6>
  13991. 800645a: 687b ldr r3, [r7, #4]
  13992. 800645c: 681b ldr r3, [r3, #0]
  13993. 800645e: 4a4d ldr r2, [pc, #308] @ (8006594 <HAL_DMA_Init+0x688>)
  13994. 8006460: 4293 cmp r3, r2
  13995. 8006462: d036 beq.n 80064d2 <HAL_DMA_Init+0x5c6>
  13996. 8006464: 687b ldr r3, [r7, #4]
  13997. 8006466: 681b ldr r3, [r3, #0]
  13998. 8006468: 4a4b ldr r2, [pc, #300] @ (8006598 <HAL_DMA_Init+0x68c>)
  13999. 800646a: 4293 cmp r3, r2
  14000. 800646c: d031 beq.n 80064d2 <HAL_DMA_Init+0x5c6>
  14001. 800646e: 687b ldr r3, [r7, #4]
  14002. 8006470: 681b ldr r3, [r3, #0]
  14003. 8006472: 4a4a ldr r2, [pc, #296] @ (800659c <HAL_DMA_Init+0x690>)
  14004. 8006474: 4293 cmp r3, r2
  14005. 8006476: d02c beq.n 80064d2 <HAL_DMA_Init+0x5c6>
  14006. 8006478: 687b ldr r3, [r7, #4]
  14007. 800647a: 681b ldr r3, [r3, #0]
  14008. 800647c: 4a48 ldr r2, [pc, #288] @ (80065a0 <HAL_DMA_Init+0x694>)
  14009. 800647e: 4293 cmp r3, r2
  14010. 8006480: d027 beq.n 80064d2 <HAL_DMA_Init+0x5c6>
  14011. 8006482: 687b ldr r3, [r7, #4]
  14012. 8006484: 681b ldr r3, [r3, #0]
  14013. 8006486: 4a47 ldr r2, [pc, #284] @ (80065a4 <HAL_DMA_Init+0x698>)
  14014. 8006488: 4293 cmp r3, r2
  14015. 800648a: d022 beq.n 80064d2 <HAL_DMA_Init+0x5c6>
  14016. 800648c: 687b ldr r3, [r7, #4]
  14017. 800648e: 681b ldr r3, [r3, #0]
  14018. 8006490: 4a45 ldr r2, [pc, #276] @ (80065a8 <HAL_DMA_Init+0x69c>)
  14019. 8006492: 4293 cmp r3, r2
  14020. 8006494: d01d beq.n 80064d2 <HAL_DMA_Init+0x5c6>
  14021. 8006496: 687b ldr r3, [r7, #4]
  14022. 8006498: 681b ldr r3, [r3, #0]
  14023. 800649a: 4a44 ldr r2, [pc, #272] @ (80065ac <HAL_DMA_Init+0x6a0>)
  14024. 800649c: 4293 cmp r3, r2
  14025. 800649e: d018 beq.n 80064d2 <HAL_DMA_Init+0x5c6>
  14026. 80064a0: 687b ldr r3, [r7, #4]
  14027. 80064a2: 681b ldr r3, [r3, #0]
  14028. 80064a4: 4a42 ldr r2, [pc, #264] @ (80065b0 <HAL_DMA_Init+0x6a4>)
  14029. 80064a6: 4293 cmp r3, r2
  14030. 80064a8: d013 beq.n 80064d2 <HAL_DMA_Init+0x5c6>
  14031. 80064aa: 687b ldr r3, [r7, #4]
  14032. 80064ac: 681b ldr r3, [r3, #0]
  14033. 80064ae: 4a41 ldr r2, [pc, #260] @ (80065b4 <HAL_DMA_Init+0x6a8>)
  14034. 80064b0: 4293 cmp r3, r2
  14035. 80064b2: d00e beq.n 80064d2 <HAL_DMA_Init+0x5c6>
  14036. 80064b4: 687b ldr r3, [r7, #4]
  14037. 80064b6: 681b ldr r3, [r3, #0]
  14038. 80064b8: 4a3f ldr r2, [pc, #252] @ (80065b8 <HAL_DMA_Init+0x6ac>)
  14039. 80064ba: 4293 cmp r3, r2
  14040. 80064bc: d009 beq.n 80064d2 <HAL_DMA_Init+0x5c6>
  14041. 80064be: 687b ldr r3, [r7, #4]
  14042. 80064c0: 681b ldr r3, [r3, #0]
  14043. 80064c2: 4a3e ldr r2, [pc, #248] @ (80065bc <HAL_DMA_Init+0x6b0>)
  14044. 80064c4: 4293 cmp r3, r2
  14045. 80064c6: d004 beq.n 80064d2 <HAL_DMA_Init+0x5c6>
  14046. 80064c8: 687b ldr r3, [r7, #4]
  14047. 80064ca: 681b ldr r3, [r3, #0]
  14048. 80064cc: 4a3c ldr r2, [pc, #240] @ (80065c0 <HAL_DMA_Init+0x6b4>)
  14049. 80064ce: 4293 cmp r3, r2
  14050. 80064d0: d101 bne.n 80064d6 <HAL_DMA_Init+0x5ca>
  14051. 80064d2: 2301 movs r3, #1
  14052. 80064d4: e000 b.n 80064d8 <HAL_DMA_Init+0x5cc>
  14053. 80064d6: 2300 movs r3, #0
  14054. 80064d8: 2b00 cmp r3, #0
  14055. 80064da: d032 beq.n 8006542 <HAL_DMA_Init+0x636>
  14056. {
  14057. /* Initialize parameters for DMAMUX channel :
  14058. DMAmuxChannel, DMAmuxChannelStatus and DMAmuxChannelStatusMask
  14059. */
  14060. DMA_CalcDMAMUXChannelBaseAndMask(hdma);
  14061. 80064dc: 6878 ldr r0, [r7, #4]
  14062. 80064de: f001 fe2d bl 800813c <DMA_CalcDMAMUXChannelBaseAndMask>
  14063. if(hdma->Init.Direction == DMA_MEMORY_TO_MEMORY)
  14064. 80064e2: 687b ldr r3, [r7, #4]
  14065. 80064e4: 689b ldr r3, [r3, #8]
  14066. 80064e6: 2b80 cmp r3, #128 @ 0x80
  14067. 80064e8: d102 bne.n 80064f0 <HAL_DMA_Init+0x5e4>
  14068. {
  14069. /* if memory to memory force the request to 0*/
  14070. hdma->Init.Request = DMA_REQUEST_MEM2MEM;
  14071. 80064ea: 687b ldr r3, [r7, #4]
  14072. 80064ec: 2200 movs r2, #0
  14073. 80064ee: 605a str r2, [r3, #4]
  14074. }
  14075. /* Set peripheral request to DMAMUX channel */
  14076. hdma->DMAmuxChannel->CCR = (hdma->Init.Request & DMAMUX_CxCR_DMAREQ_ID);
  14077. 80064f0: 687b ldr r3, [r7, #4]
  14078. 80064f2: 685a ldr r2, [r3, #4]
  14079. 80064f4: 687b ldr r3, [r7, #4]
  14080. 80064f6: 6e1b ldr r3, [r3, #96] @ 0x60
  14081. 80064f8: b2d2 uxtb r2, r2
  14082. 80064fa: 601a str r2, [r3, #0]
  14083. /* Clear the DMAMUX synchro overrun flag */
  14084. hdma->DMAmuxChannelStatus->CFR = hdma->DMAmuxChannelStatusMask;
  14085. 80064fc: 687b ldr r3, [r7, #4]
  14086. 80064fe: 6e5b ldr r3, [r3, #100] @ 0x64
  14087. 8006500: 687a ldr r2, [r7, #4]
  14088. 8006502: 6e92 ldr r2, [r2, #104] @ 0x68
  14089. 8006504: 605a str r2, [r3, #4]
  14090. /* Initialize parameters for DMAMUX request generator :
  14091. if the DMA request is DMA_REQUEST_GENERATOR0 to DMA_REQUEST_GENERATOR7
  14092. */
  14093. if((hdma->Init.Request >= DMA_REQUEST_GENERATOR0) && (hdma->Init.Request <= DMA_REQUEST_GENERATOR7))
  14094. 8006506: 687b ldr r3, [r7, #4]
  14095. 8006508: 685b ldr r3, [r3, #4]
  14096. 800650a: 2b00 cmp r3, #0
  14097. 800650c: d010 beq.n 8006530 <HAL_DMA_Init+0x624>
  14098. 800650e: 687b ldr r3, [r7, #4]
  14099. 8006510: 685b ldr r3, [r3, #4]
  14100. 8006512: 2b08 cmp r3, #8
  14101. 8006514: d80c bhi.n 8006530 <HAL_DMA_Init+0x624>
  14102. {
  14103. /* Initialize parameters for DMAMUX request generator :
  14104. DMAmuxRequestGen, DMAmuxRequestGenStatus and DMAmuxRequestGenStatusMask */
  14105. DMA_CalcDMAMUXRequestGenBaseAndMask(hdma);
  14106. 8006516: 6878 ldr r0, [r7, #4]
  14107. 8006518: f001 feaa bl 8008270 <DMA_CalcDMAMUXRequestGenBaseAndMask>
  14108. /* Reset the DMAMUX request generator register */
  14109. hdma->DMAmuxRequestGen->RGCR = 0U;
  14110. 800651c: 687b ldr r3, [r7, #4]
  14111. 800651e: 6edb ldr r3, [r3, #108] @ 0x6c
  14112. 8006520: 2200 movs r2, #0
  14113. 8006522: 601a str r2, [r3, #0]
  14114. /* Clear the DMAMUX request generator overrun flag */
  14115. hdma->DMAmuxRequestGenStatus->RGCFR = hdma->DMAmuxRequestGenStatusMask;
  14116. 8006524: 687b ldr r3, [r7, #4]
  14117. 8006526: 6f1b ldr r3, [r3, #112] @ 0x70
  14118. 8006528: 687a ldr r2, [r7, #4]
  14119. 800652a: 6f52 ldr r2, [r2, #116] @ 0x74
  14120. 800652c: 605a str r2, [r3, #4]
  14121. 800652e: e008 b.n 8006542 <HAL_DMA_Init+0x636>
  14122. }
  14123. else
  14124. {
  14125. hdma->DMAmuxRequestGen = 0U;
  14126. 8006530: 687b ldr r3, [r7, #4]
  14127. 8006532: 2200 movs r2, #0
  14128. 8006534: 66da str r2, [r3, #108] @ 0x6c
  14129. hdma->DMAmuxRequestGenStatus = 0U;
  14130. 8006536: 687b ldr r3, [r7, #4]
  14131. 8006538: 2200 movs r2, #0
  14132. 800653a: 671a str r2, [r3, #112] @ 0x70
  14133. hdma->DMAmuxRequestGenStatusMask = 0U;
  14134. 800653c: 687b ldr r3, [r7, #4]
  14135. 800653e: 2200 movs r2, #0
  14136. 8006540: 675a str r2, [r3, #116] @ 0x74
  14137. }
  14138. }
  14139. /* Initialize the error code */
  14140. hdma->ErrorCode = HAL_DMA_ERROR_NONE;
  14141. 8006542: 687b ldr r3, [r7, #4]
  14142. 8006544: 2200 movs r2, #0
  14143. 8006546: 655a str r2, [r3, #84] @ 0x54
  14144. /* Initialize the DMA state */
  14145. hdma->State = HAL_DMA_STATE_READY;
  14146. 8006548: 687b ldr r3, [r7, #4]
  14147. 800654a: 2201 movs r2, #1
  14148. 800654c: f883 2035 strb.w r2, [r3, #53] @ 0x35
  14149. return HAL_OK;
  14150. 8006550: 2300 movs r3, #0
  14151. }
  14152. 8006552: 4618 mov r0, r3
  14153. 8006554: 3718 adds r7, #24
  14154. 8006556: 46bd mov sp, r7
  14155. 8006558: bd80 pop {r7, pc}
  14156. 800655a: bf00 nop
  14157. 800655c: a7fdabf8 .word 0xa7fdabf8
  14158. 8006560: cccccccd .word 0xcccccccd
  14159. 8006564: 40020010 .word 0x40020010
  14160. 8006568: 40020028 .word 0x40020028
  14161. 800656c: 40020040 .word 0x40020040
  14162. 8006570: 40020058 .word 0x40020058
  14163. 8006574: 40020070 .word 0x40020070
  14164. 8006578: 40020088 .word 0x40020088
  14165. 800657c: 400200a0 .word 0x400200a0
  14166. 8006580: 400200b8 .word 0x400200b8
  14167. 8006584: 40020410 .word 0x40020410
  14168. 8006588: 40020428 .word 0x40020428
  14169. 800658c: 40020440 .word 0x40020440
  14170. 8006590: 40020458 .word 0x40020458
  14171. 8006594: 40020470 .word 0x40020470
  14172. 8006598: 40020488 .word 0x40020488
  14173. 800659c: 400204a0 .word 0x400204a0
  14174. 80065a0: 400204b8 .word 0x400204b8
  14175. 80065a4: 58025408 .word 0x58025408
  14176. 80065a8: 5802541c .word 0x5802541c
  14177. 80065ac: 58025430 .word 0x58025430
  14178. 80065b0: 58025444 .word 0x58025444
  14179. 80065b4: 58025458 .word 0x58025458
  14180. 80065b8: 5802546c .word 0x5802546c
  14181. 80065bc: 58025480 .word 0x58025480
  14182. 80065c0: 58025494 .word 0x58025494
  14183. 080065c4 <HAL_DMA_Abort>:
  14184. * and the Stream will be effectively disabled only after the transfer of
  14185. * this single data is finished.
  14186. * @retval HAL status
  14187. */
  14188. HAL_StatusTypeDef HAL_DMA_Abort(DMA_HandleTypeDef *hdma)
  14189. {
  14190. 80065c4: b580 push {r7, lr}
  14191. 80065c6: b086 sub sp, #24
  14192. 80065c8: af00 add r7, sp, #0
  14193. 80065ca: 6078 str r0, [r7, #4]
  14194. /* calculate DMA base and stream number */
  14195. DMA_Base_Registers *regs_dma;
  14196. BDMA_Base_Registers *regs_bdma;
  14197. const __IO uint32_t *enableRegister;
  14198. uint32_t tickstart = HAL_GetTick();
  14199. 80065cc: f7ff f8f0 bl 80057b0 <HAL_GetTick>
  14200. 80065d0: 6138 str r0, [r7, #16]
  14201. /* Check the DMA peripheral handle */
  14202. if(hdma == NULL)
  14203. 80065d2: 687b ldr r3, [r7, #4]
  14204. 80065d4: 2b00 cmp r3, #0
  14205. 80065d6: d101 bne.n 80065dc <HAL_DMA_Abort+0x18>
  14206. {
  14207. return HAL_ERROR;
  14208. 80065d8: 2301 movs r3, #1
  14209. 80065da: e2dc b.n 8006b96 <HAL_DMA_Abort+0x5d2>
  14210. }
  14211. /* Check the DMA peripheral state */
  14212. if(hdma->State != HAL_DMA_STATE_BUSY)
  14213. 80065dc: 687b ldr r3, [r7, #4]
  14214. 80065de: f893 3035 ldrb.w r3, [r3, #53] @ 0x35
  14215. 80065e2: b2db uxtb r3, r3
  14216. 80065e4: 2b02 cmp r3, #2
  14217. 80065e6: d008 beq.n 80065fa <HAL_DMA_Abort+0x36>
  14218. {
  14219. hdma->ErrorCode = HAL_DMA_ERROR_NO_XFER;
  14220. 80065e8: 687b ldr r3, [r7, #4]
  14221. 80065ea: 2280 movs r2, #128 @ 0x80
  14222. 80065ec: 655a str r2, [r3, #84] @ 0x54
  14223. /* Process Unlocked */
  14224. __HAL_UNLOCK(hdma);
  14225. 80065ee: 687b ldr r3, [r7, #4]
  14226. 80065f0: 2200 movs r2, #0
  14227. 80065f2: f883 2034 strb.w r2, [r3, #52] @ 0x34
  14228. return HAL_ERROR;
  14229. 80065f6: 2301 movs r3, #1
  14230. 80065f8: e2cd b.n 8006b96 <HAL_DMA_Abort+0x5d2>
  14231. }
  14232. else
  14233. {
  14234. /* Disable all the transfer interrupts */
  14235. if(IS_DMA_STREAM_INSTANCE(hdma->Instance) != 0U) /* DMA1 or DMA2 instance */
  14236. 80065fa: 687b ldr r3, [r7, #4]
  14237. 80065fc: 681b ldr r3, [r3, #0]
  14238. 80065fe: 4a76 ldr r2, [pc, #472] @ (80067d8 <HAL_DMA_Abort+0x214>)
  14239. 8006600: 4293 cmp r3, r2
  14240. 8006602: d04a beq.n 800669a <HAL_DMA_Abort+0xd6>
  14241. 8006604: 687b ldr r3, [r7, #4]
  14242. 8006606: 681b ldr r3, [r3, #0]
  14243. 8006608: 4a74 ldr r2, [pc, #464] @ (80067dc <HAL_DMA_Abort+0x218>)
  14244. 800660a: 4293 cmp r3, r2
  14245. 800660c: d045 beq.n 800669a <HAL_DMA_Abort+0xd6>
  14246. 800660e: 687b ldr r3, [r7, #4]
  14247. 8006610: 681b ldr r3, [r3, #0]
  14248. 8006612: 4a73 ldr r2, [pc, #460] @ (80067e0 <HAL_DMA_Abort+0x21c>)
  14249. 8006614: 4293 cmp r3, r2
  14250. 8006616: d040 beq.n 800669a <HAL_DMA_Abort+0xd6>
  14251. 8006618: 687b ldr r3, [r7, #4]
  14252. 800661a: 681b ldr r3, [r3, #0]
  14253. 800661c: 4a71 ldr r2, [pc, #452] @ (80067e4 <HAL_DMA_Abort+0x220>)
  14254. 800661e: 4293 cmp r3, r2
  14255. 8006620: d03b beq.n 800669a <HAL_DMA_Abort+0xd6>
  14256. 8006622: 687b ldr r3, [r7, #4]
  14257. 8006624: 681b ldr r3, [r3, #0]
  14258. 8006626: 4a70 ldr r2, [pc, #448] @ (80067e8 <HAL_DMA_Abort+0x224>)
  14259. 8006628: 4293 cmp r3, r2
  14260. 800662a: d036 beq.n 800669a <HAL_DMA_Abort+0xd6>
  14261. 800662c: 687b ldr r3, [r7, #4]
  14262. 800662e: 681b ldr r3, [r3, #0]
  14263. 8006630: 4a6e ldr r2, [pc, #440] @ (80067ec <HAL_DMA_Abort+0x228>)
  14264. 8006632: 4293 cmp r3, r2
  14265. 8006634: d031 beq.n 800669a <HAL_DMA_Abort+0xd6>
  14266. 8006636: 687b ldr r3, [r7, #4]
  14267. 8006638: 681b ldr r3, [r3, #0]
  14268. 800663a: 4a6d ldr r2, [pc, #436] @ (80067f0 <HAL_DMA_Abort+0x22c>)
  14269. 800663c: 4293 cmp r3, r2
  14270. 800663e: d02c beq.n 800669a <HAL_DMA_Abort+0xd6>
  14271. 8006640: 687b ldr r3, [r7, #4]
  14272. 8006642: 681b ldr r3, [r3, #0]
  14273. 8006644: 4a6b ldr r2, [pc, #428] @ (80067f4 <HAL_DMA_Abort+0x230>)
  14274. 8006646: 4293 cmp r3, r2
  14275. 8006648: d027 beq.n 800669a <HAL_DMA_Abort+0xd6>
  14276. 800664a: 687b ldr r3, [r7, #4]
  14277. 800664c: 681b ldr r3, [r3, #0]
  14278. 800664e: 4a6a ldr r2, [pc, #424] @ (80067f8 <HAL_DMA_Abort+0x234>)
  14279. 8006650: 4293 cmp r3, r2
  14280. 8006652: d022 beq.n 800669a <HAL_DMA_Abort+0xd6>
  14281. 8006654: 687b ldr r3, [r7, #4]
  14282. 8006656: 681b ldr r3, [r3, #0]
  14283. 8006658: 4a68 ldr r2, [pc, #416] @ (80067fc <HAL_DMA_Abort+0x238>)
  14284. 800665a: 4293 cmp r3, r2
  14285. 800665c: d01d beq.n 800669a <HAL_DMA_Abort+0xd6>
  14286. 800665e: 687b ldr r3, [r7, #4]
  14287. 8006660: 681b ldr r3, [r3, #0]
  14288. 8006662: 4a67 ldr r2, [pc, #412] @ (8006800 <HAL_DMA_Abort+0x23c>)
  14289. 8006664: 4293 cmp r3, r2
  14290. 8006666: d018 beq.n 800669a <HAL_DMA_Abort+0xd6>
  14291. 8006668: 687b ldr r3, [r7, #4]
  14292. 800666a: 681b ldr r3, [r3, #0]
  14293. 800666c: 4a65 ldr r2, [pc, #404] @ (8006804 <HAL_DMA_Abort+0x240>)
  14294. 800666e: 4293 cmp r3, r2
  14295. 8006670: d013 beq.n 800669a <HAL_DMA_Abort+0xd6>
  14296. 8006672: 687b ldr r3, [r7, #4]
  14297. 8006674: 681b ldr r3, [r3, #0]
  14298. 8006676: 4a64 ldr r2, [pc, #400] @ (8006808 <HAL_DMA_Abort+0x244>)
  14299. 8006678: 4293 cmp r3, r2
  14300. 800667a: d00e beq.n 800669a <HAL_DMA_Abort+0xd6>
  14301. 800667c: 687b ldr r3, [r7, #4]
  14302. 800667e: 681b ldr r3, [r3, #0]
  14303. 8006680: 4a62 ldr r2, [pc, #392] @ (800680c <HAL_DMA_Abort+0x248>)
  14304. 8006682: 4293 cmp r3, r2
  14305. 8006684: d009 beq.n 800669a <HAL_DMA_Abort+0xd6>
  14306. 8006686: 687b ldr r3, [r7, #4]
  14307. 8006688: 681b ldr r3, [r3, #0]
  14308. 800668a: 4a61 ldr r2, [pc, #388] @ (8006810 <HAL_DMA_Abort+0x24c>)
  14309. 800668c: 4293 cmp r3, r2
  14310. 800668e: d004 beq.n 800669a <HAL_DMA_Abort+0xd6>
  14311. 8006690: 687b ldr r3, [r7, #4]
  14312. 8006692: 681b ldr r3, [r3, #0]
  14313. 8006694: 4a5f ldr r2, [pc, #380] @ (8006814 <HAL_DMA_Abort+0x250>)
  14314. 8006696: 4293 cmp r3, r2
  14315. 8006698: d101 bne.n 800669e <HAL_DMA_Abort+0xda>
  14316. 800669a: 2301 movs r3, #1
  14317. 800669c: e000 b.n 80066a0 <HAL_DMA_Abort+0xdc>
  14318. 800669e: 2300 movs r3, #0
  14319. 80066a0: 2b00 cmp r3, #0
  14320. 80066a2: d013 beq.n 80066cc <HAL_DMA_Abort+0x108>
  14321. {
  14322. /* Disable DMA All Interrupts */
  14323. ((DMA_Stream_TypeDef *)hdma->Instance)->CR &= ~(DMA_IT_TC | DMA_IT_TE | DMA_IT_DME | DMA_IT_HT);
  14324. 80066a4: 687b ldr r3, [r7, #4]
  14325. 80066a6: 681b ldr r3, [r3, #0]
  14326. 80066a8: 681a ldr r2, [r3, #0]
  14327. 80066aa: 687b ldr r3, [r7, #4]
  14328. 80066ac: 681b ldr r3, [r3, #0]
  14329. 80066ae: f022 021e bic.w r2, r2, #30
  14330. 80066b2: 601a str r2, [r3, #0]
  14331. ((DMA_Stream_TypeDef *)hdma->Instance)->FCR &= ~(DMA_IT_FE);
  14332. 80066b4: 687b ldr r3, [r7, #4]
  14333. 80066b6: 681b ldr r3, [r3, #0]
  14334. 80066b8: 695a ldr r2, [r3, #20]
  14335. 80066ba: 687b ldr r3, [r7, #4]
  14336. 80066bc: 681b ldr r3, [r3, #0]
  14337. 80066be: f022 0280 bic.w r2, r2, #128 @ 0x80
  14338. 80066c2: 615a str r2, [r3, #20]
  14339. enableRegister = (__IO uint32_t *)(&(((DMA_Stream_TypeDef *)hdma->Instance)->CR));
  14340. 80066c4: 687b ldr r3, [r7, #4]
  14341. 80066c6: 681b ldr r3, [r3, #0]
  14342. 80066c8: 617b str r3, [r7, #20]
  14343. 80066ca: e00a b.n 80066e2 <HAL_DMA_Abort+0x11e>
  14344. }
  14345. else /* BDMA channel */
  14346. {
  14347. /* Disable DMA All Interrupts */
  14348. ((BDMA_Channel_TypeDef *)hdma->Instance)->CCR &= ~(BDMA_CCR_TCIE | BDMA_CCR_HTIE | BDMA_CCR_TEIE);
  14349. 80066cc: 687b ldr r3, [r7, #4]
  14350. 80066ce: 681b ldr r3, [r3, #0]
  14351. 80066d0: 681a ldr r2, [r3, #0]
  14352. 80066d2: 687b ldr r3, [r7, #4]
  14353. 80066d4: 681b ldr r3, [r3, #0]
  14354. 80066d6: f022 020e bic.w r2, r2, #14
  14355. 80066da: 601a str r2, [r3, #0]
  14356. enableRegister = (__IO uint32_t *)(&(((BDMA_Channel_TypeDef *)hdma->Instance)->CCR));
  14357. 80066dc: 687b ldr r3, [r7, #4]
  14358. 80066de: 681b ldr r3, [r3, #0]
  14359. 80066e0: 617b str r3, [r7, #20]
  14360. }
  14361. if(IS_DMA_DMAMUX_ALL_INSTANCE(hdma->Instance) != 0U) /* No DMAMUX available for BDMA1 */
  14362. 80066e2: 687b ldr r3, [r7, #4]
  14363. 80066e4: 681b ldr r3, [r3, #0]
  14364. 80066e6: 4a3c ldr r2, [pc, #240] @ (80067d8 <HAL_DMA_Abort+0x214>)
  14365. 80066e8: 4293 cmp r3, r2
  14366. 80066ea: d072 beq.n 80067d2 <HAL_DMA_Abort+0x20e>
  14367. 80066ec: 687b ldr r3, [r7, #4]
  14368. 80066ee: 681b ldr r3, [r3, #0]
  14369. 80066f0: 4a3a ldr r2, [pc, #232] @ (80067dc <HAL_DMA_Abort+0x218>)
  14370. 80066f2: 4293 cmp r3, r2
  14371. 80066f4: d06d beq.n 80067d2 <HAL_DMA_Abort+0x20e>
  14372. 80066f6: 687b ldr r3, [r7, #4]
  14373. 80066f8: 681b ldr r3, [r3, #0]
  14374. 80066fa: 4a39 ldr r2, [pc, #228] @ (80067e0 <HAL_DMA_Abort+0x21c>)
  14375. 80066fc: 4293 cmp r3, r2
  14376. 80066fe: d068 beq.n 80067d2 <HAL_DMA_Abort+0x20e>
  14377. 8006700: 687b ldr r3, [r7, #4]
  14378. 8006702: 681b ldr r3, [r3, #0]
  14379. 8006704: 4a37 ldr r2, [pc, #220] @ (80067e4 <HAL_DMA_Abort+0x220>)
  14380. 8006706: 4293 cmp r3, r2
  14381. 8006708: d063 beq.n 80067d2 <HAL_DMA_Abort+0x20e>
  14382. 800670a: 687b ldr r3, [r7, #4]
  14383. 800670c: 681b ldr r3, [r3, #0]
  14384. 800670e: 4a36 ldr r2, [pc, #216] @ (80067e8 <HAL_DMA_Abort+0x224>)
  14385. 8006710: 4293 cmp r3, r2
  14386. 8006712: d05e beq.n 80067d2 <HAL_DMA_Abort+0x20e>
  14387. 8006714: 687b ldr r3, [r7, #4]
  14388. 8006716: 681b ldr r3, [r3, #0]
  14389. 8006718: 4a34 ldr r2, [pc, #208] @ (80067ec <HAL_DMA_Abort+0x228>)
  14390. 800671a: 4293 cmp r3, r2
  14391. 800671c: d059 beq.n 80067d2 <HAL_DMA_Abort+0x20e>
  14392. 800671e: 687b ldr r3, [r7, #4]
  14393. 8006720: 681b ldr r3, [r3, #0]
  14394. 8006722: 4a33 ldr r2, [pc, #204] @ (80067f0 <HAL_DMA_Abort+0x22c>)
  14395. 8006724: 4293 cmp r3, r2
  14396. 8006726: d054 beq.n 80067d2 <HAL_DMA_Abort+0x20e>
  14397. 8006728: 687b ldr r3, [r7, #4]
  14398. 800672a: 681b ldr r3, [r3, #0]
  14399. 800672c: 4a31 ldr r2, [pc, #196] @ (80067f4 <HAL_DMA_Abort+0x230>)
  14400. 800672e: 4293 cmp r3, r2
  14401. 8006730: d04f beq.n 80067d2 <HAL_DMA_Abort+0x20e>
  14402. 8006732: 687b ldr r3, [r7, #4]
  14403. 8006734: 681b ldr r3, [r3, #0]
  14404. 8006736: 4a30 ldr r2, [pc, #192] @ (80067f8 <HAL_DMA_Abort+0x234>)
  14405. 8006738: 4293 cmp r3, r2
  14406. 800673a: d04a beq.n 80067d2 <HAL_DMA_Abort+0x20e>
  14407. 800673c: 687b ldr r3, [r7, #4]
  14408. 800673e: 681b ldr r3, [r3, #0]
  14409. 8006740: 4a2e ldr r2, [pc, #184] @ (80067fc <HAL_DMA_Abort+0x238>)
  14410. 8006742: 4293 cmp r3, r2
  14411. 8006744: d045 beq.n 80067d2 <HAL_DMA_Abort+0x20e>
  14412. 8006746: 687b ldr r3, [r7, #4]
  14413. 8006748: 681b ldr r3, [r3, #0]
  14414. 800674a: 4a2d ldr r2, [pc, #180] @ (8006800 <HAL_DMA_Abort+0x23c>)
  14415. 800674c: 4293 cmp r3, r2
  14416. 800674e: d040 beq.n 80067d2 <HAL_DMA_Abort+0x20e>
  14417. 8006750: 687b ldr r3, [r7, #4]
  14418. 8006752: 681b ldr r3, [r3, #0]
  14419. 8006754: 4a2b ldr r2, [pc, #172] @ (8006804 <HAL_DMA_Abort+0x240>)
  14420. 8006756: 4293 cmp r3, r2
  14421. 8006758: d03b beq.n 80067d2 <HAL_DMA_Abort+0x20e>
  14422. 800675a: 687b ldr r3, [r7, #4]
  14423. 800675c: 681b ldr r3, [r3, #0]
  14424. 800675e: 4a2a ldr r2, [pc, #168] @ (8006808 <HAL_DMA_Abort+0x244>)
  14425. 8006760: 4293 cmp r3, r2
  14426. 8006762: d036 beq.n 80067d2 <HAL_DMA_Abort+0x20e>
  14427. 8006764: 687b ldr r3, [r7, #4]
  14428. 8006766: 681b ldr r3, [r3, #0]
  14429. 8006768: 4a28 ldr r2, [pc, #160] @ (800680c <HAL_DMA_Abort+0x248>)
  14430. 800676a: 4293 cmp r3, r2
  14431. 800676c: d031 beq.n 80067d2 <HAL_DMA_Abort+0x20e>
  14432. 800676e: 687b ldr r3, [r7, #4]
  14433. 8006770: 681b ldr r3, [r3, #0]
  14434. 8006772: 4a27 ldr r2, [pc, #156] @ (8006810 <HAL_DMA_Abort+0x24c>)
  14435. 8006774: 4293 cmp r3, r2
  14436. 8006776: d02c beq.n 80067d2 <HAL_DMA_Abort+0x20e>
  14437. 8006778: 687b ldr r3, [r7, #4]
  14438. 800677a: 681b ldr r3, [r3, #0]
  14439. 800677c: 4a25 ldr r2, [pc, #148] @ (8006814 <HAL_DMA_Abort+0x250>)
  14440. 800677e: 4293 cmp r3, r2
  14441. 8006780: d027 beq.n 80067d2 <HAL_DMA_Abort+0x20e>
  14442. 8006782: 687b ldr r3, [r7, #4]
  14443. 8006784: 681b ldr r3, [r3, #0]
  14444. 8006786: 4a24 ldr r2, [pc, #144] @ (8006818 <HAL_DMA_Abort+0x254>)
  14445. 8006788: 4293 cmp r3, r2
  14446. 800678a: d022 beq.n 80067d2 <HAL_DMA_Abort+0x20e>
  14447. 800678c: 687b ldr r3, [r7, #4]
  14448. 800678e: 681b ldr r3, [r3, #0]
  14449. 8006790: 4a22 ldr r2, [pc, #136] @ (800681c <HAL_DMA_Abort+0x258>)
  14450. 8006792: 4293 cmp r3, r2
  14451. 8006794: d01d beq.n 80067d2 <HAL_DMA_Abort+0x20e>
  14452. 8006796: 687b ldr r3, [r7, #4]
  14453. 8006798: 681b ldr r3, [r3, #0]
  14454. 800679a: 4a21 ldr r2, [pc, #132] @ (8006820 <HAL_DMA_Abort+0x25c>)
  14455. 800679c: 4293 cmp r3, r2
  14456. 800679e: d018 beq.n 80067d2 <HAL_DMA_Abort+0x20e>
  14457. 80067a0: 687b ldr r3, [r7, #4]
  14458. 80067a2: 681b ldr r3, [r3, #0]
  14459. 80067a4: 4a1f ldr r2, [pc, #124] @ (8006824 <HAL_DMA_Abort+0x260>)
  14460. 80067a6: 4293 cmp r3, r2
  14461. 80067a8: d013 beq.n 80067d2 <HAL_DMA_Abort+0x20e>
  14462. 80067aa: 687b ldr r3, [r7, #4]
  14463. 80067ac: 681b ldr r3, [r3, #0]
  14464. 80067ae: 4a1e ldr r2, [pc, #120] @ (8006828 <HAL_DMA_Abort+0x264>)
  14465. 80067b0: 4293 cmp r3, r2
  14466. 80067b2: d00e beq.n 80067d2 <HAL_DMA_Abort+0x20e>
  14467. 80067b4: 687b ldr r3, [r7, #4]
  14468. 80067b6: 681b ldr r3, [r3, #0]
  14469. 80067b8: 4a1c ldr r2, [pc, #112] @ (800682c <HAL_DMA_Abort+0x268>)
  14470. 80067ba: 4293 cmp r3, r2
  14471. 80067bc: d009 beq.n 80067d2 <HAL_DMA_Abort+0x20e>
  14472. 80067be: 687b ldr r3, [r7, #4]
  14473. 80067c0: 681b ldr r3, [r3, #0]
  14474. 80067c2: 4a1b ldr r2, [pc, #108] @ (8006830 <HAL_DMA_Abort+0x26c>)
  14475. 80067c4: 4293 cmp r3, r2
  14476. 80067c6: d004 beq.n 80067d2 <HAL_DMA_Abort+0x20e>
  14477. 80067c8: 687b ldr r3, [r7, #4]
  14478. 80067ca: 681b ldr r3, [r3, #0]
  14479. 80067cc: 4a19 ldr r2, [pc, #100] @ (8006834 <HAL_DMA_Abort+0x270>)
  14480. 80067ce: 4293 cmp r3, r2
  14481. 80067d0: d132 bne.n 8006838 <HAL_DMA_Abort+0x274>
  14482. 80067d2: 2301 movs r3, #1
  14483. 80067d4: e031 b.n 800683a <HAL_DMA_Abort+0x276>
  14484. 80067d6: bf00 nop
  14485. 80067d8: 40020010 .word 0x40020010
  14486. 80067dc: 40020028 .word 0x40020028
  14487. 80067e0: 40020040 .word 0x40020040
  14488. 80067e4: 40020058 .word 0x40020058
  14489. 80067e8: 40020070 .word 0x40020070
  14490. 80067ec: 40020088 .word 0x40020088
  14491. 80067f0: 400200a0 .word 0x400200a0
  14492. 80067f4: 400200b8 .word 0x400200b8
  14493. 80067f8: 40020410 .word 0x40020410
  14494. 80067fc: 40020428 .word 0x40020428
  14495. 8006800: 40020440 .word 0x40020440
  14496. 8006804: 40020458 .word 0x40020458
  14497. 8006808: 40020470 .word 0x40020470
  14498. 800680c: 40020488 .word 0x40020488
  14499. 8006810: 400204a0 .word 0x400204a0
  14500. 8006814: 400204b8 .word 0x400204b8
  14501. 8006818: 58025408 .word 0x58025408
  14502. 800681c: 5802541c .word 0x5802541c
  14503. 8006820: 58025430 .word 0x58025430
  14504. 8006824: 58025444 .word 0x58025444
  14505. 8006828: 58025458 .word 0x58025458
  14506. 800682c: 5802546c .word 0x5802546c
  14507. 8006830: 58025480 .word 0x58025480
  14508. 8006834: 58025494 .word 0x58025494
  14509. 8006838: 2300 movs r3, #0
  14510. 800683a: 2b00 cmp r3, #0
  14511. 800683c: d007 beq.n 800684e <HAL_DMA_Abort+0x28a>
  14512. {
  14513. /* disable the DMAMUX sync overrun IT */
  14514. hdma->DMAmuxChannel->CCR &= ~DMAMUX_CxCR_SOIE;
  14515. 800683e: 687b ldr r3, [r7, #4]
  14516. 8006840: 6e1b ldr r3, [r3, #96] @ 0x60
  14517. 8006842: 681a ldr r2, [r3, #0]
  14518. 8006844: 687b ldr r3, [r7, #4]
  14519. 8006846: 6e1b ldr r3, [r3, #96] @ 0x60
  14520. 8006848: f422 7280 bic.w r2, r2, #256 @ 0x100
  14521. 800684c: 601a str r2, [r3, #0]
  14522. }
  14523. /* Disable the stream */
  14524. __HAL_DMA_DISABLE(hdma);
  14525. 800684e: 687b ldr r3, [r7, #4]
  14526. 8006850: 681b ldr r3, [r3, #0]
  14527. 8006852: 4a6d ldr r2, [pc, #436] @ (8006a08 <HAL_DMA_Abort+0x444>)
  14528. 8006854: 4293 cmp r3, r2
  14529. 8006856: d04a beq.n 80068ee <HAL_DMA_Abort+0x32a>
  14530. 8006858: 687b ldr r3, [r7, #4]
  14531. 800685a: 681b ldr r3, [r3, #0]
  14532. 800685c: 4a6b ldr r2, [pc, #428] @ (8006a0c <HAL_DMA_Abort+0x448>)
  14533. 800685e: 4293 cmp r3, r2
  14534. 8006860: d045 beq.n 80068ee <HAL_DMA_Abort+0x32a>
  14535. 8006862: 687b ldr r3, [r7, #4]
  14536. 8006864: 681b ldr r3, [r3, #0]
  14537. 8006866: 4a6a ldr r2, [pc, #424] @ (8006a10 <HAL_DMA_Abort+0x44c>)
  14538. 8006868: 4293 cmp r3, r2
  14539. 800686a: d040 beq.n 80068ee <HAL_DMA_Abort+0x32a>
  14540. 800686c: 687b ldr r3, [r7, #4]
  14541. 800686e: 681b ldr r3, [r3, #0]
  14542. 8006870: 4a68 ldr r2, [pc, #416] @ (8006a14 <HAL_DMA_Abort+0x450>)
  14543. 8006872: 4293 cmp r3, r2
  14544. 8006874: d03b beq.n 80068ee <HAL_DMA_Abort+0x32a>
  14545. 8006876: 687b ldr r3, [r7, #4]
  14546. 8006878: 681b ldr r3, [r3, #0]
  14547. 800687a: 4a67 ldr r2, [pc, #412] @ (8006a18 <HAL_DMA_Abort+0x454>)
  14548. 800687c: 4293 cmp r3, r2
  14549. 800687e: d036 beq.n 80068ee <HAL_DMA_Abort+0x32a>
  14550. 8006880: 687b ldr r3, [r7, #4]
  14551. 8006882: 681b ldr r3, [r3, #0]
  14552. 8006884: 4a65 ldr r2, [pc, #404] @ (8006a1c <HAL_DMA_Abort+0x458>)
  14553. 8006886: 4293 cmp r3, r2
  14554. 8006888: d031 beq.n 80068ee <HAL_DMA_Abort+0x32a>
  14555. 800688a: 687b ldr r3, [r7, #4]
  14556. 800688c: 681b ldr r3, [r3, #0]
  14557. 800688e: 4a64 ldr r2, [pc, #400] @ (8006a20 <HAL_DMA_Abort+0x45c>)
  14558. 8006890: 4293 cmp r3, r2
  14559. 8006892: d02c beq.n 80068ee <HAL_DMA_Abort+0x32a>
  14560. 8006894: 687b ldr r3, [r7, #4]
  14561. 8006896: 681b ldr r3, [r3, #0]
  14562. 8006898: 4a62 ldr r2, [pc, #392] @ (8006a24 <HAL_DMA_Abort+0x460>)
  14563. 800689a: 4293 cmp r3, r2
  14564. 800689c: d027 beq.n 80068ee <HAL_DMA_Abort+0x32a>
  14565. 800689e: 687b ldr r3, [r7, #4]
  14566. 80068a0: 681b ldr r3, [r3, #0]
  14567. 80068a2: 4a61 ldr r2, [pc, #388] @ (8006a28 <HAL_DMA_Abort+0x464>)
  14568. 80068a4: 4293 cmp r3, r2
  14569. 80068a6: d022 beq.n 80068ee <HAL_DMA_Abort+0x32a>
  14570. 80068a8: 687b ldr r3, [r7, #4]
  14571. 80068aa: 681b ldr r3, [r3, #0]
  14572. 80068ac: 4a5f ldr r2, [pc, #380] @ (8006a2c <HAL_DMA_Abort+0x468>)
  14573. 80068ae: 4293 cmp r3, r2
  14574. 80068b0: d01d beq.n 80068ee <HAL_DMA_Abort+0x32a>
  14575. 80068b2: 687b ldr r3, [r7, #4]
  14576. 80068b4: 681b ldr r3, [r3, #0]
  14577. 80068b6: 4a5e ldr r2, [pc, #376] @ (8006a30 <HAL_DMA_Abort+0x46c>)
  14578. 80068b8: 4293 cmp r3, r2
  14579. 80068ba: d018 beq.n 80068ee <HAL_DMA_Abort+0x32a>
  14580. 80068bc: 687b ldr r3, [r7, #4]
  14581. 80068be: 681b ldr r3, [r3, #0]
  14582. 80068c0: 4a5c ldr r2, [pc, #368] @ (8006a34 <HAL_DMA_Abort+0x470>)
  14583. 80068c2: 4293 cmp r3, r2
  14584. 80068c4: d013 beq.n 80068ee <HAL_DMA_Abort+0x32a>
  14585. 80068c6: 687b ldr r3, [r7, #4]
  14586. 80068c8: 681b ldr r3, [r3, #0]
  14587. 80068ca: 4a5b ldr r2, [pc, #364] @ (8006a38 <HAL_DMA_Abort+0x474>)
  14588. 80068cc: 4293 cmp r3, r2
  14589. 80068ce: d00e beq.n 80068ee <HAL_DMA_Abort+0x32a>
  14590. 80068d0: 687b ldr r3, [r7, #4]
  14591. 80068d2: 681b ldr r3, [r3, #0]
  14592. 80068d4: 4a59 ldr r2, [pc, #356] @ (8006a3c <HAL_DMA_Abort+0x478>)
  14593. 80068d6: 4293 cmp r3, r2
  14594. 80068d8: d009 beq.n 80068ee <HAL_DMA_Abort+0x32a>
  14595. 80068da: 687b ldr r3, [r7, #4]
  14596. 80068dc: 681b ldr r3, [r3, #0]
  14597. 80068de: 4a58 ldr r2, [pc, #352] @ (8006a40 <HAL_DMA_Abort+0x47c>)
  14598. 80068e0: 4293 cmp r3, r2
  14599. 80068e2: d004 beq.n 80068ee <HAL_DMA_Abort+0x32a>
  14600. 80068e4: 687b ldr r3, [r7, #4]
  14601. 80068e6: 681b ldr r3, [r3, #0]
  14602. 80068e8: 4a56 ldr r2, [pc, #344] @ (8006a44 <HAL_DMA_Abort+0x480>)
  14603. 80068ea: 4293 cmp r3, r2
  14604. 80068ec: d108 bne.n 8006900 <HAL_DMA_Abort+0x33c>
  14605. 80068ee: 687b ldr r3, [r7, #4]
  14606. 80068f0: 681b ldr r3, [r3, #0]
  14607. 80068f2: 681a ldr r2, [r3, #0]
  14608. 80068f4: 687b ldr r3, [r7, #4]
  14609. 80068f6: 681b ldr r3, [r3, #0]
  14610. 80068f8: f022 0201 bic.w r2, r2, #1
  14611. 80068fc: 601a str r2, [r3, #0]
  14612. 80068fe: e007 b.n 8006910 <HAL_DMA_Abort+0x34c>
  14613. 8006900: 687b ldr r3, [r7, #4]
  14614. 8006902: 681b ldr r3, [r3, #0]
  14615. 8006904: 681a ldr r2, [r3, #0]
  14616. 8006906: 687b ldr r3, [r7, #4]
  14617. 8006908: 681b ldr r3, [r3, #0]
  14618. 800690a: f022 0201 bic.w r2, r2, #1
  14619. 800690e: 601a str r2, [r3, #0]
  14620. /* Check if the DMA Stream is effectively disabled */
  14621. while(((*enableRegister) & DMA_SxCR_EN) != 0U)
  14622. 8006910: e013 b.n 800693a <HAL_DMA_Abort+0x376>
  14623. {
  14624. /* Check for the Timeout */
  14625. if((HAL_GetTick() - tickstart ) > HAL_TIMEOUT_DMA_ABORT)
  14626. 8006912: f7fe ff4d bl 80057b0 <HAL_GetTick>
  14627. 8006916: 4602 mov r2, r0
  14628. 8006918: 693b ldr r3, [r7, #16]
  14629. 800691a: 1ad3 subs r3, r2, r3
  14630. 800691c: 2b05 cmp r3, #5
  14631. 800691e: d90c bls.n 800693a <HAL_DMA_Abort+0x376>
  14632. {
  14633. /* Update error code */
  14634. hdma->ErrorCode = HAL_DMA_ERROR_TIMEOUT;
  14635. 8006920: 687b ldr r3, [r7, #4]
  14636. 8006922: 2220 movs r2, #32
  14637. 8006924: 655a str r2, [r3, #84] @ 0x54
  14638. /* Change the DMA state */
  14639. hdma->State = HAL_DMA_STATE_ERROR;
  14640. 8006926: 687b ldr r3, [r7, #4]
  14641. 8006928: 2203 movs r2, #3
  14642. 800692a: f883 2035 strb.w r2, [r3, #53] @ 0x35
  14643. /* Process Unlocked */
  14644. __HAL_UNLOCK(hdma);
  14645. 800692e: 687b ldr r3, [r7, #4]
  14646. 8006930: 2200 movs r2, #0
  14647. 8006932: f883 2034 strb.w r2, [r3, #52] @ 0x34
  14648. return HAL_ERROR;
  14649. 8006936: 2301 movs r3, #1
  14650. 8006938: e12d b.n 8006b96 <HAL_DMA_Abort+0x5d2>
  14651. while(((*enableRegister) & DMA_SxCR_EN) != 0U)
  14652. 800693a: 697b ldr r3, [r7, #20]
  14653. 800693c: 681b ldr r3, [r3, #0]
  14654. 800693e: f003 0301 and.w r3, r3, #1
  14655. 8006942: 2b00 cmp r3, #0
  14656. 8006944: d1e5 bne.n 8006912 <HAL_DMA_Abort+0x34e>
  14657. }
  14658. }
  14659. /* Clear all interrupt flags at correct offset within the register */
  14660. if(IS_DMA_STREAM_INSTANCE(hdma->Instance) != 0U) /* DMA1 or DMA2 instance */
  14661. 8006946: 687b ldr r3, [r7, #4]
  14662. 8006948: 681b ldr r3, [r3, #0]
  14663. 800694a: 4a2f ldr r2, [pc, #188] @ (8006a08 <HAL_DMA_Abort+0x444>)
  14664. 800694c: 4293 cmp r3, r2
  14665. 800694e: d04a beq.n 80069e6 <HAL_DMA_Abort+0x422>
  14666. 8006950: 687b ldr r3, [r7, #4]
  14667. 8006952: 681b ldr r3, [r3, #0]
  14668. 8006954: 4a2d ldr r2, [pc, #180] @ (8006a0c <HAL_DMA_Abort+0x448>)
  14669. 8006956: 4293 cmp r3, r2
  14670. 8006958: d045 beq.n 80069e6 <HAL_DMA_Abort+0x422>
  14671. 800695a: 687b ldr r3, [r7, #4]
  14672. 800695c: 681b ldr r3, [r3, #0]
  14673. 800695e: 4a2c ldr r2, [pc, #176] @ (8006a10 <HAL_DMA_Abort+0x44c>)
  14674. 8006960: 4293 cmp r3, r2
  14675. 8006962: d040 beq.n 80069e6 <HAL_DMA_Abort+0x422>
  14676. 8006964: 687b ldr r3, [r7, #4]
  14677. 8006966: 681b ldr r3, [r3, #0]
  14678. 8006968: 4a2a ldr r2, [pc, #168] @ (8006a14 <HAL_DMA_Abort+0x450>)
  14679. 800696a: 4293 cmp r3, r2
  14680. 800696c: d03b beq.n 80069e6 <HAL_DMA_Abort+0x422>
  14681. 800696e: 687b ldr r3, [r7, #4]
  14682. 8006970: 681b ldr r3, [r3, #0]
  14683. 8006972: 4a29 ldr r2, [pc, #164] @ (8006a18 <HAL_DMA_Abort+0x454>)
  14684. 8006974: 4293 cmp r3, r2
  14685. 8006976: d036 beq.n 80069e6 <HAL_DMA_Abort+0x422>
  14686. 8006978: 687b ldr r3, [r7, #4]
  14687. 800697a: 681b ldr r3, [r3, #0]
  14688. 800697c: 4a27 ldr r2, [pc, #156] @ (8006a1c <HAL_DMA_Abort+0x458>)
  14689. 800697e: 4293 cmp r3, r2
  14690. 8006980: d031 beq.n 80069e6 <HAL_DMA_Abort+0x422>
  14691. 8006982: 687b ldr r3, [r7, #4]
  14692. 8006984: 681b ldr r3, [r3, #0]
  14693. 8006986: 4a26 ldr r2, [pc, #152] @ (8006a20 <HAL_DMA_Abort+0x45c>)
  14694. 8006988: 4293 cmp r3, r2
  14695. 800698a: d02c beq.n 80069e6 <HAL_DMA_Abort+0x422>
  14696. 800698c: 687b ldr r3, [r7, #4]
  14697. 800698e: 681b ldr r3, [r3, #0]
  14698. 8006990: 4a24 ldr r2, [pc, #144] @ (8006a24 <HAL_DMA_Abort+0x460>)
  14699. 8006992: 4293 cmp r3, r2
  14700. 8006994: d027 beq.n 80069e6 <HAL_DMA_Abort+0x422>
  14701. 8006996: 687b ldr r3, [r7, #4]
  14702. 8006998: 681b ldr r3, [r3, #0]
  14703. 800699a: 4a23 ldr r2, [pc, #140] @ (8006a28 <HAL_DMA_Abort+0x464>)
  14704. 800699c: 4293 cmp r3, r2
  14705. 800699e: d022 beq.n 80069e6 <HAL_DMA_Abort+0x422>
  14706. 80069a0: 687b ldr r3, [r7, #4]
  14707. 80069a2: 681b ldr r3, [r3, #0]
  14708. 80069a4: 4a21 ldr r2, [pc, #132] @ (8006a2c <HAL_DMA_Abort+0x468>)
  14709. 80069a6: 4293 cmp r3, r2
  14710. 80069a8: d01d beq.n 80069e6 <HAL_DMA_Abort+0x422>
  14711. 80069aa: 687b ldr r3, [r7, #4]
  14712. 80069ac: 681b ldr r3, [r3, #0]
  14713. 80069ae: 4a20 ldr r2, [pc, #128] @ (8006a30 <HAL_DMA_Abort+0x46c>)
  14714. 80069b0: 4293 cmp r3, r2
  14715. 80069b2: d018 beq.n 80069e6 <HAL_DMA_Abort+0x422>
  14716. 80069b4: 687b ldr r3, [r7, #4]
  14717. 80069b6: 681b ldr r3, [r3, #0]
  14718. 80069b8: 4a1e ldr r2, [pc, #120] @ (8006a34 <HAL_DMA_Abort+0x470>)
  14719. 80069ba: 4293 cmp r3, r2
  14720. 80069bc: d013 beq.n 80069e6 <HAL_DMA_Abort+0x422>
  14721. 80069be: 687b ldr r3, [r7, #4]
  14722. 80069c0: 681b ldr r3, [r3, #0]
  14723. 80069c2: 4a1d ldr r2, [pc, #116] @ (8006a38 <HAL_DMA_Abort+0x474>)
  14724. 80069c4: 4293 cmp r3, r2
  14725. 80069c6: d00e beq.n 80069e6 <HAL_DMA_Abort+0x422>
  14726. 80069c8: 687b ldr r3, [r7, #4]
  14727. 80069ca: 681b ldr r3, [r3, #0]
  14728. 80069cc: 4a1b ldr r2, [pc, #108] @ (8006a3c <HAL_DMA_Abort+0x478>)
  14729. 80069ce: 4293 cmp r3, r2
  14730. 80069d0: d009 beq.n 80069e6 <HAL_DMA_Abort+0x422>
  14731. 80069d2: 687b ldr r3, [r7, #4]
  14732. 80069d4: 681b ldr r3, [r3, #0]
  14733. 80069d6: 4a1a ldr r2, [pc, #104] @ (8006a40 <HAL_DMA_Abort+0x47c>)
  14734. 80069d8: 4293 cmp r3, r2
  14735. 80069da: d004 beq.n 80069e6 <HAL_DMA_Abort+0x422>
  14736. 80069dc: 687b ldr r3, [r7, #4]
  14737. 80069de: 681b ldr r3, [r3, #0]
  14738. 80069e0: 4a18 ldr r2, [pc, #96] @ (8006a44 <HAL_DMA_Abort+0x480>)
  14739. 80069e2: 4293 cmp r3, r2
  14740. 80069e4: d101 bne.n 80069ea <HAL_DMA_Abort+0x426>
  14741. 80069e6: 2301 movs r3, #1
  14742. 80069e8: e000 b.n 80069ec <HAL_DMA_Abort+0x428>
  14743. 80069ea: 2300 movs r3, #0
  14744. 80069ec: 2b00 cmp r3, #0
  14745. 80069ee: d02b beq.n 8006a48 <HAL_DMA_Abort+0x484>
  14746. {
  14747. regs_dma = (DMA_Base_Registers *)hdma->StreamBaseAddress;
  14748. 80069f0: 687b ldr r3, [r7, #4]
  14749. 80069f2: 6d9b ldr r3, [r3, #88] @ 0x58
  14750. 80069f4: 60bb str r3, [r7, #8]
  14751. regs_dma->IFCR = 0x3FUL << (hdma->StreamIndex & 0x1FU);
  14752. 80069f6: 687b ldr r3, [r7, #4]
  14753. 80069f8: 6ddb ldr r3, [r3, #92] @ 0x5c
  14754. 80069fa: f003 031f and.w r3, r3, #31
  14755. 80069fe: 223f movs r2, #63 @ 0x3f
  14756. 8006a00: 409a lsls r2, r3
  14757. 8006a02: 68bb ldr r3, [r7, #8]
  14758. 8006a04: 609a str r2, [r3, #8]
  14759. 8006a06: e02a b.n 8006a5e <HAL_DMA_Abort+0x49a>
  14760. 8006a08: 40020010 .word 0x40020010
  14761. 8006a0c: 40020028 .word 0x40020028
  14762. 8006a10: 40020040 .word 0x40020040
  14763. 8006a14: 40020058 .word 0x40020058
  14764. 8006a18: 40020070 .word 0x40020070
  14765. 8006a1c: 40020088 .word 0x40020088
  14766. 8006a20: 400200a0 .word 0x400200a0
  14767. 8006a24: 400200b8 .word 0x400200b8
  14768. 8006a28: 40020410 .word 0x40020410
  14769. 8006a2c: 40020428 .word 0x40020428
  14770. 8006a30: 40020440 .word 0x40020440
  14771. 8006a34: 40020458 .word 0x40020458
  14772. 8006a38: 40020470 .word 0x40020470
  14773. 8006a3c: 40020488 .word 0x40020488
  14774. 8006a40: 400204a0 .word 0x400204a0
  14775. 8006a44: 400204b8 .word 0x400204b8
  14776. }
  14777. else /* BDMA channel */
  14778. {
  14779. regs_bdma = (BDMA_Base_Registers *)hdma->StreamBaseAddress;
  14780. 8006a48: 687b ldr r3, [r7, #4]
  14781. 8006a4a: 6d9b ldr r3, [r3, #88] @ 0x58
  14782. 8006a4c: 60fb str r3, [r7, #12]
  14783. regs_bdma->IFCR = ((BDMA_IFCR_CGIF0) << (hdma->StreamIndex & 0x1FU));
  14784. 8006a4e: 687b ldr r3, [r7, #4]
  14785. 8006a50: 6ddb ldr r3, [r3, #92] @ 0x5c
  14786. 8006a52: f003 031f and.w r3, r3, #31
  14787. 8006a56: 2201 movs r2, #1
  14788. 8006a58: 409a lsls r2, r3
  14789. 8006a5a: 68fb ldr r3, [r7, #12]
  14790. 8006a5c: 605a str r2, [r3, #4]
  14791. }
  14792. if(IS_DMA_DMAMUX_ALL_INSTANCE(hdma->Instance) != 0U) /* No DMAMUX available for BDMA1 */
  14793. 8006a5e: 687b ldr r3, [r7, #4]
  14794. 8006a60: 681b ldr r3, [r3, #0]
  14795. 8006a62: 4a4f ldr r2, [pc, #316] @ (8006ba0 <HAL_DMA_Abort+0x5dc>)
  14796. 8006a64: 4293 cmp r3, r2
  14797. 8006a66: d072 beq.n 8006b4e <HAL_DMA_Abort+0x58a>
  14798. 8006a68: 687b ldr r3, [r7, #4]
  14799. 8006a6a: 681b ldr r3, [r3, #0]
  14800. 8006a6c: 4a4d ldr r2, [pc, #308] @ (8006ba4 <HAL_DMA_Abort+0x5e0>)
  14801. 8006a6e: 4293 cmp r3, r2
  14802. 8006a70: d06d beq.n 8006b4e <HAL_DMA_Abort+0x58a>
  14803. 8006a72: 687b ldr r3, [r7, #4]
  14804. 8006a74: 681b ldr r3, [r3, #0]
  14805. 8006a76: 4a4c ldr r2, [pc, #304] @ (8006ba8 <HAL_DMA_Abort+0x5e4>)
  14806. 8006a78: 4293 cmp r3, r2
  14807. 8006a7a: d068 beq.n 8006b4e <HAL_DMA_Abort+0x58a>
  14808. 8006a7c: 687b ldr r3, [r7, #4]
  14809. 8006a7e: 681b ldr r3, [r3, #0]
  14810. 8006a80: 4a4a ldr r2, [pc, #296] @ (8006bac <HAL_DMA_Abort+0x5e8>)
  14811. 8006a82: 4293 cmp r3, r2
  14812. 8006a84: d063 beq.n 8006b4e <HAL_DMA_Abort+0x58a>
  14813. 8006a86: 687b ldr r3, [r7, #4]
  14814. 8006a88: 681b ldr r3, [r3, #0]
  14815. 8006a8a: 4a49 ldr r2, [pc, #292] @ (8006bb0 <HAL_DMA_Abort+0x5ec>)
  14816. 8006a8c: 4293 cmp r3, r2
  14817. 8006a8e: d05e beq.n 8006b4e <HAL_DMA_Abort+0x58a>
  14818. 8006a90: 687b ldr r3, [r7, #4]
  14819. 8006a92: 681b ldr r3, [r3, #0]
  14820. 8006a94: 4a47 ldr r2, [pc, #284] @ (8006bb4 <HAL_DMA_Abort+0x5f0>)
  14821. 8006a96: 4293 cmp r3, r2
  14822. 8006a98: d059 beq.n 8006b4e <HAL_DMA_Abort+0x58a>
  14823. 8006a9a: 687b ldr r3, [r7, #4]
  14824. 8006a9c: 681b ldr r3, [r3, #0]
  14825. 8006a9e: 4a46 ldr r2, [pc, #280] @ (8006bb8 <HAL_DMA_Abort+0x5f4>)
  14826. 8006aa0: 4293 cmp r3, r2
  14827. 8006aa2: d054 beq.n 8006b4e <HAL_DMA_Abort+0x58a>
  14828. 8006aa4: 687b ldr r3, [r7, #4]
  14829. 8006aa6: 681b ldr r3, [r3, #0]
  14830. 8006aa8: 4a44 ldr r2, [pc, #272] @ (8006bbc <HAL_DMA_Abort+0x5f8>)
  14831. 8006aaa: 4293 cmp r3, r2
  14832. 8006aac: d04f beq.n 8006b4e <HAL_DMA_Abort+0x58a>
  14833. 8006aae: 687b ldr r3, [r7, #4]
  14834. 8006ab0: 681b ldr r3, [r3, #0]
  14835. 8006ab2: 4a43 ldr r2, [pc, #268] @ (8006bc0 <HAL_DMA_Abort+0x5fc>)
  14836. 8006ab4: 4293 cmp r3, r2
  14837. 8006ab6: d04a beq.n 8006b4e <HAL_DMA_Abort+0x58a>
  14838. 8006ab8: 687b ldr r3, [r7, #4]
  14839. 8006aba: 681b ldr r3, [r3, #0]
  14840. 8006abc: 4a41 ldr r2, [pc, #260] @ (8006bc4 <HAL_DMA_Abort+0x600>)
  14841. 8006abe: 4293 cmp r3, r2
  14842. 8006ac0: d045 beq.n 8006b4e <HAL_DMA_Abort+0x58a>
  14843. 8006ac2: 687b ldr r3, [r7, #4]
  14844. 8006ac4: 681b ldr r3, [r3, #0]
  14845. 8006ac6: 4a40 ldr r2, [pc, #256] @ (8006bc8 <HAL_DMA_Abort+0x604>)
  14846. 8006ac8: 4293 cmp r3, r2
  14847. 8006aca: d040 beq.n 8006b4e <HAL_DMA_Abort+0x58a>
  14848. 8006acc: 687b ldr r3, [r7, #4]
  14849. 8006ace: 681b ldr r3, [r3, #0]
  14850. 8006ad0: 4a3e ldr r2, [pc, #248] @ (8006bcc <HAL_DMA_Abort+0x608>)
  14851. 8006ad2: 4293 cmp r3, r2
  14852. 8006ad4: d03b beq.n 8006b4e <HAL_DMA_Abort+0x58a>
  14853. 8006ad6: 687b ldr r3, [r7, #4]
  14854. 8006ad8: 681b ldr r3, [r3, #0]
  14855. 8006ada: 4a3d ldr r2, [pc, #244] @ (8006bd0 <HAL_DMA_Abort+0x60c>)
  14856. 8006adc: 4293 cmp r3, r2
  14857. 8006ade: d036 beq.n 8006b4e <HAL_DMA_Abort+0x58a>
  14858. 8006ae0: 687b ldr r3, [r7, #4]
  14859. 8006ae2: 681b ldr r3, [r3, #0]
  14860. 8006ae4: 4a3b ldr r2, [pc, #236] @ (8006bd4 <HAL_DMA_Abort+0x610>)
  14861. 8006ae6: 4293 cmp r3, r2
  14862. 8006ae8: d031 beq.n 8006b4e <HAL_DMA_Abort+0x58a>
  14863. 8006aea: 687b ldr r3, [r7, #4]
  14864. 8006aec: 681b ldr r3, [r3, #0]
  14865. 8006aee: 4a3a ldr r2, [pc, #232] @ (8006bd8 <HAL_DMA_Abort+0x614>)
  14866. 8006af0: 4293 cmp r3, r2
  14867. 8006af2: d02c beq.n 8006b4e <HAL_DMA_Abort+0x58a>
  14868. 8006af4: 687b ldr r3, [r7, #4]
  14869. 8006af6: 681b ldr r3, [r3, #0]
  14870. 8006af8: 4a38 ldr r2, [pc, #224] @ (8006bdc <HAL_DMA_Abort+0x618>)
  14871. 8006afa: 4293 cmp r3, r2
  14872. 8006afc: d027 beq.n 8006b4e <HAL_DMA_Abort+0x58a>
  14873. 8006afe: 687b ldr r3, [r7, #4]
  14874. 8006b00: 681b ldr r3, [r3, #0]
  14875. 8006b02: 4a37 ldr r2, [pc, #220] @ (8006be0 <HAL_DMA_Abort+0x61c>)
  14876. 8006b04: 4293 cmp r3, r2
  14877. 8006b06: d022 beq.n 8006b4e <HAL_DMA_Abort+0x58a>
  14878. 8006b08: 687b ldr r3, [r7, #4]
  14879. 8006b0a: 681b ldr r3, [r3, #0]
  14880. 8006b0c: 4a35 ldr r2, [pc, #212] @ (8006be4 <HAL_DMA_Abort+0x620>)
  14881. 8006b0e: 4293 cmp r3, r2
  14882. 8006b10: d01d beq.n 8006b4e <HAL_DMA_Abort+0x58a>
  14883. 8006b12: 687b ldr r3, [r7, #4]
  14884. 8006b14: 681b ldr r3, [r3, #0]
  14885. 8006b16: 4a34 ldr r2, [pc, #208] @ (8006be8 <HAL_DMA_Abort+0x624>)
  14886. 8006b18: 4293 cmp r3, r2
  14887. 8006b1a: d018 beq.n 8006b4e <HAL_DMA_Abort+0x58a>
  14888. 8006b1c: 687b ldr r3, [r7, #4]
  14889. 8006b1e: 681b ldr r3, [r3, #0]
  14890. 8006b20: 4a32 ldr r2, [pc, #200] @ (8006bec <HAL_DMA_Abort+0x628>)
  14891. 8006b22: 4293 cmp r3, r2
  14892. 8006b24: d013 beq.n 8006b4e <HAL_DMA_Abort+0x58a>
  14893. 8006b26: 687b ldr r3, [r7, #4]
  14894. 8006b28: 681b ldr r3, [r3, #0]
  14895. 8006b2a: 4a31 ldr r2, [pc, #196] @ (8006bf0 <HAL_DMA_Abort+0x62c>)
  14896. 8006b2c: 4293 cmp r3, r2
  14897. 8006b2e: d00e beq.n 8006b4e <HAL_DMA_Abort+0x58a>
  14898. 8006b30: 687b ldr r3, [r7, #4]
  14899. 8006b32: 681b ldr r3, [r3, #0]
  14900. 8006b34: 4a2f ldr r2, [pc, #188] @ (8006bf4 <HAL_DMA_Abort+0x630>)
  14901. 8006b36: 4293 cmp r3, r2
  14902. 8006b38: d009 beq.n 8006b4e <HAL_DMA_Abort+0x58a>
  14903. 8006b3a: 687b ldr r3, [r7, #4]
  14904. 8006b3c: 681b ldr r3, [r3, #0]
  14905. 8006b3e: 4a2e ldr r2, [pc, #184] @ (8006bf8 <HAL_DMA_Abort+0x634>)
  14906. 8006b40: 4293 cmp r3, r2
  14907. 8006b42: d004 beq.n 8006b4e <HAL_DMA_Abort+0x58a>
  14908. 8006b44: 687b ldr r3, [r7, #4]
  14909. 8006b46: 681b ldr r3, [r3, #0]
  14910. 8006b48: 4a2c ldr r2, [pc, #176] @ (8006bfc <HAL_DMA_Abort+0x638>)
  14911. 8006b4a: 4293 cmp r3, r2
  14912. 8006b4c: d101 bne.n 8006b52 <HAL_DMA_Abort+0x58e>
  14913. 8006b4e: 2301 movs r3, #1
  14914. 8006b50: e000 b.n 8006b54 <HAL_DMA_Abort+0x590>
  14915. 8006b52: 2300 movs r3, #0
  14916. 8006b54: 2b00 cmp r3, #0
  14917. 8006b56: d015 beq.n 8006b84 <HAL_DMA_Abort+0x5c0>
  14918. {
  14919. /* Clear the DMAMUX synchro overrun flag */
  14920. hdma->DMAmuxChannelStatus->CFR = hdma->DMAmuxChannelStatusMask;
  14921. 8006b58: 687b ldr r3, [r7, #4]
  14922. 8006b5a: 6e5b ldr r3, [r3, #100] @ 0x64
  14923. 8006b5c: 687a ldr r2, [r7, #4]
  14924. 8006b5e: 6e92 ldr r2, [r2, #104] @ 0x68
  14925. 8006b60: 605a str r2, [r3, #4]
  14926. if(hdma->DMAmuxRequestGen != 0U)
  14927. 8006b62: 687b ldr r3, [r7, #4]
  14928. 8006b64: 6edb ldr r3, [r3, #108] @ 0x6c
  14929. 8006b66: 2b00 cmp r3, #0
  14930. 8006b68: d00c beq.n 8006b84 <HAL_DMA_Abort+0x5c0>
  14931. {
  14932. /* if using DMAMUX request generator, disable the DMAMUX request generator overrun IT */
  14933. /* disable the request gen overrun IT */
  14934. hdma->DMAmuxRequestGen->RGCR &= ~DMAMUX_RGxCR_OIE;
  14935. 8006b6a: 687b ldr r3, [r7, #4]
  14936. 8006b6c: 6edb ldr r3, [r3, #108] @ 0x6c
  14937. 8006b6e: 681a ldr r2, [r3, #0]
  14938. 8006b70: 687b ldr r3, [r7, #4]
  14939. 8006b72: 6edb ldr r3, [r3, #108] @ 0x6c
  14940. 8006b74: f422 7280 bic.w r2, r2, #256 @ 0x100
  14941. 8006b78: 601a str r2, [r3, #0]
  14942. /* Clear the DMAMUX request generator overrun flag */
  14943. hdma->DMAmuxRequestGenStatus->RGCFR = hdma->DMAmuxRequestGenStatusMask;
  14944. 8006b7a: 687b ldr r3, [r7, #4]
  14945. 8006b7c: 6f1b ldr r3, [r3, #112] @ 0x70
  14946. 8006b7e: 687a ldr r2, [r7, #4]
  14947. 8006b80: 6f52 ldr r2, [r2, #116] @ 0x74
  14948. 8006b82: 605a str r2, [r3, #4]
  14949. }
  14950. }
  14951. /* Change the DMA state */
  14952. hdma->State = HAL_DMA_STATE_READY;
  14953. 8006b84: 687b ldr r3, [r7, #4]
  14954. 8006b86: 2201 movs r2, #1
  14955. 8006b88: f883 2035 strb.w r2, [r3, #53] @ 0x35
  14956. /* Process Unlocked */
  14957. __HAL_UNLOCK(hdma);
  14958. 8006b8c: 687b ldr r3, [r7, #4]
  14959. 8006b8e: 2200 movs r2, #0
  14960. 8006b90: f883 2034 strb.w r2, [r3, #52] @ 0x34
  14961. }
  14962. return HAL_OK;
  14963. 8006b94: 2300 movs r3, #0
  14964. }
  14965. 8006b96: 4618 mov r0, r3
  14966. 8006b98: 3718 adds r7, #24
  14967. 8006b9a: 46bd mov sp, r7
  14968. 8006b9c: bd80 pop {r7, pc}
  14969. 8006b9e: bf00 nop
  14970. 8006ba0: 40020010 .word 0x40020010
  14971. 8006ba4: 40020028 .word 0x40020028
  14972. 8006ba8: 40020040 .word 0x40020040
  14973. 8006bac: 40020058 .word 0x40020058
  14974. 8006bb0: 40020070 .word 0x40020070
  14975. 8006bb4: 40020088 .word 0x40020088
  14976. 8006bb8: 400200a0 .word 0x400200a0
  14977. 8006bbc: 400200b8 .word 0x400200b8
  14978. 8006bc0: 40020410 .word 0x40020410
  14979. 8006bc4: 40020428 .word 0x40020428
  14980. 8006bc8: 40020440 .word 0x40020440
  14981. 8006bcc: 40020458 .word 0x40020458
  14982. 8006bd0: 40020470 .word 0x40020470
  14983. 8006bd4: 40020488 .word 0x40020488
  14984. 8006bd8: 400204a0 .word 0x400204a0
  14985. 8006bdc: 400204b8 .word 0x400204b8
  14986. 8006be0: 58025408 .word 0x58025408
  14987. 8006be4: 5802541c .word 0x5802541c
  14988. 8006be8: 58025430 .word 0x58025430
  14989. 8006bec: 58025444 .word 0x58025444
  14990. 8006bf0: 58025458 .word 0x58025458
  14991. 8006bf4: 5802546c .word 0x5802546c
  14992. 8006bf8: 58025480 .word 0x58025480
  14993. 8006bfc: 58025494 .word 0x58025494
  14994. 08006c00 <HAL_DMA_Abort_IT>:
  14995. * @param hdma : pointer to a DMA_HandleTypeDef structure that contains
  14996. * the configuration information for the specified DMA Stream.
  14997. * @retval HAL status
  14998. */
  14999. HAL_StatusTypeDef HAL_DMA_Abort_IT(DMA_HandleTypeDef *hdma)
  15000. {
  15001. 8006c00: b580 push {r7, lr}
  15002. 8006c02: b084 sub sp, #16
  15003. 8006c04: af00 add r7, sp, #0
  15004. 8006c06: 6078 str r0, [r7, #4]
  15005. BDMA_Base_Registers *regs_bdma;
  15006. /* Check the DMA peripheral handle */
  15007. if(hdma == NULL)
  15008. 8006c08: 687b ldr r3, [r7, #4]
  15009. 8006c0a: 2b00 cmp r3, #0
  15010. 8006c0c: d101 bne.n 8006c12 <HAL_DMA_Abort_IT+0x12>
  15011. {
  15012. return HAL_ERROR;
  15013. 8006c0e: 2301 movs r3, #1
  15014. 8006c10: e237 b.n 8007082 <HAL_DMA_Abort_IT+0x482>
  15015. }
  15016. if(hdma->State != HAL_DMA_STATE_BUSY)
  15017. 8006c12: 687b ldr r3, [r7, #4]
  15018. 8006c14: f893 3035 ldrb.w r3, [r3, #53] @ 0x35
  15019. 8006c18: b2db uxtb r3, r3
  15020. 8006c1a: 2b02 cmp r3, #2
  15021. 8006c1c: d004 beq.n 8006c28 <HAL_DMA_Abort_IT+0x28>
  15022. {
  15023. hdma->ErrorCode = HAL_DMA_ERROR_NO_XFER;
  15024. 8006c1e: 687b ldr r3, [r7, #4]
  15025. 8006c20: 2280 movs r2, #128 @ 0x80
  15026. 8006c22: 655a str r2, [r3, #84] @ 0x54
  15027. return HAL_ERROR;
  15028. 8006c24: 2301 movs r3, #1
  15029. 8006c26: e22c b.n 8007082 <HAL_DMA_Abort_IT+0x482>
  15030. }
  15031. else
  15032. {
  15033. if(IS_DMA_STREAM_INSTANCE(hdma->Instance) != 0U) /* DMA1 or DMA2 instance */
  15034. 8006c28: 687b ldr r3, [r7, #4]
  15035. 8006c2a: 681b ldr r3, [r3, #0]
  15036. 8006c2c: 4a5c ldr r2, [pc, #368] @ (8006da0 <HAL_DMA_Abort_IT+0x1a0>)
  15037. 8006c2e: 4293 cmp r3, r2
  15038. 8006c30: d04a beq.n 8006cc8 <HAL_DMA_Abort_IT+0xc8>
  15039. 8006c32: 687b ldr r3, [r7, #4]
  15040. 8006c34: 681b ldr r3, [r3, #0]
  15041. 8006c36: 4a5b ldr r2, [pc, #364] @ (8006da4 <HAL_DMA_Abort_IT+0x1a4>)
  15042. 8006c38: 4293 cmp r3, r2
  15043. 8006c3a: d045 beq.n 8006cc8 <HAL_DMA_Abort_IT+0xc8>
  15044. 8006c3c: 687b ldr r3, [r7, #4]
  15045. 8006c3e: 681b ldr r3, [r3, #0]
  15046. 8006c40: 4a59 ldr r2, [pc, #356] @ (8006da8 <HAL_DMA_Abort_IT+0x1a8>)
  15047. 8006c42: 4293 cmp r3, r2
  15048. 8006c44: d040 beq.n 8006cc8 <HAL_DMA_Abort_IT+0xc8>
  15049. 8006c46: 687b ldr r3, [r7, #4]
  15050. 8006c48: 681b ldr r3, [r3, #0]
  15051. 8006c4a: 4a58 ldr r2, [pc, #352] @ (8006dac <HAL_DMA_Abort_IT+0x1ac>)
  15052. 8006c4c: 4293 cmp r3, r2
  15053. 8006c4e: d03b beq.n 8006cc8 <HAL_DMA_Abort_IT+0xc8>
  15054. 8006c50: 687b ldr r3, [r7, #4]
  15055. 8006c52: 681b ldr r3, [r3, #0]
  15056. 8006c54: 4a56 ldr r2, [pc, #344] @ (8006db0 <HAL_DMA_Abort_IT+0x1b0>)
  15057. 8006c56: 4293 cmp r3, r2
  15058. 8006c58: d036 beq.n 8006cc8 <HAL_DMA_Abort_IT+0xc8>
  15059. 8006c5a: 687b ldr r3, [r7, #4]
  15060. 8006c5c: 681b ldr r3, [r3, #0]
  15061. 8006c5e: 4a55 ldr r2, [pc, #340] @ (8006db4 <HAL_DMA_Abort_IT+0x1b4>)
  15062. 8006c60: 4293 cmp r3, r2
  15063. 8006c62: d031 beq.n 8006cc8 <HAL_DMA_Abort_IT+0xc8>
  15064. 8006c64: 687b ldr r3, [r7, #4]
  15065. 8006c66: 681b ldr r3, [r3, #0]
  15066. 8006c68: 4a53 ldr r2, [pc, #332] @ (8006db8 <HAL_DMA_Abort_IT+0x1b8>)
  15067. 8006c6a: 4293 cmp r3, r2
  15068. 8006c6c: d02c beq.n 8006cc8 <HAL_DMA_Abort_IT+0xc8>
  15069. 8006c6e: 687b ldr r3, [r7, #4]
  15070. 8006c70: 681b ldr r3, [r3, #0]
  15071. 8006c72: 4a52 ldr r2, [pc, #328] @ (8006dbc <HAL_DMA_Abort_IT+0x1bc>)
  15072. 8006c74: 4293 cmp r3, r2
  15073. 8006c76: d027 beq.n 8006cc8 <HAL_DMA_Abort_IT+0xc8>
  15074. 8006c78: 687b ldr r3, [r7, #4]
  15075. 8006c7a: 681b ldr r3, [r3, #0]
  15076. 8006c7c: 4a50 ldr r2, [pc, #320] @ (8006dc0 <HAL_DMA_Abort_IT+0x1c0>)
  15077. 8006c7e: 4293 cmp r3, r2
  15078. 8006c80: d022 beq.n 8006cc8 <HAL_DMA_Abort_IT+0xc8>
  15079. 8006c82: 687b ldr r3, [r7, #4]
  15080. 8006c84: 681b ldr r3, [r3, #0]
  15081. 8006c86: 4a4f ldr r2, [pc, #316] @ (8006dc4 <HAL_DMA_Abort_IT+0x1c4>)
  15082. 8006c88: 4293 cmp r3, r2
  15083. 8006c8a: d01d beq.n 8006cc8 <HAL_DMA_Abort_IT+0xc8>
  15084. 8006c8c: 687b ldr r3, [r7, #4]
  15085. 8006c8e: 681b ldr r3, [r3, #0]
  15086. 8006c90: 4a4d ldr r2, [pc, #308] @ (8006dc8 <HAL_DMA_Abort_IT+0x1c8>)
  15087. 8006c92: 4293 cmp r3, r2
  15088. 8006c94: d018 beq.n 8006cc8 <HAL_DMA_Abort_IT+0xc8>
  15089. 8006c96: 687b ldr r3, [r7, #4]
  15090. 8006c98: 681b ldr r3, [r3, #0]
  15091. 8006c9a: 4a4c ldr r2, [pc, #304] @ (8006dcc <HAL_DMA_Abort_IT+0x1cc>)
  15092. 8006c9c: 4293 cmp r3, r2
  15093. 8006c9e: d013 beq.n 8006cc8 <HAL_DMA_Abort_IT+0xc8>
  15094. 8006ca0: 687b ldr r3, [r7, #4]
  15095. 8006ca2: 681b ldr r3, [r3, #0]
  15096. 8006ca4: 4a4a ldr r2, [pc, #296] @ (8006dd0 <HAL_DMA_Abort_IT+0x1d0>)
  15097. 8006ca6: 4293 cmp r3, r2
  15098. 8006ca8: d00e beq.n 8006cc8 <HAL_DMA_Abort_IT+0xc8>
  15099. 8006caa: 687b ldr r3, [r7, #4]
  15100. 8006cac: 681b ldr r3, [r3, #0]
  15101. 8006cae: 4a49 ldr r2, [pc, #292] @ (8006dd4 <HAL_DMA_Abort_IT+0x1d4>)
  15102. 8006cb0: 4293 cmp r3, r2
  15103. 8006cb2: d009 beq.n 8006cc8 <HAL_DMA_Abort_IT+0xc8>
  15104. 8006cb4: 687b ldr r3, [r7, #4]
  15105. 8006cb6: 681b ldr r3, [r3, #0]
  15106. 8006cb8: 4a47 ldr r2, [pc, #284] @ (8006dd8 <HAL_DMA_Abort_IT+0x1d8>)
  15107. 8006cba: 4293 cmp r3, r2
  15108. 8006cbc: d004 beq.n 8006cc8 <HAL_DMA_Abort_IT+0xc8>
  15109. 8006cbe: 687b ldr r3, [r7, #4]
  15110. 8006cc0: 681b ldr r3, [r3, #0]
  15111. 8006cc2: 4a46 ldr r2, [pc, #280] @ (8006ddc <HAL_DMA_Abort_IT+0x1dc>)
  15112. 8006cc4: 4293 cmp r3, r2
  15113. 8006cc6: d101 bne.n 8006ccc <HAL_DMA_Abort_IT+0xcc>
  15114. 8006cc8: 2301 movs r3, #1
  15115. 8006cca: e000 b.n 8006cce <HAL_DMA_Abort_IT+0xce>
  15116. 8006ccc: 2300 movs r3, #0
  15117. 8006cce: 2b00 cmp r3, #0
  15118. 8006cd0: f000 8086 beq.w 8006de0 <HAL_DMA_Abort_IT+0x1e0>
  15119. {
  15120. /* Set Abort State */
  15121. hdma->State = HAL_DMA_STATE_ABORT;
  15122. 8006cd4: 687b ldr r3, [r7, #4]
  15123. 8006cd6: 2204 movs r2, #4
  15124. 8006cd8: f883 2035 strb.w r2, [r3, #53] @ 0x35
  15125. /* Disable the stream */
  15126. __HAL_DMA_DISABLE(hdma);
  15127. 8006cdc: 687b ldr r3, [r7, #4]
  15128. 8006cde: 681b ldr r3, [r3, #0]
  15129. 8006ce0: 4a2f ldr r2, [pc, #188] @ (8006da0 <HAL_DMA_Abort_IT+0x1a0>)
  15130. 8006ce2: 4293 cmp r3, r2
  15131. 8006ce4: d04a beq.n 8006d7c <HAL_DMA_Abort_IT+0x17c>
  15132. 8006ce6: 687b ldr r3, [r7, #4]
  15133. 8006ce8: 681b ldr r3, [r3, #0]
  15134. 8006cea: 4a2e ldr r2, [pc, #184] @ (8006da4 <HAL_DMA_Abort_IT+0x1a4>)
  15135. 8006cec: 4293 cmp r3, r2
  15136. 8006cee: d045 beq.n 8006d7c <HAL_DMA_Abort_IT+0x17c>
  15137. 8006cf0: 687b ldr r3, [r7, #4]
  15138. 8006cf2: 681b ldr r3, [r3, #0]
  15139. 8006cf4: 4a2c ldr r2, [pc, #176] @ (8006da8 <HAL_DMA_Abort_IT+0x1a8>)
  15140. 8006cf6: 4293 cmp r3, r2
  15141. 8006cf8: d040 beq.n 8006d7c <HAL_DMA_Abort_IT+0x17c>
  15142. 8006cfa: 687b ldr r3, [r7, #4]
  15143. 8006cfc: 681b ldr r3, [r3, #0]
  15144. 8006cfe: 4a2b ldr r2, [pc, #172] @ (8006dac <HAL_DMA_Abort_IT+0x1ac>)
  15145. 8006d00: 4293 cmp r3, r2
  15146. 8006d02: d03b beq.n 8006d7c <HAL_DMA_Abort_IT+0x17c>
  15147. 8006d04: 687b ldr r3, [r7, #4]
  15148. 8006d06: 681b ldr r3, [r3, #0]
  15149. 8006d08: 4a29 ldr r2, [pc, #164] @ (8006db0 <HAL_DMA_Abort_IT+0x1b0>)
  15150. 8006d0a: 4293 cmp r3, r2
  15151. 8006d0c: d036 beq.n 8006d7c <HAL_DMA_Abort_IT+0x17c>
  15152. 8006d0e: 687b ldr r3, [r7, #4]
  15153. 8006d10: 681b ldr r3, [r3, #0]
  15154. 8006d12: 4a28 ldr r2, [pc, #160] @ (8006db4 <HAL_DMA_Abort_IT+0x1b4>)
  15155. 8006d14: 4293 cmp r3, r2
  15156. 8006d16: d031 beq.n 8006d7c <HAL_DMA_Abort_IT+0x17c>
  15157. 8006d18: 687b ldr r3, [r7, #4]
  15158. 8006d1a: 681b ldr r3, [r3, #0]
  15159. 8006d1c: 4a26 ldr r2, [pc, #152] @ (8006db8 <HAL_DMA_Abort_IT+0x1b8>)
  15160. 8006d1e: 4293 cmp r3, r2
  15161. 8006d20: d02c beq.n 8006d7c <HAL_DMA_Abort_IT+0x17c>
  15162. 8006d22: 687b ldr r3, [r7, #4]
  15163. 8006d24: 681b ldr r3, [r3, #0]
  15164. 8006d26: 4a25 ldr r2, [pc, #148] @ (8006dbc <HAL_DMA_Abort_IT+0x1bc>)
  15165. 8006d28: 4293 cmp r3, r2
  15166. 8006d2a: d027 beq.n 8006d7c <HAL_DMA_Abort_IT+0x17c>
  15167. 8006d2c: 687b ldr r3, [r7, #4]
  15168. 8006d2e: 681b ldr r3, [r3, #0]
  15169. 8006d30: 4a23 ldr r2, [pc, #140] @ (8006dc0 <HAL_DMA_Abort_IT+0x1c0>)
  15170. 8006d32: 4293 cmp r3, r2
  15171. 8006d34: d022 beq.n 8006d7c <HAL_DMA_Abort_IT+0x17c>
  15172. 8006d36: 687b ldr r3, [r7, #4]
  15173. 8006d38: 681b ldr r3, [r3, #0]
  15174. 8006d3a: 4a22 ldr r2, [pc, #136] @ (8006dc4 <HAL_DMA_Abort_IT+0x1c4>)
  15175. 8006d3c: 4293 cmp r3, r2
  15176. 8006d3e: d01d beq.n 8006d7c <HAL_DMA_Abort_IT+0x17c>
  15177. 8006d40: 687b ldr r3, [r7, #4]
  15178. 8006d42: 681b ldr r3, [r3, #0]
  15179. 8006d44: 4a20 ldr r2, [pc, #128] @ (8006dc8 <HAL_DMA_Abort_IT+0x1c8>)
  15180. 8006d46: 4293 cmp r3, r2
  15181. 8006d48: d018 beq.n 8006d7c <HAL_DMA_Abort_IT+0x17c>
  15182. 8006d4a: 687b ldr r3, [r7, #4]
  15183. 8006d4c: 681b ldr r3, [r3, #0]
  15184. 8006d4e: 4a1f ldr r2, [pc, #124] @ (8006dcc <HAL_DMA_Abort_IT+0x1cc>)
  15185. 8006d50: 4293 cmp r3, r2
  15186. 8006d52: d013 beq.n 8006d7c <HAL_DMA_Abort_IT+0x17c>
  15187. 8006d54: 687b ldr r3, [r7, #4]
  15188. 8006d56: 681b ldr r3, [r3, #0]
  15189. 8006d58: 4a1d ldr r2, [pc, #116] @ (8006dd0 <HAL_DMA_Abort_IT+0x1d0>)
  15190. 8006d5a: 4293 cmp r3, r2
  15191. 8006d5c: d00e beq.n 8006d7c <HAL_DMA_Abort_IT+0x17c>
  15192. 8006d5e: 687b ldr r3, [r7, #4]
  15193. 8006d60: 681b ldr r3, [r3, #0]
  15194. 8006d62: 4a1c ldr r2, [pc, #112] @ (8006dd4 <HAL_DMA_Abort_IT+0x1d4>)
  15195. 8006d64: 4293 cmp r3, r2
  15196. 8006d66: d009 beq.n 8006d7c <HAL_DMA_Abort_IT+0x17c>
  15197. 8006d68: 687b ldr r3, [r7, #4]
  15198. 8006d6a: 681b ldr r3, [r3, #0]
  15199. 8006d6c: 4a1a ldr r2, [pc, #104] @ (8006dd8 <HAL_DMA_Abort_IT+0x1d8>)
  15200. 8006d6e: 4293 cmp r3, r2
  15201. 8006d70: d004 beq.n 8006d7c <HAL_DMA_Abort_IT+0x17c>
  15202. 8006d72: 687b ldr r3, [r7, #4]
  15203. 8006d74: 681b ldr r3, [r3, #0]
  15204. 8006d76: 4a19 ldr r2, [pc, #100] @ (8006ddc <HAL_DMA_Abort_IT+0x1dc>)
  15205. 8006d78: 4293 cmp r3, r2
  15206. 8006d7a: d108 bne.n 8006d8e <HAL_DMA_Abort_IT+0x18e>
  15207. 8006d7c: 687b ldr r3, [r7, #4]
  15208. 8006d7e: 681b ldr r3, [r3, #0]
  15209. 8006d80: 681a ldr r2, [r3, #0]
  15210. 8006d82: 687b ldr r3, [r7, #4]
  15211. 8006d84: 681b ldr r3, [r3, #0]
  15212. 8006d86: f022 0201 bic.w r2, r2, #1
  15213. 8006d8a: 601a str r2, [r3, #0]
  15214. 8006d8c: e178 b.n 8007080 <HAL_DMA_Abort_IT+0x480>
  15215. 8006d8e: 687b ldr r3, [r7, #4]
  15216. 8006d90: 681b ldr r3, [r3, #0]
  15217. 8006d92: 681a ldr r2, [r3, #0]
  15218. 8006d94: 687b ldr r3, [r7, #4]
  15219. 8006d96: 681b ldr r3, [r3, #0]
  15220. 8006d98: f022 0201 bic.w r2, r2, #1
  15221. 8006d9c: 601a str r2, [r3, #0]
  15222. 8006d9e: e16f b.n 8007080 <HAL_DMA_Abort_IT+0x480>
  15223. 8006da0: 40020010 .word 0x40020010
  15224. 8006da4: 40020028 .word 0x40020028
  15225. 8006da8: 40020040 .word 0x40020040
  15226. 8006dac: 40020058 .word 0x40020058
  15227. 8006db0: 40020070 .word 0x40020070
  15228. 8006db4: 40020088 .word 0x40020088
  15229. 8006db8: 400200a0 .word 0x400200a0
  15230. 8006dbc: 400200b8 .word 0x400200b8
  15231. 8006dc0: 40020410 .word 0x40020410
  15232. 8006dc4: 40020428 .word 0x40020428
  15233. 8006dc8: 40020440 .word 0x40020440
  15234. 8006dcc: 40020458 .word 0x40020458
  15235. 8006dd0: 40020470 .word 0x40020470
  15236. 8006dd4: 40020488 .word 0x40020488
  15237. 8006dd8: 400204a0 .word 0x400204a0
  15238. 8006ddc: 400204b8 .word 0x400204b8
  15239. }
  15240. else /* BDMA channel */
  15241. {
  15242. /* Disable DMA All Interrupts */
  15243. ((BDMA_Channel_TypeDef *)hdma->Instance)->CCR &= ~(BDMA_CCR_TCIE | BDMA_CCR_HTIE | BDMA_CCR_TEIE);
  15244. 8006de0: 687b ldr r3, [r7, #4]
  15245. 8006de2: 681b ldr r3, [r3, #0]
  15246. 8006de4: 681a ldr r2, [r3, #0]
  15247. 8006de6: 687b ldr r3, [r7, #4]
  15248. 8006de8: 681b ldr r3, [r3, #0]
  15249. 8006dea: f022 020e bic.w r2, r2, #14
  15250. 8006dee: 601a str r2, [r3, #0]
  15251. /* Disable the channel */
  15252. __HAL_DMA_DISABLE(hdma);
  15253. 8006df0: 687b ldr r3, [r7, #4]
  15254. 8006df2: 681b ldr r3, [r3, #0]
  15255. 8006df4: 4a6c ldr r2, [pc, #432] @ (8006fa8 <HAL_DMA_Abort_IT+0x3a8>)
  15256. 8006df6: 4293 cmp r3, r2
  15257. 8006df8: d04a beq.n 8006e90 <HAL_DMA_Abort_IT+0x290>
  15258. 8006dfa: 687b ldr r3, [r7, #4]
  15259. 8006dfc: 681b ldr r3, [r3, #0]
  15260. 8006dfe: 4a6b ldr r2, [pc, #428] @ (8006fac <HAL_DMA_Abort_IT+0x3ac>)
  15261. 8006e00: 4293 cmp r3, r2
  15262. 8006e02: d045 beq.n 8006e90 <HAL_DMA_Abort_IT+0x290>
  15263. 8006e04: 687b ldr r3, [r7, #4]
  15264. 8006e06: 681b ldr r3, [r3, #0]
  15265. 8006e08: 4a69 ldr r2, [pc, #420] @ (8006fb0 <HAL_DMA_Abort_IT+0x3b0>)
  15266. 8006e0a: 4293 cmp r3, r2
  15267. 8006e0c: d040 beq.n 8006e90 <HAL_DMA_Abort_IT+0x290>
  15268. 8006e0e: 687b ldr r3, [r7, #4]
  15269. 8006e10: 681b ldr r3, [r3, #0]
  15270. 8006e12: 4a68 ldr r2, [pc, #416] @ (8006fb4 <HAL_DMA_Abort_IT+0x3b4>)
  15271. 8006e14: 4293 cmp r3, r2
  15272. 8006e16: d03b beq.n 8006e90 <HAL_DMA_Abort_IT+0x290>
  15273. 8006e18: 687b ldr r3, [r7, #4]
  15274. 8006e1a: 681b ldr r3, [r3, #0]
  15275. 8006e1c: 4a66 ldr r2, [pc, #408] @ (8006fb8 <HAL_DMA_Abort_IT+0x3b8>)
  15276. 8006e1e: 4293 cmp r3, r2
  15277. 8006e20: d036 beq.n 8006e90 <HAL_DMA_Abort_IT+0x290>
  15278. 8006e22: 687b ldr r3, [r7, #4]
  15279. 8006e24: 681b ldr r3, [r3, #0]
  15280. 8006e26: 4a65 ldr r2, [pc, #404] @ (8006fbc <HAL_DMA_Abort_IT+0x3bc>)
  15281. 8006e28: 4293 cmp r3, r2
  15282. 8006e2a: d031 beq.n 8006e90 <HAL_DMA_Abort_IT+0x290>
  15283. 8006e2c: 687b ldr r3, [r7, #4]
  15284. 8006e2e: 681b ldr r3, [r3, #0]
  15285. 8006e30: 4a63 ldr r2, [pc, #396] @ (8006fc0 <HAL_DMA_Abort_IT+0x3c0>)
  15286. 8006e32: 4293 cmp r3, r2
  15287. 8006e34: d02c beq.n 8006e90 <HAL_DMA_Abort_IT+0x290>
  15288. 8006e36: 687b ldr r3, [r7, #4]
  15289. 8006e38: 681b ldr r3, [r3, #0]
  15290. 8006e3a: 4a62 ldr r2, [pc, #392] @ (8006fc4 <HAL_DMA_Abort_IT+0x3c4>)
  15291. 8006e3c: 4293 cmp r3, r2
  15292. 8006e3e: d027 beq.n 8006e90 <HAL_DMA_Abort_IT+0x290>
  15293. 8006e40: 687b ldr r3, [r7, #4]
  15294. 8006e42: 681b ldr r3, [r3, #0]
  15295. 8006e44: 4a60 ldr r2, [pc, #384] @ (8006fc8 <HAL_DMA_Abort_IT+0x3c8>)
  15296. 8006e46: 4293 cmp r3, r2
  15297. 8006e48: d022 beq.n 8006e90 <HAL_DMA_Abort_IT+0x290>
  15298. 8006e4a: 687b ldr r3, [r7, #4]
  15299. 8006e4c: 681b ldr r3, [r3, #0]
  15300. 8006e4e: 4a5f ldr r2, [pc, #380] @ (8006fcc <HAL_DMA_Abort_IT+0x3cc>)
  15301. 8006e50: 4293 cmp r3, r2
  15302. 8006e52: d01d beq.n 8006e90 <HAL_DMA_Abort_IT+0x290>
  15303. 8006e54: 687b ldr r3, [r7, #4]
  15304. 8006e56: 681b ldr r3, [r3, #0]
  15305. 8006e58: 4a5d ldr r2, [pc, #372] @ (8006fd0 <HAL_DMA_Abort_IT+0x3d0>)
  15306. 8006e5a: 4293 cmp r3, r2
  15307. 8006e5c: d018 beq.n 8006e90 <HAL_DMA_Abort_IT+0x290>
  15308. 8006e5e: 687b ldr r3, [r7, #4]
  15309. 8006e60: 681b ldr r3, [r3, #0]
  15310. 8006e62: 4a5c ldr r2, [pc, #368] @ (8006fd4 <HAL_DMA_Abort_IT+0x3d4>)
  15311. 8006e64: 4293 cmp r3, r2
  15312. 8006e66: d013 beq.n 8006e90 <HAL_DMA_Abort_IT+0x290>
  15313. 8006e68: 687b ldr r3, [r7, #4]
  15314. 8006e6a: 681b ldr r3, [r3, #0]
  15315. 8006e6c: 4a5a ldr r2, [pc, #360] @ (8006fd8 <HAL_DMA_Abort_IT+0x3d8>)
  15316. 8006e6e: 4293 cmp r3, r2
  15317. 8006e70: d00e beq.n 8006e90 <HAL_DMA_Abort_IT+0x290>
  15318. 8006e72: 687b ldr r3, [r7, #4]
  15319. 8006e74: 681b ldr r3, [r3, #0]
  15320. 8006e76: 4a59 ldr r2, [pc, #356] @ (8006fdc <HAL_DMA_Abort_IT+0x3dc>)
  15321. 8006e78: 4293 cmp r3, r2
  15322. 8006e7a: d009 beq.n 8006e90 <HAL_DMA_Abort_IT+0x290>
  15323. 8006e7c: 687b ldr r3, [r7, #4]
  15324. 8006e7e: 681b ldr r3, [r3, #0]
  15325. 8006e80: 4a57 ldr r2, [pc, #348] @ (8006fe0 <HAL_DMA_Abort_IT+0x3e0>)
  15326. 8006e82: 4293 cmp r3, r2
  15327. 8006e84: d004 beq.n 8006e90 <HAL_DMA_Abort_IT+0x290>
  15328. 8006e86: 687b ldr r3, [r7, #4]
  15329. 8006e88: 681b ldr r3, [r3, #0]
  15330. 8006e8a: 4a56 ldr r2, [pc, #344] @ (8006fe4 <HAL_DMA_Abort_IT+0x3e4>)
  15331. 8006e8c: 4293 cmp r3, r2
  15332. 8006e8e: d108 bne.n 8006ea2 <HAL_DMA_Abort_IT+0x2a2>
  15333. 8006e90: 687b ldr r3, [r7, #4]
  15334. 8006e92: 681b ldr r3, [r3, #0]
  15335. 8006e94: 681a ldr r2, [r3, #0]
  15336. 8006e96: 687b ldr r3, [r7, #4]
  15337. 8006e98: 681b ldr r3, [r3, #0]
  15338. 8006e9a: f022 0201 bic.w r2, r2, #1
  15339. 8006e9e: 601a str r2, [r3, #0]
  15340. 8006ea0: e007 b.n 8006eb2 <HAL_DMA_Abort_IT+0x2b2>
  15341. 8006ea2: 687b ldr r3, [r7, #4]
  15342. 8006ea4: 681b ldr r3, [r3, #0]
  15343. 8006ea6: 681a ldr r2, [r3, #0]
  15344. 8006ea8: 687b ldr r3, [r7, #4]
  15345. 8006eaa: 681b ldr r3, [r3, #0]
  15346. 8006eac: f022 0201 bic.w r2, r2, #1
  15347. 8006eb0: 601a str r2, [r3, #0]
  15348. if(IS_DMA_DMAMUX_ALL_INSTANCE(hdma->Instance) != 0U) /* No DMAMUX available for BDMA1 */
  15349. 8006eb2: 687b ldr r3, [r7, #4]
  15350. 8006eb4: 681b ldr r3, [r3, #0]
  15351. 8006eb6: 4a3c ldr r2, [pc, #240] @ (8006fa8 <HAL_DMA_Abort_IT+0x3a8>)
  15352. 8006eb8: 4293 cmp r3, r2
  15353. 8006eba: d072 beq.n 8006fa2 <HAL_DMA_Abort_IT+0x3a2>
  15354. 8006ebc: 687b ldr r3, [r7, #4]
  15355. 8006ebe: 681b ldr r3, [r3, #0]
  15356. 8006ec0: 4a3a ldr r2, [pc, #232] @ (8006fac <HAL_DMA_Abort_IT+0x3ac>)
  15357. 8006ec2: 4293 cmp r3, r2
  15358. 8006ec4: d06d beq.n 8006fa2 <HAL_DMA_Abort_IT+0x3a2>
  15359. 8006ec6: 687b ldr r3, [r7, #4]
  15360. 8006ec8: 681b ldr r3, [r3, #0]
  15361. 8006eca: 4a39 ldr r2, [pc, #228] @ (8006fb0 <HAL_DMA_Abort_IT+0x3b0>)
  15362. 8006ecc: 4293 cmp r3, r2
  15363. 8006ece: d068 beq.n 8006fa2 <HAL_DMA_Abort_IT+0x3a2>
  15364. 8006ed0: 687b ldr r3, [r7, #4]
  15365. 8006ed2: 681b ldr r3, [r3, #0]
  15366. 8006ed4: 4a37 ldr r2, [pc, #220] @ (8006fb4 <HAL_DMA_Abort_IT+0x3b4>)
  15367. 8006ed6: 4293 cmp r3, r2
  15368. 8006ed8: d063 beq.n 8006fa2 <HAL_DMA_Abort_IT+0x3a2>
  15369. 8006eda: 687b ldr r3, [r7, #4]
  15370. 8006edc: 681b ldr r3, [r3, #0]
  15371. 8006ede: 4a36 ldr r2, [pc, #216] @ (8006fb8 <HAL_DMA_Abort_IT+0x3b8>)
  15372. 8006ee0: 4293 cmp r3, r2
  15373. 8006ee2: d05e beq.n 8006fa2 <HAL_DMA_Abort_IT+0x3a2>
  15374. 8006ee4: 687b ldr r3, [r7, #4]
  15375. 8006ee6: 681b ldr r3, [r3, #0]
  15376. 8006ee8: 4a34 ldr r2, [pc, #208] @ (8006fbc <HAL_DMA_Abort_IT+0x3bc>)
  15377. 8006eea: 4293 cmp r3, r2
  15378. 8006eec: d059 beq.n 8006fa2 <HAL_DMA_Abort_IT+0x3a2>
  15379. 8006eee: 687b ldr r3, [r7, #4]
  15380. 8006ef0: 681b ldr r3, [r3, #0]
  15381. 8006ef2: 4a33 ldr r2, [pc, #204] @ (8006fc0 <HAL_DMA_Abort_IT+0x3c0>)
  15382. 8006ef4: 4293 cmp r3, r2
  15383. 8006ef6: d054 beq.n 8006fa2 <HAL_DMA_Abort_IT+0x3a2>
  15384. 8006ef8: 687b ldr r3, [r7, #4]
  15385. 8006efa: 681b ldr r3, [r3, #0]
  15386. 8006efc: 4a31 ldr r2, [pc, #196] @ (8006fc4 <HAL_DMA_Abort_IT+0x3c4>)
  15387. 8006efe: 4293 cmp r3, r2
  15388. 8006f00: d04f beq.n 8006fa2 <HAL_DMA_Abort_IT+0x3a2>
  15389. 8006f02: 687b ldr r3, [r7, #4]
  15390. 8006f04: 681b ldr r3, [r3, #0]
  15391. 8006f06: 4a30 ldr r2, [pc, #192] @ (8006fc8 <HAL_DMA_Abort_IT+0x3c8>)
  15392. 8006f08: 4293 cmp r3, r2
  15393. 8006f0a: d04a beq.n 8006fa2 <HAL_DMA_Abort_IT+0x3a2>
  15394. 8006f0c: 687b ldr r3, [r7, #4]
  15395. 8006f0e: 681b ldr r3, [r3, #0]
  15396. 8006f10: 4a2e ldr r2, [pc, #184] @ (8006fcc <HAL_DMA_Abort_IT+0x3cc>)
  15397. 8006f12: 4293 cmp r3, r2
  15398. 8006f14: d045 beq.n 8006fa2 <HAL_DMA_Abort_IT+0x3a2>
  15399. 8006f16: 687b ldr r3, [r7, #4]
  15400. 8006f18: 681b ldr r3, [r3, #0]
  15401. 8006f1a: 4a2d ldr r2, [pc, #180] @ (8006fd0 <HAL_DMA_Abort_IT+0x3d0>)
  15402. 8006f1c: 4293 cmp r3, r2
  15403. 8006f1e: d040 beq.n 8006fa2 <HAL_DMA_Abort_IT+0x3a2>
  15404. 8006f20: 687b ldr r3, [r7, #4]
  15405. 8006f22: 681b ldr r3, [r3, #0]
  15406. 8006f24: 4a2b ldr r2, [pc, #172] @ (8006fd4 <HAL_DMA_Abort_IT+0x3d4>)
  15407. 8006f26: 4293 cmp r3, r2
  15408. 8006f28: d03b beq.n 8006fa2 <HAL_DMA_Abort_IT+0x3a2>
  15409. 8006f2a: 687b ldr r3, [r7, #4]
  15410. 8006f2c: 681b ldr r3, [r3, #0]
  15411. 8006f2e: 4a2a ldr r2, [pc, #168] @ (8006fd8 <HAL_DMA_Abort_IT+0x3d8>)
  15412. 8006f30: 4293 cmp r3, r2
  15413. 8006f32: d036 beq.n 8006fa2 <HAL_DMA_Abort_IT+0x3a2>
  15414. 8006f34: 687b ldr r3, [r7, #4]
  15415. 8006f36: 681b ldr r3, [r3, #0]
  15416. 8006f38: 4a28 ldr r2, [pc, #160] @ (8006fdc <HAL_DMA_Abort_IT+0x3dc>)
  15417. 8006f3a: 4293 cmp r3, r2
  15418. 8006f3c: d031 beq.n 8006fa2 <HAL_DMA_Abort_IT+0x3a2>
  15419. 8006f3e: 687b ldr r3, [r7, #4]
  15420. 8006f40: 681b ldr r3, [r3, #0]
  15421. 8006f42: 4a27 ldr r2, [pc, #156] @ (8006fe0 <HAL_DMA_Abort_IT+0x3e0>)
  15422. 8006f44: 4293 cmp r3, r2
  15423. 8006f46: d02c beq.n 8006fa2 <HAL_DMA_Abort_IT+0x3a2>
  15424. 8006f48: 687b ldr r3, [r7, #4]
  15425. 8006f4a: 681b ldr r3, [r3, #0]
  15426. 8006f4c: 4a25 ldr r2, [pc, #148] @ (8006fe4 <HAL_DMA_Abort_IT+0x3e4>)
  15427. 8006f4e: 4293 cmp r3, r2
  15428. 8006f50: d027 beq.n 8006fa2 <HAL_DMA_Abort_IT+0x3a2>
  15429. 8006f52: 687b ldr r3, [r7, #4]
  15430. 8006f54: 681b ldr r3, [r3, #0]
  15431. 8006f56: 4a24 ldr r2, [pc, #144] @ (8006fe8 <HAL_DMA_Abort_IT+0x3e8>)
  15432. 8006f58: 4293 cmp r3, r2
  15433. 8006f5a: d022 beq.n 8006fa2 <HAL_DMA_Abort_IT+0x3a2>
  15434. 8006f5c: 687b ldr r3, [r7, #4]
  15435. 8006f5e: 681b ldr r3, [r3, #0]
  15436. 8006f60: 4a22 ldr r2, [pc, #136] @ (8006fec <HAL_DMA_Abort_IT+0x3ec>)
  15437. 8006f62: 4293 cmp r3, r2
  15438. 8006f64: d01d beq.n 8006fa2 <HAL_DMA_Abort_IT+0x3a2>
  15439. 8006f66: 687b ldr r3, [r7, #4]
  15440. 8006f68: 681b ldr r3, [r3, #0]
  15441. 8006f6a: 4a21 ldr r2, [pc, #132] @ (8006ff0 <HAL_DMA_Abort_IT+0x3f0>)
  15442. 8006f6c: 4293 cmp r3, r2
  15443. 8006f6e: d018 beq.n 8006fa2 <HAL_DMA_Abort_IT+0x3a2>
  15444. 8006f70: 687b ldr r3, [r7, #4]
  15445. 8006f72: 681b ldr r3, [r3, #0]
  15446. 8006f74: 4a1f ldr r2, [pc, #124] @ (8006ff4 <HAL_DMA_Abort_IT+0x3f4>)
  15447. 8006f76: 4293 cmp r3, r2
  15448. 8006f78: d013 beq.n 8006fa2 <HAL_DMA_Abort_IT+0x3a2>
  15449. 8006f7a: 687b ldr r3, [r7, #4]
  15450. 8006f7c: 681b ldr r3, [r3, #0]
  15451. 8006f7e: 4a1e ldr r2, [pc, #120] @ (8006ff8 <HAL_DMA_Abort_IT+0x3f8>)
  15452. 8006f80: 4293 cmp r3, r2
  15453. 8006f82: d00e beq.n 8006fa2 <HAL_DMA_Abort_IT+0x3a2>
  15454. 8006f84: 687b ldr r3, [r7, #4]
  15455. 8006f86: 681b ldr r3, [r3, #0]
  15456. 8006f88: 4a1c ldr r2, [pc, #112] @ (8006ffc <HAL_DMA_Abort_IT+0x3fc>)
  15457. 8006f8a: 4293 cmp r3, r2
  15458. 8006f8c: d009 beq.n 8006fa2 <HAL_DMA_Abort_IT+0x3a2>
  15459. 8006f8e: 687b ldr r3, [r7, #4]
  15460. 8006f90: 681b ldr r3, [r3, #0]
  15461. 8006f92: 4a1b ldr r2, [pc, #108] @ (8007000 <HAL_DMA_Abort_IT+0x400>)
  15462. 8006f94: 4293 cmp r3, r2
  15463. 8006f96: d004 beq.n 8006fa2 <HAL_DMA_Abort_IT+0x3a2>
  15464. 8006f98: 687b ldr r3, [r7, #4]
  15465. 8006f9a: 681b ldr r3, [r3, #0]
  15466. 8006f9c: 4a19 ldr r2, [pc, #100] @ (8007004 <HAL_DMA_Abort_IT+0x404>)
  15467. 8006f9e: 4293 cmp r3, r2
  15468. 8006fa0: d132 bne.n 8007008 <HAL_DMA_Abort_IT+0x408>
  15469. 8006fa2: 2301 movs r3, #1
  15470. 8006fa4: e031 b.n 800700a <HAL_DMA_Abort_IT+0x40a>
  15471. 8006fa6: bf00 nop
  15472. 8006fa8: 40020010 .word 0x40020010
  15473. 8006fac: 40020028 .word 0x40020028
  15474. 8006fb0: 40020040 .word 0x40020040
  15475. 8006fb4: 40020058 .word 0x40020058
  15476. 8006fb8: 40020070 .word 0x40020070
  15477. 8006fbc: 40020088 .word 0x40020088
  15478. 8006fc0: 400200a0 .word 0x400200a0
  15479. 8006fc4: 400200b8 .word 0x400200b8
  15480. 8006fc8: 40020410 .word 0x40020410
  15481. 8006fcc: 40020428 .word 0x40020428
  15482. 8006fd0: 40020440 .word 0x40020440
  15483. 8006fd4: 40020458 .word 0x40020458
  15484. 8006fd8: 40020470 .word 0x40020470
  15485. 8006fdc: 40020488 .word 0x40020488
  15486. 8006fe0: 400204a0 .word 0x400204a0
  15487. 8006fe4: 400204b8 .word 0x400204b8
  15488. 8006fe8: 58025408 .word 0x58025408
  15489. 8006fec: 5802541c .word 0x5802541c
  15490. 8006ff0: 58025430 .word 0x58025430
  15491. 8006ff4: 58025444 .word 0x58025444
  15492. 8006ff8: 58025458 .word 0x58025458
  15493. 8006ffc: 5802546c .word 0x5802546c
  15494. 8007000: 58025480 .word 0x58025480
  15495. 8007004: 58025494 .word 0x58025494
  15496. 8007008: 2300 movs r3, #0
  15497. 800700a: 2b00 cmp r3, #0
  15498. 800700c: d028 beq.n 8007060 <HAL_DMA_Abort_IT+0x460>
  15499. {
  15500. /* disable the DMAMUX sync overrun IT */
  15501. hdma->DMAmuxChannel->CCR &= ~DMAMUX_CxCR_SOIE;
  15502. 800700e: 687b ldr r3, [r7, #4]
  15503. 8007010: 6e1b ldr r3, [r3, #96] @ 0x60
  15504. 8007012: 681a ldr r2, [r3, #0]
  15505. 8007014: 687b ldr r3, [r7, #4]
  15506. 8007016: 6e1b ldr r3, [r3, #96] @ 0x60
  15507. 8007018: f422 7280 bic.w r2, r2, #256 @ 0x100
  15508. 800701c: 601a str r2, [r3, #0]
  15509. /* Clear all flags */
  15510. regs_bdma = (BDMA_Base_Registers *)hdma->StreamBaseAddress;
  15511. 800701e: 687b ldr r3, [r7, #4]
  15512. 8007020: 6d9b ldr r3, [r3, #88] @ 0x58
  15513. 8007022: 60fb str r3, [r7, #12]
  15514. regs_bdma->IFCR = ((BDMA_IFCR_CGIF0) << (hdma->StreamIndex & 0x1FU));
  15515. 8007024: 687b ldr r3, [r7, #4]
  15516. 8007026: 6ddb ldr r3, [r3, #92] @ 0x5c
  15517. 8007028: f003 031f and.w r3, r3, #31
  15518. 800702c: 2201 movs r2, #1
  15519. 800702e: 409a lsls r2, r3
  15520. 8007030: 68fb ldr r3, [r7, #12]
  15521. 8007032: 605a str r2, [r3, #4]
  15522. /* Clear the DMAMUX synchro overrun flag */
  15523. hdma->DMAmuxChannelStatus->CFR = hdma->DMAmuxChannelStatusMask;
  15524. 8007034: 687b ldr r3, [r7, #4]
  15525. 8007036: 6e5b ldr r3, [r3, #100] @ 0x64
  15526. 8007038: 687a ldr r2, [r7, #4]
  15527. 800703a: 6e92 ldr r2, [r2, #104] @ 0x68
  15528. 800703c: 605a str r2, [r3, #4]
  15529. if(hdma->DMAmuxRequestGen != 0U)
  15530. 800703e: 687b ldr r3, [r7, #4]
  15531. 8007040: 6edb ldr r3, [r3, #108] @ 0x6c
  15532. 8007042: 2b00 cmp r3, #0
  15533. 8007044: d00c beq.n 8007060 <HAL_DMA_Abort_IT+0x460>
  15534. {
  15535. /* if using DMAMUX request generator, disable the DMAMUX request generator overrun IT*/
  15536. /* disable the request gen overrun IT */
  15537. hdma->DMAmuxRequestGen->RGCR &= ~DMAMUX_RGxCR_OIE;
  15538. 8007046: 687b ldr r3, [r7, #4]
  15539. 8007048: 6edb ldr r3, [r3, #108] @ 0x6c
  15540. 800704a: 681a ldr r2, [r3, #0]
  15541. 800704c: 687b ldr r3, [r7, #4]
  15542. 800704e: 6edb ldr r3, [r3, #108] @ 0x6c
  15543. 8007050: f422 7280 bic.w r2, r2, #256 @ 0x100
  15544. 8007054: 601a str r2, [r3, #0]
  15545. /* Clear the DMAMUX request generator overrun flag */
  15546. hdma->DMAmuxRequestGenStatus->RGCFR = hdma->DMAmuxRequestGenStatusMask;
  15547. 8007056: 687b ldr r3, [r7, #4]
  15548. 8007058: 6f1b ldr r3, [r3, #112] @ 0x70
  15549. 800705a: 687a ldr r2, [r7, #4]
  15550. 800705c: 6f52 ldr r2, [r2, #116] @ 0x74
  15551. 800705e: 605a str r2, [r3, #4]
  15552. }
  15553. }
  15554. /* Change the DMA state */
  15555. hdma->State = HAL_DMA_STATE_READY;
  15556. 8007060: 687b ldr r3, [r7, #4]
  15557. 8007062: 2201 movs r2, #1
  15558. 8007064: f883 2035 strb.w r2, [r3, #53] @ 0x35
  15559. /* Process Unlocked */
  15560. __HAL_UNLOCK(hdma);
  15561. 8007068: 687b ldr r3, [r7, #4]
  15562. 800706a: 2200 movs r2, #0
  15563. 800706c: f883 2034 strb.w r2, [r3, #52] @ 0x34
  15564. /* Call User Abort callback */
  15565. if(hdma->XferAbortCallback != NULL)
  15566. 8007070: 687b ldr r3, [r7, #4]
  15567. 8007072: 6d1b ldr r3, [r3, #80] @ 0x50
  15568. 8007074: 2b00 cmp r3, #0
  15569. 8007076: d003 beq.n 8007080 <HAL_DMA_Abort_IT+0x480>
  15570. {
  15571. hdma->XferAbortCallback(hdma);
  15572. 8007078: 687b ldr r3, [r7, #4]
  15573. 800707a: 6d1b ldr r3, [r3, #80] @ 0x50
  15574. 800707c: 6878 ldr r0, [r7, #4]
  15575. 800707e: 4798 blx r3
  15576. }
  15577. }
  15578. }
  15579. return HAL_OK;
  15580. 8007080: 2300 movs r3, #0
  15581. }
  15582. 8007082: 4618 mov r0, r3
  15583. 8007084: 3710 adds r7, #16
  15584. 8007086: 46bd mov sp, r7
  15585. 8007088: bd80 pop {r7, pc}
  15586. 800708a: bf00 nop
  15587. 0800708c <HAL_DMA_IRQHandler>:
  15588. * @param hdma: pointer to a DMA_HandleTypeDef structure that contains
  15589. * the configuration information for the specified DMA Stream.
  15590. * @retval None
  15591. */
  15592. void HAL_DMA_IRQHandler(DMA_HandleTypeDef *hdma)
  15593. {
  15594. 800708c: b580 push {r7, lr}
  15595. 800708e: b08a sub sp, #40 @ 0x28
  15596. 8007090: af00 add r7, sp, #0
  15597. 8007092: 6078 str r0, [r7, #4]
  15598. uint32_t tmpisr_dma, tmpisr_bdma;
  15599. uint32_t ccr_reg;
  15600. __IO uint32_t count = 0U;
  15601. 8007094: 2300 movs r3, #0
  15602. 8007096: 60fb str r3, [r7, #12]
  15603. uint32_t timeout = SystemCoreClock / 9600U;
  15604. 8007098: 4b67 ldr r3, [pc, #412] @ (8007238 <HAL_DMA_IRQHandler+0x1ac>)
  15605. 800709a: 681b ldr r3, [r3, #0]
  15606. 800709c: 4a67 ldr r2, [pc, #412] @ (800723c <HAL_DMA_IRQHandler+0x1b0>)
  15607. 800709e: fba2 2303 umull r2, r3, r2, r3
  15608. 80070a2: 0a9b lsrs r3, r3, #10
  15609. 80070a4: 627b str r3, [r7, #36] @ 0x24
  15610. /* calculate DMA base and stream number */
  15611. DMA_Base_Registers *regs_dma = (DMA_Base_Registers *)hdma->StreamBaseAddress;
  15612. 80070a6: 687b ldr r3, [r7, #4]
  15613. 80070a8: 6d9b ldr r3, [r3, #88] @ 0x58
  15614. 80070aa: 623b str r3, [r7, #32]
  15615. BDMA_Base_Registers *regs_bdma = (BDMA_Base_Registers *)hdma->StreamBaseAddress;
  15616. 80070ac: 687b ldr r3, [r7, #4]
  15617. 80070ae: 6d9b ldr r3, [r3, #88] @ 0x58
  15618. 80070b0: 61fb str r3, [r7, #28]
  15619. tmpisr_dma = regs_dma->ISR;
  15620. 80070b2: 6a3b ldr r3, [r7, #32]
  15621. 80070b4: 681b ldr r3, [r3, #0]
  15622. 80070b6: 61bb str r3, [r7, #24]
  15623. tmpisr_bdma = regs_bdma->ISR;
  15624. 80070b8: 69fb ldr r3, [r7, #28]
  15625. 80070ba: 681b ldr r3, [r3, #0]
  15626. 80070bc: 617b str r3, [r7, #20]
  15627. if(IS_DMA_STREAM_INSTANCE(hdma->Instance) != 0U) /* DMA1 or DMA2 instance */
  15628. 80070be: 687b ldr r3, [r7, #4]
  15629. 80070c0: 681b ldr r3, [r3, #0]
  15630. 80070c2: 4a5f ldr r2, [pc, #380] @ (8007240 <HAL_DMA_IRQHandler+0x1b4>)
  15631. 80070c4: 4293 cmp r3, r2
  15632. 80070c6: d04a beq.n 800715e <HAL_DMA_IRQHandler+0xd2>
  15633. 80070c8: 687b ldr r3, [r7, #4]
  15634. 80070ca: 681b ldr r3, [r3, #0]
  15635. 80070cc: 4a5d ldr r2, [pc, #372] @ (8007244 <HAL_DMA_IRQHandler+0x1b8>)
  15636. 80070ce: 4293 cmp r3, r2
  15637. 80070d0: d045 beq.n 800715e <HAL_DMA_IRQHandler+0xd2>
  15638. 80070d2: 687b ldr r3, [r7, #4]
  15639. 80070d4: 681b ldr r3, [r3, #0]
  15640. 80070d6: 4a5c ldr r2, [pc, #368] @ (8007248 <HAL_DMA_IRQHandler+0x1bc>)
  15641. 80070d8: 4293 cmp r3, r2
  15642. 80070da: d040 beq.n 800715e <HAL_DMA_IRQHandler+0xd2>
  15643. 80070dc: 687b ldr r3, [r7, #4]
  15644. 80070de: 681b ldr r3, [r3, #0]
  15645. 80070e0: 4a5a ldr r2, [pc, #360] @ (800724c <HAL_DMA_IRQHandler+0x1c0>)
  15646. 80070e2: 4293 cmp r3, r2
  15647. 80070e4: d03b beq.n 800715e <HAL_DMA_IRQHandler+0xd2>
  15648. 80070e6: 687b ldr r3, [r7, #4]
  15649. 80070e8: 681b ldr r3, [r3, #0]
  15650. 80070ea: 4a59 ldr r2, [pc, #356] @ (8007250 <HAL_DMA_IRQHandler+0x1c4>)
  15651. 80070ec: 4293 cmp r3, r2
  15652. 80070ee: d036 beq.n 800715e <HAL_DMA_IRQHandler+0xd2>
  15653. 80070f0: 687b ldr r3, [r7, #4]
  15654. 80070f2: 681b ldr r3, [r3, #0]
  15655. 80070f4: 4a57 ldr r2, [pc, #348] @ (8007254 <HAL_DMA_IRQHandler+0x1c8>)
  15656. 80070f6: 4293 cmp r3, r2
  15657. 80070f8: d031 beq.n 800715e <HAL_DMA_IRQHandler+0xd2>
  15658. 80070fa: 687b ldr r3, [r7, #4]
  15659. 80070fc: 681b ldr r3, [r3, #0]
  15660. 80070fe: 4a56 ldr r2, [pc, #344] @ (8007258 <HAL_DMA_IRQHandler+0x1cc>)
  15661. 8007100: 4293 cmp r3, r2
  15662. 8007102: d02c beq.n 800715e <HAL_DMA_IRQHandler+0xd2>
  15663. 8007104: 687b ldr r3, [r7, #4]
  15664. 8007106: 681b ldr r3, [r3, #0]
  15665. 8007108: 4a54 ldr r2, [pc, #336] @ (800725c <HAL_DMA_IRQHandler+0x1d0>)
  15666. 800710a: 4293 cmp r3, r2
  15667. 800710c: d027 beq.n 800715e <HAL_DMA_IRQHandler+0xd2>
  15668. 800710e: 687b ldr r3, [r7, #4]
  15669. 8007110: 681b ldr r3, [r3, #0]
  15670. 8007112: 4a53 ldr r2, [pc, #332] @ (8007260 <HAL_DMA_IRQHandler+0x1d4>)
  15671. 8007114: 4293 cmp r3, r2
  15672. 8007116: d022 beq.n 800715e <HAL_DMA_IRQHandler+0xd2>
  15673. 8007118: 687b ldr r3, [r7, #4]
  15674. 800711a: 681b ldr r3, [r3, #0]
  15675. 800711c: 4a51 ldr r2, [pc, #324] @ (8007264 <HAL_DMA_IRQHandler+0x1d8>)
  15676. 800711e: 4293 cmp r3, r2
  15677. 8007120: d01d beq.n 800715e <HAL_DMA_IRQHandler+0xd2>
  15678. 8007122: 687b ldr r3, [r7, #4]
  15679. 8007124: 681b ldr r3, [r3, #0]
  15680. 8007126: 4a50 ldr r2, [pc, #320] @ (8007268 <HAL_DMA_IRQHandler+0x1dc>)
  15681. 8007128: 4293 cmp r3, r2
  15682. 800712a: d018 beq.n 800715e <HAL_DMA_IRQHandler+0xd2>
  15683. 800712c: 687b ldr r3, [r7, #4]
  15684. 800712e: 681b ldr r3, [r3, #0]
  15685. 8007130: 4a4e ldr r2, [pc, #312] @ (800726c <HAL_DMA_IRQHandler+0x1e0>)
  15686. 8007132: 4293 cmp r3, r2
  15687. 8007134: d013 beq.n 800715e <HAL_DMA_IRQHandler+0xd2>
  15688. 8007136: 687b ldr r3, [r7, #4]
  15689. 8007138: 681b ldr r3, [r3, #0]
  15690. 800713a: 4a4d ldr r2, [pc, #308] @ (8007270 <HAL_DMA_IRQHandler+0x1e4>)
  15691. 800713c: 4293 cmp r3, r2
  15692. 800713e: d00e beq.n 800715e <HAL_DMA_IRQHandler+0xd2>
  15693. 8007140: 687b ldr r3, [r7, #4]
  15694. 8007142: 681b ldr r3, [r3, #0]
  15695. 8007144: 4a4b ldr r2, [pc, #300] @ (8007274 <HAL_DMA_IRQHandler+0x1e8>)
  15696. 8007146: 4293 cmp r3, r2
  15697. 8007148: d009 beq.n 800715e <HAL_DMA_IRQHandler+0xd2>
  15698. 800714a: 687b ldr r3, [r7, #4]
  15699. 800714c: 681b ldr r3, [r3, #0]
  15700. 800714e: 4a4a ldr r2, [pc, #296] @ (8007278 <HAL_DMA_IRQHandler+0x1ec>)
  15701. 8007150: 4293 cmp r3, r2
  15702. 8007152: d004 beq.n 800715e <HAL_DMA_IRQHandler+0xd2>
  15703. 8007154: 687b ldr r3, [r7, #4]
  15704. 8007156: 681b ldr r3, [r3, #0]
  15705. 8007158: 4a48 ldr r2, [pc, #288] @ (800727c <HAL_DMA_IRQHandler+0x1f0>)
  15706. 800715a: 4293 cmp r3, r2
  15707. 800715c: d101 bne.n 8007162 <HAL_DMA_IRQHandler+0xd6>
  15708. 800715e: 2301 movs r3, #1
  15709. 8007160: e000 b.n 8007164 <HAL_DMA_IRQHandler+0xd8>
  15710. 8007162: 2300 movs r3, #0
  15711. 8007164: 2b00 cmp r3, #0
  15712. 8007166: f000 842b beq.w 80079c0 <HAL_DMA_IRQHandler+0x934>
  15713. {
  15714. /* Transfer Error Interrupt management ***************************************/
  15715. if ((tmpisr_dma & (DMA_FLAG_TEIF0_4 << (hdma->StreamIndex & 0x1FU))) != 0U)
  15716. 800716a: 687b ldr r3, [r7, #4]
  15717. 800716c: 6ddb ldr r3, [r3, #92] @ 0x5c
  15718. 800716e: f003 031f and.w r3, r3, #31
  15719. 8007172: 2208 movs r2, #8
  15720. 8007174: 409a lsls r2, r3
  15721. 8007176: 69bb ldr r3, [r7, #24]
  15722. 8007178: 4013 ands r3, r2
  15723. 800717a: 2b00 cmp r3, #0
  15724. 800717c: f000 80a2 beq.w 80072c4 <HAL_DMA_IRQHandler+0x238>
  15725. {
  15726. if(__HAL_DMA_GET_IT_SOURCE(hdma, DMA_IT_TE) != 0U)
  15727. 8007180: 687b ldr r3, [r7, #4]
  15728. 8007182: 681b ldr r3, [r3, #0]
  15729. 8007184: 4a2e ldr r2, [pc, #184] @ (8007240 <HAL_DMA_IRQHandler+0x1b4>)
  15730. 8007186: 4293 cmp r3, r2
  15731. 8007188: d04a beq.n 8007220 <HAL_DMA_IRQHandler+0x194>
  15732. 800718a: 687b ldr r3, [r7, #4]
  15733. 800718c: 681b ldr r3, [r3, #0]
  15734. 800718e: 4a2d ldr r2, [pc, #180] @ (8007244 <HAL_DMA_IRQHandler+0x1b8>)
  15735. 8007190: 4293 cmp r3, r2
  15736. 8007192: d045 beq.n 8007220 <HAL_DMA_IRQHandler+0x194>
  15737. 8007194: 687b ldr r3, [r7, #4]
  15738. 8007196: 681b ldr r3, [r3, #0]
  15739. 8007198: 4a2b ldr r2, [pc, #172] @ (8007248 <HAL_DMA_IRQHandler+0x1bc>)
  15740. 800719a: 4293 cmp r3, r2
  15741. 800719c: d040 beq.n 8007220 <HAL_DMA_IRQHandler+0x194>
  15742. 800719e: 687b ldr r3, [r7, #4]
  15743. 80071a0: 681b ldr r3, [r3, #0]
  15744. 80071a2: 4a2a ldr r2, [pc, #168] @ (800724c <HAL_DMA_IRQHandler+0x1c0>)
  15745. 80071a4: 4293 cmp r3, r2
  15746. 80071a6: d03b beq.n 8007220 <HAL_DMA_IRQHandler+0x194>
  15747. 80071a8: 687b ldr r3, [r7, #4]
  15748. 80071aa: 681b ldr r3, [r3, #0]
  15749. 80071ac: 4a28 ldr r2, [pc, #160] @ (8007250 <HAL_DMA_IRQHandler+0x1c4>)
  15750. 80071ae: 4293 cmp r3, r2
  15751. 80071b0: d036 beq.n 8007220 <HAL_DMA_IRQHandler+0x194>
  15752. 80071b2: 687b ldr r3, [r7, #4]
  15753. 80071b4: 681b ldr r3, [r3, #0]
  15754. 80071b6: 4a27 ldr r2, [pc, #156] @ (8007254 <HAL_DMA_IRQHandler+0x1c8>)
  15755. 80071b8: 4293 cmp r3, r2
  15756. 80071ba: d031 beq.n 8007220 <HAL_DMA_IRQHandler+0x194>
  15757. 80071bc: 687b ldr r3, [r7, #4]
  15758. 80071be: 681b ldr r3, [r3, #0]
  15759. 80071c0: 4a25 ldr r2, [pc, #148] @ (8007258 <HAL_DMA_IRQHandler+0x1cc>)
  15760. 80071c2: 4293 cmp r3, r2
  15761. 80071c4: d02c beq.n 8007220 <HAL_DMA_IRQHandler+0x194>
  15762. 80071c6: 687b ldr r3, [r7, #4]
  15763. 80071c8: 681b ldr r3, [r3, #0]
  15764. 80071ca: 4a24 ldr r2, [pc, #144] @ (800725c <HAL_DMA_IRQHandler+0x1d0>)
  15765. 80071cc: 4293 cmp r3, r2
  15766. 80071ce: d027 beq.n 8007220 <HAL_DMA_IRQHandler+0x194>
  15767. 80071d0: 687b ldr r3, [r7, #4]
  15768. 80071d2: 681b ldr r3, [r3, #0]
  15769. 80071d4: 4a22 ldr r2, [pc, #136] @ (8007260 <HAL_DMA_IRQHandler+0x1d4>)
  15770. 80071d6: 4293 cmp r3, r2
  15771. 80071d8: d022 beq.n 8007220 <HAL_DMA_IRQHandler+0x194>
  15772. 80071da: 687b ldr r3, [r7, #4]
  15773. 80071dc: 681b ldr r3, [r3, #0]
  15774. 80071de: 4a21 ldr r2, [pc, #132] @ (8007264 <HAL_DMA_IRQHandler+0x1d8>)
  15775. 80071e0: 4293 cmp r3, r2
  15776. 80071e2: d01d beq.n 8007220 <HAL_DMA_IRQHandler+0x194>
  15777. 80071e4: 687b ldr r3, [r7, #4]
  15778. 80071e6: 681b ldr r3, [r3, #0]
  15779. 80071e8: 4a1f ldr r2, [pc, #124] @ (8007268 <HAL_DMA_IRQHandler+0x1dc>)
  15780. 80071ea: 4293 cmp r3, r2
  15781. 80071ec: d018 beq.n 8007220 <HAL_DMA_IRQHandler+0x194>
  15782. 80071ee: 687b ldr r3, [r7, #4]
  15783. 80071f0: 681b ldr r3, [r3, #0]
  15784. 80071f2: 4a1e ldr r2, [pc, #120] @ (800726c <HAL_DMA_IRQHandler+0x1e0>)
  15785. 80071f4: 4293 cmp r3, r2
  15786. 80071f6: d013 beq.n 8007220 <HAL_DMA_IRQHandler+0x194>
  15787. 80071f8: 687b ldr r3, [r7, #4]
  15788. 80071fa: 681b ldr r3, [r3, #0]
  15789. 80071fc: 4a1c ldr r2, [pc, #112] @ (8007270 <HAL_DMA_IRQHandler+0x1e4>)
  15790. 80071fe: 4293 cmp r3, r2
  15791. 8007200: d00e beq.n 8007220 <HAL_DMA_IRQHandler+0x194>
  15792. 8007202: 687b ldr r3, [r7, #4]
  15793. 8007204: 681b ldr r3, [r3, #0]
  15794. 8007206: 4a1b ldr r2, [pc, #108] @ (8007274 <HAL_DMA_IRQHandler+0x1e8>)
  15795. 8007208: 4293 cmp r3, r2
  15796. 800720a: d009 beq.n 8007220 <HAL_DMA_IRQHandler+0x194>
  15797. 800720c: 687b ldr r3, [r7, #4]
  15798. 800720e: 681b ldr r3, [r3, #0]
  15799. 8007210: 4a19 ldr r2, [pc, #100] @ (8007278 <HAL_DMA_IRQHandler+0x1ec>)
  15800. 8007212: 4293 cmp r3, r2
  15801. 8007214: d004 beq.n 8007220 <HAL_DMA_IRQHandler+0x194>
  15802. 8007216: 687b ldr r3, [r7, #4]
  15803. 8007218: 681b ldr r3, [r3, #0]
  15804. 800721a: 4a18 ldr r2, [pc, #96] @ (800727c <HAL_DMA_IRQHandler+0x1f0>)
  15805. 800721c: 4293 cmp r3, r2
  15806. 800721e: d12f bne.n 8007280 <HAL_DMA_IRQHandler+0x1f4>
  15807. 8007220: 687b ldr r3, [r7, #4]
  15808. 8007222: 681b ldr r3, [r3, #0]
  15809. 8007224: 681b ldr r3, [r3, #0]
  15810. 8007226: f003 0304 and.w r3, r3, #4
  15811. 800722a: 2b00 cmp r3, #0
  15812. 800722c: bf14 ite ne
  15813. 800722e: 2301 movne r3, #1
  15814. 8007230: 2300 moveq r3, #0
  15815. 8007232: b2db uxtb r3, r3
  15816. 8007234: e02e b.n 8007294 <HAL_DMA_IRQHandler+0x208>
  15817. 8007236: bf00 nop
  15818. 8007238: 2400000c .word 0x2400000c
  15819. 800723c: 1b4e81b5 .word 0x1b4e81b5
  15820. 8007240: 40020010 .word 0x40020010
  15821. 8007244: 40020028 .word 0x40020028
  15822. 8007248: 40020040 .word 0x40020040
  15823. 800724c: 40020058 .word 0x40020058
  15824. 8007250: 40020070 .word 0x40020070
  15825. 8007254: 40020088 .word 0x40020088
  15826. 8007258: 400200a0 .word 0x400200a0
  15827. 800725c: 400200b8 .word 0x400200b8
  15828. 8007260: 40020410 .word 0x40020410
  15829. 8007264: 40020428 .word 0x40020428
  15830. 8007268: 40020440 .word 0x40020440
  15831. 800726c: 40020458 .word 0x40020458
  15832. 8007270: 40020470 .word 0x40020470
  15833. 8007274: 40020488 .word 0x40020488
  15834. 8007278: 400204a0 .word 0x400204a0
  15835. 800727c: 400204b8 .word 0x400204b8
  15836. 8007280: 687b ldr r3, [r7, #4]
  15837. 8007282: 681b ldr r3, [r3, #0]
  15838. 8007284: 681b ldr r3, [r3, #0]
  15839. 8007286: f003 0308 and.w r3, r3, #8
  15840. 800728a: 2b00 cmp r3, #0
  15841. 800728c: bf14 ite ne
  15842. 800728e: 2301 movne r3, #1
  15843. 8007290: 2300 moveq r3, #0
  15844. 8007292: b2db uxtb r3, r3
  15845. 8007294: 2b00 cmp r3, #0
  15846. 8007296: d015 beq.n 80072c4 <HAL_DMA_IRQHandler+0x238>
  15847. {
  15848. /* Disable the transfer error interrupt */
  15849. ((DMA_Stream_TypeDef *)hdma->Instance)->CR &= ~(DMA_IT_TE);
  15850. 8007298: 687b ldr r3, [r7, #4]
  15851. 800729a: 681b ldr r3, [r3, #0]
  15852. 800729c: 681a ldr r2, [r3, #0]
  15853. 800729e: 687b ldr r3, [r7, #4]
  15854. 80072a0: 681b ldr r3, [r3, #0]
  15855. 80072a2: f022 0204 bic.w r2, r2, #4
  15856. 80072a6: 601a str r2, [r3, #0]
  15857. /* Clear the transfer error flag */
  15858. regs_dma->IFCR = DMA_FLAG_TEIF0_4 << (hdma->StreamIndex & 0x1FU);
  15859. 80072a8: 687b ldr r3, [r7, #4]
  15860. 80072aa: 6ddb ldr r3, [r3, #92] @ 0x5c
  15861. 80072ac: f003 031f and.w r3, r3, #31
  15862. 80072b0: 2208 movs r2, #8
  15863. 80072b2: 409a lsls r2, r3
  15864. 80072b4: 6a3b ldr r3, [r7, #32]
  15865. 80072b6: 609a str r2, [r3, #8]
  15866. /* Update error code */
  15867. hdma->ErrorCode |= HAL_DMA_ERROR_TE;
  15868. 80072b8: 687b ldr r3, [r7, #4]
  15869. 80072ba: 6d5b ldr r3, [r3, #84] @ 0x54
  15870. 80072bc: f043 0201 orr.w r2, r3, #1
  15871. 80072c0: 687b ldr r3, [r7, #4]
  15872. 80072c2: 655a str r2, [r3, #84] @ 0x54
  15873. }
  15874. }
  15875. /* FIFO Error Interrupt management ******************************************/
  15876. if ((tmpisr_dma & (DMA_FLAG_FEIF0_4 << (hdma->StreamIndex & 0x1FU))) != 0U)
  15877. 80072c4: 687b ldr r3, [r7, #4]
  15878. 80072c6: 6ddb ldr r3, [r3, #92] @ 0x5c
  15879. 80072c8: f003 031f and.w r3, r3, #31
  15880. 80072cc: 69ba ldr r2, [r7, #24]
  15881. 80072ce: fa22 f303 lsr.w r3, r2, r3
  15882. 80072d2: f003 0301 and.w r3, r3, #1
  15883. 80072d6: 2b00 cmp r3, #0
  15884. 80072d8: d06e beq.n 80073b8 <HAL_DMA_IRQHandler+0x32c>
  15885. {
  15886. if(__HAL_DMA_GET_IT_SOURCE(hdma, DMA_IT_FE) != 0U)
  15887. 80072da: 687b ldr r3, [r7, #4]
  15888. 80072dc: 681b ldr r3, [r3, #0]
  15889. 80072de: 4a69 ldr r2, [pc, #420] @ (8007484 <HAL_DMA_IRQHandler+0x3f8>)
  15890. 80072e0: 4293 cmp r3, r2
  15891. 80072e2: d04a beq.n 800737a <HAL_DMA_IRQHandler+0x2ee>
  15892. 80072e4: 687b ldr r3, [r7, #4]
  15893. 80072e6: 681b ldr r3, [r3, #0]
  15894. 80072e8: 4a67 ldr r2, [pc, #412] @ (8007488 <HAL_DMA_IRQHandler+0x3fc>)
  15895. 80072ea: 4293 cmp r3, r2
  15896. 80072ec: d045 beq.n 800737a <HAL_DMA_IRQHandler+0x2ee>
  15897. 80072ee: 687b ldr r3, [r7, #4]
  15898. 80072f0: 681b ldr r3, [r3, #0]
  15899. 80072f2: 4a66 ldr r2, [pc, #408] @ (800748c <HAL_DMA_IRQHandler+0x400>)
  15900. 80072f4: 4293 cmp r3, r2
  15901. 80072f6: d040 beq.n 800737a <HAL_DMA_IRQHandler+0x2ee>
  15902. 80072f8: 687b ldr r3, [r7, #4]
  15903. 80072fa: 681b ldr r3, [r3, #0]
  15904. 80072fc: 4a64 ldr r2, [pc, #400] @ (8007490 <HAL_DMA_IRQHandler+0x404>)
  15905. 80072fe: 4293 cmp r3, r2
  15906. 8007300: d03b beq.n 800737a <HAL_DMA_IRQHandler+0x2ee>
  15907. 8007302: 687b ldr r3, [r7, #4]
  15908. 8007304: 681b ldr r3, [r3, #0]
  15909. 8007306: 4a63 ldr r2, [pc, #396] @ (8007494 <HAL_DMA_IRQHandler+0x408>)
  15910. 8007308: 4293 cmp r3, r2
  15911. 800730a: d036 beq.n 800737a <HAL_DMA_IRQHandler+0x2ee>
  15912. 800730c: 687b ldr r3, [r7, #4]
  15913. 800730e: 681b ldr r3, [r3, #0]
  15914. 8007310: 4a61 ldr r2, [pc, #388] @ (8007498 <HAL_DMA_IRQHandler+0x40c>)
  15915. 8007312: 4293 cmp r3, r2
  15916. 8007314: d031 beq.n 800737a <HAL_DMA_IRQHandler+0x2ee>
  15917. 8007316: 687b ldr r3, [r7, #4]
  15918. 8007318: 681b ldr r3, [r3, #0]
  15919. 800731a: 4a60 ldr r2, [pc, #384] @ (800749c <HAL_DMA_IRQHandler+0x410>)
  15920. 800731c: 4293 cmp r3, r2
  15921. 800731e: d02c beq.n 800737a <HAL_DMA_IRQHandler+0x2ee>
  15922. 8007320: 687b ldr r3, [r7, #4]
  15923. 8007322: 681b ldr r3, [r3, #0]
  15924. 8007324: 4a5e ldr r2, [pc, #376] @ (80074a0 <HAL_DMA_IRQHandler+0x414>)
  15925. 8007326: 4293 cmp r3, r2
  15926. 8007328: d027 beq.n 800737a <HAL_DMA_IRQHandler+0x2ee>
  15927. 800732a: 687b ldr r3, [r7, #4]
  15928. 800732c: 681b ldr r3, [r3, #0]
  15929. 800732e: 4a5d ldr r2, [pc, #372] @ (80074a4 <HAL_DMA_IRQHandler+0x418>)
  15930. 8007330: 4293 cmp r3, r2
  15931. 8007332: d022 beq.n 800737a <HAL_DMA_IRQHandler+0x2ee>
  15932. 8007334: 687b ldr r3, [r7, #4]
  15933. 8007336: 681b ldr r3, [r3, #0]
  15934. 8007338: 4a5b ldr r2, [pc, #364] @ (80074a8 <HAL_DMA_IRQHandler+0x41c>)
  15935. 800733a: 4293 cmp r3, r2
  15936. 800733c: d01d beq.n 800737a <HAL_DMA_IRQHandler+0x2ee>
  15937. 800733e: 687b ldr r3, [r7, #4]
  15938. 8007340: 681b ldr r3, [r3, #0]
  15939. 8007342: 4a5a ldr r2, [pc, #360] @ (80074ac <HAL_DMA_IRQHandler+0x420>)
  15940. 8007344: 4293 cmp r3, r2
  15941. 8007346: d018 beq.n 800737a <HAL_DMA_IRQHandler+0x2ee>
  15942. 8007348: 687b ldr r3, [r7, #4]
  15943. 800734a: 681b ldr r3, [r3, #0]
  15944. 800734c: 4a58 ldr r2, [pc, #352] @ (80074b0 <HAL_DMA_IRQHandler+0x424>)
  15945. 800734e: 4293 cmp r3, r2
  15946. 8007350: d013 beq.n 800737a <HAL_DMA_IRQHandler+0x2ee>
  15947. 8007352: 687b ldr r3, [r7, #4]
  15948. 8007354: 681b ldr r3, [r3, #0]
  15949. 8007356: 4a57 ldr r2, [pc, #348] @ (80074b4 <HAL_DMA_IRQHandler+0x428>)
  15950. 8007358: 4293 cmp r3, r2
  15951. 800735a: d00e beq.n 800737a <HAL_DMA_IRQHandler+0x2ee>
  15952. 800735c: 687b ldr r3, [r7, #4]
  15953. 800735e: 681b ldr r3, [r3, #0]
  15954. 8007360: 4a55 ldr r2, [pc, #340] @ (80074b8 <HAL_DMA_IRQHandler+0x42c>)
  15955. 8007362: 4293 cmp r3, r2
  15956. 8007364: d009 beq.n 800737a <HAL_DMA_IRQHandler+0x2ee>
  15957. 8007366: 687b ldr r3, [r7, #4]
  15958. 8007368: 681b ldr r3, [r3, #0]
  15959. 800736a: 4a54 ldr r2, [pc, #336] @ (80074bc <HAL_DMA_IRQHandler+0x430>)
  15960. 800736c: 4293 cmp r3, r2
  15961. 800736e: d004 beq.n 800737a <HAL_DMA_IRQHandler+0x2ee>
  15962. 8007370: 687b ldr r3, [r7, #4]
  15963. 8007372: 681b ldr r3, [r3, #0]
  15964. 8007374: 4a52 ldr r2, [pc, #328] @ (80074c0 <HAL_DMA_IRQHandler+0x434>)
  15965. 8007376: 4293 cmp r3, r2
  15966. 8007378: d10a bne.n 8007390 <HAL_DMA_IRQHandler+0x304>
  15967. 800737a: 687b ldr r3, [r7, #4]
  15968. 800737c: 681b ldr r3, [r3, #0]
  15969. 800737e: 695b ldr r3, [r3, #20]
  15970. 8007380: f003 0380 and.w r3, r3, #128 @ 0x80
  15971. 8007384: 2b00 cmp r3, #0
  15972. 8007386: bf14 ite ne
  15973. 8007388: 2301 movne r3, #1
  15974. 800738a: 2300 moveq r3, #0
  15975. 800738c: b2db uxtb r3, r3
  15976. 800738e: e003 b.n 8007398 <HAL_DMA_IRQHandler+0x30c>
  15977. 8007390: 687b ldr r3, [r7, #4]
  15978. 8007392: 681b ldr r3, [r3, #0]
  15979. 8007394: 681b ldr r3, [r3, #0]
  15980. 8007396: 2300 movs r3, #0
  15981. 8007398: 2b00 cmp r3, #0
  15982. 800739a: d00d beq.n 80073b8 <HAL_DMA_IRQHandler+0x32c>
  15983. {
  15984. /* Clear the FIFO error flag */
  15985. regs_dma->IFCR = DMA_FLAG_FEIF0_4 << (hdma->StreamIndex & 0x1FU);
  15986. 800739c: 687b ldr r3, [r7, #4]
  15987. 800739e: 6ddb ldr r3, [r3, #92] @ 0x5c
  15988. 80073a0: f003 031f and.w r3, r3, #31
  15989. 80073a4: 2201 movs r2, #1
  15990. 80073a6: 409a lsls r2, r3
  15991. 80073a8: 6a3b ldr r3, [r7, #32]
  15992. 80073aa: 609a str r2, [r3, #8]
  15993. /* Update error code */
  15994. hdma->ErrorCode |= HAL_DMA_ERROR_FE;
  15995. 80073ac: 687b ldr r3, [r7, #4]
  15996. 80073ae: 6d5b ldr r3, [r3, #84] @ 0x54
  15997. 80073b0: f043 0202 orr.w r2, r3, #2
  15998. 80073b4: 687b ldr r3, [r7, #4]
  15999. 80073b6: 655a str r2, [r3, #84] @ 0x54
  16000. }
  16001. }
  16002. /* Direct Mode Error Interrupt management ***********************************/
  16003. if ((tmpisr_dma & (DMA_FLAG_DMEIF0_4 << (hdma->StreamIndex & 0x1FU))) != 0U)
  16004. 80073b8: 687b ldr r3, [r7, #4]
  16005. 80073ba: 6ddb ldr r3, [r3, #92] @ 0x5c
  16006. 80073bc: f003 031f and.w r3, r3, #31
  16007. 80073c0: 2204 movs r2, #4
  16008. 80073c2: 409a lsls r2, r3
  16009. 80073c4: 69bb ldr r3, [r7, #24]
  16010. 80073c6: 4013 ands r3, r2
  16011. 80073c8: 2b00 cmp r3, #0
  16012. 80073ca: f000 808f beq.w 80074ec <HAL_DMA_IRQHandler+0x460>
  16013. {
  16014. if(__HAL_DMA_GET_IT_SOURCE(hdma, DMA_IT_DME) != 0U)
  16015. 80073ce: 687b ldr r3, [r7, #4]
  16016. 80073d0: 681b ldr r3, [r3, #0]
  16017. 80073d2: 4a2c ldr r2, [pc, #176] @ (8007484 <HAL_DMA_IRQHandler+0x3f8>)
  16018. 80073d4: 4293 cmp r3, r2
  16019. 80073d6: d04a beq.n 800746e <HAL_DMA_IRQHandler+0x3e2>
  16020. 80073d8: 687b ldr r3, [r7, #4]
  16021. 80073da: 681b ldr r3, [r3, #0]
  16022. 80073dc: 4a2a ldr r2, [pc, #168] @ (8007488 <HAL_DMA_IRQHandler+0x3fc>)
  16023. 80073de: 4293 cmp r3, r2
  16024. 80073e0: d045 beq.n 800746e <HAL_DMA_IRQHandler+0x3e2>
  16025. 80073e2: 687b ldr r3, [r7, #4]
  16026. 80073e4: 681b ldr r3, [r3, #0]
  16027. 80073e6: 4a29 ldr r2, [pc, #164] @ (800748c <HAL_DMA_IRQHandler+0x400>)
  16028. 80073e8: 4293 cmp r3, r2
  16029. 80073ea: d040 beq.n 800746e <HAL_DMA_IRQHandler+0x3e2>
  16030. 80073ec: 687b ldr r3, [r7, #4]
  16031. 80073ee: 681b ldr r3, [r3, #0]
  16032. 80073f0: 4a27 ldr r2, [pc, #156] @ (8007490 <HAL_DMA_IRQHandler+0x404>)
  16033. 80073f2: 4293 cmp r3, r2
  16034. 80073f4: d03b beq.n 800746e <HAL_DMA_IRQHandler+0x3e2>
  16035. 80073f6: 687b ldr r3, [r7, #4]
  16036. 80073f8: 681b ldr r3, [r3, #0]
  16037. 80073fa: 4a26 ldr r2, [pc, #152] @ (8007494 <HAL_DMA_IRQHandler+0x408>)
  16038. 80073fc: 4293 cmp r3, r2
  16039. 80073fe: d036 beq.n 800746e <HAL_DMA_IRQHandler+0x3e2>
  16040. 8007400: 687b ldr r3, [r7, #4]
  16041. 8007402: 681b ldr r3, [r3, #0]
  16042. 8007404: 4a24 ldr r2, [pc, #144] @ (8007498 <HAL_DMA_IRQHandler+0x40c>)
  16043. 8007406: 4293 cmp r3, r2
  16044. 8007408: d031 beq.n 800746e <HAL_DMA_IRQHandler+0x3e2>
  16045. 800740a: 687b ldr r3, [r7, #4]
  16046. 800740c: 681b ldr r3, [r3, #0]
  16047. 800740e: 4a23 ldr r2, [pc, #140] @ (800749c <HAL_DMA_IRQHandler+0x410>)
  16048. 8007410: 4293 cmp r3, r2
  16049. 8007412: d02c beq.n 800746e <HAL_DMA_IRQHandler+0x3e2>
  16050. 8007414: 687b ldr r3, [r7, #4]
  16051. 8007416: 681b ldr r3, [r3, #0]
  16052. 8007418: 4a21 ldr r2, [pc, #132] @ (80074a0 <HAL_DMA_IRQHandler+0x414>)
  16053. 800741a: 4293 cmp r3, r2
  16054. 800741c: d027 beq.n 800746e <HAL_DMA_IRQHandler+0x3e2>
  16055. 800741e: 687b ldr r3, [r7, #4]
  16056. 8007420: 681b ldr r3, [r3, #0]
  16057. 8007422: 4a20 ldr r2, [pc, #128] @ (80074a4 <HAL_DMA_IRQHandler+0x418>)
  16058. 8007424: 4293 cmp r3, r2
  16059. 8007426: d022 beq.n 800746e <HAL_DMA_IRQHandler+0x3e2>
  16060. 8007428: 687b ldr r3, [r7, #4]
  16061. 800742a: 681b ldr r3, [r3, #0]
  16062. 800742c: 4a1e ldr r2, [pc, #120] @ (80074a8 <HAL_DMA_IRQHandler+0x41c>)
  16063. 800742e: 4293 cmp r3, r2
  16064. 8007430: d01d beq.n 800746e <HAL_DMA_IRQHandler+0x3e2>
  16065. 8007432: 687b ldr r3, [r7, #4]
  16066. 8007434: 681b ldr r3, [r3, #0]
  16067. 8007436: 4a1d ldr r2, [pc, #116] @ (80074ac <HAL_DMA_IRQHandler+0x420>)
  16068. 8007438: 4293 cmp r3, r2
  16069. 800743a: d018 beq.n 800746e <HAL_DMA_IRQHandler+0x3e2>
  16070. 800743c: 687b ldr r3, [r7, #4]
  16071. 800743e: 681b ldr r3, [r3, #0]
  16072. 8007440: 4a1b ldr r2, [pc, #108] @ (80074b0 <HAL_DMA_IRQHandler+0x424>)
  16073. 8007442: 4293 cmp r3, r2
  16074. 8007444: d013 beq.n 800746e <HAL_DMA_IRQHandler+0x3e2>
  16075. 8007446: 687b ldr r3, [r7, #4]
  16076. 8007448: 681b ldr r3, [r3, #0]
  16077. 800744a: 4a1a ldr r2, [pc, #104] @ (80074b4 <HAL_DMA_IRQHandler+0x428>)
  16078. 800744c: 4293 cmp r3, r2
  16079. 800744e: d00e beq.n 800746e <HAL_DMA_IRQHandler+0x3e2>
  16080. 8007450: 687b ldr r3, [r7, #4]
  16081. 8007452: 681b ldr r3, [r3, #0]
  16082. 8007454: 4a18 ldr r2, [pc, #96] @ (80074b8 <HAL_DMA_IRQHandler+0x42c>)
  16083. 8007456: 4293 cmp r3, r2
  16084. 8007458: d009 beq.n 800746e <HAL_DMA_IRQHandler+0x3e2>
  16085. 800745a: 687b ldr r3, [r7, #4]
  16086. 800745c: 681b ldr r3, [r3, #0]
  16087. 800745e: 4a17 ldr r2, [pc, #92] @ (80074bc <HAL_DMA_IRQHandler+0x430>)
  16088. 8007460: 4293 cmp r3, r2
  16089. 8007462: d004 beq.n 800746e <HAL_DMA_IRQHandler+0x3e2>
  16090. 8007464: 687b ldr r3, [r7, #4]
  16091. 8007466: 681b ldr r3, [r3, #0]
  16092. 8007468: 4a15 ldr r2, [pc, #84] @ (80074c0 <HAL_DMA_IRQHandler+0x434>)
  16093. 800746a: 4293 cmp r3, r2
  16094. 800746c: d12a bne.n 80074c4 <HAL_DMA_IRQHandler+0x438>
  16095. 800746e: 687b ldr r3, [r7, #4]
  16096. 8007470: 681b ldr r3, [r3, #0]
  16097. 8007472: 681b ldr r3, [r3, #0]
  16098. 8007474: f003 0302 and.w r3, r3, #2
  16099. 8007478: 2b00 cmp r3, #0
  16100. 800747a: bf14 ite ne
  16101. 800747c: 2301 movne r3, #1
  16102. 800747e: 2300 moveq r3, #0
  16103. 8007480: b2db uxtb r3, r3
  16104. 8007482: e023 b.n 80074cc <HAL_DMA_IRQHandler+0x440>
  16105. 8007484: 40020010 .word 0x40020010
  16106. 8007488: 40020028 .word 0x40020028
  16107. 800748c: 40020040 .word 0x40020040
  16108. 8007490: 40020058 .word 0x40020058
  16109. 8007494: 40020070 .word 0x40020070
  16110. 8007498: 40020088 .word 0x40020088
  16111. 800749c: 400200a0 .word 0x400200a0
  16112. 80074a0: 400200b8 .word 0x400200b8
  16113. 80074a4: 40020410 .word 0x40020410
  16114. 80074a8: 40020428 .word 0x40020428
  16115. 80074ac: 40020440 .word 0x40020440
  16116. 80074b0: 40020458 .word 0x40020458
  16117. 80074b4: 40020470 .word 0x40020470
  16118. 80074b8: 40020488 .word 0x40020488
  16119. 80074bc: 400204a0 .word 0x400204a0
  16120. 80074c0: 400204b8 .word 0x400204b8
  16121. 80074c4: 687b ldr r3, [r7, #4]
  16122. 80074c6: 681b ldr r3, [r3, #0]
  16123. 80074c8: 681b ldr r3, [r3, #0]
  16124. 80074ca: 2300 movs r3, #0
  16125. 80074cc: 2b00 cmp r3, #0
  16126. 80074ce: d00d beq.n 80074ec <HAL_DMA_IRQHandler+0x460>
  16127. {
  16128. /* Clear the direct mode error flag */
  16129. regs_dma->IFCR = DMA_FLAG_DMEIF0_4 << (hdma->StreamIndex & 0x1FU);
  16130. 80074d0: 687b ldr r3, [r7, #4]
  16131. 80074d2: 6ddb ldr r3, [r3, #92] @ 0x5c
  16132. 80074d4: f003 031f and.w r3, r3, #31
  16133. 80074d8: 2204 movs r2, #4
  16134. 80074da: 409a lsls r2, r3
  16135. 80074dc: 6a3b ldr r3, [r7, #32]
  16136. 80074de: 609a str r2, [r3, #8]
  16137. /* Update error code */
  16138. hdma->ErrorCode |= HAL_DMA_ERROR_DME;
  16139. 80074e0: 687b ldr r3, [r7, #4]
  16140. 80074e2: 6d5b ldr r3, [r3, #84] @ 0x54
  16141. 80074e4: f043 0204 orr.w r2, r3, #4
  16142. 80074e8: 687b ldr r3, [r7, #4]
  16143. 80074ea: 655a str r2, [r3, #84] @ 0x54
  16144. }
  16145. }
  16146. /* Half Transfer Complete Interrupt management ******************************/
  16147. if ((tmpisr_dma & (DMA_FLAG_HTIF0_4 << (hdma->StreamIndex & 0x1FU))) != 0U)
  16148. 80074ec: 687b ldr r3, [r7, #4]
  16149. 80074ee: 6ddb ldr r3, [r3, #92] @ 0x5c
  16150. 80074f0: f003 031f and.w r3, r3, #31
  16151. 80074f4: 2210 movs r2, #16
  16152. 80074f6: 409a lsls r2, r3
  16153. 80074f8: 69bb ldr r3, [r7, #24]
  16154. 80074fa: 4013 ands r3, r2
  16155. 80074fc: 2b00 cmp r3, #0
  16156. 80074fe: f000 80a6 beq.w 800764e <HAL_DMA_IRQHandler+0x5c2>
  16157. {
  16158. if(__HAL_DMA_GET_IT_SOURCE(hdma, DMA_IT_HT) != 0U)
  16159. 8007502: 687b ldr r3, [r7, #4]
  16160. 8007504: 681b ldr r3, [r3, #0]
  16161. 8007506: 4a85 ldr r2, [pc, #532] @ (800771c <HAL_DMA_IRQHandler+0x690>)
  16162. 8007508: 4293 cmp r3, r2
  16163. 800750a: d04a beq.n 80075a2 <HAL_DMA_IRQHandler+0x516>
  16164. 800750c: 687b ldr r3, [r7, #4]
  16165. 800750e: 681b ldr r3, [r3, #0]
  16166. 8007510: 4a83 ldr r2, [pc, #524] @ (8007720 <HAL_DMA_IRQHandler+0x694>)
  16167. 8007512: 4293 cmp r3, r2
  16168. 8007514: d045 beq.n 80075a2 <HAL_DMA_IRQHandler+0x516>
  16169. 8007516: 687b ldr r3, [r7, #4]
  16170. 8007518: 681b ldr r3, [r3, #0]
  16171. 800751a: 4a82 ldr r2, [pc, #520] @ (8007724 <HAL_DMA_IRQHandler+0x698>)
  16172. 800751c: 4293 cmp r3, r2
  16173. 800751e: d040 beq.n 80075a2 <HAL_DMA_IRQHandler+0x516>
  16174. 8007520: 687b ldr r3, [r7, #4]
  16175. 8007522: 681b ldr r3, [r3, #0]
  16176. 8007524: 4a80 ldr r2, [pc, #512] @ (8007728 <HAL_DMA_IRQHandler+0x69c>)
  16177. 8007526: 4293 cmp r3, r2
  16178. 8007528: d03b beq.n 80075a2 <HAL_DMA_IRQHandler+0x516>
  16179. 800752a: 687b ldr r3, [r7, #4]
  16180. 800752c: 681b ldr r3, [r3, #0]
  16181. 800752e: 4a7f ldr r2, [pc, #508] @ (800772c <HAL_DMA_IRQHandler+0x6a0>)
  16182. 8007530: 4293 cmp r3, r2
  16183. 8007532: d036 beq.n 80075a2 <HAL_DMA_IRQHandler+0x516>
  16184. 8007534: 687b ldr r3, [r7, #4]
  16185. 8007536: 681b ldr r3, [r3, #0]
  16186. 8007538: 4a7d ldr r2, [pc, #500] @ (8007730 <HAL_DMA_IRQHandler+0x6a4>)
  16187. 800753a: 4293 cmp r3, r2
  16188. 800753c: d031 beq.n 80075a2 <HAL_DMA_IRQHandler+0x516>
  16189. 800753e: 687b ldr r3, [r7, #4]
  16190. 8007540: 681b ldr r3, [r3, #0]
  16191. 8007542: 4a7c ldr r2, [pc, #496] @ (8007734 <HAL_DMA_IRQHandler+0x6a8>)
  16192. 8007544: 4293 cmp r3, r2
  16193. 8007546: d02c beq.n 80075a2 <HAL_DMA_IRQHandler+0x516>
  16194. 8007548: 687b ldr r3, [r7, #4]
  16195. 800754a: 681b ldr r3, [r3, #0]
  16196. 800754c: 4a7a ldr r2, [pc, #488] @ (8007738 <HAL_DMA_IRQHandler+0x6ac>)
  16197. 800754e: 4293 cmp r3, r2
  16198. 8007550: d027 beq.n 80075a2 <HAL_DMA_IRQHandler+0x516>
  16199. 8007552: 687b ldr r3, [r7, #4]
  16200. 8007554: 681b ldr r3, [r3, #0]
  16201. 8007556: 4a79 ldr r2, [pc, #484] @ (800773c <HAL_DMA_IRQHandler+0x6b0>)
  16202. 8007558: 4293 cmp r3, r2
  16203. 800755a: d022 beq.n 80075a2 <HAL_DMA_IRQHandler+0x516>
  16204. 800755c: 687b ldr r3, [r7, #4]
  16205. 800755e: 681b ldr r3, [r3, #0]
  16206. 8007560: 4a77 ldr r2, [pc, #476] @ (8007740 <HAL_DMA_IRQHandler+0x6b4>)
  16207. 8007562: 4293 cmp r3, r2
  16208. 8007564: d01d beq.n 80075a2 <HAL_DMA_IRQHandler+0x516>
  16209. 8007566: 687b ldr r3, [r7, #4]
  16210. 8007568: 681b ldr r3, [r3, #0]
  16211. 800756a: 4a76 ldr r2, [pc, #472] @ (8007744 <HAL_DMA_IRQHandler+0x6b8>)
  16212. 800756c: 4293 cmp r3, r2
  16213. 800756e: d018 beq.n 80075a2 <HAL_DMA_IRQHandler+0x516>
  16214. 8007570: 687b ldr r3, [r7, #4]
  16215. 8007572: 681b ldr r3, [r3, #0]
  16216. 8007574: 4a74 ldr r2, [pc, #464] @ (8007748 <HAL_DMA_IRQHandler+0x6bc>)
  16217. 8007576: 4293 cmp r3, r2
  16218. 8007578: d013 beq.n 80075a2 <HAL_DMA_IRQHandler+0x516>
  16219. 800757a: 687b ldr r3, [r7, #4]
  16220. 800757c: 681b ldr r3, [r3, #0]
  16221. 800757e: 4a73 ldr r2, [pc, #460] @ (800774c <HAL_DMA_IRQHandler+0x6c0>)
  16222. 8007580: 4293 cmp r3, r2
  16223. 8007582: d00e beq.n 80075a2 <HAL_DMA_IRQHandler+0x516>
  16224. 8007584: 687b ldr r3, [r7, #4]
  16225. 8007586: 681b ldr r3, [r3, #0]
  16226. 8007588: 4a71 ldr r2, [pc, #452] @ (8007750 <HAL_DMA_IRQHandler+0x6c4>)
  16227. 800758a: 4293 cmp r3, r2
  16228. 800758c: d009 beq.n 80075a2 <HAL_DMA_IRQHandler+0x516>
  16229. 800758e: 687b ldr r3, [r7, #4]
  16230. 8007590: 681b ldr r3, [r3, #0]
  16231. 8007592: 4a70 ldr r2, [pc, #448] @ (8007754 <HAL_DMA_IRQHandler+0x6c8>)
  16232. 8007594: 4293 cmp r3, r2
  16233. 8007596: d004 beq.n 80075a2 <HAL_DMA_IRQHandler+0x516>
  16234. 8007598: 687b ldr r3, [r7, #4]
  16235. 800759a: 681b ldr r3, [r3, #0]
  16236. 800759c: 4a6e ldr r2, [pc, #440] @ (8007758 <HAL_DMA_IRQHandler+0x6cc>)
  16237. 800759e: 4293 cmp r3, r2
  16238. 80075a0: d10a bne.n 80075b8 <HAL_DMA_IRQHandler+0x52c>
  16239. 80075a2: 687b ldr r3, [r7, #4]
  16240. 80075a4: 681b ldr r3, [r3, #0]
  16241. 80075a6: 681b ldr r3, [r3, #0]
  16242. 80075a8: f003 0308 and.w r3, r3, #8
  16243. 80075ac: 2b00 cmp r3, #0
  16244. 80075ae: bf14 ite ne
  16245. 80075b0: 2301 movne r3, #1
  16246. 80075b2: 2300 moveq r3, #0
  16247. 80075b4: b2db uxtb r3, r3
  16248. 80075b6: e009 b.n 80075cc <HAL_DMA_IRQHandler+0x540>
  16249. 80075b8: 687b ldr r3, [r7, #4]
  16250. 80075ba: 681b ldr r3, [r3, #0]
  16251. 80075bc: 681b ldr r3, [r3, #0]
  16252. 80075be: f003 0304 and.w r3, r3, #4
  16253. 80075c2: 2b00 cmp r3, #0
  16254. 80075c4: bf14 ite ne
  16255. 80075c6: 2301 movne r3, #1
  16256. 80075c8: 2300 moveq r3, #0
  16257. 80075ca: b2db uxtb r3, r3
  16258. 80075cc: 2b00 cmp r3, #0
  16259. 80075ce: d03e beq.n 800764e <HAL_DMA_IRQHandler+0x5c2>
  16260. {
  16261. /* Clear the half transfer complete flag */
  16262. regs_dma->IFCR = DMA_FLAG_HTIF0_4 << (hdma->StreamIndex & 0x1FU);
  16263. 80075d0: 687b ldr r3, [r7, #4]
  16264. 80075d2: 6ddb ldr r3, [r3, #92] @ 0x5c
  16265. 80075d4: f003 031f and.w r3, r3, #31
  16266. 80075d8: 2210 movs r2, #16
  16267. 80075da: 409a lsls r2, r3
  16268. 80075dc: 6a3b ldr r3, [r7, #32]
  16269. 80075de: 609a str r2, [r3, #8]
  16270. /* Multi_Buffering mode enabled */
  16271. if(((((DMA_Stream_TypeDef *)hdma->Instance)->CR) & (uint32_t)(DMA_SxCR_DBM)) != 0U)
  16272. 80075e0: 687b ldr r3, [r7, #4]
  16273. 80075e2: 681b ldr r3, [r3, #0]
  16274. 80075e4: 681b ldr r3, [r3, #0]
  16275. 80075e6: f403 2380 and.w r3, r3, #262144 @ 0x40000
  16276. 80075ea: 2b00 cmp r3, #0
  16277. 80075ec: d018 beq.n 8007620 <HAL_DMA_IRQHandler+0x594>
  16278. {
  16279. /* Current memory buffer used is Memory 0 */
  16280. if((((DMA_Stream_TypeDef *)hdma->Instance)->CR & DMA_SxCR_CT) == 0U)
  16281. 80075ee: 687b ldr r3, [r7, #4]
  16282. 80075f0: 681b ldr r3, [r3, #0]
  16283. 80075f2: 681b ldr r3, [r3, #0]
  16284. 80075f4: f403 2300 and.w r3, r3, #524288 @ 0x80000
  16285. 80075f8: 2b00 cmp r3, #0
  16286. 80075fa: d108 bne.n 800760e <HAL_DMA_IRQHandler+0x582>
  16287. {
  16288. if(hdma->XferHalfCpltCallback != NULL)
  16289. 80075fc: 687b ldr r3, [r7, #4]
  16290. 80075fe: 6c1b ldr r3, [r3, #64] @ 0x40
  16291. 8007600: 2b00 cmp r3, #0
  16292. 8007602: d024 beq.n 800764e <HAL_DMA_IRQHandler+0x5c2>
  16293. {
  16294. /* Half transfer callback */
  16295. hdma->XferHalfCpltCallback(hdma);
  16296. 8007604: 687b ldr r3, [r7, #4]
  16297. 8007606: 6c1b ldr r3, [r3, #64] @ 0x40
  16298. 8007608: 6878 ldr r0, [r7, #4]
  16299. 800760a: 4798 blx r3
  16300. 800760c: e01f b.n 800764e <HAL_DMA_IRQHandler+0x5c2>
  16301. }
  16302. }
  16303. /* Current memory buffer used is Memory 1 */
  16304. else
  16305. {
  16306. if(hdma->XferM1HalfCpltCallback != NULL)
  16307. 800760e: 687b ldr r3, [r7, #4]
  16308. 8007610: 6c9b ldr r3, [r3, #72] @ 0x48
  16309. 8007612: 2b00 cmp r3, #0
  16310. 8007614: d01b beq.n 800764e <HAL_DMA_IRQHandler+0x5c2>
  16311. {
  16312. /* Half transfer callback */
  16313. hdma->XferM1HalfCpltCallback(hdma);
  16314. 8007616: 687b ldr r3, [r7, #4]
  16315. 8007618: 6c9b ldr r3, [r3, #72] @ 0x48
  16316. 800761a: 6878 ldr r0, [r7, #4]
  16317. 800761c: 4798 blx r3
  16318. 800761e: e016 b.n 800764e <HAL_DMA_IRQHandler+0x5c2>
  16319. }
  16320. }
  16321. else
  16322. {
  16323. /* Disable the half transfer interrupt if the DMA mode is not CIRCULAR */
  16324. if((((DMA_Stream_TypeDef *)hdma->Instance)->CR & DMA_SxCR_CIRC) == 0U)
  16325. 8007620: 687b ldr r3, [r7, #4]
  16326. 8007622: 681b ldr r3, [r3, #0]
  16327. 8007624: 681b ldr r3, [r3, #0]
  16328. 8007626: f403 7380 and.w r3, r3, #256 @ 0x100
  16329. 800762a: 2b00 cmp r3, #0
  16330. 800762c: d107 bne.n 800763e <HAL_DMA_IRQHandler+0x5b2>
  16331. {
  16332. /* Disable the half transfer interrupt */
  16333. ((DMA_Stream_TypeDef *)hdma->Instance)->CR &= ~(DMA_IT_HT);
  16334. 800762e: 687b ldr r3, [r7, #4]
  16335. 8007630: 681b ldr r3, [r3, #0]
  16336. 8007632: 681a ldr r2, [r3, #0]
  16337. 8007634: 687b ldr r3, [r7, #4]
  16338. 8007636: 681b ldr r3, [r3, #0]
  16339. 8007638: f022 0208 bic.w r2, r2, #8
  16340. 800763c: 601a str r2, [r3, #0]
  16341. }
  16342. if(hdma->XferHalfCpltCallback != NULL)
  16343. 800763e: 687b ldr r3, [r7, #4]
  16344. 8007640: 6c1b ldr r3, [r3, #64] @ 0x40
  16345. 8007642: 2b00 cmp r3, #0
  16346. 8007644: d003 beq.n 800764e <HAL_DMA_IRQHandler+0x5c2>
  16347. {
  16348. /* Half transfer callback */
  16349. hdma->XferHalfCpltCallback(hdma);
  16350. 8007646: 687b ldr r3, [r7, #4]
  16351. 8007648: 6c1b ldr r3, [r3, #64] @ 0x40
  16352. 800764a: 6878 ldr r0, [r7, #4]
  16353. 800764c: 4798 blx r3
  16354. }
  16355. }
  16356. }
  16357. }
  16358. /* Transfer Complete Interrupt management ***********************************/
  16359. if ((tmpisr_dma & (DMA_FLAG_TCIF0_4 << (hdma->StreamIndex & 0x1FU))) != 0U)
  16360. 800764e: 687b ldr r3, [r7, #4]
  16361. 8007650: 6ddb ldr r3, [r3, #92] @ 0x5c
  16362. 8007652: f003 031f and.w r3, r3, #31
  16363. 8007656: 2220 movs r2, #32
  16364. 8007658: 409a lsls r2, r3
  16365. 800765a: 69bb ldr r3, [r7, #24]
  16366. 800765c: 4013 ands r3, r2
  16367. 800765e: 2b00 cmp r3, #0
  16368. 8007660: f000 8110 beq.w 8007884 <HAL_DMA_IRQHandler+0x7f8>
  16369. {
  16370. if(__HAL_DMA_GET_IT_SOURCE(hdma, DMA_IT_TC) != 0U)
  16371. 8007664: 687b ldr r3, [r7, #4]
  16372. 8007666: 681b ldr r3, [r3, #0]
  16373. 8007668: 4a2c ldr r2, [pc, #176] @ (800771c <HAL_DMA_IRQHandler+0x690>)
  16374. 800766a: 4293 cmp r3, r2
  16375. 800766c: d04a beq.n 8007704 <HAL_DMA_IRQHandler+0x678>
  16376. 800766e: 687b ldr r3, [r7, #4]
  16377. 8007670: 681b ldr r3, [r3, #0]
  16378. 8007672: 4a2b ldr r2, [pc, #172] @ (8007720 <HAL_DMA_IRQHandler+0x694>)
  16379. 8007674: 4293 cmp r3, r2
  16380. 8007676: d045 beq.n 8007704 <HAL_DMA_IRQHandler+0x678>
  16381. 8007678: 687b ldr r3, [r7, #4]
  16382. 800767a: 681b ldr r3, [r3, #0]
  16383. 800767c: 4a29 ldr r2, [pc, #164] @ (8007724 <HAL_DMA_IRQHandler+0x698>)
  16384. 800767e: 4293 cmp r3, r2
  16385. 8007680: d040 beq.n 8007704 <HAL_DMA_IRQHandler+0x678>
  16386. 8007682: 687b ldr r3, [r7, #4]
  16387. 8007684: 681b ldr r3, [r3, #0]
  16388. 8007686: 4a28 ldr r2, [pc, #160] @ (8007728 <HAL_DMA_IRQHandler+0x69c>)
  16389. 8007688: 4293 cmp r3, r2
  16390. 800768a: d03b beq.n 8007704 <HAL_DMA_IRQHandler+0x678>
  16391. 800768c: 687b ldr r3, [r7, #4]
  16392. 800768e: 681b ldr r3, [r3, #0]
  16393. 8007690: 4a26 ldr r2, [pc, #152] @ (800772c <HAL_DMA_IRQHandler+0x6a0>)
  16394. 8007692: 4293 cmp r3, r2
  16395. 8007694: d036 beq.n 8007704 <HAL_DMA_IRQHandler+0x678>
  16396. 8007696: 687b ldr r3, [r7, #4]
  16397. 8007698: 681b ldr r3, [r3, #0]
  16398. 800769a: 4a25 ldr r2, [pc, #148] @ (8007730 <HAL_DMA_IRQHandler+0x6a4>)
  16399. 800769c: 4293 cmp r3, r2
  16400. 800769e: d031 beq.n 8007704 <HAL_DMA_IRQHandler+0x678>
  16401. 80076a0: 687b ldr r3, [r7, #4]
  16402. 80076a2: 681b ldr r3, [r3, #0]
  16403. 80076a4: 4a23 ldr r2, [pc, #140] @ (8007734 <HAL_DMA_IRQHandler+0x6a8>)
  16404. 80076a6: 4293 cmp r3, r2
  16405. 80076a8: d02c beq.n 8007704 <HAL_DMA_IRQHandler+0x678>
  16406. 80076aa: 687b ldr r3, [r7, #4]
  16407. 80076ac: 681b ldr r3, [r3, #0]
  16408. 80076ae: 4a22 ldr r2, [pc, #136] @ (8007738 <HAL_DMA_IRQHandler+0x6ac>)
  16409. 80076b0: 4293 cmp r3, r2
  16410. 80076b2: d027 beq.n 8007704 <HAL_DMA_IRQHandler+0x678>
  16411. 80076b4: 687b ldr r3, [r7, #4]
  16412. 80076b6: 681b ldr r3, [r3, #0]
  16413. 80076b8: 4a20 ldr r2, [pc, #128] @ (800773c <HAL_DMA_IRQHandler+0x6b0>)
  16414. 80076ba: 4293 cmp r3, r2
  16415. 80076bc: d022 beq.n 8007704 <HAL_DMA_IRQHandler+0x678>
  16416. 80076be: 687b ldr r3, [r7, #4]
  16417. 80076c0: 681b ldr r3, [r3, #0]
  16418. 80076c2: 4a1f ldr r2, [pc, #124] @ (8007740 <HAL_DMA_IRQHandler+0x6b4>)
  16419. 80076c4: 4293 cmp r3, r2
  16420. 80076c6: d01d beq.n 8007704 <HAL_DMA_IRQHandler+0x678>
  16421. 80076c8: 687b ldr r3, [r7, #4]
  16422. 80076ca: 681b ldr r3, [r3, #0]
  16423. 80076cc: 4a1d ldr r2, [pc, #116] @ (8007744 <HAL_DMA_IRQHandler+0x6b8>)
  16424. 80076ce: 4293 cmp r3, r2
  16425. 80076d0: d018 beq.n 8007704 <HAL_DMA_IRQHandler+0x678>
  16426. 80076d2: 687b ldr r3, [r7, #4]
  16427. 80076d4: 681b ldr r3, [r3, #0]
  16428. 80076d6: 4a1c ldr r2, [pc, #112] @ (8007748 <HAL_DMA_IRQHandler+0x6bc>)
  16429. 80076d8: 4293 cmp r3, r2
  16430. 80076da: d013 beq.n 8007704 <HAL_DMA_IRQHandler+0x678>
  16431. 80076dc: 687b ldr r3, [r7, #4]
  16432. 80076de: 681b ldr r3, [r3, #0]
  16433. 80076e0: 4a1a ldr r2, [pc, #104] @ (800774c <HAL_DMA_IRQHandler+0x6c0>)
  16434. 80076e2: 4293 cmp r3, r2
  16435. 80076e4: d00e beq.n 8007704 <HAL_DMA_IRQHandler+0x678>
  16436. 80076e6: 687b ldr r3, [r7, #4]
  16437. 80076e8: 681b ldr r3, [r3, #0]
  16438. 80076ea: 4a19 ldr r2, [pc, #100] @ (8007750 <HAL_DMA_IRQHandler+0x6c4>)
  16439. 80076ec: 4293 cmp r3, r2
  16440. 80076ee: d009 beq.n 8007704 <HAL_DMA_IRQHandler+0x678>
  16441. 80076f0: 687b ldr r3, [r7, #4]
  16442. 80076f2: 681b ldr r3, [r3, #0]
  16443. 80076f4: 4a17 ldr r2, [pc, #92] @ (8007754 <HAL_DMA_IRQHandler+0x6c8>)
  16444. 80076f6: 4293 cmp r3, r2
  16445. 80076f8: d004 beq.n 8007704 <HAL_DMA_IRQHandler+0x678>
  16446. 80076fa: 687b ldr r3, [r7, #4]
  16447. 80076fc: 681b ldr r3, [r3, #0]
  16448. 80076fe: 4a16 ldr r2, [pc, #88] @ (8007758 <HAL_DMA_IRQHandler+0x6cc>)
  16449. 8007700: 4293 cmp r3, r2
  16450. 8007702: d12b bne.n 800775c <HAL_DMA_IRQHandler+0x6d0>
  16451. 8007704: 687b ldr r3, [r7, #4]
  16452. 8007706: 681b ldr r3, [r3, #0]
  16453. 8007708: 681b ldr r3, [r3, #0]
  16454. 800770a: f003 0310 and.w r3, r3, #16
  16455. 800770e: 2b00 cmp r3, #0
  16456. 8007710: bf14 ite ne
  16457. 8007712: 2301 movne r3, #1
  16458. 8007714: 2300 moveq r3, #0
  16459. 8007716: b2db uxtb r3, r3
  16460. 8007718: e02a b.n 8007770 <HAL_DMA_IRQHandler+0x6e4>
  16461. 800771a: bf00 nop
  16462. 800771c: 40020010 .word 0x40020010
  16463. 8007720: 40020028 .word 0x40020028
  16464. 8007724: 40020040 .word 0x40020040
  16465. 8007728: 40020058 .word 0x40020058
  16466. 800772c: 40020070 .word 0x40020070
  16467. 8007730: 40020088 .word 0x40020088
  16468. 8007734: 400200a0 .word 0x400200a0
  16469. 8007738: 400200b8 .word 0x400200b8
  16470. 800773c: 40020410 .word 0x40020410
  16471. 8007740: 40020428 .word 0x40020428
  16472. 8007744: 40020440 .word 0x40020440
  16473. 8007748: 40020458 .word 0x40020458
  16474. 800774c: 40020470 .word 0x40020470
  16475. 8007750: 40020488 .word 0x40020488
  16476. 8007754: 400204a0 .word 0x400204a0
  16477. 8007758: 400204b8 .word 0x400204b8
  16478. 800775c: 687b ldr r3, [r7, #4]
  16479. 800775e: 681b ldr r3, [r3, #0]
  16480. 8007760: 681b ldr r3, [r3, #0]
  16481. 8007762: f003 0302 and.w r3, r3, #2
  16482. 8007766: 2b00 cmp r3, #0
  16483. 8007768: bf14 ite ne
  16484. 800776a: 2301 movne r3, #1
  16485. 800776c: 2300 moveq r3, #0
  16486. 800776e: b2db uxtb r3, r3
  16487. 8007770: 2b00 cmp r3, #0
  16488. 8007772: f000 8087 beq.w 8007884 <HAL_DMA_IRQHandler+0x7f8>
  16489. {
  16490. /* Clear the transfer complete flag */
  16491. regs_dma->IFCR = DMA_FLAG_TCIF0_4 << (hdma->StreamIndex & 0x1FU);
  16492. 8007776: 687b ldr r3, [r7, #4]
  16493. 8007778: 6ddb ldr r3, [r3, #92] @ 0x5c
  16494. 800777a: f003 031f and.w r3, r3, #31
  16495. 800777e: 2220 movs r2, #32
  16496. 8007780: 409a lsls r2, r3
  16497. 8007782: 6a3b ldr r3, [r7, #32]
  16498. 8007784: 609a str r2, [r3, #8]
  16499. if(HAL_DMA_STATE_ABORT == hdma->State)
  16500. 8007786: 687b ldr r3, [r7, #4]
  16501. 8007788: f893 3035 ldrb.w r3, [r3, #53] @ 0x35
  16502. 800778c: b2db uxtb r3, r3
  16503. 800778e: 2b04 cmp r3, #4
  16504. 8007790: d139 bne.n 8007806 <HAL_DMA_IRQHandler+0x77a>
  16505. {
  16506. /* Disable all the transfer interrupts */
  16507. ((DMA_Stream_TypeDef *)hdma->Instance)->CR &= ~(DMA_IT_TC | DMA_IT_TE | DMA_IT_DME);
  16508. 8007792: 687b ldr r3, [r7, #4]
  16509. 8007794: 681b ldr r3, [r3, #0]
  16510. 8007796: 681a ldr r2, [r3, #0]
  16511. 8007798: 687b ldr r3, [r7, #4]
  16512. 800779a: 681b ldr r3, [r3, #0]
  16513. 800779c: f022 0216 bic.w r2, r2, #22
  16514. 80077a0: 601a str r2, [r3, #0]
  16515. ((DMA_Stream_TypeDef *)hdma->Instance)->FCR &= ~(DMA_IT_FE);
  16516. 80077a2: 687b ldr r3, [r7, #4]
  16517. 80077a4: 681b ldr r3, [r3, #0]
  16518. 80077a6: 695a ldr r2, [r3, #20]
  16519. 80077a8: 687b ldr r3, [r7, #4]
  16520. 80077aa: 681b ldr r3, [r3, #0]
  16521. 80077ac: f022 0280 bic.w r2, r2, #128 @ 0x80
  16522. 80077b0: 615a str r2, [r3, #20]
  16523. if((hdma->XferHalfCpltCallback != NULL) || (hdma->XferM1HalfCpltCallback != NULL))
  16524. 80077b2: 687b ldr r3, [r7, #4]
  16525. 80077b4: 6c1b ldr r3, [r3, #64] @ 0x40
  16526. 80077b6: 2b00 cmp r3, #0
  16527. 80077b8: d103 bne.n 80077c2 <HAL_DMA_IRQHandler+0x736>
  16528. 80077ba: 687b ldr r3, [r7, #4]
  16529. 80077bc: 6c9b ldr r3, [r3, #72] @ 0x48
  16530. 80077be: 2b00 cmp r3, #0
  16531. 80077c0: d007 beq.n 80077d2 <HAL_DMA_IRQHandler+0x746>
  16532. {
  16533. ((DMA_Stream_TypeDef *)hdma->Instance)->CR &= ~(DMA_IT_HT);
  16534. 80077c2: 687b ldr r3, [r7, #4]
  16535. 80077c4: 681b ldr r3, [r3, #0]
  16536. 80077c6: 681a ldr r2, [r3, #0]
  16537. 80077c8: 687b ldr r3, [r7, #4]
  16538. 80077ca: 681b ldr r3, [r3, #0]
  16539. 80077cc: f022 0208 bic.w r2, r2, #8
  16540. 80077d0: 601a str r2, [r3, #0]
  16541. }
  16542. /* Clear all interrupt flags at correct offset within the register */
  16543. regs_dma->IFCR = 0x3FUL << (hdma->StreamIndex & 0x1FU);
  16544. 80077d2: 687b ldr r3, [r7, #4]
  16545. 80077d4: 6ddb ldr r3, [r3, #92] @ 0x5c
  16546. 80077d6: f003 031f and.w r3, r3, #31
  16547. 80077da: 223f movs r2, #63 @ 0x3f
  16548. 80077dc: 409a lsls r2, r3
  16549. 80077de: 6a3b ldr r3, [r7, #32]
  16550. 80077e0: 609a str r2, [r3, #8]
  16551. /* Change the DMA state */
  16552. hdma->State = HAL_DMA_STATE_READY;
  16553. 80077e2: 687b ldr r3, [r7, #4]
  16554. 80077e4: 2201 movs r2, #1
  16555. 80077e6: f883 2035 strb.w r2, [r3, #53] @ 0x35
  16556. /* Process Unlocked */
  16557. __HAL_UNLOCK(hdma);
  16558. 80077ea: 687b ldr r3, [r7, #4]
  16559. 80077ec: 2200 movs r2, #0
  16560. 80077ee: f883 2034 strb.w r2, [r3, #52] @ 0x34
  16561. if(hdma->XferAbortCallback != NULL)
  16562. 80077f2: 687b ldr r3, [r7, #4]
  16563. 80077f4: 6d1b ldr r3, [r3, #80] @ 0x50
  16564. 80077f6: 2b00 cmp r3, #0
  16565. 80077f8: f000 834a beq.w 8007e90 <HAL_DMA_IRQHandler+0xe04>
  16566. {
  16567. hdma->XferAbortCallback(hdma);
  16568. 80077fc: 687b ldr r3, [r7, #4]
  16569. 80077fe: 6d1b ldr r3, [r3, #80] @ 0x50
  16570. 8007800: 6878 ldr r0, [r7, #4]
  16571. 8007802: 4798 blx r3
  16572. }
  16573. return;
  16574. 8007804: e344 b.n 8007e90 <HAL_DMA_IRQHandler+0xe04>
  16575. }
  16576. if(((((DMA_Stream_TypeDef *)hdma->Instance)->CR) & (uint32_t)(DMA_SxCR_DBM)) != 0U)
  16577. 8007806: 687b ldr r3, [r7, #4]
  16578. 8007808: 681b ldr r3, [r3, #0]
  16579. 800780a: 681b ldr r3, [r3, #0]
  16580. 800780c: f403 2380 and.w r3, r3, #262144 @ 0x40000
  16581. 8007810: 2b00 cmp r3, #0
  16582. 8007812: d018 beq.n 8007846 <HAL_DMA_IRQHandler+0x7ba>
  16583. {
  16584. /* Current memory buffer used is Memory 0 */
  16585. if((((DMA_Stream_TypeDef *)hdma->Instance)->CR & DMA_SxCR_CT) == 0U)
  16586. 8007814: 687b ldr r3, [r7, #4]
  16587. 8007816: 681b ldr r3, [r3, #0]
  16588. 8007818: 681b ldr r3, [r3, #0]
  16589. 800781a: f403 2300 and.w r3, r3, #524288 @ 0x80000
  16590. 800781e: 2b00 cmp r3, #0
  16591. 8007820: d108 bne.n 8007834 <HAL_DMA_IRQHandler+0x7a8>
  16592. {
  16593. if(hdma->XferM1CpltCallback != NULL)
  16594. 8007822: 687b ldr r3, [r7, #4]
  16595. 8007824: 6c5b ldr r3, [r3, #68] @ 0x44
  16596. 8007826: 2b00 cmp r3, #0
  16597. 8007828: d02c beq.n 8007884 <HAL_DMA_IRQHandler+0x7f8>
  16598. {
  16599. /* Transfer complete Callback for memory1 */
  16600. hdma->XferM1CpltCallback(hdma);
  16601. 800782a: 687b ldr r3, [r7, #4]
  16602. 800782c: 6c5b ldr r3, [r3, #68] @ 0x44
  16603. 800782e: 6878 ldr r0, [r7, #4]
  16604. 8007830: 4798 blx r3
  16605. 8007832: e027 b.n 8007884 <HAL_DMA_IRQHandler+0x7f8>
  16606. }
  16607. }
  16608. /* Current memory buffer used is Memory 1 */
  16609. else
  16610. {
  16611. if(hdma->XferCpltCallback != NULL)
  16612. 8007834: 687b ldr r3, [r7, #4]
  16613. 8007836: 6bdb ldr r3, [r3, #60] @ 0x3c
  16614. 8007838: 2b00 cmp r3, #0
  16615. 800783a: d023 beq.n 8007884 <HAL_DMA_IRQHandler+0x7f8>
  16616. {
  16617. /* Transfer complete Callback for memory0 */
  16618. hdma->XferCpltCallback(hdma);
  16619. 800783c: 687b ldr r3, [r7, #4]
  16620. 800783e: 6bdb ldr r3, [r3, #60] @ 0x3c
  16621. 8007840: 6878 ldr r0, [r7, #4]
  16622. 8007842: 4798 blx r3
  16623. 8007844: e01e b.n 8007884 <HAL_DMA_IRQHandler+0x7f8>
  16624. }
  16625. }
  16626. /* Disable the transfer complete interrupt if the DMA mode is not CIRCULAR */
  16627. else
  16628. {
  16629. if((((DMA_Stream_TypeDef *)hdma->Instance)->CR & DMA_SxCR_CIRC) == 0U)
  16630. 8007846: 687b ldr r3, [r7, #4]
  16631. 8007848: 681b ldr r3, [r3, #0]
  16632. 800784a: 681b ldr r3, [r3, #0]
  16633. 800784c: f403 7380 and.w r3, r3, #256 @ 0x100
  16634. 8007850: 2b00 cmp r3, #0
  16635. 8007852: d10f bne.n 8007874 <HAL_DMA_IRQHandler+0x7e8>
  16636. {
  16637. /* Disable the transfer complete interrupt */
  16638. ((DMA_Stream_TypeDef *)hdma->Instance)->CR &= ~(DMA_IT_TC);
  16639. 8007854: 687b ldr r3, [r7, #4]
  16640. 8007856: 681b ldr r3, [r3, #0]
  16641. 8007858: 681a ldr r2, [r3, #0]
  16642. 800785a: 687b ldr r3, [r7, #4]
  16643. 800785c: 681b ldr r3, [r3, #0]
  16644. 800785e: f022 0210 bic.w r2, r2, #16
  16645. 8007862: 601a str r2, [r3, #0]
  16646. /* Change the DMA state */
  16647. hdma->State = HAL_DMA_STATE_READY;
  16648. 8007864: 687b ldr r3, [r7, #4]
  16649. 8007866: 2201 movs r2, #1
  16650. 8007868: f883 2035 strb.w r2, [r3, #53] @ 0x35
  16651. /* Process Unlocked */
  16652. __HAL_UNLOCK(hdma);
  16653. 800786c: 687b ldr r3, [r7, #4]
  16654. 800786e: 2200 movs r2, #0
  16655. 8007870: f883 2034 strb.w r2, [r3, #52] @ 0x34
  16656. }
  16657. if(hdma->XferCpltCallback != NULL)
  16658. 8007874: 687b ldr r3, [r7, #4]
  16659. 8007876: 6bdb ldr r3, [r3, #60] @ 0x3c
  16660. 8007878: 2b00 cmp r3, #0
  16661. 800787a: d003 beq.n 8007884 <HAL_DMA_IRQHandler+0x7f8>
  16662. {
  16663. /* Transfer complete callback */
  16664. hdma->XferCpltCallback(hdma);
  16665. 800787c: 687b ldr r3, [r7, #4]
  16666. 800787e: 6bdb ldr r3, [r3, #60] @ 0x3c
  16667. 8007880: 6878 ldr r0, [r7, #4]
  16668. 8007882: 4798 blx r3
  16669. }
  16670. }
  16671. }
  16672. /* manage error case */
  16673. if(hdma->ErrorCode != HAL_DMA_ERROR_NONE)
  16674. 8007884: 687b ldr r3, [r7, #4]
  16675. 8007886: 6d5b ldr r3, [r3, #84] @ 0x54
  16676. 8007888: 2b00 cmp r3, #0
  16677. 800788a: f000 8306 beq.w 8007e9a <HAL_DMA_IRQHandler+0xe0e>
  16678. {
  16679. if((hdma->ErrorCode & HAL_DMA_ERROR_TE) != 0U)
  16680. 800788e: 687b ldr r3, [r7, #4]
  16681. 8007890: 6d5b ldr r3, [r3, #84] @ 0x54
  16682. 8007892: f003 0301 and.w r3, r3, #1
  16683. 8007896: 2b00 cmp r3, #0
  16684. 8007898: f000 8088 beq.w 80079ac <HAL_DMA_IRQHandler+0x920>
  16685. {
  16686. hdma->State = HAL_DMA_STATE_ABORT;
  16687. 800789c: 687b ldr r3, [r7, #4]
  16688. 800789e: 2204 movs r2, #4
  16689. 80078a0: f883 2035 strb.w r2, [r3, #53] @ 0x35
  16690. /* Disable the stream */
  16691. __HAL_DMA_DISABLE(hdma);
  16692. 80078a4: 687b ldr r3, [r7, #4]
  16693. 80078a6: 681b ldr r3, [r3, #0]
  16694. 80078a8: 4a7a ldr r2, [pc, #488] @ (8007a94 <HAL_DMA_IRQHandler+0xa08>)
  16695. 80078aa: 4293 cmp r3, r2
  16696. 80078ac: d04a beq.n 8007944 <HAL_DMA_IRQHandler+0x8b8>
  16697. 80078ae: 687b ldr r3, [r7, #4]
  16698. 80078b0: 681b ldr r3, [r3, #0]
  16699. 80078b2: 4a79 ldr r2, [pc, #484] @ (8007a98 <HAL_DMA_IRQHandler+0xa0c>)
  16700. 80078b4: 4293 cmp r3, r2
  16701. 80078b6: d045 beq.n 8007944 <HAL_DMA_IRQHandler+0x8b8>
  16702. 80078b8: 687b ldr r3, [r7, #4]
  16703. 80078ba: 681b ldr r3, [r3, #0]
  16704. 80078bc: 4a77 ldr r2, [pc, #476] @ (8007a9c <HAL_DMA_IRQHandler+0xa10>)
  16705. 80078be: 4293 cmp r3, r2
  16706. 80078c0: d040 beq.n 8007944 <HAL_DMA_IRQHandler+0x8b8>
  16707. 80078c2: 687b ldr r3, [r7, #4]
  16708. 80078c4: 681b ldr r3, [r3, #0]
  16709. 80078c6: 4a76 ldr r2, [pc, #472] @ (8007aa0 <HAL_DMA_IRQHandler+0xa14>)
  16710. 80078c8: 4293 cmp r3, r2
  16711. 80078ca: d03b beq.n 8007944 <HAL_DMA_IRQHandler+0x8b8>
  16712. 80078cc: 687b ldr r3, [r7, #4]
  16713. 80078ce: 681b ldr r3, [r3, #0]
  16714. 80078d0: 4a74 ldr r2, [pc, #464] @ (8007aa4 <HAL_DMA_IRQHandler+0xa18>)
  16715. 80078d2: 4293 cmp r3, r2
  16716. 80078d4: d036 beq.n 8007944 <HAL_DMA_IRQHandler+0x8b8>
  16717. 80078d6: 687b ldr r3, [r7, #4]
  16718. 80078d8: 681b ldr r3, [r3, #0]
  16719. 80078da: 4a73 ldr r2, [pc, #460] @ (8007aa8 <HAL_DMA_IRQHandler+0xa1c>)
  16720. 80078dc: 4293 cmp r3, r2
  16721. 80078de: d031 beq.n 8007944 <HAL_DMA_IRQHandler+0x8b8>
  16722. 80078e0: 687b ldr r3, [r7, #4]
  16723. 80078e2: 681b ldr r3, [r3, #0]
  16724. 80078e4: 4a71 ldr r2, [pc, #452] @ (8007aac <HAL_DMA_IRQHandler+0xa20>)
  16725. 80078e6: 4293 cmp r3, r2
  16726. 80078e8: d02c beq.n 8007944 <HAL_DMA_IRQHandler+0x8b8>
  16727. 80078ea: 687b ldr r3, [r7, #4]
  16728. 80078ec: 681b ldr r3, [r3, #0]
  16729. 80078ee: 4a70 ldr r2, [pc, #448] @ (8007ab0 <HAL_DMA_IRQHandler+0xa24>)
  16730. 80078f0: 4293 cmp r3, r2
  16731. 80078f2: d027 beq.n 8007944 <HAL_DMA_IRQHandler+0x8b8>
  16732. 80078f4: 687b ldr r3, [r7, #4]
  16733. 80078f6: 681b ldr r3, [r3, #0]
  16734. 80078f8: 4a6e ldr r2, [pc, #440] @ (8007ab4 <HAL_DMA_IRQHandler+0xa28>)
  16735. 80078fa: 4293 cmp r3, r2
  16736. 80078fc: d022 beq.n 8007944 <HAL_DMA_IRQHandler+0x8b8>
  16737. 80078fe: 687b ldr r3, [r7, #4]
  16738. 8007900: 681b ldr r3, [r3, #0]
  16739. 8007902: 4a6d ldr r2, [pc, #436] @ (8007ab8 <HAL_DMA_IRQHandler+0xa2c>)
  16740. 8007904: 4293 cmp r3, r2
  16741. 8007906: d01d beq.n 8007944 <HAL_DMA_IRQHandler+0x8b8>
  16742. 8007908: 687b ldr r3, [r7, #4]
  16743. 800790a: 681b ldr r3, [r3, #0]
  16744. 800790c: 4a6b ldr r2, [pc, #428] @ (8007abc <HAL_DMA_IRQHandler+0xa30>)
  16745. 800790e: 4293 cmp r3, r2
  16746. 8007910: d018 beq.n 8007944 <HAL_DMA_IRQHandler+0x8b8>
  16747. 8007912: 687b ldr r3, [r7, #4]
  16748. 8007914: 681b ldr r3, [r3, #0]
  16749. 8007916: 4a6a ldr r2, [pc, #424] @ (8007ac0 <HAL_DMA_IRQHandler+0xa34>)
  16750. 8007918: 4293 cmp r3, r2
  16751. 800791a: d013 beq.n 8007944 <HAL_DMA_IRQHandler+0x8b8>
  16752. 800791c: 687b ldr r3, [r7, #4]
  16753. 800791e: 681b ldr r3, [r3, #0]
  16754. 8007920: 4a68 ldr r2, [pc, #416] @ (8007ac4 <HAL_DMA_IRQHandler+0xa38>)
  16755. 8007922: 4293 cmp r3, r2
  16756. 8007924: d00e beq.n 8007944 <HAL_DMA_IRQHandler+0x8b8>
  16757. 8007926: 687b ldr r3, [r7, #4]
  16758. 8007928: 681b ldr r3, [r3, #0]
  16759. 800792a: 4a67 ldr r2, [pc, #412] @ (8007ac8 <HAL_DMA_IRQHandler+0xa3c>)
  16760. 800792c: 4293 cmp r3, r2
  16761. 800792e: d009 beq.n 8007944 <HAL_DMA_IRQHandler+0x8b8>
  16762. 8007930: 687b ldr r3, [r7, #4]
  16763. 8007932: 681b ldr r3, [r3, #0]
  16764. 8007934: 4a65 ldr r2, [pc, #404] @ (8007acc <HAL_DMA_IRQHandler+0xa40>)
  16765. 8007936: 4293 cmp r3, r2
  16766. 8007938: d004 beq.n 8007944 <HAL_DMA_IRQHandler+0x8b8>
  16767. 800793a: 687b ldr r3, [r7, #4]
  16768. 800793c: 681b ldr r3, [r3, #0]
  16769. 800793e: 4a64 ldr r2, [pc, #400] @ (8007ad0 <HAL_DMA_IRQHandler+0xa44>)
  16770. 8007940: 4293 cmp r3, r2
  16771. 8007942: d108 bne.n 8007956 <HAL_DMA_IRQHandler+0x8ca>
  16772. 8007944: 687b ldr r3, [r7, #4]
  16773. 8007946: 681b ldr r3, [r3, #0]
  16774. 8007948: 681a ldr r2, [r3, #0]
  16775. 800794a: 687b ldr r3, [r7, #4]
  16776. 800794c: 681b ldr r3, [r3, #0]
  16777. 800794e: f022 0201 bic.w r2, r2, #1
  16778. 8007952: 601a str r2, [r3, #0]
  16779. 8007954: e007 b.n 8007966 <HAL_DMA_IRQHandler+0x8da>
  16780. 8007956: 687b ldr r3, [r7, #4]
  16781. 8007958: 681b ldr r3, [r3, #0]
  16782. 800795a: 681a ldr r2, [r3, #0]
  16783. 800795c: 687b ldr r3, [r7, #4]
  16784. 800795e: 681b ldr r3, [r3, #0]
  16785. 8007960: f022 0201 bic.w r2, r2, #1
  16786. 8007964: 601a str r2, [r3, #0]
  16787. do
  16788. {
  16789. if (++count > timeout)
  16790. 8007966: 68fb ldr r3, [r7, #12]
  16791. 8007968: 3301 adds r3, #1
  16792. 800796a: 60fb str r3, [r7, #12]
  16793. 800796c: 6a7a ldr r2, [r7, #36] @ 0x24
  16794. 800796e: 429a cmp r2, r3
  16795. 8007970: d307 bcc.n 8007982 <HAL_DMA_IRQHandler+0x8f6>
  16796. {
  16797. break;
  16798. }
  16799. }
  16800. while((((DMA_Stream_TypeDef *)hdma->Instance)->CR & DMA_SxCR_EN) != 0U);
  16801. 8007972: 687b ldr r3, [r7, #4]
  16802. 8007974: 681b ldr r3, [r3, #0]
  16803. 8007976: 681b ldr r3, [r3, #0]
  16804. 8007978: f003 0301 and.w r3, r3, #1
  16805. 800797c: 2b00 cmp r3, #0
  16806. 800797e: d1f2 bne.n 8007966 <HAL_DMA_IRQHandler+0x8da>
  16807. 8007980: e000 b.n 8007984 <HAL_DMA_IRQHandler+0x8f8>
  16808. break;
  16809. 8007982: bf00 nop
  16810. if((((DMA_Stream_TypeDef *)hdma->Instance)->CR & DMA_SxCR_EN) != 0U)
  16811. 8007984: 687b ldr r3, [r7, #4]
  16812. 8007986: 681b ldr r3, [r3, #0]
  16813. 8007988: 681b ldr r3, [r3, #0]
  16814. 800798a: f003 0301 and.w r3, r3, #1
  16815. 800798e: 2b00 cmp r3, #0
  16816. 8007990: d004 beq.n 800799c <HAL_DMA_IRQHandler+0x910>
  16817. {
  16818. /* Change the DMA state to error if DMA disable fails */
  16819. hdma->State = HAL_DMA_STATE_ERROR;
  16820. 8007992: 687b ldr r3, [r7, #4]
  16821. 8007994: 2203 movs r2, #3
  16822. 8007996: f883 2035 strb.w r2, [r3, #53] @ 0x35
  16823. 800799a: e003 b.n 80079a4 <HAL_DMA_IRQHandler+0x918>
  16824. }
  16825. else
  16826. {
  16827. /* Change the DMA state to Ready if DMA disable success */
  16828. hdma->State = HAL_DMA_STATE_READY;
  16829. 800799c: 687b ldr r3, [r7, #4]
  16830. 800799e: 2201 movs r2, #1
  16831. 80079a0: f883 2035 strb.w r2, [r3, #53] @ 0x35
  16832. }
  16833. /* Process Unlocked */
  16834. __HAL_UNLOCK(hdma);
  16835. 80079a4: 687b ldr r3, [r7, #4]
  16836. 80079a6: 2200 movs r2, #0
  16837. 80079a8: f883 2034 strb.w r2, [r3, #52] @ 0x34
  16838. }
  16839. if(hdma->XferErrorCallback != NULL)
  16840. 80079ac: 687b ldr r3, [r7, #4]
  16841. 80079ae: 6cdb ldr r3, [r3, #76] @ 0x4c
  16842. 80079b0: 2b00 cmp r3, #0
  16843. 80079b2: f000 8272 beq.w 8007e9a <HAL_DMA_IRQHandler+0xe0e>
  16844. {
  16845. /* Transfer error callback */
  16846. hdma->XferErrorCallback(hdma);
  16847. 80079b6: 687b ldr r3, [r7, #4]
  16848. 80079b8: 6cdb ldr r3, [r3, #76] @ 0x4c
  16849. 80079ba: 6878 ldr r0, [r7, #4]
  16850. 80079bc: 4798 blx r3
  16851. 80079be: e26c b.n 8007e9a <HAL_DMA_IRQHandler+0xe0e>
  16852. }
  16853. }
  16854. }
  16855. else if(IS_BDMA_CHANNEL_INSTANCE(hdma->Instance) != 0U) /* BDMA instance(s) */
  16856. 80079c0: 687b ldr r3, [r7, #4]
  16857. 80079c2: 681b ldr r3, [r3, #0]
  16858. 80079c4: 4a43 ldr r2, [pc, #268] @ (8007ad4 <HAL_DMA_IRQHandler+0xa48>)
  16859. 80079c6: 4293 cmp r3, r2
  16860. 80079c8: d022 beq.n 8007a10 <HAL_DMA_IRQHandler+0x984>
  16861. 80079ca: 687b ldr r3, [r7, #4]
  16862. 80079cc: 681b ldr r3, [r3, #0]
  16863. 80079ce: 4a42 ldr r2, [pc, #264] @ (8007ad8 <HAL_DMA_IRQHandler+0xa4c>)
  16864. 80079d0: 4293 cmp r3, r2
  16865. 80079d2: d01d beq.n 8007a10 <HAL_DMA_IRQHandler+0x984>
  16866. 80079d4: 687b ldr r3, [r7, #4]
  16867. 80079d6: 681b ldr r3, [r3, #0]
  16868. 80079d8: 4a40 ldr r2, [pc, #256] @ (8007adc <HAL_DMA_IRQHandler+0xa50>)
  16869. 80079da: 4293 cmp r3, r2
  16870. 80079dc: d018 beq.n 8007a10 <HAL_DMA_IRQHandler+0x984>
  16871. 80079de: 687b ldr r3, [r7, #4]
  16872. 80079e0: 681b ldr r3, [r3, #0]
  16873. 80079e2: 4a3f ldr r2, [pc, #252] @ (8007ae0 <HAL_DMA_IRQHandler+0xa54>)
  16874. 80079e4: 4293 cmp r3, r2
  16875. 80079e6: d013 beq.n 8007a10 <HAL_DMA_IRQHandler+0x984>
  16876. 80079e8: 687b ldr r3, [r7, #4]
  16877. 80079ea: 681b ldr r3, [r3, #0]
  16878. 80079ec: 4a3d ldr r2, [pc, #244] @ (8007ae4 <HAL_DMA_IRQHandler+0xa58>)
  16879. 80079ee: 4293 cmp r3, r2
  16880. 80079f0: d00e beq.n 8007a10 <HAL_DMA_IRQHandler+0x984>
  16881. 80079f2: 687b ldr r3, [r7, #4]
  16882. 80079f4: 681b ldr r3, [r3, #0]
  16883. 80079f6: 4a3c ldr r2, [pc, #240] @ (8007ae8 <HAL_DMA_IRQHandler+0xa5c>)
  16884. 80079f8: 4293 cmp r3, r2
  16885. 80079fa: d009 beq.n 8007a10 <HAL_DMA_IRQHandler+0x984>
  16886. 80079fc: 687b ldr r3, [r7, #4]
  16887. 80079fe: 681b ldr r3, [r3, #0]
  16888. 8007a00: 4a3a ldr r2, [pc, #232] @ (8007aec <HAL_DMA_IRQHandler+0xa60>)
  16889. 8007a02: 4293 cmp r3, r2
  16890. 8007a04: d004 beq.n 8007a10 <HAL_DMA_IRQHandler+0x984>
  16891. 8007a06: 687b ldr r3, [r7, #4]
  16892. 8007a08: 681b ldr r3, [r3, #0]
  16893. 8007a0a: 4a39 ldr r2, [pc, #228] @ (8007af0 <HAL_DMA_IRQHandler+0xa64>)
  16894. 8007a0c: 4293 cmp r3, r2
  16895. 8007a0e: d101 bne.n 8007a14 <HAL_DMA_IRQHandler+0x988>
  16896. 8007a10: 2301 movs r3, #1
  16897. 8007a12: e000 b.n 8007a16 <HAL_DMA_IRQHandler+0x98a>
  16898. 8007a14: 2300 movs r3, #0
  16899. 8007a16: 2b00 cmp r3, #0
  16900. 8007a18: f000 823f beq.w 8007e9a <HAL_DMA_IRQHandler+0xe0e>
  16901. {
  16902. ccr_reg = (((BDMA_Channel_TypeDef *)hdma->Instance)->CCR);
  16903. 8007a1c: 687b ldr r3, [r7, #4]
  16904. 8007a1e: 681b ldr r3, [r3, #0]
  16905. 8007a20: 681b ldr r3, [r3, #0]
  16906. 8007a22: 613b str r3, [r7, #16]
  16907. /* Half Transfer Complete Interrupt management ******************************/
  16908. if (((tmpisr_bdma & (BDMA_FLAG_HT0 << (hdma->StreamIndex & 0x1FU))) != 0U) && ((ccr_reg & BDMA_CCR_HTIE) != 0U))
  16909. 8007a24: 687b ldr r3, [r7, #4]
  16910. 8007a26: 6ddb ldr r3, [r3, #92] @ 0x5c
  16911. 8007a28: f003 031f and.w r3, r3, #31
  16912. 8007a2c: 2204 movs r2, #4
  16913. 8007a2e: 409a lsls r2, r3
  16914. 8007a30: 697b ldr r3, [r7, #20]
  16915. 8007a32: 4013 ands r3, r2
  16916. 8007a34: 2b00 cmp r3, #0
  16917. 8007a36: f000 80cd beq.w 8007bd4 <HAL_DMA_IRQHandler+0xb48>
  16918. 8007a3a: 693b ldr r3, [r7, #16]
  16919. 8007a3c: f003 0304 and.w r3, r3, #4
  16920. 8007a40: 2b00 cmp r3, #0
  16921. 8007a42: f000 80c7 beq.w 8007bd4 <HAL_DMA_IRQHandler+0xb48>
  16922. {
  16923. /* Clear the half transfer complete flag */
  16924. regs_bdma->IFCR = (BDMA_ISR_HTIF0 << (hdma->StreamIndex & 0x1FU));
  16925. 8007a46: 687b ldr r3, [r7, #4]
  16926. 8007a48: 6ddb ldr r3, [r3, #92] @ 0x5c
  16927. 8007a4a: f003 031f and.w r3, r3, #31
  16928. 8007a4e: 2204 movs r2, #4
  16929. 8007a50: 409a lsls r2, r3
  16930. 8007a52: 69fb ldr r3, [r7, #28]
  16931. 8007a54: 605a str r2, [r3, #4]
  16932. /* Disable the transfer complete interrupt if the DMA mode is Double Buffering */
  16933. if((ccr_reg & BDMA_CCR_DBM) != 0U)
  16934. 8007a56: 693b ldr r3, [r7, #16]
  16935. 8007a58: f403 4300 and.w r3, r3, #32768 @ 0x8000
  16936. 8007a5c: 2b00 cmp r3, #0
  16937. 8007a5e: d049 beq.n 8007af4 <HAL_DMA_IRQHandler+0xa68>
  16938. {
  16939. /* Current memory buffer used is Memory 0 */
  16940. if((ccr_reg & BDMA_CCR_CT) == 0U)
  16941. 8007a60: 693b ldr r3, [r7, #16]
  16942. 8007a62: f403 3380 and.w r3, r3, #65536 @ 0x10000
  16943. 8007a66: 2b00 cmp r3, #0
  16944. 8007a68: d109 bne.n 8007a7e <HAL_DMA_IRQHandler+0x9f2>
  16945. {
  16946. if(hdma->XferM1HalfCpltCallback != NULL)
  16947. 8007a6a: 687b ldr r3, [r7, #4]
  16948. 8007a6c: 6c9b ldr r3, [r3, #72] @ 0x48
  16949. 8007a6e: 2b00 cmp r3, #0
  16950. 8007a70: f000 8210 beq.w 8007e94 <HAL_DMA_IRQHandler+0xe08>
  16951. {
  16952. /* Half transfer Callback for Memory 1 */
  16953. hdma->XferM1HalfCpltCallback(hdma);
  16954. 8007a74: 687b ldr r3, [r7, #4]
  16955. 8007a76: 6c9b ldr r3, [r3, #72] @ 0x48
  16956. 8007a78: 6878 ldr r0, [r7, #4]
  16957. 8007a7a: 4798 blx r3
  16958. if((ccr_reg & BDMA_CCR_DBM) != 0U)
  16959. 8007a7c: e20a b.n 8007e94 <HAL_DMA_IRQHandler+0xe08>
  16960. }
  16961. }
  16962. /* Current memory buffer used is Memory 1 */
  16963. else
  16964. {
  16965. if(hdma->XferHalfCpltCallback != NULL)
  16966. 8007a7e: 687b ldr r3, [r7, #4]
  16967. 8007a80: 6c1b ldr r3, [r3, #64] @ 0x40
  16968. 8007a82: 2b00 cmp r3, #0
  16969. 8007a84: f000 8206 beq.w 8007e94 <HAL_DMA_IRQHandler+0xe08>
  16970. {
  16971. /* Half transfer Callback for Memory 0 */
  16972. hdma->XferHalfCpltCallback(hdma);
  16973. 8007a88: 687b ldr r3, [r7, #4]
  16974. 8007a8a: 6c1b ldr r3, [r3, #64] @ 0x40
  16975. 8007a8c: 6878 ldr r0, [r7, #4]
  16976. 8007a8e: 4798 blx r3
  16977. if((ccr_reg & BDMA_CCR_DBM) != 0U)
  16978. 8007a90: e200 b.n 8007e94 <HAL_DMA_IRQHandler+0xe08>
  16979. 8007a92: bf00 nop
  16980. 8007a94: 40020010 .word 0x40020010
  16981. 8007a98: 40020028 .word 0x40020028
  16982. 8007a9c: 40020040 .word 0x40020040
  16983. 8007aa0: 40020058 .word 0x40020058
  16984. 8007aa4: 40020070 .word 0x40020070
  16985. 8007aa8: 40020088 .word 0x40020088
  16986. 8007aac: 400200a0 .word 0x400200a0
  16987. 8007ab0: 400200b8 .word 0x400200b8
  16988. 8007ab4: 40020410 .word 0x40020410
  16989. 8007ab8: 40020428 .word 0x40020428
  16990. 8007abc: 40020440 .word 0x40020440
  16991. 8007ac0: 40020458 .word 0x40020458
  16992. 8007ac4: 40020470 .word 0x40020470
  16993. 8007ac8: 40020488 .word 0x40020488
  16994. 8007acc: 400204a0 .word 0x400204a0
  16995. 8007ad0: 400204b8 .word 0x400204b8
  16996. 8007ad4: 58025408 .word 0x58025408
  16997. 8007ad8: 5802541c .word 0x5802541c
  16998. 8007adc: 58025430 .word 0x58025430
  16999. 8007ae0: 58025444 .word 0x58025444
  17000. 8007ae4: 58025458 .word 0x58025458
  17001. 8007ae8: 5802546c .word 0x5802546c
  17002. 8007aec: 58025480 .word 0x58025480
  17003. 8007af0: 58025494 .word 0x58025494
  17004. }
  17005. }
  17006. }
  17007. else
  17008. {
  17009. if((ccr_reg & BDMA_CCR_CIRC) == 0U)
  17010. 8007af4: 693b ldr r3, [r7, #16]
  17011. 8007af6: f003 0320 and.w r3, r3, #32
  17012. 8007afa: 2b00 cmp r3, #0
  17013. 8007afc: d160 bne.n 8007bc0 <HAL_DMA_IRQHandler+0xb34>
  17014. {
  17015. /* Disable the half transfer interrupt */
  17016. __HAL_DMA_DISABLE_IT(hdma, DMA_IT_HT);
  17017. 8007afe: 687b ldr r3, [r7, #4]
  17018. 8007b00: 681b ldr r3, [r3, #0]
  17019. 8007b02: 4a7f ldr r2, [pc, #508] @ (8007d00 <HAL_DMA_IRQHandler+0xc74>)
  17020. 8007b04: 4293 cmp r3, r2
  17021. 8007b06: d04a beq.n 8007b9e <HAL_DMA_IRQHandler+0xb12>
  17022. 8007b08: 687b ldr r3, [r7, #4]
  17023. 8007b0a: 681b ldr r3, [r3, #0]
  17024. 8007b0c: 4a7d ldr r2, [pc, #500] @ (8007d04 <HAL_DMA_IRQHandler+0xc78>)
  17025. 8007b0e: 4293 cmp r3, r2
  17026. 8007b10: d045 beq.n 8007b9e <HAL_DMA_IRQHandler+0xb12>
  17027. 8007b12: 687b ldr r3, [r7, #4]
  17028. 8007b14: 681b ldr r3, [r3, #0]
  17029. 8007b16: 4a7c ldr r2, [pc, #496] @ (8007d08 <HAL_DMA_IRQHandler+0xc7c>)
  17030. 8007b18: 4293 cmp r3, r2
  17031. 8007b1a: d040 beq.n 8007b9e <HAL_DMA_IRQHandler+0xb12>
  17032. 8007b1c: 687b ldr r3, [r7, #4]
  17033. 8007b1e: 681b ldr r3, [r3, #0]
  17034. 8007b20: 4a7a ldr r2, [pc, #488] @ (8007d0c <HAL_DMA_IRQHandler+0xc80>)
  17035. 8007b22: 4293 cmp r3, r2
  17036. 8007b24: d03b beq.n 8007b9e <HAL_DMA_IRQHandler+0xb12>
  17037. 8007b26: 687b ldr r3, [r7, #4]
  17038. 8007b28: 681b ldr r3, [r3, #0]
  17039. 8007b2a: 4a79 ldr r2, [pc, #484] @ (8007d10 <HAL_DMA_IRQHandler+0xc84>)
  17040. 8007b2c: 4293 cmp r3, r2
  17041. 8007b2e: d036 beq.n 8007b9e <HAL_DMA_IRQHandler+0xb12>
  17042. 8007b30: 687b ldr r3, [r7, #4]
  17043. 8007b32: 681b ldr r3, [r3, #0]
  17044. 8007b34: 4a77 ldr r2, [pc, #476] @ (8007d14 <HAL_DMA_IRQHandler+0xc88>)
  17045. 8007b36: 4293 cmp r3, r2
  17046. 8007b38: d031 beq.n 8007b9e <HAL_DMA_IRQHandler+0xb12>
  17047. 8007b3a: 687b ldr r3, [r7, #4]
  17048. 8007b3c: 681b ldr r3, [r3, #0]
  17049. 8007b3e: 4a76 ldr r2, [pc, #472] @ (8007d18 <HAL_DMA_IRQHandler+0xc8c>)
  17050. 8007b40: 4293 cmp r3, r2
  17051. 8007b42: d02c beq.n 8007b9e <HAL_DMA_IRQHandler+0xb12>
  17052. 8007b44: 687b ldr r3, [r7, #4]
  17053. 8007b46: 681b ldr r3, [r3, #0]
  17054. 8007b48: 4a74 ldr r2, [pc, #464] @ (8007d1c <HAL_DMA_IRQHandler+0xc90>)
  17055. 8007b4a: 4293 cmp r3, r2
  17056. 8007b4c: d027 beq.n 8007b9e <HAL_DMA_IRQHandler+0xb12>
  17057. 8007b4e: 687b ldr r3, [r7, #4]
  17058. 8007b50: 681b ldr r3, [r3, #0]
  17059. 8007b52: 4a73 ldr r2, [pc, #460] @ (8007d20 <HAL_DMA_IRQHandler+0xc94>)
  17060. 8007b54: 4293 cmp r3, r2
  17061. 8007b56: d022 beq.n 8007b9e <HAL_DMA_IRQHandler+0xb12>
  17062. 8007b58: 687b ldr r3, [r7, #4]
  17063. 8007b5a: 681b ldr r3, [r3, #0]
  17064. 8007b5c: 4a71 ldr r2, [pc, #452] @ (8007d24 <HAL_DMA_IRQHandler+0xc98>)
  17065. 8007b5e: 4293 cmp r3, r2
  17066. 8007b60: d01d beq.n 8007b9e <HAL_DMA_IRQHandler+0xb12>
  17067. 8007b62: 687b ldr r3, [r7, #4]
  17068. 8007b64: 681b ldr r3, [r3, #0]
  17069. 8007b66: 4a70 ldr r2, [pc, #448] @ (8007d28 <HAL_DMA_IRQHandler+0xc9c>)
  17070. 8007b68: 4293 cmp r3, r2
  17071. 8007b6a: d018 beq.n 8007b9e <HAL_DMA_IRQHandler+0xb12>
  17072. 8007b6c: 687b ldr r3, [r7, #4]
  17073. 8007b6e: 681b ldr r3, [r3, #0]
  17074. 8007b70: 4a6e ldr r2, [pc, #440] @ (8007d2c <HAL_DMA_IRQHandler+0xca0>)
  17075. 8007b72: 4293 cmp r3, r2
  17076. 8007b74: d013 beq.n 8007b9e <HAL_DMA_IRQHandler+0xb12>
  17077. 8007b76: 687b ldr r3, [r7, #4]
  17078. 8007b78: 681b ldr r3, [r3, #0]
  17079. 8007b7a: 4a6d ldr r2, [pc, #436] @ (8007d30 <HAL_DMA_IRQHandler+0xca4>)
  17080. 8007b7c: 4293 cmp r3, r2
  17081. 8007b7e: d00e beq.n 8007b9e <HAL_DMA_IRQHandler+0xb12>
  17082. 8007b80: 687b ldr r3, [r7, #4]
  17083. 8007b82: 681b ldr r3, [r3, #0]
  17084. 8007b84: 4a6b ldr r2, [pc, #428] @ (8007d34 <HAL_DMA_IRQHandler+0xca8>)
  17085. 8007b86: 4293 cmp r3, r2
  17086. 8007b88: d009 beq.n 8007b9e <HAL_DMA_IRQHandler+0xb12>
  17087. 8007b8a: 687b ldr r3, [r7, #4]
  17088. 8007b8c: 681b ldr r3, [r3, #0]
  17089. 8007b8e: 4a6a ldr r2, [pc, #424] @ (8007d38 <HAL_DMA_IRQHandler+0xcac>)
  17090. 8007b90: 4293 cmp r3, r2
  17091. 8007b92: d004 beq.n 8007b9e <HAL_DMA_IRQHandler+0xb12>
  17092. 8007b94: 687b ldr r3, [r7, #4]
  17093. 8007b96: 681b ldr r3, [r3, #0]
  17094. 8007b98: 4a68 ldr r2, [pc, #416] @ (8007d3c <HAL_DMA_IRQHandler+0xcb0>)
  17095. 8007b9a: 4293 cmp r3, r2
  17096. 8007b9c: d108 bne.n 8007bb0 <HAL_DMA_IRQHandler+0xb24>
  17097. 8007b9e: 687b ldr r3, [r7, #4]
  17098. 8007ba0: 681b ldr r3, [r3, #0]
  17099. 8007ba2: 681a ldr r2, [r3, #0]
  17100. 8007ba4: 687b ldr r3, [r7, #4]
  17101. 8007ba6: 681b ldr r3, [r3, #0]
  17102. 8007ba8: f022 0208 bic.w r2, r2, #8
  17103. 8007bac: 601a str r2, [r3, #0]
  17104. 8007bae: e007 b.n 8007bc0 <HAL_DMA_IRQHandler+0xb34>
  17105. 8007bb0: 687b ldr r3, [r7, #4]
  17106. 8007bb2: 681b ldr r3, [r3, #0]
  17107. 8007bb4: 681a ldr r2, [r3, #0]
  17108. 8007bb6: 687b ldr r3, [r7, #4]
  17109. 8007bb8: 681b ldr r3, [r3, #0]
  17110. 8007bba: f022 0204 bic.w r2, r2, #4
  17111. 8007bbe: 601a str r2, [r3, #0]
  17112. }
  17113. /* DMA peripheral state is not updated in Half Transfer */
  17114. /* but in Transfer Complete case */
  17115. if(hdma->XferHalfCpltCallback != NULL)
  17116. 8007bc0: 687b ldr r3, [r7, #4]
  17117. 8007bc2: 6c1b ldr r3, [r3, #64] @ 0x40
  17118. 8007bc4: 2b00 cmp r3, #0
  17119. 8007bc6: f000 8165 beq.w 8007e94 <HAL_DMA_IRQHandler+0xe08>
  17120. {
  17121. /* Half transfer callback */
  17122. hdma->XferHalfCpltCallback(hdma);
  17123. 8007bca: 687b ldr r3, [r7, #4]
  17124. 8007bcc: 6c1b ldr r3, [r3, #64] @ 0x40
  17125. 8007bce: 6878 ldr r0, [r7, #4]
  17126. 8007bd0: 4798 blx r3
  17127. if((ccr_reg & BDMA_CCR_DBM) != 0U)
  17128. 8007bd2: e15f b.n 8007e94 <HAL_DMA_IRQHandler+0xe08>
  17129. }
  17130. }
  17131. }
  17132. /* Transfer Complete Interrupt management ***********************************/
  17133. else if (((tmpisr_bdma & (BDMA_FLAG_TC0 << (hdma->StreamIndex & 0x1FU))) != 0U) && ((ccr_reg & BDMA_CCR_TCIE) != 0U))
  17134. 8007bd4: 687b ldr r3, [r7, #4]
  17135. 8007bd6: 6ddb ldr r3, [r3, #92] @ 0x5c
  17136. 8007bd8: f003 031f and.w r3, r3, #31
  17137. 8007bdc: 2202 movs r2, #2
  17138. 8007bde: 409a lsls r2, r3
  17139. 8007be0: 697b ldr r3, [r7, #20]
  17140. 8007be2: 4013 ands r3, r2
  17141. 8007be4: 2b00 cmp r3, #0
  17142. 8007be6: f000 80c5 beq.w 8007d74 <HAL_DMA_IRQHandler+0xce8>
  17143. 8007bea: 693b ldr r3, [r7, #16]
  17144. 8007bec: f003 0302 and.w r3, r3, #2
  17145. 8007bf0: 2b00 cmp r3, #0
  17146. 8007bf2: f000 80bf beq.w 8007d74 <HAL_DMA_IRQHandler+0xce8>
  17147. {
  17148. /* Clear the transfer complete flag */
  17149. regs_bdma->IFCR = (BDMA_ISR_TCIF0) << (hdma->StreamIndex & 0x1FU);
  17150. 8007bf6: 687b ldr r3, [r7, #4]
  17151. 8007bf8: 6ddb ldr r3, [r3, #92] @ 0x5c
  17152. 8007bfa: f003 031f and.w r3, r3, #31
  17153. 8007bfe: 2202 movs r2, #2
  17154. 8007c00: 409a lsls r2, r3
  17155. 8007c02: 69fb ldr r3, [r7, #28]
  17156. 8007c04: 605a str r2, [r3, #4]
  17157. /* Disable the transfer complete interrupt if the DMA mode is Double Buffering */
  17158. if((ccr_reg & BDMA_CCR_DBM) != 0U)
  17159. 8007c06: 693b ldr r3, [r7, #16]
  17160. 8007c08: f403 4300 and.w r3, r3, #32768 @ 0x8000
  17161. 8007c0c: 2b00 cmp r3, #0
  17162. 8007c0e: d018 beq.n 8007c42 <HAL_DMA_IRQHandler+0xbb6>
  17163. {
  17164. /* Current memory buffer used is Memory 0 */
  17165. if((ccr_reg & BDMA_CCR_CT) == 0U)
  17166. 8007c10: 693b ldr r3, [r7, #16]
  17167. 8007c12: f403 3380 and.w r3, r3, #65536 @ 0x10000
  17168. 8007c16: 2b00 cmp r3, #0
  17169. 8007c18: d109 bne.n 8007c2e <HAL_DMA_IRQHandler+0xba2>
  17170. {
  17171. if(hdma->XferM1CpltCallback != NULL)
  17172. 8007c1a: 687b ldr r3, [r7, #4]
  17173. 8007c1c: 6c5b ldr r3, [r3, #68] @ 0x44
  17174. 8007c1e: 2b00 cmp r3, #0
  17175. 8007c20: f000 813a beq.w 8007e98 <HAL_DMA_IRQHandler+0xe0c>
  17176. {
  17177. /* Transfer complete Callback for Memory 1 */
  17178. hdma->XferM1CpltCallback(hdma);
  17179. 8007c24: 687b ldr r3, [r7, #4]
  17180. 8007c26: 6c5b ldr r3, [r3, #68] @ 0x44
  17181. 8007c28: 6878 ldr r0, [r7, #4]
  17182. 8007c2a: 4798 blx r3
  17183. if((ccr_reg & BDMA_CCR_DBM) != 0U)
  17184. 8007c2c: e134 b.n 8007e98 <HAL_DMA_IRQHandler+0xe0c>
  17185. }
  17186. }
  17187. /* Current memory buffer used is Memory 1 */
  17188. else
  17189. {
  17190. if(hdma->XferCpltCallback != NULL)
  17191. 8007c2e: 687b ldr r3, [r7, #4]
  17192. 8007c30: 6bdb ldr r3, [r3, #60] @ 0x3c
  17193. 8007c32: 2b00 cmp r3, #0
  17194. 8007c34: f000 8130 beq.w 8007e98 <HAL_DMA_IRQHandler+0xe0c>
  17195. {
  17196. /* Transfer complete Callback for Memory 0 */
  17197. hdma->XferCpltCallback(hdma);
  17198. 8007c38: 687b ldr r3, [r7, #4]
  17199. 8007c3a: 6bdb ldr r3, [r3, #60] @ 0x3c
  17200. 8007c3c: 6878 ldr r0, [r7, #4]
  17201. 8007c3e: 4798 blx r3
  17202. if((ccr_reg & BDMA_CCR_DBM) != 0U)
  17203. 8007c40: e12a b.n 8007e98 <HAL_DMA_IRQHandler+0xe0c>
  17204. }
  17205. }
  17206. }
  17207. else
  17208. {
  17209. if((ccr_reg & BDMA_CCR_CIRC) == 0U)
  17210. 8007c42: 693b ldr r3, [r7, #16]
  17211. 8007c44: f003 0320 and.w r3, r3, #32
  17212. 8007c48: 2b00 cmp r3, #0
  17213. 8007c4a: f040 8089 bne.w 8007d60 <HAL_DMA_IRQHandler+0xcd4>
  17214. {
  17215. /* Disable the transfer complete and error interrupt, if the DMA mode is not CIRCULAR */
  17216. __HAL_DMA_DISABLE_IT(hdma, DMA_IT_TE | DMA_IT_TC);
  17217. 8007c4e: 687b ldr r3, [r7, #4]
  17218. 8007c50: 681b ldr r3, [r3, #0]
  17219. 8007c52: 4a2b ldr r2, [pc, #172] @ (8007d00 <HAL_DMA_IRQHandler+0xc74>)
  17220. 8007c54: 4293 cmp r3, r2
  17221. 8007c56: d04a beq.n 8007cee <HAL_DMA_IRQHandler+0xc62>
  17222. 8007c58: 687b ldr r3, [r7, #4]
  17223. 8007c5a: 681b ldr r3, [r3, #0]
  17224. 8007c5c: 4a29 ldr r2, [pc, #164] @ (8007d04 <HAL_DMA_IRQHandler+0xc78>)
  17225. 8007c5e: 4293 cmp r3, r2
  17226. 8007c60: d045 beq.n 8007cee <HAL_DMA_IRQHandler+0xc62>
  17227. 8007c62: 687b ldr r3, [r7, #4]
  17228. 8007c64: 681b ldr r3, [r3, #0]
  17229. 8007c66: 4a28 ldr r2, [pc, #160] @ (8007d08 <HAL_DMA_IRQHandler+0xc7c>)
  17230. 8007c68: 4293 cmp r3, r2
  17231. 8007c6a: d040 beq.n 8007cee <HAL_DMA_IRQHandler+0xc62>
  17232. 8007c6c: 687b ldr r3, [r7, #4]
  17233. 8007c6e: 681b ldr r3, [r3, #0]
  17234. 8007c70: 4a26 ldr r2, [pc, #152] @ (8007d0c <HAL_DMA_IRQHandler+0xc80>)
  17235. 8007c72: 4293 cmp r3, r2
  17236. 8007c74: d03b beq.n 8007cee <HAL_DMA_IRQHandler+0xc62>
  17237. 8007c76: 687b ldr r3, [r7, #4]
  17238. 8007c78: 681b ldr r3, [r3, #0]
  17239. 8007c7a: 4a25 ldr r2, [pc, #148] @ (8007d10 <HAL_DMA_IRQHandler+0xc84>)
  17240. 8007c7c: 4293 cmp r3, r2
  17241. 8007c7e: d036 beq.n 8007cee <HAL_DMA_IRQHandler+0xc62>
  17242. 8007c80: 687b ldr r3, [r7, #4]
  17243. 8007c82: 681b ldr r3, [r3, #0]
  17244. 8007c84: 4a23 ldr r2, [pc, #140] @ (8007d14 <HAL_DMA_IRQHandler+0xc88>)
  17245. 8007c86: 4293 cmp r3, r2
  17246. 8007c88: d031 beq.n 8007cee <HAL_DMA_IRQHandler+0xc62>
  17247. 8007c8a: 687b ldr r3, [r7, #4]
  17248. 8007c8c: 681b ldr r3, [r3, #0]
  17249. 8007c8e: 4a22 ldr r2, [pc, #136] @ (8007d18 <HAL_DMA_IRQHandler+0xc8c>)
  17250. 8007c90: 4293 cmp r3, r2
  17251. 8007c92: d02c beq.n 8007cee <HAL_DMA_IRQHandler+0xc62>
  17252. 8007c94: 687b ldr r3, [r7, #4]
  17253. 8007c96: 681b ldr r3, [r3, #0]
  17254. 8007c98: 4a20 ldr r2, [pc, #128] @ (8007d1c <HAL_DMA_IRQHandler+0xc90>)
  17255. 8007c9a: 4293 cmp r3, r2
  17256. 8007c9c: d027 beq.n 8007cee <HAL_DMA_IRQHandler+0xc62>
  17257. 8007c9e: 687b ldr r3, [r7, #4]
  17258. 8007ca0: 681b ldr r3, [r3, #0]
  17259. 8007ca2: 4a1f ldr r2, [pc, #124] @ (8007d20 <HAL_DMA_IRQHandler+0xc94>)
  17260. 8007ca4: 4293 cmp r3, r2
  17261. 8007ca6: d022 beq.n 8007cee <HAL_DMA_IRQHandler+0xc62>
  17262. 8007ca8: 687b ldr r3, [r7, #4]
  17263. 8007caa: 681b ldr r3, [r3, #0]
  17264. 8007cac: 4a1d ldr r2, [pc, #116] @ (8007d24 <HAL_DMA_IRQHandler+0xc98>)
  17265. 8007cae: 4293 cmp r3, r2
  17266. 8007cb0: d01d beq.n 8007cee <HAL_DMA_IRQHandler+0xc62>
  17267. 8007cb2: 687b ldr r3, [r7, #4]
  17268. 8007cb4: 681b ldr r3, [r3, #0]
  17269. 8007cb6: 4a1c ldr r2, [pc, #112] @ (8007d28 <HAL_DMA_IRQHandler+0xc9c>)
  17270. 8007cb8: 4293 cmp r3, r2
  17271. 8007cba: d018 beq.n 8007cee <HAL_DMA_IRQHandler+0xc62>
  17272. 8007cbc: 687b ldr r3, [r7, #4]
  17273. 8007cbe: 681b ldr r3, [r3, #0]
  17274. 8007cc0: 4a1a ldr r2, [pc, #104] @ (8007d2c <HAL_DMA_IRQHandler+0xca0>)
  17275. 8007cc2: 4293 cmp r3, r2
  17276. 8007cc4: d013 beq.n 8007cee <HAL_DMA_IRQHandler+0xc62>
  17277. 8007cc6: 687b ldr r3, [r7, #4]
  17278. 8007cc8: 681b ldr r3, [r3, #0]
  17279. 8007cca: 4a19 ldr r2, [pc, #100] @ (8007d30 <HAL_DMA_IRQHandler+0xca4>)
  17280. 8007ccc: 4293 cmp r3, r2
  17281. 8007cce: d00e beq.n 8007cee <HAL_DMA_IRQHandler+0xc62>
  17282. 8007cd0: 687b ldr r3, [r7, #4]
  17283. 8007cd2: 681b ldr r3, [r3, #0]
  17284. 8007cd4: 4a17 ldr r2, [pc, #92] @ (8007d34 <HAL_DMA_IRQHandler+0xca8>)
  17285. 8007cd6: 4293 cmp r3, r2
  17286. 8007cd8: d009 beq.n 8007cee <HAL_DMA_IRQHandler+0xc62>
  17287. 8007cda: 687b ldr r3, [r7, #4]
  17288. 8007cdc: 681b ldr r3, [r3, #0]
  17289. 8007cde: 4a16 ldr r2, [pc, #88] @ (8007d38 <HAL_DMA_IRQHandler+0xcac>)
  17290. 8007ce0: 4293 cmp r3, r2
  17291. 8007ce2: d004 beq.n 8007cee <HAL_DMA_IRQHandler+0xc62>
  17292. 8007ce4: 687b ldr r3, [r7, #4]
  17293. 8007ce6: 681b ldr r3, [r3, #0]
  17294. 8007ce8: 4a14 ldr r2, [pc, #80] @ (8007d3c <HAL_DMA_IRQHandler+0xcb0>)
  17295. 8007cea: 4293 cmp r3, r2
  17296. 8007cec: d128 bne.n 8007d40 <HAL_DMA_IRQHandler+0xcb4>
  17297. 8007cee: 687b ldr r3, [r7, #4]
  17298. 8007cf0: 681b ldr r3, [r3, #0]
  17299. 8007cf2: 681a ldr r2, [r3, #0]
  17300. 8007cf4: 687b ldr r3, [r7, #4]
  17301. 8007cf6: 681b ldr r3, [r3, #0]
  17302. 8007cf8: f022 0214 bic.w r2, r2, #20
  17303. 8007cfc: 601a str r2, [r3, #0]
  17304. 8007cfe: e027 b.n 8007d50 <HAL_DMA_IRQHandler+0xcc4>
  17305. 8007d00: 40020010 .word 0x40020010
  17306. 8007d04: 40020028 .word 0x40020028
  17307. 8007d08: 40020040 .word 0x40020040
  17308. 8007d0c: 40020058 .word 0x40020058
  17309. 8007d10: 40020070 .word 0x40020070
  17310. 8007d14: 40020088 .word 0x40020088
  17311. 8007d18: 400200a0 .word 0x400200a0
  17312. 8007d1c: 400200b8 .word 0x400200b8
  17313. 8007d20: 40020410 .word 0x40020410
  17314. 8007d24: 40020428 .word 0x40020428
  17315. 8007d28: 40020440 .word 0x40020440
  17316. 8007d2c: 40020458 .word 0x40020458
  17317. 8007d30: 40020470 .word 0x40020470
  17318. 8007d34: 40020488 .word 0x40020488
  17319. 8007d38: 400204a0 .word 0x400204a0
  17320. 8007d3c: 400204b8 .word 0x400204b8
  17321. 8007d40: 687b ldr r3, [r7, #4]
  17322. 8007d42: 681b ldr r3, [r3, #0]
  17323. 8007d44: 681a ldr r2, [r3, #0]
  17324. 8007d46: 687b ldr r3, [r7, #4]
  17325. 8007d48: 681b ldr r3, [r3, #0]
  17326. 8007d4a: f022 020a bic.w r2, r2, #10
  17327. 8007d4e: 601a str r2, [r3, #0]
  17328. /* Change the DMA state */
  17329. hdma->State = HAL_DMA_STATE_READY;
  17330. 8007d50: 687b ldr r3, [r7, #4]
  17331. 8007d52: 2201 movs r2, #1
  17332. 8007d54: f883 2035 strb.w r2, [r3, #53] @ 0x35
  17333. /* Process Unlocked */
  17334. __HAL_UNLOCK(hdma);
  17335. 8007d58: 687b ldr r3, [r7, #4]
  17336. 8007d5a: 2200 movs r2, #0
  17337. 8007d5c: f883 2034 strb.w r2, [r3, #52] @ 0x34
  17338. }
  17339. if(hdma->XferCpltCallback != NULL)
  17340. 8007d60: 687b ldr r3, [r7, #4]
  17341. 8007d62: 6bdb ldr r3, [r3, #60] @ 0x3c
  17342. 8007d64: 2b00 cmp r3, #0
  17343. 8007d66: f000 8097 beq.w 8007e98 <HAL_DMA_IRQHandler+0xe0c>
  17344. {
  17345. /* Transfer complete callback */
  17346. hdma->XferCpltCallback(hdma);
  17347. 8007d6a: 687b ldr r3, [r7, #4]
  17348. 8007d6c: 6bdb ldr r3, [r3, #60] @ 0x3c
  17349. 8007d6e: 6878 ldr r0, [r7, #4]
  17350. 8007d70: 4798 blx r3
  17351. if((ccr_reg & BDMA_CCR_DBM) != 0U)
  17352. 8007d72: e091 b.n 8007e98 <HAL_DMA_IRQHandler+0xe0c>
  17353. }
  17354. }
  17355. }
  17356. /* Transfer Error Interrupt management **************************************/
  17357. else if (((tmpisr_bdma & (BDMA_FLAG_TE0 << (hdma->StreamIndex & 0x1FU))) != 0U) && ((ccr_reg & BDMA_CCR_TEIE) != 0U))
  17358. 8007d74: 687b ldr r3, [r7, #4]
  17359. 8007d76: 6ddb ldr r3, [r3, #92] @ 0x5c
  17360. 8007d78: f003 031f and.w r3, r3, #31
  17361. 8007d7c: 2208 movs r2, #8
  17362. 8007d7e: 409a lsls r2, r3
  17363. 8007d80: 697b ldr r3, [r7, #20]
  17364. 8007d82: 4013 ands r3, r2
  17365. 8007d84: 2b00 cmp r3, #0
  17366. 8007d86: f000 8088 beq.w 8007e9a <HAL_DMA_IRQHandler+0xe0e>
  17367. 8007d8a: 693b ldr r3, [r7, #16]
  17368. 8007d8c: f003 0308 and.w r3, r3, #8
  17369. 8007d90: 2b00 cmp r3, #0
  17370. 8007d92: f000 8082 beq.w 8007e9a <HAL_DMA_IRQHandler+0xe0e>
  17371. {
  17372. /* When a DMA transfer error occurs */
  17373. /* A hardware clear of its EN bits is performed */
  17374. /* Disable ALL DMA IT */
  17375. __HAL_DMA_DISABLE_IT(hdma, (DMA_IT_TC | DMA_IT_HT | DMA_IT_TE));
  17376. 8007d96: 687b ldr r3, [r7, #4]
  17377. 8007d98: 681b ldr r3, [r3, #0]
  17378. 8007d9a: 4a41 ldr r2, [pc, #260] @ (8007ea0 <HAL_DMA_IRQHandler+0xe14>)
  17379. 8007d9c: 4293 cmp r3, r2
  17380. 8007d9e: d04a beq.n 8007e36 <HAL_DMA_IRQHandler+0xdaa>
  17381. 8007da0: 687b ldr r3, [r7, #4]
  17382. 8007da2: 681b ldr r3, [r3, #0]
  17383. 8007da4: 4a3f ldr r2, [pc, #252] @ (8007ea4 <HAL_DMA_IRQHandler+0xe18>)
  17384. 8007da6: 4293 cmp r3, r2
  17385. 8007da8: d045 beq.n 8007e36 <HAL_DMA_IRQHandler+0xdaa>
  17386. 8007daa: 687b ldr r3, [r7, #4]
  17387. 8007dac: 681b ldr r3, [r3, #0]
  17388. 8007dae: 4a3e ldr r2, [pc, #248] @ (8007ea8 <HAL_DMA_IRQHandler+0xe1c>)
  17389. 8007db0: 4293 cmp r3, r2
  17390. 8007db2: d040 beq.n 8007e36 <HAL_DMA_IRQHandler+0xdaa>
  17391. 8007db4: 687b ldr r3, [r7, #4]
  17392. 8007db6: 681b ldr r3, [r3, #0]
  17393. 8007db8: 4a3c ldr r2, [pc, #240] @ (8007eac <HAL_DMA_IRQHandler+0xe20>)
  17394. 8007dba: 4293 cmp r3, r2
  17395. 8007dbc: d03b beq.n 8007e36 <HAL_DMA_IRQHandler+0xdaa>
  17396. 8007dbe: 687b ldr r3, [r7, #4]
  17397. 8007dc0: 681b ldr r3, [r3, #0]
  17398. 8007dc2: 4a3b ldr r2, [pc, #236] @ (8007eb0 <HAL_DMA_IRQHandler+0xe24>)
  17399. 8007dc4: 4293 cmp r3, r2
  17400. 8007dc6: d036 beq.n 8007e36 <HAL_DMA_IRQHandler+0xdaa>
  17401. 8007dc8: 687b ldr r3, [r7, #4]
  17402. 8007dca: 681b ldr r3, [r3, #0]
  17403. 8007dcc: 4a39 ldr r2, [pc, #228] @ (8007eb4 <HAL_DMA_IRQHandler+0xe28>)
  17404. 8007dce: 4293 cmp r3, r2
  17405. 8007dd0: d031 beq.n 8007e36 <HAL_DMA_IRQHandler+0xdaa>
  17406. 8007dd2: 687b ldr r3, [r7, #4]
  17407. 8007dd4: 681b ldr r3, [r3, #0]
  17408. 8007dd6: 4a38 ldr r2, [pc, #224] @ (8007eb8 <HAL_DMA_IRQHandler+0xe2c>)
  17409. 8007dd8: 4293 cmp r3, r2
  17410. 8007dda: d02c beq.n 8007e36 <HAL_DMA_IRQHandler+0xdaa>
  17411. 8007ddc: 687b ldr r3, [r7, #4]
  17412. 8007dde: 681b ldr r3, [r3, #0]
  17413. 8007de0: 4a36 ldr r2, [pc, #216] @ (8007ebc <HAL_DMA_IRQHandler+0xe30>)
  17414. 8007de2: 4293 cmp r3, r2
  17415. 8007de4: d027 beq.n 8007e36 <HAL_DMA_IRQHandler+0xdaa>
  17416. 8007de6: 687b ldr r3, [r7, #4]
  17417. 8007de8: 681b ldr r3, [r3, #0]
  17418. 8007dea: 4a35 ldr r2, [pc, #212] @ (8007ec0 <HAL_DMA_IRQHandler+0xe34>)
  17419. 8007dec: 4293 cmp r3, r2
  17420. 8007dee: d022 beq.n 8007e36 <HAL_DMA_IRQHandler+0xdaa>
  17421. 8007df0: 687b ldr r3, [r7, #4]
  17422. 8007df2: 681b ldr r3, [r3, #0]
  17423. 8007df4: 4a33 ldr r2, [pc, #204] @ (8007ec4 <HAL_DMA_IRQHandler+0xe38>)
  17424. 8007df6: 4293 cmp r3, r2
  17425. 8007df8: d01d beq.n 8007e36 <HAL_DMA_IRQHandler+0xdaa>
  17426. 8007dfa: 687b ldr r3, [r7, #4]
  17427. 8007dfc: 681b ldr r3, [r3, #0]
  17428. 8007dfe: 4a32 ldr r2, [pc, #200] @ (8007ec8 <HAL_DMA_IRQHandler+0xe3c>)
  17429. 8007e00: 4293 cmp r3, r2
  17430. 8007e02: d018 beq.n 8007e36 <HAL_DMA_IRQHandler+0xdaa>
  17431. 8007e04: 687b ldr r3, [r7, #4]
  17432. 8007e06: 681b ldr r3, [r3, #0]
  17433. 8007e08: 4a30 ldr r2, [pc, #192] @ (8007ecc <HAL_DMA_IRQHandler+0xe40>)
  17434. 8007e0a: 4293 cmp r3, r2
  17435. 8007e0c: d013 beq.n 8007e36 <HAL_DMA_IRQHandler+0xdaa>
  17436. 8007e0e: 687b ldr r3, [r7, #4]
  17437. 8007e10: 681b ldr r3, [r3, #0]
  17438. 8007e12: 4a2f ldr r2, [pc, #188] @ (8007ed0 <HAL_DMA_IRQHandler+0xe44>)
  17439. 8007e14: 4293 cmp r3, r2
  17440. 8007e16: d00e beq.n 8007e36 <HAL_DMA_IRQHandler+0xdaa>
  17441. 8007e18: 687b ldr r3, [r7, #4]
  17442. 8007e1a: 681b ldr r3, [r3, #0]
  17443. 8007e1c: 4a2d ldr r2, [pc, #180] @ (8007ed4 <HAL_DMA_IRQHandler+0xe48>)
  17444. 8007e1e: 4293 cmp r3, r2
  17445. 8007e20: d009 beq.n 8007e36 <HAL_DMA_IRQHandler+0xdaa>
  17446. 8007e22: 687b ldr r3, [r7, #4]
  17447. 8007e24: 681b ldr r3, [r3, #0]
  17448. 8007e26: 4a2c ldr r2, [pc, #176] @ (8007ed8 <HAL_DMA_IRQHandler+0xe4c>)
  17449. 8007e28: 4293 cmp r3, r2
  17450. 8007e2a: d004 beq.n 8007e36 <HAL_DMA_IRQHandler+0xdaa>
  17451. 8007e2c: 687b ldr r3, [r7, #4]
  17452. 8007e2e: 681b ldr r3, [r3, #0]
  17453. 8007e30: 4a2a ldr r2, [pc, #168] @ (8007edc <HAL_DMA_IRQHandler+0xe50>)
  17454. 8007e32: 4293 cmp r3, r2
  17455. 8007e34: d108 bne.n 8007e48 <HAL_DMA_IRQHandler+0xdbc>
  17456. 8007e36: 687b ldr r3, [r7, #4]
  17457. 8007e38: 681b ldr r3, [r3, #0]
  17458. 8007e3a: 681a ldr r2, [r3, #0]
  17459. 8007e3c: 687b ldr r3, [r7, #4]
  17460. 8007e3e: 681b ldr r3, [r3, #0]
  17461. 8007e40: f022 021c bic.w r2, r2, #28
  17462. 8007e44: 601a str r2, [r3, #0]
  17463. 8007e46: e007 b.n 8007e58 <HAL_DMA_IRQHandler+0xdcc>
  17464. 8007e48: 687b ldr r3, [r7, #4]
  17465. 8007e4a: 681b ldr r3, [r3, #0]
  17466. 8007e4c: 681a ldr r2, [r3, #0]
  17467. 8007e4e: 687b ldr r3, [r7, #4]
  17468. 8007e50: 681b ldr r3, [r3, #0]
  17469. 8007e52: f022 020e bic.w r2, r2, #14
  17470. 8007e56: 601a str r2, [r3, #0]
  17471. /* Clear all flags */
  17472. regs_bdma->IFCR = (BDMA_ISR_GIF0) << (hdma->StreamIndex & 0x1FU);
  17473. 8007e58: 687b ldr r3, [r7, #4]
  17474. 8007e5a: 6ddb ldr r3, [r3, #92] @ 0x5c
  17475. 8007e5c: f003 031f and.w r3, r3, #31
  17476. 8007e60: 2201 movs r2, #1
  17477. 8007e62: 409a lsls r2, r3
  17478. 8007e64: 69fb ldr r3, [r7, #28]
  17479. 8007e66: 605a str r2, [r3, #4]
  17480. /* Update error code */
  17481. hdma->ErrorCode = HAL_DMA_ERROR_TE;
  17482. 8007e68: 687b ldr r3, [r7, #4]
  17483. 8007e6a: 2201 movs r2, #1
  17484. 8007e6c: 655a str r2, [r3, #84] @ 0x54
  17485. /* Change the DMA state */
  17486. hdma->State = HAL_DMA_STATE_READY;
  17487. 8007e6e: 687b ldr r3, [r7, #4]
  17488. 8007e70: 2201 movs r2, #1
  17489. 8007e72: f883 2035 strb.w r2, [r3, #53] @ 0x35
  17490. /* Process Unlocked */
  17491. __HAL_UNLOCK(hdma);
  17492. 8007e76: 687b ldr r3, [r7, #4]
  17493. 8007e78: 2200 movs r2, #0
  17494. 8007e7a: f883 2034 strb.w r2, [r3, #52] @ 0x34
  17495. if (hdma->XferErrorCallback != NULL)
  17496. 8007e7e: 687b ldr r3, [r7, #4]
  17497. 8007e80: 6cdb ldr r3, [r3, #76] @ 0x4c
  17498. 8007e82: 2b00 cmp r3, #0
  17499. 8007e84: d009 beq.n 8007e9a <HAL_DMA_IRQHandler+0xe0e>
  17500. {
  17501. /* Transfer error callback */
  17502. hdma->XferErrorCallback(hdma);
  17503. 8007e86: 687b ldr r3, [r7, #4]
  17504. 8007e88: 6cdb ldr r3, [r3, #76] @ 0x4c
  17505. 8007e8a: 6878 ldr r0, [r7, #4]
  17506. 8007e8c: 4798 blx r3
  17507. 8007e8e: e004 b.n 8007e9a <HAL_DMA_IRQHandler+0xe0e>
  17508. return;
  17509. 8007e90: bf00 nop
  17510. 8007e92: e002 b.n 8007e9a <HAL_DMA_IRQHandler+0xe0e>
  17511. if((ccr_reg & BDMA_CCR_DBM) != 0U)
  17512. 8007e94: bf00 nop
  17513. 8007e96: e000 b.n 8007e9a <HAL_DMA_IRQHandler+0xe0e>
  17514. if((ccr_reg & BDMA_CCR_DBM) != 0U)
  17515. 8007e98: bf00 nop
  17516. }
  17517. else
  17518. {
  17519. /* Nothing To Do */
  17520. }
  17521. }
  17522. 8007e9a: 3728 adds r7, #40 @ 0x28
  17523. 8007e9c: 46bd mov sp, r7
  17524. 8007e9e: bd80 pop {r7, pc}
  17525. 8007ea0: 40020010 .word 0x40020010
  17526. 8007ea4: 40020028 .word 0x40020028
  17527. 8007ea8: 40020040 .word 0x40020040
  17528. 8007eac: 40020058 .word 0x40020058
  17529. 8007eb0: 40020070 .word 0x40020070
  17530. 8007eb4: 40020088 .word 0x40020088
  17531. 8007eb8: 400200a0 .word 0x400200a0
  17532. 8007ebc: 400200b8 .word 0x400200b8
  17533. 8007ec0: 40020410 .word 0x40020410
  17534. 8007ec4: 40020428 .word 0x40020428
  17535. 8007ec8: 40020440 .word 0x40020440
  17536. 8007ecc: 40020458 .word 0x40020458
  17537. 8007ed0: 40020470 .word 0x40020470
  17538. 8007ed4: 40020488 .word 0x40020488
  17539. 8007ed8: 400204a0 .word 0x400204a0
  17540. 8007edc: 400204b8 .word 0x400204b8
  17541. 08007ee0 <DMA_CalcBaseAndBitshift>:
  17542. * @param hdma: pointer to a DMA_HandleTypeDef structure that contains
  17543. * the configuration information for the specified DMA Stream.
  17544. * @retval Stream base address
  17545. */
  17546. static uint32_t DMA_CalcBaseAndBitshift(DMA_HandleTypeDef *hdma)
  17547. {
  17548. 8007ee0: b480 push {r7}
  17549. 8007ee2: b085 sub sp, #20
  17550. 8007ee4: af00 add r7, sp, #0
  17551. 8007ee6: 6078 str r0, [r7, #4]
  17552. if(IS_DMA_STREAM_INSTANCE(hdma->Instance) != 0U) /* DMA1 or DMA2 instance */
  17553. 8007ee8: 687b ldr r3, [r7, #4]
  17554. 8007eea: 681b ldr r3, [r3, #0]
  17555. 8007eec: 4a42 ldr r2, [pc, #264] @ (8007ff8 <DMA_CalcBaseAndBitshift+0x118>)
  17556. 8007eee: 4293 cmp r3, r2
  17557. 8007ef0: d04a beq.n 8007f88 <DMA_CalcBaseAndBitshift+0xa8>
  17558. 8007ef2: 687b ldr r3, [r7, #4]
  17559. 8007ef4: 681b ldr r3, [r3, #0]
  17560. 8007ef6: 4a41 ldr r2, [pc, #260] @ (8007ffc <DMA_CalcBaseAndBitshift+0x11c>)
  17561. 8007ef8: 4293 cmp r3, r2
  17562. 8007efa: d045 beq.n 8007f88 <DMA_CalcBaseAndBitshift+0xa8>
  17563. 8007efc: 687b ldr r3, [r7, #4]
  17564. 8007efe: 681b ldr r3, [r3, #0]
  17565. 8007f00: 4a3f ldr r2, [pc, #252] @ (8008000 <DMA_CalcBaseAndBitshift+0x120>)
  17566. 8007f02: 4293 cmp r3, r2
  17567. 8007f04: d040 beq.n 8007f88 <DMA_CalcBaseAndBitshift+0xa8>
  17568. 8007f06: 687b ldr r3, [r7, #4]
  17569. 8007f08: 681b ldr r3, [r3, #0]
  17570. 8007f0a: 4a3e ldr r2, [pc, #248] @ (8008004 <DMA_CalcBaseAndBitshift+0x124>)
  17571. 8007f0c: 4293 cmp r3, r2
  17572. 8007f0e: d03b beq.n 8007f88 <DMA_CalcBaseAndBitshift+0xa8>
  17573. 8007f10: 687b ldr r3, [r7, #4]
  17574. 8007f12: 681b ldr r3, [r3, #0]
  17575. 8007f14: 4a3c ldr r2, [pc, #240] @ (8008008 <DMA_CalcBaseAndBitshift+0x128>)
  17576. 8007f16: 4293 cmp r3, r2
  17577. 8007f18: d036 beq.n 8007f88 <DMA_CalcBaseAndBitshift+0xa8>
  17578. 8007f1a: 687b ldr r3, [r7, #4]
  17579. 8007f1c: 681b ldr r3, [r3, #0]
  17580. 8007f1e: 4a3b ldr r2, [pc, #236] @ (800800c <DMA_CalcBaseAndBitshift+0x12c>)
  17581. 8007f20: 4293 cmp r3, r2
  17582. 8007f22: d031 beq.n 8007f88 <DMA_CalcBaseAndBitshift+0xa8>
  17583. 8007f24: 687b ldr r3, [r7, #4]
  17584. 8007f26: 681b ldr r3, [r3, #0]
  17585. 8007f28: 4a39 ldr r2, [pc, #228] @ (8008010 <DMA_CalcBaseAndBitshift+0x130>)
  17586. 8007f2a: 4293 cmp r3, r2
  17587. 8007f2c: d02c beq.n 8007f88 <DMA_CalcBaseAndBitshift+0xa8>
  17588. 8007f2e: 687b ldr r3, [r7, #4]
  17589. 8007f30: 681b ldr r3, [r3, #0]
  17590. 8007f32: 4a38 ldr r2, [pc, #224] @ (8008014 <DMA_CalcBaseAndBitshift+0x134>)
  17591. 8007f34: 4293 cmp r3, r2
  17592. 8007f36: d027 beq.n 8007f88 <DMA_CalcBaseAndBitshift+0xa8>
  17593. 8007f38: 687b ldr r3, [r7, #4]
  17594. 8007f3a: 681b ldr r3, [r3, #0]
  17595. 8007f3c: 4a36 ldr r2, [pc, #216] @ (8008018 <DMA_CalcBaseAndBitshift+0x138>)
  17596. 8007f3e: 4293 cmp r3, r2
  17597. 8007f40: d022 beq.n 8007f88 <DMA_CalcBaseAndBitshift+0xa8>
  17598. 8007f42: 687b ldr r3, [r7, #4]
  17599. 8007f44: 681b ldr r3, [r3, #0]
  17600. 8007f46: 4a35 ldr r2, [pc, #212] @ (800801c <DMA_CalcBaseAndBitshift+0x13c>)
  17601. 8007f48: 4293 cmp r3, r2
  17602. 8007f4a: d01d beq.n 8007f88 <DMA_CalcBaseAndBitshift+0xa8>
  17603. 8007f4c: 687b ldr r3, [r7, #4]
  17604. 8007f4e: 681b ldr r3, [r3, #0]
  17605. 8007f50: 4a33 ldr r2, [pc, #204] @ (8008020 <DMA_CalcBaseAndBitshift+0x140>)
  17606. 8007f52: 4293 cmp r3, r2
  17607. 8007f54: d018 beq.n 8007f88 <DMA_CalcBaseAndBitshift+0xa8>
  17608. 8007f56: 687b ldr r3, [r7, #4]
  17609. 8007f58: 681b ldr r3, [r3, #0]
  17610. 8007f5a: 4a32 ldr r2, [pc, #200] @ (8008024 <DMA_CalcBaseAndBitshift+0x144>)
  17611. 8007f5c: 4293 cmp r3, r2
  17612. 8007f5e: d013 beq.n 8007f88 <DMA_CalcBaseAndBitshift+0xa8>
  17613. 8007f60: 687b ldr r3, [r7, #4]
  17614. 8007f62: 681b ldr r3, [r3, #0]
  17615. 8007f64: 4a30 ldr r2, [pc, #192] @ (8008028 <DMA_CalcBaseAndBitshift+0x148>)
  17616. 8007f66: 4293 cmp r3, r2
  17617. 8007f68: d00e beq.n 8007f88 <DMA_CalcBaseAndBitshift+0xa8>
  17618. 8007f6a: 687b ldr r3, [r7, #4]
  17619. 8007f6c: 681b ldr r3, [r3, #0]
  17620. 8007f6e: 4a2f ldr r2, [pc, #188] @ (800802c <DMA_CalcBaseAndBitshift+0x14c>)
  17621. 8007f70: 4293 cmp r3, r2
  17622. 8007f72: d009 beq.n 8007f88 <DMA_CalcBaseAndBitshift+0xa8>
  17623. 8007f74: 687b ldr r3, [r7, #4]
  17624. 8007f76: 681b ldr r3, [r3, #0]
  17625. 8007f78: 4a2d ldr r2, [pc, #180] @ (8008030 <DMA_CalcBaseAndBitshift+0x150>)
  17626. 8007f7a: 4293 cmp r3, r2
  17627. 8007f7c: d004 beq.n 8007f88 <DMA_CalcBaseAndBitshift+0xa8>
  17628. 8007f7e: 687b ldr r3, [r7, #4]
  17629. 8007f80: 681b ldr r3, [r3, #0]
  17630. 8007f82: 4a2c ldr r2, [pc, #176] @ (8008034 <DMA_CalcBaseAndBitshift+0x154>)
  17631. 8007f84: 4293 cmp r3, r2
  17632. 8007f86: d101 bne.n 8007f8c <DMA_CalcBaseAndBitshift+0xac>
  17633. 8007f88: 2301 movs r3, #1
  17634. 8007f8a: e000 b.n 8007f8e <DMA_CalcBaseAndBitshift+0xae>
  17635. 8007f8c: 2300 movs r3, #0
  17636. 8007f8e: 2b00 cmp r3, #0
  17637. 8007f90: d024 beq.n 8007fdc <DMA_CalcBaseAndBitshift+0xfc>
  17638. {
  17639. uint32_t stream_number = (((uint32_t)((uint32_t*)hdma->Instance) & 0xFFU) - 16U) / 24U;
  17640. 8007f92: 687b ldr r3, [r7, #4]
  17641. 8007f94: 681b ldr r3, [r3, #0]
  17642. 8007f96: b2db uxtb r3, r3
  17643. 8007f98: 3b10 subs r3, #16
  17644. 8007f9a: 4a27 ldr r2, [pc, #156] @ (8008038 <DMA_CalcBaseAndBitshift+0x158>)
  17645. 8007f9c: fba2 2303 umull r2, r3, r2, r3
  17646. 8007fa0: 091b lsrs r3, r3, #4
  17647. 8007fa2: 60fb str r3, [r7, #12]
  17648. /* lookup table for necessary bitshift of flags within status registers */
  17649. static const uint8_t flagBitshiftOffset[8U] = {0U, 6U, 16U, 22U, 0U, 6U, 16U, 22U};
  17650. hdma->StreamIndex = flagBitshiftOffset[stream_number & 0x7U];
  17651. 8007fa4: 68fb ldr r3, [r7, #12]
  17652. 8007fa6: f003 0307 and.w r3, r3, #7
  17653. 8007faa: 4a24 ldr r2, [pc, #144] @ (800803c <DMA_CalcBaseAndBitshift+0x15c>)
  17654. 8007fac: 5cd3 ldrb r3, [r2, r3]
  17655. 8007fae: 461a mov r2, r3
  17656. 8007fb0: 687b ldr r3, [r7, #4]
  17657. 8007fb2: 65da str r2, [r3, #92] @ 0x5c
  17658. if (stream_number > 3U)
  17659. 8007fb4: 68fb ldr r3, [r7, #12]
  17660. 8007fb6: 2b03 cmp r3, #3
  17661. 8007fb8: d908 bls.n 8007fcc <DMA_CalcBaseAndBitshift+0xec>
  17662. {
  17663. /* return pointer to HISR and HIFCR */
  17664. hdma->StreamBaseAddress = (((uint32_t)((uint32_t*)hdma->Instance) & (uint32_t)(~0x3FFU)) + 4U);
  17665. 8007fba: 687b ldr r3, [r7, #4]
  17666. 8007fbc: 681b ldr r3, [r3, #0]
  17667. 8007fbe: 461a mov r2, r3
  17668. 8007fc0: 4b1f ldr r3, [pc, #124] @ (8008040 <DMA_CalcBaseAndBitshift+0x160>)
  17669. 8007fc2: 4013 ands r3, r2
  17670. 8007fc4: 1d1a adds r2, r3, #4
  17671. 8007fc6: 687b ldr r3, [r7, #4]
  17672. 8007fc8: 659a str r2, [r3, #88] @ 0x58
  17673. 8007fca: e00d b.n 8007fe8 <DMA_CalcBaseAndBitshift+0x108>
  17674. }
  17675. else
  17676. {
  17677. /* return pointer to LISR and LIFCR */
  17678. hdma->StreamBaseAddress = ((uint32_t)((uint32_t*)hdma->Instance) & (uint32_t)(~0x3FFU));
  17679. 8007fcc: 687b ldr r3, [r7, #4]
  17680. 8007fce: 681b ldr r3, [r3, #0]
  17681. 8007fd0: 461a mov r2, r3
  17682. 8007fd2: 4b1b ldr r3, [pc, #108] @ (8008040 <DMA_CalcBaseAndBitshift+0x160>)
  17683. 8007fd4: 4013 ands r3, r2
  17684. 8007fd6: 687a ldr r2, [r7, #4]
  17685. 8007fd8: 6593 str r3, [r2, #88] @ 0x58
  17686. 8007fda: e005 b.n 8007fe8 <DMA_CalcBaseAndBitshift+0x108>
  17687. }
  17688. }
  17689. else /* BDMA instance(s) */
  17690. {
  17691. /* return pointer to ISR and IFCR */
  17692. hdma->StreamBaseAddress = ((uint32_t)((uint32_t*)hdma->Instance) & (uint32_t)(~0xFFU));
  17693. 8007fdc: 687b ldr r3, [r7, #4]
  17694. 8007fde: 681b ldr r3, [r3, #0]
  17695. 8007fe0: f023 02ff bic.w r2, r3, #255 @ 0xff
  17696. 8007fe4: 687b ldr r3, [r7, #4]
  17697. 8007fe6: 659a str r2, [r3, #88] @ 0x58
  17698. }
  17699. return hdma->StreamBaseAddress;
  17700. 8007fe8: 687b ldr r3, [r7, #4]
  17701. 8007fea: 6d9b ldr r3, [r3, #88] @ 0x58
  17702. }
  17703. 8007fec: 4618 mov r0, r3
  17704. 8007fee: 3714 adds r7, #20
  17705. 8007ff0: 46bd mov sp, r7
  17706. 8007ff2: f85d 7b04 ldr.w r7, [sp], #4
  17707. 8007ff6: 4770 bx lr
  17708. 8007ff8: 40020010 .word 0x40020010
  17709. 8007ffc: 40020028 .word 0x40020028
  17710. 8008000: 40020040 .word 0x40020040
  17711. 8008004: 40020058 .word 0x40020058
  17712. 8008008: 40020070 .word 0x40020070
  17713. 800800c: 40020088 .word 0x40020088
  17714. 8008010: 400200a0 .word 0x400200a0
  17715. 8008014: 400200b8 .word 0x400200b8
  17716. 8008018: 40020410 .word 0x40020410
  17717. 800801c: 40020428 .word 0x40020428
  17718. 8008020: 40020440 .word 0x40020440
  17719. 8008024: 40020458 .word 0x40020458
  17720. 8008028: 40020470 .word 0x40020470
  17721. 800802c: 40020488 .word 0x40020488
  17722. 8008030: 400204a0 .word 0x400204a0
  17723. 8008034: 400204b8 .word 0x400204b8
  17724. 8008038: aaaaaaab .word 0xaaaaaaab
  17725. 800803c: 08031a9c .word 0x08031a9c
  17726. 8008040: fffffc00 .word 0xfffffc00
  17727. 08008044 <DMA_CheckFifoParam>:
  17728. * @param hdma: pointer to a DMA_HandleTypeDef structure that contains
  17729. * the configuration information for the specified DMA Stream.
  17730. * @retval HAL status
  17731. */
  17732. static HAL_StatusTypeDef DMA_CheckFifoParam(DMA_HandleTypeDef *hdma)
  17733. {
  17734. 8008044: b480 push {r7}
  17735. 8008046: b085 sub sp, #20
  17736. 8008048: af00 add r7, sp, #0
  17737. 800804a: 6078 str r0, [r7, #4]
  17738. HAL_StatusTypeDef status = HAL_OK;
  17739. 800804c: 2300 movs r3, #0
  17740. 800804e: 73fb strb r3, [r7, #15]
  17741. /* Memory Data size equal to Byte */
  17742. if (hdma->Init.MemDataAlignment == DMA_MDATAALIGN_BYTE)
  17743. 8008050: 687b ldr r3, [r7, #4]
  17744. 8008052: 699b ldr r3, [r3, #24]
  17745. 8008054: 2b00 cmp r3, #0
  17746. 8008056: d120 bne.n 800809a <DMA_CheckFifoParam+0x56>
  17747. {
  17748. switch (hdma->Init.FIFOThreshold)
  17749. 8008058: 687b ldr r3, [r7, #4]
  17750. 800805a: 6a9b ldr r3, [r3, #40] @ 0x28
  17751. 800805c: 2b03 cmp r3, #3
  17752. 800805e: d858 bhi.n 8008112 <DMA_CheckFifoParam+0xce>
  17753. 8008060: a201 add r2, pc, #4 @ (adr r2, 8008068 <DMA_CheckFifoParam+0x24>)
  17754. 8008062: f852 f023 ldr.w pc, [r2, r3, lsl #2]
  17755. 8008066: bf00 nop
  17756. 8008068: 08008079 .word 0x08008079
  17757. 800806c: 0800808b .word 0x0800808b
  17758. 8008070: 08008079 .word 0x08008079
  17759. 8008074: 08008113 .word 0x08008113
  17760. {
  17761. case DMA_FIFO_THRESHOLD_1QUARTERFULL:
  17762. case DMA_FIFO_THRESHOLD_3QUARTERSFULL:
  17763. if ((hdma->Init.MemBurst & DMA_SxCR_MBURST_1) == DMA_SxCR_MBURST_1)
  17764. 8008078: 687b ldr r3, [r7, #4]
  17765. 800807a: 6adb ldr r3, [r3, #44] @ 0x2c
  17766. 800807c: f003 7380 and.w r3, r3, #16777216 @ 0x1000000
  17767. 8008080: 2b00 cmp r3, #0
  17768. 8008082: d048 beq.n 8008116 <DMA_CheckFifoParam+0xd2>
  17769. {
  17770. status = HAL_ERROR;
  17771. 8008084: 2301 movs r3, #1
  17772. 8008086: 73fb strb r3, [r7, #15]
  17773. }
  17774. break;
  17775. 8008088: e045 b.n 8008116 <DMA_CheckFifoParam+0xd2>
  17776. case DMA_FIFO_THRESHOLD_HALFFULL:
  17777. if (hdma->Init.MemBurst == DMA_MBURST_INC16)
  17778. 800808a: 687b ldr r3, [r7, #4]
  17779. 800808c: 6adb ldr r3, [r3, #44] @ 0x2c
  17780. 800808e: f1b3 7fc0 cmp.w r3, #25165824 @ 0x1800000
  17781. 8008092: d142 bne.n 800811a <DMA_CheckFifoParam+0xd6>
  17782. {
  17783. status = HAL_ERROR;
  17784. 8008094: 2301 movs r3, #1
  17785. 8008096: 73fb strb r3, [r7, #15]
  17786. }
  17787. break;
  17788. 8008098: e03f b.n 800811a <DMA_CheckFifoParam+0xd6>
  17789. break;
  17790. }
  17791. }
  17792. /* Memory Data size equal to Half-Word */
  17793. else if (hdma->Init.MemDataAlignment == DMA_MDATAALIGN_HALFWORD)
  17794. 800809a: 687b ldr r3, [r7, #4]
  17795. 800809c: 699b ldr r3, [r3, #24]
  17796. 800809e: f5b3 5f00 cmp.w r3, #8192 @ 0x2000
  17797. 80080a2: d123 bne.n 80080ec <DMA_CheckFifoParam+0xa8>
  17798. {
  17799. switch (hdma->Init.FIFOThreshold)
  17800. 80080a4: 687b ldr r3, [r7, #4]
  17801. 80080a6: 6a9b ldr r3, [r3, #40] @ 0x28
  17802. 80080a8: 2b03 cmp r3, #3
  17803. 80080aa: d838 bhi.n 800811e <DMA_CheckFifoParam+0xda>
  17804. 80080ac: a201 add r2, pc, #4 @ (adr r2, 80080b4 <DMA_CheckFifoParam+0x70>)
  17805. 80080ae: f852 f023 ldr.w pc, [r2, r3, lsl #2]
  17806. 80080b2: bf00 nop
  17807. 80080b4: 080080c5 .word 0x080080c5
  17808. 80080b8: 080080cb .word 0x080080cb
  17809. 80080bc: 080080c5 .word 0x080080c5
  17810. 80080c0: 080080dd .word 0x080080dd
  17811. {
  17812. case DMA_FIFO_THRESHOLD_1QUARTERFULL:
  17813. case DMA_FIFO_THRESHOLD_3QUARTERSFULL:
  17814. status = HAL_ERROR;
  17815. 80080c4: 2301 movs r3, #1
  17816. 80080c6: 73fb strb r3, [r7, #15]
  17817. break;
  17818. 80080c8: e030 b.n 800812c <DMA_CheckFifoParam+0xe8>
  17819. case DMA_FIFO_THRESHOLD_HALFFULL:
  17820. if ((hdma->Init.MemBurst & DMA_SxCR_MBURST_1) == DMA_SxCR_MBURST_1)
  17821. 80080ca: 687b ldr r3, [r7, #4]
  17822. 80080cc: 6adb ldr r3, [r3, #44] @ 0x2c
  17823. 80080ce: f003 7380 and.w r3, r3, #16777216 @ 0x1000000
  17824. 80080d2: 2b00 cmp r3, #0
  17825. 80080d4: d025 beq.n 8008122 <DMA_CheckFifoParam+0xde>
  17826. {
  17827. status = HAL_ERROR;
  17828. 80080d6: 2301 movs r3, #1
  17829. 80080d8: 73fb strb r3, [r7, #15]
  17830. }
  17831. break;
  17832. 80080da: e022 b.n 8008122 <DMA_CheckFifoParam+0xde>
  17833. case DMA_FIFO_THRESHOLD_FULL:
  17834. if (hdma->Init.MemBurst == DMA_MBURST_INC16)
  17835. 80080dc: 687b ldr r3, [r7, #4]
  17836. 80080de: 6adb ldr r3, [r3, #44] @ 0x2c
  17837. 80080e0: f1b3 7fc0 cmp.w r3, #25165824 @ 0x1800000
  17838. 80080e4: d11f bne.n 8008126 <DMA_CheckFifoParam+0xe2>
  17839. {
  17840. status = HAL_ERROR;
  17841. 80080e6: 2301 movs r3, #1
  17842. 80080e8: 73fb strb r3, [r7, #15]
  17843. }
  17844. break;
  17845. 80080ea: e01c b.n 8008126 <DMA_CheckFifoParam+0xe2>
  17846. }
  17847. /* Memory Data size equal to Word */
  17848. else
  17849. {
  17850. switch (hdma->Init.FIFOThreshold)
  17851. 80080ec: 687b ldr r3, [r7, #4]
  17852. 80080ee: 6a9b ldr r3, [r3, #40] @ 0x28
  17853. 80080f0: 2b02 cmp r3, #2
  17854. 80080f2: d902 bls.n 80080fa <DMA_CheckFifoParam+0xb6>
  17855. 80080f4: 2b03 cmp r3, #3
  17856. 80080f6: d003 beq.n 8008100 <DMA_CheckFifoParam+0xbc>
  17857. status = HAL_ERROR;
  17858. }
  17859. break;
  17860. default:
  17861. break;
  17862. 80080f8: e018 b.n 800812c <DMA_CheckFifoParam+0xe8>
  17863. status = HAL_ERROR;
  17864. 80080fa: 2301 movs r3, #1
  17865. 80080fc: 73fb strb r3, [r7, #15]
  17866. break;
  17867. 80080fe: e015 b.n 800812c <DMA_CheckFifoParam+0xe8>
  17868. if ((hdma->Init.MemBurst & DMA_SxCR_MBURST_1) == DMA_SxCR_MBURST_1)
  17869. 8008100: 687b ldr r3, [r7, #4]
  17870. 8008102: 6adb ldr r3, [r3, #44] @ 0x2c
  17871. 8008104: f003 7380 and.w r3, r3, #16777216 @ 0x1000000
  17872. 8008108: 2b00 cmp r3, #0
  17873. 800810a: d00e beq.n 800812a <DMA_CheckFifoParam+0xe6>
  17874. status = HAL_ERROR;
  17875. 800810c: 2301 movs r3, #1
  17876. 800810e: 73fb strb r3, [r7, #15]
  17877. break;
  17878. 8008110: e00b b.n 800812a <DMA_CheckFifoParam+0xe6>
  17879. break;
  17880. 8008112: bf00 nop
  17881. 8008114: e00a b.n 800812c <DMA_CheckFifoParam+0xe8>
  17882. break;
  17883. 8008116: bf00 nop
  17884. 8008118: e008 b.n 800812c <DMA_CheckFifoParam+0xe8>
  17885. break;
  17886. 800811a: bf00 nop
  17887. 800811c: e006 b.n 800812c <DMA_CheckFifoParam+0xe8>
  17888. break;
  17889. 800811e: bf00 nop
  17890. 8008120: e004 b.n 800812c <DMA_CheckFifoParam+0xe8>
  17891. break;
  17892. 8008122: bf00 nop
  17893. 8008124: e002 b.n 800812c <DMA_CheckFifoParam+0xe8>
  17894. break;
  17895. 8008126: bf00 nop
  17896. 8008128: e000 b.n 800812c <DMA_CheckFifoParam+0xe8>
  17897. break;
  17898. 800812a: bf00 nop
  17899. }
  17900. }
  17901. return status;
  17902. 800812c: 7bfb ldrb r3, [r7, #15]
  17903. }
  17904. 800812e: 4618 mov r0, r3
  17905. 8008130: 3714 adds r7, #20
  17906. 8008132: 46bd mov sp, r7
  17907. 8008134: f85d 7b04 ldr.w r7, [sp], #4
  17908. 8008138: 4770 bx lr
  17909. 800813a: bf00 nop
  17910. 0800813c <DMA_CalcDMAMUXChannelBaseAndMask>:
  17911. * @param hdma: pointer to a DMA_HandleTypeDef structure that contains
  17912. * the configuration information for the specified DMA Stream.
  17913. * @retval HAL status
  17914. */
  17915. static void DMA_CalcDMAMUXChannelBaseAndMask(DMA_HandleTypeDef *hdma)
  17916. {
  17917. 800813c: b480 push {r7}
  17918. 800813e: b085 sub sp, #20
  17919. 8008140: af00 add r7, sp, #0
  17920. 8008142: 6078 str r0, [r7, #4]
  17921. uint32_t stream_number;
  17922. uint32_t stream_baseaddress = (uint32_t)((uint32_t*)hdma->Instance);
  17923. 8008144: 687b ldr r3, [r7, #4]
  17924. 8008146: 681b ldr r3, [r3, #0]
  17925. 8008148: 60bb str r3, [r7, #8]
  17926. if(IS_BDMA_CHANNEL_DMAMUX_INSTANCE(hdma->Instance) != 0U)
  17927. 800814a: 687b ldr r3, [r7, #4]
  17928. 800814c: 681b ldr r3, [r3, #0]
  17929. 800814e: 4a38 ldr r2, [pc, #224] @ (8008230 <DMA_CalcDMAMUXChannelBaseAndMask+0xf4>)
  17930. 8008150: 4293 cmp r3, r2
  17931. 8008152: d022 beq.n 800819a <DMA_CalcDMAMUXChannelBaseAndMask+0x5e>
  17932. 8008154: 687b ldr r3, [r7, #4]
  17933. 8008156: 681b ldr r3, [r3, #0]
  17934. 8008158: 4a36 ldr r2, [pc, #216] @ (8008234 <DMA_CalcDMAMUXChannelBaseAndMask+0xf8>)
  17935. 800815a: 4293 cmp r3, r2
  17936. 800815c: d01d beq.n 800819a <DMA_CalcDMAMUXChannelBaseAndMask+0x5e>
  17937. 800815e: 687b ldr r3, [r7, #4]
  17938. 8008160: 681b ldr r3, [r3, #0]
  17939. 8008162: 4a35 ldr r2, [pc, #212] @ (8008238 <DMA_CalcDMAMUXChannelBaseAndMask+0xfc>)
  17940. 8008164: 4293 cmp r3, r2
  17941. 8008166: d018 beq.n 800819a <DMA_CalcDMAMUXChannelBaseAndMask+0x5e>
  17942. 8008168: 687b ldr r3, [r7, #4]
  17943. 800816a: 681b ldr r3, [r3, #0]
  17944. 800816c: 4a33 ldr r2, [pc, #204] @ (800823c <DMA_CalcDMAMUXChannelBaseAndMask+0x100>)
  17945. 800816e: 4293 cmp r3, r2
  17946. 8008170: d013 beq.n 800819a <DMA_CalcDMAMUXChannelBaseAndMask+0x5e>
  17947. 8008172: 687b ldr r3, [r7, #4]
  17948. 8008174: 681b ldr r3, [r3, #0]
  17949. 8008176: 4a32 ldr r2, [pc, #200] @ (8008240 <DMA_CalcDMAMUXChannelBaseAndMask+0x104>)
  17950. 8008178: 4293 cmp r3, r2
  17951. 800817a: d00e beq.n 800819a <DMA_CalcDMAMUXChannelBaseAndMask+0x5e>
  17952. 800817c: 687b ldr r3, [r7, #4]
  17953. 800817e: 681b ldr r3, [r3, #0]
  17954. 8008180: 4a30 ldr r2, [pc, #192] @ (8008244 <DMA_CalcDMAMUXChannelBaseAndMask+0x108>)
  17955. 8008182: 4293 cmp r3, r2
  17956. 8008184: d009 beq.n 800819a <DMA_CalcDMAMUXChannelBaseAndMask+0x5e>
  17957. 8008186: 687b ldr r3, [r7, #4]
  17958. 8008188: 681b ldr r3, [r3, #0]
  17959. 800818a: 4a2f ldr r2, [pc, #188] @ (8008248 <DMA_CalcDMAMUXChannelBaseAndMask+0x10c>)
  17960. 800818c: 4293 cmp r3, r2
  17961. 800818e: d004 beq.n 800819a <DMA_CalcDMAMUXChannelBaseAndMask+0x5e>
  17962. 8008190: 687b ldr r3, [r7, #4]
  17963. 8008192: 681b ldr r3, [r3, #0]
  17964. 8008194: 4a2d ldr r2, [pc, #180] @ (800824c <DMA_CalcDMAMUXChannelBaseAndMask+0x110>)
  17965. 8008196: 4293 cmp r3, r2
  17966. 8008198: d101 bne.n 800819e <DMA_CalcDMAMUXChannelBaseAndMask+0x62>
  17967. 800819a: 2301 movs r3, #1
  17968. 800819c: e000 b.n 80081a0 <DMA_CalcDMAMUXChannelBaseAndMask+0x64>
  17969. 800819e: 2300 movs r3, #0
  17970. 80081a0: 2b00 cmp r3, #0
  17971. 80081a2: d01a beq.n 80081da <DMA_CalcDMAMUXChannelBaseAndMask+0x9e>
  17972. {
  17973. /* BDMA Channels are connected to DMAMUX2 channels */
  17974. stream_number = (((uint32_t)((uint32_t*)hdma->Instance) & 0xFFU) - 8U) / 20U;
  17975. 80081a4: 687b ldr r3, [r7, #4]
  17976. 80081a6: 681b ldr r3, [r3, #0]
  17977. 80081a8: b2db uxtb r3, r3
  17978. 80081aa: 3b08 subs r3, #8
  17979. 80081ac: 4a28 ldr r2, [pc, #160] @ (8008250 <DMA_CalcDMAMUXChannelBaseAndMask+0x114>)
  17980. 80081ae: fba2 2303 umull r2, r3, r2, r3
  17981. 80081b2: 091b lsrs r3, r3, #4
  17982. 80081b4: 60fb str r3, [r7, #12]
  17983. hdma->DMAmuxChannel = (DMAMUX_Channel_TypeDef *)((uint32_t)(((uint32_t)DMAMUX2_Channel0) + (stream_number * 4U)));
  17984. 80081b6: 68fa ldr r2, [r7, #12]
  17985. 80081b8: 4b26 ldr r3, [pc, #152] @ (8008254 <DMA_CalcDMAMUXChannelBaseAndMask+0x118>)
  17986. 80081ba: 4413 add r3, r2
  17987. 80081bc: 009b lsls r3, r3, #2
  17988. 80081be: 461a mov r2, r3
  17989. 80081c0: 687b ldr r3, [r7, #4]
  17990. 80081c2: 661a str r2, [r3, #96] @ 0x60
  17991. hdma->DMAmuxChannelStatus = DMAMUX2_ChannelStatus;
  17992. 80081c4: 687b ldr r3, [r7, #4]
  17993. 80081c6: 4a24 ldr r2, [pc, #144] @ (8008258 <DMA_CalcDMAMUXChannelBaseAndMask+0x11c>)
  17994. 80081c8: 665a str r2, [r3, #100] @ 0x64
  17995. hdma->DMAmuxChannelStatusMask = 1UL << (stream_number & 0x1FU);
  17996. 80081ca: 68fb ldr r3, [r7, #12]
  17997. 80081cc: f003 031f and.w r3, r3, #31
  17998. 80081d0: 2201 movs r2, #1
  17999. 80081d2: 409a lsls r2, r3
  18000. 80081d4: 687b ldr r3, [r7, #4]
  18001. 80081d6: 669a str r2, [r3, #104] @ 0x68
  18002. }
  18003. hdma->DMAmuxChannel = (DMAMUX_Channel_TypeDef *)((uint32_t)(((uint32_t)DMAMUX1_Channel0) + (stream_number * 4U)));
  18004. hdma->DMAmuxChannelStatus = DMAMUX1_ChannelStatus;
  18005. hdma->DMAmuxChannelStatusMask = 1UL << (stream_number & 0x1FU);
  18006. }
  18007. }
  18008. 80081d8: e024 b.n 8008224 <DMA_CalcDMAMUXChannelBaseAndMask+0xe8>
  18009. stream_number = (((uint32_t)((uint32_t*)hdma->Instance) & 0xFFU) - 16U) / 24U;
  18010. 80081da: 687b ldr r3, [r7, #4]
  18011. 80081dc: 681b ldr r3, [r3, #0]
  18012. 80081de: b2db uxtb r3, r3
  18013. 80081e0: 3b10 subs r3, #16
  18014. 80081e2: 4a1e ldr r2, [pc, #120] @ (800825c <DMA_CalcDMAMUXChannelBaseAndMask+0x120>)
  18015. 80081e4: fba2 2303 umull r2, r3, r2, r3
  18016. 80081e8: 091b lsrs r3, r3, #4
  18017. 80081ea: 60fb str r3, [r7, #12]
  18018. if((stream_baseaddress <= ((uint32_t)DMA2_Stream7) ) && \
  18019. 80081ec: 68bb ldr r3, [r7, #8]
  18020. 80081ee: 4a1c ldr r2, [pc, #112] @ (8008260 <DMA_CalcDMAMUXChannelBaseAndMask+0x124>)
  18021. 80081f0: 4293 cmp r3, r2
  18022. 80081f2: d806 bhi.n 8008202 <DMA_CalcDMAMUXChannelBaseAndMask+0xc6>
  18023. 80081f4: 68bb ldr r3, [r7, #8]
  18024. 80081f6: 4a1b ldr r2, [pc, #108] @ (8008264 <DMA_CalcDMAMUXChannelBaseAndMask+0x128>)
  18025. 80081f8: 4293 cmp r3, r2
  18026. 80081fa: d902 bls.n 8008202 <DMA_CalcDMAMUXChannelBaseAndMask+0xc6>
  18027. stream_number += 8U;
  18028. 80081fc: 68fb ldr r3, [r7, #12]
  18029. 80081fe: 3308 adds r3, #8
  18030. 8008200: 60fb str r3, [r7, #12]
  18031. hdma->DMAmuxChannel = (DMAMUX_Channel_TypeDef *)((uint32_t)(((uint32_t)DMAMUX1_Channel0) + (stream_number * 4U)));
  18032. 8008202: 68fa ldr r2, [r7, #12]
  18033. 8008204: 4b18 ldr r3, [pc, #96] @ (8008268 <DMA_CalcDMAMUXChannelBaseAndMask+0x12c>)
  18034. 8008206: 4413 add r3, r2
  18035. 8008208: 009b lsls r3, r3, #2
  18036. 800820a: 461a mov r2, r3
  18037. 800820c: 687b ldr r3, [r7, #4]
  18038. 800820e: 661a str r2, [r3, #96] @ 0x60
  18039. hdma->DMAmuxChannelStatus = DMAMUX1_ChannelStatus;
  18040. 8008210: 687b ldr r3, [r7, #4]
  18041. 8008212: 4a16 ldr r2, [pc, #88] @ (800826c <DMA_CalcDMAMUXChannelBaseAndMask+0x130>)
  18042. 8008214: 665a str r2, [r3, #100] @ 0x64
  18043. hdma->DMAmuxChannelStatusMask = 1UL << (stream_number & 0x1FU);
  18044. 8008216: 68fb ldr r3, [r7, #12]
  18045. 8008218: f003 031f and.w r3, r3, #31
  18046. 800821c: 2201 movs r2, #1
  18047. 800821e: 409a lsls r2, r3
  18048. 8008220: 687b ldr r3, [r7, #4]
  18049. 8008222: 669a str r2, [r3, #104] @ 0x68
  18050. }
  18051. 8008224: bf00 nop
  18052. 8008226: 3714 adds r7, #20
  18053. 8008228: 46bd mov sp, r7
  18054. 800822a: f85d 7b04 ldr.w r7, [sp], #4
  18055. 800822e: 4770 bx lr
  18056. 8008230: 58025408 .word 0x58025408
  18057. 8008234: 5802541c .word 0x5802541c
  18058. 8008238: 58025430 .word 0x58025430
  18059. 800823c: 58025444 .word 0x58025444
  18060. 8008240: 58025458 .word 0x58025458
  18061. 8008244: 5802546c .word 0x5802546c
  18062. 8008248: 58025480 .word 0x58025480
  18063. 800824c: 58025494 .word 0x58025494
  18064. 8008250: cccccccd .word 0xcccccccd
  18065. 8008254: 16009600 .word 0x16009600
  18066. 8008258: 58025880 .word 0x58025880
  18067. 800825c: aaaaaaab .word 0xaaaaaaab
  18068. 8008260: 400204b8 .word 0x400204b8
  18069. 8008264: 4002040f .word 0x4002040f
  18070. 8008268: 10008200 .word 0x10008200
  18071. 800826c: 40020880 .word 0x40020880
  18072. 08008270 <DMA_CalcDMAMUXRequestGenBaseAndMask>:
  18073. * @param hdma: pointer to a DMA_HandleTypeDef structure that contains
  18074. * the configuration information for the specified DMA Stream.
  18075. * @retval HAL status
  18076. */
  18077. static void DMA_CalcDMAMUXRequestGenBaseAndMask(DMA_HandleTypeDef *hdma)
  18078. {
  18079. 8008270: b480 push {r7}
  18080. 8008272: b085 sub sp, #20
  18081. 8008274: af00 add r7, sp, #0
  18082. 8008276: 6078 str r0, [r7, #4]
  18083. uint32_t request = hdma->Init.Request & DMAMUX_CxCR_DMAREQ_ID;
  18084. 8008278: 687b ldr r3, [r7, #4]
  18085. 800827a: 685b ldr r3, [r3, #4]
  18086. 800827c: b2db uxtb r3, r3
  18087. 800827e: 60fb str r3, [r7, #12]
  18088. if((request >= DMA_REQUEST_GENERATOR0) && (request <= DMA_REQUEST_GENERATOR7))
  18089. 8008280: 68fb ldr r3, [r7, #12]
  18090. 8008282: 2b00 cmp r3, #0
  18091. 8008284: d04a beq.n 800831c <DMA_CalcDMAMUXRequestGenBaseAndMask+0xac>
  18092. 8008286: 68fb ldr r3, [r7, #12]
  18093. 8008288: 2b08 cmp r3, #8
  18094. 800828a: d847 bhi.n 800831c <DMA_CalcDMAMUXRequestGenBaseAndMask+0xac>
  18095. {
  18096. if(IS_BDMA_CHANNEL_DMAMUX_INSTANCE(hdma->Instance) != 0U)
  18097. 800828c: 687b ldr r3, [r7, #4]
  18098. 800828e: 681b ldr r3, [r3, #0]
  18099. 8008290: 4a25 ldr r2, [pc, #148] @ (8008328 <DMA_CalcDMAMUXRequestGenBaseAndMask+0xb8>)
  18100. 8008292: 4293 cmp r3, r2
  18101. 8008294: d022 beq.n 80082dc <DMA_CalcDMAMUXRequestGenBaseAndMask+0x6c>
  18102. 8008296: 687b ldr r3, [r7, #4]
  18103. 8008298: 681b ldr r3, [r3, #0]
  18104. 800829a: 4a24 ldr r2, [pc, #144] @ (800832c <DMA_CalcDMAMUXRequestGenBaseAndMask+0xbc>)
  18105. 800829c: 4293 cmp r3, r2
  18106. 800829e: d01d beq.n 80082dc <DMA_CalcDMAMUXRequestGenBaseAndMask+0x6c>
  18107. 80082a0: 687b ldr r3, [r7, #4]
  18108. 80082a2: 681b ldr r3, [r3, #0]
  18109. 80082a4: 4a22 ldr r2, [pc, #136] @ (8008330 <DMA_CalcDMAMUXRequestGenBaseAndMask+0xc0>)
  18110. 80082a6: 4293 cmp r3, r2
  18111. 80082a8: d018 beq.n 80082dc <DMA_CalcDMAMUXRequestGenBaseAndMask+0x6c>
  18112. 80082aa: 687b ldr r3, [r7, #4]
  18113. 80082ac: 681b ldr r3, [r3, #0]
  18114. 80082ae: 4a21 ldr r2, [pc, #132] @ (8008334 <DMA_CalcDMAMUXRequestGenBaseAndMask+0xc4>)
  18115. 80082b0: 4293 cmp r3, r2
  18116. 80082b2: d013 beq.n 80082dc <DMA_CalcDMAMUXRequestGenBaseAndMask+0x6c>
  18117. 80082b4: 687b ldr r3, [r7, #4]
  18118. 80082b6: 681b ldr r3, [r3, #0]
  18119. 80082b8: 4a1f ldr r2, [pc, #124] @ (8008338 <DMA_CalcDMAMUXRequestGenBaseAndMask+0xc8>)
  18120. 80082ba: 4293 cmp r3, r2
  18121. 80082bc: d00e beq.n 80082dc <DMA_CalcDMAMUXRequestGenBaseAndMask+0x6c>
  18122. 80082be: 687b ldr r3, [r7, #4]
  18123. 80082c0: 681b ldr r3, [r3, #0]
  18124. 80082c2: 4a1e ldr r2, [pc, #120] @ (800833c <DMA_CalcDMAMUXRequestGenBaseAndMask+0xcc>)
  18125. 80082c4: 4293 cmp r3, r2
  18126. 80082c6: d009 beq.n 80082dc <DMA_CalcDMAMUXRequestGenBaseAndMask+0x6c>
  18127. 80082c8: 687b ldr r3, [r7, #4]
  18128. 80082ca: 681b ldr r3, [r3, #0]
  18129. 80082cc: 4a1c ldr r2, [pc, #112] @ (8008340 <DMA_CalcDMAMUXRequestGenBaseAndMask+0xd0>)
  18130. 80082ce: 4293 cmp r3, r2
  18131. 80082d0: d004 beq.n 80082dc <DMA_CalcDMAMUXRequestGenBaseAndMask+0x6c>
  18132. 80082d2: 687b ldr r3, [r7, #4]
  18133. 80082d4: 681b ldr r3, [r3, #0]
  18134. 80082d6: 4a1b ldr r2, [pc, #108] @ (8008344 <DMA_CalcDMAMUXRequestGenBaseAndMask+0xd4>)
  18135. 80082d8: 4293 cmp r3, r2
  18136. 80082da: d101 bne.n 80082e0 <DMA_CalcDMAMUXRequestGenBaseAndMask+0x70>
  18137. 80082dc: 2301 movs r3, #1
  18138. 80082de: e000 b.n 80082e2 <DMA_CalcDMAMUXRequestGenBaseAndMask+0x72>
  18139. 80082e0: 2300 movs r3, #0
  18140. 80082e2: 2b00 cmp r3, #0
  18141. 80082e4: d00a beq.n 80082fc <DMA_CalcDMAMUXRequestGenBaseAndMask+0x8c>
  18142. {
  18143. /* BDMA Channels are connected to DMAMUX2 request generator blocks */
  18144. hdma->DMAmuxRequestGen = (DMAMUX_RequestGen_TypeDef *)((uint32_t)(((uint32_t)DMAMUX2_RequestGenerator0) + ((request - 1U) * 4U)));
  18145. 80082e6: 68fa ldr r2, [r7, #12]
  18146. 80082e8: 4b17 ldr r3, [pc, #92] @ (8008348 <DMA_CalcDMAMUXRequestGenBaseAndMask+0xd8>)
  18147. 80082ea: 4413 add r3, r2
  18148. 80082ec: 009b lsls r3, r3, #2
  18149. 80082ee: 461a mov r2, r3
  18150. 80082f0: 687b ldr r3, [r7, #4]
  18151. 80082f2: 66da str r2, [r3, #108] @ 0x6c
  18152. hdma->DMAmuxRequestGenStatus = DMAMUX2_RequestGenStatus;
  18153. 80082f4: 687b ldr r3, [r7, #4]
  18154. 80082f6: 4a15 ldr r2, [pc, #84] @ (800834c <DMA_CalcDMAMUXRequestGenBaseAndMask+0xdc>)
  18155. 80082f8: 671a str r2, [r3, #112] @ 0x70
  18156. 80082fa: e009 b.n 8008310 <DMA_CalcDMAMUXRequestGenBaseAndMask+0xa0>
  18157. }
  18158. else
  18159. {
  18160. /* DMA1 and DMA2 Streams use DMAMUX1 request generator blocks */
  18161. hdma->DMAmuxRequestGen = (DMAMUX_RequestGen_TypeDef *)((uint32_t)(((uint32_t)DMAMUX1_RequestGenerator0) + ((request - 1U) * 4U)));
  18162. 80082fc: 68fa ldr r2, [r7, #12]
  18163. 80082fe: 4b14 ldr r3, [pc, #80] @ (8008350 <DMA_CalcDMAMUXRequestGenBaseAndMask+0xe0>)
  18164. 8008300: 4413 add r3, r2
  18165. 8008302: 009b lsls r3, r3, #2
  18166. 8008304: 461a mov r2, r3
  18167. 8008306: 687b ldr r3, [r7, #4]
  18168. 8008308: 66da str r2, [r3, #108] @ 0x6c
  18169. hdma->DMAmuxRequestGenStatus = DMAMUX1_RequestGenStatus;
  18170. 800830a: 687b ldr r3, [r7, #4]
  18171. 800830c: 4a11 ldr r2, [pc, #68] @ (8008354 <DMA_CalcDMAMUXRequestGenBaseAndMask+0xe4>)
  18172. 800830e: 671a str r2, [r3, #112] @ 0x70
  18173. }
  18174. hdma->DMAmuxRequestGenStatusMask = 1UL << (request - 1U);
  18175. 8008310: 68fb ldr r3, [r7, #12]
  18176. 8008312: 3b01 subs r3, #1
  18177. 8008314: 2201 movs r2, #1
  18178. 8008316: 409a lsls r2, r3
  18179. 8008318: 687b ldr r3, [r7, #4]
  18180. 800831a: 675a str r2, [r3, #116] @ 0x74
  18181. }
  18182. }
  18183. 800831c: bf00 nop
  18184. 800831e: 3714 adds r7, #20
  18185. 8008320: 46bd mov sp, r7
  18186. 8008322: f85d 7b04 ldr.w r7, [sp], #4
  18187. 8008326: 4770 bx lr
  18188. 8008328: 58025408 .word 0x58025408
  18189. 800832c: 5802541c .word 0x5802541c
  18190. 8008330: 58025430 .word 0x58025430
  18191. 8008334: 58025444 .word 0x58025444
  18192. 8008338: 58025458 .word 0x58025458
  18193. 800833c: 5802546c .word 0x5802546c
  18194. 8008340: 58025480 .word 0x58025480
  18195. 8008344: 58025494 .word 0x58025494
  18196. 8008348: 1600963f .word 0x1600963f
  18197. 800834c: 58025940 .word 0x58025940
  18198. 8008350: 1000823f .word 0x1000823f
  18199. 8008354: 40020940 .word 0x40020940
  18200. 08008358 <HAL_ETH_Init>:
  18201. * @param heth: pointer to a ETH_HandleTypeDef structure that contains
  18202. * the configuration information for ETHERNET module
  18203. * @retval HAL status
  18204. */
  18205. HAL_StatusTypeDef HAL_ETH_Init(ETH_HandleTypeDef *heth)
  18206. {
  18207. 8008358: b580 push {r7, lr}
  18208. 800835a: b084 sub sp, #16
  18209. 800835c: af00 add r7, sp, #0
  18210. 800835e: 6078 str r0, [r7, #4]
  18211. uint32_t tickstart;
  18212. if (heth == NULL)
  18213. 8008360: 687b ldr r3, [r7, #4]
  18214. 8008362: 2b00 cmp r3, #0
  18215. 8008364: d101 bne.n 800836a <HAL_ETH_Init+0x12>
  18216. {
  18217. return HAL_ERROR;
  18218. 8008366: 2301 movs r3, #1
  18219. 8008368: e0e3 b.n 8008532 <HAL_ETH_Init+0x1da>
  18220. }
  18221. if (heth->gState == HAL_ETH_STATE_RESET)
  18222. 800836a: 687b ldr r3, [r7, #4]
  18223. 800836c: f8d3 3084 ldr.w r3, [r3, #132] @ 0x84
  18224. 8008370: 2b00 cmp r3, #0
  18225. 8008372: d106 bne.n 8008382 <HAL_ETH_Init+0x2a>
  18226. {
  18227. heth->gState = HAL_ETH_STATE_BUSY;
  18228. 8008374: 687b ldr r3, [r7, #4]
  18229. 8008376: 2223 movs r2, #35 @ 0x23
  18230. 8008378: f8c3 2084 str.w r2, [r3, #132] @ 0x84
  18231. /* Init the low level hardware */
  18232. heth->MspInitCallback(heth);
  18233. #else
  18234. /* Init the low level hardware : GPIO, CLOCK, NVIC. */
  18235. HAL_ETH_MspInit(heth);
  18236. 800837c: 6878 ldr r0, [r7, #4]
  18237. 800837e: f008 fbb9 bl 8010af4 <HAL_ETH_MspInit>
  18238. #endif /* (USE_HAL_ETH_REGISTER_CALLBACKS) */
  18239. }
  18240. __HAL_RCC_SYSCFG_CLK_ENABLE();
  18241. 8008382: 4b6e ldr r3, [pc, #440] @ (800853c <HAL_ETH_Init+0x1e4>)
  18242. 8008384: f8d3 30f4 ldr.w r3, [r3, #244] @ 0xf4
  18243. 8008388: 4a6c ldr r2, [pc, #432] @ (800853c <HAL_ETH_Init+0x1e4>)
  18244. 800838a: f043 0302 orr.w r3, r3, #2
  18245. 800838e: f8c2 30f4 str.w r3, [r2, #244] @ 0xf4
  18246. 8008392: 4b6a ldr r3, [pc, #424] @ (800853c <HAL_ETH_Init+0x1e4>)
  18247. 8008394: f8d3 30f4 ldr.w r3, [r3, #244] @ 0xf4
  18248. 8008398: f003 0302 and.w r3, r3, #2
  18249. 800839c: 60bb str r3, [r7, #8]
  18250. 800839e: 68bb ldr r3, [r7, #8]
  18251. if (heth->Init.MediaInterface == HAL_ETH_MII_MODE)
  18252. 80083a0: 687b ldr r3, [r7, #4]
  18253. 80083a2: 7a1b ldrb r3, [r3, #8]
  18254. 80083a4: 2b00 cmp r3, #0
  18255. 80083a6: d103 bne.n 80083b0 <HAL_ETH_Init+0x58>
  18256. {
  18257. HAL_SYSCFG_ETHInterfaceSelect(SYSCFG_ETH_MII);
  18258. 80083a8: 2000 movs r0, #0
  18259. 80083aa: f7fd fa3d bl 8005828 <HAL_SYSCFG_ETHInterfaceSelect>
  18260. 80083ae: e003 b.n 80083b8 <HAL_ETH_Init+0x60>
  18261. }
  18262. else
  18263. {
  18264. HAL_SYSCFG_ETHInterfaceSelect(SYSCFG_ETH_RMII);
  18265. 80083b0: f44f 0000 mov.w r0, #8388608 @ 0x800000
  18266. 80083b4: f7fd fa38 bl 8005828 <HAL_SYSCFG_ETHInterfaceSelect>
  18267. }
  18268. /* Dummy read to sync with ETH */
  18269. (void)SYSCFG->PMCR;
  18270. 80083b8: 4b61 ldr r3, [pc, #388] @ (8008540 <HAL_ETH_Init+0x1e8>)
  18271. 80083ba: 685b ldr r3, [r3, #4]
  18272. /* Ethernet Software reset */
  18273. /* Set the SWR bit: resets all MAC subsystem internal registers and logic */
  18274. /* After reset all the registers holds their respective reset values */
  18275. SET_BIT(heth->Instance->DMAMR, ETH_DMAMR_SWR);
  18276. 80083bc: 687b ldr r3, [r7, #4]
  18277. 80083be: 681b ldr r3, [r3, #0]
  18278. 80083c0: f503 5380 add.w r3, r3, #4096 @ 0x1000
  18279. 80083c4: 681b ldr r3, [r3, #0]
  18280. 80083c6: 687a ldr r2, [r7, #4]
  18281. 80083c8: 6812 ldr r2, [r2, #0]
  18282. 80083ca: f043 0301 orr.w r3, r3, #1
  18283. 80083ce: f502 5280 add.w r2, r2, #4096 @ 0x1000
  18284. 80083d2: 6013 str r3, [r2, #0]
  18285. /* Get tick */
  18286. tickstart = HAL_GetTick();
  18287. 80083d4: f7fd f9ec bl 80057b0 <HAL_GetTick>
  18288. 80083d8: 60f8 str r0, [r7, #12]
  18289. /* Wait for software reset */
  18290. while (READ_BIT(heth->Instance->DMAMR, ETH_DMAMR_SWR) > 0U)
  18291. 80083da: e011 b.n 8008400 <HAL_ETH_Init+0xa8>
  18292. {
  18293. if (((HAL_GetTick() - tickstart) > ETH_SWRESET_TIMEOUT))
  18294. 80083dc: f7fd f9e8 bl 80057b0 <HAL_GetTick>
  18295. 80083e0: 4602 mov r2, r0
  18296. 80083e2: 68fb ldr r3, [r7, #12]
  18297. 80083e4: 1ad3 subs r3, r2, r3
  18298. 80083e6: f5b3 7ffa cmp.w r3, #500 @ 0x1f4
  18299. 80083ea: d909 bls.n 8008400 <HAL_ETH_Init+0xa8>
  18300. {
  18301. /* Set Error Code */
  18302. heth->ErrorCode = HAL_ETH_ERROR_TIMEOUT;
  18303. 80083ec: 687b ldr r3, [r7, #4]
  18304. 80083ee: 2204 movs r2, #4
  18305. 80083f0: f8c3 2088 str.w r2, [r3, #136] @ 0x88
  18306. /* Set State as Error */
  18307. heth->gState = HAL_ETH_STATE_ERROR;
  18308. 80083f4: 687b ldr r3, [r7, #4]
  18309. 80083f6: 22e0 movs r2, #224 @ 0xe0
  18310. 80083f8: f8c3 2084 str.w r2, [r3, #132] @ 0x84
  18311. /* Return Error */
  18312. return HAL_ERROR;
  18313. 80083fc: 2301 movs r3, #1
  18314. 80083fe: e098 b.n 8008532 <HAL_ETH_Init+0x1da>
  18315. while (READ_BIT(heth->Instance->DMAMR, ETH_DMAMR_SWR) > 0U)
  18316. 8008400: 687b ldr r3, [r7, #4]
  18317. 8008402: 681b ldr r3, [r3, #0]
  18318. 8008404: f503 5380 add.w r3, r3, #4096 @ 0x1000
  18319. 8008408: 681b ldr r3, [r3, #0]
  18320. 800840a: f003 0301 and.w r3, r3, #1
  18321. 800840e: 2b00 cmp r3, #0
  18322. 8008410: d1e4 bne.n 80083dc <HAL_ETH_Init+0x84>
  18323. }
  18324. }
  18325. /*------------------ MDIO CSR Clock Range Configuration --------------------*/
  18326. HAL_ETH_SetMDIOClockRange(heth);
  18327. 8008412: 6878 ldr r0, [r7, #4]
  18328. 8008414: f000 ff1c bl 8009250 <HAL_ETH_SetMDIOClockRange>
  18329. /*------------------ MAC LPI 1US Tic Counter Configuration --------------------*/
  18330. WRITE_REG(heth->Instance->MAC1USTCR, (((uint32_t)HAL_RCC_GetHCLKFreq() / ETH_MAC_US_TICK) - 1U));
  18331. 8008418: f002 ffb0 bl 800b37c <HAL_RCC_GetHCLKFreq>
  18332. 800841c: 4603 mov r3, r0
  18333. 800841e: 4a49 ldr r2, [pc, #292] @ (8008544 <HAL_ETH_Init+0x1ec>)
  18334. 8008420: fba2 2303 umull r2, r3, r2, r3
  18335. 8008424: 0c9a lsrs r2, r3, #18
  18336. 8008426: 687b ldr r3, [r7, #4]
  18337. 8008428: 681b ldr r3, [r3, #0]
  18338. 800842a: 3a01 subs r2, #1
  18339. 800842c: f8c3 20dc str.w r2, [r3, #220] @ 0xdc
  18340. /*------------------ MAC, MTL and DMA default Configuration ----------------*/
  18341. ETH_MACDMAConfig(heth);
  18342. 8008430: 6878 ldr r0, [r7, #4]
  18343. 8008432: f001 f90d bl 8009650 <ETH_MACDMAConfig>
  18344. /* SET DSL to 64 bit */
  18345. MODIFY_REG(heth->Instance->DMACCR, ETH_DMACCR_DSL, ETH_DMACCR_DSL_64BIT);
  18346. 8008436: 687b ldr r3, [r7, #4]
  18347. 8008438: 681b ldr r3, [r3, #0]
  18348. 800843a: f503 5380 add.w r3, r3, #4096 @ 0x1000
  18349. 800843e: f8d3 3100 ldr.w r3, [r3, #256] @ 0x100
  18350. 8008442: f423 13e0 bic.w r3, r3, #1835008 @ 0x1c0000
  18351. 8008446: 687a ldr r2, [r7, #4]
  18352. 8008448: 6812 ldr r2, [r2, #0]
  18353. 800844a: f443 2300 orr.w r3, r3, #524288 @ 0x80000
  18354. 800844e: f502 5280 add.w r2, r2, #4096 @ 0x1000
  18355. 8008452: f8c2 3100 str.w r3, [r2, #256] @ 0x100
  18356. /* Set Receive Buffers Length (must be a multiple of 4) */
  18357. if ((heth->Init.RxBuffLen % 0x4U) != 0x0U)
  18358. 8008456: 687b ldr r3, [r7, #4]
  18359. 8008458: 695b ldr r3, [r3, #20]
  18360. 800845a: f003 0303 and.w r3, r3, #3
  18361. 800845e: 2b00 cmp r3, #0
  18362. 8008460: d009 beq.n 8008476 <HAL_ETH_Init+0x11e>
  18363. {
  18364. /* Set Error Code */
  18365. heth->ErrorCode = HAL_ETH_ERROR_PARAM;
  18366. 8008462: 687b ldr r3, [r7, #4]
  18367. 8008464: 2201 movs r2, #1
  18368. 8008466: f8c3 2088 str.w r2, [r3, #136] @ 0x88
  18369. /* Set State as Error */
  18370. heth->gState = HAL_ETH_STATE_ERROR;
  18371. 800846a: 687b ldr r3, [r7, #4]
  18372. 800846c: 22e0 movs r2, #224 @ 0xe0
  18373. 800846e: f8c3 2084 str.w r2, [r3, #132] @ 0x84
  18374. /* Return Error */
  18375. return HAL_ERROR;
  18376. 8008472: 2301 movs r3, #1
  18377. 8008474: e05d b.n 8008532 <HAL_ETH_Init+0x1da>
  18378. }
  18379. else
  18380. {
  18381. MODIFY_REG(heth->Instance->DMACRCR, ETH_DMACRCR_RBSZ, ((heth->Init.RxBuffLen) << 1));
  18382. 8008476: 687b ldr r3, [r7, #4]
  18383. 8008478: 681b ldr r3, [r3, #0]
  18384. 800847a: f503 5380 add.w r3, r3, #4096 @ 0x1000
  18385. 800847e: f8d3 2108 ldr.w r2, [r3, #264] @ 0x108
  18386. 8008482: 4b31 ldr r3, [pc, #196] @ (8008548 <HAL_ETH_Init+0x1f0>)
  18387. 8008484: 4013 ands r3, r2
  18388. 8008486: 687a ldr r2, [r7, #4]
  18389. 8008488: 6952 ldr r2, [r2, #20]
  18390. 800848a: 0051 lsls r1, r2, #1
  18391. 800848c: 687a ldr r2, [r7, #4]
  18392. 800848e: 6812 ldr r2, [r2, #0]
  18393. 8008490: 430b orrs r3, r1
  18394. 8008492: f502 5280 add.w r2, r2, #4096 @ 0x1000
  18395. 8008496: f8c2 3108 str.w r3, [r2, #264] @ 0x108
  18396. }
  18397. /*------------------ DMA Tx Descriptors Configuration ----------------------*/
  18398. ETH_DMATxDescListInit(heth);
  18399. 800849a: 6878 ldr r0, [r7, #4]
  18400. 800849c: f001 f975 bl 800978a <ETH_DMATxDescListInit>
  18401. /*------------------ DMA Rx Descriptors Configuration ----------------------*/
  18402. ETH_DMARxDescListInit(heth);
  18403. 80084a0: 6878 ldr r0, [r7, #4]
  18404. 80084a2: f001 f9bb bl 800981c <ETH_DMARxDescListInit>
  18405. /*--------------------- ETHERNET MAC Address Configuration ------------------*/
  18406. /* Set MAC addr bits 32 to 47 */
  18407. heth->Instance->MACA0HR = (((uint32_t)(heth->Init.MACAddr[5]) << 8) | (uint32_t)heth->Init.MACAddr[4]);
  18408. 80084a6: 687b ldr r3, [r7, #4]
  18409. 80084a8: 685b ldr r3, [r3, #4]
  18410. 80084aa: 3305 adds r3, #5
  18411. 80084ac: 781b ldrb r3, [r3, #0]
  18412. 80084ae: 021a lsls r2, r3, #8
  18413. 80084b0: 687b ldr r3, [r7, #4]
  18414. 80084b2: 685b ldr r3, [r3, #4]
  18415. 80084b4: 3304 adds r3, #4
  18416. 80084b6: 781b ldrb r3, [r3, #0]
  18417. 80084b8: 4619 mov r1, r3
  18418. 80084ba: 687b ldr r3, [r7, #4]
  18419. 80084bc: 681b ldr r3, [r3, #0]
  18420. 80084be: 430a orrs r2, r1
  18421. 80084c0: f8c3 2300 str.w r2, [r3, #768] @ 0x300
  18422. /* Set MAC addr bits 0 to 31 */
  18423. heth->Instance->MACA0LR = (((uint32_t)(heth->Init.MACAddr[3]) << 24) | ((uint32_t)(heth->Init.MACAddr[2]) << 16) |
  18424. 80084c4: 687b ldr r3, [r7, #4]
  18425. 80084c6: 685b ldr r3, [r3, #4]
  18426. 80084c8: 3303 adds r3, #3
  18427. 80084ca: 781b ldrb r3, [r3, #0]
  18428. 80084cc: 061a lsls r2, r3, #24
  18429. 80084ce: 687b ldr r3, [r7, #4]
  18430. 80084d0: 685b ldr r3, [r3, #4]
  18431. 80084d2: 3302 adds r3, #2
  18432. 80084d4: 781b ldrb r3, [r3, #0]
  18433. 80084d6: 041b lsls r3, r3, #16
  18434. 80084d8: 431a orrs r2, r3
  18435. ((uint32_t)(heth->Init.MACAddr[1]) << 8) | (uint32_t)heth->Init.MACAddr[0]);
  18436. 80084da: 687b ldr r3, [r7, #4]
  18437. 80084dc: 685b ldr r3, [r3, #4]
  18438. 80084de: 3301 adds r3, #1
  18439. 80084e0: 781b ldrb r3, [r3, #0]
  18440. 80084e2: 021b lsls r3, r3, #8
  18441. heth->Instance->MACA0LR = (((uint32_t)(heth->Init.MACAddr[3]) << 24) | ((uint32_t)(heth->Init.MACAddr[2]) << 16) |
  18442. 80084e4: 431a orrs r2, r3
  18443. ((uint32_t)(heth->Init.MACAddr[1]) << 8) | (uint32_t)heth->Init.MACAddr[0]);
  18444. 80084e6: 687b ldr r3, [r7, #4]
  18445. 80084e8: 685b ldr r3, [r3, #4]
  18446. 80084ea: 781b ldrb r3, [r3, #0]
  18447. 80084ec: 4619 mov r1, r3
  18448. heth->Instance->MACA0LR = (((uint32_t)(heth->Init.MACAddr[3]) << 24) | ((uint32_t)(heth->Init.MACAddr[2]) << 16) |
  18449. 80084ee: 687b ldr r3, [r7, #4]
  18450. 80084f0: 681b ldr r3, [r3, #0]
  18451. ((uint32_t)(heth->Init.MACAddr[1]) << 8) | (uint32_t)heth->Init.MACAddr[0]);
  18452. 80084f2: 430a orrs r2, r1
  18453. heth->Instance->MACA0LR = (((uint32_t)(heth->Init.MACAddr[3]) << 24) | ((uint32_t)(heth->Init.MACAddr[2]) << 16) |
  18454. 80084f4: f8c3 2304 str.w r2, [r3, #772] @ 0x304
  18455. /* Disable Rx MMC Interrupts */
  18456. SET_BIT(heth->Instance->MMCRIMR, ETH_MMCRIMR_RXLPITRCIM | ETH_MMCRIMR_RXLPIUSCIM | \
  18457. 80084f8: 687b ldr r3, [r7, #4]
  18458. 80084fa: 681b ldr r3, [r3, #0]
  18459. 80084fc: f8d3 170c ldr.w r1, [r3, #1804] @ 0x70c
  18460. 8008500: 687b ldr r3, [r7, #4]
  18461. 8008502: 681a ldr r2, [r3, #0]
  18462. 8008504: 4b11 ldr r3, [pc, #68] @ (800854c <HAL_ETH_Init+0x1f4>)
  18463. 8008506: 430b orrs r3, r1
  18464. 8008508: f8c2 370c str.w r3, [r2, #1804] @ 0x70c
  18465. ETH_MMCRIMR_RXUCGPIM | ETH_MMCRIMR_RXALGNERPIM | ETH_MMCRIMR_RXCRCERPIM);
  18466. /* Disable Tx MMC Interrupts */
  18467. SET_BIT(heth->Instance->MMCTIMR, ETH_MMCTIMR_TXLPITRCIM | ETH_MMCTIMR_TXLPIUSCIM | \
  18468. 800850c: 687b ldr r3, [r7, #4]
  18469. 800850e: 681b ldr r3, [r3, #0]
  18470. 8008510: f8d3 1710 ldr.w r1, [r3, #1808] @ 0x710
  18471. 8008514: 687b ldr r3, [r7, #4]
  18472. 8008516: 681a ldr r2, [r3, #0]
  18473. 8008518: 4b0d ldr r3, [pc, #52] @ (8008550 <HAL_ETH_Init+0x1f8>)
  18474. 800851a: 430b orrs r3, r1
  18475. 800851c: f8c2 3710 str.w r3, [r2, #1808] @ 0x710
  18476. ETH_MMCTIMR_TXGPKTIM | ETH_MMCTIMR_TXMCOLGPIM | ETH_MMCTIMR_TXSCOLGPIM);
  18477. heth->ErrorCode = HAL_ETH_ERROR_NONE;
  18478. 8008520: 687b ldr r3, [r7, #4]
  18479. 8008522: 2200 movs r2, #0
  18480. 8008524: f8c3 2088 str.w r2, [r3, #136] @ 0x88
  18481. heth->gState = HAL_ETH_STATE_READY;
  18482. 8008528: 687b ldr r3, [r7, #4]
  18483. 800852a: 2210 movs r2, #16
  18484. 800852c: f8c3 2084 str.w r2, [r3, #132] @ 0x84
  18485. return HAL_OK;
  18486. 8008530: 2300 movs r3, #0
  18487. }
  18488. 8008532: 4618 mov r0, r3
  18489. 8008534: 3710 adds r7, #16
  18490. 8008536: 46bd mov sp, r7
  18491. 8008538: bd80 pop {r7, pc}
  18492. 800853a: bf00 nop
  18493. 800853c: 58024400 .word 0x58024400
  18494. 8008540: 58000400 .word 0x58000400
  18495. 8008544: 431bde83 .word 0x431bde83
  18496. 8008548: ffff8001 .word 0xffff8001
  18497. 800854c: 0c020060 .word 0x0c020060
  18498. 8008550: 0c20c000 .word 0x0c20c000
  18499. 08008554 <HAL_ETH_Start_IT>:
  18500. * @param heth: pointer to a ETH_HandleTypeDef structure that contains
  18501. * the configuration information for ETHERNET module
  18502. * @retval HAL status
  18503. */
  18504. HAL_StatusTypeDef HAL_ETH_Start_IT(ETH_HandleTypeDef *heth)
  18505. {
  18506. 8008554: b580 push {r7, lr}
  18507. 8008556: b082 sub sp, #8
  18508. 8008558: af00 add r7, sp, #0
  18509. 800855a: 6078 str r0, [r7, #4]
  18510. if (heth->gState == HAL_ETH_STATE_READY)
  18511. 800855c: 687b ldr r3, [r7, #4]
  18512. 800855e: f8d3 3084 ldr.w r3, [r3, #132] @ 0x84
  18513. 8008562: 2b10 cmp r3, #16
  18514. 8008564: d165 bne.n 8008632 <HAL_ETH_Start_IT+0xde>
  18515. {
  18516. heth->gState = HAL_ETH_STATE_BUSY;
  18517. 8008566: 687b ldr r3, [r7, #4]
  18518. 8008568: 2223 movs r2, #35 @ 0x23
  18519. 800856a: f8c3 2084 str.w r2, [r3, #132] @ 0x84
  18520. /* save IT mode to ETH Handle */
  18521. heth->RxDescList.ItMode = 1U;
  18522. 800856e: 687b ldr r3, [r7, #4]
  18523. 8008570: 2201 movs r2, #1
  18524. 8008572: 659a str r2, [r3, #88] @ 0x58
  18525. /* Set number of descriptors to build */
  18526. heth->RxDescList.RxBuildDescCnt = ETH_RX_DESC_CNT;
  18527. 8008574: 687b ldr r3, [r7, #4]
  18528. 8008576: 2204 movs r2, #4
  18529. 8008578: 66da str r2, [r3, #108] @ 0x6c
  18530. /* Build all descriptors */
  18531. ETH_UpdateDescriptor(heth);
  18532. 800857a: 6878 ldr r0, [r7, #4]
  18533. 800857c: f000 f9e4 bl 8008948 <ETH_UpdateDescriptor>
  18534. /* Enable the DMA transmission */
  18535. SET_BIT(heth->Instance->DMACTCR, ETH_DMACTCR_ST);
  18536. 8008580: 687b ldr r3, [r7, #4]
  18537. 8008582: 681b ldr r3, [r3, #0]
  18538. 8008584: f503 5380 add.w r3, r3, #4096 @ 0x1000
  18539. 8008588: f8d3 3104 ldr.w r3, [r3, #260] @ 0x104
  18540. 800858c: 687a ldr r2, [r7, #4]
  18541. 800858e: 6812 ldr r2, [r2, #0]
  18542. 8008590: f043 0301 orr.w r3, r3, #1
  18543. 8008594: f502 5280 add.w r2, r2, #4096 @ 0x1000
  18544. 8008598: f8c2 3104 str.w r3, [r2, #260] @ 0x104
  18545. /* Enable the DMA reception */
  18546. SET_BIT(heth->Instance->DMACRCR, ETH_DMACRCR_SR);
  18547. 800859c: 687b ldr r3, [r7, #4]
  18548. 800859e: 681b ldr r3, [r3, #0]
  18549. 80085a0: f503 5380 add.w r3, r3, #4096 @ 0x1000
  18550. 80085a4: f8d3 3108 ldr.w r3, [r3, #264] @ 0x108
  18551. 80085a8: 687a ldr r2, [r7, #4]
  18552. 80085aa: 6812 ldr r2, [r2, #0]
  18553. 80085ac: f043 0301 orr.w r3, r3, #1
  18554. 80085b0: f502 5280 add.w r2, r2, #4096 @ 0x1000
  18555. 80085b4: f8c2 3108 str.w r3, [r2, #264] @ 0x108
  18556. /* Clear Tx and Rx process stopped flags */
  18557. heth->Instance->DMACSR |= (ETH_DMACSR_TPS | ETH_DMACSR_RPS);
  18558. 80085b8: 687b ldr r3, [r7, #4]
  18559. 80085ba: 681b ldr r3, [r3, #0]
  18560. 80085bc: f503 5380 add.w r3, r3, #4096 @ 0x1000
  18561. 80085c0: f8d3 3160 ldr.w r3, [r3, #352] @ 0x160
  18562. 80085c4: 687a ldr r2, [r7, #4]
  18563. 80085c6: 6812 ldr r2, [r2, #0]
  18564. 80085c8: f443 7381 orr.w r3, r3, #258 @ 0x102
  18565. 80085cc: f502 5280 add.w r2, r2, #4096 @ 0x1000
  18566. 80085d0: f8c2 3160 str.w r3, [r2, #352] @ 0x160
  18567. /* Set the Flush Transmit FIFO bit */
  18568. SET_BIT(heth->Instance->MTLTQOMR, ETH_MTLTQOMR_FTQ);
  18569. 80085d4: 687b ldr r3, [r7, #4]
  18570. 80085d6: 681b ldr r3, [r3, #0]
  18571. 80085d8: f8d3 2d00 ldr.w r2, [r3, #3328] @ 0xd00
  18572. 80085dc: 687b ldr r3, [r7, #4]
  18573. 80085de: 681b ldr r3, [r3, #0]
  18574. 80085e0: f042 0201 orr.w r2, r2, #1
  18575. 80085e4: f8c3 2d00 str.w r2, [r3, #3328] @ 0xd00
  18576. /* Enable the MAC transmission */
  18577. SET_BIT(heth->Instance->MACCR, ETH_MACCR_TE);
  18578. 80085e8: 687b ldr r3, [r7, #4]
  18579. 80085ea: 681b ldr r3, [r3, #0]
  18580. 80085ec: 681a ldr r2, [r3, #0]
  18581. 80085ee: 687b ldr r3, [r7, #4]
  18582. 80085f0: 681b ldr r3, [r3, #0]
  18583. 80085f2: f042 0202 orr.w r2, r2, #2
  18584. 80085f6: 601a str r2, [r3, #0]
  18585. /* Enable the MAC reception */
  18586. SET_BIT(heth->Instance->MACCR, ETH_MACCR_RE);
  18587. 80085f8: 687b ldr r3, [r7, #4]
  18588. 80085fa: 681b ldr r3, [r3, #0]
  18589. 80085fc: 681a ldr r2, [r3, #0]
  18590. 80085fe: 687b ldr r3, [r7, #4]
  18591. 8008600: 681b ldr r3, [r3, #0]
  18592. 8008602: f042 0201 orr.w r2, r2, #1
  18593. 8008606: 601a str r2, [r3, #0]
  18594. /* Enable ETH DMA interrupts:
  18595. - Tx complete interrupt
  18596. - Rx complete interrupt
  18597. - Fatal bus interrupt
  18598. */
  18599. __HAL_ETH_DMA_ENABLE_IT(heth, (ETH_DMACIER_NIE | ETH_DMACIER_RIE | ETH_DMACIER_TIE |
  18600. 8008608: 687b ldr r3, [r7, #4]
  18601. 800860a: 681b ldr r3, [r3, #0]
  18602. 800860c: f503 5380 add.w r3, r3, #4096 @ 0x1000
  18603. 8008610: f8d3 1134 ldr.w r1, [r3, #308] @ 0x134
  18604. 8008614: 687b ldr r3, [r7, #4]
  18605. 8008616: 681a ldr r2, [r3, #0]
  18606. 8008618: f24d 03c1 movw r3, #53441 @ 0xd0c1
  18607. 800861c: 430b orrs r3, r1
  18608. 800861e: f502 5280 add.w r2, r2, #4096 @ 0x1000
  18609. 8008622: f8c2 3134 str.w r3, [r2, #308] @ 0x134
  18610. ETH_DMACIER_FBEE | ETH_DMACIER_AIE | ETH_DMACIER_RBUE));
  18611. heth->gState = HAL_ETH_STATE_STARTED;
  18612. 8008626: 687b ldr r3, [r7, #4]
  18613. 8008628: 2223 movs r2, #35 @ 0x23
  18614. 800862a: f8c3 2084 str.w r2, [r3, #132] @ 0x84
  18615. return HAL_OK;
  18616. 800862e: 2300 movs r3, #0
  18617. 8008630: e000 b.n 8008634 <HAL_ETH_Start_IT+0xe0>
  18618. }
  18619. else
  18620. {
  18621. return HAL_ERROR;
  18622. 8008632: 2301 movs r3, #1
  18623. }
  18624. }
  18625. 8008634: 4618 mov r0, r3
  18626. 8008636: 3708 adds r7, #8
  18627. 8008638: 46bd mov sp, r7
  18628. 800863a: bd80 pop {r7, pc}
  18629. 0800863c <HAL_ETH_Stop_IT>:
  18630. * @param heth: pointer to a ETH_HandleTypeDef structure that contains
  18631. * the configuration information for ETHERNET module
  18632. * @retval HAL status
  18633. */
  18634. HAL_StatusTypeDef HAL_ETH_Stop_IT(ETH_HandleTypeDef *heth)
  18635. {
  18636. 800863c: b480 push {r7}
  18637. 800863e: b085 sub sp, #20
  18638. 8008640: af00 add r7, sp, #0
  18639. 8008642: 6078 str r0, [r7, #4]
  18640. ETH_DMADescTypeDef *dmarxdesc;
  18641. uint32_t descindex;
  18642. if (heth->gState == HAL_ETH_STATE_STARTED)
  18643. 8008644: 687b ldr r3, [r7, #4]
  18644. 8008646: f8d3 3084 ldr.w r3, [r3, #132] @ 0x84
  18645. 800864a: 2b23 cmp r3, #35 @ 0x23
  18646. 800864c: d165 bne.n 800871a <HAL_ETH_Stop_IT+0xde>
  18647. {
  18648. /* Set the ETH peripheral state to BUSY */
  18649. heth->gState = HAL_ETH_STATE_BUSY;
  18650. 800864e: 687b ldr r3, [r7, #4]
  18651. 8008650: 2223 movs r2, #35 @ 0x23
  18652. 8008652: f8c3 2084 str.w r2, [r3, #132] @ 0x84
  18653. /* Disable interrupts:
  18654. - Tx complete interrupt
  18655. - Rx complete interrupt
  18656. - Fatal bus interrupt
  18657. */
  18658. __HAL_ETH_DMA_DISABLE_IT(heth, (ETH_DMACIER_NIE | ETH_DMACIER_RIE | ETH_DMACIER_TIE |
  18659. 8008656: 687b ldr r3, [r7, #4]
  18660. 8008658: 681b ldr r3, [r3, #0]
  18661. 800865a: f503 5380 add.w r3, r3, #4096 @ 0x1000
  18662. 800865e: f8d3 1134 ldr.w r1, [r3, #308] @ 0x134
  18663. 8008662: 687b ldr r3, [r7, #4]
  18664. 8008664: 681a ldr r2, [r3, #0]
  18665. 8008666: 4b30 ldr r3, [pc, #192] @ (8008728 <HAL_ETH_Stop_IT+0xec>)
  18666. 8008668: 400b ands r3, r1
  18667. 800866a: f502 5280 add.w r2, r2, #4096 @ 0x1000
  18668. 800866e: f8c2 3134 str.w r3, [r2, #308] @ 0x134
  18669. ETH_DMACIER_FBEE | ETH_DMACIER_AIE | ETH_DMACIER_RBUE));
  18670. /* Disable the DMA transmission */
  18671. CLEAR_BIT(heth->Instance->DMACTCR, ETH_DMACTCR_ST);
  18672. 8008672: 687b ldr r3, [r7, #4]
  18673. 8008674: 681b ldr r3, [r3, #0]
  18674. 8008676: f503 5380 add.w r3, r3, #4096 @ 0x1000
  18675. 800867a: f8d3 3104 ldr.w r3, [r3, #260] @ 0x104
  18676. 800867e: 687a ldr r2, [r7, #4]
  18677. 8008680: 6812 ldr r2, [r2, #0]
  18678. 8008682: f023 0301 bic.w r3, r3, #1
  18679. 8008686: f502 5280 add.w r2, r2, #4096 @ 0x1000
  18680. 800868a: f8c2 3104 str.w r3, [r2, #260] @ 0x104
  18681. /* Disable the DMA reception */
  18682. CLEAR_BIT(heth->Instance->DMACRCR, ETH_DMACRCR_SR);
  18683. 800868e: 687b ldr r3, [r7, #4]
  18684. 8008690: 681b ldr r3, [r3, #0]
  18685. 8008692: f503 5380 add.w r3, r3, #4096 @ 0x1000
  18686. 8008696: f8d3 3108 ldr.w r3, [r3, #264] @ 0x108
  18687. 800869a: 687a ldr r2, [r7, #4]
  18688. 800869c: 6812 ldr r2, [r2, #0]
  18689. 800869e: f023 0301 bic.w r3, r3, #1
  18690. 80086a2: f502 5280 add.w r2, r2, #4096 @ 0x1000
  18691. 80086a6: f8c2 3108 str.w r3, [r2, #264] @ 0x108
  18692. /* Disable the MAC reception */
  18693. CLEAR_BIT(heth->Instance->MACCR, ETH_MACCR_RE);
  18694. 80086aa: 687b ldr r3, [r7, #4]
  18695. 80086ac: 681b ldr r3, [r3, #0]
  18696. 80086ae: 681a ldr r2, [r3, #0]
  18697. 80086b0: 687b ldr r3, [r7, #4]
  18698. 80086b2: 681b ldr r3, [r3, #0]
  18699. 80086b4: f022 0201 bic.w r2, r2, #1
  18700. 80086b8: 601a str r2, [r3, #0]
  18701. /* Set the Flush Transmit FIFO bit */
  18702. SET_BIT(heth->Instance->MTLTQOMR, ETH_MTLTQOMR_FTQ);
  18703. 80086ba: 687b ldr r3, [r7, #4]
  18704. 80086bc: 681b ldr r3, [r3, #0]
  18705. 80086be: f8d3 2d00 ldr.w r2, [r3, #3328] @ 0xd00
  18706. 80086c2: 687b ldr r3, [r7, #4]
  18707. 80086c4: 681b ldr r3, [r3, #0]
  18708. 80086c6: f042 0201 orr.w r2, r2, #1
  18709. 80086ca: f8c3 2d00 str.w r2, [r3, #3328] @ 0xd00
  18710. /* Disable the MAC transmission */
  18711. CLEAR_BIT(heth->Instance->MACCR, ETH_MACCR_TE);
  18712. 80086ce: 687b ldr r3, [r7, #4]
  18713. 80086d0: 681b ldr r3, [r3, #0]
  18714. 80086d2: 681a ldr r2, [r3, #0]
  18715. 80086d4: 687b ldr r3, [r7, #4]
  18716. 80086d6: 681b ldr r3, [r3, #0]
  18717. 80086d8: f022 0202 bic.w r2, r2, #2
  18718. 80086dc: 601a str r2, [r3, #0]
  18719. /* Clear IOC bit to all Rx descriptors */
  18720. for (descindex = 0; descindex < (uint32_t)ETH_RX_DESC_CNT; descindex++)
  18721. 80086de: 2300 movs r3, #0
  18722. 80086e0: 60fb str r3, [r7, #12]
  18723. 80086e2: e00e b.n 8008702 <HAL_ETH_Stop_IT+0xc6>
  18724. {
  18725. dmarxdesc = (ETH_DMADescTypeDef *)heth->RxDescList.RxDesc[descindex];
  18726. 80086e4: 687b ldr r3, [r7, #4]
  18727. 80086e6: 68fa ldr r2, [r7, #12]
  18728. 80086e8: 3212 adds r2, #18
  18729. 80086ea: f853 3022 ldr.w r3, [r3, r2, lsl #2]
  18730. 80086ee: 60bb str r3, [r7, #8]
  18731. CLEAR_BIT(dmarxdesc->DESC3, ETH_DMARXNDESCRF_IOC);
  18732. 80086f0: 68bb ldr r3, [r7, #8]
  18733. 80086f2: 68db ldr r3, [r3, #12]
  18734. 80086f4: f023 4280 bic.w r2, r3, #1073741824 @ 0x40000000
  18735. 80086f8: 68bb ldr r3, [r7, #8]
  18736. 80086fa: 60da str r2, [r3, #12]
  18737. for (descindex = 0; descindex < (uint32_t)ETH_RX_DESC_CNT; descindex++)
  18738. 80086fc: 68fb ldr r3, [r7, #12]
  18739. 80086fe: 3301 adds r3, #1
  18740. 8008700: 60fb str r3, [r7, #12]
  18741. 8008702: 68fb ldr r3, [r7, #12]
  18742. 8008704: 2b03 cmp r3, #3
  18743. 8008706: d9ed bls.n 80086e4 <HAL_ETH_Stop_IT+0xa8>
  18744. }
  18745. heth->RxDescList.ItMode = 0U;
  18746. 8008708: 687b ldr r3, [r7, #4]
  18747. 800870a: 2200 movs r2, #0
  18748. 800870c: 659a str r2, [r3, #88] @ 0x58
  18749. heth->gState = HAL_ETH_STATE_READY;
  18750. 800870e: 687b ldr r3, [r7, #4]
  18751. 8008710: 2210 movs r2, #16
  18752. 8008712: f8c3 2084 str.w r2, [r3, #132] @ 0x84
  18753. /* Return function status */
  18754. return HAL_OK;
  18755. 8008716: 2300 movs r3, #0
  18756. 8008718: e000 b.n 800871c <HAL_ETH_Stop_IT+0xe0>
  18757. }
  18758. else
  18759. {
  18760. return HAL_ERROR;
  18761. 800871a: 2301 movs r3, #1
  18762. }
  18763. }
  18764. 800871c: 4618 mov r0, r3
  18765. 800871e: 3714 adds r7, #20
  18766. 8008720: 46bd mov sp, r7
  18767. 8008722: f85d 7b04 ldr.w r7, [sp], #4
  18768. 8008726: 4770 bx lr
  18769. 8008728: ffff2f3e .word 0xffff2f3e
  18770. 0800872c <HAL_ETH_Transmit_IT>:
  18771. * the configuration information for ETHERNET module
  18772. * @param pTxConfig: Hold the configuration of packet to be transmitted
  18773. * @retval HAL status
  18774. */
  18775. HAL_StatusTypeDef HAL_ETH_Transmit_IT(ETH_HandleTypeDef *heth, ETH_TxPacketConfigTypeDef *pTxConfig)
  18776. {
  18777. 800872c: b580 push {r7, lr}
  18778. 800872e: b082 sub sp, #8
  18779. 8008730: af00 add r7, sp, #0
  18780. 8008732: 6078 str r0, [r7, #4]
  18781. 8008734: 6039 str r1, [r7, #0]
  18782. if (pTxConfig == NULL)
  18783. 8008736: 683b ldr r3, [r7, #0]
  18784. 8008738: 2b00 cmp r3, #0
  18785. 800873a: d109 bne.n 8008750 <HAL_ETH_Transmit_IT+0x24>
  18786. {
  18787. heth->ErrorCode |= HAL_ETH_ERROR_PARAM;
  18788. 800873c: 687b ldr r3, [r7, #4]
  18789. 800873e: f8d3 3088 ldr.w r3, [r3, #136] @ 0x88
  18790. 8008742: f043 0201 orr.w r2, r3, #1
  18791. 8008746: 687b ldr r3, [r7, #4]
  18792. 8008748: f8c3 2088 str.w r2, [r3, #136] @ 0x88
  18793. return HAL_ERROR;
  18794. 800874c: 2301 movs r3, #1
  18795. 800874e: e03a b.n 80087c6 <HAL_ETH_Transmit_IT+0x9a>
  18796. }
  18797. if (heth->gState == HAL_ETH_STATE_STARTED)
  18798. 8008750: 687b ldr r3, [r7, #4]
  18799. 8008752: f8d3 3084 ldr.w r3, [r3, #132] @ 0x84
  18800. 8008756: 2b23 cmp r3, #35 @ 0x23
  18801. 8008758: d134 bne.n 80087c4 <HAL_ETH_Transmit_IT+0x98>
  18802. {
  18803. /* Save the packet pointer to release. */
  18804. heth->TxDescList.CurrentPacketAddress = (uint32_t *)pTxConfig->pData;
  18805. 800875a: 683b ldr r3, [r7, #0]
  18806. 800875c: 6b5a ldr r2, [r3, #52] @ 0x34
  18807. 800875e: 687b ldr r3, [r7, #4]
  18808. 8008760: 63da str r2, [r3, #60] @ 0x3c
  18809. /* Config DMA Tx descriptor by Tx Packet info */
  18810. if (ETH_Prepare_Tx_Descriptors(heth, pTxConfig, 1) != HAL_ETH_ERROR_NONE)
  18811. 8008762: 2201 movs r2, #1
  18812. 8008764: 6839 ldr r1, [r7, #0]
  18813. 8008766: 6878 ldr r0, [r7, #4]
  18814. 8008768: f001 f8b6 bl 80098d8 <ETH_Prepare_Tx_Descriptors>
  18815. 800876c: 4603 mov r3, r0
  18816. 800876e: 2b00 cmp r3, #0
  18817. 8008770: d009 beq.n 8008786 <HAL_ETH_Transmit_IT+0x5a>
  18818. {
  18819. heth->ErrorCode |= HAL_ETH_ERROR_BUSY;
  18820. 8008772: 687b ldr r3, [r7, #4]
  18821. 8008774: f8d3 3088 ldr.w r3, [r3, #136] @ 0x88
  18822. 8008778: f043 0202 orr.w r2, r3, #2
  18823. 800877c: 687b ldr r3, [r7, #4]
  18824. 800877e: f8c3 2088 str.w r2, [r3, #136] @ 0x88
  18825. return HAL_ERROR;
  18826. 8008782: 2301 movs r3, #1
  18827. 8008784: e01f b.n 80087c6 <HAL_ETH_Transmit_IT+0x9a>
  18828. __ASM volatile ("dsb 0xF":::"memory");
  18829. 8008786: f3bf 8f4f dsb sy
  18830. }
  18831. 800878a: bf00 nop
  18832. /* Ensure completion of descriptor preparation before transmission start */
  18833. __DSB();
  18834. /* Incr current tx desc index */
  18835. INCR_TX_DESC_INDEX(heth->TxDescList.CurTxDesc, 1U);
  18836. 800878c: 687b ldr r3, [r7, #4]
  18837. 800878e: 6a9b ldr r3, [r3, #40] @ 0x28
  18838. 8008790: 1c5a adds r2, r3, #1
  18839. 8008792: 687b ldr r3, [r7, #4]
  18840. 8008794: 629a str r2, [r3, #40] @ 0x28
  18841. 8008796: 687b ldr r3, [r7, #4]
  18842. 8008798: 6a9b ldr r3, [r3, #40] @ 0x28
  18843. 800879a: 2b03 cmp r3, #3
  18844. 800879c: d904 bls.n 80087a8 <HAL_ETH_Transmit_IT+0x7c>
  18845. 800879e: 687b ldr r3, [r7, #4]
  18846. 80087a0: 6a9b ldr r3, [r3, #40] @ 0x28
  18847. 80087a2: 1f1a subs r2, r3, #4
  18848. 80087a4: 687b ldr r3, [r7, #4]
  18849. 80087a6: 629a str r2, [r3, #40] @ 0x28
  18850. /* Start transmission */
  18851. /* issue a poll command to Tx DMA by writing address of next immediate free descriptor */
  18852. WRITE_REG(heth->Instance->DMACTDTPR, (uint32_t)(heth->TxDescList.TxDesc[heth->TxDescList.CurTxDesc]));
  18853. 80087a8: 687b ldr r3, [r7, #4]
  18854. 80087aa: 6a99 ldr r1, [r3, #40] @ 0x28
  18855. 80087ac: 687b ldr r3, [r7, #4]
  18856. 80087ae: 681a ldr r2, [r3, #0]
  18857. 80087b0: 687b ldr r3, [r7, #4]
  18858. 80087b2: 3106 adds r1, #6
  18859. 80087b4: f853 3021 ldr.w r3, [r3, r1, lsl #2]
  18860. 80087b8: f502 5280 add.w r2, r2, #4096 @ 0x1000
  18861. 80087bc: f8c2 3120 str.w r3, [r2, #288] @ 0x120
  18862. return HAL_OK;
  18863. 80087c0: 2300 movs r3, #0
  18864. 80087c2: e000 b.n 80087c6 <HAL_ETH_Transmit_IT+0x9a>
  18865. }
  18866. else
  18867. {
  18868. return HAL_ERROR;
  18869. 80087c4: 2301 movs r3, #1
  18870. }
  18871. }
  18872. 80087c6: 4618 mov r0, r3
  18873. 80087c8: 3708 adds r7, #8
  18874. 80087ca: 46bd mov sp, r7
  18875. 80087cc: bd80 pop {r7, pc}
  18876. 080087ce <HAL_ETH_ReadData>:
  18877. * the configuration information for ETHERNET module
  18878. * @param pAppBuff: Pointer to an application buffer to receive the packet.
  18879. * @retval HAL status
  18880. */
  18881. HAL_StatusTypeDef HAL_ETH_ReadData(ETH_HandleTypeDef *heth, void **pAppBuff)
  18882. {
  18883. 80087ce: b580 push {r7, lr}
  18884. 80087d0: b088 sub sp, #32
  18885. 80087d2: af00 add r7, sp, #0
  18886. 80087d4: 6078 str r0, [r7, #4]
  18887. 80087d6: 6039 str r1, [r7, #0]
  18888. uint32_t descidx;
  18889. ETH_DMADescTypeDef *dmarxdesc;
  18890. uint32_t desccnt = 0U;
  18891. 80087d8: 2300 movs r3, #0
  18892. 80087da: 617b str r3, [r7, #20]
  18893. uint32_t desccntmax;
  18894. uint32_t bufflength;
  18895. uint8_t rxdataready = 0U;
  18896. 80087dc: 2300 movs r3, #0
  18897. 80087de: 74fb strb r3, [r7, #19]
  18898. if (pAppBuff == NULL)
  18899. 80087e0: 683b ldr r3, [r7, #0]
  18900. 80087e2: 2b00 cmp r3, #0
  18901. 80087e4: d109 bne.n 80087fa <HAL_ETH_ReadData+0x2c>
  18902. {
  18903. heth->ErrorCode |= HAL_ETH_ERROR_PARAM;
  18904. 80087e6: 687b ldr r3, [r7, #4]
  18905. 80087e8: f8d3 3088 ldr.w r3, [r3, #136] @ 0x88
  18906. 80087ec: f043 0201 orr.w r2, r3, #1
  18907. 80087f0: 687b ldr r3, [r7, #4]
  18908. 80087f2: f8c3 2088 str.w r2, [r3, #136] @ 0x88
  18909. return HAL_ERROR;
  18910. 80087f6: 2301 movs r3, #1
  18911. 80087f8: e0a2 b.n 8008940 <HAL_ETH_ReadData+0x172>
  18912. }
  18913. if (heth->gState != HAL_ETH_STATE_STARTED)
  18914. 80087fa: 687b ldr r3, [r7, #4]
  18915. 80087fc: f8d3 3084 ldr.w r3, [r3, #132] @ 0x84
  18916. 8008800: 2b23 cmp r3, #35 @ 0x23
  18917. 8008802: d001 beq.n 8008808 <HAL_ETH_ReadData+0x3a>
  18918. {
  18919. return HAL_ERROR;
  18920. 8008804: 2301 movs r3, #1
  18921. 8008806: e09b b.n 8008940 <HAL_ETH_ReadData+0x172>
  18922. }
  18923. descidx = heth->RxDescList.RxDescIdx;
  18924. 8008808: 687b ldr r3, [r7, #4]
  18925. 800880a: 6ddb ldr r3, [r3, #92] @ 0x5c
  18926. 800880c: 61fb str r3, [r7, #28]
  18927. dmarxdesc = (ETH_DMADescTypeDef *)heth->RxDescList.RxDesc[descidx];
  18928. 800880e: 687b ldr r3, [r7, #4]
  18929. 8008810: 69fa ldr r2, [r7, #28]
  18930. 8008812: 3212 adds r2, #18
  18931. 8008814: f853 3022 ldr.w r3, [r3, r2, lsl #2]
  18932. 8008818: 61bb str r3, [r7, #24]
  18933. desccntmax = ETH_RX_DESC_CNT - heth->RxDescList.RxBuildDescCnt;
  18934. 800881a: 687b ldr r3, [r7, #4]
  18935. 800881c: 6edb ldr r3, [r3, #108] @ 0x6c
  18936. 800881e: f1c3 0304 rsb r3, r3, #4
  18937. 8008822: 60fb str r3, [r7, #12]
  18938. /* Check if descriptor is not owned by DMA */
  18939. while ((READ_BIT(dmarxdesc->DESC3, ETH_DMARXNDESCWBF_OWN) == (uint32_t)RESET) && (desccnt < desccntmax)
  18940. 8008824: e064 b.n 80088f0 <HAL_ETH_ReadData+0x122>
  18941. && (rxdataready == 0U))
  18942. {
  18943. if (READ_BIT(dmarxdesc->DESC3, ETH_DMARXNDESCWBF_CTXT) != (uint32_t)RESET)
  18944. 8008826: 69bb ldr r3, [r7, #24]
  18945. 8008828: 68db ldr r3, [r3, #12]
  18946. 800882a: f003 4380 and.w r3, r3, #1073741824 @ 0x40000000
  18947. 800882e: 2b00 cmp r3, #0
  18948. 8008830: d007 beq.n 8008842 <HAL_ETH_ReadData+0x74>
  18949. {
  18950. /* Get timestamp high */
  18951. heth->RxDescList.TimeStamp.TimeStampHigh = dmarxdesc->DESC1;
  18952. 8008832: 69bb ldr r3, [r7, #24]
  18953. 8008834: 685a ldr r2, [r3, #4]
  18954. 8008836: 687b ldr r3, [r7, #4]
  18955. 8008838: 679a str r2, [r3, #120] @ 0x78
  18956. /* Get timestamp low */
  18957. heth->RxDescList.TimeStamp.TimeStampLow = dmarxdesc->DESC0;
  18958. 800883a: 69bb ldr r3, [r7, #24]
  18959. 800883c: 681a ldr r2, [r3, #0]
  18960. 800883e: 687b ldr r3, [r7, #4]
  18961. 8008840: 675a str r2, [r3, #116] @ 0x74
  18962. }
  18963. if ((READ_BIT(dmarxdesc->DESC3, ETH_DMARXNDESCWBF_FD) != (uint32_t)RESET) || (heth->RxDescList.pRxStart != NULL))
  18964. 8008842: 69bb ldr r3, [r7, #24]
  18965. 8008844: 68db ldr r3, [r3, #12]
  18966. 8008846: f003 5300 and.w r3, r3, #536870912 @ 0x20000000
  18967. 800884a: 2b00 cmp r3, #0
  18968. 800884c: d103 bne.n 8008856 <HAL_ETH_ReadData+0x88>
  18969. 800884e: 687b ldr r3, [r7, #4]
  18970. 8008850: 6fdb ldr r3, [r3, #124] @ 0x7c
  18971. 8008852: 2b00 cmp r3, #0
  18972. 8008854: d03a beq.n 80088cc <HAL_ETH_ReadData+0xfe>
  18973. {
  18974. /* Check if first descriptor */
  18975. if (READ_BIT(dmarxdesc->DESC3, ETH_DMARXNDESCWBF_FD) != (uint32_t)RESET)
  18976. 8008856: 69bb ldr r3, [r7, #24]
  18977. 8008858: 68db ldr r3, [r3, #12]
  18978. 800885a: f003 5300 and.w r3, r3, #536870912 @ 0x20000000
  18979. 800885e: 2b00 cmp r3, #0
  18980. 8008860: d005 beq.n 800886e <HAL_ETH_ReadData+0xa0>
  18981. {
  18982. heth->RxDescList.RxDescCnt = 0;
  18983. 8008862: 687b ldr r3, [r7, #4]
  18984. 8008864: 2200 movs r2, #0
  18985. 8008866: 661a str r2, [r3, #96] @ 0x60
  18986. heth->RxDescList.RxDataLength = 0;
  18987. 8008868: 687b ldr r3, [r7, #4]
  18988. 800886a: 2200 movs r2, #0
  18989. 800886c: 665a str r2, [r3, #100] @ 0x64
  18990. }
  18991. /* Get the Frame Length of the received packet: substruct 4 bytes of the CRC */
  18992. bufflength = READ_BIT(dmarxdesc->DESC3, ETH_DMARXNDESCWBF_PL) - heth->RxDescList.RxDataLength;
  18993. 800886e: 69bb ldr r3, [r7, #24]
  18994. 8008870: 68db ldr r3, [r3, #12]
  18995. 8008872: f3c3 020e ubfx r2, r3, #0, #15
  18996. 8008876: 687b ldr r3, [r7, #4]
  18997. 8008878: 6e5b ldr r3, [r3, #100] @ 0x64
  18998. 800887a: 1ad3 subs r3, r2, r3
  18999. 800887c: 60bb str r3, [r7, #8]
  19000. /* Check if last descriptor */
  19001. if (READ_BIT(dmarxdesc->DESC3, ETH_DMARXNDESCWBF_LD) != (uint32_t)RESET)
  19002. 800887e: 69bb ldr r3, [r7, #24]
  19003. 8008880: 68db ldr r3, [r3, #12]
  19004. 8008882: f003 5380 and.w r3, r3, #268435456 @ 0x10000000
  19005. 8008886: 2b00 cmp r3, #0
  19006. 8008888: d005 beq.n 8008896 <HAL_ETH_ReadData+0xc8>
  19007. {
  19008. /* Save Last descriptor index */
  19009. heth->RxDescList.pRxLastRxDesc = dmarxdesc->DESC3;
  19010. 800888a: 69bb ldr r3, [r7, #24]
  19011. 800888c: 68da ldr r2, [r3, #12]
  19012. 800888e: 687b ldr r3, [r7, #4]
  19013. 8008890: 671a str r2, [r3, #112] @ 0x70
  19014. /* Packet ready */
  19015. rxdataready = 1;
  19016. 8008892: 2301 movs r3, #1
  19017. 8008894: 74fb strb r3, [r7, #19]
  19018. /*Call registered Link callback*/
  19019. heth->rxLinkCallback(&heth->RxDescList.pRxStart, &heth->RxDescList.pRxEnd,
  19020. (uint8_t *)dmarxdesc->BackupAddr0, bufflength);
  19021. #else
  19022. /* Link callback */
  19023. HAL_ETH_RxLinkCallback(&heth->RxDescList.pRxStart, &heth->RxDescList.pRxEnd,
  19024. 8008896: 687b ldr r3, [r7, #4]
  19025. 8008898: f103 007c add.w r0, r3, #124 @ 0x7c
  19026. 800889c: 687b ldr r3, [r7, #4]
  19027. 800889e: f103 0180 add.w r1, r3, #128 @ 0x80
  19028. (uint8_t *)dmarxdesc->BackupAddr0, (uint16_t) bufflength);
  19029. 80088a2: 69bb ldr r3, [r7, #24]
  19030. 80088a4: 691b ldr r3, [r3, #16]
  19031. HAL_ETH_RxLinkCallback(&heth->RxDescList.pRxStart, &heth->RxDescList.pRxEnd,
  19032. 80088a6: 461a mov r2, r3
  19033. 80088a8: 68bb ldr r3, [r7, #8]
  19034. 80088aa: b29b uxth r3, r3
  19035. 80088ac: f008 fb24 bl 8010ef8 <HAL_ETH_RxLinkCallback>
  19036. #endif /* USE_HAL_ETH_REGISTER_CALLBACKS */
  19037. heth->RxDescList.RxDescCnt++;
  19038. 80088b0: 687b ldr r3, [r7, #4]
  19039. 80088b2: 6e1b ldr r3, [r3, #96] @ 0x60
  19040. 80088b4: 1c5a adds r2, r3, #1
  19041. 80088b6: 687b ldr r3, [r7, #4]
  19042. 80088b8: 661a str r2, [r3, #96] @ 0x60
  19043. heth->RxDescList.RxDataLength += bufflength;
  19044. 80088ba: 687b ldr r3, [r7, #4]
  19045. 80088bc: 6e5a ldr r2, [r3, #100] @ 0x64
  19046. 80088be: 68bb ldr r3, [r7, #8]
  19047. 80088c0: 441a add r2, r3
  19048. 80088c2: 687b ldr r3, [r7, #4]
  19049. 80088c4: 665a str r2, [r3, #100] @ 0x64
  19050. /* Clear buffer pointer */
  19051. dmarxdesc->BackupAddr0 = 0;
  19052. 80088c6: 69bb ldr r3, [r7, #24]
  19053. 80088c8: 2200 movs r2, #0
  19054. 80088ca: 611a str r2, [r3, #16]
  19055. }
  19056. /* Increment current rx descriptor index */
  19057. INCR_RX_DESC_INDEX(descidx, 1U);
  19058. 80088cc: 69fb ldr r3, [r7, #28]
  19059. 80088ce: 3301 adds r3, #1
  19060. 80088d0: 61fb str r3, [r7, #28]
  19061. 80088d2: 69fb ldr r3, [r7, #28]
  19062. 80088d4: 2b03 cmp r3, #3
  19063. 80088d6: d902 bls.n 80088de <HAL_ETH_ReadData+0x110>
  19064. 80088d8: 69fb ldr r3, [r7, #28]
  19065. 80088da: 3b04 subs r3, #4
  19066. 80088dc: 61fb str r3, [r7, #28]
  19067. /* Get current descriptor address */
  19068. dmarxdesc = (ETH_DMADescTypeDef *)heth->RxDescList.RxDesc[descidx];
  19069. 80088de: 687b ldr r3, [r7, #4]
  19070. 80088e0: 69fa ldr r2, [r7, #28]
  19071. 80088e2: 3212 adds r2, #18
  19072. 80088e4: f853 3022 ldr.w r3, [r3, r2, lsl #2]
  19073. 80088e8: 61bb str r3, [r7, #24]
  19074. desccnt++;
  19075. 80088ea: 697b ldr r3, [r7, #20]
  19076. 80088ec: 3301 adds r3, #1
  19077. 80088ee: 617b str r3, [r7, #20]
  19078. while ((READ_BIT(dmarxdesc->DESC3, ETH_DMARXNDESCWBF_OWN) == (uint32_t)RESET) && (desccnt < desccntmax)
  19079. 80088f0: 69bb ldr r3, [r7, #24]
  19080. 80088f2: 68db ldr r3, [r3, #12]
  19081. && (rxdataready == 0U))
  19082. 80088f4: 2b00 cmp r3, #0
  19083. 80088f6: db06 blt.n 8008906 <HAL_ETH_ReadData+0x138>
  19084. while ((READ_BIT(dmarxdesc->DESC3, ETH_DMARXNDESCWBF_OWN) == (uint32_t)RESET) && (desccnt < desccntmax)
  19085. 80088f8: 697a ldr r2, [r7, #20]
  19086. 80088fa: 68fb ldr r3, [r7, #12]
  19087. 80088fc: 429a cmp r2, r3
  19088. 80088fe: d202 bcs.n 8008906 <HAL_ETH_ReadData+0x138>
  19089. && (rxdataready == 0U))
  19090. 8008900: 7cfb ldrb r3, [r7, #19]
  19091. 8008902: 2b00 cmp r3, #0
  19092. 8008904: d08f beq.n 8008826 <HAL_ETH_ReadData+0x58>
  19093. }
  19094. heth->RxDescList.RxBuildDescCnt += desccnt;
  19095. 8008906: 687b ldr r3, [r7, #4]
  19096. 8008908: 6eda ldr r2, [r3, #108] @ 0x6c
  19097. 800890a: 697b ldr r3, [r7, #20]
  19098. 800890c: 441a add r2, r3
  19099. 800890e: 687b ldr r3, [r7, #4]
  19100. 8008910: 66da str r2, [r3, #108] @ 0x6c
  19101. if ((heth->RxDescList.RxBuildDescCnt) != 0U)
  19102. 8008912: 687b ldr r3, [r7, #4]
  19103. 8008914: 6edb ldr r3, [r3, #108] @ 0x6c
  19104. 8008916: 2b00 cmp r3, #0
  19105. 8008918: d002 beq.n 8008920 <HAL_ETH_ReadData+0x152>
  19106. {
  19107. /* Update Descriptors */
  19108. ETH_UpdateDescriptor(heth);
  19109. 800891a: 6878 ldr r0, [r7, #4]
  19110. 800891c: f000 f814 bl 8008948 <ETH_UpdateDescriptor>
  19111. }
  19112. heth->RxDescList.RxDescIdx = descidx;
  19113. 8008920: 687b ldr r3, [r7, #4]
  19114. 8008922: 69fa ldr r2, [r7, #28]
  19115. 8008924: 65da str r2, [r3, #92] @ 0x5c
  19116. if (rxdataready == 1U)
  19117. 8008926: 7cfb ldrb r3, [r7, #19]
  19118. 8008928: 2b01 cmp r3, #1
  19119. 800892a: d108 bne.n 800893e <HAL_ETH_ReadData+0x170>
  19120. {
  19121. /* Return received packet */
  19122. *pAppBuff = heth->RxDescList.pRxStart;
  19123. 800892c: 687b ldr r3, [r7, #4]
  19124. 800892e: 6fda ldr r2, [r3, #124] @ 0x7c
  19125. 8008930: 683b ldr r3, [r7, #0]
  19126. 8008932: 601a str r2, [r3, #0]
  19127. /* Reset first element */
  19128. heth->RxDescList.pRxStart = NULL;
  19129. 8008934: 687b ldr r3, [r7, #4]
  19130. 8008936: 2200 movs r2, #0
  19131. 8008938: 67da str r2, [r3, #124] @ 0x7c
  19132. return HAL_OK;
  19133. 800893a: 2300 movs r3, #0
  19134. 800893c: e000 b.n 8008940 <HAL_ETH_ReadData+0x172>
  19135. }
  19136. /* Packet not ready */
  19137. return HAL_ERROR;
  19138. 800893e: 2301 movs r3, #1
  19139. }
  19140. 8008940: 4618 mov r0, r3
  19141. 8008942: 3720 adds r7, #32
  19142. 8008944: 46bd mov sp, r7
  19143. 8008946: bd80 pop {r7, pc}
  19144. 08008948 <ETH_UpdateDescriptor>:
  19145. * @param heth: pointer to a ETH_HandleTypeDef structure that contains
  19146. * the configuration information for ETHERNET module
  19147. * @retval HAL status
  19148. */
  19149. static void ETH_UpdateDescriptor(ETH_HandleTypeDef *heth)
  19150. {
  19151. 8008948: b580 push {r7, lr}
  19152. 800894a: b088 sub sp, #32
  19153. 800894c: af00 add r7, sp, #0
  19154. 800894e: 6078 str r0, [r7, #4]
  19155. uint32_t descidx;
  19156. uint32_t tailidx;
  19157. uint32_t desccount;
  19158. ETH_DMADescTypeDef *dmarxdesc;
  19159. uint8_t *buff = NULL;
  19160. 8008950: 2300 movs r3, #0
  19161. 8008952: 60bb str r3, [r7, #8]
  19162. uint8_t allocStatus = 1U;
  19163. 8008954: 2301 movs r3, #1
  19164. 8008956: 74fb strb r3, [r7, #19]
  19165. descidx = heth->RxDescList.RxBuildDescIdx;
  19166. 8008958: 687b ldr r3, [r7, #4]
  19167. 800895a: 6e9b ldr r3, [r3, #104] @ 0x68
  19168. 800895c: 61fb str r3, [r7, #28]
  19169. dmarxdesc = (ETH_DMADescTypeDef *)heth->RxDescList.RxDesc[descidx];
  19170. 800895e: 687b ldr r3, [r7, #4]
  19171. 8008960: 69fa ldr r2, [r7, #28]
  19172. 8008962: 3212 adds r2, #18
  19173. 8008964: f853 3022 ldr.w r3, [r3, r2, lsl #2]
  19174. 8008968: 617b str r3, [r7, #20]
  19175. desccount = heth->RxDescList.RxBuildDescCnt;
  19176. 800896a: 687b ldr r3, [r7, #4]
  19177. 800896c: 6edb ldr r3, [r3, #108] @ 0x6c
  19178. 800896e: 61bb str r3, [r7, #24]
  19179. while ((desccount > 0U) && (allocStatus != 0U))
  19180. 8008970: e038 b.n 80089e4 <ETH_UpdateDescriptor+0x9c>
  19181. {
  19182. /* Check if a buffer's attached the descriptor */
  19183. if (READ_REG(dmarxdesc->BackupAddr0) == 0U)
  19184. 8008972: 697b ldr r3, [r7, #20]
  19185. 8008974: 691b ldr r3, [r3, #16]
  19186. 8008976: 2b00 cmp r3, #0
  19187. 8008978: d112 bne.n 80089a0 <ETH_UpdateDescriptor+0x58>
  19188. #if (USE_HAL_ETH_REGISTER_CALLBACKS == 1)
  19189. /*Call registered Allocate callback*/
  19190. heth->rxAllocateCallback(&buff);
  19191. #else
  19192. /* Allocate callback */
  19193. HAL_ETH_RxAllocateCallback(&buff);
  19194. 800897a: f107 0308 add.w r3, r7, #8
  19195. 800897e: 4618 mov r0, r3
  19196. 8008980: f008 fa8a bl 8010e98 <HAL_ETH_RxAllocateCallback>
  19197. #endif /* USE_HAL_ETH_REGISTER_CALLBACKS */
  19198. if (buff == NULL)
  19199. 8008984: 68bb ldr r3, [r7, #8]
  19200. 8008986: 2b00 cmp r3, #0
  19201. 8008988: d102 bne.n 8008990 <ETH_UpdateDescriptor+0x48>
  19202. {
  19203. allocStatus = 0U;
  19204. 800898a: 2300 movs r3, #0
  19205. 800898c: 74fb strb r3, [r7, #19]
  19206. 800898e: e007 b.n 80089a0 <ETH_UpdateDescriptor+0x58>
  19207. }
  19208. else
  19209. {
  19210. WRITE_REG(dmarxdesc->BackupAddr0, (uint32_t)buff);
  19211. 8008990: 68bb ldr r3, [r7, #8]
  19212. 8008992: 461a mov r2, r3
  19213. 8008994: 697b ldr r3, [r7, #20]
  19214. 8008996: 611a str r2, [r3, #16]
  19215. WRITE_REG(dmarxdesc->DESC0, (uint32_t)buff);
  19216. 8008998: 68bb ldr r3, [r7, #8]
  19217. 800899a: 461a mov r2, r3
  19218. 800899c: 697b ldr r3, [r7, #20]
  19219. 800899e: 601a str r2, [r3, #0]
  19220. }
  19221. }
  19222. if (allocStatus != 0U)
  19223. 80089a0: 7cfb ldrb r3, [r7, #19]
  19224. 80089a2: 2b00 cmp r3, #0
  19225. 80089a4: d01e beq.n 80089e4 <ETH_UpdateDescriptor+0x9c>
  19226. {
  19227. if (heth->RxDescList.ItMode != 0U)
  19228. 80089a6: 687b ldr r3, [r7, #4]
  19229. 80089a8: 6d9b ldr r3, [r3, #88] @ 0x58
  19230. 80089aa: 2b00 cmp r3, #0
  19231. 80089ac: d004 beq.n 80089b8 <ETH_UpdateDescriptor+0x70>
  19232. {
  19233. WRITE_REG(dmarxdesc->DESC3, ETH_DMARXNDESCRF_OWN | ETH_DMARXNDESCRF_BUF1V | ETH_DMARXNDESCRF_IOC);
  19234. 80089ae: 697b ldr r3, [r7, #20]
  19235. 80089b0: f04f 4241 mov.w r2, #3238002688 @ 0xc1000000
  19236. 80089b4: 60da str r2, [r3, #12]
  19237. 80089b6: e003 b.n 80089c0 <ETH_UpdateDescriptor+0x78>
  19238. }
  19239. else
  19240. {
  19241. WRITE_REG(dmarxdesc->DESC3, ETH_DMARXNDESCRF_OWN | ETH_DMARXNDESCRF_BUF1V);
  19242. 80089b8: 697b ldr r3, [r7, #20]
  19243. 80089ba: f04f 4201 mov.w r2, #2164260864 @ 0x81000000
  19244. 80089be: 60da str r2, [r3, #12]
  19245. }
  19246. /* Increment current rx descriptor index */
  19247. INCR_RX_DESC_INDEX(descidx, 1U);
  19248. 80089c0: 69fb ldr r3, [r7, #28]
  19249. 80089c2: 3301 adds r3, #1
  19250. 80089c4: 61fb str r3, [r7, #28]
  19251. 80089c6: 69fb ldr r3, [r7, #28]
  19252. 80089c8: 2b03 cmp r3, #3
  19253. 80089ca: d902 bls.n 80089d2 <ETH_UpdateDescriptor+0x8a>
  19254. 80089cc: 69fb ldr r3, [r7, #28]
  19255. 80089ce: 3b04 subs r3, #4
  19256. 80089d0: 61fb str r3, [r7, #28]
  19257. /* Get current descriptor address */
  19258. dmarxdesc = (ETH_DMADescTypeDef *)heth->RxDescList.RxDesc[descidx];
  19259. 80089d2: 687b ldr r3, [r7, #4]
  19260. 80089d4: 69fa ldr r2, [r7, #28]
  19261. 80089d6: 3212 adds r2, #18
  19262. 80089d8: f853 3022 ldr.w r3, [r3, r2, lsl #2]
  19263. 80089dc: 617b str r3, [r7, #20]
  19264. desccount--;
  19265. 80089de: 69bb ldr r3, [r7, #24]
  19266. 80089e0: 3b01 subs r3, #1
  19267. 80089e2: 61bb str r3, [r7, #24]
  19268. while ((desccount > 0U) && (allocStatus != 0U))
  19269. 80089e4: 69bb ldr r3, [r7, #24]
  19270. 80089e6: 2b00 cmp r3, #0
  19271. 80089e8: d002 beq.n 80089f0 <ETH_UpdateDescriptor+0xa8>
  19272. 80089ea: 7cfb ldrb r3, [r7, #19]
  19273. 80089ec: 2b00 cmp r3, #0
  19274. 80089ee: d1c0 bne.n 8008972 <ETH_UpdateDescriptor+0x2a>
  19275. }
  19276. }
  19277. if (heth->RxDescList.RxBuildDescCnt != desccount)
  19278. 80089f0: 687b ldr r3, [r7, #4]
  19279. 80089f2: 6edb ldr r3, [r3, #108] @ 0x6c
  19280. 80089f4: 69ba ldr r2, [r7, #24]
  19281. 80089f6: 429a cmp r2, r3
  19282. 80089f8: d01b beq.n 8008a32 <ETH_UpdateDescriptor+0xea>
  19283. {
  19284. /* Set the tail pointer index */
  19285. tailidx = (descidx + 1U) % ETH_RX_DESC_CNT;
  19286. 80089fa: 69fb ldr r3, [r7, #28]
  19287. 80089fc: 3301 adds r3, #1
  19288. 80089fe: f003 0303 and.w r3, r3, #3
  19289. 8008a02: 60fb str r3, [r7, #12]
  19290. __ASM volatile ("dmb 0xF":::"memory");
  19291. 8008a04: f3bf 8f5f dmb sy
  19292. }
  19293. 8008a08: bf00 nop
  19294. /* DMB instruction to avoid race condition */
  19295. __DMB();
  19296. /* Set the Tail pointer address */
  19297. WRITE_REG(heth->Instance->DMACRDTPR, ((uint32_t)(heth->Init.RxDesc + (tailidx))));
  19298. 8008a0a: 687b ldr r3, [r7, #4]
  19299. 8008a0c: 6919 ldr r1, [r3, #16]
  19300. 8008a0e: 68fa ldr r2, [r7, #12]
  19301. 8008a10: 4613 mov r3, r2
  19302. 8008a12: 005b lsls r3, r3, #1
  19303. 8008a14: 4413 add r3, r2
  19304. 8008a16: 00db lsls r3, r3, #3
  19305. 8008a18: 18ca adds r2, r1, r3
  19306. 8008a1a: 687b ldr r3, [r7, #4]
  19307. 8008a1c: 681b ldr r3, [r3, #0]
  19308. 8008a1e: f503 5380 add.w r3, r3, #4096 @ 0x1000
  19309. 8008a22: f8c3 2128 str.w r2, [r3, #296] @ 0x128
  19310. heth->RxDescList.RxBuildDescIdx = descidx;
  19311. 8008a26: 687b ldr r3, [r7, #4]
  19312. 8008a28: 69fa ldr r2, [r7, #28]
  19313. 8008a2a: 669a str r2, [r3, #104] @ 0x68
  19314. heth->RxDescList.RxBuildDescCnt = desccount;
  19315. 8008a2c: 687b ldr r3, [r7, #4]
  19316. 8008a2e: 69ba ldr r2, [r7, #24]
  19317. 8008a30: 66da str r2, [r3, #108] @ 0x6c
  19318. }
  19319. }
  19320. 8008a32: bf00 nop
  19321. 8008a34: 3720 adds r7, #32
  19322. 8008a36: 46bd mov sp, r7
  19323. 8008a38: bd80 pop {r7, pc}
  19324. 08008a3a <HAL_ETH_ReleaseTxPacket>:
  19325. * @param heth: pointer to a ETH_HandleTypeDef structure that contains
  19326. * the configuration information for ETHERNET module
  19327. * @retval HAL status
  19328. */
  19329. HAL_StatusTypeDef HAL_ETH_ReleaseTxPacket(ETH_HandleTypeDef *heth)
  19330. {
  19331. 8008a3a: b580 push {r7, lr}
  19332. 8008a3c: b086 sub sp, #24
  19333. 8008a3e: af00 add r7, sp, #0
  19334. 8008a40: 6078 str r0, [r7, #4]
  19335. ETH_TxDescListTypeDef *dmatxdesclist = &heth->TxDescList;
  19336. 8008a42: 687b ldr r3, [r7, #4]
  19337. 8008a44: 3318 adds r3, #24
  19338. 8008a46: 60bb str r3, [r7, #8]
  19339. uint32_t numOfBuf = dmatxdesclist->BuffersInUse;
  19340. 8008a48: 68bb ldr r3, [r7, #8]
  19341. 8008a4a: 6a9b ldr r3, [r3, #40] @ 0x28
  19342. 8008a4c: 617b str r3, [r7, #20]
  19343. uint32_t idx = dmatxdesclist->releaseIndex;
  19344. 8008a4e: 68bb ldr r3, [r7, #8]
  19345. 8008a50: 6adb ldr r3, [r3, #44] @ 0x2c
  19346. 8008a52: 613b str r3, [r7, #16]
  19347. uint8_t pktTxStatus = 1U;
  19348. 8008a54: 2301 movs r3, #1
  19349. 8008a56: 73fb strb r3, [r7, #15]
  19350. #ifdef HAL_ETH_USE_PTP
  19351. ETH_TimeStampTypeDef *timestamp = &heth->TxTimestamp;
  19352. #endif /* HAL_ETH_USE_PTP */
  19353. /* Loop through buffers in use. */
  19354. while ((numOfBuf != 0U) && (pktTxStatus != 0U))
  19355. 8008a58: e047 b.n 8008aea <HAL_ETH_ReleaseTxPacket+0xb0>
  19356. {
  19357. pktInUse = 1U;
  19358. 8008a5a: 2301 movs r3, #1
  19359. 8008a5c: 73bb strb r3, [r7, #14]
  19360. numOfBuf--;
  19361. 8008a5e: 697b ldr r3, [r7, #20]
  19362. 8008a60: 3b01 subs r3, #1
  19363. 8008a62: 617b str r3, [r7, #20]
  19364. /* If no packet, just examine the next packet. */
  19365. if (dmatxdesclist->PacketAddress[idx] == NULL)
  19366. 8008a64: 68ba ldr r2, [r7, #8]
  19367. 8008a66: 693b ldr r3, [r7, #16]
  19368. 8008a68: 3304 adds r3, #4
  19369. 8008a6a: 009b lsls r3, r3, #2
  19370. 8008a6c: 4413 add r3, r2
  19371. 8008a6e: 685b ldr r3, [r3, #4]
  19372. 8008a70: 2b00 cmp r3, #0
  19373. 8008a72: d10a bne.n 8008a8a <HAL_ETH_ReleaseTxPacket+0x50>
  19374. {
  19375. /* No packet in use, skip to next. */
  19376. INCR_TX_DESC_INDEX(idx, 1U);
  19377. 8008a74: 693b ldr r3, [r7, #16]
  19378. 8008a76: 3301 adds r3, #1
  19379. 8008a78: 613b str r3, [r7, #16]
  19380. 8008a7a: 693b ldr r3, [r7, #16]
  19381. 8008a7c: 2b03 cmp r3, #3
  19382. 8008a7e: d902 bls.n 8008a86 <HAL_ETH_ReleaseTxPacket+0x4c>
  19383. 8008a80: 693b ldr r3, [r7, #16]
  19384. 8008a82: 3b04 subs r3, #4
  19385. 8008a84: 613b str r3, [r7, #16]
  19386. pktInUse = 0U;
  19387. 8008a86: 2300 movs r3, #0
  19388. 8008a88: 73bb strb r3, [r7, #14]
  19389. }
  19390. if (pktInUse != 0U)
  19391. 8008a8a: 7bbb ldrb r3, [r7, #14]
  19392. 8008a8c: 2b00 cmp r3, #0
  19393. 8008a8e: d02c beq.n 8008aea <HAL_ETH_ReleaseTxPacket+0xb0>
  19394. {
  19395. /* Determine if the packet has been transmitted. */
  19396. if ((heth->Init.TxDesc[idx].DESC3 & ETH_DMATXNDESCRF_OWN) == 0U)
  19397. 8008a90: 687b ldr r3, [r7, #4]
  19398. 8008a92: 68d9 ldr r1, [r3, #12]
  19399. 8008a94: 693a ldr r2, [r7, #16]
  19400. 8008a96: 4613 mov r3, r2
  19401. 8008a98: 005b lsls r3, r3, #1
  19402. 8008a9a: 4413 add r3, r2
  19403. 8008a9c: 00db lsls r3, r3, #3
  19404. 8008a9e: 440b add r3, r1
  19405. 8008aa0: 68db ldr r3, [r3, #12]
  19406. 8008aa2: 2b00 cmp r3, #0
  19407. 8008aa4: db1f blt.n 8008ae6 <HAL_ETH_ReleaseTxPacket+0xac>
  19408. {
  19409. HAL_ETH_TxPtpCallback(dmatxdesclist->PacketAddress[idx], timestamp);
  19410. }
  19411. #endif /* HAL_ETH_USE_PTP */
  19412. /* Release the packet. */
  19413. HAL_ETH_TxFreeCallback(dmatxdesclist->PacketAddress[idx]);
  19414. 8008aa6: 68ba ldr r2, [r7, #8]
  19415. 8008aa8: 693b ldr r3, [r7, #16]
  19416. 8008aaa: 3304 adds r3, #4
  19417. 8008aac: 009b lsls r3, r3, #2
  19418. 8008aae: 4413 add r3, r2
  19419. 8008ab0: 685b ldr r3, [r3, #4]
  19420. 8008ab2: 4618 mov r0, r3
  19421. 8008ab4: f008 fa88 bl 8010fc8 <HAL_ETH_TxFreeCallback>
  19422. #endif /* USE_HAL_ETH_REGISTER_CALLBACKS */
  19423. /* Clear the entry in the in-use array. */
  19424. dmatxdesclist->PacketAddress[idx] = NULL;
  19425. 8008ab8: 68ba ldr r2, [r7, #8]
  19426. 8008aba: 693b ldr r3, [r7, #16]
  19427. 8008abc: 3304 adds r3, #4
  19428. 8008abe: 009b lsls r3, r3, #2
  19429. 8008ac0: 4413 add r3, r2
  19430. 8008ac2: 2200 movs r2, #0
  19431. 8008ac4: 605a str r2, [r3, #4]
  19432. /* Update the transmit relesae index and number of buffers in use. */
  19433. INCR_TX_DESC_INDEX(idx, 1U);
  19434. 8008ac6: 693b ldr r3, [r7, #16]
  19435. 8008ac8: 3301 adds r3, #1
  19436. 8008aca: 613b str r3, [r7, #16]
  19437. 8008acc: 693b ldr r3, [r7, #16]
  19438. 8008ace: 2b03 cmp r3, #3
  19439. 8008ad0: d902 bls.n 8008ad8 <HAL_ETH_ReleaseTxPacket+0x9e>
  19440. 8008ad2: 693b ldr r3, [r7, #16]
  19441. 8008ad4: 3b04 subs r3, #4
  19442. 8008ad6: 613b str r3, [r7, #16]
  19443. dmatxdesclist->BuffersInUse = numOfBuf;
  19444. 8008ad8: 68bb ldr r3, [r7, #8]
  19445. 8008ada: 697a ldr r2, [r7, #20]
  19446. 8008adc: 629a str r2, [r3, #40] @ 0x28
  19447. dmatxdesclist->releaseIndex = idx;
  19448. 8008ade: 68bb ldr r3, [r7, #8]
  19449. 8008ae0: 693a ldr r2, [r7, #16]
  19450. 8008ae2: 62da str r2, [r3, #44] @ 0x2c
  19451. 8008ae4: e001 b.n 8008aea <HAL_ETH_ReleaseTxPacket+0xb0>
  19452. }
  19453. else
  19454. {
  19455. /* Get out of the loop! */
  19456. pktTxStatus = 0U;
  19457. 8008ae6: 2300 movs r3, #0
  19458. 8008ae8: 73fb strb r3, [r7, #15]
  19459. while ((numOfBuf != 0U) && (pktTxStatus != 0U))
  19460. 8008aea: 697b ldr r3, [r7, #20]
  19461. 8008aec: 2b00 cmp r3, #0
  19462. 8008aee: d002 beq.n 8008af6 <HAL_ETH_ReleaseTxPacket+0xbc>
  19463. 8008af0: 7bfb ldrb r3, [r7, #15]
  19464. 8008af2: 2b00 cmp r3, #0
  19465. 8008af4: d1b1 bne.n 8008a5a <HAL_ETH_ReleaseTxPacket+0x20>
  19466. }
  19467. }
  19468. }
  19469. return HAL_OK;
  19470. 8008af6: 2300 movs r3, #0
  19471. }
  19472. 8008af8: 4618 mov r0, r3
  19473. 8008afa: 3718 adds r7, #24
  19474. 8008afc: 46bd mov sp, r7
  19475. 8008afe: bd80 pop {r7, pc}
  19476. 08008b00 <HAL_ETH_IRQHandler>:
  19477. * @param heth: pointer to a ETH_HandleTypeDef structure that contains
  19478. * the configuration information for ETHERNET module
  19479. * @retval HAL status
  19480. */
  19481. void HAL_ETH_IRQHandler(ETH_HandleTypeDef *heth)
  19482. {
  19483. 8008b00: b580 push {r7, lr}
  19484. 8008b02: b086 sub sp, #24
  19485. 8008b04: af00 add r7, sp, #0
  19486. 8008b06: 6078 str r0, [r7, #4]
  19487. uint32_t mac_flag = READ_REG(heth->Instance->MACISR);
  19488. 8008b08: 687b ldr r3, [r7, #4]
  19489. 8008b0a: 681b ldr r3, [r3, #0]
  19490. 8008b0c: f8d3 30b0 ldr.w r3, [r3, #176] @ 0xb0
  19491. 8008b10: 617b str r3, [r7, #20]
  19492. uint32_t dma_flag = READ_REG(heth->Instance->DMACSR);
  19493. 8008b12: 687b ldr r3, [r7, #4]
  19494. 8008b14: 681b ldr r3, [r3, #0]
  19495. 8008b16: f503 5380 add.w r3, r3, #4096 @ 0x1000
  19496. 8008b1a: f8d3 3160 ldr.w r3, [r3, #352] @ 0x160
  19497. 8008b1e: 613b str r3, [r7, #16]
  19498. uint32_t dma_itsource = READ_REG(heth->Instance->DMACIER);
  19499. 8008b20: 687b ldr r3, [r7, #4]
  19500. 8008b22: 681b ldr r3, [r3, #0]
  19501. 8008b24: f503 5380 add.w r3, r3, #4096 @ 0x1000
  19502. 8008b28: f8d3 3134 ldr.w r3, [r3, #308] @ 0x134
  19503. 8008b2c: 60fb str r3, [r7, #12]
  19504. uint32_t exti_d1_flag = READ_REG(EXTI_D1->PR3);
  19505. 8008b2e: 4b6d ldr r3, [pc, #436] @ (8008ce4 <HAL_ETH_IRQHandler+0x1e4>)
  19506. 8008b30: 6a9b ldr r3, [r3, #40] @ 0x28
  19507. 8008b32: 60bb str r3, [r7, #8]
  19508. #if defined(DUAL_CORE)
  19509. uint32_t exti_d2_flag = READ_REG(EXTI_D2->PR3);
  19510. #endif /* DUAL_CORE */
  19511. /* Packet received */
  19512. if (((dma_flag & ETH_DMACSR_RI) != 0U) && ((dma_itsource & ETH_DMACIER_RIE) != 0U))
  19513. 8008b34: 693b ldr r3, [r7, #16]
  19514. 8008b36: f003 0340 and.w r3, r3, #64 @ 0x40
  19515. 8008b3a: 2b00 cmp r3, #0
  19516. 8008b3c: d010 beq.n 8008b60 <HAL_ETH_IRQHandler+0x60>
  19517. 8008b3e: 68fb ldr r3, [r7, #12]
  19518. 8008b40: f003 0340 and.w r3, r3, #64 @ 0x40
  19519. 8008b44: 2b00 cmp r3, #0
  19520. 8008b46: d00b beq.n 8008b60 <HAL_ETH_IRQHandler+0x60>
  19521. {
  19522. /* Clear the Eth DMA Rx IT pending bits */
  19523. __HAL_ETH_DMA_CLEAR_IT(heth, ETH_DMACSR_RI | ETH_DMACSR_NIS);
  19524. 8008b48: 687b ldr r3, [r7, #4]
  19525. 8008b4a: 681b ldr r3, [r3, #0]
  19526. 8008b4c: f503 5380 add.w r3, r3, #4096 @ 0x1000
  19527. 8008b50: 461a mov r2, r3
  19528. 8008b52: f248 0340 movw r3, #32832 @ 0x8040
  19529. 8008b56: f8c2 3160 str.w r3, [r2, #352] @ 0x160
  19530. #if (USE_HAL_ETH_REGISTER_CALLBACKS == 1)
  19531. /*Call registered Receive complete callback*/
  19532. heth->RxCpltCallback(heth);
  19533. #else
  19534. /* Receive complete callback */
  19535. HAL_ETH_RxCpltCallback(heth);
  19536. 8008b5a: 6878 ldr r0, [r7, #4]
  19537. 8008b5c: f007 fd24 bl 80105a8 <HAL_ETH_RxCpltCallback>
  19538. #endif /* USE_HAL_ETH_REGISTER_CALLBACKS */
  19539. }
  19540. /* Packet transmitted */
  19541. if (((dma_flag & ETH_DMACSR_TI) != 0U) && ((dma_itsource & ETH_DMACIER_TIE) != 0U))
  19542. 8008b60: 693b ldr r3, [r7, #16]
  19543. 8008b62: f003 0301 and.w r3, r3, #1
  19544. 8008b66: 2b00 cmp r3, #0
  19545. 8008b68: d010 beq.n 8008b8c <HAL_ETH_IRQHandler+0x8c>
  19546. 8008b6a: 68fb ldr r3, [r7, #12]
  19547. 8008b6c: f003 0301 and.w r3, r3, #1
  19548. 8008b70: 2b00 cmp r3, #0
  19549. 8008b72: d00b beq.n 8008b8c <HAL_ETH_IRQHandler+0x8c>
  19550. {
  19551. /* Clear the Eth DMA Tx IT pending bits */
  19552. __HAL_ETH_DMA_CLEAR_IT(heth, ETH_DMACSR_TI | ETH_DMACSR_NIS);
  19553. 8008b74: 687b ldr r3, [r7, #4]
  19554. 8008b76: 681b ldr r3, [r3, #0]
  19555. 8008b78: f503 5380 add.w r3, r3, #4096 @ 0x1000
  19556. 8008b7c: 461a mov r2, r3
  19557. 8008b7e: f248 0301 movw r3, #32769 @ 0x8001
  19558. 8008b82: f8c2 3160 str.w r3, [r2, #352] @ 0x160
  19559. #if (USE_HAL_ETH_REGISTER_CALLBACKS == 1)
  19560. /*Call registered Transmit complete callback*/
  19561. heth->TxCpltCallback(heth);
  19562. #else
  19563. /* Transfer complete callback */
  19564. HAL_ETH_TxCpltCallback(heth);
  19565. 8008b86: 6878 ldr r0, [r7, #4]
  19566. 8008b88: f007 fd1e bl 80105c8 <HAL_ETH_TxCpltCallback>
  19567. #endif /* USE_HAL_ETH_REGISTER_CALLBACKS */
  19568. }
  19569. /* ETH DMA Error */
  19570. if (((dma_flag & ETH_DMACSR_AIS) != 0U) && ((dma_itsource & ETH_DMACIER_AIE) != 0U))
  19571. 8008b8c: 693b ldr r3, [r7, #16]
  19572. 8008b8e: f403 4380 and.w r3, r3, #16384 @ 0x4000
  19573. 8008b92: 2b00 cmp r3, #0
  19574. 8008b94: d047 beq.n 8008c26 <HAL_ETH_IRQHandler+0x126>
  19575. 8008b96: 68fb ldr r3, [r7, #12]
  19576. 8008b98: f403 4380 and.w r3, r3, #16384 @ 0x4000
  19577. 8008b9c: 2b00 cmp r3, #0
  19578. 8008b9e: d042 beq.n 8008c26 <HAL_ETH_IRQHandler+0x126>
  19579. {
  19580. heth->ErrorCode |= HAL_ETH_ERROR_DMA;
  19581. 8008ba0: 687b ldr r3, [r7, #4]
  19582. 8008ba2: f8d3 3088 ldr.w r3, [r3, #136] @ 0x88
  19583. 8008ba6: f043 0208 orr.w r2, r3, #8
  19584. 8008baa: 687b ldr r3, [r7, #4]
  19585. 8008bac: f8c3 2088 str.w r2, [r3, #136] @ 0x88
  19586. /* if fatal bus error occurred */
  19587. if ((dma_flag & ETH_DMACSR_FBE) != 0U)
  19588. 8008bb0: 693b ldr r3, [r7, #16]
  19589. 8008bb2: f403 5380 and.w r3, r3, #4096 @ 0x1000
  19590. 8008bb6: 2b00 cmp r3, #0
  19591. 8008bb8: d01e beq.n 8008bf8 <HAL_ETH_IRQHandler+0xf8>
  19592. {
  19593. /* Get DMA error code */
  19594. heth->DMAErrorCode = READ_BIT(heth->Instance->DMACSR, (ETH_DMACSR_FBE | ETH_DMACSR_TPS | ETH_DMACSR_RPS));
  19595. 8008bba: 687b ldr r3, [r7, #4]
  19596. 8008bbc: 681b ldr r3, [r3, #0]
  19597. 8008bbe: f503 5380 add.w r3, r3, #4096 @ 0x1000
  19598. 8008bc2: f8d3 2160 ldr.w r2, [r3, #352] @ 0x160
  19599. 8008bc6: f241 1302 movw r3, #4354 @ 0x1102
  19600. 8008bca: 4013 ands r3, r2
  19601. 8008bcc: 687a ldr r2, [r7, #4]
  19602. 8008bce: f8c2 308c str.w r3, [r2, #140] @ 0x8c
  19603. /* Disable all interrupts */
  19604. __HAL_ETH_DMA_DISABLE_IT(heth, ETH_DMACIER_NIE | ETH_DMACIER_AIE);
  19605. 8008bd2: 687b ldr r3, [r7, #4]
  19606. 8008bd4: 681b ldr r3, [r3, #0]
  19607. 8008bd6: f503 5380 add.w r3, r3, #4096 @ 0x1000
  19608. 8008bda: f8d3 3134 ldr.w r3, [r3, #308] @ 0x134
  19609. 8008bde: 687a ldr r2, [r7, #4]
  19610. 8008be0: 6812 ldr r2, [r2, #0]
  19611. 8008be2: f423 4340 bic.w r3, r3, #49152 @ 0xc000
  19612. 8008be6: f502 5280 add.w r2, r2, #4096 @ 0x1000
  19613. 8008bea: f8c2 3134 str.w r3, [r2, #308] @ 0x134
  19614. /* Set HAL state to ERROR */
  19615. heth->gState = HAL_ETH_STATE_ERROR;
  19616. 8008bee: 687b ldr r3, [r7, #4]
  19617. 8008bf0: 22e0 movs r2, #224 @ 0xe0
  19618. 8008bf2: f8c3 2084 str.w r2, [r3, #132] @ 0x84
  19619. 8008bf6: e013 b.n 8008c20 <HAL_ETH_IRQHandler+0x120>
  19620. }
  19621. else
  19622. {
  19623. /* Get DMA error status */
  19624. heth->DMAErrorCode = READ_BIT(heth->Instance->DMACSR, (ETH_DMACSR_CDE | ETH_DMACSR_ETI | ETH_DMACSR_RWT |
  19625. 8008bf8: 687b ldr r3, [r7, #4]
  19626. 8008bfa: 681b ldr r3, [r3, #0]
  19627. 8008bfc: f503 5380 add.w r3, r3, #4096 @ 0x1000
  19628. 8008c00: f8d3 3160 ldr.w r3, [r3, #352] @ 0x160
  19629. 8008c04: f403 42cd and.w r2, r3, #26240 @ 0x6680
  19630. 8008c08: 687b ldr r3, [r7, #4]
  19631. 8008c0a: f8c3 208c str.w r2, [r3, #140] @ 0x8c
  19632. ETH_DMACSR_RBU | ETH_DMACSR_AIS));
  19633. /* Clear the interrupt summary flag */
  19634. __HAL_ETH_DMA_CLEAR_IT(heth, (ETH_DMACSR_CDE | ETH_DMACSR_ETI | ETH_DMACSR_RWT |
  19635. 8008c0e: 687b ldr r3, [r7, #4]
  19636. 8008c10: 681b ldr r3, [r3, #0]
  19637. 8008c12: f503 5380 add.w r3, r3, #4096 @ 0x1000
  19638. 8008c16: 461a mov r2, r3
  19639. 8008c18: f44f 43cd mov.w r3, #26240 @ 0x6680
  19640. 8008c1c: f8c2 3160 str.w r3, [r2, #352] @ 0x160
  19641. #if (USE_HAL_ETH_REGISTER_CALLBACKS == 1)
  19642. /* Call registered Error callback*/
  19643. heth->ErrorCallback(heth);
  19644. #else
  19645. /* Ethernet DMA Error callback */
  19646. HAL_ETH_ErrorCallback(heth);
  19647. 8008c20: 6878 ldr r0, [r7, #4]
  19648. 8008c22: f007 fce1 bl 80105e8 <HAL_ETH_ErrorCallback>
  19649. #endif /* USE_HAL_ETH_REGISTER_CALLBACKS */
  19650. }
  19651. /* ETH MAC Error IT */
  19652. if (((mac_flag & ETH_MACIER_RXSTSIE) == ETH_MACIER_RXSTSIE) || \
  19653. 8008c26: 697b ldr r3, [r7, #20]
  19654. 8008c28: f403 4380 and.w r3, r3, #16384 @ 0x4000
  19655. 8008c2c: 2b00 cmp r3, #0
  19656. 8008c2e: d104 bne.n 8008c3a <HAL_ETH_IRQHandler+0x13a>
  19657. ((mac_flag & ETH_MACIER_TXSTSIE) == ETH_MACIER_TXSTSIE))
  19658. 8008c30: 697b ldr r3, [r7, #20]
  19659. 8008c32: f403 5300 and.w r3, r3, #8192 @ 0x2000
  19660. if (((mac_flag & ETH_MACIER_RXSTSIE) == ETH_MACIER_RXSTSIE) || \
  19661. 8008c36: 2b00 cmp r3, #0
  19662. 8008c38: d019 beq.n 8008c6e <HAL_ETH_IRQHandler+0x16e>
  19663. {
  19664. heth->ErrorCode |= HAL_ETH_ERROR_MAC;
  19665. 8008c3a: 687b ldr r3, [r7, #4]
  19666. 8008c3c: f8d3 3088 ldr.w r3, [r3, #136] @ 0x88
  19667. 8008c40: f043 0210 orr.w r2, r3, #16
  19668. 8008c44: 687b ldr r3, [r7, #4]
  19669. 8008c46: f8c3 2088 str.w r2, [r3, #136] @ 0x88
  19670. /* Get MAC Rx Tx status and clear Status register pending bit */
  19671. heth->MACErrorCode = READ_REG(heth->Instance->MACRXTXSR);
  19672. 8008c4a: 687b ldr r3, [r7, #4]
  19673. 8008c4c: 681b ldr r3, [r3, #0]
  19674. 8008c4e: f8d3 20b8 ldr.w r2, [r3, #184] @ 0xb8
  19675. 8008c52: 687b ldr r3, [r7, #4]
  19676. 8008c54: f8c3 2090 str.w r2, [r3, #144] @ 0x90
  19677. heth->gState = HAL_ETH_STATE_ERROR;
  19678. 8008c58: 687b ldr r3, [r7, #4]
  19679. 8008c5a: 22e0 movs r2, #224 @ 0xe0
  19680. 8008c5c: f8c3 2084 str.w r2, [r3, #132] @ 0x84
  19681. #if (USE_HAL_ETH_REGISTER_CALLBACKS == 1)
  19682. /* Call registered Error callback*/
  19683. heth->ErrorCallback(heth);
  19684. #else
  19685. /* Ethernet Error callback */
  19686. HAL_ETH_ErrorCallback(heth);
  19687. 8008c60: 6878 ldr r0, [r7, #4]
  19688. 8008c62: f007 fcc1 bl 80105e8 <HAL_ETH_ErrorCallback>
  19689. #endif /* USE_HAL_ETH_REGISTER_CALLBACKS */
  19690. heth->MACErrorCode = (uint32_t)(0x0U);
  19691. 8008c66: 687b ldr r3, [r7, #4]
  19692. 8008c68: 2200 movs r2, #0
  19693. 8008c6a: f8c3 2090 str.w r2, [r3, #144] @ 0x90
  19694. }
  19695. /* ETH PMT IT */
  19696. if ((mac_flag & ETH_MAC_PMT_IT) != 0U)
  19697. 8008c6e: 697b ldr r3, [r7, #20]
  19698. 8008c70: f003 0310 and.w r3, r3, #16
  19699. 8008c74: 2b00 cmp r3, #0
  19700. 8008c76: d00f beq.n 8008c98 <HAL_ETH_IRQHandler+0x198>
  19701. {
  19702. /* Get MAC Wake-up source and clear the status register pending bit */
  19703. heth->MACWakeUpEvent = READ_BIT(heth->Instance->MACPCSR, (ETH_MACPCSR_RWKPRCVD | ETH_MACPCSR_MGKPRCVD));
  19704. 8008c78: 687b ldr r3, [r7, #4]
  19705. 8008c7a: 681b ldr r3, [r3, #0]
  19706. 8008c7c: f8d3 30c0 ldr.w r3, [r3, #192] @ 0xc0
  19707. 8008c80: f003 0260 and.w r2, r3, #96 @ 0x60
  19708. 8008c84: 687b ldr r3, [r7, #4]
  19709. 8008c86: f8c3 2094 str.w r2, [r3, #148] @ 0x94
  19710. #if (USE_HAL_ETH_REGISTER_CALLBACKS == 1)
  19711. /* Call registered PMT callback*/
  19712. heth->PMTCallback(heth);
  19713. #else
  19714. /* Ethernet PMT callback */
  19715. HAL_ETH_PMTCallback(heth);
  19716. 8008c8a: 6878 ldr r0, [r7, #4]
  19717. 8008c8c: f000 f82c bl 8008ce8 <HAL_ETH_PMTCallback>
  19718. #endif /* USE_HAL_ETH_REGISTER_CALLBACKS */
  19719. heth->MACWakeUpEvent = (uint32_t)(0x0U);
  19720. 8008c90: 687b ldr r3, [r7, #4]
  19721. 8008c92: 2200 movs r2, #0
  19722. 8008c94: f8c3 2094 str.w r2, [r3, #148] @ 0x94
  19723. }
  19724. /* ETH EEE IT */
  19725. if ((mac_flag & ETH_MAC_LPI_IT) != 0U)
  19726. 8008c98: 697b ldr r3, [r7, #20]
  19727. 8008c9a: f003 0320 and.w r3, r3, #32
  19728. 8008c9e: 2b00 cmp r3, #0
  19729. 8008ca0: d00f beq.n 8008cc2 <HAL_ETH_IRQHandler+0x1c2>
  19730. {
  19731. /* Get MAC LPI interrupt source and clear the status register pending bit */
  19732. heth->MACLPIEvent = READ_BIT(heth->Instance->MACLCSR, 0x0000000FU);
  19733. 8008ca2: 687b ldr r3, [r7, #4]
  19734. 8008ca4: 681b ldr r3, [r3, #0]
  19735. 8008ca6: f8d3 30d0 ldr.w r3, [r3, #208] @ 0xd0
  19736. 8008caa: f003 020f and.w r2, r3, #15
  19737. 8008cae: 687b ldr r3, [r7, #4]
  19738. 8008cb0: f8c3 2098 str.w r2, [r3, #152] @ 0x98
  19739. #if (USE_HAL_ETH_REGISTER_CALLBACKS == 1)
  19740. /* Call registered EEE callback*/
  19741. heth->EEECallback(heth);
  19742. #else
  19743. /* Ethernet EEE callback */
  19744. HAL_ETH_EEECallback(heth);
  19745. 8008cb4: 6878 ldr r0, [r7, #4]
  19746. 8008cb6: f000 f821 bl 8008cfc <HAL_ETH_EEECallback>
  19747. #endif /* USE_HAL_ETH_REGISTER_CALLBACKS */
  19748. heth->MACLPIEvent = (uint32_t)(0x0U);
  19749. 8008cba: 687b ldr r3, [r7, #4]
  19750. 8008cbc: 2200 movs r2, #0
  19751. 8008cbe: f8c3 2098 str.w r2, [r3, #152] @ 0x98
  19752. #endif /* USE_HAL_ETH_REGISTER_CALLBACKS */
  19753. }
  19754. }
  19755. #else /* DUAL_CORE not defined */
  19756. /* check ETH WAKEUP exti flag */
  19757. if ((exti_d1_flag & ETH_WAKEUP_EXTI_LINE) != 0U)
  19758. 8008cc2: 68bb ldr r3, [r7, #8]
  19759. 8008cc4: f403 0380 and.w r3, r3, #4194304 @ 0x400000
  19760. 8008cc8: 2b00 cmp r3, #0
  19761. 8008cca: d006 beq.n 8008cda <HAL_ETH_IRQHandler+0x1da>
  19762. {
  19763. /* Clear ETH WAKEUP Exti pending bit */
  19764. __HAL_ETH_WAKEUP_EXTI_CLEAR_FLAG(ETH_WAKEUP_EXTI_LINE);
  19765. 8008ccc: 4b05 ldr r3, [pc, #20] @ (8008ce4 <HAL_ETH_IRQHandler+0x1e4>)
  19766. 8008cce: f44f 0280 mov.w r2, #4194304 @ 0x400000
  19767. 8008cd2: 629a str r2, [r3, #40] @ 0x28
  19768. #if (USE_HAL_ETH_REGISTER_CALLBACKS == 1)
  19769. /* Call registered WakeUp callback*/
  19770. heth->WakeUpCallback(heth);
  19771. #else
  19772. /* ETH WAKEUP callback */
  19773. HAL_ETH_WakeUpCallback(heth);
  19774. 8008cd4: 6878 ldr r0, [r7, #4]
  19775. 8008cd6: f000 f81b bl 8008d10 <HAL_ETH_WakeUpCallback>
  19776. #endif /* USE_HAL_ETH_REGISTER_CALLBACKS */
  19777. }
  19778. #endif /* DUAL_CORE */
  19779. }
  19780. 8008cda: bf00 nop
  19781. 8008cdc: 3718 adds r7, #24
  19782. 8008cde: 46bd mov sp, r7
  19783. 8008ce0: bd80 pop {r7, pc}
  19784. 8008ce2: bf00 nop
  19785. 8008ce4: 58000080 .word 0x58000080
  19786. 08008ce8 <HAL_ETH_PMTCallback>:
  19787. * @param heth: pointer to a ETH_HandleTypeDef structure that contains
  19788. * the configuration information for ETHERNET module
  19789. * @retval None
  19790. */
  19791. __weak void HAL_ETH_PMTCallback(ETH_HandleTypeDef *heth)
  19792. {
  19793. 8008ce8: b480 push {r7}
  19794. 8008cea: b083 sub sp, #12
  19795. 8008cec: af00 add r7, sp, #0
  19796. 8008cee: 6078 str r0, [r7, #4]
  19797. /* Prevent unused argument(s) compilation warning */
  19798. UNUSED(heth);
  19799. /* NOTE : This function Should not be modified, when the callback is needed,
  19800. the HAL_ETH_PMTCallback could be implemented in the user file
  19801. */
  19802. }
  19803. 8008cf0: bf00 nop
  19804. 8008cf2: 370c adds r7, #12
  19805. 8008cf4: 46bd mov sp, r7
  19806. 8008cf6: f85d 7b04 ldr.w r7, [sp], #4
  19807. 8008cfa: 4770 bx lr
  19808. 08008cfc <HAL_ETH_EEECallback>:
  19809. * @param heth: pointer to a ETH_HandleTypeDef structure that contains
  19810. * the configuration information for ETHERNET module
  19811. * @retval None
  19812. */
  19813. __weak void HAL_ETH_EEECallback(ETH_HandleTypeDef *heth)
  19814. {
  19815. 8008cfc: b480 push {r7}
  19816. 8008cfe: b083 sub sp, #12
  19817. 8008d00: af00 add r7, sp, #0
  19818. 8008d02: 6078 str r0, [r7, #4]
  19819. /* Prevent unused argument(s) compilation warning */
  19820. UNUSED(heth);
  19821. /* NOTE : This function Should not be modified, when the callback is needed,
  19822. the HAL_ETH_EEECallback could be implemented in the user file
  19823. */
  19824. }
  19825. 8008d04: bf00 nop
  19826. 8008d06: 370c adds r7, #12
  19827. 8008d08: 46bd mov sp, r7
  19828. 8008d0a: f85d 7b04 ldr.w r7, [sp], #4
  19829. 8008d0e: 4770 bx lr
  19830. 08008d10 <HAL_ETH_WakeUpCallback>:
  19831. * @param heth: pointer to a ETH_HandleTypeDef structure that contains
  19832. * the configuration information for ETHERNET module
  19833. * @retval None
  19834. */
  19835. __weak void HAL_ETH_WakeUpCallback(ETH_HandleTypeDef *heth)
  19836. {
  19837. 8008d10: b480 push {r7}
  19838. 8008d12: b083 sub sp, #12
  19839. 8008d14: af00 add r7, sp, #0
  19840. 8008d16: 6078 str r0, [r7, #4]
  19841. /* Prevent unused argument(s) compilation warning */
  19842. UNUSED(heth);
  19843. /* NOTE : This function Should not be modified, when the callback is needed,
  19844. the HAL_ETH_WakeUpCallback could be implemented in the user file
  19845. */
  19846. }
  19847. 8008d18: bf00 nop
  19848. 8008d1a: 370c adds r7, #12
  19849. 8008d1c: 46bd mov sp, r7
  19850. 8008d1e: f85d 7b04 ldr.w r7, [sp], #4
  19851. 8008d22: 4770 bx lr
  19852. 08008d24 <HAL_ETH_ReadPHYRegister>:
  19853. * @param pRegValue: parameter to hold read value
  19854. * @retval HAL status
  19855. */
  19856. HAL_StatusTypeDef HAL_ETH_ReadPHYRegister(ETH_HandleTypeDef *heth, uint32_t PHYAddr, uint32_t PHYReg,
  19857. uint32_t *pRegValue)
  19858. {
  19859. 8008d24: b580 push {r7, lr}
  19860. 8008d26: b086 sub sp, #24
  19861. 8008d28: af00 add r7, sp, #0
  19862. 8008d2a: 60f8 str r0, [r7, #12]
  19863. 8008d2c: 60b9 str r1, [r7, #8]
  19864. 8008d2e: 607a str r2, [r7, #4]
  19865. 8008d30: 603b str r3, [r7, #0]
  19866. uint32_t tickstart;
  19867. uint32_t tmpreg;
  19868. /* Check for the Busy flag */
  19869. if (READ_BIT(heth->Instance->MACMDIOAR, ETH_MACMDIOAR_MB) != (uint32_t)RESET)
  19870. 8008d32: 68fb ldr r3, [r7, #12]
  19871. 8008d34: 681b ldr r3, [r3, #0]
  19872. 8008d36: f8d3 3200 ldr.w r3, [r3, #512] @ 0x200
  19873. 8008d3a: f003 0301 and.w r3, r3, #1
  19874. 8008d3e: 2b00 cmp r3, #0
  19875. 8008d40: d001 beq.n 8008d46 <HAL_ETH_ReadPHYRegister+0x22>
  19876. {
  19877. return HAL_ERROR;
  19878. 8008d42: 2301 movs r3, #1
  19879. 8008d44: e03e b.n 8008dc4 <HAL_ETH_ReadPHYRegister+0xa0>
  19880. }
  19881. /* Get the MACMDIOAR value */
  19882. WRITE_REG(tmpreg, heth->Instance->MACMDIOAR);
  19883. 8008d46: 68fb ldr r3, [r7, #12]
  19884. 8008d48: 681b ldr r3, [r3, #0]
  19885. 8008d4a: f8d3 3200 ldr.w r3, [r3, #512] @ 0x200
  19886. 8008d4e: 617b str r3, [r7, #20]
  19887. - Set the PHY device address
  19888. - Set the PHY register address
  19889. - Set the read mode
  19890. - Set the MII Busy bit */
  19891. MODIFY_REG(tmpreg, ETH_MACMDIOAR_PA, (PHYAddr << 21));
  19892. 8008d50: 697b ldr r3, [r7, #20]
  19893. 8008d52: f023 7278 bic.w r2, r3, #65011712 @ 0x3e00000
  19894. 8008d56: 68bb ldr r3, [r7, #8]
  19895. 8008d58: 055b lsls r3, r3, #21
  19896. 8008d5a: 4313 orrs r3, r2
  19897. 8008d5c: 617b str r3, [r7, #20]
  19898. MODIFY_REG(tmpreg, ETH_MACMDIOAR_RDA, (PHYReg << 16));
  19899. 8008d5e: 697b ldr r3, [r7, #20]
  19900. 8008d60: f423 12f8 bic.w r2, r3, #2031616 @ 0x1f0000
  19901. 8008d64: 687b ldr r3, [r7, #4]
  19902. 8008d66: 041b lsls r3, r3, #16
  19903. 8008d68: 4313 orrs r3, r2
  19904. 8008d6a: 617b str r3, [r7, #20]
  19905. MODIFY_REG(tmpreg, ETH_MACMDIOAR_MOC, ETH_MACMDIOAR_MOC_RD);
  19906. 8008d6c: 697b ldr r3, [r7, #20]
  19907. 8008d6e: f043 030c orr.w r3, r3, #12
  19908. 8008d72: 617b str r3, [r7, #20]
  19909. SET_BIT(tmpreg, ETH_MACMDIOAR_MB);
  19910. 8008d74: 697b ldr r3, [r7, #20]
  19911. 8008d76: f043 0301 orr.w r3, r3, #1
  19912. 8008d7a: 617b str r3, [r7, #20]
  19913. /* Write the result value into the MDII Address register */
  19914. WRITE_REG(heth->Instance->MACMDIOAR, tmpreg);
  19915. 8008d7c: 68fb ldr r3, [r7, #12]
  19916. 8008d7e: 681b ldr r3, [r3, #0]
  19917. 8008d80: 697a ldr r2, [r7, #20]
  19918. 8008d82: f8c3 2200 str.w r2, [r3, #512] @ 0x200
  19919. tickstart = HAL_GetTick();
  19920. 8008d86: f7fc fd13 bl 80057b0 <HAL_GetTick>
  19921. 8008d8a: 6138 str r0, [r7, #16]
  19922. /* Wait for the Busy flag */
  19923. while (READ_BIT(heth->Instance->MACMDIOAR, ETH_MACMDIOAR_MB) > 0U)
  19924. 8008d8c: e009 b.n 8008da2 <HAL_ETH_ReadPHYRegister+0x7e>
  19925. {
  19926. if (((HAL_GetTick() - tickstart) > ETH_MDIO_BUS_TIMEOUT))
  19927. 8008d8e: f7fc fd0f bl 80057b0 <HAL_GetTick>
  19928. 8008d92: 4602 mov r2, r0
  19929. 8008d94: 693b ldr r3, [r7, #16]
  19930. 8008d96: 1ad3 subs r3, r2, r3
  19931. 8008d98: f5b3 7f7a cmp.w r3, #1000 @ 0x3e8
  19932. 8008d9c: d901 bls.n 8008da2 <HAL_ETH_ReadPHYRegister+0x7e>
  19933. {
  19934. return HAL_ERROR;
  19935. 8008d9e: 2301 movs r3, #1
  19936. 8008da0: e010 b.n 8008dc4 <HAL_ETH_ReadPHYRegister+0xa0>
  19937. while (READ_BIT(heth->Instance->MACMDIOAR, ETH_MACMDIOAR_MB) > 0U)
  19938. 8008da2: 68fb ldr r3, [r7, #12]
  19939. 8008da4: 681b ldr r3, [r3, #0]
  19940. 8008da6: f8d3 3200 ldr.w r3, [r3, #512] @ 0x200
  19941. 8008daa: f003 0301 and.w r3, r3, #1
  19942. 8008dae: 2b00 cmp r3, #0
  19943. 8008db0: d1ed bne.n 8008d8e <HAL_ETH_ReadPHYRegister+0x6a>
  19944. }
  19945. }
  19946. /* Get MACMIIDR value */
  19947. WRITE_REG(*pRegValue, (uint16_t)heth->Instance->MACMDIODR);
  19948. 8008db2: 68fb ldr r3, [r7, #12]
  19949. 8008db4: 681b ldr r3, [r3, #0]
  19950. 8008db6: f8d3 3204 ldr.w r3, [r3, #516] @ 0x204
  19951. 8008dba: b29b uxth r3, r3
  19952. 8008dbc: 461a mov r2, r3
  19953. 8008dbe: 683b ldr r3, [r7, #0]
  19954. 8008dc0: 601a str r2, [r3, #0]
  19955. return HAL_OK;
  19956. 8008dc2: 2300 movs r3, #0
  19957. }
  19958. 8008dc4: 4618 mov r0, r3
  19959. 8008dc6: 3718 adds r7, #24
  19960. 8008dc8: 46bd mov sp, r7
  19961. 8008dca: bd80 pop {r7, pc}
  19962. 08008dcc <HAL_ETH_WritePHYRegister>:
  19963. * @param RegValue: the value to write
  19964. * @retval HAL status
  19965. */
  19966. HAL_StatusTypeDef HAL_ETH_WritePHYRegister(const ETH_HandleTypeDef *heth, uint32_t PHYAddr, uint32_t PHYReg,
  19967. uint32_t RegValue)
  19968. {
  19969. 8008dcc: b580 push {r7, lr}
  19970. 8008dce: b086 sub sp, #24
  19971. 8008dd0: af00 add r7, sp, #0
  19972. 8008dd2: 60f8 str r0, [r7, #12]
  19973. 8008dd4: 60b9 str r1, [r7, #8]
  19974. 8008dd6: 607a str r2, [r7, #4]
  19975. 8008dd8: 603b str r3, [r7, #0]
  19976. uint32_t tickstart;
  19977. uint32_t tmpreg;
  19978. /* Check for the Busy flag */
  19979. if (READ_BIT(heth->Instance->MACMDIOAR, ETH_MACMDIOAR_MB) != (uint32_t)RESET)
  19980. 8008dda: 68fb ldr r3, [r7, #12]
  19981. 8008ddc: 681b ldr r3, [r3, #0]
  19982. 8008dde: f8d3 3200 ldr.w r3, [r3, #512] @ 0x200
  19983. 8008de2: f003 0301 and.w r3, r3, #1
  19984. 8008de6: 2b00 cmp r3, #0
  19985. 8008de8: d001 beq.n 8008dee <HAL_ETH_WritePHYRegister+0x22>
  19986. {
  19987. return HAL_ERROR;
  19988. 8008dea: 2301 movs r3, #1
  19989. 8008dec: e03c b.n 8008e68 <HAL_ETH_WritePHYRegister+0x9c>
  19990. }
  19991. /* Get the MACMDIOAR value */
  19992. WRITE_REG(tmpreg, heth->Instance->MACMDIOAR);
  19993. 8008dee: 68fb ldr r3, [r7, #12]
  19994. 8008df0: 681b ldr r3, [r3, #0]
  19995. 8008df2: f8d3 3200 ldr.w r3, [r3, #512] @ 0x200
  19996. 8008df6: 617b str r3, [r7, #20]
  19997. - Set the PHY device address
  19998. - Set the PHY register address
  19999. - Set the write mode
  20000. - Set the MII Busy bit */
  20001. MODIFY_REG(tmpreg, ETH_MACMDIOAR_PA, (PHYAddr << 21));
  20002. 8008df8: 697b ldr r3, [r7, #20]
  20003. 8008dfa: f023 7278 bic.w r2, r3, #65011712 @ 0x3e00000
  20004. 8008dfe: 68bb ldr r3, [r7, #8]
  20005. 8008e00: 055b lsls r3, r3, #21
  20006. 8008e02: 4313 orrs r3, r2
  20007. 8008e04: 617b str r3, [r7, #20]
  20008. MODIFY_REG(tmpreg, ETH_MACMDIOAR_RDA, (PHYReg << 16));
  20009. 8008e06: 697b ldr r3, [r7, #20]
  20010. 8008e08: f423 12f8 bic.w r2, r3, #2031616 @ 0x1f0000
  20011. 8008e0c: 687b ldr r3, [r7, #4]
  20012. 8008e0e: 041b lsls r3, r3, #16
  20013. 8008e10: 4313 orrs r3, r2
  20014. 8008e12: 617b str r3, [r7, #20]
  20015. MODIFY_REG(tmpreg, ETH_MACMDIOAR_MOC, ETH_MACMDIOAR_MOC_WR);
  20016. 8008e14: 697b ldr r3, [r7, #20]
  20017. 8008e16: f023 030c bic.w r3, r3, #12
  20018. 8008e1a: f043 0304 orr.w r3, r3, #4
  20019. 8008e1e: 617b str r3, [r7, #20]
  20020. SET_BIT(tmpreg, ETH_MACMDIOAR_MB);
  20021. 8008e20: 697b ldr r3, [r7, #20]
  20022. 8008e22: f043 0301 orr.w r3, r3, #1
  20023. 8008e26: 617b str r3, [r7, #20]
  20024. /* Give the value to the MII data register */
  20025. WRITE_REG(ETH->MACMDIODR, (uint16_t)RegValue);
  20026. 8008e28: 683b ldr r3, [r7, #0]
  20027. 8008e2a: b29a uxth r2, r3
  20028. 8008e2c: 4b10 ldr r3, [pc, #64] @ (8008e70 <HAL_ETH_WritePHYRegister+0xa4>)
  20029. 8008e2e: f8c3 2204 str.w r2, [r3, #516] @ 0x204
  20030. /* Write the result value into the MII Address register */
  20031. WRITE_REG(ETH->MACMDIOAR, tmpreg);
  20032. 8008e32: 4a0f ldr r2, [pc, #60] @ (8008e70 <HAL_ETH_WritePHYRegister+0xa4>)
  20033. 8008e34: 697b ldr r3, [r7, #20]
  20034. 8008e36: f8c2 3200 str.w r3, [r2, #512] @ 0x200
  20035. tickstart = HAL_GetTick();
  20036. 8008e3a: f7fc fcb9 bl 80057b0 <HAL_GetTick>
  20037. 8008e3e: 6138 str r0, [r7, #16]
  20038. /* Wait for the Busy flag */
  20039. while (READ_BIT(heth->Instance->MACMDIOAR, ETH_MACMDIOAR_MB) > 0U)
  20040. 8008e40: e009 b.n 8008e56 <HAL_ETH_WritePHYRegister+0x8a>
  20041. {
  20042. if (((HAL_GetTick() - tickstart) > ETH_MDIO_BUS_TIMEOUT))
  20043. 8008e42: f7fc fcb5 bl 80057b0 <HAL_GetTick>
  20044. 8008e46: 4602 mov r2, r0
  20045. 8008e48: 693b ldr r3, [r7, #16]
  20046. 8008e4a: 1ad3 subs r3, r2, r3
  20047. 8008e4c: f5b3 7f7a cmp.w r3, #1000 @ 0x3e8
  20048. 8008e50: d901 bls.n 8008e56 <HAL_ETH_WritePHYRegister+0x8a>
  20049. {
  20050. return HAL_ERROR;
  20051. 8008e52: 2301 movs r3, #1
  20052. 8008e54: e008 b.n 8008e68 <HAL_ETH_WritePHYRegister+0x9c>
  20053. while (READ_BIT(heth->Instance->MACMDIOAR, ETH_MACMDIOAR_MB) > 0U)
  20054. 8008e56: 68fb ldr r3, [r7, #12]
  20055. 8008e58: 681b ldr r3, [r3, #0]
  20056. 8008e5a: f8d3 3200 ldr.w r3, [r3, #512] @ 0x200
  20057. 8008e5e: f003 0301 and.w r3, r3, #1
  20058. 8008e62: 2b00 cmp r3, #0
  20059. 8008e64: d1ed bne.n 8008e42 <HAL_ETH_WritePHYRegister+0x76>
  20060. }
  20061. }
  20062. return HAL_OK;
  20063. 8008e66: 2300 movs r3, #0
  20064. }
  20065. 8008e68: 4618 mov r0, r3
  20066. 8008e6a: 3718 adds r7, #24
  20067. 8008e6c: 46bd mov sp, r7
  20068. 8008e6e: bd80 pop {r7, pc}
  20069. 8008e70: 40028000 .word 0x40028000
  20070. 08008e74 <HAL_ETH_GetMACConfig>:
  20071. * @param macconf: pointer to a ETH_MACConfigTypeDef structure that will hold
  20072. * the configuration of the MAC.
  20073. * @retval HAL Status
  20074. */
  20075. HAL_StatusTypeDef HAL_ETH_GetMACConfig(const ETH_HandleTypeDef *heth, ETH_MACConfigTypeDef *macconf)
  20076. {
  20077. 8008e74: b480 push {r7}
  20078. 8008e76: b083 sub sp, #12
  20079. 8008e78: af00 add r7, sp, #0
  20080. 8008e7a: 6078 str r0, [r7, #4]
  20081. 8008e7c: 6039 str r1, [r7, #0]
  20082. if (macconf == NULL)
  20083. 8008e7e: 683b ldr r3, [r7, #0]
  20084. 8008e80: 2b00 cmp r3, #0
  20085. 8008e82: d101 bne.n 8008e88 <HAL_ETH_GetMACConfig+0x14>
  20086. {
  20087. return HAL_ERROR;
  20088. 8008e84: 2301 movs r3, #1
  20089. 8008e86: e1c3 b.n 8009210 <HAL_ETH_GetMACConfig+0x39c>
  20090. }
  20091. /* Get MAC parameters */
  20092. macconf->PreambleLength = READ_BIT(heth->Instance->MACCR, ETH_MACCR_PRELEN);
  20093. 8008e88: 687b ldr r3, [r7, #4]
  20094. 8008e8a: 681b ldr r3, [r3, #0]
  20095. 8008e8c: 681b ldr r3, [r3, #0]
  20096. 8008e8e: f003 020c and.w r2, r3, #12
  20097. 8008e92: 683b ldr r3, [r7, #0]
  20098. 8008e94: 62da str r2, [r3, #44] @ 0x2c
  20099. macconf->DeferralCheck = ((READ_BIT(heth->Instance->MACCR, ETH_MACCR_DC) >> 4) > 0U) ? ENABLE : DISABLE;
  20100. 8008e96: 687b ldr r3, [r7, #4]
  20101. 8008e98: 681b ldr r3, [r3, #0]
  20102. 8008e9a: 681b ldr r3, [r3, #0]
  20103. 8008e9c: f003 0310 and.w r3, r3, #16
  20104. 8008ea0: 2b00 cmp r3, #0
  20105. 8008ea2: bf14 ite ne
  20106. 8008ea4: 2301 movne r3, #1
  20107. 8008ea6: 2300 moveq r3, #0
  20108. 8008ea8: b2db uxtb r3, r3
  20109. 8008eaa: 461a mov r2, r3
  20110. 8008eac: 683b ldr r3, [r7, #0]
  20111. 8008eae: f883 2028 strb.w r2, [r3, #40] @ 0x28
  20112. macconf->BackOffLimit = READ_BIT(heth->Instance->MACCR, ETH_MACCR_BL);
  20113. 8008eb2: 687b ldr r3, [r7, #4]
  20114. 8008eb4: 681b ldr r3, [r3, #0]
  20115. 8008eb6: 681b ldr r3, [r3, #0]
  20116. 8008eb8: f003 0260 and.w r2, r3, #96 @ 0x60
  20117. 8008ebc: 683b ldr r3, [r7, #0]
  20118. 8008ebe: 625a str r2, [r3, #36] @ 0x24
  20119. macconf->RetryTransmission = ((READ_BIT(heth->Instance->MACCR, ETH_MACCR_DR) >> 8) == 0U) ? ENABLE : DISABLE;
  20120. 8008ec0: 687b ldr r3, [r7, #4]
  20121. 8008ec2: 681b ldr r3, [r3, #0]
  20122. 8008ec4: 681b ldr r3, [r3, #0]
  20123. 8008ec6: f403 7380 and.w r3, r3, #256 @ 0x100
  20124. 8008eca: 2b00 cmp r3, #0
  20125. 8008ecc: bf0c ite eq
  20126. 8008ece: 2301 moveq r3, #1
  20127. 8008ed0: 2300 movne r3, #0
  20128. 8008ed2: b2db uxtb r3, r3
  20129. 8008ed4: 461a mov r2, r3
  20130. 8008ed6: 683b ldr r3, [r7, #0]
  20131. 8008ed8: f883 2020 strb.w r2, [r3, #32]
  20132. macconf->CarrierSenseDuringTransmit = ((READ_BIT(heth->Instance->MACCR, ETH_MACCR_DCRS) >> 9) > 0U)
  20133. 8008edc: 687b ldr r3, [r7, #4]
  20134. 8008ede: 681b ldr r3, [r3, #0]
  20135. 8008ee0: 681b ldr r3, [r3, #0]
  20136. 8008ee2: f403 7300 and.w r3, r3, #512 @ 0x200
  20137. ? ENABLE : DISABLE;
  20138. 8008ee6: 2b00 cmp r3, #0
  20139. 8008ee8: bf14 ite ne
  20140. 8008eea: 2301 movne r3, #1
  20141. 8008eec: 2300 moveq r3, #0
  20142. 8008eee: b2db uxtb r3, r3
  20143. 8008ef0: 461a mov r2, r3
  20144. macconf->CarrierSenseDuringTransmit = ((READ_BIT(heth->Instance->MACCR, ETH_MACCR_DCRS) >> 9) > 0U)
  20145. 8008ef2: 683b ldr r3, [r7, #0]
  20146. 8008ef4: 77da strb r2, [r3, #31]
  20147. macconf->ReceiveOwn = ((READ_BIT(heth->Instance->MACCR, ETH_MACCR_DO) >> 10) == 0U) ? ENABLE : DISABLE;
  20148. 8008ef6: 687b ldr r3, [r7, #4]
  20149. 8008ef8: 681b ldr r3, [r3, #0]
  20150. 8008efa: 681b ldr r3, [r3, #0]
  20151. 8008efc: f403 6380 and.w r3, r3, #1024 @ 0x400
  20152. 8008f00: 2b00 cmp r3, #0
  20153. 8008f02: bf0c ite eq
  20154. 8008f04: 2301 moveq r3, #1
  20155. 8008f06: 2300 movne r3, #0
  20156. 8008f08: b2db uxtb r3, r3
  20157. 8008f0a: 461a mov r2, r3
  20158. 8008f0c: 683b ldr r3, [r7, #0]
  20159. 8008f0e: 779a strb r2, [r3, #30]
  20160. macconf->CarrierSenseBeforeTransmit = ((READ_BIT(heth->Instance->MACCR,
  20161. 8008f10: 687b ldr r3, [r7, #4]
  20162. 8008f12: 681b ldr r3, [r3, #0]
  20163. 8008f14: 681b ldr r3, [r3, #0]
  20164. ETH_MACCR_ECRSFD) >> 11) > 0U) ? ENABLE : DISABLE;
  20165. 8008f16: f403 6300 and.w r3, r3, #2048 @ 0x800
  20166. 8008f1a: 2b00 cmp r3, #0
  20167. 8008f1c: bf14 ite ne
  20168. 8008f1e: 2301 movne r3, #1
  20169. 8008f20: 2300 moveq r3, #0
  20170. 8008f22: b2db uxtb r3, r3
  20171. 8008f24: 461a mov r2, r3
  20172. macconf->CarrierSenseBeforeTransmit = ((READ_BIT(heth->Instance->MACCR,
  20173. 8008f26: 683b ldr r3, [r7, #0]
  20174. 8008f28: 775a strb r2, [r3, #29]
  20175. macconf->LoopbackMode = ((READ_BIT(heth->Instance->MACCR, ETH_MACCR_LM) >> 12) > 0U) ? ENABLE : DISABLE;
  20176. 8008f2a: 687b ldr r3, [r7, #4]
  20177. 8008f2c: 681b ldr r3, [r3, #0]
  20178. 8008f2e: 681b ldr r3, [r3, #0]
  20179. 8008f30: f403 5380 and.w r3, r3, #4096 @ 0x1000
  20180. 8008f34: 2b00 cmp r3, #0
  20181. 8008f36: bf14 ite ne
  20182. 8008f38: 2301 movne r3, #1
  20183. 8008f3a: 2300 moveq r3, #0
  20184. 8008f3c: b2db uxtb r3, r3
  20185. 8008f3e: 461a mov r2, r3
  20186. 8008f40: 683b ldr r3, [r7, #0]
  20187. 8008f42: 771a strb r2, [r3, #28]
  20188. macconf->DuplexMode = READ_BIT(heth->Instance->MACCR, ETH_MACCR_DM);
  20189. 8008f44: 687b ldr r3, [r7, #4]
  20190. 8008f46: 681b ldr r3, [r3, #0]
  20191. 8008f48: 681b ldr r3, [r3, #0]
  20192. 8008f4a: f403 5200 and.w r2, r3, #8192 @ 0x2000
  20193. 8008f4e: 683b ldr r3, [r7, #0]
  20194. 8008f50: 619a str r2, [r3, #24]
  20195. macconf->Speed = READ_BIT(heth->Instance->MACCR, ETH_MACCR_FES);
  20196. 8008f52: 687b ldr r3, [r7, #4]
  20197. 8008f54: 681b ldr r3, [r3, #0]
  20198. 8008f56: 681b ldr r3, [r3, #0]
  20199. 8008f58: f403 4280 and.w r2, r3, #16384 @ 0x4000
  20200. 8008f5c: 683b ldr r3, [r7, #0]
  20201. 8008f5e: 615a str r2, [r3, #20]
  20202. macconf->JumboPacket = ((READ_BIT(heth->Instance->MACCR, ETH_MACCR_JE) >> 16) > 0U) ? ENABLE : DISABLE;
  20203. 8008f60: 687b ldr r3, [r7, #4]
  20204. 8008f62: 681b ldr r3, [r3, #0]
  20205. 8008f64: 681b ldr r3, [r3, #0]
  20206. 8008f66: f403 3380 and.w r3, r3, #65536 @ 0x10000
  20207. 8008f6a: 2b00 cmp r3, #0
  20208. 8008f6c: bf14 ite ne
  20209. 8008f6e: 2301 movne r3, #1
  20210. 8008f70: 2300 moveq r3, #0
  20211. 8008f72: b2db uxtb r3, r3
  20212. 8008f74: 461a mov r2, r3
  20213. 8008f76: 683b ldr r3, [r7, #0]
  20214. 8008f78: 749a strb r2, [r3, #18]
  20215. macconf->Jabber = ((READ_BIT(heth->Instance->MACCR, ETH_MACCR_JD) >> 17) == 0U) ? ENABLE : DISABLE;
  20216. 8008f7a: 687b ldr r3, [r7, #4]
  20217. 8008f7c: 681b ldr r3, [r3, #0]
  20218. 8008f7e: 681b ldr r3, [r3, #0]
  20219. 8008f80: f403 3300 and.w r3, r3, #131072 @ 0x20000
  20220. 8008f84: 2b00 cmp r3, #0
  20221. 8008f86: bf0c ite eq
  20222. 8008f88: 2301 moveq r3, #1
  20223. 8008f8a: 2300 movne r3, #0
  20224. 8008f8c: b2db uxtb r3, r3
  20225. 8008f8e: 461a mov r2, r3
  20226. 8008f90: 683b ldr r3, [r7, #0]
  20227. 8008f92: 745a strb r2, [r3, #17]
  20228. macconf->Watchdog = ((READ_BIT(heth->Instance->MACCR, ETH_MACCR_WD) >> 19) == 0U) ? ENABLE : DISABLE;
  20229. 8008f94: 687b ldr r3, [r7, #4]
  20230. 8008f96: 681b ldr r3, [r3, #0]
  20231. 8008f98: 681b ldr r3, [r3, #0]
  20232. 8008f9a: f403 2300 and.w r3, r3, #524288 @ 0x80000
  20233. 8008f9e: 2b00 cmp r3, #0
  20234. 8008fa0: bf0c ite eq
  20235. 8008fa2: 2301 moveq r3, #1
  20236. 8008fa4: 2300 movne r3, #0
  20237. 8008fa6: b2db uxtb r3, r3
  20238. 8008fa8: 461a mov r2, r3
  20239. 8008faa: 683b ldr r3, [r7, #0]
  20240. 8008fac: 741a strb r2, [r3, #16]
  20241. macconf->AutomaticPadCRCStrip = ((READ_BIT(heth->Instance->MACCR, ETH_MACCR_ACS) >> 20) > 0U) ? ENABLE : DISABLE;
  20242. 8008fae: 687b ldr r3, [r7, #4]
  20243. 8008fb0: 681b ldr r3, [r3, #0]
  20244. 8008fb2: 681b ldr r3, [r3, #0]
  20245. 8008fb4: f403 1380 and.w r3, r3, #1048576 @ 0x100000
  20246. 8008fb8: 2b00 cmp r3, #0
  20247. 8008fba: bf14 ite ne
  20248. 8008fbc: 2301 movne r3, #1
  20249. 8008fbe: 2300 moveq r3, #0
  20250. 8008fc0: b2db uxtb r3, r3
  20251. 8008fc2: 461a mov r2, r3
  20252. 8008fc4: 683b ldr r3, [r7, #0]
  20253. 8008fc6: 73da strb r2, [r3, #15]
  20254. macconf->CRCStripTypePacket = ((READ_BIT(heth->Instance->MACCR, ETH_MACCR_CST) >> 21) > 0U) ? ENABLE : DISABLE;
  20255. 8008fc8: 687b ldr r3, [r7, #4]
  20256. 8008fca: 681b ldr r3, [r3, #0]
  20257. 8008fcc: 681b ldr r3, [r3, #0]
  20258. 8008fce: f403 1300 and.w r3, r3, #2097152 @ 0x200000
  20259. 8008fd2: 2b00 cmp r3, #0
  20260. 8008fd4: bf14 ite ne
  20261. 8008fd6: 2301 movne r3, #1
  20262. 8008fd8: 2300 moveq r3, #0
  20263. 8008fda: b2db uxtb r3, r3
  20264. 8008fdc: 461a mov r2, r3
  20265. 8008fde: 683b ldr r3, [r7, #0]
  20266. 8008fe0: 739a strb r2, [r3, #14]
  20267. macconf->Support2KPacket = ((READ_BIT(heth->Instance->MACCR, ETH_MACCR_S2KP) >> 22) > 0U) ? ENABLE : DISABLE;
  20268. 8008fe2: 687b ldr r3, [r7, #4]
  20269. 8008fe4: 681b ldr r3, [r3, #0]
  20270. 8008fe6: 681b ldr r3, [r3, #0]
  20271. 8008fe8: f403 0380 and.w r3, r3, #4194304 @ 0x400000
  20272. 8008fec: 2b00 cmp r3, #0
  20273. 8008fee: bf14 ite ne
  20274. 8008ff0: 2301 movne r3, #1
  20275. 8008ff2: 2300 moveq r3, #0
  20276. 8008ff4: b2db uxtb r3, r3
  20277. 8008ff6: 461a mov r2, r3
  20278. 8008ff8: 683b ldr r3, [r7, #0]
  20279. 8008ffa: 735a strb r2, [r3, #13]
  20280. macconf->GiantPacketSizeLimitControl = ((READ_BIT(heth->Instance->MACCR,
  20281. 8008ffc: 687b ldr r3, [r7, #4]
  20282. 8008ffe: 681b ldr r3, [r3, #0]
  20283. 8009000: 681b ldr r3, [r3, #0]
  20284. ETH_MACCR_GPSLCE) >> 23) > 0U) ? ENABLE : DISABLE;
  20285. 8009002: f403 0300 and.w r3, r3, #8388608 @ 0x800000
  20286. 8009006: 2b00 cmp r3, #0
  20287. 8009008: bf14 ite ne
  20288. 800900a: 2301 movne r3, #1
  20289. 800900c: 2300 moveq r3, #0
  20290. 800900e: b2db uxtb r3, r3
  20291. 8009010: 461a mov r2, r3
  20292. macconf->GiantPacketSizeLimitControl = ((READ_BIT(heth->Instance->MACCR,
  20293. 8009012: 683b ldr r3, [r7, #0]
  20294. 8009014: 731a strb r2, [r3, #12]
  20295. macconf->InterPacketGapVal = READ_BIT(heth->Instance->MACCR, ETH_MACCR_IPG);
  20296. 8009016: 687b ldr r3, [r7, #4]
  20297. 8009018: 681b ldr r3, [r3, #0]
  20298. 800901a: 681b ldr r3, [r3, #0]
  20299. 800901c: f003 62e0 and.w r2, r3, #117440512 @ 0x7000000
  20300. 8009020: 683b ldr r3, [r7, #0]
  20301. 8009022: 609a str r2, [r3, #8]
  20302. macconf->ChecksumOffload = ((READ_BIT(heth->Instance->MACCR, ETH_MACCR_IPC) >> 27) > 0U) ? ENABLE : DISABLE;
  20303. 8009024: 687b ldr r3, [r7, #4]
  20304. 8009026: 681b ldr r3, [r3, #0]
  20305. 8009028: 681b ldr r3, [r3, #0]
  20306. 800902a: f003 6300 and.w r3, r3, #134217728 @ 0x8000000
  20307. 800902e: 2b00 cmp r3, #0
  20308. 8009030: bf14 ite ne
  20309. 8009032: 2301 movne r3, #1
  20310. 8009034: 2300 moveq r3, #0
  20311. 8009036: b2db uxtb r3, r3
  20312. 8009038: 461a mov r2, r3
  20313. 800903a: 683b ldr r3, [r7, #0]
  20314. 800903c: 711a strb r2, [r3, #4]
  20315. macconf->SourceAddrControl = READ_BIT(heth->Instance->MACCR, ETH_MACCR_SARC);
  20316. 800903e: 687b ldr r3, [r7, #4]
  20317. 8009040: 681b ldr r3, [r3, #0]
  20318. 8009042: 681b ldr r3, [r3, #0]
  20319. 8009044: f003 42e0 and.w r2, r3, #1879048192 @ 0x70000000
  20320. 8009048: 683b ldr r3, [r7, #0]
  20321. 800904a: 601a str r2, [r3, #0]
  20322. macconf->GiantPacketSizeLimit = READ_BIT(heth->Instance->MACECR, ETH_MACECR_GPSL);
  20323. 800904c: 687b ldr r3, [r7, #4]
  20324. 800904e: 681b ldr r3, [r3, #0]
  20325. 8009050: 685b ldr r3, [r3, #4]
  20326. 8009052: f3c3 020d ubfx r2, r3, #0, #14
  20327. 8009056: 683b ldr r3, [r7, #0]
  20328. 8009058: 635a str r2, [r3, #52] @ 0x34
  20329. macconf->CRCCheckingRxPackets = ((READ_BIT(heth->Instance->MACECR, ETH_MACECR_DCRCC) >> 16) == 0U) ? ENABLE : DISABLE;
  20330. 800905a: 687b ldr r3, [r7, #4]
  20331. 800905c: 681b ldr r3, [r3, #0]
  20332. 800905e: 685b ldr r3, [r3, #4]
  20333. 8009060: f403 3380 and.w r3, r3, #65536 @ 0x10000
  20334. 8009064: 2b00 cmp r3, #0
  20335. 8009066: bf0c ite eq
  20336. 8009068: 2301 moveq r3, #1
  20337. 800906a: 2300 movne r3, #0
  20338. 800906c: b2db uxtb r3, r3
  20339. 800906e: 461a mov r2, r3
  20340. 8009070: 683b ldr r3, [r7, #0]
  20341. 8009072: f883 2032 strb.w r2, [r3, #50] @ 0x32
  20342. macconf->SlowProtocolDetect = ((READ_BIT(heth->Instance->MACECR, ETH_MACECR_SPEN) >> 17) > 0U) ? ENABLE : DISABLE;
  20343. 8009076: 687b ldr r3, [r7, #4]
  20344. 8009078: 681b ldr r3, [r3, #0]
  20345. 800907a: 685b ldr r3, [r3, #4]
  20346. 800907c: f403 3300 and.w r3, r3, #131072 @ 0x20000
  20347. 8009080: 2b00 cmp r3, #0
  20348. 8009082: bf14 ite ne
  20349. 8009084: 2301 movne r3, #1
  20350. 8009086: 2300 moveq r3, #0
  20351. 8009088: b2db uxtb r3, r3
  20352. 800908a: 461a mov r2, r3
  20353. 800908c: 683b ldr r3, [r7, #0]
  20354. 800908e: f883 2031 strb.w r2, [r3, #49] @ 0x31
  20355. macconf->UnicastSlowProtocolPacketDetect = ((READ_BIT(heth->Instance->MACECR,
  20356. 8009092: 687b ldr r3, [r7, #4]
  20357. 8009094: 681b ldr r3, [r3, #0]
  20358. 8009096: 685b ldr r3, [r3, #4]
  20359. ETH_MACECR_USP) >> 18) > 0U) ? ENABLE : DISABLE;
  20360. 8009098: f403 2380 and.w r3, r3, #262144 @ 0x40000
  20361. 800909c: 2b00 cmp r3, #0
  20362. 800909e: bf14 ite ne
  20363. 80090a0: 2301 movne r3, #1
  20364. 80090a2: 2300 moveq r3, #0
  20365. 80090a4: b2db uxtb r3, r3
  20366. 80090a6: 461a mov r2, r3
  20367. macconf->UnicastSlowProtocolPacketDetect = ((READ_BIT(heth->Instance->MACECR,
  20368. 80090a8: 683b ldr r3, [r7, #0]
  20369. 80090aa: f883 2030 strb.w r2, [r3, #48] @ 0x30
  20370. macconf->ExtendedInterPacketGap = ((READ_BIT(heth->Instance->MACECR, ETH_MACECR_EIPGEN) >> 24) > 0U)
  20371. 80090ae: 687b ldr r3, [r7, #4]
  20372. 80090b0: 681b ldr r3, [r3, #0]
  20373. 80090b2: 685b ldr r3, [r3, #4]
  20374. 80090b4: f003 7380 and.w r3, r3, #16777216 @ 0x1000000
  20375. ? ENABLE : DISABLE;
  20376. 80090b8: 2b00 cmp r3, #0
  20377. 80090ba: bf14 ite ne
  20378. 80090bc: 2301 movne r3, #1
  20379. 80090be: 2300 moveq r3, #0
  20380. 80090c0: b2db uxtb r3, r3
  20381. 80090c2: 461a mov r2, r3
  20382. macconf->ExtendedInterPacketGap = ((READ_BIT(heth->Instance->MACECR, ETH_MACECR_EIPGEN) >> 24) > 0U)
  20383. 80090c4: 683b ldr r3, [r7, #0]
  20384. 80090c6: f883 2038 strb.w r2, [r3, #56] @ 0x38
  20385. macconf->ExtendedInterPacketGapVal = READ_BIT(heth->Instance->MACECR, ETH_MACECR_EIPG) >> 25;
  20386. 80090ca: 687b ldr r3, [r7, #4]
  20387. 80090cc: 681b ldr r3, [r3, #0]
  20388. 80090ce: 685b ldr r3, [r3, #4]
  20389. 80090d0: 0e5b lsrs r3, r3, #25
  20390. 80090d2: f003 021f and.w r2, r3, #31
  20391. 80090d6: 683b ldr r3, [r7, #0]
  20392. 80090d8: 63da str r2, [r3, #60] @ 0x3c
  20393. macconf->ProgrammableWatchdog = ((READ_BIT(heth->Instance->MACWTR, ETH_MACWTR_PWE) >> 8) > 0U) ? ENABLE : DISABLE;
  20394. 80090da: 687b ldr r3, [r7, #4]
  20395. 80090dc: 681b ldr r3, [r3, #0]
  20396. 80090de: 68db ldr r3, [r3, #12]
  20397. 80090e0: f403 7380 and.w r3, r3, #256 @ 0x100
  20398. 80090e4: 2b00 cmp r3, #0
  20399. 80090e6: bf14 ite ne
  20400. 80090e8: 2301 movne r3, #1
  20401. 80090ea: 2300 moveq r3, #0
  20402. 80090ec: b2db uxtb r3, r3
  20403. 80090ee: 461a mov r2, r3
  20404. 80090f0: 683b ldr r3, [r7, #0]
  20405. 80090f2: f883 2040 strb.w r2, [r3, #64] @ 0x40
  20406. macconf->WatchdogTimeout = READ_BIT(heth->Instance->MACWTR, ETH_MACWTR_WTO);
  20407. 80090f6: 687b ldr r3, [r7, #4]
  20408. 80090f8: 681b ldr r3, [r3, #0]
  20409. 80090fa: 68db ldr r3, [r3, #12]
  20410. 80090fc: f003 020f and.w r2, r3, #15
  20411. 8009100: 683b ldr r3, [r7, #0]
  20412. 8009102: 645a str r2, [r3, #68] @ 0x44
  20413. macconf->TransmitFlowControl = ((READ_BIT(heth->Instance->MACTFCR, ETH_MACTFCR_TFE) >> 1) > 0U) ? ENABLE : DISABLE;
  20414. 8009104: 687b ldr r3, [r7, #4]
  20415. 8009106: 681b ldr r3, [r3, #0]
  20416. 8009108: 6f1b ldr r3, [r3, #112] @ 0x70
  20417. 800910a: f003 0302 and.w r3, r3, #2
  20418. 800910e: 2b00 cmp r3, #0
  20419. 8009110: bf14 ite ne
  20420. 8009112: 2301 movne r3, #1
  20421. 8009114: 2300 moveq r3, #0
  20422. 8009116: b2db uxtb r3, r3
  20423. 8009118: 461a mov r2, r3
  20424. 800911a: 683b ldr r3, [r7, #0]
  20425. 800911c: f883 2054 strb.w r2, [r3, #84] @ 0x54
  20426. macconf->ZeroQuantaPause = ((READ_BIT(heth->Instance->MACTFCR, ETH_MACTFCR_DZPQ) >> 7) == 0U) ? ENABLE : DISABLE;
  20427. 8009120: 687b ldr r3, [r7, #4]
  20428. 8009122: 681b ldr r3, [r3, #0]
  20429. 8009124: 6f1b ldr r3, [r3, #112] @ 0x70
  20430. 8009126: f003 0380 and.w r3, r3, #128 @ 0x80
  20431. 800912a: 2b00 cmp r3, #0
  20432. 800912c: bf0c ite eq
  20433. 800912e: 2301 moveq r3, #1
  20434. 8009130: 2300 movne r3, #0
  20435. 8009132: b2db uxtb r3, r3
  20436. 8009134: 461a mov r2, r3
  20437. 8009136: 683b ldr r3, [r7, #0]
  20438. 8009138: f883 204c strb.w r2, [r3, #76] @ 0x4c
  20439. macconf->PauseLowThreshold = READ_BIT(heth->Instance->MACTFCR, ETH_MACTFCR_PLT);
  20440. 800913c: 687b ldr r3, [r7, #4]
  20441. 800913e: 681b ldr r3, [r3, #0]
  20442. 8009140: 6f1b ldr r3, [r3, #112] @ 0x70
  20443. 8009142: f003 0270 and.w r2, r3, #112 @ 0x70
  20444. 8009146: 683b ldr r3, [r7, #0]
  20445. 8009148: 651a str r2, [r3, #80] @ 0x50
  20446. macconf->PauseTime = (READ_BIT(heth->Instance->MACTFCR, ETH_MACTFCR_PT) >> 16);
  20447. 800914a: 687b ldr r3, [r7, #4]
  20448. 800914c: 681b ldr r3, [r3, #0]
  20449. 800914e: 6f1b ldr r3, [r3, #112] @ 0x70
  20450. 8009150: 0c1b lsrs r3, r3, #16
  20451. 8009152: b29a uxth r2, r3
  20452. 8009154: 683b ldr r3, [r7, #0]
  20453. 8009156: 649a str r2, [r3, #72] @ 0x48
  20454. macconf->ReceiveFlowControl = (READ_BIT(heth->Instance->MACRFCR, ETH_MACRFCR_RFE) > 0U) ? ENABLE : DISABLE;
  20455. 8009158: 687b ldr r3, [r7, #4]
  20456. 800915a: 681b ldr r3, [r3, #0]
  20457. 800915c: f8d3 3090 ldr.w r3, [r3, #144] @ 0x90
  20458. 8009160: f003 0301 and.w r3, r3, #1
  20459. 8009164: 2b00 cmp r3, #0
  20460. 8009166: bf14 ite ne
  20461. 8009168: 2301 movne r3, #1
  20462. 800916a: 2300 moveq r3, #0
  20463. 800916c: b2db uxtb r3, r3
  20464. 800916e: 461a mov r2, r3
  20465. 8009170: 683b ldr r3, [r7, #0]
  20466. 8009172: f883 2056 strb.w r2, [r3, #86] @ 0x56
  20467. macconf->UnicastPausePacketDetect = ((READ_BIT(heth->Instance->MACRFCR, ETH_MACRFCR_UP) >> 1) > 0U)
  20468. 8009176: 687b ldr r3, [r7, #4]
  20469. 8009178: 681b ldr r3, [r3, #0]
  20470. 800917a: f8d3 3090 ldr.w r3, [r3, #144] @ 0x90
  20471. 800917e: f003 0302 and.w r3, r3, #2
  20472. ? ENABLE : DISABLE;
  20473. 8009182: 2b00 cmp r3, #0
  20474. 8009184: bf14 ite ne
  20475. 8009186: 2301 movne r3, #1
  20476. 8009188: 2300 moveq r3, #0
  20477. 800918a: b2db uxtb r3, r3
  20478. 800918c: 461a mov r2, r3
  20479. macconf->UnicastPausePacketDetect = ((READ_BIT(heth->Instance->MACRFCR, ETH_MACRFCR_UP) >> 1) > 0U)
  20480. 800918e: 683b ldr r3, [r7, #0]
  20481. 8009190: f883 2055 strb.w r2, [r3, #85] @ 0x55
  20482. macconf->TransmitQueueMode = READ_BIT(heth->Instance->MTLTQOMR, (ETH_MTLTQOMR_TTC | ETH_MTLTQOMR_TSF));
  20483. 8009194: 687b ldr r3, [r7, #4]
  20484. 8009196: 681b ldr r3, [r3, #0]
  20485. 8009198: f8d3 3d00 ldr.w r3, [r3, #3328] @ 0xd00
  20486. 800919c: f003 0272 and.w r2, r3, #114 @ 0x72
  20487. 80091a0: 683b ldr r3, [r7, #0]
  20488. 80091a2: 659a str r2, [r3, #88] @ 0x58
  20489. macconf->ReceiveQueueMode = READ_BIT(heth->Instance->MTLRQOMR, (ETH_MTLRQOMR_RTC | ETH_MTLRQOMR_RSF));
  20490. 80091a4: 687b ldr r3, [r7, #4]
  20491. 80091a6: 681b ldr r3, [r3, #0]
  20492. 80091a8: f8d3 3d30 ldr.w r3, [r3, #3376] @ 0xd30
  20493. 80091ac: f003 0223 and.w r2, r3, #35 @ 0x23
  20494. 80091b0: 683b ldr r3, [r7, #0]
  20495. 80091b2: 65da str r2, [r3, #92] @ 0x5c
  20496. macconf->ForwardRxUndersizedGoodPacket = ((READ_BIT(heth->Instance->MTLRQOMR,
  20497. 80091b4: 687b ldr r3, [r7, #4]
  20498. 80091b6: 681b ldr r3, [r3, #0]
  20499. 80091b8: f8d3 3d30 ldr.w r3, [r3, #3376] @ 0xd30
  20500. ETH_MTLRQOMR_FUP) >> 3) > 0U) ? ENABLE : DISABLE;
  20501. 80091bc: f003 0308 and.w r3, r3, #8
  20502. 80091c0: 2b00 cmp r3, #0
  20503. 80091c2: bf14 ite ne
  20504. 80091c4: 2301 movne r3, #1
  20505. 80091c6: 2300 moveq r3, #0
  20506. 80091c8: b2db uxtb r3, r3
  20507. 80091ca: 461a mov r2, r3
  20508. macconf->ForwardRxUndersizedGoodPacket = ((READ_BIT(heth->Instance->MTLRQOMR,
  20509. 80091cc: 683b ldr r3, [r7, #0]
  20510. 80091ce: f883 2062 strb.w r2, [r3, #98] @ 0x62
  20511. macconf->ForwardRxErrorPacket = ((READ_BIT(heth->Instance->MTLRQOMR, ETH_MTLRQOMR_FEP) >> 4) > 0U) ? ENABLE : DISABLE;
  20512. 80091d2: 687b ldr r3, [r7, #4]
  20513. 80091d4: 681b ldr r3, [r3, #0]
  20514. 80091d6: f8d3 3d30 ldr.w r3, [r3, #3376] @ 0xd30
  20515. 80091da: f003 0310 and.w r3, r3, #16
  20516. 80091de: 2b00 cmp r3, #0
  20517. 80091e0: bf14 ite ne
  20518. 80091e2: 2301 movne r3, #1
  20519. 80091e4: 2300 moveq r3, #0
  20520. 80091e6: b2db uxtb r3, r3
  20521. 80091e8: 461a mov r2, r3
  20522. 80091ea: 683b ldr r3, [r7, #0]
  20523. 80091ec: f883 2061 strb.w r2, [r3, #97] @ 0x61
  20524. macconf->DropTCPIPChecksumErrorPacket = ((READ_BIT(heth->Instance->MTLRQOMR,
  20525. 80091f0: 687b ldr r3, [r7, #4]
  20526. 80091f2: 681b ldr r3, [r3, #0]
  20527. 80091f4: f8d3 3d30 ldr.w r3, [r3, #3376] @ 0xd30
  20528. ETH_MTLRQOMR_DISTCPEF) >> 6) == 0U) ? ENABLE : DISABLE;
  20529. 80091f8: f003 0340 and.w r3, r3, #64 @ 0x40
  20530. 80091fc: 2b00 cmp r3, #0
  20531. 80091fe: bf0c ite eq
  20532. 8009200: 2301 moveq r3, #1
  20533. 8009202: 2300 movne r3, #0
  20534. 8009204: b2db uxtb r3, r3
  20535. 8009206: 461a mov r2, r3
  20536. macconf->DropTCPIPChecksumErrorPacket = ((READ_BIT(heth->Instance->MTLRQOMR,
  20537. 8009208: 683b ldr r3, [r7, #0]
  20538. 800920a: f883 2060 strb.w r2, [r3, #96] @ 0x60
  20539. return HAL_OK;
  20540. 800920e: 2300 movs r3, #0
  20541. }
  20542. 8009210: 4618 mov r0, r3
  20543. 8009212: 370c adds r7, #12
  20544. 8009214: 46bd mov sp, r7
  20545. 8009216: f85d 7b04 ldr.w r7, [sp], #4
  20546. 800921a: 4770 bx lr
  20547. 0800921c <HAL_ETH_SetMACConfig>:
  20548. * @param macconf: pointer to a ETH_MACConfigTypeDef structure that contains
  20549. * the configuration of the MAC.
  20550. * @retval HAL status
  20551. */
  20552. HAL_StatusTypeDef HAL_ETH_SetMACConfig(ETH_HandleTypeDef *heth, ETH_MACConfigTypeDef *macconf)
  20553. {
  20554. 800921c: b580 push {r7, lr}
  20555. 800921e: b082 sub sp, #8
  20556. 8009220: af00 add r7, sp, #0
  20557. 8009222: 6078 str r0, [r7, #4]
  20558. 8009224: 6039 str r1, [r7, #0]
  20559. if (macconf == NULL)
  20560. 8009226: 683b ldr r3, [r7, #0]
  20561. 8009228: 2b00 cmp r3, #0
  20562. 800922a: d101 bne.n 8009230 <HAL_ETH_SetMACConfig+0x14>
  20563. {
  20564. return HAL_ERROR;
  20565. 800922c: 2301 movs r3, #1
  20566. 800922e: e00b b.n 8009248 <HAL_ETH_SetMACConfig+0x2c>
  20567. }
  20568. if (heth->gState == HAL_ETH_STATE_READY)
  20569. 8009230: 687b ldr r3, [r7, #4]
  20570. 8009232: f8d3 3084 ldr.w r3, [r3, #132] @ 0x84
  20571. 8009236: 2b10 cmp r3, #16
  20572. 8009238: d105 bne.n 8009246 <HAL_ETH_SetMACConfig+0x2a>
  20573. {
  20574. ETH_SetMACConfig(heth, macconf);
  20575. 800923a: 6839 ldr r1, [r7, #0]
  20576. 800923c: 6878 ldr r0, [r7, #4]
  20577. 800923e: f000 f865 bl 800930c <ETH_SetMACConfig>
  20578. return HAL_OK;
  20579. 8009242: 2300 movs r3, #0
  20580. 8009244: e000 b.n 8009248 <HAL_ETH_SetMACConfig+0x2c>
  20581. }
  20582. else
  20583. {
  20584. return HAL_ERROR;
  20585. 8009246: 2301 movs r3, #1
  20586. }
  20587. }
  20588. 8009248: 4618 mov r0, r3
  20589. 800924a: 3708 adds r7, #8
  20590. 800924c: 46bd mov sp, r7
  20591. 800924e: bd80 pop {r7, pc}
  20592. 08009250 <HAL_ETH_SetMDIOClockRange>:
  20593. * @param heth: pointer to a ETH_HandleTypeDef structure that contains
  20594. * the configuration information for ETHERNET module
  20595. * @retval None
  20596. */
  20597. void HAL_ETH_SetMDIOClockRange(ETH_HandleTypeDef *heth)
  20598. {
  20599. 8009250: b580 push {r7, lr}
  20600. 8009252: b084 sub sp, #16
  20601. 8009254: af00 add r7, sp, #0
  20602. 8009256: 6078 str r0, [r7, #4]
  20603. uint32_t hclk;
  20604. uint32_t tmpreg;
  20605. /* Get the ETHERNET MACMDIOAR value */
  20606. tmpreg = (heth->Instance)->MACMDIOAR;
  20607. 8009258: 687b ldr r3, [r7, #4]
  20608. 800925a: 681b ldr r3, [r3, #0]
  20609. 800925c: f8d3 3200 ldr.w r3, [r3, #512] @ 0x200
  20610. 8009260: 60fb str r3, [r7, #12]
  20611. /* Clear CSR Clock Range bits */
  20612. tmpreg &= ~ETH_MACMDIOAR_CR;
  20613. 8009262: 68fb ldr r3, [r7, #12]
  20614. 8009264: f423 6370 bic.w r3, r3, #3840 @ 0xf00
  20615. 8009268: 60fb str r3, [r7, #12]
  20616. /* Get hclk frequency value */
  20617. hclk = HAL_RCC_GetHCLKFreq();
  20618. 800926a: f002 f887 bl 800b37c <HAL_RCC_GetHCLKFreq>
  20619. 800926e: 60b8 str r0, [r7, #8]
  20620. /* Set CR bits depending on hclk value */
  20621. if (hclk < 35000000U)
  20622. 8009270: 68bb ldr r3, [r7, #8]
  20623. 8009272: 4a1a ldr r2, [pc, #104] @ (80092dc <HAL_ETH_SetMDIOClockRange+0x8c>)
  20624. 8009274: 4293 cmp r3, r2
  20625. 8009276: d804 bhi.n 8009282 <HAL_ETH_SetMDIOClockRange+0x32>
  20626. {
  20627. /* CSR Clock Range between 0-35 MHz */
  20628. tmpreg |= (uint32_t)ETH_MACMDIOAR_CR_DIV16;
  20629. 8009278: 68fb ldr r3, [r7, #12]
  20630. 800927a: f443 7300 orr.w r3, r3, #512 @ 0x200
  20631. 800927e: 60fb str r3, [r7, #12]
  20632. 8009280: e022 b.n 80092c8 <HAL_ETH_SetMDIOClockRange+0x78>
  20633. }
  20634. else if (hclk < 60000000U)
  20635. 8009282: 68bb ldr r3, [r7, #8]
  20636. 8009284: 4a16 ldr r2, [pc, #88] @ (80092e0 <HAL_ETH_SetMDIOClockRange+0x90>)
  20637. 8009286: 4293 cmp r3, r2
  20638. 8009288: d204 bcs.n 8009294 <HAL_ETH_SetMDIOClockRange+0x44>
  20639. {
  20640. /* CSR Clock Range between 35-60 MHz */
  20641. tmpreg |= (uint32_t)ETH_MACMDIOAR_CR_DIV26;
  20642. 800928a: 68fb ldr r3, [r7, #12]
  20643. 800928c: f443 7340 orr.w r3, r3, #768 @ 0x300
  20644. 8009290: 60fb str r3, [r7, #12]
  20645. 8009292: e019 b.n 80092c8 <HAL_ETH_SetMDIOClockRange+0x78>
  20646. }
  20647. else if (hclk < 100000000U)
  20648. 8009294: 68bb ldr r3, [r7, #8]
  20649. 8009296: 4a13 ldr r2, [pc, #76] @ (80092e4 <HAL_ETH_SetMDIOClockRange+0x94>)
  20650. 8009298: 4293 cmp r3, r2
  20651. 800929a: d915 bls.n 80092c8 <HAL_ETH_SetMDIOClockRange+0x78>
  20652. {
  20653. /* CSR Clock Range between 60-100 MHz */
  20654. tmpreg |= (uint32_t)ETH_MACMDIOAR_CR_DIV42;
  20655. }
  20656. else if (hclk < 150000000U)
  20657. 800929c: 68bb ldr r3, [r7, #8]
  20658. 800929e: 4a12 ldr r2, [pc, #72] @ (80092e8 <HAL_ETH_SetMDIOClockRange+0x98>)
  20659. 80092a0: 4293 cmp r3, r2
  20660. 80092a2: d804 bhi.n 80092ae <HAL_ETH_SetMDIOClockRange+0x5e>
  20661. {
  20662. /* CSR Clock Range between 100-150 MHz */
  20663. tmpreg |= (uint32_t)ETH_MACMDIOAR_CR_DIV62;
  20664. 80092a4: 68fb ldr r3, [r7, #12]
  20665. 80092a6: f443 7380 orr.w r3, r3, #256 @ 0x100
  20666. 80092aa: 60fb str r3, [r7, #12]
  20667. 80092ac: e00c b.n 80092c8 <HAL_ETH_SetMDIOClockRange+0x78>
  20668. }
  20669. else if (hclk < 250000000U)
  20670. 80092ae: 68bb ldr r3, [r7, #8]
  20671. 80092b0: 4a0e ldr r2, [pc, #56] @ (80092ec <HAL_ETH_SetMDIOClockRange+0x9c>)
  20672. 80092b2: 4293 cmp r3, r2
  20673. 80092b4: d804 bhi.n 80092c0 <HAL_ETH_SetMDIOClockRange+0x70>
  20674. {
  20675. /* CSR Clock Range between 150-250 MHz */
  20676. tmpreg |= (uint32_t)ETH_MACMDIOAR_CR_DIV102;
  20677. 80092b6: 68fb ldr r3, [r7, #12]
  20678. 80092b8: f443 6380 orr.w r3, r3, #1024 @ 0x400
  20679. 80092bc: 60fb str r3, [r7, #12]
  20680. 80092be: e003 b.n 80092c8 <HAL_ETH_SetMDIOClockRange+0x78>
  20681. }
  20682. else /* (hclk >= 250000000U) */
  20683. {
  20684. /* CSR Clock >= 250 MHz */
  20685. tmpreg |= (uint32_t)(ETH_MACMDIOAR_CR_DIV124);
  20686. 80092c0: 68fb ldr r3, [r7, #12]
  20687. 80092c2: f443 63a0 orr.w r3, r3, #1280 @ 0x500
  20688. 80092c6: 60fb str r3, [r7, #12]
  20689. }
  20690. /* Configure the CSR Clock Range */
  20691. (heth->Instance)->MACMDIOAR = (uint32_t)tmpreg;
  20692. 80092c8: 687b ldr r3, [r7, #4]
  20693. 80092ca: 681b ldr r3, [r3, #0]
  20694. 80092cc: 68fa ldr r2, [r7, #12]
  20695. 80092ce: f8c3 2200 str.w r2, [r3, #512] @ 0x200
  20696. }
  20697. 80092d2: bf00 nop
  20698. 80092d4: 3710 adds r7, #16
  20699. 80092d6: 46bd mov sp, r7
  20700. 80092d8: bd80 pop {r7, pc}
  20701. 80092da: bf00 nop
  20702. 80092dc: 02160ebf .word 0x02160ebf
  20703. 80092e0: 03938700 .word 0x03938700
  20704. 80092e4: 05f5e0ff .word 0x05f5e0ff
  20705. 80092e8: 08f0d17f .word 0x08f0d17f
  20706. 80092ec: 0ee6b27f .word 0x0ee6b27f
  20707. 080092f0 <HAL_ETH_GetDMAError>:
  20708. * @param heth: pointer to a ETH_HandleTypeDef structure that contains
  20709. * the configuration information for ETHERNET module
  20710. * @retval ETH DMA Error Code
  20711. */
  20712. uint32_t HAL_ETH_GetDMAError(const ETH_HandleTypeDef *heth)
  20713. {
  20714. 80092f0: b480 push {r7}
  20715. 80092f2: b083 sub sp, #12
  20716. 80092f4: af00 add r7, sp, #0
  20717. 80092f6: 6078 str r0, [r7, #4]
  20718. return heth->DMAErrorCode;
  20719. 80092f8: 687b ldr r3, [r7, #4]
  20720. 80092fa: f8d3 308c ldr.w r3, [r3, #140] @ 0x8c
  20721. }
  20722. 80092fe: 4618 mov r0, r3
  20723. 8009300: 370c adds r7, #12
  20724. 8009302: 46bd mov sp, r7
  20725. 8009304: f85d 7b04 ldr.w r7, [sp], #4
  20726. 8009308: 4770 bx lr
  20727. ...
  20728. 0800930c <ETH_SetMACConfig>:
  20729. /** @addtogroup ETH_Private_Functions ETH Private Functions
  20730. * @{
  20731. */
  20732. static void ETH_SetMACConfig(ETH_HandleTypeDef *heth, const ETH_MACConfigTypeDef *macconf)
  20733. {
  20734. 800930c: b480 push {r7}
  20735. 800930e: b085 sub sp, #20
  20736. 8009310: af00 add r7, sp, #0
  20737. 8009312: 6078 str r0, [r7, #4]
  20738. 8009314: 6039 str r1, [r7, #0]
  20739. uint32_t macregval;
  20740. /*------------------------ MACCR Configuration --------------------*/
  20741. macregval = (macconf->InterPacketGapVal |
  20742. 8009316: 683b ldr r3, [r7, #0]
  20743. 8009318: 689a ldr r2, [r3, #8]
  20744. macconf->SourceAddrControl |
  20745. 800931a: 683b ldr r3, [r7, #0]
  20746. 800931c: 681b ldr r3, [r3, #0]
  20747. macregval = (macconf->InterPacketGapVal |
  20748. 800931e: 431a orrs r2, r3
  20749. ((uint32_t)macconf->ChecksumOffload << 27) |
  20750. 8009320: 683b ldr r3, [r7, #0]
  20751. 8009322: 791b ldrb r3, [r3, #4]
  20752. 8009324: 06db lsls r3, r3, #27
  20753. macconf->SourceAddrControl |
  20754. 8009326: 431a orrs r2, r3
  20755. ((uint32_t)macconf->GiantPacketSizeLimitControl << 23) |
  20756. 8009328: 683b ldr r3, [r7, #0]
  20757. 800932a: 7b1b ldrb r3, [r3, #12]
  20758. 800932c: 05db lsls r3, r3, #23
  20759. ((uint32_t)macconf->ChecksumOffload << 27) |
  20760. 800932e: 431a orrs r2, r3
  20761. ((uint32_t)macconf->Support2KPacket << 22) |
  20762. 8009330: 683b ldr r3, [r7, #0]
  20763. 8009332: 7b5b ldrb r3, [r3, #13]
  20764. 8009334: 059b lsls r3, r3, #22
  20765. ((uint32_t)macconf->GiantPacketSizeLimitControl << 23) |
  20766. 8009336: 431a orrs r2, r3
  20767. ((uint32_t)macconf->CRCStripTypePacket << 21) |
  20768. 8009338: 683b ldr r3, [r7, #0]
  20769. 800933a: 7b9b ldrb r3, [r3, #14]
  20770. 800933c: 055b lsls r3, r3, #21
  20771. ((uint32_t)macconf->Support2KPacket << 22) |
  20772. 800933e: 431a orrs r2, r3
  20773. ((uint32_t)macconf->AutomaticPadCRCStrip << 20) |
  20774. 8009340: 683b ldr r3, [r7, #0]
  20775. 8009342: 7bdb ldrb r3, [r3, #15]
  20776. 8009344: 051b lsls r3, r3, #20
  20777. ((uint32_t)macconf->CRCStripTypePacket << 21) |
  20778. 8009346: 4313 orrs r3, r2
  20779. ((uint32_t)((macconf->Watchdog == DISABLE) ? 1U : 0U) << 19) |
  20780. 8009348: 683a ldr r2, [r7, #0]
  20781. 800934a: 7c12 ldrb r2, [r2, #16]
  20782. 800934c: 2a00 cmp r2, #0
  20783. 800934e: d102 bne.n 8009356 <ETH_SetMACConfig+0x4a>
  20784. 8009350: f44f 2200 mov.w r2, #524288 @ 0x80000
  20785. 8009354: e000 b.n 8009358 <ETH_SetMACConfig+0x4c>
  20786. 8009356: 2200 movs r2, #0
  20787. ((uint32_t)macconf->AutomaticPadCRCStrip << 20) |
  20788. 8009358: 4313 orrs r3, r2
  20789. ((uint32_t)((macconf->Jabber == DISABLE) ? 1U : 0U) << 17) |
  20790. 800935a: 683a ldr r2, [r7, #0]
  20791. 800935c: 7c52 ldrb r2, [r2, #17]
  20792. 800935e: 2a00 cmp r2, #0
  20793. 8009360: d102 bne.n 8009368 <ETH_SetMACConfig+0x5c>
  20794. 8009362: f44f 3200 mov.w r2, #131072 @ 0x20000
  20795. 8009366: e000 b.n 800936a <ETH_SetMACConfig+0x5e>
  20796. 8009368: 2200 movs r2, #0
  20797. ((uint32_t)((macconf->Watchdog == DISABLE) ? 1U : 0U) << 19) |
  20798. 800936a: 431a orrs r2, r3
  20799. ((uint32_t)macconf->JumboPacket << 16) |
  20800. 800936c: 683b ldr r3, [r7, #0]
  20801. 800936e: 7c9b ldrb r3, [r3, #18]
  20802. 8009370: 041b lsls r3, r3, #16
  20803. ((uint32_t)((macconf->Jabber == DISABLE) ? 1U : 0U) << 17) |
  20804. 8009372: 431a orrs r2, r3
  20805. macconf->Speed |
  20806. 8009374: 683b ldr r3, [r7, #0]
  20807. 8009376: 695b ldr r3, [r3, #20]
  20808. ((uint32_t)macconf->JumboPacket << 16) |
  20809. 8009378: 431a orrs r2, r3
  20810. macconf->DuplexMode |
  20811. 800937a: 683b ldr r3, [r7, #0]
  20812. 800937c: 699b ldr r3, [r3, #24]
  20813. macconf->Speed |
  20814. 800937e: 431a orrs r2, r3
  20815. ((uint32_t)macconf->LoopbackMode << 12) |
  20816. 8009380: 683b ldr r3, [r7, #0]
  20817. 8009382: 7f1b ldrb r3, [r3, #28]
  20818. 8009384: 031b lsls r3, r3, #12
  20819. macconf->DuplexMode |
  20820. 8009386: 431a orrs r2, r3
  20821. ((uint32_t)macconf->CarrierSenseBeforeTransmit << 11) |
  20822. 8009388: 683b ldr r3, [r7, #0]
  20823. 800938a: 7f5b ldrb r3, [r3, #29]
  20824. 800938c: 02db lsls r3, r3, #11
  20825. ((uint32_t)macconf->LoopbackMode << 12) |
  20826. 800938e: 4313 orrs r3, r2
  20827. ((uint32_t)((macconf->ReceiveOwn == DISABLE) ? 1U : 0U) << 10) |
  20828. 8009390: 683a ldr r2, [r7, #0]
  20829. 8009392: 7f92 ldrb r2, [r2, #30]
  20830. 8009394: 2a00 cmp r2, #0
  20831. 8009396: d102 bne.n 800939e <ETH_SetMACConfig+0x92>
  20832. 8009398: f44f 6280 mov.w r2, #1024 @ 0x400
  20833. 800939c: e000 b.n 80093a0 <ETH_SetMACConfig+0x94>
  20834. 800939e: 2200 movs r2, #0
  20835. ((uint32_t)macconf->CarrierSenseBeforeTransmit << 11) |
  20836. 80093a0: 431a orrs r2, r3
  20837. ((uint32_t)macconf->CarrierSenseDuringTransmit << 9) |
  20838. 80093a2: 683b ldr r3, [r7, #0]
  20839. 80093a4: 7fdb ldrb r3, [r3, #31]
  20840. 80093a6: 025b lsls r3, r3, #9
  20841. ((uint32_t)((macconf->ReceiveOwn == DISABLE) ? 1U : 0U) << 10) |
  20842. 80093a8: 4313 orrs r3, r2
  20843. ((uint32_t)((macconf->RetryTransmission == DISABLE) ? 1U : 0U) << 8) |
  20844. 80093aa: 683a ldr r2, [r7, #0]
  20845. 80093ac: f892 2020 ldrb.w r2, [r2, #32]
  20846. 80093b0: 2a00 cmp r2, #0
  20847. 80093b2: d102 bne.n 80093ba <ETH_SetMACConfig+0xae>
  20848. 80093b4: f44f 7280 mov.w r2, #256 @ 0x100
  20849. 80093b8: e000 b.n 80093bc <ETH_SetMACConfig+0xb0>
  20850. 80093ba: 2200 movs r2, #0
  20851. ((uint32_t)macconf->CarrierSenseDuringTransmit << 9) |
  20852. 80093bc: 431a orrs r2, r3
  20853. macconf->BackOffLimit |
  20854. 80093be: 683b ldr r3, [r7, #0]
  20855. 80093c0: 6a5b ldr r3, [r3, #36] @ 0x24
  20856. ((uint32_t)((macconf->RetryTransmission == DISABLE) ? 1U : 0U) << 8) |
  20857. 80093c2: 431a orrs r2, r3
  20858. ((uint32_t)macconf->DeferralCheck << 4) |
  20859. 80093c4: 683b ldr r3, [r7, #0]
  20860. 80093c6: f893 3028 ldrb.w r3, [r3, #40] @ 0x28
  20861. 80093ca: 011b lsls r3, r3, #4
  20862. macconf->BackOffLimit |
  20863. 80093cc: 431a orrs r2, r3
  20864. macconf->PreambleLength);
  20865. 80093ce: 683b ldr r3, [r7, #0]
  20866. 80093d0: 6adb ldr r3, [r3, #44] @ 0x2c
  20867. macregval = (macconf->InterPacketGapVal |
  20868. 80093d2: 4313 orrs r3, r2
  20869. 80093d4: 60fb str r3, [r7, #12]
  20870. /* Write to MACCR */
  20871. MODIFY_REG(heth->Instance->MACCR, ETH_MACCR_MASK, macregval);
  20872. 80093d6: 687b ldr r3, [r7, #4]
  20873. 80093d8: 681b ldr r3, [r3, #0]
  20874. 80093da: 681a ldr r2, [r3, #0]
  20875. 80093dc: 4b56 ldr r3, [pc, #344] @ (8009538 <ETH_SetMACConfig+0x22c>)
  20876. 80093de: 4013 ands r3, r2
  20877. 80093e0: 687a ldr r2, [r7, #4]
  20878. 80093e2: 6812 ldr r2, [r2, #0]
  20879. 80093e4: 68f9 ldr r1, [r7, #12]
  20880. 80093e6: 430b orrs r3, r1
  20881. 80093e8: 6013 str r3, [r2, #0]
  20882. /*------------------------ MACECR Configuration --------------------*/
  20883. macregval = ((macconf->ExtendedInterPacketGapVal << 25) |
  20884. 80093ea: 683b ldr r3, [r7, #0]
  20885. 80093ec: 6bdb ldr r3, [r3, #60] @ 0x3c
  20886. 80093ee: 065a lsls r2, r3, #25
  20887. ((uint32_t)macconf->ExtendedInterPacketGap << 24) |
  20888. 80093f0: 683b ldr r3, [r7, #0]
  20889. 80093f2: f893 3038 ldrb.w r3, [r3, #56] @ 0x38
  20890. 80093f6: 061b lsls r3, r3, #24
  20891. macregval = ((macconf->ExtendedInterPacketGapVal << 25) |
  20892. 80093f8: 431a orrs r2, r3
  20893. ((uint32_t)macconf->UnicastSlowProtocolPacketDetect << 18) |
  20894. 80093fa: 683b ldr r3, [r7, #0]
  20895. 80093fc: f893 3030 ldrb.w r3, [r3, #48] @ 0x30
  20896. 8009400: 049b lsls r3, r3, #18
  20897. ((uint32_t)macconf->ExtendedInterPacketGap << 24) |
  20898. 8009402: 431a orrs r2, r3
  20899. ((uint32_t)macconf->SlowProtocolDetect << 17) |
  20900. 8009404: 683b ldr r3, [r7, #0]
  20901. 8009406: f893 3031 ldrb.w r3, [r3, #49] @ 0x31
  20902. 800940a: 045b lsls r3, r3, #17
  20903. ((uint32_t)macconf->UnicastSlowProtocolPacketDetect << 18) |
  20904. 800940c: 4313 orrs r3, r2
  20905. ((uint32_t)((macconf->CRCCheckingRxPackets == DISABLE) ? 1U : 0U) << 16) |
  20906. 800940e: 683a ldr r2, [r7, #0]
  20907. 8009410: f892 2032 ldrb.w r2, [r2, #50] @ 0x32
  20908. 8009414: 2a00 cmp r2, #0
  20909. 8009416: d102 bne.n 800941e <ETH_SetMACConfig+0x112>
  20910. 8009418: f44f 3280 mov.w r2, #65536 @ 0x10000
  20911. 800941c: e000 b.n 8009420 <ETH_SetMACConfig+0x114>
  20912. 800941e: 2200 movs r2, #0
  20913. ((uint32_t)macconf->SlowProtocolDetect << 17) |
  20914. 8009420: 431a orrs r2, r3
  20915. macconf->GiantPacketSizeLimit);
  20916. 8009422: 683b ldr r3, [r7, #0]
  20917. 8009424: 6b5b ldr r3, [r3, #52] @ 0x34
  20918. macregval = ((macconf->ExtendedInterPacketGapVal << 25) |
  20919. 8009426: 4313 orrs r3, r2
  20920. 8009428: 60fb str r3, [r7, #12]
  20921. /* Write to MACECR */
  20922. MODIFY_REG(heth->Instance->MACECR, ETH_MACECR_MASK, macregval);
  20923. 800942a: 687b ldr r3, [r7, #4]
  20924. 800942c: 681b ldr r3, [r3, #0]
  20925. 800942e: 685a ldr r2, [r3, #4]
  20926. 8009430: 4b42 ldr r3, [pc, #264] @ (800953c <ETH_SetMACConfig+0x230>)
  20927. 8009432: 4013 ands r3, r2
  20928. 8009434: 687a ldr r2, [r7, #4]
  20929. 8009436: 6812 ldr r2, [r2, #0]
  20930. 8009438: 68f9 ldr r1, [r7, #12]
  20931. 800943a: 430b orrs r3, r1
  20932. 800943c: 6053 str r3, [r2, #4]
  20933. /*------------------------ MACWTR Configuration --------------------*/
  20934. macregval = (((uint32_t)macconf->ProgrammableWatchdog << 8) |
  20935. 800943e: 683b ldr r3, [r7, #0]
  20936. 8009440: f893 3040 ldrb.w r3, [r3, #64] @ 0x40
  20937. 8009444: 021a lsls r2, r3, #8
  20938. macconf->WatchdogTimeout);
  20939. 8009446: 683b ldr r3, [r7, #0]
  20940. 8009448: 6c5b ldr r3, [r3, #68] @ 0x44
  20941. macregval = (((uint32_t)macconf->ProgrammableWatchdog << 8) |
  20942. 800944a: 4313 orrs r3, r2
  20943. 800944c: 60fb str r3, [r7, #12]
  20944. /* Write to MACWTR */
  20945. MODIFY_REG(heth->Instance->MACWTR, ETH_MACWTR_MASK, macregval);
  20946. 800944e: 687b ldr r3, [r7, #4]
  20947. 8009450: 681b ldr r3, [r3, #0]
  20948. 8009452: 68da ldr r2, [r3, #12]
  20949. 8009454: 4b3a ldr r3, [pc, #232] @ (8009540 <ETH_SetMACConfig+0x234>)
  20950. 8009456: 4013 ands r3, r2
  20951. 8009458: 687a ldr r2, [r7, #4]
  20952. 800945a: 6812 ldr r2, [r2, #0]
  20953. 800945c: 68f9 ldr r1, [r7, #12]
  20954. 800945e: 430b orrs r3, r1
  20955. 8009460: 60d3 str r3, [r2, #12]
  20956. /*------------------------ MACTFCR Configuration --------------------*/
  20957. macregval = (((uint32_t)macconf->TransmitFlowControl << 1) |
  20958. 8009462: 683b ldr r3, [r7, #0]
  20959. 8009464: f893 3054 ldrb.w r3, [r3, #84] @ 0x54
  20960. 8009468: 005a lsls r2, r3, #1
  20961. macconf->PauseLowThreshold |
  20962. 800946a: 683b ldr r3, [r7, #0]
  20963. 800946c: 6d1b ldr r3, [r3, #80] @ 0x50
  20964. macregval = (((uint32_t)macconf->TransmitFlowControl << 1) |
  20965. 800946e: 4313 orrs r3, r2
  20966. ((uint32_t)((macconf->ZeroQuantaPause == DISABLE) ? 1U : 0U) << 7) |
  20967. 8009470: 683a ldr r2, [r7, #0]
  20968. 8009472: f892 204c ldrb.w r2, [r2, #76] @ 0x4c
  20969. 8009476: 2a00 cmp r2, #0
  20970. 8009478: d101 bne.n 800947e <ETH_SetMACConfig+0x172>
  20971. 800947a: 2280 movs r2, #128 @ 0x80
  20972. 800947c: e000 b.n 8009480 <ETH_SetMACConfig+0x174>
  20973. 800947e: 2200 movs r2, #0
  20974. macconf->PauseLowThreshold |
  20975. 8009480: 431a orrs r2, r3
  20976. (macconf->PauseTime << 16));
  20977. 8009482: 683b ldr r3, [r7, #0]
  20978. 8009484: 6c9b ldr r3, [r3, #72] @ 0x48
  20979. 8009486: 041b lsls r3, r3, #16
  20980. macregval = (((uint32_t)macconf->TransmitFlowControl << 1) |
  20981. 8009488: 4313 orrs r3, r2
  20982. 800948a: 60fb str r3, [r7, #12]
  20983. /* Write to MACTFCR */
  20984. MODIFY_REG(heth->Instance->MACTFCR, ETH_MACTFCR_MASK, macregval);
  20985. 800948c: 687b ldr r3, [r7, #4]
  20986. 800948e: 681b ldr r3, [r3, #0]
  20987. 8009490: 6f1a ldr r2, [r3, #112] @ 0x70
  20988. 8009492: f64f 730d movw r3, #65293 @ 0xff0d
  20989. 8009496: 4013 ands r3, r2
  20990. 8009498: 687a ldr r2, [r7, #4]
  20991. 800949a: 6812 ldr r2, [r2, #0]
  20992. 800949c: 68f9 ldr r1, [r7, #12]
  20993. 800949e: 430b orrs r3, r1
  20994. 80094a0: 6713 str r3, [r2, #112] @ 0x70
  20995. /*------------------------ MACRFCR Configuration --------------------*/
  20996. macregval = ((uint32_t)macconf->ReceiveFlowControl |
  20997. 80094a2: 683b ldr r3, [r7, #0]
  20998. 80094a4: f893 3056 ldrb.w r3, [r3, #86] @ 0x56
  20999. 80094a8: 461a mov r2, r3
  21000. ((uint32_t)macconf->UnicastPausePacketDetect << 1));
  21001. 80094aa: 683b ldr r3, [r7, #0]
  21002. 80094ac: f893 3055 ldrb.w r3, [r3, #85] @ 0x55
  21003. 80094b0: 005b lsls r3, r3, #1
  21004. macregval = ((uint32_t)macconf->ReceiveFlowControl |
  21005. 80094b2: 4313 orrs r3, r2
  21006. 80094b4: 60fb str r3, [r7, #12]
  21007. /* Write to MACRFCR */
  21008. MODIFY_REG(heth->Instance->MACRFCR, ETH_MACRFCR_MASK, macregval);
  21009. 80094b6: 687b ldr r3, [r7, #4]
  21010. 80094b8: 681b ldr r3, [r3, #0]
  21011. 80094ba: f8d3 3090 ldr.w r3, [r3, #144] @ 0x90
  21012. 80094be: f023 0103 bic.w r1, r3, #3
  21013. 80094c2: 687b ldr r3, [r7, #4]
  21014. 80094c4: 681b ldr r3, [r3, #0]
  21015. 80094c6: 68fa ldr r2, [r7, #12]
  21016. 80094c8: 430a orrs r2, r1
  21017. 80094ca: f8c3 2090 str.w r2, [r3, #144] @ 0x90
  21018. /*------------------------ MTLTQOMR Configuration --------------------*/
  21019. /* Write to MTLTQOMR */
  21020. MODIFY_REG(heth->Instance->MTLTQOMR, ETH_MTLTQOMR_MASK, macconf->TransmitQueueMode);
  21021. 80094ce: 687b ldr r3, [r7, #4]
  21022. 80094d0: 681b ldr r3, [r3, #0]
  21023. 80094d2: f8d3 3d00 ldr.w r3, [r3, #3328] @ 0xd00
  21024. 80094d6: f023 0172 bic.w r1, r3, #114 @ 0x72
  21025. 80094da: 683b ldr r3, [r7, #0]
  21026. 80094dc: 6d9a ldr r2, [r3, #88] @ 0x58
  21027. 80094de: 687b ldr r3, [r7, #4]
  21028. 80094e0: 681b ldr r3, [r3, #0]
  21029. 80094e2: 430a orrs r2, r1
  21030. 80094e4: f8c3 2d00 str.w r2, [r3, #3328] @ 0xd00
  21031. /*------------------------ MTLRQOMR Configuration --------------------*/
  21032. macregval = (macconf->ReceiveQueueMode |
  21033. 80094e8: 683b ldr r3, [r7, #0]
  21034. 80094ea: 6ddb ldr r3, [r3, #92] @ 0x5c
  21035. ((uint32_t)((macconf->DropTCPIPChecksumErrorPacket == DISABLE) ? 1U : 0U) << 6) |
  21036. 80094ec: 683a ldr r2, [r7, #0]
  21037. 80094ee: f892 2060 ldrb.w r2, [r2, #96] @ 0x60
  21038. 80094f2: 2a00 cmp r2, #0
  21039. 80094f4: d101 bne.n 80094fa <ETH_SetMACConfig+0x1ee>
  21040. 80094f6: 2240 movs r2, #64 @ 0x40
  21041. 80094f8: e000 b.n 80094fc <ETH_SetMACConfig+0x1f0>
  21042. 80094fa: 2200 movs r2, #0
  21043. macregval = (macconf->ReceiveQueueMode |
  21044. 80094fc: 431a orrs r2, r3
  21045. ((uint32_t)macconf->ForwardRxErrorPacket << 4) |
  21046. 80094fe: 683b ldr r3, [r7, #0]
  21047. 8009500: f893 3061 ldrb.w r3, [r3, #97] @ 0x61
  21048. 8009504: 011b lsls r3, r3, #4
  21049. ((uint32_t)((macconf->DropTCPIPChecksumErrorPacket == DISABLE) ? 1U : 0U) << 6) |
  21050. 8009506: 431a orrs r2, r3
  21051. ((uint32_t)macconf->ForwardRxUndersizedGoodPacket << 3));
  21052. 8009508: 683b ldr r3, [r7, #0]
  21053. 800950a: f893 3062 ldrb.w r3, [r3, #98] @ 0x62
  21054. 800950e: 00db lsls r3, r3, #3
  21055. macregval = (macconf->ReceiveQueueMode |
  21056. 8009510: 4313 orrs r3, r2
  21057. 8009512: 60fb str r3, [r7, #12]
  21058. /* Write to MTLRQOMR */
  21059. MODIFY_REG(heth->Instance->MTLRQOMR, ETH_MTLRQOMR_MASK, macregval);
  21060. 8009514: 687b ldr r3, [r7, #4]
  21061. 8009516: 681b ldr r3, [r3, #0]
  21062. 8009518: f8d3 3d30 ldr.w r3, [r3, #3376] @ 0xd30
  21063. 800951c: f023 017b bic.w r1, r3, #123 @ 0x7b
  21064. 8009520: 687b ldr r3, [r7, #4]
  21065. 8009522: 681b ldr r3, [r3, #0]
  21066. 8009524: 68fa ldr r2, [r7, #12]
  21067. 8009526: 430a orrs r2, r1
  21068. 8009528: f8c3 2d30 str.w r2, [r3, #3376] @ 0xd30
  21069. }
  21070. 800952c: bf00 nop
  21071. 800952e: 3714 adds r7, #20
  21072. 8009530: 46bd mov sp, r7
  21073. 8009532: f85d 7b04 ldr.w r7, [sp], #4
  21074. 8009536: 4770 bx lr
  21075. 8009538: 00048083 .word 0x00048083
  21076. 800953c: c0f88000 .word 0xc0f88000
  21077. 8009540: fffffef0 .word 0xfffffef0
  21078. 08009544 <ETH_SetDMAConfig>:
  21079. static void ETH_SetDMAConfig(ETH_HandleTypeDef *heth, const ETH_DMAConfigTypeDef *dmaconf)
  21080. {
  21081. 8009544: b480 push {r7}
  21082. 8009546: b085 sub sp, #20
  21083. 8009548: af00 add r7, sp, #0
  21084. 800954a: 6078 str r0, [r7, #4]
  21085. 800954c: 6039 str r1, [r7, #0]
  21086. uint32_t dmaregval;
  21087. /*------------------------ DMAMR Configuration --------------------*/
  21088. MODIFY_REG(heth->Instance->DMAMR, ETH_DMAMR_MASK, dmaconf->DMAArbitration);
  21089. 800954e: 687b ldr r3, [r7, #4]
  21090. 8009550: 681b ldr r3, [r3, #0]
  21091. 8009552: f503 5380 add.w r3, r3, #4096 @ 0x1000
  21092. 8009556: 681a ldr r2, [r3, #0]
  21093. 8009558: 4b38 ldr r3, [pc, #224] @ (800963c <ETH_SetDMAConfig+0xf8>)
  21094. 800955a: 4013 ands r3, r2
  21095. 800955c: 683a ldr r2, [r7, #0]
  21096. 800955e: 6811 ldr r1, [r2, #0]
  21097. 8009560: 687a ldr r2, [r7, #4]
  21098. 8009562: 6812 ldr r2, [r2, #0]
  21099. 8009564: 430b orrs r3, r1
  21100. 8009566: f502 5280 add.w r2, r2, #4096 @ 0x1000
  21101. 800956a: 6013 str r3, [r2, #0]
  21102. /*------------------------ DMASBMR Configuration --------------------*/
  21103. dmaregval = (((uint32_t)dmaconf->AddressAlignedBeats << 12) |
  21104. 800956c: 683b ldr r3, [r7, #0]
  21105. 800956e: 791b ldrb r3, [r3, #4]
  21106. 8009570: 031a lsls r2, r3, #12
  21107. dmaconf->BurstMode |
  21108. 8009572: 683b ldr r3, [r7, #0]
  21109. 8009574: 689b ldr r3, [r3, #8]
  21110. dmaregval = (((uint32_t)dmaconf->AddressAlignedBeats << 12) |
  21111. 8009576: 431a orrs r2, r3
  21112. ((uint32_t)dmaconf->RebuildINCRxBurst << 15));
  21113. 8009578: 683b ldr r3, [r7, #0]
  21114. 800957a: 7b1b ldrb r3, [r3, #12]
  21115. 800957c: 03db lsls r3, r3, #15
  21116. dmaregval = (((uint32_t)dmaconf->AddressAlignedBeats << 12) |
  21117. 800957e: 4313 orrs r3, r2
  21118. 8009580: 60fb str r3, [r7, #12]
  21119. MODIFY_REG(heth->Instance->DMASBMR, ETH_DMASBMR_MASK, dmaregval);
  21120. 8009582: 687b ldr r3, [r7, #4]
  21121. 8009584: 681b ldr r3, [r3, #0]
  21122. 8009586: f503 5380 add.w r3, r3, #4096 @ 0x1000
  21123. 800958a: 685a ldr r2, [r3, #4]
  21124. 800958c: 4b2c ldr r3, [pc, #176] @ (8009640 <ETH_SetDMAConfig+0xfc>)
  21125. 800958e: 4013 ands r3, r2
  21126. 8009590: 687a ldr r2, [r7, #4]
  21127. 8009592: 6812 ldr r2, [r2, #0]
  21128. 8009594: 68f9 ldr r1, [r7, #12]
  21129. 8009596: 430b orrs r3, r1
  21130. 8009598: f502 5280 add.w r2, r2, #4096 @ 0x1000
  21131. 800959c: 6053 str r3, [r2, #4]
  21132. /*------------------------ DMACCR Configuration --------------------*/
  21133. dmaregval = (((uint32_t)dmaconf->PBLx8Mode << 16) |
  21134. 800959e: 683b ldr r3, [r7, #0]
  21135. 80095a0: 7b5b ldrb r3, [r3, #13]
  21136. 80095a2: 041a lsls r2, r3, #16
  21137. dmaconf->MaximumSegmentSize);
  21138. 80095a4: 683b ldr r3, [r7, #0]
  21139. 80095a6: 6a1b ldr r3, [r3, #32]
  21140. dmaregval = (((uint32_t)dmaconf->PBLx8Mode << 16) |
  21141. 80095a8: 4313 orrs r3, r2
  21142. 80095aa: 60fb str r3, [r7, #12]
  21143. MODIFY_REG(heth->Instance->DMACCR, ETH_DMACCR_MASK, dmaregval);
  21144. 80095ac: 687b ldr r3, [r7, #4]
  21145. 80095ae: 681b ldr r3, [r3, #0]
  21146. 80095b0: f503 5380 add.w r3, r3, #4096 @ 0x1000
  21147. 80095b4: f8d3 2100 ldr.w r2, [r3, #256] @ 0x100
  21148. 80095b8: 4b22 ldr r3, [pc, #136] @ (8009644 <ETH_SetDMAConfig+0x100>)
  21149. 80095ba: 4013 ands r3, r2
  21150. 80095bc: 687a ldr r2, [r7, #4]
  21151. 80095be: 6812 ldr r2, [r2, #0]
  21152. 80095c0: 68f9 ldr r1, [r7, #12]
  21153. 80095c2: 430b orrs r3, r1
  21154. 80095c4: f502 5280 add.w r2, r2, #4096 @ 0x1000
  21155. 80095c8: f8c2 3100 str.w r3, [r2, #256] @ 0x100
  21156. /*------------------------ DMACTCR Configuration --------------------*/
  21157. dmaregval = (dmaconf->TxDMABurstLength |
  21158. 80095cc: 683b ldr r3, [r7, #0]
  21159. 80095ce: 691a ldr r2, [r3, #16]
  21160. ((uint32_t)dmaconf->SecondPacketOperate << 4) |
  21161. 80095d0: 683b ldr r3, [r7, #0]
  21162. 80095d2: 7d1b ldrb r3, [r3, #20]
  21163. 80095d4: 011b lsls r3, r3, #4
  21164. dmaregval = (dmaconf->TxDMABurstLength |
  21165. 80095d6: 431a orrs r2, r3
  21166. ((uint32_t)dmaconf->TCPSegmentation << 12));
  21167. 80095d8: 683b ldr r3, [r7, #0]
  21168. 80095da: 7f5b ldrb r3, [r3, #29]
  21169. 80095dc: 031b lsls r3, r3, #12
  21170. dmaregval = (dmaconf->TxDMABurstLength |
  21171. 80095de: 4313 orrs r3, r2
  21172. 80095e0: 60fb str r3, [r7, #12]
  21173. MODIFY_REG(heth->Instance->DMACTCR, ETH_DMACTCR_MASK, dmaregval);
  21174. 80095e2: 687b ldr r3, [r7, #4]
  21175. 80095e4: 681b ldr r3, [r3, #0]
  21176. 80095e6: f503 5380 add.w r3, r3, #4096 @ 0x1000
  21177. 80095ea: f8d3 2104 ldr.w r2, [r3, #260] @ 0x104
  21178. 80095ee: 4b16 ldr r3, [pc, #88] @ (8009648 <ETH_SetDMAConfig+0x104>)
  21179. 80095f0: 4013 ands r3, r2
  21180. 80095f2: 687a ldr r2, [r7, #4]
  21181. 80095f4: 6812 ldr r2, [r2, #0]
  21182. 80095f6: 68f9 ldr r1, [r7, #12]
  21183. 80095f8: 430b orrs r3, r1
  21184. 80095fa: f502 5280 add.w r2, r2, #4096 @ 0x1000
  21185. 80095fe: f8c2 3104 str.w r3, [r2, #260] @ 0x104
  21186. /*------------------------ DMACRCR Configuration --------------------*/
  21187. dmaregval = (((uint32_t)dmaconf->FlushRxPacket << 31) |
  21188. 8009602: 683b ldr r3, [r7, #0]
  21189. 8009604: 7f1b ldrb r3, [r3, #28]
  21190. 8009606: 07da lsls r2, r3, #31
  21191. dmaconf->RxDMABurstLength);
  21192. 8009608: 683b ldr r3, [r7, #0]
  21193. 800960a: 699b ldr r3, [r3, #24]
  21194. dmaregval = (((uint32_t)dmaconf->FlushRxPacket << 31) |
  21195. 800960c: 4313 orrs r3, r2
  21196. 800960e: 60fb str r3, [r7, #12]
  21197. /* Write to DMACRCR */
  21198. MODIFY_REG(heth->Instance->DMACRCR, ETH_DMACRCR_MASK, dmaregval);
  21199. 8009610: 687b ldr r3, [r7, #4]
  21200. 8009612: 681b ldr r3, [r3, #0]
  21201. 8009614: f503 5380 add.w r3, r3, #4096 @ 0x1000
  21202. 8009618: f8d3 2108 ldr.w r2, [r3, #264] @ 0x108
  21203. 800961c: 4b0b ldr r3, [pc, #44] @ (800964c <ETH_SetDMAConfig+0x108>)
  21204. 800961e: 4013 ands r3, r2
  21205. 8009620: 687a ldr r2, [r7, #4]
  21206. 8009622: 6812 ldr r2, [r2, #0]
  21207. 8009624: 68f9 ldr r1, [r7, #12]
  21208. 8009626: 430b orrs r3, r1
  21209. 8009628: f502 5280 add.w r2, r2, #4096 @ 0x1000
  21210. 800962c: f8c2 3108 str.w r3, [r2, #264] @ 0x108
  21211. }
  21212. 8009630: bf00 nop
  21213. 8009632: 3714 adds r7, #20
  21214. 8009634: 46bd mov sp, r7
  21215. 8009636: f85d 7b04 ldr.w r7, [sp], #4
  21216. 800963a: 4770 bx lr
  21217. 800963c: ffff87fd .word 0xffff87fd
  21218. 8009640: ffff2ffe .word 0xffff2ffe
  21219. 8009644: fffec000 .word 0xfffec000
  21220. 8009648: ffc0efef .word 0xffc0efef
  21221. 800964c: 7fc0ffff .word 0x7fc0ffff
  21222. 08009650 <ETH_MACDMAConfig>:
  21223. * @param heth: pointer to a ETH_HandleTypeDef structure that contains
  21224. * the configuration information for ETHERNET module
  21225. * @retval HAL status
  21226. */
  21227. static void ETH_MACDMAConfig(ETH_HandleTypeDef *heth)
  21228. {
  21229. 8009650: b580 push {r7, lr}
  21230. 8009652: b0a4 sub sp, #144 @ 0x90
  21231. 8009654: af00 add r7, sp, #0
  21232. 8009656: 6078 str r0, [r7, #4]
  21233. ETH_MACConfigTypeDef macDefaultConf;
  21234. ETH_DMAConfigTypeDef dmaDefaultConf;
  21235. /*--------------- ETHERNET MAC registers default Configuration --------------*/
  21236. macDefaultConf.AutomaticPadCRCStrip = ENABLE;
  21237. 8009658: 2301 movs r3, #1
  21238. 800965a: f887 303b strb.w r3, [r7, #59] @ 0x3b
  21239. macDefaultConf.BackOffLimit = ETH_BACKOFFLIMIT_10;
  21240. 800965e: 2300 movs r3, #0
  21241. 8009660: 653b str r3, [r7, #80] @ 0x50
  21242. macDefaultConf.CarrierSenseBeforeTransmit = DISABLE;
  21243. 8009662: 2300 movs r3, #0
  21244. 8009664: f887 3049 strb.w r3, [r7, #73] @ 0x49
  21245. macDefaultConf.CarrierSenseDuringTransmit = DISABLE;
  21246. 8009668: 2300 movs r3, #0
  21247. 800966a: f887 304b strb.w r3, [r7, #75] @ 0x4b
  21248. macDefaultConf.ChecksumOffload = ENABLE;
  21249. 800966e: 2301 movs r3, #1
  21250. 8009670: f887 3030 strb.w r3, [r7, #48] @ 0x30
  21251. macDefaultConf.CRCCheckingRxPackets = ENABLE;
  21252. 8009674: 2301 movs r3, #1
  21253. 8009676: f887 305e strb.w r3, [r7, #94] @ 0x5e
  21254. macDefaultConf.CRCStripTypePacket = ENABLE;
  21255. 800967a: 2301 movs r3, #1
  21256. 800967c: f887 303a strb.w r3, [r7, #58] @ 0x3a
  21257. macDefaultConf.DeferralCheck = DISABLE;
  21258. 8009680: 2300 movs r3, #0
  21259. 8009682: f887 3054 strb.w r3, [r7, #84] @ 0x54
  21260. macDefaultConf.DropTCPIPChecksumErrorPacket = ENABLE;
  21261. 8009686: 2301 movs r3, #1
  21262. 8009688: f887 308c strb.w r3, [r7, #140] @ 0x8c
  21263. macDefaultConf.DuplexMode = ETH_FULLDUPLEX_MODE;
  21264. 800968c: f44f 5300 mov.w r3, #8192 @ 0x2000
  21265. 8009690: 647b str r3, [r7, #68] @ 0x44
  21266. macDefaultConf.ExtendedInterPacketGap = DISABLE;
  21267. 8009692: 2300 movs r3, #0
  21268. 8009694: f887 3064 strb.w r3, [r7, #100] @ 0x64
  21269. macDefaultConf.ExtendedInterPacketGapVal = 0x0U;
  21270. 8009698: 2300 movs r3, #0
  21271. 800969a: 66bb str r3, [r7, #104] @ 0x68
  21272. macDefaultConf.ForwardRxErrorPacket = DISABLE;
  21273. 800969c: 2300 movs r3, #0
  21274. 800969e: f887 308d strb.w r3, [r7, #141] @ 0x8d
  21275. macDefaultConf.ForwardRxUndersizedGoodPacket = DISABLE;
  21276. 80096a2: 2300 movs r3, #0
  21277. 80096a4: f887 308e strb.w r3, [r7, #142] @ 0x8e
  21278. macDefaultConf.GiantPacketSizeLimit = 0x618U;
  21279. 80096a8: f44f 63c3 mov.w r3, #1560 @ 0x618
  21280. 80096ac: 663b str r3, [r7, #96] @ 0x60
  21281. macDefaultConf.GiantPacketSizeLimitControl = DISABLE;
  21282. 80096ae: 2300 movs r3, #0
  21283. 80096b0: f887 3038 strb.w r3, [r7, #56] @ 0x38
  21284. macDefaultConf.InterPacketGapVal = ETH_INTERPACKETGAP_96BIT;
  21285. 80096b4: 2300 movs r3, #0
  21286. 80096b6: 637b str r3, [r7, #52] @ 0x34
  21287. macDefaultConf.Jabber = ENABLE;
  21288. 80096b8: 2301 movs r3, #1
  21289. 80096ba: f887 303d strb.w r3, [r7, #61] @ 0x3d
  21290. macDefaultConf.JumboPacket = DISABLE;
  21291. 80096be: 2300 movs r3, #0
  21292. 80096c0: f887 303e strb.w r3, [r7, #62] @ 0x3e
  21293. macDefaultConf.LoopbackMode = DISABLE;
  21294. 80096c4: 2300 movs r3, #0
  21295. 80096c6: f887 3048 strb.w r3, [r7, #72] @ 0x48
  21296. macDefaultConf.PauseLowThreshold = ETH_PAUSELOWTHRESHOLD_MINUS_4;
  21297. 80096ca: 2300 movs r3, #0
  21298. 80096cc: 67fb str r3, [r7, #124] @ 0x7c
  21299. macDefaultConf.PauseTime = 0x0U;
  21300. 80096ce: 2300 movs r3, #0
  21301. 80096d0: 677b str r3, [r7, #116] @ 0x74
  21302. macDefaultConf.PreambleLength = ETH_PREAMBLELENGTH_7;
  21303. 80096d2: 2300 movs r3, #0
  21304. 80096d4: 65bb str r3, [r7, #88] @ 0x58
  21305. macDefaultConf.ProgrammableWatchdog = DISABLE;
  21306. 80096d6: 2300 movs r3, #0
  21307. 80096d8: f887 306c strb.w r3, [r7, #108] @ 0x6c
  21308. macDefaultConf.ReceiveFlowControl = DISABLE;
  21309. 80096dc: 2300 movs r3, #0
  21310. 80096de: f887 3082 strb.w r3, [r7, #130] @ 0x82
  21311. macDefaultConf.ReceiveOwn = ENABLE;
  21312. 80096e2: 2301 movs r3, #1
  21313. 80096e4: f887 304a strb.w r3, [r7, #74] @ 0x4a
  21314. macDefaultConf.ReceiveQueueMode = ETH_RECEIVESTOREFORWARD;
  21315. 80096e8: 2320 movs r3, #32
  21316. 80096ea: f8c7 3088 str.w r3, [r7, #136] @ 0x88
  21317. macDefaultConf.RetryTransmission = ENABLE;
  21318. 80096ee: 2301 movs r3, #1
  21319. 80096f0: f887 304c strb.w r3, [r7, #76] @ 0x4c
  21320. macDefaultConf.SlowProtocolDetect = DISABLE;
  21321. 80096f4: 2300 movs r3, #0
  21322. 80096f6: f887 305d strb.w r3, [r7, #93] @ 0x5d
  21323. macDefaultConf.SourceAddrControl = ETH_SOURCEADDRESS_REPLACE_ADDR0;
  21324. 80096fa: f04f 5340 mov.w r3, #805306368 @ 0x30000000
  21325. 80096fe: 62fb str r3, [r7, #44] @ 0x2c
  21326. macDefaultConf.Speed = ETH_SPEED_100M;
  21327. 8009700: f44f 4380 mov.w r3, #16384 @ 0x4000
  21328. 8009704: 643b str r3, [r7, #64] @ 0x40
  21329. macDefaultConf.Support2KPacket = DISABLE;
  21330. 8009706: 2300 movs r3, #0
  21331. 8009708: f887 3039 strb.w r3, [r7, #57] @ 0x39
  21332. macDefaultConf.TransmitQueueMode = ETH_TRANSMITSTOREFORWARD;
  21333. 800970c: 2302 movs r3, #2
  21334. 800970e: f8c7 3084 str.w r3, [r7, #132] @ 0x84
  21335. macDefaultConf.TransmitFlowControl = DISABLE;
  21336. 8009712: 2300 movs r3, #0
  21337. 8009714: f887 3080 strb.w r3, [r7, #128] @ 0x80
  21338. macDefaultConf.UnicastPausePacketDetect = DISABLE;
  21339. 8009718: 2300 movs r3, #0
  21340. 800971a: f887 3081 strb.w r3, [r7, #129] @ 0x81
  21341. macDefaultConf.UnicastSlowProtocolPacketDetect = DISABLE;
  21342. 800971e: 2300 movs r3, #0
  21343. 8009720: f887 305c strb.w r3, [r7, #92] @ 0x5c
  21344. macDefaultConf.Watchdog = ENABLE;
  21345. 8009724: 2301 movs r3, #1
  21346. 8009726: f887 303c strb.w r3, [r7, #60] @ 0x3c
  21347. macDefaultConf.WatchdogTimeout = ETH_MACWTR_WTO_2KB;
  21348. 800972a: 2300 movs r3, #0
  21349. 800972c: 673b str r3, [r7, #112] @ 0x70
  21350. macDefaultConf.ZeroQuantaPause = ENABLE;
  21351. 800972e: 2301 movs r3, #1
  21352. 8009730: f887 3078 strb.w r3, [r7, #120] @ 0x78
  21353. /* MAC default configuration */
  21354. ETH_SetMACConfig(heth, &macDefaultConf);
  21355. 8009734: f107 032c add.w r3, r7, #44 @ 0x2c
  21356. 8009738: 4619 mov r1, r3
  21357. 800973a: 6878 ldr r0, [r7, #4]
  21358. 800973c: f7ff fde6 bl 800930c <ETH_SetMACConfig>
  21359. /*--------------- ETHERNET DMA registers default Configuration --------------*/
  21360. dmaDefaultConf.AddressAlignedBeats = ENABLE;
  21361. 8009740: 2301 movs r3, #1
  21362. 8009742: 733b strb r3, [r7, #12]
  21363. dmaDefaultConf.BurstMode = ETH_BURSTLENGTH_FIXED;
  21364. 8009744: 2301 movs r3, #1
  21365. 8009746: 613b str r3, [r7, #16]
  21366. dmaDefaultConf.DMAArbitration = ETH_DMAARBITRATION_RX1_TX1;
  21367. 8009748: 2300 movs r3, #0
  21368. 800974a: 60bb str r3, [r7, #8]
  21369. dmaDefaultConf.FlushRxPacket = DISABLE;
  21370. 800974c: 2300 movs r3, #0
  21371. 800974e: f887 3024 strb.w r3, [r7, #36] @ 0x24
  21372. dmaDefaultConf.PBLx8Mode = DISABLE;
  21373. 8009752: 2300 movs r3, #0
  21374. 8009754: 757b strb r3, [r7, #21]
  21375. dmaDefaultConf.RebuildINCRxBurst = DISABLE;
  21376. 8009756: 2300 movs r3, #0
  21377. 8009758: 753b strb r3, [r7, #20]
  21378. dmaDefaultConf.RxDMABurstLength = ETH_RXDMABURSTLENGTH_32BEAT;
  21379. 800975a: f44f 1300 mov.w r3, #2097152 @ 0x200000
  21380. 800975e: 623b str r3, [r7, #32]
  21381. dmaDefaultConf.SecondPacketOperate = DISABLE;
  21382. 8009760: 2300 movs r3, #0
  21383. 8009762: 773b strb r3, [r7, #28]
  21384. dmaDefaultConf.TxDMABurstLength = ETH_TXDMABURSTLENGTH_32BEAT;
  21385. 8009764: f44f 1300 mov.w r3, #2097152 @ 0x200000
  21386. 8009768: 61bb str r3, [r7, #24]
  21387. dmaDefaultConf.TCPSegmentation = DISABLE;
  21388. 800976a: 2300 movs r3, #0
  21389. 800976c: f887 3025 strb.w r3, [r7, #37] @ 0x25
  21390. dmaDefaultConf.MaximumSegmentSize = ETH_SEGMENT_SIZE_DEFAULT;
  21391. 8009770: f44f 7306 mov.w r3, #536 @ 0x218
  21392. 8009774: 62bb str r3, [r7, #40] @ 0x28
  21393. /* DMA default configuration */
  21394. ETH_SetDMAConfig(heth, &dmaDefaultConf);
  21395. 8009776: f107 0308 add.w r3, r7, #8
  21396. 800977a: 4619 mov r1, r3
  21397. 800977c: 6878 ldr r0, [r7, #4]
  21398. 800977e: f7ff fee1 bl 8009544 <ETH_SetDMAConfig>
  21399. }
  21400. 8009782: bf00 nop
  21401. 8009784: 3790 adds r7, #144 @ 0x90
  21402. 8009786: 46bd mov sp, r7
  21403. 8009788: bd80 pop {r7, pc}
  21404. 0800978a <ETH_DMATxDescListInit>:
  21405. * @param heth: pointer to a ETH_HandleTypeDef structure that contains
  21406. * the configuration information for ETHERNET module
  21407. * @retval None
  21408. */
  21409. static void ETH_DMATxDescListInit(ETH_HandleTypeDef *heth)
  21410. {
  21411. 800978a: b480 push {r7}
  21412. 800978c: b085 sub sp, #20
  21413. 800978e: af00 add r7, sp, #0
  21414. 8009790: 6078 str r0, [r7, #4]
  21415. ETH_DMADescTypeDef *dmatxdesc;
  21416. uint32_t i;
  21417. /* Fill each DMATxDesc descriptor with the right values */
  21418. for (i = 0; i < (uint32_t)ETH_TX_DESC_CNT; i++)
  21419. 8009792: 2300 movs r3, #0
  21420. 8009794: 60fb str r3, [r7, #12]
  21421. 8009796: e01d b.n 80097d4 <ETH_DMATxDescListInit+0x4a>
  21422. {
  21423. dmatxdesc = heth->Init.TxDesc + i;
  21424. 8009798: 687b ldr r3, [r7, #4]
  21425. 800979a: 68d9 ldr r1, [r3, #12]
  21426. 800979c: 68fa ldr r2, [r7, #12]
  21427. 800979e: 4613 mov r3, r2
  21428. 80097a0: 005b lsls r3, r3, #1
  21429. 80097a2: 4413 add r3, r2
  21430. 80097a4: 00db lsls r3, r3, #3
  21431. 80097a6: 440b add r3, r1
  21432. 80097a8: 60bb str r3, [r7, #8]
  21433. WRITE_REG(dmatxdesc->DESC0, 0x0U);
  21434. 80097aa: 68bb ldr r3, [r7, #8]
  21435. 80097ac: 2200 movs r2, #0
  21436. 80097ae: 601a str r2, [r3, #0]
  21437. WRITE_REG(dmatxdesc->DESC1, 0x0U);
  21438. 80097b0: 68bb ldr r3, [r7, #8]
  21439. 80097b2: 2200 movs r2, #0
  21440. 80097b4: 605a str r2, [r3, #4]
  21441. WRITE_REG(dmatxdesc->DESC2, 0x0U);
  21442. 80097b6: 68bb ldr r3, [r7, #8]
  21443. 80097b8: 2200 movs r2, #0
  21444. 80097ba: 609a str r2, [r3, #8]
  21445. WRITE_REG(dmatxdesc->DESC3, 0x0U);
  21446. 80097bc: 68bb ldr r3, [r7, #8]
  21447. 80097be: 2200 movs r2, #0
  21448. 80097c0: 60da str r2, [r3, #12]
  21449. WRITE_REG(heth->TxDescList.TxDesc[i], (uint32_t)dmatxdesc);
  21450. 80097c2: 68b9 ldr r1, [r7, #8]
  21451. 80097c4: 687b ldr r3, [r7, #4]
  21452. 80097c6: 68fa ldr r2, [r7, #12]
  21453. 80097c8: 3206 adds r2, #6
  21454. 80097ca: f843 1022 str.w r1, [r3, r2, lsl #2]
  21455. for (i = 0; i < (uint32_t)ETH_TX_DESC_CNT; i++)
  21456. 80097ce: 68fb ldr r3, [r7, #12]
  21457. 80097d0: 3301 adds r3, #1
  21458. 80097d2: 60fb str r3, [r7, #12]
  21459. 80097d4: 68fb ldr r3, [r7, #12]
  21460. 80097d6: 2b03 cmp r3, #3
  21461. 80097d8: d9de bls.n 8009798 <ETH_DMATxDescListInit+0xe>
  21462. }
  21463. heth->TxDescList.CurTxDesc = 0;
  21464. 80097da: 687b ldr r3, [r7, #4]
  21465. 80097dc: 2200 movs r2, #0
  21466. 80097de: 629a str r2, [r3, #40] @ 0x28
  21467. /* Set Transmit Descriptor Ring Length */
  21468. WRITE_REG(heth->Instance->DMACTDRLR, (ETH_TX_DESC_CNT - 1U));
  21469. 80097e0: 687b ldr r3, [r7, #4]
  21470. 80097e2: 681b ldr r3, [r3, #0]
  21471. 80097e4: f503 5380 add.w r3, r3, #4096 @ 0x1000
  21472. 80097e8: 461a mov r2, r3
  21473. 80097ea: 2303 movs r3, #3
  21474. 80097ec: f8c2 312c str.w r3, [r2, #300] @ 0x12c
  21475. /* Set Transmit Descriptor List Address */
  21476. WRITE_REG(heth->Instance->DMACTDLAR, (uint32_t) heth->Init.TxDesc);
  21477. 80097f0: 687b ldr r3, [r7, #4]
  21478. 80097f2: 68da ldr r2, [r3, #12]
  21479. 80097f4: 687b ldr r3, [r7, #4]
  21480. 80097f6: 681b ldr r3, [r3, #0]
  21481. 80097f8: f503 5380 add.w r3, r3, #4096 @ 0x1000
  21482. 80097fc: f8c3 2114 str.w r2, [r3, #276] @ 0x114
  21483. /* Set Transmit Descriptor Tail pointer */
  21484. WRITE_REG(heth->Instance->DMACTDTPR, (uint32_t) heth->Init.TxDesc);
  21485. 8009800: 687b ldr r3, [r7, #4]
  21486. 8009802: 68da ldr r2, [r3, #12]
  21487. 8009804: 687b ldr r3, [r7, #4]
  21488. 8009806: 681b ldr r3, [r3, #0]
  21489. 8009808: f503 5380 add.w r3, r3, #4096 @ 0x1000
  21490. 800980c: f8c3 2120 str.w r2, [r3, #288] @ 0x120
  21491. }
  21492. 8009810: bf00 nop
  21493. 8009812: 3714 adds r7, #20
  21494. 8009814: 46bd mov sp, r7
  21495. 8009816: f85d 7b04 ldr.w r7, [sp], #4
  21496. 800981a: 4770 bx lr
  21497. 0800981c <ETH_DMARxDescListInit>:
  21498. * @param heth: pointer to a ETH_HandleTypeDef structure that contains
  21499. * the configuration information for ETHERNET module
  21500. * @retval None
  21501. */
  21502. static void ETH_DMARxDescListInit(ETH_HandleTypeDef *heth)
  21503. {
  21504. 800981c: b480 push {r7}
  21505. 800981e: b085 sub sp, #20
  21506. 8009820: af00 add r7, sp, #0
  21507. 8009822: 6078 str r0, [r7, #4]
  21508. ETH_DMADescTypeDef *dmarxdesc;
  21509. uint32_t i;
  21510. for (i = 0; i < (uint32_t)ETH_RX_DESC_CNT; i++)
  21511. 8009824: 2300 movs r3, #0
  21512. 8009826: 60fb str r3, [r7, #12]
  21513. 8009828: e023 b.n 8009872 <ETH_DMARxDescListInit+0x56>
  21514. {
  21515. dmarxdesc = heth->Init.RxDesc + i;
  21516. 800982a: 687b ldr r3, [r7, #4]
  21517. 800982c: 6919 ldr r1, [r3, #16]
  21518. 800982e: 68fa ldr r2, [r7, #12]
  21519. 8009830: 4613 mov r3, r2
  21520. 8009832: 005b lsls r3, r3, #1
  21521. 8009834: 4413 add r3, r2
  21522. 8009836: 00db lsls r3, r3, #3
  21523. 8009838: 440b add r3, r1
  21524. 800983a: 60bb str r3, [r7, #8]
  21525. WRITE_REG(dmarxdesc->DESC0, 0x0U);
  21526. 800983c: 68bb ldr r3, [r7, #8]
  21527. 800983e: 2200 movs r2, #0
  21528. 8009840: 601a str r2, [r3, #0]
  21529. WRITE_REG(dmarxdesc->DESC1, 0x0U);
  21530. 8009842: 68bb ldr r3, [r7, #8]
  21531. 8009844: 2200 movs r2, #0
  21532. 8009846: 605a str r2, [r3, #4]
  21533. WRITE_REG(dmarxdesc->DESC2, 0x0U);
  21534. 8009848: 68bb ldr r3, [r7, #8]
  21535. 800984a: 2200 movs r2, #0
  21536. 800984c: 609a str r2, [r3, #8]
  21537. WRITE_REG(dmarxdesc->DESC3, 0x0U);
  21538. 800984e: 68bb ldr r3, [r7, #8]
  21539. 8009850: 2200 movs r2, #0
  21540. 8009852: 60da str r2, [r3, #12]
  21541. WRITE_REG(dmarxdesc->BackupAddr0, 0x0U);
  21542. 8009854: 68bb ldr r3, [r7, #8]
  21543. 8009856: 2200 movs r2, #0
  21544. 8009858: 611a str r2, [r3, #16]
  21545. WRITE_REG(dmarxdesc->BackupAddr1, 0x0U);
  21546. 800985a: 68bb ldr r3, [r7, #8]
  21547. 800985c: 2200 movs r2, #0
  21548. 800985e: 615a str r2, [r3, #20]
  21549. /* Set Rx descritors addresses */
  21550. WRITE_REG(heth->RxDescList.RxDesc[i], (uint32_t)dmarxdesc);
  21551. 8009860: 68b9 ldr r1, [r7, #8]
  21552. 8009862: 687b ldr r3, [r7, #4]
  21553. 8009864: 68fa ldr r2, [r7, #12]
  21554. 8009866: 3212 adds r2, #18
  21555. 8009868: f843 1022 str.w r1, [r3, r2, lsl #2]
  21556. for (i = 0; i < (uint32_t)ETH_RX_DESC_CNT; i++)
  21557. 800986c: 68fb ldr r3, [r7, #12]
  21558. 800986e: 3301 adds r3, #1
  21559. 8009870: 60fb str r3, [r7, #12]
  21560. 8009872: 68fb ldr r3, [r7, #12]
  21561. 8009874: 2b03 cmp r3, #3
  21562. 8009876: d9d8 bls.n 800982a <ETH_DMARxDescListInit+0xe>
  21563. }
  21564. WRITE_REG(heth->RxDescList.RxDescIdx, 0U);
  21565. 8009878: 687b ldr r3, [r7, #4]
  21566. 800987a: 2200 movs r2, #0
  21567. 800987c: 65da str r2, [r3, #92] @ 0x5c
  21568. WRITE_REG(heth->RxDescList.RxDescCnt, 0U);
  21569. 800987e: 687b ldr r3, [r7, #4]
  21570. 8009880: 2200 movs r2, #0
  21571. 8009882: 661a str r2, [r3, #96] @ 0x60
  21572. WRITE_REG(heth->RxDescList.RxBuildDescIdx, 0U);
  21573. 8009884: 687b ldr r3, [r7, #4]
  21574. 8009886: 2200 movs r2, #0
  21575. 8009888: 669a str r2, [r3, #104] @ 0x68
  21576. WRITE_REG(heth->RxDescList.RxBuildDescCnt, 0U);
  21577. 800988a: 687b ldr r3, [r7, #4]
  21578. 800988c: 2200 movs r2, #0
  21579. 800988e: 66da str r2, [r3, #108] @ 0x6c
  21580. WRITE_REG(heth->RxDescList.ItMode, 0U);
  21581. 8009890: 687b ldr r3, [r7, #4]
  21582. 8009892: 2200 movs r2, #0
  21583. 8009894: 659a str r2, [r3, #88] @ 0x58
  21584. /* Set Receive Descriptor Ring Length */
  21585. WRITE_REG(heth->Instance->DMACRDRLR, ((uint32_t)(ETH_RX_DESC_CNT - 1U)));
  21586. 8009896: 687b ldr r3, [r7, #4]
  21587. 8009898: 681b ldr r3, [r3, #0]
  21588. 800989a: f503 5380 add.w r3, r3, #4096 @ 0x1000
  21589. 800989e: 461a mov r2, r3
  21590. 80098a0: 2303 movs r3, #3
  21591. 80098a2: f8c2 3130 str.w r3, [r2, #304] @ 0x130
  21592. /* Set Receive Descriptor List Address */
  21593. WRITE_REG(heth->Instance->DMACRDLAR, (uint32_t) heth->Init.RxDesc);
  21594. 80098a6: 687b ldr r3, [r7, #4]
  21595. 80098a8: 691a ldr r2, [r3, #16]
  21596. 80098aa: 687b ldr r3, [r7, #4]
  21597. 80098ac: 681b ldr r3, [r3, #0]
  21598. 80098ae: f503 5380 add.w r3, r3, #4096 @ 0x1000
  21599. 80098b2: f8c3 211c str.w r2, [r3, #284] @ 0x11c
  21600. /* Set Receive Descriptor Tail pointer Address */
  21601. WRITE_REG(heth->Instance->DMACRDTPR, ((uint32_t)(heth->Init.RxDesc + (uint32_t)(ETH_RX_DESC_CNT - 1U))));
  21602. 80098b6: 687b ldr r3, [r7, #4]
  21603. 80098b8: 691b ldr r3, [r3, #16]
  21604. 80098ba: f103 0248 add.w r2, r3, #72 @ 0x48
  21605. 80098be: 687b ldr r3, [r7, #4]
  21606. 80098c0: 681b ldr r3, [r3, #0]
  21607. 80098c2: f503 5380 add.w r3, r3, #4096 @ 0x1000
  21608. 80098c6: f8c3 2128 str.w r2, [r3, #296] @ 0x128
  21609. }
  21610. 80098ca: bf00 nop
  21611. 80098cc: 3714 adds r7, #20
  21612. 80098ce: 46bd mov sp, r7
  21613. 80098d0: f85d 7b04 ldr.w r7, [sp], #4
  21614. 80098d4: 4770 bx lr
  21615. ...
  21616. 080098d8 <ETH_Prepare_Tx_Descriptors>:
  21617. * @param ItMode: Enable or disable Tx EOT interrept
  21618. * @retval Status
  21619. */
  21620. static uint32_t ETH_Prepare_Tx_Descriptors(ETH_HandleTypeDef *heth, const ETH_TxPacketConfigTypeDef *pTxConfig,
  21621. uint32_t ItMode)
  21622. {
  21623. 80098d8: b480 push {r7}
  21624. 80098da: b091 sub sp, #68 @ 0x44
  21625. 80098dc: af00 add r7, sp, #0
  21626. 80098de: 60f8 str r0, [r7, #12]
  21627. 80098e0: 60b9 str r1, [r7, #8]
  21628. 80098e2: 607a str r2, [r7, #4]
  21629. ETH_TxDescListTypeDef *dmatxdesclist = &heth->TxDescList;
  21630. 80098e4: 68fb ldr r3, [r7, #12]
  21631. 80098e6: 3318 adds r3, #24
  21632. 80098e8: 627b str r3, [r7, #36] @ 0x24
  21633. uint32_t descidx = dmatxdesclist->CurTxDesc;
  21634. 80098ea: 6a7b ldr r3, [r7, #36] @ 0x24
  21635. 80098ec: 691b ldr r3, [r3, #16]
  21636. 80098ee: 63fb str r3, [r7, #60] @ 0x3c
  21637. uint32_t firstdescidx = dmatxdesclist->CurTxDesc;
  21638. 80098f0: 6a7b ldr r3, [r7, #36] @ 0x24
  21639. 80098f2: 691b ldr r3, [r3, #16]
  21640. 80098f4: 623b str r3, [r7, #32]
  21641. uint32_t idx;
  21642. uint32_t descnbr = 0;
  21643. 80098f6: 2300 movs r3, #0
  21644. 80098f8: 637b str r3, [r7, #52] @ 0x34
  21645. ETH_DMADescTypeDef *dmatxdesc = (ETH_DMADescTypeDef *)dmatxdesclist->TxDesc[descidx];
  21646. 80098fa: 6a7b ldr r3, [r7, #36] @ 0x24
  21647. 80098fc: 6bfa ldr r2, [r7, #60] @ 0x3c
  21648. 80098fe: f853 3022 ldr.w r3, [r3, r2, lsl #2]
  21649. 8009902: 633b str r3, [r7, #48] @ 0x30
  21650. ETH_BufferTypeDef *txbuffer = pTxConfig->TxBuffer;
  21651. 8009904: 68bb ldr r3, [r7, #8]
  21652. 8009906: 689b ldr r3, [r3, #8]
  21653. 8009908: 62fb str r3, [r7, #44] @ 0x2c
  21654. uint32_t bd_count = 0;
  21655. 800990a: 2300 movs r3, #0
  21656. 800990c: 62bb str r3, [r7, #40] @ 0x28
  21657. uint32_t primask_bit;
  21658. /* Current Tx Descriptor Owned by DMA: cannot be used by the application */
  21659. if ((READ_BIT(dmatxdesc->DESC3, ETH_DMATXNDESCWBF_OWN) == ETH_DMATXNDESCWBF_OWN)
  21660. 800990e: 6b3b ldr r3, [r7, #48] @ 0x30
  21661. 8009910: 68db ldr r3, [r3, #12]
  21662. 8009912: f003 4300 and.w r3, r3, #2147483648 @ 0x80000000
  21663. 8009916: f1b3 4f00 cmp.w r3, #2147483648 @ 0x80000000
  21664. 800991a: d007 beq.n 800992c <ETH_Prepare_Tx_Descriptors+0x54>
  21665. || (dmatxdesclist->PacketAddress[descidx] != NULL))
  21666. 800991c: 6a7a ldr r2, [r7, #36] @ 0x24
  21667. 800991e: 6bfb ldr r3, [r7, #60] @ 0x3c
  21668. 8009920: 3304 adds r3, #4
  21669. 8009922: 009b lsls r3, r3, #2
  21670. 8009924: 4413 add r3, r2
  21671. 8009926: 685b ldr r3, [r3, #4]
  21672. 8009928: 2b00 cmp r3, #0
  21673. 800992a: d001 beq.n 8009930 <ETH_Prepare_Tx_Descriptors+0x58>
  21674. {
  21675. return HAL_ETH_ERROR_BUSY;
  21676. 800992c: 2302 movs r3, #2
  21677. 800992e: e266 b.n 8009dfe <ETH_Prepare_Tx_Descriptors+0x526>
  21678. /***************************************************************************/
  21679. /***************** Context descriptor configuration (Optional) **********/
  21680. /***************************************************************************/
  21681. /* If VLAN tag is enabled for this packet */
  21682. if (READ_BIT(pTxConfig->Attributes, ETH_TX_PACKETS_FEATURES_VLANTAG) != (uint32_t)RESET)
  21683. 8009930: 68bb ldr r3, [r7, #8]
  21684. 8009932: 681b ldr r3, [r3, #0]
  21685. 8009934: f003 0304 and.w r3, r3, #4
  21686. 8009938: 2b00 cmp r3, #0
  21687. 800993a: d044 beq.n 80099c6 <ETH_Prepare_Tx_Descriptors+0xee>
  21688. {
  21689. /* Set vlan tag value */
  21690. MODIFY_REG(dmatxdesc->DESC3, ETH_DMATXCDESC_VT, pTxConfig->VlanTag);
  21691. 800993c: 6b3b ldr r3, [r7, #48] @ 0x30
  21692. 800993e: 68da ldr r2, [r3, #12]
  21693. 8009940: 4b75 ldr r3, [pc, #468] @ (8009b18 <ETH_Prepare_Tx_Descriptors+0x240>)
  21694. 8009942: 4013 ands r3, r2
  21695. 8009944: 68ba ldr r2, [r7, #8]
  21696. 8009946: 6a52 ldr r2, [r2, #36] @ 0x24
  21697. 8009948: 431a orrs r2, r3
  21698. 800994a: 6b3b ldr r3, [r7, #48] @ 0x30
  21699. 800994c: 60da str r2, [r3, #12]
  21700. /* Set vlan tag valid bit */
  21701. SET_BIT(dmatxdesc->DESC3, ETH_DMATXCDESC_VLTV);
  21702. 800994e: 6b3b ldr r3, [r7, #48] @ 0x30
  21703. 8009950: 68db ldr r3, [r3, #12]
  21704. 8009952: f443 3280 orr.w r2, r3, #65536 @ 0x10000
  21705. 8009956: 6b3b ldr r3, [r7, #48] @ 0x30
  21706. 8009958: 60da str r2, [r3, #12]
  21707. /* Set the descriptor as the vlan input source */
  21708. SET_BIT(heth->Instance->MACVIR, ETH_MACVIR_VLTI);
  21709. 800995a: 68fb ldr r3, [r7, #12]
  21710. 800995c: 681b ldr r3, [r3, #0]
  21711. 800995e: 6e1a ldr r2, [r3, #96] @ 0x60
  21712. 8009960: 68fb ldr r3, [r7, #12]
  21713. 8009962: 681b ldr r3, [r3, #0]
  21714. 8009964: f442 1280 orr.w r2, r2, #1048576 @ 0x100000
  21715. 8009968: 661a str r2, [r3, #96] @ 0x60
  21716. /* if inner VLAN is enabled */
  21717. if (READ_BIT(pTxConfig->Attributes, ETH_TX_PACKETS_FEATURES_INNERVLANTAG) != (uint32_t)RESET)
  21718. 800996a: 68bb ldr r3, [r7, #8]
  21719. 800996c: 681b ldr r3, [r3, #0]
  21720. 800996e: f003 0308 and.w r3, r3, #8
  21721. 8009972: 2b00 cmp r3, #0
  21722. 8009974: d027 beq.n 80099c6 <ETH_Prepare_Tx_Descriptors+0xee>
  21723. {
  21724. /* Set inner vlan tag value */
  21725. MODIFY_REG(dmatxdesc->DESC2, ETH_DMATXCDESC_IVT, (pTxConfig->InnerVlanTag << 16));
  21726. 8009976: 6b3b ldr r3, [r7, #48] @ 0x30
  21727. 8009978: 689b ldr r3, [r3, #8]
  21728. 800997a: b29a uxth r2, r3
  21729. 800997c: 68bb ldr r3, [r7, #8]
  21730. 800997e: 6adb ldr r3, [r3, #44] @ 0x2c
  21731. 8009980: 041b lsls r3, r3, #16
  21732. 8009982: 431a orrs r2, r3
  21733. 8009984: 6b3b ldr r3, [r7, #48] @ 0x30
  21734. 8009986: 609a str r2, [r3, #8]
  21735. /* Set inner vlan tag valid bit */
  21736. SET_BIT(dmatxdesc->DESC3, ETH_DMATXCDESC_IVLTV);
  21737. 8009988: 6b3b ldr r3, [r7, #48] @ 0x30
  21738. 800998a: 68db ldr r3, [r3, #12]
  21739. 800998c: f443 3200 orr.w r2, r3, #131072 @ 0x20000
  21740. 8009990: 6b3b ldr r3, [r7, #48] @ 0x30
  21741. 8009992: 60da str r2, [r3, #12]
  21742. /* Set Vlan Tag control */
  21743. MODIFY_REG(dmatxdesc->DESC3, ETH_DMATXCDESC_IVTIR, pTxConfig->InnerVlanCtrl);
  21744. 8009994: 6b3b ldr r3, [r7, #48] @ 0x30
  21745. 8009996: 68db ldr r3, [r3, #12]
  21746. 8009998: f423 2240 bic.w r2, r3, #786432 @ 0xc0000
  21747. 800999c: 68bb ldr r3, [r7, #8]
  21748. 800999e: 6b1b ldr r3, [r3, #48] @ 0x30
  21749. 80099a0: 431a orrs r2, r3
  21750. 80099a2: 6b3b ldr r3, [r7, #48] @ 0x30
  21751. 80099a4: 60da str r2, [r3, #12]
  21752. /* Set the descriptor as the inner vlan input source */
  21753. SET_BIT(heth->Instance->MACIVIR, ETH_MACIVIR_VLTI);
  21754. 80099a6: 68fb ldr r3, [r7, #12]
  21755. 80099a8: 681b ldr r3, [r3, #0]
  21756. 80099aa: 6e5a ldr r2, [r3, #100] @ 0x64
  21757. 80099ac: 68fb ldr r3, [r7, #12]
  21758. 80099ae: 681b ldr r3, [r3, #0]
  21759. 80099b0: f442 1280 orr.w r2, r2, #1048576 @ 0x100000
  21760. 80099b4: 665a str r2, [r3, #100] @ 0x64
  21761. /* Enable double VLAN processing */
  21762. SET_BIT(heth->Instance->MACVTR, ETH_MACVTR_EDVLP);
  21763. 80099b6: 68fb ldr r3, [r7, #12]
  21764. 80099b8: 681b ldr r3, [r3, #0]
  21765. 80099ba: 6d1a ldr r2, [r3, #80] @ 0x50
  21766. 80099bc: 68fb ldr r3, [r7, #12]
  21767. 80099be: 681b ldr r3, [r3, #0]
  21768. 80099c0: f042 6280 orr.w r2, r2, #67108864 @ 0x4000000
  21769. 80099c4: 651a str r2, [r3, #80] @ 0x50
  21770. }
  21771. }
  21772. /* if tcp segmentation is enabled for this packet */
  21773. if (READ_BIT(pTxConfig->Attributes, ETH_TX_PACKETS_FEATURES_TSO) != (uint32_t)RESET)
  21774. 80099c6: 68bb ldr r3, [r7, #8]
  21775. 80099c8: 681b ldr r3, [r3, #0]
  21776. 80099ca: f003 0310 and.w r3, r3, #16
  21777. 80099ce: 2b00 cmp r3, #0
  21778. 80099d0: d00e beq.n 80099f0 <ETH_Prepare_Tx_Descriptors+0x118>
  21779. {
  21780. /* Set MSS value */
  21781. MODIFY_REG(dmatxdesc->DESC2, ETH_DMATXCDESC_MSS, pTxConfig->MaxSegmentSize);
  21782. 80099d2: 6b3b ldr r3, [r7, #48] @ 0x30
  21783. 80099d4: 689a ldr r2, [r3, #8]
  21784. 80099d6: 4b51 ldr r3, [pc, #324] @ (8009b1c <ETH_Prepare_Tx_Descriptors+0x244>)
  21785. 80099d8: 4013 ands r3, r2
  21786. 80099da: 68ba ldr r2, [r7, #8]
  21787. 80099dc: 6992 ldr r2, [r2, #24]
  21788. 80099de: 431a orrs r2, r3
  21789. 80099e0: 6b3b ldr r3, [r7, #48] @ 0x30
  21790. 80099e2: 609a str r2, [r3, #8]
  21791. /* Set MSS valid bit */
  21792. SET_BIT(dmatxdesc->DESC3, ETH_DMATXCDESC_TCMSSV);
  21793. 80099e4: 6b3b ldr r3, [r7, #48] @ 0x30
  21794. 80099e6: 68db ldr r3, [r3, #12]
  21795. 80099e8: f043 6280 orr.w r2, r3, #67108864 @ 0x4000000
  21796. 80099ec: 6b3b ldr r3, [r7, #48] @ 0x30
  21797. 80099ee: 60da str r2, [r3, #12]
  21798. }
  21799. if ((READ_BIT(pTxConfig->Attributes, ETH_TX_PACKETS_FEATURES_VLANTAG) != (uint32_t)RESET)
  21800. 80099f0: 68bb ldr r3, [r7, #8]
  21801. 80099f2: 681b ldr r3, [r3, #0]
  21802. 80099f4: f003 0304 and.w r3, r3, #4
  21803. 80099f8: 2b00 cmp r3, #0
  21804. 80099fa: d105 bne.n 8009a08 <ETH_Prepare_Tx_Descriptors+0x130>
  21805. || (READ_BIT(pTxConfig->Attributes, ETH_TX_PACKETS_FEATURES_TSO) != (uint32_t)RESET))
  21806. 80099fc: 68bb ldr r3, [r7, #8]
  21807. 80099fe: 681b ldr r3, [r3, #0]
  21808. 8009a00: f003 0310 and.w r3, r3, #16
  21809. 8009a04: 2b00 cmp r3, #0
  21810. 8009a06: d036 beq.n 8009a76 <ETH_Prepare_Tx_Descriptors+0x19e>
  21811. {
  21812. /* Set as context descriptor */
  21813. SET_BIT(dmatxdesc->DESC3, ETH_DMATXCDESC_CTXT);
  21814. 8009a08: 6b3b ldr r3, [r7, #48] @ 0x30
  21815. 8009a0a: 68db ldr r3, [r3, #12]
  21816. 8009a0c: f043 4280 orr.w r2, r3, #1073741824 @ 0x40000000
  21817. 8009a10: 6b3b ldr r3, [r7, #48] @ 0x30
  21818. 8009a12: 60da str r2, [r3, #12]
  21819. __ASM volatile ("dmb 0xF":::"memory");
  21820. 8009a14: f3bf 8f5f dmb sy
  21821. }
  21822. 8009a18: bf00 nop
  21823. /* Ensure rest of descriptor is written to RAM before the OWN bit */
  21824. __DMB();
  21825. /* Set own bit */
  21826. SET_BIT(dmatxdesc->DESC3, ETH_DMATXCDESC_OWN);
  21827. 8009a1a: 6b3b ldr r3, [r7, #48] @ 0x30
  21828. 8009a1c: 68db ldr r3, [r3, #12]
  21829. 8009a1e: f043 4200 orr.w r2, r3, #2147483648 @ 0x80000000
  21830. 8009a22: 6b3b ldr r3, [r7, #48] @ 0x30
  21831. 8009a24: 60da str r2, [r3, #12]
  21832. /* Increment current tx descriptor index */
  21833. INCR_TX_DESC_INDEX(descidx, 1U);
  21834. 8009a26: 6bfb ldr r3, [r7, #60] @ 0x3c
  21835. 8009a28: 3301 adds r3, #1
  21836. 8009a2a: 63fb str r3, [r7, #60] @ 0x3c
  21837. 8009a2c: 6bfb ldr r3, [r7, #60] @ 0x3c
  21838. 8009a2e: 2b03 cmp r3, #3
  21839. 8009a30: d902 bls.n 8009a38 <ETH_Prepare_Tx_Descriptors+0x160>
  21840. 8009a32: 6bfb ldr r3, [r7, #60] @ 0x3c
  21841. 8009a34: 3b04 subs r3, #4
  21842. 8009a36: 63fb str r3, [r7, #60] @ 0x3c
  21843. /* Get current descriptor address */
  21844. dmatxdesc = (ETH_DMADescTypeDef *)dmatxdesclist->TxDesc[descidx];
  21845. 8009a38: 6a7b ldr r3, [r7, #36] @ 0x24
  21846. 8009a3a: 6bfa ldr r2, [r7, #60] @ 0x3c
  21847. 8009a3c: f853 3022 ldr.w r3, [r3, r2, lsl #2]
  21848. 8009a40: 633b str r3, [r7, #48] @ 0x30
  21849. descnbr += 1U;
  21850. 8009a42: 6b7b ldr r3, [r7, #52] @ 0x34
  21851. 8009a44: 3301 adds r3, #1
  21852. 8009a46: 637b str r3, [r7, #52] @ 0x34
  21853. /* Current Tx Descriptor Owned by DMA: cannot be used by the application */
  21854. if (READ_BIT(dmatxdesc->DESC3, ETH_DMATXNDESCWBF_OWN) == ETH_DMATXNDESCWBF_OWN)
  21855. 8009a48: 6b3b ldr r3, [r7, #48] @ 0x30
  21856. 8009a4a: 68db ldr r3, [r3, #12]
  21857. 8009a4c: f003 4300 and.w r3, r3, #2147483648 @ 0x80000000
  21858. 8009a50: f1b3 4f00 cmp.w r3, #2147483648 @ 0x80000000
  21859. 8009a54: d10f bne.n 8009a76 <ETH_Prepare_Tx_Descriptors+0x19e>
  21860. {
  21861. dmatxdesc = (ETH_DMADescTypeDef *)dmatxdesclist->TxDesc[firstdescidx];
  21862. 8009a56: 6a7b ldr r3, [r7, #36] @ 0x24
  21863. 8009a58: 6a3a ldr r2, [r7, #32]
  21864. 8009a5a: f853 3022 ldr.w r3, [r3, r2, lsl #2]
  21865. 8009a5e: 633b str r3, [r7, #48] @ 0x30
  21866. __ASM volatile ("dmb 0xF":::"memory");
  21867. 8009a60: f3bf 8f5f dmb sy
  21868. }
  21869. 8009a64: bf00 nop
  21870. /* Ensure rest of descriptor is written to RAM before the OWN bit */
  21871. __DMB();
  21872. /* Clear own bit */
  21873. CLEAR_BIT(dmatxdesc->DESC3, ETH_DMATXCDESC_OWN);
  21874. 8009a66: 6b3b ldr r3, [r7, #48] @ 0x30
  21875. 8009a68: 68db ldr r3, [r3, #12]
  21876. 8009a6a: f023 4200 bic.w r2, r3, #2147483648 @ 0x80000000
  21877. 8009a6e: 6b3b ldr r3, [r7, #48] @ 0x30
  21878. 8009a70: 60da str r2, [r3, #12]
  21879. return HAL_ETH_ERROR_BUSY;
  21880. 8009a72: 2302 movs r3, #2
  21881. 8009a74: e1c3 b.n 8009dfe <ETH_Prepare_Tx_Descriptors+0x526>
  21882. /***************************************************************************/
  21883. /***************** Normal descriptors configuration *****************/
  21884. /***************************************************************************/
  21885. descnbr += 1U;
  21886. 8009a76: 6b7b ldr r3, [r7, #52] @ 0x34
  21887. 8009a78: 3301 adds r3, #1
  21888. 8009a7a: 637b str r3, [r7, #52] @ 0x34
  21889. /* Set header or buffer 1 address */
  21890. WRITE_REG(dmatxdesc->DESC0, (uint32_t)txbuffer->buffer);
  21891. 8009a7c: 6afb ldr r3, [r7, #44] @ 0x2c
  21892. 8009a7e: 681b ldr r3, [r3, #0]
  21893. 8009a80: 461a mov r2, r3
  21894. 8009a82: 6b3b ldr r3, [r7, #48] @ 0x30
  21895. 8009a84: 601a str r2, [r3, #0]
  21896. /* Set header or buffer 1 Length */
  21897. MODIFY_REG(dmatxdesc->DESC2, ETH_DMATXNDESCRF_B1L, txbuffer->len);
  21898. 8009a86: 6b3b ldr r3, [r7, #48] @ 0x30
  21899. 8009a88: 689a ldr r2, [r3, #8]
  21900. 8009a8a: 4b24 ldr r3, [pc, #144] @ (8009b1c <ETH_Prepare_Tx_Descriptors+0x244>)
  21901. 8009a8c: 4013 ands r3, r2
  21902. 8009a8e: 6afa ldr r2, [r7, #44] @ 0x2c
  21903. 8009a90: 6852 ldr r2, [r2, #4]
  21904. 8009a92: 431a orrs r2, r3
  21905. 8009a94: 6b3b ldr r3, [r7, #48] @ 0x30
  21906. 8009a96: 609a str r2, [r3, #8]
  21907. if (txbuffer->next != NULL)
  21908. 8009a98: 6afb ldr r3, [r7, #44] @ 0x2c
  21909. 8009a9a: 689b ldr r3, [r3, #8]
  21910. 8009a9c: 2b00 cmp r3, #0
  21911. 8009a9e: d012 beq.n 8009ac6 <ETH_Prepare_Tx_Descriptors+0x1ee>
  21912. {
  21913. txbuffer = txbuffer->next;
  21914. 8009aa0: 6afb ldr r3, [r7, #44] @ 0x2c
  21915. 8009aa2: 689b ldr r3, [r3, #8]
  21916. 8009aa4: 62fb str r3, [r7, #44] @ 0x2c
  21917. /* Set buffer 2 address */
  21918. WRITE_REG(dmatxdesc->DESC1, (uint32_t)txbuffer->buffer);
  21919. 8009aa6: 6afb ldr r3, [r7, #44] @ 0x2c
  21920. 8009aa8: 681b ldr r3, [r3, #0]
  21921. 8009aaa: 461a mov r2, r3
  21922. 8009aac: 6b3b ldr r3, [r7, #48] @ 0x30
  21923. 8009aae: 605a str r2, [r3, #4]
  21924. /* Set buffer 2 Length */
  21925. MODIFY_REG(dmatxdesc->DESC2, ETH_DMATXNDESCRF_B2L, (txbuffer->len << 16));
  21926. 8009ab0: 6b3b ldr r3, [r7, #48] @ 0x30
  21927. 8009ab2: 689a ldr r2, [r3, #8]
  21928. 8009ab4: 4b1a ldr r3, [pc, #104] @ (8009b20 <ETH_Prepare_Tx_Descriptors+0x248>)
  21929. 8009ab6: 4013 ands r3, r2
  21930. 8009ab8: 6afa ldr r2, [r7, #44] @ 0x2c
  21931. 8009aba: 6852 ldr r2, [r2, #4]
  21932. 8009abc: 0412 lsls r2, r2, #16
  21933. 8009abe: 431a orrs r2, r3
  21934. 8009ac0: 6b3b ldr r3, [r7, #48] @ 0x30
  21935. 8009ac2: 609a str r2, [r3, #8]
  21936. 8009ac4: e008 b.n 8009ad8 <ETH_Prepare_Tx_Descriptors+0x200>
  21937. }
  21938. else
  21939. {
  21940. WRITE_REG(dmatxdesc->DESC1, 0x0U);
  21941. 8009ac6: 6b3b ldr r3, [r7, #48] @ 0x30
  21942. 8009ac8: 2200 movs r2, #0
  21943. 8009aca: 605a str r2, [r3, #4]
  21944. /* Set buffer 2 Length */
  21945. MODIFY_REG(dmatxdesc->DESC2, ETH_DMATXNDESCRF_B2L, 0x0U);
  21946. 8009acc: 6b3b ldr r3, [r7, #48] @ 0x30
  21947. 8009ace: 689a ldr r2, [r3, #8]
  21948. 8009ad0: 4b13 ldr r3, [pc, #76] @ (8009b20 <ETH_Prepare_Tx_Descriptors+0x248>)
  21949. 8009ad2: 4013 ands r3, r2
  21950. 8009ad4: 6b3a ldr r2, [r7, #48] @ 0x30
  21951. 8009ad6: 6093 str r3, [r2, #8]
  21952. }
  21953. if (READ_BIT(pTxConfig->Attributes, ETH_TX_PACKETS_FEATURES_TSO) != (uint32_t)RESET)
  21954. 8009ad8: 68bb ldr r3, [r7, #8]
  21955. 8009ada: 681b ldr r3, [r3, #0]
  21956. 8009adc: f003 0310 and.w r3, r3, #16
  21957. 8009ae0: 2b00 cmp r3, #0
  21958. 8009ae2: d021 beq.n 8009b28 <ETH_Prepare_Tx_Descriptors+0x250>
  21959. {
  21960. /* Set TCP Header length */
  21961. MODIFY_REG(dmatxdesc->DESC3, ETH_DMATXNDESCRF_THL, (pTxConfig->TCPHeaderLen << 19));
  21962. 8009ae4: 6b3b ldr r3, [r7, #48] @ 0x30
  21963. 8009ae6: 68db ldr r3, [r3, #12]
  21964. 8009ae8: f423 02f0 bic.w r2, r3, #7864320 @ 0x780000
  21965. 8009aec: 68bb ldr r3, [r7, #8]
  21966. 8009aee: 6a1b ldr r3, [r3, #32]
  21967. 8009af0: 04db lsls r3, r3, #19
  21968. 8009af2: 431a orrs r2, r3
  21969. 8009af4: 6b3b ldr r3, [r7, #48] @ 0x30
  21970. 8009af6: 60da str r2, [r3, #12]
  21971. /* Set TCP payload length */
  21972. MODIFY_REG(dmatxdesc->DESC3, ETH_DMATXNDESCRF_TPL, pTxConfig->PayloadLen);
  21973. 8009af8: 6b3b ldr r3, [r7, #48] @ 0x30
  21974. 8009afa: 68da ldr r2, [r3, #12]
  21975. 8009afc: 4b09 ldr r3, [pc, #36] @ (8009b24 <ETH_Prepare_Tx_Descriptors+0x24c>)
  21976. 8009afe: 4013 ands r3, r2
  21977. 8009b00: 68ba ldr r2, [r7, #8]
  21978. 8009b02: 69d2 ldr r2, [r2, #28]
  21979. 8009b04: 431a orrs r2, r3
  21980. 8009b06: 6b3b ldr r3, [r7, #48] @ 0x30
  21981. 8009b08: 60da str r2, [r3, #12]
  21982. /* Set TCP Segmentation Enabled bit */
  21983. SET_BIT(dmatxdesc->DESC3, ETH_DMATXNDESCRF_TSE);
  21984. 8009b0a: 6b3b ldr r3, [r7, #48] @ 0x30
  21985. 8009b0c: 68db ldr r3, [r3, #12]
  21986. 8009b0e: f443 2280 orr.w r2, r3, #262144 @ 0x40000
  21987. 8009b12: 6b3b ldr r3, [r7, #48] @ 0x30
  21988. 8009b14: 60da str r2, [r3, #12]
  21989. 8009b16: e02e b.n 8009b76 <ETH_Prepare_Tx_Descriptors+0x29e>
  21990. 8009b18: ffff0000 .word 0xffff0000
  21991. 8009b1c: ffffc000 .word 0xffffc000
  21992. 8009b20: c000ffff .word 0xc000ffff
  21993. 8009b24: fffc0000 .word 0xfffc0000
  21994. }
  21995. else
  21996. {
  21997. MODIFY_REG(dmatxdesc->DESC3, ETH_DMATXNDESCRF_FL, pTxConfig->Length);
  21998. 8009b28: 6b3b ldr r3, [r7, #48] @ 0x30
  21999. 8009b2a: 68da ldr r2, [r3, #12]
  22000. 8009b2c: 4b7b ldr r3, [pc, #492] @ (8009d1c <ETH_Prepare_Tx_Descriptors+0x444>)
  22001. 8009b2e: 4013 ands r3, r2
  22002. 8009b30: 68ba ldr r2, [r7, #8]
  22003. 8009b32: 6852 ldr r2, [r2, #4]
  22004. 8009b34: 431a orrs r2, r3
  22005. 8009b36: 6b3b ldr r3, [r7, #48] @ 0x30
  22006. 8009b38: 60da str r2, [r3, #12]
  22007. if (READ_BIT(pTxConfig->Attributes, ETH_TX_PACKETS_FEATURES_CSUM) != (uint32_t)RESET)
  22008. 8009b3a: 68bb ldr r3, [r7, #8]
  22009. 8009b3c: 681b ldr r3, [r3, #0]
  22010. 8009b3e: f003 0301 and.w r3, r3, #1
  22011. 8009b42: 2b00 cmp r3, #0
  22012. 8009b44: d008 beq.n 8009b58 <ETH_Prepare_Tx_Descriptors+0x280>
  22013. {
  22014. MODIFY_REG(dmatxdesc->DESC3, ETH_DMATXNDESCRF_CIC, pTxConfig->ChecksumCtrl);
  22015. 8009b46: 6b3b ldr r3, [r7, #48] @ 0x30
  22016. 8009b48: 68db ldr r3, [r3, #12]
  22017. 8009b4a: f423 3240 bic.w r2, r3, #196608 @ 0x30000
  22018. 8009b4e: 68bb ldr r3, [r7, #8]
  22019. 8009b50: 695b ldr r3, [r3, #20]
  22020. 8009b52: 431a orrs r2, r3
  22021. 8009b54: 6b3b ldr r3, [r7, #48] @ 0x30
  22022. 8009b56: 60da str r2, [r3, #12]
  22023. }
  22024. if (READ_BIT(pTxConfig->Attributes, ETH_TX_PACKETS_FEATURES_CRCPAD) != (uint32_t)RESET)
  22025. 8009b58: 68bb ldr r3, [r7, #8]
  22026. 8009b5a: 681b ldr r3, [r3, #0]
  22027. 8009b5c: f003 0320 and.w r3, r3, #32
  22028. 8009b60: 2b00 cmp r3, #0
  22029. 8009b62: d008 beq.n 8009b76 <ETH_Prepare_Tx_Descriptors+0x29e>
  22030. {
  22031. MODIFY_REG(dmatxdesc->DESC3, ETH_DMATXNDESCRF_CPC, pTxConfig->CRCPadCtrl);
  22032. 8009b64: 6b3b ldr r3, [r7, #48] @ 0x30
  22033. 8009b66: 68db ldr r3, [r3, #12]
  22034. 8009b68: f023 6240 bic.w r2, r3, #201326592 @ 0xc000000
  22035. 8009b6c: 68bb ldr r3, [r7, #8]
  22036. 8009b6e: 691b ldr r3, [r3, #16]
  22037. 8009b70: 431a orrs r2, r3
  22038. 8009b72: 6b3b ldr r3, [r7, #48] @ 0x30
  22039. 8009b74: 60da str r2, [r3, #12]
  22040. }
  22041. }
  22042. if (READ_BIT(pTxConfig->Attributes, ETH_TX_PACKETS_FEATURES_VLANTAG) != (uint32_t)RESET)
  22043. 8009b76: 68bb ldr r3, [r7, #8]
  22044. 8009b78: 681b ldr r3, [r3, #0]
  22045. 8009b7a: f003 0304 and.w r3, r3, #4
  22046. 8009b7e: 2b00 cmp r3, #0
  22047. 8009b80: d008 beq.n 8009b94 <ETH_Prepare_Tx_Descriptors+0x2bc>
  22048. {
  22049. /* Set Vlan Tag control */
  22050. MODIFY_REG(dmatxdesc->DESC2, ETH_DMATXNDESCRF_VTIR, pTxConfig->VlanCtrl);
  22051. 8009b82: 6b3b ldr r3, [r7, #48] @ 0x30
  22052. 8009b84: 689b ldr r3, [r3, #8]
  22053. 8009b86: f423 4240 bic.w r2, r3, #49152 @ 0xc000
  22054. 8009b8a: 68bb ldr r3, [r7, #8]
  22055. 8009b8c: 6a9b ldr r3, [r3, #40] @ 0x28
  22056. 8009b8e: 431a orrs r2, r3
  22057. 8009b90: 6b3b ldr r3, [r7, #48] @ 0x30
  22058. 8009b92: 609a str r2, [r3, #8]
  22059. }
  22060. /* Mark it as First Descriptor */
  22061. SET_BIT(dmatxdesc->DESC3, ETH_DMATXNDESCRF_FD);
  22062. 8009b94: 6b3b ldr r3, [r7, #48] @ 0x30
  22063. 8009b96: 68db ldr r3, [r3, #12]
  22064. 8009b98: f043 5200 orr.w r2, r3, #536870912 @ 0x20000000
  22065. 8009b9c: 6b3b ldr r3, [r7, #48] @ 0x30
  22066. 8009b9e: 60da str r2, [r3, #12]
  22067. /* Mark it as NORMAL descriptor */
  22068. CLEAR_BIT(dmatxdesc->DESC3, ETH_DMATXNDESCRF_CTXT);
  22069. 8009ba0: 6b3b ldr r3, [r7, #48] @ 0x30
  22070. 8009ba2: 68db ldr r3, [r3, #12]
  22071. 8009ba4: f023 4280 bic.w r2, r3, #1073741824 @ 0x40000000
  22072. 8009ba8: 6b3b ldr r3, [r7, #48] @ 0x30
  22073. 8009baa: 60da str r2, [r3, #12]
  22074. __ASM volatile ("dmb 0xF":::"memory");
  22075. 8009bac: f3bf 8f5f dmb sy
  22076. }
  22077. 8009bb0: bf00 nop
  22078. /* Ensure rest of descriptor is written to RAM before the OWN bit */
  22079. __DMB();
  22080. /* set OWN bit of FIRST descriptor */
  22081. SET_BIT(dmatxdesc->DESC3, ETH_DMATXNDESCRF_OWN);
  22082. 8009bb2: 6b3b ldr r3, [r7, #48] @ 0x30
  22083. 8009bb4: 68db ldr r3, [r3, #12]
  22084. 8009bb6: f043 4200 orr.w r2, r3, #2147483648 @ 0x80000000
  22085. 8009bba: 6b3b ldr r3, [r7, #48] @ 0x30
  22086. 8009bbc: 60da str r2, [r3, #12]
  22087. /* If source address insertion/replacement is enabled for this packet */
  22088. if (READ_BIT(pTxConfig->Attributes, ETH_TX_PACKETS_FEATURES_SAIC) != (uint32_t)RESET)
  22089. 8009bbe: 68bb ldr r3, [r7, #8]
  22090. 8009bc0: 681b ldr r3, [r3, #0]
  22091. 8009bc2: f003 0302 and.w r3, r3, #2
  22092. 8009bc6: 2b00 cmp r3, #0
  22093. 8009bc8: f000 80da beq.w 8009d80 <ETH_Prepare_Tx_Descriptors+0x4a8>
  22094. {
  22095. MODIFY_REG(dmatxdesc->DESC3, ETH_DMATXNDESCRF_SAIC, pTxConfig->SrcAddrCtrl);
  22096. 8009bcc: 6b3b ldr r3, [r7, #48] @ 0x30
  22097. 8009bce: 68db ldr r3, [r3, #12]
  22098. 8009bd0: f023 7260 bic.w r2, r3, #58720256 @ 0x3800000
  22099. 8009bd4: 68bb ldr r3, [r7, #8]
  22100. 8009bd6: 68db ldr r3, [r3, #12]
  22101. 8009bd8: 431a orrs r2, r3
  22102. 8009bda: 6b3b ldr r3, [r7, #48] @ 0x30
  22103. 8009bdc: 60da str r2, [r3, #12]
  22104. }
  22105. /* only if the packet is split into more than one descriptors > 1 */
  22106. while (txbuffer->next != NULL)
  22107. 8009bde: e0cf b.n 8009d80 <ETH_Prepare_Tx_Descriptors+0x4a8>
  22108. {
  22109. /* Clear the LD bit of previous descriptor */
  22110. CLEAR_BIT(dmatxdesc->DESC3, ETH_DMATXNDESCRF_LD);
  22111. 8009be0: 6b3b ldr r3, [r7, #48] @ 0x30
  22112. 8009be2: 68db ldr r3, [r3, #12]
  22113. 8009be4: f023 5280 bic.w r2, r3, #268435456 @ 0x10000000
  22114. 8009be8: 6b3b ldr r3, [r7, #48] @ 0x30
  22115. 8009bea: 60da str r2, [r3, #12]
  22116. /* Increment current tx descriptor index */
  22117. INCR_TX_DESC_INDEX(descidx, 1U);
  22118. 8009bec: 6bfb ldr r3, [r7, #60] @ 0x3c
  22119. 8009bee: 3301 adds r3, #1
  22120. 8009bf0: 63fb str r3, [r7, #60] @ 0x3c
  22121. 8009bf2: 6bfb ldr r3, [r7, #60] @ 0x3c
  22122. 8009bf4: 2b03 cmp r3, #3
  22123. 8009bf6: d902 bls.n 8009bfe <ETH_Prepare_Tx_Descriptors+0x326>
  22124. 8009bf8: 6bfb ldr r3, [r7, #60] @ 0x3c
  22125. 8009bfa: 3b04 subs r3, #4
  22126. 8009bfc: 63fb str r3, [r7, #60] @ 0x3c
  22127. /* Get current descriptor address */
  22128. dmatxdesc = (ETH_DMADescTypeDef *)dmatxdesclist->TxDesc[descidx];
  22129. 8009bfe: 6a7b ldr r3, [r7, #36] @ 0x24
  22130. 8009c00: 6bfa ldr r2, [r7, #60] @ 0x3c
  22131. 8009c02: f853 3022 ldr.w r3, [r3, r2, lsl #2]
  22132. 8009c06: 633b str r3, [r7, #48] @ 0x30
  22133. /* Clear the FD bit of new Descriptor */
  22134. CLEAR_BIT(dmatxdesc->DESC3, ETH_DMATXNDESCRF_FD);
  22135. 8009c08: 6b3b ldr r3, [r7, #48] @ 0x30
  22136. 8009c0a: 68db ldr r3, [r3, #12]
  22137. 8009c0c: f023 5200 bic.w r2, r3, #536870912 @ 0x20000000
  22138. 8009c10: 6b3b ldr r3, [r7, #48] @ 0x30
  22139. 8009c12: 60da str r2, [r3, #12]
  22140. /* Current Tx Descriptor Owned by DMA: cannot be used by the application */
  22141. if ((READ_BIT(dmatxdesc->DESC3, ETH_DMATXNDESCRF_OWN) == ETH_DMATXNDESCRF_OWN)
  22142. 8009c14: 6b3b ldr r3, [r7, #48] @ 0x30
  22143. 8009c16: 68db ldr r3, [r3, #12]
  22144. 8009c18: f003 4300 and.w r3, r3, #2147483648 @ 0x80000000
  22145. 8009c1c: f1b3 4f00 cmp.w r3, #2147483648 @ 0x80000000
  22146. 8009c20: d007 beq.n 8009c32 <ETH_Prepare_Tx_Descriptors+0x35a>
  22147. || (dmatxdesclist->PacketAddress[descidx] != NULL))
  22148. 8009c22: 6a7a ldr r2, [r7, #36] @ 0x24
  22149. 8009c24: 6bfb ldr r3, [r7, #60] @ 0x3c
  22150. 8009c26: 3304 adds r3, #4
  22151. 8009c28: 009b lsls r3, r3, #2
  22152. 8009c2a: 4413 add r3, r2
  22153. 8009c2c: 685b ldr r3, [r3, #4]
  22154. 8009c2e: 2b00 cmp r3, #0
  22155. 8009c30: d029 beq.n 8009c86 <ETH_Prepare_Tx_Descriptors+0x3ae>
  22156. {
  22157. descidx = firstdescidx;
  22158. 8009c32: 6a3b ldr r3, [r7, #32]
  22159. 8009c34: 63fb str r3, [r7, #60] @ 0x3c
  22160. dmatxdesc = (ETH_DMADescTypeDef *)dmatxdesclist->TxDesc[descidx];
  22161. 8009c36: 6a7b ldr r3, [r7, #36] @ 0x24
  22162. 8009c38: 6bfa ldr r2, [r7, #60] @ 0x3c
  22163. 8009c3a: f853 3022 ldr.w r3, [r3, r2, lsl #2]
  22164. 8009c3e: 633b str r3, [r7, #48] @ 0x30
  22165. /* clear previous desc own bit */
  22166. for (idx = 0; idx < descnbr; idx ++)
  22167. 8009c40: 2300 movs r3, #0
  22168. 8009c42: 63bb str r3, [r7, #56] @ 0x38
  22169. 8009c44: e019 b.n 8009c7a <ETH_Prepare_Tx_Descriptors+0x3a2>
  22170. __ASM volatile ("dmb 0xF":::"memory");
  22171. 8009c46: f3bf 8f5f dmb sy
  22172. }
  22173. 8009c4a: bf00 nop
  22174. {
  22175. /* Ensure rest of descriptor is written to RAM before the OWN bit */
  22176. __DMB();
  22177. CLEAR_BIT(dmatxdesc->DESC3, ETH_DMATXNDESCRF_OWN);
  22178. 8009c4c: 6b3b ldr r3, [r7, #48] @ 0x30
  22179. 8009c4e: 68db ldr r3, [r3, #12]
  22180. 8009c50: f023 4200 bic.w r2, r3, #2147483648 @ 0x80000000
  22181. 8009c54: 6b3b ldr r3, [r7, #48] @ 0x30
  22182. 8009c56: 60da str r2, [r3, #12]
  22183. /* Increment current tx descriptor index */
  22184. INCR_TX_DESC_INDEX(descidx, 1U);
  22185. 8009c58: 6bfb ldr r3, [r7, #60] @ 0x3c
  22186. 8009c5a: 3301 adds r3, #1
  22187. 8009c5c: 63fb str r3, [r7, #60] @ 0x3c
  22188. 8009c5e: 6bfb ldr r3, [r7, #60] @ 0x3c
  22189. 8009c60: 2b03 cmp r3, #3
  22190. 8009c62: d902 bls.n 8009c6a <ETH_Prepare_Tx_Descriptors+0x392>
  22191. 8009c64: 6bfb ldr r3, [r7, #60] @ 0x3c
  22192. 8009c66: 3b04 subs r3, #4
  22193. 8009c68: 63fb str r3, [r7, #60] @ 0x3c
  22194. /* Get current descriptor address */
  22195. dmatxdesc = (ETH_DMADescTypeDef *)dmatxdesclist->TxDesc[descidx];
  22196. 8009c6a: 6a7b ldr r3, [r7, #36] @ 0x24
  22197. 8009c6c: 6bfa ldr r2, [r7, #60] @ 0x3c
  22198. 8009c6e: f853 3022 ldr.w r3, [r3, r2, lsl #2]
  22199. 8009c72: 633b str r3, [r7, #48] @ 0x30
  22200. for (idx = 0; idx < descnbr; idx ++)
  22201. 8009c74: 6bbb ldr r3, [r7, #56] @ 0x38
  22202. 8009c76: 3301 adds r3, #1
  22203. 8009c78: 63bb str r3, [r7, #56] @ 0x38
  22204. 8009c7a: 6bba ldr r2, [r7, #56] @ 0x38
  22205. 8009c7c: 6b7b ldr r3, [r7, #52] @ 0x34
  22206. 8009c7e: 429a cmp r2, r3
  22207. 8009c80: d3e1 bcc.n 8009c46 <ETH_Prepare_Tx_Descriptors+0x36e>
  22208. }
  22209. return HAL_ETH_ERROR_BUSY;
  22210. 8009c82: 2302 movs r3, #2
  22211. 8009c84: e0bb b.n 8009dfe <ETH_Prepare_Tx_Descriptors+0x526>
  22212. }
  22213. descnbr += 1U;
  22214. 8009c86: 6b7b ldr r3, [r7, #52] @ 0x34
  22215. 8009c88: 3301 adds r3, #1
  22216. 8009c8a: 637b str r3, [r7, #52] @ 0x34
  22217. /* Get the next Tx buffer in the list */
  22218. txbuffer = txbuffer->next;
  22219. 8009c8c: 6afb ldr r3, [r7, #44] @ 0x2c
  22220. 8009c8e: 689b ldr r3, [r3, #8]
  22221. 8009c90: 62fb str r3, [r7, #44] @ 0x2c
  22222. /* Set header or buffer 1 address */
  22223. WRITE_REG(dmatxdesc->DESC0, (uint32_t)txbuffer->buffer);
  22224. 8009c92: 6afb ldr r3, [r7, #44] @ 0x2c
  22225. 8009c94: 681b ldr r3, [r3, #0]
  22226. 8009c96: 461a mov r2, r3
  22227. 8009c98: 6b3b ldr r3, [r7, #48] @ 0x30
  22228. 8009c9a: 601a str r2, [r3, #0]
  22229. /* Set header or buffer 1 Length */
  22230. MODIFY_REG(dmatxdesc->DESC2, ETH_DMATXNDESCRF_B1L, txbuffer->len);
  22231. 8009c9c: 6b3b ldr r3, [r7, #48] @ 0x30
  22232. 8009c9e: 689a ldr r2, [r3, #8]
  22233. 8009ca0: 4b1f ldr r3, [pc, #124] @ (8009d20 <ETH_Prepare_Tx_Descriptors+0x448>)
  22234. 8009ca2: 4013 ands r3, r2
  22235. 8009ca4: 6afa ldr r2, [r7, #44] @ 0x2c
  22236. 8009ca6: 6852 ldr r2, [r2, #4]
  22237. 8009ca8: 431a orrs r2, r3
  22238. 8009caa: 6b3b ldr r3, [r7, #48] @ 0x30
  22239. 8009cac: 609a str r2, [r3, #8]
  22240. if (txbuffer->next != NULL)
  22241. 8009cae: 6afb ldr r3, [r7, #44] @ 0x2c
  22242. 8009cb0: 689b ldr r3, [r3, #8]
  22243. 8009cb2: 2b00 cmp r3, #0
  22244. 8009cb4: d012 beq.n 8009cdc <ETH_Prepare_Tx_Descriptors+0x404>
  22245. {
  22246. /* Get the next Tx buffer in the list */
  22247. txbuffer = txbuffer->next;
  22248. 8009cb6: 6afb ldr r3, [r7, #44] @ 0x2c
  22249. 8009cb8: 689b ldr r3, [r3, #8]
  22250. 8009cba: 62fb str r3, [r7, #44] @ 0x2c
  22251. /* Set buffer 2 address */
  22252. WRITE_REG(dmatxdesc->DESC1, (uint32_t)txbuffer->buffer);
  22253. 8009cbc: 6afb ldr r3, [r7, #44] @ 0x2c
  22254. 8009cbe: 681b ldr r3, [r3, #0]
  22255. 8009cc0: 461a mov r2, r3
  22256. 8009cc2: 6b3b ldr r3, [r7, #48] @ 0x30
  22257. 8009cc4: 605a str r2, [r3, #4]
  22258. /* Set buffer 2 Length */
  22259. MODIFY_REG(dmatxdesc->DESC2, ETH_DMATXNDESCRF_B2L, (txbuffer->len << 16));
  22260. 8009cc6: 6b3b ldr r3, [r7, #48] @ 0x30
  22261. 8009cc8: 689a ldr r2, [r3, #8]
  22262. 8009cca: 4b16 ldr r3, [pc, #88] @ (8009d24 <ETH_Prepare_Tx_Descriptors+0x44c>)
  22263. 8009ccc: 4013 ands r3, r2
  22264. 8009cce: 6afa ldr r2, [r7, #44] @ 0x2c
  22265. 8009cd0: 6852 ldr r2, [r2, #4]
  22266. 8009cd2: 0412 lsls r2, r2, #16
  22267. 8009cd4: 431a orrs r2, r3
  22268. 8009cd6: 6b3b ldr r3, [r7, #48] @ 0x30
  22269. 8009cd8: 609a str r2, [r3, #8]
  22270. 8009cda: e008 b.n 8009cee <ETH_Prepare_Tx_Descriptors+0x416>
  22271. }
  22272. else
  22273. {
  22274. WRITE_REG(dmatxdesc->DESC1, 0x0U);
  22275. 8009cdc: 6b3b ldr r3, [r7, #48] @ 0x30
  22276. 8009cde: 2200 movs r2, #0
  22277. 8009ce0: 605a str r2, [r3, #4]
  22278. /* Set buffer 2 Length */
  22279. MODIFY_REG(dmatxdesc->DESC2, ETH_DMATXNDESCRF_B2L, 0x0U);
  22280. 8009ce2: 6b3b ldr r3, [r7, #48] @ 0x30
  22281. 8009ce4: 689a ldr r2, [r3, #8]
  22282. 8009ce6: 4b0f ldr r3, [pc, #60] @ (8009d24 <ETH_Prepare_Tx_Descriptors+0x44c>)
  22283. 8009ce8: 4013 ands r3, r2
  22284. 8009cea: 6b3a ldr r2, [r7, #48] @ 0x30
  22285. 8009cec: 6093 str r3, [r2, #8]
  22286. }
  22287. if (READ_BIT(pTxConfig->Attributes, ETH_TX_PACKETS_FEATURES_TSO) != (uint32_t)RESET)
  22288. 8009cee: 68bb ldr r3, [r7, #8]
  22289. 8009cf0: 681b ldr r3, [r3, #0]
  22290. 8009cf2: f003 0310 and.w r3, r3, #16
  22291. 8009cf6: 2b00 cmp r3, #0
  22292. 8009cf8: d018 beq.n 8009d2c <ETH_Prepare_Tx_Descriptors+0x454>
  22293. {
  22294. /* Set TCP payload length */
  22295. MODIFY_REG(dmatxdesc->DESC3, ETH_DMATXNDESCRF_TPL, pTxConfig->PayloadLen);
  22296. 8009cfa: 6b3b ldr r3, [r7, #48] @ 0x30
  22297. 8009cfc: 68da ldr r2, [r3, #12]
  22298. 8009cfe: 4b0a ldr r3, [pc, #40] @ (8009d28 <ETH_Prepare_Tx_Descriptors+0x450>)
  22299. 8009d00: 4013 ands r3, r2
  22300. 8009d02: 68ba ldr r2, [r7, #8]
  22301. 8009d04: 69d2 ldr r2, [r2, #28]
  22302. 8009d06: 431a orrs r2, r3
  22303. 8009d08: 6b3b ldr r3, [r7, #48] @ 0x30
  22304. 8009d0a: 60da str r2, [r3, #12]
  22305. /* Set TCP Segmentation Enabled bit */
  22306. SET_BIT(dmatxdesc->DESC3, ETH_DMATXNDESCRF_TSE);
  22307. 8009d0c: 6b3b ldr r3, [r7, #48] @ 0x30
  22308. 8009d0e: 68db ldr r3, [r3, #12]
  22309. 8009d10: f443 2280 orr.w r2, r3, #262144 @ 0x40000
  22310. 8009d14: 6b3b ldr r3, [r7, #48] @ 0x30
  22311. 8009d16: 60da str r2, [r3, #12]
  22312. 8009d18: e020 b.n 8009d5c <ETH_Prepare_Tx_Descriptors+0x484>
  22313. 8009d1a: bf00 nop
  22314. 8009d1c: ffff8000 .word 0xffff8000
  22315. 8009d20: ffffc000 .word 0xffffc000
  22316. 8009d24: c000ffff .word 0xc000ffff
  22317. 8009d28: fffc0000 .word 0xfffc0000
  22318. }
  22319. else
  22320. {
  22321. /* Set the packet length */
  22322. MODIFY_REG(dmatxdesc->DESC3, ETH_DMATXNDESCRF_FL, pTxConfig->Length);
  22323. 8009d2c: 6b3b ldr r3, [r7, #48] @ 0x30
  22324. 8009d2e: 68da ldr r2, [r3, #12]
  22325. 8009d30: 4b36 ldr r3, [pc, #216] @ (8009e0c <ETH_Prepare_Tx_Descriptors+0x534>)
  22326. 8009d32: 4013 ands r3, r2
  22327. 8009d34: 68ba ldr r2, [r7, #8]
  22328. 8009d36: 6852 ldr r2, [r2, #4]
  22329. 8009d38: 431a orrs r2, r3
  22330. 8009d3a: 6b3b ldr r3, [r7, #48] @ 0x30
  22331. 8009d3c: 60da str r2, [r3, #12]
  22332. if (READ_BIT(pTxConfig->Attributes, ETH_TX_PACKETS_FEATURES_CSUM) != (uint32_t)RESET)
  22333. 8009d3e: 68bb ldr r3, [r7, #8]
  22334. 8009d40: 681b ldr r3, [r3, #0]
  22335. 8009d42: f003 0301 and.w r3, r3, #1
  22336. 8009d46: 2b00 cmp r3, #0
  22337. 8009d48: d008 beq.n 8009d5c <ETH_Prepare_Tx_Descriptors+0x484>
  22338. {
  22339. /* Checksum Insertion Control */
  22340. MODIFY_REG(dmatxdesc->DESC3, ETH_DMATXNDESCRF_CIC, pTxConfig->ChecksumCtrl);
  22341. 8009d4a: 6b3b ldr r3, [r7, #48] @ 0x30
  22342. 8009d4c: 68db ldr r3, [r3, #12]
  22343. 8009d4e: f423 3240 bic.w r2, r3, #196608 @ 0x30000
  22344. 8009d52: 68bb ldr r3, [r7, #8]
  22345. 8009d54: 695b ldr r3, [r3, #20]
  22346. 8009d56: 431a orrs r2, r3
  22347. 8009d58: 6b3b ldr r3, [r7, #48] @ 0x30
  22348. 8009d5a: 60da str r2, [r3, #12]
  22349. }
  22350. }
  22351. bd_count += 1U;
  22352. 8009d5c: 6abb ldr r3, [r7, #40] @ 0x28
  22353. 8009d5e: 3301 adds r3, #1
  22354. 8009d60: 62bb str r3, [r7, #40] @ 0x28
  22355. __ASM volatile ("dmb 0xF":::"memory");
  22356. 8009d62: f3bf 8f5f dmb sy
  22357. }
  22358. 8009d66: bf00 nop
  22359. /* Ensure rest of descriptor is written to RAM before the OWN bit */
  22360. __DMB();
  22361. /* Set Own bit */
  22362. SET_BIT(dmatxdesc->DESC3, ETH_DMATXNDESCRF_OWN);
  22363. 8009d68: 6b3b ldr r3, [r7, #48] @ 0x30
  22364. 8009d6a: 68db ldr r3, [r3, #12]
  22365. 8009d6c: f043 4200 orr.w r2, r3, #2147483648 @ 0x80000000
  22366. 8009d70: 6b3b ldr r3, [r7, #48] @ 0x30
  22367. 8009d72: 60da str r2, [r3, #12]
  22368. /* Mark it as NORMAL descriptor */
  22369. CLEAR_BIT(dmatxdesc->DESC3, ETH_DMATXNDESCRF_CTXT);
  22370. 8009d74: 6b3b ldr r3, [r7, #48] @ 0x30
  22371. 8009d76: 68db ldr r3, [r3, #12]
  22372. 8009d78: f023 4280 bic.w r2, r3, #1073741824 @ 0x40000000
  22373. 8009d7c: 6b3b ldr r3, [r7, #48] @ 0x30
  22374. 8009d7e: 60da str r2, [r3, #12]
  22375. while (txbuffer->next != NULL)
  22376. 8009d80: 6afb ldr r3, [r7, #44] @ 0x2c
  22377. 8009d82: 689b ldr r3, [r3, #8]
  22378. 8009d84: 2b00 cmp r3, #0
  22379. 8009d86: f47f af2b bne.w 8009be0 <ETH_Prepare_Tx_Descriptors+0x308>
  22380. }
  22381. if (ItMode != ((uint32_t)RESET))
  22382. 8009d8a: 687b ldr r3, [r7, #4]
  22383. 8009d8c: 2b00 cmp r3, #0
  22384. 8009d8e: d006 beq.n 8009d9e <ETH_Prepare_Tx_Descriptors+0x4c6>
  22385. {
  22386. /* Set Interrupt on completion bit */
  22387. SET_BIT(dmatxdesc->DESC2, ETH_DMATXNDESCRF_IOC);
  22388. 8009d90: 6b3b ldr r3, [r7, #48] @ 0x30
  22389. 8009d92: 689b ldr r3, [r3, #8]
  22390. 8009d94: f043 4200 orr.w r2, r3, #2147483648 @ 0x80000000
  22391. 8009d98: 6b3b ldr r3, [r7, #48] @ 0x30
  22392. 8009d9a: 609a str r2, [r3, #8]
  22393. 8009d9c: e005 b.n 8009daa <ETH_Prepare_Tx_Descriptors+0x4d2>
  22394. }
  22395. else
  22396. {
  22397. /* Clear Interrupt on completion bit */
  22398. CLEAR_BIT(dmatxdesc->DESC2, ETH_DMATXNDESCRF_IOC);
  22399. 8009d9e: 6b3b ldr r3, [r7, #48] @ 0x30
  22400. 8009da0: 689b ldr r3, [r3, #8]
  22401. 8009da2: f023 4200 bic.w r2, r3, #2147483648 @ 0x80000000
  22402. 8009da6: 6b3b ldr r3, [r7, #48] @ 0x30
  22403. 8009da8: 609a str r2, [r3, #8]
  22404. }
  22405. /* Mark it as LAST descriptor */
  22406. SET_BIT(dmatxdesc->DESC3, ETH_DMATXNDESCRF_LD);
  22407. 8009daa: 6b3b ldr r3, [r7, #48] @ 0x30
  22408. 8009dac: 68db ldr r3, [r3, #12]
  22409. 8009dae: f043 5280 orr.w r2, r3, #268435456 @ 0x10000000
  22410. 8009db2: 6b3b ldr r3, [r7, #48] @ 0x30
  22411. 8009db4: 60da str r2, [r3, #12]
  22412. /* Save the current packet address to expose it to the application */
  22413. dmatxdesclist->PacketAddress[descidx] = dmatxdesclist->CurrentPacketAddress;
  22414. 8009db6: 6a7b ldr r3, [r7, #36] @ 0x24
  22415. 8009db8: 6a5a ldr r2, [r3, #36] @ 0x24
  22416. 8009dba: 6a79 ldr r1, [r7, #36] @ 0x24
  22417. 8009dbc: 6bfb ldr r3, [r7, #60] @ 0x3c
  22418. 8009dbe: 3304 adds r3, #4
  22419. 8009dc0: 009b lsls r3, r3, #2
  22420. 8009dc2: 440b add r3, r1
  22421. 8009dc4: 605a str r2, [r3, #4]
  22422. dmatxdesclist->CurTxDesc = descidx;
  22423. 8009dc6: 6a7b ldr r3, [r7, #36] @ 0x24
  22424. 8009dc8: 6bfa ldr r2, [r7, #60] @ 0x3c
  22425. 8009dca: 611a str r2, [r3, #16]
  22426. __ASM volatile ("MRS %0, primask" : "=r" (result) :: "memory");
  22427. 8009dcc: f3ef 8310 mrs r3, PRIMASK
  22428. 8009dd0: 613b str r3, [r7, #16]
  22429. return(result);
  22430. 8009dd2: 693b ldr r3, [r7, #16]
  22431. /* Enter critical section */
  22432. primask_bit = __get_PRIMASK();
  22433. 8009dd4: 61fb str r3, [r7, #28]
  22434. 8009dd6: 2301 movs r3, #1
  22435. 8009dd8: 617b str r3, [r7, #20]
  22436. __ASM volatile ("MSR primask, %0" : : "r" (priMask) : "memory");
  22437. 8009dda: 697b ldr r3, [r7, #20]
  22438. 8009ddc: f383 8810 msr PRIMASK, r3
  22439. }
  22440. 8009de0: bf00 nop
  22441. __set_PRIMASK(1);
  22442. dmatxdesclist->BuffersInUse += bd_count + 1U;
  22443. 8009de2: 6a7b ldr r3, [r7, #36] @ 0x24
  22444. 8009de4: 6a9a ldr r2, [r3, #40] @ 0x28
  22445. 8009de6: 6abb ldr r3, [r7, #40] @ 0x28
  22446. 8009de8: 4413 add r3, r2
  22447. 8009dea: 1c5a adds r2, r3, #1
  22448. 8009dec: 6a7b ldr r3, [r7, #36] @ 0x24
  22449. 8009dee: 629a str r2, [r3, #40] @ 0x28
  22450. 8009df0: 69fb ldr r3, [r7, #28]
  22451. 8009df2: 61bb str r3, [r7, #24]
  22452. __ASM volatile ("MSR primask, %0" : : "r" (priMask) : "memory");
  22453. 8009df4: 69bb ldr r3, [r7, #24]
  22454. 8009df6: f383 8810 msr PRIMASK, r3
  22455. }
  22456. 8009dfa: bf00 nop
  22457. /* Exit critical section: restore previous priority mask */
  22458. __set_PRIMASK(primask_bit);
  22459. /* Return function status */
  22460. return HAL_ETH_ERROR_NONE;
  22461. 8009dfc: 2300 movs r3, #0
  22462. }
  22463. 8009dfe: 4618 mov r0, r3
  22464. 8009e00: 3744 adds r7, #68 @ 0x44
  22465. 8009e02: 46bd mov sp, r7
  22466. 8009e04: f85d 7b04 ldr.w r7, [sp], #4
  22467. 8009e08: 4770 bx lr
  22468. 8009e0a: bf00 nop
  22469. 8009e0c: ffff8000 .word 0xffff8000
  22470. 08009e10 <HAL_GPIO_Init>:
  22471. * @param GPIO_Init: pointer to a GPIO_InitTypeDef structure that contains
  22472. * the configuration information for the specified GPIO peripheral.
  22473. * @retval None
  22474. */
  22475. void HAL_GPIO_Init(GPIO_TypeDef *GPIOx, GPIO_InitTypeDef *GPIO_Init)
  22476. {
  22477. 8009e10: b480 push {r7}
  22478. 8009e12: b089 sub sp, #36 @ 0x24
  22479. 8009e14: af00 add r7, sp, #0
  22480. 8009e16: 6078 str r0, [r7, #4]
  22481. 8009e18: 6039 str r1, [r7, #0]
  22482. uint32_t position = 0x00U;
  22483. 8009e1a: 2300 movs r3, #0
  22484. 8009e1c: 61fb str r3, [r7, #28]
  22485. EXTI_Core_TypeDef *EXTI_CurrentCPU;
  22486. #if defined(DUAL_CORE) && defined(CORE_CM4)
  22487. EXTI_CurrentCPU = EXTI_D2; /* EXTI for CM4 CPU */
  22488. #else
  22489. EXTI_CurrentCPU = EXTI_D1; /* EXTI for CM7 CPU */
  22490. 8009e1e: 4b89 ldr r3, [pc, #548] @ (800a044 <HAL_GPIO_Init+0x234>)
  22491. 8009e20: 617b str r3, [r7, #20]
  22492. assert_param(IS_GPIO_ALL_INSTANCE(GPIOx));
  22493. assert_param(IS_GPIO_PIN(GPIO_Init->Pin));
  22494. assert_param(IS_GPIO_MODE(GPIO_Init->Mode));
  22495. /* Configure the port pins */
  22496. while (((GPIO_Init->Pin) >> position) != 0x00U)
  22497. 8009e22: e194 b.n 800a14e <HAL_GPIO_Init+0x33e>
  22498. {
  22499. /* Get current io position */
  22500. iocurrent = (GPIO_Init->Pin) & (1UL << position);
  22501. 8009e24: 683b ldr r3, [r7, #0]
  22502. 8009e26: 681a ldr r2, [r3, #0]
  22503. 8009e28: 2101 movs r1, #1
  22504. 8009e2a: 69fb ldr r3, [r7, #28]
  22505. 8009e2c: fa01 f303 lsl.w r3, r1, r3
  22506. 8009e30: 4013 ands r3, r2
  22507. 8009e32: 613b str r3, [r7, #16]
  22508. if (iocurrent != 0x00U)
  22509. 8009e34: 693b ldr r3, [r7, #16]
  22510. 8009e36: 2b00 cmp r3, #0
  22511. 8009e38: f000 8186 beq.w 800a148 <HAL_GPIO_Init+0x338>
  22512. {
  22513. /*--------------------- GPIO Mode Configuration ------------------------*/
  22514. /* In case of Output or Alternate function mode selection */
  22515. if (((GPIO_Init->Mode & GPIO_MODE) == MODE_OUTPUT) || ((GPIO_Init->Mode & GPIO_MODE) == MODE_AF))
  22516. 8009e3c: 683b ldr r3, [r7, #0]
  22517. 8009e3e: 685b ldr r3, [r3, #4]
  22518. 8009e40: f003 0303 and.w r3, r3, #3
  22519. 8009e44: 2b01 cmp r3, #1
  22520. 8009e46: d005 beq.n 8009e54 <HAL_GPIO_Init+0x44>
  22521. 8009e48: 683b ldr r3, [r7, #0]
  22522. 8009e4a: 685b ldr r3, [r3, #4]
  22523. 8009e4c: f003 0303 and.w r3, r3, #3
  22524. 8009e50: 2b02 cmp r3, #2
  22525. 8009e52: d130 bne.n 8009eb6 <HAL_GPIO_Init+0xa6>
  22526. {
  22527. /* Check the Speed parameter */
  22528. assert_param(IS_GPIO_SPEED(GPIO_Init->Speed));
  22529. /* Configure the IO Speed */
  22530. temp = GPIOx->OSPEEDR;
  22531. 8009e54: 687b ldr r3, [r7, #4]
  22532. 8009e56: 689b ldr r3, [r3, #8]
  22533. 8009e58: 61bb str r3, [r7, #24]
  22534. temp &= ~(GPIO_OSPEEDR_OSPEED0 << (position * 2U));
  22535. 8009e5a: 69fb ldr r3, [r7, #28]
  22536. 8009e5c: 005b lsls r3, r3, #1
  22537. 8009e5e: 2203 movs r2, #3
  22538. 8009e60: fa02 f303 lsl.w r3, r2, r3
  22539. 8009e64: 43db mvns r3, r3
  22540. 8009e66: 69ba ldr r2, [r7, #24]
  22541. 8009e68: 4013 ands r3, r2
  22542. 8009e6a: 61bb str r3, [r7, #24]
  22543. temp |= (GPIO_Init->Speed << (position * 2U));
  22544. 8009e6c: 683b ldr r3, [r7, #0]
  22545. 8009e6e: 68da ldr r2, [r3, #12]
  22546. 8009e70: 69fb ldr r3, [r7, #28]
  22547. 8009e72: 005b lsls r3, r3, #1
  22548. 8009e74: fa02 f303 lsl.w r3, r2, r3
  22549. 8009e78: 69ba ldr r2, [r7, #24]
  22550. 8009e7a: 4313 orrs r3, r2
  22551. 8009e7c: 61bb str r3, [r7, #24]
  22552. GPIOx->OSPEEDR = temp;
  22553. 8009e7e: 687b ldr r3, [r7, #4]
  22554. 8009e80: 69ba ldr r2, [r7, #24]
  22555. 8009e82: 609a str r2, [r3, #8]
  22556. /* Configure the IO Output Type */
  22557. temp = GPIOx->OTYPER;
  22558. 8009e84: 687b ldr r3, [r7, #4]
  22559. 8009e86: 685b ldr r3, [r3, #4]
  22560. 8009e88: 61bb str r3, [r7, #24]
  22561. temp &= ~(GPIO_OTYPER_OT0 << position) ;
  22562. 8009e8a: 2201 movs r2, #1
  22563. 8009e8c: 69fb ldr r3, [r7, #28]
  22564. 8009e8e: fa02 f303 lsl.w r3, r2, r3
  22565. 8009e92: 43db mvns r3, r3
  22566. 8009e94: 69ba ldr r2, [r7, #24]
  22567. 8009e96: 4013 ands r3, r2
  22568. 8009e98: 61bb str r3, [r7, #24]
  22569. temp |= (((GPIO_Init->Mode & OUTPUT_TYPE) >> OUTPUT_TYPE_Pos) << position);
  22570. 8009e9a: 683b ldr r3, [r7, #0]
  22571. 8009e9c: 685b ldr r3, [r3, #4]
  22572. 8009e9e: 091b lsrs r3, r3, #4
  22573. 8009ea0: f003 0201 and.w r2, r3, #1
  22574. 8009ea4: 69fb ldr r3, [r7, #28]
  22575. 8009ea6: fa02 f303 lsl.w r3, r2, r3
  22576. 8009eaa: 69ba ldr r2, [r7, #24]
  22577. 8009eac: 4313 orrs r3, r2
  22578. 8009eae: 61bb str r3, [r7, #24]
  22579. GPIOx->OTYPER = temp;
  22580. 8009eb0: 687b ldr r3, [r7, #4]
  22581. 8009eb2: 69ba ldr r2, [r7, #24]
  22582. 8009eb4: 605a str r2, [r3, #4]
  22583. }
  22584. if ((GPIO_Init->Mode & GPIO_MODE) != MODE_ANALOG)
  22585. 8009eb6: 683b ldr r3, [r7, #0]
  22586. 8009eb8: 685b ldr r3, [r3, #4]
  22587. 8009eba: f003 0303 and.w r3, r3, #3
  22588. 8009ebe: 2b03 cmp r3, #3
  22589. 8009ec0: d017 beq.n 8009ef2 <HAL_GPIO_Init+0xe2>
  22590. {
  22591. /* Check the Pull parameter */
  22592. assert_param(IS_GPIO_PULL(GPIO_Init->Pull));
  22593. /* Activate the Pull-up or Pull down resistor for the current IO */
  22594. temp = GPIOx->PUPDR;
  22595. 8009ec2: 687b ldr r3, [r7, #4]
  22596. 8009ec4: 68db ldr r3, [r3, #12]
  22597. 8009ec6: 61bb str r3, [r7, #24]
  22598. temp &= ~(GPIO_PUPDR_PUPD0 << (position * 2U));
  22599. 8009ec8: 69fb ldr r3, [r7, #28]
  22600. 8009eca: 005b lsls r3, r3, #1
  22601. 8009ecc: 2203 movs r2, #3
  22602. 8009ece: fa02 f303 lsl.w r3, r2, r3
  22603. 8009ed2: 43db mvns r3, r3
  22604. 8009ed4: 69ba ldr r2, [r7, #24]
  22605. 8009ed6: 4013 ands r3, r2
  22606. 8009ed8: 61bb str r3, [r7, #24]
  22607. temp |= ((GPIO_Init->Pull) << (position * 2U));
  22608. 8009eda: 683b ldr r3, [r7, #0]
  22609. 8009edc: 689a ldr r2, [r3, #8]
  22610. 8009ede: 69fb ldr r3, [r7, #28]
  22611. 8009ee0: 005b lsls r3, r3, #1
  22612. 8009ee2: fa02 f303 lsl.w r3, r2, r3
  22613. 8009ee6: 69ba ldr r2, [r7, #24]
  22614. 8009ee8: 4313 orrs r3, r2
  22615. 8009eea: 61bb str r3, [r7, #24]
  22616. GPIOx->PUPDR = temp;
  22617. 8009eec: 687b ldr r3, [r7, #4]
  22618. 8009eee: 69ba ldr r2, [r7, #24]
  22619. 8009ef0: 60da str r2, [r3, #12]
  22620. }
  22621. /* In case of Alternate function mode selection */
  22622. if ((GPIO_Init->Mode & GPIO_MODE) == MODE_AF)
  22623. 8009ef2: 683b ldr r3, [r7, #0]
  22624. 8009ef4: 685b ldr r3, [r3, #4]
  22625. 8009ef6: f003 0303 and.w r3, r3, #3
  22626. 8009efa: 2b02 cmp r3, #2
  22627. 8009efc: d123 bne.n 8009f46 <HAL_GPIO_Init+0x136>
  22628. /* Check the Alternate function parameters */
  22629. assert_param(IS_GPIO_AF_INSTANCE(GPIOx));
  22630. assert_param(IS_GPIO_AF(GPIO_Init->Alternate));
  22631. /* Configure Alternate function mapped with the current IO */
  22632. temp = GPIOx->AFR[position >> 3U];
  22633. 8009efe: 69fb ldr r3, [r7, #28]
  22634. 8009f00: 08da lsrs r2, r3, #3
  22635. 8009f02: 687b ldr r3, [r7, #4]
  22636. 8009f04: 3208 adds r2, #8
  22637. 8009f06: f853 3022 ldr.w r3, [r3, r2, lsl #2]
  22638. 8009f0a: 61bb str r3, [r7, #24]
  22639. temp &= ~(0xFU << ((position & 0x07U) * 4U));
  22640. 8009f0c: 69fb ldr r3, [r7, #28]
  22641. 8009f0e: f003 0307 and.w r3, r3, #7
  22642. 8009f12: 009b lsls r3, r3, #2
  22643. 8009f14: 220f movs r2, #15
  22644. 8009f16: fa02 f303 lsl.w r3, r2, r3
  22645. 8009f1a: 43db mvns r3, r3
  22646. 8009f1c: 69ba ldr r2, [r7, #24]
  22647. 8009f1e: 4013 ands r3, r2
  22648. 8009f20: 61bb str r3, [r7, #24]
  22649. temp |= ((GPIO_Init->Alternate) << ((position & 0x07U) * 4U));
  22650. 8009f22: 683b ldr r3, [r7, #0]
  22651. 8009f24: 691a ldr r2, [r3, #16]
  22652. 8009f26: 69fb ldr r3, [r7, #28]
  22653. 8009f28: f003 0307 and.w r3, r3, #7
  22654. 8009f2c: 009b lsls r3, r3, #2
  22655. 8009f2e: fa02 f303 lsl.w r3, r2, r3
  22656. 8009f32: 69ba ldr r2, [r7, #24]
  22657. 8009f34: 4313 orrs r3, r2
  22658. 8009f36: 61bb str r3, [r7, #24]
  22659. GPIOx->AFR[position >> 3U] = temp;
  22660. 8009f38: 69fb ldr r3, [r7, #28]
  22661. 8009f3a: 08da lsrs r2, r3, #3
  22662. 8009f3c: 687b ldr r3, [r7, #4]
  22663. 8009f3e: 3208 adds r2, #8
  22664. 8009f40: 69b9 ldr r1, [r7, #24]
  22665. 8009f42: f843 1022 str.w r1, [r3, r2, lsl #2]
  22666. }
  22667. /* Configure IO Direction mode (Input, Output, Alternate or Analog) */
  22668. temp = GPIOx->MODER;
  22669. 8009f46: 687b ldr r3, [r7, #4]
  22670. 8009f48: 681b ldr r3, [r3, #0]
  22671. 8009f4a: 61bb str r3, [r7, #24]
  22672. temp &= ~(GPIO_MODER_MODE0 << (position * 2U));
  22673. 8009f4c: 69fb ldr r3, [r7, #28]
  22674. 8009f4e: 005b lsls r3, r3, #1
  22675. 8009f50: 2203 movs r2, #3
  22676. 8009f52: fa02 f303 lsl.w r3, r2, r3
  22677. 8009f56: 43db mvns r3, r3
  22678. 8009f58: 69ba ldr r2, [r7, #24]
  22679. 8009f5a: 4013 ands r3, r2
  22680. 8009f5c: 61bb str r3, [r7, #24]
  22681. temp |= ((GPIO_Init->Mode & GPIO_MODE) << (position * 2U));
  22682. 8009f5e: 683b ldr r3, [r7, #0]
  22683. 8009f60: 685b ldr r3, [r3, #4]
  22684. 8009f62: f003 0203 and.w r2, r3, #3
  22685. 8009f66: 69fb ldr r3, [r7, #28]
  22686. 8009f68: 005b lsls r3, r3, #1
  22687. 8009f6a: fa02 f303 lsl.w r3, r2, r3
  22688. 8009f6e: 69ba ldr r2, [r7, #24]
  22689. 8009f70: 4313 orrs r3, r2
  22690. 8009f72: 61bb str r3, [r7, #24]
  22691. GPIOx->MODER = temp;
  22692. 8009f74: 687b ldr r3, [r7, #4]
  22693. 8009f76: 69ba ldr r2, [r7, #24]
  22694. 8009f78: 601a str r2, [r3, #0]
  22695. /*--------------------- EXTI Mode Configuration ------------------------*/
  22696. /* Configure the External Interrupt or event for the current IO */
  22697. if ((GPIO_Init->Mode & EXTI_MODE) != 0x00U)
  22698. 8009f7a: 683b ldr r3, [r7, #0]
  22699. 8009f7c: 685b ldr r3, [r3, #4]
  22700. 8009f7e: f403 3340 and.w r3, r3, #196608 @ 0x30000
  22701. 8009f82: 2b00 cmp r3, #0
  22702. 8009f84: f000 80e0 beq.w 800a148 <HAL_GPIO_Init+0x338>
  22703. {
  22704. /* Enable SYSCFG Clock */
  22705. __HAL_RCC_SYSCFG_CLK_ENABLE();
  22706. 8009f88: 4b2f ldr r3, [pc, #188] @ (800a048 <HAL_GPIO_Init+0x238>)
  22707. 8009f8a: f8d3 30f4 ldr.w r3, [r3, #244] @ 0xf4
  22708. 8009f8e: 4a2e ldr r2, [pc, #184] @ (800a048 <HAL_GPIO_Init+0x238>)
  22709. 8009f90: f043 0302 orr.w r3, r3, #2
  22710. 8009f94: f8c2 30f4 str.w r3, [r2, #244] @ 0xf4
  22711. 8009f98: 4b2b ldr r3, [pc, #172] @ (800a048 <HAL_GPIO_Init+0x238>)
  22712. 8009f9a: f8d3 30f4 ldr.w r3, [r3, #244] @ 0xf4
  22713. 8009f9e: f003 0302 and.w r3, r3, #2
  22714. 8009fa2: 60fb str r3, [r7, #12]
  22715. 8009fa4: 68fb ldr r3, [r7, #12]
  22716. temp = SYSCFG->EXTICR[position >> 2U];
  22717. 8009fa6: 4a29 ldr r2, [pc, #164] @ (800a04c <HAL_GPIO_Init+0x23c>)
  22718. 8009fa8: 69fb ldr r3, [r7, #28]
  22719. 8009faa: 089b lsrs r3, r3, #2
  22720. 8009fac: 3302 adds r3, #2
  22721. 8009fae: f852 3023 ldr.w r3, [r2, r3, lsl #2]
  22722. 8009fb2: 61bb str r3, [r7, #24]
  22723. temp &= ~(0x0FUL << (4U * (position & 0x03U)));
  22724. 8009fb4: 69fb ldr r3, [r7, #28]
  22725. 8009fb6: f003 0303 and.w r3, r3, #3
  22726. 8009fba: 009b lsls r3, r3, #2
  22727. 8009fbc: 220f movs r2, #15
  22728. 8009fbe: fa02 f303 lsl.w r3, r2, r3
  22729. 8009fc2: 43db mvns r3, r3
  22730. 8009fc4: 69ba ldr r2, [r7, #24]
  22731. 8009fc6: 4013 ands r3, r2
  22732. 8009fc8: 61bb str r3, [r7, #24]
  22733. temp |= (GPIO_GET_INDEX(GPIOx) << (4U * (position & 0x03U)));
  22734. 8009fca: 687b ldr r3, [r7, #4]
  22735. 8009fcc: 4a20 ldr r2, [pc, #128] @ (800a050 <HAL_GPIO_Init+0x240>)
  22736. 8009fce: 4293 cmp r3, r2
  22737. 8009fd0: d052 beq.n 800a078 <HAL_GPIO_Init+0x268>
  22738. 8009fd2: 687b ldr r3, [r7, #4]
  22739. 8009fd4: 4a1f ldr r2, [pc, #124] @ (800a054 <HAL_GPIO_Init+0x244>)
  22740. 8009fd6: 4293 cmp r3, r2
  22741. 8009fd8: d031 beq.n 800a03e <HAL_GPIO_Init+0x22e>
  22742. 8009fda: 687b ldr r3, [r7, #4]
  22743. 8009fdc: 4a1e ldr r2, [pc, #120] @ (800a058 <HAL_GPIO_Init+0x248>)
  22744. 8009fde: 4293 cmp r3, r2
  22745. 8009fe0: d02b beq.n 800a03a <HAL_GPIO_Init+0x22a>
  22746. 8009fe2: 687b ldr r3, [r7, #4]
  22747. 8009fe4: 4a1d ldr r2, [pc, #116] @ (800a05c <HAL_GPIO_Init+0x24c>)
  22748. 8009fe6: 4293 cmp r3, r2
  22749. 8009fe8: d025 beq.n 800a036 <HAL_GPIO_Init+0x226>
  22750. 8009fea: 687b ldr r3, [r7, #4]
  22751. 8009fec: 4a1c ldr r2, [pc, #112] @ (800a060 <HAL_GPIO_Init+0x250>)
  22752. 8009fee: 4293 cmp r3, r2
  22753. 8009ff0: d01f beq.n 800a032 <HAL_GPIO_Init+0x222>
  22754. 8009ff2: 687b ldr r3, [r7, #4]
  22755. 8009ff4: 4a1b ldr r2, [pc, #108] @ (800a064 <HAL_GPIO_Init+0x254>)
  22756. 8009ff6: 4293 cmp r3, r2
  22757. 8009ff8: d019 beq.n 800a02e <HAL_GPIO_Init+0x21e>
  22758. 8009ffa: 687b ldr r3, [r7, #4]
  22759. 8009ffc: 4a1a ldr r2, [pc, #104] @ (800a068 <HAL_GPIO_Init+0x258>)
  22760. 8009ffe: 4293 cmp r3, r2
  22761. 800a000: d013 beq.n 800a02a <HAL_GPIO_Init+0x21a>
  22762. 800a002: 687b ldr r3, [r7, #4]
  22763. 800a004: 4a19 ldr r2, [pc, #100] @ (800a06c <HAL_GPIO_Init+0x25c>)
  22764. 800a006: 4293 cmp r3, r2
  22765. 800a008: d00d beq.n 800a026 <HAL_GPIO_Init+0x216>
  22766. 800a00a: 687b ldr r3, [r7, #4]
  22767. 800a00c: 4a18 ldr r2, [pc, #96] @ (800a070 <HAL_GPIO_Init+0x260>)
  22768. 800a00e: 4293 cmp r3, r2
  22769. 800a010: d007 beq.n 800a022 <HAL_GPIO_Init+0x212>
  22770. 800a012: 687b ldr r3, [r7, #4]
  22771. 800a014: 4a17 ldr r2, [pc, #92] @ (800a074 <HAL_GPIO_Init+0x264>)
  22772. 800a016: 4293 cmp r3, r2
  22773. 800a018: d101 bne.n 800a01e <HAL_GPIO_Init+0x20e>
  22774. 800a01a: 2309 movs r3, #9
  22775. 800a01c: e02d b.n 800a07a <HAL_GPIO_Init+0x26a>
  22776. 800a01e: 230a movs r3, #10
  22777. 800a020: e02b b.n 800a07a <HAL_GPIO_Init+0x26a>
  22778. 800a022: 2308 movs r3, #8
  22779. 800a024: e029 b.n 800a07a <HAL_GPIO_Init+0x26a>
  22780. 800a026: 2307 movs r3, #7
  22781. 800a028: e027 b.n 800a07a <HAL_GPIO_Init+0x26a>
  22782. 800a02a: 2306 movs r3, #6
  22783. 800a02c: e025 b.n 800a07a <HAL_GPIO_Init+0x26a>
  22784. 800a02e: 2305 movs r3, #5
  22785. 800a030: e023 b.n 800a07a <HAL_GPIO_Init+0x26a>
  22786. 800a032: 2304 movs r3, #4
  22787. 800a034: e021 b.n 800a07a <HAL_GPIO_Init+0x26a>
  22788. 800a036: 2303 movs r3, #3
  22789. 800a038: e01f b.n 800a07a <HAL_GPIO_Init+0x26a>
  22790. 800a03a: 2302 movs r3, #2
  22791. 800a03c: e01d b.n 800a07a <HAL_GPIO_Init+0x26a>
  22792. 800a03e: 2301 movs r3, #1
  22793. 800a040: e01b b.n 800a07a <HAL_GPIO_Init+0x26a>
  22794. 800a042: bf00 nop
  22795. 800a044: 58000080 .word 0x58000080
  22796. 800a048: 58024400 .word 0x58024400
  22797. 800a04c: 58000400 .word 0x58000400
  22798. 800a050: 58020000 .word 0x58020000
  22799. 800a054: 58020400 .word 0x58020400
  22800. 800a058: 58020800 .word 0x58020800
  22801. 800a05c: 58020c00 .word 0x58020c00
  22802. 800a060: 58021000 .word 0x58021000
  22803. 800a064: 58021400 .word 0x58021400
  22804. 800a068: 58021800 .word 0x58021800
  22805. 800a06c: 58021c00 .word 0x58021c00
  22806. 800a070: 58022000 .word 0x58022000
  22807. 800a074: 58022400 .word 0x58022400
  22808. 800a078: 2300 movs r3, #0
  22809. 800a07a: 69fa ldr r2, [r7, #28]
  22810. 800a07c: f002 0203 and.w r2, r2, #3
  22811. 800a080: 0092 lsls r2, r2, #2
  22812. 800a082: 4093 lsls r3, r2
  22813. 800a084: 69ba ldr r2, [r7, #24]
  22814. 800a086: 4313 orrs r3, r2
  22815. 800a088: 61bb str r3, [r7, #24]
  22816. SYSCFG->EXTICR[position >> 2U] = temp;
  22817. 800a08a: 4938 ldr r1, [pc, #224] @ (800a16c <HAL_GPIO_Init+0x35c>)
  22818. 800a08c: 69fb ldr r3, [r7, #28]
  22819. 800a08e: 089b lsrs r3, r3, #2
  22820. 800a090: 3302 adds r3, #2
  22821. 800a092: 69ba ldr r2, [r7, #24]
  22822. 800a094: f841 2023 str.w r2, [r1, r3, lsl #2]
  22823. /* Clear Rising Falling edge configuration */
  22824. temp = EXTI->RTSR1;
  22825. 800a098: f04f 43b0 mov.w r3, #1476395008 @ 0x58000000
  22826. 800a09c: 681b ldr r3, [r3, #0]
  22827. 800a09e: 61bb str r3, [r7, #24]
  22828. temp &= ~(iocurrent);
  22829. 800a0a0: 693b ldr r3, [r7, #16]
  22830. 800a0a2: 43db mvns r3, r3
  22831. 800a0a4: 69ba ldr r2, [r7, #24]
  22832. 800a0a6: 4013 ands r3, r2
  22833. 800a0a8: 61bb str r3, [r7, #24]
  22834. if ((GPIO_Init->Mode & TRIGGER_RISING) != 0x00U)
  22835. 800a0aa: 683b ldr r3, [r7, #0]
  22836. 800a0ac: 685b ldr r3, [r3, #4]
  22837. 800a0ae: f403 1380 and.w r3, r3, #1048576 @ 0x100000
  22838. 800a0b2: 2b00 cmp r3, #0
  22839. 800a0b4: d003 beq.n 800a0be <HAL_GPIO_Init+0x2ae>
  22840. {
  22841. temp |= iocurrent;
  22842. 800a0b6: 69ba ldr r2, [r7, #24]
  22843. 800a0b8: 693b ldr r3, [r7, #16]
  22844. 800a0ba: 4313 orrs r3, r2
  22845. 800a0bc: 61bb str r3, [r7, #24]
  22846. }
  22847. EXTI->RTSR1 = temp;
  22848. 800a0be: f04f 42b0 mov.w r2, #1476395008 @ 0x58000000
  22849. 800a0c2: 69bb ldr r3, [r7, #24]
  22850. 800a0c4: 6013 str r3, [r2, #0]
  22851. temp = EXTI->FTSR1;
  22852. 800a0c6: f04f 43b0 mov.w r3, #1476395008 @ 0x58000000
  22853. 800a0ca: 685b ldr r3, [r3, #4]
  22854. 800a0cc: 61bb str r3, [r7, #24]
  22855. temp &= ~(iocurrent);
  22856. 800a0ce: 693b ldr r3, [r7, #16]
  22857. 800a0d0: 43db mvns r3, r3
  22858. 800a0d2: 69ba ldr r2, [r7, #24]
  22859. 800a0d4: 4013 ands r3, r2
  22860. 800a0d6: 61bb str r3, [r7, #24]
  22861. if ((GPIO_Init->Mode & TRIGGER_FALLING) != 0x00U)
  22862. 800a0d8: 683b ldr r3, [r7, #0]
  22863. 800a0da: 685b ldr r3, [r3, #4]
  22864. 800a0dc: f403 1300 and.w r3, r3, #2097152 @ 0x200000
  22865. 800a0e0: 2b00 cmp r3, #0
  22866. 800a0e2: d003 beq.n 800a0ec <HAL_GPIO_Init+0x2dc>
  22867. {
  22868. temp |= iocurrent;
  22869. 800a0e4: 69ba ldr r2, [r7, #24]
  22870. 800a0e6: 693b ldr r3, [r7, #16]
  22871. 800a0e8: 4313 orrs r3, r2
  22872. 800a0ea: 61bb str r3, [r7, #24]
  22873. }
  22874. EXTI->FTSR1 = temp;
  22875. 800a0ec: f04f 42b0 mov.w r2, #1476395008 @ 0x58000000
  22876. 800a0f0: 69bb ldr r3, [r7, #24]
  22877. 800a0f2: 6053 str r3, [r2, #4]
  22878. temp = EXTI_CurrentCPU->EMR1;
  22879. 800a0f4: 697b ldr r3, [r7, #20]
  22880. 800a0f6: 685b ldr r3, [r3, #4]
  22881. 800a0f8: 61bb str r3, [r7, #24]
  22882. temp &= ~(iocurrent);
  22883. 800a0fa: 693b ldr r3, [r7, #16]
  22884. 800a0fc: 43db mvns r3, r3
  22885. 800a0fe: 69ba ldr r2, [r7, #24]
  22886. 800a100: 4013 ands r3, r2
  22887. 800a102: 61bb str r3, [r7, #24]
  22888. if ((GPIO_Init->Mode & EXTI_EVT) != 0x00U)
  22889. 800a104: 683b ldr r3, [r7, #0]
  22890. 800a106: 685b ldr r3, [r3, #4]
  22891. 800a108: f403 3300 and.w r3, r3, #131072 @ 0x20000
  22892. 800a10c: 2b00 cmp r3, #0
  22893. 800a10e: d003 beq.n 800a118 <HAL_GPIO_Init+0x308>
  22894. {
  22895. temp |= iocurrent;
  22896. 800a110: 69ba ldr r2, [r7, #24]
  22897. 800a112: 693b ldr r3, [r7, #16]
  22898. 800a114: 4313 orrs r3, r2
  22899. 800a116: 61bb str r3, [r7, #24]
  22900. }
  22901. EXTI_CurrentCPU->EMR1 = temp;
  22902. 800a118: 697b ldr r3, [r7, #20]
  22903. 800a11a: 69ba ldr r2, [r7, #24]
  22904. 800a11c: 605a str r2, [r3, #4]
  22905. /* Clear EXTI line configuration */
  22906. temp = EXTI_CurrentCPU->IMR1;
  22907. 800a11e: 697b ldr r3, [r7, #20]
  22908. 800a120: 681b ldr r3, [r3, #0]
  22909. 800a122: 61bb str r3, [r7, #24]
  22910. temp &= ~(iocurrent);
  22911. 800a124: 693b ldr r3, [r7, #16]
  22912. 800a126: 43db mvns r3, r3
  22913. 800a128: 69ba ldr r2, [r7, #24]
  22914. 800a12a: 4013 ands r3, r2
  22915. 800a12c: 61bb str r3, [r7, #24]
  22916. if ((GPIO_Init->Mode & EXTI_IT) != 0x00U)
  22917. 800a12e: 683b ldr r3, [r7, #0]
  22918. 800a130: 685b ldr r3, [r3, #4]
  22919. 800a132: f403 3380 and.w r3, r3, #65536 @ 0x10000
  22920. 800a136: 2b00 cmp r3, #0
  22921. 800a138: d003 beq.n 800a142 <HAL_GPIO_Init+0x332>
  22922. {
  22923. temp |= iocurrent;
  22924. 800a13a: 69ba ldr r2, [r7, #24]
  22925. 800a13c: 693b ldr r3, [r7, #16]
  22926. 800a13e: 4313 orrs r3, r2
  22927. 800a140: 61bb str r3, [r7, #24]
  22928. }
  22929. EXTI_CurrentCPU->IMR1 = temp;
  22930. 800a142: 697b ldr r3, [r7, #20]
  22931. 800a144: 69ba ldr r2, [r7, #24]
  22932. 800a146: 601a str r2, [r3, #0]
  22933. }
  22934. }
  22935. position++;
  22936. 800a148: 69fb ldr r3, [r7, #28]
  22937. 800a14a: 3301 adds r3, #1
  22938. 800a14c: 61fb str r3, [r7, #28]
  22939. while (((GPIO_Init->Pin) >> position) != 0x00U)
  22940. 800a14e: 683b ldr r3, [r7, #0]
  22941. 800a150: 681a ldr r2, [r3, #0]
  22942. 800a152: 69fb ldr r3, [r7, #28]
  22943. 800a154: fa22 f303 lsr.w r3, r2, r3
  22944. 800a158: 2b00 cmp r3, #0
  22945. 800a15a: f47f ae63 bne.w 8009e24 <HAL_GPIO_Init+0x14>
  22946. }
  22947. }
  22948. 800a15e: bf00 nop
  22949. 800a160: bf00 nop
  22950. 800a162: 3724 adds r7, #36 @ 0x24
  22951. 800a164: 46bd mov sp, r7
  22952. 800a166: f85d 7b04 ldr.w r7, [sp], #4
  22953. 800a16a: 4770 bx lr
  22954. 800a16c: 58000400 .word 0x58000400
  22955. 0800a170 <HAL_GPIO_ReadPin>:
  22956. * @param GPIO_Pin: specifies the port bit to read.
  22957. * This parameter can be GPIO_PIN_x where x can be (0..15).
  22958. * @retval The input port pin value.
  22959. */
  22960. GPIO_PinState HAL_GPIO_ReadPin(GPIO_TypeDef *GPIOx, uint16_t GPIO_Pin)
  22961. {
  22962. 800a170: b480 push {r7}
  22963. 800a172: b085 sub sp, #20
  22964. 800a174: af00 add r7, sp, #0
  22965. 800a176: 6078 str r0, [r7, #4]
  22966. 800a178: 460b mov r3, r1
  22967. 800a17a: 807b strh r3, [r7, #2]
  22968. GPIO_PinState bitstatus;
  22969. /* Check the parameters */
  22970. assert_param(IS_GPIO_PIN(GPIO_Pin));
  22971. if ((GPIOx->IDR & GPIO_Pin) != 0x00U)
  22972. 800a17c: 687b ldr r3, [r7, #4]
  22973. 800a17e: 691a ldr r2, [r3, #16]
  22974. 800a180: 887b ldrh r3, [r7, #2]
  22975. 800a182: 4013 ands r3, r2
  22976. 800a184: 2b00 cmp r3, #0
  22977. 800a186: d002 beq.n 800a18e <HAL_GPIO_ReadPin+0x1e>
  22978. {
  22979. bitstatus = GPIO_PIN_SET;
  22980. 800a188: 2301 movs r3, #1
  22981. 800a18a: 73fb strb r3, [r7, #15]
  22982. 800a18c: e001 b.n 800a192 <HAL_GPIO_ReadPin+0x22>
  22983. }
  22984. else
  22985. {
  22986. bitstatus = GPIO_PIN_RESET;
  22987. 800a18e: 2300 movs r3, #0
  22988. 800a190: 73fb strb r3, [r7, #15]
  22989. }
  22990. return bitstatus;
  22991. 800a192: 7bfb ldrb r3, [r7, #15]
  22992. }
  22993. 800a194: 4618 mov r0, r3
  22994. 800a196: 3714 adds r7, #20
  22995. 800a198: 46bd mov sp, r7
  22996. 800a19a: f85d 7b04 ldr.w r7, [sp], #4
  22997. 800a19e: 4770 bx lr
  22998. 0800a1a0 <HAL_GPIO_WritePin>:
  22999. * @arg GPIO_PIN_RESET: to clear the port pin
  23000. * @arg GPIO_PIN_SET: to set the port pin
  23001. * @retval None
  23002. */
  23003. void HAL_GPIO_WritePin(GPIO_TypeDef *GPIOx, uint16_t GPIO_Pin, GPIO_PinState PinState)
  23004. {
  23005. 800a1a0: b480 push {r7}
  23006. 800a1a2: b083 sub sp, #12
  23007. 800a1a4: af00 add r7, sp, #0
  23008. 800a1a6: 6078 str r0, [r7, #4]
  23009. 800a1a8: 460b mov r3, r1
  23010. 800a1aa: 807b strh r3, [r7, #2]
  23011. 800a1ac: 4613 mov r3, r2
  23012. 800a1ae: 707b strb r3, [r7, #1]
  23013. /* Check the parameters */
  23014. assert_param(IS_GPIO_PIN(GPIO_Pin));
  23015. assert_param(IS_GPIO_PIN_ACTION(PinState));
  23016. if (PinState != GPIO_PIN_RESET)
  23017. 800a1b0: 787b ldrb r3, [r7, #1]
  23018. 800a1b2: 2b00 cmp r3, #0
  23019. 800a1b4: d003 beq.n 800a1be <HAL_GPIO_WritePin+0x1e>
  23020. {
  23021. GPIOx->BSRR = GPIO_Pin;
  23022. 800a1b6: 887a ldrh r2, [r7, #2]
  23023. 800a1b8: 687b ldr r3, [r7, #4]
  23024. 800a1ba: 619a str r2, [r3, #24]
  23025. }
  23026. else
  23027. {
  23028. GPIOx->BSRR = (uint32_t)GPIO_Pin << GPIO_NUMBER;
  23029. }
  23030. }
  23031. 800a1bc: e003 b.n 800a1c6 <HAL_GPIO_WritePin+0x26>
  23032. GPIOx->BSRR = (uint32_t)GPIO_Pin << GPIO_NUMBER;
  23033. 800a1be: 887b ldrh r3, [r7, #2]
  23034. 800a1c0: 041a lsls r2, r3, #16
  23035. 800a1c2: 687b ldr r3, [r7, #4]
  23036. 800a1c4: 619a str r2, [r3, #24]
  23037. }
  23038. 800a1c6: bf00 nop
  23039. 800a1c8: 370c adds r7, #12
  23040. 800a1ca: 46bd mov sp, r7
  23041. 800a1cc: f85d 7b04 ldr.w r7, [sp], #4
  23042. 800a1d0: 4770 bx lr
  23043. ...
  23044. 0800a1d4 <HAL_PWR_ConfigPVD>:
  23045. * driver. All combination are allowed: wake up only Cortex-M7, wake up
  23046. * only Cortex-M4 or wake up Cortex-M7 and Cortex-M4.
  23047. * @retval None.
  23048. */
  23049. void HAL_PWR_ConfigPVD (PWR_PVDTypeDef *sConfigPVD)
  23050. {
  23051. 800a1d4: b480 push {r7}
  23052. 800a1d6: b083 sub sp, #12
  23053. 800a1d8: af00 add r7, sp, #0
  23054. 800a1da: 6078 str r0, [r7, #4]
  23055. /* Check the PVD configuration parameter */
  23056. if (sConfigPVD == NULL)
  23057. 800a1dc: 687b ldr r3, [r7, #4]
  23058. 800a1de: 2b00 cmp r3, #0
  23059. 800a1e0: d069 beq.n 800a2b6 <HAL_PWR_ConfigPVD+0xe2>
  23060. /* Check the parameters */
  23061. assert_param (IS_PWR_PVD_LEVEL (sConfigPVD->PVDLevel));
  23062. assert_param (IS_PWR_PVD_MODE (sConfigPVD->Mode));
  23063. /* Set PLS[7:5] bits according to PVDLevel value */
  23064. MODIFY_REG (PWR->CR1, PWR_CR1_PLS, sConfigPVD->PVDLevel);
  23065. 800a1e2: 4b38 ldr r3, [pc, #224] @ (800a2c4 <HAL_PWR_ConfigPVD+0xf0>)
  23066. 800a1e4: 681b ldr r3, [r3, #0]
  23067. 800a1e6: f023 02e0 bic.w r2, r3, #224 @ 0xe0
  23068. 800a1ea: 687b ldr r3, [r7, #4]
  23069. 800a1ec: 681b ldr r3, [r3, #0]
  23070. 800a1ee: 4935 ldr r1, [pc, #212] @ (800a2c4 <HAL_PWR_ConfigPVD+0xf0>)
  23071. 800a1f0: 4313 orrs r3, r2
  23072. 800a1f2: 600b str r3, [r1, #0]
  23073. /* Clear previous config */
  23074. #if !defined (DUAL_CORE)
  23075. __HAL_PWR_PVD_EXTI_DISABLE_EVENT ();
  23076. 800a1f4: f04f 43b0 mov.w r3, #1476395008 @ 0x58000000
  23077. 800a1f8: f8d3 3084 ldr.w r3, [r3, #132] @ 0x84
  23078. 800a1fc: f04f 42b0 mov.w r2, #1476395008 @ 0x58000000
  23079. 800a200: f423 3380 bic.w r3, r3, #65536 @ 0x10000
  23080. 800a204: f8c2 3084 str.w r3, [r2, #132] @ 0x84
  23081. __HAL_PWR_PVD_EXTI_DISABLE_IT ();
  23082. 800a208: f04f 43b0 mov.w r3, #1476395008 @ 0x58000000
  23083. 800a20c: f8d3 3080 ldr.w r3, [r3, #128] @ 0x80
  23084. 800a210: f04f 42b0 mov.w r2, #1476395008 @ 0x58000000
  23085. 800a214: f423 3380 bic.w r3, r3, #65536 @ 0x10000
  23086. 800a218: f8c2 3080 str.w r3, [r2, #128] @ 0x80
  23087. #endif /* !defined (DUAL_CORE) */
  23088. __HAL_PWR_PVD_EXTI_DISABLE_RISING_EDGE ();
  23089. 800a21c: f04f 43b0 mov.w r3, #1476395008 @ 0x58000000
  23090. 800a220: 681b ldr r3, [r3, #0]
  23091. 800a222: f04f 42b0 mov.w r2, #1476395008 @ 0x58000000
  23092. 800a226: f423 3380 bic.w r3, r3, #65536 @ 0x10000
  23093. 800a22a: 6013 str r3, [r2, #0]
  23094. __HAL_PWR_PVD_EXTI_DISABLE_FALLING_EDGE ();
  23095. 800a22c: f04f 43b0 mov.w r3, #1476395008 @ 0x58000000
  23096. 800a230: 685b ldr r3, [r3, #4]
  23097. 800a232: f04f 42b0 mov.w r2, #1476395008 @ 0x58000000
  23098. 800a236: f423 3380 bic.w r3, r3, #65536 @ 0x10000
  23099. 800a23a: 6053 str r3, [r2, #4]
  23100. #if !defined (DUAL_CORE)
  23101. /* Interrupt mode configuration */
  23102. if ((sConfigPVD->Mode & PVD_MODE_IT) == PVD_MODE_IT)
  23103. 800a23c: 687b ldr r3, [r7, #4]
  23104. 800a23e: 685b ldr r3, [r3, #4]
  23105. 800a240: f403 3380 and.w r3, r3, #65536 @ 0x10000
  23106. 800a244: 2b00 cmp r3, #0
  23107. 800a246: d009 beq.n 800a25c <HAL_PWR_ConfigPVD+0x88>
  23108. {
  23109. __HAL_PWR_PVD_EXTI_ENABLE_IT ();
  23110. 800a248: f04f 43b0 mov.w r3, #1476395008 @ 0x58000000
  23111. 800a24c: f8d3 3080 ldr.w r3, [r3, #128] @ 0x80
  23112. 800a250: f04f 42b0 mov.w r2, #1476395008 @ 0x58000000
  23113. 800a254: f443 3380 orr.w r3, r3, #65536 @ 0x10000
  23114. 800a258: f8c2 3080 str.w r3, [r2, #128] @ 0x80
  23115. }
  23116. /* Event mode configuration */
  23117. if ((sConfigPVD->Mode & PVD_MODE_EVT) == PVD_MODE_EVT)
  23118. 800a25c: 687b ldr r3, [r7, #4]
  23119. 800a25e: 685b ldr r3, [r3, #4]
  23120. 800a260: f403 3300 and.w r3, r3, #131072 @ 0x20000
  23121. 800a264: 2b00 cmp r3, #0
  23122. 800a266: d009 beq.n 800a27c <HAL_PWR_ConfigPVD+0xa8>
  23123. {
  23124. __HAL_PWR_PVD_EXTI_ENABLE_EVENT ();
  23125. 800a268: f04f 43b0 mov.w r3, #1476395008 @ 0x58000000
  23126. 800a26c: f8d3 3084 ldr.w r3, [r3, #132] @ 0x84
  23127. 800a270: f04f 42b0 mov.w r2, #1476395008 @ 0x58000000
  23128. 800a274: f443 3380 orr.w r3, r3, #65536 @ 0x10000
  23129. 800a278: f8c2 3084 str.w r3, [r2, #132] @ 0x84
  23130. }
  23131. #endif /* !defined (DUAL_CORE) */
  23132. /* Rising edge configuration */
  23133. if ((sConfigPVD->Mode & PVD_RISING_EDGE) == PVD_RISING_EDGE)
  23134. 800a27c: 687b ldr r3, [r7, #4]
  23135. 800a27e: 685b ldr r3, [r3, #4]
  23136. 800a280: f003 0301 and.w r3, r3, #1
  23137. 800a284: 2b00 cmp r3, #0
  23138. 800a286: d007 beq.n 800a298 <HAL_PWR_ConfigPVD+0xc4>
  23139. {
  23140. __HAL_PWR_PVD_EXTI_ENABLE_RISING_EDGE ();
  23141. 800a288: f04f 43b0 mov.w r3, #1476395008 @ 0x58000000
  23142. 800a28c: 681b ldr r3, [r3, #0]
  23143. 800a28e: f04f 42b0 mov.w r2, #1476395008 @ 0x58000000
  23144. 800a292: f443 3380 orr.w r3, r3, #65536 @ 0x10000
  23145. 800a296: 6013 str r3, [r2, #0]
  23146. }
  23147. /* Falling edge configuration */
  23148. if ((sConfigPVD->Mode & PVD_FALLING_EDGE) == PVD_FALLING_EDGE)
  23149. 800a298: 687b ldr r3, [r7, #4]
  23150. 800a29a: 685b ldr r3, [r3, #4]
  23151. 800a29c: f003 0302 and.w r3, r3, #2
  23152. 800a2a0: 2b00 cmp r3, #0
  23153. 800a2a2: d009 beq.n 800a2b8 <HAL_PWR_ConfigPVD+0xe4>
  23154. {
  23155. __HAL_PWR_PVD_EXTI_ENABLE_FALLING_EDGE ();
  23156. 800a2a4: f04f 43b0 mov.w r3, #1476395008 @ 0x58000000
  23157. 800a2a8: 685b ldr r3, [r3, #4]
  23158. 800a2aa: f04f 42b0 mov.w r2, #1476395008 @ 0x58000000
  23159. 800a2ae: f443 3380 orr.w r3, r3, #65536 @ 0x10000
  23160. 800a2b2: 6053 str r3, [r2, #4]
  23161. 800a2b4: e000 b.n 800a2b8 <HAL_PWR_ConfigPVD+0xe4>
  23162. return;
  23163. 800a2b6: bf00 nop
  23164. }
  23165. }
  23166. 800a2b8: 370c adds r7, #12
  23167. 800a2ba: 46bd mov sp, r7
  23168. 800a2bc: f85d 7b04 ldr.w r7, [sp], #4
  23169. 800a2c0: 4770 bx lr
  23170. 800a2c2: bf00 nop
  23171. 800a2c4: 58024800 .word 0x58024800
  23172. 0800a2c8 <HAL_PWR_EnablePVD>:
  23173. /**
  23174. * @brief Enable the Programmable Voltage Detector (PVD).
  23175. * @retval None.
  23176. */
  23177. void HAL_PWR_EnablePVD (void)
  23178. {
  23179. 800a2c8: b480 push {r7}
  23180. 800a2ca: af00 add r7, sp, #0
  23181. /* Enable the power voltage detector */
  23182. SET_BIT (PWR->CR1, PWR_CR1_PVDEN);
  23183. 800a2cc: 4b05 ldr r3, [pc, #20] @ (800a2e4 <HAL_PWR_EnablePVD+0x1c>)
  23184. 800a2ce: 681b ldr r3, [r3, #0]
  23185. 800a2d0: 4a04 ldr r2, [pc, #16] @ (800a2e4 <HAL_PWR_EnablePVD+0x1c>)
  23186. 800a2d2: f043 0310 orr.w r3, r3, #16
  23187. 800a2d6: 6013 str r3, [r2, #0]
  23188. }
  23189. 800a2d8: bf00 nop
  23190. 800a2da: 46bd mov sp, r7
  23191. 800a2dc: f85d 7b04 ldr.w r7, [sp], #4
  23192. 800a2e0: 4770 bx lr
  23193. 800a2e2: bf00 nop
  23194. 800a2e4: 58024800 .word 0x58024800
  23195. 0800a2e8 <HAL_PWREx_ConfigSupply>:
  23196. * PWR_SMPS_2V5_SUPPLIES_EXT are used only for lines that supports SMPS
  23197. * regulator.
  23198. * @retval HAL status.
  23199. */
  23200. HAL_StatusTypeDef HAL_PWREx_ConfigSupply (uint32_t SupplySource)
  23201. {
  23202. 800a2e8: b580 push {r7, lr}
  23203. 800a2ea: b084 sub sp, #16
  23204. 800a2ec: af00 add r7, sp, #0
  23205. 800a2ee: 6078 str r0, [r7, #4]
  23206. /* Check the parameters */
  23207. assert_param (IS_PWR_SUPPLY (SupplySource));
  23208. /* Check if supply source was configured */
  23209. #if defined (PWR_FLAG_SCUEN)
  23210. if (__HAL_PWR_GET_FLAG (PWR_FLAG_SCUEN) == 0U)
  23211. 800a2f0: 4b19 ldr r3, [pc, #100] @ (800a358 <HAL_PWREx_ConfigSupply+0x70>)
  23212. 800a2f2: 68db ldr r3, [r3, #12]
  23213. 800a2f4: f003 0304 and.w r3, r3, #4
  23214. 800a2f8: 2b04 cmp r3, #4
  23215. 800a2fa: d00a beq.n 800a312 <HAL_PWREx_ConfigSupply+0x2a>
  23216. #else
  23217. if ((PWR->CR3 & (PWR_CR3_SMPSEN | PWR_CR3_LDOEN | PWR_CR3_BYPASS)) != (PWR_CR3_SMPSEN | PWR_CR3_LDOEN))
  23218. #endif /* defined (PWR_FLAG_SCUEN) */
  23219. {
  23220. /* Check supply configuration */
  23221. if ((PWR->CR3 & PWR_SUPPLY_CONFIG_MASK) != SupplySource)
  23222. 800a2fc: 4b16 ldr r3, [pc, #88] @ (800a358 <HAL_PWREx_ConfigSupply+0x70>)
  23223. 800a2fe: 68db ldr r3, [r3, #12]
  23224. 800a300: f003 0307 and.w r3, r3, #7
  23225. 800a304: 687a ldr r2, [r7, #4]
  23226. 800a306: 429a cmp r2, r3
  23227. 800a308: d001 beq.n 800a30e <HAL_PWREx_ConfigSupply+0x26>
  23228. {
  23229. /* Supply configuration update locked, can't apply a new supply config */
  23230. return HAL_ERROR;
  23231. 800a30a: 2301 movs r3, #1
  23232. 800a30c: e01f b.n 800a34e <HAL_PWREx_ConfigSupply+0x66>
  23233. else
  23234. {
  23235. /* Supply configuration update locked, but new supply configuration
  23236. matches with old supply configuration : nothing to do
  23237. */
  23238. return HAL_OK;
  23239. 800a30e: 2300 movs r3, #0
  23240. 800a310: e01d b.n 800a34e <HAL_PWREx_ConfigSupply+0x66>
  23241. }
  23242. }
  23243. /* Set the power supply configuration */
  23244. MODIFY_REG (PWR->CR3, PWR_SUPPLY_CONFIG_MASK, SupplySource);
  23245. 800a312: 4b11 ldr r3, [pc, #68] @ (800a358 <HAL_PWREx_ConfigSupply+0x70>)
  23246. 800a314: 68db ldr r3, [r3, #12]
  23247. 800a316: f023 0207 bic.w r2, r3, #7
  23248. 800a31a: 490f ldr r1, [pc, #60] @ (800a358 <HAL_PWREx_ConfigSupply+0x70>)
  23249. 800a31c: 687b ldr r3, [r7, #4]
  23250. 800a31e: 4313 orrs r3, r2
  23251. 800a320: 60cb str r3, [r1, #12]
  23252. /* Get tick */
  23253. tickstart = HAL_GetTick ();
  23254. 800a322: f7fb fa45 bl 80057b0 <HAL_GetTick>
  23255. 800a326: 60f8 str r0, [r7, #12]
  23256. /* Wait till voltage level flag is set */
  23257. while (__HAL_PWR_GET_FLAG (PWR_FLAG_ACTVOSRDY) == 0U)
  23258. 800a328: e009 b.n 800a33e <HAL_PWREx_ConfigSupply+0x56>
  23259. {
  23260. if ((HAL_GetTick () - tickstart) > PWR_FLAG_SETTING_DELAY)
  23261. 800a32a: f7fb fa41 bl 80057b0 <HAL_GetTick>
  23262. 800a32e: 4602 mov r2, r0
  23263. 800a330: 68fb ldr r3, [r7, #12]
  23264. 800a332: 1ad3 subs r3, r2, r3
  23265. 800a334: f5b3 7f7a cmp.w r3, #1000 @ 0x3e8
  23266. 800a338: d901 bls.n 800a33e <HAL_PWREx_ConfigSupply+0x56>
  23267. {
  23268. return HAL_ERROR;
  23269. 800a33a: 2301 movs r3, #1
  23270. 800a33c: e007 b.n 800a34e <HAL_PWREx_ConfigSupply+0x66>
  23271. while (__HAL_PWR_GET_FLAG (PWR_FLAG_ACTVOSRDY) == 0U)
  23272. 800a33e: 4b06 ldr r3, [pc, #24] @ (800a358 <HAL_PWREx_ConfigSupply+0x70>)
  23273. 800a340: 685b ldr r3, [r3, #4]
  23274. 800a342: f403 5300 and.w r3, r3, #8192 @ 0x2000
  23275. 800a346: f5b3 5f00 cmp.w r3, #8192 @ 0x2000
  23276. 800a34a: d1ee bne.n 800a32a <HAL_PWREx_ConfigSupply+0x42>
  23277. }
  23278. }
  23279. }
  23280. #endif /* defined (SMPS) */
  23281. return HAL_OK;
  23282. 800a34c: 2300 movs r3, #0
  23283. }
  23284. 800a34e: 4618 mov r0, r3
  23285. 800a350: 3710 adds r7, #16
  23286. 800a352: 46bd mov sp, r7
  23287. 800a354: bd80 pop {r7, pc}
  23288. 800a356: bf00 nop
  23289. 800a358: 58024800 .word 0x58024800
  23290. 0800a35c <HAL_PWREx_ConfigAVD>:
  23291. * driver. All combination are allowed: wake up only Cortex-M7, wake up
  23292. * only Cortex-M4 and wake up Cortex-M7 and Cortex-M4.
  23293. * @retval None.
  23294. */
  23295. void HAL_PWREx_ConfigAVD (PWREx_AVDTypeDef *sConfigAVD)
  23296. {
  23297. 800a35c: b480 push {r7}
  23298. 800a35e: b083 sub sp, #12
  23299. 800a360: af00 add r7, sp, #0
  23300. 800a362: 6078 str r0, [r7, #4]
  23301. /* Check the parameters */
  23302. assert_param (IS_PWR_AVD_LEVEL (sConfigAVD->AVDLevel));
  23303. assert_param (IS_PWR_AVD_MODE (sConfigAVD->Mode));
  23304. /* Set the ALS[18:17] bits according to AVDLevel value */
  23305. MODIFY_REG (PWR->CR1, PWR_CR1_ALS, sConfigAVD->AVDLevel);
  23306. 800a364: 4b37 ldr r3, [pc, #220] @ (800a444 <HAL_PWREx_ConfigAVD+0xe8>)
  23307. 800a366: 681b ldr r3, [r3, #0]
  23308. 800a368: f423 22c0 bic.w r2, r3, #393216 @ 0x60000
  23309. 800a36c: 687b ldr r3, [r7, #4]
  23310. 800a36e: 681b ldr r3, [r3, #0]
  23311. 800a370: 4934 ldr r1, [pc, #208] @ (800a444 <HAL_PWREx_ConfigAVD+0xe8>)
  23312. 800a372: 4313 orrs r3, r2
  23313. 800a374: 600b str r3, [r1, #0]
  23314. /* Clear any previous config */
  23315. #if !defined (DUAL_CORE)
  23316. __HAL_PWR_AVD_EXTI_DISABLE_EVENT ();
  23317. 800a376: f04f 43b0 mov.w r3, #1476395008 @ 0x58000000
  23318. 800a37a: f8d3 3084 ldr.w r3, [r3, #132] @ 0x84
  23319. 800a37e: f04f 42b0 mov.w r2, #1476395008 @ 0x58000000
  23320. 800a382: f423 3380 bic.w r3, r3, #65536 @ 0x10000
  23321. 800a386: f8c2 3084 str.w r3, [r2, #132] @ 0x84
  23322. __HAL_PWR_AVD_EXTI_DISABLE_IT ();
  23323. 800a38a: f04f 43b0 mov.w r3, #1476395008 @ 0x58000000
  23324. 800a38e: f8d3 3080 ldr.w r3, [r3, #128] @ 0x80
  23325. 800a392: f04f 42b0 mov.w r2, #1476395008 @ 0x58000000
  23326. 800a396: f423 3380 bic.w r3, r3, #65536 @ 0x10000
  23327. 800a39a: f8c2 3080 str.w r3, [r2, #128] @ 0x80
  23328. #endif /* !defined (DUAL_CORE) */
  23329. __HAL_PWR_AVD_EXTI_DISABLE_RISING_EDGE ();
  23330. 800a39e: f04f 43b0 mov.w r3, #1476395008 @ 0x58000000
  23331. 800a3a2: 681b ldr r3, [r3, #0]
  23332. 800a3a4: f04f 42b0 mov.w r2, #1476395008 @ 0x58000000
  23333. 800a3a8: f423 3380 bic.w r3, r3, #65536 @ 0x10000
  23334. 800a3ac: 6013 str r3, [r2, #0]
  23335. __HAL_PWR_AVD_EXTI_DISABLE_FALLING_EDGE ();
  23336. 800a3ae: f04f 43b0 mov.w r3, #1476395008 @ 0x58000000
  23337. 800a3b2: 685b ldr r3, [r3, #4]
  23338. 800a3b4: f04f 42b0 mov.w r2, #1476395008 @ 0x58000000
  23339. 800a3b8: f423 3380 bic.w r3, r3, #65536 @ 0x10000
  23340. 800a3bc: 6053 str r3, [r2, #4]
  23341. #if !defined (DUAL_CORE)
  23342. /* Configure the interrupt mode */
  23343. if ((sConfigAVD->Mode & AVD_MODE_IT) == AVD_MODE_IT)
  23344. 800a3be: 687b ldr r3, [r7, #4]
  23345. 800a3c0: 685b ldr r3, [r3, #4]
  23346. 800a3c2: f403 3380 and.w r3, r3, #65536 @ 0x10000
  23347. 800a3c6: 2b00 cmp r3, #0
  23348. 800a3c8: d009 beq.n 800a3de <HAL_PWREx_ConfigAVD+0x82>
  23349. {
  23350. __HAL_PWR_AVD_EXTI_ENABLE_IT ();
  23351. 800a3ca: f04f 43b0 mov.w r3, #1476395008 @ 0x58000000
  23352. 800a3ce: f8d3 3080 ldr.w r3, [r3, #128] @ 0x80
  23353. 800a3d2: f04f 42b0 mov.w r2, #1476395008 @ 0x58000000
  23354. 800a3d6: f443 3380 orr.w r3, r3, #65536 @ 0x10000
  23355. 800a3da: f8c2 3080 str.w r3, [r2, #128] @ 0x80
  23356. }
  23357. /* Configure the event mode */
  23358. if ((sConfigAVD->Mode & AVD_MODE_EVT) == AVD_MODE_EVT)
  23359. 800a3de: 687b ldr r3, [r7, #4]
  23360. 800a3e0: 685b ldr r3, [r3, #4]
  23361. 800a3e2: f403 3300 and.w r3, r3, #131072 @ 0x20000
  23362. 800a3e6: 2b00 cmp r3, #0
  23363. 800a3e8: d009 beq.n 800a3fe <HAL_PWREx_ConfigAVD+0xa2>
  23364. {
  23365. __HAL_PWR_AVD_EXTI_ENABLE_EVENT ();
  23366. 800a3ea: f04f 43b0 mov.w r3, #1476395008 @ 0x58000000
  23367. 800a3ee: f8d3 3084 ldr.w r3, [r3, #132] @ 0x84
  23368. 800a3f2: f04f 42b0 mov.w r2, #1476395008 @ 0x58000000
  23369. 800a3f6: f443 3380 orr.w r3, r3, #65536 @ 0x10000
  23370. 800a3fa: f8c2 3084 str.w r3, [r2, #132] @ 0x84
  23371. }
  23372. #endif /* !defined (DUAL_CORE) */
  23373. /* Rising edge configuration */
  23374. if ((sConfigAVD->Mode & AVD_RISING_EDGE) == AVD_RISING_EDGE)
  23375. 800a3fe: 687b ldr r3, [r7, #4]
  23376. 800a400: 685b ldr r3, [r3, #4]
  23377. 800a402: f003 0301 and.w r3, r3, #1
  23378. 800a406: 2b00 cmp r3, #0
  23379. 800a408: d007 beq.n 800a41a <HAL_PWREx_ConfigAVD+0xbe>
  23380. {
  23381. __HAL_PWR_AVD_EXTI_ENABLE_RISING_EDGE ();
  23382. 800a40a: f04f 43b0 mov.w r3, #1476395008 @ 0x58000000
  23383. 800a40e: 681b ldr r3, [r3, #0]
  23384. 800a410: f04f 42b0 mov.w r2, #1476395008 @ 0x58000000
  23385. 800a414: f443 3380 orr.w r3, r3, #65536 @ 0x10000
  23386. 800a418: 6013 str r3, [r2, #0]
  23387. }
  23388. /* Falling edge configuration */
  23389. if ((sConfigAVD->Mode & AVD_FALLING_EDGE) == AVD_FALLING_EDGE)
  23390. 800a41a: 687b ldr r3, [r7, #4]
  23391. 800a41c: 685b ldr r3, [r3, #4]
  23392. 800a41e: f003 0302 and.w r3, r3, #2
  23393. 800a422: 2b00 cmp r3, #0
  23394. 800a424: d007 beq.n 800a436 <HAL_PWREx_ConfigAVD+0xda>
  23395. {
  23396. __HAL_PWR_AVD_EXTI_ENABLE_FALLING_EDGE ();
  23397. 800a426: f04f 43b0 mov.w r3, #1476395008 @ 0x58000000
  23398. 800a42a: 685b ldr r3, [r3, #4]
  23399. 800a42c: f04f 42b0 mov.w r2, #1476395008 @ 0x58000000
  23400. 800a430: f443 3380 orr.w r3, r3, #65536 @ 0x10000
  23401. 800a434: 6053 str r3, [r2, #4]
  23402. }
  23403. }
  23404. 800a436: bf00 nop
  23405. 800a438: 370c adds r7, #12
  23406. 800a43a: 46bd mov sp, r7
  23407. 800a43c: f85d 7b04 ldr.w r7, [sp], #4
  23408. 800a440: 4770 bx lr
  23409. 800a442: bf00 nop
  23410. 800a444: 58024800 .word 0x58024800
  23411. 0800a448 <HAL_PWREx_EnableAVD>:
  23412. /**
  23413. * @brief Enable the Analog Voltage Detector (AVD).
  23414. * @retval None.
  23415. */
  23416. void HAL_PWREx_EnableAVD (void)
  23417. {
  23418. 800a448: b480 push {r7}
  23419. 800a44a: af00 add r7, sp, #0
  23420. /* Enable the Analog Voltage Detector */
  23421. SET_BIT (PWR->CR1, PWR_CR1_AVDEN);
  23422. 800a44c: 4b05 ldr r3, [pc, #20] @ (800a464 <HAL_PWREx_EnableAVD+0x1c>)
  23423. 800a44e: 681b ldr r3, [r3, #0]
  23424. 800a450: 4a04 ldr r2, [pc, #16] @ (800a464 <HAL_PWREx_EnableAVD+0x1c>)
  23425. 800a452: f443 3380 orr.w r3, r3, #65536 @ 0x10000
  23426. 800a456: 6013 str r3, [r2, #0]
  23427. }
  23428. 800a458: bf00 nop
  23429. 800a45a: 46bd mov sp, r7
  23430. 800a45c: f85d 7b04 ldr.w r7, [sp], #4
  23431. 800a460: 4770 bx lr
  23432. 800a462: bf00 nop
  23433. 800a464: 58024800 .word 0x58024800
  23434. 0800a468 <HAL_RCC_OscConfig>:
  23435. * supported by this function. User should request a transition to HSE Off
  23436. * first and then HSE On or HSE Bypass.
  23437. * @retval HAL status
  23438. */
  23439. __weak HAL_StatusTypeDef HAL_RCC_OscConfig(RCC_OscInitTypeDef *RCC_OscInitStruct)
  23440. {
  23441. 800a468: b580 push {r7, lr}
  23442. 800a46a: b08c sub sp, #48 @ 0x30
  23443. 800a46c: af00 add r7, sp, #0
  23444. 800a46e: 6078 str r0, [r7, #4]
  23445. uint32_t tickstart;
  23446. uint32_t temp1_pllckcfg, temp2_pllckcfg;
  23447. /* Check Null pointer */
  23448. if (RCC_OscInitStruct == NULL)
  23449. 800a470: 687b ldr r3, [r7, #4]
  23450. 800a472: 2b00 cmp r3, #0
  23451. 800a474: d102 bne.n 800a47c <HAL_RCC_OscConfig+0x14>
  23452. {
  23453. return HAL_ERROR;
  23454. 800a476: 2301 movs r3, #1
  23455. 800a478: f000 bc48 b.w 800ad0c <HAL_RCC_OscConfig+0x8a4>
  23456. }
  23457. /* Check the parameters */
  23458. assert_param(IS_RCC_OSCILLATORTYPE(RCC_OscInitStruct->OscillatorType));
  23459. /*------------------------------- HSE Configuration ------------------------*/
  23460. if (((RCC_OscInitStruct->OscillatorType) & RCC_OSCILLATORTYPE_HSE) == RCC_OSCILLATORTYPE_HSE)
  23461. 800a47c: 687b ldr r3, [r7, #4]
  23462. 800a47e: 681b ldr r3, [r3, #0]
  23463. 800a480: f003 0301 and.w r3, r3, #1
  23464. 800a484: 2b00 cmp r3, #0
  23465. 800a486: f000 8088 beq.w 800a59a <HAL_RCC_OscConfig+0x132>
  23466. {
  23467. /* Check the parameters */
  23468. assert_param(IS_RCC_HSE(RCC_OscInitStruct->HSEState));
  23469. const uint32_t temp_sysclksrc = __HAL_RCC_GET_SYSCLK_SOURCE();
  23470. 800a48a: 4b99 ldr r3, [pc, #612] @ (800a6f0 <HAL_RCC_OscConfig+0x288>)
  23471. 800a48c: 691b ldr r3, [r3, #16]
  23472. 800a48e: f003 0338 and.w r3, r3, #56 @ 0x38
  23473. 800a492: 62fb str r3, [r7, #44] @ 0x2c
  23474. const uint32_t temp_pllckselr = RCC->PLLCKSELR;
  23475. 800a494: 4b96 ldr r3, [pc, #600] @ (800a6f0 <HAL_RCC_OscConfig+0x288>)
  23476. 800a496: 6a9b ldr r3, [r3, #40] @ 0x28
  23477. 800a498: 62bb str r3, [r7, #40] @ 0x28
  23478. /* When the HSE is used as system clock or clock source for PLL in these cases HSE will not disabled */
  23479. if ((temp_sysclksrc == RCC_CFGR_SWS_HSE) || ((temp_sysclksrc == RCC_CFGR_SWS_PLL1) && ((temp_pllckselr & RCC_PLLCKSELR_PLLSRC) == RCC_PLLCKSELR_PLLSRC_HSE)))
  23480. 800a49a: 6afb ldr r3, [r7, #44] @ 0x2c
  23481. 800a49c: 2b10 cmp r3, #16
  23482. 800a49e: d007 beq.n 800a4b0 <HAL_RCC_OscConfig+0x48>
  23483. 800a4a0: 6afb ldr r3, [r7, #44] @ 0x2c
  23484. 800a4a2: 2b18 cmp r3, #24
  23485. 800a4a4: d111 bne.n 800a4ca <HAL_RCC_OscConfig+0x62>
  23486. 800a4a6: 6abb ldr r3, [r7, #40] @ 0x28
  23487. 800a4a8: f003 0303 and.w r3, r3, #3
  23488. 800a4ac: 2b02 cmp r3, #2
  23489. 800a4ae: d10c bne.n 800a4ca <HAL_RCC_OscConfig+0x62>
  23490. {
  23491. if ((__HAL_RCC_GET_FLAG(RCC_FLAG_HSERDY) != 0U) && (RCC_OscInitStruct->HSEState == RCC_HSE_OFF))
  23492. 800a4b0: 4b8f ldr r3, [pc, #572] @ (800a6f0 <HAL_RCC_OscConfig+0x288>)
  23493. 800a4b2: 681b ldr r3, [r3, #0]
  23494. 800a4b4: f403 3300 and.w r3, r3, #131072 @ 0x20000
  23495. 800a4b8: 2b00 cmp r3, #0
  23496. 800a4ba: d06d beq.n 800a598 <HAL_RCC_OscConfig+0x130>
  23497. 800a4bc: 687b ldr r3, [r7, #4]
  23498. 800a4be: 685b ldr r3, [r3, #4]
  23499. 800a4c0: 2b00 cmp r3, #0
  23500. 800a4c2: d169 bne.n 800a598 <HAL_RCC_OscConfig+0x130>
  23501. {
  23502. return HAL_ERROR;
  23503. 800a4c4: 2301 movs r3, #1
  23504. 800a4c6: f000 bc21 b.w 800ad0c <HAL_RCC_OscConfig+0x8a4>
  23505. }
  23506. }
  23507. else
  23508. {
  23509. /* Set the new HSE configuration ---------------------------------------*/
  23510. __HAL_RCC_HSE_CONFIG(RCC_OscInitStruct->HSEState);
  23511. 800a4ca: 687b ldr r3, [r7, #4]
  23512. 800a4cc: 685b ldr r3, [r3, #4]
  23513. 800a4ce: f5b3 3f80 cmp.w r3, #65536 @ 0x10000
  23514. 800a4d2: d106 bne.n 800a4e2 <HAL_RCC_OscConfig+0x7a>
  23515. 800a4d4: 4b86 ldr r3, [pc, #536] @ (800a6f0 <HAL_RCC_OscConfig+0x288>)
  23516. 800a4d6: 681b ldr r3, [r3, #0]
  23517. 800a4d8: 4a85 ldr r2, [pc, #532] @ (800a6f0 <HAL_RCC_OscConfig+0x288>)
  23518. 800a4da: f443 3380 orr.w r3, r3, #65536 @ 0x10000
  23519. 800a4de: 6013 str r3, [r2, #0]
  23520. 800a4e0: e02e b.n 800a540 <HAL_RCC_OscConfig+0xd8>
  23521. 800a4e2: 687b ldr r3, [r7, #4]
  23522. 800a4e4: 685b ldr r3, [r3, #4]
  23523. 800a4e6: 2b00 cmp r3, #0
  23524. 800a4e8: d10c bne.n 800a504 <HAL_RCC_OscConfig+0x9c>
  23525. 800a4ea: 4b81 ldr r3, [pc, #516] @ (800a6f0 <HAL_RCC_OscConfig+0x288>)
  23526. 800a4ec: 681b ldr r3, [r3, #0]
  23527. 800a4ee: 4a80 ldr r2, [pc, #512] @ (800a6f0 <HAL_RCC_OscConfig+0x288>)
  23528. 800a4f0: f423 3380 bic.w r3, r3, #65536 @ 0x10000
  23529. 800a4f4: 6013 str r3, [r2, #0]
  23530. 800a4f6: 4b7e ldr r3, [pc, #504] @ (800a6f0 <HAL_RCC_OscConfig+0x288>)
  23531. 800a4f8: 681b ldr r3, [r3, #0]
  23532. 800a4fa: 4a7d ldr r2, [pc, #500] @ (800a6f0 <HAL_RCC_OscConfig+0x288>)
  23533. 800a4fc: f423 2380 bic.w r3, r3, #262144 @ 0x40000
  23534. 800a500: 6013 str r3, [r2, #0]
  23535. 800a502: e01d b.n 800a540 <HAL_RCC_OscConfig+0xd8>
  23536. 800a504: 687b ldr r3, [r7, #4]
  23537. 800a506: 685b ldr r3, [r3, #4]
  23538. 800a508: f5b3 2fa0 cmp.w r3, #327680 @ 0x50000
  23539. 800a50c: d10c bne.n 800a528 <HAL_RCC_OscConfig+0xc0>
  23540. 800a50e: 4b78 ldr r3, [pc, #480] @ (800a6f0 <HAL_RCC_OscConfig+0x288>)
  23541. 800a510: 681b ldr r3, [r3, #0]
  23542. 800a512: 4a77 ldr r2, [pc, #476] @ (800a6f0 <HAL_RCC_OscConfig+0x288>)
  23543. 800a514: f443 2380 orr.w r3, r3, #262144 @ 0x40000
  23544. 800a518: 6013 str r3, [r2, #0]
  23545. 800a51a: 4b75 ldr r3, [pc, #468] @ (800a6f0 <HAL_RCC_OscConfig+0x288>)
  23546. 800a51c: 681b ldr r3, [r3, #0]
  23547. 800a51e: 4a74 ldr r2, [pc, #464] @ (800a6f0 <HAL_RCC_OscConfig+0x288>)
  23548. 800a520: f443 3380 orr.w r3, r3, #65536 @ 0x10000
  23549. 800a524: 6013 str r3, [r2, #0]
  23550. 800a526: e00b b.n 800a540 <HAL_RCC_OscConfig+0xd8>
  23551. 800a528: 4b71 ldr r3, [pc, #452] @ (800a6f0 <HAL_RCC_OscConfig+0x288>)
  23552. 800a52a: 681b ldr r3, [r3, #0]
  23553. 800a52c: 4a70 ldr r2, [pc, #448] @ (800a6f0 <HAL_RCC_OscConfig+0x288>)
  23554. 800a52e: f423 3380 bic.w r3, r3, #65536 @ 0x10000
  23555. 800a532: 6013 str r3, [r2, #0]
  23556. 800a534: 4b6e ldr r3, [pc, #440] @ (800a6f0 <HAL_RCC_OscConfig+0x288>)
  23557. 800a536: 681b ldr r3, [r3, #0]
  23558. 800a538: 4a6d ldr r2, [pc, #436] @ (800a6f0 <HAL_RCC_OscConfig+0x288>)
  23559. 800a53a: f423 2380 bic.w r3, r3, #262144 @ 0x40000
  23560. 800a53e: 6013 str r3, [r2, #0]
  23561. /* Check the HSE State */
  23562. if (RCC_OscInitStruct->HSEState != RCC_HSE_OFF)
  23563. 800a540: 687b ldr r3, [r7, #4]
  23564. 800a542: 685b ldr r3, [r3, #4]
  23565. 800a544: 2b00 cmp r3, #0
  23566. 800a546: d013 beq.n 800a570 <HAL_RCC_OscConfig+0x108>
  23567. {
  23568. /* Get Start Tick*/
  23569. tickstart = HAL_GetTick();
  23570. 800a548: f7fb f932 bl 80057b0 <HAL_GetTick>
  23571. 800a54c: 6278 str r0, [r7, #36] @ 0x24
  23572. /* Wait till HSE is ready */
  23573. while (__HAL_RCC_GET_FLAG(RCC_FLAG_HSERDY) == 0U)
  23574. 800a54e: e008 b.n 800a562 <HAL_RCC_OscConfig+0xfa>
  23575. {
  23576. if ((uint32_t)(HAL_GetTick() - tickstart) > HSE_TIMEOUT_VALUE)
  23577. 800a550: f7fb f92e bl 80057b0 <HAL_GetTick>
  23578. 800a554: 4602 mov r2, r0
  23579. 800a556: 6a7b ldr r3, [r7, #36] @ 0x24
  23580. 800a558: 1ad3 subs r3, r2, r3
  23581. 800a55a: 2b64 cmp r3, #100 @ 0x64
  23582. 800a55c: d901 bls.n 800a562 <HAL_RCC_OscConfig+0xfa>
  23583. {
  23584. return HAL_TIMEOUT;
  23585. 800a55e: 2303 movs r3, #3
  23586. 800a560: e3d4 b.n 800ad0c <HAL_RCC_OscConfig+0x8a4>
  23587. while (__HAL_RCC_GET_FLAG(RCC_FLAG_HSERDY) == 0U)
  23588. 800a562: 4b63 ldr r3, [pc, #396] @ (800a6f0 <HAL_RCC_OscConfig+0x288>)
  23589. 800a564: 681b ldr r3, [r3, #0]
  23590. 800a566: f403 3300 and.w r3, r3, #131072 @ 0x20000
  23591. 800a56a: 2b00 cmp r3, #0
  23592. 800a56c: d0f0 beq.n 800a550 <HAL_RCC_OscConfig+0xe8>
  23593. 800a56e: e014 b.n 800a59a <HAL_RCC_OscConfig+0x132>
  23594. }
  23595. }
  23596. else
  23597. {
  23598. /* Get Start Tick*/
  23599. tickstart = HAL_GetTick();
  23600. 800a570: f7fb f91e bl 80057b0 <HAL_GetTick>
  23601. 800a574: 6278 str r0, [r7, #36] @ 0x24
  23602. /* Wait till HSE is disabled */
  23603. while (__HAL_RCC_GET_FLAG(RCC_FLAG_HSERDY) != 0U)
  23604. 800a576: e008 b.n 800a58a <HAL_RCC_OscConfig+0x122>
  23605. {
  23606. if ((uint32_t)(HAL_GetTick() - tickstart) > HSE_TIMEOUT_VALUE)
  23607. 800a578: f7fb f91a bl 80057b0 <HAL_GetTick>
  23608. 800a57c: 4602 mov r2, r0
  23609. 800a57e: 6a7b ldr r3, [r7, #36] @ 0x24
  23610. 800a580: 1ad3 subs r3, r2, r3
  23611. 800a582: 2b64 cmp r3, #100 @ 0x64
  23612. 800a584: d901 bls.n 800a58a <HAL_RCC_OscConfig+0x122>
  23613. {
  23614. return HAL_TIMEOUT;
  23615. 800a586: 2303 movs r3, #3
  23616. 800a588: e3c0 b.n 800ad0c <HAL_RCC_OscConfig+0x8a4>
  23617. while (__HAL_RCC_GET_FLAG(RCC_FLAG_HSERDY) != 0U)
  23618. 800a58a: 4b59 ldr r3, [pc, #356] @ (800a6f0 <HAL_RCC_OscConfig+0x288>)
  23619. 800a58c: 681b ldr r3, [r3, #0]
  23620. 800a58e: f403 3300 and.w r3, r3, #131072 @ 0x20000
  23621. 800a592: 2b00 cmp r3, #0
  23622. 800a594: d1f0 bne.n 800a578 <HAL_RCC_OscConfig+0x110>
  23623. 800a596: e000 b.n 800a59a <HAL_RCC_OscConfig+0x132>
  23624. if ((__HAL_RCC_GET_FLAG(RCC_FLAG_HSERDY) != 0U) && (RCC_OscInitStruct->HSEState == RCC_HSE_OFF))
  23625. 800a598: bf00 nop
  23626. }
  23627. }
  23628. }
  23629. }
  23630. /*----------------------------- HSI Configuration --------------------------*/
  23631. if (((RCC_OscInitStruct->OscillatorType) & RCC_OSCILLATORTYPE_HSI) == RCC_OSCILLATORTYPE_HSI)
  23632. 800a59a: 687b ldr r3, [r7, #4]
  23633. 800a59c: 681b ldr r3, [r3, #0]
  23634. 800a59e: f003 0302 and.w r3, r3, #2
  23635. 800a5a2: 2b00 cmp r3, #0
  23636. 800a5a4: f000 80ca beq.w 800a73c <HAL_RCC_OscConfig+0x2d4>
  23637. /* Check the parameters */
  23638. assert_param(IS_RCC_HSI(RCC_OscInitStruct->HSIState));
  23639. assert_param(IS_RCC_HSICALIBRATION_VALUE(RCC_OscInitStruct->HSICalibrationValue));
  23640. /* When the HSI is used as system clock it will not be disabled */
  23641. const uint32_t temp_sysclksrc = __HAL_RCC_GET_SYSCLK_SOURCE();
  23642. 800a5a8: 4b51 ldr r3, [pc, #324] @ (800a6f0 <HAL_RCC_OscConfig+0x288>)
  23643. 800a5aa: 691b ldr r3, [r3, #16]
  23644. 800a5ac: f003 0338 and.w r3, r3, #56 @ 0x38
  23645. 800a5b0: 623b str r3, [r7, #32]
  23646. const uint32_t temp_pllckselr = RCC->PLLCKSELR;
  23647. 800a5b2: 4b4f ldr r3, [pc, #316] @ (800a6f0 <HAL_RCC_OscConfig+0x288>)
  23648. 800a5b4: 6a9b ldr r3, [r3, #40] @ 0x28
  23649. 800a5b6: 61fb str r3, [r7, #28]
  23650. if ((temp_sysclksrc == RCC_CFGR_SWS_HSI) || ((temp_sysclksrc == RCC_CFGR_SWS_PLL1) && ((temp_pllckselr & RCC_PLLCKSELR_PLLSRC) == RCC_PLLCKSELR_PLLSRC_HSI)))
  23651. 800a5b8: 6a3b ldr r3, [r7, #32]
  23652. 800a5ba: 2b00 cmp r3, #0
  23653. 800a5bc: d007 beq.n 800a5ce <HAL_RCC_OscConfig+0x166>
  23654. 800a5be: 6a3b ldr r3, [r7, #32]
  23655. 800a5c0: 2b18 cmp r3, #24
  23656. 800a5c2: d156 bne.n 800a672 <HAL_RCC_OscConfig+0x20a>
  23657. 800a5c4: 69fb ldr r3, [r7, #28]
  23658. 800a5c6: f003 0303 and.w r3, r3, #3
  23659. 800a5ca: 2b00 cmp r3, #0
  23660. 800a5cc: d151 bne.n 800a672 <HAL_RCC_OscConfig+0x20a>
  23661. {
  23662. /* When HSI is used as system clock it will not be disabled */
  23663. if ((__HAL_RCC_GET_FLAG(RCC_FLAG_HSIRDY) != 0U) && (RCC_OscInitStruct->HSIState == RCC_HSI_OFF))
  23664. 800a5ce: 4b48 ldr r3, [pc, #288] @ (800a6f0 <HAL_RCC_OscConfig+0x288>)
  23665. 800a5d0: 681b ldr r3, [r3, #0]
  23666. 800a5d2: f003 0304 and.w r3, r3, #4
  23667. 800a5d6: 2b00 cmp r3, #0
  23668. 800a5d8: d005 beq.n 800a5e6 <HAL_RCC_OscConfig+0x17e>
  23669. 800a5da: 687b ldr r3, [r7, #4]
  23670. 800a5dc: 68db ldr r3, [r3, #12]
  23671. 800a5de: 2b00 cmp r3, #0
  23672. 800a5e0: d101 bne.n 800a5e6 <HAL_RCC_OscConfig+0x17e>
  23673. {
  23674. return HAL_ERROR;
  23675. 800a5e2: 2301 movs r3, #1
  23676. 800a5e4: e392 b.n 800ad0c <HAL_RCC_OscConfig+0x8a4>
  23677. }
  23678. /* Otherwise, only HSI division and calibration are allowed */
  23679. else
  23680. {
  23681. /* Enable the Internal High Speed oscillator (HSI, HSIDIV2, HSIDIV4, or HSIDIV8) */
  23682. __HAL_RCC_HSI_CONFIG(RCC_OscInitStruct->HSIState);
  23683. 800a5e6: 4b42 ldr r3, [pc, #264] @ (800a6f0 <HAL_RCC_OscConfig+0x288>)
  23684. 800a5e8: 681b ldr r3, [r3, #0]
  23685. 800a5ea: f023 0219 bic.w r2, r3, #25
  23686. 800a5ee: 687b ldr r3, [r7, #4]
  23687. 800a5f0: 68db ldr r3, [r3, #12]
  23688. 800a5f2: 493f ldr r1, [pc, #252] @ (800a6f0 <HAL_RCC_OscConfig+0x288>)
  23689. 800a5f4: 4313 orrs r3, r2
  23690. 800a5f6: 600b str r3, [r1, #0]
  23691. /* Get Start Tick*/
  23692. tickstart = HAL_GetTick();
  23693. 800a5f8: f7fb f8da bl 80057b0 <HAL_GetTick>
  23694. 800a5fc: 6278 str r0, [r7, #36] @ 0x24
  23695. /* Wait till HSI is ready */
  23696. while (__HAL_RCC_GET_FLAG(RCC_FLAG_HSIRDY) == 0U)
  23697. 800a5fe: e008 b.n 800a612 <HAL_RCC_OscConfig+0x1aa>
  23698. {
  23699. if ((uint32_t)(HAL_GetTick() - tickstart) > HSI_TIMEOUT_VALUE)
  23700. 800a600: f7fb f8d6 bl 80057b0 <HAL_GetTick>
  23701. 800a604: 4602 mov r2, r0
  23702. 800a606: 6a7b ldr r3, [r7, #36] @ 0x24
  23703. 800a608: 1ad3 subs r3, r2, r3
  23704. 800a60a: 2b02 cmp r3, #2
  23705. 800a60c: d901 bls.n 800a612 <HAL_RCC_OscConfig+0x1aa>
  23706. {
  23707. return HAL_TIMEOUT;
  23708. 800a60e: 2303 movs r3, #3
  23709. 800a610: e37c b.n 800ad0c <HAL_RCC_OscConfig+0x8a4>
  23710. while (__HAL_RCC_GET_FLAG(RCC_FLAG_HSIRDY) == 0U)
  23711. 800a612: 4b37 ldr r3, [pc, #220] @ (800a6f0 <HAL_RCC_OscConfig+0x288>)
  23712. 800a614: 681b ldr r3, [r3, #0]
  23713. 800a616: f003 0304 and.w r3, r3, #4
  23714. 800a61a: 2b00 cmp r3, #0
  23715. 800a61c: d0f0 beq.n 800a600 <HAL_RCC_OscConfig+0x198>
  23716. }
  23717. }
  23718. /* Adjusts the Internal High Speed oscillator (HSI) calibration value.*/
  23719. __HAL_RCC_HSI_CALIBRATIONVALUE_ADJUST(RCC_OscInitStruct->HSICalibrationValue);
  23720. 800a61e: f7fb f8f7 bl 8005810 <HAL_GetREVID>
  23721. 800a622: 4603 mov r3, r0
  23722. 800a624: f241 0203 movw r2, #4099 @ 0x1003
  23723. 800a628: 4293 cmp r3, r2
  23724. 800a62a: d817 bhi.n 800a65c <HAL_RCC_OscConfig+0x1f4>
  23725. 800a62c: 687b ldr r3, [r7, #4]
  23726. 800a62e: 691b ldr r3, [r3, #16]
  23727. 800a630: 2b40 cmp r3, #64 @ 0x40
  23728. 800a632: d108 bne.n 800a646 <HAL_RCC_OscConfig+0x1de>
  23729. 800a634: 4b2e ldr r3, [pc, #184] @ (800a6f0 <HAL_RCC_OscConfig+0x288>)
  23730. 800a636: 685b ldr r3, [r3, #4]
  23731. 800a638: f423 337c bic.w r3, r3, #258048 @ 0x3f000
  23732. 800a63c: 4a2c ldr r2, [pc, #176] @ (800a6f0 <HAL_RCC_OscConfig+0x288>)
  23733. 800a63e: f443 3300 orr.w r3, r3, #131072 @ 0x20000
  23734. 800a642: 6053 str r3, [r2, #4]
  23735. if ((__HAL_RCC_GET_FLAG(RCC_FLAG_HSIRDY) != 0U) && (RCC_OscInitStruct->HSIState == RCC_HSI_OFF))
  23736. 800a644: e07a b.n 800a73c <HAL_RCC_OscConfig+0x2d4>
  23737. __HAL_RCC_HSI_CALIBRATIONVALUE_ADJUST(RCC_OscInitStruct->HSICalibrationValue);
  23738. 800a646: 4b2a ldr r3, [pc, #168] @ (800a6f0 <HAL_RCC_OscConfig+0x288>)
  23739. 800a648: 685b ldr r3, [r3, #4]
  23740. 800a64a: f423 327c bic.w r2, r3, #258048 @ 0x3f000
  23741. 800a64e: 687b ldr r3, [r7, #4]
  23742. 800a650: 691b ldr r3, [r3, #16]
  23743. 800a652: 031b lsls r3, r3, #12
  23744. 800a654: 4926 ldr r1, [pc, #152] @ (800a6f0 <HAL_RCC_OscConfig+0x288>)
  23745. 800a656: 4313 orrs r3, r2
  23746. 800a658: 604b str r3, [r1, #4]
  23747. if ((__HAL_RCC_GET_FLAG(RCC_FLAG_HSIRDY) != 0U) && (RCC_OscInitStruct->HSIState == RCC_HSI_OFF))
  23748. 800a65a: e06f b.n 800a73c <HAL_RCC_OscConfig+0x2d4>
  23749. __HAL_RCC_HSI_CALIBRATIONVALUE_ADJUST(RCC_OscInitStruct->HSICalibrationValue);
  23750. 800a65c: 4b24 ldr r3, [pc, #144] @ (800a6f0 <HAL_RCC_OscConfig+0x288>)
  23751. 800a65e: 685b ldr r3, [r3, #4]
  23752. 800a660: f023 42fe bic.w r2, r3, #2130706432 @ 0x7f000000
  23753. 800a664: 687b ldr r3, [r7, #4]
  23754. 800a666: 691b ldr r3, [r3, #16]
  23755. 800a668: 061b lsls r3, r3, #24
  23756. 800a66a: 4921 ldr r1, [pc, #132] @ (800a6f0 <HAL_RCC_OscConfig+0x288>)
  23757. 800a66c: 4313 orrs r3, r2
  23758. 800a66e: 604b str r3, [r1, #4]
  23759. if ((__HAL_RCC_GET_FLAG(RCC_FLAG_HSIRDY) != 0U) && (RCC_OscInitStruct->HSIState == RCC_HSI_OFF))
  23760. 800a670: e064 b.n 800a73c <HAL_RCC_OscConfig+0x2d4>
  23761. }
  23762. else
  23763. {
  23764. /* Check the HSI State */
  23765. if ((RCC_OscInitStruct->HSIState) != RCC_HSI_OFF)
  23766. 800a672: 687b ldr r3, [r7, #4]
  23767. 800a674: 68db ldr r3, [r3, #12]
  23768. 800a676: 2b00 cmp r3, #0
  23769. 800a678: d047 beq.n 800a70a <HAL_RCC_OscConfig+0x2a2>
  23770. {
  23771. /* Enable the Internal High Speed oscillator (HSI, HSIDIV2,HSIDIV4, or HSIDIV8) */
  23772. __HAL_RCC_HSI_CONFIG(RCC_OscInitStruct->HSIState);
  23773. 800a67a: 4b1d ldr r3, [pc, #116] @ (800a6f0 <HAL_RCC_OscConfig+0x288>)
  23774. 800a67c: 681b ldr r3, [r3, #0]
  23775. 800a67e: f023 0219 bic.w r2, r3, #25
  23776. 800a682: 687b ldr r3, [r7, #4]
  23777. 800a684: 68db ldr r3, [r3, #12]
  23778. 800a686: 491a ldr r1, [pc, #104] @ (800a6f0 <HAL_RCC_OscConfig+0x288>)
  23779. 800a688: 4313 orrs r3, r2
  23780. 800a68a: 600b str r3, [r1, #0]
  23781. /* Get Start Tick*/
  23782. tickstart = HAL_GetTick();
  23783. 800a68c: f7fb f890 bl 80057b0 <HAL_GetTick>
  23784. 800a690: 6278 str r0, [r7, #36] @ 0x24
  23785. /* Wait till HSI is ready */
  23786. while (__HAL_RCC_GET_FLAG(RCC_FLAG_HSIRDY) == 0U)
  23787. 800a692: e008 b.n 800a6a6 <HAL_RCC_OscConfig+0x23e>
  23788. {
  23789. if ((HAL_GetTick() - tickstart) > HSI_TIMEOUT_VALUE)
  23790. 800a694: f7fb f88c bl 80057b0 <HAL_GetTick>
  23791. 800a698: 4602 mov r2, r0
  23792. 800a69a: 6a7b ldr r3, [r7, #36] @ 0x24
  23793. 800a69c: 1ad3 subs r3, r2, r3
  23794. 800a69e: 2b02 cmp r3, #2
  23795. 800a6a0: d901 bls.n 800a6a6 <HAL_RCC_OscConfig+0x23e>
  23796. {
  23797. return HAL_TIMEOUT;
  23798. 800a6a2: 2303 movs r3, #3
  23799. 800a6a4: e332 b.n 800ad0c <HAL_RCC_OscConfig+0x8a4>
  23800. while (__HAL_RCC_GET_FLAG(RCC_FLAG_HSIRDY) == 0U)
  23801. 800a6a6: 4b12 ldr r3, [pc, #72] @ (800a6f0 <HAL_RCC_OscConfig+0x288>)
  23802. 800a6a8: 681b ldr r3, [r3, #0]
  23803. 800a6aa: f003 0304 and.w r3, r3, #4
  23804. 800a6ae: 2b00 cmp r3, #0
  23805. 800a6b0: d0f0 beq.n 800a694 <HAL_RCC_OscConfig+0x22c>
  23806. }
  23807. }
  23808. /* Adjusts the Internal High Speed oscillator (HSI) calibration value.*/
  23809. __HAL_RCC_HSI_CALIBRATIONVALUE_ADJUST(RCC_OscInitStruct->HSICalibrationValue);
  23810. 800a6b2: f7fb f8ad bl 8005810 <HAL_GetREVID>
  23811. 800a6b6: 4603 mov r3, r0
  23812. 800a6b8: f241 0203 movw r2, #4099 @ 0x1003
  23813. 800a6bc: 4293 cmp r3, r2
  23814. 800a6be: d819 bhi.n 800a6f4 <HAL_RCC_OscConfig+0x28c>
  23815. 800a6c0: 687b ldr r3, [r7, #4]
  23816. 800a6c2: 691b ldr r3, [r3, #16]
  23817. 800a6c4: 2b40 cmp r3, #64 @ 0x40
  23818. 800a6c6: d108 bne.n 800a6da <HAL_RCC_OscConfig+0x272>
  23819. 800a6c8: 4b09 ldr r3, [pc, #36] @ (800a6f0 <HAL_RCC_OscConfig+0x288>)
  23820. 800a6ca: 685b ldr r3, [r3, #4]
  23821. 800a6cc: f423 337c bic.w r3, r3, #258048 @ 0x3f000
  23822. 800a6d0: 4a07 ldr r2, [pc, #28] @ (800a6f0 <HAL_RCC_OscConfig+0x288>)
  23823. 800a6d2: f443 3300 orr.w r3, r3, #131072 @ 0x20000
  23824. 800a6d6: 6053 str r3, [r2, #4]
  23825. 800a6d8: e030 b.n 800a73c <HAL_RCC_OscConfig+0x2d4>
  23826. 800a6da: 4b05 ldr r3, [pc, #20] @ (800a6f0 <HAL_RCC_OscConfig+0x288>)
  23827. 800a6dc: 685b ldr r3, [r3, #4]
  23828. 800a6de: f423 327c bic.w r2, r3, #258048 @ 0x3f000
  23829. 800a6e2: 687b ldr r3, [r7, #4]
  23830. 800a6e4: 691b ldr r3, [r3, #16]
  23831. 800a6e6: 031b lsls r3, r3, #12
  23832. 800a6e8: 4901 ldr r1, [pc, #4] @ (800a6f0 <HAL_RCC_OscConfig+0x288>)
  23833. 800a6ea: 4313 orrs r3, r2
  23834. 800a6ec: 604b str r3, [r1, #4]
  23835. 800a6ee: e025 b.n 800a73c <HAL_RCC_OscConfig+0x2d4>
  23836. 800a6f0: 58024400 .word 0x58024400
  23837. 800a6f4: 4b9a ldr r3, [pc, #616] @ (800a960 <HAL_RCC_OscConfig+0x4f8>)
  23838. 800a6f6: 685b ldr r3, [r3, #4]
  23839. 800a6f8: f023 42fe bic.w r2, r3, #2130706432 @ 0x7f000000
  23840. 800a6fc: 687b ldr r3, [r7, #4]
  23841. 800a6fe: 691b ldr r3, [r3, #16]
  23842. 800a700: 061b lsls r3, r3, #24
  23843. 800a702: 4997 ldr r1, [pc, #604] @ (800a960 <HAL_RCC_OscConfig+0x4f8>)
  23844. 800a704: 4313 orrs r3, r2
  23845. 800a706: 604b str r3, [r1, #4]
  23846. 800a708: e018 b.n 800a73c <HAL_RCC_OscConfig+0x2d4>
  23847. }
  23848. else
  23849. {
  23850. /* Disable the Internal High Speed oscillator (HSI). */
  23851. __HAL_RCC_HSI_DISABLE();
  23852. 800a70a: 4b95 ldr r3, [pc, #596] @ (800a960 <HAL_RCC_OscConfig+0x4f8>)
  23853. 800a70c: 681b ldr r3, [r3, #0]
  23854. 800a70e: 4a94 ldr r2, [pc, #592] @ (800a960 <HAL_RCC_OscConfig+0x4f8>)
  23855. 800a710: f023 0301 bic.w r3, r3, #1
  23856. 800a714: 6013 str r3, [r2, #0]
  23857. /* Get Start Tick*/
  23858. tickstart = HAL_GetTick();
  23859. 800a716: f7fb f84b bl 80057b0 <HAL_GetTick>
  23860. 800a71a: 6278 str r0, [r7, #36] @ 0x24
  23861. /* Wait till HSI is disabled */
  23862. while (__HAL_RCC_GET_FLAG(RCC_FLAG_HSIRDY) != 0U)
  23863. 800a71c: e008 b.n 800a730 <HAL_RCC_OscConfig+0x2c8>
  23864. {
  23865. if ((HAL_GetTick() - tickstart) > HSI_TIMEOUT_VALUE)
  23866. 800a71e: f7fb f847 bl 80057b0 <HAL_GetTick>
  23867. 800a722: 4602 mov r2, r0
  23868. 800a724: 6a7b ldr r3, [r7, #36] @ 0x24
  23869. 800a726: 1ad3 subs r3, r2, r3
  23870. 800a728: 2b02 cmp r3, #2
  23871. 800a72a: d901 bls.n 800a730 <HAL_RCC_OscConfig+0x2c8>
  23872. {
  23873. return HAL_TIMEOUT;
  23874. 800a72c: 2303 movs r3, #3
  23875. 800a72e: e2ed b.n 800ad0c <HAL_RCC_OscConfig+0x8a4>
  23876. while (__HAL_RCC_GET_FLAG(RCC_FLAG_HSIRDY) != 0U)
  23877. 800a730: 4b8b ldr r3, [pc, #556] @ (800a960 <HAL_RCC_OscConfig+0x4f8>)
  23878. 800a732: 681b ldr r3, [r3, #0]
  23879. 800a734: f003 0304 and.w r3, r3, #4
  23880. 800a738: 2b00 cmp r3, #0
  23881. 800a73a: d1f0 bne.n 800a71e <HAL_RCC_OscConfig+0x2b6>
  23882. }
  23883. }
  23884. }
  23885. }
  23886. /*----------------------------- CSI Configuration --------------------------*/
  23887. if (((RCC_OscInitStruct->OscillatorType) & RCC_OSCILLATORTYPE_CSI) == RCC_OSCILLATORTYPE_CSI)
  23888. 800a73c: 687b ldr r3, [r7, #4]
  23889. 800a73e: 681b ldr r3, [r3, #0]
  23890. 800a740: f003 0310 and.w r3, r3, #16
  23891. 800a744: 2b00 cmp r3, #0
  23892. 800a746: f000 80a9 beq.w 800a89c <HAL_RCC_OscConfig+0x434>
  23893. /* Check the parameters */
  23894. assert_param(IS_RCC_CSI(RCC_OscInitStruct->CSIState));
  23895. assert_param(IS_RCC_CSICALIBRATION_VALUE(RCC_OscInitStruct->CSICalibrationValue));
  23896. /* When the CSI is used as system clock it will not disabled */
  23897. const uint32_t temp_sysclksrc = __HAL_RCC_GET_SYSCLK_SOURCE();
  23898. 800a74a: 4b85 ldr r3, [pc, #532] @ (800a960 <HAL_RCC_OscConfig+0x4f8>)
  23899. 800a74c: 691b ldr r3, [r3, #16]
  23900. 800a74e: f003 0338 and.w r3, r3, #56 @ 0x38
  23901. 800a752: 61bb str r3, [r7, #24]
  23902. const uint32_t temp_pllckselr = RCC->PLLCKSELR;
  23903. 800a754: 4b82 ldr r3, [pc, #520] @ (800a960 <HAL_RCC_OscConfig+0x4f8>)
  23904. 800a756: 6a9b ldr r3, [r3, #40] @ 0x28
  23905. 800a758: 617b str r3, [r7, #20]
  23906. if ((temp_sysclksrc == RCC_CFGR_SWS_CSI) || ((temp_sysclksrc == RCC_CFGR_SWS_PLL1) && ((temp_pllckselr & RCC_PLLCKSELR_PLLSRC) == RCC_PLLCKSELR_PLLSRC_CSI)))
  23907. 800a75a: 69bb ldr r3, [r7, #24]
  23908. 800a75c: 2b08 cmp r3, #8
  23909. 800a75e: d007 beq.n 800a770 <HAL_RCC_OscConfig+0x308>
  23910. 800a760: 69bb ldr r3, [r7, #24]
  23911. 800a762: 2b18 cmp r3, #24
  23912. 800a764: d13a bne.n 800a7dc <HAL_RCC_OscConfig+0x374>
  23913. 800a766: 697b ldr r3, [r7, #20]
  23914. 800a768: f003 0303 and.w r3, r3, #3
  23915. 800a76c: 2b01 cmp r3, #1
  23916. 800a76e: d135 bne.n 800a7dc <HAL_RCC_OscConfig+0x374>
  23917. {
  23918. /* When CSI is used as system clock it will not disabled */
  23919. if ((__HAL_RCC_GET_FLAG(RCC_FLAG_CSIRDY) != 0U) && (RCC_OscInitStruct->CSIState != RCC_CSI_ON))
  23920. 800a770: 4b7b ldr r3, [pc, #492] @ (800a960 <HAL_RCC_OscConfig+0x4f8>)
  23921. 800a772: 681b ldr r3, [r3, #0]
  23922. 800a774: f403 7380 and.w r3, r3, #256 @ 0x100
  23923. 800a778: 2b00 cmp r3, #0
  23924. 800a77a: d005 beq.n 800a788 <HAL_RCC_OscConfig+0x320>
  23925. 800a77c: 687b ldr r3, [r7, #4]
  23926. 800a77e: 69db ldr r3, [r3, #28]
  23927. 800a780: 2b80 cmp r3, #128 @ 0x80
  23928. 800a782: d001 beq.n 800a788 <HAL_RCC_OscConfig+0x320>
  23929. {
  23930. return HAL_ERROR;
  23931. 800a784: 2301 movs r3, #1
  23932. 800a786: e2c1 b.n 800ad0c <HAL_RCC_OscConfig+0x8a4>
  23933. }
  23934. /* Otherwise, just the calibration is allowed */
  23935. else
  23936. {
  23937. /* Adjusts the Internal High Speed oscillator (CSI) calibration value.*/
  23938. __HAL_RCC_CSI_CALIBRATIONVALUE_ADJUST(RCC_OscInitStruct->CSICalibrationValue);
  23939. 800a788: f7fb f842 bl 8005810 <HAL_GetREVID>
  23940. 800a78c: 4603 mov r3, r0
  23941. 800a78e: f241 0203 movw r2, #4099 @ 0x1003
  23942. 800a792: 4293 cmp r3, r2
  23943. 800a794: d817 bhi.n 800a7c6 <HAL_RCC_OscConfig+0x35e>
  23944. 800a796: 687b ldr r3, [r7, #4]
  23945. 800a798: 6a1b ldr r3, [r3, #32]
  23946. 800a79a: 2b20 cmp r3, #32
  23947. 800a79c: d108 bne.n 800a7b0 <HAL_RCC_OscConfig+0x348>
  23948. 800a79e: 4b70 ldr r3, [pc, #448] @ (800a960 <HAL_RCC_OscConfig+0x4f8>)
  23949. 800a7a0: 685b ldr r3, [r3, #4]
  23950. 800a7a2: f023 43f8 bic.w r3, r3, #2080374784 @ 0x7c000000
  23951. 800a7a6: 4a6e ldr r2, [pc, #440] @ (800a960 <HAL_RCC_OscConfig+0x4f8>)
  23952. 800a7a8: f043 4380 orr.w r3, r3, #1073741824 @ 0x40000000
  23953. 800a7ac: 6053 str r3, [r2, #4]
  23954. if ((__HAL_RCC_GET_FLAG(RCC_FLAG_CSIRDY) != 0U) && (RCC_OscInitStruct->CSIState != RCC_CSI_ON))
  23955. 800a7ae: e075 b.n 800a89c <HAL_RCC_OscConfig+0x434>
  23956. __HAL_RCC_CSI_CALIBRATIONVALUE_ADJUST(RCC_OscInitStruct->CSICalibrationValue);
  23957. 800a7b0: 4b6b ldr r3, [pc, #428] @ (800a960 <HAL_RCC_OscConfig+0x4f8>)
  23958. 800a7b2: 685b ldr r3, [r3, #4]
  23959. 800a7b4: f023 42f8 bic.w r2, r3, #2080374784 @ 0x7c000000
  23960. 800a7b8: 687b ldr r3, [r7, #4]
  23961. 800a7ba: 6a1b ldr r3, [r3, #32]
  23962. 800a7bc: 069b lsls r3, r3, #26
  23963. 800a7be: 4968 ldr r1, [pc, #416] @ (800a960 <HAL_RCC_OscConfig+0x4f8>)
  23964. 800a7c0: 4313 orrs r3, r2
  23965. 800a7c2: 604b str r3, [r1, #4]
  23966. if ((__HAL_RCC_GET_FLAG(RCC_FLAG_CSIRDY) != 0U) && (RCC_OscInitStruct->CSIState != RCC_CSI_ON))
  23967. 800a7c4: e06a b.n 800a89c <HAL_RCC_OscConfig+0x434>
  23968. __HAL_RCC_CSI_CALIBRATIONVALUE_ADJUST(RCC_OscInitStruct->CSICalibrationValue);
  23969. 800a7c6: 4b66 ldr r3, [pc, #408] @ (800a960 <HAL_RCC_OscConfig+0x4f8>)
  23970. 800a7c8: 68db ldr r3, [r3, #12]
  23971. 800a7ca: f023 527c bic.w r2, r3, #1056964608 @ 0x3f000000
  23972. 800a7ce: 687b ldr r3, [r7, #4]
  23973. 800a7d0: 6a1b ldr r3, [r3, #32]
  23974. 800a7d2: 061b lsls r3, r3, #24
  23975. 800a7d4: 4962 ldr r1, [pc, #392] @ (800a960 <HAL_RCC_OscConfig+0x4f8>)
  23976. 800a7d6: 4313 orrs r3, r2
  23977. 800a7d8: 60cb str r3, [r1, #12]
  23978. if ((__HAL_RCC_GET_FLAG(RCC_FLAG_CSIRDY) != 0U) && (RCC_OscInitStruct->CSIState != RCC_CSI_ON))
  23979. 800a7da: e05f b.n 800a89c <HAL_RCC_OscConfig+0x434>
  23980. }
  23981. }
  23982. else
  23983. {
  23984. /* Check the CSI State */
  23985. if ((RCC_OscInitStruct->CSIState) != RCC_CSI_OFF)
  23986. 800a7dc: 687b ldr r3, [r7, #4]
  23987. 800a7de: 69db ldr r3, [r3, #28]
  23988. 800a7e0: 2b00 cmp r3, #0
  23989. 800a7e2: d042 beq.n 800a86a <HAL_RCC_OscConfig+0x402>
  23990. {
  23991. /* Enable the Internal High Speed oscillator (CSI). */
  23992. __HAL_RCC_CSI_ENABLE();
  23993. 800a7e4: 4b5e ldr r3, [pc, #376] @ (800a960 <HAL_RCC_OscConfig+0x4f8>)
  23994. 800a7e6: 681b ldr r3, [r3, #0]
  23995. 800a7e8: 4a5d ldr r2, [pc, #372] @ (800a960 <HAL_RCC_OscConfig+0x4f8>)
  23996. 800a7ea: f043 0380 orr.w r3, r3, #128 @ 0x80
  23997. 800a7ee: 6013 str r3, [r2, #0]
  23998. /* Get Start Tick*/
  23999. tickstart = HAL_GetTick();
  24000. 800a7f0: f7fa ffde bl 80057b0 <HAL_GetTick>
  24001. 800a7f4: 6278 str r0, [r7, #36] @ 0x24
  24002. /* Wait till CSI is ready */
  24003. while (__HAL_RCC_GET_FLAG(RCC_FLAG_CSIRDY) == 0U)
  24004. 800a7f6: e008 b.n 800a80a <HAL_RCC_OscConfig+0x3a2>
  24005. {
  24006. if ((HAL_GetTick() - tickstart) > CSI_TIMEOUT_VALUE)
  24007. 800a7f8: f7fa ffda bl 80057b0 <HAL_GetTick>
  24008. 800a7fc: 4602 mov r2, r0
  24009. 800a7fe: 6a7b ldr r3, [r7, #36] @ 0x24
  24010. 800a800: 1ad3 subs r3, r2, r3
  24011. 800a802: 2b02 cmp r3, #2
  24012. 800a804: d901 bls.n 800a80a <HAL_RCC_OscConfig+0x3a2>
  24013. {
  24014. return HAL_TIMEOUT;
  24015. 800a806: 2303 movs r3, #3
  24016. 800a808: e280 b.n 800ad0c <HAL_RCC_OscConfig+0x8a4>
  24017. while (__HAL_RCC_GET_FLAG(RCC_FLAG_CSIRDY) == 0U)
  24018. 800a80a: 4b55 ldr r3, [pc, #340] @ (800a960 <HAL_RCC_OscConfig+0x4f8>)
  24019. 800a80c: 681b ldr r3, [r3, #0]
  24020. 800a80e: f403 7380 and.w r3, r3, #256 @ 0x100
  24021. 800a812: 2b00 cmp r3, #0
  24022. 800a814: d0f0 beq.n 800a7f8 <HAL_RCC_OscConfig+0x390>
  24023. }
  24024. }
  24025. /* Adjusts the Internal High Speed oscillator (CSI) calibration value.*/
  24026. __HAL_RCC_CSI_CALIBRATIONVALUE_ADJUST(RCC_OscInitStruct->CSICalibrationValue);
  24027. 800a816: f7fa fffb bl 8005810 <HAL_GetREVID>
  24028. 800a81a: 4603 mov r3, r0
  24029. 800a81c: f241 0203 movw r2, #4099 @ 0x1003
  24030. 800a820: 4293 cmp r3, r2
  24031. 800a822: d817 bhi.n 800a854 <HAL_RCC_OscConfig+0x3ec>
  24032. 800a824: 687b ldr r3, [r7, #4]
  24033. 800a826: 6a1b ldr r3, [r3, #32]
  24034. 800a828: 2b20 cmp r3, #32
  24035. 800a82a: d108 bne.n 800a83e <HAL_RCC_OscConfig+0x3d6>
  24036. 800a82c: 4b4c ldr r3, [pc, #304] @ (800a960 <HAL_RCC_OscConfig+0x4f8>)
  24037. 800a82e: 685b ldr r3, [r3, #4]
  24038. 800a830: f023 43f8 bic.w r3, r3, #2080374784 @ 0x7c000000
  24039. 800a834: 4a4a ldr r2, [pc, #296] @ (800a960 <HAL_RCC_OscConfig+0x4f8>)
  24040. 800a836: f043 4380 orr.w r3, r3, #1073741824 @ 0x40000000
  24041. 800a83a: 6053 str r3, [r2, #4]
  24042. 800a83c: e02e b.n 800a89c <HAL_RCC_OscConfig+0x434>
  24043. 800a83e: 4b48 ldr r3, [pc, #288] @ (800a960 <HAL_RCC_OscConfig+0x4f8>)
  24044. 800a840: 685b ldr r3, [r3, #4]
  24045. 800a842: f023 42f8 bic.w r2, r3, #2080374784 @ 0x7c000000
  24046. 800a846: 687b ldr r3, [r7, #4]
  24047. 800a848: 6a1b ldr r3, [r3, #32]
  24048. 800a84a: 069b lsls r3, r3, #26
  24049. 800a84c: 4944 ldr r1, [pc, #272] @ (800a960 <HAL_RCC_OscConfig+0x4f8>)
  24050. 800a84e: 4313 orrs r3, r2
  24051. 800a850: 604b str r3, [r1, #4]
  24052. 800a852: e023 b.n 800a89c <HAL_RCC_OscConfig+0x434>
  24053. 800a854: 4b42 ldr r3, [pc, #264] @ (800a960 <HAL_RCC_OscConfig+0x4f8>)
  24054. 800a856: 68db ldr r3, [r3, #12]
  24055. 800a858: f023 527c bic.w r2, r3, #1056964608 @ 0x3f000000
  24056. 800a85c: 687b ldr r3, [r7, #4]
  24057. 800a85e: 6a1b ldr r3, [r3, #32]
  24058. 800a860: 061b lsls r3, r3, #24
  24059. 800a862: 493f ldr r1, [pc, #252] @ (800a960 <HAL_RCC_OscConfig+0x4f8>)
  24060. 800a864: 4313 orrs r3, r2
  24061. 800a866: 60cb str r3, [r1, #12]
  24062. 800a868: e018 b.n 800a89c <HAL_RCC_OscConfig+0x434>
  24063. }
  24064. else
  24065. {
  24066. /* Disable the Internal High Speed oscillator (CSI). */
  24067. __HAL_RCC_CSI_DISABLE();
  24068. 800a86a: 4b3d ldr r3, [pc, #244] @ (800a960 <HAL_RCC_OscConfig+0x4f8>)
  24069. 800a86c: 681b ldr r3, [r3, #0]
  24070. 800a86e: 4a3c ldr r2, [pc, #240] @ (800a960 <HAL_RCC_OscConfig+0x4f8>)
  24071. 800a870: f023 0380 bic.w r3, r3, #128 @ 0x80
  24072. 800a874: 6013 str r3, [r2, #0]
  24073. /* Get Start Tick*/
  24074. tickstart = HAL_GetTick();
  24075. 800a876: f7fa ff9b bl 80057b0 <HAL_GetTick>
  24076. 800a87a: 6278 str r0, [r7, #36] @ 0x24
  24077. /* Wait till CSI is disabled */
  24078. while (__HAL_RCC_GET_FLAG(RCC_FLAG_CSIRDY) != 0U)
  24079. 800a87c: e008 b.n 800a890 <HAL_RCC_OscConfig+0x428>
  24080. {
  24081. if ((HAL_GetTick() - tickstart) > CSI_TIMEOUT_VALUE)
  24082. 800a87e: f7fa ff97 bl 80057b0 <HAL_GetTick>
  24083. 800a882: 4602 mov r2, r0
  24084. 800a884: 6a7b ldr r3, [r7, #36] @ 0x24
  24085. 800a886: 1ad3 subs r3, r2, r3
  24086. 800a888: 2b02 cmp r3, #2
  24087. 800a88a: d901 bls.n 800a890 <HAL_RCC_OscConfig+0x428>
  24088. {
  24089. return HAL_TIMEOUT;
  24090. 800a88c: 2303 movs r3, #3
  24091. 800a88e: e23d b.n 800ad0c <HAL_RCC_OscConfig+0x8a4>
  24092. while (__HAL_RCC_GET_FLAG(RCC_FLAG_CSIRDY) != 0U)
  24093. 800a890: 4b33 ldr r3, [pc, #204] @ (800a960 <HAL_RCC_OscConfig+0x4f8>)
  24094. 800a892: 681b ldr r3, [r3, #0]
  24095. 800a894: f403 7380 and.w r3, r3, #256 @ 0x100
  24096. 800a898: 2b00 cmp r3, #0
  24097. 800a89a: d1f0 bne.n 800a87e <HAL_RCC_OscConfig+0x416>
  24098. }
  24099. }
  24100. }
  24101. }
  24102. /*------------------------------ LSI Configuration -------------------------*/
  24103. if (((RCC_OscInitStruct->OscillatorType) & RCC_OSCILLATORTYPE_LSI) == RCC_OSCILLATORTYPE_LSI)
  24104. 800a89c: 687b ldr r3, [r7, #4]
  24105. 800a89e: 681b ldr r3, [r3, #0]
  24106. 800a8a0: f003 0308 and.w r3, r3, #8
  24107. 800a8a4: 2b00 cmp r3, #0
  24108. 800a8a6: d036 beq.n 800a916 <HAL_RCC_OscConfig+0x4ae>
  24109. {
  24110. /* Check the parameters */
  24111. assert_param(IS_RCC_LSI(RCC_OscInitStruct->LSIState));
  24112. /* Check the LSI State */
  24113. if ((RCC_OscInitStruct->LSIState) != RCC_LSI_OFF)
  24114. 800a8a8: 687b ldr r3, [r7, #4]
  24115. 800a8aa: 695b ldr r3, [r3, #20]
  24116. 800a8ac: 2b00 cmp r3, #0
  24117. 800a8ae: d019 beq.n 800a8e4 <HAL_RCC_OscConfig+0x47c>
  24118. {
  24119. /* Enable the Internal Low Speed oscillator (LSI). */
  24120. __HAL_RCC_LSI_ENABLE();
  24121. 800a8b0: 4b2b ldr r3, [pc, #172] @ (800a960 <HAL_RCC_OscConfig+0x4f8>)
  24122. 800a8b2: 6f5b ldr r3, [r3, #116] @ 0x74
  24123. 800a8b4: 4a2a ldr r2, [pc, #168] @ (800a960 <HAL_RCC_OscConfig+0x4f8>)
  24124. 800a8b6: f043 0301 orr.w r3, r3, #1
  24125. 800a8ba: 6753 str r3, [r2, #116] @ 0x74
  24126. /* Get Start Tick*/
  24127. tickstart = HAL_GetTick();
  24128. 800a8bc: f7fa ff78 bl 80057b0 <HAL_GetTick>
  24129. 800a8c0: 6278 str r0, [r7, #36] @ 0x24
  24130. /* Wait till LSI is ready */
  24131. while (__HAL_RCC_GET_FLAG(RCC_FLAG_LSIRDY) == 0U)
  24132. 800a8c2: e008 b.n 800a8d6 <HAL_RCC_OscConfig+0x46e>
  24133. {
  24134. if ((HAL_GetTick() - tickstart) > LSI_TIMEOUT_VALUE)
  24135. 800a8c4: f7fa ff74 bl 80057b0 <HAL_GetTick>
  24136. 800a8c8: 4602 mov r2, r0
  24137. 800a8ca: 6a7b ldr r3, [r7, #36] @ 0x24
  24138. 800a8cc: 1ad3 subs r3, r2, r3
  24139. 800a8ce: 2b02 cmp r3, #2
  24140. 800a8d0: d901 bls.n 800a8d6 <HAL_RCC_OscConfig+0x46e>
  24141. {
  24142. return HAL_TIMEOUT;
  24143. 800a8d2: 2303 movs r3, #3
  24144. 800a8d4: e21a b.n 800ad0c <HAL_RCC_OscConfig+0x8a4>
  24145. while (__HAL_RCC_GET_FLAG(RCC_FLAG_LSIRDY) == 0U)
  24146. 800a8d6: 4b22 ldr r3, [pc, #136] @ (800a960 <HAL_RCC_OscConfig+0x4f8>)
  24147. 800a8d8: 6f5b ldr r3, [r3, #116] @ 0x74
  24148. 800a8da: f003 0302 and.w r3, r3, #2
  24149. 800a8de: 2b00 cmp r3, #0
  24150. 800a8e0: d0f0 beq.n 800a8c4 <HAL_RCC_OscConfig+0x45c>
  24151. 800a8e2: e018 b.n 800a916 <HAL_RCC_OscConfig+0x4ae>
  24152. }
  24153. }
  24154. else
  24155. {
  24156. /* Disable the Internal Low Speed oscillator (LSI). */
  24157. __HAL_RCC_LSI_DISABLE();
  24158. 800a8e4: 4b1e ldr r3, [pc, #120] @ (800a960 <HAL_RCC_OscConfig+0x4f8>)
  24159. 800a8e6: 6f5b ldr r3, [r3, #116] @ 0x74
  24160. 800a8e8: 4a1d ldr r2, [pc, #116] @ (800a960 <HAL_RCC_OscConfig+0x4f8>)
  24161. 800a8ea: f023 0301 bic.w r3, r3, #1
  24162. 800a8ee: 6753 str r3, [r2, #116] @ 0x74
  24163. /* Get Start Tick*/
  24164. tickstart = HAL_GetTick();
  24165. 800a8f0: f7fa ff5e bl 80057b0 <HAL_GetTick>
  24166. 800a8f4: 6278 str r0, [r7, #36] @ 0x24
  24167. /* Wait till LSI is ready */
  24168. while (__HAL_RCC_GET_FLAG(RCC_FLAG_LSIRDY) != 0U)
  24169. 800a8f6: e008 b.n 800a90a <HAL_RCC_OscConfig+0x4a2>
  24170. {
  24171. if ((HAL_GetTick() - tickstart) > LSI_TIMEOUT_VALUE)
  24172. 800a8f8: f7fa ff5a bl 80057b0 <HAL_GetTick>
  24173. 800a8fc: 4602 mov r2, r0
  24174. 800a8fe: 6a7b ldr r3, [r7, #36] @ 0x24
  24175. 800a900: 1ad3 subs r3, r2, r3
  24176. 800a902: 2b02 cmp r3, #2
  24177. 800a904: d901 bls.n 800a90a <HAL_RCC_OscConfig+0x4a2>
  24178. {
  24179. return HAL_TIMEOUT;
  24180. 800a906: 2303 movs r3, #3
  24181. 800a908: e200 b.n 800ad0c <HAL_RCC_OscConfig+0x8a4>
  24182. while (__HAL_RCC_GET_FLAG(RCC_FLAG_LSIRDY) != 0U)
  24183. 800a90a: 4b15 ldr r3, [pc, #84] @ (800a960 <HAL_RCC_OscConfig+0x4f8>)
  24184. 800a90c: 6f5b ldr r3, [r3, #116] @ 0x74
  24185. 800a90e: f003 0302 and.w r3, r3, #2
  24186. 800a912: 2b00 cmp r3, #0
  24187. 800a914: d1f0 bne.n 800a8f8 <HAL_RCC_OscConfig+0x490>
  24188. }
  24189. }
  24190. }
  24191. /*------------------------------ HSI48 Configuration -------------------------*/
  24192. if (((RCC_OscInitStruct->OscillatorType) & RCC_OSCILLATORTYPE_HSI48) == RCC_OSCILLATORTYPE_HSI48)
  24193. 800a916: 687b ldr r3, [r7, #4]
  24194. 800a918: 681b ldr r3, [r3, #0]
  24195. 800a91a: f003 0320 and.w r3, r3, #32
  24196. 800a91e: 2b00 cmp r3, #0
  24197. 800a920: d039 beq.n 800a996 <HAL_RCC_OscConfig+0x52e>
  24198. {
  24199. /* Check the parameters */
  24200. assert_param(IS_RCC_HSI48(RCC_OscInitStruct->HSI48State));
  24201. /* Check the HSI48 State */
  24202. if ((RCC_OscInitStruct->HSI48State) != RCC_HSI48_OFF)
  24203. 800a922: 687b ldr r3, [r7, #4]
  24204. 800a924: 699b ldr r3, [r3, #24]
  24205. 800a926: 2b00 cmp r3, #0
  24206. 800a928: d01c beq.n 800a964 <HAL_RCC_OscConfig+0x4fc>
  24207. {
  24208. /* Enable the Internal Low Speed oscillator (HSI48). */
  24209. __HAL_RCC_HSI48_ENABLE();
  24210. 800a92a: 4b0d ldr r3, [pc, #52] @ (800a960 <HAL_RCC_OscConfig+0x4f8>)
  24211. 800a92c: 681b ldr r3, [r3, #0]
  24212. 800a92e: 4a0c ldr r2, [pc, #48] @ (800a960 <HAL_RCC_OscConfig+0x4f8>)
  24213. 800a930: f443 5380 orr.w r3, r3, #4096 @ 0x1000
  24214. 800a934: 6013 str r3, [r2, #0]
  24215. /* Get time-out */
  24216. tickstart = HAL_GetTick();
  24217. 800a936: f7fa ff3b bl 80057b0 <HAL_GetTick>
  24218. 800a93a: 6278 str r0, [r7, #36] @ 0x24
  24219. /* Wait till HSI48 is ready */
  24220. while (__HAL_RCC_GET_FLAG(RCC_FLAG_HSI48RDY) == 0U)
  24221. 800a93c: e008 b.n 800a950 <HAL_RCC_OscConfig+0x4e8>
  24222. {
  24223. if ((HAL_GetTick() - tickstart) > HSI48_TIMEOUT_VALUE)
  24224. 800a93e: f7fa ff37 bl 80057b0 <HAL_GetTick>
  24225. 800a942: 4602 mov r2, r0
  24226. 800a944: 6a7b ldr r3, [r7, #36] @ 0x24
  24227. 800a946: 1ad3 subs r3, r2, r3
  24228. 800a948: 2b02 cmp r3, #2
  24229. 800a94a: d901 bls.n 800a950 <HAL_RCC_OscConfig+0x4e8>
  24230. {
  24231. return HAL_TIMEOUT;
  24232. 800a94c: 2303 movs r3, #3
  24233. 800a94e: e1dd b.n 800ad0c <HAL_RCC_OscConfig+0x8a4>
  24234. while (__HAL_RCC_GET_FLAG(RCC_FLAG_HSI48RDY) == 0U)
  24235. 800a950: 4b03 ldr r3, [pc, #12] @ (800a960 <HAL_RCC_OscConfig+0x4f8>)
  24236. 800a952: 681b ldr r3, [r3, #0]
  24237. 800a954: f403 5300 and.w r3, r3, #8192 @ 0x2000
  24238. 800a958: 2b00 cmp r3, #0
  24239. 800a95a: d0f0 beq.n 800a93e <HAL_RCC_OscConfig+0x4d6>
  24240. 800a95c: e01b b.n 800a996 <HAL_RCC_OscConfig+0x52e>
  24241. 800a95e: bf00 nop
  24242. 800a960: 58024400 .word 0x58024400
  24243. }
  24244. }
  24245. else
  24246. {
  24247. /* Disable the Internal Low Speed oscillator (HSI48). */
  24248. __HAL_RCC_HSI48_DISABLE();
  24249. 800a964: 4b9b ldr r3, [pc, #620] @ (800abd4 <HAL_RCC_OscConfig+0x76c>)
  24250. 800a966: 681b ldr r3, [r3, #0]
  24251. 800a968: 4a9a ldr r2, [pc, #616] @ (800abd4 <HAL_RCC_OscConfig+0x76c>)
  24252. 800a96a: f423 5380 bic.w r3, r3, #4096 @ 0x1000
  24253. 800a96e: 6013 str r3, [r2, #0]
  24254. /* Get time-out */
  24255. tickstart = HAL_GetTick();
  24256. 800a970: f7fa ff1e bl 80057b0 <HAL_GetTick>
  24257. 800a974: 6278 str r0, [r7, #36] @ 0x24
  24258. /* Wait till HSI48 is ready */
  24259. while (__HAL_RCC_GET_FLAG(RCC_FLAG_HSI48RDY) != 0U)
  24260. 800a976: e008 b.n 800a98a <HAL_RCC_OscConfig+0x522>
  24261. {
  24262. if ((HAL_GetTick() - tickstart) > HSI48_TIMEOUT_VALUE)
  24263. 800a978: f7fa ff1a bl 80057b0 <HAL_GetTick>
  24264. 800a97c: 4602 mov r2, r0
  24265. 800a97e: 6a7b ldr r3, [r7, #36] @ 0x24
  24266. 800a980: 1ad3 subs r3, r2, r3
  24267. 800a982: 2b02 cmp r3, #2
  24268. 800a984: d901 bls.n 800a98a <HAL_RCC_OscConfig+0x522>
  24269. {
  24270. return HAL_TIMEOUT;
  24271. 800a986: 2303 movs r3, #3
  24272. 800a988: e1c0 b.n 800ad0c <HAL_RCC_OscConfig+0x8a4>
  24273. while (__HAL_RCC_GET_FLAG(RCC_FLAG_HSI48RDY) != 0U)
  24274. 800a98a: 4b92 ldr r3, [pc, #584] @ (800abd4 <HAL_RCC_OscConfig+0x76c>)
  24275. 800a98c: 681b ldr r3, [r3, #0]
  24276. 800a98e: f403 5300 and.w r3, r3, #8192 @ 0x2000
  24277. 800a992: 2b00 cmp r3, #0
  24278. 800a994: d1f0 bne.n 800a978 <HAL_RCC_OscConfig+0x510>
  24279. }
  24280. }
  24281. }
  24282. }
  24283. /*------------------------------ LSE Configuration -------------------------*/
  24284. if (((RCC_OscInitStruct->OscillatorType) & RCC_OSCILLATORTYPE_LSE) == RCC_OSCILLATORTYPE_LSE)
  24285. 800a996: 687b ldr r3, [r7, #4]
  24286. 800a998: 681b ldr r3, [r3, #0]
  24287. 800a99a: f003 0304 and.w r3, r3, #4
  24288. 800a99e: 2b00 cmp r3, #0
  24289. 800a9a0: f000 8081 beq.w 800aaa6 <HAL_RCC_OscConfig+0x63e>
  24290. {
  24291. /* Check the parameters */
  24292. assert_param(IS_RCC_LSE(RCC_OscInitStruct->LSEState));
  24293. /* Enable write access to Backup domain */
  24294. PWR->CR1 |= PWR_CR1_DBP;
  24295. 800a9a4: 4b8c ldr r3, [pc, #560] @ (800abd8 <HAL_RCC_OscConfig+0x770>)
  24296. 800a9a6: 681b ldr r3, [r3, #0]
  24297. 800a9a8: 4a8b ldr r2, [pc, #556] @ (800abd8 <HAL_RCC_OscConfig+0x770>)
  24298. 800a9aa: f443 7380 orr.w r3, r3, #256 @ 0x100
  24299. 800a9ae: 6013 str r3, [r2, #0]
  24300. /* Wait for Backup domain Write protection disable */
  24301. tickstart = HAL_GetTick();
  24302. 800a9b0: f7fa fefe bl 80057b0 <HAL_GetTick>
  24303. 800a9b4: 6278 str r0, [r7, #36] @ 0x24
  24304. while ((PWR->CR1 & PWR_CR1_DBP) == 0U)
  24305. 800a9b6: e008 b.n 800a9ca <HAL_RCC_OscConfig+0x562>
  24306. {
  24307. if ((HAL_GetTick() - tickstart) > RCC_DBP_TIMEOUT_VALUE)
  24308. 800a9b8: f7fa fefa bl 80057b0 <HAL_GetTick>
  24309. 800a9bc: 4602 mov r2, r0
  24310. 800a9be: 6a7b ldr r3, [r7, #36] @ 0x24
  24311. 800a9c0: 1ad3 subs r3, r2, r3
  24312. 800a9c2: 2b64 cmp r3, #100 @ 0x64
  24313. 800a9c4: d901 bls.n 800a9ca <HAL_RCC_OscConfig+0x562>
  24314. {
  24315. return HAL_TIMEOUT;
  24316. 800a9c6: 2303 movs r3, #3
  24317. 800a9c8: e1a0 b.n 800ad0c <HAL_RCC_OscConfig+0x8a4>
  24318. while ((PWR->CR1 & PWR_CR1_DBP) == 0U)
  24319. 800a9ca: 4b83 ldr r3, [pc, #524] @ (800abd8 <HAL_RCC_OscConfig+0x770>)
  24320. 800a9cc: 681b ldr r3, [r3, #0]
  24321. 800a9ce: f403 7380 and.w r3, r3, #256 @ 0x100
  24322. 800a9d2: 2b00 cmp r3, #0
  24323. 800a9d4: d0f0 beq.n 800a9b8 <HAL_RCC_OscConfig+0x550>
  24324. }
  24325. }
  24326. /* Set the new LSE configuration -----------------------------------------*/
  24327. __HAL_RCC_LSE_CONFIG(RCC_OscInitStruct->LSEState);
  24328. 800a9d6: 687b ldr r3, [r7, #4]
  24329. 800a9d8: 689b ldr r3, [r3, #8]
  24330. 800a9da: 2b01 cmp r3, #1
  24331. 800a9dc: d106 bne.n 800a9ec <HAL_RCC_OscConfig+0x584>
  24332. 800a9de: 4b7d ldr r3, [pc, #500] @ (800abd4 <HAL_RCC_OscConfig+0x76c>)
  24333. 800a9e0: 6f1b ldr r3, [r3, #112] @ 0x70
  24334. 800a9e2: 4a7c ldr r2, [pc, #496] @ (800abd4 <HAL_RCC_OscConfig+0x76c>)
  24335. 800a9e4: f043 0301 orr.w r3, r3, #1
  24336. 800a9e8: 6713 str r3, [r2, #112] @ 0x70
  24337. 800a9ea: e02d b.n 800aa48 <HAL_RCC_OscConfig+0x5e0>
  24338. 800a9ec: 687b ldr r3, [r7, #4]
  24339. 800a9ee: 689b ldr r3, [r3, #8]
  24340. 800a9f0: 2b00 cmp r3, #0
  24341. 800a9f2: d10c bne.n 800aa0e <HAL_RCC_OscConfig+0x5a6>
  24342. 800a9f4: 4b77 ldr r3, [pc, #476] @ (800abd4 <HAL_RCC_OscConfig+0x76c>)
  24343. 800a9f6: 6f1b ldr r3, [r3, #112] @ 0x70
  24344. 800a9f8: 4a76 ldr r2, [pc, #472] @ (800abd4 <HAL_RCC_OscConfig+0x76c>)
  24345. 800a9fa: f023 0301 bic.w r3, r3, #1
  24346. 800a9fe: 6713 str r3, [r2, #112] @ 0x70
  24347. 800aa00: 4b74 ldr r3, [pc, #464] @ (800abd4 <HAL_RCC_OscConfig+0x76c>)
  24348. 800aa02: 6f1b ldr r3, [r3, #112] @ 0x70
  24349. 800aa04: 4a73 ldr r2, [pc, #460] @ (800abd4 <HAL_RCC_OscConfig+0x76c>)
  24350. 800aa06: f023 0304 bic.w r3, r3, #4
  24351. 800aa0a: 6713 str r3, [r2, #112] @ 0x70
  24352. 800aa0c: e01c b.n 800aa48 <HAL_RCC_OscConfig+0x5e0>
  24353. 800aa0e: 687b ldr r3, [r7, #4]
  24354. 800aa10: 689b ldr r3, [r3, #8]
  24355. 800aa12: 2b05 cmp r3, #5
  24356. 800aa14: d10c bne.n 800aa30 <HAL_RCC_OscConfig+0x5c8>
  24357. 800aa16: 4b6f ldr r3, [pc, #444] @ (800abd4 <HAL_RCC_OscConfig+0x76c>)
  24358. 800aa18: 6f1b ldr r3, [r3, #112] @ 0x70
  24359. 800aa1a: 4a6e ldr r2, [pc, #440] @ (800abd4 <HAL_RCC_OscConfig+0x76c>)
  24360. 800aa1c: f043 0304 orr.w r3, r3, #4
  24361. 800aa20: 6713 str r3, [r2, #112] @ 0x70
  24362. 800aa22: 4b6c ldr r3, [pc, #432] @ (800abd4 <HAL_RCC_OscConfig+0x76c>)
  24363. 800aa24: 6f1b ldr r3, [r3, #112] @ 0x70
  24364. 800aa26: 4a6b ldr r2, [pc, #428] @ (800abd4 <HAL_RCC_OscConfig+0x76c>)
  24365. 800aa28: f043 0301 orr.w r3, r3, #1
  24366. 800aa2c: 6713 str r3, [r2, #112] @ 0x70
  24367. 800aa2e: e00b b.n 800aa48 <HAL_RCC_OscConfig+0x5e0>
  24368. 800aa30: 4b68 ldr r3, [pc, #416] @ (800abd4 <HAL_RCC_OscConfig+0x76c>)
  24369. 800aa32: 6f1b ldr r3, [r3, #112] @ 0x70
  24370. 800aa34: 4a67 ldr r2, [pc, #412] @ (800abd4 <HAL_RCC_OscConfig+0x76c>)
  24371. 800aa36: f023 0301 bic.w r3, r3, #1
  24372. 800aa3a: 6713 str r3, [r2, #112] @ 0x70
  24373. 800aa3c: 4b65 ldr r3, [pc, #404] @ (800abd4 <HAL_RCC_OscConfig+0x76c>)
  24374. 800aa3e: 6f1b ldr r3, [r3, #112] @ 0x70
  24375. 800aa40: 4a64 ldr r2, [pc, #400] @ (800abd4 <HAL_RCC_OscConfig+0x76c>)
  24376. 800aa42: f023 0304 bic.w r3, r3, #4
  24377. 800aa46: 6713 str r3, [r2, #112] @ 0x70
  24378. /* Check the LSE State */
  24379. if ((RCC_OscInitStruct->LSEState) != RCC_LSE_OFF)
  24380. 800aa48: 687b ldr r3, [r7, #4]
  24381. 800aa4a: 689b ldr r3, [r3, #8]
  24382. 800aa4c: 2b00 cmp r3, #0
  24383. 800aa4e: d015 beq.n 800aa7c <HAL_RCC_OscConfig+0x614>
  24384. {
  24385. /* Get Start Tick*/
  24386. tickstart = HAL_GetTick();
  24387. 800aa50: f7fa feae bl 80057b0 <HAL_GetTick>
  24388. 800aa54: 6278 str r0, [r7, #36] @ 0x24
  24389. /* Wait till LSE is ready */
  24390. while (__HAL_RCC_GET_FLAG(RCC_FLAG_LSERDY) == 0U)
  24391. 800aa56: e00a b.n 800aa6e <HAL_RCC_OscConfig+0x606>
  24392. {
  24393. if ((HAL_GetTick() - tickstart) > RCC_LSE_TIMEOUT_VALUE)
  24394. 800aa58: f7fa feaa bl 80057b0 <HAL_GetTick>
  24395. 800aa5c: 4602 mov r2, r0
  24396. 800aa5e: 6a7b ldr r3, [r7, #36] @ 0x24
  24397. 800aa60: 1ad3 subs r3, r2, r3
  24398. 800aa62: f241 3288 movw r2, #5000 @ 0x1388
  24399. 800aa66: 4293 cmp r3, r2
  24400. 800aa68: d901 bls.n 800aa6e <HAL_RCC_OscConfig+0x606>
  24401. {
  24402. return HAL_TIMEOUT;
  24403. 800aa6a: 2303 movs r3, #3
  24404. 800aa6c: e14e b.n 800ad0c <HAL_RCC_OscConfig+0x8a4>
  24405. while (__HAL_RCC_GET_FLAG(RCC_FLAG_LSERDY) == 0U)
  24406. 800aa6e: 4b59 ldr r3, [pc, #356] @ (800abd4 <HAL_RCC_OscConfig+0x76c>)
  24407. 800aa70: 6f1b ldr r3, [r3, #112] @ 0x70
  24408. 800aa72: f003 0302 and.w r3, r3, #2
  24409. 800aa76: 2b00 cmp r3, #0
  24410. 800aa78: d0ee beq.n 800aa58 <HAL_RCC_OscConfig+0x5f0>
  24411. 800aa7a: e014 b.n 800aaa6 <HAL_RCC_OscConfig+0x63e>
  24412. }
  24413. }
  24414. else
  24415. {
  24416. /* Get Start Tick*/
  24417. tickstart = HAL_GetTick();
  24418. 800aa7c: f7fa fe98 bl 80057b0 <HAL_GetTick>
  24419. 800aa80: 6278 str r0, [r7, #36] @ 0x24
  24420. /* Wait till LSE is disabled */
  24421. while (__HAL_RCC_GET_FLAG(RCC_FLAG_LSERDY) != 0U)
  24422. 800aa82: e00a b.n 800aa9a <HAL_RCC_OscConfig+0x632>
  24423. {
  24424. if ((HAL_GetTick() - tickstart) > RCC_LSE_TIMEOUT_VALUE)
  24425. 800aa84: f7fa fe94 bl 80057b0 <HAL_GetTick>
  24426. 800aa88: 4602 mov r2, r0
  24427. 800aa8a: 6a7b ldr r3, [r7, #36] @ 0x24
  24428. 800aa8c: 1ad3 subs r3, r2, r3
  24429. 800aa8e: f241 3288 movw r2, #5000 @ 0x1388
  24430. 800aa92: 4293 cmp r3, r2
  24431. 800aa94: d901 bls.n 800aa9a <HAL_RCC_OscConfig+0x632>
  24432. {
  24433. return HAL_TIMEOUT;
  24434. 800aa96: 2303 movs r3, #3
  24435. 800aa98: e138 b.n 800ad0c <HAL_RCC_OscConfig+0x8a4>
  24436. while (__HAL_RCC_GET_FLAG(RCC_FLAG_LSERDY) != 0U)
  24437. 800aa9a: 4b4e ldr r3, [pc, #312] @ (800abd4 <HAL_RCC_OscConfig+0x76c>)
  24438. 800aa9c: 6f1b ldr r3, [r3, #112] @ 0x70
  24439. 800aa9e: f003 0302 and.w r3, r3, #2
  24440. 800aaa2: 2b00 cmp r3, #0
  24441. 800aaa4: d1ee bne.n 800aa84 <HAL_RCC_OscConfig+0x61c>
  24442. }
  24443. }
  24444. /*-------------------------------- PLL Configuration -----------------------*/
  24445. /* Check the parameters */
  24446. assert_param(IS_RCC_PLL(RCC_OscInitStruct->PLL.PLLState));
  24447. if ((RCC_OscInitStruct->PLL.PLLState) != RCC_PLL_NONE)
  24448. 800aaa6: 687b ldr r3, [r7, #4]
  24449. 800aaa8: 6a5b ldr r3, [r3, #36] @ 0x24
  24450. 800aaaa: 2b00 cmp r3, #0
  24451. 800aaac: f000 812d beq.w 800ad0a <HAL_RCC_OscConfig+0x8a2>
  24452. {
  24453. /* Check if the PLL is used as system clock or not */
  24454. if (__HAL_RCC_GET_SYSCLK_SOURCE() != RCC_CFGR_SWS_PLL1)
  24455. 800aab0: 4b48 ldr r3, [pc, #288] @ (800abd4 <HAL_RCC_OscConfig+0x76c>)
  24456. 800aab2: 691b ldr r3, [r3, #16]
  24457. 800aab4: f003 0338 and.w r3, r3, #56 @ 0x38
  24458. 800aab8: 2b18 cmp r3, #24
  24459. 800aaba: f000 80bd beq.w 800ac38 <HAL_RCC_OscConfig+0x7d0>
  24460. {
  24461. if ((RCC_OscInitStruct->PLL.PLLState) == RCC_PLL_ON)
  24462. 800aabe: 687b ldr r3, [r7, #4]
  24463. 800aac0: 6a5b ldr r3, [r3, #36] @ 0x24
  24464. 800aac2: 2b02 cmp r3, #2
  24465. 800aac4: f040 809e bne.w 800ac04 <HAL_RCC_OscConfig+0x79c>
  24466. assert_param(IS_RCC_PLLQ_VALUE(RCC_OscInitStruct->PLL.PLLQ));
  24467. assert_param(IS_RCC_PLLR_VALUE(RCC_OscInitStruct->PLL.PLLR));
  24468. assert_param(IS_RCC_PLLFRACN_VALUE(RCC_OscInitStruct->PLL.PLLFRACN));
  24469. /* Disable the main PLL. */
  24470. __HAL_RCC_PLL_DISABLE();
  24471. 800aac8: 4b42 ldr r3, [pc, #264] @ (800abd4 <HAL_RCC_OscConfig+0x76c>)
  24472. 800aaca: 681b ldr r3, [r3, #0]
  24473. 800aacc: 4a41 ldr r2, [pc, #260] @ (800abd4 <HAL_RCC_OscConfig+0x76c>)
  24474. 800aace: f023 7380 bic.w r3, r3, #16777216 @ 0x1000000
  24475. 800aad2: 6013 str r3, [r2, #0]
  24476. /* Get Start Tick*/
  24477. tickstart = HAL_GetTick();
  24478. 800aad4: f7fa fe6c bl 80057b0 <HAL_GetTick>
  24479. 800aad8: 6278 str r0, [r7, #36] @ 0x24
  24480. /* Wait till PLL is disabled */
  24481. while (__HAL_RCC_GET_FLAG(RCC_FLAG_PLLRDY) != 0U)
  24482. 800aada: e008 b.n 800aaee <HAL_RCC_OscConfig+0x686>
  24483. {
  24484. if ((HAL_GetTick() - tickstart) > PLL_TIMEOUT_VALUE)
  24485. 800aadc: f7fa fe68 bl 80057b0 <HAL_GetTick>
  24486. 800aae0: 4602 mov r2, r0
  24487. 800aae2: 6a7b ldr r3, [r7, #36] @ 0x24
  24488. 800aae4: 1ad3 subs r3, r2, r3
  24489. 800aae6: 2b02 cmp r3, #2
  24490. 800aae8: d901 bls.n 800aaee <HAL_RCC_OscConfig+0x686>
  24491. {
  24492. return HAL_TIMEOUT;
  24493. 800aaea: 2303 movs r3, #3
  24494. 800aaec: e10e b.n 800ad0c <HAL_RCC_OscConfig+0x8a4>
  24495. while (__HAL_RCC_GET_FLAG(RCC_FLAG_PLLRDY) != 0U)
  24496. 800aaee: 4b39 ldr r3, [pc, #228] @ (800abd4 <HAL_RCC_OscConfig+0x76c>)
  24497. 800aaf0: 681b ldr r3, [r3, #0]
  24498. 800aaf2: f003 7300 and.w r3, r3, #33554432 @ 0x2000000
  24499. 800aaf6: 2b00 cmp r3, #0
  24500. 800aaf8: d1f0 bne.n 800aadc <HAL_RCC_OscConfig+0x674>
  24501. }
  24502. }
  24503. /* Configure the main PLL clock source, multiplication and division factors. */
  24504. __HAL_RCC_PLL_CONFIG(RCC_OscInitStruct->PLL.PLLSource,
  24505. 800aafa: 4b36 ldr r3, [pc, #216] @ (800abd4 <HAL_RCC_OscConfig+0x76c>)
  24506. 800aafc: 6a9a ldr r2, [r3, #40] @ 0x28
  24507. 800aafe: 4b37 ldr r3, [pc, #220] @ (800abdc <HAL_RCC_OscConfig+0x774>)
  24508. 800ab00: 4013 ands r3, r2
  24509. 800ab02: 687a ldr r2, [r7, #4]
  24510. 800ab04: 6a91 ldr r1, [r2, #40] @ 0x28
  24511. 800ab06: 687a ldr r2, [r7, #4]
  24512. 800ab08: 6ad2 ldr r2, [r2, #44] @ 0x2c
  24513. 800ab0a: 0112 lsls r2, r2, #4
  24514. 800ab0c: 430a orrs r2, r1
  24515. 800ab0e: 4931 ldr r1, [pc, #196] @ (800abd4 <HAL_RCC_OscConfig+0x76c>)
  24516. 800ab10: 4313 orrs r3, r2
  24517. 800ab12: 628b str r3, [r1, #40] @ 0x28
  24518. 800ab14: 687b ldr r3, [r7, #4]
  24519. 800ab16: 6b1b ldr r3, [r3, #48] @ 0x30
  24520. 800ab18: 3b01 subs r3, #1
  24521. 800ab1a: f3c3 0208 ubfx r2, r3, #0, #9
  24522. 800ab1e: 687b ldr r3, [r7, #4]
  24523. 800ab20: 6b5b ldr r3, [r3, #52] @ 0x34
  24524. 800ab22: 3b01 subs r3, #1
  24525. 800ab24: 025b lsls r3, r3, #9
  24526. 800ab26: b29b uxth r3, r3
  24527. 800ab28: 431a orrs r2, r3
  24528. 800ab2a: 687b ldr r3, [r7, #4]
  24529. 800ab2c: 6b9b ldr r3, [r3, #56] @ 0x38
  24530. 800ab2e: 3b01 subs r3, #1
  24531. 800ab30: 041b lsls r3, r3, #16
  24532. 800ab32: f403 03fe and.w r3, r3, #8323072 @ 0x7f0000
  24533. 800ab36: 431a orrs r2, r3
  24534. 800ab38: 687b ldr r3, [r7, #4]
  24535. 800ab3a: 6bdb ldr r3, [r3, #60] @ 0x3c
  24536. 800ab3c: 3b01 subs r3, #1
  24537. 800ab3e: 061b lsls r3, r3, #24
  24538. 800ab40: f003 43fe and.w r3, r3, #2130706432 @ 0x7f000000
  24539. 800ab44: 4923 ldr r1, [pc, #140] @ (800abd4 <HAL_RCC_OscConfig+0x76c>)
  24540. 800ab46: 4313 orrs r3, r2
  24541. 800ab48: 630b str r3, [r1, #48] @ 0x30
  24542. RCC_OscInitStruct->PLL.PLLP,
  24543. RCC_OscInitStruct->PLL.PLLQ,
  24544. RCC_OscInitStruct->PLL.PLLR);
  24545. /* Disable PLLFRACN . */
  24546. __HAL_RCC_PLLFRACN_DISABLE();
  24547. 800ab4a: 4b22 ldr r3, [pc, #136] @ (800abd4 <HAL_RCC_OscConfig+0x76c>)
  24548. 800ab4c: 6adb ldr r3, [r3, #44] @ 0x2c
  24549. 800ab4e: 4a21 ldr r2, [pc, #132] @ (800abd4 <HAL_RCC_OscConfig+0x76c>)
  24550. 800ab50: f023 0301 bic.w r3, r3, #1
  24551. 800ab54: 62d3 str r3, [r2, #44] @ 0x2c
  24552. /* Configure PLL PLL1FRACN */
  24553. __HAL_RCC_PLLFRACN_CONFIG(RCC_OscInitStruct->PLL.PLLFRACN);
  24554. 800ab56: 4b1f ldr r3, [pc, #124] @ (800abd4 <HAL_RCC_OscConfig+0x76c>)
  24555. 800ab58: 6b5a ldr r2, [r3, #52] @ 0x34
  24556. 800ab5a: 4b21 ldr r3, [pc, #132] @ (800abe0 <HAL_RCC_OscConfig+0x778>)
  24557. 800ab5c: 4013 ands r3, r2
  24558. 800ab5e: 687a ldr r2, [r7, #4]
  24559. 800ab60: 6c92 ldr r2, [r2, #72] @ 0x48
  24560. 800ab62: 00d2 lsls r2, r2, #3
  24561. 800ab64: 491b ldr r1, [pc, #108] @ (800abd4 <HAL_RCC_OscConfig+0x76c>)
  24562. 800ab66: 4313 orrs r3, r2
  24563. 800ab68: 634b str r3, [r1, #52] @ 0x34
  24564. /* Select PLL1 input reference frequency range: VCI */
  24565. __HAL_RCC_PLL_VCIRANGE(RCC_OscInitStruct->PLL.PLLRGE) ;
  24566. 800ab6a: 4b1a ldr r3, [pc, #104] @ (800abd4 <HAL_RCC_OscConfig+0x76c>)
  24567. 800ab6c: 6adb ldr r3, [r3, #44] @ 0x2c
  24568. 800ab6e: f023 020c bic.w r2, r3, #12
  24569. 800ab72: 687b ldr r3, [r7, #4]
  24570. 800ab74: 6c1b ldr r3, [r3, #64] @ 0x40
  24571. 800ab76: 4917 ldr r1, [pc, #92] @ (800abd4 <HAL_RCC_OscConfig+0x76c>)
  24572. 800ab78: 4313 orrs r3, r2
  24573. 800ab7a: 62cb str r3, [r1, #44] @ 0x2c
  24574. /* Select PLL1 output frequency range : VCO */
  24575. __HAL_RCC_PLL_VCORANGE(RCC_OscInitStruct->PLL.PLLVCOSEL) ;
  24576. 800ab7c: 4b15 ldr r3, [pc, #84] @ (800abd4 <HAL_RCC_OscConfig+0x76c>)
  24577. 800ab7e: 6adb ldr r3, [r3, #44] @ 0x2c
  24578. 800ab80: f023 0202 bic.w r2, r3, #2
  24579. 800ab84: 687b ldr r3, [r7, #4]
  24580. 800ab86: 6c5b ldr r3, [r3, #68] @ 0x44
  24581. 800ab88: 4912 ldr r1, [pc, #72] @ (800abd4 <HAL_RCC_OscConfig+0x76c>)
  24582. 800ab8a: 4313 orrs r3, r2
  24583. 800ab8c: 62cb str r3, [r1, #44] @ 0x2c
  24584. /* Enable PLL System Clock output. */
  24585. __HAL_RCC_PLLCLKOUT_ENABLE(RCC_PLL1_DIVP);
  24586. 800ab8e: 4b11 ldr r3, [pc, #68] @ (800abd4 <HAL_RCC_OscConfig+0x76c>)
  24587. 800ab90: 6adb ldr r3, [r3, #44] @ 0x2c
  24588. 800ab92: 4a10 ldr r2, [pc, #64] @ (800abd4 <HAL_RCC_OscConfig+0x76c>)
  24589. 800ab94: f443 3380 orr.w r3, r3, #65536 @ 0x10000
  24590. 800ab98: 62d3 str r3, [r2, #44] @ 0x2c
  24591. /* Enable PLL1Q Clock output. */
  24592. __HAL_RCC_PLLCLKOUT_ENABLE(RCC_PLL1_DIVQ);
  24593. 800ab9a: 4b0e ldr r3, [pc, #56] @ (800abd4 <HAL_RCC_OscConfig+0x76c>)
  24594. 800ab9c: 6adb ldr r3, [r3, #44] @ 0x2c
  24595. 800ab9e: 4a0d ldr r2, [pc, #52] @ (800abd4 <HAL_RCC_OscConfig+0x76c>)
  24596. 800aba0: f443 3300 orr.w r3, r3, #131072 @ 0x20000
  24597. 800aba4: 62d3 str r3, [r2, #44] @ 0x2c
  24598. /* Enable PLL1R Clock output. */
  24599. __HAL_RCC_PLLCLKOUT_ENABLE(RCC_PLL1_DIVR);
  24600. 800aba6: 4b0b ldr r3, [pc, #44] @ (800abd4 <HAL_RCC_OscConfig+0x76c>)
  24601. 800aba8: 6adb ldr r3, [r3, #44] @ 0x2c
  24602. 800abaa: 4a0a ldr r2, [pc, #40] @ (800abd4 <HAL_RCC_OscConfig+0x76c>)
  24603. 800abac: f443 2380 orr.w r3, r3, #262144 @ 0x40000
  24604. 800abb0: 62d3 str r3, [r2, #44] @ 0x2c
  24605. /* Enable PLL1FRACN . */
  24606. __HAL_RCC_PLLFRACN_ENABLE();
  24607. 800abb2: 4b08 ldr r3, [pc, #32] @ (800abd4 <HAL_RCC_OscConfig+0x76c>)
  24608. 800abb4: 6adb ldr r3, [r3, #44] @ 0x2c
  24609. 800abb6: 4a07 ldr r2, [pc, #28] @ (800abd4 <HAL_RCC_OscConfig+0x76c>)
  24610. 800abb8: f043 0301 orr.w r3, r3, #1
  24611. 800abbc: 62d3 str r3, [r2, #44] @ 0x2c
  24612. /* Enable the main PLL. */
  24613. __HAL_RCC_PLL_ENABLE();
  24614. 800abbe: 4b05 ldr r3, [pc, #20] @ (800abd4 <HAL_RCC_OscConfig+0x76c>)
  24615. 800abc0: 681b ldr r3, [r3, #0]
  24616. 800abc2: 4a04 ldr r2, [pc, #16] @ (800abd4 <HAL_RCC_OscConfig+0x76c>)
  24617. 800abc4: f043 7380 orr.w r3, r3, #16777216 @ 0x1000000
  24618. 800abc8: 6013 str r3, [r2, #0]
  24619. /* Get Start Tick*/
  24620. tickstart = HAL_GetTick();
  24621. 800abca: f7fa fdf1 bl 80057b0 <HAL_GetTick>
  24622. 800abce: 6278 str r0, [r7, #36] @ 0x24
  24623. /* Wait till PLL is ready */
  24624. while (__HAL_RCC_GET_FLAG(RCC_FLAG_PLLRDY) == 0U)
  24625. 800abd0: e011 b.n 800abf6 <HAL_RCC_OscConfig+0x78e>
  24626. 800abd2: bf00 nop
  24627. 800abd4: 58024400 .word 0x58024400
  24628. 800abd8: 58024800 .word 0x58024800
  24629. 800abdc: fffffc0c .word 0xfffffc0c
  24630. 800abe0: ffff0007 .word 0xffff0007
  24631. {
  24632. if ((HAL_GetTick() - tickstart) > PLL_TIMEOUT_VALUE)
  24633. 800abe4: f7fa fde4 bl 80057b0 <HAL_GetTick>
  24634. 800abe8: 4602 mov r2, r0
  24635. 800abea: 6a7b ldr r3, [r7, #36] @ 0x24
  24636. 800abec: 1ad3 subs r3, r2, r3
  24637. 800abee: 2b02 cmp r3, #2
  24638. 800abf0: d901 bls.n 800abf6 <HAL_RCC_OscConfig+0x78e>
  24639. {
  24640. return HAL_TIMEOUT;
  24641. 800abf2: 2303 movs r3, #3
  24642. 800abf4: e08a b.n 800ad0c <HAL_RCC_OscConfig+0x8a4>
  24643. while (__HAL_RCC_GET_FLAG(RCC_FLAG_PLLRDY) == 0U)
  24644. 800abf6: 4b47 ldr r3, [pc, #284] @ (800ad14 <HAL_RCC_OscConfig+0x8ac>)
  24645. 800abf8: 681b ldr r3, [r3, #0]
  24646. 800abfa: f003 7300 and.w r3, r3, #33554432 @ 0x2000000
  24647. 800abfe: 2b00 cmp r3, #0
  24648. 800ac00: d0f0 beq.n 800abe4 <HAL_RCC_OscConfig+0x77c>
  24649. 800ac02: e082 b.n 800ad0a <HAL_RCC_OscConfig+0x8a2>
  24650. }
  24651. }
  24652. else
  24653. {
  24654. /* Disable the main PLL. */
  24655. __HAL_RCC_PLL_DISABLE();
  24656. 800ac04: 4b43 ldr r3, [pc, #268] @ (800ad14 <HAL_RCC_OscConfig+0x8ac>)
  24657. 800ac06: 681b ldr r3, [r3, #0]
  24658. 800ac08: 4a42 ldr r2, [pc, #264] @ (800ad14 <HAL_RCC_OscConfig+0x8ac>)
  24659. 800ac0a: f023 7380 bic.w r3, r3, #16777216 @ 0x1000000
  24660. 800ac0e: 6013 str r3, [r2, #0]
  24661. /* Get Start Tick*/
  24662. tickstart = HAL_GetTick();
  24663. 800ac10: f7fa fdce bl 80057b0 <HAL_GetTick>
  24664. 800ac14: 6278 str r0, [r7, #36] @ 0x24
  24665. /* Wait till PLL is disabled */
  24666. while (__HAL_RCC_GET_FLAG(RCC_FLAG_PLLRDY) != 0U)
  24667. 800ac16: e008 b.n 800ac2a <HAL_RCC_OscConfig+0x7c2>
  24668. {
  24669. if ((HAL_GetTick() - tickstart) > PLL_TIMEOUT_VALUE)
  24670. 800ac18: f7fa fdca bl 80057b0 <HAL_GetTick>
  24671. 800ac1c: 4602 mov r2, r0
  24672. 800ac1e: 6a7b ldr r3, [r7, #36] @ 0x24
  24673. 800ac20: 1ad3 subs r3, r2, r3
  24674. 800ac22: 2b02 cmp r3, #2
  24675. 800ac24: d901 bls.n 800ac2a <HAL_RCC_OscConfig+0x7c2>
  24676. {
  24677. return HAL_TIMEOUT;
  24678. 800ac26: 2303 movs r3, #3
  24679. 800ac28: e070 b.n 800ad0c <HAL_RCC_OscConfig+0x8a4>
  24680. while (__HAL_RCC_GET_FLAG(RCC_FLAG_PLLRDY) != 0U)
  24681. 800ac2a: 4b3a ldr r3, [pc, #232] @ (800ad14 <HAL_RCC_OscConfig+0x8ac>)
  24682. 800ac2c: 681b ldr r3, [r3, #0]
  24683. 800ac2e: f003 7300 and.w r3, r3, #33554432 @ 0x2000000
  24684. 800ac32: 2b00 cmp r3, #0
  24685. 800ac34: d1f0 bne.n 800ac18 <HAL_RCC_OscConfig+0x7b0>
  24686. 800ac36: e068 b.n 800ad0a <HAL_RCC_OscConfig+0x8a2>
  24687. }
  24688. }
  24689. else
  24690. {
  24691. /* Do not return HAL_ERROR if request repeats the current configuration */
  24692. temp1_pllckcfg = RCC->PLLCKSELR;
  24693. 800ac38: 4b36 ldr r3, [pc, #216] @ (800ad14 <HAL_RCC_OscConfig+0x8ac>)
  24694. 800ac3a: 6a9b ldr r3, [r3, #40] @ 0x28
  24695. 800ac3c: 613b str r3, [r7, #16]
  24696. temp2_pllckcfg = RCC->PLL1DIVR;
  24697. 800ac3e: 4b35 ldr r3, [pc, #212] @ (800ad14 <HAL_RCC_OscConfig+0x8ac>)
  24698. 800ac40: 6b1b ldr r3, [r3, #48] @ 0x30
  24699. 800ac42: 60fb str r3, [r7, #12]
  24700. if (((RCC_OscInitStruct->PLL.PLLState) == RCC_PLL_OFF) ||
  24701. 800ac44: 687b ldr r3, [r7, #4]
  24702. 800ac46: 6a5b ldr r3, [r3, #36] @ 0x24
  24703. 800ac48: 2b01 cmp r3, #1
  24704. 800ac4a: d031 beq.n 800acb0 <HAL_RCC_OscConfig+0x848>
  24705. (READ_BIT(temp1_pllckcfg, RCC_PLLCKSELR_PLLSRC) != RCC_OscInitStruct->PLL.PLLSource) ||
  24706. 800ac4c: 693b ldr r3, [r7, #16]
  24707. 800ac4e: f003 0203 and.w r2, r3, #3
  24708. 800ac52: 687b ldr r3, [r7, #4]
  24709. 800ac54: 6a9b ldr r3, [r3, #40] @ 0x28
  24710. if (((RCC_OscInitStruct->PLL.PLLState) == RCC_PLL_OFF) ||
  24711. 800ac56: 429a cmp r2, r3
  24712. 800ac58: d12a bne.n 800acb0 <HAL_RCC_OscConfig+0x848>
  24713. ((READ_BIT(temp1_pllckcfg, RCC_PLLCKSELR_DIVM1) >> RCC_PLLCKSELR_DIVM1_Pos) != RCC_OscInitStruct->PLL.PLLM) ||
  24714. 800ac5a: 693b ldr r3, [r7, #16]
  24715. 800ac5c: 091b lsrs r3, r3, #4
  24716. 800ac5e: f003 023f and.w r2, r3, #63 @ 0x3f
  24717. 800ac62: 687b ldr r3, [r7, #4]
  24718. 800ac64: 6adb ldr r3, [r3, #44] @ 0x2c
  24719. (READ_BIT(temp1_pllckcfg, RCC_PLLCKSELR_PLLSRC) != RCC_OscInitStruct->PLL.PLLSource) ||
  24720. 800ac66: 429a cmp r2, r3
  24721. 800ac68: d122 bne.n 800acb0 <HAL_RCC_OscConfig+0x848>
  24722. (READ_BIT(temp2_pllckcfg, RCC_PLL1DIVR_N1) != (RCC_OscInitStruct->PLL.PLLN - 1U)) ||
  24723. 800ac6a: 68fb ldr r3, [r7, #12]
  24724. 800ac6c: f3c3 0208 ubfx r2, r3, #0, #9
  24725. 800ac70: 687b ldr r3, [r7, #4]
  24726. 800ac72: 6b1b ldr r3, [r3, #48] @ 0x30
  24727. 800ac74: 3b01 subs r3, #1
  24728. ((READ_BIT(temp1_pllckcfg, RCC_PLLCKSELR_DIVM1) >> RCC_PLLCKSELR_DIVM1_Pos) != RCC_OscInitStruct->PLL.PLLM) ||
  24729. 800ac76: 429a cmp r2, r3
  24730. 800ac78: d11a bne.n 800acb0 <HAL_RCC_OscConfig+0x848>
  24731. ((READ_BIT(temp2_pllckcfg, RCC_PLL1DIVR_P1) >> RCC_PLL1DIVR_P1_Pos) != (RCC_OscInitStruct->PLL.PLLP - 1U)) ||
  24732. 800ac7a: 68fb ldr r3, [r7, #12]
  24733. 800ac7c: 0a5b lsrs r3, r3, #9
  24734. 800ac7e: f003 027f and.w r2, r3, #127 @ 0x7f
  24735. 800ac82: 687b ldr r3, [r7, #4]
  24736. 800ac84: 6b5b ldr r3, [r3, #52] @ 0x34
  24737. 800ac86: 3b01 subs r3, #1
  24738. (READ_BIT(temp2_pllckcfg, RCC_PLL1DIVR_N1) != (RCC_OscInitStruct->PLL.PLLN - 1U)) ||
  24739. 800ac88: 429a cmp r2, r3
  24740. 800ac8a: d111 bne.n 800acb0 <HAL_RCC_OscConfig+0x848>
  24741. ((READ_BIT(temp2_pllckcfg, RCC_PLL1DIVR_Q1) >> RCC_PLL1DIVR_Q1_Pos) != (RCC_OscInitStruct->PLL.PLLQ - 1U)) ||
  24742. 800ac8c: 68fb ldr r3, [r7, #12]
  24743. 800ac8e: 0c1b lsrs r3, r3, #16
  24744. 800ac90: f003 027f and.w r2, r3, #127 @ 0x7f
  24745. 800ac94: 687b ldr r3, [r7, #4]
  24746. 800ac96: 6b9b ldr r3, [r3, #56] @ 0x38
  24747. 800ac98: 3b01 subs r3, #1
  24748. ((READ_BIT(temp2_pllckcfg, RCC_PLL1DIVR_P1) >> RCC_PLL1DIVR_P1_Pos) != (RCC_OscInitStruct->PLL.PLLP - 1U)) ||
  24749. 800ac9a: 429a cmp r2, r3
  24750. 800ac9c: d108 bne.n 800acb0 <HAL_RCC_OscConfig+0x848>
  24751. ((READ_BIT(temp2_pllckcfg, RCC_PLL1DIVR_R1) >> RCC_PLL1DIVR_R1_Pos) != (RCC_OscInitStruct->PLL.PLLR - 1U)))
  24752. 800ac9e: 68fb ldr r3, [r7, #12]
  24753. 800aca0: 0e1b lsrs r3, r3, #24
  24754. 800aca2: f003 027f and.w r2, r3, #127 @ 0x7f
  24755. 800aca6: 687b ldr r3, [r7, #4]
  24756. 800aca8: 6bdb ldr r3, [r3, #60] @ 0x3c
  24757. 800acaa: 3b01 subs r3, #1
  24758. ((READ_BIT(temp2_pllckcfg, RCC_PLL1DIVR_Q1) >> RCC_PLL1DIVR_Q1_Pos) != (RCC_OscInitStruct->PLL.PLLQ - 1U)) ||
  24759. 800acac: 429a cmp r2, r3
  24760. 800acae: d001 beq.n 800acb4 <HAL_RCC_OscConfig+0x84c>
  24761. {
  24762. return HAL_ERROR;
  24763. 800acb0: 2301 movs r3, #1
  24764. 800acb2: e02b b.n 800ad0c <HAL_RCC_OscConfig+0x8a4>
  24765. }
  24766. else
  24767. {
  24768. /* Check if only fractional part needs to be updated */
  24769. temp1_pllckcfg = ((RCC->PLL1FRACR & RCC_PLL1FRACR_FRACN1) >> RCC_PLL1FRACR_FRACN1_Pos);
  24770. 800acb4: 4b17 ldr r3, [pc, #92] @ (800ad14 <HAL_RCC_OscConfig+0x8ac>)
  24771. 800acb6: 6b5b ldr r3, [r3, #52] @ 0x34
  24772. 800acb8: 08db lsrs r3, r3, #3
  24773. 800acba: f3c3 030c ubfx r3, r3, #0, #13
  24774. 800acbe: 613b str r3, [r7, #16]
  24775. if (RCC_OscInitStruct->PLL.PLLFRACN != temp1_pllckcfg)
  24776. 800acc0: 687b ldr r3, [r7, #4]
  24777. 800acc2: 6c9b ldr r3, [r3, #72] @ 0x48
  24778. 800acc4: 693a ldr r2, [r7, #16]
  24779. 800acc6: 429a cmp r2, r3
  24780. 800acc8: d01f beq.n 800ad0a <HAL_RCC_OscConfig+0x8a2>
  24781. {
  24782. assert_param(IS_RCC_PLLFRACN_VALUE(RCC_OscInitStruct->PLL.PLLFRACN));
  24783. /* Disable PLL1FRACEN */
  24784. __HAL_RCC_PLLFRACN_DISABLE();
  24785. 800acca: 4b12 ldr r3, [pc, #72] @ (800ad14 <HAL_RCC_OscConfig+0x8ac>)
  24786. 800accc: 6adb ldr r3, [r3, #44] @ 0x2c
  24787. 800acce: 4a11 ldr r2, [pc, #68] @ (800ad14 <HAL_RCC_OscConfig+0x8ac>)
  24788. 800acd0: f023 0301 bic.w r3, r3, #1
  24789. 800acd4: 62d3 str r3, [r2, #44] @ 0x2c
  24790. /* Get Start Tick*/
  24791. tickstart = HAL_GetTick();
  24792. 800acd6: f7fa fd6b bl 80057b0 <HAL_GetTick>
  24793. 800acda: 6278 str r0, [r7, #36] @ 0x24
  24794. /* Wait at least 2 CK_REF (PLL input source divided by M) period to make sure next latched value will be taken into account. */
  24795. while ((HAL_GetTick() - tickstart) < PLL_FRAC_TIMEOUT_VALUE)
  24796. 800acdc: bf00 nop
  24797. 800acde: f7fa fd67 bl 80057b0 <HAL_GetTick>
  24798. 800ace2: 4602 mov r2, r0
  24799. 800ace4: 6a7b ldr r3, [r7, #36] @ 0x24
  24800. 800ace6: 4293 cmp r3, r2
  24801. 800ace8: d0f9 beq.n 800acde <HAL_RCC_OscConfig+0x876>
  24802. {
  24803. }
  24804. /* Configure PLL1 PLL1FRACN */
  24805. __HAL_RCC_PLLFRACN_CONFIG(RCC_OscInitStruct->PLL.PLLFRACN);
  24806. 800acea: 4b0a ldr r3, [pc, #40] @ (800ad14 <HAL_RCC_OscConfig+0x8ac>)
  24807. 800acec: 6b5a ldr r2, [r3, #52] @ 0x34
  24808. 800acee: 4b0a ldr r3, [pc, #40] @ (800ad18 <HAL_RCC_OscConfig+0x8b0>)
  24809. 800acf0: 4013 ands r3, r2
  24810. 800acf2: 687a ldr r2, [r7, #4]
  24811. 800acf4: 6c92 ldr r2, [r2, #72] @ 0x48
  24812. 800acf6: 00d2 lsls r2, r2, #3
  24813. 800acf8: 4906 ldr r1, [pc, #24] @ (800ad14 <HAL_RCC_OscConfig+0x8ac>)
  24814. 800acfa: 4313 orrs r3, r2
  24815. 800acfc: 634b str r3, [r1, #52] @ 0x34
  24816. /* Enable PLL1FRACEN to latch new value. */
  24817. __HAL_RCC_PLLFRACN_ENABLE();
  24818. 800acfe: 4b05 ldr r3, [pc, #20] @ (800ad14 <HAL_RCC_OscConfig+0x8ac>)
  24819. 800ad00: 6adb ldr r3, [r3, #44] @ 0x2c
  24820. 800ad02: 4a04 ldr r2, [pc, #16] @ (800ad14 <HAL_RCC_OscConfig+0x8ac>)
  24821. 800ad04: f043 0301 orr.w r3, r3, #1
  24822. 800ad08: 62d3 str r3, [r2, #44] @ 0x2c
  24823. }
  24824. }
  24825. }
  24826. }
  24827. return HAL_OK;
  24828. 800ad0a: 2300 movs r3, #0
  24829. }
  24830. 800ad0c: 4618 mov r0, r3
  24831. 800ad0e: 3730 adds r7, #48 @ 0x30
  24832. 800ad10: 46bd mov sp, r7
  24833. 800ad12: bd80 pop {r7, pc}
  24834. 800ad14: 58024400 .word 0x58024400
  24835. 800ad18: ffff0007 .word 0xffff0007
  24836. 0800ad1c <HAL_RCC_ClockConfig>:
  24837. * D1CPRE[3:0] bits to ensure that Domain1 core clock not exceed the maximum allowed frequency
  24838. * (for more details refer to section above "Initialization/de-initialization functions")
  24839. * @retval None
  24840. */
  24841. HAL_StatusTypeDef HAL_RCC_ClockConfig(RCC_ClkInitTypeDef *RCC_ClkInitStruct, uint32_t FLatency)
  24842. {
  24843. 800ad1c: b580 push {r7, lr}
  24844. 800ad1e: b086 sub sp, #24
  24845. 800ad20: af00 add r7, sp, #0
  24846. 800ad22: 6078 str r0, [r7, #4]
  24847. 800ad24: 6039 str r1, [r7, #0]
  24848. HAL_StatusTypeDef halstatus;
  24849. uint32_t tickstart;
  24850. uint32_t common_system_clock;
  24851. /* Check Null pointer */
  24852. if (RCC_ClkInitStruct == NULL)
  24853. 800ad26: 687b ldr r3, [r7, #4]
  24854. 800ad28: 2b00 cmp r3, #0
  24855. 800ad2a: d101 bne.n 800ad30 <HAL_RCC_ClockConfig+0x14>
  24856. {
  24857. return HAL_ERROR;
  24858. 800ad2c: 2301 movs r3, #1
  24859. 800ad2e: e19c b.n 800b06a <HAL_RCC_ClockConfig+0x34e>
  24860. /* To correctly read data from FLASH memory, the number of wait states (LATENCY)
  24861. must be correctly programmed according to the frequency of the CPU clock
  24862. (HCLK) and the supply voltage of the device. */
  24863. /* Increasing the CPU frequency */
  24864. if (FLatency > __HAL_FLASH_GET_LATENCY())
  24865. 800ad30: 4b8a ldr r3, [pc, #552] @ (800af5c <HAL_RCC_ClockConfig+0x240>)
  24866. 800ad32: 681b ldr r3, [r3, #0]
  24867. 800ad34: f003 030f and.w r3, r3, #15
  24868. 800ad38: 683a ldr r2, [r7, #0]
  24869. 800ad3a: 429a cmp r2, r3
  24870. 800ad3c: d910 bls.n 800ad60 <HAL_RCC_ClockConfig+0x44>
  24871. {
  24872. /* Program the new number of wait states to the LATENCY bits in the FLASH_ACR register */
  24873. __HAL_FLASH_SET_LATENCY(FLatency);
  24874. 800ad3e: 4b87 ldr r3, [pc, #540] @ (800af5c <HAL_RCC_ClockConfig+0x240>)
  24875. 800ad40: 681b ldr r3, [r3, #0]
  24876. 800ad42: f023 020f bic.w r2, r3, #15
  24877. 800ad46: 4985 ldr r1, [pc, #532] @ (800af5c <HAL_RCC_ClockConfig+0x240>)
  24878. 800ad48: 683b ldr r3, [r7, #0]
  24879. 800ad4a: 4313 orrs r3, r2
  24880. 800ad4c: 600b str r3, [r1, #0]
  24881. /* Check that the new number of wait states is taken into account to access the Flash
  24882. memory by reading the FLASH_ACR register */
  24883. if (__HAL_FLASH_GET_LATENCY() != FLatency)
  24884. 800ad4e: 4b83 ldr r3, [pc, #524] @ (800af5c <HAL_RCC_ClockConfig+0x240>)
  24885. 800ad50: 681b ldr r3, [r3, #0]
  24886. 800ad52: f003 030f and.w r3, r3, #15
  24887. 800ad56: 683a ldr r2, [r7, #0]
  24888. 800ad58: 429a cmp r2, r3
  24889. 800ad5a: d001 beq.n 800ad60 <HAL_RCC_ClockConfig+0x44>
  24890. {
  24891. return HAL_ERROR;
  24892. 800ad5c: 2301 movs r3, #1
  24893. 800ad5e: e184 b.n 800b06a <HAL_RCC_ClockConfig+0x34e>
  24894. }
  24895. /* Increasing the BUS frequency divider */
  24896. /*-------------------------- D1PCLK1/CDPCLK1 Configuration ---------------------------*/
  24897. if (((RCC_ClkInitStruct->ClockType) & RCC_CLOCKTYPE_D1PCLK1) == RCC_CLOCKTYPE_D1PCLK1)
  24898. 800ad60: 687b ldr r3, [r7, #4]
  24899. 800ad62: 681b ldr r3, [r3, #0]
  24900. 800ad64: f003 0304 and.w r3, r3, #4
  24901. 800ad68: 2b00 cmp r3, #0
  24902. 800ad6a: d010 beq.n 800ad8e <HAL_RCC_ClockConfig+0x72>
  24903. {
  24904. #if defined (RCC_D1CFGR_D1PPRE)
  24905. if ((RCC_ClkInitStruct->APB3CLKDivider) > (RCC->D1CFGR & RCC_D1CFGR_D1PPRE))
  24906. 800ad6c: 687b ldr r3, [r7, #4]
  24907. 800ad6e: 691a ldr r2, [r3, #16]
  24908. 800ad70: 4b7b ldr r3, [pc, #492] @ (800af60 <HAL_RCC_ClockConfig+0x244>)
  24909. 800ad72: 699b ldr r3, [r3, #24]
  24910. 800ad74: f003 0370 and.w r3, r3, #112 @ 0x70
  24911. 800ad78: 429a cmp r2, r3
  24912. 800ad7a: d908 bls.n 800ad8e <HAL_RCC_ClockConfig+0x72>
  24913. {
  24914. assert_param(IS_RCC_D1PCLK1(RCC_ClkInitStruct->APB3CLKDivider));
  24915. MODIFY_REG(RCC->D1CFGR, RCC_D1CFGR_D1PPRE, RCC_ClkInitStruct->APB3CLKDivider);
  24916. 800ad7c: 4b78 ldr r3, [pc, #480] @ (800af60 <HAL_RCC_ClockConfig+0x244>)
  24917. 800ad7e: 699b ldr r3, [r3, #24]
  24918. 800ad80: f023 0270 bic.w r2, r3, #112 @ 0x70
  24919. 800ad84: 687b ldr r3, [r7, #4]
  24920. 800ad86: 691b ldr r3, [r3, #16]
  24921. 800ad88: 4975 ldr r1, [pc, #468] @ (800af60 <HAL_RCC_ClockConfig+0x244>)
  24922. 800ad8a: 4313 orrs r3, r2
  24923. 800ad8c: 618b str r3, [r1, #24]
  24924. }
  24925. #endif
  24926. }
  24927. /*-------------------------- PCLK1 Configuration ---------------------------*/
  24928. if (((RCC_ClkInitStruct->ClockType) & RCC_CLOCKTYPE_PCLK1) == RCC_CLOCKTYPE_PCLK1)
  24929. 800ad8e: 687b ldr r3, [r7, #4]
  24930. 800ad90: 681b ldr r3, [r3, #0]
  24931. 800ad92: f003 0308 and.w r3, r3, #8
  24932. 800ad96: 2b00 cmp r3, #0
  24933. 800ad98: d010 beq.n 800adbc <HAL_RCC_ClockConfig+0xa0>
  24934. {
  24935. #if defined (RCC_D2CFGR_D2PPRE1)
  24936. if ((RCC_ClkInitStruct->APB1CLKDivider) > (RCC->D2CFGR & RCC_D2CFGR_D2PPRE1))
  24937. 800ad9a: 687b ldr r3, [r7, #4]
  24938. 800ad9c: 695a ldr r2, [r3, #20]
  24939. 800ad9e: 4b70 ldr r3, [pc, #448] @ (800af60 <HAL_RCC_ClockConfig+0x244>)
  24940. 800ada0: 69db ldr r3, [r3, #28]
  24941. 800ada2: f003 0370 and.w r3, r3, #112 @ 0x70
  24942. 800ada6: 429a cmp r2, r3
  24943. 800ada8: d908 bls.n 800adbc <HAL_RCC_ClockConfig+0xa0>
  24944. {
  24945. assert_param(IS_RCC_PCLK1(RCC_ClkInitStruct->APB1CLKDivider));
  24946. MODIFY_REG(RCC->D2CFGR, RCC_D2CFGR_D2PPRE1, (RCC_ClkInitStruct->APB1CLKDivider));
  24947. 800adaa: 4b6d ldr r3, [pc, #436] @ (800af60 <HAL_RCC_ClockConfig+0x244>)
  24948. 800adac: 69db ldr r3, [r3, #28]
  24949. 800adae: f023 0270 bic.w r2, r3, #112 @ 0x70
  24950. 800adb2: 687b ldr r3, [r7, #4]
  24951. 800adb4: 695b ldr r3, [r3, #20]
  24952. 800adb6: 496a ldr r1, [pc, #424] @ (800af60 <HAL_RCC_ClockConfig+0x244>)
  24953. 800adb8: 4313 orrs r3, r2
  24954. 800adba: 61cb str r3, [r1, #28]
  24955. MODIFY_REG(RCC->CDCFGR2, RCC_CDCFGR2_CDPPRE1, (RCC_ClkInitStruct->APB1CLKDivider));
  24956. }
  24957. #endif
  24958. }
  24959. /*-------------------------- PCLK2 Configuration ---------------------------*/
  24960. if (((RCC_ClkInitStruct->ClockType) & RCC_CLOCKTYPE_PCLK2) == RCC_CLOCKTYPE_PCLK2)
  24961. 800adbc: 687b ldr r3, [r7, #4]
  24962. 800adbe: 681b ldr r3, [r3, #0]
  24963. 800adc0: f003 0310 and.w r3, r3, #16
  24964. 800adc4: 2b00 cmp r3, #0
  24965. 800adc6: d010 beq.n 800adea <HAL_RCC_ClockConfig+0xce>
  24966. {
  24967. #if defined(RCC_D2CFGR_D2PPRE2)
  24968. if ((RCC_ClkInitStruct->APB2CLKDivider) > (RCC->D2CFGR & RCC_D2CFGR_D2PPRE2))
  24969. 800adc8: 687b ldr r3, [r7, #4]
  24970. 800adca: 699a ldr r2, [r3, #24]
  24971. 800adcc: 4b64 ldr r3, [pc, #400] @ (800af60 <HAL_RCC_ClockConfig+0x244>)
  24972. 800adce: 69db ldr r3, [r3, #28]
  24973. 800add0: f403 63e0 and.w r3, r3, #1792 @ 0x700
  24974. 800add4: 429a cmp r2, r3
  24975. 800add6: d908 bls.n 800adea <HAL_RCC_ClockConfig+0xce>
  24976. {
  24977. assert_param(IS_RCC_PCLK2(RCC_ClkInitStruct->APB2CLKDivider));
  24978. MODIFY_REG(RCC->D2CFGR, RCC_D2CFGR_D2PPRE2, (RCC_ClkInitStruct->APB2CLKDivider));
  24979. 800add8: 4b61 ldr r3, [pc, #388] @ (800af60 <HAL_RCC_ClockConfig+0x244>)
  24980. 800adda: 69db ldr r3, [r3, #28]
  24981. 800addc: f423 62e0 bic.w r2, r3, #1792 @ 0x700
  24982. 800ade0: 687b ldr r3, [r7, #4]
  24983. 800ade2: 699b ldr r3, [r3, #24]
  24984. 800ade4: 495e ldr r1, [pc, #376] @ (800af60 <HAL_RCC_ClockConfig+0x244>)
  24985. 800ade6: 4313 orrs r3, r2
  24986. 800ade8: 61cb str r3, [r1, #28]
  24987. }
  24988. #endif
  24989. }
  24990. /*-------------------------- D3PCLK1 Configuration ---------------------------*/
  24991. if (((RCC_ClkInitStruct->ClockType) & RCC_CLOCKTYPE_D3PCLK1) == RCC_CLOCKTYPE_D3PCLK1)
  24992. 800adea: 687b ldr r3, [r7, #4]
  24993. 800adec: 681b ldr r3, [r3, #0]
  24994. 800adee: f003 0320 and.w r3, r3, #32
  24995. 800adf2: 2b00 cmp r3, #0
  24996. 800adf4: d010 beq.n 800ae18 <HAL_RCC_ClockConfig+0xfc>
  24997. {
  24998. #if defined(RCC_D3CFGR_D3PPRE)
  24999. if ((RCC_ClkInitStruct->APB4CLKDivider) > (RCC->D3CFGR & RCC_D3CFGR_D3PPRE))
  25000. 800adf6: 687b ldr r3, [r7, #4]
  25001. 800adf8: 69da ldr r2, [r3, #28]
  25002. 800adfa: 4b59 ldr r3, [pc, #356] @ (800af60 <HAL_RCC_ClockConfig+0x244>)
  25003. 800adfc: 6a1b ldr r3, [r3, #32]
  25004. 800adfe: f003 0370 and.w r3, r3, #112 @ 0x70
  25005. 800ae02: 429a cmp r2, r3
  25006. 800ae04: d908 bls.n 800ae18 <HAL_RCC_ClockConfig+0xfc>
  25007. {
  25008. assert_param(IS_RCC_D3PCLK1(RCC_ClkInitStruct->APB4CLKDivider));
  25009. MODIFY_REG(RCC->D3CFGR, RCC_D3CFGR_D3PPRE, (RCC_ClkInitStruct->APB4CLKDivider));
  25010. 800ae06: 4b56 ldr r3, [pc, #344] @ (800af60 <HAL_RCC_ClockConfig+0x244>)
  25011. 800ae08: 6a1b ldr r3, [r3, #32]
  25012. 800ae0a: f023 0270 bic.w r2, r3, #112 @ 0x70
  25013. 800ae0e: 687b ldr r3, [r7, #4]
  25014. 800ae10: 69db ldr r3, [r3, #28]
  25015. 800ae12: 4953 ldr r1, [pc, #332] @ (800af60 <HAL_RCC_ClockConfig+0x244>)
  25016. 800ae14: 4313 orrs r3, r2
  25017. 800ae16: 620b str r3, [r1, #32]
  25018. }
  25019. #endif
  25020. }
  25021. /*-------------------------- HCLK Configuration --------------------------*/
  25022. if (((RCC_ClkInitStruct->ClockType) & RCC_CLOCKTYPE_HCLK) == RCC_CLOCKTYPE_HCLK)
  25023. 800ae18: 687b ldr r3, [r7, #4]
  25024. 800ae1a: 681b ldr r3, [r3, #0]
  25025. 800ae1c: f003 0302 and.w r3, r3, #2
  25026. 800ae20: 2b00 cmp r3, #0
  25027. 800ae22: d010 beq.n 800ae46 <HAL_RCC_ClockConfig+0x12a>
  25028. {
  25029. #if defined (RCC_D1CFGR_HPRE)
  25030. if ((RCC_ClkInitStruct->AHBCLKDivider) > (RCC->D1CFGR & RCC_D1CFGR_HPRE))
  25031. 800ae24: 687b ldr r3, [r7, #4]
  25032. 800ae26: 68da ldr r2, [r3, #12]
  25033. 800ae28: 4b4d ldr r3, [pc, #308] @ (800af60 <HAL_RCC_ClockConfig+0x244>)
  25034. 800ae2a: 699b ldr r3, [r3, #24]
  25035. 800ae2c: f003 030f and.w r3, r3, #15
  25036. 800ae30: 429a cmp r2, r3
  25037. 800ae32: d908 bls.n 800ae46 <HAL_RCC_ClockConfig+0x12a>
  25038. {
  25039. /* Set the new HCLK clock divider */
  25040. assert_param(IS_RCC_HCLK(RCC_ClkInitStruct->AHBCLKDivider));
  25041. MODIFY_REG(RCC->D1CFGR, RCC_D1CFGR_HPRE, RCC_ClkInitStruct->AHBCLKDivider);
  25042. 800ae34: 4b4a ldr r3, [pc, #296] @ (800af60 <HAL_RCC_ClockConfig+0x244>)
  25043. 800ae36: 699b ldr r3, [r3, #24]
  25044. 800ae38: f023 020f bic.w r2, r3, #15
  25045. 800ae3c: 687b ldr r3, [r7, #4]
  25046. 800ae3e: 68db ldr r3, [r3, #12]
  25047. 800ae40: 4947 ldr r1, [pc, #284] @ (800af60 <HAL_RCC_ClockConfig+0x244>)
  25048. 800ae42: 4313 orrs r3, r2
  25049. 800ae44: 618b str r3, [r1, #24]
  25050. }
  25051. #endif
  25052. }
  25053. /*------------------------- SYSCLK Configuration -------------------------*/
  25054. if (((RCC_ClkInitStruct->ClockType) & RCC_CLOCKTYPE_SYSCLK) == RCC_CLOCKTYPE_SYSCLK)
  25055. 800ae46: 687b ldr r3, [r7, #4]
  25056. 800ae48: 681b ldr r3, [r3, #0]
  25057. 800ae4a: f003 0301 and.w r3, r3, #1
  25058. 800ae4e: 2b00 cmp r3, #0
  25059. 800ae50: d055 beq.n 800aefe <HAL_RCC_ClockConfig+0x1e2>
  25060. {
  25061. assert_param(IS_RCC_SYSCLK(RCC_ClkInitStruct->SYSCLKDivider));
  25062. assert_param(IS_RCC_SYSCLKSOURCE(RCC_ClkInitStruct->SYSCLKSource));
  25063. #if defined(RCC_D1CFGR_D1CPRE)
  25064. MODIFY_REG(RCC->D1CFGR, RCC_D1CFGR_D1CPRE, RCC_ClkInitStruct->SYSCLKDivider);
  25065. 800ae52: 4b43 ldr r3, [pc, #268] @ (800af60 <HAL_RCC_ClockConfig+0x244>)
  25066. 800ae54: 699b ldr r3, [r3, #24]
  25067. 800ae56: f423 6270 bic.w r2, r3, #3840 @ 0xf00
  25068. 800ae5a: 687b ldr r3, [r7, #4]
  25069. 800ae5c: 689b ldr r3, [r3, #8]
  25070. 800ae5e: 4940 ldr r1, [pc, #256] @ (800af60 <HAL_RCC_ClockConfig+0x244>)
  25071. 800ae60: 4313 orrs r3, r2
  25072. 800ae62: 618b str r3, [r1, #24]
  25073. #else
  25074. MODIFY_REG(RCC->CDCFGR1, RCC_CDCFGR1_CDCPRE, RCC_ClkInitStruct->SYSCLKDivider);
  25075. #endif
  25076. /* HSE is selected as System Clock Source */
  25077. if (RCC_ClkInitStruct->SYSCLKSource == RCC_SYSCLKSOURCE_HSE)
  25078. 800ae64: 687b ldr r3, [r7, #4]
  25079. 800ae66: 685b ldr r3, [r3, #4]
  25080. 800ae68: 2b02 cmp r3, #2
  25081. 800ae6a: d107 bne.n 800ae7c <HAL_RCC_ClockConfig+0x160>
  25082. {
  25083. /* Check the HSE ready flag */
  25084. if (__HAL_RCC_GET_FLAG(RCC_FLAG_HSERDY) == 0U)
  25085. 800ae6c: 4b3c ldr r3, [pc, #240] @ (800af60 <HAL_RCC_ClockConfig+0x244>)
  25086. 800ae6e: 681b ldr r3, [r3, #0]
  25087. 800ae70: f403 3300 and.w r3, r3, #131072 @ 0x20000
  25088. 800ae74: 2b00 cmp r3, #0
  25089. 800ae76: d121 bne.n 800aebc <HAL_RCC_ClockConfig+0x1a0>
  25090. {
  25091. return HAL_ERROR;
  25092. 800ae78: 2301 movs r3, #1
  25093. 800ae7a: e0f6 b.n 800b06a <HAL_RCC_ClockConfig+0x34e>
  25094. }
  25095. }
  25096. /* PLL is selected as System Clock Source */
  25097. else if (RCC_ClkInitStruct->SYSCLKSource == RCC_SYSCLKSOURCE_PLLCLK)
  25098. 800ae7c: 687b ldr r3, [r7, #4]
  25099. 800ae7e: 685b ldr r3, [r3, #4]
  25100. 800ae80: 2b03 cmp r3, #3
  25101. 800ae82: d107 bne.n 800ae94 <HAL_RCC_ClockConfig+0x178>
  25102. {
  25103. /* Check the PLL ready flag */
  25104. if (__HAL_RCC_GET_FLAG(RCC_FLAG_PLLRDY) == 0U)
  25105. 800ae84: 4b36 ldr r3, [pc, #216] @ (800af60 <HAL_RCC_ClockConfig+0x244>)
  25106. 800ae86: 681b ldr r3, [r3, #0]
  25107. 800ae88: f003 7300 and.w r3, r3, #33554432 @ 0x2000000
  25108. 800ae8c: 2b00 cmp r3, #0
  25109. 800ae8e: d115 bne.n 800aebc <HAL_RCC_ClockConfig+0x1a0>
  25110. {
  25111. return HAL_ERROR;
  25112. 800ae90: 2301 movs r3, #1
  25113. 800ae92: e0ea b.n 800b06a <HAL_RCC_ClockConfig+0x34e>
  25114. }
  25115. }
  25116. /* CSI is selected as System Clock Source */
  25117. else if (RCC_ClkInitStruct->SYSCLKSource == RCC_SYSCLKSOURCE_CSI)
  25118. 800ae94: 687b ldr r3, [r7, #4]
  25119. 800ae96: 685b ldr r3, [r3, #4]
  25120. 800ae98: 2b01 cmp r3, #1
  25121. 800ae9a: d107 bne.n 800aeac <HAL_RCC_ClockConfig+0x190>
  25122. {
  25123. /* Check the PLL ready flag */
  25124. if (__HAL_RCC_GET_FLAG(RCC_FLAG_CSIRDY) == 0U)
  25125. 800ae9c: 4b30 ldr r3, [pc, #192] @ (800af60 <HAL_RCC_ClockConfig+0x244>)
  25126. 800ae9e: 681b ldr r3, [r3, #0]
  25127. 800aea0: f403 7380 and.w r3, r3, #256 @ 0x100
  25128. 800aea4: 2b00 cmp r3, #0
  25129. 800aea6: d109 bne.n 800aebc <HAL_RCC_ClockConfig+0x1a0>
  25130. {
  25131. return HAL_ERROR;
  25132. 800aea8: 2301 movs r3, #1
  25133. 800aeaa: e0de b.n 800b06a <HAL_RCC_ClockConfig+0x34e>
  25134. }
  25135. /* HSI is selected as System Clock Source */
  25136. else
  25137. {
  25138. /* Check the HSI ready flag */
  25139. if (__HAL_RCC_GET_FLAG(RCC_FLAG_HSIRDY) == 0U)
  25140. 800aeac: 4b2c ldr r3, [pc, #176] @ (800af60 <HAL_RCC_ClockConfig+0x244>)
  25141. 800aeae: 681b ldr r3, [r3, #0]
  25142. 800aeb0: f003 0304 and.w r3, r3, #4
  25143. 800aeb4: 2b00 cmp r3, #0
  25144. 800aeb6: d101 bne.n 800aebc <HAL_RCC_ClockConfig+0x1a0>
  25145. {
  25146. return HAL_ERROR;
  25147. 800aeb8: 2301 movs r3, #1
  25148. 800aeba: e0d6 b.n 800b06a <HAL_RCC_ClockConfig+0x34e>
  25149. }
  25150. }
  25151. MODIFY_REG(RCC->CFGR, RCC_CFGR_SW, RCC_ClkInitStruct->SYSCLKSource);
  25152. 800aebc: 4b28 ldr r3, [pc, #160] @ (800af60 <HAL_RCC_ClockConfig+0x244>)
  25153. 800aebe: 691b ldr r3, [r3, #16]
  25154. 800aec0: f023 0207 bic.w r2, r3, #7
  25155. 800aec4: 687b ldr r3, [r7, #4]
  25156. 800aec6: 685b ldr r3, [r3, #4]
  25157. 800aec8: 4925 ldr r1, [pc, #148] @ (800af60 <HAL_RCC_ClockConfig+0x244>)
  25158. 800aeca: 4313 orrs r3, r2
  25159. 800aecc: 610b str r3, [r1, #16]
  25160. /* Get Start Tick*/
  25161. tickstart = HAL_GetTick();
  25162. 800aece: f7fa fc6f bl 80057b0 <HAL_GetTick>
  25163. 800aed2: 6178 str r0, [r7, #20]
  25164. while (__HAL_RCC_GET_SYSCLK_SOURCE() != (RCC_ClkInitStruct->SYSCLKSource << RCC_CFGR_SWS_Pos))
  25165. 800aed4: e00a b.n 800aeec <HAL_RCC_ClockConfig+0x1d0>
  25166. {
  25167. if ((HAL_GetTick() - tickstart) > CLOCKSWITCH_TIMEOUT_VALUE)
  25168. 800aed6: f7fa fc6b bl 80057b0 <HAL_GetTick>
  25169. 800aeda: 4602 mov r2, r0
  25170. 800aedc: 697b ldr r3, [r7, #20]
  25171. 800aede: 1ad3 subs r3, r2, r3
  25172. 800aee0: f241 3288 movw r2, #5000 @ 0x1388
  25173. 800aee4: 4293 cmp r3, r2
  25174. 800aee6: d901 bls.n 800aeec <HAL_RCC_ClockConfig+0x1d0>
  25175. {
  25176. return HAL_TIMEOUT;
  25177. 800aee8: 2303 movs r3, #3
  25178. 800aeea: e0be b.n 800b06a <HAL_RCC_ClockConfig+0x34e>
  25179. while (__HAL_RCC_GET_SYSCLK_SOURCE() != (RCC_ClkInitStruct->SYSCLKSource << RCC_CFGR_SWS_Pos))
  25180. 800aeec: 4b1c ldr r3, [pc, #112] @ (800af60 <HAL_RCC_ClockConfig+0x244>)
  25181. 800aeee: 691b ldr r3, [r3, #16]
  25182. 800aef0: f003 0238 and.w r2, r3, #56 @ 0x38
  25183. 800aef4: 687b ldr r3, [r7, #4]
  25184. 800aef6: 685b ldr r3, [r3, #4]
  25185. 800aef8: 00db lsls r3, r3, #3
  25186. 800aefa: 429a cmp r2, r3
  25187. 800aefc: d1eb bne.n 800aed6 <HAL_RCC_ClockConfig+0x1ba>
  25188. }
  25189. /* Decreasing the BUS frequency divider */
  25190. /*-------------------------- HCLK Configuration --------------------------*/
  25191. if (((RCC_ClkInitStruct->ClockType) & RCC_CLOCKTYPE_HCLK) == RCC_CLOCKTYPE_HCLK)
  25192. 800aefe: 687b ldr r3, [r7, #4]
  25193. 800af00: 681b ldr r3, [r3, #0]
  25194. 800af02: f003 0302 and.w r3, r3, #2
  25195. 800af06: 2b00 cmp r3, #0
  25196. 800af08: d010 beq.n 800af2c <HAL_RCC_ClockConfig+0x210>
  25197. {
  25198. #if defined(RCC_D1CFGR_HPRE)
  25199. if ((RCC_ClkInitStruct->AHBCLKDivider) < (RCC->D1CFGR & RCC_D1CFGR_HPRE))
  25200. 800af0a: 687b ldr r3, [r7, #4]
  25201. 800af0c: 68da ldr r2, [r3, #12]
  25202. 800af0e: 4b14 ldr r3, [pc, #80] @ (800af60 <HAL_RCC_ClockConfig+0x244>)
  25203. 800af10: 699b ldr r3, [r3, #24]
  25204. 800af12: f003 030f and.w r3, r3, #15
  25205. 800af16: 429a cmp r2, r3
  25206. 800af18: d208 bcs.n 800af2c <HAL_RCC_ClockConfig+0x210>
  25207. {
  25208. /* Set the new HCLK clock divider */
  25209. assert_param(IS_RCC_HCLK(RCC_ClkInitStruct->AHBCLKDivider));
  25210. MODIFY_REG(RCC->D1CFGR, RCC_D1CFGR_HPRE, RCC_ClkInitStruct->AHBCLKDivider);
  25211. 800af1a: 4b11 ldr r3, [pc, #68] @ (800af60 <HAL_RCC_ClockConfig+0x244>)
  25212. 800af1c: 699b ldr r3, [r3, #24]
  25213. 800af1e: f023 020f bic.w r2, r3, #15
  25214. 800af22: 687b ldr r3, [r7, #4]
  25215. 800af24: 68db ldr r3, [r3, #12]
  25216. 800af26: 490e ldr r1, [pc, #56] @ (800af60 <HAL_RCC_ClockConfig+0x244>)
  25217. 800af28: 4313 orrs r3, r2
  25218. 800af2a: 618b str r3, [r1, #24]
  25219. }
  25220. #endif
  25221. }
  25222. /* Decreasing the number of wait states because of lower CPU frequency */
  25223. if (FLatency < __HAL_FLASH_GET_LATENCY())
  25224. 800af2c: 4b0b ldr r3, [pc, #44] @ (800af5c <HAL_RCC_ClockConfig+0x240>)
  25225. 800af2e: 681b ldr r3, [r3, #0]
  25226. 800af30: f003 030f and.w r3, r3, #15
  25227. 800af34: 683a ldr r2, [r7, #0]
  25228. 800af36: 429a cmp r2, r3
  25229. 800af38: d214 bcs.n 800af64 <HAL_RCC_ClockConfig+0x248>
  25230. {
  25231. /* Program the new number of wait states to the LATENCY bits in the FLASH_ACR register */
  25232. __HAL_FLASH_SET_LATENCY(FLatency);
  25233. 800af3a: 4b08 ldr r3, [pc, #32] @ (800af5c <HAL_RCC_ClockConfig+0x240>)
  25234. 800af3c: 681b ldr r3, [r3, #0]
  25235. 800af3e: f023 020f bic.w r2, r3, #15
  25236. 800af42: 4906 ldr r1, [pc, #24] @ (800af5c <HAL_RCC_ClockConfig+0x240>)
  25237. 800af44: 683b ldr r3, [r7, #0]
  25238. 800af46: 4313 orrs r3, r2
  25239. 800af48: 600b str r3, [r1, #0]
  25240. /* Check that the new number of wait states is taken into account to access the Flash
  25241. memory by reading the FLASH_ACR register */
  25242. if (__HAL_FLASH_GET_LATENCY() != FLatency)
  25243. 800af4a: 4b04 ldr r3, [pc, #16] @ (800af5c <HAL_RCC_ClockConfig+0x240>)
  25244. 800af4c: 681b ldr r3, [r3, #0]
  25245. 800af4e: f003 030f and.w r3, r3, #15
  25246. 800af52: 683a ldr r2, [r7, #0]
  25247. 800af54: 429a cmp r2, r3
  25248. 800af56: d005 beq.n 800af64 <HAL_RCC_ClockConfig+0x248>
  25249. {
  25250. return HAL_ERROR;
  25251. 800af58: 2301 movs r3, #1
  25252. 800af5a: e086 b.n 800b06a <HAL_RCC_ClockConfig+0x34e>
  25253. 800af5c: 52002000 .word 0x52002000
  25254. 800af60: 58024400 .word 0x58024400
  25255. }
  25256. }
  25257. /*-------------------------- D1PCLK1/CDPCLK Configuration ---------------------------*/
  25258. if (((RCC_ClkInitStruct->ClockType) & RCC_CLOCKTYPE_D1PCLK1) == RCC_CLOCKTYPE_D1PCLK1)
  25259. 800af64: 687b ldr r3, [r7, #4]
  25260. 800af66: 681b ldr r3, [r3, #0]
  25261. 800af68: f003 0304 and.w r3, r3, #4
  25262. 800af6c: 2b00 cmp r3, #0
  25263. 800af6e: d010 beq.n 800af92 <HAL_RCC_ClockConfig+0x276>
  25264. {
  25265. #if defined(RCC_D1CFGR_D1PPRE)
  25266. if ((RCC_ClkInitStruct->APB3CLKDivider) < (RCC->D1CFGR & RCC_D1CFGR_D1PPRE))
  25267. 800af70: 687b ldr r3, [r7, #4]
  25268. 800af72: 691a ldr r2, [r3, #16]
  25269. 800af74: 4b3f ldr r3, [pc, #252] @ (800b074 <HAL_RCC_ClockConfig+0x358>)
  25270. 800af76: 699b ldr r3, [r3, #24]
  25271. 800af78: f003 0370 and.w r3, r3, #112 @ 0x70
  25272. 800af7c: 429a cmp r2, r3
  25273. 800af7e: d208 bcs.n 800af92 <HAL_RCC_ClockConfig+0x276>
  25274. {
  25275. assert_param(IS_RCC_D1PCLK1(RCC_ClkInitStruct->APB3CLKDivider));
  25276. MODIFY_REG(RCC->D1CFGR, RCC_D1CFGR_D1PPRE, RCC_ClkInitStruct->APB3CLKDivider);
  25277. 800af80: 4b3c ldr r3, [pc, #240] @ (800b074 <HAL_RCC_ClockConfig+0x358>)
  25278. 800af82: 699b ldr r3, [r3, #24]
  25279. 800af84: f023 0270 bic.w r2, r3, #112 @ 0x70
  25280. 800af88: 687b ldr r3, [r7, #4]
  25281. 800af8a: 691b ldr r3, [r3, #16]
  25282. 800af8c: 4939 ldr r1, [pc, #228] @ (800b074 <HAL_RCC_ClockConfig+0x358>)
  25283. 800af8e: 4313 orrs r3, r2
  25284. 800af90: 618b str r3, [r1, #24]
  25285. }
  25286. #endif
  25287. }
  25288. /*-------------------------- PCLK1 Configuration ---------------------------*/
  25289. if (((RCC_ClkInitStruct->ClockType) & RCC_CLOCKTYPE_PCLK1) == RCC_CLOCKTYPE_PCLK1)
  25290. 800af92: 687b ldr r3, [r7, #4]
  25291. 800af94: 681b ldr r3, [r3, #0]
  25292. 800af96: f003 0308 and.w r3, r3, #8
  25293. 800af9a: 2b00 cmp r3, #0
  25294. 800af9c: d010 beq.n 800afc0 <HAL_RCC_ClockConfig+0x2a4>
  25295. {
  25296. #if defined(RCC_D2CFGR_D2PPRE1)
  25297. if ((RCC_ClkInitStruct->APB1CLKDivider) < (RCC->D2CFGR & RCC_D2CFGR_D2PPRE1))
  25298. 800af9e: 687b ldr r3, [r7, #4]
  25299. 800afa0: 695a ldr r2, [r3, #20]
  25300. 800afa2: 4b34 ldr r3, [pc, #208] @ (800b074 <HAL_RCC_ClockConfig+0x358>)
  25301. 800afa4: 69db ldr r3, [r3, #28]
  25302. 800afa6: f003 0370 and.w r3, r3, #112 @ 0x70
  25303. 800afaa: 429a cmp r2, r3
  25304. 800afac: d208 bcs.n 800afc0 <HAL_RCC_ClockConfig+0x2a4>
  25305. {
  25306. assert_param(IS_RCC_PCLK1(RCC_ClkInitStruct->APB1CLKDivider));
  25307. MODIFY_REG(RCC->D2CFGR, RCC_D2CFGR_D2PPRE1, (RCC_ClkInitStruct->APB1CLKDivider));
  25308. 800afae: 4b31 ldr r3, [pc, #196] @ (800b074 <HAL_RCC_ClockConfig+0x358>)
  25309. 800afb0: 69db ldr r3, [r3, #28]
  25310. 800afb2: f023 0270 bic.w r2, r3, #112 @ 0x70
  25311. 800afb6: 687b ldr r3, [r7, #4]
  25312. 800afb8: 695b ldr r3, [r3, #20]
  25313. 800afba: 492e ldr r1, [pc, #184] @ (800b074 <HAL_RCC_ClockConfig+0x358>)
  25314. 800afbc: 4313 orrs r3, r2
  25315. 800afbe: 61cb str r3, [r1, #28]
  25316. }
  25317. #endif
  25318. }
  25319. /*-------------------------- PCLK2 Configuration ---------------------------*/
  25320. if (((RCC_ClkInitStruct->ClockType) & RCC_CLOCKTYPE_PCLK2) == RCC_CLOCKTYPE_PCLK2)
  25321. 800afc0: 687b ldr r3, [r7, #4]
  25322. 800afc2: 681b ldr r3, [r3, #0]
  25323. 800afc4: f003 0310 and.w r3, r3, #16
  25324. 800afc8: 2b00 cmp r3, #0
  25325. 800afca: d010 beq.n 800afee <HAL_RCC_ClockConfig+0x2d2>
  25326. {
  25327. #if defined (RCC_D2CFGR_D2PPRE2)
  25328. if ((RCC_ClkInitStruct->APB2CLKDivider) < (RCC->D2CFGR & RCC_D2CFGR_D2PPRE2))
  25329. 800afcc: 687b ldr r3, [r7, #4]
  25330. 800afce: 699a ldr r2, [r3, #24]
  25331. 800afd0: 4b28 ldr r3, [pc, #160] @ (800b074 <HAL_RCC_ClockConfig+0x358>)
  25332. 800afd2: 69db ldr r3, [r3, #28]
  25333. 800afd4: f403 63e0 and.w r3, r3, #1792 @ 0x700
  25334. 800afd8: 429a cmp r2, r3
  25335. 800afda: d208 bcs.n 800afee <HAL_RCC_ClockConfig+0x2d2>
  25336. {
  25337. assert_param(IS_RCC_PCLK2(RCC_ClkInitStruct->APB2CLKDivider));
  25338. MODIFY_REG(RCC->D2CFGR, RCC_D2CFGR_D2PPRE2, (RCC_ClkInitStruct->APB2CLKDivider));
  25339. 800afdc: 4b25 ldr r3, [pc, #148] @ (800b074 <HAL_RCC_ClockConfig+0x358>)
  25340. 800afde: 69db ldr r3, [r3, #28]
  25341. 800afe0: f423 62e0 bic.w r2, r3, #1792 @ 0x700
  25342. 800afe4: 687b ldr r3, [r7, #4]
  25343. 800afe6: 699b ldr r3, [r3, #24]
  25344. 800afe8: 4922 ldr r1, [pc, #136] @ (800b074 <HAL_RCC_ClockConfig+0x358>)
  25345. 800afea: 4313 orrs r3, r2
  25346. 800afec: 61cb str r3, [r1, #28]
  25347. }
  25348. #endif
  25349. }
  25350. /*-------------------------- D3PCLK1/SRDPCLK1 Configuration ---------------------------*/
  25351. if (((RCC_ClkInitStruct->ClockType) & RCC_CLOCKTYPE_D3PCLK1) == RCC_CLOCKTYPE_D3PCLK1)
  25352. 800afee: 687b ldr r3, [r7, #4]
  25353. 800aff0: 681b ldr r3, [r3, #0]
  25354. 800aff2: f003 0320 and.w r3, r3, #32
  25355. 800aff6: 2b00 cmp r3, #0
  25356. 800aff8: d010 beq.n 800b01c <HAL_RCC_ClockConfig+0x300>
  25357. {
  25358. #if defined(RCC_D3CFGR_D3PPRE)
  25359. if ((RCC_ClkInitStruct->APB4CLKDivider) < (RCC->D3CFGR & RCC_D3CFGR_D3PPRE))
  25360. 800affa: 687b ldr r3, [r7, #4]
  25361. 800affc: 69da ldr r2, [r3, #28]
  25362. 800affe: 4b1d ldr r3, [pc, #116] @ (800b074 <HAL_RCC_ClockConfig+0x358>)
  25363. 800b000: 6a1b ldr r3, [r3, #32]
  25364. 800b002: f003 0370 and.w r3, r3, #112 @ 0x70
  25365. 800b006: 429a cmp r2, r3
  25366. 800b008: d208 bcs.n 800b01c <HAL_RCC_ClockConfig+0x300>
  25367. {
  25368. assert_param(IS_RCC_D3PCLK1(RCC_ClkInitStruct->APB4CLKDivider));
  25369. MODIFY_REG(RCC->D3CFGR, RCC_D3CFGR_D3PPRE, (RCC_ClkInitStruct->APB4CLKDivider));
  25370. 800b00a: 4b1a ldr r3, [pc, #104] @ (800b074 <HAL_RCC_ClockConfig+0x358>)
  25371. 800b00c: 6a1b ldr r3, [r3, #32]
  25372. 800b00e: f023 0270 bic.w r2, r3, #112 @ 0x70
  25373. 800b012: 687b ldr r3, [r7, #4]
  25374. 800b014: 69db ldr r3, [r3, #28]
  25375. 800b016: 4917 ldr r1, [pc, #92] @ (800b074 <HAL_RCC_ClockConfig+0x358>)
  25376. 800b018: 4313 orrs r3, r2
  25377. 800b01a: 620b str r3, [r1, #32]
  25378. #endif
  25379. }
  25380. /* Update the SystemCoreClock global variable */
  25381. #if defined(RCC_D1CFGR_D1CPRE)
  25382. common_system_clock = HAL_RCC_GetSysClockFreq() >> ((D1CorePrescTable[(RCC->D1CFGR & RCC_D1CFGR_D1CPRE) >> RCC_D1CFGR_D1CPRE_Pos]) & 0x1FU);
  25383. 800b01c: f000 f834 bl 800b088 <HAL_RCC_GetSysClockFreq>
  25384. 800b020: 4602 mov r2, r0
  25385. 800b022: 4b14 ldr r3, [pc, #80] @ (800b074 <HAL_RCC_ClockConfig+0x358>)
  25386. 800b024: 699b ldr r3, [r3, #24]
  25387. 800b026: 0a1b lsrs r3, r3, #8
  25388. 800b028: f003 030f and.w r3, r3, #15
  25389. 800b02c: 4912 ldr r1, [pc, #72] @ (800b078 <HAL_RCC_ClockConfig+0x35c>)
  25390. 800b02e: 5ccb ldrb r3, [r1, r3]
  25391. 800b030: f003 031f and.w r3, r3, #31
  25392. 800b034: fa22 f303 lsr.w r3, r2, r3
  25393. 800b038: 613b str r3, [r7, #16]
  25394. #else
  25395. common_system_clock = HAL_RCC_GetSysClockFreq() >> ((D1CorePrescTable[(RCC->CDCFGR1 & RCC_CDCFGR1_CDCPRE) >> RCC_CDCFGR1_CDCPRE_Pos]) & 0x1FU);
  25396. #endif
  25397. #if defined(RCC_D1CFGR_HPRE)
  25398. SystemD2Clock = (common_system_clock >> ((D1CorePrescTable[(RCC->D1CFGR & RCC_D1CFGR_HPRE) >> RCC_D1CFGR_HPRE_Pos]) & 0x1FU));
  25399. 800b03a: 4b0e ldr r3, [pc, #56] @ (800b074 <HAL_RCC_ClockConfig+0x358>)
  25400. 800b03c: 699b ldr r3, [r3, #24]
  25401. 800b03e: f003 030f and.w r3, r3, #15
  25402. 800b042: 4a0d ldr r2, [pc, #52] @ (800b078 <HAL_RCC_ClockConfig+0x35c>)
  25403. 800b044: 5cd3 ldrb r3, [r2, r3]
  25404. 800b046: f003 031f and.w r3, r3, #31
  25405. 800b04a: 693a ldr r2, [r7, #16]
  25406. 800b04c: fa22 f303 lsr.w r3, r2, r3
  25407. 800b050: 4a0a ldr r2, [pc, #40] @ (800b07c <HAL_RCC_ClockConfig+0x360>)
  25408. 800b052: 6013 str r3, [r2, #0]
  25409. #endif
  25410. #if defined(DUAL_CORE) && defined(CORE_CM4)
  25411. SystemCoreClock = SystemD2Clock;
  25412. #else
  25413. SystemCoreClock = common_system_clock;
  25414. 800b054: 4a0a ldr r2, [pc, #40] @ (800b080 <HAL_RCC_ClockConfig+0x364>)
  25415. 800b056: 693b ldr r3, [r7, #16]
  25416. 800b058: 6013 str r3, [r2, #0]
  25417. #endif /* DUAL_CORE && CORE_CM4 */
  25418. /* Configure the source of time base considering new system clocks settings*/
  25419. halstatus = HAL_InitTick(uwTickPrio);
  25420. 800b05a: 4b0a ldr r3, [pc, #40] @ (800b084 <HAL_RCC_ClockConfig+0x368>)
  25421. 800b05c: 681b ldr r3, [r3, #0]
  25422. 800b05e: 4618 mov r0, r3
  25423. 800b060: f7f8 ffac bl 8003fbc <HAL_InitTick>
  25424. 800b064: 4603 mov r3, r0
  25425. 800b066: 73fb strb r3, [r7, #15]
  25426. return halstatus;
  25427. 800b068: 7bfb ldrb r3, [r7, #15]
  25428. }
  25429. 800b06a: 4618 mov r0, r3
  25430. 800b06c: 3718 adds r7, #24
  25431. 800b06e: 46bd mov sp, r7
  25432. 800b070: bd80 pop {r7, pc}
  25433. 800b072: bf00 nop
  25434. 800b074: 58024400 .word 0x58024400
  25435. 800b078: 08031a8c .word 0x08031a8c
  25436. 800b07c: 24000010 .word 0x24000010
  25437. 800b080: 2400000c .word 0x2400000c
  25438. 800b084: 2400002c .word 0x2400002c
  25439. 0800b088 <HAL_RCC_GetSysClockFreq>:
  25440. *
  25441. *
  25442. * @retval SYSCLK frequency
  25443. */
  25444. uint32_t HAL_RCC_GetSysClockFreq(void)
  25445. {
  25446. 800b088: b480 push {r7}
  25447. 800b08a: b089 sub sp, #36 @ 0x24
  25448. 800b08c: af00 add r7, sp, #0
  25449. float_t fracn1, pllvco;
  25450. uint32_t sysclockfreq;
  25451. /* Get SYSCLK source -------------------------------------------------------*/
  25452. switch (RCC->CFGR & RCC_CFGR_SWS)
  25453. 800b08e: 4bb3 ldr r3, [pc, #716] @ (800b35c <HAL_RCC_GetSysClockFreq+0x2d4>)
  25454. 800b090: 691b ldr r3, [r3, #16]
  25455. 800b092: f003 0338 and.w r3, r3, #56 @ 0x38
  25456. 800b096: 2b18 cmp r3, #24
  25457. 800b098: f200 8155 bhi.w 800b346 <HAL_RCC_GetSysClockFreq+0x2be>
  25458. 800b09c: a201 add r2, pc, #4 @ (adr r2, 800b0a4 <HAL_RCC_GetSysClockFreq+0x1c>)
  25459. 800b09e: f852 f023 ldr.w pc, [r2, r3, lsl #2]
  25460. 800b0a2: bf00 nop
  25461. 800b0a4: 0800b109 .word 0x0800b109
  25462. 800b0a8: 0800b347 .word 0x0800b347
  25463. 800b0ac: 0800b347 .word 0x0800b347
  25464. 800b0b0: 0800b347 .word 0x0800b347
  25465. 800b0b4: 0800b347 .word 0x0800b347
  25466. 800b0b8: 0800b347 .word 0x0800b347
  25467. 800b0bc: 0800b347 .word 0x0800b347
  25468. 800b0c0: 0800b347 .word 0x0800b347
  25469. 800b0c4: 0800b12f .word 0x0800b12f
  25470. 800b0c8: 0800b347 .word 0x0800b347
  25471. 800b0cc: 0800b347 .word 0x0800b347
  25472. 800b0d0: 0800b347 .word 0x0800b347
  25473. 800b0d4: 0800b347 .word 0x0800b347
  25474. 800b0d8: 0800b347 .word 0x0800b347
  25475. 800b0dc: 0800b347 .word 0x0800b347
  25476. 800b0e0: 0800b347 .word 0x0800b347
  25477. 800b0e4: 0800b135 .word 0x0800b135
  25478. 800b0e8: 0800b347 .word 0x0800b347
  25479. 800b0ec: 0800b347 .word 0x0800b347
  25480. 800b0f0: 0800b347 .word 0x0800b347
  25481. 800b0f4: 0800b347 .word 0x0800b347
  25482. 800b0f8: 0800b347 .word 0x0800b347
  25483. 800b0fc: 0800b347 .word 0x0800b347
  25484. 800b100: 0800b347 .word 0x0800b347
  25485. 800b104: 0800b13b .word 0x0800b13b
  25486. {
  25487. case RCC_CFGR_SWS_HSI: /* HSI used as system clock source */
  25488. if (__HAL_RCC_GET_FLAG(RCC_FLAG_HSIDIV) != 0U)
  25489. 800b108: 4b94 ldr r3, [pc, #592] @ (800b35c <HAL_RCC_GetSysClockFreq+0x2d4>)
  25490. 800b10a: 681b ldr r3, [r3, #0]
  25491. 800b10c: f003 0320 and.w r3, r3, #32
  25492. 800b110: 2b00 cmp r3, #0
  25493. 800b112: d009 beq.n 800b128 <HAL_RCC_GetSysClockFreq+0xa0>
  25494. {
  25495. sysclockfreq = (uint32_t)(HSI_VALUE >> (__HAL_RCC_GET_HSI_DIVIDER() >> 3));
  25496. 800b114: 4b91 ldr r3, [pc, #580] @ (800b35c <HAL_RCC_GetSysClockFreq+0x2d4>)
  25497. 800b116: 681b ldr r3, [r3, #0]
  25498. 800b118: 08db lsrs r3, r3, #3
  25499. 800b11a: f003 0303 and.w r3, r3, #3
  25500. 800b11e: 4a90 ldr r2, [pc, #576] @ (800b360 <HAL_RCC_GetSysClockFreq+0x2d8>)
  25501. 800b120: fa22 f303 lsr.w r3, r2, r3
  25502. 800b124: 61bb str r3, [r7, #24]
  25503. else
  25504. {
  25505. sysclockfreq = (uint32_t) HSI_VALUE;
  25506. }
  25507. break;
  25508. 800b126: e111 b.n 800b34c <HAL_RCC_GetSysClockFreq+0x2c4>
  25509. sysclockfreq = (uint32_t) HSI_VALUE;
  25510. 800b128: 4b8d ldr r3, [pc, #564] @ (800b360 <HAL_RCC_GetSysClockFreq+0x2d8>)
  25511. 800b12a: 61bb str r3, [r7, #24]
  25512. break;
  25513. 800b12c: e10e b.n 800b34c <HAL_RCC_GetSysClockFreq+0x2c4>
  25514. case RCC_CFGR_SWS_CSI: /* CSI used as system clock source */
  25515. sysclockfreq = CSI_VALUE;
  25516. 800b12e: 4b8d ldr r3, [pc, #564] @ (800b364 <HAL_RCC_GetSysClockFreq+0x2dc>)
  25517. 800b130: 61bb str r3, [r7, #24]
  25518. break;
  25519. 800b132: e10b b.n 800b34c <HAL_RCC_GetSysClockFreq+0x2c4>
  25520. case RCC_CFGR_SWS_HSE: /* HSE used as system clock source */
  25521. sysclockfreq = HSE_VALUE;
  25522. 800b134: 4b8c ldr r3, [pc, #560] @ (800b368 <HAL_RCC_GetSysClockFreq+0x2e0>)
  25523. 800b136: 61bb str r3, [r7, #24]
  25524. break;
  25525. 800b138: e108 b.n 800b34c <HAL_RCC_GetSysClockFreq+0x2c4>
  25526. case RCC_CFGR_SWS_PLL1: /* PLL1 used as system clock source */
  25527. /* PLL_VCO = (HSE_VALUE or HSI_VALUE or CSI_VALUE/ PLLM) * PLLN
  25528. SYSCLK = PLL_VCO / PLLR
  25529. */
  25530. pllsource = (RCC->PLLCKSELR & RCC_PLLCKSELR_PLLSRC);
  25531. 800b13a: 4b88 ldr r3, [pc, #544] @ (800b35c <HAL_RCC_GetSysClockFreq+0x2d4>)
  25532. 800b13c: 6a9b ldr r3, [r3, #40] @ 0x28
  25533. 800b13e: f003 0303 and.w r3, r3, #3
  25534. 800b142: 617b str r3, [r7, #20]
  25535. pllm = ((RCC->PLLCKSELR & RCC_PLLCKSELR_DIVM1) >> 4) ;
  25536. 800b144: 4b85 ldr r3, [pc, #532] @ (800b35c <HAL_RCC_GetSysClockFreq+0x2d4>)
  25537. 800b146: 6a9b ldr r3, [r3, #40] @ 0x28
  25538. 800b148: 091b lsrs r3, r3, #4
  25539. 800b14a: f003 033f and.w r3, r3, #63 @ 0x3f
  25540. 800b14e: 613b str r3, [r7, #16]
  25541. pllfracen = ((RCC-> PLLCFGR & RCC_PLLCFGR_PLL1FRACEN) >> RCC_PLLCFGR_PLL1FRACEN_Pos);
  25542. 800b150: 4b82 ldr r3, [pc, #520] @ (800b35c <HAL_RCC_GetSysClockFreq+0x2d4>)
  25543. 800b152: 6adb ldr r3, [r3, #44] @ 0x2c
  25544. 800b154: f003 0301 and.w r3, r3, #1
  25545. 800b158: 60fb str r3, [r7, #12]
  25546. fracn1 = (float_t)(uint32_t)(pllfracen * ((RCC->PLL1FRACR & RCC_PLL1FRACR_FRACN1) >> 3));
  25547. 800b15a: 4b80 ldr r3, [pc, #512] @ (800b35c <HAL_RCC_GetSysClockFreq+0x2d4>)
  25548. 800b15c: 6b5b ldr r3, [r3, #52] @ 0x34
  25549. 800b15e: 08db lsrs r3, r3, #3
  25550. 800b160: f3c3 030c ubfx r3, r3, #0, #13
  25551. 800b164: 68fa ldr r2, [r7, #12]
  25552. 800b166: fb02 f303 mul.w r3, r2, r3
  25553. 800b16a: ee07 3a90 vmov s15, r3
  25554. 800b16e: eef8 7a67 vcvt.f32.u32 s15, s15
  25555. 800b172: edc7 7a02 vstr s15, [r7, #8]
  25556. if (pllm != 0U)
  25557. 800b176: 693b ldr r3, [r7, #16]
  25558. 800b178: 2b00 cmp r3, #0
  25559. 800b17a: f000 80e1 beq.w 800b340 <HAL_RCC_GetSysClockFreq+0x2b8>
  25560. 800b17e: 697b ldr r3, [r7, #20]
  25561. 800b180: 2b02 cmp r3, #2
  25562. 800b182: f000 8083 beq.w 800b28c <HAL_RCC_GetSysClockFreq+0x204>
  25563. 800b186: 697b ldr r3, [r7, #20]
  25564. 800b188: 2b02 cmp r3, #2
  25565. 800b18a: f200 80a1 bhi.w 800b2d0 <HAL_RCC_GetSysClockFreq+0x248>
  25566. 800b18e: 697b ldr r3, [r7, #20]
  25567. 800b190: 2b00 cmp r3, #0
  25568. 800b192: d003 beq.n 800b19c <HAL_RCC_GetSysClockFreq+0x114>
  25569. 800b194: 697b ldr r3, [r7, #20]
  25570. 800b196: 2b01 cmp r3, #1
  25571. 800b198: d056 beq.n 800b248 <HAL_RCC_GetSysClockFreq+0x1c0>
  25572. 800b19a: e099 b.n 800b2d0 <HAL_RCC_GetSysClockFreq+0x248>
  25573. {
  25574. switch (pllsource)
  25575. {
  25576. case RCC_PLLSOURCE_HSI: /* HSI used as PLL clock source */
  25577. if (__HAL_RCC_GET_FLAG(RCC_FLAG_HSIDIV) != 0U)
  25578. 800b19c: 4b6f ldr r3, [pc, #444] @ (800b35c <HAL_RCC_GetSysClockFreq+0x2d4>)
  25579. 800b19e: 681b ldr r3, [r3, #0]
  25580. 800b1a0: f003 0320 and.w r3, r3, #32
  25581. 800b1a4: 2b00 cmp r3, #0
  25582. 800b1a6: d02d beq.n 800b204 <HAL_RCC_GetSysClockFreq+0x17c>
  25583. {
  25584. hsivalue = (HSI_VALUE >> (__HAL_RCC_GET_HSI_DIVIDER() >> 3));
  25585. 800b1a8: 4b6c ldr r3, [pc, #432] @ (800b35c <HAL_RCC_GetSysClockFreq+0x2d4>)
  25586. 800b1aa: 681b ldr r3, [r3, #0]
  25587. 800b1ac: 08db lsrs r3, r3, #3
  25588. 800b1ae: f003 0303 and.w r3, r3, #3
  25589. 800b1b2: 4a6b ldr r2, [pc, #428] @ (800b360 <HAL_RCC_GetSysClockFreq+0x2d8>)
  25590. 800b1b4: fa22 f303 lsr.w r3, r2, r3
  25591. 800b1b8: 607b str r3, [r7, #4]
  25592. pllvco = ((float_t)hsivalue / (float_t)pllm) * ((float_t)(uint32_t)(RCC->PLL1DIVR & RCC_PLL1DIVR_N1) + (fracn1 / (float_t)0x2000) + (float_t)1);
  25593. 800b1ba: 687b ldr r3, [r7, #4]
  25594. 800b1bc: ee07 3a90 vmov s15, r3
  25595. 800b1c0: eef8 6a67 vcvt.f32.u32 s13, s15
  25596. 800b1c4: 693b ldr r3, [r7, #16]
  25597. 800b1c6: ee07 3a90 vmov s15, r3
  25598. 800b1ca: eef8 7a67 vcvt.f32.u32 s15, s15
  25599. 800b1ce: ee86 7aa7 vdiv.f32 s14, s13, s15
  25600. 800b1d2: 4b62 ldr r3, [pc, #392] @ (800b35c <HAL_RCC_GetSysClockFreq+0x2d4>)
  25601. 800b1d4: 6b1b ldr r3, [r3, #48] @ 0x30
  25602. 800b1d6: f3c3 0308 ubfx r3, r3, #0, #9
  25603. 800b1da: ee07 3a90 vmov s15, r3
  25604. 800b1de: eef8 6a67 vcvt.f32.u32 s13, s15
  25605. 800b1e2: ed97 6a02 vldr s12, [r7, #8]
  25606. 800b1e6: eddf 5a61 vldr s11, [pc, #388] @ 800b36c <HAL_RCC_GetSysClockFreq+0x2e4>
  25607. 800b1ea: eec6 7a25 vdiv.f32 s15, s12, s11
  25608. 800b1ee: ee76 7aa7 vadd.f32 s15, s13, s15
  25609. 800b1f2: eef7 6a00 vmov.f32 s13, #112 @ 0x3f800000 1.0
  25610. 800b1f6: ee77 7aa6 vadd.f32 s15, s15, s13
  25611. 800b1fa: ee67 7a27 vmul.f32 s15, s14, s15
  25612. 800b1fe: edc7 7a07 vstr s15, [r7, #28]
  25613. }
  25614. else
  25615. {
  25616. pllvco = ((float_t)HSI_VALUE / (float_t)pllm) * ((float_t)(uint32_t)(RCC->PLL1DIVR & RCC_PLL1DIVR_N1) + (fracn1 / (float_t)0x2000) + (float_t)1);
  25617. }
  25618. break;
  25619. 800b202: e087 b.n 800b314 <HAL_RCC_GetSysClockFreq+0x28c>
  25620. pllvco = ((float_t)HSI_VALUE / (float_t)pllm) * ((float_t)(uint32_t)(RCC->PLL1DIVR & RCC_PLL1DIVR_N1) + (fracn1 / (float_t)0x2000) + (float_t)1);
  25621. 800b204: 693b ldr r3, [r7, #16]
  25622. 800b206: ee07 3a90 vmov s15, r3
  25623. 800b20a: eef8 7a67 vcvt.f32.u32 s15, s15
  25624. 800b20e: eddf 6a58 vldr s13, [pc, #352] @ 800b370 <HAL_RCC_GetSysClockFreq+0x2e8>
  25625. 800b212: ee86 7aa7 vdiv.f32 s14, s13, s15
  25626. 800b216: 4b51 ldr r3, [pc, #324] @ (800b35c <HAL_RCC_GetSysClockFreq+0x2d4>)
  25627. 800b218: 6b1b ldr r3, [r3, #48] @ 0x30
  25628. 800b21a: f3c3 0308 ubfx r3, r3, #0, #9
  25629. 800b21e: ee07 3a90 vmov s15, r3
  25630. 800b222: eef8 6a67 vcvt.f32.u32 s13, s15
  25631. 800b226: ed97 6a02 vldr s12, [r7, #8]
  25632. 800b22a: eddf 5a50 vldr s11, [pc, #320] @ 800b36c <HAL_RCC_GetSysClockFreq+0x2e4>
  25633. 800b22e: eec6 7a25 vdiv.f32 s15, s12, s11
  25634. 800b232: ee76 7aa7 vadd.f32 s15, s13, s15
  25635. 800b236: eef7 6a00 vmov.f32 s13, #112 @ 0x3f800000 1.0
  25636. 800b23a: ee77 7aa6 vadd.f32 s15, s15, s13
  25637. 800b23e: ee67 7a27 vmul.f32 s15, s14, s15
  25638. 800b242: edc7 7a07 vstr s15, [r7, #28]
  25639. break;
  25640. 800b246: e065 b.n 800b314 <HAL_RCC_GetSysClockFreq+0x28c>
  25641. case RCC_PLLSOURCE_CSI: /* CSI used as PLL clock source */
  25642. pllvco = ((float_t)CSI_VALUE / (float_t)pllm) * ((float_t)(uint32_t)(RCC->PLL1DIVR & RCC_PLL1DIVR_N1) + (fracn1 / (float_t)0x2000) + (float_t)1);
  25643. 800b248: 693b ldr r3, [r7, #16]
  25644. 800b24a: ee07 3a90 vmov s15, r3
  25645. 800b24e: eef8 7a67 vcvt.f32.u32 s15, s15
  25646. 800b252: eddf 6a48 vldr s13, [pc, #288] @ 800b374 <HAL_RCC_GetSysClockFreq+0x2ec>
  25647. 800b256: ee86 7aa7 vdiv.f32 s14, s13, s15
  25648. 800b25a: 4b40 ldr r3, [pc, #256] @ (800b35c <HAL_RCC_GetSysClockFreq+0x2d4>)
  25649. 800b25c: 6b1b ldr r3, [r3, #48] @ 0x30
  25650. 800b25e: f3c3 0308 ubfx r3, r3, #0, #9
  25651. 800b262: ee07 3a90 vmov s15, r3
  25652. 800b266: eef8 6a67 vcvt.f32.u32 s13, s15
  25653. 800b26a: ed97 6a02 vldr s12, [r7, #8]
  25654. 800b26e: eddf 5a3f vldr s11, [pc, #252] @ 800b36c <HAL_RCC_GetSysClockFreq+0x2e4>
  25655. 800b272: eec6 7a25 vdiv.f32 s15, s12, s11
  25656. 800b276: ee76 7aa7 vadd.f32 s15, s13, s15
  25657. 800b27a: eef7 6a00 vmov.f32 s13, #112 @ 0x3f800000 1.0
  25658. 800b27e: ee77 7aa6 vadd.f32 s15, s15, s13
  25659. 800b282: ee67 7a27 vmul.f32 s15, s14, s15
  25660. 800b286: edc7 7a07 vstr s15, [r7, #28]
  25661. break;
  25662. 800b28a: e043 b.n 800b314 <HAL_RCC_GetSysClockFreq+0x28c>
  25663. case RCC_PLLSOURCE_HSE: /* HSE used as PLL clock source */
  25664. pllvco = ((float_t)HSE_VALUE / (float_t)pllm) * ((float_t)(uint32_t)(RCC->PLL1DIVR & RCC_PLL1DIVR_N1) + (fracn1 / (float_t)0x2000) + (float_t)1);
  25665. 800b28c: 693b ldr r3, [r7, #16]
  25666. 800b28e: ee07 3a90 vmov s15, r3
  25667. 800b292: eef8 7a67 vcvt.f32.u32 s15, s15
  25668. 800b296: eddf 6a38 vldr s13, [pc, #224] @ 800b378 <HAL_RCC_GetSysClockFreq+0x2f0>
  25669. 800b29a: ee86 7aa7 vdiv.f32 s14, s13, s15
  25670. 800b29e: 4b2f ldr r3, [pc, #188] @ (800b35c <HAL_RCC_GetSysClockFreq+0x2d4>)
  25671. 800b2a0: 6b1b ldr r3, [r3, #48] @ 0x30
  25672. 800b2a2: f3c3 0308 ubfx r3, r3, #0, #9
  25673. 800b2a6: ee07 3a90 vmov s15, r3
  25674. 800b2aa: eef8 6a67 vcvt.f32.u32 s13, s15
  25675. 800b2ae: ed97 6a02 vldr s12, [r7, #8]
  25676. 800b2b2: eddf 5a2e vldr s11, [pc, #184] @ 800b36c <HAL_RCC_GetSysClockFreq+0x2e4>
  25677. 800b2b6: eec6 7a25 vdiv.f32 s15, s12, s11
  25678. 800b2ba: ee76 7aa7 vadd.f32 s15, s13, s15
  25679. 800b2be: eef7 6a00 vmov.f32 s13, #112 @ 0x3f800000 1.0
  25680. 800b2c2: ee77 7aa6 vadd.f32 s15, s15, s13
  25681. 800b2c6: ee67 7a27 vmul.f32 s15, s14, s15
  25682. 800b2ca: edc7 7a07 vstr s15, [r7, #28]
  25683. break;
  25684. 800b2ce: e021 b.n 800b314 <HAL_RCC_GetSysClockFreq+0x28c>
  25685. default:
  25686. pllvco = ((float_t)CSI_VALUE / (float_t)pllm) * ((float_t)(uint32_t)(RCC->PLL1DIVR & RCC_PLL1DIVR_N1) + (fracn1 / (float_t)0x2000) + (float_t)1);
  25687. 800b2d0: 693b ldr r3, [r7, #16]
  25688. 800b2d2: ee07 3a90 vmov s15, r3
  25689. 800b2d6: eef8 7a67 vcvt.f32.u32 s15, s15
  25690. 800b2da: eddf 6a26 vldr s13, [pc, #152] @ 800b374 <HAL_RCC_GetSysClockFreq+0x2ec>
  25691. 800b2de: ee86 7aa7 vdiv.f32 s14, s13, s15
  25692. 800b2e2: 4b1e ldr r3, [pc, #120] @ (800b35c <HAL_RCC_GetSysClockFreq+0x2d4>)
  25693. 800b2e4: 6b1b ldr r3, [r3, #48] @ 0x30
  25694. 800b2e6: f3c3 0308 ubfx r3, r3, #0, #9
  25695. 800b2ea: ee07 3a90 vmov s15, r3
  25696. 800b2ee: eef8 6a67 vcvt.f32.u32 s13, s15
  25697. 800b2f2: ed97 6a02 vldr s12, [r7, #8]
  25698. 800b2f6: eddf 5a1d vldr s11, [pc, #116] @ 800b36c <HAL_RCC_GetSysClockFreq+0x2e4>
  25699. 800b2fa: eec6 7a25 vdiv.f32 s15, s12, s11
  25700. 800b2fe: ee76 7aa7 vadd.f32 s15, s13, s15
  25701. 800b302: eef7 6a00 vmov.f32 s13, #112 @ 0x3f800000 1.0
  25702. 800b306: ee77 7aa6 vadd.f32 s15, s15, s13
  25703. 800b30a: ee67 7a27 vmul.f32 s15, s14, s15
  25704. 800b30e: edc7 7a07 vstr s15, [r7, #28]
  25705. break;
  25706. 800b312: bf00 nop
  25707. }
  25708. pllp = (((RCC->PLL1DIVR & RCC_PLL1DIVR_P1) >> 9) + 1U) ;
  25709. 800b314: 4b11 ldr r3, [pc, #68] @ (800b35c <HAL_RCC_GetSysClockFreq+0x2d4>)
  25710. 800b316: 6b1b ldr r3, [r3, #48] @ 0x30
  25711. 800b318: 0a5b lsrs r3, r3, #9
  25712. 800b31a: f003 037f and.w r3, r3, #127 @ 0x7f
  25713. 800b31e: 3301 adds r3, #1
  25714. 800b320: 603b str r3, [r7, #0]
  25715. sysclockfreq = (uint32_t)(float_t)(pllvco / (float_t)pllp);
  25716. 800b322: 683b ldr r3, [r7, #0]
  25717. 800b324: ee07 3a90 vmov s15, r3
  25718. 800b328: eeb8 7a67 vcvt.f32.u32 s14, s15
  25719. 800b32c: edd7 6a07 vldr s13, [r7, #28]
  25720. 800b330: eec6 7a87 vdiv.f32 s15, s13, s14
  25721. 800b334: eefc 7ae7 vcvt.u32.f32 s15, s15
  25722. 800b338: ee17 3a90 vmov r3, s15
  25723. 800b33c: 61bb str r3, [r7, #24]
  25724. }
  25725. else
  25726. {
  25727. sysclockfreq = 0U;
  25728. }
  25729. break;
  25730. 800b33e: e005 b.n 800b34c <HAL_RCC_GetSysClockFreq+0x2c4>
  25731. sysclockfreq = 0U;
  25732. 800b340: 2300 movs r3, #0
  25733. 800b342: 61bb str r3, [r7, #24]
  25734. break;
  25735. 800b344: e002 b.n 800b34c <HAL_RCC_GetSysClockFreq+0x2c4>
  25736. default:
  25737. sysclockfreq = CSI_VALUE;
  25738. 800b346: 4b07 ldr r3, [pc, #28] @ (800b364 <HAL_RCC_GetSysClockFreq+0x2dc>)
  25739. 800b348: 61bb str r3, [r7, #24]
  25740. break;
  25741. 800b34a: bf00 nop
  25742. }
  25743. return sysclockfreq;
  25744. 800b34c: 69bb ldr r3, [r7, #24]
  25745. }
  25746. 800b34e: 4618 mov r0, r3
  25747. 800b350: 3724 adds r7, #36 @ 0x24
  25748. 800b352: 46bd mov sp, r7
  25749. 800b354: f85d 7b04 ldr.w r7, [sp], #4
  25750. 800b358: 4770 bx lr
  25751. 800b35a: bf00 nop
  25752. 800b35c: 58024400 .word 0x58024400
  25753. 800b360: 03d09000 .word 0x03d09000
  25754. 800b364: 003d0900 .word 0x003d0900
  25755. 800b368: 017d7840 .word 0x017d7840
  25756. 800b36c: 46000000 .word 0x46000000
  25757. 800b370: 4c742400 .word 0x4c742400
  25758. 800b374: 4a742400 .word 0x4a742400
  25759. 800b378: 4bbebc20 .word 0x4bbebc20
  25760. 0800b37c <HAL_RCC_GetHCLKFreq>:
  25761. * @note The SystemD2Clock CMSIS variable is used to store System domain2 Clock Frequency
  25762. * and updated within this function
  25763. * @retval HCLK frequency
  25764. */
  25765. uint32_t HAL_RCC_GetHCLKFreq(void)
  25766. {
  25767. 800b37c: b580 push {r7, lr}
  25768. 800b37e: b082 sub sp, #8
  25769. 800b380: af00 add r7, sp, #0
  25770. uint32_t common_system_clock;
  25771. #if defined(RCC_D1CFGR_D1CPRE)
  25772. common_system_clock = HAL_RCC_GetSysClockFreq() >> (D1CorePrescTable[(RCC->D1CFGR & RCC_D1CFGR_D1CPRE) >> RCC_D1CFGR_D1CPRE_Pos] & 0x1FU);
  25773. 800b382: f7ff fe81 bl 800b088 <HAL_RCC_GetSysClockFreq>
  25774. 800b386: 4602 mov r2, r0
  25775. 800b388: 4b10 ldr r3, [pc, #64] @ (800b3cc <HAL_RCC_GetHCLKFreq+0x50>)
  25776. 800b38a: 699b ldr r3, [r3, #24]
  25777. 800b38c: 0a1b lsrs r3, r3, #8
  25778. 800b38e: f003 030f and.w r3, r3, #15
  25779. 800b392: 490f ldr r1, [pc, #60] @ (800b3d0 <HAL_RCC_GetHCLKFreq+0x54>)
  25780. 800b394: 5ccb ldrb r3, [r1, r3]
  25781. 800b396: f003 031f and.w r3, r3, #31
  25782. 800b39a: fa22 f303 lsr.w r3, r2, r3
  25783. 800b39e: 607b str r3, [r7, #4]
  25784. #else
  25785. common_system_clock = HAL_RCC_GetSysClockFreq() >> (D1CorePrescTable[(RCC->CDCFGR1 & RCC_CDCFGR1_CDCPRE) >> RCC_CDCFGR1_CDCPRE_Pos] & 0x1FU);
  25786. #endif
  25787. #if defined(RCC_D1CFGR_HPRE)
  25788. SystemD2Clock = (common_system_clock >> ((D1CorePrescTable[(RCC->D1CFGR & RCC_D1CFGR_HPRE) >> RCC_D1CFGR_HPRE_Pos]) & 0x1FU));
  25789. 800b3a0: 4b0a ldr r3, [pc, #40] @ (800b3cc <HAL_RCC_GetHCLKFreq+0x50>)
  25790. 800b3a2: 699b ldr r3, [r3, #24]
  25791. 800b3a4: f003 030f and.w r3, r3, #15
  25792. 800b3a8: 4a09 ldr r2, [pc, #36] @ (800b3d0 <HAL_RCC_GetHCLKFreq+0x54>)
  25793. 800b3aa: 5cd3 ldrb r3, [r2, r3]
  25794. 800b3ac: f003 031f and.w r3, r3, #31
  25795. 800b3b0: 687a ldr r2, [r7, #4]
  25796. 800b3b2: fa22 f303 lsr.w r3, r2, r3
  25797. 800b3b6: 4a07 ldr r2, [pc, #28] @ (800b3d4 <HAL_RCC_GetHCLKFreq+0x58>)
  25798. 800b3b8: 6013 str r3, [r2, #0]
  25799. #endif
  25800. #if defined(DUAL_CORE) && defined(CORE_CM4)
  25801. SystemCoreClock = SystemD2Clock;
  25802. #else
  25803. SystemCoreClock = common_system_clock;
  25804. 800b3ba: 4a07 ldr r2, [pc, #28] @ (800b3d8 <HAL_RCC_GetHCLKFreq+0x5c>)
  25805. 800b3bc: 687b ldr r3, [r7, #4]
  25806. 800b3be: 6013 str r3, [r2, #0]
  25807. #endif /* DUAL_CORE && CORE_CM4 */
  25808. return SystemD2Clock;
  25809. 800b3c0: 4b04 ldr r3, [pc, #16] @ (800b3d4 <HAL_RCC_GetHCLKFreq+0x58>)
  25810. 800b3c2: 681b ldr r3, [r3, #0]
  25811. }
  25812. 800b3c4: 4618 mov r0, r3
  25813. 800b3c6: 3708 adds r7, #8
  25814. 800b3c8: 46bd mov sp, r7
  25815. 800b3ca: bd80 pop {r7, pc}
  25816. 800b3cc: 58024400 .word 0x58024400
  25817. 800b3d0: 08031a8c .word 0x08031a8c
  25818. 800b3d4: 24000010 .word 0x24000010
  25819. 800b3d8: 2400000c .word 0x2400000c
  25820. 0800b3dc <HAL_RCC_GetPCLK1Freq>:
  25821. * @note Each time PCLK1 changes, this function must be called to update the
  25822. * right PCLK1 value. Otherwise, any configuration based on this function will be incorrect.
  25823. * @retval PCLK1 frequency
  25824. */
  25825. uint32_t HAL_RCC_GetPCLK1Freq(void)
  25826. {
  25827. 800b3dc: b580 push {r7, lr}
  25828. 800b3de: af00 add r7, sp, #0
  25829. #if defined (RCC_D2CFGR_D2PPRE1)
  25830. /* Get HCLK source and Compute PCLK1 frequency ---------------------------*/
  25831. return (HAL_RCC_GetHCLKFreq() >> ((D1CorePrescTable[(RCC->D2CFGR & RCC_D2CFGR_D2PPRE1) >> RCC_D2CFGR_D2PPRE1_Pos]) & 0x1FU));
  25832. 800b3e0: f7ff ffcc bl 800b37c <HAL_RCC_GetHCLKFreq>
  25833. 800b3e4: 4602 mov r2, r0
  25834. 800b3e6: 4b06 ldr r3, [pc, #24] @ (800b400 <HAL_RCC_GetPCLK1Freq+0x24>)
  25835. 800b3e8: 69db ldr r3, [r3, #28]
  25836. 800b3ea: 091b lsrs r3, r3, #4
  25837. 800b3ec: f003 0307 and.w r3, r3, #7
  25838. 800b3f0: 4904 ldr r1, [pc, #16] @ (800b404 <HAL_RCC_GetPCLK1Freq+0x28>)
  25839. 800b3f2: 5ccb ldrb r3, [r1, r3]
  25840. 800b3f4: f003 031f and.w r3, r3, #31
  25841. 800b3f8: fa22 f303 lsr.w r3, r2, r3
  25842. #else
  25843. /* Get HCLK source and Compute PCLK1 frequency ---------------------------*/
  25844. return (HAL_RCC_GetHCLKFreq() >> ((D1CorePrescTable[(RCC->CDCFGR2 & RCC_CDCFGR2_CDPPRE1) >> RCC_CDCFGR2_CDPPRE1_Pos]) & 0x1FU));
  25845. #endif
  25846. }
  25847. 800b3fc: 4618 mov r0, r3
  25848. 800b3fe: bd80 pop {r7, pc}
  25849. 800b400: 58024400 .word 0x58024400
  25850. 800b404: 08031a8c .word 0x08031a8c
  25851. 0800b408 <HAL_RCC_GetPCLK2Freq>:
  25852. * @note Each time PCLK2 changes, this function must be called to update the
  25853. * right PCLK2 value. Otherwise, any configuration based on this function will be incorrect.
  25854. * @retval PCLK1 frequency
  25855. */
  25856. uint32_t HAL_RCC_GetPCLK2Freq(void)
  25857. {
  25858. 800b408: b580 push {r7, lr}
  25859. 800b40a: af00 add r7, sp, #0
  25860. /* Get HCLK source and Compute PCLK1 frequency ---------------------------*/
  25861. #if defined(RCC_D2CFGR_D2PPRE2)
  25862. return (HAL_RCC_GetHCLKFreq() >> ((D1CorePrescTable[(RCC->D2CFGR & RCC_D2CFGR_D2PPRE2) >> RCC_D2CFGR_D2PPRE2_Pos]) & 0x1FU));
  25863. 800b40c: f7ff ffb6 bl 800b37c <HAL_RCC_GetHCLKFreq>
  25864. 800b410: 4602 mov r2, r0
  25865. 800b412: 4b06 ldr r3, [pc, #24] @ (800b42c <HAL_RCC_GetPCLK2Freq+0x24>)
  25866. 800b414: 69db ldr r3, [r3, #28]
  25867. 800b416: 0a1b lsrs r3, r3, #8
  25868. 800b418: f003 0307 and.w r3, r3, #7
  25869. 800b41c: 4904 ldr r1, [pc, #16] @ (800b430 <HAL_RCC_GetPCLK2Freq+0x28>)
  25870. 800b41e: 5ccb ldrb r3, [r1, r3]
  25871. 800b420: f003 031f and.w r3, r3, #31
  25872. 800b424: fa22 f303 lsr.w r3, r2, r3
  25873. #else
  25874. return (HAL_RCC_GetHCLKFreq() >> ((D1CorePrescTable[(RCC->CDCFGR2 & RCC_CDCFGR2_CDPPRE2) >> RCC_CDCFGR2_CDPPRE2_Pos]) & 0x1FU));
  25875. #endif
  25876. }
  25877. 800b428: 4618 mov r0, r3
  25878. 800b42a: bd80 pop {r7, pc}
  25879. 800b42c: 58024400 .word 0x58024400
  25880. 800b430: 08031a8c .word 0x08031a8c
  25881. 0800b434 <HAL_RCC_GetClockConfig>:
  25882. * will be configured.
  25883. * @param pFLatency: Pointer on the Flash Latency.
  25884. * @retval None
  25885. */
  25886. void HAL_RCC_GetClockConfig(RCC_ClkInitTypeDef *RCC_ClkInitStruct, uint32_t *pFLatency)
  25887. {
  25888. 800b434: b480 push {r7}
  25889. 800b436: b083 sub sp, #12
  25890. 800b438: af00 add r7, sp, #0
  25891. 800b43a: 6078 str r0, [r7, #4]
  25892. 800b43c: 6039 str r1, [r7, #0]
  25893. /* Set all possible values for the Clock type parameter --------------------*/
  25894. RCC_ClkInitStruct->ClockType = RCC_CLOCKTYPE_SYSCLK | RCC_CLOCKTYPE_HCLK | RCC_CLOCKTYPE_D1PCLK1 | RCC_CLOCKTYPE_PCLK1 |
  25895. 800b43e: 687b ldr r3, [r7, #4]
  25896. 800b440: 223f movs r2, #63 @ 0x3f
  25897. 800b442: 601a str r2, [r3, #0]
  25898. RCC_CLOCKTYPE_PCLK2 | RCC_CLOCKTYPE_D3PCLK1 ;
  25899. /* Get the SYSCLK configuration --------------------------------------------*/
  25900. RCC_ClkInitStruct->SYSCLKSource = (uint32_t)(RCC->CFGR & RCC_CFGR_SW);
  25901. 800b444: 4b1a ldr r3, [pc, #104] @ (800b4b0 <HAL_RCC_GetClockConfig+0x7c>)
  25902. 800b446: 691b ldr r3, [r3, #16]
  25903. 800b448: f003 0207 and.w r2, r3, #7
  25904. 800b44c: 687b ldr r3, [r7, #4]
  25905. 800b44e: 605a str r2, [r3, #4]
  25906. #if defined(RCC_D1CFGR_D1CPRE)
  25907. /* Get the SYSCLK configuration ----------------------------------------------*/
  25908. RCC_ClkInitStruct->SYSCLKDivider = (uint32_t)(RCC->D1CFGR & RCC_D1CFGR_D1CPRE);
  25909. 800b450: 4b17 ldr r3, [pc, #92] @ (800b4b0 <HAL_RCC_GetClockConfig+0x7c>)
  25910. 800b452: 699b ldr r3, [r3, #24]
  25911. 800b454: f403 6270 and.w r2, r3, #3840 @ 0xf00
  25912. 800b458: 687b ldr r3, [r7, #4]
  25913. 800b45a: 609a str r2, [r3, #8]
  25914. /* Get the D1HCLK configuration ----------------------------------------------*/
  25915. RCC_ClkInitStruct->AHBCLKDivider = (uint32_t)(RCC->D1CFGR & RCC_D1CFGR_HPRE);
  25916. 800b45c: 4b14 ldr r3, [pc, #80] @ (800b4b0 <HAL_RCC_GetClockConfig+0x7c>)
  25917. 800b45e: 699b ldr r3, [r3, #24]
  25918. 800b460: f003 020f and.w r2, r3, #15
  25919. 800b464: 687b ldr r3, [r7, #4]
  25920. 800b466: 60da str r2, [r3, #12]
  25921. /* Get the APB3 configuration ----------------------------------------------*/
  25922. RCC_ClkInitStruct->APB3CLKDivider = (uint32_t)(RCC->D1CFGR & RCC_D1CFGR_D1PPRE);
  25923. 800b468: 4b11 ldr r3, [pc, #68] @ (800b4b0 <HAL_RCC_GetClockConfig+0x7c>)
  25924. 800b46a: 699b ldr r3, [r3, #24]
  25925. 800b46c: f003 0270 and.w r2, r3, #112 @ 0x70
  25926. 800b470: 687b ldr r3, [r7, #4]
  25927. 800b472: 611a str r2, [r3, #16]
  25928. /* Get the APB1 configuration ----------------------------------------------*/
  25929. RCC_ClkInitStruct->APB1CLKDivider = (uint32_t)(RCC->D2CFGR & RCC_D2CFGR_D2PPRE1);
  25930. 800b474: 4b0e ldr r3, [pc, #56] @ (800b4b0 <HAL_RCC_GetClockConfig+0x7c>)
  25931. 800b476: 69db ldr r3, [r3, #28]
  25932. 800b478: f003 0270 and.w r2, r3, #112 @ 0x70
  25933. 800b47c: 687b ldr r3, [r7, #4]
  25934. 800b47e: 615a str r2, [r3, #20]
  25935. /* Get the APB2 configuration ----------------------------------------------*/
  25936. RCC_ClkInitStruct->APB2CLKDivider = (uint32_t)(RCC->D2CFGR & RCC_D2CFGR_D2PPRE2);
  25937. 800b480: 4b0b ldr r3, [pc, #44] @ (800b4b0 <HAL_RCC_GetClockConfig+0x7c>)
  25938. 800b482: 69db ldr r3, [r3, #28]
  25939. 800b484: f403 62e0 and.w r2, r3, #1792 @ 0x700
  25940. 800b488: 687b ldr r3, [r7, #4]
  25941. 800b48a: 619a str r2, [r3, #24]
  25942. /* Get the APB4 configuration ----------------------------------------------*/
  25943. RCC_ClkInitStruct->APB4CLKDivider = (uint32_t)(RCC->D3CFGR & RCC_D3CFGR_D3PPRE);
  25944. 800b48c: 4b08 ldr r3, [pc, #32] @ (800b4b0 <HAL_RCC_GetClockConfig+0x7c>)
  25945. 800b48e: 6a1b ldr r3, [r3, #32]
  25946. 800b490: f003 0270 and.w r2, r3, #112 @ 0x70
  25947. 800b494: 687b ldr r3, [r7, #4]
  25948. 800b496: 61da str r2, [r3, #28]
  25949. /* Get the APB4 configuration ----------------------------------------------*/
  25950. RCC_ClkInitStruct->APB4CLKDivider = (uint32_t)(RCC->SRDCFGR & RCC_SRDCFGR_SRDPPRE);
  25951. #endif
  25952. /* Get the Flash Wait State (Latency) configuration ------------------------*/
  25953. *pFLatency = (uint32_t)(FLASH->ACR & FLASH_ACR_LATENCY);
  25954. 800b498: 4b06 ldr r3, [pc, #24] @ (800b4b4 <HAL_RCC_GetClockConfig+0x80>)
  25955. 800b49a: 681b ldr r3, [r3, #0]
  25956. 800b49c: f003 020f and.w r2, r3, #15
  25957. 800b4a0: 683b ldr r3, [r7, #0]
  25958. 800b4a2: 601a str r2, [r3, #0]
  25959. }
  25960. 800b4a4: bf00 nop
  25961. 800b4a6: 370c adds r7, #12
  25962. 800b4a8: 46bd mov sp, r7
  25963. 800b4aa: f85d 7b04 ldr.w r7, [sp], #4
  25964. 800b4ae: 4770 bx lr
  25965. 800b4b0: 58024400 .word 0x58024400
  25966. 800b4b4: 52002000 .word 0x52002000
  25967. 0800b4b8 <HAL_RCCEx_PeriphCLKConfig>:
  25968. * (*) : Available on some STM32H7 lines only.
  25969. *
  25970. * @retval HAL status
  25971. */
  25972. HAL_StatusTypeDef HAL_RCCEx_PeriphCLKConfig(RCC_PeriphCLKInitTypeDef *PeriphClkInit)
  25973. {
  25974. 800b4b8: e92d 4fb0 stmdb sp!, {r4, r5, r7, r8, r9, sl, fp, lr}
  25975. 800b4bc: b0c8 sub sp, #288 @ 0x120
  25976. 800b4be: af00 add r7, sp, #0
  25977. 800b4c0: f8c7 010c str.w r0, [r7, #268] @ 0x10c
  25978. uint32_t tmpreg;
  25979. uint32_t tickstart;
  25980. HAL_StatusTypeDef ret = HAL_OK; /* Intermediate status */
  25981. 800b4c4: 2300 movs r3, #0
  25982. 800b4c6: f887 311f strb.w r3, [r7, #287] @ 0x11f
  25983. HAL_StatusTypeDef status = HAL_OK; /* Final status */
  25984. 800b4ca: 2300 movs r3, #0
  25985. 800b4cc: f887 311e strb.w r3, [r7, #286] @ 0x11e
  25986. /*---------------------------- SPDIFRX configuration -------------------------------*/
  25987. if (((PeriphClkInit->PeriphClockSelection) & RCC_PERIPHCLK_SPDIFRX) == RCC_PERIPHCLK_SPDIFRX)
  25988. 800b4d0: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  25989. 800b4d4: e9d3 2300 ldrd r2, r3, [r3]
  25990. 800b4d8: f002 6400 and.w r4, r2, #134217728 @ 0x8000000
  25991. 800b4dc: 2500 movs r5, #0
  25992. 800b4de: ea54 0305 orrs.w r3, r4, r5
  25993. 800b4e2: d049 beq.n 800b578 <HAL_RCCEx_PeriphCLKConfig+0xc0>
  25994. {
  25995. switch (PeriphClkInit->SpdifrxClockSelection)
  25996. 800b4e4: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  25997. 800b4e8: 6e9b ldr r3, [r3, #104] @ 0x68
  25998. 800b4ea: f5b3 1f40 cmp.w r3, #3145728 @ 0x300000
  25999. 800b4ee: d02f beq.n 800b550 <HAL_RCCEx_PeriphCLKConfig+0x98>
  26000. 800b4f0: f5b3 1f40 cmp.w r3, #3145728 @ 0x300000
  26001. 800b4f4: d828 bhi.n 800b548 <HAL_RCCEx_PeriphCLKConfig+0x90>
  26002. 800b4f6: f5b3 1f00 cmp.w r3, #2097152 @ 0x200000
  26003. 800b4fa: d01a beq.n 800b532 <HAL_RCCEx_PeriphCLKConfig+0x7a>
  26004. 800b4fc: f5b3 1f00 cmp.w r3, #2097152 @ 0x200000
  26005. 800b500: d822 bhi.n 800b548 <HAL_RCCEx_PeriphCLKConfig+0x90>
  26006. 800b502: 2b00 cmp r3, #0
  26007. 800b504: d003 beq.n 800b50e <HAL_RCCEx_PeriphCLKConfig+0x56>
  26008. 800b506: f5b3 1f80 cmp.w r3, #1048576 @ 0x100000
  26009. 800b50a: d007 beq.n 800b51c <HAL_RCCEx_PeriphCLKConfig+0x64>
  26010. 800b50c: e01c b.n 800b548 <HAL_RCCEx_PeriphCLKConfig+0x90>
  26011. {
  26012. case RCC_SPDIFRXCLKSOURCE_PLL: /* PLL is used as clock source for SPDIFRX*/
  26013. /* Enable PLL1Q Clock output generated form System PLL . */
  26014. __HAL_RCC_PLLCLKOUT_ENABLE(RCC_PLL1_DIVQ);
  26015. 800b50e: 4bb8 ldr r3, [pc, #736] @ (800b7f0 <HAL_RCCEx_PeriphCLKConfig+0x338>)
  26016. 800b510: 6adb ldr r3, [r3, #44] @ 0x2c
  26017. 800b512: 4ab7 ldr r2, [pc, #732] @ (800b7f0 <HAL_RCCEx_PeriphCLKConfig+0x338>)
  26018. 800b514: f443 3300 orr.w r3, r3, #131072 @ 0x20000
  26019. 800b518: 62d3 str r3, [r2, #44] @ 0x2c
  26020. /* SPDIFRX clock source configuration done later after clock selection check */
  26021. break;
  26022. 800b51a: e01a b.n 800b552 <HAL_RCCEx_PeriphCLKConfig+0x9a>
  26023. case RCC_SPDIFRXCLKSOURCE_PLL2: /* PLL2 is used as clock source for SPDIFRX*/
  26024. ret = RCCEx_PLL2_Config(&(PeriphClkInit->PLL2), DIVIDER_R_UPDATE);
  26025. 800b51c: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  26026. 800b520: 3308 adds r3, #8
  26027. 800b522: 2102 movs r1, #2
  26028. 800b524: 4618 mov r0, r3
  26029. 800b526: f001 fc73 bl 800ce10 <RCCEx_PLL2_Config>
  26030. 800b52a: 4603 mov r3, r0
  26031. 800b52c: f887 311f strb.w r3, [r7, #287] @ 0x11f
  26032. /* SPDIFRX clock source configuration done later after clock selection check */
  26033. break;
  26034. 800b530: e00f b.n 800b552 <HAL_RCCEx_PeriphCLKConfig+0x9a>
  26035. case RCC_SPDIFRXCLKSOURCE_PLL3: /* PLL3 is used as clock source for SPDIFRX*/
  26036. ret = RCCEx_PLL3_Config(&(PeriphClkInit->PLL3), DIVIDER_R_UPDATE);
  26037. 800b532: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  26038. 800b536: 3328 adds r3, #40 @ 0x28
  26039. 800b538: 2102 movs r1, #2
  26040. 800b53a: 4618 mov r0, r3
  26041. 800b53c: f001 fd1a bl 800cf74 <RCCEx_PLL3_Config>
  26042. 800b540: 4603 mov r3, r0
  26043. 800b542: f887 311f strb.w r3, [r7, #287] @ 0x11f
  26044. /* SPDIFRX clock source configuration done later after clock selection check */
  26045. break;
  26046. 800b546: e004 b.n 800b552 <HAL_RCCEx_PeriphCLKConfig+0x9a>
  26047. /* Internal OSC clock is used as source of SPDIFRX clock*/
  26048. /* SPDIFRX clock source configuration done later after clock selection check */
  26049. break;
  26050. default:
  26051. ret = HAL_ERROR;
  26052. 800b548: 2301 movs r3, #1
  26053. 800b54a: f887 311f strb.w r3, [r7, #287] @ 0x11f
  26054. break;
  26055. 800b54e: e000 b.n 800b552 <HAL_RCCEx_PeriphCLKConfig+0x9a>
  26056. break;
  26057. 800b550: bf00 nop
  26058. }
  26059. if (ret == HAL_OK)
  26060. 800b552: f897 311f ldrb.w r3, [r7, #287] @ 0x11f
  26061. 800b556: 2b00 cmp r3, #0
  26062. 800b558: d10a bne.n 800b570 <HAL_RCCEx_PeriphCLKConfig+0xb8>
  26063. {
  26064. /* Set the source of SPDIFRX clock*/
  26065. __HAL_RCC_SPDIFRX_CONFIG(PeriphClkInit->SpdifrxClockSelection);
  26066. 800b55a: 4ba5 ldr r3, [pc, #660] @ (800b7f0 <HAL_RCCEx_PeriphCLKConfig+0x338>)
  26067. 800b55c: 6d1b ldr r3, [r3, #80] @ 0x50
  26068. 800b55e: f423 1140 bic.w r1, r3, #3145728 @ 0x300000
  26069. 800b562: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  26070. 800b566: 6e9b ldr r3, [r3, #104] @ 0x68
  26071. 800b568: 4aa1 ldr r2, [pc, #644] @ (800b7f0 <HAL_RCCEx_PeriphCLKConfig+0x338>)
  26072. 800b56a: 430b orrs r3, r1
  26073. 800b56c: 6513 str r3, [r2, #80] @ 0x50
  26074. 800b56e: e003 b.n 800b578 <HAL_RCCEx_PeriphCLKConfig+0xc0>
  26075. }
  26076. else
  26077. {
  26078. /* set overall return value */
  26079. status = ret;
  26080. 800b570: f897 311f ldrb.w r3, [r7, #287] @ 0x11f
  26081. 800b574: f887 311e strb.w r3, [r7, #286] @ 0x11e
  26082. }
  26083. }
  26084. /*---------------------------- SAI1 configuration -------------------------------*/
  26085. if (((PeriphClkInit->PeriphClockSelection) & RCC_PERIPHCLK_SAI1) == RCC_PERIPHCLK_SAI1)
  26086. 800b578: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  26087. 800b57c: e9d3 2300 ldrd r2, r3, [r3]
  26088. 800b580: f402 7880 and.w r8, r2, #256 @ 0x100
  26089. 800b584: f04f 0900 mov.w r9, #0
  26090. 800b588: ea58 0309 orrs.w r3, r8, r9
  26091. 800b58c: d047 beq.n 800b61e <HAL_RCCEx_PeriphCLKConfig+0x166>
  26092. {
  26093. switch (PeriphClkInit->Sai1ClockSelection)
  26094. 800b58e: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  26095. 800b592: 6d9b ldr r3, [r3, #88] @ 0x58
  26096. 800b594: 2b04 cmp r3, #4
  26097. 800b596: d82a bhi.n 800b5ee <HAL_RCCEx_PeriphCLKConfig+0x136>
  26098. 800b598: a201 add r2, pc, #4 @ (adr r2, 800b5a0 <HAL_RCCEx_PeriphCLKConfig+0xe8>)
  26099. 800b59a: f852 f023 ldr.w pc, [r2, r3, lsl #2]
  26100. 800b59e: bf00 nop
  26101. 800b5a0: 0800b5b5 .word 0x0800b5b5
  26102. 800b5a4: 0800b5c3 .word 0x0800b5c3
  26103. 800b5a8: 0800b5d9 .word 0x0800b5d9
  26104. 800b5ac: 0800b5f7 .word 0x0800b5f7
  26105. 800b5b0: 0800b5f7 .word 0x0800b5f7
  26106. {
  26107. case RCC_SAI1CLKSOURCE_PLL: /* PLL is used as clock source for SAI1*/
  26108. /* Enable SAI Clock output generated form System PLL . */
  26109. __HAL_RCC_PLLCLKOUT_ENABLE(RCC_PLL1_DIVQ);
  26110. 800b5b4: 4b8e ldr r3, [pc, #568] @ (800b7f0 <HAL_RCCEx_PeriphCLKConfig+0x338>)
  26111. 800b5b6: 6adb ldr r3, [r3, #44] @ 0x2c
  26112. 800b5b8: 4a8d ldr r2, [pc, #564] @ (800b7f0 <HAL_RCCEx_PeriphCLKConfig+0x338>)
  26113. 800b5ba: f443 3300 orr.w r3, r3, #131072 @ 0x20000
  26114. 800b5be: 62d3 str r3, [r2, #44] @ 0x2c
  26115. /* SAI1 clock source configuration done later after clock selection check */
  26116. break;
  26117. 800b5c0: e01a b.n 800b5f8 <HAL_RCCEx_PeriphCLKConfig+0x140>
  26118. case RCC_SAI1CLKSOURCE_PLL2: /* PLL2 is used as clock source for SAI1*/
  26119. ret = RCCEx_PLL2_Config(&(PeriphClkInit->PLL2), DIVIDER_P_UPDATE);
  26120. 800b5c2: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  26121. 800b5c6: 3308 adds r3, #8
  26122. 800b5c8: 2100 movs r1, #0
  26123. 800b5ca: 4618 mov r0, r3
  26124. 800b5cc: f001 fc20 bl 800ce10 <RCCEx_PLL2_Config>
  26125. 800b5d0: 4603 mov r3, r0
  26126. 800b5d2: f887 311f strb.w r3, [r7, #287] @ 0x11f
  26127. /* SAI1 clock source configuration done later after clock selection check */
  26128. break;
  26129. 800b5d6: e00f b.n 800b5f8 <HAL_RCCEx_PeriphCLKConfig+0x140>
  26130. case RCC_SAI1CLKSOURCE_PLL3: /* PLL3 is used as clock source for SAI1*/
  26131. ret = RCCEx_PLL3_Config(&(PeriphClkInit->PLL3), DIVIDER_P_UPDATE);
  26132. 800b5d8: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  26133. 800b5dc: 3328 adds r3, #40 @ 0x28
  26134. 800b5de: 2100 movs r1, #0
  26135. 800b5e0: 4618 mov r0, r3
  26136. 800b5e2: f001 fcc7 bl 800cf74 <RCCEx_PLL3_Config>
  26137. 800b5e6: 4603 mov r3, r0
  26138. 800b5e8: f887 311f strb.w r3, [r7, #287] @ 0x11f
  26139. /* SAI1 clock source configuration done later after clock selection check */
  26140. break;
  26141. 800b5ec: e004 b.n 800b5f8 <HAL_RCCEx_PeriphCLKConfig+0x140>
  26142. /* HSI, HSE, or CSI oscillator is used as source of SAI1 clock */
  26143. /* SAI1 clock source configuration done later after clock selection check */
  26144. break;
  26145. default:
  26146. ret = HAL_ERROR;
  26147. 800b5ee: 2301 movs r3, #1
  26148. 800b5f0: f887 311f strb.w r3, [r7, #287] @ 0x11f
  26149. break;
  26150. 800b5f4: e000 b.n 800b5f8 <HAL_RCCEx_PeriphCLKConfig+0x140>
  26151. break;
  26152. 800b5f6: bf00 nop
  26153. }
  26154. if (ret == HAL_OK)
  26155. 800b5f8: f897 311f ldrb.w r3, [r7, #287] @ 0x11f
  26156. 800b5fc: 2b00 cmp r3, #0
  26157. 800b5fe: d10a bne.n 800b616 <HAL_RCCEx_PeriphCLKConfig+0x15e>
  26158. {
  26159. /* Set the source of SAI1 clock*/
  26160. __HAL_RCC_SAI1_CONFIG(PeriphClkInit->Sai1ClockSelection);
  26161. 800b600: 4b7b ldr r3, [pc, #492] @ (800b7f0 <HAL_RCCEx_PeriphCLKConfig+0x338>)
  26162. 800b602: 6d1b ldr r3, [r3, #80] @ 0x50
  26163. 800b604: f023 0107 bic.w r1, r3, #7
  26164. 800b608: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  26165. 800b60c: 6d9b ldr r3, [r3, #88] @ 0x58
  26166. 800b60e: 4a78 ldr r2, [pc, #480] @ (800b7f0 <HAL_RCCEx_PeriphCLKConfig+0x338>)
  26167. 800b610: 430b orrs r3, r1
  26168. 800b612: 6513 str r3, [r2, #80] @ 0x50
  26169. 800b614: e003 b.n 800b61e <HAL_RCCEx_PeriphCLKConfig+0x166>
  26170. }
  26171. else
  26172. {
  26173. /* set overall return value */
  26174. status = ret;
  26175. 800b616: f897 311f ldrb.w r3, [r7, #287] @ 0x11f
  26176. 800b61a: f887 311e strb.w r3, [r7, #286] @ 0x11e
  26177. }
  26178. }
  26179. #if defined(SAI3)
  26180. /*---------------------------- SAI2/3 configuration -------------------------------*/
  26181. if (((PeriphClkInit->PeriphClockSelection) & RCC_PERIPHCLK_SAI23) == RCC_PERIPHCLK_SAI23)
  26182. 800b61e: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  26183. 800b622: e9d3 2300 ldrd r2, r3, [r3]
  26184. 800b626: f402 7a00 and.w sl, r2, #512 @ 0x200
  26185. 800b62a: f04f 0b00 mov.w fp, #0
  26186. 800b62e: ea5a 030b orrs.w r3, sl, fp
  26187. 800b632: d04c beq.n 800b6ce <HAL_RCCEx_PeriphCLKConfig+0x216>
  26188. {
  26189. switch (PeriphClkInit->Sai23ClockSelection)
  26190. 800b634: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  26191. 800b638: 6ddb ldr r3, [r3, #92] @ 0x5c
  26192. 800b63a: f5b3 7f80 cmp.w r3, #256 @ 0x100
  26193. 800b63e: d030 beq.n 800b6a2 <HAL_RCCEx_PeriphCLKConfig+0x1ea>
  26194. 800b640: f5b3 7f80 cmp.w r3, #256 @ 0x100
  26195. 800b644: d829 bhi.n 800b69a <HAL_RCCEx_PeriphCLKConfig+0x1e2>
  26196. 800b646: 2bc0 cmp r3, #192 @ 0xc0
  26197. 800b648: d02d beq.n 800b6a6 <HAL_RCCEx_PeriphCLKConfig+0x1ee>
  26198. 800b64a: 2bc0 cmp r3, #192 @ 0xc0
  26199. 800b64c: d825 bhi.n 800b69a <HAL_RCCEx_PeriphCLKConfig+0x1e2>
  26200. 800b64e: 2b80 cmp r3, #128 @ 0x80
  26201. 800b650: d018 beq.n 800b684 <HAL_RCCEx_PeriphCLKConfig+0x1cc>
  26202. 800b652: 2b80 cmp r3, #128 @ 0x80
  26203. 800b654: d821 bhi.n 800b69a <HAL_RCCEx_PeriphCLKConfig+0x1e2>
  26204. 800b656: 2b00 cmp r3, #0
  26205. 800b658: d002 beq.n 800b660 <HAL_RCCEx_PeriphCLKConfig+0x1a8>
  26206. 800b65a: 2b40 cmp r3, #64 @ 0x40
  26207. 800b65c: d007 beq.n 800b66e <HAL_RCCEx_PeriphCLKConfig+0x1b6>
  26208. 800b65e: e01c b.n 800b69a <HAL_RCCEx_PeriphCLKConfig+0x1e2>
  26209. {
  26210. case RCC_SAI23CLKSOURCE_PLL: /* PLL is used as clock source for SAI2/3 */
  26211. /* Enable SAI Clock output generated form System PLL . */
  26212. __HAL_RCC_PLLCLKOUT_ENABLE(RCC_PLL1_DIVQ);
  26213. 800b660: 4b63 ldr r3, [pc, #396] @ (800b7f0 <HAL_RCCEx_PeriphCLKConfig+0x338>)
  26214. 800b662: 6adb ldr r3, [r3, #44] @ 0x2c
  26215. 800b664: 4a62 ldr r2, [pc, #392] @ (800b7f0 <HAL_RCCEx_PeriphCLKConfig+0x338>)
  26216. 800b666: f443 3300 orr.w r3, r3, #131072 @ 0x20000
  26217. 800b66a: 62d3 str r3, [r2, #44] @ 0x2c
  26218. /* SAI2/3 clock source configuration done later after clock selection check */
  26219. break;
  26220. 800b66c: e01c b.n 800b6a8 <HAL_RCCEx_PeriphCLKConfig+0x1f0>
  26221. case RCC_SAI23CLKSOURCE_PLL2: /* PLL2 is used as clock source for SAI2/3 */
  26222. ret = RCCEx_PLL2_Config(&(PeriphClkInit->PLL2), DIVIDER_P_UPDATE);
  26223. 800b66e: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  26224. 800b672: 3308 adds r3, #8
  26225. 800b674: 2100 movs r1, #0
  26226. 800b676: 4618 mov r0, r3
  26227. 800b678: f001 fbca bl 800ce10 <RCCEx_PLL2_Config>
  26228. 800b67c: 4603 mov r3, r0
  26229. 800b67e: f887 311f strb.w r3, [r7, #287] @ 0x11f
  26230. /* SAI2/3 clock source configuration done later after clock selection check */
  26231. break;
  26232. 800b682: e011 b.n 800b6a8 <HAL_RCCEx_PeriphCLKConfig+0x1f0>
  26233. case RCC_SAI23CLKSOURCE_PLL3: /* PLL3 is used as clock source for SAI2/3 */
  26234. ret = RCCEx_PLL3_Config(&(PeriphClkInit->PLL3), DIVIDER_P_UPDATE);
  26235. 800b684: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  26236. 800b688: 3328 adds r3, #40 @ 0x28
  26237. 800b68a: 2100 movs r1, #0
  26238. 800b68c: 4618 mov r0, r3
  26239. 800b68e: f001 fc71 bl 800cf74 <RCCEx_PLL3_Config>
  26240. 800b692: 4603 mov r3, r0
  26241. 800b694: f887 311f strb.w r3, [r7, #287] @ 0x11f
  26242. /* SAI2/3 clock source configuration done later after clock selection check */
  26243. break;
  26244. 800b698: e006 b.n 800b6a8 <HAL_RCCEx_PeriphCLKConfig+0x1f0>
  26245. /* HSI, HSE, or CSI oscillator is used as source of SAI2/3 clock */
  26246. /* SAI2/3 clock source configuration done later after clock selection check */
  26247. break;
  26248. default:
  26249. ret = HAL_ERROR;
  26250. 800b69a: 2301 movs r3, #1
  26251. 800b69c: f887 311f strb.w r3, [r7, #287] @ 0x11f
  26252. break;
  26253. 800b6a0: e002 b.n 800b6a8 <HAL_RCCEx_PeriphCLKConfig+0x1f0>
  26254. break;
  26255. 800b6a2: bf00 nop
  26256. 800b6a4: e000 b.n 800b6a8 <HAL_RCCEx_PeriphCLKConfig+0x1f0>
  26257. break;
  26258. 800b6a6: bf00 nop
  26259. }
  26260. if (ret == HAL_OK)
  26261. 800b6a8: f897 311f ldrb.w r3, [r7, #287] @ 0x11f
  26262. 800b6ac: 2b00 cmp r3, #0
  26263. 800b6ae: d10a bne.n 800b6c6 <HAL_RCCEx_PeriphCLKConfig+0x20e>
  26264. {
  26265. /* Set the source of SAI2/3 clock*/
  26266. __HAL_RCC_SAI23_CONFIG(PeriphClkInit->Sai23ClockSelection);
  26267. 800b6b0: 4b4f ldr r3, [pc, #316] @ (800b7f0 <HAL_RCCEx_PeriphCLKConfig+0x338>)
  26268. 800b6b2: 6d1b ldr r3, [r3, #80] @ 0x50
  26269. 800b6b4: f423 71e0 bic.w r1, r3, #448 @ 0x1c0
  26270. 800b6b8: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  26271. 800b6bc: 6ddb ldr r3, [r3, #92] @ 0x5c
  26272. 800b6be: 4a4c ldr r2, [pc, #304] @ (800b7f0 <HAL_RCCEx_PeriphCLKConfig+0x338>)
  26273. 800b6c0: 430b orrs r3, r1
  26274. 800b6c2: 6513 str r3, [r2, #80] @ 0x50
  26275. 800b6c4: e003 b.n 800b6ce <HAL_RCCEx_PeriphCLKConfig+0x216>
  26276. }
  26277. else
  26278. {
  26279. /* set overall return value */
  26280. status = ret;
  26281. 800b6c6: f897 311f ldrb.w r3, [r7, #287] @ 0x11f
  26282. 800b6ca: f887 311e strb.w r3, [r7, #286] @ 0x11e
  26283. }
  26284. #endif /*SAI2B*/
  26285. #if defined(SAI4)
  26286. /*---------------------------- SAI4A configuration -------------------------------*/
  26287. if (((PeriphClkInit->PeriphClockSelection) & RCC_PERIPHCLK_SAI4A) == RCC_PERIPHCLK_SAI4A)
  26288. 800b6ce: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  26289. 800b6d2: e9d3 2300 ldrd r2, r3, [r3]
  26290. 800b6d6: f402 6380 and.w r3, r2, #1024 @ 0x400
  26291. 800b6da: f8c7 3100 str.w r3, [r7, #256] @ 0x100
  26292. 800b6de: 2300 movs r3, #0
  26293. 800b6e0: f8c7 3104 str.w r3, [r7, #260] @ 0x104
  26294. 800b6e4: e9d7 1240 ldrd r1, r2, [r7, #256] @ 0x100
  26295. 800b6e8: 460b mov r3, r1
  26296. 800b6ea: 4313 orrs r3, r2
  26297. 800b6ec: d053 beq.n 800b796 <HAL_RCCEx_PeriphCLKConfig+0x2de>
  26298. {
  26299. switch (PeriphClkInit->Sai4AClockSelection)
  26300. 800b6ee: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  26301. 800b6f2: f8d3 30a8 ldr.w r3, [r3, #168] @ 0xa8
  26302. 800b6f6: f5b3 0f00 cmp.w r3, #8388608 @ 0x800000
  26303. 800b6fa: d035 beq.n 800b768 <HAL_RCCEx_PeriphCLKConfig+0x2b0>
  26304. 800b6fc: f5b3 0f00 cmp.w r3, #8388608 @ 0x800000
  26305. 800b700: d82e bhi.n 800b760 <HAL_RCCEx_PeriphCLKConfig+0x2a8>
  26306. 800b702: f5b3 0fc0 cmp.w r3, #6291456 @ 0x600000
  26307. 800b706: d031 beq.n 800b76c <HAL_RCCEx_PeriphCLKConfig+0x2b4>
  26308. 800b708: f5b3 0fc0 cmp.w r3, #6291456 @ 0x600000
  26309. 800b70c: d828 bhi.n 800b760 <HAL_RCCEx_PeriphCLKConfig+0x2a8>
  26310. 800b70e: f5b3 0f80 cmp.w r3, #4194304 @ 0x400000
  26311. 800b712: d01a beq.n 800b74a <HAL_RCCEx_PeriphCLKConfig+0x292>
  26312. 800b714: f5b3 0f80 cmp.w r3, #4194304 @ 0x400000
  26313. 800b718: d822 bhi.n 800b760 <HAL_RCCEx_PeriphCLKConfig+0x2a8>
  26314. 800b71a: 2b00 cmp r3, #0
  26315. 800b71c: d003 beq.n 800b726 <HAL_RCCEx_PeriphCLKConfig+0x26e>
  26316. 800b71e: f5b3 1f00 cmp.w r3, #2097152 @ 0x200000
  26317. 800b722: d007 beq.n 800b734 <HAL_RCCEx_PeriphCLKConfig+0x27c>
  26318. 800b724: e01c b.n 800b760 <HAL_RCCEx_PeriphCLKConfig+0x2a8>
  26319. {
  26320. case RCC_SAI4ACLKSOURCE_PLL: /* PLL is used as clock source for SAI2*/
  26321. /* Enable SAI Clock output generated form System PLL . */
  26322. __HAL_RCC_PLLCLKOUT_ENABLE(RCC_PLL1_DIVQ);
  26323. 800b726: 4b32 ldr r3, [pc, #200] @ (800b7f0 <HAL_RCCEx_PeriphCLKConfig+0x338>)
  26324. 800b728: 6adb ldr r3, [r3, #44] @ 0x2c
  26325. 800b72a: 4a31 ldr r2, [pc, #196] @ (800b7f0 <HAL_RCCEx_PeriphCLKConfig+0x338>)
  26326. 800b72c: f443 3300 orr.w r3, r3, #131072 @ 0x20000
  26327. 800b730: 62d3 str r3, [r2, #44] @ 0x2c
  26328. /* SAI1 clock source configuration done later after clock selection check */
  26329. break;
  26330. 800b732: e01c b.n 800b76e <HAL_RCCEx_PeriphCLKConfig+0x2b6>
  26331. case RCC_SAI4ACLKSOURCE_PLL2: /* PLL2 is used as clock source for SAI2*/
  26332. ret = RCCEx_PLL2_Config(&(PeriphClkInit->PLL2), DIVIDER_P_UPDATE);
  26333. 800b734: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  26334. 800b738: 3308 adds r3, #8
  26335. 800b73a: 2100 movs r1, #0
  26336. 800b73c: 4618 mov r0, r3
  26337. 800b73e: f001 fb67 bl 800ce10 <RCCEx_PLL2_Config>
  26338. 800b742: 4603 mov r3, r0
  26339. 800b744: f887 311f strb.w r3, [r7, #287] @ 0x11f
  26340. /* SAI2 clock source configuration done later after clock selection check */
  26341. break;
  26342. 800b748: e011 b.n 800b76e <HAL_RCCEx_PeriphCLKConfig+0x2b6>
  26343. case RCC_SAI4ACLKSOURCE_PLL3: /* PLL3 is used as clock source for SAI2*/
  26344. ret = RCCEx_PLL3_Config(&(PeriphClkInit->PLL3), DIVIDER_P_UPDATE);
  26345. 800b74a: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  26346. 800b74e: 3328 adds r3, #40 @ 0x28
  26347. 800b750: 2100 movs r1, #0
  26348. 800b752: 4618 mov r0, r3
  26349. 800b754: f001 fc0e bl 800cf74 <RCCEx_PLL3_Config>
  26350. 800b758: 4603 mov r3, r0
  26351. 800b75a: f887 311f strb.w r3, [r7, #287] @ 0x11f
  26352. /* SAI1 clock source configuration done later after clock selection check */
  26353. break;
  26354. 800b75e: e006 b.n 800b76e <HAL_RCCEx_PeriphCLKConfig+0x2b6>
  26355. /* SAI4A clock source configuration done later after clock selection check */
  26356. break;
  26357. #endif /* RCC_VER_3_0 */
  26358. default:
  26359. ret = HAL_ERROR;
  26360. 800b760: 2301 movs r3, #1
  26361. 800b762: f887 311f strb.w r3, [r7, #287] @ 0x11f
  26362. break;
  26363. 800b766: e002 b.n 800b76e <HAL_RCCEx_PeriphCLKConfig+0x2b6>
  26364. break;
  26365. 800b768: bf00 nop
  26366. 800b76a: e000 b.n 800b76e <HAL_RCCEx_PeriphCLKConfig+0x2b6>
  26367. break;
  26368. 800b76c: bf00 nop
  26369. }
  26370. if (ret == HAL_OK)
  26371. 800b76e: f897 311f ldrb.w r3, [r7, #287] @ 0x11f
  26372. 800b772: 2b00 cmp r3, #0
  26373. 800b774: d10b bne.n 800b78e <HAL_RCCEx_PeriphCLKConfig+0x2d6>
  26374. {
  26375. /* Set the source of SAI4A clock*/
  26376. __HAL_RCC_SAI4A_CONFIG(PeriphClkInit->Sai4AClockSelection);
  26377. 800b776: 4b1e ldr r3, [pc, #120] @ (800b7f0 <HAL_RCCEx_PeriphCLKConfig+0x338>)
  26378. 800b778: 6d9b ldr r3, [r3, #88] @ 0x58
  26379. 800b77a: f423 0160 bic.w r1, r3, #14680064 @ 0xe00000
  26380. 800b77e: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  26381. 800b782: f8d3 30a8 ldr.w r3, [r3, #168] @ 0xa8
  26382. 800b786: 4a1a ldr r2, [pc, #104] @ (800b7f0 <HAL_RCCEx_PeriphCLKConfig+0x338>)
  26383. 800b788: 430b orrs r3, r1
  26384. 800b78a: 6593 str r3, [r2, #88] @ 0x58
  26385. 800b78c: e003 b.n 800b796 <HAL_RCCEx_PeriphCLKConfig+0x2de>
  26386. }
  26387. else
  26388. {
  26389. /* set overall return value */
  26390. status = ret;
  26391. 800b78e: f897 311f ldrb.w r3, [r7, #287] @ 0x11f
  26392. 800b792: f887 311e strb.w r3, [r7, #286] @ 0x11e
  26393. }
  26394. }
  26395. /*---------------------------- SAI4B configuration -------------------------------*/
  26396. if (((PeriphClkInit->PeriphClockSelection) & RCC_PERIPHCLK_SAI4B) == RCC_PERIPHCLK_SAI4B)
  26397. 800b796: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  26398. 800b79a: e9d3 2300 ldrd r2, r3, [r3]
  26399. 800b79e: f402 6300 and.w r3, r2, #2048 @ 0x800
  26400. 800b7a2: f8c7 30f8 str.w r3, [r7, #248] @ 0xf8
  26401. 800b7a6: 2300 movs r3, #0
  26402. 800b7a8: f8c7 30fc str.w r3, [r7, #252] @ 0xfc
  26403. 800b7ac: e9d7 123e ldrd r1, r2, [r7, #248] @ 0xf8
  26404. 800b7b0: 460b mov r3, r1
  26405. 800b7b2: 4313 orrs r3, r2
  26406. 800b7b4: d056 beq.n 800b864 <HAL_RCCEx_PeriphCLKConfig+0x3ac>
  26407. {
  26408. switch (PeriphClkInit->Sai4BClockSelection)
  26409. 800b7b6: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  26410. 800b7ba: f8d3 30ac ldr.w r3, [r3, #172] @ 0xac
  26411. 800b7be: f1b3 6f80 cmp.w r3, #67108864 @ 0x4000000
  26412. 800b7c2: d038 beq.n 800b836 <HAL_RCCEx_PeriphCLKConfig+0x37e>
  26413. 800b7c4: f1b3 6f80 cmp.w r3, #67108864 @ 0x4000000
  26414. 800b7c8: d831 bhi.n 800b82e <HAL_RCCEx_PeriphCLKConfig+0x376>
  26415. 800b7ca: f1b3 7f40 cmp.w r3, #50331648 @ 0x3000000
  26416. 800b7ce: d034 beq.n 800b83a <HAL_RCCEx_PeriphCLKConfig+0x382>
  26417. 800b7d0: f1b3 7f40 cmp.w r3, #50331648 @ 0x3000000
  26418. 800b7d4: d82b bhi.n 800b82e <HAL_RCCEx_PeriphCLKConfig+0x376>
  26419. 800b7d6: f1b3 7f00 cmp.w r3, #33554432 @ 0x2000000
  26420. 800b7da: d01d beq.n 800b818 <HAL_RCCEx_PeriphCLKConfig+0x360>
  26421. 800b7dc: f1b3 7f00 cmp.w r3, #33554432 @ 0x2000000
  26422. 800b7e0: d825 bhi.n 800b82e <HAL_RCCEx_PeriphCLKConfig+0x376>
  26423. 800b7e2: 2b00 cmp r3, #0
  26424. 800b7e4: d006 beq.n 800b7f4 <HAL_RCCEx_PeriphCLKConfig+0x33c>
  26425. 800b7e6: f1b3 7f80 cmp.w r3, #16777216 @ 0x1000000
  26426. 800b7ea: d00a beq.n 800b802 <HAL_RCCEx_PeriphCLKConfig+0x34a>
  26427. 800b7ec: e01f b.n 800b82e <HAL_RCCEx_PeriphCLKConfig+0x376>
  26428. 800b7ee: bf00 nop
  26429. 800b7f0: 58024400 .word 0x58024400
  26430. {
  26431. case RCC_SAI4BCLKSOURCE_PLL: /* PLL is used as clock source for SAI2*/
  26432. /* Enable SAI Clock output generated form System PLL . */
  26433. __HAL_RCC_PLLCLKOUT_ENABLE(RCC_PLL1_DIVQ);
  26434. 800b7f4: 4ba2 ldr r3, [pc, #648] @ (800ba80 <HAL_RCCEx_PeriphCLKConfig+0x5c8>)
  26435. 800b7f6: 6adb ldr r3, [r3, #44] @ 0x2c
  26436. 800b7f8: 4aa1 ldr r2, [pc, #644] @ (800ba80 <HAL_RCCEx_PeriphCLKConfig+0x5c8>)
  26437. 800b7fa: f443 3300 orr.w r3, r3, #131072 @ 0x20000
  26438. 800b7fe: 62d3 str r3, [r2, #44] @ 0x2c
  26439. /* SAI1 clock source configuration done later after clock selection check */
  26440. break;
  26441. 800b800: e01c b.n 800b83c <HAL_RCCEx_PeriphCLKConfig+0x384>
  26442. case RCC_SAI4BCLKSOURCE_PLL2: /* PLL2 is used as clock source for SAI2*/
  26443. ret = RCCEx_PLL2_Config(&(PeriphClkInit->PLL2), DIVIDER_P_UPDATE);
  26444. 800b802: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  26445. 800b806: 3308 adds r3, #8
  26446. 800b808: 2100 movs r1, #0
  26447. 800b80a: 4618 mov r0, r3
  26448. 800b80c: f001 fb00 bl 800ce10 <RCCEx_PLL2_Config>
  26449. 800b810: 4603 mov r3, r0
  26450. 800b812: f887 311f strb.w r3, [r7, #287] @ 0x11f
  26451. /* SAI2 clock source configuration done later after clock selection check */
  26452. break;
  26453. 800b816: e011 b.n 800b83c <HAL_RCCEx_PeriphCLKConfig+0x384>
  26454. case RCC_SAI4BCLKSOURCE_PLL3: /* PLL3 is used as clock source for SAI2*/
  26455. ret = RCCEx_PLL3_Config(&(PeriphClkInit->PLL3), DIVIDER_P_UPDATE);
  26456. 800b818: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  26457. 800b81c: 3328 adds r3, #40 @ 0x28
  26458. 800b81e: 2100 movs r1, #0
  26459. 800b820: 4618 mov r0, r3
  26460. 800b822: f001 fba7 bl 800cf74 <RCCEx_PLL3_Config>
  26461. 800b826: 4603 mov r3, r0
  26462. 800b828: f887 311f strb.w r3, [r7, #287] @ 0x11f
  26463. /* SAI1 clock source configuration done later after clock selection check */
  26464. break;
  26465. 800b82c: e006 b.n 800b83c <HAL_RCCEx_PeriphCLKConfig+0x384>
  26466. /* SAI4B clock source configuration done later after clock selection check */
  26467. break;
  26468. #endif /* RCC_VER_3_0 */
  26469. default:
  26470. ret = HAL_ERROR;
  26471. 800b82e: 2301 movs r3, #1
  26472. 800b830: f887 311f strb.w r3, [r7, #287] @ 0x11f
  26473. break;
  26474. 800b834: e002 b.n 800b83c <HAL_RCCEx_PeriphCLKConfig+0x384>
  26475. break;
  26476. 800b836: bf00 nop
  26477. 800b838: e000 b.n 800b83c <HAL_RCCEx_PeriphCLKConfig+0x384>
  26478. break;
  26479. 800b83a: bf00 nop
  26480. }
  26481. if (ret == HAL_OK)
  26482. 800b83c: f897 311f ldrb.w r3, [r7, #287] @ 0x11f
  26483. 800b840: 2b00 cmp r3, #0
  26484. 800b842: d10b bne.n 800b85c <HAL_RCCEx_PeriphCLKConfig+0x3a4>
  26485. {
  26486. /* Set the source of SAI4B clock*/
  26487. __HAL_RCC_SAI4B_CONFIG(PeriphClkInit->Sai4BClockSelection);
  26488. 800b844: 4b8e ldr r3, [pc, #568] @ (800ba80 <HAL_RCCEx_PeriphCLKConfig+0x5c8>)
  26489. 800b846: 6d9b ldr r3, [r3, #88] @ 0x58
  26490. 800b848: f023 61e0 bic.w r1, r3, #117440512 @ 0x7000000
  26491. 800b84c: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  26492. 800b850: f8d3 30ac ldr.w r3, [r3, #172] @ 0xac
  26493. 800b854: 4a8a ldr r2, [pc, #552] @ (800ba80 <HAL_RCCEx_PeriphCLKConfig+0x5c8>)
  26494. 800b856: 430b orrs r3, r1
  26495. 800b858: 6593 str r3, [r2, #88] @ 0x58
  26496. 800b85a: e003 b.n 800b864 <HAL_RCCEx_PeriphCLKConfig+0x3ac>
  26497. }
  26498. else
  26499. {
  26500. /* set overall return value */
  26501. status = ret;
  26502. 800b85c: f897 311f ldrb.w r3, [r7, #287] @ 0x11f
  26503. 800b860: f887 311e strb.w r3, [r7, #286] @ 0x11e
  26504. }
  26505. #endif /*SAI4*/
  26506. #if defined(QUADSPI)
  26507. /*---------------------------- QSPI configuration -------------------------------*/
  26508. if (((PeriphClkInit->PeriphClockSelection) & RCC_PERIPHCLK_QSPI) == RCC_PERIPHCLK_QSPI)
  26509. 800b864: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  26510. 800b868: e9d3 2300 ldrd r2, r3, [r3]
  26511. 800b86c: f002 7300 and.w r3, r2, #33554432 @ 0x2000000
  26512. 800b870: f8c7 30f0 str.w r3, [r7, #240] @ 0xf0
  26513. 800b874: 2300 movs r3, #0
  26514. 800b876: f8c7 30f4 str.w r3, [r7, #244] @ 0xf4
  26515. 800b87a: e9d7 123c ldrd r1, r2, [r7, #240] @ 0xf0
  26516. 800b87e: 460b mov r3, r1
  26517. 800b880: 4313 orrs r3, r2
  26518. 800b882: d03a beq.n 800b8fa <HAL_RCCEx_PeriphCLKConfig+0x442>
  26519. {
  26520. switch (PeriphClkInit->QspiClockSelection)
  26521. 800b884: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  26522. 800b888: 6cdb ldr r3, [r3, #76] @ 0x4c
  26523. 800b88a: 2b30 cmp r3, #48 @ 0x30
  26524. 800b88c: d01f beq.n 800b8ce <HAL_RCCEx_PeriphCLKConfig+0x416>
  26525. 800b88e: 2b30 cmp r3, #48 @ 0x30
  26526. 800b890: d819 bhi.n 800b8c6 <HAL_RCCEx_PeriphCLKConfig+0x40e>
  26527. 800b892: 2b20 cmp r3, #32
  26528. 800b894: d00c beq.n 800b8b0 <HAL_RCCEx_PeriphCLKConfig+0x3f8>
  26529. 800b896: 2b20 cmp r3, #32
  26530. 800b898: d815 bhi.n 800b8c6 <HAL_RCCEx_PeriphCLKConfig+0x40e>
  26531. 800b89a: 2b00 cmp r3, #0
  26532. 800b89c: d019 beq.n 800b8d2 <HAL_RCCEx_PeriphCLKConfig+0x41a>
  26533. 800b89e: 2b10 cmp r3, #16
  26534. 800b8a0: d111 bne.n 800b8c6 <HAL_RCCEx_PeriphCLKConfig+0x40e>
  26535. {
  26536. case RCC_QSPICLKSOURCE_PLL: /* PLL is used as clock source for QSPI*/
  26537. /* Enable QSPI Clock output generated form System PLL . */
  26538. __HAL_RCC_PLLCLKOUT_ENABLE(RCC_PLL1_DIVQ);
  26539. 800b8a2: 4b77 ldr r3, [pc, #476] @ (800ba80 <HAL_RCCEx_PeriphCLKConfig+0x5c8>)
  26540. 800b8a4: 6adb ldr r3, [r3, #44] @ 0x2c
  26541. 800b8a6: 4a76 ldr r2, [pc, #472] @ (800ba80 <HAL_RCCEx_PeriphCLKConfig+0x5c8>)
  26542. 800b8a8: f443 3300 orr.w r3, r3, #131072 @ 0x20000
  26543. 800b8ac: 62d3 str r3, [r2, #44] @ 0x2c
  26544. /* QSPI clock source configuration done later after clock selection check */
  26545. break;
  26546. 800b8ae: e011 b.n 800b8d4 <HAL_RCCEx_PeriphCLKConfig+0x41c>
  26547. case RCC_QSPICLKSOURCE_PLL2: /* PLL2 is used as clock source for QSPI*/
  26548. ret = RCCEx_PLL2_Config(&(PeriphClkInit->PLL2), DIVIDER_R_UPDATE);
  26549. 800b8b0: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  26550. 800b8b4: 3308 adds r3, #8
  26551. 800b8b6: 2102 movs r1, #2
  26552. 800b8b8: 4618 mov r0, r3
  26553. 800b8ba: f001 faa9 bl 800ce10 <RCCEx_PLL2_Config>
  26554. 800b8be: 4603 mov r3, r0
  26555. 800b8c0: f887 311f strb.w r3, [r7, #287] @ 0x11f
  26556. /* QSPI clock source configuration done later after clock selection check */
  26557. break;
  26558. 800b8c4: e006 b.n 800b8d4 <HAL_RCCEx_PeriphCLKConfig+0x41c>
  26559. case RCC_QSPICLKSOURCE_D1HCLK:
  26560. /* Domain1 HCLK clock selected as QSPI kernel peripheral clock */
  26561. break;
  26562. default:
  26563. ret = HAL_ERROR;
  26564. 800b8c6: 2301 movs r3, #1
  26565. 800b8c8: f887 311f strb.w r3, [r7, #287] @ 0x11f
  26566. break;
  26567. 800b8cc: e002 b.n 800b8d4 <HAL_RCCEx_PeriphCLKConfig+0x41c>
  26568. break;
  26569. 800b8ce: bf00 nop
  26570. 800b8d0: e000 b.n 800b8d4 <HAL_RCCEx_PeriphCLKConfig+0x41c>
  26571. break;
  26572. 800b8d2: bf00 nop
  26573. }
  26574. if (ret == HAL_OK)
  26575. 800b8d4: f897 311f ldrb.w r3, [r7, #287] @ 0x11f
  26576. 800b8d8: 2b00 cmp r3, #0
  26577. 800b8da: d10a bne.n 800b8f2 <HAL_RCCEx_PeriphCLKConfig+0x43a>
  26578. {
  26579. /* Set the source of QSPI clock*/
  26580. __HAL_RCC_QSPI_CONFIG(PeriphClkInit->QspiClockSelection);
  26581. 800b8dc: 4b68 ldr r3, [pc, #416] @ (800ba80 <HAL_RCCEx_PeriphCLKConfig+0x5c8>)
  26582. 800b8de: 6cdb ldr r3, [r3, #76] @ 0x4c
  26583. 800b8e0: f023 0130 bic.w r1, r3, #48 @ 0x30
  26584. 800b8e4: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  26585. 800b8e8: 6cdb ldr r3, [r3, #76] @ 0x4c
  26586. 800b8ea: 4a65 ldr r2, [pc, #404] @ (800ba80 <HAL_RCCEx_PeriphCLKConfig+0x5c8>)
  26587. 800b8ec: 430b orrs r3, r1
  26588. 800b8ee: 64d3 str r3, [r2, #76] @ 0x4c
  26589. 800b8f0: e003 b.n 800b8fa <HAL_RCCEx_PeriphCLKConfig+0x442>
  26590. }
  26591. else
  26592. {
  26593. /* set overall return value */
  26594. status = ret;
  26595. 800b8f2: f897 311f ldrb.w r3, [r7, #287] @ 0x11f
  26596. 800b8f6: f887 311e strb.w r3, [r7, #286] @ 0x11e
  26597. }
  26598. }
  26599. #endif /*OCTOSPI*/
  26600. /*---------------------------- SPI1/2/3 configuration -------------------------------*/
  26601. if (((PeriphClkInit->PeriphClockSelection) & RCC_PERIPHCLK_SPI123) == RCC_PERIPHCLK_SPI123)
  26602. 800b8fa: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  26603. 800b8fe: e9d3 2300 ldrd r2, r3, [r3]
  26604. 800b902: f402 5380 and.w r3, r2, #4096 @ 0x1000
  26605. 800b906: f8c7 30e8 str.w r3, [r7, #232] @ 0xe8
  26606. 800b90a: 2300 movs r3, #0
  26607. 800b90c: f8c7 30ec str.w r3, [r7, #236] @ 0xec
  26608. 800b910: e9d7 123a ldrd r1, r2, [r7, #232] @ 0xe8
  26609. 800b914: 460b mov r3, r1
  26610. 800b916: 4313 orrs r3, r2
  26611. 800b918: d051 beq.n 800b9be <HAL_RCCEx_PeriphCLKConfig+0x506>
  26612. {
  26613. switch (PeriphClkInit->Spi123ClockSelection)
  26614. 800b91a: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  26615. 800b91e: 6e1b ldr r3, [r3, #96] @ 0x60
  26616. 800b920: f5b3 4f80 cmp.w r3, #16384 @ 0x4000
  26617. 800b924: d035 beq.n 800b992 <HAL_RCCEx_PeriphCLKConfig+0x4da>
  26618. 800b926: f5b3 4f80 cmp.w r3, #16384 @ 0x4000
  26619. 800b92a: d82e bhi.n 800b98a <HAL_RCCEx_PeriphCLKConfig+0x4d2>
  26620. 800b92c: f5b3 5f40 cmp.w r3, #12288 @ 0x3000
  26621. 800b930: d031 beq.n 800b996 <HAL_RCCEx_PeriphCLKConfig+0x4de>
  26622. 800b932: f5b3 5f40 cmp.w r3, #12288 @ 0x3000
  26623. 800b936: d828 bhi.n 800b98a <HAL_RCCEx_PeriphCLKConfig+0x4d2>
  26624. 800b938: f5b3 5f00 cmp.w r3, #8192 @ 0x2000
  26625. 800b93c: d01a beq.n 800b974 <HAL_RCCEx_PeriphCLKConfig+0x4bc>
  26626. 800b93e: f5b3 5f00 cmp.w r3, #8192 @ 0x2000
  26627. 800b942: d822 bhi.n 800b98a <HAL_RCCEx_PeriphCLKConfig+0x4d2>
  26628. 800b944: 2b00 cmp r3, #0
  26629. 800b946: d003 beq.n 800b950 <HAL_RCCEx_PeriphCLKConfig+0x498>
  26630. 800b948: f5b3 5f80 cmp.w r3, #4096 @ 0x1000
  26631. 800b94c: d007 beq.n 800b95e <HAL_RCCEx_PeriphCLKConfig+0x4a6>
  26632. 800b94e: e01c b.n 800b98a <HAL_RCCEx_PeriphCLKConfig+0x4d2>
  26633. {
  26634. case RCC_SPI123CLKSOURCE_PLL: /* PLL is used as clock source for SPI1/2/3 */
  26635. /* Enable SPI Clock output generated form System PLL . */
  26636. __HAL_RCC_PLLCLKOUT_ENABLE(RCC_PLL1_DIVQ);
  26637. 800b950: 4b4b ldr r3, [pc, #300] @ (800ba80 <HAL_RCCEx_PeriphCLKConfig+0x5c8>)
  26638. 800b952: 6adb ldr r3, [r3, #44] @ 0x2c
  26639. 800b954: 4a4a ldr r2, [pc, #296] @ (800ba80 <HAL_RCCEx_PeriphCLKConfig+0x5c8>)
  26640. 800b956: f443 3300 orr.w r3, r3, #131072 @ 0x20000
  26641. 800b95a: 62d3 str r3, [r2, #44] @ 0x2c
  26642. /* SPI1/2/3 clock source configuration done later after clock selection check */
  26643. break;
  26644. 800b95c: e01c b.n 800b998 <HAL_RCCEx_PeriphCLKConfig+0x4e0>
  26645. case RCC_SPI123CLKSOURCE_PLL2: /* PLL2 is used as clock source for SPI1/2/3 */
  26646. ret = RCCEx_PLL2_Config(&(PeriphClkInit->PLL2), DIVIDER_P_UPDATE);
  26647. 800b95e: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  26648. 800b962: 3308 adds r3, #8
  26649. 800b964: 2100 movs r1, #0
  26650. 800b966: 4618 mov r0, r3
  26651. 800b968: f001 fa52 bl 800ce10 <RCCEx_PLL2_Config>
  26652. 800b96c: 4603 mov r3, r0
  26653. 800b96e: f887 311f strb.w r3, [r7, #287] @ 0x11f
  26654. /* SPI1/2/3 clock source configuration done later after clock selection check */
  26655. break;
  26656. 800b972: e011 b.n 800b998 <HAL_RCCEx_PeriphCLKConfig+0x4e0>
  26657. case RCC_SPI123CLKSOURCE_PLL3: /* PLL3 is used as clock source for SPI1/2/3 */
  26658. ret = RCCEx_PLL3_Config(&(PeriphClkInit->PLL3), DIVIDER_P_UPDATE);
  26659. 800b974: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  26660. 800b978: 3328 adds r3, #40 @ 0x28
  26661. 800b97a: 2100 movs r1, #0
  26662. 800b97c: 4618 mov r0, r3
  26663. 800b97e: f001 faf9 bl 800cf74 <RCCEx_PLL3_Config>
  26664. 800b982: 4603 mov r3, r0
  26665. 800b984: f887 311f strb.w r3, [r7, #287] @ 0x11f
  26666. /* SPI1/2/3 clock source configuration done later after clock selection check */
  26667. break;
  26668. 800b988: e006 b.n 800b998 <HAL_RCCEx_PeriphCLKConfig+0x4e0>
  26669. /* HSI, HSE, or CSI oscillator is used as source of SPI1/2/3 clock */
  26670. /* SPI1/2/3 clock source configuration done later after clock selection check */
  26671. break;
  26672. default:
  26673. ret = HAL_ERROR;
  26674. 800b98a: 2301 movs r3, #1
  26675. 800b98c: f887 311f strb.w r3, [r7, #287] @ 0x11f
  26676. break;
  26677. 800b990: e002 b.n 800b998 <HAL_RCCEx_PeriphCLKConfig+0x4e0>
  26678. break;
  26679. 800b992: bf00 nop
  26680. 800b994: e000 b.n 800b998 <HAL_RCCEx_PeriphCLKConfig+0x4e0>
  26681. break;
  26682. 800b996: bf00 nop
  26683. }
  26684. if (ret == HAL_OK)
  26685. 800b998: f897 311f ldrb.w r3, [r7, #287] @ 0x11f
  26686. 800b99c: 2b00 cmp r3, #0
  26687. 800b99e: d10a bne.n 800b9b6 <HAL_RCCEx_PeriphCLKConfig+0x4fe>
  26688. {
  26689. /* Set the source of SPI1/2/3 clock*/
  26690. __HAL_RCC_SPI123_CONFIG(PeriphClkInit->Spi123ClockSelection);
  26691. 800b9a0: 4b37 ldr r3, [pc, #220] @ (800ba80 <HAL_RCCEx_PeriphCLKConfig+0x5c8>)
  26692. 800b9a2: 6d1b ldr r3, [r3, #80] @ 0x50
  26693. 800b9a4: f423 41e0 bic.w r1, r3, #28672 @ 0x7000
  26694. 800b9a8: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  26695. 800b9ac: 6e1b ldr r3, [r3, #96] @ 0x60
  26696. 800b9ae: 4a34 ldr r2, [pc, #208] @ (800ba80 <HAL_RCCEx_PeriphCLKConfig+0x5c8>)
  26697. 800b9b0: 430b orrs r3, r1
  26698. 800b9b2: 6513 str r3, [r2, #80] @ 0x50
  26699. 800b9b4: e003 b.n 800b9be <HAL_RCCEx_PeriphCLKConfig+0x506>
  26700. }
  26701. else
  26702. {
  26703. /* set overall return value */
  26704. status = ret;
  26705. 800b9b6: f897 311f ldrb.w r3, [r7, #287] @ 0x11f
  26706. 800b9ba: f887 311e strb.w r3, [r7, #286] @ 0x11e
  26707. }
  26708. }
  26709. /*---------------------------- SPI4/5 configuration -------------------------------*/
  26710. if (((PeriphClkInit->PeriphClockSelection) & RCC_PERIPHCLK_SPI45) == RCC_PERIPHCLK_SPI45)
  26711. 800b9be: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  26712. 800b9c2: e9d3 2300 ldrd r2, r3, [r3]
  26713. 800b9c6: f402 5300 and.w r3, r2, #8192 @ 0x2000
  26714. 800b9ca: f8c7 30e0 str.w r3, [r7, #224] @ 0xe0
  26715. 800b9ce: 2300 movs r3, #0
  26716. 800b9d0: f8c7 30e4 str.w r3, [r7, #228] @ 0xe4
  26717. 800b9d4: e9d7 1238 ldrd r1, r2, [r7, #224] @ 0xe0
  26718. 800b9d8: 460b mov r3, r1
  26719. 800b9da: 4313 orrs r3, r2
  26720. 800b9dc: d056 beq.n 800ba8c <HAL_RCCEx_PeriphCLKConfig+0x5d4>
  26721. {
  26722. switch (PeriphClkInit->Spi45ClockSelection)
  26723. 800b9de: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  26724. 800b9e2: 6e5b ldr r3, [r3, #100] @ 0x64
  26725. 800b9e4: f5b3 2fa0 cmp.w r3, #327680 @ 0x50000
  26726. 800b9e8: d033 beq.n 800ba52 <HAL_RCCEx_PeriphCLKConfig+0x59a>
  26727. 800b9ea: f5b3 2fa0 cmp.w r3, #327680 @ 0x50000
  26728. 800b9ee: d82c bhi.n 800ba4a <HAL_RCCEx_PeriphCLKConfig+0x592>
  26729. 800b9f0: f5b3 2f80 cmp.w r3, #262144 @ 0x40000
  26730. 800b9f4: d02f beq.n 800ba56 <HAL_RCCEx_PeriphCLKConfig+0x59e>
  26731. 800b9f6: f5b3 2f80 cmp.w r3, #262144 @ 0x40000
  26732. 800b9fa: d826 bhi.n 800ba4a <HAL_RCCEx_PeriphCLKConfig+0x592>
  26733. 800b9fc: f5b3 3f40 cmp.w r3, #196608 @ 0x30000
  26734. 800ba00: d02b beq.n 800ba5a <HAL_RCCEx_PeriphCLKConfig+0x5a2>
  26735. 800ba02: f5b3 3f40 cmp.w r3, #196608 @ 0x30000
  26736. 800ba06: d820 bhi.n 800ba4a <HAL_RCCEx_PeriphCLKConfig+0x592>
  26737. 800ba08: f5b3 3f00 cmp.w r3, #131072 @ 0x20000
  26738. 800ba0c: d012 beq.n 800ba34 <HAL_RCCEx_PeriphCLKConfig+0x57c>
  26739. 800ba0e: f5b3 3f00 cmp.w r3, #131072 @ 0x20000
  26740. 800ba12: d81a bhi.n 800ba4a <HAL_RCCEx_PeriphCLKConfig+0x592>
  26741. 800ba14: 2b00 cmp r3, #0
  26742. 800ba16: d022 beq.n 800ba5e <HAL_RCCEx_PeriphCLKConfig+0x5a6>
  26743. 800ba18: f5b3 3f80 cmp.w r3, #65536 @ 0x10000
  26744. 800ba1c: d115 bne.n 800ba4a <HAL_RCCEx_PeriphCLKConfig+0x592>
  26745. /* SPI4/5 clock source configuration done later after clock selection check */
  26746. break;
  26747. case RCC_SPI45CLKSOURCE_PLL2: /* PLL2 is used as clock source for SPI4/5 */
  26748. ret = RCCEx_PLL2_Config(&(PeriphClkInit->PLL2), DIVIDER_Q_UPDATE);
  26749. 800ba1e: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  26750. 800ba22: 3308 adds r3, #8
  26751. 800ba24: 2101 movs r1, #1
  26752. 800ba26: 4618 mov r0, r3
  26753. 800ba28: f001 f9f2 bl 800ce10 <RCCEx_PLL2_Config>
  26754. 800ba2c: 4603 mov r3, r0
  26755. 800ba2e: f887 311f strb.w r3, [r7, #287] @ 0x11f
  26756. /* SPI4/5 clock source configuration done later after clock selection check */
  26757. break;
  26758. 800ba32: e015 b.n 800ba60 <HAL_RCCEx_PeriphCLKConfig+0x5a8>
  26759. case RCC_SPI45CLKSOURCE_PLL3: /* PLL3 is used as clock source for SPI4/5 */
  26760. ret = RCCEx_PLL3_Config(&(PeriphClkInit->PLL3), DIVIDER_Q_UPDATE);
  26761. 800ba34: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  26762. 800ba38: 3328 adds r3, #40 @ 0x28
  26763. 800ba3a: 2101 movs r1, #1
  26764. 800ba3c: 4618 mov r0, r3
  26765. 800ba3e: f001 fa99 bl 800cf74 <RCCEx_PLL3_Config>
  26766. 800ba42: 4603 mov r3, r0
  26767. 800ba44: f887 311f strb.w r3, [r7, #287] @ 0x11f
  26768. /* SPI4/5 clock source configuration done later after clock selection check */
  26769. break;
  26770. 800ba48: e00a b.n 800ba60 <HAL_RCCEx_PeriphCLKConfig+0x5a8>
  26771. /* HSE, oscillator is used as source of SPI4/5 clock */
  26772. /* SPI4/5 clock source configuration done later after clock selection check */
  26773. break;
  26774. default:
  26775. ret = HAL_ERROR;
  26776. 800ba4a: 2301 movs r3, #1
  26777. 800ba4c: f887 311f strb.w r3, [r7, #287] @ 0x11f
  26778. break;
  26779. 800ba50: e006 b.n 800ba60 <HAL_RCCEx_PeriphCLKConfig+0x5a8>
  26780. break;
  26781. 800ba52: bf00 nop
  26782. 800ba54: e004 b.n 800ba60 <HAL_RCCEx_PeriphCLKConfig+0x5a8>
  26783. break;
  26784. 800ba56: bf00 nop
  26785. 800ba58: e002 b.n 800ba60 <HAL_RCCEx_PeriphCLKConfig+0x5a8>
  26786. break;
  26787. 800ba5a: bf00 nop
  26788. 800ba5c: e000 b.n 800ba60 <HAL_RCCEx_PeriphCLKConfig+0x5a8>
  26789. break;
  26790. 800ba5e: bf00 nop
  26791. }
  26792. if (ret == HAL_OK)
  26793. 800ba60: f897 311f ldrb.w r3, [r7, #287] @ 0x11f
  26794. 800ba64: 2b00 cmp r3, #0
  26795. 800ba66: d10d bne.n 800ba84 <HAL_RCCEx_PeriphCLKConfig+0x5cc>
  26796. {
  26797. /* Set the source of SPI4/5 clock*/
  26798. __HAL_RCC_SPI45_CONFIG(PeriphClkInit->Spi45ClockSelection);
  26799. 800ba68: 4b05 ldr r3, [pc, #20] @ (800ba80 <HAL_RCCEx_PeriphCLKConfig+0x5c8>)
  26800. 800ba6a: 6d1b ldr r3, [r3, #80] @ 0x50
  26801. 800ba6c: f423 21e0 bic.w r1, r3, #458752 @ 0x70000
  26802. 800ba70: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  26803. 800ba74: 6e5b ldr r3, [r3, #100] @ 0x64
  26804. 800ba76: 4a02 ldr r2, [pc, #8] @ (800ba80 <HAL_RCCEx_PeriphCLKConfig+0x5c8>)
  26805. 800ba78: 430b orrs r3, r1
  26806. 800ba7a: 6513 str r3, [r2, #80] @ 0x50
  26807. 800ba7c: e006 b.n 800ba8c <HAL_RCCEx_PeriphCLKConfig+0x5d4>
  26808. 800ba7e: bf00 nop
  26809. 800ba80: 58024400 .word 0x58024400
  26810. }
  26811. else
  26812. {
  26813. /* set overall return value */
  26814. status = ret;
  26815. 800ba84: f897 311f ldrb.w r3, [r7, #287] @ 0x11f
  26816. 800ba88: f887 311e strb.w r3, [r7, #286] @ 0x11e
  26817. }
  26818. }
  26819. /*---------------------------- SPI6 configuration -------------------------------*/
  26820. if (((PeriphClkInit->PeriphClockSelection) & RCC_PERIPHCLK_SPI6) == RCC_PERIPHCLK_SPI6)
  26821. 800ba8c: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  26822. 800ba90: e9d3 2300 ldrd r2, r3, [r3]
  26823. 800ba94: f402 4380 and.w r3, r2, #16384 @ 0x4000
  26824. 800ba98: f8c7 30d8 str.w r3, [r7, #216] @ 0xd8
  26825. 800ba9c: 2300 movs r3, #0
  26826. 800ba9e: f8c7 30dc str.w r3, [r7, #220] @ 0xdc
  26827. 800baa2: e9d7 1236 ldrd r1, r2, [r7, #216] @ 0xd8
  26828. 800baa6: 460b mov r3, r1
  26829. 800baa8: 4313 orrs r3, r2
  26830. 800baaa: d055 beq.n 800bb58 <HAL_RCCEx_PeriphCLKConfig+0x6a0>
  26831. {
  26832. switch (PeriphClkInit->Spi6ClockSelection)
  26833. 800baac: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  26834. 800bab0: f8d3 30b0 ldr.w r3, [r3, #176] @ 0xb0
  26835. 800bab4: f1b3 4fa0 cmp.w r3, #1342177280 @ 0x50000000
  26836. 800bab8: d033 beq.n 800bb22 <HAL_RCCEx_PeriphCLKConfig+0x66a>
  26837. 800baba: f1b3 4fa0 cmp.w r3, #1342177280 @ 0x50000000
  26838. 800babe: d82c bhi.n 800bb1a <HAL_RCCEx_PeriphCLKConfig+0x662>
  26839. 800bac0: f1b3 4f80 cmp.w r3, #1073741824 @ 0x40000000
  26840. 800bac4: d02f beq.n 800bb26 <HAL_RCCEx_PeriphCLKConfig+0x66e>
  26841. 800bac6: f1b3 4f80 cmp.w r3, #1073741824 @ 0x40000000
  26842. 800baca: d826 bhi.n 800bb1a <HAL_RCCEx_PeriphCLKConfig+0x662>
  26843. 800bacc: f1b3 5f40 cmp.w r3, #805306368 @ 0x30000000
  26844. 800bad0: d02b beq.n 800bb2a <HAL_RCCEx_PeriphCLKConfig+0x672>
  26845. 800bad2: f1b3 5f40 cmp.w r3, #805306368 @ 0x30000000
  26846. 800bad6: d820 bhi.n 800bb1a <HAL_RCCEx_PeriphCLKConfig+0x662>
  26847. 800bad8: f1b3 5f00 cmp.w r3, #536870912 @ 0x20000000
  26848. 800badc: d012 beq.n 800bb04 <HAL_RCCEx_PeriphCLKConfig+0x64c>
  26849. 800bade: f1b3 5f00 cmp.w r3, #536870912 @ 0x20000000
  26850. 800bae2: d81a bhi.n 800bb1a <HAL_RCCEx_PeriphCLKConfig+0x662>
  26851. 800bae4: 2b00 cmp r3, #0
  26852. 800bae6: d022 beq.n 800bb2e <HAL_RCCEx_PeriphCLKConfig+0x676>
  26853. 800bae8: f1b3 5f80 cmp.w r3, #268435456 @ 0x10000000
  26854. 800baec: d115 bne.n 800bb1a <HAL_RCCEx_PeriphCLKConfig+0x662>
  26855. /* SPI6 clock source configuration done later after clock selection check */
  26856. break;
  26857. case RCC_SPI6CLKSOURCE_PLL2: /* PLL2 is used as clock source for SPI6*/
  26858. ret = RCCEx_PLL2_Config(&(PeriphClkInit->PLL2), DIVIDER_Q_UPDATE);
  26859. 800baee: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  26860. 800baf2: 3308 adds r3, #8
  26861. 800baf4: 2101 movs r1, #1
  26862. 800baf6: 4618 mov r0, r3
  26863. 800baf8: f001 f98a bl 800ce10 <RCCEx_PLL2_Config>
  26864. 800bafc: 4603 mov r3, r0
  26865. 800bafe: f887 311f strb.w r3, [r7, #287] @ 0x11f
  26866. /* SPI6 clock source configuration done later after clock selection check */
  26867. break;
  26868. 800bb02: e015 b.n 800bb30 <HAL_RCCEx_PeriphCLKConfig+0x678>
  26869. case RCC_SPI6CLKSOURCE_PLL3: /* PLL3 is used as clock source for SPI6*/
  26870. ret = RCCEx_PLL3_Config(&(PeriphClkInit->PLL3), DIVIDER_Q_UPDATE);
  26871. 800bb04: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  26872. 800bb08: 3328 adds r3, #40 @ 0x28
  26873. 800bb0a: 2101 movs r1, #1
  26874. 800bb0c: 4618 mov r0, r3
  26875. 800bb0e: f001 fa31 bl 800cf74 <RCCEx_PLL3_Config>
  26876. 800bb12: 4603 mov r3, r0
  26877. 800bb14: f887 311f strb.w r3, [r7, #287] @ 0x11f
  26878. /* SPI6 clock source configuration done later after clock selection check */
  26879. break;
  26880. 800bb18: e00a b.n 800bb30 <HAL_RCCEx_PeriphCLKConfig+0x678>
  26881. /* SPI6 clock source configuration done later after clock selection check */
  26882. break;
  26883. #endif
  26884. default:
  26885. ret = HAL_ERROR;
  26886. 800bb1a: 2301 movs r3, #1
  26887. 800bb1c: f887 311f strb.w r3, [r7, #287] @ 0x11f
  26888. break;
  26889. 800bb20: e006 b.n 800bb30 <HAL_RCCEx_PeriphCLKConfig+0x678>
  26890. break;
  26891. 800bb22: bf00 nop
  26892. 800bb24: e004 b.n 800bb30 <HAL_RCCEx_PeriphCLKConfig+0x678>
  26893. break;
  26894. 800bb26: bf00 nop
  26895. 800bb28: e002 b.n 800bb30 <HAL_RCCEx_PeriphCLKConfig+0x678>
  26896. break;
  26897. 800bb2a: bf00 nop
  26898. 800bb2c: e000 b.n 800bb30 <HAL_RCCEx_PeriphCLKConfig+0x678>
  26899. break;
  26900. 800bb2e: bf00 nop
  26901. }
  26902. if (ret == HAL_OK)
  26903. 800bb30: f897 311f ldrb.w r3, [r7, #287] @ 0x11f
  26904. 800bb34: 2b00 cmp r3, #0
  26905. 800bb36: d10b bne.n 800bb50 <HAL_RCCEx_PeriphCLKConfig+0x698>
  26906. {
  26907. /* Set the source of SPI6 clock*/
  26908. __HAL_RCC_SPI6_CONFIG(PeriphClkInit->Spi6ClockSelection);
  26909. 800bb38: 4ba3 ldr r3, [pc, #652] @ (800bdc8 <HAL_RCCEx_PeriphCLKConfig+0x910>)
  26910. 800bb3a: 6d9b ldr r3, [r3, #88] @ 0x58
  26911. 800bb3c: f023 41e0 bic.w r1, r3, #1879048192 @ 0x70000000
  26912. 800bb40: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  26913. 800bb44: f8d3 30b0 ldr.w r3, [r3, #176] @ 0xb0
  26914. 800bb48: 4a9f ldr r2, [pc, #636] @ (800bdc8 <HAL_RCCEx_PeriphCLKConfig+0x910>)
  26915. 800bb4a: 430b orrs r3, r1
  26916. 800bb4c: 6593 str r3, [r2, #88] @ 0x58
  26917. 800bb4e: e003 b.n 800bb58 <HAL_RCCEx_PeriphCLKConfig+0x6a0>
  26918. }
  26919. else
  26920. {
  26921. /* set overall return value */
  26922. status = ret;
  26923. 800bb50: f897 311f ldrb.w r3, [r7, #287] @ 0x11f
  26924. 800bb54: f887 311e strb.w r3, [r7, #286] @ 0x11e
  26925. }
  26926. #endif /*DSI*/
  26927. #if defined(FDCAN1) || defined(FDCAN2)
  26928. /*---------------------------- FDCAN configuration -------------------------------*/
  26929. if (((PeriphClkInit->PeriphClockSelection) & RCC_PERIPHCLK_FDCAN) == RCC_PERIPHCLK_FDCAN)
  26930. 800bb58: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  26931. 800bb5c: e9d3 2300 ldrd r2, r3, [r3]
  26932. 800bb60: f402 4300 and.w r3, r2, #32768 @ 0x8000
  26933. 800bb64: f8c7 30d0 str.w r3, [r7, #208] @ 0xd0
  26934. 800bb68: 2300 movs r3, #0
  26935. 800bb6a: f8c7 30d4 str.w r3, [r7, #212] @ 0xd4
  26936. 800bb6e: e9d7 1234 ldrd r1, r2, [r7, #208] @ 0xd0
  26937. 800bb72: 460b mov r3, r1
  26938. 800bb74: 4313 orrs r3, r2
  26939. 800bb76: d037 beq.n 800bbe8 <HAL_RCCEx_PeriphCLKConfig+0x730>
  26940. {
  26941. switch (PeriphClkInit->FdcanClockSelection)
  26942. 800bb78: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  26943. 800bb7c: 6f1b ldr r3, [r3, #112] @ 0x70
  26944. 800bb7e: f1b3 5f00 cmp.w r3, #536870912 @ 0x20000000
  26945. 800bb82: d00e beq.n 800bba2 <HAL_RCCEx_PeriphCLKConfig+0x6ea>
  26946. 800bb84: f1b3 5f00 cmp.w r3, #536870912 @ 0x20000000
  26947. 800bb88: d816 bhi.n 800bbb8 <HAL_RCCEx_PeriphCLKConfig+0x700>
  26948. 800bb8a: 2b00 cmp r3, #0
  26949. 800bb8c: d018 beq.n 800bbc0 <HAL_RCCEx_PeriphCLKConfig+0x708>
  26950. 800bb8e: f1b3 5f80 cmp.w r3, #268435456 @ 0x10000000
  26951. 800bb92: d111 bne.n 800bbb8 <HAL_RCCEx_PeriphCLKConfig+0x700>
  26952. {
  26953. case RCC_FDCANCLKSOURCE_PLL: /* PLL is used as clock source for FDCAN*/
  26954. /* Enable FDCAN Clock output generated form System PLL . */
  26955. __HAL_RCC_PLLCLKOUT_ENABLE(RCC_PLL1_DIVQ);
  26956. 800bb94: 4b8c ldr r3, [pc, #560] @ (800bdc8 <HAL_RCCEx_PeriphCLKConfig+0x910>)
  26957. 800bb96: 6adb ldr r3, [r3, #44] @ 0x2c
  26958. 800bb98: 4a8b ldr r2, [pc, #556] @ (800bdc8 <HAL_RCCEx_PeriphCLKConfig+0x910>)
  26959. 800bb9a: f443 3300 orr.w r3, r3, #131072 @ 0x20000
  26960. 800bb9e: 62d3 str r3, [r2, #44] @ 0x2c
  26961. /* FDCAN clock source configuration done later after clock selection check */
  26962. break;
  26963. 800bba0: e00f b.n 800bbc2 <HAL_RCCEx_PeriphCLKConfig+0x70a>
  26964. case RCC_FDCANCLKSOURCE_PLL2: /* PLL2 is used as clock source for FDCAN*/
  26965. ret = RCCEx_PLL2_Config(&(PeriphClkInit->PLL2), DIVIDER_Q_UPDATE);
  26966. 800bba2: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  26967. 800bba6: 3308 adds r3, #8
  26968. 800bba8: 2101 movs r1, #1
  26969. 800bbaa: 4618 mov r0, r3
  26970. 800bbac: f001 f930 bl 800ce10 <RCCEx_PLL2_Config>
  26971. 800bbb0: 4603 mov r3, r0
  26972. 800bbb2: f887 311f strb.w r3, [r7, #287] @ 0x11f
  26973. /* FDCAN clock source configuration done later after clock selection check */
  26974. break;
  26975. 800bbb6: e004 b.n 800bbc2 <HAL_RCCEx_PeriphCLKConfig+0x70a>
  26976. /* HSE is used as clock source for FDCAN*/
  26977. /* FDCAN clock source configuration done later after clock selection check */
  26978. break;
  26979. default:
  26980. ret = HAL_ERROR;
  26981. 800bbb8: 2301 movs r3, #1
  26982. 800bbba: f887 311f strb.w r3, [r7, #287] @ 0x11f
  26983. break;
  26984. 800bbbe: e000 b.n 800bbc2 <HAL_RCCEx_PeriphCLKConfig+0x70a>
  26985. break;
  26986. 800bbc0: bf00 nop
  26987. }
  26988. if (ret == HAL_OK)
  26989. 800bbc2: f897 311f ldrb.w r3, [r7, #287] @ 0x11f
  26990. 800bbc6: 2b00 cmp r3, #0
  26991. 800bbc8: d10a bne.n 800bbe0 <HAL_RCCEx_PeriphCLKConfig+0x728>
  26992. {
  26993. /* Set the source of FDCAN clock*/
  26994. __HAL_RCC_FDCAN_CONFIG(PeriphClkInit->FdcanClockSelection);
  26995. 800bbca: 4b7f ldr r3, [pc, #508] @ (800bdc8 <HAL_RCCEx_PeriphCLKConfig+0x910>)
  26996. 800bbcc: 6d1b ldr r3, [r3, #80] @ 0x50
  26997. 800bbce: f023 5140 bic.w r1, r3, #805306368 @ 0x30000000
  26998. 800bbd2: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  26999. 800bbd6: 6f1b ldr r3, [r3, #112] @ 0x70
  27000. 800bbd8: 4a7b ldr r2, [pc, #492] @ (800bdc8 <HAL_RCCEx_PeriphCLKConfig+0x910>)
  27001. 800bbda: 430b orrs r3, r1
  27002. 800bbdc: 6513 str r3, [r2, #80] @ 0x50
  27003. 800bbde: e003 b.n 800bbe8 <HAL_RCCEx_PeriphCLKConfig+0x730>
  27004. }
  27005. else
  27006. {
  27007. /* set overall return value */
  27008. status = ret;
  27009. 800bbe0: f897 311f ldrb.w r3, [r7, #287] @ 0x11f
  27010. 800bbe4: f887 311e strb.w r3, [r7, #286] @ 0x11e
  27011. }
  27012. }
  27013. #endif /*FDCAN1 || FDCAN2*/
  27014. /*---------------------------- FMC configuration -------------------------------*/
  27015. if (((PeriphClkInit->PeriphClockSelection) & RCC_PERIPHCLK_FMC) == RCC_PERIPHCLK_FMC)
  27016. 800bbe8: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  27017. 800bbec: e9d3 2300 ldrd r2, r3, [r3]
  27018. 800bbf0: f002 7380 and.w r3, r2, #16777216 @ 0x1000000
  27019. 800bbf4: f8c7 30c8 str.w r3, [r7, #200] @ 0xc8
  27020. 800bbf8: 2300 movs r3, #0
  27021. 800bbfa: f8c7 30cc str.w r3, [r7, #204] @ 0xcc
  27022. 800bbfe: e9d7 1232 ldrd r1, r2, [r7, #200] @ 0xc8
  27023. 800bc02: 460b mov r3, r1
  27024. 800bc04: 4313 orrs r3, r2
  27025. 800bc06: d039 beq.n 800bc7c <HAL_RCCEx_PeriphCLKConfig+0x7c4>
  27026. {
  27027. switch (PeriphClkInit->FmcClockSelection)
  27028. 800bc08: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  27029. 800bc0c: 6c9b ldr r3, [r3, #72] @ 0x48
  27030. 800bc0e: 2b03 cmp r3, #3
  27031. 800bc10: d81c bhi.n 800bc4c <HAL_RCCEx_PeriphCLKConfig+0x794>
  27032. 800bc12: a201 add r2, pc, #4 @ (adr r2, 800bc18 <HAL_RCCEx_PeriphCLKConfig+0x760>)
  27033. 800bc14: f852 f023 ldr.w pc, [r2, r3, lsl #2]
  27034. 800bc18: 0800bc55 .word 0x0800bc55
  27035. 800bc1c: 0800bc29 .word 0x0800bc29
  27036. 800bc20: 0800bc37 .word 0x0800bc37
  27037. 800bc24: 0800bc55 .word 0x0800bc55
  27038. {
  27039. case RCC_FMCCLKSOURCE_PLL: /* PLL is used as clock source for FMC*/
  27040. /* Enable FMC Clock output generated form System PLL . */
  27041. __HAL_RCC_PLLCLKOUT_ENABLE(RCC_PLL1_DIVQ);
  27042. 800bc28: 4b67 ldr r3, [pc, #412] @ (800bdc8 <HAL_RCCEx_PeriphCLKConfig+0x910>)
  27043. 800bc2a: 6adb ldr r3, [r3, #44] @ 0x2c
  27044. 800bc2c: 4a66 ldr r2, [pc, #408] @ (800bdc8 <HAL_RCCEx_PeriphCLKConfig+0x910>)
  27045. 800bc2e: f443 3300 orr.w r3, r3, #131072 @ 0x20000
  27046. 800bc32: 62d3 str r3, [r2, #44] @ 0x2c
  27047. /* FMC clock source configuration done later after clock selection check */
  27048. break;
  27049. 800bc34: e00f b.n 800bc56 <HAL_RCCEx_PeriphCLKConfig+0x79e>
  27050. case RCC_FMCCLKSOURCE_PLL2: /* PLL2 is used as clock source for FMC*/
  27051. ret = RCCEx_PLL2_Config(&(PeriphClkInit->PLL2), DIVIDER_R_UPDATE);
  27052. 800bc36: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  27053. 800bc3a: 3308 adds r3, #8
  27054. 800bc3c: 2102 movs r1, #2
  27055. 800bc3e: 4618 mov r0, r3
  27056. 800bc40: f001 f8e6 bl 800ce10 <RCCEx_PLL2_Config>
  27057. 800bc44: 4603 mov r3, r0
  27058. 800bc46: f887 311f strb.w r3, [r7, #287] @ 0x11f
  27059. /* FMC clock source configuration done later after clock selection check */
  27060. break;
  27061. 800bc4a: e004 b.n 800bc56 <HAL_RCCEx_PeriphCLKConfig+0x79e>
  27062. case RCC_FMCCLKSOURCE_HCLK:
  27063. /* D1/CD HCLK clock selected as FMC kernel peripheral clock */
  27064. break;
  27065. default:
  27066. ret = HAL_ERROR;
  27067. 800bc4c: 2301 movs r3, #1
  27068. 800bc4e: f887 311f strb.w r3, [r7, #287] @ 0x11f
  27069. break;
  27070. 800bc52: e000 b.n 800bc56 <HAL_RCCEx_PeriphCLKConfig+0x79e>
  27071. break;
  27072. 800bc54: bf00 nop
  27073. }
  27074. if (ret == HAL_OK)
  27075. 800bc56: f897 311f ldrb.w r3, [r7, #287] @ 0x11f
  27076. 800bc5a: 2b00 cmp r3, #0
  27077. 800bc5c: d10a bne.n 800bc74 <HAL_RCCEx_PeriphCLKConfig+0x7bc>
  27078. {
  27079. /* Set the source of FMC clock*/
  27080. __HAL_RCC_FMC_CONFIG(PeriphClkInit->FmcClockSelection);
  27081. 800bc5e: 4b5a ldr r3, [pc, #360] @ (800bdc8 <HAL_RCCEx_PeriphCLKConfig+0x910>)
  27082. 800bc60: 6cdb ldr r3, [r3, #76] @ 0x4c
  27083. 800bc62: f023 0103 bic.w r1, r3, #3
  27084. 800bc66: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  27085. 800bc6a: 6c9b ldr r3, [r3, #72] @ 0x48
  27086. 800bc6c: 4a56 ldr r2, [pc, #344] @ (800bdc8 <HAL_RCCEx_PeriphCLKConfig+0x910>)
  27087. 800bc6e: 430b orrs r3, r1
  27088. 800bc70: 64d3 str r3, [r2, #76] @ 0x4c
  27089. 800bc72: e003 b.n 800bc7c <HAL_RCCEx_PeriphCLKConfig+0x7c4>
  27090. }
  27091. else
  27092. {
  27093. /* set overall return value */
  27094. status = ret;
  27095. 800bc74: f897 311f ldrb.w r3, [r7, #287] @ 0x11f
  27096. 800bc78: f887 311e strb.w r3, [r7, #286] @ 0x11e
  27097. }
  27098. }
  27099. /*---------------------------- RTC configuration -------------------------------*/
  27100. if (((PeriphClkInit->PeriphClockSelection) & RCC_PERIPHCLK_RTC) == RCC_PERIPHCLK_RTC)
  27101. 800bc7c: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  27102. 800bc80: e9d3 2300 ldrd r2, r3, [r3]
  27103. 800bc84: f402 0380 and.w r3, r2, #4194304 @ 0x400000
  27104. 800bc88: f8c7 30c0 str.w r3, [r7, #192] @ 0xc0
  27105. 800bc8c: 2300 movs r3, #0
  27106. 800bc8e: f8c7 30c4 str.w r3, [r7, #196] @ 0xc4
  27107. 800bc92: e9d7 1230 ldrd r1, r2, [r7, #192] @ 0xc0
  27108. 800bc96: 460b mov r3, r1
  27109. 800bc98: 4313 orrs r3, r2
  27110. 800bc9a: f000 809f beq.w 800bddc <HAL_RCCEx_PeriphCLKConfig+0x924>
  27111. {
  27112. /* check for RTC Parameters used to output RTCCLK */
  27113. assert_param(IS_RCC_RTCCLKSOURCE(PeriphClkInit->RTCClockSelection));
  27114. /* Enable write access to Backup domain */
  27115. SET_BIT(PWR->CR1, PWR_CR1_DBP);
  27116. 800bc9e: 4b4b ldr r3, [pc, #300] @ (800bdcc <HAL_RCCEx_PeriphCLKConfig+0x914>)
  27117. 800bca0: 681b ldr r3, [r3, #0]
  27118. 800bca2: 4a4a ldr r2, [pc, #296] @ (800bdcc <HAL_RCCEx_PeriphCLKConfig+0x914>)
  27119. 800bca4: f443 7380 orr.w r3, r3, #256 @ 0x100
  27120. 800bca8: 6013 str r3, [r2, #0]
  27121. /* Wait for Backup domain Write protection disable */
  27122. tickstart = HAL_GetTick();
  27123. 800bcaa: f7f9 fd81 bl 80057b0 <HAL_GetTick>
  27124. 800bcae: f8c7 0118 str.w r0, [r7, #280] @ 0x118
  27125. while ((PWR->CR1 & PWR_CR1_DBP) == 0U)
  27126. 800bcb2: e00b b.n 800bccc <HAL_RCCEx_PeriphCLKConfig+0x814>
  27127. {
  27128. if ((HAL_GetTick() - tickstart) > RCC_DBP_TIMEOUT_VALUE)
  27129. 800bcb4: f7f9 fd7c bl 80057b0 <HAL_GetTick>
  27130. 800bcb8: 4602 mov r2, r0
  27131. 800bcba: f8d7 3118 ldr.w r3, [r7, #280] @ 0x118
  27132. 800bcbe: 1ad3 subs r3, r2, r3
  27133. 800bcc0: 2b64 cmp r3, #100 @ 0x64
  27134. 800bcc2: d903 bls.n 800bccc <HAL_RCCEx_PeriphCLKConfig+0x814>
  27135. {
  27136. ret = HAL_TIMEOUT;
  27137. 800bcc4: 2303 movs r3, #3
  27138. 800bcc6: f887 311f strb.w r3, [r7, #287] @ 0x11f
  27139. break;
  27140. 800bcca: e005 b.n 800bcd8 <HAL_RCCEx_PeriphCLKConfig+0x820>
  27141. while ((PWR->CR1 & PWR_CR1_DBP) == 0U)
  27142. 800bccc: 4b3f ldr r3, [pc, #252] @ (800bdcc <HAL_RCCEx_PeriphCLKConfig+0x914>)
  27143. 800bcce: 681b ldr r3, [r3, #0]
  27144. 800bcd0: f403 7380 and.w r3, r3, #256 @ 0x100
  27145. 800bcd4: 2b00 cmp r3, #0
  27146. 800bcd6: d0ed beq.n 800bcb4 <HAL_RCCEx_PeriphCLKConfig+0x7fc>
  27147. }
  27148. }
  27149. if (ret == HAL_OK)
  27150. 800bcd8: f897 311f ldrb.w r3, [r7, #287] @ 0x11f
  27151. 800bcdc: 2b00 cmp r3, #0
  27152. 800bcde: d179 bne.n 800bdd4 <HAL_RCCEx_PeriphCLKConfig+0x91c>
  27153. {
  27154. /* Reset the Backup domain only if the RTC Clock source selection is modified */
  27155. if ((RCC->BDCR & RCC_BDCR_RTCSEL) != (PeriphClkInit->RTCClockSelection & RCC_BDCR_RTCSEL))
  27156. 800bce0: 4b39 ldr r3, [pc, #228] @ (800bdc8 <HAL_RCCEx_PeriphCLKConfig+0x910>)
  27157. 800bce2: 6f1a ldr r2, [r3, #112] @ 0x70
  27158. 800bce4: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  27159. 800bce8: f8d3 30b4 ldr.w r3, [r3, #180] @ 0xb4
  27160. 800bcec: 4053 eors r3, r2
  27161. 800bcee: f403 7340 and.w r3, r3, #768 @ 0x300
  27162. 800bcf2: 2b00 cmp r3, #0
  27163. 800bcf4: d015 beq.n 800bd22 <HAL_RCCEx_PeriphCLKConfig+0x86a>
  27164. {
  27165. /* Store the content of BDCR register before the reset of Backup Domain */
  27166. tmpreg = (RCC->BDCR & ~(RCC_BDCR_RTCSEL));
  27167. 800bcf6: 4b34 ldr r3, [pc, #208] @ (800bdc8 <HAL_RCCEx_PeriphCLKConfig+0x910>)
  27168. 800bcf8: 6f1b ldr r3, [r3, #112] @ 0x70
  27169. 800bcfa: f423 7340 bic.w r3, r3, #768 @ 0x300
  27170. 800bcfe: f8c7 3114 str.w r3, [r7, #276] @ 0x114
  27171. /* RTC Clock selection can be changed only if the Backup Domain is reset */
  27172. __HAL_RCC_BACKUPRESET_FORCE();
  27173. 800bd02: 4b31 ldr r3, [pc, #196] @ (800bdc8 <HAL_RCCEx_PeriphCLKConfig+0x910>)
  27174. 800bd04: 6f1b ldr r3, [r3, #112] @ 0x70
  27175. 800bd06: 4a30 ldr r2, [pc, #192] @ (800bdc8 <HAL_RCCEx_PeriphCLKConfig+0x910>)
  27176. 800bd08: f443 3380 orr.w r3, r3, #65536 @ 0x10000
  27177. 800bd0c: 6713 str r3, [r2, #112] @ 0x70
  27178. __HAL_RCC_BACKUPRESET_RELEASE();
  27179. 800bd0e: 4b2e ldr r3, [pc, #184] @ (800bdc8 <HAL_RCCEx_PeriphCLKConfig+0x910>)
  27180. 800bd10: 6f1b ldr r3, [r3, #112] @ 0x70
  27181. 800bd12: 4a2d ldr r2, [pc, #180] @ (800bdc8 <HAL_RCCEx_PeriphCLKConfig+0x910>)
  27182. 800bd14: f423 3380 bic.w r3, r3, #65536 @ 0x10000
  27183. 800bd18: 6713 str r3, [r2, #112] @ 0x70
  27184. /* Restore the Content of BDCR register */
  27185. RCC->BDCR = tmpreg;
  27186. 800bd1a: 4a2b ldr r2, [pc, #172] @ (800bdc8 <HAL_RCCEx_PeriphCLKConfig+0x910>)
  27187. 800bd1c: f8d7 3114 ldr.w r3, [r7, #276] @ 0x114
  27188. 800bd20: 6713 str r3, [r2, #112] @ 0x70
  27189. }
  27190. /* If LSE is selected as RTC clock source (and enabled prior to Backup Domain reset), wait for LSE reactivation */
  27191. if (PeriphClkInit->RTCClockSelection == RCC_RTCCLKSOURCE_LSE)
  27192. 800bd22: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  27193. 800bd26: f8d3 30b4 ldr.w r3, [r3, #180] @ 0xb4
  27194. 800bd2a: f5b3 7f80 cmp.w r3, #256 @ 0x100
  27195. 800bd2e: d118 bne.n 800bd62 <HAL_RCCEx_PeriphCLKConfig+0x8aa>
  27196. {
  27197. /* Get Start Tick*/
  27198. tickstart = HAL_GetTick();
  27199. 800bd30: f7f9 fd3e bl 80057b0 <HAL_GetTick>
  27200. 800bd34: f8c7 0118 str.w r0, [r7, #280] @ 0x118
  27201. /* Wait till LSE is ready */
  27202. while (__HAL_RCC_GET_FLAG(RCC_FLAG_LSERDY) == 0U)
  27203. 800bd38: e00d b.n 800bd56 <HAL_RCCEx_PeriphCLKConfig+0x89e>
  27204. {
  27205. if ((HAL_GetTick() - tickstart) > RCC_LSE_TIMEOUT_VALUE)
  27206. 800bd3a: f7f9 fd39 bl 80057b0 <HAL_GetTick>
  27207. 800bd3e: 4602 mov r2, r0
  27208. 800bd40: f8d7 3118 ldr.w r3, [r7, #280] @ 0x118
  27209. 800bd44: 1ad2 subs r2, r2, r3
  27210. 800bd46: f241 3388 movw r3, #5000 @ 0x1388
  27211. 800bd4a: 429a cmp r2, r3
  27212. 800bd4c: d903 bls.n 800bd56 <HAL_RCCEx_PeriphCLKConfig+0x89e>
  27213. {
  27214. ret = HAL_TIMEOUT;
  27215. 800bd4e: 2303 movs r3, #3
  27216. 800bd50: f887 311f strb.w r3, [r7, #287] @ 0x11f
  27217. break;
  27218. 800bd54: e005 b.n 800bd62 <HAL_RCCEx_PeriphCLKConfig+0x8aa>
  27219. while (__HAL_RCC_GET_FLAG(RCC_FLAG_LSERDY) == 0U)
  27220. 800bd56: 4b1c ldr r3, [pc, #112] @ (800bdc8 <HAL_RCCEx_PeriphCLKConfig+0x910>)
  27221. 800bd58: 6f1b ldr r3, [r3, #112] @ 0x70
  27222. 800bd5a: f003 0302 and.w r3, r3, #2
  27223. 800bd5e: 2b00 cmp r3, #0
  27224. 800bd60: d0eb beq.n 800bd3a <HAL_RCCEx_PeriphCLKConfig+0x882>
  27225. }
  27226. }
  27227. }
  27228. if (ret == HAL_OK)
  27229. 800bd62: f897 311f ldrb.w r3, [r7, #287] @ 0x11f
  27230. 800bd66: 2b00 cmp r3, #0
  27231. 800bd68: d129 bne.n 800bdbe <HAL_RCCEx_PeriphCLKConfig+0x906>
  27232. {
  27233. __HAL_RCC_RTC_CONFIG(PeriphClkInit->RTCClockSelection);
  27234. 800bd6a: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  27235. 800bd6e: f8d3 30b4 ldr.w r3, [r3, #180] @ 0xb4
  27236. 800bd72: f403 7340 and.w r3, r3, #768 @ 0x300
  27237. 800bd76: f5b3 7f40 cmp.w r3, #768 @ 0x300
  27238. 800bd7a: d10e bne.n 800bd9a <HAL_RCCEx_PeriphCLKConfig+0x8e2>
  27239. 800bd7c: 4b12 ldr r3, [pc, #72] @ (800bdc8 <HAL_RCCEx_PeriphCLKConfig+0x910>)
  27240. 800bd7e: 691b ldr r3, [r3, #16]
  27241. 800bd80: f423 517c bic.w r1, r3, #16128 @ 0x3f00
  27242. 800bd84: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  27243. 800bd88: f8d3 30b4 ldr.w r3, [r3, #180] @ 0xb4
  27244. 800bd8c: 091a lsrs r2, r3, #4
  27245. 800bd8e: 4b10 ldr r3, [pc, #64] @ (800bdd0 <HAL_RCCEx_PeriphCLKConfig+0x918>)
  27246. 800bd90: 4013 ands r3, r2
  27247. 800bd92: 4a0d ldr r2, [pc, #52] @ (800bdc8 <HAL_RCCEx_PeriphCLKConfig+0x910>)
  27248. 800bd94: 430b orrs r3, r1
  27249. 800bd96: 6113 str r3, [r2, #16]
  27250. 800bd98: e005 b.n 800bda6 <HAL_RCCEx_PeriphCLKConfig+0x8ee>
  27251. 800bd9a: 4b0b ldr r3, [pc, #44] @ (800bdc8 <HAL_RCCEx_PeriphCLKConfig+0x910>)
  27252. 800bd9c: 691b ldr r3, [r3, #16]
  27253. 800bd9e: 4a0a ldr r2, [pc, #40] @ (800bdc8 <HAL_RCCEx_PeriphCLKConfig+0x910>)
  27254. 800bda0: f423 537c bic.w r3, r3, #16128 @ 0x3f00
  27255. 800bda4: 6113 str r3, [r2, #16]
  27256. 800bda6: 4b08 ldr r3, [pc, #32] @ (800bdc8 <HAL_RCCEx_PeriphCLKConfig+0x910>)
  27257. 800bda8: 6f19 ldr r1, [r3, #112] @ 0x70
  27258. 800bdaa: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  27259. 800bdae: f8d3 30b4 ldr.w r3, [r3, #180] @ 0xb4
  27260. 800bdb2: f3c3 030b ubfx r3, r3, #0, #12
  27261. 800bdb6: 4a04 ldr r2, [pc, #16] @ (800bdc8 <HAL_RCCEx_PeriphCLKConfig+0x910>)
  27262. 800bdb8: 430b orrs r3, r1
  27263. 800bdba: 6713 str r3, [r2, #112] @ 0x70
  27264. 800bdbc: e00e b.n 800bddc <HAL_RCCEx_PeriphCLKConfig+0x924>
  27265. }
  27266. else
  27267. {
  27268. /* set overall return value */
  27269. status = ret;
  27270. 800bdbe: f897 311f ldrb.w r3, [r7, #287] @ 0x11f
  27271. 800bdc2: f887 311e strb.w r3, [r7, #286] @ 0x11e
  27272. 800bdc6: e009 b.n 800bddc <HAL_RCCEx_PeriphCLKConfig+0x924>
  27273. 800bdc8: 58024400 .word 0x58024400
  27274. 800bdcc: 58024800 .word 0x58024800
  27275. 800bdd0: 00ffffcf .word 0x00ffffcf
  27276. }
  27277. }
  27278. else
  27279. {
  27280. /* set overall return value */
  27281. status = ret;
  27282. 800bdd4: f897 311f ldrb.w r3, [r7, #287] @ 0x11f
  27283. 800bdd8: f887 311e strb.w r3, [r7, #286] @ 0x11e
  27284. }
  27285. }
  27286. /*-------------------------- USART1/6 configuration --------------------------*/
  27287. if (((PeriphClkInit->PeriphClockSelection) & RCC_PERIPHCLK_USART16) == RCC_PERIPHCLK_USART16)
  27288. 800bddc: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  27289. 800bde0: e9d3 2300 ldrd r2, r3, [r3]
  27290. 800bde4: f002 0301 and.w r3, r2, #1
  27291. 800bde8: f8c7 30b8 str.w r3, [r7, #184] @ 0xb8
  27292. 800bdec: 2300 movs r3, #0
  27293. 800bdee: f8c7 30bc str.w r3, [r7, #188] @ 0xbc
  27294. 800bdf2: e9d7 122e ldrd r1, r2, [r7, #184] @ 0xb8
  27295. 800bdf6: 460b mov r3, r1
  27296. 800bdf8: 4313 orrs r3, r2
  27297. 800bdfa: f000 8089 beq.w 800bf10 <HAL_RCCEx_PeriphCLKConfig+0xa58>
  27298. {
  27299. switch (PeriphClkInit->Usart16ClockSelection)
  27300. 800bdfe: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  27301. 800be02: 6fdb ldr r3, [r3, #124] @ 0x7c
  27302. 800be04: 2b28 cmp r3, #40 @ 0x28
  27303. 800be06: d86b bhi.n 800bee0 <HAL_RCCEx_PeriphCLKConfig+0xa28>
  27304. 800be08: a201 add r2, pc, #4 @ (adr r2, 800be10 <HAL_RCCEx_PeriphCLKConfig+0x958>)
  27305. 800be0a: f852 f023 ldr.w pc, [r2, r3, lsl #2]
  27306. 800be0e: bf00 nop
  27307. 800be10: 0800bee9 .word 0x0800bee9
  27308. 800be14: 0800bee1 .word 0x0800bee1
  27309. 800be18: 0800bee1 .word 0x0800bee1
  27310. 800be1c: 0800bee1 .word 0x0800bee1
  27311. 800be20: 0800bee1 .word 0x0800bee1
  27312. 800be24: 0800bee1 .word 0x0800bee1
  27313. 800be28: 0800bee1 .word 0x0800bee1
  27314. 800be2c: 0800bee1 .word 0x0800bee1
  27315. 800be30: 0800beb5 .word 0x0800beb5
  27316. 800be34: 0800bee1 .word 0x0800bee1
  27317. 800be38: 0800bee1 .word 0x0800bee1
  27318. 800be3c: 0800bee1 .word 0x0800bee1
  27319. 800be40: 0800bee1 .word 0x0800bee1
  27320. 800be44: 0800bee1 .word 0x0800bee1
  27321. 800be48: 0800bee1 .word 0x0800bee1
  27322. 800be4c: 0800bee1 .word 0x0800bee1
  27323. 800be50: 0800becb .word 0x0800becb
  27324. 800be54: 0800bee1 .word 0x0800bee1
  27325. 800be58: 0800bee1 .word 0x0800bee1
  27326. 800be5c: 0800bee1 .word 0x0800bee1
  27327. 800be60: 0800bee1 .word 0x0800bee1
  27328. 800be64: 0800bee1 .word 0x0800bee1
  27329. 800be68: 0800bee1 .word 0x0800bee1
  27330. 800be6c: 0800bee1 .word 0x0800bee1
  27331. 800be70: 0800bee9 .word 0x0800bee9
  27332. 800be74: 0800bee1 .word 0x0800bee1
  27333. 800be78: 0800bee1 .word 0x0800bee1
  27334. 800be7c: 0800bee1 .word 0x0800bee1
  27335. 800be80: 0800bee1 .word 0x0800bee1
  27336. 800be84: 0800bee1 .word 0x0800bee1
  27337. 800be88: 0800bee1 .word 0x0800bee1
  27338. 800be8c: 0800bee1 .word 0x0800bee1
  27339. 800be90: 0800bee9 .word 0x0800bee9
  27340. 800be94: 0800bee1 .word 0x0800bee1
  27341. 800be98: 0800bee1 .word 0x0800bee1
  27342. 800be9c: 0800bee1 .word 0x0800bee1
  27343. 800bea0: 0800bee1 .word 0x0800bee1
  27344. 800bea4: 0800bee1 .word 0x0800bee1
  27345. 800bea8: 0800bee1 .word 0x0800bee1
  27346. 800beac: 0800bee1 .word 0x0800bee1
  27347. 800beb0: 0800bee9 .word 0x0800bee9
  27348. case RCC_USART16CLKSOURCE_PCLK2: /* CD/D2 PCLK2 as clock source for USART1/6 */
  27349. /* USART1/6 clock source configuration done later after clock selection check */
  27350. break;
  27351. case RCC_USART16CLKSOURCE_PLL2: /* PLL2 is used as clock source for USART1/6 */
  27352. ret = RCCEx_PLL2_Config(&(PeriphClkInit->PLL2), DIVIDER_Q_UPDATE);
  27353. 800beb4: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  27354. 800beb8: 3308 adds r3, #8
  27355. 800beba: 2101 movs r1, #1
  27356. 800bebc: 4618 mov r0, r3
  27357. 800bebe: f000 ffa7 bl 800ce10 <RCCEx_PLL2_Config>
  27358. 800bec2: 4603 mov r3, r0
  27359. 800bec4: f887 311f strb.w r3, [r7, #287] @ 0x11f
  27360. /* USART1/6 clock source configuration done later after clock selection check */
  27361. break;
  27362. 800bec8: e00f b.n 800beea <HAL_RCCEx_PeriphCLKConfig+0xa32>
  27363. case RCC_USART16CLKSOURCE_PLL3: /* PLL3 is used as clock source for USART1/6 */
  27364. ret = RCCEx_PLL3_Config(&(PeriphClkInit->PLL3), DIVIDER_Q_UPDATE);
  27365. 800beca: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  27366. 800bece: 3328 adds r3, #40 @ 0x28
  27367. 800bed0: 2101 movs r1, #1
  27368. 800bed2: 4618 mov r0, r3
  27369. 800bed4: f001 f84e bl 800cf74 <RCCEx_PLL3_Config>
  27370. 800bed8: 4603 mov r3, r0
  27371. 800beda: f887 311f strb.w r3, [r7, #287] @ 0x11f
  27372. /* USART1/6 clock source configuration done later after clock selection check */
  27373. break;
  27374. 800bede: e004 b.n 800beea <HAL_RCCEx_PeriphCLKConfig+0xa32>
  27375. /* LSE, oscillator is used as source of USART1/6 clock */
  27376. /* USART1/6 clock source configuration done later after clock selection check */
  27377. break;
  27378. default:
  27379. ret = HAL_ERROR;
  27380. 800bee0: 2301 movs r3, #1
  27381. 800bee2: f887 311f strb.w r3, [r7, #287] @ 0x11f
  27382. break;
  27383. 800bee6: e000 b.n 800beea <HAL_RCCEx_PeriphCLKConfig+0xa32>
  27384. break;
  27385. 800bee8: bf00 nop
  27386. }
  27387. if (ret == HAL_OK)
  27388. 800beea: f897 311f ldrb.w r3, [r7, #287] @ 0x11f
  27389. 800beee: 2b00 cmp r3, #0
  27390. 800bef0: d10a bne.n 800bf08 <HAL_RCCEx_PeriphCLKConfig+0xa50>
  27391. {
  27392. /* Set the source of USART1/6 clock */
  27393. __HAL_RCC_USART16_CONFIG(PeriphClkInit->Usart16ClockSelection);
  27394. 800bef2: 4bbf ldr r3, [pc, #764] @ (800c1f0 <HAL_RCCEx_PeriphCLKConfig+0xd38>)
  27395. 800bef4: 6d5b ldr r3, [r3, #84] @ 0x54
  27396. 800bef6: f023 0138 bic.w r1, r3, #56 @ 0x38
  27397. 800befa: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  27398. 800befe: 6fdb ldr r3, [r3, #124] @ 0x7c
  27399. 800bf00: 4abb ldr r2, [pc, #748] @ (800c1f0 <HAL_RCCEx_PeriphCLKConfig+0xd38>)
  27400. 800bf02: 430b orrs r3, r1
  27401. 800bf04: 6553 str r3, [r2, #84] @ 0x54
  27402. 800bf06: e003 b.n 800bf10 <HAL_RCCEx_PeriphCLKConfig+0xa58>
  27403. }
  27404. else
  27405. {
  27406. /* set overall return value */
  27407. status = ret;
  27408. 800bf08: f897 311f ldrb.w r3, [r7, #287] @ 0x11f
  27409. 800bf0c: f887 311e strb.w r3, [r7, #286] @ 0x11e
  27410. }
  27411. }
  27412. /*-------------------------- USART2/3/4/5/7/8 Configuration --------------------------*/
  27413. if (((PeriphClkInit->PeriphClockSelection) & RCC_PERIPHCLK_USART234578) == RCC_PERIPHCLK_USART234578)
  27414. 800bf10: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  27415. 800bf14: e9d3 2300 ldrd r2, r3, [r3]
  27416. 800bf18: f002 0302 and.w r3, r2, #2
  27417. 800bf1c: f8c7 30b0 str.w r3, [r7, #176] @ 0xb0
  27418. 800bf20: 2300 movs r3, #0
  27419. 800bf22: f8c7 30b4 str.w r3, [r7, #180] @ 0xb4
  27420. 800bf26: e9d7 122c ldrd r1, r2, [r7, #176] @ 0xb0
  27421. 800bf2a: 460b mov r3, r1
  27422. 800bf2c: 4313 orrs r3, r2
  27423. 800bf2e: d041 beq.n 800bfb4 <HAL_RCCEx_PeriphCLKConfig+0xafc>
  27424. {
  27425. switch (PeriphClkInit->Usart234578ClockSelection)
  27426. 800bf30: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  27427. 800bf34: 6f9b ldr r3, [r3, #120] @ 0x78
  27428. 800bf36: 2b05 cmp r3, #5
  27429. 800bf38: d824 bhi.n 800bf84 <HAL_RCCEx_PeriphCLKConfig+0xacc>
  27430. 800bf3a: a201 add r2, pc, #4 @ (adr r2, 800bf40 <HAL_RCCEx_PeriphCLKConfig+0xa88>)
  27431. 800bf3c: f852 f023 ldr.w pc, [r2, r3, lsl #2]
  27432. 800bf40: 0800bf8d .word 0x0800bf8d
  27433. 800bf44: 0800bf59 .word 0x0800bf59
  27434. 800bf48: 0800bf6f .word 0x0800bf6f
  27435. 800bf4c: 0800bf8d .word 0x0800bf8d
  27436. 800bf50: 0800bf8d .word 0x0800bf8d
  27437. 800bf54: 0800bf8d .word 0x0800bf8d
  27438. case RCC_USART234578CLKSOURCE_PCLK1: /* CD/D2 PCLK1 as clock source for USART2/3/4/5/7/8 */
  27439. /* USART2/3/4/5/7/8 clock source configuration done later after clock selection check */
  27440. break;
  27441. case RCC_USART234578CLKSOURCE_PLL2: /* PLL2 is used as clock source for USART2/3/4/5/7/8 */
  27442. ret = RCCEx_PLL2_Config(&(PeriphClkInit->PLL2), DIVIDER_Q_UPDATE);
  27443. 800bf58: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  27444. 800bf5c: 3308 adds r3, #8
  27445. 800bf5e: 2101 movs r1, #1
  27446. 800bf60: 4618 mov r0, r3
  27447. 800bf62: f000 ff55 bl 800ce10 <RCCEx_PLL2_Config>
  27448. 800bf66: 4603 mov r3, r0
  27449. 800bf68: f887 311f strb.w r3, [r7, #287] @ 0x11f
  27450. /* USART2/3/4/5/7/8 clock source configuration done later after clock selection check */
  27451. break;
  27452. 800bf6c: e00f b.n 800bf8e <HAL_RCCEx_PeriphCLKConfig+0xad6>
  27453. case RCC_USART234578CLKSOURCE_PLL3: /* PLL3 is used as clock source for USART2/3/4/5/7/8 */
  27454. ret = RCCEx_PLL3_Config(&(PeriphClkInit->PLL3), DIVIDER_Q_UPDATE);
  27455. 800bf6e: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  27456. 800bf72: 3328 adds r3, #40 @ 0x28
  27457. 800bf74: 2101 movs r1, #1
  27458. 800bf76: 4618 mov r0, r3
  27459. 800bf78: f000 fffc bl 800cf74 <RCCEx_PLL3_Config>
  27460. 800bf7c: 4603 mov r3, r0
  27461. 800bf7e: f887 311f strb.w r3, [r7, #287] @ 0x11f
  27462. /* USART2/3/4/5/7/8 clock source configuration done later after clock selection check */
  27463. break;
  27464. 800bf82: e004 b.n 800bf8e <HAL_RCCEx_PeriphCLKConfig+0xad6>
  27465. /* LSE, oscillator is used as source of USART2/3/4/5/7/8 clock */
  27466. /* USART2/3/4/5/7/8 clock source configuration done later after clock selection check */
  27467. break;
  27468. default:
  27469. ret = HAL_ERROR;
  27470. 800bf84: 2301 movs r3, #1
  27471. 800bf86: f887 311f strb.w r3, [r7, #287] @ 0x11f
  27472. break;
  27473. 800bf8a: e000 b.n 800bf8e <HAL_RCCEx_PeriphCLKConfig+0xad6>
  27474. break;
  27475. 800bf8c: bf00 nop
  27476. }
  27477. if (ret == HAL_OK)
  27478. 800bf8e: f897 311f ldrb.w r3, [r7, #287] @ 0x11f
  27479. 800bf92: 2b00 cmp r3, #0
  27480. 800bf94: d10a bne.n 800bfac <HAL_RCCEx_PeriphCLKConfig+0xaf4>
  27481. {
  27482. /* Set the source of USART2/3/4/5/7/8 clock */
  27483. __HAL_RCC_USART234578_CONFIG(PeriphClkInit->Usart234578ClockSelection);
  27484. 800bf96: 4b96 ldr r3, [pc, #600] @ (800c1f0 <HAL_RCCEx_PeriphCLKConfig+0xd38>)
  27485. 800bf98: 6d5b ldr r3, [r3, #84] @ 0x54
  27486. 800bf9a: f023 0107 bic.w r1, r3, #7
  27487. 800bf9e: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  27488. 800bfa2: 6f9b ldr r3, [r3, #120] @ 0x78
  27489. 800bfa4: 4a92 ldr r2, [pc, #584] @ (800c1f0 <HAL_RCCEx_PeriphCLKConfig+0xd38>)
  27490. 800bfa6: 430b orrs r3, r1
  27491. 800bfa8: 6553 str r3, [r2, #84] @ 0x54
  27492. 800bfaa: e003 b.n 800bfb4 <HAL_RCCEx_PeriphCLKConfig+0xafc>
  27493. }
  27494. else
  27495. {
  27496. /* set overall return value */
  27497. status = ret;
  27498. 800bfac: f897 311f ldrb.w r3, [r7, #287] @ 0x11f
  27499. 800bfb0: f887 311e strb.w r3, [r7, #286] @ 0x11e
  27500. }
  27501. }
  27502. /*-------------------------- LPUART1 Configuration -------------------------*/
  27503. if (((PeriphClkInit->PeriphClockSelection) & RCC_PERIPHCLK_LPUART1) == RCC_PERIPHCLK_LPUART1)
  27504. 800bfb4: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  27505. 800bfb8: e9d3 2300 ldrd r2, r3, [r3]
  27506. 800bfbc: f002 0304 and.w r3, r2, #4
  27507. 800bfc0: f8c7 30a8 str.w r3, [r7, #168] @ 0xa8
  27508. 800bfc4: 2300 movs r3, #0
  27509. 800bfc6: f8c7 30ac str.w r3, [r7, #172] @ 0xac
  27510. 800bfca: e9d7 122a ldrd r1, r2, [r7, #168] @ 0xa8
  27511. 800bfce: 460b mov r3, r1
  27512. 800bfd0: 4313 orrs r3, r2
  27513. 800bfd2: d044 beq.n 800c05e <HAL_RCCEx_PeriphCLKConfig+0xba6>
  27514. {
  27515. switch (PeriphClkInit->Lpuart1ClockSelection)
  27516. 800bfd4: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  27517. 800bfd8: f8d3 3094 ldr.w r3, [r3, #148] @ 0x94
  27518. 800bfdc: 2b05 cmp r3, #5
  27519. 800bfde: d825 bhi.n 800c02c <HAL_RCCEx_PeriphCLKConfig+0xb74>
  27520. 800bfe0: a201 add r2, pc, #4 @ (adr r2, 800bfe8 <HAL_RCCEx_PeriphCLKConfig+0xb30>)
  27521. 800bfe2: f852 f023 ldr.w pc, [r2, r3, lsl #2]
  27522. 800bfe6: bf00 nop
  27523. 800bfe8: 0800c035 .word 0x0800c035
  27524. 800bfec: 0800c001 .word 0x0800c001
  27525. 800bff0: 0800c017 .word 0x0800c017
  27526. 800bff4: 0800c035 .word 0x0800c035
  27527. 800bff8: 0800c035 .word 0x0800c035
  27528. 800bffc: 0800c035 .word 0x0800c035
  27529. case RCC_LPUART1CLKSOURCE_PCLK4: /* SRD/D3 PCLK1 (PCLK4) as clock source for LPUART1 */
  27530. /* LPUART1 clock source configuration done later after clock selection check */
  27531. break;
  27532. case RCC_LPUART1CLKSOURCE_PLL2: /* PLL2 is used as clock source for LPUART1 */
  27533. ret = RCCEx_PLL2_Config(&(PeriphClkInit->PLL2), DIVIDER_Q_UPDATE);
  27534. 800c000: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  27535. 800c004: 3308 adds r3, #8
  27536. 800c006: 2101 movs r1, #1
  27537. 800c008: 4618 mov r0, r3
  27538. 800c00a: f000 ff01 bl 800ce10 <RCCEx_PLL2_Config>
  27539. 800c00e: 4603 mov r3, r0
  27540. 800c010: f887 311f strb.w r3, [r7, #287] @ 0x11f
  27541. /* LPUART1 clock source configuration done later after clock selection check */
  27542. break;
  27543. 800c014: e00f b.n 800c036 <HAL_RCCEx_PeriphCLKConfig+0xb7e>
  27544. case RCC_LPUART1CLKSOURCE_PLL3: /* PLL3 is used as clock source for LPUART1 */
  27545. ret = RCCEx_PLL3_Config(&(PeriphClkInit->PLL3), DIVIDER_Q_UPDATE);
  27546. 800c016: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  27547. 800c01a: 3328 adds r3, #40 @ 0x28
  27548. 800c01c: 2101 movs r1, #1
  27549. 800c01e: 4618 mov r0, r3
  27550. 800c020: f000 ffa8 bl 800cf74 <RCCEx_PLL3_Config>
  27551. 800c024: 4603 mov r3, r0
  27552. 800c026: f887 311f strb.w r3, [r7, #287] @ 0x11f
  27553. /* LPUART1 clock source configuration done later after clock selection check */
  27554. break;
  27555. 800c02a: e004 b.n 800c036 <HAL_RCCEx_PeriphCLKConfig+0xb7e>
  27556. /* LSE, oscillator is used as source of LPUART1 clock */
  27557. /* LPUART1 clock source configuration done later after clock selection check */
  27558. break;
  27559. default:
  27560. ret = HAL_ERROR;
  27561. 800c02c: 2301 movs r3, #1
  27562. 800c02e: f887 311f strb.w r3, [r7, #287] @ 0x11f
  27563. break;
  27564. 800c032: e000 b.n 800c036 <HAL_RCCEx_PeriphCLKConfig+0xb7e>
  27565. break;
  27566. 800c034: bf00 nop
  27567. }
  27568. if (ret == HAL_OK)
  27569. 800c036: f897 311f ldrb.w r3, [r7, #287] @ 0x11f
  27570. 800c03a: 2b00 cmp r3, #0
  27571. 800c03c: d10b bne.n 800c056 <HAL_RCCEx_PeriphCLKConfig+0xb9e>
  27572. {
  27573. /* Set the source of LPUART1 clock */
  27574. __HAL_RCC_LPUART1_CONFIG(PeriphClkInit->Lpuart1ClockSelection);
  27575. 800c03e: 4b6c ldr r3, [pc, #432] @ (800c1f0 <HAL_RCCEx_PeriphCLKConfig+0xd38>)
  27576. 800c040: 6d9b ldr r3, [r3, #88] @ 0x58
  27577. 800c042: f023 0107 bic.w r1, r3, #7
  27578. 800c046: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  27579. 800c04a: f8d3 3094 ldr.w r3, [r3, #148] @ 0x94
  27580. 800c04e: 4a68 ldr r2, [pc, #416] @ (800c1f0 <HAL_RCCEx_PeriphCLKConfig+0xd38>)
  27581. 800c050: 430b orrs r3, r1
  27582. 800c052: 6593 str r3, [r2, #88] @ 0x58
  27583. 800c054: e003 b.n 800c05e <HAL_RCCEx_PeriphCLKConfig+0xba6>
  27584. }
  27585. else
  27586. {
  27587. /* set overall return value */
  27588. status = ret;
  27589. 800c056: f897 311f ldrb.w r3, [r7, #287] @ 0x11f
  27590. 800c05a: f887 311e strb.w r3, [r7, #286] @ 0x11e
  27591. }
  27592. }
  27593. /*---------------------------- LPTIM1 configuration -------------------------------*/
  27594. if (((PeriphClkInit->PeriphClockSelection) & RCC_PERIPHCLK_LPTIM1) == RCC_PERIPHCLK_LPTIM1)
  27595. 800c05e: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  27596. 800c062: e9d3 2300 ldrd r2, r3, [r3]
  27597. 800c066: f002 0320 and.w r3, r2, #32
  27598. 800c06a: f8c7 30a0 str.w r3, [r7, #160] @ 0xa0
  27599. 800c06e: 2300 movs r3, #0
  27600. 800c070: f8c7 30a4 str.w r3, [r7, #164] @ 0xa4
  27601. 800c074: e9d7 1228 ldrd r1, r2, [r7, #160] @ 0xa0
  27602. 800c078: 460b mov r3, r1
  27603. 800c07a: 4313 orrs r3, r2
  27604. 800c07c: d055 beq.n 800c12a <HAL_RCCEx_PeriphCLKConfig+0xc72>
  27605. {
  27606. switch (PeriphClkInit->Lptim1ClockSelection)
  27607. 800c07e: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  27608. 800c082: f8d3 3090 ldr.w r3, [r3, #144] @ 0x90
  27609. 800c086: f1b3 4fa0 cmp.w r3, #1342177280 @ 0x50000000
  27610. 800c08a: d033 beq.n 800c0f4 <HAL_RCCEx_PeriphCLKConfig+0xc3c>
  27611. 800c08c: f1b3 4fa0 cmp.w r3, #1342177280 @ 0x50000000
  27612. 800c090: d82c bhi.n 800c0ec <HAL_RCCEx_PeriphCLKConfig+0xc34>
  27613. 800c092: f1b3 4f80 cmp.w r3, #1073741824 @ 0x40000000
  27614. 800c096: d02f beq.n 800c0f8 <HAL_RCCEx_PeriphCLKConfig+0xc40>
  27615. 800c098: f1b3 4f80 cmp.w r3, #1073741824 @ 0x40000000
  27616. 800c09c: d826 bhi.n 800c0ec <HAL_RCCEx_PeriphCLKConfig+0xc34>
  27617. 800c09e: f1b3 5f40 cmp.w r3, #805306368 @ 0x30000000
  27618. 800c0a2: d02b beq.n 800c0fc <HAL_RCCEx_PeriphCLKConfig+0xc44>
  27619. 800c0a4: f1b3 5f40 cmp.w r3, #805306368 @ 0x30000000
  27620. 800c0a8: d820 bhi.n 800c0ec <HAL_RCCEx_PeriphCLKConfig+0xc34>
  27621. 800c0aa: f1b3 5f00 cmp.w r3, #536870912 @ 0x20000000
  27622. 800c0ae: d012 beq.n 800c0d6 <HAL_RCCEx_PeriphCLKConfig+0xc1e>
  27623. 800c0b0: f1b3 5f00 cmp.w r3, #536870912 @ 0x20000000
  27624. 800c0b4: d81a bhi.n 800c0ec <HAL_RCCEx_PeriphCLKConfig+0xc34>
  27625. 800c0b6: 2b00 cmp r3, #0
  27626. 800c0b8: d022 beq.n 800c100 <HAL_RCCEx_PeriphCLKConfig+0xc48>
  27627. 800c0ba: f1b3 5f80 cmp.w r3, #268435456 @ 0x10000000
  27628. 800c0be: d115 bne.n 800c0ec <HAL_RCCEx_PeriphCLKConfig+0xc34>
  27629. /* LPTIM1 clock source configuration done later after clock selection check */
  27630. break;
  27631. case RCC_LPTIM1CLKSOURCE_PLL2: /* PLL2 is used as clock source for LPTIM1*/
  27632. ret = RCCEx_PLL2_Config(&(PeriphClkInit->PLL2), DIVIDER_P_UPDATE);
  27633. 800c0c0: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  27634. 800c0c4: 3308 adds r3, #8
  27635. 800c0c6: 2100 movs r1, #0
  27636. 800c0c8: 4618 mov r0, r3
  27637. 800c0ca: f000 fea1 bl 800ce10 <RCCEx_PLL2_Config>
  27638. 800c0ce: 4603 mov r3, r0
  27639. 800c0d0: f887 311f strb.w r3, [r7, #287] @ 0x11f
  27640. /* LPTIM1 clock source configuration done later after clock selection check */
  27641. break;
  27642. 800c0d4: e015 b.n 800c102 <HAL_RCCEx_PeriphCLKConfig+0xc4a>
  27643. case RCC_LPTIM1CLKSOURCE_PLL3: /* PLL3 is used as clock source for LPTIM1*/
  27644. ret = RCCEx_PLL3_Config(&(PeriphClkInit->PLL3), DIVIDER_R_UPDATE);
  27645. 800c0d6: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  27646. 800c0da: 3328 adds r3, #40 @ 0x28
  27647. 800c0dc: 2102 movs r1, #2
  27648. 800c0de: 4618 mov r0, r3
  27649. 800c0e0: f000 ff48 bl 800cf74 <RCCEx_PLL3_Config>
  27650. 800c0e4: 4603 mov r3, r0
  27651. 800c0e6: f887 311f strb.w r3, [r7, #287] @ 0x11f
  27652. /* LPTIM1 clock source configuration done later after clock selection check */
  27653. break;
  27654. 800c0ea: e00a b.n 800c102 <HAL_RCCEx_PeriphCLKConfig+0xc4a>
  27655. /* HSI, HSE, or CSI oscillator is used as source of LPTIM1 clock */
  27656. /* LPTIM1 clock source configuration done later after clock selection check */
  27657. break;
  27658. default:
  27659. ret = HAL_ERROR;
  27660. 800c0ec: 2301 movs r3, #1
  27661. 800c0ee: f887 311f strb.w r3, [r7, #287] @ 0x11f
  27662. break;
  27663. 800c0f2: e006 b.n 800c102 <HAL_RCCEx_PeriphCLKConfig+0xc4a>
  27664. break;
  27665. 800c0f4: bf00 nop
  27666. 800c0f6: e004 b.n 800c102 <HAL_RCCEx_PeriphCLKConfig+0xc4a>
  27667. break;
  27668. 800c0f8: bf00 nop
  27669. 800c0fa: e002 b.n 800c102 <HAL_RCCEx_PeriphCLKConfig+0xc4a>
  27670. break;
  27671. 800c0fc: bf00 nop
  27672. 800c0fe: e000 b.n 800c102 <HAL_RCCEx_PeriphCLKConfig+0xc4a>
  27673. break;
  27674. 800c100: bf00 nop
  27675. }
  27676. if (ret == HAL_OK)
  27677. 800c102: f897 311f ldrb.w r3, [r7, #287] @ 0x11f
  27678. 800c106: 2b00 cmp r3, #0
  27679. 800c108: d10b bne.n 800c122 <HAL_RCCEx_PeriphCLKConfig+0xc6a>
  27680. {
  27681. /* Set the source of LPTIM1 clock*/
  27682. __HAL_RCC_LPTIM1_CONFIG(PeriphClkInit->Lptim1ClockSelection);
  27683. 800c10a: 4b39 ldr r3, [pc, #228] @ (800c1f0 <HAL_RCCEx_PeriphCLKConfig+0xd38>)
  27684. 800c10c: 6d5b ldr r3, [r3, #84] @ 0x54
  27685. 800c10e: f023 41e0 bic.w r1, r3, #1879048192 @ 0x70000000
  27686. 800c112: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  27687. 800c116: f8d3 3090 ldr.w r3, [r3, #144] @ 0x90
  27688. 800c11a: 4a35 ldr r2, [pc, #212] @ (800c1f0 <HAL_RCCEx_PeriphCLKConfig+0xd38>)
  27689. 800c11c: 430b orrs r3, r1
  27690. 800c11e: 6553 str r3, [r2, #84] @ 0x54
  27691. 800c120: e003 b.n 800c12a <HAL_RCCEx_PeriphCLKConfig+0xc72>
  27692. }
  27693. else
  27694. {
  27695. /* set overall return value */
  27696. status = ret;
  27697. 800c122: f897 311f ldrb.w r3, [r7, #287] @ 0x11f
  27698. 800c126: f887 311e strb.w r3, [r7, #286] @ 0x11e
  27699. }
  27700. }
  27701. /*---------------------------- LPTIM2 configuration -------------------------------*/
  27702. if (((PeriphClkInit->PeriphClockSelection) & RCC_PERIPHCLK_LPTIM2) == RCC_PERIPHCLK_LPTIM2)
  27703. 800c12a: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  27704. 800c12e: e9d3 2300 ldrd r2, r3, [r3]
  27705. 800c132: f002 0340 and.w r3, r2, #64 @ 0x40
  27706. 800c136: f8c7 3098 str.w r3, [r7, #152] @ 0x98
  27707. 800c13a: 2300 movs r3, #0
  27708. 800c13c: f8c7 309c str.w r3, [r7, #156] @ 0x9c
  27709. 800c140: e9d7 1226 ldrd r1, r2, [r7, #152] @ 0x98
  27710. 800c144: 460b mov r3, r1
  27711. 800c146: 4313 orrs r3, r2
  27712. 800c148: d058 beq.n 800c1fc <HAL_RCCEx_PeriphCLKConfig+0xd44>
  27713. {
  27714. switch (PeriphClkInit->Lptim2ClockSelection)
  27715. 800c14a: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  27716. 800c14e: f8d3 309c ldr.w r3, [r3, #156] @ 0x9c
  27717. 800c152: f5b3 5fa0 cmp.w r3, #5120 @ 0x1400
  27718. 800c156: d033 beq.n 800c1c0 <HAL_RCCEx_PeriphCLKConfig+0xd08>
  27719. 800c158: f5b3 5fa0 cmp.w r3, #5120 @ 0x1400
  27720. 800c15c: d82c bhi.n 800c1b8 <HAL_RCCEx_PeriphCLKConfig+0xd00>
  27721. 800c15e: f5b3 5f80 cmp.w r3, #4096 @ 0x1000
  27722. 800c162: d02f beq.n 800c1c4 <HAL_RCCEx_PeriphCLKConfig+0xd0c>
  27723. 800c164: f5b3 5f80 cmp.w r3, #4096 @ 0x1000
  27724. 800c168: d826 bhi.n 800c1b8 <HAL_RCCEx_PeriphCLKConfig+0xd00>
  27725. 800c16a: f5b3 6f40 cmp.w r3, #3072 @ 0xc00
  27726. 800c16e: d02b beq.n 800c1c8 <HAL_RCCEx_PeriphCLKConfig+0xd10>
  27727. 800c170: f5b3 6f40 cmp.w r3, #3072 @ 0xc00
  27728. 800c174: d820 bhi.n 800c1b8 <HAL_RCCEx_PeriphCLKConfig+0xd00>
  27729. 800c176: f5b3 6f00 cmp.w r3, #2048 @ 0x800
  27730. 800c17a: d012 beq.n 800c1a2 <HAL_RCCEx_PeriphCLKConfig+0xcea>
  27731. 800c17c: f5b3 6f00 cmp.w r3, #2048 @ 0x800
  27732. 800c180: d81a bhi.n 800c1b8 <HAL_RCCEx_PeriphCLKConfig+0xd00>
  27733. 800c182: 2b00 cmp r3, #0
  27734. 800c184: d022 beq.n 800c1cc <HAL_RCCEx_PeriphCLKConfig+0xd14>
  27735. 800c186: f5b3 6f80 cmp.w r3, #1024 @ 0x400
  27736. 800c18a: d115 bne.n 800c1b8 <HAL_RCCEx_PeriphCLKConfig+0xd00>
  27737. /* LPTIM2 clock source configuration done later after clock selection check */
  27738. break;
  27739. case RCC_LPTIM2CLKSOURCE_PLL2: /* PLL2 is used as clock source for LPTIM2*/
  27740. ret = RCCEx_PLL2_Config(&(PeriphClkInit->PLL2), DIVIDER_P_UPDATE);
  27741. 800c18c: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  27742. 800c190: 3308 adds r3, #8
  27743. 800c192: 2100 movs r1, #0
  27744. 800c194: 4618 mov r0, r3
  27745. 800c196: f000 fe3b bl 800ce10 <RCCEx_PLL2_Config>
  27746. 800c19a: 4603 mov r3, r0
  27747. 800c19c: f887 311f strb.w r3, [r7, #287] @ 0x11f
  27748. /* LPTIM2 clock source configuration done later after clock selection check */
  27749. break;
  27750. 800c1a0: e015 b.n 800c1ce <HAL_RCCEx_PeriphCLKConfig+0xd16>
  27751. case RCC_LPTIM2CLKSOURCE_PLL3: /* PLL3 is used as clock source for LPTIM2*/
  27752. ret = RCCEx_PLL3_Config(&(PeriphClkInit->PLL3), DIVIDER_R_UPDATE);
  27753. 800c1a2: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  27754. 800c1a6: 3328 adds r3, #40 @ 0x28
  27755. 800c1a8: 2102 movs r1, #2
  27756. 800c1aa: 4618 mov r0, r3
  27757. 800c1ac: f000 fee2 bl 800cf74 <RCCEx_PLL3_Config>
  27758. 800c1b0: 4603 mov r3, r0
  27759. 800c1b2: f887 311f strb.w r3, [r7, #287] @ 0x11f
  27760. /* LPTIM2 clock source configuration done later after clock selection check */
  27761. break;
  27762. 800c1b6: e00a b.n 800c1ce <HAL_RCCEx_PeriphCLKConfig+0xd16>
  27763. /* HSI, HSE, or CSI oscillator is used as source of LPTIM2 clock */
  27764. /* LPTIM2 clock source configuration done later after clock selection check */
  27765. break;
  27766. default:
  27767. ret = HAL_ERROR;
  27768. 800c1b8: 2301 movs r3, #1
  27769. 800c1ba: f887 311f strb.w r3, [r7, #287] @ 0x11f
  27770. break;
  27771. 800c1be: e006 b.n 800c1ce <HAL_RCCEx_PeriphCLKConfig+0xd16>
  27772. break;
  27773. 800c1c0: bf00 nop
  27774. 800c1c2: e004 b.n 800c1ce <HAL_RCCEx_PeriphCLKConfig+0xd16>
  27775. break;
  27776. 800c1c4: bf00 nop
  27777. 800c1c6: e002 b.n 800c1ce <HAL_RCCEx_PeriphCLKConfig+0xd16>
  27778. break;
  27779. 800c1c8: bf00 nop
  27780. 800c1ca: e000 b.n 800c1ce <HAL_RCCEx_PeriphCLKConfig+0xd16>
  27781. break;
  27782. 800c1cc: bf00 nop
  27783. }
  27784. if (ret == HAL_OK)
  27785. 800c1ce: f897 311f ldrb.w r3, [r7, #287] @ 0x11f
  27786. 800c1d2: 2b00 cmp r3, #0
  27787. 800c1d4: d10e bne.n 800c1f4 <HAL_RCCEx_PeriphCLKConfig+0xd3c>
  27788. {
  27789. /* Set the source of LPTIM2 clock*/
  27790. __HAL_RCC_LPTIM2_CONFIG(PeriphClkInit->Lptim2ClockSelection);
  27791. 800c1d6: 4b06 ldr r3, [pc, #24] @ (800c1f0 <HAL_RCCEx_PeriphCLKConfig+0xd38>)
  27792. 800c1d8: 6d9b ldr r3, [r3, #88] @ 0x58
  27793. 800c1da: f423 51e0 bic.w r1, r3, #7168 @ 0x1c00
  27794. 800c1de: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  27795. 800c1e2: f8d3 309c ldr.w r3, [r3, #156] @ 0x9c
  27796. 800c1e6: 4a02 ldr r2, [pc, #8] @ (800c1f0 <HAL_RCCEx_PeriphCLKConfig+0xd38>)
  27797. 800c1e8: 430b orrs r3, r1
  27798. 800c1ea: 6593 str r3, [r2, #88] @ 0x58
  27799. 800c1ec: e006 b.n 800c1fc <HAL_RCCEx_PeriphCLKConfig+0xd44>
  27800. 800c1ee: bf00 nop
  27801. 800c1f0: 58024400 .word 0x58024400
  27802. }
  27803. else
  27804. {
  27805. /* set overall return value */
  27806. status = ret;
  27807. 800c1f4: f897 311f ldrb.w r3, [r7, #287] @ 0x11f
  27808. 800c1f8: f887 311e strb.w r3, [r7, #286] @ 0x11e
  27809. }
  27810. }
  27811. /*---------------------------- LPTIM345 configuration -------------------------------*/
  27812. if (((PeriphClkInit->PeriphClockSelection) & RCC_PERIPHCLK_LPTIM345) == RCC_PERIPHCLK_LPTIM345)
  27813. 800c1fc: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  27814. 800c200: e9d3 2300 ldrd r2, r3, [r3]
  27815. 800c204: f002 0380 and.w r3, r2, #128 @ 0x80
  27816. 800c208: f8c7 3090 str.w r3, [r7, #144] @ 0x90
  27817. 800c20c: 2300 movs r3, #0
  27818. 800c20e: f8c7 3094 str.w r3, [r7, #148] @ 0x94
  27819. 800c212: e9d7 1224 ldrd r1, r2, [r7, #144] @ 0x90
  27820. 800c216: 460b mov r3, r1
  27821. 800c218: 4313 orrs r3, r2
  27822. 800c21a: d055 beq.n 800c2c8 <HAL_RCCEx_PeriphCLKConfig+0xe10>
  27823. {
  27824. switch (PeriphClkInit->Lptim345ClockSelection)
  27825. 800c21c: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  27826. 800c220: f8d3 30a0 ldr.w r3, [r3, #160] @ 0xa0
  27827. 800c224: f5b3 4f20 cmp.w r3, #40960 @ 0xa000
  27828. 800c228: d033 beq.n 800c292 <HAL_RCCEx_PeriphCLKConfig+0xdda>
  27829. 800c22a: f5b3 4f20 cmp.w r3, #40960 @ 0xa000
  27830. 800c22e: d82c bhi.n 800c28a <HAL_RCCEx_PeriphCLKConfig+0xdd2>
  27831. 800c230: f5b3 4f00 cmp.w r3, #32768 @ 0x8000
  27832. 800c234: d02f beq.n 800c296 <HAL_RCCEx_PeriphCLKConfig+0xdde>
  27833. 800c236: f5b3 4f00 cmp.w r3, #32768 @ 0x8000
  27834. 800c23a: d826 bhi.n 800c28a <HAL_RCCEx_PeriphCLKConfig+0xdd2>
  27835. 800c23c: f5b3 4fc0 cmp.w r3, #24576 @ 0x6000
  27836. 800c240: d02b beq.n 800c29a <HAL_RCCEx_PeriphCLKConfig+0xde2>
  27837. 800c242: f5b3 4fc0 cmp.w r3, #24576 @ 0x6000
  27838. 800c246: d820 bhi.n 800c28a <HAL_RCCEx_PeriphCLKConfig+0xdd2>
  27839. 800c248: f5b3 4f80 cmp.w r3, #16384 @ 0x4000
  27840. 800c24c: d012 beq.n 800c274 <HAL_RCCEx_PeriphCLKConfig+0xdbc>
  27841. 800c24e: f5b3 4f80 cmp.w r3, #16384 @ 0x4000
  27842. 800c252: d81a bhi.n 800c28a <HAL_RCCEx_PeriphCLKConfig+0xdd2>
  27843. 800c254: 2b00 cmp r3, #0
  27844. 800c256: d022 beq.n 800c29e <HAL_RCCEx_PeriphCLKConfig+0xde6>
  27845. 800c258: f5b3 5f00 cmp.w r3, #8192 @ 0x2000
  27846. 800c25c: d115 bne.n 800c28a <HAL_RCCEx_PeriphCLKConfig+0xdd2>
  27847. case RCC_LPTIM345CLKSOURCE_PCLK4: /* SRD/D3 PCLK1 (PCLK4) as clock source for LPTIM3/4/5 */
  27848. /* LPTIM3/4/5 clock source configuration done later after clock selection check */
  27849. break;
  27850. case RCC_LPTIM345CLKSOURCE_PLL2: /* PLL2 is used as clock source for LPTIM3/4/5 */
  27851. ret = RCCEx_PLL2_Config(&(PeriphClkInit->PLL2), DIVIDER_P_UPDATE);
  27852. 800c25e: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  27853. 800c262: 3308 adds r3, #8
  27854. 800c264: 2100 movs r1, #0
  27855. 800c266: 4618 mov r0, r3
  27856. 800c268: f000 fdd2 bl 800ce10 <RCCEx_PLL2_Config>
  27857. 800c26c: 4603 mov r3, r0
  27858. 800c26e: f887 311f strb.w r3, [r7, #287] @ 0x11f
  27859. /* LPTIM3/4/5 clock source configuration done later after clock selection check */
  27860. break;
  27861. 800c272: e015 b.n 800c2a0 <HAL_RCCEx_PeriphCLKConfig+0xde8>
  27862. case RCC_LPTIM345CLKSOURCE_PLL3: /* PLL3 is used as clock source for LPTIM3/4/5 */
  27863. ret = RCCEx_PLL3_Config(&(PeriphClkInit->PLL3), DIVIDER_R_UPDATE);
  27864. 800c274: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  27865. 800c278: 3328 adds r3, #40 @ 0x28
  27866. 800c27a: 2102 movs r1, #2
  27867. 800c27c: 4618 mov r0, r3
  27868. 800c27e: f000 fe79 bl 800cf74 <RCCEx_PLL3_Config>
  27869. 800c282: 4603 mov r3, r0
  27870. 800c284: f887 311f strb.w r3, [r7, #287] @ 0x11f
  27871. /* LPTIM3/4/5 clock source configuration done later after clock selection check */
  27872. break;
  27873. 800c288: e00a b.n 800c2a0 <HAL_RCCEx_PeriphCLKConfig+0xde8>
  27874. /* HSI, HSE, or CSI oscillator is used as source of LPTIM3/4/5 clock */
  27875. /* LPTIM3/4/5 clock source configuration done later after clock selection check */
  27876. break;
  27877. default:
  27878. ret = HAL_ERROR;
  27879. 800c28a: 2301 movs r3, #1
  27880. 800c28c: f887 311f strb.w r3, [r7, #287] @ 0x11f
  27881. break;
  27882. 800c290: e006 b.n 800c2a0 <HAL_RCCEx_PeriphCLKConfig+0xde8>
  27883. break;
  27884. 800c292: bf00 nop
  27885. 800c294: e004 b.n 800c2a0 <HAL_RCCEx_PeriphCLKConfig+0xde8>
  27886. break;
  27887. 800c296: bf00 nop
  27888. 800c298: e002 b.n 800c2a0 <HAL_RCCEx_PeriphCLKConfig+0xde8>
  27889. break;
  27890. 800c29a: bf00 nop
  27891. 800c29c: e000 b.n 800c2a0 <HAL_RCCEx_PeriphCLKConfig+0xde8>
  27892. break;
  27893. 800c29e: bf00 nop
  27894. }
  27895. if (ret == HAL_OK)
  27896. 800c2a0: f897 311f ldrb.w r3, [r7, #287] @ 0x11f
  27897. 800c2a4: 2b00 cmp r3, #0
  27898. 800c2a6: d10b bne.n 800c2c0 <HAL_RCCEx_PeriphCLKConfig+0xe08>
  27899. {
  27900. /* Set the source of LPTIM3/4/5 clock */
  27901. __HAL_RCC_LPTIM345_CONFIG(PeriphClkInit->Lptim345ClockSelection);
  27902. 800c2a8: 4bbb ldr r3, [pc, #748] @ (800c598 <HAL_RCCEx_PeriphCLKConfig+0x10e0>)
  27903. 800c2aa: 6d9b ldr r3, [r3, #88] @ 0x58
  27904. 800c2ac: f423 4160 bic.w r1, r3, #57344 @ 0xe000
  27905. 800c2b0: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  27906. 800c2b4: f8d3 30a0 ldr.w r3, [r3, #160] @ 0xa0
  27907. 800c2b8: 4ab7 ldr r2, [pc, #732] @ (800c598 <HAL_RCCEx_PeriphCLKConfig+0x10e0>)
  27908. 800c2ba: 430b orrs r3, r1
  27909. 800c2bc: 6593 str r3, [r2, #88] @ 0x58
  27910. 800c2be: e003 b.n 800c2c8 <HAL_RCCEx_PeriphCLKConfig+0xe10>
  27911. }
  27912. else
  27913. {
  27914. /* set overall return value */
  27915. status = ret;
  27916. 800c2c0: f897 311f ldrb.w r3, [r7, #287] @ 0x11f
  27917. 800c2c4: f887 311e strb.w r3, [r7, #286] @ 0x11e
  27918. __HAL_RCC_I2C1235_CONFIG(PeriphClkInit->I2c1235ClockSelection);
  27919. }
  27920. #else
  27921. if (((PeriphClkInit->PeriphClockSelection) & RCC_PERIPHCLK_I2C123) == RCC_PERIPHCLK_I2C123)
  27922. 800c2c8: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  27923. 800c2cc: e9d3 2300 ldrd r2, r3, [r3]
  27924. 800c2d0: f002 0308 and.w r3, r2, #8
  27925. 800c2d4: f8c7 3088 str.w r3, [r7, #136] @ 0x88
  27926. 800c2d8: 2300 movs r3, #0
  27927. 800c2da: f8c7 308c str.w r3, [r7, #140] @ 0x8c
  27928. 800c2de: e9d7 1222 ldrd r1, r2, [r7, #136] @ 0x88
  27929. 800c2e2: 460b mov r3, r1
  27930. 800c2e4: 4313 orrs r3, r2
  27931. 800c2e6: d01e beq.n 800c326 <HAL_RCCEx_PeriphCLKConfig+0xe6e>
  27932. {
  27933. /* Check the parameters */
  27934. assert_param(IS_RCC_I2C123CLKSOURCE(PeriphClkInit->I2c123ClockSelection));
  27935. if ((PeriphClkInit->I2c123ClockSelection) == RCC_I2C123CLKSOURCE_PLL3)
  27936. 800c2e8: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  27937. 800c2ec: f8d3 3084 ldr.w r3, [r3, #132] @ 0x84
  27938. 800c2f0: f5b3 5f80 cmp.w r3, #4096 @ 0x1000
  27939. 800c2f4: d10c bne.n 800c310 <HAL_RCCEx_PeriphCLKConfig+0xe58>
  27940. {
  27941. if (RCCEx_PLL3_Config(&(PeriphClkInit->PLL3), DIVIDER_R_UPDATE) != HAL_OK)
  27942. 800c2f6: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  27943. 800c2fa: 3328 adds r3, #40 @ 0x28
  27944. 800c2fc: 2102 movs r1, #2
  27945. 800c2fe: 4618 mov r0, r3
  27946. 800c300: f000 fe38 bl 800cf74 <RCCEx_PLL3_Config>
  27947. 800c304: 4603 mov r3, r0
  27948. 800c306: 2b00 cmp r3, #0
  27949. 800c308: d002 beq.n 800c310 <HAL_RCCEx_PeriphCLKConfig+0xe58>
  27950. {
  27951. status = HAL_ERROR;
  27952. 800c30a: 2301 movs r3, #1
  27953. 800c30c: f887 311e strb.w r3, [r7, #286] @ 0x11e
  27954. }
  27955. }
  27956. __HAL_RCC_I2C123_CONFIG(PeriphClkInit->I2c123ClockSelection);
  27957. 800c310: 4ba1 ldr r3, [pc, #644] @ (800c598 <HAL_RCCEx_PeriphCLKConfig+0x10e0>)
  27958. 800c312: 6d5b ldr r3, [r3, #84] @ 0x54
  27959. 800c314: f423 5140 bic.w r1, r3, #12288 @ 0x3000
  27960. 800c318: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  27961. 800c31c: f8d3 3084 ldr.w r3, [r3, #132] @ 0x84
  27962. 800c320: 4a9d ldr r2, [pc, #628] @ (800c598 <HAL_RCCEx_PeriphCLKConfig+0x10e0>)
  27963. 800c322: 430b orrs r3, r1
  27964. 800c324: 6553 str r3, [r2, #84] @ 0x54
  27965. }
  27966. #endif /* I2C5 */
  27967. /*------------------------------ I2C4 Configuration ------------------------*/
  27968. if (((PeriphClkInit->PeriphClockSelection) & RCC_PERIPHCLK_I2C4) == RCC_PERIPHCLK_I2C4)
  27969. 800c326: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  27970. 800c32a: e9d3 2300 ldrd r2, r3, [r3]
  27971. 800c32e: f002 0310 and.w r3, r2, #16
  27972. 800c332: f8c7 3080 str.w r3, [r7, #128] @ 0x80
  27973. 800c336: 2300 movs r3, #0
  27974. 800c338: f8c7 3084 str.w r3, [r7, #132] @ 0x84
  27975. 800c33c: e9d7 1220 ldrd r1, r2, [r7, #128] @ 0x80
  27976. 800c340: 460b mov r3, r1
  27977. 800c342: 4313 orrs r3, r2
  27978. 800c344: d01e beq.n 800c384 <HAL_RCCEx_PeriphCLKConfig+0xecc>
  27979. {
  27980. /* Check the parameters */
  27981. assert_param(IS_RCC_I2C4CLKSOURCE(PeriphClkInit->I2c4ClockSelection));
  27982. if ((PeriphClkInit->I2c4ClockSelection) == RCC_I2C4CLKSOURCE_PLL3)
  27983. 800c346: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  27984. 800c34a: f8d3 3098 ldr.w r3, [r3, #152] @ 0x98
  27985. 800c34e: f5b3 7f80 cmp.w r3, #256 @ 0x100
  27986. 800c352: d10c bne.n 800c36e <HAL_RCCEx_PeriphCLKConfig+0xeb6>
  27987. {
  27988. if (RCCEx_PLL3_Config(&(PeriphClkInit->PLL3), DIVIDER_R_UPDATE) != HAL_OK)
  27989. 800c354: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  27990. 800c358: 3328 adds r3, #40 @ 0x28
  27991. 800c35a: 2102 movs r1, #2
  27992. 800c35c: 4618 mov r0, r3
  27993. 800c35e: f000 fe09 bl 800cf74 <RCCEx_PLL3_Config>
  27994. 800c362: 4603 mov r3, r0
  27995. 800c364: 2b00 cmp r3, #0
  27996. 800c366: d002 beq.n 800c36e <HAL_RCCEx_PeriphCLKConfig+0xeb6>
  27997. {
  27998. status = HAL_ERROR;
  27999. 800c368: 2301 movs r3, #1
  28000. 800c36a: f887 311e strb.w r3, [r7, #286] @ 0x11e
  28001. }
  28002. }
  28003. __HAL_RCC_I2C4_CONFIG(PeriphClkInit->I2c4ClockSelection);
  28004. 800c36e: 4b8a ldr r3, [pc, #552] @ (800c598 <HAL_RCCEx_PeriphCLKConfig+0x10e0>)
  28005. 800c370: 6d9b ldr r3, [r3, #88] @ 0x58
  28006. 800c372: f423 7140 bic.w r1, r3, #768 @ 0x300
  28007. 800c376: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  28008. 800c37a: f8d3 3098 ldr.w r3, [r3, #152] @ 0x98
  28009. 800c37e: 4a86 ldr r2, [pc, #536] @ (800c598 <HAL_RCCEx_PeriphCLKConfig+0x10e0>)
  28010. 800c380: 430b orrs r3, r1
  28011. 800c382: 6593 str r3, [r2, #88] @ 0x58
  28012. }
  28013. /*---------------------------- ADC configuration -------------------------------*/
  28014. if (((PeriphClkInit->PeriphClockSelection) & RCC_PERIPHCLK_ADC) == RCC_PERIPHCLK_ADC)
  28015. 800c384: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  28016. 800c388: e9d3 2300 ldrd r2, r3, [r3]
  28017. 800c38c: f402 2300 and.w r3, r2, #524288 @ 0x80000
  28018. 800c390: 67bb str r3, [r7, #120] @ 0x78
  28019. 800c392: 2300 movs r3, #0
  28020. 800c394: 67fb str r3, [r7, #124] @ 0x7c
  28021. 800c396: e9d7 121e ldrd r1, r2, [r7, #120] @ 0x78
  28022. 800c39a: 460b mov r3, r1
  28023. 800c39c: 4313 orrs r3, r2
  28024. 800c39e: d03e beq.n 800c41e <HAL_RCCEx_PeriphCLKConfig+0xf66>
  28025. {
  28026. switch (PeriphClkInit->AdcClockSelection)
  28027. 800c3a0: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  28028. 800c3a4: f8d3 30a4 ldr.w r3, [r3, #164] @ 0xa4
  28029. 800c3a8: f5b3 3f00 cmp.w r3, #131072 @ 0x20000
  28030. 800c3ac: d022 beq.n 800c3f4 <HAL_RCCEx_PeriphCLKConfig+0xf3c>
  28031. 800c3ae: f5b3 3f00 cmp.w r3, #131072 @ 0x20000
  28032. 800c3b2: d81b bhi.n 800c3ec <HAL_RCCEx_PeriphCLKConfig+0xf34>
  28033. 800c3b4: 2b00 cmp r3, #0
  28034. 800c3b6: d003 beq.n 800c3c0 <HAL_RCCEx_PeriphCLKConfig+0xf08>
  28035. 800c3b8: f5b3 3f80 cmp.w r3, #65536 @ 0x10000
  28036. 800c3bc: d00b beq.n 800c3d6 <HAL_RCCEx_PeriphCLKConfig+0xf1e>
  28037. 800c3be: e015 b.n 800c3ec <HAL_RCCEx_PeriphCLKConfig+0xf34>
  28038. {
  28039. case RCC_ADCCLKSOURCE_PLL2: /* PLL2 is used as clock source for ADC*/
  28040. ret = RCCEx_PLL2_Config(&(PeriphClkInit->PLL2), DIVIDER_P_UPDATE);
  28041. 800c3c0: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  28042. 800c3c4: 3308 adds r3, #8
  28043. 800c3c6: 2100 movs r1, #0
  28044. 800c3c8: 4618 mov r0, r3
  28045. 800c3ca: f000 fd21 bl 800ce10 <RCCEx_PLL2_Config>
  28046. 800c3ce: 4603 mov r3, r0
  28047. 800c3d0: f887 311f strb.w r3, [r7, #287] @ 0x11f
  28048. /* ADC clock source configuration done later after clock selection check */
  28049. break;
  28050. 800c3d4: e00f b.n 800c3f6 <HAL_RCCEx_PeriphCLKConfig+0xf3e>
  28051. case RCC_ADCCLKSOURCE_PLL3: /* PLL3 is used as clock source for ADC*/
  28052. ret = RCCEx_PLL3_Config(&(PeriphClkInit->PLL3), DIVIDER_R_UPDATE);
  28053. 800c3d6: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  28054. 800c3da: 3328 adds r3, #40 @ 0x28
  28055. 800c3dc: 2102 movs r1, #2
  28056. 800c3de: 4618 mov r0, r3
  28057. 800c3e0: f000 fdc8 bl 800cf74 <RCCEx_PLL3_Config>
  28058. 800c3e4: 4603 mov r3, r0
  28059. 800c3e6: f887 311f strb.w r3, [r7, #287] @ 0x11f
  28060. /* ADC clock source configuration done later after clock selection check */
  28061. break;
  28062. 800c3ea: e004 b.n 800c3f6 <HAL_RCCEx_PeriphCLKConfig+0xf3e>
  28063. /* HSI, HSE, or CSI oscillator is used as source of ADC clock */
  28064. /* ADC clock source configuration done later after clock selection check */
  28065. break;
  28066. default:
  28067. ret = HAL_ERROR;
  28068. 800c3ec: 2301 movs r3, #1
  28069. 800c3ee: f887 311f strb.w r3, [r7, #287] @ 0x11f
  28070. break;
  28071. 800c3f2: e000 b.n 800c3f6 <HAL_RCCEx_PeriphCLKConfig+0xf3e>
  28072. break;
  28073. 800c3f4: bf00 nop
  28074. }
  28075. if (ret == HAL_OK)
  28076. 800c3f6: f897 311f ldrb.w r3, [r7, #287] @ 0x11f
  28077. 800c3fa: 2b00 cmp r3, #0
  28078. 800c3fc: d10b bne.n 800c416 <HAL_RCCEx_PeriphCLKConfig+0xf5e>
  28079. {
  28080. /* Set the source of ADC clock*/
  28081. __HAL_RCC_ADC_CONFIG(PeriphClkInit->AdcClockSelection);
  28082. 800c3fe: 4b66 ldr r3, [pc, #408] @ (800c598 <HAL_RCCEx_PeriphCLKConfig+0x10e0>)
  28083. 800c400: 6d9b ldr r3, [r3, #88] @ 0x58
  28084. 800c402: f423 3140 bic.w r1, r3, #196608 @ 0x30000
  28085. 800c406: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  28086. 800c40a: f8d3 30a4 ldr.w r3, [r3, #164] @ 0xa4
  28087. 800c40e: 4a62 ldr r2, [pc, #392] @ (800c598 <HAL_RCCEx_PeriphCLKConfig+0x10e0>)
  28088. 800c410: 430b orrs r3, r1
  28089. 800c412: 6593 str r3, [r2, #88] @ 0x58
  28090. 800c414: e003 b.n 800c41e <HAL_RCCEx_PeriphCLKConfig+0xf66>
  28091. }
  28092. else
  28093. {
  28094. /* set overall return value */
  28095. status = ret;
  28096. 800c416: f897 311f ldrb.w r3, [r7, #287] @ 0x11f
  28097. 800c41a: f887 311e strb.w r3, [r7, #286] @ 0x11e
  28098. }
  28099. }
  28100. /*------------------------------ USB Configuration -------------------------*/
  28101. if (((PeriphClkInit->PeriphClockSelection) & RCC_PERIPHCLK_USB) == RCC_PERIPHCLK_USB)
  28102. 800c41e: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  28103. 800c422: e9d3 2300 ldrd r2, r3, [r3]
  28104. 800c426: f402 2380 and.w r3, r2, #262144 @ 0x40000
  28105. 800c42a: 673b str r3, [r7, #112] @ 0x70
  28106. 800c42c: 2300 movs r3, #0
  28107. 800c42e: 677b str r3, [r7, #116] @ 0x74
  28108. 800c430: e9d7 121c ldrd r1, r2, [r7, #112] @ 0x70
  28109. 800c434: 460b mov r3, r1
  28110. 800c436: 4313 orrs r3, r2
  28111. 800c438: d03b beq.n 800c4b2 <HAL_RCCEx_PeriphCLKConfig+0xffa>
  28112. {
  28113. switch (PeriphClkInit->UsbClockSelection)
  28114. 800c43a: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  28115. 800c43e: f8d3 3088 ldr.w r3, [r3, #136] @ 0x88
  28116. 800c442: f5b3 1f40 cmp.w r3, #3145728 @ 0x300000
  28117. 800c446: d01f beq.n 800c488 <HAL_RCCEx_PeriphCLKConfig+0xfd0>
  28118. 800c448: f5b3 1f40 cmp.w r3, #3145728 @ 0x300000
  28119. 800c44c: d818 bhi.n 800c480 <HAL_RCCEx_PeriphCLKConfig+0xfc8>
  28120. 800c44e: f5b3 1f80 cmp.w r3, #1048576 @ 0x100000
  28121. 800c452: d003 beq.n 800c45c <HAL_RCCEx_PeriphCLKConfig+0xfa4>
  28122. 800c454: f5b3 1f00 cmp.w r3, #2097152 @ 0x200000
  28123. 800c458: d007 beq.n 800c46a <HAL_RCCEx_PeriphCLKConfig+0xfb2>
  28124. 800c45a: e011 b.n 800c480 <HAL_RCCEx_PeriphCLKConfig+0xfc8>
  28125. {
  28126. case RCC_USBCLKSOURCE_PLL: /* PLL is used as clock source for USB*/
  28127. /* Enable USB Clock output generated form System USB . */
  28128. __HAL_RCC_PLLCLKOUT_ENABLE(RCC_PLL1_DIVQ);
  28129. 800c45c: 4b4e ldr r3, [pc, #312] @ (800c598 <HAL_RCCEx_PeriphCLKConfig+0x10e0>)
  28130. 800c45e: 6adb ldr r3, [r3, #44] @ 0x2c
  28131. 800c460: 4a4d ldr r2, [pc, #308] @ (800c598 <HAL_RCCEx_PeriphCLKConfig+0x10e0>)
  28132. 800c462: f443 3300 orr.w r3, r3, #131072 @ 0x20000
  28133. 800c466: 62d3 str r3, [r2, #44] @ 0x2c
  28134. /* USB clock source configuration done later after clock selection check */
  28135. break;
  28136. 800c468: e00f b.n 800c48a <HAL_RCCEx_PeriphCLKConfig+0xfd2>
  28137. case RCC_USBCLKSOURCE_PLL3: /* PLL3 is used as clock source for USB*/
  28138. ret = RCCEx_PLL3_Config(&(PeriphClkInit->PLL3), DIVIDER_Q_UPDATE);
  28139. 800c46a: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  28140. 800c46e: 3328 adds r3, #40 @ 0x28
  28141. 800c470: 2101 movs r1, #1
  28142. 800c472: 4618 mov r0, r3
  28143. 800c474: f000 fd7e bl 800cf74 <RCCEx_PLL3_Config>
  28144. 800c478: 4603 mov r3, r0
  28145. 800c47a: f887 311f strb.w r3, [r7, #287] @ 0x11f
  28146. /* USB clock source configuration done later after clock selection check */
  28147. break;
  28148. 800c47e: e004 b.n 800c48a <HAL_RCCEx_PeriphCLKConfig+0xfd2>
  28149. /* HSI48 oscillator is used as source of USB clock */
  28150. /* USB clock source configuration done later after clock selection check */
  28151. break;
  28152. default:
  28153. ret = HAL_ERROR;
  28154. 800c480: 2301 movs r3, #1
  28155. 800c482: f887 311f strb.w r3, [r7, #287] @ 0x11f
  28156. break;
  28157. 800c486: e000 b.n 800c48a <HAL_RCCEx_PeriphCLKConfig+0xfd2>
  28158. break;
  28159. 800c488: bf00 nop
  28160. }
  28161. if (ret == HAL_OK)
  28162. 800c48a: f897 311f ldrb.w r3, [r7, #287] @ 0x11f
  28163. 800c48e: 2b00 cmp r3, #0
  28164. 800c490: d10b bne.n 800c4aa <HAL_RCCEx_PeriphCLKConfig+0xff2>
  28165. {
  28166. /* Set the source of USB clock*/
  28167. __HAL_RCC_USB_CONFIG(PeriphClkInit->UsbClockSelection);
  28168. 800c492: 4b41 ldr r3, [pc, #260] @ (800c598 <HAL_RCCEx_PeriphCLKConfig+0x10e0>)
  28169. 800c494: 6d5b ldr r3, [r3, #84] @ 0x54
  28170. 800c496: f423 1140 bic.w r1, r3, #3145728 @ 0x300000
  28171. 800c49a: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  28172. 800c49e: f8d3 3088 ldr.w r3, [r3, #136] @ 0x88
  28173. 800c4a2: 4a3d ldr r2, [pc, #244] @ (800c598 <HAL_RCCEx_PeriphCLKConfig+0x10e0>)
  28174. 800c4a4: 430b orrs r3, r1
  28175. 800c4a6: 6553 str r3, [r2, #84] @ 0x54
  28176. 800c4a8: e003 b.n 800c4b2 <HAL_RCCEx_PeriphCLKConfig+0xffa>
  28177. }
  28178. else
  28179. {
  28180. /* set overall return value */
  28181. status = ret;
  28182. 800c4aa: f897 311f ldrb.w r3, [r7, #287] @ 0x11f
  28183. 800c4ae: f887 311e strb.w r3, [r7, #286] @ 0x11e
  28184. }
  28185. }
  28186. /*------------------------------------- SDMMC Configuration ------------------------------------*/
  28187. if (((PeriphClkInit->PeriphClockSelection) & RCC_PERIPHCLK_SDMMC) == RCC_PERIPHCLK_SDMMC)
  28188. 800c4b2: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  28189. 800c4b6: e9d3 2300 ldrd r2, r3, [r3]
  28190. 800c4ba: f402 3380 and.w r3, r2, #65536 @ 0x10000
  28191. 800c4be: 66bb str r3, [r7, #104] @ 0x68
  28192. 800c4c0: 2300 movs r3, #0
  28193. 800c4c2: 66fb str r3, [r7, #108] @ 0x6c
  28194. 800c4c4: e9d7 121a ldrd r1, r2, [r7, #104] @ 0x68
  28195. 800c4c8: 460b mov r3, r1
  28196. 800c4ca: 4313 orrs r3, r2
  28197. 800c4cc: d031 beq.n 800c532 <HAL_RCCEx_PeriphCLKConfig+0x107a>
  28198. {
  28199. /* Check the parameters */
  28200. assert_param(IS_RCC_SDMMC(PeriphClkInit->SdmmcClockSelection));
  28201. switch (PeriphClkInit->SdmmcClockSelection)
  28202. 800c4ce: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  28203. 800c4d2: 6d1b ldr r3, [r3, #80] @ 0x50
  28204. 800c4d4: 2b00 cmp r3, #0
  28205. 800c4d6: d003 beq.n 800c4e0 <HAL_RCCEx_PeriphCLKConfig+0x1028>
  28206. 800c4d8: f5b3 3f80 cmp.w r3, #65536 @ 0x10000
  28207. 800c4dc: d007 beq.n 800c4ee <HAL_RCCEx_PeriphCLKConfig+0x1036>
  28208. 800c4de: e011 b.n 800c504 <HAL_RCCEx_PeriphCLKConfig+0x104c>
  28209. {
  28210. case RCC_SDMMCCLKSOURCE_PLL: /* PLL is used as clock source for SDMMC*/
  28211. /* Enable SDMMC Clock output generated form System PLL . */
  28212. __HAL_RCC_PLLCLKOUT_ENABLE(RCC_PLL1_DIVQ);
  28213. 800c4e0: 4b2d ldr r3, [pc, #180] @ (800c598 <HAL_RCCEx_PeriphCLKConfig+0x10e0>)
  28214. 800c4e2: 6adb ldr r3, [r3, #44] @ 0x2c
  28215. 800c4e4: 4a2c ldr r2, [pc, #176] @ (800c598 <HAL_RCCEx_PeriphCLKConfig+0x10e0>)
  28216. 800c4e6: f443 3300 orr.w r3, r3, #131072 @ 0x20000
  28217. 800c4ea: 62d3 str r3, [r2, #44] @ 0x2c
  28218. /* SDMMC clock source configuration done later after clock selection check */
  28219. break;
  28220. 800c4ec: e00e b.n 800c50c <HAL_RCCEx_PeriphCLKConfig+0x1054>
  28221. case RCC_SDMMCCLKSOURCE_PLL2: /* PLL2 is used as clock source for SDMMC*/
  28222. ret = RCCEx_PLL2_Config(&(PeriphClkInit->PLL2), DIVIDER_R_UPDATE);
  28223. 800c4ee: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  28224. 800c4f2: 3308 adds r3, #8
  28225. 800c4f4: 2102 movs r1, #2
  28226. 800c4f6: 4618 mov r0, r3
  28227. 800c4f8: f000 fc8a bl 800ce10 <RCCEx_PLL2_Config>
  28228. 800c4fc: 4603 mov r3, r0
  28229. 800c4fe: f887 311f strb.w r3, [r7, #287] @ 0x11f
  28230. /* SDMMC clock source configuration done later after clock selection check */
  28231. break;
  28232. 800c502: e003 b.n 800c50c <HAL_RCCEx_PeriphCLKConfig+0x1054>
  28233. default:
  28234. ret = HAL_ERROR;
  28235. 800c504: 2301 movs r3, #1
  28236. 800c506: f887 311f strb.w r3, [r7, #287] @ 0x11f
  28237. break;
  28238. 800c50a: bf00 nop
  28239. }
  28240. if (ret == HAL_OK)
  28241. 800c50c: f897 311f ldrb.w r3, [r7, #287] @ 0x11f
  28242. 800c510: 2b00 cmp r3, #0
  28243. 800c512: d10a bne.n 800c52a <HAL_RCCEx_PeriphCLKConfig+0x1072>
  28244. {
  28245. /* Set the source of SDMMC clock*/
  28246. __HAL_RCC_SDMMC_CONFIG(PeriphClkInit->SdmmcClockSelection);
  28247. 800c514: 4b20 ldr r3, [pc, #128] @ (800c598 <HAL_RCCEx_PeriphCLKConfig+0x10e0>)
  28248. 800c516: 6cdb ldr r3, [r3, #76] @ 0x4c
  28249. 800c518: f423 3180 bic.w r1, r3, #65536 @ 0x10000
  28250. 800c51c: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  28251. 800c520: 6d1b ldr r3, [r3, #80] @ 0x50
  28252. 800c522: 4a1d ldr r2, [pc, #116] @ (800c598 <HAL_RCCEx_PeriphCLKConfig+0x10e0>)
  28253. 800c524: 430b orrs r3, r1
  28254. 800c526: 64d3 str r3, [r2, #76] @ 0x4c
  28255. 800c528: e003 b.n 800c532 <HAL_RCCEx_PeriphCLKConfig+0x107a>
  28256. }
  28257. else
  28258. {
  28259. /* set overall return value */
  28260. status = ret;
  28261. 800c52a: f897 311f ldrb.w r3, [r7, #287] @ 0x11f
  28262. 800c52e: f887 311e strb.w r3, [r7, #286] @ 0x11e
  28263. }
  28264. }
  28265. #endif /* LTDC */
  28266. /*------------------------------ RNG Configuration -------------------------*/
  28267. if (((PeriphClkInit->PeriphClockSelection) & RCC_PERIPHCLK_RNG) == RCC_PERIPHCLK_RNG)
  28268. 800c532: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  28269. 800c536: e9d3 2300 ldrd r2, r3, [r3]
  28270. 800c53a: f402 3300 and.w r3, r2, #131072 @ 0x20000
  28271. 800c53e: 663b str r3, [r7, #96] @ 0x60
  28272. 800c540: 2300 movs r3, #0
  28273. 800c542: 667b str r3, [r7, #100] @ 0x64
  28274. 800c544: e9d7 1218 ldrd r1, r2, [r7, #96] @ 0x60
  28275. 800c548: 460b mov r3, r1
  28276. 800c54a: 4313 orrs r3, r2
  28277. 800c54c: d03b beq.n 800c5c6 <HAL_RCCEx_PeriphCLKConfig+0x110e>
  28278. {
  28279. switch (PeriphClkInit->RngClockSelection)
  28280. 800c54e: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  28281. 800c552: f8d3 3080 ldr.w r3, [r3, #128] @ 0x80
  28282. 800c556: f5b3 7f40 cmp.w r3, #768 @ 0x300
  28283. 800c55a: d018 beq.n 800c58e <HAL_RCCEx_PeriphCLKConfig+0x10d6>
  28284. 800c55c: f5b3 7f40 cmp.w r3, #768 @ 0x300
  28285. 800c560: d811 bhi.n 800c586 <HAL_RCCEx_PeriphCLKConfig+0x10ce>
  28286. 800c562: f5b3 7f00 cmp.w r3, #512 @ 0x200
  28287. 800c566: d014 beq.n 800c592 <HAL_RCCEx_PeriphCLKConfig+0x10da>
  28288. 800c568: f5b3 7f00 cmp.w r3, #512 @ 0x200
  28289. 800c56c: d80b bhi.n 800c586 <HAL_RCCEx_PeriphCLKConfig+0x10ce>
  28290. 800c56e: 2b00 cmp r3, #0
  28291. 800c570: d014 beq.n 800c59c <HAL_RCCEx_PeriphCLKConfig+0x10e4>
  28292. 800c572: f5b3 7f80 cmp.w r3, #256 @ 0x100
  28293. 800c576: d106 bne.n 800c586 <HAL_RCCEx_PeriphCLKConfig+0x10ce>
  28294. {
  28295. case RCC_RNGCLKSOURCE_PLL: /* PLL is used as clock source for RNG*/
  28296. /* Enable RNG Clock output generated form System RNG . */
  28297. __HAL_RCC_PLLCLKOUT_ENABLE(RCC_PLL1_DIVQ);
  28298. 800c578: 4b07 ldr r3, [pc, #28] @ (800c598 <HAL_RCCEx_PeriphCLKConfig+0x10e0>)
  28299. 800c57a: 6adb ldr r3, [r3, #44] @ 0x2c
  28300. 800c57c: 4a06 ldr r2, [pc, #24] @ (800c598 <HAL_RCCEx_PeriphCLKConfig+0x10e0>)
  28301. 800c57e: f443 3300 orr.w r3, r3, #131072 @ 0x20000
  28302. 800c582: 62d3 str r3, [r2, #44] @ 0x2c
  28303. /* RNG clock source configuration done later after clock selection check */
  28304. break;
  28305. 800c584: e00b b.n 800c59e <HAL_RCCEx_PeriphCLKConfig+0x10e6>
  28306. /* HSI48 oscillator is used as source of RNG clock */
  28307. /* RNG clock source configuration done later after clock selection check */
  28308. break;
  28309. default:
  28310. ret = HAL_ERROR;
  28311. 800c586: 2301 movs r3, #1
  28312. 800c588: f887 311f strb.w r3, [r7, #287] @ 0x11f
  28313. break;
  28314. 800c58c: e007 b.n 800c59e <HAL_RCCEx_PeriphCLKConfig+0x10e6>
  28315. break;
  28316. 800c58e: bf00 nop
  28317. 800c590: e005 b.n 800c59e <HAL_RCCEx_PeriphCLKConfig+0x10e6>
  28318. break;
  28319. 800c592: bf00 nop
  28320. 800c594: e003 b.n 800c59e <HAL_RCCEx_PeriphCLKConfig+0x10e6>
  28321. 800c596: bf00 nop
  28322. 800c598: 58024400 .word 0x58024400
  28323. break;
  28324. 800c59c: bf00 nop
  28325. }
  28326. if (ret == HAL_OK)
  28327. 800c59e: f897 311f ldrb.w r3, [r7, #287] @ 0x11f
  28328. 800c5a2: 2b00 cmp r3, #0
  28329. 800c5a4: d10b bne.n 800c5be <HAL_RCCEx_PeriphCLKConfig+0x1106>
  28330. {
  28331. /* Set the source of RNG clock*/
  28332. __HAL_RCC_RNG_CONFIG(PeriphClkInit->RngClockSelection);
  28333. 800c5a6: 4bba ldr r3, [pc, #744] @ (800c890 <HAL_RCCEx_PeriphCLKConfig+0x13d8>)
  28334. 800c5a8: 6d5b ldr r3, [r3, #84] @ 0x54
  28335. 800c5aa: f423 7140 bic.w r1, r3, #768 @ 0x300
  28336. 800c5ae: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  28337. 800c5b2: f8d3 3080 ldr.w r3, [r3, #128] @ 0x80
  28338. 800c5b6: 4ab6 ldr r2, [pc, #728] @ (800c890 <HAL_RCCEx_PeriphCLKConfig+0x13d8>)
  28339. 800c5b8: 430b orrs r3, r1
  28340. 800c5ba: 6553 str r3, [r2, #84] @ 0x54
  28341. 800c5bc: e003 b.n 800c5c6 <HAL_RCCEx_PeriphCLKConfig+0x110e>
  28342. }
  28343. else
  28344. {
  28345. /* set overall return value */
  28346. status = ret;
  28347. 800c5be: f897 311f ldrb.w r3, [r7, #287] @ 0x11f
  28348. 800c5c2: f887 311e strb.w r3, [r7, #286] @ 0x11e
  28349. }
  28350. }
  28351. /*------------------------------ SWPMI1 Configuration ------------------------*/
  28352. if (((PeriphClkInit->PeriphClockSelection) & RCC_PERIPHCLK_SWPMI1) == RCC_PERIPHCLK_SWPMI1)
  28353. 800c5c6: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  28354. 800c5ca: e9d3 2300 ldrd r2, r3, [r3]
  28355. 800c5ce: f402 1380 and.w r3, r2, #1048576 @ 0x100000
  28356. 800c5d2: 65bb str r3, [r7, #88] @ 0x58
  28357. 800c5d4: 2300 movs r3, #0
  28358. 800c5d6: 65fb str r3, [r7, #92] @ 0x5c
  28359. 800c5d8: e9d7 1216 ldrd r1, r2, [r7, #88] @ 0x58
  28360. 800c5dc: 460b mov r3, r1
  28361. 800c5de: 4313 orrs r3, r2
  28362. 800c5e0: d009 beq.n 800c5f6 <HAL_RCCEx_PeriphCLKConfig+0x113e>
  28363. {
  28364. /* Check the parameters */
  28365. assert_param(IS_RCC_SWPMI1CLKSOURCE(PeriphClkInit->Swpmi1ClockSelection));
  28366. /* Configure the SWPMI1 interface clock source */
  28367. __HAL_RCC_SWPMI1_CONFIG(PeriphClkInit->Swpmi1ClockSelection);
  28368. 800c5e2: 4bab ldr r3, [pc, #684] @ (800c890 <HAL_RCCEx_PeriphCLKConfig+0x13d8>)
  28369. 800c5e4: 6d1b ldr r3, [r3, #80] @ 0x50
  28370. 800c5e6: f023 4100 bic.w r1, r3, #2147483648 @ 0x80000000
  28371. 800c5ea: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  28372. 800c5ee: 6f5b ldr r3, [r3, #116] @ 0x74
  28373. 800c5f0: 4aa7 ldr r2, [pc, #668] @ (800c890 <HAL_RCCEx_PeriphCLKConfig+0x13d8>)
  28374. 800c5f2: 430b orrs r3, r1
  28375. 800c5f4: 6513 str r3, [r2, #80] @ 0x50
  28376. }
  28377. #if defined(HRTIM1)
  28378. /*------------------------------ HRTIM1 clock Configuration ----------------*/
  28379. if (((PeriphClkInit->PeriphClockSelection) & RCC_PERIPHCLK_HRTIM1) == RCC_PERIPHCLK_HRTIM1)
  28380. 800c5f6: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  28381. 800c5fa: e9d3 2300 ldrd r2, r3, [r3]
  28382. 800c5fe: f002 5380 and.w r3, r2, #268435456 @ 0x10000000
  28383. 800c602: 653b str r3, [r7, #80] @ 0x50
  28384. 800c604: 2300 movs r3, #0
  28385. 800c606: 657b str r3, [r7, #84] @ 0x54
  28386. 800c608: e9d7 1214 ldrd r1, r2, [r7, #80] @ 0x50
  28387. 800c60c: 460b mov r3, r1
  28388. 800c60e: 4313 orrs r3, r2
  28389. 800c610: d00a beq.n 800c628 <HAL_RCCEx_PeriphCLKConfig+0x1170>
  28390. {
  28391. /* Check the parameters */
  28392. assert_param(IS_RCC_HRTIM1CLKSOURCE(PeriphClkInit->Hrtim1ClockSelection));
  28393. /* Configure the HRTIM1 clock source */
  28394. __HAL_RCC_HRTIM1_CONFIG(PeriphClkInit->Hrtim1ClockSelection);
  28395. 800c612: 4b9f ldr r3, [pc, #636] @ (800c890 <HAL_RCCEx_PeriphCLKConfig+0x13d8>)
  28396. 800c614: 691b ldr r3, [r3, #16]
  28397. 800c616: f423 4180 bic.w r1, r3, #16384 @ 0x4000
  28398. 800c61a: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  28399. 800c61e: f8d3 30b8 ldr.w r3, [r3, #184] @ 0xb8
  28400. 800c622: 4a9b ldr r2, [pc, #620] @ (800c890 <HAL_RCCEx_PeriphCLKConfig+0x13d8>)
  28401. 800c624: 430b orrs r3, r1
  28402. 800c626: 6113 str r3, [r2, #16]
  28403. }
  28404. #endif /*HRTIM1*/
  28405. /*------------------------------ DFSDM1 Configuration ------------------------*/
  28406. if (((PeriphClkInit->PeriphClockSelection) & RCC_PERIPHCLK_DFSDM1) == RCC_PERIPHCLK_DFSDM1)
  28407. 800c628: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  28408. 800c62c: e9d3 2300 ldrd r2, r3, [r3]
  28409. 800c630: f402 1300 and.w r3, r2, #2097152 @ 0x200000
  28410. 800c634: 64bb str r3, [r7, #72] @ 0x48
  28411. 800c636: 2300 movs r3, #0
  28412. 800c638: 64fb str r3, [r7, #76] @ 0x4c
  28413. 800c63a: e9d7 1212 ldrd r1, r2, [r7, #72] @ 0x48
  28414. 800c63e: 460b mov r3, r1
  28415. 800c640: 4313 orrs r3, r2
  28416. 800c642: d009 beq.n 800c658 <HAL_RCCEx_PeriphCLKConfig+0x11a0>
  28417. {
  28418. /* Check the parameters */
  28419. assert_param(IS_RCC_DFSDM1CLKSOURCE(PeriphClkInit->Dfsdm1ClockSelection));
  28420. /* Configure the DFSDM1 interface clock source */
  28421. __HAL_RCC_DFSDM1_CONFIG(PeriphClkInit->Dfsdm1ClockSelection);
  28422. 800c644: 4b92 ldr r3, [pc, #584] @ (800c890 <HAL_RCCEx_PeriphCLKConfig+0x13d8>)
  28423. 800c646: 6d1b ldr r3, [r3, #80] @ 0x50
  28424. 800c648: f023 7180 bic.w r1, r3, #16777216 @ 0x1000000
  28425. 800c64c: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  28426. 800c650: 6edb ldr r3, [r3, #108] @ 0x6c
  28427. 800c652: 4a8f ldr r2, [pc, #572] @ (800c890 <HAL_RCCEx_PeriphCLKConfig+0x13d8>)
  28428. 800c654: 430b orrs r3, r1
  28429. 800c656: 6513 str r3, [r2, #80] @ 0x50
  28430. __HAL_RCC_DFSDM2_CONFIG(PeriphClkInit->Dfsdm2ClockSelection);
  28431. }
  28432. #endif /* DFSDM2 */
  28433. /*------------------------------------ TIM configuration --------------------------------------*/
  28434. if (((PeriphClkInit->PeriphClockSelection) & RCC_PERIPHCLK_TIM) == RCC_PERIPHCLK_TIM)
  28435. 800c658: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  28436. 800c65c: e9d3 2300 ldrd r2, r3, [r3]
  28437. 800c660: f002 4380 and.w r3, r2, #1073741824 @ 0x40000000
  28438. 800c664: 643b str r3, [r7, #64] @ 0x40
  28439. 800c666: 2300 movs r3, #0
  28440. 800c668: 647b str r3, [r7, #68] @ 0x44
  28441. 800c66a: e9d7 1210 ldrd r1, r2, [r7, #64] @ 0x40
  28442. 800c66e: 460b mov r3, r1
  28443. 800c670: 4313 orrs r3, r2
  28444. 800c672: d00e beq.n 800c692 <HAL_RCCEx_PeriphCLKConfig+0x11da>
  28445. {
  28446. /* Check the parameters */
  28447. assert_param(IS_RCC_TIMPRES(PeriphClkInit->TIMPresSelection));
  28448. /* Configure Timer Prescaler */
  28449. __HAL_RCC_TIMCLKPRESCALER(PeriphClkInit->TIMPresSelection);
  28450. 800c674: 4b86 ldr r3, [pc, #536] @ (800c890 <HAL_RCCEx_PeriphCLKConfig+0x13d8>)
  28451. 800c676: 691b ldr r3, [r3, #16]
  28452. 800c678: 4a85 ldr r2, [pc, #532] @ (800c890 <HAL_RCCEx_PeriphCLKConfig+0x13d8>)
  28453. 800c67a: f423 4300 bic.w r3, r3, #32768 @ 0x8000
  28454. 800c67e: 6113 str r3, [r2, #16]
  28455. 800c680: 4b83 ldr r3, [pc, #524] @ (800c890 <HAL_RCCEx_PeriphCLKConfig+0x13d8>)
  28456. 800c682: 6919 ldr r1, [r3, #16]
  28457. 800c684: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  28458. 800c688: f8d3 30bc ldr.w r3, [r3, #188] @ 0xbc
  28459. 800c68c: 4a80 ldr r2, [pc, #512] @ (800c890 <HAL_RCCEx_PeriphCLKConfig+0x13d8>)
  28460. 800c68e: 430b orrs r3, r1
  28461. 800c690: 6113 str r3, [r2, #16]
  28462. }
  28463. /*------------------------------------ CKPER configuration --------------------------------------*/
  28464. if (((PeriphClkInit->PeriphClockSelection) & RCC_PERIPHCLK_CKPER) == RCC_PERIPHCLK_CKPER)
  28465. 800c692: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  28466. 800c696: e9d3 2300 ldrd r2, r3, [r3]
  28467. 800c69a: f002 4300 and.w r3, r2, #2147483648 @ 0x80000000
  28468. 800c69e: 63bb str r3, [r7, #56] @ 0x38
  28469. 800c6a0: 2300 movs r3, #0
  28470. 800c6a2: 63fb str r3, [r7, #60] @ 0x3c
  28471. 800c6a4: e9d7 120e ldrd r1, r2, [r7, #56] @ 0x38
  28472. 800c6a8: 460b mov r3, r1
  28473. 800c6aa: 4313 orrs r3, r2
  28474. 800c6ac: d009 beq.n 800c6c2 <HAL_RCCEx_PeriphCLKConfig+0x120a>
  28475. {
  28476. /* Check the parameters */
  28477. assert_param(IS_RCC_CLKPSOURCE(PeriphClkInit->CkperClockSelection));
  28478. /* Configure the CKPER clock source */
  28479. __HAL_RCC_CLKP_CONFIG(PeriphClkInit->CkperClockSelection);
  28480. 800c6ae: 4b78 ldr r3, [pc, #480] @ (800c890 <HAL_RCCEx_PeriphCLKConfig+0x13d8>)
  28481. 800c6b0: 6cdb ldr r3, [r3, #76] @ 0x4c
  28482. 800c6b2: f023 5140 bic.w r1, r3, #805306368 @ 0x30000000
  28483. 800c6b6: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  28484. 800c6ba: 6d5b ldr r3, [r3, #84] @ 0x54
  28485. 800c6bc: 4a74 ldr r2, [pc, #464] @ (800c890 <HAL_RCCEx_PeriphCLKConfig+0x13d8>)
  28486. 800c6be: 430b orrs r3, r1
  28487. 800c6c0: 64d3 str r3, [r2, #76] @ 0x4c
  28488. }
  28489. /*------------------------------ CEC Configuration ------------------------*/
  28490. if (((PeriphClkInit->PeriphClockSelection) & RCC_PERIPHCLK_CEC) == RCC_PERIPHCLK_CEC)
  28491. 800c6c2: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  28492. 800c6c6: e9d3 2300 ldrd r2, r3, [r3]
  28493. 800c6ca: f402 0300 and.w r3, r2, #8388608 @ 0x800000
  28494. 800c6ce: 633b str r3, [r7, #48] @ 0x30
  28495. 800c6d0: 2300 movs r3, #0
  28496. 800c6d2: 637b str r3, [r7, #52] @ 0x34
  28497. 800c6d4: e9d7 120c ldrd r1, r2, [r7, #48] @ 0x30
  28498. 800c6d8: 460b mov r3, r1
  28499. 800c6da: 4313 orrs r3, r2
  28500. 800c6dc: d00a beq.n 800c6f4 <HAL_RCCEx_PeriphCLKConfig+0x123c>
  28501. {
  28502. /* Check the parameters */
  28503. assert_param(IS_RCC_CECCLKSOURCE(PeriphClkInit->CecClockSelection));
  28504. /* Configure the CEC interface clock source */
  28505. __HAL_RCC_CEC_CONFIG(PeriphClkInit->CecClockSelection);
  28506. 800c6de: 4b6c ldr r3, [pc, #432] @ (800c890 <HAL_RCCEx_PeriphCLKConfig+0x13d8>)
  28507. 800c6e0: 6d5b ldr r3, [r3, #84] @ 0x54
  28508. 800c6e2: f423 0140 bic.w r1, r3, #12582912 @ 0xc00000
  28509. 800c6e6: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  28510. 800c6ea: f8d3 308c ldr.w r3, [r3, #140] @ 0x8c
  28511. 800c6ee: 4a68 ldr r2, [pc, #416] @ (800c890 <HAL_RCCEx_PeriphCLKConfig+0x13d8>)
  28512. 800c6f0: 430b orrs r3, r1
  28513. 800c6f2: 6553 str r3, [r2, #84] @ 0x54
  28514. }
  28515. /*---------------------------- PLL2 configuration -------------------------------*/
  28516. if (((PeriphClkInit->PeriphClockSelection) & RCC_PERIPHCLK_PLL2_DIVP) == RCC_PERIPHCLK_PLL2_DIVP)
  28517. 800c6f4: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  28518. 800c6f8: e9d3 2300 ldrd r2, r3, [r3]
  28519. 800c6fc: 2100 movs r1, #0
  28520. 800c6fe: 62b9 str r1, [r7, #40] @ 0x28
  28521. 800c700: f003 0301 and.w r3, r3, #1
  28522. 800c704: 62fb str r3, [r7, #44] @ 0x2c
  28523. 800c706: e9d7 120a ldrd r1, r2, [r7, #40] @ 0x28
  28524. 800c70a: 460b mov r3, r1
  28525. 800c70c: 4313 orrs r3, r2
  28526. 800c70e: d011 beq.n 800c734 <HAL_RCCEx_PeriphCLKConfig+0x127c>
  28527. {
  28528. ret = RCCEx_PLL2_Config(&(PeriphClkInit->PLL2), DIVIDER_P_UPDATE);
  28529. 800c710: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  28530. 800c714: 3308 adds r3, #8
  28531. 800c716: 2100 movs r1, #0
  28532. 800c718: 4618 mov r0, r3
  28533. 800c71a: f000 fb79 bl 800ce10 <RCCEx_PLL2_Config>
  28534. 800c71e: 4603 mov r3, r0
  28535. 800c720: f887 311f strb.w r3, [r7, #287] @ 0x11f
  28536. if (ret == HAL_OK)
  28537. 800c724: f897 311f ldrb.w r3, [r7, #287] @ 0x11f
  28538. 800c728: 2b00 cmp r3, #0
  28539. 800c72a: d003 beq.n 800c734 <HAL_RCCEx_PeriphCLKConfig+0x127c>
  28540. /*Nothing to do*/
  28541. }
  28542. else
  28543. {
  28544. /* set overall return value */
  28545. status = ret;
  28546. 800c72c: f897 311f ldrb.w r3, [r7, #287] @ 0x11f
  28547. 800c730: f887 311e strb.w r3, [r7, #286] @ 0x11e
  28548. }
  28549. }
  28550. if (((PeriphClkInit->PeriphClockSelection) & RCC_PERIPHCLK_PLL2_DIVQ) == RCC_PERIPHCLK_PLL2_DIVQ)
  28551. 800c734: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  28552. 800c738: e9d3 2300 ldrd r2, r3, [r3]
  28553. 800c73c: 2100 movs r1, #0
  28554. 800c73e: 6239 str r1, [r7, #32]
  28555. 800c740: f003 0302 and.w r3, r3, #2
  28556. 800c744: 627b str r3, [r7, #36] @ 0x24
  28557. 800c746: e9d7 1208 ldrd r1, r2, [r7, #32]
  28558. 800c74a: 460b mov r3, r1
  28559. 800c74c: 4313 orrs r3, r2
  28560. 800c74e: d011 beq.n 800c774 <HAL_RCCEx_PeriphCLKConfig+0x12bc>
  28561. {
  28562. ret = RCCEx_PLL2_Config(&(PeriphClkInit->PLL2), DIVIDER_Q_UPDATE);
  28563. 800c750: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  28564. 800c754: 3308 adds r3, #8
  28565. 800c756: 2101 movs r1, #1
  28566. 800c758: 4618 mov r0, r3
  28567. 800c75a: f000 fb59 bl 800ce10 <RCCEx_PLL2_Config>
  28568. 800c75e: 4603 mov r3, r0
  28569. 800c760: f887 311f strb.w r3, [r7, #287] @ 0x11f
  28570. if (ret == HAL_OK)
  28571. 800c764: f897 311f ldrb.w r3, [r7, #287] @ 0x11f
  28572. 800c768: 2b00 cmp r3, #0
  28573. 800c76a: d003 beq.n 800c774 <HAL_RCCEx_PeriphCLKConfig+0x12bc>
  28574. /*Nothing to do*/
  28575. }
  28576. else
  28577. {
  28578. /* set overall return value */
  28579. status = ret;
  28580. 800c76c: f897 311f ldrb.w r3, [r7, #287] @ 0x11f
  28581. 800c770: f887 311e strb.w r3, [r7, #286] @ 0x11e
  28582. }
  28583. }
  28584. if (((PeriphClkInit->PeriphClockSelection) & RCC_PERIPHCLK_PLL2_DIVR) == RCC_PERIPHCLK_PLL2_DIVR)
  28585. 800c774: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  28586. 800c778: e9d3 2300 ldrd r2, r3, [r3]
  28587. 800c77c: 2100 movs r1, #0
  28588. 800c77e: 61b9 str r1, [r7, #24]
  28589. 800c780: f003 0304 and.w r3, r3, #4
  28590. 800c784: 61fb str r3, [r7, #28]
  28591. 800c786: e9d7 1206 ldrd r1, r2, [r7, #24]
  28592. 800c78a: 460b mov r3, r1
  28593. 800c78c: 4313 orrs r3, r2
  28594. 800c78e: d011 beq.n 800c7b4 <HAL_RCCEx_PeriphCLKConfig+0x12fc>
  28595. {
  28596. ret = RCCEx_PLL2_Config(&(PeriphClkInit->PLL2), DIVIDER_R_UPDATE);
  28597. 800c790: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  28598. 800c794: 3308 adds r3, #8
  28599. 800c796: 2102 movs r1, #2
  28600. 800c798: 4618 mov r0, r3
  28601. 800c79a: f000 fb39 bl 800ce10 <RCCEx_PLL2_Config>
  28602. 800c79e: 4603 mov r3, r0
  28603. 800c7a0: f887 311f strb.w r3, [r7, #287] @ 0x11f
  28604. if (ret == HAL_OK)
  28605. 800c7a4: f897 311f ldrb.w r3, [r7, #287] @ 0x11f
  28606. 800c7a8: 2b00 cmp r3, #0
  28607. 800c7aa: d003 beq.n 800c7b4 <HAL_RCCEx_PeriphCLKConfig+0x12fc>
  28608. /*Nothing to do*/
  28609. }
  28610. else
  28611. {
  28612. /* set overall return value */
  28613. status = ret;
  28614. 800c7ac: f897 311f ldrb.w r3, [r7, #287] @ 0x11f
  28615. 800c7b0: f887 311e strb.w r3, [r7, #286] @ 0x11e
  28616. }
  28617. }
  28618. /*---------------------------- PLL3 configuration -------------------------------*/
  28619. if (((PeriphClkInit->PeriphClockSelection) & RCC_PERIPHCLK_PLL3_DIVP) == RCC_PERIPHCLK_PLL3_DIVP)
  28620. 800c7b4: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  28621. 800c7b8: e9d3 2300 ldrd r2, r3, [r3]
  28622. 800c7bc: 2100 movs r1, #0
  28623. 800c7be: 6139 str r1, [r7, #16]
  28624. 800c7c0: f003 0308 and.w r3, r3, #8
  28625. 800c7c4: 617b str r3, [r7, #20]
  28626. 800c7c6: e9d7 1204 ldrd r1, r2, [r7, #16]
  28627. 800c7ca: 460b mov r3, r1
  28628. 800c7cc: 4313 orrs r3, r2
  28629. 800c7ce: d011 beq.n 800c7f4 <HAL_RCCEx_PeriphCLKConfig+0x133c>
  28630. {
  28631. ret = RCCEx_PLL3_Config(&(PeriphClkInit->PLL3), DIVIDER_P_UPDATE);
  28632. 800c7d0: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  28633. 800c7d4: 3328 adds r3, #40 @ 0x28
  28634. 800c7d6: 2100 movs r1, #0
  28635. 800c7d8: 4618 mov r0, r3
  28636. 800c7da: f000 fbcb bl 800cf74 <RCCEx_PLL3_Config>
  28637. 800c7de: 4603 mov r3, r0
  28638. 800c7e0: f887 311f strb.w r3, [r7, #287] @ 0x11f
  28639. if (ret == HAL_OK)
  28640. 800c7e4: f897 311f ldrb.w r3, [r7, #287] @ 0x11f
  28641. 800c7e8: 2b00 cmp r3, #0
  28642. 800c7ea: d003 beq.n 800c7f4 <HAL_RCCEx_PeriphCLKConfig+0x133c>
  28643. /*Nothing to do*/
  28644. }
  28645. else
  28646. {
  28647. /* set overall return value */
  28648. status = ret;
  28649. 800c7ec: f897 311f ldrb.w r3, [r7, #287] @ 0x11f
  28650. 800c7f0: f887 311e strb.w r3, [r7, #286] @ 0x11e
  28651. }
  28652. }
  28653. if (((PeriphClkInit->PeriphClockSelection) & RCC_PERIPHCLK_PLL3_DIVQ) == RCC_PERIPHCLK_PLL3_DIVQ)
  28654. 800c7f4: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  28655. 800c7f8: e9d3 2300 ldrd r2, r3, [r3]
  28656. 800c7fc: 2100 movs r1, #0
  28657. 800c7fe: 60b9 str r1, [r7, #8]
  28658. 800c800: f003 0310 and.w r3, r3, #16
  28659. 800c804: 60fb str r3, [r7, #12]
  28660. 800c806: e9d7 1202 ldrd r1, r2, [r7, #8]
  28661. 800c80a: 460b mov r3, r1
  28662. 800c80c: 4313 orrs r3, r2
  28663. 800c80e: d011 beq.n 800c834 <HAL_RCCEx_PeriphCLKConfig+0x137c>
  28664. {
  28665. ret = RCCEx_PLL3_Config(&(PeriphClkInit->PLL3), DIVIDER_Q_UPDATE);
  28666. 800c810: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  28667. 800c814: 3328 adds r3, #40 @ 0x28
  28668. 800c816: 2101 movs r1, #1
  28669. 800c818: 4618 mov r0, r3
  28670. 800c81a: f000 fbab bl 800cf74 <RCCEx_PLL3_Config>
  28671. 800c81e: 4603 mov r3, r0
  28672. 800c820: f887 311f strb.w r3, [r7, #287] @ 0x11f
  28673. if (ret == HAL_OK)
  28674. 800c824: f897 311f ldrb.w r3, [r7, #287] @ 0x11f
  28675. 800c828: 2b00 cmp r3, #0
  28676. 800c82a: d003 beq.n 800c834 <HAL_RCCEx_PeriphCLKConfig+0x137c>
  28677. /*Nothing to do*/
  28678. }
  28679. else
  28680. {
  28681. /* set overall return value */
  28682. status = ret;
  28683. 800c82c: f897 311f ldrb.w r3, [r7, #287] @ 0x11f
  28684. 800c830: f887 311e strb.w r3, [r7, #286] @ 0x11e
  28685. }
  28686. }
  28687. if (((PeriphClkInit->PeriphClockSelection) & RCC_PERIPHCLK_PLL3_DIVR) == RCC_PERIPHCLK_PLL3_DIVR)
  28688. 800c834: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  28689. 800c838: e9d3 2300 ldrd r2, r3, [r3]
  28690. 800c83c: 2100 movs r1, #0
  28691. 800c83e: 6039 str r1, [r7, #0]
  28692. 800c840: f003 0320 and.w r3, r3, #32
  28693. 800c844: 607b str r3, [r7, #4]
  28694. 800c846: e9d7 1200 ldrd r1, r2, [r7]
  28695. 800c84a: 460b mov r3, r1
  28696. 800c84c: 4313 orrs r3, r2
  28697. 800c84e: d011 beq.n 800c874 <HAL_RCCEx_PeriphCLKConfig+0x13bc>
  28698. {
  28699. ret = RCCEx_PLL3_Config(&(PeriphClkInit->PLL3), DIVIDER_R_UPDATE);
  28700. 800c850: f8d7 310c ldr.w r3, [r7, #268] @ 0x10c
  28701. 800c854: 3328 adds r3, #40 @ 0x28
  28702. 800c856: 2102 movs r1, #2
  28703. 800c858: 4618 mov r0, r3
  28704. 800c85a: f000 fb8b bl 800cf74 <RCCEx_PLL3_Config>
  28705. 800c85e: 4603 mov r3, r0
  28706. 800c860: f887 311f strb.w r3, [r7, #287] @ 0x11f
  28707. if (ret == HAL_OK)
  28708. 800c864: f897 311f ldrb.w r3, [r7, #287] @ 0x11f
  28709. 800c868: 2b00 cmp r3, #0
  28710. 800c86a: d003 beq.n 800c874 <HAL_RCCEx_PeriphCLKConfig+0x13bc>
  28711. /*Nothing to do*/
  28712. }
  28713. else
  28714. {
  28715. /* set overall return value */
  28716. status = ret;
  28717. 800c86c: f897 311f ldrb.w r3, [r7, #287] @ 0x11f
  28718. 800c870: f887 311e strb.w r3, [r7, #286] @ 0x11e
  28719. }
  28720. }
  28721. if (status == HAL_OK)
  28722. 800c874: f897 311e ldrb.w r3, [r7, #286] @ 0x11e
  28723. 800c878: 2b00 cmp r3, #0
  28724. 800c87a: d101 bne.n 800c880 <HAL_RCCEx_PeriphCLKConfig+0x13c8>
  28725. {
  28726. return HAL_OK;
  28727. 800c87c: 2300 movs r3, #0
  28728. 800c87e: e000 b.n 800c882 <HAL_RCCEx_PeriphCLKConfig+0x13ca>
  28729. }
  28730. return HAL_ERROR;
  28731. 800c880: 2301 movs r3, #1
  28732. }
  28733. 800c882: 4618 mov r0, r3
  28734. 800c884: f507 7790 add.w r7, r7, #288 @ 0x120
  28735. 800c888: 46bd mov sp, r7
  28736. 800c88a: e8bd 8fb0 ldmia.w sp!, {r4, r5, r7, r8, r9, sl, fp, pc}
  28737. 800c88e: bf00 nop
  28738. 800c890: 58024400 .word 0x58024400
  28739. 0800c894 <HAL_RCCEx_GetD3PCLK1Freq>:
  28740. * @note Each time D3PCLK1 changes, this function must be called to update the
  28741. * right D3PCLK1 value. Otherwise, any configuration based on this function will be incorrect.
  28742. * @retval D3PCLK1 frequency
  28743. */
  28744. uint32_t HAL_RCCEx_GetD3PCLK1Freq(void)
  28745. {
  28746. 800c894: b580 push {r7, lr}
  28747. 800c896: af00 add r7, sp, #0
  28748. #if defined(RCC_D3CFGR_D3PPRE)
  28749. /* Get HCLK source and Compute D3PCLK1 frequency ---------------------------*/
  28750. return (HAL_RCC_GetHCLKFreq() >> (D1CorePrescTable[(RCC->D3CFGR & RCC_D3CFGR_D3PPRE) >> RCC_D3CFGR_D3PPRE_Pos] & 0x1FU));
  28751. 800c898: f7fe fd70 bl 800b37c <HAL_RCC_GetHCLKFreq>
  28752. 800c89c: 4602 mov r2, r0
  28753. 800c89e: 4b06 ldr r3, [pc, #24] @ (800c8b8 <HAL_RCCEx_GetD3PCLK1Freq+0x24>)
  28754. 800c8a0: 6a1b ldr r3, [r3, #32]
  28755. 800c8a2: 091b lsrs r3, r3, #4
  28756. 800c8a4: f003 0307 and.w r3, r3, #7
  28757. 800c8a8: 4904 ldr r1, [pc, #16] @ (800c8bc <HAL_RCCEx_GetD3PCLK1Freq+0x28>)
  28758. 800c8aa: 5ccb ldrb r3, [r1, r3]
  28759. 800c8ac: f003 031f and.w r3, r3, #31
  28760. 800c8b0: fa22 f303 lsr.w r3, r2, r3
  28761. #else
  28762. /* Get HCLK source and Compute D3PCLK1 frequency ---------------------------*/
  28763. return (HAL_RCC_GetHCLKFreq() >> (D1CorePrescTable[(RCC->SRDCFGR & RCC_SRDCFGR_SRDPPRE) >> RCC_SRDCFGR_SRDPPRE_Pos] & 0x1FU));
  28764. #endif
  28765. }
  28766. 800c8b4: 4618 mov r0, r3
  28767. 800c8b6: bd80 pop {r7, pc}
  28768. 800c8b8: 58024400 .word 0x58024400
  28769. 800c8bc: 08031a8c .word 0x08031a8c
  28770. 0800c8c0 <HAL_RCCEx_GetPLL2ClockFreq>:
  28771. * right PLL2CLK value. Otherwise, any configuration based on this function will be incorrect.
  28772. * @param PLL2_Clocks structure.
  28773. * @retval None
  28774. */
  28775. void HAL_RCCEx_GetPLL2ClockFreq(PLL2_ClocksTypeDef *PLL2_Clocks)
  28776. {
  28777. 800c8c0: b480 push {r7}
  28778. 800c8c2: b089 sub sp, #36 @ 0x24
  28779. 800c8c4: af00 add r7, sp, #0
  28780. 800c8c6: 6078 str r0, [r7, #4]
  28781. float_t fracn2, pll2vco;
  28782. /* PLL_VCO = (HSE_VALUE or HSI_VALUE or CSI_VALUE/ PLL2M) * PLL2N
  28783. PLL2xCLK = PLL2_VCO / PLL2x
  28784. */
  28785. pllsource = (RCC->PLLCKSELR & RCC_PLLCKSELR_PLLSRC);
  28786. 800c8c8: 4ba1 ldr r3, [pc, #644] @ (800cb50 <HAL_RCCEx_GetPLL2ClockFreq+0x290>)
  28787. 800c8ca: 6a9b ldr r3, [r3, #40] @ 0x28
  28788. 800c8cc: f003 0303 and.w r3, r3, #3
  28789. 800c8d0: 61bb str r3, [r7, #24]
  28790. pll2m = ((RCC->PLLCKSELR & RCC_PLLCKSELR_DIVM2) >> 12);
  28791. 800c8d2: 4b9f ldr r3, [pc, #636] @ (800cb50 <HAL_RCCEx_GetPLL2ClockFreq+0x290>)
  28792. 800c8d4: 6a9b ldr r3, [r3, #40] @ 0x28
  28793. 800c8d6: 0b1b lsrs r3, r3, #12
  28794. 800c8d8: f003 033f and.w r3, r3, #63 @ 0x3f
  28795. 800c8dc: 617b str r3, [r7, #20]
  28796. pll2fracen = (RCC->PLLCFGR & RCC_PLLCFGR_PLL2FRACEN) >> RCC_PLLCFGR_PLL2FRACEN_Pos;
  28797. 800c8de: 4b9c ldr r3, [pc, #624] @ (800cb50 <HAL_RCCEx_GetPLL2ClockFreq+0x290>)
  28798. 800c8e0: 6adb ldr r3, [r3, #44] @ 0x2c
  28799. 800c8e2: 091b lsrs r3, r3, #4
  28800. 800c8e4: f003 0301 and.w r3, r3, #1
  28801. 800c8e8: 613b str r3, [r7, #16]
  28802. fracn2 = (float_t)(uint32_t)(pll2fracen * ((RCC->PLL2FRACR & RCC_PLL2FRACR_FRACN2) >> 3));
  28803. 800c8ea: 4b99 ldr r3, [pc, #612] @ (800cb50 <HAL_RCCEx_GetPLL2ClockFreq+0x290>)
  28804. 800c8ec: 6bdb ldr r3, [r3, #60] @ 0x3c
  28805. 800c8ee: 08db lsrs r3, r3, #3
  28806. 800c8f0: f3c3 030c ubfx r3, r3, #0, #13
  28807. 800c8f4: 693a ldr r2, [r7, #16]
  28808. 800c8f6: fb02 f303 mul.w r3, r2, r3
  28809. 800c8fa: ee07 3a90 vmov s15, r3
  28810. 800c8fe: eef8 7a67 vcvt.f32.u32 s15, s15
  28811. 800c902: edc7 7a03 vstr s15, [r7, #12]
  28812. if (pll2m != 0U)
  28813. 800c906: 697b ldr r3, [r7, #20]
  28814. 800c908: 2b00 cmp r3, #0
  28815. 800c90a: f000 8111 beq.w 800cb30 <HAL_RCCEx_GetPLL2ClockFreq+0x270>
  28816. {
  28817. switch (pllsource)
  28818. 800c90e: 69bb ldr r3, [r7, #24]
  28819. 800c910: 2b02 cmp r3, #2
  28820. 800c912: f000 8083 beq.w 800ca1c <HAL_RCCEx_GetPLL2ClockFreq+0x15c>
  28821. 800c916: 69bb ldr r3, [r7, #24]
  28822. 800c918: 2b02 cmp r3, #2
  28823. 800c91a: f200 80a1 bhi.w 800ca60 <HAL_RCCEx_GetPLL2ClockFreq+0x1a0>
  28824. 800c91e: 69bb ldr r3, [r7, #24]
  28825. 800c920: 2b00 cmp r3, #0
  28826. 800c922: d003 beq.n 800c92c <HAL_RCCEx_GetPLL2ClockFreq+0x6c>
  28827. 800c924: 69bb ldr r3, [r7, #24]
  28828. 800c926: 2b01 cmp r3, #1
  28829. 800c928: d056 beq.n 800c9d8 <HAL_RCCEx_GetPLL2ClockFreq+0x118>
  28830. 800c92a: e099 b.n 800ca60 <HAL_RCCEx_GetPLL2ClockFreq+0x1a0>
  28831. {
  28832. case RCC_PLLSOURCE_HSI: /* HSI used as PLL clock source */
  28833. if (__HAL_RCC_GET_FLAG(RCC_FLAG_HSIDIV) != 0U)
  28834. 800c92c: 4b88 ldr r3, [pc, #544] @ (800cb50 <HAL_RCCEx_GetPLL2ClockFreq+0x290>)
  28835. 800c92e: 681b ldr r3, [r3, #0]
  28836. 800c930: f003 0320 and.w r3, r3, #32
  28837. 800c934: 2b00 cmp r3, #0
  28838. 800c936: d02d beq.n 800c994 <HAL_RCCEx_GetPLL2ClockFreq+0xd4>
  28839. {
  28840. hsivalue = (HSI_VALUE >> (__HAL_RCC_GET_HSI_DIVIDER() >> 3));
  28841. 800c938: 4b85 ldr r3, [pc, #532] @ (800cb50 <HAL_RCCEx_GetPLL2ClockFreq+0x290>)
  28842. 800c93a: 681b ldr r3, [r3, #0]
  28843. 800c93c: 08db lsrs r3, r3, #3
  28844. 800c93e: f003 0303 and.w r3, r3, #3
  28845. 800c942: 4a84 ldr r2, [pc, #528] @ (800cb54 <HAL_RCCEx_GetPLL2ClockFreq+0x294>)
  28846. 800c944: fa22 f303 lsr.w r3, r2, r3
  28847. 800c948: 60bb str r3, [r7, #8]
  28848. pll2vco = ((float_t)hsivalue / (float_t)pll2m) * ((float_t)(uint32_t)(RCC->PLL2DIVR & RCC_PLL2DIVR_N2) + (fracn2 / (float_t)0x2000) + (float_t)1);
  28849. 800c94a: 68bb ldr r3, [r7, #8]
  28850. 800c94c: ee07 3a90 vmov s15, r3
  28851. 800c950: eef8 6a67 vcvt.f32.u32 s13, s15
  28852. 800c954: 697b ldr r3, [r7, #20]
  28853. 800c956: ee07 3a90 vmov s15, r3
  28854. 800c95a: eef8 7a67 vcvt.f32.u32 s15, s15
  28855. 800c95e: ee86 7aa7 vdiv.f32 s14, s13, s15
  28856. 800c962: 4b7b ldr r3, [pc, #492] @ (800cb50 <HAL_RCCEx_GetPLL2ClockFreq+0x290>)
  28857. 800c964: 6b9b ldr r3, [r3, #56] @ 0x38
  28858. 800c966: f3c3 0308 ubfx r3, r3, #0, #9
  28859. 800c96a: ee07 3a90 vmov s15, r3
  28860. 800c96e: eef8 6a67 vcvt.f32.u32 s13, s15
  28861. 800c972: ed97 6a03 vldr s12, [r7, #12]
  28862. 800c976: eddf 5a78 vldr s11, [pc, #480] @ 800cb58 <HAL_RCCEx_GetPLL2ClockFreq+0x298>
  28863. 800c97a: eec6 7a25 vdiv.f32 s15, s12, s11
  28864. 800c97e: ee76 7aa7 vadd.f32 s15, s13, s15
  28865. 800c982: eef7 6a00 vmov.f32 s13, #112 @ 0x3f800000 1.0
  28866. 800c986: ee77 7aa6 vadd.f32 s15, s15, s13
  28867. 800c98a: ee67 7a27 vmul.f32 s15, s14, s15
  28868. 800c98e: edc7 7a07 vstr s15, [r7, #28]
  28869. }
  28870. else
  28871. {
  28872. pll2vco = ((float_t)HSI_VALUE / (float_t)pll2m) * ((float_t)(uint32_t)(RCC->PLL2DIVR & RCC_PLL2DIVR_N2) + (fracn2 / (float_t)0x2000) + (float_t)1);
  28873. }
  28874. break;
  28875. 800c992: e087 b.n 800caa4 <HAL_RCCEx_GetPLL2ClockFreq+0x1e4>
  28876. pll2vco = ((float_t)HSI_VALUE / (float_t)pll2m) * ((float_t)(uint32_t)(RCC->PLL2DIVR & RCC_PLL2DIVR_N2) + (fracn2 / (float_t)0x2000) + (float_t)1);
  28877. 800c994: 697b ldr r3, [r7, #20]
  28878. 800c996: ee07 3a90 vmov s15, r3
  28879. 800c99a: eef8 7a67 vcvt.f32.u32 s15, s15
  28880. 800c99e: eddf 6a6f vldr s13, [pc, #444] @ 800cb5c <HAL_RCCEx_GetPLL2ClockFreq+0x29c>
  28881. 800c9a2: ee86 7aa7 vdiv.f32 s14, s13, s15
  28882. 800c9a6: 4b6a ldr r3, [pc, #424] @ (800cb50 <HAL_RCCEx_GetPLL2ClockFreq+0x290>)
  28883. 800c9a8: 6b9b ldr r3, [r3, #56] @ 0x38
  28884. 800c9aa: f3c3 0308 ubfx r3, r3, #0, #9
  28885. 800c9ae: ee07 3a90 vmov s15, r3
  28886. 800c9b2: eef8 6a67 vcvt.f32.u32 s13, s15
  28887. 800c9b6: ed97 6a03 vldr s12, [r7, #12]
  28888. 800c9ba: eddf 5a67 vldr s11, [pc, #412] @ 800cb58 <HAL_RCCEx_GetPLL2ClockFreq+0x298>
  28889. 800c9be: eec6 7a25 vdiv.f32 s15, s12, s11
  28890. 800c9c2: ee76 7aa7 vadd.f32 s15, s13, s15
  28891. 800c9c6: eef7 6a00 vmov.f32 s13, #112 @ 0x3f800000 1.0
  28892. 800c9ca: ee77 7aa6 vadd.f32 s15, s15, s13
  28893. 800c9ce: ee67 7a27 vmul.f32 s15, s14, s15
  28894. 800c9d2: edc7 7a07 vstr s15, [r7, #28]
  28895. break;
  28896. 800c9d6: e065 b.n 800caa4 <HAL_RCCEx_GetPLL2ClockFreq+0x1e4>
  28897. case RCC_PLLSOURCE_CSI: /* CSI used as PLL clock source */
  28898. pll2vco = ((float_t)CSI_VALUE / (float_t)pll2m) * ((float_t)(uint32_t)(RCC->PLL2DIVR & RCC_PLL2DIVR_N2) + (fracn2 / (float_t)0x2000) + (float_t)1);
  28899. 800c9d8: 697b ldr r3, [r7, #20]
  28900. 800c9da: ee07 3a90 vmov s15, r3
  28901. 800c9de: eef8 7a67 vcvt.f32.u32 s15, s15
  28902. 800c9e2: eddf 6a5f vldr s13, [pc, #380] @ 800cb60 <HAL_RCCEx_GetPLL2ClockFreq+0x2a0>
  28903. 800c9e6: ee86 7aa7 vdiv.f32 s14, s13, s15
  28904. 800c9ea: 4b59 ldr r3, [pc, #356] @ (800cb50 <HAL_RCCEx_GetPLL2ClockFreq+0x290>)
  28905. 800c9ec: 6b9b ldr r3, [r3, #56] @ 0x38
  28906. 800c9ee: f3c3 0308 ubfx r3, r3, #0, #9
  28907. 800c9f2: ee07 3a90 vmov s15, r3
  28908. 800c9f6: eef8 6a67 vcvt.f32.u32 s13, s15
  28909. 800c9fa: ed97 6a03 vldr s12, [r7, #12]
  28910. 800c9fe: eddf 5a56 vldr s11, [pc, #344] @ 800cb58 <HAL_RCCEx_GetPLL2ClockFreq+0x298>
  28911. 800ca02: eec6 7a25 vdiv.f32 s15, s12, s11
  28912. 800ca06: ee76 7aa7 vadd.f32 s15, s13, s15
  28913. 800ca0a: eef7 6a00 vmov.f32 s13, #112 @ 0x3f800000 1.0
  28914. 800ca0e: ee77 7aa6 vadd.f32 s15, s15, s13
  28915. 800ca12: ee67 7a27 vmul.f32 s15, s14, s15
  28916. 800ca16: edc7 7a07 vstr s15, [r7, #28]
  28917. break;
  28918. 800ca1a: e043 b.n 800caa4 <HAL_RCCEx_GetPLL2ClockFreq+0x1e4>
  28919. case RCC_PLLSOURCE_HSE: /* HSE used as PLL clock source */
  28920. pll2vco = ((float_t)HSE_VALUE / (float_t)pll2m) * ((float_t)(uint32_t)(RCC->PLL2DIVR & RCC_PLL2DIVR_N2) + (fracn2 / (float_t)0x2000) + (float_t)1);
  28921. 800ca1c: 697b ldr r3, [r7, #20]
  28922. 800ca1e: ee07 3a90 vmov s15, r3
  28923. 800ca22: eef8 7a67 vcvt.f32.u32 s15, s15
  28924. 800ca26: eddf 6a4f vldr s13, [pc, #316] @ 800cb64 <HAL_RCCEx_GetPLL2ClockFreq+0x2a4>
  28925. 800ca2a: ee86 7aa7 vdiv.f32 s14, s13, s15
  28926. 800ca2e: 4b48 ldr r3, [pc, #288] @ (800cb50 <HAL_RCCEx_GetPLL2ClockFreq+0x290>)
  28927. 800ca30: 6b9b ldr r3, [r3, #56] @ 0x38
  28928. 800ca32: f3c3 0308 ubfx r3, r3, #0, #9
  28929. 800ca36: ee07 3a90 vmov s15, r3
  28930. 800ca3a: eef8 6a67 vcvt.f32.u32 s13, s15
  28931. 800ca3e: ed97 6a03 vldr s12, [r7, #12]
  28932. 800ca42: eddf 5a45 vldr s11, [pc, #276] @ 800cb58 <HAL_RCCEx_GetPLL2ClockFreq+0x298>
  28933. 800ca46: eec6 7a25 vdiv.f32 s15, s12, s11
  28934. 800ca4a: ee76 7aa7 vadd.f32 s15, s13, s15
  28935. 800ca4e: eef7 6a00 vmov.f32 s13, #112 @ 0x3f800000 1.0
  28936. 800ca52: ee77 7aa6 vadd.f32 s15, s15, s13
  28937. 800ca56: ee67 7a27 vmul.f32 s15, s14, s15
  28938. 800ca5a: edc7 7a07 vstr s15, [r7, #28]
  28939. break;
  28940. 800ca5e: e021 b.n 800caa4 <HAL_RCCEx_GetPLL2ClockFreq+0x1e4>
  28941. default:
  28942. pll2vco = ((float_t)CSI_VALUE / (float_t)pll2m) * ((float_t)(uint32_t)(RCC->PLL2DIVR & RCC_PLL2DIVR_N2) + (fracn2 / (float_t)0x2000) + (float_t)1);
  28943. 800ca60: 697b ldr r3, [r7, #20]
  28944. 800ca62: ee07 3a90 vmov s15, r3
  28945. 800ca66: eef8 7a67 vcvt.f32.u32 s15, s15
  28946. 800ca6a: eddf 6a3d vldr s13, [pc, #244] @ 800cb60 <HAL_RCCEx_GetPLL2ClockFreq+0x2a0>
  28947. 800ca6e: ee86 7aa7 vdiv.f32 s14, s13, s15
  28948. 800ca72: 4b37 ldr r3, [pc, #220] @ (800cb50 <HAL_RCCEx_GetPLL2ClockFreq+0x290>)
  28949. 800ca74: 6b9b ldr r3, [r3, #56] @ 0x38
  28950. 800ca76: f3c3 0308 ubfx r3, r3, #0, #9
  28951. 800ca7a: ee07 3a90 vmov s15, r3
  28952. 800ca7e: eef8 6a67 vcvt.f32.u32 s13, s15
  28953. 800ca82: ed97 6a03 vldr s12, [r7, #12]
  28954. 800ca86: eddf 5a34 vldr s11, [pc, #208] @ 800cb58 <HAL_RCCEx_GetPLL2ClockFreq+0x298>
  28955. 800ca8a: eec6 7a25 vdiv.f32 s15, s12, s11
  28956. 800ca8e: ee76 7aa7 vadd.f32 s15, s13, s15
  28957. 800ca92: eef7 6a00 vmov.f32 s13, #112 @ 0x3f800000 1.0
  28958. 800ca96: ee77 7aa6 vadd.f32 s15, s15, s13
  28959. 800ca9a: ee67 7a27 vmul.f32 s15, s14, s15
  28960. 800ca9e: edc7 7a07 vstr s15, [r7, #28]
  28961. break;
  28962. 800caa2: bf00 nop
  28963. }
  28964. PLL2_Clocks->PLL2_P_Frequency = (uint32_t)(float_t)(pll2vco / ((float_t)(uint32_t)((RCC->PLL2DIVR & RCC_PLL2DIVR_P2) >> 9) + (float_t)1)) ;
  28965. 800caa4: 4b2a ldr r3, [pc, #168] @ (800cb50 <HAL_RCCEx_GetPLL2ClockFreq+0x290>)
  28966. 800caa6: 6b9b ldr r3, [r3, #56] @ 0x38
  28967. 800caa8: 0a5b lsrs r3, r3, #9
  28968. 800caaa: f003 037f and.w r3, r3, #127 @ 0x7f
  28969. 800caae: ee07 3a90 vmov s15, r3
  28970. 800cab2: eef8 7a67 vcvt.f32.u32 s15, s15
  28971. 800cab6: eeb7 7a00 vmov.f32 s14, #112 @ 0x3f800000 1.0
  28972. 800caba: ee37 7a87 vadd.f32 s14, s15, s14
  28973. 800cabe: edd7 6a07 vldr s13, [r7, #28]
  28974. 800cac2: eec6 7a87 vdiv.f32 s15, s13, s14
  28975. 800cac6: eefc 7ae7 vcvt.u32.f32 s15, s15
  28976. 800caca: ee17 2a90 vmov r2, s15
  28977. 800cace: 687b ldr r3, [r7, #4]
  28978. 800cad0: 601a str r2, [r3, #0]
  28979. PLL2_Clocks->PLL2_Q_Frequency = (uint32_t)(float_t)(pll2vco / ((float_t)(uint32_t)((RCC->PLL2DIVR & RCC_PLL2DIVR_Q2) >> 16) + (float_t)1)) ;
  28980. 800cad2: 4b1f ldr r3, [pc, #124] @ (800cb50 <HAL_RCCEx_GetPLL2ClockFreq+0x290>)
  28981. 800cad4: 6b9b ldr r3, [r3, #56] @ 0x38
  28982. 800cad6: 0c1b lsrs r3, r3, #16
  28983. 800cad8: f003 037f and.w r3, r3, #127 @ 0x7f
  28984. 800cadc: ee07 3a90 vmov s15, r3
  28985. 800cae0: eef8 7a67 vcvt.f32.u32 s15, s15
  28986. 800cae4: eeb7 7a00 vmov.f32 s14, #112 @ 0x3f800000 1.0
  28987. 800cae8: ee37 7a87 vadd.f32 s14, s15, s14
  28988. 800caec: edd7 6a07 vldr s13, [r7, #28]
  28989. 800caf0: eec6 7a87 vdiv.f32 s15, s13, s14
  28990. 800caf4: eefc 7ae7 vcvt.u32.f32 s15, s15
  28991. 800caf8: ee17 2a90 vmov r2, s15
  28992. 800cafc: 687b ldr r3, [r7, #4]
  28993. 800cafe: 605a str r2, [r3, #4]
  28994. PLL2_Clocks->PLL2_R_Frequency = (uint32_t)(float_t)(pll2vco / ((float_t)(uint32_t)((RCC->PLL2DIVR & RCC_PLL2DIVR_R2) >> 24) + (float_t)1)) ;
  28995. 800cb00: 4b13 ldr r3, [pc, #76] @ (800cb50 <HAL_RCCEx_GetPLL2ClockFreq+0x290>)
  28996. 800cb02: 6b9b ldr r3, [r3, #56] @ 0x38
  28997. 800cb04: 0e1b lsrs r3, r3, #24
  28998. 800cb06: f003 037f and.w r3, r3, #127 @ 0x7f
  28999. 800cb0a: ee07 3a90 vmov s15, r3
  29000. 800cb0e: eef8 7a67 vcvt.f32.u32 s15, s15
  29001. 800cb12: eeb7 7a00 vmov.f32 s14, #112 @ 0x3f800000 1.0
  29002. 800cb16: ee37 7a87 vadd.f32 s14, s15, s14
  29003. 800cb1a: edd7 6a07 vldr s13, [r7, #28]
  29004. 800cb1e: eec6 7a87 vdiv.f32 s15, s13, s14
  29005. 800cb22: eefc 7ae7 vcvt.u32.f32 s15, s15
  29006. 800cb26: ee17 2a90 vmov r2, s15
  29007. 800cb2a: 687b ldr r3, [r7, #4]
  29008. 800cb2c: 609a str r2, [r3, #8]
  29009. {
  29010. PLL2_Clocks->PLL2_P_Frequency = 0U;
  29011. PLL2_Clocks->PLL2_Q_Frequency = 0U;
  29012. PLL2_Clocks->PLL2_R_Frequency = 0U;
  29013. }
  29014. }
  29015. 800cb2e: e008 b.n 800cb42 <HAL_RCCEx_GetPLL2ClockFreq+0x282>
  29016. PLL2_Clocks->PLL2_P_Frequency = 0U;
  29017. 800cb30: 687b ldr r3, [r7, #4]
  29018. 800cb32: 2200 movs r2, #0
  29019. 800cb34: 601a str r2, [r3, #0]
  29020. PLL2_Clocks->PLL2_Q_Frequency = 0U;
  29021. 800cb36: 687b ldr r3, [r7, #4]
  29022. 800cb38: 2200 movs r2, #0
  29023. 800cb3a: 605a str r2, [r3, #4]
  29024. PLL2_Clocks->PLL2_R_Frequency = 0U;
  29025. 800cb3c: 687b ldr r3, [r7, #4]
  29026. 800cb3e: 2200 movs r2, #0
  29027. 800cb40: 609a str r2, [r3, #8]
  29028. }
  29029. 800cb42: bf00 nop
  29030. 800cb44: 3724 adds r7, #36 @ 0x24
  29031. 800cb46: 46bd mov sp, r7
  29032. 800cb48: f85d 7b04 ldr.w r7, [sp], #4
  29033. 800cb4c: 4770 bx lr
  29034. 800cb4e: bf00 nop
  29035. 800cb50: 58024400 .word 0x58024400
  29036. 800cb54: 03d09000 .word 0x03d09000
  29037. 800cb58: 46000000 .word 0x46000000
  29038. 800cb5c: 4c742400 .word 0x4c742400
  29039. 800cb60: 4a742400 .word 0x4a742400
  29040. 800cb64: 4bbebc20 .word 0x4bbebc20
  29041. 0800cb68 <HAL_RCCEx_GetPLL3ClockFreq>:
  29042. * right PLL3CLK value. Otherwise, any configuration based on this function will be incorrect.
  29043. * @param PLL3_Clocks structure.
  29044. * @retval None
  29045. */
  29046. void HAL_RCCEx_GetPLL3ClockFreq(PLL3_ClocksTypeDef *PLL3_Clocks)
  29047. {
  29048. 800cb68: b480 push {r7}
  29049. 800cb6a: b089 sub sp, #36 @ 0x24
  29050. 800cb6c: af00 add r7, sp, #0
  29051. 800cb6e: 6078 str r0, [r7, #4]
  29052. float_t fracn3, pll3vco;
  29053. /* PLL3_VCO = (HSE_VALUE or HSI_VALUE or CSI_VALUE/ PLL3M) * PLL3N
  29054. PLL3xCLK = PLL3_VCO / PLLxR
  29055. */
  29056. pllsource = (RCC->PLLCKSELR & RCC_PLLCKSELR_PLLSRC);
  29057. 800cb70: 4ba1 ldr r3, [pc, #644] @ (800cdf8 <HAL_RCCEx_GetPLL3ClockFreq+0x290>)
  29058. 800cb72: 6a9b ldr r3, [r3, #40] @ 0x28
  29059. 800cb74: f003 0303 and.w r3, r3, #3
  29060. 800cb78: 61bb str r3, [r7, #24]
  29061. pll3m = ((RCC->PLLCKSELR & RCC_PLLCKSELR_DIVM3) >> 20) ;
  29062. 800cb7a: 4b9f ldr r3, [pc, #636] @ (800cdf8 <HAL_RCCEx_GetPLL3ClockFreq+0x290>)
  29063. 800cb7c: 6a9b ldr r3, [r3, #40] @ 0x28
  29064. 800cb7e: 0d1b lsrs r3, r3, #20
  29065. 800cb80: f003 033f and.w r3, r3, #63 @ 0x3f
  29066. 800cb84: 617b str r3, [r7, #20]
  29067. pll3fracen = (RCC->PLLCFGR & RCC_PLLCFGR_PLL3FRACEN) >> RCC_PLLCFGR_PLL3FRACEN_Pos;
  29068. 800cb86: 4b9c ldr r3, [pc, #624] @ (800cdf8 <HAL_RCCEx_GetPLL3ClockFreq+0x290>)
  29069. 800cb88: 6adb ldr r3, [r3, #44] @ 0x2c
  29070. 800cb8a: 0a1b lsrs r3, r3, #8
  29071. 800cb8c: f003 0301 and.w r3, r3, #1
  29072. 800cb90: 613b str r3, [r7, #16]
  29073. fracn3 = (float_t)(uint32_t)(pll3fracen * ((RCC->PLL3FRACR & RCC_PLL3FRACR_FRACN3) >> 3));
  29074. 800cb92: 4b99 ldr r3, [pc, #612] @ (800cdf8 <HAL_RCCEx_GetPLL3ClockFreq+0x290>)
  29075. 800cb94: 6c5b ldr r3, [r3, #68] @ 0x44
  29076. 800cb96: 08db lsrs r3, r3, #3
  29077. 800cb98: f3c3 030c ubfx r3, r3, #0, #13
  29078. 800cb9c: 693a ldr r2, [r7, #16]
  29079. 800cb9e: fb02 f303 mul.w r3, r2, r3
  29080. 800cba2: ee07 3a90 vmov s15, r3
  29081. 800cba6: eef8 7a67 vcvt.f32.u32 s15, s15
  29082. 800cbaa: edc7 7a03 vstr s15, [r7, #12]
  29083. if (pll3m != 0U)
  29084. 800cbae: 697b ldr r3, [r7, #20]
  29085. 800cbb0: 2b00 cmp r3, #0
  29086. 800cbb2: f000 8111 beq.w 800cdd8 <HAL_RCCEx_GetPLL3ClockFreq+0x270>
  29087. {
  29088. switch (pllsource)
  29089. 800cbb6: 69bb ldr r3, [r7, #24]
  29090. 800cbb8: 2b02 cmp r3, #2
  29091. 800cbba: f000 8083 beq.w 800ccc4 <HAL_RCCEx_GetPLL3ClockFreq+0x15c>
  29092. 800cbbe: 69bb ldr r3, [r7, #24]
  29093. 800cbc0: 2b02 cmp r3, #2
  29094. 800cbc2: f200 80a1 bhi.w 800cd08 <HAL_RCCEx_GetPLL3ClockFreq+0x1a0>
  29095. 800cbc6: 69bb ldr r3, [r7, #24]
  29096. 800cbc8: 2b00 cmp r3, #0
  29097. 800cbca: d003 beq.n 800cbd4 <HAL_RCCEx_GetPLL3ClockFreq+0x6c>
  29098. 800cbcc: 69bb ldr r3, [r7, #24]
  29099. 800cbce: 2b01 cmp r3, #1
  29100. 800cbd0: d056 beq.n 800cc80 <HAL_RCCEx_GetPLL3ClockFreq+0x118>
  29101. 800cbd2: e099 b.n 800cd08 <HAL_RCCEx_GetPLL3ClockFreq+0x1a0>
  29102. {
  29103. case RCC_PLLSOURCE_HSI: /* HSI used as PLL clock source */
  29104. if (__HAL_RCC_GET_FLAG(RCC_FLAG_HSIDIV) != 0U)
  29105. 800cbd4: 4b88 ldr r3, [pc, #544] @ (800cdf8 <HAL_RCCEx_GetPLL3ClockFreq+0x290>)
  29106. 800cbd6: 681b ldr r3, [r3, #0]
  29107. 800cbd8: f003 0320 and.w r3, r3, #32
  29108. 800cbdc: 2b00 cmp r3, #0
  29109. 800cbde: d02d beq.n 800cc3c <HAL_RCCEx_GetPLL3ClockFreq+0xd4>
  29110. {
  29111. hsivalue = (HSI_VALUE >> (__HAL_RCC_GET_HSI_DIVIDER() >> 3));
  29112. 800cbe0: 4b85 ldr r3, [pc, #532] @ (800cdf8 <HAL_RCCEx_GetPLL3ClockFreq+0x290>)
  29113. 800cbe2: 681b ldr r3, [r3, #0]
  29114. 800cbe4: 08db lsrs r3, r3, #3
  29115. 800cbe6: f003 0303 and.w r3, r3, #3
  29116. 800cbea: 4a84 ldr r2, [pc, #528] @ (800cdfc <HAL_RCCEx_GetPLL3ClockFreq+0x294>)
  29117. 800cbec: fa22 f303 lsr.w r3, r2, r3
  29118. 800cbf0: 60bb str r3, [r7, #8]
  29119. pll3vco = ((float_t)hsivalue / (float_t)pll3m) * ((float_t)(uint32_t)(RCC->PLL3DIVR & RCC_PLL3DIVR_N3) + (fracn3 / (float_t)0x2000) + (float_t)1);
  29120. 800cbf2: 68bb ldr r3, [r7, #8]
  29121. 800cbf4: ee07 3a90 vmov s15, r3
  29122. 800cbf8: eef8 6a67 vcvt.f32.u32 s13, s15
  29123. 800cbfc: 697b ldr r3, [r7, #20]
  29124. 800cbfe: ee07 3a90 vmov s15, r3
  29125. 800cc02: eef8 7a67 vcvt.f32.u32 s15, s15
  29126. 800cc06: ee86 7aa7 vdiv.f32 s14, s13, s15
  29127. 800cc0a: 4b7b ldr r3, [pc, #492] @ (800cdf8 <HAL_RCCEx_GetPLL3ClockFreq+0x290>)
  29128. 800cc0c: 6c1b ldr r3, [r3, #64] @ 0x40
  29129. 800cc0e: f3c3 0308 ubfx r3, r3, #0, #9
  29130. 800cc12: ee07 3a90 vmov s15, r3
  29131. 800cc16: eef8 6a67 vcvt.f32.u32 s13, s15
  29132. 800cc1a: ed97 6a03 vldr s12, [r7, #12]
  29133. 800cc1e: eddf 5a78 vldr s11, [pc, #480] @ 800ce00 <HAL_RCCEx_GetPLL3ClockFreq+0x298>
  29134. 800cc22: eec6 7a25 vdiv.f32 s15, s12, s11
  29135. 800cc26: ee76 7aa7 vadd.f32 s15, s13, s15
  29136. 800cc2a: eef7 6a00 vmov.f32 s13, #112 @ 0x3f800000 1.0
  29137. 800cc2e: ee77 7aa6 vadd.f32 s15, s15, s13
  29138. 800cc32: ee67 7a27 vmul.f32 s15, s14, s15
  29139. 800cc36: edc7 7a07 vstr s15, [r7, #28]
  29140. }
  29141. else
  29142. {
  29143. pll3vco = ((float_t)HSI_VALUE / (float_t)pll3m) * ((float_t)(uint32_t)(RCC->PLL3DIVR & RCC_PLL3DIVR_N3) + (fracn3 / (float_t)0x2000) + (float_t)1);
  29144. }
  29145. break;
  29146. 800cc3a: e087 b.n 800cd4c <HAL_RCCEx_GetPLL3ClockFreq+0x1e4>
  29147. pll3vco = ((float_t)HSI_VALUE / (float_t)pll3m) * ((float_t)(uint32_t)(RCC->PLL3DIVR & RCC_PLL3DIVR_N3) + (fracn3 / (float_t)0x2000) + (float_t)1);
  29148. 800cc3c: 697b ldr r3, [r7, #20]
  29149. 800cc3e: ee07 3a90 vmov s15, r3
  29150. 800cc42: eef8 7a67 vcvt.f32.u32 s15, s15
  29151. 800cc46: eddf 6a6f vldr s13, [pc, #444] @ 800ce04 <HAL_RCCEx_GetPLL3ClockFreq+0x29c>
  29152. 800cc4a: ee86 7aa7 vdiv.f32 s14, s13, s15
  29153. 800cc4e: 4b6a ldr r3, [pc, #424] @ (800cdf8 <HAL_RCCEx_GetPLL3ClockFreq+0x290>)
  29154. 800cc50: 6c1b ldr r3, [r3, #64] @ 0x40
  29155. 800cc52: f3c3 0308 ubfx r3, r3, #0, #9
  29156. 800cc56: ee07 3a90 vmov s15, r3
  29157. 800cc5a: eef8 6a67 vcvt.f32.u32 s13, s15
  29158. 800cc5e: ed97 6a03 vldr s12, [r7, #12]
  29159. 800cc62: eddf 5a67 vldr s11, [pc, #412] @ 800ce00 <HAL_RCCEx_GetPLL3ClockFreq+0x298>
  29160. 800cc66: eec6 7a25 vdiv.f32 s15, s12, s11
  29161. 800cc6a: ee76 7aa7 vadd.f32 s15, s13, s15
  29162. 800cc6e: eef7 6a00 vmov.f32 s13, #112 @ 0x3f800000 1.0
  29163. 800cc72: ee77 7aa6 vadd.f32 s15, s15, s13
  29164. 800cc76: ee67 7a27 vmul.f32 s15, s14, s15
  29165. 800cc7a: edc7 7a07 vstr s15, [r7, #28]
  29166. break;
  29167. 800cc7e: e065 b.n 800cd4c <HAL_RCCEx_GetPLL3ClockFreq+0x1e4>
  29168. case RCC_PLLSOURCE_CSI: /* CSI used as PLL clock source */
  29169. pll3vco = ((float_t)CSI_VALUE / (float_t)pll3m) * ((float_t)(uint32_t)(RCC->PLL3DIVR & RCC_PLL3DIVR_N3) + (fracn3 / (float_t)0x2000) + (float_t)1);
  29170. 800cc80: 697b ldr r3, [r7, #20]
  29171. 800cc82: ee07 3a90 vmov s15, r3
  29172. 800cc86: eef8 7a67 vcvt.f32.u32 s15, s15
  29173. 800cc8a: eddf 6a5f vldr s13, [pc, #380] @ 800ce08 <HAL_RCCEx_GetPLL3ClockFreq+0x2a0>
  29174. 800cc8e: ee86 7aa7 vdiv.f32 s14, s13, s15
  29175. 800cc92: 4b59 ldr r3, [pc, #356] @ (800cdf8 <HAL_RCCEx_GetPLL3ClockFreq+0x290>)
  29176. 800cc94: 6c1b ldr r3, [r3, #64] @ 0x40
  29177. 800cc96: f3c3 0308 ubfx r3, r3, #0, #9
  29178. 800cc9a: ee07 3a90 vmov s15, r3
  29179. 800cc9e: eef8 6a67 vcvt.f32.u32 s13, s15
  29180. 800cca2: ed97 6a03 vldr s12, [r7, #12]
  29181. 800cca6: eddf 5a56 vldr s11, [pc, #344] @ 800ce00 <HAL_RCCEx_GetPLL3ClockFreq+0x298>
  29182. 800ccaa: eec6 7a25 vdiv.f32 s15, s12, s11
  29183. 800ccae: ee76 7aa7 vadd.f32 s15, s13, s15
  29184. 800ccb2: eef7 6a00 vmov.f32 s13, #112 @ 0x3f800000 1.0
  29185. 800ccb6: ee77 7aa6 vadd.f32 s15, s15, s13
  29186. 800ccba: ee67 7a27 vmul.f32 s15, s14, s15
  29187. 800ccbe: edc7 7a07 vstr s15, [r7, #28]
  29188. break;
  29189. 800ccc2: e043 b.n 800cd4c <HAL_RCCEx_GetPLL3ClockFreq+0x1e4>
  29190. case RCC_PLLSOURCE_HSE: /* HSE used as PLL clock source */
  29191. pll3vco = ((float_t)HSE_VALUE / (float_t)pll3m) * ((float_t)(uint32_t)(RCC->PLL3DIVR & RCC_PLL3DIVR_N3) + (fracn3 / (float_t)0x2000) + (float_t)1);
  29192. 800ccc4: 697b ldr r3, [r7, #20]
  29193. 800ccc6: ee07 3a90 vmov s15, r3
  29194. 800ccca: eef8 7a67 vcvt.f32.u32 s15, s15
  29195. 800ccce: eddf 6a4f vldr s13, [pc, #316] @ 800ce0c <HAL_RCCEx_GetPLL3ClockFreq+0x2a4>
  29196. 800ccd2: ee86 7aa7 vdiv.f32 s14, s13, s15
  29197. 800ccd6: 4b48 ldr r3, [pc, #288] @ (800cdf8 <HAL_RCCEx_GetPLL3ClockFreq+0x290>)
  29198. 800ccd8: 6c1b ldr r3, [r3, #64] @ 0x40
  29199. 800ccda: f3c3 0308 ubfx r3, r3, #0, #9
  29200. 800ccde: ee07 3a90 vmov s15, r3
  29201. 800cce2: eef8 6a67 vcvt.f32.u32 s13, s15
  29202. 800cce6: ed97 6a03 vldr s12, [r7, #12]
  29203. 800ccea: eddf 5a45 vldr s11, [pc, #276] @ 800ce00 <HAL_RCCEx_GetPLL3ClockFreq+0x298>
  29204. 800ccee: eec6 7a25 vdiv.f32 s15, s12, s11
  29205. 800ccf2: ee76 7aa7 vadd.f32 s15, s13, s15
  29206. 800ccf6: eef7 6a00 vmov.f32 s13, #112 @ 0x3f800000 1.0
  29207. 800ccfa: ee77 7aa6 vadd.f32 s15, s15, s13
  29208. 800ccfe: ee67 7a27 vmul.f32 s15, s14, s15
  29209. 800cd02: edc7 7a07 vstr s15, [r7, #28]
  29210. break;
  29211. 800cd06: e021 b.n 800cd4c <HAL_RCCEx_GetPLL3ClockFreq+0x1e4>
  29212. default:
  29213. pll3vco = ((float_t)CSI_VALUE / (float_t)pll3m) * ((float_t)(uint32_t)(RCC->PLL3DIVR & RCC_PLL3DIVR_N3) + (fracn3 / (float_t)0x2000) + (float_t)1);
  29214. 800cd08: 697b ldr r3, [r7, #20]
  29215. 800cd0a: ee07 3a90 vmov s15, r3
  29216. 800cd0e: eef8 7a67 vcvt.f32.u32 s15, s15
  29217. 800cd12: eddf 6a3d vldr s13, [pc, #244] @ 800ce08 <HAL_RCCEx_GetPLL3ClockFreq+0x2a0>
  29218. 800cd16: ee86 7aa7 vdiv.f32 s14, s13, s15
  29219. 800cd1a: 4b37 ldr r3, [pc, #220] @ (800cdf8 <HAL_RCCEx_GetPLL3ClockFreq+0x290>)
  29220. 800cd1c: 6c1b ldr r3, [r3, #64] @ 0x40
  29221. 800cd1e: f3c3 0308 ubfx r3, r3, #0, #9
  29222. 800cd22: ee07 3a90 vmov s15, r3
  29223. 800cd26: eef8 6a67 vcvt.f32.u32 s13, s15
  29224. 800cd2a: ed97 6a03 vldr s12, [r7, #12]
  29225. 800cd2e: eddf 5a34 vldr s11, [pc, #208] @ 800ce00 <HAL_RCCEx_GetPLL3ClockFreq+0x298>
  29226. 800cd32: eec6 7a25 vdiv.f32 s15, s12, s11
  29227. 800cd36: ee76 7aa7 vadd.f32 s15, s13, s15
  29228. 800cd3a: eef7 6a00 vmov.f32 s13, #112 @ 0x3f800000 1.0
  29229. 800cd3e: ee77 7aa6 vadd.f32 s15, s15, s13
  29230. 800cd42: ee67 7a27 vmul.f32 s15, s14, s15
  29231. 800cd46: edc7 7a07 vstr s15, [r7, #28]
  29232. break;
  29233. 800cd4a: bf00 nop
  29234. }
  29235. PLL3_Clocks->PLL3_P_Frequency = (uint32_t)(float_t)(pll3vco / ((float_t)(uint32_t)((RCC->PLL3DIVR & RCC_PLL3DIVR_P3) >> 9) + (float_t)1)) ;
  29236. 800cd4c: 4b2a ldr r3, [pc, #168] @ (800cdf8 <HAL_RCCEx_GetPLL3ClockFreq+0x290>)
  29237. 800cd4e: 6c1b ldr r3, [r3, #64] @ 0x40
  29238. 800cd50: 0a5b lsrs r3, r3, #9
  29239. 800cd52: f003 037f and.w r3, r3, #127 @ 0x7f
  29240. 800cd56: ee07 3a90 vmov s15, r3
  29241. 800cd5a: eef8 7a67 vcvt.f32.u32 s15, s15
  29242. 800cd5e: eeb7 7a00 vmov.f32 s14, #112 @ 0x3f800000 1.0
  29243. 800cd62: ee37 7a87 vadd.f32 s14, s15, s14
  29244. 800cd66: edd7 6a07 vldr s13, [r7, #28]
  29245. 800cd6a: eec6 7a87 vdiv.f32 s15, s13, s14
  29246. 800cd6e: eefc 7ae7 vcvt.u32.f32 s15, s15
  29247. 800cd72: ee17 2a90 vmov r2, s15
  29248. 800cd76: 687b ldr r3, [r7, #4]
  29249. 800cd78: 601a str r2, [r3, #0]
  29250. PLL3_Clocks->PLL3_Q_Frequency = (uint32_t)(float_t)(pll3vco / ((float_t)(uint32_t)((RCC->PLL3DIVR & RCC_PLL3DIVR_Q3) >> 16) + (float_t)1)) ;
  29251. 800cd7a: 4b1f ldr r3, [pc, #124] @ (800cdf8 <HAL_RCCEx_GetPLL3ClockFreq+0x290>)
  29252. 800cd7c: 6c1b ldr r3, [r3, #64] @ 0x40
  29253. 800cd7e: 0c1b lsrs r3, r3, #16
  29254. 800cd80: f003 037f and.w r3, r3, #127 @ 0x7f
  29255. 800cd84: ee07 3a90 vmov s15, r3
  29256. 800cd88: eef8 7a67 vcvt.f32.u32 s15, s15
  29257. 800cd8c: eeb7 7a00 vmov.f32 s14, #112 @ 0x3f800000 1.0
  29258. 800cd90: ee37 7a87 vadd.f32 s14, s15, s14
  29259. 800cd94: edd7 6a07 vldr s13, [r7, #28]
  29260. 800cd98: eec6 7a87 vdiv.f32 s15, s13, s14
  29261. 800cd9c: eefc 7ae7 vcvt.u32.f32 s15, s15
  29262. 800cda0: ee17 2a90 vmov r2, s15
  29263. 800cda4: 687b ldr r3, [r7, #4]
  29264. 800cda6: 605a str r2, [r3, #4]
  29265. PLL3_Clocks->PLL3_R_Frequency = (uint32_t)(float_t)(pll3vco / ((float_t)(uint32_t)((RCC->PLL3DIVR & RCC_PLL3DIVR_R3) >> 24) + (float_t)1)) ;
  29266. 800cda8: 4b13 ldr r3, [pc, #76] @ (800cdf8 <HAL_RCCEx_GetPLL3ClockFreq+0x290>)
  29267. 800cdaa: 6c1b ldr r3, [r3, #64] @ 0x40
  29268. 800cdac: 0e1b lsrs r3, r3, #24
  29269. 800cdae: f003 037f and.w r3, r3, #127 @ 0x7f
  29270. 800cdb2: ee07 3a90 vmov s15, r3
  29271. 800cdb6: eef8 7a67 vcvt.f32.u32 s15, s15
  29272. 800cdba: eeb7 7a00 vmov.f32 s14, #112 @ 0x3f800000 1.0
  29273. 800cdbe: ee37 7a87 vadd.f32 s14, s15, s14
  29274. 800cdc2: edd7 6a07 vldr s13, [r7, #28]
  29275. 800cdc6: eec6 7a87 vdiv.f32 s15, s13, s14
  29276. 800cdca: eefc 7ae7 vcvt.u32.f32 s15, s15
  29277. 800cdce: ee17 2a90 vmov r2, s15
  29278. 800cdd2: 687b ldr r3, [r7, #4]
  29279. 800cdd4: 609a str r2, [r3, #8]
  29280. PLL3_Clocks->PLL3_P_Frequency = 0U;
  29281. PLL3_Clocks->PLL3_Q_Frequency = 0U;
  29282. PLL3_Clocks->PLL3_R_Frequency = 0U;
  29283. }
  29284. }
  29285. 800cdd6: e008 b.n 800cdea <HAL_RCCEx_GetPLL3ClockFreq+0x282>
  29286. PLL3_Clocks->PLL3_P_Frequency = 0U;
  29287. 800cdd8: 687b ldr r3, [r7, #4]
  29288. 800cdda: 2200 movs r2, #0
  29289. 800cddc: 601a str r2, [r3, #0]
  29290. PLL3_Clocks->PLL3_Q_Frequency = 0U;
  29291. 800cdde: 687b ldr r3, [r7, #4]
  29292. 800cde0: 2200 movs r2, #0
  29293. 800cde2: 605a str r2, [r3, #4]
  29294. PLL3_Clocks->PLL3_R_Frequency = 0U;
  29295. 800cde4: 687b ldr r3, [r7, #4]
  29296. 800cde6: 2200 movs r2, #0
  29297. 800cde8: 609a str r2, [r3, #8]
  29298. }
  29299. 800cdea: bf00 nop
  29300. 800cdec: 3724 adds r7, #36 @ 0x24
  29301. 800cdee: 46bd mov sp, r7
  29302. 800cdf0: f85d 7b04 ldr.w r7, [sp], #4
  29303. 800cdf4: 4770 bx lr
  29304. 800cdf6: bf00 nop
  29305. 800cdf8: 58024400 .word 0x58024400
  29306. 800cdfc: 03d09000 .word 0x03d09000
  29307. 800ce00: 46000000 .word 0x46000000
  29308. 800ce04: 4c742400 .word 0x4c742400
  29309. 800ce08: 4a742400 .word 0x4a742400
  29310. 800ce0c: 4bbebc20 .word 0x4bbebc20
  29311. 0800ce10 <RCCEx_PLL2_Config>:
  29312. * @note PLL2 is temporary disabled to apply new parameters
  29313. *
  29314. * @retval HAL status
  29315. */
  29316. static HAL_StatusTypeDef RCCEx_PLL2_Config(RCC_PLL2InitTypeDef *pll2, uint32_t Divider)
  29317. {
  29318. 800ce10: b580 push {r7, lr}
  29319. 800ce12: b084 sub sp, #16
  29320. 800ce14: af00 add r7, sp, #0
  29321. 800ce16: 6078 str r0, [r7, #4]
  29322. 800ce18: 6039 str r1, [r7, #0]
  29323. uint32_t tickstart;
  29324. HAL_StatusTypeDef status = HAL_OK;
  29325. 800ce1a: 2300 movs r3, #0
  29326. 800ce1c: 73fb strb r3, [r7, #15]
  29327. assert_param(IS_RCC_PLL2RGE_VALUE(pll2->PLL2RGE));
  29328. assert_param(IS_RCC_PLL2VCO_VALUE(pll2->PLL2VCOSEL));
  29329. assert_param(IS_RCC_PLLFRACN_VALUE(pll2->PLL2FRACN));
  29330. /* Check that PLL2 OSC clock source is already set */
  29331. if (__HAL_RCC_GET_PLL_OSCSOURCE() == RCC_PLLSOURCE_NONE)
  29332. 800ce1e: 4b53 ldr r3, [pc, #332] @ (800cf6c <RCCEx_PLL2_Config+0x15c>)
  29333. 800ce20: 6a9b ldr r3, [r3, #40] @ 0x28
  29334. 800ce22: f003 0303 and.w r3, r3, #3
  29335. 800ce26: 2b03 cmp r3, #3
  29336. 800ce28: d101 bne.n 800ce2e <RCCEx_PLL2_Config+0x1e>
  29337. {
  29338. return HAL_ERROR;
  29339. 800ce2a: 2301 movs r3, #1
  29340. 800ce2c: e099 b.n 800cf62 <RCCEx_PLL2_Config+0x152>
  29341. else
  29342. {
  29343. /* Disable PLL2. */
  29344. __HAL_RCC_PLL2_DISABLE();
  29345. 800ce2e: 4b4f ldr r3, [pc, #316] @ (800cf6c <RCCEx_PLL2_Config+0x15c>)
  29346. 800ce30: 681b ldr r3, [r3, #0]
  29347. 800ce32: 4a4e ldr r2, [pc, #312] @ (800cf6c <RCCEx_PLL2_Config+0x15c>)
  29348. 800ce34: f023 6380 bic.w r3, r3, #67108864 @ 0x4000000
  29349. 800ce38: 6013 str r3, [r2, #0]
  29350. /* Get Start Tick*/
  29351. tickstart = HAL_GetTick();
  29352. 800ce3a: f7f8 fcb9 bl 80057b0 <HAL_GetTick>
  29353. 800ce3e: 60b8 str r0, [r7, #8]
  29354. /* Wait till PLL is disabled */
  29355. while (__HAL_RCC_GET_FLAG(RCC_FLAG_PLL2RDY) != 0U)
  29356. 800ce40: e008 b.n 800ce54 <RCCEx_PLL2_Config+0x44>
  29357. {
  29358. if ((HAL_GetTick() - tickstart) > PLL2_TIMEOUT_VALUE)
  29359. 800ce42: f7f8 fcb5 bl 80057b0 <HAL_GetTick>
  29360. 800ce46: 4602 mov r2, r0
  29361. 800ce48: 68bb ldr r3, [r7, #8]
  29362. 800ce4a: 1ad3 subs r3, r2, r3
  29363. 800ce4c: 2b02 cmp r3, #2
  29364. 800ce4e: d901 bls.n 800ce54 <RCCEx_PLL2_Config+0x44>
  29365. {
  29366. return HAL_TIMEOUT;
  29367. 800ce50: 2303 movs r3, #3
  29368. 800ce52: e086 b.n 800cf62 <RCCEx_PLL2_Config+0x152>
  29369. while (__HAL_RCC_GET_FLAG(RCC_FLAG_PLL2RDY) != 0U)
  29370. 800ce54: 4b45 ldr r3, [pc, #276] @ (800cf6c <RCCEx_PLL2_Config+0x15c>)
  29371. 800ce56: 681b ldr r3, [r3, #0]
  29372. 800ce58: f003 6300 and.w r3, r3, #134217728 @ 0x8000000
  29373. 800ce5c: 2b00 cmp r3, #0
  29374. 800ce5e: d1f0 bne.n 800ce42 <RCCEx_PLL2_Config+0x32>
  29375. }
  29376. }
  29377. /* Configure PLL2 multiplication and division factors. */
  29378. __HAL_RCC_PLL2_CONFIG(pll2->PLL2M,
  29379. 800ce60: 4b42 ldr r3, [pc, #264] @ (800cf6c <RCCEx_PLL2_Config+0x15c>)
  29380. 800ce62: 6a9b ldr r3, [r3, #40] @ 0x28
  29381. 800ce64: f423 327c bic.w r2, r3, #258048 @ 0x3f000
  29382. 800ce68: 687b ldr r3, [r7, #4]
  29383. 800ce6a: 681b ldr r3, [r3, #0]
  29384. 800ce6c: 031b lsls r3, r3, #12
  29385. 800ce6e: 493f ldr r1, [pc, #252] @ (800cf6c <RCCEx_PLL2_Config+0x15c>)
  29386. 800ce70: 4313 orrs r3, r2
  29387. 800ce72: 628b str r3, [r1, #40] @ 0x28
  29388. 800ce74: 687b ldr r3, [r7, #4]
  29389. 800ce76: 685b ldr r3, [r3, #4]
  29390. 800ce78: 3b01 subs r3, #1
  29391. 800ce7a: f3c3 0208 ubfx r2, r3, #0, #9
  29392. 800ce7e: 687b ldr r3, [r7, #4]
  29393. 800ce80: 689b ldr r3, [r3, #8]
  29394. 800ce82: 3b01 subs r3, #1
  29395. 800ce84: 025b lsls r3, r3, #9
  29396. 800ce86: b29b uxth r3, r3
  29397. 800ce88: 431a orrs r2, r3
  29398. 800ce8a: 687b ldr r3, [r7, #4]
  29399. 800ce8c: 68db ldr r3, [r3, #12]
  29400. 800ce8e: 3b01 subs r3, #1
  29401. 800ce90: 041b lsls r3, r3, #16
  29402. 800ce92: f403 03fe and.w r3, r3, #8323072 @ 0x7f0000
  29403. 800ce96: 431a orrs r2, r3
  29404. 800ce98: 687b ldr r3, [r7, #4]
  29405. 800ce9a: 691b ldr r3, [r3, #16]
  29406. 800ce9c: 3b01 subs r3, #1
  29407. 800ce9e: 061b lsls r3, r3, #24
  29408. 800cea0: f003 43fe and.w r3, r3, #2130706432 @ 0x7f000000
  29409. 800cea4: 4931 ldr r1, [pc, #196] @ (800cf6c <RCCEx_PLL2_Config+0x15c>)
  29410. 800cea6: 4313 orrs r3, r2
  29411. 800cea8: 638b str r3, [r1, #56] @ 0x38
  29412. pll2->PLL2P,
  29413. pll2->PLL2Q,
  29414. pll2->PLL2R);
  29415. /* Select PLL2 input reference frequency range: VCI */
  29416. __HAL_RCC_PLL2_VCIRANGE(pll2->PLL2RGE) ;
  29417. 800ceaa: 4b30 ldr r3, [pc, #192] @ (800cf6c <RCCEx_PLL2_Config+0x15c>)
  29418. 800ceac: 6adb ldr r3, [r3, #44] @ 0x2c
  29419. 800ceae: f023 02c0 bic.w r2, r3, #192 @ 0xc0
  29420. 800ceb2: 687b ldr r3, [r7, #4]
  29421. 800ceb4: 695b ldr r3, [r3, #20]
  29422. 800ceb6: 492d ldr r1, [pc, #180] @ (800cf6c <RCCEx_PLL2_Config+0x15c>)
  29423. 800ceb8: 4313 orrs r3, r2
  29424. 800ceba: 62cb str r3, [r1, #44] @ 0x2c
  29425. /* Select PLL2 output frequency range : VCO */
  29426. __HAL_RCC_PLL2_VCORANGE(pll2->PLL2VCOSEL) ;
  29427. 800cebc: 4b2b ldr r3, [pc, #172] @ (800cf6c <RCCEx_PLL2_Config+0x15c>)
  29428. 800cebe: 6adb ldr r3, [r3, #44] @ 0x2c
  29429. 800cec0: f023 0220 bic.w r2, r3, #32
  29430. 800cec4: 687b ldr r3, [r7, #4]
  29431. 800cec6: 699b ldr r3, [r3, #24]
  29432. 800cec8: 4928 ldr r1, [pc, #160] @ (800cf6c <RCCEx_PLL2_Config+0x15c>)
  29433. 800ceca: 4313 orrs r3, r2
  29434. 800cecc: 62cb str r3, [r1, #44] @ 0x2c
  29435. /* Disable PLL2FRACN . */
  29436. __HAL_RCC_PLL2FRACN_DISABLE();
  29437. 800cece: 4b27 ldr r3, [pc, #156] @ (800cf6c <RCCEx_PLL2_Config+0x15c>)
  29438. 800ced0: 6adb ldr r3, [r3, #44] @ 0x2c
  29439. 800ced2: 4a26 ldr r2, [pc, #152] @ (800cf6c <RCCEx_PLL2_Config+0x15c>)
  29440. 800ced4: f023 0310 bic.w r3, r3, #16
  29441. 800ced8: 62d3 str r3, [r2, #44] @ 0x2c
  29442. /* Configures PLL2 clock Fractional Part Of The Multiplication Factor */
  29443. __HAL_RCC_PLL2FRACN_CONFIG(pll2->PLL2FRACN);
  29444. 800ceda: 4b24 ldr r3, [pc, #144] @ (800cf6c <RCCEx_PLL2_Config+0x15c>)
  29445. 800cedc: 6bda ldr r2, [r3, #60] @ 0x3c
  29446. 800cede: 4b24 ldr r3, [pc, #144] @ (800cf70 <RCCEx_PLL2_Config+0x160>)
  29447. 800cee0: 4013 ands r3, r2
  29448. 800cee2: 687a ldr r2, [r7, #4]
  29449. 800cee4: 69d2 ldr r2, [r2, #28]
  29450. 800cee6: 00d2 lsls r2, r2, #3
  29451. 800cee8: 4920 ldr r1, [pc, #128] @ (800cf6c <RCCEx_PLL2_Config+0x15c>)
  29452. 800ceea: 4313 orrs r3, r2
  29453. 800ceec: 63cb str r3, [r1, #60] @ 0x3c
  29454. /* Enable PLL2FRACN . */
  29455. __HAL_RCC_PLL2FRACN_ENABLE();
  29456. 800ceee: 4b1f ldr r3, [pc, #124] @ (800cf6c <RCCEx_PLL2_Config+0x15c>)
  29457. 800cef0: 6adb ldr r3, [r3, #44] @ 0x2c
  29458. 800cef2: 4a1e ldr r2, [pc, #120] @ (800cf6c <RCCEx_PLL2_Config+0x15c>)
  29459. 800cef4: f043 0310 orr.w r3, r3, #16
  29460. 800cef8: 62d3 str r3, [r2, #44] @ 0x2c
  29461. /* Enable the PLL2 clock output */
  29462. if (Divider == DIVIDER_P_UPDATE)
  29463. 800cefa: 683b ldr r3, [r7, #0]
  29464. 800cefc: 2b00 cmp r3, #0
  29465. 800cefe: d106 bne.n 800cf0e <RCCEx_PLL2_Config+0xfe>
  29466. {
  29467. __HAL_RCC_PLL2CLKOUT_ENABLE(RCC_PLL2_DIVP);
  29468. 800cf00: 4b1a ldr r3, [pc, #104] @ (800cf6c <RCCEx_PLL2_Config+0x15c>)
  29469. 800cf02: 6adb ldr r3, [r3, #44] @ 0x2c
  29470. 800cf04: 4a19 ldr r2, [pc, #100] @ (800cf6c <RCCEx_PLL2_Config+0x15c>)
  29471. 800cf06: f443 2300 orr.w r3, r3, #524288 @ 0x80000
  29472. 800cf0a: 62d3 str r3, [r2, #44] @ 0x2c
  29473. 800cf0c: e00f b.n 800cf2e <RCCEx_PLL2_Config+0x11e>
  29474. }
  29475. else if (Divider == DIVIDER_Q_UPDATE)
  29476. 800cf0e: 683b ldr r3, [r7, #0]
  29477. 800cf10: 2b01 cmp r3, #1
  29478. 800cf12: d106 bne.n 800cf22 <RCCEx_PLL2_Config+0x112>
  29479. {
  29480. __HAL_RCC_PLL2CLKOUT_ENABLE(RCC_PLL2_DIVQ);
  29481. 800cf14: 4b15 ldr r3, [pc, #84] @ (800cf6c <RCCEx_PLL2_Config+0x15c>)
  29482. 800cf16: 6adb ldr r3, [r3, #44] @ 0x2c
  29483. 800cf18: 4a14 ldr r2, [pc, #80] @ (800cf6c <RCCEx_PLL2_Config+0x15c>)
  29484. 800cf1a: f443 1380 orr.w r3, r3, #1048576 @ 0x100000
  29485. 800cf1e: 62d3 str r3, [r2, #44] @ 0x2c
  29486. 800cf20: e005 b.n 800cf2e <RCCEx_PLL2_Config+0x11e>
  29487. }
  29488. else
  29489. {
  29490. __HAL_RCC_PLL2CLKOUT_ENABLE(RCC_PLL2_DIVR);
  29491. 800cf22: 4b12 ldr r3, [pc, #72] @ (800cf6c <RCCEx_PLL2_Config+0x15c>)
  29492. 800cf24: 6adb ldr r3, [r3, #44] @ 0x2c
  29493. 800cf26: 4a11 ldr r2, [pc, #68] @ (800cf6c <RCCEx_PLL2_Config+0x15c>)
  29494. 800cf28: f443 1300 orr.w r3, r3, #2097152 @ 0x200000
  29495. 800cf2c: 62d3 str r3, [r2, #44] @ 0x2c
  29496. }
  29497. /* Enable PLL2. */
  29498. __HAL_RCC_PLL2_ENABLE();
  29499. 800cf2e: 4b0f ldr r3, [pc, #60] @ (800cf6c <RCCEx_PLL2_Config+0x15c>)
  29500. 800cf30: 681b ldr r3, [r3, #0]
  29501. 800cf32: 4a0e ldr r2, [pc, #56] @ (800cf6c <RCCEx_PLL2_Config+0x15c>)
  29502. 800cf34: f043 6380 orr.w r3, r3, #67108864 @ 0x4000000
  29503. 800cf38: 6013 str r3, [r2, #0]
  29504. /* Get Start Tick*/
  29505. tickstart = HAL_GetTick();
  29506. 800cf3a: f7f8 fc39 bl 80057b0 <HAL_GetTick>
  29507. 800cf3e: 60b8 str r0, [r7, #8]
  29508. /* Wait till PLL2 is ready */
  29509. while (__HAL_RCC_GET_FLAG(RCC_FLAG_PLL2RDY) == 0U)
  29510. 800cf40: e008 b.n 800cf54 <RCCEx_PLL2_Config+0x144>
  29511. {
  29512. if ((HAL_GetTick() - tickstart) > PLL2_TIMEOUT_VALUE)
  29513. 800cf42: f7f8 fc35 bl 80057b0 <HAL_GetTick>
  29514. 800cf46: 4602 mov r2, r0
  29515. 800cf48: 68bb ldr r3, [r7, #8]
  29516. 800cf4a: 1ad3 subs r3, r2, r3
  29517. 800cf4c: 2b02 cmp r3, #2
  29518. 800cf4e: d901 bls.n 800cf54 <RCCEx_PLL2_Config+0x144>
  29519. {
  29520. return HAL_TIMEOUT;
  29521. 800cf50: 2303 movs r3, #3
  29522. 800cf52: e006 b.n 800cf62 <RCCEx_PLL2_Config+0x152>
  29523. while (__HAL_RCC_GET_FLAG(RCC_FLAG_PLL2RDY) == 0U)
  29524. 800cf54: 4b05 ldr r3, [pc, #20] @ (800cf6c <RCCEx_PLL2_Config+0x15c>)
  29525. 800cf56: 681b ldr r3, [r3, #0]
  29526. 800cf58: f003 6300 and.w r3, r3, #134217728 @ 0x8000000
  29527. 800cf5c: 2b00 cmp r3, #0
  29528. 800cf5e: d0f0 beq.n 800cf42 <RCCEx_PLL2_Config+0x132>
  29529. }
  29530. }
  29531. return status;
  29532. 800cf60: 7bfb ldrb r3, [r7, #15]
  29533. }
  29534. 800cf62: 4618 mov r0, r3
  29535. 800cf64: 3710 adds r7, #16
  29536. 800cf66: 46bd mov sp, r7
  29537. 800cf68: bd80 pop {r7, pc}
  29538. 800cf6a: bf00 nop
  29539. 800cf6c: 58024400 .word 0x58024400
  29540. 800cf70: ffff0007 .word 0xffff0007
  29541. 0800cf74 <RCCEx_PLL3_Config>:
  29542. * @note PLL3 is temporary disabled to apply new parameters
  29543. *
  29544. * @retval HAL status
  29545. */
  29546. static HAL_StatusTypeDef RCCEx_PLL3_Config(RCC_PLL3InitTypeDef *pll3, uint32_t Divider)
  29547. {
  29548. 800cf74: b580 push {r7, lr}
  29549. 800cf76: b084 sub sp, #16
  29550. 800cf78: af00 add r7, sp, #0
  29551. 800cf7a: 6078 str r0, [r7, #4]
  29552. 800cf7c: 6039 str r1, [r7, #0]
  29553. uint32_t tickstart;
  29554. HAL_StatusTypeDef status = HAL_OK;
  29555. 800cf7e: 2300 movs r3, #0
  29556. 800cf80: 73fb strb r3, [r7, #15]
  29557. assert_param(IS_RCC_PLL3RGE_VALUE(pll3->PLL3RGE));
  29558. assert_param(IS_RCC_PLL3VCO_VALUE(pll3->PLL3VCOSEL));
  29559. assert_param(IS_RCC_PLLFRACN_VALUE(pll3->PLL3FRACN));
  29560. /* Check that PLL3 OSC clock source is already set */
  29561. if (__HAL_RCC_GET_PLL_OSCSOURCE() == RCC_PLLSOURCE_NONE)
  29562. 800cf82: 4b53 ldr r3, [pc, #332] @ (800d0d0 <RCCEx_PLL3_Config+0x15c>)
  29563. 800cf84: 6a9b ldr r3, [r3, #40] @ 0x28
  29564. 800cf86: f003 0303 and.w r3, r3, #3
  29565. 800cf8a: 2b03 cmp r3, #3
  29566. 800cf8c: d101 bne.n 800cf92 <RCCEx_PLL3_Config+0x1e>
  29567. {
  29568. return HAL_ERROR;
  29569. 800cf8e: 2301 movs r3, #1
  29570. 800cf90: e099 b.n 800d0c6 <RCCEx_PLL3_Config+0x152>
  29571. else
  29572. {
  29573. /* Disable PLL3. */
  29574. __HAL_RCC_PLL3_DISABLE();
  29575. 800cf92: 4b4f ldr r3, [pc, #316] @ (800d0d0 <RCCEx_PLL3_Config+0x15c>)
  29576. 800cf94: 681b ldr r3, [r3, #0]
  29577. 800cf96: 4a4e ldr r2, [pc, #312] @ (800d0d0 <RCCEx_PLL3_Config+0x15c>)
  29578. 800cf98: f023 5380 bic.w r3, r3, #268435456 @ 0x10000000
  29579. 800cf9c: 6013 str r3, [r2, #0]
  29580. /* Get Start Tick*/
  29581. tickstart = HAL_GetTick();
  29582. 800cf9e: f7f8 fc07 bl 80057b0 <HAL_GetTick>
  29583. 800cfa2: 60b8 str r0, [r7, #8]
  29584. /* Wait till PLL3 is ready */
  29585. while (__HAL_RCC_GET_FLAG(RCC_FLAG_PLL3RDY) != 0U)
  29586. 800cfa4: e008 b.n 800cfb8 <RCCEx_PLL3_Config+0x44>
  29587. {
  29588. if ((HAL_GetTick() - tickstart) > PLL3_TIMEOUT_VALUE)
  29589. 800cfa6: f7f8 fc03 bl 80057b0 <HAL_GetTick>
  29590. 800cfaa: 4602 mov r2, r0
  29591. 800cfac: 68bb ldr r3, [r7, #8]
  29592. 800cfae: 1ad3 subs r3, r2, r3
  29593. 800cfb0: 2b02 cmp r3, #2
  29594. 800cfb2: d901 bls.n 800cfb8 <RCCEx_PLL3_Config+0x44>
  29595. {
  29596. return HAL_TIMEOUT;
  29597. 800cfb4: 2303 movs r3, #3
  29598. 800cfb6: e086 b.n 800d0c6 <RCCEx_PLL3_Config+0x152>
  29599. while (__HAL_RCC_GET_FLAG(RCC_FLAG_PLL3RDY) != 0U)
  29600. 800cfb8: 4b45 ldr r3, [pc, #276] @ (800d0d0 <RCCEx_PLL3_Config+0x15c>)
  29601. 800cfba: 681b ldr r3, [r3, #0]
  29602. 800cfbc: f003 5300 and.w r3, r3, #536870912 @ 0x20000000
  29603. 800cfc0: 2b00 cmp r3, #0
  29604. 800cfc2: d1f0 bne.n 800cfa6 <RCCEx_PLL3_Config+0x32>
  29605. }
  29606. }
  29607. /* Configure the PLL3 multiplication and division factors. */
  29608. __HAL_RCC_PLL3_CONFIG(pll3->PLL3M,
  29609. 800cfc4: 4b42 ldr r3, [pc, #264] @ (800d0d0 <RCCEx_PLL3_Config+0x15c>)
  29610. 800cfc6: 6a9b ldr r3, [r3, #40] @ 0x28
  29611. 800cfc8: f023 727c bic.w r2, r3, #66060288 @ 0x3f00000
  29612. 800cfcc: 687b ldr r3, [r7, #4]
  29613. 800cfce: 681b ldr r3, [r3, #0]
  29614. 800cfd0: 051b lsls r3, r3, #20
  29615. 800cfd2: 493f ldr r1, [pc, #252] @ (800d0d0 <RCCEx_PLL3_Config+0x15c>)
  29616. 800cfd4: 4313 orrs r3, r2
  29617. 800cfd6: 628b str r3, [r1, #40] @ 0x28
  29618. 800cfd8: 687b ldr r3, [r7, #4]
  29619. 800cfda: 685b ldr r3, [r3, #4]
  29620. 800cfdc: 3b01 subs r3, #1
  29621. 800cfde: f3c3 0208 ubfx r2, r3, #0, #9
  29622. 800cfe2: 687b ldr r3, [r7, #4]
  29623. 800cfe4: 689b ldr r3, [r3, #8]
  29624. 800cfe6: 3b01 subs r3, #1
  29625. 800cfe8: 025b lsls r3, r3, #9
  29626. 800cfea: b29b uxth r3, r3
  29627. 800cfec: 431a orrs r2, r3
  29628. 800cfee: 687b ldr r3, [r7, #4]
  29629. 800cff0: 68db ldr r3, [r3, #12]
  29630. 800cff2: 3b01 subs r3, #1
  29631. 800cff4: 041b lsls r3, r3, #16
  29632. 800cff6: f403 03fe and.w r3, r3, #8323072 @ 0x7f0000
  29633. 800cffa: 431a orrs r2, r3
  29634. 800cffc: 687b ldr r3, [r7, #4]
  29635. 800cffe: 691b ldr r3, [r3, #16]
  29636. 800d000: 3b01 subs r3, #1
  29637. 800d002: 061b lsls r3, r3, #24
  29638. 800d004: f003 43fe and.w r3, r3, #2130706432 @ 0x7f000000
  29639. 800d008: 4931 ldr r1, [pc, #196] @ (800d0d0 <RCCEx_PLL3_Config+0x15c>)
  29640. 800d00a: 4313 orrs r3, r2
  29641. 800d00c: 640b str r3, [r1, #64] @ 0x40
  29642. pll3->PLL3P,
  29643. pll3->PLL3Q,
  29644. pll3->PLL3R);
  29645. /* Select PLL3 input reference frequency range: VCI */
  29646. __HAL_RCC_PLL3_VCIRANGE(pll3->PLL3RGE) ;
  29647. 800d00e: 4b30 ldr r3, [pc, #192] @ (800d0d0 <RCCEx_PLL3_Config+0x15c>)
  29648. 800d010: 6adb ldr r3, [r3, #44] @ 0x2c
  29649. 800d012: f423 6240 bic.w r2, r3, #3072 @ 0xc00
  29650. 800d016: 687b ldr r3, [r7, #4]
  29651. 800d018: 695b ldr r3, [r3, #20]
  29652. 800d01a: 492d ldr r1, [pc, #180] @ (800d0d0 <RCCEx_PLL3_Config+0x15c>)
  29653. 800d01c: 4313 orrs r3, r2
  29654. 800d01e: 62cb str r3, [r1, #44] @ 0x2c
  29655. /* Select PLL3 output frequency range : VCO */
  29656. __HAL_RCC_PLL3_VCORANGE(pll3->PLL3VCOSEL) ;
  29657. 800d020: 4b2b ldr r3, [pc, #172] @ (800d0d0 <RCCEx_PLL3_Config+0x15c>)
  29658. 800d022: 6adb ldr r3, [r3, #44] @ 0x2c
  29659. 800d024: f423 7200 bic.w r2, r3, #512 @ 0x200
  29660. 800d028: 687b ldr r3, [r7, #4]
  29661. 800d02a: 699b ldr r3, [r3, #24]
  29662. 800d02c: 4928 ldr r1, [pc, #160] @ (800d0d0 <RCCEx_PLL3_Config+0x15c>)
  29663. 800d02e: 4313 orrs r3, r2
  29664. 800d030: 62cb str r3, [r1, #44] @ 0x2c
  29665. /* Disable PLL3FRACN . */
  29666. __HAL_RCC_PLL3FRACN_DISABLE();
  29667. 800d032: 4b27 ldr r3, [pc, #156] @ (800d0d0 <RCCEx_PLL3_Config+0x15c>)
  29668. 800d034: 6adb ldr r3, [r3, #44] @ 0x2c
  29669. 800d036: 4a26 ldr r2, [pc, #152] @ (800d0d0 <RCCEx_PLL3_Config+0x15c>)
  29670. 800d038: f423 7380 bic.w r3, r3, #256 @ 0x100
  29671. 800d03c: 62d3 str r3, [r2, #44] @ 0x2c
  29672. /* Configures PLL3 clock Fractional Part Of The Multiplication Factor */
  29673. __HAL_RCC_PLL3FRACN_CONFIG(pll3->PLL3FRACN);
  29674. 800d03e: 4b24 ldr r3, [pc, #144] @ (800d0d0 <RCCEx_PLL3_Config+0x15c>)
  29675. 800d040: 6c5a ldr r2, [r3, #68] @ 0x44
  29676. 800d042: 4b24 ldr r3, [pc, #144] @ (800d0d4 <RCCEx_PLL3_Config+0x160>)
  29677. 800d044: 4013 ands r3, r2
  29678. 800d046: 687a ldr r2, [r7, #4]
  29679. 800d048: 69d2 ldr r2, [r2, #28]
  29680. 800d04a: 00d2 lsls r2, r2, #3
  29681. 800d04c: 4920 ldr r1, [pc, #128] @ (800d0d0 <RCCEx_PLL3_Config+0x15c>)
  29682. 800d04e: 4313 orrs r3, r2
  29683. 800d050: 644b str r3, [r1, #68] @ 0x44
  29684. /* Enable PLL3FRACN . */
  29685. __HAL_RCC_PLL3FRACN_ENABLE();
  29686. 800d052: 4b1f ldr r3, [pc, #124] @ (800d0d0 <RCCEx_PLL3_Config+0x15c>)
  29687. 800d054: 6adb ldr r3, [r3, #44] @ 0x2c
  29688. 800d056: 4a1e ldr r2, [pc, #120] @ (800d0d0 <RCCEx_PLL3_Config+0x15c>)
  29689. 800d058: f443 7380 orr.w r3, r3, #256 @ 0x100
  29690. 800d05c: 62d3 str r3, [r2, #44] @ 0x2c
  29691. /* Enable the PLL3 clock output */
  29692. if (Divider == DIVIDER_P_UPDATE)
  29693. 800d05e: 683b ldr r3, [r7, #0]
  29694. 800d060: 2b00 cmp r3, #0
  29695. 800d062: d106 bne.n 800d072 <RCCEx_PLL3_Config+0xfe>
  29696. {
  29697. __HAL_RCC_PLL3CLKOUT_ENABLE(RCC_PLL3_DIVP);
  29698. 800d064: 4b1a ldr r3, [pc, #104] @ (800d0d0 <RCCEx_PLL3_Config+0x15c>)
  29699. 800d066: 6adb ldr r3, [r3, #44] @ 0x2c
  29700. 800d068: 4a19 ldr r2, [pc, #100] @ (800d0d0 <RCCEx_PLL3_Config+0x15c>)
  29701. 800d06a: f443 0380 orr.w r3, r3, #4194304 @ 0x400000
  29702. 800d06e: 62d3 str r3, [r2, #44] @ 0x2c
  29703. 800d070: e00f b.n 800d092 <RCCEx_PLL3_Config+0x11e>
  29704. }
  29705. else if (Divider == DIVIDER_Q_UPDATE)
  29706. 800d072: 683b ldr r3, [r7, #0]
  29707. 800d074: 2b01 cmp r3, #1
  29708. 800d076: d106 bne.n 800d086 <RCCEx_PLL3_Config+0x112>
  29709. {
  29710. __HAL_RCC_PLL3CLKOUT_ENABLE(RCC_PLL3_DIVQ);
  29711. 800d078: 4b15 ldr r3, [pc, #84] @ (800d0d0 <RCCEx_PLL3_Config+0x15c>)
  29712. 800d07a: 6adb ldr r3, [r3, #44] @ 0x2c
  29713. 800d07c: 4a14 ldr r2, [pc, #80] @ (800d0d0 <RCCEx_PLL3_Config+0x15c>)
  29714. 800d07e: f443 0300 orr.w r3, r3, #8388608 @ 0x800000
  29715. 800d082: 62d3 str r3, [r2, #44] @ 0x2c
  29716. 800d084: e005 b.n 800d092 <RCCEx_PLL3_Config+0x11e>
  29717. }
  29718. else
  29719. {
  29720. __HAL_RCC_PLL3CLKOUT_ENABLE(RCC_PLL3_DIVR);
  29721. 800d086: 4b12 ldr r3, [pc, #72] @ (800d0d0 <RCCEx_PLL3_Config+0x15c>)
  29722. 800d088: 6adb ldr r3, [r3, #44] @ 0x2c
  29723. 800d08a: 4a11 ldr r2, [pc, #68] @ (800d0d0 <RCCEx_PLL3_Config+0x15c>)
  29724. 800d08c: f043 7380 orr.w r3, r3, #16777216 @ 0x1000000
  29725. 800d090: 62d3 str r3, [r2, #44] @ 0x2c
  29726. }
  29727. /* Enable PLL3. */
  29728. __HAL_RCC_PLL3_ENABLE();
  29729. 800d092: 4b0f ldr r3, [pc, #60] @ (800d0d0 <RCCEx_PLL3_Config+0x15c>)
  29730. 800d094: 681b ldr r3, [r3, #0]
  29731. 800d096: 4a0e ldr r2, [pc, #56] @ (800d0d0 <RCCEx_PLL3_Config+0x15c>)
  29732. 800d098: f043 5380 orr.w r3, r3, #268435456 @ 0x10000000
  29733. 800d09c: 6013 str r3, [r2, #0]
  29734. /* Get Start Tick*/
  29735. tickstart = HAL_GetTick();
  29736. 800d09e: f7f8 fb87 bl 80057b0 <HAL_GetTick>
  29737. 800d0a2: 60b8 str r0, [r7, #8]
  29738. /* Wait till PLL3 is ready */
  29739. while (__HAL_RCC_GET_FLAG(RCC_FLAG_PLL3RDY) == 0U)
  29740. 800d0a4: e008 b.n 800d0b8 <RCCEx_PLL3_Config+0x144>
  29741. {
  29742. if ((HAL_GetTick() - tickstart) > PLL3_TIMEOUT_VALUE)
  29743. 800d0a6: f7f8 fb83 bl 80057b0 <HAL_GetTick>
  29744. 800d0aa: 4602 mov r2, r0
  29745. 800d0ac: 68bb ldr r3, [r7, #8]
  29746. 800d0ae: 1ad3 subs r3, r2, r3
  29747. 800d0b0: 2b02 cmp r3, #2
  29748. 800d0b2: d901 bls.n 800d0b8 <RCCEx_PLL3_Config+0x144>
  29749. {
  29750. return HAL_TIMEOUT;
  29751. 800d0b4: 2303 movs r3, #3
  29752. 800d0b6: e006 b.n 800d0c6 <RCCEx_PLL3_Config+0x152>
  29753. while (__HAL_RCC_GET_FLAG(RCC_FLAG_PLL3RDY) == 0U)
  29754. 800d0b8: 4b05 ldr r3, [pc, #20] @ (800d0d0 <RCCEx_PLL3_Config+0x15c>)
  29755. 800d0ba: 681b ldr r3, [r3, #0]
  29756. 800d0bc: f003 5300 and.w r3, r3, #536870912 @ 0x20000000
  29757. 800d0c0: 2b00 cmp r3, #0
  29758. 800d0c2: d0f0 beq.n 800d0a6 <RCCEx_PLL3_Config+0x132>
  29759. }
  29760. }
  29761. return status;
  29762. 800d0c4: 7bfb ldrb r3, [r7, #15]
  29763. }
  29764. 800d0c6: 4618 mov r0, r3
  29765. 800d0c8: 3710 adds r7, #16
  29766. 800d0ca: 46bd mov sp, r7
  29767. 800d0cc: bd80 pop {r7, pc}
  29768. 800d0ce: bf00 nop
  29769. 800d0d0: 58024400 .word 0x58024400
  29770. 800d0d4: ffff0007 .word 0xffff0007
  29771. 0800d0d8 <HAL_RNG_Init>:
  29772. * @param hrng pointer to a RNG_HandleTypeDef structure that contains
  29773. * the configuration information for RNG.
  29774. * @retval HAL status
  29775. */
  29776. HAL_StatusTypeDef HAL_RNG_Init(RNG_HandleTypeDef *hrng)
  29777. {
  29778. 800d0d8: b580 push {r7, lr}
  29779. 800d0da: b084 sub sp, #16
  29780. 800d0dc: af00 add r7, sp, #0
  29781. 800d0de: 6078 str r0, [r7, #4]
  29782. uint32_t tickstart;
  29783. /* Check the RNG handle allocation */
  29784. if (hrng == NULL)
  29785. 800d0e0: 687b ldr r3, [r7, #4]
  29786. 800d0e2: 2b00 cmp r3, #0
  29787. 800d0e4: d101 bne.n 800d0ea <HAL_RNG_Init+0x12>
  29788. {
  29789. return HAL_ERROR;
  29790. 800d0e6: 2301 movs r3, #1
  29791. 800d0e8: e054 b.n 800d194 <HAL_RNG_Init+0xbc>
  29792. /* Init the low level hardware */
  29793. hrng->MspInitCallback(hrng);
  29794. }
  29795. #else
  29796. if (hrng->State == HAL_RNG_STATE_RESET)
  29797. 800d0ea: 687b ldr r3, [r7, #4]
  29798. 800d0ec: 7a5b ldrb r3, [r3, #9]
  29799. 800d0ee: b2db uxtb r3, r3
  29800. 800d0f0: 2b00 cmp r3, #0
  29801. 800d0f2: d105 bne.n 800d100 <HAL_RNG_Init+0x28>
  29802. {
  29803. /* Allocate lock resource and initialize it */
  29804. hrng->Lock = HAL_UNLOCKED;
  29805. 800d0f4: 687b ldr r3, [r7, #4]
  29806. 800d0f6: 2200 movs r2, #0
  29807. 800d0f8: 721a strb r2, [r3, #8]
  29808. /* Init the low level hardware */
  29809. HAL_RNG_MspInit(hrng);
  29810. 800d0fa: 6878 ldr r0, [r7, #4]
  29811. 800d0fc: f7f6 fcb8 bl 8003a70 <HAL_RNG_MspInit>
  29812. }
  29813. #endif /* USE_HAL_RNG_REGISTER_CALLBACKS */
  29814. /* Change RNG peripheral state */
  29815. hrng->State = HAL_RNG_STATE_BUSY;
  29816. 800d100: 687b ldr r3, [r7, #4]
  29817. 800d102: 2202 movs r2, #2
  29818. 800d104: 725a strb r2, [r3, #9]
  29819. }
  29820. }
  29821. }
  29822. #else
  29823. /* Clock Error Detection Configuration */
  29824. MODIFY_REG(hrng->Instance->CR, RNG_CR_CED, hrng->Init.ClockErrorDetection);
  29825. 800d106: 687b ldr r3, [r7, #4]
  29826. 800d108: 681b ldr r3, [r3, #0]
  29827. 800d10a: 681b ldr r3, [r3, #0]
  29828. 800d10c: f023 0120 bic.w r1, r3, #32
  29829. 800d110: 687b ldr r3, [r7, #4]
  29830. 800d112: 685a ldr r2, [r3, #4]
  29831. 800d114: 687b ldr r3, [r7, #4]
  29832. 800d116: 681b ldr r3, [r3, #0]
  29833. 800d118: 430a orrs r2, r1
  29834. 800d11a: 601a str r2, [r3, #0]
  29835. #endif /* RNG_CR_CONDRST */
  29836. /* Enable the RNG Peripheral */
  29837. __HAL_RNG_ENABLE(hrng);
  29838. 800d11c: 687b ldr r3, [r7, #4]
  29839. 800d11e: 681b ldr r3, [r3, #0]
  29840. 800d120: 681a ldr r2, [r3, #0]
  29841. 800d122: 687b ldr r3, [r7, #4]
  29842. 800d124: 681b ldr r3, [r3, #0]
  29843. 800d126: f042 0204 orr.w r2, r2, #4
  29844. 800d12a: 601a str r2, [r3, #0]
  29845. /* verify that no seed error */
  29846. if (__HAL_RNG_GET_IT(hrng, RNG_IT_SEI) != RESET)
  29847. 800d12c: 687b ldr r3, [r7, #4]
  29848. 800d12e: 681b ldr r3, [r3, #0]
  29849. 800d130: 685b ldr r3, [r3, #4]
  29850. 800d132: f003 0340 and.w r3, r3, #64 @ 0x40
  29851. 800d136: 2b40 cmp r3, #64 @ 0x40
  29852. 800d138: d104 bne.n 800d144 <HAL_RNG_Init+0x6c>
  29853. {
  29854. hrng->State = HAL_RNG_STATE_ERROR;
  29855. 800d13a: 687b ldr r3, [r7, #4]
  29856. 800d13c: 2204 movs r2, #4
  29857. 800d13e: 725a strb r2, [r3, #9]
  29858. return HAL_ERROR;
  29859. 800d140: 2301 movs r3, #1
  29860. 800d142: e027 b.n 800d194 <HAL_RNG_Init+0xbc>
  29861. }
  29862. /* Get tick */
  29863. tickstart = HAL_GetTick();
  29864. 800d144: f7f8 fb34 bl 80057b0 <HAL_GetTick>
  29865. 800d148: 60f8 str r0, [r7, #12]
  29866. /* Check if data register contains valid random data */
  29867. while (__HAL_RNG_GET_FLAG(hrng, RNG_FLAG_SECS) != RESET)
  29868. 800d14a: e015 b.n 800d178 <HAL_RNG_Init+0xa0>
  29869. {
  29870. if ((HAL_GetTick() - tickstart) > RNG_TIMEOUT_VALUE)
  29871. 800d14c: f7f8 fb30 bl 80057b0 <HAL_GetTick>
  29872. 800d150: 4602 mov r2, r0
  29873. 800d152: 68fb ldr r3, [r7, #12]
  29874. 800d154: 1ad3 subs r3, r2, r3
  29875. 800d156: 2b02 cmp r3, #2
  29876. 800d158: d90e bls.n 800d178 <HAL_RNG_Init+0xa0>
  29877. {
  29878. /* New check to avoid false timeout detection in case of preemption */
  29879. if (__HAL_RNG_GET_FLAG(hrng, RNG_FLAG_SECS) != RESET)
  29880. 800d15a: 687b ldr r3, [r7, #4]
  29881. 800d15c: 681b ldr r3, [r3, #0]
  29882. 800d15e: 685b ldr r3, [r3, #4]
  29883. 800d160: f003 0304 and.w r3, r3, #4
  29884. 800d164: 2b04 cmp r3, #4
  29885. 800d166: d107 bne.n 800d178 <HAL_RNG_Init+0xa0>
  29886. {
  29887. hrng->State = HAL_RNG_STATE_ERROR;
  29888. 800d168: 687b ldr r3, [r7, #4]
  29889. 800d16a: 2204 movs r2, #4
  29890. 800d16c: 725a strb r2, [r3, #9]
  29891. hrng->ErrorCode = HAL_RNG_ERROR_TIMEOUT;
  29892. 800d16e: 687b ldr r3, [r7, #4]
  29893. 800d170: 2202 movs r2, #2
  29894. 800d172: 60da str r2, [r3, #12]
  29895. return HAL_ERROR;
  29896. 800d174: 2301 movs r3, #1
  29897. 800d176: e00d b.n 800d194 <HAL_RNG_Init+0xbc>
  29898. while (__HAL_RNG_GET_FLAG(hrng, RNG_FLAG_SECS) != RESET)
  29899. 800d178: 687b ldr r3, [r7, #4]
  29900. 800d17a: 681b ldr r3, [r3, #0]
  29901. 800d17c: 685b ldr r3, [r3, #4]
  29902. 800d17e: f003 0304 and.w r3, r3, #4
  29903. 800d182: 2b04 cmp r3, #4
  29904. 800d184: d0e2 beq.n 800d14c <HAL_RNG_Init+0x74>
  29905. }
  29906. }
  29907. }
  29908. /* Initialize the RNG state */
  29909. hrng->State = HAL_RNG_STATE_READY;
  29910. 800d186: 687b ldr r3, [r7, #4]
  29911. 800d188: 2201 movs r2, #1
  29912. 800d18a: 725a strb r2, [r3, #9]
  29913. /* Initialise the error code */
  29914. hrng->ErrorCode = HAL_RNG_ERROR_NONE;
  29915. 800d18c: 687b ldr r3, [r7, #4]
  29916. 800d18e: 2200 movs r2, #0
  29917. 800d190: 60da str r2, [r3, #12]
  29918. /* Return function status */
  29919. return HAL_OK;
  29920. 800d192: 2300 movs r3, #0
  29921. }
  29922. 800d194: 4618 mov r0, r3
  29923. 800d196: 3710 adds r7, #16
  29924. 800d198: 46bd mov sp, r7
  29925. 800d19a: bd80 pop {r7, pc}
  29926. 0800d19c <HAL_RNG_GenerateRandomNumber>:
  29927. * @param random32bit pointer to generated random number variable if successful.
  29928. * @retval HAL status
  29929. */
  29930. HAL_StatusTypeDef HAL_RNG_GenerateRandomNumber(RNG_HandleTypeDef *hrng, uint32_t *random32bit)
  29931. {
  29932. 800d19c: b580 push {r7, lr}
  29933. 800d19e: b084 sub sp, #16
  29934. 800d1a0: af00 add r7, sp, #0
  29935. 800d1a2: 6078 str r0, [r7, #4]
  29936. 800d1a4: 6039 str r1, [r7, #0]
  29937. uint32_t tickstart;
  29938. HAL_StatusTypeDef status = HAL_OK;
  29939. 800d1a6: 2300 movs r3, #0
  29940. 800d1a8: 73fb strb r3, [r7, #15]
  29941. /* Process Locked */
  29942. __HAL_LOCK(hrng);
  29943. 800d1aa: 687b ldr r3, [r7, #4]
  29944. 800d1ac: 7a1b ldrb r3, [r3, #8]
  29945. 800d1ae: 2b01 cmp r3, #1
  29946. 800d1b0: d101 bne.n 800d1b6 <HAL_RNG_GenerateRandomNumber+0x1a>
  29947. 800d1b2: 2302 movs r3, #2
  29948. 800d1b4: e044 b.n 800d240 <HAL_RNG_GenerateRandomNumber+0xa4>
  29949. 800d1b6: 687b ldr r3, [r7, #4]
  29950. 800d1b8: 2201 movs r2, #1
  29951. 800d1ba: 721a strb r2, [r3, #8]
  29952. /* Check RNG peripheral state */
  29953. if (hrng->State == HAL_RNG_STATE_READY)
  29954. 800d1bc: 687b ldr r3, [r7, #4]
  29955. 800d1be: 7a5b ldrb r3, [r3, #9]
  29956. 800d1c0: b2db uxtb r3, r3
  29957. 800d1c2: 2b01 cmp r3, #1
  29958. 800d1c4: d133 bne.n 800d22e <HAL_RNG_GenerateRandomNumber+0x92>
  29959. {
  29960. /* Change RNG peripheral state */
  29961. hrng->State = HAL_RNG_STATE_BUSY;
  29962. 800d1c6: 687b ldr r3, [r7, #4]
  29963. 800d1c8: 2202 movs r2, #2
  29964. 800d1ca: 725a strb r2, [r3, #9]
  29965. }
  29966. }
  29967. #endif /* RNG_CR_CONDRST */
  29968. /* Get tick */
  29969. tickstart = HAL_GetTick();
  29970. 800d1cc: f7f8 faf0 bl 80057b0 <HAL_GetTick>
  29971. 800d1d0: 60b8 str r0, [r7, #8]
  29972. /* Check if data register contains valid random data */
  29973. while (__HAL_RNG_GET_FLAG(hrng, RNG_FLAG_DRDY) == RESET)
  29974. 800d1d2: e018 b.n 800d206 <HAL_RNG_GenerateRandomNumber+0x6a>
  29975. {
  29976. if ((HAL_GetTick() - tickstart) > RNG_TIMEOUT_VALUE)
  29977. 800d1d4: f7f8 faec bl 80057b0 <HAL_GetTick>
  29978. 800d1d8: 4602 mov r2, r0
  29979. 800d1da: 68bb ldr r3, [r7, #8]
  29980. 800d1dc: 1ad3 subs r3, r2, r3
  29981. 800d1de: 2b02 cmp r3, #2
  29982. 800d1e0: d911 bls.n 800d206 <HAL_RNG_GenerateRandomNumber+0x6a>
  29983. {
  29984. /* New check to avoid false timeout detection in case of preemption */
  29985. if (__HAL_RNG_GET_FLAG(hrng, RNG_FLAG_DRDY) == RESET)
  29986. 800d1e2: 687b ldr r3, [r7, #4]
  29987. 800d1e4: 681b ldr r3, [r3, #0]
  29988. 800d1e6: 685b ldr r3, [r3, #4]
  29989. 800d1e8: f003 0301 and.w r3, r3, #1
  29990. 800d1ec: 2b01 cmp r3, #1
  29991. 800d1ee: d00a beq.n 800d206 <HAL_RNG_GenerateRandomNumber+0x6a>
  29992. {
  29993. hrng->State = HAL_RNG_STATE_READY;
  29994. 800d1f0: 687b ldr r3, [r7, #4]
  29995. 800d1f2: 2201 movs r2, #1
  29996. 800d1f4: 725a strb r2, [r3, #9]
  29997. hrng->ErrorCode = HAL_RNG_ERROR_TIMEOUT;
  29998. 800d1f6: 687b ldr r3, [r7, #4]
  29999. 800d1f8: 2202 movs r2, #2
  30000. 800d1fa: 60da str r2, [r3, #12]
  30001. /* Process Unlocked */
  30002. __HAL_UNLOCK(hrng);
  30003. 800d1fc: 687b ldr r3, [r7, #4]
  30004. 800d1fe: 2200 movs r2, #0
  30005. 800d200: 721a strb r2, [r3, #8]
  30006. return HAL_ERROR;
  30007. 800d202: 2301 movs r3, #1
  30008. 800d204: e01c b.n 800d240 <HAL_RNG_GenerateRandomNumber+0xa4>
  30009. while (__HAL_RNG_GET_FLAG(hrng, RNG_FLAG_DRDY) == RESET)
  30010. 800d206: 687b ldr r3, [r7, #4]
  30011. 800d208: 681b ldr r3, [r3, #0]
  30012. 800d20a: 685b ldr r3, [r3, #4]
  30013. 800d20c: f003 0301 and.w r3, r3, #1
  30014. 800d210: 2b01 cmp r3, #1
  30015. 800d212: d1df bne.n 800d1d4 <HAL_RNG_GenerateRandomNumber+0x38>
  30016. }
  30017. }
  30018. }
  30019. /* Get a 32bit Random number */
  30020. hrng->RandomNumber = hrng->Instance->DR;
  30021. 800d214: 687b ldr r3, [r7, #4]
  30022. 800d216: 681b ldr r3, [r3, #0]
  30023. 800d218: 689a ldr r2, [r3, #8]
  30024. 800d21a: 687b ldr r3, [r7, #4]
  30025. 800d21c: 611a str r2, [r3, #16]
  30026. else /* No seed error */
  30027. {
  30028. *random32bit = hrng->RandomNumber;
  30029. }
  30030. #else
  30031. *random32bit = hrng->RandomNumber;
  30032. 800d21e: 687b ldr r3, [r7, #4]
  30033. 800d220: 691a ldr r2, [r3, #16]
  30034. 800d222: 683b ldr r3, [r7, #0]
  30035. 800d224: 601a str r2, [r3, #0]
  30036. #endif /* RNG_CR_CONDRST */
  30037. hrng->State = HAL_RNG_STATE_READY;
  30038. 800d226: 687b ldr r3, [r7, #4]
  30039. 800d228: 2201 movs r2, #1
  30040. 800d22a: 725a strb r2, [r3, #9]
  30041. 800d22c: e004 b.n 800d238 <HAL_RNG_GenerateRandomNumber+0x9c>
  30042. }
  30043. else
  30044. {
  30045. hrng->ErrorCode = HAL_RNG_ERROR_BUSY;
  30046. 800d22e: 687b ldr r3, [r7, #4]
  30047. 800d230: 2204 movs r2, #4
  30048. 800d232: 60da str r2, [r3, #12]
  30049. status = HAL_ERROR;
  30050. 800d234: 2301 movs r3, #1
  30051. 800d236: 73fb strb r3, [r7, #15]
  30052. }
  30053. /* Process Unlocked */
  30054. __HAL_UNLOCK(hrng);
  30055. 800d238: 687b ldr r3, [r7, #4]
  30056. 800d23a: 2200 movs r2, #0
  30057. 800d23c: 721a strb r2, [r3, #8]
  30058. return status;
  30059. 800d23e: 7bfb ldrb r3, [r7, #15]
  30060. }
  30061. 800d240: 4618 mov r0, r3
  30062. 800d242: 3710 adds r7, #16
  30063. 800d244: 46bd mov sp, r7
  30064. 800d246: bd80 pop {r7, pc}
  30065. 0800d248 <HAL_TIM_Base_Init>:
  30066. * Ex: call @ref HAL_TIM_Base_DeInit() before HAL_TIM_Base_Init()
  30067. * @param htim TIM Base handle
  30068. * @retval HAL status
  30069. */
  30070. HAL_StatusTypeDef HAL_TIM_Base_Init(TIM_HandleTypeDef *htim)
  30071. {
  30072. 800d248: b580 push {r7, lr}
  30073. 800d24a: b082 sub sp, #8
  30074. 800d24c: af00 add r7, sp, #0
  30075. 800d24e: 6078 str r0, [r7, #4]
  30076. /* Check the TIM handle allocation */
  30077. if (htim == NULL)
  30078. 800d250: 687b ldr r3, [r7, #4]
  30079. 800d252: 2b00 cmp r3, #0
  30080. 800d254: d101 bne.n 800d25a <HAL_TIM_Base_Init+0x12>
  30081. {
  30082. return HAL_ERROR;
  30083. 800d256: 2301 movs r3, #1
  30084. 800d258: e049 b.n 800d2ee <HAL_TIM_Base_Init+0xa6>
  30085. assert_param(IS_TIM_COUNTER_MODE(htim->Init.CounterMode));
  30086. assert_param(IS_TIM_CLOCKDIVISION_DIV(htim->Init.ClockDivision));
  30087. assert_param(IS_TIM_PERIOD(htim, htim->Init.Period));
  30088. assert_param(IS_TIM_AUTORELOAD_PRELOAD(htim->Init.AutoReloadPreload));
  30089. if (htim->State == HAL_TIM_STATE_RESET)
  30090. 800d25a: 687b ldr r3, [r7, #4]
  30091. 800d25c: f893 303d ldrb.w r3, [r3, #61] @ 0x3d
  30092. 800d260: b2db uxtb r3, r3
  30093. 800d262: 2b00 cmp r3, #0
  30094. 800d264: d106 bne.n 800d274 <HAL_TIM_Base_Init+0x2c>
  30095. {
  30096. /* Allocate lock resource and initialize it */
  30097. htim->Lock = HAL_UNLOCKED;
  30098. 800d266: 687b ldr r3, [r7, #4]
  30099. 800d268: 2200 movs r2, #0
  30100. 800d26a: f883 203c strb.w r2, [r3, #60] @ 0x3c
  30101. }
  30102. /* Init the low level hardware : GPIO, CLOCK, NVIC */
  30103. htim->Base_MspInitCallback(htim);
  30104. #else
  30105. /* Init the low level hardware : GPIO, CLOCK, NVIC */
  30106. HAL_TIM_Base_MspInit(htim);
  30107. 800d26e: 6878 ldr r0, [r7, #4]
  30108. 800d270: f000 f841 bl 800d2f6 <HAL_TIM_Base_MspInit>
  30109. #endif /* USE_HAL_TIM_REGISTER_CALLBACKS */
  30110. }
  30111. /* Set the TIM state */
  30112. htim->State = HAL_TIM_STATE_BUSY;
  30113. 800d274: 687b ldr r3, [r7, #4]
  30114. 800d276: 2202 movs r2, #2
  30115. 800d278: f883 203d strb.w r2, [r3, #61] @ 0x3d
  30116. /* Set the Time Base configuration */
  30117. TIM_Base_SetConfig(htim->Instance, &htim->Init);
  30118. 800d27c: 687b ldr r3, [r7, #4]
  30119. 800d27e: 681a ldr r2, [r3, #0]
  30120. 800d280: 687b ldr r3, [r7, #4]
  30121. 800d282: 3304 adds r3, #4
  30122. 800d284: 4619 mov r1, r3
  30123. 800d286: 4610 mov r0, r2
  30124. 800d288: f000 f9e8 bl 800d65c <TIM_Base_SetConfig>
  30125. /* Initialize the DMA burst operation state */
  30126. htim->DMABurstState = HAL_DMA_BURST_STATE_READY;
  30127. 800d28c: 687b ldr r3, [r7, #4]
  30128. 800d28e: 2201 movs r2, #1
  30129. 800d290: f883 2048 strb.w r2, [r3, #72] @ 0x48
  30130. /* Initialize the TIM channels state */
  30131. TIM_CHANNEL_STATE_SET_ALL(htim, HAL_TIM_CHANNEL_STATE_READY);
  30132. 800d294: 687b ldr r3, [r7, #4]
  30133. 800d296: 2201 movs r2, #1
  30134. 800d298: f883 203e strb.w r2, [r3, #62] @ 0x3e
  30135. 800d29c: 687b ldr r3, [r7, #4]
  30136. 800d29e: 2201 movs r2, #1
  30137. 800d2a0: f883 203f strb.w r2, [r3, #63] @ 0x3f
  30138. 800d2a4: 687b ldr r3, [r7, #4]
  30139. 800d2a6: 2201 movs r2, #1
  30140. 800d2a8: f883 2040 strb.w r2, [r3, #64] @ 0x40
  30141. 800d2ac: 687b ldr r3, [r7, #4]
  30142. 800d2ae: 2201 movs r2, #1
  30143. 800d2b0: f883 2041 strb.w r2, [r3, #65] @ 0x41
  30144. 800d2b4: 687b ldr r3, [r7, #4]
  30145. 800d2b6: 2201 movs r2, #1
  30146. 800d2b8: f883 2042 strb.w r2, [r3, #66] @ 0x42
  30147. 800d2bc: 687b ldr r3, [r7, #4]
  30148. 800d2be: 2201 movs r2, #1
  30149. 800d2c0: f883 2043 strb.w r2, [r3, #67] @ 0x43
  30150. TIM_CHANNEL_N_STATE_SET_ALL(htim, HAL_TIM_CHANNEL_STATE_READY);
  30151. 800d2c4: 687b ldr r3, [r7, #4]
  30152. 800d2c6: 2201 movs r2, #1
  30153. 800d2c8: f883 2044 strb.w r2, [r3, #68] @ 0x44
  30154. 800d2cc: 687b ldr r3, [r7, #4]
  30155. 800d2ce: 2201 movs r2, #1
  30156. 800d2d0: f883 2045 strb.w r2, [r3, #69] @ 0x45
  30157. 800d2d4: 687b ldr r3, [r7, #4]
  30158. 800d2d6: 2201 movs r2, #1
  30159. 800d2d8: f883 2046 strb.w r2, [r3, #70] @ 0x46
  30160. 800d2dc: 687b ldr r3, [r7, #4]
  30161. 800d2de: 2201 movs r2, #1
  30162. 800d2e0: f883 2047 strb.w r2, [r3, #71] @ 0x47
  30163. /* Initialize the TIM state*/
  30164. htim->State = HAL_TIM_STATE_READY;
  30165. 800d2e4: 687b ldr r3, [r7, #4]
  30166. 800d2e6: 2201 movs r2, #1
  30167. 800d2e8: f883 203d strb.w r2, [r3, #61] @ 0x3d
  30168. return HAL_OK;
  30169. 800d2ec: 2300 movs r3, #0
  30170. }
  30171. 800d2ee: 4618 mov r0, r3
  30172. 800d2f0: 3708 adds r7, #8
  30173. 800d2f2: 46bd mov sp, r7
  30174. 800d2f4: bd80 pop {r7, pc}
  30175. 0800d2f6 <HAL_TIM_Base_MspInit>:
  30176. * @brief Initializes the TIM Base MSP.
  30177. * @param htim TIM Base handle
  30178. * @retval None
  30179. */
  30180. __weak void HAL_TIM_Base_MspInit(TIM_HandleTypeDef *htim)
  30181. {
  30182. 800d2f6: b480 push {r7}
  30183. 800d2f8: b083 sub sp, #12
  30184. 800d2fa: af00 add r7, sp, #0
  30185. 800d2fc: 6078 str r0, [r7, #4]
  30186. UNUSED(htim);
  30187. /* NOTE : This function should not be modified, when the callback is needed,
  30188. the HAL_TIM_Base_MspInit could be implemented in the user file
  30189. */
  30190. }
  30191. 800d2fe: bf00 nop
  30192. 800d300: 370c adds r7, #12
  30193. 800d302: 46bd mov sp, r7
  30194. 800d304: f85d 7b04 ldr.w r7, [sp], #4
  30195. 800d308: 4770 bx lr
  30196. ...
  30197. 0800d30c <HAL_TIM_Base_Start_IT>:
  30198. * @brief Starts the TIM Base generation in interrupt mode.
  30199. * @param htim TIM Base handle
  30200. * @retval HAL status
  30201. */
  30202. HAL_StatusTypeDef HAL_TIM_Base_Start_IT(TIM_HandleTypeDef *htim)
  30203. {
  30204. 800d30c: b480 push {r7}
  30205. 800d30e: b085 sub sp, #20
  30206. 800d310: af00 add r7, sp, #0
  30207. 800d312: 6078 str r0, [r7, #4]
  30208. /* Check the parameters */
  30209. assert_param(IS_TIM_INSTANCE(htim->Instance));
  30210. /* Check the TIM state */
  30211. if (htim->State != HAL_TIM_STATE_READY)
  30212. 800d314: 687b ldr r3, [r7, #4]
  30213. 800d316: f893 303d ldrb.w r3, [r3, #61] @ 0x3d
  30214. 800d31a: b2db uxtb r3, r3
  30215. 800d31c: 2b01 cmp r3, #1
  30216. 800d31e: d001 beq.n 800d324 <HAL_TIM_Base_Start_IT+0x18>
  30217. {
  30218. return HAL_ERROR;
  30219. 800d320: 2301 movs r3, #1
  30220. 800d322: e054 b.n 800d3ce <HAL_TIM_Base_Start_IT+0xc2>
  30221. }
  30222. /* Set the TIM state */
  30223. htim->State = HAL_TIM_STATE_BUSY;
  30224. 800d324: 687b ldr r3, [r7, #4]
  30225. 800d326: 2202 movs r2, #2
  30226. 800d328: f883 203d strb.w r2, [r3, #61] @ 0x3d
  30227. /* Enable the TIM Update interrupt */
  30228. __HAL_TIM_ENABLE_IT(htim, TIM_IT_UPDATE);
  30229. 800d32c: 687b ldr r3, [r7, #4]
  30230. 800d32e: 681b ldr r3, [r3, #0]
  30231. 800d330: 68da ldr r2, [r3, #12]
  30232. 800d332: 687b ldr r3, [r7, #4]
  30233. 800d334: 681b ldr r3, [r3, #0]
  30234. 800d336: f042 0201 orr.w r2, r2, #1
  30235. 800d33a: 60da str r2, [r3, #12]
  30236. /* Enable the Peripheral, except in trigger mode where enable is automatically done with trigger */
  30237. if (IS_TIM_SLAVE_INSTANCE(htim->Instance))
  30238. 800d33c: 687b ldr r3, [r7, #4]
  30239. 800d33e: 681b ldr r3, [r3, #0]
  30240. 800d340: 4a26 ldr r2, [pc, #152] @ (800d3dc <HAL_TIM_Base_Start_IT+0xd0>)
  30241. 800d342: 4293 cmp r3, r2
  30242. 800d344: d022 beq.n 800d38c <HAL_TIM_Base_Start_IT+0x80>
  30243. 800d346: 687b ldr r3, [r7, #4]
  30244. 800d348: 681b ldr r3, [r3, #0]
  30245. 800d34a: f1b3 4f80 cmp.w r3, #1073741824 @ 0x40000000
  30246. 800d34e: d01d beq.n 800d38c <HAL_TIM_Base_Start_IT+0x80>
  30247. 800d350: 687b ldr r3, [r7, #4]
  30248. 800d352: 681b ldr r3, [r3, #0]
  30249. 800d354: 4a22 ldr r2, [pc, #136] @ (800d3e0 <HAL_TIM_Base_Start_IT+0xd4>)
  30250. 800d356: 4293 cmp r3, r2
  30251. 800d358: d018 beq.n 800d38c <HAL_TIM_Base_Start_IT+0x80>
  30252. 800d35a: 687b ldr r3, [r7, #4]
  30253. 800d35c: 681b ldr r3, [r3, #0]
  30254. 800d35e: 4a21 ldr r2, [pc, #132] @ (800d3e4 <HAL_TIM_Base_Start_IT+0xd8>)
  30255. 800d360: 4293 cmp r3, r2
  30256. 800d362: d013 beq.n 800d38c <HAL_TIM_Base_Start_IT+0x80>
  30257. 800d364: 687b ldr r3, [r7, #4]
  30258. 800d366: 681b ldr r3, [r3, #0]
  30259. 800d368: 4a1f ldr r2, [pc, #124] @ (800d3e8 <HAL_TIM_Base_Start_IT+0xdc>)
  30260. 800d36a: 4293 cmp r3, r2
  30261. 800d36c: d00e beq.n 800d38c <HAL_TIM_Base_Start_IT+0x80>
  30262. 800d36e: 687b ldr r3, [r7, #4]
  30263. 800d370: 681b ldr r3, [r3, #0]
  30264. 800d372: 4a1e ldr r2, [pc, #120] @ (800d3ec <HAL_TIM_Base_Start_IT+0xe0>)
  30265. 800d374: 4293 cmp r3, r2
  30266. 800d376: d009 beq.n 800d38c <HAL_TIM_Base_Start_IT+0x80>
  30267. 800d378: 687b ldr r3, [r7, #4]
  30268. 800d37a: 681b ldr r3, [r3, #0]
  30269. 800d37c: 4a1c ldr r2, [pc, #112] @ (800d3f0 <HAL_TIM_Base_Start_IT+0xe4>)
  30270. 800d37e: 4293 cmp r3, r2
  30271. 800d380: d004 beq.n 800d38c <HAL_TIM_Base_Start_IT+0x80>
  30272. 800d382: 687b ldr r3, [r7, #4]
  30273. 800d384: 681b ldr r3, [r3, #0]
  30274. 800d386: 4a1b ldr r2, [pc, #108] @ (800d3f4 <HAL_TIM_Base_Start_IT+0xe8>)
  30275. 800d388: 4293 cmp r3, r2
  30276. 800d38a: d115 bne.n 800d3b8 <HAL_TIM_Base_Start_IT+0xac>
  30277. {
  30278. tmpsmcr = htim->Instance->SMCR & TIM_SMCR_SMS;
  30279. 800d38c: 687b ldr r3, [r7, #4]
  30280. 800d38e: 681b ldr r3, [r3, #0]
  30281. 800d390: 689a ldr r2, [r3, #8]
  30282. 800d392: 4b19 ldr r3, [pc, #100] @ (800d3f8 <HAL_TIM_Base_Start_IT+0xec>)
  30283. 800d394: 4013 ands r3, r2
  30284. 800d396: 60fb str r3, [r7, #12]
  30285. if (!IS_TIM_SLAVEMODE_TRIGGER_ENABLED(tmpsmcr))
  30286. 800d398: 68fb ldr r3, [r7, #12]
  30287. 800d39a: 2b06 cmp r3, #6
  30288. 800d39c: d015 beq.n 800d3ca <HAL_TIM_Base_Start_IT+0xbe>
  30289. 800d39e: 68fb ldr r3, [r7, #12]
  30290. 800d3a0: f5b3 3f80 cmp.w r3, #65536 @ 0x10000
  30291. 800d3a4: d011 beq.n 800d3ca <HAL_TIM_Base_Start_IT+0xbe>
  30292. {
  30293. __HAL_TIM_ENABLE(htim);
  30294. 800d3a6: 687b ldr r3, [r7, #4]
  30295. 800d3a8: 681b ldr r3, [r3, #0]
  30296. 800d3aa: 681a ldr r2, [r3, #0]
  30297. 800d3ac: 687b ldr r3, [r7, #4]
  30298. 800d3ae: 681b ldr r3, [r3, #0]
  30299. 800d3b0: f042 0201 orr.w r2, r2, #1
  30300. 800d3b4: 601a str r2, [r3, #0]
  30301. if (!IS_TIM_SLAVEMODE_TRIGGER_ENABLED(tmpsmcr))
  30302. 800d3b6: e008 b.n 800d3ca <HAL_TIM_Base_Start_IT+0xbe>
  30303. }
  30304. }
  30305. else
  30306. {
  30307. __HAL_TIM_ENABLE(htim);
  30308. 800d3b8: 687b ldr r3, [r7, #4]
  30309. 800d3ba: 681b ldr r3, [r3, #0]
  30310. 800d3bc: 681a ldr r2, [r3, #0]
  30311. 800d3be: 687b ldr r3, [r7, #4]
  30312. 800d3c0: 681b ldr r3, [r3, #0]
  30313. 800d3c2: f042 0201 orr.w r2, r2, #1
  30314. 800d3c6: 601a str r2, [r3, #0]
  30315. 800d3c8: e000 b.n 800d3cc <HAL_TIM_Base_Start_IT+0xc0>
  30316. if (!IS_TIM_SLAVEMODE_TRIGGER_ENABLED(tmpsmcr))
  30317. 800d3ca: bf00 nop
  30318. }
  30319. /* Return function status */
  30320. return HAL_OK;
  30321. 800d3cc: 2300 movs r3, #0
  30322. }
  30323. 800d3ce: 4618 mov r0, r3
  30324. 800d3d0: 3714 adds r7, #20
  30325. 800d3d2: 46bd mov sp, r7
  30326. 800d3d4: f85d 7b04 ldr.w r7, [sp], #4
  30327. 800d3d8: 4770 bx lr
  30328. 800d3da: bf00 nop
  30329. 800d3dc: 40010000 .word 0x40010000
  30330. 800d3e0: 40000400 .word 0x40000400
  30331. 800d3e4: 40000800 .word 0x40000800
  30332. 800d3e8: 40000c00 .word 0x40000c00
  30333. 800d3ec: 40010400 .word 0x40010400
  30334. 800d3f0: 40001800 .word 0x40001800
  30335. 800d3f4: 40014000 .word 0x40014000
  30336. 800d3f8: 00010007 .word 0x00010007
  30337. 0800d3fc <HAL_TIM_IRQHandler>:
  30338. * @brief This function handles TIM interrupts requests.
  30339. * @param htim TIM handle
  30340. * @retval None
  30341. */
  30342. void HAL_TIM_IRQHandler(TIM_HandleTypeDef *htim)
  30343. {
  30344. 800d3fc: b580 push {r7, lr}
  30345. 800d3fe: b084 sub sp, #16
  30346. 800d400: af00 add r7, sp, #0
  30347. 800d402: 6078 str r0, [r7, #4]
  30348. uint32_t itsource = htim->Instance->DIER;
  30349. 800d404: 687b ldr r3, [r7, #4]
  30350. 800d406: 681b ldr r3, [r3, #0]
  30351. 800d408: 68db ldr r3, [r3, #12]
  30352. 800d40a: 60fb str r3, [r7, #12]
  30353. uint32_t itflag = htim->Instance->SR;
  30354. 800d40c: 687b ldr r3, [r7, #4]
  30355. 800d40e: 681b ldr r3, [r3, #0]
  30356. 800d410: 691b ldr r3, [r3, #16]
  30357. 800d412: 60bb str r3, [r7, #8]
  30358. /* Capture compare 1 event */
  30359. if ((itflag & (TIM_FLAG_CC1)) == (TIM_FLAG_CC1))
  30360. 800d414: 68bb ldr r3, [r7, #8]
  30361. 800d416: f003 0302 and.w r3, r3, #2
  30362. 800d41a: 2b00 cmp r3, #0
  30363. 800d41c: d020 beq.n 800d460 <HAL_TIM_IRQHandler+0x64>
  30364. {
  30365. if ((itsource & (TIM_IT_CC1)) == (TIM_IT_CC1))
  30366. 800d41e: 68fb ldr r3, [r7, #12]
  30367. 800d420: f003 0302 and.w r3, r3, #2
  30368. 800d424: 2b00 cmp r3, #0
  30369. 800d426: d01b beq.n 800d460 <HAL_TIM_IRQHandler+0x64>
  30370. {
  30371. {
  30372. __HAL_TIM_CLEAR_FLAG(htim, TIM_FLAG_CC1);
  30373. 800d428: 687b ldr r3, [r7, #4]
  30374. 800d42a: 681b ldr r3, [r3, #0]
  30375. 800d42c: f06f 0202 mvn.w r2, #2
  30376. 800d430: 611a str r2, [r3, #16]
  30377. htim->Channel = HAL_TIM_ACTIVE_CHANNEL_1;
  30378. 800d432: 687b ldr r3, [r7, #4]
  30379. 800d434: 2201 movs r2, #1
  30380. 800d436: 771a strb r2, [r3, #28]
  30381. /* Input capture event */
  30382. if ((htim->Instance->CCMR1 & TIM_CCMR1_CC1S) != 0x00U)
  30383. 800d438: 687b ldr r3, [r7, #4]
  30384. 800d43a: 681b ldr r3, [r3, #0]
  30385. 800d43c: 699b ldr r3, [r3, #24]
  30386. 800d43e: f003 0303 and.w r3, r3, #3
  30387. 800d442: 2b00 cmp r3, #0
  30388. 800d444: d003 beq.n 800d44e <HAL_TIM_IRQHandler+0x52>
  30389. {
  30390. #if (USE_HAL_TIM_REGISTER_CALLBACKS == 1)
  30391. htim->IC_CaptureCallback(htim);
  30392. #else
  30393. HAL_TIM_IC_CaptureCallback(htim);
  30394. 800d446: 6878 ldr r0, [r7, #4]
  30395. 800d448: f000 f8e9 bl 800d61e <HAL_TIM_IC_CaptureCallback>
  30396. 800d44c: e005 b.n 800d45a <HAL_TIM_IRQHandler+0x5e>
  30397. {
  30398. #if (USE_HAL_TIM_REGISTER_CALLBACKS == 1)
  30399. htim->OC_DelayElapsedCallback(htim);
  30400. htim->PWM_PulseFinishedCallback(htim);
  30401. #else
  30402. HAL_TIM_OC_DelayElapsedCallback(htim);
  30403. 800d44e: 6878 ldr r0, [r7, #4]
  30404. 800d450: f000 f8db bl 800d60a <HAL_TIM_OC_DelayElapsedCallback>
  30405. HAL_TIM_PWM_PulseFinishedCallback(htim);
  30406. 800d454: 6878 ldr r0, [r7, #4]
  30407. 800d456: f000 f8ec bl 800d632 <HAL_TIM_PWM_PulseFinishedCallback>
  30408. #endif /* USE_HAL_TIM_REGISTER_CALLBACKS */
  30409. }
  30410. htim->Channel = HAL_TIM_ACTIVE_CHANNEL_CLEARED;
  30411. 800d45a: 687b ldr r3, [r7, #4]
  30412. 800d45c: 2200 movs r2, #0
  30413. 800d45e: 771a strb r2, [r3, #28]
  30414. }
  30415. }
  30416. }
  30417. /* Capture compare 2 event */
  30418. if ((itflag & (TIM_FLAG_CC2)) == (TIM_FLAG_CC2))
  30419. 800d460: 68bb ldr r3, [r7, #8]
  30420. 800d462: f003 0304 and.w r3, r3, #4
  30421. 800d466: 2b00 cmp r3, #0
  30422. 800d468: d020 beq.n 800d4ac <HAL_TIM_IRQHandler+0xb0>
  30423. {
  30424. if ((itsource & (TIM_IT_CC2)) == (TIM_IT_CC2))
  30425. 800d46a: 68fb ldr r3, [r7, #12]
  30426. 800d46c: f003 0304 and.w r3, r3, #4
  30427. 800d470: 2b00 cmp r3, #0
  30428. 800d472: d01b beq.n 800d4ac <HAL_TIM_IRQHandler+0xb0>
  30429. {
  30430. __HAL_TIM_CLEAR_FLAG(htim, TIM_FLAG_CC2);
  30431. 800d474: 687b ldr r3, [r7, #4]
  30432. 800d476: 681b ldr r3, [r3, #0]
  30433. 800d478: f06f 0204 mvn.w r2, #4
  30434. 800d47c: 611a str r2, [r3, #16]
  30435. htim->Channel = HAL_TIM_ACTIVE_CHANNEL_2;
  30436. 800d47e: 687b ldr r3, [r7, #4]
  30437. 800d480: 2202 movs r2, #2
  30438. 800d482: 771a strb r2, [r3, #28]
  30439. /* Input capture event */
  30440. if ((htim->Instance->CCMR1 & TIM_CCMR1_CC2S) != 0x00U)
  30441. 800d484: 687b ldr r3, [r7, #4]
  30442. 800d486: 681b ldr r3, [r3, #0]
  30443. 800d488: 699b ldr r3, [r3, #24]
  30444. 800d48a: f403 7340 and.w r3, r3, #768 @ 0x300
  30445. 800d48e: 2b00 cmp r3, #0
  30446. 800d490: d003 beq.n 800d49a <HAL_TIM_IRQHandler+0x9e>
  30447. {
  30448. #if (USE_HAL_TIM_REGISTER_CALLBACKS == 1)
  30449. htim->IC_CaptureCallback(htim);
  30450. #else
  30451. HAL_TIM_IC_CaptureCallback(htim);
  30452. 800d492: 6878 ldr r0, [r7, #4]
  30453. 800d494: f000 f8c3 bl 800d61e <HAL_TIM_IC_CaptureCallback>
  30454. 800d498: e005 b.n 800d4a6 <HAL_TIM_IRQHandler+0xaa>
  30455. {
  30456. #if (USE_HAL_TIM_REGISTER_CALLBACKS == 1)
  30457. htim->OC_DelayElapsedCallback(htim);
  30458. htim->PWM_PulseFinishedCallback(htim);
  30459. #else
  30460. HAL_TIM_OC_DelayElapsedCallback(htim);
  30461. 800d49a: 6878 ldr r0, [r7, #4]
  30462. 800d49c: f000 f8b5 bl 800d60a <HAL_TIM_OC_DelayElapsedCallback>
  30463. HAL_TIM_PWM_PulseFinishedCallback(htim);
  30464. 800d4a0: 6878 ldr r0, [r7, #4]
  30465. 800d4a2: f000 f8c6 bl 800d632 <HAL_TIM_PWM_PulseFinishedCallback>
  30466. #endif /* USE_HAL_TIM_REGISTER_CALLBACKS */
  30467. }
  30468. htim->Channel = HAL_TIM_ACTIVE_CHANNEL_CLEARED;
  30469. 800d4a6: 687b ldr r3, [r7, #4]
  30470. 800d4a8: 2200 movs r2, #0
  30471. 800d4aa: 771a strb r2, [r3, #28]
  30472. }
  30473. }
  30474. /* Capture compare 3 event */
  30475. if ((itflag & (TIM_FLAG_CC3)) == (TIM_FLAG_CC3))
  30476. 800d4ac: 68bb ldr r3, [r7, #8]
  30477. 800d4ae: f003 0308 and.w r3, r3, #8
  30478. 800d4b2: 2b00 cmp r3, #0
  30479. 800d4b4: d020 beq.n 800d4f8 <HAL_TIM_IRQHandler+0xfc>
  30480. {
  30481. if ((itsource & (TIM_IT_CC3)) == (TIM_IT_CC3))
  30482. 800d4b6: 68fb ldr r3, [r7, #12]
  30483. 800d4b8: f003 0308 and.w r3, r3, #8
  30484. 800d4bc: 2b00 cmp r3, #0
  30485. 800d4be: d01b beq.n 800d4f8 <HAL_TIM_IRQHandler+0xfc>
  30486. {
  30487. __HAL_TIM_CLEAR_FLAG(htim, TIM_FLAG_CC3);
  30488. 800d4c0: 687b ldr r3, [r7, #4]
  30489. 800d4c2: 681b ldr r3, [r3, #0]
  30490. 800d4c4: f06f 0208 mvn.w r2, #8
  30491. 800d4c8: 611a str r2, [r3, #16]
  30492. htim->Channel = HAL_TIM_ACTIVE_CHANNEL_3;
  30493. 800d4ca: 687b ldr r3, [r7, #4]
  30494. 800d4cc: 2204 movs r2, #4
  30495. 800d4ce: 771a strb r2, [r3, #28]
  30496. /* Input capture event */
  30497. if ((htim->Instance->CCMR2 & TIM_CCMR2_CC3S) != 0x00U)
  30498. 800d4d0: 687b ldr r3, [r7, #4]
  30499. 800d4d2: 681b ldr r3, [r3, #0]
  30500. 800d4d4: 69db ldr r3, [r3, #28]
  30501. 800d4d6: f003 0303 and.w r3, r3, #3
  30502. 800d4da: 2b00 cmp r3, #0
  30503. 800d4dc: d003 beq.n 800d4e6 <HAL_TIM_IRQHandler+0xea>
  30504. {
  30505. #if (USE_HAL_TIM_REGISTER_CALLBACKS == 1)
  30506. htim->IC_CaptureCallback(htim);
  30507. #else
  30508. HAL_TIM_IC_CaptureCallback(htim);
  30509. 800d4de: 6878 ldr r0, [r7, #4]
  30510. 800d4e0: f000 f89d bl 800d61e <HAL_TIM_IC_CaptureCallback>
  30511. 800d4e4: e005 b.n 800d4f2 <HAL_TIM_IRQHandler+0xf6>
  30512. {
  30513. #if (USE_HAL_TIM_REGISTER_CALLBACKS == 1)
  30514. htim->OC_DelayElapsedCallback(htim);
  30515. htim->PWM_PulseFinishedCallback(htim);
  30516. #else
  30517. HAL_TIM_OC_DelayElapsedCallback(htim);
  30518. 800d4e6: 6878 ldr r0, [r7, #4]
  30519. 800d4e8: f000 f88f bl 800d60a <HAL_TIM_OC_DelayElapsedCallback>
  30520. HAL_TIM_PWM_PulseFinishedCallback(htim);
  30521. 800d4ec: 6878 ldr r0, [r7, #4]
  30522. 800d4ee: f000 f8a0 bl 800d632 <HAL_TIM_PWM_PulseFinishedCallback>
  30523. #endif /* USE_HAL_TIM_REGISTER_CALLBACKS */
  30524. }
  30525. htim->Channel = HAL_TIM_ACTIVE_CHANNEL_CLEARED;
  30526. 800d4f2: 687b ldr r3, [r7, #4]
  30527. 800d4f4: 2200 movs r2, #0
  30528. 800d4f6: 771a strb r2, [r3, #28]
  30529. }
  30530. }
  30531. /* Capture compare 4 event */
  30532. if ((itflag & (TIM_FLAG_CC4)) == (TIM_FLAG_CC4))
  30533. 800d4f8: 68bb ldr r3, [r7, #8]
  30534. 800d4fa: f003 0310 and.w r3, r3, #16
  30535. 800d4fe: 2b00 cmp r3, #0
  30536. 800d500: d020 beq.n 800d544 <HAL_TIM_IRQHandler+0x148>
  30537. {
  30538. if ((itsource & (TIM_IT_CC4)) == (TIM_IT_CC4))
  30539. 800d502: 68fb ldr r3, [r7, #12]
  30540. 800d504: f003 0310 and.w r3, r3, #16
  30541. 800d508: 2b00 cmp r3, #0
  30542. 800d50a: d01b beq.n 800d544 <HAL_TIM_IRQHandler+0x148>
  30543. {
  30544. __HAL_TIM_CLEAR_FLAG(htim, TIM_FLAG_CC4);
  30545. 800d50c: 687b ldr r3, [r7, #4]
  30546. 800d50e: 681b ldr r3, [r3, #0]
  30547. 800d510: f06f 0210 mvn.w r2, #16
  30548. 800d514: 611a str r2, [r3, #16]
  30549. htim->Channel = HAL_TIM_ACTIVE_CHANNEL_4;
  30550. 800d516: 687b ldr r3, [r7, #4]
  30551. 800d518: 2208 movs r2, #8
  30552. 800d51a: 771a strb r2, [r3, #28]
  30553. /* Input capture event */
  30554. if ((htim->Instance->CCMR2 & TIM_CCMR2_CC4S) != 0x00U)
  30555. 800d51c: 687b ldr r3, [r7, #4]
  30556. 800d51e: 681b ldr r3, [r3, #0]
  30557. 800d520: 69db ldr r3, [r3, #28]
  30558. 800d522: f403 7340 and.w r3, r3, #768 @ 0x300
  30559. 800d526: 2b00 cmp r3, #0
  30560. 800d528: d003 beq.n 800d532 <HAL_TIM_IRQHandler+0x136>
  30561. {
  30562. #if (USE_HAL_TIM_REGISTER_CALLBACKS == 1)
  30563. htim->IC_CaptureCallback(htim);
  30564. #else
  30565. HAL_TIM_IC_CaptureCallback(htim);
  30566. 800d52a: 6878 ldr r0, [r7, #4]
  30567. 800d52c: f000 f877 bl 800d61e <HAL_TIM_IC_CaptureCallback>
  30568. 800d530: e005 b.n 800d53e <HAL_TIM_IRQHandler+0x142>
  30569. {
  30570. #if (USE_HAL_TIM_REGISTER_CALLBACKS == 1)
  30571. htim->OC_DelayElapsedCallback(htim);
  30572. htim->PWM_PulseFinishedCallback(htim);
  30573. #else
  30574. HAL_TIM_OC_DelayElapsedCallback(htim);
  30575. 800d532: 6878 ldr r0, [r7, #4]
  30576. 800d534: f000 f869 bl 800d60a <HAL_TIM_OC_DelayElapsedCallback>
  30577. HAL_TIM_PWM_PulseFinishedCallback(htim);
  30578. 800d538: 6878 ldr r0, [r7, #4]
  30579. 800d53a: f000 f87a bl 800d632 <HAL_TIM_PWM_PulseFinishedCallback>
  30580. #endif /* USE_HAL_TIM_REGISTER_CALLBACKS */
  30581. }
  30582. htim->Channel = HAL_TIM_ACTIVE_CHANNEL_CLEARED;
  30583. 800d53e: 687b ldr r3, [r7, #4]
  30584. 800d540: 2200 movs r2, #0
  30585. 800d542: 771a strb r2, [r3, #28]
  30586. }
  30587. }
  30588. /* TIM Update event */
  30589. if ((itflag & (TIM_FLAG_UPDATE)) == (TIM_FLAG_UPDATE))
  30590. 800d544: 68bb ldr r3, [r7, #8]
  30591. 800d546: f003 0301 and.w r3, r3, #1
  30592. 800d54a: 2b00 cmp r3, #0
  30593. 800d54c: d00c beq.n 800d568 <HAL_TIM_IRQHandler+0x16c>
  30594. {
  30595. if ((itsource & (TIM_IT_UPDATE)) == (TIM_IT_UPDATE))
  30596. 800d54e: 68fb ldr r3, [r7, #12]
  30597. 800d550: f003 0301 and.w r3, r3, #1
  30598. 800d554: 2b00 cmp r3, #0
  30599. 800d556: d007 beq.n 800d568 <HAL_TIM_IRQHandler+0x16c>
  30600. {
  30601. __HAL_TIM_CLEAR_FLAG(htim, TIM_FLAG_UPDATE);
  30602. 800d558: 687b ldr r3, [r7, #4]
  30603. 800d55a: 681b ldr r3, [r3, #0]
  30604. 800d55c: f06f 0201 mvn.w r2, #1
  30605. 800d560: 611a str r2, [r3, #16]
  30606. #if (USE_HAL_TIM_REGISTER_CALLBACKS == 1)
  30607. htim->PeriodElapsedCallback(htim);
  30608. #else
  30609. HAL_TIM_PeriodElapsedCallback(htim);
  30610. 800d562: 6878 ldr r0, [r7, #4]
  30611. 800d564: f7f5 f890 bl 8002688 <HAL_TIM_PeriodElapsedCallback>
  30612. #endif /* USE_HAL_TIM_REGISTER_CALLBACKS */
  30613. }
  30614. }
  30615. /* TIM Break input event */
  30616. if (((itflag & (TIM_FLAG_BREAK)) == (TIM_FLAG_BREAK)) || \
  30617. 800d568: 68bb ldr r3, [r7, #8]
  30618. 800d56a: f003 0380 and.w r3, r3, #128 @ 0x80
  30619. 800d56e: 2b00 cmp r3, #0
  30620. 800d570: d104 bne.n 800d57c <HAL_TIM_IRQHandler+0x180>
  30621. ((itflag & (TIM_FLAG_SYSTEM_BREAK)) == (TIM_FLAG_SYSTEM_BREAK)))
  30622. 800d572: 68bb ldr r3, [r7, #8]
  30623. 800d574: f403 5300 and.w r3, r3, #8192 @ 0x2000
  30624. if (((itflag & (TIM_FLAG_BREAK)) == (TIM_FLAG_BREAK)) || \
  30625. 800d578: 2b00 cmp r3, #0
  30626. 800d57a: d00c beq.n 800d596 <HAL_TIM_IRQHandler+0x19a>
  30627. {
  30628. if ((itsource & (TIM_IT_BREAK)) == (TIM_IT_BREAK))
  30629. 800d57c: 68fb ldr r3, [r7, #12]
  30630. 800d57e: f003 0380 and.w r3, r3, #128 @ 0x80
  30631. 800d582: 2b00 cmp r3, #0
  30632. 800d584: d007 beq.n 800d596 <HAL_TIM_IRQHandler+0x19a>
  30633. {
  30634. __HAL_TIM_CLEAR_FLAG(htim, TIM_FLAG_BREAK | TIM_FLAG_SYSTEM_BREAK);
  30635. 800d586: 687b ldr r3, [r7, #4]
  30636. 800d588: 681b ldr r3, [r3, #0]
  30637. 800d58a: f46f 5202 mvn.w r2, #8320 @ 0x2080
  30638. 800d58e: 611a str r2, [r3, #16]
  30639. #if (USE_HAL_TIM_REGISTER_CALLBACKS == 1)
  30640. htim->BreakCallback(htim);
  30641. #else
  30642. HAL_TIMEx_BreakCallback(htim);
  30643. 800d590: 6878 ldr r0, [r7, #4]
  30644. 800d592: f000 f913 bl 800d7bc <HAL_TIMEx_BreakCallback>
  30645. #endif /* USE_HAL_TIM_REGISTER_CALLBACKS */
  30646. }
  30647. }
  30648. /* TIM Break2 input event */
  30649. if ((itflag & (TIM_FLAG_BREAK2)) == (TIM_FLAG_BREAK2))
  30650. 800d596: 68bb ldr r3, [r7, #8]
  30651. 800d598: f403 7380 and.w r3, r3, #256 @ 0x100
  30652. 800d59c: 2b00 cmp r3, #0
  30653. 800d59e: d00c beq.n 800d5ba <HAL_TIM_IRQHandler+0x1be>
  30654. {
  30655. if ((itsource & (TIM_IT_BREAK)) == (TIM_IT_BREAK))
  30656. 800d5a0: 68fb ldr r3, [r7, #12]
  30657. 800d5a2: f003 0380 and.w r3, r3, #128 @ 0x80
  30658. 800d5a6: 2b00 cmp r3, #0
  30659. 800d5a8: d007 beq.n 800d5ba <HAL_TIM_IRQHandler+0x1be>
  30660. {
  30661. __HAL_TIM_CLEAR_FLAG(htim, TIM_FLAG_BREAK2);
  30662. 800d5aa: 687b ldr r3, [r7, #4]
  30663. 800d5ac: 681b ldr r3, [r3, #0]
  30664. 800d5ae: f46f 7280 mvn.w r2, #256 @ 0x100
  30665. 800d5b2: 611a str r2, [r3, #16]
  30666. #if (USE_HAL_TIM_REGISTER_CALLBACKS == 1)
  30667. htim->Break2Callback(htim);
  30668. #else
  30669. HAL_TIMEx_Break2Callback(htim);
  30670. 800d5b4: 6878 ldr r0, [r7, #4]
  30671. 800d5b6: f000 f90b bl 800d7d0 <HAL_TIMEx_Break2Callback>
  30672. #endif /* USE_HAL_TIM_REGISTER_CALLBACKS */
  30673. }
  30674. }
  30675. /* TIM Trigger detection event */
  30676. if ((itflag & (TIM_FLAG_TRIGGER)) == (TIM_FLAG_TRIGGER))
  30677. 800d5ba: 68bb ldr r3, [r7, #8]
  30678. 800d5bc: f003 0340 and.w r3, r3, #64 @ 0x40
  30679. 800d5c0: 2b00 cmp r3, #0
  30680. 800d5c2: d00c beq.n 800d5de <HAL_TIM_IRQHandler+0x1e2>
  30681. {
  30682. if ((itsource & (TIM_IT_TRIGGER)) == (TIM_IT_TRIGGER))
  30683. 800d5c4: 68fb ldr r3, [r7, #12]
  30684. 800d5c6: f003 0340 and.w r3, r3, #64 @ 0x40
  30685. 800d5ca: 2b00 cmp r3, #0
  30686. 800d5cc: d007 beq.n 800d5de <HAL_TIM_IRQHandler+0x1e2>
  30687. {
  30688. __HAL_TIM_CLEAR_FLAG(htim, TIM_FLAG_TRIGGER);
  30689. 800d5ce: 687b ldr r3, [r7, #4]
  30690. 800d5d0: 681b ldr r3, [r3, #0]
  30691. 800d5d2: f06f 0240 mvn.w r2, #64 @ 0x40
  30692. 800d5d6: 611a str r2, [r3, #16]
  30693. #if (USE_HAL_TIM_REGISTER_CALLBACKS == 1)
  30694. htim->TriggerCallback(htim);
  30695. #else
  30696. HAL_TIM_TriggerCallback(htim);
  30697. 800d5d8: 6878 ldr r0, [r7, #4]
  30698. 800d5da: f000 f834 bl 800d646 <HAL_TIM_TriggerCallback>
  30699. #endif /* USE_HAL_TIM_REGISTER_CALLBACKS */
  30700. }
  30701. }
  30702. /* TIM commutation event */
  30703. if ((itflag & (TIM_FLAG_COM)) == (TIM_FLAG_COM))
  30704. 800d5de: 68bb ldr r3, [r7, #8]
  30705. 800d5e0: f003 0320 and.w r3, r3, #32
  30706. 800d5e4: 2b00 cmp r3, #0
  30707. 800d5e6: d00c beq.n 800d602 <HAL_TIM_IRQHandler+0x206>
  30708. {
  30709. if ((itsource & (TIM_IT_COM)) == (TIM_IT_COM))
  30710. 800d5e8: 68fb ldr r3, [r7, #12]
  30711. 800d5ea: f003 0320 and.w r3, r3, #32
  30712. 800d5ee: 2b00 cmp r3, #0
  30713. 800d5f0: d007 beq.n 800d602 <HAL_TIM_IRQHandler+0x206>
  30714. {
  30715. __HAL_TIM_CLEAR_FLAG(htim, TIM_FLAG_COM);
  30716. 800d5f2: 687b ldr r3, [r7, #4]
  30717. 800d5f4: 681b ldr r3, [r3, #0]
  30718. 800d5f6: f06f 0220 mvn.w r2, #32
  30719. 800d5fa: 611a str r2, [r3, #16]
  30720. #if (USE_HAL_TIM_REGISTER_CALLBACKS == 1)
  30721. htim->CommutationCallback(htim);
  30722. #else
  30723. HAL_TIMEx_CommutCallback(htim);
  30724. 800d5fc: 6878 ldr r0, [r7, #4]
  30725. 800d5fe: f000 f8d3 bl 800d7a8 <HAL_TIMEx_CommutCallback>
  30726. #endif /* USE_HAL_TIM_REGISTER_CALLBACKS */
  30727. }
  30728. }
  30729. }
  30730. 800d602: bf00 nop
  30731. 800d604: 3710 adds r7, #16
  30732. 800d606: 46bd mov sp, r7
  30733. 800d608: bd80 pop {r7, pc}
  30734. 0800d60a <HAL_TIM_OC_DelayElapsedCallback>:
  30735. * @brief Output Compare callback in non-blocking mode
  30736. * @param htim TIM OC handle
  30737. * @retval None
  30738. */
  30739. __weak void HAL_TIM_OC_DelayElapsedCallback(TIM_HandleTypeDef *htim)
  30740. {
  30741. 800d60a: b480 push {r7}
  30742. 800d60c: b083 sub sp, #12
  30743. 800d60e: af00 add r7, sp, #0
  30744. 800d610: 6078 str r0, [r7, #4]
  30745. UNUSED(htim);
  30746. /* NOTE : This function should not be modified, when the callback is needed,
  30747. the HAL_TIM_OC_DelayElapsedCallback could be implemented in the user file
  30748. */
  30749. }
  30750. 800d612: bf00 nop
  30751. 800d614: 370c adds r7, #12
  30752. 800d616: 46bd mov sp, r7
  30753. 800d618: f85d 7b04 ldr.w r7, [sp], #4
  30754. 800d61c: 4770 bx lr
  30755. 0800d61e <HAL_TIM_IC_CaptureCallback>:
  30756. * @brief Input Capture callback in non-blocking mode
  30757. * @param htim TIM IC handle
  30758. * @retval None
  30759. */
  30760. __weak void HAL_TIM_IC_CaptureCallback(TIM_HandleTypeDef *htim)
  30761. {
  30762. 800d61e: b480 push {r7}
  30763. 800d620: b083 sub sp, #12
  30764. 800d622: af00 add r7, sp, #0
  30765. 800d624: 6078 str r0, [r7, #4]
  30766. UNUSED(htim);
  30767. /* NOTE : This function should not be modified, when the callback is needed,
  30768. the HAL_TIM_IC_CaptureCallback could be implemented in the user file
  30769. */
  30770. }
  30771. 800d626: bf00 nop
  30772. 800d628: 370c adds r7, #12
  30773. 800d62a: 46bd mov sp, r7
  30774. 800d62c: f85d 7b04 ldr.w r7, [sp], #4
  30775. 800d630: 4770 bx lr
  30776. 0800d632 <HAL_TIM_PWM_PulseFinishedCallback>:
  30777. * @brief PWM Pulse finished callback in non-blocking mode
  30778. * @param htim TIM handle
  30779. * @retval None
  30780. */
  30781. __weak void HAL_TIM_PWM_PulseFinishedCallback(TIM_HandleTypeDef *htim)
  30782. {
  30783. 800d632: b480 push {r7}
  30784. 800d634: b083 sub sp, #12
  30785. 800d636: af00 add r7, sp, #0
  30786. 800d638: 6078 str r0, [r7, #4]
  30787. UNUSED(htim);
  30788. /* NOTE : This function should not be modified, when the callback is needed,
  30789. the HAL_TIM_PWM_PulseFinishedCallback could be implemented in the user file
  30790. */
  30791. }
  30792. 800d63a: bf00 nop
  30793. 800d63c: 370c adds r7, #12
  30794. 800d63e: 46bd mov sp, r7
  30795. 800d640: f85d 7b04 ldr.w r7, [sp], #4
  30796. 800d644: 4770 bx lr
  30797. 0800d646 <HAL_TIM_TriggerCallback>:
  30798. * @brief Hall Trigger detection callback in non-blocking mode
  30799. * @param htim TIM handle
  30800. * @retval None
  30801. */
  30802. __weak void HAL_TIM_TriggerCallback(TIM_HandleTypeDef *htim)
  30803. {
  30804. 800d646: b480 push {r7}
  30805. 800d648: b083 sub sp, #12
  30806. 800d64a: af00 add r7, sp, #0
  30807. 800d64c: 6078 str r0, [r7, #4]
  30808. UNUSED(htim);
  30809. /* NOTE : This function should not be modified, when the callback is needed,
  30810. the HAL_TIM_TriggerCallback could be implemented in the user file
  30811. */
  30812. }
  30813. 800d64e: bf00 nop
  30814. 800d650: 370c adds r7, #12
  30815. 800d652: 46bd mov sp, r7
  30816. 800d654: f85d 7b04 ldr.w r7, [sp], #4
  30817. 800d658: 4770 bx lr
  30818. ...
  30819. 0800d65c <TIM_Base_SetConfig>:
  30820. * @param TIMx TIM peripheral
  30821. * @param Structure TIM Base configuration structure
  30822. * @retval None
  30823. */
  30824. void TIM_Base_SetConfig(TIM_TypeDef *TIMx, const TIM_Base_InitTypeDef *Structure)
  30825. {
  30826. 800d65c: b480 push {r7}
  30827. 800d65e: b085 sub sp, #20
  30828. 800d660: af00 add r7, sp, #0
  30829. 800d662: 6078 str r0, [r7, #4]
  30830. 800d664: 6039 str r1, [r7, #0]
  30831. uint32_t tmpcr1;
  30832. tmpcr1 = TIMx->CR1;
  30833. 800d666: 687b ldr r3, [r7, #4]
  30834. 800d668: 681b ldr r3, [r3, #0]
  30835. 800d66a: 60fb str r3, [r7, #12]
  30836. /* Set TIM Time Base Unit parameters ---------------------------------------*/
  30837. if (IS_TIM_COUNTER_MODE_SELECT_INSTANCE(TIMx))
  30838. 800d66c: 687b ldr r3, [r7, #4]
  30839. 800d66e: 4a46 ldr r2, [pc, #280] @ (800d788 <TIM_Base_SetConfig+0x12c>)
  30840. 800d670: 4293 cmp r3, r2
  30841. 800d672: d013 beq.n 800d69c <TIM_Base_SetConfig+0x40>
  30842. 800d674: 687b ldr r3, [r7, #4]
  30843. 800d676: f1b3 4f80 cmp.w r3, #1073741824 @ 0x40000000
  30844. 800d67a: d00f beq.n 800d69c <TIM_Base_SetConfig+0x40>
  30845. 800d67c: 687b ldr r3, [r7, #4]
  30846. 800d67e: 4a43 ldr r2, [pc, #268] @ (800d78c <TIM_Base_SetConfig+0x130>)
  30847. 800d680: 4293 cmp r3, r2
  30848. 800d682: d00b beq.n 800d69c <TIM_Base_SetConfig+0x40>
  30849. 800d684: 687b ldr r3, [r7, #4]
  30850. 800d686: 4a42 ldr r2, [pc, #264] @ (800d790 <TIM_Base_SetConfig+0x134>)
  30851. 800d688: 4293 cmp r3, r2
  30852. 800d68a: d007 beq.n 800d69c <TIM_Base_SetConfig+0x40>
  30853. 800d68c: 687b ldr r3, [r7, #4]
  30854. 800d68e: 4a41 ldr r2, [pc, #260] @ (800d794 <TIM_Base_SetConfig+0x138>)
  30855. 800d690: 4293 cmp r3, r2
  30856. 800d692: d003 beq.n 800d69c <TIM_Base_SetConfig+0x40>
  30857. 800d694: 687b ldr r3, [r7, #4]
  30858. 800d696: 4a40 ldr r2, [pc, #256] @ (800d798 <TIM_Base_SetConfig+0x13c>)
  30859. 800d698: 4293 cmp r3, r2
  30860. 800d69a: d108 bne.n 800d6ae <TIM_Base_SetConfig+0x52>
  30861. {
  30862. /* Select the Counter Mode */
  30863. tmpcr1 &= ~(TIM_CR1_DIR | TIM_CR1_CMS);
  30864. 800d69c: 68fb ldr r3, [r7, #12]
  30865. 800d69e: f023 0370 bic.w r3, r3, #112 @ 0x70
  30866. 800d6a2: 60fb str r3, [r7, #12]
  30867. tmpcr1 |= Structure->CounterMode;
  30868. 800d6a4: 683b ldr r3, [r7, #0]
  30869. 800d6a6: 685b ldr r3, [r3, #4]
  30870. 800d6a8: 68fa ldr r2, [r7, #12]
  30871. 800d6aa: 4313 orrs r3, r2
  30872. 800d6ac: 60fb str r3, [r7, #12]
  30873. }
  30874. if (IS_TIM_CLOCK_DIVISION_INSTANCE(TIMx))
  30875. 800d6ae: 687b ldr r3, [r7, #4]
  30876. 800d6b0: 4a35 ldr r2, [pc, #212] @ (800d788 <TIM_Base_SetConfig+0x12c>)
  30877. 800d6b2: 4293 cmp r3, r2
  30878. 800d6b4: d01f beq.n 800d6f6 <TIM_Base_SetConfig+0x9a>
  30879. 800d6b6: 687b ldr r3, [r7, #4]
  30880. 800d6b8: f1b3 4f80 cmp.w r3, #1073741824 @ 0x40000000
  30881. 800d6bc: d01b beq.n 800d6f6 <TIM_Base_SetConfig+0x9a>
  30882. 800d6be: 687b ldr r3, [r7, #4]
  30883. 800d6c0: 4a32 ldr r2, [pc, #200] @ (800d78c <TIM_Base_SetConfig+0x130>)
  30884. 800d6c2: 4293 cmp r3, r2
  30885. 800d6c4: d017 beq.n 800d6f6 <TIM_Base_SetConfig+0x9a>
  30886. 800d6c6: 687b ldr r3, [r7, #4]
  30887. 800d6c8: 4a31 ldr r2, [pc, #196] @ (800d790 <TIM_Base_SetConfig+0x134>)
  30888. 800d6ca: 4293 cmp r3, r2
  30889. 800d6cc: d013 beq.n 800d6f6 <TIM_Base_SetConfig+0x9a>
  30890. 800d6ce: 687b ldr r3, [r7, #4]
  30891. 800d6d0: 4a30 ldr r2, [pc, #192] @ (800d794 <TIM_Base_SetConfig+0x138>)
  30892. 800d6d2: 4293 cmp r3, r2
  30893. 800d6d4: d00f beq.n 800d6f6 <TIM_Base_SetConfig+0x9a>
  30894. 800d6d6: 687b ldr r3, [r7, #4]
  30895. 800d6d8: 4a2f ldr r2, [pc, #188] @ (800d798 <TIM_Base_SetConfig+0x13c>)
  30896. 800d6da: 4293 cmp r3, r2
  30897. 800d6dc: d00b beq.n 800d6f6 <TIM_Base_SetConfig+0x9a>
  30898. 800d6de: 687b ldr r3, [r7, #4]
  30899. 800d6e0: 4a2e ldr r2, [pc, #184] @ (800d79c <TIM_Base_SetConfig+0x140>)
  30900. 800d6e2: 4293 cmp r3, r2
  30901. 800d6e4: d007 beq.n 800d6f6 <TIM_Base_SetConfig+0x9a>
  30902. 800d6e6: 687b ldr r3, [r7, #4]
  30903. 800d6e8: 4a2d ldr r2, [pc, #180] @ (800d7a0 <TIM_Base_SetConfig+0x144>)
  30904. 800d6ea: 4293 cmp r3, r2
  30905. 800d6ec: d003 beq.n 800d6f6 <TIM_Base_SetConfig+0x9a>
  30906. 800d6ee: 687b ldr r3, [r7, #4]
  30907. 800d6f0: 4a2c ldr r2, [pc, #176] @ (800d7a4 <TIM_Base_SetConfig+0x148>)
  30908. 800d6f2: 4293 cmp r3, r2
  30909. 800d6f4: d108 bne.n 800d708 <TIM_Base_SetConfig+0xac>
  30910. {
  30911. /* Set the clock division */
  30912. tmpcr1 &= ~TIM_CR1_CKD;
  30913. 800d6f6: 68fb ldr r3, [r7, #12]
  30914. 800d6f8: f423 7340 bic.w r3, r3, #768 @ 0x300
  30915. 800d6fc: 60fb str r3, [r7, #12]
  30916. tmpcr1 |= (uint32_t)Structure->ClockDivision;
  30917. 800d6fe: 683b ldr r3, [r7, #0]
  30918. 800d700: 68db ldr r3, [r3, #12]
  30919. 800d702: 68fa ldr r2, [r7, #12]
  30920. 800d704: 4313 orrs r3, r2
  30921. 800d706: 60fb str r3, [r7, #12]
  30922. }
  30923. /* Set the auto-reload preload */
  30924. MODIFY_REG(tmpcr1, TIM_CR1_ARPE, Structure->AutoReloadPreload);
  30925. 800d708: 68fb ldr r3, [r7, #12]
  30926. 800d70a: f023 0280 bic.w r2, r3, #128 @ 0x80
  30927. 800d70e: 683b ldr r3, [r7, #0]
  30928. 800d710: 695b ldr r3, [r3, #20]
  30929. 800d712: 4313 orrs r3, r2
  30930. 800d714: 60fb str r3, [r7, #12]
  30931. TIMx->CR1 = tmpcr1;
  30932. 800d716: 687b ldr r3, [r7, #4]
  30933. 800d718: 68fa ldr r2, [r7, #12]
  30934. 800d71a: 601a str r2, [r3, #0]
  30935. /* Set the Autoreload value */
  30936. TIMx->ARR = (uint32_t)Structure->Period ;
  30937. 800d71c: 683b ldr r3, [r7, #0]
  30938. 800d71e: 689a ldr r2, [r3, #8]
  30939. 800d720: 687b ldr r3, [r7, #4]
  30940. 800d722: 62da str r2, [r3, #44] @ 0x2c
  30941. /* Set the Prescaler value */
  30942. TIMx->PSC = Structure->Prescaler;
  30943. 800d724: 683b ldr r3, [r7, #0]
  30944. 800d726: 681a ldr r2, [r3, #0]
  30945. 800d728: 687b ldr r3, [r7, #4]
  30946. 800d72a: 629a str r2, [r3, #40] @ 0x28
  30947. if (IS_TIM_REPETITION_COUNTER_INSTANCE(TIMx))
  30948. 800d72c: 687b ldr r3, [r7, #4]
  30949. 800d72e: 4a16 ldr r2, [pc, #88] @ (800d788 <TIM_Base_SetConfig+0x12c>)
  30950. 800d730: 4293 cmp r3, r2
  30951. 800d732: d00f beq.n 800d754 <TIM_Base_SetConfig+0xf8>
  30952. 800d734: 687b ldr r3, [r7, #4]
  30953. 800d736: 4a18 ldr r2, [pc, #96] @ (800d798 <TIM_Base_SetConfig+0x13c>)
  30954. 800d738: 4293 cmp r3, r2
  30955. 800d73a: d00b beq.n 800d754 <TIM_Base_SetConfig+0xf8>
  30956. 800d73c: 687b ldr r3, [r7, #4]
  30957. 800d73e: 4a17 ldr r2, [pc, #92] @ (800d79c <TIM_Base_SetConfig+0x140>)
  30958. 800d740: 4293 cmp r3, r2
  30959. 800d742: d007 beq.n 800d754 <TIM_Base_SetConfig+0xf8>
  30960. 800d744: 687b ldr r3, [r7, #4]
  30961. 800d746: 4a16 ldr r2, [pc, #88] @ (800d7a0 <TIM_Base_SetConfig+0x144>)
  30962. 800d748: 4293 cmp r3, r2
  30963. 800d74a: d003 beq.n 800d754 <TIM_Base_SetConfig+0xf8>
  30964. 800d74c: 687b ldr r3, [r7, #4]
  30965. 800d74e: 4a15 ldr r2, [pc, #84] @ (800d7a4 <TIM_Base_SetConfig+0x148>)
  30966. 800d750: 4293 cmp r3, r2
  30967. 800d752: d103 bne.n 800d75c <TIM_Base_SetConfig+0x100>
  30968. {
  30969. /* Set the Repetition Counter value */
  30970. TIMx->RCR = Structure->RepetitionCounter;
  30971. 800d754: 683b ldr r3, [r7, #0]
  30972. 800d756: 691a ldr r2, [r3, #16]
  30973. 800d758: 687b ldr r3, [r7, #4]
  30974. 800d75a: 631a str r2, [r3, #48] @ 0x30
  30975. }
  30976. /* Generate an update event to reload the Prescaler
  30977. and the repetition counter (only for advanced timer) value immediately */
  30978. TIMx->EGR = TIM_EGR_UG;
  30979. 800d75c: 687b ldr r3, [r7, #4]
  30980. 800d75e: 2201 movs r2, #1
  30981. 800d760: 615a str r2, [r3, #20]
  30982. /* Check if the update flag is set after the Update Generation, if so clear the UIF flag */
  30983. if (HAL_IS_BIT_SET(TIMx->SR, TIM_FLAG_UPDATE))
  30984. 800d762: 687b ldr r3, [r7, #4]
  30985. 800d764: 691b ldr r3, [r3, #16]
  30986. 800d766: f003 0301 and.w r3, r3, #1
  30987. 800d76a: 2b01 cmp r3, #1
  30988. 800d76c: d105 bne.n 800d77a <TIM_Base_SetConfig+0x11e>
  30989. {
  30990. /* Clear the update flag */
  30991. CLEAR_BIT(TIMx->SR, TIM_FLAG_UPDATE);
  30992. 800d76e: 687b ldr r3, [r7, #4]
  30993. 800d770: 691b ldr r3, [r3, #16]
  30994. 800d772: f023 0201 bic.w r2, r3, #1
  30995. 800d776: 687b ldr r3, [r7, #4]
  30996. 800d778: 611a str r2, [r3, #16]
  30997. }
  30998. }
  30999. 800d77a: bf00 nop
  31000. 800d77c: 3714 adds r7, #20
  31001. 800d77e: 46bd mov sp, r7
  31002. 800d780: f85d 7b04 ldr.w r7, [sp], #4
  31003. 800d784: 4770 bx lr
  31004. 800d786: bf00 nop
  31005. 800d788: 40010000 .word 0x40010000
  31006. 800d78c: 40000400 .word 0x40000400
  31007. 800d790: 40000800 .word 0x40000800
  31008. 800d794: 40000c00 .word 0x40000c00
  31009. 800d798: 40010400 .word 0x40010400
  31010. 800d79c: 40014000 .word 0x40014000
  31011. 800d7a0: 40014400 .word 0x40014400
  31012. 800d7a4: 40014800 .word 0x40014800
  31013. 0800d7a8 <HAL_TIMEx_CommutCallback>:
  31014. * @brief Commutation callback in non-blocking mode
  31015. * @param htim TIM handle
  31016. * @retval None
  31017. */
  31018. __weak void HAL_TIMEx_CommutCallback(TIM_HandleTypeDef *htim)
  31019. {
  31020. 800d7a8: b480 push {r7}
  31021. 800d7aa: b083 sub sp, #12
  31022. 800d7ac: af00 add r7, sp, #0
  31023. 800d7ae: 6078 str r0, [r7, #4]
  31024. UNUSED(htim);
  31025. /* NOTE : This function should not be modified, when the callback is needed,
  31026. the HAL_TIMEx_CommutCallback could be implemented in the user file
  31027. */
  31028. }
  31029. 800d7b0: bf00 nop
  31030. 800d7b2: 370c adds r7, #12
  31031. 800d7b4: 46bd mov sp, r7
  31032. 800d7b6: f85d 7b04 ldr.w r7, [sp], #4
  31033. 800d7ba: 4770 bx lr
  31034. 0800d7bc <HAL_TIMEx_BreakCallback>:
  31035. * @brief Break detection callback in non-blocking mode
  31036. * @param htim TIM handle
  31037. * @retval None
  31038. */
  31039. __weak void HAL_TIMEx_BreakCallback(TIM_HandleTypeDef *htim)
  31040. {
  31041. 800d7bc: b480 push {r7}
  31042. 800d7be: b083 sub sp, #12
  31043. 800d7c0: af00 add r7, sp, #0
  31044. 800d7c2: 6078 str r0, [r7, #4]
  31045. UNUSED(htim);
  31046. /* NOTE : This function should not be modified, when the callback is needed,
  31047. the HAL_TIMEx_BreakCallback could be implemented in the user file
  31048. */
  31049. }
  31050. 800d7c4: bf00 nop
  31051. 800d7c6: 370c adds r7, #12
  31052. 800d7c8: 46bd mov sp, r7
  31053. 800d7ca: f85d 7b04 ldr.w r7, [sp], #4
  31054. 800d7ce: 4770 bx lr
  31055. 0800d7d0 <HAL_TIMEx_Break2Callback>:
  31056. * @brief Break2 detection callback in non blocking mode
  31057. * @param htim: TIM handle
  31058. * @retval None
  31059. */
  31060. __weak void HAL_TIMEx_Break2Callback(TIM_HandleTypeDef *htim)
  31061. {
  31062. 800d7d0: b480 push {r7}
  31063. 800d7d2: b083 sub sp, #12
  31064. 800d7d4: af00 add r7, sp, #0
  31065. 800d7d6: 6078 str r0, [r7, #4]
  31066. UNUSED(htim);
  31067. /* NOTE : This function Should not be modified, when the callback is needed,
  31068. the HAL_TIMEx_Break2Callback could be implemented in the user file
  31069. */
  31070. }
  31071. 800d7d8: bf00 nop
  31072. 800d7da: 370c adds r7, #12
  31073. 800d7dc: 46bd mov sp, r7
  31074. 800d7de: f85d 7b04 ldr.w r7, [sp], #4
  31075. 800d7e2: 4770 bx lr
  31076. 0800d7e4 <HAL_UART_Init>:
  31077. * parameters in the UART_InitTypeDef and initialize the associated handle.
  31078. * @param huart UART handle.
  31079. * @retval HAL status
  31080. */
  31081. HAL_StatusTypeDef HAL_UART_Init(UART_HandleTypeDef *huart)
  31082. {
  31083. 800d7e4: b580 push {r7, lr}
  31084. 800d7e6: b082 sub sp, #8
  31085. 800d7e8: af00 add r7, sp, #0
  31086. 800d7ea: 6078 str r0, [r7, #4]
  31087. /* Check the UART handle allocation */
  31088. if (huart == NULL)
  31089. 800d7ec: 687b ldr r3, [r7, #4]
  31090. 800d7ee: 2b00 cmp r3, #0
  31091. 800d7f0: d101 bne.n 800d7f6 <HAL_UART_Init+0x12>
  31092. {
  31093. return HAL_ERROR;
  31094. 800d7f2: 2301 movs r3, #1
  31095. 800d7f4: e042 b.n 800d87c <HAL_UART_Init+0x98>
  31096. {
  31097. /* Check the parameters */
  31098. assert_param((IS_UART_INSTANCE(huart->Instance)) || (IS_LPUART_INSTANCE(huart->Instance)));
  31099. }
  31100. if (huart->gState == HAL_UART_STATE_RESET)
  31101. 800d7f6: 687b ldr r3, [r7, #4]
  31102. 800d7f8: f8d3 3088 ldr.w r3, [r3, #136] @ 0x88
  31103. 800d7fc: 2b00 cmp r3, #0
  31104. 800d7fe: d106 bne.n 800d80e <HAL_UART_Init+0x2a>
  31105. {
  31106. /* Allocate lock resource and initialize it */
  31107. huart->Lock = HAL_UNLOCKED;
  31108. 800d800: 687b ldr r3, [r7, #4]
  31109. 800d802: 2200 movs r2, #0
  31110. 800d804: f883 2084 strb.w r2, [r3, #132] @ 0x84
  31111. /* Init the low level hardware */
  31112. huart->MspInitCallback(huart);
  31113. #else
  31114. /* Init the low level hardware : GPIO, CLOCK */
  31115. HAL_UART_MspInit(huart);
  31116. 800d808: 6878 ldr r0, [r7, #4]
  31117. 800d80a: f7f6 f96b bl 8003ae4 <HAL_UART_MspInit>
  31118. #endif /* (USE_HAL_UART_REGISTER_CALLBACKS) */
  31119. }
  31120. huart->gState = HAL_UART_STATE_BUSY;
  31121. 800d80e: 687b ldr r3, [r7, #4]
  31122. 800d810: 2224 movs r2, #36 @ 0x24
  31123. 800d812: f8c3 2088 str.w r2, [r3, #136] @ 0x88
  31124. __HAL_UART_DISABLE(huart);
  31125. 800d816: 687b ldr r3, [r7, #4]
  31126. 800d818: 681b ldr r3, [r3, #0]
  31127. 800d81a: 681a ldr r2, [r3, #0]
  31128. 800d81c: 687b ldr r3, [r7, #4]
  31129. 800d81e: 681b ldr r3, [r3, #0]
  31130. 800d820: f022 0201 bic.w r2, r2, #1
  31131. 800d824: 601a str r2, [r3, #0]
  31132. /* Perform advanced settings configuration */
  31133. /* For some items, configuration requires to be done prior TE and RE bits are set */
  31134. if (huart->AdvancedInit.AdvFeatureInit != UART_ADVFEATURE_NO_INIT)
  31135. 800d826: 687b ldr r3, [r7, #4]
  31136. 800d828: 6a9b ldr r3, [r3, #40] @ 0x28
  31137. 800d82a: 2b00 cmp r3, #0
  31138. 800d82c: d002 beq.n 800d834 <HAL_UART_Init+0x50>
  31139. {
  31140. UART_AdvFeatureConfig(huart);
  31141. 800d82e: 6878 ldr r0, [r7, #4]
  31142. 800d830: f001 fa76 bl 800ed20 <UART_AdvFeatureConfig>
  31143. }
  31144. /* Set the UART Communication parameters */
  31145. if (UART_SetConfig(huart) == HAL_ERROR)
  31146. 800d834: 6878 ldr r0, [r7, #4]
  31147. 800d836: f000 fd0b bl 800e250 <UART_SetConfig>
  31148. 800d83a: 4603 mov r3, r0
  31149. 800d83c: 2b01 cmp r3, #1
  31150. 800d83e: d101 bne.n 800d844 <HAL_UART_Init+0x60>
  31151. {
  31152. return HAL_ERROR;
  31153. 800d840: 2301 movs r3, #1
  31154. 800d842: e01b b.n 800d87c <HAL_UART_Init+0x98>
  31155. }
  31156. /* In asynchronous mode, the following bits must be kept cleared:
  31157. - LINEN and CLKEN bits in the USART_CR2 register,
  31158. - SCEN, HDSEL and IREN bits in the USART_CR3 register.*/
  31159. CLEAR_BIT(huart->Instance->CR2, (USART_CR2_LINEN | USART_CR2_CLKEN));
  31160. 800d844: 687b ldr r3, [r7, #4]
  31161. 800d846: 681b ldr r3, [r3, #0]
  31162. 800d848: 685a ldr r2, [r3, #4]
  31163. 800d84a: 687b ldr r3, [r7, #4]
  31164. 800d84c: 681b ldr r3, [r3, #0]
  31165. 800d84e: f422 4290 bic.w r2, r2, #18432 @ 0x4800
  31166. 800d852: 605a str r2, [r3, #4]
  31167. CLEAR_BIT(huart->Instance->CR3, (USART_CR3_SCEN | USART_CR3_HDSEL | USART_CR3_IREN));
  31168. 800d854: 687b ldr r3, [r7, #4]
  31169. 800d856: 681b ldr r3, [r3, #0]
  31170. 800d858: 689a ldr r2, [r3, #8]
  31171. 800d85a: 687b ldr r3, [r7, #4]
  31172. 800d85c: 681b ldr r3, [r3, #0]
  31173. 800d85e: f022 022a bic.w r2, r2, #42 @ 0x2a
  31174. 800d862: 609a str r2, [r3, #8]
  31175. __HAL_UART_ENABLE(huart);
  31176. 800d864: 687b ldr r3, [r7, #4]
  31177. 800d866: 681b ldr r3, [r3, #0]
  31178. 800d868: 681a ldr r2, [r3, #0]
  31179. 800d86a: 687b ldr r3, [r7, #4]
  31180. 800d86c: 681b ldr r3, [r3, #0]
  31181. 800d86e: f042 0201 orr.w r2, r2, #1
  31182. 800d872: 601a str r2, [r3, #0]
  31183. /* TEACK and/or REACK to check before moving huart->gState and huart->RxState to Ready */
  31184. return (UART_CheckIdleState(huart));
  31185. 800d874: 6878 ldr r0, [r7, #4]
  31186. 800d876: f001 faf5 bl 800ee64 <UART_CheckIdleState>
  31187. 800d87a: 4603 mov r3, r0
  31188. }
  31189. 800d87c: 4618 mov r0, r3
  31190. 800d87e: 3708 adds r7, #8
  31191. 800d880: 46bd mov sp, r7
  31192. 800d882: bd80 pop {r7, pc}
  31193. 0800d884 <HAL_UART_Transmit>:
  31194. * @param Size Amount of data elements (u8 or u16) to be sent.
  31195. * @param Timeout Timeout duration.
  31196. * @retval HAL status
  31197. */
  31198. HAL_StatusTypeDef HAL_UART_Transmit(UART_HandleTypeDef *huart, const uint8_t *pData, uint16_t Size, uint32_t Timeout)
  31199. {
  31200. 800d884: b580 push {r7, lr}
  31201. 800d886: b08a sub sp, #40 @ 0x28
  31202. 800d888: af02 add r7, sp, #8
  31203. 800d88a: 60f8 str r0, [r7, #12]
  31204. 800d88c: 60b9 str r1, [r7, #8]
  31205. 800d88e: 603b str r3, [r7, #0]
  31206. 800d890: 4613 mov r3, r2
  31207. 800d892: 80fb strh r3, [r7, #6]
  31208. const uint8_t *pdata8bits;
  31209. const uint16_t *pdata16bits;
  31210. uint32_t tickstart;
  31211. /* Check that a Tx process is not already ongoing */
  31212. if (huart->gState == HAL_UART_STATE_READY)
  31213. 800d894: 68fb ldr r3, [r7, #12]
  31214. 800d896: f8d3 3088 ldr.w r3, [r3, #136] @ 0x88
  31215. 800d89a: 2b20 cmp r3, #32
  31216. 800d89c: d17b bne.n 800d996 <HAL_UART_Transmit+0x112>
  31217. {
  31218. if ((pData == NULL) || (Size == 0U))
  31219. 800d89e: 68bb ldr r3, [r7, #8]
  31220. 800d8a0: 2b00 cmp r3, #0
  31221. 800d8a2: d002 beq.n 800d8aa <HAL_UART_Transmit+0x26>
  31222. 800d8a4: 88fb ldrh r3, [r7, #6]
  31223. 800d8a6: 2b00 cmp r3, #0
  31224. 800d8a8: d101 bne.n 800d8ae <HAL_UART_Transmit+0x2a>
  31225. {
  31226. return HAL_ERROR;
  31227. 800d8aa: 2301 movs r3, #1
  31228. 800d8ac: e074 b.n 800d998 <HAL_UART_Transmit+0x114>
  31229. }
  31230. huart->ErrorCode = HAL_UART_ERROR_NONE;
  31231. 800d8ae: 68fb ldr r3, [r7, #12]
  31232. 800d8b0: 2200 movs r2, #0
  31233. 800d8b2: f8c3 2090 str.w r2, [r3, #144] @ 0x90
  31234. huart->gState = HAL_UART_STATE_BUSY_TX;
  31235. 800d8b6: 68fb ldr r3, [r7, #12]
  31236. 800d8b8: 2221 movs r2, #33 @ 0x21
  31237. 800d8ba: f8c3 2088 str.w r2, [r3, #136] @ 0x88
  31238. /* Init tickstart for timeout management */
  31239. tickstart = HAL_GetTick();
  31240. 800d8be: f7f7 ff77 bl 80057b0 <HAL_GetTick>
  31241. 800d8c2: 6178 str r0, [r7, #20]
  31242. huart->TxXferSize = Size;
  31243. 800d8c4: 68fb ldr r3, [r7, #12]
  31244. 800d8c6: 88fa ldrh r2, [r7, #6]
  31245. 800d8c8: f8a3 2054 strh.w r2, [r3, #84] @ 0x54
  31246. huart->TxXferCount = Size;
  31247. 800d8cc: 68fb ldr r3, [r7, #12]
  31248. 800d8ce: 88fa ldrh r2, [r7, #6]
  31249. 800d8d0: f8a3 2056 strh.w r2, [r3, #86] @ 0x56
  31250. /* In case of 9bits/No Parity transfer, pData needs to be handled as a uint16_t pointer */
  31251. if ((huart->Init.WordLength == UART_WORDLENGTH_9B) && (huart->Init.Parity == UART_PARITY_NONE))
  31252. 800d8d4: 68fb ldr r3, [r7, #12]
  31253. 800d8d6: 689b ldr r3, [r3, #8]
  31254. 800d8d8: f5b3 5f80 cmp.w r3, #4096 @ 0x1000
  31255. 800d8dc: d108 bne.n 800d8f0 <HAL_UART_Transmit+0x6c>
  31256. 800d8de: 68fb ldr r3, [r7, #12]
  31257. 800d8e0: 691b ldr r3, [r3, #16]
  31258. 800d8e2: 2b00 cmp r3, #0
  31259. 800d8e4: d104 bne.n 800d8f0 <HAL_UART_Transmit+0x6c>
  31260. {
  31261. pdata8bits = NULL;
  31262. 800d8e6: 2300 movs r3, #0
  31263. 800d8e8: 61fb str r3, [r7, #28]
  31264. pdata16bits = (const uint16_t *) pData;
  31265. 800d8ea: 68bb ldr r3, [r7, #8]
  31266. 800d8ec: 61bb str r3, [r7, #24]
  31267. 800d8ee: e003 b.n 800d8f8 <HAL_UART_Transmit+0x74>
  31268. }
  31269. else
  31270. {
  31271. pdata8bits = pData;
  31272. 800d8f0: 68bb ldr r3, [r7, #8]
  31273. 800d8f2: 61fb str r3, [r7, #28]
  31274. pdata16bits = NULL;
  31275. 800d8f4: 2300 movs r3, #0
  31276. 800d8f6: 61bb str r3, [r7, #24]
  31277. }
  31278. while (huart->TxXferCount > 0U)
  31279. 800d8f8: e030 b.n 800d95c <HAL_UART_Transmit+0xd8>
  31280. {
  31281. if (UART_WaitOnFlagUntilTimeout(huart, UART_FLAG_TXE, RESET, tickstart, Timeout) != HAL_OK)
  31282. 800d8fa: 683b ldr r3, [r7, #0]
  31283. 800d8fc: 9300 str r3, [sp, #0]
  31284. 800d8fe: 697b ldr r3, [r7, #20]
  31285. 800d900: 2200 movs r2, #0
  31286. 800d902: 2180 movs r1, #128 @ 0x80
  31287. 800d904: 68f8 ldr r0, [r7, #12]
  31288. 800d906: f001 fb57 bl 800efb8 <UART_WaitOnFlagUntilTimeout>
  31289. 800d90a: 4603 mov r3, r0
  31290. 800d90c: 2b00 cmp r3, #0
  31291. 800d90e: d005 beq.n 800d91c <HAL_UART_Transmit+0x98>
  31292. {
  31293. huart->gState = HAL_UART_STATE_READY;
  31294. 800d910: 68fb ldr r3, [r7, #12]
  31295. 800d912: 2220 movs r2, #32
  31296. 800d914: f8c3 2088 str.w r2, [r3, #136] @ 0x88
  31297. return HAL_TIMEOUT;
  31298. 800d918: 2303 movs r3, #3
  31299. 800d91a: e03d b.n 800d998 <HAL_UART_Transmit+0x114>
  31300. }
  31301. if (pdata8bits == NULL)
  31302. 800d91c: 69fb ldr r3, [r7, #28]
  31303. 800d91e: 2b00 cmp r3, #0
  31304. 800d920: d10b bne.n 800d93a <HAL_UART_Transmit+0xb6>
  31305. {
  31306. huart->Instance->TDR = (uint16_t)(*pdata16bits & 0x01FFU);
  31307. 800d922: 69bb ldr r3, [r7, #24]
  31308. 800d924: 881b ldrh r3, [r3, #0]
  31309. 800d926: 461a mov r2, r3
  31310. 800d928: 68fb ldr r3, [r7, #12]
  31311. 800d92a: 681b ldr r3, [r3, #0]
  31312. 800d92c: f3c2 0208 ubfx r2, r2, #0, #9
  31313. 800d930: 629a str r2, [r3, #40] @ 0x28
  31314. pdata16bits++;
  31315. 800d932: 69bb ldr r3, [r7, #24]
  31316. 800d934: 3302 adds r3, #2
  31317. 800d936: 61bb str r3, [r7, #24]
  31318. 800d938: e007 b.n 800d94a <HAL_UART_Transmit+0xc6>
  31319. }
  31320. else
  31321. {
  31322. huart->Instance->TDR = (uint8_t)(*pdata8bits & 0xFFU);
  31323. 800d93a: 69fb ldr r3, [r7, #28]
  31324. 800d93c: 781a ldrb r2, [r3, #0]
  31325. 800d93e: 68fb ldr r3, [r7, #12]
  31326. 800d940: 681b ldr r3, [r3, #0]
  31327. 800d942: 629a str r2, [r3, #40] @ 0x28
  31328. pdata8bits++;
  31329. 800d944: 69fb ldr r3, [r7, #28]
  31330. 800d946: 3301 adds r3, #1
  31331. 800d948: 61fb str r3, [r7, #28]
  31332. }
  31333. huart->TxXferCount--;
  31334. 800d94a: 68fb ldr r3, [r7, #12]
  31335. 800d94c: f8b3 3056 ldrh.w r3, [r3, #86] @ 0x56
  31336. 800d950: b29b uxth r3, r3
  31337. 800d952: 3b01 subs r3, #1
  31338. 800d954: b29a uxth r2, r3
  31339. 800d956: 68fb ldr r3, [r7, #12]
  31340. 800d958: f8a3 2056 strh.w r2, [r3, #86] @ 0x56
  31341. while (huart->TxXferCount > 0U)
  31342. 800d95c: 68fb ldr r3, [r7, #12]
  31343. 800d95e: f8b3 3056 ldrh.w r3, [r3, #86] @ 0x56
  31344. 800d962: b29b uxth r3, r3
  31345. 800d964: 2b00 cmp r3, #0
  31346. 800d966: d1c8 bne.n 800d8fa <HAL_UART_Transmit+0x76>
  31347. }
  31348. if (UART_WaitOnFlagUntilTimeout(huart, UART_FLAG_TC, RESET, tickstart, Timeout) != HAL_OK)
  31349. 800d968: 683b ldr r3, [r7, #0]
  31350. 800d96a: 9300 str r3, [sp, #0]
  31351. 800d96c: 697b ldr r3, [r7, #20]
  31352. 800d96e: 2200 movs r2, #0
  31353. 800d970: 2140 movs r1, #64 @ 0x40
  31354. 800d972: 68f8 ldr r0, [r7, #12]
  31355. 800d974: f001 fb20 bl 800efb8 <UART_WaitOnFlagUntilTimeout>
  31356. 800d978: 4603 mov r3, r0
  31357. 800d97a: 2b00 cmp r3, #0
  31358. 800d97c: d005 beq.n 800d98a <HAL_UART_Transmit+0x106>
  31359. {
  31360. huart->gState = HAL_UART_STATE_READY;
  31361. 800d97e: 68fb ldr r3, [r7, #12]
  31362. 800d980: 2220 movs r2, #32
  31363. 800d982: f8c3 2088 str.w r2, [r3, #136] @ 0x88
  31364. return HAL_TIMEOUT;
  31365. 800d986: 2303 movs r3, #3
  31366. 800d988: e006 b.n 800d998 <HAL_UART_Transmit+0x114>
  31367. }
  31368. /* At end of Tx process, restore huart->gState to Ready */
  31369. huart->gState = HAL_UART_STATE_READY;
  31370. 800d98a: 68fb ldr r3, [r7, #12]
  31371. 800d98c: 2220 movs r2, #32
  31372. 800d98e: f8c3 2088 str.w r2, [r3, #136] @ 0x88
  31373. return HAL_OK;
  31374. 800d992: 2300 movs r3, #0
  31375. 800d994: e000 b.n 800d998 <HAL_UART_Transmit+0x114>
  31376. }
  31377. else
  31378. {
  31379. return HAL_BUSY;
  31380. 800d996: 2302 movs r3, #2
  31381. }
  31382. }
  31383. 800d998: 4618 mov r0, r3
  31384. 800d99a: 3720 adds r7, #32
  31385. 800d99c: 46bd mov sp, r7
  31386. 800d99e: bd80 pop {r7, pc}
  31387. 0800d9a0 <HAL_UART_Transmit_IT>:
  31388. * @param pData Pointer to data buffer (u8 or u16 data elements).
  31389. * @param Size Amount of data elements (u8 or u16) to be sent.
  31390. * @retval HAL status
  31391. */
  31392. HAL_StatusTypeDef HAL_UART_Transmit_IT(UART_HandleTypeDef *huart, const uint8_t *pData, uint16_t Size)
  31393. {
  31394. 800d9a0: b480 push {r7}
  31395. 800d9a2: b091 sub sp, #68 @ 0x44
  31396. 800d9a4: af00 add r7, sp, #0
  31397. 800d9a6: 60f8 str r0, [r7, #12]
  31398. 800d9a8: 60b9 str r1, [r7, #8]
  31399. 800d9aa: 4613 mov r3, r2
  31400. 800d9ac: 80fb strh r3, [r7, #6]
  31401. /* Check that a Tx process is not already ongoing */
  31402. if (huart->gState == HAL_UART_STATE_READY)
  31403. 800d9ae: 68fb ldr r3, [r7, #12]
  31404. 800d9b0: f8d3 3088 ldr.w r3, [r3, #136] @ 0x88
  31405. 800d9b4: 2b20 cmp r3, #32
  31406. 800d9b6: d178 bne.n 800daaa <HAL_UART_Transmit_IT+0x10a>
  31407. {
  31408. if ((pData == NULL) || (Size == 0U))
  31409. 800d9b8: 68bb ldr r3, [r7, #8]
  31410. 800d9ba: 2b00 cmp r3, #0
  31411. 800d9bc: d002 beq.n 800d9c4 <HAL_UART_Transmit_IT+0x24>
  31412. 800d9be: 88fb ldrh r3, [r7, #6]
  31413. 800d9c0: 2b00 cmp r3, #0
  31414. 800d9c2: d101 bne.n 800d9c8 <HAL_UART_Transmit_IT+0x28>
  31415. {
  31416. return HAL_ERROR;
  31417. 800d9c4: 2301 movs r3, #1
  31418. 800d9c6: e071 b.n 800daac <HAL_UART_Transmit_IT+0x10c>
  31419. }
  31420. huart->pTxBuffPtr = pData;
  31421. 800d9c8: 68fb ldr r3, [r7, #12]
  31422. 800d9ca: 68ba ldr r2, [r7, #8]
  31423. 800d9cc: 651a str r2, [r3, #80] @ 0x50
  31424. huart->TxXferSize = Size;
  31425. 800d9ce: 68fb ldr r3, [r7, #12]
  31426. 800d9d0: 88fa ldrh r2, [r7, #6]
  31427. 800d9d2: f8a3 2054 strh.w r2, [r3, #84] @ 0x54
  31428. huart->TxXferCount = Size;
  31429. 800d9d6: 68fb ldr r3, [r7, #12]
  31430. 800d9d8: 88fa ldrh r2, [r7, #6]
  31431. 800d9da: f8a3 2056 strh.w r2, [r3, #86] @ 0x56
  31432. huart->TxISR = NULL;
  31433. 800d9de: 68fb ldr r3, [r7, #12]
  31434. 800d9e0: 2200 movs r2, #0
  31435. 800d9e2: 679a str r2, [r3, #120] @ 0x78
  31436. huart->ErrorCode = HAL_UART_ERROR_NONE;
  31437. 800d9e4: 68fb ldr r3, [r7, #12]
  31438. 800d9e6: 2200 movs r2, #0
  31439. 800d9e8: f8c3 2090 str.w r2, [r3, #144] @ 0x90
  31440. huart->gState = HAL_UART_STATE_BUSY_TX;
  31441. 800d9ec: 68fb ldr r3, [r7, #12]
  31442. 800d9ee: 2221 movs r2, #33 @ 0x21
  31443. 800d9f0: f8c3 2088 str.w r2, [r3, #136] @ 0x88
  31444. /* Configure Tx interrupt processing */
  31445. if (huart->FifoMode == UART_FIFOMODE_ENABLE)
  31446. 800d9f4: 68fb ldr r3, [r7, #12]
  31447. 800d9f6: 6e5b ldr r3, [r3, #100] @ 0x64
  31448. 800d9f8: f1b3 5f00 cmp.w r3, #536870912 @ 0x20000000
  31449. 800d9fc: d12a bne.n 800da54 <HAL_UART_Transmit_IT+0xb4>
  31450. {
  31451. /* Set the Tx ISR function pointer according to the data word length */
  31452. if ((huart->Init.WordLength == UART_WORDLENGTH_9B) && (huart->Init.Parity == UART_PARITY_NONE))
  31453. 800d9fe: 68fb ldr r3, [r7, #12]
  31454. 800da00: 689b ldr r3, [r3, #8]
  31455. 800da02: f5b3 5f80 cmp.w r3, #4096 @ 0x1000
  31456. 800da06: d107 bne.n 800da18 <HAL_UART_Transmit_IT+0x78>
  31457. 800da08: 68fb ldr r3, [r7, #12]
  31458. 800da0a: 691b ldr r3, [r3, #16]
  31459. 800da0c: 2b00 cmp r3, #0
  31460. 800da0e: d103 bne.n 800da18 <HAL_UART_Transmit_IT+0x78>
  31461. {
  31462. huart->TxISR = UART_TxISR_16BIT_FIFOEN;
  31463. 800da10: 68fb ldr r3, [r7, #12]
  31464. 800da12: 4a29 ldr r2, [pc, #164] @ (800dab8 <HAL_UART_Transmit_IT+0x118>)
  31465. 800da14: 679a str r2, [r3, #120] @ 0x78
  31466. 800da16: e002 b.n 800da1e <HAL_UART_Transmit_IT+0x7e>
  31467. }
  31468. else
  31469. {
  31470. huart->TxISR = UART_TxISR_8BIT_FIFOEN;
  31471. 800da18: 68fb ldr r3, [r7, #12]
  31472. 800da1a: 4a28 ldr r2, [pc, #160] @ (800dabc <HAL_UART_Transmit_IT+0x11c>)
  31473. 800da1c: 679a str r2, [r3, #120] @ 0x78
  31474. }
  31475. /* Enable the TX FIFO threshold interrupt */
  31476. ATOMIC_SET_BIT(huart->Instance->CR3, USART_CR3_TXFTIE);
  31477. 800da1e: 68fb ldr r3, [r7, #12]
  31478. 800da20: 681b ldr r3, [r3, #0]
  31479. 800da22: 3308 adds r3, #8
  31480. 800da24: 62bb str r3, [r7, #40] @ 0x28
  31481. */
  31482. __STATIC_FORCEINLINE uint32_t __LDREXW(volatile uint32_t *addr)
  31483. {
  31484. uint32_t result;
  31485. __ASM volatile ("ldrex %0, %1" : "=r" (result) : "Q" (*addr) );
  31486. 800da26: 6abb ldr r3, [r7, #40] @ 0x28
  31487. 800da28: e853 3f00 ldrex r3, [r3]
  31488. 800da2c: 627b str r3, [r7, #36] @ 0x24
  31489. return(result);
  31490. 800da2e: 6a7b ldr r3, [r7, #36] @ 0x24
  31491. 800da30: f443 0300 orr.w r3, r3, #8388608 @ 0x800000
  31492. 800da34: 63bb str r3, [r7, #56] @ 0x38
  31493. 800da36: 68fb ldr r3, [r7, #12]
  31494. 800da38: 681b ldr r3, [r3, #0]
  31495. 800da3a: 3308 adds r3, #8
  31496. 800da3c: 6bba ldr r2, [r7, #56] @ 0x38
  31497. 800da3e: 637a str r2, [r7, #52] @ 0x34
  31498. 800da40: 633b str r3, [r7, #48] @ 0x30
  31499. */
  31500. __STATIC_FORCEINLINE uint32_t __STREXW(uint32_t value, volatile uint32_t *addr)
  31501. {
  31502. uint32_t result;
  31503. __ASM volatile ("strex %0, %2, %1" : "=&r" (result), "=Q" (*addr) : "r" (value) );
  31504. 800da42: 6b39 ldr r1, [r7, #48] @ 0x30
  31505. 800da44: 6b7a ldr r2, [r7, #52] @ 0x34
  31506. 800da46: e841 2300 strex r3, r2, [r1]
  31507. 800da4a: 62fb str r3, [r7, #44] @ 0x2c
  31508. return(result);
  31509. 800da4c: 6afb ldr r3, [r7, #44] @ 0x2c
  31510. 800da4e: 2b00 cmp r3, #0
  31511. 800da50: d1e5 bne.n 800da1e <HAL_UART_Transmit_IT+0x7e>
  31512. 800da52: e028 b.n 800daa6 <HAL_UART_Transmit_IT+0x106>
  31513. }
  31514. else
  31515. {
  31516. /* Set the Tx ISR function pointer according to the data word length */
  31517. if ((huart->Init.WordLength == UART_WORDLENGTH_9B) && (huart->Init.Parity == UART_PARITY_NONE))
  31518. 800da54: 68fb ldr r3, [r7, #12]
  31519. 800da56: 689b ldr r3, [r3, #8]
  31520. 800da58: f5b3 5f80 cmp.w r3, #4096 @ 0x1000
  31521. 800da5c: d107 bne.n 800da6e <HAL_UART_Transmit_IT+0xce>
  31522. 800da5e: 68fb ldr r3, [r7, #12]
  31523. 800da60: 691b ldr r3, [r3, #16]
  31524. 800da62: 2b00 cmp r3, #0
  31525. 800da64: d103 bne.n 800da6e <HAL_UART_Transmit_IT+0xce>
  31526. {
  31527. huart->TxISR = UART_TxISR_16BIT;
  31528. 800da66: 68fb ldr r3, [r7, #12]
  31529. 800da68: 4a15 ldr r2, [pc, #84] @ (800dac0 <HAL_UART_Transmit_IT+0x120>)
  31530. 800da6a: 679a str r2, [r3, #120] @ 0x78
  31531. 800da6c: e002 b.n 800da74 <HAL_UART_Transmit_IT+0xd4>
  31532. }
  31533. else
  31534. {
  31535. huart->TxISR = UART_TxISR_8BIT;
  31536. 800da6e: 68fb ldr r3, [r7, #12]
  31537. 800da70: 4a14 ldr r2, [pc, #80] @ (800dac4 <HAL_UART_Transmit_IT+0x124>)
  31538. 800da72: 679a str r2, [r3, #120] @ 0x78
  31539. }
  31540. /* Enable the Transmit Data Register Empty interrupt */
  31541. ATOMIC_SET_BIT(huart->Instance->CR1, USART_CR1_TXEIE_TXFNFIE);
  31542. 800da74: 68fb ldr r3, [r7, #12]
  31543. 800da76: 681b ldr r3, [r3, #0]
  31544. 800da78: 617b str r3, [r7, #20]
  31545. __ASM volatile ("ldrex %0, %1" : "=r" (result) : "Q" (*addr) );
  31546. 800da7a: 697b ldr r3, [r7, #20]
  31547. 800da7c: e853 3f00 ldrex r3, [r3]
  31548. 800da80: 613b str r3, [r7, #16]
  31549. return(result);
  31550. 800da82: 693b ldr r3, [r7, #16]
  31551. 800da84: f043 0380 orr.w r3, r3, #128 @ 0x80
  31552. 800da88: 63fb str r3, [r7, #60] @ 0x3c
  31553. 800da8a: 68fb ldr r3, [r7, #12]
  31554. 800da8c: 681b ldr r3, [r3, #0]
  31555. 800da8e: 461a mov r2, r3
  31556. 800da90: 6bfb ldr r3, [r7, #60] @ 0x3c
  31557. 800da92: 623b str r3, [r7, #32]
  31558. 800da94: 61fa str r2, [r7, #28]
  31559. __ASM volatile ("strex %0, %2, %1" : "=&r" (result), "=Q" (*addr) : "r" (value) );
  31560. 800da96: 69f9 ldr r1, [r7, #28]
  31561. 800da98: 6a3a ldr r2, [r7, #32]
  31562. 800da9a: e841 2300 strex r3, r2, [r1]
  31563. 800da9e: 61bb str r3, [r7, #24]
  31564. return(result);
  31565. 800daa0: 69bb ldr r3, [r7, #24]
  31566. 800daa2: 2b00 cmp r3, #0
  31567. 800daa4: d1e6 bne.n 800da74 <HAL_UART_Transmit_IT+0xd4>
  31568. }
  31569. return HAL_OK;
  31570. 800daa6: 2300 movs r3, #0
  31571. 800daa8: e000 b.n 800daac <HAL_UART_Transmit_IT+0x10c>
  31572. }
  31573. else
  31574. {
  31575. return HAL_BUSY;
  31576. 800daaa: 2302 movs r3, #2
  31577. }
  31578. }
  31579. 800daac: 4618 mov r0, r3
  31580. 800daae: 3744 adds r7, #68 @ 0x44
  31581. 800dab0: 46bd mov sp, r7
  31582. 800dab2: f85d 7b04 ldr.w r7, [sp], #4
  31583. 800dab6: 4770 bx lr
  31584. 800dab8: 0800f62b .word 0x0800f62b
  31585. 800dabc: 0800f54b .word 0x0800f54b
  31586. 800dac0: 0800f489 .word 0x0800f489
  31587. 800dac4: 0800f3d1 .word 0x0800f3d1
  31588. 0800dac8 <HAL_UART_IRQHandler>:
  31589. * @brief Handle UART interrupt request.
  31590. * @param huart UART handle.
  31591. * @retval None
  31592. */
  31593. void HAL_UART_IRQHandler(UART_HandleTypeDef *huart)
  31594. {
  31595. 800dac8: b580 push {r7, lr}
  31596. 800daca: b0ba sub sp, #232 @ 0xe8
  31597. 800dacc: af00 add r7, sp, #0
  31598. 800dace: 6078 str r0, [r7, #4]
  31599. uint32_t isrflags = READ_REG(huart->Instance->ISR);
  31600. 800dad0: 687b ldr r3, [r7, #4]
  31601. 800dad2: 681b ldr r3, [r3, #0]
  31602. 800dad4: 69db ldr r3, [r3, #28]
  31603. 800dad6: f8c7 30e4 str.w r3, [r7, #228] @ 0xe4
  31604. uint32_t cr1its = READ_REG(huart->Instance->CR1);
  31605. 800dada: 687b ldr r3, [r7, #4]
  31606. 800dadc: 681b ldr r3, [r3, #0]
  31607. 800dade: 681b ldr r3, [r3, #0]
  31608. 800dae0: f8c7 30e0 str.w r3, [r7, #224] @ 0xe0
  31609. uint32_t cr3its = READ_REG(huart->Instance->CR3);
  31610. 800dae4: 687b ldr r3, [r7, #4]
  31611. 800dae6: 681b ldr r3, [r3, #0]
  31612. 800dae8: 689b ldr r3, [r3, #8]
  31613. 800daea: f8c7 30dc str.w r3, [r7, #220] @ 0xdc
  31614. uint32_t errorflags;
  31615. uint32_t errorcode;
  31616. /* If no error occurs */
  31617. errorflags = (isrflags & (uint32_t)(USART_ISR_PE | USART_ISR_FE | USART_ISR_ORE | USART_ISR_NE | USART_ISR_RTOF));
  31618. 800daee: f8d7 20e4 ldr.w r2, [r7, #228] @ 0xe4
  31619. 800daf2: f640 030f movw r3, #2063 @ 0x80f
  31620. 800daf6: 4013 ands r3, r2
  31621. 800daf8: f8c7 30d8 str.w r3, [r7, #216] @ 0xd8
  31622. if (errorflags == 0U)
  31623. 800dafc: f8d7 30d8 ldr.w r3, [r7, #216] @ 0xd8
  31624. 800db00: 2b00 cmp r3, #0
  31625. 800db02: d11b bne.n 800db3c <HAL_UART_IRQHandler+0x74>
  31626. {
  31627. /* UART in mode Receiver ---------------------------------------------------*/
  31628. if (((isrflags & USART_ISR_RXNE_RXFNE) != 0U)
  31629. 800db04: f8d7 30e4 ldr.w r3, [r7, #228] @ 0xe4
  31630. 800db08: f003 0320 and.w r3, r3, #32
  31631. 800db0c: 2b00 cmp r3, #0
  31632. 800db0e: d015 beq.n 800db3c <HAL_UART_IRQHandler+0x74>
  31633. && (((cr1its & USART_CR1_RXNEIE_RXFNEIE) != 0U)
  31634. 800db10: f8d7 30e0 ldr.w r3, [r7, #224] @ 0xe0
  31635. 800db14: f003 0320 and.w r3, r3, #32
  31636. 800db18: 2b00 cmp r3, #0
  31637. 800db1a: d105 bne.n 800db28 <HAL_UART_IRQHandler+0x60>
  31638. || ((cr3its & USART_CR3_RXFTIE) != 0U)))
  31639. 800db1c: f8d7 30dc ldr.w r3, [r7, #220] @ 0xdc
  31640. 800db20: f003 5380 and.w r3, r3, #268435456 @ 0x10000000
  31641. 800db24: 2b00 cmp r3, #0
  31642. 800db26: d009 beq.n 800db3c <HAL_UART_IRQHandler+0x74>
  31643. {
  31644. if (huart->RxISR != NULL)
  31645. 800db28: 687b ldr r3, [r7, #4]
  31646. 800db2a: 6f5b ldr r3, [r3, #116] @ 0x74
  31647. 800db2c: 2b00 cmp r3, #0
  31648. 800db2e: f000 8377 beq.w 800e220 <HAL_UART_IRQHandler+0x758>
  31649. {
  31650. huart->RxISR(huart);
  31651. 800db32: 687b ldr r3, [r7, #4]
  31652. 800db34: 6f5b ldr r3, [r3, #116] @ 0x74
  31653. 800db36: 6878 ldr r0, [r7, #4]
  31654. 800db38: 4798 blx r3
  31655. }
  31656. return;
  31657. 800db3a: e371 b.n 800e220 <HAL_UART_IRQHandler+0x758>
  31658. }
  31659. }
  31660. /* If some errors occur */
  31661. if ((errorflags != 0U)
  31662. 800db3c: f8d7 30d8 ldr.w r3, [r7, #216] @ 0xd8
  31663. 800db40: 2b00 cmp r3, #0
  31664. 800db42: f000 8123 beq.w 800dd8c <HAL_UART_IRQHandler+0x2c4>
  31665. && ((((cr3its & (USART_CR3_RXFTIE | USART_CR3_EIE)) != 0U)
  31666. 800db46: f8d7 20dc ldr.w r2, [r7, #220] @ 0xdc
  31667. 800db4a: 4b8d ldr r3, [pc, #564] @ (800dd80 <HAL_UART_IRQHandler+0x2b8>)
  31668. 800db4c: 4013 ands r3, r2
  31669. 800db4e: 2b00 cmp r3, #0
  31670. 800db50: d106 bne.n 800db60 <HAL_UART_IRQHandler+0x98>
  31671. || ((cr1its & (USART_CR1_RXNEIE_RXFNEIE | USART_CR1_PEIE | USART_CR1_RTOIE)) != 0U))))
  31672. 800db52: f8d7 20e0 ldr.w r2, [r7, #224] @ 0xe0
  31673. 800db56: 4b8b ldr r3, [pc, #556] @ (800dd84 <HAL_UART_IRQHandler+0x2bc>)
  31674. 800db58: 4013 ands r3, r2
  31675. 800db5a: 2b00 cmp r3, #0
  31676. 800db5c: f000 8116 beq.w 800dd8c <HAL_UART_IRQHandler+0x2c4>
  31677. {
  31678. /* UART parity error interrupt occurred -------------------------------------*/
  31679. if (((isrflags & USART_ISR_PE) != 0U) && ((cr1its & USART_CR1_PEIE) != 0U))
  31680. 800db60: f8d7 30e4 ldr.w r3, [r7, #228] @ 0xe4
  31681. 800db64: f003 0301 and.w r3, r3, #1
  31682. 800db68: 2b00 cmp r3, #0
  31683. 800db6a: d011 beq.n 800db90 <HAL_UART_IRQHandler+0xc8>
  31684. 800db6c: f8d7 30e0 ldr.w r3, [r7, #224] @ 0xe0
  31685. 800db70: f403 7380 and.w r3, r3, #256 @ 0x100
  31686. 800db74: 2b00 cmp r3, #0
  31687. 800db76: d00b beq.n 800db90 <HAL_UART_IRQHandler+0xc8>
  31688. {
  31689. __HAL_UART_CLEAR_FLAG(huart, UART_CLEAR_PEF);
  31690. 800db78: 687b ldr r3, [r7, #4]
  31691. 800db7a: 681b ldr r3, [r3, #0]
  31692. 800db7c: 2201 movs r2, #1
  31693. 800db7e: 621a str r2, [r3, #32]
  31694. huart->ErrorCode |= HAL_UART_ERROR_PE;
  31695. 800db80: 687b ldr r3, [r7, #4]
  31696. 800db82: f8d3 3090 ldr.w r3, [r3, #144] @ 0x90
  31697. 800db86: f043 0201 orr.w r2, r3, #1
  31698. 800db8a: 687b ldr r3, [r7, #4]
  31699. 800db8c: f8c3 2090 str.w r2, [r3, #144] @ 0x90
  31700. }
  31701. /* UART frame error interrupt occurred --------------------------------------*/
  31702. if (((isrflags & USART_ISR_FE) != 0U) && ((cr3its & USART_CR3_EIE) != 0U))
  31703. 800db90: f8d7 30e4 ldr.w r3, [r7, #228] @ 0xe4
  31704. 800db94: f003 0302 and.w r3, r3, #2
  31705. 800db98: 2b00 cmp r3, #0
  31706. 800db9a: d011 beq.n 800dbc0 <HAL_UART_IRQHandler+0xf8>
  31707. 800db9c: f8d7 30dc ldr.w r3, [r7, #220] @ 0xdc
  31708. 800dba0: f003 0301 and.w r3, r3, #1
  31709. 800dba4: 2b00 cmp r3, #0
  31710. 800dba6: d00b beq.n 800dbc0 <HAL_UART_IRQHandler+0xf8>
  31711. {
  31712. __HAL_UART_CLEAR_FLAG(huart, UART_CLEAR_FEF);
  31713. 800dba8: 687b ldr r3, [r7, #4]
  31714. 800dbaa: 681b ldr r3, [r3, #0]
  31715. 800dbac: 2202 movs r2, #2
  31716. 800dbae: 621a str r2, [r3, #32]
  31717. huart->ErrorCode |= HAL_UART_ERROR_FE;
  31718. 800dbb0: 687b ldr r3, [r7, #4]
  31719. 800dbb2: f8d3 3090 ldr.w r3, [r3, #144] @ 0x90
  31720. 800dbb6: f043 0204 orr.w r2, r3, #4
  31721. 800dbba: 687b ldr r3, [r7, #4]
  31722. 800dbbc: f8c3 2090 str.w r2, [r3, #144] @ 0x90
  31723. }
  31724. /* UART noise error interrupt occurred --------------------------------------*/
  31725. if (((isrflags & USART_ISR_NE) != 0U) && ((cr3its & USART_CR3_EIE) != 0U))
  31726. 800dbc0: f8d7 30e4 ldr.w r3, [r7, #228] @ 0xe4
  31727. 800dbc4: f003 0304 and.w r3, r3, #4
  31728. 800dbc8: 2b00 cmp r3, #0
  31729. 800dbca: d011 beq.n 800dbf0 <HAL_UART_IRQHandler+0x128>
  31730. 800dbcc: f8d7 30dc ldr.w r3, [r7, #220] @ 0xdc
  31731. 800dbd0: f003 0301 and.w r3, r3, #1
  31732. 800dbd4: 2b00 cmp r3, #0
  31733. 800dbd6: d00b beq.n 800dbf0 <HAL_UART_IRQHandler+0x128>
  31734. {
  31735. __HAL_UART_CLEAR_FLAG(huart, UART_CLEAR_NEF);
  31736. 800dbd8: 687b ldr r3, [r7, #4]
  31737. 800dbda: 681b ldr r3, [r3, #0]
  31738. 800dbdc: 2204 movs r2, #4
  31739. 800dbde: 621a str r2, [r3, #32]
  31740. huart->ErrorCode |= HAL_UART_ERROR_NE;
  31741. 800dbe0: 687b ldr r3, [r7, #4]
  31742. 800dbe2: f8d3 3090 ldr.w r3, [r3, #144] @ 0x90
  31743. 800dbe6: f043 0202 orr.w r2, r3, #2
  31744. 800dbea: 687b ldr r3, [r7, #4]
  31745. 800dbec: f8c3 2090 str.w r2, [r3, #144] @ 0x90
  31746. }
  31747. /* UART Over-Run interrupt occurred -----------------------------------------*/
  31748. if (((isrflags & USART_ISR_ORE) != 0U)
  31749. 800dbf0: f8d7 30e4 ldr.w r3, [r7, #228] @ 0xe4
  31750. 800dbf4: f003 0308 and.w r3, r3, #8
  31751. 800dbf8: 2b00 cmp r3, #0
  31752. 800dbfa: d017 beq.n 800dc2c <HAL_UART_IRQHandler+0x164>
  31753. && (((cr1its & USART_CR1_RXNEIE_RXFNEIE) != 0U) ||
  31754. 800dbfc: f8d7 30e0 ldr.w r3, [r7, #224] @ 0xe0
  31755. 800dc00: f003 0320 and.w r3, r3, #32
  31756. 800dc04: 2b00 cmp r3, #0
  31757. 800dc06: d105 bne.n 800dc14 <HAL_UART_IRQHandler+0x14c>
  31758. ((cr3its & (USART_CR3_RXFTIE | USART_CR3_EIE)) != 0U)))
  31759. 800dc08: f8d7 20dc ldr.w r2, [r7, #220] @ 0xdc
  31760. 800dc0c: 4b5c ldr r3, [pc, #368] @ (800dd80 <HAL_UART_IRQHandler+0x2b8>)
  31761. 800dc0e: 4013 ands r3, r2
  31762. && (((cr1its & USART_CR1_RXNEIE_RXFNEIE) != 0U) ||
  31763. 800dc10: 2b00 cmp r3, #0
  31764. 800dc12: d00b beq.n 800dc2c <HAL_UART_IRQHandler+0x164>
  31765. {
  31766. __HAL_UART_CLEAR_FLAG(huart, UART_CLEAR_OREF);
  31767. 800dc14: 687b ldr r3, [r7, #4]
  31768. 800dc16: 681b ldr r3, [r3, #0]
  31769. 800dc18: 2208 movs r2, #8
  31770. 800dc1a: 621a str r2, [r3, #32]
  31771. huart->ErrorCode |= HAL_UART_ERROR_ORE;
  31772. 800dc1c: 687b ldr r3, [r7, #4]
  31773. 800dc1e: f8d3 3090 ldr.w r3, [r3, #144] @ 0x90
  31774. 800dc22: f043 0208 orr.w r2, r3, #8
  31775. 800dc26: 687b ldr r3, [r7, #4]
  31776. 800dc28: f8c3 2090 str.w r2, [r3, #144] @ 0x90
  31777. }
  31778. /* UART Receiver Timeout interrupt occurred ---------------------------------*/
  31779. if (((isrflags & USART_ISR_RTOF) != 0U) && ((cr1its & USART_CR1_RTOIE) != 0U))
  31780. 800dc2c: f8d7 30e4 ldr.w r3, [r7, #228] @ 0xe4
  31781. 800dc30: f403 6300 and.w r3, r3, #2048 @ 0x800
  31782. 800dc34: 2b00 cmp r3, #0
  31783. 800dc36: d012 beq.n 800dc5e <HAL_UART_IRQHandler+0x196>
  31784. 800dc38: f8d7 30e0 ldr.w r3, [r7, #224] @ 0xe0
  31785. 800dc3c: f003 6380 and.w r3, r3, #67108864 @ 0x4000000
  31786. 800dc40: 2b00 cmp r3, #0
  31787. 800dc42: d00c beq.n 800dc5e <HAL_UART_IRQHandler+0x196>
  31788. {
  31789. __HAL_UART_CLEAR_FLAG(huart, UART_CLEAR_RTOF);
  31790. 800dc44: 687b ldr r3, [r7, #4]
  31791. 800dc46: 681b ldr r3, [r3, #0]
  31792. 800dc48: f44f 6200 mov.w r2, #2048 @ 0x800
  31793. 800dc4c: 621a str r2, [r3, #32]
  31794. huart->ErrorCode |= HAL_UART_ERROR_RTO;
  31795. 800dc4e: 687b ldr r3, [r7, #4]
  31796. 800dc50: f8d3 3090 ldr.w r3, [r3, #144] @ 0x90
  31797. 800dc54: f043 0220 orr.w r2, r3, #32
  31798. 800dc58: 687b ldr r3, [r7, #4]
  31799. 800dc5a: f8c3 2090 str.w r2, [r3, #144] @ 0x90
  31800. }
  31801. /* Call UART Error Call back function if need be ----------------------------*/
  31802. if (huart->ErrorCode != HAL_UART_ERROR_NONE)
  31803. 800dc5e: 687b ldr r3, [r7, #4]
  31804. 800dc60: f8d3 3090 ldr.w r3, [r3, #144] @ 0x90
  31805. 800dc64: 2b00 cmp r3, #0
  31806. 800dc66: f000 82dd beq.w 800e224 <HAL_UART_IRQHandler+0x75c>
  31807. {
  31808. /* UART in mode Receiver --------------------------------------------------*/
  31809. if (((isrflags & USART_ISR_RXNE_RXFNE) != 0U)
  31810. 800dc6a: f8d7 30e4 ldr.w r3, [r7, #228] @ 0xe4
  31811. 800dc6e: f003 0320 and.w r3, r3, #32
  31812. 800dc72: 2b00 cmp r3, #0
  31813. 800dc74: d013 beq.n 800dc9e <HAL_UART_IRQHandler+0x1d6>
  31814. && (((cr1its & USART_CR1_RXNEIE_RXFNEIE) != 0U)
  31815. 800dc76: f8d7 30e0 ldr.w r3, [r7, #224] @ 0xe0
  31816. 800dc7a: f003 0320 and.w r3, r3, #32
  31817. 800dc7e: 2b00 cmp r3, #0
  31818. 800dc80: d105 bne.n 800dc8e <HAL_UART_IRQHandler+0x1c6>
  31819. || ((cr3its & USART_CR3_RXFTIE) != 0U)))
  31820. 800dc82: f8d7 30dc ldr.w r3, [r7, #220] @ 0xdc
  31821. 800dc86: f003 5380 and.w r3, r3, #268435456 @ 0x10000000
  31822. 800dc8a: 2b00 cmp r3, #0
  31823. 800dc8c: d007 beq.n 800dc9e <HAL_UART_IRQHandler+0x1d6>
  31824. {
  31825. if (huart->RxISR != NULL)
  31826. 800dc8e: 687b ldr r3, [r7, #4]
  31827. 800dc90: 6f5b ldr r3, [r3, #116] @ 0x74
  31828. 800dc92: 2b00 cmp r3, #0
  31829. 800dc94: d003 beq.n 800dc9e <HAL_UART_IRQHandler+0x1d6>
  31830. {
  31831. huart->RxISR(huart);
  31832. 800dc96: 687b ldr r3, [r7, #4]
  31833. 800dc98: 6f5b ldr r3, [r3, #116] @ 0x74
  31834. 800dc9a: 6878 ldr r0, [r7, #4]
  31835. 800dc9c: 4798 blx r3
  31836. /* If Error is to be considered as blocking :
  31837. - Receiver Timeout error in Reception
  31838. - Overrun error in Reception
  31839. - any error occurs in DMA mode reception
  31840. */
  31841. errorcode = huart->ErrorCode;
  31842. 800dc9e: 687b ldr r3, [r7, #4]
  31843. 800dca0: f8d3 3090 ldr.w r3, [r3, #144] @ 0x90
  31844. 800dca4: f8c7 30d4 str.w r3, [r7, #212] @ 0xd4
  31845. if ((HAL_IS_BIT_SET(huart->Instance->CR3, USART_CR3_DMAR)) ||
  31846. 800dca8: 687b ldr r3, [r7, #4]
  31847. 800dcaa: 681b ldr r3, [r3, #0]
  31848. 800dcac: 689b ldr r3, [r3, #8]
  31849. 800dcae: f003 0340 and.w r3, r3, #64 @ 0x40
  31850. 800dcb2: 2b40 cmp r3, #64 @ 0x40
  31851. 800dcb4: d005 beq.n 800dcc2 <HAL_UART_IRQHandler+0x1fa>
  31852. ((errorcode & (HAL_UART_ERROR_RTO | HAL_UART_ERROR_ORE)) != 0U))
  31853. 800dcb6: f8d7 30d4 ldr.w r3, [r7, #212] @ 0xd4
  31854. 800dcba: f003 0328 and.w r3, r3, #40 @ 0x28
  31855. if ((HAL_IS_BIT_SET(huart->Instance->CR3, USART_CR3_DMAR)) ||
  31856. 800dcbe: 2b00 cmp r3, #0
  31857. 800dcc0: d054 beq.n 800dd6c <HAL_UART_IRQHandler+0x2a4>
  31858. {
  31859. /* Blocking error : transfer is aborted
  31860. Set the UART state ready to be able to start again the process,
  31861. Disable Rx Interrupts, and disable Rx DMA request, if ongoing */
  31862. UART_EndRxTransfer(huart);
  31863. 800dcc2: 6878 ldr r0, [r7, #4]
  31864. 800dcc4: f001 fb08 bl 800f2d8 <UART_EndRxTransfer>
  31865. /* Abort the UART DMA Rx channel if enabled */
  31866. if (HAL_IS_BIT_SET(huart->Instance->CR3, USART_CR3_DMAR))
  31867. 800dcc8: 687b ldr r3, [r7, #4]
  31868. 800dcca: 681b ldr r3, [r3, #0]
  31869. 800dccc: 689b ldr r3, [r3, #8]
  31870. 800dcce: f003 0340 and.w r3, r3, #64 @ 0x40
  31871. 800dcd2: 2b40 cmp r3, #64 @ 0x40
  31872. 800dcd4: d146 bne.n 800dd64 <HAL_UART_IRQHandler+0x29c>
  31873. {
  31874. /* Disable the UART DMA Rx request if enabled */
  31875. ATOMIC_CLEAR_BIT(huart->Instance->CR3, USART_CR3_DMAR);
  31876. 800dcd6: 687b ldr r3, [r7, #4]
  31877. 800dcd8: 681b ldr r3, [r3, #0]
  31878. 800dcda: 3308 adds r3, #8
  31879. 800dcdc: f8c7 309c str.w r3, [r7, #156] @ 0x9c
  31880. __ASM volatile ("ldrex %0, %1" : "=r" (result) : "Q" (*addr) );
  31881. 800dce0: f8d7 309c ldr.w r3, [r7, #156] @ 0x9c
  31882. 800dce4: e853 3f00 ldrex r3, [r3]
  31883. 800dce8: f8c7 3098 str.w r3, [r7, #152] @ 0x98
  31884. return(result);
  31885. 800dcec: f8d7 3098 ldr.w r3, [r7, #152] @ 0x98
  31886. 800dcf0: f023 0340 bic.w r3, r3, #64 @ 0x40
  31887. 800dcf4: f8c7 30d0 str.w r3, [r7, #208] @ 0xd0
  31888. 800dcf8: 687b ldr r3, [r7, #4]
  31889. 800dcfa: 681b ldr r3, [r3, #0]
  31890. 800dcfc: 3308 adds r3, #8
  31891. 800dcfe: f8d7 20d0 ldr.w r2, [r7, #208] @ 0xd0
  31892. 800dd02: f8c7 20a8 str.w r2, [r7, #168] @ 0xa8
  31893. 800dd06: f8c7 30a4 str.w r3, [r7, #164] @ 0xa4
  31894. __ASM volatile ("strex %0, %2, %1" : "=&r" (result), "=Q" (*addr) : "r" (value) );
  31895. 800dd0a: f8d7 10a4 ldr.w r1, [r7, #164] @ 0xa4
  31896. 800dd0e: f8d7 20a8 ldr.w r2, [r7, #168] @ 0xa8
  31897. 800dd12: e841 2300 strex r3, r2, [r1]
  31898. 800dd16: f8c7 30a0 str.w r3, [r7, #160] @ 0xa0
  31899. return(result);
  31900. 800dd1a: f8d7 30a0 ldr.w r3, [r7, #160] @ 0xa0
  31901. 800dd1e: 2b00 cmp r3, #0
  31902. 800dd20: d1d9 bne.n 800dcd6 <HAL_UART_IRQHandler+0x20e>
  31903. /* Abort the UART DMA Rx channel */
  31904. if (huart->hdmarx != NULL)
  31905. 800dd22: 687b ldr r3, [r7, #4]
  31906. 800dd24: f8d3 3080 ldr.w r3, [r3, #128] @ 0x80
  31907. 800dd28: 2b00 cmp r3, #0
  31908. 800dd2a: d017 beq.n 800dd5c <HAL_UART_IRQHandler+0x294>
  31909. {
  31910. /* Set the UART DMA Abort callback :
  31911. will lead to call HAL_UART_ErrorCallback() at end of DMA abort procedure */
  31912. huart->hdmarx->XferAbortCallback = UART_DMAAbortOnError;
  31913. 800dd2c: 687b ldr r3, [r7, #4]
  31914. 800dd2e: f8d3 3080 ldr.w r3, [r3, #128] @ 0x80
  31915. 800dd32: 4a15 ldr r2, [pc, #84] @ (800dd88 <HAL_UART_IRQHandler+0x2c0>)
  31916. 800dd34: 651a str r2, [r3, #80] @ 0x50
  31917. /* Abort DMA RX */
  31918. if (HAL_DMA_Abort_IT(huart->hdmarx) != HAL_OK)
  31919. 800dd36: 687b ldr r3, [r7, #4]
  31920. 800dd38: f8d3 3080 ldr.w r3, [r3, #128] @ 0x80
  31921. 800dd3c: 4618 mov r0, r3
  31922. 800dd3e: f7f8 ff5f bl 8006c00 <HAL_DMA_Abort_IT>
  31923. 800dd42: 4603 mov r3, r0
  31924. 800dd44: 2b00 cmp r3, #0
  31925. 800dd46: d019 beq.n 800dd7c <HAL_UART_IRQHandler+0x2b4>
  31926. {
  31927. /* Call Directly huart->hdmarx->XferAbortCallback function in case of error */
  31928. huart->hdmarx->XferAbortCallback(huart->hdmarx);
  31929. 800dd48: 687b ldr r3, [r7, #4]
  31930. 800dd4a: f8d3 3080 ldr.w r3, [r3, #128] @ 0x80
  31931. 800dd4e: 6d1b ldr r3, [r3, #80] @ 0x50
  31932. 800dd50: 687a ldr r2, [r7, #4]
  31933. 800dd52: f8d2 2080 ldr.w r2, [r2, #128] @ 0x80
  31934. 800dd56: 4610 mov r0, r2
  31935. 800dd58: 4798 blx r3
  31936. if (HAL_IS_BIT_SET(huart->Instance->CR3, USART_CR3_DMAR))
  31937. 800dd5a: e00f b.n 800dd7c <HAL_UART_IRQHandler+0x2b4>
  31938. #if (USE_HAL_UART_REGISTER_CALLBACKS == 1)
  31939. /*Call registered error callback*/
  31940. huart->ErrorCallback(huart);
  31941. #else
  31942. /*Call legacy weak error callback*/
  31943. HAL_UART_ErrorCallback(huart);
  31944. 800dd5c: 6878 ldr r0, [r7, #4]
  31945. 800dd5e: f000 fa6d bl 800e23c <HAL_UART_ErrorCallback>
  31946. if (HAL_IS_BIT_SET(huart->Instance->CR3, USART_CR3_DMAR))
  31947. 800dd62: e00b b.n 800dd7c <HAL_UART_IRQHandler+0x2b4>
  31948. #if (USE_HAL_UART_REGISTER_CALLBACKS == 1)
  31949. /*Call registered error callback*/
  31950. huart->ErrorCallback(huart);
  31951. #else
  31952. /*Call legacy weak error callback*/
  31953. HAL_UART_ErrorCallback(huart);
  31954. 800dd64: 6878 ldr r0, [r7, #4]
  31955. 800dd66: f000 fa69 bl 800e23c <HAL_UART_ErrorCallback>
  31956. if (HAL_IS_BIT_SET(huart->Instance->CR3, USART_CR3_DMAR))
  31957. 800dd6a: e007 b.n 800dd7c <HAL_UART_IRQHandler+0x2b4>
  31958. #if (USE_HAL_UART_REGISTER_CALLBACKS == 1)
  31959. /*Call registered error callback*/
  31960. huart->ErrorCallback(huart);
  31961. #else
  31962. /*Call legacy weak error callback*/
  31963. HAL_UART_ErrorCallback(huart);
  31964. 800dd6c: 6878 ldr r0, [r7, #4]
  31965. 800dd6e: f000 fa65 bl 800e23c <HAL_UART_ErrorCallback>
  31966. #endif /* USE_HAL_UART_REGISTER_CALLBACKS */
  31967. huart->ErrorCode = HAL_UART_ERROR_NONE;
  31968. 800dd72: 687b ldr r3, [r7, #4]
  31969. 800dd74: 2200 movs r2, #0
  31970. 800dd76: f8c3 2090 str.w r2, [r3, #144] @ 0x90
  31971. }
  31972. }
  31973. return;
  31974. 800dd7a: e253 b.n 800e224 <HAL_UART_IRQHandler+0x75c>
  31975. if (HAL_IS_BIT_SET(huart->Instance->CR3, USART_CR3_DMAR))
  31976. 800dd7c: bf00 nop
  31977. return;
  31978. 800dd7e: e251 b.n 800e224 <HAL_UART_IRQHandler+0x75c>
  31979. 800dd80: 10000001 .word 0x10000001
  31980. 800dd84: 04000120 .word 0x04000120
  31981. 800dd88: 0800f3a5 .word 0x0800f3a5
  31982. } /* End if some error occurs */
  31983. /* Check current reception Mode :
  31984. If Reception till IDLE event has been selected : */
  31985. if ((huart->ReceptionType == HAL_UART_RECEPTION_TOIDLE)
  31986. 800dd8c: 687b ldr r3, [r7, #4]
  31987. 800dd8e: 6edb ldr r3, [r3, #108] @ 0x6c
  31988. 800dd90: 2b01 cmp r3, #1
  31989. 800dd92: f040 81e7 bne.w 800e164 <HAL_UART_IRQHandler+0x69c>
  31990. && ((isrflags & USART_ISR_IDLE) != 0U)
  31991. 800dd96: f8d7 30e4 ldr.w r3, [r7, #228] @ 0xe4
  31992. 800dd9a: f003 0310 and.w r3, r3, #16
  31993. 800dd9e: 2b00 cmp r3, #0
  31994. 800dda0: f000 81e0 beq.w 800e164 <HAL_UART_IRQHandler+0x69c>
  31995. && ((cr1its & USART_ISR_IDLE) != 0U))
  31996. 800dda4: f8d7 30e0 ldr.w r3, [r7, #224] @ 0xe0
  31997. 800dda8: f003 0310 and.w r3, r3, #16
  31998. 800ddac: 2b00 cmp r3, #0
  31999. 800ddae: f000 81d9 beq.w 800e164 <HAL_UART_IRQHandler+0x69c>
  32000. {
  32001. __HAL_UART_CLEAR_FLAG(huart, UART_CLEAR_IDLEF);
  32002. 800ddb2: 687b ldr r3, [r7, #4]
  32003. 800ddb4: 681b ldr r3, [r3, #0]
  32004. 800ddb6: 2210 movs r2, #16
  32005. 800ddb8: 621a str r2, [r3, #32]
  32006. /* Check if DMA mode is enabled in UART */
  32007. if (HAL_IS_BIT_SET(huart->Instance->CR3, USART_CR3_DMAR))
  32008. 800ddba: 687b ldr r3, [r7, #4]
  32009. 800ddbc: 681b ldr r3, [r3, #0]
  32010. 800ddbe: 689b ldr r3, [r3, #8]
  32011. 800ddc0: f003 0340 and.w r3, r3, #64 @ 0x40
  32012. 800ddc4: 2b40 cmp r3, #64 @ 0x40
  32013. 800ddc6: f040 8151 bne.w 800e06c <HAL_UART_IRQHandler+0x5a4>
  32014. {
  32015. /* DMA mode enabled */
  32016. /* Check received length : If all expected data are received, do nothing,
  32017. (DMA cplt callback will be called).
  32018. Otherwise, if at least one data has already been received, IDLE event is to be notified to user */
  32019. uint16_t nb_remaining_rx_data = (uint16_t) __HAL_DMA_GET_COUNTER(huart->hdmarx);
  32020. 800ddca: 687b ldr r3, [r7, #4]
  32021. 800ddcc: f8d3 3080 ldr.w r3, [r3, #128] @ 0x80
  32022. 800ddd0: 681b ldr r3, [r3, #0]
  32023. 800ddd2: 4a96 ldr r2, [pc, #600] @ (800e02c <HAL_UART_IRQHandler+0x564>)
  32024. 800ddd4: 4293 cmp r3, r2
  32025. 800ddd6: d068 beq.n 800deaa <HAL_UART_IRQHandler+0x3e2>
  32026. 800ddd8: 687b ldr r3, [r7, #4]
  32027. 800ddda: f8d3 3080 ldr.w r3, [r3, #128] @ 0x80
  32028. 800ddde: 681b ldr r3, [r3, #0]
  32029. 800dde0: 4a93 ldr r2, [pc, #588] @ (800e030 <HAL_UART_IRQHandler+0x568>)
  32030. 800dde2: 4293 cmp r3, r2
  32031. 800dde4: d061 beq.n 800deaa <HAL_UART_IRQHandler+0x3e2>
  32032. 800dde6: 687b ldr r3, [r7, #4]
  32033. 800dde8: f8d3 3080 ldr.w r3, [r3, #128] @ 0x80
  32034. 800ddec: 681b ldr r3, [r3, #0]
  32035. 800ddee: 4a91 ldr r2, [pc, #580] @ (800e034 <HAL_UART_IRQHandler+0x56c>)
  32036. 800ddf0: 4293 cmp r3, r2
  32037. 800ddf2: d05a beq.n 800deaa <HAL_UART_IRQHandler+0x3e2>
  32038. 800ddf4: 687b ldr r3, [r7, #4]
  32039. 800ddf6: f8d3 3080 ldr.w r3, [r3, #128] @ 0x80
  32040. 800ddfa: 681b ldr r3, [r3, #0]
  32041. 800ddfc: 4a8e ldr r2, [pc, #568] @ (800e038 <HAL_UART_IRQHandler+0x570>)
  32042. 800ddfe: 4293 cmp r3, r2
  32043. 800de00: d053 beq.n 800deaa <HAL_UART_IRQHandler+0x3e2>
  32044. 800de02: 687b ldr r3, [r7, #4]
  32045. 800de04: f8d3 3080 ldr.w r3, [r3, #128] @ 0x80
  32046. 800de08: 681b ldr r3, [r3, #0]
  32047. 800de0a: 4a8c ldr r2, [pc, #560] @ (800e03c <HAL_UART_IRQHandler+0x574>)
  32048. 800de0c: 4293 cmp r3, r2
  32049. 800de0e: d04c beq.n 800deaa <HAL_UART_IRQHandler+0x3e2>
  32050. 800de10: 687b ldr r3, [r7, #4]
  32051. 800de12: f8d3 3080 ldr.w r3, [r3, #128] @ 0x80
  32052. 800de16: 681b ldr r3, [r3, #0]
  32053. 800de18: 4a89 ldr r2, [pc, #548] @ (800e040 <HAL_UART_IRQHandler+0x578>)
  32054. 800de1a: 4293 cmp r3, r2
  32055. 800de1c: d045 beq.n 800deaa <HAL_UART_IRQHandler+0x3e2>
  32056. 800de1e: 687b ldr r3, [r7, #4]
  32057. 800de20: f8d3 3080 ldr.w r3, [r3, #128] @ 0x80
  32058. 800de24: 681b ldr r3, [r3, #0]
  32059. 800de26: 4a87 ldr r2, [pc, #540] @ (800e044 <HAL_UART_IRQHandler+0x57c>)
  32060. 800de28: 4293 cmp r3, r2
  32061. 800de2a: d03e beq.n 800deaa <HAL_UART_IRQHandler+0x3e2>
  32062. 800de2c: 687b ldr r3, [r7, #4]
  32063. 800de2e: f8d3 3080 ldr.w r3, [r3, #128] @ 0x80
  32064. 800de32: 681b ldr r3, [r3, #0]
  32065. 800de34: 4a84 ldr r2, [pc, #528] @ (800e048 <HAL_UART_IRQHandler+0x580>)
  32066. 800de36: 4293 cmp r3, r2
  32067. 800de38: d037 beq.n 800deaa <HAL_UART_IRQHandler+0x3e2>
  32068. 800de3a: 687b ldr r3, [r7, #4]
  32069. 800de3c: f8d3 3080 ldr.w r3, [r3, #128] @ 0x80
  32070. 800de40: 681b ldr r3, [r3, #0]
  32071. 800de42: 4a82 ldr r2, [pc, #520] @ (800e04c <HAL_UART_IRQHandler+0x584>)
  32072. 800de44: 4293 cmp r3, r2
  32073. 800de46: d030 beq.n 800deaa <HAL_UART_IRQHandler+0x3e2>
  32074. 800de48: 687b ldr r3, [r7, #4]
  32075. 800de4a: f8d3 3080 ldr.w r3, [r3, #128] @ 0x80
  32076. 800de4e: 681b ldr r3, [r3, #0]
  32077. 800de50: 4a7f ldr r2, [pc, #508] @ (800e050 <HAL_UART_IRQHandler+0x588>)
  32078. 800de52: 4293 cmp r3, r2
  32079. 800de54: d029 beq.n 800deaa <HAL_UART_IRQHandler+0x3e2>
  32080. 800de56: 687b ldr r3, [r7, #4]
  32081. 800de58: f8d3 3080 ldr.w r3, [r3, #128] @ 0x80
  32082. 800de5c: 681b ldr r3, [r3, #0]
  32083. 800de5e: 4a7d ldr r2, [pc, #500] @ (800e054 <HAL_UART_IRQHandler+0x58c>)
  32084. 800de60: 4293 cmp r3, r2
  32085. 800de62: d022 beq.n 800deaa <HAL_UART_IRQHandler+0x3e2>
  32086. 800de64: 687b ldr r3, [r7, #4]
  32087. 800de66: f8d3 3080 ldr.w r3, [r3, #128] @ 0x80
  32088. 800de6a: 681b ldr r3, [r3, #0]
  32089. 800de6c: 4a7a ldr r2, [pc, #488] @ (800e058 <HAL_UART_IRQHandler+0x590>)
  32090. 800de6e: 4293 cmp r3, r2
  32091. 800de70: d01b beq.n 800deaa <HAL_UART_IRQHandler+0x3e2>
  32092. 800de72: 687b ldr r3, [r7, #4]
  32093. 800de74: f8d3 3080 ldr.w r3, [r3, #128] @ 0x80
  32094. 800de78: 681b ldr r3, [r3, #0]
  32095. 800de7a: 4a78 ldr r2, [pc, #480] @ (800e05c <HAL_UART_IRQHandler+0x594>)
  32096. 800de7c: 4293 cmp r3, r2
  32097. 800de7e: d014 beq.n 800deaa <HAL_UART_IRQHandler+0x3e2>
  32098. 800de80: 687b ldr r3, [r7, #4]
  32099. 800de82: f8d3 3080 ldr.w r3, [r3, #128] @ 0x80
  32100. 800de86: 681b ldr r3, [r3, #0]
  32101. 800de88: 4a75 ldr r2, [pc, #468] @ (800e060 <HAL_UART_IRQHandler+0x598>)
  32102. 800de8a: 4293 cmp r3, r2
  32103. 800de8c: d00d beq.n 800deaa <HAL_UART_IRQHandler+0x3e2>
  32104. 800de8e: 687b ldr r3, [r7, #4]
  32105. 800de90: f8d3 3080 ldr.w r3, [r3, #128] @ 0x80
  32106. 800de94: 681b ldr r3, [r3, #0]
  32107. 800de96: 4a73 ldr r2, [pc, #460] @ (800e064 <HAL_UART_IRQHandler+0x59c>)
  32108. 800de98: 4293 cmp r3, r2
  32109. 800de9a: d006 beq.n 800deaa <HAL_UART_IRQHandler+0x3e2>
  32110. 800de9c: 687b ldr r3, [r7, #4]
  32111. 800de9e: f8d3 3080 ldr.w r3, [r3, #128] @ 0x80
  32112. 800dea2: 681b ldr r3, [r3, #0]
  32113. 800dea4: 4a70 ldr r2, [pc, #448] @ (800e068 <HAL_UART_IRQHandler+0x5a0>)
  32114. 800dea6: 4293 cmp r3, r2
  32115. 800dea8: d106 bne.n 800deb8 <HAL_UART_IRQHandler+0x3f0>
  32116. 800deaa: 687b ldr r3, [r7, #4]
  32117. 800deac: f8d3 3080 ldr.w r3, [r3, #128] @ 0x80
  32118. 800deb0: 681b ldr r3, [r3, #0]
  32119. 800deb2: 685b ldr r3, [r3, #4]
  32120. 800deb4: b29b uxth r3, r3
  32121. 800deb6: e005 b.n 800dec4 <HAL_UART_IRQHandler+0x3fc>
  32122. 800deb8: 687b ldr r3, [r7, #4]
  32123. 800deba: f8d3 3080 ldr.w r3, [r3, #128] @ 0x80
  32124. 800debe: 681b ldr r3, [r3, #0]
  32125. 800dec0: 685b ldr r3, [r3, #4]
  32126. 800dec2: b29b uxth r3, r3
  32127. 800dec4: f8a7 30be strh.w r3, [r7, #190] @ 0xbe
  32128. if ((nb_remaining_rx_data > 0U)
  32129. 800dec8: f8b7 30be ldrh.w r3, [r7, #190] @ 0xbe
  32130. 800decc: 2b00 cmp r3, #0
  32131. 800dece: f000 81ab beq.w 800e228 <HAL_UART_IRQHandler+0x760>
  32132. && (nb_remaining_rx_data < huart->RxXferSize))
  32133. 800ded2: 687b ldr r3, [r7, #4]
  32134. 800ded4: f8b3 305c ldrh.w r3, [r3, #92] @ 0x5c
  32135. 800ded8: f8b7 20be ldrh.w r2, [r7, #190] @ 0xbe
  32136. 800dedc: 429a cmp r2, r3
  32137. 800dede: f080 81a3 bcs.w 800e228 <HAL_UART_IRQHandler+0x760>
  32138. {
  32139. /* Reception is not complete */
  32140. huart->RxXferCount = nb_remaining_rx_data;
  32141. 800dee2: 687b ldr r3, [r7, #4]
  32142. 800dee4: f8b7 20be ldrh.w r2, [r7, #190] @ 0xbe
  32143. 800dee8: f8a3 205e strh.w r2, [r3, #94] @ 0x5e
  32144. /* In Normal mode, end DMA xfer and HAL UART Rx process*/
  32145. if (huart->hdmarx->Init.Mode != DMA_CIRCULAR)
  32146. 800deec: 687b ldr r3, [r7, #4]
  32147. 800deee: f8d3 3080 ldr.w r3, [r3, #128] @ 0x80
  32148. 800def2: 69db ldr r3, [r3, #28]
  32149. 800def4: f5b3 7f80 cmp.w r3, #256 @ 0x100
  32150. 800def8: f000 8087 beq.w 800e00a <HAL_UART_IRQHandler+0x542>
  32151. {
  32152. /* Disable PE and ERR (Frame error, noise error, overrun error) interrupts */
  32153. ATOMIC_CLEAR_BIT(huart->Instance->CR1, USART_CR1_PEIE);
  32154. 800defc: 687b ldr r3, [r7, #4]
  32155. 800defe: 681b ldr r3, [r3, #0]
  32156. 800df00: f8c7 3088 str.w r3, [r7, #136] @ 0x88
  32157. __ASM volatile ("ldrex %0, %1" : "=r" (result) : "Q" (*addr) );
  32158. 800df04: f8d7 3088 ldr.w r3, [r7, #136] @ 0x88
  32159. 800df08: e853 3f00 ldrex r3, [r3]
  32160. 800df0c: f8c7 3084 str.w r3, [r7, #132] @ 0x84
  32161. return(result);
  32162. 800df10: f8d7 3084 ldr.w r3, [r7, #132] @ 0x84
  32163. 800df14: f423 7380 bic.w r3, r3, #256 @ 0x100
  32164. 800df18: f8c7 30b8 str.w r3, [r7, #184] @ 0xb8
  32165. 800df1c: 687b ldr r3, [r7, #4]
  32166. 800df1e: 681b ldr r3, [r3, #0]
  32167. 800df20: 461a mov r2, r3
  32168. 800df22: f8d7 30b8 ldr.w r3, [r7, #184] @ 0xb8
  32169. 800df26: f8c7 3094 str.w r3, [r7, #148] @ 0x94
  32170. 800df2a: f8c7 2090 str.w r2, [r7, #144] @ 0x90
  32171. __ASM volatile ("strex %0, %2, %1" : "=&r" (result), "=Q" (*addr) : "r" (value) );
  32172. 800df2e: f8d7 1090 ldr.w r1, [r7, #144] @ 0x90
  32173. 800df32: f8d7 2094 ldr.w r2, [r7, #148] @ 0x94
  32174. 800df36: e841 2300 strex r3, r2, [r1]
  32175. 800df3a: f8c7 308c str.w r3, [r7, #140] @ 0x8c
  32176. return(result);
  32177. 800df3e: f8d7 308c ldr.w r3, [r7, #140] @ 0x8c
  32178. 800df42: 2b00 cmp r3, #0
  32179. 800df44: d1da bne.n 800defc <HAL_UART_IRQHandler+0x434>
  32180. ATOMIC_CLEAR_BIT(huart->Instance->CR3, USART_CR3_EIE);
  32181. 800df46: 687b ldr r3, [r7, #4]
  32182. 800df48: 681b ldr r3, [r3, #0]
  32183. 800df4a: 3308 adds r3, #8
  32184. 800df4c: 677b str r3, [r7, #116] @ 0x74
  32185. __ASM volatile ("ldrex %0, %1" : "=r" (result) : "Q" (*addr) );
  32186. 800df4e: 6f7b ldr r3, [r7, #116] @ 0x74
  32187. 800df50: e853 3f00 ldrex r3, [r3]
  32188. 800df54: 673b str r3, [r7, #112] @ 0x70
  32189. return(result);
  32190. 800df56: 6f3b ldr r3, [r7, #112] @ 0x70
  32191. 800df58: f023 0301 bic.w r3, r3, #1
  32192. 800df5c: f8c7 30b4 str.w r3, [r7, #180] @ 0xb4
  32193. 800df60: 687b ldr r3, [r7, #4]
  32194. 800df62: 681b ldr r3, [r3, #0]
  32195. 800df64: 3308 adds r3, #8
  32196. 800df66: f8d7 20b4 ldr.w r2, [r7, #180] @ 0xb4
  32197. 800df6a: f8c7 2080 str.w r2, [r7, #128] @ 0x80
  32198. 800df6e: 67fb str r3, [r7, #124] @ 0x7c
  32199. __ASM volatile ("strex %0, %2, %1" : "=&r" (result), "=Q" (*addr) : "r" (value) );
  32200. 800df70: 6ff9 ldr r1, [r7, #124] @ 0x7c
  32201. 800df72: f8d7 2080 ldr.w r2, [r7, #128] @ 0x80
  32202. 800df76: e841 2300 strex r3, r2, [r1]
  32203. 800df7a: 67bb str r3, [r7, #120] @ 0x78
  32204. return(result);
  32205. 800df7c: 6fbb ldr r3, [r7, #120] @ 0x78
  32206. 800df7e: 2b00 cmp r3, #0
  32207. 800df80: d1e1 bne.n 800df46 <HAL_UART_IRQHandler+0x47e>
  32208. /* Disable the DMA transfer for the receiver request by resetting the DMAR bit
  32209. in the UART CR3 register */
  32210. ATOMIC_CLEAR_BIT(huart->Instance->CR3, USART_CR3_DMAR);
  32211. 800df82: 687b ldr r3, [r7, #4]
  32212. 800df84: 681b ldr r3, [r3, #0]
  32213. 800df86: 3308 adds r3, #8
  32214. 800df88: 663b str r3, [r7, #96] @ 0x60
  32215. __ASM volatile ("ldrex %0, %1" : "=r" (result) : "Q" (*addr) );
  32216. 800df8a: 6e3b ldr r3, [r7, #96] @ 0x60
  32217. 800df8c: e853 3f00 ldrex r3, [r3]
  32218. 800df90: 65fb str r3, [r7, #92] @ 0x5c
  32219. return(result);
  32220. 800df92: 6dfb ldr r3, [r7, #92] @ 0x5c
  32221. 800df94: f023 0340 bic.w r3, r3, #64 @ 0x40
  32222. 800df98: f8c7 30b0 str.w r3, [r7, #176] @ 0xb0
  32223. 800df9c: 687b ldr r3, [r7, #4]
  32224. 800df9e: 681b ldr r3, [r3, #0]
  32225. 800dfa0: 3308 adds r3, #8
  32226. 800dfa2: f8d7 20b0 ldr.w r2, [r7, #176] @ 0xb0
  32227. 800dfa6: 66fa str r2, [r7, #108] @ 0x6c
  32228. 800dfa8: 66bb str r3, [r7, #104] @ 0x68
  32229. __ASM volatile ("strex %0, %2, %1" : "=&r" (result), "=Q" (*addr) : "r" (value) );
  32230. 800dfaa: 6eb9 ldr r1, [r7, #104] @ 0x68
  32231. 800dfac: 6efa ldr r2, [r7, #108] @ 0x6c
  32232. 800dfae: e841 2300 strex r3, r2, [r1]
  32233. 800dfb2: 667b str r3, [r7, #100] @ 0x64
  32234. return(result);
  32235. 800dfb4: 6e7b ldr r3, [r7, #100] @ 0x64
  32236. 800dfb6: 2b00 cmp r3, #0
  32237. 800dfb8: d1e3 bne.n 800df82 <HAL_UART_IRQHandler+0x4ba>
  32238. /* At end of Rx process, restore huart->RxState to Ready */
  32239. huart->RxState = HAL_UART_STATE_READY;
  32240. 800dfba: 687b ldr r3, [r7, #4]
  32241. 800dfbc: 2220 movs r2, #32
  32242. 800dfbe: f8c3 208c str.w r2, [r3, #140] @ 0x8c
  32243. huart->ReceptionType = HAL_UART_RECEPTION_STANDARD;
  32244. 800dfc2: 687b ldr r3, [r7, #4]
  32245. 800dfc4: 2200 movs r2, #0
  32246. 800dfc6: 66da str r2, [r3, #108] @ 0x6c
  32247. ATOMIC_CLEAR_BIT(huart->Instance->CR1, USART_CR1_IDLEIE);
  32248. 800dfc8: 687b ldr r3, [r7, #4]
  32249. 800dfca: 681b ldr r3, [r3, #0]
  32250. 800dfcc: 64fb str r3, [r7, #76] @ 0x4c
  32251. __ASM volatile ("ldrex %0, %1" : "=r" (result) : "Q" (*addr) );
  32252. 800dfce: 6cfb ldr r3, [r7, #76] @ 0x4c
  32253. 800dfd0: e853 3f00 ldrex r3, [r3]
  32254. 800dfd4: 64bb str r3, [r7, #72] @ 0x48
  32255. return(result);
  32256. 800dfd6: 6cbb ldr r3, [r7, #72] @ 0x48
  32257. 800dfd8: f023 0310 bic.w r3, r3, #16
  32258. 800dfdc: f8c7 30ac str.w r3, [r7, #172] @ 0xac
  32259. 800dfe0: 687b ldr r3, [r7, #4]
  32260. 800dfe2: 681b ldr r3, [r3, #0]
  32261. 800dfe4: 461a mov r2, r3
  32262. 800dfe6: f8d7 30ac ldr.w r3, [r7, #172] @ 0xac
  32263. 800dfea: 65bb str r3, [r7, #88] @ 0x58
  32264. 800dfec: 657a str r2, [r7, #84] @ 0x54
  32265. __ASM volatile ("strex %0, %2, %1" : "=&r" (result), "=Q" (*addr) : "r" (value) );
  32266. 800dfee: 6d79 ldr r1, [r7, #84] @ 0x54
  32267. 800dff0: 6dba ldr r2, [r7, #88] @ 0x58
  32268. 800dff2: e841 2300 strex r3, r2, [r1]
  32269. 800dff6: 653b str r3, [r7, #80] @ 0x50
  32270. return(result);
  32271. 800dff8: 6d3b ldr r3, [r7, #80] @ 0x50
  32272. 800dffa: 2b00 cmp r3, #0
  32273. 800dffc: d1e4 bne.n 800dfc8 <HAL_UART_IRQHandler+0x500>
  32274. /* Last bytes received, so no need as the abort is immediate */
  32275. (void)HAL_DMA_Abort(huart->hdmarx);
  32276. 800dffe: 687b ldr r3, [r7, #4]
  32277. 800e000: f8d3 3080 ldr.w r3, [r3, #128] @ 0x80
  32278. 800e004: 4618 mov r0, r3
  32279. 800e006: f7f8 fadd bl 80065c4 <HAL_DMA_Abort>
  32280. }
  32281. /* Initialize type of RxEvent that correspond to RxEvent callback execution;
  32282. In this case, Rx Event type is Idle Event */
  32283. huart->RxEventType = HAL_UART_RXEVENT_IDLE;
  32284. 800e00a: 687b ldr r3, [r7, #4]
  32285. 800e00c: 2202 movs r2, #2
  32286. 800e00e: 671a str r2, [r3, #112] @ 0x70
  32287. #if (USE_HAL_UART_REGISTER_CALLBACKS == 1)
  32288. /*Call registered Rx Event callback*/
  32289. huart->RxEventCallback(huart, (huart->RxXferSize - huart->RxXferCount));
  32290. #else
  32291. /*Call legacy weak Rx Event callback*/
  32292. HAL_UARTEx_RxEventCallback(huart, (huart->RxXferSize - huart->RxXferCount));
  32293. 800e010: 687b ldr r3, [r7, #4]
  32294. 800e012: f8b3 205c ldrh.w r2, [r3, #92] @ 0x5c
  32295. 800e016: 687b ldr r3, [r7, #4]
  32296. 800e018: f8b3 305e ldrh.w r3, [r3, #94] @ 0x5e
  32297. 800e01c: b29b uxth r3, r3
  32298. 800e01e: 1ad3 subs r3, r2, r3
  32299. 800e020: b29b uxth r3, r3
  32300. 800e022: 4619 mov r1, r3
  32301. 800e024: 6878 ldr r0, [r7, #4]
  32302. 800e026: f7f6 fb37 bl 8004698 <HAL_UARTEx_RxEventCallback>
  32303. #endif /* (USE_HAL_UART_REGISTER_CALLBACKS) */
  32304. }
  32305. return;
  32306. 800e02a: e0fd b.n 800e228 <HAL_UART_IRQHandler+0x760>
  32307. 800e02c: 40020010 .word 0x40020010
  32308. 800e030: 40020028 .word 0x40020028
  32309. 800e034: 40020040 .word 0x40020040
  32310. 800e038: 40020058 .word 0x40020058
  32311. 800e03c: 40020070 .word 0x40020070
  32312. 800e040: 40020088 .word 0x40020088
  32313. 800e044: 400200a0 .word 0x400200a0
  32314. 800e048: 400200b8 .word 0x400200b8
  32315. 800e04c: 40020410 .word 0x40020410
  32316. 800e050: 40020428 .word 0x40020428
  32317. 800e054: 40020440 .word 0x40020440
  32318. 800e058: 40020458 .word 0x40020458
  32319. 800e05c: 40020470 .word 0x40020470
  32320. 800e060: 40020488 .word 0x40020488
  32321. 800e064: 400204a0 .word 0x400204a0
  32322. 800e068: 400204b8 .word 0x400204b8
  32323. else
  32324. {
  32325. /* DMA mode not enabled */
  32326. /* Check received length : If all expected data are received, do nothing.
  32327. Otherwise, if at least one data has already been received, IDLE event is to be notified to user */
  32328. uint16_t nb_rx_data = huart->RxXferSize - huart->RxXferCount;
  32329. 800e06c: 687b ldr r3, [r7, #4]
  32330. 800e06e: f8b3 205c ldrh.w r2, [r3, #92] @ 0x5c
  32331. 800e072: 687b ldr r3, [r7, #4]
  32332. 800e074: f8b3 305e ldrh.w r3, [r3, #94] @ 0x5e
  32333. 800e078: b29b uxth r3, r3
  32334. 800e07a: 1ad3 subs r3, r2, r3
  32335. 800e07c: f8a7 30ce strh.w r3, [r7, #206] @ 0xce
  32336. if ((huart->RxXferCount > 0U)
  32337. 800e080: 687b ldr r3, [r7, #4]
  32338. 800e082: f8b3 305e ldrh.w r3, [r3, #94] @ 0x5e
  32339. 800e086: b29b uxth r3, r3
  32340. 800e088: 2b00 cmp r3, #0
  32341. 800e08a: f000 80cf beq.w 800e22c <HAL_UART_IRQHandler+0x764>
  32342. && (nb_rx_data > 0U))
  32343. 800e08e: f8b7 30ce ldrh.w r3, [r7, #206] @ 0xce
  32344. 800e092: 2b00 cmp r3, #0
  32345. 800e094: f000 80ca beq.w 800e22c <HAL_UART_IRQHandler+0x764>
  32346. {
  32347. /* Disable the UART Parity Error Interrupt and RXNE interrupts */
  32348. ATOMIC_CLEAR_BIT(huart->Instance->CR1, (USART_CR1_RXNEIE_RXFNEIE | USART_CR1_PEIE));
  32349. 800e098: 687b ldr r3, [r7, #4]
  32350. 800e09a: 681b ldr r3, [r3, #0]
  32351. 800e09c: 63bb str r3, [r7, #56] @ 0x38
  32352. __ASM volatile ("ldrex %0, %1" : "=r" (result) : "Q" (*addr) );
  32353. 800e09e: 6bbb ldr r3, [r7, #56] @ 0x38
  32354. 800e0a0: e853 3f00 ldrex r3, [r3]
  32355. 800e0a4: 637b str r3, [r7, #52] @ 0x34
  32356. return(result);
  32357. 800e0a6: 6b7b ldr r3, [r7, #52] @ 0x34
  32358. 800e0a8: f423 7390 bic.w r3, r3, #288 @ 0x120
  32359. 800e0ac: f8c7 30c8 str.w r3, [r7, #200] @ 0xc8
  32360. 800e0b0: 687b ldr r3, [r7, #4]
  32361. 800e0b2: 681b ldr r3, [r3, #0]
  32362. 800e0b4: 461a mov r2, r3
  32363. 800e0b6: f8d7 30c8 ldr.w r3, [r7, #200] @ 0xc8
  32364. 800e0ba: 647b str r3, [r7, #68] @ 0x44
  32365. 800e0bc: 643a str r2, [r7, #64] @ 0x40
  32366. __ASM volatile ("strex %0, %2, %1" : "=&r" (result), "=Q" (*addr) : "r" (value) );
  32367. 800e0be: 6c39 ldr r1, [r7, #64] @ 0x40
  32368. 800e0c0: 6c7a ldr r2, [r7, #68] @ 0x44
  32369. 800e0c2: e841 2300 strex r3, r2, [r1]
  32370. 800e0c6: 63fb str r3, [r7, #60] @ 0x3c
  32371. return(result);
  32372. 800e0c8: 6bfb ldr r3, [r7, #60] @ 0x3c
  32373. 800e0ca: 2b00 cmp r3, #0
  32374. 800e0cc: d1e4 bne.n 800e098 <HAL_UART_IRQHandler+0x5d0>
  32375. /* Disable the UART Error Interrupt:(Frame error, noise error, overrun error) and RX FIFO Threshold interrupt */
  32376. ATOMIC_CLEAR_BIT(huart->Instance->CR3, (USART_CR3_EIE | USART_CR3_RXFTIE));
  32377. 800e0ce: 687b ldr r3, [r7, #4]
  32378. 800e0d0: 681b ldr r3, [r3, #0]
  32379. 800e0d2: 3308 adds r3, #8
  32380. 800e0d4: 627b str r3, [r7, #36] @ 0x24
  32381. __ASM volatile ("ldrex %0, %1" : "=r" (result) : "Q" (*addr) );
  32382. 800e0d6: 6a7b ldr r3, [r7, #36] @ 0x24
  32383. 800e0d8: e853 3f00 ldrex r3, [r3]
  32384. 800e0dc: 623b str r3, [r7, #32]
  32385. return(result);
  32386. 800e0de: 6a3a ldr r2, [r7, #32]
  32387. 800e0e0: 4b55 ldr r3, [pc, #340] @ (800e238 <HAL_UART_IRQHandler+0x770>)
  32388. 800e0e2: 4013 ands r3, r2
  32389. 800e0e4: f8c7 30c4 str.w r3, [r7, #196] @ 0xc4
  32390. 800e0e8: 687b ldr r3, [r7, #4]
  32391. 800e0ea: 681b ldr r3, [r3, #0]
  32392. 800e0ec: 3308 adds r3, #8
  32393. 800e0ee: f8d7 20c4 ldr.w r2, [r7, #196] @ 0xc4
  32394. 800e0f2: 633a str r2, [r7, #48] @ 0x30
  32395. 800e0f4: 62fb str r3, [r7, #44] @ 0x2c
  32396. __ASM volatile ("strex %0, %2, %1" : "=&r" (result), "=Q" (*addr) : "r" (value) );
  32397. 800e0f6: 6af9 ldr r1, [r7, #44] @ 0x2c
  32398. 800e0f8: 6b3a ldr r2, [r7, #48] @ 0x30
  32399. 800e0fa: e841 2300 strex r3, r2, [r1]
  32400. 800e0fe: 62bb str r3, [r7, #40] @ 0x28
  32401. return(result);
  32402. 800e100: 6abb ldr r3, [r7, #40] @ 0x28
  32403. 800e102: 2b00 cmp r3, #0
  32404. 800e104: d1e3 bne.n 800e0ce <HAL_UART_IRQHandler+0x606>
  32405. /* Rx process is completed, restore huart->RxState to Ready */
  32406. huart->RxState = HAL_UART_STATE_READY;
  32407. 800e106: 687b ldr r3, [r7, #4]
  32408. 800e108: 2220 movs r2, #32
  32409. 800e10a: f8c3 208c str.w r2, [r3, #140] @ 0x8c
  32410. huart->ReceptionType = HAL_UART_RECEPTION_STANDARD;
  32411. 800e10e: 687b ldr r3, [r7, #4]
  32412. 800e110: 2200 movs r2, #0
  32413. 800e112: 66da str r2, [r3, #108] @ 0x6c
  32414. /* Clear RxISR function pointer */
  32415. huart->RxISR = NULL;
  32416. 800e114: 687b ldr r3, [r7, #4]
  32417. 800e116: 2200 movs r2, #0
  32418. 800e118: 675a str r2, [r3, #116] @ 0x74
  32419. ATOMIC_CLEAR_BIT(huart->Instance->CR1, USART_CR1_IDLEIE);
  32420. 800e11a: 687b ldr r3, [r7, #4]
  32421. 800e11c: 681b ldr r3, [r3, #0]
  32422. 800e11e: 613b str r3, [r7, #16]
  32423. __ASM volatile ("ldrex %0, %1" : "=r" (result) : "Q" (*addr) );
  32424. 800e120: 693b ldr r3, [r7, #16]
  32425. 800e122: e853 3f00 ldrex r3, [r3]
  32426. 800e126: 60fb str r3, [r7, #12]
  32427. return(result);
  32428. 800e128: 68fb ldr r3, [r7, #12]
  32429. 800e12a: f023 0310 bic.w r3, r3, #16
  32430. 800e12e: f8c7 30c0 str.w r3, [r7, #192] @ 0xc0
  32431. 800e132: 687b ldr r3, [r7, #4]
  32432. 800e134: 681b ldr r3, [r3, #0]
  32433. 800e136: 461a mov r2, r3
  32434. 800e138: f8d7 30c0 ldr.w r3, [r7, #192] @ 0xc0
  32435. 800e13c: 61fb str r3, [r7, #28]
  32436. 800e13e: 61ba str r2, [r7, #24]
  32437. __ASM volatile ("strex %0, %2, %1" : "=&r" (result), "=Q" (*addr) : "r" (value) );
  32438. 800e140: 69b9 ldr r1, [r7, #24]
  32439. 800e142: 69fa ldr r2, [r7, #28]
  32440. 800e144: e841 2300 strex r3, r2, [r1]
  32441. 800e148: 617b str r3, [r7, #20]
  32442. return(result);
  32443. 800e14a: 697b ldr r3, [r7, #20]
  32444. 800e14c: 2b00 cmp r3, #0
  32445. 800e14e: d1e4 bne.n 800e11a <HAL_UART_IRQHandler+0x652>
  32446. /* Initialize type of RxEvent that correspond to RxEvent callback execution;
  32447. In this case, Rx Event type is Idle Event */
  32448. huart->RxEventType = HAL_UART_RXEVENT_IDLE;
  32449. 800e150: 687b ldr r3, [r7, #4]
  32450. 800e152: 2202 movs r2, #2
  32451. 800e154: 671a str r2, [r3, #112] @ 0x70
  32452. #if (USE_HAL_UART_REGISTER_CALLBACKS == 1)
  32453. /*Call registered Rx complete callback*/
  32454. huart->RxEventCallback(huart, nb_rx_data);
  32455. #else
  32456. /*Call legacy weak Rx Event callback*/
  32457. HAL_UARTEx_RxEventCallback(huart, nb_rx_data);
  32458. 800e156: f8b7 30ce ldrh.w r3, [r7, #206] @ 0xce
  32459. 800e15a: 4619 mov r1, r3
  32460. 800e15c: 6878 ldr r0, [r7, #4]
  32461. 800e15e: f7f6 fa9b bl 8004698 <HAL_UARTEx_RxEventCallback>
  32462. #endif /* (USE_HAL_UART_REGISTER_CALLBACKS) */
  32463. }
  32464. return;
  32465. 800e162: e063 b.n 800e22c <HAL_UART_IRQHandler+0x764>
  32466. }
  32467. }
  32468. /* UART wakeup from Stop mode interrupt occurred ---------------------------*/
  32469. if (((isrflags & USART_ISR_WUF) != 0U) && ((cr3its & USART_CR3_WUFIE) != 0U))
  32470. 800e164: f8d7 30e4 ldr.w r3, [r7, #228] @ 0xe4
  32471. 800e168: f403 1380 and.w r3, r3, #1048576 @ 0x100000
  32472. 800e16c: 2b00 cmp r3, #0
  32473. 800e16e: d00e beq.n 800e18e <HAL_UART_IRQHandler+0x6c6>
  32474. 800e170: f8d7 30dc ldr.w r3, [r7, #220] @ 0xdc
  32475. 800e174: f403 0380 and.w r3, r3, #4194304 @ 0x400000
  32476. 800e178: 2b00 cmp r3, #0
  32477. 800e17a: d008 beq.n 800e18e <HAL_UART_IRQHandler+0x6c6>
  32478. {
  32479. __HAL_UART_CLEAR_FLAG(huart, UART_CLEAR_WUF);
  32480. 800e17c: 687b ldr r3, [r7, #4]
  32481. 800e17e: 681b ldr r3, [r3, #0]
  32482. 800e180: f44f 1280 mov.w r2, #1048576 @ 0x100000
  32483. 800e184: 621a str r2, [r3, #32]
  32484. #if (USE_HAL_UART_REGISTER_CALLBACKS == 1)
  32485. /* Call registered Wakeup Callback */
  32486. huart->WakeupCallback(huart);
  32487. #else
  32488. /* Call legacy weak Wakeup Callback */
  32489. HAL_UARTEx_WakeupCallback(huart);
  32490. 800e186: 6878 ldr r0, [r7, #4]
  32491. 800e188: f002 f80c bl 80101a4 <HAL_UARTEx_WakeupCallback>
  32492. #endif /* USE_HAL_UART_REGISTER_CALLBACKS */
  32493. return;
  32494. 800e18c: e051 b.n 800e232 <HAL_UART_IRQHandler+0x76a>
  32495. }
  32496. /* UART in mode Transmitter ------------------------------------------------*/
  32497. if (((isrflags & USART_ISR_TXE_TXFNF) != 0U)
  32498. 800e18e: f8d7 30e4 ldr.w r3, [r7, #228] @ 0xe4
  32499. 800e192: f003 0380 and.w r3, r3, #128 @ 0x80
  32500. 800e196: 2b00 cmp r3, #0
  32501. 800e198: d014 beq.n 800e1c4 <HAL_UART_IRQHandler+0x6fc>
  32502. && (((cr1its & USART_CR1_TXEIE_TXFNFIE) != 0U)
  32503. 800e19a: f8d7 30e0 ldr.w r3, [r7, #224] @ 0xe0
  32504. 800e19e: f003 0380 and.w r3, r3, #128 @ 0x80
  32505. 800e1a2: 2b00 cmp r3, #0
  32506. 800e1a4: d105 bne.n 800e1b2 <HAL_UART_IRQHandler+0x6ea>
  32507. || ((cr3its & USART_CR3_TXFTIE) != 0U)))
  32508. 800e1a6: f8d7 30dc ldr.w r3, [r7, #220] @ 0xdc
  32509. 800e1aa: f403 0300 and.w r3, r3, #8388608 @ 0x800000
  32510. 800e1ae: 2b00 cmp r3, #0
  32511. 800e1b0: d008 beq.n 800e1c4 <HAL_UART_IRQHandler+0x6fc>
  32512. {
  32513. if (huart->TxISR != NULL)
  32514. 800e1b2: 687b ldr r3, [r7, #4]
  32515. 800e1b4: 6f9b ldr r3, [r3, #120] @ 0x78
  32516. 800e1b6: 2b00 cmp r3, #0
  32517. 800e1b8: d03a beq.n 800e230 <HAL_UART_IRQHandler+0x768>
  32518. {
  32519. huart->TxISR(huart);
  32520. 800e1ba: 687b ldr r3, [r7, #4]
  32521. 800e1bc: 6f9b ldr r3, [r3, #120] @ 0x78
  32522. 800e1be: 6878 ldr r0, [r7, #4]
  32523. 800e1c0: 4798 blx r3
  32524. }
  32525. return;
  32526. 800e1c2: e035 b.n 800e230 <HAL_UART_IRQHandler+0x768>
  32527. }
  32528. /* UART in mode Transmitter (transmission end) -----------------------------*/
  32529. if (((isrflags & USART_ISR_TC) != 0U) && ((cr1its & USART_CR1_TCIE) != 0U))
  32530. 800e1c4: f8d7 30e4 ldr.w r3, [r7, #228] @ 0xe4
  32531. 800e1c8: f003 0340 and.w r3, r3, #64 @ 0x40
  32532. 800e1cc: 2b00 cmp r3, #0
  32533. 800e1ce: d009 beq.n 800e1e4 <HAL_UART_IRQHandler+0x71c>
  32534. 800e1d0: f8d7 30e0 ldr.w r3, [r7, #224] @ 0xe0
  32535. 800e1d4: f003 0340 and.w r3, r3, #64 @ 0x40
  32536. 800e1d8: 2b00 cmp r3, #0
  32537. 800e1da: d003 beq.n 800e1e4 <HAL_UART_IRQHandler+0x71c>
  32538. {
  32539. UART_EndTransmit_IT(huart);
  32540. 800e1dc: 6878 ldr r0, [r7, #4]
  32541. 800e1de: f001 fa99 bl 800f714 <UART_EndTransmit_IT>
  32542. return;
  32543. 800e1e2: e026 b.n 800e232 <HAL_UART_IRQHandler+0x76a>
  32544. }
  32545. /* UART TX Fifo Empty occurred ----------------------------------------------*/
  32546. if (((isrflags & USART_ISR_TXFE) != 0U) && ((cr1its & USART_CR1_TXFEIE) != 0U))
  32547. 800e1e4: f8d7 30e4 ldr.w r3, [r7, #228] @ 0xe4
  32548. 800e1e8: f403 0300 and.w r3, r3, #8388608 @ 0x800000
  32549. 800e1ec: 2b00 cmp r3, #0
  32550. 800e1ee: d009 beq.n 800e204 <HAL_UART_IRQHandler+0x73c>
  32551. 800e1f0: f8d7 30e0 ldr.w r3, [r7, #224] @ 0xe0
  32552. 800e1f4: f003 4380 and.w r3, r3, #1073741824 @ 0x40000000
  32553. 800e1f8: 2b00 cmp r3, #0
  32554. 800e1fa: d003 beq.n 800e204 <HAL_UART_IRQHandler+0x73c>
  32555. #if (USE_HAL_UART_REGISTER_CALLBACKS == 1)
  32556. /* Call registered Tx Fifo Empty Callback */
  32557. huart->TxFifoEmptyCallback(huart);
  32558. #else
  32559. /* Call legacy weak Tx Fifo Empty Callback */
  32560. HAL_UARTEx_TxFifoEmptyCallback(huart);
  32561. 800e1fc: 6878 ldr r0, [r7, #4]
  32562. 800e1fe: f001 ffe5 bl 80101cc <HAL_UARTEx_TxFifoEmptyCallback>
  32563. #endif /* USE_HAL_UART_REGISTER_CALLBACKS */
  32564. return;
  32565. 800e202: e016 b.n 800e232 <HAL_UART_IRQHandler+0x76a>
  32566. }
  32567. /* UART RX Fifo Full occurred ----------------------------------------------*/
  32568. if (((isrflags & USART_ISR_RXFF) != 0U) && ((cr1its & USART_CR1_RXFFIE) != 0U))
  32569. 800e204: f8d7 30e4 ldr.w r3, [r7, #228] @ 0xe4
  32570. 800e208: f003 7380 and.w r3, r3, #16777216 @ 0x1000000
  32571. 800e20c: 2b00 cmp r3, #0
  32572. 800e20e: d010 beq.n 800e232 <HAL_UART_IRQHandler+0x76a>
  32573. 800e210: f8d7 30e0 ldr.w r3, [r7, #224] @ 0xe0
  32574. 800e214: 2b00 cmp r3, #0
  32575. 800e216: da0c bge.n 800e232 <HAL_UART_IRQHandler+0x76a>
  32576. #if (USE_HAL_UART_REGISTER_CALLBACKS == 1)
  32577. /* Call registered Rx Fifo Full Callback */
  32578. huart->RxFifoFullCallback(huart);
  32579. #else
  32580. /* Call legacy weak Rx Fifo Full Callback */
  32581. HAL_UARTEx_RxFifoFullCallback(huart);
  32582. 800e218: 6878 ldr r0, [r7, #4]
  32583. 800e21a: f001 ffcd bl 80101b8 <HAL_UARTEx_RxFifoFullCallback>
  32584. #endif /* USE_HAL_UART_REGISTER_CALLBACKS */
  32585. return;
  32586. 800e21e: e008 b.n 800e232 <HAL_UART_IRQHandler+0x76a>
  32587. return;
  32588. 800e220: bf00 nop
  32589. 800e222: e006 b.n 800e232 <HAL_UART_IRQHandler+0x76a>
  32590. return;
  32591. 800e224: bf00 nop
  32592. 800e226: e004 b.n 800e232 <HAL_UART_IRQHandler+0x76a>
  32593. return;
  32594. 800e228: bf00 nop
  32595. 800e22a: e002 b.n 800e232 <HAL_UART_IRQHandler+0x76a>
  32596. return;
  32597. 800e22c: bf00 nop
  32598. 800e22e: e000 b.n 800e232 <HAL_UART_IRQHandler+0x76a>
  32599. return;
  32600. 800e230: bf00 nop
  32601. }
  32602. }
  32603. 800e232: 37e8 adds r7, #232 @ 0xe8
  32604. 800e234: 46bd mov sp, r7
  32605. 800e236: bd80 pop {r7, pc}
  32606. 800e238: effffffe .word 0xeffffffe
  32607. 0800e23c <HAL_UART_ErrorCallback>:
  32608. * @brief UART error callback.
  32609. * @param huart UART handle.
  32610. * @retval None
  32611. */
  32612. __weak void HAL_UART_ErrorCallback(UART_HandleTypeDef *huart)
  32613. {
  32614. 800e23c: b480 push {r7}
  32615. 800e23e: b083 sub sp, #12
  32616. 800e240: af00 add r7, sp, #0
  32617. 800e242: 6078 str r0, [r7, #4]
  32618. UNUSED(huart);
  32619. /* NOTE : This function should not be modified, when the callback is needed,
  32620. the HAL_UART_ErrorCallback can be implemented in the user file.
  32621. */
  32622. }
  32623. 800e244: bf00 nop
  32624. 800e246: 370c adds r7, #12
  32625. 800e248: 46bd mov sp, r7
  32626. 800e24a: f85d 7b04 ldr.w r7, [sp], #4
  32627. 800e24e: 4770 bx lr
  32628. 0800e250 <UART_SetConfig>:
  32629. * @brief Configure the UART peripheral.
  32630. * @param huart UART handle.
  32631. * @retval HAL status
  32632. */
  32633. HAL_StatusTypeDef UART_SetConfig(UART_HandleTypeDef *huart)
  32634. {
  32635. 800e250: e92d 4fb0 stmdb sp!, {r4, r5, r7, r8, r9, sl, fp, lr}
  32636. 800e254: b092 sub sp, #72 @ 0x48
  32637. 800e256: af00 add r7, sp, #0
  32638. 800e258: 6178 str r0, [r7, #20]
  32639. uint32_t tmpreg;
  32640. uint16_t brrtemp;
  32641. UART_ClockSourceTypeDef clocksource;
  32642. uint32_t usartdiv;
  32643. HAL_StatusTypeDef ret = HAL_OK;
  32644. 800e25a: 2300 movs r3, #0
  32645. 800e25c: f887 3042 strb.w r3, [r7, #66] @ 0x42
  32646. * the UART Word Length, Parity, Mode and oversampling:
  32647. * set the M bits according to huart->Init.WordLength value
  32648. * set PCE and PS bits according to huart->Init.Parity value
  32649. * set TE and RE bits according to huart->Init.Mode value
  32650. * set OVER8 bit according to huart->Init.OverSampling value */
  32651. tmpreg = (uint32_t)huart->Init.WordLength | huart->Init.Parity | huart->Init.Mode | huart->Init.OverSampling ;
  32652. 800e260: 697b ldr r3, [r7, #20]
  32653. 800e262: 689a ldr r2, [r3, #8]
  32654. 800e264: 697b ldr r3, [r7, #20]
  32655. 800e266: 691b ldr r3, [r3, #16]
  32656. 800e268: 431a orrs r2, r3
  32657. 800e26a: 697b ldr r3, [r7, #20]
  32658. 800e26c: 695b ldr r3, [r3, #20]
  32659. 800e26e: 431a orrs r2, r3
  32660. 800e270: 697b ldr r3, [r7, #20]
  32661. 800e272: 69db ldr r3, [r3, #28]
  32662. 800e274: 4313 orrs r3, r2
  32663. 800e276: 647b str r3, [r7, #68] @ 0x44
  32664. MODIFY_REG(huart->Instance->CR1, USART_CR1_FIELDS, tmpreg);
  32665. 800e278: 697b ldr r3, [r7, #20]
  32666. 800e27a: 681b ldr r3, [r3, #0]
  32667. 800e27c: 681a ldr r2, [r3, #0]
  32668. 800e27e: 4bbe ldr r3, [pc, #760] @ (800e578 <UART_SetConfig+0x328>)
  32669. 800e280: 4013 ands r3, r2
  32670. 800e282: 697a ldr r2, [r7, #20]
  32671. 800e284: 6812 ldr r2, [r2, #0]
  32672. 800e286: 6c79 ldr r1, [r7, #68] @ 0x44
  32673. 800e288: 430b orrs r3, r1
  32674. 800e28a: 6013 str r3, [r2, #0]
  32675. /*-------------------------- USART CR2 Configuration -----------------------*/
  32676. /* Configure the UART Stop Bits: Set STOP[13:12] bits according
  32677. * to huart->Init.StopBits value */
  32678. MODIFY_REG(huart->Instance->CR2, USART_CR2_STOP, huart->Init.StopBits);
  32679. 800e28c: 697b ldr r3, [r7, #20]
  32680. 800e28e: 681b ldr r3, [r3, #0]
  32681. 800e290: 685b ldr r3, [r3, #4]
  32682. 800e292: f423 5140 bic.w r1, r3, #12288 @ 0x3000
  32683. 800e296: 697b ldr r3, [r7, #20]
  32684. 800e298: 68da ldr r2, [r3, #12]
  32685. 800e29a: 697b ldr r3, [r7, #20]
  32686. 800e29c: 681b ldr r3, [r3, #0]
  32687. 800e29e: 430a orrs r2, r1
  32688. 800e2a0: 605a str r2, [r3, #4]
  32689. /* Configure
  32690. * - UART HardWare Flow Control: set CTSE and RTSE bits according
  32691. * to huart->Init.HwFlowCtl value
  32692. * - one-bit sampling method versus three samples' majority rule according
  32693. * to huart->Init.OneBitSampling (not applicable to LPUART) */
  32694. tmpreg = (uint32_t)huart->Init.HwFlowCtl;
  32695. 800e2a2: 697b ldr r3, [r7, #20]
  32696. 800e2a4: 699b ldr r3, [r3, #24]
  32697. 800e2a6: 647b str r3, [r7, #68] @ 0x44
  32698. if (!(UART_INSTANCE_LOWPOWER(huart)))
  32699. 800e2a8: 697b ldr r3, [r7, #20]
  32700. 800e2aa: 681b ldr r3, [r3, #0]
  32701. 800e2ac: 4ab3 ldr r2, [pc, #716] @ (800e57c <UART_SetConfig+0x32c>)
  32702. 800e2ae: 4293 cmp r3, r2
  32703. 800e2b0: d004 beq.n 800e2bc <UART_SetConfig+0x6c>
  32704. {
  32705. tmpreg |= huart->Init.OneBitSampling;
  32706. 800e2b2: 697b ldr r3, [r7, #20]
  32707. 800e2b4: 6a1b ldr r3, [r3, #32]
  32708. 800e2b6: 6c7a ldr r2, [r7, #68] @ 0x44
  32709. 800e2b8: 4313 orrs r3, r2
  32710. 800e2ba: 647b str r3, [r7, #68] @ 0x44
  32711. }
  32712. MODIFY_REG(huart->Instance->CR3, USART_CR3_FIELDS, tmpreg);
  32713. 800e2bc: 697b ldr r3, [r7, #20]
  32714. 800e2be: 681b ldr r3, [r3, #0]
  32715. 800e2c0: 689a ldr r2, [r3, #8]
  32716. 800e2c2: 4baf ldr r3, [pc, #700] @ (800e580 <UART_SetConfig+0x330>)
  32717. 800e2c4: 4013 ands r3, r2
  32718. 800e2c6: 697a ldr r2, [r7, #20]
  32719. 800e2c8: 6812 ldr r2, [r2, #0]
  32720. 800e2ca: 6c79 ldr r1, [r7, #68] @ 0x44
  32721. 800e2cc: 430b orrs r3, r1
  32722. 800e2ce: 6093 str r3, [r2, #8]
  32723. /*-------------------------- USART PRESC Configuration -----------------------*/
  32724. /* Configure
  32725. * - UART Clock Prescaler : set PRESCALER according to huart->Init.ClockPrescaler value */
  32726. MODIFY_REG(huart->Instance->PRESC, USART_PRESC_PRESCALER, huart->Init.ClockPrescaler);
  32727. 800e2d0: 697b ldr r3, [r7, #20]
  32728. 800e2d2: 681b ldr r3, [r3, #0]
  32729. 800e2d4: 6adb ldr r3, [r3, #44] @ 0x2c
  32730. 800e2d6: f023 010f bic.w r1, r3, #15
  32731. 800e2da: 697b ldr r3, [r7, #20]
  32732. 800e2dc: 6a5a ldr r2, [r3, #36] @ 0x24
  32733. 800e2de: 697b ldr r3, [r7, #20]
  32734. 800e2e0: 681b ldr r3, [r3, #0]
  32735. 800e2e2: 430a orrs r2, r1
  32736. 800e2e4: 62da str r2, [r3, #44] @ 0x2c
  32737. /*-------------------------- USART BRR Configuration -----------------------*/
  32738. UART_GETCLOCKSOURCE(huart, clocksource);
  32739. 800e2e6: 697b ldr r3, [r7, #20]
  32740. 800e2e8: 681b ldr r3, [r3, #0]
  32741. 800e2ea: 4aa6 ldr r2, [pc, #664] @ (800e584 <UART_SetConfig+0x334>)
  32742. 800e2ec: 4293 cmp r3, r2
  32743. 800e2ee: d177 bne.n 800e3e0 <UART_SetConfig+0x190>
  32744. 800e2f0: 4ba5 ldr r3, [pc, #660] @ (800e588 <UART_SetConfig+0x338>)
  32745. 800e2f2: 6d5b ldr r3, [r3, #84] @ 0x54
  32746. 800e2f4: f003 0338 and.w r3, r3, #56 @ 0x38
  32747. 800e2f8: 2b28 cmp r3, #40 @ 0x28
  32748. 800e2fa: d86d bhi.n 800e3d8 <UART_SetConfig+0x188>
  32749. 800e2fc: a201 add r2, pc, #4 @ (adr r2, 800e304 <UART_SetConfig+0xb4>)
  32750. 800e2fe: f852 f023 ldr.w pc, [r2, r3, lsl #2]
  32751. 800e302: bf00 nop
  32752. 800e304: 0800e3a9 .word 0x0800e3a9
  32753. 800e308: 0800e3d9 .word 0x0800e3d9
  32754. 800e30c: 0800e3d9 .word 0x0800e3d9
  32755. 800e310: 0800e3d9 .word 0x0800e3d9
  32756. 800e314: 0800e3d9 .word 0x0800e3d9
  32757. 800e318: 0800e3d9 .word 0x0800e3d9
  32758. 800e31c: 0800e3d9 .word 0x0800e3d9
  32759. 800e320: 0800e3d9 .word 0x0800e3d9
  32760. 800e324: 0800e3b1 .word 0x0800e3b1
  32761. 800e328: 0800e3d9 .word 0x0800e3d9
  32762. 800e32c: 0800e3d9 .word 0x0800e3d9
  32763. 800e330: 0800e3d9 .word 0x0800e3d9
  32764. 800e334: 0800e3d9 .word 0x0800e3d9
  32765. 800e338: 0800e3d9 .word 0x0800e3d9
  32766. 800e33c: 0800e3d9 .word 0x0800e3d9
  32767. 800e340: 0800e3d9 .word 0x0800e3d9
  32768. 800e344: 0800e3b9 .word 0x0800e3b9
  32769. 800e348: 0800e3d9 .word 0x0800e3d9
  32770. 800e34c: 0800e3d9 .word 0x0800e3d9
  32771. 800e350: 0800e3d9 .word 0x0800e3d9
  32772. 800e354: 0800e3d9 .word 0x0800e3d9
  32773. 800e358: 0800e3d9 .word 0x0800e3d9
  32774. 800e35c: 0800e3d9 .word 0x0800e3d9
  32775. 800e360: 0800e3d9 .word 0x0800e3d9
  32776. 800e364: 0800e3c1 .word 0x0800e3c1
  32777. 800e368: 0800e3d9 .word 0x0800e3d9
  32778. 800e36c: 0800e3d9 .word 0x0800e3d9
  32779. 800e370: 0800e3d9 .word 0x0800e3d9
  32780. 800e374: 0800e3d9 .word 0x0800e3d9
  32781. 800e378: 0800e3d9 .word 0x0800e3d9
  32782. 800e37c: 0800e3d9 .word 0x0800e3d9
  32783. 800e380: 0800e3d9 .word 0x0800e3d9
  32784. 800e384: 0800e3c9 .word 0x0800e3c9
  32785. 800e388: 0800e3d9 .word 0x0800e3d9
  32786. 800e38c: 0800e3d9 .word 0x0800e3d9
  32787. 800e390: 0800e3d9 .word 0x0800e3d9
  32788. 800e394: 0800e3d9 .word 0x0800e3d9
  32789. 800e398: 0800e3d9 .word 0x0800e3d9
  32790. 800e39c: 0800e3d9 .word 0x0800e3d9
  32791. 800e3a0: 0800e3d9 .word 0x0800e3d9
  32792. 800e3a4: 0800e3d1 .word 0x0800e3d1
  32793. 800e3a8: 2301 movs r3, #1
  32794. 800e3aa: f887 3043 strb.w r3, [r7, #67] @ 0x43
  32795. 800e3ae: e222 b.n 800e7f6 <UART_SetConfig+0x5a6>
  32796. 800e3b0: 2304 movs r3, #4
  32797. 800e3b2: f887 3043 strb.w r3, [r7, #67] @ 0x43
  32798. 800e3b6: e21e b.n 800e7f6 <UART_SetConfig+0x5a6>
  32799. 800e3b8: 2308 movs r3, #8
  32800. 800e3ba: f887 3043 strb.w r3, [r7, #67] @ 0x43
  32801. 800e3be: e21a b.n 800e7f6 <UART_SetConfig+0x5a6>
  32802. 800e3c0: 2310 movs r3, #16
  32803. 800e3c2: f887 3043 strb.w r3, [r7, #67] @ 0x43
  32804. 800e3c6: e216 b.n 800e7f6 <UART_SetConfig+0x5a6>
  32805. 800e3c8: 2320 movs r3, #32
  32806. 800e3ca: f887 3043 strb.w r3, [r7, #67] @ 0x43
  32807. 800e3ce: e212 b.n 800e7f6 <UART_SetConfig+0x5a6>
  32808. 800e3d0: 2340 movs r3, #64 @ 0x40
  32809. 800e3d2: f887 3043 strb.w r3, [r7, #67] @ 0x43
  32810. 800e3d6: e20e b.n 800e7f6 <UART_SetConfig+0x5a6>
  32811. 800e3d8: 2380 movs r3, #128 @ 0x80
  32812. 800e3da: f887 3043 strb.w r3, [r7, #67] @ 0x43
  32813. 800e3de: e20a b.n 800e7f6 <UART_SetConfig+0x5a6>
  32814. 800e3e0: 697b ldr r3, [r7, #20]
  32815. 800e3e2: 681b ldr r3, [r3, #0]
  32816. 800e3e4: 4a69 ldr r2, [pc, #420] @ (800e58c <UART_SetConfig+0x33c>)
  32817. 800e3e6: 4293 cmp r3, r2
  32818. 800e3e8: d130 bne.n 800e44c <UART_SetConfig+0x1fc>
  32819. 800e3ea: 4b67 ldr r3, [pc, #412] @ (800e588 <UART_SetConfig+0x338>)
  32820. 800e3ec: 6d5b ldr r3, [r3, #84] @ 0x54
  32821. 800e3ee: f003 0307 and.w r3, r3, #7
  32822. 800e3f2: 2b05 cmp r3, #5
  32823. 800e3f4: d826 bhi.n 800e444 <UART_SetConfig+0x1f4>
  32824. 800e3f6: a201 add r2, pc, #4 @ (adr r2, 800e3fc <UART_SetConfig+0x1ac>)
  32825. 800e3f8: f852 f023 ldr.w pc, [r2, r3, lsl #2]
  32826. 800e3fc: 0800e415 .word 0x0800e415
  32827. 800e400: 0800e41d .word 0x0800e41d
  32828. 800e404: 0800e425 .word 0x0800e425
  32829. 800e408: 0800e42d .word 0x0800e42d
  32830. 800e40c: 0800e435 .word 0x0800e435
  32831. 800e410: 0800e43d .word 0x0800e43d
  32832. 800e414: 2300 movs r3, #0
  32833. 800e416: f887 3043 strb.w r3, [r7, #67] @ 0x43
  32834. 800e41a: e1ec b.n 800e7f6 <UART_SetConfig+0x5a6>
  32835. 800e41c: 2304 movs r3, #4
  32836. 800e41e: f887 3043 strb.w r3, [r7, #67] @ 0x43
  32837. 800e422: e1e8 b.n 800e7f6 <UART_SetConfig+0x5a6>
  32838. 800e424: 2308 movs r3, #8
  32839. 800e426: f887 3043 strb.w r3, [r7, #67] @ 0x43
  32840. 800e42a: e1e4 b.n 800e7f6 <UART_SetConfig+0x5a6>
  32841. 800e42c: 2310 movs r3, #16
  32842. 800e42e: f887 3043 strb.w r3, [r7, #67] @ 0x43
  32843. 800e432: e1e0 b.n 800e7f6 <UART_SetConfig+0x5a6>
  32844. 800e434: 2320 movs r3, #32
  32845. 800e436: f887 3043 strb.w r3, [r7, #67] @ 0x43
  32846. 800e43a: e1dc b.n 800e7f6 <UART_SetConfig+0x5a6>
  32847. 800e43c: 2340 movs r3, #64 @ 0x40
  32848. 800e43e: f887 3043 strb.w r3, [r7, #67] @ 0x43
  32849. 800e442: e1d8 b.n 800e7f6 <UART_SetConfig+0x5a6>
  32850. 800e444: 2380 movs r3, #128 @ 0x80
  32851. 800e446: f887 3043 strb.w r3, [r7, #67] @ 0x43
  32852. 800e44a: e1d4 b.n 800e7f6 <UART_SetConfig+0x5a6>
  32853. 800e44c: 697b ldr r3, [r7, #20]
  32854. 800e44e: 681b ldr r3, [r3, #0]
  32855. 800e450: 4a4f ldr r2, [pc, #316] @ (800e590 <UART_SetConfig+0x340>)
  32856. 800e452: 4293 cmp r3, r2
  32857. 800e454: d130 bne.n 800e4b8 <UART_SetConfig+0x268>
  32858. 800e456: 4b4c ldr r3, [pc, #304] @ (800e588 <UART_SetConfig+0x338>)
  32859. 800e458: 6d5b ldr r3, [r3, #84] @ 0x54
  32860. 800e45a: f003 0307 and.w r3, r3, #7
  32861. 800e45e: 2b05 cmp r3, #5
  32862. 800e460: d826 bhi.n 800e4b0 <UART_SetConfig+0x260>
  32863. 800e462: a201 add r2, pc, #4 @ (adr r2, 800e468 <UART_SetConfig+0x218>)
  32864. 800e464: f852 f023 ldr.w pc, [r2, r3, lsl #2]
  32865. 800e468: 0800e481 .word 0x0800e481
  32866. 800e46c: 0800e489 .word 0x0800e489
  32867. 800e470: 0800e491 .word 0x0800e491
  32868. 800e474: 0800e499 .word 0x0800e499
  32869. 800e478: 0800e4a1 .word 0x0800e4a1
  32870. 800e47c: 0800e4a9 .word 0x0800e4a9
  32871. 800e480: 2300 movs r3, #0
  32872. 800e482: f887 3043 strb.w r3, [r7, #67] @ 0x43
  32873. 800e486: e1b6 b.n 800e7f6 <UART_SetConfig+0x5a6>
  32874. 800e488: 2304 movs r3, #4
  32875. 800e48a: f887 3043 strb.w r3, [r7, #67] @ 0x43
  32876. 800e48e: e1b2 b.n 800e7f6 <UART_SetConfig+0x5a6>
  32877. 800e490: 2308 movs r3, #8
  32878. 800e492: f887 3043 strb.w r3, [r7, #67] @ 0x43
  32879. 800e496: e1ae b.n 800e7f6 <UART_SetConfig+0x5a6>
  32880. 800e498: 2310 movs r3, #16
  32881. 800e49a: f887 3043 strb.w r3, [r7, #67] @ 0x43
  32882. 800e49e: e1aa b.n 800e7f6 <UART_SetConfig+0x5a6>
  32883. 800e4a0: 2320 movs r3, #32
  32884. 800e4a2: f887 3043 strb.w r3, [r7, #67] @ 0x43
  32885. 800e4a6: e1a6 b.n 800e7f6 <UART_SetConfig+0x5a6>
  32886. 800e4a8: 2340 movs r3, #64 @ 0x40
  32887. 800e4aa: f887 3043 strb.w r3, [r7, #67] @ 0x43
  32888. 800e4ae: e1a2 b.n 800e7f6 <UART_SetConfig+0x5a6>
  32889. 800e4b0: 2380 movs r3, #128 @ 0x80
  32890. 800e4b2: f887 3043 strb.w r3, [r7, #67] @ 0x43
  32891. 800e4b6: e19e b.n 800e7f6 <UART_SetConfig+0x5a6>
  32892. 800e4b8: 697b ldr r3, [r7, #20]
  32893. 800e4ba: 681b ldr r3, [r3, #0]
  32894. 800e4bc: 4a35 ldr r2, [pc, #212] @ (800e594 <UART_SetConfig+0x344>)
  32895. 800e4be: 4293 cmp r3, r2
  32896. 800e4c0: d130 bne.n 800e524 <UART_SetConfig+0x2d4>
  32897. 800e4c2: 4b31 ldr r3, [pc, #196] @ (800e588 <UART_SetConfig+0x338>)
  32898. 800e4c4: 6d5b ldr r3, [r3, #84] @ 0x54
  32899. 800e4c6: f003 0307 and.w r3, r3, #7
  32900. 800e4ca: 2b05 cmp r3, #5
  32901. 800e4cc: d826 bhi.n 800e51c <UART_SetConfig+0x2cc>
  32902. 800e4ce: a201 add r2, pc, #4 @ (adr r2, 800e4d4 <UART_SetConfig+0x284>)
  32903. 800e4d0: f852 f023 ldr.w pc, [r2, r3, lsl #2]
  32904. 800e4d4: 0800e4ed .word 0x0800e4ed
  32905. 800e4d8: 0800e4f5 .word 0x0800e4f5
  32906. 800e4dc: 0800e4fd .word 0x0800e4fd
  32907. 800e4e0: 0800e505 .word 0x0800e505
  32908. 800e4e4: 0800e50d .word 0x0800e50d
  32909. 800e4e8: 0800e515 .word 0x0800e515
  32910. 800e4ec: 2300 movs r3, #0
  32911. 800e4ee: f887 3043 strb.w r3, [r7, #67] @ 0x43
  32912. 800e4f2: e180 b.n 800e7f6 <UART_SetConfig+0x5a6>
  32913. 800e4f4: 2304 movs r3, #4
  32914. 800e4f6: f887 3043 strb.w r3, [r7, #67] @ 0x43
  32915. 800e4fa: e17c b.n 800e7f6 <UART_SetConfig+0x5a6>
  32916. 800e4fc: 2308 movs r3, #8
  32917. 800e4fe: f887 3043 strb.w r3, [r7, #67] @ 0x43
  32918. 800e502: e178 b.n 800e7f6 <UART_SetConfig+0x5a6>
  32919. 800e504: 2310 movs r3, #16
  32920. 800e506: f887 3043 strb.w r3, [r7, #67] @ 0x43
  32921. 800e50a: e174 b.n 800e7f6 <UART_SetConfig+0x5a6>
  32922. 800e50c: 2320 movs r3, #32
  32923. 800e50e: f887 3043 strb.w r3, [r7, #67] @ 0x43
  32924. 800e512: e170 b.n 800e7f6 <UART_SetConfig+0x5a6>
  32925. 800e514: 2340 movs r3, #64 @ 0x40
  32926. 800e516: f887 3043 strb.w r3, [r7, #67] @ 0x43
  32927. 800e51a: e16c b.n 800e7f6 <UART_SetConfig+0x5a6>
  32928. 800e51c: 2380 movs r3, #128 @ 0x80
  32929. 800e51e: f887 3043 strb.w r3, [r7, #67] @ 0x43
  32930. 800e522: e168 b.n 800e7f6 <UART_SetConfig+0x5a6>
  32931. 800e524: 697b ldr r3, [r7, #20]
  32932. 800e526: 681b ldr r3, [r3, #0]
  32933. 800e528: 4a1b ldr r2, [pc, #108] @ (800e598 <UART_SetConfig+0x348>)
  32934. 800e52a: 4293 cmp r3, r2
  32935. 800e52c: d142 bne.n 800e5b4 <UART_SetConfig+0x364>
  32936. 800e52e: 4b16 ldr r3, [pc, #88] @ (800e588 <UART_SetConfig+0x338>)
  32937. 800e530: 6d5b ldr r3, [r3, #84] @ 0x54
  32938. 800e532: f003 0307 and.w r3, r3, #7
  32939. 800e536: 2b05 cmp r3, #5
  32940. 800e538: d838 bhi.n 800e5ac <UART_SetConfig+0x35c>
  32941. 800e53a: a201 add r2, pc, #4 @ (adr r2, 800e540 <UART_SetConfig+0x2f0>)
  32942. 800e53c: f852 f023 ldr.w pc, [r2, r3, lsl #2]
  32943. 800e540: 0800e559 .word 0x0800e559
  32944. 800e544: 0800e561 .word 0x0800e561
  32945. 800e548: 0800e569 .word 0x0800e569
  32946. 800e54c: 0800e571 .word 0x0800e571
  32947. 800e550: 0800e59d .word 0x0800e59d
  32948. 800e554: 0800e5a5 .word 0x0800e5a5
  32949. 800e558: 2300 movs r3, #0
  32950. 800e55a: f887 3043 strb.w r3, [r7, #67] @ 0x43
  32951. 800e55e: e14a b.n 800e7f6 <UART_SetConfig+0x5a6>
  32952. 800e560: 2304 movs r3, #4
  32953. 800e562: f887 3043 strb.w r3, [r7, #67] @ 0x43
  32954. 800e566: e146 b.n 800e7f6 <UART_SetConfig+0x5a6>
  32955. 800e568: 2308 movs r3, #8
  32956. 800e56a: f887 3043 strb.w r3, [r7, #67] @ 0x43
  32957. 800e56e: e142 b.n 800e7f6 <UART_SetConfig+0x5a6>
  32958. 800e570: 2310 movs r3, #16
  32959. 800e572: f887 3043 strb.w r3, [r7, #67] @ 0x43
  32960. 800e576: e13e b.n 800e7f6 <UART_SetConfig+0x5a6>
  32961. 800e578: cfff69f3 .word 0xcfff69f3
  32962. 800e57c: 58000c00 .word 0x58000c00
  32963. 800e580: 11fff4ff .word 0x11fff4ff
  32964. 800e584: 40011000 .word 0x40011000
  32965. 800e588: 58024400 .word 0x58024400
  32966. 800e58c: 40004400 .word 0x40004400
  32967. 800e590: 40004800 .word 0x40004800
  32968. 800e594: 40004c00 .word 0x40004c00
  32969. 800e598: 40005000 .word 0x40005000
  32970. 800e59c: 2320 movs r3, #32
  32971. 800e59e: f887 3043 strb.w r3, [r7, #67] @ 0x43
  32972. 800e5a2: e128 b.n 800e7f6 <UART_SetConfig+0x5a6>
  32973. 800e5a4: 2340 movs r3, #64 @ 0x40
  32974. 800e5a6: f887 3043 strb.w r3, [r7, #67] @ 0x43
  32975. 800e5aa: e124 b.n 800e7f6 <UART_SetConfig+0x5a6>
  32976. 800e5ac: 2380 movs r3, #128 @ 0x80
  32977. 800e5ae: f887 3043 strb.w r3, [r7, #67] @ 0x43
  32978. 800e5b2: e120 b.n 800e7f6 <UART_SetConfig+0x5a6>
  32979. 800e5b4: 697b ldr r3, [r7, #20]
  32980. 800e5b6: 681b ldr r3, [r3, #0]
  32981. 800e5b8: 4acb ldr r2, [pc, #812] @ (800e8e8 <UART_SetConfig+0x698>)
  32982. 800e5ba: 4293 cmp r3, r2
  32983. 800e5bc: d176 bne.n 800e6ac <UART_SetConfig+0x45c>
  32984. 800e5be: 4bcb ldr r3, [pc, #812] @ (800e8ec <UART_SetConfig+0x69c>)
  32985. 800e5c0: 6d5b ldr r3, [r3, #84] @ 0x54
  32986. 800e5c2: f003 0338 and.w r3, r3, #56 @ 0x38
  32987. 800e5c6: 2b28 cmp r3, #40 @ 0x28
  32988. 800e5c8: d86c bhi.n 800e6a4 <UART_SetConfig+0x454>
  32989. 800e5ca: a201 add r2, pc, #4 @ (adr r2, 800e5d0 <UART_SetConfig+0x380>)
  32990. 800e5cc: f852 f023 ldr.w pc, [r2, r3, lsl #2]
  32991. 800e5d0: 0800e675 .word 0x0800e675
  32992. 800e5d4: 0800e6a5 .word 0x0800e6a5
  32993. 800e5d8: 0800e6a5 .word 0x0800e6a5
  32994. 800e5dc: 0800e6a5 .word 0x0800e6a5
  32995. 800e5e0: 0800e6a5 .word 0x0800e6a5
  32996. 800e5e4: 0800e6a5 .word 0x0800e6a5
  32997. 800e5e8: 0800e6a5 .word 0x0800e6a5
  32998. 800e5ec: 0800e6a5 .word 0x0800e6a5
  32999. 800e5f0: 0800e67d .word 0x0800e67d
  33000. 800e5f4: 0800e6a5 .word 0x0800e6a5
  33001. 800e5f8: 0800e6a5 .word 0x0800e6a5
  33002. 800e5fc: 0800e6a5 .word 0x0800e6a5
  33003. 800e600: 0800e6a5 .word 0x0800e6a5
  33004. 800e604: 0800e6a5 .word 0x0800e6a5
  33005. 800e608: 0800e6a5 .word 0x0800e6a5
  33006. 800e60c: 0800e6a5 .word 0x0800e6a5
  33007. 800e610: 0800e685 .word 0x0800e685
  33008. 800e614: 0800e6a5 .word 0x0800e6a5
  33009. 800e618: 0800e6a5 .word 0x0800e6a5
  33010. 800e61c: 0800e6a5 .word 0x0800e6a5
  33011. 800e620: 0800e6a5 .word 0x0800e6a5
  33012. 800e624: 0800e6a5 .word 0x0800e6a5
  33013. 800e628: 0800e6a5 .word 0x0800e6a5
  33014. 800e62c: 0800e6a5 .word 0x0800e6a5
  33015. 800e630: 0800e68d .word 0x0800e68d
  33016. 800e634: 0800e6a5 .word 0x0800e6a5
  33017. 800e638: 0800e6a5 .word 0x0800e6a5
  33018. 800e63c: 0800e6a5 .word 0x0800e6a5
  33019. 800e640: 0800e6a5 .word 0x0800e6a5
  33020. 800e644: 0800e6a5 .word 0x0800e6a5
  33021. 800e648: 0800e6a5 .word 0x0800e6a5
  33022. 800e64c: 0800e6a5 .word 0x0800e6a5
  33023. 800e650: 0800e695 .word 0x0800e695
  33024. 800e654: 0800e6a5 .word 0x0800e6a5
  33025. 800e658: 0800e6a5 .word 0x0800e6a5
  33026. 800e65c: 0800e6a5 .word 0x0800e6a5
  33027. 800e660: 0800e6a5 .word 0x0800e6a5
  33028. 800e664: 0800e6a5 .word 0x0800e6a5
  33029. 800e668: 0800e6a5 .word 0x0800e6a5
  33030. 800e66c: 0800e6a5 .word 0x0800e6a5
  33031. 800e670: 0800e69d .word 0x0800e69d
  33032. 800e674: 2301 movs r3, #1
  33033. 800e676: f887 3043 strb.w r3, [r7, #67] @ 0x43
  33034. 800e67a: e0bc b.n 800e7f6 <UART_SetConfig+0x5a6>
  33035. 800e67c: 2304 movs r3, #4
  33036. 800e67e: f887 3043 strb.w r3, [r7, #67] @ 0x43
  33037. 800e682: e0b8 b.n 800e7f6 <UART_SetConfig+0x5a6>
  33038. 800e684: 2308 movs r3, #8
  33039. 800e686: f887 3043 strb.w r3, [r7, #67] @ 0x43
  33040. 800e68a: e0b4 b.n 800e7f6 <UART_SetConfig+0x5a6>
  33041. 800e68c: 2310 movs r3, #16
  33042. 800e68e: f887 3043 strb.w r3, [r7, #67] @ 0x43
  33043. 800e692: e0b0 b.n 800e7f6 <UART_SetConfig+0x5a6>
  33044. 800e694: 2320 movs r3, #32
  33045. 800e696: f887 3043 strb.w r3, [r7, #67] @ 0x43
  33046. 800e69a: e0ac b.n 800e7f6 <UART_SetConfig+0x5a6>
  33047. 800e69c: 2340 movs r3, #64 @ 0x40
  33048. 800e69e: f887 3043 strb.w r3, [r7, #67] @ 0x43
  33049. 800e6a2: e0a8 b.n 800e7f6 <UART_SetConfig+0x5a6>
  33050. 800e6a4: 2380 movs r3, #128 @ 0x80
  33051. 800e6a6: f887 3043 strb.w r3, [r7, #67] @ 0x43
  33052. 800e6aa: e0a4 b.n 800e7f6 <UART_SetConfig+0x5a6>
  33053. 800e6ac: 697b ldr r3, [r7, #20]
  33054. 800e6ae: 681b ldr r3, [r3, #0]
  33055. 800e6b0: 4a8f ldr r2, [pc, #572] @ (800e8f0 <UART_SetConfig+0x6a0>)
  33056. 800e6b2: 4293 cmp r3, r2
  33057. 800e6b4: d130 bne.n 800e718 <UART_SetConfig+0x4c8>
  33058. 800e6b6: 4b8d ldr r3, [pc, #564] @ (800e8ec <UART_SetConfig+0x69c>)
  33059. 800e6b8: 6d5b ldr r3, [r3, #84] @ 0x54
  33060. 800e6ba: f003 0307 and.w r3, r3, #7
  33061. 800e6be: 2b05 cmp r3, #5
  33062. 800e6c0: d826 bhi.n 800e710 <UART_SetConfig+0x4c0>
  33063. 800e6c2: a201 add r2, pc, #4 @ (adr r2, 800e6c8 <UART_SetConfig+0x478>)
  33064. 800e6c4: f852 f023 ldr.w pc, [r2, r3, lsl #2]
  33065. 800e6c8: 0800e6e1 .word 0x0800e6e1
  33066. 800e6cc: 0800e6e9 .word 0x0800e6e9
  33067. 800e6d0: 0800e6f1 .word 0x0800e6f1
  33068. 800e6d4: 0800e6f9 .word 0x0800e6f9
  33069. 800e6d8: 0800e701 .word 0x0800e701
  33070. 800e6dc: 0800e709 .word 0x0800e709
  33071. 800e6e0: 2300 movs r3, #0
  33072. 800e6e2: f887 3043 strb.w r3, [r7, #67] @ 0x43
  33073. 800e6e6: e086 b.n 800e7f6 <UART_SetConfig+0x5a6>
  33074. 800e6e8: 2304 movs r3, #4
  33075. 800e6ea: f887 3043 strb.w r3, [r7, #67] @ 0x43
  33076. 800e6ee: e082 b.n 800e7f6 <UART_SetConfig+0x5a6>
  33077. 800e6f0: 2308 movs r3, #8
  33078. 800e6f2: f887 3043 strb.w r3, [r7, #67] @ 0x43
  33079. 800e6f6: e07e b.n 800e7f6 <UART_SetConfig+0x5a6>
  33080. 800e6f8: 2310 movs r3, #16
  33081. 800e6fa: f887 3043 strb.w r3, [r7, #67] @ 0x43
  33082. 800e6fe: e07a b.n 800e7f6 <UART_SetConfig+0x5a6>
  33083. 800e700: 2320 movs r3, #32
  33084. 800e702: f887 3043 strb.w r3, [r7, #67] @ 0x43
  33085. 800e706: e076 b.n 800e7f6 <UART_SetConfig+0x5a6>
  33086. 800e708: 2340 movs r3, #64 @ 0x40
  33087. 800e70a: f887 3043 strb.w r3, [r7, #67] @ 0x43
  33088. 800e70e: e072 b.n 800e7f6 <UART_SetConfig+0x5a6>
  33089. 800e710: 2380 movs r3, #128 @ 0x80
  33090. 800e712: f887 3043 strb.w r3, [r7, #67] @ 0x43
  33091. 800e716: e06e b.n 800e7f6 <UART_SetConfig+0x5a6>
  33092. 800e718: 697b ldr r3, [r7, #20]
  33093. 800e71a: 681b ldr r3, [r3, #0]
  33094. 800e71c: 4a75 ldr r2, [pc, #468] @ (800e8f4 <UART_SetConfig+0x6a4>)
  33095. 800e71e: 4293 cmp r3, r2
  33096. 800e720: d130 bne.n 800e784 <UART_SetConfig+0x534>
  33097. 800e722: 4b72 ldr r3, [pc, #456] @ (800e8ec <UART_SetConfig+0x69c>)
  33098. 800e724: 6d5b ldr r3, [r3, #84] @ 0x54
  33099. 800e726: f003 0307 and.w r3, r3, #7
  33100. 800e72a: 2b05 cmp r3, #5
  33101. 800e72c: d826 bhi.n 800e77c <UART_SetConfig+0x52c>
  33102. 800e72e: a201 add r2, pc, #4 @ (adr r2, 800e734 <UART_SetConfig+0x4e4>)
  33103. 800e730: f852 f023 ldr.w pc, [r2, r3, lsl #2]
  33104. 800e734: 0800e74d .word 0x0800e74d
  33105. 800e738: 0800e755 .word 0x0800e755
  33106. 800e73c: 0800e75d .word 0x0800e75d
  33107. 800e740: 0800e765 .word 0x0800e765
  33108. 800e744: 0800e76d .word 0x0800e76d
  33109. 800e748: 0800e775 .word 0x0800e775
  33110. 800e74c: 2300 movs r3, #0
  33111. 800e74e: f887 3043 strb.w r3, [r7, #67] @ 0x43
  33112. 800e752: e050 b.n 800e7f6 <UART_SetConfig+0x5a6>
  33113. 800e754: 2304 movs r3, #4
  33114. 800e756: f887 3043 strb.w r3, [r7, #67] @ 0x43
  33115. 800e75a: e04c b.n 800e7f6 <UART_SetConfig+0x5a6>
  33116. 800e75c: 2308 movs r3, #8
  33117. 800e75e: f887 3043 strb.w r3, [r7, #67] @ 0x43
  33118. 800e762: e048 b.n 800e7f6 <UART_SetConfig+0x5a6>
  33119. 800e764: 2310 movs r3, #16
  33120. 800e766: f887 3043 strb.w r3, [r7, #67] @ 0x43
  33121. 800e76a: e044 b.n 800e7f6 <UART_SetConfig+0x5a6>
  33122. 800e76c: 2320 movs r3, #32
  33123. 800e76e: f887 3043 strb.w r3, [r7, #67] @ 0x43
  33124. 800e772: e040 b.n 800e7f6 <UART_SetConfig+0x5a6>
  33125. 800e774: 2340 movs r3, #64 @ 0x40
  33126. 800e776: f887 3043 strb.w r3, [r7, #67] @ 0x43
  33127. 800e77a: e03c b.n 800e7f6 <UART_SetConfig+0x5a6>
  33128. 800e77c: 2380 movs r3, #128 @ 0x80
  33129. 800e77e: f887 3043 strb.w r3, [r7, #67] @ 0x43
  33130. 800e782: e038 b.n 800e7f6 <UART_SetConfig+0x5a6>
  33131. 800e784: 697b ldr r3, [r7, #20]
  33132. 800e786: 681b ldr r3, [r3, #0]
  33133. 800e788: 4a5b ldr r2, [pc, #364] @ (800e8f8 <UART_SetConfig+0x6a8>)
  33134. 800e78a: 4293 cmp r3, r2
  33135. 800e78c: d130 bne.n 800e7f0 <UART_SetConfig+0x5a0>
  33136. 800e78e: 4b57 ldr r3, [pc, #348] @ (800e8ec <UART_SetConfig+0x69c>)
  33137. 800e790: 6d9b ldr r3, [r3, #88] @ 0x58
  33138. 800e792: f003 0307 and.w r3, r3, #7
  33139. 800e796: 2b05 cmp r3, #5
  33140. 800e798: d826 bhi.n 800e7e8 <UART_SetConfig+0x598>
  33141. 800e79a: a201 add r2, pc, #4 @ (adr r2, 800e7a0 <UART_SetConfig+0x550>)
  33142. 800e79c: f852 f023 ldr.w pc, [r2, r3, lsl #2]
  33143. 800e7a0: 0800e7b9 .word 0x0800e7b9
  33144. 800e7a4: 0800e7c1 .word 0x0800e7c1
  33145. 800e7a8: 0800e7c9 .word 0x0800e7c9
  33146. 800e7ac: 0800e7d1 .word 0x0800e7d1
  33147. 800e7b0: 0800e7d9 .word 0x0800e7d9
  33148. 800e7b4: 0800e7e1 .word 0x0800e7e1
  33149. 800e7b8: 2302 movs r3, #2
  33150. 800e7ba: f887 3043 strb.w r3, [r7, #67] @ 0x43
  33151. 800e7be: e01a b.n 800e7f6 <UART_SetConfig+0x5a6>
  33152. 800e7c0: 2304 movs r3, #4
  33153. 800e7c2: f887 3043 strb.w r3, [r7, #67] @ 0x43
  33154. 800e7c6: e016 b.n 800e7f6 <UART_SetConfig+0x5a6>
  33155. 800e7c8: 2308 movs r3, #8
  33156. 800e7ca: f887 3043 strb.w r3, [r7, #67] @ 0x43
  33157. 800e7ce: e012 b.n 800e7f6 <UART_SetConfig+0x5a6>
  33158. 800e7d0: 2310 movs r3, #16
  33159. 800e7d2: f887 3043 strb.w r3, [r7, #67] @ 0x43
  33160. 800e7d6: e00e b.n 800e7f6 <UART_SetConfig+0x5a6>
  33161. 800e7d8: 2320 movs r3, #32
  33162. 800e7da: f887 3043 strb.w r3, [r7, #67] @ 0x43
  33163. 800e7de: e00a b.n 800e7f6 <UART_SetConfig+0x5a6>
  33164. 800e7e0: 2340 movs r3, #64 @ 0x40
  33165. 800e7e2: f887 3043 strb.w r3, [r7, #67] @ 0x43
  33166. 800e7e6: e006 b.n 800e7f6 <UART_SetConfig+0x5a6>
  33167. 800e7e8: 2380 movs r3, #128 @ 0x80
  33168. 800e7ea: f887 3043 strb.w r3, [r7, #67] @ 0x43
  33169. 800e7ee: e002 b.n 800e7f6 <UART_SetConfig+0x5a6>
  33170. 800e7f0: 2380 movs r3, #128 @ 0x80
  33171. 800e7f2: f887 3043 strb.w r3, [r7, #67] @ 0x43
  33172. /* Check LPUART instance */
  33173. if (UART_INSTANCE_LOWPOWER(huart))
  33174. 800e7f6: 697b ldr r3, [r7, #20]
  33175. 800e7f8: 681b ldr r3, [r3, #0]
  33176. 800e7fa: 4a3f ldr r2, [pc, #252] @ (800e8f8 <UART_SetConfig+0x6a8>)
  33177. 800e7fc: 4293 cmp r3, r2
  33178. 800e7fe: f040 80f8 bne.w 800e9f2 <UART_SetConfig+0x7a2>
  33179. {
  33180. /* Retrieve frequency clock */
  33181. switch (clocksource)
  33182. 800e802: f897 3043 ldrb.w r3, [r7, #67] @ 0x43
  33183. 800e806: 2b20 cmp r3, #32
  33184. 800e808: dc46 bgt.n 800e898 <UART_SetConfig+0x648>
  33185. 800e80a: 2b02 cmp r3, #2
  33186. 800e80c: f2c0 8082 blt.w 800e914 <UART_SetConfig+0x6c4>
  33187. 800e810: 3b02 subs r3, #2
  33188. 800e812: 2b1e cmp r3, #30
  33189. 800e814: d87e bhi.n 800e914 <UART_SetConfig+0x6c4>
  33190. 800e816: a201 add r2, pc, #4 @ (adr r2, 800e81c <UART_SetConfig+0x5cc>)
  33191. 800e818: f852 f023 ldr.w pc, [r2, r3, lsl #2]
  33192. 800e81c: 0800e89f .word 0x0800e89f
  33193. 800e820: 0800e915 .word 0x0800e915
  33194. 800e824: 0800e8a7 .word 0x0800e8a7
  33195. 800e828: 0800e915 .word 0x0800e915
  33196. 800e82c: 0800e915 .word 0x0800e915
  33197. 800e830: 0800e915 .word 0x0800e915
  33198. 800e834: 0800e8b7 .word 0x0800e8b7
  33199. 800e838: 0800e915 .word 0x0800e915
  33200. 800e83c: 0800e915 .word 0x0800e915
  33201. 800e840: 0800e915 .word 0x0800e915
  33202. 800e844: 0800e915 .word 0x0800e915
  33203. 800e848: 0800e915 .word 0x0800e915
  33204. 800e84c: 0800e915 .word 0x0800e915
  33205. 800e850: 0800e915 .word 0x0800e915
  33206. 800e854: 0800e8c7 .word 0x0800e8c7
  33207. 800e858: 0800e915 .word 0x0800e915
  33208. 800e85c: 0800e915 .word 0x0800e915
  33209. 800e860: 0800e915 .word 0x0800e915
  33210. 800e864: 0800e915 .word 0x0800e915
  33211. 800e868: 0800e915 .word 0x0800e915
  33212. 800e86c: 0800e915 .word 0x0800e915
  33213. 800e870: 0800e915 .word 0x0800e915
  33214. 800e874: 0800e915 .word 0x0800e915
  33215. 800e878: 0800e915 .word 0x0800e915
  33216. 800e87c: 0800e915 .word 0x0800e915
  33217. 800e880: 0800e915 .word 0x0800e915
  33218. 800e884: 0800e915 .word 0x0800e915
  33219. 800e888: 0800e915 .word 0x0800e915
  33220. 800e88c: 0800e915 .word 0x0800e915
  33221. 800e890: 0800e915 .word 0x0800e915
  33222. 800e894: 0800e907 .word 0x0800e907
  33223. 800e898: 2b40 cmp r3, #64 @ 0x40
  33224. 800e89a: d037 beq.n 800e90c <UART_SetConfig+0x6bc>
  33225. 800e89c: e03a b.n 800e914 <UART_SetConfig+0x6c4>
  33226. {
  33227. case UART_CLOCKSOURCE_D3PCLK1:
  33228. pclk = HAL_RCCEx_GetD3PCLK1Freq();
  33229. 800e89e: f7fd fff9 bl 800c894 <HAL_RCCEx_GetD3PCLK1Freq>
  33230. 800e8a2: 63f8 str r0, [r7, #60] @ 0x3c
  33231. break;
  33232. 800e8a4: e03c b.n 800e920 <UART_SetConfig+0x6d0>
  33233. case UART_CLOCKSOURCE_PLL2:
  33234. HAL_RCCEx_GetPLL2ClockFreq(&pll2_clocks);
  33235. 800e8a6: f107 0324 add.w r3, r7, #36 @ 0x24
  33236. 800e8aa: 4618 mov r0, r3
  33237. 800e8ac: f7fe f808 bl 800c8c0 <HAL_RCCEx_GetPLL2ClockFreq>
  33238. pclk = pll2_clocks.PLL2_Q_Frequency;
  33239. 800e8b0: 6abb ldr r3, [r7, #40] @ 0x28
  33240. 800e8b2: 63fb str r3, [r7, #60] @ 0x3c
  33241. break;
  33242. 800e8b4: e034 b.n 800e920 <UART_SetConfig+0x6d0>
  33243. case UART_CLOCKSOURCE_PLL3:
  33244. HAL_RCCEx_GetPLL3ClockFreq(&pll3_clocks);
  33245. 800e8b6: f107 0318 add.w r3, r7, #24
  33246. 800e8ba: 4618 mov r0, r3
  33247. 800e8bc: f7fe f954 bl 800cb68 <HAL_RCCEx_GetPLL3ClockFreq>
  33248. pclk = pll3_clocks.PLL3_Q_Frequency;
  33249. 800e8c0: 69fb ldr r3, [r7, #28]
  33250. 800e8c2: 63fb str r3, [r7, #60] @ 0x3c
  33251. break;
  33252. 800e8c4: e02c b.n 800e920 <UART_SetConfig+0x6d0>
  33253. case UART_CLOCKSOURCE_HSI:
  33254. if (__HAL_RCC_GET_FLAG(RCC_FLAG_HSIDIV) != 0U)
  33255. 800e8c6: 4b09 ldr r3, [pc, #36] @ (800e8ec <UART_SetConfig+0x69c>)
  33256. 800e8c8: 681b ldr r3, [r3, #0]
  33257. 800e8ca: f003 0320 and.w r3, r3, #32
  33258. 800e8ce: 2b00 cmp r3, #0
  33259. 800e8d0: d016 beq.n 800e900 <UART_SetConfig+0x6b0>
  33260. {
  33261. pclk = (uint32_t)(HSI_VALUE >> (__HAL_RCC_GET_HSI_DIVIDER() >> 3U));
  33262. 800e8d2: 4b06 ldr r3, [pc, #24] @ (800e8ec <UART_SetConfig+0x69c>)
  33263. 800e8d4: 681b ldr r3, [r3, #0]
  33264. 800e8d6: 08db lsrs r3, r3, #3
  33265. 800e8d8: f003 0303 and.w r3, r3, #3
  33266. 800e8dc: 4a07 ldr r2, [pc, #28] @ (800e8fc <UART_SetConfig+0x6ac>)
  33267. 800e8de: fa22 f303 lsr.w r3, r2, r3
  33268. 800e8e2: 63fb str r3, [r7, #60] @ 0x3c
  33269. }
  33270. else
  33271. {
  33272. pclk = (uint32_t) HSI_VALUE;
  33273. }
  33274. break;
  33275. 800e8e4: e01c b.n 800e920 <UART_SetConfig+0x6d0>
  33276. 800e8e6: bf00 nop
  33277. 800e8e8: 40011400 .word 0x40011400
  33278. 800e8ec: 58024400 .word 0x58024400
  33279. 800e8f0: 40007800 .word 0x40007800
  33280. 800e8f4: 40007c00 .word 0x40007c00
  33281. 800e8f8: 58000c00 .word 0x58000c00
  33282. 800e8fc: 03d09000 .word 0x03d09000
  33283. pclk = (uint32_t) HSI_VALUE;
  33284. 800e900: 4b9d ldr r3, [pc, #628] @ (800eb78 <UART_SetConfig+0x928>)
  33285. 800e902: 63fb str r3, [r7, #60] @ 0x3c
  33286. break;
  33287. 800e904: e00c b.n 800e920 <UART_SetConfig+0x6d0>
  33288. case UART_CLOCKSOURCE_CSI:
  33289. pclk = (uint32_t) CSI_VALUE;
  33290. 800e906: 4b9d ldr r3, [pc, #628] @ (800eb7c <UART_SetConfig+0x92c>)
  33291. 800e908: 63fb str r3, [r7, #60] @ 0x3c
  33292. break;
  33293. 800e90a: e009 b.n 800e920 <UART_SetConfig+0x6d0>
  33294. case UART_CLOCKSOURCE_LSE:
  33295. pclk = (uint32_t) LSE_VALUE;
  33296. 800e90c: f44f 4300 mov.w r3, #32768 @ 0x8000
  33297. 800e910: 63fb str r3, [r7, #60] @ 0x3c
  33298. break;
  33299. 800e912: e005 b.n 800e920 <UART_SetConfig+0x6d0>
  33300. default:
  33301. pclk = 0U;
  33302. 800e914: 2300 movs r3, #0
  33303. 800e916: 63fb str r3, [r7, #60] @ 0x3c
  33304. ret = HAL_ERROR;
  33305. 800e918: 2301 movs r3, #1
  33306. 800e91a: f887 3042 strb.w r3, [r7, #66] @ 0x42
  33307. break;
  33308. 800e91e: bf00 nop
  33309. }
  33310. /* If proper clock source reported */
  33311. if (pclk != 0U)
  33312. 800e920: 6bfb ldr r3, [r7, #60] @ 0x3c
  33313. 800e922: 2b00 cmp r3, #0
  33314. 800e924: f000 81de beq.w 800ece4 <UART_SetConfig+0xa94>
  33315. {
  33316. /* Compute clock after Prescaler */
  33317. lpuart_ker_ck_pres = (pclk / UARTPrescTable[huart->Init.ClockPrescaler]);
  33318. 800e928: 697b ldr r3, [r7, #20]
  33319. 800e92a: 6a5b ldr r3, [r3, #36] @ 0x24
  33320. 800e92c: 4a94 ldr r2, [pc, #592] @ (800eb80 <UART_SetConfig+0x930>)
  33321. 800e92e: f832 3013 ldrh.w r3, [r2, r3, lsl #1]
  33322. 800e932: 461a mov r2, r3
  33323. 800e934: 6bfb ldr r3, [r7, #60] @ 0x3c
  33324. 800e936: fbb3 f3f2 udiv r3, r3, r2
  33325. 800e93a: 633b str r3, [r7, #48] @ 0x30
  33326. /* Ensure that Frequency clock is in the range [3 * baudrate, 4096 * baudrate] */
  33327. if ((lpuart_ker_ck_pres < (3U * huart->Init.BaudRate)) ||
  33328. 800e93c: 697b ldr r3, [r7, #20]
  33329. 800e93e: 685a ldr r2, [r3, #4]
  33330. 800e940: 4613 mov r3, r2
  33331. 800e942: 005b lsls r3, r3, #1
  33332. 800e944: 4413 add r3, r2
  33333. 800e946: 6b3a ldr r2, [r7, #48] @ 0x30
  33334. 800e948: 429a cmp r2, r3
  33335. 800e94a: d305 bcc.n 800e958 <UART_SetConfig+0x708>
  33336. (lpuart_ker_ck_pres > (4096U * huart->Init.BaudRate)))
  33337. 800e94c: 697b ldr r3, [r7, #20]
  33338. 800e94e: 685b ldr r3, [r3, #4]
  33339. 800e950: 031b lsls r3, r3, #12
  33340. if ((lpuart_ker_ck_pres < (3U * huart->Init.BaudRate)) ||
  33341. 800e952: 6b3a ldr r2, [r7, #48] @ 0x30
  33342. 800e954: 429a cmp r2, r3
  33343. 800e956: d903 bls.n 800e960 <UART_SetConfig+0x710>
  33344. {
  33345. ret = HAL_ERROR;
  33346. 800e958: 2301 movs r3, #1
  33347. 800e95a: f887 3042 strb.w r3, [r7, #66] @ 0x42
  33348. 800e95e: e1c1 b.n 800ece4 <UART_SetConfig+0xa94>
  33349. }
  33350. else
  33351. {
  33352. /* Check computed UsartDiv value is in allocated range
  33353. (it is forbidden to write values lower than 0x300 in the LPUART_BRR register) */
  33354. usartdiv = (uint32_t)(UART_DIV_LPUART(pclk, huart->Init.BaudRate, huart->Init.ClockPrescaler));
  33355. 800e960: 6bfb ldr r3, [r7, #60] @ 0x3c
  33356. 800e962: 2200 movs r2, #0
  33357. 800e964: 60bb str r3, [r7, #8]
  33358. 800e966: 60fa str r2, [r7, #12]
  33359. 800e968: 697b ldr r3, [r7, #20]
  33360. 800e96a: 6a5b ldr r3, [r3, #36] @ 0x24
  33361. 800e96c: 4a84 ldr r2, [pc, #528] @ (800eb80 <UART_SetConfig+0x930>)
  33362. 800e96e: f832 3013 ldrh.w r3, [r2, r3, lsl #1]
  33363. 800e972: b29b uxth r3, r3
  33364. 800e974: 2200 movs r2, #0
  33365. 800e976: 603b str r3, [r7, #0]
  33366. 800e978: 607a str r2, [r7, #4]
  33367. 800e97a: e9d7 2300 ldrd r2, r3, [r7]
  33368. 800e97e: e9d7 0102 ldrd r0, r1, [r7, #8]
  33369. 800e982: f7f1 fed1 bl 8000728 <__aeabi_uldivmod>
  33370. 800e986: 4602 mov r2, r0
  33371. 800e988: 460b mov r3, r1
  33372. 800e98a: 4610 mov r0, r2
  33373. 800e98c: 4619 mov r1, r3
  33374. 800e98e: f04f 0200 mov.w r2, #0
  33375. 800e992: f04f 0300 mov.w r3, #0
  33376. 800e996: 020b lsls r3, r1, #8
  33377. 800e998: ea43 6310 orr.w r3, r3, r0, lsr #24
  33378. 800e99c: 0202 lsls r2, r0, #8
  33379. 800e99e: 6979 ldr r1, [r7, #20]
  33380. 800e9a0: 6849 ldr r1, [r1, #4]
  33381. 800e9a2: 0849 lsrs r1, r1, #1
  33382. 800e9a4: 2000 movs r0, #0
  33383. 800e9a6: 460c mov r4, r1
  33384. 800e9a8: 4605 mov r5, r0
  33385. 800e9aa: eb12 0804 adds.w r8, r2, r4
  33386. 800e9ae: eb43 0905 adc.w r9, r3, r5
  33387. 800e9b2: 697b ldr r3, [r7, #20]
  33388. 800e9b4: 685b ldr r3, [r3, #4]
  33389. 800e9b6: 2200 movs r2, #0
  33390. 800e9b8: 469a mov sl, r3
  33391. 800e9ba: 4693 mov fp, r2
  33392. 800e9bc: 4652 mov r2, sl
  33393. 800e9be: 465b mov r3, fp
  33394. 800e9c0: 4640 mov r0, r8
  33395. 800e9c2: 4649 mov r1, r9
  33396. 800e9c4: f7f1 feb0 bl 8000728 <__aeabi_uldivmod>
  33397. 800e9c8: 4602 mov r2, r0
  33398. 800e9ca: 460b mov r3, r1
  33399. 800e9cc: 4613 mov r3, r2
  33400. 800e9ce: 63bb str r3, [r7, #56] @ 0x38
  33401. if ((usartdiv >= LPUART_BRR_MIN) && (usartdiv <= LPUART_BRR_MAX))
  33402. 800e9d0: 6bbb ldr r3, [r7, #56] @ 0x38
  33403. 800e9d2: f5b3 7f40 cmp.w r3, #768 @ 0x300
  33404. 800e9d6: d308 bcc.n 800e9ea <UART_SetConfig+0x79a>
  33405. 800e9d8: 6bbb ldr r3, [r7, #56] @ 0x38
  33406. 800e9da: f5b3 1f80 cmp.w r3, #1048576 @ 0x100000
  33407. 800e9de: d204 bcs.n 800e9ea <UART_SetConfig+0x79a>
  33408. {
  33409. huart->Instance->BRR = usartdiv;
  33410. 800e9e0: 697b ldr r3, [r7, #20]
  33411. 800e9e2: 681b ldr r3, [r3, #0]
  33412. 800e9e4: 6bba ldr r2, [r7, #56] @ 0x38
  33413. 800e9e6: 60da str r2, [r3, #12]
  33414. 800e9e8: e17c b.n 800ece4 <UART_SetConfig+0xa94>
  33415. }
  33416. else
  33417. {
  33418. ret = HAL_ERROR;
  33419. 800e9ea: 2301 movs r3, #1
  33420. 800e9ec: f887 3042 strb.w r3, [r7, #66] @ 0x42
  33421. 800e9f0: e178 b.n 800ece4 <UART_SetConfig+0xa94>
  33422. } /* if ( (lpuart_ker_ck_pres < (3 * huart->Init.BaudRate) ) ||
  33423. (lpuart_ker_ck_pres > (4096 * huart->Init.BaudRate) )) */
  33424. } /* if (pclk != 0) */
  33425. }
  33426. /* Check UART Over Sampling to set Baud Rate Register */
  33427. else if (huart->Init.OverSampling == UART_OVERSAMPLING_8)
  33428. 800e9f2: 697b ldr r3, [r7, #20]
  33429. 800e9f4: 69db ldr r3, [r3, #28]
  33430. 800e9f6: f5b3 4f00 cmp.w r3, #32768 @ 0x8000
  33431. 800e9fa: f040 80c5 bne.w 800eb88 <UART_SetConfig+0x938>
  33432. {
  33433. switch (clocksource)
  33434. 800e9fe: f897 3043 ldrb.w r3, [r7, #67] @ 0x43
  33435. 800ea02: 2b20 cmp r3, #32
  33436. 800ea04: dc48 bgt.n 800ea98 <UART_SetConfig+0x848>
  33437. 800ea06: 2b00 cmp r3, #0
  33438. 800ea08: db7b blt.n 800eb02 <UART_SetConfig+0x8b2>
  33439. 800ea0a: 2b20 cmp r3, #32
  33440. 800ea0c: d879 bhi.n 800eb02 <UART_SetConfig+0x8b2>
  33441. 800ea0e: a201 add r2, pc, #4 @ (adr r2, 800ea14 <UART_SetConfig+0x7c4>)
  33442. 800ea10: f852 f023 ldr.w pc, [r2, r3, lsl #2]
  33443. 800ea14: 0800ea9f .word 0x0800ea9f
  33444. 800ea18: 0800eaa7 .word 0x0800eaa7
  33445. 800ea1c: 0800eb03 .word 0x0800eb03
  33446. 800ea20: 0800eb03 .word 0x0800eb03
  33447. 800ea24: 0800eaaf .word 0x0800eaaf
  33448. 800ea28: 0800eb03 .word 0x0800eb03
  33449. 800ea2c: 0800eb03 .word 0x0800eb03
  33450. 800ea30: 0800eb03 .word 0x0800eb03
  33451. 800ea34: 0800eabf .word 0x0800eabf
  33452. 800ea38: 0800eb03 .word 0x0800eb03
  33453. 800ea3c: 0800eb03 .word 0x0800eb03
  33454. 800ea40: 0800eb03 .word 0x0800eb03
  33455. 800ea44: 0800eb03 .word 0x0800eb03
  33456. 800ea48: 0800eb03 .word 0x0800eb03
  33457. 800ea4c: 0800eb03 .word 0x0800eb03
  33458. 800ea50: 0800eb03 .word 0x0800eb03
  33459. 800ea54: 0800eacf .word 0x0800eacf
  33460. 800ea58: 0800eb03 .word 0x0800eb03
  33461. 800ea5c: 0800eb03 .word 0x0800eb03
  33462. 800ea60: 0800eb03 .word 0x0800eb03
  33463. 800ea64: 0800eb03 .word 0x0800eb03
  33464. 800ea68: 0800eb03 .word 0x0800eb03
  33465. 800ea6c: 0800eb03 .word 0x0800eb03
  33466. 800ea70: 0800eb03 .word 0x0800eb03
  33467. 800ea74: 0800eb03 .word 0x0800eb03
  33468. 800ea78: 0800eb03 .word 0x0800eb03
  33469. 800ea7c: 0800eb03 .word 0x0800eb03
  33470. 800ea80: 0800eb03 .word 0x0800eb03
  33471. 800ea84: 0800eb03 .word 0x0800eb03
  33472. 800ea88: 0800eb03 .word 0x0800eb03
  33473. 800ea8c: 0800eb03 .word 0x0800eb03
  33474. 800ea90: 0800eb03 .word 0x0800eb03
  33475. 800ea94: 0800eaf5 .word 0x0800eaf5
  33476. 800ea98: 2b40 cmp r3, #64 @ 0x40
  33477. 800ea9a: d02e beq.n 800eafa <UART_SetConfig+0x8aa>
  33478. 800ea9c: e031 b.n 800eb02 <UART_SetConfig+0x8b2>
  33479. {
  33480. case UART_CLOCKSOURCE_D2PCLK1:
  33481. pclk = HAL_RCC_GetPCLK1Freq();
  33482. 800ea9e: f7fc fc9d bl 800b3dc <HAL_RCC_GetPCLK1Freq>
  33483. 800eaa2: 63f8 str r0, [r7, #60] @ 0x3c
  33484. break;
  33485. 800eaa4: e033 b.n 800eb0e <UART_SetConfig+0x8be>
  33486. case UART_CLOCKSOURCE_D2PCLK2:
  33487. pclk = HAL_RCC_GetPCLK2Freq();
  33488. 800eaa6: f7fc fcaf bl 800b408 <HAL_RCC_GetPCLK2Freq>
  33489. 800eaaa: 63f8 str r0, [r7, #60] @ 0x3c
  33490. break;
  33491. 800eaac: e02f b.n 800eb0e <UART_SetConfig+0x8be>
  33492. case UART_CLOCKSOURCE_PLL2:
  33493. HAL_RCCEx_GetPLL2ClockFreq(&pll2_clocks);
  33494. 800eaae: f107 0324 add.w r3, r7, #36 @ 0x24
  33495. 800eab2: 4618 mov r0, r3
  33496. 800eab4: f7fd ff04 bl 800c8c0 <HAL_RCCEx_GetPLL2ClockFreq>
  33497. pclk = pll2_clocks.PLL2_Q_Frequency;
  33498. 800eab8: 6abb ldr r3, [r7, #40] @ 0x28
  33499. 800eaba: 63fb str r3, [r7, #60] @ 0x3c
  33500. break;
  33501. 800eabc: e027 b.n 800eb0e <UART_SetConfig+0x8be>
  33502. case UART_CLOCKSOURCE_PLL3:
  33503. HAL_RCCEx_GetPLL3ClockFreq(&pll3_clocks);
  33504. 800eabe: f107 0318 add.w r3, r7, #24
  33505. 800eac2: 4618 mov r0, r3
  33506. 800eac4: f7fe f850 bl 800cb68 <HAL_RCCEx_GetPLL3ClockFreq>
  33507. pclk = pll3_clocks.PLL3_Q_Frequency;
  33508. 800eac8: 69fb ldr r3, [r7, #28]
  33509. 800eaca: 63fb str r3, [r7, #60] @ 0x3c
  33510. break;
  33511. 800eacc: e01f b.n 800eb0e <UART_SetConfig+0x8be>
  33512. case UART_CLOCKSOURCE_HSI:
  33513. if (__HAL_RCC_GET_FLAG(RCC_FLAG_HSIDIV) != 0U)
  33514. 800eace: 4b2d ldr r3, [pc, #180] @ (800eb84 <UART_SetConfig+0x934>)
  33515. 800ead0: 681b ldr r3, [r3, #0]
  33516. 800ead2: f003 0320 and.w r3, r3, #32
  33517. 800ead6: 2b00 cmp r3, #0
  33518. 800ead8: d009 beq.n 800eaee <UART_SetConfig+0x89e>
  33519. {
  33520. pclk = (uint32_t)(HSI_VALUE >> (__HAL_RCC_GET_HSI_DIVIDER() >> 3U));
  33521. 800eada: 4b2a ldr r3, [pc, #168] @ (800eb84 <UART_SetConfig+0x934>)
  33522. 800eadc: 681b ldr r3, [r3, #0]
  33523. 800eade: 08db lsrs r3, r3, #3
  33524. 800eae0: f003 0303 and.w r3, r3, #3
  33525. 800eae4: 4a24 ldr r2, [pc, #144] @ (800eb78 <UART_SetConfig+0x928>)
  33526. 800eae6: fa22 f303 lsr.w r3, r2, r3
  33527. 800eaea: 63fb str r3, [r7, #60] @ 0x3c
  33528. }
  33529. else
  33530. {
  33531. pclk = (uint32_t) HSI_VALUE;
  33532. }
  33533. break;
  33534. 800eaec: e00f b.n 800eb0e <UART_SetConfig+0x8be>
  33535. pclk = (uint32_t) HSI_VALUE;
  33536. 800eaee: 4b22 ldr r3, [pc, #136] @ (800eb78 <UART_SetConfig+0x928>)
  33537. 800eaf0: 63fb str r3, [r7, #60] @ 0x3c
  33538. break;
  33539. 800eaf2: e00c b.n 800eb0e <UART_SetConfig+0x8be>
  33540. case UART_CLOCKSOURCE_CSI:
  33541. pclk = (uint32_t) CSI_VALUE;
  33542. 800eaf4: 4b21 ldr r3, [pc, #132] @ (800eb7c <UART_SetConfig+0x92c>)
  33543. 800eaf6: 63fb str r3, [r7, #60] @ 0x3c
  33544. break;
  33545. 800eaf8: e009 b.n 800eb0e <UART_SetConfig+0x8be>
  33546. case UART_CLOCKSOURCE_LSE:
  33547. pclk = (uint32_t) LSE_VALUE;
  33548. 800eafa: f44f 4300 mov.w r3, #32768 @ 0x8000
  33549. 800eafe: 63fb str r3, [r7, #60] @ 0x3c
  33550. break;
  33551. 800eb00: e005 b.n 800eb0e <UART_SetConfig+0x8be>
  33552. default:
  33553. pclk = 0U;
  33554. 800eb02: 2300 movs r3, #0
  33555. 800eb04: 63fb str r3, [r7, #60] @ 0x3c
  33556. ret = HAL_ERROR;
  33557. 800eb06: 2301 movs r3, #1
  33558. 800eb08: f887 3042 strb.w r3, [r7, #66] @ 0x42
  33559. break;
  33560. 800eb0c: bf00 nop
  33561. }
  33562. /* USARTDIV must be greater than or equal to 0d16 */
  33563. if (pclk != 0U)
  33564. 800eb0e: 6bfb ldr r3, [r7, #60] @ 0x3c
  33565. 800eb10: 2b00 cmp r3, #0
  33566. 800eb12: f000 80e7 beq.w 800ece4 <UART_SetConfig+0xa94>
  33567. {
  33568. usartdiv = (uint32_t)(UART_DIV_SAMPLING8(pclk, huart->Init.BaudRate, huart->Init.ClockPrescaler));
  33569. 800eb16: 697b ldr r3, [r7, #20]
  33570. 800eb18: 6a5b ldr r3, [r3, #36] @ 0x24
  33571. 800eb1a: 4a19 ldr r2, [pc, #100] @ (800eb80 <UART_SetConfig+0x930>)
  33572. 800eb1c: f832 3013 ldrh.w r3, [r2, r3, lsl #1]
  33573. 800eb20: 461a mov r2, r3
  33574. 800eb22: 6bfb ldr r3, [r7, #60] @ 0x3c
  33575. 800eb24: fbb3 f3f2 udiv r3, r3, r2
  33576. 800eb28: 005a lsls r2, r3, #1
  33577. 800eb2a: 697b ldr r3, [r7, #20]
  33578. 800eb2c: 685b ldr r3, [r3, #4]
  33579. 800eb2e: 085b lsrs r3, r3, #1
  33580. 800eb30: 441a add r2, r3
  33581. 800eb32: 697b ldr r3, [r7, #20]
  33582. 800eb34: 685b ldr r3, [r3, #4]
  33583. 800eb36: fbb2 f3f3 udiv r3, r2, r3
  33584. 800eb3a: 63bb str r3, [r7, #56] @ 0x38
  33585. if ((usartdiv >= UART_BRR_MIN) && (usartdiv <= UART_BRR_MAX))
  33586. 800eb3c: 6bbb ldr r3, [r7, #56] @ 0x38
  33587. 800eb3e: 2b0f cmp r3, #15
  33588. 800eb40: d916 bls.n 800eb70 <UART_SetConfig+0x920>
  33589. 800eb42: 6bbb ldr r3, [r7, #56] @ 0x38
  33590. 800eb44: f5b3 3f80 cmp.w r3, #65536 @ 0x10000
  33591. 800eb48: d212 bcs.n 800eb70 <UART_SetConfig+0x920>
  33592. {
  33593. brrtemp = (uint16_t)(usartdiv & 0xFFF0U);
  33594. 800eb4a: 6bbb ldr r3, [r7, #56] @ 0x38
  33595. 800eb4c: b29b uxth r3, r3
  33596. 800eb4e: f023 030f bic.w r3, r3, #15
  33597. 800eb52: 86fb strh r3, [r7, #54] @ 0x36
  33598. brrtemp |= (uint16_t)((usartdiv & (uint16_t)0x000FU) >> 1U);
  33599. 800eb54: 6bbb ldr r3, [r7, #56] @ 0x38
  33600. 800eb56: 085b lsrs r3, r3, #1
  33601. 800eb58: b29b uxth r3, r3
  33602. 800eb5a: f003 0307 and.w r3, r3, #7
  33603. 800eb5e: b29a uxth r2, r3
  33604. 800eb60: 8efb ldrh r3, [r7, #54] @ 0x36
  33605. 800eb62: 4313 orrs r3, r2
  33606. 800eb64: 86fb strh r3, [r7, #54] @ 0x36
  33607. huart->Instance->BRR = brrtemp;
  33608. 800eb66: 697b ldr r3, [r7, #20]
  33609. 800eb68: 681b ldr r3, [r3, #0]
  33610. 800eb6a: 8efa ldrh r2, [r7, #54] @ 0x36
  33611. 800eb6c: 60da str r2, [r3, #12]
  33612. 800eb6e: e0b9 b.n 800ece4 <UART_SetConfig+0xa94>
  33613. }
  33614. else
  33615. {
  33616. ret = HAL_ERROR;
  33617. 800eb70: 2301 movs r3, #1
  33618. 800eb72: f887 3042 strb.w r3, [r7, #66] @ 0x42
  33619. 800eb76: e0b5 b.n 800ece4 <UART_SetConfig+0xa94>
  33620. 800eb78: 03d09000 .word 0x03d09000
  33621. 800eb7c: 003d0900 .word 0x003d0900
  33622. 800eb80: 08031aa4 .word 0x08031aa4
  33623. 800eb84: 58024400 .word 0x58024400
  33624. }
  33625. }
  33626. }
  33627. else
  33628. {
  33629. switch (clocksource)
  33630. 800eb88: f897 3043 ldrb.w r3, [r7, #67] @ 0x43
  33631. 800eb8c: 2b20 cmp r3, #32
  33632. 800eb8e: dc49 bgt.n 800ec24 <UART_SetConfig+0x9d4>
  33633. 800eb90: 2b00 cmp r3, #0
  33634. 800eb92: db7c blt.n 800ec8e <UART_SetConfig+0xa3e>
  33635. 800eb94: 2b20 cmp r3, #32
  33636. 800eb96: d87a bhi.n 800ec8e <UART_SetConfig+0xa3e>
  33637. 800eb98: a201 add r2, pc, #4 @ (adr r2, 800eba0 <UART_SetConfig+0x950>)
  33638. 800eb9a: f852 f023 ldr.w pc, [r2, r3, lsl #2]
  33639. 800eb9e: bf00 nop
  33640. 800eba0: 0800ec2b .word 0x0800ec2b
  33641. 800eba4: 0800ec33 .word 0x0800ec33
  33642. 800eba8: 0800ec8f .word 0x0800ec8f
  33643. 800ebac: 0800ec8f .word 0x0800ec8f
  33644. 800ebb0: 0800ec3b .word 0x0800ec3b
  33645. 800ebb4: 0800ec8f .word 0x0800ec8f
  33646. 800ebb8: 0800ec8f .word 0x0800ec8f
  33647. 800ebbc: 0800ec8f .word 0x0800ec8f
  33648. 800ebc0: 0800ec4b .word 0x0800ec4b
  33649. 800ebc4: 0800ec8f .word 0x0800ec8f
  33650. 800ebc8: 0800ec8f .word 0x0800ec8f
  33651. 800ebcc: 0800ec8f .word 0x0800ec8f
  33652. 800ebd0: 0800ec8f .word 0x0800ec8f
  33653. 800ebd4: 0800ec8f .word 0x0800ec8f
  33654. 800ebd8: 0800ec8f .word 0x0800ec8f
  33655. 800ebdc: 0800ec8f .word 0x0800ec8f
  33656. 800ebe0: 0800ec5b .word 0x0800ec5b
  33657. 800ebe4: 0800ec8f .word 0x0800ec8f
  33658. 800ebe8: 0800ec8f .word 0x0800ec8f
  33659. 800ebec: 0800ec8f .word 0x0800ec8f
  33660. 800ebf0: 0800ec8f .word 0x0800ec8f
  33661. 800ebf4: 0800ec8f .word 0x0800ec8f
  33662. 800ebf8: 0800ec8f .word 0x0800ec8f
  33663. 800ebfc: 0800ec8f .word 0x0800ec8f
  33664. 800ec00: 0800ec8f .word 0x0800ec8f
  33665. 800ec04: 0800ec8f .word 0x0800ec8f
  33666. 800ec08: 0800ec8f .word 0x0800ec8f
  33667. 800ec0c: 0800ec8f .word 0x0800ec8f
  33668. 800ec10: 0800ec8f .word 0x0800ec8f
  33669. 800ec14: 0800ec8f .word 0x0800ec8f
  33670. 800ec18: 0800ec8f .word 0x0800ec8f
  33671. 800ec1c: 0800ec8f .word 0x0800ec8f
  33672. 800ec20: 0800ec81 .word 0x0800ec81
  33673. 800ec24: 2b40 cmp r3, #64 @ 0x40
  33674. 800ec26: d02e beq.n 800ec86 <UART_SetConfig+0xa36>
  33675. 800ec28: e031 b.n 800ec8e <UART_SetConfig+0xa3e>
  33676. {
  33677. case UART_CLOCKSOURCE_D2PCLK1:
  33678. pclk = HAL_RCC_GetPCLK1Freq();
  33679. 800ec2a: f7fc fbd7 bl 800b3dc <HAL_RCC_GetPCLK1Freq>
  33680. 800ec2e: 63f8 str r0, [r7, #60] @ 0x3c
  33681. break;
  33682. 800ec30: e033 b.n 800ec9a <UART_SetConfig+0xa4a>
  33683. case UART_CLOCKSOURCE_D2PCLK2:
  33684. pclk = HAL_RCC_GetPCLK2Freq();
  33685. 800ec32: f7fc fbe9 bl 800b408 <HAL_RCC_GetPCLK2Freq>
  33686. 800ec36: 63f8 str r0, [r7, #60] @ 0x3c
  33687. break;
  33688. 800ec38: e02f b.n 800ec9a <UART_SetConfig+0xa4a>
  33689. case UART_CLOCKSOURCE_PLL2:
  33690. HAL_RCCEx_GetPLL2ClockFreq(&pll2_clocks);
  33691. 800ec3a: f107 0324 add.w r3, r7, #36 @ 0x24
  33692. 800ec3e: 4618 mov r0, r3
  33693. 800ec40: f7fd fe3e bl 800c8c0 <HAL_RCCEx_GetPLL2ClockFreq>
  33694. pclk = pll2_clocks.PLL2_Q_Frequency;
  33695. 800ec44: 6abb ldr r3, [r7, #40] @ 0x28
  33696. 800ec46: 63fb str r3, [r7, #60] @ 0x3c
  33697. break;
  33698. 800ec48: e027 b.n 800ec9a <UART_SetConfig+0xa4a>
  33699. case UART_CLOCKSOURCE_PLL3:
  33700. HAL_RCCEx_GetPLL3ClockFreq(&pll3_clocks);
  33701. 800ec4a: f107 0318 add.w r3, r7, #24
  33702. 800ec4e: 4618 mov r0, r3
  33703. 800ec50: f7fd ff8a bl 800cb68 <HAL_RCCEx_GetPLL3ClockFreq>
  33704. pclk = pll3_clocks.PLL3_Q_Frequency;
  33705. 800ec54: 69fb ldr r3, [r7, #28]
  33706. 800ec56: 63fb str r3, [r7, #60] @ 0x3c
  33707. break;
  33708. 800ec58: e01f b.n 800ec9a <UART_SetConfig+0xa4a>
  33709. case UART_CLOCKSOURCE_HSI:
  33710. if (__HAL_RCC_GET_FLAG(RCC_FLAG_HSIDIV) != 0U)
  33711. 800ec5a: 4b2d ldr r3, [pc, #180] @ (800ed10 <UART_SetConfig+0xac0>)
  33712. 800ec5c: 681b ldr r3, [r3, #0]
  33713. 800ec5e: f003 0320 and.w r3, r3, #32
  33714. 800ec62: 2b00 cmp r3, #0
  33715. 800ec64: d009 beq.n 800ec7a <UART_SetConfig+0xa2a>
  33716. {
  33717. pclk = (uint32_t)(HSI_VALUE >> (__HAL_RCC_GET_HSI_DIVIDER() >> 3U));
  33718. 800ec66: 4b2a ldr r3, [pc, #168] @ (800ed10 <UART_SetConfig+0xac0>)
  33719. 800ec68: 681b ldr r3, [r3, #0]
  33720. 800ec6a: 08db lsrs r3, r3, #3
  33721. 800ec6c: f003 0303 and.w r3, r3, #3
  33722. 800ec70: 4a28 ldr r2, [pc, #160] @ (800ed14 <UART_SetConfig+0xac4>)
  33723. 800ec72: fa22 f303 lsr.w r3, r2, r3
  33724. 800ec76: 63fb str r3, [r7, #60] @ 0x3c
  33725. }
  33726. else
  33727. {
  33728. pclk = (uint32_t) HSI_VALUE;
  33729. }
  33730. break;
  33731. 800ec78: e00f b.n 800ec9a <UART_SetConfig+0xa4a>
  33732. pclk = (uint32_t) HSI_VALUE;
  33733. 800ec7a: 4b26 ldr r3, [pc, #152] @ (800ed14 <UART_SetConfig+0xac4>)
  33734. 800ec7c: 63fb str r3, [r7, #60] @ 0x3c
  33735. break;
  33736. 800ec7e: e00c b.n 800ec9a <UART_SetConfig+0xa4a>
  33737. case UART_CLOCKSOURCE_CSI:
  33738. pclk = (uint32_t) CSI_VALUE;
  33739. 800ec80: 4b25 ldr r3, [pc, #148] @ (800ed18 <UART_SetConfig+0xac8>)
  33740. 800ec82: 63fb str r3, [r7, #60] @ 0x3c
  33741. break;
  33742. 800ec84: e009 b.n 800ec9a <UART_SetConfig+0xa4a>
  33743. case UART_CLOCKSOURCE_LSE:
  33744. pclk = (uint32_t) LSE_VALUE;
  33745. 800ec86: f44f 4300 mov.w r3, #32768 @ 0x8000
  33746. 800ec8a: 63fb str r3, [r7, #60] @ 0x3c
  33747. break;
  33748. 800ec8c: e005 b.n 800ec9a <UART_SetConfig+0xa4a>
  33749. default:
  33750. pclk = 0U;
  33751. 800ec8e: 2300 movs r3, #0
  33752. 800ec90: 63fb str r3, [r7, #60] @ 0x3c
  33753. ret = HAL_ERROR;
  33754. 800ec92: 2301 movs r3, #1
  33755. 800ec94: f887 3042 strb.w r3, [r7, #66] @ 0x42
  33756. break;
  33757. 800ec98: bf00 nop
  33758. }
  33759. if (pclk != 0U)
  33760. 800ec9a: 6bfb ldr r3, [r7, #60] @ 0x3c
  33761. 800ec9c: 2b00 cmp r3, #0
  33762. 800ec9e: d021 beq.n 800ece4 <UART_SetConfig+0xa94>
  33763. {
  33764. /* USARTDIV must be greater than or equal to 0d16 */
  33765. usartdiv = (uint32_t)(UART_DIV_SAMPLING16(pclk, huart->Init.BaudRate, huart->Init.ClockPrescaler));
  33766. 800eca0: 697b ldr r3, [r7, #20]
  33767. 800eca2: 6a5b ldr r3, [r3, #36] @ 0x24
  33768. 800eca4: 4a1d ldr r2, [pc, #116] @ (800ed1c <UART_SetConfig+0xacc>)
  33769. 800eca6: f832 3013 ldrh.w r3, [r2, r3, lsl #1]
  33770. 800ecaa: 461a mov r2, r3
  33771. 800ecac: 6bfb ldr r3, [r7, #60] @ 0x3c
  33772. 800ecae: fbb3 f2f2 udiv r2, r3, r2
  33773. 800ecb2: 697b ldr r3, [r7, #20]
  33774. 800ecb4: 685b ldr r3, [r3, #4]
  33775. 800ecb6: 085b lsrs r3, r3, #1
  33776. 800ecb8: 441a add r2, r3
  33777. 800ecba: 697b ldr r3, [r7, #20]
  33778. 800ecbc: 685b ldr r3, [r3, #4]
  33779. 800ecbe: fbb2 f3f3 udiv r3, r2, r3
  33780. 800ecc2: 63bb str r3, [r7, #56] @ 0x38
  33781. if ((usartdiv >= UART_BRR_MIN) && (usartdiv <= UART_BRR_MAX))
  33782. 800ecc4: 6bbb ldr r3, [r7, #56] @ 0x38
  33783. 800ecc6: 2b0f cmp r3, #15
  33784. 800ecc8: d909 bls.n 800ecde <UART_SetConfig+0xa8e>
  33785. 800ecca: 6bbb ldr r3, [r7, #56] @ 0x38
  33786. 800eccc: f5b3 3f80 cmp.w r3, #65536 @ 0x10000
  33787. 800ecd0: d205 bcs.n 800ecde <UART_SetConfig+0xa8e>
  33788. {
  33789. huart->Instance->BRR = (uint16_t)usartdiv;
  33790. 800ecd2: 6bbb ldr r3, [r7, #56] @ 0x38
  33791. 800ecd4: b29a uxth r2, r3
  33792. 800ecd6: 697b ldr r3, [r7, #20]
  33793. 800ecd8: 681b ldr r3, [r3, #0]
  33794. 800ecda: 60da str r2, [r3, #12]
  33795. 800ecdc: e002 b.n 800ece4 <UART_SetConfig+0xa94>
  33796. }
  33797. else
  33798. {
  33799. ret = HAL_ERROR;
  33800. 800ecde: 2301 movs r3, #1
  33801. 800ece0: f887 3042 strb.w r3, [r7, #66] @ 0x42
  33802. }
  33803. }
  33804. }
  33805. /* Initialize the number of data to process during RX/TX ISR execution */
  33806. huart->NbTxDataToProcess = 1;
  33807. 800ece4: 697b ldr r3, [r7, #20]
  33808. 800ece6: 2201 movs r2, #1
  33809. 800ece8: f8a3 206a strh.w r2, [r3, #106] @ 0x6a
  33810. huart->NbRxDataToProcess = 1;
  33811. 800ecec: 697b ldr r3, [r7, #20]
  33812. 800ecee: 2201 movs r2, #1
  33813. 800ecf0: f8a3 2068 strh.w r2, [r3, #104] @ 0x68
  33814. /* Clear ISR function pointers */
  33815. huart->RxISR = NULL;
  33816. 800ecf4: 697b ldr r3, [r7, #20]
  33817. 800ecf6: 2200 movs r2, #0
  33818. 800ecf8: 675a str r2, [r3, #116] @ 0x74
  33819. huart->TxISR = NULL;
  33820. 800ecfa: 697b ldr r3, [r7, #20]
  33821. 800ecfc: 2200 movs r2, #0
  33822. 800ecfe: 679a str r2, [r3, #120] @ 0x78
  33823. return ret;
  33824. 800ed00: f897 3042 ldrb.w r3, [r7, #66] @ 0x42
  33825. }
  33826. 800ed04: 4618 mov r0, r3
  33827. 800ed06: 3748 adds r7, #72 @ 0x48
  33828. 800ed08: 46bd mov sp, r7
  33829. 800ed0a: e8bd 8fb0 ldmia.w sp!, {r4, r5, r7, r8, r9, sl, fp, pc}
  33830. 800ed0e: bf00 nop
  33831. 800ed10: 58024400 .word 0x58024400
  33832. 800ed14: 03d09000 .word 0x03d09000
  33833. 800ed18: 003d0900 .word 0x003d0900
  33834. 800ed1c: 08031aa4 .word 0x08031aa4
  33835. 0800ed20 <UART_AdvFeatureConfig>:
  33836. * @brief Configure the UART peripheral advanced features.
  33837. * @param huart UART handle.
  33838. * @retval None
  33839. */
  33840. void UART_AdvFeatureConfig(UART_HandleTypeDef *huart)
  33841. {
  33842. 800ed20: b480 push {r7}
  33843. 800ed22: b083 sub sp, #12
  33844. 800ed24: af00 add r7, sp, #0
  33845. 800ed26: 6078 str r0, [r7, #4]
  33846. /* Check whether the set of advanced features to configure is properly set */
  33847. assert_param(IS_UART_ADVFEATURE_INIT(huart->AdvancedInit.AdvFeatureInit));
  33848. /* if required, configure RX/TX pins swap */
  33849. if (HAL_IS_BIT_SET(huart->AdvancedInit.AdvFeatureInit, UART_ADVFEATURE_SWAP_INIT))
  33850. 800ed28: 687b ldr r3, [r7, #4]
  33851. 800ed2a: 6a9b ldr r3, [r3, #40] @ 0x28
  33852. 800ed2c: f003 0308 and.w r3, r3, #8
  33853. 800ed30: 2b00 cmp r3, #0
  33854. 800ed32: d00a beq.n 800ed4a <UART_AdvFeatureConfig+0x2a>
  33855. {
  33856. assert_param(IS_UART_ADVFEATURE_SWAP(huart->AdvancedInit.Swap));
  33857. MODIFY_REG(huart->Instance->CR2, USART_CR2_SWAP, huart->AdvancedInit.Swap);
  33858. 800ed34: 687b ldr r3, [r7, #4]
  33859. 800ed36: 681b ldr r3, [r3, #0]
  33860. 800ed38: 685b ldr r3, [r3, #4]
  33861. 800ed3a: f423 4100 bic.w r1, r3, #32768 @ 0x8000
  33862. 800ed3e: 687b ldr r3, [r7, #4]
  33863. 800ed40: 6b9a ldr r2, [r3, #56] @ 0x38
  33864. 800ed42: 687b ldr r3, [r7, #4]
  33865. 800ed44: 681b ldr r3, [r3, #0]
  33866. 800ed46: 430a orrs r2, r1
  33867. 800ed48: 605a str r2, [r3, #4]
  33868. }
  33869. /* if required, configure TX pin active level inversion */
  33870. if (HAL_IS_BIT_SET(huart->AdvancedInit.AdvFeatureInit, UART_ADVFEATURE_TXINVERT_INIT))
  33871. 800ed4a: 687b ldr r3, [r7, #4]
  33872. 800ed4c: 6a9b ldr r3, [r3, #40] @ 0x28
  33873. 800ed4e: f003 0301 and.w r3, r3, #1
  33874. 800ed52: 2b00 cmp r3, #0
  33875. 800ed54: d00a beq.n 800ed6c <UART_AdvFeatureConfig+0x4c>
  33876. {
  33877. assert_param(IS_UART_ADVFEATURE_TXINV(huart->AdvancedInit.TxPinLevelInvert));
  33878. MODIFY_REG(huart->Instance->CR2, USART_CR2_TXINV, huart->AdvancedInit.TxPinLevelInvert);
  33879. 800ed56: 687b ldr r3, [r7, #4]
  33880. 800ed58: 681b ldr r3, [r3, #0]
  33881. 800ed5a: 685b ldr r3, [r3, #4]
  33882. 800ed5c: f423 3100 bic.w r1, r3, #131072 @ 0x20000
  33883. 800ed60: 687b ldr r3, [r7, #4]
  33884. 800ed62: 6ada ldr r2, [r3, #44] @ 0x2c
  33885. 800ed64: 687b ldr r3, [r7, #4]
  33886. 800ed66: 681b ldr r3, [r3, #0]
  33887. 800ed68: 430a orrs r2, r1
  33888. 800ed6a: 605a str r2, [r3, #4]
  33889. }
  33890. /* if required, configure RX pin active level inversion */
  33891. if (HAL_IS_BIT_SET(huart->AdvancedInit.AdvFeatureInit, UART_ADVFEATURE_RXINVERT_INIT))
  33892. 800ed6c: 687b ldr r3, [r7, #4]
  33893. 800ed6e: 6a9b ldr r3, [r3, #40] @ 0x28
  33894. 800ed70: f003 0302 and.w r3, r3, #2
  33895. 800ed74: 2b00 cmp r3, #0
  33896. 800ed76: d00a beq.n 800ed8e <UART_AdvFeatureConfig+0x6e>
  33897. {
  33898. assert_param(IS_UART_ADVFEATURE_RXINV(huart->AdvancedInit.RxPinLevelInvert));
  33899. MODIFY_REG(huart->Instance->CR2, USART_CR2_RXINV, huart->AdvancedInit.RxPinLevelInvert);
  33900. 800ed78: 687b ldr r3, [r7, #4]
  33901. 800ed7a: 681b ldr r3, [r3, #0]
  33902. 800ed7c: 685b ldr r3, [r3, #4]
  33903. 800ed7e: f423 3180 bic.w r1, r3, #65536 @ 0x10000
  33904. 800ed82: 687b ldr r3, [r7, #4]
  33905. 800ed84: 6b1a ldr r2, [r3, #48] @ 0x30
  33906. 800ed86: 687b ldr r3, [r7, #4]
  33907. 800ed88: 681b ldr r3, [r3, #0]
  33908. 800ed8a: 430a orrs r2, r1
  33909. 800ed8c: 605a str r2, [r3, #4]
  33910. }
  33911. /* if required, configure data inversion */
  33912. if (HAL_IS_BIT_SET(huart->AdvancedInit.AdvFeatureInit, UART_ADVFEATURE_DATAINVERT_INIT))
  33913. 800ed8e: 687b ldr r3, [r7, #4]
  33914. 800ed90: 6a9b ldr r3, [r3, #40] @ 0x28
  33915. 800ed92: f003 0304 and.w r3, r3, #4
  33916. 800ed96: 2b00 cmp r3, #0
  33917. 800ed98: d00a beq.n 800edb0 <UART_AdvFeatureConfig+0x90>
  33918. {
  33919. assert_param(IS_UART_ADVFEATURE_DATAINV(huart->AdvancedInit.DataInvert));
  33920. MODIFY_REG(huart->Instance->CR2, USART_CR2_DATAINV, huart->AdvancedInit.DataInvert);
  33921. 800ed9a: 687b ldr r3, [r7, #4]
  33922. 800ed9c: 681b ldr r3, [r3, #0]
  33923. 800ed9e: 685b ldr r3, [r3, #4]
  33924. 800eda0: f423 2180 bic.w r1, r3, #262144 @ 0x40000
  33925. 800eda4: 687b ldr r3, [r7, #4]
  33926. 800eda6: 6b5a ldr r2, [r3, #52] @ 0x34
  33927. 800eda8: 687b ldr r3, [r7, #4]
  33928. 800edaa: 681b ldr r3, [r3, #0]
  33929. 800edac: 430a orrs r2, r1
  33930. 800edae: 605a str r2, [r3, #4]
  33931. }
  33932. /* if required, configure RX overrun detection disabling */
  33933. if (HAL_IS_BIT_SET(huart->AdvancedInit.AdvFeatureInit, UART_ADVFEATURE_RXOVERRUNDISABLE_INIT))
  33934. 800edb0: 687b ldr r3, [r7, #4]
  33935. 800edb2: 6a9b ldr r3, [r3, #40] @ 0x28
  33936. 800edb4: f003 0310 and.w r3, r3, #16
  33937. 800edb8: 2b00 cmp r3, #0
  33938. 800edba: d00a beq.n 800edd2 <UART_AdvFeatureConfig+0xb2>
  33939. {
  33940. assert_param(IS_UART_OVERRUN(huart->AdvancedInit.OverrunDisable));
  33941. MODIFY_REG(huart->Instance->CR3, USART_CR3_OVRDIS, huart->AdvancedInit.OverrunDisable);
  33942. 800edbc: 687b ldr r3, [r7, #4]
  33943. 800edbe: 681b ldr r3, [r3, #0]
  33944. 800edc0: 689b ldr r3, [r3, #8]
  33945. 800edc2: f423 5180 bic.w r1, r3, #4096 @ 0x1000
  33946. 800edc6: 687b ldr r3, [r7, #4]
  33947. 800edc8: 6bda ldr r2, [r3, #60] @ 0x3c
  33948. 800edca: 687b ldr r3, [r7, #4]
  33949. 800edcc: 681b ldr r3, [r3, #0]
  33950. 800edce: 430a orrs r2, r1
  33951. 800edd0: 609a str r2, [r3, #8]
  33952. }
  33953. /* if required, configure DMA disabling on reception error */
  33954. if (HAL_IS_BIT_SET(huart->AdvancedInit.AdvFeatureInit, UART_ADVFEATURE_DMADISABLEONERROR_INIT))
  33955. 800edd2: 687b ldr r3, [r7, #4]
  33956. 800edd4: 6a9b ldr r3, [r3, #40] @ 0x28
  33957. 800edd6: f003 0320 and.w r3, r3, #32
  33958. 800edda: 2b00 cmp r3, #0
  33959. 800eddc: d00a beq.n 800edf4 <UART_AdvFeatureConfig+0xd4>
  33960. {
  33961. assert_param(IS_UART_ADVFEATURE_DMAONRXERROR(huart->AdvancedInit.DMADisableonRxError));
  33962. MODIFY_REG(huart->Instance->CR3, USART_CR3_DDRE, huart->AdvancedInit.DMADisableonRxError);
  33963. 800edde: 687b ldr r3, [r7, #4]
  33964. 800ede0: 681b ldr r3, [r3, #0]
  33965. 800ede2: 689b ldr r3, [r3, #8]
  33966. 800ede4: f423 5100 bic.w r1, r3, #8192 @ 0x2000
  33967. 800ede8: 687b ldr r3, [r7, #4]
  33968. 800edea: 6c1a ldr r2, [r3, #64] @ 0x40
  33969. 800edec: 687b ldr r3, [r7, #4]
  33970. 800edee: 681b ldr r3, [r3, #0]
  33971. 800edf0: 430a orrs r2, r1
  33972. 800edf2: 609a str r2, [r3, #8]
  33973. }
  33974. /* if required, configure auto Baud rate detection scheme */
  33975. if (HAL_IS_BIT_SET(huart->AdvancedInit.AdvFeatureInit, UART_ADVFEATURE_AUTOBAUDRATE_INIT))
  33976. 800edf4: 687b ldr r3, [r7, #4]
  33977. 800edf6: 6a9b ldr r3, [r3, #40] @ 0x28
  33978. 800edf8: f003 0340 and.w r3, r3, #64 @ 0x40
  33979. 800edfc: 2b00 cmp r3, #0
  33980. 800edfe: d01a beq.n 800ee36 <UART_AdvFeatureConfig+0x116>
  33981. {
  33982. assert_param(IS_USART_AUTOBAUDRATE_DETECTION_INSTANCE(huart->Instance));
  33983. assert_param(IS_UART_ADVFEATURE_AUTOBAUDRATE(huart->AdvancedInit.AutoBaudRateEnable));
  33984. MODIFY_REG(huart->Instance->CR2, USART_CR2_ABREN, huart->AdvancedInit.AutoBaudRateEnable);
  33985. 800ee00: 687b ldr r3, [r7, #4]
  33986. 800ee02: 681b ldr r3, [r3, #0]
  33987. 800ee04: 685b ldr r3, [r3, #4]
  33988. 800ee06: f423 1180 bic.w r1, r3, #1048576 @ 0x100000
  33989. 800ee0a: 687b ldr r3, [r7, #4]
  33990. 800ee0c: 6c5a ldr r2, [r3, #68] @ 0x44
  33991. 800ee0e: 687b ldr r3, [r7, #4]
  33992. 800ee10: 681b ldr r3, [r3, #0]
  33993. 800ee12: 430a orrs r2, r1
  33994. 800ee14: 605a str r2, [r3, #4]
  33995. /* set auto Baudrate detection parameters if detection is enabled */
  33996. if (huart->AdvancedInit.AutoBaudRateEnable == UART_ADVFEATURE_AUTOBAUDRATE_ENABLE)
  33997. 800ee16: 687b ldr r3, [r7, #4]
  33998. 800ee18: 6c5b ldr r3, [r3, #68] @ 0x44
  33999. 800ee1a: f5b3 1f80 cmp.w r3, #1048576 @ 0x100000
  34000. 800ee1e: d10a bne.n 800ee36 <UART_AdvFeatureConfig+0x116>
  34001. {
  34002. assert_param(IS_UART_ADVFEATURE_AUTOBAUDRATEMODE(huart->AdvancedInit.AutoBaudRateMode));
  34003. MODIFY_REG(huart->Instance->CR2, USART_CR2_ABRMODE, huart->AdvancedInit.AutoBaudRateMode);
  34004. 800ee20: 687b ldr r3, [r7, #4]
  34005. 800ee22: 681b ldr r3, [r3, #0]
  34006. 800ee24: 685b ldr r3, [r3, #4]
  34007. 800ee26: f423 01c0 bic.w r1, r3, #6291456 @ 0x600000
  34008. 800ee2a: 687b ldr r3, [r7, #4]
  34009. 800ee2c: 6c9a ldr r2, [r3, #72] @ 0x48
  34010. 800ee2e: 687b ldr r3, [r7, #4]
  34011. 800ee30: 681b ldr r3, [r3, #0]
  34012. 800ee32: 430a orrs r2, r1
  34013. 800ee34: 605a str r2, [r3, #4]
  34014. }
  34015. }
  34016. /* if required, configure MSB first on communication line */
  34017. if (HAL_IS_BIT_SET(huart->AdvancedInit.AdvFeatureInit, UART_ADVFEATURE_MSBFIRST_INIT))
  34018. 800ee36: 687b ldr r3, [r7, #4]
  34019. 800ee38: 6a9b ldr r3, [r3, #40] @ 0x28
  34020. 800ee3a: f003 0380 and.w r3, r3, #128 @ 0x80
  34021. 800ee3e: 2b00 cmp r3, #0
  34022. 800ee40: d00a beq.n 800ee58 <UART_AdvFeatureConfig+0x138>
  34023. {
  34024. assert_param(IS_UART_ADVFEATURE_MSBFIRST(huart->AdvancedInit.MSBFirst));
  34025. MODIFY_REG(huart->Instance->CR2, USART_CR2_MSBFIRST, huart->AdvancedInit.MSBFirst);
  34026. 800ee42: 687b ldr r3, [r7, #4]
  34027. 800ee44: 681b ldr r3, [r3, #0]
  34028. 800ee46: 685b ldr r3, [r3, #4]
  34029. 800ee48: f423 2100 bic.w r1, r3, #524288 @ 0x80000
  34030. 800ee4c: 687b ldr r3, [r7, #4]
  34031. 800ee4e: 6cda ldr r2, [r3, #76] @ 0x4c
  34032. 800ee50: 687b ldr r3, [r7, #4]
  34033. 800ee52: 681b ldr r3, [r3, #0]
  34034. 800ee54: 430a orrs r2, r1
  34035. 800ee56: 605a str r2, [r3, #4]
  34036. }
  34037. }
  34038. 800ee58: bf00 nop
  34039. 800ee5a: 370c adds r7, #12
  34040. 800ee5c: 46bd mov sp, r7
  34041. 800ee5e: f85d 7b04 ldr.w r7, [sp], #4
  34042. 800ee62: 4770 bx lr
  34043. 0800ee64 <UART_CheckIdleState>:
  34044. * @brief Check the UART Idle State.
  34045. * @param huart UART handle.
  34046. * @retval HAL status
  34047. */
  34048. HAL_StatusTypeDef UART_CheckIdleState(UART_HandleTypeDef *huart)
  34049. {
  34050. 800ee64: b580 push {r7, lr}
  34051. 800ee66: b098 sub sp, #96 @ 0x60
  34052. 800ee68: af02 add r7, sp, #8
  34053. 800ee6a: 6078 str r0, [r7, #4]
  34054. uint32_t tickstart;
  34055. /* Initialize the UART ErrorCode */
  34056. huart->ErrorCode = HAL_UART_ERROR_NONE;
  34057. 800ee6c: 687b ldr r3, [r7, #4]
  34058. 800ee6e: 2200 movs r2, #0
  34059. 800ee70: f8c3 2090 str.w r2, [r3, #144] @ 0x90
  34060. /* Init tickstart for timeout management */
  34061. tickstart = HAL_GetTick();
  34062. 800ee74: f7f6 fc9c bl 80057b0 <HAL_GetTick>
  34063. 800ee78: 6578 str r0, [r7, #84] @ 0x54
  34064. /* Check if the Transmitter is enabled */
  34065. if ((huart->Instance->CR1 & USART_CR1_TE) == USART_CR1_TE)
  34066. 800ee7a: 687b ldr r3, [r7, #4]
  34067. 800ee7c: 681b ldr r3, [r3, #0]
  34068. 800ee7e: 681b ldr r3, [r3, #0]
  34069. 800ee80: f003 0308 and.w r3, r3, #8
  34070. 800ee84: 2b08 cmp r3, #8
  34071. 800ee86: d12f bne.n 800eee8 <UART_CheckIdleState+0x84>
  34072. {
  34073. /* Wait until TEACK flag is set */
  34074. if (UART_WaitOnFlagUntilTimeout(huart, USART_ISR_TEACK, RESET, tickstart, HAL_UART_TIMEOUT_VALUE) != HAL_OK)
  34075. 800ee88: f06f 437e mvn.w r3, #4261412864 @ 0xfe000000
  34076. 800ee8c: 9300 str r3, [sp, #0]
  34077. 800ee8e: 6d7b ldr r3, [r7, #84] @ 0x54
  34078. 800ee90: 2200 movs r2, #0
  34079. 800ee92: f44f 1100 mov.w r1, #2097152 @ 0x200000
  34080. 800ee96: 6878 ldr r0, [r7, #4]
  34081. 800ee98: f000 f88e bl 800efb8 <UART_WaitOnFlagUntilTimeout>
  34082. 800ee9c: 4603 mov r3, r0
  34083. 800ee9e: 2b00 cmp r3, #0
  34084. 800eea0: d022 beq.n 800eee8 <UART_CheckIdleState+0x84>
  34085. {
  34086. /* Disable TXE interrupt for the interrupt process */
  34087. ATOMIC_CLEAR_BIT(huart->Instance->CR1, (USART_CR1_TXEIE_TXFNFIE));
  34088. 800eea2: 687b ldr r3, [r7, #4]
  34089. 800eea4: 681b ldr r3, [r3, #0]
  34090. 800eea6: 63bb str r3, [r7, #56] @ 0x38
  34091. __ASM volatile ("ldrex %0, %1" : "=r" (result) : "Q" (*addr) );
  34092. 800eea8: 6bbb ldr r3, [r7, #56] @ 0x38
  34093. 800eeaa: e853 3f00 ldrex r3, [r3]
  34094. 800eeae: 637b str r3, [r7, #52] @ 0x34
  34095. return(result);
  34096. 800eeb0: 6b7b ldr r3, [r7, #52] @ 0x34
  34097. 800eeb2: f023 0380 bic.w r3, r3, #128 @ 0x80
  34098. 800eeb6: 653b str r3, [r7, #80] @ 0x50
  34099. 800eeb8: 687b ldr r3, [r7, #4]
  34100. 800eeba: 681b ldr r3, [r3, #0]
  34101. 800eebc: 461a mov r2, r3
  34102. 800eebe: 6d3b ldr r3, [r7, #80] @ 0x50
  34103. 800eec0: 647b str r3, [r7, #68] @ 0x44
  34104. 800eec2: 643a str r2, [r7, #64] @ 0x40
  34105. __ASM volatile ("strex %0, %2, %1" : "=&r" (result), "=Q" (*addr) : "r" (value) );
  34106. 800eec4: 6c39 ldr r1, [r7, #64] @ 0x40
  34107. 800eec6: 6c7a ldr r2, [r7, #68] @ 0x44
  34108. 800eec8: e841 2300 strex r3, r2, [r1]
  34109. 800eecc: 63fb str r3, [r7, #60] @ 0x3c
  34110. return(result);
  34111. 800eece: 6bfb ldr r3, [r7, #60] @ 0x3c
  34112. 800eed0: 2b00 cmp r3, #0
  34113. 800eed2: d1e6 bne.n 800eea2 <UART_CheckIdleState+0x3e>
  34114. huart->gState = HAL_UART_STATE_READY;
  34115. 800eed4: 687b ldr r3, [r7, #4]
  34116. 800eed6: 2220 movs r2, #32
  34117. 800eed8: f8c3 2088 str.w r2, [r3, #136] @ 0x88
  34118. __HAL_UNLOCK(huart);
  34119. 800eedc: 687b ldr r3, [r7, #4]
  34120. 800eede: 2200 movs r2, #0
  34121. 800eee0: f883 2084 strb.w r2, [r3, #132] @ 0x84
  34122. /* Timeout occurred */
  34123. return HAL_TIMEOUT;
  34124. 800eee4: 2303 movs r3, #3
  34125. 800eee6: e063 b.n 800efb0 <UART_CheckIdleState+0x14c>
  34126. }
  34127. }
  34128. /* Check if the Receiver is enabled */
  34129. if ((huart->Instance->CR1 & USART_CR1_RE) == USART_CR1_RE)
  34130. 800eee8: 687b ldr r3, [r7, #4]
  34131. 800eeea: 681b ldr r3, [r3, #0]
  34132. 800eeec: 681b ldr r3, [r3, #0]
  34133. 800eeee: f003 0304 and.w r3, r3, #4
  34134. 800eef2: 2b04 cmp r3, #4
  34135. 800eef4: d149 bne.n 800ef8a <UART_CheckIdleState+0x126>
  34136. {
  34137. /* Wait until REACK flag is set */
  34138. if (UART_WaitOnFlagUntilTimeout(huart, USART_ISR_REACK, RESET, tickstart, HAL_UART_TIMEOUT_VALUE) != HAL_OK)
  34139. 800eef6: f06f 437e mvn.w r3, #4261412864 @ 0xfe000000
  34140. 800eefa: 9300 str r3, [sp, #0]
  34141. 800eefc: 6d7b ldr r3, [r7, #84] @ 0x54
  34142. 800eefe: 2200 movs r2, #0
  34143. 800ef00: f44f 0180 mov.w r1, #4194304 @ 0x400000
  34144. 800ef04: 6878 ldr r0, [r7, #4]
  34145. 800ef06: f000 f857 bl 800efb8 <UART_WaitOnFlagUntilTimeout>
  34146. 800ef0a: 4603 mov r3, r0
  34147. 800ef0c: 2b00 cmp r3, #0
  34148. 800ef0e: d03c beq.n 800ef8a <UART_CheckIdleState+0x126>
  34149. {
  34150. /* Disable RXNE, PE and ERR (Frame error, noise error, overrun error)
  34151. interrupts for the interrupt process */
  34152. ATOMIC_CLEAR_BIT(huart->Instance->CR1, (USART_CR1_RXNEIE_RXFNEIE | USART_CR1_PEIE));
  34153. 800ef10: 687b ldr r3, [r7, #4]
  34154. 800ef12: 681b ldr r3, [r3, #0]
  34155. 800ef14: 627b str r3, [r7, #36] @ 0x24
  34156. __ASM volatile ("ldrex %0, %1" : "=r" (result) : "Q" (*addr) );
  34157. 800ef16: 6a7b ldr r3, [r7, #36] @ 0x24
  34158. 800ef18: e853 3f00 ldrex r3, [r3]
  34159. 800ef1c: 623b str r3, [r7, #32]
  34160. return(result);
  34161. 800ef1e: 6a3b ldr r3, [r7, #32]
  34162. 800ef20: f423 7390 bic.w r3, r3, #288 @ 0x120
  34163. 800ef24: 64fb str r3, [r7, #76] @ 0x4c
  34164. 800ef26: 687b ldr r3, [r7, #4]
  34165. 800ef28: 681b ldr r3, [r3, #0]
  34166. 800ef2a: 461a mov r2, r3
  34167. 800ef2c: 6cfb ldr r3, [r7, #76] @ 0x4c
  34168. 800ef2e: 633b str r3, [r7, #48] @ 0x30
  34169. 800ef30: 62fa str r2, [r7, #44] @ 0x2c
  34170. __ASM volatile ("strex %0, %2, %1" : "=&r" (result), "=Q" (*addr) : "r" (value) );
  34171. 800ef32: 6af9 ldr r1, [r7, #44] @ 0x2c
  34172. 800ef34: 6b3a ldr r2, [r7, #48] @ 0x30
  34173. 800ef36: e841 2300 strex r3, r2, [r1]
  34174. 800ef3a: 62bb str r3, [r7, #40] @ 0x28
  34175. return(result);
  34176. 800ef3c: 6abb ldr r3, [r7, #40] @ 0x28
  34177. 800ef3e: 2b00 cmp r3, #0
  34178. 800ef40: d1e6 bne.n 800ef10 <UART_CheckIdleState+0xac>
  34179. ATOMIC_CLEAR_BIT(huart->Instance->CR3, USART_CR3_EIE);
  34180. 800ef42: 687b ldr r3, [r7, #4]
  34181. 800ef44: 681b ldr r3, [r3, #0]
  34182. 800ef46: 3308 adds r3, #8
  34183. 800ef48: 613b str r3, [r7, #16]
  34184. __ASM volatile ("ldrex %0, %1" : "=r" (result) : "Q" (*addr) );
  34185. 800ef4a: 693b ldr r3, [r7, #16]
  34186. 800ef4c: e853 3f00 ldrex r3, [r3]
  34187. 800ef50: 60fb str r3, [r7, #12]
  34188. return(result);
  34189. 800ef52: 68fb ldr r3, [r7, #12]
  34190. 800ef54: f023 0301 bic.w r3, r3, #1
  34191. 800ef58: 64bb str r3, [r7, #72] @ 0x48
  34192. 800ef5a: 687b ldr r3, [r7, #4]
  34193. 800ef5c: 681b ldr r3, [r3, #0]
  34194. 800ef5e: 3308 adds r3, #8
  34195. 800ef60: 6cba ldr r2, [r7, #72] @ 0x48
  34196. 800ef62: 61fa str r2, [r7, #28]
  34197. 800ef64: 61bb str r3, [r7, #24]
  34198. __ASM volatile ("strex %0, %2, %1" : "=&r" (result), "=Q" (*addr) : "r" (value) );
  34199. 800ef66: 69b9 ldr r1, [r7, #24]
  34200. 800ef68: 69fa ldr r2, [r7, #28]
  34201. 800ef6a: e841 2300 strex r3, r2, [r1]
  34202. 800ef6e: 617b str r3, [r7, #20]
  34203. return(result);
  34204. 800ef70: 697b ldr r3, [r7, #20]
  34205. 800ef72: 2b00 cmp r3, #0
  34206. 800ef74: d1e5 bne.n 800ef42 <UART_CheckIdleState+0xde>
  34207. huart->RxState = HAL_UART_STATE_READY;
  34208. 800ef76: 687b ldr r3, [r7, #4]
  34209. 800ef78: 2220 movs r2, #32
  34210. 800ef7a: f8c3 208c str.w r2, [r3, #140] @ 0x8c
  34211. __HAL_UNLOCK(huart);
  34212. 800ef7e: 687b ldr r3, [r7, #4]
  34213. 800ef80: 2200 movs r2, #0
  34214. 800ef82: f883 2084 strb.w r2, [r3, #132] @ 0x84
  34215. /* Timeout occurred */
  34216. return HAL_TIMEOUT;
  34217. 800ef86: 2303 movs r3, #3
  34218. 800ef88: e012 b.n 800efb0 <UART_CheckIdleState+0x14c>
  34219. }
  34220. }
  34221. /* Initialize the UART State */
  34222. huart->gState = HAL_UART_STATE_READY;
  34223. 800ef8a: 687b ldr r3, [r7, #4]
  34224. 800ef8c: 2220 movs r2, #32
  34225. 800ef8e: f8c3 2088 str.w r2, [r3, #136] @ 0x88
  34226. huart->RxState = HAL_UART_STATE_READY;
  34227. 800ef92: 687b ldr r3, [r7, #4]
  34228. 800ef94: 2220 movs r2, #32
  34229. 800ef96: f8c3 208c str.w r2, [r3, #140] @ 0x8c
  34230. huart->ReceptionType = HAL_UART_RECEPTION_STANDARD;
  34231. 800ef9a: 687b ldr r3, [r7, #4]
  34232. 800ef9c: 2200 movs r2, #0
  34233. 800ef9e: 66da str r2, [r3, #108] @ 0x6c
  34234. huart->RxEventType = HAL_UART_RXEVENT_TC;
  34235. 800efa0: 687b ldr r3, [r7, #4]
  34236. 800efa2: 2200 movs r2, #0
  34237. 800efa4: 671a str r2, [r3, #112] @ 0x70
  34238. __HAL_UNLOCK(huart);
  34239. 800efa6: 687b ldr r3, [r7, #4]
  34240. 800efa8: 2200 movs r2, #0
  34241. 800efaa: f883 2084 strb.w r2, [r3, #132] @ 0x84
  34242. return HAL_OK;
  34243. 800efae: 2300 movs r3, #0
  34244. }
  34245. 800efb0: 4618 mov r0, r3
  34246. 800efb2: 3758 adds r7, #88 @ 0x58
  34247. 800efb4: 46bd mov sp, r7
  34248. 800efb6: bd80 pop {r7, pc}
  34249. 0800efb8 <UART_WaitOnFlagUntilTimeout>:
  34250. * @param Timeout Timeout duration
  34251. * @retval HAL status
  34252. */
  34253. HAL_StatusTypeDef UART_WaitOnFlagUntilTimeout(UART_HandleTypeDef *huart, uint32_t Flag, FlagStatus Status,
  34254. uint32_t Tickstart, uint32_t Timeout)
  34255. {
  34256. 800efb8: b580 push {r7, lr}
  34257. 800efba: b084 sub sp, #16
  34258. 800efbc: af00 add r7, sp, #0
  34259. 800efbe: 60f8 str r0, [r7, #12]
  34260. 800efc0: 60b9 str r1, [r7, #8]
  34261. 800efc2: 603b str r3, [r7, #0]
  34262. 800efc4: 4613 mov r3, r2
  34263. 800efc6: 71fb strb r3, [r7, #7]
  34264. /* Wait until flag is set */
  34265. while ((__HAL_UART_GET_FLAG(huart, Flag) ? SET : RESET) == Status)
  34266. 800efc8: e04f b.n 800f06a <UART_WaitOnFlagUntilTimeout+0xb2>
  34267. {
  34268. /* Check for the Timeout */
  34269. if (Timeout != HAL_MAX_DELAY)
  34270. 800efca: 69bb ldr r3, [r7, #24]
  34271. 800efcc: f1b3 3fff cmp.w r3, #4294967295 @ 0xffffffff
  34272. 800efd0: d04b beq.n 800f06a <UART_WaitOnFlagUntilTimeout+0xb2>
  34273. {
  34274. if (((HAL_GetTick() - Tickstart) > Timeout) || (Timeout == 0U))
  34275. 800efd2: f7f6 fbed bl 80057b0 <HAL_GetTick>
  34276. 800efd6: 4602 mov r2, r0
  34277. 800efd8: 683b ldr r3, [r7, #0]
  34278. 800efda: 1ad3 subs r3, r2, r3
  34279. 800efdc: 69ba ldr r2, [r7, #24]
  34280. 800efde: 429a cmp r2, r3
  34281. 800efe0: d302 bcc.n 800efe8 <UART_WaitOnFlagUntilTimeout+0x30>
  34282. 800efe2: 69bb ldr r3, [r7, #24]
  34283. 800efe4: 2b00 cmp r3, #0
  34284. 800efe6: d101 bne.n 800efec <UART_WaitOnFlagUntilTimeout+0x34>
  34285. {
  34286. return HAL_TIMEOUT;
  34287. 800efe8: 2303 movs r3, #3
  34288. 800efea: e04e b.n 800f08a <UART_WaitOnFlagUntilTimeout+0xd2>
  34289. }
  34290. if ((READ_BIT(huart->Instance->CR1, USART_CR1_RE) != 0U) && (Flag != UART_FLAG_TXE) && (Flag != UART_FLAG_TC))
  34291. 800efec: 68fb ldr r3, [r7, #12]
  34292. 800efee: 681b ldr r3, [r3, #0]
  34293. 800eff0: 681b ldr r3, [r3, #0]
  34294. 800eff2: f003 0304 and.w r3, r3, #4
  34295. 800eff6: 2b00 cmp r3, #0
  34296. 800eff8: d037 beq.n 800f06a <UART_WaitOnFlagUntilTimeout+0xb2>
  34297. 800effa: 68bb ldr r3, [r7, #8]
  34298. 800effc: 2b80 cmp r3, #128 @ 0x80
  34299. 800effe: d034 beq.n 800f06a <UART_WaitOnFlagUntilTimeout+0xb2>
  34300. 800f000: 68bb ldr r3, [r7, #8]
  34301. 800f002: 2b40 cmp r3, #64 @ 0x40
  34302. 800f004: d031 beq.n 800f06a <UART_WaitOnFlagUntilTimeout+0xb2>
  34303. {
  34304. if (__HAL_UART_GET_FLAG(huart, UART_FLAG_ORE) == SET)
  34305. 800f006: 68fb ldr r3, [r7, #12]
  34306. 800f008: 681b ldr r3, [r3, #0]
  34307. 800f00a: 69db ldr r3, [r3, #28]
  34308. 800f00c: f003 0308 and.w r3, r3, #8
  34309. 800f010: 2b08 cmp r3, #8
  34310. 800f012: d110 bne.n 800f036 <UART_WaitOnFlagUntilTimeout+0x7e>
  34311. {
  34312. /* Clear Overrun Error flag*/
  34313. __HAL_UART_CLEAR_FLAG(huart, UART_CLEAR_OREF);
  34314. 800f014: 68fb ldr r3, [r7, #12]
  34315. 800f016: 681b ldr r3, [r3, #0]
  34316. 800f018: 2208 movs r2, #8
  34317. 800f01a: 621a str r2, [r3, #32]
  34318. /* Blocking error : transfer is aborted
  34319. Set the UART state ready to be able to start again the process,
  34320. Disable Rx Interrupts if ongoing */
  34321. UART_EndRxTransfer(huart);
  34322. 800f01c: 68f8 ldr r0, [r7, #12]
  34323. 800f01e: f000 f95b bl 800f2d8 <UART_EndRxTransfer>
  34324. huart->ErrorCode = HAL_UART_ERROR_ORE;
  34325. 800f022: 68fb ldr r3, [r7, #12]
  34326. 800f024: 2208 movs r2, #8
  34327. 800f026: f8c3 2090 str.w r2, [r3, #144] @ 0x90
  34328. /* Process Unlocked */
  34329. __HAL_UNLOCK(huart);
  34330. 800f02a: 68fb ldr r3, [r7, #12]
  34331. 800f02c: 2200 movs r2, #0
  34332. 800f02e: f883 2084 strb.w r2, [r3, #132] @ 0x84
  34333. return HAL_ERROR;
  34334. 800f032: 2301 movs r3, #1
  34335. 800f034: e029 b.n 800f08a <UART_WaitOnFlagUntilTimeout+0xd2>
  34336. }
  34337. if (__HAL_UART_GET_FLAG(huart, UART_FLAG_RTOF) == SET)
  34338. 800f036: 68fb ldr r3, [r7, #12]
  34339. 800f038: 681b ldr r3, [r3, #0]
  34340. 800f03a: 69db ldr r3, [r3, #28]
  34341. 800f03c: f403 6300 and.w r3, r3, #2048 @ 0x800
  34342. 800f040: f5b3 6f00 cmp.w r3, #2048 @ 0x800
  34343. 800f044: d111 bne.n 800f06a <UART_WaitOnFlagUntilTimeout+0xb2>
  34344. {
  34345. /* Clear Receiver Timeout flag*/
  34346. __HAL_UART_CLEAR_FLAG(huart, UART_CLEAR_RTOF);
  34347. 800f046: 68fb ldr r3, [r7, #12]
  34348. 800f048: 681b ldr r3, [r3, #0]
  34349. 800f04a: f44f 6200 mov.w r2, #2048 @ 0x800
  34350. 800f04e: 621a str r2, [r3, #32]
  34351. /* Blocking error : transfer is aborted
  34352. Set the UART state ready to be able to start again the process,
  34353. Disable Rx Interrupts if ongoing */
  34354. UART_EndRxTransfer(huart);
  34355. 800f050: 68f8 ldr r0, [r7, #12]
  34356. 800f052: f000 f941 bl 800f2d8 <UART_EndRxTransfer>
  34357. huart->ErrorCode = HAL_UART_ERROR_RTO;
  34358. 800f056: 68fb ldr r3, [r7, #12]
  34359. 800f058: 2220 movs r2, #32
  34360. 800f05a: f8c3 2090 str.w r2, [r3, #144] @ 0x90
  34361. /* Process Unlocked */
  34362. __HAL_UNLOCK(huart);
  34363. 800f05e: 68fb ldr r3, [r7, #12]
  34364. 800f060: 2200 movs r2, #0
  34365. 800f062: f883 2084 strb.w r2, [r3, #132] @ 0x84
  34366. return HAL_TIMEOUT;
  34367. 800f066: 2303 movs r3, #3
  34368. 800f068: e00f b.n 800f08a <UART_WaitOnFlagUntilTimeout+0xd2>
  34369. while ((__HAL_UART_GET_FLAG(huart, Flag) ? SET : RESET) == Status)
  34370. 800f06a: 68fb ldr r3, [r7, #12]
  34371. 800f06c: 681b ldr r3, [r3, #0]
  34372. 800f06e: 69da ldr r2, [r3, #28]
  34373. 800f070: 68bb ldr r3, [r7, #8]
  34374. 800f072: 4013 ands r3, r2
  34375. 800f074: 68ba ldr r2, [r7, #8]
  34376. 800f076: 429a cmp r2, r3
  34377. 800f078: bf0c ite eq
  34378. 800f07a: 2301 moveq r3, #1
  34379. 800f07c: 2300 movne r3, #0
  34380. 800f07e: b2db uxtb r3, r3
  34381. 800f080: 461a mov r2, r3
  34382. 800f082: 79fb ldrb r3, [r7, #7]
  34383. 800f084: 429a cmp r2, r3
  34384. 800f086: d0a0 beq.n 800efca <UART_WaitOnFlagUntilTimeout+0x12>
  34385. }
  34386. }
  34387. }
  34388. }
  34389. return HAL_OK;
  34390. 800f088: 2300 movs r3, #0
  34391. }
  34392. 800f08a: 4618 mov r0, r3
  34393. 800f08c: 3710 adds r7, #16
  34394. 800f08e: 46bd mov sp, r7
  34395. 800f090: bd80 pop {r7, pc}
  34396. ...
  34397. 0800f094 <UART_Start_Receive_IT>:
  34398. * @param pData Pointer to data buffer (u8 or u16 data elements).
  34399. * @param Size Amount of data elements (u8 or u16) to be received.
  34400. * @retval HAL status
  34401. */
  34402. HAL_StatusTypeDef UART_Start_Receive_IT(UART_HandleTypeDef *huart, uint8_t *pData, uint16_t Size)
  34403. {
  34404. 800f094: b480 push {r7}
  34405. 800f096: b0a3 sub sp, #140 @ 0x8c
  34406. 800f098: af00 add r7, sp, #0
  34407. 800f09a: 60f8 str r0, [r7, #12]
  34408. 800f09c: 60b9 str r1, [r7, #8]
  34409. 800f09e: 4613 mov r3, r2
  34410. 800f0a0: 80fb strh r3, [r7, #6]
  34411. huart->pRxBuffPtr = pData;
  34412. 800f0a2: 68fb ldr r3, [r7, #12]
  34413. 800f0a4: 68ba ldr r2, [r7, #8]
  34414. 800f0a6: 659a str r2, [r3, #88] @ 0x58
  34415. huart->RxXferSize = Size;
  34416. 800f0a8: 68fb ldr r3, [r7, #12]
  34417. 800f0aa: 88fa ldrh r2, [r7, #6]
  34418. 800f0ac: f8a3 205c strh.w r2, [r3, #92] @ 0x5c
  34419. huart->RxXferCount = Size;
  34420. 800f0b0: 68fb ldr r3, [r7, #12]
  34421. 800f0b2: 88fa ldrh r2, [r7, #6]
  34422. 800f0b4: f8a3 205e strh.w r2, [r3, #94] @ 0x5e
  34423. huart->RxISR = NULL;
  34424. 800f0b8: 68fb ldr r3, [r7, #12]
  34425. 800f0ba: 2200 movs r2, #0
  34426. 800f0bc: 675a str r2, [r3, #116] @ 0x74
  34427. /* Computation of UART mask to apply to RDR register */
  34428. UART_MASK_COMPUTATION(huart);
  34429. 800f0be: 68fb ldr r3, [r7, #12]
  34430. 800f0c0: 689b ldr r3, [r3, #8]
  34431. 800f0c2: f5b3 5f80 cmp.w r3, #4096 @ 0x1000
  34432. 800f0c6: d10e bne.n 800f0e6 <UART_Start_Receive_IT+0x52>
  34433. 800f0c8: 68fb ldr r3, [r7, #12]
  34434. 800f0ca: 691b ldr r3, [r3, #16]
  34435. 800f0cc: 2b00 cmp r3, #0
  34436. 800f0ce: d105 bne.n 800f0dc <UART_Start_Receive_IT+0x48>
  34437. 800f0d0: 68fb ldr r3, [r7, #12]
  34438. 800f0d2: f240 12ff movw r2, #511 @ 0x1ff
  34439. 800f0d6: f8a3 2060 strh.w r2, [r3, #96] @ 0x60
  34440. 800f0da: e02d b.n 800f138 <UART_Start_Receive_IT+0xa4>
  34441. 800f0dc: 68fb ldr r3, [r7, #12]
  34442. 800f0de: 22ff movs r2, #255 @ 0xff
  34443. 800f0e0: f8a3 2060 strh.w r2, [r3, #96] @ 0x60
  34444. 800f0e4: e028 b.n 800f138 <UART_Start_Receive_IT+0xa4>
  34445. 800f0e6: 68fb ldr r3, [r7, #12]
  34446. 800f0e8: 689b ldr r3, [r3, #8]
  34447. 800f0ea: 2b00 cmp r3, #0
  34448. 800f0ec: d10d bne.n 800f10a <UART_Start_Receive_IT+0x76>
  34449. 800f0ee: 68fb ldr r3, [r7, #12]
  34450. 800f0f0: 691b ldr r3, [r3, #16]
  34451. 800f0f2: 2b00 cmp r3, #0
  34452. 800f0f4: d104 bne.n 800f100 <UART_Start_Receive_IT+0x6c>
  34453. 800f0f6: 68fb ldr r3, [r7, #12]
  34454. 800f0f8: 22ff movs r2, #255 @ 0xff
  34455. 800f0fa: f8a3 2060 strh.w r2, [r3, #96] @ 0x60
  34456. 800f0fe: e01b b.n 800f138 <UART_Start_Receive_IT+0xa4>
  34457. 800f100: 68fb ldr r3, [r7, #12]
  34458. 800f102: 227f movs r2, #127 @ 0x7f
  34459. 800f104: f8a3 2060 strh.w r2, [r3, #96] @ 0x60
  34460. 800f108: e016 b.n 800f138 <UART_Start_Receive_IT+0xa4>
  34461. 800f10a: 68fb ldr r3, [r7, #12]
  34462. 800f10c: 689b ldr r3, [r3, #8]
  34463. 800f10e: f1b3 5f80 cmp.w r3, #268435456 @ 0x10000000
  34464. 800f112: d10d bne.n 800f130 <UART_Start_Receive_IT+0x9c>
  34465. 800f114: 68fb ldr r3, [r7, #12]
  34466. 800f116: 691b ldr r3, [r3, #16]
  34467. 800f118: 2b00 cmp r3, #0
  34468. 800f11a: d104 bne.n 800f126 <UART_Start_Receive_IT+0x92>
  34469. 800f11c: 68fb ldr r3, [r7, #12]
  34470. 800f11e: 227f movs r2, #127 @ 0x7f
  34471. 800f120: f8a3 2060 strh.w r2, [r3, #96] @ 0x60
  34472. 800f124: e008 b.n 800f138 <UART_Start_Receive_IT+0xa4>
  34473. 800f126: 68fb ldr r3, [r7, #12]
  34474. 800f128: 223f movs r2, #63 @ 0x3f
  34475. 800f12a: f8a3 2060 strh.w r2, [r3, #96] @ 0x60
  34476. 800f12e: e003 b.n 800f138 <UART_Start_Receive_IT+0xa4>
  34477. 800f130: 68fb ldr r3, [r7, #12]
  34478. 800f132: 2200 movs r2, #0
  34479. 800f134: f8a3 2060 strh.w r2, [r3, #96] @ 0x60
  34480. huart->ErrorCode = HAL_UART_ERROR_NONE;
  34481. 800f138: 68fb ldr r3, [r7, #12]
  34482. 800f13a: 2200 movs r2, #0
  34483. 800f13c: f8c3 2090 str.w r2, [r3, #144] @ 0x90
  34484. huart->RxState = HAL_UART_STATE_BUSY_RX;
  34485. 800f140: 68fb ldr r3, [r7, #12]
  34486. 800f142: 2222 movs r2, #34 @ 0x22
  34487. 800f144: f8c3 208c str.w r2, [r3, #140] @ 0x8c
  34488. /* Enable the UART Error Interrupt: (Frame error, noise error, overrun error) */
  34489. ATOMIC_SET_BIT(huart->Instance->CR3, USART_CR3_EIE);
  34490. 800f148: 68fb ldr r3, [r7, #12]
  34491. 800f14a: 681b ldr r3, [r3, #0]
  34492. 800f14c: 3308 adds r3, #8
  34493. 800f14e: 667b str r3, [r7, #100] @ 0x64
  34494. __ASM volatile ("ldrex %0, %1" : "=r" (result) : "Q" (*addr) );
  34495. 800f150: 6e7b ldr r3, [r7, #100] @ 0x64
  34496. 800f152: e853 3f00 ldrex r3, [r3]
  34497. 800f156: 663b str r3, [r7, #96] @ 0x60
  34498. return(result);
  34499. 800f158: 6e3b ldr r3, [r7, #96] @ 0x60
  34500. 800f15a: f043 0301 orr.w r3, r3, #1
  34501. 800f15e: f8c7 3084 str.w r3, [r7, #132] @ 0x84
  34502. 800f162: 68fb ldr r3, [r7, #12]
  34503. 800f164: 681b ldr r3, [r3, #0]
  34504. 800f166: 3308 adds r3, #8
  34505. 800f168: f8d7 2084 ldr.w r2, [r7, #132] @ 0x84
  34506. 800f16c: 673a str r2, [r7, #112] @ 0x70
  34507. 800f16e: 66fb str r3, [r7, #108] @ 0x6c
  34508. __ASM volatile ("strex %0, %2, %1" : "=&r" (result), "=Q" (*addr) : "r" (value) );
  34509. 800f170: 6ef9 ldr r1, [r7, #108] @ 0x6c
  34510. 800f172: 6f3a ldr r2, [r7, #112] @ 0x70
  34511. 800f174: e841 2300 strex r3, r2, [r1]
  34512. 800f178: 66bb str r3, [r7, #104] @ 0x68
  34513. return(result);
  34514. 800f17a: 6ebb ldr r3, [r7, #104] @ 0x68
  34515. 800f17c: 2b00 cmp r3, #0
  34516. 800f17e: d1e3 bne.n 800f148 <UART_Start_Receive_IT+0xb4>
  34517. /* Configure Rx interrupt processing */
  34518. if ((huart->FifoMode == UART_FIFOMODE_ENABLE) && (Size >= huart->NbRxDataToProcess))
  34519. 800f180: 68fb ldr r3, [r7, #12]
  34520. 800f182: 6e5b ldr r3, [r3, #100] @ 0x64
  34521. 800f184: f1b3 5f00 cmp.w r3, #536870912 @ 0x20000000
  34522. 800f188: d14f bne.n 800f22a <UART_Start_Receive_IT+0x196>
  34523. 800f18a: 68fb ldr r3, [r7, #12]
  34524. 800f18c: f8b3 3068 ldrh.w r3, [r3, #104] @ 0x68
  34525. 800f190: 88fa ldrh r2, [r7, #6]
  34526. 800f192: 429a cmp r2, r3
  34527. 800f194: d349 bcc.n 800f22a <UART_Start_Receive_IT+0x196>
  34528. {
  34529. /* Set the Rx ISR function pointer according to the data word length */
  34530. if ((huart->Init.WordLength == UART_WORDLENGTH_9B) && (huart->Init.Parity == UART_PARITY_NONE))
  34531. 800f196: 68fb ldr r3, [r7, #12]
  34532. 800f198: 689b ldr r3, [r3, #8]
  34533. 800f19a: f5b3 5f80 cmp.w r3, #4096 @ 0x1000
  34534. 800f19e: d107 bne.n 800f1b0 <UART_Start_Receive_IT+0x11c>
  34535. 800f1a0: 68fb ldr r3, [r7, #12]
  34536. 800f1a2: 691b ldr r3, [r3, #16]
  34537. 800f1a4: 2b00 cmp r3, #0
  34538. 800f1a6: d103 bne.n 800f1b0 <UART_Start_Receive_IT+0x11c>
  34539. {
  34540. huart->RxISR = UART_RxISR_16BIT_FIFOEN;
  34541. 800f1a8: 68fb ldr r3, [r7, #12]
  34542. 800f1aa: 4a47 ldr r2, [pc, #284] @ (800f2c8 <UART_Start_Receive_IT+0x234>)
  34543. 800f1ac: 675a str r2, [r3, #116] @ 0x74
  34544. 800f1ae: e002 b.n 800f1b6 <UART_Start_Receive_IT+0x122>
  34545. }
  34546. else
  34547. {
  34548. huart->RxISR = UART_RxISR_8BIT_FIFOEN;
  34549. 800f1b0: 68fb ldr r3, [r7, #12]
  34550. 800f1b2: 4a46 ldr r2, [pc, #280] @ (800f2cc <UART_Start_Receive_IT+0x238>)
  34551. 800f1b4: 675a str r2, [r3, #116] @ 0x74
  34552. }
  34553. /* Enable the UART Parity Error interrupt and RX FIFO Threshold interrupt */
  34554. if (huart->Init.Parity != UART_PARITY_NONE)
  34555. 800f1b6: 68fb ldr r3, [r7, #12]
  34556. 800f1b8: 691b ldr r3, [r3, #16]
  34557. 800f1ba: 2b00 cmp r3, #0
  34558. 800f1bc: d01a beq.n 800f1f4 <UART_Start_Receive_IT+0x160>
  34559. {
  34560. ATOMIC_SET_BIT(huart->Instance->CR1, USART_CR1_PEIE);
  34561. 800f1be: 68fb ldr r3, [r7, #12]
  34562. 800f1c0: 681b ldr r3, [r3, #0]
  34563. 800f1c2: 653b str r3, [r7, #80] @ 0x50
  34564. __ASM volatile ("ldrex %0, %1" : "=r" (result) : "Q" (*addr) );
  34565. 800f1c4: 6d3b ldr r3, [r7, #80] @ 0x50
  34566. 800f1c6: e853 3f00 ldrex r3, [r3]
  34567. 800f1ca: 64fb str r3, [r7, #76] @ 0x4c
  34568. return(result);
  34569. 800f1cc: 6cfb ldr r3, [r7, #76] @ 0x4c
  34570. 800f1ce: f443 7380 orr.w r3, r3, #256 @ 0x100
  34571. 800f1d2: f8c7 3080 str.w r3, [r7, #128] @ 0x80
  34572. 800f1d6: 68fb ldr r3, [r7, #12]
  34573. 800f1d8: 681b ldr r3, [r3, #0]
  34574. 800f1da: 461a mov r2, r3
  34575. 800f1dc: f8d7 3080 ldr.w r3, [r7, #128] @ 0x80
  34576. 800f1e0: 65fb str r3, [r7, #92] @ 0x5c
  34577. 800f1e2: 65ba str r2, [r7, #88] @ 0x58
  34578. __ASM volatile ("strex %0, %2, %1" : "=&r" (result), "=Q" (*addr) : "r" (value) );
  34579. 800f1e4: 6db9 ldr r1, [r7, #88] @ 0x58
  34580. 800f1e6: 6dfa ldr r2, [r7, #92] @ 0x5c
  34581. 800f1e8: e841 2300 strex r3, r2, [r1]
  34582. 800f1ec: 657b str r3, [r7, #84] @ 0x54
  34583. return(result);
  34584. 800f1ee: 6d7b ldr r3, [r7, #84] @ 0x54
  34585. 800f1f0: 2b00 cmp r3, #0
  34586. 800f1f2: d1e4 bne.n 800f1be <UART_Start_Receive_IT+0x12a>
  34587. }
  34588. ATOMIC_SET_BIT(huart->Instance->CR3, USART_CR3_RXFTIE);
  34589. 800f1f4: 68fb ldr r3, [r7, #12]
  34590. 800f1f6: 681b ldr r3, [r3, #0]
  34591. 800f1f8: 3308 adds r3, #8
  34592. 800f1fa: 63fb str r3, [r7, #60] @ 0x3c
  34593. __ASM volatile ("ldrex %0, %1" : "=r" (result) : "Q" (*addr) );
  34594. 800f1fc: 6bfb ldr r3, [r7, #60] @ 0x3c
  34595. 800f1fe: e853 3f00 ldrex r3, [r3]
  34596. 800f202: 63bb str r3, [r7, #56] @ 0x38
  34597. return(result);
  34598. 800f204: 6bbb ldr r3, [r7, #56] @ 0x38
  34599. 800f206: f043 5380 orr.w r3, r3, #268435456 @ 0x10000000
  34600. 800f20a: 67fb str r3, [r7, #124] @ 0x7c
  34601. 800f20c: 68fb ldr r3, [r7, #12]
  34602. 800f20e: 681b ldr r3, [r3, #0]
  34603. 800f210: 3308 adds r3, #8
  34604. 800f212: 6ffa ldr r2, [r7, #124] @ 0x7c
  34605. 800f214: 64ba str r2, [r7, #72] @ 0x48
  34606. 800f216: 647b str r3, [r7, #68] @ 0x44
  34607. __ASM volatile ("strex %0, %2, %1" : "=&r" (result), "=Q" (*addr) : "r" (value) );
  34608. 800f218: 6c79 ldr r1, [r7, #68] @ 0x44
  34609. 800f21a: 6cba ldr r2, [r7, #72] @ 0x48
  34610. 800f21c: e841 2300 strex r3, r2, [r1]
  34611. 800f220: 643b str r3, [r7, #64] @ 0x40
  34612. return(result);
  34613. 800f222: 6c3b ldr r3, [r7, #64] @ 0x40
  34614. 800f224: 2b00 cmp r3, #0
  34615. 800f226: d1e5 bne.n 800f1f4 <UART_Start_Receive_IT+0x160>
  34616. 800f228: e046 b.n 800f2b8 <UART_Start_Receive_IT+0x224>
  34617. }
  34618. else
  34619. {
  34620. /* Set the Rx ISR function pointer according to the data word length */
  34621. if ((huart->Init.WordLength == UART_WORDLENGTH_9B) && (huart->Init.Parity == UART_PARITY_NONE))
  34622. 800f22a: 68fb ldr r3, [r7, #12]
  34623. 800f22c: 689b ldr r3, [r3, #8]
  34624. 800f22e: f5b3 5f80 cmp.w r3, #4096 @ 0x1000
  34625. 800f232: d107 bne.n 800f244 <UART_Start_Receive_IT+0x1b0>
  34626. 800f234: 68fb ldr r3, [r7, #12]
  34627. 800f236: 691b ldr r3, [r3, #16]
  34628. 800f238: 2b00 cmp r3, #0
  34629. 800f23a: d103 bne.n 800f244 <UART_Start_Receive_IT+0x1b0>
  34630. {
  34631. huart->RxISR = UART_RxISR_16BIT;
  34632. 800f23c: 68fb ldr r3, [r7, #12]
  34633. 800f23e: 4a24 ldr r2, [pc, #144] @ (800f2d0 <UART_Start_Receive_IT+0x23c>)
  34634. 800f240: 675a str r2, [r3, #116] @ 0x74
  34635. 800f242: e002 b.n 800f24a <UART_Start_Receive_IT+0x1b6>
  34636. }
  34637. else
  34638. {
  34639. huart->RxISR = UART_RxISR_8BIT;
  34640. 800f244: 68fb ldr r3, [r7, #12]
  34641. 800f246: 4a23 ldr r2, [pc, #140] @ (800f2d4 <UART_Start_Receive_IT+0x240>)
  34642. 800f248: 675a str r2, [r3, #116] @ 0x74
  34643. }
  34644. /* Enable the UART Parity Error interrupt and Data Register Not Empty interrupt */
  34645. if (huart->Init.Parity != UART_PARITY_NONE)
  34646. 800f24a: 68fb ldr r3, [r7, #12]
  34647. 800f24c: 691b ldr r3, [r3, #16]
  34648. 800f24e: 2b00 cmp r3, #0
  34649. 800f250: d019 beq.n 800f286 <UART_Start_Receive_IT+0x1f2>
  34650. {
  34651. ATOMIC_SET_BIT(huart->Instance->CR1, USART_CR1_PEIE | USART_CR1_RXNEIE_RXFNEIE);
  34652. 800f252: 68fb ldr r3, [r7, #12]
  34653. 800f254: 681b ldr r3, [r3, #0]
  34654. 800f256: 62bb str r3, [r7, #40] @ 0x28
  34655. __ASM volatile ("ldrex %0, %1" : "=r" (result) : "Q" (*addr) );
  34656. 800f258: 6abb ldr r3, [r7, #40] @ 0x28
  34657. 800f25a: e853 3f00 ldrex r3, [r3]
  34658. 800f25e: 627b str r3, [r7, #36] @ 0x24
  34659. return(result);
  34660. 800f260: 6a7b ldr r3, [r7, #36] @ 0x24
  34661. 800f262: f443 7390 orr.w r3, r3, #288 @ 0x120
  34662. 800f266: 677b str r3, [r7, #116] @ 0x74
  34663. 800f268: 68fb ldr r3, [r7, #12]
  34664. 800f26a: 681b ldr r3, [r3, #0]
  34665. 800f26c: 461a mov r2, r3
  34666. 800f26e: 6f7b ldr r3, [r7, #116] @ 0x74
  34667. 800f270: 637b str r3, [r7, #52] @ 0x34
  34668. 800f272: 633a str r2, [r7, #48] @ 0x30
  34669. __ASM volatile ("strex %0, %2, %1" : "=&r" (result), "=Q" (*addr) : "r" (value) );
  34670. 800f274: 6b39 ldr r1, [r7, #48] @ 0x30
  34671. 800f276: 6b7a ldr r2, [r7, #52] @ 0x34
  34672. 800f278: e841 2300 strex r3, r2, [r1]
  34673. 800f27c: 62fb str r3, [r7, #44] @ 0x2c
  34674. return(result);
  34675. 800f27e: 6afb ldr r3, [r7, #44] @ 0x2c
  34676. 800f280: 2b00 cmp r3, #0
  34677. 800f282: d1e6 bne.n 800f252 <UART_Start_Receive_IT+0x1be>
  34678. 800f284: e018 b.n 800f2b8 <UART_Start_Receive_IT+0x224>
  34679. }
  34680. else
  34681. {
  34682. ATOMIC_SET_BIT(huart->Instance->CR1, USART_CR1_RXNEIE_RXFNEIE);
  34683. 800f286: 68fb ldr r3, [r7, #12]
  34684. 800f288: 681b ldr r3, [r3, #0]
  34685. 800f28a: 617b str r3, [r7, #20]
  34686. __ASM volatile ("ldrex %0, %1" : "=r" (result) : "Q" (*addr) );
  34687. 800f28c: 697b ldr r3, [r7, #20]
  34688. 800f28e: e853 3f00 ldrex r3, [r3]
  34689. 800f292: 613b str r3, [r7, #16]
  34690. return(result);
  34691. 800f294: 693b ldr r3, [r7, #16]
  34692. 800f296: f043 0320 orr.w r3, r3, #32
  34693. 800f29a: 67bb str r3, [r7, #120] @ 0x78
  34694. 800f29c: 68fb ldr r3, [r7, #12]
  34695. 800f29e: 681b ldr r3, [r3, #0]
  34696. 800f2a0: 461a mov r2, r3
  34697. 800f2a2: 6fbb ldr r3, [r7, #120] @ 0x78
  34698. 800f2a4: 623b str r3, [r7, #32]
  34699. 800f2a6: 61fa str r2, [r7, #28]
  34700. __ASM volatile ("strex %0, %2, %1" : "=&r" (result), "=Q" (*addr) : "r" (value) );
  34701. 800f2a8: 69f9 ldr r1, [r7, #28]
  34702. 800f2aa: 6a3a ldr r2, [r7, #32]
  34703. 800f2ac: e841 2300 strex r3, r2, [r1]
  34704. 800f2b0: 61bb str r3, [r7, #24]
  34705. return(result);
  34706. 800f2b2: 69bb ldr r3, [r7, #24]
  34707. 800f2b4: 2b00 cmp r3, #0
  34708. 800f2b6: d1e6 bne.n 800f286 <UART_Start_Receive_IT+0x1f2>
  34709. }
  34710. }
  34711. return HAL_OK;
  34712. 800f2b8: 2300 movs r3, #0
  34713. }
  34714. 800f2ba: 4618 mov r0, r3
  34715. 800f2bc: 378c adds r7, #140 @ 0x8c
  34716. 800f2be: 46bd mov sp, r7
  34717. 800f2c0: f85d 7b04 ldr.w r7, [sp], #4
  34718. 800f2c4: 4770 bx lr
  34719. 800f2c6: bf00 nop
  34720. 800f2c8: 0800fe3d .word 0x0800fe3d
  34721. 800f2cc: 0800fadd .word 0x0800fadd
  34722. 800f2d0: 0800f925 .word 0x0800f925
  34723. 800f2d4: 0800f76d .word 0x0800f76d
  34724. 0800f2d8 <UART_EndRxTransfer>:
  34725. * @brief End ongoing Rx transfer on UART peripheral (following error detection or Reception completion).
  34726. * @param huart UART handle.
  34727. * @retval None
  34728. */
  34729. static void UART_EndRxTransfer(UART_HandleTypeDef *huart)
  34730. {
  34731. 800f2d8: b480 push {r7}
  34732. 800f2da: b095 sub sp, #84 @ 0x54
  34733. 800f2dc: af00 add r7, sp, #0
  34734. 800f2de: 6078 str r0, [r7, #4]
  34735. /* Disable RXNE, PE and ERR (Frame error, noise error, overrun error) interrupts */
  34736. ATOMIC_CLEAR_BIT(huart->Instance->CR1, (USART_CR1_RXNEIE_RXFNEIE | USART_CR1_PEIE));
  34737. 800f2e0: 687b ldr r3, [r7, #4]
  34738. 800f2e2: 681b ldr r3, [r3, #0]
  34739. 800f2e4: 637b str r3, [r7, #52] @ 0x34
  34740. __ASM volatile ("ldrex %0, %1" : "=r" (result) : "Q" (*addr) );
  34741. 800f2e6: 6b7b ldr r3, [r7, #52] @ 0x34
  34742. 800f2e8: e853 3f00 ldrex r3, [r3]
  34743. 800f2ec: 633b str r3, [r7, #48] @ 0x30
  34744. return(result);
  34745. 800f2ee: 6b3b ldr r3, [r7, #48] @ 0x30
  34746. 800f2f0: f423 7390 bic.w r3, r3, #288 @ 0x120
  34747. 800f2f4: 64fb str r3, [r7, #76] @ 0x4c
  34748. 800f2f6: 687b ldr r3, [r7, #4]
  34749. 800f2f8: 681b ldr r3, [r3, #0]
  34750. 800f2fa: 461a mov r2, r3
  34751. 800f2fc: 6cfb ldr r3, [r7, #76] @ 0x4c
  34752. 800f2fe: 643b str r3, [r7, #64] @ 0x40
  34753. 800f300: 63fa str r2, [r7, #60] @ 0x3c
  34754. __ASM volatile ("strex %0, %2, %1" : "=&r" (result), "=Q" (*addr) : "r" (value) );
  34755. 800f302: 6bf9 ldr r1, [r7, #60] @ 0x3c
  34756. 800f304: 6c3a ldr r2, [r7, #64] @ 0x40
  34757. 800f306: e841 2300 strex r3, r2, [r1]
  34758. 800f30a: 63bb str r3, [r7, #56] @ 0x38
  34759. return(result);
  34760. 800f30c: 6bbb ldr r3, [r7, #56] @ 0x38
  34761. 800f30e: 2b00 cmp r3, #0
  34762. 800f310: d1e6 bne.n 800f2e0 <UART_EndRxTransfer+0x8>
  34763. ATOMIC_CLEAR_BIT(huart->Instance->CR3, (USART_CR3_EIE | USART_CR3_RXFTIE));
  34764. 800f312: 687b ldr r3, [r7, #4]
  34765. 800f314: 681b ldr r3, [r3, #0]
  34766. 800f316: 3308 adds r3, #8
  34767. 800f318: 623b str r3, [r7, #32]
  34768. __ASM volatile ("ldrex %0, %1" : "=r" (result) : "Q" (*addr) );
  34769. 800f31a: 6a3b ldr r3, [r7, #32]
  34770. 800f31c: e853 3f00 ldrex r3, [r3]
  34771. 800f320: 61fb str r3, [r7, #28]
  34772. return(result);
  34773. 800f322: 69fa ldr r2, [r7, #28]
  34774. 800f324: 4b1e ldr r3, [pc, #120] @ (800f3a0 <UART_EndRxTransfer+0xc8>)
  34775. 800f326: 4013 ands r3, r2
  34776. 800f328: 64bb str r3, [r7, #72] @ 0x48
  34777. 800f32a: 687b ldr r3, [r7, #4]
  34778. 800f32c: 681b ldr r3, [r3, #0]
  34779. 800f32e: 3308 adds r3, #8
  34780. 800f330: 6cba ldr r2, [r7, #72] @ 0x48
  34781. 800f332: 62fa str r2, [r7, #44] @ 0x2c
  34782. 800f334: 62bb str r3, [r7, #40] @ 0x28
  34783. __ASM volatile ("strex %0, %2, %1" : "=&r" (result), "=Q" (*addr) : "r" (value) );
  34784. 800f336: 6ab9 ldr r1, [r7, #40] @ 0x28
  34785. 800f338: 6afa ldr r2, [r7, #44] @ 0x2c
  34786. 800f33a: e841 2300 strex r3, r2, [r1]
  34787. 800f33e: 627b str r3, [r7, #36] @ 0x24
  34788. return(result);
  34789. 800f340: 6a7b ldr r3, [r7, #36] @ 0x24
  34790. 800f342: 2b00 cmp r3, #0
  34791. 800f344: d1e5 bne.n 800f312 <UART_EndRxTransfer+0x3a>
  34792. /* In case of reception waiting for IDLE event, disable also the IDLE IE interrupt source */
  34793. if (huart->ReceptionType == HAL_UART_RECEPTION_TOIDLE)
  34794. 800f346: 687b ldr r3, [r7, #4]
  34795. 800f348: 6edb ldr r3, [r3, #108] @ 0x6c
  34796. 800f34a: 2b01 cmp r3, #1
  34797. 800f34c: d118 bne.n 800f380 <UART_EndRxTransfer+0xa8>
  34798. {
  34799. ATOMIC_CLEAR_BIT(huart->Instance->CR1, USART_CR1_IDLEIE);
  34800. 800f34e: 687b ldr r3, [r7, #4]
  34801. 800f350: 681b ldr r3, [r3, #0]
  34802. 800f352: 60fb str r3, [r7, #12]
  34803. __ASM volatile ("ldrex %0, %1" : "=r" (result) : "Q" (*addr) );
  34804. 800f354: 68fb ldr r3, [r7, #12]
  34805. 800f356: e853 3f00 ldrex r3, [r3]
  34806. 800f35a: 60bb str r3, [r7, #8]
  34807. return(result);
  34808. 800f35c: 68bb ldr r3, [r7, #8]
  34809. 800f35e: f023 0310 bic.w r3, r3, #16
  34810. 800f362: 647b str r3, [r7, #68] @ 0x44
  34811. 800f364: 687b ldr r3, [r7, #4]
  34812. 800f366: 681b ldr r3, [r3, #0]
  34813. 800f368: 461a mov r2, r3
  34814. 800f36a: 6c7b ldr r3, [r7, #68] @ 0x44
  34815. 800f36c: 61bb str r3, [r7, #24]
  34816. 800f36e: 617a str r2, [r7, #20]
  34817. __ASM volatile ("strex %0, %2, %1" : "=&r" (result), "=Q" (*addr) : "r" (value) );
  34818. 800f370: 6979 ldr r1, [r7, #20]
  34819. 800f372: 69ba ldr r2, [r7, #24]
  34820. 800f374: e841 2300 strex r3, r2, [r1]
  34821. 800f378: 613b str r3, [r7, #16]
  34822. return(result);
  34823. 800f37a: 693b ldr r3, [r7, #16]
  34824. 800f37c: 2b00 cmp r3, #0
  34825. 800f37e: d1e6 bne.n 800f34e <UART_EndRxTransfer+0x76>
  34826. }
  34827. /* At end of Rx process, restore huart->RxState to Ready */
  34828. huart->RxState = HAL_UART_STATE_READY;
  34829. 800f380: 687b ldr r3, [r7, #4]
  34830. 800f382: 2220 movs r2, #32
  34831. 800f384: f8c3 208c str.w r2, [r3, #140] @ 0x8c
  34832. huart->ReceptionType = HAL_UART_RECEPTION_STANDARD;
  34833. 800f388: 687b ldr r3, [r7, #4]
  34834. 800f38a: 2200 movs r2, #0
  34835. 800f38c: 66da str r2, [r3, #108] @ 0x6c
  34836. /* Reset RxIsr function pointer */
  34837. huart->RxISR = NULL;
  34838. 800f38e: 687b ldr r3, [r7, #4]
  34839. 800f390: 2200 movs r2, #0
  34840. 800f392: 675a str r2, [r3, #116] @ 0x74
  34841. }
  34842. 800f394: bf00 nop
  34843. 800f396: 3754 adds r7, #84 @ 0x54
  34844. 800f398: 46bd mov sp, r7
  34845. 800f39a: f85d 7b04 ldr.w r7, [sp], #4
  34846. 800f39e: 4770 bx lr
  34847. 800f3a0: effffffe .word 0xeffffffe
  34848. 0800f3a4 <UART_DMAAbortOnError>:
  34849. * (To be called at end of DMA Abort procedure following error occurrence).
  34850. * @param hdma DMA handle.
  34851. * @retval None
  34852. */
  34853. static void UART_DMAAbortOnError(DMA_HandleTypeDef *hdma)
  34854. {
  34855. 800f3a4: b580 push {r7, lr}
  34856. 800f3a6: b084 sub sp, #16
  34857. 800f3a8: af00 add r7, sp, #0
  34858. 800f3aa: 6078 str r0, [r7, #4]
  34859. UART_HandleTypeDef *huart = (UART_HandleTypeDef *)(hdma->Parent);
  34860. 800f3ac: 687b ldr r3, [r7, #4]
  34861. 800f3ae: 6b9b ldr r3, [r3, #56] @ 0x38
  34862. 800f3b0: 60fb str r3, [r7, #12]
  34863. huart->RxXferCount = 0U;
  34864. 800f3b2: 68fb ldr r3, [r7, #12]
  34865. 800f3b4: 2200 movs r2, #0
  34866. 800f3b6: f8a3 205e strh.w r2, [r3, #94] @ 0x5e
  34867. huart->TxXferCount = 0U;
  34868. 800f3ba: 68fb ldr r3, [r7, #12]
  34869. 800f3bc: 2200 movs r2, #0
  34870. 800f3be: f8a3 2056 strh.w r2, [r3, #86] @ 0x56
  34871. #if (USE_HAL_UART_REGISTER_CALLBACKS == 1)
  34872. /*Call registered error callback*/
  34873. huart->ErrorCallback(huart);
  34874. #else
  34875. /*Call legacy weak error callback*/
  34876. HAL_UART_ErrorCallback(huart);
  34877. 800f3c2: 68f8 ldr r0, [r7, #12]
  34878. 800f3c4: f7fe ff3a bl 800e23c <HAL_UART_ErrorCallback>
  34879. #endif /* USE_HAL_UART_REGISTER_CALLBACKS */
  34880. }
  34881. 800f3c8: bf00 nop
  34882. 800f3ca: 3710 adds r7, #16
  34883. 800f3cc: 46bd mov sp, r7
  34884. 800f3ce: bd80 pop {r7, pc}
  34885. 0800f3d0 <UART_TxISR_8BIT>:
  34886. * interruptions have been enabled by HAL_UART_Transmit_IT().
  34887. * @param huart UART handle.
  34888. * @retval None
  34889. */
  34890. static void UART_TxISR_8BIT(UART_HandleTypeDef *huart)
  34891. {
  34892. 800f3d0: b480 push {r7}
  34893. 800f3d2: b08f sub sp, #60 @ 0x3c
  34894. 800f3d4: af00 add r7, sp, #0
  34895. 800f3d6: 6078 str r0, [r7, #4]
  34896. /* Check that a Tx process is ongoing */
  34897. if (huart->gState == HAL_UART_STATE_BUSY_TX)
  34898. 800f3d8: 687b ldr r3, [r7, #4]
  34899. 800f3da: f8d3 3088 ldr.w r3, [r3, #136] @ 0x88
  34900. 800f3de: 2b21 cmp r3, #33 @ 0x21
  34901. 800f3e0: d14c bne.n 800f47c <UART_TxISR_8BIT+0xac>
  34902. {
  34903. if (huart->TxXferCount == 0U)
  34904. 800f3e2: 687b ldr r3, [r7, #4]
  34905. 800f3e4: f8b3 3056 ldrh.w r3, [r3, #86] @ 0x56
  34906. 800f3e8: b29b uxth r3, r3
  34907. 800f3ea: 2b00 cmp r3, #0
  34908. 800f3ec: d132 bne.n 800f454 <UART_TxISR_8BIT+0x84>
  34909. {
  34910. /* Disable the UART Transmit Data Register Empty Interrupt */
  34911. ATOMIC_CLEAR_BIT(huart->Instance->CR1, USART_CR1_TXEIE_TXFNFIE);
  34912. 800f3ee: 687b ldr r3, [r7, #4]
  34913. 800f3f0: 681b ldr r3, [r3, #0]
  34914. 800f3f2: 623b str r3, [r7, #32]
  34915. __ASM volatile ("ldrex %0, %1" : "=r" (result) : "Q" (*addr) );
  34916. 800f3f4: 6a3b ldr r3, [r7, #32]
  34917. 800f3f6: e853 3f00 ldrex r3, [r3]
  34918. 800f3fa: 61fb str r3, [r7, #28]
  34919. return(result);
  34920. 800f3fc: 69fb ldr r3, [r7, #28]
  34921. 800f3fe: f023 0380 bic.w r3, r3, #128 @ 0x80
  34922. 800f402: 637b str r3, [r7, #52] @ 0x34
  34923. 800f404: 687b ldr r3, [r7, #4]
  34924. 800f406: 681b ldr r3, [r3, #0]
  34925. 800f408: 461a mov r2, r3
  34926. 800f40a: 6b7b ldr r3, [r7, #52] @ 0x34
  34927. 800f40c: 62fb str r3, [r7, #44] @ 0x2c
  34928. 800f40e: 62ba str r2, [r7, #40] @ 0x28
  34929. __ASM volatile ("strex %0, %2, %1" : "=&r" (result), "=Q" (*addr) : "r" (value) );
  34930. 800f410: 6ab9 ldr r1, [r7, #40] @ 0x28
  34931. 800f412: 6afa ldr r2, [r7, #44] @ 0x2c
  34932. 800f414: e841 2300 strex r3, r2, [r1]
  34933. 800f418: 627b str r3, [r7, #36] @ 0x24
  34934. return(result);
  34935. 800f41a: 6a7b ldr r3, [r7, #36] @ 0x24
  34936. 800f41c: 2b00 cmp r3, #0
  34937. 800f41e: d1e6 bne.n 800f3ee <UART_TxISR_8BIT+0x1e>
  34938. /* Enable the UART Transmit Complete Interrupt */
  34939. ATOMIC_SET_BIT(huart->Instance->CR1, USART_CR1_TCIE);
  34940. 800f420: 687b ldr r3, [r7, #4]
  34941. 800f422: 681b ldr r3, [r3, #0]
  34942. 800f424: 60fb str r3, [r7, #12]
  34943. __ASM volatile ("ldrex %0, %1" : "=r" (result) : "Q" (*addr) );
  34944. 800f426: 68fb ldr r3, [r7, #12]
  34945. 800f428: e853 3f00 ldrex r3, [r3]
  34946. 800f42c: 60bb str r3, [r7, #8]
  34947. return(result);
  34948. 800f42e: 68bb ldr r3, [r7, #8]
  34949. 800f430: f043 0340 orr.w r3, r3, #64 @ 0x40
  34950. 800f434: 633b str r3, [r7, #48] @ 0x30
  34951. 800f436: 687b ldr r3, [r7, #4]
  34952. 800f438: 681b ldr r3, [r3, #0]
  34953. 800f43a: 461a mov r2, r3
  34954. 800f43c: 6b3b ldr r3, [r7, #48] @ 0x30
  34955. 800f43e: 61bb str r3, [r7, #24]
  34956. 800f440: 617a str r2, [r7, #20]
  34957. __ASM volatile ("strex %0, %2, %1" : "=&r" (result), "=Q" (*addr) : "r" (value) );
  34958. 800f442: 6979 ldr r1, [r7, #20]
  34959. 800f444: 69ba ldr r2, [r7, #24]
  34960. 800f446: e841 2300 strex r3, r2, [r1]
  34961. 800f44a: 613b str r3, [r7, #16]
  34962. return(result);
  34963. 800f44c: 693b ldr r3, [r7, #16]
  34964. 800f44e: 2b00 cmp r3, #0
  34965. 800f450: d1e6 bne.n 800f420 <UART_TxISR_8BIT+0x50>
  34966. huart->Instance->TDR = (uint8_t)(*huart->pTxBuffPtr & (uint8_t)0xFF);
  34967. huart->pTxBuffPtr++;
  34968. huart->TxXferCount--;
  34969. }
  34970. }
  34971. }
  34972. 800f452: e013 b.n 800f47c <UART_TxISR_8BIT+0xac>
  34973. huart->Instance->TDR = (uint8_t)(*huart->pTxBuffPtr & (uint8_t)0xFF);
  34974. 800f454: 687b ldr r3, [r7, #4]
  34975. 800f456: 6d1b ldr r3, [r3, #80] @ 0x50
  34976. 800f458: 781a ldrb r2, [r3, #0]
  34977. 800f45a: 687b ldr r3, [r7, #4]
  34978. 800f45c: 681b ldr r3, [r3, #0]
  34979. 800f45e: 629a str r2, [r3, #40] @ 0x28
  34980. huart->pTxBuffPtr++;
  34981. 800f460: 687b ldr r3, [r7, #4]
  34982. 800f462: 6d1b ldr r3, [r3, #80] @ 0x50
  34983. 800f464: 1c5a adds r2, r3, #1
  34984. 800f466: 687b ldr r3, [r7, #4]
  34985. 800f468: 651a str r2, [r3, #80] @ 0x50
  34986. huart->TxXferCount--;
  34987. 800f46a: 687b ldr r3, [r7, #4]
  34988. 800f46c: f8b3 3056 ldrh.w r3, [r3, #86] @ 0x56
  34989. 800f470: b29b uxth r3, r3
  34990. 800f472: 3b01 subs r3, #1
  34991. 800f474: b29a uxth r2, r3
  34992. 800f476: 687b ldr r3, [r7, #4]
  34993. 800f478: f8a3 2056 strh.w r2, [r3, #86] @ 0x56
  34994. }
  34995. 800f47c: bf00 nop
  34996. 800f47e: 373c adds r7, #60 @ 0x3c
  34997. 800f480: 46bd mov sp, r7
  34998. 800f482: f85d 7b04 ldr.w r7, [sp], #4
  34999. 800f486: 4770 bx lr
  35000. 0800f488 <UART_TxISR_16BIT>:
  35001. * interruptions have been enabled by HAL_UART_Transmit_IT().
  35002. * @param huart UART handle.
  35003. * @retval None
  35004. */
  35005. static void UART_TxISR_16BIT(UART_HandleTypeDef *huart)
  35006. {
  35007. 800f488: b480 push {r7}
  35008. 800f48a: b091 sub sp, #68 @ 0x44
  35009. 800f48c: af00 add r7, sp, #0
  35010. 800f48e: 6078 str r0, [r7, #4]
  35011. const uint16_t *tmp;
  35012. /* Check that a Tx process is ongoing */
  35013. if (huart->gState == HAL_UART_STATE_BUSY_TX)
  35014. 800f490: 687b ldr r3, [r7, #4]
  35015. 800f492: f8d3 3088 ldr.w r3, [r3, #136] @ 0x88
  35016. 800f496: 2b21 cmp r3, #33 @ 0x21
  35017. 800f498: d151 bne.n 800f53e <UART_TxISR_16BIT+0xb6>
  35018. {
  35019. if (huart->TxXferCount == 0U)
  35020. 800f49a: 687b ldr r3, [r7, #4]
  35021. 800f49c: f8b3 3056 ldrh.w r3, [r3, #86] @ 0x56
  35022. 800f4a0: b29b uxth r3, r3
  35023. 800f4a2: 2b00 cmp r3, #0
  35024. 800f4a4: d132 bne.n 800f50c <UART_TxISR_16BIT+0x84>
  35025. {
  35026. /* Disable the UART Transmit Data Register Empty Interrupt */
  35027. ATOMIC_CLEAR_BIT(huart->Instance->CR1, USART_CR1_TXEIE_TXFNFIE);
  35028. 800f4a6: 687b ldr r3, [r7, #4]
  35029. 800f4a8: 681b ldr r3, [r3, #0]
  35030. 800f4aa: 627b str r3, [r7, #36] @ 0x24
  35031. __ASM volatile ("ldrex %0, %1" : "=r" (result) : "Q" (*addr) );
  35032. 800f4ac: 6a7b ldr r3, [r7, #36] @ 0x24
  35033. 800f4ae: e853 3f00 ldrex r3, [r3]
  35034. 800f4b2: 623b str r3, [r7, #32]
  35035. return(result);
  35036. 800f4b4: 6a3b ldr r3, [r7, #32]
  35037. 800f4b6: f023 0380 bic.w r3, r3, #128 @ 0x80
  35038. 800f4ba: 63bb str r3, [r7, #56] @ 0x38
  35039. 800f4bc: 687b ldr r3, [r7, #4]
  35040. 800f4be: 681b ldr r3, [r3, #0]
  35041. 800f4c0: 461a mov r2, r3
  35042. 800f4c2: 6bbb ldr r3, [r7, #56] @ 0x38
  35043. 800f4c4: 633b str r3, [r7, #48] @ 0x30
  35044. 800f4c6: 62fa str r2, [r7, #44] @ 0x2c
  35045. __ASM volatile ("strex %0, %2, %1" : "=&r" (result), "=Q" (*addr) : "r" (value) );
  35046. 800f4c8: 6af9 ldr r1, [r7, #44] @ 0x2c
  35047. 800f4ca: 6b3a ldr r2, [r7, #48] @ 0x30
  35048. 800f4cc: e841 2300 strex r3, r2, [r1]
  35049. 800f4d0: 62bb str r3, [r7, #40] @ 0x28
  35050. return(result);
  35051. 800f4d2: 6abb ldr r3, [r7, #40] @ 0x28
  35052. 800f4d4: 2b00 cmp r3, #0
  35053. 800f4d6: d1e6 bne.n 800f4a6 <UART_TxISR_16BIT+0x1e>
  35054. /* Enable the UART Transmit Complete Interrupt */
  35055. ATOMIC_SET_BIT(huart->Instance->CR1, USART_CR1_TCIE);
  35056. 800f4d8: 687b ldr r3, [r7, #4]
  35057. 800f4da: 681b ldr r3, [r3, #0]
  35058. 800f4dc: 613b str r3, [r7, #16]
  35059. __ASM volatile ("ldrex %0, %1" : "=r" (result) : "Q" (*addr) );
  35060. 800f4de: 693b ldr r3, [r7, #16]
  35061. 800f4e0: e853 3f00 ldrex r3, [r3]
  35062. 800f4e4: 60fb str r3, [r7, #12]
  35063. return(result);
  35064. 800f4e6: 68fb ldr r3, [r7, #12]
  35065. 800f4e8: f043 0340 orr.w r3, r3, #64 @ 0x40
  35066. 800f4ec: 637b str r3, [r7, #52] @ 0x34
  35067. 800f4ee: 687b ldr r3, [r7, #4]
  35068. 800f4f0: 681b ldr r3, [r3, #0]
  35069. 800f4f2: 461a mov r2, r3
  35070. 800f4f4: 6b7b ldr r3, [r7, #52] @ 0x34
  35071. 800f4f6: 61fb str r3, [r7, #28]
  35072. 800f4f8: 61ba str r2, [r7, #24]
  35073. __ASM volatile ("strex %0, %2, %1" : "=&r" (result), "=Q" (*addr) : "r" (value) );
  35074. 800f4fa: 69b9 ldr r1, [r7, #24]
  35075. 800f4fc: 69fa ldr r2, [r7, #28]
  35076. 800f4fe: e841 2300 strex r3, r2, [r1]
  35077. 800f502: 617b str r3, [r7, #20]
  35078. return(result);
  35079. 800f504: 697b ldr r3, [r7, #20]
  35080. 800f506: 2b00 cmp r3, #0
  35081. 800f508: d1e6 bne.n 800f4d8 <UART_TxISR_16BIT+0x50>
  35082. huart->Instance->TDR = (((uint32_t)(*tmp)) & 0x01FFUL);
  35083. huart->pTxBuffPtr += 2U;
  35084. huart->TxXferCount--;
  35085. }
  35086. }
  35087. }
  35088. 800f50a: e018 b.n 800f53e <UART_TxISR_16BIT+0xb6>
  35089. tmp = (const uint16_t *) huart->pTxBuffPtr;
  35090. 800f50c: 687b ldr r3, [r7, #4]
  35091. 800f50e: 6d1b ldr r3, [r3, #80] @ 0x50
  35092. 800f510: 63fb str r3, [r7, #60] @ 0x3c
  35093. huart->Instance->TDR = (((uint32_t)(*tmp)) & 0x01FFUL);
  35094. 800f512: 6bfb ldr r3, [r7, #60] @ 0x3c
  35095. 800f514: 881b ldrh r3, [r3, #0]
  35096. 800f516: 461a mov r2, r3
  35097. 800f518: 687b ldr r3, [r7, #4]
  35098. 800f51a: 681b ldr r3, [r3, #0]
  35099. 800f51c: f3c2 0208 ubfx r2, r2, #0, #9
  35100. 800f520: 629a str r2, [r3, #40] @ 0x28
  35101. huart->pTxBuffPtr += 2U;
  35102. 800f522: 687b ldr r3, [r7, #4]
  35103. 800f524: 6d1b ldr r3, [r3, #80] @ 0x50
  35104. 800f526: 1c9a adds r2, r3, #2
  35105. 800f528: 687b ldr r3, [r7, #4]
  35106. 800f52a: 651a str r2, [r3, #80] @ 0x50
  35107. huart->TxXferCount--;
  35108. 800f52c: 687b ldr r3, [r7, #4]
  35109. 800f52e: f8b3 3056 ldrh.w r3, [r3, #86] @ 0x56
  35110. 800f532: b29b uxth r3, r3
  35111. 800f534: 3b01 subs r3, #1
  35112. 800f536: b29a uxth r2, r3
  35113. 800f538: 687b ldr r3, [r7, #4]
  35114. 800f53a: f8a3 2056 strh.w r2, [r3, #86] @ 0x56
  35115. }
  35116. 800f53e: bf00 nop
  35117. 800f540: 3744 adds r7, #68 @ 0x44
  35118. 800f542: 46bd mov sp, r7
  35119. 800f544: f85d 7b04 ldr.w r7, [sp], #4
  35120. 800f548: 4770 bx lr
  35121. 0800f54a <UART_TxISR_8BIT_FIFOEN>:
  35122. * interruptions have been enabled by HAL_UART_Transmit_IT().
  35123. * @param huart UART handle.
  35124. * @retval None
  35125. */
  35126. static void UART_TxISR_8BIT_FIFOEN(UART_HandleTypeDef *huart)
  35127. {
  35128. 800f54a: b480 push {r7}
  35129. 800f54c: b091 sub sp, #68 @ 0x44
  35130. 800f54e: af00 add r7, sp, #0
  35131. 800f550: 6078 str r0, [r7, #4]
  35132. uint16_t nb_tx_data;
  35133. /* Check that a Tx process is ongoing */
  35134. if (huart->gState == HAL_UART_STATE_BUSY_TX)
  35135. 800f552: 687b ldr r3, [r7, #4]
  35136. 800f554: f8d3 3088 ldr.w r3, [r3, #136] @ 0x88
  35137. 800f558: 2b21 cmp r3, #33 @ 0x21
  35138. 800f55a: d160 bne.n 800f61e <UART_TxISR_8BIT_FIFOEN+0xd4>
  35139. {
  35140. for (nb_tx_data = huart->NbTxDataToProcess ; nb_tx_data > 0U ; nb_tx_data--)
  35141. 800f55c: 687b ldr r3, [r7, #4]
  35142. 800f55e: f8b3 306a ldrh.w r3, [r3, #106] @ 0x6a
  35143. 800f562: 87fb strh r3, [r7, #62] @ 0x3e
  35144. 800f564: e057 b.n 800f616 <UART_TxISR_8BIT_FIFOEN+0xcc>
  35145. {
  35146. if (huart->TxXferCount == 0U)
  35147. 800f566: 687b ldr r3, [r7, #4]
  35148. 800f568: f8b3 3056 ldrh.w r3, [r3, #86] @ 0x56
  35149. 800f56c: b29b uxth r3, r3
  35150. 800f56e: 2b00 cmp r3, #0
  35151. 800f570: d133 bne.n 800f5da <UART_TxISR_8BIT_FIFOEN+0x90>
  35152. {
  35153. /* Disable the TX FIFO threshold interrupt */
  35154. ATOMIC_CLEAR_BIT(huart->Instance->CR3, USART_CR3_TXFTIE);
  35155. 800f572: 687b ldr r3, [r7, #4]
  35156. 800f574: 681b ldr r3, [r3, #0]
  35157. 800f576: 3308 adds r3, #8
  35158. 800f578: 627b str r3, [r7, #36] @ 0x24
  35159. __ASM volatile ("ldrex %0, %1" : "=r" (result) : "Q" (*addr) );
  35160. 800f57a: 6a7b ldr r3, [r7, #36] @ 0x24
  35161. 800f57c: e853 3f00 ldrex r3, [r3]
  35162. 800f580: 623b str r3, [r7, #32]
  35163. return(result);
  35164. 800f582: 6a3b ldr r3, [r7, #32]
  35165. 800f584: f423 0300 bic.w r3, r3, #8388608 @ 0x800000
  35166. 800f588: 63bb str r3, [r7, #56] @ 0x38
  35167. 800f58a: 687b ldr r3, [r7, #4]
  35168. 800f58c: 681b ldr r3, [r3, #0]
  35169. 800f58e: 3308 adds r3, #8
  35170. 800f590: 6bba ldr r2, [r7, #56] @ 0x38
  35171. 800f592: 633a str r2, [r7, #48] @ 0x30
  35172. 800f594: 62fb str r3, [r7, #44] @ 0x2c
  35173. __ASM volatile ("strex %0, %2, %1" : "=&r" (result), "=Q" (*addr) : "r" (value) );
  35174. 800f596: 6af9 ldr r1, [r7, #44] @ 0x2c
  35175. 800f598: 6b3a ldr r2, [r7, #48] @ 0x30
  35176. 800f59a: e841 2300 strex r3, r2, [r1]
  35177. 800f59e: 62bb str r3, [r7, #40] @ 0x28
  35178. return(result);
  35179. 800f5a0: 6abb ldr r3, [r7, #40] @ 0x28
  35180. 800f5a2: 2b00 cmp r3, #0
  35181. 800f5a4: d1e5 bne.n 800f572 <UART_TxISR_8BIT_FIFOEN+0x28>
  35182. /* Enable the UART Transmit Complete Interrupt */
  35183. ATOMIC_SET_BIT(huart->Instance->CR1, USART_CR1_TCIE);
  35184. 800f5a6: 687b ldr r3, [r7, #4]
  35185. 800f5a8: 681b ldr r3, [r3, #0]
  35186. 800f5aa: 613b str r3, [r7, #16]
  35187. __ASM volatile ("ldrex %0, %1" : "=r" (result) : "Q" (*addr) );
  35188. 800f5ac: 693b ldr r3, [r7, #16]
  35189. 800f5ae: e853 3f00 ldrex r3, [r3]
  35190. 800f5b2: 60fb str r3, [r7, #12]
  35191. return(result);
  35192. 800f5b4: 68fb ldr r3, [r7, #12]
  35193. 800f5b6: f043 0340 orr.w r3, r3, #64 @ 0x40
  35194. 800f5ba: 637b str r3, [r7, #52] @ 0x34
  35195. 800f5bc: 687b ldr r3, [r7, #4]
  35196. 800f5be: 681b ldr r3, [r3, #0]
  35197. 800f5c0: 461a mov r2, r3
  35198. 800f5c2: 6b7b ldr r3, [r7, #52] @ 0x34
  35199. 800f5c4: 61fb str r3, [r7, #28]
  35200. 800f5c6: 61ba str r2, [r7, #24]
  35201. __ASM volatile ("strex %0, %2, %1" : "=&r" (result), "=Q" (*addr) : "r" (value) );
  35202. 800f5c8: 69b9 ldr r1, [r7, #24]
  35203. 800f5ca: 69fa ldr r2, [r7, #28]
  35204. 800f5cc: e841 2300 strex r3, r2, [r1]
  35205. 800f5d0: 617b str r3, [r7, #20]
  35206. return(result);
  35207. 800f5d2: 697b ldr r3, [r7, #20]
  35208. 800f5d4: 2b00 cmp r3, #0
  35209. 800f5d6: d1e6 bne.n 800f5a6 <UART_TxISR_8BIT_FIFOEN+0x5c>
  35210. break; /* force exit loop */
  35211. 800f5d8: e021 b.n 800f61e <UART_TxISR_8BIT_FIFOEN+0xd4>
  35212. }
  35213. else if (READ_BIT(huart->Instance->ISR, USART_ISR_TXE_TXFNF) != 0U)
  35214. 800f5da: 687b ldr r3, [r7, #4]
  35215. 800f5dc: 681b ldr r3, [r3, #0]
  35216. 800f5de: 69db ldr r3, [r3, #28]
  35217. 800f5e0: f003 0380 and.w r3, r3, #128 @ 0x80
  35218. 800f5e4: 2b00 cmp r3, #0
  35219. 800f5e6: d013 beq.n 800f610 <UART_TxISR_8BIT_FIFOEN+0xc6>
  35220. {
  35221. huart->Instance->TDR = (uint8_t)(*huart->pTxBuffPtr & (uint8_t)0xFF);
  35222. 800f5e8: 687b ldr r3, [r7, #4]
  35223. 800f5ea: 6d1b ldr r3, [r3, #80] @ 0x50
  35224. 800f5ec: 781a ldrb r2, [r3, #0]
  35225. 800f5ee: 687b ldr r3, [r7, #4]
  35226. 800f5f0: 681b ldr r3, [r3, #0]
  35227. 800f5f2: 629a str r2, [r3, #40] @ 0x28
  35228. huart->pTxBuffPtr++;
  35229. 800f5f4: 687b ldr r3, [r7, #4]
  35230. 800f5f6: 6d1b ldr r3, [r3, #80] @ 0x50
  35231. 800f5f8: 1c5a adds r2, r3, #1
  35232. 800f5fa: 687b ldr r3, [r7, #4]
  35233. 800f5fc: 651a str r2, [r3, #80] @ 0x50
  35234. huart->TxXferCount--;
  35235. 800f5fe: 687b ldr r3, [r7, #4]
  35236. 800f600: f8b3 3056 ldrh.w r3, [r3, #86] @ 0x56
  35237. 800f604: b29b uxth r3, r3
  35238. 800f606: 3b01 subs r3, #1
  35239. 800f608: b29a uxth r2, r3
  35240. 800f60a: 687b ldr r3, [r7, #4]
  35241. 800f60c: f8a3 2056 strh.w r2, [r3, #86] @ 0x56
  35242. for (nb_tx_data = huart->NbTxDataToProcess ; nb_tx_data > 0U ; nb_tx_data--)
  35243. 800f610: 8ffb ldrh r3, [r7, #62] @ 0x3e
  35244. 800f612: 3b01 subs r3, #1
  35245. 800f614: 87fb strh r3, [r7, #62] @ 0x3e
  35246. 800f616: 8ffb ldrh r3, [r7, #62] @ 0x3e
  35247. 800f618: 2b00 cmp r3, #0
  35248. 800f61a: d1a4 bne.n 800f566 <UART_TxISR_8BIT_FIFOEN+0x1c>
  35249. {
  35250. /* Nothing to do */
  35251. }
  35252. }
  35253. }
  35254. }
  35255. 800f61c: e7ff b.n 800f61e <UART_TxISR_8BIT_FIFOEN+0xd4>
  35256. 800f61e: bf00 nop
  35257. 800f620: 3744 adds r7, #68 @ 0x44
  35258. 800f622: 46bd mov sp, r7
  35259. 800f624: f85d 7b04 ldr.w r7, [sp], #4
  35260. 800f628: 4770 bx lr
  35261. 0800f62a <UART_TxISR_16BIT_FIFOEN>:
  35262. * interruptions have been enabled by HAL_UART_Transmit_IT().
  35263. * @param huart UART handle.
  35264. * @retval None
  35265. */
  35266. static void UART_TxISR_16BIT_FIFOEN(UART_HandleTypeDef *huart)
  35267. {
  35268. 800f62a: b480 push {r7}
  35269. 800f62c: b091 sub sp, #68 @ 0x44
  35270. 800f62e: af00 add r7, sp, #0
  35271. 800f630: 6078 str r0, [r7, #4]
  35272. const uint16_t *tmp;
  35273. uint16_t nb_tx_data;
  35274. /* Check that a Tx process is ongoing */
  35275. if (huart->gState == HAL_UART_STATE_BUSY_TX)
  35276. 800f632: 687b ldr r3, [r7, #4]
  35277. 800f634: f8d3 3088 ldr.w r3, [r3, #136] @ 0x88
  35278. 800f638: 2b21 cmp r3, #33 @ 0x21
  35279. 800f63a: d165 bne.n 800f708 <UART_TxISR_16BIT_FIFOEN+0xde>
  35280. {
  35281. for (nb_tx_data = huart->NbTxDataToProcess ; nb_tx_data > 0U ; nb_tx_data--)
  35282. 800f63c: 687b ldr r3, [r7, #4]
  35283. 800f63e: f8b3 306a ldrh.w r3, [r3, #106] @ 0x6a
  35284. 800f642: 87fb strh r3, [r7, #62] @ 0x3e
  35285. 800f644: e05c b.n 800f700 <UART_TxISR_16BIT_FIFOEN+0xd6>
  35286. {
  35287. if (huart->TxXferCount == 0U)
  35288. 800f646: 687b ldr r3, [r7, #4]
  35289. 800f648: f8b3 3056 ldrh.w r3, [r3, #86] @ 0x56
  35290. 800f64c: b29b uxth r3, r3
  35291. 800f64e: 2b00 cmp r3, #0
  35292. 800f650: d133 bne.n 800f6ba <UART_TxISR_16BIT_FIFOEN+0x90>
  35293. {
  35294. /* Disable the TX FIFO threshold interrupt */
  35295. ATOMIC_CLEAR_BIT(huart->Instance->CR3, USART_CR3_TXFTIE);
  35296. 800f652: 687b ldr r3, [r7, #4]
  35297. 800f654: 681b ldr r3, [r3, #0]
  35298. 800f656: 3308 adds r3, #8
  35299. 800f658: 623b str r3, [r7, #32]
  35300. __ASM volatile ("ldrex %0, %1" : "=r" (result) : "Q" (*addr) );
  35301. 800f65a: 6a3b ldr r3, [r7, #32]
  35302. 800f65c: e853 3f00 ldrex r3, [r3]
  35303. 800f660: 61fb str r3, [r7, #28]
  35304. return(result);
  35305. 800f662: 69fb ldr r3, [r7, #28]
  35306. 800f664: f423 0300 bic.w r3, r3, #8388608 @ 0x800000
  35307. 800f668: 637b str r3, [r7, #52] @ 0x34
  35308. 800f66a: 687b ldr r3, [r7, #4]
  35309. 800f66c: 681b ldr r3, [r3, #0]
  35310. 800f66e: 3308 adds r3, #8
  35311. 800f670: 6b7a ldr r2, [r7, #52] @ 0x34
  35312. 800f672: 62fa str r2, [r7, #44] @ 0x2c
  35313. 800f674: 62bb str r3, [r7, #40] @ 0x28
  35314. __ASM volatile ("strex %0, %2, %1" : "=&r" (result), "=Q" (*addr) : "r" (value) );
  35315. 800f676: 6ab9 ldr r1, [r7, #40] @ 0x28
  35316. 800f678: 6afa ldr r2, [r7, #44] @ 0x2c
  35317. 800f67a: e841 2300 strex r3, r2, [r1]
  35318. 800f67e: 627b str r3, [r7, #36] @ 0x24
  35319. return(result);
  35320. 800f680: 6a7b ldr r3, [r7, #36] @ 0x24
  35321. 800f682: 2b00 cmp r3, #0
  35322. 800f684: d1e5 bne.n 800f652 <UART_TxISR_16BIT_FIFOEN+0x28>
  35323. /* Enable the UART Transmit Complete Interrupt */
  35324. ATOMIC_SET_BIT(huart->Instance->CR1, USART_CR1_TCIE);
  35325. 800f686: 687b ldr r3, [r7, #4]
  35326. 800f688: 681b ldr r3, [r3, #0]
  35327. 800f68a: 60fb str r3, [r7, #12]
  35328. __ASM volatile ("ldrex %0, %1" : "=r" (result) : "Q" (*addr) );
  35329. 800f68c: 68fb ldr r3, [r7, #12]
  35330. 800f68e: e853 3f00 ldrex r3, [r3]
  35331. 800f692: 60bb str r3, [r7, #8]
  35332. return(result);
  35333. 800f694: 68bb ldr r3, [r7, #8]
  35334. 800f696: f043 0340 orr.w r3, r3, #64 @ 0x40
  35335. 800f69a: 633b str r3, [r7, #48] @ 0x30
  35336. 800f69c: 687b ldr r3, [r7, #4]
  35337. 800f69e: 681b ldr r3, [r3, #0]
  35338. 800f6a0: 461a mov r2, r3
  35339. 800f6a2: 6b3b ldr r3, [r7, #48] @ 0x30
  35340. 800f6a4: 61bb str r3, [r7, #24]
  35341. 800f6a6: 617a str r2, [r7, #20]
  35342. __ASM volatile ("strex %0, %2, %1" : "=&r" (result), "=Q" (*addr) : "r" (value) );
  35343. 800f6a8: 6979 ldr r1, [r7, #20]
  35344. 800f6aa: 69ba ldr r2, [r7, #24]
  35345. 800f6ac: e841 2300 strex r3, r2, [r1]
  35346. 800f6b0: 613b str r3, [r7, #16]
  35347. return(result);
  35348. 800f6b2: 693b ldr r3, [r7, #16]
  35349. 800f6b4: 2b00 cmp r3, #0
  35350. 800f6b6: d1e6 bne.n 800f686 <UART_TxISR_16BIT_FIFOEN+0x5c>
  35351. break; /* force exit loop */
  35352. 800f6b8: e026 b.n 800f708 <UART_TxISR_16BIT_FIFOEN+0xde>
  35353. }
  35354. else if (READ_BIT(huart->Instance->ISR, USART_ISR_TXE_TXFNF) != 0U)
  35355. 800f6ba: 687b ldr r3, [r7, #4]
  35356. 800f6bc: 681b ldr r3, [r3, #0]
  35357. 800f6be: 69db ldr r3, [r3, #28]
  35358. 800f6c0: f003 0380 and.w r3, r3, #128 @ 0x80
  35359. 800f6c4: 2b00 cmp r3, #0
  35360. 800f6c6: d018 beq.n 800f6fa <UART_TxISR_16BIT_FIFOEN+0xd0>
  35361. {
  35362. tmp = (const uint16_t *) huart->pTxBuffPtr;
  35363. 800f6c8: 687b ldr r3, [r7, #4]
  35364. 800f6ca: 6d1b ldr r3, [r3, #80] @ 0x50
  35365. 800f6cc: 63bb str r3, [r7, #56] @ 0x38
  35366. huart->Instance->TDR = (((uint32_t)(*tmp)) & 0x01FFUL);
  35367. 800f6ce: 6bbb ldr r3, [r7, #56] @ 0x38
  35368. 800f6d0: 881b ldrh r3, [r3, #0]
  35369. 800f6d2: 461a mov r2, r3
  35370. 800f6d4: 687b ldr r3, [r7, #4]
  35371. 800f6d6: 681b ldr r3, [r3, #0]
  35372. 800f6d8: f3c2 0208 ubfx r2, r2, #0, #9
  35373. 800f6dc: 629a str r2, [r3, #40] @ 0x28
  35374. huart->pTxBuffPtr += 2U;
  35375. 800f6de: 687b ldr r3, [r7, #4]
  35376. 800f6e0: 6d1b ldr r3, [r3, #80] @ 0x50
  35377. 800f6e2: 1c9a adds r2, r3, #2
  35378. 800f6e4: 687b ldr r3, [r7, #4]
  35379. 800f6e6: 651a str r2, [r3, #80] @ 0x50
  35380. huart->TxXferCount--;
  35381. 800f6e8: 687b ldr r3, [r7, #4]
  35382. 800f6ea: f8b3 3056 ldrh.w r3, [r3, #86] @ 0x56
  35383. 800f6ee: b29b uxth r3, r3
  35384. 800f6f0: 3b01 subs r3, #1
  35385. 800f6f2: b29a uxth r2, r3
  35386. 800f6f4: 687b ldr r3, [r7, #4]
  35387. 800f6f6: f8a3 2056 strh.w r2, [r3, #86] @ 0x56
  35388. for (nb_tx_data = huart->NbTxDataToProcess ; nb_tx_data > 0U ; nb_tx_data--)
  35389. 800f6fa: 8ffb ldrh r3, [r7, #62] @ 0x3e
  35390. 800f6fc: 3b01 subs r3, #1
  35391. 800f6fe: 87fb strh r3, [r7, #62] @ 0x3e
  35392. 800f700: 8ffb ldrh r3, [r7, #62] @ 0x3e
  35393. 800f702: 2b00 cmp r3, #0
  35394. 800f704: d19f bne.n 800f646 <UART_TxISR_16BIT_FIFOEN+0x1c>
  35395. {
  35396. /* Nothing to do */
  35397. }
  35398. }
  35399. }
  35400. }
  35401. 800f706: e7ff b.n 800f708 <UART_TxISR_16BIT_FIFOEN+0xde>
  35402. 800f708: bf00 nop
  35403. 800f70a: 3744 adds r7, #68 @ 0x44
  35404. 800f70c: 46bd mov sp, r7
  35405. 800f70e: f85d 7b04 ldr.w r7, [sp], #4
  35406. 800f712: 4770 bx lr
  35407. 0800f714 <UART_EndTransmit_IT>:
  35408. * @param huart pointer to a UART_HandleTypeDef structure that contains
  35409. * the configuration information for the specified UART module.
  35410. * @retval None
  35411. */
  35412. static void UART_EndTransmit_IT(UART_HandleTypeDef *huart)
  35413. {
  35414. 800f714: b580 push {r7, lr}
  35415. 800f716: b088 sub sp, #32
  35416. 800f718: af00 add r7, sp, #0
  35417. 800f71a: 6078 str r0, [r7, #4]
  35418. /* Disable the UART Transmit Complete Interrupt */
  35419. ATOMIC_CLEAR_BIT(huart->Instance->CR1, USART_CR1_TCIE);
  35420. 800f71c: 687b ldr r3, [r7, #4]
  35421. 800f71e: 681b ldr r3, [r3, #0]
  35422. 800f720: 60fb str r3, [r7, #12]
  35423. __ASM volatile ("ldrex %0, %1" : "=r" (result) : "Q" (*addr) );
  35424. 800f722: 68fb ldr r3, [r7, #12]
  35425. 800f724: e853 3f00 ldrex r3, [r3]
  35426. 800f728: 60bb str r3, [r7, #8]
  35427. return(result);
  35428. 800f72a: 68bb ldr r3, [r7, #8]
  35429. 800f72c: f023 0340 bic.w r3, r3, #64 @ 0x40
  35430. 800f730: 61fb str r3, [r7, #28]
  35431. 800f732: 687b ldr r3, [r7, #4]
  35432. 800f734: 681b ldr r3, [r3, #0]
  35433. 800f736: 461a mov r2, r3
  35434. 800f738: 69fb ldr r3, [r7, #28]
  35435. 800f73a: 61bb str r3, [r7, #24]
  35436. 800f73c: 617a str r2, [r7, #20]
  35437. __ASM volatile ("strex %0, %2, %1" : "=&r" (result), "=Q" (*addr) : "r" (value) );
  35438. 800f73e: 6979 ldr r1, [r7, #20]
  35439. 800f740: 69ba ldr r2, [r7, #24]
  35440. 800f742: e841 2300 strex r3, r2, [r1]
  35441. 800f746: 613b str r3, [r7, #16]
  35442. return(result);
  35443. 800f748: 693b ldr r3, [r7, #16]
  35444. 800f74a: 2b00 cmp r3, #0
  35445. 800f74c: d1e6 bne.n 800f71c <UART_EndTransmit_IT+0x8>
  35446. /* Tx process is ended, restore huart->gState to Ready */
  35447. huart->gState = HAL_UART_STATE_READY;
  35448. 800f74e: 687b ldr r3, [r7, #4]
  35449. 800f750: 2220 movs r2, #32
  35450. 800f752: f8c3 2088 str.w r2, [r3, #136] @ 0x88
  35451. /* Cleat TxISR function pointer */
  35452. huart->TxISR = NULL;
  35453. 800f756: 687b ldr r3, [r7, #4]
  35454. 800f758: 2200 movs r2, #0
  35455. 800f75a: 679a str r2, [r3, #120] @ 0x78
  35456. #if (USE_HAL_UART_REGISTER_CALLBACKS == 1)
  35457. /*Call registered Tx complete callback*/
  35458. huart->TxCpltCallback(huart);
  35459. #else
  35460. /*Call legacy weak Tx complete callback*/
  35461. HAL_UART_TxCpltCallback(huart);
  35462. 800f75c: 6878 ldr r0, [r7, #4]
  35463. 800f75e: f7f4 fff5 bl 800474c <HAL_UART_TxCpltCallback>
  35464. #endif /* USE_HAL_UART_REGISTER_CALLBACKS */
  35465. }
  35466. 800f762: bf00 nop
  35467. 800f764: 3720 adds r7, #32
  35468. 800f766: 46bd mov sp, r7
  35469. 800f768: bd80 pop {r7, pc}
  35470. ...
  35471. 0800f76c <UART_RxISR_8BIT>:
  35472. * @brief RX interrupt handler for 7 or 8 bits data word length .
  35473. * @param huart UART handle.
  35474. * @retval None
  35475. */
  35476. static void UART_RxISR_8BIT(UART_HandleTypeDef *huart)
  35477. {
  35478. 800f76c: b580 push {r7, lr}
  35479. 800f76e: b09c sub sp, #112 @ 0x70
  35480. 800f770: af00 add r7, sp, #0
  35481. 800f772: 6078 str r0, [r7, #4]
  35482. uint16_t uhMask = huart->Mask;
  35483. 800f774: 687b ldr r3, [r7, #4]
  35484. 800f776: f8b3 3060 ldrh.w r3, [r3, #96] @ 0x60
  35485. 800f77a: f8a7 306e strh.w r3, [r7, #110] @ 0x6e
  35486. uint16_t uhdata;
  35487. /* Check that a Rx process is ongoing */
  35488. if (huart->RxState == HAL_UART_STATE_BUSY_RX)
  35489. 800f77e: 687b ldr r3, [r7, #4]
  35490. 800f780: f8d3 308c ldr.w r3, [r3, #140] @ 0x8c
  35491. 800f784: 2b22 cmp r3, #34 @ 0x22
  35492. 800f786: f040 80be bne.w 800f906 <UART_RxISR_8BIT+0x19a>
  35493. {
  35494. uhdata = (uint16_t) READ_REG(huart->Instance->RDR);
  35495. 800f78a: 687b ldr r3, [r7, #4]
  35496. 800f78c: 681b ldr r3, [r3, #0]
  35497. 800f78e: 6a5b ldr r3, [r3, #36] @ 0x24
  35498. 800f790: f8a7 306c strh.w r3, [r7, #108] @ 0x6c
  35499. *huart->pRxBuffPtr = (uint8_t)(uhdata & (uint8_t)uhMask);
  35500. 800f794: f8b7 306c ldrh.w r3, [r7, #108] @ 0x6c
  35501. 800f798: b2d9 uxtb r1, r3
  35502. 800f79a: f8b7 306e ldrh.w r3, [r7, #110] @ 0x6e
  35503. 800f79e: b2da uxtb r2, r3
  35504. 800f7a0: 687b ldr r3, [r7, #4]
  35505. 800f7a2: 6d9b ldr r3, [r3, #88] @ 0x58
  35506. 800f7a4: 400a ands r2, r1
  35507. 800f7a6: b2d2 uxtb r2, r2
  35508. 800f7a8: 701a strb r2, [r3, #0]
  35509. huart->pRxBuffPtr++;
  35510. 800f7aa: 687b ldr r3, [r7, #4]
  35511. 800f7ac: 6d9b ldr r3, [r3, #88] @ 0x58
  35512. 800f7ae: 1c5a adds r2, r3, #1
  35513. 800f7b0: 687b ldr r3, [r7, #4]
  35514. 800f7b2: 659a str r2, [r3, #88] @ 0x58
  35515. huart->RxXferCount--;
  35516. 800f7b4: 687b ldr r3, [r7, #4]
  35517. 800f7b6: f8b3 305e ldrh.w r3, [r3, #94] @ 0x5e
  35518. 800f7ba: b29b uxth r3, r3
  35519. 800f7bc: 3b01 subs r3, #1
  35520. 800f7be: b29a uxth r2, r3
  35521. 800f7c0: 687b ldr r3, [r7, #4]
  35522. 800f7c2: f8a3 205e strh.w r2, [r3, #94] @ 0x5e
  35523. if (huart->RxXferCount == 0U)
  35524. 800f7c6: 687b ldr r3, [r7, #4]
  35525. 800f7c8: f8b3 305e ldrh.w r3, [r3, #94] @ 0x5e
  35526. 800f7cc: b29b uxth r3, r3
  35527. 800f7ce: 2b00 cmp r3, #0
  35528. 800f7d0: f040 80a1 bne.w 800f916 <UART_RxISR_8BIT+0x1aa>
  35529. {
  35530. /* Disable the UART Parity Error Interrupt and RXNE interrupts */
  35531. ATOMIC_CLEAR_BIT(huart->Instance->CR1, (USART_CR1_RXNEIE_RXFNEIE | USART_CR1_PEIE));
  35532. 800f7d4: 687b ldr r3, [r7, #4]
  35533. 800f7d6: 681b ldr r3, [r3, #0]
  35534. 800f7d8: 64fb str r3, [r7, #76] @ 0x4c
  35535. __ASM volatile ("ldrex %0, %1" : "=r" (result) : "Q" (*addr) );
  35536. 800f7da: 6cfb ldr r3, [r7, #76] @ 0x4c
  35537. 800f7dc: e853 3f00 ldrex r3, [r3]
  35538. 800f7e0: 64bb str r3, [r7, #72] @ 0x48
  35539. return(result);
  35540. 800f7e2: 6cbb ldr r3, [r7, #72] @ 0x48
  35541. 800f7e4: f423 7390 bic.w r3, r3, #288 @ 0x120
  35542. 800f7e8: 66bb str r3, [r7, #104] @ 0x68
  35543. 800f7ea: 687b ldr r3, [r7, #4]
  35544. 800f7ec: 681b ldr r3, [r3, #0]
  35545. 800f7ee: 461a mov r2, r3
  35546. 800f7f0: 6ebb ldr r3, [r7, #104] @ 0x68
  35547. 800f7f2: 65bb str r3, [r7, #88] @ 0x58
  35548. 800f7f4: 657a str r2, [r7, #84] @ 0x54
  35549. __ASM volatile ("strex %0, %2, %1" : "=&r" (result), "=Q" (*addr) : "r" (value) );
  35550. 800f7f6: 6d79 ldr r1, [r7, #84] @ 0x54
  35551. 800f7f8: 6dba ldr r2, [r7, #88] @ 0x58
  35552. 800f7fa: e841 2300 strex r3, r2, [r1]
  35553. 800f7fe: 653b str r3, [r7, #80] @ 0x50
  35554. return(result);
  35555. 800f800: 6d3b ldr r3, [r7, #80] @ 0x50
  35556. 800f802: 2b00 cmp r3, #0
  35557. 800f804: d1e6 bne.n 800f7d4 <UART_RxISR_8BIT+0x68>
  35558. /* Disable the UART Error Interrupt: (Frame error, noise error, overrun error) */
  35559. ATOMIC_CLEAR_BIT(huart->Instance->CR3, USART_CR3_EIE);
  35560. 800f806: 687b ldr r3, [r7, #4]
  35561. 800f808: 681b ldr r3, [r3, #0]
  35562. 800f80a: 3308 adds r3, #8
  35563. 800f80c: 63bb str r3, [r7, #56] @ 0x38
  35564. __ASM volatile ("ldrex %0, %1" : "=r" (result) : "Q" (*addr) );
  35565. 800f80e: 6bbb ldr r3, [r7, #56] @ 0x38
  35566. 800f810: e853 3f00 ldrex r3, [r3]
  35567. 800f814: 637b str r3, [r7, #52] @ 0x34
  35568. return(result);
  35569. 800f816: 6b7b ldr r3, [r7, #52] @ 0x34
  35570. 800f818: f023 0301 bic.w r3, r3, #1
  35571. 800f81c: 667b str r3, [r7, #100] @ 0x64
  35572. 800f81e: 687b ldr r3, [r7, #4]
  35573. 800f820: 681b ldr r3, [r3, #0]
  35574. 800f822: 3308 adds r3, #8
  35575. 800f824: 6e7a ldr r2, [r7, #100] @ 0x64
  35576. 800f826: 647a str r2, [r7, #68] @ 0x44
  35577. 800f828: 643b str r3, [r7, #64] @ 0x40
  35578. __ASM volatile ("strex %0, %2, %1" : "=&r" (result), "=Q" (*addr) : "r" (value) );
  35579. 800f82a: 6c39 ldr r1, [r7, #64] @ 0x40
  35580. 800f82c: 6c7a ldr r2, [r7, #68] @ 0x44
  35581. 800f82e: e841 2300 strex r3, r2, [r1]
  35582. 800f832: 63fb str r3, [r7, #60] @ 0x3c
  35583. return(result);
  35584. 800f834: 6bfb ldr r3, [r7, #60] @ 0x3c
  35585. 800f836: 2b00 cmp r3, #0
  35586. 800f838: d1e5 bne.n 800f806 <UART_RxISR_8BIT+0x9a>
  35587. /* Rx process is completed, restore huart->RxState to Ready */
  35588. huart->RxState = HAL_UART_STATE_READY;
  35589. 800f83a: 687b ldr r3, [r7, #4]
  35590. 800f83c: 2220 movs r2, #32
  35591. 800f83e: f8c3 208c str.w r2, [r3, #140] @ 0x8c
  35592. /* Clear RxISR function pointer */
  35593. huart->RxISR = NULL;
  35594. 800f842: 687b ldr r3, [r7, #4]
  35595. 800f844: 2200 movs r2, #0
  35596. 800f846: 675a str r2, [r3, #116] @ 0x74
  35597. /* Initialize type of RxEvent to Transfer Complete */
  35598. huart->RxEventType = HAL_UART_RXEVENT_TC;
  35599. 800f848: 687b ldr r3, [r7, #4]
  35600. 800f84a: 2200 movs r2, #0
  35601. 800f84c: 671a str r2, [r3, #112] @ 0x70
  35602. if (!(IS_LPUART_INSTANCE(huart->Instance)))
  35603. 800f84e: 687b ldr r3, [r7, #4]
  35604. 800f850: 681b ldr r3, [r3, #0]
  35605. 800f852: 4a33 ldr r2, [pc, #204] @ (800f920 <UART_RxISR_8BIT+0x1b4>)
  35606. 800f854: 4293 cmp r3, r2
  35607. 800f856: d01f beq.n 800f898 <UART_RxISR_8BIT+0x12c>
  35608. {
  35609. /* Check that USART RTOEN bit is set */
  35610. if (READ_BIT(huart->Instance->CR2, USART_CR2_RTOEN) != 0U)
  35611. 800f858: 687b ldr r3, [r7, #4]
  35612. 800f85a: 681b ldr r3, [r3, #0]
  35613. 800f85c: 685b ldr r3, [r3, #4]
  35614. 800f85e: f403 0300 and.w r3, r3, #8388608 @ 0x800000
  35615. 800f862: 2b00 cmp r3, #0
  35616. 800f864: d018 beq.n 800f898 <UART_RxISR_8BIT+0x12c>
  35617. {
  35618. /* Enable the UART Receiver Timeout Interrupt */
  35619. ATOMIC_CLEAR_BIT(huart->Instance->CR1, USART_CR1_RTOIE);
  35620. 800f866: 687b ldr r3, [r7, #4]
  35621. 800f868: 681b ldr r3, [r3, #0]
  35622. 800f86a: 627b str r3, [r7, #36] @ 0x24
  35623. __ASM volatile ("ldrex %0, %1" : "=r" (result) : "Q" (*addr) );
  35624. 800f86c: 6a7b ldr r3, [r7, #36] @ 0x24
  35625. 800f86e: e853 3f00 ldrex r3, [r3]
  35626. 800f872: 623b str r3, [r7, #32]
  35627. return(result);
  35628. 800f874: 6a3b ldr r3, [r7, #32]
  35629. 800f876: f023 6380 bic.w r3, r3, #67108864 @ 0x4000000
  35630. 800f87a: 663b str r3, [r7, #96] @ 0x60
  35631. 800f87c: 687b ldr r3, [r7, #4]
  35632. 800f87e: 681b ldr r3, [r3, #0]
  35633. 800f880: 461a mov r2, r3
  35634. 800f882: 6e3b ldr r3, [r7, #96] @ 0x60
  35635. 800f884: 633b str r3, [r7, #48] @ 0x30
  35636. 800f886: 62fa str r2, [r7, #44] @ 0x2c
  35637. __ASM volatile ("strex %0, %2, %1" : "=&r" (result), "=Q" (*addr) : "r" (value) );
  35638. 800f888: 6af9 ldr r1, [r7, #44] @ 0x2c
  35639. 800f88a: 6b3a ldr r2, [r7, #48] @ 0x30
  35640. 800f88c: e841 2300 strex r3, r2, [r1]
  35641. 800f890: 62bb str r3, [r7, #40] @ 0x28
  35642. return(result);
  35643. 800f892: 6abb ldr r3, [r7, #40] @ 0x28
  35644. 800f894: 2b00 cmp r3, #0
  35645. 800f896: d1e6 bne.n 800f866 <UART_RxISR_8BIT+0xfa>
  35646. }
  35647. }
  35648. /* Check current reception Mode :
  35649. If Reception till IDLE event has been selected : */
  35650. if (huart->ReceptionType == HAL_UART_RECEPTION_TOIDLE)
  35651. 800f898: 687b ldr r3, [r7, #4]
  35652. 800f89a: 6edb ldr r3, [r3, #108] @ 0x6c
  35653. 800f89c: 2b01 cmp r3, #1
  35654. 800f89e: d12e bne.n 800f8fe <UART_RxISR_8BIT+0x192>
  35655. {
  35656. /* Set reception type to Standard */
  35657. huart->ReceptionType = HAL_UART_RECEPTION_STANDARD;
  35658. 800f8a0: 687b ldr r3, [r7, #4]
  35659. 800f8a2: 2200 movs r2, #0
  35660. 800f8a4: 66da str r2, [r3, #108] @ 0x6c
  35661. /* Disable IDLE interrupt */
  35662. ATOMIC_CLEAR_BIT(huart->Instance->CR1, USART_CR1_IDLEIE);
  35663. 800f8a6: 687b ldr r3, [r7, #4]
  35664. 800f8a8: 681b ldr r3, [r3, #0]
  35665. 800f8aa: 613b str r3, [r7, #16]
  35666. __ASM volatile ("ldrex %0, %1" : "=r" (result) : "Q" (*addr) );
  35667. 800f8ac: 693b ldr r3, [r7, #16]
  35668. 800f8ae: e853 3f00 ldrex r3, [r3]
  35669. 800f8b2: 60fb str r3, [r7, #12]
  35670. return(result);
  35671. 800f8b4: 68fb ldr r3, [r7, #12]
  35672. 800f8b6: f023 0310 bic.w r3, r3, #16
  35673. 800f8ba: 65fb str r3, [r7, #92] @ 0x5c
  35674. 800f8bc: 687b ldr r3, [r7, #4]
  35675. 800f8be: 681b ldr r3, [r3, #0]
  35676. 800f8c0: 461a mov r2, r3
  35677. 800f8c2: 6dfb ldr r3, [r7, #92] @ 0x5c
  35678. 800f8c4: 61fb str r3, [r7, #28]
  35679. 800f8c6: 61ba str r2, [r7, #24]
  35680. __ASM volatile ("strex %0, %2, %1" : "=&r" (result), "=Q" (*addr) : "r" (value) );
  35681. 800f8c8: 69b9 ldr r1, [r7, #24]
  35682. 800f8ca: 69fa ldr r2, [r7, #28]
  35683. 800f8cc: e841 2300 strex r3, r2, [r1]
  35684. 800f8d0: 617b str r3, [r7, #20]
  35685. return(result);
  35686. 800f8d2: 697b ldr r3, [r7, #20]
  35687. 800f8d4: 2b00 cmp r3, #0
  35688. 800f8d6: d1e6 bne.n 800f8a6 <UART_RxISR_8BIT+0x13a>
  35689. if (__HAL_UART_GET_FLAG(huart, UART_FLAG_IDLE) == SET)
  35690. 800f8d8: 687b ldr r3, [r7, #4]
  35691. 800f8da: 681b ldr r3, [r3, #0]
  35692. 800f8dc: 69db ldr r3, [r3, #28]
  35693. 800f8de: f003 0310 and.w r3, r3, #16
  35694. 800f8e2: 2b10 cmp r3, #16
  35695. 800f8e4: d103 bne.n 800f8ee <UART_RxISR_8BIT+0x182>
  35696. {
  35697. /* Clear IDLE Flag */
  35698. __HAL_UART_CLEAR_FLAG(huart, UART_CLEAR_IDLEF);
  35699. 800f8e6: 687b ldr r3, [r7, #4]
  35700. 800f8e8: 681b ldr r3, [r3, #0]
  35701. 800f8ea: 2210 movs r2, #16
  35702. 800f8ec: 621a str r2, [r3, #32]
  35703. #if (USE_HAL_UART_REGISTER_CALLBACKS == 1)
  35704. /*Call registered Rx Event callback*/
  35705. huart->RxEventCallback(huart, huart->RxXferSize);
  35706. #else
  35707. /*Call legacy weak Rx Event callback*/
  35708. HAL_UARTEx_RxEventCallback(huart, huart->RxXferSize);
  35709. 800f8ee: 687b ldr r3, [r7, #4]
  35710. 800f8f0: f8b3 305c ldrh.w r3, [r3, #92] @ 0x5c
  35711. 800f8f4: 4619 mov r1, r3
  35712. 800f8f6: 6878 ldr r0, [r7, #4]
  35713. 800f8f8: f7f4 fece bl 8004698 <HAL_UARTEx_RxEventCallback>
  35714. else
  35715. {
  35716. /* Clear RXNE interrupt flag */
  35717. __HAL_UART_SEND_REQ(huart, UART_RXDATA_FLUSH_REQUEST);
  35718. }
  35719. }
  35720. 800f8fc: e00b b.n 800f916 <UART_RxISR_8BIT+0x1aa>
  35721. HAL_UART_RxCpltCallback(huart);
  35722. 800f8fe: 6878 ldr r0, [r7, #4]
  35723. 800f900: f7f4 fec0 bl 8004684 <HAL_UART_RxCpltCallback>
  35724. }
  35725. 800f904: e007 b.n 800f916 <UART_RxISR_8BIT+0x1aa>
  35726. __HAL_UART_SEND_REQ(huart, UART_RXDATA_FLUSH_REQUEST);
  35727. 800f906: 687b ldr r3, [r7, #4]
  35728. 800f908: 681b ldr r3, [r3, #0]
  35729. 800f90a: 699a ldr r2, [r3, #24]
  35730. 800f90c: 687b ldr r3, [r7, #4]
  35731. 800f90e: 681b ldr r3, [r3, #0]
  35732. 800f910: f042 0208 orr.w r2, r2, #8
  35733. 800f914: 619a str r2, [r3, #24]
  35734. }
  35735. 800f916: bf00 nop
  35736. 800f918: 3770 adds r7, #112 @ 0x70
  35737. 800f91a: 46bd mov sp, r7
  35738. 800f91c: bd80 pop {r7, pc}
  35739. 800f91e: bf00 nop
  35740. 800f920: 58000c00 .word 0x58000c00
  35741. 0800f924 <UART_RxISR_16BIT>:
  35742. * interruptions have been enabled by HAL_UART_Receive_IT()
  35743. * @param huart UART handle.
  35744. * @retval None
  35745. */
  35746. static void UART_RxISR_16BIT(UART_HandleTypeDef *huart)
  35747. {
  35748. 800f924: b580 push {r7, lr}
  35749. 800f926: b09c sub sp, #112 @ 0x70
  35750. 800f928: af00 add r7, sp, #0
  35751. 800f92a: 6078 str r0, [r7, #4]
  35752. uint16_t *tmp;
  35753. uint16_t uhMask = huart->Mask;
  35754. 800f92c: 687b ldr r3, [r7, #4]
  35755. 800f92e: f8b3 3060 ldrh.w r3, [r3, #96] @ 0x60
  35756. 800f932: f8a7 306e strh.w r3, [r7, #110] @ 0x6e
  35757. uint16_t uhdata;
  35758. /* Check that a Rx process is ongoing */
  35759. if (huart->RxState == HAL_UART_STATE_BUSY_RX)
  35760. 800f936: 687b ldr r3, [r7, #4]
  35761. 800f938: f8d3 308c ldr.w r3, [r3, #140] @ 0x8c
  35762. 800f93c: 2b22 cmp r3, #34 @ 0x22
  35763. 800f93e: f040 80be bne.w 800fabe <UART_RxISR_16BIT+0x19a>
  35764. {
  35765. uhdata = (uint16_t) READ_REG(huart->Instance->RDR);
  35766. 800f942: 687b ldr r3, [r7, #4]
  35767. 800f944: 681b ldr r3, [r3, #0]
  35768. 800f946: 6a5b ldr r3, [r3, #36] @ 0x24
  35769. 800f948: f8a7 306c strh.w r3, [r7, #108] @ 0x6c
  35770. tmp = (uint16_t *) huart->pRxBuffPtr ;
  35771. 800f94c: 687b ldr r3, [r7, #4]
  35772. 800f94e: 6d9b ldr r3, [r3, #88] @ 0x58
  35773. 800f950: 66bb str r3, [r7, #104] @ 0x68
  35774. *tmp = (uint16_t)(uhdata & uhMask);
  35775. 800f952: f8b7 206c ldrh.w r2, [r7, #108] @ 0x6c
  35776. 800f956: f8b7 306e ldrh.w r3, [r7, #110] @ 0x6e
  35777. 800f95a: 4013 ands r3, r2
  35778. 800f95c: b29a uxth r2, r3
  35779. 800f95e: 6ebb ldr r3, [r7, #104] @ 0x68
  35780. 800f960: 801a strh r2, [r3, #0]
  35781. huart->pRxBuffPtr += 2U;
  35782. 800f962: 687b ldr r3, [r7, #4]
  35783. 800f964: 6d9b ldr r3, [r3, #88] @ 0x58
  35784. 800f966: 1c9a adds r2, r3, #2
  35785. 800f968: 687b ldr r3, [r7, #4]
  35786. 800f96a: 659a str r2, [r3, #88] @ 0x58
  35787. huart->RxXferCount--;
  35788. 800f96c: 687b ldr r3, [r7, #4]
  35789. 800f96e: f8b3 305e ldrh.w r3, [r3, #94] @ 0x5e
  35790. 800f972: b29b uxth r3, r3
  35791. 800f974: 3b01 subs r3, #1
  35792. 800f976: b29a uxth r2, r3
  35793. 800f978: 687b ldr r3, [r7, #4]
  35794. 800f97a: f8a3 205e strh.w r2, [r3, #94] @ 0x5e
  35795. if (huart->RxXferCount == 0U)
  35796. 800f97e: 687b ldr r3, [r7, #4]
  35797. 800f980: f8b3 305e ldrh.w r3, [r3, #94] @ 0x5e
  35798. 800f984: b29b uxth r3, r3
  35799. 800f986: 2b00 cmp r3, #0
  35800. 800f988: f040 80a1 bne.w 800face <UART_RxISR_16BIT+0x1aa>
  35801. {
  35802. /* Disable the UART Parity Error Interrupt and RXNE interrupt*/
  35803. ATOMIC_CLEAR_BIT(huart->Instance->CR1, (USART_CR1_RXNEIE_RXFNEIE | USART_CR1_PEIE));
  35804. 800f98c: 687b ldr r3, [r7, #4]
  35805. 800f98e: 681b ldr r3, [r3, #0]
  35806. 800f990: 64bb str r3, [r7, #72] @ 0x48
  35807. __ASM volatile ("ldrex %0, %1" : "=r" (result) : "Q" (*addr) );
  35808. 800f992: 6cbb ldr r3, [r7, #72] @ 0x48
  35809. 800f994: e853 3f00 ldrex r3, [r3]
  35810. 800f998: 647b str r3, [r7, #68] @ 0x44
  35811. return(result);
  35812. 800f99a: 6c7b ldr r3, [r7, #68] @ 0x44
  35813. 800f99c: f423 7390 bic.w r3, r3, #288 @ 0x120
  35814. 800f9a0: 667b str r3, [r7, #100] @ 0x64
  35815. 800f9a2: 687b ldr r3, [r7, #4]
  35816. 800f9a4: 681b ldr r3, [r3, #0]
  35817. 800f9a6: 461a mov r2, r3
  35818. 800f9a8: 6e7b ldr r3, [r7, #100] @ 0x64
  35819. 800f9aa: 657b str r3, [r7, #84] @ 0x54
  35820. 800f9ac: 653a str r2, [r7, #80] @ 0x50
  35821. __ASM volatile ("strex %0, %2, %1" : "=&r" (result), "=Q" (*addr) : "r" (value) );
  35822. 800f9ae: 6d39 ldr r1, [r7, #80] @ 0x50
  35823. 800f9b0: 6d7a ldr r2, [r7, #84] @ 0x54
  35824. 800f9b2: e841 2300 strex r3, r2, [r1]
  35825. 800f9b6: 64fb str r3, [r7, #76] @ 0x4c
  35826. return(result);
  35827. 800f9b8: 6cfb ldr r3, [r7, #76] @ 0x4c
  35828. 800f9ba: 2b00 cmp r3, #0
  35829. 800f9bc: d1e6 bne.n 800f98c <UART_RxISR_16BIT+0x68>
  35830. /* Disable the UART Error Interrupt: (Frame error, noise error, overrun error) */
  35831. ATOMIC_CLEAR_BIT(huart->Instance->CR3, USART_CR3_EIE);
  35832. 800f9be: 687b ldr r3, [r7, #4]
  35833. 800f9c0: 681b ldr r3, [r3, #0]
  35834. 800f9c2: 3308 adds r3, #8
  35835. 800f9c4: 637b str r3, [r7, #52] @ 0x34
  35836. __ASM volatile ("ldrex %0, %1" : "=r" (result) : "Q" (*addr) );
  35837. 800f9c6: 6b7b ldr r3, [r7, #52] @ 0x34
  35838. 800f9c8: e853 3f00 ldrex r3, [r3]
  35839. 800f9cc: 633b str r3, [r7, #48] @ 0x30
  35840. return(result);
  35841. 800f9ce: 6b3b ldr r3, [r7, #48] @ 0x30
  35842. 800f9d0: f023 0301 bic.w r3, r3, #1
  35843. 800f9d4: 663b str r3, [r7, #96] @ 0x60
  35844. 800f9d6: 687b ldr r3, [r7, #4]
  35845. 800f9d8: 681b ldr r3, [r3, #0]
  35846. 800f9da: 3308 adds r3, #8
  35847. 800f9dc: 6e3a ldr r2, [r7, #96] @ 0x60
  35848. 800f9de: 643a str r2, [r7, #64] @ 0x40
  35849. 800f9e0: 63fb str r3, [r7, #60] @ 0x3c
  35850. __ASM volatile ("strex %0, %2, %1" : "=&r" (result), "=Q" (*addr) : "r" (value) );
  35851. 800f9e2: 6bf9 ldr r1, [r7, #60] @ 0x3c
  35852. 800f9e4: 6c3a ldr r2, [r7, #64] @ 0x40
  35853. 800f9e6: e841 2300 strex r3, r2, [r1]
  35854. 800f9ea: 63bb str r3, [r7, #56] @ 0x38
  35855. return(result);
  35856. 800f9ec: 6bbb ldr r3, [r7, #56] @ 0x38
  35857. 800f9ee: 2b00 cmp r3, #0
  35858. 800f9f0: d1e5 bne.n 800f9be <UART_RxISR_16BIT+0x9a>
  35859. /* Rx process is completed, restore huart->RxState to Ready */
  35860. huart->RxState = HAL_UART_STATE_READY;
  35861. 800f9f2: 687b ldr r3, [r7, #4]
  35862. 800f9f4: 2220 movs r2, #32
  35863. 800f9f6: f8c3 208c str.w r2, [r3, #140] @ 0x8c
  35864. /* Clear RxISR function pointer */
  35865. huart->RxISR = NULL;
  35866. 800f9fa: 687b ldr r3, [r7, #4]
  35867. 800f9fc: 2200 movs r2, #0
  35868. 800f9fe: 675a str r2, [r3, #116] @ 0x74
  35869. /* Initialize type of RxEvent to Transfer Complete */
  35870. huart->RxEventType = HAL_UART_RXEVENT_TC;
  35871. 800fa00: 687b ldr r3, [r7, #4]
  35872. 800fa02: 2200 movs r2, #0
  35873. 800fa04: 671a str r2, [r3, #112] @ 0x70
  35874. if (!(IS_LPUART_INSTANCE(huart->Instance)))
  35875. 800fa06: 687b ldr r3, [r7, #4]
  35876. 800fa08: 681b ldr r3, [r3, #0]
  35877. 800fa0a: 4a33 ldr r2, [pc, #204] @ (800fad8 <UART_RxISR_16BIT+0x1b4>)
  35878. 800fa0c: 4293 cmp r3, r2
  35879. 800fa0e: d01f beq.n 800fa50 <UART_RxISR_16BIT+0x12c>
  35880. {
  35881. /* Check that USART RTOEN bit is set */
  35882. if (READ_BIT(huart->Instance->CR2, USART_CR2_RTOEN) != 0U)
  35883. 800fa10: 687b ldr r3, [r7, #4]
  35884. 800fa12: 681b ldr r3, [r3, #0]
  35885. 800fa14: 685b ldr r3, [r3, #4]
  35886. 800fa16: f403 0300 and.w r3, r3, #8388608 @ 0x800000
  35887. 800fa1a: 2b00 cmp r3, #0
  35888. 800fa1c: d018 beq.n 800fa50 <UART_RxISR_16BIT+0x12c>
  35889. {
  35890. /* Enable the UART Receiver Timeout Interrupt */
  35891. ATOMIC_CLEAR_BIT(huart->Instance->CR1, USART_CR1_RTOIE);
  35892. 800fa1e: 687b ldr r3, [r7, #4]
  35893. 800fa20: 681b ldr r3, [r3, #0]
  35894. 800fa22: 623b str r3, [r7, #32]
  35895. __ASM volatile ("ldrex %0, %1" : "=r" (result) : "Q" (*addr) );
  35896. 800fa24: 6a3b ldr r3, [r7, #32]
  35897. 800fa26: e853 3f00 ldrex r3, [r3]
  35898. 800fa2a: 61fb str r3, [r7, #28]
  35899. return(result);
  35900. 800fa2c: 69fb ldr r3, [r7, #28]
  35901. 800fa2e: f023 6380 bic.w r3, r3, #67108864 @ 0x4000000
  35902. 800fa32: 65fb str r3, [r7, #92] @ 0x5c
  35903. 800fa34: 687b ldr r3, [r7, #4]
  35904. 800fa36: 681b ldr r3, [r3, #0]
  35905. 800fa38: 461a mov r2, r3
  35906. 800fa3a: 6dfb ldr r3, [r7, #92] @ 0x5c
  35907. 800fa3c: 62fb str r3, [r7, #44] @ 0x2c
  35908. 800fa3e: 62ba str r2, [r7, #40] @ 0x28
  35909. __ASM volatile ("strex %0, %2, %1" : "=&r" (result), "=Q" (*addr) : "r" (value) );
  35910. 800fa40: 6ab9 ldr r1, [r7, #40] @ 0x28
  35911. 800fa42: 6afa ldr r2, [r7, #44] @ 0x2c
  35912. 800fa44: e841 2300 strex r3, r2, [r1]
  35913. 800fa48: 627b str r3, [r7, #36] @ 0x24
  35914. return(result);
  35915. 800fa4a: 6a7b ldr r3, [r7, #36] @ 0x24
  35916. 800fa4c: 2b00 cmp r3, #0
  35917. 800fa4e: d1e6 bne.n 800fa1e <UART_RxISR_16BIT+0xfa>
  35918. }
  35919. }
  35920. /* Check current reception Mode :
  35921. If Reception till IDLE event has been selected : */
  35922. if (huart->ReceptionType == HAL_UART_RECEPTION_TOIDLE)
  35923. 800fa50: 687b ldr r3, [r7, #4]
  35924. 800fa52: 6edb ldr r3, [r3, #108] @ 0x6c
  35925. 800fa54: 2b01 cmp r3, #1
  35926. 800fa56: d12e bne.n 800fab6 <UART_RxISR_16BIT+0x192>
  35927. {
  35928. /* Set reception type to Standard */
  35929. huart->ReceptionType = HAL_UART_RECEPTION_STANDARD;
  35930. 800fa58: 687b ldr r3, [r7, #4]
  35931. 800fa5a: 2200 movs r2, #0
  35932. 800fa5c: 66da str r2, [r3, #108] @ 0x6c
  35933. /* Disable IDLE interrupt */
  35934. ATOMIC_CLEAR_BIT(huart->Instance->CR1, USART_CR1_IDLEIE);
  35935. 800fa5e: 687b ldr r3, [r7, #4]
  35936. 800fa60: 681b ldr r3, [r3, #0]
  35937. 800fa62: 60fb str r3, [r7, #12]
  35938. __ASM volatile ("ldrex %0, %1" : "=r" (result) : "Q" (*addr) );
  35939. 800fa64: 68fb ldr r3, [r7, #12]
  35940. 800fa66: e853 3f00 ldrex r3, [r3]
  35941. 800fa6a: 60bb str r3, [r7, #8]
  35942. return(result);
  35943. 800fa6c: 68bb ldr r3, [r7, #8]
  35944. 800fa6e: f023 0310 bic.w r3, r3, #16
  35945. 800fa72: 65bb str r3, [r7, #88] @ 0x58
  35946. 800fa74: 687b ldr r3, [r7, #4]
  35947. 800fa76: 681b ldr r3, [r3, #0]
  35948. 800fa78: 461a mov r2, r3
  35949. 800fa7a: 6dbb ldr r3, [r7, #88] @ 0x58
  35950. 800fa7c: 61bb str r3, [r7, #24]
  35951. 800fa7e: 617a str r2, [r7, #20]
  35952. __ASM volatile ("strex %0, %2, %1" : "=&r" (result), "=Q" (*addr) : "r" (value) );
  35953. 800fa80: 6979 ldr r1, [r7, #20]
  35954. 800fa82: 69ba ldr r2, [r7, #24]
  35955. 800fa84: e841 2300 strex r3, r2, [r1]
  35956. 800fa88: 613b str r3, [r7, #16]
  35957. return(result);
  35958. 800fa8a: 693b ldr r3, [r7, #16]
  35959. 800fa8c: 2b00 cmp r3, #0
  35960. 800fa8e: d1e6 bne.n 800fa5e <UART_RxISR_16BIT+0x13a>
  35961. if (__HAL_UART_GET_FLAG(huart, UART_FLAG_IDLE) == SET)
  35962. 800fa90: 687b ldr r3, [r7, #4]
  35963. 800fa92: 681b ldr r3, [r3, #0]
  35964. 800fa94: 69db ldr r3, [r3, #28]
  35965. 800fa96: f003 0310 and.w r3, r3, #16
  35966. 800fa9a: 2b10 cmp r3, #16
  35967. 800fa9c: d103 bne.n 800faa6 <UART_RxISR_16BIT+0x182>
  35968. {
  35969. /* Clear IDLE Flag */
  35970. __HAL_UART_CLEAR_FLAG(huart, UART_CLEAR_IDLEF);
  35971. 800fa9e: 687b ldr r3, [r7, #4]
  35972. 800faa0: 681b ldr r3, [r3, #0]
  35973. 800faa2: 2210 movs r2, #16
  35974. 800faa4: 621a str r2, [r3, #32]
  35975. #if (USE_HAL_UART_REGISTER_CALLBACKS == 1)
  35976. /*Call registered Rx Event callback*/
  35977. huart->RxEventCallback(huart, huart->RxXferSize);
  35978. #else
  35979. /*Call legacy weak Rx Event callback*/
  35980. HAL_UARTEx_RxEventCallback(huart, huart->RxXferSize);
  35981. 800faa6: 687b ldr r3, [r7, #4]
  35982. 800faa8: f8b3 305c ldrh.w r3, [r3, #92] @ 0x5c
  35983. 800faac: 4619 mov r1, r3
  35984. 800faae: 6878 ldr r0, [r7, #4]
  35985. 800fab0: f7f4 fdf2 bl 8004698 <HAL_UARTEx_RxEventCallback>
  35986. else
  35987. {
  35988. /* Clear RXNE interrupt flag */
  35989. __HAL_UART_SEND_REQ(huart, UART_RXDATA_FLUSH_REQUEST);
  35990. }
  35991. }
  35992. 800fab4: e00b b.n 800face <UART_RxISR_16BIT+0x1aa>
  35993. HAL_UART_RxCpltCallback(huart);
  35994. 800fab6: 6878 ldr r0, [r7, #4]
  35995. 800fab8: f7f4 fde4 bl 8004684 <HAL_UART_RxCpltCallback>
  35996. }
  35997. 800fabc: e007 b.n 800face <UART_RxISR_16BIT+0x1aa>
  35998. __HAL_UART_SEND_REQ(huart, UART_RXDATA_FLUSH_REQUEST);
  35999. 800fabe: 687b ldr r3, [r7, #4]
  36000. 800fac0: 681b ldr r3, [r3, #0]
  36001. 800fac2: 699a ldr r2, [r3, #24]
  36002. 800fac4: 687b ldr r3, [r7, #4]
  36003. 800fac6: 681b ldr r3, [r3, #0]
  36004. 800fac8: f042 0208 orr.w r2, r2, #8
  36005. 800facc: 619a str r2, [r3, #24]
  36006. }
  36007. 800face: bf00 nop
  36008. 800fad0: 3770 adds r7, #112 @ 0x70
  36009. 800fad2: 46bd mov sp, r7
  36010. 800fad4: bd80 pop {r7, pc}
  36011. 800fad6: bf00 nop
  36012. 800fad8: 58000c00 .word 0x58000c00
  36013. 0800fadc <UART_RxISR_8BIT_FIFOEN>:
  36014. * interruptions have been enabled by HAL_UART_Receive_IT()
  36015. * @param huart UART handle.
  36016. * @retval None
  36017. */
  36018. static void UART_RxISR_8BIT_FIFOEN(UART_HandleTypeDef *huart)
  36019. {
  36020. 800fadc: b580 push {r7, lr}
  36021. 800fade: b0ac sub sp, #176 @ 0xb0
  36022. 800fae0: af00 add r7, sp, #0
  36023. 800fae2: 6078 str r0, [r7, #4]
  36024. uint16_t uhMask = huart->Mask;
  36025. 800fae4: 687b ldr r3, [r7, #4]
  36026. 800fae6: f8b3 3060 ldrh.w r3, [r3, #96] @ 0x60
  36027. 800faea: f8a7 30aa strh.w r3, [r7, #170] @ 0xaa
  36028. uint16_t uhdata;
  36029. uint16_t nb_rx_data;
  36030. uint16_t rxdatacount;
  36031. uint32_t isrflags = READ_REG(huart->Instance->ISR);
  36032. 800faee: 687b ldr r3, [r7, #4]
  36033. 800faf0: 681b ldr r3, [r3, #0]
  36034. 800faf2: 69db ldr r3, [r3, #28]
  36035. 800faf4: f8c7 30ac str.w r3, [r7, #172] @ 0xac
  36036. uint32_t cr1its = READ_REG(huart->Instance->CR1);
  36037. 800faf8: 687b ldr r3, [r7, #4]
  36038. 800fafa: 681b ldr r3, [r3, #0]
  36039. 800fafc: 681b ldr r3, [r3, #0]
  36040. 800fafe: f8c7 30a4 str.w r3, [r7, #164] @ 0xa4
  36041. uint32_t cr3its = READ_REG(huart->Instance->CR3);
  36042. 800fb02: 687b ldr r3, [r7, #4]
  36043. 800fb04: 681b ldr r3, [r3, #0]
  36044. 800fb06: 689b ldr r3, [r3, #8]
  36045. 800fb08: f8c7 30a0 str.w r3, [r7, #160] @ 0xa0
  36046. /* Check that a Rx process is ongoing */
  36047. if (huart->RxState == HAL_UART_STATE_BUSY_RX)
  36048. 800fb0c: 687b ldr r3, [r7, #4]
  36049. 800fb0e: f8d3 308c ldr.w r3, [r3, #140] @ 0x8c
  36050. 800fb12: 2b22 cmp r3, #34 @ 0x22
  36051. 800fb14: f040 8180 bne.w 800fe18 <UART_RxISR_8BIT_FIFOEN+0x33c>
  36052. {
  36053. nb_rx_data = huart->NbRxDataToProcess;
  36054. 800fb18: 687b ldr r3, [r7, #4]
  36055. 800fb1a: f8b3 3068 ldrh.w r3, [r3, #104] @ 0x68
  36056. 800fb1e: f8a7 309e strh.w r3, [r7, #158] @ 0x9e
  36057. while ((nb_rx_data > 0U) && ((isrflags & USART_ISR_RXNE_RXFNE) != 0U))
  36058. 800fb22: e123 b.n 800fd6c <UART_RxISR_8BIT_FIFOEN+0x290>
  36059. {
  36060. uhdata = (uint16_t) READ_REG(huart->Instance->RDR);
  36061. 800fb24: 687b ldr r3, [r7, #4]
  36062. 800fb26: 681b ldr r3, [r3, #0]
  36063. 800fb28: 6a5b ldr r3, [r3, #36] @ 0x24
  36064. 800fb2a: f8a7 309c strh.w r3, [r7, #156] @ 0x9c
  36065. *huart->pRxBuffPtr = (uint8_t)(uhdata & (uint8_t)uhMask);
  36066. 800fb2e: f8b7 309c ldrh.w r3, [r7, #156] @ 0x9c
  36067. 800fb32: b2d9 uxtb r1, r3
  36068. 800fb34: f8b7 30aa ldrh.w r3, [r7, #170] @ 0xaa
  36069. 800fb38: b2da uxtb r2, r3
  36070. 800fb3a: 687b ldr r3, [r7, #4]
  36071. 800fb3c: 6d9b ldr r3, [r3, #88] @ 0x58
  36072. 800fb3e: 400a ands r2, r1
  36073. 800fb40: b2d2 uxtb r2, r2
  36074. 800fb42: 701a strb r2, [r3, #0]
  36075. huart->pRxBuffPtr++;
  36076. 800fb44: 687b ldr r3, [r7, #4]
  36077. 800fb46: 6d9b ldr r3, [r3, #88] @ 0x58
  36078. 800fb48: 1c5a adds r2, r3, #1
  36079. 800fb4a: 687b ldr r3, [r7, #4]
  36080. 800fb4c: 659a str r2, [r3, #88] @ 0x58
  36081. huart->RxXferCount--;
  36082. 800fb4e: 687b ldr r3, [r7, #4]
  36083. 800fb50: f8b3 305e ldrh.w r3, [r3, #94] @ 0x5e
  36084. 800fb54: b29b uxth r3, r3
  36085. 800fb56: 3b01 subs r3, #1
  36086. 800fb58: b29a uxth r2, r3
  36087. 800fb5a: 687b ldr r3, [r7, #4]
  36088. 800fb5c: f8a3 205e strh.w r2, [r3, #94] @ 0x5e
  36089. isrflags = READ_REG(huart->Instance->ISR);
  36090. 800fb60: 687b ldr r3, [r7, #4]
  36091. 800fb62: 681b ldr r3, [r3, #0]
  36092. 800fb64: 69db ldr r3, [r3, #28]
  36093. 800fb66: f8c7 30ac str.w r3, [r7, #172] @ 0xac
  36094. /* If some non blocking errors occurred */
  36095. if ((isrflags & (USART_ISR_PE | USART_ISR_FE | USART_ISR_NE)) != 0U)
  36096. 800fb6a: f8d7 30ac ldr.w r3, [r7, #172] @ 0xac
  36097. 800fb6e: f003 0307 and.w r3, r3, #7
  36098. 800fb72: 2b00 cmp r3, #0
  36099. 800fb74: d053 beq.n 800fc1e <UART_RxISR_8BIT_FIFOEN+0x142>
  36100. {
  36101. /* UART parity error interrupt occurred -------------------------------------*/
  36102. if (((isrflags & USART_ISR_PE) != 0U) && ((cr1its & USART_CR1_PEIE) != 0U))
  36103. 800fb76: f8d7 30ac ldr.w r3, [r7, #172] @ 0xac
  36104. 800fb7a: f003 0301 and.w r3, r3, #1
  36105. 800fb7e: 2b00 cmp r3, #0
  36106. 800fb80: d011 beq.n 800fba6 <UART_RxISR_8BIT_FIFOEN+0xca>
  36107. 800fb82: f8d7 30a4 ldr.w r3, [r7, #164] @ 0xa4
  36108. 800fb86: f403 7380 and.w r3, r3, #256 @ 0x100
  36109. 800fb8a: 2b00 cmp r3, #0
  36110. 800fb8c: d00b beq.n 800fba6 <UART_RxISR_8BIT_FIFOEN+0xca>
  36111. {
  36112. __HAL_UART_CLEAR_FLAG(huart, UART_CLEAR_PEF);
  36113. 800fb8e: 687b ldr r3, [r7, #4]
  36114. 800fb90: 681b ldr r3, [r3, #0]
  36115. 800fb92: 2201 movs r2, #1
  36116. 800fb94: 621a str r2, [r3, #32]
  36117. huart->ErrorCode |= HAL_UART_ERROR_PE;
  36118. 800fb96: 687b ldr r3, [r7, #4]
  36119. 800fb98: f8d3 3090 ldr.w r3, [r3, #144] @ 0x90
  36120. 800fb9c: f043 0201 orr.w r2, r3, #1
  36121. 800fba0: 687b ldr r3, [r7, #4]
  36122. 800fba2: f8c3 2090 str.w r2, [r3, #144] @ 0x90
  36123. }
  36124. /* UART frame error interrupt occurred --------------------------------------*/
  36125. if (((isrflags & USART_ISR_FE) != 0U) && ((cr3its & USART_CR3_EIE) != 0U))
  36126. 800fba6: f8d7 30ac ldr.w r3, [r7, #172] @ 0xac
  36127. 800fbaa: f003 0302 and.w r3, r3, #2
  36128. 800fbae: 2b00 cmp r3, #0
  36129. 800fbb0: d011 beq.n 800fbd6 <UART_RxISR_8BIT_FIFOEN+0xfa>
  36130. 800fbb2: f8d7 30a0 ldr.w r3, [r7, #160] @ 0xa0
  36131. 800fbb6: f003 0301 and.w r3, r3, #1
  36132. 800fbba: 2b00 cmp r3, #0
  36133. 800fbbc: d00b beq.n 800fbd6 <UART_RxISR_8BIT_FIFOEN+0xfa>
  36134. {
  36135. __HAL_UART_CLEAR_FLAG(huart, UART_CLEAR_FEF);
  36136. 800fbbe: 687b ldr r3, [r7, #4]
  36137. 800fbc0: 681b ldr r3, [r3, #0]
  36138. 800fbc2: 2202 movs r2, #2
  36139. 800fbc4: 621a str r2, [r3, #32]
  36140. huart->ErrorCode |= HAL_UART_ERROR_FE;
  36141. 800fbc6: 687b ldr r3, [r7, #4]
  36142. 800fbc8: f8d3 3090 ldr.w r3, [r3, #144] @ 0x90
  36143. 800fbcc: f043 0204 orr.w r2, r3, #4
  36144. 800fbd0: 687b ldr r3, [r7, #4]
  36145. 800fbd2: f8c3 2090 str.w r2, [r3, #144] @ 0x90
  36146. }
  36147. /* UART noise error interrupt occurred --------------------------------------*/
  36148. if (((isrflags & USART_ISR_NE) != 0U) && ((cr3its & USART_CR3_EIE) != 0U))
  36149. 800fbd6: f8d7 30ac ldr.w r3, [r7, #172] @ 0xac
  36150. 800fbda: f003 0304 and.w r3, r3, #4
  36151. 800fbde: 2b00 cmp r3, #0
  36152. 800fbe0: d011 beq.n 800fc06 <UART_RxISR_8BIT_FIFOEN+0x12a>
  36153. 800fbe2: f8d7 30a0 ldr.w r3, [r7, #160] @ 0xa0
  36154. 800fbe6: f003 0301 and.w r3, r3, #1
  36155. 800fbea: 2b00 cmp r3, #0
  36156. 800fbec: d00b beq.n 800fc06 <UART_RxISR_8BIT_FIFOEN+0x12a>
  36157. {
  36158. __HAL_UART_CLEAR_FLAG(huart, UART_CLEAR_NEF);
  36159. 800fbee: 687b ldr r3, [r7, #4]
  36160. 800fbf0: 681b ldr r3, [r3, #0]
  36161. 800fbf2: 2204 movs r2, #4
  36162. 800fbf4: 621a str r2, [r3, #32]
  36163. huart->ErrorCode |= HAL_UART_ERROR_NE;
  36164. 800fbf6: 687b ldr r3, [r7, #4]
  36165. 800fbf8: f8d3 3090 ldr.w r3, [r3, #144] @ 0x90
  36166. 800fbfc: f043 0202 orr.w r2, r3, #2
  36167. 800fc00: 687b ldr r3, [r7, #4]
  36168. 800fc02: f8c3 2090 str.w r2, [r3, #144] @ 0x90
  36169. }
  36170. /* Call UART Error Call back function if need be ----------------------------*/
  36171. if (huart->ErrorCode != HAL_UART_ERROR_NONE)
  36172. 800fc06: 687b ldr r3, [r7, #4]
  36173. 800fc08: f8d3 3090 ldr.w r3, [r3, #144] @ 0x90
  36174. 800fc0c: 2b00 cmp r3, #0
  36175. 800fc0e: d006 beq.n 800fc1e <UART_RxISR_8BIT_FIFOEN+0x142>
  36176. #if (USE_HAL_UART_REGISTER_CALLBACKS == 1)
  36177. /*Call registered error callback*/
  36178. huart->ErrorCallback(huart);
  36179. #else
  36180. /*Call legacy weak error callback*/
  36181. HAL_UART_ErrorCallback(huart);
  36182. 800fc10: 6878 ldr r0, [r7, #4]
  36183. 800fc12: f7fe fb13 bl 800e23c <HAL_UART_ErrorCallback>
  36184. #endif /* USE_HAL_UART_REGISTER_CALLBACKS */
  36185. huart->ErrorCode = HAL_UART_ERROR_NONE;
  36186. 800fc16: 687b ldr r3, [r7, #4]
  36187. 800fc18: 2200 movs r2, #0
  36188. 800fc1a: f8c3 2090 str.w r2, [r3, #144] @ 0x90
  36189. }
  36190. }
  36191. if (huart->RxXferCount == 0U)
  36192. 800fc1e: 687b ldr r3, [r7, #4]
  36193. 800fc20: f8b3 305e ldrh.w r3, [r3, #94] @ 0x5e
  36194. 800fc24: b29b uxth r3, r3
  36195. 800fc26: 2b00 cmp r3, #0
  36196. 800fc28: f040 80a0 bne.w 800fd6c <UART_RxISR_8BIT_FIFOEN+0x290>
  36197. {
  36198. /* Disable the UART Parity Error Interrupt and RXFT interrupt*/
  36199. ATOMIC_CLEAR_BIT(huart->Instance->CR1, USART_CR1_PEIE);
  36200. 800fc2c: 687b ldr r3, [r7, #4]
  36201. 800fc2e: 681b ldr r3, [r3, #0]
  36202. 800fc30: 673b str r3, [r7, #112] @ 0x70
  36203. __ASM volatile ("ldrex %0, %1" : "=r" (result) : "Q" (*addr) );
  36204. 800fc32: 6f3b ldr r3, [r7, #112] @ 0x70
  36205. 800fc34: e853 3f00 ldrex r3, [r3]
  36206. 800fc38: 66fb str r3, [r7, #108] @ 0x6c
  36207. return(result);
  36208. 800fc3a: 6efb ldr r3, [r7, #108] @ 0x6c
  36209. 800fc3c: f423 7380 bic.w r3, r3, #256 @ 0x100
  36210. 800fc40: f8c7 3098 str.w r3, [r7, #152] @ 0x98
  36211. 800fc44: 687b ldr r3, [r7, #4]
  36212. 800fc46: 681b ldr r3, [r3, #0]
  36213. 800fc48: 461a mov r2, r3
  36214. 800fc4a: f8d7 3098 ldr.w r3, [r7, #152] @ 0x98
  36215. 800fc4e: 67fb str r3, [r7, #124] @ 0x7c
  36216. 800fc50: 67ba str r2, [r7, #120] @ 0x78
  36217. __ASM volatile ("strex %0, %2, %1" : "=&r" (result), "=Q" (*addr) : "r" (value) );
  36218. 800fc52: 6fb9 ldr r1, [r7, #120] @ 0x78
  36219. 800fc54: 6ffa ldr r2, [r7, #124] @ 0x7c
  36220. 800fc56: e841 2300 strex r3, r2, [r1]
  36221. 800fc5a: 677b str r3, [r7, #116] @ 0x74
  36222. return(result);
  36223. 800fc5c: 6f7b ldr r3, [r7, #116] @ 0x74
  36224. 800fc5e: 2b00 cmp r3, #0
  36225. 800fc60: d1e4 bne.n 800fc2c <UART_RxISR_8BIT_FIFOEN+0x150>
  36226. /* Disable the UART Error Interrupt: (Frame error, noise error, overrun error)
  36227. and RX FIFO Threshold interrupt */
  36228. ATOMIC_CLEAR_BIT(huart->Instance->CR3, (USART_CR3_EIE | USART_CR3_RXFTIE));
  36229. 800fc62: 687b ldr r3, [r7, #4]
  36230. 800fc64: 681b ldr r3, [r3, #0]
  36231. 800fc66: 3308 adds r3, #8
  36232. 800fc68: 65fb str r3, [r7, #92] @ 0x5c
  36233. __ASM volatile ("ldrex %0, %1" : "=r" (result) : "Q" (*addr) );
  36234. 800fc6a: 6dfb ldr r3, [r7, #92] @ 0x5c
  36235. 800fc6c: e853 3f00 ldrex r3, [r3]
  36236. 800fc70: 65bb str r3, [r7, #88] @ 0x58
  36237. return(result);
  36238. 800fc72: 6dba ldr r2, [r7, #88] @ 0x58
  36239. 800fc74: 4b6e ldr r3, [pc, #440] @ (800fe30 <UART_RxISR_8BIT_FIFOEN+0x354>)
  36240. 800fc76: 4013 ands r3, r2
  36241. 800fc78: f8c7 3094 str.w r3, [r7, #148] @ 0x94
  36242. 800fc7c: 687b ldr r3, [r7, #4]
  36243. 800fc7e: 681b ldr r3, [r3, #0]
  36244. 800fc80: 3308 adds r3, #8
  36245. 800fc82: f8d7 2094 ldr.w r2, [r7, #148] @ 0x94
  36246. 800fc86: 66ba str r2, [r7, #104] @ 0x68
  36247. 800fc88: 667b str r3, [r7, #100] @ 0x64
  36248. __ASM volatile ("strex %0, %2, %1" : "=&r" (result), "=Q" (*addr) : "r" (value) );
  36249. 800fc8a: 6e79 ldr r1, [r7, #100] @ 0x64
  36250. 800fc8c: 6eba ldr r2, [r7, #104] @ 0x68
  36251. 800fc8e: e841 2300 strex r3, r2, [r1]
  36252. 800fc92: 663b str r3, [r7, #96] @ 0x60
  36253. return(result);
  36254. 800fc94: 6e3b ldr r3, [r7, #96] @ 0x60
  36255. 800fc96: 2b00 cmp r3, #0
  36256. 800fc98: d1e3 bne.n 800fc62 <UART_RxISR_8BIT_FIFOEN+0x186>
  36257. /* Rx process is completed, restore huart->RxState to Ready */
  36258. huart->RxState = HAL_UART_STATE_READY;
  36259. 800fc9a: 687b ldr r3, [r7, #4]
  36260. 800fc9c: 2220 movs r2, #32
  36261. 800fc9e: f8c3 208c str.w r2, [r3, #140] @ 0x8c
  36262. /* Clear RxISR function pointer */
  36263. huart->RxISR = NULL;
  36264. 800fca2: 687b ldr r3, [r7, #4]
  36265. 800fca4: 2200 movs r2, #0
  36266. 800fca6: 675a str r2, [r3, #116] @ 0x74
  36267. /* Initialize type of RxEvent to Transfer Complete */
  36268. huart->RxEventType = HAL_UART_RXEVENT_TC;
  36269. 800fca8: 687b ldr r3, [r7, #4]
  36270. 800fcaa: 2200 movs r2, #0
  36271. 800fcac: 671a str r2, [r3, #112] @ 0x70
  36272. if (!(IS_LPUART_INSTANCE(huart->Instance)))
  36273. 800fcae: 687b ldr r3, [r7, #4]
  36274. 800fcb0: 681b ldr r3, [r3, #0]
  36275. 800fcb2: 4a60 ldr r2, [pc, #384] @ (800fe34 <UART_RxISR_8BIT_FIFOEN+0x358>)
  36276. 800fcb4: 4293 cmp r3, r2
  36277. 800fcb6: d021 beq.n 800fcfc <UART_RxISR_8BIT_FIFOEN+0x220>
  36278. {
  36279. /* Check that USART RTOEN bit is set */
  36280. if (READ_BIT(huart->Instance->CR2, USART_CR2_RTOEN) != 0U)
  36281. 800fcb8: 687b ldr r3, [r7, #4]
  36282. 800fcba: 681b ldr r3, [r3, #0]
  36283. 800fcbc: 685b ldr r3, [r3, #4]
  36284. 800fcbe: f403 0300 and.w r3, r3, #8388608 @ 0x800000
  36285. 800fcc2: 2b00 cmp r3, #0
  36286. 800fcc4: d01a beq.n 800fcfc <UART_RxISR_8BIT_FIFOEN+0x220>
  36287. {
  36288. /* Enable the UART Receiver Timeout Interrupt */
  36289. ATOMIC_CLEAR_BIT(huart->Instance->CR1, USART_CR1_RTOIE);
  36290. 800fcc6: 687b ldr r3, [r7, #4]
  36291. 800fcc8: 681b ldr r3, [r3, #0]
  36292. 800fcca: 64bb str r3, [r7, #72] @ 0x48
  36293. __ASM volatile ("ldrex %0, %1" : "=r" (result) : "Q" (*addr) );
  36294. 800fccc: 6cbb ldr r3, [r7, #72] @ 0x48
  36295. 800fcce: e853 3f00 ldrex r3, [r3]
  36296. 800fcd2: 647b str r3, [r7, #68] @ 0x44
  36297. return(result);
  36298. 800fcd4: 6c7b ldr r3, [r7, #68] @ 0x44
  36299. 800fcd6: f023 6380 bic.w r3, r3, #67108864 @ 0x4000000
  36300. 800fcda: f8c7 3090 str.w r3, [r7, #144] @ 0x90
  36301. 800fcde: 687b ldr r3, [r7, #4]
  36302. 800fce0: 681b ldr r3, [r3, #0]
  36303. 800fce2: 461a mov r2, r3
  36304. 800fce4: f8d7 3090 ldr.w r3, [r7, #144] @ 0x90
  36305. 800fce8: 657b str r3, [r7, #84] @ 0x54
  36306. 800fcea: 653a str r2, [r7, #80] @ 0x50
  36307. __ASM volatile ("strex %0, %2, %1" : "=&r" (result), "=Q" (*addr) : "r" (value) );
  36308. 800fcec: 6d39 ldr r1, [r7, #80] @ 0x50
  36309. 800fcee: 6d7a ldr r2, [r7, #84] @ 0x54
  36310. 800fcf0: e841 2300 strex r3, r2, [r1]
  36311. 800fcf4: 64fb str r3, [r7, #76] @ 0x4c
  36312. return(result);
  36313. 800fcf6: 6cfb ldr r3, [r7, #76] @ 0x4c
  36314. 800fcf8: 2b00 cmp r3, #0
  36315. 800fcfa: d1e4 bne.n 800fcc6 <UART_RxISR_8BIT_FIFOEN+0x1ea>
  36316. }
  36317. }
  36318. /* Check current reception Mode :
  36319. If Reception till IDLE event has been selected : */
  36320. if (huart->ReceptionType == HAL_UART_RECEPTION_TOIDLE)
  36321. 800fcfc: 687b ldr r3, [r7, #4]
  36322. 800fcfe: 6edb ldr r3, [r3, #108] @ 0x6c
  36323. 800fd00: 2b01 cmp r3, #1
  36324. 800fd02: d130 bne.n 800fd66 <UART_RxISR_8BIT_FIFOEN+0x28a>
  36325. {
  36326. /* Set reception type to Standard */
  36327. huart->ReceptionType = HAL_UART_RECEPTION_STANDARD;
  36328. 800fd04: 687b ldr r3, [r7, #4]
  36329. 800fd06: 2200 movs r2, #0
  36330. 800fd08: 66da str r2, [r3, #108] @ 0x6c
  36331. /* Disable IDLE interrupt */
  36332. ATOMIC_CLEAR_BIT(huart->Instance->CR1, USART_CR1_IDLEIE);
  36333. 800fd0a: 687b ldr r3, [r7, #4]
  36334. 800fd0c: 681b ldr r3, [r3, #0]
  36335. 800fd0e: 637b str r3, [r7, #52] @ 0x34
  36336. __ASM volatile ("ldrex %0, %1" : "=r" (result) : "Q" (*addr) );
  36337. 800fd10: 6b7b ldr r3, [r7, #52] @ 0x34
  36338. 800fd12: e853 3f00 ldrex r3, [r3]
  36339. 800fd16: 633b str r3, [r7, #48] @ 0x30
  36340. return(result);
  36341. 800fd18: 6b3b ldr r3, [r7, #48] @ 0x30
  36342. 800fd1a: f023 0310 bic.w r3, r3, #16
  36343. 800fd1e: f8c7 308c str.w r3, [r7, #140] @ 0x8c
  36344. 800fd22: 687b ldr r3, [r7, #4]
  36345. 800fd24: 681b ldr r3, [r3, #0]
  36346. 800fd26: 461a mov r2, r3
  36347. 800fd28: f8d7 308c ldr.w r3, [r7, #140] @ 0x8c
  36348. 800fd2c: 643b str r3, [r7, #64] @ 0x40
  36349. 800fd2e: 63fa str r2, [r7, #60] @ 0x3c
  36350. __ASM volatile ("strex %0, %2, %1" : "=&r" (result), "=Q" (*addr) : "r" (value) );
  36351. 800fd30: 6bf9 ldr r1, [r7, #60] @ 0x3c
  36352. 800fd32: 6c3a ldr r2, [r7, #64] @ 0x40
  36353. 800fd34: e841 2300 strex r3, r2, [r1]
  36354. 800fd38: 63bb str r3, [r7, #56] @ 0x38
  36355. return(result);
  36356. 800fd3a: 6bbb ldr r3, [r7, #56] @ 0x38
  36357. 800fd3c: 2b00 cmp r3, #0
  36358. 800fd3e: d1e4 bne.n 800fd0a <UART_RxISR_8BIT_FIFOEN+0x22e>
  36359. if (__HAL_UART_GET_FLAG(huart, UART_FLAG_IDLE) == SET)
  36360. 800fd40: 687b ldr r3, [r7, #4]
  36361. 800fd42: 681b ldr r3, [r3, #0]
  36362. 800fd44: 69db ldr r3, [r3, #28]
  36363. 800fd46: f003 0310 and.w r3, r3, #16
  36364. 800fd4a: 2b10 cmp r3, #16
  36365. 800fd4c: d103 bne.n 800fd56 <UART_RxISR_8BIT_FIFOEN+0x27a>
  36366. {
  36367. /* Clear IDLE Flag */
  36368. __HAL_UART_CLEAR_FLAG(huart, UART_CLEAR_IDLEF);
  36369. 800fd4e: 687b ldr r3, [r7, #4]
  36370. 800fd50: 681b ldr r3, [r3, #0]
  36371. 800fd52: 2210 movs r2, #16
  36372. 800fd54: 621a str r2, [r3, #32]
  36373. #if (USE_HAL_UART_REGISTER_CALLBACKS == 1)
  36374. /*Call registered Rx Event callback*/
  36375. huart->RxEventCallback(huart, huart->RxXferSize);
  36376. #else
  36377. /*Call legacy weak Rx Event callback*/
  36378. HAL_UARTEx_RxEventCallback(huart, huart->RxXferSize);
  36379. 800fd56: 687b ldr r3, [r7, #4]
  36380. 800fd58: f8b3 305c ldrh.w r3, [r3, #92] @ 0x5c
  36381. 800fd5c: 4619 mov r1, r3
  36382. 800fd5e: 6878 ldr r0, [r7, #4]
  36383. 800fd60: f7f4 fc9a bl 8004698 <HAL_UARTEx_RxEventCallback>
  36384. 800fd64: e002 b.n 800fd6c <UART_RxISR_8BIT_FIFOEN+0x290>
  36385. #if (USE_HAL_UART_REGISTER_CALLBACKS == 1)
  36386. /*Call registered Rx complete callback*/
  36387. huart->RxCpltCallback(huart);
  36388. #else
  36389. /*Call legacy weak Rx complete callback*/
  36390. HAL_UART_RxCpltCallback(huart);
  36391. 800fd66: 6878 ldr r0, [r7, #4]
  36392. 800fd68: f7f4 fc8c bl 8004684 <HAL_UART_RxCpltCallback>
  36393. while ((nb_rx_data > 0U) && ((isrflags & USART_ISR_RXNE_RXFNE) != 0U))
  36394. 800fd6c: f8b7 309e ldrh.w r3, [r7, #158] @ 0x9e
  36395. 800fd70: 2b00 cmp r3, #0
  36396. 800fd72: d006 beq.n 800fd82 <UART_RxISR_8BIT_FIFOEN+0x2a6>
  36397. 800fd74: f8d7 30ac ldr.w r3, [r7, #172] @ 0xac
  36398. 800fd78: f003 0320 and.w r3, r3, #32
  36399. 800fd7c: 2b00 cmp r3, #0
  36400. 800fd7e: f47f aed1 bne.w 800fb24 <UART_RxISR_8BIT_FIFOEN+0x48>
  36401. /* When remaining number of bytes to receive is less than the RX FIFO
  36402. threshold, next incoming frames are processed as if FIFO mode was
  36403. disabled (i.e. one interrupt per received frame).
  36404. */
  36405. rxdatacount = huart->RxXferCount;
  36406. 800fd82: 687b ldr r3, [r7, #4]
  36407. 800fd84: f8b3 305e ldrh.w r3, [r3, #94] @ 0x5e
  36408. 800fd88: f8a7 308a strh.w r3, [r7, #138] @ 0x8a
  36409. if ((rxdatacount != 0U) && (rxdatacount < huart->NbRxDataToProcess))
  36410. 800fd8c: f8b7 308a ldrh.w r3, [r7, #138] @ 0x8a
  36411. 800fd90: 2b00 cmp r3, #0
  36412. 800fd92: d049 beq.n 800fe28 <UART_RxISR_8BIT_FIFOEN+0x34c>
  36413. 800fd94: 687b ldr r3, [r7, #4]
  36414. 800fd96: f8b3 3068 ldrh.w r3, [r3, #104] @ 0x68
  36415. 800fd9a: f8b7 208a ldrh.w r2, [r7, #138] @ 0x8a
  36416. 800fd9e: 429a cmp r2, r3
  36417. 800fda0: d242 bcs.n 800fe28 <UART_RxISR_8BIT_FIFOEN+0x34c>
  36418. {
  36419. /* Disable the UART RXFT interrupt*/
  36420. ATOMIC_CLEAR_BIT(huart->Instance->CR3, USART_CR3_RXFTIE);
  36421. 800fda2: 687b ldr r3, [r7, #4]
  36422. 800fda4: 681b ldr r3, [r3, #0]
  36423. 800fda6: 3308 adds r3, #8
  36424. 800fda8: 623b str r3, [r7, #32]
  36425. __ASM volatile ("ldrex %0, %1" : "=r" (result) : "Q" (*addr) );
  36426. 800fdaa: 6a3b ldr r3, [r7, #32]
  36427. 800fdac: e853 3f00 ldrex r3, [r3]
  36428. 800fdb0: 61fb str r3, [r7, #28]
  36429. return(result);
  36430. 800fdb2: 69fb ldr r3, [r7, #28]
  36431. 800fdb4: f023 5380 bic.w r3, r3, #268435456 @ 0x10000000
  36432. 800fdb8: f8c7 3084 str.w r3, [r7, #132] @ 0x84
  36433. 800fdbc: 687b ldr r3, [r7, #4]
  36434. 800fdbe: 681b ldr r3, [r3, #0]
  36435. 800fdc0: 3308 adds r3, #8
  36436. 800fdc2: f8d7 2084 ldr.w r2, [r7, #132] @ 0x84
  36437. 800fdc6: 62fa str r2, [r7, #44] @ 0x2c
  36438. 800fdc8: 62bb str r3, [r7, #40] @ 0x28
  36439. __ASM volatile ("strex %0, %2, %1" : "=&r" (result), "=Q" (*addr) : "r" (value) );
  36440. 800fdca: 6ab9 ldr r1, [r7, #40] @ 0x28
  36441. 800fdcc: 6afa ldr r2, [r7, #44] @ 0x2c
  36442. 800fdce: e841 2300 strex r3, r2, [r1]
  36443. 800fdd2: 627b str r3, [r7, #36] @ 0x24
  36444. return(result);
  36445. 800fdd4: 6a7b ldr r3, [r7, #36] @ 0x24
  36446. 800fdd6: 2b00 cmp r3, #0
  36447. 800fdd8: d1e3 bne.n 800fda2 <UART_RxISR_8BIT_FIFOEN+0x2c6>
  36448. /* Update the RxISR function pointer */
  36449. huart->RxISR = UART_RxISR_8BIT;
  36450. 800fdda: 687b ldr r3, [r7, #4]
  36451. 800fddc: 4a16 ldr r2, [pc, #88] @ (800fe38 <UART_RxISR_8BIT_FIFOEN+0x35c>)
  36452. 800fdde: 675a str r2, [r3, #116] @ 0x74
  36453. /* Enable the UART Data Register Not Empty interrupt */
  36454. ATOMIC_SET_BIT(huart->Instance->CR1, USART_CR1_RXNEIE_RXFNEIE);
  36455. 800fde0: 687b ldr r3, [r7, #4]
  36456. 800fde2: 681b ldr r3, [r3, #0]
  36457. 800fde4: 60fb str r3, [r7, #12]
  36458. __ASM volatile ("ldrex %0, %1" : "=r" (result) : "Q" (*addr) );
  36459. 800fde6: 68fb ldr r3, [r7, #12]
  36460. 800fde8: e853 3f00 ldrex r3, [r3]
  36461. 800fdec: 60bb str r3, [r7, #8]
  36462. return(result);
  36463. 800fdee: 68bb ldr r3, [r7, #8]
  36464. 800fdf0: f043 0320 orr.w r3, r3, #32
  36465. 800fdf4: f8c7 3080 str.w r3, [r7, #128] @ 0x80
  36466. 800fdf8: 687b ldr r3, [r7, #4]
  36467. 800fdfa: 681b ldr r3, [r3, #0]
  36468. 800fdfc: 461a mov r2, r3
  36469. 800fdfe: f8d7 3080 ldr.w r3, [r7, #128] @ 0x80
  36470. 800fe02: 61bb str r3, [r7, #24]
  36471. 800fe04: 617a str r2, [r7, #20]
  36472. __ASM volatile ("strex %0, %2, %1" : "=&r" (result), "=Q" (*addr) : "r" (value) );
  36473. 800fe06: 6979 ldr r1, [r7, #20]
  36474. 800fe08: 69ba ldr r2, [r7, #24]
  36475. 800fe0a: e841 2300 strex r3, r2, [r1]
  36476. 800fe0e: 613b str r3, [r7, #16]
  36477. return(result);
  36478. 800fe10: 693b ldr r3, [r7, #16]
  36479. 800fe12: 2b00 cmp r3, #0
  36480. 800fe14: d1e4 bne.n 800fde0 <UART_RxISR_8BIT_FIFOEN+0x304>
  36481. else
  36482. {
  36483. /* Clear RXNE interrupt flag */
  36484. __HAL_UART_SEND_REQ(huart, UART_RXDATA_FLUSH_REQUEST);
  36485. }
  36486. }
  36487. 800fe16: e007 b.n 800fe28 <UART_RxISR_8BIT_FIFOEN+0x34c>
  36488. __HAL_UART_SEND_REQ(huart, UART_RXDATA_FLUSH_REQUEST);
  36489. 800fe18: 687b ldr r3, [r7, #4]
  36490. 800fe1a: 681b ldr r3, [r3, #0]
  36491. 800fe1c: 699a ldr r2, [r3, #24]
  36492. 800fe1e: 687b ldr r3, [r7, #4]
  36493. 800fe20: 681b ldr r3, [r3, #0]
  36494. 800fe22: f042 0208 orr.w r2, r2, #8
  36495. 800fe26: 619a str r2, [r3, #24]
  36496. }
  36497. 800fe28: bf00 nop
  36498. 800fe2a: 37b0 adds r7, #176 @ 0xb0
  36499. 800fe2c: 46bd mov sp, r7
  36500. 800fe2e: bd80 pop {r7, pc}
  36501. 800fe30: effffffe .word 0xeffffffe
  36502. 800fe34: 58000c00 .word 0x58000c00
  36503. 800fe38: 0800f76d .word 0x0800f76d
  36504. 0800fe3c <UART_RxISR_16BIT_FIFOEN>:
  36505. * interruptions have been enabled by HAL_UART_Receive_IT()
  36506. * @param huart UART handle.
  36507. * @retval None
  36508. */
  36509. static void UART_RxISR_16BIT_FIFOEN(UART_HandleTypeDef *huart)
  36510. {
  36511. 800fe3c: b580 push {r7, lr}
  36512. 800fe3e: b0ae sub sp, #184 @ 0xb8
  36513. 800fe40: af00 add r7, sp, #0
  36514. 800fe42: 6078 str r0, [r7, #4]
  36515. uint16_t *tmp;
  36516. uint16_t uhMask = huart->Mask;
  36517. 800fe44: 687b ldr r3, [r7, #4]
  36518. 800fe46: f8b3 3060 ldrh.w r3, [r3, #96] @ 0x60
  36519. 800fe4a: f8a7 30b2 strh.w r3, [r7, #178] @ 0xb2
  36520. uint16_t uhdata;
  36521. uint16_t nb_rx_data;
  36522. uint16_t rxdatacount;
  36523. uint32_t isrflags = READ_REG(huart->Instance->ISR);
  36524. 800fe4e: 687b ldr r3, [r7, #4]
  36525. 800fe50: 681b ldr r3, [r3, #0]
  36526. 800fe52: 69db ldr r3, [r3, #28]
  36527. 800fe54: f8c7 30b4 str.w r3, [r7, #180] @ 0xb4
  36528. uint32_t cr1its = READ_REG(huart->Instance->CR1);
  36529. 800fe58: 687b ldr r3, [r7, #4]
  36530. 800fe5a: 681b ldr r3, [r3, #0]
  36531. 800fe5c: 681b ldr r3, [r3, #0]
  36532. 800fe5e: f8c7 30ac str.w r3, [r7, #172] @ 0xac
  36533. uint32_t cr3its = READ_REG(huart->Instance->CR3);
  36534. 800fe62: 687b ldr r3, [r7, #4]
  36535. 800fe64: 681b ldr r3, [r3, #0]
  36536. 800fe66: 689b ldr r3, [r3, #8]
  36537. 800fe68: f8c7 30a8 str.w r3, [r7, #168] @ 0xa8
  36538. /* Check that a Rx process is ongoing */
  36539. if (huart->RxState == HAL_UART_STATE_BUSY_RX)
  36540. 800fe6c: 687b ldr r3, [r7, #4]
  36541. 800fe6e: f8d3 308c ldr.w r3, [r3, #140] @ 0x8c
  36542. 800fe72: 2b22 cmp r3, #34 @ 0x22
  36543. 800fe74: f040 8184 bne.w 8010180 <UART_RxISR_16BIT_FIFOEN+0x344>
  36544. {
  36545. nb_rx_data = huart->NbRxDataToProcess;
  36546. 800fe78: 687b ldr r3, [r7, #4]
  36547. 800fe7a: f8b3 3068 ldrh.w r3, [r3, #104] @ 0x68
  36548. 800fe7e: f8a7 30a6 strh.w r3, [r7, #166] @ 0xa6
  36549. while ((nb_rx_data > 0U) && ((isrflags & USART_ISR_RXNE_RXFNE) != 0U))
  36550. 800fe82: e127 b.n 80100d4 <UART_RxISR_16BIT_FIFOEN+0x298>
  36551. {
  36552. uhdata = (uint16_t) READ_REG(huart->Instance->RDR);
  36553. 800fe84: 687b ldr r3, [r7, #4]
  36554. 800fe86: 681b ldr r3, [r3, #0]
  36555. 800fe88: 6a5b ldr r3, [r3, #36] @ 0x24
  36556. 800fe8a: f8a7 30a4 strh.w r3, [r7, #164] @ 0xa4
  36557. tmp = (uint16_t *) huart->pRxBuffPtr ;
  36558. 800fe8e: 687b ldr r3, [r7, #4]
  36559. 800fe90: 6d9b ldr r3, [r3, #88] @ 0x58
  36560. 800fe92: f8c7 30a0 str.w r3, [r7, #160] @ 0xa0
  36561. *tmp = (uint16_t)(uhdata & uhMask);
  36562. 800fe96: f8b7 20a4 ldrh.w r2, [r7, #164] @ 0xa4
  36563. 800fe9a: f8b7 30b2 ldrh.w r3, [r7, #178] @ 0xb2
  36564. 800fe9e: 4013 ands r3, r2
  36565. 800fea0: b29a uxth r2, r3
  36566. 800fea2: f8d7 30a0 ldr.w r3, [r7, #160] @ 0xa0
  36567. 800fea6: 801a strh r2, [r3, #0]
  36568. huart->pRxBuffPtr += 2U;
  36569. 800fea8: 687b ldr r3, [r7, #4]
  36570. 800feaa: 6d9b ldr r3, [r3, #88] @ 0x58
  36571. 800feac: 1c9a adds r2, r3, #2
  36572. 800feae: 687b ldr r3, [r7, #4]
  36573. 800feb0: 659a str r2, [r3, #88] @ 0x58
  36574. huart->RxXferCount--;
  36575. 800feb2: 687b ldr r3, [r7, #4]
  36576. 800feb4: f8b3 305e ldrh.w r3, [r3, #94] @ 0x5e
  36577. 800feb8: b29b uxth r3, r3
  36578. 800feba: 3b01 subs r3, #1
  36579. 800febc: b29a uxth r2, r3
  36580. 800febe: 687b ldr r3, [r7, #4]
  36581. 800fec0: f8a3 205e strh.w r2, [r3, #94] @ 0x5e
  36582. isrflags = READ_REG(huart->Instance->ISR);
  36583. 800fec4: 687b ldr r3, [r7, #4]
  36584. 800fec6: 681b ldr r3, [r3, #0]
  36585. 800fec8: 69db ldr r3, [r3, #28]
  36586. 800feca: f8c7 30b4 str.w r3, [r7, #180] @ 0xb4
  36587. /* If some non blocking errors occurred */
  36588. if ((isrflags & (USART_ISR_PE | USART_ISR_FE | USART_ISR_NE)) != 0U)
  36589. 800fece: f8d7 30b4 ldr.w r3, [r7, #180] @ 0xb4
  36590. 800fed2: f003 0307 and.w r3, r3, #7
  36591. 800fed6: 2b00 cmp r3, #0
  36592. 800fed8: d053 beq.n 800ff82 <UART_RxISR_16BIT_FIFOEN+0x146>
  36593. {
  36594. /* UART parity error interrupt occurred -------------------------------------*/
  36595. if (((isrflags & USART_ISR_PE) != 0U) && ((cr1its & USART_CR1_PEIE) != 0U))
  36596. 800feda: f8d7 30b4 ldr.w r3, [r7, #180] @ 0xb4
  36597. 800fede: f003 0301 and.w r3, r3, #1
  36598. 800fee2: 2b00 cmp r3, #0
  36599. 800fee4: d011 beq.n 800ff0a <UART_RxISR_16BIT_FIFOEN+0xce>
  36600. 800fee6: f8d7 30ac ldr.w r3, [r7, #172] @ 0xac
  36601. 800feea: f403 7380 and.w r3, r3, #256 @ 0x100
  36602. 800feee: 2b00 cmp r3, #0
  36603. 800fef0: d00b beq.n 800ff0a <UART_RxISR_16BIT_FIFOEN+0xce>
  36604. {
  36605. __HAL_UART_CLEAR_FLAG(huart, UART_CLEAR_PEF);
  36606. 800fef2: 687b ldr r3, [r7, #4]
  36607. 800fef4: 681b ldr r3, [r3, #0]
  36608. 800fef6: 2201 movs r2, #1
  36609. 800fef8: 621a str r2, [r3, #32]
  36610. huart->ErrorCode |= HAL_UART_ERROR_PE;
  36611. 800fefa: 687b ldr r3, [r7, #4]
  36612. 800fefc: f8d3 3090 ldr.w r3, [r3, #144] @ 0x90
  36613. 800ff00: f043 0201 orr.w r2, r3, #1
  36614. 800ff04: 687b ldr r3, [r7, #4]
  36615. 800ff06: f8c3 2090 str.w r2, [r3, #144] @ 0x90
  36616. }
  36617. /* UART frame error interrupt occurred --------------------------------------*/
  36618. if (((isrflags & USART_ISR_FE) != 0U) && ((cr3its & USART_CR3_EIE) != 0U))
  36619. 800ff0a: f8d7 30b4 ldr.w r3, [r7, #180] @ 0xb4
  36620. 800ff0e: f003 0302 and.w r3, r3, #2
  36621. 800ff12: 2b00 cmp r3, #0
  36622. 800ff14: d011 beq.n 800ff3a <UART_RxISR_16BIT_FIFOEN+0xfe>
  36623. 800ff16: f8d7 30a8 ldr.w r3, [r7, #168] @ 0xa8
  36624. 800ff1a: f003 0301 and.w r3, r3, #1
  36625. 800ff1e: 2b00 cmp r3, #0
  36626. 800ff20: d00b beq.n 800ff3a <UART_RxISR_16BIT_FIFOEN+0xfe>
  36627. {
  36628. __HAL_UART_CLEAR_FLAG(huart, UART_CLEAR_FEF);
  36629. 800ff22: 687b ldr r3, [r7, #4]
  36630. 800ff24: 681b ldr r3, [r3, #0]
  36631. 800ff26: 2202 movs r2, #2
  36632. 800ff28: 621a str r2, [r3, #32]
  36633. huart->ErrorCode |= HAL_UART_ERROR_FE;
  36634. 800ff2a: 687b ldr r3, [r7, #4]
  36635. 800ff2c: f8d3 3090 ldr.w r3, [r3, #144] @ 0x90
  36636. 800ff30: f043 0204 orr.w r2, r3, #4
  36637. 800ff34: 687b ldr r3, [r7, #4]
  36638. 800ff36: f8c3 2090 str.w r2, [r3, #144] @ 0x90
  36639. }
  36640. /* UART noise error interrupt occurred --------------------------------------*/
  36641. if (((isrflags & USART_ISR_NE) != 0U) && ((cr3its & USART_CR3_EIE) != 0U))
  36642. 800ff3a: f8d7 30b4 ldr.w r3, [r7, #180] @ 0xb4
  36643. 800ff3e: f003 0304 and.w r3, r3, #4
  36644. 800ff42: 2b00 cmp r3, #0
  36645. 800ff44: d011 beq.n 800ff6a <UART_RxISR_16BIT_FIFOEN+0x12e>
  36646. 800ff46: f8d7 30a8 ldr.w r3, [r7, #168] @ 0xa8
  36647. 800ff4a: f003 0301 and.w r3, r3, #1
  36648. 800ff4e: 2b00 cmp r3, #0
  36649. 800ff50: d00b beq.n 800ff6a <UART_RxISR_16BIT_FIFOEN+0x12e>
  36650. {
  36651. __HAL_UART_CLEAR_FLAG(huart, UART_CLEAR_NEF);
  36652. 800ff52: 687b ldr r3, [r7, #4]
  36653. 800ff54: 681b ldr r3, [r3, #0]
  36654. 800ff56: 2204 movs r2, #4
  36655. 800ff58: 621a str r2, [r3, #32]
  36656. huart->ErrorCode |= HAL_UART_ERROR_NE;
  36657. 800ff5a: 687b ldr r3, [r7, #4]
  36658. 800ff5c: f8d3 3090 ldr.w r3, [r3, #144] @ 0x90
  36659. 800ff60: f043 0202 orr.w r2, r3, #2
  36660. 800ff64: 687b ldr r3, [r7, #4]
  36661. 800ff66: f8c3 2090 str.w r2, [r3, #144] @ 0x90
  36662. }
  36663. /* Call UART Error Call back function if need be ----------------------------*/
  36664. if (huart->ErrorCode != HAL_UART_ERROR_NONE)
  36665. 800ff6a: 687b ldr r3, [r7, #4]
  36666. 800ff6c: f8d3 3090 ldr.w r3, [r3, #144] @ 0x90
  36667. 800ff70: 2b00 cmp r3, #0
  36668. 800ff72: d006 beq.n 800ff82 <UART_RxISR_16BIT_FIFOEN+0x146>
  36669. #if (USE_HAL_UART_REGISTER_CALLBACKS == 1)
  36670. /*Call registered error callback*/
  36671. huart->ErrorCallback(huart);
  36672. #else
  36673. /*Call legacy weak error callback*/
  36674. HAL_UART_ErrorCallback(huart);
  36675. 800ff74: 6878 ldr r0, [r7, #4]
  36676. 800ff76: f7fe f961 bl 800e23c <HAL_UART_ErrorCallback>
  36677. #endif /* USE_HAL_UART_REGISTER_CALLBACKS */
  36678. huart->ErrorCode = HAL_UART_ERROR_NONE;
  36679. 800ff7a: 687b ldr r3, [r7, #4]
  36680. 800ff7c: 2200 movs r2, #0
  36681. 800ff7e: f8c3 2090 str.w r2, [r3, #144] @ 0x90
  36682. }
  36683. }
  36684. if (huart->RxXferCount == 0U)
  36685. 800ff82: 687b ldr r3, [r7, #4]
  36686. 800ff84: f8b3 305e ldrh.w r3, [r3, #94] @ 0x5e
  36687. 800ff88: b29b uxth r3, r3
  36688. 800ff8a: 2b00 cmp r3, #0
  36689. 800ff8c: f040 80a2 bne.w 80100d4 <UART_RxISR_16BIT_FIFOEN+0x298>
  36690. {
  36691. /* Disable the UART Parity Error Interrupt and RXFT interrupt*/
  36692. ATOMIC_CLEAR_BIT(huart->Instance->CR1, USART_CR1_PEIE);
  36693. 800ff90: 687b ldr r3, [r7, #4]
  36694. 800ff92: 681b ldr r3, [r3, #0]
  36695. 800ff94: 677b str r3, [r7, #116] @ 0x74
  36696. __ASM volatile ("ldrex %0, %1" : "=r" (result) : "Q" (*addr) );
  36697. 800ff96: 6f7b ldr r3, [r7, #116] @ 0x74
  36698. 800ff98: e853 3f00 ldrex r3, [r3]
  36699. 800ff9c: 673b str r3, [r7, #112] @ 0x70
  36700. return(result);
  36701. 800ff9e: 6f3b ldr r3, [r7, #112] @ 0x70
  36702. 800ffa0: f423 7380 bic.w r3, r3, #256 @ 0x100
  36703. 800ffa4: f8c7 309c str.w r3, [r7, #156] @ 0x9c
  36704. 800ffa8: 687b ldr r3, [r7, #4]
  36705. 800ffaa: 681b ldr r3, [r3, #0]
  36706. 800ffac: 461a mov r2, r3
  36707. 800ffae: f8d7 309c ldr.w r3, [r7, #156] @ 0x9c
  36708. 800ffb2: f8c7 3080 str.w r3, [r7, #128] @ 0x80
  36709. 800ffb6: 67fa str r2, [r7, #124] @ 0x7c
  36710. __ASM volatile ("strex %0, %2, %1" : "=&r" (result), "=Q" (*addr) : "r" (value) );
  36711. 800ffb8: 6ff9 ldr r1, [r7, #124] @ 0x7c
  36712. 800ffba: f8d7 2080 ldr.w r2, [r7, #128] @ 0x80
  36713. 800ffbe: e841 2300 strex r3, r2, [r1]
  36714. 800ffc2: 67bb str r3, [r7, #120] @ 0x78
  36715. return(result);
  36716. 800ffc4: 6fbb ldr r3, [r7, #120] @ 0x78
  36717. 800ffc6: 2b00 cmp r3, #0
  36718. 800ffc8: d1e2 bne.n 800ff90 <UART_RxISR_16BIT_FIFOEN+0x154>
  36719. /* Disable the UART Error Interrupt: (Frame error, noise error, overrun error)
  36720. and RX FIFO Threshold interrupt */
  36721. ATOMIC_CLEAR_BIT(huart->Instance->CR3, (USART_CR3_EIE | USART_CR3_RXFTIE));
  36722. 800ffca: 687b ldr r3, [r7, #4]
  36723. 800ffcc: 681b ldr r3, [r3, #0]
  36724. 800ffce: 3308 adds r3, #8
  36725. 800ffd0: 663b str r3, [r7, #96] @ 0x60
  36726. __ASM volatile ("ldrex %0, %1" : "=r" (result) : "Q" (*addr) );
  36727. 800ffd2: 6e3b ldr r3, [r7, #96] @ 0x60
  36728. 800ffd4: e853 3f00 ldrex r3, [r3]
  36729. 800ffd8: 65fb str r3, [r7, #92] @ 0x5c
  36730. return(result);
  36731. 800ffda: 6dfa ldr r2, [r7, #92] @ 0x5c
  36732. 800ffdc: 4b6e ldr r3, [pc, #440] @ (8010198 <UART_RxISR_16BIT_FIFOEN+0x35c>)
  36733. 800ffde: 4013 ands r3, r2
  36734. 800ffe0: f8c7 3098 str.w r3, [r7, #152] @ 0x98
  36735. 800ffe4: 687b ldr r3, [r7, #4]
  36736. 800ffe6: 681b ldr r3, [r3, #0]
  36737. 800ffe8: 3308 adds r3, #8
  36738. 800ffea: f8d7 2098 ldr.w r2, [r7, #152] @ 0x98
  36739. 800ffee: 66fa str r2, [r7, #108] @ 0x6c
  36740. 800fff0: 66bb str r3, [r7, #104] @ 0x68
  36741. __ASM volatile ("strex %0, %2, %1" : "=&r" (result), "=Q" (*addr) : "r" (value) );
  36742. 800fff2: 6eb9 ldr r1, [r7, #104] @ 0x68
  36743. 800fff4: 6efa ldr r2, [r7, #108] @ 0x6c
  36744. 800fff6: e841 2300 strex r3, r2, [r1]
  36745. 800fffa: 667b str r3, [r7, #100] @ 0x64
  36746. return(result);
  36747. 800fffc: 6e7b ldr r3, [r7, #100] @ 0x64
  36748. 800fffe: 2b00 cmp r3, #0
  36749. 8010000: d1e3 bne.n 800ffca <UART_RxISR_16BIT_FIFOEN+0x18e>
  36750. /* Rx process is completed, restore huart->RxState to Ready */
  36751. huart->RxState = HAL_UART_STATE_READY;
  36752. 8010002: 687b ldr r3, [r7, #4]
  36753. 8010004: 2220 movs r2, #32
  36754. 8010006: f8c3 208c str.w r2, [r3, #140] @ 0x8c
  36755. /* Clear RxISR function pointer */
  36756. huart->RxISR = NULL;
  36757. 801000a: 687b ldr r3, [r7, #4]
  36758. 801000c: 2200 movs r2, #0
  36759. 801000e: 675a str r2, [r3, #116] @ 0x74
  36760. /* Initialize type of RxEvent to Transfer Complete */
  36761. huart->RxEventType = HAL_UART_RXEVENT_TC;
  36762. 8010010: 687b ldr r3, [r7, #4]
  36763. 8010012: 2200 movs r2, #0
  36764. 8010014: 671a str r2, [r3, #112] @ 0x70
  36765. if (!(IS_LPUART_INSTANCE(huart->Instance)))
  36766. 8010016: 687b ldr r3, [r7, #4]
  36767. 8010018: 681b ldr r3, [r3, #0]
  36768. 801001a: 4a60 ldr r2, [pc, #384] @ (801019c <UART_RxISR_16BIT_FIFOEN+0x360>)
  36769. 801001c: 4293 cmp r3, r2
  36770. 801001e: d021 beq.n 8010064 <UART_RxISR_16BIT_FIFOEN+0x228>
  36771. {
  36772. /* Check that USART RTOEN bit is set */
  36773. if (READ_BIT(huart->Instance->CR2, USART_CR2_RTOEN) != 0U)
  36774. 8010020: 687b ldr r3, [r7, #4]
  36775. 8010022: 681b ldr r3, [r3, #0]
  36776. 8010024: 685b ldr r3, [r3, #4]
  36777. 8010026: f403 0300 and.w r3, r3, #8388608 @ 0x800000
  36778. 801002a: 2b00 cmp r3, #0
  36779. 801002c: d01a beq.n 8010064 <UART_RxISR_16BIT_FIFOEN+0x228>
  36780. {
  36781. /* Enable the UART Receiver Timeout Interrupt */
  36782. ATOMIC_CLEAR_BIT(huart->Instance->CR1, USART_CR1_RTOIE);
  36783. 801002e: 687b ldr r3, [r7, #4]
  36784. 8010030: 681b ldr r3, [r3, #0]
  36785. 8010032: 64fb str r3, [r7, #76] @ 0x4c
  36786. __ASM volatile ("ldrex %0, %1" : "=r" (result) : "Q" (*addr) );
  36787. 8010034: 6cfb ldr r3, [r7, #76] @ 0x4c
  36788. 8010036: e853 3f00 ldrex r3, [r3]
  36789. 801003a: 64bb str r3, [r7, #72] @ 0x48
  36790. return(result);
  36791. 801003c: 6cbb ldr r3, [r7, #72] @ 0x48
  36792. 801003e: f023 6380 bic.w r3, r3, #67108864 @ 0x4000000
  36793. 8010042: f8c7 3094 str.w r3, [r7, #148] @ 0x94
  36794. 8010046: 687b ldr r3, [r7, #4]
  36795. 8010048: 681b ldr r3, [r3, #0]
  36796. 801004a: 461a mov r2, r3
  36797. 801004c: f8d7 3094 ldr.w r3, [r7, #148] @ 0x94
  36798. 8010050: 65bb str r3, [r7, #88] @ 0x58
  36799. 8010052: 657a str r2, [r7, #84] @ 0x54
  36800. __ASM volatile ("strex %0, %2, %1" : "=&r" (result), "=Q" (*addr) : "r" (value) );
  36801. 8010054: 6d79 ldr r1, [r7, #84] @ 0x54
  36802. 8010056: 6dba ldr r2, [r7, #88] @ 0x58
  36803. 8010058: e841 2300 strex r3, r2, [r1]
  36804. 801005c: 653b str r3, [r7, #80] @ 0x50
  36805. return(result);
  36806. 801005e: 6d3b ldr r3, [r7, #80] @ 0x50
  36807. 8010060: 2b00 cmp r3, #0
  36808. 8010062: d1e4 bne.n 801002e <UART_RxISR_16BIT_FIFOEN+0x1f2>
  36809. }
  36810. }
  36811. /* Check current reception Mode :
  36812. If Reception till IDLE event has been selected : */
  36813. if (huart->ReceptionType == HAL_UART_RECEPTION_TOIDLE)
  36814. 8010064: 687b ldr r3, [r7, #4]
  36815. 8010066: 6edb ldr r3, [r3, #108] @ 0x6c
  36816. 8010068: 2b01 cmp r3, #1
  36817. 801006a: d130 bne.n 80100ce <UART_RxISR_16BIT_FIFOEN+0x292>
  36818. {
  36819. /* Set reception type to Standard */
  36820. huart->ReceptionType = HAL_UART_RECEPTION_STANDARD;
  36821. 801006c: 687b ldr r3, [r7, #4]
  36822. 801006e: 2200 movs r2, #0
  36823. 8010070: 66da str r2, [r3, #108] @ 0x6c
  36824. /* Disable IDLE interrupt */
  36825. ATOMIC_CLEAR_BIT(huart->Instance->CR1, USART_CR1_IDLEIE);
  36826. 8010072: 687b ldr r3, [r7, #4]
  36827. 8010074: 681b ldr r3, [r3, #0]
  36828. 8010076: 63bb str r3, [r7, #56] @ 0x38
  36829. __ASM volatile ("ldrex %0, %1" : "=r" (result) : "Q" (*addr) );
  36830. 8010078: 6bbb ldr r3, [r7, #56] @ 0x38
  36831. 801007a: e853 3f00 ldrex r3, [r3]
  36832. 801007e: 637b str r3, [r7, #52] @ 0x34
  36833. return(result);
  36834. 8010080: 6b7b ldr r3, [r7, #52] @ 0x34
  36835. 8010082: f023 0310 bic.w r3, r3, #16
  36836. 8010086: f8c7 3090 str.w r3, [r7, #144] @ 0x90
  36837. 801008a: 687b ldr r3, [r7, #4]
  36838. 801008c: 681b ldr r3, [r3, #0]
  36839. 801008e: 461a mov r2, r3
  36840. 8010090: f8d7 3090 ldr.w r3, [r7, #144] @ 0x90
  36841. 8010094: 647b str r3, [r7, #68] @ 0x44
  36842. 8010096: 643a str r2, [r7, #64] @ 0x40
  36843. __ASM volatile ("strex %0, %2, %1" : "=&r" (result), "=Q" (*addr) : "r" (value) );
  36844. 8010098: 6c39 ldr r1, [r7, #64] @ 0x40
  36845. 801009a: 6c7a ldr r2, [r7, #68] @ 0x44
  36846. 801009c: e841 2300 strex r3, r2, [r1]
  36847. 80100a0: 63fb str r3, [r7, #60] @ 0x3c
  36848. return(result);
  36849. 80100a2: 6bfb ldr r3, [r7, #60] @ 0x3c
  36850. 80100a4: 2b00 cmp r3, #0
  36851. 80100a6: d1e4 bne.n 8010072 <UART_RxISR_16BIT_FIFOEN+0x236>
  36852. if (__HAL_UART_GET_FLAG(huart, UART_FLAG_IDLE) == SET)
  36853. 80100a8: 687b ldr r3, [r7, #4]
  36854. 80100aa: 681b ldr r3, [r3, #0]
  36855. 80100ac: 69db ldr r3, [r3, #28]
  36856. 80100ae: f003 0310 and.w r3, r3, #16
  36857. 80100b2: 2b10 cmp r3, #16
  36858. 80100b4: d103 bne.n 80100be <UART_RxISR_16BIT_FIFOEN+0x282>
  36859. {
  36860. /* Clear IDLE Flag */
  36861. __HAL_UART_CLEAR_FLAG(huart, UART_CLEAR_IDLEF);
  36862. 80100b6: 687b ldr r3, [r7, #4]
  36863. 80100b8: 681b ldr r3, [r3, #0]
  36864. 80100ba: 2210 movs r2, #16
  36865. 80100bc: 621a str r2, [r3, #32]
  36866. #if (USE_HAL_UART_REGISTER_CALLBACKS == 1)
  36867. /*Call registered Rx Event callback*/
  36868. huart->RxEventCallback(huart, huart->RxXferSize);
  36869. #else
  36870. /*Call legacy weak Rx Event callback*/
  36871. HAL_UARTEx_RxEventCallback(huart, huart->RxXferSize);
  36872. 80100be: 687b ldr r3, [r7, #4]
  36873. 80100c0: f8b3 305c ldrh.w r3, [r3, #92] @ 0x5c
  36874. 80100c4: 4619 mov r1, r3
  36875. 80100c6: 6878 ldr r0, [r7, #4]
  36876. 80100c8: f7f4 fae6 bl 8004698 <HAL_UARTEx_RxEventCallback>
  36877. 80100cc: e002 b.n 80100d4 <UART_RxISR_16BIT_FIFOEN+0x298>
  36878. #if (USE_HAL_UART_REGISTER_CALLBACKS == 1)
  36879. /*Call registered Rx complete callback*/
  36880. huart->RxCpltCallback(huart);
  36881. #else
  36882. /*Call legacy weak Rx complete callback*/
  36883. HAL_UART_RxCpltCallback(huart);
  36884. 80100ce: 6878 ldr r0, [r7, #4]
  36885. 80100d0: f7f4 fad8 bl 8004684 <HAL_UART_RxCpltCallback>
  36886. while ((nb_rx_data > 0U) && ((isrflags & USART_ISR_RXNE_RXFNE) != 0U))
  36887. 80100d4: f8b7 30a6 ldrh.w r3, [r7, #166] @ 0xa6
  36888. 80100d8: 2b00 cmp r3, #0
  36889. 80100da: d006 beq.n 80100ea <UART_RxISR_16BIT_FIFOEN+0x2ae>
  36890. 80100dc: f8d7 30b4 ldr.w r3, [r7, #180] @ 0xb4
  36891. 80100e0: f003 0320 and.w r3, r3, #32
  36892. 80100e4: 2b00 cmp r3, #0
  36893. 80100e6: f47f aecd bne.w 800fe84 <UART_RxISR_16BIT_FIFOEN+0x48>
  36894. /* When remaining number of bytes to receive is less than the RX FIFO
  36895. threshold, next incoming frames are processed as if FIFO mode was
  36896. disabled (i.e. one interrupt per received frame).
  36897. */
  36898. rxdatacount = huart->RxXferCount;
  36899. 80100ea: 687b ldr r3, [r7, #4]
  36900. 80100ec: f8b3 305e ldrh.w r3, [r3, #94] @ 0x5e
  36901. 80100f0: f8a7 308e strh.w r3, [r7, #142] @ 0x8e
  36902. if ((rxdatacount != 0U) && (rxdatacount < huart->NbRxDataToProcess))
  36903. 80100f4: f8b7 308e ldrh.w r3, [r7, #142] @ 0x8e
  36904. 80100f8: 2b00 cmp r3, #0
  36905. 80100fa: d049 beq.n 8010190 <UART_RxISR_16BIT_FIFOEN+0x354>
  36906. 80100fc: 687b ldr r3, [r7, #4]
  36907. 80100fe: f8b3 3068 ldrh.w r3, [r3, #104] @ 0x68
  36908. 8010102: f8b7 208e ldrh.w r2, [r7, #142] @ 0x8e
  36909. 8010106: 429a cmp r2, r3
  36910. 8010108: d242 bcs.n 8010190 <UART_RxISR_16BIT_FIFOEN+0x354>
  36911. {
  36912. /* Disable the UART RXFT interrupt*/
  36913. ATOMIC_CLEAR_BIT(huart->Instance->CR3, USART_CR3_RXFTIE);
  36914. 801010a: 687b ldr r3, [r7, #4]
  36915. 801010c: 681b ldr r3, [r3, #0]
  36916. 801010e: 3308 adds r3, #8
  36917. 8010110: 627b str r3, [r7, #36] @ 0x24
  36918. __ASM volatile ("ldrex %0, %1" : "=r" (result) : "Q" (*addr) );
  36919. 8010112: 6a7b ldr r3, [r7, #36] @ 0x24
  36920. 8010114: e853 3f00 ldrex r3, [r3]
  36921. 8010118: 623b str r3, [r7, #32]
  36922. return(result);
  36923. 801011a: 6a3b ldr r3, [r7, #32]
  36924. 801011c: f023 5380 bic.w r3, r3, #268435456 @ 0x10000000
  36925. 8010120: f8c7 3088 str.w r3, [r7, #136] @ 0x88
  36926. 8010124: 687b ldr r3, [r7, #4]
  36927. 8010126: 681b ldr r3, [r3, #0]
  36928. 8010128: 3308 adds r3, #8
  36929. 801012a: f8d7 2088 ldr.w r2, [r7, #136] @ 0x88
  36930. 801012e: 633a str r2, [r7, #48] @ 0x30
  36931. 8010130: 62fb str r3, [r7, #44] @ 0x2c
  36932. __ASM volatile ("strex %0, %2, %1" : "=&r" (result), "=Q" (*addr) : "r" (value) );
  36933. 8010132: 6af9 ldr r1, [r7, #44] @ 0x2c
  36934. 8010134: 6b3a ldr r2, [r7, #48] @ 0x30
  36935. 8010136: e841 2300 strex r3, r2, [r1]
  36936. 801013a: 62bb str r3, [r7, #40] @ 0x28
  36937. return(result);
  36938. 801013c: 6abb ldr r3, [r7, #40] @ 0x28
  36939. 801013e: 2b00 cmp r3, #0
  36940. 8010140: d1e3 bne.n 801010a <UART_RxISR_16BIT_FIFOEN+0x2ce>
  36941. /* Update the RxISR function pointer */
  36942. huart->RxISR = UART_RxISR_16BIT;
  36943. 8010142: 687b ldr r3, [r7, #4]
  36944. 8010144: 4a16 ldr r2, [pc, #88] @ (80101a0 <UART_RxISR_16BIT_FIFOEN+0x364>)
  36945. 8010146: 675a str r2, [r3, #116] @ 0x74
  36946. /* Enable the UART Data Register Not Empty interrupt */
  36947. ATOMIC_SET_BIT(huart->Instance->CR1, USART_CR1_RXNEIE_RXFNEIE);
  36948. 8010148: 687b ldr r3, [r7, #4]
  36949. 801014a: 681b ldr r3, [r3, #0]
  36950. 801014c: 613b str r3, [r7, #16]
  36951. __ASM volatile ("ldrex %0, %1" : "=r" (result) : "Q" (*addr) );
  36952. 801014e: 693b ldr r3, [r7, #16]
  36953. 8010150: e853 3f00 ldrex r3, [r3]
  36954. 8010154: 60fb str r3, [r7, #12]
  36955. return(result);
  36956. 8010156: 68fb ldr r3, [r7, #12]
  36957. 8010158: f043 0320 orr.w r3, r3, #32
  36958. 801015c: f8c7 3084 str.w r3, [r7, #132] @ 0x84
  36959. 8010160: 687b ldr r3, [r7, #4]
  36960. 8010162: 681b ldr r3, [r3, #0]
  36961. 8010164: 461a mov r2, r3
  36962. 8010166: f8d7 3084 ldr.w r3, [r7, #132] @ 0x84
  36963. 801016a: 61fb str r3, [r7, #28]
  36964. 801016c: 61ba str r2, [r7, #24]
  36965. __ASM volatile ("strex %0, %2, %1" : "=&r" (result), "=Q" (*addr) : "r" (value) );
  36966. 801016e: 69b9 ldr r1, [r7, #24]
  36967. 8010170: 69fa ldr r2, [r7, #28]
  36968. 8010172: e841 2300 strex r3, r2, [r1]
  36969. 8010176: 617b str r3, [r7, #20]
  36970. return(result);
  36971. 8010178: 697b ldr r3, [r7, #20]
  36972. 801017a: 2b00 cmp r3, #0
  36973. 801017c: d1e4 bne.n 8010148 <UART_RxISR_16BIT_FIFOEN+0x30c>
  36974. else
  36975. {
  36976. /* Clear RXNE interrupt flag */
  36977. __HAL_UART_SEND_REQ(huart, UART_RXDATA_FLUSH_REQUEST);
  36978. }
  36979. }
  36980. 801017e: e007 b.n 8010190 <UART_RxISR_16BIT_FIFOEN+0x354>
  36981. __HAL_UART_SEND_REQ(huart, UART_RXDATA_FLUSH_REQUEST);
  36982. 8010180: 687b ldr r3, [r7, #4]
  36983. 8010182: 681b ldr r3, [r3, #0]
  36984. 8010184: 699a ldr r2, [r3, #24]
  36985. 8010186: 687b ldr r3, [r7, #4]
  36986. 8010188: 681b ldr r3, [r3, #0]
  36987. 801018a: f042 0208 orr.w r2, r2, #8
  36988. 801018e: 619a str r2, [r3, #24]
  36989. }
  36990. 8010190: bf00 nop
  36991. 8010192: 37b8 adds r7, #184 @ 0xb8
  36992. 8010194: 46bd mov sp, r7
  36993. 8010196: bd80 pop {r7, pc}
  36994. 8010198: effffffe .word 0xeffffffe
  36995. 801019c: 58000c00 .word 0x58000c00
  36996. 80101a0: 0800f925 .word 0x0800f925
  36997. 080101a4 <HAL_UARTEx_WakeupCallback>:
  36998. * @brief UART wakeup from Stop mode callback.
  36999. * @param huart UART handle.
  37000. * @retval None
  37001. */
  37002. __weak void HAL_UARTEx_WakeupCallback(UART_HandleTypeDef *huart)
  37003. {
  37004. 80101a4: b480 push {r7}
  37005. 80101a6: b083 sub sp, #12
  37006. 80101a8: af00 add r7, sp, #0
  37007. 80101aa: 6078 str r0, [r7, #4]
  37008. UNUSED(huart);
  37009. /* NOTE : This function should not be modified, when the callback is needed,
  37010. the HAL_UARTEx_WakeupCallback can be implemented in the user file.
  37011. */
  37012. }
  37013. 80101ac: bf00 nop
  37014. 80101ae: 370c adds r7, #12
  37015. 80101b0: 46bd mov sp, r7
  37016. 80101b2: f85d 7b04 ldr.w r7, [sp], #4
  37017. 80101b6: 4770 bx lr
  37018. 080101b8 <HAL_UARTEx_RxFifoFullCallback>:
  37019. * @brief UART RX Fifo full callback.
  37020. * @param huart UART handle.
  37021. * @retval None
  37022. */
  37023. __weak void HAL_UARTEx_RxFifoFullCallback(UART_HandleTypeDef *huart)
  37024. {
  37025. 80101b8: b480 push {r7}
  37026. 80101ba: b083 sub sp, #12
  37027. 80101bc: af00 add r7, sp, #0
  37028. 80101be: 6078 str r0, [r7, #4]
  37029. UNUSED(huart);
  37030. /* NOTE : This function should not be modified, when the callback is needed,
  37031. the HAL_UARTEx_RxFifoFullCallback can be implemented in the user file.
  37032. */
  37033. }
  37034. 80101c0: bf00 nop
  37035. 80101c2: 370c adds r7, #12
  37036. 80101c4: 46bd mov sp, r7
  37037. 80101c6: f85d 7b04 ldr.w r7, [sp], #4
  37038. 80101ca: 4770 bx lr
  37039. 080101cc <HAL_UARTEx_TxFifoEmptyCallback>:
  37040. * @brief UART TX Fifo empty callback.
  37041. * @param huart UART handle.
  37042. * @retval None
  37043. */
  37044. __weak void HAL_UARTEx_TxFifoEmptyCallback(UART_HandleTypeDef *huart)
  37045. {
  37046. 80101cc: b480 push {r7}
  37047. 80101ce: b083 sub sp, #12
  37048. 80101d0: af00 add r7, sp, #0
  37049. 80101d2: 6078 str r0, [r7, #4]
  37050. UNUSED(huart);
  37051. /* NOTE : This function should not be modified, when the callback is needed,
  37052. the HAL_UARTEx_TxFifoEmptyCallback can be implemented in the user file.
  37053. */
  37054. }
  37055. 80101d4: bf00 nop
  37056. 80101d6: 370c adds r7, #12
  37057. 80101d8: 46bd mov sp, r7
  37058. 80101da: f85d 7b04 ldr.w r7, [sp], #4
  37059. 80101de: 4770 bx lr
  37060. 080101e0 <HAL_UARTEx_DisableFifoMode>:
  37061. * @brief Disable the FIFO mode.
  37062. * @param huart UART handle.
  37063. * @retval HAL status
  37064. */
  37065. HAL_StatusTypeDef HAL_UARTEx_DisableFifoMode(UART_HandleTypeDef *huart)
  37066. {
  37067. 80101e0: b480 push {r7}
  37068. 80101e2: b085 sub sp, #20
  37069. 80101e4: af00 add r7, sp, #0
  37070. 80101e6: 6078 str r0, [r7, #4]
  37071. /* Check parameters */
  37072. assert_param(IS_UART_FIFO_INSTANCE(huart->Instance));
  37073. /* Process Locked */
  37074. __HAL_LOCK(huart);
  37075. 80101e8: 687b ldr r3, [r7, #4]
  37076. 80101ea: f893 3084 ldrb.w r3, [r3, #132] @ 0x84
  37077. 80101ee: 2b01 cmp r3, #1
  37078. 80101f0: d101 bne.n 80101f6 <HAL_UARTEx_DisableFifoMode+0x16>
  37079. 80101f2: 2302 movs r3, #2
  37080. 80101f4: e027 b.n 8010246 <HAL_UARTEx_DisableFifoMode+0x66>
  37081. 80101f6: 687b ldr r3, [r7, #4]
  37082. 80101f8: 2201 movs r2, #1
  37083. 80101fa: f883 2084 strb.w r2, [r3, #132] @ 0x84
  37084. huart->gState = HAL_UART_STATE_BUSY;
  37085. 80101fe: 687b ldr r3, [r7, #4]
  37086. 8010200: 2224 movs r2, #36 @ 0x24
  37087. 8010202: f8c3 2088 str.w r2, [r3, #136] @ 0x88
  37088. /* Save actual UART configuration */
  37089. tmpcr1 = READ_REG(huart->Instance->CR1);
  37090. 8010206: 687b ldr r3, [r7, #4]
  37091. 8010208: 681b ldr r3, [r3, #0]
  37092. 801020a: 681b ldr r3, [r3, #0]
  37093. 801020c: 60fb str r3, [r7, #12]
  37094. /* Disable UART */
  37095. __HAL_UART_DISABLE(huart);
  37096. 801020e: 687b ldr r3, [r7, #4]
  37097. 8010210: 681b ldr r3, [r3, #0]
  37098. 8010212: 681a ldr r2, [r3, #0]
  37099. 8010214: 687b ldr r3, [r7, #4]
  37100. 8010216: 681b ldr r3, [r3, #0]
  37101. 8010218: f022 0201 bic.w r2, r2, #1
  37102. 801021c: 601a str r2, [r3, #0]
  37103. /* Enable FIFO mode */
  37104. CLEAR_BIT(tmpcr1, USART_CR1_FIFOEN);
  37105. 801021e: 68fb ldr r3, [r7, #12]
  37106. 8010220: f023 5300 bic.w r3, r3, #536870912 @ 0x20000000
  37107. 8010224: 60fb str r3, [r7, #12]
  37108. huart->FifoMode = UART_FIFOMODE_DISABLE;
  37109. 8010226: 687b ldr r3, [r7, #4]
  37110. 8010228: 2200 movs r2, #0
  37111. 801022a: 665a str r2, [r3, #100] @ 0x64
  37112. /* Restore UART configuration */
  37113. WRITE_REG(huart->Instance->CR1, tmpcr1);
  37114. 801022c: 687b ldr r3, [r7, #4]
  37115. 801022e: 681b ldr r3, [r3, #0]
  37116. 8010230: 68fa ldr r2, [r7, #12]
  37117. 8010232: 601a str r2, [r3, #0]
  37118. huart->gState = HAL_UART_STATE_READY;
  37119. 8010234: 687b ldr r3, [r7, #4]
  37120. 8010236: 2220 movs r2, #32
  37121. 8010238: f8c3 2088 str.w r2, [r3, #136] @ 0x88
  37122. /* Process Unlocked */
  37123. __HAL_UNLOCK(huart);
  37124. 801023c: 687b ldr r3, [r7, #4]
  37125. 801023e: 2200 movs r2, #0
  37126. 8010240: f883 2084 strb.w r2, [r3, #132] @ 0x84
  37127. return HAL_OK;
  37128. 8010244: 2300 movs r3, #0
  37129. }
  37130. 8010246: 4618 mov r0, r3
  37131. 8010248: 3714 adds r7, #20
  37132. 801024a: 46bd mov sp, r7
  37133. 801024c: f85d 7b04 ldr.w r7, [sp], #4
  37134. 8010250: 4770 bx lr
  37135. 08010252 <HAL_UARTEx_SetTxFifoThreshold>:
  37136. * @arg @ref UART_TXFIFO_THRESHOLD_7_8
  37137. * @arg @ref UART_TXFIFO_THRESHOLD_8_8
  37138. * @retval HAL status
  37139. */
  37140. HAL_StatusTypeDef HAL_UARTEx_SetTxFifoThreshold(UART_HandleTypeDef *huart, uint32_t Threshold)
  37141. {
  37142. 8010252: b580 push {r7, lr}
  37143. 8010254: b084 sub sp, #16
  37144. 8010256: af00 add r7, sp, #0
  37145. 8010258: 6078 str r0, [r7, #4]
  37146. 801025a: 6039 str r1, [r7, #0]
  37147. /* Check parameters */
  37148. assert_param(IS_UART_FIFO_INSTANCE(huart->Instance));
  37149. assert_param(IS_UART_TXFIFO_THRESHOLD(Threshold));
  37150. /* Process Locked */
  37151. __HAL_LOCK(huart);
  37152. 801025c: 687b ldr r3, [r7, #4]
  37153. 801025e: f893 3084 ldrb.w r3, [r3, #132] @ 0x84
  37154. 8010262: 2b01 cmp r3, #1
  37155. 8010264: d101 bne.n 801026a <HAL_UARTEx_SetTxFifoThreshold+0x18>
  37156. 8010266: 2302 movs r3, #2
  37157. 8010268: e02d b.n 80102c6 <HAL_UARTEx_SetTxFifoThreshold+0x74>
  37158. 801026a: 687b ldr r3, [r7, #4]
  37159. 801026c: 2201 movs r2, #1
  37160. 801026e: f883 2084 strb.w r2, [r3, #132] @ 0x84
  37161. huart->gState = HAL_UART_STATE_BUSY;
  37162. 8010272: 687b ldr r3, [r7, #4]
  37163. 8010274: 2224 movs r2, #36 @ 0x24
  37164. 8010276: f8c3 2088 str.w r2, [r3, #136] @ 0x88
  37165. /* Save actual UART configuration */
  37166. tmpcr1 = READ_REG(huart->Instance->CR1);
  37167. 801027a: 687b ldr r3, [r7, #4]
  37168. 801027c: 681b ldr r3, [r3, #0]
  37169. 801027e: 681b ldr r3, [r3, #0]
  37170. 8010280: 60fb str r3, [r7, #12]
  37171. /* Disable UART */
  37172. __HAL_UART_DISABLE(huart);
  37173. 8010282: 687b ldr r3, [r7, #4]
  37174. 8010284: 681b ldr r3, [r3, #0]
  37175. 8010286: 681a ldr r2, [r3, #0]
  37176. 8010288: 687b ldr r3, [r7, #4]
  37177. 801028a: 681b ldr r3, [r3, #0]
  37178. 801028c: f022 0201 bic.w r2, r2, #1
  37179. 8010290: 601a str r2, [r3, #0]
  37180. /* Update TX threshold configuration */
  37181. MODIFY_REG(huart->Instance->CR3, USART_CR3_TXFTCFG, Threshold);
  37182. 8010292: 687b ldr r3, [r7, #4]
  37183. 8010294: 681b ldr r3, [r3, #0]
  37184. 8010296: 689b ldr r3, [r3, #8]
  37185. 8010298: f023 4160 bic.w r1, r3, #3758096384 @ 0xe0000000
  37186. 801029c: 687b ldr r3, [r7, #4]
  37187. 801029e: 681b ldr r3, [r3, #0]
  37188. 80102a0: 683a ldr r2, [r7, #0]
  37189. 80102a2: 430a orrs r2, r1
  37190. 80102a4: 609a str r2, [r3, #8]
  37191. /* Determine the number of data to process during RX/TX ISR execution */
  37192. UARTEx_SetNbDataToProcess(huart);
  37193. 80102a6: 6878 ldr r0, [r7, #4]
  37194. 80102a8: f000 f8a0 bl 80103ec <UARTEx_SetNbDataToProcess>
  37195. /* Restore UART configuration */
  37196. WRITE_REG(huart->Instance->CR1, tmpcr1);
  37197. 80102ac: 687b ldr r3, [r7, #4]
  37198. 80102ae: 681b ldr r3, [r3, #0]
  37199. 80102b0: 68fa ldr r2, [r7, #12]
  37200. 80102b2: 601a str r2, [r3, #0]
  37201. huart->gState = HAL_UART_STATE_READY;
  37202. 80102b4: 687b ldr r3, [r7, #4]
  37203. 80102b6: 2220 movs r2, #32
  37204. 80102b8: f8c3 2088 str.w r2, [r3, #136] @ 0x88
  37205. /* Process Unlocked */
  37206. __HAL_UNLOCK(huart);
  37207. 80102bc: 687b ldr r3, [r7, #4]
  37208. 80102be: 2200 movs r2, #0
  37209. 80102c0: f883 2084 strb.w r2, [r3, #132] @ 0x84
  37210. return HAL_OK;
  37211. 80102c4: 2300 movs r3, #0
  37212. }
  37213. 80102c6: 4618 mov r0, r3
  37214. 80102c8: 3710 adds r7, #16
  37215. 80102ca: 46bd mov sp, r7
  37216. 80102cc: bd80 pop {r7, pc}
  37217. 080102ce <HAL_UARTEx_SetRxFifoThreshold>:
  37218. * @arg @ref UART_RXFIFO_THRESHOLD_7_8
  37219. * @arg @ref UART_RXFIFO_THRESHOLD_8_8
  37220. * @retval HAL status
  37221. */
  37222. HAL_StatusTypeDef HAL_UARTEx_SetRxFifoThreshold(UART_HandleTypeDef *huart, uint32_t Threshold)
  37223. {
  37224. 80102ce: b580 push {r7, lr}
  37225. 80102d0: b084 sub sp, #16
  37226. 80102d2: af00 add r7, sp, #0
  37227. 80102d4: 6078 str r0, [r7, #4]
  37228. 80102d6: 6039 str r1, [r7, #0]
  37229. /* Check the parameters */
  37230. assert_param(IS_UART_FIFO_INSTANCE(huart->Instance));
  37231. assert_param(IS_UART_RXFIFO_THRESHOLD(Threshold));
  37232. /* Process Locked */
  37233. __HAL_LOCK(huart);
  37234. 80102d8: 687b ldr r3, [r7, #4]
  37235. 80102da: f893 3084 ldrb.w r3, [r3, #132] @ 0x84
  37236. 80102de: 2b01 cmp r3, #1
  37237. 80102e0: d101 bne.n 80102e6 <HAL_UARTEx_SetRxFifoThreshold+0x18>
  37238. 80102e2: 2302 movs r3, #2
  37239. 80102e4: e02d b.n 8010342 <HAL_UARTEx_SetRxFifoThreshold+0x74>
  37240. 80102e6: 687b ldr r3, [r7, #4]
  37241. 80102e8: 2201 movs r2, #1
  37242. 80102ea: f883 2084 strb.w r2, [r3, #132] @ 0x84
  37243. huart->gState = HAL_UART_STATE_BUSY;
  37244. 80102ee: 687b ldr r3, [r7, #4]
  37245. 80102f0: 2224 movs r2, #36 @ 0x24
  37246. 80102f2: f8c3 2088 str.w r2, [r3, #136] @ 0x88
  37247. /* Save actual UART configuration */
  37248. tmpcr1 = READ_REG(huart->Instance->CR1);
  37249. 80102f6: 687b ldr r3, [r7, #4]
  37250. 80102f8: 681b ldr r3, [r3, #0]
  37251. 80102fa: 681b ldr r3, [r3, #0]
  37252. 80102fc: 60fb str r3, [r7, #12]
  37253. /* Disable UART */
  37254. __HAL_UART_DISABLE(huart);
  37255. 80102fe: 687b ldr r3, [r7, #4]
  37256. 8010300: 681b ldr r3, [r3, #0]
  37257. 8010302: 681a ldr r2, [r3, #0]
  37258. 8010304: 687b ldr r3, [r7, #4]
  37259. 8010306: 681b ldr r3, [r3, #0]
  37260. 8010308: f022 0201 bic.w r2, r2, #1
  37261. 801030c: 601a str r2, [r3, #0]
  37262. /* Update RX threshold configuration */
  37263. MODIFY_REG(huart->Instance->CR3, USART_CR3_RXFTCFG, Threshold);
  37264. 801030e: 687b ldr r3, [r7, #4]
  37265. 8010310: 681b ldr r3, [r3, #0]
  37266. 8010312: 689b ldr r3, [r3, #8]
  37267. 8010314: f023 6160 bic.w r1, r3, #234881024 @ 0xe000000
  37268. 8010318: 687b ldr r3, [r7, #4]
  37269. 801031a: 681b ldr r3, [r3, #0]
  37270. 801031c: 683a ldr r2, [r7, #0]
  37271. 801031e: 430a orrs r2, r1
  37272. 8010320: 609a str r2, [r3, #8]
  37273. /* Determine the number of data to process during RX/TX ISR execution */
  37274. UARTEx_SetNbDataToProcess(huart);
  37275. 8010322: 6878 ldr r0, [r7, #4]
  37276. 8010324: f000 f862 bl 80103ec <UARTEx_SetNbDataToProcess>
  37277. /* Restore UART configuration */
  37278. WRITE_REG(huart->Instance->CR1, tmpcr1);
  37279. 8010328: 687b ldr r3, [r7, #4]
  37280. 801032a: 681b ldr r3, [r3, #0]
  37281. 801032c: 68fa ldr r2, [r7, #12]
  37282. 801032e: 601a str r2, [r3, #0]
  37283. huart->gState = HAL_UART_STATE_READY;
  37284. 8010330: 687b ldr r3, [r7, #4]
  37285. 8010332: 2220 movs r2, #32
  37286. 8010334: f8c3 2088 str.w r2, [r3, #136] @ 0x88
  37287. /* Process Unlocked */
  37288. __HAL_UNLOCK(huart);
  37289. 8010338: 687b ldr r3, [r7, #4]
  37290. 801033a: 2200 movs r2, #0
  37291. 801033c: f883 2084 strb.w r2, [r3, #132] @ 0x84
  37292. return HAL_OK;
  37293. 8010340: 2300 movs r3, #0
  37294. }
  37295. 8010342: 4618 mov r0, r3
  37296. 8010344: 3710 adds r7, #16
  37297. 8010346: 46bd mov sp, r7
  37298. 8010348: bd80 pop {r7, pc}
  37299. 0801034a <HAL_UARTEx_ReceiveToIdle_IT>:
  37300. * @param pData Pointer to data buffer (uint8_t or uint16_t data elements).
  37301. * @param Size Amount of data elements (uint8_t or uint16_t) to be received.
  37302. * @retval HAL status
  37303. */
  37304. HAL_StatusTypeDef HAL_UARTEx_ReceiveToIdle_IT(UART_HandleTypeDef *huart, uint8_t *pData, uint16_t Size)
  37305. {
  37306. 801034a: b580 push {r7, lr}
  37307. 801034c: b08c sub sp, #48 @ 0x30
  37308. 801034e: af00 add r7, sp, #0
  37309. 8010350: 60f8 str r0, [r7, #12]
  37310. 8010352: 60b9 str r1, [r7, #8]
  37311. 8010354: 4613 mov r3, r2
  37312. 8010356: 80fb strh r3, [r7, #6]
  37313. HAL_StatusTypeDef status = HAL_OK;
  37314. 8010358: 2300 movs r3, #0
  37315. 801035a: f887 302f strb.w r3, [r7, #47] @ 0x2f
  37316. /* Check that a Rx process is not already ongoing */
  37317. if (huart->RxState == HAL_UART_STATE_READY)
  37318. 801035e: 68fb ldr r3, [r7, #12]
  37319. 8010360: f8d3 308c ldr.w r3, [r3, #140] @ 0x8c
  37320. 8010364: 2b20 cmp r3, #32
  37321. 8010366: d13b bne.n 80103e0 <HAL_UARTEx_ReceiveToIdle_IT+0x96>
  37322. {
  37323. if ((pData == NULL) || (Size == 0U))
  37324. 8010368: 68bb ldr r3, [r7, #8]
  37325. 801036a: 2b00 cmp r3, #0
  37326. 801036c: d002 beq.n 8010374 <HAL_UARTEx_ReceiveToIdle_IT+0x2a>
  37327. 801036e: 88fb ldrh r3, [r7, #6]
  37328. 8010370: 2b00 cmp r3, #0
  37329. 8010372: d101 bne.n 8010378 <HAL_UARTEx_ReceiveToIdle_IT+0x2e>
  37330. {
  37331. return HAL_ERROR;
  37332. 8010374: 2301 movs r3, #1
  37333. 8010376: e034 b.n 80103e2 <HAL_UARTEx_ReceiveToIdle_IT+0x98>
  37334. }
  37335. /* Set Reception type to reception till IDLE Event*/
  37336. huart->ReceptionType = HAL_UART_RECEPTION_TOIDLE;
  37337. 8010378: 68fb ldr r3, [r7, #12]
  37338. 801037a: 2201 movs r2, #1
  37339. 801037c: 66da str r2, [r3, #108] @ 0x6c
  37340. huart->RxEventType = HAL_UART_RXEVENT_TC;
  37341. 801037e: 68fb ldr r3, [r7, #12]
  37342. 8010380: 2200 movs r2, #0
  37343. 8010382: 671a str r2, [r3, #112] @ 0x70
  37344. (void)UART_Start_Receive_IT(huart, pData, Size);
  37345. 8010384: 88fb ldrh r3, [r7, #6]
  37346. 8010386: 461a mov r2, r3
  37347. 8010388: 68b9 ldr r1, [r7, #8]
  37348. 801038a: 68f8 ldr r0, [r7, #12]
  37349. 801038c: f7fe fe82 bl 800f094 <UART_Start_Receive_IT>
  37350. if (huart->ReceptionType == HAL_UART_RECEPTION_TOIDLE)
  37351. 8010390: 68fb ldr r3, [r7, #12]
  37352. 8010392: 6edb ldr r3, [r3, #108] @ 0x6c
  37353. 8010394: 2b01 cmp r3, #1
  37354. 8010396: d11d bne.n 80103d4 <HAL_UARTEx_ReceiveToIdle_IT+0x8a>
  37355. {
  37356. __HAL_UART_CLEAR_FLAG(huart, UART_CLEAR_IDLEF);
  37357. 8010398: 68fb ldr r3, [r7, #12]
  37358. 801039a: 681b ldr r3, [r3, #0]
  37359. 801039c: 2210 movs r2, #16
  37360. 801039e: 621a str r2, [r3, #32]
  37361. ATOMIC_SET_BIT(huart->Instance->CR1, USART_CR1_IDLEIE);
  37362. 80103a0: 68fb ldr r3, [r7, #12]
  37363. 80103a2: 681b ldr r3, [r3, #0]
  37364. 80103a4: 61bb str r3, [r7, #24]
  37365. __ASM volatile ("ldrex %0, %1" : "=r" (result) : "Q" (*addr) );
  37366. 80103a6: 69bb ldr r3, [r7, #24]
  37367. 80103a8: e853 3f00 ldrex r3, [r3]
  37368. 80103ac: 617b str r3, [r7, #20]
  37369. return(result);
  37370. 80103ae: 697b ldr r3, [r7, #20]
  37371. 80103b0: f043 0310 orr.w r3, r3, #16
  37372. 80103b4: 62bb str r3, [r7, #40] @ 0x28
  37373. 80103b6: 68fb ldr r3, [r7, #12]
  37374. 80103b8: 681b ldr r3, [r3, #0]
  37375. 80103ba: 461a mov r2, r3
  37376. 80103bc: 6abb ldr r3, [r7, #40] @ 0x28
  37377. 80103be: 627b str r3, [r7, #36] @ 0x24
  37378. 80103c0: 623a str r2, [r7, #32]
  37379. __ASM volatile ("strex %0, %2, %1" : "=&r" (result), "=Q" (*addr) : "r" (value) );
  37380. 80103c2: 6a39 ldr r1, [r7, #32]
  37381. 80103c4: 6a7a ldr r2, [r7, #36] @ 0x24
  37382. 80103c6: e841 2300 strex r3, r2, [r1]
  37383. 80103ca: 61fb str r3, [r7, #28]
  37384. return(result);
  37385. 80103cc: 69fb ldr r3, [r7, #28]
  37386. 80103ce: 2b00 cmp r3, #0
  37387. 80103d0: d1e6 bne.n 80103a0 <HAL_UARTEx_ReceiveToIdle_IT+0x56>
  37388. 80103d2: e002 b.n 80103da <HAL_UARTEx_ReceiveToIdle_IT+0x90>
  37389. {
  37390. /* In case of errors already pending when reception is started,
  37391. Interrupts may have already been raised and lead to reception abortion.
  37392. (Overrun error for instance).
  37393. In such case Reception Type has been reset to HAL_UART_RECEPTION_STANDARD. */
  37394. status = HAL_ERROR;
  37395. 80103d4: 2301 movs r3, #1
  37396. 80103d6: f887 302f strb.w r3, [r7, #47] @ 0x2f
  37397. }
  37398. return status;
  37399. 80103da: f897 302f ldrb.w r3, [r7, #47] @ 0x2f
  37400. 80103de: e000 b.n 80103e2 <HAL_UARTEx_ReceiveToIdle_IT+0x98>
  37401. }
  37402. else
  37403. {
  37404. return HAL_BUSY;
  37405. 80103e0: 2302 movs r3, #2
  37406. }
  37407. }
  37408. 80103e2: 4618 mov r0, r3
  37409. 80103e4: 3730 adds r7, #48 @ 0x30
  37410. 80103e6: 46bd mov sp, r7
  37411. 80103e8: bd80 pop {r7, pc}
  37412. ...
  37413. 080103ec <UARTEx_SetNbDataToProcess>:
  37414. * the UART configuration registers.
  37415. * @param huart UART handle.
  37416. * @retval None
  37417. */
  37418. static void UARTEx_SetNbDataToProcess(UART_HandleTypeDef *huart)
  37419. {
  37420. 80103ec: b480 push {r7}
  37421. 80103ee: b085 sub sp, #20
  37422. 80103f0: af00 add r7, sp, #0
  37423. 80103f2: 6078 str r0, [r7, #4]
  37424. uint8_t rx_fifo_threshold;
  37425. uint8_t tx_fifo_threshold;
  37426. static const uint8_t numerator[] = {1U, 1U, 1U, 3U, 7U, 1U, 0U, 0U};
  37427. static const uint8_t denominator[] = {8U, 4U, 2U, 4U, 8U, 1U, 1U, 1U};
  37428. if (huart->FifoMode == UART_FIFOMODE_DISABLE)
  37429. 80103f4: 687b ldr r3, [r7, #4]
  37430. 80103f6: 6e5b ldr r3, [r3, #100] @ 0x64
  37431. 80103f8: 2b00 cmp r3, #0
  37432. 80103fa: d108 bne.n 801040e <UARTEx_SetNbDataToProcess+0x22>
  37433. {
  37434. huart->NbTxDataToProcess = 1U;
  37435. 80103fc: 687b ldr r3, [r7, #4]
  37436. 80103fe: 2201 movs r2, #1
  37437. 8010400: f8a3 206a strh.w r2, [r3, #106] @ 0x6a
  37438. huart->NbRxDataToProcess = 1U;
  37439. 8010404: 687b ldr r3, [r7, #4]
  37440. 8010406: 2201 movs r2, #1
  37441. 8010408: f8a3 2068 strh.w r2, [r3, #104] @ 0x68
  37442. huart->NbTxDataToProcess = ((uint16_t)tx_fifo_depth * numerator[tx_fifo_threshold]) /
  37443. (uint16_t)denominator[tx_fifo_threshold];
  37444. huart->NbRxDataToProcess = ((uint16_t)rx_fifo_depth * numerator[rx_fifo_threshold]) /
  37445. (uint16_t)denominator[rx_fifo_threshold];
  37446. }
  37447. }
  37448. 801040c: e031 b.n 8010472 <UARTEx_SetNbDataToProcess+0x86>
  37449. rx_fifo_depth = RX_FIFO_DEPTH;
  37450. 801040e: 2310 movs r3, #16
  37451. 8010410: 73fb strb r3, [r7, #15]
  37452. tx_fifo_depth = TX_FIFO_DEPTH;
  37453. 8010412: 2310 movs r3, #16
  37454. 8010414: 73bb strb r3, [r7, #14]
  37455. rx_fifo_threshold = (uint8_t)(READ_BIT(huart->Instance->CR3, USART_CR3_RXFTCFG) >> USART_CR3_RXFTCFG_Pos);
  37456. 8010416: 687b ldr r3, [r7, #4]
  37457. 8010418: 681b ldr r3, [r3, #0]
  37458. 801041a: 689b ldr r3, [r3, #8]
  37459. 801041c: 0e5b lsrs r3, r3, #25
  37460. 801041e: b2db uxtb r3, r3
  37461. 8010420: f003 0307 and.w r3, r3, #7
  37462. 8010424: 737b strb r3, [r7, #13]
  37463. tx_fifo_threshold = (uint8_t)(READ_BIT(huart->Instance->CR3, USART_CR3_TXFTCFG) >> USART_CR3_TXFTCFG_Pos);
  37464. 8010426: 687b ldr r3, [r7, #4]
  37465. 8010428: 681b ldr r3, [r3, #0]
  37466. 801042a: 689b ldr r3, [r3, #8]
  37467. 801042c: 0f5b lsrs r3, r3, #29
  37468. 801042e: b2db uxtb r3, r3
  37469. 8010430: f003 0307 and.w r3, r3, #7
  37470. 8010434: 733b strb r3, [r7, #12]
  37471. huart->NbTxDataToProcess = ((uint16_t)tx_fifo_depth * numerator[tx_fifo_threshold]) /
  37472. 8010436: 7bbb ldrb r3, [r7, #14]
  37473. 8010438: 7b3a ldrb r2, [r7, #12]
  37474. 801043a: 4911 ldr r1, [pc, #68] @ (8010480 <UARTEx_SetNbDataToProcess+0x94>)
  37475. 801043c: 5c8a ldrb r2, [r1, r2]
  37476. 801043e: fb02 f303 mul.w r3, r2, r3
  37477. (uint16_t)denominator[tx_fifo_threshold];
  37478. 8010442: 7b3a ldrb r2, [r7, #12]
  37479. 8010444: 490f ldr r1, [pc, #60] @ (8010484 <UARTEx_SetNbDataToProcess+0x98>)
  37480. 8010446: 5c8a ldrb r2, [r1, r2]
  37481. huart->NbTxDataToProcess = ((uint16_t)tx_fifo_depth * numerator[tx_fifo_threshold]) /
  37482. 8010448: fb93 f3f2 sdiv r3, r3, r2
  37483. 801044c: b29a uxth r2, r3
  37484. 801044e: 687b ldr r3, [r7, #4]
  37485. 8010450: f8a3 206a strh.w r2, [r3, #106] @ 0x6a
  37486. huart->NbRxDataToProcess = ((uint16_t)rx_fifo_depth * numerator[rx_fifo_threshold]) /
  37487. 8010454: 7bfb ldrb r3, [r7, #15]
  37488. 8010456: 7b7a ldrb r2, [r7, #13]
  37489. 8010458: 4909 ldr r1, [pc, #36] @ (8010480 <UARTEx_SetNbDataToProcess+0x94>)
  37490. 801045a: 5c8a ldrb r2, [r1, r2]
  37491. 801045c: fb02 f303 mul.w r3, r2, r3
  37492. (uint16_t)denominator[rx_fifo_threshold];
  37493. 8010460: 7b7a ldrb r2, [r7, #13]
  37494. 8010462: 4908 ldr r1, [pc, #32] @ (8010484 <UARTEx_SetNbDataToProcess+0x98>)
  37495. 8010464: 5c8a ldrb r2, [r1, r2]
  37496. huart->NbRxDataToProcess = ((uint16_t)rx_fifo_depth * numerator[rx_fifo_threshold]) /
  37497. 8010466: fb93 f3f2 sdiv r3, r3, r2
  37498. 801046a: b29a uxth r2, r3
  37499. 801046c: 687b ldr r3, [r7, #4]
  37500. 801046e: f8a3 2068 strh.w r2, [r3, #104] @ 0x68
  37501. }
  37502. 8010472: bf00 nop
  37503. 8010474: 3714 adds r7, #20
  37504. 8010476: 46bd mov sp, r7
  37505. 8010478: f85d 7b04 ldr.w r7, [sp], #4
  37506. 801047c: 4770 bx lr
  37507. 801047e: bf00 nop
  37508. 8010480: 08031abc .word 0x08031abc
  37509. 8010484: 08031ac4 .word 0x08031ac4
  37510. 08010488 <tcpip_init_wrap>:
  37511. /* USER CODE END OS_THREAD_ATTR_CMSIS_RTOS_V2 */
  37512. /* USER CODE BEGIN 2 */
  37513. /* ETH_CODE: workaround to call LOCK_TCPIP_CORE after tcpip_init in MX_LWIP_Init
  37514. * This is to keep the code after MX code re-generation */
  37515. static inline void tcpip_init_wrap(tcpip_init_done_fn tcpip_init_done, void *arg){
  37516. 8010488: b580 push {r7, lr}
  37517. 801048a: b082 sub sp, #8
  37518. 801048c: af00 add r7, sp, #0
  37519. 801048e: 6078 str r0, [r7, #4]
  37520. 8010490: 6039 str r1, [r7, #0]
  37521. tcpip_init(tcpip_init_done, arg);
  37522. 8010492: 6839 ldr r1, [r7, #0]
  37523. 8010494: 6878 ldr r0, [r7, #4]
  37524. 8010496: f009 fa45 bl 8019924 <tcpip_init>
  37525. LOCK_TCPIP_CORE();
  37526. 801049a: f000 fda1 bl 8010fe0 <sys_lock_tcpip_core>
  37527. }
  37528. 801049e: bf00 nop
  37529. 80104a0: 3708 adds r7, #8
  37530. 80104a2: 46bd mov sp, r7
  37531. 80104a4: bd80 pop {r7, pc}
  37532. ...
  37533. 080104a8 <is_link_up>:
  37534. #define tcpip_init tcpip_init_wrap
  37535. uint8_t is_link_up(void)
  37536. {
  37537. 80104a8: b480 push {r7}
  37538. 80104aa: af00 add r7, sp, #0
  37539. return netif_is_up(&gnetif);
  37540. 80104ac: 4b05 ldr r3, [pc, #20] @ (80104c4 <is_link_up+0x1c>)
  37541. 80104ae: f893 3031 ldrb.w r3, [r3, #49] @ 0x31
  37542. 80104b2: f003 0301 and.w r3, r3, #1
  37543. 80104b6: b2db uxtb r3, r3
  37544. }
  37545. 80104b8: 4618 mov r0, r3
  37546. 80104ba: 46bd mov sp, r7
  37547. 80104bc: f85d 7b04 ldr.w r7, [sp], #4
  37548. 80104c0: 4770 bx lr
  37549. 80104c2: bf00 nop
  37550. 80104c4: 24002254 .word 0x24002254
  37551. 080104c8 <MX_LWIP_Init>:
  37552. /**
  37553. * LwIP initialization function
  37554. */
  37555. void MX_LWIP_Init(void)
  37556. {
  37557. 80104c8: b580 push {r7, lr}
  37558. 80104ca: b084 sub sp, #16
  37559. 80104cc: af04 add r7, sp, #16
  37560. /* IP addresses initialization without DHCP (IPv4) */
  37561. ipaddr_aton(STATIC_IP, &ipaddr);
  37562. ipaddr_aton(STATIC_MASK, &netmask);
  37563. ipaddr_aton(STATIC_GW, &gw);
  37564. #else
  37565. ip_addr_set_zero_ip4(&ipaddr);
  37566. 80104ce: 4b27 ldr r3, [pc, #156] @ (801056c <MX_LWIP_Init+0xa4>)
  37567. 80104d0: 2200 movs r2, #0
  37568. 80104d2: 601a str r2, [r3, #0]
  37569. ip_addr_set_zero_ip4(&netmask);
  37570. 80104d4: 4b26 ldr r3, [pc, #152] @ (8010570 <MX_LWIP_Init+0xa8>)
  37571. 80104d6: 2200 movs r2, #0
  37572. 80104d8: 601a str r2, [r3, #0]
  37573. ip_addr_set_zero_ip4(&gw);
  37574. 80104da: 4b26 ldr r3, [pc, #152] @ (8010574 <MX_LWIP_Init+0xac>)
  37575. 80104dc: 2200 movs r2, #0
  37576. 80104de: 601a str r2, [r3, #0]
  37577. #endif
  37578. /* USER CODE END IP_ADDRESSES */
  37579. /* Initilialize the LwIP stack with RTOS */
  37580. tcpip_init( NULL, NULL );
  37581. 80104e0: 2100 movs r1, #0
  37582. 80104e2: 2000 movs r0, #0
  37583. 80104e4: f7ff ffd0 bl 8010488 <tcpip_init_wrap>
  37584. // IP4_ADDR(&ipaddr, IP_ADDRESS[0], IP_ADDRESS[1], IP_ADDRESS[2], IP_ADDRESS[3]);
  37585. // IP4_ADDR(&netmask, NETMASK_ADDRESS[0], NETMASK_ADDRESS[1] , NETMASK_ADDRESS[2], NETMASK_ADDRESS[3]);
  37586. // IP4_ADDR(&gw, GATEWAY_ADDRESS[0], GATEWAY_ADDRESS[1], GATEWAY_ADDRESS[2], GATEWAY_ADDRESS[3]);
  37587. /* add the network interface (IPv4/IPv6) with RTOS */
  37588. netif_add(&gnetif, &ipaddr, &netmask, &gw, NULL, &ethernetif_init, &tcpip_input);
  37589. 80104e8: 4b23 ldr r3, [pc, #140] @ (8010578 <MX_LWIP_Init+0xb0>)
  37590. 80104ea: 9302 str r3, [sp, #8]
  37591. 80104ec: 4b23 ldr r3, [pc, #140] @ (801057c <MX_LWIP_Init+0xb4>)
  37592. 80104ee: 9301 str r3, [sp, #4]
  37593. 80104f0: 2300 movs r3, #0
  37594. 80104f2: 9300 str r3, [sp, #0]
  37595. 80104f4: 4b1f ldr r3, [pc, #124] @ (8010574 <MX_LWIP_Init+0xac>)
  37596. 80104f6: 4a1e ldr r2, [pc, #120] @ (8010570 <MX_LWIP_Init+0xa8>)
  37597. 80104f8: 491c ldr r1, [pc, #112] @ (801056c <MX_LWIP_Init+0xa4>)
  37598. 80104fa: 4821 ldr r0, [pc, #132] @ (8010580 <MX_LWIP_Init+0xb8>)
  37599. 80104fc: f00a f882 bl 801a604 <netif_add>
  37600. /* Registers the default network interface */
  37601. netif_set_default(&gnetif);
  37602. 8010500: 481f ldr r0, [pc, #124] @ (8010580 <MX_LWIP_Init+0xb8>)
  37603. 8010502: f00a fa3d bl 801a980 <netif_set_default>
  37604. if (netif_is_link_up(&gnetif))
  37605. 8010506: 4b1e ldr r3, [pc, #120] @ (8010580 <MX_LWIP_Init+0xb8>)
  37606. 8010508: f893 3031 ldrb.w r3, [r3, #49] @ 0x31
  37607. 801050c: 089b lsrs r3, r3, #2
  37608. 801050e: f003 0301 and.w r3, r3, #1
  37609. 8010512: b2db uxtb r3, r3
  37610. 8010514: 2b00 cmp r3, #0
  37611. 8010516: d003 beq.n 8010520 <MX_LWIP_Init+0x58>
  37612. {
  37613. /* When the netif is fully configured this function must be called */
  37614. netif_set_up(&gnetif);
  37615. 8010518: 4819 ldr r0, [pc, #100] @ (8010580 <MX_LWIP_Init+0xb8>)
  37616. 801051a: f00a fa41 bl 801a9a0 <netif_set_up>
  37617. 801051e: e002 b.n 8010526 <MX_LWIP_Init+0x5e>
  37618. }
  37619. else
  37620. {
  37621. /* When the netif link is down this function must be called */
  37622. netif_set_down(&gnetif);
  37623. 8010520: 4817 ldr r0, [pc, #92] @ (8010580 <MX_LWIP_Init+0xb8>)
  37624. 8010522: f00a faab bl 801aa7c <netif_set_down>
  37625. }
  37626. /* Set the link callback function, this function is called on change of link status*/
  37627. netif_set_link_callback(&gnetif, ethernet_link_status_updated);
  37628. 8010526: 4917 ldr r1, [pc, #92] @ (8010584 <MX_LWIP_Init+0xbc>)
  37629. 8010528: 4815 ldr r0, [pc, #84] @ (8010580 <MX_LWIP_Init+0xb8>)
  37630. 801052a: f00a fb47 bl 801abbc <netif_set_link_callback>
  37631. /* Create the Ethernet link handler thread */
  37632. /* USER CODE BEGIN H7_OS_THREAD_NEW_CMSIS_RTOS_V2 */
  37633. memset(&attributes, 0x0, sizeof(osThreadAttr_t));
  37634. 801052e: 2224 movs r2, #36 @ 0x24
  37635. 8010530: 2100 movs r1, #0
  37636. 8010532: 4815 ldr r0, [pc, #84] @ (8010588 <MX_LWIP_Init+0xc0>)
  37637. 8010534: f01a fb2c bl 802ab90 <memset>
  37638. attributes.name = "EthLink";
  37639. 8010538: 4b13 ldr r3, [pc, #76] @ (8010588 <MX_LWIP_Init+0xc0>)
  37640. 801053a: 4a14 ldr r2, [pc, #80] @ (801058c <MX_LWIP_Init+0xc4>)
  37641. 801053c: 601a str r2, [r3, #0]
  37642. attributes.stack_size = INTERFACE_THREAD_STACK_SIZE * 2;
  37643. 801053e: 4b12 ldr r3, [pc, #72] @ (8010588 <MX_LWIP_Init+0xc0>)
  37644. 8010540: f44f 6200 mov.w r2, #2048 @ 0x800
  37645. 8010544: 615a str r2, [r3, #20]
  37646. attributes.priority = osPriorityBelowNormal;
  37647. 8010546: 4b10 ldr r3, [pc, #64] @ (8010588 <MX_LWIP_Init+0xc0>)
  37648. 8010548: 2210 movs r2, #16
  37649. 801054a: 619a str r2, [r3, #24]
  37650. osThreadNew(ethernet_link_thread, &gnetif, &attributes);
  37651. 801054c: 4a0e ldr r2, [pc, #56] @ (8010588 <MX_LWIP_Init+0xc0>)
  37652. 801054e: 490c ldr r1, [pc, #48] @ (8010580 <MX_LWIP_Init+0xb8>)
  37653. 8010550: 480f ldr r0, [pc, #60] @ (8010590 <MX_LWIP_Init+0xc8>)
  37654. 8010552: f000 feee bl 8011332 <osThreadNew>
  37655. /* USER CODE END H7_OS_THREAD_NEW_CMSIS_RTOS_V2 */
  37656. /* USER CODE BEGIN 3 */
  37657. /* Start DHCP negotiation for a network interface (IPv4) */
  37658. #if USE_DHCP
  37659. netif_set_up(&gnetif);
  37660. 8010556: 480a ldr r0, [pc, #40] @ (8010580 <MX_LWIP_Init+0xb8>)
  37661. 8010558: f00a fa22 bl 801a9a0 <netif_set_up>
  37662. dhcp_start(&gnetif);
  37663. 801055c: 4808 ldr r0, [pc, #32] @ (8010580 <MX_LWIP_Init+0xb8>)
  37664. 801055e: f012 fd0f bl 8022f80 <dhcp_start>
  37665. #else
  37666. netif_set_addr(&gnetif, ip_2_ip4(&ipaddr), ip_2_ip4(&netmask), ip_2_ip4(&gw));
  37667. #endif
  37668. /* ETH_CODE: call UNLOCK_TCPIP_CORE after we are done */
  37669. UNLOCK_TCPIP_CORE();
  37670. 8010562: f000 fd4d bl 8011000 <sys_unlock_tcpip_core>
  37671. /* USER CODE END 3 */
  37672. }
  37673. 8010566: bf00 nop
  37674. 8010568: 46bd mov sp, r7
  37675. 801056a: bd80 pop {r7, pc}
  37676. 801056c: 2400228c .word 0x2400228c
  37677. 8010570: 24002290 .word 0x24002290
  37678. 8010574: 24002294 .word 0x24002294
  37679. 8010578: 0801983d .word 0x0801983d
  37680. 801057c: 08010a49 .word 0x08010a49
  37681. 8010580: 24002254 .word 0x24002254
  37682. 8010584: 08010595 .word 0x08010595
  37683. 8010588: 24002298 .word 0x24002298
  37684. 801058c: 0802d9d8 .word 0x0802d9d8
  37685. 8010590: 08010d19 .word 0x08010d19
  37686. 08010594 <ethernet_link_status_updated>:
  37687. * @brief Notify the User about the network interface config status
  37688. * @param netif: the network interface
  37689. * @retval None
  37690. */
  37691. static void ethernet_link_status_updated(struct netif *netif)
  37692. {
  37693. 8010594: b480 push {r7}
  37694. 8010596: b083 sub sp, #12
  37695. 8010598: af00 add r7, sp, #0
  37696. 801059a: 6078 str r0, [r7, #4]
  37697. else /* netif is down */
  37698. {
  37699. /* USER CODE BEGIN 6 */
  37700. /* USER CODE END 6 */
  37701. }
  37702. }
  37703. 801059c: bf00 nop
  37704. 801059e: 370c adds r7, #12
  37705. 80105a0: 46bd mov sp, r7
  37706. 80105a2: f85d 7b04 ldr.w r7, [sp], #4
  37707. 80105a6: 4770 bx lr
  37708. 080105a8 <HAL_ETH_RxCpltCallback>:
  37709. * @brief Ethernet Rx Transfer completed callback
  37710. * @param handlerEth: ETH handler
  37711. * @retval None
  37712. */
  37713. void HAL_ETH_RxCpltCallback(ETH_HandleTypeDef *handlerEth)
  37714. {
  37715. 80105a8: b580 push {r7, lr}
  37716. 80105aa: b082 sub sp, #8
  37717. 80105ac: af00 add r7, sp, #0
  37718. 80105ae: 6078 str r0, [r7, #4]
  37719. osSemaphoreRelease(RxPktSemaphore);
  37720. 80105b0: 4b04 ldr r3, [pc, #16] @ (80105c4 <HAL_ETH_RxCpltCallback+0x1c>)
  37721. 80105b2: 681b ldr r3, [r3, #0]
  37722. 80105b4: 4618 mov r0, r3
  37723. 80105b6: f001 fa55 bl 8011a64 <osSemaphoreRelease>
  37724. }
  37725. 80105ba: bf00 nop
  37726. 80105bc: 3708 adds r7, #8
  37727. 80105be: 46bd mov sp, r7
  37728. 80105c0: bd80 pop {r7, pc}
  37729. 80105c2: bf00 nop
  37730. 80105c4: 240022c4 .word 0x240022c4
  37731. 080105c8 <HAL_ETH_TxCpltCallback>:
  37732. * @brief Ethernet Tx Transfer completed callback
  37733. * @param handlerEth: ETH handler
  37734. * @retval None
  37735. */
  37736. void HAL_ETH_TxCpltCallback(ETH_HandleTypeDef *handlerEth)
  37737. {
  37738. 80105c8: b580 push {r7, lr}
  37739. 80105ca: b082 sub sp, #8
  37740. 80105cc: af00 add r7, sp, #0
  37741. 80105ce: 6078 str r0, [r7, #4]
  37742. osSemaphoreRelease(TxPktSemaphore);
  37743. 80105d0: 4b04 ldr r3, [pc, #16] @ (80105e4 <HAL_ETH_TxCpltCallback+0x1c>)
  37744. 80105d2: 681b ldr r3, [r3, #0]
  37745. 80105d4: 4618 mov r0, r3
  37746. 80105d6: f001 fa45 bl 8011a64 <osSemaphoreRelease>
  37747. }
  37748. 80105da: bf00 nop
  37749. 80105dc: 3708 adds r7, #8
  37750. 80105de: 46bd mov sp, r7
  37751. 80105e0: bd80 pop {r7, pc}
  37752. 80105e2: bf00 nop
  37753. 80105e4: 240022c8 .word 0x240022c8
  37754. 080105e8 <HAL_ETH_ErrorCallback>:
  37755. * @brief Ethernet DMA transfer error callback
  37756. * @param handlerEth: ETH handler
  37757. * @retval None
  37758. */
  37759. void HAL_ETH_ErrorCallback(ETH_HandleTypeDef *handlerEth)
  37760. {
  37761. 80105e8: b580 push {r7, lr}
  37762. 80105ea: b082 sub sp, #8
  37763. 80105ec: af00 add r7, sp, #0
  37764. 80105ee: 6078 str r0, [r7, #4]
  37765. if((HAL_ETH_GetDMAError(handlerEth) & ETH_DMACSR_RBU) == ETH_DMACSR_RBU)
  37766. 80105f0: 6878 ldr r0, [r7, #4]
  37767. 80105f2: f7f8 fe7d bl 80092f0 <HAL_ETH_GetDMAError>
  37768. 80105f6: 4603 mov r3, r0
  37769. 80105f8: f003 0380 and.w r3, r3, #128 @ 0x80
  37770. 80105fc: 2b80 cmp r3, #128 @ 0x80
  37771. 80105fe: d104 bne.n 801060a <HAL_ETH_ErrorCallback+0x22>
  37772. {
  37773. osSemaphoreRelease(RxPktSemaphore);
  37774. 8010600: 4b04 ldr r3, [pc, #16] @ (8010614 <HAL_ETH_ErrorCallback+0x2c>)
  37775. 8010602: 681b ldr r3, [r3, #0]
  37776. 8010604: 4618 mov r0, r3
  37777. 8010606: f001 fa2d bl 8011a64 <osSemaphoreRelease>
  37778. }
  37779. }
  37780. 801060a: bf00 nop
  37781. 801060c: 3708 adds r7, #8
  37782. 801060e: 46bd mov sp, r7
  37783. 8010610: bd80 pop {r7, pc}
  37784. 8010612: bf00 nop
  37785. 8010614: 240022c4 .word 0x240022c4
  37786. 08010618 <low_level_init>:
  37787. *
  37788. * @param netif the already initialized lwip network interface structure
  37789. * for this ethernetif
  37790. */
  37791. static void low_level_init(struct netif *netif)
  37792. {
  37793. 8010618: b580 push {r7, lr}
  37794. 801061a: b0aa sub sp, #168 @ 0xa8
  37795. 801061c: af00 add r7, sp, #0
  37796. 801061e: 6078 str r0, [r7, #4]
  37797. HAL_StatusTypeDef hal_eth_init_status = HAL_OK;
  37798. 8010620: 2300 movs r3, #0
  37799. 8010622: f887 309f strb.w r3, [r7, #159] @ 0x9f
  37800. /* USER CODE BEGIN OS_THREAD_ATTR_CMSIS_RTOS_V2 */
  37801. osThreadAttr_t attributes;
  37802. /* USER CODE END OS_THREAD_ATTR_CMSIS_RTOS_V2 */
  37803. uint32_t duplex, speed = 0;
  37804. 8010626: 2300 movs r3, #0
  37805. 8010628: f8c7 30a0 str.w r3, [r7, #160] @ 0xa0
  37806. int32_t PHYLinkState = 0;
  37807. 801062c: 2300 movs r3, #0
  37808. 801062e: f8c7 3098 str.w r3, [r7, #152] @ 0x98
  37809. ETH_MACConfigTypeDef MACConf = {0};
  37810. 8010632: f107 0310 add.w r3, r7, #16
  37811. 8010636: 2264 movs r2, #100 @ 0x64
  37812. 8010638: 2100 movs r1, #0
  37813. 801063a: 4618 mov r0, r3
  37814. 801063c: f01a faa8 bl 802ab90 <memset>
  37815. /* Start ETH HAL Init */
  37816. uint8_t MACAddr[6] ;
  37817. heth.Instance = ETH;
  37818. 8010640: 4b86 ldr r3, [pc, #536] @ (801085c <low_level_init+0x244>)
  37819. 8010642: 4a87 ldr r2, [pc, #540] @ (8010860 <low_level_init+0x248>)
  37820. 8010644: 601a str r2, [r3, #0]
  37821. // MACAddr[1] = 0x80;
  37822. // MACAddr[2] = 0xE1;
  37823. // MACAddr[3] = 0x00;
  37824. // MACAddr[4] = 0x00;
  37825. // MACAddr[5] = 0x00;
  37826. MACAddr[0] = 0x7C;
  37827. 8010646: 237c movs r3, #124 @ 0x7c
  37828. 8010648: 723b strb r3, [r7, #8]
  37829. MACAddr[1] = 0xF6;
  37830. 801064a: 23f6 movs r3, #246 @ 0xf6
  37831. 801064c: 727b strb r3, [r7, #9]
  37832. MACAddr[2] = 0x66;
  37833. 801064e: 2366 movs r3, #102 @ 0x66
  37834. 8010650: 72bb strb r3, [r7, #10]
  37835. MACAddr[3] = 0xE4;
  37836. 8010652: 23e4 movs r3, #228 @ 0xe4
  37837. 8010654: 72fb strb r3, [r7, #11]
  37838. MACAddr[4] = 0xB5;
  37839. 8010656: 23b5 movs r3, #181 @ 0xb5
  37840. 8010658: 733b strb r3, [r7, #12]
  37841. MACAddr[5] = 0x41;
  37842. 801065a: 2341 movs r3, #65 @ 0x41
  37843. 801065c: 737b strb r3, [r7, #13]
  37844. heth.Init.MACAddr = &MACAddr[0];
  37845. 801065e: 4a7f ldr r2, [pc, #508] @ (801085c <low_level_init+0x244>)
  37846. 8010660: f107 0308 add.w r3, r7, #8
  37847. 8010664: 6053 str r3, [r2, #4]
  37848. heth.Init.MediaInterface = HAL_ETH_MII_MODE;
  37849. 8010666: 4b7d ldr r3, [pc, #500] @ (801085c <low_level_init+0x244>)
  37850. 8010668: 2200 movs r2, #0
  37851. 801066a: 721a strb r2, [r3, #8]
  37852. heth.Init.TxDesc = DMATxDscrTab;
  37853. 801066c: 4b7b ldr r3, [pc, #492] @ (801085c <low_level_init+0x244>)
  37854. 801066e: 4a7d ldr r2, [pc, #500] @ (8010864 <low_level_init+0x24c>)
  37855. 8010670: 60da str r2, [r3, #12]
  37856. heth.Init.RxDesc = DMARxDscrTab;
  37857. 8010672: 4b7a ldr r3, [pc, #488] @ (801085c <low_level_init+0x244>)
  37858. 8010674: 4a7c ldr r2, [pc, #496] @ (8010868 <low_level_init+0x250>)
  37859. 8010676: 611a str r2, [r3, #16]
  37860. heth.Init.RxBuffLen = 1536;
  37861. 8010678: 4b78 ldr r3, [pc, #480] @ (801085c <low_level_init+0x244>)
  37862. 801067a: f44f 62c0 mov.w r2, #1536 @ 0x600
  37863. 801067e: 615a str r2, [r3, #20]
  37864. /* USER CODE BEGIN MACADDRESS */
  37865. /* USER CODE END MACADDRESS */
  37866. hal_eth_init_status = HAL_ETH_Init(&heth);
  37867. 8010680: 4876 ldr r0, [pc, #472] @ (801085c <low_level_init+0x244>)
  37868. 8010682: f7f7 fe69 bl 8008358 <HAL_ETH_Init>
  37869. 8010686: 4603 mov r3, r0
  37870. 8010688: f887 309f strb.w r3, [r7, #159] @ 0x9f
  37871. memset(&TxConfig, 0 , sizeof(ETH_TxPacketConfig));
  37872. 801068c: 2238 movs r2, #56 @ 0x38
  37873. 801068e: 2100 movs r1, #0
  37874. 8010690: 4876 ldr r0, [pc, #472] @ (801086c <low_level_init+0x254>)
  37875. 8010692: f01a fa7d bl 802ab90 <memset>
  37876. TxConfig.Attributes = ETH_TX_PACKETS_FEATURES_CSUM | ETH_TX_PACKETS_FEATURES_CRCPAD;
  37877. 8010696: 4b75 ldr r3, [pc, #468] @ (801086c <low_level_init+0x254>)
  37878. 8010698: 2221 movs r2, #33 @ 0x21
  37879. 801069a: 601a str r2, [r3, #0]
  37880. TxConfig.ChecksumCtrl = ETH_CHECKSUM_IPHDR_PAYLOAD_INSERT_PHDR_CALC;
  37881. 801069c: 4b73 ldr r3, [pc, #460] @ (801086c <low_level_init+0x254>)
  37882. 801069e: f44f 3240 mov.w r2, #196608 @ 0x30000
  37883. 80106a2: 615a str r2, [r3, #20]
  37884. TxConfig.CRCPadCtrl = ETH_CRC_PAD_INSERT;
  37885. 80106a4: 4b71 ldr r3, [pc, #452] @ (801086c <low_level_init+0x254>)
  37886. 80106a6: 2200 movs r2, #0
  37887. 80106a8: 611a str r2, [r3, #16]
  37888. /* End ETH HAL Init */
  37889. /* Initialize the RX POOL */
  37890. LWIP_MEMPOOL_INIT(RX_POOL);
  37891. 80106aa: 4871 ldr r0, [pc, #452] @ (8010870 <low_level_init+0x258>)
  37892. 80106ac: f009 fe64 bl 801a378 <memp_init_pool>
  37893. #if LWIP_ARP || LWIP_ETHERNET
  37894. /* set MAC hardware address length */
  37895. netif->hwaddr_len = ETH_HWADDR_LEN;
  37896. 80106b0: 687b ldr r3, [r7, #4]
  37897. 80106b2: 2206 movs r2, #6
  37898. 80106b4: f883 2030 strb.w r2, [r3, #48] @ 0x30
  37899. /* set MAC hardware address */
  37900. netif->hwaddr[0] = heth.Init.MACAddr[0];
  37901. 80106b8: 4b68 ldr r3, [pc, #416] @ (801085c <low_level_init+0x244>)
  37902. 80106ba: 685b ldr r3, [r3, #4]
  37903. 80106bc: 781a ldrb r2, [r3, #0]
  37904. 80106be: 687b ldr r3, [r7, #4]
  37905. 80106c0: f883 202a strb.w r2, [r3, #42] @ 0x2a
  37906. netif->hwaddr[1] = heth.Init.MACAddr[1];
  37907. 80106c4: 4b65 ldr r3, [pc, #404] @ (801085c <low_level_init+0x244>)
  37908. 80106c6: 685b ldr r3, [r3, #4]
  37909. 80106c8: 785a ldrb r2, [r3, #1]
  37910. 80106ca: 687b ldr r3, [r7, #4]
  37911. 80106cc: f883 202b strb.w r2, [r3, #43] @ 0x2b
  37912. netif->hwaddr[2] = heth.Init.MACAddr[2];
  37913. 80106d0: 4b62 ldr r3, [pc, #392] @ (801085c <low_level_init+0x244>)
  37914. 80106d2: 685b ldr r3, [r3, #4]
  37915. 80106d4: 789a ldrb r2, [r3, #2]
  37916. 80106d6: 687b ldr r3, [r7, #4]
  37917. 80106d8: f883 202c strb.w r2, [r3, #44] @ 0x2c
  37918. netif->hwaddr[3] = heth.Init.MACAddr[3];
  37919. 80106dc: 4b5f ldr r3, [pc, #380] @ (801085c <low_level_init+0x244>)
  37920. 80106de: 685b ldr r3, [r3, #4]
  37921. 80106e0: 78da ldrb r2, [r3, #3]
  37922. 80106e2: 687b ldr r3, [r7, #4]
  37923. 80106e4: f883 202d strb.w r2, [r3, #45] @ 0x2d
  37924. netif->hwaddr[4] = heth.Init.MACAddr[4];
  37925. 80106e8: 4b5c ldr r3, [pc, #368] @ (801085c <low_level_init+0x244>)
  37926. 80106ea: 685b ldr r3, [r3, #4]
  37927. 80106ec: 791a ldrb r2, [r3, #4]
  37928. 80106ee: 687b ldr r3, [r7, #4]
  37929. 80106f0: f883 202e strb.w r2, [r3, #46] @ 0x2e
  37930. netif->hwaddr[5] = heth.Init.MACAddr[5];
  37931. 80106f4: 4b59 ldr r3, [pc, #356] @ (801085c <low_level_init+0x244>)
  37932. 80106f6: 685b ldr r3, [r3, #4]
  37933. 80106f8: 795a ldrb r2, [r3, #5]
  37934. 80106fa: 687b ldr r3, [r7, #4]
  37935. 80106fc: f883 202f strb.w r2, [r3, #47] @ 0x2f
  37936. /* maximum transfer unit */
  37937. netif->mtu = ETH_MAX_PAYLOAD;
  37938. 8010700: 687b ldr r3, [r7, #4]
  37939. 8010702: f240 52dc movw r2, #1500 @ 0x5dc
  37940. 8010706: 851a strh r2, [r3, #40] @ 0x28
  37941. /* Accept broadcast address and ARP traffic */
  37942. /* don't set NETIF_FLAG_ETHARP if this device is not an ethernet one */
  37943. #if LWIP_ARP
  37944. netif->flags |= NETIF_FLAG_BROADCAST | NETIF_FLAG_ETHARP;
  37945. 8010708: 687b ldr r3, [r7, #4]
  37946. 801070a: f893 3031 ldrb.w r3, [r3, #49] @ 0x31
  37947. 801070e: f043 030a orr.w r3, r3, #10
  37948. 8010712: b2da uxtb r2, r3
  37949. 8010714: 687b ldr r3, [r7, #4]
  37950. 8010716: f883 2031 strb.w r2, [r3, #49] @ 0x31
  37951. #else
  37952. netif->flags |= NETIF_FLAG_BROADCAST;
  37953. #endif /* LWIP_ARP */
  37954. /* create a binary semaphore used for informing ethernetif of frame reception */
  37955. RxPktSemaphore = osSemaphoreNew(1, 1, NULL);
  37956. 801071a: 2200 movs r2, #0
  37957. 801071c: 2101 movs r1, #1
  37958. 801071e: 2001 movs r0, #1
  37959. 8010720: f001 f8c5 bl 80118ae <osSemaphoreNew>
  37960. 8010724: 4603 mov r3, r0
  37961. 8010726: 4a53 ldr r2, [pc, #332] @ (8010874 <low_level_init+0x25c>)
  37962. 8010728: 6013 str r3, [r2, #0]
  37963. /* create a binary semaphore used for informing ethernetif of frame transmission */
  37964. TxPktSemaphore = osSemaphoreNew(1, 1, NULL);
  37965. 801072a: 2200 movs r2, #0
  37966. 801072c: 2101 movs r1, #1
  37967. 801072e: 2001 movs r0, #1
  37968. 8010730: f001 f8bd bl 80118ae <osSemaphoreNew>
  37969. 8010734: 4603 mov r3, r0
  37970. 8010736: 4a50 ldr r2, [pc, #320] @ (8010878 <low_level_init+0x260>)
  37971. 8010738: 6013 str r3, [r2, #0]
  37972. /* create the task that handles the ETH_MAC */
  37973. /* USER CODE BEGIN OS_THREAD_NEW_CMSIS_RTOS_V2 */
  37974. memset(&attributes, 0x0, sizeof(osThreadAttr_t));
  37975. 801073a: f107 0374 add.w r3, r7, #116 @ 0x74
  37976. 801073e: 2224 movs r2, #36 @ 0x24
  37977. 8010740: 2100 movs r1, #0
  37978. 8010742: 4618 mov r0, r3
  37979. 8010744: f01a fa24 bl 802ab90 <memset>
  37980. attributes.name = "EthIf";
  37981. 8010748: 4b4c ldr r3, [pc, #304] @ (801087c <low_level_init+0x264>)
  37982. 801074a: 677b str r3, [r7, #116] @ 0x74
  37983. attributes.stack_size = INTERFACE_THREAD_STACK_SIZE;
  37984. 801074c: f44f 6380 mov.w r3, #1024 @ 0x400
  37985. 8010750: f8c7 3088 str.w r3, [r7, #136] @ 0x88
  37986. attributes.priority = osPriorityRealtime;
  37987. 8010754: 2330 movs r3, #48 @ 0x30
  37988. 8010756: f8c7 308c str.w r3, [r7, #140] @ 0x8c
  37989. osThreadNew(ethernetif_input, netif, &attributes);
  37990. 801075a: f107 0374 add.w r3, r7, #116 @ 0x74
  37991. 801075e: 461a mov r2, r3
  37992. 8010760: 6879 ldr r1, [r7, #4]
  37993. 8010762: 4847 ldr r0, [pc, #284] @ (8010880 <low_level_init+0x268>)
  37994. 8010764: f000 fde5 bl 8011332 <osThreadNew>
  37995. /* USER CODE BEGIN PHY_PRE_CONFIG */
  37996. /* USER CODE END PHY_PRE_CONFIG */
  37997. /* Set PHY IO functions */
  37998. DP83848_RegisterBusIO(&DP83848, &DP83848_IOCtx);
  37999. 8010768: 4946 ldr r1, [pc, #280] @ (8010884 <low_level_init+0x26c>)
  38000. 801076a: 4847 ldr r0, [pc, #284] @ (8010888 <low_level_init+0x270>)
  38001. 801076c: f7f4 fec9 bl 8005502 <DP83848_RegisterBusIO>
  38002. /* Initialize the DP83848 ETH PHY */
  38003. DP83848_Init(&DP83848);
  38004. 8010770: 4845 ldr r0, [pc, #276] @ (8010888 <low_level_init+0x270>)
  38005. 8010772: f7f4 fef8 bl 8005566 <DP83848_Init>
  38006. if (hal_eth_init_status == HAL_OK)
  38007. 8010776: f897 309f ldrb.w r3, [r7, #159] @ 0x9f
  38008. 801077a: 2b00 cmp r3, #0
  38009. 801077c: d168 bne.n 8010850 <low_level_init+0x238>
  38010. {
  38011. PHYLinkState = DP83848_GetLinkState(&DP83848);
  38012. 801077e: 4842 ldr r0, [pc, #264] @ (8010888 <low_level_init+0x270>)
  38013. 8010780: f7f4 ff3e bl 8005600 <DP83848_GetLinkState>
  38014. 8010784: f8c7 0098 str.w r0, [r7, #152] @ 0x98
  38015. /* Get link state */
  38016. if(PHYLinkState <= DP83848_STATUS_LINK_DOWN)
  38017. 8010788: f8d7 3098 ldr.w r3, [r7, #152] @ 0x98
  38018. 801078c: 2b01 cmp r3, #1
  38019. 801078e: dc06 bgt.n 801079e <low_level_init+0x186>
  38020. {
  38021. netif_set_link_down(netif);
  38022. 8010790: 6878 ldr r0, [r7, #4]
  38023. 8010792: f00a f9e1 bl 801ab58 <netif_set_link_down>
  38024. netif_set_down(netif);
  38025. 8010796: 6878 ldr r0, [r7, #4]
  38026. 8010798: f00a f970 bl 801aa7c <netif_set_down>
  38027. #endif /* LWIP_ARP || LWIP_ETHERNET */
  38028. /* USER CODE BEGIN LOW_LEVEL_INIT */
  38029. /* USER CODE END LOW_LEVEL_INIT */
  38030. }
  38031. 801079c: e05a b.n 8010854 <low_level_init+0x23c>
  38032. switch (PHYLinkState)
  38033. 801079e: f8d7 3098 ldr.w r3, [r7, #152] @ 0x98
  38034. 80107a2: 3b02 subs r3, #2
  38035. 80107a4: 2b03 cmp r3, #3
  38036. 80107a6: d82b bhi.n 8010800 <low_level_init+0x1e8>
  38037. 80107a8: a201 add r2, pc, #4 @ (adr r2, 80107b0 <low_level_init+0x198>)
  38038. 80107aa: f852 f023 ldr.w pc, [r2, r3, lsl #2]
  38039. 80107ae: bf00 nop
  38040. 80107b0: 080107c1 .word 0x080107c1
  38041. 80107b4: 080107d3 .word 0x080107d3
  38042. 80107b8: 080107e3 .word 0x080107e3
  38043. 80107bc: 080107f3 .word 0x080107f3
  38044. duplex = ETH_FULLDUPLEX_MODE;
  38045. 80107c0: f44f 5300 mov.w r3, #8192 @ 0x2000
  38046. 80107c4: f8c7 30a4 str.w r3, [r7, #164] @ 0xa4
  38047. speed = ETH_SPEED_100M;
  38048. 80107c8: f44f 4380 mov.w r3, #16384 @ 0x4000
  38049. 80107cc: f8c7 30a0 str.w r3, [r7, #160] @ 0xa0
  38050. break;
  38051. 80107d0: e01f b.n 8010812 <low_level_init+0x1fa>
  38052. duplex = ETH_HALFDUPLEX_MODE;
  38053. 80107d2: 2300 movs r3, #0
  38054. 80107d4: f8c7 30a4 str.w r3, [r7, #164] @ 0xa4
  38055. speed = ETH_SPEED_100M;
  38056. 80107d8: f44f 4380 mov.w r3, #16384 @ 0x4000
  38057. 80107dc: f8c7 30a0 str.w r3, [r7, #160] @ 0xa0
  38058. break;
  38059. 80107e0: e017 b.n 8010812 <low_level_init+0x1fa>
  38060. duplex = ETH_FULLDUPLEX_MODE;
  38061. 80107e2: f44f 5300 mov.w r3, #8192 @ 0x2000
  38062. 80107e6: f8c7 30a4 str.w r3, [r7, #164] @ 0xa4
  38063. speed = ETH_SPEED_10M;
  38064. 80107ea: 2300 movs r3, #0
  38065. 80107ec: f8c7 30a0 str.w r3, [r7, #160] @ 0xa0
  38066. break;
  38067. 80107f0: e00f b.n 8010812 <low_level_init+0x1fa>
  38068. duplex = ETH_HALFDUPLEX_MODE;
  38069. 80107f2: 2300 movs r3, #0
  38070. 80107f4: f8c7 30a4 str.w r3, [r7, #164] @ 0xa4
  38071. speed = ETH_SPEED_10M;
  38072. 80107f8: 2300 movs r3, #0
  38073. 80107fa: f8c7 30a0 str.w r3, [r7, #160] @ 0xa0
  38074. break;
  38075. 80107fe: e008 b.n 8010812 <low_level_init+0x1fa>
  38076. duplex = ETH_FULLDUPLEX_MODE;
  38077. 8010800: f44f 5300 mov.w r3, #8192 @ 0x2000
  38078. 8010804: f8c7 30a4 str.w r3, [r7, #164] @ 0xa4
  38079. speed = ETH_SPEED_100M;
  38080. 8010808: f44f 4380 mov.w r3, #16384 @ 0x4000
  38081. 801080c: f8c7 30a0 str.w r3, [r7, #160] @ 0xa0
  38082. break;
  38083. 8010810: bf00 nop
  38084. HAL_ETH_GetMACConfig(&heth, &MACConf);
  38085. 8010812: f107 0310 add.w r3, r7, #16
  38086. 8010816: 4619 mov r1, r3
  38087. 8010818: 4810 ldr r0, [pc, #64] @ (801085c <low_level_init+0x244>)
  38088. 801081a: f7f8 fb2b bl 8008e74 <HAL_ETH_GetMACConfig>
  38089. MACConf.DuplexMode = duplex;
  38090. 801081e: f8d7 30a4 ldr.w r3, [r7, #164] @ 0xa4
  38091. 8010822: 62bb str r3, [r7, #40] @ 0x28
  38092. MACConf.Speed = speed;
  38093. 8010824: f8d7 30a0 ldr.w r3, [r7, #160] @ 0xa0
  38094. 8010828: 627b str r3, [r7, #36] @ 0x24
  38095. HAL_ETH_SetMACConfig(&heth, &MACConf);
  38096. 801082a: f107 0310 add.w r3, r7, #16
  38097. 801082e: 4619 mov r1, r3
  38098. 8010830: 480a ldr r0, [pc, #40] @ (801085c <low_level_init+0x244>)
  38099. 8010832: f7f8 fcf3 bl 800921c <HAL_ETH_SetMACConfig>
  38100. HAL_ETH_Start_IT(&heth);
  38101. 8010836: 4809 ldr r0, [pc, #36] @ (801085c <low_level_init+0x244>)
  38102. 8010838: f7f7 fe8c bl 8008554 <HAL_ETH_Start_IT>
  38103. netif_set_up(netif);
  38104. 801083c: 6878 ldr r0, [r7, #4]
  38105. 801083e: f00a f8af bl 801a9a0 <netif_set_up>
  38106. netif_set_link_up(netif);
  38107. 8010842: 6878 ldr r0, [r7, #4]
  38108. 8010844: f00a f94e bl 801aae4 <netif_set_link_up>
  38109. ethernetif_notify_conn_changed(netif);
  38110. 8010848: 6878 ldr r0, [r7, #4]
  38111. 801084a: f000 fb1b bl 8010e84 <ethernetif_notify_conn_changed>
  38112. }
  38113. 801084e: e001 b.n 8010854 <low_level_init+0x23c>
  38114. Error_Handler();
  38115. 8010850: f7f1 ff38 bl 80026c4 <Error_Handler>
  38116. }
  38117. 8010854: bf00 nop
  38118. 8010856: 37a8 adds r7, #168 @ 0xa8
  38119. 8010858: 46bd mov sp, r7
  38120. 801085a: bd80 pop {r7, pc}
  38121. 801085c: 240022cc .word 0x240022cc
  38122. 8010860: 40028000 .word 0x40028000
  38123. 8010864: 24040100 .word 0x24040100
  38124. 8010868: 24040000 .word 0x24040000
  38125. 801086c: 2400237c .word 0x2400237c
  38126. 8010870: 08031acc .word 0x08031acc
  38127. 8010874: 240022c4 .word 0x240022c4
  38128. 8010878: 240022c8 .word 0x240022c8
  38129. 801087c: 0802d9f8 .word 0x0802d9f8
  38130. 8010880: 080109f5 .word 0x080109f5
  38131. 8010884: 24000034 .word 0x24000034
  38132. 8010888: 240023b4 .word 0x240023b4
  38133. 0801088c <low_level_output>:
  38134. * to become available since the stack doesn't retry to send a packet
  38135. * dropped because of memory failure (except for the TCP timers).
  38136. */
  38137. static err_t low_level_output(struct netif *netif, struct pbuf *p)
  38138. {
  38139. 801088c: b580 push {r7, lr}
  38140. 801088e: b092 sub sp, #72 @ 0x48
  38141. 8010890: af00 add r7, sp, #0
  38142. 8010892: 6078 str r0, [r7, #4]
  38143. 8010894: 6039 str r1, [r7, #0]
  38144. uint32_t i = 0U;
  38145. 8010896: 2300 movs r3, #0
  38146. 8010898: 647b str r3, [r7, #68] @ 0x44
  38147. struct pbuf *q = NULL;
  38148. 801089a: 2300 movs r3, #0
  38149. 801089c: 643b str r3, [r7, #64] @ 0x40
  38150. err_t errval = ERR_OK;
  38151. 801089e: 2300 movs r3, #0
  38152. 80108a0: f887 303f strb.w r3, [r7, #63] @ 0x3f
  38153. ETH_BufferTypeDef Txbuffer[ETH_TX_DESC_CNT] = {0};
  38154. 80108a4: f107 030c add.w r3, r7, #12
  38155. 80108a8: 2230 movs r2, #48 @ 0x30
  38156. 80108aa: 2100 movs r1, #0
  38157. 80108ac: 4618 mov r0, r3
  38158. 80108ae: f01a f96f bl 802ab90 <memset>
  38159. memset(Txbuffer, 0 , ETH_TX_DESC_CNT*sizeof(ETH_BufferTypeDef));
  38160. 80108b2: f107 030c add.w r3, r7, #12
  38161. 80108b6: 2230 movs r2, #48 @ 0x30
  38162. 80108b8: 2100 movs r1, #0
  38163. 80108ba: 4618 mov r0, r3
  38164. 80108bc: f01a f968 bl 802ab90 <memset>
  38165. for(q = p; q != NULL; q = q->next)
  38166. 80108c0: 683b ldr r3, [r7, #0]
  38167. 80108c2: 643b str r3, [r7, #64] @ 0x40
  38168. 80108c4: e045 b.n 8010952 <low_level_output+0xc6>
  38169. {
  38170. if(i >= ETH_TX_DESC_CNT)
  38171. 80108c6: 6c7b ldr r3, [r7, #68] @ 0x44
  38172. 80108c8: 2b03 cmp r3, #3
  38173. 80108ca: d902 bls.n 80108d2 <low_level_output+0x46>
  38174. return ERR_IF;
  38175. 80108cc: f06f 030b mvn.w r3, #11
  38176. 80108d0: e06c b.n 80109ac <low_level_output+0x120>
  38177. Txbuffer[i].buffer = q->payload;
  38178. 80108d2: 6c3b ldr r3, [r7, #64] @ 0x40
  38179. 80108d4: 6859 ldr r1, [r3, #4]
  38180. 80108d6: 6c7a ldr r2, [r7, #68] @ 0x44
  38181. 80108d8: 4613 mov r3, r2
  38182. 80108da: 005b lsls r3, r3, #1
  38183. 80108dc: 4413 add r3, r2
  38184. 80108de: 009b lsls r3, r3, #2
  38185. 80108e0: 3348 adds r3, #72 @ 0x48
  38186. 80108e2: 443b add r3, r7
  38187. 80108e4: 3b3c subs r3, #60 @ 0x3c
  38188. 80108e6: 6019 str r1, [r3, #0]
  38189. Txbuffer[i].len = q->len;
  38190. 80108e8: 6c3b ldr r3, [r7, #64] @ 0x40
  38191. 80108ea: 895b ldrh r3, [r3, #10]
  38192. 80108ec: 4619 mov r1, r3
  38193. 80108ee: 6c7a ldr r2, [r7, #68] @ 0x44
  38194. 80108f0: 4613 mov r3, r2
  38195. 80108f2: 005b lsls r3, r3, #1
  38196. 80108f4: 4413 add r3, r2
  38197. 80108f6: 009b lsls r3, r3, #2
  38198. 80108f8: 3348 adds r3, #72 @ 0x48
  38199. 80108fa: 443b add r3, r7
  38200. 80108fc: 3b38 subs r3, #56 @ 0x38
  38201. 80108fe: 6019 str r1, [r3, #0]
  38202. if(i>0)
  38203. 8010900: 6c7b ldr r3, [r7, #68] @ 0x44
  38204. 8010902: 2b00 cmp r3, #0
  38205. 8010904: d011 beq.n 801092a <low_level_output+0x9e>
  38206. {
  38207. Txbuffer[i-1].next = &Txbuffer[i];
  38208. 8010906: 6c7b ldr r3, [r7, #68] @ 0x44
  38209. 8010908: 1e5a subs r2, r3, #1
  38210. 801090a: f107 000c add.w r0, r7, #12
  38211. 801090e: 6c79 ldr r1, [r7, #68] @ 0x44
  38212. 8010910: 460b mov r3, r1
  38213. 8010912: 005b lsls r3, r3, #1
  38214. 8010914: 440b add r3, r1
  38215. 8010916: 009b lsls r3, r3, #2
  38216. 8010918: 18c1 adds r1, r0, r3
  38217. 801091a: 4613 mov r3, r2
  38218. 801091c: 005b lsls r3, r3, #1
  38219. 801091e: 4413 add r3, r2
  38220. 8010920: 009b lsls r3, r3, #2
  38221. 8010922: 3348 adds r3, #72 @ 0x48
  38222. 8010924: 443b add r3, r7
  38223. 8010926: 3b34 subs r3, #52 @ 0x34
  38224. 8010928: 6019 str r1, [r3, #0]
  38225. }
  38226. if(q->next == NULL)
  38227. 801092a: 6c3b ldr r3, [r7, #64] @ 0x40
  38228. 801092c: 681b ldr r3, [r3, #0]
  38229. 801092e: 2b00 cmp r3, #0
  38230. 8010930: d109 bne.n 8010946 <low_level_output+0xba>
  38231. {
  38232. Txbuffer[i].next = NULL;
  38233. 8010932: 6c7a ldr r2, [r7, #68] @ 0x44
  38234. 8010934: 4613 mov r3, r2
  38235. 8010936: 005b lsls r3, r3, #1
  38236. 8010938: 4413 add r3, r2
  38237. 801093a: 009b lsls r3, r3, #2
  38238. 801093c: 3348 adds r3, #72 @ 0x48
  38239. 801093e: 443b add r3, r7
  38240. 8010940: 3b34 subs r3, #52 @ 0x34
  38241. 8010942: 2200 movs r2, #0
  38242. 8010944: 601a str r2, [r3, #0]
  38243. }
  38244. i++;
  38245. 8010946: 6c7b ldr r3, [r7, #68] @ 0x44
  38246. 8010948: 3301 adds r3, #1
  38247. 801094a: 647b str r3, [r7, #68] @ 0x44
  38248. for(q = p; q != NULL; q = q->next)
  38249. 801094c: 6c3b ldr r3, [r7, #64] @ 0x40
  38250. 801094e: 681b ldr r3, [r3, #0]
  38251. 8010950: 643b str r3, [r7, #64] @ 0x40
  38252. 8010952: 6c3b ldr r3, [r7, #64] @ 0x40
  38253. 8010954: 2b00 cmp r3, #0
  38254. 8010956: d1b6 bne.n 80108c6 <low_level_output+0x3a>
  38255. }
  38256. TxConfig.Length = p->tot_len;
  38257. 8010958: 683b ldr r3, [r7, #0]
  38258. 801095a: 891b ldrh r3, [r3, #8]
  38259. 801095c: 461a mov r2, r3
  38260. 801095e: 4b15 ldr r3, [pc, #84] @ (80109b4 <low_level_output+0x128>)
  38261. 8010960: 605a str r2, [r3, #4]
  38262. TxConfig.TxBuffer = Txbuffer;
  38263. 8010962: 4a14 ldr r2, [pc, #80] @ (80109b4 <low_level_output+0x128>)
  38264. 8010964: f107 030c add.w r3, r7, #12
  38265. 8010968: 6093 str r3, [r2, #8]
  38266. TxConfig.pData = p;
  38267. 801096a: 4a12 ldr r2, [pc, #72] @ (80109b4 <low_level_output+0x128>)
  38268. 801096c: 683b ldr r3, [r7, #0]
  38269. 801096e: 6353 str r3, [r2, #52] @ 0x34
  38270. pbuf_ref(p);
  38271. 8010970: 6838 ldr r0, [r7, #0]
  38272. 8010972: f00a fda9 bl 801b4c8 <pbuf_ref>
  38273. #if 1
  38274. if (HAL_ETH_Transmit_IT(&heth, &TxConfig) == HAL_OK) {
  38275. 8010976: 490f ldr r1, [pc, #60] @ (80109b4 <low_level_output+0x128>)
  38276. 8010978: 480f ldr r0, [pc, #60] @ (80109b8 <low_level_output+0x12c>)
  38277. 801097a: f7f7 fed7 bl 800872c <HAL_ETH_Transmit_IT>
  38278. 801097e: 4603 mov r3, r0
  38279. 8010980: 2b00 cmp r3, #0
  38280. 8010982: d10e bne.n 80109a2 <low_level_output+0x116>
  38281. while(osSemaphoreAcquire(TxPktSemaphore, TIME_WAITING_FOR_INPUT)!=osOK)
  38282. 8010984: bf00 nop
  38283. 8010986: 4b0d ldr r3, [pc, #52] @ (80109bc <low_level_output+0x130>)
  38284. 8010988: 681b ldr r3, [r3, #0]
  38285. 801098a: f04f 31ff mov.w r1, #4294967295 @ 0xffffffff
  38286. 801098e: 4618 mov r0, r3
  38287. 8010990: f001 f816 bl 80119c0 <osSemaphoreAcquire>
  38288. 8010994: 4603 mov r3, r0
  38289. 8010996: 2b00 cmp r3, #0
  38290. 8010998: d1f5 bne.n 8010986 <low_level_output+0xfa>
  38291. {
  38292. }
  38293. // osSemaphoreAcquire(TxPktSemaphore, pdMS_TO_TICKS(1000));
  38294. HAL_ETH_ReleaseTxPacket(&heth);
  38295. 801099a: 4807 ldr r0, [pc, #28] @ (80109b8 <low_level_output+0x12c>)
  38296. 801099c: f7f8 f84d bl 8008a3a <HAL_ETH_ReleaseTxPacket>
  38297. 80109a0: e002 b.n 80109a8 <low_level_output+0x11c>
  38298. } else {
  38299. pbuf_free(p);
  38300. 80109a2: 6838 ldr r0, [r7, #0]
  38301. 80109a4: f00a fcea bl 801b37c <pbuf_free>
  38302. HAL_ETH_Transmit_IT(&heth, &TxConfig);
  38303. osSemaphoreAcquire(TxPktSemaphore, pdMS_TO_TICKS(100));
  38304. HAL_ETH_ReleaseTxPacket(&heth);
  38305. #endif
  38306. return errval;
  38307. 80109a8: f997 303f ldrsb.w r3, [r7, #63] @ 0x3f
  38308. }
  38309. 80109ac: 4618 mov r0, r3
  38310. 80109ae: 3748 adds r7, #72 @ 0x48
  38311. 80109b0: 46bd mov sp, r7
  38312. 80109b2: bd80 pop {r7, pc}
  38313. 80109b4: 2400237c .word 0x2400237c
  38314. 80109b8: 240022cc .word 0x240022cc
  38315. 80109bc: 240022c8 .word 0x240022c8
  38316. 080109c0 <low_level_input>:
  38317. * @param netif the lwip network interface structure for this ethernetif
  38318. * @return a pbuf filled with the received packet (including MAC header)
  38319. * NULL on memory error
  38320. */
  38321. static struct pbuf * low_level_input(struct netif *netif)
  38322. {
  38323. 80109c0: b580 push {r7, lr}
  38324. 80109c2: b084 sub sp, #16
  38325. 80109c4: af00 add r7, sp, #0
  38326. 80109c6: 6078 str r0, [r7, #4]
  38327. struct pbuf *p = NULL;
  38328. 80109c8: 2300 movs r3, #0
  38329. 80109ca: 60fb str r3, [r7, #12]
  38330. if(RxAllocStatus == RX_ALLOC_OK)
  38331. 80109cc: 4b07 ldr r3, [pc, #28] @ (80109ec <low_level_input+0x2c>)
  38332. 80109ce: 781b ldrb r3, [r3, #0]
  38333. 80109d0: 2b00 cmp r3, #0
  38334. 80109d2: d105 bne.n 80109e0 <low_level_input+0x20>
  38335. {
  38336. HAL_ETH_ReadData(&heth, (void **)&p);
  38337. 80109d4: f107 030c add.w r3, r7, #12
  38338. 80109d8: 4619 mov r1, r3
  38339. 80109da: 4805 ldr r0, [pc, #20] @ (80109f0 <low_level_input+0x30>)
  38340. 80109dc: f7f7 fef7 bl 80087ce <HAL_ETH_ReadData>
  38341. }
  38342. return p;
  38343. 80109e0: 68fb ldr r3, [r7, #12]
  38344. }
  38345. 80109e2: 4618 mov r0, r3
  38346. 80109e4: 3710 adds r7, #16
  38347. 80109e6: 46bd mov sp, r7
  38348. 80109e8: bd80 pop {r7, pc}
  38349. 80109ea: bf00 nop
  38350. 80109ec: 240022c0 .word 0x240022c0
  38351. 80109f0: 240022cc .word 0x240022cc
  38352. 080109f4 <ethernetif_input>:
  38353. * the appropriate input function is called.
  38354. *
  38355. * @param netif the lwip network interface structure for this ethernetif
  38356. */
  38357. void ethernetif_input(void* argument)
  38358. {
  38359. 80109f4: b580 push {r7, lr}
  38360. 80109f6: b084 sub sp, #16
  38361. 80109f8: af00 add r7, sp, #0
  38362. 80109fa: 6078 str r0, [r7, #4]
  38363. struct pbuf *p = NULL;
  38364. 80109fc: 2300 movs r3, #0
  38365. 80109fe: 60fb str r3, [r7, #12]
  38366. struct netif *netif = (struct netif *) argument;
  38367. 8010a00: 687b ldr r3, [r7, #4]
  38368. 8010a02: 60bb str r3, [r7, #8]
  38369. for( ;; )
  38370. {
  38371. if (osSemaphoreAcquire(RxPktSemaphore, TIME_WAITING_FOR_INPUT) == osOK)
  38372. 8010a04: 4b0f ldr r3, [pc, #60] @ (8010a44 <ethernetif_input+0x50>)
  38373. 8010a06: 681b ldr r3, [r3, #0]
  38374. 8010a08: f04f 31ff mov.w r1, #4294967295 @ 0xffffffff
  38375. 8010a0c: 4618 mov r0, r3
  38376. 8010a0e: f000 ffd7 bl 80119c0 <osSemaphoreAcquire>
  38377. 8010a12: 4603 mov r3, r0
  38378. 8010a14: 2b00 cmp r3, #0
  38379. 8010a16: d1f5 bne.n 8010a04 <ethernetif_input+0x10>
  38380. {
  38381. do
  38382. {
  38383. p = low_level_input( netif );
  38384. 8010a18: 68b8 ldr r0, [r7, #8]
  38385. 8010a1a: f7ff ffd1 bl 80109c0 <low_level_input>
  38386. 8010a1e: 60f8 str r0, [r7, #12]
  38387. if (p != NULL)
  38388. 8010a20: 68fb ldr r3, [r7, #12]
  38389. 8010a22: 2b00 cmp r3, #0
  38390. 8010a24: d00a beq.n 8010a3c <ethernetif_input+0x48>
  38391. {
  38392. if (netif->input( p, netif) != ERR_OK )
  38393. 8010a26: 68bb ldr r3, [r7, #8]
  38394. 8010a28: 691b ldr r3, [r3, #16]
  38395. 8010a2a: 68b9 ldr r1, [r7, #8]
  38396. 8010a2c: 68f8 ldr r0, [r7, #12]
  38397. 8010a2e: 4798 blx r3
  38398. 8010a30: 4603 mov r3, r0
  38399. 8010a32: 2b00 cmp r3, #0
  38400. 8010a34: d002 beq.n 8010a3c <ethernetif_input+0x48>
  38401. {
  38402. pbuf_free(p);
  38403. 8010a36: 68f8 ldr r0, [r7, #12]
  38404. 8010a38: f00a fca0 bl 801b37c <pbuf_free>
  38405. }
  38406. }
  38407. } while(p!=NULL);
  38408. 8010a3c: 68fb ldr r3, [r7, #12]
  38409. 8010a3e: 2b00 cmp r3, #0
  38410. 8010a40: d1ea bne.n 8010a18 <ethernetif_input+0x24>
  38411. if (osSemaphoreAcquire(RxPktSemaphore, TIME_WAITING_FOR_INPUT) == osOK)
  38412. 8010a42: e7df b.n 8010a04 <ethernetif_input+0x10>
  38413. 8010a44: 240022c4 .word 0x240022c4
  38414. 08010a48 <ethernetif_init>:
  38415. * @return ERR_OK if the loopif is initialized
  38416. * ERR_MEM if private data couldn't be allocated
  38417. * any other err_t on error
  38418. */
  38419. err_t ethernetif_init(struct netif *netif)
  38420. {
  38421. 8010a48: b580 push {r7, lr}
  38422. 8010a4a: b082 sub sp, #8
  38423. 8010a4c: af00 add r7, sp, #0
  38424. 8010a4e: 6078 str r0, [r7, #4]
  38425. LWIP_ASSERT("netif != NULL", (netif != NULL));
  38426. 8010a50: 687b ldr r3, [r7, #4]
  38427. 8010a52: 2b00 cmp r3, #0
  38428. 8010a54: d106 bne.n 8010a64 <ethernetif_init+0x1c>
  38429. 8010a56: 4b0e ldr r3, [pc, #56] @ (8010a90 <ethernetif_init+0x48>)
  38430. 8010a58: f240 2235 movw r2, #565 @ 0x235
  38431. 8010a5c: 490d ldr r1, [pc, #52] @ (8010a94 <ethernetif_init+0x4c>)
  38432. 8010a5e: 480e ldr r0, [pc, #56] @ (8010a98 <ethernetif_init+0x50>)
  38433. 8010a60: f019 ff04 bl 802a86c <iprintf>
  38434. * The last argument should be replaced with your link speed, in units
  38435. * of bits per second.
  38436. */
  38437. // MIB2_INIT_NETIF(netif, snmp_ifType_ethernet_csmacd, LINK_SPEED_OF_YOUR_NETIF_IN_BPS);
  38438. netif->name[0] = IFNAME0;
  38439. 8010a64: 687b ldr r3, [r7, #4]
  38440. 8010a66: 2273 movs r2, #115 @ 0x73
  38441. 8010a68: f883 2032 strb.w r2, [r3, #50] @ 0x32
  38442. netif->name[1] = IFNAME1;
  38443. 8010a6c: 687b ldr r3, [r7, #4]
  38444. 8010a6e: 2274 movs r2, #116 @ 0x74
  38445. 8010a70: f883 2033 strb.w r2, [r3, #51] @ 0x33
  38446. * is available...) */
  38447. #if LWIP_IPV4
  38448. #if LWIP_ARP || LWIP_ETHERNET
  38449. #if LWIP_ARP
  38450. netif->output = etharp_output;
  38451. 8010a74: 687b ldr r3, [r7, #4]
  38452. 8010a76: 4a09 ldr r2, [pc, #36] @ (8010a9c <ethernetif_init+0x54>)
  38453. 8010a78: 615a str r2, [r3, #20]
  38454. #if LWIP_IPV6
  38455. netif->output_ip6 = ethip6_output;
  38456. #endif /* LWIP_IPV6 */
  38457. netif->linkoutput = low_level_output;
  38458. 8010a7a: 687b ldr r3, [r7, #4]
  38459. 8010a7c: 4a08 ldr r2, [pc, #32] @ (8010aa0 <ethernetif_init+0x58>)
  38460. 8010a7e: 619a str r2, [r3, #24]
  38461. /* initialize the hardware */
  38462. low_level_init(netif);
  38463. 8010a80: 6878 ldr r0, [r7, #4]
  38464. 8010a82: f7ff fdc9 bl 8010618 <low_level_init>
  38465. return ERR_OK;
  38466. 8010a86: 2300 movs r3, #0
  38467. }
  38468. 8010a88: 4618 mov r0, r3
  38469. 8010a8a: 3708 adds r7, #8
  38470. 8010a8c: 46bd mov sp, r7
  38471. 8010a8e: bd80 pop {r7, pc}
  38472. 8010a90: 0802da00 .word 0x0802da00
  38473. 8010a94: 0802da1c .word 0x0802da1c
  38474. 8010a98: 0802da2c .word 0x0802da2c
  38475. 8010a9c: 08024edd .word 0x08024edd
  38476. 8010aa0: 0801088d .word 0x0801088d
  38477. 08010aa4 <pbuf_free_custom>:
  38478. * @brief Custom Rx pbuf free callback
  38479. * @param pbuf: pbuf to be freed
  38480. * @retval None
  38481. */
  38482. void pbuf_free_custom(struct pbuf *p)
  38483. {
  38484. 8010aa4: b580 push {r7, lr}
  38485. 8010aa6: b084 sub sp, #16
  38486. 8010aa8: af00 add r7, sp, #0
  38487. 8010aaa: 6078 str r0, [r7, #4]
  38488. struct pbuf_custom* custom_pbuf = (struct pbuf_custom*)p;
  38489. 8010aac: 687b ldr r3, [r7, #4]
  38490. 8010aae: 60fb str r3, [r7, #12]
  38491. LWIP_MEMPOOL_FREE(RX_POOL, custom_pbuf);
  38492. 8010ab0: 68f9 ldr r1, [r7, #12]
  38493. 8010ab2: 4809 ldr r0, [pc, #36] @ (8010ad8 <pbuf_free_custom+0x34>)
  38494. 8010ab4: f009 fd50 bl 801a558 <memp_free_pool>
  38495. /* If the Rx Buffer Pool was exhausted, signal the ethernetif_input task to
  38496. * call HAL_ETH_GetRxDataBuffer to rebuild the Rx descriptors. */
  38497. if (RxAllocStatus == RX_ALLOC_ERROR)
  38498. 8010ab8: 4b08 ldr r3, [pc, #32] @ (8010adc <pbuf_free_custom+0x38>)
  38499. 8010aba: 781b ldrb r3, [r3, #0]
  38500. 8010abc: 2b01 cmp r3, #1
  38501. 8010abe: d107 bne.n 8010ad0 <pbuf_free_custom+0x2c>
  38502. {
  38503. RxAllocStatus = RX_ALLOC_OK;
  38504. 8010ac0: 4b06 ldr r3, [pc, #24] @ (8010adc <pbuf_free_custom+0x38>)
  38505. 8010ac2: 2200 movs r2, #0
  38506. 8010ac4: 701a strb r2, [r3, #0]
  38507. osSemaphoreRelease(RxPktSemaphore);
  38508. 8010ac6: 4b06 ldr r3, [pc, #24] @ (8010ae0 <pbuf_free_custom+0x3c>)
  38509. 8010ac8: 681b ldr r3, [r3, #0]
  38510. 8010aca: 4618 mov r0, r3
  38511. 8010acc: f000 ffca bl 8011a64 <osSemaphoreRelease>
  38512. }
  38513. }
  38514. 8010ad0: bf00 nop
  38515. 8010ad2: 3710 adds r7, #16
  38516. 8010ad4: 46bd mov sp, r7
  38517. 8010ad6: bd80 pop {r7, pc}
  38518. 8010ad8: 08031acc .word 0x08031acc
  38519. 8010adc: 240022c0 .word 0x240022c0
  38520. 8010ae0: 240022c4 .word 0x240022c4
  38521. 08010ae4 <sys_now>:
  38522. * when LWIP_TIMERS == 1 and NO_SYS == 1
  38523. * @param None
  38524. * @retval Current Time value
  38525. */
  38526. u32_t sys_now(void)
  38527. {
  38528. 8010ae4: b580 push {r7, lr}
  38529. 8010ae6: af00 add r7, sp, #0
  38530. return HAL_GetTick();
  38531. 8010ae8: f7f4 fe62 bl 80057b0 <HAL_GetTick>
  38532. 8010aec: 4603 mov r3, r0
  38533. }
  38534. 8010aee: 4618 mov r0, r3
  38535. 8010af0: bd80 pop {r7, pc}
  38536. ...
  38537. 08010af4 <HAL_ETH_MspInit>:
  38538. * @param ethHandle: ETH handle
  38539. * @retval None
  38540. */
  38541. void HAL_ETH_MspInit(ETH_HandleTypeDef* ethHandle)
  38542. {
  38543. 8010af4: b580 push {r7, lr}
  38544. 8010af6: b08e sub sp, #56 @ 0x38
  38545. 8010af8: af00 add r7, sp, #0
  38546. 8010afa: 6078 str r0, [r7, #4]
  38547. GPIO_InitTypeDef GPIO_InitStruct = {0};
  38548. 8010afc: f107 0324 add.w r3, r7, #36 @ 0x24
  38549. 8010b00: 2200 movs r2, #0
  38550. 8010b02: 601a str r2, [r3, #0]
  38551. 8010b04: 605a str r2, [r3, #4]
  38552. 8010b06: 609a str r2, [r3, #8]
  38553. 8010b08: 60da str r2, [r3, #12]
  38554. 8010b0a: 611a str r2, [r3, #16]
  38555. if(ethHandle->Instance==ETH)
  38556. 8010b0c: 687b ldr r3, [r7, #4]
  38557. 8010b0e: 681b ldr r3, [r3, #0]
  38558. 8010b10: 4a55 ldr r2, [pc, #340] @ (8010c68 <HAL_ETH_MspInit+0x174>)
  38559. 8010b12: 4293 cmp r3, r2
  38560. 8010b14: f040 80a4 bne.w 8010c60 <HAL_ETH_MspInit+0x16c>
  38561. {
  38562. /* USER CODE BEGIN ETH_MspInit 0 */
  38563. /* USER CODE END ETH_MspInit 0 */
  38564. /* Enable Peripheral clock */
  38565. __HAL_RCC_ETH1MAC_CLK_ENABLE();
  38566. 8010b18: 4b54 ldr r3, [pc, #336] @ (8010c6c <HAL_ETH_MspInit+0x178>)
  38567. 8010b1a: f8d3 30d8 ldr.w r3, [r3, #216] @ 0xd8
  38568. 8010b1e: 4a53 ldr r2, [pc, #332] @ (8010c6c <HAL_ETH_MspInit+0x178>)
  38569. 8010b20: f443 4300 orr.w r3, r3, #32768 @ 0x8000
  38570. 8010b24: f8c2 30d8 str.w r3, [r2, #216] @ 0xd8
  38571. 8010b28: 4b50 ldr r3, [pc, #320] @ (8010c6c <HAL_ETH_MspInit+0x178>)
  38572. 8010b2a: f8d3 30d8 ldr.w r3, [r3, #216] @ 0xd8
  38573. 8010b2e: f403 4300 and.w r3, r3, #32768 @ 0x8000
  38574. 8010b32: 623b str r3, [r7, #32]
  38575. 8010b34: 6a3b ldr r3, [r7, #32]
  38576. __HAL_RCC_ETH1TX_CLK_ENABLE();
  38577. 8010b36: 4b4d ldr r3, [pc, #308] @ (8010c6c <HAL_ETH_MspInit+0x178>)
  38578. 8010b38: f8d3 30d8 ldr.w r3, [r3, #216] @ 0xd8
  38579. 8010b3c: 4a4b ldr r2, [pc, #300] @ (8010c6c <HAL_ETH_MspInit+0x178>)
  38580. 8010b3e: f443 3380 orr.w r3, r3, #65536 @ 0x10000
  38581. 8010b42: f8c2 30d8 str.w r3, [r2, #216] @ 0xd8
  38582. 8010b46: 4b49 ldr r3, [pc, #292] @ (8010c6c <HAL_ETH_MspInit+0x178>)
  38583. 8010b48: f8d3 30d8 ldr.w r3, [r3, #216] @ 0xd8
  38584. 8010b4c: f403 3380 and.w r3, r3, #65536 @ 0x10000
  38585. 8010b50: 61fb str r3, [r7, #28]
  38586. 8010b52: 69fb ldr r3, [r7, #28]
  38587. __HAL_RCC_ETH1RX_CLK_ENABLE();
  38588. 8010b54: 4b45 ldr r3, [pc, #276] @ (8010c6c <HAL_ETH_MspInit+0x178>)
  38589. 8010b56: f8d3 30d8 ldr.w r3, [r3, #216] @ 0xd8
  38590. 8010b5a: 4a44 ldr r2, [pc, #272] @ (8010c6c <HAL_ETH_MspInit+0x178>)
  38591. 8010b5c: f443 3300 orr.w r3, r3, #131072 @ 0x20000
  38592. 8010b60: f8c2 30d8 str.w r3, [r2, #216] @ 0xd8
  38593. 8010b64: 4b41 ldr r3, [pc, #260] @ (8010c6c <HAL_ETH_MspInit+0x178>)
  38594. 8010b66: f8d3 30d8 ldr.w r3, [r3, #216] @ 0xd8
  38595. 8010b6a: f403 3300 and.w r3, r3, #131072 @ 0x20000
  38596. 8010b6e: 61bb str r3, [r7, #24]
  38597. 8010b70: 69bb ldr r3, [r7, #24]
  38598. __HAL_RCC_GPIOC_CLK_ENABLE();
  38599. 8010b72: 4b3e ldr r3, [pc, #248] @ (8010c6c <HAL_ETH_MspInit+0x178>)
  38600. 8010b74: f8d3 30e0 ldr.w r3, [r3, #224] @ 0xe0
  38601. 8010b78: 4a3c ldr r2, [pc, #240] @ (8010c6c <HAL_ETH_MspInit+0x178>)
  38602. 8010b7a: f043 0304 orr.w r3, r3, #4
  38603. 8010b7e: f8c2 30e0 str.w r3, [r2, #224] @ 0xe0
  38604. 8010b82: 4b3a ldr r3, [pc, #232] @ (8010c6c <HAL_ETH_MspInit+0x178>)
  38605. 8010b84: f8d3 30e0 ldr.w r3, [r3, #224] @ 0xe0
  38606. 8010b88: f003 0304 and.w r3, r3, #4
  38607. 8010b8c: 617b str r3, [r7, #20]
  38608. 8010b8e: 697b ldr r3, [r7, #20]
  38609. __HAL_RCC_GPIOA_CLK_ENABLE();
  38610. 8010b90: 4b36 ldr r3, [pc, #216] @ (8010c6c <HAL_ETH_MspInit+0x178>)
  38611. 8010b92: f8d3 30e0 ldr.w r3, [r3, #224] @ 0xe0
  38612. 8010b96: 4a35 ldr r2, [pc, #212] @ (8010c6c <HAL_ETH_MspInit+0x178>)
  38613. 8010b98: f043 0301 orr.w r3, r3, #1
  38614. 8010b9c: f8c2 30e0 str.w r3, [r2, #224] @ 0xe0
  38615. 8010ba0: 4b32 ldr r3, [pc, #200] @ (8010c6c <HAL_ETH_MspInit+0x178>)
  38616. 8010ba2: f8d3 30e0 ldr.w r3, [r3, #224] @ 0xe0
  38617. 8010ba6: f003 0301 and.w r3, r3, #1
  38618. 8010baa: 613b str r3, [r7, #16]
  38619. 8010bac: 693b ldr r3, [r7, #16]
  38620. __HAL_RCC_GPIOB_CLK_ENABLE();
  38621. 8010bae: 4b2f ldr r3, [pc, #188] @ (8010c6c <HAL_ETH_MspInit+0x178>)
  38622. 8010bb0: f8d3 30e0 ldr.w r3, [r3, #224] @ 0xe0
  38623. 8010bb4: 4a2d ldr r2, [pc, #180] @ (8010c6c <HAL_ETH_MspInit+0x178>)
  38624. 8010bb6: f043 0302 orr.w r3, r3, #2
  38625. 8010bba: f8c2 30e0 str.w r3, [r2, #224] @ 0xe0
  38626. 8010bbe: 4b2b ldr r3, [pc, #172] @ (8010c6c <HAL_ETH_MspInit+0x178>)
  38627. 8010bc0: f8d3 30e0 ldr.w r3, [r3, #224] @ 0xe0
  38628. 8010bc4: f003 0302 and.w r3, r3, #2
  38629. 8010bc8: 60fb str r3, [r7, #12]
  38630. 8010bca: 68fb ldr r3, [r7, #12]
  38631. PB11 ------> ETH_TX_EN
  38632. PB12 ------> ETH_TXD0
  38633. PB13 ------> ETH_TXD1
  38634. PB8 ------> ETH_TXD3
  38635. */
  38636. GPIO_InitStruct.Pin = GPIO_PIN_1|GPIO_PIN_2|GPIO_PIN_3|GPIO_PIN_4
  38637. 8010bcc: 233e movs r3, #62 @ 0x3e
  38638. 8010bce: 627b str r3, [r7, #36] @ 0x24
  38639. |GPIO_PIN_5;
  38640. GPIO_InitStruct.Mode = GPIO_MODE_AF_PP;
  38641. 8010bd0: 2302 movs r3, #2
  38642. 8010bd2: 62bb str r3, [r7, #40] @ 0x28
  38643. GPIO_InitStruct.Pull = GPIO_NOPULL;
  38644. 8010bd4: 2300 movs r3, #0
  38645. 8010bd6: 62fb str r3, [r7, #44] @ 0x2c
  38646. GPIO_InitStruct.Speed = GPIO_SPEED_FREQ_VERY_HIGH;
  38647. 8010bd8: 2303 movs r3, #3
  38648. 8010bda: 633b str r3, [r7, #48] @ 0x30
  38649. GPIO_InitStruct.Alternate = GPIO_AF11_ETH;
  38650. 8010bdc: 230b movs r3, #11
  38651. 8010bde: 637b str r3, [r7, #52] @ 0x34
  38652. HAL_GPIO_Init(GPIOC, &GPIO_InitStruct);
  38653. 8010be0: f107 0324 add.w r3, r7, #36 @ 0x24
  38654. 8010be4: 4619 mov r1, r3
  38655. 8010be6: 4822 ldr r0, [pc, #136] @ (8010c70 <HAL_ETH_MspInit+0x17c>)
  38656. 8010be8: f7f9 f912 bl 8009e10 <HAL_GPIO_Init>
  38657. GPIO_InitStruct.Pin = GPIO_PIN_0|GPIO_PIN_1|GPIO_PIN_2|GPIO_PIN_3
  38658. 8010bec: 238f movs r3, #143 @ 0x8f
  38659. 8010bee: 627b str r3, [r7, #36] @ 0x24
  38660. |GPIO_PIN_7;
  38661. GPIO_InitStruct.Mode = GPIO_MODE_AF_PP;
  38662. 8010bf0: 2302 movs r3, #2
  38663. 8010bf2: 62bb str r3, [r7, #40] @ 0x28
  38664. GPIO_InitStruct.Pull = GPIO_NOPULL;
  38665. 8010bf4: 2300 movs r3, #0
  38666. 8010bf6: 62fb str r3, [r7, #44] @ 0x2c
  38667. GPIO_InitStruct.Speed = GPIO_SPEED_FREQ_VERY_HIGH;
  38668. 8010bf8: 2303 movs r3, #3
  38669. 8010bfa: 633b str r3, [r7, #48] @ 0x30
  38670. GPIO_InitStruct.Alternate = GPIO_AF11_ETH;
  38671. 8010bfc: 230b movs r3, #11
  38672. 8010bfe: 637b str r3, [r7, #52] @ 0x34
  38673. HAL_GPIO_Init(GPIOA, &GPIO_InitStruct);
  38674. 8010c00: f107 0324 add.w r3, r7, #36 @ 0x24
  38675. 8010c04: 4619 mov r1, r3
  38676. 8010c06: 481b ldr r0, [pc, #108] @ (8010c74 <HAL_ETH_MspInit+0x180>)
  38677. 8010c08: f7f9 f902 bl 8009e10 <HAL_GPIO_Init>
  38678. GPIO_InitStruct.Pin = GPIO_PIN_0|GPIO_PIN_1|GPIO_PIN_11|GPIO_PIN_12
  38679. 8010c0c: f643 1303 movw r3, #14595 @ 0x3903
  38680. 8010c10: 627b str r3, [r7, #36] @ 0x24
  38681. |GPIO_PIN_13|GPIO_PIN_8;
  38682. GPIO_InitStruct.Mode = GPIO_MODE_AF_PP;
  38683. 8010c12: 2302 movs r3, #2
  38684. 8010c14: 62bb str r3, [r7, #40] @ 0x28
  38685. GPIO_InitStruct.Pull = GPIO_NOPULL;
  38686. 8010c16: 2300 movs r3, #0
  38687. 8010c18: 62fb str r3, [r7, #44] @ 0x2c
  38688. GPIO_InitStruct.Speed = GPIO_SPEED_FREQ_VERY_HIGH;
  38689. 8010c1a: 2303 movs r3, #3
  38690. 8010c1c: 633b str r3, [r7, #48] @ 0x30
  38691. GPIO_InitStruct.Alternate = GPIO_AF11_ETH;
  38692. 8010c1e: 230b movs r3, #11
  38693. 8010c20: 637b str r3, [r7, #52] @ 0x34
  38694. HAL_GPIO_Init(GPIOB, &GPIO_InitStruct);
  38695. 8010c22: f107 0324 add.w r3, r7, #36 @ 0x24
  38696. 8010c26: 4619 mov r1, r3
  38697. 8010c28: 4813 ldr r0, [pc, #76] @ (8010c78 <HAL_ETH_MspInit+0x184>)
  38698. 8010c2a: f7f9 f8f1 bl 8009e10 <HAL_GPIO_Init>
  38699. GPIO_InitStruct.Pin = GPIO_PIN_10;
  38700. 8010c2e: f44f 6380 mov.w r3, #1024 @ 0x400
  38701. 8010c32: 627b str r3, [r7, #36] @ 0x24
  38702. GPIO_InitStruct.Mode = GPIO_MODE_AF_PP;
  38703. 8010c34: 2302 movs r3, #2
  38704. 8010c36: 62bb str r3, [r7, #40] @ 0x28
  38705. GPIO_InitStruct.Pull = GPIO_NOPULL;
  38706. 8010c38: 2300 movs r3, #0
  38707. 8010c3a: 62fb str r3, [r7, #44] @ 0x2c
  38708. GPIO_InitStruct.Speed = GPIO_SPEED_FREQ_VERY_HIGH;
  38709. 8010c3c: 2303 movs r3, #3
  38710. 8010c3e: 633b str r3, [r7, #48] @ 0x30
  38711. GPIO_InitStruct.Alternate = GPIO_AF11_ETH;
  38712. 8010c40: 230b movs r3, #11
  38713. 8010c42: 637b str r3, [r7, #52] @ 0x34
  38714. HAL_GPIO_Init(GPIOB, &GPIO_InitStruct);
  38715. 8010c44: f107 0324 add.w r3, r7, #36 @ 0x24
  38716. 8010c48: 4619 mov r1, r3
  38717. 8010c4a: 480b ldr r0, [pc, #44] @ (8010c78 <HAL_ETH_MspInit+0x184>)
  38718. 8010c4c: f7f9 f8e0 bl 8009e10 <HAL_GPIO_Init>
  38719. /* Peripheral interrupt init */
  38720. HAL_NVIC_SetPriority(ETH_IRQn, 5, 0);
  38721. 8010c50: 2200 movs r2, #0
  38722. 8010c52: 2105 movs r1, #5
  38723. 8010c54: 203d movs r0, #61 @ 0x3d
  38724. 8010c56: f7f4 feb3 bl 80059c0 <HAL_NVIC_SetPriority>
  38725. HAL_NVIC_EnableIRQ(ETH_IRQn);
  38726. 8010c5a: 203d movs r0, #61 @ 0x3d
  38727. 8010c5c: f7f4 feca bl 80059f4 <HAL_NVIC_EnableIRQ>
  38728. /* USER CODE BEGIN ETH_MspInit 1 */
  38729. /* USER CODE END ETH_MspInit 1 */
  38730. }
  38731. }
  38732. 8010c60: bf00 nop
  38733. 8010c62: 3738 adds r7, #56 @ 0x38
  38734. 8010c64: 46bd mov sp, r7
  38735. 8010c66: bd80 pop {r7, pc}
  38736. 8010c68: 40028000 .word 0x40028000
  38737. 8010c6c: 58024400 .word 0x58024400
  38738. 8010c70: 58020800 .word 0x58020800
  38739. 8010c74: 58020000 .word 0x58020000
  38740. 8010c78: 58020400 .word 0x58020400
  38741. 08010c7c <ETH_PHY_IO_Init>:
  38742. * @brief Initializes the MDIO interface GPIO and clocks.
  38743. * @param None
  38744. * @retval 0 if OK, -1 if ERROR
  38745. */
  38746. int32_t ETH_PHY_IO_Init(void)
  38747. {
  38748. 8010c7c: b580 push {r7, lr}
  38749. 8010c7e: af00 add r7, sp, #0
  38750. /* We assume that MDIO GPIO configuration is already done
  38751. in the ETH_MspInit() else it should be done here
  38752. */
  38753. /* Configure the MDIO Clock */
  38754. HAL_ETH_SetMDIOClockRange(&heth);
  38755. 8010c80: 4802 ldr r0, [pc, #8] @ (8010c8c <ETH_PHY_IO_Init+0x10>)
  38756. 8010c82: f7f8 fae5 bl 8009250 <HAL_ETH_SetMDIOClockRange>
  38757. return 0;
  38758. 8010c86: 2300 movs r3, #0
  38759. }
  38760. 8010c88: 4618 mov r0, r3
  38761. 8010c8a: bd80 pop {r7, pc}
  38762. 8010c8c: 240022cc .word 0x240022cc
  38763. 08010c90 <ETH_PHY_IO_DeInit>:
  38764. * @brief De-Initializes the MDIO interface .
  38765. * @param None
  38766. * @retval 0 if OK, -1 if ERROR
  38767. */
  38768. int32_t ETH_PHY_IO_DeInit (void)
  38769. {
  38770. 8010c90: b480 push {r7}
  38771. 8010c92: af00 add r7, sp, #0
  38772. return 0;
  38773. 8010c94: 2300 movs r3, #0
  38774. }
  38775. 8010c96: 4618 mov r0, r3
  38776. 8010c98: 46bd mov sp, r7
  38777. 8010c9a: f85d 7b04 ldr.w r7, [sp], #4
  38778. 8010c9e: 4770 bx lr
  38779. 08010ca0 <ETH_PHY_IO_ReadReg>:
  38780. * @param RegAddr: PHY register address
  38781. * @param pRegVal: pointer to hold the register value
  38782. * @retval 0 if OK -1 if Error
  38783. */
  38784. int32_t ETH_PHY_IO_ReadReg(uint32_t DevAddr, uint32_t RegAddr, uint32_t *pRegVal)
  38785. {
  38786. 8010ca0: b580 push {r7, lr}
  38787. 8010ca2: b084 sub sp, #16
  38788. 8010ca4: af00 add r7, sp, #0
  38789. 8010ca6: 60f8 str r0, [r7, #12]
  38790. 8010ca8: 60b9 str r1, [r7, #8]
  38791. 8010caa: 607a str r2, [r7, #4]
  38792. if(HAL_ETH_ReadPHYRegister(&heth, DevAddr, RegAddr, pRegVal) != HAL_OK)
  38793. 8010cac: 687b ldr r3, [r7, #4]
  38794. 8010cae: 68ba ldr r2, [r7, #8]
  38795. 8010cb0: 68f9 ldr r1, [r7, #12]
  38796. 8010cb2: 4807 ldr r0, [pc, #28] @ (8010cd0 <ETH_PHY_IO_ReadReg+0x30>)
  38797. 8010cb4: f7f8 f836 bl 8008d24 <HAL_ETH_ReadPHYRegister>
  38798. 8010cb8: 4603 mov r3, r0
  38799. 8010cba: 2b00 cmp r3, #0
  38800. 8010cbc: d002 beq.n 8010cc4 <ETH_PHY_IO_ReadReg+0x24>
  38801. {
  38802. return -1;
  38803. 8010cbe: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  38804. 8010cc2: e000 b.n 8010cc6 <ETH_PHY_IO_ReadReg+0x26>
  38805. }
  38806. return 0;
  38807. 8010cc4: 2300 movs r3, #0
  38808. }
  38809. 8010cc6: 4618 mov r0, r3
  38810. 8010cc8: 3710 adds r7, #16
  38811. 8010cca: 46bd mov sp, r7
  38812. 8010ccc: bd80 pop {r7, pc}
  38813. 8010cce: bf00 nop
  38814. 8010cd0: 240022cc .word 0x240022cc
  38815. 08010cd4 <ETH_PHY_IO_WriteReg>:
  38816. * @param RegAddr: PHY register address
  38817. * @param RegVal: Value to be written
  38818. * @retval 0 if OK -1 if Error
  38819. */
  38820. int32_t ETH_PHY_IO_WriteReg(uint32_t DevAddr, uint32_t RegAddr, uint32_t RegVal)
  38821. {
  38822. 8010cd4: b580 push {r7, lr}
  38823. 8010cd6: b084 sub sp, #16
  38824. 8010cd8: af00 add r7, sp, #0
  38825. 8010cda: 60f8 str r0, [r7, #12]
  38826. 8010cdc: 60b9 str r1, [r7, #8]
  38827. 8010cde: 607a str r2, [r7, #4]
  38828. if(HAL_ETH_WritePHYRegister(&heth, DevAddr, RegAddr, RegVal) != HAL_OK)
  38829. 8010ce0: 687b ldr r3, [r7, #4]
  38830. 8010ce2: 68ba ldr r2, [r7, #8]
  38831. 8010ce4: 68f9 ldr r1, [r7, #12]
  38832. 8010ce6: 4807 ldr r0, [pc, #28] @ (8010d04 <ETH_PHY_IO_WriteReg+0x30>)
  38833. 8010ce8: f7f8 f870 bl 8008dcc <HAL_ETH_WritePHYRegister>
  38834. 8010cec: 4603 mov r3, r0
  38835. 8010cee: 2b00 cmp r3, #0
  38836. 8010cf0: d002 beq.n 8010cf8 <ETH_PHY_IO_WriteReg+0x24>
  38837. {
  38838. return -1;
  38839. 8010cf2: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  38840. 8010cf6: e000 b.n 8010cfa <ETH_PHY_IO_WriteReg+0x26>
  38841. }
  38842. return 0;
  38843. 8010cf8: 2300 movs r3, #0
  38844. }
  38845. 8010cfa: 4618 mov r0, r3
  38846. 8010cfc: 3710 adds r7, #16
  38847. 8010cfe: 46bd mov sp, r7
  38848. 8010d00: bd80 pop {r7, pc}
  38849. 8010d02: bf00 nop
  38850. 8010d04: 240022cc .word 0x240022cc
  38851. 08010d08 <ETH_PHY_IO_GetTick>:
  38852. /**
  38853. * @brief Get the time in millisecons used for internal PHY driver process.
  38854. * @retval Time value
  38855. */
  38856. int32_t ETH_PHY_IO_GetTick(void)
  38857. {
  38858. 8010d08: b580 push {r7, lr}
  38859. 8010d0a: af00 add r7, sp, #0
  38860. return HAL_GetTick();
  38861. 8010d0c: f7f4 fd50 bl 80057b0 <HAL_GetTick>
  38862. 8010d10: 4603 mov r3, r0
  38863. }
  38864. 8010d12: 4618 mov r0, r3
  38865. 8010d14: bd80 pop {r7, pc}
  38866. ...
  38867. 08010d18 <ethernet_link_thread>:
  38868. /**
  38869. * @brief Check the ETH link state then update ETH driver and netif link accordingly.
  38870. * @retval None
  38871. */
  38872. void ethernet_link_thread(void* argument)
  38873. {
  38874. 8010d18: b580 push {r7, lr}
  38875. 8010d1a: b0a2 sub sp, #136 @ 0x88
  38876. 8010d1c: af00 add r7, sp, #0
  38877. 8010d1e: 6078 str r0, [r7, #4]
  38878. ETH_MACConfigTypeDef MACConf = {0};
  38879. 8010d20: f107 0310 add.w r3, r7, #16
  38880. 8010d24: 2264 movs r2, #100 @ 0x64
  38881. 8010d26: 2100 movs r1, #0
  38882. 8010d28: 4618 mov r0, r3
  38883. 8010d2a: f019 ff31 bl 802ab90 <memset>
  38884. int32_t PHYLinkState = 0;
  38885. 8010d2e: 2300 movs r3, #0
  38886. 8010d30: 67bb str r3, [r7, #120] @ 0x78
  38887. uint32_t linkchanged = 0U, speed = 0U, duplex = 0U;
  38888. 8010d32: 2300 movs r3, #0
  38889. 8010d34: f8c7 3084 str.w r3, [r7, #132] @ 0x84
  38890. 8010d38: 2300 movs r3, #0
  38891. 8010d3a: f8c7 3080 str.w r3, [r7, #128] @ 0x80
  38892. 8010d3e: 2300 movs r3, #0
  38893. 8010d40: 67fb str r3, [r7, #124] @ 0x7c
  38894. struct netif *netif = (struct netif *) argument;
  38895. 8010d42: 687b ldr r3, [r7, #4]
  38896. 8010d44: 677b str r3, [r7, #116] @ 0x74
  38897. /* USER CODE BEGIN ETH link init */
  38898. #if USE_DHCP
  38899. enum dhcp_states DHCP_state = DHCP_START;
  38900. 8010d46: 2301 movs r3, #1
  38901. 8010d48: 73fb strb r3, [r7, #15]
  38902. // LOCK_TCPIP_CORE();
  38903. /* USER CODE END ETH link init */
  38904. for(;;)
  38905. {
  38906. PHYLinkState = DP83848_GetLinkState(&DP83848);
  38907. 8010d4a: 484a ldr r0, [pc, #296] @ (8010e74 <ethernet_link_thread+0x15c>)
  38908. 8010d4c: f7f4 fc58 bl 8005600 <DP83848_GetLinkState>
  38909. 8010d50: 67b8 str r0, [r7, #120] @ 0x78
  38910. if(netif_is_link_up(netif) && (PHYLinkState <= DP83848_STATUS_LINK_DOWN))
  38911. 8010d52: 6f7b ldr r3, [r7, #116] @ 0x74
  38912. 8010d54: f893 3031 ldrb.w r3, [r3, #49] @ 0x31
  38913. 8010d58: 089b lsrs r3, r3, #2
  38914. 8010d5a: f003 0301 and.w r3, r3, #1
  38915. 8010d5e: b2db uxtb r3, r3
  38916. 8010d60: 2b00 cmp r3, #0
  38917. 8010d62: d013 beq.n 8010d8c <ethernet_link_thread+0x74>
  38918. 8010d64: 6fbb ldr r3, [r7, #120] @ 0x78
  38919. 8010d66: 2b01 cmp r3, #1
  38920. 8010d68: dc10 bgt.n 8010d8c <ethernet_link_thread+0x74>
  38921. {
  38922. HAL_ETH_Stop_IT(&heth);
  38923. 8010d6a: 4843 ldr r0, [pc, #268] @ (8010e78 <ethernet_link_thread+0x160>)
  38924. 8010d6c: f7f7 fc66 bl 800863c <HAL_ETH_Stop_IT>
  38925. LOCK_TCPIP_CORE();
  38926. 8010d70: f000 f936 bl 8010fe0 <sys_lock_tcpip_core>
  38927. netif_set_down(netif);
  38928. 8010d74: 6f78 ldr r0, [r7, #116] @ 0x74
  38929. 8010d76: f009 fe81 bl 801aa7c <netif_set_down>
  38930. netif_set_link_down(netif);
  38931. 8010d7a: 6f78 ldr r0, [r7, #116] @ 0x74
  38932. 8010d7c: f009 feec bl 801ab58 <netif_set_link_down>
  38933. UNLOCK_TCPIP_CORE();
  38934. 8010d80: f000 f93e bl 8011000 <sys_unlock_tcpip_core>
  38935. printf("Link down...\r\n");
  38936. 8010d84: 483d ldr r0, [pc, #244] @ (8010e7c <ethernet_link_thread+0x164>)
  38937. 8010d86: f019 fdd9 bl 802a93c <puts>
  38938. 8010d8a: e067 b.n 8010e5c <ethernet_link_thread+0x144>
  38939. }
  38940. else if(!netif_is_link_up(netif) && (PHYLinkState > DP83848_STATUS_LINK_DOWN))
  38941. 8010d8c: 6f7b ldr r3, [r7, #116] @ 0x74
  38942. 8010d8e: f893 3031 ldrb.w r3, [r3, #49] @ 0x31
  38943. 8010d92: f003 0304 and.w r3, r3, #4
  38944. 8010d96: 2b00 cmp r3, #0
  38945. 8010d98: d160 bne.n 8010e5c <ethernet_link_thread+0x144>
  38946. 8010d9a: 6fbb ldr r3, [r7, #120] @ 0x78
  38947. 8010d9c: 2b01 cmp r3, #1
  38948. 8010d9e: dd5d ble.n 8010e5c <ethernet_link_thread+0x144>
  38949. {
  38950. switch (PHYLinkState)
  38951. 8010da0: 6fbb ldr r3, [r7, #120] @ 0x78
  38952. 8010da2: 3b02 subs r3, #2
  38953. 8010da4: 2b03 cmp r3, #3
  38954. 8010da6: d833 bhi.n 8010e10 <ethernet_link_thread+0xf8>
  38955. 8010da8: a201 add r2, pc, #4 @ (adr r2, 8010db0 <ethernet_link_thread+0x98>)
  38956. 8010daa: f852 f023 ldr.w pc, [r2, r3, lsl #2]
  38957. 8010dae: bf00 nop
  38958. 8010db0: 08010dc1 .word 0x08010dc1
  38959. 8010db4: 08010dd7 .word 0x08010dd7
  38960. 8010db8: 08010deb .word 0x08010deb
  38961. 8010dbc: 08010dff .word 0x08010dff
  38962. {
  38963. case DP83848_STATUS_100MBITS_FULLDUPLEX:
  38964. duplex = ETH_FULLDUPLEX_MODE;
  38965. 8010dc0: f44f 5300 mov.w r3, #8192 @ 0x2000
  38966. 8010dc4: 67fb str r3, [r7, #124] @ 0x7c
  38967. speed = ETH_SPEED_100M;
  38968. 8010dc6: f44f 4380 mov.w r3, #16384 @ 0x4000
  38969. 8010dca: f8c7 3080 str.w r3, [r7, #128] @ 0x80
  38970. linkchanged = 1;
  38971. 8010dce: 2301 movs r3, #1
  38972. 8010dd0: f8c7 3084 str.w r3, [r7, #132] @ 0x84
  38973. break;
  38974. 8010dd4: e01d b.n 8010e12 <ethernet_link_thread+0xfa>
  38975. case DP83848_STATUS_100MBITS_HALFDUPLEX:
  38976. duplex = ETH_HALFDUPLEX_MODE;
  38977. 8010dd6: 2300 movs r3, #0
  38978. 8010dd8: 67fb str r3, [r7, #124] @ 0x7c
  38979. speed = ETH_SPEED_100M;
  38980. 8010dda: f44f 4380 mov.w r3, #16384 @ 0x4000
  38981. 8010dde: f8c7 3080 str.w r3, [r7, #128] @ 0x80
  38982. linkchanged = 1;
  38983. 8010de2: 2301 movs r3, #1
  38984. 8010de4: f8c7 3084 str.w r3, [r7, #132] @ 0x84
  38985. break;
  38986. 8010de8: e013 b.n 8010e12 <ethernet_link_thread+0xfa>
  38987. case DP83848_STATUS_10MBITS_FULLDUPLEX:
  38988. duplex = ETH_FULLDUPLEX_MODE;
  38989. 8010dea: f44f 5300 mov.w r3, #8192 @ 0x2000
  38990. 8010dee: 67fb str r3, [r7, #124] @ 0x7c
  38991. speed = ETH_SPEED_10M;
  38992. 8010df0: 2300 movs r3, #0
  38993. 8010df2: f8c7 3080 str.w r3, [r7, #128] @ 0x80
  38994. linkchanged = 1;
  38995. 8010df6: 2301 movs r3, #1
  38996. 8010df8: f8c7 3084 str.w r3, [r7, #132] @ 0x84
  38997. break;
  38998. 8010dfc: e009 b.n 8010e12 <ethernet_link_thread+0xfa>
  38999. case DP83848_STATUS_10MBITS_HALFDUPLEX:
  39000. duplex = ETH_HALFDUPLEX_MODE;
  39001. 8010dfe: 2300 movs r3, #0
  39002. 8010e00: 67fb str r3, [r7, #124] @ 0x7c
  39003. speed = ETH_SPEED_10M;
  39004. 8010e02: 2300 movs r3, #0
  39005. 8010e04: f8c7 3080 str.w r3, [r7, #128] @ 0x80
  39006. linkchanged = 1;
  39007. 8010e08: 2301 movs r3, #1
  39008. 8010e0a: f8c7 3084 str.w r3, [r7, #132] @ 0x84
  39009. break;
  39010. 8010e0e: e000 b.n 8010e12 <ethernet_link_thread+0xfa>
  39011. default:
  39012. break;
  39013. 8010e10: bf00 nop
  39014. }
  39015. if(linkchanged)
  39016. 8010e12: f8d7 3084 ldr.w r3, [r7, #132] @ 0x84
  39017. 8010e16: 2b00 cmp r3, #0
  39018. 8010e18: d020 beq.n 8010e5c <ethernet_link_thread+0x144>
  39019. {
  39020. /* Get MAC Config MAC */
  39021. HAL_ETH_GetMACConfig(&heth, &MACConf);
  39022. 8010e1a: f107 0310 add.w r3, r7, #16
  39023. 8010e1e: 4619 mov r1, r3
  39024. 8010e20: 4815 ldr r0, [pc, #84] @ (8010e78 <ethernet_link_thread+0x160>)
  39025. 8010e22: f7f8 f827 bl 8008e74 <HAL_ETH_GetMACConfig>
  39026. MACConf.DuplexMode = duplex;
  39027. 8010e26: 6ffb ldr r3, [r7, #124] @ 0x7c
  39028. 8010e28: 62bb str r3, [r7, #40] @ 0x28
  39029. MACConf.Speed = speed;
  39030. 8010e2a: f8d7 3080 ldr.w r3, [r7, #128] @ 0x80
  39031. 8010e2e: 627b str r3, [r7, #36] @ 0x24
  39032. HAL_ETH_SetMACConfig(&heth, &MACConf);
  39033. 8010e30: f107 0310 add.w r3, r7, #16
  39034. 8010e34: 4619 mov r1, r3
  39035. 8010e36: 4810 ldr r0, [pc, #64] @ (8010e78 <ethernet_link_thread+0x160>)
  39036. 8010e38: f7f8 f9f0 bl 800921c <HAL_ETH_SetMACConfig>
  39037. HAL_ETH_Start_IT(&heth);
  39038. 8010e3c: 480e ldr r0, [pc, #56] @ (8010e78 <ethernet_link_thread+0x160>)
  39039. 8010e3e: f7f7 fb89 bl 8008554 <HAL_ETH_Start_IT>
  39040. LOCK_TCPIP_CORE();
  39041. 8010e42: f000 f8cd bl 8010fe0 <sys_lock_tcpip_core>
  39042. netif_set_up(netif);
  39043. 8010e46: 6f78 ldr r0, [r7, #116] @ 0x74
  39044. 8010e48: f009 fdaa bl 801a9a0 <netif_set_up>
  39045. netif_set_link_up(netif);
  39046. 8010e4c: 6f78 ldr r0, [r7, #116] @ 0x74
  39047. 8010e4e: f009 fe49 bl 801aae4 <netif_set_link_up>
  39048. UNLOCK_TCPIP_CORE();
  39049. 8010e52: f000 f8d5 bl 8011000 <sys_unlock_tcpip_core>
  39050. printf("Link up...\r\n");
  39051. 8010e56: 480a ldr r0, [pc, #40] @ (8010e80 <ethernet_link_thread+0x168>)
  39052. 8010e58: f019 fd70 bl 802a93c <puts>
  39053. }
  39054. }
  39055. /* USER CODE BEGIN ETH link Thread core code for User BSP */
  39056. #if USE_DHCP
  39057. dhcp_sm(netif, &DHCP_state);
  39058. 8010e5c: f107 030f add.w r3, r7, #15
  39059. 8010e60: 4619 mov r1, r3
  39060. 8010e62: 6f78 ldr r0, [r7, #116] @ 0x74
  39061. 8010e64: f000 f922 bl 80110ac <dhcp_sm>
  39062. #endif
  39063. /* ETH_CODE: workaround to call LOCK_TCPIP_CORE when accessing netif link functions*/
  39064. // UNLOCK_TCPIP_CORE();
  39065. osDelay(pdMS_TO_TICKS(500));
  39066. 8010e68: f44f 70fa mov.w r0, #500 @ 0x1f4
  39067. 8010e6c: f000 faff bl 801146e <osDelay>
  39068. // LOCK_TCPIP_CORE();
  39069. continue; /* skip next osDelay */
  39070. 8010e70: bf00 nop
  39071. PHYLinkState = DP83848_GetLinkState(&DP83848);
  39072. 8010e72: e76a b.n 8010d4a <ethernet_link_thread+0x32>
  39073. 8010e74: 240023b4 .word 0x240023b4
  39074. 8010e78: 240022cc .word 0x240022cc
  39075. 8010e7c: 0802da54 .word 0x0802da54
  39076. 8010e80: 0802da64 .word 0x0802da64
  39077. 08010e84 <ethernetif_notify_conn_changed>:
  39078. * @brief This function notify user about link status changement.
  39079. * @param netif: the network interface
  39080. * @retval None
  39081. */
  39082. __weak void ethernetif_notify_conn_changed(struct netif *netif)
  39083. {
  39084. 8010e84: b480 push {r7}
  39085. 8010e86: b083 sub sp, #12
  39086. 8010e88: af00 add r7, sp, #0
  39087. 8010e8a: 6078 str r0, [r7, #4]
  39088. /* NOTE : This is function could be implemented in user file
  39089. when the callback is needed,
  39090. */
  39091. }
  39092. 8010e8c: bf00 nop
  39093. 8010e8e: 370c adds r7, #12
  39094. 8010e90: 46bd mov sp, r7
  39095. 8010e92: f85d 7b04 ldr.w r7, [sp], #4
  39096. 8010e96: 4770 bx lr
  39097. 08010e98 <HAL_ETH_RxAllocateCallback>:
  39098. void HAL_ETH_RxAllocateCallback(uint8_t **buff)
  39099. {
  39100. 8010e98: b580 push {r7, lr}
  39101. 8010e9a: b086 sub sp, #24
  39102. 8010e9c: af02 add r7, sp, #8
  39103. 8010e9e: 6078 str r0, [r7, #4]
  39104. /* USER CODE BEGIN HAL ETH RxAllocateCallback */
  39105. struct pbuf_custom *p = LWIP_MEMPOOL_ALLOC(RX_POOL);
  39106. 8010ea0: 4812 ldr r0, [pc, #72] @ (8010eec <HAL_ETH_RxAllocateCallback+0x54>)
  39107. 8010ea2: f009 fae5 bl 801a470 <memp_malloc_pool>
  39108. 8010ea6: 60f8 str r0, [r7, #12]
  39109. if (p)
  39110. 8010ea8: 68fb ldr r3, [r7, #12]
  39111. 8010eaa: 2b00 cmp r3, #0
  39112. 8010eac: d014 beq.n 8010ed8 <HAL_ETH_RxAllocateCallback+0x40>
  39113. {
  39114. /* Get the buff from the struct pbuf address. */
  39115. *buff = (uint8_t *)p + offsetof(RxBuff_t, buff);
  39116. 8010eae: 68fb ldr r3, [r7, #12]
  39117. 8010eb0: f103 0220 add.w r2, r3, #32
  39118. 8010eb4: 687b ldr r3, [r7, #4]
  39119. 8010eb6: 601a str r2, [r3, #0]
  39120. p->custom_free_function = pbuf_free_custom;
  39121. 8010eb8: 68fb ldr r3, [r7, #12]
  39122. 8010eba: 4a0d ldr r2, [pc, #52] @ (8010ef0 <HAL_ETH_RxAllocateCallback+0x58>)
  39123. 8010ebc: 611a str r2, [r3, #16]
  39124. /* Initialize the struct pbuf.
  39125. * This must be performed whenever a buffer's allocated because it may be
  39126. * changed by lwIP or the app, e.g., pbuf_free decrements ref. */
  39127. pbuf_alloced_custom(PBUF_RAW, 0, PBUF_REF, p, *buff, ETH_RX_BUFFER_SIZE);
  39128. 8010ebe: 687b ldr r3, [r7, #4]
  39129. 8010ec0: 681b ldr r3, [r3, #0]
  39130. 8010ec2: f44f 62c0 mov.w r2, #1536 @ 0x600
  39131. 8010ec6: 9201 str r2, [sp, #4]
  39132. 8010ec8: 9300 str r3, [sp, #0]
  39133. 8010eca: 68fb ldr r3, [r7, #12]
  39134. 8010ecc: 2241 movs r2, #65 @ 0x41
  39135. 8010ece: 2100 movs r1, #0
  39136. 8010ed0: 2000 movs r0, #0
  39137. 8010ed2: f00a f869 bl 801afa8 <pbuf_alloced_custom>
  39138. {
  39139. RxAllocStatus = RX_ALLOC_ERROR;
  39140. *buff = NULL;
  39141. }
  39142. /* USER CODE END HAL ETH RxAllocateCallback */
  39143. }
  39144. 8010ed6: e005 b.n 8010ee4 <HAL_ETH_RxAllocateCallback+0x4c>
  39145. RxAllocStatus = RX_ALLOC_ERROR;
  39146. 8010ed8: 4b06 ldr r3, [pc, #24] @ (8010ef4 <HAL_ETH_RxAllocateCallback+0x5c>)
  39147. 8010eda: 2201 movs r2, #1
  39148. 8010edc: 701a strb r2, [r3, #0]
  39149. *buff = NULL;
  39150. 8010ede: 687b ldr r3, [r7, #4]
  39151. 8010ee0: 2200 movs r2, #0
  39152. 8010ee2: 601a str r2, [r3, #0]
  39153. }
  39154. 8010ee4: bf00 nop
  39155. 8010ee6: 3710 adds r7, #16
  39156. 8010ee8: 46bd mov sp, r7
  39157. 8010eea: bd80 pop {r7, pc}
  39158. 8010eec: 08031acc .word 0x08031acc
  39159. 8010ef0: 08010aa5 .word 0x08010aa5
  39160. 8010ef4: 240022c0 .word 0x240022c0
  39161. 08010ef8 <HAL_ETH_RxLinkCallback>:
  39162. void HAL_ETH_RxLinkCallback(void **pStart, void **pEnd, uint8_t *buff, uint16_t Length)
  39163. {
  39164. 8010ef8: b480 push {r7}
  39165. 8010efa: b08d sub sp, #52 @ 0x34
  39166. 8010efc: af00 add r7, sp, #0
  39167. 8010efe: 60f8 str r0, [r7, #12]
  39168. 8010f00: 60b9 str r1, [r7, #8]
  39169. 8010f02: 607a str r2, [r7, #4]
  39170. 8010f04: 807b strh r3, [r7, #2]
  39171. /* USER CODE BEGIN HAL ETH RxLinkCallback */
  39172. struct pbuf **ppStart = (struct pbuf **)pStart;
  39173. 8010f06: 68fb ldr r3, [r7, #12]
  39174. 8010f08: 62bb str r3, [r7, #40] @ 0x28
  39175. struct pbuf **ppEnd = (struct pbuf **)pEnd;
  39176. 8010f0a: 68bb ldr r3, [r7, #8]
  39177. 8010f0c: 627b str r3, [r7, #36] @ 0x24
  39178. struct pbuf *p = NULL;
  39179. 8010f0e: 2300 movs r3, #0
  39180. 8010f10: 62fb str r3, [r7, #44] @ 0x2c
  39181. /* Get the struct pbuf from the buff address. */
  39182. p = (struct pbuf *)(buff - offsetof(RxBuff_t, buff));
  39183. 8010f12: 687b ldr r3, [r7, #4]
  39184. 8010f14: 3b20 subs r3, #32
  39185. 8010f16: 62fb str r3, [r7, #44] @ 0x2c
  39186. p->next = NULL;
  39187. 8010f18: 6afb ldr r3, [r7, #44] @ 0x2c
  39188. 8010f1a: 2200 movs r2, #0
  39189. 8010f1c: 601a str r2, [r3, #0]
  39190. p->tot_len = 0;
  39191. 8010f1e: 6afb ldr r3, [r7, #44] @ 0x2c
  39192. 8010f20: 2200 movs r2, #0
  39193. 8010f22: 811a strh r2, [r3, #8]
  39194. p->len = Length;
  39195. 8010f24: 6afb ldr r3, [r7, #44] @ 0x2c
  39196. 8010f26: 887a ldrh r2, [r7, #2]
  39197. 8010f28: 815a strh r2, [r3, #10]
  39198. /* Chain the buffer. */
  39199. if (!*ppStart)
  39200. 8010f2a: 6abb ldr r3, [r7, #40] @ 0x28
  39201. 8010f2c: 681b ldr r3, [r3, #0]
  39202. 8010f2e: 2b00 cmp r3, #0
  39203. 8010f30: d103 bne.n 8010f3a <HAL_ETH_RxLinkCallback+0x42>
  39204. {
  39205. /* The first buffer of the packet. */
  39206. *ppStart = p;
  39207. 8010f32: 6abb ldr r3, [r7, #40] @ 0x28
  39208. 8010f34: 6afa ldr r2, [r7, #44] @ 0x2c
  39209. 8010f36: 601a str r2, [r3, #0]
  39210. 8010f38: e003 b.n 8010f42 <HAL_ETH_RxLinkCallback+0x4a>
  39211. }
  39212. else
  39213. {
  39214. /* Chain the buffer to the end of the packet. */
  39215. (*ppEnd)->next = p;
  39216. 8010f3a: 6a7b ldr r3, [r7, #36] @ 0x24
  39217. 8010f3c: 681b ldr r3, [r3, #0]
  39218. 8010f3e: 6afa ldr r2, [r7, #44] @ 0x2c
  39219. 8010f40: 601a str r2, [r3, #0]
  39220. }
  39221. *ppEnd = p;
  39222. 8010f42: 6a7b ldr r3, [r7, #36] @ 0x24
  39223. 8010f44: 6afa ldr r2, [r7, #44] @ 0x2c
  39224. 8010f46: 601a str r2, [r3, #0]
  39225. /* Update the total length of all the buffers of the chain. Each pbuf in the chain should have its tot_len
  39226. * set to its own length, plus the length of all the following pbufs in the chain. */
  39227. for (p = *ppStart; p != NULL; p = p->next)
  39228. 8010f48: 6abb ldr r3, [r7, #40] @ 0x28
  39229. 8010f4a: 681b ldr r3, [r3, #0]
  39230. 8010f4c: 62fb str r3, [r7, #44] @ 0x2c
  39231. 8010f4e: e009 b.n 8010f64 <HAL_ETH_RxLinkCallback+0x6c>
  39232. {
  39233. p->tot_len += Length;
  39234. 8010f50: 6afb ldr r3, [r7, #44] @ 0x2c
  39235. 8010f52: 891a ldrh r2, [r3, #8]
  39236. 8010f54: 887b ldrh r3, [r7, #2]
  39237. 8010f56: 4413 add r3, r2
  39238. 8010f58: b29a uxth r2, r3
  39239. 8010f5a: 6afb ldr r3, [r7, #44] @ 0x2c
  39240. 8010f5c: 811a strh r2, [r3, #8]
  39241. for (p = *ppStart; p != NULL; p = p->next)
  39242. 8010f5e: 6afb ldr r3, [r7, #44] @ 0x2c
  39243. 8010f60: 681b ldr r3, [r3, #0]
  39244. 8010f62: 62fb str r3, [r7, #44] @ 0x2c
  39245. 8010f64: 6afb ldr r3, [r7, #44] @ 0x2c
  39246. 8010f66: 2b00 cmp r3, #0
  39247. 8010f68: d1f2 bne.n 8010f50 <HAL_ETH_RxLinkCallback+0x58>
  39248. }
  39249. /* Invalidate data cache because Rx DMA's writing to physical memory makes it stale. */
  39250. SCB_InvalidateDCache_by_Addr((uint32_t *)buff, Length);
  39251. 8010f6a: 887b ldrh r3, [r7, #2]
  39252. 8010f6c: 687a ldr r2, [r7, #4]
  39253. 8010f6e: 623a str r2, [r7, #32]
  39254. 8010f70: 61fb str r3, [r7, #28]
  39255. \param[in] dsize size of memory block (in number of bytes)
  39256. */
  39257. __STATIC_FORCEINLINE void SCB_InvalidateDCache_by_Addr (void *addr, int32_t dsize)
  39258. {
  39259. #if defined (__DCACHE_PRESENT) && (__DCACHE_PRESENT == 1U)
  39260. if ( dsize > 0 ) {
  39261. 8010f72: 69fb ldr r3, [r7, #28]
  39262. 8010f74: 2b00 cmp r3, #0
  39263. 8010f76: dd1d ble.n 8010fb4 <HAL_ETH_RxLinkCallback+0xbc>
  39264. int32_t op_size = dsize + (((uint32_t)addr) & (__SCB_DCACHE_LINE_SIZE - 1U));
  39265. 8010f78: 6a3b ldr r3, [r7, #32]
  39266. 8010f7a: f003 021f and.w r2, r3, #31
  39267. 8010f7e: 69fb ldr r3, [r7, #28]
  39268. 8010f80: 4413 add r3, r2
  39269. 8010f82: 61bb str r3, [r7, #24]
  39270. uint32_t op_addr = (uint32_t)addr /* & ~(__SCB_DCACHE_LINE_SIZE - 1U) */;
  39271. 8010f84: 6a3b ldr r3, [r7, #32]
  39272. 8010f86: 617b str r3, [r7, #20]
  39273. __ASM volatile ("dsb 0xF":::"memory");
  39274. 8010f88: f3bf 8f4f dsb sy
  39275. }
  39276. 8010f8c: bf00 nop
  39277. __DSB();
  39278. do {
  39279. SCB->DCIMVAC = op_addr; /* register accepts only 32byte aligned values, only bits 31..5 are valid */
  39280. 8010f8e: 4a0d ldr r2, [pc, #52] @ (8010fc4 <HAL_ETH_RxLinkCallback+0xcc>)
  39281. 8010f90: 697b ldr r3, [r7, #20]
  39282. 8010f92: f8c2 325c str.w r3, [r2, #604] @ 0x25c
  39283. op_addr += __SCB_DCACHE_LINE_SIZE;
  39284. 8010f96: 697b ldr r3, [r7, #20]
  39285. 8010f98: 3320 adds r3, #32
  39286. 8010f9a: 617b str r3, [r7, #20]
  39287. op_size -= __SCB_DCACHE_LINE_SIZE;
  39288. 8010f9c: 69bb ldr r3, [r7, #24]
  39289. 8010f9e: 3b20 subs r3, #32
  39290. 8010fa0: 61bb str r3, [r7, #24]
  39291. } while ( op_size > 0 );
  39292. 8010fa2: 69bb ldr r3, [r7, #24]
  39293. 8010fa4: 2b00 cmp r3, #0
  39294. 8010fa6: dcf2 bgt.n 8010f8e <HAL_ETH_RxLinkCallback+0x96>
  39295. __ASM volatile ("dsb 0xF":::"memory");
  39296. 8010fa8: f3bf 8f4f dsb sy
  39297. }
  39298. 8010fac: bf00 nop
  39299. __ASM volatile ("isb 0xF":::"memory");
  39300. 8010fae: f3bf 8f6f isb sy
  39301. }
  39302. 8010fb2: bf00 nop
  39303. __DSB();
  39304. __ISB();
  39305. }
  39306. #endif
  39307. }
  39308. 8010fb4: bf00 nop
  39309. /* USER CODE END HAL ETH RxLinkCallback */
  39310. }
  39311. 8010fb6: bf00 nop
  39312. 8010fb8: 3734 adds r7, #52 @ 0x34
  39313. 8010fba: 46bd mov sp, r7
  39314. 8010fbc: f85d 7b04 ldr.w r7, [sp], #4
  39315. 8010fc0: 4770 bx lr
  39316. 8010fc2: bf00 nop
  39317. 8010fc4: e000ed00 .word 0xe000ed00
  39318. 08010fc8 <HAL_ETH_TxFreeCallback>:
  39319. void HAL_ETH_TxFreeCallback(uint32_t * buff)
  39320. {
  39321. 8010fc8: b580 push {r7, lr}
  39322. 8010fca: b082 sub sp, #8
  39323. 8010fcc: af00 add r7, sp, #0
  39324. 8010fce: 6078 str r0, [r7, #4]
  39325. /* USER CODE BEGIN HAL ETH TxFreeCallback */
  39326. pbuf_free((struct pbuf *)buff);
  39327. 8010fd0: 6878 ldr r0, [r7, #4]
  39328. 8010fd2: f00a f9d3 bl 801b37c <pbuf_free>
  39329. /* USER CODE END HAL ETH TxFreeCallback */
  39330. }
  39331. 8010fd6: bf00 nop
  39332. 8010fd8: 3708 adds r7, #8
  39333. 8010fda: 46bd mov sp, r7
  39334. 8010fdc: bd80 pop {r7, pc}
  39335. ...
  39336. 08010fe0 <sys_lock_tcpip_core>:
  39337. /* ETH_CODE: add functions needed for proper multithreading support and check */
  39338. static osThreadId_t lwip_core_lock_holder_thread_id;
  39339. static osThreadId_t lwip_tcpip_thread_id;
  39340. void sys_lock_tcpip_core(void){
  39341. 8010fe0: b580 push {r7, lr}
  39342. 8010fe2: af00 add r7, sp, #0
  39343. sys_mutex_lock(&lock_tcpip_core);
  39344. 8010fe4: 4804 ldr r0, [pc, #16] @ (8010ff8 <sys_lock_tcpip_core+0x18>)
  39345. 8010fe6: f016 f96f bl 80272c8 <sys_mutex_lock>
  39346. lwip_core_lock_holder_thread_id = osThreadGetId();
  39347. 8010fea: f000 fa35 bl 8011458 <osThreadGetId>
  39348. 8010fee: 4603 mov r3, r0
  39349. 8010ff0: 4a02 ldr r2, [pc, #8] @ (8010ffc <sys_lock_tcpip_core+0x1c>)
  39350. 8010ff2: 6013 str r3, [r2, #0]
  39351. }
  39352. 8010ff4: bf00 nop
  39353. 8010ff6: bd80 pop {r7, pc}
  39354. 8010ff8: 24024414 .word 0x24024414
  39355. 8010ffc: 240023d4 .word 0x240023d4
  39356. 08011000 <sys_unlock_tcpip_core>:
  39357. void sys_unlock_tcpip_core(void){
  39358. 8011000: b580 push {r7, lr}
  39359. 8011002: af00 add r7, sp, #0
  39360. lwip_core_lock_holder_thread_id = 0;
  39361. 8011004: 4b03 ldr r3, [pc, #12] @ (8011014 <sys_unlock_tcpip_core+0x14>)
  39362. 8011006: 2200 movs r2, #0
  39363. 8011008: 601a str r2, [r3, #0]
  39364. sys_mutex_unlock(&lock_tcpip_core);
  39365. 801100a: 4803 ldr r0, [pc, #12] @ (8011018 <sys_unlock_tcpip_core+0x18>)
  39366. 801100c: f016 f96b bl 80272e6 <sys_mutex_unlock>
  39367. }
  39368. 8011010: bf00 nop
  39369. 8011012: bd80 pop {r7, pc}
  39370. 8011014: 240023d4 .word 0x240023d4
  39371. 8011018: 24024414 .word 0x24024414
  39372. 0801101c <sys_check_core_locking>:
  39373. void sys_check_core_locking(void){
  39374. 801101c: b580 push {r7, lr}
  39375. 801101e: b082 sub sp, #8
  39376. 8011020: af00 add r7, sp, #0
  39377. /* Embedded systems should check we are NOT in an interrupt context here */
  39378. LWIP_ASSERT("Function called from interrupt context", (SCB->ICSR & SCB_ICSR_VECTACTIVE_Msk) == 0);
  39379. 8011022: 4b15 ldr r3, [pc, #84] @ (8011078 <sys_check_core_locking+0x5c>)
  39380. 8011024: 685b ldr r3, [r3, #4]
  39381. 8011026: f3c3 0308 ubfx r3, r3, #0, #9
  39382. 801102a: 2b00 cmp r3, #0
  39383. 801102c: d006 beq.n 801103c <sys_check_core_locking+0x20>
  39384. 801102e: 4b13 ldr r3, [pc, #76] @ (801107c <sys_check_core_locking+0x60>)
  39385. 8011030: f240 4216 movw r2, #1046 @ 0x416
  39386. 8011034: 4912 ldr r1, [pc, #72] @ (8011080 <sys_check_core_locking+0x64>)
  39387. 8011036: 4813 ldr r0, [pc, #76] @ (8011084 <sys_check_core_locking+0x68>)
  39388. 8011038: f019 fc18 bl 802a86c <iprintf>
  39389. if (lwip_tcpip_thread_id != 0) {
  39390. 801103c: 4b12 ldr r3, [pc, #72] @ (8011088 <sys_check_core_locking+0x6c>)
  39391. 801103e: 681b ldr r3, [r3, #0]
  39392. 8011040: 2b00 cmp r3, #0
  39393. 8011042: d014 beq.n 801106e <sys_check_core_locking+0x52>
  39394. osThreadId_t current_thread_id = osThreadGetId();
  39395. 8011044: f000 fa08 bl 8011458 <osThreadGetId>
  39396. 8011048: 6078 str r0, [r7, #4]
  39397. #if LWIP_TCPIP_CORE_LOCKING
  39398. LWIP_ASSERT("Function called without core lock", current_thread_id == lwip_core_lock_holder_thread_id);
  39399. 801104a: 4b10 ldr r3, [pc, #64] @ (801108c <sys_check_core_locking+0x70>)
  39400. 801104c: 681b ldr r3, [r3, #0]
  39401. 801104e: 687a ldr r2, [r7, #4]
  39402. 8011050: 429a cmp r2, r3
  39403. 8011052: d006 beq.n 8011062 <sys_check_core_locking+0x46>
  39404. 8011054: 4b09 ldr r3, [pc, #36] @ (801107c <sys_check_core_locking+0x60>)
  39405. 8011056: f240 421c movw r2, #1052 @ 0x41c
  39406. 801105a: 490d ldr r1, [pc, #52] @ (8011090 <sys_check_core_locking+0x74>)
  39407. 801105c: 4809 ldr r0, [pc, #36] @ (8011084 <sys_check_core_locking+0x68>)
  39408. 801105e: f019 fc05 bl 802a86c <iprintf>
  39409. /* ETH_CODE: to easily check that example has correct handling of core lock
  39410. * This will trigger breakpoint (__BKPT)
  39411. */
  39412. #warning Below check should be removed in production code
  39413. if(current_thread_id != lwip_core_lock_holder_thread_id) __BKPT(0);
  39414. 8011062: 4b0a ldr r3, [pc, #40] @ (801108c <sys_check_core_locking+0x70>)
  39415. 8011064: 681b ldr r3, [r3, #0]
  39416. 8011066: 687a ldr r2, [r7, #4]
  39417. 8011068: 429a cmp r2, r3
  39418. 801106a: d000 beq.n 801106e <sys_check_core_locking+0x52>
  39419. 801106c: be00 bkpt 0x0000
  39420. #else /* LWIP_TCPIP_CORE_LOCKING */
  39421. LWIP_ASSERT("Function called from wrong thread", current_thread_id == lwip_tcpip_thread_id);
  39422. #endif /* LWIP_TCPIP_CORE_LOCKING */
  39423. LWIP_UNUSED_ARG(current_thread_id); /* for LWIP_NOASSERT */
  39424. }
  39425. }
  39426. 801106e: bf00 nop
  39427. 8011070: 3708 adds r7, #8
  39428. 8011072: 46bd mov sp, r7
  39429. 8011074: bd80 pop {r7, pc}
  39430. 8011076: bf00 nop
  39431. 8011078: e000ed00 .word 0xe000ed00
  39432. 801107c: 0802da00 .word 0x0802da00
  39433. 8011080: 0802da70 .word 0x0802da70
  39434. 8011084: 0802da2c .word 0x0802da2c
  39435. 8011088: 240023d8 .word 0x240023d8
  39436. 801108c: 240023d4 .word 0x240023d4
  39437. 8011090: 0802da98 .word 0x0802da98
  39438. 08011094 <sys_mark_tcpip_thread>:
  39439. void sys_mark_tcpip_thread(void){
  39440. 8011094: b580 push {r7, lr}
  39441. 8011096: af00 add r7, sp, #0
  39442. lwip_tcpip_thread_id = osThreadGetId();
  39443. 8011098: f000 f9de bl 8011458 <osThreadGetId>
  39444. 801109c: 4603 mov r3, r0
  39445. 801109e: 4a02 ldr r2, [pc, #8] @ (80110a8 <sys_mark_tcpip_thread+0x14>)
  39446. 80110a0: 6013 str r3, [r2, #0]
  39447. }
  39448. 80110a2: bf00 nop
  39449. 80110a4: bd80 pop {r7, pc}
  39450. 80110a6: bf00 nop
  39451. 80110a8: 240023d8 .word 0x240023d8
  39452. 080110ac <dhcp_sm>:
  39453. #if USE_DHCP
  39454. void dhcp_sm(struct netif *netif, enum dhcp_states *state)
  39455. {
  39456. 80110ac: b580 push {r7, lr}
  39457. 80110ae: b08c sub sp, #48 @ 0x30
  39458. 80110b0: af00 add r7, sp, #0
  39459. 80110b2: 6078 str r0, [r7, #4]
  39460. 80110b4: 6039 str r1, [r7, #0]
  39461. ip_addr_t gw;
  39462. #ifdef DHCP_USER_LOGS
  39463. uint8_t iptxt[20];
  39464. #endif
  39465. switch(*state)
  39466. 80110b6: 683b ldr r3, [r7, #0]
  39467. 80110b8: 781b ldrb r3, [r3, #0]
  39468. 80110ba: 2b03 cmp r3, #3
  39469. 80110bc: d072 beq.n 80111a4 <dhcp_sm+0xf8>
  39470. 80110be: 2b03 cmp r3, #3
  39471. 80110c0: dc7b bgt.n 80111ba <dhcp_sm+0x10e>
  39472. 80110c2: 2b01 cmp r3, #1
  39473. 80110c4: d002 beq.n 80110cc <dhcp_sm+0x20>
  39474. 80110c6: 2b02 cmp r3, #2
  39475. 80110c8: d00a beq.n 80110e0 <dhcp_sm+0x34>
  39476. {
  39477. *state = DHCP_START;
  39478. }
  39479. break;
  39480. default:
  39481. break;
  39482. 80110ca: e076 b.n 80111ba <dhcp_sm+0x10e>
  39483. *state = DHCP_WAIT_ADDRESS;
  39484. 80110cc: 683b ldr r3, [r7, #0]
  39485. 80110ce: 2202 movs r2, #2
  39486. 80110d0: 701a strb r2, [r3, #0]
  39487. dhcp = (struct dhcp *)netif_get_client_data(netif, LWIP_NETIF_CLIENT_DATA_INDEX_DHCP);
  39488. 80110d2: 687b ldr r3, [r7, #4]
  39489. 80110d4: 6a5b ldr r3, [r3, #36] @ 0x24
  39490. 80110d6: 62fb str r3, [r7, #44] @ 0x2c
  39491. printf(" State: Looking for DHCP server ...\n");
  39492. 80110d8: 483c ldr r0, [pc, #240] @ (80111cc <dhcp_sm+0x120>)
  39493. 80110da: f019 fc2f bl 802a93c <puts>
  39494. break;
  39495. 80110de: e071 b.n 80111c4 <dhcp_sm+0x118>
  39496. if (dhcp_supplied_address(netif))
  39497. 80110e0: 6878 ldr r0, [r7, #4]
  39498. 80110e2: f013 fa55 bl 8024590 <dhcp_supplied_address>
  39499. 80110e6: 4603 mov r3, r0
  39500. 80110e8: 2b00 cmp r3, #0
  39501. 80110ea: d015 beq.n 8011118 <dhcp_sm+0x6c>
  39502. *state = DHCP_ADDRESS_ASSIGNED;
  39503. 80110ec: 683b ldr r3, [r7, #0]
  39504. 80110ee: 2203 movs r2, #3
  39505. 80110f0: 701a strb r2, [r3, #0]
  39506. sprintf((char *)iptxt, "%s", ip4addr_ntoa((const ip4_addr_t *)&netif->ip_addr));
  39507. 80110f2: 687b ldr r3, [r7, #4]
  39508. 80110f4: 3304 adds r3, #4
  39509. 80110f6: 4618 mov r0, r3
  39510. 80110f8: f014 ffe2 bl 80260c0 <ip4addr_ntoa>
  39511. 80110fc: 4602 mov r2, r0
  39512. 80110fe: f107 030c add.w r3, r7, #12
  39513. 8011102: 4933 ldr r1, [pc, #204] @ (80111d0 <dhcp_sm+0x124>)
  39514. 8011104: 4618 mov r0, r3
  39515. 8011106: f019 fc21 bl 802a94c <siprintf>
  39516. printf("IP address assigned by a DHCP server: %s\n", iptxt);
  39517. 801110a: f107 030c add.w r3, r7, #12
  39518. 801110e: 4619 mov r1, r3
  39519. 8011110: 4830 ldr r0, [pc, #192] @ (80111d4 <dhcp_sm+0x128>)
  39520. 8011112: f019 fbab bl 802a86c <iprintf>
  39521. break;
  39522. 8011116: e052 b.n 80111be <dhcp_sm+0x112>
  39523. dhcp = (struct dhcp *)netif_get_client_data(netif, LWIP_NETIF_CLIENT_DATA_INDEX_DHCP);
  39524. 8011118: 687b ldr r3, [r7, #4]
  39525. 801111a: 6a5b ldr r3, [r3, #36] @ 0x24
  39526. 801111c: 62fb str r3, [r7, #44] @ 0x2c
  39527. if (dhcp->tries > MAX_DHCP_TRIES)
  39528. 801111e: 6afb ldr r3, [r7, #44] @ 0x2c
  39529. 8011120: 799b ldrb r3, [r3, #6]
  39530. 8011122: 2b04 cmp r3, #4
  39531. 8011124: d94b bls.n 80111be <dhcp_sm+0x112>
  39532. *state = DHCP_TIMEOUT;
  39533. 8011126: 683b ldr r3, [r7, #0]
  39534. 8011128: 2204 movs r2, #4
  39535. 801112a: 701a strb r2, [r3, #0]
  39536. LOCK_TCPIP_CORE();
  39537. 801112c: f7ff ff58 bl 8010fe0 <sys_lock_tcpip_core>
  39538. dhcp_stop(netif);
  39539. 8011130: 6878 ldr r0, [r7, #4]
  39540. 8011132: f012 fc85 bl 8023a40 <dhcp_stop>
  39541. UNLOCK_TCPIP_CORE();
  39542. 8011136: f7ff ff63 bl 8011000 <sys_unlock_tcpip_core>
  39543. ipaddr_aton(STATIC_IP, &ipaddr);
  39544. 801113a: f107 0328 add.w r3, r7, #40 @ 0x28
  39545. 801113e: 4619 mov r1, r3
  39546. 8011140: 4825 ldr r0, [pc, #148] @ (80111d8 <dhcp_sm+0x12c>)
  39547. 8011142: f014 fe93 bl 8025e6c <ip4addr_aton>
  39548. ipaddr_aton(STATIC_MASK, &netmask);
  39549. 8011146: f107 0324 add.w r3, r7, #36 @ 0x24
  39550. 801114a: 4619 mov r1, r3
  39551. 801114c: 4823 ldr r0, [pc, #140] @ (80111dc <dhcp_sm+0x130>)
  39552. 801114e: f014 fe8d bl 8025e6c <ip4addr_aton>
  39553. ipaddr_aton(STATIC_GW, &gw);
  39554. 8011152: f107 0320 add.w r3, r7, #32
  39555. 8011156: 4619 mov r1, r3
  39556. 8011158: 4821 ldr r0, [pc, #132] @ (80111e0 <dhcp_sm+0x134>)
  39557. 801115a: f014 fe87 bl 8025e6c <ip4addr_aton>
  39558. LOCK_TCPIP_CORE();
  39559. 801115e: f7ff ff3f bl 8010fe0 <sys_lock_tcpip_core>
  39560. netif_set_addr(netif, ip_2_ip4(&ipaddr), ip_2_ip4(&netmask), ip_2_ip4(&gw));
  39561. 8011162: f107 0320 add.w r3, r7, #32
  39562. 8011166: f107 0224 add.w r2, r7, #36 @ 0x24
  39563. 801116a: f107 0128 add.w r1, r7, #40 @ 0x28
  39564. 801116e: 6878 ldr r0, [r7, #4]
  39565. 8011170: f009 fbba bl 801a8e8 <netif_set_addr>
  39566. UNLOCK_TCPIP_CORE();
  39567. 8011174: f7ff ff44 bl 8011000 <sys_unlock_tcpip_core>
  39568. sprintf((char *)iptxt, "%s", ip4addr_ntoa((const ip4_addr_t *)&netif->ip_addr));
  39569. 8011178: 687b ldr r3, [r7, #4]
  39570. 801117a: 3304 adds r3, #4
  39571. 801117c: 4618 mov r0, r3
  39572. 801117e: f014 ff9f bl 80260c0 <ip4addr_ntoa>
  39573. 8011182: 4602 mov r2, r0
  39574. 8011184: f107 030c add.w r3, r7, #12
  39575. 8011188: 4911 ldr r1, [pc, #68] @ (80111d0 <dhcp_sm+0x124>)
  39576. 801118a: 4618 mov r0, r3
  39577. 801118c: f019 fbde bl 802a94c <siprintf>
  39578. printf("DHCP Timeout !! \n");
  39579. 8011190: 4814 ldr r0, [pc, #80] @ (80111e4 <dhcp_sm+0x138>)
  39580. 8011192: f019 fbd3 bl 802a93c <puts>
  39581. printf("Static IP address: %s\n", iptxt);
  39582. 8011196: f107 030c add.w r3, r7, #12
  39583. 801119a: 4619 mov r1, r3
  39584. 801119c: 4812 ldr r0, [pc, #72] @ (80111e8 <dhcp_sm+0x13c>)
  39585. 801119e: f019 fb65 bl 802a86c <iprintf>
  39586. break;
  39587. 80111a2: e00c b.n 80111be <dhcp_sm+0x112>
  39588. dhcp = (struct dhcp *)netif_get_client_data(netif, LWIP_NETIF_CLIENT_DATA_INDEX_DHCP);
  39589. 80111a4: 687b ldr r3, [r7, #4]
  39590. 80111a6: 6a5b ldr r3, [r3, #36] @ 0x24
  39591. 80111a8: 62fb str r3, [r7, #44] @ 0x2c
  39592. if(dhcp->state == 3)
  39593. 80111aa: 6afb ldr r3, [r7, #44] @ 0x2c
  39594. 80111ac: 795b ldrb r3, [r3, #5]
  39595. 80111ae: 2b03 cmp r3, #3
  39596. 80111b0: d107 bne.n 80111c2 <dhcp_sm+0x116>
  39597. *state = DHCP_START;
  39598. 80111b2: 683b ldr r3, [r7, #0]
  39599. 80111b4: 2201 movs r2, #1
  39600. 80111b6: 701a strb r2, [r3, #0]
  39601. break;
  39602. 80111b8: e003 b.n 80111c2 <dhcp_sm+0x116>
  39603. break;
  39604. 80111ba: bf00 nop
  39605. 80111bc: e002 b.n 80111c4 <dhcp_sm+0x118>
  39606. break;
  39607. 80111be: bf00 nop
  39608. 80111c0: e000 b.n 80111c4 <dhcp_sm+0x118>
  39609. break;
  39610. 80111c2: bf00 nop
  39611. }
  39612. }
  39613. 80111c4: bf00 nop
  39614. 80111c6: 3730 adds r7, #48 @ 0x30
  39615. 80111c8: 46bd mov sp, r7
  39616. 80111ca: bd80 pop {r7, pc}
  39617. 80111cc: 0802dabc .word 0x0802dabc
  39618. 80111d0: 0802dae4 .word 0x0802dae4
  39619. 80111d4: 0802dae8 .word 0x0802dae8
  39620. 80111d8: 0802db14 .word 0x0802db14
  39621. 80111dc: 0802db24 .word 0x0802db24
  39622. 80111e0: 0802db34 .word 0x0802db34
  39623. 80111e4: 0802db40 .word 0x0802db40
  39624. 80111e8: 0802db54 .word 0x0802db54
  39625. 080111ec <__NVIC_SetPriority>:
  39626. {
  39627. 80111ec: b480 push {r7}
  39628. 80111ee: b083 sub sp, #12
  39629. 80111f0: af00 add r7, sp, #0
  39630. 80111f2: 4603 mov r3, r0
  39631. 80111f4: 6039 str r1, [r7, #0]
  39632. 80111f6: 80fb strh r3, [r7, #6]
  39633. if ((int32_t)(IRQn) >= 0)
  39634. 80111f8: f9b7 3006 ldrsh.w r3, [r7, #6]
  39635. 80111fc: 2b00 cmp r3, #0
  39636. 80111fe: db0a blt.n 8011216 <__NVIC_SetPriority+0x2a>
  39637. NVIC->IP[((uint32_t)IRQn)] = (uint8_t)((priority << (8U - __NVIC_PRIO_BITS)) & (uint32_t)0xFFUL);
  39638. 8011200: 683b ldr r3, [r7, #0]
  39639. 8011202: b2da uxtb r2, r3
  39640. 8011204: 490c ldr r1, [pc, #48] @ (8011238 <__NVIC_SetPriority+0x4c>)
  39641. 8011206: f9b7 3006 ldrsh.w r3, [r7, #6]
  39642. 801120a: 0112 lsls r2, r2, #4
  39643. 801120c: b2d2 uxtb r2, r2
  39644. 801120e: 440b add r3, r1
  39645. 8011210: f883 2300 strb.w r2, [r3, #768] @ 0x300
  39646. }
  39647. 8011214: e00a b.n 801122c <__NVIC_SetPriority+0x40>
  39648. SCB->SHPR[(((uint32_t)IRQn) & 0xFUL)-4UL] = (uint8_t)((priority << (8U - __NVIC_PRIO_BITS)) & (uint32_t)0xFFUL);
  39649. 8011216: 683b ldr r3, [r7, #0]
  39650. 8011218: b2da uxtb r2, r3
  39651. 801121a: 4908 ldr r1, [pc, #32] @ (801123c <__NVIC_SetPriority+0x50>)
  39652. 801121c: 88fb ldrh r3, [r7, #6]
  39653. 801121e: f003 030f and.w r3, r3, #15
  39654. 8011222: 3b04 subs r3, #4
  39655. 8011224: 0112 lsls r2, r2, #4
  39656. 8011226: b2d2 uxtb r2, r2
  39657. 8011228: 440b add r3, r1
  39658. 801122a: 761a strb r2, [r3, #24]
  39659. }
  39660. 801122c: bf00 nop
  39661. 801122e: 370c adds r7, #12
  39662. 8011230: 46bd mov sp, r7
  39663. 8011232: f85d 7b04 ldr.w r7, [sp], #4
  39664. 8011236: 4770 bx lr
  39665. 8011238: e000e100 .word 0xe000e100
  39666. 801123c: e000ed00 .word 0xe000ed00
  39667. 08011240 <SysTick_Handler>:
  39668. /*
  39669. SysTick handler implementation that also clears overflow flag.
  39670. */
  39671. #if (USE_CUSTOM_SYSTICK_HANDLER_IMPLEMENTATION == 0)
  39672. void SysTick_Handler (void) {
  39673. 8011240: b580 push {r7, lr}
  39674. 8011242: af00 add r7, sp, #0
  39675. /* Clear overflow flag */
  39676. SysTick->CTRL;
  39677. 8011244: 4b05 ldr r3, [pc, #20] @ (801125c <SysTick_Handler+0x1c>)
  39678. 8011246: 681b ldr r3, [r3, #0]
  39679. if (xTaskGetSchedulerState() != taskSCHEDULER_NOT_STARTED) {
  39680. 8011248: f003 fa3c bl 80146c4 <xTaskGetSchedulerState>
  39681. 801124c: 4603 mov r3, r0
  39682. 801124e: 2b01 cmp r3, #1
  39683. 8011250: d001 beq.n 8011256 <SysTick_Handler+0x16>
  39684. /* Call tick handler */
  39685. xPortSysTickHandler();
  39686. 8011252: f004 fc49 bl 8015ae8 <xPortSysTickHandler>
  39687. }
  39688. }
  39689. 8011256: bf00 nop
  39690. 8011258: bd80 pop {r7, pc}
  39691. 801125a: bf00 nop
  39692. 801125c: e000e010 .word 0xe000e010
  39693. 08011260 <SVC_Setup>:
  39694. #endif /* SysTick */
  39695. /*
  39696. Setup SVC to reset value.
  39697. */
  39698. __STATIC_INLINE void SVC_Setup (void) {
  39699. 8011260: b580 push {r7, lr}
  39700. 8011262: af00 add r7, sp, #0
  39701. #if (__ARM_ARCH_7A__ == 0U)
  39702. /* Service Call interrupt might be configured before kernel start */
  39703. /* and when its priority is lower or equal to BASEPRI, svc intruction */
  39704. /* causes a Hard Fault. */
  39705. NVIC_SetPriority (SVCall_IRQ_NBR, 0U);
  39706. 8011264: 2100 movs r1, #0
  39707. 8011266: f06f 0004 mvn.w r0, #4
  39708. 801126a: f7ff ffbf bl 80111ec <__NVIC_SetPriority>
  39709. #endif
  39710. }
  39711. 801126e: bf00 nop
  39712. 8011270: bd80 pop {r7, pc}
  39713. ...
  39714. 08011274 <osKernelInitialize>:
  39715. static uint32_t OS_Tick_GetOverflow (void);
  39716. /* Get OS Tick interval */
  39717. static uint32_t OS_Tick_GetInterval (void);
  39718. /*---------------------------------------------------------------------------*/
  39719. osStatus_t osKernelInitialize (void) {
  39720. 8011274: b480 push {r7}
  39721. 8011276: b083 sub sp, #12
  39722. 8011278: af00 add r7, sp, #0
  39723. __ASM volatile ("MRS %0, ipsr" : "=r" (result) );
  39724. 801127a: f3ef 8305 mrs r3, IPSR
  39725. 801127e: 603b str r3, [r7, #0]
  39726. return(result);
  39727. 8011280: 683b ldr r3, [r7, #0]
  39728. osStatus_t stat;
  39729. if (IS_IRQ()) {
  39730. 8011282: 2b00 cmp r3, #0
  39731. 8011284: d003 beq.n 801128e <osKernelInitialize+0x1a>
  39732. stat = osErrorISR;
  39733. 8011286: f06f 0305 mvn.w r3, #5
  39734. 801128a: 607b str r3, [r7, #4]
  39735. 801128c: e00c b.n 80112a8 <osKernelInitialize+0x34>
  39736. }
  39737. else {
  39738. if (KernelState == osKernelInactive) {
  39739. 801128e: 4b0a ldr r3, [pc, #40] @ (80112b8 <osKernelInitialize+0x44>)
  39740. 8011290: 681b ldr r3, [r3, #0]
  39741. 8011292: 2b00 cmp r3, #0
  39742. 8011294: d105 bne.n 80112a2 <osKernelInitialize+0x2e>
  39743. EvrFreeRTOSSetup(0U);
  39744. #endif
  39745. #if defined(USE_FreeRTOS_HEAP_5) && (HEAP_5_REGION_SETUP == 1)
  39746. vPortDefineHeapRegions (configHEAP_5_REGIONS);
  39747. #endif
  39748. KernelState = osKernelReady;
  39749. 8011296: 4b08 ldr r3, [pc, #32] @ (80112b8 <osKernelInitialize+0x44>)
  39750. 8011298: 2201 movs r2, #1
  39751. 801129a: 601a str r2, [r3, #0]
  39752. stat = osOK;
  39753. 801129c: 2300 movs r3, #0
  39754. 801129e: 607b str r3, [r7, #4]
  39755. 80112a0: e002 b.n 80112a8 <osKernelInitialize+0x34>
  39756. } else {
  39757. stat = osError;
  39758. 80112a2: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  39759. 80112a6: 607b str r3, [r7, #4]
  39760. }
  39761. }
  39762. return (stat);
  39763. 80112a8: 687b ldr r3, [r7, #4]
  39764. }
  39765. 80112aa: 4618 mov r0, r3
  39766. 80112ac: 370c adds r7, #12
  39767. 80112ae: 46bd mov sp, r7
  39768. 80112b0: f85d 7b04 ldr.w r7, [sp], #4
  39769. 80112b4: 4770 bx lr
  39770. 80112b6: bf00 nop
  39771. 80112b8: 240023dc .word 0x240023dc
  39772. 080112bc <osKernelStart>:
  39773. }
  39774. return (state);
  39775. }
  39776. osStatus_t osKernelStart (void) {
  39777. 80112bc: b580 push {r7, lr}
  39778. 80112be: b082 sub sp, #8
  39779. 80112c0: af00 add r7, sp, #0
  39780. __ASM volatile ("MRS %0, ipsr" : "=r" (result) );
  39781. 80112c2: f3ef 8305 mrs r3, IPSR
  39782. 80112c6: 603b str r3, [r7, #0]
  39783. return(result);
  39784. 80112c8: 683b ldr r3, [r7, #0]
  39785. osStatus_t stat;
  39786. if (IS_IRQ()) {
  39787. 80112ca: 2b00 cmp r3, #0
  39788. 80112cc: d003 beq.n 80112d6 <osKernelStart+0x1a>
  39789. stat = osErrorISR;
  39790. 80112ce: f06f 0305 mvn.w r3, #5
  39791. 80112d2: 607b str r3, [r7, #4]
  39792. 80112d4: e010 b.n 80112f8 <osKernelStart+0x3c>
  39793. }
  39794. else {
  39795. if (KernelState == osKernelReady) {
  39796. 80112d6: 4b0b ldr r3, [pc, #44] @ (8011304 <osKernelStart+0x48>)
  39797. 80112d8: 681b ldr r3, [r3, #0]
  39798. 80112da: 2b01 cmp r3, #1
  39799. 80112dc: d109 bne.n 80112f2 <osKernelStart+0x36>
  39800. /* Ensure SVC priority is at the reset value */
  39801. SVC_Setup();
  39802. 80112de: f7ff ffbf bl 8011260 <SVC_Setup>
  39803. /* Change state to enable IRQ masking check */
  39804. KernelState = osKernelRunning;
  39805. 80112e2: 4b08 ldr r3, [pc, #32] @ (8011304 <osKernelStart+0x48>)
  39806. 80112e4: 2202 movs r2, #2
  39807. 80112e6: 601a str r2, [r3, #0]
  39808. /* Start the kernel scheduler */
  39809. vTaskStartScheduler();
  39810. 80112e8: f002 fd30 bl 8013d4c <vTaskStartScheduler>
  39811. stat = osOK;
  39812. 80112ec: 2300 movs r3, #0
  39813. 80112ee: 607b str r3, [r7, #4]
  39814. 80112f0: e002 b.n 80112f8 <osKernelStart+0x3c>
  39815. } else {
  39816. stat = osError;
  39817. 80112f2: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  39818. 80112f6: 607b str r3, [r7, #4]
  39819. }
  39820. }
  39821. return (stat);
  39822. 80112f8: 687b ldr r3, [r7, #4]
  39823. }
  39824. 80112fa: 4618 mov r0, r3
  39825. 80112fc: 3708 adds r7, #8
  39826. 80112fe: 46bd mov sp, r7
  39827. 8011300: bd80 pop {r7, pc}
  39828. 8011302: bf00 nop
  39829. 8011304: 240023dc .word 0x240023dc
  39830. 08011308 <osKernelGetTickCount>:
  39831. }
  39832. return (lock);
  39833. }
  39834. uint32_t osKernelGetTickCount (void) {
  39835. 8011308: b580 push {r7, lr}
  39836. 801130a: b082 sub sp, #8
  39837. 801130c: af00 add r7, sp, #0
  39838. __ASM volatile ("MRS %0, ipsr" : "=r" (result) );
  39839. 801130e: f3ef 8305 mrs r3, IPSR
  39840. 8011312: 603b str r3, [r7, #0]
  39841. return(result);
  39842. 8011314: 683b ldr r3, [r7, #0]
  39843. TickType_t ticks;
  39844. if (IS_IRQ()) {
  39845. 8011316: 2b00 cmp r3, #0
  39846. 8011318: d003 beq.n 8011322 <osKernelGetTickCount+0x1a>
  39847. ticks = xTaskGetTickCountFromISR();
  39848. 801131a: f002 fe43 bl 8013fa4 <xTaskGetTickCountFromISR>
  39849. 801131e: 6078 str r0, [r7, #4]
  39850. 8011320: e002 b.n 8011328 <osKernelGetTickCount+0x20>
  39851. } else {
  39852. ticks = xTaskGetTickCount();
  39853. 8011322: f002 fe2f bl 8013f84 <xTaskGetTickCount>
  39854. 8011326: 6078 str r0, [r7, #4]
  39855. }
  39856. return (ticks);
  39857. 8011328: 687b ldr r3, [r7, #4]
  39858. }
  39859. 801132a: 4618 mov r0, r3
  39860. 801132c: 3708 adds r7, #8
  39861. 801132e: 46bd mov sp, r7
  39862. 8011330: bd80 pop {r7, pc}
  39863. 08011332 <osThreadNew>:
  39864. return (configCPU_CLOCK_HZ);
  39865. }
  39866. /*---------------------------------------------------------------------------*/
  39867. osThreadId_t osThreadNew (osThreadFunc_t func, void *argument, const osThreadAttr_t *attr) {
  39868. 8011332: b580 push {r7, lr}
  39869. 8011334: b08e sub sp, #56 @ 0x38
  39870. 8011336: af04 add r7, sp, #16
  39871. 8011338: 60f8 str r0, [r7, #12]
  39872. 801133a: 60b9 str r1, [r7, #8]
  39873. 801133c: 607a str r2, [r7, #4]
  39874. uint32_t stack;
  39875. TaskHandle_t hTask;
  39876. UBaseType_t prio;
  39877. int32_t mem;
  39878. hTask = NULL;
  39879. 801133e: 2300 movs r3, #0
  39880. 8011340: 613b str r3, [r7, #16]
  39881. __ASM volatile ("MRS %0, ipsr" : "=r" (result) );
  39882. 8011342: f3ef 8305 mrs r3, IPSR
  39883. 8011346: 617b str r3, [r7, #20]
  39884. return(result);
  39885. 8011348: 697b ldr r3, [r7, #20]
  39886. if (!IS_IRQ() && (func != NULL)) {
  39887. 801134a: 2b00 cmp r3, #0
  39888. 801134c: d17f bne.n 801144e <osThreadNew+0x11c>
  39889. 801134e: 68fb ldr r3, [r7, #12]
  39890. 8011350: 2b00 cmp r3, #0
  39891. 8011352: d07c beq.n 801144e <osThreadNew+0x11c>
  39892. stack = configMINIMAL_STACK_SIZE;
  39893. 8011354: f44f 7300 mov.w r3, #512 @ 0x200
  39894. 8011358: 623b str r3, [r7, #32]
  39895. prio = (UBaseType_t)osPriorityNormal;
  39896. 801135a: 2318 movs r3, #24
  39897. 801135c: 61fb str r3, [r7, #28]
  39898. name = NULL;
  39899. 801135e: 2300 movs r3, #0
  39900. 8011360: 627b str r3, [r7, #36] @ 0x24
  39901. mem = -1;
  39902. 8011362: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  39903. 8011366: 61bb str r3, [r7, #24]
  39904. if (attr != NULL) {
  39905. 8011368: 687b ldr r3, [r7, #4]
  39906. 801136a: 2b00 cmp r3, #0
  39907. 801136c: d045 beq.n 80113fa <osThreadNew+0xc8>
  39908. if (attr->name != NULL) {
  39909. 801136e: 687b ldr r3, [r7, #4]
  39910. 8011370: 681b ldr r3, [r3, #0]
  39911. 8011372: 2b00 cmp r3, #0
  39912. 8011374: d002 beq.n 801137c <osThreadNew+0x4a>
  39913. name = attr->name;
  39914. 8011376: 687b ldr r3, [r7, #4]
  39915. 8011378: 681b ldr r3, [r3, #0]
  39916. 801137a: 627b str r3, [r7, #36] @ 0x24
  39917. }
  39918. if (attr->priority != osPriorityNone) {
  39919. 801137c: 687b ldr r3, [r7, #4]
  39920. 801137e: 699b ldr r3, [r3, #24]
  39921. 8011380: 2b00 cmp r3, #0
  39922. 8011382: d002 beq.n 801138a <osThreadNew+0x58>
  39923. prio = (UBaseType_t)attr->priority;
  39924. 8011384: 687b ldr r3, [r7, #4]
  39925. 8011386: 699b ldr r3, [r3, #24]
  39926. 8011388: 61fb str r3, [r7, #28]
  39927. }
  39928. if ((prio < osPriorityIdle) || (prio > osPriorityISR) || ((attr->attr_bits & osThreadJoinable) == osThreadJoinable)) {
  39929. 801138a: 69fb ldr r3, [r7, #28]
  39930. 801138c: 2b00 cmp r3, #0
  39931. 801138e: d008 beq.n 80113a2 <osThreadNew+0x70>
  39932. 8011390: 69fb ldr r3, [r7, #28]
  39933. 8011392: 2b38 cmp r3, #56 @ 0x38
  39934. 8011394: d805 bhi.n 80113a2 <osThreadNew+0x70>
  39935. 8011396: 687b ldr r3, [r7, #4]
  39936. 8011398: 685b ldr r3, [r3, #4]
  39937. 801139a: f003 0301 and.w r3, r3, #1
  39938. 801139e: 2b00 cmp r3, #0
  39939. 80113a0: d001 beq.n 80113a6 <osThreadNew+0x74>
  39940. return (NULL);
  39941. 80113a2: 2300 movs r3, #0
  39942. 80113a4: e054 b.n 8011450 <osThreadNew+0x11e>
  39943. }
  39944. if (attr->stack_size > 0U) {
  39945. 80113a6: 687b ldr r3, [r7, #4]
  39946. 80113a8: 695b ldr r3, [r3, #20]
  39947. 80113aa: 2b00 cmp r3, #0
  39948. 80113ac: d003 beq.n 80113b6 <osThreadNew+0x84>
  39949. /* In FreeRTOS stack is not in bytes, but in sizeof(StackType_t) which is 4 on ARM ports. */
  39950. /* Stack size should be therefore 4 byte aligned in order to avoid division caused side effects */
  39951. stack = attr->stack_size / sizeof(StackType_t);
  39952. 80113ae: 687b ldr r3, [r7, #4]
  39953. 80113b0: 695b ldr r3, [r3, #20]
  39954. 80113b2: 089b lsrs r3, r3, #2
  39955. 80113b4: 623b str r3, [r7, #32]
  39956. }
  39957. if ((attr->cb_mem != NULL) && (attr->cb_size >= sizeof(StaticTask_t)) &&
  39958. 80113b6: 687b ldr r3, [r7, #4]
  39959. 80113b8: 689b ldr r3, [r3, #8]
  39960. 80113ba: 2b00 cmp r3, #0
  39961. 80113bc: d00e beq.n 80113dc <osThreadNew+0xaa>
  39962. 80113be: 687b ldr r3, [r7, #4]
  39963. 80113c0: 68db ldr r3, [r3, #12]
  39964. 80113c2: 2ba7 cmp r3, #167 @ 0xa7
  39965. 80113c4: d90a bls.n 80113dc <osThreadNew+0xaa>
  39966. (attr->stack_mem != NULL) && (attr->stack_size > 0U)) {
  39967. 80113c6: 687b ldr r3, [r7, #4]
  39968. 80113c8: 691b ldr r3, [r3, #16]
  39969. if ((attr->cb_mem != NULL) && (attr->cb_size >= sizeof(StaticTask_t)) &&
  39970. 80113ca: 2b00 cmp r3, #0
  39971. 80113cc: d006 beq.n 80113dc <osThreadNew+0xaa>
  39972. (attr->stack_mem != NULL) && (attr->stack_size > 0U)) {
  39973. 80113ce: 687b ldr r3, [r7, #4]
  39974. 80113d0: 695b ldr r3, [r3, #20]
  39975. 80113d2: 2b00 cmp r3, #0
  39976. 80113d4: d002 beq.n 80113dc <osThreadNew+0xaa>
  39977. mem = 1;
  39978. 80113d6: 2301 movs r3, #1
  39979. 80113d8: 61bb str r3, [r7, #24]
  39980. 80113da: e010 b.n 80113fe <osThreadNew+0xcc>
  39981. }
  39982. else {
  39983. if ((attr->cb_mem == NULL) && (attr->cb_size == 0U) && (attr->stack_mem == NULL)) {
  39984. 80113dc: 687b ldr r3, [r7, #4]
  39985. 80113de: 689b ldr r3, [r3, #8]
  39986. 80113e0: 2b00 cmp r3, #0
  39987. 80113e2: d10c bne.n 80113fe <osThreadNew+0xcc>
  39988. 80113e4: 687b ldr r3, [r7, #4]
  39989. 80113e6: 68db ldr r3, [r3, #12]
  39990. 80113e8: 2b00 cmp r3, #0
  39991. 80113ea: d108 bne.n 80113fe <osThreadNew+0xcc>
  39992. 80113ec: 687b ldr r3, [r7, #4]
  39993. 80113ee: 691b ldr r3, [r3, #16]
  39994. 80113f0: 2b00 cmp r3, #0
  39995. 80113f2: d104 bne.n 80113fe <osThreadNew+0xcc>
  39996. mem = 0;
  39997. 80113f4: 2300 movs r3, #0
  39998. 80113f6: 61bb str r3, [r7, #24]
  39999. 80113f8: e001 b.n 80113fe <osThreadNew+0xcc>
  40000. }
  40001. }
  40002. }
  40003. else {
  40004. mem = 0;
  40005. 80113fa: 2300 movs r3, #0
  40006. 80113fc: 61bb str r3, [r7, #24]
  40007. }
  40008. if (mem == 1) {
  40009. 80113fe: 69bb ldr r3, [r7, #24]
  40010. 8011400: 2b01 cmp r3, #1
  40011. 8011402: d110 bne.n 8011426 <osThreadNew+0xf4>
  40012. #if (configSUPPORT_STATIC_ALLOCATION == 1)
  40013. hTask = xTaskCreateStatic ((TaskFunction_t)func, name, stack, argument, prio, (StackType_t *)attr->stack_mem,
  40014. 8011404: 687b ldr r3, [r7, #4]
  40015. 8011406: 691b ldr r3, [r3, #16]
  40016. (StaticTask_t *)attr->cb_mem);
  40017. 8011408: 687a ldr r2, [r7, #4]
  40018. 801140a: 6892 ldr r2, [r2, #8]
  40019. hTask = xTaskCreateStatic ((TaskFunction_t)func, name, stack, argument, prio, (StackType_t *)attr->stack_mem,
  40020. 801140c: 9202 str r2, [sp, #8]
  40021. 801140e: 9301 str r3, [sp, #4]
  40022. 8011410: 69fb ldr r3, [r7, #28]
  40023. 8011412: 9300 str r3, [sp, #0]
  40024. 8011414: 68bb ldr r3, [r7, #8]
  40025. 8011416: 6a3a ldr r2, [r7, #32]
  40026. 8011418: 6a79 ldr r1, [r7, #36] @ 0x24
  40027. 801141a: 68f8 ldr r0, [r7, #12]
  40028. 801141c: f002 faa2 bl 8013964 <xTaskCreateStatic>
  40029. 8011420: 4603 mov r3, r0
  40030. 8011422: 613b str r3, [r7, #16]
  40031. 8011424: e013 b.n 801144e <osThreadNew+0x11c>
  40032. #endif
  40033. }
  40034. else {
  40035. if (mem == 0) {
  40036. 8011426: 69bb ldr r3, [r7, #24]
  40037. 8011428: 2b00 cmp r3, #0
  40038. 801142a: d110 bne.n 801144e <osThreadNew+0x11c>
  40039. #if (configSUPPORT_DYNAMIC_ALLOCATION == 1)
  40040. if (xTaskCreate ((TaskFunction_t)func, name, (uint16_t)stack, argument, prio, &hTask) != pdPASS) {
  40041. 801142c: 6a3b ldr r3, [r7, #32]
  40042. 801142e: b29a uxth r2, r3
  40043. 8011430: f107 0310 add.w r3, r7, #16
  40044. 8011434: 9301 str r3, [sp, #4]
  40045. 8011436: 69fb ldr r3, [r7, #28]
  40046. 8011438: 9300 str r3, [sp, #0]
  40047. 801143a: 68bb ldr r3, [r7, #8]
  40048. 801143c: 6a79 ldr r1, [r7, #36] @ 0x24
  40049. 801143e: 68f8 ldr r0, [r7, #12]
  40050. 8011440: f002 faf0 bl 8013a24 <xTaskCreate>
  40051. 8011444: 4603 mov r3, r0
  40052. 8011446: 2b01 cmp r3, #1
  40053. 8011448: d001 beq.n 801144e <osThreadNew+0x11c>
  40054. hTask = NULL;
  40055. 801144a: 2300 movs r3, #0
  40056. 801144c: 613b str r3, [r7, #16]
  40057. #endif
  40058. }
  40059. }
  40060. }
  40061. return ((osThreadId_t)hTask);
  40062. 801144e: 693b ldr r3, [r7, #16]
  40063. }
  40064. 8011450: 4618 mov r0, r3
  40065. 8011452: 3728 adds r7, #40 @ 0x28
  40066. 8011454: 46bd mov sp, r7
  40067. 8011456: bd80 pop {r7, pc}
  40068. 08011458 <osThreadGetId>:
  40069. }
  40070. return (name);
  40071. }
  40072. osThreadId_t osThreadGetId (void) {
  40073. 8011458: b580 push {r7, lr}
  40074. 801145a: b082 sub sp, #8
  40075. 801145c: af00 add r7, sp, #0
  40076. osThreadId_t id;
  40077. id = (osThreadId_t)xTaskGetCurrentTaskHandle();
  40078. 801145e: f003 f921 bl 80146a4 <xTaskGetCurrentTaskHandle>
  40079. 8011462: 6078 str r0, [r7, #4]
  40080. return (id);
  40081. 8011464: 687b ldr r3, [r7, #4]
  40082. }
  40083. 8011466: 4618 mov r0, r3
  40084. 8011468: 3708 adds r7, #8
  40085. 801146a: 46bd mov sp, r7
  40086. 801146c: bd80 pop {r7, pc}
  40087. 0801146e <osDelay>:
  40088. /* Return flags before clearing */
  40089. return (rflags);
  40090. }
  40091. #endif /* (configUSE_OS2_THREAD_FLAGS == 1) */
  40092. osStatus_t osDelay (uint32_t ticks) {
  40093. 801146e: b580 push {r7, lr}
  40094. 8011470: b084 sub sp, #16
  40095. 8011472: af00 add r7, sp, #0
  40096. 8011474: 6078 str r0, [r7, #4]
  40097. __ASM volatile ("MRS %0, ipsr" : "=r" (result) );
  40098. 8011476: f3ef 8305 mrs r3, IPSR
  40099. 801147a: 60bb str r3, [r7, #8]
  40100. return(result);
  40101. 801147c: 68bb ldr r3, [r7, #8]
  40102. osStatus_t stat;
  40103. if (IS_IRQ()) {
  40104. 801147e: 2b00 cmp r3, #0
  40105. 8011480: d003 beq.n 801148a <osDelay+0x1c>
  40106. stat = osErrorISR;
  40107. 8011482: f06f 0305 mvn.w r3, #5
  40108. 8011486: 60fb str r3, [r7, #12]
  40109. 8011488: e007 b.n 801149a <osDelay+0x2c>
  40110. }
  40111. else {
  40112. stat = osOK;
  40113. 801148a: 2300 movs r3, #0
  40114. 801148c: 60fb str r3, [r7, #12]
  40115. if (ticks != 0U) {
  40116. 801148e: 687b ldr r3, [r7, #4]
  40117. 8011490: 2b00 cmp r3, #0
  40118. 8011492: d002 beq.n 801149a <osDelay+0x2c>
  40119. vTaskDelay(ticks);
  40120. 8011494: 6878 ldr r0, [r7, #4]
  40121. 8011496: f002 fc23 bl 8013ce0 <vTaskDelay>
  40122. }
  40123. }
  40124. return (stat);
  40125. 801149a: 68fb ldr r3, [r7, #12]
  40126. }
  40127. 801149c: 4618 mov r0, r3
  40128. 801149e: 3710 adds r7, #16
  40129. 80114a0: 46bd mov sp, r7
  40130. 80114a2: bd80 pop {r7, pc}
  40131. 080114a4 <TimerCallback>:
  40132. }
  40133. /*---------------------------------------------------------------------------*/
  40134. #if (configUSE_OS2_TIMER == 1)
  40135. static void TimerCallback (TimerHandle_t hTimer) {
  40136. 80114a4: b580 push {r7, lr}
  40137. 80114a6: b084 sub sp, #16
  40138. 80114a8: af00 add r7, sp, #0
  40139. 80114aa: 6078 str r0, [r7, #4]
  40140. TimerCallback_t *callb;
  40141. callb = (TimerCallback_t *)pvTimerGetTimerID (hTimer);
  40142. 80114ac: 6878 ldr r0, [r7, #4]
  40143. 80114ae: f004 f93b bl 8015728 <pvTimerGetTimerID>
  40144. 80114b2: 60f8 str r0, [r7, #12]
  40145. if (callb != NULL) {
  40146. 80114b4: 68fb ldr r3, [r7, #12]
  40147. 80114b6: 2b00 cmp r3, #0
  40148. 80114b8: d005 beq.n 80114c6 <TimerCallback+0x22>
  40149. callb->func (callb->arg);
  40150. 80114ba: 68fb ldr r3, [r7, #12]
  40151. 80114bc: 681b ldr r3, [r3, #0]
  40152. 80114be: 68fa ldr r2, [r7, #12]
  40153. 80114c0: 6852 ldr r2, [r2, #4]
  40154. 80114c2: 4610 mov r0, r2
  40155. 80114c4: 4798 blx r3
  40156. }
  40157. }
  40158. 80114c6: bf00 nop
  40159. 80114c8: 3710 adds r7, #16
  40160. 80114ca: 46bd mov sp, r7
  40161. 80114cc: bd80 pop {r7, pc}
  40162. ...
  40163. 080114d0 <osTimerNew>:
  40164. osTimerId_t osTimerNew (osTimerFunc_t func, osTimerType_t type, void *argument, const osTimerAttr_t *attr) {
  40165. 80114d0: b580 push {r7, lr}
  40166. 80114d2: b08c sub sp, #48 @ 0x30
  40167. 80114d4: af02 add r7, sp, #8
  40168. 80114d6: 60f8 str r0, [r7, #12]
  40169. 80114d8: 607a str r2, [r7, #4]
  40170. 80114da: 603b str r3, [r7, #0]
  40171. 80114dc: 460b mov r3, r1
  40172. 80114de: 72fb strb r3, [r7, #11]
  40173. TimerHandle_t hTimer;
  40174. TimerCallback_t *callb;
  40175. UBaseType_t reload;
  40176. int32_t mem;
  40177. hTimer = NULL;
  40178. 80114e0: 2300 movs r3, #0
  40179. 80114e2: 623b str r3, [r7, #32]
  40180. __ASM volatile ("MRS %0, ipsr" : "=r" (result) );
  40181. 80114e4: f3ef 8305 mrs r3, IPSR
  40182. 80114e8: 613b str r3, [r7, #16]
  40183. return(result);
  40184. 80114ea: 693b ldr r3, [r7, #16]
  40185. if (!IS_IRQ() && (func != NULL)) {
  40186. 80114ec: 2b00 cmp r3, #0
  40187. 80114ee: d163 bne.n 80115b8 <osTimerNew+0xe8>
  40188. 80114f0: 68fb ldr r3, [r7, #12]
  40189. 80114f2: 2b00 cmp r3, #0
  40190. 80114f4: d060 beq.n 80115b8 <osTimerNew+0xe8>
  40191. /* Allocate memory to store callback function and argument */
  40192. callb = pvPortMalloc (sizeof(TimerCallback_t));
  40193. 80114f6: 2008 movs r0, #8
  40194. 80114f8: f004 fb88 bl 8015c0c <pvPortMalloc>
  40195. 80114fc: 6178 str r0, [r7, #20]
  40196. if (callb != NULL) {
  40197. 80114fe: 697b ldr r3, [r7, #20]
  40198. 8011500: 2b00 cmp r3, #0
  40199. 8011502: d059 beq.n 80115b8 <osTimerNew+0xe8>
  40200. callb->func = func;
  40201. 8011504: 697b ldr r3, [r7, #20]
  40202. 8011506: 68fa ldr r2, [r7, #12]
  40203. 8011508: 601a str r2, [r3, #0]
  40204. callb->arg = argument;
  40205. 801150a: 697b ldr r3, [r7, #20]
  40206. 801150c: 687a ldr r2, [r7, #4]
  40207. 801150e: 605a str r2, [r3, #4]
  40208. if (type == osTimerOnce) {
  40209. 8011510: 7afb ldrb r3, [r7, #11]
  40210. 8011512: 2b00 cmp r3, #0
  40211. 8011514: d102 bne.n 801151c <osTimerNew+0x4c>
  40212. reload = pdFALSE;
  40213. 8011516: 2300 movs r3, #0
  40214. 8011518: 61fb str r3, [r7, #28]
  40215. 801151a: e001 b.n 8011520 <osTimerNew+0x50>
  40216. } else {
  40217. reload = pdTRUE;
  40218. 801151c: 2301 movs r3, #1
  40219. 801151e: 61fb str r3, [r7, #28]
  40220. }
  40221. mem = -1;
  40222. 8011520: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  40223. 8011524: 61bb str r3, [r7, #24]
  40224. name = NULL;
  40225. 8011526: 2300 movs r3, #0
  40226. 8011528: 627b str r3, [r7, #36] @ 0x24
  40227. if (attr != NULL) {
  40228. 801152a: 683b ldr r3, [r7, #0]
  40229. 801152c: 2b00 cmp r3, #0
  40230. 801152e: d01c beq.n 801156a <osTimerNew+0x9a>
  40231. if (attr->name != NULL) {
  40232. 8011530: 683b ldr r3, [r7, #0]
  40233. 8011532: 681b ldr r3, [r3, #0]
  40234. 8011534: 2b00 cmp r3, #0
  40235. 8011536: d002 beq.n 801153e <osTimerNew+0x6e>
  40236. name = attr->name;
  40237. 8011538: 683b ldr r3, [r7, #0]
  40238. 801153a: 681b ldr r3, [r3, #0]
  40239. 801153c: 627b str r3, [r7, #36] @ 0x24
  40240. }
  40241. if ((attr->cb_mem != NULL) && (attr->cb_size >= sizeof(StaticTimer_t))) {
  40242. 801153e: 683b ldr r3, [r7, #0]
  40243. 8011540: 689b ldr r3, [r3, #8]
  40244. 8011542: 2b00 cmp r3, #0
  40245. 8011544: d006 beq.n 8011554 <osTimerNew+0x84>
  40246. 8011546: 683b ldr r3, [r7, #0]
  40247. 8011548: 68db ldr r3, [r3, #12]
  40248. 801154a: 2b2b cmp r3, #43 @ 0x2b
  40249. 801154c: d902 bls.n 8011554 <osTimerNew+0x84>
  40250. mem = 1;
  40251. 801154e: 2301 movs r3, #1
  40252. 8011550: 61bb str r3, [r7, #24]
  40253. 8011552: e00c b.n 801156e <osTimerNew+0x9e>
  40254. }
  40255. else {
  40256. if ((attr->cb_mem == NULL) && (attr->cb_size == 0U)) {
  40257. 8011554: 683b ldr r3, [r7, #0]
  40258. 8011556: 689b ldr r3, [r3, #8]
  40259. 8011558: 2b00 cmp r3, #0
  40260. 801155a: d108 bne.n 801156e <osTimerNew+0x9e>
  40261. 801155c: 683b ldr r3, [r7, #0]
  40262. 801155e: 68db ldr r3, [r3, #12]
  40263. 8011560: 2b00 cmp r3, #0
  40264. 8011562: d104 bne.n 801156e <osTimerNew+0x9e>
  40265. mem = 0;
  40266. 8011564: 2300 movs r3, #0
  40267. 8011566: 61bb str r3, [r7, #24]
  40268. 8011568: e001 b.n 801156e <osTimerNew+0x9e>
  40269. }
  40270. }
  40271. }
  40272. else {
  40273. mem = 0;
  40274. 801156a: 2300 movs r3, #0
  40275. 801156c: 61bb str r3, [r7, #24]
  40276. }
  40277. if (mem == 1) {
  40278. 801156e: 69bb ldr r3, [r7, #24]
  40279. 8011570: 2b01 cmp r3, #1
  40280. 8011572: d10c bne.n 801158e <osTimerNew+0xbe>
  40281. #if (configSUPPORT_STATIC_ALLOCATION == 1)
  40282. hTimer = xTimerCreateStatic (name, 1, reload, callb, TimerCallback, (StaticTimer_t *)attr->cb_mem);
  40283. 8011574: 683b ldr r3, [r7, #0]
  40284. 8011576: 689b ldr r3, [r3, #8]
  40285. 8011578: 9301 str r3, [sp, #4]
  40286. 801157a: 4b12 ldr r3, [pc, #72] @ (80115c4 <osTimerNew+0xf4>)
  40287. 801157c: 9300 str r3, [sp, #0]
  40288. 801157e: 697b ldr r3, [r7, #20]
  40289. 8011580: 69fa ldr r2, [r7, #28]
  40290. 8011582: 2101 movs r1, #1
  40291. 8011584: 6a78 ldr r0, [r7, #36] @ 0x24
  40292. 8011586: f003 fd18 bl 8014fba <xTimerCreateStatic>
  40293. 801158a: 6238 str r0, [r7, #32]
  40294. 801158c: e00b b.n 80115a6 <osTimerNew+0xd6>
  40295. #endif
  40296. }
  40297. else {
  40298. if (mem == 0) {
  40299. 801158e: 69bb ldr r3, [r7, #24]
  40300. 8011590: 2b00 cmp r3, #0
  40301. 8011592: d108 bne.n 80115a6 <osTimerNew+0xd6>
  40302. #if (configSUPPORT_DYNAMIC_ALLOCATION == 1)
  40303. hTimer = xTimerCreate (name, 1, reload, callb, TimerCallback);
  40304. 8011594: 4b0b ldr r3, [pc, #44] @ (80115c4 <osTimerNew+0xf4>)
  40305. 8011596: 9300 str r3, [sp, #0]
  40306. 8011598: 697b ldr r3, [r7, #20]
  40307. 801159a: 69fa ldr r2, [r7, #28]
  40308. 801159c: 2101 movs r1, #1
  40309. 801159e: 6a78 ldr r0, [r7, #36] @ 0x24
  40310. 80115a0: f003 fcea bl 8014f78 <xTimerCreate>
  40311. 80115a4: 6238 str r0, [r7, #32]
  40312. #endif
  40313. }
  40314. }
  40315. if ((hTimer == NULL) && (callb != NULL)) {
  40316. 80115a6: 6a3b ldr r3, [r7, #32]
  40317. 80115a8: 2b00 cmp r3, #0
  40318. 80115aa: d105 bne.n 80115b8 <osTimerNew+0xe8>
  40319. 80115ac: 697b ldr r3, [r7, #20]
  40320. 80115ae: 2b00 cmp r3, #0
  40321. 80115b0: d002 beq.n 80115b8 <osTimerNew+0xe8>
  40322. vPortFree (callb);
  40323. 80115b2: 6978 ldr r0, [r7, #20]
  40324. 80115b4: f004 fbf8 bl 8015da8 <vPortFree>
  40325. }
  40326. }
  40327. }
  40328. return ((osTimerId_t)hTimer);
  40329. 80115b8: 6a3b ldr r3, [r7, #32]
  40330. }
  40331. 80115ba: 4618 mov r0, r3
  40332. 80115bc: 3728 adds r7, #40 @ 0x28
  40333. 80115be: 46bd mov sp, r7
  40334. 80115c0: bd80 pop {r7, pc}
  40335. 80115c2: bf00 nop
  40336. 80115c4: 080114a5 .word 0x080114a5
  40337. 080115c8 <osTimerStart>:
  40338. }
  40339. return (p);
  40340. }
  40341. osStatus_t osTimerStart (osTimerId_t timer_id, uint32_t ticks) {
  40342. 80115c8: b580 push {r7, lr}
  40343. 80115ca: b088 sub sp, #32
  40344. 80115cc: af02 add r7, sp, #8
  40345. 80115ce: 6078 str r0, [r7, #4]
  40346. 80115d0: 6039 str r1, [r7, #0]
  40347. TimerHandle_t hTimer = (TimerHandle_t)timer_id;
  40348. 80115d2: 687b ldr r3, [r7, #4]
  40349. 80115d4: 613b str r3, [r7, #16]
  40350. __ASM volatile ("MRS %0, ipsr" : "=r" (result) );
  40351. 80115d6: f3ef 8305 mrs r3, IPSR
  40352. 80115da: 60fb str r3, [r7, #12]
  40353. return(result);
  40354. 80115dc: 68fb ldr r3, [r7, #12]
  40355. osStatus_t stat;
  40356. if (IS_IRQ()) {
  40357. 80115de: 2b00 cmp r3, #0
  40358. 80115e0: d003 beq.n 80115ea <osTimerStart+0x22>
  40359. stat = osErrorISR;
  40360. 80115e2: f06f 0305 mvn.w r3, #5
  40361. 80115e6: 617b str r3, [r7, #20]
  40362. 80115e8: e017 b.n 801161a <osTimerStart+0x52>
  40363. }
  40364. else if (hTimer == NULL) {
  40365. 80115ea: 693b ldr r3, [r7, #16]
  40366. 80115ec: 2b00 cmp r3, #0
  40367. 80115ee: d103 bne.n 80115f8 <osTimerStart+0x30>
  40368. stat = osErrorParameter;
  40369. 80115f0: f06f 0303 mvn.w r3, #3
  40370. 80115f4: 617b str r3, [r7, #20]
  40371. 80115f6: e010 b.n 801161a <osTimerStart+0x52>
  40372. }
  40373. else {
  40374. if (xTimerChangePeriod (hTimer, ticks, 0) == pdPASS) {
  40375. 80115f8: 2300 movs r3, #0
  40376. 80115fa: 9300 str r3, [sp, #0]
  40377. 80115fc: 2300 movs r3, #0
  40378. 80115fe: 683a ldr r2, [r7, #0]
  40379. 8011600: 2104 movs r1, #4
  40380. 8011602: 6938 ldr r0, [r7, #16]
  40381. 8011604: f003 fd56 bl 80150b4 <xTimerGenericCommand>
  40382. 8011608: 4603 mov r3, r0
  40383. 801160a: 2b01 cmp r3, #1
  40384. 801160c: d102 bne.n 8011614 <osTimerStart+0x4c>
  40385. stat = osOK;
  40386. 801160e: 2300 movs r3, #0
  40387. 8011610: 617b str r3, [r7, #20]
  40388. 8011612: e002 b.n 801161a <osTimerStart+0x52>
  40389. } else {
  40390. stat = osErrorResource;
  40391. 8011614: f06f 0302 mvn.w r3, #2
  40392. 8011618: 617b str r3, [r7, #20]
  40393. }
  40394. }
  40395. return (stat);
  40396. 801161a: 697b ldr r3, [r7, #20]
  40397. }
  40398. 801161c: 4618 mov r0, r3
  40399. 801161e: 3718 adds r7, #24
  40400. 8011620: 46bd mov sp, r7
  40401. 8011622: bd80 pop {r7, pc}
  40402. 08011624 <osTimerStop>:
  40403. osStatus_t osTimerStop (osTimerId_t timer_id) {
  40404. 8011624: b580 push {r7, lr}
  40405. 8011626: b088 sub sp, #32
  40406. 8011628: af02 add r7, sp, #8
  40407. 801162a: 6078 str r0, [r7, #4]
  40408. TimerHandle_t hTimer = (TimerHandle_t)timer_id;
  40409. 801162c: 687b ldr r3, [r7, #4]
  40410. 801162e: 613b str r3, [r7, #16]
  40411. __ASM volatile ("MRS %0, ipsr" : "=r" (result) );
  40412. 8011630: f3ef 8305 mrs r3, IPSR
  40413. 8011634: 60fb str r3, [r7, #12]
  40414. return(result);
  40415. 8011636: 68fb ldr r3, [r7, #12]
  40416. osStatus_t stat;
  40417. if (IS_IRQ()) {
  40418. 8011638: 2b00 cmp r3, #0
  40419. 801163a: d003 beq.n 8011644 <osTimerStop+0x20>
  40420. stat = osErrorISR;
  40421. 801163c: f06f 0305 mvn.w r3, #5
  40422. 8011640: 617b str r3, [r7, #20]
  40423. 8011642: e021 b.n 8011688 <osTimerStop+0x64>
  40424. }
  40425. else if (hTimer == NULL) {
  40426. 8011644: 693b ldr r3, [r7, #16]
  40427. 8011646: 2b00 cmp r3, #0
  40428. 8011648: d103 bne.n 8011652 <osTimerStop+0x2e>
  40429. stat = osErrorParameter;
  40430. 801164a: f06f 0303 mvn.w r3, #3
  40431. 801164e: 617b str r3, [r7, #20]
  40432. 8011650: e01a b.n 8011688 <osTimerStop+0x64>
  40433. }
  40434. else {
  40435. if (xTimerIsTimerActive (hTimer) == pdFALSE) {
  40436. 8011652: 6938 ldr r0, [r7, #16]
  40437. 8011654: f004 f83e bl 80156d4 <xTimerIsTimerActive>
  40438. 8011658: 4603 mov r3, r0
  40439. 801165a: 2b00 cmp r3, #0
  40440. 801165c: d103 bne.n 8011666 <osTimerStop+0x42>
  40441. stat = osErrorResource;
  40442. 801165e: f06f 0302 mvn.w r3, #2
  40443. 8011662: 617b str r3, [r7, #20]
  40444. 8011664: e010 b.n 8011688 <osTimerStop+0x64>
  40445. }
  40446. else {
  40447. if (xTimerStop (hTimer, 0) == pdPASS) {
  40448. 8011666: 2300 movs r3, #0
  40449. 8011668: 9300 str r3, [sp, #0]
  40450. 801166a: 2300 movs r3, #0
  40451. 801166c: 2200 movs r2, #0
  40452. 801166e: 2103 movs r1, #3
  40453. 8011670: 6938 ldr r0, [r7, #16]
  40454. 8011672: f003 fd1f bl 80150b4 <xTimerGenericCommand>
  40455. 8011676: 4603 mov r3, r0
  40456. 8011678: 2b01 cmp r3, #1
  40457. 801167a: d102 bne.n 8011682 <osTimerStop+0x5e>
  40458. stat = osOK;
  40459. 801167c: 2300 movs r3, #0
  40460. 801167e: 617b str r3, [r7, #20]
  40461. 8011680: e002 b.n 8011688 <osTimerStop+0x64>
  40462. } else {
  40463. stat = osError;
  40464. 8011682: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  40465. 8011686: 617b str r3, [r7, #20]
  40466. }
  40467. }
  40468. }
  40469. return (stat);
  40470. 8011688: 697b ldr r3, [r7, #20]
  40471. }
  40472. 801168a: 4618 mov r0, r3
  40473. 801168c: 3718 adds r7, #24
  40474. 801168e: 46bd mov sp, r7
  40475. 8011690: bd80 pop {r7, pc}
  40476. 08011692 <osMutexNew>:
  40477. }
  40478. /*---------------------------------------------------------------------------*/
  40479. #if (configUSE_OS2_MUTEX == 1)
  40480. osMutexId_t osMutexNew (const osMutexAttr_t *attr) {
  40481. 8011692: b580 push {r7, lr}
  40482. 8011694: b088 sub sp, #32
  40483. 8011696: af00 add r7, sp, #0
  40484. 8011698: 6078 str r0, [r7, #4]
  40485. int32_t mem;
  40486. #if (configQUEUE_REGISTRY_SIZE > 0)
  40487. const char *name;
  40488. #endif
  40489. hMutex = NULL;
  40490. 801169a: 2300 movs r3, #0
  40491. 801169c: 61fb str r3, [r7, #28]
  40492. __ASM volatile ("MRS %0, ipsr" : "=r" (result) );
  40493. 801169e: f3ef 8305 mrs r3, IPSR
  40494. 80116a2: 60bb str r3, [r7, #8]
  40495. return(result);
  40496. 80116a4: 68bb ldr r3, [r7, #8]
  40497. if (!IS_IRQ()) {
  40498. 80116a6: 2b00 cmp r3, #0
  40499. 80116a8: d174 bne.n 8011794 <osMutexNew+0x102>
  40500. if (attr != NULL) {
  40501. 80116aa: 687b ldr r3, [r7, #4]
  40502. 80116ac: 2b00 cmp r3, #0
  40503. 80116ae: d003 beq.n 80116b8 <osMutexNew+0x26>
  40504. type = attr->attr_bits;
  40505. 80116b0: 687b ldr r3, [r7, #4]
  40506. 80116b2: 685b ldr r3, [r3, #4]
  40507. 80116b4: 61bb str r3, [r7, #24]
  40508. 80116b6: e001 b.n 80116bc <osMutexNew+0x2a>
  40509. } else {
  40510. type = 0U;
  40511. 80116b8: 2300 movs r3, #0
  40512. 80116ba: 61bb str r3, [r7, #24]
  40513. }
  40514. if ((type & osMutexRecursive) == osMutexRecursive) {
  40515. 80116bc: 69bb ldr r3, [r7, #24]
  40516. 80116be: f003 0301 and.w r3, r3, #1
  40517. 80116c2: 2b00 cmp r3, #0
  40518. 80116c4: d002 beq.n 80116cc <osMutexNew+0x3a>
  40519. rmtx = 1U;
  40520. 80116c6: 2301 movs r3, #1
  40521. 80116c8: 617b str r3, [r7, #20]
  40522. 80116ca: e001 b.n 80116d0 <osMutexNew+0x3e>
  40523. } else {
  40524. rmtx = 0U;
  40525. 80116cc: 2300 movs r3, #0
  40526. 80116ce: 617b str r3, [r7, #20]
  40527. }
  40528. if ((type & osMutexRobust) != osMutexRobust) {
  40529. 80116d0: 69bb ldr r3, [r7, #24]
  40530. 80116d2: f003 0308 and.w r3, r3, #8
  40531. 80116d6: 2b00 cmp r3, #0
  40532. 80116d8: d15c bne.n 8011794 <osMutexNew+0x102>
  40533. mem = -1;
  40534. 80116da: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  40535. 80116de: 613b str r3, [r7, #16]
  40536. if (attr != NULL) {
  40537. 80116e0: 687b ldr r3, [r7, #4]
  40538. 80116e2: 2b00 cmp r3, #0
  40539. 80116e4: d015 beq.n 8011712 <osMutexNew+0x80>
  40540. if ((attr->cb_mem != NULL) && (attr->cb_size >= sizeof(StaticSemaphore_t))) {
  40541. 80116e6: 687b ldr r3, [r7, #4]
  40542. 80116e8: 689b ldr r3, [r3, #8]
  40543. 80116ea: 2b00 cmp r3, #0
  40544. 80116ec: d006 beq.n 80116fc <osMutexNew+0x6a>
  40545. 80116ee: 687b ldr r3, [r7, #4]
  40546. 80116f0: 68db ldr r3, [r3, #12]
  40547. 80116f2: 2b4f cmp r3, #79 @ 0x4f
  40548. 80116f4: d902 bls.n 80116fc <osMutexNew+0x6a>
  40549. mem = 1;
  40550. 80116f6: 2301 movs r3, #1
  40551. 80116f8: 613b str r3, [r7, #16]
  40552. 80116fa: e00c b.n 8011716 <osMutexNew+0x84>
  40553. }
  40554. else {
  40555. if ((attr->cb_mem == NULL) && (attr->cb_size == 0U)) {
  40556. 80116fc: 687b ldr r3, [r7, #4]
  40557. 80116fe: 689b ldr r3, [r3, #8]
  40558. 8011700: 2b00 cmp r3, #0
  40559. 8011702: d108 bne.n 8011716 <osMutexNew+0x84>
  40560. 8011704: 687b ldr r3, [r7, #4]
  40561. 8011706: 68db ldr r3, [r3, #12]
  40562. 8011708: 2b00 cmp r3, #0
  40563. 801170a: d104 bne.n 8011716 <osMutexNew+0x84>
  40564. mem = 0;
  40565. 801170c: 2300 movs r3, #0
  40566. 801170e: 613b str r3, [r7, #16]
  40567. 8011710: e001 b.n 8011716 <osMutexNew+0x84>
  40568. }
  40569. }
  40570. }
  40571. else {
  40572. mem = 0;
  40573. 8011712: 2300 movs r3, #0
  40574. 8011714: 613b str r3, [r7, #16]
  40575. }
  40576. if (mem == 1) {
  40577. 8011716: 693b ldr r3, [r7, #16]
  40578. 8011718: 2b01 cmp r3, #1
  40579. 801171a: d112 bne.n 8011742 <osMutexNew+0xb0>
  40580. #if (configSUPPORT_STATIC_ALLOCATION == 1)
  40581. if (rmtx != 0U) {
  40582. 801171c: 697b ldr r3, [r7, #20]
  40583. 801171e: 2b00 cmp r3, #0
  40584. 8011720: d007 beq.n 8011732 <osMutexNew+0xa0>
  40585. #if (configUSE_RECURSIVE_MUTEXES == 1)
  40586. hMutex = xSemaphoreCreateRecursiveMutexStatic (attr->cb_mem);
  40587. 8011722: 687b ldr r3, [r7, #4]
  40588. 8011724: 689b ldr r3, [r3, #8]
  40589. 8011726: 4619 mov r1, r3
  40590. 8011728: 2004 movs r0, #4
  40591. 801172a: f000 fdd8 bl 80122de <xQueueCreateMutexStatic>
  40592. 801172e: 61f8 str r0, [r7, #28]
  40593. 8011730: e016 b.n 8011760 <osMutexNew+0xce>
  40594. #endif
  40595. }
  40596. else {
  40597. hMutex = xSemaphoreCreateMutexStatic (attr->cb_mem);
  40598. 8011732: 687b ldr r3, [r7, #4]
  40599. 8011734: 689b ldr r3, [r3, #8]
  40600. 8011736: 4619 mov r1, r3
  40601. 8011738: 2001 movs r0, #1
  40602. 801173a: f000 fdd0 bl 80122de <xQueueCreateMutexStatic>
  40603. 801173e: 61f8 str r0, [r7, #28]
  40604. 8011740: e00e b.n 8011760 <osMutexNew+0xce>
  40605. }
  40606. #endif
  40607. }
  40608. else {
  40609. if (mem == 0) {
  40610. 8011742: 693b ldr r3, [r7, #16]
  40611. 8011744: 2b00 cmp r3, #0
  40612. 8011746: d10b bne.n 8011760 <osMutexNew+0xce>
  40613. #if (configSUPPORT_DYNAMIC_ALLOCATION == 1)
  40614. if (rmtx != 0U) {
  40615. 8011748: 697b ldr r3, [r7, #20]
  40616. 801174a: 2b00 cmp r3, #0
  40617. 801174c: d004 beq.n 8011758 <osMutexNew+0xc6>
  40618. #if (configUSE_RECURSIVE_MUTEXES == 1)
  40619. hMutex = xSemaphoreCreateRecursiveMutex ();
  40620. 801174e: 2004 movs r0, #4
  40621. 8011750: f000 fdad bl 80122ae <xQueueCreateMutex>
  40622. 8011754: 61f8 str r0, [r7, #28]
  40623. 8011756: e003 b.n 8011760 <osMutexNew+0xce>
  40624. #endif
  40625. } else {
  40626. hMutex = xSemaphoreCreateMutex ();
  40627. 8011758: 2001 movs r0, #1
  40628. 801175a: f000 fda8 bl 80122ae <xQueueCreateMutex>
  40629. 801175e: 61f8 str r0, [r7, #28]
  40630. #endif
  40631. }
  40632. }
  40633. #if (configQUEUE_REGISTRY_SIZE > 0)
  40634. if (hMutex != NULL) {
  40635. 8011760: 69fb ldr r3, [r7, #28]
  40636. 8011762: 2b00 cmp r3, #0
  40637. 8011764: d00c beq.n 8011780 <osMutexNew+0xee>
  40638. if (attr != NULL) {
  40639. 8011766: 687b ldr r3, [r7, #4]
  40640. 8011768: 2b00 cmp r3, #0
  40641. 801176a: d003 beq.n 8011774 <osMutexNew+0xe2>
  40642. name = attr->name;
  40643. 801176c: 687b ldr r3, [r7, #4]
  40644. 801176e: 681b ldr r3, [r3, #0]
  40645. 8011770: 60fb str r3, [r7, #12]
  40646. 8011772: e001 b.n 8011778 <osMutexNew+0xe6>
  40647. } else {
  40648. name = NULL;
  40649. 8011774: 2300 movs r3, #0
  40650. 8011776: 60fb str r3, [r7, #12]
  40651. }
  40652. vQueueAddToRegistry (hMutex, name);
  40653. 8011778: 68f9 ldr r1, [r7, #12]
  40654. 801177a: 69f8 ldr r0, [r7, #28]
  40655. 801177c: f001 fcd2 bl 8013124 <vQueueAddToRegistry>
  40656. }
  40657. #endif
  40658. if ((hMutex != NULL) && (rmtx != 0U)) {
  40659. 8011780: 69fb ldr r3, [r7, #28]
  40660. 8011782: 2b00 cmp r3, #0
  40661. 8011784: d006 beq.n 8011794 <osMutexNew+0x102>
  40662. 8011786: 697b ldr r3, [r7, #20]
  40663. 8011788: 2b00 cmp r3, #0
  40664. 801178a: d003 beq.n 8011794 <osMutexNew+0x102>
  40665. hMutex = (SemaphoreHandle_t)((uint32_t)hMutex | 1U);
  40666. 801178c: 69fb ldr r3, [r7, #28]
  40667. 801178e: f043 0301 orr.w r3, r3, #1
  40668. 8011792: 61fb str r3, [r7, #28]
  40669. }
  40670. }
  40671. }
  40672. return ((osMutexId_t)hMutex);
  40673. 8011794: 69fb ldr r3, [r7, #28]
  40674. }
  40675. 8011796: 4618 mov r0, r3
  40676. 8011798: 3720 adds r7, #32
  40677. 801179a: 46bd mov sp, r7
  40678. 801179c: bd80 pop {r7, pc}
  40679. 0801179e <osMutexAcquire>:
  40680. osStatus_t osMutexAcquire (osMutexId_t mutex_id, uint32_t timeout) {
  40681. 801179e: b580 push {r7, lr}
  40682. 80117a0: b086 sub sp, #24
  40683. 80117a2: af00 add r7, sp, #0
  40684. 80117a4: 6078 str r0, [r7, #4]
  40685. 80117a6: 6039 str r1, [r7, #0]
  40686. SemaphoreHandle_t hMutex;
  40687. osStatus_t stat;
  40688. uint32_t rmtx;
  40689. hMutex = (SemaphoreHandle_t)((uint32_t)mutex_id & ~1U);
  40690. 80117a8: 687b ldr r3, [r7, #4]
  40691. 80117aa: f023 0301 bic.w r3, r3, #1
  40692. 80117ae: 613b str r3, [r7, #16]
  40693. rmtx = (uint32_t)mutex_id & 1U;
  40694. 80117b0: 687b ldr r3, [r7, #4]
  40695. 80117b2: f003 0301 and.w r3, r3, #1
  40696. 80117b6: 60fb str r3, [r7, #12]
  40697. stat = osOK;
  40698. 80117b8: 2300 movs r3, #0
  40699. 80117ba: 617b str r3, [r7, #20]
  40700. __ASM volatile ("MRS %0, ipsr" : "=r" (result) );
  40701. 80117bc: f3ef 8305 mrs r3, IPSR
  40702. 80117c0: 60bb str r3, [r7, #8]
  40703. return(result);
  40704. 80117c2: 68bb ldr r3, [r7, #8]
  40705. if (IS_IRQ()) {
  40706. 80117c4: 2b00 cmp r3, #0
  40707. 80117c6: d003 beq.n 80117d0 <osMutexAcquire+0x32>
  40708. stat = osErrorISR;
  40709. 80117c8: f06f 0305 mvn.w r3, #5
  40710. 80117cc: 617b str r3, [r7, #20]
  40711. 80117ce: e02c b.n 801182a <osMutexAcquire+0x8c>
  40712. }
  40713. else if (hMutex == NULL) {
  40714. 80117d0: 693b ldr r3, [r7, #16]
  40715. 80117d2: 2b00 cmp r3, #0
  40716. 80117d4: d103 bne.n 80117de <osMutexAcquire+0x40>
  40717. stat = osErrorParameter;
  40718. 80117d6: f06f 0303 mvn.w r3, #3
  40719. 80117da: 617b str r3, [r7, #20]
  40720. 80117dc: e025 b.n 801182a <osMutexAcquire+0x8c>
  40721. }
  40722. else {
  40723. if (rmtx != 0U) {
  40724. 80117de: 68fb ldr r3, [r7, #12]
  40725. 80117e0: 2b00 cmp r3, #0
  40726. 80117e2: d011 beq.n 8011808 <osMutexAcquire+0x6a>
  40727. #if (configUSE_RECURSIVE_MUTEXES == 1)
  40728. if (xSemaphoreTakeRecursive (hMutex, timeout) != pdPASS) {
  40729. 80117e4: 6839 ldr r1, [r7, #0]
  40730. 80117e6: 6938 ldr r0, [r7, #16]
  40731. 80117e8: f000 fdc9 bl 801237e <xQueueTakeMutexRecursive>
  40732. 80117ec: 4603 mov r3, r0
  40733. 80117ee: 2b01 cmp r3, #1
  40734. 80117f0: d01b beq.n 801182a <osMutexAcquire+0x8c>
  40735. if (timeout != 0U) {
  40736. 80117f2: 683b ldr r3, [r7, #0]
  40737. 80117f4: 2b00 cmp r3, #0
  40738. 80117f6: d003 beq.n 8011800 <osMutexAcquire+0x62>
  40739. stat = osErrorTimeout;
  40740. 80117f8: f06f 0301 mvn.w r3, #1
  40741. 80117fc: 617b str r3, [r7, #20]
  40742. 80117fe: e014 b.n 801182a <osMutexAcquire+0x8c>
  40743. } else {
  40744. stat = osErrorResource;
  40745. 8011800: f06f 0302 mvn.w r3, #2
  40746. 8011804: 617b str r3, [r7, #20]
  40747. 8011806: e010 b.n 801182a <osMutexAcquire+0x8c>
  40748. }
  40749. }
  40750. #endif
  40751. }
  40752. else {
  40753. if (xSemaphoreTake (hMutex, timeout) != pdPASS) {
  40754. 8011808: 6839 ldr r1, [r7, #0]
  40755. 801180a: 6938 ldr r0, [r7, #16]
  40756. 801180c: f001 f96e bl 8012aec <xQueueSemaphoreTake>
  40757. 8011810: 4603 mov r3, r0
  40758. 8011812: 2b01 cmp r3, #1
  40759. 8011814: d009 beq.n 801182a <osMutexAcquire+0x8c>
  40760. if (timeout != 0U) {
  40761. 8011816: 683b ldr r3, [r7, #0]
  40762. 8011818: 2b00 cmp r3, #0
  40763. 801181a: d003 beq.n 8011824 <osMutexAcquire+0x86>
  40764. stat = osErrorTimeout;
  40765. 801181c: f06f 0301 mvn.w r3, #1
  40766. 8011820: 617b str r3, [r7, #20]
  40767. 8011822: e002 b.n 801182a <osMutexAcquire+0x8c>
  40768. } else {
  40769. stat = osErrorResource;
  40770. 8011824: f06f 0302 mvn.w r3, #2
  40771. 8011828: 617b str r3, [r7, #20]
  40772. }
  40773. }
  40774. }
  40775. }
  40776. return (stat);
  40777. 801182a: 697b ldr r3, [r7, #20]
  40778. }
  40779. 801182c: 4618 mov r0, r3
  40780. 801182e: 3718 adds r7, #24
  40781. 8011830: 46bd mov sp, r7
  40782. 8011832: bd80 pop {r7, pc}
  40783. 08011834 <osMutexRelease>:
  40784. osStatus_t osMutexRelease (osMutexId_t mutex_id) {
  40785. 8011834: b580 push {r7, lr}
  40786. 8011836: b086 sub sp, #24
  40787. 8011838: af00 add r7, sp, #0
  40788. 801183a: 6078 str r0, [r7, #4]
  40789. SemaphoreHandle_t hMutex;
  40790. osStatus_t stat;
  40791. uint32_t rmtx;
  40792. hMutex = (SemaphoreHandle_t)((uint32_t)mutex_id & ~1U);
  40793. 801183c: 687b ldr r3, [r7, #4]
  40794. 801183e: f023 0301 bic.w r3, r3, #1
  40795. 8011842: 613b str r3, [r7, #16]
  40796. rmtx = (uint32_t)mutex_id & 1U;
  40797. 8011844: 687b ldr r3, [r7, #4]
  40798. 8011846: f003 0301 and.w r3, r3, #1
  40799. 801184a: 60fb str r3, [r7, #12]
  40800. stat = osOK;
  40801. 801184c: 2300 movs r3, #0
  40802. 801184e: 617b str r3, [r7, #20]
  40803. __ASM volatile ("MRS %0, ipsr" : "=r" (result) );
  40804. 8011850: f3ef 8305 mrs r3, IPSR
  40805. 8011854: 60bb str r3, [r7, #8]
  40806. return(result);
  40807. 8011856: 68bb ldr r3, [r7, #8]
  40808. if (IS_IRQ()) {
  40809. 8011858: 2b00 cmp r3, #0
  40810. 801185a: d003 beq.n 8011864 <osMutexRelease+0x30>
  40811. stat = osErrorISR;
  40812. 801185c: f06f 0305 mvn.w r3, #5
  40813. 8011860: 617b str r3, [r7, #20]
  40814. 8011862: e01f b.n 80118a4 <osMutexRelease+0x70>
  40815. }
  40816. else if (hMutex == NULL) {
  40817. 8011864: 693b ldr r3, [r7, #16]
  40818. 8011866: 2b00 cmp r3, #0
  40819. 8011868: d103 bne.n 8011872 <osMutexRelease+0x3e>
  40820. stat = osErrorParameter;
  40821. 801186a: f06f 0303 mvn.w r3, #3
  40822. 801186e: 617b str r3, [r7, #20]
  40823. 8011870: e018 b.n 80118a4 <osMutexRelease+0x70>
  40824. }
  40825. else {
  40826. if (rmtx != 0U) {
  40827. 8011872: 68fb ldr r3, [r7, #12]
  40828. 8011874: 2b00 cmp r3, #0
  40829. 8011876: d009 beq.n 801188c <osMutexRelease+0x58>
  40830. #if (configUSE_RECURSIVE_MUTEXES == 1)
  40831. if (xSemaphoreGiveRecursive (hMutex) != pdPASS) {
  40832. 8011878: 6938 ldr r0, [r7, #16]
  40833. 801187a: f000 fd4b bl 8012314 <xQueueGiveMutexRecursive>
  40834. 801187e: 4603 mov r3, r0
  40835. 8011880: 2b01 cmp r3, #1
  40836. 8011882: d00f beq.n 80118a4 <osMutexRelease+0x70>
  40837. stat = osErrorResource;
  40838. 8011884: f06f 0302 mvn.w r3, #2
  40839. 8011888: 617b str r3, [r7, #20]
  40840. 801188a: e00b b.n 80118a4 <osMutexRelease+0x70>
  40841. }
  40842. #endif
  40843. }
  40844. else {
  40845. if (xSemaphoreGive (hMutex) != pdPASS) {
  40846. 801188c: 2300 movs r3, #0
  40847. 801188e: 2200 movs r2, #0
  40848. 8011890: 2100 movs r1, #0
  40849. 8011892: 6938 ldr r0, [r7, #16]
  40850. 8011894: f000 fe18 bl 80124c8 <xQueueGenericSend>
  40851. 8011898: 4603 mov r3, r0
  40852. 801189a: 2b01 cmp r3, #1
  40853. 801189c: d002 beq.n 80118a4 <osMutexRelease+0x70>
  40854. stat = osErrorResource;
  40855. 801189e: f06f 0302 mvn.w r3, #2
  40856. 80118a2: 617b str r3, [r7, #20]
  40857. }
  40858. }
  40859. }
  40860. return (stat);
  40861. 80118a4: 697b ldr r3, [r7, #20]
  40862. }
  40863. 80118a6: 4618 mov r0, r3
  40864. 80118a8: 3718 adds r7, #24
  40865. 80118aa: 46bd mov sp, r7
  40866. 80118ac: bd80 pop {r7, pc}
  40867. 080118ae <osSemaphoreNew>:
  40868. }
  40869. #endif /* (configUSE_OS2_MUTEX == 1) */
  40870. /*---------------------------------------------------------------------------*/
  40871. osSemaphoreId_t osSemaphoreNew (uint32_t max_count, uint32_t initial_count, const osSemaphoreAttr_t *attr) {
  40872. 80118ae: b580 push {r7, lr}
  40873. 80118b0: b08a sub sp, #40 @ 0x28
  40874. 80118b2: af02 add r7, sp, #8
  40875. 80118b4: 60f8 str r0, [r7, #12]
  40876. 80118b6: 60b9 str r1, [r7, #8]
  40877. 80118b8: 607a str r2, [r7, #4]
  40878. int32_t mem;
  40879. #if (configQUEUE_REGISTRY_SIZE > 0)
  40880. const char *name;
  40881. #endif
  40882. hSemaphore = NULL;
  40883. 80118ba: 2300 movs r3, #0
  40884. 80118bc: 61fb str r3, [r7, #28]
  40885. __ASM volatile ("MRS %0, ipsr" : "=r" (result) );
  40886. 80118be: f3ef 8305 mrs r3, IPSR
  40887. 80118c2: 613b str r3, [r7, #16]
  40888. return(result);
  40889. 80118c4: 693b ldr r3, [r7, #16]
  40890. if (!IS_IRQ() && (max_count > 0U) && (initial_count <= max_count)) {
  40891. 80118c6: 2b00 cmp r3, #0
  40892. 80118c8: d175 bne.n 80119b6 <osSemaphoreNew+0x108>
  40893. 80118ca: 68fb ldr r3, [r7, #12]
  40894. 80118cc: 2b00 cmp r3, #0
  40895. 80118ce: d072 beq.n 80119b6 <osSemaphoreNew+0x108>
  40896. 80118d0: 68ba ldr r2, [r7, #8]
  40897. 80118d2: 68fb ldr r3, [r7, #12]
  40898. 80118d4: 429a cmp r2, r3
  40899. 80118d6: d86e bhi.n 80119b6 <osSemaphoreNew+0x108>
  40900. mem = -1;
  40901. 80118d8: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  40902. 80118dc: 61bb str r3, [r7, #24]
  40903. if (attr != NULL) {
  40904. 80118de: 687b ldr r3, [r7, #4]
  40905. 80118e0: 2b00 cmp r3, #0
  40906. 80118e2: d015 beq.n 8011910 <osSemaphoreNew+0x62>
  40907. if ((attr->cb_mem != NULL) && (attr->cb_size >= sizeof(StaticSemaphore_t))) {
  40908. 80118e4: 687b ldr r3, [r7, #4]
  40909. 80118e6: 689b ldr r3, [r3, #8]
  40910. 80118e8: 2b00 cmp r3, #0
  40911. 80118ea: d006 beq.n 80118fa <osSemaphoreNew+0x4c>
  40912. 80118ec: 687b ldr r3, [r7, #4]
  40913. 80118ee: 68db ldr r3, [r3, #12]
  40914. 80118f0: 2b4f cmp r3, #79 @ 0x4f
  40915. 80118f2: d902 bls.n 80118fa <osSemaphoreNew+0x4c>
  40916. mem = 1;
  40917. 80118f4: 2301 movs r3, #1
  40918. 80118f6: 61bb str r3, [r7, #24]
  40919. 80118f8: e00c b.n 8011914 <osSemaphoreNew+0x66>
  40920. }
  40921. else {
  40922. if ((attr->cb_mem == NULL) && (attr->cb_size == 0U)) {
  40923. 80118fa: 687b ldr r3, [r7, #4]
  40924. 80118fc: 689b ldr r3, [r3, #8]
  40925. 80118fe: 2b00 cmp r3, #0
  40926. 8011900: d108 bne.n 8011914 <osSemaphoreNew+0x66>
  40927. 8011902: 687b ldr r3, [r7, #4]
  40928. 8011904: 68db ldr r3, [r3, #12]
  40929. 8011906: 2b00 cmp r3, #0
  40930. 8011908: d104 bne.n 8011914 <osSemaphoreNew+0x66>
  40931. mem = 0;
  40932. 801190a: 2300 movs r3, #0
  40933. 801190c: 61bb str r3, [r7, #24]
  40934. 801190e: e001 b.n 8011914 <osSemaphoreNew+0x66>
  40935. }
  40936. }
  40937. }
  40938. else {
  40939. mem = 0;
  40940. 8011910: 2300 movs r3, #0
  40941. 8011912: 61bb str r3, [r7, #24]
  40942. }
  40943. if (mem != -1) {
  40944. 8011914: 69bb ldr r3, [r7, #24]
  40945. 8011916: f1b3 3fff cmp.w r3, #4294967295 @ 0xffffffff
  40946. 801191a: d04c beq.n 80119b6 <osSemaphoreNew+0x108>
  40947. if (max_count == 1U) {
  40948. 801191c: 68fb ldr r3, [r7, #12]
  40949. 801191e: 2b01 cmp r3, #1
  40950. 8011920: d128 bne.n 8011974 <osSemaphoreNew+0xc6>
  40951. if (mem == 1) {
  40952. 8011922: 69bb ldr r3, [r7, #24]
  40953. 8011924: 2b01 cmp r3, #1
  40954. 8011926: d10a bne.n 801193e <osSemaphoreNew+0x90>
  40955. #if (configSUPPORT_STATIC_ALLOCATION == 1)
  40956. hSemaphore = xSemaphoreCreateBinaryStatic ((StaticSemaphore_t *)attr->cb_mem);
  40957. 8011928: 687b ldr r3, [r7, #4]
  40958. 801192a: 689b ldr r3, [r3, #8]
  40959. 801192c: 2203 movs r2, #3
  40960. 801192e: 9200 str r2, [sp, #0]
  40961. 8011930: 2200 movs r2, #0
  40962. 8011932: 2100 movs r1, #0
  40963. 8011934: 2001 movs r0, #1
  40964. 8011936: f000 fbc5 bl 80120c4 <xQueueGenericCreateStatic>
  40965. 801193a: 61f8 str r0, [r7, #28]
  40966. 801193c: e005 b.n 801194a <osSemaphoreNew+0x9c>
  40967. #endif
  40968. }
  40969. else {
  40970. #if (configSUPPORT_DYNAMIC_ALLOCATION == 1)
  40971. hSemaphore = xSemaphoreCreateBinary();
  40972. 801193e: 2203 movs r2, #3
  40973. 8011940: 2100 movs r1, #0
  40974. 8011942: 2001 movs r0, #1
  40975. 8011944: f000 fc3b bl 80121be <xQueueGenericCreate>
  40976. 8011948: 61f8 str r0, [r7, #28]
  40977. #endif
  40978. }
  40979. if ((hSemaphore != NULL) && (initial_count != 0U)) {
  40980. 801194a: 69fb ldr r3, [r7, #28]
  40981. 801194c: 2b00 cmp r3, #0
  40982. 801194e: d022 beq.n 8011996 <osSemaphoreNew+0xe8>
  40983. 8011950: 68bb ldr r3, [r7, #8]
  40984. 8011952: 2b00 cmp r3, #0
  40985. 8011954: d01f beq.n 8011996 <osSemaphoreNew+0xe8>
  40986. if (xSemaphoreGive (hSemaphore) != pdPASS) {
  40987. 8011956: 2300 movs r3, #0
  40988. 8011958: 2200 movs r2, #0
  40989. 801195a: 2100 movs r1, #0
  40990. 801195c: 69f8 ldr r0, [r7, #28]
  40991. 801195e: f000 fdb3 bl 80124c8 <xQueueGenericSend>
  40992. 8011962: 4603 mov r3, r0
  40993. 8011964: 2b01 cmp r3, #1
  40994. 8011966: d016 beq.n 8011996 <osSemaphoreNew+0xe8>
  40995. vSemaphoreDelete (hSemaphore);
  40996. 8011968: 69f8 ldr r0, [r7, #28]
  40997. 801196a: f001 fa8f bl 8012e8c <vQueueDelete>
  40998. hSemaphore = NULL;
  40999. 801196e: 2300 movs r3, #0
  41000. 8011970: 61fb str r3, [r7, #28]
  41001. 8011972: e010 b.n 8011996 <osSemaphoreNew+0xe8>
  41002. }
  41003. }
  41004. }
  41005. else {
  41006. if (mem == 1) {
  41007. 8011974: 69bb ldr r3, [r7, #24]
  41008. 8011976: 2b01 cmp r3, #1
  41009. 8011978: d108 bne.n 801198c <osSemaphoreNew+0xde>
  41010. #if (configSUPPORT_STATIC_ALLOCATION == 1)
  41011. hSemaphore = xSemaphoreCreateCountingStatic (max_count, initial_count, (StaticSemaphore_t *)attr->cb_mem);
  41012. 801197a: 687b ldr r3, [r7, #4]
  41013. 801197c: 689b ldr r3, [r3, #8]
  41014. 801197e: 461a mov r2, r3
  41015. 8011980: 68b9 ldr r1, [r7, #8]
  41016. 8011982: 68f8 ldr r0, [r7, #12]
  41017. 8011984: f000 fd32 bl 80123ec <xQueueCreateCountingSemaphoreStatic>
  41018. 8011988: 61f8 str r0, [r7, #28]
  41019. 801198a: e004 b.n 8011996 <osSemaphoreNew+0xe8>
  41020. #endif
  41021. }
  41022. else {
  41023. #if (configSUPPORT_DYNAMIC_ALLOCATION == 1)
  41024. hSemaphore = xSemaphoreCreateCounting (max_count, initial_count);
  41025. 801198c: 68b9 ldr r1, [r7, #8]
  41026. 801198e: 68f8 ldr r0, [r7, #12]
  41027. 8011990: f000 fd65 bl 801245e <xQueueCreateCountingSemaphore>
  41028. 8011994: 61f8 str r0, [r7, #28]
  41029. #endif
  41030. }
  41031. }
  41032. #if (configQUEUE_REGISTRY_SIZE > 0)
  41033. if (hSemaphore != NULL) {
  41034. 8011996: 69fb ldr r3, [r7, #28]
  41035. 8011998: 2b00 cmp r3, #0
  41036. 801199a: d00c beq.n 80119b6 <osSemaphoreNew+0x108>
  41037. if (attr != NULL) {
  41038. 801199c: 687b ldr r3, [r7, #4]
  41039. 801199e: 2b00 cmp r3, #0
  41040. 80119a0: d003 beq.n 80119aa <osSemaphoreNew+0xfc>
  41041. name = attr->name;
  41042. 80119a2: 687b ldr r3, [r7, #4]
  41043. 80119a4: 681b ldr r3, [r3, #0]
  41044. 80119a6: 617b str r3, [r7, #20]
  41045. 80119a8: e001 b.n 80119ae <osSemaphoreNew+0x100>
  41046. } else {
  41047. name = NULL;
  41048. 80119aa: 2300 movs r3, #0
  41049. 80119ac: 617b str r3, [r7, #20]
  41050. }
  41051. vQueueAddToRegistry (hSemaphore, name);
  41052. 80119ae: 6979 ldr r1, [r7, #20]
  41053. 80119b0: 69f8 ldr r0, [r7, #28]
  41054. 80119b2: f001 fbb7 bl 8013124 <vQueueAddToRegistry>
  41055. }
  41056. #endif
  41057. }
  41058. }
  41059. return ((osSemaphoreId_t)hSemaphore);
  41060. 80119b6: 69fb ldr r3, [r7, #28]
  41061. }
  41062. 80119b8: 4618 mov r0, r3
  41063. 80119ba: 3720 adds r7, #32
  41064. 80119bc: 46bd mov sp, r7
  41065. 80119be: bd80 pop {r7, pc}
  41066. 080119c0 <osSemaphoreAcquire>:
  41067. osStatus_t osSemaphoreAcquire (osSemaphoreId_t semaphore_id, uint32_t timeout) {
  41068. 80119c0: b580 push {r7, lr}
  41069. 80119c2: b086 sub sp, #24
  41070. 80119c4: af00 add r7, sp, #0
  41071. 80119c6: 6078 str r0, [r7, #4]
  41072. 80119c8: 6039 str r1, [r7, #0]
  41073. SemaphoreHandle_t hSemaphore = (SemaphoreHandle_t)semaphore_id;
  41074. 80119ca: 687b ldr r3, [r7, #4]
  41075. 80119cc: 613b str r3, [r7, #16]
  41076. osStatus_t stat;
  41077. BaseType_t yield;
  41078. stat = osOK;
  41079. 80119ce: 2300 movs r3, #0
  41080. 80119d0: 617b str r3, [r7, #20]
  41081. if (hSemaphore == NULL) {
  41082. 80119d2: 693b ldr r3, [r7, #16]
  41083. 80119d4: 2b00 cmp r3, #0
  41084. 80119d6: d103 bne.n 80119e0 <osSemaphoreAcquire+0x20>
  41085. stat = osErrorParameter;
  41086. 80119d8: f06f 0303 mvn.w r3, #3
  41087. 80119dc: 617b str r3, [r7, #20]
  41088. 80119de: e039 b.n 8011a54 <osSemaphoreAcquire+0x94>
  41089. __ASM volatile ("MRS %0, ipsr" : "=r" (result) );
  41090. 80119e0: f3ef 8305 mrs r3, IPSR
  41091. 80119e4: 60fb str r3, [r7, #12]
  41092. return(result);
  41093. 80119e6: 68fb ldr r3, [r7, #12]
  41094. }
  41095. else if (IS_IRQ()) {
  41096. 80119e8: 2b00 cmp r3, #0
  41097. 80119ea: d022 beq.n 8011a32 <osSemaphoreAcquire+0x72>
  41098. if (timeout != 0U) {
  41099. 80119ec: 683b ldr r3, [r7, #0]
  41100. 80119ee: 2b00 cmp r3, #0
  41101. 80119f0: d003 beq.n 80119fa <osSemaphoreAcquire+0x3a>
  41102. stat = osErrorParameter;
  41103. 80119f2: f06f 0303 mvn.w r3, #3
  41104. 80119f6: 617b str r3, [r7, #20]
  41105. 80119f8: e02c b.n 8011a54 <osSemaphoreAcquire+0x94>
  41106. }
  41107. else {
  41108. yield = pdFALSE;
  41109. 80119fa: 2300 movs r3, #0
  41110. 80119fc: 60bb str r3, [r7, #8]
  41111. if (xSemaphoreTakeFromISR (hSemaphore, &yield) != pdPASS) {
  41112. 80119fe: f107 0308 add.w r3, r7, #8
  41113. 8011a02: 461a mov r2, r3
  41114. 8011a04: 2100 movs r1, #0
  41115. 8011a06: 6938 ldr r0, [r7, #16]
  41116. 8011a08: f001 f980 bl 8012d0c <xQueueReceiveFromISR>
  41117. 8011a0c: 4603 mov r3, r0
  41118. 8011a0e: 2b01 cmp r3, #1
  41119. 8011a10: d003 beq.n 8011a1a <osSemaphoreAcquire+0x5a>
  41120. stat = osErrorResource;
  41121. 8011a12: f06f 0302 mvn.w r3, #2
  41122. 8011a16: 617b str r3, [r7, #20]
  41123. 8011a18: e01c b.n 8011a54 <osSemaphoreAcquire+0x94>
  41124. } else {
  41125. portYIELD_FROM_ISR (yield);
  41126. 8011a1a: 68bb ldr r3, [r7, #8]
  41127. 8011a1c: 2b00 cmp r3, #0
  41128. 8011a1e: d019 beq.n 8011a54 <osSemaphoreAcquire+0x94>
  41129. 8011a20: 4b0f ldr r3, [pc, #60] @ (8011a60 <osSemaphoreAcquire+0xa0>)
  41130. 8011a22: f04f 5280 mov.w r2, #268435456 @ 0x10000000
  41131. 8011a26: 601a str r2, [r3, #0]
  41132. 8011a28: f3bf 8f4f dsb sy
  41133. 8011a2c: f3bf 8f6f isb sy
  41134. 8011a30: e010 b.n 8011a54 <osSemaphoreAcquire+0x94>
  41135. }
  41136. }
  41137. }
  41138. else {
  41139. if (xSemaphoreTake (hSemaphore, (TickType_t)timeout) != pdPASS) {
  41140. 8011a32: 6839 ldr r1, [r7, #0]
  41141. 8011a34: 6938 ldr r0, [r7, #16]
  41142. 8011a36: f001 f859 bl 8012aec <xQueueSemaphoreTake>
  41143. 8011a3a: 4603 mov r3, r0
  41144. 8011a3c: 2b01 cmp r3, #1
  41145. 8011a3e: d009 beq.n 8011a54 <osSemaphoreAcquire+0x94>
  41146. if (timeout != 0U) {
  41147. 8011a40: 683b ldr r3, [r7, #0]
  41148. 8011a42: 2b00 cmp r3, #0
  41149. 8011a44: d003 beq.n 8011a4e <osSemaphoreAcquire+0x8e>
  41150. stat = osErrorTimeout;
  41151. 8011a46: f06f 0301 mvn.w r3, #1
  41152. 8011a4a: 617b str r3, [r7, #20]
  41153. 8011a4c: e002 b.n 8011a54 <osSemaphoreAcquire+0x94>
  41154. } else {
  41155. stat = osErrorResource;
  41156. 8011a4e: f06f 0302 mvn.w r3, #2
  41157. 8011a52: 617b str r3, [r7, #20]
  41158. }
  41159. }
  41160. }
  41161. return (stat);
  41162. 8011a54: 697b ldr r3, [r7, #20]
  41163. }
  41164. 8011a56: 4618 mov r0, r3
  41165. 8011a58: 3718 adds r7, #24
  41166. 8011a5a: 46bd mov sp, r7
  41167. 8011a5c: bd80 pop {r7, pc}
  41168. 8011a5e: bf00 nop
  41169. 8011a60: e000ed04 .word 0xe000ed04
  41170. 08011a64 <osSemaphoreRelease>:
  41171. osStatus_t osSemaphoreRelease (osSemaphoreId_t semaphore_id) {
  41172. 8011a64: b580 push {r7, lr}
  41173. 8011a66: b086 sub sp, #24
  41174. 8011a68: af00 add r7, sp, #0
  41175. 8011a6a: 6078 str r0, [r7, #4]
  41176. SemaphoreHandle_t hSemaphore = (SemaphoreHandle_t)semaphore_id;
  41177. 8011a6c: 687b ldr r3, [r7, #4]
  41178. 8011a6e: 613b str r3, [r7, #16]
  41179. osStatus_t stat;
  41180. BaseType_t yield;
  41181. stat = osOK;
  41182. 8011a70: 2300 movs r3, #0
  41183. 8011a72: 617b str r3, [r7, #20]
  41184. if (hSemaphore == NULL) {
  41185. 8011a74: 693b ldr r3, [r7, #16]
  41186. 8011a76: 2b00 cmp r3, #0
  41187. 8011a78: d103 bne.n 8011a82 <osSemaphoreRelease+0x1e>
  41188. stat = osErrorParameter;
  41189. 8011a7a: f06f 0303 mvn.w r3, #3
  41190. 8011a7e: 617b str r3, [r7, #20]
  41191. 8011a80: e02c b.n 8011adc <osSemaphoreRelease+0x78>
  41192. __ASM volatile ("MRS %0, ipsr" : "=r" (result) );
  41193. 8011a82: f3ef 8305 mrs r3, IPSR
  41194. 8011a86: 60fb str r3, [r7, #12]
  41195. return(result);
  41196. 8011a88: 68fb ldr r3, [r7, #12]
  41197. }
  41198. else if (IS_IRQ()) {
  41199. 8011a8a: 2b00 cmp r3, #0
  41200. 8011a8c: d01a beq.n 8011ac4 <osSemaphoreRelease+0x60>
  41201. yield = pdFALSE;
  41202. 8011a8e: 2300 movs r3, #0
  41203. 8011a90: 60bb str r3, [r7, #8]
  41204. if (xSemaphoreGiveFromISR (hSemaphore, &yield) != pdTRUE) {
  41205. 8011a92: f107 0308 add.w r3, r7, #8
  41206. 8011a96: 4619 mov r1, r3
  41207. 8011a98: 6938 ldr r0, [r7, #16]
  41208. 8011a9a: f000 feb5 bl 8012808 <xQueueGiveFromISR>
  41209. 8011a9e: 4603 mov r3, r0
  41210. 8011aa0: 2b01 cmp r3, #1
  41211. 8011aa2: d003 beq.n 8011aac <osSemaphoreRelease+0x48>
  41212. stat = osErrorResource;
  41213. 8011aa4: f06f 0302 mvn.w r3, #2
  41214. 8011aa8: 617b str r3, [r7, #20]
  41215. 8011aaa: e017 b.n 8011adc <osSemaphoreRelease+0x78>
  41216. } else {
  41217. portYIELD_FROM_ISR (yield);
  41218. 8011aac: 68bb ldr r3, [r7, #8]
  41219. 8011aae: 2b00 cmp r3, #0
  41220. 8011ab0: d014 beq.n 8011adc <osSemaphoreRelease+0x78>
  41221. 8011ab2: 4b0d ldr r3, [pc, #52] @ (8011ae8 <osSemaphoreRelease+0x84>)
  41222. 8011ab4: f04f 5280 mov.w r2, #268435456 @ 0x10000000
  41223. 8011ab8: 601a str r2, [r3, #0]
  41224. 8011aba: f3bf 8f4f dsb sy
  41225. 8011abe: f3bf 8f6f isb sy
  41226. 8011ac2: e00b b.n 8011adc <osSemaphoreRelease+0x78>
  41227. }
  41228. }
  41229. else {
  41230. if (xSemaphoreGive (hSemaphore) != pdPASS) {
  41231. 8011ac4: 2300 movs r3, #0
  41232. 8011ac6: 2200 movs r2, #0
  41233. 8011ac8: 2100 movs r1, #0
  41234. 8011aca: 6938 ldr r0, [r7, #16]
  41235. 8011acc: f000 fcfc bl 80124c8 <xQueueGenericSend>
  41236. 8011ad0: 4603 mov r3, r0
  41237. 8011ad2: 2b01 cmp r3, #1
  41238. 8011ad4: d002 beq.n 8011adc <osSemaphoreRelease+0x78>
  41239. stat = osErrorResource;
  41240. 8011ad6: f06f 0302 mvn.w r3, #2
  41241. 8011ada: 617b str r3, [r7, #20]
  41242. }
  41243. }
  41244. return (stat);
  41245. 8011adc: 697b ldr r3, [r7, #20]
  41246. }
  41247. 8011ade: 4618 mov r0, r3
  41248. 8011ae0: 3718 adds r7, #24
  41249. 8011ae2: 46bd mov sp, r7
  41250. 8011ae4: bd80 pop {r7, pc}
  41251. 8011ae6: bf00 nop
  41252. 8011ae8: e000ed04 .word 0xe000ed04
  41253. 08011aec <osSemaphoreDelete>:
  41254. }
  41255. return (count);
  41256. }
  41257. osStatus_t osSemaphoreDelete (osSemaphoreId_t semaphore_id) {
  41258. 8011aec: b580 push {r7, lr}
  41259. 8011aee: b086 sub sp, #24
  41260. 8011af0: af00 add r7, sp, #0
  41261. 8011af2: 6078 str r0, [r7, #4]
  41262. SemaphoreHandle_t hSemaphore = (SemaphoreHandle_t)semaphore_id;
  41263. 8011af4: 687b ldr r3, [r7, #4]
  41264. 8011af6: 613b str r3, [r7, #16]
  41265. __ASM volatile ("MRS %0, ipsr" : "=r" (result) );
  41266. 8011af8: f3ef 8305 mrs r3, IPSR
  41267. 8011afc: 60fb str r3, [r7, #12]
  41268. return(result);
  41269. 8011afe: 68fb ldr r3, [r7, #12]
  41270. osStatus_t stat;
  41271. #ifndef USE_FreeRTOS_HEAP_1
  41272. if (IS_IRQ()) {
  41273. 8011b00: 2b00 cmp r3, #0
  41274. 8011b02: d003 beq.n 8011b0c <osSemaphoreDelete+0x20>
  41275. stat = osErrorISR;
  41276. 8011b04: f06f 0305 mvn.w r3, #5
  41277. 8011b08: 617b str r3, [r7, #20]
  41278. 8011b0a: e00e b.n 8011b2a <osSemaphoreDelete+0x3e>
  41279. }
  41280. else if (hSemaphore == NULL) {
  41281. 8011b0c: 693b ldr r3, [r7, #16]
  41282. 8011b0e: 2b00 cmp r3, #0
  41283. 8011b10: d103 bne.n 8011b1a <osSemaphoreDelete+0x2e>
  41284. stat = osErrorParameter;
  41285. 8011b12: f06f 0303 mvn.w r3, #3
  41286. 8011b16: 617b str r3, [r7, #20]
  41287. 8011b18: e007 b.n 8011b2a <osSemaphoreDelete+0x3e>
  41288. }
  41289. else {
  41290. #if (configQUEUE_REGISTRY_SIZE > 0)
  41291. vQueueUnregisterQueue (hSemaphore);
  41292. 8011b1a: 6938 ldr r0, [r7, #16]
  41293. 8011b1c: f001 fb2c bl 8013178 <vQueueUnregisterQueue>
  41294. #endif
  41295. stat = osOK;
  41296. 8011b20: 2300 movs r3, #0
  41297. 8011b22: 617b str r3, [r7, #20]
  41298. vSemaphoreDelete (hSemaphore);
  41299. 8011b24: 6938 ldr r0, [r7, #16]
  41300. 8011b26: f001 f9b1 bl 8012e8c <vQueueDelete>
  41301. }
  41302. #else
  41303. stat = osError;
  41304. #endif
  41305. return (stat);
  41306. 8011b2a: 697b ldr r3, [r7, #20]
  41307. }
  41308. 8011b2c: 4618 mov r0, r3
  41309. 8011b2e: 3718 adds r7, #24
  41310. 8011b30: 46bd mov sp, r7
  41311. 8011b32: bd80 pop {r7, pc}
  41312. 08011b34 <osMessageQueueNew>:
  41313. /*---------------------------------------------------------------------------*/
  41314. osMessageQueueId_t osMessageQueueNew (uint32_t msg_count, uint32_t msg_size, const osMessageQueueAttr_t *attr) {
  41315. 8011b34: b580 push {r7, lr}
  41316. 8011b36: b08a sub sp, #40 @ 0x28
  41317. 8011b38: af02 add r7, sp, #8
  41318. 8011b3a: 60f8 str r0, [r7, #12]
  41319. 8011b3c: 60b9 str r1, [r7, #8]
  41320. 8011b3e: 607a str r2, [r7, #4]
  41321. int32_t mem;
  41322. #if (configQUEUE_REGISTRY_SIZE > 0)
  41323. const char *name;
  41324. #endif
  41325. hQueue = NULL;
  41326. 8011b40: 2300 movs r3, #0
  41327. 8011b42: 61fb str r3, [r7, #28]
  41328. __ASM volatile ("MRS %0, ipsr" : "=r" (result) );
  41329. 8011b44: f3ef 8305 mrs r3, IPSR
  41330. 8011b48: 613b str r3, [r7, #16]
  41331. return(result);
  41332. 8011b4a: 693b ldr r3, [r7, #16]
  41333. if (!IS_IRQ() && (msg_count > 0U) && (msg_size > 0U)) {
  41334. 8011b4c: 2b00 cmp r3, #0
  41335. 8011b4e: d15f bne.n 8011c10 <osMessageQueueNew+0xdc>
  41336. 8011b50: 68fb ldr r3, [r7, #12]
  41337. 8011b52: 2b00 cmp r3, #0
  41338. 8011b54: d05c beq.n 8011c10 <osMessageQueueNew+0xdc>
  41339. 8011b56: 68bb ldr r3, [r7, #8]
  41340. 8011b58: 2b00 cmp r3, #0
  41341. 8011b5a: d059 beq.n 8011c10 <osMessageQueueNew+0xdc>
  41342. mem = -1;
  41343. 8011b5c: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  41344. 8011b60: 61bb str r3, [r7, #24]
  41345. if (attr != NULL) {
  41346. 8011b62: 687b ldr r3, [r7, #4]
  41347. 8011b64: 2b00 cmp r3, #0
  41348. 8011b66: d029 beq.n 8011bbc <osMessageQueueNew+0x88>
  41349. if ((attr->cb_mem != NULL) && (attr->cb_size >= sizeof(StaticQueue_t)) &&
  41350. 8011b68: 687b ldr r3, [r7, #4]
  41351. 8011b6a: 689b ldr r3, [r3, #8]
  41352. 8011b6c: 2b00 cmp r3, #0
  41353. 8011b6e: d012 beq.n 8011b96 <osMessageQueueNew+0x62>
  41354. 8011b70: 687b ldr r3, [r7, #4]
  41355. 8011b72: 68db ldr r3, [r3, #12]
  41356. 8011b74: 2b4f cmp r3, #79 @ 0x4f
  41357. 8011b76: d90e bls.n 8011b96 <osMessageQueueNew+0x62>
  41358. (attr->mq_mem != NULL) && (attr->mq_size >= (msg_count * msg_size))) {
  41359. 8011b78: 687b ldr r3, [r7, #4]
  41360. 8011b7a: 691b ldr r3, [r3, #16]
  41361. if ((attr->cb_mem != NULL) && (attr->cb_size >= sizeof(StaticQueue_t)) &&
  41362. 8011b7c: 2b00 cmp r3, #0
  41363. 8011b7e: d00a beq.n 8011b96 <osMessageQueueNew+0x62>
  41364. (attr->mq_mem != NULL) && (attr->mq_size >= (msg_count * msg_size))) {
  41365. 8011b80: 687b ldr r3, [r7, #4]
  41366. 8011b82: 695a ldr r2, [r3, #20]
  41367. 8011b84: 68fb ldr r3, [r7, #12]
  41368. 8011b86: 68b9 ldr r1, [r7, #8]
  41369. 8011b88: fb01 f303 mul.w r3, r1, r3
  41370. 8011b8c: 429a cmp r2, r3
  41371. 8011b8e: d302 bcc.n 8011b96 <osMessageQueueNew+0x62>
  41372. mem = 1;
  41373. 8011b90: 2301 movs r3, #1
  41374. 8011b92: 61bb str r3, [r7, #24]
  41375. 8011b94: e014 b.n 8011bc0 <osMessageQueueNew+0x8c>
  41376. }
  41377. else {
  41378. if ((attr->cb_mem == NULL) && (attr->cb_size == 0U) &&
  41379. 8011b96: 687b ldr r3, [r7, #4]
  41380. 8011b98: 689b ldr r3, [r3, #8]
  41381. 8011b9a: 2b00 cmp r3, #0
  41382. 8011b9c: d110 bne.n 8011bc0 <osMessageQueueNew+0x8c>
  41383. 8011b9e: 687b ldr r3, [r7, #4]
  41384. 8011ba0: 68db ldr r3, [r3, #12]
  41385. 8011ba2: 2b00 cmp r3, #0
  41386. 8011ba4: d10c bne.n 8011bc0 <osMessageQueueNew+0x8c>
  41387. (attr->mq_mem == NULL) && (attr->mq_size == 0U)) {
  41388. 8011ba6: 687b ldr r3, [r7, #4]
  41389. 8011ba8: 691b ldr r3, [r3, #16]
  41390. if ((attr->cb_mem == NULL) && (attr->cb_size == 0U) &&
  41391. 8011baa: 2b00 cmp r3, #0
  41392. 8011bac: d108 bne.n 8011bc0 <osMessageQueueNew+0x8c>
  41393. (attr->mq_mem == NULL) && (attr->mq_size == 0U)) {
  41394. 8011bae: 687b ldr r3, [r7, #4]
  41395. 8011bb0: 695b ldr r3, [r3, #20]
  41396. 8011bb2: 2b00 cmp r3, #0
  41397. 8011bb4: d104 bne.n 8011bc0 <osMessageQueueNew+0x8c>
  41398. mem = 0;
  41399. 8011bb6: 2300 movs r3, #0
  41400. 8011bb8: 61bb str r3, [r7, #24]
  41401. 8011bba: e001 b.n 8011bc0 <osMessageQueueNew+0x8c>
  41402. }
  41403. }
  41404. }
  41405. else {
  41406. mem = 0;
  41407. 8011bbc: 2300 movs r3, #0
  41408. 8011bbe: 61bb str r3, [r7, #24]
  41409. }
  41410. if (mem == 1) {
  41411. 8011bc0: 69bb ldr r3, [r7, #24]
  41412. 8011bc2: 2b01 cmp r3, #1
  41413. 8011bc4: d10b bne.n 8011bde <osMessageQueueNew+0xaa>
  41414. #if (configSUPPORT_STATIC_ALLOCATION == 1)
  41415. hQueue = xQueueCreateStatic (msg_count, msg_size, attr->mq_mem, attr->cb_mem);
  41416. 8011bc6: 687b ldr r3, [r7, #4]
  41417. 8011bc8: 691a ldr r2, [r3, #16]
  41418. 8011bca: 687b ldr r3, [r7, #4]
  41419. 8011bcc: 689b ldr r3, [r3, #8]
  41420. 8011bce: 2100 movs r1, #0
  41421. 8011bd0: 9100 str r1, [sp, #0]
  41422. 8011bd2: 68b9 ldr r1, [r7, #8]
  41423. 8011bd4: 68f8 ldr r0, [r7, #12]
  41424. 8011bd6: f000 fa75 bl 80120c4 <xQueueGenericCreateStatic>
  41425. 8011bda: 61f8 str r0, [r7, #28]
  41426. 8011bdc: e008 b.n 8011bf0 <osMessageQueueNew+0xbc>
  41427. #endif
  41428. }
  41429. else {
  41430. if (mem == 0) {
  41431. 8011bde: 69bb ldr r3, [r7, #24]
  41432. 8011be0: 2b00 cmp r3, #0
  41433. 8011be2: d105 bne.n 8011bf0 <osMessageQueueNew+0xbc>
  41434. #if (configSUPPORT_DYNAMIC_ALLOCATION == 1)
  41435. hQueue = xQueueCreate (msg_count, msg_size);
  41436. 8011be4: 2200 movs r2, #0
  41437. 8011be6: 68b9 ldr r1, [r7, #8]
  41438. 8011be8: 68f8 ldr r0, [r7, #12]
  41439. 8011bea: f000 fae8 bl 80121be <xQueueGenericCreate>
  41440. 8011bee: 61f8 str r0, [r7, #28]
  41441. #endif
  41442. }
  41443. }
  41444. #if (configQUEUE_REGISTRY_SIZE > 0)
  41445. if (hQueue != NULL) {
  41446. 8011bf0: 69fb ldr r3, [r7, #28]
  41447. 8011bf2: 2b00 cmp r3, #0
  41448. 8011bf4: d00c beq.n 8011c10 <osMessageQueueNew+0xdc>
  41449. if (attr != NULL) {
  41450. 8011bf6: 687b ldr r3, [r7, #4]
  41451. 8011bf8: 2b00 cmp r3, #0
  41452. 8011bfa: d003 beq.n 8011c04 <osMessageQueueNew+0xd0>
  41453. name = attr->name;
  41454. 8011bfc: 687b ldr r3, [r7, #4]
  41455. 8011bfe: 681b ldr r3, [r3, #0]
  41456. 8011c00: 617b str r3, [r7, #20]
  41457. 8011c02: e001 b.n 8011c08 <osMessageQueueNew+0xd4>
  41458. } else {
  41459. name = NULL;
  41460. 8011c04: 2300 movs r3, #0
  41461. 8011c06: 617b str r3, [r7, #20]
  41462. }
  41463. vQueueAddToRegistry (hQueue, name);
  41464. 8011c08: 6979 ldr r1, [r7, #20]
  41465. 8011c0a: 69f8 ldr r0, [r7, #28]
  41466. 8011c0c: f001 fa8a bl 8013124 <vQueueAddToRegistry>
  41467. }
  41468. #endif
  41469. }
  41470. return ((osMessageQueueId_t)hQueue);
  41471. 8011c10: 69fb ldr r3, [r7, #28]
  41472. }
  41473. 8011c12: 4618 mov r0, r3
  41474. 8011c14: 3720 adds r7, #32
  41475. 8011c16: 46bd mov sp, r7
  41476. 8011c18: bd80 pop {r7, pc}
  41477. ...
  41478. 08011c1c <osMessageQueuePut>:
  41479. osStatus_t osMessageQueuePut (osMessageQueueId_t mq_id, const void *msg_ptr, uint8_t msg_prio, uint32_t timeout) {
  41480. 8011c1c: b580 push {r7, lr}
  41481. 8011c1e: b088 sub sp, #32
  41482. 8011c20: af00 add r7, sp, #0
  41483. 8011c22: 60f8 str r0, [r7, #12]
  41484. 8011c24: 60b9 str r1, [r7, #8]
  41485. 8011c26: 603b str r3, [r7, #0]
  41486. 8011c28: 4613 mov r3, r2
  41487. 8011c2a: 71fb strb r3, [r7, #7]
  41488. QueueHandle_t hQueue = (QueueHandle_t)mq_id;
  41489. 8011c2c: 68fb ldr r3, [r7, #12]
  41490. 8011c2e: 61bb str r3, [r7, #24]
  41491. osStatus_t stat;
  41492. BaseType_t yield;
  41493. (void)msg_prio; /* Message priority is ignored */
  41494. stat = osOK;
  41495. 8011c30: 2300 movs r3, #0
  41496. 8011c32: 61fb str r3, [r7, #28]
  41497. __ASM volatile ("MRS %0, ipsr" : "=r" (result) );
  41498. 8011c34: f3ef 8305 mrs r3, IPSR
  41499. 8011c38: 617b str r3, [r7, #20]
  41500. return(result);
  41501. 8011c3a: 697b ldr r3, [r7, #20]
  41502. if (IS_IRQ()) {
  41503. 8011c3c: 2b00 cmp r3, #0
  41504. 8011c3e: d028 beq.n 8011c92 <osMessageQueuePut+0x76>
  41505. if ((hQueue == NULL) || (msg_ptr == NULL) || (timeout != 0U)) {
  41506. 8011c40: 69bb ldr r3, [r7, #24]
  41507. 8011c42: 2b00 cmp r3, #0
  41508. 8011c44: d005 beq.n 8011c52 <osMessageQueuePut+0x36>
  41509. 8011c46: 68bb ldr r3, [r7, #8]
  41510. 8011c48: 2b00 cmp r3, #0
  41511. 8011c4a: d002 beq.n 8011c52 <osMessageQueuePut+0x36>
  41512. 8011c4c: 683b ldr r3, [r7, #0]
  41513. 8011c4e: 2b00 cmp r3, #0
  41514. 8011c50: d003 beq.n 8011c5a <osMessageQueuePut+0x3e>
  41515. stat = osErrorParameter;
  41516. 8011c52: f06f 0303 mvn.w r3, #3
  41517. 8011c56: 61fb str r3, [r7, #28]
  41518. 8011c58: e038 b.n 8011ccc <osMessageQueuePut+0xb0>
  41519. }
  41520. else {
  41521. yield = pdFALSE;
  41522. 8011c5a: 2300 movs r3, #0
  41523. 8011c5c: 613b str r3, [r7, #16]
  41524. if (xQueueSendToBackFromISR (hQueue, msg_ptr, &yield) != pdTRUE) {
  41525. 8011c5e: f107 0210 add.w r2, r7, #16
  41526. 8011c62: 2300 movs r3, #0
  41527. 8011c64: 68b9 ldr r1, [r7, #8]
  41528. 8011c66: 69b8 ldr r0, [r7, #24]
  41529. 8011c68: f000 fd30 bl 80126cc <xQueueGenericSendFromISR>
  41530. 8011c6c: 4603 mov r3, r0
  41531. 8011c6e: 2b01 cmp r3, #1
  41532. 8011c70: d003 beq.n 8011c7a <osMessageQueuePut+0x5e>
  41533. stat = osErrorResource;
  41534. 8011c72: f06f 0302 mvn.w r3, #2
  41535. 8011c76: 61fb str r3, [r7, #28]
  41536. 8011c78: e028 b.n 8011ccc <osMessageQueuePut+0xb0>
  41537. } else {
  41538. portYIELD_FROM_ISR (yield);
  41539. 8011c7a: 693b ldr r3, [r7, #16]
  41540. 8011c7c: 2b00 cmp r3, #0
  41541. 8011c7e: d025 beq.n 8011ccc <osMessageQueuePut+0xb0>
  41542. 8011c80: 4b15 ldr r3, [pc, #84] @ (8011cd8 <osMessageQueuePut+0xbc>)
  41543. 8011c82: f04f 5280 mov.w r2, #268435456 @ 0x10000000
  41544. 8011c86: 601a str r2, [r3, #0]
  41545. 8011c88: f3bf 8f4f dsb sy
  41546. 8011c8c: f3bf 8f6f isb sy
  41547. 8011c90: e01c b.n 8011ccc <osMessageQueuePut+0xb0>
  41548. }
  41549. }
  41550. }
  41551. else {
  41552. if ((hQueue == NULL) || (msg_ptr == NULL)) {
  41553. 8011c92: 69bb ldr r3, [r7, #24]
  41554. 8011c94: 2b00 cmp r3, #0
  41555. 8011c96: d002 beq.n 8011c9e <osMessageQueuePut+0x82>
  41556. 8011c98: 68bb ldr r3, [r7, #8]
  41557. 8011c9a: 2b00 cmp r3, #0
  41558. 8011c9c: d103 bne.n 8011ca6 <osMessageQueuePut+0x8a>
  41559. stat = osErrorParameter;
  41560. 8011c9e: f06f 0303 mvn.w r3, #3
  41561. 8011ca2: 61fb str r3, [r7, #28]
  41562. 8011ca4: e012 b.n 8011ccc <osMessageQueuePut+0xb0>
  41563. }
  41564. else {
  41565. if (xQueueSendToBack (hQueue, msg_ptr, (TickType_t)timeout) != pdPASS) {
  41566. 8011ca6: 2300 movs r3, #0
  41567. 8011ca8: 683a ldr r2, [r7, #0]
  41568. 8011caa: 68b9 ldr r1, [r7, #8]
  41569. 8011cac: 69b8 ldr r0, [r7, #24]
  41570. 8011cae: f000 fc0b bl 80124c8 <xQueueGenericSend>
  41571. 8011cb2: 4603 mov r3, r0
  41572. 8011cb4: 2b01 cmp r3, #1
  41573. 8011cb6: d009 beq.n 8011ccc <osMessageQueuePut+0xb0>
  41574. if (timeout != 0U) {
  41575. 8011cb8: 683b ldr r3, [r7, #0]
  41576. 8011cba: 2b00 cmp r3, #0
  41577. 8011cbc: d003 beq.n 8011cc6 <osMessageQueuePut+0xaa>
  41578. stat = osErrorTimeout;
  41579. 8011cbe: f06f 0301 mvn.w r3, #1
  41580. 8011cc2: 61fb str r3, [r7, #28]
  41581. 8011cc4: e002 b.n 8011ccc <osMessageQueuePut+0xb0>
  41582. } else {
  41583. stat = osErrorResource;
  41584. 8011cc6: f06f 0302 mvn.w r3, #2
  41585. 8011cca: 61fb str r3, [r7, #28]
  41586. }
  41587. }
  41588. }
  41589. }
  41590. return (stat);
  41591. 8011ccc: 69fb ldr r3, [r7, #28]
  41592. }
  41593. 8011cce: 4618 mov r0, r3
  41594. 8011cd0: 3720 adds r7, #32
  41595. 8011cd2: 46bd mov sp, r7
  41596. 8011cd4: bd80 pop {r7, pc}
  41597. 8011cd6: bf00 nop
  41598. 8011cd8: e000ed04 .word 0xe000ed04
  41599. 08011cdc <osMessageQueueGet>:
  41600. osStatus_t osMessageQueueGet (osMessageQueueId_t mq_id, void *msg_ptr, uint8_t *msg_prio, uint32_t timeout) {
  41601. 8011cdc: b580 push {r7, lr}
  41602. 8011cde: b088 sub sp, #32
  41603. 8011ce0: af00 add r7, sp, #0
  41604. 8011ce2: 60f8 str r0, [r7, #12]
  41605. 8011ce4: 60b9 str r1, [r7, #8]
  41606. 8011ce6: 607a str r2, [r7, #4]
  41607. 8011ce8: 603b str r3, [r7, #0]
  41608. QueueHandle_t hQueue = (QueueHandle_t)mq_id;
  41609. 8011cea: 68fb ldr r3, [r7, #12]
  41610. 8011cec: 61bb str r3, [r7, #24]
  41611. osStatus_t stat;
  41612. BaseType_t yield;
  41613. (void)msg_prio; /* Message priority is ignored */
  41614. stat = osOK;
  41615. 8011cee: 2300 movs r3, #0
  41616. 8011cf0: 61fb str r3, [r7, #28]
  41617. __ASM volatile ("MRS %0, ipsr" : "=r" (result) );
  41618. 8011cf2: f3ef 8305 mrs r3, IPSR
  41619. 8011cf6: 617b str r3, [r7, #20]
  41620. return(result);
  41621. 8011cf8: 697b ldr r3, [r7, #20]
  41622. if (IS_IRQ()) {
  41623. 8011cfa: 2b00 cmp r3, #0
  41624. 8011cfc: d028 beq.n 8011d50 <osMessageQueueGet+0x74>
  41625. if ((hQueue == NULL) || (msg_ptr == NULL) || (timeout != 0U)) {
  41626. 8011cfe: 69bb ldr r3, [r7, #24]
  41627. 8011d00: 2b00 cmp r3, #0
  41628. 8011d02: d005 beq.n 8011d10 <osMessageQueueGet+0x34>
  41629. 8011d04: 68bb ldr r3, [r7, #8]
  41630. 8011d06: 2b00 cmp r3, #0
  41631. 8011d08: d002 beq.n 8011d10 <osMessageQueueGet+0x34>
  41632. 8011d0a: 683b ldr r3, [r7, #0]
  41633. 8011d0c: 2b00 cmp r3, #0
  41634. 8011d0e: d003 beq.n 8011d18 <osMessageQueueGet+0x3c>
  41635. stat = osErrorParameter;
  41636. 8011d10: f06f 0303 mvn.w r3, #3
  41637. 8011d14: 61fb str r3, [r7, #28]
  41638. 8011d16: e037 b.n 8011d88 <osMessageQueueGet+0xac>
  41639. }
  41640. else {
  41641. yield = pdFALSE;
  41642. 8011d18: 2300 movs r3, #0
  41643. 8011d1a: 613b str r3, [r7, #16]
  41644. if (xQueueReceiveFromISR (hQueue, msg_ptr, &yield) != pdPASS) {
  41645. 8011d1c: f107 0310 add.w r3, r7, #16
  41646. 8011d20: 461a mov r2, r3
  41647. 8011d22: 68b9 ldr r1, [r7, #8]
  41648. 8011d24: 69b8 ldr r0, [r7, #24]
  41649. 8011d26: f000 fff1 bl 8012d0c <xQueueReceiveFromISR>
  41650. 8011d2a: 4603 mov r3, r0
  41651. 8011d2c: 2b01 cmp r3, #1
  41652. 8011d2e: d003 beq.n 8011d38 <osMessageQueueGet+0x5c>
  41653. stat = osErrorResource;
  41654. 8011d30: f06f 0302 mvn.w r3, #2
  41655. 8011d34: 61fb str r3, [r7, #28]
  41656. 8011d36: e027 b.n 8011d88 <osMessageQueueGet+0xac>
  41657. } else {
  41658. portYIELD_FROM_ISR (yield);
  41659. 8011d38: 693b ldr r3, [r7, #16]
  41660. 8011d3a: 2b00 cmp r3, #0
  41661. 8011d3c: d024 beq.n 8011d88 <osMessageQueueGet+0xac>
  41662. 8011d3e: 4b15 ldr r3, [pc, #84] @ (8011d94 <osMessageQueueGet+0xb8>)
  41663. 8011d40: f04f 5280 mov.w r2, #268435456 @ 0x10000000
  41664. 8011d44: 601a str r2, [r3, #0]
  41665. 8011d46: f3bf 8f4f dsb sy
  41666. 8011d4a: f3bf 8f6f isb sy
  41667. 8011d4e: e01b b.n 8011d88 <osMessageQueueGet+0xac>
  41668. }
  41669. }
  41670. }
  41671. else {
  41672. if ((hQueue == NULL) || (msg_ptr == NULL)) {
  41673. 8011d50: 69bb ldr r3, [r7, #24]
  41674. 8011d52: 2b00 cmp r3, #0
  41675. 8011d54: d002 beq.n 8011d5c <osMessageQueueGet+0x80>
  41676. 8011d56: 68bb ldr r3, [r7, #8]
  41677. 8011d58: 2b00 cmp r3, #0
  41678. 8011d5a: d103 bne.n 8011d64 <osMessageQueueGet+0x88>
  41679. stat = osErrorParameter;
  41680. 8011d5c: f06f 0303 mvn.w r3, #3
  41681. 8011d60: 61fb str r3, [r7, #28]
  41682. 8011d62: e011 b.n 8011d88 <osMessageQueueGet+0xac>
  41683. }
  41684. else {
  41685. if (xQueueReceive (hQueue, msg_ptr, (TickType_t)timeout) != pdPASS) {
  41686. 8011d64: 683a ldr r2, [r7, #0]
  41687. 8011d66: 68b9 ldr r1, [r7, #8]
  41688. 8011d68: 69b8 ldr r0, [r7, #24]
  41689. 8011d6a: f000 fddd bl 8012928 <xQueueReceive>
  41690. 8011d6e: 4603 mov r3, r0
  41691. 8011d70: 2b01 cmp r3, #1
  41692. 8011d72: d009 beq.n 8011d88 <osMessageQueueGet+0xac>
  41693. if (timeout != 0U) {
  41694. 8011d74: 683b ldr r3, [r7, #0]
  41695. 8011d76: 2b00 cmp r3, #0
  41696. 8011d78: d003 beq.n 8011d82 <osMessageQueueGet+0xa6>
  41697. stat = osErrorTimeout;
  41698. 8011d7a: f06f 0301 mvn.w r3, #1
  41699. 8011d7e: 61fb str r3, [r7, #28]
  41700. 8011d80: e002 b.n 8011d88 <osMessageQueueGet+0xac>
  41701. } else {
  41702. stat = osErrorResource;
  41703. 8011d82: f06f 0302 mvn.w r3, #2
  41704. 8011d86: 61fb str r3, [r7, #28]
  41705. }
  41706. }
  41707. }
  41708. }
  41709. return (stat);
  41710. 8011d88: 69fb ldr r3, [r7, #28]
  41711. }
  41712. 8011d8a: 4618 mov r0, r3
  41713. 8011d8c: 3720 adds r7, #32
  41714. 8011d8e: 46bd mov sp, r7
  41715. 8011d90: bd80 pop {r7, pc}
  41716. 8011d92: bf00 nop
  41717. 8011d94: e000ed04 .word 0xe000ed04
  41718. 08011d98 <osMessageQueueGetCount>:
  41719. }
  41720. return (size);
  41721. }
  41722. uint32_t osMessageQueueGetCount (osMessageQueueId_t mq_id) {
  41723. 8011d98: b580 push {r7, lr}
  41724. 8011d9a: b086 sub sp, #24
  41725. 8011d9c: af00 add r7, sp, #0
  41726. 8011d9e: 6078 str r0, [r7, #4]
  41727. QueueHandle_t hQueue = (QueueHandle_t)mq_id;
  41728. 8011da0: 687b ldr r3, [r7, #4]
  41729. 8011da2: 613b str r3, [r7, #16]
  41730. UBaseType_t count;
  41731. if (hQueue == NULL) {
  41732. 8011da4: 693b ldr r3, [r7, #16]
  41733. 8011da6: 2b00 cmp r3, #0
  41734. 8011da8: d102 bne.n 8011db0 <osMessageQueueGetCount+0x18>
  41735. count = 0U;
  41736. 8011daa: 2300 movs r3, #0
  41737. 8011dac: 617b str r3, [r7, #20]
  41738. 8011dae: e00e b.n 8011dce <osMessageQueueGetCount+0x36>
  41739. __ASM volatile ("MRS %0, ipsr" : "=r" (result) );
  41740. 8011db0: f3ef 8305 mrs r3, IPSR
  41741. 8011db4: 60fb str r3, [r7, #12]
  41742. return(result);
  41743. 8011db6: 68fb ldr r3, [r7, #12]
  41744. }
  41745. else if (IS_IRQ()) {
  41746. 8011db8: 2b00 cmp r3, #0
  41747. 8011dba: d004 beq.n 8011dc6 <osMessageQueueGetCount+0x2e>
  41748. count = uxQueueMessagesWaitingFromISR (hQueue);
  41749. 8011dbc: 6938 ldr r0, [r7, #16]
  41750. 8011dbe: f001 f846 bl 8012e4e <uxQueueMessagesWaitingFromISR>
  41751. 8011dc2: 6178 str r0, [r7, #20]
  41752. 8011dc4: e003 b.n 8011dce <osMessageQueueGetCount+0x36>
  41753. }
  41754. else {
  41755. count = uxQueueMessagesWaiting (hQueue);
  41756. 8011dc6: 6938 ldr r0, [r7, #16]
  41757. 8011dc8: f001 f822 bl 8012e10 <uxQueueMessagesWaiting>
  41758. 8011dcc: 6178 str r0, [r7, #20]
  41759. }
  41760. return ((uint32_t)count);
  41761. 8011dce: 697b ldr r3, [r7, #20]
  41762. }
  41763. 8011dd0: 4618 mov r0, r3
  41764. 8011dd2: 3718 adds r7, #24
  41765. 8011dd4: 46bd mov sp, r7
  41766. 8011dd6: bd80 pop {r7, pc}
  41767. 08011dd8 <osMessageQueueDelete>:
  41768. }
  41769. return (stat);
  41770. }
  41771. osStatus_t osMessageQueueDelete (osMessageQueueId_t mq_id) {
  41772. 8011dd8: b580 push {r7, lr}
  41773. 8011dda: b086 sub sp, #24
  41774. 8011ddc: af00 add r7, sp, #0
  41775. 8011dde: 6078 str r0, [r7, #4]
  41776. QueueHandle_t hQueue = (QueueHandle_t)mq_id;
  41777. 8011de0: 687b ldr r3, [r7, #4]
  41778. 8011de2: 613b str r3, [r7, #16]
  41779. __ASM volatile ("MRS %0, ipsr" : "=r" (result) );
  41780. 8011de4: f3ef 8305 mrs r3, IPSR
  41781. 8011de8: 60fb str r3, [r7, #12]
  41782. return(result);
  41783. 8011dea: 68fb ldr r3, [r7, #12]
  41784. osStatus_t stat;
  41785. #ifndef USE_FreeRTOS_HEAP_1
  41786. if (IS_IRQ()) {
  41787. 8011dec: 2b00 cmp r3, #0
  41788. 8011dee: d003 beq.n 8011df8 <osMessageQueueDelete+0x20>
  41789. stat = osErrorISR;
  41790. 8011df0: f06f 0305 mvn.w r3, #5
  41791. 8011df4: 617b str r3, [r7, #20]
  41792. 8011df6: e00e b.n 8011e16 <osMessageQueueDelete+0x3e>
  41793. }
  41794. else if (hQueue == NULL) {
  41795. 8011df8: 693b ldr r3, [r7, #16]
  41796. 8011dfa: 2b00 cmp r3, #0
  41797. 8011dfc: d103 bne.n 8011e06 <osMessageQueueDelete+0x2e>
  41798. stat = osErrorParameter;
  41799. 8011dfe: f06f 0303 mvn.w r3, #3
  41800. 8011e02: 617b str r3, [r7, #20]
  41801. 8011e04: e007 b.n 8011e16 <osMessageQueueDelete+0x3e>
  41802. }
  41803. else {
  41804. #if (configQUEUE_REGISTRY_SIZE > 0)
  41805. vQueueUnregisterQueue (hQueue);
  41806. 8011e06: 6938 ldr r0, [r7, #16]
  41807. 8011e08: f001 f9b6 bl 8013178 <vQueueUnregisterQueue>
  41808. #endif
  41809. stat = osOK;
  41810. 8011e0c: 2300 movs r3, #0
  41811. 8011e0e: 617b str r3, [r7, #20]
  41812. vQueueDelete (hQueue);
  41813. 8011e10: 6938 ldr r0, [r7, #16]
  41814. 8011e12: f001 f83b bl 8012e8c <vQueueDelete>
  41815. }
  41816. #else
  41817. stat = osError;
  41818. #endif
  41819. return (stat);
  41820. 8011e16: 697b ldr r3, [r7, #20]
  41821. }
  41822. 8011e18: 4618 mov r0, r3
  41823. 8011e1a: 3718 adds r7, #24
  41824. 8011e1c: 46bd mov sp, r7
  41825. 8011e1e: bd80 pop {r7, pc}
  41826. 08011e20 <vApplicationGetIdleTaskMemory>:
  41827. /*
  41828. vApplicationGetIdleTaskMemory gets called when configSUPPORT_STATIC_ALLOCATION
  41829. equals to 1 and is required for static memory allocation support.
  41830. */
  41831. __WEAK void vApplicationGetIdleTaskMemory (StaticTask_t **ppxIdleTaskTCBBuffer, StackType_t **ppxIdleTaskStackBuffer, uint32_t *pulIdleTaskStackSize) {
  41832. 8011e20: b480 push {r7}
  41833. 8011e22: b085 sub sp, #20
  41834. 8011e24: af00 add r7, sp, #0
  41835. 8011e26: 60f8 str r0, [r7, #12]
  41836. 8011e28: 60b9 str r1, [r7, #8]
  41837. 8011e2a: 607a str r2, [r7, #4]
  41838. /* Idle task control block and stack */
  41839. static StaticTask_t Idle_TCB;
  41840. static StackType_t Idle_Stack[configMINIMAL_STACK_SIZE];
  41841. *ppxIdleTaskTCBBuffer = &Idle_TCB;
  41842. 8011e2c: 68fb ldr r3, [r7, #12]
  41843. 8011e2e: 4a07 ldr r2, [pc, #28] @ (8011e4c <vApplicationGetIdleTaskMemory+0x2c>)
  41844. 8011e30: 601a str r2, [r3, #0]
  41845. *ppxIdleTaskStackBuffer = &Idle_Stack[0];
  41846. 8011e32: 68bb ldr r3, [r7, #8]
  41847. 8011e34: 4a06 ldr r2, [pc, #24] @ (8011e50 <vApplicationGetIdleTaskMemory+0x30>)
  41848. 8011e36: 601a str r2, [r3, #0]
  41849. *pulIdleTaskStackSize = (uint32_t)configMINIMAL_STACK_SIZE;
  41850. 8011e38: 687b ldr r3, [r7, #4]
  41851. 8011e3a: f44f 7200 mov.w r2, #512 @ 0x200
  41852. 8011e3e: 601a str r2, [r3, #0]
  41853. }
  41854. 8011e40: bf00 nop
  41855. 8011e42: 3714 adds r7, #20
  41856. 8011e44: 46bd mov sp, r7
  41857. 8011e46: f85d 7b04 ldr.w r7, [sp], #4
  41858. 8011e4a: 4770 bx lr
  41859. 8011e4c: 240023e0 .word 0x240023e0
  41860. 8011e50: 24002488 .word 0x24002488
  41861. 08011e54 <vApplicationGetTimerTaskMemory>:
  41862. /*
  41863. vApplicationGetTimerTaskMemory gets called when configSUPPORT_STATIC_ALLOCATION
  41864. equals to 1 and is required for static memory allocation support.
  41865. */
  41866. __WEAK void vApplicationGetTimerTaskMemory (StaticTask_t **ppxTimerTaskTCBBuffer, StackType_t **ppxTimerTaskStackBuffer, uint32_t *pulTimerTaskStackSize) {
  41867. 8011e54: b480 push {r7}
  41868. 8011e56: b085 sub sp, #20
  41869. 8011e58: af00 add r7, sp, #0
  41870. 8011e5a: 60f8 str r0, [r7, #12]
  41871. 8011e5c: 60b9 str r1, [r7, #8]
  41872. 8011e5e: 607a str r2, [r7, #4]
  41873. /* Timer task control block and stack */
  41874. static StaticTask_t Timer_TCB;
  41875. static StackType_t Timer_Stack[configTIMER_TASK_STACK_DEPTH];
  41876. *ppxTimerTaskTCBBuffer = &Timer_TCB;
  41877. 8011e60: 68fb ldr r3, [r7, #12]
  41878. 8011e62: 4a07 ldr r2, [pc, #28] @ (8011e80 <vApplicationGetTimerTaskMemory+0x2c>)
  41879. 8011e64: 601a str r2, [r3, #0]
  41880. *ppxTimerTaskStackBuffer = &Timer_Stack[0];
  41881. 8011e66: 68bb ldr r3, [r7, #8]
  41882. 8011e68: 4a06 ldr r2, [pc, #24] @ (8011e84 <vApplicationGetTimerTaskMemory+0x30>)
  41883. 8011e6a: 601a str r2, [r3, #0]
  41884. *pulTimerTaskStackSize = (uint32_t)configTIMER_TASK_STACK_DEPTH;
  41885. 8011e6c: 687b ldr r3, [r7, #4]
  41886. 8011e6e: f44f 6280 mov.w r2, #1024 @ 0x400
  41887. 8011e72: 601a str r2, [r3, #0]
  41888. }
  41889. 8011e74: bf00 nop
  41890. 8011e76: 3714 adds r7, #20
  41891. 8011e78: 46bd mov sp, r7
  41892. 8011e7a: f85d 7b04 ldr.w r7, [sp], #4
  41893. 8011e7e: 4770 bx lr
  41894. 8011e80: 24002c88 .word 0x24002c88
  41895. 8011e84: 24002d30 .word 0x24002d30
  41896. 08011e88 <vListInitialise>:
  41897. /*-----------------------------------------------------------
  41898. * PUBLIC LIST API documented in list.h
  41899. *----------------------------------------------------------*/
  41900. void vListInitialise( List_t * const pxList )
  41901. {
  41902. 8011e88: b480 push {r7}
  41903. 8011e8a: b083 sub sp, #12
  41904. 8011e8c: af00 add r7, sp, #0
  41905. 8011e8e: 6078 str r0, [r7, #4]
  41906. /* The list structure contains a list item which is used to mark the
  41907. end of the list. To initialise the list the list end is inserted
  41908. as the only list entry. */
  41909. pxList->pxIndex = ( ListItem_t * ) &( pxList->xListEnd ); /*lint !e826 !e740 !e9087 The mini list structure is used as the list end to save RAM. This is checked and valid. */
  41910. 8011e90: 687b ldr r3, [r7, #4]
  41911. 8011e92: f103 0208 add.w r2, r3, #8
  41912. 8011e96: 687b ldr r3, [r7, #4]
  41913. 8011e98: 605a str r2, [r3, #4]
  41914. /* The list end value is the highest possible value in the list to
  41915. ensure it remains at the end of the list. */
  41916. pxList->xListEnd.xItemValue = portMAX_DELAY;
  41917. 8011e9a: 687b ldr r3, [r7, #4]
  41918. 8011e9c: f04f 32ff mov.w r2, #4294967295 @ 0xffffffff
  41919. 8011ea0: 609a str r2, [r3, #8]
  41920. /* The list end next and previous pointers point to itself so we know
  41921. when the list is empty. */
  41922. pxList->xListEnd.pxNext = ( ListItem_t * ) &( pxList->xListEnd ); /*lint !e826 !e740 !e9087 The mini list structure is used as the list end to save RAM. This is checked and valid. */
  41923. 8011ea2: 687b ldr r3, [r7, #4]
  41924. 8011ea4: f103 0208 add.w r2, r3, #8
  41925. 8011ea8: 687b ldr r3, [r7, #4]
  41926. 8011eaa: 60da str r2, [r3, #12]
  41927. pxList->xListEnd.pxPrevious = ( ListItem_t * ) &( pxList->xListEnd );/*lint !e826 !e740 !e9087 The mini list structure is used as the list end to save RAM. This is checked and valid. */
  41928. 8011eac: 687b ldr r3, [r7, #4]
  41929. 8011eae: f103 0208 add.w r2, r3, #8
  41930. 8011eb2: 687b ldr r3, [r7, #4]
  41931. 8011eb4: 611a str r2, [r3, #16]
  41932. pxList->uxNumberOfItems = ( UBaseType_t ) 0U;
  41933. 8011eb6: 687b ldr r3, [r7, #4]
  41934. 8011eb8: 2200 movs r2, #0
  41935. 8011eba: 601a str r2, [r3, #0]
  41936. /* Write known values into the list if
  41937. configUSE_LIST_DATA_INTEGRITY_CHECK_BYTES is set to 1. */
  41938. listSET_LIST_INTEGRITY_CHECK_1_VALUE( pxList );
  41939. listSET_LIST_INTEGRITY_CHECK_2_VALUE( pxList );
  41940. }
  41941. 8011ebc: bf00 nop
  41942. 8011ebe: 370c adds r7, #12
  41943. 8011ec0: 46bd mov sp, r7
  41944. 8011ec2: f85d 7b04 ldr.w r7, [sp], #4
  41945. 8011ec6: 4770 bx lr
  41946. 08011ec8 <vListInitialiseItem>:
  41947. /*-----------------------------------------------------------*/
  41948. void vListInitialiseItem( ListItem_t * const pxItem )
  41949. {
  41950. 8011ec8: b480 push {r7}
  41951. 8011eca: b083 sub sp, #12
  41952. 8011ecc: af00 add r7, sp, #0
  41953. 8011ece: 6078 str r0, [r7, #4]
  41954. /* Make sure the list item is not recorded as being on a list. */
  41955. pxItem->pxContainer = NULL;
  41956. 8011ed0: 687b ldr r3, [r7, #4]
  41957. 8011ed2: 2200 movs r2, #0
  41958. 8011ed4: 611a str r2, [r3, #16]
  41959. /* Write known values into the list item if
  41960. configUSE_LIST_DATA_INTEGRITY_CHECK_BYTES is set to 1. */
  41961. listSET_FIRST_LIST_ITEM_INTEGRITY_CHECK_VALUE( pxItem );
  41962. listSET_SECOND_LIST_ITEM_INTEGRITY_CHECK_VALUE( pxItem );
  41963. }
  41964. 8011ed6: bf00 nop
  41965. 8011ed8: 370c adds r7, #12
  41966. 8011eda: 46bd mov sp, r7
  41967. 8011edc: f85d 7b04 ldr.w r7, [sp], #4
  41968. 8011ee0: 4770 bx lr
  41969. 08011ee2 <vListInsertEnd>:
  41970. /*-----------------------------------------------------------*/
  41971. void vListInsertEnd( List_t * const pxList, ListItem_t * const pxNewListItem )
  41972. {
  41973. 8011ee2: b480 push {r7}
  41974. 8011ee4: b085 sub sp, #20
  41975. 8011ee6: af00 add r7, sp, #0
  41976. 8011ee8: 6078 str r0, [r7, #4]
  41977. 8011eea: 6039 str r1, [r7, #0]
  41978. ListItem_t * const pxIndex = pxList->pxIndex;
  41979. 8011eec: 687b ldr r3, [r7, #4]
  41980. 8011eee: 685b ldr r3, [r3, #4]
  41981. 8011ef0: 60fb str r3, [r7, #12]
  41982. listTEST_LIST_ITEM_INTEGRITY( pxNewListItem );
  41983. /* Insert a new list item into pxList, but rather than sort the list,
  41984. makes the new list item the last item to be removed by a call to
  41985. listGET_OWNER_OF_NEXT_ENTRY(). */
  41986. pxNewListItem->pxNext = pxIndex;
  41987. 8011ef2: 683b ldr r3, [r7, #0]
  41988. 8011ef4: 68fa ldr r2, [r7, #12]
  41989. 8011ef6: 605a str r2, [r3, #4]
  41990. pxNewListItem->pxPrevious = pxIndex->pxPrevious;
  41991. 8011ef8: 68fb ldr r3, [r7, #12]
  41992. 8011efa: 689a ldr r2, [r3, #8]
  41993. 8011efc: 683b ldr r3, [r7, #0]
  41994. 8011efe: 609a str r2, [r3, #8]
  41995. /* Only used during decision coverage testing. */
  41996. mtCOVERAGE_TEST_DELAY();
  41997. pxIndex->pxPrevious->pxNext = pxNewListItem;
  41998. 8011f00: 68fb ldr r3, [r7, #12]
  41999. 8011f02: 689b ldr r3, [r3, #8]
  42000. 8011f04: 683a ldr r2, [r7, #0]
  42001. 8011f06: 605a str r2, [r3, #4]
  42002. pxIndex->pxPrevious = pxNewListItem;
  42003. 8011f08: 68fb ldr r3, [r7, #12]
  42004. 8011f0a: 683a ldr r2, [r7, #0]
  42005. 8011f0c: 609a str r2, [r3, #8]
  42006. /* Remember which list the item is in. */
  42007. pxNewListItem->pxContainer = pxList;
  42008. 8011f0e: 683b ldr r3, [r7, #0]
  42009. 8011f10: 687a ldr r2, [r7, #4]
  42010. 8011f12: 611a str r2, [r3, #16]
  42011. ( pxList->uxNumberOfItems )++;
  42012. 8011f14: 687b ldr r3, [r7, #4]
  42013. 8011f16: 681b ldr r3, [r3, #0]
  42014. 8011f18: 1c5a adds r2, r3, #1
  42015. 8011f1a: 687b ldr r3, [r7, #4]
  42016. 8011f1c: 601a str r2, [r3, #0]
  42017. }
  42018. 8011f1e: bf00 nop
  42019. 8011f20: 3714 adds r7, #20
  42020. 8011f22: 46bd mov sp, r7
  42021. 8011f24: f85d 7b04 ldr.w r7, [sp], #4
  42022. 8011f28: 4770 bx lr
  42023. 08011f2a <vListInsert>:
  42024. /*-----------------------------------------------------------*/
  42025. void vListInsert( List_t * const pxList, ListItem_t * const pxNewListItem )
  42026. {
  42027. 8011f2a: b480 push {r7}
  42028. 8011f2c: b085 sub sp, #20
  42029. 8011f2e: af00 add r7, sp, #0
  42030. 8011f30: 6078 str r0, [r7, #4]
  42031. 8011f32: 6039 str r1, [r7, #0]
  42032. ListItem_t *pxIterator;
  42033. const TickType_t xValueOfInsertion = pxNewListItem->xItemValue;
  42034. 8011f34: 683b ldr r3, [r7, #0]
  42035. 8011f36: 681b ldr r3, [r3, #0]
  42036. 8011f38: 60bb str r3, [r7, #8]
  42037. new list item should be placed after it. This ensures that TCBs which are
  42038. stored in ready lists (all of which have the same xItemValue value) get a
  42039. share of the CPU. However, if the xItemValue is the same as the back marker
  42040. the iteration loop below will not end. Therefore the value is checked
  42041. first, and the algorithm slightly modified if necessary. */
  42042. if( xValueOfInsertion == portMAX_DELAY )
  42043. 8011f3a: 68bb ldr r3, [r7, #8]
  42044. 8011f3c: f1b3 3fff cmp.w r3, #4294967295 @ 0xffffffff
  42045. 8011f40: d103 bne.n 8011f4a <vListInsert+0x20>
  42046. {
  42047. pxIterator = pxList->xListEnd.pxPrevious;
  42048. 8011f42: 687b ldr r3, [r7, #4]
  42049. 8011f44: 691b ldr r3, [r3, #16]
  42050. 8011f46: 60fb str r3, [r7, #12]
  42051. 8011f48: e00c b.n 8011f64 <vListInsert+0x3a>
  42052. 4) Using a queue or semaphore before it has been initialised or
  42053. before the scheduler has been started (are interrupts firing
  42054. before vTaskStartScheduler() has been called?).
  42055. **********************************************************************/
  42056. for( pxIterator = ( ListItem_t * ) &( pxList->xListEnd ); pxIterator->pxNext->xItemValue <= xValueOfInsertion; pxIterator = pxIterator->pxNext ) /*lint !e826 !e740 !e9087 The mini list structure is used as the list end to save RAM. This is checked and valid. *//*lint !e440 The iterator moves to a different value, not xValueOfInsertion. */
  42057. 8011f4a: 687b ldr r3, [r7, #4]
  42058. 8011f4c: 3308 adds r3, #8
  42059. 8011f4e: 60fb str r3, [r7, #12]
  42060. 8011f50: e002 b.n 8011f58 <vListInsert+0x2e>
  42061. 8011f52: 68fb ldr r3, [r7, #12]
  42062. 8011f54: 685b ldr r3, [r3, #4]
  42063. 8011f56: 60fb str r3, [r7, #12]
  42064. 8011f58: 68fb ldr r3, [r7, #12]
  42065. 8011f5a: 685b ldr r3, [r3, #4]
  42066. 8011f5c: 681b ldr r3, [r3, #0]
  42067. 8011f5e: 68ba ldr r2, [r7, #8]
  42068. 8011f60: 429a cmp r2, r3
  42069. 8011f62: d2f6 bcs.n 8011f52 <vListInsert+0x28>
  42070. /* There is nothing to do here, just iterating to the wanted
  42071. insertion position. */
  42072. }
  42073. }
  42074. pxNewListItem->pxNext = pxIterator->pxNext;
  42075. 8011f64: 68fb ldr r3, [r7, #12]
  42076. 8011f66: 685a ldr r2, [r3, #4]
  42077. 8011f68: 683b ldr r3, [r7, #0]
  42078. 8011f6a: 605a str r2, [r3, #4]
  42079. pxNewListItem->pxNext->pxPrevious = pxNewListItem;
  42080. 8011f6c: 683b ldr r3, [r7, #0]
  42081. 8011f6e: 685b ldr r3, [r3, #4]
  42082. 8011f70: 683a ldr r2, [r7, #0]
  42083. 8011f72: 609a str r2, [r3, #8]
  42084. pxNewListItem->pxPrevious = pxIterator;
  42085. 8011f74: 683b ldr r3, [r7, #0]
  42086. 8011f76: 68fa ldr r2, [r7, #12]
  42087. 8011f78: 609a str r2, [r3, #8]
  42088. pxIterator->pxNext = pxNewListItem;
  42089. 8011f7a: 68fb ldr r3, [r7, #12]
  42090. 8011f7c: 683a ldr r2, [r7, #0]
  42091. 8011f7e: 605a str r2, [r3, #4]
  42092. /* Remember which list the item is in. This allows fast removal of the
  42093. item later. */
  42094. pxNewListItem->pxContainer = pxList;
  42095. 8011f80: 683b ldr r3, [r7, #0]
  42096. 8011f82: 687a ldr r2, [r7, #4]
  42097. 8011f84: 611a str r2, [r3, #16]
  42098. ( pxList->uxNumberOfItems )++;
  42099. 8011f86: 687b ldr r3, [r7, #4]
  42100. 8011f88: 681b ldr r3, [r3, #0]
  42101. 8011f8a: 1c5a adds r2, r3, #1
  42102. 8011f8c: 687b ldr r3, [r7, #4]
  42103. 8011f8e: 601a str r2, [r3, #0]
  42104. }
  42105. 8011f90: bf00 nop
  42106. 8011f92: 3714 adds r7, #20
  42107. 8011f94: 46bd mov sp, r7
  42108. 8011f96: f85d 7b04 ldr.w r7, [sp], #4
  42109. 8011f9a: 4770 bx lr
  42110. 08011f9c <uxListRemove>:
  42111. /*-----------------------------------------------------------*/
  42112. UBaseType_t uxListRemove( ListItem_t * const pxItemToRemove )
  42113. {
  42114. 8011f9c: b480 push {r7}
  42115. 8011f9e: b085 sub sp, #20
  42116. 8011fa0: af00 add r7, sp, #0
  42117. 8011fa2: 6078 str r0, [r7, #4]
  42118. /* The list item knows which list it is in. Obtain the list from the list
  42119. item. */
  42120. List_t * const pxList = pxItemToRemove->pxContainer;
  42121. 8011fa4: 687b ldr r3, [r7, #4]
  42122. 8011fa6: 691b ldr r3, [r3, #16]
  42123. 8011fa8: 60fb str r3, [r7, #12]
  42124. pxItemToRemove->pxNext->pxPrevious = pxItemToRemove->pxPrevious;
  42125. 8011faa: 687b ldr r3, [r7, #4]
  42126. 8011fac: 685b ldr r3, [r3, #4]
  42127. 8011fae: 687a ldr r2, [r7, #4]
  42128. 8011fb0: 6892 ldr r2, [r2, #8]
  42129. 8011fb2: 609a str r2, [r3, #8]
  42130. pxItemToRemove->pxPrevious->pxNext = pxItemToRemove->pxNext;
  42131. 8011fb4: 687b ldr r3, [r7, #4]
  42132. 8011fb6: 689b ldr r3, [r3, #8]
  42133. 8011fb8: 687a ldr r2, [r7, #4]
  42134. 8011fba: 6852 ldr r2, [r2, #4]
  42135. 8011fbc: 605a str r2, [r3, #4]
  42136. /* Only used during decision coverage testing. */
  42137. mtCOVERAGE_TEST_DELAY();
  42138. /* Make sure the index is left pointing to a valid item. */
  42139. if( pxList->pxIndex == pxItemToRemove )
  42140. 8011fbe: 68fb ldr r3, [r7, #12]
  42141. 8011fc0: 685b ldr r3, [r3, #4]
  42142. 8011fc2: 687a ldr r2, [r7, #4]
  42143. 8011fc4: 429a cmp r2, r3
  42144. 8011fc6: d103 bne.n 8011fd0 <uxListRemove+0x34>
  42145. {
  42146. pxList->pxIndex = pxItemToRemove->pxPrevious;
  42147. 8011fc8: 687b ldr r3, [r7, #4]
  42148. 8011fca: 689a ldr r2, [r3, #8]
  42149. 8011fcc: 68fb ldr r3, [r7, #12]
  42150. 8011fce: 605a str r2, [r3, #4]
  42151. else
  42152. {
  42153. mtCOVERAGE_TEST_MARKER();
  42154. }
  42155. pxItemToRemove->pxContainer = NULL;
  42156. 8011fd0: 687b ldr r3, [r7, #4]
  42157. 8011fd2: 2200 movs r2, #0
  42158. 8011fd4: 611a str r2, [r3, #16]
  42159. ( pxList->uxNumberOfItems )--;
  42160. 8011fd6: 68fb ldr r3, [r7, #12]
  42161. 8011fd8: 681b ldr r3, [r3, #0]
  42162. 8011fda: 1e5a subs r2, r3, #1
  42163. 8011fdc: 68fb ldr r3, [r7, #12]
  42164. 8011fde: 601a str r2, [r3, #0]
  42165. return pxList->uxNumberOfItems;
  42166. 8011fe0: 68fb ldr r3, [r7, #12]
  42167. 8011fe2: 681b ldr r3, [r3, #0]
  42168. }
  42169. 8011fe4: 4618 mov r0, r3
  42170. 8011fe6: 3714 adds r7, #20
  42171. 8011fe8: 46bd mov sp, r7
  42172. 8011fea: f85d 7b04 ldr.w r7, [sp], #4
  42173. 8011fee: 4770 bx lr
  42174. 08011ff0 <xQueueGenericReset>:
  42175. } \
  42176. taskEXIT_CRITICAL()
  42177. /*-----------------------------------------------------------*/
  42178. BaseType_t xQueueGenericReset( QueueHandle_t xQueue, BaseType_t xNewQueue )
  42179. {
  42180. 8011ff0: b580 push {r7, lr}
  42181. 8011ff2: b084 sub sp, #16
  42182. 8011ff4: af00 add r7, sp, #0
  42183. 8011ff6: 6078 str r0, [r7, #4]
  42184. 8011ff8: 6039 str r1, [r7, #0]
  42185. Queue_t * const pxQueue = xQueue;
  42186. 8011ffa: 687b ldr r3, [r7, #4]
  42187. 8011ffc: 60fb str r3, [r7, #12]
  42188. configASSERT( pxQueue );
  42189. 8011ffe: 68fb ldr r3, [r7, #12]
  42190. 8012000: 2b00 cmp r3, #0
  42191. 8012002: d10b bne.n 801201c <xQueueGenericReset+0x2c>
  42192. portFORCE_INLINE static void vPortRaiseBASEPRI( void )
  42193. {
  42194. uint32_t ulNewBASEPRI;
  42195. __asm volatile
  42196. 8012004: f04f 0350 mov.w r3, #80 @ 0x50
  42197. 8012008: f383 8811 msr BASEPRI, r3
  42198. 801200c: f3bf 8f6f isb sy
  42199. 8012010: f3bf 8f4f dsb sy
  42200. 8012014: 60bb str r3, [r7, #8]
  42201. " msr basepri, %0 \n" \
  42202. " isb \n" \
  42203. " dsb \n" \
  42204. :"=r" (ulNewBASEPRI) : "i" ( configMAX_SYSCALL_INTERRUPT_PRIORITY ) : "memory"
  42205. );
  42206. }
  42207. 8012016: bf00 nop
  42208. 8012018: bf00 nop
  42209. 801201a: e7fd b.n 8012018 <xQueueGenericReset+0x28>
  42210. taskENTER_CRITICAL();
  42211. 801201c: f003 fcd4 bl 80159c8 <vPortEnterCritical>
  42212. {
  42213. pxQueue->u.xQueue.pcTail = pxQueue->pcHead + ( pxQueue->uxLength * pxQueue->uxItemSize ); /*lint !e9016 Pointer arithmetic allowed on char types, especially when it assists conveying intent. */
  42214. 8012020: 68fb ldr r3, [r7, #12]
  42215. 8012022: 681a ldr r2, [r3, #0]
  42216. 8012024: 68fb ldr r3, [r7, #12]
  42217. 8012026: 6bdb ldr r3, [r3, #60] @ 0x3c
  42218. 8012028: 68f9 ldr r1, [r7, #12]
  42219. 801202a: 6c09 ldr r1, [r1, #64] @ 0x40
  42220. 801202c: fb01 f303 mul.w r3, r1, r3
  42221. 8012030: 441a add r2, r3
  42222. 8012032: 68fb ldr r3, [r7, #12]
  42223. 8012034: 609a str r2, [r3, #8]
  42224. pxQueue->uxMessagesWaiting = ( UBaseType_t ) 0U;
  42225. 8012036: 68fb ldr r3, [r7, #12]
  42226. 8012038: 2200 movs r2, #0
  42227. 801203a: 639a str r2, [r3, #56] @ 0x38
  42228. pxQueue->pcWriteTo = pxQueue->pcHead;
  42229. 801203c: 68fb ldr r3, [r7, #12]
  42230. 801203e: 681a ldr r2, [r3, #0]
  42231. 8012040: 68fb ldr r3, [r7, #12]
  42232. 8012042: 605a str r2, [r3, #4]
  42233. pxQueue->u.xQueue.pcReadFrom = pxQueue->pcHead + ( ( pxQueue->uxLength - 1U ) * pxQueue->uxItemSize ); /*lint !e9016 Pointer arithmetic allowed on char types, especially when it assists conveying intent. */
  42234. 8012044: 68fb ldr r3, [r7, #12]
  42235. 8012046: 681a ldr r2, [r3, #0]
  42236. 8012048: 68fb ldr r3, [r7, #12]
  42237. 801204a: 6bdb ldr r3, [r3, #60] @ 0x3c
  42238. 801204c: 3b01 subs r3, #1
  42239. 801204e: 68f9 ldr r1, [r7, #12]
  42240. 8012050: 6c09 ldr r1, [r1, #64] @ 0x40
  42241. 8012052: fb01 f303 mul.w r3, r1, r3
  42242. 8012056: 441a add r2, r3
  42243. 8012058: 68fb ldr r3, [r7, #12]
  42244. 801205a: 60da str r2, [r3, #12]
  42245. pxQueue->cRxLock = queueUNLOCKED;
  42246. 801205c: 68fb ldr r3, [r7, #12]
  42247. 801205e: 22ff movs r2, #255 @ 0xff
  42248. 8012060: f883 2044 strb.w r2, [r3, #68] @ 0x44
  42249. pxQueue->cTxLock = queueUNLOCKED;
  42250. 8012064: 68fb ldr r3, [r7, #12]
  42251. 8012066: 22ff movs r2, #255 @ 0xff
  42252. 8012068: f883 2045 strb.w r2, [r3, #69] @ 0x45
  42253. if( xNewQueue == pdFALSE )
  42254. 801206c: 683b ldr r3, [r7, #0]
  42255. 801206e: 2b00 cmp r3, #0
  42256. 8012070: d114 bne.n 801209c <xQueueGenericReset+0xac>
  42257. /* If there are tasks blocked waiting to read from the queue, then
  42258. the tasks will remain blocked as after this function exits the queue
  42259. will still be empty. If there are tasks blocked waiting to write to
  42260. the queue, then one should be unblocked as after this function exits
  42261. it will be possible to write to it. */
  42262. if( listLIST_IS_EMPTY( &( pxQueue->xTasksWaitingToSend ) ) == pdFALSE )
  42263. 8012072: 68fb ldr r3, [r7, #12]
  42264. 8012074: 691b ldr r3, [r3, #16]
  42265. 8012076: 2b00 cmp r3, #0
  42266. 8012078: d01a beq.n 80120b0 <xQueueGenericReset+0xc0>
  42267. {
  42268. if( xTaskRemoveFromEventList( &( pxQueue->xTasksWaitingToSend ) ) != pdFALSE )
  42269. 801207a: 68fb ldr r3, [r7, #12]
  42270. 801207c: 3310 adds r3, #16
  42271. 801207e: 4618 mov r0, r3
  42272. 8012080: f002 f922 bl 80142c8 <xTaskRemoveFromEventList>
  42273. 8012084: 4603 mov r3, r0
  42274. 8012086: 2b00 cmp r3, #0
  42275. 8012088: d012 beq.n 80120b0 <xQueueGenericReset+0xc0>
  42276. {
  42277. queueYIELD_IF_USING_PREEMPTION();
  42278. 801208a: 4b0d ldr r3, [pc, #52] @ (80120c0 <xQueueGenericReset+0xd0>)
  42279. 801208c: f04f 5280 mov.w r2, #268435456 @ 0x10000000
  42280. 8012090: 601a str r2, [r3, #0]
  42281. 8012092: f3bf 8f4f dsb sy
  42282. 8012096: f3bf 8f6f isb sy
  42283. 801209a: e009 b.n 80120b0 <xQueueGenericReset+0xc0>
  42284. }
  42285. }
  42286. else
  42287. {
  42288. /* Ensure the event queues start in the correct state. */
  42289. vListInitialise( &( pxQueue->xTasksWaitingToSend ) );
  42290. 801209c: 68fb ldr r3, [r7, #12]
  42291. 801209e: 3310 adds r3, #16
  42292. 80120a0: 4618 mov r0, r3
  42293. 80120a2: f7ff fef1 bl 8011e88 <vListInitialise>
  42294. vListInitialise( &( pxQueue->xTasksWaitingToReceive ) );
  42295. 80120a6: 68fb ldr r3, [r7, #12]
  42296. 80120a8: 3324 adds r3, #36 @ 0x24
  42297. 80120aa: 4618 mov r0, r3
  42298. 80120ac: f7ff feec bl 8011e88 <vListInitialise>
  42299. }
  42300. }
  42301. taskEXIT_CRITICAL();
  42302. 80120b0: f003 fcbc bl 8015a2c <vPortExitCritical>
  42303. /* A value is returned for calling semantic consistency with previous
  42304. versions. */
  42305. return pdPASS;
  42306. 80120b4: 2301 movs r3, #1
  42307. }
  42308. 80120b6: 4618 mov r0, r3
  42309. 80120b8: 3710 adds r7, #16
  42310. 80120ba: 46bd mov sp, r7
  42311. 80120bc: bd80 pop {r7, pc}
  42312. 80120be: bf00 nop
  42313. 80120c0: e000ed04 .word 0xe000ed04
  42314. 080120c4 <xQueueGenericCreateStatic>:
  42315. /*-----------------------------------------------------------*/
  42316. #if( configSUPPORT_STATIC_ALLOCATION == 1 )
  42317. QueueHandle_t xQueueGenericCreateStatic( const UBaseType_t uxQueueLength, const UBaseType_t uxItemSize, uint8_t *pucQueueStorage, StaticQueue_t *pxStaticQueue, const uint8_t ucQueueType )
  42318. {
  42319. 80120c4: b580 push {r7, lr}
  42320. 80120c6: b08e sub sp, #56 @ 0x38
  42321. 80120c8: af02 add r7, sp, #8
  42322. 80120ca: 60f8 str r0, [r7, #12]
  42323. 80120cc: 60b9 str r1, [r7, #8]
  42324. 80120ce: 607a str r2, [r7, #4]
  42325. 80120d0: 603b str r3, [r7, #0]
  42326. Queue_t *pxNewQueue;
  42327. configASSERT( uxQueueLength > ( UBaseType_t ) 0 );
  42328. 80120d2: 68fb ldr r3, [r7, #12]
  42329. 80120d4: 2b00 cmp r3, #0
  42330. 80120d6: d10b bne.n 80120f0 <xQueueGenericCreateStatic+0x2c>
  42331. __asm volatile
  42332. 80120d8: f04f 0350 mov.w r3, #80 @ 0x50
  42333. 80120dc: f383 8811 msr BASEPRI, r3
  42334. 80120e0: f3bf 8f6f isb sy
  42335. 80120e4: f3bf 8f4f dsb sy
  42336. 80120e8: 62bb str r3, [r7, #40] @ 0x28
  42337. }
  42338. 80120ea: bf00 nop
  42339. 80120ec: bf00 nop
  42340. 80120ee: e7fd b.n 80120ec <xQueueGenericCreateStatic+0x28>
  42341. /* The StaticQueue_t structure and the queue storage area must be
  42342. supplied. */
  42343. configASSERT( pxStaticQueue != NULL );
  42344. 80120f0: 683b ldr r3, [r7, #0]
  42345. 80120f2: 2b00 cmp r3, #0
  42346. 80120f4: d10b bne.n 801210e <xQueueGenericCreateStatic+0x4a>
  42347. __asm volatile
  42348. 80120f6: f04f 0350 mov.w r3, #80 @ 0x50
  42349. 80120fa: f383 8811 msr BASEPRI, r3
  42350. 80120fe: f3bf 8f6f isb sy
  42351. 8012102: f3bf 8f4f dsb sy
  42352. 8012106: 627b str r3, [r7, #36] @ 0x24
  42353. }
  42354. 8012108: bf00 nop
  42355. 801210a: bf00 nop
  42356. 801210c: e7fd b.n 801210a <xQueueGenericCreateStatic+0x46>
  42357. /* A queue storage area should be provided if the item size is not 0, and
  42358. should not be provided if the item size is 0. */
  42359. configASSERT( !( ( pucQueueStorage != NULL ) && ( uxItemSize == 0 ) ) );
  42360. 801210e: 687b ldr r3, [r7, #4]
  42361. 8012110: 2b00 cmp r3, #0
  42362. 8012112: d002 beq.n 801211a <xQueueGenericCreateStatic+0x56>
  42363. 8012114: 68bb ldr r3, [r7, #8]
  42364. 8012116: 2b00 cmp r3, #0
  42365. 8012118: d001 beq.n 801211e <xQueueGenericCreateStatic+0x5a>
  42366. 801211a: 2301 movs r3, #1
  42367. 801211c: e000 b.n 8012120 <xQueueGenericCreateStatic+0x5c>
  42368. 801211e: 2300 movs r3, #0
  42369. 8012120: 2b00 cmp r3, #0
  42370. 8012122: d10b bne.n 801213c <xQueueGenericCreateStatic+0x78>
  42371. __asm volatile
  42372. 8012124: f04f 0350 mov.w r3, #80 @ 0x50
  42373. 8012128: f383 8811 msr BASEPRI, r3
  42374. 801212c: f3bf 8f6f isb sy
  42375. 8012130: f3bf 8f4f dsb sy
  42376. 8012134: 623b str r3, [r7, #32]
  42377. }
  42378. 8012136: bf00 nop
  42379. 8012138: bf00 nop
  42380. 801213a: e7fd b.n 8012138 <xQueueGenericCreateStatic+0x74>
  42381. configASSERT( !( ( pucQueueStorage == NULL ) && ( uxItemSize != 0 ) ) );
  42382. 801213c: 687b ldr r3, [r7, #4]
  42383. 801213e: 2b00 cmp r3, #0
  42384. 8012140: d102 bne.n 8012148 <xQueueGenericCreateStatic+0x84>
  42385. 8012142: 68bb ldr r3, [r7, #8]
  42386. 8012144: 2b00 cmp r3, #0
  42387. 8012146: d101 bne.n 801214c <xQueueGenericCreateStatic+0x88>
  42388. 8012148: 2301 movs r3, #1
  42389. 801214a: e000 b.n 801214e <xQueueGenericCreateStatic+0x8a>
  42390. 801214c: 2300 movs r3, #0
  42391. 801214e: 2b00 cmp r3, #0
  42392. 8012150: d10b bne.n 801216a <xQueueGenericCreateStatic+0xa6>
  42393. __asm volatile
  42394. 8012152: f04f 0350 mov.w r3, #80 @ 0x50
  42395. 8012156: f383 8811 msr BASEPRI, r3
  42396. 801215a: f3bf 8f6f isb sy
  42397. 801215e: f3bf 8f4f dsb sy
  42398. 8012162: 61fb str r3, [r7, #28]
  42399. }
  42400. 8012164: bf00 nop
  42401. 8012166: bf00 nop
  42402. 8012168: e7fd b.n 8012166 <xQueueGenericCreateStatic+0xa2>
  42403. #if( configASSERT_DEFINED == 1 )
  42404. {
  42405. /* Sanity check that the size of the structure used to declare a
  42406. variable of type StaticQueue_t or StaticSemaphore_t equals the size of
  42407. the real queue and semaphore structures. */
  42408. volatile size_t xSize = sizeof( StaticQueue_t );
  42409. 801216a: 2350 movs r3, #80 @ 0x50
  42410. 801216c: 617b str r3, [r7, #20]
  42411. configASSERT( xSize == sizeof( Queue_t ) );
  42412. 801216e: 697b ldr r3, [r7, #20]
  42413. 8012170: 2b50 cmp r3, #80 @ 0x50
  42414. 8012172: d00b beq.n 801218c <xQueueGenericCreateStatic+0xc8>
  42415. __asm volatile
  42416. 8012174: f04f 0350 mov.w r3, #80 @ 0x50
  42417. 8012178: f383 8811 msr BASEPRI, r3
  42418. 801217c: f3bf 8f6f isb sy
  42419. 8012180: f3bf 8f4f dsb sy
  42420. 8012184: 61bb str r3, [r7, #24]
  42421. }
  42422. 8012186: bf00 nop
  42423. 8012188: bf00 nop
  42424. 801218a: e7fd b.n 8012188 <xQueueGenericCreateStatic+0xc4>
  42425. ( void ) xSize; /* Keeps lint quiet when configASSERT() is not defined. */
  42426. 801218c: 697b ldr r3, [r7, #20]
  42427. #endif /* configASSERT_DEFINED */
  42428. /* The address of a statically allocated queue was passed in, use it.
  42429. The address of a statically allocated storage area was also passed in
  42430. but is already set. */
  42431. pxNewQueue = ( Queue_t * ) pxStaticQueue; /*lint !e740 !e9087 Unusual cast is ok as the structures are designed to have the same alignment, and the size is checked by an assert. */
  42432. 801218e: 683b ldr r3, [r7, #0]
  42433. 8012190: 62fb str r3, [r7, #44] @ 0x2c
  42434. if( pxNewQueue != NULL )
  42435. 8012192: 6afb ldr r3, [r7, #44] @ 0x2c
  42436. 8012194: 2b00 cmp r3, #0
  42437. 8012196: d00d beq.n 80121b4 <xQueueGenericCreateStatic+0xf0>
  42438. #if( configSUPPORT_DYNAMIC_ALLOCATION == 1 )
  42439. {
  42440. /* Queues can be allocated wither statically or dynamically, so
  42441. note this queue was allocated statically in case the queue is
  42442. later deleted. */
  42443. pxNewQueue->ucStaticallyAllocated = pdTRUE;
  42444. 8012198: 6afb ldr r3, [r7, #44] @ 0x2c
  42445. 801219a: 2201 movs r2, #1
  42446. 801219c: f883 2046 strb.w r2, [r3, #70] @ 0x46
  42447. }
  42448. #endif /* configSUPPORT_DYNAMIC_ALLOCATION */
  42449. prvInitialiseNewQueue( uxQueueLength, uxItemSize, pucQueueStorage, ucQueueType, pxNewQueue );
  42450. 80121a0: f897 2038 ldrb.w r2, [r7, #56] @ 0x38
  42451. 80121a4: 6afb ldr r3, [r7, #44] @ 0x2c
  42452. 80121a6: 9300 str r3, [sp, #0]
  42453. 80121a8: 4613 mov r3, r2
  42454. 80121aa: 687a ldr r2, [r7, #4]
  42455. 80121ac: 68b9 ldr r1, [r7, #8]
  42456. 80121ae: 68f8 ldr r0, [r7, #12]
  42457. 80121b0: f000 f840 bl 8012234 <prvInitialiseNewQueue>
  42458. {
  42459. traceQUEUE_CREATE_FAILED( ucQueueType );
  42460. mtCOVERAGE_TEST_MARKER();
  42461. }
  42462. return pxNewQueue;
  42463. 80121b4: 6afb ldr r3, [r7, #44] @ 0x2c
  42464. }
  42465. 80121b6: 4618 mov r0, r3
  42466. 80121b8: 3730 adds r7, #48 @ 0x30
  42467. 80121ba: 46bd mov sp, r7
  42468. 80121bc: bd80 pop {r7, pc}
  42469. 080121be <xQueueGenericCreate>:
  42470. /*-----------------------------------------------------------*/
  42471. #if( configSUPPORT_DYNAMIC_ALLOCATION == 1 )
  42472. QueueHandle_t xQueueGenericCreate( const UBaseType_t uxQueueLength, const UBaseType_t uxItemSize, const uint8_t ucQueueType )
  42473. {
  42474. 80121be: b580 push {r7, lr}
  42475. 80121c0: b08a sub sp, #40 @ 0x28
  42476. 80121c2: af02 add r7, sp, #8
  42477. 80121c4: 60f8 str r0, [r7, #12]
  42478. 80121c6: 60b9 str r1, [r7, #8]
  42479. 80121c8: 4613 mov r3, r2
  42480. 80121ca: 71fb strb r3, [r7, #7]
  42481. Queue_t *pxNewQueue;
  42482. size_t xQueueSizeInBytes;
  42483. uint8_t *pucQueueStorage;
  42484. configASSERT( uxQueueLength > ( UBaseType_t ) 0 );
  42485. 80121cc: 68fb ldr r3, [r7, #12]
  42486. 80121ce: 2b00 cmp r3, #0
  42487. 80121d0: d10b bne.n 80121ea <xQueueGenericCreate+0x2c>
  42488. __asm volatile
  42489. 80121d2: f04f 0350 mov.w r3, #80 @ 0x50
  42490. 80121d6: f383 8811 msr BASEPRI, r3
  42491. 80121da: f3bf 8f6f isb sy
  42492. 80121de: f3bf 8f4f dsb sy
  42493. 80121e2: 613b str r3, [r7, #16]
  42494. }
  42495. 80121e4: bf00 nop
  42496. 80121e6: bf00 nop
  42497. 80121e8: e7fd b.n 80121e6 <xQueueGenericCreate+0x28>
  42498. /* Allocate enough space to hold the maximum number of items that
  42499. can be in the queue at any time. It is valid for uxItemSize to be
  42500. zero in the case the queue is used as a semaphore. */
  42501. xQueueSizeInBytes = ( size_t ) ( uxQueueLength * uxItemSize ); /*lint !e961 MISRA exception as the casts are only redundant for some ports. */
  42502. 80121ea: 68fb ldr r3, [r7, #12]
  42503. 80121ec: 68ba ldr r2, [r7, #8]
  42504. 80121ee: fb02 f303 mul.w r3, r2, r3
  42505. 80121f2: 61fb str r3, [r7, #28]
  42506. alignment requirements of the Queue_t structure - which in this case
  42507. is an int8_t *. Therefore, whenever the stack alignment requirements
  42508. are greater than or equal to the pointer to char requirements the cast
  42509. is safe. In other cases alignment requirements are not strict (one or
  42510. two bytes). */
  42511. pxNewQueue = ( Queue_t * ) pvPortMalloc( sizeof( Queue_t ) + xQueueSizeInBytes ); /*lint !e9087 !e9079 see comment above. */
  42512. 80121f4: 69fb ldr r3, [r7, #28]
  42513. 80121f6: 3350 adds r3, #80 @ 0x50
  42514. 80121f8: 4618 mov r0, r3
  42515. 80121fa: f003 fd07 bl 8015c0c <pvPortMalloc>
  42516. 80121fe: 61b8 str r0, [r7, #24]
  42517. if( pxNewQueue != NULL )
  42518. 8012200: 69bb ldr r3, [r7, #24]
  42519. 8012202: 2b00 cmp r3, #0
  42520. 8012204: d011 beq.n 801222a <xQueueGenericCreate+0x6c>
  42521. {
  42522. /* Jump past the queue structure to find the location of the queue
  42523. storage area. */
  42524. pucQueueStorage = ( uint8_t * ) pxNewQueue;
  42525. 8012206: 69bb ldr r3, [r7, #24]
  42526. 8012208: 617b str r3, [r7, #20]
  42527. pucQueueStorage += sizeof( Queue_t ); /*lint !e9016 Pointer arithmetic allowed on char types, especially when it assists conveying intent. */
  42528. 801220a: 697b ldr r3, [r7, #20]
  42529. 801220c: 3350 adds r3, #80 @ 0x50
  42530. 801220e: 617b str r3, [r7, #20]
  42531. #if( configSUPPORT_STATIC_ALLOCATION == 1 )
  42532. {
  42533. /* Queues can be created either statically or dynamically, so
  42534. note this task was created dynamically in case it is later
  42535. deleted. */
  42536. pxNewQueue->ucStaticallyAllocated = pdFALSE;
  42537. 8012210: 69bb ldr r3, [r7, #24]
  42538. 8012212: 2200 movs r2, #0
  42539. 8012214: f883 2046 strb.w r2, [r3, #70] @ 0x46
  42540. }
  42541. #endif /* configSUPPORT_STATIC_ALLOCATION */
  42542. prvInitialiseNewQueue( uxQueueLength, uxItemSize, pucQueueStorage, ucQueueType, pxNewQueue );
  42543. 8012218: 79fa ldrb r2, [r7, #7]
  42544. 801221a: 69bb ldr r3, [r7, #24]
  42545. 801221c: 9300 str r3, [sp, #0]
  42546. 801221e: 4613 mov r3, r2
  42547. 8012220: 697a ldr r2, [r7, #20]
  42548. 8012222: 68b9 ldr r1, [r7, #8]
  42549. 8012224: 68f8 ldr r0, [r7, #12]
  42550. 8012226: f000 f805 bl 8012234 <prvInitialiseNewQueue>
  42551. {
  42552. traceQUEUE_CREATE_FAILED( ucQueueType );
  42553. mtCOVERAGE_TEST_MARKER();
  42554. }
  42555. return pxNewQueue;
  42556. 801222a: 69bb ldr r3, [r7, #24]
  42557. }
  42558. 801222c: 4618 mov r0, r3
  42559. 801222e: 3720 adds r7, #32
  42560. 8012230: 46bd mov sp, r7
  42561. 8012232: bd80 pop {r7, pc}
  42562. 08012234 <prvInitialiseNewQueue>:
  42563. #endif /* configSUPPORT_STATIC_ALLOCATION */
  42564. /*-----------------------------------------------------------*/
  42565. static void prvInitialiseNewQueue( const UBaseType_t uxQueueLength, const UBaseType_t uxItemSize, uint8_t *pucQueueStorage, const uint8_t ucQueueType, Queue_t *pxNewQueue )
  42566. {
  42567. 8012234: b580 push {r7, lr}
  42568. 8012236: b084 sub sp, #16
  42569. 8012238: af00 add r7, sp, #0
  42570. 801223a: 60f8 str r0, [r7, #12]
  42571. 801223c: 60b9 str r1, [r7, #8]
  42572. 801223e: 607a str r2, [r7, #4]
  42573. 8012240: 70fb strb r3, [r7, #3]
  42574. /* Remove compiler warnings about unused parameters should
  42575. configUSE_TRACE_FACILITY not be set to 1. */
  42576. ( void ) ucQueueType;
  42577. if( uxItemSize == ( UBaseType_t ) 0 )
  42578. 8012242: 68bb ldr r3, [r7, #8]
  42579. 8012244: 2b00 cmp r3, #0
  42580. 8012246: d103 bne.n 8012250 <prvInitialiseNewQueue+0x1c>
  42581. {
  42582. /* No RAM was allocated for the queue storage area, but PC head cannot
  42583. be set to NULL because NULL is used as a key to say the queue is used as
  42584. a mutex. Therefore just set pcHead to point to the queue as a benign
  42585. value that is known to be within the memory map. */
  42586. pxNewQueue->pcHead = ( int8_t * ) pxNewQueue;
  42587. 8012248: 69bb ldr r3, [r7, #24]
  42588. 801224a: 69ba ldr r2, [r7, #24]
  42589. 801224c: 601a str r2, [r3, #0]
  42590. 801224e: e002 b.n 8012256 <prvInitialiseNewQueue+0x22>
  42591. }
  42592. else
  42593. {
  42594. /* Set the head to the start of the queue storage area. */
  42595. pxNewQueue->pcHead = ( int8_t * ) pucQueueStorage;
  42596. 8012250: 69bb ldr r3, [r7, #24]
  42597. 8012252: 687a ldr r2, [r7, #4]
  42598. 8012254: 601a str r2, [r3, #0]
  42599. }
  42600. /* Initialise the queue members as described where the queue type is
  42601. defined. */
  42602. pxNewQueue->uxLength = uxQueueLength;
  42603. 8012256: 69bb ldr r3, [r7, #24]
  42604. 8012258: 68fa ldr r2, [r7, #12]
  42605. 801225a: 63da str r2, [r3, #60] @ 0x3c
  42606. pxNewQueue->uxItemSize = uxItemSize;
  42607. 801225c: 69bb ldr r3, [r7, #24]
  42608. 801225e: 68ba ldr r2, [r7, #8]
  42609. 8012260: 641a str r2, [r3, #64] @ 0x40
  42610. ( void ) xQueueGenericReset( pxNewQueue, pdTRUE );
  42611. 8012262: 2101 movs r1, #1
  42612. 8012264: 69b8 ldr r0, [r7, #24]
  42613. 8012266: f7ff fec3 bl 8011ff0 <xQueueGenericReset>
  42614. #if ( configUSE_TRACE_FACILITY == 1 )
  42615. {
  42616. pxNewQueue->ucQueueType = ucQueueType;
  42617. 801226a: 69bb ldr r3, [r7, #24]
  42618. 801226c: 78fa ldrb r2, [r7, #3]
  42619. 801226e: f883 204c strb.w r2, [r3, #76] @ 0x4c
  42620. pxNewQueue->pxQueueSetContainer = NULL;
  42621. }
  42622. #endif /* configUSE_QUEUE_SETS */
  42623. traceQUEUE_CREATE( pxNewQueue );
  42624. }
  42625. 8012272: bf00 nop
  42626. 8012274: 3710 adds r7, #16
  42627. 8012276: 46bd mov sp, r7
  42628. 8012278: bd80 pop {r7, pc}
  42629. 0801227a <prvInitialiseMutex>:
  42630. /*-----------------------------------------------------------*/
  42631. #if( configUSE_MUTEXES == 1 )
  42632. static void prvInitialiseMutex( Queue_t *pxNewQueue )
  42633. {
  42634. 801227a: b580 push {r7, lr}
  42635. 801227c: b082 sub sp, #8
  42636. 801227e: af00 add r7, sp, #0
  42637. 8012280: 6078 str r0, [r7, #4]
  42638. if( pxNewQueue != NULL )
  42639. 8012282: 687b ldr r3, [r7, #4]
  42640. 8012284: 2b00 cmp r3, #0
  42641. 8012286: d00e beq.n 80122a6 <prvInitialiseMutex+0x2c>
  42642. {
  42643. /* The queue create function will set all the queue structure members
  42644. correctly for a generic queue, but this function is creating a
  42645. mutex. Overwrite those members that need to be set differently -
  42646. in particular the information required for priority inheritance. */
  42647. pxNewQueue->u.xSemaphore.xMutexHolder = NULL;
  42648. 8012288: 687b ldr r3, [r7, #4]
  42649. 801228a: 2200 movs r2, #0
  42650. 801228c: 609a str r2, [r3, #8]
  42651. pxNewQueue->uxQueueType = queueQUEUE_IS_MUTEX;
  42652. 801228e: 687b ldr r3, [r7, #4]
  42653. 8012290: 2200 movs r2, #0
  42654. 8012292: 601a str r2, [r3, #0]
  42655. /* In case this is a recursive mutex. */
  42656. pxNewQueue->u.xSemaphore.uxRecursiveCallCount = 0;
  42657. 8012294: 687b ldr r3, [r7, #4]
  42658. 8012296: 2200 movs r2, #0
  42659. 8012298: 60da str r2, [r3, #12]
  42660. traceCREATE_MUTEX( pxNewQueue );
  42661. /* Start with the semaphore in the expected state. */
  42662. ( void ) xQueueGenericSend( pxNewQueue, NULL, ( TickType_t ) 0U, queueSEND_TO_BACK );
  42663. 801229a: 2300 movs r3, #0
  42664. 801229c: 2200 movs r2, #0
  42665. 801229e: 2100 movs r1, #0
  42666. 80122a0: 6878 ldr r0, [r7, #4]
  42667. 80122a2: f000 f911 bl 80124c8 <xQueueGenericSend>
  42668. }
  42669. else
  42670. {
  42671. traceCREATE_MUTEX_FAILED();
  42672. }
  42673. }
  42674. 80122a6: bf00 nop
  42675. 80122a8: 3708 adds r7, #8
  42676. 80122aa: 46bd mov sp, r7
  42677. 80122ac: bd80 pop {r7, pc}
  42678. 080122ae <xQueueCreateMutex>:
  42679. /*-----------------------------------------------------------*/
  42680. #if( ( configUSE_MUTEXES == 1 ) && ( configSUPPORT_DYNAMIC_ALLOCATION == 1 ) )
  42681. QueueHandle_t xQueueCreateMutex( const uint8_t ucQueueType )
  42682. {
  42683. 80122ae: b580 push {r7, lr}
  42684. 80122b0: b086 sub sp, #24
  42685. 80122b2: af00 add r7, sp, #0
  42686. 80122b4: 4603 mov r3, r0
  42687. 80122b6: 71fb strb r3, [r7, #7]
  42688. QueueHandle_t xNewQueue;
  42689. const UBaseType_t uxMutexLength = ( UBaseType_t ) 1, uxMutexSize = ( UBaseType_t ) 0;
  42690. 80122b8: 2301 movs r3, #1
  42691. 80122ba: 617b str r3, [r7, #20]
  42692. 80122bc: 2300 movs r3, #0
  42693. 80122be: 613b str r3, [r7, #16]
  42694. xNewQueue = xQueueGenericCreate( uxMutexLength, uxMutexSize, ucQueueType );
  42695. 80122c0: 79fb ldrb r3, [r7, #7]
  42696. 80122c2: 461a mov r2, r3
  42697. 80122c4: 6939 ldr r1, [r7, #16]
  42698. 80122c6: 6978 ldr r0, [r7, #20]
  42699. 80122c8: f7ff ff79 bl 80121be <xQueueGenericCreate>
  42700. 80122cc: 60f8 str r0, [r7, #12]
  42701. prvInitialiseMutex( ( Queue_t * ) xNewQueue );
  42702. 80122ce: 68f8 ldr r0, [r7, #12]
  42703. 80122d0: f7ff ffd3 bl 801227a <prvInitialiseMutex>
  42704. return xNewQueue;
  42705. 80122d4: 68fb ldr r3, [r7, #12]
  42706. }
  42707. 80122d6: 4618 mov r0, r3
  42708. 80122d8: 3718 adds r7, #24
  42709. 80122da: 46bd mov sp, r7
  42710. 80122dc: bd80 pop {r7, pc}
  42711. 080122de <xQueueCreateMutexStatic>:
  42712. /*-----------------------------------------------------------*/
  42713. #if( ( configUSE_MUTEXES == 1 ) && ( configSUPPORT_STATIC_ALLOCATION == 1 ) )
  42714. QueueHandle_t xQueueCreateMutexStatic( const uint8_t ucQueueType, StaticQueue_t *pxStaticQueue )
  42715. {
  42716. 80122de: b580 push {r7, lr}
  42717. 80122e0: b088 sub sp, #32
  42718. 80122e2: af02 add r7, sp, #8
  42719. 80122e4: 4603 mov r3, r0
  42720. 80122e6: 6039 str r1, [r7, #0]
  42721. 80122e8: 71fb strb r3, [r7, #7]
  42722. QueueHandle_t xNewQueue;
  42723. const UBaseType_t uxMutexLength = ( UBaseType_t ) 1, uxMutexSize = ( UBaseType_t ) 0;
  42724. 80122ea: 2301 movs r3, #1
  42725. 80122ec: 617b str r3, [r7, #20]
  42726. 80122ee: 2300 movs r3, #0
  42727. 80122f0: 613b str r3, [r7, #16]
  42728. /* Prevent compiler warnings about unused parameters if
  42729. configUSE_TRACE_FACILITY does not equal 1. */
  42730. ( void ) ucQueueType;
  42731. xNewQueue = xQueueGenericCreateStatic( uxMutexLength, uxMutexSize, NULL, pxStaticQueue, ucQueueType );
  42732. 80122f2: 79fb ldrb r3, [r7, #7]
  42733. 80122f4: 9300 str r3, [sp, #0]
  42734. 80122f6: 683b ldr r3, [r7, #0]
  42735. 80122f8: 2200 movs r2, #0
  42736. 80122fa: 6939 ldr r1, [r7, #16]
  42737. 80122fc: 6978 ldr r0, [r7, #20]
  42738. 80122fe: f7ff fee1 bl 80120c4 <xQueueGenericCreateStatic>
  42739. 8012302: 60f8 str r0, [r7, #12]
  42740. prvInitialiseMutex( ( Queue_t * ) xNewQueue );
  42741. 8012304: 68f8 ldr r0, [r7, #12]
  42742. 8012306: f7ff ffb8 bl 801227a <prvInitialiseMutex>
  42743. return xNewQueue;
  42744. 801230a: 68fb ldr r3, [r7, #12]
  42745. }
  42746. 801230c: 4618 mov r0, r3
  42747. 801230e: 3718 adds r7, #24
  42748. 8012310: 46bd mov sp, r7
  42749. 8012312: bd80 pop {r7, pc}
  42750. 08012314 <xQueueGiveMutexRecursive>:
  42751. /*-----------------------------------------------------------*/
  42752. #if ( configUSE_RECURSIVE_MUTEXES == 1 )
  42753. BaseType_t xQueueGiveMutexRecursive( QueueHandle_t xMutex )
  42754. {
  42755. 8012314: b590 push {r4, r7, lr}
  42756. 8012316: b087 sub sp, #28
  42757. 8012318: af00 add r7, sp, #0
  42758. 801231a: 6078 str r0, [r7, #4]
  42759. BaseType_t xReturn;
  42760. Queue_t * const pxMutex = ( Queue_t * ) xMutex;
  42761. 801231c: 687b ldr r3, [r7, #4]
  42762. 801231e: 613b str r3, [r7, #16]
  42763. configASSERT( pxMutex );
  42764. 8012320: 693b ldr r3, [r7, #16]
  42765. 8012322: 2b00 cmp r3, #0
  42766. 8012324: d10b bne.n 801233e <xQueueGiveMutexRecursive+0x2a>
  42767. __asm volatile
  42768. 8012326: f04f 0350 mov.w r3, #80 @ 0x50
  42769. 801232a: f383 8811 msr BASEPRI, r3
  42770. 801232e: f3bf 8f6f isb sy
  42771. 8012332: f3bf 8f4f dsb sy
  42772. 8012336: 60fb str r3, [r7, #12]
  42773. }
  42774. 8012338: bf00 nop
  42775. 801233a: bf00 nop
  42776. 801233c: e7fd b.n 801233a <xQueueGiveMutexRecursive+0x26>
  42777. change outside of this task. If this task does not hold the mutex then
  42778. pxMutexHolder can never coincidentally equal the tasks handle, and as
  42779. this is the only condition we are interested in it does not matter if
  42780. pxMutexHolder is accessed simultaneously by another task. Therefore no
  42781. mutual exclusion is required to test the pxMutexHolder variable. */
  42782. if( pxMutex->u.xSemaphore.xMutexHolder == xTaskGetCurrentTaskHandle() )
  42783. 801233e: 693b ldr r3, [r7, #16]
  42784. 8012340: 689c ldr r4, [r3, #8]
  42785. 8012342: f002 f9af bl 80146a4 <xTaskGetCurrentTaskHandle>
  42786. 8012346: 4603 mov r3, r0
  42787. 8012348: 429c cmp r4, r3
  42788. 801234a: d111 bne.n 8012370 <xQueueGiveMutexRecursive+0x5c>
  42789. /* uxRecursiveCallCount cannot be zero if xMutexHolder is equal to
  42790. the task handle, therefore no underflow check is required. Also,
  42791. uxRecursiveCallCount is only modified by the mutex holder, and as
  42792. there can only be one, no mutual exclusion is required to modify the
  42793. uxRecursiveCallCount member. */
  42794. ( pxMutex->u.xSemaphore.uxRecursiveCallCount )--;
  42795. 801234c: 693b ldr r3, [r7, #16]
  42796. 801234e: 68db ldr r3, [r3, #12]
  42797. 8012350: 1e5a subs r2, r3, #1
  42798. 8012352: 693b ldr r3, [r7, #16]
  42799. 8012354: 60da str r2, [r3, #12]
  42800. /* Has the recursive call count unwound to 0? */
  42801. if( pxMutex->u.xSemaphore.uxRecursiveCallCount == ( UBaseType_t ) 0 )
  42802. 8012356: 693b ldr r3, [r7, #16]
  42803. 8012358: 68db ldr r3, [r3, #12]
  42804. 801235a: 2b00 cmp r3, #0
  42805. 801235c: d105 bne.n 801236a <xQueueGiveMutexRecursive+0x56>
  42806. {
  42807. /* Return the mutex. This will automatically unblock any other
  42808. task that might be waiting to access the mutex. */
  42809. ( void ) xQueueGenericSend( pxMutex, NULL, queueMUTEX_GIVE_BLOCK_TIME, queueSEND_TO_BACK );
  42810. 801235e: 2300 movs r3, #0
  42811. 8012360: 2200 movs r2, #0
  42812. 8012362: 2100 movs r1, #0
  42813. 8012364: 6938 ldr r0, [r7, #16]
  42814. 8012366: f000 f8af bl 80124c8 <xQueueGenericSend>
  42815. else
  42816. {
  42817. mtCOVERAGE_TEST_MARKER();
  42818. }
  42819. xReturn = pdPASS;
  42820. 801236a: 2301 movs r3, #1
  42821. 801236c: 617b str r3, [r7, #20]
  42822. 801236e: e001 b.n 8012374 <xQueueGiveMutexRecursive+0x60>
  42823. }
  42824. else
  42825. {
  42826. /* The mutex cannot be given because the calling task is not the
  42827. holder. */
  42828. xReturn = pdFAIL;
  42829. 8012370: 2300 movs r3, #0
  42830. 8012372: 617b str r3, [r7, #20]
  42831. traceGIVE_MUTEX_RECURSIVE_FAILED( pxMutex );
  42832. }
  42833. return xReturn;
  42834. 8012374: 697b ldr r3, [r7, #20]
  42835. }
  42836. 8012376: 4618 mov r0, r3
  42837. 8012378: 371c adds r7, #28
  42838. 801237a: 46bd mov sp, r7
  42839. 801237c: bd90 pop {r4, r7, pc}
  42840. 0801237e <xQueueTakeMutexRecursive>:
  42841. /*-----------------------------------------------------------*/
  42842. #if ( configUSE_RECURSIVE_MUTEXES == 1 )
  42843. BaseType_t xQueueTakeMutexRecursive( QueueHandle_t xMutex, TickType_t xTicksToWait )
  42844. {
  42845. 801237e: b590 push {r4, r7, lr}
  42846. 8012380: b087 sub sp, #28
  42847. 8012382: af00 add r7, sp, #0
  42848. 8012384: 6078 str r0, [r7, #4]
  42849. 8012386: 6039 str r1, [r7, #0]
  42850. BaseType_t xReturn;
  42851. Queue_t * const pxMutex = ( Queue_t * ) xMutex;
  42852. 8012388: 687b ldr r3, [r7, #4]
  42853. 801238a: 613b str r3, [r7, #16]
  42854. configASSERT( pxMutex );
  42855. 801238c: 693b ldr r3, [r7, #16]
  42856. 801238e: 2b00 cmp r3, #0
  42857. 8012390: d10b bne.n 80123aa <xQueueTakeMutexRecursive+0x2c>
  42858. __asm volatile
  42859. 8012392: f04f 0350 mov.w r3, #80 @ 0x50
  42860. 8012396: f383 8811 msr BASEPRI, r3
  42861. 801239a: f3bf 8f6f isb sy
  42862. 801239e: f3bf 8f4f dsb sy
  42863. 80123a2: 60fb str r3, [r7, #12]
  42864. }
  42865. 80123a4: bf00 nop
  42866. 80123a6: bf00 nop
  42867. 80123a8: e7fd b.n 80123a6 <xQueueTakeMutexRecursive+0x28>
  42868. /* Comments regarding mutual exclusion as per those within
  42869. xQueueGiveMutexRecursive(). */
  42870. traceTAKE_MUTEX_RECURSIVE( pxMutex );
  42871. if( pxMutex->u.xSemaphore.xMutexHolder == xTaskGetCurrentTaskHandle() )
  42872. 80123aa: 693b ldr r3, [r7, #16]
  42873. 80123ac: 689c ldr r4, [r3, #8]
  42874. 80123ae: f002 f979 bl 80146a4 <xTaskGetCurrentTaskHandle>
  42875. 80123b2: 4603 mov r3, r0
  42876. 80123b4: 429c cmp r4, r3
  42877. 80123b6: d107 bne.n 80123c8 <xQueueTakeMutexRecursive+0x4a>
  42878. {
  42879. ( pxMutex->u.xSemaphore.uxRecursiveCallCount )++;
  42880. 80123b8: 693b ldr r3, [r7, #16]
  42881. 80123ba: 68db ldr r3, [r3, #12]
  42882. 80123bc: 1c5a adds r2, r3, #1
  42883. 80123be: 693b ldr r3, [r7, #16]
  42884. 80123c0: 60da str r2, [r3, #12]
  42885. xReturn = pdPASS;
  42886. 80123c2: 2301 movs r3, #1
  42887. 80123c4: 617b str r3, [r7, #20]
  42888. 80123c6: e00c b.n 80123e2 <xQueueTakeMutexRecursive+0x64>
  42889. }
  42890. else
  42891. {
  42892. xReturn = xQueueSemaphoreTake( pxMutex, xTicksToWait );
  42893. 80123c8: 6839 ldr r1, [r7, #0]
  42894. 80123ca: 6938 ldr r0, [r7, #16]
  42895. 80123cc: f000 fb8e bl 8012aec <xQueueSemaphoreTake>
  42896. 80123d0: 6178 str r0, [r7, #20]
  42897. /* pdPASS will only be returned if the mutex was successfully
  42898. obtained. The calling task may have entered the Blocked state
  42899. before reaching here. */
  42900. if( xReturn != pdFAIL )
  42901. 80123d2: 697b ldr r3, [r7, #20]
  42902. 80123d4: 2b00 cmp r3, #0
  42903. 80123d6: d004 beq.n 80123e2 <xQueueTakeMutexRecursive+0x64>
  42904. {
  42905. ( pxMutex->u.xSemaphore.uxRecursiveCallCount )++;
  42906. 80123d8: 693b ldr r3, [r7, #16]
  42907. 80123da: 68db ldr r3, [r3, #12]
  42908. 80123dc: 1c5a adds r2, r3, #1
  42909. 80123de: 693b ldr r3, [r7, #16]
  42910. 80123e0: 60da str r2, [r3, #12]
  42911. {
  42912. traceTAKE_MUTEX_RECURSIVE_FAILED( pxMutex );
  42913. }
  42914. }
  42915. return xReturn;
  42916. 80123e2: 697b ldr r3, [r7, #20]
  42917. }
  42918. 80123e4: 4618 mov r0, r3
  42919. 80123e6: 371c adds r7, #28
  42920. 80123e8: 46bd mov sp, r7
  42921. 80123ea: bd90 pop {r4, r7, pc}
  42922. 080123ec <xQueueCreateCountingSemaphoreStatic>:
  42923. /*-----------------------------------------------------------*/
  42924. #if( ( configUSE_COUNTING_SEMAPHORES == 1 ) && ( configSUPPORT_STATIC_ALLOCATION == 1 ) )
  42925. QueueHandle_t xQueueCreateCountingSemaphoreStatic( const UBaseType_t uxMaxCount, const UBaseType_t uxInitialCount, StaticQueue_t *pxStaticQueue )
  42926. {
  42927. 80123ec: b580 push {r7, lr}
  42928. 80123ee: b08a sub sp, #40 @ 0x28
  42929. 80123f0: af02 add r7, sp, #8
  42930. 80123f2: 60f8 str r0, [r7, #12]
  42931. 80123f4: 60b9 str r1, [r7, #8]
  42932. 80123f6: 607a str r2, [r7, #4]
  42933. QueueHandle_t xHandle;
  42934. configASSERT( uxMaxCount != 0 );
  42935. 80123f8: 68fb ldr r3, [r7, #12]
  42936. 80123fa: 2b00 cmp r3, #0
  42937. 80123fc: d10b bne.n 8012416 <xQueueCreateCountingSemaphoreStatic+0x2a>
  42938. __asm volatile
  42939. 80123fe: f04f 0350 mov.w r3, #80 @ 0x50
  42940. 8012402: f383 8811 msr BASEPRI, r3
  42941. 8012406: f3bf 8f6f isb sy
  42942. 801240a: f3bf 8f4f dsb sy
  42943. 801240e: 61bb str r3, [r7, #24]
  42944. }
  42945. 8012410: bf00 nop
  42946. 8012412: bf00 nop
  42947. 8012414: e7fd b.n 8012412 <xQueueCreateCountingSemaphoreStatic+0x26>
  42948. configASSERT( uxInitialCount <= uxMaxCount );
  42949. 8012416: 68ba ldr r2, [r7, #8]
  42950. 8012418: 68fb ldr r3, [r7, #12]
  42951. 801241a: 429a cmp r2, r3
  42952. 801241c: d90b bls.n 8012436 <xQueueCreateCountingSemaphoreStatic+0x4a>
  42953. __asm volatile
  42954. 801241e: f04f 0350 mov.w r3, #80 @ 0x50
  42955. 8012422: f383 8811 msr BASEPRI, r3
  42956. 8012426: f3bf 8f6f isb sy
  42957. 801242a: f3bf 8f4f dsb sy
  42958. 801242e: 617b str r3, [r7, #20]
  42959. }
  42960. 8012430: bf00 nop
  42961. 8012432: bf00 nop
  42962. 8012434: e7fd b.n 8012432 <xQueueCreateCountingSemaphoreStatic+0x46>
  42963. xHandle = xQueueGenericCreateStatic( uxMaxCount, queueSEMAPHORE_QUEUE_ITEM_LENGTH, NULL, pxStaticQueue, queueQUEUE_TYPE_COUNTING_SEMAPHORE );
  42964. 8012436: 2302 movs r3, #2
  42965. 8012438: 9300 str r3, [sp, #0]
  42966. 801243a: 687b ldr r3, [r7, #4]
  42967. 801243c: 2200 movs r2, #0
  42968. 801243e: 2100 movs r1, #0
  42969. 8012440: 68f8 ldr r0, [r7, #12]
  42970. 8012442: f7ff fe3f bl 80120c4 <xQueueGenericCreateStatic>
  42971. 8012446: 61f8 str r0, [r7, #28]
  42972. if( xHandle != NULL )
  42973. 8012448: 69fb ldr r3, [r7, #28]
  42974. 801244a: 2b00 cmp r3, #0
  42975. 801244c: d002 beq.n 8012454 <xQueueCreateCountingSemaphoreStatic+0x68>
  42976. {
  42977. ( ( Queue_t * ) xHandle )->uxMessagesWaiting = uxInitialCount;
  42978. 801244e: 69fb ldr r3, [r7, #28]
  42979. 8012450: 68ba ldr r2, [r7, #8]
  42980. 8012452: 639a str r2, [r3, #56] @ 0x38
  42981. else
  42982. {
  42983. traceCREATE_COUNTING_SEMAPHORE_FAILED();
  42984. }
  42985. return xHandle;
  42986. 8012454: 69fb ldr r3, [r7, #28]
  42987. }
  42988. 8012456: 4618 mov r0, r3
  42989. 8012458: 3720 adds r7, #32
  42990. 801245a: 46bd mov sp, r7
  42991. 801245c: bd80 pop {r7, pc}
  42992. 0801245e <xQueueCreateCountingSemaphore>:
  42993. /*-----------------------------------------------------------*/
  42994. #if( ( configUSE_COUNTING_SEMAPHORES == 1 ) && ( configSUPPORT_DYNAMIC_ALLOCATION == 1 ) )
  42995. QueueHandle_t xQueueCreateCountingSemaphore( const UBaseType_t uxMaxCount, const UBaseType_t uxInitialCount )
  42996. {
  42997. 801245e: b580 push {r7, lr}
  42998. 8012460: b086 sub sp, #24
  42999. 8012462: af00 add r7, sp, #0
  43000. 8012464: 6078 str r0, [r7, #4]
  43001. 8012466: 6039 str r1, [r7, #0]
  43002. QueueHandle_t xHandle;
  43003. configASSERT( uxMaxCount != 0 );
  43004. 8012468: 687b ldr r3, [r7, #4]
  43005. 801246a: 2b00 cmp r3, #0
  43006. 801246c: d10b bne.n 8012486 <xQueueCreateCountingSemaphore+0x28>
  43007. __asm volatile
  43008. 801246e: f04f 0350 mov.w r3, #80 @ 0x50
  43009. 8012472: f383 8811 msr BASEPRI, r3
  43010. 8012476: f3bf 8f6f isb sy
  43011. 801247a: f3bf 8f4f dsb sy
  43012. 801247e: 613b str r3, [r7, #16]
  43013. }
  43014. 8012480: bf00 nop
  43015. 8012482: bf00 nop
  43016. 8012484: e7fd b.n 8012482 <xQueueCreateCountingSemaphore+0x24>
  43017. configASSERT( uxInitialCount <= uxMaxCount );
  43018. 8012486: 683a ldr r2, [r7, #0]
  43019. 8012488: 687b ldr r3, [r7, #4]
  43020. 801248a: 429a cmp r2, r3
  43021. 801248c: d90b bls.n 80124a6 <xQueueCreateCountingSemaphore+0x48>
  43022. __asm volatile
  43023. 801248e: f04f 0350 mov.w r3, #80 @ 0x50
  43024. 8012492: f383 8811 msr BASEPRI, r3
  43025. 8012496: f3bf 8f6f isb sy
  43026. 801249a: f3bf 8f4f dsb sy
  43027. 801249e: 60fb str r3, [r7, #12]
  43028. }
  43029. 80124a0: bf00 nop
  43030. 80124a2: bf00 nop
  43031. 80124a4: e7fd b.n 80124a2 <xQueueCreateCountingSemaphore+0x44>
  43032. xHandle = xQueueGenericCreate( uxMaxCount, queueSEMAPHORE_QUEUE_ITEM_LENGTH, queueQUEUE_TYPE_COUNTING_SEMAPHORE );
  43033. 80124a6: 2202 movs r2, #2
  43034. 80124a8: 2100 movs r1, #0
  43035. 80124aa: 6878 ldr r0, [r7, #4]
  43036. 80124ac: f7ff fe87 bl 80121be <xQueueGenericCreate>
  43037. 80124b0: 6178 str r0, [r7, #20]
  43038. if( xHandle != NULL )
  43039. 80124b2: 697b ldr r3, [r7, #20]
  43040. 80124b4: 2b00 cmp r3, #0
  43041. 80124b6: d002 beq.n 80124be <xQueueCreateCountingSemaphore+0x60>
  43042. {
  43043. ( ( Queue_t * ) xHandle )->uxMessagesWaiting = uxInitialCount;
  43044. 80124b8: 697b ldr r3, [r7, #20]
  43045. 80124ba: 683a ldr r2, [r7, #0]
  43046. 80124bc: 639a str r2, [r3, #56] @ 0x38
  43047. else
  43048. {
  43049. traceCREATE_COUNTING_SEMAPHORE_FAILED();
  43050. }
  43051. return xHandle;
  43052. 80124be: 697b ldr r3, [r7, #20]
  43053. }
  43054. 80124c0: 4618 mov r0, r3
  43055. 80124c2: 3718 adds r7, #24
  43056. 80124c4: 46bd mov sp, r7
  43057. 80124c6: bd80 pop {r7, pc}
  43058. 080124c8 <xQueueGenericSend>:
  43059. #endif /* ( ( configUSE_COUNTING_SEMAPHORES == 1 ) && ( configSUPPORT_DYNAMIC_ALLOCATION == 1 ) ) */
  43060. /*-----------------------------------------------------------*/
  43061. BaseType_t xQueueGenericSend( QueueHandle_t xQueue, const void * const pvItemToQueue, TickType_t xTicksToWait, const BaseType_t xCopyPosition )
  43062. {
  43063. 80124c8: b580 push {r7, lr}
  43064. 80124ca: b08e sub sp, #56 @ 0x38
  43065. 80124cc: af00 add r7, sp, #0
  43066. 80124ce: 60f8 str r0, [r7, #12]
  43067. 80124d0: 60b9 str r1, [r7, #8]
  43068. 80124d2: 607a str r2, [r7, #4]
  43069. 80124d4: 603b str r3, [r7, #0]
  43070. BaseType_t xEntryTimeSet = pdFALSE, xYieldRequired;
  43071. 80124d6: 2300 movs r3, #0
  43072. 80124d8: 637b str r3, [r7, #52] @ 0x34
  43073. TimeOut_t xTimeOut;
  43074. Queue_t * const pxQueue = xQueue;
  43075. 80124da: 68fb ldr r3, [r7, #12]
  43076. 80124dc: 633b str r3, [r7, #48] @ 0x30
  43077. configASSERT( pxQueue );
  43078. 80124de: 6b3b ldr r3, [r7, #48] @ 0x30
  43079. 80124e0: 2b00 cmp r3, #0
  43080. 80124e2: d10b bne.n 80124fc <xQueueGenericSend+0x34>
  43081. __asm volatile
  43082. 80124e4: f04f 0350 mov.w r3, #80 @ 0x50
  43083. 80124e8: f383 8811 msr BASEPRI, r3
  43084. 80124ec: f3bf 8f6f isb sy
  43085. 80124f0: f3bf 8f4f dsb sy
  43086. 80124f4: 62bb str r3, [r7, #40] @ 0x28
  43087. }
  43088. 80124f6: bf00 nop
  43089. 80124f8: bf00 nop
  43090. 80124fa: e7fd b.n 80124f8 <xQueueGenericSend+0x30>
  43091. configASSERT( !( ( pvItemToQueue == NULL ) && ( pxQueue->uxItemSize != ( UBaseType_t ) 0U ) ) );
  43092. 80124fc: 68bb ldr r3, [r7, #8]
  43093. 80124fe: 2b00 cmp r3, #0
  43094. 8012500: d103 bne.n 801250a <xQueueGenericSend+0x42>
  43095. 8012502: 6b3b ldr r3, [r7, #48] @ 0x30
  43096. 8012504: 6c1b ldr r3, [r3, #64] @ 0x40
  43097. 8012506: 2b00 cmp r3, #0
  43098. 8012508: d101 bne.n 801250e <xQueueGenericSend+0x46>
  43099. 801250a: 2301 movs r3, #1
  43100. 801250c: e000 b.n 8012510 <xQueueGenericSend+0x48>
  43101. 801250e: 2300 movs r3, #0
  43102. 8012510: 2b00 cmp r3, #0
  43103. 8012512: d10b bne.n 801252c <xQueueGenericSend+0x64>
  43104. __asm volatile
  43105. 8012514: f04f 0350 mov.w r3, #80 @ 0x50
  43106. 8012518: f383 8811 msr BASEPRI, r3
  43107. 801251c: f3bf 8f6f isb sy
  43108. 8012520: f3bf 8f4f dsb sy
  43109. 8012524: 627b str r3, [r7, #36] @ 0x24
  43110. }
  43111. 8012526: bf00 nop
  43112. 8012528: bf00 nop
  43113. 801252a: e7fd b.n 8012528 <xQueueGenericSend+0x60>
  43114. configASSERT( !( ( xCopyPosition == queueOVERWRITE ) && ( pxQueue->uxLength != 1 ) ) );
  43115. 801252c: 683b ldr r3, [r7, #0]
  43116. 801252e: 2b02 cmp r3, #2
  43117. 8012530: d103 bne.n 801253a <xQueueGenericSend+0x72>
  43118. 8012532: 6b3b ldr r3, [r7, #48] @ 0x30
  43119. 8012534: 6bdb ldr r3, [r3, #60] @ 0x3c
  43120. 8012536: 2b01 cmp r3, #1
  43121. 8012538: d101 bne.n 801253e <xQueueGenericSend+0x76>
  43122. 801253a: 2301 movs r3, #1
  43123. 801253c: e000 b.n 8012540 <xQueueGenericSend+0x78>
  43124. 801253e: 2300 movs r3, #0
  43125. 8012540: 2b00 cmp r3, #0
  43126. 8012542: d10b bne.n 801255c <xQueueGenericSend+0x94>
  43127. __asm volatile
  43128. 8012544: f04f 0350 mov.w r3, #80 @ 0x50
  43129. 8012548: f383 8811 msr BASEPRI, r3
  43130. 801254c: f3bf 8f6f isb sy
  43131. 8012550: f3bf 8f4f dsb sy
  43132. 8012554: 623b str r3, [r7, #32]
  43133. }
  43134. 8012556: bf00 nop
  43135. 8012558: bf00 nop
  43136. 801255a: e7fd b.n 8012558 <xQueueGenericSend+0x90>
  43137. #if ( ( INCLUDE_xTaskGetSchedulerState == 1 ) || ( configUSE_TIMERS == 1 ) )
  43138. {
  43139. configASSERT( !( ( xTaskGetSchedulerState() == taskSCHEDULER_SUSPENDED ) && ( xTicksToWait != 0 ) ) );
  43140. 801255c: f002 f8b2 bl 80146c4 <xTaskGetSchedulerState>
  43141. 8012560: 4603 mov r3, r0
  43142. 8012562: 2b00 cmp r3, #0
  43143. 8012564: d102 bne.n 801256c <xQueueGenericSend+0xa4>
  43144. 8012566: 687b ldr r3, [r7, #4]
  43145. 8012568: 2b00 cmp r3, #0
  43146. 801256a: d101 bne.n 8012570 <xQueueGenericSend+0xa8>
  43147. 801256c: 2301 movs r3, #1
  43148. 801256e: e000 b.n 8012572 <xQueueGenericSend+0xaa>
  43149. 8012570: 2300 movs r3, #0
  43150. 8012572: 2b00 cmp r3, #0
  43151. 8012574: d10b bne.n 801258e <xQueueGenericSend+0xc6>
  43152. __asm volatile
  43153. 8012576: f04f 0350 mov.w r3, #80 @ 0x50
  43154. 801257a: f383 8811 msr BASEPRI, r3
  43155. 801257e: f3bf 8f6f isb sy
  43156. 8012582: f3bf 8f4f dsb sy
  43157. 8012586: 61fb str r3, [r7, #28]
  43158. }
  43159. 8012588: bf00 nop
  43160. 801258a: bf00 nop
  43161. 801258c: e7fd b.n 801258a <xQueueGenericSend+0xc2>
  43162. /*lint -save -e904 This function relaxes the coding standard somewhat to
  43163. allow return statements within the function itself. This is done in the
  43164. interest of execution time efficiency. */
  43165. for( ;; )
  43166. {
  43167. taskENTER_CRITICAL();
  43168. 801258e: f003 fa1b bl 80159c8 <vPortEnterCritical>
  43169. {
  43170. /* Is there room on the queue now? The running task must be the
  43171. highest priority task wanting to access the queue. If the head item
  43172. in the queue is to be overwritten then it does not matter if the
  43173. queue is full. */
  43174. if( ( pxQueue->uxMessagesWaiting < pxQueue->uxLength ) || ( xCopyPosition == queueOVERWRITE ) )
  43175. 8012592: 6b3b ldr r3, [r7, #48] @ 0x30
  43176. 8012594: 6b9a ldr r2, [r3, #56] @ 0x38
  43177. 8012596: 6b3b ldr r3, [r7, #48] @ 0x30
  43178. 8012598: 6bdb ldr r3, [r3, #60] @ 0x3c
  43179. 801259a: 429a cmp r2, r3
  43180. 801259c: d302 bcc.n 80125a4 <xQueueGenericSend+0xdc>
  43181. 801259e: 683b ldr r3, [r7, #0]
  43182. 80125a0: 2b02 cmp r3, #2
  43183. 80125a2: d129 bne.n 80125f8 <xQueueGenericSend+0x130>
  43184. }
  43185. }
  43186. }
  43187. #else /* configUSE_QUEUE_SETS */
  43188. {
  43189. xYieldRequired = prvCopyDataToQueue( pxQueue, pvItemToQueue, xCopyPosition );
  43190. 80125a4: 683a ldr r2, [r7, #0]
  43191. 80125a6: 68b9 ldr r1, [r7, #8]
  43192. 80125a8: 6b38 ldr r0, [r7, #48] @ 0x30
  43193. 80125aa: f000 fcab bl 8012f04 <prvCopyDataToQueue>
  43194. 80125ae: 62f8 str r0, [r7, #44] @ 0x2c
  43195. /* If there was a task waiting for data to arrive on the
  43196. queue then unblock it now. */
  43197. if( listLIST_IS_EMPTY( &( pxQueue->xTasksWaitingToReceive ) ) == pdFALSE )
  43198. 80125b0: 6b3b ldr r3, [r7, #48] @ 0x30
  43199. 80125b2: 6a5b ldr r3, [r3, #36] @ 0x24
  43200. 80125b4: 2b00 cmp r3, #0
  43201. 80125b6: d010 beq.n 80125da <xQueueGenericSend+0x112>
  43202. {
  43203. if( xTaskRemoveFromEventList( &( pxQueue->xTasksWaitingToReceive ) ) != pdFALSE )
  43204. 80125b8: 6b3b ldr r3, [r7, #48] @ 0x30
  43205. 80125ba: 3324 adds r3, #36 @ 0x24
  43206. 80125bc: 4618 mov r0, r3
  43207. 80125be: f001 fe83 bl 80142c8 <xTaskRemoveFromEventList>
  43208. 80125c2: 4603 mov r3, r0
  43209. 80125c4: 2b00 cmp r3, #0
  43210. 80125c6: d013 beq.n 80125f0 <xQueueGenericSend+0x128>
  43211. {
  43212. /* The unblocked task has a priority higher than
  43213. our own so yield immediately. Yes it is ok to do
  43214. this from within the critical section - the kernel
  43215. takes care of that. */
  43216. queueYIELD_IF_USING_PREEMPTION();
  43217. 80125c8: 4b3f ldr r3, [pc, #252] @ (80126c8 <xQueueGenericSend+0x200>)
  43218. 80125ca: f04f 5280 mov.w r2, #268435456 @ 0x10000000
  43219. 80125ce: 601a str r2, [r3, #0]
  43220. 80125d0: f3bf 8f4f dsb sy
  43221. 80125d4: f3bf 8f6f isb sy
  43222. 80125d8: e00a b.n 80125f0 <xQueueGenericSend+0x128>
  43223. else
  43224. {
  43225. mtCOVERAGE_TEST_MARKER();
  43226. }
  43227. }
  43228. else if( xYieldRequired != pdFALSE )
  43229. 80125da: 6afb ldr r3, [r7, #44] @ 0x2c
  43230. 80125dc: 2b00 cmp r3, #0
  43231. 80125de: d007 beq.n 80125f0 <xQueueGenericSend+0x128>
  43232. {
  43233. /* This path is a special case that will only get
  43234. executed if the task was holding multiple mutexes and
  43235. the mutexes were given back in an order that is
  43236. different to that in which they were taken. */
  43237. queueYIELD_IF_USING_PREEMPTION();
  43238. 80125e0: 4b39 ldr r3, [pc, #228] @ (80126c8 <xQueueGenericSend+0x200>)
  43239. 80125e2: f04f 5280 mov.w r2, #268435456 @ 0x10000000
  43240. 80125e6: 601a str r2, [r3, #0]
  43241. 80125e8: f3bf 8f4f dsb sy
  43242. 80125ec: f3bf 8f6f isb sy
  43243. mtCOVERAGE_TEST_MARKER();
  43244. }
  43245. }
  43246. #endif /* configUSE_QUEUE_SETS */
  43247. taskEXIT_CRITICAL();
  43248. 80125f0: f003 fa1c bl 8015a2c <vPortExitCritical>
  43249. return pdPASS;
  43250. 80125f4: 2301 movs r3, #1
  43251. 80125f6: e063 b.n 80126c0 <xQueueGenericSend+0x1f8>
  43252. }
  43253. else
  43254. {
  43255. if( xTicksToWait == ( TickType_t ) 0 )
  43256. 80125f8: 687b ldr r3, [r7, #4]
  43257. 80125fa: 2b00 cmp r3, #0
  43258. 80125fc: d103 bne.n 8012606 <xQueueGenericSend+0x13e>
  43259. {
  43260. /* The queue was full and no block time is specified (or
  43261. the block time has expired) so leave now. */
  43262. taskEXIT_CRITICAL();
  43263. 80125fe: f003 fa15 bl 8015a2c <vPortExitCritical>
  43264. /* Return to the original privilege level before exiting
  43265. the function. */
  43266. traceQUEUE_SEND_FAILED( pxQueue );
  43267. return errQUEUE_FULL;
  43268. 8012602: 2300 movs r3, #0
  43269. 8012604: e05c b.n 80126c0 <xQueueGenericSend+0x1f8>
  43270. }
  43271. else if( xEntryTimeSet == pdFALSE )
  43272. 8012606: 6b7b ldr r3, [r7, #52] @ 0x34
  43273. 8012608: 2b00 cmp r3, #0
  43274. 801260a: d106 bne.n 801261a <xQueueGenericSend+0x152>
  43275. {
  43276. /* The queue was full and a block time was specified so
  43277. configure the timeout structure. */
  43278. vTaskInternalSetTimeOutState( &xTimeOut );
  43279. 801260c: f107 0314 add.w r3, r7, #20
  43280. 8012610: 4618 mov r0, r3
  43281. 8012612: f001 fee5 bl 80143e0 <vTaskInternalSetTimeOutState>
  43282. xEntryTimeSet = pdTRUE;
  43283. 8012616: 2301 movs r3, #1
  43284. 8012618: 637b str r3, [r7, #52] @ 0x34
  43285. /* Entry time was already set. */
  43286. mtCOVERAGE_TEST_MARKER();
  43287. }
  43288. }
  43289. }
  43290. taskEXIT_CRITICAL();
  43291. 801261a: f003 fa07 bl 8015a2c <vPortExitCritical>
  43292. /* Interrupts and other tasks can send to and receive from the queue
  43293. now the critical section has been exited. */
  43294. vTaskSuspendAll();
  43295. 801261e: f001 fc05 bl 8013e2c <vTaskSuspendAll>
  43296. prvLockQueue( pxQueue );
  43297. 8012622: f003 f9d1 bl 80159c8 <vPortEnterCritical>
  43298. 8012626: 6b3b ldr r3, [r7, #48] @ 0x30
  43299. 8012628: f893 3044 ldrb.w r3, [r3, #68] @ 0x44
  43300. 801262c: b25b sxtb r3, r3
  43301. 801262e: f1b3 3fff cmp.w r3, #4294967295 @ 0xffffffff
  43302. 8012632: d103 bne.n 801263c <xQueueGenericSend+0x174>
  43303. 8012634: 6b3b ldr r3, [r7, #48] @ 0x30
  43304. 8012636: 2200 movs r2, #0
  43305. 8012638: f883 2044 strb.w r2, [r3, #68] @ 0x44
  43306. 801263c: 6b3b ldr r3, [r7, #48] @ 0x30
  43307. 801263e: f893 3045 ldrb.w r3, [r3, #69] @ 0x45
  43308. 8012642: b25b sxtb r3, r3
  43309. 8012644: f1b3 3fff cmp.w r3, #4294967295 @ 0xffffffff
  43310. 8012648: d103 bne.n 8012652 <xQueueGenericSend+0x18a>
  43311. 801264a: 6b3b ldr r3, [r7, #48] @ 0x30
  43312. 801264c: 2200 movs r2, #0
  43313. 801264e: f883 2045 strb.w r2, [r3, #69] @ 0x45
  43314. 8012652: f003 f9eb bl 8015a2c <vPortExitCritical>
  43315. /* Update the timeout state to see if it has expired yet. */
  43316. if( xTaskCheckForTimeOut( &xTimeOut, &xTicksToWait ) == pdFALSE )
  43317. 8012656: 1d3a adds r2, r7, #4
  43318. 8012658: f107 0314 add.w r3, r7, #20
  43319. 801265c: 4611 mov r1, r2
  43320. 801265e: 4618 mov r0, r3
  43321. 8012660: f001 fed4 bl 801440c <xTaskCheckForTimeOut>
  43322. 8012664: 4603 mov r3, r0
  43323. 8012666: 2b00 cmp r3, #0
  43324. 8012668: d124 bne.n 80126b4 <xQueueGenericSend+0x1ec>
  43325. {
  43326. if( prvIsQueueFull( pxQueue ) != pdFALSE )
  43327. 801266a: 6b38 ldr r0, [r7, #48] @ 0x30
  43328. 801266c: f000 fd42 bl 80130f4 <prvIsQueueFull>
  43329. 8012670: 4603 mov r3, r0
  43330. 8012672: 2b00 cmp r3, #0
  43331. 8012674: d018 beq.n 80126a8 <xQueueGenericSend+0x1e0>
  43332. {
  43333. traceBLOCKING_ON_QUEUE_SEND( pxQueue );
  43334. vTaskPlaceOnEventList( &( pxQueue->xTasksWaitingToSend ), xTicksToWait );
  43335. 8012676: 6b3b ldr r3, [r7, #48] @ 0x30
  43336. 8012678: 3310 adds r3, #16
  43337. 801267a: 687a ldr r2, [r7, #4]
  43338. 801267c: 4611 mov r1, r2
  43339. 801267e: 4618 mov r0, r3
  43340. 8012680: f001 fdd0 bl 8014224 <vTaskPlaceOnEventList>
  43341. /* Unlocking the queue means queue events can effect the
  43342. event list. It is possible that interrupts occurring now
  43343. remove this task from the event list again - but as the
  43344. scheduler is suspended the task will go onto the pending
  43345. ready last instead of the actual ready list. */
  43346. prvUnlockQueue( pxQueue );
  43347. 8012684: 6b38 ldr r0, [r7, #48] @ 0x30
  43348. 8012686: f000 fccd bl 8013024 <prvUnlockQueue>
  43349. /* Resuming the scheduler will move tasks from the pending
  43350. ready list into the ready list - so it is feasible that this
  43351. task is already in a ready list before it yields - in which
  43352. case the yield will not cause a context switch unless there
  43353. is also a higher priority task in the pending ready list. */
  43354. if( xTaskResumeAll() == pdFALSE )
  43355. 801268a: f001 fbdd bl 8013e48 <xTaskResumeAll>
  43356. 801268e: 4603 mov r3, r0
  43357. 8012690: 2b00 cmp r3, #0
  43358. 8012692: f47f af7c bne.w 801258e <xQueueGenericSend+0xc6>
  43359. {
  43360. portYIELD_WITHIN_API();
  43361. 8012696: 4b0c ldr r3, [pc, #48] @ (80126c8 <xQueueGenericSend+0x200>)
  43362. 8012698: f04f 5280 mov.w r2, #268435456 @ 0x10000000
  43363. 801269c: 601a str r2, [r3, #0]
  43364. 801269e: f3bf 8f4f dsb sy
  43365. 80126a2: f3bf 8f6f isb sy
  43366. 80126a6: e772 b.n 801258e <xQueueGenericSend+0xc6>
  43367. }
  43368. }
  43369. else
  43370. {
  43371. /* Try again. */
  43372. prvUnlockQueue( pxQueue );
  43373. 80126a8: 6b38 ldr r0, [r7, #48] @ 0x30
  43374. 80126aa: f000 fcbb bl 8013024 <prvUnlockQueue>
  43375. ( void ) xTaskResumeAll();
  43376. 80126ae: f001 fbcb bl 8013e48 <xTaskResumeAll>
  43377. 80126b2: e76c b.n 801258e <xQueueGenericSend+0xc6>
  43378. }
  43379. }
  43380. else
  43381. {
  43382. /* The timeout has expired. */
  43383. prvUnlockQueue( pxQueue );
  43384. 80126b4: 6b38 ldr r0, [r7, #48] @ 0x30
  43385. 80126b6: f000 fcb5 bl 8013024 <prvUnlockQueue>
  43386. ( void ) xTaskResumeAll();
  43387. 80126ba: f001 fbc5 bl 8013e48 <xTaskResumeAll>
  43388. traceQUEUE_SEND_FAILED( pxQueue );
  43389. return errQUEUE_FULL;
  43390. 80126be: 2300 movs r3, #0
  43391. }
  43392. } /*lint -restore */
  43393. }
  43394. 80126c0: 4618 mov r0, r3
  43395. 80126c2: 3738 adds r7, #56 @ 0x38
  43396. 80126c4: 46bd mov sp, r7
  43397. 80126c6: bd80 pop {r7, pc}
  43398. 80126c8: e000ed04 .word 0xe000ed04
  43399. 080126cc <xQueueGenericSendFromISR>:
  43400. /*-----------------------------------------------------------*/
  43401. BaseType_t xQueueGenericSendFromISR( QueueHandle_t xQueue, const void * const pvItemToQueue, BaseType_t * const pxHigherPriorityTaskWoken, const BaseType_t xCopyPosition )
  43402. {
  43403. 80126cc: b580 push {r7, lr}
  43404. 80126ce: b090 sub sp, #64 @ 0x40
  43405. 80126d0: af00 add r7, sp, #0
  43406. 80126d2: 60f8 str r0, [r7, #12]
  43407. 80126d4: 60b9 str r1, [r7, #8]
  43408. 80126d6: 607a str r2, [r7, #4]
  43409. 80126d8: 603b str r3, [r7, #0]
  43410. BaseType_t xReturn;
  43411. UBaseType_t uxSavedInterruptStatus;
  43412. Queue_t * const pxQueue = xQueue;
  43413. 80126da: 68fb ldr r3, [r7, #12]
  43414. 80126dc: 63bb str r3, [r7, #56] @ 0x38
  43415. configASSERT( pxQueue );
  43416. 80126de: 6bbb ldr r3, [r7, #56] @ 0x38
  43417. 80126e0: 2b00 cmp r3, #0
  43418. 80126e2: d10b bne.n 80126fc <xQueueGenericSendFromISR+0x30>
  43419. __asm volatile
  43420. 80126e4: f04f 0350 mov.w r3, #80 @ 0x50
  43421. 80126e8: f383 8811 msr BASEPRI, r3
  43422. 80126ec: f3bf 8f6f isb sy
  43423. 80126f0: f3bf 8f4f dsb sy
  43424. 80126f4: 62bb str r3, [r7, #40] @ 0x28
  43425. }
  43426. 80126f6: bf00 nop
  43427. 80126f8: bf00 nop
  43428. 80126fa: e7fd b.n 80126f8 <xQueueGenericSendFromISR+0x2c>
  43429. configASSERT( !( ( pvItemToQueue == NULL ) && ( pxQueue->uxItemSize != ( UBaseType_t ) 0U ) ) );
  43430. 80126fc: 68bb ldr r3, [r7, #8]
  43431. 80126fe: 2b00 cmp r3, #0
  43432. 8012700: d103 bne.n 801270a <xQueueGenericSendFromISR+0x3e>
  43433. 8012702: 6bbb ldr r3, [r7, #56] @ 0x38
  43434. 8012704: 6c1b ldr r3, [r3, #64] @ 0x40
  43435. 8012706: 2b00 cmp r3, #0
  43436. 8012708: d101 bne.n 801270e <xQueueGenericSendFromISR+0x42>
  43437. 801270a: 2301 movs r3, #1
  43438. 801270c: e000 b.n 8012710 <xQueueGenericSendFromISR+0x44>
  43439. 801270e: 2300 movs r3, #0
  43440. 8012710: 2b00 cmp r3, #0
  43441. 8012712: d10b bne.n 801272c <xQueueGenericSendFromISR+0x60>
  43442. __asm volatile
  43443. 8012714: f04f 0350 mov.w r3, #80 @ 0x50
  43444. 8012718: f383 8811 msr BASEPRI, r3
  43445. 801271c: f3bf 8f6f isb sy
  43446. 8012720: f3bf 8f4f dsb sy
  43447. 8012724: 627b str r3, [r7, #36] @ 0x24
  43448. }
  43449. 8012726: bf00 nop
  43450. 8012728: bf00 nop
  43451. 801272a: e7fd b.n 8012728 <xQueueGenericSendFromISR+0x5c>
  43452. configASSERT( !( ( xCopyPosition == queueOVERWRITE ) && ( pxQueue->uxLength != 1 ) ) );
  43453. 801272c: 683b ldr r3, [r7, #0]
  43454. 801272e: 2b02 cmp r3, #2
  43455. 8012730: d103 bne.n 801273a <xQueueGenericSendFromISR+0x6e>
  43456. 8012732: 6bbb ldr r3, [r7, #56] @ 0x38
  43457. 8012734: 6bdb ldr r3, [r3, #60] @ 0x3c
  43458. 8012736: 2b01 cmp r3, #1
  43459. 8012738: d101 bne.n 801273e <xQueueGenericSendFromISR+0x72>
  43460. 801273a: 2301 movs r3, #1
  43461. 801273c: e000 b.n 8012740 <xQueueGenericSendFromISR+0x74>
  43462. 801273e: 2300 movs r3, #0
  43463. 8012740: 2b00 cmp r3, #0
  43464. 8012742: d10b bne.n 801275c <xQueueGenericSendFromISR+0x90>
  43465. __asm volatile
  43466. 8012744: f04f 0350 mov.w r3, #80 @ 0x50
  43467. 8012748: f383 8811 msr BASEPRI, r3
  43468. 801274c: f3bf 8f6f isb sy
  43469. 8012750: f3bf 8f4f dsb sy
  43470. 8012754: 623b str r3, [r7, #32]
  43471. }
  43472. 8012756: bf00 nop
  43473. 8012758: bf00 nop
  43474. 801275a: e7fd b.n 8012758 <xQueueGenericSendFromISR+0x8c>
  43475. that have been assigned a priority at or (logically) below the maximum
  43476. system call interrupt priority. FreeRTOS maintains a separate interrupt
  43477. safe API to ensure interrupt entry is as fast and as simple as possible.
  43478. More information (albeit Cortex-M specific) is provided on the following
  43479. link: http://www.freertos.org/RTOS-Cortex-M3-M4.html */
  43480. portASSERT_IF_INTERRUPT_PRIORITY_INVALID();
  43481. 801275c: f003 fa14 bl 8015b88 <vPortValidateInterruptPriority>
  43482. portFORCE_INLINE static uint32_t ulPortRaiseBASEPRI( void )
  43483. {
  43484. uint32_t ulOriginalBASEPRI, ulNewBASEPRI;
  43485. __asm volatile
  43486. 8012760: f3ef 8211 mrs r2, BASEPRI
  43487. 8012764: f04f 0350 mov.w r3, #80 @ 0x50
  43488. 8012768: f383 8811 msr BASEPRI, r3
  43489. 801276c: f3bf 8f6f isb sy
  43490. 8012770: f3bf 8f4f dsb sy
  43491. 8012774: 61fa str r2, [r7, #28]
  43492. 8012776: 61bb str r3, [r7, #24]
  43493. :"=r" (ulOriginalBASEPRI), "=r" (ulNewBASEPRI) : "i" ( configMAX_SYSCALL_INTERRUPT_PRIORITY ) : "memory"
  43494. );
  43495. /* This return will not be reached but is necessary to prevent compiler
  43496. warnings. */
  43497. return ulOriginalBASEPRI;
  43498. 8012778: 69fb ldr r3, [r7, #28]
  43499. /* Similar to xQueueGenericSend, except without blocking if there is no room
  43500. in the queue. Also don't directly wake a task that was blocked on a queue
  43501. read, instead return a flag to say whether a context switch is required or
  43502. not (i.e. has a task with a higher priority than us been woken by this
  43503. post). */
  43504. uxSavedInterruptStatus = portSET_INTERRUPT_MASK_FROM_ISR();
  43505. 801277a: 637b str r3, [r7, #52] @ 0x34
  43506. {
  43507. if( ( pxQueue->uxMessagesWaiting < pxQueue->uxLength ) || ( xCopyPosition == queueOVERWRITE ) )
  43508. 801277c: 6bbb ldr r3, [r7, #56] @ 0x38
  43509. 801277e: 6b9a ldr r2, [r3, #56] @ 0x38
  43510. 8012780: 6bbb ldr r3, [r7, #56] @ 0x38
  43511. 8012782: 6bdb ldr r3, [r3, #60] @ 0x3c
  43512. 8012784: 429a cmp r2, r3
  43513. 8012786: d302 bcc.n 801278e <xQueueGenericSendFromISR+0xc2>
  43514. 8012788: 683b ldr r3, [r7, #0]
  43515. 801278a: 2b02 cmp r3, #2
  43516. 801278c: d12f bne.n 80127ee <xQueueGenericSendFromISR+0x122>
  43517. {
  43518. const int8_t cTxLock = pxQueue->cTxLock;
  43519. 801278e: 6bbb ldr r3, [r7, #56] @ 0x38
  43520. 8012790: f893 3045 ldrb.w r3, [r3, #69] @ 0x45
  43521. 8012794: f887 3033 strb.w r3, [r7, #51] @ 0x33
  43522. const UBaseType_t uxPreviousMessagesWaiting = pxQueue->uxMessagesWaiting;
  43523. 8012798: 6bbb ldr r3, [r7, #56] @ 0x38
  43524. 801279a: 6b9b ldr r3, [r3, #56] @ 0x38
  43525. 801279c: 62fb str r3, [r7, #44] @ 0x2c
  43526. /* Semaphores use xQueueGiveFromISR(), so pxQueue will not be a
  43527. semaphore or mutex. That means prvCopyDataToQueue() cannot result
  43528. in a task disinheriting a priority and prvCopyDataToQueue() can be
  43529. called here even though the disinherit function does not check if
  43530. the scheduler is suspended before accessing the ready lists. */
  43531. ( void ) prvCopyDataToQueue( pxQueue, pvItemToQueue, xCopyPosition );
  43532. 801279e: 683a ldr r2, [r7, #0]
  43533. 80127a0: 68b9 ldr r1, [r7, #8]
  43534. 80127a2: 6bb8 ldr r0, [r7, #56] @ 0x38
  43535. 80127a4: f000 fbae bl 8012f04 <prvCopyDataToQueue>
  43536. /* The event list is not altered if the queue is locked. This will
  43537. be done when the queue is unlocked later. */
  43538. if( cTxLock == queueUNLOCKED )
  43539. 80127a8: f997 3033 ldrsb.w r3, [r7, #51] @ 0x33
  43540. 80127ac: f1b3 3fff cmp.w r3, #4294967295 @ 0xffffffff
  43541. 80127b0: d112 bne.n 80127d8 <xQueueGenericSendFromISR+0x10c>
  43542. }
  43543. }
  43544. }
  43545. #else /* configUSE_QUEUE_SETS */
  43546. {
  43547. if( listLIST_IS_EMPTY( &( pxQueue->xTasksWaitingToReceive ) ) == pdFALSE )
  43548. 80127b2: 6bbb ldr r3, [r7, #56] @ 0x38
  43549. 80127b4: 6a5b ldr r3, [r3, #36] @ 0x24
  43550. 80127b6: 2b00 cmp r3, #0
  43551. 80127b8: d016 beq.n 80127e8 <xQueueGenericSendFromISR+0x11c>
  43552. {
  43553. if( xTaskRemoveFromEventList( &( pxQueue->xTasksWaitingToReceive ) ) != pdFALSE )
  43554. 80127ba: 6bbb ldr r3, [r7, #56] @ 0x38
  43555. 80127bc: 3324 adds r3, #36 @ 0x24
  43556. 80127be: 4618 mov r0, r3
  43557. 80127c0: f001 fd82 bl 80142c8 <xTaskRemoveFromEventList>
  43558. 80127c4: 4603 mov r3, r0
  43559. 80127c6: 2b00 cmp r3, #0
  43560. 80127c8: d00e beq.n 80127e8 <xQueueGenericSendFromISR+0x11c>
  43561. {
  43562. /* The task waiting has a higher priority so record that a
  43563. context switch is required. */
  43564. if( pxHigherPriorityTaskWoken != NULL )
  43565. 80127ca: 687b ldr r3, [r7, #4]
  43566. 80127cc: 2b00 cmp r3, #0
  43567. 80127ce: d00b beq.n 80127e8 <xQueueGenericSendFromISR+0x11c>
  43568. {
  43569. *pxHigherPriorityTaskWoken = pdTRUE;
  43570. 80127d0: 687b ldr r3, [r7, #4]
  43571. 80127d2: 2201 movs r2, #1
  43572. 80127d4: 601a str r2, [r3, #0]
  43573. 80127d6: e007 b.n 80127e8 <xQueueGenericSendFromISR+0x11c>
  43574. }
  43575. else
  43576. {
  43577. /* Increment the lock count so the task that unlocks the queue
  43578. knows that data was posted while it was locked. */
  43579. pxQueue->cTxLock = ( int8_t ) ( cTxLock + 1 );
  43580. 80127d8: f897 3033 ldrb.w r3, [r7, #51] @ 0x33
  43581. 80127dc: 3301 adds r3, #1
  43582. 80127de: b2db uxtb r3, r3
  43583. 80127e0: b25a sxtb r2, r3
  43584. 80127e2: 6bbb ldr r3, [r7, #56] @ 0x38
  43585. 80127e4: f883 2045 strb.w r2, [r3, #69] @ 0x45
  43586. }
  43587. xReturn = pdPASS;
  43588. 80127e8: 2301 movs r3, #1
  43589. 80127ea: 63fb str r3, [r7, #60] @ 0x3c
  43590. {
  43591. 80127ec: e001 b.n 80127f2 <xQueueGenericSendFromISR+0x126>
  43592. }
  43593. else
  43594. {
  43595. traceQUEUE_SEND_FROM_ISR_FAILED( pxQueue );
  43596. xReturn = errQUEUE_FULL;
  43597. 80127ee: 2300 movs r3, #0
  43598. 80127f0: 63fb str r3, [r7, #60] @ 0x3c
  43599. 80127f2: 6b7b ldr r3, [r7, #52] @ 0x34
  43600. 80127f4: 617b str r3, [r7, #20]
  43601. }
  43602. /*-----------------------------------------------------------*/
  43603. portFORCE_INLINE static void vPortSetBASEPRI( uint32_t ulNewMaskValue )
  43604. {
  43605. __asm volatile
  43606. 80127f6: 697b ldr r3, [r7, #20]
  43607. 80127f8: f383 8811 msr BASEPRI, r3
  43608. (
  43609. " msr basepri, %0 " :: "r" ( ulNewMaskValue ) : "memory"
  43610. );
  43611. }
  43612. 80127fc: bf00 nop
  43613. }
  43614. }
  43615. portCLEAR_INTERRUPT_MASK_FROM_ISR( uxSavedInterruptStatus );
  43616. return xReturn;
  43617. 80127fe: 6bfb ldr r3, [r7, #60] @ 0x3c
  43618. }
  43619. 8012800: 4618 mov r0, r3
  43620. 8012802: 3740 adds r7, #64 @ 0x40
  43621. 8012804: 46bd mov sp, r7
  43622. 8012806: bd80 pop {r7, pc}
  43623. 08012808 <xQueueGiveFromISR>:
  43624. /*-----------------------------------------------------------*/
  43625. BaseType_t xQueueGiveFromISR( QueueHandle_t xQueue, BaseType_t * const pxHigherPriorityTaskWoken )
  43626. {
  43627. 8012808: b580 push {r7, lr}
  43628. 801280a: b08e sub sp, #56 @ 0x38
  43629. 801280c: af00 add r7, sp, #0
  43630. 801280e: 6078 str r0, [r7, #4]
  43631. 8012810: 6039 str r1, [r7, #0]
  43632. BaseType_t xReturn;
  43633. UBaseType_t uxSavedInterruptStatus;
  43634. Queue_t * const pxQueue = xQueue;
  43635. 8012812: 687b ldr r3, [r7, #4]
  43636. 8012814: 633b str r3, [r7, #48] @ 0x30
  43637. item size is 0. Don't directly wake a task that was blocked on a queue
  43638. read, instead return a flag to say whether a context switch is required or
  43639. not (i.e. has a task with a higher priority than us been woken by this
  43640. post). */
  43641. configASSERT( pxQueue );
  43642. 8012816: 6b3b ldr r3, [r7, #48] @ 0x30
  43643. 8012818: 2b00 cmp r3, #0
  43644. 801281a: d10b bne.n 8012834 <xQueueGiveFromISR+0x2c>
  43645. __asm volatile
  43646. 801281c: f04f 0350 mov.w r3, #80 @ 0x50
  43647. 8012820: f383 8811 msr BASEPRI, r3
  43648. 8012824: f3bf 8f6f isb sy
  43649. 8012828: f3bf 8f4f dsb sy
  43650. 801282c: 623b str r3, [r7, #32]
  43651. }
  43652. 801282e: bf00 nop
  43653. 8012830: bf00 nop
  43654. 8012832: e7fd b.n 8012830 <xQueueGiveFromISR+0x28>
  43655. /* xQueueGenericSendFromISR() should be used instead of xQueueGiveFromISR()
  43656. if the item size is not 0. */
  43657. configASSERT( pxQueue->uxItemSize == 0 );
  43658. 8012834: 6b3b ldr r3, [r7, #48] @ 0x30
  43659. 8012836: 6c1b ldr r3, [r3, #64] @ 0x40
  43660. 8012838: 2b00 cmp r3, #0
  43661. 801283a: d00b beq.n 8012854 <xQueueGiveFromISR+0x4c>
  43662. __asm volatile
  43663. 801283c: f04f 0350 mov.w r3, #80 @ 0x50
  43664. 8012840: f383 8811 msr BASEPRI, r3
  43665. 8012844: f3bf 8f6f isb sy
  43666. 8012848: f3bf 8f4f dsb sy
  43667. 801284c: 61fb str r3, [r7, #28]
  43668. }
  43669. 801284e: bf00 nop
  43670. 8012850: bf00 nop
  43671. 8012852: e7fd b.n 8012850 <xQueueGiveFromISR+0x48>
  43672. /* Normally a mutex would not be given from an interrupt, especially if
  43673. there is a mutex holder, as priority inheritance makes no sense for an
  43674. interrupts, only tasks. */
  43675. configASSERT( !( ( pxQueue->uxQueueType == queueQUEUE_IS_MUTEX ) && ( pxQueue->u.xSemaphore.xMutexHolder != NULL ) ) );
  43676. 8012854: 6b3b ldr r3, [r7, #48] @ 0x30
  43677. 8012856: 681b ldr r3, [r3, #0]
  43678. 8012858: 2b00 cmp r3, #0
  43679. 801285a: d103 bne.n 8012864 <xQueueGiveFromISR+0x5c>
  43680. 801285c: 6b3b ldr r3, [r7, #48] @ 0x30
  43681. 801285e: 689b ldr r3, [r3, #8]
  43682. 8012860: 2b00 cmp r3, #0
  43683. 8012862: d101 bne.n 8012868 <xQueueGiveFromISR+0x60>
  43684. 8012864: 2301 movs r3, #1
  43685. 8012866: e000 b.n 801286a <xQueueGiveFromISR+0x62>
  43686. 8012868: 2300 movs r3, #0
  43687. 801286a: 2b00 cmp r3, #0
  43688. 801286c: d10b bne.n 8012886 <xQueueGiveFromISR+0x7e>
  43689. __asm volatile
  43690. 801286e: f04f 0350 mov.w r3, #80 @ 0x50
  43691. 8012872: f383 8811 msr BASEPRI, r3
  43692. 8012876: f3bf 8f6f isb sy
  43693. 801287a: f3bf 8f4f dsb sy
  43694. 801287e: 61bb str r3, [r7, #24]
  43695. }
  43696. 8012880: bf00 nop
  43697. 8012882: bf00 nop
  43698. 8012884: e7fd b.n 8012882 <xQueueGiveFromISR+0x7a>
  43699. that have been assigned a priority at or (logically) below the maximum
  43700. system call interrupt priority. FreeRTOS maintains a separate interrupt
  43701. safe API to ensure interrupt entry is as fast and as simple as possible.
  43702. More information (albeit Cortex-M specific) is provided on the following
  43703. link: http://www.freertos.org/RTOS-Cortex-M3-M4.html */
  43704. portASSERT_IF_INTERRUPT_PRIORITY_INVALID();
  43705. 8012886: f003 f97f bl 8015b88 <vPortValidateInterruptPriority>
  43706. __asm volatile
  43707. 801288a: f3ef 8211 mrs r2, BASEPRI
  43708. 801288e: f04f 0350 mov.w r3, #80 @ 0x50
  43709. 8012892: f383 8811 msr BASEPRI, r3
  43710. 8012896: f3bf 8f6f isb sy
  43711. 801289a: f3bf 8f4f dsb sy
  43712. 801289e: 617a str r2, [r7, #20]
  43713. 80128a0: 613b str r3, [r7, #16]
  43714. return ulOriginalBASEPRI;
  43715. 80128a2: 697b ldr r3, [r7, #20]
  43716. uxSavedInterruptStatus = portSET_INTERRUPT_MASK_FROM_ISR();
  43717. 80128a4: 62fb str r3, [r7, #44] @ 0x2c
  43718. {
  43719. const UBaseType_t uxMessagesWaiting = pxQueue->uxMessagesWaiting;
  43720. 80128a6: 6b3b ldr r3, [r7, #48] @ 0x30
  43721. 80128a8: 6b9b ldr r3, [r3, #56] @ 0x38
  43722. 80128aa: 62bb str r3, [r7, #40] @ 0x28
  43723. /* When the queue is used to implement a semaphore no data is ever
  43724. moved through the queue but it is still valid to see if the queue 'has
  43725. space'. */
  43726. if( uxMessagesWaiting < pxQueue->uxLength )
  43727. 80128ac: 6b3b ldr r3, [r7, #48] @ 0x30
  43728. 80128ae: 6bdb ldr r3, [r3, #60] @ 0x3c
  43729. 80128b0: 6aba ldr r2, [r7, #40] @ 0x28
  43730. 80128b2: 429a cmp r2, r3
  43731. 80128b4: d22b bcs.n 801290e <xQueueGiveFromISR+0x106>
  43732. {
  43733. const int8_t cTxLock = pxQueue->cTxLock;
  43734. 80128b6: 6b3b ldr r3, [r7, #48] @ 0x30
  43735. 80128b8: f893 3045 ldrb.w r3, [r3, #69] @ 0x45
  43736. 80128bc: f887 3027 strb.w r3, [r7, #39] @ 0x27
  43737. holder - and if there is a mutex holder then the mutex cannot be
  43738. given from an ISR. As this is the ISR version of the function it
  43739. can be assumed there is no mutex holder and no need to determine if
  43740. priority disinheritance is needed. Simply increase the count of
  43741. messages (semaphores) available. */
  43742. pxQueue->uxMessagesWaiting = uxMessagesWaiting + ( UBaseType_t ) 1;
  43743. 80128c0: 6abb ldr r3, [r7, #40] @ 0x28
  43744. 80128c2: 1c5a adds r2, r3, #1
  43745. 80128c4: 6b3b ldr r3, [r7, #48] @ 0x30
  43746. 80128c6: 639a str r2, [r3, #56] @ 0x38
  43747. /* The event list is not altered if the queue is locked. This will
  43748. be done when the queue is unlocked later. */
  43749. if( cTxLock == queueUNLOCKED )
  43750. 80128c8: f997 3027 ldrsb.w r3, [r7, #39] @ 0x27
  43751. 80128cc: f1b3 3fff cmp.w r3, #4294967295 @ 0xffffffff
  43752. 80128d0: d112 bne.n 80128f8 <xQueueGiveFromISR+0xf0>
  43753. }
  43754. }
  43755. }
  43756. #else /* configUSE_QUEUE_SETS */
  43757. {
  43758. if( listLIST_IS_EMPTY( &( pxQueue->xTasksWaitingToReceive ) ) == pdFALSE )
  43759. 80128d2: 6b3b ldr r3, [r7, #48] @ 0x30
  43760. 80128d4: 6a5b ldr r3, [r3, #36] @ 0x24
  43761. 80128d6: 2b00 cmp r3, #0
  43762. 80128d8: d016 beq.n 8012908 <xQueueGiveFromISR+0x100>
  43763. {
  43764. if( xTaskRemoveFromEventList( &( pxQueue->xTasksWaitingToReceive ) ) != pdFALSE )
  43765. 80128da: 6b3b ldr r3, [r7, #48] @ 0x30
  43766. 80128dc: 3324 adds r3, #36 @ 0x24
  43767. 80128de: 4618 mov r0, r3
  43768. 80128e0: f001 fcf2 bl 80142c8 <xTaskRemoveFromEventList>
  43769. 80128e4: 4603 mov r3, r0
  43770. 80128e6: 2b00 cmp r3, #0
  43771. 80128e8: d00e beq.n 8012908 <xQueueGiveFromISR+0x100>
  43772. {
  43773. /* The task waiting has a higher priority so record that a
  43774. context switch is required. */
  43775. if( pxHigherPriorityTaskWoken != NULL )
  43776. 80128ea: 683b ldr r3, [r7, #0]
  43777. 80128ec: 2b00 cmp r3, #0
  43778. 80128ee: d00b beq.n 8012908 <xQueueGiveFromISR+0x100>
  43779. {
  43780. *pxHigherPriorityTaskWoken = pdTRUE;
  43781. 80128f0: 683b ldr r3, [r7, #0]
  43782. 80128f2: 2201 movs r2, #1
  43783. 80128f4: 601a str r2, [r3, #0]
  43784. 80128f6: e007 b.n 8012908 <xQueueGiveFromISR+0x100>
  43785. }
  43786. else
  43787. {
  43788. /* Increment the lock count so the task that unlocks the queue
  43789. knows that data was posted while it was locked. */
  43790. pxQueue->cTxLock = ( int8_t ) ( cTxLock + 1 );
  43791. 80128f8: f897 3027 ldrb.w r3, [r7, #39] @ 0x27
  43792. 80128fc: 3301 adds r3, #1
  43793. 80128fe: b2db uxtb r3, r3
  43794. 8012900: b25a sxtb r2, r3
  43795. 8012902: 6b3b ldr r3, [r7, #48] @ 0x30
  43796. 8012904: f883 2045 strb.w r2, [r3, #69] @ 0x45
  43797. }
  43798. xReturn = pdPASS;
  43799. 8012908: 2301 movs r3, #1
  43800. 801290a: 637b str r3, [r7, #52] @ 0x34
  43801. 801290c: e001 b.n 8012912 <xQueueGiveFromISR+0x10a>
  43802. }
  43803. else
  43804. {
  43805. traceQUEUE_SEND_FROM_ISR_FAILED( pxQueue );
  43806. xReturn = errQUEUE_FULL;
  43807. 801290e: 2300 movs r3, #0
  43808. 8012910: 637b str r3, [r7, #52] @ 0x34
  43809. 8012912: 6afb ldr r3, [r7, #44] @ 0x2c
  43810. 8012914: 60fb str r3, [r7, #12]
  43811. __asm volatile
  43812. 8012916: 68fb ldr r3, [r7, #12]
  43813. 8012918: f383 8811 msr BASEPRI, r3
  43814. }
  43815. 801291c: bf00 nop
  43816. }
  43817. }
  43818. portCLEAR_INTERRUPT_MASK_FROM_ISR( uxSavedInterruptStatus );
  43819. return xReturn;
  43820. 801291e: 6b7b ldr r3, [r7, #52] @ 0x34
  43821. }
  43822. 8012920: 4618 mov r0, r3
  43823. 8012922: 3738 adds r7, #56 @ 0x38
  43824. 8012924: 46bd mov sp, r7
  43825. 8012926: bd80 pop {r7, pc}
  43826. 08012928 <xQueueReceive>:
  43827. /*-----------------------------------------------------------*/
  43828. BaseType_t xQueueReceive( QueueHandle_t xQueue, void * const pvBuffer, TickType_t xTicksToWait )
  43829. {
  43830. 8012928: b580 push {r7, lr}
  43831. 801292a: b08c sub sp, #48 @ 0x30
  43832. 801292c: af00 add r7, sp, #0
  43833. 801292e: 60f8 str r0, [r7, #12]
  43834. 8012930: 60b9 str r1, [r7, #8]
  43835. 8012932: 607a str r2, [r7, #4]
  43836. BaseType_t xEntryTimeSet = pdFALSE;
  43837. 8012934: 2300 movs r3, #0
  43838. 8012936: 62fb str r3, [r7, #44] @ 0x2c
  43839. TimeOut_t xTimeOut;
  43840. Queue_t * const pxQueue = xQueue;
  43841. 8012938: 68fb ldr r3, [r7, #12]
  43842. 801293a: 62bb str r3, [r7, #40] @ 0x28
  43843. /* Check the pointer is not NULL. */
  43844. configASSERT( ( pxQueue ) );
  43845. 801293c: 6abb ldr r3, [r7, #40] @ 0x28
  43846. 801293e: 2b00 cmp r3, #0
  43847. 8012940: d10b bne.n 801295a <xQueueReceive+0x32>
  43848. __asm volatile
  43849. 8012942: f04f 0350 mov.w r3, #80 @ 0x50
  43850. 8012946: f383 8811 msr BASEPRI, r3
  43851. 801294a: f3bf 8f6f isb sy
  43852. 801294e: f3bf 8f4f dsb sy
  43853. 8012952: 623b str r3, [r7, #32]
  43854. }
  43855. 8012954: bf00 nop
  43856. 8012956: bf00 nop
  43857. 8012958: e7fd b.n 8012956 <xQueueReceive+0x2e>
  43858. /* The buffer into which data is received can only be NULL if the data size
  43859. is zero (so no data is copied into the buffer. */
  43860. configASSERT( !( ( ( pvBuffer ) == NULL ) && ( ( pxQueue )->uxItemSize != ( UBaseType_t ) 0U ) ) );
  43861. 801295a: 68bb ldr r3, [r7, #8]
  43862. 801295c: 2b00 cmp r3, #0
  43863. 801295e: d103 bne.n 8012968 <xQueueReceive+0x40>
  43864. 8012960: 6abb ldr r3, [r7, #40] @ 0x28
  43865. 8012962: 6c1b ldr r3, [r3, #64] @ 0x40
  43866. 8012964: 2b00 cmp r3, #0
  43867. 8012966: d101 bne.n 801296c <xQueueReceive+0x44>
  43868. 8012968: 2301 movs r3, #1
  43869. 801296a: e000 b.n 801296e <xQueueReceive+0x46>
  43870. 801296c: 2300 movs r3, #0
  43871. 801296e: 2b00 cmp r3, #0
  43872. 8012970: d10b bne.n 801298a <xQueueReceive+0x62>
  43873. __asm volatile
  43874. 8012972: f04f 0350 mov.w r3, #80 @ 0x50
  43875. 8012976: f383 8811 msr BASEPRI, r3
  43876. 801297a: f3bf 8f6f isb sy
  43877. 801297e: f3bf 8f4f dsb sy
  43878. 8012982: 61fb str r3, [r7, #28]
  43879. }
  43880. 8012984: bf00 nop
  43881. 8012986: bf00 nop
  43882. 8012988: e7fd b.n 8012986 <xQueueReceive+0x5e>
  43883. /* Cannot block if the scheduler is suspended. */
  43884. #if ( ( INCLUDE_xTaskGetSchedulerState == 1 ) || ( configUSE_TIMERS == 1 ) )
  43885. {
  43886. configASSERT( !( ( xTaskGetSchedulerState() == taskSCHEDULER_SUSPENDED ) && ( xTicksToWait != 0 ) ) );
  43887. 801298a: f001 fe9b bl 80146c4 <xTaskGetSchedulerState>
  43888. 801298e: 4603 mov r3, r0
  43889. 8012990: 2b00 cmp r3, #0
  43890. 8012992: d102 bne.n 801299a <xQueueReceive+0x72>
  43891. 8012994: 687b ldr r3, [r7, #4]
  43892. 8012996: 2b00 cmp r3, #0
  43893. 8012998: d101 bne.n 801299e <xQueueReceive+0x76>
  43894. 801299a: 2301 movs r3, #1
  43895. 801299c: e000 b.n 80129a0 <xQueueReceive+0x78>
  43896. 801299e: 2300 movs r3, #0
  43897. 80129a0: 2b00 cmp r3, #0
  43898. 80129a2: d10b bne.n 80129bc <xQueueReceive+0x94>
  43899. __asm volatile
  43900. 80129a4: f04f 0350 mov.w r3, #80 @ 0x50
  43901. 80129a8: f383 8811 msr BASEPRI, r3
  43902. 80129ac: f3bf 8f6f isb sy
  43903. 80129b0: f3bf 8f4f dsb sy
  43904. 80129b4: 61bb str r3, [r7, #24]
  43905. }
  43906. 80129b6: bf00 nop
  43907. 80129b8: bf00 nop
  43908. 80129ba: e7fd b.n 80129b8 <xQueueReceive+0x90>
  43909. /*lint -save -e904 This function relaxes the coding standard somewhat to
  43910. allow return statements within the function itself. This is done in the
  43911. interest of execution time efficiency. */
  43912. for( ;; )
  43913. {
  43914. taskENTER_CRITICAL();
  43915. 80129bc: f003 f804 bl 80159c8 <vPortEnterCritical>
  43916. {
  43917. const UBaseType_t uxMessagesWaiting = pxQueue->uxMessagesWaiting;
  43918. 80129c0: 6abb ldr r3, [r7, #40] @ 0x28
  43919. 80129c2: 6b9b ldr r3, [r3, #56] @ 0x38
  43920. 80129c4: 627b str r3, [r7, #36] @ 0x24
  43921. /* Is there data in the queue now? To be running the calling task
  43922. must be the highest priority task wanting to access the queue. */
  43923. if( uxMessagesWaiting > ( UBaseType_t ) 0 )
  43924. 80129c6: 6a7b ldr r3, [r7, #36] @ 0x24
  43925. 80129c8: 2b00 cmp r3, #0
  43926. 80129ca: d01f beq.n 8012a0c <xQueueReceive+0xe4>
  43927. {
  43928. /* Data available, remove one item. */
  43929. prvCopyDataFromQueue( pxQueue, pvBuffer );
  43930. 80129cc: 68b9 ldr r1, [r7, #8]
  43931. 80129ce: 6ab8 ldr r0, [r7, #40] @ 0x28
  43932. 80129d0: f000 fb02 bl 8012fd8 <prvCopyDataFromQueue>
  43933. traceQUEUE_RECEIVE( pxQueue );
  43934. pxQueue->uxMessagesWaiting = uxMessagesWaiting - ( UBaseType_t ) 1;
  43935. 80129d4: 6a7b ldr r3, [r7, #36] @ 0x24
  43936. 80129d6: 1e5a subs r2, r3, #1
  43937. 80129d8: 6abb ldr r3, [r7, #40] @ 0x28
  43938. 80129da: 639a str r2, [r3, #56] @ 0x38
  43939. /* There is now space in the queue, were any tasks waiting to
  43940. post to the queue? If so, unblock the highest priority waiting
  43941. task. */
  43942. if( listLIST_IS_EMPTY( &( pxQueue->xTasksWaitingToSend ) ) == pdFALSE )
  43943. 80129dc: 6abb ldr r3, [r7, #40] @ 0x28
  43944. 80129de: 691b ldr r3, [r3, #16]
  43945. 80129e0: 2b00 cmp r3, #0
  43946. 80129e2: d00f beq.n 8012a04 <xQueueReceive+0xdc>
  43947. {
  43948. if( xTaskRemoveFromEventList( &( pxQueue->xTasksWaitingToSend ) ) != pdFALSE )
  43949. 80129e4: 6abb ldr r3, [r7, #40] @ 0x28
  43950. 80129e6: 3310 adds r3, #16
  43951. 80129e8: 4618 mov r0, r3
  43952. 80129ea: f001 fc6d bl 80142c8 <xTaskRemoveFromEventList>
  43953. 80129ee: 4603 mov r3, r0
  43954. 80129f0: 2b00 cmp r3, #0
  43955. 80129f2: d007 beq.n 8012a04 <xQueueReceive+0xdc>
  43956. {
  43957. queueYIELD_IF_USING_PREEMPTION();
  43958. 80129f4: 4b3c ldr r3, [pc, #240] @ (8012ae8 <xQueueReceive+0x1c0>)
  43959. 80129f6: f04f 5280 mov.w r2, #268435456 @ 0x10000000
  43960. 80129fa: 601a str r2, [r3, #0]
  43961. 80129fc: f3bf 8f4f dsb sy
  43962. 8012a00: f3bf 8f6f isb sy
  43963. else
  43964. {
  43965. mtCOVERAGE_TEST_MARKER();
  43966. }
  43967. taskEXIT_CRITICAL();
  43968. 8012a04: f003 f812 bl 8015a2c <vPortExitCritical>
  43969. return pdPASS;
  43970. 8012a08: 2301 movs r3, #1
  43971. 8012a0a: e069 b.n 8012ae0 <xQueueReceive+0x1b8>
  43972. }
  43973. else
  43974. {
  43975. if( xTicksToWait == ( TickType_t ) 0 )
  43976. 8012a0c: 687b ldr r3, [r7, #4]
  43977. 8012a0e: 2b00 cmp r3, #0
  43978. 8012a10: d103 bne.n 8012a1a <xQueueReceive+0xf2>
  43979. {
  43980. /* The queue was empty and no block time is specified (or
  43981. the block time has expired) so leave now. */
  43982. taskEXIT_CRITICAL();
  43983. 8012a12: f003 f80b bl 8015a2c <vPortExitCritical>
  43984. traceQUEUE_RECEIVE_FAILED( pxQueue );
  43985. return errQUEUE_EMPTY;
  43986. 8012a16: 2300 movs r3, #0
  43987. 8012a18: e062 b.n 8012ae0 <xQueueReceive+0x1b8>
  43988. }
  43989. else if( xEntryTimeSet == pdFALSE )
  43990. 8012a1a: 6afb ldr r3, [r7, #44] @ 0x2c
  43991. 8012a1c: 2b00 cmp r3, #0
  43992. 8012a1e: d106 bne.n 8012a2e <xQueueReceive+0x106>
  43993. {
  43994. /* The queue was empty and a block time was specified so
  43995. configure the timeout structure. */
  43996. vTaskInternalSetTimeOutState( &xTimeOut );
  43997. 8012a20: f107 0310 add.w r3, r7, #16
  43998. 8012a24: 4618 mov r0, r3
  43999. 8012a26: f001 fcdb bl 80143e0 <vTaskInternalSetTimeOutState>
  44000. xEntryTimeSet = pdTRUE;
  44001. 8012a2a: 2301 movs r3, #1
  44002. 8012a2c: 62fb str r3, [r7, #44] @ 0x2c
  44003. /* Entry time was already set. */
  44004. mtCOVERAGE_TEST_MARKER();
  44005. }
  44006. }
  44007. }
  44008. taskEXIT_CRITICAL();
  44009. 8012a2e: f002 fffd bl 8015a2c <vPortExitCritical>
  44010. /* Interrupts and other tasks can send to and receive from the queue
  44011. now the critical section has been exited. */
  44012. vTaskSuspendAll();
  44013. 8012a32: f001 f9fb bl 8013e2c <vTaskSuspendAll>
  44014. prvLockQueue( pxQueue );
  44015. 8012a36: f002 ffc7 bl 80159c8 <vPortEnterCritical>
  44016. 8012a3a: 6abb ldr r3, [r7, #40] @ 0x28
  44017. 8012a3c: f893 3044 ldrb.w r3, [r3, #68] @ 0x44
  44018. 8012a40: b25b sxtb r3, r3
  44019. 8012a42: f1b3 3fff cmp.w r3, #4294967295 @ 0xffffffff
  44020. 8012a46: d103 bne.n 8012a50 <xQueueReceive+0x128>
  44021. 8012a48: 6abb ldr r3, [r7, #40] @ 0x28
  44022. 8012a4a: 2200 movs r2, #0
  44023. 8012a4c: f883 2044 strb.w r2, [r3, #68] @ 0x44
  44024. 8012a50: 6abb ldr r3, [r7, #40] @ 0x28
  44025. 8012a52: f893 3045 ldrb.w r3, [r3, #69] @ 0x45
  44026. 8012a56: b25b sxtb r3, r3
  44027. 8012a58: f1b3 3fff cmp.w r3, #4294967295 @ 0xffffffff
  44028. 8012a5c: d103 bne.n 8012a66 <xQueueReceive+0x13e>
  44029. 8012a5e: 6abb ldr r3, [r7, #40] @ 0x28
  44030. 8012a60: 2200 movs r2, #0
  44031. 8012a62: f883 2045 strb.w r2, [r3, #69] @ 0x45
  44032. 8012a66: f002 ffe1 bl 8015a2c <vPortExitCritical>
  44033. /* Update the timeout state to see if it has expired yet. */
  44034. if( xTaskCheckForTimeOut( &xTimeOut, &xTicksToWait ) == pdFALSE )
  44035. 8012a6a: 1d3a adds r2, r7, #4
  44036. 8012a6c: f107 0310 add.w r3, r7, #16
  44037. 8012a70: 4611 mov r1, r2
  44038. 8012a72: 4618 mov r0, r3
  44039. 8012a74: f001 fcca bl 801440c <xTaskCheckForTimeOut>
  44040. 8012a78: 4603 mov r3, r0
  44041. 8012a7a: 2b00 cmp r3, #0
  44042. 8012a7c: d123 bne.n 8012ac6 <xQueueReceive+0x19e>
  44043. {
  44044. /* The timeout has not expired. If the queue is still empty place
  44045. the task on the list of tasks waiting to receive from the queue. */
  44046. if( prvIsQueueEmpty( pxQueue ) != pdFALSE )
  44047. 8012a7e: 6ab8 ldr r0, [r7, #40] @ 0x28
  44048. 8012a80: f000 fb22 bl 80130c8 <prvIsQueueEmpty>
  44049. 8012a84: 4603 mov r3, r0
  44050. 8012a86: 2b00 cmp r3, #0
  44051. 8012a88: d017 beq.n 8012aba <xQueueReceive+0x192>
  44052. {
  44053. traceBLOCKING_ON_QUEUE_RECEIVE( pxQueue );
  44054. vTaskPlaceOnEventList( &( pxQueue->xTasksWaitingToReceive ), xTicksToWait );
  44055. 8012a8a: 6abb ldr r3, [r7, #40] @ 0x28
  44056. 8012a8c: 3324 adds r3, #36 @ 0x24
  44057. 8012a8e: 687a ldr r2, [r7, #4]
  44058. 8012a90: 4611 mov r1, r2
  44059. 8012a92: 4618 mov r0, r3
  44060. 8012a94: f001 fbc6 bl 8014224 <vTaskPlaceOnEventList>
  44061. prvUnlockQueue( pxQueue );
  44062. 8012a98: 6ab8 ldr r0, [r7, #40] @ 0x28
  44063. 8012a9a: f000 fac3 bl 8013024 <prvUnlockQueue>
  44064. if( xTaskResumeAll() == pdFALSE )
  44065. 8012a9e: f001 f9d3 bl 8013e48 <xTaskResumeAll>
  44066. 8012aa2: 4603 mov r3, r0
  44067. 8012aa4: 2b00 cmp r3, #0
  44068. 8012aa6: d189 bne.n 80129bc <xQueueReceive+0x94>
  44069. {
  44070. portYIELD_WITHIN_API();
  44071. 8012aa8: 4b0f ldr r3, [pc, #60] @ (8012ae8 <xQueueReceive+0x1c0>)
  44072. 8012aaa: f04f 5280 mov.w r2, #268435456 @ 0x10000000
  44073. 8012aae: 601a str r2, [r3, #0]
  44074. 8012ab0: f3bf 8f4f dsb sy
  44075. 8012ab4: f3bf 8f6f isb sy
  44076. 8012ab8: e780 b.n 80129bc <xQueueReceive+0x94>
  44077. }
  44078. else
  44079. {
  44080. /* The queue contains data again. Loop back to try and read the
  44081. data. */
  44082. prvUnlockQueue( pxQueue );
  44083. 8012aba: 6ab8 ldr r0, [r7, #40] @ 0x28
  44084. 8012abc: f000 fab2 bl 8013024 <prvUnlockQueue>
  44085. ( void ) xTaskResumeAll();
  44086. 8012ac0: f001 f9c2 bl 8013e48 <xTaskResumeAll>
  44087. 8012ac4: e77a b.n 80129bc <xQueueReceive+0x94>
  44088. }
  44089. else
  44090. {
  44091. /* Timed out. If there is no data in the queue exit, otherwise loop
  44092. back and attempt to read the data. */
  44093. prvUnlockQueue( pxQueue );
  44094. 8012ac6: 6ab8 ldr r0, [r7, #40] @ 0x28
  44095. 8012ac8: f000 faac bl 8013024 <prvUnlockQueue>
  44096. ( void ) xTaskResumeAll();
  44097. 8012acc: f001 f9bc bl 8013e48 <xTaskResumeAll>
  44098. if( prvIsQueueEmpty( pxQueue ) != pdFALSE )
  44099. 8012ad0: 6ab8 ldr r0, [r7, #40] @ 0x28
  44100. 8012ad2: f000 faf9 bl 80130c8 <prvIsQueueEmpty>
  44101. 8012ad6: 4603 mov r3, r0
  44102. 8012ad8: 2b00 cmp r3, #0
  44103. 8012ada: f43f af6f beq.w 80129bc <xQueueReceive+0x94>
  44104. {
  44105. traceQUEUE_RECEIVE_FAILED( pxQueue );
  44106. return errQUEUE_EMPTY;
  44107. 8012ade: 2300 movs r3, #0
  44108. {
  44109. mtCOVERAGE_TEST_MARKER();
  44110. }
  44111. }
  44112. } /*lint -restore */
  44113. }
  44114. 8012ae0: 4618 mov r0, r3
  44115. 8012ae2: 3730 adds r7, #48 @ 0x30
  44116. 8012ae4: 46bd mov sp, r7
  44117. 8012ae6: bd80 pop {r7, pc}
  44118. 8012ae8: e000ed04 .word 0xe000ed04
  44119. 08012aec <xQueueSemaphoreTake>:
  44120. /*-----------------------------------------------------------*/
  44121. BaseType_t xQueueSemaphoreTake( QueueHandle_t xQueue, TickType_t xTicksToWait )
  44122. {
  44123. 8012aec: b580 push {r7, lr}
  44124. 8012aee: b08e sub sp, #56 @ 0x38
  44125. 8012af0: af00 add r7, sp, #0
  44126. 8012af2: 6078 str r0, [r7, #4]
  44127. 8012af4: 6039 str r1, [r7, #0]
  44128. BaseType_t xEntryTimeSet = pdFALSE;
  44129. 8012af6: 2300 movs r3, #0
  44130. 8012af8: 637b str r3, [r7, #52] @ 0x34
  44131. TimeOut_t xTimeOut;
  44132. Queue_t * const pxQueue = xQueue;
  44133. 8012afa: 687b ldr r3, [r7, #4]
  44134. 8012afc: 62fb str r3, [r7, #44] @ 0x2c
  44135. #if( configUSE_MUTEXES == 1 )
  44136. BaseType_t xInheritanceOccurred = pdFALSE;
  44137. 8012afe: 2300 movs r3, #0
  44138. 8012b00: 633b str r3, [r7, #48] @ 0x30
  44139. #endif
  44140. /* Check the queue pointer is not NULL. */
  44141. configASSERT( ( pxQueue ) );
  44142. 8012b02: 6afb ldr r3, [r7, #44] @ 0x2c
  44143. 8012b04: 2b00 cmp r3, #0
  44144. 8012b06: d10b bne.n 8012b20 <xQueueSemaphoreTake+0x34>
  44145. __asm volatile
  44146. 8012b08: f04f 0350 mov.w r3, #80 @ 0x50
  44147. 8012b0c: f383 8811 msr BASEPRI, r3
  44148. 8012b10: f3bf 8f6f isb sy
  44149. 8012b14: f3bf 8f4f dsb sy
  44150. 8012b18: 623b str r3, [r7, #32]
  44151. }
  44152. 8012b1a: bf00 nop
  44153. 8012b1c: bf00 nop
  44154. 8012b1e: e7fd b.n 8012b1c <xQueueSemaphoreTake+0x30>
  44155. /* Check this really is a semaphore, in which case the item size will be
  44156. 0. */
  44157. configASSERT( pxQueue->uxItemSize == 0 );
  44158. 8012b20: 6afb ldr r3, [r7, #44] @ 0x2c
  44159. 8012b22: 6c1b ldr r3, [r3, #64] @ 0x40
  44160. 8012b24: 2b00 cmp r3, #0
  44161. 8012b26: d00b beq.n 8012b40 <xQueueSemaphoreTake+0x54>
  44162. __asm volatile
  44163. 8012b28: f04f 0350 mov.w r3, #80 @ 0x50
  44164. 8012b2c: f383 8811 msr BASEPRI, r3
  44165. 8012b30: f3bf 8f6f isb sy
  44166. 8012b34: f3bf 8f4f dsb sy
  44167. 8012b38: 61fb str r3, [r7, #28]
  44168. }
  44169. 8012b3a: bf00 nop
  44170. 8012b3c: bf00 nop
  44171. 8012b3e: e7fd b.n 8012b3c <xQueueSemaphoreTake+0x50>
  44172. /* Cannot block if the scheduler is suspended. */
  44173. #if ( ( INCLUDE_xTaskGetSchedulerState == 1 ) || ( configUSE_TIMERS == 1 ) )
  44174. {
  44175. configASSERT( !( ( xTaskGetSchedulerState() == taskSCHEDULER_SUSPENDED ) && ( xTicksToWait != 0 ) ) );
  44176. 8012b40: f001 fdc0 bl 80146c4 <xTaskGetSchedulerState>
  44177. 8012b44: 4603 mov r3, r0
  44178. 8012b46: 2b00 cmp r3, #0
  44179. 8012b48: d102 bne.n 8012b50 <xQueueSemaphoreTake+0x64>
  44180. 8012b4a: 683b ldr r3, [r7, #0]
  44181. 8012b4c: 2b00 cmp r3, #0
  44182. 8012b4e: d101 bne.n 8012b54 <xQueueSemaphoreTake+0x68>
  44183. 8012b50: 2301 movs r3, #1
  44184. 8012b52: e000 b.n 8012b56 <xQueueSemaphoreTake+0x6a>
  44185. 8012b54: 2300 movs r3, #0
  44186. 8012b56: 2b00 cmp r3, #0
  44187. 8012b58: d10b bne.n 8012b72 <xQueueSemaphoreTake+0x86>
  44188. __asm volatile
  44189. 8012b5a: f04f 0350 mov.w r3, #80 @ 0x50
  44190. 8012b5e: f383 8811 msr BASEPRI, r3
  44191. 8012b62: f3bf 8f6f isb sy
  44192. 8012b66: f3bf 8f4f dsb sy
  44193. 8012b6a: 61bb str r3, [r7, #24]
  44194. }
  44195. 8012b6c: bf00 nop
  44196. 8012b6e: bf00 nop
  44197. 8012b70: e7fd b.n 8012b6e <xQueueSemaphoreTake+0x82>
  44198. /*lint -save -e904 This function relaxes the coding standard somewhat to allow return
  44199. statements within the function itself. This is done in the interest
  44200. of execution time efficiency. */
  44201. for( ;; )
  44202. {
  44203. taskENTER_CRITICAL();
  44204. 8012b72: f002 ff29 bl 80159c8 <vPortEnterCritical>
  44205. {
  44206. /* Semaphores are queues with an item size of 0, and where the
  44207. number of messages in the queue is the semaphore's count value. */
  44208. const UBaseType_t uxSemaphoreCount = pxQueue->uxMessagesWaiting;
  44209. 8012b76: 6afb ldr r3, [r7, #44] @ 0x2c
  44210. 8012b78: 6b9b ldr r3, [r3, #56] @ 0x38
  44211. 8012b7a: 62bb str r3, [r7, #40] @ 0x28
  44212. /* Is there data in the queue now? To be running the calling task
  44213. must be the highest priority task wanting to access the queue. */
  44214. if( uxSemaphoreCount > ( UBaseType_t ) 0 )
  44215. 8012b7c: 6abb ldr r3, [r7, #40] @ 0x28
  44216. 8012b7e: 2b00 cmp r3, #0
  44217. 8012b80: d024 beq.n 8012bcc <xQueueSemaphoreTake+0xe0>
  44218. {
  44219. traceQUEUE_RECEIVE( pxQueue );
  44220. /* Semaphores are queues with a data size of zero and where the
  44221. messages waiting is the semaphore's count. Reduce the count. */
  44222. pxQueue->uxMessagesWaiting = uxSemaphoreCount - ( UBaseType_t ) 1;
  44223. 8012b82: 6abb ldr r3, [r7, #40] @ 0x28
  44224. 8012b84: 1e5a subs r2, r3, #1
  44225. 8012b86: 6afb ldr r3, [r7, #44] @ 0x2c
  44226. 8012b88: 639a str r2, [r3, #56] @ 0x38
  44227. #if ( configUSE_MUTEXES == 1 )
  44228. {
  44229. if( pxQueue->uxQueueType == queueQUEUE_IS_MUTEX )
  44230. 8012b8a: 6afb ldr r3, [r7, #44] @ 0x2c
  44231. 8012b8c: 681b ldr r3, [r3, #0]
  44232. 8012b8e: 2b00 cmp r3, #0
  44233. 8012b90: d104 bne.n 8012b9c <xQueueSemaphoreTake+0xb0>
  44234. {
  44235. /* Record the information required to implement
  44236. priority inheritance should it become necessary. */
  44237. pxQueue->u.xSemaphore.xMutexHolder = pvTaskIncrementMutexHeldCount();
  44238. 8012b92: f001 ff11 bl 80149b8 <pvTaskIncrementMutexHeldCount>
  44239. 8012b96: 4602 mov r2, r0
  44240. 8012b98: 6afb ldr r3, [r7, #44] @ 0x2c
  44241. 8012b9a: 609a str r2, [r3, #8]
  44242. }
  44243. #endif /* configUSE_MUTEXES */
  44244. /* Check to see if other tasks are blocked waiting to give the
  44245. semaphore, and if so, unblock the highest priority such task. */
  44246. if( listLIST_IS_EMPTY( &( pxQueue->xTasksWaitingToSend ) ) == pdFALSE )
  44247. 8012b9c: 6afb ldr r3, [r7, #44] @ 0x2c
  44248. 8012b9e: 691b ldr r3, [r3, #16]
  44249. 8012ba0: 2b00 cmp r3, #0
  44250. 8012ba2: d00f beq.n 8012bc4 <xQueueSemaphoreTake+0xd8>
  44251. {
  44252. if( xTaskRemoveFromEventList( &( pxQueue->xTasksWaitingToSend ) ) != pdFALSE )
  44253. 8012ba4: 6afb ldr r3, [r7, #44] @ 0x2c
  44254. 8012ba6: 3310 adds r3, #16
  44255. 8012ba8: 4618 mov r0, r3
  44256. 8012baa: f001 fb8d bl 80142c8 <xTaskRemoveFromEventList>
  44257. 8012bae: 4603 mov r3, r0
  44258. 8012bb0: 2b00 cmp r3, #0
  44259. 8012bb2: d007 beq.n 8012bc4 <xQueueSemaphoreTake+0xd8>
  44260. {
  44261. queueYIELD_IF_USING_PREEMPTION();
  44262. 8012bb4: 4b54 ldr r3, [pc, #336] @ (8012d08 <xQueueSemaphoreTake+0x21c>)
  44263. 8012bb6: f04f 5280 mov.w r2, #268435456 @ 0x10000000
  44264. 8012bba: 601a str r2, [r3, #0]
  44265. 8012bbc: f3bf 8f4f dsb sy
  44266. 8012bc0: f3bf 8f6f isb sy
  44267. else
  44268. {
  44269. mtCOVERAGE_TEST_MARKER();
  44270. }
  44271. taskEXIT_CRITICAL();
  44272. 8012bc4: f002 ff32 bl 8015a2c <vPortExitCritical>
  44273. return pdPASS;
  44274. 8012bc8: 2301 movs r3, #1
  44275. 8012bca: e098 b.n 8012cfe <xQueueSemaphoreTake+0x212>
  44276. }
  44277. else
  44278. {
  44279. if( xTicksToWait == ( TickType_t ) 0 )
  44280. 8012bcc: 683b ldr r3, [r7, #0]
  44281. 8012bce: 2b00 cmp r3, #0
  44282. 8012bd0: d112 bne.n 8012bf8 <xQueueSemaphoreTake+0x10c>
  44283. /* For inheritance to have occurred there must have been an
  44284. initial timeout, and an adjusted timeout cannot become 0, as
  44285. if it were 0 the function would have exited. */
  44286. #if( configUSE_MUTEXES == 1 )
  44287. {
  44288. configASSERT( xInheritanceOccurred == pdFALSE );
  44289. 8012bd2: 6b3b ldr r3, [r7, #48] @ 0x30
  44290. 8012bd4: 2b00 cmp r3, #0
  44291. 8012bd6: d00b beq.n 8012bf0 <xQueueSemaphoreTake+0x104>
  44292. __asm volatile
  44293. 8012bd8: f04f 0350 mov.w r3, #80 @ 0x50
  44294. 8012bdc: f383 8811 msr BASEPRI, r3
  44295. 8012be0: f3bf 8f6f isb sy
  44296. 8012be4: f3bf 8f4f dsb sy
  44297. 8012be8: 617b str r3, [r7, #20]
  44298. }
  44299. 8012bea: bf00 nop
  44300. 8012bec: bf00 nop
  44301. 8012bee: e7fd b.n 8012bec <xQueueSemaphoreTake+0x100>
  44302. }
  44303. #endif /* configUSE_MUTEXES */
  44304. /* The semaphore count was 0 and no block time is specified
  44305. (or the block time has expired) so exit now. */
  44306. taskEXIT_CRITICAL();
  44307. 8012bf0: f002 ff1c bl 8015a2c <vPortExitCritical>
  44308. traceQUEUE_RECEIVE_FAILED( pxQueue );
  44309. return errQUEUE_EMPTY;
  44310. 8012bf4: 2300 movs r3, #0
  44311. 8012bf6: e082 b.n 8012cfe <xQueueSemaphoreTake+0x212>
  44312. }
  44313. else if( xEntryTimeSet == pdFALSE )
  44314. 8012bf8: 6b7b ldr r3, [r7, #52] @ 0x34
  44315. 8012bfa: 2b00 cmp r3, #0
  44316. 8012bfc: d106 bne.n 8012c0c <xQueueSemaphoreTake+0x120>
  44317. {
  44318. /* The semaphore count was 0 and a block time was specified
  44319. so configure the timeout structure ready to block. */
  44320. vTaskInternalSetTimeOutState( &xTimeOut );
  44321. 8012bfe: f107 030c add.w r3, r7, #12
  44322. 8012c02: 4618 mov r0, r3
  44323. 8012c04: f001 fbec bl 80143e0 <vTaskInternalSetTimeOutState>
  44324. xEntryTimeSet = pdTRUE;
  44325. 8012c08: 2301 movs r3, #1
  44326. 8012c0a: 637b str r3, [r7, #52] @ 0x34
  44327. /* Entry time was already set. */
  44328. mtCOVERAGE_TEST_MARKER();
  44329. }
  44330. }
  44331. }
  44332. taskEXIT_CRITICAL();
  44333. 8012c0c: f002 ff0e bl 8015a2c <vPortExitCritical>
  44334. /* Interrupts and other tasks can give to and take from the semaphore
  44335. now the critical section has been exited. */
  44336. vTaskSuspendAll();
  44337. 8012c10: f001 f90c bl 8013e2c <vTaskSuspendAll>
  44338. prvLockQueue( pxQueue );
  44339. 8012c14: f002 fed8 bl 80159c8 <vPortEnterCritical>
  44340. 8012c18: 6afb ldr r3, [r7, #44] @ 0x2c
  44341. 8012c1a: f893 3044 ldrb.w r3, [r3, #68] @ 0x44
  44342. 8012c1e: b25b sxtb r3, r3
  44343. 8012c20: f1b3 3fff cmp.w r3, #4294967295 @ 0xffffffff
  44344. 8012c24: d103 bne.n 8012c2e <xQueueSemaphoreTake+0x142>
  44345. 8012c26: 6afb ldr r3, [r7, #44] @ 0x2c
  44346. 8012c28: 2200 movs r2, #0
  44347. 8012c2a: f883 2044 strb.w r2, [r3, #68] @ 0x44
  44348. 8012c2e: 6afb ldr r3, [r7, #44] @ 0x2c
  44349. 8012c30: f893 3045 ldrb.w r3, [r3, #69] @ 0x45
  44350. 8012c34: b25b sxtb r3, r3
  44351. 8012c36: f1b3 3fff cmp.w r3, #4294967295 @ 0xffffffff
  44352. 8012c3a: d103 bne.n 8012c44 <xQueueSemaphoreTake+0x158>
  44353. 8012c3c: 6afb ldr r3, [r7, #44] @ 0x2c
  44354. 8012c3e: 2200 movs r2, #0
  44355. 8012c40: f883 2045 strb.w r2, [r3, #69] @ 0x45
  44356. 8012c44: f002 fef2 bl 8015a2c <vPortExitCritical>
  44357. /* Update the timeout state to see if it has expired yet. */
  44358. if( xTaskCheckForTimeOut( &xTimeOut, &xTicksToWait ) == pdFALSE )
  44359. 8012c48: 463a mov r2, r7
  44360. 8012c4a: f107 030c add.w r3, r7, #12
  44361. 8012c4e: 4611 mov r1, r2
  44362. 8012c50: 4618 mov r0, r3
  44363. 8012c52: f001 fbdb bl 801440c <xTaskCheckForTimeOut>
  44364. 8012c56: 4603 mov r3, r0
  44365. 8012c58: 2b00 cmp r3, #0
  44366. 8012c5a: d132 bne.n 8012cc2 <xQueueSemaphoreTake+0x1d6>
  44367. {
  44368. /* A block time is specified and not expired. If the semaphore
  44369. count is 0 then enter the Blocked state to wait for a semaphore to
  44370. become available. As semaphores are implemented with queues the
  44371. queue being empty is equivalent to the semaphore count being 0. */
  44372. if( prvIsQueueEmpty( pxQueue ) != pdFALSE )
  44373. 8012c5c: 6af8 ldr r0, [r7, #44] @ 0x2c
  44374. 8012c5e: f000 fa33 bl 80130c8 <prvIsQueueEmpty>
  44375. 8012c62: 4603 mov r3, r0
  44376. 8012c64: 2b00 cmp r3, #0
  44377. 8012c66: d026 beq.n 8012cb6 <xQueueSemaphoreTake+0x1ca>
  44378. {
  44379. traceBLOCKING_ON_QUEUE_RECEIVE( pxQueue );
  44380. #if ( configUSE_MUTEXES == 1 )
  44381. {
  44382. if( pxQueue->uxQueueType == queueQUEUE_IS_MUTEX )
  44383. 8012c68: 6afb ldr r3, [r7, #44] @ 0x2c
  44384. 8012c6a: 681b ldr r3, [r3, #0]
  44385. 8012c6c: 2b00 cmp r3, #0
  44386. 8012c6e: d109 bne.n 8012c84 <xQueueSemaphoreTake+0x198>
  44387. {
  44388. taskENTER_CRITICAL();
  44389. 8012c70: f002 feaa bl 80159c8 <vPortEnterCritical>
  44390. {
  44391. xInheritanceOccurred = xTaskPriorityInherit( pxQueue->u.xSemaphore.xMutexHolder );
  44392. 8012c74: 6afb ldr r3, [r7, #44] @ 0x2c
  44393. 8012c76: 689b ldr r3, [r3, #8]
  44394. 8012c78: 4618 mov r0, r3
  44395. 8012c7a: f001 fd41 bl 8014700 <xTaskPriorityInherit>
  44396. 8012c7e: 6338 str r0, [r7, #48] @ 0x30
  44397. }
  44398. taskEXIT_CRITICAL();
  44399. 8012c80: f002 fed4 bl 8015a2c <vPortExitCritical>
  44400. mtCOVERAGE_TEST_MARKER();
  44401. }
  44402. }
  44403. #endif
  44404. vTaskPlaceOnEventList( &( pxQueue->xTasksWaitingToReceive ), xTicksToWait );
  44405. 8012c84: 6afb ldr r3, [r7, #44] @ 0x2c
  44406. 8012c86: 3324 adds r3, #36 @ 0x24
  44407. 8012c88: 683a ldr r2, [r7, #0]
  44408. 8012c8a: 4611 mov r1, r2
  44409. 8012c8c: 4618 mov r0, r3
  44410. 8012c8e: f001 fac9 bl 8014224 <vTaskPlaceOnEventList>
  44411. prvUnlockQueue( pxQueue );
  44412. 8012c92: 6af8 ldr r0, [r7, #44] @ 0x2c
  44413. 8012c94: f000 f9c6 bl 8013024 <prvUnlockQueue>
  44414. if( xTaskResumeAll() == pdFALSE )
  44415. 8012c98: f001 f8d6 bl 8013e48 <xTaskResumeAll>
  44416. 8012c9c: 4603 mov r3, r0
  44417. 8012c9e: 2b00 cmp r3, #0
  44418. 8012ca0: f47f af67 bne.w 8012b72 <xQueueSemaphoreTake+0x86>
  44419. {
  44420. portYIELD_WITHIN_API();
  44421. 8012ca4: 4b18 ldr r3, [pc, #96] @ (8012d08 <xQueueSemaphoreTake+0x21c>)
  44422. 8012ca6: f04f 5280 mov.w r2, #268435456 @ 0x10000000
  44423. 8012caa: 601a str r2, [r3, #0]
  44424. 8012cac: f3bf 8f4f dsb sy
  44425. 8012cb0: f3bf 8f6f isb sy
  44426. 8012cb4: e75d b.n 8012b72 <xQueueSemaphoreTake+0x86>
  44427. }
  44428. else
  44429. {
  44430. /* There was no timeout and the semaphore count was not 0, so
  44431. attempt to take the semaphore again. */
  44432. prvUnlockQueue( pxQueue );
  44433. 8012cb6: 6af8 ldr r0, [r7, #44] @ 0x2c
  44434. 8012cb8: f000 f9b4 bl 8013024 <prvUnlockQueue>
  44435. ( void ) xTaskResumeAll();
  44436. 8012cbc: f001 f8c4 bl 8013e48 <xTaskResumeAll>
  44437. 8012cc0: e757 b.n 8012b72 <xQueueSemaphoreTake+0x86>
  44438. }
  44439. }
  44440. else
  44441. {
  44442. /* Timed out. */
  44443. prvUnlockQueue( pxQueue );
  44444. 8012cc2: 6af8 ldr r0, [r7, #44] @ 0x2c
  44445. 8012cc4: f000 f9ae bl 8013024 <prvUnlockQueue>
  44446. ( void ) xTaskResumeAll();
  44447. 8012cc8: f001 f8be bl 8013e48 <xTaskResumeAll>
  44448. /* If the semaphore count is 0 exit now as the timeout has
  44449. expired. Otherwise return to attempt to take the semaphore that is
  44450. known to be available. As semaphores are implemented by queues the
  44451. queue being empty is equivalent to the semaphore count being 0. */
  44452. if( prvIsQueueEmpty( pxQueue ) != pdFALSE )
  44453. 8012ccc: 6af8 ldr r0, [r7, #44] @ 0x2c
  44454. 8012cce: f000 f9fb bl 80130c8 <prvIsQueueEmpty>
  44455. 8012cd2: 4603 mov r3, r0
  44456. 8012cd4: 2b00 cmp r3, #0
  44457. 8012cd6: f43f af4c beq.w 8012b72 <xQueueSemaphoreTake+0x86>
  44458. #if ( configUSE_MUTEXES == 1 )
  44459. {
  44460. /* xInheritanceOccurred could only have be set if
  44461. pxQueue->uxQueueType == queueQUEUE_IS_MUTEX so no need to
  44462. test the mutex type again to check it is actually a mutex. */
  44463. if( xInheritanceOccurred != pdFALSE )
  44464. 8012cda: 6b3b ldr r3, [r7, #48] @ 0x30
  44465. 8012cdc: 2b00 cmp r3, #0
  44466. 8012cde: d00d beq.n 8012cfc <xQueueSemaphoreTake+0x210>
  44467. {
  44468. taskENTER_CRITICAL();
  44469. 8012ce0: f002 fe72 bl 80159c8 <vPortEnterCritical>
  44470. /* This task blocking on the mutex caused another
  44471. task to inherit this task's priority. Now this task
  44472. has timed out the priority should be disinherited
  44473. again, but only as low as the next highest priority
  44474. task that is waiting for the same mutex. */
  44475. uxHighestWaitingPriority = prvGetDisinheritPriorityAfterTimeout( pxQueue );
  44476. 8012ce4: 6af8 ldr r0, [r7, #44] @ 0x2c
  44477. 8012ce6: f000 f8f5 bl 8012ed4 <prvGetDisinheritPriorityAfterTimeout>
  44478. 8012cea: 6278 str r0, [r7, #36] @ 0x24
  44479. vTaskPriorityDisinheritAfterTimeout( pxQueue->u.xSemaphore.xMutexHolder, uxHighestWaitingPriority );
  44480. 8012cec: 6afb ldr r3, [r7, #44] @ 0x2c
  44481. 8012cee: 689b ldr r3, [r3, #8]
  44482. 8012cf0: 6a79 ldr r1, [r7, #36] @ 0x24
  44483. 8012cf2: 4618 mov r0, r3
  44484. 8012cf4: f001 fddc bl 80148b0 <vTaskPriorityDisinheritAfterTimeout>
  44485. }
  44486. taskEXIT_CRITICAL();
  44487. 8012cf8: f002 fe98 bl 8015a2c <vPortExitCritical>
  44488. }
  44489. }
  44490. #endif /* configUSE_MUTEXES */
  44491. traceQUEUE_RECEIVE_FAILED( pxQueue );
  44492. return errQUEUE_EMPTY;
  44493. 8012cfc: 2300 movs r3, #0
  44494. {
  44495. mtCOVERAGE_TEST_MARKER();
  44496. }
  44497. }
  44498. } /*lint -restore */
  44499. }
  44500. 8012cfe: 4618 mov r0, r3
  44501. 8012d00: 3738 adds r7, #56 @ 0x38
  44502. 8012d02: 46bd mov sp, r7
  44503. 8012d04: bd80 pop {r7, pc}
  44504. 8012d06: bf00 nop
  44505. 8012d08: e000ed04 .word 0xe000ed04
  44506. 08012d0c <xQueueReceiveFromISR>:
  44507. } /*lint -restore */
  44508. }
  44509. /*-----------------------------------------------------------*/
  44510. BaseType_t xQueueReceiveFromISR( QueueHandle_t xQueue, void * const pvBuffer, BaseType_t * const pxHigherPriorityTaskWoken )
  44511. {
  44512. 8012d0c: b580 push {r7, lr}
  44513. 8012d0e: b08e sub sp, #56 @ 0x38
  44514. 8012d10: af00 add r7, sp, #0
  44515. 8012d12: 60f8 str r0, [r7, #12]
  44516. 8012d14: 60b9 str r1, [r7, #8]
  44517. 8012d16: 607a str r2, [r7, #4]
  44518. BaseType_t xReturn;
  44519. UBaseType_t uxSavedInterruptStatus;
  44520. Queue_t * const pxQueue = xQueue;
  44521. 8012d18: 68fb ldr r3, [r7, #12]
  44522. 8012d1a: 633b str r3, [r7, #48] @ 0x30
  44523. configASSERT( pxQueue );
  44524. 8012d1c: 6b3b ldr r3, [r7, #48] @ 0x30
  44525. 8012d1e: 2b00 cmp r3, #0
  44526. 8012d20: d10b bne.n 8012d3a <xQueueReceiveFromISR+0x2e>
  44527. __asm volatile
  44528. 8012d22: f04f 0350 mov.w r3, #80 @ 0x50
  44529. 8012d26: f383 8811 msr BASEPRI, r3
  44530. 8012d2a: f3bf 8f6f isb sy
  44531. 8012d2e: f3bf 8f4f dsb sy
  44532. 8012d32: 623b str r3, [r7, #32]
  44533. }
  44534. 8012d34: bf00 nop
  44535. 8012d36: bf00 nop
  44536. 8012d38: e7fd b.n 8012d36 <xQueueReceiveFromISR+0x2a>
  44537. configASSERT( !( ( pvBuffer == NULL ) && ( pxQueue->uxItemSize != ( UBaseType_t ) 0U ) ) );
  44538. 8012d3a: 68bb ldr r3, [r7, #8]
  44539. 8012d3c: 2b00 cmp r3, #0
  44540. 8012d3e: d103 bne.n 8012d48 <xQueueReceiveFromISR+0x3c>
  44541. 8012d40: 6b3b ldr r3, [r7, #48] @ 0x30
  44542. 8012d42: 6c1b ldr r3, [r3, #64] @ 0x40
  44543. 8012d44: 2b00 cmp r3, #0
  44544. 8012d46: d101 bne.n 8012d4c <xQueueReceiveFromISR+0x40>
  44545. 8012d48: 2301 movs r3, #1
  44546. 8012d4a: e000 b.n 8012d4e <xQueueReceiveFromISR+0x42>
  44547. 8012d4c: 2300 movs r3, #0
  44548. 8012d4e: 2b00 cmp r3, #0
  44549. 8012d50: d10b bne.n 8012d6a <xQueueReceiveFromISR+0x5e>
  44550. __asm volatile
  44551. 8012d52: f04f 0350 mov.w r3, #80 @ 0x50
  44552. 8012d56: f383 8811 msr BASEPRI, r3
  44553. 8012d5a: f3bf 8f6f isb sy
  44554. 8012d5e: f3bf 8f4f dsb sy
  44555. 8012d62: 61fb str r3, [r7, #28]
  44556. }
  44557. 8012d64: bf00 nop
  44558. 8012d66: bf00 nop
  44559. 8012d68: e7fd b.n 8012d66 <xQueueReceiveFromISR+0x5a>
  44560. that have been assigned a priority at or (logically) below the maximum
  44561. system call interrupt priority. FreeRTOS maintains a separate interrupt
  44562. safe API to ensure interrupt entry is as fast and as simple as possible.
  44563. More information (albeit Cortex-M specific) is provided on the following
  44564. link: http://www.freertos.org/RTOS-Cortex-M3-M4.html */
  44565. portASSERT_IF_INTERRUPT_PRIORITY_INVALID();
  44566. 8012d6a: f002 ff0d bl 8015b88 <vPortValidateInterruptPriority>
  44567. __asm volatile
  44568. 8012d6e: f3ef 8211 mrs r2, BASEPRI
  44569. 8012d72: f04f 0350 mov.w r3, #80 @ 0x50
  44570. 8012d76: f383 8811 msr BASEPRI, r3
  44571. 8012d7a: f3bf 8f6f isb sy
  44572. 8012d7e: f3bf 8f4f dsb sy
  44573. 8012d82: 61ba str r2, [r7, #24]
  44574. 8012d84: 617b str r3, [r7, #20]
  44575. return ulOriginalBASEPRI;
  44576. 8012d86: 69bb ldr r3, [r7, #24]
  44577. uxSavedInterruptStatus = portSET_INTERRUPT_MASK_FROM_ISR();
  44578. 8012d88: 62fb str r3, [r7, #44] @ 0x2c
  44579. {
  44580. const UBaseType_t uxMessagesWaiting = pxQueue->uxMessagesWaiting;
  44581. 8012d8a: 6b3b ldr r3, [r7, #48] @ 0x30
  44582. 8012d8c: 6b9b ldr r3, [r3, #56] @ 0x38
  44583. 8012d8e: 62bb str r3, [r7, #40] @ 0x28
  44584. /* Cannot block in an ISR, so check there is data available. */
  44585. if( uxMessagesWaiting > ( UBaseType_t ) 0 )
  44586. 8012d90: 6abb ldr r3, [r7, #40] @ 0x28
  44587. 8012d92: 2b00 cmp r3, #0
  44588. 8012d94: d02f beq.n 8012df6 <xQueueReceiveFromISR+0xea>
  44589. {
  44590. const int8_t cRxLock = pxQueue->cRxLock;
  44591. 8012d96: 6b3b ldr r3, [r7, #48] @ 0x30
  44592. 8012d98: f893 3044 ldrb.w r3, [r3, #68] @ 0x44
  44593. 8012d9c: f887 3027 strb.w r3, [r7, #39] @ 0x27
  44594. traceQUEUE_RECEIVE_FROM_ISR( pxQueue );
  44595. prvCopyDataFromQueue( pxQueue, pvBuffer );
  44596. 8012da0: 68b9 ldr r1, [r7, #8]
  44597. 8012da2: 6b38 ldr r0, [r7, #48] @ 0x30
  44598. 8012da4: f000 f918 bl 8012fd8 <prvCopyDataFromQueue>
  44599. pxQueue->uxMessagesWaiting = uxMessagesWaiting - ( UBaseType_t ) 1;
  44600. 8012da8: 6abb ldr r3, [r7, #40] @ 0x28
  44601. 8012daa: 1e5a subs r2, r3, #1
  44602. 8012dac: 6b3b ldr r3, [r7, #48] @ 0x30
  44603. 8012dae: 639a str r2, [r3, #56] @ 0x38
  44604. /* If the queue is locked the event list will not be modified.
  44605. Instead update the lock count so the task that unlocks the queue
  44606. will know that an ISR has removed data while the queue was
  44607. locked. */
  44608. if( cRxLock == queueUNLOCKED )
  44609. 8012db0: f997 3027 ldrsb.w r3, [r7, #39] @ 0x27
  44610. 8012db4: f1b3 3fff cmp.w r3, #4294967295 @ 0xffffffff
  44611. 8012db8: d112 bne.n 8012de0 <xQueueReceiveFromISR+0xd4>
  44612. {
  44613. if( listLIST_IS_EMPTY( &( pxQueue->xTasksWaitingToSend ) ) == pdFALSE )
  44614. 8012dba: 6b3b ldr r3, [r7, #48] @ 0x30
  44615. 8012dbc: 691b ldr r3, [r3, #16]
  44616. 8012dbe: 2b00 cmp r3, #0
  44617. 8012dc0: d016 beq.n 8012df0 <xQueueReceiveFromISR+0xe4>
  44618. {
  44619. if( xTaskRemoveFromEventList( &( pxQueue->xTasksWaitingToSend ) ) != pdFALSE )
  44620. 8012dc2: 6b3b ldr r3, [r7, #48] @ 0x30
  44621. 8012dc4: 3310 adds r3, #16
  44622. 8012dc6: 4618 mov r0, r3
  44623. 8012dc8: f001 fa7e bl 80142c8 <xTaskRemoveFromEventList>
  44624. 8012dcc: 4603 mov r3, r0
  44625. 8012dce: 2b00 cmp r3, #0
  44626. 8012dd0: d00e beq.n 8012df0 <xQueueReceiveFromISR+0xe4>
  44627. {
  44628. /* The task waiting has a higher priority than us so
  44629. force a context switch. */
  44630. if( pxHigherPriorityTaskWoken != NULL )
  44631. 8012dd2: 687b ldr r3, [r7, #4]
  44632. 8012dd4: 2b00 cmp r3, #0
  44633. 8012dd6: d00b beq.n 8012df0 <xQueueReceiveFromISR+0xe4>
  44634. {
  44635. *pxHigherPriorityTaskWoken = pdTRUE;
  44636. 8012dd8: 687b ldr r3, [r7, #4]
  44637. 8012dda: 2201 movs r2, #1
  44638. 8012ddc: 601a str r2, [r3, #0]
  44639. 8012dde: e007 b.n 8012df0 <xQueueReceiveFromISR+0xe4>
  44640. }
  44641. else
  44642. {
  44643. /* Increment the lock count so the task that unlocks the queue
  44644. knows that data was removed while it was locked. */
  44645. pxQueue->cRxLock = ( int8_t ) ( cRxLock + 1 );
  44646. 8012de0: f897 3027 ldrb.w r3, [r7, #39] @ 0x27
  44647. 8012de4: 3301 adds r3, #1
  44648. 8012de6: b2db uxtb r3, r3
  44649. 8012de8: b25a sxtb r2, r3
  44650. 8012dea: 6b3b ldr r3, [r7, #48] @ 0x30
  44651. 8012dec: f883 2044 strb.w r2, [r3, #68] @ 0x44
  44652. }
  44653. xReturn = pdPASS;
  44654. 8012df0: 2301 movs r3, #1
  44655. 8012df2: 637b str r3, [r7, #52] @ 0x34
  44656. 8012df4: e001 b.n 8012dfa <xQueueReceiveFromISR+0xee>
  44657. }
  44658. else
  44659. {
  44660. xReturn = pdFAIL;
  44661. 8012df6: 2300 movs r3, #0
  44662. 8012df8: 637b str r3, [r7, #52] @ 0x34
  44663. 8012dfa: 6afb ldr r3, [r7, #44] @ 0x2c
  44664. 8012dfc: 613b str r3, [r7, #16]
  44665. __asm volatile
  44666. 8012dfe: 693b ldr r3, [r7, #16]
  44667. 8012e00: f383 8811 msr BASEPRI, r3
  44668. }
  44669. 8012e04: bf00 nop
  44670. traceQUEUE_RECEIVE_FROM_ISR_FAILED( pxQueue );
  44671. }
  44672. }
  44673. portCLEAR_INTERRUPT_MASK_FROM_ISR( uxSavedInterruptStatus );
  44674. return xReturn;
  44675. 8012e06: 6b7b ldr r3, [r7, #52] @ 0x34
  44676. }
  44677. 8012e08: 4618 mov r0, r3
  44678. 8012e0a: 3738 adds r7, #56 @ 0x38
  44679. 8012e0c: 46bd mov sp, r7
  44680. 8012e0e: bd80 pop {r7, pc}
  44681. 08012e10 <uxQueueMessagesWaiting>:
  44682. return xReturn;
  44683. }
  44684. /*-----------------------------------------------------------*/
  44685. UBaseType_t uxQueueMessagesWaiting( const QueueHandle_t xQueue )
  44686. {
  44687. 8012e10: b580 push {r7, lr}
  44688. 8012e12: b084 sub sp, #16
  44689. 8012e14: af00 add r7, sp, #0
  44690. 8012e16: 6078 str r0, [r7, #4]
  44691. UBaseType_t uxReturn;
  44692. configASSERT( xQueue );
  44693. 8012e18: 687b ldr r3, [r7, #4]
  44694. 8012e1a: 2b00 cmp r3, #0
  44695. 8012e1c: d10b bne.n 8012e36 <uxQueueMessagesWaiting+0x26>
  44696. __asm volatile
  44697. 8012e1e: f04f 0350 mov.w r3, #80 @ 0x50
  44698. 8012e22: f383 8811 msr BASEPRI, r3
  44699. 8012e26: f3bf 8f6f isb sy
  44700. 8012e2a: f3bf 8f4f dsb sy
  44701. 8012e2e: 60bb str r3, [r7, #8]
  44702. }
  44703. 8012e30: bf00 nop
  44704. 8012e32: bf00 nop
  44705. 8012e34: e7fd b.n 8012e32 <uxQueueMessagesWaiting+0x22>
  44706. taskENTER_CRITICAL();
  44707. 8012e36: f002 fdc7 bl 80159c8 <vPortEnterCritical>
  44708. {
  44709. uxReturn = ( ( Queue_t * ) xQueue )->uxMessagesWaiting;
  44710. 8012e3a: 687b ldr r3, [r7, #4]
  44711. 8012e3c: 6b9b ldr r3, [r3, #56] @ 0x38
  44712. 8012e3e: 60fb str r3, [r7, #12]
  44713. }
  44714. taskEXIT_CRITICAL();
  44715. 8012e40: f002 fdf4 bl 8015a2c <vPortExitCritical>
  44716. return uxReturn;
  44717. 8012e44: 68fb ldr r3, [r7, #12]
  44718. } /*lint !e818 Pointer cannot be declared const as xQueue is a typedef not pointer. */
  44719. 8012e46: 4618 mov r0, r3
  44720. 8012e48: 3710 adds r7, #16
  44721. 8012e4a: 46bd mov sp, r7
  44722. 8012e4c: bd80 pop {r7, pc}
  44723. 08012e4e <uxQueueMessagesWaitingFromISR>:
  44724. return uxReturn;
  44725. } /*lint !e818 Pointer cannot be declared const as xQueue is a typedef not pointer. */
  44726. /*-----------------------------------------------------------*/
  44727. UBaseType_t uxQueueMessagesWaitingFromISR( const QueueHandle_t xQueue )
  44728. {
  44729. 8012e4e: b480 push {r7}
  44730. 8012e50: b087 sub sp, #28
  44731. 8012e52: af00 add r7, sp, #0
  44732. 8012e54: 6078 str r0, [r7, #4]
  44733. UBaseType_t uxReturn;
  44734. Queue_t * const pxQueue = xQueue;
  44735. 8012e56: 687b ldr r3, [r7, #4]
  44736. 8012e58: 617b str r3, [r7, #20]
  44737. configASSERT( pxQueue );
  44738. 8012e5a: 697b ldr r3, [r7, #20]
  44739. 8012e5c: 2b00 cmp r3, #0
  44740. 8012e5e: d10b bne.n 8012e78 <uxQueueMessagesWaitingFromISR+0x2a>
  44741. __asm volatile
  44742. 8012e60: f04f 0350 mov.w r3, #80 @ 0x50
  44743. 8012e64: f383 8811 msr BASEPRI, r3
  44744. 8012e68: f3bf 8f6f isb sy
  44745. 8012e6c: f3bf 8f4f dsb sy
  44746. 8012e70: 60fb str r3, [r7, #12]
  44747. }
  44748. 8012e72: bf00 nop
  44749. 8012e74: bf00 nop
  44750. 8012e76: e7fd b.n 8012e74 <uxQueueMessagesWaitingFromISR+0x26>
  44751. uxReturn = pxQueue->uxMessagesWaiting;
  44752. 8012e78: 697b ldr r3, [r7, #20]
  44753. 8012e7a: 6b9b ldr r3, [r3, #56] @ 0x38
  44754. 8012e7c: 613b str r3, [r7, #16]
  44755. return uxReturn;
  44756. 8012e7e: 693b ldr r3, [r7, #16]
  44757. } /*lint !e818 Pointer cannot be declared const as xQueue is a typedef not pointer. */
  44758. 8012e80: 4618 mov r0, r3
  44759. 8012e82: 371c adds r7, #28
  44760. 8012e84: 46bd mov sp, r7
  44761. 8012e86: f85d 7b04 ldr.w r7, [sp], #4
  44762. 8012e8a: 4770 bx lr
  44763. 08012e8c <vQueueDelete>:
  44764. /*-----------------------------------------------------------*/
  44765. void vQueueDelete( QueueHandle_t xQueue )
  44766. {
  44767. 8012e8c: b580 push {r7, lr}
  44768. 8012e8e: b084 sub sp, #16
  44769. 8012e90: af00 add r7, sp, #0
  44770. 8012e92: 6078 str r0, [r7, #4]
  44771. Queue_t * const pxQueue = xQueue;
  44772. 8012e94: 687b ldr r3, [r7, #4]
  44773. 8012e96: 60fb str r3, [r7, #12]
  44774. configASSERT( pxQueue );
  44775. 8012e98: 68fb ldr r3, [r7, #12]
  44776. 8012e9a: 2b00 cmp r3, #0
  44777. 8012e9c: d10b bne.n 8012eb6 <vQueueDelete+0x2a>
  44778. __asm volatile
  44779. 8012e9e: f04f 0350 mov.w r3, #80 @ 0x50
  44780. 8012ea2: f383 8811 msr BASEPRI, r3
  44781. 8012ea6: f3bf 8f6f isb sy
  44782. 8012eaa: f3bf 8f4f dsb sy
  44783. 8012eae: 60bb str r3, [r7, #8]
  44784. }
  44785. 8012eb0: bf00 nop
  44786. 8012eb2: bf00 nop
  44787. 8012eb4: e7fd b.n 8012eb2 <vQueueDelete+0x26>
  44788. traceQUEUE_DELETE( pxQueue );
  44789. #if ( configQUEUE_REGISTRY_SIZE > 0 )
  44790. {
  44791. vQueueUnregisterQueue( pxQueue );
  44792. 8012eb6: 68f8 ldr r0, [r7, #12]
  44793. 8012eb8: f000 f95e bl 8013178 <vQueueUnregisterQueue>
  44794. }
  44795. #elif( ( configSUPPORT_DYNAMIC_ALLOCATION == 1 ) && ( configSUPPORT_STATIC_ALLOCATION == 1 ) )
  44796. {
  44797. /* The queue could have been allocated statically or dynamically, so
  44798. check before attempting to free the memory. */
  44799. if( pxQueue->ucStaticallyAllocated == ( uint8_t ) pdFALSE )
  44800. 8012ebc: 68fb ldr r3, [r7, #12]
  44801. 8012ebe: f893 3046 ldrb.w r3, [r3, #70] @ 0x46
  44802. 8012ec2: 2b00 cmp r3, #0
  44803. 8012ec4: d102 bne.n 8012ecc <vQueueDelete+0x40>
  44804. {
  44805. vPortFree( pxQueue );
  44806. 8012ec6: 68f8 ldr r0, [r7, #12]
  44807. 8012ec8: f002 ff6e bl 8015da8 <vPortFree>
  44808. /* The queue must have been statically allocated, so is not going to be
  44809. deleted. Avoid compiler warnings about the unused parameter. */
  44810. ( void ) pxQueue;
  44811. }
  44812. #endif /* configSUPPORT_DYNAMIC_ALLOCATION */
  44813. }
  44814. 8012ecc: bf00 nop
  44815. 8012ece: 3710 adds r7, #16
  44816. 8012ed0: 46bd mov sp, r7
  44817. 8012ed2: bd80 pop {r7, pc}
  44818. 08012ed4 <prvGetDisinheritPriorityAfterTimeout>:
  44819. /*-----------------------------------------------------------*/
  44820. #if( configUSE_MUTEXES == 1 )
  44821. static UBaseType_t prvGetDisinheritPriorityAfterTimeout( const Queue_t * const pxQueue )
  44822. {
  44823. 8012ed4: b480 push {r7}
  44824. 8012ed6: b085 sub sp, #20
  44825. 8012ed8: af00 add r7, sp, #0
  44826. 8012eda: 6078 str r0, [r7, #4]
  44827. priority, but the waiting task times out, then the holder should
  44828. disinherit the priority - but only down to the highest priority of any
  44829. other tasks that are waiting for the same mutex. For this purpose,
  44830. return the priority of the highest priority task that is waiting for the
  44831. mutex. */
  44832. if( listCURRENT_LIST_LENGTH( &( pxQueue->xTasksWaitingToReceive ) ) > 0U )
  44833. 8012edc: 687b ldr r3, [r7, #4]
  44834. 8012ede: 6a5b ldr r3, [r3, #36] @ 0x24
  44835. 8012ee0: 2b00 cmp r3, #0
  44836. 8012ee2: d006 beq.n 8012ef2 <prvGetDisinheritPriorityAfterTimeout+0x1e>
  44837. {
  44838. uxHighestPriorityOfWaitingTasks = ( UBaseType_t ) configMAX_PRIORITIES - ( UBaseType_t ) listGET_ITEM_VALUE_OF_HEAD_ENTRY( &( pxQueue->xTasksWaitingToReceive ) );
  44839. 8012ee4: 687b ldr r3, [r7, #4]
  44840. 8012ee6: 6b1b ldr r3, [r3, #48] @ 0x30
  44841. 8012ee8: 681b ldr r3, [r3, #0]
  44842. 8012eea: f1c3 0338 rsb r3, r3, #56 @ 0x38
  44843. 8012eee: 60fb str r3, [r7, #12]
  44844. 8012ef0: e001 b.n 8012ef6 <prvGetDisinheritPriorityAfterTimeout+0x22>
  44845. }
  44846. else
  44847. {
  44848. uxHighestPriorityOfWaitingTasks = tskIDLE_PRIORITY;
  44849. 8012ef2: 2300 movs r3, #0
  44850. 8012ef4: 60fb str r3, [r7, #12]
  44851. }
  44852. return uxHighestPriorityOfWaitingTasks;
  44853. 8012ef6: 68fb ldr r3, [r7, #12]
  44854. }
  44855. 8012ef8: 4618 mov r0, r3
  44856. 8012efa: 3714 adds r7, #20
  44857. 8012efc: 46bd mov sp, r7
  44858. 8012efe: f85d 7b04 ldr.w r7, [sp], #4
  44859. 8012f02: 4770 bx lr
  44860. 08012f04 <prvCopyDataToQueue>:
  44861. #endif /* configUSE_MUTEXES */
  44862. /*-----------------------------------------------------------*/
  44863. static BaseType_t prvCopyDataToQueue( Queue_t * const pxQueue, const void *pvItemToQueue, const BaseType_t xPosition )
  44864. {
  44865. 8012f04: b580 push {r7, lr}
  44866. 8012f06: b086 sub sp, #24
  44867. 8012f08: af00 add r7, sp, #0
  44868. 8012f0a: 60f8 str r0, [r7, #12]
  44869. 8012f0c: 60b9 str r1, [r7, #8]
  44870. 8012f0e: 607a str r2, [r7, #4]
  44871. BaseType_t xReturn = pdFALSE;
  44872. 8012f10: 2300 movs r3, #0
  44873. 8012f12: 617b str r3, [r7, #20]
  44874. UBaseType_t uxMessagesWaiting;
  44875. /* This function is called from a critical section. */
  44876. uxMessagesWaiting = pxQueue->uxMessagesWaiting;
  44877. 8012f14: 68fb ldr r3, [r7, #12]
  44878. 8012f16: 6b9b ldr r3, [r3, #56] @ 0x38
  44879. 8012f18: 613b str r3, [r7, #16]
  44880. if( pxQueue->uxItemSize == ( UBaseType_t ) 0 )
  44881. 8012f1a: 68fb ldr r3, [r7, #12]
  44882. 8012f1c: 6c1b ldr r3, [r3, #64] @ 0x40
  44883. 8012f1e: 2b00 cmp r3, #0
  44884. 8012f20: d10d bne.n 8012f3e <prvCopyDataToQueue+0x3a>
  44885. {
  44886. #if ( configUSE_MUTEXES == 1 )
  44887. {
  44888. if( pxQueue->uxQueueType == queueQUEUE_IS_MUTEX )
  44889. 8012f22: 68fb ldr r3, [r7, #12]
  44890. 8012f24: 681b ldr r3, [r3, #0]
  44891. 8012f26: 2b00 cmp r3, #0
  44892. 8012f28: d14d bne.n 8012fc6 <prvCopyDataToQueue+0xc2>
  44893. {
  44894. /* The mutex is no longer being held. */
  44895. xReturn = xTaskPriorityDisinherit( pxQueue->u.xSemaphore.xMutexHolder );
  44896. 8012f2a: 68fb ldr r3, [r7, #12]
  44897. 8012f2c: 689b ldr r3, [r3, #8]
  44898. 8012f2e: 4618 mov r0, r3
  44899. 8012f30: f001 fc4e bl 80147d0 <xTaskPriorityDisinherit>
  44900. 8012f34: 6178 str r0, [r7, #20]
  44901. pxQueue->u.xSemaphore.xMutexHolder = NULL;
  44902. 8012f36: 68fb ldr r3, [r7, #12]
  44903. 8012f38: 2200 movs r2, #0
  44904. 8012f3a: 609a str r2, [r3, #8]
  44905. 8012f3c: e043 b.n 8012fc6 <prvCopyDataToQueue+0xc2>
  44906. mtCOVERAGE_TEST_MARKER();
  44907. }
  44908. }
  44909. #endif /* configUSE_MUTEXES */
  44910. }
  44911. else if( xPosition == queueSEND_TO_BACK )
  44912. 8012f3e: 687b ldr r3, [r7, #4]
  44913. 8012f40: 2b00 cmp r3, #0
  44914. 8012f42: d119 bne.n 8012f78 <prvCopyDataToQueue+0x74>
  44915. {
  44916. ( void ) memcpy( ( void * ) pxQueue->pcWriteTo, pvItemToQueue, ( size_t ) pxQueue->uxItemSize ); /*lint !e961 !e418 !e9087 MISRA exception as the casts are only redundant for some ports, plus previous logic ensures a null pointer can only be passed to memcpy() if the copy size is 0. Cast to void required by function signature and safe as no alignment requirement and copy length specified in bytes. */
  44917. 8012f44: 68fb ldr r3, [r7, #12]
  44918. 8012f46: 6858 ldr r0, [r3, #4]
  44919. 8012f48: 68fb ldr r3, [r7, #12]
  44920. 8012f4a: 6c1b ldr r3, [r3, #64] @ 0x40
  44921. 8012f4c: 461a mov r2, r3
  44922. 8012f4e: 68b9 ldr r1, [r7, #8]
  44923. 8012f50: f017 ff15 bl 802ad7e <memcpy>
  44924. pxQueue->pcWriteTo += pxQueue->uxItemSize; /*lint !e9016 Pointer arithmetic on char types ok, especially in this use case where it is the clearest way of conveying intent. */
  44925. 8012f54: 68fb ldr r3, [r7, #12]
  44926. 8012f56: 685a ldr r2, [r3, #4]
  44927. 8012f58: 68fb ldr r3, [r7, #12]
  44928. 8012f5a: 6c1b ldr r3, [r3, #64] @ 0x40
  44929. 8012f5c: 441a add r2, r3
  44930. 8012f5e: 68fb ldr r3, [r7, #12]
  44931. 8012f60: 605a str r2, [r3, #4]
  44932. if( pxQueue->pcWriteTo >= pxQueue->u.xQueue.pcTail ) /*lint !e946 MISRA exception justified as comparison of pointers is the cleanest solution. */
  44933. 8012f62: 68fb ldr r3, [r7, #12]
  44934. 8012f64: 685a ldr r2, [r3, #4]
  44935. 8012f66: 68fb ldr r3, [r7, #12]
  44936. 8012f68: 689b ldr r3, [r3, #8]
  44937. 8012f6a: 429a cmp r2, r3
  44938. 8012f6c: d32b bcc.n 8012fc6 <prvCopyDataToQueue+0xc2>
  44939. {
  44940. pxQueue->pcWriteTo = pxQueue->pcHead;
  44941. 8012f6e: 68fb ldr r3, [r7, #12]
  44942. 8012f70: 681a ldr r2, [r3, #0]
  44943. 8012f72: 68fb ldr r3, [r7, #12]
  44944. 8012f74: 605a str r2, [r3, #4]
  44945. 8012f76: e026 b.n 8012fc6 <prvCopyDataToQueue+0xc2>
  44946. mtCOVERAGE_TEST_MARKER();
  44947. }
  44948. }
  44949. else
  44950. {
  44951. ( void ) memcpy( ( void * ) pxQueue->u.xQueue.pcReadFrom, pvItemToQueue, ( size_t ) pxQueue->uxItemSize ); /*lint !e961 !e9087 !e418 MISRA exception as the casts are only redundant for some ports. Cast to void required by function signature and safe as no alignment requirement and copy length specified in bytes. Assert checks null pointer only used when length is 0. */
  44952. 8012f78: 68fb ldr r3, [r7, #12]
  44953. 8012f7a: 68d8 ldr r0, [r3, #12]
  44954. 8012f7c: 68fb ldr r3, [r7, #12]
  44955. 8012f7e: 6c1b ldr r3, [r3, #64] @ 0x40
  44956. 8012f80: 461a mov r2, r3
  44957. 8012f82: 68b9 ldr r1, [r7, #8]
  44958. 8012f84: f017 fefb bl 802ad7e <memcpy>
  44959. pxQueue->u.xQueue.pcReadFrom -= pxQueue->uxItemSize;
  44960. 8012f88: 68fb ldr r3, [r7, #12]
  44961. 8012f8a: 68da ldr r2, [r3, #12]
  44962. 8012f8c: 68fb ldr r3, [r7, #12]
  44963. 8012f8e: 6c1b ldr r3, [r3, #64] @ 0x40
  44964. 8012f90: 425b negs r3, r3
  44965. 8012f92: 441a add r2, r3
  44966. 8012f94: 68fb ldr r3, [r7, #12]
  44967. 8012f96: 60da str r2, [r3, #12]
  44968. if( pxQueue->u.xQueue.pcReadFrom < pxQueue->pcHead ) /*lint !e946 MISRA exception justified as comparison of pointers is the cleanest solution. */
  44969. 8012f98: 68fb ldr r3, [r7, #12]
  44970. 8012f9a: 68da ldr r2, [r3, #12]
  44971. 8012f9c: 68fb ldr r3, [r7, #12]
  44972. 8012f9e: 681b ldr r3, [r3, #0]
  44973. 8012fa0: 429a cmp r2, r3
  44974. 8012fa2: d207 bcs.n 8012fb4 <prvCopyDataToQueue+0xb0>
  44975. {
  44976. pxQueue->u.xQueue.pcReadFrom = ( pxQueue->u.xQueue.pcTail - pxQueue->uxItemSize );
  44977. 8012fa4: 68fb ldr r3, [r7, #12]
  44978. 8012fa6: 689a ldr r2, [r3, #8]
  44979. 8012fa8: 68fb ldr r3, [r7, #12]
  44980. 8012faa: 6c1b ldr r3, [r3, #64] @ 0x40
  44981. 8012fac: 425b negs r3, r3
  44982. 8012fae: 441a add r2, r3
  44983. 8012fb0: 68fb ldr r3, [r7, #12]
  44984. 8012fb2: 60da str r2, [r3, #12]
  44985. else
  44986. {
  44987. mtCOVERAGE_TEST_MARKER();
  44988. }
  44989. if( xPosition == queueOVERWRITE )
  44990. 8012fb4: 687b ldr r3, [r7, #4]
  44991. 8012fb6: 2b02 cmp r3, #2
  44992. 8012fb8: d105 bne.n 8012fc6 <prvCopyDataToQueue+0xc2>
  44993. {
  44994. if( uxMessagesWaiting > ( UBaseType_t ) 0 )
  44995. 8012fba: 693b ldr r3, [r7, #16]
  44996. 8012fbc: 2b00 cmp r3, #0
  44997. 8012fbe: d002 beq.n 8012fc6 <prvCopyDataToQueue+0xc2>
  44998. {
  44999. /* An item is not being added but overwritten, so subtract
  45000. one from the recorded number of items in the queue so when
  45001. one is added again below the number of recorded items remains
  45002. correct. */
  45003. --uxMessagesWaiting;
  45004. 8012fc0: 693b ldr r3, [r7, #16]
  45005. 8012fc2: 3b01 subs r3, #1
  45006. 8012fc4: 613b str r3, [r7, #16]
  45007. {
  45008. mtCOVERAGE_TEST_MARKER();
  45009. }
  45010. }
  45011. pxQueue->uxMessagesWaiting = uxMessagesWaiting + ( UBaseType_t ) 1;
  45012. 8012fc6: 693b ldr r3, [r7, #16]
  45013. 8012fc8: 1c5a adds r2, r3, #1
  45014. 8012fca: 68fb ldr r3, [r7, #12]
  45015. 8012fcc: 639a str r2, [r3, #56] @ 0x38
  45016. return xReturn;
  45017. 8012fce: 697b ldr r3, [r7, #20]
  45018. }
  45019. 8012fd0: 4618 mov r0, r3
  45020. 8012fd2: 3718 adds r7, #24
  45021. 8012fd4: 46bd mov sp, r7
  45022. 8012fd6: bd80 pop {r7, pc}
  45023. 08012fd8 <prvCopyDataFromQueue>:
  45024. /*-----------------------------------------------------------*/
  45025. static void prvCopyDataFromQueue( Queue_t * const pxQueue, void * const pvBuffer )
  45026. {
  45027. 8012fd8: b580 push {r7, lr}
  45028. 8012fda: b082 sub sp, #8
  45029. 8012fdc: af00 add r7, sp, #0
  45030. 8012fde: 6078 str r0, [r7, #4]
  45031. 8012fe0: 6039 str r1, [r7, #0]
  45032. if( pxQueue->uxItemSize != ( UBaseType_t ) 0 )
  45033. 8012fe2: 687b ldr r3, [r7, #4]
  45034. 8012fe4: 6c1b ldr r3, [r3, #64] @ 0x40
  45035. 8012fe6: 2b00 cmp r3, #0
  45036. 8012fe8: d018 beq.n 801301c <prvCopyDataFromQueue+0x44>
  45037. {
  45038. pxQueue->u.xQueue.pcReadFrom += pxQueue->uxItemSize; /*lint !e9016 Pointer arithmetic on char types ok, especially in this use case where it is the clearest way of conveying intent. */
  45039. 8012fea: 687b ldr r3, [r7, #4]
  45040. 8012fec: 68da ldr r2, [r3, #12]
  45041. 8012fee: 687b ldr r3, [r7, #4]
  45042. 8012ff0: 6c1b ldr r3, [r3, #64] @ 0x40
  45043. 8012ff2: 441a add r2, r3
  45044. 8012ff4: 687b ldr r3, [r7, #4]
  45045. 8012ff6: 60da str r2, [r3, #12]
  45046. if( pxQueue->u.xQueue.pcReadFrom >= pxQueue->u.xQueue.pcTail ) /*lint !e946 MISRA exception justified as use of the relational operator is the cleanest solutions. */
  45047. 8012ff8: 687b ldr r3, [r7, #4]
  45048. 8012ffa: 68da ldr r2, [r3, #12]
  45049. 8012ffc: 687b ldr r3, [r7, #4]
  45050. 8012ffe: 689b ldr r3, [r3, #8]
  45051. 8013000: 429a cmp r2, r3
  45052. 8013002: d303 bcc.n 801300c <prvCopyDataFromQueue+0x34>
  45053. {
  45054. pxQueue->u.xQueue.pcReadFrom = pxQueue->pcHead;
  45055. 8013004: 687b ldr r3, [r7, #4]
  45056. 8013006: 681a ldr r2, [r3, #0]
  45057. 8013008: 687b ldr r3, [r7, #4]
  45058. 801300a: 60da str r2, [r3, #12]
  45059. }
  45060. else
  45061. {
  45062. mtCOVERAGE_TEST_MARKER();
  45063. }
  45064. ( void ) memcpy( ( void * ) pvBuffer, ( void * ) pxQueue->u.xQueue.pcReadFrom, ( size_t ) pxQueue->uxItemSize ); /*lint !e961 !e418 !e9087 MISRA exception as the casts are only redundant for some ports. Also previous logic ensures a null pointer can only be passed to memcpy() when the count is 0. Cast to void required by function signature and safe as no alignment requirement and copy length specified in bytes. */
  45065. 801300c: 687b ldr r3, [r7, #4]
  45066. 801300e: 68d9 ldr r1, [r3, #12]
  45067. 8013010: 687b ldr r3, [r7, #4]
  45068. 8013012: 6c1b ldr r3, [r3, #64] @ 0x40
  45069. 8013014: 461a mov r2, r3
  45070. 8013016: 6838 ldr r0, [r7, #0]
  45071. 8013018: f017 feb1 bl 802ad7e <memcpy>
  45072. }
  45073. }
  45074. 801301c: bf00 nop
  45075. 801301e: 3708 adds r7, #8
  45076. 8013020: 46bd mov sp, r7
  45077. 8013022: bd80 pop {r7, pc}
  45078. 08013024 <prvUnlockQueue>:
  45079. /*-----------------------------------------------------------*/
  45080. static void prvUnlockQueue( Queue_t * const pxQueue )
  45081. {
  45082. 8013024: b580 push {r7, lr}
  45083. 8013026: b084 sub sp, #16
  45084. 8013028: af00 add r7, sp, #0
  45085. 801302a: 6078 str r0, [r7, #4]
  45086. /* The lock counts contains the number of extra data items placed or
  45087. removed from the queue while the queue was locked. When a queue is
  45088. locked items can be added or removed, but the event lists cannot be
  45089. updated. */
  45090. taskENTER_CRITICAL();
  45091. 801302c: f002 fccc bl 80159c8 <vPortEnterCritical>
  45092. {
  45093. int8_t cTxLock = pxQueue->cTxLock;
  45094. 8013030: 687b ldr r3, [r7, #4]
  45095. 8013032: f893 3045 ldrb.w r3, [r3, #69] @ 0x45
  45096. 8013036: 73fb strb r3, [r7, #15]
  45097. /* See if data was added to the queue while it was locked. */
  45098. while( cTxLock > queueLOCKED_UNMODIFIED )
  45099. 8013038: e011 b.n 801305e <prvUnlockQueue+0x3a>
  45100. }
  45101. #else /* configUSE_QUEUE_SETS */
  45102. {
  45103. /* Tasks that are removed from the event list will get added to
  45104. the pending ready list as the scheduler is still suspended. */
  45105. if( listLIST_IS_EMPTY( &( pxQueue->xTasksWaitingToReceive ) ) == pdFALSE )
  45106. 801303a: 687b ldr r3, [r7, #4]
  45107. 801303c: 6a5b ldr r3, [r3, #36] @ 0x24
  45108. 801303e: 2b00 cmp r3, #0
  45109. 8013040: d012 beq.n 8013068 <prvUnlockQueue+0x44>
  45110. {
  45111. if( xTaskRemoveFromEventList( &( pxQueue->xTasksWaitingToReceive ) ) != pdFALSE )
  45112. 8013042: 687b ldr r3, [r7, #4]
  45113. 8013044: 3324 adds r3, #36 @ 0x24
  45114. 8013046: 4618 mov r0, r3
  45115. 8013048: f001 f93e bl 80142c8 <xTaskRemoveFromEventList>
  45116. 801304c: 4603 mov r3, r0
  45117. 801304e: 2b00 cmp r3, #0
  45118. 8013050: d001 beq.n 8013056 <prvUnlockQueue+0x32>
  45119. {
  45120. /* The task waiting has a higher priority so record that
  45121. a context switch is required. */
  45122. vTaskMissedYield();
  45123. 8013052: f001 fa3f bl 80144d4 <vTaskMissedYield>
  45124. break;
  45125. }
  45126. }
  45127. #endif /* configUSE_QUEUE_SETS */
  45128. --cTxLock;
  45129. 8013056: 7bfb ldrb r3, [r7, #15]
  45130. 8013058: 3b01 subs r3, #1
  45131. 801305a: b2db uxtb r3, r3
  45132. 801305c: 73fb strb r3, [r7, #15]
  45133. while( cTxLock > queueLOCKED_UNMODIFIED )
  45134. 801305e: f997 300f ldrsb.w r3, [r7, #15]
  45135. 8013062: 2b00 cmp r3, #0
  45136. 8013064: dce9 bgt.n 801303a <prvUnlockQueue+0x16>
  45137. 8013066: e000 b.n 801306a <prvUnlockQueue+0x46>
  45138. break;
  45139. 8013068: bf00 nop
  45140. }
  45141. pxQueue->cTxLock = queueUNLOCKED;
  45142. 801306a: 687b ldr r3, [r7, #4]
  45143. 801306c: 22ff movs r2, #255 @ 0xff
  45144. 801306e: f883 2045 strb.w r2, [r3, #69] @ 0x45
  45145. }
  45146. taskEXIT_CRITICAL();
  45147. 8013072: f002 fcdb bl 8015a2c <vPortExitCritical>
  45148. /* Do the same for the Rx lock. */
  45149. taskENTER_CRITICAL();
  45150. 8013076: f002 fca7 bl 80159c8 <vPortEnterCritical>
  45151. {
  45152. int8_t cRxLock = pxQueue->cRxLock;
  45153. 801307a: 687b ldr r3, [r7, #4]
  45154. 801307c: f893 3044 ldrb.w r3, [r3, #68] @ 0x44
  45155. 8013080: 73bb strb r3, [r7, #14]
  45156. while( cRxLock > queueLOCKED_UNMODIFIED )
  45157. 8013082: e011 b.n 80130a8 <prvUnlockQueue+0x84>
  45158. {
  45159. if( listLIST_IS_EMPTY( &( pxQueue->xTasksWaitingToSend ) ) == pdFALSE )
  45160. 8013084: 687b ldr r3, [r7, #4]
  45161. 8013086: 691b ldr r3, [r3, #16]
  45162. 8013088: 2b00 cmp r3, #0
  45163. 801308a: d012 beq.n 80130b2 <prvUnlockQueue+0x8e>
  45164. {
  45165. if( xTaskRemoveFromEventList( &( pxQueue->xTasksWaitingToSend ) ) != pdFALSE )
  45166. 801308c: 687b ldr r3, [r7, #4]
  45167. 801308e: 3310 adds r3, #16
  45168. 8013090: 4618 mov r0, r3
  45169. 8013092: f001 f919 bl 80142c8 <xTaskRemoveFromEventList>
  45170. 8013096: 4603 mov r3, r0
  45171. 8013098: 2b00 cmp r3, #0
  45172. 801309a: d001 beq.n 80130a0 <prvUnlockQueue+0x7c>
  45173. {
  45174. vTaskMissedYield();
  45175. 801309c: f001 fa1a bl 80144d4 <vTaskMissedYield>
  45176. else
  45177. {
  45178. mtCOVERAGE_TEST_MARKER();
  45179. }
  45180. --cRxLock;
  45181. 80130a0: 7bbb ldrb r3, [r7, #14]
  45182. 80130a2: 3b01 subs r3, #1
  45183. 80130a4: b2db uxtb r3, r3
  45184. 80130a6: 73bb strb r3, [r7, #14]
  45185. while( cRxLock > queueLOCKED_UNMODIFIED )
  45186. 80130a8: f997 300e ldrsb.w r3, [r7, #14]
  45187. 80130ac: 2b00 cmp r3, #0
  45188. 80130ae: dce9 bgt.n 8013084 <prvUnlockQueue+0x60>
  45189. 80130b0: e000 b.n 80130b4 <prvUnlockQueue+0x90>
  45190. }
  45191. else
  45192. {
  45193. break;
  45194. 80130b2: bf00 nop
  45195. }
  45196. }
  45197. pxQueue->cRxLock = queueUNLOCKED;
  45198. 80130b4: 687b ldr r3, [r7, #4]
  45199. 80130b6: 22ff movs r2, #255 @ 0xff
  45200. 80130b8: f883 2044 strb.w r2, [r3, #68] @ 0x44
  45201. }
  45202. taskEXIT_CRITICAL();
  45203. 80130bc: f002 fcb6 bl 8015a2c <vPortExitCritical>
  45204. }
  45205. 80130c0: bf00 nop
  45206. 80130c2: 3710 adds r7, #16
  45207. 80130c4: 46bd mov sp, r7
  45208. 80130c6: bd80 pop {r7, pc}
  45209. 080130c8 <prvIsQueueEmpty>:
  45210. /*-----------------------------------------------------------*/
  45211. static BaseType_t prvIsQueueEmpty( const Queue_t *pxQueue )
  45212. {
  45213. 80130c8: b580 push {r7, lr}
  45214. 80130ca: b084 sub sp, #16
  45215. 80130cc: af00 add r7, sp, #0
  45216. 80130ce: 6078 str r0, [r7, #4]
  45217. BaseType_t xReturn;
  45218. taskENTER_CRITICAL();
  45219. 80130d0: f002 fc7a bl 80159c8 <vPortEnterCritical>
  45220. {
  45221. if( pxQueue->uxMessagesWaiting == ( UBaseType_t ) 0 )
  45222. 80130d4: 687b ldr r3, [r7, #4]
  45223. 80130d6: 6b9b ldr r3, [r3, #56] @ 0x38
  45224. 80130d8: 2b00 cmp r3, #0
  45225. 80130da: d102 bne.n 80130e2 <prvIsQueueEmpty+0x1a>
  45226. {
  45227. xReturn = pdTRUE;
  45228. 80130dc: 2301 movs r3, #1
  45229. 80130de: 60fb str r3, [r7, #12]
  45230. 80130e0: e001 b.n 80130e6 <prvIsQueueEmpty+0x1e>
  45231. }
  45232. else
  45233. {
  45234. xReturn = pdFALSE;
  45235. 80130e2: 2300 movs r3, #0
  45236. 80130e4: 60fb str r3, [r7, #12]
  45237. }
  45238. }
  45239. taskEXIT_CRITICAL();
  45240. 80130e6: f002 fca1 bl 8015a2c <vPortExitCritical>
  45241. return xReturn;
  45242. 80130ea: 68fb ldr r3, [r7, #12]
  45243. }
  45244. 80130ec: 4618 mov r0, r3
  45245. 80130ee: 3710 adds r7, #16
  45246. 80130f0: 46bd mov sp, r7
  45247. 80130f2: bd80 pop {r7, pc}
  45248. 080130f4 <prvIsQueueFull>:
  45249. return xReturn;
  45250. } /*lint !e818 xQueue could not be pointer to const because it is a typedef. */
  45251. /*-----------------------------------------------------------*/
  45252. static BaseType_t prvIsQueueFull( const Queue_t *pxQueue )
  45253. {
  45254. 80130f4: b580 push {r7, lr}
  45255. 80130f6: b084 sub sp, #16
  45256. 80130f8: af00 add r7, sp, #0
  45257. 80130fa: 6078 str r0, [r7, #4]
  45258. BaseType_t xReturn;
  45259. taskENTER_CRITICAL();
  45260. 80130fc: f002 fc64 bl 80159c8 <vPortEnterCritical>
  45261. {
  45262. if( pxQueue->uxMessagesWaiting == pxQueue->uxLength )
  45263. 8013100: 687b ldr r3, [r7, #4]
  45264. 8013102: 6b9a ldr r2, [r3, #56] @ 0x38
  45265. 8013104: 687b ldr r3, [r7, #4]
  45266. 8013106: 6bdb ldr r3, [r3, #60] @ 0x3c
  45267. 8013108: 429a cmp r2, r3
  45268. 801310a: d102 bne.n 8013112 <prvIsQueueFull+0x1e>
  45269. {
  45270. xReturn = pdTRUE;
  45271. 801310c: 2301 movs r3, #1
  45272. 801310e: 60fb str r3, [r7, #12]
  45273. 8013110: e001 b.n 8013116 <prvIsQueueFull+0x22>
  45274. }
  45275. else
  45276. {
  45277. xReturn = pdFALSE;
  45278. 8013112: 2300 movs r3, #0
  45279. 8013114: 60fb str r3, [r7, #12]
  45280. }
  45281. }
  45282. taskEXIT_CRITICAL();
  45283. 8013116: f002 fc89 bl 8015a2c <vPortExitCritical>
  45284. return xReturn;
  45285. 801311a: 68fb ldr r3, [r7, #12]
  45286. }
  45287. 801311c: 4618 mov r0, r3
  45288. 801311e: 3710 adds r7, #16
  45289. 8013120: 46bd mov sp, r7
  45290. 8013122: bd80 pop {r7, pc}
  45291. 08013124 <vQueueAddToRegistry>:
  45292. /*-----------------------------------------------------------*/
  45293. #if ( configQUEUE_REGISTRY_SIZE > 0 )
  45294. void vQueueAddToRegistry( QueueHandle_t xQueue, const char *pcQueueName ) /*lint !e971 Unqualified char types are allowed for strings and single characters only. */
  45295. {
  45296. 8013124: b480 push {r7}
  45297. 8013126: b085 sub sp, #20
  45298. 8013128: af00 add r7, sp, #0
  45299. 801312a: 6078 str r0, [r7, #4]
  45300. 801312c: 6039 str r1, [r7, #0]
  45301. UBaseType_t ux;
  45302. /* See if there is an empty space in the registry. A NULL name denotes
  45303. a free slot. */
  45304. for( ux = ( UBaseType_t ) 0U; ux < ( UBaseType_t ) configQUEUE_REGISTRY_SIZE; ux++ )
  45305. 801312e: 2300 movs r3, #0
  45306. 8013130: 60fb str r3, [r7, #12]
  45307. 8013132: e014 b.n 801315e <vQueueAddToRegistry+0x3a>
  45308. {
  45309. if( xQueueRegistry[ ux ].pcQueueName == NULL )
  45310. 8013134: 4a0f ldr r2, [pc, #60] @ (8013174 <vQueueAddToRegistry+0x50>)
  45311. 8013136: 68fb ldr r3, [r7, #12]
  45312. 8013138: f852 3033 ldr.w r3, [r2, r3, lsl #3]
  45313. 801313c: 2b00 cmp r3, #0
  45314. 801313e: d10b bne.n 8013158 <vQueueAddToRegistry+0x34>
  45315. {
  45316. /* Store the information on this queue. */
  45317. xQueueRegistry[ ux ].pcQueueName = pcQueueName;
  45318. 8013140: 490c ldr r1, [pc, #48] @ (8013174 <vQueueAddToRegistry+0x50>)
  45319. 8013142: 68fb ldr r3, [r7, #12]
  45320. 8013144: 683a ldr r2, [r7, #0]
  45321. 8013146: f841 2033 str.w r2, [r1, r3, lsl #3]
  45322. xQueueRegistry[ ux ].xHandle = xQueue;
  45323. 801314a: 4a0a ldr r2, [pc, #40] @ (8013174 <vQueueAddToRegistry+0x50>)
  45324. 801314c: 68fb ldr r3, [r7, #12]
  45325. 801314e: 00db lsls r3, r3, #3
  45326. 8013150: 4413 add r3, r2
  45327. 8013152: 687a ldr r2, [r7, #4]
  45328. 8013154: 605a str r2, [r3, #4]
  45329. traceQUEUE_REGISTRY_ADD( xQueue, pcQueueName );
  45330. break;
  45331. 8013156: e006 b.n 8013166 <vQueueAddToRegistry+0x42>
  45332. for( ux = ( UBaseType_t ) 0U; ux < ( UBaseType_t ) configQUEUE_REGISTRY_SIZE; ux++ )
  45333. 8013158: 68fb ldr r3, [r7, #12]
  45334. 801315a: 3301 adds r3, #1
  45335. 801315c: 60fb str r3, [r7, #12]
  45336. 801315e: 68fb ldr r3, [r7, #12]
  45337. 8013160: 2b07 cmp r3, #7
  45338. 8013162: d9e7 bls.n 8013134 <vQueueAddToRegistry+0x10>
  45339. else
  45340. {
  45341. mtCOVERAGE_TEST_MARKER();
  45342. }
  45343. }
  45344. }
  45345. 8013164: bf00 nop
  45346. 8013166: bf00 nop
  45347. 8013168: 3714 adds r7, #20
  45348. 801316a: 46bd mov sp, r7
  45349. 801316c: f85d 7b04 ldr.w r7, [sp], #4
  45350. 8013170: 4770 bx lr
  45351. 8013172: bf00 nop
  45352. 8013174: 24003d30 .word 0x24003d30
  45353. 08013178 <vQueueUnregisterQueue>:
  45354. /*-----------------------------------------------------------*/
  45355. #if ( configQUEUE_REGISTRY_SIZE > 0 )
  45356. void vQueueUnregisterQueue( QueueHandle_t xQueue )
  45357. {
  45358. 8013178: b480 push {r7}
  45359. 801317a: b085 sub sp, #20
  45360. 801317c: af00 add r7, sp, #0
  45361. 801317e: 6078 str r0, [r7, #4]
  45362. UBaseType_t ux;
  45363. /* See if the handle of the queue being unregistered in actually in the
  45364. registry. */
  45365. for( ux = ( UBaseType_t ) 0U; ux < ( UBaseType_t ) configQUEUE_REGISTRY_SIZE; ux++ )
  45366. 8013180: 2300 movs r3, #0
  45367. 8013182: 60fb str r3, [r7, #12]
  45368. 8013184: e016 b.n 80131b4 <vQueueUnregisterQueue+0x3c>
  45369. {
  45370. if( xQueueRegistry[ ux ].xHandle == xQueue )
  45371. 8013186: 4a10 ldr r2, [pc, #64] @ (80131c8 <vQueueUnregisterQueue+0x50>)
  45372. 8013188: 68fb ldr r3, [r7, #12]
  45373. 801318a: 00db lsls r3, r3, #3
  45374. 801318c: 4413 add r3, r2
  45375. 801318e: 685b ldr r3, [r3, #4]
  45376. 8013190: 687a ldr r2, [r7, #4]
  45377. 8013192: 429a cmp r2, r3
  45378. 8013194: d10b bne.n 80131ae <vQueueUnregisterQueue+0x36>
  45379. {
  45380. /* Set the name to NULL to show that this slot if free again. */
  45381. xQueueRegistry[ ux ].pcQueueName = NULL;
  45382. 8013196: 4a0c ldr r2, [pc, #48] @ (80131c8 <vQueueUnregisterQueue+0x50>)
  45383. 8013198: 68fb ldr r3, [r7, #12]
  45384. 801319a: 2100 movs r1, #0
  45385. 801319c: f842 1033 str.w r1, [r2, r3, lsl #3]
  45386. /* Set the handle to NULL to ensure the same queue handle cannot
  45387. appear in the registry twice if it is added, removed, then
  45388. added again. */
  45389. xQueueRegistry[ ux ].xHandle = ( QueueHandle_t ) 0;
  45390. 80131a0: 4a09 ldr r2, [pc, #36] @ (80131c8 <vQueueUnregisterQueue+0x50>)
  45391. 80131a2: 68fb ldr r3, [r7, #12]
  45392. 80131a4: 00db lsls r3, r3, #3
  45393. 80131a6: 4413 add r3, r2
  45394. 80131a8: 2200 movs r2, #0
  45395. 80131aa: 605a str r2, [r3, #4]
  45396. break;
  45397. 80131ac: e006 b.n 80131bc <vQueueUnregisterQueue+0x44>
  45398. for( ux = ( UBaseType_t ) 0U; ux < ( UBaseType_t ) configQUEUE_REGISTRY_SIZE; ux++ )
  45399. 80131ae: 68fb ldr r3, [r7, #12]
  45400. 80131b0: 3301 adds r3, #1
  45401. 80131b2: 60fb str r3, [r7, #12]
  45402. 80131b4: 68fb ldr r3, [r7, #12]
  45403. 80131b6: 2b07 cmp r3, #7
  45404. 80131b8: d9e5 bls.n 8013186 <vQueueUnregisterQueue+0xe>
  45405. {
  45406. mtCOVERAGE_TEST_MARKER();
  45407. }
  45408. }
  45409. } /*lint !e818 xQueue could not be pointer to const because it is a typedef. */
  45410. 80131ba: bf00 nop
  45411. 80131bc: bf00 nop
  45412. 80131be: 3714 adds r7, #20
  45413. 80131c0: 46bd mov sp, r7
  45414. 80131c2: f85d 7b04 ldr.w r7, [sp], #4
  45415. 80131c6: 4770 bx lr
  45416. 80131c8: 24003d30 .word 0x24003d30
  45417. 080131cc <vQueueWaitForMessageRestricted>:
  45418. /*-----------------------------------------------------------*/
  45419. #if ( configUSE_TIMERS == 1 )
  45420. void vQueueWaitForMessageRestricted( QueueHandle_t xQueue, TickType_t xTicksToWait, const BaseType_t xWaitIndefinitely )
  45421. {
  45422. 80131cc: b580 push {r7, lr}
  45423. 80131ce: b086 sub sp, #24
  45424. 80131d0: af00 add r7, sp, #0
  45425. 80131d2: 60f8 str r0, [r7, #12]
  45426. 80131d4: 60b9 str r1, [r7, #8]
  45427. 80131d6: 607a str r2, [r7, #4]
  45428. Queue_t * const pxQueue = xQueue;
  45429. 80131d8: 68fb ldr r3, [r7, #12]
  45430. 80131da: 617b str r3, [r7, #20]
  45431. will not actually cause the task to block, just place it on a blocked
  45432. list. It will not block until the scheduler is unlocked - at which
  45433. time a yield will be performed. If an item is added to the queue while
  45434. the queue is locked, and the calling task blocks on the queue, then the
  45435. calling task will be immediately unblocked when the queue is unlocked. */
  45436. prvLockQueue( pxQueue );
  45437. 80131dc: f002 fbf4 bl 80159c8 <vPortEnterCritical>
  45438. 80131e0: 697b ldr r3, [r7, #20]
  45439. 80131e2: f893 3044 ldrb.w r3, [r3, #68] @ 0x44
  45440. 80131e6: b25b sxtb r3, r3
  45441. 80131e8: f1b3 3fff cmp.w r3, #4294967295 @ 0xffffffff
  45442. 80131ec: d103 bne.n 80131f6 <vQueueWaitForMessageRestricted+0x2a>
  45443. 80131ee: 697b ldr r3, [r7, #20]
  45444. 80131f0: 2200 movs r2, #0
  45445. 80131f2: f883 2044 strb.w r2, [r3, #68] @ 0x44
  45446. 80131f6: 697b ldr r3, [r7, #20]
  45447. 80131f8: f893 3045 ldrb.w r3, [r3, #69] @ 0x45
  45448. 80131fc: b25b sxtb r3, r3
  45449. 80131fe: f1b3 3fff cmp.w r3, #4294967295 @ 0xffffffff
  45450. 8013202: d103 bne.n 801320c <vQueueWaitForMessageRestricted+0x40>
  45451. 8013204: 697b ldr r3, [r7, #20]
  45452. 8013206: 2200 movs r2, #0
  45453. 8013208: f883 2045 strb.w r2, [r3, #69] @ 0x45
  45454. 801320c: f002 fc0e bl 8015a2c <vPortExitCritical>
  45455. if( pxQueue->uxMessagesWaiting == ( UBaseType_t ) 0U )
  45456. 8013210: 697b ldr r3, [r7, #20]
  45457. 8013212: 6b9b ldr r3, [r3, #56] @ 0x38
  45458. 8013214: 2b00 cmp r3, #0
  45459. 8013216: d106 bne.n 8013226 <vQueueWaitForMessageRestricted+0x5a>
  45460. {
  45461. /* There is nothing in the queue, block for the specified period. */
  45462. vTaskPlaceOnEventListRestricted( &( pxQueue->xTasksWaitingToReceive ), xTicksToWait, xWaitIndefinitely );
  45463. 8013218: 697b ldr r3, [r7, #20]
  45464. 801321a: 3324 adds r3, #36 @ 0x24
  45465. 801321c: 687a ldr r2, [r7, #4]
  45466. 801321e: 68b9 ldr r1, [r7, #8]
  45467. 8013220: 4618 mov r0, r3
  45468. 8013222: f001 f825 bl 8014270 <vTaskPlaceOnEventListRestricted>
  45469. }
  45470. else
  45471. {
  45472. mtCOVERAGE_TEST_MARKER();
  45473. }
  45474. prvUnlockQueue( pxQueue );
  45475. 8013226: 6978 ldr r0, [r7, #20]
  45476. 8013228: f7ff fefc bl 8013024 <prvUnlockQueue>
  45477. }
  45478. 801322c: bf00 nop
  45479. 801322e: 3718 adds r7, #24
  45480. 8013230: 46bd mov sp, r7
  45481. 8013232: bd80 pop {r7, pc}
  45482. 08013234 <xStreamBufferGenericCreate>:
  45483. /*-----------------------------------------------------------*/
  45484. #if( configSUPPORT_DYNAMIC_ALLOCATION == 1 )
  45485. StreamBufferHandle_t xStreamBufferGenericCreate( size_t xBufferSizeBytes, size_t xTriggerLevelBytes, BaseType_t xIsMessageBuffer )
  45486. {
  45487. 8013234: b580 push {r7, lr}
  45488. 8013236: b08c sub sp, #48 @ 0x30
  45489. 8013238: af02 add r7, sp, #8
  45490. 801323a: 60f8 str r0, [r7, #12]
  45491. 801323c: 60b9 str r1, [r7, #8]
  45492. 801323e: 607a str r2, [r7, #4]
  45493. /* In case the stream buffer is going to be used as a message buffer
  45494. (that is, it will hold discrete messages with a little meta data that
  45495. says how big the next message is) check the buffer will be large enough
  45496. to hold at least one message. */
  45497. if( xIsMessageBuffer == pdTRUE )
  45498. 8013240: 687b ldr r3, [r7, #4]
  45499. 8013242: 2b01 cmp r3, #1
  45500. 8013244: d111 bne.n 801326a <xStreamBufferGenericCreate+0x36>
  45501. {
  45502. /* Is a message buffer but not statically allocated. */
  45503. ucFlags = sbFLAGS_IS_MESSAGE_BUFFER;
  45504. 8013246: 2301 movs r3, #1
  45505. 8013248: f887 3027 strb.w r3, [r7, #39] @ 0x27
  45506. configASSERT( xBufferSizeBytes > sbBYTES_TO_STORE_MESSAGE_LENGTH );
  45507. 801324c: 68fb ldr r3, [r7, #12]
  45508. 801324e: 2b04 cmp r3, #4
  45509. 8013250: d81d bhi.n 801328e <xStreamBufferGenericCreate+0x5a>
  45510. __asm volatile
  45511. 8013252: f04f 0350 mov.w r3, #80 @ 0x50
  45512. 8013256: f383 8811 msr BASEPRI, r3
  45513. 801325a: f3bf 8f6f isb sy
  45514. 801325e: f3bf 8f4f dsb sy
  45515. 8013262: 61fb str r3, [r7, #28]
  45516. }
  45517. 8013264: bf00 nop
  45518. 8013266: bf00 nop
  45519. 8013268: e7fd b.n 8013266 <xStreamBufferGenericCreate+0x32>
  45520. }
  45521. else
  45522. {
  45523. /* Not a message buffer and not statically allocated. */
  45524. ucFlags = 0;
  45525. 801326a: 2300 movs r3, #0
  45526. 801326c: f887 3027 strb.w r3, [r7, #39] @ 0x27
  45527. configASSERT( xBufferSizeBytes > 0 );
  45528. 8013270: 68fb ldr r3, [r7, #12]
  45529. 8013272: 2b00 cmp r3, #0
  45530. 8013274: d10b bne.n 801328e <xStreamBufferGenericCreate+0x5a>
  45531. __asm volatile
  45532. 8013276: f04f 0350 mov.w r3, #80 @ 0x50
  45533. 801327a: f383 8811 msr BASEPRI, r3
  45534. 801327e: f3bf 8f6f isb sy
  45535. 8013282: f3bf 8f4f dsb sy
  45536. 8013286: 61bb str r3, [r7, #24]
  45537. }
  45538. 8013288: bf00 nop
  45539. 801328a: bf00 nop
  45540. 801328c: e7fd b.n 801328a <xStreamBufferGenericCreate+0x56>
  45541. }
  45542. configASSERT( xTriggerLevelBytes <= xBufferSizeBytes );
  45543. 801328e: 68ba ldr r2, [r7, #8]
  45544. 8013290: 68fb ldr r3, [r7, #12]
  45545. 8013292: 429a cmp r2, r3
  45546. 8013294: d90b bls.n 80132ae <xStreamBufferGenericCreate+0x7a>
  45547. __asm volatile
  45548. 8013296: f04f 0350 mov.w r3, #80 @ 0x50
  45549. 801329a: f383 8811 msr BASEPRI, r3
  45550. 801329e: f3bf 8f6f isb sy
  45551. 80132a2: f3bf 8f4f dsb sy
  45552. 80132a6: 617b str r3, [r7, #20]
  45553. }
  45554. 80132a8: bf00 nop
  45555. 80132aa: bf00 nop
  45556. 80132ac: e7fd b.n 80132aa <xStreamBufferGenericCreate+0x76>
  45557. /* A trigger level of 0 would cause a waiting task to unblock even when
  45558. the buffer was empty. */
  45559. if( xTriggerLevelBytes == ( size_t ) 0 )
  45560. 80132ae: 68bb ldr r3, [r7, #8]
  45561. 80132b0: 2b00 cmp r3, #0
  45562. 80132b2: d101 bne.n 80132b8 <xStreamBufferGenericCreate+0x84>
  45563. {
  45564. xTriggerLevelBytes = ( size_t ) 1;
  45565. 80132b4: 2301 movs r3, #1
  45566. 80132b6: 60bb str r3, [r7, #8]
  45567. and the buffer follows immediately after. The requested size is
  45568. incremented so the free space is returned as the user would expect -
  45569. this is a quirk of the implementation that means otherwise the free
  45570. space would be reported as one byte smaller than would be logically
  45571. expected. */
  45572. xBufferSizeBytes++;
  45573. 80132b8: 68fb ldr r3, [r7, #12]
  45574. 80132ba: 3301 adds r3, #1
  45575. 80132bc: 60fb str r3, [r7, #12]
  45576. pucAllocatedMemory = ( uint8_t * ) pvPortMalloc( xBufferSizeBytes + sizeof( StreamBuffer_t ) ); /*lint !e9079 malloc() only returns void*. */
  45577. 80132be: 68fb ldr r3, [r7, #12]
  45578. 80132c0: 3324 adds r3, #36 @ 0x24
  45579. 80132c2: 4618 mov r0, r3
  45580. 80132c4: f002 fca2 bl 8015c0c <pvPortMalloc>
  45581. 80132c8: 6238 str r0, [r7, #32]
  45582. if( pucAllocatedMemory != NULL )
  45583. 80132ca: 6a3b ldr r3, [r7, #32]
  45584. 80132cc: 2b00 cmp r3, #0
  45585. 80132ce: d00a beq.n 80132e6 <xStreamBufferGenericCreate+0xb2>
  45586. {
  45587. prvInitialiseNewStreamBuffer( ( StreamBuffer_t * ) pucAllocatedMemory, /* Structure at the start of the allocated memory. */ /*lint !e9087 Safe cast as allocated memory is aligned. */ /*lint !e826 Area is not too small and alignment is guaranteed provided malloc() behaves as expected and returns aligned buffer. */
  45588. 80132d0: 6a3b ldr r3, [r7, #32]
  45589. 80132d2: f103 0124 add.w r1, r3, #36 @ 0x24
  45590. 80132d6: f897 3027 ldrb.w r3, [r7, #39] @ 0x27
  45591. 80132da: 9300 str r3, [sp, #0]
  45592. 80132dc: 68bb ldr r3, [r7, #8]
  45593. 80132de: 68fa ldr r2, [r7, #12]
  45594. 80132e0: 6a38 ldr r0, [r7, #32]
  45595. 80132e2: f000 fb0b bl 80138fc <prvInitialiseNewStreamBuffer>
  45596. else
  45597. {
  45598. traceSTREAM_BUFFER_CREATE_FAILED( xIsMessageBuffer );
  45599. }
  45600. return ( StreamBufferHandle_t ) pucAllocatedMemory; /*lint !e9087 !e826 Safe cast as allocated memory is aligned. */
  45601. 80132e6: 6a3b ldr r3, [r7, #32]
  45602. }
  45603. 80132e8: 4618 mov r0, r3
  45604. 80132ea: 3728 adds r7, #40 @ 0x28
  45605. 80132ec: 46bd mov sp, r7
  45606. 80132ee: bd80 pop {r7, pc}
  45607. 080132f0 <xStreamBufferSpacesAvailable>:
  45608. return xReturn;
  45609. }
  45610. /*-----------------------------------------------------------*/
  45611. size_t xStreamBufferSpacesAvailable( StreamBufferHandle_t xStreamBuffer )
  45612. {
  45613. 80132f0: b480 push {r7}
  45614. 80132f2: b087 sub sp, #28
  45615. 80132f4: af00 add r7, sp, #0
  45616. 80132f6: 6078 str r0, [r7, #4]
  45617. const StreamBuffer_t * const pxStreamBuffer = xStreamBuffer;
  45618. 80132f8: 687b ldr r3, [r7, #4]
  45619. 80132fa: 613b str r3, [r7, #16]
  45620. size_t xSpace;
  45621. configASSERT( pxStreamBuffer );
  45622. 80132fc: 693b ldr r3, [r7, #16]
  45623. 80132fe: 2b00 cmp r3, #0
  45624. 8013300: d10b bne.n 801331a <xStreamBufferSpacesAvailable+0x2a>
  45625. __asm volatile
  45626. 8013302: f04f 0350 mov.w r3, #80 @ 0x50
  45627. 8013306: f383 8811 msr BASEPRI, r3
  45628. 801330a: f3bf 8f6f isb sy
  45629. 801330e: f3bf 8f4f dsb sy
  45630. 8013312: 60fb str r3, [r7, #12]
  45631. }
  45632. 8013314: bf00 nop
  45633. 8013316: bf00 nop
  45634. 8013318: e7fd b.n 8013316 <xStreamBufferSpacesAvailable+0x26>
  45635. xSpace = pxStreamBuffer->xLength + pxStreamBuffer->xTail;
  45636. 801331a: 693b ldr r3, [r7, #16]
  45637. 801331c: 689a ldr r2, [r3, #8]
  45638. 801331e: 693b ldr r3, [r7, #16]
  45639. 8013320: 681b ldr r3, [r3, #0]
  45640. 8013322: 4413 add r3, r2
  45641. 8013324: 617b str r3, [r7, #20]
  45642. xSpace -= pxStreamBuffer->xHead;
  45643. 8013326: 693b ldr r3, [r7, #16]
  45644. 8013328: 685b ldr r3, [r3, #4]
  45645. 801332a: 697a ldr r2, [r7, #20]
  45646. 801332c: 1ad3 subs r3, r2, r3
  45647. 801332e: 617b str r3, [r7, #20]
  45648. xSpace -= ( size_t ) 1;
  45649. 8013330: 697b ldr r3, [r7, #20]
  45650. 8013332: 3b01 subs r3, #1
  45651. 8013334: 617b str r3, [r7, #20]
  45652. if( xSpace >= pxStreamBuffer->xLength )
  45653. 8013336: 693b ldr r3, [r7, #16]
  45654. 8013338: 689b ldr r3, [r3, #8]
  45655. 801333a: 697a ldr r2, [r7, #20]
  45656. 801333c: 429a cmp r2, r3
  45657. 801333e: d304 bcc.n 801334a <xStreamBufferSpacesAvailable+0x5a>
  45658. {
  45659. xSpace -= pxStreamBuffer->xLength;
  45660. 8013340: 693b ldr r3, [r7, #16]
  45661. 8013342: 689b ldr r3, [r3, #8]
  45662. 8013344: 697a ldr r2, [r7, #20]
  45663. 8013346: 1ad3 subs r3, r2, r3
  45664. 8013348: 617b str r3, [r7, #20]
  45665. else
  45666. {
  45667. mtCOVERAGE_TEST_MARKER();
  45668. }
  45669. return xSpace;
  45670. 801334a: 697b ldr r3, [r7, #20]
  45671. }
  45672. 801334c: 4618 mov r0, r3
  45673. 801334e: 371c adds r7, #28
  45674. 8013350: 46bd mov sp, r7
  45675. 8013352: f85d 7b04 ldr.w r7, [sp], #4
  45676. 8013356: 4770 bx lr
  45677. 08013358 <xStreamBufferSend>:
  45678. size_t xStreamBufferSend( StreamBufferHandle_t xStreamBuffer,
  45679. const void *pvTxData,
  45680. size_t xDataLengthBytes,
  45681. TickType_t xTicksToWait )
  45682. {
  45683. 8013358: b580 push {r7, lr}
  45684. 801335a: b090 sub sp, #64 @ 0x40
  45685. 801335c: af02 add r7, sp, #8
  45686. 801335e: 60f8 str r0, [r7, #12]
  45687. 8013360: 60b9 str r1, [r7, #8]
  45688. 8013362: 607a str r2, [r7, #4]
  45689. 8013364: 603b str r3, [r7, #0]
  45690. StreamBuffer_t * const pxStreamBuffer = xStreamBuffer;
  45691. 8013366: 68fb ldr r3, [r7, #12]
  45692. 8013368: 62fb str r3, [r7, #44] @ 0x2c
  45693. size_t xReturn, xSpace = 0;
  45694. 801336a: 2300 movs r3, #0
  45695. 801336c: 637b str r3, [r7, #52] @ 0x34
  45696. size_t xRequiredSpace = xDataLengthBytes;
  45697. 801336e: 687b ldr r3, [r7, #4]
  45698. 8013370: 633b str r3, [r7, #48] @ 0x30
  45699. TimeOut_t xTimeOut;
  45700. configASSERT( pvTxData );
  45701. 8013372: 68bb ldr r3, [r7, #8]
  45702. 8013374: 2b00 cmp r3, #0
  45703. 8013376: d10b bne.n 8013390 <xStreamBufferSend+0x38>
  45704. __asm volatile
  45705. 8013378: f04f 0350 mov.w r3, #80 @ 0x50
  45706. 801337c: f383 8811 msr BASEPRI, r3
  45707. 8013380: f3bf 8f6f isb sy
  45708. 8013384: f3bf 8f4f dsb sy
  45709. 8013388: 627b str r3, [r7, #36] @ 0x24
  45710. }
  45711. 801338a: bf00 nop
  45712. 801338c: bf00 nop
  45713. 801338e: e7fd b.n 801338c <xStreamBufferSend+0x34>
  45714. configASSERT( pxStreamBuffer );
  45715. 8013390: 6afb ldr r3, [r7, #44] @ 0x2c
  45716. 8013392: 2b00 cmp r3, #0
  45717. 8013394: d10b bne.n 80133ae <xStreamBufferSend+0x56>
  45718. __asm volatile
  45719. 8013396: f04f 0350 mov.w r3, #80 @ 0x50
  45720. 801339a: f383 8811 msr BASEPRI, r3
  45721. 801339e: f3bf 8f6f isb sy
  45722. 80133a2: f3bf 8f4f dsb sy
  45723. 80133a6: 623b str r3, [r7, #32]
  45724. }
  45725. 80133a8: bf00 nop
  45726. 80133aa: bf00 nop
  45727. 80133ac: e7fd b.n 80133aa <xStreamBufferSend+0x52>
  45728. /* This send function is used to write to both message buffers and stream
  45729. buffers. If this is a message buffer then the space needed must be
  45730. increased by the amount of bytes needed to store the length of the
  45731. message. */
  45732. if( ( pxStreamBuffer->ucFlags & sbFLAGS_IS_MESSAGE_BUFFER ) != ( uint8_t ) 0 )
  45733. 80133ae: 6afb ldr r3, [r7, #44] @ 0x2c
  45734. 80133b0: 7f1b ldrb r3, [r3, #28]
  45735. 80133b2: f003 0301 and.w r3, r3, #1
  45736. 80133b6: 2b00 cmp r3, #0
  45737. 80133b8: d012 beq.n 80133e0 <xStreamBufferSend+0x88>
  45738. {
  45739. xRequiredSpace += sbBYTES_TO_STORE_MESSAGE_LENGTH;
  45740. 80133ba: 6b3b ldr r3, [r7, #48] @ 0x30
  45741. 80133bc: 3304 adds r3, #4
  45742. 80133be: 633b str r3, [r7, #48] @ 0x30
  45743. /* Overflow? */
  45744. configASSERT( xRequiredSpace > xDataLengthBytes );
  45745. 80133c0: 6b3a ldr r2, [r7, #48] @ 0x30
  45746. 80133c2: 687b ldr r3, [r7, #4]
  45747. 80133c4: 429a cmp r2, r3
  45748. 80133c6: d80b bhi.n 80133e0 <xStreamBufferSend+0x88>
  45749. __asm volatile
  45750. 80133c8: f04f 0350 mov.w r3, #80 @ 0x50
  45751. 80133cc: f383 8811 msr BASEPRI, r3
  45752. 80133d0: f3bf 8f6f isb sy
  45753. 80133d4: f3bf 8f4f dsb sy
  45754. 80133d8: 61fb str r3, [r7, #28]
  45755. }
  45756. 80133da: bf00 nop
  45757. 80133dc: bf00 nop
  45758. 80133de: e7fd b.n 80133dc <xStreamBufferSend+0x84>
  45759. else
  45760. {
  45761. mtCOVERAGE_TEST_MARKER();
  45762. }
  45763. if( xTicksToWait != ( TickType_t ) 0 )
  45764. 80133e0: 683b ldr r3, [r7, #0]
  45765. 80133e2: 2b00 cmp r3, #0
  45766. 80133e4: d03f beq.n 8013466 <xStreamBufferSend+0x10e>
  45767. {
  45768. vTaskSetTimeOutState( &xTimeOut );
  45769. 80133e6: f107 0310 add.w r3, r7, #16
  45770. 80133ea: 4618 mov r0, r3
  45771. 80133ec: f000 ffd0 bl 8014390 <vTaskSetTimeOutState>
  45772. do
  45773. {
  45774. /* Wait until the required number of bytes are free in the message
  45775. buffer. */
  45776. taskENTER_CRITICAL();
  45777. 80133f0: f002 faea bl 80159c8 <vPortEnterCritical>
  45778. {
  45779. xSpace = xStreamBufferSpacesAvailable( pxStreamBuffer );
  45780. 80133f4: 6af8 ldr r0, [r7, #44] @ 0x2c
  45781. 80133f6: f7ff ff7b bl 80132f0 <xStreamBufferSpacesAvailable>
  45782. 80133fa: 6378 str r0, [r7, #52] @ 0x34
  45783. if( xSpace < xRequiredSpace )
  45784. 80133fc: 6b7a ldr r2, [r7, #52] @ 0x34
  45785. 80133fe: 6b3b ldr r3, [r7, #48] @ 0x30
  45786. 8013400: 429a cmp r2, r3
  45787. 8013402: d218 bcs.n 8013436 <xStreamBufferSend+0xde>
  45788. {
  45789. /* Clear notification state as going to wait for space. */
  45790. ( void ) xTaskNotifyStateClear( NULL );
  45791. 8013404: 2000 movs r0, #0
  45792. 8013406: f001 fcf3 bl 8014df0 <xTaskNotifyStateClear>
  45793. /* Should only be one writer. */
  45794. configASSERT( pxStreamBuffer->xTaskWaitingToSend == NULL );
  45795. 801340a: 6afb ldr r3, [r7, #44] @ 0x2c
  45796. 801340c: 695b ldr r3, [r3, #20]
  45797. 801340e: 2b00 cmp r3, #0
  45798. 8013410: d00b beq.n 801342a <xStreamBufferSend+0xd2>
  45799. __asm volatile
  45800. 8013412: f04f 0350 mov.w r3, #80 @ 0x50
  45801. 8013416: f383 8811 msr BASEPRI, r3
  45802. 801341a: f3bf 8f6f isb sy
  45803. 801341e: f3bf 8f4f dsb sy
  45804. 8013422: 61bb str r3, [r7, #24]
  45805. }
  45806. 8013424: bf00 nop
  45807. 8013426: bf00 nop
  45808. 8013428: e7fd b.n 8013426 <xStreamBufferSend+0xce>
  45809. pxStreamBuffer->xTaskWaitingToSend = xTaskGetCurrentTaskHandle();
  45810. 801342a: f001 f93b bl 80146a4 <xTaskGetCurrentTaskHandle>
  45811. 801342e: 4602 mov r2, r0
  45812. 8013430: 6afb ldr r3, [r7, #44] @ 0x2c
  45813. 8013432: 615a str r2, [r3, #20]
  45814. 8013434: e002 b.n 801343c <xStreamBufferSend+0xe4>
  45815. }
  45816. else
  45817. {
  45818. taskEXIT_CRITICAL();
  45819. 8013436: f002 faf9 bl 8015a2c <vPortExitCritical>
  45820. break;
  45821. 801343a: e014 b.n 8013466 <xStreamBufferSend+0x10e>
  45822. }
  45823. }
  45824. taskEXIT_CRITICAL();
  45825. 801343c: f002 faf6 bl 8015a2c <vPortExitCritical>
  45826. traceBLOCKING_ON_STREAM_BUFFER_SEND( xStreamBuffer );
  45827. ( void ) xTaskNotifyWait( ( uint32_t ) 0, ( uint32_t ) 0, NULL, xTicksToWait );
  45828. 8013440: 683b ldr r3, [r7, #0]
  45829. 8013442: 2200 movs r2, #0
  45830. 8013444: 2100 movs r1, #0
  45831. 8013446: 2000 movs r0, #0
  45832. 8013448: f001 faca bl 80149e0 <xTaskNotifyWait>
  45833. pxStreamBuffer->xTaskWaitingToSend = NULL;
  45834. 801344c: 6afb ldr r3, [r7, #44] @ 0x2c
  45835. 801344e: 2200 movs r2, #0
  45836. 8013450: 615a str r2, [r3, #20]
  45837. } while( xTaskCheckForTimeOut( &xTimeOut, &xTicksToWait ) == pdFALSE );
  45838. 8013452: 463a mov r2, r7
  45839. 8013454: f107 0310 add.w r3, r7, #16
  45840. 8013458: 4611 mov r1, r2
  45841. 801345a: 4618 mov r0, r3
  45842. 801345c: f000 ffd6 bl 801440c <xTaskCheckForTimeOut>
  45843. 8013460: 4603 mov r3, r0
  45844. 8013462: 2b00 cmp r3, #0
  45845. 8013464: d0c4 beq.n 80133f0 <xStreamBufferSend+0x98>
  45846. else
  45847. {
  45848. mtCOVERAGE_TEST_MARKER();
  45849. }
  45850. if( xSpace == ( size_t ) 0 )
  45851. 8013466: 6b7b ldr r3, [r7, #52] @ 0x34
  45852. 8013468: 2b00 cmp r3, #0
  45853. 801346a: d103 bne.n 8013474 <xStreamBufferSend+0x11c>
  45854. {
  45855. xSpace = xStreamBufferSpacesAvailable( pxStreamBuffer );
  45856. 801346c: 6af8 ldr r0, [r7, #44] @ 0x2c
  45857. 801346e: f7ff ff3f bl 80132f0 <xStreamBufferSpacesAvailable>
  45858. 8013472: 6378 str r0, [r7, #52] @ 0x34
  45859. else
  45860. {
  45861. mtCOVERAGE_TEST_MARKER();
  45862. }
  45863. xReturn = prvWriteMessageToBuffer( pxStreamBuffer, pvTxData, xDataLengthBytes, xSpace, xRequiredSpace );
  45864. 8013474: 6b3b ldr r3, [r7, #48] @ 0x30
  45865. 8013476: 9300 str r3, [sp, #0]
  45866. 8013478: 6b7b ldr r3, [r7, #52] @ 0x34
  45867. 801347a: 687a ldr r2, [r7, #4]
  45868. 801347c: 68b9 ldr r1, [r7, #8]
  45869. 801347e: 6af8 ldr r0, [r7, #44] @ 0x2c
  45870. 8013480: f000 f823 bl 80134ca <prvWriteMessageToBuffer>
  45871. 8013484: 62b8 str r0, [r7, #40] @ 0x28
  45872. if( xReturn > ( size_t ) 0 )
  45873. 8013486: 6abb ldr r3, [r7, #40] @ 0x28
  45874. 8013488: 2b00 cmp r3, #0
  45875. 801348a: d019 beq.n 80134c0 <xStreamBufferSend+0x168>
  45876. {
  45877. traceSTREAM_BUFFER_SEND( xStreamBuffer, xReturn );
  45878. /* Was a task waiting for the data? */
  45879. if( prvBytesInBuffer( pxStreamBuffer ) >= pxStreamBuffer->xTriggerLevelBytes )
  45880. 801348c: 6af8 ldr r0, [r7, #44] @ 0x2c
  45881. 801348e: f000 fa15 bl 80138bc <prvBytesInBuffer>
  45882. 8013492: 4602 mov r2, r0
  45883. 8013494: 6afb ldr r3, [r7, #44] @ 0x2c
  45884. 8013496: 68db ldr r3, [r3, #12]
  45885. 8013498: 429a cmp r2, r3
  45886. 801349a: d311 bcc.n 80134c0 <xStreamBufferSend+0x168>
  45887. {
  45888. sbSEND_COMPLETED( pxStreamBuffer );
  45889. 801349c: f000 fcc6 bl 8013e2c <vTaskSuspendAll>
  45890. 80134a0: 6afb ldr r3, [r7, #44] @ 0x2c
  45891. 80134a2: 691b ldr r3, [r3, #16]
  45892. 80134a4: 2b00 cmp r3, #0
  45893. 80134a6: d009 beq.n 80134bc <xStreamBufferSend+0x164>
  45894. 80134a8: 6afb ldr r3, [r7, #44] @ 0x2c
  45895. 80134aa: 6918 ldr r0, [r3, #16]
  45896. 80134ac: 2300 movs r3, #0
  45897. 80134ae: 2200 movs r2, #0
  45898. 80134b0: 2100 movs r1, #0
  45899. 80134b2: f001 faf5 bl 8014aa0 <xTaskGenericNotify>
  45900. 80134b6: 6afb ldr r3, [r7, #44] @ 0x2c
  45901. 80134b8: 2200 movs r2, #0
  45902. 80134ba: 611a str r2, [r3, #16]
  45903. 80134bc: f000 fcc4 bl 8013e48 <xTaskResumeAll>
  45904. {
  45905. mtCOVERAGE_TEST_MARKER();
  45906. traceSTREAM_BUFFER_SEND_FAILED( xStreamBuffer );
  45907. }
  45908. return xReturn;
  45909. 80134c0: 6abb ldr r3, [r7, #40] @ 0x28
  45910. }
  45911. 80134c2: 4618 mov r0, r3
  45912. 80134c4: 3738 adds r7, #56 @ 0x38
  45913. 80134c6: 46bd mov sp, r7
  45914. 80134c8: bd80 pop {r7, pc}
  45915. 080134ca <prvWriteMessageToBuffer>:
  45916. static size_t prvWriteMessageToBuffer( StreamBuffer_t * const pxStreamBuffer,
  45917. const void * pvTxData,
  45918. size_t xDataLengthBytes,
  45919. size_t xSpace,
  45920. size_t xRequiredSpace )
  45921. {
  45922. 80134ca: b580 push {r7, lr}
  45923. 80134cc: b086 sub sp, #24
  45924. 80134ce: af00 add r7, sp, #0
  45925. 80134d0: 60f8 str r0, [r7, #12]
  45926. 80134d2: 60b9 str r1, [r7, #8]
  45927. 80134d4: 607a str r2, [r7, #4]
  45928. 80134d6: 603b str r3, [r7, #0]
  45929. BaseType_t xShouldWrite;
  45930. size_t xReturn;
  45931. if( xSpace == ( size_t ) 0 )
  45932. 80134d8: 683b ldr r3, [r7, #0]
  45933. 80134da: 2b00 cmp r3, #0
  45934. 80134dc: d102 bne.n 80134e4 <prvWriteMessageToBuffer+0x1a>
  45935. {
  45936. /* Doesn't matter if this is a stream buffer or a message buffer, there
  45937. is no space to write. */
  45938. xShouldWrite = pdFALSE;
  45939. 80134de: 2300 movs r3, #0
  45940. 80134e0: 617b str r3, [r7, #20]
  45941. 80134e2: e01d b.n 8013520 <prvWriteMessageToBuffer+0x56>
  45942. }
  45943. else if( ( pxStreamBuffer->ucFlags & sbFLAGS_IS_MESSAGE_BUFFER ) == ( uint8_t ) 0 )
  45944. 80134e4: 68fb ldr r3, [r7, #12]
  45945. 80134e6: 7f1b ldrb r3, [r3, #28]
  45946. 80134e8: f003 0301 and.w r3, r3, #1
  45947. 80134ec: 2b00 cmp r3, #0
  45948. 80134ee: d108 bne.n 8013502 <prvWriteMessageToBuffer+0x38>
  45949. {
  45950. /* This is a stream buffer, as opposed to a message buffer, so writing a
  45951. stream of bytes rather than discrete messages. Write as many bytes as
  45952. possible. */
  45953. xShouldWrite = pdTRUE;
  45954. 80134f0: 2301 movs r3, #1
  45955. 80134f2: 617b str r3, [r7, #20]
  45956. xDataLengthBytes = configMIN( xDataLengthBytes, xSpace );
  45957. 80134f4: 687a ldr r2, [r7, #4]
  45958. 80134f6: 683b ldr r3, [r7, #0]
  45959. 80134f8: 4293 cmp r3, r2
  45960. 80134fa: bf28 it cs
  45961. 80134fc: 4613 movcs r3, r2
  45962. 80134fe: 607b str r3, [r7, #4]
  45963. 8013500: e00e b.n 8013520 <prvWriteMessageToBuffer+0x56>
  45964. }
  45965. else if( xSpace >= xRequiredSpace )
  45966. 8013502: 683a ldr r2, [r7, #0]
  45967. 8013504: 6a3b ldr r3, [r7, #32]
  45968. 8013506: 429a cmp r2, r3
  45969. 8013508: d308 bcc.n 801351c <prvWriteMessageToBuffer+0x52>
  45970. {
  45971. /* This is a message buffer, as opposed to a stream buffer, and there
  45972. is enough space to write both the message length and the message itself
  45973. into the buffer. Start by writing the length of the data, the data
  45974. itself will be written later in this function. */
  45975. xShouldWrite = pdTRUE;
  45976. 801350a: 2301 movs r3, #1
  45977. 801350c: 617b str r3, [r7, #20]
  45978. ( void ) prvWriteBytesToBuffer( pxStreamBuffer, ( const uint8_t * ) &( xDataLengthBytes ), sbBYTES_TO_STORE_MESSAGE_LENGTH );
  45979. 801350e: 1d3b adds r3, r7, #4
  45980. 8013510: 2204 movs r2, #4
  45981. 8013512: 4619 mov r1, r3
  45982. 8013514: 68f8 ldr r0, [r7, #12]
  45983. 8013516: f000 f8df bl 80136d8 <prvWriteBytesToBuffer>
  45984. 801351a: e001 b.n 8013520 <prvWriteMessageToBuffer+0x56>
  45985. }
  45986. else
  45987. {
  45988. /* There is space available, but not enough space. */
  45989. xShouldWrite = pdFALSE;
  45990. 801351c: 2300 movs r3, #0
  45991. 801351e: 617b str r3, [r7, #20]
  45992. }
  45993. if( xShouldWrite != pdFALSE )
  45994. 8013520: 697b ldr r3, [r7, #20]
  45995. 8013522: 2b00 cmp r3, #0
  45996. 8013524: d007 beq.n 8013536 <prvWriteMessageToBuffer+0x6c>
  45997. {
  45998. /* Writes the data itself. */
  45999. xReturn = prvWriteBytesToBuffer( pxStreamBuffer, ( const uint8_t * ) pvTxData, xDataLengthBytes ); /*lint !e9079 Storage buffer is implemented as uint8_t for ease of sizing, alighment and access. */
  46000. 8013526: 687b ldr r3, [r7, #4]
  46001. 8013528: 461a mov r2, r3
  46002. 801352a: 68b9 ldr r1, [r7, #8]
  46003. 801352c: 68f8 ldr r0, [r7, #12]
  46004. 801352e: f000 f8d3 bl 80136d8 <prvWriteBytesToBuffer>
  46005. 8013532: 6138 str r0, [r7, #16]
  46006. 8013534: e001 b.n 801353a <prvWriteMessageToBuffer+0x70>
  46007. }
  46008. else
  46009. {
  46010. xReturn = 0;
  46011. 8013536: 2300 movs r3, #0
  46012. 8013538: 613b str r3, [r7, #16]
  46013. }
  46014. return xReturn;
  46015. 801353a: 693b ldr r3, [r7, #16]
  46016. }
  46017. 801353c: 4618 mov r0, r3
  46018. 801353e: 3718 adds r7, #24
  46019. 8013540: 46bd mov sp, r7
  46020. 8013542: bd80 pop {r7, pc}
  46021. 08013544 <xStreamBufferReceive>:
  46022. size_t xStreamBufferReceive( StreamBufferHandle_t xStreamBuffer,
  46023. void *pvRxData,
  46024. size_t xBufferLengthBytes,
  46025. TickType_t xTicksToWait )
  46026. {
  46027. 8013544: b580 push {r7, lr}
  46028. 8013546: b08e sub sp, #56 @ 0x38
  46029. 8013548: af02 add r7, sp, #8
  46030. 801354a: 60f8 str r0, [r7, #12]
  46031. 801354c: 60b9 str r1, [r7, #8]
  46032. 801354e: 607a str r2, [r7, #4]
  46033. 8013550: 603b str r3, [r7, #0]
  46034. StreamBuffer_t * const pxStreamBuffer = xStreamBuffer;
  46035. 8013552: 68fb ldr r3, [r7, #12]
  46036. 8013554: 623b str r3, [r7, #32]
  46037. size_t xReceivedLength = 0, xBytesAvailable, xBytesToStoreMessageLength;
  46038. 8013556: 2300 movs r3, #0
  46039. 8013558: 62fb str r3, [r7, #44] @ 0x2c
  46040. configASSERT( pvRxData );
  46041. 801355a: 68bb ldr r3, [r7, #8]
  46042. 801355c: 2b00 cmp r3, #0
  46043. 801355e: d10b bne.n 8013578 <xStreamBufferReceive+0x34>
  46044. __asm volatile
  46045. 8013560: f04f 0350 mov.w r3, #80 @ 0x50
  46046. 8013564: f383 8811 msr BASEPRI, r3
  46047. 8013568: f3bf 8f6f isb sy
  46048. 801356c: f3bf 8f4f dsb sy
  46049. 8013570: 61fb str r3, [r7, #28]
  46050. }
  46051. 8013572: bf00 nop
  46052. 8013574: bf00 nop
  46053. 8013576: e7fd b.n 8013574 <xStreamBufferReceive+0x30>
  46054. configASSERT( pxStreamBuffer );
  46055. 8013578: 6a3b ldr r3, [r7, #32]
  46056. 801357a: 2b00 cmp r3, #0
  46057. 801357c: d10b bne.n 8013596 <xStreamBufferReceive+0x52>
  46058. __asm volatile
  46059. 801357e: f04f 0350 mov.w r3, #80 @ 0x50
  46060. 8013582: f383 8811 msr BASEPRI, r3
  46061. 8013586: f3bf 8f6f isb sy
  46062. 801358a: f3bf 8f4f dsb sy
  46063. 801358e: 61bb str r3, [r7, #24]
  46064. }
  46065. 8013590: bf00 nop
  46066. 8013592: bf00 nop
  46067. 8013594: e7fd b.n 8013592 <xStreamBufferReceive+0x4e>
  46068. /* This receive function is used by both message buffers, which store
  46069. discrete messages, and stream buffers, which store a continuous stream of
  46070. bytes. Discrete messages include an additional
  46071. sbBYTES_TO_STORE_MESSAGE_LENGTH bytes that hold the length of the
  46072. message. */
  46073. if( ( pxStreamBuffer->ucFlags & sbFLAGS_IS_MESSAGE_BUFFER ) != ( uint8_t ) 0 )
  46074. 8013596: 6a3b ldr r3, [r7, #32]
  46075. 8013598: 7f1b ldrb r3, [r3, #28]
  46076. 801359a: f003 0301 and.w r3, r3, #1
  46077. 801359e: 2b00 cmp r3, #0
  46078. 80135a0: d002 beq.n 80135a8 <xStreamBufferReceive+0x64>
  46079. {
  46080. xBytesToStoreMessageLength = sbBYTES_TO_STORE_MESSAGE_LENGTH;
  46081. 80135a2: 2304 movs r3, #4
  46082. 80135a4: 627b str r3, [r7, #36] @ 0x24
  46083. 80135a6: e001 b.n 80135ac <xStreamBufferReceive+0x68>
  46084. }
  46085. else
  46086. {
  46087. xBytesToStoreMessageLength = 0;
  46088. 80135a8: 2300 movs r3, #0
  46089. 80135aa: 627b str r3, [r7, #36] @ 0x24
  46090. }
  46091. if( xTicksToWait != ( TickType_t ) 0 )
  46092. 80135ac: 683b ldr r3, [r7, #0]
  46093. 80135ae: 2b00 cmp r3, #0
  46094. 80135b0: d035 beq.n 801361e <xStreamBufferReceive+0xda>
  46095. {
  46096. /* Checking if there is data and clearing the notification state must be
  46097. performed atomically. */
  46098. taskENTER_CRITICAL();
  46099. 80135b2: f002 fa09 bl 80159c8 <vPortEnterCritical>
  46100. {
  46101. xBytesAvailable = prvBytesInBuffer( pxStreamBuffer );
  46102. 80135b6: 6a38 ldr r0, [r7, #32]
  46103. 80135b8: f000 f980 bl 80138bc <prvBytesInBuffer>
  46104. 80135bc: 62b8 str r0, [r7, #40] @ 0x28
  46105. /* If this function was invoked by a message buffer read then
  46106. xBytesToStoreMessageLength holds the number of bytes used to hold
  46107. the length of the next discrete message. If this function was
  46108. invoked by a stream buffer read then xBytesToStoreMessageLength will
  46109. be 0. */
  46110. if( xBytesAvailable <= xBytesToStoreMessageLength )
  46111. 80135be: 6aba ldr r2, [r7, #40] @ 0x28
  46112. 80135c0: 6a7b ldr r3, [r7, #36] @ 0x24
  46113. 80135c2: 429a cmp r2, r3
  46114. 80135c4: d817 bhi.n 80135f6 <xStreamBufferReceive+0xb2>
  46115. {
  46116. /* Clear notification state as going to wait for data. */
  46117. ( void ) xTaskNotifyStateClear( NULL );
  46118. 80135c6: 2000 movs r0, #0
  46119. 80135c8: f001 fc12 bl 8014df0 <xTaskNotifyStateClear>
  46120. /* Should only be one reader. */
  46121. configASSERT( pxStreamBuffer->xTaskWaitingToReceive == NULL );
  46122. 80135cc: 6a3b ldr r3, [r7, #32]
  46123. 80135ce: 691b ldr r3, [r3, #16]
  46124. 80135d0: 2b00 cmp r3, #0
  46125. 80135d2: d00b beq.n 80135ec <xStreamBufferReceive+0xa8>
  46126. __asm volatile
  46127. 80135d4: f04f 0350 mov.w r3, #80 @ 0x50
  46128. 80135d8: f383 8811 msr BASEPRI, r3
  46129. 80135dc: f3bf 8f6f isb sy
  46130. 80135e0: f3bf 8f4f dsb sy
  46131. 80135e4: 617b str r3, [r7, #20]
  46132. }
  46133. 80135e6: bf00 nop
  46134. 80135e8: bf00 nop
  46135. 80135ea: e7fd b.n 80135e8 <xStreamBufferReceive+0xa4>
  46136. pxStreamBuffer->xTaskWaitingToReceive = xTaskGetCurrentTaskHandle();
  46137. 80135ec: f001 f85a bl 80146a4 <xTaskGetCurrentTaskHandle>
  46138. 80135f0: 4602 mov r2, r0
  46139. 80135f2: 6a3b ldr r3, [r7, #32]
  46140. 80135f4: 611a str r2, [r3, #16]
  46141. else
  46142. {
  46143. mtCOVERAGE_TEST_MARKER();
  46144. }
  46145. }
  46146. taskEXIT_CRITICAL();
  46147. 80135f6: f002 fa19 bl 8015a2c <vPortExitCritical>
  46148. if( xBytesAvailable <= xBytesToStoreMessageLength )
  46149. 80135fa: 6aba ldr r2, [r7, #40] @ 0x28
  46150. 80135fc: 6a7b ldr r3, [r7, #36] @ 0x24
  46151. 80135fe: 429a cmp r2, r3
  46152. 8013600: d811 bhi.n 8013626 <xStreamBufferReceive+0xe2>
  46153. {
  46154. /* Wait for data to be available. */
  46155. traceBLOCKING_ON_STREAM_BUFFER_RECEIVE( xStreamBuffer );
  46156. ( void ) xTaskNotifyWait( ( uint32_t ) 0, ( uint32_t ) 0, NULL, xTicksToWait );
  46157. 8013602: 683b ldr r3, [r7, #0]
  46158. 8013604: 2200 movs r2, #0
  46159. 8013606: 2100 movs r1, #0
  46160. 8013608: 2000 movs r0, #0
  46161. 801360a: f001 f9e9 bl 80149e0 <xTaskNotifyWait>
  46162. pxStreamBuffer->xTaskWaitingToReceive = NULL;
  46163. 801360e: 6a3b ldr r3, [r7, #32]
  46164. 8013610: 2200 movs r2, #0
  46165. 8013612: 611a str r2, [r3, #16]
  46166. /* Recheck the data available after blocking. */
  46167. xBytesAvailable = prvBytesInBuffer( pxStreamBuffer );
  46168. 8013614: 6a38 ldr r0, [r7, #32]
  46169. 8013616: f000 f951 bl 80138bc <prvBytesInBuffer>
  46170. 801361a: 62b8 str r0, [r7, #40] @ 0x28
  46171. 801361c: e003 b.n 8013626 <xStreamBufferReceive+0xe2>
  46172. mtCOVERAGE_TEST_MARKER();
  46173. }
  46174. }
  46175. else
  46176. {
  46177. xBytesAvailable = prvBytesInBuffer( pxStreamBuffer );
  46178. 801361e: 6a38 ldr r0, [r7, #32]
  46179. 8013620: f000 f94c bl 80138bc <prvBytesInBuffer>
  46180. 8013624: 62b8 str r0, [r7, #40] @ 0x28
  46181. /* Whether receiving a discrete message (where xBytesToStoreMessageLength
  46182. holds the number of bytes used to store the message length) or a stream of
  46183. bytes (where xBytesToStoreMessageLength is zero), the number of bytes
  46184. available must be greater than xBytesToStoreMessageLength to be able to
  46185. read bytes from the buffer. */
  46186. if( xBytesAvailable > xBytesToStoreMessageLength )
  46187. 8013626: 6aba ldr r2, [r7, #40] @ 0x28
  46188. 8013628: 6a7b ldr r3, [r7, #36] @ 0x24
  46189. 801362a: 429a cmp r2, r3
  46190. 801362c: d91d bls.n 801366a <xStreamBufferReceive+0x126>
  46191. {
  46192. xReceivedLength = prvReadMessageFromBuffer( pxStreamBuffer, pvRxData, xBufferLengthBytes, xBytesAvailable, xBytesToStoreMessageLength );
  46193. 801362e: 6a7b ldr r3, [r7, #36] @ 0x24
  46194. 8013630: 9300 str r3, [sp, #0]
  46195. 8013632: 6abb ldr r3, [r7, #40] @ 0x28
  46196. 8013634: 687a ldr r2, [r7, #4]
  46197. 8013636: 68b9 ldr r1, [r7, #8]
  46198. 8013638: 6a38 ldr r0, [r7, #32]
  46199. 801363a: f000 f81b bl 8013674 <prvReadMessageFromBuffer>
  46200. 801363e: 62f8 str r0, [r7, #44] @ 0x2c
  46201. /* Was a task waiting for space in the buffer? */
  46202. if( xReceivedLength != ( size_t ) 0 )
  46203. 8013640: 6afb ldr r3, [r7, #44] @ 0x2c
  46204. 8013642: 2b00 cmp r3, #0
  46205. 8013644: d011 beq.n 801366a <xStreamBufferReceive+0x126>
  46206. {
  46207. traceSTREAM_BUFFER_RECEIVE( xStreamBuffer, xReceivedLength );
  46208. sbRECEIVE_COMPLETED( pxStreamBuffer );
  46209. 8013646: f000 fbf1 bl 8013e2c <vTaskSuspendAll>
  46210. 801364a: 6a3b ldr r3, [r7, #32]
  46211. 801364c: 695b ldr r3, [r3, #20]
  46212. 801364e: 2b00 cmp r3, #0
  46213. 8013650: d009 beq.n 8013666 <xStreamBufferReceive+0x122>
  46214. 8013652: 6a3b ldr r3, [r7, #32]
  46215. 8013654: 6958 ldr r0, [r3, #20]
  46216. 8013656: 2300 movs r3, #0
  46217. 8013658: 2200 movs r2, #0
  46218. 801365a: 2100 movs r1, #0
  46219. 801365c: f001 fa20 bl 8014aa0 <xTaskGenericNotify>
  46220. 8013660: 6a3b ldr r3, [r7, #32]
  46221. 8013662: 2200 movs r2, #0
  46222. 8013664: 615a str r2, [r3, #20]
  46223. 8013666: f000 fbef bl 8013e48 <xTaskResumeAll>
  46224. {
  46225. traceSTREAM_BUFFER_RECEIVE_FAILED( xStreamBuffer );
  46226. mtCOVERAGE_TEST_MARKER();
  46227. }
  46228. return xReceivedLength;
  46229. 801366a: 6afb ldr r3, [r7, #44] @ 0x2c
  46230. }
  46231. 801366c: 4618 mov r0, r3
  46232. 801366e: 3730 adds r7, #48 @ 0x30
  46233. 8013670: 46bd mov sp, r7
  46234. 8013672: bd80 pop {r7, pc}
  46235. 08013674 <prvReadMessageFromBuffer>:
  46236. static size_t prvReadMessageFromBuffer( StreamBuffer_t *pxStreamBuffer,
  46237. void *pvRxData,
  46238. size_t xBufferLengthBytes,
  46239. size_t xBytesAvailable,
  46240. size_t xBytesToStoreMessageLength )
  46241. {
  46242. 8013674: b580 push {r7, lr}
  46243. 8013676: b088 sub sp, #32
  46244. 8013678: af00 add r7, sp, #0
  46245. 801367a: 60f8 str r0, [r7, #12]
  46246. 801367c: 60b9 str r1, [r7, #8]
  46247. 801367e: 607a str r2, [r7, #4]
  46248. 8013680: 603b str r3, [r7, #0]
  46249. size_t xOriginalTail, xReceivedLength, xNextMessageLength;
  46250. configMESSAGE_BUFFER_LENGTH_TYPE xTempNextMessageLength;
  46251. if( xBytesToStoreMessageLength != ( size_t ) 0 )
  46252. 8013682: 6abb ldr r3, [r7, #40] @ 0x28
  46253. 8013684: 2b00 cmp r3, #0
  46254. 8013686: d019 beq.n 80136bc <prvReadMessageFromBuffer+0x48>
  46255. {
  46256. /* A discrete message is being received. First receive the length
  46257. of the message. A copy of the tail is stored so the buffer can be
  46258. returned to its prior state if the length of the message is too
  46259. large for the provided buffer. */
  46260. xOriginalTail = pxStreamBuffer->xTail;
  46261. 8013688: 68fb ldr r3, [r7, #12]
  46262. 801368a: 681b ldr r3, [r3, #0]
  46263. 801368c: 61bb str r3, [r7, #24]
  46264. ( void ) prvReadBytesFromBuffer( pxStreamBuffer, ( uint8_t * ) &xTempNextMessageLength, xBytesToStoreMessageLength, xBytesAvailable );
  46265. 801368e: f107 0110 add.w r1, r7, #16
  46266. 8013692: 683b ldr r3, [r7, #0]
  46267. 8013694: 6aba ldr r2, [r7, #40] @ 0x28
  46268. 8013696: 68f8 ldr r0, [r7, #12]
  46269. 8013698: f000 f893 bl 80137c2 <prvReadBytesFromBuffer>
  46270. xNextMessageLength = ( size_t ) xTempNextMessageLength;
  46271. 801369c: 693b ldr r3, [r7, #16]
  46272. 801369e: 61fb str r3, [r7, #28]
  46273. /* Reduce the number of bytes available by the number of bytes just
  46274. read out. */
  46275. xBytesAvailable -= xBytesToStoreMessageLength;
  46276. 80136a0: 683a ldr r2, [r7, #0]
  46277. 80136a2: 6abb ldr r3, [r7, #40] @ 0x28
  46278. 80136a4: 1ad3 subs r3, r2, r3
  46279. 80136a6: 603b str r3, [r7, #0]
  46280. /* Check there is enough space in the buffer provided by the
  46281. user. */
  46282. if( xNextMessageLength > xBufferLengthBytes )
  46283. 80136a8: 69fa ldr r2, [r7, #28]
  46284. 80136aa: 687b ldr r3, [r7, #4]
  46285. 80136ac: 429a cmp r2, r3
  46286. 80136ae: d907 bls.n 80136c0 <prvReadMessageFromBuffer+0x4c>
  46287. {
  46288. /* The user has provided insufficient space to read the message
  46289. so return the buffer to its previous state (so the length of
  46290. the message is in the buffer again). */
  46291. pxStreamBuffer->xTail = xOriginalTail;
  46292. 80136b0: 68fb ldr r3, [r7, #12]
  46293. 80136b2: 69ba ldr r2, [r7, #24]
  46294. 80136b4: 601a str r2, [r3, #0]
  46295. xNextMessageLength = 0;
  46296. 80136b6: 2300 movs r3, #0
  46297. 80136b8: 61fb str r3, [r7, #28]
  46298. 80136ba: e001 b.n 80136c0 <prvReadMessageFromBuffer+0x4c>
  46299. }
  46300. else
  46301. {
  46302. /* A stream of bytes is being received (as opposed to a discrete
  46303. message), so read as many bytes as possible. */
  46304. xNextMessageLength = xBufferLengthBytes;
  46305. 80136bc: 687b ldr r3, [r7, #4]
  46306. 80136be: 61fb str r3, [r7, #28]
  46307. }
  46308. /* Read the actual data. */
  46309. xReceivedLength = prvReadBytesFromBuffer( pxStreamBuffer, ( uint8_t * ) pvRxData, xNextMessageLength, xBytesAvailable ); /*lint !e9079 Data storage area is implemented as uint8_t array for ease of sizing, indexing and alignment. */
  46310. 80136c0: 683b ldr r3, [r7, #0]
  46311. 80136c2: 69fa ldr r2, [r7, #28]
  46312. 80136c4: 68b9 ldr r1, [r7, #8]
  46313. 80136c6: 68f8 ldr r0, [r7, #12]
  46314. 80136c8: f000 f87b bl 80137c2 <prvReadBytesFromBuffer>
  46315. 80136cc: 6178 str r0, [r7, #20]
  46316. return xReceivedLength;
  46317. 80136ce: 697b ldr r3, [r7, #20]
  46318. }
  46319. 80136d0: 4618 mov r0, r3
  46320. 80136d2: 3720 adds r7, #32
  46321. 80136d4: 46bd mov sp, r7
  46322. 80136d6: bd80 pop {r7, pc}
  46323. 080136d8 <prvWriteBytesToBuffer>:
  46324. return xReturn;
  46325. }
  46326. /*-----------------------------------------------------------*/
  46327. static size_t prvWriteBytesToBuffer( StreamBuffer_t * const pxStreamBuffer, const uint8_t *pucData, size_t xCount )
  46328. {
  46329. 80136d8: b580 push {r7, lr}
  46330. 80136da: b08a sub sp, #40 @ 0x28
  46331. 80136dc: af00 add r7, sp, #0
  46332. 80136de: 60f8 str r0, [r7, #12]
  46333. 80136e0: 60b9 str r1, [r7, #8]
  46334. 80136e2: 607a str r2, [r7, #4]
  46335. size_t xNextHead, xFirstLength;
  46336. configASSERT( xCount > ( size_t ) 0 );
  46337. 80136e4: 687b ldr r3, [r7, #4]
  46338. 80136e6: 2b00 cmp r3, #0
  46339. 80136e8: d10b bne.n 8013702 <prvWriteBytesToBuffer+0x2a>
  46340. __asm volatile
  46341. 80136ea: f04f 0350 mov.w r3, #80 @ 0x50
  46342. 80136ee: f383 8811 msr BASEPRI, r3
  46343. 80136f2: f3bf 8f6f isb sy
  46344. 80136f6: f3bf 8f4f dsb sy
  46345. 80136fa: 61fb str r3, [r7, #28]
  46346. }
  46347. 80136fc: bf00 nop
  46348. 80136fe: bf00 nop
  46349. 8013700: e7fd b.n 80136fe <prvWriteBytesToBuffer+0x26>
  46350. xNextHead = pxStreamBuffer->xHead;
  46351. 8013702: 68fb ldr r3, [r7, #12]
  46352. 8013704: 685b ldr r3, [r3, #4]
  46353. 8013706: 627b str r3, [r7, #36] @ 0x24
  46354. /* Calculate the number of bytes that can be added in the first write -
  46355. which may be less than the total number of bytes that need to be added if
  46356. the buffer will wrap back to the beginning. */
  46357. xFirstLength = configMIN( pxStreamBuffer->xLength - xNextHead, xCount );
  46358. 8013708: 68fb ldr r3, [r7, #12]
  46359. 801370a: 689a ldr r2, [r3, #8]
  46360. 801370c: 6a7b ldr r3, [r7, #36] @ 0x24
  46361. 801370e: 1ad3 subs r3, r2, r3
  46362. 8013710: 687a ldr r2, [r7, #4]
  46363. 8013712: 4293 cmp r3, r2
  46364. 8013714: bf28 it cs
  46365. 8013716: 4613 movcs r3, r2
  46366. 8013718: 623b str r3, [r7, #32]
  46367. /* Write as many bytes as can be written in the first write. */
  46368. configASSERT( ( xNextHead + xFirstLength ) <= pxStreamBuffer->xLength );
  46369. 801371a: 6a7a ldr r2, [r7, #36] @ 0x24
  46370. 801371c: 6a3b ldr r3, [r7, #32]
  46371. 801371e: 441a add r2, r3
  46372. 8013720: 68fb ldr r3, [r7, #12]
  46373. 8013722: 689b ldr r3, [r3, #8]
  46374. 8013724: 429a cmp r2, r3
  46375. 8013726: d90b bls.n 8013740 <prvWriteBytesToBuffer+0x68>
  46376. __asm volatile
  46377. 8013728: f04f 0350 mov.w r3, #80 @ 0x50
  46378. 801372c: f383 8811 msr BASEPRI, r3
  46379. 8013730: f3bf 8f6f isb sy
  46380. 8013734: f3bf 8f4f dsb sy
  46381. 8013738: 61bb str r3, [r7, #24]
  46382. }
  46383. 801373a: bf00 nop
  46384. 801373c: bf00 nop
  46385. 801373e: e7fd b.n 801373c <prvWriteBytesToBuffer+0x64>
  46386. ( void ) memcpy( ( void* ) ( &( pxStreamBuffer->pucBuffer[ xNextHead ] ) ), ( const void * ) pucData, xFirstLength ); /*lint !e9087 memcpy() requires void *. */
  46387. 8013740: 68fb ldr r3, [r7, #12]
  46388. 8013742: 699a ldr r2, [r3, #24]
  46389. 8013744: 6a7b ldr r3, [r7, #36] @ 0x24
  46390. 8013746: 4413 add r3, r2
  46391. 8013748: 6a3a ldr r2, [r7, #32]
  46392. 801374a: 68b9 ldr r1, [r7, #8]
  46393. 801374c: 4618 mov r0, r3
  46394. 801374e: f017 fb16 bl 802ad7e <memcpy>
  46395. /* If the number of bytes written was less than the number that could be
  46396. written in the first write... */
  46397. if( xCount > xFirstLength )
  46398. 8013752: 687a ldr r2, [r7, #4]
  46399. 8013754: 6a3b ldr r3, [r7, #32]
  46400. 8013756: 429a cmp r2, r3
  46401. 8013758: d91d bls.n 8013796 <prvWriteBytesToBuffer+0xbe>
  46402. {
  46403. /* ...then write the remaining bytes to the start of the buffer. */
  46404. configASSERT( ( xCount - xFirstLength ) <= pxStreamBuffer->xLength );
  46405. 801375a: 687a ldr r2, [r7, #4]
  46406. 801375c: 6a3b ldr r3, [r7, #32]
  46407. 801375e: 1ad2 subs r2, r2, r3
  46408. 8013760: 68fb ldr r3, [r7, #12]
  46409. 8013762: 689b ldr r3, [r3, #8]
  46410. 8013764: 429a cmp r2, r3
  46411. 8013766: d90b bls.n 8013780 <prvWriteBytesToBuffer+0xa8>
  46412. __asm volatile
  46413. 8013768: f04f 0350 mov.w r3, #80 @ 0x50
  46414. 801376c: f383 8811 msr BASEPRI, r3
  46415. 8013770: f3bf 8f6f isb sy
  46416. 8013774: f3bf 8f4f dsb sy
  46417. 8013778: 617b str r3, [r7, #20]
  46418. }
  46419. 801377a: bf00 nop
  46420. 801377c: bf00 nop
  46421. 801377e: e7fd b.n 801377c <prvWriteBytesToBuffer+0xa4>
  46422. ( void ) memcpy( ( void * ) pxStreamBuffer->pucBuffer, ( const void * ) &( pucData[ xFirstLength ] ), xCount - xFirstLength ); /*lint !e9087 memcpy() requires void *. */
  46423. 8013780: 68fb ldr r3, [r7, #12]
  46424. 8013782: 6998 ldr r0, [r3, #24]
  46425. 8013784: 68ba ldr r2, [r7, #8]
  46426. 8013786: 6a3b ldr r3, [r7, #32]
  46427. 8013788: 18d1 adds r1, r2, r3
  46428. 801378a: 687a ldr r2, [r7, #4]
  46429. 801378c: 6a3b ldr r3, [r7, #32]
  46430. 801378e: 1ad3 subs r3, r2, r3
  46431. 8013790: 461a mov r2, r3
  46432. 8013792: f017 faf4 bl 802ad7e <memcpy>
  46433. else
  46434. {
  46435. mtCOVERAGE_TEST_MARKER();
  46436. }
  46437. xNextHead += xCount;
  46438. 8013796: 6a7a ldr r2, [r7, #36] @ 0x24
  46439. 8013798: 687b ldr r3, [r7, #4]
  46440. 801379a: 4413 add r3, r2
  46441. 801379c: 627b str r3, [r7, #36] @ 0x24
  46442. if( xNextHead >= pxStreamBuffer->xLength )
  46443. 801379e: 68fb ldr r3, [r7, #12]
  46444. 80137a0: 689b ldr r3, [r3, #8]
  46445. 80137a2: 6a7a ldr r2, [r7, #36] @ 0x24
  46446. 80137a4: 429a cmp r2, r3
  46447. 80137a6: d304 bcc.n 80137b2 <prvWriteBytesToBuffer+0xda>
  46448. {
  46449. xNextHead -= pxStreamBuffer->xLength;
  46450. 80137a8: 68fb ldr r3, [r7, #12]
  46451. 80137aa: 689b ldr r3, [r3, #8]
  46452. 80137ac: 6a7a ldr r2, [r7, #36] @ 0x24
  46453. 80137ae: 1ad3 subs r3, r2, r3
  46454. 80137b0: 627b str r3, [r7, #36] @ 0x24
  46455. else
  46456. {
  46457. mtCOVERAGE_TEST_MARKER();
  46458. }
  46459. pxStreamBuffer->xHead = xNextHead;
  46460. 80137b2: 68fb ldr r3, [r7, #12]
  46461. 80137b4: 6a7a ldr r2, [r7, #36] @ 0x24
  46462. 80137b6: 605a str r2, [r3, #4]
  46463. return xCount;
  46464. 80137b8: 687b ldr r3, [r7, #4]
  46465. }
  46466. 80137ba: 4618 mov r0, r3
  46467. 80137bc: 3728 adds r7, #40 @ 0x28
  46468. 80137be: 46bd mov sp, r7
  46469. 80137c0: bd80 pop {r7, pc}
  46470. 080137c2 <prvReadBytesFromBuffer>:
  46471. /*-----------------------------------------------------------*/
  46472. static size_t prvReadBytesFromBuffer( StreamBuffer_t *pxStreamBuffer, uint8_t *pucData, size_t xMaxCount, size_t xBytesAvailable )
  46473. {
  46474. 80137c2: b580 push {r7, lr}
  46475. 80137c4: b08a sub sp, #40 @ 0x28
  46476. 80137c6: af00 add r7, sp, #0
  46477. 80137c8: 60f8 str r0, [r7, #12]
  46478. 80137ca: 60b9 str r1, [r7, #8]
  46479. 80137cc: 607a str r2, [r7, #4]
  46480. 80137ce: 603b str r3, [r7, #0]
  46481. size_t xCount, xFirstLength, xNextTail;
  46482. /* Use the minimum of the wanted bytes and the available bytes. */
  46483. xCount = configMIN( xBytesAvailable, xMaxCount );
  46484. 80137d0: 687a ldr r2, [r7, #4]
  46485. 80137d2: 683b ldr r3, [r7, #0]
  46486. 80137d4: 4293 cmp r3, r2
  46487. 80137d6: bf28 it cs
  46488. 80137d8: 4613 movcs r3, r2
  46489. 80137da: 623b str r3, [r7, #32]
  46490. if( xCount > ( size_t ) 0 )
  46491. 80137dc: 6a3b ldr r3, [r7, #32]
  46492. 80137de: 2b00 cmp r3, #0
  46493. 80137e0: d067 beq.n 80138b2 <prvReadBytesFromBuffer+0xf0>
  46494. {
  46495. xNextTail = pxStreamBuffer->xTail;
  46496. 80137e2: 68fb ldr r3, [r7, #12]
  46497. 80137e4: 681b ldr r3, [r3, #0]
  46498. 80137e6: 627b str r3, [r7, #36] @ 0x24
  46499. /* Calculate the number of bytes that can be read - which may be
  46500. less than the number wanted if the data wraps around to the start of
  46501. the buffer. */
  46502. xFirstLength = configMIN( pxStreamBuffer->xLength - xNextTail, xCount );
  46503. 80137e8: 68fb ldr r3, [r7, #12]
  46504. 80137ea: 689a ldr r2, [r3, #8]
  46505. 80137ec: 6a7b ldr r3, [r7, #36] @ 0x24
  46506. 80137ee: 1ad3 subs r3, r2, r3
  46507. 80137f0: 6a3a ldr r2, [r7, #32]
  46508. 80137f2: 4293 cmp r3, r2
  46509. 80137f4: bf28 it cs
  46510. 80137f6: 4613 movcs r3, r2
  46511. 80137f8: 61fb str r3, [r7, #28]
  46512. /* Obtain the number of bytes it is possible to obtain in the first
  46513. read. Asserts check bounds of read and write. */
  46514. configASSERT( xFirstLength <= xMaxCount );
  46515. 80137fa: 69fa ldr r2, [r7, #28]
  46516. 80137fc: 687b ldr r3, [r7, #4]
  46517. 80137fe: 429a cmp r2, r3
  46518. 8013800: d90b bls.n 801381a <prvReadBytesFromBuffer+0x58>
  46519. __asm volatile
  46520. 8013802: f04f 0350 mov.w r3, #80 @ 0x50
  46521. 8013806: f383 8811 msr BASEPRI, r3
  46522. 801380a: f3bf 8f6f isb sy
  46523. 801380e: f3bf 8f4f dsb sy
  46524. 8013812: 61bb str r3, [r7, #24]
  46525. }
  46526. 8013814: bf00 nop
  46527. 8013816: bf00 nop
  46528. 8013818: e7fd b.n 8013816 <prvReadBytesFromBuffer+0x54>
  46529. configASSERT( ( xNextTail + xFirstLength ) <= pxStreamBuffer->xLength );
  46530. 801381a: 6a7a ldr r2, [r7, #36] @ 0x24
  46531. 801381c: 69fb ldr r3, [r7, #28]
  46532. 801381e: 441a add r2, r3
  46533. 8013820: 68fb ldr r3, [r7, #12]
  46534. 8013822: 689b ldr r3, [r3, #8]
  46535. 8013824: 429a cmp r2, r3
  46536. 8013826: d90b bls.n 8013840 <prvReadBytesFromBuffer+0x7e>
  46537. __asm volatile
  46538. 8013828: f04f 0350 mov.w r3, #80 @ 0x50
  46539. 801382c: f383 8811 msr BASEPRI, r3
  46540. 8013830: f3bf 8f6f isb sy
  46541. 8013834: f3bf 8f4f dsb sy
  46542. 8013838: 617b str r3, [r7, #20]
  46543. }
  46544. 801383a: bf00 nop
  46545. 801383c: bf00 nop
  46546. 801383e: e7fd b.n 801383c <prvReadBytesFromBuffer+0x7a>
  46547. ( void ) memcpy( ( void * ) pucData, ( const void * ) &( pxStreamBuffer->pucBuffer[ xNextTail ] ), xFirstLength ); /*lint !e9087 memcpy() requires void *. */
  46548. 8013840: 68fb ldr r3, [r7, #12]
  46549. 8013842: 699a ldr r2, [r3, #24]
  46550. 8013844: 6a7b ldr r3, [r7, #36] @ 0x24
  46551. 8013846: 4413 add r3, r2
  46552. 8013848: 69fa ldr r2, [r7, #28]
  46553. 801384a: 4619 mov r1, r3
  46554. 801384c: 68b8 ldr r0, [r7, #8]
  46555. 801384e: f017 fa96 bl 802ad7e <memcpy>
  46556. /* If the total number of wanted bytes is greater than the number
  46557. that could be read in the first read... */
  46558. if( xCount > xFirstLength )
  46559. 8013852: 6a3a ldr r2, [r7, #32]
  46560. 8013854: 69fb ldr r3, [r7, #28]
  46561. 8013856: 429a cmp r2, r3
  46562. 8013858: d91a bls.n 8013890 <prvReadBytesFromBuffer+0xce>
  46563. {
  46564. /*...then read the remaining bytes from the start of the buffer. */
  46565. configASSERT( xCount <= xMaxCount );
  46566. 801385a: 6a3a ldr r2, [r7, #32]
  46567. 801385c: 687b ldr r3, [r7, #4]
  46568. 801385e: 429a cmp r2, r3
  46569. 8013860: d90b bls.n 801387a <prvReadBytesFromBuffer+0xb8>
  46570. __asm volatile
  46571. 8013862: f04f 0350 mov.w r3, #80 @ 0x50
  46572. 8013866: f383 8811 msr BASEPRI, r3
  46573. 801386a: f3bf 8f6f isb sy
  46574. 801386e: f3bf 8f4f dsb sy
  46575. 8013872: 613b str r3, [r7, #16]
  46576. }
  46577. 8013874: bf00 nop
  46578. 8013876: bf00 nop
  46579. 8013878: e7fd b.n 8013876 <prvReadBytesFromBuffer+0xb4>
  46580. ( void ) memcpy( ( void * ) &( pucData[ xFirstLength ] ), ( void * ) ( pxStreamBuffer->pucBuffer ), xCount - xFirstLength ); /*lint !e9087 memcpy() requires void *. */
  46581. 801387a: 68ba ldr r2, [r7, #8]
  46582. 801387c: 69fb ldr r3, [r7, #28]
  46583. 801387e: 18d0 adds r0, r2, r3
  46584. 8013880: 68fb ldr r3, [r7, #12]
  46585. 8013882: 6999 ldr r1, [r3, #24]
  46586. 8013884: 6a3a ldr r2, [r7, #32]
  46587. 8013886: 69fb ldr r3, [r7, #28]
  46588. 8013888: 1ad3 subs r3, r2, r3
  46589. 801388a: 461a mov r2, r3
  46590. 801388c: f017 fa77 bl 802ad7e <memcpy>
  46591. mtCOVERAGE_TEST_MARKER();
  46592. }
  46593. /* Move the tail pointer to effectively remove the data read from
  46594. the buffer. */
  46595. xNextTail += xCount;
  46596. 8013890: 6a7a ldr r2, [r7, #36] @ 0x24
  46597. 8013892: 6a3b ldr r3, [r7, #32]
  46598. 8013894: 4413 add r3, r2
  46599. 8013896: 627b str r3, [r7, #36] @ 0x24
  46600. if( xNextTail >= pxStreamBuffer->xLength )
  46601. 8013898: 68fb ldr r3, [r7, #12]
  46602. 801389a: 689b ldr r3, [r3, #8]
  46603. 801389c: 6a7a ldr r2, [r7, #36] @ 0x24
  46604. 801389e: 429a cmp r2, r3
  46605. 80138a0: d304 bcc.n 80138ac <prvReadBytesFromBuffer+0xea>
  46606. {
  46607. xNextTail -= pxStreamBuffer->xLength;
  46608. 80138a2: 68fb ldr r3, [r7, #12]
  46609. 80138a4: 689b ldr r3, [r3, #8]
  46610. 80138a6: 6a7a ldr r2, [r7, #36] @ 0x24
  46611. 80138a8: 1ad3 subs r3, r2, r3
  46612. 80138aa: 627b str r3, [r7, #36] @ 0x24
  46613. }
  46614. pxStreamBuffer->xTail = xNextTail;
  46615. 80138ac: 68fb ldr r3, [r7, #12]
  46616. 80138ae: 6a7a ldr r2, [r7, #36] @ 0x24
  46617. 80138b0: 601a str r2, [r3, #0]
  46618. else
  46619. {
  46620. mtCOVERAGE_TEST_MARKER();
  46621. }
  46622. return xCount;
  46623. 80138b2: 6a3b ldr r3, [r7, #32]
  46624. }
  46625. 80138b4: 4618 mov r0, r3
  46626. 80138b6: 3728 adds r7, #40 @ 0x28
  46627. 80138b8: 46bd mov sp, r7
  46628. 80138ba: bd80 pop {r7, pc}
  46629. 080138bc <prvBytesInBuffer>:
  46630. /*-----------------------------------------------------------*/
  46631. static size_t prvBytesInBuffer( const StreamBuffer_t * const pxStreamBuffer )
  46632. {
  46633. 80138bc: b480 push {r7}
  46634. 80138be: b085 sub sp, #20
  46635. 80138c0: af00 add r7, sp, #0
  46636. 80138c2: 6078 str r0, [r7, #4]
  46637. /* Returns the distance between xTail and xHead. */
  46638. size_t xCount;
  46639. xCount = pxStreamBuffer->xLength + pxStreamBuffer->xHead;
  46640. 80138c4: 687b ldr r3, [r7, #4]
  46641. 80138c6: 689a ldr r2, [r3, #8]
  46642. 80138c8: 687b ldr r3, [r7, #4]
  46643. 80138ca: 685b ldr r3, [r3, #4]
  46644. 80138cc: 4413 add r3, r2
  46645. 80138ce: 60fb str r3, [r7, #12]
  46646. xCount -= pxStreamBuffer->xTail;
  46647. 80138d0: 687b ldr r3, [r7, #4]
  46648. 80138d2: 681b ldr r3, [r3, #0]
  46649. 80138d4: 68fa ldr r2, [r7, #12]
  46650. 80138d6: 1ad3 subs r3, r2, r3
  46651. 80138d8: 60fb str r3, [r7, #12]
  46652. if ( xCount >= pxStreamBuffer->xLength )
  46653. 80138da: 687b ldr r3, [r7, #4]
  46654. 80138dc: 689b ldr r3, [r3, #8]
  46655. 80138de: 68fa ldr r2, [r7, #12]
  46656. 80138e0: 429a cmp r2, r3
  46657. 80138e2: d304 bcc.n 80138ee <prvBytesInBuffer+0x32>
  46658. {
  46659. xCount -= pxStreamBuffer->xLength;
  46660. 80138e4: 687b ldr r3, [r7, #4]
  46661. 80138e6: 689b ldr r3, [r3, #8]
  46662. 80138e8: 68fa ldr r2, [r7, #12]
  46663. 80138ea: 1ad3 subs r3, r2, r3
  46664. 80138ec: 60fb str r3, [r7, #12]
  46665. else
  46666. {
  46667. mtCOVERAGE_TEST_MARKER();
  46668. }
  46669. return xCount;
  46670. 80138ee: 68fb ldr r3, [r7, #12]
  46671. }
  46672. 80138f0: 4618 mov r0, r3
  46673. 80138f2: 3714 adds r7, #20
  46674. 80138f4: 46bd mov sp, r7
  46675. 80138f6: f85d 7b04 ldr.w r7, [sp], #4
  46676. 80138fa: 4770 bx lr
  46677. 080138fc <prvInitialiseNewStreamBuffer>:
  46678. static void prvInitialiseNewStreamBuffer( StreamBuffer_t * const pxStreamBuffer,
  46679. uint8_t * const pucBuffer,
  46680. size_t xBufferSizeBytes,
  46681. size_t xTriggerLevelBytes,
  46682. uint8_t ucFlags )
  46683. {
  46684. 80138fc: b580 push {r7, lr}
  46685. 80138fe: b086 sub sp, #24
  46686. 8013900: af00 add r7, sp, #0
  46687. 8013902: 60f8 str r0, [r7, #12]
  46688. 8013904: 60b9 str r1, [r7, #8]
  46689. 8013906: 607a str r2, [r7, #4]
  46690. 8013908: 603b str r3, [r7, #0]
  46691. #if( configASSERT_DEFINED == 1 )
  46692. {
  46693. /* The value written just has to be identifiable when looking at the
  46694. memory. Don't use 0xA5 as that is the stack fill value and could
  46695. result in confusion as to what is actually being observed. */
  46696. const BaseType_t xWriteValue = 0x55;
  46697. 801390a: 2355 movs r3, #85 @ 0x55
  46698. 801390c: 617b str r3, [r7, #20]
  46699. configASSERT( memset( pucBuffer, ( int ) xWriteValue, xBufferSizeBytes ) == pucBuffer );
  46700. 801390e: 687a ldr r2, [r7, #4]
  46701. 8013910: 6979 ldr r1, [r7, #20]
  46702. 8013912: 68b8 ldr r0, [r7, #8]
  46703. 8013914: f017 f93c bl 802ab90 <memset>
  46704. 8013918: 4602 mov r2, r0
  46705. 801391a: 68bb ldr r3, [r7, #8]
  46706. 801391c: 4293 cmp r3, r2
  46707. 801391e: d00b beq.n 8013938 <prvInitialiseNewStreamBuffer+0x3c>
  46708. __asm volatile
  46709. 8013920: f04f 0350 mov.w r3, #80 @ 0x50
  46710. 8013924: f383 8811 msr BASEPRI, r3
  46711. 8013928: f3bf 8f6f isb sy
  46712. 801392c: f3bf 8f4f dsb sy
  46713. 8013930: 613b str r3, [r7, #16]
  46714. }
  46715. 8013932: bf00 nop
  46716. 8013934: bf00 nop
  46717. 8013936: e7fd b.n 8013934 <prvInitialiseNewStreamBuffer+0x38>
  46718. } /*lint !e529 !e438 xWriteValue is only used if configASSERT() is defined. */
  46719. #endif
  46720. ( void ) memset( ( void * ) pxStreamBuffer, 0x00, sizeof( StreamBuffer_t ) ); /*lint !e9087 memset() requires void *. */
  46721. 8013938: 2224 movs r2, #36 @ 0x24
  46722. 801393a: 2100 movs r1, #0
  46723. 801393c: 68f8 ldr r0, [r7, #12]
  46724. 801393e: f017 f927 bl 802ab90 <memset>
  46725. pxStreamBuffer->pucBuffer = pucBuffer;
  46726. 8013942: 68fb ldr r3, [r7, #12]
  46727. 8013944: 68ba ldr r2, [r7, #8]
  46728. 8013946: 619a str r2, [r3, #24]
  46729. pxStreamBuffer->xLength = xBufferSizeBytes;
  46730. 8013948: 68fb ldr r3, [r7, #12]
  46731. 801394a: 687a ldr r2, [r7, #4]
  46732. 801394c: 609a str r2, [r3, #8]
  46733. pxStreamBuffer->xTriggerLevelBytes = xTriggerLevelBytes;
  46734. 801394e: 68fb ldr r3, [r7, #12]
  46735. 8013950: 683a ldr r2, [r7, #0]
  46736. 8013952: 60da str r2, [r3, #12]
  46737. pxStreamBuffer->ucFlags = ucFlags;
  46738. 8013954: 68fb ldr r3, [r7, #12]
  46739. 8013956: f897 2020 ldrb.w r2, [r7, #32]
  46740. 801395a: 771a strb r2, [r3, #28]
  46741. }
  46742. 801395c: bf00 nop
  46743. 801395e: 3718 adds r7, #24
  46744. 8013960: 46bd mov sp, r7
  46745. 8013962: bd80 pop {r7, pc}
  46746. 08013964 <xTaskCreateStatic>:
  46747. const uint32_t ulStackDepth,
  46748. void * const pvParameters,
  46749. UBaseType_t uxPriority,
  46750. StackType_t * const puxStackBuffer,
  46751. StaticTask_t * const pxTaskBuffer )
  46752. {
  46753. 8013964: b580 push {r7, lr}
  46754. 8013966: b08e sub sp, #56 @ 0x38
  46755. 8013968: af04 add r7, sp, #16
  46756. 801396a: 60f8 str r0, [r7, #12]
  46757. 801396c: 60b9 str r1, [r7, #8]
  46758. 801396e: 607a str r2, [r7, #4]
  46759. 8013970: 603b str r3, [r7, #0]
  46760. TCB_t *pxNewTCB;
  46761. TaskHandle_t xReturn;
  46762. configASSERT( puxStackBuffer != NULL );
  46763. 8013972: 6b7b ldr r3, [r7, #52] @ 0x34
  46764. 8013974: 2b00 cmp r3, #0
  46765. 8013976: d10b bne.n 8013990 <xTaskCreateStatic+0x2c>
  46766. __asm volatile
  46767. 8013978: f04f 0350 mov.w r3, #80 @ 0x50
  46768. 801397c: f383 8811 msr BASEPRI, r3
  46769. 8013980: f3bf 8f6f isb sy
  46770. 8013984: f3bf 8f4f dsb sy
  46771. 8013988: 623b str r3, [r7, #32]
  46772. }
  46773. 801398a: bf00 nop
  46774. 801398c: bf00 nop
  46775. 801398e: e7fd b.n 801398c <xTaskCreateStatic+0x28>
  46776. configASSERT( pxTaskBuffer != NULL );
  46777. 8013990: 6bbb ldr r3, [r7, #56] @ 0x38
  46778. 8013992: 2b00 cmp r3, #0
  46779. 8013994: d10b bne.n 80139ae <xTaskCreateStatic+0x4a>
  46780. __asm volatile
  46781. 8013996: f04f 0350 mov.w r3, #80 @ 0x50
  46782. 801399a: f383 8811 msr BASEPRI, r3
  46783. 801399e: f3bf 8f6f isb sy
  46784. 80139a2: f3bf 8f4f dsb sy
  46785. 80139a6: 61fb str r3, [r7, #28]
  46786. }
  46787. 80139a8: bf00 nop
  46788. 80139aa: bf00 nop
  46789. 80139ac: e7fd b.n 80139aa <xTaskCreateStatic+0x46>
  46790. #if( configASSERT_DEFINED == 1 )
  46791. {
  46792. /* Sanity check that the size of the structure used to declare a
  46793. variable of type StaticTask_t equals the size of the real task
  46794. structure. */
  46795. volatile size_t xSize = sizeof( StaticTask_t );
  46796. 80139ae: 23a8 movs r3, #168 @ 0xa8
  46797. 80139b0: 613b str r3, [r7, #16]
  46798. configASSERT( xSize == sizeof( TCB_t ) );
  46799. 80139b2: 693b ldr r3, [r7, #16]
  46800. 80139b4: 2ba8 cmp r3, #168 @ 0xa8
  46801. 80139b6: d00b beq.n 80139d0 <xTaskCreateStatic+0x6c>
  46802. __asm volatile
  46803. 80139b8: f04f 0350 mov.w r3, #80 @ 0x50
  46804. 80139bc: f383 8811 msr BASEPRI, r3
  46805. 80139c0: f3bf 8f6f isb sy
  46806. 80139c4: f3bf 8f4f dsb sy
  46807. 80139c8: 61bb str r3, [r7, #24]
  46808. }
  46809. 80139ca: bf00 nop
  46810. 80139cc: bf00 nop
  46811. 80139ce: e7fd b.n 80139cc <xTaskCreateStatic+0x68>
  46812. ( void ) xSize; /* Prevent lint warning when configASSERT() is not used. */
  46813. 80139d0: 693b ldr r3, [r7, #16]
  46814. }
  46815. #endif /* configASSERT_DEFINED */
  46816. if( ( pxTaskBuffer != NULL ) && ( puxStackBuffer != NULL ) )
  46817. 80139d2: 6bbb ldr r3, [r7, #56] @ 0x38
  46818. 80139d4: 2b00 cmp r3, #0
  46819. 80139d6: d01e beq.n 8013a16 <xTaskCreateStatic+0xb2>
  46820. 80139d8: 6b7b ldr r3, [r7, #52] @ 0x34
  46821. 80139da: 2b00 cmp r3, #0
  46822. 80139dc: d01b beq.n 8013a16 <xTaskCreateStatic+0xb2>
  46823. {
  46824. /* The memory used for the task's TCB and stack are passed into this
  46825. function - use them. */
  46826. pxNewTCB = ( TCB_t * ) pxTaskBuffer; /*lint !e740 !e9087 Unusual cast is ok as the structures are designed to have the same alignment, and the size is checked by an assert. */
  46827. 80139de: 6bbb ldr r3, [r7, #56] @ 0x38
  46828. 80139e0: 627b str r3, [r7, #36] @ 0x24
  46829. pxNewTCB->pxStack = ( StackType_t * ) puxStackBuffer;
  46830. 80139e2: 6a7b ldr r3, [r7, #36] @ 0x24
  46831. 80139e4: 6b7a ldr r2, [r7, #52] @ 0x34
  46832. 80139e6: 631a str r2, [r3, #48] @ 0x30
  46833. #if( tskSTATIC_AND_DYNAMIC_ALLOCATION_POSSIBLE != 0 ) /*lint !e731 !e9029 Macro has been consolidated for readability reasons. */
  46834. {
  46835. /* Tasks can be created statically or dynamically, so note this
  46836. task was created statically in case the task is later deleted. */
  46837. pxNewTCB->ucStaticallyAllocated = tskSTATICALLY_ALLOCATED_STACK_AND_TCB;
  46838. 80139e8: 6a7b ldr r3, [r7, #36] @ 0x24
  46839. 80139ea: 2202 movs r2, #2
  46840. 80139ec: f883 20a5 strb.w r2, [r3, #165] @ 0xa5
  46841. }
  46842. #endif /* tskSTATIC_AND_DYNAMIC_ALLOCATION_POSSIBLE */
  46843. prvInitialiseNewTask( pxTaskCode, pcName, ulStackDepth, pvParameters, uxPriority, &xReturn, pxNewTCB, NULL );
  46844. 80139f0: 2300 movs r3, #0
  46845. 80139f2: 9303 str r3, [sp, #12]
  46846. 80139f4: 6a7b ldr r3, [r7, #36] @ 0x24
  46847. 80139f6: 9302 str r3, [sp, #8]
  46848. 80139f8: f107 0314 add.w r3, r7, #20
  46849. 80139fc: 9301 str r3, [sp, #4]
  46850. 80139fe: 6b3b ldr r3, [r7, #48] @ 0x30
  46851. 8013a00: 9300 str r3, [sp, #0]
  46852. 8013a02: 683b ldr r3, [r7, #0]
  46853. 8013a04: 687a ldr r2, [r7, #4]
  46854. 8013a06: 68b9 ldr r1, [r7, #8]
  46855. 8013a08: 68f8 ldr r0, [r7, #12]
  46856. 8013a0a: f000 f851 bl 8013ab0 <prvInitialiseNewTask>
  46857. prvAddNewTaskToReadyList( pxNewTCB );
  46858. 8013a0e: 6a78 ldr r0, [r7, #36] @ 0x24
  46859. 8013a10: f000 f8f6 bl 8013c00 <prvAddNewTaskToReadyList>
  46860. 8013a14: e001 b.n 8013a1a <xTaskCreateStatic+0xb6>
  46861. }
  46862. else
  46863. {
  46864. xReturn = NULL;
  46865. 8013a16: 2300 movs r3, #0
  46866. 8013a18: 617b str r3, [r7, #20]
  46867. }
  46868. return xReturn;
  46869. 8013a1a: 697b ldr r3, [r7, #20]
  46870. }
  46871. 8013a1c: 4618 mov r0, r3
  46872. 8013a1e: 3728 adds r7, #40 @ 0x28
  46873. 8013a20: 46bd mov sp, r7
  46874. 8013a22: bd80 pop {r7, pc}
  46875. 08013a24 <xTaskCreate>:
  46876. const char * const pcName, /*lint !e971 Unqualified char types are allowed for strings and single characters only. */
  46877. const configSTACK_DEPTH_TYPE usStackDepth,
  46878. void * const pvParameters,
  46879. UBaseType_t uxPriority,
  46880. TaskHandle_t * const pxCreatedTask )
  46881. {
  46882. 8013a24: b580 push {r7, lr}
  46883. 8013a26: b08c sub sp, #48 @ 0x30
  46884. 8013a28: af04 add r7, sp, #16
  46885. 8013a2a: 60f8 str r0, [r7, #12]
  46886. 8013a2c: 60b9 str r1, [r7, #8]
  46887. 8013a2e: 603b str r3, [r7, #0]
  46888. 8013a30: 4613 mov r3, r2
  46889. 8013a32: 80fb strh r3, [r7, #6]
  46890. #else /* portSTACK_GROWTH */
  46891. {
  46892. StackType_t *pxStack;
  46893. /* Allocate space for the stack used by the task being created. */
  46894. pxStack = pvPortMalloc( ( ( ( size_t ) usStackDepth ) * sizeof( StackType_t ) ) ); /*lint !e9079 All values returned by pvPortMalloc() have at least the alignment required by the MCU's stack and this allocation is the stack. */
  46895. 8013a34: 88fb ldrh r3, [r7, #6]
  46896. 8013a36: 009b lsls r3, r3, #2
  46897. 8013a38: 4618 mov r0, r3
  46898. 8013a3a: f002 f8e7 bl 8015c0c <pvPortMalloc>
  46899. 8013a3e: 6178 str r0, [r7, #20]
  46900. if( pxStack != NULL )
  46901. 8013a40: 697b ldr r3, [r7, #20]
  46902. 8013a42: 2b00 cmp r3, #0
  46903. 8013a44: d00e beq.n 8013a64 <xTaskCreate+0x40>
  46904. {
  46905. /* Allocate space for the TCB. */
  46906. pxNewTCB = ( TCB_t * ) pvPortMalloc( sizeof( TCB_t ) ); /*lint !e9087 !e9079 All values returned by pvPortMalloc() have at least the alignment required by the MCU's stack, and the first member of TCB_t is always a pointer to the task's stack. */
  46907. 8013a46: 20a8 movs r0, #168 @ 0xa8
  46908. 8013a48: f002 f8e0 bl 8015c0c <pvPortMalloc>
  46909. 8013a4c: 61f8 str r0, [r7, #28]
  46910. if( pxNewTCB != NULL )
  46911. 8013a4e: 69fb ldr r3, [r7, #28]
  46912. 8013a50: 2b00 cmp r3, #0
  46913. 8013a52: d003 beq.n 8013a5c <xTaskCreate+0x38>
  46914. {
  46915. /* Store the stack location in the TCB. */
  46916. pxNewTCB->pxStack = pxStack;
  46917. 8013a54: 69fb ldr r3, [r7, #28]
  46918. 8013a56: 697a ldr r2, [r7, #20]
  46919. 8013a58: 631a str r2, [r3, #48] @ 0x30
  46920. 8013a5a: e005 b.n 8013a68 <xTaskCreate+0x44>
  46921. }
  46922. else
  46923. {
  46924. /* The stack cannot be used as the TCB was not created. Free
  46925. it again. */
  46926. vPortFree( pxStack );
  46927. 8013a5c: 6978 ldr r0, [r7, #20]
  46928. 8013a5e: f002 f9a3 bl 8015da8 <vPortFree>
  46929. 8013a62: e001 b.n 8013a68 <xTaskCreate+0x44>
  46930. }
  46931. }
  46932. else
  46933. {
  46934. pxNewTCB = NULL;
  46935. 8013a64: 2300 movs r3, #0
  46936. 8013a66: 61fb str r3, [r7, #28]
  46937. }
  46938. }
  46939. #endif /* portSTACK_GROWTH */
  46940. if( pxNewTCB != NULL )
  46941. 8013a68: 69fb ldr r3, [r7, #28]
  46942. 8013a6a: 2b00 cmp r3, #0
  46943. 8013a6c: d017 beq.n 8013a9e <xTaskCreate+0x7a>
  46944. {
  46945. #if( tskSTATIC_AND_DYNAMIC_ALLOCATION_POSSIBLE != 0 ) /*lint !e9029 !e731 Macro has been consolidated for readability reasons. */
  46946. {
  46947. /* Tasks can be created statically or dynamically, so note this
  46948. task was created dynamically in case it is later deleted. */
  46949. pxNewTCB->ucStaticallyAllocated = tskDYNAMICALLY_ALLOCATED_STACK_AND_TCB;
  46950. 8013a6e: 69fb ldr r3, [r7, #28]
  46951. 8013a70: 2200 movs r2, #0
  46952. 8013a72: f883 20a5 strb.w r2, [r3, #165] @ 0xa5
  46953. }
  46954. #endif /* tskSTATIC_AND_DYNAMIC_ALLOCATION_POSSIBLE */
  46955. prvInitialiseNewTask( pxTaskCode, pcName, ( uint32_t ) usStackDepth, pvParameters, uxPriority, pxCreatedTask, pxNewTCB, NULL );
  46956. 8013a76: 88fa ldrh r2, [r7, #6]
  46957. 8013a78: 2300 movs r3, #0
  46958. 8013a7a: 9303 str r3, [sp, #12]
  46959. 8013a7c: 69fb ldr r3, [r7, #28]
  46960. 8013a7e: 9302 str r3, [sp, #8]
  46961. 8013a80: 6afb ldr r3, [r7, #44] @ 0x2c
  46962. 8013a82: 9301 str r3, [sp, #4]
  46963. 8013a84: 6abb ldr r3, [r7, #40] @ 0x28
  46964. 8013a86: 9300 str r3, [sp, #0]
  46965. 8013a88: 683b ldr r3, [r7, #0]
  46966. 8013a8a: 68b9 ldr r1, [r7, #8]
  46967. 8013a8c: 68f8 ldr r0, [r7, #12]
  46968. 8013a8e: f000 f80f bl 8013ab0 <prvInitialiseNewTask>
  46969. prvAddNewTaskToReadyList( pxNewTCB );
  46970. 8013a92: 69f8 ldr r0, [r7, #28]
  46971. 8013a94: f000 f8b4 bl 8013c00 <prvAddNewTaskToReadyList>
  46972. xReturn = pdPASS;
  46973. 8013a98: 2301 movs r3, #1
  46974. 8013a9a: 61bb str r3, [r7, #24]
  46975. 8013a9c: e002 b.n 8013aa4 <xTaskCreate+0x80>
  46976. }
  46977. else
  46978. {
  46979. xReturn = errCOULD_NOT_ALLOCATE_REQUIRED_MEMORY;
  46980. 8013a9e: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  46981. 8013aa2: 61bb str r3, [r7, #24]
  46982. }
  46983. return xReturn;
  46984. 8013aa4: 69bb ldr r3, [r7, #24]
  46985. }
  46986. 8013aa6: 4618 mov r0, r3
  46987. 8013aa8: 3720 adds r7, #32
  46988. 8013aaa: 46bd mov sp, r7
  46989. 8013aac: bd80 pop {r7, pc}
  46990. ...
  46991. 08013ab0 <prvInitialiseNewTask>:
  46992. void * const pvParameters,
  46993. UBaseType_t uxPriority,
  46994. TaskHandle_t * const pxCreatedTask,
  46995. TCB_t *pxNewTCB,
  46996. const MemoryRegion_t * const xRegions )
  46997. {
  46998. 8013ab0: b580 push {r7, lr}
  46999. 8013ab2: b088 sub sp, #32
  47000. 8013ab4: af00 add r7, sp, #0
  47001. 8013ab6: 60f8 str r0, [r7, #12]
  47002. 8013ab8: 60b9 str r1, [r7, #8]
  47003. 8013aba: 607a str r2, [r7, #4]
  47004. 8013abc: 603b str r3, [r7, #0]
  47005. /* Avoid dependency on memset() if it is not required. */
  47006. #if( tskSET_NEW_STACKS_TO_KNOWN_VALUE == 1 )
  47007. {
  47008. /* Fill the stack with a known value to assist debugging. */
  47009. ( void ) memset( pxNewTCB->pxStack, ( int ) tskSTACK_FILL_BYTE, ( size_t ) ulStackDepth * sizeof( StackType_t ) );
  47010. 8013abe: 6b3b ldr r3, [r7, #48] @ 0x30
  47011. 8013ac0: 6b18 ldr r0, [r3, #48] @ 0x30
  47012. 8013ac2: 687b ldr r3, [r7, #4]
  47013. 8013ac4: 009b lsls r3, r3, #2
  47014. 8013ac6: 461a mov r2, r3
  47015. 8013ac8: 21a5 movs r1, #165 @ 0xa5
  47016. 8013aca: f017 f861 bl 802ab90 <memset>
  47017. grows from high memory to low (as per the 80x86) or vice versa.
  47018. portSTACK_GROWTH is used to make the result positive or negative as required
  47019. by the port. */
  47020. #if( portSTACK_GROWTH < 0 )
  47021. {
  47022. pxTopOfStack = &( pxNewTCB->pxStack[ ulStackDepth - ( uint32_t ) 1 ] );
  47023. 8013ace: 6b3b ldr r3, [r7, #48] @ 0x30
  47024. 8013ad0: 6b1a ldr r2, [r3, #48] @ 0x30
  47025. 8013ad2: 6879 ldr r1, [r7, #4]
  47026. 8013ad4: f06f 4340 mvn.w r3, #3221225472 @ 0xc0000000
  47027. 8013ad8: 440b add r3, r1
  47028. 8013ada: 009b lsls r3, r3, #2
  47029. 8013adc: 4413 add r3, r2
  47030. 8013ade: 61bb str r3, [r7, #24]
  47031. pxTopOfStack = ( StackType_t * ) ( ( ( portPOINTER_SIZE_TYPE ) pxTopOfStack ) & ( ~( ( portPOINTER_SIZE_TYPE ) portBYTE_ALIGNMENT_MASK ) ) ); /*lint !e923 !e9033 !e9078 MISRA exception. Avoiding casts between pointers and integers is not practical. Size differences accounted for using portPOINTER_SIZE_TYPE type. Checked by assert(). */
  47032. 8013ae0: 69bb ldr r3, [r7, #24]
  47033. 8013ae2: f023 0307 bic.w r3, r3, #7
  47034. 8013ae6: 61bb str r3, [r7, #24]
  47035. /* Check the alignment of the calculated top of stack is correct. */
  47036. configASSERT( ( ( ( portPOINTER_SIZE_TYPE ) pxTopOfStack & ( portPOINTER_SIZE_TYPE ) portBYTE_ALIGNMENT_MASK ) == 0UL ) );
  47037. 8013ae8: 69bb ldr r3, [r7, #24]
  47038. 8013aea: f003 0307 and.w r3, r3, #7
  47039. 8013aee: 2b00 cmp r3, #0
  47040. 8013af0: d00b beq.n 8013b0a <prvInitialiseNewTask+0x5a>
  47041. __asm volatile
  47042. 8013af2: f04f 0350 mov.w r3, #80 @ 0x50
  47043. 8013af6: f383 8811 msr BASEPRI, r3
  47044. 8013afa: f3bf 8f6f isb sy
  47045. 8013afe: f3bf 8f4f dsb sy
  47046. 8013b02: 617b str r3, [r7, #20]
  47047. }
  47048. 8013b04: bf00 nop
  47049. 8013b06: bf00 nop
  47050. 8013b08: e7fd b.n 8013b06 <prvInitialiseNewTask+0x56>
  47051. pxNewTCB->pxEndOfStack = pxNewTCB->pxStack + ( ulStackDepth - ( uint32_t ) 1 );
  47052. }
  47053. #endif /* portSTACK_GROWTH */
  47054. /* Store the task name in the TCB. */
  47055. if( pcName != NULL )
  47056. 8013b0a: 68bb ldr r3, [r7, #8]
  47057. 8013b0c: 2b00 cmp r3, #0
  47058. 8013b0e: d01f beq.n 8013b50 <prvInitialiseNewTask+0xa0>
  47059. {
  47060. for( x = ( UBaseType_t ) 0; x < ( UBaseType_t ) configMAX_TASK_NAME_LEN; x++ )
  47061. 8013b10: 2300 movs r3, #0
  47062. 8013b12: 61fb str r3, [r7, #28]
  47063. 8013b14: e012 b.n 8013b3c <prvInitialiseNewTask+0x8c>
  47064. {
  47065. pxNewTCB->pcTaskName[ x ] = pcName[ x ];
  47066. 8013b16: 68ba ldr r2, [r7, #8]
  47067. 8013b18: 69fb ldr r3, [r7, #28]
  47068. 8013b1a: 4413 add r3, r2
  47069. 8013b1c: 7819 ldrb r1, [r3, #0]
  47070. 8013b1e: 6b3a ldr r2, [r7, #48] @ 0x30
  47071. 8013b20: 69fb ldr r3, [r7, #28]
  47072. 8013b22: 4413 add r3, r2
  47073. 8013b24: 3334 adds r3, #52 @ 0x34
  47074. 8013b26: 460a mov r2, r1
  47075. 8013b28: 701a strb r2, [r3, #0]
  47076. /* Don't copy all configMAX_TASK_NAME_LEN if the string is shorter than
  47077. configMAX_TASK_NAME_LEN characters just in case the memory after the
  47078. string is not accessible (extremely unlikely). */
  47079. if( pcName[ x ] == ( char ) 0x00 )
  47080. 8013b2a: 68ba ldr r2, [r7, #8]
  47081. 8013b2c: 69fb ldr r3, [r7, #28]
  47082. 8013b2e: 4413 add r3, r2
  47083. 8013b30: 781b ldrb r3, [r3, #0]
  47084. 8013b32: 2b00 cmp r3, #0
  47085. 8013b34: d006 beq.n 8013b44 <prvInitialiseNewTask+0x94>
  47086. for( x = ( UBaseType_t ) 0; x < ( UBaseType_t ) configMAX_TASK_NAME_LEN; x++ )
  47087. 8013b36: 69fb ldr r3, [r7, #28]
  47088. 8013b38: 3301 adds r3, #1
  47089. 8013b3a: 61fb str r3, [r7, #28]
  47090. 8013b3c: 69fb ldr r3, [r7, #28]
  47091. 8013b3e: 2b0f cmp r3, #15
  47092. 8013b40: d9e9 bls.n 8013b16 <prvInitialiseNewTask+0x66>
  47093. 8013b42: e000 b.n 8013b46 <prvInitialiseNewTask+0x96>
  47094. {
  47095. break;
  47096. 8013b44: bf00 nop
  47097. }
  47098. }
  47099. /* Ensure the name string is terminated in the case that the string length
  47100. was greater or equal to configMAX_TASK_NAME_LEN. */
  47101. pxNewTCB->pcTaskName[ configMAX_TASK_NAME_LEN - 1 ] = '\0';
  47102. 8013b46: 6b3b ldr r3, [r7, #48] @ 0x30
  47103. 8013b48: 2200 movs r2, #0
  47104. 8013b4a: f883 2043 strb.w r2, [r3, #67] @ 0x43
  47105. 8013b4e: e003 b.n 8013b58 <prvInitialiseNewTask+0xa8>
  47106. }
  47107. else
  47108. {
  47109. /* The task has not been given a name, so just ensure there is a NULL
  47110. terminator when it is read out. */
  47111. pxNewTCB->pcTaskName[ 0 ] = 0x00;
  47112. 8013b50: 6b3b ldr r3, [r7, #48] @ 0x30
  47113. 8013b52: 2200 movs r2, #0
  47114. 8013b54: f883 2034 strb.w r2, [r3, #52] @ 0x34
  47115. }
  47116. /* This is used as an array index so must ensure it's not too large. First
  47117. remove the privilege bit if one is present. */
  47118. if( uxPriority >= ( UBaseType_t ) configMAX_PRIORITIES )
  47119. 8013b58: 6abb ldr r3, [r7, #40] @ 0x28
  47120. 8013b5a: 2b37 cmp r3, #55 @ 0x37
  47121. 8013b5c: d901 bls.n 8013b62 <prvInitialiseNewTask+0xb2>
  47122. {
  47123. uxPriority = ( UBaseType_t ) configMAX_PRIORITIES - ( UBaseType_t ) 1U;
  47124. 8013b5e: 2337 movs r3, #55 @ 0x37
  47125. 8013b60: 62bb str r3, [r7, #40] @ 0x28
  47126. else
  47127. {
  47128. mtCOVERAGE_TEST_MARKER();
  47129. }
  47130. pxNewTCB->uxPriority = uxPriority;
  47131. 8013b62: 6b3b ldr r3, [r7, #48] @ 0x30
  47132. 8013b64: 6aba ldr r2, [r7, #40] @ 0x28
  47133. 8013b66: 62da str r2, [r3, #44] @ 0x2c
  47134. #if ( configUSE_MUTEXES == 1 )
  47135. {
  47136. pxNewTCB->uxBasePriority = uxPriority;
  47137. 8013b68: 6b3b ldr r3, [r7, #48] @ 0x30
  47138. 8013b6a: 6aba ldr r2, [r7, #40] @ 0x28
  47139. 8013b6c: 64da str r2, [r3, #76] @ 0x4c
  47140. pxNewTCB->uxMutexesHeld = 0;
  47141. 8013b6e: 6b3b ldr r3, [r7, #48] @ 0x30
  47142. 8013b70: 2200 movs r2, #0
  47143. 8013b72: 651a str r2, [r3, #80] @ 0x50
  47144. }
  47145. #endif /* configUSE_MUTEXES */
  47146. vListInitialiseItem( &( pxNewTCB->xStateListItem ) );
  47147. 8013b74: 6b3b ldr r3, [r7, #48] @ 0x30
  47148. 8013b76: 3304 adds r3, #4
  47149. 8013b78: 4618 mov r0, r3
  47150. 8013b7a: f7fe f9a5 bl 8011ec8 <vListInitialiseItem>
  47151. vListInitialiseItem( &( pxNewTCB->xEventListItem ) );
  47152. 8013b7e: 6b3b ldr r3, [r7, #48] @ 0x30
  47153. 8013b80: 3318 adds r3, #24
  47154. 8013b82: 4618 mov r0, r3
  47155. 8013b84: f7fe f9a0 bl 8011ec8 <vListInitialiseItem>
  47156. /* Set the pxNewTCB as a link back from the ListItem_t. This is so we can get
  47157. back to the containing TCB from a generic item in a list. */
  47158. listSET_LIST_ITEM_OWNER( &( pxNewTCB->xStateListItem ), pxNewTCB );
  47159. 8013b88: 6b3b ldr r3, [r7, #48] @ 0x30
  47160. 8013b8a: 6b3a ldr r2, [r7, #48] @ 0x30
  47161. 8013b8c: 611a str r2, [r3, #16]
  47162. /* Event lists are always in priority order. */
  47163. listSET_LIST_ITEM_VALUE( &( pxNewTCB->xEventListItem ), ( TickType_t ) configMAX_PRIORITIES - ( TickType_t ) uxPriority ); /*lint !e961 MISRA exception as the casts are only redundant for some ports. */
  47164. 8013b8e: 6abb ldr r3, [r7, #40] @ 0x28
  47165. 8013b90: f1c3 0238 rsb r2, r3, #56 @ 0x38
  47166. 8013b94: 6b3b ldr r3, [r7, #48] @ 0x30
  47167. 8013b96: 619a str r2, [r3, #24]
  47168. listSET_LIST_ITEM_OWNER( &( pxNewTCB->xEventListItem ), pxNewTCB );
  47169. 8013b98: 6b3b ldr r3, [r7, #48] @ 0x30
  47170. 8013b9a: 6b3a ldr r2, [r7, #48] @ 0x30
  47171. 8013b9c: 625a str r2, [r3, #36] @ 0x24
  47172. }
  47173. #endif
  47174. #if ( configUSE_TASK_NOTIFICATIONS == 1 )
  47175. {
  47176. pxNewTCB->ulNotifiedValue = 0;
  47177. 8013b9e: 6b3b ldr r3, [r7, #48] @ 0x30
  47178. 8013ba0: 2200 movs r2, #0
  47179. 8013ba2: f8c3 20a0 str.w r2, [r3, #160] @ 0xa0
  47180. pxNewTCB->ucNotifyState = taskNOT_WAITING_NOTIFICATION;
  47181. 8013ba6: 6b3b ldr r3, [r7, #48] @ 0x30
  47182. 8013ba8: 2200 movs r2, #0
  47183. 8013baa: f883 20a4 strb.w r2, [r3, #164] @ 0xa4
  47184. #if ( configUSE_NEWLIB_REENTRANT == 1 )
  47185. {
  47186. /* Initialise this task's Newlib reent structure.
  47187. See the third party link http://www.nadler.com/embedded/newlibAndFreeRTOS.html
  47188. for additional information. */
  47189. _REENT_INIT_PTR( ( &( pxNewTCB->xNewLib_reent ) ) );
  47190. 8013bae: 6b3b ldr r3, [r7, #48] @ 0x30
  47191. 8013bb0: 3354 adds r3, #84 @ 0x54
  47192. 8013bb2: 224c movs r2, #76 @ 0x4c
  47193. 8013bb4: 2100 movs r1, #0
  47194. 8013bb6: 4618 mov r0, r3
  47195. 8013bb8: f016 ffea bl 802ab90 <memset>
  47196. 8013bbc: 6b3b ldr r3, [r7, #48] @ 0x30
  47197. 8013bbe: 4a0d ldr r2, [pc, #52] @ (8013bf4 <prvInitialiseNewTask+0x144>)
  47198. 8013bc0: 659a str r2, [r3, #88] @ 0x58
  47199. 8013bc2: 6b3b ldr r3, [r7, #48] @ 0x30
  47200. 8013bc4: 4a0c ldr r2, [pc, #48] @ (8013bf8 <prvInitialiseNewTask+0x148>)
  47201. 8013bc6: 65da str r2, [r3, #92] @ 0x5c
  47202. 8013bc8: 6b3b ldr r3, [r7, #48] @ 0x30
  47203. 8013bca: 4a0c ldr r2, [pc, #48] @ (8013bfc <prvInitialiseNewTask+0x14c>)
  47204. 8013bcc: 661a str r2, [r3, #96] @ 0x60
  47205. }
  47206. #endif /* portSTACK_GROWTH */
  47207. }
  47208. #else /* portHAS_STACK_OVERFLOW_CHECKING */
  47209. {
  47210. pxNewTCB->pxTopOfStack = pxPortInitialiseStack( pxTopOfStack, pxTaskCode, pvParameters );
  47211. 8013bce: 683a ldr r2, [r7, #0]
  47212. 8013bd0: 68f9 ldr r1, [r7, #12]
  47213. 8013bd2: 69b8 ldr r0, [r7, #24]
  47214. 8013bd4: f001 fdca bl 801576c <pxPortInitialiseStack>
  47215. 8013bd8: 4602 mov r2, r0
  47216. 8013bda: 6b3b ldr r3, [r7, #48] @ 0x30
  47217. 8013bdc: 601a str r2, [r3, #0]
  47218. }
  47219. #endif /* portHAS_STACK_OVERFLOW_CHECKING */
  47220. }
  47221. #endif /* portUSING_MPU_WRAPPERS */
  47222. if( pxCreatedTask != NULL )
  47223. 8013bde: 6afb ldr r3, [r7, #44] @ 0x2c
  47224. 8013be0: 2b00 cmp r3, #0
  47225. 8013be2: d002 beq.n 8013bea <prvInitialiseNewTask+0x13a>
  47226. {
  47227. /* Pass the handle out in an anonymous way. The handle can be used to
  47228. change the created task's priority, delete the created task, etc.*/
  47229. *pxCreatedTask = ( TaskHandle_t ) pxNewTCB;
  47230. 8013be4: 6afb ldr r3, [r7, #44] @ 0x2c
  47231. 8013be6: 6b3a ldr r2, [r7, #48] @ 0x30
  47232. 8013be8: 601a str r2, [r3, #0]
  47233. }
  47234. else
  47235. {
  47236. mtCOVERAGE_TEST_MARKER();
  47237. }
  47238. }
  47239. 8013bea: bf00 nop
  47240. 8013bec: 3720 adds r7, #32
  47241. 8013bee: 46bd mov sp, r7
  47242. 8013bf0: bd80 pop {r7, pc}
  47243. 8013bf2: bf00 nop
  47244. 8013bf4: 2402b124 .word 0x2402b124
  47245. 8013bf8: 2402b18c .word 0x2402b18c
  47246. 8013bfc: 2402b1f4 .word 0x2402b1f4
  47247. 08013c00 <prvAddNewTaskToReadyList>:
  47248. /*-----------------------------------------------------------*/
  47249. static void prvAddNewTaskToReadyList( TCB_t *pxNewTCB )
  47250. {
  47251. 8013c00: b580 push {r7, lr}
  47252. 8013c02: b082 sub sp, #8
  47253. 8013c04: af00 add r7, sp, #0
  47254. 8013c06: 6078 str r0, [r7, #4]
  47255. /* Ensure interrupts don't access the task lists while the lists are being
  47256. updated. */
  47257. taskENTER_CRITICAL();
  47258. 8013c08: f001 fede bl 80159c8 <vPortEnterCritical>
  47259. {
  47260. uxCurrentNumberOfTasks++;
  47261. 8013c0c: 4b2d ldr r3, [pc, #180] @ (8013cc4 <prvAddNewTaskToReadyList+0xc4>)
  47262. 8013c0e: 681b ldr r3, [r3, #0]
  47263. 8013c10: 3301 adds r3, #1
  47264. 8013c12: 4a2c ldr r2, [pc, #176] @ (8013cc4 <prvAddNewTaskToReadyList+0xc4>)
  47265. 8013c14: 6013 str r3, [r2, #0]
  47266. if( pxCurrentTCB == NULL )
  47267. 8013c16: 4b2c ldr r3, [pc, #176] @ (8013cc8 <prvAddNewTaskToReadyList+0xc8>)
  47268. 8013c18: 681b ldr r3, [r3, #0]
  47269. 8013c1a: 2b00 cmp r3, #0
  47270. 8013c1c: d109 bne.n 8013c32 <prvAddNewTaskToReadyList+0x32>
  47271. {
  47272. /* There are no other tasks, or all the other tasks are in
  47273. the suspended state - make this the current task. */
  47274. pxCurrentTCB = pxNewTCB;
  47275. 8013c1e: 4a2a ldr r2, [pc, #168] @ (8013cc8 <prvAddNewTaskToReadyList+0xc8>)
  47276. 8013c20: 687b ldr r3, [r7, #4]
  47277. 8013c22: 6013 str r3, [r2, #0]
  47278. if( uxCurrentNumberOfTasks == ( UBaseType_t ) 1 )
  47279. 8013c24: 4b27 ldr r3, [pc, #156] @ (8013cc4 <prvAddNewTaskToReadyList+0xc4>)
  47280. 8013c26: 681b ldr r3, [r3, #0]
  47281. 8013c28: 2b01 cmp r3, #1
  47282. 8013c2a: d110 bne.n 8013c4e <prvAddNewTaskToReadyList+0x4e>
  47283. {
  47284. /* This is the first task to be created so do the preliminary
  47285. initialisation required. We will not recover if this call
  47286. fails, but we will report the failure. */
  47287. prvInitialiseTaskLists();
  47288. 8013c2c: f000 fc76 bl 801451c <prvInitialiseTaskLists>
  47289. 8013c30: e00d b.n 8013c4e <prvAddNewTaskToReadyList+0x4e>
  47290. else
  47291. {
  47292. /* If the scheduler is not already running, make this task the
  47293. current task if it is the highest priority task to be created
  47294. so far. */
  47295. if( xSchedulerRunning == pdFALSE )
  47296. 8013c32: 4b26 ldr r3, [pc, #152] @ (8013ccc <prvAddNewTaskToReadyList+0xcc>)
  47297. 8013c34: 681b ldr r3, [r3, #0]
  47298. 8013c36: 2b00 cmp r3, #0
  47299. 8013c38: d109 bne.n 8013c4e <prvAddNewTaskToReadyList+0x4e>
  47300. {
  47301. if( pxCurrentTCB->uxPriority <= pxNewTCB->uxPriority )
  47302. 8013c3a: 4b23 ldr r3, [pc, #140] @ (8013cc8 <prvAddNewTaskToReadyList+0xc8>)
  47303. 8013c3c: 681b ldr r3, [r3, #0]
  47304. 8013c3e: 6ada ldr r2, [r3, #44] @ 0x2c
  47305. 8013c40: 687b ldr r3, [r7, #4]
  47306. 8013c42: 6adb ldr r3, [r3, #44] @ 0x2c
  47307. 8013c44: 429a cmp r2, r3
  47308. 8013c46: d802 bhi.n 8013c4e <prvAddNewTaskToReadyList+0x4e>
  47309. {
  47310. pxCurrentTCB = pxNewTCB;
  47311. 8013c48: 4a1f ldr r2, [pc, #124] @ (8013cc8 <prvAddNewTaskToReadyList+0xc8>)
  47312. 8013c4a: 687b ldr r3, [r7, #4]
  47313. 8013c4c: 6013 str r3, [r2, #0]
  47314. {
  47315. mtCOVERAGE_TEST_MARKER();
  47316. }
  47317. }
  47318. uxTaskNumber++;
  47319. 8013c4e: 4b20 ldr r3, [pc, #128] @ (8013cd0 <prvAddNewTaskToReadyList+0xd0>)
  47320. 8013c50: 681b ldr r3, [r3, #0]
  47321. 8013c52: 3301 adds r3, #1
  47322. 8013c54: 4a1e ldr r2, [pc, #120] @ (8013cd0 <prvAddNewTaskToReadyList+0xd0>)
  47323. 8013c56: 6013 str r3, [r2, #0]
  47324. #if ( configUSE_TRACE_FACILITY == 1 )
  47325. {
  47326. /* Add a counter into the TCB for tracing only. */
  47327. pxNewTCB->uxTCBNumber = uxTaskNumber;
  47328. 8013c58: 4b1d ldr r3, [pc, #116] @ (8013cd0 <prvAddNewTaskToReadyList+0xd0>)
  47329. 8013c5a: 681a ldr r2, [r3, #0]
  47330. 8013c5c: 687b ldr r3, [r7, #4]
  47331. 8013c5e: 645a str r2, [r3, #68] @ 0x44
  47332. }
  47333. #endif /* configUSE_TRACE_FACILITY */
  47334. traceTASK_CREATE( pxNewTCB );
  47335. prvAddTaskToReadyList( pxNewTCB );
  47336. 8013c60: 687b ldr r3, [r7, #4]
  47337. 8013c62: 6ada ldr r2, [r3, #44] @ 0x2c
  47338. 8013c64: 4b1b ldr r3, [pc, #108] @ (8013cd4 <prvAddNewTaskToReadyList+0xd4>)
  47339. 8013c66: 681b ldr r3, [r3, #0]
  47340. 8013c68: 429a cmp r2, r3
  47341. 8013c6a: d903 bls.n 8013c74 <prvAddNewTaskToReadyList+0x74>
  47342. 8013c6c: 687b ldr r3, [r7, #4]
  47343. 8013c6e: 6adb ldr r3, [r3, #44] @ 0x2c
  47344. 8013c70: 4a18 ldr r2, [pc, #96] @ (8013cd4 <prvAddNewTaskToReadyList+0xd4>)
  47345. 8013c72: 6013 str r3, [r2, #0]
  47346. 8013c74: 687b ldr r3, [r7, #4]
  47347. 8013c76: 6ada ldr r2, [r3, #44] @ 0x2c
  47348. 8013c78: 4613 mov r3, r2
  47349. 8013c7a: 009b lsls r3, r3, #2
  47350. 8013c7c: 4413 add r3, r2
  47351. 8013c7e: 009b lsls r3, r3, #2
  47352. 8013c80: 4a15 ldr r2, [pc, #84] @ (8013cd8 <prvAddNewTaskToReadyList+0xd8>)
  47353. 8013c82: 441a add r2, r3
  47354. 8013c84: 687b ldr r3, [r7, #4]
  47355. 8013c86: 3304 adds r3, #4
  47356. 8013c88: 4619 mov r1, r3
  47357. 8013c8a: 4610 mov r0, r2
  47358. 8013c8c: f7fe f929 bl 8011ee2 <vListInsertEnd>
  47359. portSETUP_TCB( pxNewTCB );
  47360. }
  47361. taskEXIT_CRITICAL();
  47362. 8013c90: f001 fecc bl 8015a2c <vPortExitCritical>
  47363. if( xSchedulerRunning != pdFALSE )
  47364. 8013c94: 4b0d ldr r3, [pc, #52] @ (8013ccc <prvAddNewTaskToReadyList+0xcc>)
  47365. 8013c96: 681b ldr r3, [r3, #0]
  47366. 8013c98: 2b00 cmp r3, #0
  47367. 8013c9a: d00e beq.n 8013cba <prvAddNewTaskToReadyList+0xba>
  47368. {
  47369. /* If the created task is of a higher priority than the current task
  47370. then it should run now. */
  47371. if( pxCurrentTCB->uxPriority < pxNewTCB->uxPriority )
  47372. 8013c9c: 4b0a ldr r3, [pc, #40] @ (8013cc8 <prvAddNewTaskToReadyList+0xc8>)
  47373. 8013c9e: 681b ldr r3, [r3, #0]
  47374. 8013ca0: 6ada ldr r2, [r3, #44] @ 0x2c
  47375. 8013ca2: 687b ldr r3, [r7, #4]
  47376. 8013ca4: 6adb ldr r3, [r3, #44] @ 0x2c
  47377. 8013ca6: 429a cmp r2, r3
  47378. 8013ca8: d207 bcs.n 8013cba <prvAddNewTaskToReadyList+0xba>
  47379. {
  47380. taskYIELD_IF_USING_PREEMPTION();
  47381. 8013caa: 4b0c ldr r3, [pc, #48] @ (8013cdc <prvAddNewTaskToReadyList+0xdc>)
  47382. 8013cac: f04f 5280 mov.w r2, #268435456 @ 0x10000000
  47383. 8013cb0: 601a str r2, [r3, #0]
  47384. 8013cb2: f3bf 8f4f dsb sy
  47385. 8013cb6: f3bf 8f6f isb sy
  47386. }
  47387. else
  47388. {
  47389. mtCOVERAGE_TEST_MARKER();
  47390. }
  47391. }
  47392. 8013cba: bf00 nop
  47393. 8013cbc: 3708 adds r7, #8
  47394. 8013cbe: 46bd mov sp, r7
  47395. 8013cc0: bd80 pop {r7, pc}
  47396. 8013cc2: bf00 nop
  47397. 8013cc4: 24004244 .word 0x24004244
  47398. 8013cc8: 24003d70 .word 0x24003d70
  47399. 8013ccc: 24004250 .word 0x24004250
  47400. 8013cd0: 24004260 .word 0x24004260
  47401. 8013cd4: 2400424c .word 0x2400424c
  47402. 8013cd8: 24003d74 .word 0x24003d74
  47403. 8013cdc: e000ed04 .word 0xe000ed04
  47404. 08013ce0 <vTaskDelay>:
  47405. /*-----------------------------------------------------------*/
  47406. #if ( INCLUDE_vTaskDelay == 1 )
  47407. void vTaskDelay( const TickType_t xTicksToDelay )
  47408. {
  47409. 8013ce0: b580 push {r7, lr}
  47410. 8013ce2: b084 sub sp, #16
  47411. 8013ce4: af00 add r7, sp, #0
  47412. 8013ce6: 6078 str r0, [r7, #4]
  47413. BaseType_t xAlreadyYielded = pdFALSE;
  47414. 8013ce8: 2300 movs r3, #0
  47415. 8013cea: 60fb str r3, [r7, #12]
  47416. /* A delay time of zero just forces a reschedule. */
  47417. if( xTicksToDelay > ( TickType_t ) 0U )
  47418. 8013cec: 687b ldr r3, [r7, #4]
  47419. 8013cee: 2b00 cmp r3, #0
  47420. 8013cf0: d018 beq.n 8013d24 <vTaskDelay+0x44>
  47421. {
  47422. configASSERT( uxSchedulerSuspended == 0 );
  47423. 8013cf2: 4b14 ldr r3, [pc, #80] @ (8013d44 <vTaskDelay+0x64>)
  47424. 8013cf4: 681b ldr r3, [r3, #0]
  47425. 8013cf6: 2b00 cmp r3, #0
  47426. 8013cf8: d00b beq.n 8013d12 <vTaskDelay+0x32>
  47427. __asm volatile
  47428. 8013cfa: f04f 0350 mov.w r3, #80 @ 0x50
  47429. 8013cfe: f383 8811 msr BASEPRI, r3
  47430. 8013d02: f3bf 8f6f isb sy
  47431. 8013d06: f3bf 8f4f dsb sy
  47432. 8013d0a: 60bb str r3, [r7, #8]
  47433. }
  47434. 8013d0c: bf00 nop
  47435. 8013d0e: bf00 nop
  47436. 8013d10: e7fd b.n 8013d0e <vTaskDelay+0x2e>
  47437. vTaskSuspendAll();
  47438. 8013d12: f000 f88b bl 8013e2c <vTaskSuspendAll>
  47439. list or removed from the blocked list until the scheduler
  47440. is resumed.
  47441. This task cannot be in an event list as it is the currently
  47442. executing task. */
  47443. prvAddCurrentTaskToDelayedList( xTicksToDelay, pdFALSE );
  47444. 8013d16: 2100 movs r1, #0
  47445. 8013d18: 6878 ldr r0, [r7, #4]
  47446. 8013d1a: f001 f88f bl 8014e3c <prvAddCurrentTaskToDelayedList>
  47447. }
  47448. xAlreadyYielded = xTaskResumeAll();
  47449. 8013d1e: f000 f893 bl 8013e48 <xTaskResumeAll>
  47450. 8013d22: 60f8 str r0, [r7, #12]
  47451. mtCOVERAGE_TEST_MARKER();
  47452. }
  47453. /* Force a reschedule if xTaskResumeAll has not already done so, we may
  47454. have put ourselves to sleep. */
  47455. if( xAlreadyYielded == pdFALSE )
  47456. 8013d24: 68fb ldr r3, [r7, #12]
  47457. 8013d26: 2b00 cmp r3, #0
  47458. 8013d28: d107 bne.n 8013d3a <vTaskDelay+0x5a>
  47459. {
  47460. portYIELD_WITHIN_API();
  47461. 8013d2a: 4b07 ldr r3, [pc, #28] @ (8013d48 <vTaskDelay+0x68>)
  47462. 8013d2c: f04f 5280 mov.w r2, #268435456 @ 0x10000000
  47463. 8013d30: 601a str r2, [r3, #0]
  47464. 8013d32: f3bf 8f4f dsb sy
  47465. 8013d36: f3bf 8f6f isb sy
  47466. }
  47467. else
  47468. {
  47469. mtCOVERAGE_TEST_MARKER();
  47470. }
  47471. }
  47472. 8013d3a: bf00 nop
  47473. 8013d3c: 3710 adds r7, #16
  47474. 8013d3e: 46bd mov sp, r7
  47475. 8013d40: bd80 pop {r7, pc}
  47476. 8013d42: bf00 nop
  47477. 8013d44: 2400426c .word 0x2400426c
  47478. 8013d48: e000ed04 .word 0xe000ed04
  47479. 08013d4c <vTaskStartScheduler>:
  47480. #endif /* ( ( INCLUDE_xTaskResumeFromISR == 1 ) && ( INCLUDE_vTaskSuspend == 1 ) ) */
  47481. /*-----------------------------------------------------------*/
  47482. void vTaskStartScheduler( void )
  47483. {
  47484. 8013d4c: b580 push {r7, lr}
  47485. 8013d4e: b08a sub sp, #40 @ 0x28
  47486. 8013d50: af04 add r7, sp, #16
  47487. BaseType_t xReturn;
  47488. /* Add the idle task at the lowest priority. */
  47489. #if( configSUPPORT_STATIC_ALLOCATION == 1 )
  47490. {
  47491. StaticTask_t *pxIdleTaskTCBBuffer = NULL;
  47492. 8013d52: 2300 movs r3, #0
  47493. 8013d54: 60bb str r3, [r7, #8]
  47494. StackType_t *pxIdleTaskStackBuffer = NULL;
  47495. 8013d56: 2300 movs r3, #0
  47496. 8013d58: 607b str r3, [r7, #4]
  47497. uint32_t ulIdleTaskStackSize;
  47498. /* The Idle task is created using user provided RAM - obtain the
  47499. address of the RAM then create the idle task. */
  47500. vApplicationGetIdleTaskMemory( &pxIdleTaskTCBBuffer, &pxIdleTaskStackBuffer, &ulIdleTaskStackSize );
  47501. 8013d5a: 463a mov r2, r7
  47502. 8013d5c: 1d39 adds r1, r7, #4
  47503. 8013d5e: f107 0308 add.w r3, r7, #8
  47504. 8013d62: 4618 mov r0, r3
  47505. 8013d64: f7fe f85c bl 8011e20 <vApplicationGetIdleTaskMemory>
  47506. xIdleTaskHandle = xTaskCreateStatic( prvIdleTask,
  47507. 8013d68: 6839 ldr r1, [r7, #0]
  47508. 8013d6a: 687b ldr r3, [r7, #4]
  47509. 8013d6c: 68ba ldr r2, [r7, #8]
  47510. 8013d6e: 9202 str r2, [sp, #8]
  47511. 8013d70: 9301 str r3, [sp, #4]
  47512. 8013d72: 2300 movs r3, #0
  47513. 8013d74: 9300 str r3, [sp, #0]
  47514. 8013d76: 2300 movs r3, #0
  47515. 8013d78: 460a mov r2, r1
  47516. 8013d7a: 4924 ldr r1, [pc, #144] @ (8013e0c <vTaskStartScheduler+0xc0>)
  47517. 8013d7c: 4824 ldr r0, [pc, #144] @ (8013e10 <vTaskStartScheduler+0xc4>)
  47518. 8013d7e: f7ff fdf1 bl 8013964 <xTaskCreateStatic>
  47519. 8013d82: 4603 mov r3, r0
  47520. 8013d84: 4a23 ldr r2, [pc, #140] @ (8013e14 <vTaskStartScheduler+0xc8>)
  47521. 8013d86: 6013 str r3, [r2, #0]
  47522. ( void * ) NULL, /*lint !e961. The cast is not redundant for all compilers. */
  47523. portPRIVILEGE_BIT, /* In effect ( tskIDLE_PRIORITY | portPRIVILEGE_BIT ), but tskIDLE_PRIORITY is zero. */
  47524. pxIdleTaskStackBuffer,
  47525. pxIdleTaskTCBBuffer ); /*lint !e961 MISRA exception, justified as it is not a redundant explicit cast to all supported compilers. */
  47526. if( xIdleTaskHandle != NULL )
  47527. 8013d88: 4b22 ldr r3, [pc, #136] @ (8013e14 <vTaskStartScheduler+0xc8>)
  47528. 8013d8a: 681b ldr r3, [r3, #0]
  47529. 8013d8c: 2b00 cmp r3, #0
  47530. 8013d8e: d002 beq.n 8013d96 <vTaskStartScheduler+0x4a>
  47531. {
  47532. xReturn = pdPASS;
  47533. 8013d90: 2301 movs r3, #1
  47534. 8013d92: 617b str r3, [r7, #20]
  47535. 8013d94: e001 b.n 8013d9a <vTaskStartScheduler+0x4e>
  47536. }
  47537. else
  47538. {
  47539. xReturn = pdFAIL;
  47540. 8013d96: 2300 movs r3, #0
  47541. 8013d98: 617b str r3, [r7, #20]
  47542. }
  47543. #endif /* configSUPPORT_STATIC_ALLOCATION */
  47544. #if ( configUSE_TIMERS == 1 )
  47545. {
  47546. if( xReturn == pdPASS )
  47547. 8013d9a: 697b ldr r3, [r7, #20]
  47548. 8013d9c: 2b01 cmp r3, #1
  47549. 8013d9e: d102 bne.n 8013da6 <vTaskStartScheduler+0x5a>
  47550. {
  47551. xReturn = xTimerCreateTimerTask();
  47552. 8013da0: f001 f8a0 bl 8014ee4 <xTimerCreateTimerTask>
  47553. 8013da4: 6178 str r0, [r7, #20]
  47554. mtCOVERAGE_TEST_MARKER();
  47555. }
  47556. }
  47557. #endif /* configUSE_TIMERS */
  47558. if( xReturn == pdPASS )
  47559. 8013da6: 697b ldr r3, [r7, #20]
  47560. 8013da8: 2b01 cmp r3, #1
  47561. 8013daa: d11b bne.n 8013de4 <vTaskStartScheduler+0x98>
  47562. __asm volatile
  47563. 8013dac: f04f 0350 mov.w r3, #80 @ 0x50
  47564. 8013db0: f383 8811 msr BASEPRI, r3
  47565. 8013db4: f3bf 8f6f isb sy
  47566. 8013db8: f3bf 8f4f dsb sy
  47567. 8013dbc: 613b str r3, [r7, #16]
  47568. }
  47569. 8013dbe: bf00 nop
  47570. {
  47571. /* Switch Newlib's _impure_ptr variable to point to the _reent
  47572. structure specific to the task that will run first.
  47573. See the third party link http://www.nadler.com/embedded/newlibAndFreeRTOS.html
  47574. for additional information. */
  47575. _impure_ptr = &( pxCurrentTCB->xNewLib_reent );
  47576. 8013dc0: 4b15 ldr r3, [pc, #84] @ (8013e18 <vTaskStartScheduler+0xcc>)
  47577. 8013dc2: 681b ldr r3, [r3, #0]
  47578. 8013dc4: 3354 adds r3, #84 @ 0x54
  47579. 8013dc6: 4a15 ldr r2, [pc, #84] @ (8013e1c <vTaskStartScheduler+0xd0>)
  47580. 8013dc8: 6013 str r3, [r2, #0]
  47581. }
  47582. #endif /* configUSE_NEWLIB_REENTRANT */
  47583. xNextTaskUnblockTime = portMAX_DELAY;
  47584. 8013dca: 4b15 ldr r3, [pc, #84] @ (8013e20 <vTaskStartScheduler+0xd4>)
  47585. 8013dcc: f04f 32ff mov.w r2, #4294967295 @ 0xffffffff
  47586. 8013dd0: 601a str r2, [r3, #0]
  47587. xSchedulerRunning = pdTRUE;
  47588. 8013dd2: 4b14 ldr r3, [pc, #80] @ (8013e24 <vTaskStartScheduler+0xd8>)
  47589. 8013dd4: 2201 movs r2, #1
  47590. 8013dd6: 601a str r2, [r3, #0]
  47591. xTickCount = ( TickType_t ) configINITIAL_TICK_COUNT;
  47592. 8013dd8: 4b13 ldr r3, [pc, #76] @ (8013e28 <vTaskStartScheduler+0xdc>)
  47593. 8013dda: 2200 movs r2, #0
  47594. 8013ddc: 601a str r2, [r3, #0]
  47595. traceTASK_SWITCHED_IN();
  47596. /* Setting up the timer tick is hardware specific and thus in the
  47597. portable interface. */
  47598. if( xPortStartScheduler() != pdFALSE )
  47599. 8013dde: f001 fd4f bl 8015880 <xPortStartScheduler>
  47600. }
  47601. /* Prevent compiler warnings if INCLUDE_xTaskGetIdleTaskHandle is set to 0,
  47602. meaning xIdleTaskHandle is not used anywhere else. */
  47603. ( void ) xIdleTaskHandle;
  47604. }
  47605. 8013de2: e00f b.n 8013e04 <vTaskStartScheduler+0xb8>
  47606. configASSERT( xReturn != errCOULD_NOT_ALLOCATE_REQUIRED_MEMORY );
  47607. 8013de4: 697b ldr r3, [r7, #20]
  47608. 8013de6: f1b3 3fff cmp.w r3, #4294967295 @ 0xffffffff
  47609. 8013dea: d10b bne.n 8013e04 <vTaskStartScheduler+0xb8>
  47610. __asm volatile
  47611. 8013dec: f04f 0350 mov.w r3, #80 @ 0x50
  47612. 8013df0: f383 8811 msr BASEPRI, r3
  47613. 8013df4: f3bf 8f6f isb sy
  47614. 8013df8: f3bf 8f4f dsb sy
  47615. 8013dfc: 60fb str r3, [r7, #12]
  47616. }
  47617. 8013dfe: bf00 nop
  47618. 8013e00: bf00 nop
  47619. 8013e02: e7fd b.n 8013e00 <vTaskStartScheduler+0xb4>
  47620. }
  47621. 8013e04: bf00 nop
  47622. 8013e06: 3718 adds r7, #24
  47623. 8013e08: 46bd mov sp, r7
  47624. 8013e0a: bd80 pop {r7, pc}
  47625. 8013e0c: 0802db6c .word 0x0802db6c
  47626. 8013e10: 080144ed .word 0x080144ed
  47627. 8013e14: 24004268 .word 0x24004268
  47628. 8013e18: 24003d70 .word 0x24003d70
  47629. 8013e1c: 240001d4 .word 0x240001d4
  47630. 8013e20: 24004264 .word 0x24004264
  47631. 8013e24: 24004250 .word 0x24004250
  47632. 8013e28: 24004248 .word 0x24004248
  47633. 08013e2c <vTaskSuspendAll>:
  47634. vPortEndScheduler();
  47635. }
  47636. /*----------------------------------------------------------*/
  47637. void vTaskSuspendAll( void )
  47638. {
  47639. 8013e2c: b480 push {r7}
  47640. 8013e2e: af00 add r7, sp, #0
  47641. do not otherwise exhibit real time behaviour. */
  47642. portSOFTWARE_BARRIER();
  47643. /* The scheduler is suspended if uxSchedulerSuspended is non-zero. An increment
  47644. is used to allow calls to vTaskSuspendAll() to nest. */
  47645. ++uxSchedulerSuspended;
  47646. 8013e30: 4b04 ldr r3, [pc, #16] @ (8013e44 <vTaskSuspendAll+0x18>)
  47647. 8013e32: 681b ldr r3, [r3, #0]
  47648. 8013e34: 3301 adds r3, #1
  47649. 8013e36: 4a03 ldr r2, [pc, #12] @ (8013e44 <vTaskSuspendAll+0x18>)
  47650. 8013e38: 6013 str r3, [r2, #0]
  47651. /* Enforces ordering for ports and optimised compilers that may otherwise place
  47652. the above increment elsewhere. */
  47653. portMEMORY_BARRIER();
  47654. }
  47655. 8013e3a: bf00 nop
  47656. 8013e3c: 46bd mov sp, r7
  47657. 8013e3e: f85d 7b04 ldr.w r7, [sp], #4
  47658. 8013e42: 4770 bx lr
  47659. 8013e44: 2400426c .word 0x2400426c
  47660. 08013e48 <xTaskResumeAll>:
  47661. #endif /* configUSE_TICKLESS_IDLE */
  47662. /*----------------------------------------------------------*/
  47663. BaseType_t xTaskResumeAll( void )
  47664. {
  47665. 8013e48: b580 push {r7, lr}
  47666. 8013e4a: b084 sub sp, #16
  47667. 8013e4c: af00 add r7, sp, #0
  47668. TCB_t *pxTCB = NULL;
  47669. 8013e4e: 2300 movs r3, #0
  47670. 8013e50: 60fb str r3, [r7, #12]
  47671. BaseType_t xAlreadyYielded = pdFALSE;
  47672. 8013e52: 2300 movs r3, #0
  47673. 8013e54: 60bb str r3, [r7, #8]
  47674. /* If uxSchedulerSuspended is zero then this function does not match a
  47675. previous call to vTaskSuspendAll(). */
  47676. configASSERT( uxSchedulerSuspended );
  47677. 8013e56: 4b42 ldr r3, [pc, #264] @ (8013f60 <xTaskResumeAll+0x118>)
  47678. 8013e58: 681b ldr r3, [r3, #0]
  47679. 8013e5a: 2b00 cmp r3, #0
  47680. 8013e5c: d10b bne.n 8013e76 <xTaskResumeAll+0x2e>
  47681. __asm volatile
  47682. 8013e5e: f04f 0350 mov.w r3, #80 @ 0x50
  47683. 8013e62: f383 8811 msr BASEPRI, r3
  47684. 8013e66: f3bf 8f6f isb sy
  47685. 8013e6a: f3bf 8f4f dsb sy
  47686. 8013e6e: 603b str r3, [r7, #0]
  47687. }
  47688. 8013e70: bf00 nop
  47689. 8013e72: bf00 nop
  47690. 8013e74: e7fd b.n 8013e72 <xTaskResumeAll+0x2a>
  47691. /* It is possible that an ISR caused a task to be removed from an event
  47692. list while the scheduler was suspended. If this was the case then the
  47693. removed task will have been added to the xPendingReadyList. Once the
  47694. scheduler has been resumed it is safe to move all the pending ready
  47695. tasks from this list into their appropriate ready list. */
  47696. taskENTER_CRITICAL();
  47697. 8013e76: f001 fda7 bl 80159c8 <vPortEnterCritical>
  47698. {
  47699. --uxSchedulerSuspended;
  47700. 8013e7a: 4b39 ldr r3, [pc, #228] @ (8013f60 <xTaskResumeAll+0x118>)
  47701. 8013e7c: 681b ldr r3, [r3, #0]
  47702. 8013e7e: 3b01 subs r3, #1
  47703. 8013e80: 4a37 ldr r2, [pc, #220] @ (8013f60 <xTaskResumeAll+0x118>)
  47704. 8013e82: 6013 str r3, [r2, #0]
  47705. if( uxSchedulerSuspended == ( UBaseType_t ) pdFALSE )
  47706. 8013e84: 4b36 ldr r3, [pc, #216] @ (8013f60 <xTaskResumeAll+0x118>)
  47707. 8013e86: 681b ldr r3, [r3, #0]
  47708. 8013e88: 2b00 cmp r3, #0
  47709. 8013e8a: d162 bne.n 8013f52 <xTaskResumeAll+0x10a>
  47710. {
  47711. if( uxCurrentNumberOfTasks > ( UBaseType_t ) 0U )
  47712. 8013e8c: 4b35 ldr r3, [pc, #212] @ (8013f64 <xTaskResumeAll+0x11c>)
  47713. 8013e8e: 681b ldr r3, [r3, #0]
  47714. 8013e90: 2b00 cmp r3, #0
  47715. 8013e92: d05e beq.n 8013f52 <xTaskResumeAll+0x10a>
  47716. {
  47717. /* Move any readied tasks from the pending list into the
  47718. appropriate ready list. */
  47719. while( listLIST_IS_EMPTY( &xPendingReadyList ) == pdFALSE )
  47720. 8013e94: e02f b.n 8013ef6 <xTaskResumeAll+0xae>
  47721. {
  47722. pxTCB = listGET_OWNER_OF_HEAD_ENTRY( ( &xPendingReadyList ) ); /*lint !e9079 void * is used as this macro is used with timers and co-routines too. Alignment is known to be fine as the type of the pointer stored and retrieved is the same. */
  47723. 8013e96: 4b34 ldr r3, [pc, #208] @ (8013f68 <xTaskResumeAll+0x120>)
  47724. 8013e98: 68db ldr r3, [r3, #12]
  47725. 8013e9a: 68db ldr r3, [r3, #12]
  47726. 8013e9c: 60fb str r3, [r7, #12]
  47727. ( void ) uxListRemove( &( pxTCB->xEventListItem ) );
  47728. 8013e9e: 68fb ldr r3, [r7, #12]
  47729. 8013ea0: 3318 adds r3, #24
  47730. 8013ea2: 4618 mov r0, r3
  47731. 8013ea4: f7fe f87a bl 8011f9c <uxListRemove>
  47732. ( void ) uxListRemove( &( pxTCB->xStateListItem ) );
  47733. 8013ea8: 68fb ldr r3, [r7, #12]
  47734. 8013eaa: 3304 adds r3, #4
  47735. 8013eac: 4618 mov r0, r3
  47736. 8013eae: f7fe f875 bl 8011f9c <uxListRemove>
  47737. prvAddTaskToReadyList( pxTCB );
  47738. 8013eb2: 68fb ldr r3, [r7, #12]
  47739. 8013eb4: 6ada ldr r2, [r3, #44] @ 0x2c
  47740. 8013eb6: 4b2d ldr r3, [pc, #180] @ (8013f6c <xTaskResumeAll+0x124>)
  47741. 8013eb8: 681b ldr r3, [r3, #0]
  47742. 8013eba: 429a cmp r2, r3
  47743. 8013ebc: d903 bls.n 8013ec6 <xTaskResumeAll+0x7e>
  47744. 8013ebe: 68fb ldr r3, [r7, #12]
  47745. 8013ec0: 6adb ldr r3, [r3, #44] @ 0x2c
  47746. 8013ec2: 4a2a ldr r2, [pc, #168] @ (8013f6c <xTaskResumeAll+0x124>)
  47747. 8013ec4: 6013 str r3, [r2, #0]
  47748. 8013ec6: 68fb ldr r3, [r7, #12]
  47749. 8013ec8: 6ada ldr r2, [r3, #44] @ 0x2c
  47750. 8013eca: 4613 mov r3, r2
  47751. 8013ecc: 009b lsls r3, r3, #2
  47752. 8013ece: 4413 add r3, r2
  47753. 8013ed0: 009b lsls r3, r3, #2
  47754. 8013ed2: 4a27 ldr r2, [pc, #156] @ (8013f70 <xTaskResumeAll+0x128>)
  47755. 8013ed4: 441a add r2, r3
  47756. 8013ed6: 68fb ldr r3, [r7, #12]
  47757. 8013ed8: 3304 adds r3, #4
  47758. 8013eda: 4619 mov r1, r3
  47759. 8013edc: 4610 mov r0, r2
  47760. 8013ede: f7fe f800 bl 8011ee2 <vListInsertEnd>
  47761. /* If the moved task has a priority higher than the current
  47762. task then a yield must be performed. */
  47763. if( pxTCB->uxPriority >= pxCurrentTCB->uxPriority )
  47764. 8013ee2: 68fb ldr r3, [r7, #12]
  47765. 8013ee4: 6ada ldr r2, [r3, #44] @ 0x2c
  47766. 8013ee6: 4b23 ldr r3, [pc, #140] @ (8013f74 <xTaskResumeAll+0x12c>)
  47767. 8013ee8: 681b ldr r3, [r3, #0]
  47768. 8013eea: 6adb ldr r3, [r3, #44] @ 0x2c
  47769. 8013eec: 429a cmp r2, r3
  47770. 8013eee: d302 bcc.n 8013ef6 <xTaskResumeAll+0xae>
  47771. {
  47772. xYieldPending = pdTRUE;
  47773. 8013ef0: 4b21 ldr r3, [pc, #132] @ (8013f78 <xTaskResumeAll+0x130>)
  47774. 8013ef2: 2201 movs r2, #1
  47775. 8013ef4: 601a str r2, [r3, #0]
  47776. while( listLIST_IS_EMPTY( &xPendingReadyList ) == pdFALSE )
  47777. 8013ef6: 4b1c ldr r3, [pc, #112] @ (8013f68 <xTaskResumeAll+0x120>)
  47778. 8013ef8: 681b ldr r3, [r3, #0]
  47779. 8013efa: 2b00 cmp r3, #0
  47780. 8013efc: d1cb bne.n 8013e96 <xTaskResumeAll+0x4e>
  47781. {
  47782. mtCOVERAGE_TEST_MARKER();
  47783. }
  47784. }
  47785. if( pxTCB != NULL )
  47786. 8013efe: 68fb ldr r3, [r7, #12]
  47787. 8013f00: 2b00 cmp r3, #0
  47788. 8013f02: d001 beq.n 8013f08 <xTaskResumeAll+0xc0>
  47789. which may have prevented the next unblock time from being
  47790. re-calculated, in which case re-calculate it now. Mainly
  47791. important for low power tickless implementations, where
  47792. this can prevent an unnecessary exit from low power
  47793. state. */
  47794. prvResetNextTaskUnblockTime();
  47795. 8013f04: f000 fbae bl 8014664 <prvResetNextTaskUnblockTime>
  47796. /* If any ticks occurred while the scheduler was suspended then
  47797. they should be processed now. This ensures the tick count does
  47798. not slip, and that any delayed tasks are resumed at the correct
  47799. time. */
  47800. {
  47801. TickType_t xPendedCounts = xPendedTicks; /* Non-volatile copy. */
  47802. 8013f08: 4b1c ldr r3, [pc, #112] @ (8013f7c <xTaskResumeAll+0x134>)
  47803. 8013f0a: 681b ldr r3, [r3, #0]
  47804. 8013f0c: 607b str r3, [r7, #4]
  47805. if( xPendedCounts > ( TickType_t ) 0U )
  47806. 8013f0e: 687b ldr r3, [r7, #4]
  47807. 8013f10: 2b00 cmp r3, #0
  47808. 8013f12: d010 beq.n 8013f36 <xTaskResumeAll+0xee>
  47809. {
  47810. do
  47811. {
  47812. if( xTaskIncrementTick() != pdFALSE )
  47813. 8013f14: f000 f858 bl 8013fc8 <xTaskIncrementTick>
  47814. 8013f18: 4603 mov r3, r0
  47815. 8013f1a: 2b00 cmp r3, #0
  47816. 8013f1c: d002 beq.n 8013f24 <xTaskResumeAll+0xdc>
  47817. {
  47818. xYieldPending = pdTRUE;
  47819. 8013f1e: 4b16 ldr r3, [pc, #88] @ (8013f78 <xTaskResumeAll+0x130>)
  47820. 8013f20: 2201 movs r2, #1
  47821. 8013f22: 601a str r2, [r3, #0]
  47822. }
  47823. else
  47824. {
  47825. mtCOVERAGE_TEST_MARKER();
  47826. }
  47827. --xPendedCounts;
  47828. 8013f24: 687b ldr r3, [r7, #4]
  47829. 8013f26: 3b01 subs r3, #1
  47830. 8013f28: 607b str r3, [r7, #4]
  47831. } while( xPendedCounts > ( TickType_t ) 0U );
  47832. 8013f2a: 687b ldr r3, [r7, #4]
  47833. 8013f2c: 2b00 cmp r3, #0
  47834. 8013f2e: d1f1 bne.n 8013f14 <xTaskResumeAll+0xcc>
  47835. xPendedTicks = 0;
  47836. 8013f30: 4b12 ldr r3, [pc, #72] @ (8013f7c <xTaskResumeAll+0x134>)
  47837. 8013f32: 2200 movs r2, #0
  47838. 8013f34: 601a str r2, [r3, #0]
  47839. {
  47840. mtCOVERAGE_TEST_MARKER();
  47841. }
  47842. }
  47843. if( xYieldPending != pdFALSE )
  47844. 8013f36: 4b10 ldr r3, [pc, #64] @ (8013f78 <xTaskResumeAll+0x130>)
  47845. 8013f38: 681b ldr r3, [r3, #0]
  47846. 8013f3a: 2b00 cmp r3, #0
  47847. 8013f3c: d009 beq.n 8013f52 <xTaskResumeAll+0x10a>
  47848. {
  47849. #if( configUSE_PREEMPTION != 0 )
  47850. {
  47851. xAlreadyYielded = pdTRUE;
  47852. 8013f3e: 2301 movs r3, #1
  47853. 8013f40: 60bb str r3, [r7, #8]
  47854. }
  47855. #endif
  47856. taskYIELD_IF_USING_PREEMPTION();
  47857. 8013f42: 4b0f ldr r3, [pc, #60] @ (8013f80 <xTaskResumeAll+0x138>)
  47858. 8013f44: f04f 5280 mov.w r2, #268435456 @ 0x10000000
  47859. 8013f48: 601a str r2, [r3, #0]
  47860. 8013f4a: f3bf 8f4f dsb sy
  47861. 8013f4e: f3bf 8f6f isb sy
  47862. else
  47863. {
  47864. mtCOVERAGE_TEST_MARKER();
  47865. }
  47866. }
  47867. taskEXIT_CRITICAL();
  47868. 8013f52: f001 fd6b bl 8015a2c <vPortExitCritical>
  47869. return xAlreadyYielded;
  47870. 8013f56: 68bb ldr r3, [r7, #8]
  47871. }
  47872. 8013f58: 4618 mov r0, r3
  47873. 8013f5a: 3710 adds r7, #16
  47874. 8013f5c: 46bd mov sp, r7
  47875. 8013f5e: bd80 pop {r7, pc}
  47876. 8013f60: 2400426c .word 0x2400426c
  47877. 8013f64: 24004244 .word 0x24004244
  47878. 8013f68: 24004204 .word 0x24004204
  47879. 8013f6c: 2400424c .word 0x2400424c
  47880. 8013f70: 24003d74 .word 0x24003d74
  47881. 8013f74: 24003d70 .word 0x24003d70
  47882. 8013f78: 24004258 .word 0x24004258
  47883. 8013f7c: 24004254 .word 0x24004254
  47884. 8013f80: e000ed04 .word 0xe000ed04
  47885. 08013f84 <xTaskGetTickCount>:
  47886. /*-----------------------------------------------------------*/
  47887. TickType_t xTaskGetTickCount( void )
  47888. {
  47889. 8013f84: b480 push {r7}
  47890. 8013f86: b083 sub sp, #12
  47891. 8013f88: af00 add r7, sp, #0
  47892. TickType_t xTicks;
  47893. /* Critical section required if running on a 16 bit processor. */
  47894. portTICK_TYPE_ENTER_CRITICAL();
  47895. {
  47896. xTicks = xTickCount;
  47897. 8013f8a: 4b05 ldr r3, [pc, #20] @ (8013fa0 <xTaskGetTickCount+0x1c>)
  47898. 8013f8c: 681b ldr r3, [r3, #0]
  47899. 8013f8e: 607b str r3, [r7, #4]
  47900. }
  47901. portTICK_TYPE_EXIT_CRITICAL();
  47902. return xTicks;
  47903. 8013f90: 687b ldr r3, [r7, #4]
  47904. }
  47905. 8013f92: 4618 mov r0, r3
  47906. 8013f94: 370c adds r7, #12
  47907. 8013f96: 46bd mov sp, r7
  47908. 8013f98: f85d 7b04 ldr.w r7, [sp], #4
  47909. 8013f9c: 4770 bx lr
  47910. 8013f9e: bf00 nop
  47911. 8013fa0: 24004248 .word 0x24004248
  47912. 08013fa4 <xTaskGetTickCountFromISR>:
  47913. /*-----------------------------------------------------------*/
  47914. TickType_t xTaskGetTickCountFromISR( void )
  47915. {
  47916. 8013fa4: b580 push {r7, lr}
  47917. 8013fa6: b082 sub sp, #8
  47918. 8013fa8: af00 add r7, sp, #0
  47919. that have been assigned a priority at or (logically) below the maximum
  47920. system call interrupt priority. FreeRTOS maintains a separate interrupt
  47921. safe API to ensure interrupt entry is as fast and as simple as possible.
  47922. More information (albeit Cortex-M specific) is provided on the following
  47923. link: https://www.freertos.org/RTOS-Cortex-M3-M4.html */
  47924. portASSERT_IF_INTERRUPT_PRIORITY_INVALID();
  47925. 8013faa: f001 fded bl 8015b88 <vPortValidateInterruptPriority>
  47926. uxSavedInterruptStatus = portTICK_TYPE_SET_INTERRUPT_MASK_FROM_ISR();
  47927. 8013fae: 2300 movs r3, #0
  47928. 8013fb0: 607b str r3, [r7, #4]
  47929. {
  47930. xReturn = xTickCount;
  47931. 8013fb2: 4b04 ldr r3, [pc, #16] @ (8013fc4 <xTaskGetTickCountFromISR+0x20>)
  47932. 8013fb4: 681b ldr r3, [r3, #0]
  47933. 8013fb6: 603b str r3, [r7, #0]
  47934. }
  47935. portTICK_TYPE_CLEAR_INTERRUPT_MASK_FROM_ISR( uxSavedInterruptStatus );
  47936. return xReturn;
  47937. 8013fb8: 683b ldr r3, [r7, #0]
  47938. }
  47939. 8013fba: 4618 mov r0, r3
  47940. 8013fbc: 3708 adds r7, #8
  47941. 8013fbe: 46bd mov sp, r7
  47942. 8013fc0: bd80 pop {r7, pc}
  47943. 8013fc2: bf00 nop
  47944. 8013fc4: 24004248 .word 0x24004248
  47945. 08013fc8 <xTaskIncrementTick>:
  47946. #endif /* INCLUDE_xTaskAbortDelay */
  47947. /*----------------------------------------------------------*/
  47948. BaseType_t xTaskIncrementTick( void )
  47949. {
  47950. 8013fc8: b580 push {r7, lr}
  47951. 8013fca: b086 sub sp, #24
  47952. 8013fcc: af00 add r7, sp, #0
  47953. TCB_t * pxTCB;
  47954. TickType_t xItemValue;
  47955. BaseType_t xSwitchRequired = pdFALSE;
  47956. 8013fce: 2300 movs r3, #0
  47957. 8013fd0: 617b str r3, [r7, #20]
  47958. /* Called by the portable layer each time a tick interrupt occurs.
  47959. Increments the tick then checks to see if the new tick value will cause any
  47960. tasks to be unblocked. */
  47961. traceTASK_INCREMENT_TICK( xTickCount );
  47962. if( uxSchedulerSuspended == ( UBaseType_t ) pdFALSE )
  47963. 8013fd2: 4b4f ldr r3, [pc, #316] @ (8014110 <xTaskIncrementTick+0x148>)
  47964. 8013fd4: 681b ldr r3, [r3, #0]
  47965. 8013fd6: 2b00 cmp r3, #0
  47966. 8013fd8: f040 8090 bne.w 80140fc <xTaskIncrementTick+0x134>
  47967. {
  47968. /* Minor optimisation. The tick count cannot change in this
  47969. block. */
  47970. const TickType_t xConstTickCount = xTickCount + ( TickType_t ) 1;
  47971. 8013fdc: 4b4d ldr r3, [pc, #308] @ (8014114 <xTaskIncrementTick+0x14c>)
  47972. 8013fde: 681b ldr r3, [r3, #0]
  47973. 8013fe0: 3301 adds r3, #1
  47974. 8013fe2: 613b str r3, [r7, #16]
  47975. /* Increment the RTOS tick, switching the delayed and overflowed
  47976. delayed lists if it wraps to 0. */
  47977. xTickCount = xConstTickCount;
  47978. 8013fe4: 4a4b ldr r2, [pc, #300] @ (8014114 <xTaskIncrementTick+0x14c>)
  47979. 8013fe6: 693b ldr r3, [r7, #16]
  47980. 8013fe8: 6013 str r3, [r2, #0]
  47981. if( xConstTickCount == ( TickType_t ) 0U ) /*lint !e774 'if' does not always evaluate to false as it is looking for an overflow. */
  47982. 8013fea: 693b ldr r3, [r7, #16]
  47983. 8013fec: 2b00 cmp r3, #0
  47984. 8013fee: d121 bne.n 8014034 <xTaskIncrementTick+0x6c>
  47985. {
  47986. taskSWITCH_DELAYED_LISTS();
  47987. 8013ff0: 4b49 ldr r3, [pc, #292] @ (8014118 <xTaskIncrementTick+0x150>)
  47988. 8013ff2: 681b ldr r3, [r3, #0]
  47989. 8013ff4: 681b ldr r3, [r3, #0]
  47990. 8013ff6: 2b00 cmp r3, #0
  47991. 8013ff8: d00b beq.n 8014012 <xTaskIncrementTick+0x4a>
  47992. __asm volatile
  47993. 8013ffa: f04f 0350 mov.w r3, #80 @ 0x50
  47994. 8013ffe: f383 8811 msr BASEPRI, r3
  47995. 8014002: f3bf 8f6f isb sy
  47996. 8014006: f3bf 8f4f dsb sy
  47997. 801400a: 603b str r3, [r7, #0]
  47998. }
  47999. 801400c: bf00 nop
  48000. 801400e: bf00 nop
  48001. 8014010: e7fd b.n 801400e <xTaskIncrementTick+0x46>
  48002. 8014012: 4b41 ldr r3, [pc, #260] @ (8014118 <xTaskIncrementTick+0x150>)
  48003. 8014014: 681b ldr r3, [r3, #0]
  48004. 8014016: 60fb str r3, [r7, #12]
  48005. 8014018: 4b40 ldr r3, [pc, #256] @ (801411c <xTaskIncrementTick+0x154>)
  48006. 801401a: 681b ldr r3, [r3, #0]
  48007. 801401c: 4a3e ldr r2, [pc, #248] @ (8014118 <xTaskIncrementTick+0x150>)
  48008. 801401e: 6013 str r3, [r2, #0]
  48009. 8014020: 4a3e ldr r2, [pc, #248] @ (801411c <xTaskIncrementTick+0x154>)
  48010. 8014022: 68fb ldr r3, [r7, #12]
  48011. 8014024: 6013 str r3, [r2, #0]
  48012. 8014026: 4b3e ldr r3, [pc, #248] @ (8014120 <xTaskIncrementTick+0x158>)
  48013. 8014028: 681b ldr r3, [r3, #0]
  48014. 801402a: 3301 adds r3, #1
  48015. 801402c: 4a3c ldr r2, [pc, #240] @ (8014120 <xTaskIncrementTick+0x158>)
  48016. 801402e: 6013 str r3, [r2, #0]
  48017. 8014030: f000 fb18 bl 8014664 <prvResetNextTaskUnblockTime>
  48018. /* See if this tick has made a timeout expire. Tasks are stored in
  48019. the queue in the order of their wake time - meaning once one task
  48020. has been found whose block time has not expired there is no need to
  48021. look any further down the list. */
  48022. if( xConstTickCount >= xNextTaskUnblockTime )
  48023. 8014034: 4b3b ldr r3, [pc, #236] @ (8014124 <xTaskIncrementTick+0x15c>)
  48024. 8014036: 681b ldr r3, [r3, #0]
  48025. 8014038: 693a ldr r2, [r7, #16]
  48026. 801403a: 429a cmp r2, r3
  48027. 801403c: d349 bcc.n 80140d2 <xTaskIncrementTick+0x10a>
  48028. {
  48029. for( ;; )
  48030. {
  48031. if( listLIST_IS_EMPTY( pxDelayedTaskList ) != pdFALSE )
  48032. 801403e: 4b36 ldr r3, [pc, #216] @ (8014118 <xTaskIncrementTick+0x150>)
  48033. 8014040: 681b ldr r3, [r3, #0]
  48034. 8014042: 681b ldr r3, [r3, #0]
  48035. 8014044: 2b00 cmp r3, #0
  48036. 8014046: d104 bne.n 8014052 <xTaskIncrementTick+0x8a>
  48037. /* The delayed list is empty. Set xNextTaskUnblockTime
  48038. to the maximum possible value so it is extremely
  48039. unlikely that the
  48040. if( xTickCount >= xNextTaskUnblockTime ) test will pass
  48041. next time through. */
  48042. xNextTaskUnblockTime = portMAX_DELAY; /*lint !e961 MISRA exception as the casts are only redundant for some ports. */
  48043. 8014048: 4b36 ldr r3, [pc, #216] @ (8014124 <xTaskIncrementTick+0x15c>)
  48044. 801404a: f04f 32ff mov.w r2, #4294967295 @ 0xffffffff
  48045. 801404e: 601a str r2, [r3, #0]
  48046. break;
  48047. 8014050: e03f b.n 80140d2 <xTaskIncrementTick+0x10a>
  48048. {
  48049. /* The delayed list is not empty, get the value of the
  48050. item at the head of the delayed list. This is the time
  48051. at which the task at the head of the delayed list must
  48052. be removed from the Blocked state. */
  48053. pxTCB = listGET_OWNER_OF_HEAD_ENTRY( pxDelayedTaskList ); /*lint !e9079 void * is used as this macro is used with timers and co-routines too. Alignment is known to be fine as the type of the pointer stored and retrieved is the same. */
  48054. 8014052: 4b31 ldr r3, [pc, #196] @ (8014118 <xTaskIncrementTick+0x150>)
  48055. 8014054: 681b ldr r3, [r3, #0]
  48056. 8014056: 68db ldr r3, [r3, #12]
  48057. 8014058: 68db ldr r3, [r3, #12]
  48058. 801405a: 60bb str r3, [r7, #8]
  48059. xItemValue = listGET_LIST_ITEM_VALUE( &( pxTCB->xStateListItem ) );
  48060. 801405c: 68bb ldr r3, [r7, #8]
  48061. 801405e: 685b ldr r3, [r3, #4]
  48062. 8014060: 607b str r3, [r7, #4]
  48063. if( xConstTickCount < xItemValue )
  48064. 8014062: 693a ldr r2, [r7, #16]
  48065. 8014064: 687b ldr r3, [r7, #4]
  48066. 8014066: 429a cmp r2, r3
  48067. 8014068: d203 bcs.n 8014072 <xTaskIncrementTick+0xaa>
  48068. /* It is not time to unblock this item yet, but the
  48069. item value is the time at which the task at the head
  48070. of the blocked list must be removed from the Blocked
  48071. state - so record the item value in
  48072. xNextTaskUnblockTime. */
  48073. xNextTaskUnblockTime = xItemValue;
  48074. 801406a: 4a2e ldr r2, [pc, #184] @ (8014124 <xTaskIncrementTick+0x15c>)
  48075. 801406c: 687b ldr r3, [r7, #4]
  48076. 801406e: 6013 str r3, [r2, #0]
  48077. break; /*lint !e9011 Code structure here is deedmed easier to understand with multiple breaks. */
  48078. 8014070: e02f b.n 80140d2 <xTaskIncrementTick+0x10a>
  48079. {
  48080. mtCOVERAGE_TEST_MARKER();
  48081. }
  48082. /* It is time to remove the item from the Blocked state. */
  48083. ( void ) uxListRemove( &( pxTCB->xStateListItem ) );
  48084. 8014072: 68bb ldr r3, [r7, #8]
  48085. 8014074: 3304 adds r3, #4
  48086. 8014076: 4618 mov r0, r3
  48087. 8014078: f7fd ff90 bl 8011f9c <uxListRemove>
  48088. /* Is the task waiting on an event also? If so remove
  48089. it from the event list. */
  48090. if( listLIST_ITEM_CONTAINER( &( pxTCB->xEventListItem ) ) != NULL )
  48091. 801407c: 68bb ldr r3, [r7, #8]
  48092. 801407e: 6a9b ldr r3, [r3, #40] @ 0x28
  48093. 8014080: 2b00 cmp r3, #0
  48094. 8014082: d004 beq.n 801408e <xTaskIncrementTick+0xc6>
  48095. {
  48096. ( void ) uxListRemove( &( pxTCB->xEventListItem ) );
  48097. 8014084: 68bb ldr r3, [r7, #8]
  48098. 8014086: 3318 adds r3, #24
  48099. 8014088: 4618 mov r0, r3
  48100. 801408a: f7fd ff87 bl 8011f9c <uxListRemove>
  48101. mtCOVERAGE_TEST_MARKER();
  48102. }
  48103. /* Place the unblocked task into the appropriate ready
  48104. list. */
  48105. prvAddTaskToReadyList( pxTCB );
  48106. 801408e: 68bb ldr r3, [r7, #8]
  48107. 8014090: 6ada ldr r2, [r3, #44] @ 0x2c
  48108. 8014092: 4b25 ldr r3, [pc, #148] @ (8014128 <xTaskIncrementTick+0x160>)
  48109. 8014094: 681b ldr r3, [r3, #0]
  48110. 8014096: 429a cmp r2, r3
  48111. 8014098: d903 bls.n 80140a2 <xTaskIncrementTick+0xda>
  48112. 801409a: 68bb ldr r3, [r7, #8]
  48113. 801409c: 6adb ldr r3, [r3, #44] @ 0x2c
  48114. 801409e: 4a22 ldr r2, [pc, #136] @ (8014128 <xTaskIncrementTick+0x160>)
  48115. 80140a0: 6013 str r3, [r2, #0]
  48116. 80140a2: 68bb ldr r3, [r7, #8]
  48117. 80140a4: 6ada ldr r2, [r3, #44] @ 0x2c
  48118. 80140a6: 4613 mov r3, r2
  48119. 80140a8: 009b lsls r3, r3, #2
  48120. 80140aa: 4413 add r3, r2
  48121. 80140ac: 009b lsls r3, r3, #2
  48122. 80140ae: 4a1f ldr r2, [pc, #124] @ (801412c <xTaskIncrementTick+0x164>)
  48123. 80140b0: 441a add r2, r3
  48124. 80140b2: 68bb ldr r3, [r7, #8]
  48125. 80140b4: 3304 adds r3, #4
  48126. 80140b6: 4619 mov r1, r3
  48127. 80140b8: 4610 mov r0, r2
  48128. 80140ba: f7fd ff12 bl 8011ee2 <vListInsertEnd>
  48129. {
  48130. /* Preemption is on, but a context switch should
  48131. only be performed if the unblocked task has a
  48132. priority that is equal to or higher than the
  48133. currently executing task. */
  48134. if( pxTCB->uxPriority >= pxCurrentTCB->uxPriority )
  48135. 80140be: 68bb ldr r3, [r7, #8]
  48136. 80140c0: 6ada ldr r2, [r3, #44] @ 0x2c
  48137. 80140c2: 4b1b ldr r3, [pc, #108] @ (8014130 <xTaskIncrementTick+0x168>)
  48138. 80140c4: 681b ldr r3, [r3, #0]
  48139. 80140c6: 6adb ldr r3, [r3, #44] @ 0x2c
  48140. 80140c8: 429a cmp r2, r3
  48141. 80140ca: d3b8 bcc.n 801403e <xTaskIncrementTick+0x76>
  48142. {
  48143. xSwitchRequired = pdTRUE;
  48144. 80140cc: 2301 movs r3, #1
  48145. 80140ce: 617b str r3, [r7, #20]
  48146. if( listLIST_IS_EMPTY( pxDelayedTaskList ) != pdFALSE )
  48147. 80140d0: e7b5 b.n 801403e <xTaskIncrementTick+0x76>
  48148. /* Tasks of equal priority to the currently running task will share
  48149. processing time (time slice) if preemption is on, and the application
  48150. writer has not explicitly turned time slicing off. */
  48151. #if ( ( configUSE_PREEMPTION == 1 ) && ( configUSE_TIME_SLICING == 1 ) )
  48152. {
  48153. if( listCURRENT_LIST_LENGTH( &( pxReadyTasksLists[ pxCurrentTCB->uxPriority ] ) ) > ( UBaseType_t ) 1 )
  48154. 80140d2: 4b17 ldr r3, [pc, #92] @ (8014130 <xTaskIncrementTick+0x168>)
  48155. 80140d4: 681b ldr r3, [r3, #0]
  48156. 80140d6: 6ada ldr r2, [r3, #44] @ 0x2c
  48157. 80140d8: 4914 ldr r1, [pc, #80] @ (801412c <xTaskIncrementTick+0x164>)
  48158. 80140da: 4613 mov r3, r2
  48159. 80140dc: 009b lsls r3, r3, #2
  48160. 80140de: 4413 add r3, r2
  48161. 80140e0: 009b lsls r3, r3, #2
  48162. 80140e2: 440b add r3, r1
  48163. 80140e4: 681b ldr r3, [r3, #0]
  48164. 80140e6: 2b01 cmp r3, #1
  48165. 80140e8: d901 bls.n 80140ee <xTaskIncrementTick+0x126>
  48166. {
  48167. xSwitchRequired = pdTRUE;
  48168. 80140ea: 2301 movs r3, #1
  48169. 80140ec: 617b str r3, [r7, #20]
  48170. }
  48171. #endif /* configUSE_TICK_HOOK */
  48172. #if ( configUSE_PREEMPTION == 1 )
  48173. {
  48174. if( xYieldPending != pdFALSE )
  48175. 80140ee: 4b11 ldr r3, [pc, #68] @ (8014134 <xTaskIncrementTick+0x16c>)
  48176. 80140f0: 681b ldr r3, [r3, #0]
  48177. 80140f2: 2b00 cmp r3, #0
  48178. 80140f4: d007 beq.n 8014106 <xTaskIncrementTick+0x13e>
  48179. {
  48180. xSwitchRequired = pdTRUE;
  48181. 80140f6: 2301 movs r3, #1
  48182. 80140f8: 617b str r3, [r7, #20]
  48183. 80140fa: e004 b.n 8014106 <xTaskIncrementTick+0x13e>
  48184. }
  48185. #endif /* configUSE_PREEMPTION */
  48186. }
  48187. else
  48188. {
  48189. ++xPendedTicks;
  48190. 80140fc: 4b0e ldr r3, [pc, #56] @ (8014138 <xTaskIncrementTick+0x170>)
  48191. 80140fe: 681b ldr r3, [r3, #0]
  48192. 8014100: 3301 adds r3, #1
  48193. 8014102: 4a0d ldr r2, [pc, #52] @ (8014138 <xTaskIncrementTick+0x170>)
  48194. 8014104: 6013 str r3, [r2, #0]
  48195. vApplicationTickHook();
  48196. }
  48197. #endif
  48198. }
  48199. return xSwitchRequired;
  48200. 8014106: 697b ldr r3, [r7, #20]
  48201. }
  48202. 8014108: 4618 mov r0, r3
  48203. 801410a: 3718 adds r7, #24
  48204. 801410c: 46bd mov sp, r7
  48205. 801410e: bd80 pop {r7, pc}
  48206. 8014110: 2400426c .word 0x2400426c
  48207. 8014114: 24004248 .word 0x24004248
  48208. 8014118: 240041fc .word 0x240041fc
  48209. 801411c: 24004200 .word 0x24004200
  48210. 8014120: 2400425c .word 0x2400425c
  48211. 8014124: 24004264 .word 0x24004264
  48212. 8014128: 2400424c .word 0x2400424c
  48213. 801412c: 24003d74 .word 0x24003d74
  48214. 8014130: 24003d70 .word 0x24003d70
  48215. 8014134: 24004258 .word 0x24004258
  48216. 8014138: 24004254 .word 0x24004254
  48217. 0801413c <vTaskSwitchContext>:
  48218. #endif /* configUSE_APPLICATION_TASK_TAG */
  48219. /*-----------------------------------------------------------*/
  48220. void vTaskSwitchContext( void )
  48221. {
  48222. 801413c: b580 push {r7, lr}
  48223. 801413e: b084 sub sp, #16
  48224. 8014140: af00 add r7, sp, #0
  48225. if( uxSchedulerSuspended != ( UBaseType_t ) pdFALSE )
  48226. 8014142: 4b32 ldr r3, [pc, #200] @ (801420c <vTaskSwitchContext+0xd0>)
  48227. 8014144: 681b ldr r3, [r3, #0]
  48228. 8014146: 2b00 cmp r3, #0
  48229. 8014148: d003 beq.n 8014152 <vTaskSwitchContext+0x16>
  48230. {
  48231. /* The scheduler is currently suspended - do not allow a context
  48232. switch. */
  48233. xYieldPending = pdTRUE;
  48234. 801414a: 4b31 ldr r3, [pc, #196] @ (8014210 <vTaskSwitchContext+0xd4>)
  48235. 801414c: 2201 movs r2, #1
  48236. 801414e: 601a str r2, [r3, #0]
  48237. for additional information. */
  48238. _impure_ptr = &( pxCurrentTCB->xNewLib_reent );
  48239. }
  48240. #endif /* configUSE_NEWLIB_REENTRANT */
  48241. }
  48242. }
  48243. 8014150: e058 b.n 8014204 <vTaskSwitchContext+0xc8>
  48244. xYieldPending = pdFALSE;
  48245. 8014152: 4b2f ldr r3, [pc, #188] @ (8014210 <vTaskSwitchContext+0xd4>)
  48246. 8014154: 2200 movs r2, #0
  48247. 8014156: 601a str r2, [r3, #0]
  48248. taskCHECK_FOR_STACK_OVERFLOW();
  48249. 8014158: 4b2e ldr r3, [pc, #184] @ (8014214 <vTaskSwitchContext+0xd8>)
  48250. 801415a: 681b ldr r3, [r3, #0]
  48251. 801415c: 681a ldr r2, [r3, #0]
  48252. 801415e: 4b2d ldr r3, [pc, #180] @ (8014214 <vTaskSwitchContext+0xd8>)
  48253. 8014160: 681b ldr r3, [r3, #0]
  48254. 8014162: 6b1b ldr r3, [r3, #48] @ 0x30
  48255. 8014164: 429a cmp r2, r3
  48256. 8014166: d808 bhi.n 801417a <vTaskSwitchContext+0x3e>
  48257. 8014168: 4b2a ldr r3, [pc, #168] @ (8014214 <vTaskSwitchContext+0xd8>)
  48258. 801416a: 681a ldr r2, [r3, #0]
  48259. 801416c: 4b29 ldr r3, [pc, #164] @ (8014214 <vTaskSwitchContext+0xd8>)
  48260. 801416e: 681b ldr r3, [r3, #0]
  48261. 8014170: 3334 adds r3, #52 @ 0x34
  48262. 8014172: 4619 mov r1, r3
  48263. 8014174: 4610 mov r0, r2
  48264. 8014176: f7ed fd94 bl 8001ca2 <vApplicationStackOverflowHook>
  48265. taskSELECT_HIGHEST_PRIORITY_TASK(); /*lint !e9079 void * is used as this macro is used with timers and co-routines too. Alignment is known to be fine as the type of the pointer stored and retrieved is the same. */
  48266. 801417a: 4b27 ldr r3, [pc, #156] @ (8014218 <vTaskSwitchContext+0xdc>)
  48267. 801417c: 681b ldr r3, [r3, #0]
  48268. 801417e: 60fb str r3, [r7, #12]
  48269. 8014180: e011 b.n 80141a6 <vTaskSwitchContext+0x6a>
  48270. 8014182: 68fb ldr r3, [r7, #12]
  48271. 8014184: 2b00 cmp r3, #0
  48272. 8014186: d10b bne.n 80141a0 <vTaskSwitchContext+0x64>
  48273. __asm volatile
  48274. 8014188: f04f 0350 mov.w r3, #80 @ 0x50
  48275. 801418c: f383 8811 msr BASEPRI, r3
  48276. 8014190: f3bf 8f6f isb sy
  48277. 8014194: f3bf 8f4f dsb sy
  48278. 8014198: 607b str r3, [r7, #4]
  48279. }
  48280. 801419a: bf00 nop
  48281. 801419c: bf00 nop
  48282. 801419e: e7fd b.n 801419c <vTaskSwitchContext+0x60>
  48283. 80141a0: 68fb ldr r3, [r7, #12]
  48284. 80141a2: 3b01 subs r3, #1
  48285. 80141a4: 60fb str r3, [r7, #12]
  48286. 80141a6: 491d ldr r1, [pc, #116] @ (801421c <vTaskSwitchContext+0xe0>)
  48287. 80141a8: 68fa ldr r2, [r7, #12]
  48288. 80141aa: 4613 mov r3, r2
  48289. 80141ac: 009b lsls r3, r3, #2
  48290. 80141ae: 4413 add r3, r2
  48291. 80141b0: 009b lsls r3, r3, #2
  48292. 80141b2: 440b add r3, r1
  48293. 80141b4: 681b ldr r3, [r3, #0]
  48294. 80141b6: 2b00 cmp r3, #0
  48295. 80141b8: d0e3 beq.n 8014182 <vTaskSwitchContext+0x46>
  48296. 80141ba: 68fa ldr r2, [r7, #12]
  48297. 80141bc: 4613 mov r3, r2
  48298. 80141be: 009b lsls r3, r3, #2
  48299. 80141c0: 4413 add r3, r2
  48300. 80141c2: 009b lsls r3, r3, #2
  48301. 80141c4: 4a15 ldr r2, [pc, #84] @ (801421c <vTaskSwitchContext+0xe0>)
  48302. 80141c6: 4413 add r3, r2
  48303. 80141c8: 60bb str r3, [r7, #8]
  48304. 80141ca: 68bb ldr r3, [r7, #8]
  48305. 80141cc: 685b ldr r3, [r3, #4]
  48306. 80141ce: 685a ldr r2, [r3, #4]
  48307. 80141d0: 68bb ldr r3, [r7, #8]
  48308. 80141d2: 605a str r2, [r3, #4]
  48309. 80141d4: 68bb ldr r3, [r7, #8]
  48310. 80141d6: 685a ldr r2, [r3, #4]
  48311. 80141d8: 68bb ldr r3, [r7, #8]
  48312. 80141da: 3308 adds r3, #8
  48313. 80141dc: 429a cmp r2, r3
  48314. 80141de: d104 bne.n 80141ea <vTaskSwitchContext+0xae>
  48315. 80141e0: 68bb ldr r3, [r7, #8]
  48316. 80141e2: 685b ldr r3, [r3, #4]
  48317. 80141e4: 685a ldr r2, [r3, #4]
  48318. 80141e6: 68bb ldr r3, [r7, #8]
  48319. 80141e8: 605a str r2, [r3, #4]
  48320. 80141ea: 68bb ldr r3, [r7, #8]
  48321. 80141ec: 685b ldr r3, [r3, #4]
  48322. 80141ee: 68db ldr r3, [r3, #12]
  48323. 80141f0: 4a08 ldr r2, [pc, #32] @ (8014214 <vTaskSwitchContext+0xd8>)
  48324. 80141f2: 6013 str r3, [r2, #0]
  48325. 80141f4: 4a08 ldr r2, [pc, #32] @ (8014218 <vTaskSwitchContext+0xdc>)
  48326. 80141f6: 68fb ldr r3, [r7, #12]
  48327. 80141f8: 6013 str r3, [r2, #0]
  48328. _impure_ptr = &( pxCurrentTCB->xNewLib_reent );
  48329. 80141fa: 4b06 ldr r3, [pc, #24] @ (8014214 <vTaskSwitchContext+0xd8>)
  48330. 80141fc: 681b ldr r3, [r3, #0]
  48331. 80141fe: 3354 adds r3, #84 @ 0x54
  48332. 8014200: 4a07 ldr r2, [pc, #28] @ (8014220 <vTaskSwitchContext+0xe4>)
  48333. 8014202: 6013 str r3, [r2, #0]
  48334. }
  48335. 8014204: bf00 nop
  48336. 8014206: 3710 adds r7, #16
  48337. 8014208: 46bd mov sp, r7
  48338. 801420a: bd80 pop {r7, pc}
  48339. 801420c: 2400426c .word 0x2400426c
  48340. 8014210: 24004258 .word 0x24004258
  48341. 8014214: 24003d70 .word 0x24003d70
  48342. 8014218: 2400424c .word 0x2400424c
  48343. 801421c: 24003d74 .word 0x24003d74
  48344. 8014220: 240001d4 .word 0x240001d4
  48345. 08014224 <vTaskPlaceOnEventList>:
  48346. /*-----------------------------------------------------------*/
  48347. void vTaskPlaceOnEventList( List_t * const pxEventList, const TickType_t xTicksToWait )
  48348. {
  48349. 8014224: b580 push {r7, lr}
  48350. 8014226: b084 sub sp, #16
  48351. 8014228: af00 add r7, sp, #0
  48352. 801422a: 6078 str r0, [r7, #4]
  48353. 801422c: 6039 str r1, [r7, #0]
  48354. configASSERT( pxEventList );
  48355. 801422e: 687b ldr r3, [r7, #4]
  48356. 8014230: 2b00 cmp r3, #0
  48357. 8014232: d10b bne.n 801424c <vTaskPlaceOnEventList+0x28>
  48358. __asm volatile
  48359. 8014234: f04f 0350 mov.w r3, #80 @ 0x50
  48360. 8014238: f383 8811 msr BASEPRI, r3
  48361. 801423c: f3bf 8f6f isb sy
  48362. 8014240: f3bf 8f4f dsb sy
  48363. 8014244: 60fb str r3, [r7, #12]
  48364. }
  48365. 8014246: bf00 nop
  48366. 8014248: bf00 nop
  48367. 801424a: e7fd b.n 8014248 <vTaskPlaceOnEventList+0x24>
  48368. /* Place the event list item of the TCB in the appropriate event list.
  48369. This is placed in the list in priority order so the highest priority task
  48370. is the first to be woken by the event. The queue that contains the event
  48371. list is locked, preventing simultaneous access from interrupts. */
  48372. vListInsert( pxEventList, &( pxCurrentTCB->xEventListItem ) );
  48373. 801424c: 4b07 ldr r3, [pc, #28] @ (801426c <vTaskPlaceOnEventList+0x48>)
  48374. 801424e: 681b ldr r3, [r3, #0]
  48375. 8014250: 3318 adds r3, #24
  48376. 8014252: 4619 mov r1, r3
  48377. 8014254: 6878 ldr r0, [r7, #4]
  48378. 8014256: f7fd fe68 bl 8011f2a <vListInsert>
  48379. prvAddCurrentTaskToDelayedList( xTicksToWait, pdTRUE );
  48380. 801425a: 2101 movs r1, #1
  48381. 801425c: 6838 ldr r0, [r7, #0]
  48382. 801425e: f000 fded bl 8014e3c <prvAddCurrentTaskToDelayedList>
  48383. }
  48384. 8014262: bf00 nop
  48385. 8014264: 3710 adds r7, #16
  48386. 8014266: 46bd mov sp, r7
  48387. 8014268: bd80 pop {r7, pc}
  48388. 801426a: bf00 nop
  48389. 801426c: 24003d70 .word 0x24003d70
  48390. 08014270 <vTaskPlaceOnEventListRestricted>:
  48391. /*-----------------------------------------------------------*/
  48392. #if( configUSE_TIMERS == 1 )
  48393. void vTaskPlaceOnEventListRestricted( List_t * const pxEventList, TickType_t xTicksToWait, const BaseType_t xWaitIndefinitely )
  48394. {
  48395. 8014270: b580 push {r7, lr}
  48396. 8014272: b086 sub sp, #24
  48397. 8014274: af00 add r7, sp, #0
  48398. 8014276: 60f8 str r0, [r7, #12]
  48399. 8014278: 60b9 str r1, [r7, #8]
  48400. 801427a: 607a str r2, [r7, #4]
  48401. configASSERT( pxEventList );
  48402. 801427c: 68fb ldr r3, [r7, #12]
  48403. 801427e: 2b00 cmp r3, #0
  48404. 8014280: d10b bne.n 801429a <vTaskPlaceOnEventListRestricted+0x2a>
  48405. __asm volatile
  48406. 8014282: f04f 0350 mov.w r3, #80 @ 0x50
  48407. 8014286: f383 8811 msr BASEPRI, r3
  48408. 801428a: f3bf 8f6f isb sy
  48409. 801428e: f3bf 8f4f dsb sy
  48410. 8014292: 617b str r3, [r7, #20]
  48411. }
  48412. 8014294: bf00 nop
  48413. 8014296: bf00 nop
  48414. 8014298: e7fd b.n 8014296 <vTaskPlaceOnEventListRestricted+0x26>
  48415. /* Place the event list item of the TCB in the appropriate event list.
  48416. In this case it is assume that this is the only task that is going to
  48417. be waiting on this event list, so the faster vListInsertEnd() function
  48418. can be used in place of vListInsert. */
  48419. vListInsertEnd( pxEventList, &( pxCurrentTCB->xEventListItem ) );
  48420. 801429a: 4b0a ldr r3, [pc, #40] @ (80142c4 <vTaskPlaceOnEventListRestricted+0x54>)
  48421. 801429c: 681b ldr r3, [r3, #0]
  48422. 801429e: 3318 adds r3, #24
  48423. 80142a0: 4619 mov r1, r3
  48424. 80142a2: 68f8 ldr r0, [r7, #12]
  48425. 80142a4: f7fd fe1d bl 8011ee2 <vListInsertEnd>
  48426. /* If the task should block indefinitely then set the block time to a
  48427. value that will be recognised as an indefinite delay inside the
  48428. prvAddCurrentTaskToDelayedList() function. */
  48429. if( xWaitIndefinitely != pdFALSE )
  48430. 80142a8: 687b ldr r3, [r7, #4]
  48431. 80142aa: 2b00 cmp r3, #0
  48432. 80142ac: d002 beq.n 80142b4 <vTaskPlaceOnEventListRestricted+0x44>
  48433. {
  48434. xTicksToWait = portMAX_DELAY;
  48435. 80142ae: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  48436. 80142b2: 60bb str r3, [r7, #8]
  48437. }
  48438. traceTASK_DELAY_UNTIL( ( xTickCount + xTicksToWait ) );
  48439. prvAddCurrentTaskToDelayedList( xTicksToWait, xWaitIndefinitely );
  48440. 80142b4: 6879 ldr r1, [r7, #4]
  48441. 80142b6: 68b8 ldr r0, [r7, #8]
  48442. 80142b8: f000 fdc0 bl 8014e3c <prvAddCurrentTaskToDelayedList>
  48443. }
  48444. 80142bc: bf00 nop
  48445. 80142be: 3718 adds r7, #24
  48446. 80142c0: 46bd mov sp, r7
  48447. 80142c2: bd80 pop {r7, pc}
  48448. 80142c4: 24003d70 .word 0x24003d70
  48449. 080142c8 <xTaskRemoveFromEventList>:
  48450. #endif /* configUSE_TIMERS */
  48451. /*-----------------------------------------------------------*/
  48452. BaseType_t xTaskRemoveFromEventList( const List_t * const pxEventList )
  48453. {
  48454. 80142c8: b580 push {r7, lr}
  48455. 80142ca: b086 sub sp, #24
  48456. 80142cc: af00 add r7, sp, #0
  48457. 80142ce: 6078 str r0, [r7, #4]
  48458. get called - the lock count on the queue will get modified instead. This
  48459. means exclusive access to the event list is guaranteed here.
  48460. This function assumes that a check has already been made to ensure that
  48461. pxEventList is not empty. */
  48462. pxUnblockedTCB = listGET_OWNER_OF_HEAD_ENTRY( pxEventList ); /*lint !e9079 void * is used as this macro is used with timers and co-routines too. Alignment is known to be fine as the type of the pointer stored and retrieved is the same. */
  48463. 80142d0: 687b ldr r3, [r7, #4]
  48464. 80142d2: 68db ldr r3, [r3, #12]
  48465. 80142d4: 68db ldr r3, [r3, #12]
  48466. 80142d6: 613b str r3, [r7, #16]
  48467. configASSERT( pxUnblockedTCB );
  48468. 80142d8: 693b ldr r3, [r7, #16]
  48469. 80142da: 2b00 cmp r3, #0
  48470. 80142dc: d10b bne.n 80142f6 <xTaskRemoveFromEventList+0x2e>
  48471. __asm volatile
  48472. 80142de: f04f 0350 mov.w r3, #80 @ 0x50
  48473. 80142e2: f383 8811 msr BASEPRI, r3
  48474. 80142e6: f3bf 8f6f isb sy
  48475. 80142ea: f3bf 8f4f dsb sy
  48476. 80142ee: 60fb str r3, [r7, #12]
  48477. }
  48478. 80142f0: bf00 nop
  48479. 80142f2: bf00 nop
  48480. 80142f4: e7fd b.n 80142f2 <xTaskRemoveFromEventList+0x2a>
  48481. ( void ) uxListRemove( &( pxUnblockedTCB->xEventListItem ) );
  48482. 80142f6: 693b ldr r3, [r7, #16]
  48483. 80142f8: 3318 adds r3, #24
  48484. 80142fa: 4618 mov r0, r3
  48485. 80142fc: f7fd fe4e bl 8011f9c <uxListRemove>
  48486. if( uxSchedulerSuspended == ( UBaseType_t ) pdFALSE )
  48487. 8014300: 4b1d ldr r3, [pc, #116] @ (8014378 <xTaskRemoveFromEventList+0xb0>)
  48488. 8014302: 681b ldr r3, [r3, #0]
  48489. 8014304: 2b00 cmp r3, #0
  48490. 8014306: d11d bne.n 8014344 <xTaskRemoveFromEventList+0x7c>
  48491. {
  48492. ( void ) uxListRemove( &( pxUnblockedTCB->xStateListItem ) );
  48493. 8014308: 693b ldr r3, [r7, #16]
  48494. 801430a: 3304 adds r3, #4
  48495. 801430c: 4618 mov r0, r3
  48496. 801430e: f7fd fe45 bl 8011f9c <uxListRemove>
  48497. prvAddTaskToReadyList( pxUnblockedTCB );
  48498. 8014312: 693b ldr r3, [r7, #16]
  48499. 8014314: 6ada ldr r2, [r3, #44] @ 0x2c
  48500. 8014316: 4b19 ldr r3, [pc, #100] @ (801437c <xTaskRemoveFromEventList+0xb4>)
  48501. 8014318: 681b ldr r3, [r3, #0]
  48502. 801431a: 429a cmp r2, r3
  48503. 801431c: d903 bls.n 8014326 <xTaskRemoveFromEventList+0x5e>
  48504. 801431e: 693b ldr r3, [r7, #16]
  48505. 8014320: 6adb ldr r3, [r3, #44] @ 0x2c
  48506. 8014322: 4a16 ldr r2, [pc, #88] @ (801437c <xTaskRemoveFromEventList+0xb4>)
  48507. 8014324: 6013 str r3, [r2, #0]
  48508. 8014326: 693b ldr r3, [r7, #16]
  48509. 8014328: 6ada ldr r2, [r3, #44] @ 0x2c
  48510. 801432a: 4613 mov r3, r2
  48511. 801432c: 009b lsls r3, r3, #2
  48512. 801432e: 4413 add r3, r2
  48513. 8014330: 009b lsls r3, r3, #2
  48514. 8014332: 4a13 ldr r2, [pc, #76] @ (8014380 <xTaskRemoveFromEventList+0xb8>)
  48515. 8014334: 441a add r2, r3
  48516. 8014336: 693b ldr r3, [r7, #16]
  48517. 8014338: 3304 adds r3, #4
  48518. 801433a: 4619 mov r1, r3
  48519. 801433c: 4610 mov r0, r2
  48520. 801433e: f7fd fdd0 bl 8011ee2 <vListInsertEnd>
  48521. 8014342: e005 b.n 8014350 <xTaskRemoveFromEventList+0x88>
  48522. }
  48523. else
  48524. {
  48525. /* The delayed and ready lists cannot be accessed, so hold this task
  48526. pending until the scheduler is resumed. */
  48527. vListInsertEnd( &( xPendingReadyList ), &( pxUnblockedTCB->xEventListItem ) );
  48528. 8014344: 693b ldr r3, [r7, #16]
  48529. 8014346: 3318 adds r3, #24
  48530. 8014348: 4619 mov r1, r3
  48531. 801434a: 480e ldr r0, [pc, #56] @ (8014384 <xTaskRemoveFromEventList+0xbc>)
  48532. 801434c: f7fd fdc9 bl 8011ee2 <vListInsertEnd>
  48533. }
  48534. if( pxUnblockedTCB->uxPriority > pxCurrentTCB->uxPriority )
  48535. 8014350: 693b ldr r3, [r7, #16]
  48536. 8014352: 6ada ldr r2, [r3, #44] @ 0x2c
  48537. 8014354: 4b0c ldr r3, [pc, #48] @ (8014388 <xTaskRemoveFromEventList+0xc0>)
  48538. 8014356: 681b ldr r3, [r3, #0]
  48539. 8014358: 6adb ldr r3, [r3, #44] @ 0x2c
  48540. 801435a: 429a cmp r2, r3
  48541. 801435c: d905 bls.n 801436a <xTaskRemoveFromEventList+0xa2>
  48542. {
  48543. /* Return true if the task removed from the event list has a higher
  48544. priority than the calling task. This allows the calling task to know if
  48545. it should force a context switch now. */
  48546. xReturn = pdTRUE;
  48547. 801435e: 2301 movs r3, #1
  48548. 8014360: 617b str r3, [r7, #20]
  48549. /* Mark that a yield is pending in case the user is not using the
  48550. "xHigherPriorityTaskWoken" parameter to an ISR safe FreeRTOS function. */
  48551. xYieldPending = pdTRUE;
  48552. 8014362: 4b0a ldr r3, [pc, #40] @ (801438c <xTaskRemoveFromEventList+0xc4>)
  48553. 8014364: 2201 movs r2, #1
  48554. 8014366: 601a str r2, [r3, #0]
  48555. 8014368: e001 b.n 801436e <xTaskRemoveFromEventList+0xa6>
  48556. }
  48557. else
  48558. {
  48559. xReturn = pdFALSE;
  48560. 801436a: 2300 movs r3, #0
  48561. 801436c: 617b str r3, [r7, #20]
  48562. }
  48563. return xReturn;
  48564. 801436e: 697b ldr r3, [r7, #20]
  48565. }
  48566. 8014370: 4618 mov r0, r3
  48567. 8014372: 3718 adds r7, #24
  48568. 8014374: 46bd mov sp, r7
  48569. 8014376: bd80 pop {r7, pc}
  48570. 8014378: 2400426c .word 0x2400426c
  48571. 801437c: 2400424c .word 0x2400424c
  48572. 8014380: 24003d74 .word 0x24003d74
  48573. 8014384: 24004204 .word 0x24004204
  48574. 8014388: 24003d70 .word 0x24003d70
  48575. 801438c: 24004258 .word 0x24004258
  48576. 08014390 <vTaskSetTimeOutState>:
  48577. }
  48578. }
  48579. /*-----------------------------------------------------------*/
  48580. void vTaskSetTimeOutState( TimeOut_t * const pxTimeOut )
  48581. {
  48582. 8014390: b580 push {r7, lr}
  48583. 8014392: b084 sub sp, #16
  48584. 8014394: af00 add r7, sp, #0
  48585. 8014396: 6078 str r0, [r7, #4]
  48586. configASSERT( pxTimeOut );
  48587. 8014398: 687b ldr r3, [r7, #4]
  48588. 801439a: 2b00 cmp r3, #0
  48589. 801439c: d10b bne.n 80143b6 <vTaskSetTimeOutState+0x26>
  48590. __asm volatile
  48591. 801439e: f04f 0350 mov.w r3, #80 @ 0x50
  48592. 80143a2: f383 8811 msr BASEPRI, r3
  48593. 80143a6: f3bf 8f6f isb sy
  48594. 80143aa: f3bf 8f4f dsb sy
  48595. 80143ae: 60fb str r3, [r7, #12]
  48596. }
  48597. 80143b0: bf00 nop
  48598. 80143b2: bf00 nop
  48599. 80143b4: e7fd b.n 80143b2 <vTaskSetTimeOutState+0x22>
  48600. taskENTER_CRITICAL();
  48601. 80143b6: f001 fb07 bl 80159c8 <vPortEnterCritical>
  48602. {
  48603. pxTimeOut->xOverflowCount = xNumOfOverflows;
  48604. 80143ba: 4b07 ldr r3, [pc, #28] @ (80143d8 <vTaskSetTimeOutState+0x48>)
  48605. 80143bc: 681a ldr r2, [r3, #0]
  48606. 80143be: 687b ldr r3, [r7, #4]
  48607. 80143c0: 601a str r2, [r3, #0]
  48608. pxTimeOut->xTimeOnEntering = xTickCount;
  48609. 80143c2: 4b06 ldr r3, [pc, #24] @ (80143dc <vTaskSetTimeOutState+0x4c>)
  48610. 80143c4: 681a ldr r2, [r3, #0]
  48611. 80143c6: 687b ldr r3, [r7, #4]
  48612. 80143c8: 605a str r2, [r3, #4]
  48613. }
  48614. taskEXIT_CRITICAL();
  48615. 80143ca: f001 fb2f bl 8015a2c <vPortExitCritical>
  48616. }
  48617. 80143ce: bf00 nop
  48618. 80143d0: 3710 adds r7, #16
  48619. 80143d2: 46bd mov sp, r7
  48620. 80143d4: bd80 pop {r7, pc}
  48621. 80143d6: bf00 nop
  48622. 80143d8: 2400425c .word 0x2400425c
  48623. 80143dc: 24004248 .word 0x24004248
  48624. 080143e0 <vTaskInternalSetTimeOutState>:
  48625. /*-----------------------------------------------------------*/
  48626. void vTaskInternalSetTimeOutState( TimeOut_t * const pxTimeOut )
  48627. {
  48628. 80143e0: b480 push {r7}
  48629. 80143e2: b083 sub sp, #12
  48630. 80143e4: af00 add r7, sp, #0
  48631. 80143e6: 6078 str r0, [r7, #4]
  48632. /* For internal use only as it does not use a critical section. */
  48633. pxTimeOut->xOverflowCount = xNumOfOverflows;
  48634. 80143e8: 4b06 ldr r3, [pc, #24] @ (8014404 <vTaskInternalSetTimeOutState+0x24>)
  48635. 80143ea: 681a ldr r2, [r3, #0]
  48636. 80143ec: 687b ldr r3, [r7, #4]
  48637. 80143ee: 601a str r2, [r3, #0]
  48638. pxTimeOut->xTimeOnEntering = xTickCount;
  48639. 80143f0: 4b05 ldr r3, [pc, #20] @ (8014408 <vTaskInternalSetTimeOutState+0x28>)
  48640. 80143f2: 681a ldr r2, [r3, #0]
  48641. 80143f4: 687b ldr r3, [r7, #4]
  48642. 80143f6: 605a str r2, [r3, #4]
  48643. }
  48644. 80143f8: bf00 nop
  48645. 80143fa: 370c adds r7, #12
  48646. 80143fc: 46bd mov sp, r7
  48647. 80143fe: f85d 7b04 ldr.w r7, [sp], #4
  48648. 8014402: 4770 bx lr
  48649. 8014404: 2400425c .word 0x2400425c
  48650. 8014408: 24004248 .word 0x24004248
  48651. 0801440c <xTaskCheckForTimeOut>:
  48652. /*-----------------------------------------------------------*/
  48653. BaseType_t xTaskCheckForTimeOut( TimeOut_t * const pxTimeOut, TickType_t * const pxTicksToWait )
  48654. {
  48655. 801440c: b580 push {r7, lr}
  48656. 801440e: b088 sub sp, #32
  48657. 8014410: af00 add r7, sp, #0
  48658. 8014412: 6078 str r0, [r7, #4]
  48659. 8014414: 6039 str r1, [r7, #0]
  48660. BaseType_t xReturn;
  48661. configASSERT( pxTimeOut );
  48662. 8014416: 687b ldr r3, [r7, #4]
  48663. 8014418: 2b00 cmp r3, #0
  48664. 801441a: d10b bne.n 8014434 <xTaskCheckForTimeOut+0x28>
  48665. __asm volatile
  48666. 801441c: f04f 0350 mov.w r3, #80 @ 0x50
  48667. 8014420: f383 8811 msr BASEPRI, r3
  48668. 8014424: f3bf 8f6f isb sy
  48669. 8014428: f3bf 8f4f dsb sy
  48670. 801442c: 613b str r3, [r7, #16]
  48671. }
  48672. 801442e: bf00 nop
  48673. 8014430: bf00 nop
  48674. 8014432: e7fd b.n 8014430 <xTaskCheckForTimeOut+0x24>
  48675. configASSERT( pxTicksToWait );
  48676. 8014434: 683b ldr r3, [r7, #0]
  48677. 8014436: 2b00 cmp r3, #0
  48678. 8014438: d10b bne.n 8014452 <xTaskCheckForTimeOut+0x46>
  48679. __asm volatile
  48680. 801443a: f04f 0350 mov.w r3, #80 @ 0x50
  48681. 801443e: f383 8811 msr BASEPRI, r3
  48682. 8014442: f3bf 8f6f isb sy
  48683. 8014446: f3bf 8f4f dsb sy
  48684. 801444a: 60fb str r3, [r7, #12]
  48685. }
  48686. 801444c: bf00 nop
  48687. 801444e: bf00 nop
  48688. 8014450: e7fd b.n 801444e <xTaskCheckForTimeOut+0x42>
  48689. taskENTER_CRITICAL();
  48690. 8014452: f001 fab9 bl 80159c8 <vPortEnterCritical>
  48691. {
  48692. /* Minor optimisation. The tick count cannot change in this block. */
  48693. const TickType_t xConstTickCount = xTickCount;
  48694. 8014456: 4b1d ldr r3, [pc, #116] @ (80144cc <xTaskCheckForTimeOut+0xc0>)
  48695. 8014458: 681b ldr r3, [r3, #0]
  48696. 801445a: 61bb str r3, [r7, #24]
  48697. const TickType_t xElapsedTime = xConstTickCount - pxTimeOut->xTimeOnEntering;
  48698. 801445c: 687b ldr r3, [r7, #4]
  48699. 801445e: 685b ldr r3, [r3, #4]
  48700. 8014460: 69ba ldr r2, [r7, #24]
  48701. 8014462: 1ad3 subs r3, r2, r3
  48702. 8014464: 617b str r3, [r7, #20]
  48703. }
  48704. else
  48705. #endif
  48706. #if ( INCLUDE_vTaskSuspend == 1 )
  48707. if( *pxTicksToWait == portMAX_DELAY )
  48708. 8014466: 683b ldr r3, [r7, #0]
  48709. 8014468: 681b ldr r3, [r3, #0]
  48710. 801446a: f1b3 3fff cmp.w r3, #4294967295 @ 0xffffffff
  48711. 801446e: d102 bne.n 8014476 <xTaskCheckForTimeOut+0x6a>
  48712. {
  48713. /* If INCLUDE_vTaskSuspend is set to 1 and the block time
  48714. specified is the maximum block time then the task should block
  48715. indefinitely, and therefore never time out. */
  48716. xReturn = pdFALSE;
  48717. 8014470: 2300 movs r3, #0
  48718. 8014472: 61fb str r3, [r7, #28]
  48719. 8014474: e023 b.n 80144be <xTaskCheckForTimeOut+0xb2>
  48720. }
  48721. else
  48722. #endif
  48723. if( ( xNumOfOverflows != pxTimeOut->xOverflowCount ) && ( xConstTickCount >= pxTimeOut->xTimeOnEntering ) ) /*lint !e525 Indentation preferred as is to make code within pre-processor directives clearer. */
  48724. 8014476: 687b ldr r3, [r7, #4]
  48725. 8014478: 681a ldr r2, [r3, #0]
  48726. 801447a: 4b15 ldr r3, [pc, #84] @ (80144d0 <xTaskCheckForTimeOut+0xc4>)
  48727. 801447c: 681b ldr r3, [r3, #0]
  48728. 801447e: 429a cmp r2, r3
  48729. 8014480: d007 beq.n 8014492 <xTaskCheckForTimeOut+0x86>
  48730. 8014482: 687b ldr r3, [r7, #4]
  48731. 8014484: 685b ldr r3, [r3, #4]
  48732. 8014486: 69ba ldr r2, [r7, #24]
  48733. 8014488: 429a cmp r2, r3
  48734. 801448a: d302 bcc.n 8014492 <xTaskCheckForTimeOut+0x86>
  48735. /* The tick count is greater than the time at which
  48736. vTaskSetTimeout() was called, but has also overflowed since
  48737. vTaskSetTimeOut() was called. It must have wrapped all the way
  48738. around and gone past again. This passed since vTaskSetTimeout()
  48739. was called. */
  48740. xReturn = pdTRUE;
  48741. 801448c: 2301 movs r3, #1
  48742. 801448e: 61fb str r3, [r7, #28]
  48743. 8014490: e015 b.n 80144be <xTaskCheckForTimeOut+0xb2>
  48744. }
  48745. else if( xElapsedTime < *pxTicksToWait ) /*lint !e961 Explicit casting is only redundant with some compilers, whereas others require it to prevent integer conversion errors. */
  48746. 8014492: 683b ldr r3, [r7, #0]
  48747. 8014494: 681b ldr r3, [r3, #0]
  48748. 8014496: 697a ldr r2, [r7, #20]
  48749. 8014498: 429a cmp r2, r3
  48750. 801449a: d20b bcs.n 80144b4 <xTaskCheckForTimeOut+0xa8>
  48751. {
  48752. /* Not a genuine timeout. Adjust parameters for time remaining. */
  48753. *pxTicksToWait -= xElapsedTime;
  48754. 801449c: 683b ldr r3, [r7, #0]
  48755. 801449e: 681a ldr r2, [r3, #0]
  48756. 80144a0: 697b ldr r3, [r7, #20]
  48757. 80144a2: 1ad2 subs r2, r2, r3
  48758. 80144a4: 683b ldr r3, [r7, #0]
  48759. 80144a6: 601a str r2, [r3, #0]
  48760. vTaskInternalSetTimeOutState( pxTimeOut );
  48761. 80144a8: 6878 ldr r0, [r7, #4]
  48762. 80144aa: f7ff ff99 bl 80143e0 <vTaskInternalSetTimeOutState>
  48763. xReturn = pdFALSE;
  48764. 80144ae: 2300 movs r3, #0
  48765. 80144b0: 61fb str r3, [r7, #28]
  48766. 80144b2: e004 b.n 80144be <xTaskCheckForTimeOut+0xb2>
  48767. }
  48768. else
  48769. {
  48770. *pxTicksToWait = 0;
  48771. 80144b4: 683b ldr r3, [r7, #0]
  48772. 80144b6: 2200 movs r2, #0
  48773. 80144b8: 601a str r2, [r3, #0]
  48774. xReturn = pdTRUE;
  48775. 80144ba: 2301 movs r3, #1
  48776. 80144bc: 61fb str r3, [r7, #28]
  48777. }
  48778. }
  48779. taskEXIT_CRITICAL();
  48780. 80144be: f001 fab5 bl 8015a2c <vPortExitCritical>
  48781. return xReturn;
  48782. 80144c2: 69fb ldr r3, [r7, #28]
  48783. }
  48784. 80144c4: 4618 mov r0, r3
  48785. 80144c6: 3720 adds r7, #32
  48786. 80144c8: 46bd mov sp, r7
  48787. 80144ca: bd80 pop {r7, pc}
  48788. 80144cc: 24004248 .word 0x24004248
  48789. 80144d0: 2400425c .word 0x2400425c
  48790. 080144d4 <vTaskMissedYield>:
  48791. /*-----------------------------------------------------------*/
  48792. void vTaskMissedYield( void )
  48793. {
  48794. 80144d4: b480 push {r7}
  48795. 80144d6: af00 add r7, sp, #0
  48796. xYieldPending = pdTRUE;
  48797. 80144d8: 4b03 ldr r3, [pc, #12] @ (80144e8 <vTaskMissedYield+0x14>)
  48798. 80144da: 2201 movs r2, #1
  48799. 80144dc: 601a str r2, [r3, #0]
  48800. }
  48801. 80144de: bf00 nop
  48802. 80144e0: 46bd mov sp, r7
  48803. 80144e2: f85d 7b04 ldr.w r7, [sp], #4
  48804. 80144e6: 4770 bx lr
  48805. 80144e8: 24004258 .word 0x24004258
  48806. 080144ec <prvIdleTask>:
  48807. *
  48808. * void prvIdleTask( void *pvParameters );
  48809. *
  48810. */
  48811. static portTASK_FUNCTION( prvIdleTask, pvParameters )
  48812. {
  48813. 80144ec: b580 push {r7, lr}
  48814. 80144ee: b082 sub sp, #8
  48815. 80144f0: af00 add r7, sp, #0
  48816. 80144f2: 6078 str r0, [r7, #4]
  48817. for( ;; )
  48818. {
  48819. /* See if any tasks have deleted themselves - if so then the idle task
  48820. is responsible for freeing the deleted task's TCB and stack. */
  48821. prvCheckTasksWaitingTermination();
  48822. 80144f4: f000 f852 bl 801459c <prvCheckTasksWaitingTermination>
  48823. A critical region is not required here as we are just reading from
  48824. the list, and an occasional incorrect value will not matter. If
  48825. the ready list at the idle priority contains more than one task
  48826. then a task other than the idle task is ready to execute. */
  48827. if( listCURRENT_LIST_LENGTH( &( pxReadyTasksLists[ tskIDLE_PRIORITY ] ) ) > ( UBaseType_t ) 1 )
  48828. 80144f8: 4b06 ldr r3, [pc, #24] @ (8014514 <prvIdleTask+0x28>)
  48829. 80144fa: 681b ldr r3, [r3, #0]
  48830. 80144fc: 2b01 cmp r3, #1
  48831. 80144fe: d9f9 bls.n 80144f4 <prvIdleTask+0x8>
  48832. {
  48833. taskYIELD();
  48834. 8014500: 4b05 ldr r3, [pc, #20] @ (8014518 <prvIdleTask+0x2c>)
  48835. 8014502: f04f 5280 mov.w r2, #268435456 @ 0x10000000
  48836. 8014506: 601a str r2, [r3, #0]
  48837. 8014508: f3bf 8f4f dsb sy
  48838. 801450c: f3bf 8f6f isb sy
  48839. prvCheckTasksWaitingTermination();
  48840. 8014510: e7f0 b.n 80144f4 <prvIdleTask+0x8>
  48841. 8014512: bf00 nop
  48842. 8014514: 24003d74 .word 0x24003d74
  48843. 8014518: e000ed04 .word 0xe000ed04
  48844. 0801451c <prvInitialiseTaskLists>:
  48845. #endif /* portUSING_MPU_WRAPPERS */
  48846. /*-----------------------------------------------------------*/
  48847. static void prvInitialiseTaskLists( void )
  48848. {
  48849. 801451c: b580 push {r7, lr}
  48850. 801451e: b082 sub sp, #8
  48851. 8014520: af00 add r7, sp, #0
  48852. UBaseType_t uxPriority;
  48853. for( uxPriority = ( UBaseType_t ) 0U; uxPriority < ( UBaseType_t ) configMAX_PRIORITIES; uxPriority++ )
  48854. 8014522: 2300 movs r3, #0
  48855. 8014524: 607b str r3, [r7, #4]
  48856. 8014526: e00c b.n 8014542 <prvInitialiseTaskLists+0x26>
  48857. {
  48858. vListInitialise( &( pxReadyTasksLists[ uxPriority ] ) );
  48859. 8014528: 687a ldr r2, [r7, #4]
  48860. 801452a: 4613 mov r3, r2
  48861. 801452c: 009b lsls r3, r3, #2
  48862. 801452e: 4413 add r3, r2
  48863. 8014530: 009b lsls r3, r3, #2
  48864. 8014532: 4a12 ldr r2, [pc, #72] @ (801457c <prvInitialiseTaskLists+0x60>)
  48865. 8014534: 4413 add r3, r2
  48866. 8014536: 4618 mov r0, r3
  48867. 8014538: f7fd fca6 bl 8011e88 <vListInitialise>
  48868. for( uxPriority = ( UBaseType_t ) 0U; uxPriority < ( UBaseType_t ) configMAX_PRIORITIES; uxPriority++ )
  48869. 801453c: 687b ldr r3, [r7, #4]
  48870. 801453e: 3301 adds r3, #1
  48871. 8014540: 607b str r3, [r7, #4]
  48872. 8014542: 687b ldr r3, [r7, #4]
  48873. 8014544: 2b37 cmp r3, #55 @ 0x37
  48874. 8014546: d9ef bls.n 8014528 <prvInitialiseTaskLists+0xc>
  48875. }
  48876. vListInitialise( &xDelayedTaskList1 );
  48877. 8014548: 480d ldr r0, [pc, #52] @ (8014580 <prvInitialiseTaskLists+0x64>)
  48878. 801454a: f7fd fc9d bl 8011e88 <vListInitialise>
  48879. vListInitialise( &xDelayedTaskList2 );
  48880. 801454e: 480d ldr r0, [pc, #52] @ (8014584 <prvInitialiseTaskLists+0x68>)
  48881. 8014550: f7fd fc9a bl 8011e88 <vListInitialise>
  48882. vListInitialise( &xPendingReadyList );
  48883. 8014554: 480c ldr r0, [pc, #48] @ (8014588 <prvInitialiseTaskLists+0x6c>)
  48884. 8014556: f7fd fc97 bl 8011e88 <vListInitialise>
  48885. #if ( INCLUDE_vTaskDelete == 1 )
  48886. {
  48887. vListInitialise( &xTasksWaitingTermination );
  48888. 801455a: 480c ldr r0, [pc, #48] @ (801458c <prvInitialiseTaskLists+0x70>)
  48889. 801455c: f7fd fc94 bl 8011e88 <vListInitialise>
  48890. }
  48891. #endif /* INCLUDE_vTaskDelete */
  48892. #if ( INCLUDE_vTaskSuspend == 1 )
  48893. {
  48894. vListInitialise( &xSuspendedTaskList );
  48895. 8014560: 480b ldr r0, [pc, #44] @ (8014590 <prvInitialiseTaskLists+0x74>)
  48896. 8014562: f7fd fc91 bl 8011e88 <vListInitialise>
  48897. }
  48898. #endif /* INCLUDE_vTaskSuspend */
  48899. /* Start with pxDelayedTaskList using list1 and the pxOverflowDelayedTaskList
  48900. using list2. */
  48901. pxDelayedTaskList = &xDelayedTaskList1;
  48902. 8014566: 4b0b ldr r3, [pc, #44] @ (8014594 <prvInitialiseTaskLists+0x78>)
  48903. 8014568: 4a05 ldr r2, [pc, #20] @ (8014580 <prvInitialiseTaskLists+0x64>)
  48904. 801456a: 601a str r2, [r3, #0]
  48905. pxOverflowDelayedTaskList = &xDelayedTaskList2;
  48906. 801456c: 4b0a ldr r3, [pc, #40] @ (8014598 <prvInitialiseTaskLists+0x7c>)
  48907. 801456e: 4a05 ldr r2, [pc, #20] @ (8014584 <prvInitialiseTaskLists+0x68>)
  48908. 8014570: 601a str r2, [r3, #0]
  48909. }
  48910. 8014572: bf00 nop
  48911. 8014574: 3708 adds r7, #8
  48912. 8014576: 46bd mov sp, r7
  48913. 8014578: bd80 pop {r7, pc}
  48914. 801457a: bf00 nop
  48915. 801457c: 24003d74 .word 0x24003d74
  48916. 8014580: 240041d4 .word 0x240041d4
  48917. 8014584: 240041e8 .word 0x240041e8
  48918. 8014588: 24004204 .word 0x24004204
  48919. 801458c: 24004218 .word 0x24004218
  48920. 8014590: 24004230 .word 0x24004230
  48921. 8014594: 240041fc .word 0x240041fc
  48922. 8014598: 24004200 .word 0x24004200
  48923. 0801459c <prvCheckTasksWaitingTermination>:
  48924. /*-----------------------------------------------------------*/
  48925. static void prvCheckTasksWaitingTermination( void )
  48926. {
  48927. 801459c: b580 push {r7, lr}
  48928. 801459e: b082 sub sp, #8
  48929. 80145a0: af00 add r7, sp, #0
  48930. {
  48931. TCB_t *pxTCB;
  48932. /* uxDeletedTasksWaitingCleanUp is used to prevent taskENTER_CRITICAL()
  48933. being called too often in the idle task. */
  48934. while( uxDeletedTasksWaitingCleanUp > ( UBaseType_t ) 0U )
  48935. 80145a2: e019 b.n 80145d8 <prvCheckTasksWaitingTermination+0x3c>
  48936. {
  48937. taskENTER_CRITICAL();
  48938. 80145a4: f001 fa10 bl 80159c8 <vPortEnterCritical>
  48939. {
  48940. pxTCB = listGET_OWNER_OF_HEAD_ENTRY( ( &xTasksWaitingTermination ) ); /*lint !e9079 void * is used as this macro is used with timers and co-routines too. Alignment is known to be fine as the type of the pointer stored and retrieved is the same. */
  48941. 80145a8: 4b10 ldr r3, [pc, #64] @ (80145ec <prvCheckTasksWaitingTermination+0x50>)
  48942. 80145aa: 68db ldr r3, [r3, #12]
  48943. 80145ac: 68db ldr r3, [r3, #12]
  48944. 80145ae: 607b str r3, [r7, #4]
  48945. ( void ) uxListRemove( &( pxTCB->xStateListItem ) );
  48946. 80145b0: 687b ldr r3, [r7, #4]
  48947. 80145b2: 3304 adds r3, #4
  48948. 80145b4: 4618 mov r0, r3
  48949. 80145b6: f7fd fcf1 bl 8011f9c <uxListRemove>
  48950. --uxCurrentNumberOfTasks;
  48951. 80145ba: 4b0d ldr r3, [pc, #52] @ (80145f0 <prvCheckTasksWaitingTermination+0x54>)
  48952. 80145bc: 681b ldr r3, [r3, #0]
  48953. 80145be: 3b01 subs r3, #1
  48954. 80145c0: 4a0b ldr r2, [pc, #44] @ (80145f0 <prvCheckTasksWaitingTermination+0x54>)
  48955. 80145c2: 6013 str r3, [r2, #0]
  48956. --uxDeletedTasksWaitingCleanUp;
  48957. 80145c4: 4b0b ldr r3, [pc, #44] @ (80145f4 <prvCheckTasksWaitingTermination+0x58>)
  48958. 80145c6: 681b ldr r3, [r3, #0]
  48959. 80145c8: 3b01 subs r3, #1
  48960. 80145ca: 4a0a ldr r2, [pc, #40] @ (80145f4 <prvCheckTasksWaitingTermination+0x58>)
  48961. 80145cc: 6013 str r3, [r2, #0]
  48962. }
  48963. taskEXIT_CRITICAL();
  48964. 80145ce: f001 fa2d bl 8015a2c <vPortExitCritical>
  48965. prvDeleteTCB( pxTCB );
  48966. 80145d2: 6878 ldr r0, [r7, #4]
  48967. 80145d4: f000 f810 bl 80145f8 <prvDeleteTCB>
  48968. while( uxDeletedTasksWaitingCleanUp > ( UBaseType_t ) 0U )
  48969. 80145d8: 4b06 ldr r3, [pc, #24] @ (80145f4 <prvCheckTasksWaitingTermination+0x58>)
  48970. 80145da: 681b ldr r3, [r3, #0]
  48971. 80145dc: 2b00 cmp r3, #0
  48972. 80145de: d1e1 bne.n 80145a4 <prvCheckTasksWaitingTermination+0x8>
  48973. }
  48974. }
  48975. #endif /* INCLUDE_vTaskDelete */
  48976. }
  48977. 80145e0: bf00 nop
  48978. 80145e2: bf00 nop
  48979. 80145e4: 3708 adds r7, #8
  48980. 80145e6: 46bd mov sp, r7
  48981. 80145e8: bd80 pop {r7, pc}
  48982. 80145ea: bf00 nop
  48983. 80145ec: 24004218 .word 0x24004218
  48984. 80145f0: 24004244 .word 0x24004244
  48985. 80145f4: 2400422c .word 0x2400422c
  48986. 080145f8 <prvDeleteTCB>:
  48987. /*-----------------------------------------------------------*/
  48988. #if ( INCLUDE_vTaskDelete == 1 )
  48989. static void prvDeleteTCB( TCB_t *pxTCB )
  48990. {
  48991. 80145f8: b580 push {r7, lr}
  48992. 80145fa: b084 sub sp, #16
  48993. 80145fc: af00 add r7, sp, #0
  48994. 80145fe: 6078 str r0, [r7, #4]
  48995. to the task to free any memory allocated at the application level.
  48996. See the third party link http://www.nadler.com/embedded/newlibAndFreeRTOS.html
  48997. for additional information. */
  48998. #if ( configUSE_NEWLIB_REENTRANT == 1 )
  48999. {
  49000. _reclaim_reent( &( pxTCB->xNewLib_reent ) );
  49001. 8014600: 687b ldr r3, [r7, #4]
  49002. 8014602: 3354 adds r3, #84 @ 0x54
  49003. 8014604: 4618 mov r0, r3
  49004. 8014606: f016 faf1 bl 802abec <_reclaim_reent>
  49005. #elif( tskSTATIC_AND_DYNAMIC_ALLOCATION_POSSIBLE != 0 ) /*lint !e731 !e9029 Macro has been consolidated for readability reasons. */
  49006. {
  49007. /* The task could have been allocated statically or dynamically, so
  49008. check what was statically allocated before trying to free the
  49009. memory. */
  49010. if( pxTCB->ucStaticallyAllocated == tskDYNAMICALLY_ALLOCATED_STACK_AND_TCB )
  49011. 801460a: 687b ldr r3, [r7, #4]
  49012. 801460c: f893 30a5 ldrb.w r3, [r3, #165] @ 0xa5
  49013. 8014610: 2b00 cmp r3, #0
  49014. 8014612: d108 bne.n 8014626 <prvDeleteTCB+0x2e>
  49015. {
  49016. /* Both the stack and TCB were allocated dynamically, so both
  49017. must be freed. */
  49018. vPortFree( pxTCB->pxStack );
  49019. 8014614: 687b ldr r3, [r7, #4]
  49020. 8014616: 6b1b ldr r3, [r3, #48] @ 0x30
  49021. 8014618: 4618 mov r0, r3
  49022. 801461a: f001 fbc5 bl 8015da8 <vPortFree>
  49023. vPortFree( pxTCB );
  49024. 801461e: 6878 ldr r0, [r7, #4]
  49025. 8014620: f001 fbc2 bl 8015da8 <vPortFree>
  49026. configASSERT( pxTCB->ucStaticallyAllocated == tskSTATICALLY_ALLOCATED_STACK_AND_TCB );
  49027. mtCOVERAGE_TEST_MARKER();
  49028. }
  49029. }
  49030. #endif /* configSUPPORT_DYNAMIC_ALLOCATION */
  49031. }
  49032. 8014624: e019 b.n 801465a <prvDeleteTCB+0x62>
  49033. else if( pxTCB->ucStaticallyAllocated == tskSTATICALLY_ALLOCATED_STACK_ONLY )
  49034. 8014626: 687b ldr r3, [r7, #4]
  49035. 8014628: f893 30a5 ldrb.w r3, [r3, #165] @ 0xa5
  49036. 801462c: 2b01 cmp r3, #1
  49037. 801462e: d103 bne.n 8014638 <prvDeleteTCB+0x40>
  49038. vPortFree( pxTCB );
  49039. 8014630: 6878 ldr r0, [r7, #4]
  49040. 8014632: f001 fbb9 bl 8015da8 <vPortFree>
  49041. }
  49042. 8014636: e010 b.n 801465a <prvDeleteTCB+0x62>
  49043. configASSERT( pxTCB->ucStaticallyAllocated == tskSTATICALLY_ALLOCATED_STACK_AND_TCB );
  49044. 8014638: 687b ldr r3, [r7, #4]
  49045. 801463a: f893 30a5 ldrb.w r3, [r3, #165] @ 0xa5
  49046. 801463e: 2b02 cmp r3, #2
  49047. 8014640: d00b beq.n 801465a <prvDeleteTCB+0x62>
  49048. __asm volatile
  49049. 8014642: f04f 0350 mov.w r3, #80 @ 0x50
  49050. 8014646: f383 8811 msr BASEPRI, r3
  49051. 801464a: f3bf 8f6f isb sy
  49052. 801464e: f3bf 8f4f dsb sy
  49053. 8014652: 60fb str r3, [r7, #12]
  49054. }
  49055. 8014654: bf00 nop
  49056. 8014656: bf00 nop
  49057. 8014658: e7fd b.n 8014656 <prvDeleteTCB+0x5e>
  49058. }
  49059. 801465a: bf00 nop
  49060. 801465c: 3710 adds r7, #16
  49061. 801465e: 46bd mov sp, r7
  49062. 8014660: bd80 pop {r7, pc}
  49063. ...
  49064. 08014664 <prvResetNextTaskUnblockTime>:
  49065. #endif /* INCLUDE_vTaskDelete */
  49066. /*-----------------------------------------------------------*/
  49067. static void prvResetNextTaskUnblockTime( void )
  49068. {
  49069. 8014664: b480 push {r7}
  49070. 8014666: b083 sub sp, #12
  49071. 8014668: af00 add r7, sp, #0
  49072. TCB_t *pxTCB;
  49073. if( listLIST_IS_EMPTY( pxDelayedTaskList ) != pdFALSE )
  49074. 801466a: 4b0c ldr r3, [pc, #48] @ (801469c <prvResetNextTaskUnblockTime+0x38>)
  49075. 801466c: 681b ldr r3, [r3, #0]
  49076. 801466e: 681b ldr r3, [r3, #0]
  49077. 8014670: 2b00 cmp r3, #0
  49078. 8014672: d104 bne.n 801467e <prvResetNextTaskUnblockTime+0x1a>
  49079. {
  49080. /* The new current delayed list is empty. Set xNextTaskUnblockTime to
  49081. the maximum possible value so it is extremely unlikely that the
  49082. if( xTickCount >= xNextTaskUnblockTime ) test will pass until
  49083. there is an item in the delayed list. */
  49084. xNextTaskUnblockTime = portMAX_DELAY;
  49085. 8014674: 4b0a ldr r3, [pc, #40] @ (80146a0 <prvResetNextTaskUnblockTime+0x3c>)
  49086. 8014676: f04f 32ff mov.w r2, #4294967295 @ 0xffffffff
  49087. 801467a: 601a str r2, [r3, #0]
  49088. which the task at the head of the delayed list should be removed
  49089. from the Blocked state. */
  49090. ( pxTCB ) = listGET_OWNER_OF_HEAD_ENTRY( pxDelayedTaskList ); /*lint !e9079 void * is used as this macro is used with timers and co-routines too. Alignment is known to be fine as the type of the pointer stored and retrieved is the same. */
  49091. xNextTaskUnblockTime = listGET_LIST_ITEM_VALUE( &( ( pxTCB )->xStateListItem ) );
  49092. }
  49093. }
  49094. 801467c: e008 b.n 8014690 <prvResetNextTaskUnblockTime+0x2c>
  49095. ( pxTCB ) = listGET_OWNER_OF_HEAD_ENTRY( pxDelayedTaskList ); /*lint !e9079 void * is used as this macro is used with timers and co-routines too. Alignment is known to be fine as the type of the pointer stored and retrieved is the same. */
  49096. 801467e: 4b07 ldr r3, [pc, #28] @ (801469c <prvResetNextTaskUnblockTime+0x38>)
  49097. 8014680: 681b ldr r3, [r3, #0]
  49098. 8014682: 68db ldr r3, [r3, #12]
  49099. 8014684: 68db ldr r3, [r3, #12]
  49100. 8014686: 607b str r3, [r7, #4]
  49101. xNextTaskUnblockTime = listGET_LIST_ITEM_VALUE( &( ( pxTCB )->xStateListItem ) );
  49102. 8014688: 687b ldr r3, [r7, #4]
  49103. 801468a: 685b ldr r3, [r3, #4]
  49104. 801468c: 4a04 ldr r2, [pc, #16] @ (80146a0 <prvResetNextTaskUnblockTime+0x3c>)
  49105. 801468e: 6013 str r3, [r2, #0]
  49106. }
  49107. 8014690: bf00 nop
  49108. 8014692: 370c adds r7, #12
  49109. 8014694: 46bd mov sp, r7
  49110. 8014696: f85d 7b04 ldr.w r7, [sp], #4
  49111. 801469a: 4770 bx lr
  49112. 801469c: 240041fc .word 0x240041fc
  49113. 80146a0: 24004264 .word 0x24004264
  49114. 080146a4 <xTaskGetCurrentTaskHandle>:
  49115. /*-----------------------------------------------------------*/
  49116. #if ( ( INCLUDE_xTaskGetCurrentTaskHandle == 1 ) || ( configUSE_MUTEXES == 1 ) )
  49117. TaskHandle_t xTaskGetCurrentTaskHandle( void )
  49118. {
  49119. 80146a4: b480 push {r7}
  49120. 80146a6: b083 sub sp, #12
  49121. 80146a8: af00 add r7, sp, #0
  49122. TaskHandle_t xReturn;
  49123. /* A critical section is not required as this is not called from
  49124. an interrupt and the current TCB will always be the same for any
  49125. individual execution thread. */
  49126. xReturn = pxCurrentTCB;
  49127. 80146aa: 4b05 ldr r3, [pc, #20] @ (80146c0 <xTaskGetCurrentTaskHandle+0x1c>)
  49128. 80146ac: 681b ldr r3, [r3, #0]
  49129. 80146ae: 607b str r3, [r7, #4]
  49130. return xReturn;
  49131. 80146b0: 687b ldr r3, [r7, #4]
  49132. }
  49133. 80146b2: 4618 mov r0, r3
  49134. 80146b4: 370c adds r7, #12
  49135. 80146b6: 46bd mov sp, r7
  49136. 80146b8: f85d 7b04 ldr.w r7, [sp], #4
  49137. 80146bc: 4770 bx lr
  49138. 80146be: bf00 nop
  49139. 80146c0: 24003d70 .word 0x24003d70
  49140. 080146c4 <xTaskGetSchedulerState>:
  49141. /*-----------------------------------------------------------*/
  49142. #if ( ( INCLUDE_xTaskGetSchedulerState == 1 ) || ( configUSE_TIMERS == 1 ) )
  49143. BaseType_t xTaskGetSchedulerState( void )
  49144. {
  49145. 80146c4: b480 push {r7}
  49146. 80146c6: b083 sub sp, #12
  49147. 80146c8: af00 add r7, sp, #0
  49148. BaseType_t xReturn;
  49149. if( xSchedulerRunning == pdFALSE )
  49150. 80146ca: 4b0b ldr r3, [pc, #44] @ (80146f8 <xTaskGetSchedulerState+0x34>)
  49151. 80146cc: 681b ldr r3, [r3, #0]
  49152. 80146ce: 2b00 cmp r3, #0
  49153. 80146d0: d102 bne.n 80146d8 <xTaskGetSchedulerState+0x14>
  49154. {
  49155. xReturn = taskSCHEDULER_NOT_STARTED;
  49156. 80146d2: 2301 movs r3, #1
  49157. 80146d4: 607b str r3, [r7, #4]
  49158. 80146d6: e008 b.n 80146ea <xTaskGetSchedulerState+0x26>
  49159. }
  49160. else
  49161. {
  49162. if( uxSchedulerSuspended == ( UBaseType_t ) pdFALSE )
  49163. 80146d8: 4b08 ldr r3, [pc, #32] @ (80146fc <xTaskGetSchedulerState+0x38>)
  49164. 80146da: 681b ldr r3, [r3, #0]
  49165. 80146dc: 2b00 cmp r3, #0
  49166. 80146de: d102 bne.n 80146e6 <xTaskGetSchedulerState+0x22>
  49167. {
  49168. xReturn = taskSCHEDULER_RUNNING;
  49169. 80146e0: 2302 movs r3, #2
  49170. 80146e2: 607b str r3, [r7, #4]
  49171. 80146e4: e001 b.n 80146ea <xTaskGetSchedulerState+0x26>
  49172. }
  49173. else
  49174. {
  49175. xReturn = taskSCHEDULER_SUSPENDED;
  49176. 80146e6: 2300 movs r3, #0
  49177. 80146e8: 607b str r3, [r7, #4]
  49178. }
  49179. }
  49180. return xReturn;
  49181. 80146ea: 687b ldr r3, [r7, #4]
  49182. }
  49183. 80146ec: 4618 mov r0, r3
  49184. 80146ee: 370c adds r7, #12
  49185. 80146f0: 46bd mov sp, r7
  49186. 80146f2: f85d 7b04 ldr.w r7, [sp], #4
  49187. 80146f6: 4770 bx lr
  49188. 80146f8: 24004250 .word 0x24004250
  49189. 80146fc: 2400426c .word 0x2400426c
  49190. 08014700 <xTaskPriorityInherit>:
  49191. /*-----------------------------------------------------------*/
  49192. #if ( configUSE_MUTEXES == 1 )
  49193. BaseType_t xTaskPriorityInherit( TaskHandle_t const pxMutexHolder )
  49194. {
  49195. 8014700: b580 push {r7, lr}
  49196. 8014702: b084 sub sp, #16
  49197. 8014704: af00 add r7, sp, #0
  49198. 8014706: 6078 str r0, [r7, #4]
  49199. TCB_t * const pxMutexHolderTCB = pxMutexHolder;
  49200. 8014708: 687b ldr r3, [r7, #4]
  49201. 801470a: 60bb str r3, [r7, #8]
  49202. BaseType_t xReturn = pdFALSE;
  49203. 801470c: 2300 movs r3, #0
  49204. 801470e: 60fb str r3, [r7, #12]
  49205. /* If the mutex was given back by an interrupt while the queue was
  49206. locked then the mutex holder might now be NULL. _RB_ Is this still
  49207. needed as interrupts can no longer use mutexes? */
  49208. if( pxMutexHolder != NULL )
  49209. 8014710: 687b ldr r3, [r7, #4]
  49210. 8014712: 2b00 cmp r3, #0
  49211. 8014714: d051 beq.n 80147ba <xTaskPriorityInherit+0xba>
  49212. {
  49213. /* If the holder of the mutex has a priority below the priority of
  49214. the task attempting to obtain the mutex then it will temporarily
  49215. inherit the priority of the task attempting to obtain the mutex. */
  49216. if( pxMutexHolderTCB->uxPriority < pxCurrentTCB->uxPriority )
  49217. 8014716: 68bb ldr r3, [r7, #8]
  49218. 8014718: 6ada ldr r2, [r3, #44] @ 0x2c
  49219. 801471a: 4b2a ldr r3, [pc, #168] @ (80147c4 <xTaskPriorityInherit+0xc4>)
  49220. 801471c: 681b ldr r3, [r3, #0]
  49221. 801471e: 6adb ldr r3, [r3, #44] @ 0x2c
  49222. 8014720: 429a cmp r2, r3
  49223. 8014722: d241 bcs.n 80147a8 <xTaskPriorityInherit+0xa8>
  49224. {
  49225. /* Adjust the mutex holder state to account for its new
  49226. priority. Only reset the event list item value if the value is
  49227. not being used for anything else. */
  49228. if( ( listGET_LIST_ITEM_VALUE( &( pxMutexHolderTCB->xEventListItem ) ) & taskEVENT_LIST_ITEM_VALUE_IN_USE ) == 0UL )
  49229. 8014724: 68bb ldr r3, [r7, #8]
  49230. 8014726: 699b ldr r3, [r3, #24]
  49231. 8014728: 2b00 cmp r3, #0
  49232. 801472a: db06 blt.n 801473a <xTaskPriorityInherit+0x3a>
  49233. {
  49234. listSET_LIST_ITEM_VALUE( &( pxMutexHolderTCB->xEventListItem ), ( TickType_t ) configMAX_PRIORITIES - ( TickType_t ) pxCurrentTCB->uxPriority ); /*lint !e961 MISRA exception as the casts are only redundant for some ports. */
  49235. 801472c: 4b25 ldr r3, [pc, #148] @ (80147c4 <xTaskPriorityInherit+0xc4>)
  49236. 801472e: 681b ldr r3, [r3, #0]
  49237. 8014730: 6adb ldr r3, [r3, #44] @ 0x2c
  49238. 8014732: f1c3 0238 rsb r2, r3, #56 @ 0x38
  49239. 8014736: 68bb ldr r3, [r7, #8]
  49240. 8014738: 619a str r2, [r3, #24]
  49241. mtCOVERAGE_TEST_MARKER();
  49242. }
  49243. /* If the task being modified is in the ready state it will need
  49244. to be moved into a new list. */
  49245. if( listIS_CONTAINED_WITHIN( &( pxReadyTasksLists[ pxMutexHolderTCB->uxPriority ] ), &( pxMutexHolderTCB->xStateListItem ) ) != pdFALSE )
  49246. 801473a: 68bb ldr r3, [r7, #8]
  49247. 801473c: 6959 ldr r1, [r3, #20]
  49248. 801473e: 68bb ldr r3, [r7, #8]
  49249. 8014740: 6ada ldr r2, [r3, #44] @ 0x2c
  49250. 8014742: 4613 mov r3, r2
  49251. 8014744: 009b lsls r3, r3, #2
  49252. 8014746: 4413 add r3, r2
  49253. 8014748: 009b lsls r3, r3, #2
  49254. 801474a: 4a1f ldr r2, [pc, #124] @ (80147c8 <xTaskPriorityInherit+0xc8>)
  49255. 801474c: 4413 add r3, r2
  49256. 801474e: 4299 cmp r1, r3
  49257. 8014750: d122 bne.n 8014798 <xTaskPriorityInherit+0x98>
  49258. {
  49259. if( uxListRemove( &( pxMutexHolderTCB->xStateListItem ) ) == ( UBaseType_t ) 0 )
  49260. 8014752: 68bb ldr r3, [r7, #8]
  49261. 8014754: 3304 adds r3, #4
  49262. 8014756: 4618 mov r0, r3
  49263. 8014758: f7fd fc20 bl 8011f9c <uxListRemove>
  49264. {
  49265. mtCOVERAGE_TEST_MARKER();
  49266. }
  49267. /* Inherit the priority before being moved into the new list. */
  49268. pxMutexHolderTCB->uxPriority = pxCurrentTCB->uxPriority;
  49269. 801475c: 4b19 ldr r3, [pc, #100] @ (80147c4 <xTaskPriorityInherit+0xc4>)
  49270. 801475e: 681b ldr r3, [r3, #0]
  49271. 8014760: 6ada ldr r2, [r3, #44] @ 0x2c
  49272. 8014762: 68bb ldr r3, [r7, #8]
  49273. 8014764: 62da str r2, [r3, #44] @ 0x2c
  49274. prvAddTaskToReadyList( pxMutexHolderTCB );
  49275. 8014766: 68bb ldr r3, [r7, #8]
  49276. 8014768: 6ada ldr r2, [r3, #44] @ 0x2c
  49277. 801476a: 4b18 ldr r3, [pc, #96] @ (80147cc <xTaskPriorityInherit+0xcc>)
  49278. 801476c: 681b ldr r3, [r3, #0]
  49279. 801476e: 429a cmp r2, r3
  49280. 8014770: d903 bls.n 801477a <xTaskPriorityInherit+0x7a>
  49281. 8014772: 68bb ldr r3, [r7, #8]
  49282. 8014774: 6adb ldr r3, [r3, #44] @ 0x2c
  49283. 8014776: 4a15 ldr r2, [pc, #84] @ (80147cc <xTaskPriorityInherit+0xcc>)
  49284. 8014778: 6013 str r3, [r2, #0]
  49285. 801477a: 68bb ldr r3, [r7, #8]
  49286. 801477c: 6ada ldr r2, [r3, #44] @ 0x2c
  49287. 801477e: 4613 mov r3, r2
  49288. 8014780: 009b lsls r3, r3, #2
  49289. 8014782: 4413 add r3, r2
  49290. 8014784: 009b lsls r3, r3, #2
  49291. 8014786: 4a10 ldr r2, [pc, #64] @ (80147c8 <xTaskPriorityInherit+0xc8>)
  49292. 8014788: 441a add r2, r3
  49293. 801478a: 68bb ldr r3, [r7, #8]
  49294. 801478c: 3304 adds r3, #4
  49295. 801478e: 4619 mov r1, r3
  49296. 8014790: 4610 mov r0, r2
  49297. 8014792: f7fd fba6 bl 8011ee2 <vListInsertEnd>
  49298. 8014796: e004 b.n 80147a2 <xTaskPriorityInherit+0xa2>
  49299. }
  49300. else
  49301. {
  49302. /* Just inherit the priority. */
  49303. pxMutexHolderTCB->uxPriority = pxCurrentTCB->uxPriority;
  49304. 8014798: 4b0a ldr r3, [pc, #40] @ (80147c4 <xTaskPriorityInherit+0xc4>)
  49305. 801479a: 681b ldr r3, [r3, #0]
  49306. 801479c: 6ada ldr r2, [r3, #44] @ 0x2c
  49307. 801479e: 68bb ldr r3, [r7, #8]
  49308. 80147a0: 62da str r2, [r3, #44] @ 0x2c
  49309. }
  49310. traceTASK_PRIORITY_INHERIT( pxMutexHolderTCB, pxCurrentTCB->uxPriority );
  49311. /* Inheritance occurred. */
  49312. xReturn = pdTRUE;
  49313. 80147a2: 2301 movs r3, #1
  49314. 80147a4: 60fb str r3, [r7, #12]
  49315. 80147a6: e008 b.n 80147ba <xTaskPriorityInherit+0xba>
  49316. }
  49317. else
  49318. {
  49319. if( pxMutexHolderTCB->uxBasePriority < pxCurrentTCB->uxPriority )
  49320. 80147a8: 68bb ldr r3, [r7, #8]
  49321. 80147aa: 6cda ldr r2, [r3, #76] @ 0x4c
  49322. 80147ac: 4b05 ldr r3, [pc, #20] @ (80147c4 <xTaskPriorityInherit+0xc4>)
  49323. 80147ae: 681b ldr r3, [r3, #0]
  49324. 80147b0: 6adb ldr r3, [r3, #44] @ 0x2c
  49325. 80147b2: 429a cmp r2, r3
  49326. 80147b4: d201 bcs.n 80147ba <xTaskPriorityInherit+0xba>
  49327. current priority of the mutex holder is not lower than the
  49328. priority of the task attempting to take the mutex.
  49329. Therefore the mutex holder must have already inherited a
  49330. priority, but inheritance would have occurred if that had
  49331. not been the case. */
  49332. xReturn = pdTRUE;
  49333. 80147b6: 2301 movs r3, #1
  49334. 80147b8: 60fb str r3, [r7, #12]
  49335. else
  49336. {
  49337. mtCOVERAGE_TEST_MARKER();
  49338. }
  49339. return xReturn;
  49340. 80147ba: 68fb ldr r3, [r7, #12]
  49341. }
  49342. 80147bc: 4618 mov r0, r3
  49343. 80147be: 3710 adds r7, #16
  49344. 80147c0: 46bd mov sp, r7
  49345. 80147c2: bd80 pop {r7, pc}
  49346. 80147c4: 24003d70 .word 0x24003d70
  49347. 80147c8: 24003d74 .word 0x24003d74
  49348. 80147cc: 2400424c .word 0x2400424c
  49349. 080147d0 <xTaskPriorityDisinherit>:
  49350. /*-----------------------------------------------------------*/
  49351. #if ( configUSE_MUTEXES == 1 )
  49352. BaseType_t xTaskPriorityDisinherit( TaskHandle_t const pxMutexHolder )
  49353. {
  49354. 80147d0: b580 push {r7, lr}
  49355. 80147d2: b086 sub sp, #24
  49356. 80147d4: af00 add r7, sp, #0
  49357. 80147d6: 6078 str r0, [r7, #4]
  49358. TCB_t * const pxTCB = pxMutexHolder;
  49359. 80147d8: 687b ldr r3, [r7, #4]
  49360. 80147da: 613b str r3, [r7, #16]
  49361. BaseType_t xReturn = pdFALSE;
  49362. 80147dc: 2300 movs r3, #0
  49363. 80147de: 617b str r3, [r7, #20]
  49364. if( pxMutexHolder != NULL )
  49365. 80147e0: 687b ldr r3, [r7, #4]
  49366. 80147e2: 2b00 cmp r3, #0
  49367. 80147e4: d058 beq.n 8014898 <xTaskPriorityDisinherit+0xc8>
  49368. {
  49369. /* A task can only have an inherited priority if it holds the mutex.
  49370. If the mutex is held by a task then it cannot be given from an
  49371. interrupt, and if a mutex is given by the holding task then it must
  49372. be the running state task. */
  49373. configASSERT( pxTCB == pxCurrentTCB );
  49374. 80147e6: 4b2f ldr r3, [pc, #188] @ (80148a4 <xTaskPriorityDisinherit+0xd4>)
  49375. 80147e8: 681b ldr r3, [r3, #0]
  49376. 80147ea: 693a ldr r2, [r7, #16]
  49377. 80147ec: 429a cmp r2, r3
  49378. 80147ee: d00b beq.n 8014808 <xTaskPriorityDisinherit+0x38>
  49379. __asm volatile
  49380. 80147f0: f04f 0350 mov.w r3, #80 @ 0x50
  49381. 80147f4: f383 8811 msr BASEPRI, r3
  49382. 80147f8: f3bf 8f6f isb sy
  49383. 80147fc: f3bf 8f4f dsb sy
  49384. 8014800: 60fb str r3, [r7, #12]
  49385. }
  49386. 8014802: bf00 nop
  49387. 8014804: bf00 nop
  49388. 8014806: e7fd b.n 8014804 <xTaskPriorityDisinherit+0x34>
  49389. configASSERT( pxTCB->uxMutexesHeld );
  49390. 8014808: 693b ldr r3, [r7, #16]
  49391. 801480a: 6d1b ldr r3, [r3, #80] @ 0x50
  49392. 801480c: 2b00 cmp r3, #0
  49393. 801480e: d10b bne.n 8014828 <xTaskPriorityDisinherit+0x58>
  49394. __asm volatile
  49395. 8014810: f04f 0350 mov.w r3, #80 @ 0x50
  49396. 8014814: f383 8811 msr BASEPRI, r3
  49397. 8014818: f3bf 8f6f isb sy
  49398. 801481c: f3bf 8f4f dsb sy
  49399. 8014820: 60bb str r3, [r7, #8]
  49400. }
  49401. 8014822: bf00 nop
  49402. 8014824: bf00 nop
  49403. 8014826: e7fd b.n 8014824 <xTaskPriorityDisinherit+0x54>
  49404. ( pxTCB->uxMutexesHeld )--;
  49405. 8014828: 693b ldr r3, [r7, #16]
  49406. 801482a: 6d1b ldr r3, [r3, #80] @ 0x50
  49407. 801482c: 1e5a subs r2, r3, #1
  49408. 801482e: 693b ldr r3, [r7, #16]
  49409. 8014830: 651a str r2, [r3, #80] @ 0x50
  49410. /* Has the holder of the mutex inherited the priority of another
  49411. task? */
  49412. if( pxTCB->uxPriority != pxTCB->uxBasePriority )
  49413. 8014832: 693b ldr r3, [r7, #16]
  49414. 8014834: 6ada ldr r2, [r3, #44] @ 0x2c
  49415. 8014836: 693b ldr r3, [r7, #16]
  49416. 8014838: 6cdb ldr r3, [r3, #76] @ 0x4c
  49417. 801483a: 429a cmp r2, r3
  49418. 801483c: d02c beq.n 8014898 <xTaskPriorityDisinherit+0xc8>
  49419. {
  49420. /* Only disinherit if no other mutexes are held. */
  49421. if( pxTCB->uxMutexesHeld == ( UBaseType_t ) 0 )
  49422. 801483e: 693b ldr r3, [r7, #16]
  49423. 8014840: 6d1b ldr r3, [r3, #80] @ 0x50
  49424. 8014842: 2b00 cmp r3, #0
  49425. 8014844: d128 bne.n 8014898 <xTaskPriorityDisinherit+0xc8>
  49426. /* A task can only have an inherited priority if it holds
  49427. the mutex. If the mutex is held by a task then it cannot be
  49428. given from an interrupt, and if a mutex is given by the
  49429. holding task then it must be the running state task. Remove
  49430. the holding task from the ready/delayed list. */
  49431. if( uxListRemove( &( pxTCB->xStateListItem ) ) == ( UBaseType_t ) 0 )
  49432. 8014846: 693b ldr r3, [r7, #16]
  49433. 8014848: 3304 adds r3, #4
  49434. 801484a: 4618 mov r0, r3
  49435. 801484c: f7fd fba6 bl 8011f9c <uxListRemove>
  49436. }
  49437. /* Disinherit the priority before adding the task into the
  49438. new ready list. */
  49439. traceTASK_PRIORITY_DISINHERIT( pxTCB, pxTCB->uxBasePriority );
  49440. pxTCB->uxPriority = pxTCB->uxBasePriority;
  49441. 8014850: 693b ldr r3, [r7, #16]
  49442. 8014852: 6cda ldr r2, [r3, #76] @ 0x4c
  49443. 8014854: 693b ldr r3, [r7, #16]
  49444. 8014856: 62da str r2, [r3, #44] @ 0x2c
  49445. /* Reset the event list item value. It cannot be in use for
  49446. any other purpose if this task is running, and it must be
  49447. running to give back the mutex. */
  49448. listSET_LIST_ITEM_VALUE( &( pxTCB->xEventListItem ), ( TickType_t ) configMAX_PRIORITIES - ( TickType_t ) pxTCB->uxPriority ); /*lint !e961 MISRA exception as the casts are only redundant for some ports. */
  49449. 8014858: 693b ldr r3, [r7, #16]
  49450. 801485a: 6adb ldr r3, [r3, #44] @ 0x2c
  49451. 801485c: f1c3 0238 rsb r2, r3, #56 @ 0x38
  49452. 8014860: 693b ldr r3, [r7, #16]
  49453. 8014862: 619a str r2, [r3, #24]
  49454. prvAddTaskToReadyList( pxTCB );
  49455. 8014864: 693b ldr r3, [r7, #16]
  49456. 8014866: 6ada ldr r2, [r3, #44] @ 0x2c
  49457. 8014868: 4b0f ldr r3, [pc, #60] @ (80148a8 <xTaskPriorityDisinherit+0xd8>)
  49458. 801486a: 681b ldr r3, [r3, #0]
  49459. 801486c: 429a cmp r2, r3
  49460. 801486e: d903 bls.n 8014878 <xTaskPriorityDisinherit+0xa8>
  49461. 8014870: 693b ldr r3, [r7, #16]
  49462. 8014872: 6adb ldr r3, [r3, #44] @ 0x2c
  49463. 8014874: 4a0c ldr r2, [pc, #48] @ (80148a8 <xTaskPriorityDisinherit+0xd8>)
  49464. 8014876: 6013 str r3, [r2, #0]
  49465. 8014878: 693b ldr r3, [r7, #16]
  49466. 801487a: 6ada ldr r2, [r3, #44] @ 0x2c
  49467. 801487c: 4613 mov r3, r2
  49468. 801487e: 009b lsls r3, r3, #2
  49469. 8014880: 4413 add r3, r2
  49470. 8014882: 009b lsls r3, r3, #2
  49471. 8014884: 4a09 ldr r2, [pc, #36] @ (80148ac <xTaskPriorityDisinherit+0xdc>)
  49472. 8014886: 441a add r2, r3
  49473. 8014888: 693b ldr r3, [r7, #16]
  49474. 801488a: 3304 adds r3, #4
  49475. 801488c: 4619 mov r1, r3
  49476. 801488e: 4610 mov r0, r2
  49477. 8014890: f7fd fb27 bl 8011ee2 <vListInsertEnd>
  49478. in an order different to that in which they were taken.
  49479. If a context switch did not occur when the first mutex was
  49480. returned, even if a task was waiting on it, then a context
  49481. switch should occur when the last mutex is returned whether
  49482. a task is waiting on it or not. */
  49483. xReturn = pdTRUE;
  49484. 8014894: 2301 movs r3, #1
  49485. 8014896: 617b str r3, [r7, #20]
  49486. else
  49487. {
  49488. mtCOVERAGE_TEST_MARKER();
  49489. }
  49490. return xReturn;
  49491. 8014898: 697b ldr r3, [r7, #20]
  49492. }
  49493. 801489a: 4618 mov r0, r3
  49494. 801489c: 3718 adds r7, #24
  49495. 801489e: 46bd mov sp, r7
  49496. 80148a0: bd80 pop {r7, pc}
  49497. 80148a2: bf00 nop
  49498. 80148a4: 24003d70 .word 0x24003d70
  49499. 80148a8: 2400424c .word 0x2400424c
  49500. 80148ac: 24003d74 .word 0x24003d74
  49501. 080148b0 <vTaskPriorityDisinheritAfterTimeout>:
  49502. /*-----------------------------------------------------------*/
  49503. #if ( configUSE_MUTEXES == 1 )
  49504. void vTaskPriorityDisinheritAfterTimeout( TaskHandle_t const pxMutexHolder, UBaseType_t uxHighestPriorityWaitingTask )
  49505. {
  49506. 80148b0: b580 push {r7, lr}
  49507. 80148b2: b088 sub sp, #32
  49508. 80148b4: af00 add r7, sp, #0
  49509. 80148b6: 6078 str r0, [r7, #4]
  49510. 80148b8: 6039 str r1, [r7, #0]
  49511. TCB_t * const pxTCB = pxMutexHolder;
  49512. 80148ba: 687b ldr r3, [r7, #4]
  49513. 80148bc: 61bb str r3, [r7, #24]
  49514. UBaseType_t uxPriorityUsedOnEntry, uxPriorityToUse;
  49515. const UBaseType_t uxOnlyOneMutexHeld = ( UBaseType_t ) 1;
  49516. 80148be: 2301 movs r3, #1
  49517. 80148c0: 617b str r3, [r7, #20]
  49518. if( pxMutexHolder != NULL )
  49519. 80148c2: 687b ldr r3, [r7, #4]
  49520. 80148c4: 2b00 cmp r3, #0
  49521. 80148c6: d06c beq.n 80149a2 <vTaskPriorityDisinheritAfterTimeout+0xf2>
  49522. {
  49523. /* If pxMutexHolder is not NULL then the holder must hold at least
  49524. one mutex. */
  49525. configASSERT( pxTCB->uxMutexesHeld );
  49526. 80148c8: 69bb ldr r3, [r7, #24]
  49527. 80148ca: 6d1b ldr r3, [r3, #80] @ 0x50
  49528. 80148cc: 2b00 cmp r3, #0
  49529. 80148ce: d10b bne.n 80148e8 <vTaskPriorityDisinheritAfterTimeout+0x38>
  49530. __asm volatile
  49531. 80148d0: f04f 0350 mov.w r3, #80 @ 0x50
  49532. 80148d4: f383 8811 msr BASEPRI, r3
  49533. 80148d8: f3bf 8f6f isb sy
  49534. 80148dc: f3bf 8f4f dsb sy
  49535. 80148e0: 60fb str r3, [r7, #12]
  49536. }
  49537. 80148e2: bf00 nop
  49538. 80148e4: bf00 nop
  49539. 80148e6: e7fd b.n 80148e4 <vTaskPriorityDisinheritAfterTimeout+0x34>
  49540. /* Determine the priority to which the priority of the task that
  49541. holds the mutex should be set. This will be the greater of the
  49542. holding task's base priority and the priority of the highest
  49543. priority task that is waiting to obtain the mutex. */
  49544. if( pxTCB->uxBasePriority < uxHighestPriorityWaitingTask )
  49545. 80148e8: 69bb ldr r3, [r7, #24]
  49546. 80148ea: 6cdb ldr r3, [r3, #76] @ 0x4c
  49547. 80148ec: 683a ldr r2, [r7, #0]
  49548. 80148ee: 429a cmp r2, r3
  49549. 80148f0: d902 bls.n 80148f8 <vTaskPriorityDisinheritAfterTimeout+0x48>
  49550. {
  49551. uxPriorityToUse = uxHighestPriorityWaitingTask;
  49552. 80148f2: 683b ldr r3, [r7, #0]
  49553. 80148f4: 61fb str r3, [r7, #28]
  49554. 80148f6: e002 b.n 80148fe <vTaskPriorityDisinheritAfterTimeout+0x4e>
  49555. }
  49556. else
  49557. {
  49558. uxPriorityToUse = pxTCB->uxBasePriority;
  49559. 80148f8: 69bb ldr r3, [r7, #24]
  49560. 80148fa: 6cdb ldr r3, [r3, #76] @ 0x4c
  49561. 80148fc: 61fb str r3, [r7, #28]
  49562. }
  49563. /* Does the priority need to change? */
  49564. if( pxTCB->uxPriority != uxPriorityToUse )
  49565. 80148fe: 69bb ldr r3, [r7, #24]
  49566. 8014900: 6adb ldr r3, [r3, #44] @ 0x2c
  49567. 8014902: 69fa ldr r2, [r7, #28]
  49568. 8014904: 429a cmp r2, r3
  49569. 8014906: d04c beq.n 80149a2 <vTaskPriorityDisinheritAfterTimeout+0xf2>
  49570. {
  49571. /* Only disinherit if no other mutexes are held. This is a
  49572. simplification in the priority inheritance implementation. If
  49573. the task that holds the mutex is also holding other mutexes then
  49574. the other mutexes may have caused the priority inheritance. */
  49575. if( pxTCB->uxMutexesHeld == uxOnlyOneMutexHeld )
  49576. 8014908: 69bb ldr r3, [r7, #24]
  49577. 801490a: 6d1b ldr r3, [r3, #80] @ 0x50
  49578. 801490c: 697a ldr r2, [r7, #20]
  49579. 801490e: 429a cmp r2, r3
  49580. 8014910: d147 bne.n 80149a2 <vTaskPriorityDisinheritAfterTimeout+0xf2>
  49581. {
  49582. /* If a task has timed out because it already holds the
  49583. mutex it was trying to obtain then it cannot of inherited
  49584. its own priority. */
  49585. configASSERT( pxTCB != pxCurrentTCB );
  49586. 8014912: 4b26 ldr r3, [pc, #152] @ (80149ac <vTaskPriorityDisinheritAfterTimeout+0xfc>)
  49587. 8014914: 681b ldr r3, [r3, #0]
  49588. 8014916: 69ba ldr r2, [r7, #24]
  49589. 8014918: 429a cmp r2, r3
  49590. 801491a: d10b bne.n 8014934 <vTaskPriorityDisinheritAfterTimeout+0x84>
  49591. __asm volatile
  49592. 801491c: f04f 0350 mov.w r3, #80 @ 0x50
  49593. 8014920: f383 8811 msr BASEPRI, r3
  49594. 8014924: f3bf 8f6f isb sy
  49595. 8014928: f3bf 8f4f dsb sy
  49596. 801492c: 60bb str r3, [r7, #8]
  49597. }
  49598. 801492e: bf00 nop
  49599. 8014930: bf00 nop
  49600. 8014932: e7fd b.n 8014930 <vTaskPriorityDisinheritAfterTimeout+0x80>
  49601. /* Disinherit the priority, remembering the previous
  49602. priority to facilitate determining the subject task's
  49603. state. */
  49604. traceTASK_PRIORITY_DISINHERIT( pxTCB, pxTCB->uxBasePriority );
  49605. uxPriorityUsedOnEntry = pxTCB->uxPriority;
  49606. 8014934: 69bb ldr r3, [r7, #24]
  49607. 8014936: 6adb ldr r3, [r3, #44] @ 0x2c
  49608. 8014938: 613b str r3, [r7, #16]
  49609. pxTCB->uxPriority = uxPriorityToUse;
  49610. 801493a: 69bb ldr r3, [r7, #24]
  49611. 801493c: 69fa ldr r2, [r7, #28]
  49612. 801493e: 62da str r2, [r3, #44] @ 0x2c
  49613. /* Only reset the event list item value if the value is not
  49614. being used for anything else. */
  49615. if( ( listGET_LIST_ITEM_VALUE( &( pxTCB->xEventListItem ) ) & taskEVENT_LIST_ITEM_VALUE_IN_USE ) == 0UL )
  49616. 8014940: 69bb ldr r3, [r7, #24]
  49617. 8014942: 699b ldr r3, [r3, #24]
  49618. 8014944: 2b00 cmp r3, #0
  49619. 8014946: db04 blt.n 8014952 <vTaskPriorityDisinheritAfterTimeout+0xa2>
  49620. {
  49621. listSET_LIST_ITEM_VALUE( &( pxTCB->xEventListItem ), ( TickType_t ) configMAX_PRIORITIES - ( TickType_t ) uxPriorityToUse ); /*lint !e961 MISRA exception as the casts are only redundant for some ports. */
  49622. 8014948: 69fb ldr r3, [r7, #28]
  49623. 801494a: f1c3 0238 rsb r2, r3, #56 @ 0x38
  49624. 801494e: 69bb ldr r3, [r7, #24]
  49625. 8014950: 619a str r2, [r3, #24]
  49626. then the task that holds the mutex could be in either the
  49627. Ready, Blocked or Suspended states. Only remove the task
  49628. from its current state list if it is in the Ready state as
  49629. the task's priority is going to change and there is one
  49630. Ready list per priority. */
  49631. if( listIS_CONTAINED_WITHIN( &( pxReadyTasksLists[ uxPriorityUsedOnEntry ] ), &( pxTCB->xStateListItem ) ) != pdFALSE )
  49632. 8014952: 69bb ldr r3, [r7, #24]
  49633. 8014954: 6959 ldr r1, [r3, #20]
  49634. 8014956: 693a ldr r2, [r7, #16]
  49635. 8014958: 4613 mov r3, r2
  49636. 801495a: 009b lsls r3, r3, #2
  49637. 801495c: 4413 add r3, r2
  49638. 801495e: 009b lsls r3, r3, #2
  49639. 8014960: 4a13 ldr r2, [pc, #76] @ (80149b0 <vTaskPriorityDisinheritAfterTimeout+0x100>)
  49640. 8014962: 4413 add r3, r2
  49641. 8014964: 4299 cmp r1, r3
  49642. 8014966: d11c bne.n 80149a2 <vTaskPriorityDisinheritAfterTimeout+0xf2>
  49643. {
  49644. if( uxListRemove( &( pxTCB->xStateListItem ) ) == ( UBaseType_t ) 0 )
  49645. 8014968: 69bb ldr r3, [r7, #24]
  49646. 801496a: 3304 adds r3, #4
  49647. 801496c: 4618 mov r0, r3
  49648. 801496e: f7fd fb15 bl 8011f9c <uxListRemove>
  49649. else
  49650. {
  49651. mtCOVERAGE_TEST_MARKER();
  49652. }
  49653. prvAddTaskToReadyList( pxTCB );
  49654. 8014972: 69bb ldr r3, [r7, #24]
  49655. 8014974: 6ada ldr r2, [r3, #44] @ 0x2c
  49656. 8014976: 4b0f ldr r3, [pc, #60] @ (80149b4 <vTaskPriorityDisinheritAfterTimeout+0x104>)
  49657. 8014978: 681b ldr r3, [r3, #0]
  49658. 801497a: 429a cmp r2, r3
  49659. 801497c: d903 bls.n 8014986 <vTaskPriorityDisinheritAfterTimeout+0xd6>
  49660. 801497e: 69bb ldr r3, [r7, #24]
  49661. 8014980: 6adb ldr r3, [r3, #44] @ 0x2c
  49662. 8014982: 4a0c ldr r2, [pc, #48] @ (80149b4 <vTaskPriorityDisinheritAfterTimeout+0x104>)
  49663. 8014984: 6013 str r3, [r2, #0]
  49664. 8014986: 69bb ldr r3, [r7, #24]
  49665. 8014988: 6ada ldr r2, [r3, #44] @ 0x2c
  49666. 801498a: 4613 mov r3, r2
  49667. 801498c: 009b lsls r3, r3, #2
  49668. 801498e: 4413 add r3, r2
  49669. 8014990: 009b lsls r3, r3, #2
  49670. 8014992: 4a07 ldr r2, [pc, #28] @ (80149b0 <vTaskPriorityDisinheritAfterTimeout+0x100>)
  49671. 8014994: 441a add r2, r3
  49672. 8014996: 69bb ldr r3, [r7, #24]
  49673. 8014998: 3304 adds r3, #4
  49674. 801499a: 4619 mov r1, r3
  49675. 801499c: 4610 mov r0, r2
  49676. 801499e: f7fd faa0 bl 8011ee2 <vListInsertEnd>
  49677. }
  49678. else
  49679. {
  49680. mtCOVERAGE_TEST_MARKER();
  49681. }
  49682. }
  49683. 80149a2: bf00 nop
  49684. 80149a4: 3720 adds r7, #32
  49685. 80149a6: 46bd mov sp, r7
  49686. 80149a8: bd80 pop {r7, pc}
  49687. 80149aa: bf00 nop
  49688. 80149ac: 24003d70 .word 0x24003d70
  49689. 80149b0: 24003d74 .word 0x24003d74
  49690. 80149b4: 2400424c .word 0x2400424c
  49691. 080149b8 <pvTaskIncrementMutexHeldCount>:
  49692. /*-----------------------------------------------------------*/
  49693. #if ( configUSE_MUTEXES == 1 )
  49694. TaskHandle_t pvTaskIncrementMutexHeldCount( void )
  49695. {
  49696. 80149b8: b480 push {r7}
  49697. 80149ba: af00 add r7, sp, #0
  49698. /* If xSemaphoreCreateMutex() is called before any tasks have been created
  49699. then pxCurrentTCB will be NULL. */
  49700. if( pxCurrentTCB != NULL )
  49701. 80149bc: 4b07 ldr r3, [pc, #28] @ (80149dc <pvTaskIncrementMutexHeldCount+0x24>)
  49702. 80149be: 681b ldr r3, [r3, #0]
  49703. 80149c0: 2b00 cmp r3, #0
  49704. 80149c2: d004 beq.n 80149ce <pvTaskIncrementMutexHeldCount+0x16>
  49705. {
  49706. ( pxCurrentTCB->uxMutexesHeld )++;
  49707. 80149c4: 4b05 ldr r3, [pc, #20] @ (80149dc <pvTaskIncrementMutexHeldCount+0x24>)
  49708. 80149c6: 681b ldr r3, [r3, #0]
  49709. 80149c8: 6d1a ldr r2, [r3, #80] @ 0x50
  49710. 80149ca: 3201 adds r2, #1
  49711. 80149cc: 651a str r2, [r3, #80] @ 0x50
  49712. }
  49713. return pxCurrentTCB;
  49714. 80149ce: 4b03 ldr r3, [pc, #12] @ (80149dc <pvTaskIncrementMutexHeldCount+0x24>)
  49715. 80149d0: 681b ldr r3, [r3, #0]
  49716. }
  49717. 80149d2: 4618 mov r0, r3
  49718. 80149d4: 46bd mov sp, r7
  49719. 80149d6: f85d 7b04 ldr.w r7, [sp], #4
  49720. 80149da: 4770 bx lr
  49721. 80149dc: 24003d70 .word 0x24003d70
  49722. 080149e0 <xTaskNotifyWait>:
  49723. /*-----------------------------------------------------------*/
  49724. #if( configUSE_TASK_NOTIFICATIONS == 1 )
  49725. BaseType_t xTaskNotifyWait( uint32_t ulBitsToClearOnEntry, uint32_t ulBitsToClearOnExit, uint32_t *pulNotificationValue, TickType_t xTicksToWait )
  49726. {
  49727. 80149e0: b580 push {r7, lr}
  49728. 80149e2: b086 sub sp, #24
  49729. 80149e4: af00 add r7, sp, #0
  49730. 80149e6: 60f8 str r0, [r7, #12]
  49731. 80149e8: 60b9 str r1, [r7, #8]
  49732. 80149ea: 607a str r2, [r7, #4]
  49733. 80149ec: 603b str r3, [r7, #0]
  49734. BaseType_t xReturn;
  49735. taskENTER_CRITICAL();
  49736. 80149ee: f000 ffeb bl 80159c8 <vPortEnterCritical>
  49737. {
  49738. /* Only block if a notification is not already pending. */
  49739. if( pxCurrentTCB->ucNotifyState != taskNOTIFICATION_RECEIVED )
  49740. 80149f2: 4b29 ldr r3, [pc, #164] @ (8014a98 <xTaskNotifyWait+0xb8>)
  49741. 80149f4: 681b ldr r3, [r3, #0]
  49742. 80149f6: f893 30a4 ldrb.w r3, [r3, #164] @ 0xa4
  49743. 80149fa: b2db uxtb r3, r3
  49744. 80149fc: 2b02 cmp r3, #2
  49745. 80149fe: d01c beq.n 8014a3a <xTaskNotifyWait+0x5a>
  49746. {
  49747. /* Clear bits in the task's notification value as bits may get
  49748. set by the notifying task or interrupt. This can be used to
  49749. clear the value to zero. */
  49750. pxCurrentTCB->ulNotifiedValue &= ~ulBitsToClearOnEntry;
  49751. 8014a00: 4b25 ldr r3, [pc, #148] @ (8014a98 <xTaskNotifyWait+0xb8>)
  49752. 8014a02: 681b ldr r3, [r3, #0]
  49753. 8014a04: f8d3 10a0 ldr.w r1, [r3, #160] @ 0xa0
  49754. 8014a08: 68fa ldr r2, [r7, #12]
  49755. 8014a0a: 43d2 mvns r2, r2
  49756. 8014a0c: 400a ands r2, r1
  49757. 8014a0e: f8c3 20a0 str.w r2, [r3, #160] @ 0xa0
  49758. /* Mark this task as waiting for a notification. */
  49759. pxCurrentTCB->ucNotifyState = taskWAITING_NOTIFICATION;
  49760. 8014a12: 4b21 ldr r3, [pc, #132] @ (8014a98 <xTaskNotifyWait+0xb8>)
  49761. 8014a14: 681b ldr r3, [r3, #0]
  49762. 8014a16: 2201 movs r2, #1
  49763. 8014a18: f883 20a4 strb.w r2, [r3, #164] @ 0xa4
  49764. if( xTicksToWait > ( TickType_t ) 0 )
  49765. 8014a1c: 683b ldr r3, [r7, #0]
  49766. 8014a1e: 2b00 cmp r3, #0
  49767. 8014a20: d00b beq.n 8014a3a <xTaskNotifyWait+0x5a>
  49768. {
  49769. prvAddCurrentTaskToDelayedList( xTicksToWait, pdTRUE );
  49770. 8014a22: 2101 movs r1, #1
  49771. 8014a24: 6838 ldr r0, [r7, #0]
  49772. 8014a26: f000 fa09 bl 8014e3c <prvAddCurrentTaskToDelayedList>
  49773. /* All ports are written to allow a yield in a critical
  49774. section (some will yield immediately, others wait until the
  49775. critical section exits) - but it is not something that
  49776. application code should ever do. */
  49777. portYIELD_WITHIN_API();
  49778. 8014a2a: 4b1c ldr r3, [pc, #112] @ (8014a9c <xTaskNotifyWait+0xbc>)
  49779. 8014a2c: f04f 5280 mov.w r2, #268435456 @ 0x10000000
  49780. 8014a30: 601a str r2, [r3, #0]
  49781. 8014a32: f3bf 8f4f dsb sy
  49782. 8014a36: f3bf 8f6f isb sy
  49783. else
  49784. {
  49785. mtCOVERAGE_TEST_MARKER();
  49786. }
  49787. }
  49788. taskEXIT_CRITICAL();
  49789. 8014a3a: f000 fff7 bl 8015a2c <vPortExitCritical>
  49790. taskENTER_CRITICAL();
  49791. 8014a3e: f000 ffc3 bl 80159c8 <vPortEnterCritical>
  49792. {
  49793. traceTASK_NOTIFY_WAIT();
  49794. if( pulNotificationValue != NULL )
  49795. 8014a42: 687b ldr r3, [r7, #4]
  49796. 8014a44: 2b00 cmp r3, #0
  49797. 8014a46: d005 beq.n 8014a54 <xTaskNotifyWait+0x74>
  49798. {
  49799. /* Output the current notification value, which may or may not
  49800. have changed. */
  49801. *pulNotificationValue = pxCurrentTCB->ulNotifiedValue;
  49802. 8014a48: 4b13 ldr r3, [pc, #76] @ (8014a98 <xTaskNotifyWait+0xb8>)
  49803. 8014a4a: 681b ldr r3, [r3, #0]
  49804. 8014a4c: f8d3 20a0 ldr.w r2, [r3, #160] @ 0xa0
  49805. 8014a50: 687b ldr r3, [r7, #4]
  49806. 8014a52: 601a str r2, [r3, #0]
  49807. /* If ucNotifyValue is set then either the task never entered the
  49808. blocked state (because a notification was already pending) or the
  49809. task unblocked because of a notification. Otherwise the task
  49810. unblocked because of a timeout. */
  49811. if( pxCurrentTCB->ucNotifyState != taskNOTIFICATION_RECEIVED )
  49812. 8014a54: 4b10 ldr r3, [pc, #64] @ (8014a98 <xTaskNotifyWait+0xb8>)
  49813. 8014a56: 681b ldr r3, [r3, #0]
  49814. 8014a58: f893 30a4 ldrb.w r3, [r3, #164] @ 0xa4
  49815. 8014a5c: b2db uxtb r3, r3
  49816. 8014a5e: 2b02 cmp r3, #2
  49817. 8014a60: d002 beq.n 8014a68 <xTaskNotifyWait+0x88>
  49818. {
  49819. /* A notification was not received. */
  49820. xReturn = pdFALSE;
  49821. 8014a62: 2300 movs r3, #0
  49822. 8014a64: 617b str r3, [r7, #20]
  49823. 8014a66: e00a b.n 8014a7e <xTaskNotifyWait+0x9e>
  49824. }
  49825. else
  49826. {
  49827. /* A notification was already pending or a notification was
  49828. received while the task was waiting. */
  49829. pxCurrentTCB->ulNotifiedValue &= ~ulBitsToClearOnExit;
  49830. 8014a68: 4b0b ldr r3, [pc, #44] @ (8014a98 <xTaskNotifyWait+0xb8>)
  49831. 8014a6a: 681b ldr r3, [r3, #0]
  49832. 8014a6c: f8d3 10a0 ldr.w r1, [r3, #160] @ 0xa0
  49833. 8014a70: 68ba ldr r2, [r7, #8]
  49834. 8014a72: 43d2 mvns r2, r2
  49835. 8014a74: 400a ands r2, r1
  49836. 8014a76: f8c3 20a0 str.w r2, [r3, #160] @ 0xa0
  49837. xReturn = pdTRUE;
  49838. 8014a7a: 2301 movs r3, #1
  49839. 8014a7c: 617b str r3, [r7, #20]
  49840. }
  49841. pxCurrentTCB->ucNotifyState = taskNOT_WAITING_NOTIFICATION;
  49842. 8014a7e: 4b06 ldr r3, [pc, #24] @ (8014a98 <xTaskNotifyWait+0xb8>)
  49843. 8014a80: 681b ldr r3, [r3, #0]
  49844. 8014a82: 2200 movs r2, #0
  49845. 8014a84: f883 20a4 strb.w r2, [r3, #164] @ 0xa4
  49846. }
  49847. taskEXIT_CRITICAL();
  49848. 8014a88: f000 ffd0 bl 8015a2c <vPortExitCritical>
  49849. return xReturn;
  49850. 8014a8c: 697b ldr r3, [r7, #20]
  49851. }
  49852. 8014a8e: 4618 mov r0, r3
  49853. 8014a90: 3718 adds r7, #24
  49854. 8014a92: 46bd mov sp, r7
  49855. 8014a94: bd80 pop {r7, pc}
  49856. 8014a96: bf00 nop
  49857. 8014a98: 24003d70 .word 0x24003d70
  49858. 8014a9c: e000ed04 .word 0xe000ed04
  49859. 08014aa0 <xTaskGenericNotify>:
  49860. /*-----------------------------------------------------------*/
  49861. #if( configUSE_TASK_NOTIFICATIONS == 1 )
  49862. BaseType_t xTaskGenericNotify( TaskHandle_t xTaskToNotify, uint32_t ulValue, eNotifyAction eAction, uint32_t *pulPreviousNotificationValue )
  49863. {
  49864. 8014aa0: b580 push {r7, lr}
  49865. 8014aa2: b08a sub sp, #40 @ 0x28
  49866. 8014aa4: af00 add r7, sp, #0
  49867. 8014aa6: 60f8 str r0, [r7, #12]
  49868. 8014aa8: 60b9 str r1, [r7, #8]
  49869. 8014aaa: 603b str r3, [r7, #0]
  49870. 8014aac: 4613 mov r3, r2
  49871. 8014aae: 71fb strb r3, [r7, #7]
  49872. TCB_t * pxTCB;
  49873. BaseType_t xReturn = pdPASS;
  49874. 8014ab0: 2301 movs r3, #1
  49875. 8014ab2: 627b str r3, [r7, #36] @ 0x24
  49876. uint8_t ucOriginalNotifyState;
  49877. configASSERT( xTaskToNotify );
  49878. 8014ab4: 68fb ldr r3, [r7, #12]
  49879. 8014ab6: 2b00 cmp r3, #0
  49880. 8014ab8: d10b bne.n 8014ad2 <xTaskGenericNotify+0x32>
  49881. __asm volatile
  49882. 8014aba: f04f 0350 mov.w r3, #80 @ 0x50
  49883. 8014abe: f383 8811 msr BASEPRI, r3
  49884. 8014ac2: f3bf 8f6f isb sy
  49885. 8014ac6: f3bf 8f4f dsb sy
  49886. 8014aca: 61bb str r3, [r7, #24]
  49887. }
  49888. 8014acc: bf00 nop
  49889. 8014ace: bf00 nop
  49890. 8014ad0: e7fd b.n 8014ace <xTaskGenericNotify+0x2e>
  49891. pxTCB = xTaskToNotify;
  49892. 8014ad2: 68fb ldr r3, [r7, #12]
  49893. 8014ad4: 623b str r3, [r7, #32]
  49894. taskENTER_CRITICAL();
  49895. 8014ad6: f000 ff77 bl 80159c8 <vPortEnterCritical>
  49896. {
  49897. if( pulPreviousNotificationValue != NULL )
  49898. 8014ada: 683b ldr r3, [r7, #0]
  49899. 8014adc: 2b00 cmp r3, #0
  49900. 8014ade: d004 beq.n 8014aea <xTaskGenericNotify+0x4a>
  49901. {
  49902. *pulPreviousNotificationValue = pxTCB->ulNotifiedValue;
  49903. 8014ae0: 6a3b ldr r3, [r7, #32]
  49904. 8014ae2: f8d3 20a0 ldr.w r2, [r3, #160] @ 0xa0
  49905. 8014ae6: 683b ldr r3, [r7, #0]
  49906. 8014ae8: 601a str r2, [r3, #0]
  49907. }
  49908. ucOriginalNotifyState = pxTCB->ucNotifyState;
  49909. 8014aea: 6a3b ldr r3, [r7, #32]
  49910. 8014aec: f893 30a4 ldrb.w r3, [r3, #164] @ 0xa4
  49911. 8014af0: 77fb strb r3, [r7, #31]
  49912. pxTCB->ucNotifyState = taskNOTIFICATION_RECEIVED;
  49913. 8014af2: 6a3b ldr r3, [r7, #32]
  49914. 8014af4: 2202 movs r2, #2
  49915. 8014af6: f883 20a4 strb.w r2, [r3, #164] @ 0xa4
  49916. switch( eAction )
  49917. 8014afa: 79fb ldrb r3, [r7, #7]
  49918. 8014afc: 2b04 cmp r3, #4
  49919. 8014afe: d82e bhi.n 8014b5e <xTaskGenericNotify+0xbe>
  49920. 8014b00: a201 add r2, pc, #4 @ (adr r2, 8014b08 <xTaskGenericNotify+0x68>)
  49921. 8014b02: f852 f023 ldr.w pc, [r2, r3, lsl #2]
  49922. 8014b06: bf00 nop
  49923. 8014b08: 08014b83 .word 0x08014b83
  49924. 8014b0c: 08014b1d .word 0x08014b1d
  49925. 8014b10: 08014b2f .word 0x08014b2f
  49926. 8014b14: 08014b3f .word 0x08014b3f
  49927. 8014b18: 08014b49 .word 0x08014b49
  49928. {
  49929. case eSetBits :
  49930. pxTCB->ulNotifiedValue |= ulValue;
  49931. 8014b1c: 6a3b ldr r3, [r7, #32]
  49932. 8014b1e: f8d3 20a0 ldr.w r2, [r3, #160] @ 0xa0
  49933. 8014b22: 68bb ldr r3, [r7, #8]
  49934. 8014b24: 431a orrs r2, r3
  49935. 8014b26: 6a3b ldr r3, [r7, #32]
  49936. 8014b28: f8c3 20a0 str.w r2, [r3, #160] @ 0xa0
  49937. break;
  49938. 8014b2c: e02c b.n 8014b88 <xTaskGenericNotify+0xe8>
  49939. case eIncrement :
  49940. ( pxTCB->ulNotifiedValue )++;
  49941. 8014b2e: 6a3b ldr r3, [r7, #32]
  49942. 8014b30: f8d3 30a0 ldr.w r3, [r3, #160] @ 0xa0
  49943. 8014b34: 1c5a adds r2, r3, #1
  49944. 8014b36: 6a3b ldr r3, [r7, #32]
  49945. 8014b38: f8c3 20a0 str.w r2, [r3, #160] @ 0xa0
  49946. break;
  49947. 8014b3c: e024 b.n 8014b88 <xTaskGenericNotify+0xe8>
  49948. case eSetValueWithOverwrite :
  49949. pxTCB->ulNotifiedValue = ulValue;
  49950. 8014b3e: 6a3b ldr r3, [r7, #32]
  49951. 8014b40: 68ba ldr r2, [r7, #8]
  49952. 8014b42: f8c3 20a0 str.w r2, [r3, #160] @ 0xa0
  49953. break;
  49954. 8014b46: e01f b.n 8014b88 <xTaskGenericNotify+0xe8>
  49955. case eSetValueWithoutOverwrite :
  49956. if( ucOriginalNotifyState != taskNOTIFICATION_RECEIVED )
  49957. 8014b48: 7ffb ldrb r3, [r7, #31]
  49958. 8014b4a: 2b02 cmp r3, #2
  49959. 8014b4c: d004 beq.n 8014b58 <xTaskGenericNotify+0xb8>
  49960. {
  49961. pxTCB->ulNotifiedValue = ulValue;
  49962. 8014b4e: 6a3b ldr r3, [r7, #32]
  49963. 8014b50: 68ba ldr r2, [r7, #8]
  49964. 8014b52: f8c3 20a0 str.w r2, [r3, #160] @ 0xa0
  49965. else
  49966. {
  49967. /* The value could not be written to the task. */
  49968. xReturn = pdFAIL;
  49969. }
  49970. break;
  49971. 8014b56: e017 b.n 8014b88 <xTaskGenericNotify+0xe8>
  49972. xReturn = pdFAIL;
  49973. 8014b58: 2300 movs r3, #0
  49974. 8014b5a: 627b str r3, [r7, #36] @ 0x24
  49975. break;
  49976. 8014b5c: e014 b.n 8014b88 <xTaskGenericNotify+0xe8>
  49977. default:
  49978. /* Should not get here if all enums are handled.
  49979. Artificially force an assert by testing a value the
  49980. compiler can't assume is const. */
  49981. configASSERT( pxTCB->ulNotifiedValue == ~0UL );
  49982. 8014b5e: 6a3b ldr r3, [r7, #32]
  49983. 8014b60: f8d3 30a0 ldr.w r3, [r3, #160] @ 0xa0
  49984. 8014b64: f1b3 3fff cmp.w r3, #4294967295 @ 0xffffffff
  49985. 8014b68: d00d beq.n 8014b86 <xTaskGenericNotify+0xe6>
  49986. __asm volatile
  49987. 8014b6a: f04f 0350 mov.w r3, #80 @ 0x50
  49988. 8014b6e: f383 8811 msr BASEPRI, r3
  49989. 8014b72: f3bf 8f6f isb sy
  49990. 8014b76: f3bf 8f4f dsb sy
  49991. 8014b7a: 617b str r3, [r7, #20]
  49992. }
  49993. 8014b7c: bf00 nop
  49994. 8014b7e: bf00 nop
  49995. 8014b80: e7fd b.n 8014b7e <xTaskGenericNotify+0xde>
  49996. break;
  49997. 8014b82: bf00 nop
  49998. 8014b84: e000 b.n 8014b88 <xTaskGenericNotify+0xe8>
  49999. break;
  50000. 8014b86: bf00 nop
  50001. traceTASK_NOTIFY();
  50002. /* If the task is in the blocked state specifically to wait for a
  50003. notification then unblock it now. */
  50004. if( ucOriginalNotifyState == taskWAITING_NOTIFICATION )
  50005. 8014b88: 7ffb ldrb r3, [r7, #31]
  50006. 8014b8a: 2b01 cmp r3, #1
  50007. 8014b8c: d13b bne.n 8014c06 <xTaskGenericNotify+0x166>
  50008. {
  50009. ( void ) uxListRemove( &( pxTCB->xStateListItem ) );
  50010. 8014b8e: 6a3b ldr r3, [r7, #32]
  50011. 8014b90: 3304 adds r3, #4
  50012. 8014b92: 4618 mov r0, r3
  50013. 8014b94: f7fd fa02 bl 8011f9c <uxListRemove>
  50014. prvAddTaskToReadyList( pxTCB );
  50015. 8014b98: 6a3b ldr r3, [r7, #32]
  50016. 8014b9a: 6ada ldr r2, [r3, #44] @ 0x2c
  50017. 8014b9c: 4b1d ldr r3, [pc, #116] @ (8014c14 <xTaskGenericNotify+0x174>)
  50018. 8014b9e: 681b ldr r3, [r3, #0]
  50019. 8014ba0: 429a cmp r2, r3
  50020. 8014ba2: d903 bls.n 8014bac <xTaskGenericNotify+0x10c>
  50021. 8014ba4: 6a3b ldr r3, [r7, #32]
  50022. 8014ba6: 6adb ldr r3, [r3, #44] @ 0x2c
  50023. 8014ba8: 4a1a ldr r2, [pc, #104] @ (8014c14 <xTaskGenericNotify+0x174>)
  50024. 8014baa: 6013 str r3, [r2, #0]
  50025. 8014bac: 6a3b ldr r3, [r7, #32]
  50026. 8014bae: 6ada ldr r2, [r3, #44] @ 0x2c
  50027. 8014bb0: 4613 mov r3, r2
  50028. 8014bb2: 009b lsls r3, r3, #2
  50029. 8014bb4: 4413 add r3, r2
  50030. 8014bb6: 009b lsls r3, r3, #2
  50031. 8014bb8: 4a17 ldr r2, [pc, #92] @ (8014c18 <xTaskGenericNotify+0x178>)
  50032. 8014bba: 441a add r2, r3
  50033. 8014bbc: 6a3b ldr r3, [r7, #32]
  50034. 8014bbe: 3304 adds r3, #4
  50035. 8014bc0: 4619 mov r1, r3
  50036. 8014bc2: 4610 mov r0, r2
  50037. 8014bc4: f7fd f98d bl 8011ee2 <vListInsertEnd>
  50038. /* The task should not have been on an event list. */
  50039. configASSERT( listLIST_ITEM_CONTAINER( &( pxTCB->xEventListItem ) ) == NULL );
  50040. 8014bc8: 6a3b ldr r3, [r7, #32]
  50041. 8014bca: 6a9b ldr r3, [r3, #40] @ 0x28
  50042. 8014bcc: 2b00 cmp r3, #0
  50043. 8014bce: d00b beq.n 8014be8 <xTaskGenericNotify+0x148>
  50044. __asm volatile
  50045. 8014bd0: f04f 0350 mov.w r3, #80 @ 0x50
  50046. 8014bd4: f383 8811 msr BASEPRI, r3
  50047. 8014bd8: f3bf 8f6f isb sy
  50048. 8014bdc: f3bf 8f4f dsb sy
  50049. 8014be0: 613b str r3, [r7, #16]
  50050. }
  50051. 8014be2: bf00 nop
  50052. 8014be4: bf00 nop
  50053. 8014be6: e7fd b.n 8014be4 <xTaskGenericNotify+0x144>
  50054. earliest possible time. */
  50055. prvResetNextTaskUnblockTime();
  50056. }
  50057. #endif
  50058. if( pxTCB->uxPriority > pxCurrentTCB->uxPriority )
  50059. 8014be8: 6a3b ldr r3, [r7, #32]
  50060. 8014bea: 6ada ldr r2, [r3, #44] @ 0x2c
  50061. 8014bec: 4b0b ldr r3, [pc, #44] @ (8014c1c <xTaskGenericNotify+0x17c>)
  50062. 8014bee: 681b ldr r3, [r3, #0]
  50063. 8014bf0: 6adb ldr r3, [r3, #44] @ 0x2c
  50064. 8014bf2: 429a cmp r2, r3
  50065. 8014bf4: d907 bls.n 8014c06 <xTaskGenericNotify+0x166>
  50066. {
  50067. /* The notified task has a priority above the currently
  50068. executing task so a yield is required. */
  50069. taskYIELD_IF_USING_PREEMPTION();
  50070. 8014bf6: 4b0a ldr r3, [pc, #40] @ (8014c20 <xTaskGenericNotify+0x180>)
  50071. 8014bf8: f04f 5280 mov.w r2, #268435456 @ 0x10000000
  50072. 8014bfc: 601a str r2, [r3, #0]
  50073. 8014bfe: f3bf 8f4f dsb sy
  50074. 8014c02: f3bf 8f6f isb sy
  50075. else
  50076. {
  50077. mtCOVERAGE_TEST_MARKER();
  50078. }
  50079. }
  50080. taskEXIT_CRITICAL();
  50081. 8014c06: f000 ff11 bl 8015a2c <vPortExitCritical>
  50082. return xReturn;
  50083. 8014c0a: 6a7b ldr r3, [r7, #36] @ 0x24
  50084. }
  50085. 8014c0c: 4618 mov r0, r3
  50086. 8014c0e: 3728 adds r7, #40 @ 0x28
  50087. 8014c10: 46bd mov sp, r7
  50088. 8014c12: bd80 pop {r7, pc}
  50089. 8014c14: 2400424c .word 0x2400424c
  50090. 8014c18: 24003d74 .word 0x24003d74
  50091. 8014c1c: 24003d70 .word 0x24003d70
  50092. 8014c20: e000ed04 .word 0xe000ed04
  50093. 08014c24 <xTaskGenericNotifyFromISR>:
  50094. /*-----------------------------------------------------------*/
  50095. #if( configUSE_TASK_NOTIFICATIONS == 1 )
  50096. BaseType_t xTaskGenericNotifyFromISR( TaskHandle_t xTaskToNotify, uint32_t ulValue, eNotifyAction eAction, uint32_t *pulPreviousNotificationValue, BaseType_t *pxHigherPriorityTaskWoken )
  50097. {
  50098. 8014c24: b580 push {r7, lr}
  50099. 8014c26: b08e sub sp, #56 @ 0x38
  50100. 8014c28: af00 add r7, sp, #0
  50101. 8014c2a: 60f8 str r0, [r7, #12]
  50102. 8014c2c: 60b9 str r1, [r7, #8]
  50103. 8014c2e: 603b str r3, [r7, #0]
  50104. 8014c30: 4613 mov r3, r2
  50105. 8014c32: 71fb strb r3, [r7, #7]
  50106. TCB_t * pxTCB;
  50107. uint8_t ucOriginalNotifyState;
  50108. BaseType_t xReturn = pdPASS;
  50109. 8014c34: 2301 movs r3, #1
  50110. 8014c36: 637b str r3, [r7, #52] @ 0x34
  50111. UBaseType_t uxSavedInterruptStatus;
  50112. configASSERT( xTaskToNotify );
  50113. 8014c38: 68fb ldr r3, [r7, #12]
  50114. 8014c3a: 2b00 cmp r3, #0
  50115. 8014c3c: d10b bne.n 8014c56 <xTaskGenericNotifyFromISR+0x32>
  50116. __asm volatile
  50117. 8014c3e: f04f 0350 mov.w r3, #80 @ 0x50
  50118. 8014c42: f383 8811 msr BASEPRI, r3
  50119. 8014c46: f3bf 8f6f isb sy
  50120. 8014c4a: f3bf 8f4f dsb sy
  50121. 8014c4e: 627b str r3, [r7, #36] @ 0x24
  50122. }
  50123. 8014c50: bf00 nop
  50124. 8014c52: bf00 nop
  50125. 8014c54: e7fd b.n 8014c52 <xTaskGenericNotifyFromISR+0x2e>
  50126. below the maximum system call interrupt priority. FreeRTOS maintains a
  50127. separate interrupt safe API to ensure interrupt entry is as fast and as
  50128. simple as possible. More information (albeit Cortex-M specific) is
  50129. provided on the following link:
  50130. http://www.freertos.org/RTOS-Cortex-M3-M4.html */
  50131. portASSERT_IF_INTERRUPT_PRIORITY_INVALID();
  50132. 8014c56: f000 ff97 bl 8015b88 <vPortValidateInterruptPriority>
  50133. pxTCB = xTaskToNotify;
  50134. 8014c5a: 68fb ldr r3, [r7, #12]
  50135. 8014c5c: 633b str r3, [r7, #48] @ 0x30
  50136. __asm volatile
  50137. 8014c5e: f3ef 8211 mrs r2, BASEPRI
  50138. 8014c62: f04f 0350 mov.w r3, #80 @ 0x50
  50139. 8014c66: f383 8811 msr BASEPRI, r3
  50140. 8014c6a: f3bf 8f6f isb sy
  50141. 8014c6e: f3bf 8f4f dsb sy
  50142. 8014c72: 623a str r2, [r7, #32]
  50143. 8014c74: 61fb str r3, [r7, #28]
  50144. return ulOriginalBASEPRI;
  50145. 8014c76: 6a3b ldr r3, [r7, #32]
  50146. uxSavedInterruptStatus = portSET_INTERRUPT_MASK_FROM_ISR();
  50147. 8014c78: 62fb str r3, [r7, #44] @ 0x2c
  50148. {
  50149. if( pulPreviousNotificationValue != NULL )
  50150. 8014c7a: 683b ldr r3, [r7, #0]
  50151. 8014c7c: 2b00 cmp r3, #0
  50152. 8014c7e: d004 beq.n 8014c8a <xTaskGenericNotifyFromISR+0x66>
  50153. {
  50154. *pulPreviousNotificationValue = pxTCB->ulNotifiedValue;
  50155. 8014c80: 6b3b ldr r3, [r7, #48] @ 0x30
  50156. 8014c82: f8d3 20a0 ldr.w r2, [r3, #160] @ 0xa0
  50157. 8014c86: 683b ldr r3, [r7, #0]
  50158. 8014c88: 601a str r2, [r3, #0]
  50159. }
  50160. ucOriginalNotifyState = pxTCB->ucNotifyState;
  50161. 8014c8a: 6b3b ldr r3, [r7, #48] @ 0x30
  50162. 8014c8c: f893 30a4 ldrb.w r3, [r3, #164] @ 0xa4
  50163. 8014c90: f887 302b strb.w r3, [r7, #43] @ 0x2b
  50164. pxTCB->ucNotifyState = taskNOTIFICATION_RECEIVED;
  50165. 8014c94: 6b3b ldr r3, [r7, #48] @ 0x30
  50166. 8014c96: 2202 movs r2, #2
  50167. 8014c98: f883 20a4 strb.w r2, [r3, #164] @ 0xa4
  50168. switch( eAction )
  50169. 8014c9c: 79fb ldrb r3, [r7, #7]
  50170. 8014c9e: 2b04 cmp r3, #4
  50171. 8014ca0: d82e bhi.n 8014d00 <xTaskGenericNotifyFromISR+0xdc>
  50172. 8014ca2: a201 add r2, pc, #4 @ (adr r2, 8014ca8 <xTaskGenericNotifyFromISR+0x84>)
  50173. 8014ca4: f852 f023 ldr.w pc, [r2, r3, lsl #2]
  50174. 8014ca8: 08014d25 .word 0x08014d25
  50175. 8014cac: 08014cbd .word 0x08014cbd
  50176. 8014cb0: 08014ccf .word 0x08014ccf
  50177. 8014cb4: 08014cdf .word 0x08014cdf
  50178. 8014cb8: 08014ce9 .word 0x08014ce9
  50179. {
  50180. case eSetBits :
  50181. pxTCB->ulNotifiedValue |= ulValue;
  50182. 8014cbc: 6b3b ldr r3, [r7, #48] @ 0x30
  50183. 8014cbe: f8d3 20a0 ldr.w r2, [r3, #160] @ 0xa0
  50184. 8014cc2: 68bb ldr r3, [r7, #8]
  50185. 8014cc4: 431a orrs r2, r3
  50186. 8014cc6: 6b3b ldr r3, [r7, #48] @ 0x30
  50187. 8014cc8: f8c3 20a0 str.w r2, [r3, #160] @ 0xa0
  50188. break;
  50189. 8014ccc: e02d b.n 8014d2a <xTaskGenericNotifyFromISR+0x106>
  50190. case eIncrement :
  50191. ( pxTCB->ulNotifiedValue )++;
  50192. 8014cce: 6b3b ldr r3, [r7, #48] @ 0x30
  50193. 8014cd0: f8d3 30a0 ldr.w r3, [r3, #160] @ 0xa0
  50194. 8014cd4: 1c5a adds r2, r3, #1
  50195. 8014cd6: 6b3b ldr r3, [r7, #48] @ 0x30
  50196. 8014cd8: f8c3 20a0 str.w r2, [r3, #160] @ 0xa0
  50197. break;
  50198. 8014cdc: e025 b.n 8014d2a <xTaskGenericNotifyFromISR+0x106>
  50199. case eSetValueWithOverwrite :
  50200. pxTCB->ulNotifiedValue = ulValue;
  50201. 8014cde: 6b3b ldr r3, [r7, #48] @ 0x30
  50202. 8014ce0: 68ba ldr r2, [r7, #8]
  50203. 8014ce2: f8c3 20a0 str.w r2, [r3, #160] @ 0xa0
  50204. break;
  50205. 8014ce6: e020 b.n 8014d2a <xTaskGenericNotifyFromISR+0x106>
  50206. case eSetValueWithoutOverwrite :
  50207. if( ucOriginalNotifyState != taskNOTIFICATION_RECEIVED )
  50208. 8014ce8: f897 302b ldrb.w r3, [r7, #43] @ 0x2b
  50209. 8014cec: 2b02 cmp r3, #2
  50210. 8014cee: d004 beq.n 8014cfa <xTaskGenericNotifyFromISR+0xd6>
  50211. {
  50212. pxTCB->ulNotifiedValue = ulValue;
  50213. 8014cf0: 6b3b ldr r3, [r7, #48] @ 0x30
  50214. 8014cf2: 68ba ldr r2, [r7, #8]
  50215. 8014cf4: f8c3 20a0 str.w r2, [r3, #160] @ 0xa0
  50216. else
  50217. {
  50218. /* The value could not be written to the task. */
  50219. xReturn = pdFAIL;
  50220. }
  50221. break;
  50222. 8014cf8: e017 b.n 8014d2a <xTaskGenericNotifyFromISR+0x106>
  50223. xReturn = pdFAIL;
  50224. 8014cfa: 2300 movs r3, #0
  50225. 8014cfc: 637b str r3, [r7, #52] @ 0x34
  50226. break;
  50227. 8014cfe: e014 b.n 8014d2a <xTaskGenericNotifyFromISR+0x106>
  50228. default:
  50229. /* Should not get here if all enums are handled.
  50230. Artificially force an assert by testing a value the
  50231. compiler can't assume is const. */
  50232. configASSERT( pxTCB->ulNotifiedValue == ~0UL );
  50233. 8014d00: 6b3b ldr r3, [r7, #48] @ 0x30
  50234. 8014d02: f8d3 30a0 ldr.w r3, [r3, #160] @ 0xa0
  50235. 8014d06: f1b3 3fff cmp.w r3, #4294967295 @ 0xffffffff
  50236. 8014d0a: d00d beq.n 8014d28 <xTaskGenericNotifyFromISR+0x104>
  50237. __asm volatile
  50238. 8014d0c: f04f 0350 mov.w r3, #80 @ 0x50
  50239. 8014d10: f383 8811 msr BASEPRI, r3
  50240. 8014d14: f3bf 8f6f isb sy
  50241. 8014d18: f3bf 8f4f dsb sy
  50242. 8014d1c: 61bb str r3, [r7, #24]
  50243. }
  50244. 8014d1e: bf00 nop
  50245. 8014d20: bf00 nop
  50246. 8014d22: e7fd b.n 8014d20 <xTaskGenericNotifyFromISR+0xfc>
  50247. break;
  50248. 8014d24: bf00 nop
  50249. 8014d26: e000 b.n 8014d2a <xTaskGenericNotifyFromISR+0x106>
  50250. break;
  50251. 8014d28: bf00 nop
  50252. traceTASK_NOTIFY_FROM_ISR();
  50253. /* If the task is in the blocked state specifically to wait for a
  50254. notification then unblock it now. */
  50255. if( ucOriginalNotifyState == taskWAITING_NOTIFICATION )
  50256. 8014d2a: f897 302b ldrb.w r3, [r7, #43] @ 0x2b
  50257. 8014d2e: 2b01 cmp r3, #1
  50258. 8014d30: d147 bne.n 8014dc2 <xTaskGenericNotifyFromISR+0x19e>
  50259. {
  50260. /* The task should not have been on an event list. */
  50261. configASSERT( listLIST_ITEM_CONTAINER( &( pxTCB->xEventListItem ) ) == NULL );
  50262. 8014d32: 6b3b ldr r3, [r7, #48] @ 0x30
  50263. 8014d34: 6a9b ldr r3, [r3, #40] @ 0x28
  50264. 8014d36: 2b00 cmp r3, #0
  50265. 8014d38: d00b beq.n 8014d52 <xTaskGenericNotifyFromISR+0x12e>
  50266. __asm volatile
  50267. 8014d3a: f04f 0350 mov.w r3, #80 @ 0x50
  50268. 8014d3e: f383 8811 msr BASEPRI, r3
  50269. 8014d42: f3bf 8f6f isb sy
  50270. 8014d46: f3bf 8f4f dsb sy
  50271. 8014d4a: 617b str r3, [r7, #20]
  50272. }
  50273. 8014d4c: bf00 nop
  50274. 8014d4e: bf00 nop
  50275. 8014d50: e7fd b.n 8014d4e <xTaskGenericNotifyFromISR+0x12a>
  50276. if( uxSchedulerSuspended == ( UBaseType_t ) pdFALSE )
  50277. 8014d52: 4b21 ldr r3, [pc, #132] @ (8014dd8 <xTaskGenericNotifyFromISR+0x1b4>)
  50278. 8014d54: 681b ldr r3, [r3, #0]
  50279. 8014d56: 2b00 cmp r3, #0
  50280. 8014d58: d11d bne.n 8014d96 <xTaskGenericNotifyFromISR+0x172>
  50281. {
  50282. ( void ) uxListRemove( &( pxTCB->xStateListItem ) );
  50283. 8014d5a: 6b3b ldr r3, [r7, #48] @ 0x30
  50284. 8014d5c: 3304 adds r3, #4
  50285. 8014d5e: 4618 mov r0, r3
  50286. 8014d60: f7fd f91c bl 8011f9c <uxListRemove>
  50287. prvAddTaskToReadyList( pxTCB );
  50288. 8014d64: 6b3b ldr r3, [r7, #48] @ 0x30
  50289. 8014d66: 6ada ldr r2, [r3, #44] @ 0x2c
  50290. 8014d68: 4b1c ldr r3, [pc, #112] @ (8014ddc <xTaskGenericNotifyFromISR+0x1b8>)
  50291. 8014d6a: 681b ldr r3, [r3, #0]
  50292. 8014d6c: 429a cmp r2, r3
  50293. 8014d6e: d903 bls.n 8014d78 <xTaskGenericNotifyFromISR+0x154>
  50294. 8014d70: 6b3b ldr r3, [r7, #48] @ 0x30
  50295. 8014d72: 6adb ldr r3, [r3, #44] @ 0x2c
  50296. 8014d74: 4a19 ldr r2, [pc, #100] @ (8014ddc <xTaskGenericNotifyFromISR+0x1b8>)
  50297. 8014d76: 6013 str r3, [r2, #0]
  50298. 8014d78: 6b3b ldr r3, [r7, #48] @ 0x30
  50299. 8014d7a: 6ada ldr r2, [r3, #44] @ 0x2c
  50300. 8014d7c: 4613 mov r3, r2
  50301. 8014d7e: 009b lsls r3, r3, #2
  50302. 8014d80: 4413 add r3, r2
  50303. 8014d82: 009b lsls r3, r3, #2
  50304. 8014d84: 4a16 ldr r2, [pc, #88] @ (8014de0 <xTaskGenericNotifyFromISR+0x1bc>)
  50305. 8014d86: 441a add r2, r3
  50306. 8014d88: 6b3b ldr r3, [r7, #48] @ 0x30
  50307. 8014d8a: 3304 adds r3, #4
  50308. 8014d8c: 4619 mov r1, r3
  50309. 8014d8e: 4610 mov r0, r2
  50310. 8014d90: f7fd f8a7 bl 8011ee2 <vListInsertEnd>
  50311. 8014d94: e005 b.n 8014da2 <xTaskGenericNotifyFromISR+0x17e>
  50312. }
  50313. else
  50314. {
  50315. /* The delayed and ready lists cannot be accessed, so hold
  50316. this task pending until the scheduler is resumed. */
  50317. vListInsertEnd( &( xPendingReadyList ), &( pxTCB->xEventListItem ) );
  50318. 8014d96: 6b3b ldr r3, [r7, #48] @ 0x30
  50319. 8014d98: 3318 adds r3, #24
  50320. 8014d9a: 4619 mov r1, r3
  50321. 8014d9c: 4811 ldr r0, [pc, #68] @ (8014de4 <xTaskGenericNotifyFromISR+0x1c0>)
  50322. 8014d9e: f7fd f8a0 bl 8011ee2 <vListInsertEnd>
  50323. }
  50324. if( pxTCB->uxPriority > pxCurrentTCB->uxPriority )
  50325. 8014da2: 6b3b ldr r3, [r7, #48] @ 0x30
  50326. 8014da4: 6ada ldr r2, [r3, #44] @ 0x2c
  50327. 8014da6: 4b10 ldr r3, [pc, #64] @ (8014de8 <xTaskGenericNotifyFromISR+0x1c4>)
  50328. 8014da8: 681b ldr r3, [r3, #0]
  50329. 8014daa: 6adb ldr r3, [r3, #44] @ 0x2c
  50330. 8014dac: 429a cmp r2, r3
  50331. 8014dae: d908 bls.n 8014dc2 <xTaskGenericNotifyFromISR+0x19e>
  50332. {
  50333. /* The notified task has a priority above the currently
  50334. executing task so a yield is required. */
  50335. if( pxHigherPriorityTaskWoken != NULL )
  50336. 8014db0: 6c3b ldr r3, [r7, #64] @ 0x40
  50337. 8014db2: 2b00 cmp r3, #0
  50338. 8014db4: d002 beq.n 8014dbc <xTaskGenericNotifyFromISR+0x198>
  50339. {
  50340. *pxHigherPriorityTaskWoken = pdTRUE;
  50341. 8014db6: 6c3b ldr r3, [r7, #64] @ 0x40
  50342. 8014db8: 2201 movs r2, #1
  50343. 8014dba: 601a str r2, [r3, #0]
  50344. }
  50345. /* Mark that a yield is pending in case the user is not
  50346. using the "xHigherPriorityTaskWoken" parameter to an ISR
  50347. safe FreeRTOS function. */
  50348. xYieldPending = pdTRUE;
  50349. 8014dbc: 4b0b ldr r3, [pc, #44] @ (8014dec <xTaskGenericNotifyFromISR+0x1c8>)
  50350. 8014dbe: 2201 movs r2, #1
  50351. 8014dc0: 601a str r2, [r3, #0]
  50352. 8014dc2: 6afb ldr r3, [r7, #44] @ 0x2c
  50353. 8014dc4: 613b str r3, [r7, #16]
  50354. __asm volatile
  50355. 8014dc6: 693b ldr r3, [r7, #16]
  50356. 8014dc8: f383 8811 msr BASEPRI, r3
  50357. }
  50358. 8014dcc: bf00 nop
  50359. }
  50360. }
  50361. }
  50362. portCLEAR_INTERRUPT_MASK_FROM_ISR( uxSavedInterruptStatus );
  50363. return xReturn;
  50364. 8014dce: 6b7b ldr r3, [r7, #52] @ 0x34
  50365. }
  50366. 8014dd0: 4618 mov r0, r3
  50367. 8014dd2: 3738 adds r7, #56 @ 0x38
  50368. 8014dd4: 46bd mov sp, r7
  50369. 8014dd6: bd80 pop {r7, pc}
  50370. 8014dd8: 2400426c .word 0x2400426c
  50371. 8014ddc: 2400424c .word 0x2400424c
  50372. 8014de0: 24003d74 .word 0x24003d74
  50373. 8014de4: 24004204 .word 0x24004204
  50374. 8014de8: 24003d70 .word 0x24003d70
  50375. 8014dec: 24004258 .word 0x24004258
  50376. 08014df0 <xTaskNotifyStateClear>:
  50377. /*-----------------------------------------------------------*/
  50378. #if( configUSE_TASK_NOTIFICATIONS == 1 )
  50379. BaseType_t xTaskNotifyStateClear( TaskHandle_t xTask )
  50380. {
  50381. 8014df0: b580 push {r7, lr}
  50382. 8014df2: b084 sub sp, #16
  50383. 8014df4: af00 add r7, sp, #0
  50384. 8014df6: 6078 str r0, [r7, #4]
  50385. TCB_t *pxTCB;
  50386. BaseType_t xReturn;
  50387. /* If null is passed in here then it is the calling task that is having
  50388. its notification state cleared. */
  50389. pxTCB = prvGetTCBFromHandle( xTask );
  50390. 8014df8: 687b ldr r3, [r7, #4]
  50391. 8014dfa: 2b00 cmp r3, #0
  50392. 8014dfc: d102 bne.n 8014e04 <xTaskNotifyStateClear+0x14>
  50393. 8014dfe: 4b0e ldr r3, [pc, #56] @ (8014e38 <xTaskNotifyStateClear+0x48>)
  50394. 8014e00: 681b ldr r3, [r3, #0]
  50395. 8014e02: e000 b.n 8014e06 <xTaskNotifyStateClear+0x16>
  50396. 8014e04: 687b ldr r3, [r7, #4]
  50397. 8014e06: 60bb str r3, [r7, #8]
  50398. taskENTER_CRITICAL();
  50399. 8014e08: f000 fdde bl 80159c8 <vPortEnterCritical>
  50400. {
  50401. if( pxTCB->ucNotifyState == taskNOTIFICATION_RECEIVED )
  50402. 8014e0c: 68bb ldr r3, [r7, #8]
  50403. 8014e0e: f893 30a4 ldrb.w r3, [r3, #164] @ 0xa4
  50404. 8014e12: b2db uxtb r3, r3
  50405. 8014e14: 2b02 cmp r3, #2
  50406. 8014e16: d106 bne.n 8014e26 <xTaskNotifyStateClear+0x36>
  50407. {
  50408. pxTCB->ucNotifyState = taskNOT_WAITING_NOTIFICATION;
  50409. 8014e18: 68bb ldr r3, [r7, #8]
  50410. 8014e1a: 2200 movs r2, #0
  50411. 8014e1c: f883 20a4 strb.w r2, [r3, #164] @ 0xa4
  50412. xReturn = pdPASS;
  50413. 8014e20: 2301 movs r3, #1
  50414. 8014e22: 60fb str r3, [r7, #12]
  50415. 8014e24: e001 b.n 8014e2a <xTaskNotifyStateClear+0x3a>
  50416. }
  50417. else
  50418. {
  50419. xReturn = pdFAIL;
  50420. 8014e26: 2300 movs r3, #0
  50421. 8014e28: 60fb str r3, [r7, #12]
  50422. }
  50423. }
  50424. taskEXIT_CRITICAL();
  50425. 8014e2a: f000 fdff bl 8015a2c <vPortExitCritical>
  50426. return xReturn;
  50427. 8014e2e: 68fb ldr r3, [r7, #12]
  50428. }
  50429. 8014e30: 4618 mov r0, r3
  50430. 8014e32: 3710 adds r7, #16
  50431. 8014e34: 46bd mov sp, r7
  50432. 8014e36: bd80 pop {r7, pc}
  50433. 8014e38: 24003d70 .word 0x24003d70
  50434. 08014e3c <prvAddCurrentTaskToDelayedList>:
  50435. #endif
  50436. /*-----------------------------------------------------------*/
  50437. static void prvAddCurrentTaskToDelayedList( TickType_t xTicksToWait, const BaseType_t xCanBlockIndefinitely )
  50438. {
  50439. 8014e3c: b580 push {r7, lr}
  50440. 8014e3e: b084 sub sp, #16
  50441. 8014e40: af00 add r7, sp, #0
  50442. 8014e42: 6078 str r0, [r7, #4]
  50443. 8014e44: 6039 str r1, [r7, #0]
  50444. TickType_t xTimeToWake;
  50445. const TickType_t xConstTickCount = xTickCount;
  50446. 8014e46: 4b21 ldr r3, [pc, #132] @ (8014ecc <prvAddCurrentTaskToDelayedList+0x90>)
  50447. 8014e48: 681b ldr r3, [r3, #0]
  50448. 8014e4a: 60fb str r3, [r7, #12]
  50449. }
  50450. #endif
  50451. /* Remove the task from the ready list before adding it to the blocked list
  50452. as the same list item is used for both lists. */
  50453. if( uxListRemove( &( pxCurrentTCB->xStateListItem ) ) == ( UBaseType_t ) 0 )
  50454. 8014e4c: 4b20 ldr r3, [pc, #128] @ (8014ed0 <prvAddCurrentTaskToDelayedList+0x94>)
  50455. 8014e4e: 681b ldr r3, [r3, #0]
  50456. 8014e50: 3304 adds r3, #4
  50457. 8014e52: 4618 mov r0, r3
  50458. 8014e54: f7fd f8a2 bl 8011f9c <uxListRemove>
  50459. mtCOVERAGE_TEST_MARKER();
  50460. }
  50461. #if ( INCLUDE_vTaskSuspend == 1 )
  50462. {
  50463. if( ( xTicksToWait == portMAX_DELAY ) && ( xCanBlockIndefinitely != pdFALSE ) )
  50464. 8014e58: 687b ldr r3, [r7, #4]
  50465. 8014e5a: f1b3 3fff cmp.w r3, #4294967295 @ 0xffffffff
  50466. 8014e5e: d10a bne.n 8014e76 <prvAddCurrentTaskToDelayedList+0x3a>
  50467. 8014e60: 683b ldr r3, [r7, #0]
  50468. 8014e62: 2b00 cmp r3, #0
  50469. 8014e64: d007 beq.n 8014e76 <prvAddCurrentTaskToDelayedList+0x3a>
  50470. {
  50471. /* Add the task to the suspended task list instead of a delayed task
  50472. list to ensure it is not woken by a timing event. It will block
  50473. indefinitely. */
  50474. vListInsertEnd( &xSuspendedTaskList, &( pxCurrentTCB->xStateListItem ) );
  50475. 8014e66: 4b1a ldr r3, [pc, #104] @ (8014ed0 <prvAddCurrentTaskToDelayedList+0x94>)
  50476. 8014e68: 681b ldr r3, [r3, #0]
  50477. 8014e6a: 3304 adds r3, #4
  50478. 8014e6c: 4619 mov r1, r3
  50479. 8014e6e: 4819 ldr r0, [pc, #100] @ (8014ed4 <prvAddCurrentTaskToDelayedList+0x98>)
  50480. 8014e70: f7fd f837 bl 8011ee2 <vListInsertEnd>
  50481. /* Avoid compiler warning when INCLUDE_vTaskSuspend is not 1. */
  50482. ( void ) xCanBlockIndefinitely;
  50483. }
  50484. #endif /* INCLUDE_vTaskSuspend */
  50485. }
  50486. 8014e74: e026 b.n 8014ec4 <prvAddCurrentTaskToDelayedList+0x88>
  50487. xTimeToWake = xConstTickCount + xTicksToWait;
  50488. 8014e76: 68fa ldr r2, [r7, #12]
  50489. 8014e78: 687b ldr r3, [r7, #4]
  50490. 8014e7a: 4413 add r3, r2
  50491. 8014e7c: 60bb str r3, [r7, #8]
  50492. listSET_LIST_ITEM_VALUE( &( pxCurrentTCB->xStateListItem ), xTimeToWake );
  50493. 8014e7e: 4b14 ldr r3, [pc, #80] @ (8014ed0 <prvAddCurrentTaskToDelayedList+0x94>)
  50494. 8014e80: 681b ldr r3, [r3, #0]
  50495. 8014e82: 68ba ldr r2, [r7, #8]
  50496. 8014e84: 605a str r2, [r3, #4]
  50497. if( xTimeToWake < xConstTickCount )
  50498. 8014e86: 68ba ldr r2, [r7, #8]
  50499. 8014e88: 68fb ldr r3, [r7, #12]
  50500. 8014e8a: 429a cmp r2, r3
  50501. 8014e8c: d209 bcs.n 8014ea2 <prvAddCurrentTaskToDelayedList+0x66>
  50502. vListInsert( pxOverflowDelayedTaskList, &( pxCurrentTCB->xStateListItem ) );
  50503. 8014e8e: 4b12 ldr r3, [pc, #72] @ (8014ed8 <prvAddCurrentTaskToDelayedList+0x9c>)
  50504. 8014e90: 681a ldr r2, [r3, #0]
  50505. 8014e92: 4b0f ldr r3, [pc, #60] @ (8014ed0 <prvAddCurrentTaskToDelayedList+0x94>)
  50506. 8014e94: 681b ldr r3, [r3, #0]
  50507. 8014e96: 3304 adds r3, #4
  50508. 8014e98: 4619 mov r1, r3
  50509. 8014e9a: 4610 mov r0, r2
  50510. 8014e9c: f7fd f845 bl 8011f2a <vListInsert>
  50511. }
  50512. 8014ea0: e010 b.n 8014ec4 <prvAddCurrentTaskToDelayedList+0x88>
  50513. vListInsert( pxDelayedTaskList, &( pxCurrentTCB->xStateListItem ) );
  50514. 8014ea2: 4b0e ldr r3, [pc, #56] @ (8014edc <prvAddCurrentTaskToDelayedList+0xa0>)
  50515. 8014ea4: 681a ldr r2, [r3, #0]
  50516. 8014ea6: 4b0a ldr r3, [pc, #40] @ (8014ed0 <prvAddCurrentTaskToDelayedList+0x94>)
  50517. 8014ea8: 681b ldr r3, [r3, #0]
  50518. 8014eaa: 3304 adds r3, #4
  50519. 8014eac: 4619 mov r1, r3
  50520. 8014eae: 4610 mov r0, r2
  50521. 8014eb0: f7fd f83b bl 8011f2a <vListInsert>
  50522. if( xTimeToWake < xNextTaskUnblockTime )
  50523. 8014eb4: 4b0a ldr r3, [pc, #40] @ (8014ee0 <prvAddCurrentTaskToDelayedList+0xa4>)
  50524. 8014eb6: 681b ldr r3, [r3, #0]
  50525. 8014eb8: 68ba ldr r2, [r7, #8]
  50526. 8014eba: 429a cmp r2, r3
  50527. 8014ebc: d202 bcs.n 8014ec4 <prvAddCurrentTaskToDelayedList+0x88>
  50528. xNextTaskUnblockTime = xTimeToWake;
  50529. 8014ebe: 4a08 ldr r2, [pc, #32] @ (8014ee0 <prvAddCurrentTaskToDelayedList+0xa4>)
  50530. 8014ec0: 68bb ldr r3, [r7, #8]
  50531. 8014ec2: 6013 str r3, [r2, #0]
  50532. }
  50533. 8014ec4: bf00 nop
  50534. 8014ec6: 3710 adds r7, #16
  50535. 8014ec8: 46bd mov sp, r7
  50536. 8014eca: bd80 pop {r7, pc}
  50537. 8014ecc: 24004248 .word 0x24004248
  50538. 8014ed0: 24003d70 .word 0x24003d70
  50539. 8014ed4: 24004230 .word 0x24004230
  50540. 8014ed8: 24004200 .word 0x24004200
  50541. 8014edc: 240041fc .word 0x240041fc
  50542. 8014ee0: 24004264 .word 0x24004264
  50543. 08014ee4 <xTimerCreateTimerTask>:
  50544. TimerCallbackFunction_t pxCallbackFunction,
  50545. Timer_t *pxNewTimer ) PRIVILEGED_FUNCTION;
  50546. /*-----------------------------------------------------------*/
  50547. BaseType_t xTimerCreateTimerTask( void )
  50548. {
  50549. 8014ee4: b580 push {r7, lr}
  50550. 8014ee6: b08a sub sp, #40 @ 0x28
  50551. 8014ee8: af04 add r7, sp, #16
  50552. BaseType_t xReturn = pdFAIL;
  50553. 8014eea: 2300 movs r3, #0
  50554. 8014eec: 617b str r3, [r7, #20]
  50555. /* This function is called when the scheduler is started if
  50556. configUSE_TIMERS is set to 1. Check that the infrastructure used by the
  50557. timer service task has been created/initialised. If timers have already
  50558. been created then the initialisation will already have been performed. */
  50559. prvCheckForValidListAndQueue();
  50560. 8014eee: f000 fbb1 bl 8015654 <prvCheckForValidListAndQueue>
  50561. if( xTimerQueue != NULL )
  50562. 8014ef2: 4b1d ldr r3, [pc, #116] @ (8014f68 <xTimerCreateTimerTask+0x84>)
  50563. 8014ef4: 681b ldr r3, [r3, #0]
  50564. 8014ef6: 2b00 cmp r3, #0
  50565. 8014ef8: d021 beq.n 8014f3e <xTimerCreateTimerTask+0x5a>
  50566. {
  50567. #if( configSUPPORT_STATIC_ALLOCATION == 1 )
  50568. {
  50569. StaticTask_t *pxTimerTaskTCBBuffer = NULL;
  50570. 8014efa: 2300 movs r3, #0
  50571. 8014efc: 60fb str r3, [r7, #12]
  50572. StackType_t *pxTimerTaskStackBuffer = NULL;
  50573. 8014efe: 2300 movs r3, #0
  50574. 8014f00: 60bb str r3, [r7, #8]
  50575. uint32_t ulTimerTaskStackSize;
  50576. vApplicationGetTimerTaskMemory( &pxTimerTaskTCBBuffer, &pxTimerTaskStackBuffer, &ulTimerTaskStackSize );
  50577. 8014f02: 1d3a adds r2, r7, #4
  50578. 8014f04: f107 0108 add.w r1, r7, #8
  50579. 8014f08: f107 030c add.w r3, r7, #12
  50580. 8014f0c: 4618 mov r0, r3
  50581. 8014f0e: f7fc ffa1 bl 8011e54 <vApplicationGetTimerTaskMemory>
  50582. xTimerTaskHandle = xTaskCreateStatic( prvTimerTask,
  50583. 8014f12: 6879 ldr r1, [r7, #4]
  50584. 8014f14: 68bb ldr r3, [r7, #8]
  50585. 8014f16: 68fa ldr r2, [r7, #12]
  50586. 8014f18: 9202 str r2, [sp, #8]
  50587. 8014f1a: 9301 str r3, [sp, #4]
  50588. 8014f1c: 2302 movs r3, #2
  50589. 8014f1e: 9300 str r3, [sp, #0]
  50590. 8014f20: 2300 movs r3, #0
  50591. 8014f22: 460a mov r2, r1
  50592. 8014f24: 4911 ldr r1, [pc, #68] @ (8014f6c <xTimerCreateTimerTask+0x88>)
  50593. 8014f26: 4812 ldr r0, [pc, #72] @ (8014f70 <xTimerCreateTimerTask+0x8c>)
  50594. 8014f28: f7fe fd1c bl 8013964 <xTaskCreateStatic>
  50595. 8014f2c: 4603 mov r3, r0
  50596. 8014f2e: 4a11 ldr r2, [pc, #68] @ (8014f74 <xTimerCreateTimerTask+0x90>)
  50597. 8014f30: 6013 str r3, [r2, #0]
  50598. NULL,
  50599. ( ( UBaseType_t ) configTIMER_TASK_PRIORITY ) | portPRIVILEGE_BIT,
  50600. pxTimerTaskStackBuffer,
  50601. pxTimerTaskTCBBuffer );
  50602. if( xTimerTaskHandle != NULL )
  50603. 8014f32: 4b10 ldr r3, [pc, #64] @ (8014f74 <xTimerCreateTimerTask+0x90>)
  50604. 8014f34: 681b ldr r3, [r3, #0]
  50605. 8014f36: 2b00 cmp r3, #0
  50606. 8014f38: d001 beq.n 8014f3e <xTimerCreateTimerTask+0x5a>
  50607. {
  50608. xReturn = pdPASS;
  50609. 8014f3a: 2301 movs r3, #1
  50610. 8014f3c: 617b str r3, [r7, #20]
  50611. else
  50612. {
  50613. mtCOVERAGE_TEST_MARKER();
  50614. }
  50615. configASSERT( xReturn );
  50616. 8014f3e: 697b ldr r3, [r7, #20]
  50617. 8014f40: 2b00 cmp r3, #0
  50618. 8014f42: d10b bne.n 8014f5c <xTimerCreateTimerTask+0x78>
  50619. __asm volatile
  50620. 8014f44: f04f 0350 mov.w r3, #80 @ 0x50
  50621. 8014f48: f383 8811 msr BASEPRI, r3
  50622. 8014f4c: f3bf 8f6f isb sy
  50623. 8014f50: f3bf 8f4f dsb sy
  50624. 8014f54: 613b str r3, [r7, #16]
  50625. }
  50626. 8014f56: bf00 nop
  50627. 8014f58: bf00 nop
  50628. 8014f5a: e7fd b.n 8014f58 <xTimerCreateTimerTask+0x74>
  50629. return xReturn;
  50630. 8014f5c: 697b ldr r3, [r7, #20]
  50631. }
  50632. 8014f5e: 4618 mov r0, r3
  50633. 8014f60: 3718 adds r7, #24
  50634. 8014f62: 46bd mov sp, r7
  50635. 8014f64: bd80 pop {r7, pc}
  50636. 8014f66: bf00 nop
  50637. 8014f68: 240042a0 .word 0x240042a0
  50638. 8014f6c: 0802db74 .word 0x0802db74
  50639. 8014f70: 080151ed .word 0x080151ed
  50640. 8014f74: 240042a4 .word 0x240042a4
  50641. 08014f78 <xTimerCreate>:
  50642. TimerHandle_t xTimerCreate( const char * const pcTimerName, /*lint !e971 Unqualified char types are allowed for strings and single characters only. */
  50643. const TickType_t xTimerPeriodInTicks,
  50644. const UBaseType_t uxAutoReload,
  50645. void * const pvTimerID,
  50646. TimerCallbackFunction_t pxCallbackFunction )
  50647. {
  50648. 8014f78: b580 push {r7, lr}
  50649. 8014f7a: b088 sub sp, #32
  50650. 8014f7c: af02 add r7, sp, #8
  50651. 8014f7e: 60f8 str r0, [r7, #12]
  50652. 8014f80: 60b9 str r1, [r7, #8]
  50653. 8014f82: 607a str r2, [r7, #4]
  50654. 8014f84: 603b str r3, [r7, #0]
  50655. Timer_t *pxNewTimer;
  50656. pxNewTimer = ( Timer_t * ) pvPortMalloc( sizeof( Timer_t ) ); /*lint !e9087 !e9079 All values returned by pvPortMalloc() have at least the alignment required by the MCU's stack, and the first member of Timer_t is always a pointer to the timer's mame. */
  50657. 8014f86: 202c movs r0, #44 @ 0x2c
  50658. 8014f88: f000 fe40 bl 8015c0c <pvPortMalloc>
  50659. 8014f8c: 6178 str r0, [r7, #20]
  50660. if( pxNewTimer != NULL )
  50661. 8014f8e: 697b ldr r3, [r7, #20]
  50662. 8014f90: 2b00 cmp r3, #0
  50663. 8014f92: d00d beq.n 8014fb0 <xTimerCreate+0x38>
  50664. {
  50665. /* Status is thus far zero as the timer is not created statically
  50666. and has not been started. The auto-reload bit may get set in
  50667. prvInitialiseNewTimer. */
  50668. pxNewTimer->ucStatus = 0x00;
  50669. 8014f94: 697b ldr r3, [r7, #20]
  50670. 8014f96: 2200 movs r2, #0
  50671. 8014f98: f883 2028 strb.w r2, [r3, #40] @ 0x28
  50672. prvInitialiseNewTimer( pcTimerName, xTimerPeriodInTicks, uxAutoReload, pvTimerID, pxCallbackFunction, pxNewTimer );
  50673. 8014f9c: 697b ldr r3, [r7, #20]
  50674. 8014f9e: 9301 str r3, [sp, #4]
  50675. 8014fa0: 6a3b ldr r3, [r7, #32]
  50676. 8014fa2: 9300 str r3, [sp, #0]
  50677. 8014fa4: 683b ldr r3, [r7, #0]
  50678. 8014fa6: 687a ldr r2, [r7, #4]
  50679. 8014fa8: 68b9 ldr r1, [r7, #8]
  50680. 8014faa: 68f8 ldr r0, [r7, #12]
  50681. 8014fac: f000 f845 bl 801503a <prvInitialiseNewTimer>
  50682. }
  50683. return pxNewTimer;
  50684. 8014fb0: 697b ldr r3, [r7, #20]
  50685. }
  50686. 8014fb2: 4618 mov r0, r3
  50687. 8014fb4: 3718 adds r7, #24
  50688. 8014fb6: 46bd mov sp, r7
  50689. 8014fb8: bd80 pop {r7, pc}
  50690. 08014fba <xTimerCreateStatic>:
  50691. const TickType_t xTimerPeriodInTicks,
  50692. const UBaseType_t uxAutoReload,
  50693. void * const pvTimerID,
  50694. TimerCallbackFunction_t pxCallbackFunction,
  50695. StaticTimer_t *pxTimerBuffer )
  50696. {
  50697. 8014fba: b580 push {r7, lr}
  50698. 8014fbc: b08a sub sp, #40 @ 0x28
  50699. 8014fbe: af02 add r7, sp, #8
  50700. 8014fc0: 60f8 str r0, [r7, #12]
  50701. 8014fc2: 60b9 str r1, [r7, #8]
  50702. 8014fc4: 607a str r2, [r7, #4]
  50703. 8014fc6: 603b str r3, [r7, #0]
  50704. #if( configASSERT_DEFINED == 1 )
  50705. {
  50706. /* Sanity check that the size of the structure used to declare a
  50707. variable of type StaticTimer_t equals the size of the real timer
  50708. structure. */
  50709. volatile size_t xSize = sizeof( StaticTimer_t );
  50710. 8014fc8: 232c movs r3, #44 @ 0x2c
  50711. 8014fca: 613b str r3, [r7, #16]
  50712. configASSERT( xSize == sizeof( Timer_t ) );
  50713. 8014fcc: 693b ldr r3, [r7, #16]
  50714. 8014fce: 2b2c cmp r3, #44 @ 0x2c
  50715. 8014fd0: d00b beq.n 8014fea <xTimerCreateStatic+0x30>
  50716. __asm volatile
  50717. 8014fd2: f04f 0350 mov.w r3, #80 @ 0x50
  50718. 8014fd6: f383 8811 msr BASEPRI, r3
  50719. 8014fda: f3bf 8f6f isb sy
  50720. 8014fde: f3bf 8f4f dsb sy
  50721. 8014fe2: 61bb str r3, [r7, #24]
  50722. }
  50723. 8014fe4: bf00 nop
  50724. 8014fe6: bf00 nop
  50725. 8014fe8: e7fd b.n 8014fe6 <xTimerCreateStatic+0x2c>
  50726. ( void ) xSize; /* Keeps lint quiet when configASSERT() is not defined. */
  50727. 8014fea: 693b ldr r3, [r7, #16]
  50728. }
  50729. #endif /* configASSERT_DEFINED */
  50730. /* A pointer to a StaticTimer_t structure MUST be provided, use it. */
  50731. configASSERT( pxTimerBuffer );
  50732. 8014fec: 6afb ldr r3, [r7, #44] @ 0x2c
  50733. 8014fee: 2b00 cmp r3, #0
  50734. 8014ff0: d10b bne.n 801500a <xTimerCreateStatic+0x50>
  50735. __asm volatile
  50736. 8014ff2: f04f 0350 mov.w r3, #80 @ 0x50
  50737. 8014ff6: f383 8811 msr BASEPRI, r3
  50738. 8014ffa: f3bf 8f6f isb sy
  50739. 8014ffe: f3bf 8f4f dsb sy
  50740. 8015002: 617b str r3, [r7, #20]
  50741. }
  50742. 8015004: bf00 nop
  50743. 8015006: bf00 nop
  50744. 8015008: e7fd b.n 8015006 <xTimerCreateStatic+0x4c>
  50745. pxNewTimer = ( Timer_t * ) pxTimerBuffer; /*lint !e740 !e9087 StaticTimer_t is a pointer to a Timer_t, so guaranteed to be aligned and sized correctly (checked by an assert()), so this is safe. */
  50746. 801500a: 6afb ldr r3, [r7, #44] @ 0x2c
  50747. 801500c: 61fb str r3, [r7, #28]
  50748. if( pxNewTimer != NULL )
  50749. 801500e: 69fb ldr r3, [r7, #28]
  50750. 8015010: 2b00 cmp r3, #0
  50751. 8015012: d00d beq.n 8015030 <xTimerCreateStatic+0x76>
  50752. {
  50753. /* Timers can be created statically or dynamically so note this
  50754. timer was created statically in case it is later deleted. The
  50755. auto-reload bit may get set in prvInitialiseNewTimer(). */
  50756. pxNewTimer->ucStatus = tmrSTATUS_IS_STATICALLY_ALLOCATED;
  50757. 8015014: 69fb ldr r3, [r7, #28]
  50758. 8015016: 2202 movs r2, #2
  50759. 8015018: f883 2028 strb.w r2, [r3, #40] @ 0x28
  50760. prvInitialiseNewTimer( pcTimerName, xTimerPeriodInTicks, uxAutoReload, pvTimerID, pxCallbackFunction, pxNewTimer );
  50761. 801501c: 69fb ldr r3, [r7, #28]
  50762. 801501e: 9301 str r3, [sp, #4]
  50763. 8015020: 6abb ldr r3, [r7, #40] @ 0x28
  50764. 8015022: 9300 str r3, [sp, #0]
  50765. 8015024: 683b ldr r3, [r7, #0]
  50766. 8015026: 687a ldr r2, [r7, #4]
  50767. 8015028: 68b9 ldr r1, [r7, #8]
  50768. 801502a: 68f8 ldr r0, [r7, #12]
  50769. 801502c: f000 f805 bl 801503a <prvInitialiseNewTimer>
  50770. }
  50771. return pxNewTimer;
  50772. 8015030: 69fb ldr r3, [r7, #28]
  50773. }
  50774. 8015032: 4618 mov r0, r3
  50775. 8015034: 3720 adds r7, #32
  50776. 8015036: 46bd mov sp, r7
  50777. 8015038: bd80 pop {r7, pc}
  50778. 0801503a <prvInitialiseNewTimer>:
  50779. const TickType_t xTimerPeriodInTicks,
  50780. const UBaseType_t uxAutoReload,
  50781. void * const pvTimerID,
  50782. TimerCallbackFunction_t pxCallbackFunction,
  50783. Timer_t *pxNewTimer )
  50784. {
  50785. 801503a: b580 push {r7, lr}
  50786. 801503c: b086 sub sp, #24
  50787. 801503e: af00 add r7, sp, #0
  50788. 8015040: 60f8 str r0, [r7, #12]
  50789. 8015042: 60b9 str r1, [r7, #8]
  50790. 8015044: 607a str r2, [r7, #4]
  50791. 8015046: 603b str r3, [r7, #0]
  50792. /* 0 is not a valid value for xTimerPeriodInTicks. */
  50793. configASSERT( ( xTimerPeriodInTicks > 0 ) );
  50794. 8015048: 68bb ldr r3, [r7, #8]
  50795. 801504a: 2b00 cmp r3, #0
  50796. 801504c: d10b bne.n 8015066 <prvInitialiseNewTimer+0x2c>
  50797. __asm volatile
  50798. 801504e: f04f 0350 mov.w r3, #80 @ 0x50
  50799. 8015052: f383 8811 msr BASEPRI, r3
  50800. 8015056: f3bf 8f6f isb sy
  50801. 801505a: f3bf 8f4f dsb sy
  50802. 801505e: 617b str r3, [r7, #20]
  50803. }
  50804. 8015060: bf00 nop
  50805. 8015062: bf00 nop
  50806. 8015064: e7fd b.n 8015062 <prvInitialiseNewTimer+0x28>
  50807. if( pxNewTimer != NULL )
  50808. 8015066: 6a7b ldr r3, [r7, #36] @ 0x24
  50809. 8015068: 2b00 cmp r3, #0
  50810. 801506a: d01e beq.n 80150aa <prvInitialiseNewTimer+0x70>
  50811. {
  50812. /* Ensure the infrastructure used by the timer service task has been
  50813. created/initialised. */
  50814. prvCheckForValidListAndQueue();
  50815. 801506c: f000 faf2 bl 8015654 <prvCheckForValidListAndQueue>
  50816. /* Initialise the timer structure members using the function
  50817. parameters. */
  50818. pxNewTimer->pcTimerName = pcTimerName;
  50819. 8015070: 6a7b ldr r3, [r7, #36] @ 0x24
  50820. 8015072: 68fa ldr r2, [r7, #12]
  50821. 8015074: 601a str r2, [r3, #0]
  50822. pxNewTimer->xTimerPeriodInTicks = xTimerPeriodInTicks;
  50823. 8015076: 6a7b ldr r3, [r7, #36] @ 0x24
  50824. 8015078: 68ba ldr r2, [r7, #8]
  50825. 801507a: 619a str r2, [r3, #24]
  50826. pxNewTimer->pvTimerID = pvTimerID;
  50827. 801507c: 6a7b ldr r3, [r7, #36] @ 0x24
  50828. 801507e: 683a ldr r2, [r7, #0]
  50829. 8015080: 61da str r2, [r3, #28]
  50830. pxNewTimer->pxCallbackFunction = pxCallbackFunction;
  50831. 8015082: 6a7b ldr r3, [r7, #36] @ 0x24
  50832. 8015084: 6a3a ldr r2, [r7, #32]
  50833. 8015086: 621a str r2, [r3, #32]
  50834. vListInitialiseItem( &( pxNewTimer->xTimerListItem ) );
  50835. 8015088: 6a7b ldr r3, [r7, #36] @ 0x24
  50836. 801508a: 3304 adds r3, #4
  50837. 801508c: 4618 mov r0, r3
  50838. 801508e: f7fc ff1b bl 8011ec8 <vListInitialiseItem>
  50839. if( uxAutoReload != pdFALSE )
  50840. 8015092: 687b ldr r3, [r7, #4]
  50841. 8015094: 2b00 cmp r3, #0
  50842. 8015096: d008 beq.n 80150aa <prvInitialiseNewTimer+0x70>
  50843. {
  50844. pxNewTimer->ucStatus |= tmrSTATUS_IS_AUTORELOAD;
  50845. 8015098: 6a7b ldr r3, [r7, #36] @ 0x24
  50846. 801509a: f893 3028 ldrb.w r3, [r3, #40] @ 0x28
  50847. 801509e: f043 0304 orr.w r3, r3, #4
  50848. 80150a2: b2da uxtb r2, r3
  50849. 80150a4: 6a7b ldr r3, [r7, #36] @ 0x24
  50850. 80150a6: f883 2028 strb.w r2, [r3, #40] @ 0x28
  50851. }
  50852. traceTIMER_CREATE( pxNewTimer );
  50853. }
  50854. }
  50855. 80150aa: bf00 nop
  50856. 80150ac: 3718 adds r7, #24
  50857. 80150ae: 46bd mov sp, r7
  50858. 80150b0: bd80 pop {r7, pc}
  50859. ...
  50860. 080150b4 <xTimerGenericCommand>:
  50861. /*-----------------------------------------------------------*/
  50862. BaseType_t xTimerGenericCommand( TimerHandle_t xTimer, const BaseType_t xCommandID, const TickType_t xOptionalValue, BaseType_t * const pxHigherPriorityTaskWoken, const TickType_t xTicksToWait )
  50863. {
  50864. 80150b4: b580 push {r7, lr}
  50865. 80150b6: b08a sub sp, #40 @ 0x28
  50866. 80150b8: af00 add r7, sp, #0
  50867. 80150ba: 60f8 str r0, [r7, #12]
  50868. 80150bc: 60b9 str r1, [r7, #8]
  50869. 80150be: 607a str r2, [r7, #4]
  50870. 80150c0: 603b str r3, [r7, #0]
  50871. BaseType_t xReturn = pdFAIL;
  50872. 80150c2: 2300 movs r3, #0
  50873. 80150c4: 627b str r3, [r7, #36] @ 0x24
  50874. DaemonTaskMessage_t xMessage;
  50875. configASSERT( xTimer );
  50876. 80150c6: 68fb ldr r3, [r7, #12]
  50877. 80150c8: 2b00 cmp r3, #0
  50878. 80150ca: d10b bne.n 80150e4 <xTimerGenericCommand+0x30>
  50879. __asm volatile
  50880. 80150cc: f04f 0350 mov.w r3, #80 @ 0x50
  50881. 80150d0: f383 8811 msr BASEPRI, r3
  50882. 80150d4: f3bf 8f6f isb sy
  50883. 80150d8: f3bf 8f4f dsb sy
  50884. 80150dc: 623b str r3, [r7, #32]
  50885. }
  50886. 80150de: bf00 nop
  50887. 80150e0: bf00 nop
  50888. 80150e2: e7fd b.n 80150e0 <xTimerGenericCommand+0x2c>
  50889. /* Send a message to the timer service task to perform a particular action
  50890. on a particular timer definition. */
  50891. if( xTimerQueue != NULL )
  50892. 80150e4: 4b19 ldr r3, [pc, #100] @ (801514c <xTimerGenericCommand+0x98>)
  50893. 80150e6: 681b ldr r3, [r3, #0]
  50894. 80150e8: 2b00 cmp r3, #0
  50895. 80150ea: d02a beq.n 8015142 <xTimerGenericCommand+0x8e>
  50896. {
  50897. /* Send a command to the timer service task to start the xTimer timer. */
  50898. xMessage.xMessageID = xCommandID;
  50899. 80150ec: 68bb ldr r3, [r7, #8]
  50900. 80150ee: 613b str r3, [r7, #16]
  50901. xMessage.u.xTimerParameters.xMessageValue = xOptionalValue;
  50902. 80150f0: 687b ldr r3, [r7, #4]
  50903. 80150f2: 617b str r3, [r7, #20]
  50904. xMessage.u.xTimerParameters.pxTimer = xTimer;
  50905. 80150f4: 68fb ldr r3, [r7, #12]
  50906. 80150f6: 61bb str r3, [r7, #24]
  50907. if( xCommandID < tmrFIRST_FROM_ISR_COMMAND )
  50908. 80150f8: 68bb ldr r3, [r7, #8]
  50909. 80150fa: 2b05 cmp r3, #5
  50910. 80150fc: dc18 bgt.n 8015130 <xTimerGenericCommand+0x7c>
  50911. {
  50912. if( xTaskGetSchedulerState() == taskSCHEDULER_RUNNING )
  50913. 80150fe: f7ff fae1 bl 80146c4 <xTaskGetSchedulerState>
  50914. 8015102: 4603 mov r3, r0
  50915. 8015104: 2b02 cmp r3, #2
  50916. 8015106: d109 bne.n 801511c <xTimerGenericCommand+0x68>
  50917. {
  50918. xReturn = xQueueSendToBack( xTimerQueue, &xMessage, xTicksToWait );
  50919. 8015108: 4b10 ldr r3, [pc, #64] @ (801514c <xTimerGenericCommand+0x98>)
  50920. 801510a: 6818 ldr r0, [r3, #0]
  50921. 801510c: f107 0110 add.w r1, r7, #16
  50922. 8015110: 2300 movs r3, #0
  50923. 8015112: 6b3a ldr r2, [r7, #48] @ 0x30
  50924. 8015114: f7fd f9d8 bl 80124c8 <xQueueGenericSend>
  50925. 8015118: 6278 str r0, [r7, #36] @ 0x24
  50926. 801511a: e012 b.n 8015142 <xTimerGenericCommand+0x8e>
  50927. }
  50928. else
  50929. {
  50930. xReturn = xQueueSendToBack( xTimerQueue, &xMessage, tmrNO_DELAY );
  50931. 801511c: 4b0b ldr r3, [pc, #44] @ (801514c <xTimerGenericCommand+0x98>)
  50932. 801511e: 6818 ldr r0, [r3, #0]
  50933. 8015120: f107 0110 add.w r1, r7, #16
  50934. 8015124: 2300 movs r3, #0
  50935. 8015126: 2200 movs r2, #0
  50936. 8015128: f7fd f9ce bl 80124c8 <xQueueGenericSend>
  50937. 801512c: 6278 str r0, [r7, #36] @ 0x24
  50938. 801512e: e008 b.n 8015142 <xTimerGenericCommand+0x8e>
  50939. }
  50940. }
  50941. else
  50942. {
  50943. xReturn = xQueueSendToBackFromISR( xTimerQueue, &xMessage, pxHigherPriorityTaskWoken );
  50944. 8015130: 4b06 ldr r3, [pc, #24] @ (801514c <xTimerGenericCommand+0x98>)
  50945. 8015132: 6818 ldr r0, [r3, #0]
  50946. 8015134: f107 0110 add.w r1, r7, #16
  50947. 8015138: 2300 movs r3, #0
  50948. 801513a: 683a ldr r2, [r7, #0]
  50949. 801513c: f7fd fac6 bl 80126cc <xQueueGenericSendFromISR>
  50950. 8015140: 6278 str r0, [r7, #36] @ 0x24
  50951. else
  50952. {
  50953. mtCOVERAGE_TEST_MARKER();
  50954. }
  50955. return xReturn;
  50956. 8015142: 6a7b ldr r3, [r7, #36] @ 0x24
  50957. }
  50958. 8015144: 4618 mov r0, r3
  50959. 8015146: 3728 adds r7, #40 @ 0x28
  50960. 8015148: 46bd mov sp, r7
  50961. 801514a: bd80 pop {r7, pc}
  50962. 801514c: 240042a0 .word 0x240042a0
  50963. 08015150 <prvProcessExpiredTimer>:
  50964. return pxTimer->pcTimerName;
  50965. }
  50966. /*-----------------------------------------------------------*/
  50967. static void prvProcessExpiredTimer( const TickType_t xNextExpireTime, const TickType_t xTimeNow )
  50968. {
  50969. 8015150: b580 push {r7, lr}
  50970. 8015152: b088 sub sp, #32
  50971. 8015154: af02 add r7, sp, #8
  50972. 8015156: 6078 str r0, [r7, #4]
  50973. 8015158: 6039 str r1, [r7, #0]
  50974. BaseType_t xResult;
  50975. Timer_t * const pxTimer = ( Timer_t * ) listGET_OWNER_OF_HEAD_ENTRY( pxCurrentTimerList ); /*lint !e9087 !e9079 void * is used as this macro is used with tasks and co-routines too. Alignment is known to be fine as the type of the pointer stored and retrieved is the same. */
  50976. 801515a: 4b23 ldr r3, [pc, #140] @ (80151e8 <prvProcessExpiredTimer+0x98>)
  50977. 801515c: 681b ldr r3, [r3, #0]
  50978. 801515e: 68db ldr r3, [r3, #12]
  50979. 8015160: 68db ldr r3, [r3, #12]
  50980. 8015162: 617b str r3, [r7, #20]
  50981. /* Remove the timer from the list of active timers. A check has already
  50982. been performed to ensure the list is not empty. */
  50983. ( void ) uxListRemove( &( pxTimer->xTimerListItem ) );
  50984. 8015164: 697b ldr r3, [r7, #20]
  50985. 8015166: 3304 adds r3, #4
  50986. 8015168: 4618 mov r0, r3
  50987. 801516a: f7fc ff17 bl 8011f9c <uxListRemove>
  50988. traceTIMER_EXPIRED( pxTimer );
  50989. /* If the timer is an auto-reload timer then calculate the next
  50990. expiry time and re-insert the timer in the list of active timers. */
  50991. if( ( pxTimer->ucStatus & tmrSTATUS_IS_AUTORELOAD ) != 0 )
  50992. 801516e: 697b ldr r3, [r7, #20]
  50993. 8015170: f893 3028 ldrb.w r3, [r3, #40] @ 0x28
  50994. 8015174: f003 0304 and.w r3, r3, #4
  50995. 8015178: 2b00 cmp r3, #0
  50996. 801517a: d023 beq.n 80151c4 <prvProcessExpiredTimer+0x74>
  50997. {
  50998. /* The timer is inserted into a list using a time relative to anything
  50999. other than the current time. It will therefore be inserted into the
  51000. correct list relative to the time this task thinks it is now. */
  51001. if( prvInsertTimerInActiveList( pxTimer, ( xNextExpireTime + pxTimer->xTimerPeriodInTicks ), xTimeNow, xNextExpireTime ) != pdFALSE )
  51002. 801517c: 697b ldr r3, [r7, #20]
  51003. 801517e: 699a ldr r2, [r3, #24]
  51004. 8015180: 687b ldr r3, [r7, #4]
  51005. 8015182: 18d1 adds r1, r2, r3
  51006. 8015184: 687b ldr r3, [r7, #4]
  51007. 8015186: 683a ldr r2, [r7, #0]
  51008. 8015188: 6978 ldr r0, [r7, #20]
  51009. 801518a: f000 f8d5 bl 8015338 <prvInsertTimerInActiveList>
  51010. 801518e: 4603 mov r3, r0
  51011. 8015190: 2b00 cmp r3, #0
  51012. 8015192: d020 beq.n 80151d6 <prvProcessExpiredTimer+0x86>
  51013. {
  51014. /* The timer expired before it was added to the active timer
  51015. list. Reload it now. */
  51016. xResult = xTimerGenericCommand( pxTimer, tmrCOMMAND_START_DONT_TRACE, xNextExpireTime, NULL, tmrNO_DELAY );
  51017. 8015194: 2300 movs r3, #0
  51018. 8015196: 9300 str r3, [sp, #0]
  51019. 8015198: 2300 movs r3, #0
  51020. 801519a: 687a ldr r2, [r7, #4]
  51021. 801519c: 2100 movs r1, #0
  51022. 801519e: 6978 ldr r0, [r7, #20]
  51023. 80151a0: f7ff ff88 bl 80150b4 <xTimerGenericCommand>
  51024. 80151a4: 6138 str r0, [r7, #16]
  51025. configASSERT( xResult );
  51026. 80151a6: 693b ldr r3, [r7, #16]
  51027. 80151a8: 2b00 cmp r3, #0
  51028. 80151aa: d114 bne.n 80151d6 <prvProcessExpiredTimer+0x86>
  51029. __asm volatile
  51030. 80151ac: f04f 0350 mov.w r3, #80 @ 0x50
  51031. 80151b0: f383 8811 msr BASEPRI, r3
  51032. 80151b4: f3bf 8f6f isb sy
  51033. 80151b8: f3bf 8f4f dsb sy
  51034. 80151bc: 60fb str r3, [r7, #12]
  51035. }
  51036. 80151be: bf00 nop
  51037. 80151c0: bf00 nop
  51038. 80151c2: e7fd b.n 80151c0 <prvProcessExpiredTimer+0x70>
  51039. mtCOVERAGE_TEST_MARKER();
  51040. }
  51041. }
  51042. else
  51043. {
  51044. pxTimer->ucStatus &= ~tmrSTATUS_IS_ACTIVE;
  51045. 80151c4: 697b ldr r3, [r7, #20]
  51046. 80151c6: f893 3028 ldrb.w r3, [r3, #40] @ 0x28
  51047. 80151ca: f023 0301 bic.w r3, r3, #1
  51048. 80151ce: b2da uxtb r2, r3
  51049. 80151d0: 697b ldr r3, [r7, #20]
  51050. 80151d2: f883 2028 strb.w r2, [r3, #40] @ 0x28
  51051. mtCOVERAGE_TEST_MARKER();
  51052. }
  51053. /* Call the timer callback. */
  51054. pxTimer->pxCallbackFunction( ( TimerHandle_t ) pxTimer );
  51055. 80151d6: 697b ldr r3, [r7, #20]
  51056. 80151d8: 6a1b ldr r3, [r3, #32]
  51057. 80151da: 6978 ldr r0, [r7, #20]
  51058. 80151dc: 4798 blx r3
  51059. }
  51060. 80151de: bf00 nop
  51061. 80151e0: 3718 adds r7, #24
  51062. 80151e2: 46bd mov sp, r7
  51063. 80151e4: bd80 pop {r7, pc}
  51064. 80151e6: bf00 nop
  51065. 80151e8: 24004298 .word 0x24004298
  51066. 080151ec <prvTimerTask>:
  51067. /*-----------------------------------------------------------*/
  51068. static portTASK_FUNCTION( prvTimerTask, pvParameters )
  51069. {
  51070. 80151ec: b580 push {r7, lr}
  51071. 80151ee: b084 sub sp, #16
  51072. 80151f0: af00 add r7, sp, #0
  51073. 80151f2: 6078 str r0, [r7, #4]
  51074. for( ;; )
  51075. {
  51076. /* Query the timers list to see if it contains any timers, and if so,
  51077. obtain the time at which the next timer will expire. */
  51078. xNextExpireTime = prvGetNextExpireTime( &xListWasEmpty );
  51079. 80151f4: f107 0308 add.w r3, r7, #8
  51080. 80151f8: 4618 mov r0, r3
  51081. 80151fa: f000 f859 bl 80152b0 <prvGetNextExpireTime>
  51082. 80151fe: 60f8 str r0, [r7, #12]
  51083. /* If a timer has expired, process it. Otherwise, block this task
  51084. until either a timer does expire, or a command is received. */
  51085. prvProcessTimerOrBlockTask( xNextExpireTime, xListWasEmpty );
  51086. 8015200: 68bb ldr r3, [r7, #8]
  51087. 8015202: 4619 mov r1, r3
  51088. 8015204: 68f8 ldr r0, [r7, #12]
  51089. 8015206: f000 f805 bl 8015214 <prvProcessTimerOrBlockTask>
  51090. /* Empty the command queue. */
  51091. prvProcessReceivedCommands();
  51092. 801520a: f000 f8d7 bl 80153bc <prvProcessReceivedCommands>
  51093. xNextExpireTime = prvGetNextExpireTime( &xListWasEmpty );
  51094. 801520e: bf00 nop
  51095. 8015210: e7f0 b.n 80151f4 <prvTimerTask+0x8>
  51096. ...
  51097. 08015214 <prvProcessTimerOrBlockTask>:
  51098. }
  51099. }
  51100. /*-----------------------------------------------------------*/
  51101. static void prvProcessTimerOrBlockTask( const TickType_t xNextExpireTime, BaseType_t xListWasEmpty )
  51102. {
  51103. 8015214: b580 push {r7, lr}
  51104. 8015216: b084 sub sp, #16
  51105. 8015218: af00 add r7, sp, #0
  51106. 801521a: 6078 str r0, [r7, #4]
  51107. 801521c: 6039 str r1, [r7, #0]
  51108. TickType_t xTimeNow;
  51109. BaseType_t xTimerListsWereSwitched;
  51110. vTaskSuspendAll();
  51111. 801521e: f7fe fe05 bl 8013e2c <vTaskSuspendAll>
  51112. /* Obtain the time now to make an assessment as to whether the timer
  51113. has expired or not. If obtaining the time causes the lists to switch
  51114. then don't process this timer as any timers that remained in the list
  51115. when the lists were switched will have been processed within the
  51116. prvSampleTimeNow() function. */
  51117. xTimeNow = prvSampleTimeNow( &xTimerListsWereSwitched );
  51118. 8015222: f107 0308 add.w r3, r7, #8
  51119. 8015226: 4618 mov r0, r3
  51120. 8015228: f000 f866 bl 80152f8 <prvSampleTimeNow>
  51121. 801522c: 60f8 str r0, [r7, #12]
  51122. if( xTimerListsWereSwitched == pdFALSE )
  51123. 801522e: 68bb ldr r3, [r7, #8]
  51124. 8015230: 2b00 cmp r3, #0
  51125. 8015232: d130 bne.n 8015296 <prvProcessTimerOrBlockTask+0x82>
  51126. {
  51127. /* The tick count has not overflowed, has the timer expired? */
  51128. if( ( xListWasEmpty == pdFALSE ) && ( xNextExpireTime <= xTimeNow ) )
  51129. 8015234: 683b ldr r3, [r7, #0]
  51130. 8015236: 2b00 cmp r3, #0
  51131. 8015238: d10a bne.n 8015250 <prvProcessTimerOrBlockTask+0x3c>
  51132. 801523a: 687a ldr r2, [r7, #4]
  51133. 801523c: 68fb ldr r3, [r7, #12]
  51134. 801523e: 429a cmp r2, r3
  51135. 8015240: d806 bhi.n 8015250 <prvProcessTimerOrBlockTask+0x3c>
  51136. {
  51137. ( void ) xTaskResumeAll();
  51138. 8015242: f7fe fe01 bl 8013e48 <xTaskResumeAll>
  51139. prvProcessExpiredTimer( xNextExpireTime, xTimeNow );
  51140. 8015246: 68f9 ldr r1, [r7, #12]
  51141. 8015248: 6878 ldr r0, [r7, #4]
  51142. 801524a: f7ff ff81 bl 8015150 <prvProcessExpiredTimer>
  51143. else
  51144. {
  51145. ( void ) xTaskResumeAll();
  51146. }
  51147. }
  51148. }
  51149. 801524e: e024 b.n 801529a <prvProcessTimerOrBlockTask+0x86>
  51150. if( xListWasEmpty != pdFALSE )
  51151. 8015250: 683b ldr r3, [r7, #0]
  51152. 8015252: 2b00 cmp r3, #0
  51153. 8015254: d008 beq.n 8015268 <prvProcessTimerOrBlockTask+0x54>
  51154. xListWasEmpty = listLIST_IS_EMPTY( pxOverflowTimerList );
  51155. 8015256: 4b13 ldr r3, [pc, #76] @ (80152a4 <prvProcessTimerOrBlockTask+0x90>)
  51156. 8015258: 681b ldr r3, [r3, #0]
  51157. 801525a: 681b ldr r3, [r3, #0]
  51158. 801525c: 2b00 cmp r3, #0
  51159. 801525e: d101 bne.n 8015264 <prvProcessTimerOrBlockTask+0x50>
  51160. 8015260: 2301 movs r3, #1
  51161. 8015262: e000 b.n 8015266 <prvProcessTimerOrBlockTask+0x52>
  51162. 8015264: 2300 movs r3, #0
  51163. 8015266: 603b str r3, [r7, #0]
  51164. vQueueWaitForMessageRestricted( xTimerQueue, ( xNextExpireTime - xTimeNow ), xListWasEmpty );
  51165. 8015268: 4b0f ldr r3, [pc, #60] @ (80152a8 <prvProcessTimerOrBlockTask+0x94>)
  51166. 801526a: 6818 ldr r0, [r3, #0]
  51167. 801526c: 687a ldr r2, [r7, #4]
  51168. 801526e: 68fb ldr r3, [r7, #12]
  51169. 8015270: 1ad3 subs r3, r2, r3
  51170. 8015272: 683a ldr r2, [r7, #0]
  51171. 8015274: 4619 mov r1, r3
  51172. 8015276: f7fd ffa9 bl 80131cc <vQueueWaitForMessageRestricted>
  51173. if( xTaskResumeAll() == pdFALSE )
  51174. 801527a: f7fe fde5 bl 8013e48 <xTaskResumeAll>
  51175. 801527e: 4603 mov r3, r0
  51176. 8015280: 2b00 cmp r3, #0
  51177. 8015282: d10a bne.n 801529a <prvProcessTimerOrBlockTask+0x86>
  51178. portYIELD_WITHIN_API();
  51179. 8015284: 4b09 ldr r3, [pc, #36] @ (80152ac <prvProcessTimerOrBlockTask+0x98>)
  51180. 8015286: f04f 5280 mov.w r2, #268435456 @ 0x10000000
  51181. 801528a: 601a str r2, [r3, #0]
  51182. 801528c: f3bf 8f4f dsb sy
  51183. 8015290: f3bf 8f6f isb sy
  51184. }
  51185. 8015294: e001 b.n 801529a <prvProcessTimerOrBlockTask+0x86>
  51186. ( void ) xTaskResumeAll();
  51187. 8015296: f7fe fdd7 bl 8013e48 <xTaskResumeAll>
  51188. }
  51189. 801529a: bf00 nop
  51190. 801529c: 3710 adds r7, #16
  51191. 801529e: 46bd mov sp, r7
  51192. 80152a0: bd80 pop {r7, pc}
  51193. 80152a2: bf00 nop
  51194. 80152a4: 2400429c .word 0x2400429c
  51195. 80152a8: 240042a0 .word 0x240042a0
  51196. 80152ac: e000ed04 .word 0xe000ed04
  51197. 080152b0 <prvGetNextExpireTime>:
  51198. /*-----------------------------------------------------------*/
  51199. static TickType_t prvGetNextExpireTime( BaseType_t * const pxListWasEmpty )
  51200. {
  51201. 80152b0: b480 push {r7}
  51202. 80152b2: b085 sub sp, #20
  51203. 80152b4: af00 add r7, sp, #0
  51204. 80152b6: 6078 str r0, [r7, #4]
  51205. the timer with the nearest expiry time will expire. If there are no
  51206. active timers then just set the next expire time to 0. That will cause
  51207. this task to unblock when the tick count overflows, at which point the
  51208. timer lists will be switched and the next expiry time can be
  51209. re-assessed. */
  51210. *pxListWasEmpty = listLIST_IS_EMPTY( pxCurrentTimerList );
  51211. 80152b8: 4b0e ldr r3, [pc, #56] @ (80152f4 <prvGetNextExpireTime+0x44>)
  51212. 80152ba: 681b ldr r3, [r3, #0]
  51213. 80152bc: 681b ldr r3, [r3, #0]
  51214. 80152be: 2b00 cmp r3, #0
  51215. 80152c0: d101 bne.n 80152c6 <prvGetNextExpireTime+0x16>
  51216. 80152c2: 2201 movs r2, #1
  51217. 80152c4: e000 b.n 80152c8 <prvGetNextExpireTime+0x18>
  51218. 80152c6: 2200 movs r2, #0
  51219. 80152c8: 687b ldr r3, [r7, #4]
  51220. 80152ca: 601a str r2, [r3, #0]
  51221. if( *pxListWasEmpty == pdFALSE )
  51222. 80152cc: 687b ldr r3, [r7, #4]
  51223. 80152ce: 681b ldr r3, [r3, #0]
  51224. 80152d0: 2b00 cmp r3, #0
  51225. 80152d2: d105 bne.n 80152e0 <prvGetNextExpireTime+0x30>
  51226. {
  51227. xNextExpireTime = listGET_ITEM_VALUE_OF_HEAD_ENTRY( pxCurrentTimerList );
  51228. 80152d4: 4b07 ldr r3, [pc, #28] @ (80152f4 <prvGetNextExpireTime+0x44>)
  51229. 80152d6: 681b ldr r3, [r3, #0]
  51230. 80152d8: 68db ldr r3, [r3, #12]
  51231. 80152da: 681b ldr r3, [r3, #0]
  51232. 80152dc: 60fb str r3, [r7, #12]
  51233. 80152de: e001 b.n 80152e4 <prvGetNextExpireTime+0x34>
  51234. }
  51235. else
  51236. {
  51237. /* Ensure the task unblocks when the tick count rolls over. */
  51238. xNextExpireTime = ( TickType_t ) 0U;
  51239. 80152e0: 2300 movs r3, #0
  51240. 80152e2: 60fb str r3, [r7, #12]
  51241. }
  51242. return xNextExpireTime;
  51243. 80152e4: 68fb ldr r3, [r7, #12]
  51244. }
  51245. 80152e6: 4618 mov r0, r3
  51246. 80152e8: 3714 adds r7, #20
  51247. 80152ea: 46bd mov sp, r7
  51248. 80152ec: f85d 7b04 ldr.w r7, [sp], #4
  51249. 80152f0: 4770 bx lr
  51250. 80152f2: bf00 nop
  51251. 80152f4: 24004298 .word 0x24004298
  51252. 080152f8 <prvSampleTimeNow>:
  51253. /*-----------------------------------------------------------*/
  51254. static TickType_t prvSampleTimeNow( BaseType_t * const pxTimerListsWereSwitched )
  51255. {
  51256. 80152f8: b580 push {r7, lr}
  51257. 80152fa: b084 sub sp, #16
  51258. 80152fc: af00 add r7, sp, #0
  51259. 80152fe: 6078 str r0, [r7, #4]
  51260. TickType_t xTimeNow;
  51261. PRIVILEGED_DATA static TickType_t xLastTime = ( TickType_t ) 0U; /*lint !e956 Variable is only accessible to one task. */
  51262. xTimeNow = xTaskGetTickCount();
  51263. 8015300: f7fe fe40 bl 8013f84 <xTaskGetTickCount>
  51264. 8015304: 60f8 str r0, [r7, #12]
  51265. if( xTimeNow < xLastTime )
  51266. 8015306: 4b0b ldr r3, [pc, #44] @ (8015334 <prvSampleTimeNow+0x3c>)
  51267. 8015308: 681b ldr r3, [r3, #0]
  51268. 801530a: 68fa ldr r2, [r7, #12]
  51269. 801530c: 429a cmp r2, r3
  51270. 801530e: d205 bcs.n 801531c <prvSampleTimeNow+0x24>
  51271. {
  51272. prvSwitchTimerLists();
  51273. 8015310: f000 f93a bl 8015588 <prvSwitchTimerLists>
  51274. *pxTimerListsWereSwitched = pdTRUE;
  51275. 8015314: 687b ldr r3, [r7, #4]
  51276. 8015316: 2201 movs r2, #1
  51277. 8015318: 601a str r2, [r3, #0]
  51278. 801531a: e002 b.n 8015322 <prvSampleTimeNow+0x2a>
  51279. }
  51280. else
  51281. {
  51282. *pxTimerListsWereSwitched = pdFALSE;
  51283. 801531c: 687b ldr r3, [r7, #4]
  51284. 801531e: 2200 movs r2, #0
  51285. 8015320: 601a str r2, [r3, #0]
  51286. }
  51287. xLastTime = xTimeNow;
  51288. 8015322: 4a04 ldr r2, [pc, #16] @ (8015334 <prvSampleTimeNow+0x3c>)
  51289. 8015324: 68fb ldr r3, [r7, #12]
  51290. 8015326: 6013 str r3, [r2, #0]
  51291. return xTimeNow;
  51292. 8015328: 68fb ldr r3, [r7, #12]
  51293. }
  51294. 801532a: 4618 mov r0, r3
  51295. 801532c: 3710 adds r7, #16
  51296. 801532e: 46bd mov sp, r7
  51297. 8015330: bd80 pop {r7, pc}
  51298. 8015332: bf00 nop
  51299. 8015334: 240042a8 .word 0x240042a8
  51300. 08015338 <prvInsertTimerInActiveList>:
  51301. /*-----------------------------------------------------------*/
  51302. static BaseType_t prvInsertTimerInActiveList( Timer_t * const pxTimer, const TickType_t xNextExpiryTime, const TickType_t xTimeNow, const TickType_t xCommandTime )
  51303. {
  51304. 8015338: b580 push {r7, lr}
  51305. 801533a: b086 sub sp, #24
  51306. 801533c: af00 add r7, sp, #0
  51307. 801533e: 60f8 str r0, [r7, #12]
  51308. 8015340: 60b9 str r1, [r7, #8]
  51309. 8015342: 607a str r2, [r7, #4]
  51310. 8015344: 603b str r3, [r7, #0]
  51311. BaseType_t xProcessTimerNow = pdFALSE;
  51312. 8015346: 2300 movs r3, #0
  51313. 8015348: 617b str r3, [r7, #20]
  51314. listSET_LIST_ITEM_VALUE( &( pxTimer->xTimerListItem ), xNextExpiryTime );
  51315. 801534a: 68fb ldr r3, [r7, #12]
  51316. 801534c: 68ba ldr r2, [r7, #8]
  51317. 801534e: 605a str r2, [r3, #4]
  51318. listSET_LIST_ITEM_OWNER( &( pxTimer->xTimerListItem ), pxTimer );
  51319. 8015350: 68fb ldr r3, [r7, #12]
  51320. 8015352: 68fa ldr r2, [r7, #12]
  51321. 8015354: 611a str r2, [r3, #16]
  51322. if( xNextExpiryTime <= xTimeNow )
  51323. 8015356: 68ba ldr r2, [r7, #8]
  51324. 8015358: 687b ldr r3, [r7, #4]
  51325. 801535a: 429a cmp r2, r3
  51326. 801535c: d812 bhi.n 8015384 <prvInsertTimerInActiveList+0x4c>
  51327. {
  51328. /* Has the expiry time elapsed between the command to start/reset a
  51329. timer was issued, and the time the command was processed? */
  51330. if( ( ( TickType_t ) ( xTimeNow - xCommandTime ) ) >= pxTimer->xTimerPeriodInTicks ) /*lint !e961 MISRA exception as the casts are only redundant for some ports. */
  51331. 801535e: 687a ldr r2, [r7, #4]
  51332. 8015360: 683b ldr r3, [r7, #0]
  51333. 8015362: 1ad2 subs r2, r2, r3
  51334. 8015364: 68fb ldr r3, [r7, #12]
  51335. 8015366: 699b ldr r3, [r3, #24]
  51336. 8015368: 429a cmp r2, r3
  51337. 801536a: d302 bcc.n 8015372 <prvInsertTimerInActiveList+0x3a>
  51338. {
  51339. /* The time between a command being issued and the command being
  51340. processed actually exceeds the timers period. */
  51341. xProcessTimerNow = pdTRUE;
  51342. 801536c: 2301 movs r3, #1
  51343. 801536e: 617b str r3, [r7, #20]
  51344. 8015370: e01b b.n 80153aa <prvInsertTimerInActiveList+0x72>
  51345. }
  51346. else
  51347. {
  51348. vListInsert( pxOverflowTimerList, &( pxTimer->xTimerListItem ) );
  51349. 8015372: 4b10 ldr r3, [pc, #64] @ (80153b4 <prvInsertTimerInActiveList+0x7c>)
  51350. 8015374: 681a ldr r2, [r3, #0]
  51351. 8015376: 68fb ldr r3, [r7, #12]
  51352. 8015378: 3304 adds r3, #4
  51353. 801537a: 4619 mov r1, r3
  51354. 801537c: 4610 mov r0, r2
  51355. 801537e: f7fc fdd4 bl 8011f2a <vListInsert>
  51356. 8015382: e012 b.n 80153aa <prvInsertTimerInActiveList+0x72>
  51357. }
  51358. }
  51359. else
  51360. {
  51361. if( ( xTimeNow < xCommandTime ) && ( xNextExpiryTime >= xCommandTime ) )
  51362. 8015384: 687a ldr r2, [r7, #4]
  51363. 8015386: 683b ldr r3, [r7, #0]
  51364. 8015388: 429a cmp r2, r3
  51365. 801538a: d206 bcs.n 801539a <prvInsertTimerInActiveList+0x62>
  51366. 801538c: 68ba ldr r2, [r7, #8]
  51367. 801538e: 683b ldr r3, [r7, #0]
  51368. 8015390: 429a cmp r2, r3
  51369. 8015392: d302 bcc.n 801539a <prvInsertTimerInActiveList+0x62>
  51370. {
  51371. /* If, since the command was issued, the tick count has overflowed
  51372. but the expiry time has not, then the timer must have already passed
  51373. its expiry time and should be processed immediately. */
  51374. xProcessTimerNow = pdTRUE;
  51375. 8015394: 2301 movs r3, #1
  51376. 8015396: 617b str r3, [r7, #20]
  51377. 8015398: e007 b.n 80153aa <prvInsertTimerInActiveList+0x72>
  51378. }
  51379. else
  51380. {
  51381. vListInsert( pxCurrentTimerList, &( pxTimer->xTimerListItem ) );
  51382. 801539a: 4b07 ldr r3, [pc, #28] @ (80153b8 <prvInsertTimerInActiveList+0x80>)
  51383. 801539c: 681a ldr r2, [r3, #0]
  51384. 801539e: 68fb ldr r3, [r7, #12]
  51385. 80153a0: 3304 adds r3, #4
  51386. 80153a2: 4619 mov r1, r3
  51387. 80153a4: 4610 mov r0, r2
  51388. 80153a6: f7fc fdc0 bl 8011f2a <vListInsert>
  51389. }
  51390. }
  51391. return xProcessTimerNow;
  51392. 80153aa: 697b ldr r3, [r7, #20]
  51393. }
  51394. 80153ac: 4618 mov r0, r3
  51395. 80153ae: 3718 adds r7, #24
  51396. 80153b0: 46bd mov sp, r7
  51397. 80153b2: bd80 pop {r7, pc}
  51398. 80153b4: 2400429c .word 0x2400429c
  51399. 80153b8: 24004298 .word 0x24004298
  51400. 080153bc <prvProcessReceivedCommands>:
  51401. /*-----------------------------------------------------------*/
  51402. static void prvProcessReceivedCommands( void )
  51403. {
  51404. 80153bc: b580 push {r7, lr}
  51405. 80153be: b08e sub sp, #56 @ 0x38
  51406. 80153c0: af02 add r7, sp, #8
  51407. DaemonTaskMessage_t xMessage;
  51408. Timer_t *pxTimer;
  51409. BaseType_t xTimerListsWereSwitched, xResult;
  51410. TickType_t xTimeNow;
  51411. while( xQueueReceive( xTimerQueue, &xMessage, tmrNO_DELAY ) != pdFAIL ) /*lint !e603 xMessage does not have to be initialised as it is passed out, not in, and it is not used unless xQueueReceive() returns pdTRUE. */
  51412. 80153c2: e0ce b.n 8015562 <prvProcessReceivedCommands+0x1a6>
  51413. {
  51414. #if ( INCLUDE_xTimerPendFunctionCall == 1 )
  51415. {
  51416. /* Negative commands are pended function calls rather than timer
  51417. commands. */
  51418. if( xMessage.xMessageID < ( BaseType_t ) 0 )
  51419. 80153c4: 687b ldr r3, [r7, #4]
  51420. 80153c6: 2b00 cmp r3, #0
  51421. 80153c8: da19 bge.n 80153fe <prvProcessReceivedCommands+0x42>
  51422. {
  51423. const CallbackParameters_t * const pxCallback = &( xMessage.u.xCallbackParameters );
  51424. 80153ca: 1d3b adds r3, r7, #4
  51425. 80153cc: 3304 adds r3, #4
  51426. 80153ce: 62fb str r3, [r7, #44] @ 0x2c
  51427. /* The timer uses the xCallbackParameters member to request a
  51428. callback be executed. Check the callback is not NULL. */
  51429. configASSERT( pxCallback );
  51430. 80153d0: 6afb ldr r3, [r7, #44] @ 0x2c
  51431. 80153d2: 2b00 cmp r3, #0
  51432. 80153d4: d10b bne.n 80153ee <prvProcessReceivedCommands+0x32>
  51433. __asm volatile
  51434. 80153d6: f04f 0350 mov.w r3, #80 @ 0x50
  51435. 80153da: f383 8811 msr BASEPRI, r3
  51436. 80153de: f3bf 8f6f isb sy
  51437. 80153e2: f3bf 8f4f dsb sy
  51438. 80153e6: 61fb str r3, [r7, #28]
  51439. }
  51440. 80153e8: bf00 nop
  51441. 80153ea: bf00 nop
  51442. 80153ec: e7fd b.n 80153ea <prvProcessReceivedCommands+0x2e>
  51443. /* Call the function. */
  51444. pxCallback->pxCallbackFunction( pxCallback->pvParameter1, pxCallback->ulParameter2 );
  51445. 80153ee: 6afb ldr r3, [r7, #44] @ 0x2c
  51446. 80153f0: 681b ldr r3, [r3, #0]
  51447. 80153f2: 6afa ldr r2, [r7, #44] @ 0x2c
  51448. 80153f4: 6850 ldr r0, [r2, #4]
  51449. 80153f6: 6afa ldr r2, [r7, #44] @ 0x2c
  51450. 80153f8: 6892 ldr r2, [r2, #8]
  51451. 80153fa: 4611 mov r1, r2
  51452. 80153fc: 4798 blx r3
  51453. }
  51454. #endif /* INCLUDE_xTimerPendFunctionCall */
  51455. /* Commands that are positive are timer commands rather than pended
  51456. function calls. */
  51457. if( xMessage.xMessageID >= ( BaseType_t ) 0 )
  51458. 80153fe: 687b ldr r3, [r7, #4]
  51459. 8015400: 2b00 cmp r3, #0
  51460. 8015402: f2c0 80ae blt.w 8015562 <prvProcessReceivedCommands+0x1a6>
  51461. {
  51462. /* The messages uses the xTimerParameters member to work on a
  51463. software timer. */
  51464. pxTimer = xMessage.u.xTimerParameters.pxTimer;
  51465. 8015406: 68fb ldr r3, [r7, #12]
  51466. 8015408: 62bb str r3, [r7, #40] @ 0x28
  51467. if( listIS_CONTAINED_WITHIN( NULL, &( pxTimer->xTimerListItem ) ) == pdFALSE ) /*lint !e961. The cast is only redundant when NULL is passed into the macro. */
  51468. 801540a: 6abb ldr r3, [r7, #40] @ 0x28
  51469. 801540c: 695b ldr r3, [r3, #20]
  51470. 801540e: 2b00 cmp r3, #0
  51471. 8015410: d004 beq.n 801541c <prvProcessReceivedCommands+0x60>
  51472. {
  51473. /* The timer is in a list, remove it. */
  51474. ( void ) uxListRemove( &( pxTimer->xTimerListItem ) );
  51475. 8015412: 6abb ldr r3, [r7, #40] @ 0x28
  51476. 8015414: 3304 adds r3, #4
  51477. 8015416: 4618 mov r0, r3
  51478. 8015418: f7fc fdc0 bl 8011f9c <uxListRemove>
  51479. it must be present in the function call. prvSampleTimeNow() must be
  51480. called after the message is received from xTimerQueue so there is no
  51481. possibility of a higher priority task adding a message to the message
  51482. queue with a time that is ahead of the timer daemon task (because it
  51483. pre-empted the timer daemon task after the xTimeNow value was set). */
  51484. xTimeNow = prvSampleTimeNow( &xTimerListsWereSwitched );
  51485. 801541c: 463b mov r3, r7
  51486. 801541e: 4618 mov r0, r3
  51487. 8015420: f7ff ff6a bl 80152f8 <prvSampleTimeNow>
  51488. 8015424: 6278 str r0, [r7, #36] @ 0x24
  51489. switch( xMessage.xMessageID )
  51490. 8015426: 687b ldr r3, [r7, #4]
  51491. 8015428: 2b09 cmp r3, #9
  51492. 801542a: f200 8097 bhi.w 801555c <prvProcessReceivedCommands+0x1a0>
  51493. 801542e: a201 add r2, pc, #4 @ (adr r2, 8015434 <prvProcessReceivedCommands+0x78>)
  51494. 8015430: f852 f023 ldr.w pc, [r2, r3, lsl #2]
  51495. 8015434: 0801545d .word 0x0801545d
  51496. 8015438: 0801545d .word 0x0801545d
  51497. 801543c: 0801545d .word 0x0801545d
  51498. 8015440: 080154d3 .word 0x080154d3
  51499. 8015444: 080154e7 .word 0x080154e7
  51500. 8015448: 08015533 .word 0x08015533
  51501. 801544c: 0801545d .word 0x0801545d
  51502. 8015450: 0801545d .word 0x0801545d
  51503. 8015454: 080154d3 .word 0x080154d3
  51504. 8015458: 080154e7 .word 0x080154e7
  51505. case tmrCOMMAND_START_FROM_ISR :
  51506. case tmrCOMMAND_RESET :
  51507. case tmrCOMMAND_RESET_FROM_ISR :
  51508. case tmrCOMMAND_START_DONT_TRACE :
  51509. /* Start or restart a timer. */
  51510. pxTimer->ucStatus |= tmrSTATUS_IS_ACTIVE;
  51511. 801545c: 6abb ldr r3, [r7, #40] @ 0x28
  51512. 801545e: f893 3028 ldrb.w r3, [r3, #40] @ 0x28
  51513. 8015462: f043 0301 orr.w r3, r3, #1
  51514. 8015466: b2da uxtb r2, r3
  51515. 8015468: 6abb ldr r3, [r7, #40] @ 0x28
  51516. 801546a: f883 2028 strb.w r2, [r3, #40] @ 0x28
  51517. if( prvInsertTimerInActiveList( pxTimer, xMessage.u.xTimerParameters.xMessageValue + pxTimer->xTimerPeriodInTicks, xTimeNow, xMessage.u.xTimerParameters.xMessageValue ) != pdFALSE )
  51518. 801546e: 68ba ldr r2, [r7, #8]
  51519. 8015470: 6abb ldr r3, [r7, #40] @ 0x28
  51520. 8015472: 699b ldr r3, [r3, #24]
  51521. 8015474: 18d1 adds r1, r2, r3
  51522. 8015476: 68bb ldr r3, [r7, #8]
  51523. 8015478: 6a7a ldr r2, [r7, #36] @ 0x24
  51524. 801547a: 6ab8 ldr r0, [r7, #40] @ 0x28
  51525. 801547c: f7ff ff5c bl 8015338 <prvInsertTimerInActiveList>
  51526. 8015480: 4603 mov r3, r0
  51527. 8015482: 2b00 cmp r3, #0
  51528. 8015484: d06c beq.n 8015560 <prvProcessReceivedCommands+0x1a4>
  51529. {
  51530. /* The timer expired before it was added to the active
  51531. timer list. Process it now. */
  51532. pxTimer->pxCallbackFunction( ( TimerHandle_t ) pxTimer );
  51533. 8015486: 6abb ldr r3, [r7, #40] @ 0x28
  51534. 8015488: 6a1b ldr r3, [r3, #32]
  51535. 801548a: 6ab8 ldr r0, [r7, #40] @ 0x28
  51536. 801548c: 4798 blx r3
  51537. traceTIMER_EXPIRED( pxTimer );
  51538. if( ( pxTimer->ucStatus & tmrSTATUS_IS_AUTORELOAD ) != 0 )
  51539. 801548e: 6abb ldr r3, [r7, #40] @ 0x28
  51540. 8015490: f893 3028 ldrb.w r3, [r3, #40] @ 0x28
  51541. 8015494: f003 0304 and.w r3, r3, #4
  51542. 8015498: 2b00 cmp r3, #0
  51543. 801549a: d061 beq.n 8015560 <prvProcessReceivedCommands+0x1a4>
  51544. {
  51545. xResult = xTimerGenericCommand( pxTimer, tmrCOMMAND_START_DONT_TRACE, xMessage.u.xTimerParameters.xMessageValue + pxTimer->xTimerPeriodInTicks, NULL, tmrNO_DELAY );
  51546. 801549c: 68ba ldr r2, [r7, #8]
  51547. 801549e: 6abb ldr r3, [r7, #40] @ 0x28
  51548. 80154a0: 699b ldr r3, [r3, #24]
  51549. 80154a2: 441a add r2, r3
  51550. 80154a4: 2300 movs r3, #0
  51551. 80154a6: 9300 str r3, [sp, #0]
  51552. 80154a8: 2300 movs r3, #0
  51553. 80154aa: 2100 movs r1, #0
  51554. 80154ac: 6ab8 ldr r0, [r7, #40] @ 0x28
  51555. 80154ae: f7ff fe01 bl 80150b4 <xTimerGenericCommand>
  51556. 80154b2: 6238 str r0, [r7, #32]
  51557. configASSERT( xResult );
  51558. 80154b4: 6a3b ldr r3, [r7, #32]
  51559. 80154b6: 2b00 cmp r3, #0
  51560. 80154b8: d152 bne.n 8015560 <prvProcessReceivedCommands+0x1a4>
  51561. __asm volatile
  51562. 80154ba: f04f 0350 mov.w r3, #80 @ 0x50
  51563. 80154be: f383 8811 msr BASEPRI, r3
  51564. 80154c2: f3bf 8f6f isb sy
  51565. 80154c6: f3bf 8f4f dsb sy
  51566. 80154ca: 61bb str r3, [r7, #24]
  51567. }
  51568. 80154cc: bf00 nop
  51569. 80154ce: bf00 nop
  51570. 80154d0: e7fd b.n 80154ce <prvProcessReceivedCommands+0x112>
  51571. break;
  51572. case tmrCOMMAND_STOP :
  51573. case tmrCOMMAND_STOP_FROM_ISR :
  51574. /* The timer has already been removed from the active list. */
  51575. pxTimer->ucStatus &= ~tmrSTATUS_IS_ACTIVE;
  51576. 80154d2: 6abb ldr r3, [r7, #40] @ 0x28
  51577. 80154d4: f893 3028 ldrb.w r3, [r3, #40] @ 0x28
  51578. 80154d8: f023 0301 bic.w r3, r3, #1
  51579. 80154dc: b2da uxtb r2, r3
  51580. 80154de: 6abb ldr r3, [r7, #40] @ 0x28
  51581. 80154e0: f883 2028 strb.w r2, [r3, #40] @ 0x28
  51582. break;
  51583. 80154e4: e03d b.n 8015562 <prvProcessReceivedCommands+0x1a6>
  51584. case tmrCOMMAND_CHANGE_PERIOD :
  51585. case tmrCOMMAND_CHANGE_PERIOD_FROM_ISR :
  51586. pxTimer->ucStatus |= tmrSTATUS_IS_ACTIVE;
  51587. 80154e6: 6abb ldr r3, [r7, #40] @ 0x28
  51588. 80154e8: f893 3028 ldrb.w r3, [r3, #40] @ 0x28
  51589. 80154ec: f043 0301 orr.w r3, r3, #1
  51590. 80154f0: b2da uxtb r2, r3
  51591. 80154f2: 6abb ldr r3, [r7, #40] @ 0x28
  51592. 80154f4: f883 2028 strb.w r2, [r3, #40] @ 0x28
  51593. pxTimer->xTimerPeriodInTicks = xMessage.u.xTimerParameters.xMessageValue;
  51594. 80154f8: 68ba ldr r2, [r7, #8]
  51595. 80154fa: 6abb ldr r3, [r7, #40] @ 0x28
  51596. 80154fc: 619a str r2, [r3, #24]
  51597. configASSERT( ( pxTimer->xTimerPeriodInTicks > 0 ) );
  51598. 80154fe: 6abb ldr r3, [r7, #40] @ 0x28
  51599. 8015500: 699b ldr r3, [r3, #24]
  51600. 8015502: 2b00 cmp r3, #0
  51601. 8015504: d10b bne.n 801551e <prvProcessReceivedCommands+0x162>
  51602. __asm volatile
  51603. 8015506: f04f 0350 mov.w r3, #80 @ 0x50
  51604. 801550a: f383 8811 msr BASEPRI, r3
  51605. 801550e: f3bf 8f6f isb sy
  51606. 8015512: f3bf 8f4f dsb sy
  51607. 8015516: 617b str r3, [r7, #20]
  51608. }
  51609. 8015518: bf00 nop
  51610. 801551a: bf00 nop
  51611. 801551c: e7fd b.n 801551a <prvProcessReceivedCommands+0x15e>
  51612. be longer or shorter than the old one. The command time is
  51613. therefore set to the current time, and as the period cannot
  51614. be zero the next expiry time can only be in the future,
  51615. meaning (unlike for the xTimerStart() case above) there is
  51616. no fail case that needs to be handled here. */
  51617. ( void ) prvInsertTimerInActiveList( pxTimer, ( xTimeNow + pxTimer->xTimerPeriodInTicks ), xTimeNow, xTimeNow );
  51618. 801551e: 6abb ldr r3, [r7, #40] @ 0x28
  51619. 8015520: 699a ldr r2, [r3, #24]
  51620. 8015522: 6a7b ldr r3, [r7, #36] @ 0x24
  51621. 8015524: 18d1 adds r1, r2, r3
  51622. 8015526: 6a7b ldr r3, [r7, #36] @ 0x24
  51623. 8015528: 6a7a ldr r2, [r7, #36] @ 0x24
  51624. 801552a: 6ab8 ldr r0, [r7, #40] @ 0x28
  51625. 801552c: f7ff ff04 bl 8015338 <prvInsertTimerInActiveList>
  51626. break;
  51627. 8015530: e017 b.n 8015562 <prvProcessReceivedCommands+0x1a6>
  51628. #if ( configSUPPORT_DYNAMIC_ALLOCATION == 1 )
  51629. {
  51630. /* The timer has already been removed from the active list,
  51631. just free up the memory if the memory was dynamically
  51632. allocated. */
  51633. if( ( pxTimer->ucStatus & tmrSTATUS_IS_STATICALLY_ALLOCATED ) == ( uint8_t ) 0 )
  51634. 8015532: 6abb ldr r3, [r7, #40] @ 0x28
  51635. 8015534: f893 3028 ldrb.w r3, [r3, #40] @ 0x28
  51636. 8015538: f003 0302 and.w r3, r3, #2
  51637. 801553c: 2b00 cmp r3, #0
  51638. 801553e: d103 bne.n 8015548 <prvProcessReceivedCommands+0x18c>
  51639. {
  51640. vPortFree( pxTimer );
  51641. 8015540: 6ab8 ldr r0, [r7, #40] @ 0x28
  51642. 8015542: f000 fc31 bl 8015da8 <vPortFree>
  51643. no need to free the memory - just mark the timer as
  51644. "not active". */
  51645. pxTimer->ucStatus &= ~tmrSTATUS_IS_ACTIVE;
  51646. }
  51647. #endif /* configSUPPORT_DYNAMIC_ALLOCATION */
  51648. break;
  51649. 8015546: e00c b.n 8015562 <prvProcessReceivedCommands+0x1a6>
  51650. pxTimer->ucStatus &= ~tmrSTATUS_IS_ACTIVE;
  51651. 8015548: 6abb ldr r3, [r7, #40] @ 0x28
  51652. 801554a: f893 3028 ldrb.w r3, [r3, #40] @ 0x28
  51653. 801554e: f023 0301 bic.w r3, r3, #1
  51654. 8015552: b2da uxtb r2, r3
  51655. 8015554: 6abb ldr r3, [r7, #40] @ 0x28
  51656. 8015556: f883 2028 strb.w r2, [r3, #40] @ 0x28
  51657. break;
  51658. 801555a: e002 b.n 8015562 <prvProcessReceivedCommands+0x1a6>
  51659. default :
  51660. /* Don't expect to get here. */
  51661. break;
  51662. 801555c: bf00 nop
  51663. 801555e: e000 b.n 8015562 <prvProcessReceivedCommands+0x1a6>
  51664. break;
  51665. 8015560: bf00 nop
  51666. while( xQueueReceive( xTimerQueue, &xMessage, tmrNO_DELAY ) != pdFAIL ) /*lint !e603 xMessage does not have to be initialised as it is passed out, not in, and it is not used unless xQueueReceive() returns pdTRUE. */
  51667. 8015562: 4b08 ldr r3, [pc, #32] @ (8015584 <prvProcessReceivedCommands+0x1c8>)
  51668. 8015564: 681b ldr r3, [r3, #0]
  51669. 8015566: 1d39 adds r1, r7, #4
  51670. 8015568: 2200 movs r2, #0
  51671. 801556a: 4618 mov r0, r3
  51672. 801556c: f7fd f9dc bl 8012928 <xQueueReceive>
  51673. 8015570: 4603 mov r3, r0
  51674. 8015572: 2b00 cmp r3, #0
  51675. 8015574: f47f af26 bne.w 80153c4 <prvProcessReceivedCommands+0x8>
  51676. }
  51677. }
  51678. }
  51679. }
  51680. 8015578: bf00 nop
  51681. 801557a: bf00 nop
  51682. 801557c: 3730 adds r7, #48 @ 0x30
  51683. 801557e: 46bd mov sp, r7
  51684. 8015580: bd80 pop {r7, pc}
  51685. 8015582: bf00 nop
  51686. 8015584: 240042a0 .word 0x240042a0
  51687. 08015588 <prvSwitchTimerLists>:
  51688. /*-----------------------------------------------------------*/
  51689. static void prvSwitchTimerLists( void )
  51690. {
  51691. 8015588: b580 push {r7, lr}
  51692. 801558a: b088 sub sp, #32
  51693. 801558c: af02 add r7, sp, #8
  51694. /* The tick count has overflowed. The timer lists must be switched.
  51695. If there are any timers still referenced from the current timer list
  51696. then they must have expired and should be processed before the lists
  51697. are switched. */
  51698. while( listLIST_IS_EMPTY( pxCurrentTimerList ) == pdFALSE )
  51699. 801558e: e049 b.n 8015624 <prvSwitchTimerLists+0x9c>
  51700. {
  51701. xNextExpireTime = listGET_ITEM_VALUE_OF_HEAD_ENTRY( pxCurrentTimerList );
  51702. 8015590: 4b2e ldr r3, [pc, #184] @ (801564c <prvSwitchTimerLists+0xc4>)
  51703. 8015592: 681b ldr r3, [r3, #0]
  51704. 8015594: 68db ldr r3, [r3, #12]
  51705. 8015596: 681b ldr r3, [r3, #0]
  51706. 8015598: 613b str r3, [r7, #16]
  51707. /* Remove the timer from the list. */
  51708. pxTimer = ( Timer_t * ) listGET_OWNER_OF_HEAD_ENTRY( pxCurrentTimerList ); /*lint !e9087 !e9079 void * is used as this macro is used with tasks and co-routines too. Alignment is known to be fine as the type of the pointer stored and retrieved is the same. */
  51709. 801559a: 4b2c ldr r3, [pc, #176] @ (801564c <prvSwitchTimerLists+0xc4>)
  51710. 801559c: 681b ldr r3, [r3, #0]
  51711. 801559e: 68db ldr r3, [r3, #12]
  51712. 80155a0: 68db ldr r3, [r3, #12]
  51713. 80155a2: 60fb str r3, [r7, #12]
  51714. ( void ) uxListRemove( &( pxTimer->xTimerListItem ) );
  51715. 80155a4: 68fb ldr r3, [r7, #12]
  51716. 80155a6: 3304 adds r3, #4
  51717. 80155a8: 4618 mov r0, r3
  51718. 80155aa: f7fc fcf7 bl 8011f9c <uxListRemove>
  51719. traceTIMER_EXPIRED( pxTimer );
  51720. /* Execute its callback, then send a command to restart the timer if
  51721. it is an auto-reload timer. It cannot be restarted here as the lists
  51722. have not yet been switched. */
  51723. pxTimer->pxCallbackFunction( ( TimerHandle_t ) pxTimer );
  51724. 80155ae: 68fb ldr r3, [r7, #12]
  51725. 80155b0: 6a1b ldr r3, [r3, #32]
  51726. 80155b2: 68f8 ldr r0, [r7, #12]
  51727. 80155b4: 4798 blx r3
  51728. if( ( pxTimer->ucStatus & tmrSTATUS_IS_AUTORELOAD ) != 0 )
  51729. 80155b6: 68fb ldr r3, [r7, #12]
  51730. 80155b8: f893 3028 ldrb.w r3, [r3, #40] @ 0x28
  51731. 80155bc: f003 0304 and.w r3, r3, #4
  51732. 80155c0: 2b00 cmp r3, #0
  51733. 80155c2: d02f beq.n 8015624 <prvSwitchTimerLists+0x9c>
  51734. the timer going into the same timer list then it has already expired
  51735. and the timer should be re-inserted into the current list so it is
  51736. processed again within this loop. Otherwise a command should be sent
  51737. to restart the timer to ensure it is only inserted into a list after
  51738. the lists have been swapped. */
  51739. xReloadTime = ( xNextExpireTime + pxTimer->xTimerPeriodInTicks );
  51740. 80155c4: 68fb ldr r3, [r7, #12]
  51741. 80155c6: 699b ldr r3, [r3, #24]
  51742. 80155c8: 693a ldr r2, [r7, #16]
  51743. 80155ca: 4413 add r3, r2
  51744. 80155cc: 60bb str r3, [r7, #8]
  51745. if( xReloadTime > xNextExpireTime )
  51746. 80155ce: 68ba ldr r2, [r7, #8]
  51747. 80155d0: 693b ldr r3, [r7, #16]
  51748. 80155d2: 429a cmp r2, r3
  51749. 80155d4: d90e bls.n 80155f4 <prvSwitchTimerLists+0x6c>
  51750. {
  51751. listSET_LIST_ITEM_VALUE( &( pxTimer->xTimerListItem ), xReloadTime );
  51752. 80155d6: 68fb ldr r3, [r7, #12]
  51753. 80155d8: 68ba ldr r2, [r7, #8]
  51754. 80155da: 605a str r2, [r3, #4]
  51755. listSET_LIST_ITEM_OWNER( &( pxTimer->xTimerListItem ), pxTimer );
  51756. 80155dc: 68fb ldr r3, [r7, #12]
  51757. 80155de: 68fa ldr r2, [r7, #12]
  51758. 80155e0: 611a str r2, [r3, #16]
  51759. vListInsert( pxCurrentTimerList, &( pxTimer->xTimerListItem ) );
  51760. 80155e2: 4b1a ldr r3, [pc, #104] @ (801564c <prvSwitchTimerLists+0xc4>)
  51761. 80155e4: 681a ldr r2, [r3, #0]
  51762. 80155e6: 68fb ldr r3, [r7, #12]
  51763. 80155e8: 3304 adds r3, #4
  51764. 80155ea: 4619 mov r1, r3
  51765. 80155ec: 4610 mov r0, r2
  51766. 80155ee: f7fc fc9c bl 8011f2a <vListInsert>
  51767. 80155f2: e017 b.n 8015624 <prvSwitchTimerLists+0x9c>
  51768. }
  51769. else
  51770. {
  51771. xResult = xTimerGenericCommand( pxTimer, tmrCOMMAND_START_DONT_TRACE, xNextExpireTime, NULL, tmrNO_DELAY );
  51772. 80155f4: 2300 movs r3, #0
  51773. 80155f6: 9300 str r3, [sp, #0]
  51774. 80155f8: 2300 movs r3, #0
  51775. 80155fa: 693a ldr r2, [r7, #16]
  51776. 80155fc: 2100 movs r1, #0
  51777. 80155fe: 68f8 ldr r0, [r7, #12]
  51778. 8015600: f7ff fd58 bl 80150b4 <xTimerGenericCommand>
  51779. 8015604: 6078 str r0, [r7, #4]
  51780. configASSERT( xResult );
  51781. 8015606: 687b ldr r3, [r7, #4]
  51782. 8015608: 2b00 cmp r3, #0
  51783. 801560a: d10b bne.n 8015624 <prvSwitchTimerLists+0x9c>
  51784. __asm volatile
  51785. 801560c: f04f 0350 mov.w r3, #80 @ 0x50
  51786. 8015610: f383 8811 msr BASEPRI, r3
  51787. 8015614: f3bf 8f6f isb sy
  51788. 8015618: f3bf 8f4f dsb sy
  51789. 801561c: 603b str r3, [r7, #0]
  51790. }
  51791. 801561e: bf00 nop
  51792. 8015620: bf00 nop
  51793. 8015622: e7fd b.n 8015620 <prvSwitchTimerLists+0x98>
  51794. while( listLIST_IS_EMPTY( pxCurrentTimerList ) == pdFALSE )
  51795. 8015624: 4b09 ldr r3, [pc, #36] @ (801564c <prvSwitchTimerLists+0xc4>)
  51796. 8015626: 681b ldr r3, [r3, #0]
  51797. 8015628: 681b ldr r3, [r3, #0]
  51798. 801562a: 2b00 cmp r3, #0
  51799. 801562c: d1b0 bne.n 8015590 <prvSwitchTimerLists+0x8>
  51800. {
  51801. mtCOVERAGE_TEST_MARKER();
  51802. }
  51803. }
  51804. pxTemp = pxCurrentTimerList;
  51805. 801562e: 4b07 ldr r3, [pc, #28] @ (801564c <prvSwitchTimerLists+0xc4>)
  51806. 8015630: 681b ldr r3, [r3, #0]
  51807. 8015632: 617b str r3, [r7, #20]
  51808. pxCurrentTimerList = pxOverflowTimerList;
  51809. 8015634: 4b06 ldr r3, [pc, #24] @ (8015650 <prvSwitchTimerLists+0xc8>)
  51810. 8015636: 681b ldr r3, [r3, #0]
  51811. 8015638: 4a04 ldr r2, [pc, #16] @ (801564c <prvSwitchTimerLists+0xc4>)
  51812. 801563a: 6013 str r3, [r2, #0]
  51813. pxOverflowTimerList = pxTemp;
  51814. 801563c: 4a04 ldr r2, [pc, #16] @ (8015650 <prvSwitchTimerLists+0xc8>)
  51815. 801563e: 697b ldr r3, [r7, #20]
  51816. 8015640: 6013 str r3, [r2, #0]
  51817. }
  51818. 8015642: bf00 nop
  51819. 8015644: 3718 adds r7, #24
  51820. 8015646: 46bd mov sp, r7
  51821. 8015648: bd80 pop {r7, pc}
  51822. 801564a: bf00 nop
  51823. 801564c: 24004298 .word 0x24004298
  51824. 8015650: 2400429c .word 0x2400429c
  51825. 08015654 <prvCheckForValidListAndQueue>:
  51826. /*-----------------------------------------------------------*/
  51827. static void prvCheckForValidListAndQueue( void )
  51828. {
  51829. 8015654: b580 push {r7, lr}
  51830. 8015656: b082 sub sp, #8
  51831. 8015658: af02 add r7, sp, #8
  51832. /* Check that the list from which active timers are referenced, and the
  51833. queue used to communicate with the timer service, have been
  51834. initialised. */
  51835. taskENTER_CRITICAL();
  51836. 801565a: f000 f9b5 bl 80159c8 <vPortEnterCritical>
  51837. {
  51838. if( xTimerQueue == NULL )
  51839. 801565e: 4b15 ldr r3, [pc, #84] @ (80156b4 <prvCheckForValidListAndQueue+0x60>)
  51840. 8015660: 681b ldr r3, [r3, #0]
  51841. 8015662: 2b00 cmp r3, #0
  51842. 8015664: d120 bne.n 80156a8 <prvCheckForValidListAndQueue+0x54>
  51843. {
  51844. vListInitialise( &xActiveTimerList1 );
  51845. 8015666: 4814 ldr r0, [pc, #80] @ (80156b8 <prvCheckForValidListAndQueue+0x64>)
  51846. 8015668: f7fc fc0e bl 8011e88 <vListInitialise>
  51847. vListInitialise( &xActiveTimerList2 );
  51848. 801566c: 4813 ldr r0, [pc, #76] @ (80156bc <prvCheckForValidListAndQueue+0x68>)
  51849. 801566e: f7fc fc0b bl 8011e88 <vListInitialise>
  51850. pxCurrentTimerList = &xActiveTimerList1;
  51851. 8015672: 4b13 ldr r3, [pc, #76] @ (80156c0 <prvCheckForValidListAndQueue+0x6c>)
  51852. 8015674: 4a10 ldr r2, [pc, #64] @ (80156b8 <prvCheckForValidListAndQueue+0x64>)
  51853. 8015676: 601a str r2, [r3, #0]
  51854. pxOverflowTimerList = &xActiveTimerList2;
  51855. 8015678: 4b12 ldr r3, [pc, #72] @ (80156c4 <prvCheckForValidListAndQueue+0x70>)
  51856. 801567a: 4a10 ldr r2, [pc, #64] @ (80156bc <prvCheckForValidListAndQueue+0x68>)
  51857. 801567c: 601a str r2, [r3, #0]
  51858. /* The timer queue is allocated statically in case
  51859. configSUPPORT_DYNAMIC_ALLOCATION is 0. */
  51860. static StaticQueue_t xStaticTimerQueue; /*lint !e956 Ok to declare in this manner to prevent additional conditional compilation guards in other locations. */
  51861. static uint8_t ucStaticTimerQueueStorage[ ( size_t ) configTIMER_QUEUE_LENGTH * sizeof( DaemonTaskMessage_t ) ]; /*lint !e956 Ok to declare in this manner to prevent additional conditional compilation guards in other locations. */
  51862. xTimerQueue = xQueueCreateStatic( ( UBaseType_t ) configTIMER_QUEUE_LENGTH, ( UBaseType_t ) sizeof( DaemonTaskMessage_t ), &( ucStaticTimerQueueStorage[ 0 ] ), &xStaticTimerQueue );
  51863. 801567e: 2300 movs r3, #0
  51864. 8015680: 9300 str r3, [sp, #0]
  51865. 8015682: 4b11 ldr r3, [pc, #68] @ (80156c8 <prvCheckForValidListAndQueue+0x74>)
  51866. 8015684: 4a11 ldr r2, [pc, #68] @ (80156cc <prvCheckForValidListAndQueue+0x78>)
  51867. 8015686: 2110 movs r1, #16
  51868. 8015688: 200a movs r0, #10
  51869. 801568a: f7fc fd1b bl 80120c4 <xQueueGenericCreateStatic>
  51870. 801568e: 4603 mov r3, r0
  51871. 8015690: 4a08 ldr r2, [pc, #32] @ (80156b4 <prvCheckForValidListAndQueue+0x60>)
  51872. 8015692: 6013 str r3, [r2, #0]
  51873. }
  51874. #endif
  51875. #if ( configQUEUE_REGISTRY_SIZE > 0 )
  51876. {
  51877. if( xTimerQueue != NULL )
  51878. 8015694: 4b07 ldr r3, [pc, #28] @ (80156b4 <prvCheckForValidListAndQueue+0x60>)
  51879. 8015696: 681b ldr r3, [r3, #0]
  51880. 8015698: 2b00 cmp r3, #0
  51881. 801569a: d005 beq.n 80156a8 <prvCheckForValidListAndQueue+0x54>
  51882. {
  51883. vQueueAddToRegistry( xTimerQueue, "TmrQ" );
  51884. 801569c: 4b05 ldr r3, [pc, #20] @ (80156b4 <prvCheckForValidListAndQueue+0x60>)
  51885. 801569e: 681b ldr r3, [r3, #0]
  51886. 80156a0: 490b ldr r1, [pc, #44] @ (80156d0 <prvCheckForValidListAndQueue+0x7c>)
  51887. 80156a2: 4618 mov r0, r3
  51888. 80156a4: f7fd fd3e bl 8013124 <vQueueAddToRegistry>
  51889. else
  51890. {
  51891. mtCOVERAGE_TEST_MARKER();
  51892. }
  51893. }
  51894. taskEXIT_CRITICAL();
  51895. 80156a8: f000 f9c0 bl 8015a2c <vPortExitCritical>
  51896. }
  51897. 80156ac: bf00 nop
  51898. 80156ae: 46bd mov sp, r7
  51899. 80156b0: bd80 pop {r7, pc}
  51900. 80156b2: bf00 nop
  51901. 80156b4: 240042a0 .word 0x240042a0
  51902. 80156b8: 24004270 .word 0x24004270
  51903. 80156bc: 24004284 .word 0x24004284
  51904. 80156c0: 24004298 .word 0x24004298
  51905. 80156c4: 2400429c .word 0x2400429c
  51906. 80156c8: 2400434c .word 0x2400434c
  51907. 80156cc: 240042ac .word 0x240042ac
  51908. 80156d0: 0802db7c .word 0x0802db7c
  51909. 080156d4 <xTimerIsTimerActive>:
  51910. /*-----------------------------------------------------------*/
  51911. BaseType_t xTimerIsTimerActive( TimerHandle_t xTimer )
  51912. {
  51913. 80156d4: b580 push {r7, lr}
  51914. 80156d6: b086 sub sp, #24
  51915. 80156d8: af00 add r7, sp, #0
  51916. 80156da: 6078 str r0, [r7, #4]
  51917. BaseType_t xReturn;
  51918. Timer_t *pxTimer = xTimer;
  51919. 80156dc: 687b ldr r3, [r7, #4]
  51920. 80156de: 613b str r3, [r7, #16]
  51921. configASSERT( xTimer );
  51922. 80156e0: 687b ldr r3, [r7, #4]
  51923. 80156e2: 2b00 cmp r3, #0
  51924. 80156e4: d10b bne.n 80156fe <xTimerIsTimerActive+0x2a>
  51925. __asm volatile
  51926. 80156e6: f04f 0350 mov.w r3, #80 @ 0x50
  51927. 80156ea: f383 8811 msr BASEPRI, r3
  51928. 80156ee: f3bf 8f6f isb sy
  51929. 80156f2: f3bf 8f4f dsb sy
  51930. 80156f6: 60fb str r3, [r7, #12]
  51931. }
  51932. 80156f8: bf00 nop
  51933. 80156fa: bf00 nop
  51934. 80156fc: e7fd b.n 80156fa <xTimerIsTimerActive+0x26>
  51935. /* Is the timer in the list of active timers? */
  51936. taskENTER_CRITICAL();
  51937. 80156fe: f000 f963 bl 80159c8 <vPortEnterCritical>
  51938. {
  51939. if( ( pxTimer->ucStatus & tmrSTATUS_IS_ACTIVE ) == 0 )
  51940. 8015702: 693b ldr r3, [r7, #16]
  51941. 8015704: f893 3028 ldrb.w r3, [r3, #40] @ 0x28
  51942. 8015708: f003 0301 and.w r3, r3, #1
  51943. 801570c: 2b00 cmp r3, #0
  51944. 801570e: d102 bne.n 8015716 <xTimerIsTimerActive+0x42>
  51945. {
  51946. xReturn = pdFALSE;
  51947. 8015710: 2300 movs r3, #0
  51948. 8015712: 617b str r3, [r7, #20]
  51949. 8015714: e001 b.n 801571a <xTimerIsTimerActive+0x46>
  51950. }
  51951. else
  51952. {
  51953. xReturn = pdTRUE;
  51954. 8015716: 2301 movs r3, #1
  51955. 8015718: 617b str r3, [r7, #20]
  51956. }
  51957. }
  51958. taskEXIT_CRITICAL();
  51959. 801571a: f000 f987 bl 8015a2c <vPortExitCritical>
  51960. return xReturn;
  51961. 801571e: 697b ldr r3, [r7, #20]
  51962. } /*lint !e818 Can't be pointer to const due to the typedef. */
  51963. 8015720: 4618 mov r0, r3
  51964. 8015722: 3718 adds r7, #24
  51965. 8015724: 46bd mov sp, r7
  51966. 8015726: bd80 pop {r7, pc}
  51967. 08015728 <pvTimerGetTimerID>:
  51968. /*-----------------------------------------------------------*/
  51969. void *pvTimerGetTimerID( const TimerHandle_t xTimer )
  51970. {
  51971. 8015728: b580 push {r7, lr}
  51972. 801572a: b086 sub sp, #24
  51973. 801572c: af00 add r7, sp, #0
  51974. 801572e: 6078 str r0, [r7, #4]
  51975. Timer_t * const pxTimer = xTimer;
  51976. 8015730: 687b ldr r3, [r7, #4]
  51977. 8015732: 617b str r3, [r7, #20]
  51978. void *pvReturn;
  51979. configASSERT( xTimer );
  51980. 8015734: 687b ldr r3, [r7, #4]
  51981. 8015736: 2b00 cmp r3, #0
  51982. 8015738: d10b bne.n 8015752 <pvTimerGetTimerID+0x2a>
  51983. __asm volatile
  51984. 801573a: f04f 0350 mov.w r3, #80 @ 0x50
  51985. 801573e: f383 8811 msr BASEPRI, r3
  51986. 8015742: f3bf 8f6f isb sy
  51987. 8015746: f3bf 8f4f dsb sy
  51988. 801574a: 60fb str r3, [r7, #12]
  51989. }
  51990. 801574c: bf00 nop
  51991. 801574e: bf00 nop
  51992. 8015750: e7fd b.n 801574e <pvTimerGetTimerID+0x26>
  51993. taskENTER_CRITICAL();
  51994. 8015752: f000 f939 bl 80159c8 <vPortEnterCritical>
  51995. {
  51996. pvReturn = pxTimer->pvTimerID;
  51997. 8015756: 697b ldr r3, [r7, #20]
  51998. 8015758: 69db ldr r3, [r3, #28]
  51999. 801575a: 613b str r3, [r7, #16]
  52000. }
  52001. taskEXIT_CRITICAL();
  52002. 801575c: f000 f966 bl 8015a2c <vPortExitCritical>
  52003. return pvReturn;
  52004. 8015760: 693b ldr r3, [r7, #16]
  52005. }
  52006. 8015762: 4618 mov r0, r3
  52007. 8015764: 3718 adds r7, #24
  52008. 8015766: 46bd mov sp, r7
  52009. 8015768: bd80 pop {r7, pc}
  52010. ...
  52011. 0801576c <pxPortInitialiseStack>:
  52012. /*
  52013. * See header file for description.
  52014. */
  52015. StackType_t *pxPortInitialiseStack( StackType_t *pxTopOfStack, TaskFunction_t pxCode, void *pvParameters )
  52016. {
  52017. 801576c: b480 push {r7}
  52018. 801576e: b085 sub sp, #20
  52019. 8015770: af00 add r7, sp, #0
  52020. 8015772: 60f8 str r0, [r7, #12]
  52021. 8015774: 60b9 str r1, [r7, #8]
  52022. 8015776: 607a str r2, [r7, #4]
  52023. /* Simulate the stack frame as it would be created by a context switch
  52024. interrupt. */
  52025. /* Offset added to account for the way the MCU uses the stack on entry/exit
  52026. of interrupts, and to ensure alignment. */
  52027. pxTopOfStack--;
  52028. 8015778: 68fb ldr r3, [r7, #12]
  52029. 801577a: 3b04 subs r3, #4
  52030. 801577c: 60fb str r3, [r7, #12]
  52031. *pxTopOfStack = portINITIAL_XPSR; /* xPSR */
  52032. 801577e: 68fb ldr r3, [r7, #12]
  52033. 8015780: f04f 7280 mov.w r2, #16777216 @ 0x1000000
  52034. 8015784: 601a str r2, [r3, #0]
  52035. pxTopOfStack--;
  52036. 8015786: 68fb ldr r3, [r7, #12]
  52037. 8015788: 3b04 subs r3, #4
  52038. 801578a: 60fb str r3, [r7, #12]
  52039. *pxTopOfStack = ( ( StackType_t ) pxCode ) & portSTART_ADDRESS_MASK; /* PC */
  52040. 801578c: 68bb ldr r3, [r7, #8]
  52041. 801578e: f023 0201 bic.w r2, r3, #1
  52042. 8015792: 68fb ldr r3, [r7, #12]
  52043. 8015794: 601a str r2, [r3, #0]
  52044. pxTopOfStack--;
  52045. 8015796: 68fb ldr r3, [r7, #12]
  52046. 8015798: 3b04 subs r3, #4
  52047. 801579a: 60fb str r3, [r7, #12]
  52048. *pxTopOfStack = ( StackType_t ) portTASK_RETURN_ADDRESS; /* LR */
  52049. 801579c: 4a0c ldr r2, [pc, #48] @ (80157d0 <pxPortInitialiseStack+0x64>)
  52050. 801579e: 68fb ldr r3, [r7, #12]
  52051. 80157a0: 601a str r2, [r3, #0]
  52052. /* Save code space by skipping register initialisation. */
  52053. pxTopOfStack -= 5; /* R12, R3, R2 and R1. */
  52054. 80157a2: 68fb ldr r3, [r7, #12]
  52055. 80157a4: 3b14 subs r3, #20
  52056. 80157a6: 60fb str r3, [r7, #12]
  52057. *pxTopOfStack = ( StackType_t ) pvParameters; /* R0 */
  52058. 80157a8: 687a ldr r2, [r7, #4]
  52059. 80157aa: 68fb ldr r3, [r7, #12]
  52060. 80157ac: 601a str r2, [r3, #0]
  52061. /* A save method is being used that requires each task to maintain its
  52062. own exec return value. */
  52063. pxTopOfStack--;
  52064. 80157ae: 68fb ldr r3, [r7, #12]
  52065. 80157b0: 3b04 subs r3, #4
  52066. 80157b2: 60fb str r3, [r7, #12]
  52067. *pxTopOfStack = portINITIAL_EXC_RETURN;
  52068. 80157b4: 68fb ldr r3, [r7, #12]
  52069. 80157b6: f06f 0202 mvn.w r2, #2
  52070. 80157ba: 601a str r2, [r3, #0]
  52071. pxTopOfStack -= 8; /* R11, R10, R9, R8, R7, R6, R5 and R4. */
  52072. 80157bc: 68fb ldr r3, [r7, #12]
  52073. 80157be: 3b20 subs r3, #32
  52074. 80157c0: 60fb str r3, [r7, #12]
  52075. return pxTopOfStack;
  52076. 80157c2: 68fb ldr r3, [r7, #12]
  52077. }
  52078. 80157c4: 4618 mov r0, r3
  52079. 80157c6: 3714 adds r7, #20
  52080. 80157c8: 46bd mov sp, r7
  52081. 80157ca: f85d 7b04 ldr.w r7, [sp], #4
  52082. 80157ce: 4770 bx lr
  52083. 80157d0: 080157d5 .word 0x080157d5
  52084. 080157d4 <prvTaskExitError>:
  52085. /*-----------------------------------------------------------*/
  52086. static void prvTaskExitError( void )
  52087. {
  52088. 80157d4: b480 push {r7}
  52089. 80157d6: b085 sub sp, #20
  52090. 80157d8: af00 add r7, sp, #0
  52091. volatile uint32_t ulDummy = 0;
  52092. 80157da: 2300 movs r3, #0
  52093. 80157dc: 607b str r3, [r7, #4]
  52094. its caller as there is nothing to return to. If a task wants to exit it
  52095. should instead call vTaskDelete( NULL ).
  52096. Artificially force an assert() to be triggered if configASSERT() is
  52097. defined, then stop here so application writers can catch the error. */
  52098. configASSERT( uxCriticalNesting == ~0UL );
  52099. 80157de: 4b13 ldr r3, [pc, #76] @ (801582c <prvTaskExitError+0x58>)
  52100. 80157e0: 681b ldr r3, [r3, #0]
  52101. 80157e2: f1b3 3fff cmp.w r3, #4294967295 @ 0xffffffff
  52102. 80157e6: d00b beq.n 8015800 <prvTaskExitError+0x2c>
  52103. __asm volatile
  52104. 80157e8: f04f 0350 mov.w r3, #80 @ 0x50
  52105. 80157ec: f383 8811 msr BASEPRI, r3
  52106. 80157f0: f3bf 8f6f isb sy
  52107. 80157f4: f3bf 8f4f dsb sy
  52108. 80157f8: 60fb str r3, [r7, #12]
  52109. }
  52110. 80157fa: bf00 nop
  52111. 80157fc: bf00 nop
  52112. 80157fe: e7fd b.n 80157fc <prvTaskExitError+0x28>
  52113. __asm volatile
  52114. 8015800: f04f 0350 mov.w r3, #80 @ 0x50
  52115. 8015804: f383 8811 msr BASEPRI, r3
  52116. 8015808: f3bf 8f6f isb sy
  52117. 801580c: f3bf 8f4f dsb sy
  52118. 8015810: 60bb str r3, [r7, #8]
  52119. }
  52120. 8015812: bf00 nop
  52121. portDISABLE_INTERRUPTS();
  52122. while( ulDummy == 0 )
  52123. 8015814: bf00 nop
  52124. 8015816: 687b ldr r3, [r7, #4]
  52125. 8015818: 2b00 cmp r3, #0
  52126. 801581a: d0fc beq.n 8015816 <prvTaskExitError+0x42>
  52127. about code appearing after this function is called - making ulDummy
  52128. volatile makes the compiler think the function could return and
  52129. therefore not output an 'unreachable code' warning for code that appears
  52130. after it. */
  52131. }
  52132. }
  52133. 801581c: bf00 nop
  52134. 801581e: bf00 nop
  52135. 8015820: 3714 adds r7, #20
  52136. 8015822: 46bd mov sp, r7
  52137. 8015824: f85d 7b04 ldr.w r7, [sp], #4
  52138. 8015828: 4770 bx lr
  52139. 801582a: bf00 nop
  52140. 801582c: 24000048 .word 0x24000048
  52141. 08015830 <SVC_Handler>:
  52142. /*-----------------------------------------------------------*/
  52143. void vPortSVCHandler( void )
  52144. {
  52145. __asm volatile (
  52146. 8015830: 4b07 ldr r3, [pc, #28] @ (8015850 <pxCurrentTCBConst2>)
  52147. 8015832: 6819 ldr r1, [r3, #0]
  52148. 8015834: 6808 ldr r0, [r1, #0]
  52149. 8015836: e8b0 4ff0 ldmia.w r0!, {r4, r5, r6, r7, r8, r9, sl, fp, lr}
  52150. 801583a: f380 8809 msr PSP, r0
  52151. 801583e: f3bf 8f6f isb sy
  52152. 8015842: f04f 0000 mov.w r0, #0
  52153. 8015846: f380 8811 msr BASEPRI, r0
  52154. 801584a: 4770 bx lr
  52155. 801584c: f3af 8000 nop.w
  52156. 08015850 <pxCurrentTCBConst2>:
  52157. 8015850: 24003d70 .word 0x24003d70
  52158. " bx r14 \n"
  52159. " \n"
  52160. " .align 4 \n"
  52161. "pxCurrentTCBConst2: .word pxCurrentTCB \n"
  52162. );
  52163. }
  52164. 8015854: bf00 nop
  52165. 8015856: bf00 nop
  52166. 08015858 <prvPortStartFirstTask>:
  52167. {
  52168. /* Start the first task. This also clears the bit that indicates the FPU is
  52169. in use in case the FPU was used before the scheduler was started - which
  52170. would otherwise result in the unnecessary leaving of space in the SVC stack
  52171. for lazy saving of FPU registers. */
  52172. __asm volatile(
  52173. 8015858: 4808 ldr r0, [pc, #32] @ (801587c <prvPortStartFirstTask+0x24>)
  52174. 801585a: 6800 ldr r0, [r0, #0]
  52175. 801585c: 6800 ldr r0, [r0, #0]
  52176. 801585e: f380 8808 msr MSP, r0
  52177. 8015862: f04f 0000 mov.w r0, #0
  52178. 8015866: f380 8814 msr CONTROL, r0
  52179. 801586a: b662 cpsie i
  52180. 801586c: b661 cpsie f
  52181. 801586e: f3bf 8f4f dsb sy
  52182. 8015872: f3bf 8f6f isb sy
  52183. 8015876: df00 svc 0
  52184. 8015878: bf00 nop
  52185. " dsb \n"
  52186. " isb \n"
  52187. " svc 0 \n" /* System call to start first task. */
  52188. " nop \n"
  52189. );
  52190. }
  52191. 801587a: bf00 nop
  52192. 801587c: e000ed08 .word 0xe000ed08
  52193. 08015880 <xPortStartScheduler>:
  52194. /*
  52195. * See header file for description.
  52196. */
  52197. BaseType_t xPortStartScheduler( void )
  52198. {
  52199. 8015880: b580 push {r7, lr}
  52200. 8015882: b086 sub sp, #24
  52201. 8015884: af00 add r7, sp, #0
  52202. configASSERT( configMAX_SYSCALL_INTERRUPT_PRIORITY );
  52203. /* This port can be used on all revisions of the Cortex-M7 core other than
  52204. the r0p1 parts. r0p1 parts should use the port from the
  52205. /source/portable/GCC/ARM_CM7/r0p1 directory. */
  52206. configASSERT( portCPUID != portCORTEX_M7_r0p1_ID );
  52207. 8015886: 4b47 ldr r3, [pc, #284] @ (80159a4 <xPortStartScheduler+0x124>)
  52208. 8015888: 681b ldr r3, [r3, #0]
  52209. 801588a: 4a47 ldr r2, [pc, #284] @ (80159a8 <xPortStartScheduler+0x128>)
  52210. 801588c: 4293 cmp r3, r2
  52211. 801588e: d10b bne.n 80158a8 <xPortStartScheduler+0x28>
  52212. __asm volatile
  52213. 8015890: f04f 0350 mov.w r3, #80 @ 0x50
  52214. 8015894: f383 8811 msr BASEPRI, r3
  52215. 8015898: f3bf 8f6f isb sy
  52216. 801589c: f3bf 8f4f dsb sy
  52217. 80158a0: 613b str r3, [r7, #16]
  52218. }
  52219. 80158a2: bf00 nop
  52220. 80158a4: bf00 nop
  52221. 80158a6: e7fd b.n 80158a4 <xPortStartScheduler+0x24>
  52222. configASSERT( portCPUID != portCORTEX_M7_r0p0_ID );
  52223. 80158a8: 4b3e ldr r3, [pc, #248] @ (80159a4 <xPortStartScheduler+0x124>)
  52224. 80158aa: 681b ldr r3, [r3, #0]
  52225. 80158ac: 4a3f ldr r2, [pc, #252] @ (80159ac <xPortStartScheduler+0x12c>)
  52226. 80158ae: 4293 cmp r3, r2
  52227. 80158b0: d10b bne.n 80158ca <xPortStartScheduler+0x4a>
  52228. __asm volatile
  52229. 80158b2: f04f 0350 mov.w r3, #80 @ 0x50
  52230. 80158b6: f383 8811 msr BASEPRI, r3
  52231. 80158ba: f3bf 8f6f isb sy
  52232. 80158be: f3bf 8f4f dsb sy
  52233. 80158c2: 60fb str r3, [r7, #12]
  52234. }
  52235. 80158c4: bf00 nop
  52236. 80158c6: bf00 nop
  52237. 80158c8: e7fd b.n 80158c6 <xPortStartScheduler+0x46>
  52238. #if( configASSERT_DEFINED == 1 )
  52239. {
  52240. volatile uint32_t ulOriginalPriority;
  52241. volatile uint8_t * const pucFirstUserPriorityRegister = ( volatile uint8_t * const ) ( portNVIC_IP_REGISTERS_OFFSET_16 + portFIRST_USER_INTERRUPT_NUMBER );
  52242. 80158ca: 4b39 ldr r3, [pc, #228] @ (80159b0 <xPortStartScheduler+0x130>)
  52243. 80158cc: 617b str r3, [r7, #20]
  52244. functions can be called. ISR safe functions are those that end in
  52245. "FromISR". FreeRTOS maintains separate thread and ISR API functions to
  52246. ensure interrupt entry is as fast and simple as possible.
  52247. Save the interrupt priority value that is about to be clobbered. */
  52248. ulOriginalPriority = *pucFirstUserPriorityRegister;
  52249. 80158ce: 697b ldr r3, [r7, #20]
  52250. 80158d0: 781b ldrb r3, [r3, #0]
  52251. 80158d2: b2db uxtb r3, r3
  52252. 80158d4: 607b str r3, [r7, #4]
  52253. /* Determine the number of priority bits available. First write to all
  52254. possible bits. */
  52255. *pucFirstUserPriorityRegister = portMAX_8_BIT_VALUE;
  52256. 80158d6: 697b ldr r3, [r7, #20]
  52257. 80158d8: 22ff movs r2, #255 @ 0xff
  52258. 80158da: 701a strb r2, [r3, #0]
  52259. /* Read the value back to see how many bits stuck. */
  52260. ucMaxPriorityValue = *pucFirstUserPriorityRegister;
  52261. 80158dc: 697b ldr r3, [r7, #20]
  52262. 80158de: 781b ldrb r3, [r3, #0]
  52263. 80158e0: b2db uxtb r3, r3
  52264. 80158e2: 70fb strb r3, [r7, #3]
  52265. /* Use the same mask on the maximum system call priority. */
  52266. ucMaxSysCallPriority = configMAX_SYSCALL_INTERRUPT_PRIORITY & ucMaxPriorityValue;
  52267. 80158e4: 78fb ldrb r3, [r7, #3]
  52268. 80158e6: b2db uxtb r3, r3
  52269. 80158e8: f003 0350 and.w r3, r3, #80 @ 0x50
  52270. 80158ec: b2da uxtb r2, r3
  52271. 80158ee: 4b31 ldr r3, [pc, #196] @ (80159b4 <xPortStartScheduler+0x134>)
  52272. 80158f0: 701a strb r2, [r3, #0]
  52273. /* Calculate the maximum acceptable priority group value for the number
  52274. of bits read back. */
  52275. ulMaxPRIGROUPValue = portMAX_PRIGROUP_BITS;
  52276. 80158f2: 4b31 ldr r3, [pc, #196] @ (80159b8 <xPortStartScheduler+0x138>)
  52277. 80158f4: 2207 movs r2, #7
  52278. 80158f6: 601a str r2, [r3, #0]
  52279. while( ( ucMaxPriorityValue & portTOP_BIT_OF_BYTE ) == portTOP_BIT_OF_BYTE )
  52280. 80158f8: e009 b.n 801590e <xPortStartScheduler+0x8e>
  52281. {
  52282. ulMaxPRIGROUPValue--;
  52283. 80158fa: 4b2f ldr r3, [pc, #188] @ (80159b8 <xPortStartScheduler+0x138>)
  52284. 80158fc: 681b ldr r3, [r3, #0]
  52285. 80158fe: 3b01 subs r3, #1
  52286. 8015900: 4a2d ldr r2, [pc, #180] @ (80159b8 <xPortStartScheduler+0x138>)
  52287. 8015902: 6013 str r3, [r2, #0]
  52288. ucMaxPriorityValue <<= ( uint8_t ) 0x01;
  52289. 8015904: 78fb ldrb r3, [r7, #3]
  52290. 8015906: b2db uxtb r3, r3
  52291. 8015908: 005b lsls r3, r3, #1
  52292. 801590a: b2db uxtb r3, r3
  52293. 801590c: 70fb strb r3, [r7, #3]
  52294. while( ( ucMaxPriorityValue & portTOP_BIT_OF_BYTE ) == portTOP_BIT_OF_BYTE )
  52295. 801590e: 78fb ldrb r3, [r7, #3]
  52296. 8015910: b2db uxtb r3, r3
  52297. 8015912: f003 0380 and.w r3, r3, #128 @ 0x80
  52298. 8015916: 2b80 cmp r3, #128 @ 0x80
  52299. 8015918: d0ef beq.n 80158fa <xPortStartScheduler+0x7a>
  52300. #ifdef configPRIO_BITS
  52301. {
  52302. /* Check the FreeRTOS configuration that defines the number of
  52303. priority bits matches the number of priority bits actually queried
  52304. from the hardware. */
  52305. configASSERT( ( portMAX_PRIGROUP_BITS - ulMaxPRIGROUPValue ) == configPRIO_BITS );
  52306. 801591a: 4b27 ldr r3, [pc, #156] @ (80159b8 <xPortStartScheduler+0x138>)
  52307. 801591c: 681b ldr r3, [r3, #0]
  52308. 801591e: f1c3 0307 rsb r3, r3, #7
  52309. 8015922: 2b04 cmp r3, #4
  52310. 8015924: d00b beq.n 801593e <xPortStartScheduler+0xbe>
  52311. __asm volatile
  52312. 8015926: f04f 0350 mov.w r3, #80 @ 0x50
  52313. 801592a: f383 8811 msr BASEPRI, r3
  52314. 801592e: f3bf 8f6f isb sy
  52315. 8015932: f3bf 8f4f dsb sy
  52316. 8015936: 60bb str r3, [r7, #8]
  52317. }
  52318. 8015938: bf00 nop
  52319. 801593a: bf00 nop
  52320. 801593c: e7fd b.n 801593a <xPortStartScheduler+0xba>
  52321. }
  52322. #endif
  52323. /* Shift the priority group value back to its position within the AIRCR
  52324. register. */
  52325. ulMaxPRIGROUPValue <<= portPRIGROUP_SHIFT;
  52326. 801593e: 4b1e ldr r3, [pc, #120] @ (80159b8 <xPortStartScheduler+0x138>)
  52327. 8015940: 681b ldr r3, [r3, #0]
  52328. 8015942: 021b lsls r3, r3, #8
  52329. 8015944: 4a1c ldr r2, [pc, #112] @ (80159b8 <xPortStartScheduler+0x138>)
  52330. 8015946: 6013 str r3, [r2, #0]
  52331. ulMaxPRIGROUPValue &= portPRIORITY_GROUP_MASK;
  52332. 8015948: 4b1b ldr r3, [pc, #108] @ (80159b8 <xPortStartScheduler+0x138>)
  52333. 801594a: 681b ldr r3, [r3, #0]
  52334. 801594c: f403 63e0 and.w r3, r3, #1792 @ 0x700
  52335. 8015950: 4a19 ldr r2, [pc, #100] @ (80159b8 <xPortStartScheduler+0x138>)
  52336. 8015952: 6013 str r3, [r2, #0]
  52337. /* Restore the clobbered interrupt priority register to its original
  52338. value. */
  52339. *pucFirstUserPriorityRegister = ulOriginalPriority;
  52340. 8015954: 687b ldr r3, [r7, #4]
  52341. 8015956: b2da uxtb r2, r3
  52342. 8015958: 697b ldr r3, [r7, #20]
  52343. 801595a: 701a strb r2, [r3, #0]
  52344. }
  52345. #endif /* conifgASSERT_DEFINED */
  52346. /* Make PendSV and SysTick the lowest priority interrupts. */
  52347. portNVIC_SYSPRI2_REG |= portNVIC_PENDSV_PRI;
  52348. 801595c: 4b17 ldr r3, [pc, #92] @ (80159bc <xPortStartScheduler+0x13c>)
  52349. 801595e: 681b ldr r3, [r3, #0]
  52350. 8015960: 4a16 ldr r2, [pc, #88] @ (80159bc <xPortStartScheduler+0x13c>)
  52351. 8015962: f443 0370 orr.w r3, r3, #15728640 @ 0xf00000
  52352. 8015966: 6013 str r3, [r2, #0]
  52353. portNVIC_SYSPRI2_REG |= portNVIC_SYSTICK_PRI;
  52354. 8015968: 4b14 ldr r3, [pc, #80] @ (80159bc <xPortStartScheduler+0x13c>)
  52355. 801596a: 681b ldr r3, [r3, #0]
  52356. 801596c: 4a13 ldr r2, [pc, #76] @ (80159bc <xPortStartScheduler+0x13c>)
  52357. 801596e: f043 4370 orr.w r3, r3, #4026531840 @ 0xf0000000
  52358. 8015972: 6013 str r3, [r2, #0]
  52359. /* Start the timer that generates the tick ISR. Interrupts are disabled
  52360. here already. */
  52361. vPortSetupTimerInterrupt();
  52362. 8015974: f000 f8da bl 8015b2c <vPortSetupTimerInterrupt>
  52363. /* Initialise the critical nesting count ready for the first task. */
  52364. uxCriticalNesting = 0;
  52365. 8015978: 4b11 ldr r3, [pc, #68] @ (80159c0 <xPortStartScheduler+0x140>)
  52366. 801597a: 2200 movs r2, #0
  52367. 801597c: 601a str r2, [r3, #0]
  52368. /* Ensure the VFP is enabled - it should be anyway. */
  52369. vPortEnableVFP();
  52370. 801597e: f000 f8f9 bl 8015b74 <vPortEnableVFP>
  52371. /* Lazy save always. */
  52372. *( portFPCCR ) |= portASPEN_AND_LSPEN_BITS;
  52373. 8015982: 4b10 ldr r3, [pc, #64] @ (80159c4 <xPortStartScheduler+0x144>)
  52374. 8015984: 681b ldr r3, [r3, #0]
  52375. 8015986: 4a0f ldr r2, [pc, #60] @ (80159c4 <xPortStartScheduler+0x144>)
  52376. 8015988: f043 4340 orr.w r3, r3, #3221225472 @ 0xc0000000
  52377. 801598c: 6013 str r3, [r2, #0]
  52378. /* Start the first task. */
  52379. prvPortStartFirstTask();
  52380. 801598e: f7ff ff63 bl 8015858 <prvPortStartFirstTask>
  52381. exit error function to prevent compiler warnings about a static function
  52382. not being called in the case that the application writer overrides this
  52383. functionality by defining configTASK_RETURN_ADDRESS. Call
  52384. vTaskSwitchContext() so link time optimisation does not remove the
  52385. symbol. */
  52386. vTaskSwitchContext();
  52387. 8015992: f7fe fbd3 bl 801413c <vTaskSwitchContext>
  52388. prvTaskExitError();
  52389. 8015996: f7ff ff1d bl 80157d4 <prvTaskExitError>
  52390. /* Should not get here! */
  52391. return 0;
  52392. 801599a: 2300 movs r3, #0
  52393. }
  52394. 801599c: 4618 mov r0, r3
  52395. 801599e: 3718 adds r7, #24
  52396. 80159a0: 46bd mov sp, r7
  52397. 80159a2: bd80 pop {r7, pc}
  52398. 80159a4: e000ed00 .word 0xe000ed00
  52399. 80159a8: 410fc271 .word 0x410fc271
  52400. 80159ac: 410fc270 .word 0x410fc270
  52401. 80159b0: e000e400 .word 0xe000e400
  52402. 80159b4: 2400439c .word 0x2400439c
  52403. 80159b8: 240043a0 .word 0x240043a0
  52404. 80159bc: e000ed20 .word 0xe000ed20
  52405. 80159c0: 24000048 .word 0x24000048
  52406. 80159c4: e000ef34 .word 0xe000ef34
  52407. 080159c8 <vPortEnterCritical>:
  52408. configASSERT( uxCriticalNesting == 1000UL );
  52409. }
  52410. /*-----------------------------------------------------------*/
  52411. void vPortEnterCritical( void )
  52412. {
  52413. 80159c8: b480 push {r7}
  52414. 80159ca: b083 sub sp, #12
  52415. 80159cc: af00 add r7, sp, #0
  52416. __asm volatile
  52417. 80159ce: f04f 0350 mov.w r3, #80 @ 0x50
  52418. 80159d2: f383 8811 msr BASEPRI, r3
  52419. 80159d6: f3bf 8f6f isb sy
  52420. 80159da: f3bf 8f4f dsb sy
  52421. 80159de: 607b str r3, [r7, #4]
  52422. }
  52423. 80159e0: bf00 nop
  52424. portDISABLE_INTERRUPTS();
  52425. uxCriticalNesting++;
  52426. 80159e2: 4b10 ldr r3, [pc, #64] @ (8015a24 <vPortEnterCritical+0x5c>)
  52427. 80159e4: 681b ldr r3, [r3, #0]
  52428. 80159e6: 3301 adds r3, #1
  52429. 80159e8: 4a0e ldr r2, [pc, #56] @ (8015a24 <vPortEnterCritical+0x5c>)
  52430. 80159ea: 6013 str r3, [r2, #0]
  52431. /* This is not the interrupt safe version of the enter critical function so
  52432. assert() if it is being called from an interrupt context. Only API
  52433. functions that end in "FromISR" can be used in an interrupt. Only assert if
  52434. the critical nesting count is 1 to protect against recursive calls if the
  52435. assert function also uses a critical section. */
  52436. if( uxCriticalNesting == 1 )
  52437. 80159ec: 4b0d ldr r3, [pc, #52] @ (8015a24 <vPortEnterCritical+0x5c>)
  52438. 80159ee: 681b ldr r3, [r3, #0]
  52439. 80159f0: 2b01 cmp r3, #1
  52440. 80159f2: d110 bne.n 8015a16 <vPortEnterCritical+0x4e>
  52441. {
  52442. configASSERT( ( portNVIC_INT_CTRL_REG & portVECTACTIVE_MASK ) == 0 );
  52443. 80159f4: 4b0c ldr r3, [pc, #48] @ (8015a28 <vPortEnterCritical+0x60>)
  52444. 80159f6: 681b ldr r3, [r3, #0]
  52445. 80159f8: b2db uxtb r3, r3
  52446. 80159fa: 2b00 cmp r3, #0
  52447. 80159fc: d00b beq.n 8015a16 <vPortEnterCritical+0x4e>
  52448. __asm volatile
  52449. 80159fe: f04f 0350 mov.w r3, #80 @ 0x50
  52450. 8015a02: f383 8811 msr BASEPRI, r3
  52451. 8015a06: f3bf 8f6f isb sy
  52452. 8015a0a: f3bf 8f4f dsb sy
  52453. 8015a0e: 603b str r3, [r7, #0]
  52454. }
  52455. 8015a10: bf00 nop
  52456. 8015a12: bf00 nop
  52457. 8015a14: e7fd b.n 8015a12 <vPortEnterCritical+0x4a>
  52458. }
  52459. }
  52460. 8015a16: bf00 nop
  52461. 8015a18: 370c adds r7, #12
  52462. 8015a1a: 46bd mov sp, r7
  52463. 8015a1c: f85d 7b04 ldr.w r7, [sp], #4
  52464. 8015a20: 4770 bx lr
  52465. 8015a22: bf00 nop
  52466. 8015a24: 24000048 .word 0x24000048
  52467. 8015a28: e000ed04 .word 0xe000ed04
  52468. 08015a2c <vPortExitCritical>:
  52469. /*-----------------------------------------------------------*/
  52470. void vPortExitCritical( void )
  52471. {
  52472. 8015a2c: b480 push {r7}
  52473. 8015a2e: b083 sub sp, #12
  52474. 8015a30: af00 add r7, sp, #0
  52475. configASSERT( uxCriticalNesting );
  52476. 8015a32: 4b12 ldr r3, [pc, #72] @ (8015a7c <vPortExitCritical+0x50>)
  52477. 8015a34: 681b ldr r3, [r3, #0]
  52478. 8015a36: 2b00 cmp r3, #0
  52479. 8015a38: d10b bne.n 8015a52 <vPortExitCritical+0x26>
  52480. __asm volatile
  52481. 8015a3a: f04f 0350 mov.w r3, #80 @ 0x50
  52482. 8015a3e: f383 8811 msr BASEPRI, r3
  52483. 8015a42: f3bf 8f6f isb sy
  52484. 8015a46: f3bf 8f4f dsb sy
  52485. 8015a4a: 607b str r3, [r7, #4]
  52486. }
  52487. 8015a4c: bf00 nop
  52488. 8015a4e: bf00 nop
  52489. 8015a50: e7fd b.n 8015a4e <vPortExitCritical+0x22>
  52490. uxCriticalNesting--;
  52491. 8015a52: 4b0a ldr r3, [pc, #40] @ (8015a7c <vPortExitCritical+0x50>)
  52492. 8015a54: 681b ldr r3, [r3, #0]
  52493. 8015a56: 3b01 subs r3, #1
  52494. 8015a58: 4a08 ldr r2, [pc, #32] @ (8015a7c <vPortExitCritical+0x50>)
  52495. 8015a5a: 6013 str r3, [r2, #0]
  52496. if( uxCriticalNesting == 0 )
  52497. 8015a5c: 4b07 ldr r3, [pc, #28] @ (8015a7c <vPortExitCritical+0x50>)
  52498. 8015a5e: 681b ldr r3, [r3, #0]
  52499. 8015a60: 2b00 cmp r3, #0
  52500. 8015a62: d105 bne.n 8015a70 <vPortExitCritical+0x44>
  52501. 8015a64: 2300 movs r3, #0
  52502. 8015a66: 603b str r3, [r7, #0]
  52503. __asm volatile
  52504. 8015a68: 683b ldr r3, [r7, #0]
  52505. 8015a6a: f383 8811 msr BASEPRI, r3
  52506. }
  52507. 8015a6e: bf00 nop
  52508. {
  52509. portENABLE_INTERRUPTS();
  52510. }
  52511. }
  52512. 8015a70: bf00 nop
  52513. 8015a72: 370c adds r7, #12
  52514. 8015a74: 46bd mov sp, r7
  52515. 8015a76: f85d 7b04 ldr.w r7, [sp], #4
  52516. 8015a7a: 4770 bx lr
  52517. 8015a7c: 24000048 .word 0x24000048
  52518. 08015a80 <PendSV_Handler>:
  52519. void xPortPendSVHandler( void )
  52520. {
  52521. /* This is a naked function. */
  52522. __asm volatile
  52523. 8015a80: f3ef 8009 mrs r0, PSP
  52524. 8015a84: f3bf 8f6f isb sy
  52525. 8015a88: 4b15 ldr r3, [pc, #84] @ (8015ae0 <pxCurrentTCBConst>)
  52526. 8015a8a: 681a ldr r2, [r3, #0]
  52527. 8015a8c: f01e 0f10 tst.w lr, #16
  52528. 8015a90: bf08 it eq
  52529. 8015a92: ed20 8a10 vstmdbeq r0!, {s16-s31}
  52530. 8015a96: e920 4ff0 stmdb r0!, {r4, r5, r6, r7, r8, r9, sl, fp, lr}
  52531. 8015a9a: 6010 str r0, [r2, #0]
  52532. 8015a9c: e92d 0009 stmdb sp!, {r0, r3}
  52533. 8015aa0: f04f 0050 mov.w r0, #80 @ 0x50
  52534. 8015aa4: f380 8811 msr BASEPRI, r0
  52535. 8015aa8: f3bf 8f4f dsb sy
  52536. 8015aac: f3bf 8f6f isb sy
  52537. 8015ab0: f7fe fb44 bl 801413c <vTaskSwitchContext>
  52538. 8015ab4: f04f 0000 mov.w r0, #0
  52539. 8015ab8: f380 8811 msr BASEPRI, r0
  52540. 8015abc: bc09 pop {r0, r3}
  52541. 8015abe: 6819 ldr r1, [r3, #0]
  52542. 8015ac0: 6808 ldr r0, [r1, #0]
  52543. 8015ac2: e8b0 4ff0 ldmia.w r0!, {r4, r5, r6, r7, r8, r9, sl, fp, lr}
  52544. 8015ac6: f01e 0f10 tst.w lr, #16
  52545. 8015aca: bf08 it eq
  52546. 8015acc: ecb0 8a10 vldmiaeq r0!, {s16-s31}
  52547. 8015ad0: f380 8809 msr PSP, r0
  52548. 8015ad4: f3bf 8f6f isb sy
  52549. 8015ad8: 4770 bx lr
  52550. 8015ada: bf00 nop
  52551. 8015adc: f3af 8000 nop.w
  52552. 08015ae0 <pxCurrentTCBConst>:
  52553. 8015ae0: 24003d70 .word 0x24003d70
  52554. " \n"
  52555. " .align 4 \n"
  52556. "pxCurrentTCBConst: .word pxCurrentTCB \n"
  52557. ::"i"(configMAX_SYSCALL_INTERRUPT_PRIORITY)
  52558. );
  52559. }
  52560. 8015ae4: bf00 nop
  52561. 8015ae6: bf00 nop
  52562. 08015ae8 <xPortSysTickHandler>:
  52563. /*-----------------------------------------------------------*/
  52564. void xPortSysTickHandler( void )
  52565. {
  52566. 8015ae8: b580 push {r7, lr}
  52567. 8015aea: b082 sub sp, #8
  52568. 8015aec: af00 add r7, sp, #0
  52569. __asm volatile
  52570. 8015aee: f04f 0350 mov.w r3, #80 @ 0x50
  52571. 8015af2: f383 8811 msr BASEPRI, r3
  52572. 8015af6: f3bf 8f6f isb sy
  52573. 8015afa: f3bf 8f4f dsb sy
  52574. 8015afe: 607b str r3, [r7, #4]
  52575. }
  52576. 8015b00: bf00 nop
  52577. save and then restore the interrupt mask value as its value is already
  52578. known. */
  52579. portDISABLE_INTERRUPTS();
  52580. {
  52581. /* Increment the RTOS tick. */
  52582. if( xTaskIncrementTick() != pdFALSE )
  52583. 8015b02: f7fe fa61 bl 8013fc8 <xTaskIncrementTick>
  52584. 8015b06: 4603 mov r3, r0
  52585. 8015b08: 2b00 cmp r3, #0
  52586. 8015b0a: d003 beq.n 8015b14 <xPortSysTickHandler+0x2c>
  52587. {
  52588. /* A context switch is required. Context switching is performed in
  52589. the PendSV interrupt. Pend the PendSV interrupt. */
  52590. portNVIC_INT_CTRL_REG = portNVIC_PENDSVSET_BIT;
  52591. 8015b0c: 4b06 ldr r3, [pc, #24] @ (8015b28 <xPortSysTickHandler+0x40>)
  52592. 8015b0e: f04f 5280 mov.w r2, #268435456 @ 0x10000000
  52593. 8015b12: 601a str r2, [r3, #0]
  52594. 8015b14: 2300 movs r3, #0
  52595. 8015b16: 603b str r3, [r7, #0]
  52596. __asm volatile
  52597. 8015b18: 683b ldr r3, [r7, #0]
  52598. 8015b1a: f383 8811 msr BASEPRI, r3
  52599. }
  52600. 8015b1e: bf00 nop
  52601. }
  52602. }
  52603. portENABLE_INTERRUPTS();
  52604. }
  52605. 8015b20: bf00 nop
  52606. 8015b22: 3708 adds r7, #8
  52607. 8015b24: 46bd mov sp, r7
  52608. 8015b26: bd80 pop {r7, pc}
  52609. 8015b28: e000ed04 .word 0xe000ed04
  52610. 08015b2c <vPortSetupTimerInterrupt>:
  52611. /*
  52612. * Setup the systick timer to generate the tick interrupts at the required
  52613. * frequency.
  52614. */
  52615. __attribute__(( weak )) void vPortSetupTimerInterrupt( void )
  52616. {
  52617. 8015b2c: b480 push {r7}
  52618. 8015b2e: af00 add r7, sp, #0
  52619. ulStoppedTimerCompensation = portMISSED_COUNTS_FACTOR / ( configCPU_CLOCK_HZ / configSYSTICK_CLOCK_HZ );
  52620. }
  52621. #endif /* configUSE_TICKLESS_IDLE */
  52622. /* Stop and clear the SysTick. */
  52623. portNVIC_SYSTICK_CTRL_REG = 0UL;
  52624. 8015b30: 4b0b ldr r3, [pc, #44] @ (8015b60 <vPortSetupTimerInterrupt+0x34>)
  52625. 8015b32: 2200 movs r2, #0
  52626. 8015b34: 601a str r2, [r3, #0]
  52627. portNVIC_SYSTICK_CURRENT_VALUE_REG = 0UL;
  52628. 8015b36: 4b0b ldr r3, [pc, #44] @ (8015b64 <vPortSetupTimerInterrupt+0x38>)
  52629. 8015b38: 2200 movs r2, #0
  52630. 8015b3a: 601a str r2, [r3, #0]
  52631. /* Configure SysTick to interrupt at the requested rate. */
  52632. portNVIC_SYSTICK_LOAD_REG = ( configSYSTICK_CLOCK_HZ / configTICK_RATE_HZ ) - 1UL;
  52633. 8015b3c: 4b0a ldr r3, [pc, #40] @ (8015b68 <vPortSetupTimerInterrupt+0x3c>)
  52634. 8015b3e: 681b ldr r3, [r3, #0]
  52635. 8015b40: 4a0a ldr r2, [pc, #40] @ (8015b6c <vPortSetupTimerInterrupt+0x40>)
  52636. 8015b42: fba2 2303 umull r2, r3, r2, r3
  52637. 8015b46: 099b lsrs r3, r3, #6
  52638. 8015b48: 4a09 ldr r2, [pc, #36] @ (8015b70 <vPortSetupTimerInterrupt+0x44>)
  52639. 8015b4a: 3b01 subs r3, #1
  52640. 8015b4c: 6013 str r3, [r2, #0]
  52641. portNVIC_SYSTICK_CTRL_REG = ( portNVIC_SYSTICK_CLK_BIT | portNVIC_SYSTICK_INT_BIT | portNVIC_SYSTICK_ENABLE_BIT );
  52642. 8015b4e: 4b04 ldr r3, [pc, #16] @ (8015b60 <vPortSetupTimerInterrupt+0x34>)
  52643. 8015b50: 2207 movs r2, #7
  52644. 8015b52: 601a str r2, [r3, #0]
  52645. }
  52646. 8015b54: bf00 nop
  52647. 8015b56: 46bd mov sp, r7
  52648. 8015b58: f85d 7b04 ldr.w r7, [sp], #4
  52649. 8015b5c: 4770 bx lr
  52650. 8015b5e: bf00 nop
  52651. 8015b60: e000e010 .word 0xe000e010
  52652. 8015b64: e000e018 .word 0xe000e018
  52653. 8015b68: 2400000c .word 0x2400000c
  52654. 8015b6c: 10624dd3 .word 0x10624dd3
  52655. 8015b70: e000e014 .word 0xe000e014
  52656. 08015b74 <vPortEnableVFP>:
  52657. /*-----------------------------------------------------------*/
  52658. /* This is a naked function. */
  52659. static void vPortEnableVFP( void )
  52660. {
  52661. __asm volatile
  52662. 8015b74: f8df 000c ldr.w r0, [pc, #12] @ 8015b84 <vPortEnableVFP+0x10>
  52663. 8015b78: 6801 ldr r1, [r0, #0]
  52664. 8015b7a: f441 0170 orr.w r1, r1, #15728640 @ 0xf00000
  52665. 8015b7e: 6001 str r1, [r0, #0]
  52666. 8015b80: 4770 bx lr
  52667. " \n"
  52668. " orr r1, r1, #( 0xf << 20 ) \n" /* Enable CP10 and CP11 coprocessors, then save back. */
  52669. " str r1, [r0] \n"
  52670. " bx r14 "
  52671. );
  52672. }
  52673. 8015b82: bf00 nop
  52674. 8015b84: e000ed88 .word 0xe000ed88
  52675. 08015b88 <vPortValidateInterruptPriority>:
  52676. /*-----------------------------------------------------------*/
  52677. #if( configASSERT_DEFINED == 1 )
  52678. void vPortValidateInterruptPriority( void )
  52679. {
  52680. 8015b88: b480 push {r7}
  52681. 8015b8a: b085 sub sp, #20
  52682. 8015b8c: af00 add r7, sp, #0
  52683. uint32_t ulCurrentInterrupt;
  52684. uint8_t ucCurrentPriority;
  52685. /* Obtain the number of the currently executing interrupt. */
  52686. __asm volatile( "mrs %0, ipsr" : "=r"( ulCurrentInterrupt ) :: "memory" );
  52687. 8015b8e: f3ef 8305 mrs r3, IPSR
  52688. 8015b92: 60fb str r3, [r7, #12]
  52689. /* Is the interrupt number a user defined interrupt? */
  52690. if( ulCurrentInterrupt >= portFIRST_USER_INTERRUPT_NUMBER )
  52691. 8015b94: 68fb ldr r3, [r7, #12]
  52692. 8015b96: 2b0f cmp r3, #15
  52693. 8015b98: d915 bls.n 8015bc6 <vPortValidateInterruptPriority+0x3e>
  52694. {
  52695. /* Look up the interrupt's priority. */
  52696. ucCurrentPriority = pcInterruptPriorityRegisters[ ulCurrentInterrupt ];
  52697. 8015b9a: 4a18 ldr r2, [pc, #96] @ (8015bfc <vPortValidateInterruptPriority+0x74>)
  52698. 8015b9c: 68fb ldr r3, [r7, #12]
  52699. 8015b9e: 4413 add r3, r2
  52700. 8015ba0: 781b ldrb r3, [r3, #0]
  52701. 8015ba2: 72fb strb r3, [r7, #11]
  52702. interrupt entry is as fast and simple as possible.
  52703. The following links provide detailed information:
  52704. http://www.freertos.org/RTOS-Cortex-M3-M4.html
  52705. http://www.freertos.org/FAQHelp.html */
  52706. configASSERT( ucCurrentPriority >= ucMaxSysCallPriority );
  52707. 8015ba4: 4b16 ldr r3, [pc, #88] @ (8015c00 <vPortValidateInterruptPriority+0x78>)
  52708. 8015ba6: 781b ldrb r3, [r3, #0]
  52709. 8015ba8: 7afa ldrb r2, [r7, #11]
  52710. 8015baa: 429a cmp r2, r3
  52711. 8015bac: d20b bcs.n 8015bc6 <vPortValidateInterruptPriority+0x3e>
  52712. __asm volatile
  52713. 8015bae: f04f 0350 mov.w r3, #80 @ 0x50
  52714. 8015bb2: f383 8811 msr BASEPRI, r3
  52715. 8015bb6: f3bf 8f6f isb sy
  52716. 8015bba: f3bf 8f4f dsb sy
  52717. 8015bbe: 607b str r3, [r7, #4]
  52718. }
  52719. 8015bc0: bf00 nop
  52720. 8015bc2: bf00 nop
  52721. 8015bc4: e7fd b.n 8015bc2 <vPortValidateInterruptPriority+0x3a>
  52722. configuration then the correct setting can be achieved on all Cortex-M
  52723. devices by calling NVIC_SetPriorityGrouping( 0 ); before starting the
  52724. scheduler. Note however that some vendor specific peripheral libraries
  52725. assume a non-zero priority group setting, in which cases using a value
  52726. of zero will result in unpredictable behaviour. */
  52727. configASSERT( ( portAIRCR_REG & portPRIORITY_GROUP_MASK ) <= ulMaxPRIGROUPValue );
  52728. 8015bc6: 4b0f ldr r3, [pc, #60] @ (8015c04 <vPortValidateInterruptPriority+0x7c>)
  52729. 8015bc8: 681b ldr r3, [r3, #0]
  52730. 8015bca: f403 62e0 and.w r2, r3, #1792 @ 0x700
  52731. 8015bce: 4b0e ldr r3, [pc, #56] @ (8015c08 <vPortValidateInterruptPriority+0x80>)
  52732. 8015bd0: 681b ldr r3, [r3, #0]
  52733. 8015bd2: 429a cmp r2, r3
  52734. 8015bd4: d90b bls.n 8015bee <vPortValidateInterruptPriority+0x66>
  52735. __asm volatile
  52736. 8015bd6: f04f 0350 mov.w r3, #80 @ 0x50
  52737. 8015bda: f383 8811 msr BASEPRI, r3
  52738. 8015bde: f3bf 8f6f isb sy
  52739. 8015be2: f3bf 8f4f dsb sy
  52740. 8015be6: 603b str r3, [r7, #0]
  52741. }
  52742. 8015be8: bf00 nop
  52743. 8015bea: bf00 nop
  52744. 8015bec: e7fd b.n 8015bea <vPortValidateInterruptPriority+0x62>
  52745. }
  52746. 8015bee: bf00 nop
  52747. 8015bf0: 3714 adds r7, #20
  52748. 8015bf2: 46bd mov sp, r7
  52749. 8015bf4: f85d 7b04 ldr.w r7, [sp], #4
  52750. 8015bf8: 4770 bx lr
  52751. 8015bfa: bf00 nop
  52752. 8015bfc: e000e3f0 .word 0xe000e3f0
  52753. 8015c00: 2400439c .word 0x2400439c
  52754. 8015c04: e000ed0c .word 0xe000ed0c
  52755. 8015c08: 240043a0 .word 0x240043a0
  52756. 08015c0c <pvPortMalloc>:
  52757. static size_t xBlockAllocatedBit = 0;
  52758. /*-----------------------------------------------------------*/
  52759. void *pvPortMalloc( size_t xWantedSize )
  52760. {
  52761. 8015c0c: b580 push {r7, lr}
  52762. 8015c0e: b08a sub sp, #40 @ 0x28
  52763. 8015c10: af00 add r7, sp, #0
  52764. 8015c12: 6078 str r0, [r7, #4]
  52765. BlockLink_t *pxBlock, *pxPreviousBlock, *pxNewBlockLink;
  52766. void *pvReturn = NULL;
  52767. 8015c14: 2300 movs r3, #0
  52768. 8015c16: 61fb str r3, [r7, #28]
  52769. vTaskSuspendAll();
  52770. 8015c18: f7fe f908 bl 8013e2c <vTaskSuspendAll>
  52771. {
  52772. /* If this is the first call to malloc then the heap will require
  52773. initialisation to setup the list of free blocks. */
  52774. if( pxEnd == NULL )
  52775. 8015c1c: 4b5c ldr r3, [pc, #368] @ (8015d90 <pvPortMalloc+0x184>)
  52776. 8015c1e: 681b ldr r3, [r3, #0]
  52777. 8015c20: 2b00 cmp r3, #0
  52778. 8015c22: d101 bne.n 8015c28 <pvPortMalloc+0x1c>
  52779. {
  52780. prvHeapInit();
  52781. 8015c24: f000 f924 bl 8015e70 <prvHeapInit>
  52782. /* Check the requested block size is not so large that the top bit is
  52783. set. The top bit of the block size member of the BlockLink_t structure
  52784. is used to determine who owns the block - the application or the
  52785. kernel, so it must be free. */
  52786. if( ( xWantedSize & xBlockAllocatedBit ) == 0 )
  52787. 8015c28: 4b5a ldr r3, [pc, #360] @ (8015d94 <pvPortMalloc+0x188>)
  52788. 8015c2a: 681a ldr r2, [r3, #0]
  52789. 8015c2c: 687b ldr r3, [r7, #4]
  52790. 8015c2e: 4013 ands r3, r2
  52791. 8015c30: 2b00 cmp r3, #0
  52792. 8015c32: f040 8095 bne.w 8015d60 <pvPortMalloc+0x154>
  52793. {
  52794. /* The wanted size is increased so it can contain a BlockLink_t
  52795. structure in addition to the requested amount of bytes. */
  52796. if( xWantedSize > 0 )
  52797. 8015c36: 687b ldr r3, [r7, #4]
  52798. 8015c38: 2b00 cmp r3, #0
  52799. 8015c3a: d01e beq.n 8015c7a <pvPortMalloc+0x6e>
  52800. {
  52801. xWantedSize += xHeapStructSize;
  52802. 8015c3c: 2208 movs r2, #8
  52803. 8015c3e: 687b ldr r3, [r7, #4]
  52804. 8015c40: 4413 add r3, r2
  52805. 8015c42: 607b str r3, [r7, #4]
  52806. /* Ensure that blocks are always aligned to the required number
  52807. of bytes. */
  52808. if( ( xWantedSize & portBYTE_ALIGNMENT_MASK ) != 0x00 )
  52809. 8015c44: 687b ldr r3, [r7, #4]
  52810. 8015c46: f003 0307 and.w r3, r3, #7
  52811. 8015c4a: 2b00 cmp r3, #0
  52812. 8015c4c: d015 beq.n 8015c7a <pvPortMalloc+0x6e>
  52813. {
  52814. /* Byte alignment required. */
  52815. xWantedSize += ( portBYTE_ALIGNMENT - ( xWantedSize & portBYTE_ALIGNMENT_MASK ) );
  52816. 8015c4e: 687b ldr r3, [r7, #4]
  52817. 8015c50: f023 0307 bic.w r3, r3, #7
  52818. 8015c54: 3308 adds r3, #8
  52819. 8015c56: 607b str r3, [r7, #4]
  52820. configASSERT( ( xWantedSize & portBYTE_ALIGNMENT_MASK ) == 0 );
  52821. 8015c58: 687b ldr r3, [r7, #4]
  52822. 8015c5a: f003 0307 and.w r3, r3, #7
  52823. 8015c5e: 2b00 cmp r3, #0
  52824. 8015c60: d00b beq.n 8015c7a <pvPortMalloc+0x6e>
  52825. __asm volatile
  52826. 8015c62: f04f 0350 mov.w r3, #80 @ 0x50
  52827. 8015c66: f383 8811 msr BASEPRI, r3
  52828. 8015c6a: f3bf 8f6f isb sy
  52829. 8015c6e: f3bf 8f4f dsb sy
  52830. 8015c72: 617b str r3, [r7, #20]
  52831. }
  52832. 8015c74: bf00 nop
  52833. 8015c76: bf00 nop
  52834. 8015c78: e7fd b.n 8015c76 <pvPortMalloc+0x6a>
  52835. else
  52836. {
  52837. mtCOVERAGE_TEST_MARKER();
  52838. }
  52839. if( ( xWantedSize > 0 ) && ( xWantedSize <= xFreeBytesRemaining ) )
  52840. 8015c7a: 687b ldr r3, [r7, #4]
  52841. 8015c7c: 2b00 cmp r3, #0
  52842. 8015c7e: d06f beq.n 8015d60 <pvPortMalloc+0x154>
  52843. 8015c80: 4b45 ldr r3, [pc, #276] @ (8015d98 <pvPortMalloc+0x18c>)
  52844. 8015c82: 681b ldr r3, [r3, #0]
  52845. 8015c84: 687a ldr r2, [r7, #4]
  52846. 8015c86: 429a cmp r2, r3
  52847. 8015c88: d86a bhi.n 8015d60 <pvPortMalloc+0x154>
  52848. {
  52849. /* Traverse the list from the start (lowest address) block until
  52850. one of adequate size is found. */
  52851. pxPreviousBlock = &xStart;
  52852. 8015c8a: 4b44 ldr r3, [pc, #272] @ (8015d9c <pvPortMalloc+0x190>)
  52853. 8015c8c: 623b str r3, [r7, #32]
  52854. pxBlock = xStart.pxNextFreeBlock;
  52855. 8015c8e: 4b43 ldr r3, [pc, #268] @ (8015d9c <pvPortMalloc+0x190>)
  52856. 8015c90: 681b ldr r3, [r3, #0]
  52857. 8015c92: 627b str r3, [r7, #36] @ 0x24
  52858. while( ( pxBlock->xBlockSize < xWantedSize ) && ( pxBlock->pxNextFreeBlock != NULL ) )
  52859. 8015c94: e004 b.n 8015ca0 <pvPortMalloc+0x94>
  52860. {
  52861. pxPreviousBlock = pxBlock;
  52862. 8015c96: 6a7b ldr r3, [r7, #36] @ 0x24
  52863. 8015c98: 623b str r3, [r7, #32]
  52864. pxBlock = pxBlock->pxNextFreeBlock;
  52865. 8015c9a: 6a7b ldr r3, [r7, #36] @ 0x24
  52866. 8015c9c: 681b ldr r3, [r3, #0]
  52867. 8015c9e: 627b str r3, [r7, #36] @ 0x24
  52868. while( ( pxBlock->xBlockSize < xWantedSize ) && ( pxBlock->pxNextFreeBlock != NULL ) )
  52869. 8015ca0: 6a7b ldr r3, [r7, #36] @ 0x24
  52870. 8015ca2: 685b ldr r3, [r3, #4]
  52871. 8015ca4: 687a ldr r2, [r7, #4]
  52872. 8015ca6: 429a cmp r2, r3
  52873. 8015ca8: d903 bls.n 8015cb2 <pvPortMalloc+0xa6>
  52874. 8015caa: 6a7b ldr r3, [r7, #36] @ 0x24
  52875. 8015cac: 681b ldr r3, [r3, #0]
  52876. 8015cae: 2b00 cmp r3, #0
  52877. 8015cb0: d1f1 bne.n 8015c96 <pvPortMalloc+0x8a>
  52878. }
  52879. /* If the end marker was reached then a block of adequate size
  52880. was not found. */
  52881. if( pxBlock != pxEnd )
  52882. 8015cb2: 4b37 ldr r3, [pc, #220] @ (8015d90 <pvPortMalloc+0x184>)
  52883. 8015cb4: 681b ldr r3, [r3, #0]
  52884. 8015cb6: 6a7a ldr r2, [r7, #36] @ 0x24
  52885. 8015cb8: 429a cmp r2, r3
  52886. 8015cba: d051 beq.n 8015d60 <pvPortMalloc+0x154>
  52887. {
  52888. /* Return the memory space pointed to - jumping over the
  52889. BlockLink_t structure at its start. */
  52890. pvReturn = ( void * ) ( ( ( uint8_t * ) pxPreviousBlock->pxNextFreeBlock ) + xHeapStructSize );
  52891. 8015cbc: 6a3b ldr r3, [r7, #32]
  52892. 8015cbe: 681b ldr r3, [r3, #0]
  52893. 8015cc0: 2208 movs r2, #8
  52894. 8015cc2: 4413 add r3, r2
  52895. 8015cc4: 61fb str r3, [r7, #28]
  52896. /* This block is being returned for use so must be taken out
  52897. of the list of free blocks. */
  52898. pxPreviousBlock->pxNextFreeBlock = pxBlock->pxNextFreeBlock;
  52899. 8015cc6: 6a7b ldr r3, [r7, #36] @ 0x24
  52900. 8015cc8: 681a ldr r2, [r3, #0]
  52901. 8015cca: 6a3b ldr r3, [r7, #32]
  52902. 8015ccc: 601a str r2, [r3, #0]
  52903. /* If the block is larger than required it can be split into
  52904. two. */
  52905. if( ( pxBlock->xBlockSize - xWantedSize ) > heapMINIMUM_BLOCK_SIZE )
  52906. 8015cce: 6a7b ldr r3, [r7, #36] @ 0x24
  52907. 8015cd0: 685a ldr r2, [r3, #4]
  52908. 8015cd2: 687b ldr r3, [r7, #4]
  52909. 8015cd4: 1ad2 subs r2, r2, r3
  52910. 8015cd6: 2308 movs r3, #8
  52911. 8015cd8: 005b lsls r3, r3, #1
  52912. 8015cda: 429a cmp r2, r3
  52913. 8015cdc: d920 bls.n 8015d20 <pvPortMalloc+0x114>
  52914. {
  52915. /* This block is to be split into two. Create a new
  52916. block following the number of bytes requested. The void
  52917. cast is used to prevent byte alignment warnings from the
  52918. compiler. */
  52919. pxNewBlockLink = ( void * ) ( ( ( uint8_t * ) pxBlock ) + xWantedSize );
  52920. 8015cde: 6a7a ldr r2, [r7, #36] @ 0x24
  52921. 8015ce0: 687b ldr r3, [r7, #4]
  52922. 8015ce2: 4413 add r3, r2
  52923. 8015ce4: 61bb str r3, [r7, #24]
  52924. configASSERT( ( ( ( size_t ) pxNewBlockLink ) & portBYTE_ALIGNMENT_MASK ) == 0 );
  52925. 8015ce6: 69bb ldr r3, [r7, #24]
  52926. 8015ce8: f003 0307 and.w r3, r3, #7
  52927. 8015cec: 2b00 cmp r3, #0
  52928. 8015cee: d00b beq.n 8015d08 <pvPortMalloc+0xfc>
  52929. __asm volatile
  52930. 8015cf0: f04f 0350 mov.w r3, #80 @ 0x50
  52931. 8015cf4: f383 8811 msr BASEPRI, r3
  52932. 8015cf8: f3bf 8f6f isb sy
  52933. 8015cfc: f3bf 8f4f dsb sy
  52934. 8015d00: 613b str r3, [r7, #16]
  52935. }
  52936. 8015d02: bf00 nop
  52937. 8015d04: bf00 nop
  52938. 8015d06: e7fd b.n 8015d04 <pvPortMalloc+0xf8>
  52939. /* Calculate the sizes of two blocks split from the
  52940. single block. */
  52941. pxNewBlockLink->xBlockSize = pxBlock->xBlockSize - xWantedSize;
  52942. 8015d08: 6a7b ldr r3, [r7, #36] @ 0x24
  52943. 8015d0a: 685a ldr r2, [r3, #4]
  52944. 8015d0c: 687b ldr r3, [r7, #4]
  52945. 8015d0e: 1ad2 subs r2, r2, r3
  52946. 8015d10: 69bb ldr r3, [r7, #24]
  52947. 8015d12: 605a str r2, [r3, #4]
  52948. pxBlock->xBlockSize = xWantedSize;
  52949. 8015d14: 6a7b ldr r3, [r7, #36] @ 0x24
  52950. 8015d16: 687a ldr r2, [r7, #4]
  52951. 8015d18: 605a str r2, [r3, #4]
  52952. /* Insert the new block into the list of free blocks. */
  52953. prvInsertBlockIntoFreeList( pxNewBlockLink );
  52954. 8015d1a: 69b8 ldr r0, [r7, #24]
  52955. 8015d1c: f000 f90a bl 8015f34 <prvInsertBlockIntoFreeList>
  52956. else
  52957. {
  52958. mtCOVERAGE_TEST_MARKER();
  52959. }
  52960. xFreeBytesRemaining -= pxBlock->xBlockSize;
  52961. 8015d20: 4b1d ldr r3, [pc, #116] @ (8015d98 <pvPortMalloc+0x18c>)
  52962. 8015d22: 681a ldr r2, [r3, #0]
  52963. 8015d24: 6a7b ldr r3, [r7, #36] @ 0x24
  52964. 8015d26: 685b ldr r3, [r3, #4]
  52965. 8015d28: 1ad3 subs r3, r2, r3
  52966. 8015d2a: 4a1b ldr r2, [pc, #108] @ (8015d98 <pvPortMalloc+0x18c>)
  52967. 8015d2c: 6013 str r3, [r2, #0]
  52968. if( xFreeBytesRemaining < xMinimumEverFreeBytesRemaining )
  52969. 8015d2e: 4b1a ldr r3, [pc, #104] @ (8015d98 <pvPortMalloc+0x18c>)
  52970. 8015d30: 681a ldr r2, [r3, #0]
  52971. 8015d32: 4b1b ldr r3, [pc, #108] @ (8015da0 <pvPortMalloc+0x194>)
  52972. 8015d34: 681b ldr r3, [r3, #0]
  52973. 8015d36: 429a cmp r2, r3
  52974. 8015d38: d203 bcs.n 8015d42 <pvPortMalloc+0x136>
  52975. {
  52976. xMinimumEverFreeBytesRemaining = xFreeBytesRemaining;
  52977. 8015d3a: 4b17 ldr r3, [pc, #92] @ (8015d98 <pvPortMalloc+0x18c>)
  52978. 8015d3c: 681b ldr r3, [r3, #0]
  52979. 8015d3e: 4a18 ldr r2, [pc, #96] @ (8015da0 <pvPortMalloc+0x194>)
  52980. 8015d40: 6013 str r3, [r2, #0]
  52981. mtCOVERAGE_TEST_MARKER();
  52982. }
  52983. /* The block is being returned - it is allocated and owned
  52984. by the application and has no "next" block. */
  52985. pxBlock->xBlockSize |= xBlockAllocatedBit;
  52986. 8015d42: 6a7b ldr r3, [r7, #36] @ 0x24
  52987. 8015d44: 685a ldr r2, [r3, #4]
  52988. 8015d46: 4b13 ldr r3, [pc, #76] @ (8015d94 <pvPortMalloc+0x188>)
  52989. 8015d48: 681b ldr r3, [r3, #0]
  52990. 8015d4a: 431a orrs r2, r3
  52991. 8015d4c: 6a7b ldr r3, [r7, #36] @ 0x24
  52992. 8015d4e: 605a str r2, [r3, #4]
  52993. pxBlock->pxNextFreeBlock = NULL;
  52994. 8015d50: 6a7b ldr r3, [r7, #36] @ 0x24
  52995. 8015d52: 2200 movs r2, #0
  52996. 8015d54: 601a str r2, [r3, #0]
  52997. xNumberOfSuccessfulAllocations++;
  52998. 8015d56: 4b13 ldr r3, [pc, #76] @ (8015da4 <pvPortMalloc+0x198>)
  52999. 8015d58: 681b ldr r3, [r3, #0]
  53000. 8015d5a: 3301 adds r3, #1
  53001. 8015d5c: 4a11 ldr r2, [pc, #68] @ (8015da4 <pvPortMalloc+0x198>)
  53002. 8015d5e: 6013 str r3, [r2, #0]
  53003. mtCOVERAGE_TEST_MARKER();
  53004. }
  53005. traceMALLOC( pvReturn, xWantedSize );
  53006. }
  53007. ( void ) xTaskResumeAll();
  53008. 8015d60: f7fe f872 bl 8013e48 <xTaskResumeAll>
  53009. mtCOVERAGE_TEST_MARKER();
  53010. }
  53011. }
  53012. #endif
  53013. configASSERT( ( ( ( size_t ) pvReturn ) & ( size_t ) portBYTE_ALIGNMENT_MASK ) == 0 );
  53014. 8015d64: 69fb ldr r3, [r7, #28]
  53015. 8015d66: f003 0307 and.w r3, r3, #7
  53016. 8015d6a: 2b00 cmp r3, #0
  53017. 8015d6c: d00b beq.n 8015d86 <pvPortMalloc+0x17a>
  53018. __asm volatile
  53019. 8015d6e: f04f 0350 mov.w r3, #80 @ 0x50
  53020. 8015d72: f383 8811 msr BASEPRI, r3
  53021. 8015d76: f3bf 8f6f isb sy
  53022. 8015d7a: f3bf 8f4f dsb sy
  53023. 8015d7e: 60fb str r3, [r7, #12]
  53024. }
  53025. 8015d80: bf00 nop
  53026. 8015d82: bf00 nop
  53027. 8015d84: e7fd b.n 8015d82 <pvPortMalloc+0x176>
  53028. return pvReturn;
  53029. 8015d86: 69fb ldr r3, [r7, #28]
  53030. }
  53031. 8015d88: 4618 mov r0, r3
  53032. 8015d8a: 3728 adds r7, #40 @ 0x28
  53033. 8015d8c: 46bd mov sp, r7
  53034. 8015d8e: bd80 pop {r7, pc}
  53035. 8015d90: 240243ac .word 0x240243ac
  53036. 8015d94: 240243c0 .word 0x240243c0
  53037. 8015d98: 240243b0 .word 0x240243b0
  53038. 8015d9c: 240243a4 .word 0x240243a4
  53039. 8015da0: 240243b4 .word 0x240243b4
  53040. 8015da4: 240243b8 .word 0x240243b8
  53041. 08015da8 <vPortFree>:
  53042. /*-----------------------------------------------------------*/
  53043. void vPortFree( void *pv )
  53044. {
  53045. 8015da8: b580 push {r7, lr}
  53046. 8015daa: b086 sub sp, #24
  53047. 8015dac: af00 add r7, sp, #0
  53048. 8015dae: 6078 str r0, [r7, #4]
  53049. uint8_t *puc = ( uint8_t * ) pv;
  53050. 8015db0: 687b ldr r3, [r7, #4]
  53051. 8015db2: 617b str r3, [r7, #20]
  53052. BlockLink_t *pxLink;
  53053. if( pv != NULL )
  53054. 8015db4: 687b ldr r3, [r7, #4]
  53055. 8015db6: 2b00 cmp r3, #0
  53056. 8015db8: d04f beq.n 8015e5a <vPortFree+0xb2>
  53057. {
  53058. /* The memory being freed will have an BlockLink_t structure immediately
  53059. before it. */
  53060. puc -= xHeapStructSize;
  53061. 8015dba: 2308 movs r3, #8
  53062. 8015dbc: 425b negs r3, r3
  53063. 8015dbe: 697a ldr r2, [r7, #20]
  53064. 8015dc0: 4413 add r3, r2
  53065. 8015dc2: 617b str r3, [r7, #20]
  53066. /* This casting is to keep the compiler from issuing warnings. */
  53067. pxLink = ( void * ) puc;
  53068. 8015dc4: 697b ldr r3, [r7, #20]
  53069. 8015dc6: 613b str r3, [r7, #16]
  53070. /* Check the block is actually allocated. */
  53071. configASSERT( ( pxLink->xBlockSize & xBlockAllocatedBit ) != 0 );
  53072. 8015dc8: 693b ldr r3, [r7, #16]
  53073. 8015dca: 685a ldr r2, [r3, #4]
  53074. 8015dcc: 4b25 ldr r3, [pc, #148] @ (8015e64 <vPortFree+0xbc>)
  53075. 8015dce: 681b ldr r3, [r3, #0]
  53076. 8015dd0: 4013 ands r3, r2
  53077. 8015dd2: 2b00 cmp r3, #0
  53078. 8015dd4: d10b bne.n 8015dee <vPortFree+0x46>
  53079. __asm volatile
  53080. 8015dd6: f04f 0350 mov.w r3, #80 @ 0x50
  53081. 8015dda: f383 8811 msr BASEPRI, r3
  53082. 8015dde: f3bf 8f6f isb sy
  53083. 8015de2: f3bf 8f4f dsb sy
  53084. 8015de6: 60fb str r3, [r7, #12]
  53085. }
  53086. 8015de8: bf00 nop
  53087. 8015dea: bf00 nop
  53088. 8015dec: e7fd b.n 8015dea <vPortFree+0x42>
  53089. configASSERT( pxLink->pxNextFreeBlock == NULL );
  53090. 8015dee: 693b ldr r3, [r7, #16]
  53091. 8015df0: 681b ldr r3, [r3, #0]
  53092. 8015df2: 2b00 cmp r3, #0
  53093. 8015df4: d00b beq.n 8015e0e <vPortFree+0x66>
  53094. __asm volatile
  53095. 8015df6: f04f 0350 mov.w r3, #80 @ 0x50
  53096. 8015dfa: f383 8811 msr BASEPRI, r3
  53097. 8015dfe: f3bf 8f6f isb sy
  53098. 8015e02: f3bf 8f4f dsb sy
  53099. 8015e06: 60bb str r3, [r7, #8]
  53100. }
  53101. 8015e08: bf00 nop
  53102. 8015e0a: bf00 nop
  53103. 8015e0c: e7fd b.n 8015e0a <vPortFree+0x62>
  53104. if( ( pxLink->xBlockSize & xBlockAllocatedBit ) != 0 )
  53105. 8015e0e: 693b ldr r3, [r7, #16]
  53106. 8015e10: 685a ldr r2, [r3, #4]
  53107. 8015e12: 4b14 ldr r3, [pc, #80] @ (8015e64 <vPortFree+0xbc>)
  53108. 8015e14: 681b ldr r3, [r3, #0]
  53109. 8015e16: 4013 ands r3, r2
  53110. 8015e18: 2b00 cmp r3, #0
  53111. 8015e1a: d01e beq.n 8015e5a <vPortFree+0xb2>
  53112. {
  53113. if( pxLink->pxNextFreeBlock == NULL )
  53114. 8015e1c: 693b ldr r3, [r7, #16]
  53115. 8015e1e: 681b ldr r3, [r3, #0]
  53116. 8015e20: 2b00 cmp r3, #0
  53117. 8015e22: d11a bne.n 8015e5a <vPortFree+0xb2>
  53118. {
  53119. /* The block is being returned to the heap - it is no longer
  53120. allocated. */
  53121. pxLink->xBlockSize &= ~xBlockAllocatedBit;
  53122. 8015e24: 693b ldr r3, [r7, #16]
  53123. 8015e26: 685a ldr r2, [r3, #4]
  53124. 8015e28: 4b0e ldr r3, [pc, #56] @ (8015e64 <vPortFree+0xbc>)
  53125. 8015e2a: 681b ldr r3, [r3, #0]
  53126. 8015e2c: 43db mvns r3, r3
  53127. 8015e2e: 401a ands r2, r3
  53128. 8015e30: 693b ldr r3, [r7, #16]
  53129. 8015e32: 605a str r2, [r3, #4]
  53130. vTaskSuspendAll();
  53131. 8015e34: f7fd fffa bl 8013e2c <vTaskSuspendAll>
  53132. {
  53133. /* Add this block to the list of free blocks. */
  53134. xFreeBytesRemaining += pxLink->xBlockSize;
  53135. 8015e38: 693b ldr r3, [r7, #16]
  53136. 8015e3a: 685a ldr r2, [r3, #4]
  53137. 8015e3c: 4b0a ldr r3, [pc, #40] @ (8015e68 <vPortFree+0xc0>)
  53138. 8015e3e: 681b ldr r3, [r3, #0]
  53139. 8015e40: 4413 add r3, r2
  53140. 8015e42: 4a09 ldr r2, [pc, #36] @ (8015e68 <vPortFree+0xc0>)
  53141. 8015e44: 6013 str r3, [r2, #0]
  53142. traceFREE( pv, pxLink->xBlockSize );
  53143. prvInsertBlockIntoFreeList( ( ( BlockLink_t * ) pxLink ) );
  53144. 8015e46: 6938 ldr r0, [r7, #16]
  53145. 8015e48: f000 f874 bl 8015f34 <prvInsertBlockIntoFreeList>
  53146. xNumberOfSuccessfulFrees++;
  53147. 8015e4c: 4b07 ldr r3, [pc, #28] @ (8015e6c <vPortFree+0xc4>)
  53148. 8015e4e: 681b ldr r3, [r3, #0]
  53149. 8015e50: 3301 adds r3, #1
  53150. 8015e52: 4a06 ldr r2, [pc, #24] @ (8015e6c <vPortFree+0xc4>)
  53151. 8015e54: 6013 str r3, [r2, #0]
  53152. }
  53153. ( void ) xTaskResumeAll();
  53154. 8015e56: f7fd fff7 bl 8013e48 <xTaskResumeAll>
  53155. else
  53156. {
  53157. mtCOVERAGE_TEST_MARKER();
  53158. }
  53159. }
  53160. }
  53161. 8015e5a: bf00 nop
  53162. 8015e5c: 3718 adds r7, #24
  53163. 8015e5e: 46bd mov sp, r7
  53164. 8015e60: bd80 pop {r7, pc}
  53165. 8015e62: bf00 nop
  53166. 8015e64: 240243c0 .word 0x240243c0
  53167. 8015e68: 240243b0 .word 0x240243b0
  53168. 8015e6c: 240243bc .word 0x240243bc
  53169. 08015e70 <prvHeapInit>:
  53170. /* This just exists to keep the linker quiet. */
  53171. }
  53172. /*-----------------------------------------------------------*/
  53173. static void prvHeapInit( void )
  53174. {
  53175. 8015e70: b480 push {r7}
  53176. 8015e72: b085 sub sp, #20
  53177. 8015e74: af00 add r7, sp, #0
  53178. BlockLink_t *pxFirstFreeBlock;
  53179. uint8_t *pucAlignedHeap;
  53180. size_t uxAddress;
  53181. size_t xTotalHeapSize = configTOTAL_HEAP_SIZE;
  53182. 8015e76: f44f 3300 mov.w r3, #131072 @ 0x20000
  53183. 8015e7a: 60bb str r3, [r7, #8]
  53184. /* Ensure the heap starts on a correctly aligned boundary. */
  53185. uxAddress = ( size_t ) ucHeap;
  53186. 8015e7c: 4b27 ldr r3, [pc, #156] @ (8015f1c <prvHeapInit+0xac>)
  53187. 8015e7e: 60fb str r3, [r7, #12]
  53188. if( ( uxAddress & portBYTE_ALIGNMENT_MASK ) != 0 )
  53189. 8015e80: 68fb ldr r3, [r7, #12]
  53190. 8015e82: f003 0307 and.w r3, r3, #7
  53191. 8015e86: 2b00 cmp r3, #0
  53192. 8015e88: d00c beq.n 8015ea4 <prvHeapInit+0x34>
  53193. {
  53194. uxAddress += ( portBYTE_ALIGNMENT - 1 );
  53195. 8015e8a: 68fb ldr r3, [r7, #12]
  53196. 8015e8c: 3307 adds r3, #7
  53197. 8015e8e: 60fb str r3, [r7, #12]
  53198. uxAddress &= ~( ( size_t ) portBYTE_ALIGNMENT_MASK );
  53199. 8015e90: 68fb ldr r3, [r7, #12]
  53200. 8015e92: f023 0307 bic.w r3, r3, #7
  53201. 8015e96: 60fb str r3, [r7, #12]
  53202. xTotalHeapSize -= uxAddress - ( size_t ) ucHeap;
  53203. 8015e98: 68ba ldr r2, [r7, #8]
  53204. 8015e9a: 68fb ldr r3, [r7, #12]
  53205. 8015e9c: 1ad3 subs r3, r2, r3
  53206. 8015e9e: 4a1f ldr r2, [pc, #124] @ (8015f1c <prvHeapInit+0xac>)
  53207. 8015ea0: 4413 add r3, r2
  53208. 8015ea2: 60bb str r3, [r7, #8]
  53209. }
  53210. pucAlignedHeap = ( uint8_t * ) uxAddress;
  53211. 8015ea4: 68fb ldr r3, [r7, #12]
  53212. 8015ea6: 607b str r3, [r7, #4]
  53213. /* xStart is used to hold a pointer to the first item in the list of free
  53214. blocks. The void cast is used to prevent compiler warnings. */
  53215. xStart.pxNextFreeBlock = ( void * ) pucAlignedHeap;
  53216. 8015ea8: 4a1d ldr r2, [pc, #116] @ (8015f20 <prvHeapInit+0xb0>)
  53217. 8015eaa: 687b ldr r3, [r7, #4]
  53218. 8015eac: 6013 str r3, [r2, #0]
  53219. xStart.xBlockSize = ( size_t ) 0;
  53220. 8015eae: 4b1c ldr r3, [pc, #112] @ (8015f20 <prvHeapInit+0xb0>)
  53221. 8015eb0: 2200 movs r2, #0
  53222. 8015eb2: 605a str r2, [r3, #4]
  53223. /* pxEnd is used to mark the end of the list of free blocks and is inserted
  53224. at the end of the heap space. */
  53225. uxAddress = ( ( size_t ) pucAlignedHeap ) + xTotalHeapSize;
  53226. 8015eb4: 687b ldr r3, [r7, #4]
  53227. 8015eb6: 68ba ldr r2, [r7, #8]
  53228. 8015eb8: 4413 add r3, r2
  53229. 8015eba: 60fb str r3, [r7, #12]
  53230. uxAddress -= xHeapStructSize;
  53231. 8015ebc: 2208 movs r2, #8
  53232. 8015ebe: 68fb ldr r3, [r7, #12]
  53233. 8015ec0: 1a9b subs r3, r3, r2
  53234. 8015ec2: 60fb str r3, [r7, #12]
  53235. uxAddress &= ~( ( size_t ) portBYTE_ALIGNMENT_MASK );
  53236. 8015ec4: 68fb ldr r3, [r7, #12]
  53237. 8015ec6: f023 0307 bic.w r3, r3, #7
  53238. 8015eca: 60fb str r3, [r7, #12]
  53239. pxEnd = ( void * ) uxAddress;
  53240. 8015ecc: 68fb ldr r3, [r7, #12]
  53241. 8015ece: 4a15 ldr r2, [pc, #84] @ (8015f24 <prvHeapInit+0xb4>)
  53242. 8015ed0: 6013 str r3, [r2, #0]
  53243. pxEnd->xBlockSize = 0;
  53244. 8015ed2: 4b14 ldr r3, [pc, #80] @ (8015f24 <prvHeapInit+0xb4>)
  53245. 8015ed4: 681b ldr r3, [r3, #0]
  53246. 8015ed6: 2200 movs r2, #0
  53247. 8015ed8: 605a str r2, [r3, #4]
  53248. pxEnd->pxNextFreeBlock = NULL;
  53249. 8015eda: 4b12 ldr r3, [pc, #72] @ (8015f24 <prvHeapInit+0xb4>)
  53250. 8015edc: 681b ldr r3, [r3, #0]
  53251. 8015ede: 2200 movs r2, #0
  53252. 8015ee0: 601a str r2, [r3, #0]
  53253. /* To start with there is a single free block that is sized to take up the
  53254. entire heap space, minus the space taken by pxEnd. */
  53255. pxFirstFreeBlock = ( void * ) pucAlignedHeap;
  53256. 8015ee2: 687b ldr r3, [r7, #4]
  53257. 8015ee4: 603b str r3, [r7, #0]
  53258. pxFirstFreeBlock->xBlockSize = uxAddress - ( size_t ) pxFirstFreeBlock;
  53259. 8015ee6: 683b ldr r3, [r7, #0]
  53260. 8015ee8: 68fa ldr r2, [r7, #12]
  53261. 8015eea: 1ad2 subs r2, r2, r3
  53262. 8015eec: 683b ldr r3, [r7, #0]
  53263. 8015eee: 605a str r2, [r3, #4]
  53264. pxFirstFreeBlock->pxNextFreeBlock = pxEnd;
  53265. 8015ef0: 4b0c ldr r3, [pc, #48] @ (8015f24 <prvHeapInit+0xb4>)
  53266. 8015ef2: 681a ldr r2, [r3, #0]
  53267. 8015ef4: 683b ldr r3, [r7, #0]
  53268. 8015ef6: 601a str r2, [r3, #0]
  53269. /* Only one block exists - and it covers the entire usable heap space. */
  53270. xMinimumEverFreeBytesRemaining = pxFirstFreeBlock->xBlockSize;
  53271. 8015ef8: 683b ldr r3, [r7, #0]
  53272. 8015efa: 685b ldr r3, [r3, #4]
  53273. 8015efc: 4a0a ldr r2, [pc, #40] @ (8015f28 <prvHeapInit+0xb8>)
  53274. 8015efe: 6013 str r3, [r2, #0]
  53275. xFreeBytesRemaining = pxFirstFreeBlock->xBlockSize;
  53276. 8015f00: 683b ldr r3, [r7, #0]
  53277. 8015f02: 685b ldr r3, [r3, #4]
  53278. 8015f04: 4a09 ldr r2, [pc, #36] @ (8015f2c <prvHeapInit+0xbc>)
  53279. 8015f06: 6013 str r3, [r2, #0]
  53280. /* Work out the position of the top bit in a size_t variable. */
  53281. xBlockAllocatedBit = ( ( size_t ) 1 ) << ( ( sizeof( size_t ) * heapBITS_PER_BYTE ) - 1 );
  53282. 8015f08: 4b09 ldr r3, [pc, #36] @ (8015f30 <prvHeapInit+0xc0>)
  53283. 8015f0a: f04f 4200 mov.w r2, #2147483648 @ 0x80000000
  53284. 8015f0e: 601a str r2, [r3, #0]
  53285. }
  53286. 8015f10: bf00 nop
  53287. 8015f12: 3714 adds r7, #20
  53288. 8015f14: 46bd mov sp, r7
  53289. 8015f16: f85d 7b04 ldr.w r7, [sp], #4
  53290. 8015f1a: 4770 bx lr
  53291. 8015f1c: 240043a4 .word 0x240043a4
  53292. 8015f20: 240243a4 .word 0x240243a4
  53293. 8015f24: 240243ac .word 0x240243ac
  53294. 8015f28: 240243b4 .word 0x240243b4
  53295. 8015f2c: 240243b0 .word 0x240243b0
  53296. 8015f30: 240243c0 .word 0x240243c0
  53297. 08015f34 <prvInsertBlockIntoFreeList>:
  53298. /*-----------------------------------------------------------*/
  53299. static void prvInsertBlockIntoFreeList( BlockLink_t *pxBlockToInsert )
  53300. {
  53301. 8015f34: b480 push {r7}
  53302. 8015f36: b085 sub sp, #20
  53303. 8015f38: af00 add r7, sp, #0
  53304. 8015f3a: 6078 str r0, [r7, #4]
  53305. BlockLink_t *pxIterator;
  53306. uint8_t *puc;
  53307. /* Iterate through the list until a block is found that has a higher address
  53308. than the block being inserted. */
  53309. for( pxIterator = &xStart; pxIterator->pxNextFreeBlock < pxBlockToInsert; pxIterator = pxIterator->pxNextFreeBlock )
  53310. 8015f3c: 4b28 ldr r3, [pc, #160] @ (8015fe0 <prvInsertBlockIntoFreeList+0xac>)
  53311. 8015f3e: 60fb str r3, [r7, #12]
  53312. 8015f40: e002 b.n 8015f48 <prvInsertBlockIntoFreeList+0x14>
  53313. 8015f42: 68fb ldr r3, [r7, #12]
  53314. 8015f44: 681b ldr r3, [r3, #0]
  53315. 8015f46: 60fb str r3, [r7, #12]
  53316. 8015f48: 68fb ldr r3, [r7, #12]
  53317. 8015f4a: 681b ldr r3, [r3, #0]
  53318. 8015f4c: 687a ldr r2, [r7, #4]
  53319. 8015f4e: 429a cmp r2, r3
  53320. 8015f50: d8f7 bhi.n 8015f42 <prvInsertBlockIntoFreeList+0xe>
  53321. /* Nothing to do here, just iterate to the right position. */
  53322. }
  53323. /* Do the block being inserted, and the block it is being inserted after
  53324. make a contiguous block of memory? */
  53325. puc = ( uint8_t * ) pxIterator;
  53326. 8015f52: 68fb ldr r3, [r7, #12]
  53327. 8015f54: 60bb str r3, [r7, #8]
  53328. if( ( puc + pxIterator->xBlockSize ) == ( uint8_t * ) pxBlockToInsert )
  53329. 8015f56: 68fb ldr r3, [r7, #12]
  53330. 8015f58: 685b ldr r3, [r3, #4]
  53331. 8015f5a: 68ba ldr r2, [r7, #8]
  53332. 8015f5c: 4413 add r3, r2
  53333. 8015f5e: 687a ldr r2, [r7, #4]
  53334. 8015f60: 429a cmp r2, r3
  53335. 8015f62: d108 bne.n 8015f76 <prvInsertBlockIntoFreeList+0x42>
  53336. {
  53337. pxIterator->xBlockSize += pxBlockToInsert->xBlockSize;
  53338. 8015f64: 68fb ldr r3, [r7, #12]
  53339. 8015f66: 685a ldr r2, [r3, #4]
  53340. 8015f68: 687b ldr r3, [r7, #4]
  53341. 8015f6a: 685b ldr r3, [r3, #4]
  53342. 8015f6c: 441a add r2, r3
  53343. 8015f6e: 68fb ldr r3, [r7, #12]
  53344. 8015f70: 605a str r2, [r3, #4]
  53345. pxBlockToInsert = pxIterator;
  53346. 8015f72: 68fb ldr r3, [r7, #12]
  53347. 8015f74: 607b str r3, [r7, #4]
  53348. mtCOVERAGE_TEST_MARKER();
  53349. }
  53350. /* Do the block being inserted, and the block it is being inserted before
  53351. make a contiguous block of memory? */
  53352. puc = ( uint8_t * ) pxBlockToInsert;
  53353. 8015f76: 687b ldr r3, [r7, #4]
  53354. 8015f78: 60bb str r3, [r7, #8]
  53355. if( ( puc + pxBlockToInsert->xBlockSize ) == ( uint8_t * ) pxIterator->pxNextFreeBlock )
  53356. 8015f7a: 687b ldr r3, [r7, #4]
  53357. 8015f7c: 685b ldr r3, [r3, #4]
  53358. 8015f7e: 68ba ldr r2, [r7, #8]
  53359. 8015f80: 441a add r2, r3
  53360. 8015f82: 68fb ldr r3, [r7, #12]
  53361. 8015f84: 681b ldr r3, [r3, #0]
  53362. 8015f86: 429a cmp r2, r3
  53363. 8015f88: d118 bne.n 8015fbc <prvInsertBlockIntoFreeList+0x88>
  53364. {
  53365. if( pxIterator->pxNextFreeBlock != pxEnd )
  53366. 8015f8a: 68fb ldr r3, [r7, #12]
  53367. 8015f8c: 681a ldr r2, [r3, #0]
  53368. 8015f8e: 4b15 ldr r3, [pc, #84] @ (8015fe4 <prvInsertBlockIntoFreeList+0xb0>)
  53369. 8015f90: 681b ldr r3, [r3, #0]
  53370. 8015f92: 429a cmp r2, r3
  53371. 8015f94: d00d beq.n 8015fb2 <prvInsertBlockIntoFreeList+0x7e>
  53372. {
  53373. /* Form one big block from the two blocks. */
  53374. pxBlockToInsert->xBlockSize += pxIterator->pxNextFreeBlock->xBlockSize;
  53375. 8015f96: 687b ldr r3, [r7, #4]
  53376. 8015f98: 685a ldr r2, [r3, #4]
  53377. 8015f9a: 68fb ldr r3, [r7, #12]
  53378. 8015f9c: 681b ldr r3, [r3, #0]
  53379. 8015f9e: 685b ldr r3, [r3, #4]
  53380. 8015fa0: 441a add r2, r3
  53381. 8015fa2: 687b ldr r3, [r7, #4]
  53382. 8015fa4: 605a str r2, [r3, #4]
  53383. pxBlockToInsert->pxNextFreeBlock = pxIterator->pxNextFreeBlock->pxNextFreeBlock;
  53384. 8015fa6: 68fb ldr r3, [r7, #12]
  53385. 8015fa8: 681b ldr r3, [r3, #0]
  53386. 8015faa: 681a ldr r2, [r3, #0]
  53387. 8015fac: 687b ldr r3, [r7, #4]
  53388. 8015fae: 601a str r2, [r3, #0]
  53389. 8015fb0: e008 b.n 8015fc4 <prvInsertBlockIntoFreeList+0x90>
  53390. }
  53391. else
  53392. {
  53393. pxBlockToInsert->pxNextFreeBlock = pxEnd;
  53394. 8015fb2: 4b0c ldr r3, [pc, #48] @ (8015fe4 <prvInsertBlockIntoFreeList+0xb0>)
  53395. 8015fb4: 681a ldr r2, [r3, #0]
  53396. 8015fb6: 687b ldr r3, [r7, #4]
  53397. 8015fb8: 601a str r2, [r3, #0]
  53398. 8015fba: e003 b.n 8015fc4 <prvInsertBlockIntoFreeList+0x90>
  53399. }
  53400. }
  53401. else
  53402. {
  53403. pxBlockToInsert->pxNextFreeBlock = pxIterator->pxNextFreeBlock;
  53404. 8015fbc: 68fb ldr r3, [r7, #12]
  53405. 8015fbe: 681a ldr r2, [r3, #0]
  53406. 8015fc0: 687b ldr r3, [r7, #4]
  53407. 8015fc2: 601a str r2, [r3, #0]
  53408. /* If the block being inserted plugged a gab, so was merged with the block
  53409. before and the block after, then it's pxNextFreeBlock pointer will have
  53410. already been set, and should not be set here as that would make it point
  53411. to itself. */
  53412. if( pxIterator != pxBlockToInsert )
  53413. 8015fc4: 68fa ldr r2, [r7, #12]
  53414. 8015fc6: 687b ldr r3, [r7, #4]
  53415. 8015fc8: 429a cmp r2, r3
  53416. 8015fca: d002 beq.n 8015fd2 <prvInsertBlockIntoFreeList+0x9e>
  53417. {
  53418. pxIterator->pxNextFreeBlock = pxBlockToInsert;
  53419. 8015fcc: 68fb ldr r3, [r7, #12]
  53420. 8015fce: 687a ldr r2, [r7, #4]
  53421. 8015fd0: 601a str r2, [r3, #0]
  53422. }
  53423. else
  53424. {
  53425. mtCOVERAGE_TEST_MARKER();
  53426. }
  53427. }
  53428. 8015fd2: bf00 nop
  53429. 8015fd4: 3714 adds r7, #20
  53430. 8015fd6: 46bd mov sp, r7
  53431. 8015fd8: f85d 7b04 ldr.w r7, [sp], #4
  53432. 8015fdc: 4770 bx lr
  53433. 8015fde: bf00 nop
  53434. 8015fe0: 240243a4 .word 0x240243a4
  53435. 8015fe4: 240243ac .word 0x240243ac
  53436. 08015fe8 <netconn_apimsg>:
  53437. * @param apimsg a struct containing the function to call and its parameters
  53438. * @return ERR_OK if the function was called, another err_t if not
  53439. */
  53440. static err_t
  53441. netconn_apimsg(tcpip_callback_fn fn, struct api_msg *apimsg)
  53442. {
  53443. 8015fe8: b580 push {r7, lr}
  53444. 8015fea: b084 sub sp, #16
  53445. 8015fec: af00 add r7, sp, #0
  53446. 8015fee: 6078 str r0, [r7, #4]
  53447. 8015ff0: 6039 str r1, [r7, #0]
  53448. err_t err;
  53449. #ifdef LWIP_DEBUG
  53450. /* catch functions that don't set err */
  53451. apimsg->err = ERR_VAL;
  53452. 8015ff2: 683b ldr r3, [r7, #0]
  53453. 8015ff4: 22fa movs r2, #250 @ 0xfa
  53454. 8015ff6: 711a strb r2, [r3, #4]
  53455. #if LWIP_NETCONN_SEM_PER_THREAD
  53456. apimsg->op_completed_sem = LWIP_NETCONN_THREAD_SEM_GET();
  53457. #endif /* LWIP_NETCONN_SEM_PER_THREAD */
  53458. err = tcpip_send_msg_wait_sem(fn, apimsg, LWIP_API_MSG_SEM(apimsg));
  53459. 8015ff8: 683b ldr r3, [r7, #0]
  53460. 8015ffa: 681b ldr r3, [r3, #0]
  53461. 8015ffc: 330c adds r3, #12
  53462. 8015ffe: 461a mov r2, r3
  53463. 8016000: 6839 ldr r1, [r7, #0]
  53464. 8016002: 6878 ldr r0, [r7, #4]
  53465. 8016004: f003 fc7c bl 8019900 <tcpip_send_msg_wait_sem>
  53466. 8016008: 4603 mov r3, r0
  53467. 801600a: 73fb strb r3, [r7, #15]
  53468. if (err == ERR_OK) {
  53469. 801600c: f997 300f ldrsb.w r3, [r7, #15]
  53470. 8016010: 2b00 cmp r3, #0
  53471. 8016012: d103 bne.n 801601c <netconn_apimsg+0x34>
  53472. return apimsg->err;
  53473. 8016014: 683b ldr r3, [r7, #0]
  53474. 8016016: f993 3004 ldrsb.w r3, [r3, #4]
  53475. 801601a: e001 b.n 8016020 <netconn_apimsg+0x38>
  53476. }
  53477. return err;
  53478. 801601c: f997 300f ldrsb.w r3, [r7, #15]
  53479. }
  53480. 8016020: 4618 mov r0, r3
  53481. 8016022: 3710 adds r7, #16
  53482. 8016024: 46bd mov sp, r7
  53483. 8016026: bd80 pop {r7, pc}
  53484. 08016028 <netconn_new_with_proto_and_callback>:
  53485. * @return a newly allocated struct netconn or
  53486. * NULL on memory error
  53487. */
  53488. struct netconn *
  53489. netconn_new_with_proto_and_callback(enum netconn_type t, u8_t proto, netconn_callback callback)
  53490. {
  53491. 8016028: b580 push {r7, lr}
  53492. 801602a: b08c sub sp, #48 @ 0x30
  53493. 801602c: af00 add r7, sp, #0
  53494. 801602e: 4603 mov r3, r0
  53495. 8016030: 603a str r2, [r7, #0]
  53496. 8016032: 71fb strb r3, [r7, #7]
  53497. 8016034: 460b mov r3, r1
  53498. 8016036: 71bb strb r3, [r7, #6]
  53499. struct netconn *conn;
  53500. API_MSG_VAR_DECLARE(msg);
  53501. API_MSG_VAR_ALLOC_RETURN_NULL(msg);
  53502. conn = netconn_alloc(t, callback);
  53503. 8016038: 79fb ldrb r3, [r7, #7]
  53504. 801603a: 6839 ldr r1, [r7, #0]
  53505. 801603c: 4618 mov r0, r3
  53506. 801603e: f001 f8ad bl 801719c <netconn_alloc>
  53507. 8016042: 62f8 str r0, [r7, #44] @ 0x2c
  53508. if (conn != NULL) {
  53509. 8016044: 6afb ldr r3, [r7, #44] @ 0x2c
  53510. 8016046: 2b00 cmp r3, #0
  53511. 8016048: d054 beq.n 80160f4 <netconn_new_with_proto_and_callback+0xcc>
  53512. err_t err;
  53513. API_MSG_VAR_REF(msg).msg.n.proto = proto;
  53514. 801604a: 79bb ldrb r3, [r7, #6]
  53515. 801604c: 743b strb r3, [r7, #16]
  53516. API_MSG_VAR_REF(msg).conn = conn;
  53517. 801604e: 6afb ldr r3, [r7, #44] @ 0x2c
  53518. 8016050: 60bb str r3, [r7, #8]
  53519. err = netconn_apimsg(lwip_netconn_do_newconn, &API_MSG_VAR_REF(msg));
  53520. 8016052: f107 0308 add.w r3, r7, #8
  53521. 8016056: 4619 mov r1, r3
  53522. 8016058: 4829 ldr r0, [pc, #164] @ (8016100 <netconn_new_with_proto_and_callback+0xd8>)
  53523. 801605a: f7ff ffc5 bl 8015fe8 <netconn_apimsg>
  53524. 801605e: 4603 mov r3, r0
  53525. 8016060: f887 302b strb.w r3, [r7, #43] @ 0x2b
  53526. if (err != ERR_OK) {
  53527. 8016064: f997 302b ldrsb.w r3, [r7, #43] @ 0x2b
  53528. 8016068: 2b00 cmp r3, #0
  53529. 801606a: d043 beq.n 80160f4 <netconn_new_with_proto_and_callback+0xcc>
  53530. LWIP_ASSERT("freeing conn without freeing pcb", conn->pcb.tcp == NULL);
  53531. 801606c: 6afb ldr r3, [r7, #44] @ 0x2c
  53532. 801606e: 685b ldr r3, [r3, #4]
  53533. 8016070: 2b00 cmp r3, #0
  53534. 8016072: d005 beq.n 8016080 <netconn_new_with_proto_and_callback+0x58>
  53535. 8016074: 4b23 ldr r3, [pc, #140] @ (8016104 <netconn_new_with_proto_and_callback+0xdc>)
  53536. 8016076: 22a3 movs r2, #163 @ 0xa3
  53537. 8016078: 4923 ldr r1, [pc, #140] @ (8016108 <netconn_new_with_proto_and_callback+0xe0>)
  53538. 801607a: 4824 ldr r0, [pc, #144] @ (801610c <netconn_new_with_proto_and_callback+0xe4>)
  53539. 801607c: f014 fbf6 bl 802a86c <iprintf>
  53540. LWIP_ASSERT("conn has no recvmbox", sys_mbox_valid(&conn->recvmbox));
  53541. 8016080: 6afb ldr r3, [r7, #44] @ 0x2c
  53542. 8016082: 3310 adds r3, #16
  53543. 8016084: 4618 mov r0, r3
  53544. 8016086: f011 f851 bl 802712c <sys_mbox_valid>
  53545. 801608a: 4603 mov r3, r0
  53546. 801608c: 2b00 cmp r3, #0
  53547. 801608e: d105 bne.n 801609c <netconn_new_with_proto_and_callback+0x74>
  53548. 8016090: 4b1c ldr r3, [pc, #112] @ (8016104 <netconn_new_with_proto_and_callback+0xdc>)
  53549. 8016092: 22a4 movs r2, #164 @ 0xa4
  53550. 8016094: 491e ldr r1, [pc, #120] @ (8016110 <netconn_new_with_proto_and_callback+0xe8>)
  53551. 8016096: 481d ldr r0, [pc, #116] @ (801610c <netconn_new_with_proto_and_callback+0xe4>)
  53552. 8016098: f014 fbe8 bl 802a86c <iprintf>
  53553. #if LWIP_TCP
  53554. LWIP_ASSERT("conn->acceptmbox shouldn't exist", !sys_mbox_valid(&conn->acceptmbox));
  53555. 801609c: 6afb ldr r3, [r7, #44] @ 0x2c
  53556. 801609e: 3314 adds r3, #20
  53557. 80160a0: 4618 mov r0, r3
  53558. 80160a2: f011 f843 bl 802712c <sys_mbox_valid>
  53559. 80160a6: 4603 mov r3, r0
  53560. 80160a8: 2b00 cmp r3, #0
  53561. 80160aa: d005 beq.n 80160b8 <netconn_new_with_proto_and_callback+0x90>
  53562. 80160ac: 4b15 ldr r3, [pc, #84] @ (8016104 <netconn_new_with_proto_and_callback+0xdc>)
  53563. 80160ae: 22a6 movs r2, #166 @ 0xa6
  53564. 80160b0: 4918 ldr r1, [pc, #96] @ (8016114 <netconn_new_with_proto_and_callback+0xec>)
  53565. 80160b2: 4816 ldr r0, [pc, #88] @ (801610c <netconn_new_with_proto_and_callback+0xe4>)
  53566. 80160b4: f014 fbda bl 802a86c <iprintf>
  53567. #endif /* LWIP_TCP */
  53568. #if !LWIP_NETCONN_SEM_PER_THREAD
  53569. LWIP_ASSERT("conn has no op_completed", sys_sem_valid(&conn->op_completed));
  53570. 80160b8: 6afb ldr r3, [r7, #44] @ 0x2c
  53571. 80160ba: 330c adds r3, #12
  53572. 80160bc: 4618 mov r0, r3
  53573. 80160be: f011 f8c3 bl 8027248 <sys_sem_valid>
  53574. 80160c2: 4603 mov r3, r0
  53575. 80160c4: 2b00 cmp r3, #0
  53576. 80160c6: d105 bne.n 80160d4 <netconn_new_with_proto_and_callback+0xac>
  53577. 80160c8: 4b0e ldr r3, [pc, #56] @ (8016104 <netconn_new_with_proto_and_callback+0xdc>)
  53578. 80160ca: 22a9 movs r2, #169 @ 0xa9
  53579. 80160cc: 4912 ldr r1, [pc, #72] @ (8016118 <netconn_new_with_proto_and_callback+0xf0>)
  53580. 80160ce: 480f ldr r0, [pc, #60] @ (801610c <netconn_new_with_proto_and_callback+0xe4>)
  53581. 80160d0: f014 fbcc bl 802a86c <iprintf>
  53582. sys_sem_free(&conn->op_completed);
  53583. 80160d4: 6afb ldr r3, [r7, #44] @ 0x2c
  53584. 80160d6: 330c adds r3, #12
  53585. 80160d8: 4618 mov r0, r3
  53586. 80160da: f011 f8a8 bl 802722e <sys_sem_free>
  53587. #endif /* !LWIP_NETCONN_SEM_PER_THREAD */
  53588. sys_mbox_free(&conn->recvmbox);
  53589. 80160de: 6afb ldr r3, [r7, #44] @ 0x2c
  53590. 80160e0: 3310 adds r3, #16
  53591. 80160e2: 4618 mov r0, r3
  53592. 80160e4: f010 ffae bl 8027044 <sys_mbox_free>
  53593. memp_free(MEMP_NETCONN, conn);
  53594. 80160e8: 6af9 ldr r1, [r7, #44] @ 0x2c
  53595. 80160ea: 2007 movs r0, #7
  53596. 80160ec: f004 fa58 bl 801a5a0 <memp_free>
  53597. API_MSG_VAR_FREE(msg);
  53598. return NULL;
  53599. 80160f0: 2300 movs r3, #0
  53600. 80160f2: e000 b.n 80160f6 <netconn_new_with_proto_and_callback+0xce>
  53601. }
  53602. }
  53603. API_MSG_VAR_FREE(msg);
  53604. return conn;
  53605. 80160f4: 6afb ldr r3, [r7, #44] @ 0x2c
  53606. }
  53607. 80160f6: 4618 mov r0, r3
  53608. 80160f8: 3730 adds r7, #48 @ 0x30
  53609. 80160fa: 46bd mov sp, r7
  53610. 80160fc: bd80 pop {r7, pc}
  53611. 80160fe: bf00 nop
  53612. 8016100: 08017171 .word 0x08017171
  53613. 8016104: 0802db84 .word 0x0802db84
  53614. 8016108: 0802dbb8 .word 0x0802dbb8
  53615. 801610c: 0802dbdc .word 0x0802dbdc
  53616. 8016110: 0802dc04 .word 0x0802dc04
  53617. 8016114: 0802dc1c .word 0x0802dc1c
  53618. 8016118: 0802dc40 .word 0x0802dc40
  53619. 0801611c <netconn_prepare_delete>:
  53620. * @param conn the netconn to delete
  53621. * @return ERR_OK if the connection was deleted
  53622. */
  53623. err_t
  53624. netconn_prepare_delete(struct netconn *conn)
  53625. {
  53626. 801611c: b580 push {r7, lr}
  53627. 801611e: b08c sub sp, #48 @ 0x30
  53628. 8016120: af00 add r7, sp, #0
  53629. 8016122: 6078 str r0, [r7, #4]
  53630. err_t err;
  53631. API_MSG_VAR_DECLARE(msg);
  53632. /* No ASSERT here because possible to get a (conn == NULL) if we got an accept error */
  53633. if (conn == NULL) {
  53634. 8016124: 687b ldr r3, [r7, #4]
  53635. 8016126: 2b00 cmp r3, #0
  53636. 8016128: d101 bne.n 801612e <netconn_prepare_delete+0x12>
  53637. return ERR_OK;
  53638. 801612a: 2300 movs r3, #0
  53639. 801612c: e014 b.n 8016158 <netconn_prepare_delete+0x3c>
  53640. }
  53641. API_MSG_VAR_ALLOC(msg);
  53642. API_MSG_VAR_REF(msg).conn = conn;
  53643. 801612e: 687b ldr r3, [r7, #4]
  53644. 8016130: 60fb str r3, [r7, #12]
  53645. /* get the time we started, which is later compared to
  53646. sys_now() + conn->send_timeout */
  53647. API_MSG_VAR_REF(msg).msg.sd.time_started = sys_now();
  53648. #else /* LWIP_SO_SNDTIMEO || LWIP_SO_LINGER */
  53649. #if LWIP_TCP
  53650. API_MSG_VAR_REF(msg).msg.sd.polls_left =
  53651. 8016132: 2329 movs r3, #41 @ 0x29
  53652. 8016134: 757b strb r3, [r7, #21]
  53653. ((LWIP_TCP_CLOSE_TIMEOUT_MS_DEFAULT + TCP_SLOW_INTERVAL - 1) / TCP_SLOW_INTERVAL) + 1;
  53654. #endif /* LWIP_TCP */
  53655. #endif /* LWIP_SO_SNDTIMEO || LWIP_SO_LINGER */
  53656. err = netconn_apimsg(lwip_netconn_do_delconn, &API_MSG_VAR_REF(msg));
  53657. 8016136: f107 030c add.w r3, r7, #12
  53658. 801613a: 4619 mov r1, r3
  53659. 801613c: 4808 ldr r0, [pc, #32] @ (8016160 <netconn_prepare_delete+0x44>)
  53660. 801613e: f7ff ff53 bl 8015fe8 <netconn_apimsg>
  53661. 8016142: 4603 mov r3, r0
  53662. 8016144: f887 302f strb.w r3, [r7, #47] @ 0x2f
  53663. API_MSG_VAR_FREE(msg);
  53664. if (err != ERR_OK) {
  53665. 8016148: f997 302f ldrsb.w r3, [r7, #47] @ 0x2f
  53666. 801614c: 2b00 cmp r3, #0
  53667. 801614e: d002 beq.n 8016156 <netconn_prepare_delete+0x3a>
  53668. return err;
  53669. 8016150: f997 302f ldrsb.w r3, [r7, #47] @ 0x2f
  53670. 8016154: e000 b.n 8016158 <netconn_prepare_delete+0x3c>
  53671. }
  53672. return ERR_OK;
  53673. 8016156: 2300 movs r3, #0
  53674. }
  53675. 8016158: 4618 mov r0, r3
  53676. 801615a: 3730 adds r7, #48 @ 0x30
  53677. 801615c: 46bd mov sp, r7
  53678. 801615e: bd80 pop {r7, pc}
  53679. 8016160: 080176f5 .word 0x080176f5
  53680. 08016164 <netconn_delete>:
  53681. * @param conn the netconn to delete
  53682. * @return ERR_OK if the connection was deleted
  53683. */
  53684. err_t
  53685. netconn_delete(struct netconn *conn)
  53686. {
  53687. 8016164: b580 push {r7, lr}
  53688. 8016166: b084 sub sp, #16
  53689. 8016168: af00 add r7, sp, #0
  53690. 801616a: 6078 str r0, [r7, #4]
  53691. err_t err;
  53692. /* No ASSERT here because possible to get a (conn == NULL) if we got an accept error */
  53693. if (conn == NULL) {
  53694. 801616c: 687b ldr r3, [r7, #4]
  53695. 801616e: 2b00 cmp r3, #0
  53696. 8016170: d101 bne.n 8016176 <netconn_delete+0x12>
  53697. return ERR_OK;
  53698. 8016172: 2300 movs r3, #0
  53699. 8016174: e00d b.n 8016192 <netconn_delete+0x2e>
  53700. /* Already called netconn_prepare_delete() before */
  53701. err = ERR_OK;
  53702. } else
  53703. #endif /* LWIP_NETCONN_FULLDUPLEX */
  53704. {
  53705. err = netconn_prepare_delete(conn);
  53706. 8016176: 6878 ldr r0, [r7, #4]
  53707. 8016178: f7ff ffd0 bl 801611c <netconn_prepare_delete>
  53708. 801617c: 4603 mov r3, r0
  53709. 801617e: 73fb strb r3, [r7, #15]
  53710. }
  53711. if (err == ERR_OK) {
  53712. 8016180: f997 300f ldrsb.w r3, [r7, #15]
  53713. 8016184: 2b00 cmp r3, #0
  53714. 8016186: d102 bne.n 801618e <netconn_delete+0x2a>
  53715. netconn_free(conn);
  53716. 8016188: 6878 ldr r0, [r7, #4]
  53717. 801618a: f001 f881 bl 8017290 <netconn_free>
  53718. }
  53719. return err;
  53720. 801618e: f997 300f ldrsb.w r3, [r7, #15]
  53721. }
  53722. 8016192: 4618 mov r0, r3
  53723. 8016194: 3710 adds r7, #16
  53724. 8016196: 46bd mov sp, r7
  53725. 8016198: bd80 pop {r7, pc}
  53726. ...
  53727. 0801619c <netconn_getaddr>:
  53728. * @return ERR_CONN for invalid connections
  53729. * ERR_OK if the information was retrieved
  53730. */
  53731. err_t
  53732. netconn_getaddr(struct netconn *conn, ip_addr_t *addr, u16_t *port, u8_t local)
  53733. {
  53734. 801619c: b580 push {r7, lr}
  53735. 801619e: b08e sub sp, #56 @ 0x38
  53736. 80161a0: af00 add r7, sp, #0
  53737. 80161a2: 60f8 str r0, [r7, #12]
  53738. 80161a4: 60b9 str r1, [r7, #8]
  53739. 80161a6: 607a str r2, [r7, #4]
  53740. 80161a8: 70fb strb r3, [r7, #3]
  53741. API_MSG_VAR_DECLARE(msg);
  53742. err_t err;
  53743. LWIP_ERROR("netconn_getaddr: invalid conn", (conn != NULL), return ERR_ARG;);
  53744. 80161aa: 68fb ldr r3, [r7, #12]
  53745. 80161ac: 2b00 cmp r3, #0
  53746. 80161ae: d109 bne.n 80161c4 <netconn_getaddr+0x28>
  53747. 80161b0: 4b1d ldr r3, [pc, #116] @ (8016228 <netconn_getaddr+0x8c>)
  53748. 80161b2: f44f 7289 mov.w r2, #274 @ 0x112
  53749. 80161b6: 491d ldr r1, [pc, #116] @ (801622c <netconn_getaddr+0x90>)
  53750. 80161b8: 481d ldr r0, [pc, #116] @ (8016230 <netconn_getaddr+0x94>)
  53751. 80161ba: f014 fb57 bl 802a86c <iprintf>
  53752. 80161be: f06f 030f mvn.w r3, #15
  53753. 80161c2: e02d b.n 8016220 <netconn_getaddr+0x84>
  53754. LWIP_ERROR("netconn_getaddr: invalid addr", (addr != NULL), return ERR_ARG;);
  53755. 80161c4: 68bb ldr r3, [r7, #8]
  53756. 80161c6: 2b00 cmp r3, #0
  53757. 80161c8: d109 bne.n 80161de <netconn_getaddr+0x42>
  53758. 80161ca: 4b17 ldr r3, [pc, #92] @ (8016228 <netconn_getaddr+0x8c>)
  53759. 80161cc: f240 1213 movw r2, #275 @ 0x113
  53760. 80161d0: 4918 ldr r1, [pc, #96] @ (8016234 <netconn_getaddr+0x98>)
  53761. 80161d2: 4817 ldr r0, [pc, #92] @ (8016230 <netconn_getaddr+0x94>)
  53762. 80161d4: f014 fb4a bl 802a86c <iprintf>
  53763. 80161d8: f06f 030f mvn.w r3, #15
  53764. 80161dc: e020 b.n 8016220 <netconn_getaddr+0x84>
  53765. LWIP_ERROR("netconn_getaddr: invalid port", (port != NULL), return ERR_ARG;);
  53766. 80161de: 687b ldr r3, [r7, #4]
  53767. 80161e0: 2b00 cmp r3, #0
  53768. 80161e2: d109 bne.n 80161f8 <netconn_getaddr+0x5c>
  53769. 80161e4: 4b10 ldr r3, [pc, #64] @ (8016228 <netconn_getaddr+0x8c>)
  53770. 80161e6: f44f 728a mov.w r2, #276 @ 0x114
  53771. 80161ea: 4913 ldr r1, [pc, #76] @ (8016238 <netconn_getaddr+0x9c>)
  53772. 80161ec: 4810 ldr r0, [pc, #64] @ (8016230 <netconn_getaddr+0x94>)
  53773. 80161ee: f014 fb3d bl 802a86c <iprintf>
  53774. 80161f2: f06f 030f mvn.w r3, #15
  53775. 80161f6: e013 b.n 8016220 <netconn_getaddr+0x84>
  53776. API_MSG_VAR_ALLOC(msg);
  53777. API_MSG_VAR_REF(msg).conn = conn;
  53778. 80161f8: 68fb ldr r3, [r7, #12]
  53779. 80161fa: 617b str r3, [r7, #20]
  53780. API_MSG_VAR_REF(msg).msg.ad.local = local;
  53781. 80161fc: 78fb ldrb r3, [r7, #3]
  53782. 80161fe: f887 3024 strb.w r3, [r7, #36] @ 0x24
  53783. #if LWIP_MPU_COMPATIBLE
  53784. err = netconn_apimsg(lwip_netconn_do_getaddr, &API_MSG_VAR_REF(msg));
  53785. *addr = msg->msg.ad.ipaddr;
  53786. *port = msg->msg.ad.port;
  53787. #else /* LWIP_MPU_COMPATIBLE */
  53788. msg.msg.ad.ipaddr = addr;
  53789. 8016202: 68bb ldr r3, [r7, #8]
  53790. 8016204: 61fb str r3, [r7, #28]
  53791. msg.msg.ad.port = port;
  53792. 8016206: 687b ldr r3, [r7, #4]
  53793. 8016208: 623b str r3, [r7, #32]
  53794. err = netconn_apimsg(lwip_netconn_do_getaddr, &msg);
  53795. 801620a: f107 0314 add.w r3, r7, #20
  53796. 801620e: 4619 mov r1, r3
  53797. 8016210: 480a ldr r0, [pc, #40] @ (801623c <netconn_getaddr+0xa0>)
  53798. 8016212: f7ff fee9 bl 8015fe8 <netconn_apimsg>
  53799. 8016216: 4603 mov r3, r0
  53800. 8016218: f887 3037 strb.w r3, [r7, #55] @ 0x37
  53801. #endif /* LWIP_MPU_COMPATIBLE */
  53802. API_MSG_VAR_FREE(msg);
  53803. return err;
  53804. 801621c: f997 3037 ldrsb.w r3, [r7, #55] @ 0x37
  53805. }
  53806. 8016220: 4618 mov r0, r3
  53807. 8016222: 3738 adds r7, #56 @ 0x38
  53808. 8016224: 46bd mov sp, r7
  53809. 8016226: bd80 pop {r7, pc}
  53810. 8016228: 0802db84 .word 0x0802db84
  53811. 801622c: 0802dc5c .word 0x0802dc5c
  53812. 8016230: 0802dbdc .word 0x0802dbdc
  53813. 8016234: 0802dc7c .word 0x0802dc7c
  53814. 8016238: 0802dc9c .word 0x0802dc9c
  53815. 801623c: 08018151 .word 0x08018151
  53816. 08016240 <netconn_connect>:
  53817. * @param port the remote port to connect to (no used for RAW)
  53818. * @return ERR_OK if connected, return value of tcp_/udp_/raw_connect otherwise
  53819. */
  53820. err_t
  53821. netconn_connect(struct netconn *conn, const ip_addr_t *addr, u16_t port)
  53822. {
  53823. 8016240: b580 push {r7, lr}
  53824. 8016242: b08e sub sp, #56 @ 0x38
  53825. 8016244: af00 add r7, sp, #0
  53826. 8016246: 60f8 str r0, [r7, #12]
  53827. 8016248: 60b9 str r1, [r7, #8]
  53828. 801624a: 4613 mov r3, r2
  53829. 801624c: 80fb strh r3, [r7, #6]
  53830. API_MSG_VAR_DECLARE(msg);
  53831. err_t err;
  53832. LWIP_ERROR("netconn_connect: invalid conn", (conn != NULL), return ERR_ARG;);
  53833. 801624e: 68fb ldr r3, [r7, #12]
  53834. 8016250: 2b00 cmp r3, #0
  53835. 8016252: d109 bne.n 8016268 <netconn_connect+0x28>
  53836. 8016254: 4b11 ldr r3, [pc, #68] @ (801629c <netconn_connect+0x5c>)
  53837. 8016256: f44f 72bf mov.w r2, #382 @ 0x17e
  53838. 801625a: 4911 ldr r1, [pc, #68] @ (80162a0 <netconn_connect+0x60>)
  53839. 801625c: 4811 ldr r0, [pc, #68] @ (80162a4 <netconn_connect+0x64>)
  53840. 801625e: f014 fb05 bl 802a86c <iprintf>
  53841. 8016262: f06f 030f mvn.w r3, #15
  53842. 8016266: e015 b.n 8016294 <netconn_connect+0x54>
  53843. #if LWIP_IPV4
  53844. /* Don't propagate NULL pointer (IP_ADDR_ANY alias) to subsequent functions */
  53845. if (addr == NULL) {
  53846. 8016268: 68bb ldr r3, [r7, #8]
  53847. 801626a: 2b00 cmp r3, #0
  53848. 801626c: d101 bne.n 8016272 <netconn_connect+0x32>
  53849. addr = IP4_ADDR_ANY;
  53850. 801626e: 4b0e ldr r3, [pc, #56] @ (80162a8 <netconn_connect+0x68>)
  53851. 8016270: 60bb str r3, [r7, #8]
  53852. }
  53853. #endif /* LWIP_IPV4 */
  53854. API_MSG_VAR_ALLOC(msg);
  53855. API_MSG_VAR_REF(msg).conn = conn;
  53856. 8016272: 68fb ldr r3, [r7, #12]
  53857. 8016274: 617b str r3, [r7, #20]
  53858. API_MSG_VAR_REF(msg).msg.bc.ipaddr = API_MSG_VAR_REF(addr);
  53859. 8016276: 68bb ldr r3, [r7, #8]
  53860. 8016278: 61fb str r3, [r7, #28]
  53861. API_MSG_VAR_REF(msg).msg.bc.port = port;
  53862. 801627a: 88fb ldrh r3, [r7, #6]
  53863. 801627c: 843b strh r3, [r7, #32]
  53864. err = netconn_apimsg(lwip_netconn_do_connect, &API_MSG_VAR_REF(msg));
  53865. 801627e: f107 0314 add.w r3, r7, #20
  53866. 8016282: 4619 mov r1, r3
  53867. 8016284: 4809 ldr r0, [pc, #36] @ (80162ac <netconn_connect+0x6c>)
  53868. 8016286: f7ff feaf bl 8015fe8 <netconn_apimsg>
  53869. 801628a: 4603 mov r3, r0
  53870. 801628c: f887 3037 strb.w r3, [r7, #55] @ 0x37
  53871. API_MSG_VAR_FREE(msg);
  53872. return err;
  53873. 8016290: f997 3037 ldrsb.w r3, [r7, #55] @ 0x37
  53874. }
  53875. 8016294: 4618 mov r0, r3
  53876. 8016296: 3738 adds r7, #56 @ 0x38
  53877. 8016298: 46bd mov sp, r7
  53878. 801629a: bd80 pop {r7, pc}
  53879. 801629c: 0802db84 .word 0x0802db84
  53880. 80162a0: 0802dcf8 .word 0x0802dcf8
  53881. 80162a4: 0802dbdc .word 0x0802dbdc
  53882. 80162a8: 08031c78 .word 0x08031c78
  53883. 80162ac: 080179e1 .word 0x080179e1
  53884. 080162b0 <netconn_disconnect>:
  53885. * @param conn the netconn to disconnect
  53886. * @return See @ref err_t
  53887. */
  53888. err_t
  53889. netconn_disconnect(struct netconn *conn)
  53890. {
  53891. 80162b0: b580 push {r7, lr}
  53892. 80162b2: b08c sub sp, #48 @ 0x30
  53893. 80162b4: af00 add r7, sp, #0
  53894. 80162b6: 6078 str r0, [r7, #4]
  53895. API_MSG_VAR_DECLARE(msg);
  53896. err_t err;
  53897. LWIP_ERROR("netconn_disconnect: invalid conn", (conn != NULL), return ERR_ARG;);
  53898. 80162b8: 687b ldr r3, [r7, #4]
  53899. 80162ba: 2b00 cmp r3, #0
  53900. 80162bc: d109 bne.n 80162d2 <netconn_disconnect+0x22>
  53901. 80162be: 4b0d ldr r3, [pc, #52] @ (80162f4 <netconn_disconnect+0x44>)
  53902. 80162c0: f44f 72cf mov.w r2, #414 @ 0x19e
  53903. 80162c4: 490c ldr r1, [pc, #48] @ (80162f8 <netconn_disconnect+0x48>)
  53904. 80162c6: 480d ldr r0, [pc, #52] @ (80162fc <netconn_disconnect+0x4c>)
  53905. 80162c8: f014 fad0 bl 802a86c <iprintf>
  53906. 80162cc: f06f 030f mvn.w r3, #15
  53907. 80162d0: e00c b.n 80162ec <netconn_disconnect+0x3c>
  53908. API_MSG_VAR_ALLOC(msg);
  53909. API_MSG_VAR_REF(msg).conn = conn;
  53910. 80162d2: 687b ldr r3, [r7, #4]
  53911. 80162d4: 60fb str r3, [r7, #12]
  53912. err = netconn_apimsg(lwip_netconn_do_disconnect, &API_MSG_VAR_REF(msg));
  53913. 80162d6: f107 030c add.w r3, r7, #12
  53914. 80162da: 4619 mov r1, r3
  53915. 80162dc: 4808 ldr r0, [pc, #32] @ (8016300 <netconn_disconnect+0x50>)
  53916. 80162de: f7ff fe83 bl 8015fe8 <netconn_apimsg>
  53917. 80162e2: 4603 mov r3, r0
  53918. 80162e4: f887 302f strb.w r3, [r7, #47] @ 0x2f
  53919. API_MSG_VAR_FREE(msg);
  53920. return err;
  53921. 80162e8: f997 302f ldrsb.w r3, [r7, #47] @ 0x2f
  53922. }
  53923. 80162ec: 4618 mov r0, r3
  53924. 80162ee: 3730 adds r7, #48 @ 0x30
  53925. 80162f0: 46bd mov sp, r7
  53926. 80162f2: bd80 pop {r7, pc}
  53927. 80162f4: 0802db84 .word 0x0802db84
  53928. 80162f8: 0802dd18 .word 0x0802dd18
  53929. 80162fc: 0802dbdc .word 0x0802dbdc
  53930. 8016300: 08017b61 .word 0x08017b61
  53931. 08016304 <netconn_recv_data>:
  53932. * ERR_WOULDBLOCK if the netconn is nonblocking but would block to wait for data
  53933. * ERR_TIMEOUT if the netconn has a receive timeout and no data was received
  53934. */
  53935. static err_t
  53936. netconn_recv_data(struct netconn *conn, void **new_buf, u8_t apiflags)
  53937. {
  53938. 8016304: b580 push {r7, lr}
  53939. 8016306: b08a sub sp, #40 @ 0x28
  53940. 8016308: af00 add r7, sp, #0
  53941. 801630a: 60f8 str r0, [r7, #12]
  53942. 801630c: 60b9 str r1, [r7, #8]
  53943. 801630e: 4613 mov r3, r2
  53944. 8016310: 71fb strb r3, [r7, #7]
  53945. void *buf = NULL;
  53946. 8016312: 2300 movs r3, #0
  53947. 8016314: 61bb str r3, [r7, #24]
  53948. u16_t len;
  53949. LWIP_ERROR("netconn_recv: invalid pointer", (new_buf != NULL), return ERR_ARG;);
  53950. 8016316: 68bb ldr r3, [r7, #8]
  53951. 8016318: 2b00 cmp r3, #0
  53952. 801631a: d109 bne.n 8016330 <netconn_recv_data+0x2c>
  53953. 801631c: 4b64 ldr r3, [pc, #400] @ (80164b0 <netconn_recv_data+0x1ac>)
  53954. 801631e: f44f 7212 mov.w r2, #584 @ 0x248
  53955. 8016322: 4964 ldr r1, [pc, #400] @ (80164b4 <netconn_recv_data+0x1b0>)
  53956. 8016324: 4864 ldr r0, [pc, #400] @ (80164b8 <netconn_recv_data+0x1b4>)
  53957. 8016326: f014 faa1 bl 802a86c <iprintf>
  53958. 801632a: f06f 030f mvn.w r3, #15
  53959. 801632e: e0bb b.n 80164a8 <netconn_recv_data+0x1a4>
  53960. *new_buf = NULL;
  53961. 8016330: 68bb ldr r3, [r7, #8]
  53962. 8016332: 2200 movs r2, #0
  53963. 8016334: 601a str r2, [r3, #0]
  53964. LWIP_ERROR("netconn_recv: invalid conn", (conn != NULL), return ERR_ARG;);
  53965. 8016336: 68fb ldr r3, [r7, #12]
  53966. 8016338: 2b00 cmp r3, #0
  53967. 801633a: d109 bne.n 8016350 <netconn_recv_data+0x4c>
  53968. 801633c: 4b5c ldr r3, [pc, #368] @ (80164b0 <netconn_recv_data+0x1ac>)
  53969. 801633e: f240 224a movw r2, #586 @ 0x24a
  53970. 8016342: 495e ldr r1, [pc, #376] @ (80164bc <netconn_recv_data+0x1b8>)
  53971. 8016344: 485c ldr r0, [pc, #368] @ (80164b8 <netconn_recv_data+0x1b4>)
  53972. 8016346: f014 fa91 bl 802a86c <iprintf>
  53973. 801634a: f06f 030f mvn.w r3, #15
  53974. 801634e: e0ab b.n 80164a8 <netconn_recv_data+0x1a4>
  53975. if (!NETCONN_RECVMBOX_WAITABLE(conn)) {
  53976. 8016350: 68fb ldr r3, [r7, #12]
  53977. 8016352: 3310 adds r3, #16
  53978. 8016354: 4618 mov r0, r3
  53979. 8016356: f010 fee9 bl 802712c <sys_mbox_valid>
  53980. 801635a: 4603 mov r3, r0
  53981. 801635c: 2b00 cmp r3, #0
  53982. 801635e: d10e bne.n 801637e <netconn_recv_data+0x7a>
  53983. err_t err = netconn_err(conn);
  53984. 8016360: 68f8 ldr r0, [r7, #12]
  53985. 8016362: f000 fb1f bl 80169a4 <netconn_err>
  53986. 8016366: 4603 mov r3, r0
  53987. 8016368: 77fb strb r3, [r7, #31]
  53988. if (err != ERR_OK) {
  53989. 801636a: f997 301f ldrsb.w r3, [r7, #31]
  53990. 801636e: 2b00 cmp r3, #0
  53991. 8016370: d002 beq.n 8016378 <netconn_recv_data+0x74>
  53992. /* return pending error */
  53993. return err;
  53994. 8016372: f997 301f ldrsb.w r3, [r7, #31]
  53995. 8016376: e097 b.n 80164a8 <netconn_recv_data+0x1a4>
  53996. }
  53997. return ERR_CONN;
  53998. 8016378: f06f 030a mvn.w r3, #10
  53999. 801637c: e094 b.n 80164a8 <netconn_recv_data+0x1a4>
  54000. }
  54001. NETCONN_MBOX_WAITING_INC(conn);
  54002. if (netconn_is_nonblocking(conn) || (apiflags & NETCONN_DONTBLOCK) ||
  54003. 801637e: 68fb ldr r3, [r7, #12]
  54004. 8016380: f893 3028 ldrb.w r3, [r3, #40] @ 0x28
  54005. 8016384: f003 0302 and.w r3, r3, #2
  54006. 8016388: 2b00 cmp r3, #0
  54007. 801638a: d110 bne.n 80163ae <netconn_recv_data+0xaa>
  54008. 801638c: 79fb ldrb r3, [r7, #7]
  54009. 801638e: f003 0304 and.w r3, r3, #4
  54010. 8016392: 2b00 cmp r3, #0
  54011. 8016394: d10b bne.n 80163ae <netconn_recv_data+0xaa>
  54012. (conn->flags & NETCONN_FLAG_MBOXCLOSED) || (conn->pending_err != ERR_OK)) {
  54013. 8016396: 68fb ldr r3, [r7, #12]
  54014. 8016398: f893 3028 ldrb.w r3, [r3, #40] @ 0x28
  54015. 801639c: f003 0301 and.w r3, r3, #1
  54016. if (netconn_is_nonblocking(conn) || (apiflags & NETCONN_DONTBLOCK) ||
  54017. 80163a0: 2b00 cmp r3, #0
  54018. 80163a2: d104 bne.n 80163ae <netconn_recv_data+0xaa>
  54019. (conn->flags & NETCONN_FLAG_MBOXCLOSED) || (conn->pending_err != ERR_OK)) {
  54020. 80163a4: 68fb ldr r3, [r7, #12]
  54021. 80163a6: f993 3008 ldrsb.w r3, [r3, #8]
  54022. 80163aa: 2b00 cmp r3, #0
  54023. 80163ac: d025 beq.n 80163fa <netconn_recv_data+0xf6>
  54024. if (sys_arch_mbox_tryfetch(&conn->recvmbox, &buf) == SYS_ARCH_TIMEOUT) {
  54025. 80163ae: 68fb ldr r3, [r7, #12]
  54026. 80163b0: 3310 adds r3, #16
  54027. 80163b2: f107 0218 add.w r2, r7, #24
  54028. 80163b6: 4611 mov r1, r2
  54029. 80163b8: 4618 mov r0, r3
  54030. 80163ba: f010 fea0 bl 80270fe <sys_arch_mbox_tryfetch>
  54031. 80163be: 4603 mov r3, r0
  54032. 80163c0: f1b3 3fff cmp.w r3, #4294967295 @ 0xffffffff
  54033. 80163c4: d12a bne.n 801641c <netconn_recv_data+0x118>
  54034. err_t err;
  54035. NETCONN_MBOX_WAITING_DEC(conn);
  54036. err = netconn_err(conn);
  54037. 80163c6: 68f8 ldr r0, [r7, #12]
  54038. 80163c8: f000 faec bl 80169a4 <netconn_err>
  54039. 80163cc: 4603 mov r3, r0
  54040. 80163ce: f887 3025 strb.w r3, [r7, #37] @ 0x25
  54041. if (err != ERR_OK) {
  54042. 80163d2: f997 3025 ldrsb.w r3, [r7, #37] @ 0x25
  54043. 80163d6: 2b00 cmp r3, #0
  54044. 80163d8: d002 beq.n 80163e0 <netconn_recv_data+0xdc>
  54045. /* return pending error */
  54046. return err;
  54047. 80163da: f997 3025 ldrsb.w r3, [r7, #37] @ 0x25
  54048. 80163de: e063 b.n 80164a8 <netconn_recv_data+0x1a4>
  54049. }
  54050. if (conn->flags & NETCONN_FLAG_MBOXCLOSED) {
  54051. 80163e0: 68fb ldr r3, [r7, #12]
  54052. 80163e2: f893 3028 ldrb.w r3, [r3, #40] @ 0x28
  54053. 80163e6: f003 0301 and.w r3, r3, #1
  54054. 80163ea: 2b00 cmp r3, #0
  54055. 80163ec: d002 beq.n 80163f4 <netconn_recv_data+0xf0>
  54056. return ERR_CONN;
  54057. 80163ee: f06f 030a mvn.w r3, #10
  54058. 80163f2: e059 b.n 80164a8 <netconn_recv_data+0x1a4>
  54059. }
  54060. return ERR_WOULDBLOCK;
  54061. 80163f4: f06f 0306 mvn.w r3, #6
  54062. 80163f8: e056 b.n 80164a8 <netconn_recv_data+0x1a4>
  54063. }
  54064. } else {
  54065. #if LWIP_SO_RCVTIMEO
  54066. if (sys_arch_mbox_fetch(&conn->recvmbox, &buf, conn->recv_timeout) == SYS_ARCH_TIMEOUT) {
  54067. 80163fa: 68fb ldr r3, [r7, #12]
  54068. 80163fc: f103 0010 add.w r0, r3, #16
  54069. 8016400: 68fb ldr r3, [r7, #12]
  54070. 8016402: 69da ldr r2, [r3, #28]
  54071. 8016404: f107 0318 add.w r3, r7, #24
  54072. 8016408: 4619 mov r1, r3
  54073. 801640a: f010 fe47 bl 802709c <sys_arch_mbox_fetch>
  54074. 801640e: 4603 mov r3, r0
  54075. 8016410: f1b3 3fff cmp.w r3, #4294967295 @ 0xffffffff
  54076. 8016414: d102 bne.n 801641c <netconn_recv_data+0x118>
  54077. NETCONN_MBOX_WAITING_DEC(conn);
  54078. return ERR_TIMEOUT;
  54079. 8016416: f06f 0302 mvn.w r3, #2
  54080. 801641a: e045 b.n 80164a8 <netconn_recv_data+0x1a4>
  54081. }
  54082. #endif
  54083. #if LWIP_TCP
  54084. #if (LWIP_UDP || LWIP_RAW)
  54085. if (NETCONNTYPE_GROUP(conn->type) == NETCONN_TCP)
  54086. 801641c: 68fb ldr r3, [r7, #12]
  54087. 801641e: 781b ldrb r3, [r3, #0]
  54088. 8016420: f003 03f0 and.w r3, r3, #240 @ 0xf0
  54089. 8016424: 2b10 cmp r3, #16
  54090. 8016426: d117 bne.n 8016458 <netconn_recv_data+0x154>
  54091. #endif /* (LWIP_UDP || LWIP_RAW) */
  54092. {
  54093. err_t err;
  54094. /* Check if this is an error message or a pbuf */
  54095. if (lwip_netconn_is_err_msg(buf, &err)) {
  54096. 8016428: 69bb ldr r3, [r7, #24]
  54097. 801642a: f107 0217 add.w r2, r7, #23
  54098. 801642e: 4611 mov r1, r2
  54099. 8016430: 4618 mov r0, r3
  54100. 8016432: f000 fb09 bl 8016a48 <lwip_netconn_is_err_msg>
  54101. 8016436: 4603 mov r3, r0
  54102. 8016438: 2b00 cmp r3, #0
  54103. 801643a: d009 beq.n 8016450 <netconn_recv_data+0x14c>
  54104. /* new_buf has been zeroed above already */
  54105. if (err == ERR_CLSD) {
  54106. 801643c: f997 3017 ldrsb.w r3, [r7, #23]
  54107. 8016440: f113 0f0f cmn.w r3, #15
  54108. 8016444: d101 bne.n 801644a <netconn_recv_data+0x146>
  54109. /* connection closed translates to ERR_OK with *new_buf == NULL */
  54110. return ERR_OK;
  54111. 8016446: 2300 movs r3, #0
  54112. 8016448: e02e b.n 80164a8 <netconn_recv_data+0x1a4>
  54113. }
  54114. return err;
  54115. 801644a: f997 3017 ldrsb.w r3, [r7, #23]
  54116. 801644e: e02b b.n 80164a8 <netconn_recv_data+0x1a4>
  54117. }
  54118. len = ((struct pbuf *)buf)->tot_len;
  54119. 8016450: 69bb ldr r3, [r7, #24]
  54120. 8016452: 891b ldrh r3, [r3, #8]
  54121. 8016454: 84fb strh r3, [r7, #38] @ 0x26
  54122. 8016456: e00d b.n 8016474 <netconn_recv_data+0x170>
  54123. #if LWIP_TCP && (LWIP_UDP || LWIP_RAW)
  54124. else
  54125. #endif /* LWIP_TCP && (LWIP_UDP || LWIP_RAW) */
  54126. #if (LWIP_UDP || LWIP_RAW)
  54127. {
  54128. LWIP_ASSERT("buf != NULL", buf != NULL);
  54129. 8016458: 69bb ldr r3, [r7, #24]
  54130. 801645a: 2b00 cmp r3, #0
  54131. 801645c: d106 bne.n 801646c <netconn_recv_data+0x168>
  54132. 801645e: 4b14 ldr r3, [pc, #80] @ (80164b0 <netconn_recv_data+0x1ac>)
  54133. 8016460: f240 2291 movw r2, #657 @ 0x291
  54134. 8016464: 4916 ldr r1, [pc, #88] @ (80164c0 <netconn_recv_data+0x1bc>)
  54135. 8016466: 4814 ldr r0, [pc, #80] @ (80164b8 <netconn_recv_data+0x1b4>)
  54136. 8016468: f014 fa00 bl 802a86c <iprintf>
  54137. len = netbuf_len((struct netbuf *)buf);
  54138. 801646c: 69bb ldr r3, [r7, #24]
  54139. 801646e: 681b ldr r3, [r3, #0]
  54140. 8016470: 891b ldrh r3, [r3, #8]
  54141. 8016472: 84fb strh r3, [r7, #38] @ 0x26
  54142. }
  54143. #endif /* (LWIP_UDP || LWIP_RAW) */
  54144. #if LWIP_SO_RCVBUF
  54145. SYS_ARCH_DEC(conn->recv_avail, len);
  54146. 8016474: f010 ff64 bl 8027340 <sys_arch_protect>
  54147. 8016478: 6238 str r0, [r7, #32]
  54148. 801647a: 68fb ldr r3, [r7, #12]
  54149. 801647c: 6a5a ldr r2, [r3, #36] @ 0x24
  54150. 801647e: 8cfb ldrh r3, [r7, #38] @ 0x26
  54151. 8016480: 1ad2 subs r2, r2, r3
  54152. 8016482: 68fb ldr r3, [r7, #12]
  54153. 8016484: 625a str r2, [r3, #36] @ 0x24
  54154. 8016486: 6a38 ldr r0, [r7, #32]
  54155. 8016488: f010 ff68 bl 802735c <sys_arch_unprotect>
  54156. #endif /* LWIP_SO_RCVBUF */
  54157. /* Register event with callback */
  54158. API_EVENT(conn, NETCONN_EVT_RCVMINUS, len);
  54159. 801648c: 68fb ldr r3, [r7, #12]
  54160. 801648e: 6b1b ldr r3, [r3, #48] @ 0x30
  54161. 8016490: 2b00 cmp r3, #0
  54162. 8016492: d005 beq.n 80164a0 <netconn_recv_data+0x19c>
  54163. 8016494: 68fb ldr r3, [r7, #12]
  54164. 8016496: 6b1b ldr r3, [r3, #48] @ 0x30
  54165. 8016498: 8cfa ldrh r2, [r7, #38] @ 0x26
  54166. 801649a: 2101 movs r1, #1
  54167. 801649c: 68f8 ldr r0, [r7, #12]
  54168. 801649e: 4798 blx r3
  54169. LWIP_DEBUGF(API_LIB_DEBUG, ("netconn_recv_data: received %p, len=%"U16_F"\n", buf, len));
  54170. *new_buf = buf;
  54171. 80164a0: 69ba ldr r2, [r7, #24]
  54172. 80164a2: 68bb ldr r3, [r7, #8]
  54173. 80164a4: 601a str r2, [r3, #0]
  54174. /* don't set conn->last_err: it's only ERR_OK, anyway */
  54175. return ERR_OK;
  54176. 80164a6: 2300 movs r3, #0
  54177. }
  54178. 80164a8: 4618 mov r0, r3
  54179. 80164aa: 3728 adds r7, #40 @ 0x28
  54180. 80164ac: 46bd mov sp, r7
  54181. 80164ae: bd80 pop {r7, pc}
  54182. 80164b0: 0802db84 .word 0x0802db84
  54183. 80164b4: 0802dd9c .word 0x0802dd9c
  54184. 80164b8: 0802dbdc .word 0x0802dbdc
  54185. 80164bc: 0802ddbc .word 0x0802ddbc
  54186. 80164c0: 0802ddd8 .word 0x0802ddd8
  54187. 080164c4 <netconn_tcp_recvd_msg>:
  54188. #if LWIP_TCP
  54189. static err_t
  54190. netconn_tcp_recvd_msg(struct netconn *conn, size_t len, struct api_msg *msg)
  54191. {
  54192. 80164c4: b580 push {r7, lr}
  54193. 80164c6: b084 sub sp, #16
  54194. 80164c8: af00 add r7, sp, #0
  54195. 80164ca: 60f8 str r0, [r7, #12]
  54196. 80164cc: 60b9 str r1, [r7, #8]
  54197. 80164ce: 607a str r2, [r7, #4]
  54198. LWIP_ERROR("netconn_recv_tcp_pbuf: invalid conn", (conn != NULL) &&
  54199. 80164d0: 68fb ldr r3, [r7, #12]
  54200. 80164d2: 2b00 cmp r3, #0
  54201. 80164d4: d005 beq.n 80164e2 <netconn_tcp_recvd_msg+0x1e>
  54202. 80164d6: 68fb ldr r3, [r7, #12]
  54203. 80164d8: 781b ldrb r3, [r3, #0]
  54204. 80164da: f003 03f0 and.w r3, r3, #240 @ 0xf0
  54205. 80164de: 2b10 cmp r3, #16
  54206. 80164e0: d009 beq.n 80164f6 <netconn_tcp_recvd_msg+0x32>
  54207. 80164e2: 4b0c ldr r3, [pc, #48] @ (8016514 <netconn_tcp_recvd_msg+0x50>)
  54208. 80164e4: f240 22a7 movw r2, #679 @ 0x2a7
  54209. 80164e8: 490b ldr r1, [pc, #44] @ (8016518 <netconn_tcp_recvd_msg+0x54>)
  54210. 80164ea: 480c ldr r0, [pc, #48] @ (801651c <netconn_tcp_recvd_msg+0x58>)
  54211. 80164ec: f014 f9be bl 802a86c <iprintf>
  54212. 80164f0: f06f 030f mvn.w r3, #15
  54213. 80164f4: e00a b.n 801650c <netconn_tcp_recvd_msg+0x48>
  54214. NETCONNTYPE_GROUP(netconn_type(conn)) == NETCONN_TCP, return ERR_ARG;);
  54215. msg->conn = conn;
  54216. 80164f6: 687b ldr r3, [r7, #4]
  54217. 80164f8: 68fa ldr r2, [r7, #12]
  54218. 80164fa: 601a str r2, [r3, #0]
  54219. msg->msg.r.len = len;
  54220. 80164fc: 687b ldr r3, [r7, #4]
  54221. 80164fe: 68ba ldr r2, [r7, #8]
  54222. 8016500: 609a str r2, [r3, #8]
  54223. return netconn_apimsg(lwip_netconn_do_recv, msg);
  54224. 8016502: 6879 ldr r1, [r7, #4]
  54225. 8016504: 4806 ldr r0, [pc, #24] @ (8016520 <netconn_tcp_recvd_msg+0x5c>)
  54226. 8016506: f7ff fd6f bl 8015fe8 <netconn_apimsg>
  54227. 801650a: 4603 mov r3, r0
  54228. }
  54229. 801650c: 4618 mov r0, r3
  54230. 801650e: 3710 adds r7, #16
  54231. 8016510: 46bd mov sp, r7
  54232. 8016512: bd80 pop {r7, pc}
  54233. 8016514: 0802db84 .word 0x0802db84
  54234. 8016518: 0802dde4 .word 0x0802dde4
  54235. 801651c: 0802dbdc .word 0x0802dbdc
  54236. 8016520: 08017c37 .word 0x08017c37
  54237. 08016524 <netconn_tcp_recvd>:
  54238. err_t
  54239. netconn_tcp_recvd(struct netconn *conn, size_t len)
  54240. {
  54241. 8016524: b580 push {r7, lr}
  54242. 8016526: b08c sub sp, #48 @ 0x30
  54243. 8016528: af00 add r7, sp, #0
  54244. 801652a: 6078 str r0, [r7, #4]
  54245. 801652c: 6039 str r1, [r7, #0]
  54246. err_t err;
  54247. API_MSG_VAR_DECLARE(msg);
  54248. LWIP_ERROR("netconn_recv_tcp_pbuf: invalid conn", (conn != NULL) &&
  54249. 801652e: 687b ldr r3, [r7, #4]
  54250. 8016530: 2b00 cmp r3, #0
  54251. 8016532: d005 beq.n 8016540 <netconn_tcp_recvd+0x1c>
  54252. 8016534: 687b ldr r3, [r7, #4]
  54253. 8016536: 781b ldrb r3, [r3, #0]
  54254. 8016538: f003 03f0 and.w r3, r3, #240 @ 0xf0
  54255. 801653c: 2b10 cmp r3, #16
  54256. 801653e: d009 beq.n 8016554 <netconn_tcp_recvd+0x30>
  54257. 8016540: 4b0c ldr r3, [pc, #48] @ (8016574 <netconn_tcp_recvd+0x50>)
  54258. 8016542: f240 22b5 movw r2, #693 @ 0x2b5
  54259. 8016546: 490c ldr r1, [pc, #48] @ (8016578 <netconn_tcp_recvd+0x54>)
  54260. 8016548: 480c ldr r0, [pc, #48] @ (801657c <netconn_tcp_recvd+0x58>)
  54261. 801654a: f014 f98f bl 802a86c <iprintf>
  54262. 801654e: f06f 030f mvn.w r3, #15
  54263. 8016552: e00b b.n 801656c <netconn_tcp_recvd+0x48>
  54264. NETCONNTYPE_GROUP(netconn_type(conn)) == NETCONN_TCP, return ERR_ARG;);
  54265. API_MSG_VAR_ALLOC(msg);
  54266. err = netconn_tcp_recvd_msg(conn, len, &API_VAR_REF(msg));
  54267. 8016554: f107 030c add.w r3, r7, #12
  54268. 8016558: 461a mov r2, r3
  54269. 801655a: 6839 ldr r1, [r7, #0]
  54270. 801655c: 6878 ldr r0, [r7, #4]
  54271. 801655e: f7ff ffb1 bl 80164c4 <netconn_tcp_recvd_msg>
  54272. 8016562: 4603 mov r3, r0
  54273. 8016564: f887 302f strb.w r3, [r7, #47] @ 0x2f
  54274. API_MSG_VAR_FREE(msg);
  54275. return err;
  54276. 8016568: f997 302f ldrsb.w r3, [r7, #47] @ 0x2f
  54277. }
  54278. 801656c: 4618 mov r0, r3
  54279. 801656e: 3730 adds r7, #48 @ 0x30
  54280. 8016570: 46bd mov sp, r7
  54281. 8016572: bd80 pop {r7, pc}
  54282. 8016574: 0802db84 .word 0x0802db84
  54283. 8016578: 0802dde4 .word 0x0802dde4
  54284. 801657c: 0802dbdc .word 0x0802dbdc
  54285. 08016580 <netconn_recv_data_tcp>:
  54286. static err_t
  54287. netconn_recv_data_tcp(struct netconn *conn, struct pbuf **new_buf, u8_t apiflags)
  54288. {
  54289. 8016580: b580 push {r7, lr}
  54290. 8016582: b090 sub sp, #64 @ 0x40
  54291. 8016584: af00 add r7, sp, #0
  54292. 8016586: 60f8 str r0, [r7, #12]
  54293. 8016588: 60b9 str r1, [r7, #8]
  54294. 801658a: 4613 mov r3, r2
  54295. 801658c: 71fb strb r3, [r7, #7]
  54296. API_MSG_VAR_DECLARE(msg);
  54297. #if LWIP_MPU_COMPATIBLE
  54298. msg = NULL;
  54299. #endif
  54300. if (!NETCONN_RECVMBOX_WAITABLE(conn)) {
  54301. 801658e: 68fb ldr r3, [r7, #12]
  54302. 8016590: 3310 adds r3, #16
  54303. 8016592: 4618 mov r0, r3
  54304. 8016594: f010 fdca bl 802712c <sys_mbox_valid>
  54305. 8016598: 4603 mov r3, r0
  54306. 801659a: 2b00 cmp r3, #0
  54307. 801659c: d102 bne.n 80165a4 <netconn_recv_data_tcp+0x24>
  54308. /* This only happens when calling this function more than once *after* receiving FIN */
  54309. return ERR_CONN;
  54310. 801659e: f06f 030a mvn.w r3, #10
  54311. 80165a2: e072 b.n 801668a <netconn_recv_data_tcp+0x10a>
  54312. }
  54313. if (netconn_is_flag_set(conn, NETCONN_FIN_RX_PENDING)) {
  54314. 80165a4: 68fb ldr r3, [r7, #12]
  54315. 80165a6: f893 3028 ldrb.w r3, [r3, #40] @ 0x28
  54316. 80165aa: b25b sxtb r3, r3
  54317. 80165ac: 2b00 cmp r3, #0
  54318. 80165ae: da09 bge.n 80165c4 <netconn_recv_data_tcp+0x44>
  54319. netconn_clear_flags(conn, NETCONN_FIN_RX_PENDING);
  54320. 80165b0: 68fb ldr r3, [r7, #12]
  54321. 80165b2: f893 3028 ldrb.w r3, [r3, #40] @ 0x28
  54322. 80165b6: f003 037f and.w r3, r3, #127 @ 0x7f
  54323. 80165ba: b2da uxtb r2, r3
  54324. 80165bc: 68fb ldr r3, [r7, #12]
  54325. 80165be: f883 2028 strb.w r2, [r3, #40] @ 0x28
  54326. goto handle_fin;
  54327. 80165c2: e03b b.n 801663c <netconn_recv_data_tcp+0xbc>
  54328. /* need to allocate API message here so empty message pool does not result in event loss
  54329. * see bug #47512: MPU_COMPATIBLE may fail on empty pool */
  54330. API_MSG_VAR_ALLOC(msg);
  54331. }
  54332. err = netconn_recv_data(conn, (void **)new_buf, apiflags);
  54333. 80165c4: 79fb ldrb r3, [r7, #7]
  54334. 80165c6: 461a mov r2, r3
  54335. 80165c8: 68b9 ldr r1, [r7, #8]
  54336. 80165ca: 68f8 ldr r0, [r7, #12]
  54337. 80165cc: f7ff fe9a bl 8016304 <netconn_recv_data>
  54338. 80165d0: 4603 mov r3, r0
  54339. 80165d2: f887 303f strb.w r3, [r7, #63] @ 0x3f
  54340. if (err != ERR_OK) {
  54341. 80165d6: f997 303f ldrsb.w r3, [r7, #63] @ 0x3f
  54342. 80165da: 2b00 cmp r3, #0
  54343. 80165dc: d002 beq.n 80165e4 <netconn_recv_data_tcp+0x64>
  54344. if (!(apiflags & NETCONN_NOAUTORCVD)) {
  54345. API_MSG_VAR_FREE(msg);
  54346. }
  54347. return err;
  54348. 80165de: f997 303f ldrsb.w r3, [r7, #63] @ 0x3f
  54349. 80165e2: e052 b.n 801668a <netconn_recv_data_tcp+0x10a>
  54350. }
  54351. buf = *new_buf;
  54352. 80165e4: 68bb ldr r3, [r7, #8]
  54353. 80165e6: 681b ldr r3, [r3, #0]
  54354. 80165e8: 63bb str r3, [r7, #56] @ 0x38
  54355. if (!(apiflags & NETCONN_NOAUTORCVD)) {
  54356. 80165ea: 79fb ldrb r3, [r7, #7]
  54357. 80165ec: f003 0308 and.w r3, r3, #8
  54358. 80165f0: 2b00 cmp r3, #0
  54359. 80165f2: d10e bne.n 8016612 <netconn_recv_data_tcp+0x92>
  54360. /* Let the stack know that we have taken the data. */
  54361. u16_t len = buf ? buf->tot_len : 1;
  54362. 80165f4: 6bbb ldr r3, [r7, #56] @ 0x38
  54363. 80165f6: 2b00 cmp r3, #0
  54364. 80165f8: d002 beq.n 8016600 <netconn_recv_data_tcp+0x80>
  54365. 80165fa: 6bbb ldr r3, [r7, #56] @ 0x38
  54366. 80165fc: 891b ldrh r3, [r3, #8]
  54367. 80165fe: e000 b.n 8016602 <netconn_recv_data_tcp+0x82>
  54368. 8016600: 2301 movs r3, #1
  54369. 8016602: 86fb strh r3, [r7, #54] @ 0x36
  54370. /* don't care for the return value of lwip_netconn_do_recv */
  54371. /* @todo: this should really be fixed, e.g. by retrying in poll on error */
  54372. netconn_tcp_recvd_msg(conn, len, &API_VAR_REF(msg));
  54373. 8016604: 8efb ldrh r3, [r7, #54] @ 0x36
  54374. 8016606: f107 0214 add.w r2, r7, #20
  54375. 801660a: 4619 mov r1, r3
  54376. 801660c: 68f8 ldr r0, [r7, #12]
  54377. 801660e: f7ff ff59 bl 80164c4 <netconn_tcp_recvd_msg>
  54378. API_MSG_VAR_FREE(msg);
  54379. }
  54380. /* If we are closed, we indicate that we no longer wish to use the socket */
  54381. if (buf == NULL) {
  54382. 8016612: 6bbb ldr r3, [r7, #56] @ 0x38
  54383. 8016614: 2b00 cmp r3, #0
  54384. 8016616: d136 bne.n 8016686 <netconn_recv_data_tcp+0x106>
  54385. if (apiflags & NETCONN_NOFIN) {
  54386. 8016618: 79fb ldrb r3, [r7, #7]
  54387. 801661a: f003 0310 and.w r3, r3, #16
  54388. 801661e: 2b00 cmp r3, #0
  54389. 8016620: d00b beq.n 801663a <netconn_recv_data_tcp+0xba>
  54390. /* received a FIN but the caller cannot handle it right now:
  54391. re-enqueue it and return "no data" */
  54392. netconn_set_flags(conn, NETCONN_FIN_RX_PENDING);
  54393. 8016622: 68fb ldr r3, [r7, #12]
  54394. 8016624: f893 3028 ldrb.w r3, [r3, #40] @ 0x28
  54395. 8016628: f063 037f orn r3, r3, #127 @ 0x7f
  54396. 801662c: b2da uxtb r2, r3
  54397. 801662e: 68fb ldr r3, [r7, #12]
  54398. 8016630: f883 2028 strb.w r2, [r3, #40] @ 0x28
  54399. return ERR_WOULDBLOCK;
  54400. 8016634: f06f 0306 mvn.w r3, #6
  54401. 8016638: e027 b.n 801668a <netconn_recv_data_tcp+0x10a>
  54402. } else {
  54403. handle_fin:
  54404. 801663a: bf00 nop
  54405. API_EVENT(conn, NETCONN_EVT_RCVMINUS, 0);
  54406. 801663c: 68fb ldr r3, [r7, #12]
  54407. 801663e: 6b1b ldr r3, [r3, #48] @ 0x30
  54408. 8016640: 2b00 cmp r3, #0
  54409. 8016642: d005 beq.n 8016650 <netconn_recv_data_tcp+0xd0>
  54410. 8016644: 68fb ldr r3, [r7, #12]
  54411. 8016646: 6b1b ldr r3, [r3, #48] @ 0x30
  54412. 8016648: 2200 movs r2, #0
  54413. 801664a: 2101 movs r1, #1
  54414. 801664c: 68f8 ldr r0, [r7, #12]
  54415. 801664e: 4798 blx r3
  54416. if (conn->pcb.ip == NULL) {
  54417. 8016650: 68fb ldr r3, [r7, #12]
  54418. 8016652: 685b ldr r3, [r3, #4]
  54419. 8016654: 2b00 cmp r3, #0
  54420. 8016656: d10f bne.n 8016678 <netconn_recv_data_tcp+0xf8>
  54421. /* race condition: RST during recv */
  54422. err = netconn_err(conn);
  54423. 8016658: 68f8 ldr r0, [r7, #12]
  54424. 801665a: f000 f9a3 bl 80169a4 <netconn_err>
  54425. 801665e: 4603 mov r3, r0
  54426. 8016660: f887 303f strb.w r3, [r7, #63] @ 0x3f
  54427. if (err != ERR_OK) {
  54428. 8016664: f997 303f ldrsb.w r3, [r7, #63] @ 0x3f
  54429. 8016668: 2b00 cmp r3, #0
  54430. 801666a: d002 beq.n 8016672 <netconn_recv_data_tcp+0xf2>
  54431. return err;
  54432. 801666c: f997 303f ldrsb.w r3, [r7, #63] @ 0x3f
  54433. 8016670: e00b b.n 801668a <netconn_recv_data_tcp+0x10a>
  54434. }
  54435. return ERR_RST;
  54436. 8016672: f06f 030d mvn.w r3, #13
  54437. 8016676: e008 b.n 801668a <netconn_recv_data_tcp+0x10a>
  54438. }
  54439. /* RX side is closed, so deallocate the recvmbox */
  54440. netconn_close_shutdown(conn, NETCONN_SHUT_RD);
  54441. 8016678: 2101 movs r1, #1
  54442. 801667a: 68f8 ldr r0, [r7, #12]
  54443. 801667c: f000 f962 bl 8016944 <netconn_close_shutdown>
  54444. /* Don' store ERR_CLSD as conn->err since we are only half-closed */
  54445. return ERR_CLSD;
  54446. 8016680: f06f 030e mvn.w r3, #14
  54447. 8016684: e001 b.n 801668a <netconn_recv_data_tcp+0x10a>
  54448. }
  54449. }
  54450. return err;
  54451. 8016686: f997 303f ldrsb.w r3, [r7, #63] @ 0x3f
  54452. }
  54453. 801668a: 4618 mov r0, r3
  54454. 801668c: 3740 adds r7, #64 @ 0x40
  54455. 801668e: 46bd mov sp, r7
  54456. 8016690: bd80 pop {r7, pc}
  54457. ...
  54458. 08016694 <netconn_recv_tcp_pbuf_flags>:
  54459. * memory error or another error, @see netconn_recv_data)
  54460. * ERR_ARG if conn is not a TCP netconn
  54461. */
  54462. err_t
  54463. netconn_recv_tcp_pbuf_flags(struct netconn *conn, struct pbuf **new_buf, u8_t apiflags)
  54464. {
  54465. 8016694: b580 push {r7, lr}
  54466. 8016696: b084 sub sp, #16
  54467. 8016698: af00 add r7, sp, #0
  54468. 801669a: 60f8 str r0, [r7, #12]
  54469. 801669c: 60b9 str r1, [r7, #8]
  54470. 801669e: 4613 mov r3, r2
  54471. 80166a0: 71fb strb r3, [r7, #7]
  54472. LWIP_ERROR("netconn_recv_tcp_pbuf: invalid conn", (conn != NULL) &&
  54473. 80166a2: 68fb ldr r3, [r7, #12]
  54474. 80166a4: 2b00 cmp r3, #0
  54475. 80166a6: d005 beq.n 80166b4 <netconn_recv_tcp_pbuf_flags+0x20>
  54476. 80166a8: 68fb ldr r3, [r7, #12]
  54477. 80166aa: 781b ldrb r3, [r3, #0]
  54478. 80166ac: f003 03f0 and.w r3, r3, #240 @ 0xf0
  54479. 80166b0: 2b10 cmp r3, #16
  54480. 80166b2: d009 beq.n 80166c8 <netconn_recv_tcp_pbuf_flags+0x34>
  54481. 80166b4: 4b0a ldr r3, [pc, #40] @ (80166e0 <netconn_recv_tcp_pbuf_flags+0x4c>)
  54482. 80166b6: f240 3225 movw r2, #805 @ 0x325
  54483. 80166ba: 490a ldr r1, [pc, #40] @ (80166e4 <netconn_recv_tcp_pbuf_flags+0x50>)
  54484. 80166bc: 480a ldr r0, [pc, #40] @ (80166e8 <netconn_recv_tcp_pbuf_flags+0x54>)
  54485. 80166be: f014 f8d5 bl 802a86c <iprintf>
  54486. 80166c2: f06f 030f mvn.w r3, #15
  54487. 80166c6: e006 b.n 80166d6 <netconn_recv_tcp_pbuf_flags+0x42>
  54488. NETCONNTYPE_GROUP(netconn_type(conn)) == NETCONN_TCP, return ERR_ARG;);
  54489. return netconn_recv_data_tcp(conn, new_buf, apiflags);
  54490. 80166c8: 79fb ldrb r3, [r7, #7]
  54491. 80166ca: 461a mov r2, r3
  54492. 80166cc: 68b9 ldr r1, [r7, #8]
  54493. 80166ce: 68f8 ldr r0, [r7, #12]
  54494. 80166d0: f7ff ff56 bl 8016580 <netconn_recv_data_tcp>
  54495. 80166d4: 4603 mov r3, r0
  54496. }
  54497. 80166d6: 4618 mov r0, r3
  54498. 80166d8: 3710 adds r7, #16
  54499. 80166da: 46bd mov sp, r7
  54500. 80166dc: bd80 pop {r7, pc}
  54501. 80166de: bf00 nop
  54502. 80166e0: 0802db84 .word 0x0802db84
  54503. 80166e4: 0802dde4 .word 0x0802dde4
  54504. 80166e8: 0802dbdc .word 0x0802dbdc
  54505. 080166ec <netconn_recv_udp_raw_netbuf_flags>:
  54506. * memory error or another error)
  54507. * ERR_ARG if conn is not a UDP/RAW netconn
  54508. */
  54509. err_t
  54510. netconn_recv_udp_raw_netbuf_flags(struct netconn *conn, struct netbuf **new_buf, u8_t apiflags)
  54511. {
  54512. 80166ec: b580 push {r7, lr}
  54513. 80166ee: b084 sub sp, #16
  54514. 80166f0: af00 add r7, sp, #0
  54515. 80166f2: 60f8 str r0, [r7, #12]
  54516. 80166f4: 60b9 str r1, [r7, #8]
  54517. 80166f6: 4613 mov r3, r2
  54518. 80166f8: 71fb strb r3, [r7, #7]
  54519. LWIP_ERROR("netconn_recv_udp_raw_netbuf: invalid conn", (conn != NULL) &&
  54520. 80166fa: 68fb ldr r3, [r7, #12]
  54521. 80166fc: 2b00 cmp r3, #0
  54522. 80166fe: d005 beq.n 801670c <netconn_recv_udp_raw_netbuf_flags+0x20>
  54523. 8016700: 68fb ldr r3, [r7, #12]
  54524. 8016702: 781b ldrb r3, [r3, #0]
  54525. 8016704: f003 03f0 and.w r3, r3, #240 @ 0xf0
  54526. 8016708: 2b10 cmp r3, #16
  54527. 801670a: d109 bne.n 8016720 <netconn_recv_udp_raw_netbuf_flags+0x34>
  54528. 801670c: 4b0a ldr r3, [pc, #40] @ (8016738 <netconn_recv_udp_raw_netbuf_flags+0x4c>)
  54529. 801670e: f44f 7253 mov.w r2, #844 @ 0x34c
  54530. 8016712: 490a ldr r1, [pc, #40] @ (801673c <netconn_recv_udp_raw_netbuf_flags+0x50>)
  54531. 8016714: 480a ldr r0, [pc, #40] @ (8016740 <netconn_recv_udp_raw_netbuf_flags+0x54>)
  54532. 8016716: f014 f8a9 bl 802a86c <iprintf>
  54533. 801671a: f06f 030f mvn.w r3, #15
  54534. 801671e: e006 b.n 801672e <netconn_recv_udp_raw_netbuf_flags+0x42>
  54535. NETCONNTYPE_GROUP(netconn_type(conn)) != NETCONN_TCP, return ERR_ARG;);
  54536. return netconn_recv_data(conn, (void **)new_buf, apiflags);
  54537. 8016720: 79fb ldrb r3, [r7, #7]
  54538. 8016722: 461a mov r2, r3
  54539. 8016724: 68b9 ldr r1, [r7, #8]
  54540. 8016726: 68f8 ldr r0, [r7, #12]
  54541. 8016728: f7ff fdec bl 8016304 <netconn_recv_data>
  54542. 801672c: 4603 mov r3, r0
  54543. }
  54544. 801672e: 4618 mov r0, r3
  54545. 8016730: 3710 adds r7, #16
  54546. 8016732: 46bd mov sp, r7
  54547. 8016734: bd80 pop {r7, pc}
  54548. 8016736: bf00 nop
  54549. 8016738: 0802db84 .word 0x0802db84
  54550. 801673c: 0802de08 .word 0x0802de08
  54551. 8016740: 0802dbdc .word 0x0802dbdc
  54552. 08016744 <netconn_send>:
  54553. * @param buf a netbuf containing the data to send
  54554. * @return ERR_OK if data was sent, any other err_t on error
  54555. */
  54556. err_t
  54557. netconn_send(struct netconn *conn, struct netbuf *buf)
  54558. {
  54559. 8016744: b580 push {r7, lr}
  54560. 8016746: b08c sub sp, #48 @ 0x30
  54561. 8016748: af00 add r7, sp, #0
  54562. 801674a: 6078 str r0, [r7, #4]
  54563. 801674c: 6039 str r1, [r7, #0]
  54564. API_MSG_VAR_DECLARE(msg);
  54565. err_t err;
  54566. LWIP_ERROR("netconn_send: invalid conn", (conn != NULL), return ERR_ARG;);
  54567. 801674e: 687b ldr r3, [r7, #4]
  54568. 8016750: 2b00 cmp r3, #0
  54569. 8016752: d109 bne.n 8016768 <netconn_send+0x24>
  54570. 8016754: 4b0e ldr r3, [pc, #56] @ (8016790 <netconn_send+0x4c>)
  54571. 8016756: f240 32b2 movw r2, #946 @ 0x3b2
  54572. 801675a: 490e ldr r1, [pc, #56] @ (8016794 <netconn_send+0x50>)
  54573. 801675c: 480e ldr r0, [pc, #56] @ (8016798 <netconn_send+0x54>)
  54574. 801675e: f014 f885 bl 802a86c <iprintf>
  54575. 8016762: f06f 030f mvn.w r3, #15
  54576. 8016766: e00e b.n 8016786 <netconn_send+0x42>
  54577. LWIP_DEBUGF(API_LIB_DEBUG, ("netconn_send: sending %"U16_F" bytes\n", buf->p->tot_len));
  54578. API_MSG_VAR_ALLOC(msg);
  54579. API_MSG_VAR_REF(msg).conn = conn;
  54580. 8016768: 687b ldr r3, [r7, #4]
  54581. 801676a: 60fb str r3, [r7, #12]
  54582. API_MSG_VAR_REF(msg).msg.b = buf;
  54583. 801676c: 683b ldr r3, [r7, #0]
  54584. 801676e: 617b str r3, [r7, #20]
  54585. err = netconn_apimsg(lwip_netconn_do_send, &API_MSG_VAR_REF(msg));
  54586. 8016770: f107 030c add.w r3, r7, #12
  54587. 8016774: 4619 mov r1, r3
  54588. 8016776: 4809 ldr r0, [pc, #36] @ (801679c <netconn_send+0x58>)
  54589. 8016778: f7ff fc36 bl 8015fe8 <netconn_apimsg>
  54590. 801677c: 4603 mov r3, r0
  54591. 801677e: f887 302f strb.w r3, [r7, #47] @ 0x2f
  54592. API_MSG_VAR_FREE(msg);
  54593. return err;
  54594. 8016782: f997 302f ldrsb.w r3, [r7, #47] @ 0x2f
  54595. }
  54596. 8016786: 4618 mov r0, r3
  54597. 8016788: 3730 adds r7, #48 @ 0x30
  54598. 801678a: 46bd mov sp, r7
  54599. 801678c: bd80 pop {r7, pc}
  54600. 801678e: bf00 nop
  54601. 8016790: 0802db84 .word 0x0802db84
  54602. 8016794: 0802de40 .word 0x0802de40
  54603. 8016798: 0802dbdc .word 0x0802dbdc
  54604. 801679c: 08017b9d .word 0x08017b9d
  54605. 080167a0 <netconn_write_partly>:
  54606. * @return ERR_OK if data was sent, any other err_t on error
  54607. */
  54608. err_t
  54609. netconn_write_partly(struct netconn *conn, const void *dataptr, size_t size,
  54610. u8_t apiflags, size_t *bytes_written)
  54611. {
  54612. 80167a0: b580 push {r7, lr}
  54613. 80167a2: b088 sub sp, #32
  54614. 80167a4: af02 add r7, sp, #8
  54615. 80167a6: 60f8 str r0, [r7, #12]
  54616. 80167a8: 60b9 str r1, [r7, #8]
  54617. 80167aa: 607a str r2, [r7, #4]
  54618. 80167ac: 70fb strb r3, [r7, #3]
  54619. struct netvector vector;
  54620. vector.ptr = dataptr;
  54621. 80167ae: 68bb ldr r3, [r7, #8]
  54622. 80167b0: 613b str r3, [r7, #16]
  54623. vector.len = size;
  54624. 80167b2: 687b ldr r3, [r7, #4]
  54625. 80167b4: 617b str r3, [r7, #20]
  54626. return netconn_write_vectors_partly(conn, &vector, 1, apiflags, bytes_written);
  54627. 80167b6: 78fa ldrb r2, [r7, #3]
  54628. 80167b8: f107 0110 add.w r1, r7, #16
  54629. 80167bc: 6a3b ldr r3, [r7, #32]
  54630. 80167be: 9300 str r3, [sp, #0]
  54631. 80167c0: 4613 mov r3, r2
  54632. 80167c2: 2201 movs r2, #1
  54633. 80167c4: 68f8 ldr r0, [r7, #12]
  54634. 80167c6: f000 f805 bl 80167d4 <netconn_write_vectors_partly>
  54635. 80167ca: 4603 mov r3, r0
  54636. }
  54637. 80167cc: 4618 mov r0, r3
  54638. 80167ce: 3718 adds r7, #24
  54639. 80167d0: 46bd mov sp, r7
  54640. 80167d2: bd80 pop {r7, pc}
  54641. 080167d4 <netconn_write_vectors_partly>:
  54642. * @return ERR_OK if data was sent, any other err_t on error
  54643. */
  54644. err_t
  54645. netconn_write_vectors_partly(struct netconn *conn, struct netvector *vectors, u16_t vectorcnt,
  54646. u8_t apiflags, size_t *bytes_written)
  54647. {
  54648. 80167d4: b580 push {r7, lr}
  54649. 80167d6: b092 sub sp, #72 @ 0x48
  54650. 80167d8: af00 add r7, sp, #0
  54651. 80167da: 60f8 str r0, [r7, #12]
  54652. 80167dc: 60b9 str r1, [r7, #8]
  54653. 80167de: 4611 mov r1, r2
  54654. 80167e0: 461a mov r2, r3
  54655. 80167e2: 460b mov r3, r1
  54656. 80167e4: 80fb strh r3, [r7, #6]
  54657. 80167e6: 4613 mov r3, r2
  54658. 80167e8: 717b strb r3, [r7, #5]
  54659. err_t err;
  54660. u8_t dontblock;
  54661. size_t size;
  54662. int i;
  54663. LWIP_ERROR("netconn_write: invalid conn", (conn != NULL), return ERR_ARG;);
  54664. 80167ea: 68fb ldr r3, [r7, #12]
  54665. 80167ec: 2b00 cmp r3, #0
  54666. 80167ee: d109 bne.n 8016804 <netconn_write_vectors_partly+0x30>
  54667. 80167f0: 4b4e ldr r3, [pc, #312] @ (801692c <netconn_write_vectors_partly+0x158>)
  54668. 80167f2: f240 32ee movw r2, #1006 @ 0x3ee
  54669. 80167f6: 494e ldr r1, [pc, #312] @ (8016930 <netconn_write_vectors_partly+0x15c>)
  54670. 80167f8: 484e ldr r0, [pc, #312] @ (8016934 <netconn_write_vectors_partly+0x160>)
  54671. 80167fa: f014 f837 bl 802a86c <iprintf>
  54672. 80167fe: f06f 030f mvn.w r3, #15
  54673. 8016802: e08f b.n 8016924 <netconn_write_vectors_partly+0x150>
  54674. LWIP_ERROR("netconn_write: invalid conn->type", (NETCONNTYPE_GROUP(conn->type) == NETCONN_TCP), return ERR_VAL;);
  54675. 8016804: 68fb ldr r3, [r7, #12]
  54676. 8016806: 781b ldrb r3, [r3, #0]
  54677. 8016808: f003 03f0 and.w r3, r3, #240 @ 0xf0
  54678. 801680c: 2b10 cmp r3, #16
  54679. 801680e: d009 beq.n 8016824 <netconn_write_vectors_partly+0x50>
  54680. 8016810: 4b46 ldr r3, [pc, #280] @ (801692c <netconn_write_vectors_partly+0x158>)
  54681. 8016812: f240 32ef movw r2, #1007 @ 0x3ef
  54682. 8016816: 4948 ldr r1, [pc, #288] @ (8016938 <netconn_write_vectors_partly+0x164>)
  54683. 8016818: 4846 ldr r0, [pc, #280] @ (8016934 <netconn_write_vectors_partly+0x160>)
  54684. 801681a: f014 f827 bl 802a86c <iprintf>
  54685. 801681e: f06f 0305 mvn.w r3, #5
  54686. 8016822: e07f b.n 8016924 <netconn_write_vectors_partly+0x150>
  54687. dontblock = netconn_is_nonblocking(conn) || (apiflags & NETCONN_DONTBLOCK);
  54688. 8016824: 68fb ldr r3, [r7, #12]
  54689. 8016826: f893 3028 ldrb.w r3, [r3, #40] @ 0x28
  54690. 801682a: f003 0302 and.w r3, r3, #2
  54691. 801682e: 2b00 cmp r3, #0
  54692. 8016830: d104 bne.n 801683c <netconn_write_vectors_partly+0x68>
  54693. 8016832: 797b ldrb r3, [r7, #5]
  54694. 8016834: f003 0304 and.w r3, r3, #4
  54695. 8016838: 2b00 cmp r3, #0
  54696. 801683a: d001 beq.n 8016840 <netconn_write_vectors_partly+0x6c>
  54697. 801683c: 2301 movs r3, #1
  54698. 801683e: e000 b.n 8016842 <netconn_write_vectors_partly+0x6e>
  54699. 8016840: 2300 movs r3, #0
  54700. 8016842: f887 303f strb.w r3, [r7, #63] @ 0x3f
  54701. #if LWIP_SO_SNDTIMEO
  54702. if (conn->send_timeout != 0) {
  54703. dontblock = 1;
  54704. }
  54705. #endif /* LWIP_SO_SNDTIMEO */
  54706. if (dontblock && !bytes_written) {
  54707. 8016846: f897 303f ldrb.w r3, [r7, #63] @ 0x3f
  54708. 801684a: 2b00 cmp r3, #0
  54709. 801684c: d005 beq.n 801685a <netconn_write_vectors_partly+0x86>
  54710. 801684e: 6d3b ldr r3, [r7, #80] @ 0x50
  54711. 8016850: 2b00 cmp r3, #0
  54712. 8016852: d102 bne.n 801685a <netconn_write_vectors_partly+0x86>
  54713. /* This implies netconn_write() cannot be used for non-blocking send, since
  54714. it has no way to return the number of bytes written. */
  54715. return ERR_VAL;
  54716. 8016854: f06f 0305 mvn.w r3, #5
  54717. 8016858: e064 b.n 8016924 <netconn_write_vectors_partly+0x150>
  54718. }
  54719. /* sum up the total size */
  54720. size = 0;
  54721. 801685a: 2300 movs r3, #0
  54722. 801685c: 647b str r3, [r7, #68] @ 0x44
  54723. for (i = 0; i < vectorcnt; i++) {
  54724. 801685e: 2300 movs r3, #0
  54725. 8016860: 643b str r3, [r7, #64] @ 0x40
  54726. 8016862: e015 b.n 8016890 <netconn_write_vectors_partly+0xbc>
  54727. size += vectors[i].len;
  54728. 8016864: 6c3b ldr r3, [r7, #64] @ 0x40
  54729. 8016866: 00db lsls r3, r3, #3
  54730. 8016868: 68ba ldr r2, [r7, #8]
  54731. 801686a: 4413 add r3, r2
  54732. 801686c: 685b ldr r3, [r3, #4]
  54733. 801686e: 6c7a ldr r2, [r7, #68] @ 0x44
  54734. 8016870: 4413 add r3, r2
  54735. 8016872: 647b str r3, [r7, #68] @ 0x44
  54736. if (size < vectors[i].len) {
  54737. 8016874: 6c3b ldr r3, [r7, #64] @ 0x40
  54738. 8016876: 00db lsls r3, r3, #3
  54739. 8016878: 68ba ldr r2, [r7, #8]
  54740. 801687a: 4413 add r3, r2
  54741. 801687c: 685b ldr r3, [r3, #4]
  54742. 801687e: 6c7a ldr r2, [r7, #68] @ 0x44
  54743. 8016880: 429a cmp r2, r3
  54744. 8016882: d202 bcs.n 801688a <netconn_write_vectors_partly+0xb6>
  54745. /* overflow */
  54746. return ERR_VAL;
  54747. 8016884: f06f 0305 mvn.w r3, #5
  54748. 8016888: e04c b.n 8016924 <netconn_write_vectors_partly+0x150>
  54749. for (i = 0; i < vectorcnt; i++) {
  54750. 801688a: 6c3b ldr r3, [r7, #64] @ 0x40
  54751. 801688c: 3301 adds r3, #1
  54752. 801688e: 643b str r3, [r7, #64] @ 0x40
  54753. 8016890: 88fb ldrh r3, [r7, #6]
  54754. 8016892: 6c3a ldr r2, [r7, #64] @ 0x40
  54755. 8016894: 429a cmp r2, r3
  54756. 8016896: dbe5 blt.n 8016864 <netconn_write_vectors_partly+0x90>
  54757. }
  54758. }
  54759. if (size == 0) {
  54760. 8016898: 6c7b ldr r3, [r7, #68] @ 0x44
  54761. 801689a: 2b00 cmp r3, #0
  54762. 801689c: d101 bne.n 80168a2 <netconn_write_vectors_partly+0xce>
  54763. return ERR_OK;
  54764. 801689e: 2300 movs r3, #0
  54765. 80168a0: e040 b.n 8016924 <netconn_write_vectors_partly+0x150>
  54766. } else if (size > SSIZE_MAX) {
  54767. 80168a2: 6c7b ldr r3, [r7, #68] @ 0x44
  54768. 80168a4: 2b00 cmp r3, #0
  54769. 80168a6: da0a bge.n 80168be <netconn_write_vectors_partly+0xea>
  54770. ssize_t limited;
  54771. /* this is required by the socket layer (cannot send full size_t range) */
  54772. if (!bytes_written) {
  54773. 80168a8: 6d3b ldr r3, [r7, #80] @ 0x50
  54774. 80168aa: 2b00 cmp r3, #0
  54775. 80168ac: d102 bne.n 80168b4 <netconn_write_vectors_partly+0xe0>
  54776. return ERR_VAL;
  54777. 80168ae: f06f 0305 mvn.w r3, #5
  54778. 80168b2: e037 b.n 8016924 <netconn_write_vectors_partly+0x150>
  54779. }
  54780. /* limit the amount of data to send */
  54781. limited = SSIZE_MAX;
  54782. 80168b4: f06f 4300 mvn.w r3, #2147483648 @ 0x80000000
  54783. 80168b8: 63bb str r3, [r7, #56] @ 0x38
  54784. size = (size_t)limited;
  54785. 80168ba: 6bbb ldr r3, [r7, #56] @ 0x38
  54786. 80168bc: 647b str r3, [r7, #68] @ 0x44
  54787. }
  54788. API_MSG_VAR_ALLOC(msg);
  54789. /* non-blocking write sends as much */
  54790. API_MSG_VAR_REF(msg).conn = conn;
  54791. 80168be: 68fb ldr r3, [r7, #12]
  54792. 80168c0: 617b str r3, [r7, #20]
  54793. API_MSG_VAR_REF(msg).msg.w.vector = vectors;
  54794. 80168c2: 68bb ldr r3, [r7, #8]
  54795. 80168c4: 61fb str r3, [r7, #28]
  54796. API_MSG_VAR_REF(msg).msg.w.vector_cnt = vectorcnt;
  54797. 80168c6: 88fb ldrh r3, [r7, #6]
  54798. 80168c8: 843b strh r3, [r7, #32]
  54799. API_MSG_VAR_REF(msg).msg.w.vector_off = 0;
  54800. 80168ca: 2300 movs r3, #0
  54801. 80168cc: 627b str r3, [r7, #36] @ 0x24
  54802. API_MSG_VAR_REF(msg).msg.w.apiflags = apiflags;
  54803. 80168ce: 797b ldrb r3, [r7, #5]
  54804. 80168d0: f887 3030 strb.w r3, [r7, #48] @ 0x30
  54805. API_MSG_VAR_REF(msg).msg.w.len = size;
  54806. 80168d4: 6c7b ldr r3, [r7, #68] @ 0x44
  54807. 80168d6: 62bb str r3, [r7, #40] @ 0x28
  54808. API_MSG_VAR_REF(msg).msg.w.offset = 0;
  54809. 80168d8: 2300 movs r3, #0
  54810. 80168da: 62fb str r3, [r7, #44] @ 0x2c
  54811. #endif /* LWIP_SO_SNDTIMEO */
  54812. /* For locking the core: this _can_ be delayed on low memory/low send buffer,
  54813. but if it is, this is done inside api_msg.c:do_write(), so we can use the
  54814. non-blocking version here. */
  54815. err = netconn_apimsg(lwip_netconn_do_write, &API_MSG_VAR_REF(msg));
  54816. 80168dc: f107 0314 add.w r3, r7, #20
  54817. 80168e0: 4619 mov r1, r3
  54818. 80168e2: 4816 ldr r0, [pc, #88] @ (801693c <netconn_write_vectors_partly+0x168>)
  54819. 80168e4: f7ff fb80 bl 8015fe8 <netconn_apimsg>
  54820. 80168e8: 4603 mov r3, r0
  54821. 80168ea: f887 3037 strb.w r3, [r7, #55] @ 0x37
  54822. if (err == ERR_OK) {
  54823. 80168ee: f997 3037 ldrsb.w r3, [r7, #55] @ 0x37
  54824. 80168f2: 2b00 cmp r3, #0
  54825. 80168f4: d114 bne.n 8016920 <netconn_write_vectors_partly+0x14c>
  54826. if (bytes_written != NULL) {
  54827. 80168f6: 6d3b ldr r3, [r7, #80] @ 0x50
  54828. 80168f8: 2b00 cmp r3, #0
  54829. 80168fa: d002 beq.n 8016902 <netconn_write_vectors_partly+0x12e>
  54830. *bytes_written = API_MSG_VAR_REF(msg).msg.w.offset;
  54831. 80168fc: 6afa ldr r2, [r7, #44] @ 0x2c
  54832. 80168fe: 6d3b ldr r3, [r7, #80] @ 0x50
  54833. 8016900: 601a str r2, [r3, #0]
  54834. }
  54835. /* for blocking, check all requested bytes were written, NOTE: send_timeout is
  54836. treated as dontblock (see dontblock assignment above) */
  54837. if (!dontblock) {
  54838. 8016902: f897 303f ldrb.w r3, [r7, #63] @ 0x3f
  54839. 8016906: 2b00 cmp r3, #0
  54840. 8016908: d10a bne.n 8016920 <netconn_write_vectors_partly+0x14c>
  54841. LWIP_ASSERT("do_write failed to write all bytes", API_MSG_VAR_REF(msg).msg.w.offset == size);
  54842. 801690a: 6afb ldr r3, [r7, #44] @ 0x2c
  54843. 801690c: 6c7a ldr r2, [r7, #68] @ 0x44
  54844. 801690e: 429a cmp r2, r3
  54845. 8016910: d006 beq.n 8016920 <netconn_write_vectors_partly+0x14c>
  54846. 8016912: 4b06 ldr r3, [pc, #24] @ (801692c <netconn_write_vectors_partly+0x158>)
  54847. 8016914: f44f 6286 mov.w r2, #1072 @ 0x430
  54848. 8016918: 4909 ldr r1, [pc, #36] @ (8016940 <netconn_write_vectors_partly+0x16c>)
  54849. 801691a: 4806 ldr r0, [pc, #24] @ (8016934 <netconn_write_vectors_partly+0x160>)
  54850. 801691c: f013 ffa6 bl 802a86c <iprintf>
  54851. }
  54852. }
  54853. API_MSG_VAR_FREE(msg);
  54854. return err;
  54855. 8016920: f997 3037 ldrsb.w r3, [r7, #55] @ 0x37
  54856. }
  54857. 8016924: 4618 mov r0, r3
  54858. 8016926: 3748 adds r7, #72 @ 0x48
  54859. 8016928: 46bd mov sp, r7
  54860. 801692a: bd80 pop {r7, pc}
  54861. 801692c: 0802db84 .word 0x0802db84
  54862. 8016930: 0802de5c .word 0x0802de5c
  54863. 8016934: 0802dbdc .word 0x0802dbdc
  54864. 8016938: 0802de78 .word 0x0802de78
  54865. 801693c: 08018041 .word 0x08018041
  54866. 8016940: 0802de9c .word 0x0802de9c
  54867. 08016944 <netconn_close_shutdown>:
  54868. * @param how fully close or only shutdown one side?
  54869. * @return ERR_OK if the netconn was closed, any other err_t on error
  54870. */
  54871. static err_t
  54872. netconn_close_shutdown(struct netconn *conn, u8_t how)
  54873. {
  54874. 8016944: b580 push {r7, lr}
  54875. 8016946: b08c sub sp, #48 @ 0x30
  54876. 8016948: af00 add r7, sp, #0
  54877. 801694a: 6078 str r0, [r7, #4]
  54878. 801694c: 460b mov r3, r1
  54879. 801694e: 70fb strb r3, [r7, #3]
  54880. API_MSG_VAR_DECLARE(msg);
  54881. err_t err;
  54882. LWIP_UNUSED_ARG(how);
  54883. LWIP_ERROR("netconn_close: invalid conn", (conn != NULL), return ERR_ARG;);
  54884. 8016950: 687b ldr r3, [r7, #4]
  54885. 8016952: 2b00 cmp r3, #0
  54886. 8016954: d109 bne.n 801696a <netconn_close_shutdown+0x26>
  54887. 8016956: 4b0f ldr r3, [pc, #60] @ (8016994 <netconn_close_shutdown+0x50>)
  54888. 8016958: f240 4247 movw r2, #1095 @ 0x447
  54889. 801695c: 490e ldr r1, [pc, #56] @ (8016998 <netconn_close_shutdown+0x54>)
  54890. 801695e: 480f ldr r0, [pc, #60] @ (801699c <netconn_close_shutdown+0x58>)
  54891. 8016960: f013 ff84 bl 802a86c <iprintf>
  54892. 8016964: f06f 030f mvn.w r3, #15
  54893. 8016968: e010 b.n 801698c <netconn_close_shutdown+0x48>
  54894. API_MSG_VAR_ALLOC(msg);
  54895. API_MSG_VAR_REF(msg).conn = conn;
  54896. 801696a: 687b ldr r3, [r7, #4]
  54897. 801696c: 60fb str r3, [r7, #12]
  54898. #if LWIP_TCP
  54899. /* shutting down both ends is the same as closing */
  54900. API_MSG_VAR_REF(msg).msg.sd.shut = how;
  54901. 801696e: 78fb ldrb r3, [r7, #3]
  54902. 8016970: 753b strb r3, [r7, #20]
  54903. #if LWIP_SO_SNDTIMEO || LWIP_SO_LINGER
  54904. /* get the time we started, which is later compared to
  54905. sys_now() + conn->send_timeout */
  54906. API_MSG_VAR_REF(msg).msg.sd.time_started = sys_now();
  54907. #else /* LWIP_SO_SNDTIMEO || LWIP_SO_LINGER */
  54908. API_MSG_VAR_REF(msg).msg.sd.polls_left =
  54909. 8016972: 2329 movs r3, #41 @ 0x29
  54910. 8016974: 757b strb r3, [r7, #21]
  54911. ((LWIP_TCP_CLOSE_TIMEOUT_MS_DEFAULT + TCP_SLOW_INTERVAL - 1) / TCP_SLOW_INTERVAL) + 1;
  54912. #endif /* LWIP_SO_SNDTIMEO || LWIP_SO_LINGER */
  54913. #endif /* LWIP_TCP */
  54914. err = netconn_apimsg(lwip_netconn_do_close, &API_MSG_VAR_REF(msg));
  54915. 8016976: f107 030c add.w r3, r7, #12
  54916. 801697a: 4619 mov r1, r3
  54917. 801697c: 4808 ldr r0, [pc, #32] @ (80169a0 <netconn_close_shutdown+0x5c>)
  54918. 801697e: f7ff fb33 bl 8015fe8 <netconn_apimsg>
  54919. 8016982: 4603 mov r3, r0
  54920. 8016984: f887 302f strb.w r3, [r7, #47] @ 0x2f
  54921. API_MSG_VAR_FREE(msg);
  54922. return err;
  54923. 8016988: f997 302f ldrsb.w r3, [r7, #47] @ 0x2f
  54924. }
  54925. 801698c: 4618 mov r0, r3
  54926. 801698e: 3730 adds r7, #48 @ 0x30
  54927. 8016990: 46bd mov sp, r7
  54928. 8016992: bd80 pop {r7, pc}
  54929. 8016994: 0802db84 .word 0x0802db84
  54930. 8016998: 0802dec0 .word 0x0802dec0
  54931. 801699c: 0802dbdc .word 0x0802dbdc
  54932. 80169a0: 0801825d .word 0x0801825d
  54933. 080169a4 <netconn_err>:
  54934. * @param conn the netconn to get the error from
  54935. * @return and pending error or ERR_OK if no error was pending
  54936. */
  54937. err_t
  54938. netconn_err(struct netconn *conn)
  54939. {
  54940. 80169a4: b580 push {r7, lr}
  54941. 80169a6: b084 sub sp, #16
  54942. 80169a8: af00 add r7, sp, #0
  54943. 80169aa: 6078 str r0, [r7, #4]
  54944. err_t err;
  54945. SYS_ARCH_DECL_PROTECT(lev);
  54946. if (conn == NULL) {
  54947. 80169ac: 687b ldr r3, [r7, #4]
  54948. 80169ae: 2b00 cmp r3, #0
  54949. 80169b0: d101 bne.n 80169b6 <netconn_err+0x12>
  54950. return ERR_OK;
  54951. 80169b2: 2300 movs r3, #0
  54952. 80169b4: e00d b.n 80169d2 <netconn_err+0x2e>
  54953. }
  54954. SYS_ARCH_PROTECT(lev);
  54955. 80169b6: f010 fcc3 bl 8027340 <sys_arch_protect>
  54956. 80169ba: 60f8 str r0, [r7, #12]
  54957. err = conn->pending_err;
  54958. 80169bc: 687b ldr r3, [r7, #4]
  54959. 80169be: 7a1b ldrb r3, [r3, #8]
  54960. 80169c0: 72fb strb r3, [r7, #11]
  54961. conn->pending_err = ERR_OK;
  54962. 80169c2: 687b ldr r3, [r7, #4]
  54963. 80169c4: 2200 movs r2, #0
  54964. 80169c6: 721a strb r2, [r3, #8]
  54965. SYS_ARCH_UNPROTECT(lev);
  54966. 80169c8: 68f8 ldr r0, [r7, #12]
  54967. 80169ca: f010 fcc7 bl 802735c <sys_arch_unprotect>
  54968. return err;
  54969. 80169ce: f997 300b ldrsb.w r3, [r7, #11]
  54970. }
  54971. 80169d2: 4618 mov r0, r3
  54972. 80169d4: 3710 adds r7, #16
  54973. 80169d6: 46bd mov sp, r7
  54974. 80169d8: bd80 pop {r7, pc}
  54975. ...
  54976. 080169dc <lwip_netconn_err_to_msg>:
  54977. const u8_t netconn_closed = 0;
  54978. /** Translate an error to a unique void* passed via an mbox */
  54979. static void *
  54980. lwip_netconn_err_to_msg(err_t err)
  54981. {
  54982. 80169dc: b580 push {r7, lr}
  54983. 80169de: b082 sub sp, #8
  54984. 80169e0: af00 add r7, sp, #0
  54985. 80169e2: 4603 mov r3, r0
  54986. 80169e4: 71fb strb r3, [r7, #7]
  54987. switch (err) {
  54988. 80169e6: f997 3007 ldrsb.w r3, [r7, #7]
  54989. 80169ea: f113 0f0d cmn.w r3, #13
  54990. 80169ee: d009 beq.n 8016a04 <lwip_netconn_err_to_msg+0x28>
  54991. 80169f0: f113 0f0d cmn.w r3, #13
  54992. 80169f4: dc0c bgt.n 8016a10 <lwip_netconn_err_to_msg+0x34>
  54993. 80169f6: f113 0f0f cmn.w r3, #15
  54994. 80169fa: d007 beq.n 8016a0c <lwip_netconn_err_to_msg+0x30>
  54995. 80169fc: f113 0f0e cmn.w r3, #14
  54996. 8016a00: d002 beq.n 8016a08 <lwip_netconn_err_to_msg+0x2c>
  54997. 8016a02: e005 b.n 8016a10 <lwip_netconn_err_to_msg+0x34>
  54998. case ERR_ABRT:
  54999. return LWIP_CONST_CAST(void *, &netconn_aborted);
  55000. 8016a04: 4b0a ldr r3, [pc, #40] @ (8016a30 <lwip_netconn_err_to_msg+0x54>)
  55001. 8016a06: e00e b.n 8016a26 <lwip_netconn_err_to_msg+0x4a>
  55002. case ERR_RST:
  55003. return LWIP_CONST_CAST(void *, &netconn_reset);
  55004. 8016a08: 4b0a ldr r3, [pc, #40] @ (8016a34 <lwip_netconn_err_to_msg+0x58>)
  55005. 8016a0a: e00c b.n 8016a26 <lwip_netconn_err_to_msg+0x4a>
  55006. case ERR_CLSD:
  55007. return LWIP_CONST_CAST(void *, &netconn_closed);
  55008. 8016a0c: 4b0a ldr r3, [pc, #40] @ (8016a38 <lwip_netconn_err_to_msg+0x5c>)
  55009. 8016a0e: e00a b.n 8016a26 <lwip_netconn_err_to_msg+0x4a>
  55010. default:
  55011. LWIP_ASSERT("unhandled error", err == ERR_OK);
  55012. 8016a10: f997 3007 ldrsb.w r3, [r7, #7]
  55013. 8016a14: 2b00 cmp r3, #0
  55014. 8016a16: d005 beq.n 8016a24 <lwip_netconn_err_to_msg+0x48>
  55015. 8016a18: 4b08 ldr r3, [pc, #32] @ (8016a3c <lwip_netconn_err_to_msg+0x60>)
  55016. 8016a1a: 227d movs r2, #125 @ 0x7d
  55017. 8016a1c: 4908 ldr r1, [pc, #32] @ (8016a40 <lwip_netconn_err_to_msg+0x64>)
  55018. 8016a1e: 4809 ldr r0, [pc, #36] @ (8016a44 <lwip_netconn_err_to_msg+0x68>)
  55019. 8016a20: f013 ff24 bl 802a86c <iprintf>
  55020. return NULL;
  55021. 8016a24: 2300 movs r3, #0
  55022. }
  55023. }
  55024. 8016a26: 4618 mov r0, r3
  55025. 8016a28: 3708 adds r7, #8
  55026. 8016a2a: 46bd mov sp, r7
  55027. 8016a2c: bd80 pop {r7, pc}
  55028. 8016a2e: bf00 nop
  55029. 8016a30: 08031adc .word 0x08031adc
  55030. 8016a34: 08031add .word 0x08031add
  55031. 8016a38: 08031ade .word 0x08031ade
  55032. 8016a3c: 0802dedc .word 0x0802dedc
  55033. 8016a40: 0802df10 .word 0x0802df10
  55034. 8016a44: 0802df20 .word 0x0802df20
  55035. 08016a48 <lwip_netconn_is_err_msg>:
  55036. int
  55037. lwip_netconn_is_err_msg(void *msg, err_t *err)
  55038. {
  55039. 8016a48: b580 push {r7, lr}
  55040. 8016a4a: b082 sub sp, #8
  55041. 8016a4c: af00 add r7, sp, #0
  55042. 8016a4e: 6078 str r0, [r7, #4]
  55043. 8016a50: 6039 str r1, [r7, #0]
  55044. LWIP_ASSERT("err != NULL", err != NULL);
  55045. 8016a52: 683b ldr r3, [r7, #0]
  55046. 8016a54: 2b00 cmp r3, #0
  55047. 8016a56: d105 bne.n 8016a64 <lwip_netconn_is_err_msg+0x1c>
  55048. 8016a58: 4b12 ldr r3, [pc, #72] @ (8016aa4 <lwip_netconn_is_err_msg+0x5c>)
  55049. 8016a5a: 2285 movs r2, #133 @ 0x85
  55050. 8016a5c: 4912 ldr r1, [pc, #72] @ (8016aa8 <lwip_netconn_is_err_msg+0x60>)
  55051. 8016a5e: 4813 ldr r0, [pc, #76] @ (8016aac <lwip_netconn_is_err_msg+0x64>)
  55052. 8016a60: f013 ff04 bl 802a86c <iprintf>
  55053. if (msg == &netconn_aborted) {
  55054. 8016a64: 687b ldr r3, [r7, #4]
  55055. 8016a66: 4a12 ldr r2, [pc, #72] @ (8016ab0 <lwip_netconn_is_err_msg+0x68>)
  55056. 8016a68: 4293 cmp r3, r2
  55057. 8016a6a: d104 bne.n 8016a76 <lwip_netconn_is_err_msg+0x2e>
  55058. *err = ERR_ABRT;
  55059. 8016a6c: 683b ldr r3, [r7, #0]
  55060. 8016a6e: 22f3 movs r2, #243 @ 0xf3
  55061. 8016a70: 701a strb r2, [r3, #0]
  55062. return 1;
  55063. 8016a72: 2301 movs r3, #1
  55064. 8016a74: e012 b.n 8016a9c <lwip_netconn_is_err_msg+0x54>
  55065. } else if (msg == &netconn_reset) {
  55066. 8016a76: 687b ldr r3, [r7, #4]
  55067. 8016a78: 4a0e ldr r2, [pc, #56] @ (8016ab4 <lwip_netconn_is_err_msg+0x6c>)
  55068. 8016a7a: 4293 cmp r3, r2
  55069. 8016a7c: d104 bne.n 8016a88 <lwip_netconn_is_err_msg+0x40>
  55070. *err = ERR_RST;
  55071. 8016a7e: 683b ldr r3, [r7, #0]
  55072. 8016a80: 22f2 movs r2, #242 @ 0xf2
  55073. 8016a82: 701a strb r2, [r3, #0]
  55074. return 1;
  55075. 8016a84: 2301 movs r3, #1
  55076. 8016a86: e009 b.n 8016a9c <lwip_netconn_is_err_msg+0x54>
  55077. } else if (msg == &netconn_closed) {
  55078. 8016a88: 687b ldr r3, [r7, #4]
  55079. 8016a8a: 4a0b ldr r2, [pc, #44] @ (8016ab8 <lwip_netconn_is_err_msg+0x70>)
  55080. 8016a8c: 4293 cmp r3, r2
  55081. 8016a8e: d104 bne.n 8016a9a <lwip_netconn_is_err_msg+0x52>
  55082. *err = ERR_CLSD;
  55083. 8016a90: 683b ldr r3, [r7, #0]
  55084. 8016a92: 22f1 movs r2, #241 @ 0xf1
  55085. 8016a94: 701a strb r2, [r3, #0]
  55086. return 1;
  55087. 8016a96: 2301 movs r3, #1
  55088. 8016a98: e000 b.n 8016a9c <lwip_netconn_is_err_msg+0x54>
  55089. }
  55090. return 0;
  55091. 8016a9a: 2300 movs r3, #0
  55092. }
  55093. 8016a9c: 4618 mov r0, r3
  55094. 8016a9e: 3708 adds r7, #8
  55095. 8016aa0: 46bd mov sp, r7
  55096. 8016aa2: bd80 pop {r7, pc}
  55097. 8016aa4: 0802dedc .word 0x0802dedc
  55098. 8016aa8: 0802df48 .word 0x0802df48
  55099. 8016aac: 0802df20 .word 0x0802df20
  55100. 8016ab0: 08031adc .word 0x08031adc
  55101. 8016ab4: 08031add .word 0x08031add
  55102. 8016ab8: 08031ade .word 0x08031ade
  55103. 08016abc <recv_udp>:
  55104. * @see udp.h (struct udp_pcb.recv) for parameters
  55105. */
  55106. static void
  55107. recv_udp(void *arg, struct udp_pcb *pcb, struct pbuf *p,
  55108. const ip_addr_t *addr, u16_t port)
  55109. {
  55110. 8016abc: b580 push {r7, lr}
  55111. 8016abe: b08a sub sp, #40 @ 0x28
  55112. 8016ac0: af00 add r7, sp, #0
  55113. 8016ac2: 60f8 str r0, [r7, #12]
  55114. 8016ac4: 60b9 str r1, [r7, #8]
  55115. 8016ac6: 607a str r2, [r7, #4]
  55116. 8016ac8: 603b str r3, [r7, #0]
  55117. #if LWIP_SO_RCVBUF
  55118. int recv_avail;
  55119. #endif /* LWIP_SO_RCVBUF */
  55120. LWIP_UNUSED_ARG(pcb); /* only used for asserts... */
  55121. LWIP_ASSERT("recv_udp must have a pcb argument", pcb != NULL);
  55122. 8016aca: 68bb ldr r3, [r7, #8]
  55123. 8016acc: 2b00 cmp r3, #0
  55124. 8016ace: d105 bne.n 8016adc <recv_udp+0x20>
  55125. 8016ad0: 4b43 ldr r3, [pc, #268] @ (8016be0 <recv_udp+0x124>)
  55126. 8016ad2: 22e5 movs r2, #229 @ 0xe5
  55127. 8016ad4: 4943 ldr r1, [pc, #268] @ (8016be4 <recv_udp+0x128>)
  55128. 8016ad6: 4844 ldr r0, [pc, #272] @ (8016be8 <recv_udp+0x12c>)
  55129. 8016ad8: f013 fec8 bl 802a86c <iprintf>
  55130. LWIP_ASSERT("recv_udp must have an argument", arg != NULL);
  55131. 8016adc: 68fb ldr r3, [r7, #12]
  55132. 8016ade: 2b00 cmp r3, #0
  55133. 8016ae0: d105 bne.n 8016aee <recv_udp+0x32>
  55134. 8016ae2: 4b3f ldr r3, [pc, #252] @ (8016be0 <recv_udp+0x124>)
  55135. 8016ae4: 22e6 movs r2, #230 @ 0xe6
  55136. 8016ae6: 4941 ldr r1, [pc, #260] @ (8016bec <recv_udp+0x130>)
  55137. 8016ae8: 483f ldr r0, [pc, #252] @ (8016be8 <recv_udp+0x12c>)
  55138. 8016aea: f013 febf bl 802a86c <iprintf>
  55139. conn = (struct netconn *)arg;
  55140. 8016aee: 68fb ldr r3, [r7, #12]
  55141. 8016af0: 627b str r3, [r7, #36] @ 0x24
  55142. if (conn == NULL) {
  55143. 8016af2: 6a7b ldr r3, [r7, #36] @ 0x24
  55144. 8016af4: 2b00 cmp r3, #0
  55145. 8016af6: d103 bne.n 8016b00 <recv_udp+0x44>
  55146. pbuf_free(p);
  55147. 8016af8: 6878 ldr r0, [r7, #4]
  55148. 8016afa: f004 fc3f bl 801b37c <pbuf_free>
  55149. return;
  55150. 8016afe: e06b b.n 8016bd8 <recv_udp+0x11c>
  55151. }
  55152. LWIP_ASSERT("recv_udp: recv for wrong pcb!", conn->pcb.udp == pcb);
  55153. 8016b00: 6a7b ldr r3, [r7, #36] @ 0x24
  55154. 8016b02: 685b ldr r3, [r3, #4]
  55155. 8016b04: 68ba ldr r2, [r7, #8]
  55156. 8016b06: 429a cmp r2, r3
  55157. 8016b08: d005 beq.n 8016b16 <recv_udp+0x5a>
  55158. 8016b0a: 4b35 ldr r3, [pc, #212] @ (8016be0 <recv_udp+0x124>)
  55159. 8016b0c: 22ee movs r2, #238 @ 0xee
  55160. 8016b0e: 4938 ldr r1, [pc, #224] @ (8016bf0 <recv_udp+0x134>)
  55161. 8016b10: 4835 ldr r0, [pc, #212] @ (8016be8 <recv_udp+0x12c>)
  55162. 8016b12: f013 feab bl 802a86c <iprintf>
  55163. #if LWIP_SO_RCVBUF
  55164. SYS_ARCH_GET(conn->recv_avail, recv_avail);
  55165. 8016b16: f010 fc13 bl 8027340 <sys_arch_protect>
  55166. 8016b1a: 6238 str r0, [r7, #32]
  55167. 8016b1c: 6a7b ldr r3, [r7, #36] @ 0x24
  55168. 8016b1e: 6a5b ldr r3, [r3, #36] @ 0x24
  55169. 8016b20: 61fb str r3, [r7, #28]
  55170. 8016b22: 6a38 ldr r0, [r7, #32]
  55171. 8016b24: f010 fc1a bl 802735c <sys_arch_unprotect>
  55172. if (!NETCONN_MBOX_VALID(conn, &conn->recvmbox) ||
  55173. 8016b28: 6a7b ldr r3, [r7, #36] @ 0x24
  55174. 8016b2a: 3310 adds r3, #16
  55175. 8016b2c: 4618 mov r0, r3
  55176. 8016b2e: f010 fafd bl 802712c <sys_mbox_valid>
  55177. 8016b32: 4603 mov r3, r0
  55178. 8016b34: 2b00 cmp r3, #0
  55179. 8016b36: d008 beq.n 8016b4a <recv_udp+0x8e>
  55180. ((recv_avail + (int)(p->tot_len)) > conn->recv_bufsize)) {
  55181. 8016b38: 687b ldr r3, [r7, #4]
  55182. 8016b3a: 891b ldrh r3, [r3, #8]
  55183. 8016b3c: 461a mov r2, r3
  55184. 8016b3e: 69fb ldr r3, [r7, #28]
  55185. 8016b40: 441a add r2, r3
  55186. 8016b42: 6a7b ldr r3, [r7, #36] @ 0x24
  55187. 8016b44: 6a1b ldr r3, [r3, #32]
  55188. if (!NETCONN_MBOX_VALID(conn, &conn->recvmbox) ||
  55189. 8016b46: 429a cmp r2, r3
  55190. 8016b48: dd03 ble.n 8016b52 <recv_udp+0x96>
  55191. #else /* LWIP_SO_RCVBUF */
  55192. if (!NETCONN_MBOX_VALID(conn, &conn->recvmbox)) {
  55193. #endif /* LWIP_SO_RCVBUF */
  55194. pbuf_free(p);
  55195. 8016b4a: 6878 ldr r0, [r7, #4]
  55196. 8016b4c: f004 fc16 bl 801b37c <pbuf_free>
  55197. return;
  55198. 8016b50: e042 b.n 8016bd8 <recv_udp+0x11c>
  55199. }
  55200. buf = (struct netbuf *)memp_malloc(MEMP_NETBUF);
  55201. 8016b52: 2006 movs r0, #6
  55202. 8016b54: f003 fcae bl 801a4b4 <memp_malloc>
  55203. 8016b58: 61b8 str r0, [r7, #24]
  55204. if (buf == NULL) {
  55205. 8016b5a: 69bb ldr r3, [r7, #24]
  55206. 8016b5c: 2b00 cmp r3, #0
  55207. 8016b5e: d103 bne.n 8016b68 <recv_udp+0xac>
  55208. pbuf_free(p);
  55209. 8016b60: 6878 ldr r0, [r7, #4]
  55210. 8016b62: f004 fc0b bl 801b37c <pbuf_free>
  55211. return;
  55212. 8016b66: e037 b.n 8016bd8 <recv_udp+0x11c>
  55213. } else {
  55214. buf->p = p;
  55215. 8016b68: 69bb ldr r3, [r7, #24]
  55216. 8016b6a: 687a ldr r2, [r7, #4]
  55217. 8016b6c: 601a str r2, [r3, #0]
  55218. buf->ptr = p;
  55219. 8016b6e: 69bb ldr r3, [r7, #24]
  55220. 8016b70: 687a ldr r2, [r7, #4]
  55221. 8016b72: 605a str r2, [r3, #4]
  55222. ip_addr_set(&buf->addr, addr);
  55223. 8016b74: 683b ldr r3, [r7, #0]
  55224. 8016b76: 2b00 cmp r3, #0
  55225. 8016b78: d002 beq.n 8016b80 <recv_udp+0xc4>
  55226. 8016b7a: 683b ldr r3, [r7, #0]
  55227. 8016b7c: 681b ldr r3, [r3, #0]
  55228. 8016b7e: e000 b.n 8016b82 <recv_udp+0xc6>
  55229. 8016b80: 2300 movs r3, #0
  55230. 8016b82: 69ba ldr r2, [r7, #24]
  55231. 8016b84: 6093 str r3, [r2, #8]
  55232. buf->port = port;
  55233. 8016b86: 69bb ldr r3, [r7, #24]
  55234. 8016b88: 8e3a ldrh r2, [r7, #48] @ 0x30
  55235. 8016b8a: 819a strh r2, [r3, #12]
  55236. buf->toport_chksum = udphdr->dest;
  55237. }
  55238. #endif /* LWIP_NETBUF_RECVINFO */
  55239. }
  55240. len = p->tot_len;
  55241. 8016b8c: 687b ldr r3, [r7, #4]
  55242. 8016b8e: 891b ldrh r3, [r3, #8]
  55243. 8016b90: 82fb strh r3, [r7, #22]
  55244. if (sys_mbox_trypost(&conn->recvmbox, buf) != ERR_OK) {
  55245. 8016b92: 6a7b ldr r3, [r7, #36] @ 0x24
  55246. 8016b94: 3310 adds r3, #16
  55247. 8016b96: 69b9 ldr r1, [r7, #24]
  55248. 8016b98: 4618 mov r0, r3
  55249. 8016b9a: f010 fa65 bl 8027068 <sys_mbox_trypost>
  55250. 8016b9e: 4603 mov r3, r0
  55251. 8016ba0: 2b00 cmp r3, #0
  55252. 8016ba2: d003 beq.n 8016bac <recv_udp+0xf0>
  55253. netbuf_delete(buf);
  55254. 8016ba4: 69b8 ldr r0, [r7, #24]
  55255. 8016ba6: f001 fbff bl 80183a8 <netbuf_delete>
  55256. return;
  55257. 8016baa: e015 b.n 8016bd8 <recv_udp+0x11c>
  55258. } else {
  55259. #if LWIP_SO_RCVBUF
  55260. SYS_ARCH_INC(conn->recv_avail, len);
  55261. 8016bac: f010 fbc8 bl 8027340 <sys_arch_protect>
  55262. 8016bb0: 6138 str r0, [r7, #16]
  55263. 8016bb2: 6a7b ldr r3, [r7, #36] @ 0x24
  55264. 8016bb4: 6a5a ldr r2, [r3, #36] @ 0x24
  55265. 8016bb6: 8afb ldrh r3, [r7, #22]
  55266. 8016bb8: 441a add r2, r3
  55267. 8016bba: 6a7b ldr r3, [r7, #36] @ 0x24
  55268. 8016bbc: 625a str r2, [r3, #36] @ 0x24
  55269. 8016bbe: 6938 ldr r0, [r7, #16]
  55270. 8016bc0: f010 fbcc bl 802735c <sys_arch_unprotect>
  55271. #endif /* LWIP_SO_RCVBUF */
  55272. /* Register event with callback */
  55273. API_EVENT(conn, NETCONN_EVT_RCVPLUS, len);
  55274. 8016bc4: 6a7b ldr r3, [r7, #36] @ 0x24
  55275. 8016bc6: 6b1b ldr r3, [r3, #48] @ 0x30
  55276. 8016bc8: 2b00 cmp r3, #0
  55277. 8016bca: d005 beq.n 8016bd8 <recv_udp+0x11c>
  55278. 8016bcc: 6a7b ldr r3, [r7, #36] @ 0x24
  55279. 8016bce: 6b1b ldr r3, [r3, #48] @ 0x30
  55280. 8016bd0: 8afa ldrh r2, [r7, #22]
  55281. 8016bd2: 2100 movs r1, #0
  55282. 8016bd4: 6a78 ldr r0, [r7, #36] @ 0x24
  55283. 8016bd6: 4798 blx r3
  55284. }
  55285. }
  55286. 8016bd8: 3728 adds r7, #40 @ 0x28
  55287. 8016bda: 46bd mov sp, r7
  55288. 8016bdc: bd80 pop {r7, pc}
  55289. 8016bde: bf00 nop
  55290. 8016be0: 0802dedc .word 0x0802dedc
  55291. 8016be4: 0802df54 .word 0x0802df54
  55292. 8016be8: 0802df20 .word 0x0802df20
  55293. 8016bec: 0802df78 .word 0x0802df78
  55294. 8016bf0: 0802df98 .word 0x0802df98
  55295. 08016bf4 <recv_tcp>:
  55296. *
  55297. * @see tcp.h (struct tcp_pcb.recv) for parameters and return value
  55298. */
  55299. static err_t
  55300. recv_tcp(void *arg, struct tcp_pcb *pcb, struct pbuf *p, err_t err)
  55301. {
  55302. 8016bf4: b580 push {r7, lr}
  55303. 8016bf6: b088 sub sp, #32
  55304. 8016bf8: af00 add r7, sp, #0
  55305. 8016bfa: 60f8 str r0, [r7, #12]
  55306. 8016bfc: 60b9 str r1, [r7, #8]
  55307. 8016bfe: 607a str r2, [r7, #4]
  55308. 8016c00: 70fb strb r3, [r7, #3]
  55309. struct netconn *conn;
  55310. u16_t len;
  55311. void *msg;
  55312. LWIP_UNUSED_ARG(pcb);
  55313. LWIP_ASSERT("recv_tcp must have a pcb argument", pcb != NULL);
  55314. 8016c02: 68bb ldr r3, [r7, #8]
  55315. 8016c04: 2b00 cmp r3, #0
  55316. 8016c06: d106 bne.n 8016c16 <recv_tcp+0x22>
  55317. 8016c08: 4b3c ldr r3, [pc, #240] @ (8016cfc <recv_tcp+0x108>)
  55318. 8016c0a: f44f 7296 mov.w r2, #300 @ 0x12c
  55319. 8016c0e: 493c ldr r1, [pc, #240] @ (8016d00 <recv_tcp+0x10c>)
  55320. 8016c10: 483c ldr r0, [pc, #240] @ (8016d04 <recv_tcp+0x110>)
  55321. 8016c12: f013 fe2b bl 802a86c <iprintf>
  55322. LWIP_ASSERT("recv_tcp must have an argument", arg != NULL);
  55323. 8016c16: 68fb ldr r3, [r7, #12]
  55324. 8016c18: 2b00 cmp r3, #0
  55325. 8016c1a: d106 bne.n 8016c2a <recv_tcp+0x36>
  55326. 8016c1c: 4b37 ldr r3, [pc, #220] @ (8016cfc <recv_tcp+0x108>)
  55327. 8016c1e: f240 122d movw r2, #301 @ 0x12d
  55328. 8016c22: 4939 ldr r1, [pc, #228] @ (8016d08 <recv_tcp+0x114>)
  55329. 8016c24: 4837 ldr r0, [pc, #220] @ (8016d04 <recv_tcp+0x110>)
  55330. 8016c26: f013 fe21 bl 802a86c <iprintf>
  55331. LWIP_ASSERT("err != ERR_OK unhandled", err == ERR_OK);
  55332. 8016c2a: f997 3003 ldrsb.w r3, [r7, #3]
  55333. 8016c2e: 2b00 cmp r3, #0
  55334. 8016c30: d006 beq.n 8016c40 <recv_tcp+0x4c>
  55335. 8016c32: 4b32 ldr r3, [pc, #200] @ (8016cfc <recv_tcp+0x108>)
  55336. 8016c34: f44f 7297 mov.w r2, #302 @ 0x12e
  55337. 8016c38: 4934 ldr r1, [pc, #208] @ (8016d0c <recv_tcp+0x118>)
  55338. 8016c3a: 4832 ldr r0, [pc, #200] @ (8016d04 <recv_tcp+0x110>)
  55339. 8016c3c: f013 fe16 bl 802a86c <iprintf>
  55340. LWIP_UNUSED_ARG(err); /* for LWIP_NOASSERT */
  55341. conn = (struct netconn *)arg;
  55342. 8016c40: 68fb ldr r3, [r7, #12]
  55343. 8016c42: 617b str r3, [r7, #20]
  55344. if (conn == NULL) {
  55345. 8016c44: 697b ldr r3, [r7, #20]
  55346. 8016c46: 2b00 cmp r3, #0
  55347. 8016c48: d102 bne.n 8016c50 <recv_tcp+0x5c>
  55348. return ERR_VAL;
  55349. 8016c4a: f06f 0305 mvn.w r3, #5
  55350. 8016c4e: e051 b.n 8016cf4 <recv_tcp+0x100>
  55351. }
  55352. LWIP_ASSERT("recv_tcp: recv for wrong pcb!", conn->pcb.tcp == pcb);
  55353. 8016c50: 697b ldr r3, [r7, #20]
  55354. 8016c52: 685b ldr r3, [r3, #4]
  55355. 8016c54: 68ba ldr r2, [r7, #8]
  55356. 8016c56: 429a cmp r2, r3
  55357. 8016c58: d006 beq.n 8016c68 <recv_tcp+0x74>
  55358. 8016c5a: 4b28 ldr r3, [pc, #160] @ (8016cfc <recv_tcp+0x108>)
  55359. 8016c5c: f240 1235 movw r2, #309 @ 0x135
  55360. 8016c60: 492b ldr r1, [pc, #172] @ (8016d10 <recv_tcp+0x11c>)
  55361. 8016c62: 4828 ldr r0, [pc, #160] @ (8016d04 <recv_tcp+0x110>)
  55362. 8016c64: f013 fe02 bl 802a86c <iprintf>
  55363. if (!NETCONN_MBOX_VALID(conn, &conn->recvmbox)) {
  55364. 8016c68: 697b ldr r3, [r7, #20]
  55365. 8016c6a: 3310 adds r3, #16
  55366. 8016c6c: 4618 mov r0, r3
  55367. 8016c6e: f010 fa5d bl 802712c <sys_mbox_valid>
  55368. 8016c72: 4603 mov r3, r0
  55369. 8016c74: 2b00 cmp r3, #0
  55370. 8016c76: d10d bne.n 8016c94 <recv_tcp+0xa0>
  55371. /* recvmbox already deleted */
  55372. if (p != NULL) {
  55373. 8016c78: 687b ldr r3, [r7, #4]
  55374. 8016c7a: 2b00 cmp r3, #0
  55375. 8016c7c: d008 beq.n 8016c90 <recv_tcp+0x9c>
  55376. tcp_recved(pcb, p->tot_len);
  55377. 8016c7e: 687b ldr r3, [r7, #4]
  55378. 8016c80: 891b ldrh r3, [r3, #8]
  55379. 8016c82: 4619 mov r1, r3
  55380. 8016c84: 68b8 ldr r0, [r7, #8]
  55381. 8016c86: f005 f9e5 bl 801c054 <tcp_recved>
  55382. pbuf_free(p);
  55383. 8016c8a: 6878 ldr r0, [r7, #4]
  55384. 8016c8c: f004 fb76 bl 801b37c <pbuf_free>
  55385. }
  55386. return ERR_OK;
  55387. 8016c90: 2300 movs r3, #0
  55388. 8016c92: e02f b.n 8016cf4 <recv_tcp+0x100>
  55389. }
  55390. /* Unlike for UDP or RAW pcbs, don't check for available space
  55391. using recv_avail since that could break the connection
  55392. (data is already ACKed) */
  55393. if (p != NULL) {
  55394. 8016c94: 687b ldr r3, [r7, #4]
  55395. 8016c96: 2b00 cmp r3, #0
  55396. 8016c98: d005 beq.n 8016ca6 <recv_tcp+0xb2>
  55397. msg = p;
  55398. 8016c9a: 687b ldr r3, [r7, #4]
  55399. 8016c9c: 61bb str r3, [r7, #24]
  55400. len = p->tot_len;
  55401. 8016c9e: 687b ldr r3, [r7, #4]
  55402. 8016ca0: 891b ldrh r3, [r3, #8]
  55403. 8016ca2: 83fb strh r3, [r7, #30]
  55404. 8016ca4: e003 b.n 8016cae <recv_tcp+0xba>
  55405. } else {
  55406. msg = LWIP_CONST_CAST(void *, &netconn_closed);
  55407. 8016ca6: 4b1b ldr r3, [pc, #108] @ (8016d14 <recv_tcp+0x120>)
  55408. 8016ca8: 61bb str r3, [r7, #24]
  55409. len = 0;
  55410. 8016caa: 2300 movs r3, #0
  55411. 8016cac: 83fb strh r3, [r7, #30]
  55412. }
  55413. if (sys_mbox_trypost(&conn->recvmbox, msg) != ERR_OK) {
  55414. 8016cae: 697b ldr r3, [r7, #20]
  55415. 8016cb0: 3310 adds r3, #16
  55416. 8016cb2: 69b9 ldr r1, [r7, #24]
  55417. 8016cb4: 4618 mov r0, r3
  55418. 8016cb6: f010 f9d7 bl 8027068 <sys_mbox_trypost>
  55419. 8016cba: 4603 mov r3, r0
  55420. 8016cbc: 2b00 cmp r3, #0
  55421. 8016cbe: d002 beq.n 8016cc6 <recv_tcp+0xd2>
  55422. /* don't deallocate p: it is presented to us later again from tcp_fasttmr! */
  55423. return ERR_MEM;
  55424. 8016cc0: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  55425. 8016cc4: e016 b.n 8016cf4 <recv_tcp+0x100>
  55426. } else {
  55427. #if LWIP_SO_RCVBUF
  55428. SYS_ARCH_INC(conn->recv_avail, len);
  55429. 8016cc6: f010 fb3b bl 8027340 <sys_arch_protect>
  55430. 8016cca: 6138 str r0, [r7, #16]
  55431. 8016ccc: 697b ldr r3, [r7, #20]
  55432. 8016cce: 6a5a ldr r2, [r3, #36] @ 0x24
  55433. 8016cd0: 8bfb ldrh r3, [r7, #30]
  55434. 8016cd2: 441a add r2, r3
  55435. 8016cd4: 697b ldr r3, [r7, #20]
  55436. 8016cd6: 625a str r2, [r3, #36] @ 0x24
  55437. 8016cd8: 6938 ldr r0, [r7, #16]
  55438. 8016cda: f010 fb3f bl 802735c <sys_arch_unprotect>
  55439. #endif /* LWIP_SO_RCVBUF */
  55440. /* Register event with callback */
  55441. API_EVENT(conn, NETCONN_EVT_RCVPLUS, len);
  55442. 8016cde: 697b ldr r3, [r7, #20]
  55443. 8016ce0: 6b1b ldr r3, [r3, #48] @ 0x30
  55444. 8016ce2: 2b00 cmp r3, #0
  55445. 8016ce4: d005 beq.n 8016cf2 <recv_tcp+0xfe>
  55446. 8016ce6: 697b ldr r3, [r7, #20]
  55447. 8016ce8: 6b1b ldr r3, [r3, #48] @ 0x30
  55448. 8016cea: 8bfa ldrh r2, [r7, #30]
  55449. 8016cec: 2100 movs r1, #0
  55450. 8016cee: 6978 ldr r0, [r7, #20]
  55451. 8016cf0: 4798 blx r3
  55452. }
  55453. return ERR_OK;
  55454. 8016cf2: 2300 movs r3, #0
  55455. }
  55456. 8016cf4: 4618 mov r0, r3
  55457. 8016cf6: 3720 adds r7, #32
  55458. 8016cf8: 46bd mov sp, r7
  55459. 8016cfa: bd80 pop {r7, pc}
  55460. 8016cfc: 0802dedc .word 0x0802dedc
  55461. 8016d00: 0802dfb8 .word 0x0802dfb8
  55462. 8016d04: 0802df20 .word 0x0802df20
  55463. 8016d08: 0802dfdc .word 0x0802dfdc
  55464. 8016d0c: 0802dffc .word 0x0802dffc
  55465. 8016d10: 0802e014 .word 0x0802e014
  55466. 8016d14: 08031ade .word 0x08031ade
  55467. 08016d18 <poll_tcp>:
  55468. *
  55469. * @see tcp.h (struct tcp_pcb.poll) for parameters and return value
  55470. */
  55471. static err_t
  55472. poll_tcp(void *arg, struct tcp_pcb *pcb)
  55473. {
  55474. 8016d18: b580 push {r7, lr}
  55475. 8016d1a: b084 sub sp, #16
  55476. 8016d1c: af00 add r7, sp, #0
  55477. 8016d1e: 6078 str r0, [r7, #4]
  55478. 8016d20: 6039 str r1, [r7, #0]
  55479. struct netconn *conn = (struct netconn *)arg;
  55480. 8016d22: 687b ldr r3, [r7, #4]
  55481. 8016d24: 60fb str r3, [r7, #12]
  55482. LWIP_UNUSED_ARG(pcb);
  55483. LWIP_ASSERT("conn != NULL", (conn != NULL));
  55484. 8016d26: 68fb ldr r3, [r7, #12]
  55485. 8016d28: 2b00 cmp r3, #0
  55486. 8016d2a: d106 bne.n 8016d3a <poll_tcp+0x22>
  55487. 8016d2c: 4b2b ldr r3, [pc, #172] @ (8016ddc <poll_tcp+0xc4>)
  55488. 8016d2e: f44f 72b5 mov.w r2, #362 @ 0x16a
  55489. 8016d32: 492b ldr r1, [pc, #172] @ (8016de0 <poll_tcp+0xc8>)
  55490. 8016d34: 482b ldr r0, [pc, #172] @ (8016de4 <poll_tcp+0xcc>)
  55491. 8016d36: f013 fd99 bl 802a86c <iprintf>
  55492. if (conn->state == NETCONN_WRITE) {
  55493. 8016d3a: 68fb ldr r3, [r7, #12]
  55494. 8016d3c: 785b ldrb r3, [r3, #1]
  55495. 8016d3e: 2b01 cmp r3, #1
  55496. 8016d40: d104 bne.n 8016d4c <poll_tcp+0x34>
  55497. lwip_netconn_do_writemore(conn WRITE_DELAYED);
  55498. 8016d42: 2101 movs r1, #1
  55499. 8016d44: 68f8 ldr r0, [r7, #12]
  55500. 8016d46: f000 ffab bl 8017ca0 <lwip_netconn_do_writemore>
  55501. 8016d4a: e016 b.n 8016d7a <poll_tcp+0x62>
  55502. } else if (conn->state == NETCONN_CLOSE) {
  55503. 8016d4c: 68fb ldr r3, [r7, #12]
  55504. 8016d4e: 785b ldrb r3, [r3, #1]
  55505. 8016d50: 2b04 cmp r3, #4
  55506. 8016d52: d112 bne.n 8016d7a <poll_tcp+0x62>
  55507. #if !LWIP_SO_SNDTIMEO && !LWIP_SO_LINGER
  55508. if (conn->current_msg && conn->current_msg->msg.sd.polls_left) {
  55509. 8016d54: 68fb ldr r3, [r7, #12]
  55510. 8016d56: 6adb ldr r3, [r3, #44] @ 0x2c
  55511. 8016d58: 2b00 cmp r3, #0
  55512. 8016d5a: d00a beq.n 8016d72 <poll_tcp+0x5a>
  55513. 8016d5c: 68fb ldr r3, [r7, #12]
  55514. 8016d5e: 6adb ldr r3, [r3, #44] @ 0x2c
  55515. 8016d60: 7a5b ldrb r3, [r3, #9]
  55516. 8016d62: 2b00 cmp r3, #0
  55517. 8016d64: d005 beq.n 8016d72 <poll_tcp+0x5a>
  55518. conn->current_msg->msg.sd.polls_left--;
  55519. 8016d66: 68fb ldr r3, [r7, #12]
  55520. 8016d68: 6adb ldr r3, [r3, #44] @ 0x2c
  55521. 8016d6a: 7a5a ldrb r2, [r3, #9]
  55522. 8016d6c: 3a01 subs r2, #1
  55523. 8016d6e: b2d2 uxtb r2, r2
  55524. 8016d70: 725a strb r2, [r3, #9]
  55525. }
  55526. #endif /* !LWIP_SO_SNDTIMEO && !LWIP_SO_LINGER */
  55527. lwip_netconn_do_close_internal(conn WRITE_DELAYED);
  55528. 8016d72: 2101 movs r1, #1
  55529. 8016d74: 68f8 ldr r0, [r7, #12]
  55530. 8016d76: f000 fb53 bl 8017420 <lwip_netconn_do_close_internal>
  55531. }
  55532. /* @todo: implement connect timeout here? */
  55533. /* Did a nonblocking write fail before? Then check available write-space. */
  55534. if (conn->flags & NETCONN_FLAG_CHECK_WRITESPACE) {
  55535. 8016d7a: 68fb ldr r3, [r7, #12]
  55536. 8016d7c: f893 3028 ldrb.w r3, [r3, #40] @ 0x28
  55537. 8016d80: f003 0310 and.w r3, r3, #16
  55538. 8016d84: 2b00 cmp r3, #0
  55539. 8016d86: d024 beq.n 8016dd2 <poll_tcp+0xba>
  55540. /* If the queued byte- or pbuf-count drops below the configured low-water limit,
  55541. let select mark this pcb as writable again. */
  55542. if ((conn->pcb.tcp != NULL) && (tcp_sndbuf(conn->pcb.tcp) > TCP_SNDLOWAT) &&
  55543. 8016d88: 68fb ldr r3, [r7, #12]
  55544. 8016d8a: 685b ldr r3, [r3, #4]
  55545. 8016d8c: 2b00 cmp r3, #0
  55546. 8016d8e: d020 beq.n 8016dd2 <poll_tcp+0xba>
  55547. 8016d90: 68fb ldr r3, [r7, #12]
  55548. 8016d92: 685b ldr r3, [r3, #4]
  55549. 8016d94: f8b3 3064 ldrh.w r3, [r3, #100] @ 0x64
  55550. 8016d98: f640 3269 movw r2, #2921 @ 0xb69
  55551. 8016d9c: 4293 cmp r3, r2
  55552. 8016d9e: d918 bls.n 8016dd2 <poll_tcp+0xba>
  55553. (tcp_sndqueuelen(conn->pcb.tcp) < TCP_SNDQUEUELOWAT)) {
  55554. 8016da0: 68fb ldr r3, [r7, #12]
  55555. 8016da2: 685b ldr r3, [r3, #4]
  55556. 8016da4: f8b3 3066 ldrh.w r3, [r3, #102] @ 0x66
  55557. if ((conn->pcb.tcp != NULL) && (tcp_sndbuf(conn->pcb.tcp) > TCP_SNDLOWAT) &&
  55558. 8016da8: 2b07 cmp r3, #7
  55559. 8016daa: d812 bhi.n 8016dd2 <poll_tcp+0xba>
  55560. netconn_clear_flags(conn, NETCONN_FLAG_CHECK_WRITESPACE);
  55561. 8016dac: 68fb ldr r3, [r7, #12]
  55562. 8016dae: f893 3028 ldrb.w r3, [r3, #40] @ 0x28
  55563. 8016db2: f023 0310 bic.w r3, r3, #16
  55564. 8016db6: b2da uxtb r2, r3
  55565. 8016db8: 68fb ldr r3, [r7, #12]
  55566. 8016dba: f883 2028 strb.w r2, [r3, #40] @ 0x28
  55567. API_EVENT(conn, NETCONN_EVT_SENDPLUS, 0);
  55568. 8016dbe: 68fb ldr r3, [r7, #12]
  55569. 8016dc0: 6b1b ldr r3, [r3, #48] @ 0x30
  55570. 8016dc2: 2b00 cmp r3, #0
  55571. 8016dc4: d005 beq.n 8016dd2 <poll_tcp+0xba>
  55572. 8016dc6: 68fb ldr r3, [r7, #12]
  55573. 8016dc8: 6b1b ldr r3, [r3, #48] @ 0x30
  55574. 8016dca: 2200 movs r2, #0
  55575. 8016dcc: 2102 movs r1, #2
  55576. 8016dce: 68f8 ldr r0, [r7, #12]
  55577. 8016dd0: 4798 blx r3
  55578. }
  55579. }
  55580. return ERR_OK;
  55581. 8016dd2: 2300 movs r3, #0
  55582. }
  55583. 8016dd4: 4618 mov r0, r3
  55584. 8016dd6: 3710 adds r7, #16
  55585. 8016dd8: 46bd mov sp, r7
  55586. 8016dda: bd80 pop {r7, pc}
  55587. 8016ddc: 0802dedc .word 0x0802dedc
  55588. 8016de0: 0802e034 .word 0x0802e034
  55589. 8016de4: 0802df20 .word 0x0802df20
  55590. 08016de8 <sent_tcp>:
  55591. *
  55592. * @see tcp.h (struct tcp_pcb.sent) for parameters and return value
  55593. */
  55594. static err_t
  55595. sent_tcp(void *arg, struct tcp_pcb *pcb, u16_t len)
  55596. {
  55597. 8016de8: b580 push {r7, lr}
  55598. 8016dea: b086 sub sp, #24
  55599. 8016dec: af00 add r7, sp, #0
  55600. 8016dee: 60f8 str r0, [r7, #12]
  55601. 8016df0: 60b9 str r1, [r7, #8]
  55602. 8016df2: 4613 mov r3, r2
  55603. 8016df4: 80fb strh r3, [r7, #6]
  55604. struct netconn *conn = (struct netconn *)arg;
  55605. 8016df6: 68fb ldr r3, [r7, #12]
  55606. 8016df8: 617b str r3, [r7, #20]
  55607. LWIP_UNUSED_ARG(pcb);
  55608. LWIP_ASSERT("conn != NULL", (conn != NULL));
  55609. 8016dfa: 697b ldr r3, [r7, #20]
  55610. 8016dfc: 2b00 cmp r3, #0
  55611. 8016dfe: d106 bne.n 8016e0e <sent_tcp+0x26>
  55612. 8016e00: 4b22 ldr r3, [pc, #136] @ (8016e8c <sent_tcp+0xa4>)
  55613. 8016e02: f240 1293 movw r2, #403 @ 0x193
  55614. 8016e06: 4922 ldr r1, [pc, #136] @ (8016e90 <sent_tcp+0xa8>)
  55615. 8016e08: 4822 ldr r0, [pc, #136] @ (8016e94 <sent_tcp+0xac>)
  55616. 8016e0a: f013 fd2f bl 802a86c <iprintf>
  55617. if (conn) {
  55618. 8016e0e: 697b ldr r3, [r7, #20]
  55619. 8016e10: 2b00 cmp r3, #0
  55620. 8016e12: d035 beq.n 8016e80 <sent_tcp+0x98>
  55621. if (conn->state == NETCONN_WRITE) {
  55622. 8016e14: 697b ldr r3, [r7, #20]
  55623. 8016e16: 785b ldrb r3, [r3, #1]
  55624. 8016e18: 2b01 cmp r3, #1
  55625. 8016e1a: d104 bne.n 8016e26 <sent_tcp+0x3e>
  55626. lwip_netconn_do_writemore(conn WRITE_DELAYED);
  55627. 8016e1c: 2101 movs r1, #1
  55628. 8016e1e: 6978 ldr r0, [r7, #20]
  55629. 8016e20: f000 ff3e bl 8017ca0 <lwip_netconn_do_writemore>
  55630. 8016e24: e007 b.n 8016e36 <sent_tcp+0x4e>
  55631. } else if (conn->state == NETCONN_CLOSE) {
  55632. 8016e26: 697b ldr r3, [r7, #20]
  55633. 8016e28: 785b ldrb r3, [r3, #1]
  55634. 8016e2a: 2b04 cmp r3, #4
  55635. 8016e2c: d103 bne.n 8016e36 <sent_tcp+0x4e>
  55636. lwip_netconn_do_close_internal(conn WRITE_DELAYED);
  55637. 8016e2e: 2101 movs r1, #1
  55638. 8016e30: 6978 ldr r0, [r7, #20]
  55639. 8016e32: f000 faf5 bl 8017420 <lwip_netconn_do_close_internal>
  55640. }
  55641. /* If the queued byte- or pbuf-count drops below the configured low-water limit,
  55642. let select mark this pcb as writable again. */
  55643. if ((conn->pcb.tcp != NULL) && (tcp_sndbuf(conn->pcb.tcp) > TCP_SNDLOWAT) &&
  55644. 8016e36: 697b ldr r3, [r7, #20]
  55645. 8016e38: 685b ldr r3, [r3, #4]
  55646. 8016e3a: 2b00 cmp r3, #0
  55647. 8016e3c: d020 beq.n 8016e80 <sent_tcp+0x98>
  55648. 8016e3e: 697b ldr r3, [r7, #20]
  55649. 8016e40: 685b ldr r3, [r3, #4]
  55650. 8016e42: f8b3 3064 ldrh.w r3, [r3, #100] @ 0x64
  55651. 8016e46: f640 3269 movw r2, #2921 @ 0xb69
  55652. 8016e4a: 4293 cmp r3, r2
  55653. 8016e4c: d918 bls.n 8016e80 <sent_tcp+0x98>
  55654. (tcp_sndqueuelen(conn->pcb.tcp) < TCP_SNDQUEUELOWAT)) {
  55655. 8016e4e: 697b ldr r3, [r7, #20]
  55656. 8016e50: 685b ldr r3, [r3, #4]
  55657. 8016e52: f8b3 3066 ldrh.w r3, [r3, #102] @ 0x66
  55658. if ((conn->pcb.tcp != NULL) && (tcp_sndbuf(conn->pcb.tcp) > TCP_SNDLOWAT) &&
  55659. 8016e56: 2b07 cmp r3, #7
  55660. 8016e58: d812 bhi.n 8016e80 <sent_tcp+0x98>
  55661. netconn_clear_flags(conn, NETCONN_FLAG_CHECK_WRITESPACE);
  55662. 8016e5a: 697b ldr r3, [r7, #20]
  55663. 8016e5c: f893 3028 ldrb.w r3, [r3, #40] @ 0x28
  55664. 8016e60: f023 0310 bic.w r3, r3, #16
  55665. 8016e64: b2da uxtb r2, r3
  55666. 8016e66: 697b ldr r3, [r7, #20]
  55667. 8016e68: f883 2028 strb.w r2, [r3, #40] @ 0x28
  55668. API_EVENT(conn, NETCONN_EVT_SENDPLUS, len);
  55669. 8016e6c: 697b ldr r3, [r7, #20]
  55670. 8016e6e: 6b1b ldr r3, [r3, #48] @ 0x30
  55671. 8016e70: 2b00 cmp r3, #0
  55672. 8016e72: d005 beq.n 8016e80 <sent_tcp+0x98>
  55673. 8016e74: 697b ldr r3, [r7, #20]
  55674. 8016e76: 6b1b ldr r3, [r3, #48] @ 0x30
  55675. 8016e78: 88fa ldrh r2, [r7, #6]
  55676. 8016e7a: 2102 movs r1, #2
  55677. 8016e7c: 6978 ldr r0, [r7, #20]
  55678. 8016e7e: 4798 blx r3
  55679. }
  55680. }
  55681. return ERR_OK;
  55682. 8016e80: 2300 movs r3, #0
  55683. }
  55684. 8016e82: 4618 mov r0, r3
  55685. 8016e84: 3718 adds r7, #24
  55686. 8016e86: 46bd mov sp, r7
  55687. 8016e88: bd80 pop {r7, pc}
  55688. 8016e8a: bf00 nop
  55689. 8016e8c: 0802dedc .word 0x0802dedc
  55690. 8016e90: 0802e034 .word 0x0802e034
  55691. 8016e94: 0802df20 .word 0x0802df20
  55692. 08016e98 <err_tcp>:
  55693. *
  55694. * @see tcp.h (struct tcp_pcb.err) for parameters
  55695. */
  55696. static void
  55697. err_tcp(void *arg, err_t err)
  55698. {
  55699. 8016e98: b580 push {r7, lr}
  55700. 8016e9a: b088 sub sp, #32
  55701. 8016e9c: af00 add r7, sp, #0
  55702. 8016e9e: 6078 str r0, [r7, #4]
  55703. 8016ea0: 460b mov r3, r1
  55704. 8016ea2: 70fb strb r3, [r7, #3]
  55705. struct netconn *conn;
  55706. enum netconn_state old_state;
  55707. void *mbox_msg;
  55708. SYS_ARCH_DECL_PROTECT(lev);
  55709. conn = (struct netconn *)arg;
  55710. 8016ea4: 687b ldr r3, [r7, #4]
  55711. 8016ea6: 61fb str r3, [r7, #28]
  55712. LWIP_ASSERT("conn != NULL", (conn != NULL));
  55713. 8016ea8: 69fb ldr r3, [r7, #28]
  55714. 8016eaa: 2b00 cmp r3, #0
  55715. 8016eac: d106 bne.n 8016ebc <err_tcp+0x24>
  55716. 8016eae: 4b61 ldr r3, [pc, #388] @ (8017034 <err_tcp+0x19c>)
  55717. 8016eb0: f44f 72dc mov.w r2, #440 @ 0x1b8
  55718. 8016eb4: 4960 ldr r1, [pc, #384] @ (8017038 <err_tcp+0x1a0>)
  55719. 8016eb6: 4861 ldr r0, [pc, #388] @ (801703c <err_tcp+0x1a4>)
  55720. 8016eb8: f013 fcd8 bl 802a86c <iprintf>
  55721. SYS_ARCH_PROTECT(lev);
  55722. 8016ebc: f010 fa40 bl 8027340 <sys_arch_protect>
  55723. 8016ec0: 61b8 str r0, [r7, #24]
  55724. /* when err is called, the pcb is deallocated, so delete the reference */
  55725. conn->pcb.tcp = NULL;
  55726. 8016ec2: 69fb ldr r3, [r7, #28]
  55727. 8016ec4: 2200 movs r2, #0
  55728. 8016ec6: 605a str r2, [r3, #4]
  55729. /* store pending error */
  55730. conn->pending_err = err;
  55731. 8016ec8: 69fb ldr r3, [r7, #28]
  55732. 8016eca: 78fa ldrb r2, [r7, #3]
  55733. 8016ecc: 721a strb r2, [r3, #8]
  55734. /* prevent application threads from blocking on 'recvmbox'/'acceptmbox' */
  55735. conn->flags |= NETCONN_FLAG_MBOXCLOSED;
  55736. 8016ece: 69fb ldr r3, [r7, #28]
  55737. 8016ed0: f893 3028 ldrb.w r3, [r3, #40] @ 0x28
  55738. 8016ed4: f043 0301 orr.w r3, r3, #1
  55739. 8016ed8: b2da uxtb r2, r3
  55740. 8016eda: 69fb ldr r3, [r7, #28]
  55741. 8016edc: f883 2028 strb.w r2, [r3, #40] @ 0x28
  55742. /* reset conn->state now before waking up other threads */
  55743. old_state = conn->state;
  55744. 8016ee0: 69fb ldr r3, [r7, #28]
  55745. 8016ee2: 785b ldrb r3, [r3, #1]
  55746. 8016ee4: 75fb strb r3, [r7, #23]
  55747. conn->state = NETCONN_NONE;
  55748. 8016ee6: 69fb ldr r3, [r7, #28]
  55749. 8016ee8: 2200 movs r2, #0
  55750. 8016eea: 705a strb r2, [r3, #1]
  55751. SYS_ARCH_UNPROTECT(lev);
  55752. 8016eec: 69b8 ldr r0, [r7, #24]
  55753. 8016eee: f010 fa35 bl 802735c <sys_arch_unprotect>
  55754. /* Notify the user layer about a connection error. Used to signal select. */
  55755. API_EVENT(conn, NETCONN_EVT_ERROR, 0);
  55756. 8016ef2: 69fb ldr r3, [r7, #28]
  55757. 8016ef4: 6b1b ldr r3, [r3, #48] @ 0x30
  55758. 8016ef6: 2b00 cmp r3, #0
  55759. 8016ef8: d005 beq.n 8016f06 <err_tcp+0x6e>
  55760. 8016efa: 69fb ldr r3, [r7, #28]
  55761. 8016efc: 6b1b ldr r3, [r3, #48] @ 0x30
  55762. 8016efe: 2200 movs r2, #0
  55763. 8016f00: 2104 movs r1, #4
  55764. 8016f02: 69f8 ldr r0, [r7, #28]
  55765. 8016f04: 4798 blx r3
  55766. /* Try to release selects pending on 'read' or 'write', too.
  55767. They will get an error if they actually try to read or write. */
  55768. API_EVENT(conn, NETCONN_EVT_RCVPLUS, 0);
  55769. 8016f06: 69fb ldr r3, [r7, #28]
  55770. 8016f08: 6b1b ldr r3, [r3, #48] @ 0x30
  55771. 8016f0a: 2b00 cmp r3, #0
  55772. 8016f0c: d005 beq.n 8016f1a <err_tcp+0x82>
  55773. 8016f0e: 69fb ldr r3, [r7, #28]
  55774. 8016f10: 6b1b ldr r3, [r3, #48] @ 0x30
  55775. 8016f12: 2200 movs r2, #0
  55776. 8016f14: 2100 movs r1, #0
  55777. 8016f16: 69f8 ldr r0, [r7, #28]
  55778. 8016f18: 4798 blx r3
  55779. API_EVENT(conn, NETCONN_EVT_SENDPLUS, 0);
  55780. 8016f1a: 69fb ldr r3, [r7, #28]
  55781. 8016f1c: 6b1b ldr r3, [r3, #48] @ 0x30
  55782. 8016f1e: 2b00 cmp r3, #0
  55783. 8016f20: d005 beq.n 8016f2e <err_tcp+0x96>
  55784. 8016f22: 69fb ldr r3, [r7, #28]
  55785. 8016f24: 6b1b ldr r3, [r3, #48] @ 0x30
  55786. 8016f26: 2200 movs r2, #0
  55787. 8016f28: 2102 movs r1, #2
  55788. 8016f2a: 69f8 ldr r0, [r7, #28]
  55789. 8016f2c: 4798 blx r3
  55790. mbox_msg = lwip_netconn_err_to_msg(err);
  55791. 8016f2e: f997 3003 ldrsb.w r3, [r7, #3]
  55792. 8016f32: 4618 mov r0, r3
  55793. 8016f34: f7ff fd52 bl 80169dc <lwip_netconn_err_to_msg>
  55794. 8016f38: 6138 str r0, [r7, #16]
  55795. /* pass error message to recvmbox to wake up pending recv */
  55796. if (NETCONN_MBOX_VALID(conn, &conn->recvmbox)) {
  55797. 8016f3a: 69fb ldr r3, [r7, #28]
  55798. 8016f3c: 3310 adds r3, #16
  55799. 8016f3e: 4618 mov r0, r3
  55800. 8016f40: f010 f8f4 bl 802712c <sys_mbox_valid>
  55801. 8016f44: 4603 mov r3, r0
  55802. 8016f46: 2b00 cmp r3, #0
  55803. 8016f48: d005 beq.n 8016f56 <err_tcp+0xbe>
  55804. /* use trypost to prevent deadlock */
  55805. sys_mbox_trypost(&conn->recvmbox, mbox_msg);
  55806. 8016f4a: 69fb ldr r3, [r7, #28]
  55807. 8016f4c: 3310 adds r3, #16
  55808. 8016f4e: 6939 ldr r1, [r7, #16]
  55809. 8016f50: 4618 mov r0, r3
  55810. 8016f52: f010 f889 bl 8027068 <sys_mbox_trypost>
  55811. }
  55812. /* pass error message to acceptmbox to wake up pending accept */
  55813. if (NETCONN_MBOX_VALID(conn, &conn->acceptmbox)) {
  55814. 8016f56: 69fb ldr r3, [r7, #28]
  55815. 8016f58: 3314 adds r3, #20
  55816. 8016f5a: 4618 mov r0, r3
  55817. 8016f5c: f010 f8e6 bl 802712c <sys_mbox_valid>
  55818. 8016f60: 4603 mov r3, r0
  55819. 8016f62: 2b00 cmp r3, #0
  55820. 8016f64: d005 beq.n 8016f72 <err_tcp+0xda>
  55821. /* use trypost to preven deadlock */
  55822. sys_mbox_trypost(&conn->acceptmbox, mbox_msg);
  55823. 8016f66: 69fb ldr r3, [r7, #28]
  55824. 8016f68: 3314 adds r3, #20
  55825. 8016f6a: 6939 ldr r1, [r7, #16]
  55826. 8016f6c: 4618 mov r0, r3
  55827. 8016f6e: f010 f87b bl 8027068 <sys_mbox_trypost>
  55828. }
  55829. if ((old_state == NETCONN_WRITE) || (old_state == NETCONN_CLOSE) ||
  55830. 8016f72: 7dfb ldrb r3, [r7, #23]
  55831. 8016f74: 2b01 cmp r3, #1
  55832. 8016f76: d005 beq.n 8016f84 <err_tcp+0xec>
  55833. 8016f78: 7dfb ldrb r3, [r7, #23]
  55834. 8016f7a: 2b04 cmp r3, #4
  55835. 8016f7c: d002 beq.n 8016f84 <err_tcp+0xec>
  55836. 8016f7e: 7dfb ldrb r3, [r7, #23]
  55837. 8016f80: 2b03 cmp r3, #3
  55838. 8016f82: d146 bne.n 8017012 <err_tcp+0x17a>
  55839. (old_state == NETCONN_CONNECT)) {
  55840. /* calling lwip_netconn_do_writemore/lwip_netconn_do_close_internal is not necessary
  55841. since the pcb has already been deleted! */
  55842. int was_nonblocking_connect = IN_NONBLOCKING_CONNECT(conn);
  55843. 8016f84: 69fb ldr r3, [r7, #28]
  55844. 8016f86: f893 3028 ldrb.w r3, [r3, #40] @ 0x28
  55845. 8016f8a: f003 0304 and.w r3, r3, #4
  55846. 8016f8e: 2b00 cmp r3, #0
  55847. 8016f90: bf14 ite ne
  55848. 8016f92: 2301 movne r3, #1
  55849. 8016f94: 2300 moveq r3, #0
  55850. 8016f96: b2db uxtb r3, r3
  55851. 8016f98: 60fb str r3, [r7, #12]
  55852. SET_NONBLOCKING_CONNECT(conn, 0);
  55853. 8016f9a: 69fb ldr r3, [r7, #28]
  55854. 8016f9c: f893 3028 ldrb.w r3, [r3, #40] @ 0x28
  55855. 8016fa0: f023 0304 bic.w r3, r3, #4
  55856. 8016fa4: b2da uxtb r2, r3
  55857. 8016fa6: 69fb ldr r3, [r7, #28]
  55858. 8016fa8: f883 2028 strb.w r2, [r3, #40] @ 0x28
  55859. if (!was_nonblocking_connect) {
  55860. 8016fac: 68fb ldr r3, [r7, #12]
  55861. 8016fae: 2b00 cmp r3, #0
  55862. 8016fb0: d13b bne.n 801702a <err_tcp+0x192>
  55863. sys_sem_t *op_completed_sem;
  55864. /* set error return code */
  55865. LWIP_ASSERT("conn->current_msg != NULL", conn->current_msg != NULL);
  55866. 8016fb2: 69fb ldr r3, [r7, #28]
  55867. 8016fb4: 6adb ldr r3, [r3, #44] @ 0x2c
  55868. 8016fb6: 2b00 cmp r3, #0
  55869. 8016fb8: d106 bne.n 8016fc8 <err_tcp+0x130>
  55870. 8016fba: 4b1e ldr r3, [pc, #120] @ (8017034 <err_tcp+0x19c>)
  55871. 8016fbc: f44f 72f3 mov.w r2, #486 @ 0x1e6
  55872. 8016fc0: 491f ldr r1, [pc, #124] @ (8017040 <err_tcp+0x1a8>)
  55873. 8016fc2: 481e ldr r0, [pc, #120] @ (801703c <err_tcp+0x1a4>)
  55874. 8016fc4: f013 fc52 bl 802a86c <iprintf>
  55875. if (old_state == NETCONN_CLOSE) {
  55876. 8016fc8: 7dfb ldrb r3, [r7, #23]
  55877. 8016fca: 2b04 cmp r3, #4
  55878. 8016fcc: d104 bne.n 8016fd8 <err_tcp+0x140>
  55879. /* let close succeed: the connection is closed after all... */
  55880. conn->current_msg->err = ERR_OK;
  55881. 8016fce: 69fb ldr r3, [r7, #28]
  55882. 8016fd0: 6adb ldr r3, [r3, #44] @ 0x2c
  55883. 8016fd2: 2200 movs r2, #0
  55884. 8016fd4: 711a strb r2, [r3, #4]
  55885. 8016fd6: e003 b.n 8016fe0 <err_tcp+0x148>
  55886. } else {
  55887. /* Write and connect fail */
  55888. conn->current_msg->err = err;
  55889. 8016fd8: 69fb ldr r3, [r7, #28]
  55890. 8016fda: 6adb ldr r3, [r3, #44] @ 0x2c
  55891. 8016fdc: 78fa ldrb r2, [r7, #3]
  55892. 8016fde: 711a strb r2, [r3, #4]
  55893. }
  55894. op_completed_sem = LWIP_API_MSG_SEM(conn->current_msg);
  55895. 8016fe0: 69fb ldr r3, [r7, #28]
  55896. 8016fe2: 6adb ldr r3, [r3, #44] @ 0x2c
  55897. 8016fe4: 681b ldr r3, [r3, #0]
  55898. 8016fe6: 330c adds r3, #12
  55899. 8016fe8: 60bb str r3, [r7, #8]
  55900. LWIP_ASSERT("inavlid op_completed_sem", sys_sem_valid(op_completed_sem));
  55901. 8016fea: 68b8 ldr r0, [r7, #8]
  55902. 8016fec: f010 f92c bl 8027248 <sys_sem_valid>
  55903. 8016ff0: 4603 mov r3, r0
  55904. 8016ff2: 2b00 cmp r3, #0
  55905. 8016ff4: d106 bne.n 8017004 <err_tcp+0x16c>
  55906. 8016ff6: 4b0f ldr r3, [pc, #60] @ (8017034 <err_tcp+0x19c>)
  55907. 8016ff8: f240 12ef movw r2, #495 @ 0x1ef
  55908. 8016ffc: 4911 ldr r1, [pc, #68] @ (8017044 <err_tcp+0x1ac>)
  55909. 8016ffe: 480f ldr r0, [pc, #60] @ (801703c <err_tcp+0x1a4>)
  55910. 8017000: f013 fc34 bl 802a86c <iprintf>
  55911. conn->current_msg = NULL;
  55912. 8017004: 69fb ldr r3, [r7, #28]
  55913. 8017006: 2200 movs r2, #0
  55914. 8017008: 62da str r2, [r3, #44] @ 0x2c
  55915. /* wake up the waiting task */
  55916. sys_sem_signal(op_completed_sem);
  55917. 801700a: 68b8 ldr r0, [r7, #8]
  55918. 801700c: f010 f902 bl 8027214 <sys_sem_signal>
  55919. (old_state == NETCONN_CONNECT)) {
  55920. 8017010: e00b b.n 801702a <err_tcp+0x192>
  55921. } else {
  55922. /* @todo: test what happens for error on nonblocking connect */
  55923. }
  55924. } else {
  55925. LWIP_ASSERT("conn->current_msg == NULL", conn->current_msg == NULL);
  55926. 8017012: 69fb ldr r3, [r7, #28]
  55927. 8017014: 6adb ldr r3, [r3, #44] @ 0x2c
  55928. 8017016: 2b00 cmp r3, #0
  55929. 8017018: d008 beq.n 801702c <err_tcp+0x194>
  55930. 801701a: 4b06 ldr r3, [pc, #24] @ (8017034 <err_tcp+0x19c>)
  55931. 801701c: f240 12f7 movw r2, #503 @ 0x1f7
  55932. 8017020: 4909 ldr r1, [pc, #36] @ (8017048 <err_tcp+0x1b0>)
  55933. 8017022: 4806 ldr r0, [pc, #24] @ (801703c <err_tcp+0x1a4>)
  55934. 8017024: f013 fc22 bl 802a86c <iprintf>
  55935. }
  55936. }
  55937. 8017028: e000 b.n 801702c <err_tcp+0x194>
  55938. (old_state == NETCONN_CONNECT)) {
  55939. 801702a: bf00 nop
  55940. }
  55941. 801702c: bf00 nop
  55942. 801702e: 3720 adds r7, #32
  55943. 8017030: 46bd mov sp, r7
  55944. 8017032: bd80 pop {r7, pc}
  55945. 8017034: 0802dedc .word 0x0802dedc
  55946. 8017038: 0802e034 .word 0x0802e034
  55947. 801703c: 0802df20 .word 0x0802df20
  55948. 8017040: 0802e044 .word 0x0802e044
  55949. 8017044: 0802e060 .word 0x0802e060
  55950. 8017048: 0802e07c .word 0x0802e07c
  55951. 0801704c <setup_tcp>:
  55952. *
  55953. * @param conn the TCP netconn to setup
  55954. */
  55955. static void
  55956. setup_tcp(struct netconn *conn)
  55957. {
  55958. 801704c: b580 push {r7, lr}
  55959. 801704e: b084 sub sp, #16
  55960. 8017050: af00 add r7, sp, #0
  55961. 8017052: 6078 str r0, [r7, #4]
  55962. struct tcp_pcb *pcb;
  55963. pcb = conn->pcb.tcp;
  55964. 8017054: 687b ldr r3, [r7, #4]
  55965. 8017056: 685b ldr r3, [r3, #4]
  55966. 8017058: 60fb str r3, [r7, #12]
  55967. tcp_arg(pcb, conn);
  55968. 801705a: 6879 ldr r1, [r7, #4]
  55969. 801705c: 68f8 ldr r0, [r7, #12]
  55970. 801705e: f005 ffe3 bl 801d028 <tcp_arg>
  55971. tcp_recv(pcb, recv_tcp);
  55972. 8017062: 490a ldr r1, [pc, #40] @ (801708c <setup_tcp+0x40>)
  55973. 8017064: 68f8 ldr r0, [r7, #12]
  55974. 8017066: f005 fff1 bl 801d04c <tcp_recv>
  55975. tcp_sent(pcb, sent_tcp);
  55976. 801706a: 4909 ldr r1, [pc, #36] @ (8017090 <setup_tcp+0x44>)
  55977. 801706c: 68f8 ldr r0, [r7, #12]
  55978. 801706e: f006 f811 bl 801d094 <tcp_sent>
  55979. tcp_poll(pcb, poll_tcp, NETCONN_TCP_POLL_INTERVAL);
  55980. 8017072: 2202 movs r2, #2
  55981. 8017074: 4907 ldr r1, [pc, #28] @ (8017094 <setup_tcp+0x48>)
  55982. 8017076: 68f8 ldr r0, [r7, #12]
  55983. 8017078: f006 f86c bl 801d154 <tcp_poll>
  55984. tcp_err(pcb, err_tcp);
  55985. 801707c: 4906 ldr r1, [pc, #24] @ (8017098 <setup_tcp+0x4c>)
  55986. 801707e: 68f8 ldr r0, [r7, #12]
  55987. 8017080: f006 f82c bl 801d0dc <tcp_err>
  55988. }
  55989. 8017084: bf00 nop
  55990. 8017086: 3710 adds r7, #16
  55991. 8017088: 46bd mov sp, r7
  55992. 801708a: bd80 pop {r7, pc}
  55993. 801708c: 08016bf5 .word 0x08016bf5
  55994. 8017090: 08016de9 .word 0x08016de9
  55995. 8017094: 08016d19 .word 0x08016d19
  55996. 8017098: 08016e99 .word 0x08016e99
  55997. 0801709c <pcb_new>:
  55998. *
  55999. * @param msg the api_msg describing the connection type
  56000. */
  56001. static void
  56002. pcb_new(struct api_msg *msg)
  56003. {
  56004. 801709c: b590 push {r4, r7, lr}
  56005. 801709e: b085 sub sp, #20
  56006. 80170a0: af00 add r7, sp, #0
  56007. 80170a2: 6078 str r0, [r7, #4]
  56008. enum lwip_ip_addr_type iptype = IPADDR_TYPE_V4;
  56009. 80170a4: 2300 movs r3, #0
  56010. 80170a6: 73fb strb r3, [r7, #15]
  56011. LWIP_ASSERT("pcb_new: pcb already allocated", msg->conn->pcb.tcp == NULL);
  56012. 80170a8: 687b ldr r3, [r7, #4]
  56013. 80170aa: 681b ldr r3, [r3, #0]
  56014. 80170ac: 685b ldr r3, [r3, #4]
  56015. 80170ae: 2b00 cmp r3, #0
  56016. 80170b0: d006 beq.n 80170c0 <pcb_new+0x24>
  56017. 80170b2: 4b2b ldr r3, [pc, #172] @ (8017160 <pcb_new+0xc4>)
  56018. 80170b4: f240 2265 movw r2, #613 @ 0x265
  56019. 80170b8: 492a ldr r1, [pc, #168] @ (8017164 <pcb_new+0xc8>)
  56020. 80170ba: 482b ldr r0, [pc, #172] @ (8017168 <pcb_new+0xcc>)
  56021. 80170bc: f013 fbd6 bl 802a86c <iprintf>
  56022. iptype = IPADDR_TYPE_ANY;
  56023. }
  56024. #endif
  56025. /* Allocate a PCB for this connection */
  56026. switch (NETCONNTYPE_GROUP(msg->conn->type)) {
  56027. 80170c0: 687b ldr r3, [r7, #4]
  56028. 80170c2: 681b ldr r3, [r3, #0]
  56029. 80170c4: 781b ldrb r3, [r3, #0]
  56030. 80170c6: f003 03f0 and.w r3, r3, #240 @ 0xf0
  56031. 80170ca: 2b10 cmp r3, #16
  56032. 80170cc: d022 beq.n 8017114 <pcb_new+0x78>
  56033. 80170ce: 2b20 cmp r3, #32
  56034. 80170d0: d133 bne.n 801713a <pcb_new+0x9e>
  56035. }
  56036. break;
  56037. #endif /* LWIP_RAW */
  56038. #if LWIP_UDP
  56039. case NETCONN_UDP:
  56040. msg->conn->pcb.udp = udp_new_ip_type(iptype);
  56041. 80170d2: 687b ldr r3, [r7, #4]
  56042. 80170d4: 681c ldr r4, [r3, #0]
  56043. 80170d6: 7bfb ldrb r3, [r7, #15]
  56044. 80170d8: 4618 mov r0, r3
  56045. 80170da: f00b fb94 bl 8022806 <udp_new_ip_type>
  56046. 80170de: 4603 mov r3, r0
  56047. 80170e0: 6063 str r3, [r4, #4]
  56048. if (msg->conn->pcb.udp != NULL) {
  56049. 80170e2: 687b ldr r3, [r7, #4]
  56050. 80170e4: 681b ldr r3, [r3, #0]
  56051. 80170e6: 685b ldr r3, [r3, #4]
  56052. 80170e8: 2b00 cmp r3, #0
  56053. 80170ea: d02a beq.n 8017142 <pcb_new+0xa6>
  56054. #if LWIP_UDPLITE
  56055. if (NETCONNTYPE_ISUDPLITE(msg->conn->type)) {
  56056. udp_setflags(msg->conn->pcb.udp, UDP_FLAGS_UDPLITE);
  56057. }
  56058. #endif /* LWIP_UDPLITE */
  56059. if (NETCONNTYPE_ISUDPNOCHKSUM(msg->conn->type)) {
  56060. 80170ec: 687b ldr r3, [r7, #4]
  56061. 80170ee: 681b ldr r3, [r3, #0]
  56062. 80170f0: 781b ldrb r3, [r3, #0]
  56063. 80170f2: 2b22 cmp r3, #34 @ 0x22
  56064. 80170f4: d104 bne.n 8017100 <pcb_new+0x64>
  56065. udp_setflags(msg->conn->pcb.udp, UDP_FLAGS_NOCHKSUM);
  56066. 80170f6: 687b ldr r3, [r7, #4]
  56067. 80170f8: 681b ldr r3, [r3, #0]
  56068. 80170fa: 685b ldr r3, [r3, #4]
  56069. 80170fc: 2201 movs r2, #1
  56070. 80170fe: 741a strb r2, [r3, #16]
  56071. }
  56072. udp_recv(msg->conn->pcb.udp, recv_udp, msg->conn);
  56073. 8017100: 687b ldr r3, [r7, #4]
  56074. 8017102: 681b ldr r3, [r3, #0]
  56075. 8017104: 6858 ldr r0, [r3, #4]
  56076. 8017106: 687b ldr r3, [r7, #4]
  56077. 8017108: 681b ldr r3, [r3, #0]
  56078. 801710a: 461a mov r2, r3
  56079. 801710c: 4917 ldr r1, [pc, #92] @ (801716c <pcb_new+0xd0>)
  56080. 801710e: f00b fafb bl 8022708 <udp_recv>
  56081. }
  56082. break;
  56083. 8017112: e016 b.n 8017142 <pcb_new+0xa6>
  56084. #endif /* LWIP_UDP */
  56085. #if LWIP_TCP
  56086. case NETCONN_TCP:
  56087. msg->conn->pcb.tcp = tcp_new_ip_type(iptype);
  56088. 8017114: 687b ldr r3, [r7, #4]
  56089. 8017116: 681c ldr r4, [r3, #0]
  56090. 8017118: 7bfb ldrb r3, [r7, #15]
  56091. 801711a: 4618 mov r0, r3
  56092. 801711c: f005 ff76 bl 801d00c <tcp_new_ip_type>
  56093. 8017120: 4603 mov r3, r0
  56094. 8017122: 6063 str r3, [r4, #4]
  56095. if (msg->conn->pcb.tcp != NULL) {
  56096. 8017124: 687b ldr r3, [r7, #4]
  56097. 8017126: 681b ldr r3, [r3, #0]
  56098. 8017128: 685b ldr r3, [r3, #4]
  56099. 801712a: 2b00 cmp r3, #0
  56100. 801712c: d00b beq.n 8017146 <pcb_new+0xaa>
  56101. setup_tcp(msg->conn);
  56102. 801712e: 687b ldr r3, [r7, #4]
  56103. 8017130: 681b ldr r3, [r3, #0]
  56104. 8017132: 4618 mov r0, r3
  56105. 8017134: f7ff ff8a bl 801704c <setup_tcp>
  56106. }
  56107. break;
  56108. 8017138: e005 b.n 8017146 <pcb_new+0xaa>
  56109. #endif /* LWIP_TCP */
  56110. default:
  56111. /* Unsupported netconn type, e.g. protocol disabled */
  56112. msg->err = ERR_VAL;
  56113. 801713a: 687b ldr r3, [r7, #4]
  56114. 801713c: 22fa movs r2, #250 @ 0xfa
  56115. 801713e: 711a strb r2, [r3, #4]
  56116. return;
  56117. 8017140: e00a b.n 8017158 <pcb_new+0xbc>
  56118. break;
  56119. 8017142: bf00 nop
  56120. 8017144: e000 b.n 8017148 <pcb_new+0xac>
  56121. break;
  56122. 8017146: bf00 nop
  56123. }
  56124. if (msg->conn->pcb.ip == NULL) {
  56125. 8017148: 687b ldr r3, [r7, #4]
  56126. 801714a: 681b ldr r3, [r3, #0]
  56127. 801714c: 685b ldr r3, [r3, #4]
  56128. 801714e: 2b00 cmp r3, #0
  56129. 8017150: d102 bne.n 8017158 <pcb_new+0xbc>
  56130. msg->err = ERR_MEM;
  56131. 8017152: 687b ldr r3, [r7, #4]
  56132. 8017154: 22ff movs r2, #255 @ 0xff
  56133. 8017156: 711a strb r2, [r3, #4]
  56134. }
  56135. }
  56136. 8017158: 3714 adds r7, #20
  56137. 801715a: 46bd mov sp, r7
  56138. 801715c: bd90 pop {r4, r7, pc}
  56139. 801715e: bf00 nop
  56140. 8017160: 0802dedc .word 0x0802dedc
  56141. 8017164: 0802e0c0 .word 0x0802e0c0
  56142. 8017168: 0802df20 .word 0x0802df20
  56143. 801716c: 08016abd .word 0x08016abd
  56144. 08017170 <lwip_netconn_do_newconn>:
  56145. *
  56146. * @param m the api_msg describing the connection type
  56147. */
  56148. void
  56149. lwip_netconn_do_newconn(void *m)
  56150. {
  56151. 8017170: b580 push {r7, lr}
  56152. 8017172: b084 sub sp, #16
  56153. 8017174: af00 add r7, sp, #0
  56154. 8017176: 6078 str r0, [r7, #4]
  56155. struct api_msg *msg = (struct api_msg *)m;
  56156. 8017178: 687b ldr r3, [r7, #4]
  56157. 801717a: 60fb str r3, [r7, #12]
  56158. msg->err = ERR_OK;
  56159. 801717c: 68fb ldr r3, [r7, #12]
  56160. 801717e: 2200 movs r2, #0
  56161. 8017180: 711a strb r2, [r3, #4]
  56162. if (msg->conn->pcb.tcp == NULL) {
  56163. 8017182: 68fb ldr r3, [r7, #12]
  56164. 8017184: 681b ldr r3, [r3, #0]
  56165. 8017186: 685b ldr r3, [r3, #4]
  56166. 8017188: 2b00 cmp r3, #0
  56167. 801718a: d102 bne.n 8017192 <lwip_netconn_do_newconn+0x22>
  56168. pcb_new(msg);
  56169. 801718c: 68f8 ldr r0, [r7, #12]
  56170. 801718e: f7ff ff85 bl 801709c <pcb_new>
  56171. /* Else? This "new" connection already has a PCB allocated. */
  56172. /* Is this an error condition? Should it be deleted? */
  56173. /* We currently just are happy and return. */
  56174. TCPIP_APIMSG_ACK(msg);
  56175. }
  56176. 8017192: bf00 nop
  56177. 8017194: 3710 adds r7, #16
  56178. 8017196: 46bd mov sp, r7
  56179. 8017198: bd80 pop {r7, pc}
  56180. ...
  56181. 0801719c <netconn_alloc>:
  56182. * @return a newly allocated struct netconn or
  56183. * NULL on memory error
  56184. */
  56185. struct netconn *
  56186. netconn_alloc(enum netconn_type t, netconn_callback callback)
  56187. {
  56188. 801719c: b580 push {r7, lr}
  56189. 801719e: b086 sub sp, #24
  56190. 80171a0: af00 add r7, sp, #0
  56191. 80171a2: 4603 mov r3, r0
  56192. 80171a4: 6039 str r1, [r7, #0]
  56193. 80171a6: 71fb strb r3, [r7, #7]
  56194. struct netconn *conn;
  56195. int size;
  56196. u8_t init_flags = 0;
  56197. 80171a8: 2300 movs r3, #0
  56198. 80171aa: 74fb strb r3, [r7, #19]
  56199. conn = (struct netconn *)memp_malloc(MEMP_NETCONN);
  56200. 80171ac: 2007 movs r0, #7
  56201. 80171ae: f003 f981 bl 801a4b4 <memp_malloc>
  56202. 80171b2: 60f8 str r0, [r7, #12]
  56203. if (conn == NULL) {
  56204. 80171b4: 68fb ldr r3, [r7, #12]
  56205. 80171b6: 2b00 cmp r3, #0
  56206. 80171b8: d101 bne.n 80171be <netconn_alloc+0x22>
  56207. return NULL;
  56208. 80171ba: 2300 movs r3, #0
  56209. 80171bc: e05c b.n 8017278 <netconn_alloc+0xdc>
  56210. }
  56211. conn->pending_err = ERR_OK;
  56212. 80171be: 68fb ldr r3, [r7, #12]
  56213. 80171c0: 2200 movs r2, #0
  56214. 80171c2: 721a strb r2, [r3, #8]
  56215. conn->type = t;
  56216. 80171c4: 68fb ldr r3, [r7, #12]
  56217. 80171c6: 79fa ldrb r2, [r7, #7]
  56218. 80171c8: 701a strb r2, [r3, #0]
  56219. conn->pcb.tcp = NULL;
  56220. 80171ca: 68fb ldr r3, [r7, #12]
  56221. 80171cc: 2200 movs r2, #0
  56222. 80171ce: 605a str r2, [r3, #4]
  56223. /* If all sizes are the same, every compiler should optimize this switch to nothing */
  56224. switch (NETCONNTYPE_GROUP(t)) {
  56225. 80171d0: 79fb ldrb r3, [r7, #7]
  56226. 80171d2: f003 03f0 and.w r3, r3, #240 @ 0xf0
  56227. 80171d6: 2b10 cmp r3, #16
  56228. 80171d8: d004 beq.n 80171e4 <netconn_alloc+0x48>
  56229. 80171da: 2b20 cmp r3, #32
  56230. 80171dc: d105 bne.n 80171ea <netconn_alloc+0x4e>
  56231. size = DEFAULT_RAW_RECVMBOX_SIZE;
  56232. break;
  56233. #endif /* LWIP_RAW */
  56234. #if LWIP_UDP
  56235. case NETCONN_UDP:
  56236. size = DEFAULT_UDP_RECVMBOX_SIZE;
  56237. 80171de: 2306 movs r3, #6
  56238. 80171e0: 617b str r3, [r7, #20]
  56239. #if LWIP_NETBUF_RECVINFO
  56240. init_flags |= NETCONN_FLAG_PKTINFO;
  56241. #endif /* LWIP_NETBUF_RECVINFO */
  56242. break;
  56243. 80171e2: e00a b.n 80171fa <netconn_alloc+0x5e>
  56244. #endif /* LWIP_UDP */
  56245. #if LWIP_TCP
  56246. case NETCONN_TCP:
  56247. size = DEFAULT_TCP_RECVMBOX_SIZE;
  56248. 80171e4: 2306 movs r3, #6
  56249. 80171e6: 617b str r3, [r7, #20]
  56250. break;
  56251. 80171e8: e007 b.n 80171fa <netconn_alloc+0x5e>
  56252. #endif /* LWIP_TCP */
  56253. default:
  56254. LWIP_ASSERT("netconn_alloc: undefined netconn_type", 0);
  56255. 80171ea: 4b25 ldr r3, [pc, #148] @ (8017280 <netconn_alloc+0xe4>)
  56256. 80171ec: f240 22e5 movw r2, #741 @ 0x2e5
  56257. 80171f0: 4924 ldr r1, [pc, #144] @ (8017284 <netconn_alloc+0xe8>)
  56258. 80171f2: 4825 ldr r0, [pc, #148] @ (8017288 <netconn_alloc+0xec>)
  56259. 80171f4: f013 fb3a bl 802a86c <iprintf>
  56260. goto free_and_return;
  56261. 80171f8: e039 b.n 801726e <netconn_alloc+0xd2>
  56262. }
  56263. if (sys_mbox_new(&conn->recvmbox, size) != ERR_OK) {
  56264. 80171fa: 68fb ldr r3, [r7, #12]
  56265. 80171fc: 3310 adds r3, #16
  56266. 80171fe: 6979 ldr r1, [r7, #20]
  56267. 8017200: 4618 mov r0, r3
  56268. 8017202: f00f ff05 bl 8027010 <sys_mbox_new>
  56269. 8017206: 4603 mov r3, r0
  56270. 8017208: 2b00 cmp r3, #0
  56271. 801720a: d12f bne.n 801726c <netconn_alloc+0xd0>
  56272. goto free_and_return;
  56273. }
  56274. #if !LWIP_NETCONN_SEM_PER_THREAD
  56275. if (sys_sem_new(&conn->op_completed, 0) != ERR_OK) {
  56276. 801720c: 68fb ldr r3, [r7, #12]
  56277. 801720e: 330c adds r3, #12
  56278. 8017210: 2100 movs r1, #0
  56279. 8017212: 4618 mov r0, r3
  56280. 8017214: f00f ffa8 bl 8027168 <sys_sem_new>
  56281. 8017218: 4603 mov r3, r0
  56282. 801721a: 2b00 cmp r3, #0
  56283. 801721c: d005 beq.n 801722a <netconn_alloc+0x8e>
  56284. sys_mbox_free(&conn->recvmbox);
  56285. 801721e: 68fb ldr r3, [r7, #12]
  56286. 8017220: 3310 adds r3, #16
  56287. 8017222: 4618 mov r0, r3
  56288. 8017224: f00f ff0e bl 8027044 <sys_mbox_free>
  56289. goto free_and_return;
  56290. 8017228: e021 b.n 801726e <netconn_alloc+0xd2>
  56291. }
  56292. #endif
  56293. #if LWIP_TCP
  56294. sys_mbox_set_invalid(&conn->acceptmbox);
  56295. 801722a: 68fb ldr r3, [r7, #12]
  56296. 801722c: 3314 adds r3, #20
  56297. 801722e: 4618 mov r0, r3
  56298. 8017230: f00f ff8d bl 802714e <sys_mbox_set_invalid>
  56299. #endif
  56300. conn->state = NETCONN_NONE;
  56301. 8017234: 68fb ldr r3, [r7, #12]
  56302. 8017236: 2200 movs r2, #0
  56303. 8017238: 705a strb r2, [r3, #1]
  56304. #if LWIP_SOCKET
  56305. /* initialize socket to -1 since 0 is a valid socket */
  56306. conn->socket = -1;
  56307. 801723a: 68fb ldr r3, [r7, #12]
  56308. 801723c: f04f 32ff mov.w r2, #4294967295 @ 0xffffffff
  56309. 8017240: 619a str r2, [r3, #24]
  56310. #endif /* LWIP_SOCKET */
  56311. conn->callback = callback;
  56312. 8017242: 68fb ldr r3, [r7, #12]
  56313. 8017244: 683a ldr r2, [r7, #0]
  56314. 8017246: 631a str r2, [r3, #48] @ 0x30
  56315. #if LWIP_TCP
  56316. conn->current_msg = NULL;
  56317. 8017248: 68fb ldr r3, [r7, #12]
  56318. 801724a: 2200 movs r2, #0
  56319. 801724c: 62da str r2, [r3, #44] @ 0x2c
  56320. #endif /* LWIP_TCP */
  56321. #if LWIP_SO_SNDTIMEO
  56322. conn->send_timeout = 0;
  56323. #endif /* LWIP_SO_SNDTIMEO */
  56324. #if LWIP_SO_RCVTIMEO
  56325. conn->recv_timeout = 0;
  56326. 801724e: 68fb ldr r3, [r7, #12]
  56327. 8017250: 2200 movs r2, #0
  56328. 8017252: 61da str r2, [r3, #28]
  56329. #endif /* LWIP_SO_RCVTIMEO */
  56330. #if LWIP_SO_RCVBUF
  56331. conn->recv_bufsize = RECV_BUFSIZE_DEFAULT;
  56332. 8017254: 68fb ldr r3, [r7, #12]
  56333. 8017256: 4a0d ldr r2, [pc, #52] @ (801728c <netconn_alloc+0xf0>)
  56334. 8017258: 621a str r2, [r3, #32]
  56335. conn->recv_avail = 0;
  56336. 801725a: 68fb ldr r3, [r7, #12]
  56337. 801725c: 2200 movs r2, #0
  56338. 801725e: 625a str r2, [r3, #36] @ 0x24
  56339. #endif /* LWIP_SO_RCVBUF */
  56340. #if LWIP_SO_LINGER
  56341. conn->linger = -1;
  56342. #endif /* LWIP_SO_LINGER */
  56343. conn->flags = init_flags;
  56344. 8017260: 68fb ldr r3, [r7, #12]
  56345. 8017262: 7cfa ldrb r2, [r7, #19]
  56346. 8017264: f883 2028 strb.w r2, [r3, #40] @ 0x28
  56347. return conn;
  56348. 8017268: 68fb ldr r3, [r7, #12]
  56349. 801726a: e005 b.n 8017278 <netconn_alloc+0xdc>
  56350. goto free_and_return;
  56351. 801726c: bf00 nop
  56352. free_and_return:
  56353. memp_free(MEMP_NETCONN, conn);
  56354. 801726e: 68f9 ldr r1, [r7, #12]
  56355. 8017270: 2007 movs r0, #7
  56356. 8017272: f003 f995 bl 801a5a0 <memp_free>
  56357. return NULL;
  56358. 8017276: 2300 movs r3, #0
  56359. }
  56360. 8017278: 4618 mov r0, r3
  56361. 801727a: 3718 adds r7, #24
  56362. 801727c: 46bd mov sp, r7
  56363. 801727e: bd80 pop {r7, pc}
  56364. 8017280: 0802dedc .word 0x0802dedc
  56365. 8017284: 0802e0e0 .word 0x0802e0e0
  56366. 8017288: 0802df20 .word 0x0802df20
  56367. 801728c: 77359400 .word 0x77359400
  56368. 08017290 <netconn_free>:
  56369. *
  56370. * @param conn the netconn to free
  56371. */
  56372. void
  56373. netconn_free(struct netconn *conn)
  56374. {
  56375. 8017290: b580 push {r7, lr}
  56376. 8017292: b082 sub sp, #8
  56377. 8017294: af00 add r7, sp, #0
  56378. 8017296: 6078 str r0, [r7, #4]
  56379. LWIP_ASSERT("PCB must be deallocated outside this function", conn->pcb.tcp == NULL);
  56380. 8017298: 687b ldr r3, [r7, #4]
  56381. 801729a: 685b ldr r3, [r3, #4]
  56382. 801729c: 2b00 cmp r3, #0
  56383. 801729e: d006 beq.n 80172ae <netconn_free+0x1e>
  56384. 80172a0: 4b1b ldr r3, [pc, #108] @ (8017310 <netconn_free+0x80>)
  56385. 80172a2: f44f 7247 mov.w r2, #796 @ 0x31c
  56386. 80172a6: 491b ldr r1, [pc, #108] @ (8017314 <netconn_free+0x84>)
  56387. 80172a8: 481b ldr r0, [pc, #108] @ (8017318 <netconn_free+0x88>)
  56388. 80172aa: f013 fadf bl 802a86c <iprintf>
  56389. #if LWIP_NETCONN_FULLDUPLEX
  56390. /* in fullduplex, netconn is drained here */
  56391. netconn_drain(conn);
  56392. #endif /* LWIP_NETCONN_FULLDUPLEX */
  56393. LWIP_ASSERT("recvmbox must be deallocated before calling this function",
  56394. 80172ae: 687b ldr r3, [r7, #4]
  56395. 80172b0: 3310 adds r3, #16
  56396. 80172b2: 4618 mov r0, r3
  56397. 80172b4: f00f ff3a bl 802712c <sys_mbox_valid>
  56398. 80172b8: 4603 mov r3, r0
  56399. 80172ba: 2b00 cmp r3, #0
  56400. 80172bc: d006 beq.n 80172cc <netconn_free+0x3c>
  56401. 80172be: 4b14 ldr r3, [pc, #80] @ (8017310 <netconn_free+0x80>)
  56402. 80172c0: f240 3223 movw r2, #803 @ 0x323
  56403. 80172c4: 4915 ldr r1, [pc, #84] @ (801731c <netconn_free+0x8c>)
  56404. 80172c6: 4814 ldr r0, [pc, #80] @ (8017318 <netconn_free+0x88>)
  56405. 80172c8: f013 fad0 bl 802a86c <iprintf>
  56406. !sys_mbox_valid(&conn->recvmbox));
  56407. #if LWIP_TCP
  56408. LWIP_ASSERT("acceptmbox must be deallocated before calling this function",
  56409. 80172cc: 687b ldr r3, [r7, #4]
  56410. 80172ce: 3314 adds r3, #20
  56411. 80172d0: 4618 mov r0, r3
  56412. 80172d2: f00f ff2b bl 802712c <sys_mbox_valid>
  56413. 80172d6: 4603 mov r3, r0
  56414. 80172d8: 2b00 cmp r3, #0
  56415. 80172da: d006 beq.n 80172ea <netconn_free+0x5a>
  56416. 80172dc: 4b0c ldr r3, [pc, #48] @ (8017310 <netconn_free+0x80>)
  56417. 80172de: f240 3226 movw r2, #806 @ 0x326
  56418. 80172e2: 490f ldr r1, [pc, #60] @ (8017320 <netconn_free+0x90>)
  56419. 80172e4: 480c ldr r0, [pc, #48] @ (8017318 <netconn_free+0x88>)
  56420. 80172e6: f013 fac1 bl 802a86c <iprintf>
  56421. !sys_mbox_valid(&conn->acceptmbox));
  56422. #endif /* LWIP_TCP */
  56423. #if !LWIP_NETCONN_SEM_PER_THREAD
  56424. sys_sem_free(&conn->op_completed);
  56425. 80172ea: 687b ldr r3, [r7, #4]
  56426. 80172ec: 330c adds r3, #12
  56427. 80172ee: 4618 mov r0, r3
  56428. 80172f0: f00f ff9d bl 802722e <sys_sem_free>
  56429. sys_sem_set_invalid(&conn->op_completed);
  56430. 80172f4: 687b ldr r3, [r7, #4]
  56431. 80172f6: 330c adds r3, #12
  56432. 80172f8: 4618 mov r0, r3
  56433. 80172fa: f00f ffb6 bl 802726a <sys_sem_set_invalid>
  56434. #endif
  56435. memp_free(MEMP_NETCONN, conn);
  56436. 80172fe: 6879 ldr r1, [r7, #4]
  56437. 8017300: 2007 movs r0, #7
  56438. 8017302: f003 f94d bl 801a5a0 <memp_free>
  56439. }
  56440. 8017306: bf00 nop
  56441. 8017308: 3708 adds r7, #8
  56442. 801730a: 46bd mov sp, r7
  56443. 801730c: bd80 pop {r7, pc}
  56444. 801730e: bf00 nop
  56445. 8017310: 0802dedc .word 0x0802dedc
  56446. 8017314: 0802e108 .word 0x0802e108
  56447. 8017318: 0802df20 .word 0x0802df20
  56448. 801731c: 0802e138 .word 0x0802e138
  56449. 8017320: 0802e174 .word 0x0802e174
  56450. 08017324 <netconn_drain>:
  56451. * @bytes_drained bytes drained from recvmbox
  56452. * @accepts_drained pending connections drained from acceptmbox
  56453. */
  56454. static void
  56455. netconn_drain(struct netconn *conn)
  56456. {
  56457. 8017324: b580 push {r7, lr}
  56458. 8017326: b086 sub sp, #24
  56459. 8017328: af00 add r7, sp, #0
  56460. 801732a: 6078 str r0, [r7, #4]
  56461. #if LWIP_NETCONN_FULLDUPLEX
  56462. LWIP_ASSERT("netconn marked closed", conn->flags & NETCONN_FLAG_MBOXINVALID);
  56463. #endif /* LWIP_NETCONN_FULLDUPLEX */
  56464. /* Delete and drain the recvmbox. */
  56465. if (sys_mbox_valid(&conn->recvmbox)) {
  56466. 801732c: 687b ldr r3, [r7, #4]
  56467. 801732e: 3310 adds r3, #16
  56468. 8017330: 4618 mov r0, r3
  56469. 8017332: f00f fefb bl 802712c <sys_mbox_valid>
  56470. 8017336: 4603 mov r3, r0
  56471. 8017338: 2b00 cmp r3, #0
  56472. 801733a: d02f beq.n 801739c <netconn_drain+0x78>
  56473. while (sys_mbox_tryfetch(&conn->recvmbox, &mem) != SYS_MBOX_EMPTY) {
  56474. 801733c: e018 b.n 8017370 <netconn_drain+0x4c>
  56475. #if LWIP_NETCONN_FULLDUPLEX
  56476. if (!lwip_netconn_is_deallocated_msg(mem))
  56477. #endif /* LWIP_NETCONN_FULLDUPLEX */
  56478. {
  56479. #if LWIP_TCP
  56480. if (NETCONNTYPE_GROUP(conn->type) == NETCONN_TCP) {
  56481. 801733e: 687b ldr r3, [r7, #4]
  56482. 8017340: 781b ldrb r3, [r3, #0]
  56483. 8017342: f003 03f0 and.w r3, r3, #240 @ 0xf0
  56484. 8017346: 2b10 cmp r3, #16
  56485. 8017348: d10e bne.n 8017368 <netconn_drain+0x44>
  56486. err_t err;
  56487. if (!lwip_netconn_is_err_msg(mem, &err)) {
  56488. 801734a: 693b ldr r3, [r7, #16]
  56489. 801734c: f107 020f add.w r2, r7, #15
  56490. 8017350: 4611 mov r1, r2
  56491. 8017352: 4618 mov r0, r3
  56492. 8017354: f7ff fb78 bl 8016a48 <lwip_netconn_is_err_msg>
  56493. 8017358: 4603 mov r3, r0
  56494. 801735a: 2b00 cmp r3, #0
  56495. 801735c: d108 bne.n 8017370 <netconn_drain+0x4c>
  56496. pbuf_free((struct pbuf *)mem);
  56497. 801735e: 693b ldr r3, [r7, #16]
  56498. 8017360: 4618 mov r0, r3
  56499. 8017362: f004 f80b bl 801b37c <pbuf_free>
  56500. 8017366: e003 b.n 8017370 <netconn_drain+0x4c>
  56501. }
  56502. } else
  56503. #endif /* LWIP_TCP */
  56504. {
  56505. netbuf_delete((struct netbuf *)mem);
  56506. 8017368: 693b ldr r3, [r7, #16]
  56507. 801736a: 4618 mov r0, r3
  56508. 801736c: f001 f81c bl 80183a8 <netbuf_delete>
  56509. while (sys_mbox_tryfetch(&conn->recvmbox, &mem) != SYS_MBOX_EMPTY) {
  56510. 8017370: 687b ldr r3, [r7, #4]
  56511. 8017372: 3310 adds r3, #16
  56512. 8017374: f107 0210 add.w r2, r7, #16
  56513. 8017378: 4611 mov r1, r2
  56514. 801737a: 4618 mov r0, r3
  56515. 801737c: f00f febf bl 80270fe <sys_arch_mbox_tryfetch>
  56516. 8017380: 4603 mov r3, r0
  56517. 8017382: f1b3 3fff cmp.w r3, #4294967295 @ 0xffffffff
  56518. 8017386: d1da bne.n 801733e <netconn_drain+0x1a>
  56519. }
  56520. }
  56521. }
  56522. sys_mbox_free(&conn->recvmbox);
  56523. 8017388: 687b ldr r3, [r7, #4]
  56524. 801738a: 3310 adds r3, #16
  56525. 801738c: 4618 mov r0, r3
  56526. 801738e: f00f fe59 bl 8027044 <sys_mbox_free>
  56527. sys_mbox_set_invalid(&conn->recvmbox);
  56528. 8017392: 687b ldr r3, [r7, #4]
  56529. 8017394: 3310 adds r3, #16
  56530. 8017396: 4618 mov r0, r3
  56531. 8017398: f00f fed9 bl 802714e <sys_mbox_set_invalid>
  56532. }
  56533. /* Delete and drain the acceptmbox. */
  56534. #if LWIP_TCP
  56535. if (sys_mbox_valid(&conn->acceptmbox)) {
  56536. 801739c: 687b ldr r3, [r7, #4]
  56537. 801739e: 3314 adds r3, #20
  56538. 80173a0: 4618 mov r0, r3
  56539. 80173a2: f00f fec3 bl 802712c <sys_mbox_valid>
  56540. 80173a6: 4603 mov r3, r0
  56541. 80173a8: 2b00 cmp r3, #0
  56542. 80173aa: d034 beq.n 8017416 <netconn_drain+0xf2>
  56543. while (sys_mbox_tryfetch(&conn->acceptmbox, &mem) != SYS_MBOX_EMPTY) {
  56544. 80173ac: e01d b.n 80173ea <netconn_drain+0xc6>
  56545. #if LWIP_NETCONN_FULLDUPLEX
  56546. if (!lwip_netconn_is_deallocated_msg(mem))
  56547. #endif /* LWIP_NETCONN_FULLDUPLEX */
  56548. {
  56549. err_t err;
  56550. if (!lwip_netconn_is_err_msg(mem, &err)) {
  56551. 80173ae: 693b ldr r3, [r7, #16]
  56552. 80173b0: f107 020e add.w r2, r7, #14
  56553. 80173b4: 4611 mov r1, r2
  56554. 80173b6: 4618 mov r0, r3
  56555. 80173b8: f7ff fb46 bl 8016a48 <lwip_netconn_is_err_msg>
  56556. 80173bc: 4603 mov r3, r0
  56557. 80173be: 2b00 cmp r3, #0
  56558. 80173c0: d113 bne.n 80173ea <netconn_drain+0xc6>
  56559. struct netconn *newconn = (struct netconn *)mem;
  56560. 80173c2: 693b ldr r3, [r7, #16]
  56561. 80173c4: 617b str r3, [r7, #20]
  56562. /* Only tcp pcbs have an acceptmbox, so no need to check conn->type */
  56563. /* pcb might be set to NULL already by err_tcp() */
  56564. /* drain recvmbox */
  56565. netconn_drain(newconn);
  56566. 80173c6: 6978 ldr r0, [r7, #20]
  56567. 80173c8: f7ff ffac bl 8017324 <netconn_drain>
  56568. if (newconn->pcb.tcp != NULL) {
  56569. 80173cc: 697b ldr r3, [r7, #20]
  56570. 80173ce: 685b ldr r3, [r3, #4]
  56571. 80173d0: 2b00 cmp r3, #0
  56572. 80173d2: d007 beq.n 80173e4 <netconn_drain+0xc0>
  56573. tcp_abort(newconn->pcb.tcp);
  56574. 80173d4: 697b ldr r3, [r7, #20]
  56575. 80173d6: 685b ldr r3, [r3, #4]
  56576. 80173d8: 4618 mov r0, r3
  56577. 80173da: f004 fdd5 bl 801bf88 <tcp_abort>
  56578. newconn->pcb.tcp = NULL;
  56579. 80173de: 697b ldr r3, [r7, #20]
  56580. 80173e0: 2200 movs r2, #0
  56581. 80173e2: 605a str r2, [r3, #4]
  56582. }
  56583. netconn_free(newconn);
  56584. 80173e4: 6978 ldr r0, [r7, #20]
  56585. 80173e6: f7ff ff53 bl 8017290 <netconn_free>
  56586. while (sys_mbox_tryfetch(&conn->acceptmbox, &mem) != SYS_MBOX_EMPTY) {
  56587. 80173ea: 687b ldr r3, [r7, #4]
  56588. 80173ec: 3314 adds r3, #20
  56589. 80173ee: f107 0210 add.w r2, r7, #16
  56590. 80173f2: 4611 mov r1, r2
  56591. 80173f4: 4618 mov r0, r3
  56592. 80173f6: f00f fe82 bl 80270fe <sys_arch_mbox_tryfetch>
  56593. 80173fa: 4603 mov r3, r0
  56594. 80173fc: f1b3 3fff cmp.w r3, #4294967295 @ 0xffffffff
  56595. 8017400: d1d5 bne.n 80173ae <netconn_drain+0x8a>
  56596. }
  56597. }
  56598. }
  56599. sys_mbox_free(&conn->acceptmbox);
  56600. 8017402: 687b ldr r3, [r7, #4]
  56601. 8017404: 3314 adds r3, #20
  56602. 8017406: 4618 mov r0, r3
  56603. 8017408: f00f fe1c bl 8027044 <sys_mbox_free>
  56604. sys_mbox_set_invalid(&conn->acceptmbox);
  56605. 801740c: 687b ldr r3, [r7, #4]
  56606. 801740e: 3314 adds r3, #20
  56607. 8017410: 4618 mov r0, r3
  56608. 8017412: f00f fe9c bl 802714e <sys_mbox_set_invalid>
  56609. }
  56610. #endif /* LWIP_TCP */
  56611. }
  56612. 8017416: bf00 nop
  56613. 8017418: 3718 adds r7, #24
  56614. 801741a: 46bd mov sp, r7
  56615. 801741c: bd80 pop {r7, pc}
  56616. ...
  56617. 08017420 <lwip_netconn_do_close_internal>:
  56618. *
  56619. * @param conn the TCP netconn to close
  56620. */
  56621. static err_t
  56622. lwip_netconn_do_close_internal(struct netconn *conn WRITE_DELAYED_PARAM)
  56623. {
  56624. 8017420: b580 push {r7, lr}
  56625. 8017422: b086 sub sp, #24
  56626. 8017424: af00 add r7, sp, #0
  56627. 8017426: 6078 str r0, [r7, #4]
  56628. 8017428: 460b mov r3, r1
  56629. 801742a: 70fb strb r3, [r7, #3]
  56630. err_t err;
  56631. u8_t shut, shut_rx, shut_tx, shut_close;
  56632. u8_t close_finished = 0;
  56633. 801742c: 2300 movs r3, #0
  56634. 801742e: 757b strb r3, [r7, #21]
  56635. struct tcp_pcb *tpcb;
  56636. #if LWIP_SO_LINGER
  56637. u8_t linger_wait_required = 0;
  56638. #endif /* LWIP_SO_LINGER */
  56639. LWIP_ASSERT("invalid conn", (conn != NULL));
  56640. 8017430: 687b ldr r3, [r7, #4]
  56641. 8017432: 2b00 cmp r3, #0
  56642. 8017434: d106 bne.n 8017444 <lwip_netconn_do_close_internal+0x24>
  56643. 8017436: 4b87 ldr r3, [pc, #540] @ (8017654 <lwip_netconn_do_close_internal+0x234>)
  56644. 8017438: f240 32a2 movw r2, #930 @ 0x3a2
  56645. 801743c: 4986 ldr r1, [pc, #536] @ (8017658 <lwip_netconn_do_close_internal+0x238>)
  56646. 801743e: 4887 ldr r0, [pc, #540] @ (801765c <lwip_netconn_do_close_internal+0x23c>)
  56647. 8017440: f013 fa14 bl 802a86c <iprintf>
  56648. LWIP_ASSERT("this is for tcp netconns only", (NETCONNTYPE_GROUP(conn->type) == NETCONN_TCP));
  56649. 8017444: 687b ldr r3, [r7, #4]
  56650. 8017446: 781b ldrb r3, [r3, #0]
  56651. 8017448: f003 03f0 and.w r3, r3, #240 @ 0xf0
  56652. 801744c: 2b10 cmp r3, #16
  56653. 801744e: d006 beq.n 801745e <lwip_netconn_do_close_internal+0x3e>
  56654. 8017450: 4b80 ldr r3, [pc, #512] @ (8017654 <lwip_netconn_do_close_internal+0x234>)
  56655. 8017452: f240 32a3 movw r2, #931 @ 0x3a3
  56656. 8017456: 4982 ldr r1, [pc, #520] @ (8017660 <lwip_netconn_do_close_internal+0x240>)
  56657. 8017458: 4880 ldr r0, [pc, #512] @ (801765c <lwip_netconn_do_close_internal+0x23c>)
  56658. 801745a: f013 fa07 bl 802a86c <iprintf>
  56659. LWIP_ASSERT("conn must be in state NETCONN_CLOSE", (conn->state == NETCONN_CLOSE));
  56660. 801745e: 687b ldr r3, [r7, #4]
  56661. 8017460: 785b ldrb r3, [r3, #1]
  56662. 8017462: 2b04 cmp r3, #4
  56663. 8017464: d006 beq.n 8017474 <lwip_netconn_do_close_internal+0x54>
  56664. 8017466: 4b7b ldr r3, [pc, #492] @ (8017654 <lwip_netconn_do_close_internal+0x234>)
  56665. 8017468: f44f 7269 mov.w r2, #932 @ 0x3a4
  56666. 801746c: 497d ldr r1, [pc, #500] @ (8017664 <lwip_netconn_do_close_internal+0x244>)
  56667. 801746e: 487b ldr r0, [pc, #492] @ (801765c <lwip_netconn_do_close_internal+0x23c>)
  56668. 8017470: f013 f9fc bl 802a86c <iprintf>
  56669. LWIP_ASSERT("pcb already closed", (conn->pcb.tcp != NULL));
  56670. 8017474: 687b ldr r3, [r7, #4]
  56671. 8017476: 685b ldr r3, [r3, #4]
  56672. 8017478: 2b00 cmp r3, #0
  56673. 801747a: d106 bne.n 801748a <lwip_netconn_do_close_internal+0x6a>
  56674. 801747c: 4b75 ldr r3, [pc, #468] @ (8017654 <lwip_netconn_do_close_internal+0x234>)
  56675. 801747e: f240 32a5 movw r2, #933 @ 0x3a5
  56676. 8017482: 4979 ldr r1, [pc, #484] @ (8017668 <lwip_netconn_do_close_internal+0x248>)
  56677. 8017484: 4875 ldr r0, [pc, #468] @ (801765c <lwip_netconn_do_close_internal+0x23c>)
  56678. 8017486: f013 f9f1 bl 802a86c <iprintf>
  56679. LWIP_ASSERT("conn->current_msg != NULL", conn->current_msg != NULL);
  56680. 801748a: 687b ldr r3, [r7, #4]
  56681. 801748c: 6adb ldr r3, [r3, #44] @ 0x2c
  56682. 801748e: 2b00 cmp r3, #0
  56683. 8017490: d106 bne.n 80174a0 <lwip_netconn_do_close_internal+0x80>
  56684. 8017492: 4b70 ldr r3, [pc, #448] @ (8017654 <lwip_netconn_do_close_internal+0x234>)
  56685. 8017494: f240 32a6 movw r2, #934 @ 0x3a6
  56686. 8017498: 4974 ldr r1, [pc, #464] @ (801766c <lwip_netconn_do_close_internal+0x24c>)
  56687. 801749a: 4870 ldr r0, [pc, #448] @ (801765c <lwip_netconn_do_close_internal+0x23c>)
  56688. 801749c: f013 f9e6 bl 802a86c <iprintf>
  56689. tpcb = conn->pcb.tcp;
  56690. 80174a0: 687b ldr r3, [r7, #4]
  56691. 80174a2: 685b ldr r3, [r3, #4]
  56692. 80174a4: 613b str r3, [r7, #16]
  56693. shut = conn->current_msg->msg.sd.shut;
  56694. 80174a6: 687b ldr r3, [r7, #4]
  56695. 80174a8: 6adb ldr r3, [r3, #44] @ 0x2c
  56696. 80174aa: 7a1b ldrb r3, [r3, #8]
  56697. 80174ac: 73fb strb r3, [r7, #15]
  56698. shut_rx = shut & NETCONN_SHUT_RD;
  56699. 80174ae: 7bfb ldrb r3, [r7, #15]
  56700. 80174b0: f003 0301 and.w r3, r3, #1
  56701. 80174b4: 73bb strb r3, [r7, #14]
  56702. shut_tx = shut & NETCONN_SHUT_WR;
  56703. 80174b6: 7bfb ldrb r3, [r7, #15]
  56704. 80174b8: f003 0302 and.w r3, r3, #2
  56705. 80174bc: 737b strb r3, [r7, #13]
  56706. /* shutting down both ends is the same as closing
  56707. (also if RD or WR side was shut down before already) */
  56708. if (shut == NETCONN_SHUT_RDWR) {
  56709. 80174be: 7bfb ldrb r3, [r7, #15]
  56710. 80174c0: 2b03 cmp r3, #3
  56711. 80174c2: d102 bne.n 80174ca <lwip_netconn_do_close_internal+0xaa>
  56712. shut_close = 1;
  56713. 80174c4: 2301 movs r3, #1
  56714. 80174c6: 75bb strb r3, [r7, #22]
  56715. 80174c8: e01f b.n 801750a <lwip_netconn_do_close_internal+0xea>
  56716. } else if (shut_rx &&
  56717. 80174ca: 7bbb ldrb r3, [r7, #14]
  56718. 80174cc: 2b00 cmp r3, #0
  56719. 80174ce: d00e beq.n 80174ee <lwip_netconn_do_close_internal+0xce>
  56720. ((tpcb->state == FIN_WAIT_1) ||
  56721. 80174d0: 693b ldr r3, [r7, #16]
  56722. 80174d2: 7d1b ldrb r3, [r3, #20]
  56723. } else if (shut_rx &&
  56724. 80174d4: 2b05 cmp r3, #5
  56725. 80174d6: d007 beq.n 80174e8 <lwip_netconn_do_close_internal+0xc8>
  56726. (tpcb->state == FIN_WAIT_2) ||
  56727. 80174d8: 693b ldr r3, [r7, #16]
  56728. 80174da: 7d1b ldrb r3, [r3, #20]
  56729. ((tpcb->state == FIN_WAIT_1) ||
  56730. 80174dc: 2b06 cmp r3, #6
  56731. 80174de: d003 beq.n 80174e8 <lwip_netconn_do_close_internal+0xc8>
  56732. (tpcb->state == CLOSING))) {
  56733. 80174e0: 693b ldr r3, [r7, #16]
  56734. 80174e2: 7d1b ldrb r3, [r3, #20]
  56735. (tpcb->state == FIN_WAIT_2) ||
  56736. 80174e4: 2b08 cmp r3, #8
  56737. 80174e6: d102 bne.n 80174ee <lwip_netconn_do_close_internal+0xce>
  56738. shut_close = 1;
  56739. 80174e8: 2301 movs r3, #1
  56740. 80174ea: 75bb strb r3, [r7, #22]
  56741. 80174ec: e00d b.n 801750a <lwip_netconn_do_close_internal+0xea>
  56742. } else if (shut_tx && ((tpcb->flags & TF_RXCLOSED) != 0)) {
  56743. 80174ee: 7b7b ldrb r3, [r7, #13]
  56744. 80174f0: 2b00 cmp r3, #0
  56745. 80174f2: d008 beq.n 8017506 <lwip_netconn_do_close_internal+0xe6>
  56746. 80174f4: 693b ldr r3, [r7, #16]
  56747. 80174f6: 8b5b ldrh r3, [r3, #26]
  56748. 80174f8: f003 0310 and.w r3, r3, #16
  56749. 80174fc: 2b00 cmp r3, #0
  56750. 80174fe: d002 beq.n 8017506 <lwip_netconn_do_close_internal+0xe6>
  56751. shut_close = 1;
  56752. 8017500: 2301 movs r3, #1
  56753. 8017502: 75bb strb r3, [r7, #22]
  56754. 8017504: e001 b.n 801750a <lwip_netconn_do_close_internal+0xea>
  56755. } else {
  56756. shut_close = 0;
  56757. 8017506: 2300 movs r3, #0
  56758. 8017508: 75bb strb r3, [r7, #22]
  56759. }
  56760. /* Set back some callback pointers */
  56761. if (shut_close) {
  56762. 801750a: 7dbb ldrb r3, [r7, #22]
  56763. 801750c: 2b00 cmp r3, #0
  56764. 801750e: d003 beq.n 8017518 <lwip_netconn_do_close_internal+0xf8>
  56765. tcp_arg(tpcb, NULL);
  56766. 8017510: 2100 movs r1, #0
  56767. 8017512: 6938 ldr r0, [r7, #16]
  56768. 8017514: f005 fd88 bl 801d028 <tcp_arg>
  56769. }
  56770. if (tpcb->state == LISTEN) {
  56771. 8017518: 693b ldr r3, [r7, #16]
  56772. 801751a: 7d1b ldrb r3, [r3, #20]
  56773. 801751c: 2b01 cmp r3, #1
  56774. 801751e: d104 bne.n 801752a <lwip_netconn_do_close_internal+0x10a>
  56775. tcp_accept(tpcb, NULL);
  56776. 8017520: 2100 movs r1, #0
  56777. 8017522: 6938 ldr r0, [r7, #16]
  56778. 8017524: f005 fdfe bl 801d124 <tcp_accept>
  56779. 8017528: e01d b.n 8017566 <lwip_netconn_do_close_internal+0x146>
  56780. } else {
  56781. /* some callbacks have to be reset if tcp_close is not successful */
  56782. if (shut_rx) {
  56783. 801752a: 7bbb ldrb r3, [r7, #14]
  56784. 801752c: 2b00 cmp r3, #0
  56785. 801752e: d007 beq.n 8017540 <lwip_netconn_do_close_internal+0x120>
  56786. tcp_recv(tpcb, NULL);
  56787. 8017530: 2100 movs r1, #0
  56788. 8017532: 6938 ldr r0, [r7, #16]
  56789. 8017534: f005 fd8a bl 801d04c <tcp_recv>
  56790. tcp_accept(tpcb, NULL);
  56791. 8017538: 2100 movs r1, #0
  56792. 801753a: 6938 ldr r0, [r7, #16]
  56793. 801753c: f005 fdf2 bl 801d124 <tcp_accept>
  56794. }
  56795. if (shut_tx) {
  56796. 8017540: 7b7b ldrb r3, [r7, #13]
  56797. 8017542: 2b00 cmp r3, #0
  56798. 8017544: d003 beq.n 801754e <lwip_netconn_do_close_internal+0x12e>
  56799. tcp_sent(tpcb, NULL);
  56800. 8017546: 2100 movs r1, #0
  56801. 8017548: 6938 ldr r0, [r7, #16]
  56802. 801754a: f005 fda3 bl 801d094 <tcp_sent>
  56803. }
  56804. if (shut_close) {
  56805. 801754e: 7dbb ldrb r3, [r7, #22]
  56806. 8017550: 2b00 cmp r3, #0
  56807. 8017552: d008 beq.n 8017566 <lwip_netconn_do_close_internal+0x146>
  56808. tcp_poll(tpcb, NULL, 0);
  56809. 8017554: 2200 movs r2, #0
  56810. 8017556: 2100 movs r1, #0
  56811. 8017558: 6938 ldr r0, [r7, #16]
  56812. 801755a: f005 fdfb bl 801d154 <tcp_poll>
  56813. tcp_err(tpcb, NULL);
  56814. 801755e: 2100 movs r1, #0
  56815. 8017560: 6938 ldr r0, [r7, #16]
  56816. 8017562: f005 fdbb bl 801d0dc <tcp_err>
  56817. }
  56818. }
  56819. /* Try to close the connection */
  56820. if (shut_close) {
  56821. 8017566: 7dbb ldrb r3, [r7, #22]
  56822. 8017568: 2b00 cmp r3, #0
  56823. 801756a: d005 beq.n 8017578 <lwip_netconn_do_close_internal+0x158>
  56824. }
  56825. }
  56826. if ((err == ERR_OK) && (tpcb != NULL))
  56827. #endif /* LWIP_SO_LINGER */
  56828. {
  56829. err = tcp_close(tpcb);
  56830. 801756c: 6938 ldr r0, [r7, #16]
  56831. 801756e: f004 fbbf bl 801bcf0 <tcp_close>
  56832. 8017572: 4603 mov r3, r0
  56833. 8017574: 75fb strb r3, [r7, #23]
  56834. 8017576: e007 b.n 8017588 <lwip_netconn_do_close_internal+0x168>
  56835. }
  56836. } else {
  56837. err = tcp_shutdown(tpcb, shut_rx, shut_tx);
  56838. 8017578: 7bbb ldrb r3, [r7, #14]
  56839. 801757a: 7b7a ldrb r2, [r7, #13]
  56840. 801757c: 4619 mov r1, r3
  56841. 801757e: 6938 ldr r0, [r7, #16]
  56842. 8017580: f004 fbe4 bl 801bd4c <tcp_shutdown>
  56843. 8017584: 4603 mov r3, r0
  56844. 8017586: 75fb strb r3, [r7, #23]
  56845. }
  56846. if (err == ERR_OK) {
  56847. 8017588: f997 3017 ldrsb.w r3, [r7, #23]
  56848. 801758c: 2b00 cmp r3, #0
  56849. 801758e: d102 bne.n 8017596 <lwip_netconn_do_close_internal+0x176>
  56850. close_finished = 1;
  56851. 8017590: 2301 movs r3, #1
  56852. 8017592: 757b strb r3, [r7, #21]
  56853. 8017594: e016 b.n 80175c4 <lwip_netconn_do_close_internal+0x1a4>
  56854. close_finished = 0;
  56855. err = ERR_INPROGRESS;
  56856. }
  56857. #endif /* LWIP_SO_LINGER */
  56858. } else {
  56859. if (err == ERR_MEM) {
  56860. 8017596: f997 3017 ldrsb.w r3, [r7, #23]
  56861. 801759a: f1b3 3fff cmp.w r3, #4294967295 @ 0xffffffff
  56862. 801759e: d10f bne.n 80175c0 <lwip_netconn_do_close_internal+0x1a0>
  56863. close_timeout = conn->linger * 1000U;
  56864. }
  56865. #endif
  56866. if ((s32_t)(sys_now() - conn->current_msg->msg.sd.time_started) >= close_timeout) {
  56867. #else /* LWIP_SO_SNDTIMEO || LWIP_SO_LINGER */
  56868. if (conn->current_msg->msg.sd.polls_left == 0) {
  56869. 80175a0: 687b ldr r3, [r7, #4]
  56870. 80175a2: 6adb ldr r3, [r3, #44] @ 0x2c
  56871. 80175a4: 7a5b ldrb r3, [r3, #9]
  56872. 80175a6: 2b00 cmp r3, #0
  56873. 80175a8: d10c bne.n 80175c4 <lwip_netconn_do_close_internal+0x1a4>
  56874. #endif /* LWIP_SO_SNDTIMEO || LWIP_SO_LINGER */
  56875. close_finished = 1;
  56876. 80175aa: 2301 movs r3, #1
  56877. 80175ac: 757b strb r3, [r7, #21]
  56878. if (shut_close) {
  56879. 80175ae: 7dbb ldrb r3, [r7, #22]
  56880. 80175b0: 2b00 cmp r3, #0
  56881. 80175b2: d007 beq.n 80175c4 <lwip_netconn_do_close_internal+0x1a4>
  56882. /* in this case, we want to RST the connection */
  56883. tcp_abort(tpcb);
  56884. 80175b4: 6938 ldr r0, [r7, #16]
  56885. 80175b6: f004 fce7 bl 801bf88 <tcp_abort>
  56886. err = ERR_OK;
  56887. 80175ba: 2300 movs r3, #0
  56888. 80175bc: 75fb strb r3, [r7, #23]
  56889. 80175be: e001 b.n 80175c4 <lwip_netconn_do_close_internal+0x1a4>
  56890. }
  56891. }
  56892. } else {
  56893. /* Closing failed for a non-memory error: give up */
  56894. close_finished = 1;
  56895. 80175c0: 2301 movs r3, #1
  56896. 80175c2: 757b strb r3, [r7, #21]
  56897. }
  56898. }
  56899. if (close_finished) {
  56900. 80175c4: 7d7b ldrb r3, [r7, #21]
  56901. 80175c6: 2b00 cmp r3, #0
  56902. 80175c8: d052 beq.n 8017670 <lwip_netconn_do_close_internal+0x250>
  56903. /* Closing done (succeeded, non-memory error, nonblocking error or timeout) */
  56904. sys_sem_t *op_completed_sem = LWIP_API_MSG_SEM(conn->current_msg);
  56905. 80175ca: 687b ldr r3, [r7, #4]
  56906. 80175cc: 6adb ldr r3, [r3, #44] @ 0x2c
  56907. 80175ce: 681b ldr r3, [r3, #0]
  56908. 80175d0: 330c adds r3, #12
  56909. 80175d2: 60bb str r3, [r7, #8]
  56910. conn->current_msg->err = err;
  56911. 80175d4: 687b ldr r3, [r7, #4]
  56912. 80175d6: 6adb ldr r3, [r3, #44] @ 0x2c
  56913. 80175d8: 7dfa ldrb r2, [r7, #23]
  56914. 80175da: 711a strb r2, [r3, #4]
  56915. conn->current_msg = NULL;
  56916. 80175dc: 687b ldr r3, [r7, #4]
  56917. 80175de: 2200 movs r2, #0
  56918. 80175e0: 62da str r2, [r3, #44] @ 0x2c
  56919. conn->state = NETCONN_NONE;
  56920. 80175e2: 687b ldr r3, [r7, #4]
  56921. 80175e4: 2200 movs r2, #0
  56922. 80175e6: 705a strb r2, [r3, #1]
  56923. if (err == ERR_OK) {
  56924. 80175e8: f997 3017 ldrsb.w r3, [r7, #23]
  56925. 80175ec: 2b00 cmp r3, #0
  56926. 80175ee: d129 bne.n 8017644 <lwip_netconn_do_close_internal+0x224>
  56927. if (shut_close) {
  56928. 80175f0: 7dbb ldrb r3, [r7, #22]
  56929. 80175f2: 2b00 cmp r3, #0
  56930. 80175f4: d00c beq.n 8017610 <lwip_netconn_do_close_internal+0x1f0>
  56931. /* Set back some callback pointers as conn is going away */
  56932. conn->pcb.tcp = NULL;
  56933. 80175f6: 687b ldr r3, [r7, #4]
  56934. 80175f8: 2200 movs r2, #0
  56935. 80175fa: 605a str r2, [r3, #4]
  56936. /* Trigger select() in socket layer. Make sure everybody notices activity
  56937. on the connection, error first! */
  56938. API_EVENT(conn, NETCONN_EVT_ERROR, 0);
  56939. 80175fc: 687b ldr r3, [r7, #4]
  56940. 80175fe: 6b1b ldr r3, [r3, #48] @ 0x30
  56941. 8017600: 2b00 cmp r3, #0
  56942. 8017602: d005 beq.n 8017610 <lwip_netconn_do_close_internal+0x1f0>
  56943. 8017604: 687b ldr r3, [r7, #4]
  56944. 8017606: 6b1b ldr r3, [r3, #48] @ 0x30
  56945. 8017608: 2200 movs r2, #0
  56946. 801760a: 2104 movs r1, #4
  56947. 801760c: 6878 ldr r0, [r7, #4]
  56948. 801760e: 4798 blx r3
  56949. }
  56950. if (shut_rx) {
  56951. 8017610: 7bbb ldrb r3, [r7, #14]
  56952. 8017612: 2b00 cmp r3, #0
  56953. 8017614: d009 beq.n 801762a <lwip_netconn_do_close_internal+0x20a>
  56954. API_EVENT(conn, NETCONN_EVT_RCVPLUS, 0);
  56955. 8017616: 687b ldr r3, [r7, #4]
  56956. 8017618: 6b1b ldr r3, [r3, #48] @ 0x30
  56957. 801761a: 2b00 cmp r3, #0
  56958. 801761c: d005 beq.n 801762a <lwip_netconn_do_close_internal+0x20a>
  56959. 801761e: 687b ldr r3, [r7, #4]
  56960. 8017620: 6b1b ldr r3, [r3, #48] @ 0x30
  56961. 8017622: 2200 movs r2, #0
  56962. 8017624: 2100 movs r1, #0
  56963. 8017626: 6878 ldr r0, [r7, #4]
  56964. 8017628: 4798 blx r3
  56965. }
  56966. if (shut_tx) {
  56967. 801762a: 7b7b ldrb r3, [r7, #13]
  56968. 801762c: 2b00 cmp r3, #0
  56969. 801762e: d009 beq.n 8017644 <lwip_netconn_do_close_internal+0x224>
  56970. API_EVENT(conn, NETCONN_EVT_SENDPLUS, 0);
  56971. 8017630: 687b ldr r3, [r7, #4]
  56972. 8017632: 6b1b ldr r3, [r3, #48] @ 0x30
  56973. 8017634: 2b00 cmp r3, #0
  56974. 8017636: d005 beq.n 8017644 <lwip_netconn_do_close_internal+0x224>
  56975. 8017638: 687b ldr r3, [r7, #4]
  56976. 801763a: 6b1b ldr r3, [r3, #48] @ 0x30
  56977. 801763c: 2200 movs r2, #0
  56978. 801763e: 2102 movs r1, #2
  56979. 8017640: 6878 ldr r0, [r7, #4]
  56980. 8017642: 4798 blx r3
  56981. }
  56982. }
  56983. #if LWIP_TCPIP_CORE_LOCKING
  56984. if (delayed)
  56985. 8017644: 78fb ldrb r3, [r7, #3]
  56986. 8017646: 2b00 cmp r3, #0
  56987. 8017648: d002 beq.n 8017650 <lwip_netconn_do_close_internal+0x230>
  56988. #endif
  56989. {
  56990. /* wake up the application task */
  56991. sys_sem_signal(op_completed_sem);
  56992. 801764a: 68b8 ldr r0, [r7, #8]
  56993. 801764c: f00f fde2 bl 8027214 <sys_sem_signal>
  56994. }
  56995. return ERR_OK;
  56996. 8017650: 2300 movs r3, #0
  56997. 8017652: e03c b.n 80176ce <lwip_netconn_do_close_internal+0x2ae>
  56998. 8017654: 0802dedc .word 0x0802dedc
  56999. 8017658: 0802e1b0 .word 0x0802e1b0
  57000. 801765c: 0802df20 .word 0x0802df20
  57001. 8017660: 0802e1c0 .word 0x0802e1c0
  57002. 8017664: 0802e1e0 .word 0x0802e1e0
  57003. 8017668: 0802e204 .word 0x0802e204
  57004. 801766c: 0802e044 .word 0x0802e044
  57005. }
  57006. if (!close_finished) {
  57007. 8017670: 7d7b ldrb r3, [r7, #21]
  57008. 8017672: 2b00 cmp r3, #0
  57009. 8017674: d11e bne.n 80176b4 <lwip_netconn_do_close_internal+0x294>
  57010. /* Closing failed and we want to wait: restore some of the callbacks */
  57011. /* Closing of listen pcb will never fail! */
  57012. LWIP_ASSERT("Closing a listen pcb may not fail!", (tpcb->state != LISTEN));
  57013. 8017676: 693b ldr r3, [r7, #16]
  57014. 8017678: 7d1b ldrb r3, [r3, #20]
  57015. 801767a: 2b01 cmp r3, #1
  57016. 801767c: d106 bne.n 801768c <lwip_netconn_do_close_internal+0x26c>
  57017. 801767e: 4b16 ldr r3, [pc, #88] @ (80176d8 <lwip_netconn_do_close_internal+0x2b8>)
  57018. 8017680: f240 4241 movw r2, #1089 @ 0x441
  57019. 8017684: 4915 ldr r1, [pc, #84] @ (80176dc <lwip_netconn_do_close_internal+0x2bc>)
  57020. 8017686: 4816 ldr r0, [pc, #88] @ (80176e0 <lwip_netconn_do_close_internal+0x2c0>)
  57021. 8017688: f013 f8f0 bl 802a86c <iprintf>
  57022. if (shut_tx) {
  57023. 801768c: 7b7b ldrb r3, [r7, #13]
  57024. 801768e: 2b00 cmp r3, #0
  57025. 8017690: d003 beq.n 801769a <lwip_netconn_do_close_internal+0x27a>
  57026. tcp_sent(tpcb, sent_tcp);
  57027. 8017692: 4914 ldr r1, [pc, #80] @ (80176e4 <lwip_netconn_do_close_internal+0x2c4>)
  57028. 8017694: 6938 ldr r0, [r7, #16]
  57029. 8017696: f005 fcfd bl 801d094 <tcp_sent>
  57030. }
  57031. /* when waiting for close, set up poll interval to 500ms */
  57032. tcp_poll(tpcb, poll_tcp, 1);
  57033. 801769a: 2201 movs r2, #1
  57034. 801769c: 4912 ldr r1, [pc, #72] @ (80176e8 <lwip_netconn_do_close_internal+0x2c8>)
  57035. 801769e: 6938 ldr r0, [r7, #16]
  57036. 80176a0: f005 fd58 bl 801d154 <tcp_poll>
  57037. tcp_err(tpcb, err_tcp);
  57038. 80176a4: 4911 ldr r1, [pc, #68] @ (80176ec <lwip_netconn_do_close_internal+0x2cc>)
  57039. 80176a6: 6938 ldr r0, [r7, #16]
  57040. 80176a8: f005 fd18 bl 801d0dc <tcp_err>
  57041. tcp_arg(tpcb, conn);
  57042. 80176ac: 6879 ldr r1, [r7, #4]
  57043. 80176ae: 6938 ldr r0, [r7, #16]
  57044. 80176b0: f005 fcba bl 801d028 <tcp_arg>
  57045. /* don't restore recv callback: we don't want to receive any more data */
  57046. }
  57047. /* If closing didn't succeed, we get called again either
  57048. from poll_tcp or from sent_tcp */
  57049. LWIP_ASSERT("err != ERR_OK", err != ERR_OK);
  57050. 80176b4: f997 3017 ldrsb.w r3, [r7, #23]
  57051. 80176b8: 2b00 cmp r3, #0
  57052. 80176ba: d106 bne.n 80176ca <lwip_netconn_do_close_internal+0x2aa>
  57053. 80176bc: 4b06 ldr r3, [pc, #24] @ (80176d8 <lwip_netconn_do_close_internal+0x2b8>)
  57054. 80176be: f240 424d movw r2, #1101 @ 0x44d
  57055. 80176c2: 490b ldr r1, [pc, #44] @ (80176f0 <lwip_netconn_do_close_internal+0x2d0>)
  57056. 80176c4: 4806 ldr r0, [pc, #24] @ (80176e0 <lwip_netconn_do_close_internal+0x2c0>)
  57057. 80176c6: f013 f8d1 bl 802a86c <iprintf>
  57058. return err;
  57059. 80176ca: f997 3017 ldrsb.w r3, [r7, #23]
  57060. }
  57061. 80176ce: 4618 mov r0, r3
  57062. 80176d0: 3718 adds r7, #24
  57063. 80176d2: 46bd mov sp, r7
  57064. 80176d4: bd80 pop {r7, pc}
  57065. 80176d6: bf00 nop
  57066. 80176d8: 0802dedc .word 0x0802dedc
  57067. 80176dc: 0802e218 .word 0x0802e218
  57068. 80176e0: 0802df20 .word 0x0802df20
  57069. 80176e4: 08016de9 .word 0x08016de9
  57070. 80176e8: 08016d19 .word 0x08016d19
  57071. 80176ec: 08016e99 .word 0x08016e99
  57072. 80176f0: 0802e23c .word 0x0802e23c
  57073. 080176f4 <lwip_netconn_do_delconn>:
  57074. *
  57075. * @param m the api_msg pointing to the connection
  57076. */
  57077. void
  57078. lwip_netconn_do_delconn(void *m)
  57079. {
  57080. 80176f4: b580 push {r7, lr}
  57081. 80176f6: b084 sub sp, #16
  57082. 80176f8: af00 add r7, sp, #0
  57083. 80176fa: 6078 str r0, [r7, #4]
  57084. struct api_msg *msg = (struct api_msg *)m;
  57085. 80176fc: 687b ldr r3, [r7, #4]
  57086. 80176fe: 60fb str r3, [r7, #12]
  57087. enum netconn_state state = msg->conn->state;
  57088. 8017700: 68fb ldr r3, [r7, #12]
  57089. 8017702: 681b ldr r3, [r3, #0]
  57090. 8017704: 785b ldrb r3, [r3, #1]
  57091. 8017706: 72fb strb r3, [r7, #11]
  57092. LWIP_ASSERT("netconn state error", /* this only happens for TCP netconns */
  57093. 8017708: 7afb ldrb r3, [r7, #11]
  57094. 801770a: 2b00 cmp r3, #0
  57095. 801770c: d00d beq.n 801772a <lwip_netconn_do_delconn+0x36>
  57096. 801770e: 68fb ldr r3, [r7, #12]
  57097. 8017710: 681b ldr r3, [r3, #0]
  57098. 8017712: 781b ldrb r3, [r3, #0]
  57099. 8017714: f003 03f0 and.w r3, r3, #240 @ 0xf0
  57100. 8017718: 2b10 cmp r3, #16
  57101. 801771a: d006 beq.n 801772a <lwip_netconn_do_delconn+0x36>
  57102. 801771c: 4b60 ldr r3, [pc, #384] @ (80178a0 <lwip_netconn_do_delconn+0x1ac>)
  57103. 801771e: f240 425e movw r2, #1118 @ 0x45e
  57104. 8017722: 4960 ldr r1, [pc, #384] @ (80178a4 <lwip_netconn_do_delconn+0x1b0>)
  57105. 8017724: 4860 ldr r0, [pc, #384] @ (80178a8 <lwip_netconn_do_delconn+0x1b4>)
  57106. 8017726: f013 f8a1 bl 802a86c <iprintf>
  57107. msg->conn->state = NETCONN_NONE;
  57108. sys_sem_signal(op_completed_sem);
  57109. }
  57110. }
  57111. #else /* LWIP_NETCONN_FULLDUPLEX */
  57112. if (((state != NETCONN_NONE) &&
  57113. 801772a: 7afb ldrb r3, [r7, #11]
  57114. 801772c: 2b00 cmp r3, #0
  57115. 801772e: d005 beq.n 801773c <lwip_netconn_do_delconn+0x48>
  57116. 8017730: 7afb ldrb r3, [r7, #11]
  57117. 8017732: 2b02 cmp r3, #2
  57118. 8017734: d002 beq.n 801773c <lwip_netconn_do_delconn+0x48>
  57119. (state != NETCONN_LISTEN) &&
  57120. 8017736: 7afb ldrb r3, [r7, #11]
  57121. 8017738: 2b03 cmp r3, #3
  57122. 801773a: d10a bne.n 8017752 <lwip_netconn_do_delconn+0x5e>
  57123. (state != NETCONN_CONNECT)) ||
  57124. 801773c: 7afb ldrb r3, [r7, #11]
  57125. 801773e: 2b03 cmp r3, #3
  57126. 8017740: d10b bne.n 801775a <lwip_netconn_do_delconn+0x66>
  57127. ((state == NETCONN_CONNECT) && !IN_NONBLOCKING_CONNECT(msg->conn))) {
  57128. 8017742: 68fb ldr r3, [r7, #12]
  57129. 8017744: 681b ldr r3, [r3, #0]
  57130. 8017746: f893 3028 ldrb.w r3, [r3, #40] @ 0x28
  57131. 801774a: f003 0304 and.w r3, r3, #4
  57132. 801774e: 2b00 cmp r3, #0
  57133. 8017750: d103 bne.n 801775a <lwip_netconn_do_delconn+0x66>
  57134. /* This means either a blocking write or blocking connect is running
  57135. (nonblocking write returns and sets state to NONE) */
  57136. msg->err = ERR_INPROGRESS;
  57137. 8017752: 68fb ldr r3, [r7, #12]
  57138. 8017754: 22fb movs r2, #251 @ 0xfb
  57139. 8017756: 711a strb r2, [r3, #4]
  57140. 8017758: e096 b.n 8017888 <lwip_netconn_do_delconn+0x194>
  57141. } else
  57142. #endif /* LWIP_NETCONN_FULLDUPLEX */
  57143. {
  57144. LWIP_ASSERT("blocking connect in progress",
  57145. 801775a: 7afb ldrb r3, [r7, #11]
  57146. 801775c: 2b03 cmp r3, #3
  57147. 801775e: d10e bne.n 801777e <lwip_netconn_do_delconn+0x8a>
  57148. 8017760: 68fb ldr r3, [r7, #12]
  57149. 8017762: 681b ldr r3, [r3, #0]
  57150. 8017764: f893 3028 ldrb.w r3, [r3, #40] @ 0x28
  57151. 8017768: f003 0304 and.w r3, r3, #4
  57152. 801776c: 2b00 cmp r3, #0
  57153. 801776e: d106 bne.n 801777e <lwip_netconn_do_delconn+0x8a>
  57154. 8017770: 4b4b ldr r3, [pc, #300] @ (80178a0 <lwip_netconn_do_delconn+0x1ac>)
  57155. 8017772: f240 427a movw r2, #1146 @ 0x47a
  57156. 8017776: 494d ldr r1, [pc, #308] @ (80178ac <lwip_netconn_do_delconn+0x1b8>)
  57157. 8017778: 484b ldr r0, [pc, #300] @ (80178a8 <lwip_netconn_do_delconn+0x1b4>)
  57158. 801777a: f013 f877 bl 802a86c <iprintf>
  57159. (state != NETCONN_CONNECT) || IN_NONBLOCKING_CONNECT(msg->conn));
  57160. msg->err = ERR_OK;
  57161. 801777e: 68fb ldr r3, [r7, #12]
  57162. 8017780: 2200 movs r2, #0
  57163. 8017782: 711a strb r2, [r3, #4]
  57164. #if LWIP_NETCONN_FULLDUPLEX
  57165. /* Mark mboxes invalid */
  57166. netconn_mark_mbox_invalid(msg->conn);
  57167. #else /* LWIP_NETCONN_FULLDUPLEX */
  57168. netconn_drain(msg->conn);
  57169. 8017784: 68fb ldr r3, [r7, #12]
  57170. 8017786: 681b ldr r3, [r3, #0]
  57171. 8017788: 4618 mov r0, r3
  57172. 801778a: f7ff fdcb bl 8017324 <netconn_drain>
  57173. #endif /* LWIP_NETCONN_FULLDUPLEX */
  57174. if (msg->conn->pcb.tcp != NULL) {
  57175. 801778e: 68fb ldr r3, [r7, #12]
  57176. 8017790: 681b ldr r3, [r3, #0]
  57177. 8017792: 685b ldr r3, [r3, #4]
  57178. 8017794: 2b00 cmp r3, #0
  57179. 8017796: d05d beq.n 8017854 <lwip_netconn_do_delconn+0x160>
  57180. switch (NETCONNTYPE_GROUP(msg->conn->type)) {
  57181. 8017798: 68fb ldr r3, [r7, #12]
  57182. 801779a: 681b ldr r3, [r3, #0]
  57183. 801779c: 781b ldrb r3, [r3, #0]
  57184. 801779e: f003 03f0 and.w r3, r3, #240 @ 0xf0
  57185. 80177a2: 2b10 cmp r3, #16
  57186. 80177a4: d00d beq.n 80177c2 <lwip_netconn_do_delconn+0xce>
  57187. 80177a6: 2b20 cmp r3, #32
  57188. 80177a8: d14f bne.n 801784a <lwip_netconn_do_delconn+0x156>
  57189. raw_remove(msg->conn->pcb.raw);
  57190. break;
  57191. #endif /* LWIP_RAW */
  57192. #if LWIP_UDP
  57193. case NETCONN_UDP:
  57194. msg->conn->pcb.udp->recv_arg = NULL;
  57195. 80177aa: 68fb ldr r3, [r7, #12]
  57196. 80177ac: 681b ldr r3, [r3, #0]
  57197. 80177ae: 685b ldr r3, [r3, #4]
  57198. 80177b0: 2200 movs r2, #0
  57199. 80177b2: 61da str r2, [r3, #28]
  57200. udp_remove(msg->conn->pcb.udp);
  57201. 80177b4: 68fb ldr r3, [r7, #12]
  57202. 80177b6: 681b ldr r3, [r3, #0]
  57203. 80177b8: 685b ldr r3, [r3, #4]
  57204. 80177ba: 4618 mov r0, r3
  57205. 80177bc: f00a ffc6 bl 802274c <udp_remove>
  57206. break;
  57207. 80177c0: e044 b.n 801784c <lwip_netconn_do_delconn+0x158>
  57208. #endif /* LWIP_UDP */
  57209. #if LWIP_TCP
  57210. case NETCONN_TCP:
  57211. LWIP_ASSERT("already writing or closing", msg->conn->current_msg == NULL);
  57212. 80177c2: 68fb ldr r3, [r7, #12]
  57213. 80177c4: 681b ldr r3, [r3, #0]
  57214. 80177c6: 6adb ldr r3, [r3, #44] @ 0x2c
  57215. 80177c8: 2b00 cmp r3, #0
  57216. 80177ca: d006 beq.n 80177da <lwip_netconn_do_delconn+0xe6>
  57217. 80177cc: 4b34 ldr r3, [pc, #208] @ (80178a0 <lwip_netconn_do_delconn+0x1ac>)
  57218. 80177ce: f240 4294 movw r2, #1172 @ 0x494
  57219. 80177d2: 4937 ldr r1, [pc, #220] @ (80178b0 <lwip_netconn_do_delconn+0x1bc>)
  57220. 80177d4: 4834 ldr r0, [pc, #208] @ (80178a8 <lwip_netconn_do_delconn+0x1b4>)
  57221. 80177d6: f013 f849 bl 802a86c <iprintf>
  57222. msg->conn->state = NETCONN_CLOSE;
  57223. 80177da: 68fb ldr r3, [r7, #12]
  57224. 80177dc: 681b ldr r3, [r3, #0]
  57225. 80177de: 2204 movs r2, #4
  57226. 80177e0: 705a strb r2, [r3, #1]
  57227. msg->msg.sd.shut = NETCONN_SHUT_RDWR;
  57228. 80177e2: 68fb ldr r3, [r7, #12]
  57229. 80177e4: 2203 movs r2, #3
  57230. 80177e6: 721a strb r2, [r3, #8]
  57231. msg->conn->current_msg = msg;
  57232. 80177e8: 68fb ldr r3, [r7, #12]
  57233. 80177ea: 681b ldr r3, [r3, #0]
  57234. 80177ec: 68fa ldr r2, [r7, #12]
  57235. 80177ee: 62da str r2, [r3, #44] @ 0x2c
  57236. #if LWIP_TCPIP_CORE_LOCKING
  57237. if (lwip_netconn_do_close_internal(msg->conn, 0) != ERR_OK) {
  57238. 80177f0: 68fb ldr r3, [r7, #12]
  57239. 80177f2: 681b ldr r3, [r3, #0]
  57240. 80177f4: 2100 movs r1, #0
  57241. 80177f6: 4618 mov r0, r3
  57242. 80177f8: f7ff fe12 bl 8017420 <lwip_netconn_do_close_internal>
  57243. 80177fc: 4603 mov r3, r0
  57244. 80177fe: 2b00 cmp r3, #0
  57245. 8017800: d049 beq.n 8017896 <lwip_netconn_do_delconn+0x1a2>
  57246. LWIP_ASSERT("state!", msg->conn->state == NETCONN_CLOSE);
  57247. 8017802: 68fb ldr r3, [r7, #12]
  57248. 8017804: 681b ldr r3, [r3, #0]
  57249. 8017806: 785b ldrb r3, [r3, #1]
  57250. 8017808: 2b04 cmp r3, #4
  57251. 801780a: d006 beq.n 801781a <lwip_netconn_do_delconn+0x126>
  57252. 801780c: 4b24 ldr r3, [pc, #144] @ (80178a0 <lwip_netconn_do_delconn+0x1ac>)
  57253. 801780e: f240 429a movw r2, #1178 @ 0x49a
  57254. 8017812: 4928 ldr r1, [pc, #160] @ (80178b4 <lwip_netconn_do_delconn+0x1c0>)
  57255. 8017814: 4824 ldr r0, [pc, #144] @ (80178a8 <lwip_netconn_do_delconn+0x1b4>)
  57256. 8017816: f013 f829 bl 802a86c <iprintf>
  57257. UNLOCK_TCPIP_CORE();
  57258. 801781a: f7f9 fbf1 bl 8011000 <sys_unlock_tcpip_core>
  57259. sys_arch_sem_wait(LWIP_API_MSG_SEM(msg), 0);
  57260. 801781e: 68fb ldr r3, [r7, #12]
  57261. 8017820: 681b ldr r3, [r3, #0]
  57262. 8017822: 330c adds r3, #12
  57263. 8017824: 2100 movs r1, #0
  57264. 8017826: 4618 mov r0, r3
  57265. 8017828: f00f fcc3 bl 80271b2 <sys_arch_sem_wait>
  57266. LOCK_TCPIP_CORE();
  57267. 801782c: f7f9 fbd8 bl 8010fe0 <sys_lock_tcpip_core>
  57268. LWIP_ASSERT("state!", msg->conn->state == NETCONN_NONE);
  57269. 8017830: 68fb ldr r3, [r7, #12]
  57270. 8017832: 681b ldr r3, [r3, #0]
  57271. 8017834: 785b ldrb r3, [r3, #1]
  57272. 8017836: 2b00 cmp r3, #0
  57273. 8017838: d02d beq.n 8017896 <lwip_netconn_do_delconn+0x1a2>
  57274. 801783a: 4b19 ldr r3, [pc, #100] @ (80178a0 <lwip_netconn_do_delconn+0x1ac>)
  57275. 801783c: f240 429e movw r2, #1182 @ 0x49e
  57276. 8017840: 491c ldr r1, [pc, #112] @ (80178b4 <lwip_netconn_do_delconn+0x1c0>)
  57277. 8017842: 4819 ldr r0, [pc, #100] @ (80178a8 <lwip_netconn_do_delconn+0x1b4>)
  57278. 8017844: f013 f812 bl 802a86c <iprintf>
  57279. #else /* LWIP_TCPIP_CORE_LOCKING */
  57280. lwip_netconn_do_close_internal(msg->conn);
  57281. #endif /* LWIP_TCPIP_CORE_LOCKING */
  57282. /* API_EVENT is called inside lwip_netconn_do_close_internal, before releasing
  57283. the application thread, so we can return at this point! */
  57284. return;
  57285. 8017848: e025 b.n 8017896 <lwip_netconn_do_delconn+0x1a2>
  57286. #endif /* LWIP_TCP */
  57287. default:
  57288. break;
  57289. 801784a: bf00 nop
  57290. }
  57291. msg->conn->pcb.tcp = NULL;
  57292. 801784c: 68fb ldr r3, [r7, #12]
  57293. 801784e: 681b ldr r3, [r3, #0]
  57294. 8017850: 2200 movs r2, #0
  57295. 8017852: 605a str r2, [r3, #4]
  57296. }
  57297. /* tcp netconns don't come here! */
  57298. /* @todo: this lets select make the socket readable and writable,
  57299. which is wrong! errfd instead? */
  57300. API_EVENT(msg->conn, NETCONN_EVT_RCVPLUS, 0);
  57301. 8017854: 68fb ldr r3, [r7, #12]
  57302. 8017856: 681b ldr r3, [r3, #0]
  57303. 8017858: 6b1b ldr r3, [r3, #48] @ 0x30
  57304. 801785a: 2b00 cmp r3, #0
  57305. 801785c: d007 beq.n 801786e <lwip_netconn_do_delconn+0x17a>
  57306. 801785e: 68fb ldr r3, [r7, #12]
  57307. 8017860: 681b ldr r3, [r3, #0]
  57308. 8017862: 6b1b ldr r3, [r3, #48] @ 0x30
  57309. 8017864: 68fa ldr r2, [r7, #12]
  57310. 8017866: 6810 ldr r0, [r2, #0]
  57311. 8017868: 2200 movs r2, #0
  57312. 801786a: 2100 movs r1, #0
  57313. 801786c: 4798 blx r3
  57314. API_EVENT(msg->conn, NETCONN_EVT_SENDPLUS, 0);
  57315. 801786e: 68fb ldr r3, [r7, #12]
  57316. 8017870: 681b ldr r3, [r3, #0]
  57317. 8017872: 6b1b ldr r3, [r3, #48] @ 0x30
  57318. 8017874: 2b00 cmp r3, #0
  57319. 8017876: d007 beq.n 8017888 <lwip_netconn_do_delconn+0x194>
  57320. 8017878: 68fb ldr r3, [r7, #12]
  57321. 801787a: 681b ldr r3, [r3, #0]
  57322. 801787c: 6b1b ldr r3, [r3, #48] @ 0x30
  57323. 801787e: 68fa ldr r2, [r7, #12]
  57324. 8017880: 6810 ldr r0, [r2, #0]
  57325. 8017882: 2200 movs r2, #0
  57326. 8017884: 2102 movs r1, #2
  57327. 8017886: 4798 blx r3
  57328. }
  57329. if (sys_sem_valid(LWIP_API_MSG_SEM(msg))) {
  57330. 8017888: 68fb ldr r3, [r7, #12]
  57331. 801788a: 681b ldr r3, [r3, #0]
  57332. 801788c: 330c adds r3, #12
  57333. 801788e: 4618 mov r0, r3
  57334. 8017890: f00f fcda bl 8027248 <sys_sem_valid>
  57335. 8017894: e000 b.n 8017898 <lwip_netconn_do_delconn+0x1a4>
  57336. return;
  57337. 8017896: bf00 nop
  57338. TCPIP_APIMSG_ACK(msg);
  57339. }
  57340. }
  57341. 8017898: 3710 adds r7, #16
  57342. 801789a: 46bd mov sp, r7
  57343. 801789c: bd80 pop {r7, pc}
  57344. 801789e: bf00 nop
  57345. 80178a0: 0802dedc .word 0x0802dedc
  57346. 80178a4: 0802e24c .word 0x0802e24c
  57347. 80178a8: 0802df20 .word 0x0802df20
  57348. 80178ac: 0802e260 .word 0x0802e260
  57349. 80178b0: 0802e280 .word 0x0802e280
  57350. 80178b4: 0802e29c .word 0x0802e29c
  57351. 080178b8 <lwip_netconn_do_connected>:
  57352. *
  57353. * @see tcp.h (struct tcp_pcb.connected) for parameters and return values
  57354. */
  57355. static err_t
  57356. lwip_netconn_do_connected(void *arg, struct tcp_pcb *pcb, err_t err)
  57357. {
  57358. 80178b8: b580 push {r7, lr}
  57359. 80178ba: b088 sub sp, #32
  57360. 80178bc: af00 add r7, sp, #0
  57361. 80178be: 60f8 str r0, [r7, #12]
  57362. 80178c0: 60b9 str r1, [r7, #8]
  57363. 80178c2: 4613 mov r3, r2
  57364. 80178c4: 71fb strb r3, [r7, #7]
  57365. struct netconn *conn;
  57366. int was_blocking;
  57367. sys_sem_t *op_completed_sem = NULL;
  57368. 80178c6: 2300 movs r3, #0
  57369. 80178c8: 61fb str r3, [r7, #28]
  57370. LWIP_UNUSED_ARG(pcb);
  57371. conn = (struct netconn *)arg;
  57372. 80178ca: 68fb ldr r3, [r7, #12]
  57373. 80178cc: 61bb str r3, [r7, #24]
  57374. if (conn == NULL) {
  57375. 80178ce: 69bb ldr r3, [r7, #24]
  57376. 80178d0: 2b00 cmp r3, #0
  57377. 80178d2: d102 bne.n 80178da <lwip_netconn_do_connected+0x22>
  57378. return ERR_VAL;
  57379. 80178d4: f06f 0305 mvn.w r3, #5
  57380. 80178d8: e074 b.n 80179c4 <lwip_netconn_do_connected+0x10c>
  57381. }
  57382. LWIP_ASSERT("conn->state == NETCONN_CONNECT", conn->state == NETCONN_CONNECT);
  57383. 80178da: 69bb ldr r3, [r7, #24]
  57384. 80178dc: 785b ldrb r3, [r3, #1]
  57385. 80178de: 2b03 cmp r3, #3
  57386. 80178e0: d006 beq.n 80178f0 <lwip_netconn_do_connected+0x38>
  57387. 80178e2: 4b3a ldr r3, [pc, #232] @ (80179cc <lwip_netconn_do_connected+0x114>)
  57388. 80178e4: f240 5223 movw r2, #1315 @ 0x523
  57389. 80178e8: 4939 ldr r1, [pc, #228] @ (80179d0 <lwip_netconn_do_connected+0x118>)
  57390. 80178ea: 483a ldr r0, [pc, #232] @ (80179d4 <lwip_netconn_do_connected+0x11c>)
  57391. 80178ec: f012 ffbe bl 802a86c <iprintf>
  57392. LWIP_ASSERT("(conn->current_msg != NULL) || conn->in_non_blocking_connect",
  57393. 80178f0: 69bb ldr r3, [r7, #24]
  57394. 80178f2: 6adb ldr r3, [r3, #44] @ 0x2c
  57395. 80178f4: 2b00 cmp r3, #0
  57396. 80178f6: d10d bne.n 8017914 <lwip_netconn_do_connected+0x5c>
  57397. 80178f8: 69bb ldr r3, [r7, #24]
  57398. 80178fa: f893 3028 ldrb.w r3, [r3, #40] @ 0x28
  57399. 80178fe: f003 0304 and.w r3, r3, #4
  57400. 8017902: 2b00 cmp r3, #0
  57401. 8017904: d106 bne.n 8017914 <lwip_netconn_do_connected+0x5c>
  57402. 8017906: 4b31 ldr r3, [pc, #196] @ (80179cc <lwip_netconn_do_connected+0x114>)
  57403. 8017908: f240 5224 movw r2, #1316 @ 0x524
  57404. 801790c: 4932 ldr r1, [pc, #200] @ (80179d8 <lwip_netconn_do_connected+0x120>)
  57405. 801790e: 4831 ldr r0, [pc, #196] @ (80179d4 <lwip_netconn_do_connected+0x11c>)
  57406. 8017910: f012 ffac bl 802a86c <iprintf>
  57407. (conn->current_msg != NULL) || IN_NONBLOCKING_CONNECT(conn));
  57408. if (conn->current_msg != NULL) {
  57409. 8017914: 69bb ldr r3, [r7, #24]
  57410. 8017916: 6adb ldr r3, [r3, #44] @ 0x2c
  57411. 8017918: 2b00 cmp r3, #0
  57412. 801791a: d008 beq.n 801792e <lwip_netconn_do_connected+0x76>
  57413. conn->current_msg->err = err;
  57414. 801791c: 69bb ldr r3, [r7, #24]
  57415. 801791e: 6adb ldr r3, [r3, #44] @ 0x2c
  57416. 8017920: 79fa ldrb r2, [r7, #7]
  57417. 8017922: 711a strb r2, [r3, #4]
  57418. op_completed_sem = LWIP_API_MSG_SEM(conn->current_msg);
  57419. 8017924: 69bb ldr r3, [r7, #24]
  57420. 8017926: 6adb ldr r3, [r3, #44] @ 0x2c
  57421. 8017928: 681b ldr r3, [r3, #0]
  57422. 801792a: 330c adds r3, #12
  57423. 801792c: 61fb str r3, [r7, #28]
  57424. }
  57425. if ((NETCONNTYPE_GROUP(conn->type) == NETCONN_TCP) && (err == ERR_OK)) {
  57426. 801792e: 69bb ldr r3, [r7, #24]
  57427. 8017930: 781b ldrb r3, [r3, #0]
  57428. 8017932: f003 03f0 and.w r3, r3, #240 @ 0xf0
  57429. 8017936: 2b10 cmp r3, #16
  57430. 8017938: d106 bne.n 8017948 <lwip_netconn_do_connected+0x90>
  57431. 801793a: f997 3007 ldrsb.w r3, [r7, #7]
  57432. 801793e: 2b00 cmp r3, #0
  57433. 8017940: d102 bne.n 8017948 <lwip_netconn_do_connected+0x90>
  57434. setup_tcp(conn);
  57435. 8017942: 69b8 ldr r0, [r7, #24]
  57436. 8017944: f7ff fb82 bl 801704c <setup_tcp>
  57437. }
  57438. was_blocking = !IN_NONBLOCKING_CONNECT(conn);
  57439. 8017948: 69bb ldr r3, [r7, #24]
  57440. 801794a: f893 3028 ldrb.w r3, [r3, #40] @ 0x28
  57441. 801794e: f003 0304 and.w r3, r3, #4
  57442. 8017952: 2b00 cmp r3, #0
  57443. 8017954: bf0c ite eq
  57444. 8017956: 2301 moveq r3, #1
  57445. 8017958: 2300 movne r3, #0
  57446. 801795a: b2db uxtb r3, r3
  57447. 801795c: 617b str r3, [r7, #20]
  57448. SET_NONBLOCKING_CONNECT(conn, 0);
  57449. 801795e: 69bb ldr r3, [r7, #24]
  57450. 8017960: f893 3028 ldrb.w r3, [r3, #40] @ 0x28
  57451. 8017964: f023 0304 bic.w r3, r3, #4
  57452. 8017968: b2da uxtb r2, r3
  57453. 801796a: 69bb ldr r3, [r7, #24]
  57454. 801796c: f883 2028 strb.w r2, [r3, #40] @ 0x28
  57455. LWIP_ASSERT("blocking connect state error",
  57456. 8017970: 697b ldr r3, [r7, #20]
  57457. 8017972: 2b00 cmp r3, #0
  57458. 8017974: d002 beq.n 801797c <lwip_netconn_do_connected+0xc4>
  57459. 8017976: 69fb ldr r3, [r7, #28]
  57460. 8017978: 2b00 cmp r3, #0
  57461. 801797a: d10c bne.n 8017996 <lwip_netconn_do_connected+0xde>
  57462. 801797c: 697b ldr r3, [r7, #20]
  57463. 801797e: 2b00 cmp r3, #0
  57464. 8017980: d102 bne.n 8017988 <lwip_netconn_do_connected+0xd0>
  57465. 8017982: 69fb ldr r3, [r7, #28]
  57466. 8017984: 2b00 cmp r3, #0
  57467. 8017986: d006 beq.n 8017996 <lwip_netconn_do_connected+0xde>
  57468. 8017988: 4b10 ldr r3, [pc, #64] @ (80179cc <lwip_netconn_do_connected+0x114>)
  57469. 801798a: f44f 62a6 mov.w r2, #1328 @ 0x530
  57470. 801798e: 4913 ldr r1, [pc, #76] @ (80179dc <lwip_netconn_do_connected+0x124>)
  57471. 8017990: 4810 ldr r0, [pc, #64] @ (80179d4 <lwip_netconn_do_connected+0x11c>)
  57472. 8017992: f012 ff6b bl 802a86c <iprintf>
  57473. (was_blocking && op_completed_sem != NULL) ||
  57474. (!was_blocking && op_completed_sem == NULL));
  57475. conn->current_msg = NULL;
  57476. 8017996: 69bb ldr r3, [r7, #24]
  57477. 8017998: 2200 movs r2, #0
  57478. 801799a: 62da str r2, [r3, #44] @ 0x2c
  57479. conn->state = NETCONN_NONE;
  57480. 801799c: 69bb ldr r3, [r7, #24]
  57481. 801799e: 2200 movs r2, #0
  57482. 80179a0: 705a strb r2, [r3, #1]
  57483. API_EVENT(conn, NETCONN_EVT_SENDPLUS, 0);
  57484. 80179a2: 69bb ldr r3, [r7, #24]
  57485. 80179a4: 6b1b ldr r3, [r3, #48] @ 0x30
  57486. 80179a6: 2b00 cmp r3, #0
  57487. 80179a8: d005 beq.n 80179b6 <lwip_netconn_do_connected+0xfe>
  57488. 80179aa: 69bb ldr r3, [r7, #24]
  57489. 80179ac: 6b1b ldr r3, [r3, #48] @ 0x30
  57490. 80179ae: 2200 movs r2, #0
  57491. 80179b0: 2102 movs r1, #2
  57492. 80179b2: 69b8 ldr r0, [r7, #24]
  57493. 80179b4: 4798 blx r3
  57494. if (was_blocking) {
  57495. 80179b6: 697b ldr r3, [r7, #20]
  57496. 80179b8: 2b00 cmp r3, #0
  57497. 80179ba: d002 beq.n 80179c2 <lwip_netconn_do_connected+0x10a>
  57498. sys_sem_signal(op_completed_sem);
  57499. 80179bc: 69f8 ldr r0, [r7, #28]
  57500. 80179be: f00f fc29 bl 8027214 <sys_sem_signal>
  57501. }
  57502. return ERR_OK;
  57503. 80179c2: 2300 movs r3, #0
  57504. }
  57505. 80179c4: 4618 mov r0, r3
  57506. 80179c6: 3720 adds r7, #32
  57507. 80179c8: 46bd mov sp, r7
  57508. 80179ca: bd80 pop {r7, pc}
  57509. 80179cc: 0802dedc .word 0x0802dedc
  57510. 80179d0: 0802e2a4 .word 0x0802e2a4
  57511. 80179d4: 0802df20 .word 0x0802df20
  57512. 80179d8: 0802e2c4 .word 0x0802e2c4
  57513. 80179dc: 0802e304 .word 0x0802e304
  57514. 080179e0 <lwip_netconn_do_connect>:
  57515. * @param m the api_msg pointing to the connection and containing
  57516. * the IP address and port to connect to
  57517. */
  57518. void
  57519. lwip_netconn_do_connect(void *m)
  57520. {
  57521. 80179e0: b580 push {r7, lr}
  57522. 80179e2: b086 sub sp, #24
  57523. 80179e4: af00 add r7, sp, #0
  57524. 80179e6: 6078 str r0, [r7, #4]
  57525. struct api_msg *msg = (struct api_msg *)m;
  57526. 80179e8: 687b ldr r3, [r7, #4]
  57527. 80179ea: 613b str r3, [r7, #16]
  57528. err_t err;
  57529. if (msg->conn->pcb.tcp == NULL) {
  57530. 80179ec: 693b ldr r3, [r7, #16]
  57531. 80179ee: 681b ldr r3, [r3, #0]
  57532. 80179f0: 685b ldr r3, [r3, #4]
  57533. 80179f2: 2b00 cmp r3, #0
  57534. 80179f4: d102 bne.n 80179fc <lwip_netconn_do_connect+0x1c>
  57535. /* This may happen when calling netconn_connect() a second time */
  57536. err = ERR_CLSD;
  57537. 80179f6: 23f1 movs r3, #241 @ 0xf1
  57538. 80179f8: 75fb strb r3, [r7, #23]
  57539. 80179fa: e09e b.n 8017b3a <lwip_netconn_do_connect+0x15a>
  57540. } else {
  57541. switch (NETCONNTYPE_GROUP(msg->conn->type)) {
  57542. 80179fc: 693b ldr r3, [r7, #16]
  57543. 80179fe: 681b ldr r3, [r3, #0]
  57544. 8017a00: 781b ldrb r3, [r3, #0]
  57545. 8017a02: f003 03f0 and.w r3, r3, #240 @ 0xf0
  57546. 8017a06: 2b10 cmp r3, #16
  57547. 8017a08: d00f beq.n 8017a2a <lwip_netconn_do_connect+0x4a>
  57548. 8017a0a: 2b20 cmp r3, #32
  57549. 8017a0c: f040 808a bne.w 8017b24 <lwip_netconn_do_connect+0x144>
  57550. err = raw_connect(msg->conn->pcb.raw, API_EXPR_REF(msg->msg.bc.ipaddr));
  57551. break;
  57552. #endif /* LWIP_RAW */
  57553. #if LWIP_UDP
  57554. case NETCONN_UDP:
  57555. err = udp_connect(msg->conn->pcb.udp, API_EXPR_REF(msg->msg.bc.ipaddr), msg->msg.bc.port);
  57556. 8017a10: 693b ldr r3, [r7, #16]
  57557. 8017a12: 681b ldr r3, [r3, #0]
  57558. 8017a14: 6858 ldr r0, [r3, #4]
  57559. 8017a16: 693b ldr r3, [r7, #16]
  57560. 8017a18: 6899 ldr r1, [r3, #8]
  57561. 8017a1a: 693b ldr r3, [r7, #16]
  57562. 8017a1c: 899b ldrh r3, [r3, #12]
  57563. 8017a1e: 461a mov r2, r3
  57564. 8017a20: f00a fdd8 bl 80225d4 <udp_connect>
  57565. 8017a24: 4603 mov r3, r0
  57566. 8017a26: 75fb strb r3, [r7, #23]
  57567. break;
  57568. 8017a28: e087 b.n 8017b3a <lwip_netconn_do_connect+0x15a>
  57569. #endif /* LWIP_UDP */
  57570. #if LWIP_TCP
  57571. case NETCONN_TCP:
  57572. /* Prevent connect while doing any other action. */
  57573. if (msg->conn->state == NETCONN_CONNECT) {
  57574. 8017a2a: 693b ldr r3, [r7, #16]
  57575. 8017a2c: 681b ldr r3, [r3, #0]
  57576. 8017a2e: 785b ldrb r3, [r3, #1]
  57577. 8017a30: 2b03 cmp r3, #3
  57578. 8017a32: d102 bne.n 8017a3a <lwip_netconn_do_connect+0x5a>
  57579. err = ERR_ALREADY;
  57580. 8017a34: 23f7 movs r3, #247 @ 0xf7
  57581. 8017a36: 75fb strb r3, [r7, #23]
  57582. #endif /* LWIP_TCPIP_CORE_LOCKING */
  57583. return;
  57584. }
  57585. }
  57586. }
  57587. break;
  57588. 8017a38: e07e b.n 8017b38 <lwip_netconn_do_connect+0x158>
  57589. } else if (msg->conn->state != NETCONN_NONE) {
  57590. 8017a3a: 693b ldr r3, [r7, #16]
  57591. 8017a3c: 681b ldr r3, [r3, #0]
  57592. 8017a3e: 785b ldrb r3, [r3, #1]
  57593. 8017a40: 2b00 cmp r3, #0
  57594. 8017a42: d002 beq.n 8017a4a <lwip_netconn_do_connect+0x6a>
  57595. err = ERR_ISCONN;
  57596. 8017a44: 23f6 movs r3, #246 @ 0xf6
  57597. 8017a46: 75fb strb r3, [r7, #23]
  57598. break;
  57599. 8017a48: e076 b.n 8017b38 <lwip_netconn_do_connect+0x158>
  57600. setup_tcp(msg->conn);
  57601. 8017a4a: 693b ldr r3, [r7, #16]
  57602. 8017a4c: 681b ldr r3, [r3, #0]
  57603. 8017a4e: 4618 mov r0, r3
  57604. 8017a50: f7ff fafc bl 801704c <setup_tcp>
  57605. err = tcp_connect(msg->conn->pcb.tcp, API_EXPR_REF(msg->msg.bc.ipaddr),
  57606. 8017a54: 693b ldr r3, [r7, #16]
  57607. 8017a56: 681b ldr r3, [r3, #0]
  57608. 8017a58: 6858 ldr r0, [r3, #4]
  57609. 8017a5a: 693b ldr r3, [r7, #16]
  57610. 8017a5c: 6899 ldr r1, [r3, #8]
  57611. 8017a5e: 693b ldr r3, [r7, #16]
  57612. 8017a60: 899a ldrh r2, [r3, #12]
  57613. 8017a62: 4b3a ldr r3, [pc, #232] @ (8017b4c <lwip_netconn_do_connect+0x16c>)
  57614. 8017a64: f004 fb90 bl 801c188 <tcp_connect>
  57615. 8017a68: 4603 mov r3, r0
  57616. 8017a6a: 75fb strb r3, [r7, #23]
  57617. if (err == ERR_OK) {
  57618. 8017a6c: f997 3017 ldrsb.w r3, [r7, #23]
  57619. 8017a70: 2b00 cmp r3, #0
  57620. 8017a72: d161 bne.n 8017b38 <lwip_netconn_do_connect+0x158>
  57621. u8_t non_blocking = netconn_is_nonblocking(msg->conn);
  57622. 8017a74: 693b ldr r3, [r7, #16]
  57623. 8017a76: 681b ldr r3, [r3, #0]
  57624. 8017a78: f893 3028 ldrb.w r3, [r3, #40] @ 0x28
  57625. 8017a7c: f003 0302 and.w r3, r3, #2
  57626. 8017a80: 2b00 cmp r3, #0
  57627. 8017a82: bf14 ite ne
  57628. 8017a84: 2301 movne r3, #1
  57629. 8017a86: 2300 moveq r3, #0
  57630. 8017a88: b2db uxtb r3, r3
  57631. 8017a8a: 73fb strb r3, [r7, #15]
  57632. msg->conn->state = NETCONN_CONNECT;
  57633. 8017a8c: 693b ldr r3, [r7, #16]
  57634. 8017a8e: 681b ldr r3, [r3, #0]
  57635. 8017a90: 2203 movs r2, #3
  57636. 8017a92: 705a strb r2, [r3, #1]
  57637. SET_NONBLOCKING_CONNECT(msg->conn, non_blocking);
  57638. 8017a94: 7bfb ldrb r3, [r7, #15]
  57639. 8017a96: 2b00 cmp r3, #0
  57640. 8017a98: d00b beq.n 8017ab2 <lwip_netconn_do_connect+0xd2>
  57641. 8017a9a: 693b ldr r3, [r7, #16]
  57642. 8017a9c: 681b ldr r3, [r3, #0]
  57643. 8017a9e: f893 2028 ldrb.w r2, [r3, #40] @ 0x28
  57644. 8017aa2: 693b ldr r3, [r7, #16]
  57645. 8017aa4: 681b ldr r3, [r3, #0]
  57646. 8017aa6: f042 0204 orr.w r2, r2, #4
  57647. 8017aaa: b2d2 uxtb r2, r2
  57648. 8017aac: f883 2028 strb.w r2, [r3, #40] @ 0x28
  57649. 8017ab0: e00a b.n 8017ac8 <lwip_netconn_do_connect+0xe8>
  57650. 8017ab2: 693b ldr r3, [r7, #16]
  57651. 8017ab4: 681b ldr r3, [r3, #0]
  57652. 8017ab6: f893 2028 ldrb.w r2, [r3, #40] @ 0x28
  57653. 8017aba: 693b ldr r3, [r7, #16]
  57654. 8017abc: 681b ldr r3, [r3, #0]
  57655. 8017abe: f022 0204 bic.w r2, r2, #4
  57656. 8017ac2: b2d2 uxtb r2, r2
  57657. 8017ac4: f883 2028 strb.w r2, [r3, #40] @ 0x28
  57658. if (non_blocking) {
  57659. 8017ac8: 7bfb ldrb r3, [r7, #15]
  57660. 8017aca: 2b00 cmp r3, #0
  57661. 8017acc: d002 beq.n 8017ad4 <lwip_netconn_do_connect+0xf4>
  57662. err = ERR_INPROGRESS;
  57663. 8017ace: 23fb movs r3, #251 @ 0xfb
  57664. 8017ad0: 75fb strb r3, [r7, #23]
  57665. break;
  57666. 8017ad2: e031 b.n 8017b38 <lwip_netconn_do_connect+0x158>
  57667. msg->conn->current_msg = msg;
  57668. 8017ad4: 693b ldr r3, [r7, #16]
  57669. 8017ad6: 681b ldr r3, [r3, #0]
  57670. 8017ad8: 693a ldr r2, [r7, #16]
  57671. 8017ada: 62da str r2, [r3, #44] @ 0x2c
  57672. LWIP_ASSERT("state!", msg->conn->state == NETCONN_CONNECT);
  57673. 8017adc: 693b ldr r3, [r7, #16]
  57674. 8017ade: 681b ldr r3, [r3, #0]
  57675. 8017ae0: 785b ldrb r3, [r3, #1]
  57676. 8017ae2: 2b03 cmp r3, #3
  57677. 8017ae4: d006 beq.n 8017af4 <lwip_netconn_do_connect+0x114>
  57678. 8017ae6: 4b1a ldr r3, [pc, #104] @ (8017b50 <lwip_netconn_do_connect+0x170>)
  57679. 8017ae8: f44f 62ae mov.w r2, #1392 @ 0x570
  57680. 8017aec: 4919 ldr r1, [pc, #100] @ (8017b54 <lwip_netconn_do_connect+0x174>)
  57681. 8017aee: 481a ldr r0, [pc, #104] @ (8017b58 <lwip_netconn_do_connect+0x178>)
  57682. 8017af0: f012 febc bl 802a86c <iprintf>
  57683. UNLOCK_TCPIP_CORE();
  57684. 8017af4: f7f9 fa84 bl 8011000 <sys_unlock_tcpip_core>
  57685. sys_arch_sem_wait(LWIP_API_MSG_SEM(msg), 0);
  57686. 8017af8: 693b ldr r3, [r7, #16]
  57687. 8017afa: 681b ldr r3, [r3, #0]
  57688. 8017afc: 330c adds r3, #12
  57689. 8017afe: 2100 movs r1, #0
  57690. 8017b00: 4618 mov r0, r3
  57691. 8017b02: f00f fb56 bl 80271b2 <sys_arch_sem_wait>
  57692. LOCK_TCPIP_CORE();
  57693. 8017b06: f7f9 fa6b bl 8010fe0 <sys_lock_tcpip_core>
  57694. LWIP_ASSERT("state!", msg->conn->state != NETCONN_CONNECT);
  57695. 8017b0a: 693b ldr r3, [r7, #16]
  57696. 8017b0c: 681b ldr r3, [r3, #0]
  57697. 8017b0e: 785b ldrb r3, [r3, #1]
  57698. 8017b10: 2b03 cmp r3, #3
  57699. 8017b12: d116 bne.n 8017b42 <lwip_netconn_do_connect+0x162>
  57700. 8017b14: 4b0e ldr r3, [pc, #56] @ (8017b50 <lwip_netconn_do_connect+0x170>)
  57701. 8017b16: f240 5274 movw r2, #1396 @ 0x574
  57702. 8017b1a: 490e ldr r1, [pc, #56] @ (8017b54 <lwip_netconn_do_connect+0x174>)
  57703. 8017b1c: 480e ldr r0, [pc, #56] @ (8017b58 <lwip_netconn_do_connect+0x178>)
  57704. 8017b1e: f012 fea5 bl 802a86c <iprintf>
  57705. return;
  57706. 8017b22: e00e b.n 8017b42 <lwip_netconn_do_connect+0x162>
  57707. #endif /* LWIP_TCP */
  57708. default:
  57709. LWIP_ERROR("Invalid netconn type", 0, do {
  57710. 8017b24: 4b0a ldr r3, [pc, #40] @ (8017b50 <lwip_netconn_do_connect+0x170>)
  57711. 8017b26: f240 527d movw r2, #1405 @ 0x57d
  57712. 8017b2a: 490c ldr r1, [pc, #48] @ (8017b5c <lwip_netconn_do_connect+0x17c>)
  57713. 8017b2c: 480a ldr r0, [pc, #40] @ (8017b58 <lwip_netconn_do_connect+0x178>)
  57714. 8017b2e: f012 fe9d bl 802a86c <iprintf>
  57715. 8017b32: 23fa movs r3, #250 @ 0xfa
  57716. 8017b34: 75fb strb r3, [r7, #23]
  57717. err = ERR_VAL;
  57718. } while (0));
  57719. break;
  57720. 8017b36: e000 b.n 8017b3a <lwip_netconn_do_connect+0x15a>
  57721. break;
  57722. 8017b38: bf00 nop
  57723. }
  57724. }
  57725. msg->err = err;
  57726. 8017b3a: 693b ldr r3, [r7, #16]
  57727. 8017b3c: 7dfa ldrb r2, [r7, #23]
  57728. 8017b3e: 711a strb r2, [r3, #4]
  57729. 8017b40: e000 b.n 8017b44 <lwip_netconn_do_connect+0x164>
  57730. return;
  57731. 8017b42: bf00 nop
  57732. /* For all other protocols, netconn_connect() calls netconn_apimsg(),
  57733. so use TCPIP_APIMSG_ACK() here. */
  57734. TCPIP_APIMSG_ACK(msg);
  57735. }
  57736. 8017b44: 3718 adds r7, #24
  57737. 8017b46: 46bd mov sp, r7
  57738. 8017b48: bd80 pop {r7, pc}
  57739. 8017b4a: bf00 nop
  57740. 8017b4c: 080178b9 .word 0x080178b9
  57741. 8017b50: 0802dedc .word 0x0802dedc
  57742. 8017b54: 0802e29c .word 0x0802e29c
  57743. 8017b58: 0802df20 .word 0x0802df20
  57744. 8017b5c: 0802e324 .word 0x0802e324
  57745. 08017b60 <lwip_netconn_do_disconnect>:
  57746. *
  57747. * @param m the api_msg pointing to the connection to disconnect
  57748. */
  57749. void
  57750. lwip_netconn_do_disconnect(void *m)
  57751. {
  57752. 8017b60: b580 push {r7, lr}
  57753. 8017b62: b084 sub sp, #16
  57754. 8017b64: af00 add r7, sp, #0
  57755. 8017b66: 6078 str r0, [r7, #4]
  57756. struct api_msg *msg = (struct api_msg *)m;
  57757. 8017b68: 687b ldr r3, [r7, #4]
  57758. 8017b6a: 60fb str r3, [r7, #12]
  57759. #if LWIP_UDP
  57760. if (NETCONNTYPE_GROUP(msg->conn->type) == NETCONN_UDP) {
  57761. 8017b6c: 68fb ldr r3, [r7, #12]
  57762. 8017b6e: 681b ldr r3, [r3, #0]
  57763. 8017b70: 781b ldrb r3, [r3, #0]
  57764. 8017b72: f003 03f0 and.w r3, r3, #240 @ 0xf0
  57765. 8017b76: 2b20 cmp r3, #32
  57766. 8017b78: d109 bne.n 8017b8e <lwip_netconn_do_disconnect+0x2e>
  57767. udp_disconnect(msg->conn->pcb.udp);
  57768. 8017b7a: 68fb ldr r3, [r7, #12]
  57769. 8017b7c: 681b ldr r3, [r3, #0]
  57770. 8017b7e: 685b ldr r3, [r3, #4]
  57771. 8017b80: 4618 mov r0, r3
  57772. 8017b82: f00a fd97 bl 80226b4 <udp_disconnect>
  57773. msg->err = ERR_OK;
  57774. 8017b86: 68fb ldr r3, [r7, #12]
  57775. 8017b88: 2200 movs r2, #0
  57776. 8017b8a: 711a strb r2, [r3, #4]
  57777. #endif /* LWIP_UDP */
  57778. {
  57779. msg->err = ERR_VAL;
  57780. }
  57781. TCPIP_APIMSG_ACK(msg);
  57782. }
  57783. 8017b8c: e002 b.n 8017b94 <lwip_netconn_do_disconnect+0x34>
  57784. msg->err = ERR_VAL;
  57785. 8017b8e: 68fb ldr r3, [r7, #12]
  57786. 8017b90: 22fa movs r2, #250 @ 0xfa
  57787. 8017b92: 711a strb r2, [r3, #4]
  57788. }
  57789. 8017b94: bf00 nop
  57790. 8017b96: 3710 adds r7, #16
  57791. 8017b98: 46bd mov sp, r7
  57792. 8017b9a: bd80 pop {r7, pc}
  57793. 08017b9c <lwip_netconn_do_send>:
  57794. *
  57795. * @param m the api_msg pointing to the connection
  57796. */
  57797. void
  57798. lwip_netconn_do_send(void *m)
  57799. {
  57800. 8017b9c: b580 push {r7, lr}
  57801. 8017b9e: b084 sub sp, #16
  57802. 8017ba0: af00 add r7, sp, #0
  57803. 8017ba2: 6078 str r0, [r7, #4]
  57804. struct api_msg *msg = (struct api_msg *)m;
  57805. 8017ba4: 687b ldr r3, [r7, #4]
  57806. 8017ba6: 60bb str r3, [r7, #8]
  57807. err_t err = netconn_err(msg->conn);
  57808. 8017ba8: 68bb ldr r3, [r7, #8]
  57809. 8017baa: 681b ldr r3, [r3, #0]
  57810. 8017bac: 4618 mov r0, r3
  57811. 8017bae: f7fe fef9 bl 80169a4 <netconn_err>
  57812. 8017bb2: 4603 mov r3, r0
  57813. 8017bb4: 73fb strb r3, [r7, #15]
  57814. if (err == ERR_OK) {
  57815. 8017bb6: f997 300f ldrsb.w r3, [r7, #15]
  57816. 8017bba: 2b00 cmp r3, #0
  57817. 8017bbc: d134 bne.n 8017c28 <lwip_netconn_do_send+0x8c>
  57818. if (msg->conn->pcb.tcp != NULL) {
  57819. 8017bbe: 68bb ldr r3, [r7, #8]
  57820. 8017bc0: 681b ldr r3, [r3, #0]
  57821. 8017bc2: 685b ldr r3, [r3, #4]
  57822. 8017bc4: 2b00 cmp r3, #0
  57823. 8017bc6: d02d beq.n 8017c24 <lwip_netconn_do_send+0x88>
  57824. switch (NETCONNTYPE_GROUP(msg->conn->type)) {
  57825. 8017bc8: 68bb ldr r3, [r7, #8]
  57826. 8017bca: 681b ldr r3, [r3, #0]
  57827. 8017bcc: 781b ldrb r3, [r3, #0]
  57828. 8017bce: f003 03f0 and.w r3, r3, #240 @ 0xf0
  57829. 8017bd2: 2b20 cmp r3, #32
  57830. 8017bd4: d123 bne.n 8017c1e <lwip_netconn_do_send+0x82>
  57831. err = udp_sendto_chksum(msg->conn->pcb.udp, msg->msg.b->p,
  57832. &msg->msg.b->addr, msg->msg.b->port,
  57833. msg->msg.b->flags & NETBUF_FLAG_CHKSUM, msg->msg.b->toport_chksum);
  57834. }
  57835. #else /* LWIP_CHECKSUM_ON_COPY */
  57836. if (ip_addr_isany_val(msg->msg.b->addr) || IP_IS_ANY_TYPE_VAL(msg->msg.b->addr)) {
  57837. 8017bd6: 68bb ldr r3, [r7, #8]
  57838. 8017bd8: 689b ldr r3, [r3, #8]
  57839. 8017bda: 689b ldr r3, [r3, #8]
  57840. 8017bdc: 2b00 cmp r3, #0
  57841. 8017bde: d10c bne.n 8017bfa <lwip_netconn_do_send+0x5e>
  57842. err = udp_send(msg->conn->pcb.udp, msg->msg.b->p);
  57843. 8017be0: 68bb ldr r3, [r7, #8]
  57844. 8017be2: 681b ldr r3, [r3, #0]
  57845. 8017be4: 685a ldr r2, [r3, #4]
  57846. 8017be6: 68bb ldr r3, [r7, #8]
  57847. 8017be8: 689b ldr r3, [r3, #8]
  57848. 8017bea: 681b ldr r3, [r3, #0]
  57849. 8017bec: 4619 mov r1, r3
  57850. 8017bee: 4610 mov r0, r2
  57851. 8017bf0: f00a fa7a bl 80220e8 <udp_send>
  57852. 8017bf4: 4603 mov r3, r0
  57853. 8017bf6: 73fb strb r3, [r7, #15]
  57854. } else {
  57855. err = udp_sendto(msg->conn->pcb.udp, msg->msg.b->p, &msg->msg.b->addr, msg->msg.b->port);
  57856. }
  57857. #endif /* LWIP_CHECKSUM_ON_COPY */
  57858. break;
  57859. 8017bf8: e016 b.n 8017c28 <lwip_netconn_do_send+0x8c>
  57860. err = udp_sendto(msg->conn->pcb.udp, msg->msg.b->p, &msg->msg.b->addr, msg->msg.b->port);
  57861. 8017bfa: 68bb ldr r3, [r7, #8]
  57862. 8017bfc: 681b ldr r3, [r3, #0]
  57863. 8017bfe: 6858 ldr r0, [r3, #4]
  57864. 8017c00: 68bb ldr r3, [r7, #8]
  57865. 8017c02: 689b ldr r3, [r3, #8]
  57866. 8017c04: 6819 ldr r1, [r3, #0]
  57867. 8017c06: 68bb ldr r3, [r7, #8]
  57868. 8017c08: 689b ldr r3, [r3, #8]
  57869. 8017c0a: f103 0208 add.w r2, r3, #8
  57870. 8017c0e: 68bb ldr r3, [r7, #8]
  57871. 8017c10: 689b ldr r3, [r3, #8]
  57872. 8017c12: 899b ldrh r3, [r3, #12]
  57873. 8017c14: f00a fa9c bl 8022150 <udp_sendto>
  57874. 8017c18: 4603 mov r3, r0
  57875. 8017c1a: 73fb strb r3, [r7, #15]
  57876. break;
  57877. 8017c1c: e004 b.n 8017c28 <lwip_netconn_do_send+0x8c>
  57878. #endif /* LWIP_UDP */
  57879. default:
  57880. err = ERR_CONN;
  57881. 8017c1e: 23f5 movs r3, #245 @ 0xf5
  57882. 8017c20: 73fb strb r3, [r7, #15]
  57883. break;
  57884. 8017c22: e001 b.n 8017c28 <lwip_netconn_do_send+0x8c>
  57885. }
  57886. } else {
  57887. err = ERR_CONN;
  57888. 8017c24: 23f5 movs r3, #245 @ 0xf5
  57889. 8017c26: 73fb strb r3, [r7, #15]
  57890. }
  57891. }
  57892. msg->err = err;
  57893. 8017c28: 68bb ldr r3, [r7, #8]
  57894. 8017c2a: 7bfa ldrb r2, [r7, #15]
  57895. 8017c2c: 711a strb r2, [r3, #4]
  57896. TCPIP_APIMSG_ACK(msg);
  57897. }
  57898. 8017c2e: bf00 nop
  57899. 8017c30: 3710 adds r7, #16
  57900. 8017c32: 46bd mov sp, r7
  57901. 8017c34: bd80 pop {r7, pc}
  57902. 08017c36 <lwip_netconn_do_recv>:
  57903. *
  57904. * @param m the api_msg pointing to the connection
  57905. */
  57906. void
  57907. lwip_netconn_do_recv(void *m)
  57908. {
  57909. 8017c36: b580 push {r7, lr}
  57910. 8017c38: b086 sub sp, #24
  57911. 8017c3a: af00 add r7, sp, #0
  57912. 8017c3c: 6078 str r0, [r7, #4]
  57913. struct api_msg *msg = (struct api_msg *)m;
  57914. 8017c3e: 687b ldr r3, [r7, #4]
  57915. 8017c40: 613b str r3, [r7, #16]
  57916. msg->err = ERR_OK;
  57917. 8017c42: 693b ldr r3, [r7, #16]
  57918. 8017c44: 2200 movs r2, #0
  57919. 8017c46: 711a strb r2, [r3, #4]
  57920. if (msg->conn->pcb.tcp != NULL) {
  57921. 8017c48: 693b ldr r3, [r7, #16]
  57922. 8017c4a: 681b ldr r3, [r3, #0]
  57923. 8017c4c: 685b ldr r3, [r3, #4]
  57924. 8017c4e: 2b00 cmp r3, #0
  57925. 8017c50: d022 beq.n 8017c98 <lwip_netconn_do_recv+0x62>
  57926. if (NETCONNTYPE_GROUP(msg->conn->type) == NETCONN_TCP) {
  57927. 8017c52: 693b ldr r3, [r7, #16]
  57928. 8017c54: 681b ldr r3, [r3, #0]
  57929. 8017c56: 781b ldrb r3, [r3, #0]
  57930. 8017c58: f003 03f0 and.w r3, r3, #240 @ 0xf0
  57931. 8017c5c: 2b10 cmp r3, #16
  57932. 8017c5e: d11b bne.n 8017c98 <lwip_netconn_do_recv+0x62>
  57933. size_t remaining = msg->msg.r.len;
  57934. 8017c60: 693b ldr r3, [r7, #16]
  57935. 8017c62: 689b ldr r3, [r3, #8]
  57936. 8017c64: 617b str r3, [r7, #20]
  57937. do {
  57938. u16_t recved = (u16_t)((remaining > 0xffff) ? 0xffff : remaining);
  57939. 8017c66: 697b ldr r3, [r7, #20]
  57940. 8017c68: f5b3 3f80 cmp.w r3, #65536 @ 0x10000
  57941. 8017c6c: d202 bcs.n 8017c74 <lwip_netconn_do_recv+0x3e>
  57942. 8017c6e: 697b ldr r3, [r7, #20]
  57943. 8017c70: b29b uxth r3, r3
  57944. 8017c72: e001 b.n 8017c78 <lwip_netconn_do_recv+0x42>
  57945. 8017c74: f64f 73ff movw r3, #65535 @ 0xffff
  57946. 8017c78: 81fb strh r3, [r7, #14]
  57947. tcp_recved(msg->conn->pcb.tcp, recved);
  57948. 8017c7a: 693b ldr r3, [r7, #16]
  57949. 8017c7c: 681b ldr r3, [r3, #0]
  57950. 8017c7e: 685b ldr r3, [r3, #4]
  57951. 8017c80: 89fa ldrh r2, [r7, #14]
  57952. 8017c82: 4611 mov r1, r2
  57953. 8017c84: 4618 mov r0, r3
  57954. 8017c86: f004 f9e5 bl 801c054 <tcp_recved>
  57955. remaining -= recved;
  57956. 8017c8a: 89fb ldrh r3, [r7, #14]
  57957. 8017c8c: 697a ldr r2, [r7, #20]
  57958. 8017c8e: 1ad3 subs r3, r2, r3
  57959. 8017c90: 617b str r3, [r7, #20]
  57960. } while (remaining != 0);
  57961. 8017c92: 697b ldr r3, [r7, #20]
  57962. 8017c94: 2b00 cmp r3, #0
  57963. 8017c96: d1e6 bne.n 8017c66 <lwip_netconn_do_recv+0x30>
  57964. }
  57965. }
  57966. TCPIP_APIMSG_ACK(msg);
  57967. }
  57968. 8017c98: bf00 nop
  57969. 8017c9a: 3718 adds r7, #24
  57970. 8017c9c: 46bd mov sp, r7
  57971. 8017c9e: bd80 pop {r7, pc}
  57972. 08017ca0 <lwip_netconn_do_writemore>:
  57973. * @return ERR_OK
  57974. * ERR_MEM if LWIP_TCPIP_CORE_LOCKING=1 and sending hasn't yet finished
  57975. */
  57976. static err_t
  57977. lwip_netconn_do_writemore(struct netconn *conn WRITE_DELAYED_PARAM)
  57978. {
  57979. 8017ca0: b580 push {r7, lr}
  57980. 8017ca2: b088 sub sp, #32
  57981. 8017ca4: af00 add r7, sp, #0
  57982. 8017ca6: 6078 str r0, [r7, #4]
  57983. 8017ca8: 460b mov r3, r1
  57984. 8017caa: 70fb strb r3, [r7, #3]
  57985. err_t err;
  57986. const void *dataptr;
  57987. u16_t len, available;
  57988. u8_t write_finished = 0;
  57989. 8017cac: 2300 movs r3, #0
  57990. 8017cae: 76fb strb r3, [r7, #27]
  57991. size_t diff;
  57992. u8_t dontblock;
  57993. u8_t apiflags;
  57994. u8_t write_more;
  57995. LWIP_ASSERT("conn != NULL", conn != NULL);
  57996. 8017cb0: 687b ldr r3, [r7, #4]
  57997. 8017cb2: 2b00 cmp r3, #0
  57998. 8017cb4: d106 bne.n 8017cc4 <lwip_netconn_do_writemore+0x24>
  57999. 8017cb6: 4b61 ldr r3, [pc, #388] @ (8017e3c <lwip_netconn_do_writemore+0x19c>)
  58000. 8017cb8: f240 6273 movw r2, #1651 @ 0x673
  58001. 8017cbc: 4960 ldr r1, [pc, #384] @ (8017e40 <lwip_netconn_do_writemore+0x1a0>)
  58002. 8017cbe: 4861 ldr r0, [pc, #388] @ (8017e44 <lwip_netconn_do_writemore+0x1a4>)
  58003. 8017cc0: f012 fdd4 bl 802a86c <iprintf>
  58004. LWIP_ASSERT("conn->state == NETCONN_WRITE", (conn->state == NETCONN_WRITE));
  58005. 8017cc4: 687b ldr r3, [r7, #4]
  58006. 8017cc6: 785b ldrb r3, [r3, #1]
  58007. 8017cc8: 2b01 cmp r3, #1
  58008. 8017cca: d006 beq.n 8017cda <lwip_netconn_do_writemore+0x3a>
  58009. 8017ccc: 4b5b ldr r3, [pc, #364] @ (8017e3c <lwip_netconn_do_writemore+0x19c>)
  58010. 8017cce: f240 6274 movw r2, #1652 @ 0x674
  58011. 8017cd2: 495d ldr r1, [pc, #372] @ (8017e48 <lwip_netconn_do_writemore+0x1a8>)
  58012. 8017cd4: 485b ldr r0, [pc, #364] @ (8017e44 <lwip_netconn_do_writemore+0x1a4>)
  58013. 8017cd6: f012 fdc9 bl 802a86c <iprintf>
  58014. LWIP_ASSERT("conn->current_msg != NULL", conn->current_msg != NULL);
  58015. 8017cda: 687b ldr r3, [r7, #4]
  58016. 8017cdc: 6adb ldr r3, [r3, #44] @ 0x2c
  58017. 8017cde: 2b00 cmp r3, #0
  58018. 8017ce0: d106 bne.n 8017cf0 <lwip_netconn_do_writemore+0x50>
  58019. 8017ce2: 4b56 ldr r3, [pc, #344] @ (8017e3c <lwip_netconn_do_writemore+0x19c>)
  58020. 8017ce4: f240 6275 movw r2, #1653 @ 0x675
  58021. 8017ce8: 4958 ldr r1, [pc, #352] @ (8017e4c <lwip_netconn_do_writemore+0x1ac>)
  58022. 8017cea: 4856 ldr r0, [pc, #344] @ (8017e44 <lwip_netconn_do_writemore+0x1a4>)
  58023. 8017cec: f012 fdbe bl 802a86c <iprintf>
  58024. LWIP_ASSERT("conn->pcb.tcp != NULL", conn->pcb.tcp != NULL);
  58025. 8017cf0: 687b ldr r3, [r7, #4]
  58026. 8017cf2: 685b ldr r3, [r3, #4]
  58027. 8017cf4: 2b00 cmp r3, #0
  58028. 8017cf6: d106 bne.n 8017d06 <lwip_netconn_do_writemore+0x66>
  58029. 8017cf8: 4b50 ldr r3, [pc, #320] @ (8017e3c <lwip_netconn_do_writemore+0x19c>)
  58030. 8017cfa: f240 6276 movw r2, #1654 @ 0x676
  58031. 8017cfe: 4954 ldr r1, [pc, #336] @ (8017e50 <lwip_netconn_do_writemore+0x1b0>)
  58032. 8017d00: 4850 ldr r0, [pc, #320] @ (8017e44 <lwip_netconn_do_writemore+0x1a4>)
  58033. 8017d02: f012 fdb3 bl 802a86c <iprintf>
  58034. LWIP_ASSERT("conn->current_msg->msg.w.offset < conn->current_msg->msg.w.len",
  58035. 8017d06: 687b ldr r3, [r7, #4]
  58036. 8017d08: 6adb ldr r3, [r3, #44] @ 0x2c
  58037. 8017d0a: 699a ldr r2, [r3, #24]
  58038. 8017d0c: 687b ldr r3, [r7, #4]
  58039. 8017d0e: 6adb ldr r3, [r3, #44] @ 0x2c
  58040. 8017d10: 695b ldr r3, [r3, #20]
  58041. 8017d12: 429a cmp r2, r3
  58042. 8017d14: d306 bcc.n 8017d24 <lwip_netconn_do_writemore+0x84>
  58043. 8017d16: 4b49 ldr r3, [pc, #292] @ (8017e3c <lwip_netconn_do_writemore+0x19c>)
  58044. 8017d18: f240 6277 movw r2, #1655 @ 0x677
  58045. 8017d1c: 494d ldr r1, [pc, #308] @ (8017e54 <lwip_netconn_do_writemore+0x1b4>)
  58046. 8017d1e: 4849 ldr r0, [pc, #292] @ (8017e44 <lwip_netconn_do_writemore+0x1a4>)
  58047. 8017d20: f012 fda4 bl 802a86c <iprintf>
  58048. conn->current_msg->msg.w.offset < conn->current_msg->msg.w.len);
  58049. LWIP_ASSERT("conn->current_msg->msg.w.vector_cnt > 0", conn->current_msg->msg.w.vector_cnt > 0);
  58050. 8017d24: 687b ldr r3, [r7, #4]
  58051. 8017d26: 6adb ldr r3, [r3, #44] @ 0x2c
  58052. 8017d28: 899b ldrh r3, [r3, #12]
  58053. 8017d2a: 2b00 cmp r3, #0
  58054. 8017d2c: d106 bne.n 8017d3c <lwip_netconn_do_writemore+0x9c>
  58055. 8017d2e: 4b43 ldr r3, [pc, #268] @ (8017e3c <lwip_netconn_do_writemore+0x19c>)
  58056. 8017d30: f240 6279 movw r2, #1657 @ 0x679
  58057. 8017d34: 4948 ldr r1, [pc, #288] @ (8017e58 <lwip_netconn_do_writemore+0x1b8>)
  58058. 8017d36: 4843 ldr r0, [pc, #268] @ (8017e44 <lwip_netconn_do_writemore+0x1a4>)
  58059. 8017d38: f012 fd98 bl 802a86c <iprintf>
  58060. apiflags = conn->current_msg->msg.w.apiflags;
  58061. 8017d3c: 687b ldr r3, [r7, #4]
  58062. 8017d3e: 6adb ldr r3, [r3, #44] @ 0x2c
  58063. 8017d40: 7f1b ldrb r3, [r3, #28]
  58064. 8017d42: 76bb strb r3, [r7, #26]
  58065. dontblock = netconn_is_nonblocking(conn) || (apiflags & NETCONN_DONTBLOCK);
  58066. 8017d44: 687b ldr r3, [r7, #4]
  58067. 8017d46: f893 3028 ldrb.w r3, [r3, #40] @ 0x28
  58068. 8017d4a: f003 0302 and.w r3, r3, #2
  58069. 8017d4e: 2b00 cmp r3, #0
  58070. 8017d50: d104 bne.n 8017d5c <lwip_netconn_do_writemore+0xbc>
  58071. 8017d52: 7ebb ldrb r3, [r7, #26]
  58072. 8017d54: f003 0304 and.w r3, r3, #4
  58073. 8017d58: 2b00 cmp r3, #0
  58074. 8017d5a: d001 beq.n 8017d60 <lwip_netconn_do_writemore+0xc0>
  58075. 8017d5c: 2301 movs r3, #1
  58076. 8017d5e: e000 b.n 8017d62 <lwip_netconn_do_writemore+0xc2>
  58077. 8017d60: 2300 movs r3, #0
  58078. 8017d62: 763b strb r3, [r7, #24]
  58079. }
  58080. } else
  58081. #endif /* LWIP_SO_SNDTIMEO */
  58082. {
  58083. do {
  58084. dataptr = (const u8_t *)conn->current_msg->msg.w.vector->ptr + conn->current_msg->msg.w.vector_off;
  58085. 8017d64: 687b ldr r3, [r7, #4]
  58086. 8017d66: 6adb ldr r3, [r3, #44] @ 0x2c
  58087. 8017d68: 689b ldr r3, [r3, #8]
  58088. 8017d6a: 681a ldr r2, [r3, #0]
  58089. 8017d6c: 687b ldr r3, [r7, #4]
  58090. 8017d6e: 6adb ldr r3, [r3, #44] @ 0x2c
  58091. 8017d70: 691b ldr r3, [r3, #16]
  58092. 8017d72: 4413 add r3, r2
  58093. 8017d74: 617b str r3, [r7, #20]
  58094. diff = conn->current_msg->msg.w.vector->len - conn->current_msg->msg.w.vector_off;
  58095. 8017d76: 687b ldr r3, [r7, #4]
  58096. 8017d78: 6adb ldr r3, [r3, #44] @ 0x2c
  58097. 8017d7a: 689b ldr r3, [r3, #8]
  58098. 8017d7c: 685a ldr r2, [r3, #4]
  58099. 8017d7e: 687b ldr r3, [r7, #4]
  58100. 8017d80: 6adb ldr r3, [r3, #44] @ 0x2c
  58101. 8017d82: 691b ldr r3, [r3, #16]
  58102. 8017d84: 1ad3 subs r3, r2, r3
  58103. 8017d86: 613b str r3, [r7, #16]
  58104. if (diff > 0xffffUL) { /* max_u16_t */
  58105. 8017d88: 693b ldr r3, [r7, #16]
  58106. 8017d8a: f5b3 3f80 cmp.w r3, #65536 @ 0x10000
  58107. 8017d8e: d307 bcc.n 8017da0 <lwip_netconn_do_writemore+0x100>
  58108. len = 0xffff;
  58109. 8017d90: f64f 73ff movw r3, #65535 @ 0xffff
  58110. 8017d94: 83bb strh r3, [r7, #28]
  58111. apiflags |= TCP_WRITE_FLAG_MORE;
  58112. 8017d96: 7ebb ldrb r3, [r7, #26]
  58113. 8017d98: f043 0302 orr.w r3, r3, #2
  58114. 8017d9c: 76bb strb r3, [r7, #26]
  58115. 8017d9e: e001 b.n 8017da4 <lwip_netconn_do_writemore+0x104>
  58116. } else {
  58117. len = (u16_t)diff;
  58118. 8017da0: 693b ldr r3, [r7, #16]
  58119. 8017da2: 83bb strh r3, [r7, #28]
  58120. }
  58121. available = tcp_sndbuf(conn->pcb.tcp);
  58122. 8017da4: 687b ldr r3, [r7, #4]
  58123. 8017da6: 685b ldr r3, [r3, #4]
  58124. 8017da8: f8b3 3064 ldrh.w r3, [r3, #100] @ 0x64
  58125. 8017dac: 81fb strh r3, [r7, #14]
  58126. if (available < len) {
  58127. 8017dae: 89fa ldrh r2, [r7, #14]
  58128. 8017db0: 8bbb ldrh r3, [r7, #28]
  58129. 8017db2: 429a cmp r2, r3
  58130. 8017db4: d216 bcs.n 8017de4 <lwip_netconn_do_writemore+0x144>
  58131. /* don't try to write more than sendbuf */
  58132. len = available;
  58133. 8017db6: 89fb ldrh r3, [r7, #14]
  58134. 8017db8: 83bb strh r3, [r7, #28]
  58135. if (dontblock) {
  58136. 8017dba: 7e3b ldrb r3, [r7, #24]
  58137. 8017dbc: 2b00 cmp r3, #0
  58138. 8017dbe: d00d beq.n 8017ddc <lwip_netconn_do_writemore+0x13c>
  58139. if (!len) {
  58140. 8017dc0: 8bbb ldrh r3, [r7, #28]
  58141. 8017dc2: 2b00 cmp r3, #0
  58142. 8017dc4: d10e bne.n 8017de4 <lwip_netconn_do_writemore+0x144>
  58143. /* set error according to partial write or not */
  58144. err = (conn->current_msg->msg.w.offset == 0) ? ERR_WOULDBLOCK : ERR_OK;
  58145. 8017dc6: 687b ldr r3, [r7, #4]
  58146. 8017dc8: 6adb ldr r3, [r3, #44] @ 0x2c
  58147. 8017dca: 699b ldr r3, [r3, #24]
  58148. 8017dcc: 2b00 cmp r3, #0
  58149. 8017dce: d102 bne.n 8017dd6 <lwip_netconn_do_writemore+0x136>
  58150. 8017dd0: f06f 0306 mvn.w r3, #6
  58151. 8017dd4: e000 b.n 8017dd8 <lwip_netconn_do_writemore+0x138>
  58152. 8017dd6: 2300 movs r3, #0
  58153. 8017dd8: 77fb strb r3, [r7, #31]
  58154. goto err_mem;
  58155. 8017dda: e08f b.n 8017efc <lwip_netconn_do_writemore+0x25c>
  58156. }
  58157. } else {
  58158. apiflags |= TCP_WRITE_FLAG_MORE;
  58159. 8017ddc: 7ebb ldrb r3, [r7, #26]
  58160. 8017dde: f043 0302 orr.w r3, r3, #2
  58161. 8017de2: 76bb strb r3, [r7, #26]
  58162. }
  58163. }
  58164. LWIP_ASSERT("lwip_netconn_do_writemore: invalid length!",
  58165. 8017de4: 687b ldr r3, [r7, #4]
  58166. 8017de6: 6adb ldr r3, [r3, #44] @ 0x2c
  58167. 8017de8: 691a ldr r2, [r3, #16]
  58168. 8017dea: 8bbb ldrh r3, [r7, #28]
  58169. 8017dec: 441a add r2, r3
  58170. 8017dee: 687b ldr r3, [r7, #4]
  58171. 8017df0: 6adb ldr r3, [r3, #44] @ 0x2c
  58172. 8017df2: 689b ldr r3, [r3, #8]
  58173. 8017df4: 685b ldr r3, [r3, #4]
  58174. 8017df6: 429a cmp r2, r3
  58175. 8017df8: d906 bls.n 8017e08 <lwip_netconn_do_writemore+0x168>
  58176. 8017dfa: 4b10 ldr r3, [pc, #64] @ (8017e3c <lwip_netconn_do_writemore+0x19c>)
  58177. 8017dfc: f240 62a3 movw r2, #1699 @ 0x6a3
  58178. 8017e00: 4916 ldr r1, [pc, #88] @ (8017e5c <lwip_netconn_do_writemore+0x1bc>)
  58179. 8017e02: 4810 ldr r0, [pc, #64] @ (8017e44 <lwip_netconn_do_writemore+0x1a4>)
  58180. 8017e04: f012 fd32 bl 802a86c <iprintf>
  58181. ((conn->current_msg->msg.w.vector_off + len) <= conn->current_msg->msg.w.vector->len));
  58182. /* we should loop around for more sending in the following cases:
  58183. 1) We couldn't finish the current vector because of 16-bit size limitations.
  58184. tcp_write() and tcp_sndbuf() both are limited to 16-bit sizes
  58185. 2) We are sending the remainder of the current vector and have more */
  58186. if ((len == 0xffff && diff > 0xffffUL) ||
  58187. 8017e08: 8bbb ldrh r3, [r7, #28]
  58188. 8017e0a: f64f 72ff movw r2, #65535 @ 0xffff
  58189. 8017e0e: 4293 cmp r3, r2
  58190. 8017e10: d103 bne.n 8017e1a <lwip_netconn_do_writemore+0x17a>
  58191. 8017e12: 693b ldr r3, [r7, #16]
  58192. 8017e14: f5b3 3f80 cmp.w r3, #65536 @ 0x10000
  58193. 8017e18: d209 bcs.n 8017e2e <lwip_netconn_do_writemore+0x18e>
  58194. (len == (u16_t)diff && conn->current_msg->msg.w.vector_cnt > 1)) {
  58195. 8017e1a: 693b ldr r3, [r7, #16]
  58196. 8017e1c: b29b uxth r3, r3
  58197. if ((len == 0xffff && diff > 0xffffUL) ||
  58198. 8017e1e: 8bba ldrh r2, [r7, #28]
  58199. 8017e20: 429a cmp r2, r3
  58200. 8017e22: d11d bne.n 8017e60 <lwip_netconn_do_writemore+0x1c0>
  58201. (len == (u16_t)diff && conn->current_msg->msg.w.vector_cnt > 1)) {
  58202. 8017e24: 687b ldr r3, [r7, #4]
  58203. 8017e26: 6adb ldr r3, [r3, #44] @ 0x2c
  58204. 8017e28: 899b ldrh r3, [r3, #12]
  58205. 8017e2a: 2b01 cmp r3, #1
  58206. 8017e2c: d918 bls.n 8017e60 <lwip_netconn_do_writemore+0x1c0>
  58207. write_more = 1;
  58208. 8017e2e: 2301 movs r3, #1
  58209. 8017e30: 767b strb r3, [r7, #25]
  58210. apiflags |= TCP_WRITE_FLAG_MORE;
  58211. 8017e32: 7ebb ldrb r3, [r7, #26]
  58212. 8017e34: f043 0302 orr.w r3, r3, #2
  58213. 8017e38: 76bb strb r3, [r7, #26]
  58214. 8017e3a: e013 b.n 8017e64 <lwip_netconn_do_writemore+0x1c4>
  58215. 8017e3c: 0802dedc .word 0x0802dedc
  58216. 8017e40: 0802e034 .word 0x0802e034
  58217. 8017e44: 0802df20 .word 0x0802df20
  58218. 8017e48: 0802e33c .word 0x0802e33c
  58219. 8017e4c: 0802e044 .word 0x0802e044
  58220. 8017e50: 0802e35c .word 0x0802e35c
  58221. 8017e54: 0802e374 .word 0x0802e374
  58222. 8017e58: 0802e3b4 .word 0x0802e3b4
  58223. 8017e5c: 0802e3dc .word 0x0802e3dc
  58224. } else {
  58225. write_more = 0;
  58226. 8017e60: 2300 movs r3, #0
  58227. 8017e62: 767b strb r3, [r7, #25]
  58228. }
  58229. err = tcp_write(conn->pcb.tcp, dataptr, len, apiflags);
  58230. 8017e64: 687b ldr r3, [r7, #4]
  58231. 8017e66: 6858 ldr r0, [r3, #4]
  58232. 8017e68: 7ebb ldrb r3, [r7, #26]
  58233. 8017e6a: 8bba ldrh r2, [r7, #28]
  58234. 8017e6c: 6979 ldr r1, [r7, #20]
  58235. 8017e6e: f008 f827 bl 801fec0 <tcp_write>
  58236. 8017e72: 4603 mov r3, r0
  58237. 8017e74: 77fb strb r3, [r7, #31]
  58238. if (err == ERR_OK) {
  58239. 8017e76: f997 301f ldrsb.w r3, [r7, #31]
  58240. 8017e7a: 2b00 cmp r3, #0
  58241. 8017e7c: d12c bne.n 8017ed8 <lwip_netconn_do_writemore+0x238>
  58242. conn->current_msg->msg.w.offset += len;
  58243. 8017e7e: 687b ldr r3, [r7, #4]
  58244. 8017e80: 6adb ldr r3, [r3, #44] @ 0x2c
  58245. 8017e82: 6999 ldr r1, [r3, #24]
  58246. 8017e84: 8bba ldrh r2, [r7, #28]
  58247. 8017e86: 687b ldr r3, [r7, #4]
  58248. 8017e88: 6adb ldr r3, [r3, #44] @ 0x2c
  58249. 8017e8a: 440a add r2, r1
  58250. 8017e8c: 619a str r2, [r3, #24]
  58251. conn->current_msg->msg.w.vector_off += len;
  58252. 8017e8e: 687b ldr r3, [r7, #4]
  58253. 8017e90: 6adb ldr r3, [r3, #44] @ 0x2c
  58254. 8017e92: 6919 ldr r1, [r3, #16]
  58255. 8017e94: 8bba ldrh r2, [r7, #28]
  58256. 8017e96: 687b ldr r3, [r7, #4]
  58257. 8017e98: 6adb ldr r3, [r3, #44] @ 0x2c
  58258. 8017e9a: 440a add r2, r1
  58259. 8017e9c: 611a str r2, [r3, #16]
  58260. /* check if current vector is finished */
  58261. if (conn->current_msg->msg.w.vector_off == conn->current_msg->msg.w.vector->len) {
  58262. 8017e9e: 687b ldr r3, [r7, #4]
  58263. 8017ea0: 6adb ldr r3, [r3, #44] @ 0x2c
  58264. 8017ea2: 691a ldr r2, [r3, #16]
  58265. 8017ea4: 687b ldr r3, [r7, #4]
  58266. 8017ea6: 6adb ldr r3, [r3, #44] @ 0x2c
  58267. 8017ea8: 689b ldr r3, [r3, #8]
  58268. 8017eaa: 685b ldr r3, [r3, #4]
  58269. 8017eac: 429a cmp r2, r3
  58270. 8017eae: d113 bne.n 8017ed8 <lwip_netconn_do_writemore+0x238>
  58271. conn->current_msg->msg.w.vector_cnt--;
  58272. 8017eb0: 687b ldr r3, [r7, #4]
  58273. 8017eb2: 6adb ldr r3, [r3, #44] @ 0x2c
  58274. 8017eb4: 899a ldrh r2, [r3, #12]
  58275. 8017eb6: 3a01 subs r2, #1
  58276. 8017eb8: b292 uxth r2, r2
  58277. 8017eba: 819a strh r2, [r3, #12]
  58278. /* if we have additional vectors, move on to them */
  58279. if (conn->current_msg->msg.w.vector_cnt > 0) {
  58280. 8017ebc: 687b ldr r3, [r7, #4]
  58281. 8017ebe: 6adb ldr r3, [r3, #44] @ 0x2c
  58282. 8017ec0: 899b ldrh r3, [r3, #12]
  58283. 8017ec2: 2b00 cmp r3, #0
  58284. 8017ec4: d008 beq.n 8017ed8 <lwip_netconn_do_writemore+0x238>
  58285. conn->current_msg->msg.w.vector++;
  58286. 8017ec6: 687b ldr r3, [r7, #4]
  58287. 8017ec8: 6adb ldr r3, [r3, #44] @ 0x2c
  58288. 8017eca: 689a ldr r2, [r3, #8]
  58289. 8017ecc: 3208 adds r2, #8
  58290. 8017ece: 609a str r2, [r3, #8]
  58291. conn->current_msg->msg.w.vector_off = 0;
  58292. 8017ed0: 687b ldr r3, [r7, #4]
  58293. 8017ed2: 6adb ldr r3, [r3, #44] @ 0x2c
  58294. 8017ed4: 2200 movs r2, #0
  58295. 8017ed6: 611a str r2, [r3, #16]
  58296. }
  58297. }
  58298. }
  58299. } while (write_more && err == ERR_OK);
  58300. 8017ed8: 7e7b ldrb r3, [r7, #25]
  58301. 8017eda: 2b00 cmp r3, #0
  58302. 8017edc: d004 beq.n 8017ee8 <lwip_netconn_do_writemore+0x248>
  58303. 8017ede: f997 301f ldrsb.w r3, [r7, #31]
  58304. 8017ee2: 2b00 cmp r3, #0
  58305. 8017ee4: f43f af3e beq.w 8017d64 <lwip_netconn_do_writemore+0xc4>
  58306. /* if OK or memory error, check available space */
  58307. if ((err == ERR_OK) || (err == ERR_MEM)) {
  58308. 8017ee8: f997 301f ldrsb.w r3, [r7, #31]
  58309. 8017eec: 2b00 cmp r3, #0
  58310. 8017eee: d004 beq.n 8017efa <lwip_netconn_do_writemore+0x25a>
  58311. 8017ef0: f997 301f ldrsb.w r3, [r7, #31]
  58312. 8017ef4: f1b3 3fff cmp.w r3, #4294967295 @ 0xffffffff
  58313. 8017ef8: d137 bne.n 8017f6a <lwip_netconn_do_writemore+0x2ca>
  58314. err_mem:
  58315. 8017efa: bf00 nop
  58316. if (dontblock && (conn->current_msg->msg.w.offset < conn->current_msg->msg.w.len)) {
  58317. 8017efc: 7e3b ldrb r3, [r7, #24]
  58318. 8017efe: 2b00 cmp r3, #0
  58319. 8017f00: d01b beq.n 8017f3a <lwip_netconn_do_writemore+0x29a>
  58320. 8017f02: 687b ldr r3, [r7, #4]
  58321. 8017f04: 6adb ldr r3, [r3, #44] @ 0x2c
  58322. 8017f06: 699a ldr r2, [r3, #24]
  58323. 8017f08: 687b ldr r3, [r7, #4]
  58324. 8017f0a: 6adb ldr r3, [r3, #44] @ 0x2c
  58325. 8017f0c: 695b ldr r3, [r3, #20]
  58326. 8017f0e: 429a cmp r2, r3
  58327. 8017f10: d213 bcs.n 8017f3a <lwip_netconn_do_writemore+0x29a>
  58328. /* non-blocking write did not write everything: mark the pcb non-writable
  58329. and let poll_tcp check writable space to mark the pcb writable again */
  58330. API_EVENT(conn, NETCONN_EVT_SENDMINUS, 0);
  58331. 8017f12: 687b ldr r3, [r7, #4]
  58332. 8017f14: 6b1b ldr r3, [r3, #48] @ 0x30
  58333. 8017f16: 2b00 cmp r3, #0
  58334. 8017f18: d005 beq.n 8017f26 <lwip_netconn_do_writemore+0x286>
  58335. 8017f1a: 687b ldr r3, [r7, #4]
  58336. 8017f1c: 6b1b ldr r3, [r3, #48] @ 0x30
  58337. 8017f1e: 2200 movs r2, #0
  58338. 8017f20: 2103 movs r1, #3
  58339. 8017f22: 6878 ldr r0, [r7, #4]
  58340. 8017f24: 4798 blx r3
  58341. conn->flags |= NETCONN_FLAG_CHECK_WRITESPACE;
  58342. 8017f26: 687b ldr r3, [r7, #4]
  58343. 8017f28: f893 3028 ldrb.w r3, [r3, #40] @ 0x28
  58344. 8017f2c: f043 0310 orr.w r3, r3, #16
  58345. 8017f30: b2da uxtb r2, r3
  58346. 8017f32: 687b ldr r3, [r7, #4]
  58347. 8017f34: f883 2028 strb.w r2, [r3, #40] @ 0x28
  58348. 8017f38: e017 b.n 8017f6a <lwip_netconn_do_writemore+0x2ca>
  58349. } else if ((tcp_sndbuf(conn->pcb.tcp) <= TCP_SNDLOWAT) ||
  58350. 8017f3a: 687b ldr r3, [r7, #4]
  58351. 8017f3c: 685b ldr r3, [r3, #4]
  58352. 8017f3e: f8b3 3064 ldrh.w r3, [r3, #100] @ 0x64
  58353. 8017f42: f640 3269 movw r2, #2921 @ 0xb69
  58354. 8017f46: 4293 cmp r3, r2
  58355. 8017f48: d905 bls.n 8017f56 <lwip_netconn_do_writemore+0x2b6>
  58356. (tcp_sndqueuelen(conn->pcb.tcp) >= TCP_SNDQUEUELOWAT)) {
  58357. 8017f4a: 687b ldr r3, [r7, #4]
  58358. 8017f4c: 685b ldr r3, [r3, #4]
  58359. 8017f4e: f8b3 3066 ldrh.w r3, [r3, #102] @ 0x66
  58360. } else if ((tcp_sndbuf(conn->pcb.tcp) <= TCP_SNDLOWAT) ||
  58361. 8017f52: 2b07 cmp r3, #7
  58362. 8017f54: d909 bls.n 8017f6a <lwip_netconn_do_writemore+0x2ca>
  58363. /* The queued byte- or pbuf-count exceeds the configured low-water limit,
  58364. let select mark this pcb as non-writable. */
  58365. API_EVENT(conn, NETCONN_EVT_SENDMINUS, 0);
  58366. 8017f56: 687b ldr r3, [r7, #4]
  58367. 8017f58: 6b1b ldr r3, [r3, #48] @ 0x30
  58368. 8017f5a: 2b00 cmp r3, #0
  58369. 8017f5c: d005 beq.n 8017f6a <lwip_netconn_do_writemore+0x2ca>
  58370. 8017f5e: 687b ldr r3, [r7, #4]
  58371. 8017f60: 6b1b ldr r3, [r3, #48] @ 0x30
  58372. 8017f62: 2200 movs r2, #0
  58373. 8017f64: 2103 movs r1, #3
  58374. 8017f66: 6878 ldr r0, [r7, #4]
  58375. 8017f68: 4798 blx r3
  58376. }
  58377. }
  58378. if (err == ERR_OK) {
  58379. 8017f6a: f997 301f ldrsb.w r3, [r7, #31]
  58380. 8017f6e: 2b00 cmp r3, #0
  58381. 8017f70: d11d bne.n 8017fae <lwip_netconn_do_writemore+0x30e>
  58382. err_t out_err;
  58383. if ((conn->current_msg->msg.w.offset == conn->current_msg->msg.w.len) || dontblock) {
  58384. 8017f72: 687b ldr r3, [r7, #4]
  58385. 8017f74: 6adb ldr r3, [r3, #44] @ 0x2c
  58386. 8017f76: 699a ldr r2, [r3, #24]
  58387. 8017f78: 687b ldr r3, [r7, #4]
  58388. 8017f7a: 6adb ldr r3, [r3, #44] @ 0x2c
  58389. 8017f7c: 695b ldr r3, [r3, #20]
  58390. 8017f7e: 429a cmp r2, r3
  58391. 8017f80: d002 beq.n 8017f88 <lwip_netconn_do_writemore+0x2e8>
  58392. 8017f82: 7e3b ldrb r3, [r7, #24]
  58393. 8017f84: 2b00 cmp r3, #0
  58394. 8017f86: d001 beq.n 8017f8c <lwip_netconn_do_writemore+0x2ec>
  58395. /* return sent length (caller reads length from msg.w.offset) */
  58396. write_finished = 1;
  58397. 8017f88: 2301 movs r3, #1
  58398. 8017f8a: 76fb strb r3, [r7, #27]
  58399. }
  58400. out_err = tcp_output(conn->pcb.tcp);
  58401. 8017f8c: 687b ldr r3, [r7, #4]
  58402. 8017f8e: 685b ldr r3, [r3, #4]
  58403. 8017f90: 4618 mov r0, r3
  58404. 8017f92: f008 fddf bl 8020b54 <tcp_output>
  58405. 8017f96: 4603 mov r3, r0
  58406. 8017f98: 733b strb r3, [r7, #12]
  58407. if (out_err == ERR_RTE) {
  58408. 8017f9a: f997 300c ldrsb.w r3, [r7, #12]
  58409. 8017f9e: f113 0f04 cmn.w r3, #4
  58410. 8017fa2: d12c bne.n 8017ffe <lwip_netconn_do_writemore+0x35e>
  58411. /* If tcp_output fails because no route is found,
  58412. don't try writing any more but return the error
  58413. to the application thread. */
  58414. err = out_err;
  58415. 8017fa4: 7b3b ldrb r3, [r7, #12]
  58416. 8017fa6: 77fb strb r3, [r7, #31]
  58417. write_finished = 1;
  58418. 8017fa8: 2301 movs r3, #1
  58419. 8017faa: 76fb strb r3, [r7, #27]
  58420. 8017fac: e027 b.n 8017ffe <lwip_netconn_do_writemore+0x35e>
  58421. }
  58422. } else if (err == ERR_MEM) {
  58423. 8017fae: f997 301f ldrsb.w r3, [r7, #31]
  58424. 8017fb2: f1b3 3fff cmp.w r3, #4294967295 @ 0xffffffff
  58425. 8017fb6: d120 bne.n 8017ffa <lwip_netconn_do_writemore+0x35a>
  58426. For blocking sockets, we do NOT return to the application
  58427. thread, since ERR_MEM is only a temporary error! Non-blocking
  58428. will remain non-writable until sent_tcp/poll_tcp is called */
  58429. /* tcp_write returned ERR_MEM, try tcp_output anyway */
  58430. err_t out_err = tcp_output(conn->pcb.tcp);
  58431. 8017fb8: 687b ldr r3, [r7, #4]
  58432. 8017fba: 685b ldr r3, [r3, #4]
  58433. 8017fbc: 4618 mov r0, r3
  58434. 8017fbe: f008 fdc9 bl 8020b54 <tcp_output>
  58435. 8017fc2: 4603 mov r3, r0
  58436. 8017fc4: 737b strb r3, [r7, #13]
  58437. if (out_err == ERR_RTE) {
  58438. 8017fc6: f997 300d ldrsb.w r3, [r7, #13]
  58439. 8017fca: f113 0f04 cmn.w r3, #4
  58440. 8017fce: d104 bne.n 8017fda <lwip_netconn_do_writemore+0x33a>
  58441. /* If tcp_output fails because no route is found,
  58442. don't try writing any more but return the error
  58443. to the application thread. */
  58444. err = out_err;
  58445. 8017fd0: 7b7b ldrb r3, [r7, #13]
  58446. 8017fd2: 77fb strb r3, [r7, #31]
  58447. write_finished = 1;
  58448. 8017fd4: 2301 movs r3, #1
  58449. 8017fd6: 76fb strb r3, [r7, #27]
  58450. 8017fd8: e011 b.n 8017ffe <lwip_netconn_do_writemore+0x35e>
  58451. } else if (dontblock) {
  58452. 8017fda: 7e3b ldrb r3, [r7, #24]
  58453. 8017fdc: 2b00 cmp r3, #0
  58454. 8017fde: d00e beq.n 8017ffe <lwip_netconn_do_writemore+0x35e>
  58455. /* non-blocking write is done on ERR_MEM, set error according
  58456. to partial write or not */
  58457. err = (conn->current_msg->msg.w.offset == 0) ? ERR_WOULDBLOCK : ERR_OK;
  58458. 8017fe0: 687b ldr r3, [r7, #4]
  58459. 8017fe2: 6adb ldr r3, [r3, #44] @ 0x2c
  58460. 8017fe4: 699b ldr r3, [r3, #24]
  58461. 8017fe6: 2b00 cmp r3, #0
  58462. 8017fe8: d102 bne.n 8017ff0 <lwip_netconn_do_writemore+0x350>
  58463. 8017fea: f06f 0306 mvn.w r3, #6
  58464. 8017fee: e000 b.n 8017ff2 <lwip_netconn_do_writemore+0x352>
  58465. 8017ff0: 2300 movs r3, #0
  58466. 8017ff2: 77fb strb r3, [r7, #31]
  58467. write_finished = 1;
  58468. 8017ff4: 2301 movs r3, #1
  58469. 8017ff6: 76fb strb r3, [r7, #27]
  58470. 8017ff8: e001 b.n 8017ffe <lwip_netconn_do_writemore+0x35e>
  58471. }
  58472. } else {
  58473. /* On errors != ERR_MEM, we don't try writing any more but return
  58474. the error to the application thread. */
  58475. write_finished = 1;
  58476. 8017ffa: 2301 movs r3, #1
  58477. 8017ffc: 76fb strb r3, [r7, #27]
  58478. }
  58479. }
  58480. if (write_finished) {
  58481. 8017ffe: 7efb ldrb r3, [r7, #27]
  58482. 8018000: 2b00 cmp r3, #0
  58483. 8018002: d015 beq.n 8018030 <lwip_netconn_do_writemore+0x390>
  58484. /* everything was written: set back connection state
  58485. and back to application task */
  58486. sys_sem_t *op_completed_sem = LWIP_API_MSG_SEM(conn->current_msg);
  58487. 8018004: 687b ldr r3, [r7, #4]
  58488. 8018006: 6adb ldr r3, [r3, #44] @ 0x2c
  58489. 8018008: 681b ldr r3, [r3, #0]
  58490. 801800a: 330c adds r3, #12
  58491. 801800c: 60bb str r3, [r7, #8]
  58492. conn->current_msg->err = err;
  58493. 801800e: 687b ldr r3, [r7, #4]
  58494. 8018010: 6adb ldr r3, [r3, #44] @ 0x2c
  58495. 8018012: 7ffa ldrb r2, [r7, #31]
  58496. 8018014: 711a strb r2, [r3, #4]
  58497. conn->current_msg = NULL;
  58498. 8018016: 687b ldr r3, [r7, #4]
  58499. 8018018: 2200 movs r2, #0
  58500. 801801a: 62da str r2, [r3, #44] @ 0x2c
  58501. conn->state = NETCONN_NONE;
  58502. 801801c: 687b ldr r3, [r7, #4]
  58503. 801801e: 2200 movs r2, #0
  58504. 8018020: 705a strb r2, [r3, #1]
  58505. #if LWIP_TCPIP_CORE_LOCKING
  58506. if (delayed)
  58507. 8018022: 78fb ldrb r3, [r7, #3]
  58508. 8018024: 2b00 cmp r3, #0
  58509. 8018026: d006 beq.n 8018036 <lwip_netconn_do_writemore+0x396>
  58510. #endif
  58511. {
  58512. sys_sem_signal(op_completed_sem);
  58513. 8018028: 68b8 ldr r0, [r7, #8]
  58514. 801802a: f00f f8f3 bl 8027214 <sys_sem_signal>
  58515. 801802e: e002 b.n 8018036 <lwip_netconn_do_writemore+0x396>
  58516. }
  58517. }
  58518. #if LWIP_TCPIP_CORE_LOCKING
  58519. else {
  58520. return ERR_MEM;
  58521. 8018030: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  58522. 8018034: e000 b.n 8018038 <lwip_netconn_do_writemore+0x398>
  58523. }
  58524. #endif
  58525. return ERR_OK;
  58526. 8018036: 2300 movs r3, #0
  58527. }
  58528. 8018038: 4618 mov r0, r3
  58529. 801803a: 3720 adds r7, #32
  58530. 801803c: 46bd mov sp, r7
  58531. 801803e: bd80 pop {r7, pc}
  58532. 08018040 <lwip_netconn_do_write>:
  58533. *
  58534. * @param m the api_msg pointing to the connection
  58535. */
  58536. void
  58537. lwip_netconn_do_write(void *m)
  58538. {
  58539. 8018040: b580 push {r7, lr}
  58540. 8018042: b084 sub sp, #16
  58541. 8018044: af00 add r7, sp, #0
  58542. 8018046: 6078 str r0, [r7, #4]
  58543. struct api_msg *msg = (struct api_msg *)m;
  58544. 8018048: 687b ldr r3, [r7, #4]
  58545. 801804a: 60bb str r3, [r7, #8]
  58546. err_t err = netconn_err(msg->conn);
  58547. 801804c: 68bb ldr r3, [r7, #8]
  58548. 801804e: 681b ldr r3, [r3, #0]
  58549. 8018050: 4618 mov r0, r3
  58550. 8018052: f7fe fca7 bl 80169a4 <netconn_err>
  58551. 8018056: 4603 mov r3, r0
  58552. 8018058: 73fb strb r3, [r7, #15]
  58553. if (err == ERR_OK) {
  58554. 801805a: f997 300f ldrsb.w r3, [r7, #15]
  58555. 801805e: 2b00 cmp r3, #0
  58556. 8018060: d164 bne.n 801812c <lwip_netconn_do_write+0xec>
  58557. if (NETCONNTYPE_GROUP(msg->conn->type) == NETCONN_TCP) {
  58558. 8018062: 68bb ldr r3, [r7, #8]
  58559. 8018064: 681b ldr r3, [r3, #0]
  58560. 8018066: 781b ldrb r3, [r3, #0]
  58561. 8018068: f003 03f0 and.w r3, r3, #240 @ 0xf0
  58562. 801806c: 2b10 cmp r3, #16
  58563. 801806e: d15b bne.n 8018128 <lwip_netconn_do_write+0xe8>
  58564. #if LWIP_TCP
  58565. if (msg->conn->state != NETCONN_NONE) {
  58566. 8018070: 68bb ldr r3, [r7, #8]
  58567. 8018072: 681b ldr r3, [r3, #0]
  58568. 8018074: 785b ldrb r3, [r3, #1]
  58569. 8018076: 2b00 cmp r3, #0
  58570. 8018078: d002 beq.n 8018080 <lwip_netconn_do_write+0x40>
  58571. /* netconn is connecting, closing or in blocking write */
  58572. err = ERR_INPROGRESS;
  58573. 801807a: 23fb movs r3, #251 @ 0xfb
  58574. 801807c: 73fb strb r3, [r7, #15]
  58575. 801807e: e055 b.n 801812c <lwip_netconn_do_write+0xec>
  58576. } else if (msg->conn->pcb.tcp != NULL) {
  58577. 8018080: 68bb ldr r3, [r7, #8]
  58578. 8018082: 681b ldr r3, [r3, #0]
  58579. 8018084: 685b ldr r3, [r3, #4]
  58580. 8018086: 2b00 cmp r3, #0
  58581. 8018088: d04b beq.n 8018122 <lwip_netconn_do_write+0xe2>
  58582. msg->conn->state = NETCONN_WRITE;
  58583. 801808a: 68bb ldr r3, [r7, #8]
  58584. 801808c: 681b ldr r3, [r3, #0]
  58585. 801808e: 2201 movs r2, #1
  58586. 8018090: 705a strb r2, [r3, #1]
  58587. /* set all the variables used by lwip_netconn_do_writemore */
  58588. LWIP_ASSERT("already writing or closing", msg->conn->current_msg == NULL);
  58589. 8018092: 68bb ldr r3, [r7, #8]
  58590. 8018094: 681b ldr r3, [r3, #0]
  58591. 8018096: 6adb ldr r3, [r3, #44] @ 0x2c
  58592. 8018098: 2b00 cmp r3, #0
  58593. 801809a: d006 beq.n 80180aa <lwip_netconn_do_write+0x6a>
  58594. 801809c: 4b27 ldr r3, [pc, #156] @ (801813c <lwip_netconn_do_write+0xfc>)
  58595. 801809e: f240 7223 movw r2, #1827 @ 0x723
  58596. 80180a2: 4927 ldr r1, [pc, #156] @ (8018140 <lwip_netconn_do_write+0x100>)
  58597. 80180a4: 4827 ldr r0, [pc, #156] @ (8018144 <lwip_netconn_do_write+0x104>)
  58598. 80180a6: f012 fbe1 bl 802a86c <iprintf>
  58599. LWIP_ASSERT("msg->msg.w.len != 0", msg->msg.w.len != 0);
  58600. 80180aa: 68bb ldr r3, [r7, #8]
  58601. 80180ac: 695b ldr r3, [r3, #20]
  58602. 80180ae: 2b00 cmp r3, #0
  58603. 80180b0: d106 bne.n 80180c0 <lwip_netconn_do_write+0x80>
  58604. 80180b2: 4b22 ldr r3, [pc, #136] @ (801813c <lwip_netconn_do_write+0xfc>)
  58605. 80180b4: f240 7224 movw r2, #1828 @ 0x724
  58606. 80180b8: 4923 ldr r1, [pc, #140] @ (8018148 <lwip_netconn_do_write+0x108>)
  58607. 80180ba: 4822 ldr r0, [pc, #136] @ (8018144 <lwip_netconn_do_write+0x104>)
  58608. 80180bc: f012 fbd6 bl 802a86c <iprintf>
  58609. msg->conn->current_msg = msg;
  58610. 80180c0: 68bb ldr r3, [r7, #8]
  58611. 80180c2: 681b ldr r3, [r3, #0]
  58612. 80180c4: 68ba ldr r2, [r7, #8]
  58613. 80180c6: 62da str r2, [r3, #44] @ 0x2c
  58614. #if LWIP_TCPIP_CORE_LOCKING
  58615. if (lwip_netconn_do_writemore(msg->conn, 0) != ERR_OK) {
  58616. 80180c8: 68bb ldr r3, [r7, #8]
  58617. 80180ca: 681b ldr r3, [r3, #0]
  58618. 80180cc: 2100 movs r1, #0
  58619. 80180ce: 4618 mov r0, r3
  58620. 80180d0: f7ff fde6 bl 8017ca0 <lwip_netconn_do_writemore>
  58621. 80180d4: 4603 mov r3, r0
  58622. 80180d6: 2b00 cmp r3, #0
  58623. 80180d8: d02c beq.n 8018134 <lwip_netconn_do_write+0xf4>
  58624. LWIP_ASSERT("state!", msg->conn->state == NETCONN_WRITE);
  58625. 80180da: 68bb ldr r3, [r7, #8]
  58626. 80180dc: 681b ldr r3, [r3, #0]
  58627. 80180de: 785b ldrb r3, [r3, #1]
  58628. 80180e0: 2b01 cmp r3, #1
  58629. 80180e2: d006 beq.n 80180f2 <lwip_netconn_do_write+0xb2>
  58630. 80180e4: 4b15 ldr r3, [pc, #84] @ (801813c <lwip_netconn_do_write+0xfc>)
  58631. 80180e6: f44f 62e5 mov.w r2, #1832 @ 0x728
  58632. 80180ea: 4918 ldr r1, [pc, #96] @ (801814c <lwip_netconn_do_write+0x10c>)
  58633. 80180ec: 4815 ldr r0, [pc, #84] @ (8018144 <lwip_netconn_do_write+0x104>)
  58634. 80180ee: f012 fbbd bl 802a86c <iprintf>
  58635. UNLOCK_TCPIP_CORE();
  58636. 80180f2: f7f8 ff85 bl 8011000 <sys_unlock_tcpip_core>
  58637. sys_arch_sem_wait(LWIP_API_MSG_SEM(msg), 0);
  58638. 80180f6: 68bb ldr r3, [r7, #8]
  58639. 80180f8: 681b ldr r3, [r3, #0]
  58640. 80180fa: 330c adds r3, #12
  58641. 80180fc: 2100 movs r1, #0
  58642. 80180fe: 4618 mov r0, r3
  58643. 8018100: f00f f857 bl 80271b2 <sys_arch_sem_wait>
  58644. LOCK_TCPIP_CORE();
  58645. 8018104: f7f8 ff6c bl 8010fe0 <sys_lock_tcpip_core>
  58646. LWIP_ASSERT("state!", msg->conn->state != NETCONN_WRITE);
  58647. 8018108: 68bb ldr r3, [r7, #8]
  58648. 801810a: 681b ldr r3, [r3, #0]
  58649. 801810c: 785b ldrb r3, [r3, #1]
  58650. 801810e: 2b01 cmp r3, #1
  58651. 8018110: d110 bne.n 8018134 <lwip_netconn_do_write+0xf4>
  58652. 8018112: 4b0a ldr r3, [pc, #40] @ (801813c <lwip_netconn_do_write+0xfc>)
  58653. 8018114: f240 722c movw r2, #1836 @ 0x72c
  58654. 8018118: 490c ldr r1, [pc, #48] @ (801814c <lwip_netconn_do_write+0x10c>)
  58655. 801811a: 480a ldr r0, [pc, #40] @ (8018144 <lwip_netconn_do_write+0x104>)
  58656. 801811c: f012 fba6 bl 802a86c <iprintf>
  58657. #else /* LWIP_TCPIP_CORE_LOCKING */
  58658. lwip_netconn_do_writemore(msg->conn);
  58659. #endif /* LWIP_TCPIP_CORE_LOCKING */
  58660. /* for both cases: if lwip_netconn_do_writemore was called, don't ACK the APIMSG
  58661. since lwip_netconn_do_writemore ACKs it! */
  58662. return;
  58663. 8018120: e008 b.n 8018134 <lwip_netconn_do_write+0xf4>
  58664. } else {
  58665. err = ERR_CONN;
  58666. 8018122: 23f5 movs r3, #245 @ 0xf5
  58667. 8018124: 73fb strb r3, [r7, #15]
  58668. 8018126: e001 b.n 801812c <lwip_netconn_do_write+0xec>
  58669. #else /* LWIP_TCP */
  58670. err = ERR_VAL;
  58671. #endif /* LWIP_TCP */
  58672. #if (LWIP_UDP || LWIP_RAW)
  58673. } else {
  58674. err = ERR_VAL;
  58675. 8018128: 23fa movs r3, #250 @ 0xfa
  58676. 801812a: 73fb strb r3, [r7, #15]
  58677. #endif /* (LWIP_UDP || LWIP_RAW) */
  58678. }
  58679. }
  58680. msg->err = err;
  58681. 801812c: 68bb ldr r3, [r7, #8]
  58682. 801812e: 7bfa ldrb r2, [r7, #15]
  58683. 8018130: 711a strb r2, [r3, #4]
  58684. 8018132: e000 b.n 8018136 <lwip_netconn_do_write+0xf6>
  58685. return;
  58686. 8018134: bf00 nop
  58687. TCPIP_APIMSG_ACK(msg);
  58688. }
  58689. 8018136: 3710 adds r7, #16
  58690. 8018138: 46bd mov sp, r7
  58691. 801813a: bd80 pop {r7, pc}
  58692. 801813c: 0802dedc .word 0x0802dedc
  58693. 8018140: 0802e280 .word 0x0802e280
  58694. 8018144: 0802df20 .word 0x0802df20
  58695. 8018148: 0802e408 .word 0x0802e408
  58696. 801814c: 0802e29c .word 0x0802e29c
  58697. 08018150 <lwip_netconn_do_getaddr>:
  58698. *
  58699. * @param m the api_msg pointing to the connection
  58700. */
  58701. void
  58702. lwip_netconn_do_getaddr(void *m)
  58703. {
  58704. 8018150: b580 push {r7, lr}
  58705. 8018152: b084 sub sp, #16
  58706. 8018154: af00 add r7, sp, #0
  58707. 8018156: 6078 str r0, [r7, #4]
  58708. struct api_msg *msg = (struct api_msg *)m;
  58709. 8018158: 687b ldr r3, [r7, #4]
  58710. 801815a: 60fb str r3, [r7, #12]
  58711. if (msg->conn->pcb.ip != NULL) {
  58712. 801815c: 68fb ldr r3, [r7, #12]
  58713. 801815e: 681b ldr r3, [r3, #0]
  58714. 8018160: 685b ldr r3, [r3, #4]
  58715. 8018162: 2b00 cmp r3, #0
  58716. 8018164: d06b beq.n 801823e <lwip_netconn_do_getaddr+0xee>
  58717. if (msg->msg.ad.local) {
  58718. 8018166: 68fb ldr r3, [r7, #12]
  58719. 8018168: 7c1b ldrb r3, [r3, #16]
  58720. 801816a: 2b00 cmp r3, #0
  58721. 801816c: d007 beq.n 801817e <lwip_netconn_do_getaddr+0x2e>
  58722. ip_addr_copy(API_EXPR_DEREF(msg->msg.ad.ipaddr),
  58723. 801816e: 68fb ldr r3, [r7, #12]
  58724. 8018170: 681b ldr r3, [r3, #0]
  58725. 8018172: 685a ldr r2, [r3, #4]
  58726. 8018174: 68fb ldr r3, [r7, #12]
  58727. 8018176: 689b ldr r3, [r3, #8]
  58728. 8018178: 6812 ldr r2, [r2, #0]
  58729. 801817a: 601a str r2, [r3, #0]
  58730. 801817c: e006 b.n 801818c <lwip_netconn_do_getaddr+0x3c>
  58731. msg->conn->pcb.ip->local_ip);
  58732. } else {
  58733. ip_addr_copy(API_EXPR_DEREF(msg->msg.ad.ipaddr),
  58734. 801817e: 68fb ldr r3, [r7, #12]
  58735. 8018180: 681b ldr r3, [r3, #0]
  58736. 8018182: 685a ldr r2, [r3, #4]
  58737. 8018184: 68fb ldr r3, [r7, #12]
  58738. 8018186: 689b ldr r3, [r3, #8]
  58739. 8018188: 6852 ldr r2, [r2, #4]
  58740. 801818a: 601a str r2, [r3, #0]
  58741. msg->conn->pcb.ip->remote_ip);
  58742. }
  58743. msg->err = ERR_OK;
  58744. 801818c: 68fb ldr r3, [r7, #12]
  58745. 801818e: 2200 movs r2, #0
  58746. 8018190: 711a strb r2, [r3, #4]
  58747. switch (NETCONNTYPE_GROUP(msg->conn->type)) {
  58748. 8018192: 68fb ldr r3, [r7, #12]
  58749. 8018194: 681b ldr r3, [r3, #0]
  58750. 8018196: 781b ldrb r3, [r3, #0]
  58751. 8018198: f003 03f0 and.w r3, r3, #240 @ 0xf0
  58752. 801819c: 2b10 cmp r3, #16
  58753. 801819e: d021 beq.n 80181e4 <lwip_netconn_do_getaddr+0x94>
  58754. 80181a0: 2b20 cmp r3, #32
  58755. 80181a2: d144 bne.n 801822e <lwip_netconn_do_getaddr+0xde>
  58756. }
  58757. break;
  58758. #endif /* LWIP_RAW */
  58759. #if LWIP_UDP
  58760. case NETCONN_UDP:
  58761. if (msg->msg.ad.local) {
  58762. 80181a4: 68fb ldr r3, [r7, #12]
  58763. 80181a6: 7c1b ldrb r3, [r3, #16]
  58764. 80181a8: 2b00 cmp r3, #0
  58765. 80181aa: d007 beq.n 80181bc <lwip_netconn_do_getaddr+0x6c>
  58766. API_EXPR_DEREF(msg->msg.ad.port) = msg->conn->pcb.udp->local_port;
  58767. 80181ac: 68fb ldr r3, [r7, #12]
  58768. 80181ae: 681b ldr r3, [r3, #0]
  58769. 80181b0: 685a ldr r2, [r3, #4]
  58770. 80181b2: 68fb ldr r3, [r7, #12]
  58771. 80181b4: 68db ldr r3, [r3, #12]
  58772. 80181b6: 8a52 ldrh r2, [r2, #18]
  58773. 80181b8: 801a strh r2, [r3, #0]
  58774. msg->err = ERR_CONN;
  58775. } else {
  58776. API_EXPR_DEREF(msg->msg.ad.port) = msg->conn->pcb.udp->remote_port;
  58777. }
  58778. }
  58779. break;
  58780. 80181ba: e044 b.n 8018246 <lwip_netconn_do_getaddr+0xf6>
  58781. if ((msg->conn->pcb.udp->flags & UDP_FLAGS_CONNECTED) == 0) {
  58782. 80181bc: 68fb ldr r3, [r7, #12]
  58783. 80181be: 681b ldr r3, [r3, #0]
  58784. 80181c0: 685b ldr r3, [r3, #4]
  58785. 80181c2: 7c1b ldrb r3, [r3, #16]
  58786. 80181c4: f003 0304 and.w r3, r3, #4
  58787. 80181c8: 2b00 cmp r3, #0
  58788. 80181ca: d103 bne.n 80181d4 <lwip_netconn_do_getaddr+0x84>
  58789. msg->err = ERR_CONN;
  58790. 80181cc: 68fb ldr r3, [r7, #12]
  58791. 80181ce: 22f5 movs r2, #245 @ 0xf5
  58792. 80181d0: 711a strb r2, [r3, #4]
  58793. break;
  58794. 80181d2: e038 b.n 8018246 <lwip_netconn_do_getaddr+0xf6>
  58795. API_EXPR_DEREF(msg->msg.ad.port) = msg->conn->pcb.udp->remote_port;
  58796. 80181d4: 68fb ldr r3, [r7, #12]
  58797. 80181d6: 681b ldr r3, [r3, #0]
  58798. 80181d8: 685a ldr r2, [r3, #4]
  58799. 80181da: 68fb ldr r3, [r7, #12]
  58800. 80181dc: 68db ldr r3, [r3, #12]
  58801. 80181de: 8a92 ldrh r2, [r2, #20]
  58802. 80181e0: 801a strh r2, [r3, #0]
  58803. break;
  58804. 80181e2: e030 b.n 8018246 <lwip_netconn_do_getaddr+0xf6>
  58805. #endif /* LWIP_UDP */
  58806. #if LWIP_TCP
  58807. case NETCONN_TCP:
  58808. if ((msg->msg.ad.local == 0) &&
  58809. 80181e4: 68fb ldr r3, [r7, #12]
  58810. 80181e6: 7c1b ldrb r3, [r3, #16]
  58811. 80181e8: 2b00 cmp r3, #0
  58812. 80181ea: d10f bne.n 801820c <lwip_netconn_do_getaddr+0xbc>
  58813. ((msg->conn->pcb.tcp->state == CLOSED) || (msg->conn->pcb.tcp->state == LISTEN))) {
  58814. 80181ec: 68fb ldr r3, [r7, #12]
  58815. 80181ee: 681b ldr r3, [r3, #0]
  58816. 80181f0: 685b ldr r3, [r3, #4]
  58817. 80181f2: 7d1b ldrb r3, [r3, #20]
  58818. if ((msg->msg.ad.local == 0) &&
  58819. 80181f4: 2b00 cmp r3, #0
  58820. 80181f6: d005 beq.n 8018204 <lwip_netconn_do_getaddr+0xb4>
  58821. ((msg->conn->pcb.tcp->state == CLOSED) || (msg->conn->pcb.tcp->state == LISTEN))) {
  58822. 80181f8: 68fb ldr r3, [r7, #12]
  58823. 80181fa: 681b ldr r3, [r3, #0]
  58824. 80181fc: 685b ldr r3, [r3, #4]
  58825. 80181fe: 7d1b ldrb r3, [r3, #20]
  58826. 8018200: 2b01 cmp r3, #1
  58827. 8018202: d103 bne.n 801820c <lwip_netconn_do_getaddr+0xbc>
  58828. /* pcb is not connected and remote name is requested */
  58829. msg->err = ERR_CONN;
  58830. 8018204: 68fb ldr r3, [r7, #12]
  58831. 8018206: 22f5 movs r2, #245 @ 0xf5
  58832. 8018208: 711a strb r2, [r3, #4]
  58833. } else {
  58834. API_EXPR_DEREF(msg->msg.ad.port) = (msg->msg.ad.local ? msg->conn->pcb.tcp->local_port : msg->conn->pcb.tcp->remote_port);
  58835. }
  58836. break;
  58837. 801820a: e01c b.n 8018246 <lwip_netconn_do_getaddr+0xf6>
  58838. API_EXPR_DEREF(msg->msg.ad.port) = (msg->msg.ad.local ? msg->conn->pcb.tcp->local_port : msg->conn->pcb.tcp->remote_port);
  58839. 801820c: 68fb ldr r3, [r7, #12]
  58840. 801820e: 7c1b ldrb r3, [r3, #16]
  58841. 8018210: 2b00 cmp r3, #0
  58842. 8018212: d004 beq.n 801821e <lwip_netconn_do_getaddr+0xce>
  58843. 8018214: 68fb ldr r3, [r7, #12]
  58844. 8018216: 681b ldr r3, [r3, #0]
  58845. 8018218: 685b ldr r3, [r3, #4]
  58846. 801821a: 8adb ldrh r3, [r3, #22]
  58847. 801821c: e003 b.n 8018226 <lwip_netconn_do_getaddr+0xd6>
  58848. 801821e: 68fb ldr r3, [r7, #12]
  58849. 8018220: 681b ldr r3, [r3, #0]
  58850. 8018222: 685b ldr r3, [r3, #4]
  58851. 8018224: 8b1b ldrh r3, [r3, #24]
  58852. 8018226: 68fa ldr r2, [r7, #12]
  58853. 8018228: 68d2 ldr r2, [r2, #12]
  58854. 801822a: 8013 strh r3, [r2, #0]
  58855. break;
  58856. 801822c: e00b b.n 8018246 <lwip_netconn_do_getaddr+0xf6>
  58857. #endif /* LWIP_TCP */
  58858. default:
  58859. LWIP_ASSERT("invalid netconn_type", 0);
  58860. 801822e: 4b08 ldr r3, [pc, #32] @ (8018250 <lwip_netconn_do_getaddr+0x100>)
  58861. 8018230: f240 727d movw r2, #1917 @ 0x77d
  58862. 8018234: 4907 ldr r1, [pc, #28] @ (8018254 <lwip_netconn_do_getaddr+0x104>)
  58863. 8018236: 4808 ldr r0, [pc, #32] @ (8018258 <lwip_netconn_do_getaddr+0x108>)
  58864. 8018238: f012 fb18 bl 802a86c <iprintf>
  58865. break;
  58866. 801823c: e003 b.n 8018246 <lwip_netconn_do_getaddr+0xf6>
  58867. }
  58868. } else {
  58869. msg->err = ERR_CONN;
  58870. 801823e: 68fb ldr r3, [r7, #12]
  58871. 8018240: 22f5 movs r2, #245 @ 0xf5
  58872. 8018242: 711a strb r2, [r3, #4]
  58873. }
  58874. TCPIP_APIMSG_ACK(msg);
  58875. }
  58876. 8018244: bf00 nop
  58877. 8018246: bf00 nop
  58878. 8018248: 3710 adds r7, #16
  58879. 801824a: 46bd mov sp, r7
  58880. 801824c: bd80 pop {r7, pc}
  58881. 801824e: bf00 nop
  58882. 8018250: 0802dedc .word 0x0802dedc
  58883. 8018254: 0802e41c .word 0x0802e41c
  58884. 8018258: 0802df20 .word 0x0802df20
  58885. 0801825c <lwip_netconn_do_close>:
  58886. *
  58887. * @param m the api_msg pointing to the connection
  58888. */
  58889. void
  58890. lwip_netconn_do_close(void *m)
  58891. {
  58892. 801825c: b580 push {r7, lr}
  58893. 801825e: b084 sub sp, #16
  58894. 8018260: af00 add r7, sp, #0
  58895. 8018262: 6078 str r0, [r7, #4]
  58896. struct api_msg *msg = (struct api_msg *)m;
  58897. 8018264: 687b ldr r3, [r7, #4]
  58898. 8018266: 60fb str r3, [r7, #12]
  58899. #if LWIP_TCP
  58900. enum netconn_state state = msg->conn->state;
  58901. 8018268: 68fb ldr r3, [r7, #12]
  58902. 801826a: 681b ldr r3, [r3, #0]
  58903. 801826c: 785b ldrb r3, [r3, #1]
  58904. 801826e: 72fb strb r3, [r7, #11]
  58905. /* First check if this is a TCP netconn and if it is in a correct state
  58906. (LISTEN doesn't support half shutdown) */
  58907. if ((msg->conn->pcb.tcp != NULL) &&
  58908. 8018270: 68fb ldr r3, [r7, #12]
  58909. 8018272: 681b ldr r3, [r3, #0]
  58910. 8018274: 685b ldr r3, [r3, #4]
  58911. 8018276: 2b00 cmp r3, #0
  58912. 8018278: d067 beq.n 801834a <lwip_netconn_do_close+0xee>
  58913. (NETCONNTYPE_GROUP(msg->conn->type) == NETCONN_TCP) &&
  58914. 801827a: 68fb ldr r3, [r7, #12]
  58915. 801827c: 681b ldr r3, [r3, #0]
  58916. 801827e: 781b ldrb r3, [r3, #0]
  58917. 8018280: f003 03f0 and.w r3, r3, #240 @ 0xf0
  58918. if ((msg->conn->pcb.tcp != NULL) &&
  58919. 8018284: 2b10 cmp r3, #16
  58920. 8018286: d160 bne.n 801834a <lwip_netconn_do_close+0xee>
  58921. ((msg->msg.sd.shut == NETCONN_SHUT_RDWR) || (state != NETCONN_LISTEN))) {
  58922. 8018288: 68fb ldr r3, [r7, #12]
  58923. 801828a: 7a1b ldrb r3, [r3, #8]
  58924. (NETCONNTYPE_GROUP(msg->conn->type) == NETCONN_TCP) &&
  58925. 801828c: 2b03 cmp r3, #3
  58926. 801828e: d002 beq.n 8018296 <lwip_netconn_do_close+0x3a>
  58927. ((msg->msg.sd.shut == NETCONN_SHUT_RDWR) || (state != NETCONN_LISTEN))) {
  58928. 8018290: 7afb ldrb r3, [r7, #11]
  58929. 8018292: 2b02 cmp r3, #2
  58930. 8018294: d059 beq.n 801834a <lwip_netconn_do_close+0xee>
  58931. /* Check if we are in a connected state */
  58932. if (state == NETCONN_CONNECT) {
  58933. 8018296: 7afb ldrb r3, [r7, #11]
  58934. 8018298: 2b03 cmp r3, #3
  58935. 801829a: d103 bne.n 80182a4 <lwip_netconn_do_close+0x48>
  58936. /* TCP connect in progress: cannot shutdown */
  58937. msg->err = ERR_CONN;
  58938. 801829c: 68fb ldr r3, [r7, #12]
  58939. 801829e: 22f5 movs r2, #245 @ 0xf5
  58940. 80182a0: 711a strb r2, [r3, #4]
  58941. if (state == NETCONN_CONNECT) {
  58942. 80182a2: e057 b.n 8018354 <lwip_netconn_do_close+0xf8>
  58943. } else if (state == NETCONN_WRITE) {
  58944. 80182a4: 7afb ldrb r3, [r7, #11]
  58945. 80182a6: 2b01 cmp r3, #1
  58946. 80182a8: d103 bne.n 80182b2 <lwip_netconn_do_close+0x56>
  58947. msg->err = tcp_shutdown(msg->conn->pcb.tcp, 1, 0);
  58948. }
  58949. }
  58950. if (state == NETCONN_NONE) {
  58951. #else /* LWIP_NETCONN_FULLDUPLEX */
  58952. msg->err = ERR_INPROGRESS;
  58953. 80182aa: 68fb ldr r3, [r7, #12]
  58954. 80182ac: 22fb movs r2, #251 @ 0xfb
  58955. 80182ae: 711a strb r2, [r3, #4]
  58956. if (state == NETCONN_CONNECT) {
  58957. 80182b0: e050 b.n 8018354 <lwip_netconn_do_close+0xf8>
  58958. } else {
  58959. #endif /* LWIP_NETCONN_FULLDUPLEX */
  58960. if (msg->msg.sd.shut & NETCONN_SHUT_RD) {
  58961. 80182b2: 68fb ldr r3, [r7, #12]
  58962. 80182b4: 7a1b ldrb r3, [r3, #8]
  58963. 80182b6: f003 0301 and.w r3, r3, #1
  58964. 80182ba: 2b00 cmp r3, #0
  58965. 80182bc: d004 beq.n 80182c8 <lwip_netconn_do_close+0x6c>
  58966. #if LWIP_NETCONN_FULLDUPLEX
  58967. /* Mark mboxes invalid */
  58968. netconn_mark_mbox_invalid(msg->conn);
  58969. #else /* LWIP_NETCONN_FULLDUPLEX */
  58970. netconn_drain(msg->conn);
  58971. 80182be: 68fb ldr r3, [r7, #12]
  58972. 80182c0: 681b ldr r3, [r3, #0]
  58973. 80182c2: 4618 mov r0, r3
  58974. 80182c4: f7ff f82e bl 8017324 <netconn_drain>
  58975. #endif /* LWIP_NETCONN_FULLDUPLEX */
  58976. }
  58977. LWIP_ASSERT("already writing or closing", msg->conn->current_msg == NULL);
  58978. 80182c8: 68fb ldr r3, [r7, #12]
  58979. 80182ca: 681b ldr r3, [r3, #0]
  58980. 80182cc: 6adb ldr r3, [r3, #44] @ 0x2c
  58981. 80182ce: 2b00 cmp r3, #0
  58982. 80182d0: d006 beq.n 80182e0 <lwip_netconn_do_close+0x84>
  58983. 80182d2: 4b22 ldr r3, [pc, #136] @ (801835c <lwip_netconn_do_close+0x100>)
  58984. 80182d4: f240 72bd movw r2, #1981 @ 0x7bd
  58985. 80182d8: 4921 ldr r1, [pc, #132] @ (8018360 <lwip_netconn_do_close+0x104>)
  58986. 80182da: 4822 ldr r0, [pc, #136] @ (8018364 <lwip_netconn_do_close+0x108>)
  58987. 80182dc: f012 fac6 bl 802a86c <iprintf>
  58988. msg->conn->state = NETCONN_CLOSE;
  58989. 80182e0: 68fb ldr r3, [r7, #12]
  58990. 80182e2: 681b ldr r3, [r3, #0]
  58991. 80182e4: 2204 movs r2, #4
  58992. 80182e6: 705a strb r2, [r3, #1]
  58993. msg->conn->current_msg = msg;
  58994. 80182e8: 68fb ldr r3, [r7, #12]
  58995. 80182ea: 681b ldr r3, [r3, #0]
  58996. 80182ec: 68fa ldr r2, [r7, #12]
  58997. 80182ee: 62da str r2, [r3, #44] @ 0x2c
  58998. #if LWIP_TCPIP_CORE_LOCKING
  58999. if (lwip_netconn_do_close_internal(msg->conn, 0) != ERR_OK) {
  59000. 80182f0: 68fb ldr r3, [r7, #12]
  59001. 80182f2: 681b ldr r3, [r3, #0]
  59002. 80182f4: 2100 movs r1, #0
  59003. 80182f6: 4618 mov r0, r3
  59004. 80182f8: f7ff f892 bl 8017420 <lwip_netconn_do_close_internal>
  59005. 80182fc: 4603 mov r3, r0
  59006. 80182fe: 2b00 cmp r3, #0
  59007. 8018300: d027 beq.n 8018352 <lwip_netconn_do_close+0xf6>
  59008. LWIP_ASSERT("state!", msg->conn->state == NETCONN_CLOSE);
  59009. 8018302: 68fb ldr r3, [r7, #12]
  59010. 8018304: 681b ldr r3, [r3, #0]
  59011. 8018306: 785b ldrb r3, [r3, #1]
  59012. 8018308: 2b04 cmp r3, #4
  59013. 801830a: d006 beq.n 801831a <lwip_netconn_do_close+0xbe>
  59014. 801830c: 4b13 ldr r3, [pc, #76] @ (801835c <lwip_netconn_do_close+0x100>)
  59015. 801830e: f240 72c2 movw r2, #1986 @ 0x7c2
  59016. 8018312: 4915 ldr r1, [pc, #84] @ (8018368 <lwip_netconn_do_close+0x10c>)
  59017. 8018314: 4813 ldr r0, [pc, #76] @ (8018364 <lwip_netconn_do_close+0x108>)
  59018. 8018316: f012 faa9 bl 802a86c <iprintf>
  59019. UNLOCK_TCPIP_CORE();
  59020. 801831a: f7f8 fe71 bl 8011000 <sys_unlock_tcpip_core>
  59021. sys_arch_sem_wait(LWIP_API_MSG_SEM(msg), 0);
  59022. 801831e: 68fb ldr r3, [r7, #12]
  59023. 8018320: 681b ldr r3, [r3, #0]
  59024. 8018322: 330c adds r3, #12
  59025. 8018324: 2100 movs r1, #0
  59026. 8018326: 4618 mov r0, r3
  59027. 8018328: f00e ff43 bl 80271b2 <sys_arch_sem_wait>
  59028. LOCK_TCPIP_CORE();
  59029. 801832c: f7f8 fe58 bl 8010fe0 <sys_lock_tcpip_core>
  59030. LWIP_ASSERT("state!", msg->conn->state == NETCONN_NONE);
  59031. 8018330: 68fb ldr r3, [r7, #12]
  59032. 8018332: 681b ldr r3, [r3, #0]
  59033. 8018334: 785b ldrb r3, [r3, #1]
  59034. 8018336: 2b00 cmp r3, #0
  59035. 8018338: d00b beq.n 8018352 <lwip_netconn_do_close+0xf6>
  59036. 801833a: 4b08 ldr r3, [pc, #32] @ (801835c <lwip_netconn_do_close+0x100>)
  59037. 801833c: f240 72c6 movw r2, #1990 @ 0x7c6
  59038. 8018340: 4909 ldr r1, [pc, #36] @ (8018368 <lwip_netconn_do_close+0x10c>)
  59039. 8018342: 4808 ldr r0, [pc, #32] @ (8018364 <lwip_netconn_do_close+0x108>)
  59040. 8018344: f012 fa92 bl 802a86c <iprintf>
  59041. }
  59042. #else /* LWIP_TCPIP_CORE_LOCKING */
  59043. lwip_netconn_do_close_internal(msg->conn);
  59044. #endif /* LWIP_TCPIP_CORE_LOCKING */
  59045. /* for tcp netconns, lwip_netconn_do_close_internal ACKs the message */
  59046. return;
  59047. 8018348: e003 b.n 8018352 <lwip_netconn_do_close+0xf6>
  59048. }
  59049. } else
  59050. #endif /* LWIP_TCP */
  59051. {
  59052. msg->err = ERR_CONN;
  59053. 801834a: 68fb ldr r3, [r7, #12]
  59054. 801834c: 22f5 movs r2, #245 @ 0xf5
  59055. 801834e: 711a strb r2, [r3, #4]
  59056. 8018350: e000 b.n 8018354 <lwip_netconn_do_close+0xf8>
  59057. return;
  59058. 8018352: bf00 nop
  59059. }
  59060. TCPIP_APIMSG_ACK(msg);
  59061. }
  59062. 8018354: 3710 adds r7, #16
  59063. 8018356: 46bd mov sp, r7
  59064. 8018358: bd80 pop {r7, pc}
  59065. 801835a: bf00 nop
  59066. 801835c: 0802dedc .word 0x0802dedc
  59067. 8018360: 0802e280 .word 0x0802e280
  59068. 8018364: 0802df20 .word 0x0802df20
  59069. 8018368: 0802e29c .word 0x0802e29c
  59070. 0801836c <err_to_errno>:
  59071. EIO /* ERR_ARG -16 Illegal argument. */
  59072. };
  59073. int
  59074. err_to_errno(err_t err)
  59075. {
  59076. 801836c: b480 push {r7}
  59077. 801836e: b083 sub sp, #12
  59078. 8018370: af00 add r7, sp, #0
  59079. 8018372: 4603 mov r3, r0
  59080. 8018374: 71fb strb r3, [r7, #7]
  59081. if ((err > 0) || (-err >= (err_t)LWIP_ARRAYSIZE(err_to_errno_table))) {
  59082. 8018376: f997 3007 ldrsb.w r3, [r7, #7]
  59083. 801837a: 2b00 cmp r3, #0
  59084. 801837c: dc04 bgt.n 8018388 <err_to_errno+0x1c>
  59085. 801837e: f997 3007 ldrsb.w r3, [r7, #7]
  59086. 8018382: f113 0f10 cmn.w r3, #16
  59087. 8018386: da01 bge.n 801838c <err_to_errno+0x20>
  59088. return EIO;
  59089. 8018388: 2305 movs r3, #5
  59090. 801838a: e005 b.n 8018398 <err_to_errno+0x2c>
  59091. }
  59092. return err_to_errno_table[-err];
  59093. 801838c: f997 3007 ldrsb.w r3, [r7, #7]
  59094. 8018390: 425b negs r3, r3
  59095. 8018392: 4a04 ldr r2, [pc, #16] @ (80183a4 <err_to_errno+0x38>)
  59096. 8018394: f852 3023 ldr.w r3, [r2, r3, lsl #2]
  59097. }
  59098. 8018398: 4618 mov r0, r3
  59099. 801839a: 370c adds r7, #12
  59100. 801839c: 46bd mov sp, r7
  59101. 801839e: f85d 7b04 ldr.w r7, [sp], #4
  59102. 80183a2: 4770 bx lr
  59103. 80183a4: 08031ae0 .word 0x08031ae0
  59104. 080183a8 <netbuf_delete>:
  59105. *
  59106. * @param buf pointer to a netbuf allocated by netbuf_new()
  59107. */
  59108. void
  59109. netbuf_delete(struct netbuf *buf)
  59110. {
  59111. 80183a8: b580 push {r7, lr}
  59112. 80183aa: b082 sub sp, #8
  59113. 80183ac: af00 add r7, sp, #0
  59114. 80183ae: 6078 str r0, [r7, #4]
  59115. if (buf != NULL) {
  59116. 80183b0: 687b ldr r3, [r7, #4]
  59117. 80183b2: 2b00 cmp r3, #0
  59118. 80183b4: d013 beq.n 80183de <netbuf_delete+0x36>
  59119. if (buf->p != NULL) {
  59120. 80183b6: 687b ldr r3, [r7, #4]
  59121. 80183b8: 681b ldr r3, [r3, #0]
  59122. 80183ba: 2b00 cmp r3, #0
  59123. 80183bc: d00b beq.n 80183d6 <netbuf_delete+0x2e>
  59124. pbuf_free(buf->p);
  59125. 80183be: 687b ldr r3, [r7, #4]
  59126. 80183c0: 681b ldr r3, [r3, #0]
  59127. 80183c2: 4618 mov r0, r3
  59128. 80183c4: f002 ffda bl 801b37c <pbuf_free>
  59129. buf->p = buf->ptr = NULL;
  59130. 80183c8: 687b ldr r3, [r7, #4]
  59131. 80183ca: 2200 movs r2, #0
  59132. 80183cc: 605a str r2, [r3, #4]
  59133. 80183ce: 687b ldr r3, [r7, #4]
  59134. 80183d0: 685a ldr r2, [r3, #4]
  59135. 80183d2: 687b ldr r3, [r7, #4]
  59136. 80183d4: 601a str r2, [r3, #0]
  59137. }
  59138. memp_free(MEMP_NETBUF, buf);
  59139. 80183d6: 6879 ldr r1, [r7, #4]
  59140. 80183d8: 2006 movs r0, #6
  59141. 80183da: f002 f8e1 bl 801a5a0 <memp_free>
  59142. }
  59143. }
  59144. 80183de: bf00 nop
  59145. 80183e0: 3708 adds r7, #8
  59146. 80183e2: 46bd mov sp, r7
  59147. 80183e4: bd80 pop {r7, pc}
  59148. ...
  59149. 080183e8 <netbuf_free>:
  59150. *
  59151. * @param buf pointer to the netbuf which contains the packet buffer to free
  59152. */
  59153. void
  59154. netbuf_free(struct netbuf *buf)
  59155. {
  59156. 80183e8: b580 push {r7, lr}
  59157. 80183ea: b082 sub sp, #8
  59158. 80183ec: af00 add r7, sp, #0
  59159. 80183ee: 6078 str r0, [r7, #4]
  59160. LWIP_ERROR("netbuf_free: invalid buf", (buf != NULL), return;);
  59161. 80183f0: 687b ldr r3, [r7, #4]
  59162. 80183f2: 2b00 cmp r3, #0
  59163. 80183f4: d106 bne.n 8018404 <netbuf_free+0x1c>
  59164. 80183f6: 4b0d ldr r3, [pc, #52] @ (801842c <netbuf_free+0x44>)
  59165. 80183f8: 2281 movs r2, #129 @ 0x81
  59166. 80183fa: 490d ldr r1, [pc, #52] @ (8018430 <netbuf_free+0x48>)
  59167. 80183fc: 480d ldr r0, [pc, #52] @ (8018434 <netbuf_free+0x4c>)
  59168. 80183fe: f012 fa35 bl 802a86c <iprintf>
  59169. 8018402: e00f b.n 8018424 <netbuf_free+0x3c>
  59170. if (buf->p != NULL) {
  59171. 8018404: 687b ldr r3, [r7, #4]
  59172. 8018406: 681b ldr r3, [r3, #0]
  59173. 8018408: 2b00 cmp r3, #0
  59174. 801840a: d004 beq.n 8018416 <netbuf_free+0x2e>
  59175. pbuf_free(buf->p);
  59176. 801840c: 687b ldr r3, [r7, #4]
  59177. 801840e: 681b ldr r3, [r3, #0]
  59178. 8018410: 4618 mov r0, r3
  59179. 8018412: f002 ffb3 bl 801b37c <pbuf_free>
  59180. }
  59181. buf->p = buf->ptr = NULL;
  59182. 8018416: 687b ldr r3, [r7, #4]
  59183. 8018418: 2200 movs r2, #0
  59184. 801841a: 605a str r2, [r3, #4]
  59185. 801841c: 687b ldr r3, [r7, #4]
  59186. 801841e: 685a ldr r2, [r3, #4]
  59187. 8018420: 687b ldr r3, [r7, #4]
  59188. 8018422: 601a str r2, [r3, #0]
  59189. #if LWIP_CHECKSUM_ON_COPY
  59190. buf->flags = 0;
  59191. buf->toport_chksum = 0;
  59192. #endif /* LWIP_CHECKSUM_ON_COPY */
  59193. }
  59194. 8018424: 3708 adds r7, #8
  59195. 8018426: 46bd mov sp, r7
  59196. 8018428: bd80 pop {r7, pc}
  59197. 801842a: bf00 nop
  59198. 801842c: 0802e434 .word 0x0802e434
  59199. 8018430: 0802e4d0 .word 0x0802e4d0
  59200. 8018434: 0802e484 .word 0x0802e484
  59201. 08018438 <netbuf_ref>:
  59202. * @return ERR_OK if data is referenced
  59203. * ERR_MEM if data couldn't be referenced due to lack of memory
  59204. */
  59205. err_t
  59206. netbuf_ref(struct netbuf *buf, const void *dataptr, u16_t size)
  59207. {
  59208. 8018438: b580 push {r7, lr}
  59209. 801843a: b084 sub sp, #16
  59210. 801843c: af00 add r7, sp, #0
  59211. 801843e: 60f8 str r0, [r7, #12]
  59212. 8018440: 60b9 str r1, [r7, #8]
  59213. 8018442: 4613 mov r3, r2
  59214. 8018444: 80fb strh r3, [r7, #6]
  59215. LWIP_ERROR("netbuf_ref: invalid buf", (buf != NULL), return ERR_ARG;);
  59216. 8018446: 68fb ldr r3, [r7, #12]
  59217. 8018448: 2b00 cmp r3, #0
  59218. 801844a: d108 bne.n 801845e <netbuf_ref+0x26>
  59219. 801844c: 4b1c ldr r3, [pc, #112] @ (80184c0 <netbuf_ref+0x88>)
  59220. 801844e: 2299 movs r2, #153 @ 0x99
  59221. 8018450: 491c ldr r1, [pc, #112] @ (80184c4 <netbuf_ref+0x8c>)
  59222. 8018452: 481d ldr r0, [pc, #116] @ (80184c8 <netbuf_ref+0x90>)
  59223. 8018454: f012 fa0a bl 802a86c <iprintf>
  59224. 8018458: f06f 030f mvn.w r3, #15
  59225. 801845c: e02b b.n 80184b6 <netbuf_ref+0x7e>
  59226. if (buf->p != NULL) {
  59227. 801845e: 68fb ldr r3, [r7, #12]
  59228. 8018460: 681b ldr r3, [r3, #0]
  59229. 8018462: 2b00 cmp r3, #0
  59230. 8018464: d004 beq.n 8018470 <netbuf_ref+0x38>
  59231. pbuf_free(buf->p);
  59232. 8018466: 68fb ldr r3, [r7, #12]
  59233. 8018468: 681b ldr r3, [r3, #0]
  59234. 801846a: 4618 mov r0, r3
  59235. 801846c: f002 ff86 bl 801b37c <pbuf_free>
  59236. }
  59237. buf->p = pbuf_alloc(PBUF_TRANSPORT, 0, PBUF_REF);
  59238. 8018470: 2241 movs r2, #65 @ 0x41
  59239. 8018472: 2100 movs r1, #0
  59240. 8018474: 2036 movs r0, #54 @ 0x36
  59241. 8018476: f002 fc6b bl 801ad50 <pbuf_alloc>
  59242. 801847a: 4602 mov r2, r0
  59243. 801847c: 68fb ldr r3, [r7, #12]
  59244. 801847e: 601a str r2, [r3, #0]
  59245. if (buf->p == NULL) {
  59246. 8018480: 68fb ldr r3, [r7, #12]
  59247. 8018482: 681b ldr r3, [r3, #0]
  59248. 8018484: 2b00 cmp r3, #0
  59249. 8018486: d105 bne.n 8018494 <netbuf_ref+0x5c>
  59250. buf->ptr = NULL;
  59251. 8018488: 68fb ldr r3, [r7, #12]
  59252. 801848a: 2200 movs r2, #0
  59253. 801848c: 605a str r2, [r3, #4]
  59254. return ERR_MEM;
  59255. 801848e: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  59256. 8018492: e010 b.n 80184b6 <netbuf_ref+0x7e>
  59257. }
  59258. ((struct pbuf_rom *)buf->p)->payload = dataptr;
  59259. 8018494: 68fb ldr r3, [r7, #12]
  59260. 8018496: 681b ldr r3, [r3, #0]
  59261. 8018498: 68ba ldr r2, [r7, #8]
  59262. 801849a: 605a str r2, [r3, #4]
  59263. buf->p->len = buf->p->tot_len = size;
  59264. 801849c: 68fb ldr r3, [r7, #12]
  59265. 801849e: 681b ldr r3, [r3, #0]
  59266. 80184a0: 88fa ldrh r2, [r7, #6]
  59267. 80184a2: 811a strh r2, [r3, #8]
  59268. 80184a4: 68fa ldr r2, [r7, #12]
  59269. 80184a6: 6812 ldr r2, [r2, #0]
  59270. 80184a8: 891b ldrh r3, [r3, #8]
  59271. 80184aa: 8153 strh r3, [r2, #10]
  59272. buf->ptr = buf->p;
  59273. 80184ac: 68fb ldr r3, [r7, #12]
  59274. 80184ae: 681a ldr r2, [r3, #0]
  59275. 80184b0: 68fb ldr r3, [r7, #12]
  59276. 80184b2: 605a str r2, [r3, #4]
  59277. return ERR_OK;
  59278. 80184b4: 2300 movs r3, #0
  59279. }
  59280. 80184b6: 4618 mov r0, r3
  59281. 80184b8: 3710 adds r7, #16
  59282. 80184ba: 46bd mov sp, r7
  59283. 80184bc: bd80 pop {r7, pc}
  59284. 80184be: bf00 nop
  59285. 80184c0: 0802e434 .word 0x0802e434
  59286. 80184c4: 0802e4ec .word 0x0802e4ec
  59287. 80184c8: 0802e484 .word 0x0802e484
  59288. 080184cc <tryget_socket_unconn_nouse>:
  59289. #endif /* LWIP_NETCONN_FULLDUPLEX */
  59290. /* Translate a socket 'int' into a pointer (only fails if the index is invalid) */
  59291. static struct lwip_sock *
  59292. tryget_socket_unconn_nouse(int fd)
  59293. {
  59294. 80184cc: b480 push {r7}
  59295. 80184ce: b085 sub sp, #20
  59296. 80184d0: af00 add r7, sp, #0
  59297. 80184d2: 6078 str r0, [r7, #4]
  59298. int s = fd - LWIP_SOCKET_OFFSET;
  59299. 80184d4: 687b ldr r3, [r7, #4]
  59300. 80184d6: 60fb str r3, [r7, #12]
  59301. if ((s < 0) || (s >= NUM_SOCKETS)) {
  59302. 80184d8: 68fb ldr r3, [r7, #12]
  59303. 80184da: 2b00 cmp r3, #0
  59304. 80184dc: db02 blt.n 80184e4 <tryget_socket_unconn_nouse+0x18>
  59305. 80184de: 68fb ldr r3, [r7, #12]
  59306. 80184e0: 2b03 cmp r3, #3
  59307. 80184e2: dd01 ble.n 80184e8 <tryget_socket_unconn_nouse+0x1c>
  59308. LWIP_DEBUGF(SOCKETS_DEBUG, ("tryget_socket_unconn(%d): invalid\n", fd));
  59309. return NULL;
  59310. 80184e4: 2300 movs r3, #0
  59311. 80184e6: e003 b.n 80184f0 <tryget_socket_unconn_nouse+0x24>
  59312. }
  59313. return &sockets[s];
  59314. 80184e8: 68fb ldr r3, [r7, #12]
  59315. 80184ea: 011b lsls r3, r3, #4
  59316. 80184ec: 4a03 ldr r2, [pc, #12] @ (80184fc <tryget_socket_unconn_nouse+0x30>)
  59317. 80184ee: 4413 add r3, r2
  59318. }
  59319. 80184f0: 4618 mov r0, r3
  59320. 80184f2: 3714 adds r7, #20
  59321. 80184f4: 46bd mov sp, r7
  59322. 80184f6: f85d 7b04 ldr.w r7, [sp], #4
  59323. 80184fa: 4770 bx lr
  59324. 80184fc: 240243c4 .word 0x240243c4
  59325. 08018500 <tryget_socket_unconn>:
  59326. }
  59327. /* Translate a socket 'int' into a pointer (only fails if the index is invalid) */
  59328. static struct lwip_sock *
  59329. tryget_socket_unconn(int fd)
  59330. {
  59331. 8018500: b580 push {r7, lr}
  59332. 8018502: b084 sub sp, #16
  59333. 8018504: af00 add r7, sp, #0
  59334. 8018506: 6078 str r0, [r7, #4]
  59335. struct lwip_sock *ret = tryget_socket_unconn_nouse(fd);
  59336. 8018508: 6878 ldr r0, [r7, #4]
  59337. 801850a: f7ff ffdf bl 80184cc <tryget_socket_unconn_nouse>
  59338. 801850e: 60f8 str r0, [r7, #12]
  59339. if (ret != NULL) {
  59340. if (!sock_inc_used(ret)) {
  59341. return NULL;
  59342. }
  59343. }
  59344. return ret;
  59345. 8018510: 68fb ldr r3, [r7, #12]
  59346. }
  59347. 8018512: 4618 mov r0, r3
  59348. 8018514: 3710 adds r7, #16
  59349. 8018516: 46bd mov sp, r7
  59350. 8018518: bd80 pop {r7, pc}
  59351. 0801851a <tryget_socket>:
  59352. * @param fd externally used socket index
  59353. * @return struct lwip_sock for the socket or NULL if not found
  59354. */
  59355. static struct lwip_sock *
  59356. tryget_socket(int fd)
  59357. {
  59358. 801851a: b580 push {r7, lr}
  59359. 801851c: b084 sub sp, #16
  59360. 801851e: af00 add r7, sp, #0
  59361. 8018520: 6078 str r0, [r7, #4]
  59362. struct lwip_sock *sock = tryget_socket_unconn(fd);
  59363. 8018522: 6878 ldr r0, [r7, #4]
  59364. 8018524: f7ff ffec bl 8018500 <tryget_socket_unconn>
  59365. 8018528: 60f8 str r0, [r7, #12]
  59366. if (sock != NULL) {
  59367. 801852a: 68fb ldr r3, [r7, #12]
  59368. 801852c: 2b00 cmp r3, #0
  59369. 801852e: d005 beq.n 801853c <tryget_socket+0x22>
  59370. if (sock->conn) {
  59371. 8018530: 68fb ldr r3, [r7, #12]
  59372. 8018532: 681b ldr r3, [r3, #0]
  59373. 8018534: 2b00 cmp r3, #0
  59374. 8018536: d001 beq.n 801853c <tryget_socket+0x22>
  59375. return sock;
  59376. 8018538: 68fb ldr r3, [r7, #12]
  59377. 801853a: e000 b.n 801853e <tryget_socket+0x24>
  59378. }
  59379. done_socket(sock);
  59380. }
  59381. return NULL;
  59382. 801853c: 2300 movs r3, #0
  59383. }
  59384. 801853e: 4618 mov r0, r3
  59385. 8018540: 3710 adds r7, #16
  59386. 8018542: 46bd mov sp, r7
  59387. 8018544: bd80 pop {r7, pc}
  59388. ...
  59389. 08018548 <get_socket>:
  59390. * @param fd externally used socket index
  59391. * @return struct lwip_sock for the socket or NULL if not found
  59392. */
  59393. static struct lwip_sock *
  59394. get_socket(int fd)
  59395. {
  59396. 8018548: b580 push {r7, lr}
  59397. 801854a: b084 sub sp, #16
  59398. 801854c: af00 add r7, sp, #0
  59399. 801854e: 6078 str r0, [r7, #4]
  59400. struct lwip_sock *sock = tryget_socket(fd);
  59401. 8018550: 6878 ldr r0, [r7, #4]
  59402. 8018552: f7ff ffe2 bl 801851a <tryget_socket>
  59403. 8018556: 60f8 str r0, [r7, #12]
  59404. if (!sock) {
  59405. 8018558: 68fb ldr r3, [r7, #12]
  59406. 801855a: 2b00 cmp r3, #0
  59407. 801855c: d104 bne.n 8018568 <get_socket+0x20>
  59408. if ((fd < LWIP_SOCKET_OFFSET) || (fd >= (LWIP_SOCKET_OFFSET + NUM_SOCKETS))) {
  59409. LWIP_DEBUGF(SOCKETS_DEBUG, ("get_socket(%d): invalid\n", fd));
  59410. }
  59411. set_errno(EBADF);
  59412. 801855e: 4b05 ldr r3, [pc, #20] @ (8018574 <get_socket+0x2c>)
  59413. 8018560: 2209 movs r2, #9
  59414. 8018562: 601a str r2, [r3, #0]
  59415. return NULL;
  59416. 8018564: 2300 movs r3, #0
  59417. 8018566: e000 b.n 801856a <get_socket+0x22>
  59418. }
  59419. return sock;
  59420. 8018568: 68fb ldr r3, [r7, #12]
  59421. }
  59422. 801856a: 4618 mov r0, r3
  59423. 801856c: 3710 adds r7, #16
  59424. 801856e: 46bd mov sp, r7
  59425. 8018570: bd80 pop {r7, pc}
  59426. 8018572: bf00 nop
  59427. 8018574: 2402b260 .word 0x2402b260
  59428. 08018578 <alloc_socket>:
  59429. * 0 if socket has been created by socket()
  59430. * @return the index of the new socket; -1 on error
  59431. */
  59432. static int
  59433. alloc_socket(struct netconn *newconn, int accepted)
  59434. {
  59435. 8018578: b580 push {r7, lr}
  59436. 801857a: b084 sub sp, #16
  59437. 801857c: af00 add r7, sp, #0
  59438. 801857e: 6078 str r0, [r7, #4]
  59439. 8018580: 6039 str r1, [r7, #0]
  59440. int i;
  59441. SYS_ARCH_DECL_PROTECT(lev);
  59442. LWIP_UNUSED_ARG(accepted);
  59443. /* allocate a new socket identifier */
  59444. for (i = 0; i < NUM_SOCKETS; ++i) {
  59445. 8018582: 2300 movs r3, #0
  59446. 8018584: 60fb str r3, [r7, #12]
  59447. 8018586: e052 b.n 801862e <alloc_socket+0xb6>
  59448. /* Protect socket array */
  59449. SYS_ARCH_PROTECT(lev);
  59450. 8018588: f00e feda bl 8027340 <sys_arch_protect>
  59451. 801858c: 60b8 str r0, [r7, #8]
  59452. if (!sockets[i].conn) {
  59453. 801858e: 4a2c ldr r2, [pc, #176] @ (8018640 <alloc_socket+0xc8>)
  59454. 8018590: 68fb ldr r3, [r7, #12]
  59455. 8018592: 011b lsls r3, r3, #4
  59456. 8018594: 4413 add r3, r2
  59457. 8018596: 681b ldr r3, [r3, #0]
  59458. 8018598: 2b00 cmp r3, #0
  59459. 801859a: d142 bne.n 8018622 <alloc_socket+0xaa>
  59460. continue;
  59461. }
  59462. sockets[i].fd_used = 1;
  59463. sockets[i].fd_free_pending = 0;
  59464. #endif
  59465. sockets[i].conn = newconn;
  59466. 801859c: 4a28 ldr r2, [pc, #160] @ (8018640 <alloc_socket+0xc8>)
  59467. 801859e: 68fb ldr r3, [r7, #12]
  59468. 80185a0: 011b lsls r3, r3, #4
  59469. 80185a2: 4413 add r3, r2
  59470. 80185a4: 687a ldr r2, [r7, #4]
  59471. 80185a6: 601a str r2, [r3, #0]
  59472. /* The socket is not yet known to anyone, so no need to protect
  59473. after having marked it as used. */
  59474. SYS_ARCH_UNPROTECT(lev);
  59475. 80185a8: 68b8 ldr r0, [r7, #8]
  59476. 80185aa: f00e fed7 bl 802735c <sys_arch_unprotect>
  59477. sockets[i].lastdata.pbuf = NULL;
  59478. 80185ae: 4a24 ldr r2, [pc, #144] @ (8018640 <alloc_socket+0xc8>)
  59479. 80185b0: 68fb ldr r3, [r7, #12]
  59480. 80185b2: 011b lsls r3, r3, #4
  59481. 80185b4: 4413 add r3, r2
  59482. 80185b6: 3304 adds r3, #4
  59483. 80185b8: 2200 movs r2, #0
  59484. 80185ba: 601a str r2, [r3, #0]
  59485. #if LWIP_SOCKET_SELECT || LWIP_SOCKET_POLL
  59486. LWIP_ASSERT("sockets[i].select_waiting == 0", sockets[i].select_waiting == 0);
  59487. 80185bc: 4a20 ldr r2, [pc, #128] @ (8018640 <alloc_socket+0xc8>)
  59488. 80185be: 68fb ldr r3, [r7, #12]
  59489. 80185c0: 011b lsls r3, r3, #4
  59490. 80185c2: 4413 add r3, r2
  59491. 80185c4: 330e adds r3, #14
  59492. 80185c6: 781b ldrb r3, [r3, #0]
  59493. 80185c8: 2b00 cmp r3, #0
  59494. 80185ca: d006 beq.n 80185da <alloc_socket+0x62>
  59495. 80185cc: 4b1d ldr r3, [pc, #116] @ (8018644 <alloc_socket+0xcc>)
  59496. 80185ce: f240 220e movw r2, #526 @ 0x20e
  59497. 80185d2: 491d ldr r1, [pc, #116] @ (8018648 <alloc_socket+0xd0>)
  59498. 80185d4: 481d ldr r0, [pc, #116] @ (801864c <alloc_socket+0xd4>)
  59499. 80185d6: f012 f949 bl 802a86c <iprintf>
  59500. sockets[i].rcvevent = 0;
  59501. 80185da: 4a19 ldr r2, [pc, #100] @ (8018640 <alloc_socket+0xc8>)
  59502. 80185dc: 68fb ldr r3, [r7, #12]
  59503. 80185de: 011b lsls r3, r3, #4
  59504. 80185e0: 4413 add r3, r2
  59505. 80185e2: 3308 adds r3, #8
  59506. 80185e4: 2200 movs r2, #0
  59507. 80185e6: 801a strh r2, [r3, #0]
  59508. /* TCP sendbuf is empty, but the socket is not yet writable until connected
  59509. * (unless it has been created by accept()). */
  59510. sockets[i].sendevent = (NETCONNTYPE_GROUP(newconn->type) == NETCONN_TCP ? (accepted != 0) : 1);
  59511. 80185e8: 687b ldr r3, [r7, #4]
  59512. 80185ea: 781b ldrb r3, [r3, #0]
  59513. 80185ec: f003 03f0 and.w r3, r3, #240 @ 0xf0
  59514. 80185f0: 2b10 cmp r3, #16
  59515. 80185f2: d102 bne.n 80185fa <alloc_socket+0x82>
  59516. 80185f4: 683b ldr r3, [r7, #0]
  59517. 80185f6: 2b00 cmp r3, #0
  59518. 80185f8: d001 beq.n 80185fe <alloc_socket+0x86>
  59519. 80185fa: 2301 movs r3, #1
  59520. 80185fc: e000 b.n 8018600 <alloc_socket+0x88>
  59521. 80185fe: 2300 movs r3, #0
  59522. 8018600: b299 uxth r1, r3
  59523. 8018602: 4a0f ldr r2, [pc, #60] @ (8018640 <alloc_socket+0xc8>)
  59524. 8018604: 68fb ldr r3, [r7, #12]
  59525. 8018606: 011b lsls r3, r3, #4
  59526. 8018608: 4413 add r3, r2
  59527. 801860a: 330a adds r3, #10
  59528. 801860c: 460a mov r2, r1
  59529. 801860e: 801a strh r2, [r3, #0]
  59530. sockets[i].errevent = 0;
  59531. 8018610: 4a0b ldr r2, [pc, #44] @ (8018640 <alloc_socket+0xc8>)
  59532. 8018612: 68fb ldr r3, [r7, #12]
  59533. 8018614: 011b lsls r3, r3, #4
  59534. 8018616: 4413 add r3, r2
  59535. 8018618: 330c adds r3, #12
  59536. 801861a: 2200 movs r2, #0
  59537. 801861c: 801a strh r2, [r3, #0]
  59538. #endif /* LWIP_SOCKET_SELECT || LWIP_SOCKET_POLL */
  59539. return i + LWIP_SOCKET_OFFSET;
  59540. 801861e: 68fb ldr r3, [r7, #12]
  59541. 8018620: e00a b.n 8018638 <alloc_socket+0xc0>
  59542. }
  59543. SYS_ARCH_UNPROTECT(lev);
  59544. 8018622: 68b8 ldr r0, [r7, #8]
  59545. 8018624: f00e fe9a bl 802735c <sys_arch_unprotect>
  59546. for (i = 0; i < NUM_SOCKETS; ++i) {
  59547. 8018628: 68fb ldr r3, [r7, #12]
  59548. 801862a: 3301 adds r3, #1
  59549. 801862c: 60fb str r3, [r7, #12]
  59550. 801862e: 68fb ldr r3, [r7, #12]
  59551. 8018630: 2b03 cmp r3, #3
  59552. 8018632: dda9 ble.n 8018588 <alloc_socket+0x10>
  59553. }
  59554. return -1;
  59555. 8018634: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  59556. }
  59557. 8018638: 4618 mov r0, r3
  59558. 801863a: 3710 adds r7, #16
  59559. 801863c: 46bd mov sp, r7
  59560. 801863e: bd80 pop {r7, pc}
  59561. 8018640: 240243c4 .word 0x240243c4
  59562. 8018644: 0802e5cc .word 0x0802e5cc
  59563. 8018648: 0802e600 .word 0x0802e600
  59564. 801864c: 0802e620 .word 0x0802e620
  59565. 08018650 <free_socket_locked>:
  59566. * @param lastdata lastdata is stored here, must be freed externally
  59567. */
  59568. static int
  59569. free_socket_locked(struct lwip_sock *sock, int is_tcp, struct netconn **conn,
  59570. union lwip_sock_lastdata *lastdata)
  59571. {
  59572. 8018650: b480 push {r7}
  59573. 8018652: b085 sub sp, #20
  59574. 8018654: af00 add r7, sp, #0
  59575. 8018656: 60f8 str r0, [r7, #12]
  59576. 8018658: 60b9 str r1, [r7, #8]
  59577. 801865a: 607a str r2, [r7, #4]
  59578. 801865c: 603b str r3, [r7, #0]
  59579. }
  59580. #else /* LWIP_NETCONN_FULLDUPLEX */
  59581. LWIP_UNUSED_ARG(is_tcp);
  59582. #endif /* LWIP_NETCONN_FULLDUPLEX */
  59583. *lastdata = sock->lastdata;
  59584. 801865e: 683b ldr r3, [r7, #0]
  59585. 8018660: 68fa ldr r2, [r7, #12]
  59586. 8018662: 6852 ldr r2, [r2, #4]
  59587. 8018664: 601a str r2, [r3, #0]
  59588. sock->lastdata.pbuf = NULL;
  59589. 8018666: 68fb ldr r3, [r7, #12]
  59590. 8018668: 2200 movs r2, #0
  59591. 801866a: 605a str r2, [r3, #4]
  59592. *conn = sock->conn;
  59593. 801866c: 68fb ldr r3, [r7, #12]
  59594. 801866e: 681a ldr r2, [r3, #0]
  59595. 8018670: 687b ldr r3, [r7, #4]
  59596. 8018672: 601a str r2, [r3, #0]
  59597. sock->conn = NULL;
  59598. 8018674: 68fb ldr r3, [r7, #12]
  59599. 8018676: 2200 movs r2, #0
  59600. 8018678: 601a str r2, [r3, #0]
  59601. return 1;
  59602. 801867a: 2301 movs r3, #1
  59603. }
  59604. 801867c: 4618 mov r0, r3
  59605. 801867e: 3714 adds r7, #20
  59606. 8018680: 46bd mov sp, r7
  59607. 8018682: f85d 7b04 ldr.w r7, [sp], #4
  59608. 8018686: 4770 bx lr
  59609. 08018688 <free_socket_free_elements>:
  59610. /** Free a socket's leftover members.
  59611. */
  59612. static void
  59613. free_socket_free_elements(int is_tcp, struct netconn *conn, union lwip_sock_lastdata *lastdata)
  59614. {
  59615. 8018688: b580 push {r7, lr}
  59616. 801868a: b084 sub sp, #16
  59617. 801868c: af00 add r7, sp, #0
  59618. 801868e: 60f8 str r0, [r7, #12]
  59619. 8018690: 60b9 str r1, [r7, #8]
  59620. 8018692: 607a str r2, [r7, #4]
  59621. if (lastdata->pbuf != NULL) {
  59622. 8018694: 687b ldr r3, [r7, #4]
  59623. 8018696: 681b ldr r3, [r3, #0]
  59624. 8018698: 2b00 cmp r3, #0
  59625. 801869a: d00d beq.n 80186b8 <free_socket_free_elements+0x30>
  59626. if (is_tcp) {
  59627. 801869c: 68fb ldr r3, [r7, #12]
  59628. 801869e: 2b00 cmp r3, #0
  59629. 80186a0: d005 beq.n 80186ae <free_socket_free_elements+0x26>
  59630. pbuf_free(lastdata->pbuf);
  59631. 80186a2: 687b ldr r3, [r7, #4]
  59632. 80186a4: 681b ldr r3, [r3, #0]
  59633. 80186a6: 4618 mov r0, r3
  59634. 80186a8: f002 fe68 bl 801b37c <pbuf_free>
  59635. 80186ac: e004 b.n 80186b8 <free_socket_free_elements+0x30>
  59636. } else {
  59637. netbuf_delete(lastdata->netbuf);
  59638. 80186ae: 687b ldr r3, [r7, #4]
  59639. 80186b0: 681b ldr r3, [r3, #0]
  59640. 80186b2: 4618 mov r0, r3
  59641. 80186b4: f7ff fe78 bl 80183a8 <netbuf_delete>
  59642. }
  59643. }
  59644. if (conn != NULL) {
  59645. 80186b8: 68bb ldr r3, [r7, #8]
  59646. 80186ba: 2b00 cmp r3, #0
  59647. 80186bc: d002 beq.n 80186c4 <free_socket_free_elements+0x3c>
  59648. /* netconn_prepare_delete() has already been called, here we only free the conn */
  59649. netconn_delete(conn);
  59650. 80186be: 68b8 ldr r0, [r7, #8]
  59651. 80186c0: f7fd fd50 bl 8016164 <netconn_delete>
  59652. }
  59653. }
  59654. 80186c4: bf00 nop
  59655. 80186c6: 3710 adds r7, #16
  59656. 80186c8: 46bd mov sp, r7
  59657. 80186ca: bd80 pop {r7, pc}
  59658. 080186cc <free_socket>:
  59659. * @param sock the socket to free
  59660. * @param is_tcp != 0 for TCP sockets, used to free lastdata
  59661. */
  59662. static void
  59663. free_socket(struct lwip_sock *sock, int is_tcp)
  59664. {
  59665. 80186cc: b580 push {r7, lr}
  59666. 80186ce: b086 sub sp, #24
  59667. 80186d0: af00 add r7, sp, #0
  59668. 80186d2: 6078 str r0, [r7, #4]
  59669. 80186d4: 6039 str r1, [r7, #0]
  59670. struct netconn *conn;
  59671. union lwip_sock_lastdata lastdata;
  59672. SYS_ARCH_DECL_PROTECT(lev);
  59673. /* Protect socket array */
  59674. SYS_ARCH_PROTECT(lev);
  59675. 80186d6: f00e fe33 bl 8027340 <sys_arch_protect>
  59676. 80186da: 6178 str r0, [r7, #20]
  59677. freed = free_socket_locked(sock, is_tcp, &conn, &lastdata);
  59678. 80186dc: f107 0308 add.w r3, r7, #8
  59679. 80186e0: f107 020c add.w r2, r7, #12
  59680. 80186e4: 6839 ldr r1, [r7, #0]
  59681. 80186e6: 6878 ldr r0, [r7, #4]
  59682. 80186e8: f7ff ffb2 bl 8018650 <free_socket_locked>
  59683. 80186ec: 6138 str r0, [r7, #16]
  59684. SYS_ARCH_UNPROTECT(lev);
  59685. 80186ee: 6978 ldr r0, [r7, #20]
  59686. 80186f0: f00e fe34 bl 802735c <sys_arch_unprotect>
  59687. /* don't use 'sock' after this line, as another task might have allocated it */
  59688. if (freed) {
  59689. 80186f4: 693b ldr r3, [r7, #16]
  59690. 80186f6: 2b00 cmp r3, #0
  59691. 80186f8: d006 beq.n 8018708 <free_socket+0x3c>
  59692. free_socket_free_elements(is_tcp, conn, &lastdata);
  59693. 80186fa: 68fb ldr r3, [r7, #12]
  59694. 80186fc: f107 0208 add.w r2, r7, #8
  59695. 8018700: 4619 mov r1, r3
  59696. 8018702: 6838 ldr r0, [r7, #0]
  59697. 8018704: f7ff ffc0 bl 8018688 <free_socket_free_elements>
  59698. }
  59699. }
  59700. 8018708: bf00 nop
  59701. 801870a: 3718 adds r7, #24
  59702. 801870c: 46bd mov sp, r7
  59703. 801870e: bd80 pop {r7, pc}
  59704. 08018710 <lwip_close>:
  59705. return 0;
  59706. }
  59707. int
  59708. lwip_close(int s)
  59709. {
  59710. 8018710: b580 push {r7, lr}
  59711. 8018712: b086 sub sp, #24
  59712. 8018714: af00 add r7, sp, #0
  59713. 8018716: 6078 str r0, [r7, #4]
  59714. struct lwip_sock *sock;
  59715. int is_tcp = 0;
  59716. 8018718: 2300 movs r3, #0
  59717. 801871a: 617b str r3, [r7, #20]
  59718. err_t err;
  59719. LWIP_DEBUGF(SOCKETS_DEBUG, ("lwip_close(%d)\n", s));
  59720. sock = get_socket(s);
  59721. 801871c: 6878 ldr r0, [r7, #4]
  59722. 801871e: f7ff ff13 bl 8018548 <get_socket>
  59723. 8018722: 6138 str r0, [r7, #16]
  59724. if (!sock) {
  59725. 8018724: 693b ldr r3, [r7, #16]
  59726. 8018726: 2b00 cmp r3, #0
  59727. 8018728: d102 bne.n 8018730 <lwip_close+0x20>
  59728. return -1;
  59729. 801872a: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  59730. 801872e: e039 b.n 80187a4 <lwip_close+0x94>
  59731. }
  59732. if (sock->conn != NULL) {
  59733. 8018730: 693b ldr r3, [r7, #16]
  59734. 8018732: 681b ldr r3, [r3, #0]
  59735. 8018734: 2b00 cmp r3, #0
  59736. 8018736: d00b beq.n 8018750 <lwip_close+0x40>
  59737. is_tcp = NETCONNTYPE_GROUP(netconn_type(sock->conn)) == NETCONN_TCP;
  59738. 8018738: 693b ldr r3, [r7, #16]
  59739. 801873a: 681b ldr r3, [r3, #0]
  59740. 801873c: 781b ldrb r3, [r3, #0]
  59741. 801873e: f003 03f0 and.w r3, r3, #240 @ 0xf0
  59742. 8018742: 2b10 cmp r3, #16
  59743. 8018744: bf0c ite eq
  59744. 8018746: 2301 moveq r3, #1
  59745. 8018748: 2300 movne r3, #0
  59746. 801874a: b2db uxtb r3, r3
  59747. 801874c: 617b str r3, [r7, #20]
  59748. 801874e: e00a b.n 8018766 <lwip_close+0x56>
  59749. } else {
  59750. LWIP_ASSERT("sock->lastdata == NULL", sock->lastdata.pbuf == NULL);
  59751. 8018750: 693b ldr r3, [r7, #16]
  59752. 8018752: 685b ldr r3, [r3, #4]
  59753. 8018754: 2b00 cmp r3, #0
  59754. 8018756: d006 beq.n 8018766 <lwip_close+0x56>
  59755. 8018758: 4b14 ldr r3, [pc, #80] @ (80187ac <lwip_close+0x9c>)
  59756. 801875a: f44f 7245 mov.w r2, #788 @ 0x314
  59757. 801875e: 4914 ldr r1, [pc, #80] @ (80187b0 <lwip_close+0xa0>)
  59758. 8018760: 4814 ldr r0, [pc, #80] @ (80187b4 <lwip_close+0xa4>)
  59759. 8018762: f012 f883 bl 802a86c <iprintf>
  59760. #if LWIP_IPV6_MLD
  59761. /* drop all possibly joined MLD6 memberships */
  59762. lwip_socket_drop_registered_mld6_memberships(s);
  59763. #endif /* LWIP_IPV6_MLD */
  59764. err = netconn_prepare_delete(sock->conn);
  59765. 8018766: 693b ldr r3, [r7, #16]
  59766. 8018768: 681b ldr r3, [r3, #0]
  59767. 801876a: 4618 mov r0, r3
  59768. 801876c: f7fd fcd6 bl 801611c <netconn_prepare_delete>
  59769. 8018770: 4603 mov r3, r0
  59770. 8018772: 73fb strb r3, [r7, #15]
  59771. if (err != ERR_OK) {
  59772. 8018774: f997 300f ldrsb.w r3, [r7, #15]
  59773. 8018778: 2b00 cmp r3, #0
  59774. 801877a: d00e beq.n 801879a <lwip_close+0x8a>
  59775. sock_set_errno(sock, err_to_errno(err));
  59776. 801877c: f997 300f ldrsb.w r3, [r7, #15]
  59777. 8018780: 4618 mov r0, r3
  59778. 8018782: f7ff fdf3 bl 801836c <err_to_errno>
  59779. 8018786: 60b8 str r0, [r7, #8]
  59780. 8018788: 68bb ldr r3, [r7, #8]
  59781. 801878a: 2b00 cmp r3, #0
  59782. 801878c: d002 beq.n 8018794 <lwip_close+0x84>
  59783. 801878e: 4a0a ldr r2, [pc, #40] @ (80187b8 <lwip_close+0xa8>)
  59784. 8018790: 68bb ldr r3, [r7, #8]
  59785. 8018792: 6013 str r3, [r2, #0]
  59786. done_socket(sock);
  59787. return -1;
  59788. 8018794: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  59789. 8018798: e004 b.n 80187a4 <lwip_close+0x94>
  59790. }
  59791. free_socket(sock, is_tcp);
  59792. 801879a: 6979 ldr r1, [r7, #20]
  59793. 801879c: 6938 ldr r0, [r7, #16]
  59794. 801879e: f7ff ff95 bl 80186cc <free_socket>
  59795. set_errno(0);
  59796. return 0;
  59797. 80187a2: 2300 movs r3, #0
  59798. }
  59799. 80187a4: 4618 mov r0, r3
  59800. 80187a6: 3718 adds r7, #24
  59801. 80187a8: 46bd mov sp, r7
  59802. 80187aa: bd80 pop {r7, pc}
  59803. 80187ac: 0802e5cc .word 0x0802e5cc
  59804. 80187b0: 0802e68c .word 0x0802e68c
  59805. 80187b4: 0802e620 .word 0x0802e620
  59806. 80187b8: 2402b260 .word 0x2402b260
  59807. 080187bc <lwip_connect>:
  59808. int
  59809. lwip_connect(int s, const struct sockaddr *name, socklen_t namelen)
  59810. {
  59811. 80187bc: b580 push {r7, lr}
  59812. 80187be: b08a sub sp, #40 @ 0x28
  59813. 80187c0: af00 add r7, sp, #0
  59814. 80187c2: 60f8 str r0, [r7, #12]
  59815. 80187c4: 60b9 str r1, [r7, #8]
  59816. 80187c6: 607a str r2, [r7, #4]
  59817. struct lwip_sock *sock;
  59818. err_t err;
  59819. sock = get_socket(s);
  59820. 80187c8: 68f8 ldr r0, [r7, #12]
  59821. 80187ca: f7ff febd bl 8018548 <get_socket>
  59822. 80187ce: 6278 str r0, [r7, #36] @ 0x24
  59823. if (!sock) {
  59824. 80187d0: 6a7b ldr r3, [r7, #36] @ 0x24
  59825. 80187d2: 2b00 cmp r3, #0
  59826. 80187d4: d102 bne.n 80187dc <lwip_connect+0x20>
  59827. return -1;
  59828. 80187d6: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  59829. 80187da: e062 b.n 80188a2 <lwip_connect+0xe6>
  59830. done_socket(sock);
  59831. return -1;
  59832. }
  59833. LWIP_UNUSED_ARG(namelen);
  59834. if (name->sa_family == AF_UNSPEC) {
  59835. 80187dc: 68bb ldr r3, [r7, #8]
  59836. 80187de: 785b ldrb r3, [r3, #1]
  59837. 80187e0: 2b00 cmp r3, #0
  59838. 80187e2: d108 bne.n 80187f6 <lwip_connect+0x3a>
  59839. LWIP_DEBUGF(SOCKETS_DEBUG, ("lwip_connect(%d, AF_UNSPEC)\n", s));
  59840. err = netconn_disconnect(sock->conn);
  59841. 80187e4: 6a7b ldr r3, [r7, #36] @ 0x24
  59842. 80187e6: 681b ldr r3, [r3, #0]
  59843. 80187e8: 4618 mov r0, r3
  59844. 80187ea: f7fd fd61 bl 80162b0 <netconn_disconnect>
  59845. 80187ee: 4603 mov r3, r0
  59846. 80187f0: f887 3021 strb.w r3, [r7, #33] @ 0x21
  59847. 80187f4: e039 b.n 801886a <lwip_connect+0xae>
  59848. } else {
  59849. ip_addr_t remote_addr;
  59850. u16_t remote_port;
  59851. /* check size, family and alignment of 'name' */
  59852. LWIP_ERROR("lwip_connect: invalid address", IS_SOCK_ADDR_LEN_VALID(namelen) &&
  59853. 80187f6: 687b ldr r3, [r7, #4]
  59854. 80187f8: 2b10 cmp r3, #16
  59855. 80187fa: d10c bne.n 8018816 <lwip_connect+0x5a>
  59856. 80187fc: 68bb ldr r3, [r7, #8]
  59857. 80187fe: 785b ldrb r3, [r3, #1]
  59858. 8018800: 2b00 cmp r3, #0
  59859. 8018802: d003 beq.n 801880c <lwip_connect+0x50>
  59860. 8018804: 68bb ldr r3, [r7, #8]
  59861. 8018806: 785b ldrb r3, [r3, #1]
  59862. 8018808: 2b02 cmp r3, #2
  59863. 801880a: d104 bne.n 8018816 <lwip_connect+0x5a>
  59864. 801880c: 68bb ldr r3, [r7, #8]
  59865. 801880e: f003 0303 and.w r3, r3, #3
  59866. 8018812: 2b00 cmp r3, #0
  59867. 8018814: d014 beq.n 8018840 <lwip_connect+0x84>
  59868. 8018816: 4b25 ldr r3, [pc, #148] @ (80188ac <lwip_connect+0xf0>)
  59869. 8018818: f240 3247 movw r2, #839 @ 0x347
  59870. 801881c: 4924 ldr r1, [pc, #144] @ (80188b0 <lwip_connect+0xf4>)
  59871. 801881e: 4825 ldr r0, [pc, #148] @ (80188b4 <lwip_connect+0xf8>)
  59872. 8018820: f012 f824 bl 802a86c <iprintf>
  59873. 8018824: f06f 000f mvn.w r0, #15
  59874. 8018828: f7ff fda0 bl 801836c <err_to_errno>
  59875. 801882c: 61f8 str r0, [r7, #28]
  59876. 801882e: 69fb ldr r3, [r7, #28]
  59877. 8018830: 2b00 cmp r3, #0
  59878. 8018832: d002 beq.n 801883a <lwip_connect+0x7e>
  59879. 8018834: 4a20 ldr r2, [pc, #128] @ (80188b8 <lwip_connect+0xfc>)
  59880. 8018836: 69fb ldr r3, [r7, #28]
  59881. 8018838: 6013 str r3, [r2, #0]
  59882. 801883a: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  59883. 801883e: e030 b.n 80188a2 <lwip_connect+0xe6>
  59884. IS_SOCK_ADDR_TYPE_VALID_OR_UNSPEC(name) && IS_SOCK_ADDR_ALIGNED(name),
  59885. sock_set_errno(sock, err_to_errno(ERR_ARG)); done_socket(sock); return -1;);
  59886. SOCKADDR_TO_IPADDR_PORT(name, &remote_addr, remote_port);
  59887. 8018840: 68bb ldr r3, [r7, #8]
  59888. 8018842: 685b ldr r3, [r3, #4]
  59889. 8018844: 613b str r3, [r7, #16]
  59890. 8018846: 68bb ldr r3, [r7, #8]
  59891. 8018848: 885b ldrh r3, [r3, #2]
  59892. 801884a: 4618 mov r0, r3
  59893. 801884c: f001 f8b4 bl 80199b8 <lwip_htons>
  59894. 8018850: 4603 mov r3, r0
  59895. 8018852: 847b strh r3, [r7, #34] @ 0x22
  59896. unmap_ipv4_mapped_ipv6(ip_2_ip4(&remote_addr), ip_2_ip6(&remote_addr));
  59897. IP_SET_TYPE_VAL(remote_addr, IPADDR_TYPE_V4);
  59898. }
  59899. #endif /* LWIP_IPV4 && LWIP_IPV6 */
  59900. err = netconn_connect(sock->conn, &remote_addr, remote_port);
  59901. 8018854: 6a7b ldr r3, [r7, #36] @ 0x24
  59902. 8018856: 681b ldr r3, [r3, #0]
  59903. 8018858: 8c7a ldrh r2, [r7, #34] @ 0x22
  59904. 801885a: f107 0110 add.w r1, r7, #16
  59905. 801885e: 4618 mov r0, r3
  59906. 8018860: f7fd fcee bl 8016240 <netconn_connect>
  59907. 8018864: 4603 mov r3, r0
  59908. 8018866: f887 3021 strb.w r3, [r7, #33] @ 0x21
  59909. }
  59910. if (err != ERR_OK) {
  59911. 801886a: f997 3021 ldrsb.w r3, [r7, #33] @ 0x21
  59912. 801886e: 2b00 cmp r3, #0
  59913. 8018870: d00e beq.n 8018890 <lwip_connect+0xd4>
  59914. LWIP_DEBUGF(SOCKETS_DEBUG, ("lwip_connect(%d) failed, err=%d\n", s, err));
  59915. sock_set_errno(sock, err_to_errno(err));
  59916. 8018872: f997 3021 ldrsb.w r3, [r7, #33] @ 0x21
  59917. 8018876: 4618 mov r0, r3
  59918. 8018878: f7ff fd78 bl 801836c <err_to_errno>
  59919. 801887c: 6178 str r0, [r7, #20]
  59920. 801887e: 697b ldr r3, [r7, #20]
  59921. 8018880: 2b00 cmp r3, #0
  59922. 8018882: d002 beq.n 801888a <lwip_connect+0xce>
  59923. 8018884: 4a0c ldr r2, [pc, #48] @ (80188b8 <lwip_connect+0xfc>)
  59924. 8018886: 697b ldr r3, [r7, #20]
  59925. 8018888: 6013 str r3, [r2, #0]
  59926. done_socket(sock);
  59927. return -1;
  59928. 801888a: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  59929. 801888e: e008 b.n 80188a2 <lwip_connect+0xe6>
  59930. }
  59931. LWIP_DEBUGF(SOCKETS_DEBUG, ("lwip_connect(%d) succeeded\n", s));
  59932. sock_set_errno(sock, 0);
  59933. 8018890: 2300 movs r3, #0
  59934. 8018892: 61bb str r3, [r7, #24]
  59935. 8018894: 69bb ldr r3, [r7, #24]
  59936. 8018896: 2b00 cmp r3, #0
  59937. 8018898: d002 beq.n 80188a0 <lwip_connect+0xe4>
  59938. 801889a: 4a07 ldr r2, [pc, #28] @ (80188b8 <lwip_connect+0xfc>)
  59939. 801889c: 69bb ldr r3, [r7, #24]
  59940. 801889e: 6013 str r3, [r2, #0]
  59941. done_socket(sock);
  59942. return 0;
  59943. 80188a0: 2300 movs r3, #0
  59944. }
  59945. 80188a2: 4618 mov r0, r3
  59946. 80188a4: 3728 adds r7, #40 @ 0x28
  59947. 80188a6: 46bd mov sp, r7
  59948. 80188a8: bd80 pop {r7, pc}
  59949. 80188aa: bf00 nop
  59950. 80188ac: 0802e5cc .word 0x0802e5cc
  59951. 80188b0: 0802e6a4 .word 0x0802e6a4
  59952. 80188b4: 0802e620 .word 0x0802e620
  59953. 80188b8: 2402b260 .word 0x2402b260
  59954. 080188bc <lwip_recv_tcp>:
  59955. * until "len" bytes are received or we're otherwise done.
  59956. * Keeps sock->lastdata for peeking or partly copying.
  59957. */
  59958. static ssize_t
  59959. lwip_recv_tcp(struct lwip_sock *sock, void *mem, size_t len, int flags)
  59960. {
  59961. 80188bc: b580 push {r7, lr}
  59962. 80188be: b08c sub sp, #48 @ 0x30
  59963. 80188c0: af00 add r7, sp, #0
  59964. 80188c2: 60f8 str r0, [r7, #12]
  59965. 80188c4: 60b9 str r1, [r7, #8]
  59966. 80188c6: 607a str r2, [r7, #4]
  59967. 80188c8: 603b str r3, [r7, #0]
  59968. u8_t apiflags = NETCONN_NOAUTORCVD;
  59969. 80188ca: 2308 movs r3, #8
  59970. 80188cc: f887 3023 strb.w r3, [r7, #35] @ 0x23
  59971. ssize_t recvd = 0;
  59972. 80188d0: 2300 movs r3, #0
  59973. 80188d2: 62bb str r3, [r7, #40] @ 0x28
  59974. ssize_t recv_left = (len <= SSIZE_MAX) ? (ssize_t)len : SSIZE_MAX;
  59975. 80188d4: 687b ldr r3, [r7, #4]
  59976. 80188d6: 2b00 cmp r3, #0
  59977. 80188d8: db01 blt.n 80188de <lwip_recv_tcp+0x22>
  59978. 80188da: 687b ldr r3, [r7, #4]
  59979. 80188dc: e001 b.n 80188e2 <lwip_recv_tcp+0x26>
  59980. 80188de: f06f 4300 mvn.w r3, #2147483648 @ 0x80000000
  59981. 80188e2: 627b str r3, [r7, #36] @ 0x24
  59982. LWIP_ASSERT("no socket given", sock != NULL);
  59983. 80188e4: 68fb ldr r3, [r7, #12]
  59984. 80188e6: 2b00 cmp r3, #0
  59985. 80188e8: d106 bne.n 80188f8 <lwip_recv_tcp+0x3c>
  59986. 80188ea: 4b74 ldr r3, [pc, #464] @ (8018abc <lwip_recv_tcp+0x200>)
  59987. 80188ec: f240 329e movw r2, #926 @ 0x39e
  59988. 80188f0: 4973 ldr r1, [pc, #460] @ (8018ac0 <lwip_recv_tcp+0x204>)
  59989. 80188f2: 4874 ldr r0, [pc, #464] @ (8018ac4 <lwip_recv_tcp+0x208>)
  59990. 80188f4: f011 ffba bl 802a86c <iprintf>
  59991. LWIP_ASSERT("this should be checked internally", NETCONNTYPE_GROUP(netconn_type(sock->conn)) == NETCONN_TCP);
  59992. 80188f8: 68fb ldr r3, [r7, #12]
  59993. 80188fa: 681b ldr r3, [r3, #0]
  59994. 80188fc: 781b ldrb r3, [r3, #0]
  59995. 80188fe: f003 03f0 and.w r3, r3, #240 @ 0xf0
  59996. 8018902: 2b10 cmp r3, #16
  59997. 8018904: d006 beq.n 8018914 <lwip_recv_tcp+0x58>
  59998. 8018906: 4b6d ldr r3, [pc, #436] @ (8018abc <lwip_recv_tcp+0x200>)
  59999. 8018908: f240 329f movw r2, #927 @ 0x39f
  60000. 801890c: 496e ldr r1, [pc, #440] @ (8018ac8 <lwip_recv_tcp+0x20c>)
  60001. 801890e: 486d ldr r0, [pc, #436] @ (8018ac4 <lwip_recv_tcp+0x208>)
  60002. 8018910: f011 ffac bl 802a86c <iprintf>
  60003. if (flags & MSG_DONTWAIT) {
  60004. 8018914: 683b ldr r3, [r7, #0]
  60005. 8018916: f003 0308 and.w r3, r3, #8
  60006. 801891a: 2b00 cmp r3, #0
  60007. 801891c: d005 beq.n 801892a <lwip_recv_tcp+0x6e>
  60008. apiflags |= NETCONN_DONTBLOCK;
  60009. 801891e: f897 3023 ldrb.w r3, [r7, #35] @ 0x23
  60010. 8018922: f043 0304 orr.w r3, r3, #4
  60011. 8018926: f887 3023 strb.w r3, [r7, #35] @ 0x23
  60012. err_t err;
  60013. u16_t copylen;
  60014. LWIP_DEBUGF(SOCKETS_DEBUG, ("lwip_recv_tcp: top while sock->lastdata=%p\n", (void *)sock->lastdata.pbuf));
  60015. /* Check if there is data left from the last recv operation. */
  60016. if (sock->lastdata.pbuf) {
  60017. 801892a: 68fb ldr r3, [r7, #12]
  60018. 801892c: 685b ldr r3, [r3, #4]
  60019. 801892e: 2b00 cmp r3, #0
  60020. 8018930: d003 beq.n 801893a <lwip_recv_tcp+0x7e>
  60021. p = sock->lastdata.pbuf;
  60022. 8018932: 68fb ldr r3, [r7, #12]
  60023. 8018934: 685b ldr r3, [r3, #4]
  60024. 8018936: 617b str r3, [r7, #20]
  60025. 8018938: e036 b.n 80189a8 <lwip_recv_tcp+0xec>
  60026. } else {
  60027. /* No data was left from the previous operation, so we try to get
  60028. some from the network. */
  60029. err = netconn_recv_tcp_pbuf_flags(sock->conn, &p, apiflags);
  60030. 801893a: 68fb ldr r3, [r7, #12]
  60031. 801893c: 681b ldr r3, [r3, #0]
  60032. 801893e: f897 2023 ldrb.w r2, [r7, #35] @ 0x23
  60033. 8018942: f107 0114 add.w r1, r7, #20
  60034. 8018946: 4618 mov r0, r3
  60035. 8018948: f7fd fea4 bl 8016694 <netconn_recv_tcp_pbuf_flags>
  60036. 801894c: 4603 mov r3, r0
  60037. 801894e: f887 3022 strb.w r3, [r7, #34] @ 0x22
  60038. LWIP_DEBUGF(SOCKETS_DEBUG, ("lwip_recv_tcp: netconn_recv err=%d, pbuf=%p\n",
  60039. err, (void *)p));
  60040. if (err != ERR_OK) {
  60041. 8018952: f997 3022 ldrsb.w r3, [r7, #34] @ 0x22
  60042. 8018956: 2b00 cmp r3, #0
  60043. 8018958: d019 beq.n 801898e <lwip_recv_tcp+0xd2>
  60044. if (recvd > 0) {
  60045. 801895a: 6abb ldr r3, [r7, #40] @ 0x28
  60046. 801895c: 2b00 cmp r3, #0
  60047. 801895e: f300 808d bgt.w 8018a7c <lwip_recv_tcp+0x1c0>
  60048. goto lwip_recv_tcp_done;
  60049. }
  60050. /* We should really do some error checking here. */
  60051. LWIP_DEBUGF(SOCKETS_DEBUG, ("lwip_recv_tcp: p == NULL, error is \"%s\"!\n",
  60052. lwip_strerr(err)));
  60053. sock_set_errno(sock, err_to_errno(err));
  60054. 8018962: f997 3022 ldrsb.w r3, [r7, #34] @ 0x22
  60055. 8018966: 4618 mov r0, r3
  60056. 8018968: f7ff fd00 bl 801836c <err_to_errno>
  60057. 801896c: 61f8 str r0, [r7, #28]
  60058. 801896e: 69fb ldr r3, [r7, #28]
  60059. 8018970: 2b00 cmp r3, #0
  60060. 8018972: d002 beq.n 801897a <lwip_recv_tcp+0xbe>
  60061. 8018974: 4a55 ldr r2, [pc, #340] @ (8018acc <lwip_recv_tcp+0x210>)
  60062. 8018976: 69fb ldr r3, [r7, #28]
  60063. 8018978: 6013 str r3, [r2, #0]
  60064. if (err == ERR_CLSD) {
  60065. 801897a: f997 3022 ldrsb.w r3, [r7, #34] @ 0x22
  60066. 801897e: f113 0f0f cmn.w r3, #15
  60067. 8018982: d101 bne.n 8018988 <lwip_recv_tcp+0xcc>
  60068. return 0;
  60069. 8018984: 2300 movs r3, #0
  60070. 8018986: e094 b.n 8018ab2 <lwip_recv_tcp+0x1f6>
  60071. } else {
  60072. return -1;
  60073. 8018988: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  60074. 801898c: e091 b.n 8018ab2 <lwip_recv_tcp+0x1f6>
  60075. }
  60076. }
  60077. LWIP_ASSERT("p != NULL", p != NULL);
  60078. 801898e: 697b ldr r3, [r7, #20]
  60079. 8018990: 2b00 cmp r3, #0
  60080. 8018992: d106 bne.n 80189a2 <lwip_recv_tcp+0xe6>
  60081. 8018994: 4b49 ldr r3, [pc, #292] @ (8018abc <lwip_recv_tcp+0x200>)
  60082. 8018996: f240 32c5 movw r2, #965 @ 0x3c5
  60083. 801899a: 494d ldr r1, [pc, #308] @ (8018ad0 <lwip_recv_tcp+0x214>)
  60084. 801899c: 4849 ldr r0, [pc, #292] @ (8018ac4 <lwip_recv_tcp+0x208>)
  60085. 801899e: f011 ff65 bl 802a86c <iprintf>
  60086. sock->lastdata.pbuf = p;
  60087. 80189a2: 697a ldr r2, [r7, #20]
  60088. 80189a4: 68fb ldr r3, [r7, #12]
  60089. 80189a6: 605a str r2, [r3, #4]
  60090. }
  60091. LWIP_DEBUGF(SOCKETS_DEBUG, ("lwip_recv_tcp: buflen=%"U16_F" recv_left=%d off=%d\n",
  60092. p->tot_len, (int)recv_left, (int)recvd));
  60093. if (recv_left > p->tot_len) {
  60094. 80189a8: 697b ldr r3, [r7, #20]
  60095. 80189aa: 891b ldrh r3, [r3, #8]
  60096. 80189ac: 461a mov r2, r3
  60097. 80189ae: 6a7b ldr r3, [r7, #36] @ 0x24
  60098. 80189b0: 4293 cmp r3, r2
  60099. 80189b2: dd03 ble.n 80189bc <lwip_recv_tcp+0x100>
  60100. copylen = p->tot_len;
  60101. 80189b4: 697b ldr r3, [r7, #20]
  60102. 80189b6: 891b ldrh r3, [r3, #8]
  60103. 80189b8: 85fb strh r3, [r7, #46] @ 0x2e
  60104. 80189ba: e001 b.n 80189c0 <lwip_recv_tcp+0x104>
  60105. } else {
  60106. copylen = (u16_t)recv_left;
  60107. 80189bc: 6a7b ldr r3, [r7, #36] @ 0x24
  60108. 80189be: 85fb strh r3, [r7, #46] @ 0x2e
  60109. }
  60110. if (recvd + copylen < recvd) {
  60111. 80189c0: 8dfa ldrh r2, [r7, #46] @ 0x2e
  60112. 80189c2: 6abb ldr r3, [r7, #40] @ 0x28
  60113. 80189c4: 4413 add r3, r2
  60114. 80189c6: 6aba ldr r2, [r7, #40] @ 0x28
  60115. 80189c8: 429a cmp r2, r3
  60116. 80189ca: dd03 ble.n 80189d4 <lwip_recv_tcp+0x118>
  60117. /* overflow */
  60118. copylen = (u16_t)(SSIZE_MAX - recvd);
  60119. 80189cc: 6abb ldr r3, [r7, #40] @ 0x28
  60120. 80189ce: b29b uxth r3, r3
  60121. 80189d0: 43db mvns r3, r3
  60122. 80189d2: 85fb strh r3, [r7, #46] @ 0x2e
  60123. }
  60124. /* copy the contents of the received buffer into
  60125. the supplied memory pointer mem */
  60126. pbuf_copy_partial(p, (u8_t *)mem + recvd, copylen, 0);
  60127. 80189d4: 6978 ldr r0, [r7, #20]
  60128. 80189d6: 6abb ldr r3, [r7, #40] @ 0x28
  60129. 80189d8: 68ba ldr r2, [r7, #8]
  60130. 80189da: 18d1 adds r1, r2, r3
  60131. 80189dc: 8dfa ldrh r2, [r7, #46] @ 0x2e
  60132. 80189de: 2300 movs r3, #0
  60133. 80189e0: f002 fed2 bl 801b788 <pbuf_copy_partial>
  60134. recvd += copylen;
  60135. 80189e4: 8dfb ldrh r3, [r7, #46] @ 0x2e
  60136. 80189e6: 6aba ldr r2, [r7, #40] @ 0x28
  60137. 80189e8: 4413 add r3, r2
  60138. 80189ea: 62bb str r3, [r7, #40] @ 0x28
  60139. /* TCP combines multiple pbufs for one recv */
  60140. LWIP_ASSERT("invalid copylen, len would underflow", recv_left >= copylen);
  60141. 80189ec: 8dfb ldrh r3, [r7, #46] @ 0x2e
  60142. 80189ee: 6a7a ldr r2, [r7, #36] @ 0x24
  60143. 80189f0: 429a cmp r2, r3
  60144. 80189f2: da06 bge.n 8018a02 <lwip_recv_tcp+0x146>
  60145. 80189f4: 4b31 ldr r3, [pc, #196] @ (8018abc <lwip_recv_tcp+0x200>)
  60146. 80189f6: f240 32dd movw r2, #989 @ 0x3dd
  60147. 80189fa: 4936 ldr r1, [pc, #216] @ (8018ad4 <lwip_recv_tcp+0x218>)
  60148. 80189fc: 4831 ldr r0, [pc, #196] @ (8018ac4 <lwip_recv_tcp+0x208>)
  60149. 80189fe: f011 ff35 bl 802a86c <iprintf>
  60150. recv_left -= copylen;
  60151. 8018a02: 8dfb ldrh r3, [r7, #46] @ 0x2e
  60152. 8018a04: 6a7a ldr r2, [r7, #36] @ 0x24
  60153. 8018a06: 1ad3 subs r3, r2, r3
  60154. 8018a08: 627b str r3, [r7, #36] @ 0x24
  60155. /* Unless we peek the incoming message... */
  60156. if ((flags & MSG_PEEK) == 0) {
  60157. 8018a0a: 683b ldr r3, [r7, #0]
  60158. 8018a0c: f003 0301 and.w r3, r3, #1
  60159. 8018a10: 2b00 cmp r3, #0
  60160. 8018a12: d123 bne.n 8018a5c <lwip_recv_tcp+0x1a0>
  60161. /* ... check if there is data left in the pbuf */
  60162. LWIP_ASSERT("invalid copylen", p->tot_len >= copylen);
  60163. 8018a14: 697b ldr r3, [r7, #20]
  60164. 8018a16: 891b ldrh r3, [r3, #8]
  60165. 8018a18: 8dfa ldrh r2, [r7, #46] @ 0x2e
  60166. 8018a1a: 429a cmp r2, r3
  60167. 8018a1c: d906 bls.n 8018a2c <lwip_recv_tcp+0x170>
  60168. 8018a1e: 4b27 ldr r3, [pc, #156] @ (8018abc <lwip_recv_tcp+0x200>)
  60169. 8018a20: f240 32e3 movw r2, #995 @ 0x3e3
  60170. 8018a24: 492c ldr r1, [pc, #176] @ (8018ad8 <lwip_recv_tcp+0x21c>)
  60171. 8018a26: 4827 ldr r0, [pc, #156] @ (8018ac4 <lwip_recv_tcp+0x208>)
  60172. 8018a28: f011 ff20 bl 802a86c <iprintf>
  60173. if (p->tot_len - copylen > 0) {
  60174. 8018a2c: 697b ldr r3, [r7, #20]
  60175. 8018a2e: 891b ldrh r3, [r3, #8]
  60176. 8018a30: 461a mov r2, r3
  60177. 8018a32: 8dfb ldrh r3, [r7, #46] @ 0x2e
  60178. 8018a34: 1ad3 subs r3, r2, r3
  60179. 8018a36: 2b00 cmp r3, #0
  60180. 8018a38: dd09 ble.n 8018a4e <lwip_recv_tcp+0x192>
  60181. /* If so, it should be saved in the sock structure for the next recv call.
  60182. We store the pbuf but hide/free the consumed data: */
  60183. sock->lastdata.pbuf = pbuf_free_header(p, copylen);
  60184. 8018a3a: 697b ldr r3, [r7, #20]
  60185. 8018a3c: 8dfa ldrh r2, [r7, #46] @ 0x2e
  60186. 8018a3e: 4611 mov r1, r2
  60187. 8018a40: 4618 mov r0, r3
  60188. 8018a42: f002 fc68 bl 801b316 <pbuf_free_header>
  60189. 8018a46: 4602 mov r2, r0
  60190. 8018a48: 68fb ldr r3, [r7, #12]
  60191. 8018a4a: 605a str r2, [r3, #4]
  60192. 8018a4c: e006 b.n 8018a5c <lwip_recv_tcp+0x1a0>
  60193. LWIP_DEBUGF(SOCKETS_DEBUG, ("lwip_recv_tcp: lastdata now pbuf=%p\n", (void *)sock->lastdata.pbuf));
  60194. } else {
  60195. sock->lastdata.pbuf = NULL;
  60196. 8018a4e: 68fb ldr r3, [r7, #12]
  60197. 8018a50: 2200 movs r2, #0
  60198. 8018a52: 605a str r2, [r3, #4]
  60199. LWIP_DEBUGF(SOCKETS_DEBUG, ("lwip_recv_tcp: deleting pbuf=%p\n", (void *)p));
  60200. pbuf_free(p);
  60201. 8018a54: 697b ldr r3, [r7, #20]
  60202. 8018a56: 4618 mov r0, r3
  60203. 8018a58: f002 fc90 bl 801b37c <pbuf_free>
  60204. }
  60205. }
  60206. /* once we have some data to return, only add more if we don't need to wait */
  60207. apiflags |= NETCONN_DONTBLOCK | NETCONN_NOFIN;
  60208. 8018a5c: f897 3023 ldrb.w r3, [r7, #35] @ 0x23
  60209. 8018a60: f043 0314 orr.w r3, r3, #20
  60210. 8018a64: f887 3023 strb.w r3, [r7, #35] @ 0x23
  60211. /* @todo: do we need to support peeking more than one pbuf? */
  60212. } while ((recv_left > 0) && !(flags & MSG_PEEK));
  60213. 8018a68: 6a7b ldr r3, [r7, #36] @ 0x24
  60214. 8018a6a: 2b00 cmp r3, #0
  60215. 8018a6c: dd08 ble.n 8018a80 <lwip_recv_tcp+0x1c4>
  60216. 8018a6e: 683b ldr r3, [r7, #0]
  60217. 8018a70: f003 0301 and.w r3, r3, #1
  60218. 8018a74: 2b00 cmp r3, #0
  60219. 8018a76: f43f af58 beq.w 801892a <lwip_recv_tcp+0x6e>
  60220. lwip_recv_tcp_done:
  60221. 8018a7a: e001 b.n 8018a80 <lwip_recv_tcp+0x1c4>
  60222. goto lwip_recv_tcp_done;
  60223. 8018a7c: bf00 nop
  60224. 8018a7e: e000 b.n 8018a82 <lwip_recv_tcp+0x1c6>
  60225. lwip_recv_tcp_done:
  60226. 8018a80: bf00 nop
  60227. if ((recvd > 0) && !(flags & MSG_PEEK)) {
  60228. 8018a82: 6abb ldr r3, [r7, #40] @ 0x28
  60229. 8018a84: 2b00 cmp r3, #0
  60230. 8018a86: dd0b ble.n 8018aa0 <lwip_recv_tcp+0x1e4>
  60231. 8018a88: 683b ldr r3, [r7, #0]
  60232. 8018a8a: f003 0301 and.w r3, r3, #1
  60233. 8018a8e: 2b00 cmp r3, #0
  60234. 8018a90: d106 bne.n 8018aa0 <lwip_recv_tcp+0x1e4>
  60235. /* ensure window update after copying all data */
  60236. netconn_tcp_recvd(sock->conn, (size_t)recvd);
  60237. 8018a92: 68fb ldr r3, [r7, #12]
  60238. 8018a94: 681b ldr r3, [r3, #0]
  60239. 8018a96: 6aba ldr r2, [r7, #40] @ 0x28
  60240. 8018a98: 4611 mov r1, r2
  60241. 8018a9a: 4618 mov r0, r3
  60242. 8018a9c: f7fd fd42 bl 8016524 <netconn_tcp_recvd>
  60243. }
  60244. sock_set_errno(sock, 0);
  60245. 8018aa0: 2300 movs r3, #0
  60246. 8018aa2: 61bb str r3, [r7, #24]
  60247. 8018aa4: 69bb ldr r3, [r7, #24]
  60248. 8018aa6: 2b00 cmp r3, #0
  60249. 8018aa8: d002 beq.n 8018ab0 <lwip_recv_tcp+0x1f4>
  60250. 8018aaa: 4a08 ldr r2, [pc, #32] @ (8018acc <lwip_recv_tcp+0x210>)
  60251. 8018aac: 69bb ldr r3, [r7, #24]
  60252. 8018aae: 6013 str r3, [r2, #0]
  60253. return recvd;
  60254. 8018ab0: 6abb ldr r3, [r7, #40] @ 0x28
  60255. }
  60256. 8018ab2: 4618 mov r0, r3
  60257. 8018ab4: 3730 adds r7, #48 @ 0x30
  60258. 8018ab6: 46bd mov sp, r7
  60259. 8018ab8: bd80 pop {r7, pc}
  60260. 8018aba: bf00 nop
  60261. 8018abc: 0802e5cc .word 0x0802e5cc
  60262. 8018ac0: 0802e6c4 .word 0x0802e6c4
  60263. 8018ac4: 0802e620 .word 0x0802e620
  60264. 8018ac8: 0802e6d4 .word 0x0802e6d4
  60265. 8018acc: 2402b260 .word 0x2402b260
  60266. 8018ad0: 0802e6f8 .word 0x0802e6f8
  60267. 8018ad4: 0802e704 .word 0x0802e704
  60268. 8018ad8: 0802e72c .word 0x0802e72c
  60269. 08018adc <lwip_sock_make_addr>:
  60270. /* Convert a netbuf's address data to struct sockaddr */
  60271. static int
  60272. lwip_sock_make_addr(struct netconn *conn, ip_addr_t *fromaddr, u16_t port,
  60273. struct sockaddr *from, socklen_t *fromlen)
  60274. {
  60275. 8018adc: b590 push {r4, r7, lr}
  60276. 8018ade: b08b sub sp, #44 @ 0x2c
  60277. 8018ae0: af00 add r7, sp, #0
  60278. 8018ae2: 60f8 str r0, [r7, #12]
  60279. 8018ae4: 60b9 str r1, [r7, #8]
  60280. 8018ae6: 603b str r3, [r7, #0]
  60281. 8018ae8: 4613 mov r3, r2
  60282. 8018aea: 80fb strh r3, [r7, #6]
  60283. int truncated = 0;
  60284. 8018aec: 2300 movs r3, #0
  60285. 8018aee: 627b str r3, [r7, #36] @ 0x24
  60286. union sockaddr_aligned saddr;
  60287. LWIP_UNUSED_ARG(conn);
  60288. LWIP_ASSERT("fromaddr != NULL", fromaddr != NULL);
  60289. 8018af0: 68bb ldr r3, [r7, #8]
  60290. 8018af2: 2b00 cmp r3, #0
  60291. 8018af4: d106 bne.n 8018b04 <lwip_sock_make_addr+0x28>
  60292. 8018af6: 4b2b ldr r3, [pc, #172] @ (8018ba4 <lwip_sock_make_addr+0xc8>)
  60293. 8018af8: f240 4207 movw r2, #1031 @ 0x407
  60294. 8018afc: 492a ldr r1, [pc, #168] @ (8018ba8 <lwip_sock_make_addr+0xcc>)
  60295. 8018afe: 482b ldr r0, [pc, #172] @ (8018bac <lwip_sock_make_addr+0xd0>)
  60296. 8018b00: f011 feb4 bl 802a86c <iprintf>
  60297. LWIP_ASSERT("from != NULL", from != NULL);
  60298. 8018b04: 683b ldr r3, [r7, #0]
  60299. 8018b06: 2b00 cmp r3, #0
  60300. 8018b08: d106 bne.n 8018b18 <lwip_sock_make_addr+0x3c>
  60301. 8018b0a: 4b26 ldr r3, [pc, #152] @ (8018ba4 <lwip_sock_make_addr+0xc8>)
  60302. 8018b0c: f44f 6281 mov.w r2, #1032 @ 0x408
  60303. 8018b10: 4927 ldr r1, [pc, #156] @ (8018bb0 <lwip_sock_make_addr+0xd4>)
  60304. 8018b12: 4826 ldr r0, [pc, #152] @ (8018bac <lwip_sock_make_addr+0xd0>)
  60305. 8018b14: f011 feaa bl 802a86c <iprintf>
  60306. LWIP_ASSERT("fromlen != NULL", fromlen != NULL);
  60307. 8018b18: 6bbb ldr r3, [r7, #56] @ 0x38
  60308. 8018b1a: 2b00 cmp r3, #0
  60309. 8018b1c: d106 bne.n 8018b2c <lwip_sock_make_addr+0x50>
  60310. 8018b1e: 4b21 ldr r3, [pc, #132] @ (8018ba4 <lwip_sock_make_addr+0xc8>)
  60311. 8018b20: f240 4209 movw r2, #1033 @ 0x409
  60312. 8018b24: 4923 ldr r1, [pc, #140] @ (8018bb4 <lwip_sock_make_addr+0xd8>)
  60313. 8018b26: 4821 ldr r0, [pc, #132] @ (8018bac <lwip_sock_make_addr+0xd0>)
  60314. 8018b28: f011 fea0 bl 802a86c <iprintf>
  60315. ip4_2_ipv4_mapped_ipv6(ip_2_ip6(fromaddr), ip_2_ip4(fromaddr));
  60316. IP_SET_TYPE(fromaddr, IPADDR_TYPE_V6);
  60317. }
  60318. #endif /* LWIP_IPV4 && LWIP_IPV6 */
  60319. IPADDR_PORT_TO_SOCKADDR(&saddr, fromaddr, port);
  60320. 8018b2c: f107 0314 add.w r3, r7, #20
  60321. 8018b30: 2210 movs r2, #16
  60322. 8018b32: 701a strb r2, [r3, #0]
  60323. 8018b34: f107 0314 add.w r3, r7, #20
  60324. 8018b38: 2202 movs r2, #2
  60325. 8018b3a: 705a strb r2, [r3, #1]
  60326. 8018b3c: f107 0414 add.w r4, r7, #20
  60327. 8018b40: 88fb ldrh r3, [r7, #6]
  60328. 8018b42: 4618 mov r0, r3
  60329. 8018b44: f000 ff38 bl 80199b8 <lwip_htons>
  60330. 8018b48: 4603 mov r3, r0
  60331. 8018b4a: 8063 strh r3, [r4, #2]
  60332. 8018b4c: f107 0314 add.w r3, r7, #20
  60333. 8018b50: 68ba ldr r2, [r7, #8]
  60334. 8018b52: 6812 ldr r2, [r2, #0]
  60335. 8018b54: 605a str r2, [r3, #4]
  60336. 8018b56: f107 0314 add.w r3, r7, #20
  60337. 8018b5a: 3308 adds r3, #8
  60338. 8018b5c: 2208 movs r2, #8
  60339. 8018b5e: 2100 movs r1, #0
  60340. 8018b60: 4618 mov r0, r3
  60341. 8018b62: f012 f815 bl 802ab90 <memset>
  60342. if (*fromlen < saddr.sa.sa_len) {
  60343. 8018b66: 6bbb ldr r3, [r7, #56] @ 0x38
  60344. 8018b68: 681b ldr r3, [r3, #0]
  60345. 8018b6a: 7d3a ldrb r2, [r7, #20]
  60346. 8018b6c: 4293 cmp r3, r2
  60347. 8018b6e: d202 bcs.n 8018b76 <lwip_sock_make_addr+0x9a>
  60348. truncated = 1;
  60349. 8018b70: 2301 movs r3, #1
  60350. 8018b72: 627b str r3, [r7, #36] @ 0x24
  60351. 8018b74: e008 b.n 8018b88 <lwip_sock_make_addr+0xac>
  60352. } else if (*fromlen > saddr.sa.sa_len) {
  60353. 8018b76: 6bbb ldr r3, [r7, #56] @ 0x38
  60354. 8018b78: 681b ldr r3, [r3, #0]
  60355. 8018b7a: 7d3a ldrb r2, [r7, #20]
  60356. 8018b7c: 4293 cmp r3, r2
  60357. 8018b7e: d903 bls.n 8018b88 <lwip_sock_make_addr+0xac>
  60358. *fromlen = saddr.sa.sa_len;
  60359. 8018b80: 7d3b ldrb r3, [r7, #20]
  60360. 8018b82: 461a mov r2, r3
  60361. 8018b84: 6bbb ldr r3, [r7, #56] @ 0x38
  60362. 8018b86: 601a str r2, [r3, #0]
  60363. }
  60364. MEMCPY(from, &saddr, *fromlen);
  60365. 8018b88: 6bbb ldr r3, [r7, #56] @ 0x38
  60366. 8018b8a: 681a ldr r2, [r3, #0]
  60367. 8018b8c: f107 0314 add.w r3, r7, #20
  60368. 8018b90: 4619 mov r1, r3
  60369. 8018b92: 6838 ldr r0, [r7, #0]
  60370. 8018b94: f012 f8f3 bl 802ad7e <memcpy>
  60371. return truncated;
  60372. 8018b98: 6a7b ldr r3, [r7, #36] @ 0x24
  60373. }
  60374. 8018b9a: 4618 mov r0, r3
  60375. 8018b9c: 372c adds r7, #44 @ 0x2c
  60376. 8018b9e: 46bd mov sp, r7
  60377. 8018ba0: bd90 pop {r4, r7, pc}
  60378. 8018ba2: bf00 nop
  60379. 8018ba4: 0802e5cc .word 0x0802e5cc
  60380. 8018ba8: 0802e73c .word 0x0802e73c
  60381. 8018bac: 0802e620 .word 0x0802e620
  60382. 8018bb0: 0802e750 .word 0x0802e750
  60383. 8018bb4: 0802e760 .word 0x0802e760
  60384. 08018bb8 <lwip_recv_tcp_from>:
  60385. #if LWIP_TCP
  60386. /* Helper function to get a tcp socket's remote address info */
  60387. static int
  60388. lwip_recv_tcp_from(struct lwip_sock *sock, struct sockaddr *from, socklen_t *fromlen, const char *dbg_fn, int dbg_s, ssize_t dbg_ret)
  60389. {
  60390. 8018bb8: b580 push {r7, lr}
  60391. 8018bba: b088 sub sp, #32
  60392. 8018bbc: af02 add r7, sp, #8
  60393. 8018bbe: 60f8 str r0, [r7, #12]
  60394. 8018bc0: 60b9 str r1, [r7, #8]
  60395. 8018bc2: 607a str r2, [r7, #4]
  60396. 8018bc4: 603b str r3, [r7, #0]
  60397. if (sock == NULL) {
  60398. 8018bc6: 68fb ldr r3, [r7, #12]
  60399. 8018bc8: 2b00 cmp r3, #0
  60400. 8018bca: d101 bne.n 8018bd0 <lwip_recv_tcp_from+0x18>
  60401. return 0;
  60402. 8018bcc: 2300 movs r3, #0
  60403. 8018bce: e021 b.n 8018c14 <lwip_recv_tcp_from+0x5c>
  60404. LWIP_UNUSED_ARG(dbg_fn);
  60405. LWIP_UNUSED_ARG(dbg_s);
  60406. LWIP_UNUSED_ARG(dbg_ret);
  60407. #if !SOCKETS_DEBUG
  60408. if (from && fromlen)
  60409. 8018bd0: 68bb ldr r3, [r7, #8]
  60410. 8018bd2: 2b00 cmp r3, #0
  60411. 8018bd4: d01d beq.n 8018c12 <lwip_recv_tcp_from+0x5a>
  60412. 8018bd6: 687b ldr r3, [r7, #4]
  60413. 8018bd8: 2b00 cmp r3, #0
  60414. 8018bda: d01a beq.n 8018c12 <lwip_recv_tcp_from+0x5a>
  60415. #endif /* !SOCKETS_DEBUG */
  60416. {
  60417. /* get remote addr/port from tcp_pcb */
  60418. u16_t port;
  60419. ip_addr_t tmpaddr;
  60420. netconn_getaddr(sock->conn, &tmpaddr, &port, 0);
  60421. 8018bdc: 68fb ldr r3, [r7, #12]
  60422. 8018bde: 6818 ldr r0, [r3, #0]
  60423. 8018be0: f107 0216 add.w r2, r7, #22
  60424. 8018be4: f107 0110 add.w r1, r7, #16
  60425. 8018be8: 2300 movs r3, #0
  60426. 8018bea: f7fd fad7 bl 801619c <netconn_getaddr>
  60427. LWIP_DEBUGF(SOCKETS_DEBUG, ("%s(%d): addr=", dbg_fn, dbg_s));
  60428. ip_addr_debug_print_val(SOCKETS_DEBUG, tmpaddr);
  60429. LWIP_DEBUGF(SOCKETS_DEBUG, (" port=%"U16_F" len=%d\n", port, (int)dbg_ret));
  60430. if (from && fromlen) {
  60431. 8018bee: 68bb ldr r3, [r7, #8]
  60432. 8018bf0: 2b00 cmp r3, #0
  60433. 8018bf2: d00e beq.n 8018c12 <lwip_recv_tcp_from+0x5a>
  60434. 8018bf4: 687b ldr r3, [r7, #4]
  60435. 8018bf6: 2b00 cmp r3, #0
  60436. 8018bf8: d00b beq.n 8018c12 <lwip_recv_tcp_from+0x5a>
  60437. return lwip_sock_make_addr(sock->conn, &tmpaddr, port, from, fromlen);
  60438. 8018bfa: 68fb ldr r3, [r7, #12]
  60439. 8018bfc: 6818 ldr r0, [r3, #0]
  60440. 8018bfe: 8afa ldrh r2, [r7, #22]
  60441. 8018c00: f107 0110 add.w r1, r7, #16
  60442. 8018c04: 687b ldr r3, [r7, #4]
  60443. 8018c06: 9300 str r3, [sp, #0]
  60444. 8018c08: 68bb ldr r3, [r7, #8]
  60445. 8018c0a: f7ff ff67 bl 8018adc <lwip_sock_make_addr>
  60446. 8018c0e: 4603 mov r3, r0
  60447. 8018c10: e000 b.n 8018c14 <lwip_recv_tcp_from+0x5c>
  60448. }
  60449. }
  60450. return 0;
  60451. 8018c12: 2300 movs r3, #0
  60452. }
  60453. 8018c14: 4618 mov r0, r3
  60454. 8018c16: 3718 adds r7, #24
  60455. 8018c18: 46bd mov sp, r7
  60456. 8018c1a: bd80 pop {r7, pc}
  60457. 08018c1c <lwip_recvfrom_udp_raw>:
  60458. /* Helper function to receive a netbuf from a udp or raw netconn.
  60459. * Keeps sock->lastdata for peeking.
  60460. */
  60461. static err_t
  60462. lwip_recvfrom_udp_raw(struct lwip_sock *sock, int flags, struct msghdr *msg, u16_t *datagram_len, int dbg_s)
  60463. {
  60464. 8018c1c: b590 push {r4, r7, lr}
  60465. 8018c1e: b08d sub sp, #52 @ 0x34
  60466. 8018c20: af02 add r7, sp, #8
  60467. 8018c22: 60f8 str r0, [r7, #12]
  60468. 8018c24: 60b9 str r1, [r7, #8]
  60469. 8018c26: 607a str r2, [r7, #4]
  60470. 8018c28: 603b str r3, [r7, #0]
  60471. err_t err;
  60472. u16_t buflen, copylen, copied;
  60473. int i;
  60474. LWIP_UNUSED_ARG(dbg_s);
  60475. LWIP_ERROR("lwip_recvfrom_udp_raw: invalid arguments", (msg->msg_iov != NULL) || (msg->msg_iovlen <= 0), return ERR_ARG;);
  60476. 8018c2a: 687b ldr r3, [r7, #4]
  60477. 8018c2c: 689b ldr r3, [r3, #8]
  60478. 8018c2e: 2b00 cmp r3, #0
  60479. 8018c30: d10d bne.n 8018c4e <lwip_recvfrom_udp_raw+0x32>
  60480. 8018c32: 687b ldr r3, [r7, #4]
  60481. 8018c34: 68db ldr r3, [r3, #12]
  60482. 8018c36: 2b00 cmp r3, #0
  60483. 8018c38: dd09 ble.n 8018c4e <lwip_recvfrom_udp_raw+0x32>
  60484. 8018c3a: 4b5e ldr r3, [pc, #376] @ (8018db4 <lwip_recvfrom_udp_raw+0x198>)
  60485. 8018c3c: f240 4249 movw r2, #1097 @ 0x449
  60486. 8018c40: 495d ldr r1, [pc, #372] @ (8018db8 <lwip_recvfrom_udp_raw+0x19c>)
  60487. 8018c42: 485e ldr r0, [pc, #376] @ (8018dbc <lwip_recvfrom_udp_raw+0x1a0>)
  60488. 8018c44: f011 fe12 bl 802a86c <iprintf>
  60489. 8018c48: f06f 030f mvn.w r3, #15
  60490. 8018c4c: e0ae b.n 8018dac <lwip_recvfrom_udp_raw+0x190>
  60491. if (flags & MSG_DONTWAIT) {
  60492. 8018c4e: 68bb ldr r3, [r7, #8]
  60493. 8018c50: f003 0308 and.w r3, r3, #8
  60494. 8018c54: 2b00 cmp r3, #0
  60495. 8018c56: d003 beq.n 8018c60 <lwip_recvfrom_udp_raw+0x44>
  60496. apiflags = NETCONN_DONTBLOCK;
  60497. 8018c58: 2304 movs r3, #4
  60498. 8018c5a: f887 3026 strb.w r3, [r7, #38] @ 0x26
  60499. 8018c5e: e002 b.n 8018c66 <lwip_recvfrom_udp_raw+0x4a>
  60500. } else {
  60501. apiflags = 0;
  60502. 8018c60: 2300 movs r3, #0
  60503. 8018c62: f887 3026 strb.w r3, [r7, #38] @ 0x26
  60504. }
  60505. LWIP_DEBUGF(SOCKETS_DEBUG, ("lwip_recvfrom_udp_raw[UDP/RAW]: top sock->lastdata=%p\n", (void *)sock->lastdata.netbuf));
  60506. /* Check if there is data left from the last recv operation. */
  60507. buf = sock->lastdata.netbuf;
  60508. 8018c66: 68fb ldr r3, [r7, #12]
  60509. 8018c68: 685b ldr r3, [r3, #4]
  60510. 8018c6a: 613b str r3, [r7, #16]
  60511. if (buf == NULL) {
  60512. 8018c6c: 693b ldr r3, [r7, #16]
  60513. 8018c6e: 2b00 cmp r3, #0
  60514. 8018c70: d11f bne.n 8018cb2 <lwip_recvfrom_udp_raw+0x96>
  60515. /* No data was left from the previous operation, so we try to get
  60516. some from the network. */
  60517. err = netconn_recv_udp_raw_netbuf_flags(sock->conn, &buf, apiflags);
  60518. 8018c72: 68fb ldr r3, [r7, #12]
  60519. 8018c74: 681b ldr r3, [r3, #0]
  60520. 8018c76: f897 2026 ldrb.w r2, [r7, #38] @ 0x26
  60521. 8018c7a: f107 0110 add.w r1, r7, #16
  60522. 8018c7e: 4618 mov r0, r3
  60523. 8018c80: f7fd fd34 bl 80166ec <netconn_recv_udp_raw_netbuf_flags>
  60524. 8018c84: 4603 mov r3, r0
  60525. 8018c86: f887 3027 strb.w r3, [r7, #39] @ 0x27
  60526. LWIP_DEBUGF(SOCKETS_DEBUG, ("lwip_recvfrom_udp_raw[UDP/RAW]: netconn_recv err=%d, netbuf=%p\n",
  60527. err, (void *)buf));
  60528. if (err != ERR_OK) {
  60529. 8018c8a: f997 3027 ldrsb.w r3, [r7, #39] @ 0x27
  60530. 8018c8e: 2b00 cmp r3, #0
  60531. 8018c90: d002 beq.n 8018c98 <lwip_recvfrom_udp_raw+0x7c>
  60532. return err;
  60533. 8018c92: f997 3027 ldrsb.w r3, [r7, #39] @ 0x27
  60534. 8018c96: e089 b.n 8018dac <lwip_recvfrom_udp_raw+0x190>
  60535. }
  60536. LWIP_ASSERT("buf != NULL", buf != NULL);
  60537. 8018c98: 693b ldr r3, [r7, #16]
  60538. 8018c9a: 2b00 cmp r3, #0
  60539. 8018c9c: d106 bne.n 8018cac <lwip_recvfrom_udp_raw+0x90>
  60540. 8018c9e: 4b45 ldr r3, [pc, #276] @ (8018db4 <lwip_recvfrom_udp_raw+0x198>)
  60541. 8018ca0: f240 425e movw r2, #1118 @ 0x45e
  60542. 8018ca4: 4946 ldr r1, [pc, #280] @ (8018dc0 <lwip_recvfrom_udp_raw+0x1a4>)
  60543. 8018ca6: 4845 ldr r0, [pc, #276] @ (8018dbc <lwip_recvfrom_udp_raw+0x1a0>)
  60544. 8018ca8: f011 fde0 bl 802a86c <iprintf>
  60545. sock->lastdata.netbuf = buf;
  60546. 8018cac: 693a ldr r2, [r7, #16]
  60547. 8018cae: 68fb ldr r3, [r7, #12]
  60548. 8018cb0: 605a str r2, [r3, #4]
  60549. }
  60550. buflen = buf->p->tot_len;
  60551. 8018cb2: 693b ldr r3, [r7, #16]
  60552. 8018cb4: 681b ldr r3, [r3, #0]
  60553. 8018cb6: 891b ldrh r3, [r3, #8]
  60554. 8018cb8: 837b strh r3, [r7, #26]
  60555. LWIP_DEBUGF(SOCKETS_DEBUG, ("lwip_recvfrom_udp_raw: buflen=%"U16_F"\n", buflen));
  60556. copied = 0;
  60557. 8018cba: 2300 movs r3, #0
  60558. 8018cbc: 847b strh r3, [r7, #34] @ 0x22
  60559. /* copy the pbuf payload into the iovs */
  60560. for (i = 0; (i < msg->msg_iovlen) && (copied < buflen); i++) {
  60561. 8018cbe: 2300 movs r3, #0
  60562. 8018cc0: 61fb str r3, [r7, #28]
  60563. 8018cc2: e029 b.n 8018d18 <lwip_recvfrom_udp_raw+0xfc>
  60564. u16_t len_left = (u16_t)(buflen - copied);
  60565. 8018cc4: 8b7a ldrh r2, [r7, #26]
  60566. 8018cc6: 8c7b ldrh r3, [r7, #34] @ 0x22
  60567. 8018cc8: 1ad3 subs r3, r2, r3
  60568. 8018cca: 833b strh r3, [r7, #24]
  60569. if (msg->msg_iov[i].iov_len > len_left) {
  60570. 8018ccc: 687b ldr r3, [r7, #4]
  60571. 8018cce: 689a ldr r2, [r3, #8]
  60572. 8018cd0: 69fb ldr r3, [r7, #28]
  60573. 8018cd2: 00db lsls r3, r3, #3
  60574. 8018cd4: 4413 add r3, r2
  60575. 8018cd6: 685a ldr r2, [r3, #4]
  60576. 8018cd8: 8b3b ldrh r3, [r7, #24]
  60577. 8018cda: 429a cmp r2, r3
  60578. 8018cdc: d902 bls.n 8018ce4 <lwip_recvfrom_udp_raw+0xc8>
  60579. copylen = len_left;
  60580. 8018cde: 8b3b ldrh r3, [r7, #24]
  60581. 8018ce0: 84bb strh r3, [r7, #36] @ 0x24
  60582. 8018ce2: e006 b.n 8018cf2 <lwip_recvfrom_udp_raw+0xd6>
  60583. } else {
  60584. copylen = (u16_t)msg->msg_iov[i].iov_len;
  60585. 8018ce4: 687b ldr r3, [r7, #4]
  60586. 8018ce6: 689a ldr r2, [r3, #8]
  60587. 8018ce8: 69fb ldr r3, [r7, #28]
  60588. 8018cea: 00db lsls r3, r3, #3
  60589. 8018cec: 4413 add r3, r2
  60590. 8018cee: 685b ldr r3, [r3, #4]
  60591. 8018cf0: 84bb strh r3, [r7, #36] @ 0x24
  60592. }
  60593. /* copy the contents of the received buffer into
  60594. the supplied memory buffer */
  60595. pbuf_copy_partial(buf->p, (u8_t *)msg->msg_iov[i].iov_base, copylen, copied);
  60596. 8018cf2: 693b ldr r3, [r7, #16]
  60597. 8018cf4: 6818 ldr r0, [r3, #0]
  60598. 8018cf6: 687b ldr r3, [r7, #4]
  60599. 8018cf8: 689a ldr r2, [r3, #8]
  60600. 8018cfa: 69fb ldr r3, [r7, #28]
  60601. 8018cfc: 00db lsls r3, r3, #3
  60602. 8018cfe: 4413 add r3, r2
  60603. 8018d00: 6819 ldr r1, [r3, #0]
  60604. 8018d02: 8c7b ldrh r3, [r7, #34] @ 0x22
  60605. 8018d04: 8cba ldrh r2, [r7, #36] @ 0x24
  60606. 8018d06: f002 fd3f bl 801b788 <pbuf_copy_partial>
  60607. copied = (u16_t)(copied + copylen);
  60608. 8018d0a: 8c7a ldrh r2, [r7, #34] @ 0x22
  60609. 8018d0c: 8cbb ldrh r3, [r7, #36] @ 0x24
  60610. 8018d0e: 4413 add r3, r2
  60611. 8018d10: 847b strh r3, [r7, #34] @ 0x22
  60612. for (i = 0; (i < msg->msg_iovlen) && (copied < buflen); i++) {
  60613. 8018d12: 69fb ldr r3, [r7, #28]
  60614. 8018d14: 3301 adds r3, #1
  60615. 8018d16: 61fb str r3, [r7, #28]
  60616. 8018d18: 687b ldr r3, [r7, #4]
  60617. 8018d1a: 68db ldr r3, [r3, #12]
  60618. 8018d1c: 69fa ldr r2, [r7, #28]
  60619. 8018d1e: 429a cmp r2, r3
  60620. 8018d20: da03 bge.n 8018d2a <lwip_recvfrom_udp_raw+0x10e>
  60621. 8018d22: 8c7a ldrh r2, [r7, #34] @ 0x22
  60622. 8018d24: 8b7b ldrh r3, [r7, #26]
  60623. 8018d26: 429a cmp r2, r3
  60624. 8018d28: d3cc bcc.n 8018cc4 <lwip_recvfrom_udp_raw+0xa8>
  60625. }
  60626. /* Check to see from where the data was.*/
  60627. #if !SOCKETS_DEBUG
  60628. if (msg->msg_name && msg->msg_namelen)
  60629. 8018d2a: 687b ldr r3, [r7, #4]
  60630. 8018d2c: 681b ldr r3, [r3, #0]
  60631. 8018d2e: 2b00 cmp r3, #0
  60632. 8018d30: d01a beq.n 8018d68 <lwip_recvfrom_udp_raw+0x14c>
  60633. 8018d32: 687b ldr r3, [r7, #4]
  60634. 8018d34: 685b ldr r3, [r3, #4]
  60635. 8018d36: 2b00 cmp r3, #0
  60636. 8018d38: d016 beq.n 8018d68 <lwip_recvfrom_udp_raw+0x14c>
  60637. #endif /* !SOCKETS_DEBUG */
  60638. {
  60639. LWIP_DEBUGF(SOCKETS_DEBUG, ("lwip_recvfrom_udp_raw(%d): addr=", dbg_s));
  60640. ip_addr_debug_print_val(SOCKETS_DEBUG, *netbuf_fromaddr(buf));
  60641. LWIP_DEBUGF(SOCKETS_DEBUG, (" port=%"U16_F" len=%d\n", netbuf_fromport(buf), copied));
  60642. if (msg->msg_name && msg->msg_namelen) {
  60643. 8018d3a: 687b ldr r3, [r7, #4]
  60644. 8018d3c: 681b ldr r3, [r3, #0]
  60645. 8018d3e: 2b00 cmp r3, #0
  60646. 8018d40: d012 beq.n 8018d68 <lwip_recvfrom_udp_raw+0x14c>
  60647. 8018d42: 687b ldr r3, [r7, #4]
  60648. 8018d44: 685b ldr r3, [r3, #4]
  60649. 8018d46: 2b00 cmp r3, #0
  60650. 8018d48: d00e beq.n 8018d68 <lwip_recvfrom_udp_raw+0x14c>
  60651. lwip_sock_make_addr(sock->conn, netbuf_fromaddr(buf), netbuf_fromport(buf),
  60652. 8018d4a: 68fb ldr r3, [r7, #12]
  60653. 8018d4c: 6818 ldr r0, [r3, #0]
  60654. 8018d4e: 693b ldr r3, [r7, #16]
  60655. 8018d50: f103 0108 add.w r1, r3, #8
  60656. 8018d54: 693b ldr r3, [r7, #16]
  60657. 8018d56: 899a ldrh r2, [r3, #12]
  60658. (struct sockaddr *)msg->msg_name, &msg->msg_namelen);
  60659. 8018d58: 687b ldr r3, [r7, #4]
  60660. 8018d5a: 681c ldr r4, [r3, #0]
  60661. lwip_sock_make_addr(sock->conn, netbuf_fromaddr(buf), netbuf_fromport(buf),
  60662. 8018d5c: 687b ldr r3, [r7, #4]
  60663. 8018d5e: 3304 adds r3, #4
  60664. 8018d60: 9300 str r3, [sp, #0]
  60665. 8018d62: 4623 mov r3, r4
  60666. 8018d64: f7ff feba bl 8018adc <lwip_sock_make_addr>
  60667. }
  60668. }
  60669. /* Initialize flag output */
  60670. msg->msg_flags = 0;
  60671. 8018d68: 687b ldr r3, [r7, #4]
  60672. 8018d6a: 2200 movs r2, #0
  60673. 8018d6c: 619a str r2, [r3, #24]
  60674. if (msg->msg_control) {
  60675. 8018d6e: 687b ldr r3, [r7, #4]
  60676. 8018d70: 691b ldr r3, [r3, #16]
  60677. 8018d72: 2b00 cmp r3, #0
  60678. 8018d74: d007 beq.n 8018d86 <lwip_recvfrom_udp_raw+0x16a>
  60679. u8_t wrote_msg = 0;
  60680. 8018d76: 2300 movs r3, #0
  60681. 8018d78: 75fb strb r3, [r7, #23]
  60682. #endif /* LWIP_IPV4 */
  60683. }
  60684. }
  60685. #endif /* LWIP_NETBUF_RECVINFO */
  60686. if (!wrote_msg) {
  60687. 8018d7a: 7dfb ldrb r3, [r7, #23]
  60688. 8018d7c: 2b00 cmp r3, #0
  60689. 8018d7e: d102 bne.n 8018d86 <lwip_recvfrom_udp_raw+0x16a>
  60690. msg->msg_controllen = 0;
  60691. 8018d80: 687b ldr r3, [r7, #4]
  60692. 8018d82: 2200 movs r2, #0
  60693. 8018d84: 615a str r2, [r3, #20]
  60694. }
  60695. }
  60696. /* If we don't peek the incoming message: zero lastdata pointer and free the netbuf */
  60697. if ((flags & MSG_PEEK) == 0) {
  60698. 8018d86: 68bb ldr r3, [r7, #8]
  60699. 8018d88: f003 0301 and.w r3, r3, #1
  60700. 8018d8c: 2b00 cmp r3, #0
  60701. 8018d8e: d106 bne.n 8018d9e <lwip_recvfrom_udp_raw+0x182>
  60702. sock->lastdata.netbuf = NULL;
  60703. 8018d90: 68fb ldr r3, [r7, #12]
  60704. 8018d92: 2200 movs r2, #0
  60705. 8018d94: 605a str r2, [r3, #4]
  60706. netbuf_delete(buf);
  60707. 8018d96: 693b ldr r3, [r7, #16]
  60708. 8018d98: 4618 mov r0, r3
  60709. 8018d9a: f7ff fb05 bl 80183a8 <netbuf_delete>
  60710. }
  60711. if (datagram_len) {
  60712. 8018d9e: 683b ldr r3, [r7, #0]
  60713. 8018da0: 2b00 cmp r3, #0
  60714. 8018da2: d002 beq.n 8018daa <lwip_recvfrom_udp_raw+0x18e>
  60715. *datagram_len = buflen;
  60716. 8018da4: 683b ldr r3, [r7, #0]
  60717. 8018da6: 8b7a ldrh r2, [r7, #26]
  60718. 8018da8: 801a strh r2, [r3, #0]
  60719. }
  60720. return ERR_OK;
  60721. 8018daa: 2300 movs r3, #0
  60722. }
  60723. 8018dac: 4618 mov r0, r3
  60724. 8018dae: 372c adds r7, #44 @ 0x2c
  60725. 8018db0: 46bd mov sp, r7
  60726. 8018db2: bd90 pop {r4, r7, pc}
  60727. 8018db4: 0802e5cc .word 0x0802e5cc
  60728. 8018db8: 0802e770 .word 0x0802e770
  60729. 8018dbc: 0802e620 .word 0x0802e620
  60730. 8018dc0: 0802e79c .word 0x0802e79c
  60731. 08018dc4 <lwip_recvfrom>:
  60732. ssize_t
  60733. lwip_recvfrom(int s, void *mem, size_t len, int flags,
  60734. struct sockaddr *from, socklen_t *fromlen)
  60735. {
  60736. 8018dc4: b580 push {r7, lr}
  60737. 8018dc6: b096 sub sp, #88 @ 0x58
  60738. 8018dc8: af02 add r7, sp, #8
  60739. 8018dca: 60f8 str r0, [r7, #12]
  60740. 8018dcc: 60b9 str r1, [r7, #8]
  60741. 8018dce: 607a str r2, [r7, #4]
  60742. 8018dd0: 603b str r3, [r7, #0]
  60743. struct lwip_sock *sock;
  60744. ssize_t ret;
  60745. LWIP_DEBUGF(SOCKETS_DEBUG, ("lwip_recvfrom(%d, %p, %"SZT_F", 0x%x, ..)\n", s, mem, len, flags));
  60746. sock = get_socket(s);
  60747. 8018dd2: 68f8 ldr r0, [r7, #12]
  60748. 8018dd4: f7ff fbb8 bl 8018548 <get_socket>
  60749. 8018dd8: 64f8 str r0, [r7, #76] @ 0x4c
  60750. if (!sock) {
  60751. 8018dda: 6cfb ldr r3, [r7, #76] @ 0x4c
  60752. 8018ddc: 2b00 cmp r3, #0
  60753. 8018dde: d102 bne.n 8018de6 <lwip_recvfrom+0x22>
  60754. return -1;
  60755. 8018de0: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  60756. 8018de4: e078 b.n 8018ed8 <lwip_recvfrom+0x114>
  60757. }
  60758. #if LWIP_TCP
  60759. if (NETCONNTYPE_GROUP(netconn_type(sock->conn)) == NETCONN_TCP) {
  60760. 8018de6: 6cfb ldr r3, [r7, #76] @ 0x4c
  60761. 8018de8: 681b ldr r3, [r3, #0]
  60762. 8018dea: 781b ldrb r3, [r3, #0]
  60763. 8018dec: f003 03f0 and.w r3, r3, #240 @ 0xf0
  60764. 8018df0: 2b10 cmp r3, #16
  60765. 8018df2: d112 bne.n 8018e1a <lwip_recvfrom+0x56>
  60766. ret = lwip_recv_tcp(sock, mem, len, flags);
  60767. 8018df4: 683b ldr r3, [r7, #0]
  60768. 8018df6: 687a ldr r2, [r7, #4]
  60769. 8018df8: 68b9 ldr r1, [r7, #8]
  60770. 8018dfa: 6cf8 ldr r0, [r7, #76] @ 0x4c
  60771. 8018dfc: f7ff fd5e bl 80188bc <lwip_recv_tcp>
  60772. 8018e00: 6478 str r0, [r7, #68] @ 0x44
  60773. lwip_recv_tcp_from(sock, from, fromlen, "lwip_recvfrom", s, ret);
  60774. 8018e02: 6c7b ldr r3, [r7, #68] @ 0x44
  60775. 8018e04: 9301 str r3, [sp, #4]
  60776. 8018e06: 68fb ldr r3, [r7, #12]
  60777. 8018e08: 9300 str r3, [sp, #0]
  60778. 8018e0a: 4b35 ldr r3, [pc, #212] @ (8018ee0 <lwip_recvfrom+0x11c>)
  60779. 8018e0c: 6dfa ldr r2, [r7, #92] @ 0x5c
  60780. 8018e0e: 6db9 ldr r1, [r7, #88] @ 0x58
  60781. 8018e10: 6cf8 ldr r0, [r7, #76] @ 0x4c
  60782. 8018e12: f7ff fed1 bl 8018bb8 <lwip_recv_tcp_from>
  60783. done_socket(sock);
  60784. return ret;
  60785. 8018e16: 6c7b ldr r3, [r7, #68] @ 0x44
  60786. 8018e18: e05e b.n 8018ed8 <lwip_recvfrom+0x114>
  60787. } else
  60788. #endif
  60789. {
  60790. u16_t datagram_len = 0;
  60791. 8018e1a: 2300 movs r3, #0
  60792. 8018e1c: 877b strh r3, [r7, #58] @ 0x3a
  60793. struct iovec vec;
  60794. struct msghdr msg;
  60795. err_t err;
  60796. vec.iov_base = mem;
  60797. 8018e1e: 68bb ldr r3, [r7, #8]
  60798. 8018e20: 633b str r3, [r7, #48] @ 0x30
  60799. vec.iov_len = len;
  60800. 8018e22: 687b ldr r3, [r7, #4]
  60801. 8018e24: 637b str r3, [r7, #52] @ 0x34
  60802. msg.msg_control = NULL;
  60803. 8018e26: 2300 movs r3, #0
  60804. 8018e28: 627b str r3, [r7, #36] @ 0x24
  60805. msg.msg_controllen = 0;
  60806. 8018e2a: 2300 movs r3, #0
  60807. 8018e2c: 62bb str r3, [r7, #40] @ 0x28
  60808. msg.msg_flags = 0;
  60809. 8018e2e: 2300 movs r3, #0
  60810. 8018e30: 62fb str r3, [r7, #44] @ 0x2c
  60811. msg.msg_iov = &vec;
  60812. 8018e32: f107 0330 add.w r3, r7, #48 @ 0x30
  60813. 8018e36: 61fb str r3, [r7, #28]
  60814. msg.msg_iovlen = 1;
  60815. 8018e38: 2301 movs r3, #1
  60816. 8018e3a: 623b str r3, [r7, #32]
  60817. msg.msg_name = from;
  60818. 8018e3c: 6dbb ldr r3, [r7, #88] @ 0x58
  60819. 8018e3e: 617b str r3, [r7, #20]
  60820. msg.msg_namelen = (fromlen ? *fromlen : 0);
  60821. 8018e40: 6dfb ldr r3, [r7, #92] @ 0x5c
  60822. 8018e42: 2b00 cmp r3, #0
  60823. 8018e44: d002 beq.n 8018e4c <lwip_recvfrom+0x88>
  60824. 8018e46: 6dfb ldr r3, [r7, #92] @ 0x5c
  60825. 8018e48: 681b ldr r3, [r3, #0]
  60826. 8018e4a: e000 b.n 8018e4e <lwip_recvfrom+0x8a>
  60827. 8018e4c: 2300 movs r3, #0
  60828. 8018e4e: 61bb str r3, [r7, #24]
  60829. err = lwip_recvfrom_udp_raw(sock, flags, &msg, &datagram_len, s);
  60830. 8018e50: f107 013a add.w r1, r7, #58 @ 0x3a
  60831. 8018e54: f107 0214 add.w r2, r7, #20
  60832. 8018e58: 68fb ldr r3, [r7, #12]
  60833. 8018e5a: 9300 str r3, [sp, #0]
  60834. 8018e5c: 460b mov r3, r1
  60835. 8018e5e: 6839 ldr r1, [r7, #0]
  60836. 8018e60: 6cf8 ldr r0, [r7, #76] @ 0x4c
  60837. 8018e62: f7ff fedb bl 8018c1c <lwip_recvfrom_udp_raw>
  60838. 8018e66: 4603 mov r3, r0
  60839. 8018e68: f887 304b strb.w r3, [r7, #75] @ 0x4b
  60840. if (err != ERR_OK) {
  60841. 8018e6c: f997 304b ldrsb.w r3, [r7, #75] @ 0x4b
  60842. 8018e70: 2b00 cmp r3, #0
  60843. 8018e72: d00e beq.n 8018e92 <lwip_recvfrom+0xce>
  60844. LWIP_DEBUGF(SOCKETS_DEBUG, ("lwip_recvfrom[UDP/RAW](%d): buf == NULL, error is \"%s\"!\n",
  60845. s, lwip_strerr(err)));
  60846. sock_set_errno(sock, err_to_errno(err));
  60847. 8018e74: f997 304b ldrsb.w r3, [r7, #75] @ 0x4b
  60848. 8018e78: 4618 mov r0, r3
  60849. 8018e7a: f7ff fa77 bl 801836c <err_to_errno>
  60850. 8018e7e: 63f8 str r0, [r7, #60] @ 0x3c
  60851. 8018e80: 6bfb ldr r3, [r7, #60] @ 0x3c
  60852. 8018e82: 2b00 cmp r3, #0
  60853. 8018e84: d002 beq.n 8018e8c <lwip_recvfrom+0xc8>
  60854. 8018e86: 4a17 ldr r2, [pc, #92] @ (8018ee4 <lwip_recvfrom+0x120>)
  60855. 8018e88: 6bfb ldr r3, [r7, #60] @ 0x3c
  60856. 8018e8a: 6013 str r3, [r2, #0]
  60857. done_socket(sock);
  60858. return -1;
  60859. 8018e8c: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  60860. 8018e90: e022 b.n 8018ed8 <lwip_recvfrom+0x114>
  60861. }
  60862. ret = (ssize_t)LWIP_MIN(LWIP_MIN(len, datagram_len), SSIZE_MAX);
  60863. 8018e92: 8f7b ldrh r3, [r7, #58] @ 0x3a
  60864. 8018e94: 461a mov r2, r3
  60865. 8018e96: 687b ldr r3, [r7, #4]
  60866. 8018e98: 4293 cmp r3, r2
  60867. 8018e9a: bf28 it cs
  60868. 8018e9c: 4613 movcs r3, r2
  60869. 8018e9e: f06f 4200 mvn.w r2, #2147483648 @ 0x80000000
  60870. 8018ea2: 4293 cmp r3, r2
  60871. 8018ea4: d206 bcs.n 8018eb4 <lwip_recvfrom+0xf0>
  60872. 8018ea6: 8f7b ldrh r3, [r7, #58] @ 0x3a
  60873. 8018ea8: 461a mov r2, r3
  60874. 8018eaa: 687b ldr r3, [r7, #4]
  60875. 8018eac: 4293 cmp r3, r2
  60876. 8018eae: bf28 it cs
  60877. 8018eb0: 4613 movcs r3, r2
  60878. 8018eb2: e001 b.n 8018eb8 <lwip_recvfrom+0xf4>
  60879. 8018eb4: f06f 4300 mvn.w r3, #2147483648 @ 0x80000000
  60880. 8018eb8: 647b str r3, [r7, #68] @ 0x44
  60881. if (fromlen) {
  60882. 8018eba: 6dfb ldr r3, [r7, #92] @ 0x5c
  60883. 8018ebc: 2b00 cmp r3, #0
  60884. 8018ebe: d002 beq.n 8018ec6 <lwip_recvfrom+0x102>
  60885. *fromlen = msg.msg_namelen;
  60886. 8018ec0: 69ba ldr r2, [r7, #24]
  60887. 8018ec2: 6dfb ldr r3, [r7, #92] @ 0x5c
  60888. 8018ec4: 601a str r2, [r3, #0]
  60889. }
  60890. }
  60891. sock_set_errno(sock, 0);
  60892. 8018ec6: 2300 movs r3, #0
  60893. 8018ec8: 643b str r3, [r7, #64] @ 0x40
  60894. 8018eca: 6c3b ldr r3, [r7, #64] @ 0x40
  60895. 8018ecc: 2b00 cmp r3, #0
  60896. 8018ece: d002 beq.n 8018ed6 <lwip_recvfrom+0x112>
  60897. 8018ed0: 4a04 ldr r2, [pc, #16] @ (8018ee4 <lwip_recvfrom+0x120>)
  60898. 8018ed2: 6c3b ldr r3, [r7, #64] @ 0x40
  60899. 8018ed4: 6013 str r3, [r2, #0]
  60900. done_socket(sock);
  60901. return ret;
  60902. 8018ed6: 6c7b ldr r3, [r7, #68] @ 0x44
  60903. }
  60904. 8018ed8: 4618 mov r0, r3
  60905. 8018eda: 3750 adds r7, #80 @ 0x50
  60906. 8018edc: 46bd mov sp, r7
  60907. 8018ede: bd80 pop {r7, pc}
  60908. 8018ee0: 0802e7a8 .word 0x0802e7a8
  60909. 8018ee4: 2402b260 .word 0x2402b260
  60910. 08018ee8 <lwip_recv>:
  60911. return lwip_recvmsg(s, &msg, 0);
  60912. }
  60913. ssize_t
  60914. lwip_recv(int s, void *mem, size_t len, int flags)
  60915. {
  60916. 8018ee8: b580 push {r7, lr}
  60917. 8018eea: b086 sub sp, #24
  60918. 8018eec: af02 add r7, sp, #8
  60919. 8018eee: 60f8 str r0, [r7, #12]
  60920. 8018ef0: 60b9 str r1, [r7, #8]
  60921. 8018ef2: 607a str r2, [r7, #4]
  60922. 8018ef4: 603b str r3, [r7, #0]
  60923. return lwip_recvfrom(s, mem, len, flags, NULL, NULL);
  60924. 8018ef6: 2300 movs r3, #0
  60925. 8018ef8: 9301 str r3, [sp, #4]
  60926. 8018efa: 2300 movs r3, #0
  60927. 8018efc: 9300 str r3, [sp, #0]
  60928. 8018efe: 683b ldr r3, [r7, #0]
  60929. 8018f00: 687a ldr r2, [r7, #4]
  60930. 8018f02: 68b9 ldr r1, [r7, #8]
  60931. 8018f04: 68f8 ldr r0, [r7, #12]
  60932. 8018f06: f7ff ff5d bl 8018dc4 <lwip_recvfrom>
  60933. 8018f0a: 4603 mov r3, r0
  60934. }
  60935. 8018f0c: 4618 mov r0, r3
  60936. 8018f0e: 3710 adds r7, #16
  60937. 8018f10: 46bd mov sp, r7
  60938. 8018f12: bd80 pop {r7, pc}
  60939. 08018f14 <lwip_send>:
  60940. #endif /* LWIP_UDP || LWIP_RAW */
  60941. }
  60942. ssize_t
  60943. lwip_send(int s, const void *data, size_t size, int flags)
  60944. {
  60945. 8018f14: b580 push {r7, lr}
  60946. 8018f16: b08a sub sp, #40 @ 0x28
  60947. 8018f18: af02 add r7, sp, #8
  60948. 8018f1a: 60f8 str r0, [r7, #12]
  60949. 8018f1c: 60b9 str r1, [r7, #8]
  60950. 8018f1e: 607a str r2, [r7, #4]
  60951. 8018f20: 603b str r3, [r7, #0]
  60952. size_t written;
  60953. LWIP_DEBUGF(SOCKETS_DEBUG, ("lwip_send(%d, data=%p, size=%"SZT_F", flags=0x%x)\n",
  60954. s, data, size, flags));
  60955. sock = get_socket(s);
  60956. 8018f22: 68f8 ldr r0, [r7, #12]
  60957. 8018f24: f7ff fb10 bl 8018548 <get_socket>
  60958. 8018f28: 61f8 str r0, [r7, #28]
  60959. if (!sock) {
  60960. 8018f2a: 69fb ldr r3, [r7, #28]
  60961. 8018f2c: 2b00 cmp r3, #0
  60962. 8018f2e: d102 bne.n 8018f36 <lwip_send+0x22>
  60963. return -1;
  60964. 8018f30: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  60965. 8018f34: e046 b.n 8018fc4 <lwip_send+0xb0>
  60966. }
  60967. if (NETCONNTYPE_GROUP(netconn_type(sock->conn)) != NETCONN_TCP) {
  60968. 8018f36: 69fb ldr r3, [r7, #28]
  60969. 8018f38: 681b ldr r3, [r3, #0]
  60970. 8018f3a: 781b ldrb r3, [r3, #0]
  60971. 8018f3c: f003 03f0 and.w r3, r3, #240 @ 0xf0
  60972. 8018f40: 2b10 cmp r3, #16
  60973. 8018f42: d00b beq.n 8018f5c <lwip_send+0x48>
  60974. #if (LWIP_UDP || LWIP_RAW)
  60975. done_socket(sock);
  60976. return lwip_sendto(s, data, size, flags, NULL, 0);
  60977. 8018f44: 2300 movs r3, #0
  60978. 8018f46: 9301 str r3, [sp, #4]
  60979. 8018f48: 2300 movs r3, #0
  60980. 8018f4a: 9300 str r3, [sp, #0]
  60981. 8018f4c: 683b ldr r3, [r7, #0]
  60982. 8018f4e: 687a ldr r2, [r7, #4]
  60983. 8018f50: 68b9 ldr r1, [r7, #8]
  60984. 8018f52: 68f8 ldr r0, [r7, #12]
  60985. 8018f54: f000 f83c bl 8018fd0 <lwip_sendto>
  60986. 8018f58: 4603 mov r3, r0
  60987. 8018f5a: e033 b.n 8018fc4 <lwip_send+0xb0>
  60988. return -1;
  60989. #endif /* (LWIP_UDP || LWIP_RAW) */
  60990. }
  60991. write_flags = (u8_t)(NETCONN_COPY |
  60992. ((flags & MSG_MORE) ? NETCONN_MORE : 0) |
  60993. 8018f5c: 683b ldr r3, [r7, #0]
  60994. 8018f5e: f003 0310 and.w r3, r3, #16
  60995. write_flags = (u8_t)(NETCONN_COPY |
  60996. 8018f62: 2b00 cmp r3, #0
  60997. 8018f64: d001 beq.n 8018f6a <lwip_send+0x56>
  60998. 8018f66: 2203 movs r2, #3
  60999. 8018f68: e000 b.n 8018f6c <lwip_send+0x58>
  61000. 8018f6a: 2201 movs r2, #1
  61001. ((flags & MSG_MORE) ? NETCONN_MORE : 0) |
  61002. 8018f6c: 683b ldr r3, [r7, #0]
  61003. 8018f6e: 105b asrs r3, r3, #1
  61004. 8018f70: b25b sxtb r3, r3
  61005. 8018f72: f003 0304 and.w r3, r3, #4
  61006. 8018f76: b25b sxtb r3, r3
  61007. 8018f78: 4313 orrs r3, r2
  61008. 8018f7a: b25b sxtb r3, r3
  61009. write_flags = (u8_t)(NETCONN_COPY |
  61010. 8018f7c: 76fb strb r3, [r7, #27]
  61011. ((flags & MSG_DONTWAIT) ? NETCONN_DONTBLOCK : 0));
  61012. written = 0;
  61013. 8018f7e: 2300 movs r3, #0
  61014. 8018f80: 613b str r3, [r7, #16]
  61015. err = netconn_write_partly(sock->conn, data, size, write_flags, &written);
  61016. 8018f82: 69fb ldr r3, [r7, #28]
  61017. 8018f84: 6818 ldr r0, [r3, #0]
  61018. 8018f86: 7efa ldrb r2, [r7, #27]
  61019. 8018f88: f107 0310 add.w r3, r7, #16
  61020. 8018f8c: 9300 str r3, [sp, #0]
  61021. 8018f8e: 4613 mov r3, r2
  61022. 8018f90: 687a ldr r2, [r7, #4]
  61023. 8018f92: 68b9 ldr r1, [r7, #8]
  61024. 8018f94: f7fd fc04 bl 80167a0 <netconn_write_partly>
  61025. 8018f98: 4603 mov r3, r0
  61026. 8018f9a: 76bb strb r3, [r7, #26]
  61027. LWIP_DEBUGF(SOCKETS_DEBUG, ("lwip_send(%d) err=%d written=%"SZT_F"\n", s, err, written));
  61028. sock_set_errno(sock, err_to_errno(err));
  61029. 8018f9c: f997 301a ldrsb.w r3, [r7, #26]
  61030. 8018fa0: 4618 mov r0, r3
  61031. 8018fa2: f7ff f9e3 bl 801836c <err_to_errno>
  61032. 8018fa6: 6178 str r0, [r7, #20]
  61033. 8018fa8: 697b ldr r3, [r7, #20]
  61034. 8018faa: 2b00 cmp r3, #0
  61035. 8018fac: d002 beq.n 8018fb4 <lwip_send+0xa0>
  61036. 8018fae: 4a07 ldr r2, [pc, #28] @ (8018fcc <lwip_send+0xb8>)
  61037. 8018fb0: 697b ldr r3, [r7, #20]
  61038. 8018fb2: 6013 str r3, [r2, #0]
  61039. done_socket(sock);
  61040. /* casting 'written' to ssize_t is OK here since the netconn API limits it to SSIZE_MAX */
  61041. return (err == ERR_OK ? (ssize_t)written : -1);
  61042. 8018fb4: f997 301a ldrsb.w r3, [r7, #26]
  61043. 8018fb8: 2b00 cmp r3, #0
  61044. 8018fba: d101 bne.n 8018fc0 <lwip_send+0xac>
  61045. 8018fbc: 693b ldr r3, [r7, #16]
  61046. 8018fbe: e001 b.n 8018fc4 <lwip_send+0xb0>
  61047. 8018fc0: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  61048. }
  61049. 8018fc4: 4618 mov r0, r3
  61050. 8018fc6: 3720 adds r7, #32
  61051. 8018fc8: 46bd mov sp, r7
  61052. 8018fca: bd80 pop {r7, pc}
  61053. 8018fcc: 2402b260 .word 0x2402b260
  61054. 08018fd0 <lwip_sendto>:
  61055. }
  61056. ssize_t
  61057. lwip_sendto(int s, const void *data, size_t size, int flags,
  61058. const struct sockaddr *to, socklen_t tolen)
  61059. {
  61060. 8018fd0: b580 push {r7, lr}
  61061. 8018fd2: b08e sub sp, #56 @ 0x38
  61062. 8018fd4: af00 add r7, sp, #0
  61063. 8018fd6: 60f8 str r0, [r7, #12]
  61064. 8018fd8: 60b9 str r1, [r7, #8]
  61065. 8018fda: 607a str r2, [r7, #4]
  61066. 8018fdc: 603b str r3, [r7, #0]
  61067. err_t err;
  61068. u16_t short_size;
  61069. u16_t remote_port;
  61070. struct netbuf buf;
  61071. sock = get_socket(s);
  61072. 8018fde: 68f8 ldr r0, [r7, #12]
  61073. 8018fe0: f7ff fab2 bl 8018548 <get_socket>
  61074. 8018fe4: 6338 str r0, [r7, #48] @ 0x30
  61075. if (!sock) {
  61076. 8018fe6: 6b3b ldr r3, [r7, #48] @ 0x30
  61077. 8018fe8: 2b00 cmp r3, #0
  61078. 8018fea: d102 bne.n 8018ff2 <lwip_sendto+0x22>
  61079. return -1;
  61080. 8018fec: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  61081. 8018ff0: e093 b.n 801911a <lwip_sendto+0x14a>
  61082. }
  61083. if (NETCONNTYPE_GROUP(netconn_type(sock->conn)) == NETCONN_TCP) {
  61084. 8018ff2: 6b3b ldr r3, [r7, #48] @ 0x30
  61085. 8018ff4: 681b ldr r3, [r3, #0]
  61086. 8018ff6: 781b ldrb r3, [r3, #0]
  61087. 8018ff8: f003 03f0 and.w r3, r3, #240 @ 0xf0
  61088. 8018ffc: 2b10 cmp r3, #16
  61089. 8018ffe: d107 bne.n 8019010 <lwip_sendto+0x40>
  61090. #if LWIP_TCP
  61091. done_socket(sock);
  61092. return lwip_send(s, data, size, flags);
  61093. 8019000: 683b ldr r3, [r7, #0]
  61094. 8019002: 687a ldr r2, [r7, #4]
  61095. 8019004: 68b9 ldr r1, [r7, #8]
  61096. 8019006: 68f8 ldr r0, [r7, #12]
  61097. 8019008: f7ff ff84 bl 8018f14 <lwip_send>
  61098. 801900c: 4603 mov r3, r0
  61099. 801900e: e084 b.n 801911a <lwip_sendto+0x14a>
  61100. done_socket(sock);
  61101. return -1;
  61102. #endif /* LWIP_TCP */
  61103. }
  61104. if (size > LWIP_MIN(0xFFFF, SSIZE_MAX)) {
  61105. 8019010: 687b ldr r3, [r7, #4]
  61106. 8019012: f5b3 3f80 cmp.w r3, #65536 @ 0x10000
  61107. 8019016: d30a bcc.n 801902e <lwip_sendto+0x5e>
  61108. /* cannot fit into one datagram (at least for us) */
  61109. sock_set_errno(sock, EMSGSIZE);
  61110. 8019018: 235a movs r3, #90 @ 0x5a
  61111. 801901a: 623b str r3, [r7, #32]
  61112. 801901c: 6a3b ldr r3, [r7, #32]
  61113. 801901e: 2b00 cmp r3, #0
  61114. 8019020: d002 beq.n 8019028 <lwip_sendto+0x58>
  61115. 8019022: 4a40 ldr r2, [pc, #256] @ (8019124 <lwip_sendto+0x154>)
  61116. 8019024: 6a3b ldr r3, [r7, #32]
  61117. 8019026: 6013 str r3, [r2, #0]
  61118. done_socket(sock);
  61119. return -1;
  61120. 8019028: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  61121. 801902c: e075 b.n 801911a <lwip_sendto+0x14a>
  61122. }
  61123. short_size = (u16_t)size;
  61124. 801902e: 687b ldr r3, [r7, #4]
  61125. 8019030: 85fb strh r3, [r7, #46] @ 0x2e
  61126. LWIP_ERROR("lwip_sendto: invalid address", (((to == NULL) && (tolen == 0)) ||
  61127. 8019032: 6c3b ldr r3, [r7, #64] @ 0x40
  61128. 8019034: 2b00 cmp r3, #0
  61129. 8019036: d102 bne.n 801903e <lwip_sendto+0x6e>
  61130. 8019038: 6c7b ldr r3, [r7, #68] @ 0x44
  61131. 801903a: 2b00 cmp r3, #0
  61132. 801903c: d023 beq.n 8019086 <lwip_sendto+0xb6>
  61133. 801903e: 6c7b ldr r3, [r7, #68] @ 0x44
  61134. 8019040: 2b10 cmp r3, #16
  61135. 8019042: d10b bne.n 801905c <lwip_sendto+0x8c>
  61136. 8019044: 6c3b ldr r3, [r7, #64] @ 0x40
  61137. 8019046: 2b00 cmp r3, #0
  61138. 8019048: d008 beq.n 801905c <lwip_sendto+0x8c>
  61139. 801904a: 6c3b ldr r3, [r7, #64] @ 0x40
  61140. 801904c: 785b ldrb r3, [r3, #1]
  61141. 801904e: 2b02 cmp r3, #2
  61142. 8019050: d104 bne.n 801905c <lwip_sendto+0x8c>
  61143. 8019052: 6c3b ldr r3, [r7, #64] @ 0x40
  61144. 8019054: f003 0303 and.w r3, r3, #3
  61145. 8019058: 2b00 cmp r3, #0
  61146. 801905a: d014 beq.n 8019086 <lwip_sendto+0xb6>
  61147. 801905c: 4b32 ldr r3, [pc, #200] @ (8019128 <lwip_sendto+0x158>)
  61148. 801905e: f240 6252 movw r2, #1618 @ 0x652
  61149. 8019062: 4932 ldr r1, [pc, #200] @ (801912c <lwip_sendto+0x15c>)
  61150. 8019064: 4832 ldr r0, [pc, #200] @ (8019130 <lwip_sendto+0x160>)
  61151. 8019066: f011 fc01 bl 802a86c <iprintf>
  61152. 801906a: f06f 000f mvn.w r0, #15
  61153. 801906e: f7ff f97d bl 801836c <err_to_errno>
  61154. 8019072: 62b8 str r0, [r7, #40] @ 0x28
  61155. 8019074: 6abb ldr r3, [r7, #40] @ 0x28
  61156. 8019076: 2b00 cmp r3, #0
  61157. 8019078: d002 beq.n 8019080 <lwip_sendto+0xb0>
  61158. 801907a: 4a2a ldr r2, [pc, #168] @ (8019124 <lwip_sendto+0x154>)
  61159. 801907c: 6abb ldr r3, [r7, #40] @ 0x28
  61160. 801907e: 6013 str r3, [r2, #0]
  61161. 8019080: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  61162. 8019084: e049 b.n 801911a <lwip_sendto+0x14a>
  61163. ((to != NULL) && (IS_SOCK_ADDR_TYPE_VALID(to) && IS_SOCK_ADDR_ALIGNED(to))))),
  61164. sock_set_errno(sock, err_to_errno(ERR_ARG)); done_socket(sock); return -1;);
  61165. LWIP_UNUSED_ARG(tolen);
  61166. /* initialize a buffer */
  61167. buf.p = buf.ptr = NULL;
  61168. 8019086: 2300 movs r3, #0
  61169. 8019088: 617b str r3, [r7, #20]
  61170. 801908a: 697b ldr r3, [r7, #20]
  61171. 801908c: 613b str r3, [r7, #16]
  61172. #if LWIP_CHECKSUM_ON_COPY
  61173. buf.flags = 0;
  61174. #endif /* LWIP_CHECKSUM_ON_COPY */
  61175. if (to) {
  61176. 801908e: 6c3b ldr r3, [r7, #64] @ 0x40
  61177. 8019090: 2b00 cmp r3, #0
  61178. 8019092: d00a beq.n 80190aa <lwip_sendto+0xda>
  61179. SOCKADDR_TO_IPADDR_PORT(to, &buf.addr, remote_port);
  61180. 8019094: 6c3b ldr r3, [r7, #64] @ 0x40
  61181. 8019096: 685b ldr r3, [r3, #4]
  61182. 8019098: 61bb str r3, [r7, #24]
  61183. 801909a: 6c3b ldr r3, [r7, #64] @ 0x40
  61184. 801909c: 885b ldrh r3, [r3, #2]
  61185. 801909e: 4618 mov r0, r3
  61186. 80190a0: f000 fc8a bl 80199b8 <lwip_htons>
  61187. 80190a4: 4603 mov r3, r0
  61188. 80190a6: 86fb strh r3, [r7, #54] @ 0x36
  61189. 80190a8: e003 b.n 80190b2 <lwip_sendto+0xe2>
  61190. } else {
  61191. remote_port = 0;
  61192. 80190aa: 2300 movs r3, #0
  61193. 80190ac: 86fb strh r3, [r7, #54] @ 0x36
  61194. ip_addr_set_any(NETCONNTYPE_ISIPV6(netconn_type(sock->conn)), &buf.addr);
  61195. 80190ae: 2300 movs r3, #0
  61196. 80190b0: 61bb str r3, [r7, #24]
  61197. }
  61198. netbuf_fromport(&buf) = remote_port;
  61199. 80190b2: 8efb ldrh r3, [r7, #54] @ 0x36
  61200. 80190b4: 83bb strh r3, [r7, #28]
  61201. MEMCPY(buf.p->payload, data, short_size);
  61202. }
  61203. err = ERR_OK;
  61204. }
  61205. #else /* LWIP_NETIF_TX_SINGLE_PBUF */
  61206. err = netbuf_ref(&buf, data, short_size);
  61207. 80190b6: 8dfa ldrh r2, [r7, #46] @ 0x2e
  61208. 80190b8: f107 0310 add.w r3, r7, #16
  61209. 80190bc: 68b9 ldr r1, [r7, #8]
  61210. 80190be: 4618 mov r0, r3
  61211. 80190c0: f7ff f9ba bl 8018438 <netbuf_ref>
  61212. 80190c4: 4603 mov r3, r0
  61213. 80190c6: f887 302d strb.w r3, [r7, #45] @ 0x2d
  61214. #endif /* LWIP_NETIF_TX_SINGLE_PBUF */
  61215. if (err == ERR_OK) {
  61216. 80190ca: f997 302d ldrsb.w r3, [r7, #45] @ 0x2d
  61217. 80190ce: 2b00 cmp r3, #0
  61218. 80190d0: d10a bne.n 80190e8 <lwip_sendto+0x118>
  61219. IP_SET_TYPE_VAL(buf.addr, IPADDR_TYPE_V4);
  61220. }
  61221. #endif /* LWIP_IPV4 && LWIP_IPV6 */
  61222. /* send the data */
  61223. err = netconn_send(sock->conn, &buf);
  61224. 80190d2: 6b3b ldr r3, [r7, #48] @ 0x30
  61225. 80190d4: 681b ldr r3, [r3, #0]
  61226. 80190d6: f107 0210 add.w r2, r7, #16
  61227. 80190da: 4611 mov r1, r2
  61228. 80190dc: 4618 mov r0, r3
  61229. 80190de: f7fd fb31 bl 8016744 <netconn_send>
  61230. 80190e2: 4603 mov r3, r0
  61231. 80190e4: f887 302d strb.w r3, [r7, #45] @ 0x2d
  61232. }
  61233. /* deallocated the buffer */
  61234. netbuf_free(&buf);
  61235. 80190e8: f107 0310 add.w r3, r7, #16
  61236. 80190ec: 4618 mov r0, r3
  61237. 80190ee: f7ff f97b bl 80183e8 <netbuf_free>
  61238. sock_set_errno(sock, err_to_errno(err));
  61239. 80190f2: f997 302d ldrsb.w r3, [r7, #45] @ 0x2d
  61240. 80190f6: 4618 mov r0, r3
  61241. 80190f8: f7ff f938 bl 801836c <err_to_errno>
  61242. 80190fc: 6278 str r0, [r7, #36] @ 0x24
  61243. 80190fe: 6a7b ldr r3, [r7, #36] @ 0x24
  61244. 8019100: 2b00 cmp r3, #0
  61245. 8019102: d002 beq.n 801910a <lwip_sendto+0x13a>
  61246. 8019104: 4a07 ldr r2, [pc, #28] @ (8019124 <lwip_sendto+0x154>)
  61247. 8019106: 6a7b ldr r3, [r7, #36] @ 0x24
  61248. 8019108: 6013 str r3, [r2, #0]
  61249. done_socket(sock);
  61250. return (err == ERR_OK ? short_size : -1);
  61251. 801910a: f997 302d ldrsb.w r3, [r7, #45] @ 0x2d
  61252. 801910e: 2b00 cmp r3, #0
  61253. 8019110: d101 bne.n 8019116 <lwip_sendto+0x146>
  61254. 8019112: 8dfb ldrh r3, [r7, #46] @ 0x2e
  61255. 8019114: e001 b.n 801911a <lwip_sendto+0x14a>
  61256. 8019116: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  61257. }
  61258. 801911a: 4618 mov r0, r3
  61259. 801911c: 3738 adds r7, #56 @ 0x38
  61260. 801911e: 46bd mov sp, r7
  61261. 8019120: bd80 pop {r7, pc}
  61262. 8019122: bf00 nop
  61263. 8019124: 2402b260 .word 0x2402b260
  61264. 8019128: 0802e5cc .word 0x0802e5cc
  61265. 801912c: 0802e8ac .word 0x0802e8ac
  61266. 8019130: 0802e620 .word 0x0802e620
  61267. 08019134 <lwip_socket>:
  61268. int
  61269. lwip_socket(int domain, int type, int protocol)
  61270. {
  61271. 8019134: b580 push {r7, lr}
  61272. 8019136: b086 sub sp, #24
  61273. 8019138: af00 add r7, sp, #0
  61274. 801913a: 60f8 str r0, [r7, #12]
  61275. 801913c: 60b9 str r1, [r7, #8]
  61276. 801913e: 607a str r2, [r7, #4]
  61277. int i;
  61278. LWIP_UNUSED_ARG(domain); /* @todo: check this */
  61279. /* create a netconn */
  61280. switch (type) {
  61281. 8019140: 68bb ldr r3, [r7, #8]
  61282. 8019142: 2b03 cmp r3, #3
  61283. 8019144: d009 beq.n 801915a <lwip_socket+0x26>
  61284. 8019146: 68bb ldr r3, [r7, #8]
  61285. 8019148: 2b03 cmp r3, #3
  61286. 801914a: dc23 bgt.n 8019194 <lwip_socket+0x60>
  61287. 801914c: 68bb ldr r3, [r7, #8]
  61288. 801914e: 2b01 cmp r3, #1
  61289. 8019150: d019 beq.n 8019186 <lwip_socket+0x52>
  61290. 8019152: 68bb ldr r3, [r7, #8]
  61291. 8019154: 2b02 cmp r3, #2
  61292. 8019156: d009 beq.n 801916c <lwip_socket+0x38>
  61293. 8019158: e01c b.n 8019194 <lwip_socket+0x60>
  61294. case SOCK_RAW:
  61295. conn = netconn_new_with_proto_and_callback(DOMAIN_TO_NETCONN_TYPE(domain, NETCONN_RAW),
  61296. 801915a: 687b ldr r3, [r7, #4]
  61297. 801915c: b2db uxtb r3, r3
  61298. 801915e: 4a22 ldr r2, [pc, #136] @ (80191e8 <lwip_socket+0xb4>)
  61299. 8019160: 4619 mov r1, r3
  61300. 8019162: 2040 movs r0, #64 @ 0x40
  61301. 8019164: f7fc ff60 bl 8016028 <netconn_new_with_proto_and_callback>
  61302. 8019168: 6178 str r0, [r7, #20]
  61303. (u8_t)protocol, DEFAULT_SOCKET_EVENTCB);
  61304. LWIP_DEBUGF(SOCKETS_DEBUG, ("lwip_socket(%s, SOCK_RAW, %d) = ",
  61305. domain == PF_INET ? "PF_INET" : "UNKNOWN", protocol));
  61306. break;
  61307. 801916a: e019 b.n 80191a0 <lwip_socket+0x6c>
  61308. case SOCK_DGRAM:
  61309. conn = netconn_new_with_callback(DOMAIN_TO_NETCONN_TYPE(domain,
  61310. 801916c: 687b ldr r3, [r7, #4]
  61311. 801916e: 2b88 cmp r3, #136 @ 0x88
  61312. 8019170: d101 bne.n 8019176 <lwip_socket+0x42>
  61313. 8019172: 2321 movs r3, #33 @ 0x21
  61314. 8019174: e000 b.n 8019178 <lwip_socket+0x44>
  61315. 8019176: 2320 movs r3, #32
  61316. 8019178: 4a1b ldr r2, [pc, #108] @ (80191e8 <lwip_socket+0xb4>)
  61317. 801917a: 2100 movs r1, #0
  61318. 801917c: 4618 mov r0, r3
  61319. 801917e: f7fc ff53 bl 8016028 <netconn_new_with_proto_and_callback>
  61320. 8019182: 6178 str r0, [r7, #20]
  61321. if (conn) {
  61322. /* netconn layer enables pktinfo by default, sockets default to off */
  61323. conn->flags &= ~NETCONN_FLAG_PKTINFO;
  61324. }
  61325. #endif /* LWIP_NETBUF_RECVINFO */
  61326. break;
  61327. 8019184: e00c b.n 80191a0 <lwip_socket+0x6c>
  61328. case SOCK_STREAM:
  61329. conn = netconn_new_with_callback(DOMAIN_TO_NETCONN_TYPE(domain, NETCONN_TCP), DEFAULT_SOCKET_EVENTCB);
  61330. 8019186: 4a18 ldr r2, [pc, #96] @ (80191e8 <lwip_socket+0xb4>)
  61331. 8019188: 2100 movs r1, #0
  61332. 801918a: 2010 movs r0, #16
  61333. 801918c: f7fc ff4c bl 8016028 <netconn_new_with_proto_and_callback>
  61334. 8019190: 6178 str r0, [r7, #20]
  61335. LWIP_DEBUGF(SOCKETS_DEBUG, ("lwip_socket(%s, SOCK_STREAM, %d) = ",
  61336. domain == PF_INET ? "PF_INET" : "UNKNOWN", protocol));
  61337. break;
  61338. 8019192: e005 b.n 80191a0 <lwip_socket+0x6c>
  61339. default:
  61340. LWIP_DEBUGF(SOCKETS_DEBUG, ("lwip_socket(%d, %d/UNKNOWN, %d) = -1\n",
  61341. domain, type, protocol));
  61342. set_errno(EINVAL);
  61343. 8019194: 4b15 ldr r3, [pc, #84] @ (80191ec <lwip_socket+0xb8>)
  61344. 8019196: 2216 movs r2, #22
  61345. 8019198: 601a str r2, [r3, #0]
  61346. return -1;
  61347. 801919a: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  61348. 801919e: e01e b.n 80191de <lwip_socket+0xaa>
  61349. }
  61350. if (!conn) {
  61351. 80191a0: 697b ldr r3, [r7, #20]
  61352. 80191a2: 2b00 cmp r3, #0
  61353. 80191a4: d105 bne.n 80191b2 <lwip_socket+0x7e>
  61354. LWIP_DEBUGF(SOCKETS_DEBUG, ("-1 / ENOBUFS (could not create netconn)\n"));
  61355. set_errno(ENOBUFS);
  61356. 80191a6: 4b11 ldr r3, [pc, #68] @ (80191ec <lwip_socket+0xb8>)
  61357. 80191a8: 2269 movs r2, #105 @ 0x69
  61358. 80191aa: 601a str r2, [r3, #0]
  61359. return -1;
  61360. 80191ac: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  61361. 80191b0: e015 b.n 80191de <lwip_socket+0xaa>
  61362. }
  61363. i = alloc_socket(conn, 0);
  61364. 80191b2: 2100 movs r1, #0
  61365. 80191b4: 6978 ldr r0, [r7, #20]
  61366. 80191b6: f7ff f9df bl 8018578 <alloc_socket>
  61367. 80191ba: 6138 str r0, [r7, #16]
  61368. if (i == -1) {
  61369. 80191bc: 693b ldr r3, [r7, #16]
  61370. 80191be: f1b3 3fff cmp.w r3, #4294967295 @ 0xffffffff
  61371. 80191c2: d108 bne.n 80191d6 <lwip_socket+0xa2>
  61372. netconn_delete(conn);
  61373. 80191c4: 6978 ldr r0, [r7, #20]
  61374. 80191c6: f7fc ffcd bl 8016164 <netconn_delete>
  61375. set_errno(ENFILE);
  61376. 80191ca: 4b08 ldr r3, [pc, #32] @ (80191ec <lwip_socket+0xb8>)
  61377. 80191cc: 2217 movs r2, #23
  61378. 80191ce: 601a str r2, [r3, #0]
  61379. return -1;
  61380. 80191d0: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  61381. 80191d4: e003 b.n 80191de <lwip_socket+0xaa>
  61382. }
  61383. conn->socket = i;
  61384. 80191d6: 697b ldr r3, [r7, #20]
  61385. 80191d8: 693a ldr r2, [r7, #16]
  61386. 80191da: 619a str r2, [r3, #24]
  61387. done_socket(&sockets[i - LWIP_SOCKET_OFFSET]);
  61388. LWIP_DEBUGF(SOCKETS_DEBUG, ("%d\n", i));
  61389. set_errno(0);
  61390. return i;
  61391. 80191dc: 693b ldr r3, [r7, #16]
  61392. }
  61393. 80191de: 4618 mov r0, r3
  61394. 80191e0: 3718 adds r7, #24
  61395. 80191e2: 46bd mov sp, r7
  61396. 80191e4: bd80 pop {r7, pc}
  61397. 80191e6: bf00 nop
  61398. 80191e8: 08019279 .word 0x08019279
  61399. 80191ec: 2402b260 .word 0x2402b260
  61400. 080191f0 <lwip_poll_should_wake>:
  61401. * Check whether event_callback should wake up a thread waiting in
  61402. * lwip_poll.
  61403. */
  61404. static int
  61405. lwip_poll_should_wake(const struct lwip_select_cb *scb, int fd, int has_recvevent, int has_sendevent, int has_errevent)
  61406. {
  61407. 80191f0: b480 push {r7}
  61408. 80191f2: b087 sub sp, #28
  61409. 80191f4: af00 add r7, sp, #0
  61410. 80191f6: 60f8 str r0, [r7, #12]
  61411. 80191f8: 60b9 str r1, [r7, #8]
  61412. 80191fa: 607a str r2, [r7, #4]
  61413. 80191fc: 603b str r3, [r7, #0]
  61414. nfds_t fdi;
  61415. for (fdi = 0; fdi < scb->poll_nfds; fdi++) {
  61416. 80191fe: 2300 movs r3, #0
  61417. 8019200: 617b str r3, [r7, #20]
  61418. 8019202: e02c b.n 801925e <lwip_poll_should_wake+0x6e>
  61419. const struct pollfd *pollfd = &scb->poll_fds[fdi];
  61420. 8019204: 68fb ldr r3, [r7, #12]
  61421. 8019206: 695a ldr r2, [r3, #20]
  61422. 8019208: 697b ldr r3, [r7, #20]
  61423. 801920a: 00db lsls r3, r3, #3
  61424. 801920c: 4413 add r3, r2
  61425. 801920e: 613b str r3, [r7, #16]
  61426. if (pollfd->fd == fd) {
  61427. 8019210: 693b ldr r3, [r7, #16]
  61428. 8019212: 681b ldr r3, [r3, #0]
  61429. 8019214: 68ba ldr r2, [r7, #8]
  61430. 8019216: 429a cmp r2, r3
  61431. 8019218: d11e bne.n 8019258 <lwip_poll_should_wake+0x68>
  61432. /* Do not update pollfd->revents right here;
  61433. that would be a data race because lwip_pollscan
  61434. accesses revents without protecting. */
  61435. if (has_recvevent && (pollfd->events & POLLIN) != 0) {
  61436. 801921a: 687b ldr r3, [r7, #4]
  61437. 801921c: 2b00 cmp r3, #0
  61438. 801921e: d009 beq.n 8019234 <lwip_poll_should_wake+0x44>
  61439. 8019220: 693b ldr r3, [r7, #16]
  61440. 8019222: f9b3 3004 ldrsh.w r3, [r3, #4]
  61441. 8019226: b29b uxth r3, r3
  61442. 8019228: f003 0301 and.w r3, r3, #1
  61443. 801922c: 2b00 cmp r3, #0
  61444. 801922e: d001 beq.n 8019234 <lwip_poll_should_wake+0x44>
  61445. return 1;
  61446. 8019230: 2301 movs r3, #1
  61447. 8019232: e01a b.n 801926a <lwip_poll_should_wake+0x7a>
  61448. }
  61449. if (has_sendevent && (pollfd->events & POLLOUT) != 0) {
  61450. 8019234: 683b ldr r3, [r7, #0]
  61451. 8019236: 2b00 cmp r3, #0
  61452. 8019238: d009 beq.n 801924e <lwip_poll_should_wake+0x5e>
  61453. 801923a: 693b ldr r3, [r7, #16]
  61454. 801923c: f9b3 3004 ldrsh.w r3, [r3, #4]
  61455. 8019240: b29b uxth r3, r3
  61456. 8019242: f003 0302 and.w r3, r3, #2
  61457. 8019246: 2b00 cmp r3, #0
  61458. 8019248: d001 beq.n 801924e <lwip_poll_should_wake+0x5e>
  61459. return 1;
  61460. 801924a: 2301 movs r3, #1
  61461. 801924c: e00d b.n 801926a <lwip_poll_should_wake+0x7a>
  61462. }
  61463. if (has_errevent) {
  61464. 801924e: 6a3b ldr r3, [r7, #32]
  61465. 8019250: 2b00 cmp r3, #0
  61466. 8019252: d001 beq.n 8019258 <lwip_poll_should_wake+0x68>
  61467. /* POLLERR is output only. */
  61468. return 1;
  61469. 8019254: 2301 movs r3, #1
  61470. 8019256: e008 b.n 801926a <lwip_poll_should_wake+0x7a>
  61471. for (fdi = 0; fdi < scb->poll_nfds; fdi++) {
  61472. 8019258: 697b ldr r3, [r7, #20]
  61473. 801925a: 3301 adds r3, #1
  61474. 801925c: 617b str r3, [r7, #20]
  61475. 801925e: 68fb ldr r3, [r7, #12]
  61476. 8019260: 699b ldr r3, [r3, #24]
  61477. 8019262: 697a ldr r2, [r7, #20]
  61478. 8019264: 429a cmp r2, r3
  61479. 8019266: d3cd bcc.n 8019204 <lwip_poll_should_wake+0x14>
  61480. }
  61481. }
  61482. }
  61483. return 0;
  61484. 8019268: 2300 movs r3, #0
  61485. }
  61486. 801926a: 4618 mov r0, r3
  61487. 801926c: 371c adds r7, #28
  61488. 801926e: 46bd mov sp, r7
  61489. 8019270: f85d 7b04 ldr.w r7, [sp], #4
  61490. 8019274: 4770 bx lr
  61491. ...
  61492. 08019278 <event_callback>:
  61493. * NETCONN_EVT_ERROR
  61494. * This requirement will be asserted in select_check_waiters()
  61495. */
  61496. static void
  61497. event_callback(struct netconn *conn, enum netconn_evt evt, u16_t len)
  61498. {
  61499. 8019278: b580 push {r7, lr}
  61500. 801927a: b08a sub sp, #40 @ 0x28
  61501. 801927c: af00 add r7, sp, #0
  61502. 801927e: 6078 str r0, [r7, #4]
  61503. 8019280: 460b mov r3, r1
  61504. 8019282: 70fb strb r3, [r7, #3]
  61505. 8019284: 4613 mov r3, r2
  61506. 8019286: 803b strh r3, [r7, #0]
  61507. SYS_ARCH_DECL_PROTECT(lev);
  61508. LWIP_UNUSED_ARG(len);
  61509. /* Get socket */
  61510. if (conn) {
  61511. 8019288: 687b ldr r3, [r7, #4]
  61512. 801928a: 2b00 cmp r3, #0
  61513. 801928c: f000 80a4 beq.w 80193d8 <event_callback+0x160>
  61514. s = conn->socket;
  61515. 8019290: 687b ldr r3, [r7, #4]
  61516. 8019292: 699b ldr r3, [r3, #24]
  61517. 8019294: 627b str r3, [r7, #36] @ 0x24
  61518. if (s < 0) {
  61519. 8019296: 6a7b ldr r3, [r7, #36] @ 0x24
  61520. 8019298: 2b00 cmp r3, #0
  61521. 801929a: da18 bge.n 80192ce <event_callback+0x56>
  61522. /* Data comes in right away after an accept, even though
  61523. * the server task might not have created a new socket yet.
  61524. * Just count down (or up) if that's the case and we
  61525. * will use the data later. Note that only receive events
  61526. * can happen before the new socket is set up. */
  61527. SYS_ARCH_PROTECT(lev);
  61528. 801929c: f00e f850 bl 8027340 <sys_arch_protect>
  61529. 80192a0: 61f8 str r0, [r7, #28]
  61530. if (conn->socket < 0) {
  61531. 80192a2: 687b ldr r3, [r7, #4]
  61532. 80192a4: 699b ldr r3, [r3, #24]
  61533. 80192a6: 2b00 cmp r3, #0
  61534. 80192a8: da0b bge.n 80192c2 <event_callback+0x4a>
  61535. if (evt == NETCONN_EVT_RCVPLUS) {
  61536. 80192aa: 78fb ldrb r3, [r7, #3]
  61537. 80192ac: 2b00 cmp r3, #0
  61538. 80192ae: d104 bne.n 80192ba <event_callback+0x42>
  61539. /* conn->socket is -1 on initialization
  61540. lwip_accept adjusts sock->recvevent if conn->socket < -1 */
  61541. conn->socket--;
  61542. 80192b0: 687b ldr r3, [r7, #4]
  61543. 80192b2: 699b ldr r3, [r3, #24]
  61544. 80192b4: 1e5a subs r2, r3, #1
  61545. 80192b6: 687b ldr r3, [r7, #4]
  61546. 80192b8: 619a str r2, [r3, #24]
  61547. }
  61548. SYS_ARCH_UNPROTECT(lev);
  61549. 80192ba: 69f8 ldr r0, [r7, #28]
  61550. 80192bc: f00e f84e bl 802735c <sys_arch_unprotect>
  61551. return;
  61552. 80192c0: e08d b.n 80193de <event_callback+0x166>
  61553. }
  61554. s = conn->socket;
  61555. 80192c2: 687b ldr r3, [r7, #4]
  61556. 80192c4: 699b ldr r3, [r3, #24]
  61557. 80192c6: 627b str r3, [r7, #36] @ 0x24
  61558. SYS_ARCH_UNPROTECT(lev);
  61559. 80192c8: 69f8 ldr r0, [r7, #28]
  61560. 80192ca: f00e f847 bl 802735c <sys_arch_unprotect>
  61561. }
  61562. sock = get_socket(s);
  61563. 80192ce: 6a78 ldr r0, [r7, #36] @ 0x24
  61564. 80192d0: f7ff f93a bl 8018548 <get_socket>
  61565. 80192d4: 61b8 str r0, [r7, #24]
  61566. if (!sock) {
  61567. 80192d6: 69bb ldr r3, [r7, #24]
  61568. 80192d8: 2b00 cmp r3, #0
  61569. 80192da: d07f beq.n 80193dc <event_callback+0x164>
  61570. }
  61571. } else {
  61572. return;
  61573. }
  61574. check_waiters = 1;
  61575. 80192dc: 2301 movs r3, #1
  61576. 80192de: 623b str r3, [r7, #32]
  61577. SYS_ARCH_PROTECT(lev);
  61578. 80192e0: f00e f82e bl 8027340 <sys_arch_protect>
  61579. 80192e4: 61f8 str r0, [r7, #28]
  61580. /* Set event as required */
  61581. switch (evt) {
  61582. 80192e6: 78fb ldrb r3, [r7, #3]
  61583. 80192e8: 2b04 cmp r3, #4
  61584. 80192ea: d83e bhi.n 801936a <event_callback+0xf2>
  61585. 80192ec: a201 add r2, pc, #4 @ (adr r2, 80192f4 <event_callback+0x7c>)
  61586. 80192ee: f852 f023 ldr.w pc, [r2, r3, lsl #2]
  61587. 80192f2: bf00 nop
  61588. 80192f4: 08019309 .word 0x08019309
  61589. 80192f8: 0801932b .word 0x0801932b
  61590. 80192fc: 08019343 .word 0x08019343
  61591. 8019300: 08019357 .word 0x08019357
  61592. 8019304: 08019363 .word 0x08019363
  61593. case NETCONN_EVT_RCVPLUS:
  61594. sock->rcvevent++;
  61595. 8019308: 69bb ldr r3, [r7, #24]
  61596. 801930a: f9b3 3008 ldrsh.w r3, [r3, #8]
  61597. 801930e: b29b uxth r3, r3
  61598. 8019310: 3301 adds r3, #1
  61599. 8019312: b29b uxth r3, r3
  61600. 8019314: b21a sxth r2, r3
  61601. 8019316: 69bb ldr r3, [r7, #24]
  61602. 8019318: 811a strh r2, [r3, #8]
  61603. if (sock->rcvevent > 1) {
  61604. 801931a: 69bb ldr r3, [r7, #24]
  61605. 801931c: f9b3 3008 ldrsh.w r3, [r3, #8]
  61606. 8019320: 2b01 cmp r3, #1
  61607. 8019322: dd2a ble.n 801937a <event_callback+0x102>
  61608. check_waiters = 0;
  61609. 8019324: 2300 movs r3, #0
  61610. 8019326: 623b str r3, [r7, #32]
  61611. }
  61612. break;
  61613. 8019328: e027 b.n 801937a <event_callback+0x102>
  61614. case NETCONN_EVT_RCVMINUS:
  61615. sock->rcvevent--;
  61616. 801932a: 69bb ldr r3, [r7, #24]
  61617. 801932c: f9b3 3008 ldrsh.w r3, [r3, #8]
  61618. 8019330: b29b uxth r3, r3
  61619. 8019332: 3b01 subs r3, #1
  61620. 8019334: b29b uxth r3, r3
  61621. 8019336: b21a sxth r2, r3
  61622. 8019338: 69bb ldr r3, [r7, #24]
  61623. 801933a: 811a strh r2, [r3, #8]
  61624. check_waiters = 0;
  61625. 801933c: 2300 movs r3, #0
  61626. 801933e: 623b str r3, [r7, #32]
  61627. break;
  61628. 8019340: e01c b.n 801937c <event_callback+0x104>
  61629. case NETCONN_EVT_SENDPLUS:
  61630. if (sock->sendevent) {
  61631. 8019342: 69bb ldr r3, [r7, #24]
  61632. 8019344: 895b ldrh r3, [r3, #10]
  61633. 8019346: 2b00 cmp r3, #0
  61634. 8019348: d001 beq.n 801934e <event_callback+0xd6>
  61635. check_waiters = 0;
  61636. 801934a: 2300 movs r3, #0
  61637. 801934c: 623b str r3, [r7, #32]
  61638. }
  61639. sock->sendevent = 1;
  61640. 801934e: 69bb ldr r3, [r7, #24]
  61641. 8019350: 2201 movs r2, #1
  61642. 8019352: 815a strh r2, [r3, #10]
  61643. break;
  61644. 8019354: e012 b.n 801937c <event_callback+0x104>
  61645. case NETCONN_EVT_SENDMINUS:
  61646. sock->sendevent = 0;
  61647. 8019356: 69bb ldr r3, [r7, #24]
  61648. 8019358: 2200 movs r2, #0
  61649. 801935a: 815a strh r2, [r3, #10]
  61650. check_waiters = 0;
  61651. 801935c: 2300 movs r3, #0
  61652. 801935e: 623b str r3, [r7, #32]
  61653. break;
  61654. 8019360: e00c b.n 801937c <event_callback+0x104>
  61655. case NETCONN_EVT_ERROR:
  61656. sock->errevent = 1;
  61657. 8019362: 69bb ldr r3, [r7, #24]
  61658. 8019364: 2201 movs r2, #1
  61659. 8019366: 819a strh r2, [r3, #12]
  61660. break;
  61661. 8019368: e008 b.n 801937c <event_callback+0x104>
  61662. default:
  61663. LWIP_ASSERT("unknown event", 0);
  61664. 801936a: 4b1e ldr r3, [pc, #120] @ (80193e4 <event_callback+0x16c>)
  61665. 801936c: f44f 621f mov.w r2, #2544 @ 0x9f0
  61666. 8019370: 491d ldr r1, [pc, #116] @ (80193e8 <event_callback+0x170>)
  61667. 8019372: 481e ldr r0, [pc, #120] @ (80193ec <event_callback+0x174>)
  61668. 8019374: f011 fa7a bl 802a86c <iprintf>
  61669. break;
  61670. 8019378: e000 b.n 801937c <event_callback+0x104>
  61671. break;
  61672. 801937a: bf00 nop
  61673. }
  61674. if (sock->select_waiting && check_waiters) {
  61675. 801937c: 69bb ldr r3, [r7, #24]
  61676. 801937e: 7b9b ldrb r3, [r3, #14]
  61677. 8019380: 2b00 cmp r3, #0
  61678. 8019382: d025 beq.n 80193d0 <event_callback+0x158>
  61679. 8019384: 6a3b ldr r3, [r7, #32]
  61680. 8019386: 2b00 cmp r3, #0
  61681. 8019388: d022 beq.n 80193d0 <event_callback+0x158>
  61682. /* Save which events are active */
  61683. int has_recvevent, has_sendevent, has_errevent;
  61684. has_recvevent = sock->rcvevent > 0;
  61685. 801938a: 69bb ldr r3, [r7, #24]
  61686. 801938c: f9b3 3008 ldrsh.w r3, [r3, #8]
  61687. 8019390: 2b00 cmp r3, #0
  61688. 8019392: bfcc ite gt
  61689. 8019394: 2301 movgt r3, #1
  61690. 8019396: 2300 movle r3, #0
  61691. 8019398: b2db uxtb r3, r3
  61692. 801939a: 617b str r3, [r7, #20]
  61693. has_sendevent = sock->sendevent != 0;
  61694. 801939c: 69bb ldr r3, [r7, #24]
  61695. 801939e: 895b ldrh r3, [r3, #10]
  61696. 80193a0: 2b00 cmp r3, #0
  61697. 80193a2: bf14 ite ne
  61698. 80193a4: 2301 movne r3, #1
  61699. 80193a6: 2300 moveq r3, #0
  61700. 80193a8: b2db uxtb r3, r3
  61701. 80193aa: 613b str r3, [r7, #16]
  61702. has_errevent = sock->errevent != 0;
  61703. 80193ac: 69bb ldr r3, [r7, #24]
  61704. 80193ae: 899b ldrh r3, [r3, #12]
  61705. 80193b0: 2b00 cmp r3, #0
  61706. 80193b2: bf14 ite ne
  61707. 80193b4: 2301 movne r3, #1
  61708. 80193b6: 2300 moveq r3, #0
  61709. 80193b8: b2db uxtb r3, r3
  61710. 80193ba: 60fb str r3, [r7, #12]
  61711. SYS_ARCH_UNPROTECT(lev);
  61712. 80193bc: 69f8 ldr r0, [r7, #28]
  61713. 80193be: f00d ffcd bl 802735c <sys_arch_unprotect>
  61714. /* Check any select calls waiting on this socket */
  61715. select_check_waiters(s, has_recvevent, has_sendevent, has_errevent);
  61716. 80193c2: 68fb ldr r3, [r7, #12]
  61717. 80193c4: 693a ldr r2, [r7, #16]
  61718. 80193c6: 6979 ldr r1, [r7, #20]
  61719. 80193c8: 6a78 ldr r0, [r7, #36] @ 0x24
  61720. 80193ca: f000 f811 bl 80193f0 <select_check_waiters>
  61721. if (sock->select_waiting && check_waiters) {
  61722. 80193ce: e006 b.n 80193de <event_callback+0x166>
  61723. } else {
  61724. SYS_ARCH_UNPROTECT(lev);
  61725. 80193d0: 69f8 ldr r0, [r7, #28]
  61726. 80193d2: f00d ffc3 bl 802735c <sys_arch_unprotect>
  61727. 80193d6: e002 b.n 80193de <event_callback+0x166>
  61728. return;
  61729. 80193d8: bf00 nop
  61730. 80193da: e000 b.n 80193de <event_callback+0x166>
  61731. return;
  61732. 80193dc: bf00 nop
  61733. }
  61734. done_socket(sock);
  61735. }
  61736. 80193de: 3728 adds r7, #40 @ 0x28
  61737. 80193e0: 46bd mov sp, r7
  61738. 80193e2: bd80 pop {r7, pc}
  61739. 80193e4: 0802e5cc .word 0x0802e5cc
  61740. 80193e8: 0802e948 .word 0x0802e948
  61741. 80193ec: 0802e620 .word 0x0802e620
  61742. 080193f0 <select_check_waiters>:
  61743. * of the loop, thus creating a possibility where a thread could modify the
  61744. * select_cb_list during our UNPROTECT/PROTECT. We use a generational counter to
  61745. * detect this change and restart the list walk. The list is expected to be small
  61746. */
  61747. static void select_check_waiters(int s, int has_recvevent, int has_sendevent, int has_errevent)
  61748. {
  61749. 80193f0: b580 push {r7, lr}
  61750. 80193f2: b088 sub sp, #32
  61751. 80193f4: af02 add r7, sp, #8
  61752. 80193f6: 60f8 str r0, [r7, #12]
  61753. 80193f8: 60b9 str r1, [r7, #8]
  61754. 80193fa: 607a str r2, [r7, #4]
  61755. 80193fc: 603b str r3, [r7, #0]
  61756. #if !LWIP_TCPIP_CORE_LOCKING
  61757. int last_select_cb_ctr;
  61758. SYS_ARCH_DECL_PROTECT(lev);
  61759. #endif /* !LWIP_TCPIP_CORE_LOCKING */
  61760. LWIP_ASSERT_CORE_LOCKED();
  61761. 80193fe: f7f7 fe0d bl 801101c <sys_check_core_locking>
  61762. SYS_ARCH_PROTECT(lev);
  61763. again:
  61764. /* remember the state of select_cb_list to detect changes */
  61765. last_select_cb_ctr = select_cb_ctr;
  61766. #endif /* !LWIP_TCPIP_CORE_LOCKING */
  61767. for (scb = select_cb_list; scb != NULL; scb = scb->next) {
  61768. 8019402: 4b42 ldr r3, [pc, #264] @ (801950c <select_check_waiters+0x11c>)
  61769. 8019404: 681b ldr r3, [r3, #0]
  61770. 8019406: 617b str r3, [r7, #20]
  61771. 8019408: e078 b.n 80194fc <select_check_waiters+0x10c>
  61772. if (scb->sem_signalled == 0) {
  61773. 801940a: 697b ldr r3, [r7, #20]
  61774. 801940c: 69db ldr r3, [r3, #28]
  61775. 801940e: 2b00 cmp r3, #0
  61776. 8019410: d171 bne.n 80194f6 <select_check_waiters+0x106>
  61777. /* semaphore not signalled yet */
  61778. int do_signal = 0;
  61779. 8019412: 2300 movs r3, #0
  61780. 8019414: 613b str r3, [r7, #16]
  61781. #if LWIP_SOCKET_POLL
  61782. if (scb->poll_fds != NULL) {
  61783. 8019416: 697b ldr r3, [r7, #20]
  61784. 8019418: 695b ldr r3, [r3, #20]
  61785. 801941a: 2b00 cmp r3, #0
  61786. 801941c: d009 beq.n 8019432 <select_check_waiters+0x42>
  61787. do_signal = lwip_poll_should_wake(scb, s, has_recvevent, has_sendevent, has_errevent);
  61788. 801941e: 683b ldr r3, [r7, #0]
  61789. 8019420: 9300 str r3, [sp, #0]
  61790. 8019422: 687b ldr r3, [r7, #4]
  61791. 8019424: 68ba ldr r2, [r7, #8]
  61792. 8019426: 68f9 ldr r1, [r7, #12]
  61793. 8019428: 6978 ldr r0, [r7, #20]
  61794. 801942a: f7ff fee1 bl 80191f0 <lwip_poll_should_wake>
  61795. 801942e: 6138 str r0, [r7, #16]
  61796. 8019430: e056 b.n 80194e0 <select_check_waiters+0xf0>
  61797. else
  61798. #endif /* LWIP_SOCKET_SELECT && LWIP_SOCKET_POLL */
  61799. #if LWIP_SOCKET_SELECT
  61800. {
  61801. /* Test this select call for our socket */
  61802. if (has_recvevent) {
  61803. 8019432: 68bb ldr r3, [r7, #8]
  61804. 8019434: 2b00 cmp r3, #0
  61805. 8019436: d017 beq.n 8019468 <select_check_waiters+0x78>
  61806. if (scb->readset && FD_ISSET(s, scb->readset)) {
  61807. 8019438: 697b ldr r3, [r7, #20]
  61808. 801943a: 689b ldr r3, [r3, #8]
  61809. 801943c: 2b00 cmp r3, #0
  61810. 801943e: d013 beq.n 8019468 <select_check_waiters+0x78>
  61811. 8019440: 697b ldr r3, [r7, #20]
  61812. 8019442: 689a ldr r2, [r3, #8]
  61813. 8019444: 68fb ldr r3, [r7, #12]
  61814. 8019446: 2b00 cmp r3, #0
  61815. 8019448: da00 bge.n 801944c <select_check_waiters+0x5c>
  61816. 801944a: 331f adds r3, #31
  61817. 801944c: 115b asrs r3, r3, #5
  61818. 801944e: f852 2023 ldr.w r2, [r2, r3, lsl #2]
  61819. 8019452: 68fb ldr r3, [r7, #12]
  61820. 8019454: f003 031f and.w r3, r3, #31
  61821. 8019458: fa22 f303 lsr.w r3, r2, r3
  61822. 801945c: f003 0301 and.w r3, r3, #1
  61823. 8019460: 2b00 cmp r3, #0
  61824. 8019462: d001 beq.n 8019468 <select_check_waiters+0x78>
  61825. do_signal = 1;
  61826. 8019464: 2301 movs r3, #1
  61827. 8019466: 613b str r3, [r7, #16]
  61828. }
  61829. }
  61830. if (has_sendevent) {
  61831. 8019468: 687b ldr r3, [r7, #4]
  61832. 801946a: 2b00 cmp r3, #0
  61833. 801946c: d01a beq.n 80194a4 <select_check_waiters+0xb4>
  61834. if (!do_signal && scb->writeset && FD_ISSET(s, scb->writeset)) {
  61835. 801946e: 693b ldr r3, [r7, #16]
  61836. 8019470: 2b00 cmp r3, #0
  61837. 8019472: d117 bne.n 80194a4 <select_check_waiters+0xb4>
  61838. 8019474: 697b ldr r3, [r7, #20]
  61839. 8019476: 68db ldr r3, [r3, #12]
  61840. 8019478: 2b00 cmp r3, #0
  61841. 801947a: d013 beq.n 80194a4 <select_check_waiters+0xb4>
  61842. 801947c: 697b ldr r3, [r7, #20]
  61843. 801947e: 68da ldr r2, [r3, #12]
  61844. 8019480: 68fb ldr r3, [r7, #12]
  61845. 8019482: 2b00 cmp r3, #0
  61846. 8019484: da00 bge.n 8019488 <select_check_waiters+0x98>
  61847. 8019486: 331f adds r3, #31
  61848. 8019488: 115b asrs r3, r3, #5
  61849. 801948a: f852 2023 ldr.w r2, [r2, r3, lsl #2]
  61850. 801948e: 68fb ldr r3, [r7, #12]
  61851. 8019490: f003 031f and.w r3, r3, #31
  61852. 8019494: fa22 f303 lsr.w r3, r2, r3
  61853. 8019498: f003 0301 and.w r3, r3, #1
  61854. 801949c: 2b00 cmp r3, #0
  61855. 801949e: d001 beq.n 80194a4 <select_check_waiters+0xb4>
  61856. do_signal = 1;
  61857. 80194a0: 2301 movs r3, #1
  61858. 80194a2: 613b str r3, [r7, #16]
  61859. }
  61860. }
  61861. if (has_errevent) {
  61862. 80194a4: 683b ldr r3, [r7, #0]
  61863. 80194a6: 2b00 cmp r3, #0
  61864. 80194a8: d01a beq.n 80194e0 <select_check_waiters+0xf0>
  61865. if (!do_signal && scb->exceptset && FD_ISSET(s, scb->exceptset)) {
  61866. 80194aa: 693b ldr r3, [r7, #16]
  61867. 80194ac: 2b00 cmp r3, #0
  61868. 80194ae: d117 bne.n 80194e0 <select_check_waiters+0xf0>
  61869. 80194b0: 697b ldr r3, [r7, #20]
  61870. 80194b2: 691b ldr r3, [r3, #16]
  61871. 80194b4: 2b00 cmp r3, #0
  61872. 80194b6: d013 beq.n 80194e0 <select_check_waiters+0xf0>
  61873. 80194b8: 697b ldr r3, [r7, #20]
  61874. 80194ba: 691a ldr r2, [r3, #16]
  61875. 80194bc: 68fb ldr r3, [r7, #12]
  61876. 80194be: 2b00 cmp r3, #0
  61877. 80194c0: da00 bge.n 80194c4 <select_check_waiters+0xd4>
  61878. 80194c2: 331f adds r3, #31
  61879. 80194c4: 115b asrs r3, r3, #5
  61880. 80194c6: f852 2023 ldr.w r2, [r2, r3, lsl #2]
  61881. 80194ca: 68fb ldr r3, [r7, #12]
  61882. 80194cc: f003 031f and.w r3, r3, #31
  61883. 80194d0: fa22 f303 lsr.w r3, r2, r3
  61884. 80194d4: f003 0301 and.w r3, r3, #1
  61885. 80194d8: 2b00 cmp r3, #0
  61886. 80194da: d001 beq.n 80194e0 <select_check_waiters+0xf0>
  61887. do_signal = 1;
  61888. 80194dc: 2301 movs r3, #1
  61889. 80194de: 613b str r3, [r7, #16]
  61890. }
  61891. }
  61892. }
  61893. #endif /* LWIP_SOCKET_SELECT */
  61894. if (do_signal) {
  61895. 80194e0: 693b ldr r3, [r7, #16]
  61896. 80194e2: 2b00 cmp r3, #0
  61897. 80194e4: d007 beq.n 80194f6 <select_check_waiters+0x106>
  61898. scb->sem_signalled = 1;
  61899. 80194e6: 697b ldr r3, [r7, #20]
  61900. 80194e8: 2201 movs r2, #1
  61901. 80194ea: 61da str r2, [r3, #28]
  61902. /* For !LWIP_TCPIP_CORE_LOCKING, we don't call SYS_ARCH_UNPROTECT() before signaling
  61903. the semaphore, as this might lead to the select thread taking itself off the list,
  61904. invalidating the semaphore. */
  61905. sys_sem_signal(SELECT_SEM_PTR(scb->sem));
  61906. 80194ec: 697b ldr r3, [r7, #20]
  61907. 80194ee: 3320 adds r3, #32
  61908. 80194f0: 4618 mov r0, r3
  61909. 80194f2: f00d fe8f bl 8027214 <sys_sem_signal>
  61910. for (scb = select_cb_list; scb != NULL; scb = scb->next) {
  61911. 80194f6: 697b ldr r3, [r7, #20]
  61912. 80194f8: 681b ldr r3, [r3, #0]
  61913. 80194fa: 617b str r3, [r7, #20]
  61914. 80194fc: 697b ldr r3, [r7, #20]
  61915. 80194fe: 2b00 cmp r3, #0
  61916. 8019500: d183 bne.n 801940a <select_check_waiters+0x1a>
  61917. /* remember the state of select_cb_list to detect changes */
  61918. last_select_cb_ctr = select_cb_ctr;
  61919. }
  61920. SYS_ARCH_UNPROTECT(lev);
  61921. #endif
  61922. }
  61923. 8019502: bf00 nop
  61924. 8019504: bf00 nop
  61925. 8019506: 3718 adds r7, #24
  61926. 8019508: 46bd mov sp, r7
  61927. 801950a: bd80 pop {r7, pc}
  61928. 801950c: 24024404 .word 0x24024404
  61929. 08019510 <lwip_ioctl>:
  61930. return err;
  61931. }
  61932. int
  61933. lwip_ioctl(int s, long cmd, void *argp)
  61934. {
  61935. 8019510: b580 push {r7, lr}
  61936. 8019512: b08c sub sp, #48 @ 0x30
  61937. 8019514: af00 add r7, sp, #0
  61938. 8019516: 60f8 str r0, [r7, #12]
  61939. 8019518: 60b9 str r1, [r7, #8]
  61940. 801951a: 607a str r2, [r7, #4]
  61941. struct lwip_sock *sock = get_socket(s);
  61942. 801951c: 68f8 ldr r0, [r7, #12]
  61943. 801951e: f7ff f813 bl 8018548 <get_socket>
  61944. 8019522: 6278 str r0, [r7, #36] @ 0x24
  61945. u8_t val;
  61946. #if LWIP_SO_RCVBUF
  61947. int recv_avail;
  61948. #endif /* LWIP_SO_RCVBUF */
  61949. if (!sock) {
  61950. 8019524: 6a7b ldr r3, [r7, #36] @ 0x24
  61951. 8019526: 2b00 cmp r3, #0
  61952. 8019528: d102 bne.n 8019530 <lwip_ioctl+0x20>
  61953. return -1;
  61954. 801952a: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  61955. 801952e: e089 b.n 8019644 <lwip_ioctl+0x134>
  61956. }
  61957. switch (cmd) {
  61958. 8019530: 68bb ldr r3, [r7, #8]
  61959. 8019532: 4a46 ldr r2, [pc, #280] @ (801964c <lwip_ioctl+0x13c>)
  61960. 8019534: 4293 cmp r3, r2
  61961. 8019536: d048 beq.n 80195ca <lwip_ioctl+0xba>
  61962. 8019538: 68bb ldr r3, [r7, #8]
  61963. 801953a: 4a45 ldr r2, [pc, #276] @ (8019650 <lwip_ioctl+0x140>)
  61964. 801953c: 4293 cmp r3, r2
  61965. 801953e: d176 bne.n 801962e <lwip_ioctl+0x11e>
  61966. #if LWIP_SO_RCVBUF || LWIP_FIONREAD_LINUXMODE
  61967. case FIONREAD:
  61968. if (!argp) {
  61969. 8019540: 687b ldr r3, [r7, #4]
  61970. 8019542: 2b00 cmp r3, #0
  61971. 8019544: d10a bne.n 801955c <lwip_ioctl+0x4c>
  61972. sock_set_errno(sock, EINVAL);
  61973. 8019546: 2316 movs r3, #22
  61974. 8019548: 61bb str r3, [r7, #24]
  61975. 801954a: 69bb ldr r3, [r7, #24]
  61976. 801954c: 2b00 cmp r3, #0
  61977. 801954e: d002 beq.n 8019556 <lwip_ioctl+0x46>
  61978. 8019550: 4a40 ldr r2, [pc, #256] @ (8019654 <lwip_ioctl+0x144>)
  61979. 8019552: 69bb ldr r3, [r7, #24]
  61980. 8019554: 6013 str r3, [r2, #0]
  61981. done_socket(sock);
  61982. return -1;
  61983. 8019556: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  61984. 801955a: e073 b.n 8019644 <lwip_ioctl+0x134>
  61985. }
  61986. #endif /* LWIP_FIONREAD_LINUXMODE */
  61987. #if LWIP_SO_RCVBUF
  61988. /* we come here if either LWIP_FIONREAD_LINUXMODE==0 or this is a TCP socket */
  61989. SYS_ARCH_GET(sock->conn->recv_avail, recv_avail);
  61990. 801955c: f00d fef0 bl 8027340 <sys_arch_protect>
  61991. 8019560: 6238 str r0, [r7, #32]
  61992. 8019562: 6a7b ldr r3, [r7, #36] @ 0x24
  61993. 8019564: 681b ldr r3, [r3, #0]
  61994. 8019566: 6a5b ldr r3, [r3, #36] @ 0x24
  61995. 8019568: 62fb str r3, [r7, #44] @ 0x2c
  61996. 801956a: 6a38 ldr r0, [r7, #32]
  61997. 801956c: f00d fef6 bl 802735c <sys_arch_unprotect>
  61998. if (recv_avail < 0) {
  61999. 8019570: 6afb ldr r3, [r7, #44] @ 0x2c
  62000. 8019572: 2b00 cmp r3, #0
  62001. 8019574: da01 bge.n 801957a <lwip_ioctl+0x6a>
  62002. recv_avail = 0;
  62003. 8019576: 2300 movs r3, #0
  62004. 8019578: 62fb str r3, [r7, #44] @ 0x2c
  62005. }
  62006. /* Check if there is data left from the last recv operation. /maq 041215 */
  62007. if (sock->lastdata.netbuf) {
  62008. 801957a: 6a7b ldr r3, [r7, #36] @ 0x24
  62009. 801957c: 685b ldr r3, [r3, #4]
  62010. 801957e: 2b00 cmp r3, #0
  62011. 8019580: d016 beq.n 80195b0 <lwip_ioctl+0xa0>
  62012. if (NETCONNTYPE_GROUP(netconn_type(sock->conn)) == NETCONN_TCP) {
  62013. 8019582: 6a7b ldr r3, [r7, #36] @ 0x24
  62014. 8019584: 681b ldr r3, [r3, #0]
  62015. 8019586: 781b ldrb r3, [r3, #0]
  62016. 8019588: f003 03f0 and.w r3, r3, #240 @ 0xf0
  62017. 801958c: 2b10 cmp r3, #16
  62018. 801958e: d107 bne.n 80195a0 <lwip_ioctl+0x90>
  62019. recv_avail += sock->lastdata.pbuf->tot_len;
  62020. 8019590: 6a7b ldr r3, [r7, #36] @ 0x24
  62021. 8019592: 685b ldr r3, [r3, #4]
  62022. 8019594: 891b ldrh r3, [r3, #8]
  62023. 8019596: 461a mov r2, r3
  62024. 8019598: 6afb ldr r3, [r7, #44] @ 0x2c
  62025. 801959a: 4413 add r3, r2
  62026. 801959c: 62fb str r3, [r7, #44] @ 0x2c
  62027. 801959e: e007 b.n 80195b0 <lwip_ioctl+0xa0>
  62028. } else {
  62029. recv_avail += sock->lastdata.netbuf->p->tot_len;
  62030. 80195a0: 6a7b ldr r3, [r7, #36] @ 0x24
  62031. 80195a2: 685b ldr r3, [r3, #4]
  62032. 80195a4: 681b ldr r3, [r3, #0]
  62033. 80195a6: 891b ldrh r3, [r3, #8]
  62034. 80195a8: 461a mov r2, r3
  62035. 80195aa: 6afb ldr r3, [r7, #44] @ 0x2c
  62036. 80195ac: 4413 add r3, r2
  62037. 80195ae: 62fb str r3, [r7, #44] @ 0x2c
  62038. }
  62039. }
  62040. *((int *)argp) = recv_avail;
  62041. 80195b0: 687b ldr r3, [r7, #4]
  62042. 80195b2: 6afa ldr r2, [r7, #44] @ 0x2c
  62043. 80195b4: 601a str r2, [r3, #0]
  62044. LWIP_DEBUGF(SOCKETS_DEBUG, ("lwip_ioctl(%d, FIONREAD, %p) = %"U16_F"\n", s, argp, *((u16_t *)argp)));
  62045. sock_set_errno(sock, 0);
  62046. 80195b6: 2300 movs r3, #0
  62047. 80195b8: 61fb str r3, [r7, #28]
  62048. 80195ba: 69fb ldr r3, [r7, #28]
  62049. 80195bc: 2b00 cmp r3, #0
  62050. 80195be: d002 beq.n 80195c6 <lwip_ioctl+0xb6>
  62051. 80195c0: 4a24 ldr r2, [pc, #144] @ (8019654 <lwip_ioctl+0x144>)
  62052. 80195c2: 69fb ldr r3, [r7, #28]
  62053. 80195c4: 6013 str r3, [r2, #0]
  62054. done_socket(sock);
  62055. return 0;
  62056. 80195c6: 2300 movs r3, #0
  62057. 80195c8: e03c b.n 8019644 <lwip_ioctl+0x134>
  62058. break;
  62059. #endif /* LWIP_SO_RCVBUF */
  62060. #endif /* LWIP_SO_RCVBUF || LWIP_FIONREAD_LINUXMODE */
  62061. case (long)FIONBIO:
  62062. val = 0;
  62063. 80195ca: 2300 movs r3, #0
  62064. 80195cc: f887 302b strb.w r3, [r7, #43] @ 0x2b
  62065. if (argp && *(int *)argp) {
  62066. 80195d0: 687b ldr r3, [r7, #4]
  62067. 80195d2: 2b00 cmp r3, #0
  62068. 80195d4: d006 beq.n 80195e4 <lwip_ioctl+0xd4>
  62069. 80195d6: 687b ldr r3, [r7, #4]
  62070. 80195d8: 681b ldr r3, [r3, #0]
  62071. 80195da: 2b00 cmp r3, #0
  62072. 80195dc: d002 beq.n 80195e4 <lwip_ioctl+0xd4>
  62073. val = 1;
  62074. 80195de: 2301 movs r3, #1
  62075. 80195e0: f887 302b strb.w r3, [r7, #43] @ 0x2b
  62076. }
  62077. netconn_set_nonblocking(sock->conn, val);
  62078. 80195e4: f897 302b ldrb.w r3, [r7, #43] @ 0x2b
  62079. 80195e8: 2b00 cmp r3, #0
  62080. 80195ea: d00b beq.n 8019604 <lwip_ioctl+0xf4>
  62081. 80195ec: 6a7b ldr r3, [r7, #36] @ 0x24
  62082. 80195ee: 681b ldr r3, [r3, #0]
  62083. 80195f0: f893 2028 ldrb.w r2, [r3, #40] @ 0x28
  62084. 80195f4: 6a7b ldr r3, [r7, #36] @ 0x24
  62085. 80195f6: 681b ldr r3, [r3, #0]
  62086. 80195f8: f042 0202 orr.w r2, r2, #2
  62087. 80195fc: b2d2 uxtb r2, r2
  62088. 80195fe: f883 2028 strb.w r2, [r3, #40] @ 0x28
  62089. 8019602: e00a b.n 801961a <lwip_ioctl+0x10a>
  62090. 8019604: 6a7b ldr r3, [r7, #36] @ 0x24
  62091. 8019606: 681b ldr r3, [r3, #0]
  62092. 8019608: f893 2028 ldrb.w r2, [r3, #40] @ 0x28
  62093. 801960c: 6a7b ldr r3, [r7, #36] @ 0x24
  62094. 801960e: 681b ldr r3, [r3, #0]
  62095. 8019610: f022 0202 bic.w r2, r2, #2
  62096. 8019614: b2d2 uxtb r2, r2
  62097. 8019616: f883 2028 strb.w r2, [r3, #40] @ 0x28
  62098. LWIP_DEBUGF(SOCKETS_DEBUG, ("lwip_ioctl(%d, FIONBIO, %d)\n", s, val));
  62099. sock_set_errno(sock, 0);
  62100. 801961a: 2300 movs r3, #0
  62101. 801961c: 617b str r3, [r7, #20]
  62102. 801961e: 697b ldr r3, [r7, #20]
  62103. 8019620: 2b00 cmp r3, #0
  62104. 8019622: d002 beq.n 801962a <lwip_ioctl+0x11a>
  62105. 8019624: 4a0b ldr r2, [pc, #44] @ (8019654 <lwip_ioctl+0x144>)
  62106. 8019626: 697b ldr r3, [r7, #20]
  62107. 8019628: 6013 str r3, [r2, #0]
  62108. done_socket(sock);
  62109. return 0;
  62110. 801962a: 2300 movs r3, #0
  62111. 801962c: e00a b.n 8019644 <lwip_ioctl+0x134>
  62112. default:
  62113. break;
  62114. 801962e: bf00 nop
  62115. } /* switch (cmd) */
  62116. LWIP_DEBUGF(SOCKETS_DEBUG, ("lwip_ioctl(%d, UNIMPL: 0x%lx, %p)\n", s, cmd, argp));
  62117. sock_set_errno(sock, ENOSYS); /* not yet implemented */
  62118. 8019630: 2326 movs r3, #38 @ 0x26
  62119. 8019632: 613b str r3, [r7, #16]
  62120. 8019634: 693b ldr r3, [r7, #16]
  62121. 8019636: 2b00 cmp r3, #0
  62122. 8019638: d002 beq.n 8019640 <lwip_ioctl+0x130>
  62123. 801963a: 4a06 ldr r2, [pc, #24] @ (8019654 <lwip_ioctl+0x144>)
  62124. 801963c: 693b ldr r3, [r7, #16]
  62125. 801963e: 6013 str r3, [r2, #0]
  62126. done_socket(sock);
  62127. return -1;
  62128. 8019640: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  62129. }
  62130. 8019644: 4618 mov r0, r3
  62131. 8019646: 3730 adds r7, #48 @ 0x30
  62132. 8019648: 46bd mov sp, r7
  62133. 801964a: bd80 pop {r7, pc}
  62134. 801964c: 8004667e .word 0x8004667e
  62135. 8019650: 4004667f .word 0x4004667f
  62136. 8019654: 2402b260 .word 0x2402b260
  62137. 08019658 <tcpip_timeouts_mbox_fetch>:
  62138. * @param mbox the mbox to fetch the message from
  62139. * @param msg the place to store the message
  62140. */
  62141. static void
  62142. tcpip_timeouts_mbox_fetch(sys_mbox_t *mbox, void **msg)
  62143. {
  62144. 8019658: b580 push {r7, lr}
  62145. 801965a: b084 sub sp, #16
  62146. 801965c: af00 add r7, sp, #0
  62147. 801965e: 6078 str r0, [r7, #4]
  62148. 8019660: 6039 str r1, [r7, #0]
  62149. u32_t sleeptime, res;
  62150. again:
  62151. LWIP_ASSERT_CORE_LOCKED();
  62152. 8019662: f7f7 fcdb bl 801101c <sys_check_core_locking>
  62153. sleeptime = sys_timeouts_sleeptime();
  62154. 8019666: f008 fb41 bl 8021cec <sys_timeouts_sleeptime>
  62155. 801966a: 60f8 str r0, [r7, #12]
  62156. if (sleeptime == SYS_TIMEOUTS_SLEEPTIME_INFINITE) {
  62157. 801966c: 68fb ldr r3, [r7, #12]
  62158. 801966e: f1b3 3fff cmp.w r3, #4294967295 @ 0xffffffff
  62159. 8019672: d109 bne.n 8019688 <tcpip_timeouts_mbox_fetch+0x30>
  62160. UNLOCK_TCPIP_CORE();
  62161. 8019674: f7f7 fcc4 bl 8011000 <sys_unlock_tcpip_core>
  62162. sys_arch_mbox_fetch(mbox, msg, 0);
  62163. 8019678: 2200 movs r2, #0
  62164. 801967a: 6839 ldr r1, [r7, #0]
  62165. 801967c: 6878 ldr r0, [r7, #4]
  62166. 801967e: f00d fd0d bl 802709c <sys_arch_mbox_fetch>
  62167. LOCK_TCPIP_CORE();
  62168. 8019682: f7f7 fcad bl 8010fe0 <sys_lock_tcpip_core>
  62169. return;
  62170. 8019686: e016 b.n 80196b6 <tcpip_timeouts_mbox_fetch+0x5e>
  62171. } else if (sleeptime == 0) {
  62172. 8019688: 68fb ldr r3, [r7, #12]
  62173. 801968a: 2b00 cmp r3, #0
  62174. 801968c: d102 bne.n 8019694 <tcpip_timeouts_mbox_fetch+0x3c>
  62175. sys_check_timeouts();
  62176. 801968e: f008 faf1 bl 8021c74 <sys_check_timeouts>
  62177. /* We try again to fetch a message from the mbox. */
  62178. goto again;
  62179. 8019692: e7e6 b.n 8019662 <tcpip_timeouts_mbox_fetch+0xa>
  62180. }
  62181. UNLOCK_TCPIP_CORE();
  62182. 8019694: f7f7 fcb4 bl 8011000 <sys_unlock_tcpip_core>
  62183. res = sys_arch_mbox_fetch(mbox, msg, sleeptime);
  62184. 8019698: 68fa ldr r2, [r7, #12]
  62185. 801969a: 6839 ldr r1, [r7, #0]
  62186. 801969c: 6878 ldr r0, [r7, #4]
  62187. 801969e: f00d fcfd bl 802709c <sys_arch_mbox_fetch>
  62188. 80196a2: 60b8 str r0, [r7, #8]
  62189. LOCK_TCPIP_CORE();
  62190. 80196a4: f7f7 fc9c bl 8010fe0 <sys_lock_tcpip_core>
  62191. if (res == SYS_ARCH_TIMEOUT) {
  62192. 80196a8: 68bb ldr r3, [r7, #8]
  62193. 80196aa: f1b3 3fff cmp.w r3, #4294967295 @ 0xffffffff
  62194. 80196ae: d102 bne.n 80196b6 <tcpip_timeouts_mbox_fetch+0x5e>
  62195. /* If a SYS_ARCH_TIMEOUT value is returned, a timeout occurred
  62196. before a message could be fetched. */
  62197. sys_check_timeouts();
  62198. 80196b0: f008 fae0 bl 8021c74 <sys_check_timeouts>
  62199. /* We try again to fetch a message from the mbox. */
  62200. goto again;
  62201. 80196b4: e7d5 b.n 8019662 <tcpip_timeouts_mbox_fetch+0xa>
  62202. }
  62203. }
  62204. 80196b6: 3710 adds r7, #16
  62205. 80196b8: 46bd mov sp, r7
  62206. 80196ba: bd80 pop {r7, pc}
  62207. 080196bc <tcpip_thread>:
  62208. *
  62209. * @param arg unused argument
  62210. */
  62211. static void
  62212. tcpip_thread(void *arg)
  62213. {
  62214. 80196bc: b580 push {r7, lr}
  62215. 80196be: b084 sub sp, #16
  62216. 80196c0: af00 add r7, sp, #0
  62217. 80196c2: 6078 str r0, [r7, #4]
  62218. struct tcpip_msg *msg;
  62219. LWIP_UNUSED_ARG(arg);
  62220. LWIP_MARK_TCPIP_THREAD();
  62221. 80196c4: f7f7 fce6 bl 8011094 <sys_mark_tcpip_thread>
  62222. LOCK_TCPIP_CORE();
  62223. 80196c8: f7f7 fc8a bl 8010fe0 <sys_lock_tcpip_core>
  62224. if (tcpip_init_done != NULL) {
  62225. 80196cc: 4b0f ldr r3, [pc, #60] @ (801970c <tcpip_thread+0x50>)
  62226. 80196ce: 681b ldr r3, [r3, #0]
  62227. 80196d0: 2b00 cmp r3, #0
  62228. 80196d2: d005 beq.n 80196e0 <tcpip_thread+0x24>
  62229. tcpip_init_done(tcpip_init_done_arg);
  62230. 80196d4: 4b0d ldr r3, [pc, #52] @ (801970c <tcpip_thread+0x50>)
  62231. 80196d6: 681b ldr r3, [r3, #0]
  62232. 80196d8: 4a0d ldr r2, [pc, #52] @ (8019710 <tcpip_thread+0x54>)
  62233. 80196da: 6812 ldr r2, [r2, #0]
  62234. 80196dc: 4610 mov r0, r2
  62235. 80196de: 4798 blx r3
  62236. }
  62237. while (1) { /* MAIN Loop */
  62238. LWIP_TCPIP_THREAD_ALIVE();
  62239. /* wait for a message, timeouts are processed while waiting */
  62240. TCPIP_MBOX_FETCH(&tcpip_mbox, (void **)&msg);
  62241. 80196e0: f107 030c add.w r3, r7, #12
  62242. 80196e4: 4619 mov r1, r3
  62243. 80196e6: 480b ldr r0, [pc, #44] @ (8019714 <tcpip_thread+0x58>)
  62244. 80196e8: f7ff ffb6 bl 8019658 <tcpip_timeouts_mbox_fetch>
  62245. if (msg == NULL) {
  62246. 80196ec: 68fb ldr r3, [r7, #12]
  62247. 80196ee: 2b00 cmp r3, #0
  62248. 80196f0: d106 bne.n 8019700 <tcpip_thread+0x44>
  62249. LWIP_DEBUGF(TCPIP_DEBUG, ("tcpip_thread: invalid message: NULL\n"));
  62250. LWIP_ASSERT("tcpip_thread: invalid message", 0);
  62251. 80196f2: 4b09 ldr r3, [pc, #36] @ (8019718 <tcpip_thread+0x5c>)
  62252. 80196f4: 2291 movs r2, #145 @ 0x91
  62253. 80196f6: 4909 ldr r1, [pc, #36] @ (801971c <tcpip_thread+0x60>)
  62254. 80196f8: 4809 ldr r0, [pc, #36] @ (8019720 <tcpip_thread+0x64>)
  62255. 80196fa: f011 f8b7 bl 802a86c <iprintf>
  62256. continue;
  62257. 80196fe: e003 b.n 8019708 <tcpip_thread+0x4c>
  62258. }
  62259. tcpip_thread_handle_msg(msg);
  62260. 8019700: 68fb ldr r3, [r7, #12]
  62261. 8019702: 4618 mov r0, r3
  62262. 8019704: f000 f80e bl 8019724 <tcpip_thread_handle_msg>
  62263. TCPIP_MBOX_FETCH(&tcpip_mbox, (void **)&msg);
  62264. 8019708: e7ea b.n 80196e0 <tcpip_thread+0x24>
  62265. 801970a: bf00 nop
  62266. 801970c: 24024408 .word 0x24024408
  62267. 8019710: 2402440c .word 0x2402440c
  62268. 8019714: 24024410 .word 0x24024410
  62269. 8019718: 0802e99c .word 0x0802e99c
  62270. 801971c: 0802e9cc .word 0x0802e9cc
  62271. 8019720: 0802e9ec .word 0x0802e9ec
  62272. 08019724 <tcpip_thread_handle_msg>:
  62273. /* Handle a single tcpip_msg
  62274. * This is in its own function for access by tests only.
  62275. */
  62276. static void
  62277. tcpip_thread_handle_msg(struct tcpip_msg *msg)
  62278. {
  62279. 8019724: b580 push {r7, lr}
  62280. 8019726: b082 sub sp, #8
  62281. 8019728: af00 add r7, sp, #0
  62282. 801972a: 6078 str r0, [r7, #4]
  62283. switch (msg->type) {
  62284. 801972c: 687b ldr r3, [r7, #4]
  62285. 801972e: 781b ldrb r3, [r3, #0]
  62286. 8019730: 2b02 cmp r3, #2
  62287. 8019732: d026 beq.n 8019782 <tcpip_thread_handle_msg+0x5e>
  62288. 8019734: 2b02 cmp r3, #2
  62289. 8019736: dc2b bgt.n 8019790 <tcpip_thread_handle_msg+0x6c>
  62290. 8019738: 2b00 cmp r3, #0
  62291. 801973a: d002 beq.n 8019742 <tcpip_thread_handle_msg+0x1e>
  62292. 801973c: 2b01 cmp r3, #1
  62293. 801973e: d015 beq.n 801976c <tcpip_thread_handle_msg+0x48>
  62294. 8019740: e026 b.n 8019790 <tcpip_thread_handle_msg+0x6c>
  62295. #endif /* !LWIP_TCPIP_CORE_LOCKING */
  62296. #if !LWIP_TCPIP_CORE_LOCKING_INPUT
  62297. case TCPIP_MSG_INPKT:
  62298. LWIP_DEBUGF(TCPIP_DEBUG, ("tcpip_thread: PACKET %p\n", (void *)msg));
  62299. if (msg->msg.inp.input_fn(msg->msg.inp.p, msg->msg.inp.netif) != ERR_OK) {
  62300. 8019742: 687b ldr r3, [r7, #4]
  62301. 8019744: 68db ldr r3, [r3, #12]
  62302. 8019746: 687a ldr r2, [r7, #4]
  62303. 8019748: 6850 ldr r0, [r2, #4]
  62304. 801974a: 687a ldr r2, [r7, #4]
  62305. 801974c: 6892 ldr r2, [r2, #8]
  62306. 801974e: 4611 mov r1, r2
  62307. 8019750: 4798 blx r3
  62308. 8019752: 4603 mov r3, r0
  62309. 8019754: 2b00 cmp r3, #0
  62310. 8019756: d004 beq.n 8019762 <tcpip_thread_handle_msg+0x3e>
  62311. pbuf_free(msg->msg.inp.p);
  62312. 8019758: 687b ldr r3, [r7, #4]
  62313. 801975a: 685b ldr r3, [r3, #4]
  62314. 801975c: 4618 mov r0, r3
  62315. 801975e: f001 fe0d bl 801b37c <pbuf_free>
  62316. }
  62317. memp_free(MEMP_TCPIP_MSG_INPKT, msg);
  62318. 8019762: 6879 ldr r1, [r7, #4]
  62319. 8019764: 2009 movs r0, #9
  62320. 8019766: f000 ff1b bl 801a5a0 <memp_free>
  62321. break;
  62322. 801976a: e018 b.n 801979e <tcpip_thread_handle_msg+0x7a>
  62323. break;
  62324. #endif /* LWIP_TCPIP_TIMEOUT && LWIP_TIMERS */
  62325. case TCPIP_MSG_CALLBACK:
  62326. LWIP_DEBUGF(TCPIP_DEBUG, ("tcpip_thread: CALLBACK %p\n", (void *)msg));
  62327. msg->msg.cb.function(msg->msg.cb.ctx);
  62328. 801976c: 687b ldr r3, [r7, #4]
  62329. 801976e: 685b ldr r3, [r3, #4]
  62330. 8019770: 687a ldr r2, [r7, #4]
  62331. 8019772: 6892 ldr r2, [r2, #8]
  62332. 8019774: 4610 mov r0, r2
  62333. 8019776: 4798 blx r3
  62334. memp_free(MEMP_TCPIP_MSG_API, msg);
  62335. 8019778: 6879 ldr r1, [r7, #4]
  62336. 801977a: 2008 movs r0, #8
  62337. 801977c: f000 ff10 bl 801a5a0 <memp_free>
  62338. break;
  62339. 8019780: e00d b.n 801979e <tcpip_thread_handle_msg+0x7a>
  62340. case TCPIP_MSG_CALLBACK_STATIC:
  62341. LWIP_DEBUGF(TCPIP_DEBUG, ("tcpip_thread: CALLBACK_STATIC %p\n", (void *)msg));
  62342. msg->msg.cb.function(msg->msg.cb.ctx);
  62343. 8019782: 687b ldr r3, [r7, #4]
  62344. 8019784: 685b ldr r3, [r3, #4]
  62345. 8019786: 687a ldr r2, [r7, #4]
  62346. 8019788: 6892 ldr r2, [r2, #8]
  62347. 801978a: 4610 mov r0, r2
  62348. 801978c: 4798 blx r3
  62349. break;
  62350. 801978e: e006 b.n 801979e <tcpip_thread_handle_msg+0x7a>
  62351. default:
  62352. LWIP_DEBUGF(TCPIP_DEBUG, ("tcpip_thread: invalid message: %d\n", msg->type));
  62353. LWIP_ASSERT("tcpip_thread: invalid message", 0);
  62354. 8019790: 4b05 ldr r3, [pc, #20] @ (80197a8 <tcpip_thread_handle_msg+0x84>)
  62355. 8019792: 22cf movs r2, #207 @ 0xcf
  62356. 8019794: 4905 ldr r1, [pc, #20] @ (80197ac <tcpip_thread_handle_msg+0x88>)
  62357. 8019796: 4806 ldr r0, [pc, #24] @ (80197b0 <tcpip_thread_handle_msg+0x8c>)
  62358. 8019798: f011 f868 bl 802a86c <iprintf>
  62359. break;
  62360. 801979c: bf00 nop
  62361. }
  62362. }
  62363. 801979e: bf00 nop
  62364. 80197a0: 3708 adds r7, #8
  62365. 80197a2: 46bd mov sp, r7
  62366. 80197a4: bd80 pop {r7, pc}
  62367. 80197a6: bf00 nop
  62368. 80197a8: 0802e99c .word 0x0802e99c
  62369. 80197ac: 0802e9cc .word 0x0802e9cc
  62370. 80197b0: 0802e9ec .word 0x0802e9ec
  62371. 080197b4 <tcpip_inpkt>:
  62372. * @param inp the network interface on which the packet was received
  62373. * @param input_fn input function to call
  62374. */
  62375. err_t
  62376. tcpip_inpkt(struct pbuf *p, struct netif *inp, netif_input_fn input_fn)
  62377. {
  62378. 80197b4: b580 push {r7, lr}
  62379. 80197b6: b086 sub sp, #24
  62380. 80197b8: af00 add r7, sp, #0
  62381. 80197ba: 60f8 str r0, [r7, #12]
  62382. 80197bc: 60b9 str r1, [r7, #8]
  62383. 80197be: 607a str r2, [r7, #4]
  62384. UNLOCK_TCPIP_CORE();
  62385. return ret;
  62386. #else /* LWIP_TCPIP_CORE_LOCKING_INPUT */
  62387. struct tcpip_msg *msg;
  62388. LWIP_ASSERT("Invalid mbox", sys_mbox_valid_val(tcpip_mbox));
  62389. 80197c0: 481a ldr r0, [pc, #104] @ (801982c <tcpip_inpkt+0x78>)
  62390. 80197c2: f00d fcb3 bl 802712c <sys_mbox_valid>
  62391. 80197c6: 4603 mov r3, r0
  62392. 80197c8: 2b00 cmp r3, #0
  62393. 80197ca: d105 bne.n 80197d8 <tcpip_inpkt+0x24>
  62394. 80197cc: 4b18 ldr r3, [pc, #96] @ (8019830 <tcpip_inpkt+0x7c>)
  62395. 80197ce: 22fc movs r2, #252 @ 0xfc
  62396. 80197d0: 4918 ldr r1, [pc, #96] @ (8019834 <tcpip_inpkt+0x80>)
  62397. 80197d2: 4819 ldr r0, [pc, #100] @ (8019838 <tcpip_inpkt+0x84>)
  62398. 80197d4: f011 f84a bl 802a86c <iprintf>
  62399. msg = (struct tcpip_msg *)memp_malloc(MEMP_TCPIP_MSG_INPKT);
  62400. 80197d8: 2009 movs r0, #9
  62401. 80197da: f000 fe6b bl 801a4b4 <memp_malloc>
  62402. 80197de: 6178 str r0, [r7, #20]
  62403. if (msg == NULL) {
  62404. 80197e0: 697b ldr r3, [r7, #20]
  62405. 80197e2: 2b00 cmp r3, #0
  62406. 80197e4: d102 bne.n 80197ec <tcpip_inpkt+0x38>
  62407. return ERR_MEM;
  62408. 80197e6: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  62409. 80197ea: e01a b.n 8019822 <tcpip_inpkt+0x6e>
  62410. }
  62411. msg->type = TCPIP_MSG_INPKT;
  62412. 80197ec: 697b ldr r3, [r7, #20]
  62413. 80197ee: 2200 movs r2, #0
  62414. 80197f0: 701a strb r2, [r3, #0]
  62415. msg->msg.inp.p = p;
  62416. 80197f2: 697b ldr r3, [r7, #20]
  62417. 80197f4: 68fa ldr r2, [r7, #12]
  62418. 80197f6: 605a str r2, [r3, #4]
  62419. msg->msg.inp.netif = inp;
  62420. 80197f8: 697b ldr r3, [r7, #20]
  62421. 80197fa: 68ba ldr r2, [r7, #8]
  62422. 80197fc: 609a str r2, [r3, #8]
  62423. msg->msg.inp.input_fn = input_fn;
  62424. 80197fe: 697b ldr r3, [r7, #20]
  62425. 8019800: 687a ldr r2, [r7, #4]
  62426. 8019802: 60da str r2, [r3, #12]
  62427. if (sys_mbox_trypost(&tcpip_mbox, msg) != ERR_OK) {
  62428. 8019804: 6979 ldr r1, [r7, #20]
  62429. 8019806: 4809 ldr r0, [pc, #36] @ (801982c <tcpip_inpkt+0x78>)
  62430. 8019808: f00d fc2e bl 8027068 <sys_mbox_trypost>
  62431. 801980c: 4603 mov r3, r0
  62432. 801980e: 2b00 cmp r3, #0
  62433. 8019810: d006 beq.n 8019820 <tcpip_inpkt+0x6c>
  62434. memp_free(MEMP_TCPIP_MSG_INPKT, msg);
  62435. 8019812: 6979 ldr r1, [r7, #20]
  62436. 8019814: 2009 movs r0, #9
  62437. 8019816: f000 fec3 bl 801a5a0 <memp_free>
  62438. return ERR_MEM;
  62439. 801981a: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  62440. 801981e: e000 b.n 8019822 <tcpip_inpkt+0x6e>
  62441. }
  62442. return ERR_OK;
  62443. 8019820: 2300 movs r3, #0
  62444. #endif /* LWIP_TCPIP_CORE_LOCKING_INPUT */
  62445. }
  62446. 8019822: 4618 mov r0, r3
  62447. 8019824: 3718 adds r7, #24
  62448. 8019826: 46bd mov sp, r7
  62449. 8019828: bd80 pop {r7, pc}
  62450. 801982a: bf00 nop
  62451. 801982c: 24024410 .word 0x24024410
  62452. 8019830: 0802e99c .word 0x0802e99c
  62453. 8019834: 0802ea14 .word 0x0802ea14
  62454. 8019838: 0802e9ec .word 0x0802e9ec
  62455. 0801983c <tcpip_input>:
  62456. * NETIF_FLAG_ETHERNET flags)
  62457. * @param inp the network interface on which the packet was received
  62458. */
  62459. err_t
  62460. tcpip_input(struct pbuf *p, struct netif *inp)
  62461. {
  62462. 801983c: b580 push {r7, lr}
  62463. 801983e: b082 sub sp, #8
  62464. 8019840: af00 add r7, sp, #0
  62465. 8019842: 6078 str r0, [r7, #4]
  62466. 8019844: 6039 str r1, [r7, #0]
  62467. #if LWIP_ETHERNET
  62468. if (inp->flags & (NETIF_FLAG_ETHARP | NETIF_FLAG_ETHERNET)) {
  62469. 8019846: 683b ldr r3, [r7, #0]
  62470. 8019848: f893 3031 ldrb.w r3, [r3, #49] @ 0x31
  62471. 801984c: f003 0318 and.w r3, r3, #24
  62472. 8019850: 2b00 cmp r3, #0
  62473. 8019852: d006 beq.n 8019862 <tcpip_input+0x26>
  62474. return tcpip_inpkt(p, inp, ethernet_input);
  62475. 8019854: 4a08 ldr r2, [pc, #32] @ (8019878 <tcpip_input+0x3c>)
  62476. 8019856: 6839 ldr r1, [r7, #0]
  62477. 8019858: 6878 ldr r0, [r7, #4]
  62478. 801985a: f7ff ffab bl 80197b4 <tcpip_inpkt>
  62479. 801985e: 4603 mov r3, r0
  62480. 8019860: e005 b.n 801986e <tcpip_input+0x32>
  62481. } else
  62482. #endif /* LWIP_ETHERNET */
  62483. return tcpip_inpkt(p, inp, ip_input);
  62484. 8019862: 4a06 ldr r2, [pc, #24] @ (801987c <tcpip_input+0x40>)
  62485. 8019864: 6839 ldr r1, [r7, #0]
  62486. 8019866: 6878 ldr r0, [r7, #4]
  62487. 8019868: f7ff ffa4 bl 80197b4 <tcpip_inpkt>
  62488. 801986c: 4603 mov r3, r0
  62489. }
  62490. 801986e: 4618 mov r0, r3
  62491. 8019870: 3708 adds r7, #8
  62492. 8019872: 46bd mov sp, r7
  62493. 8019874: bd80 pop {r7, pc}
  62494. 8019876: bf00 nop
  62495. 8019878: 08026e5d .word 0x08026e5d
  62496. 801987c: 08025985 .word 0x08025985
  62497. 08019880 <tcpip_try_callback>:
  62498. *
  62499. * @see tcpip_callback
  62500. */
  62501. err_t
  62502. tcpip_try_callback(tcpip_callback_fn function, void *ctx)
  62503. {
  62504. 8019880: b580 push {r7, lr}
  62505. 8019882: b084 sub sp, #16
  62506. 8019884: af00 add r7, sp, #0
  62507. 8019886: 6078 str r0, [r7, #4]
  62508. 8019888: 6039 str r1, [r7, #0]
  62509. struct tcpip_msg *msg;
  62510. LWIP_ASSERT("Invalid mbox", sys_mbox_valid_val(tcpip_mbox));
  62511. 801988a: 4819 ldr r0, [pc, #100] @ (80198f0 <tcpip_try_callback+0x70>)
  62512. 801988c: f00d fc4e bl 802712c <sys_mbox_valid>
  62513. 8019890: 4603 mov r3, r0
  62514. 8019892: 2b00 cmp r3, #0
  62515. 8019894: d106 bne.n 80198a4 <tcpip_try_callback+0x24>
  62516. 8019896: 4b17 ldr r3, [pc, #92] @ (80198f4 <tcpip_try_callback+0x74>)
  62517. 8019898: f240 125d movw r2, #349 @ 0x15d
  62518. 801989c: 4916 ldr r1, [pc, #88] @ (80198f8 <tcpip_try_callback+0x78>)
  62519. 801989e: 4817 ldr r0, [pc, #92] @ (80198fc <tcpip_try_callback+0x7c>)
  62520. 80198a0: f010 ffe4 bl 802a86c <iprintf>
  62521. msg = (struct tcpip_msg *)memp_malloc(MEMP_TCPIP_MSG_API);
  62522. 80198a4: 2008 movs r0, #8
  62523. 80198a6: f000 fe05 bl 801a4b4 <memp_malloc>
  62524. 80198aa: 60f8 str r0, [r7, #12]
  62525. if (msg == NULL) {
  62526. 80198ac: 68fb ldr r3, [r7, #12]
  62527. 80198ae: 2b00 cmp r3, #0
  62528. 80198b0: d102 bne.n 80198b8 <tcpip_try_callback+0x38>
  62529. return ERR_MEM;
  62530. 80198b2: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  62531. 80198b6: e017 b.n 80198e8 <tcpip_try_callback+0x68>
  62532. }
  62533. msg->type = TCPIP_MSG_CALLBACK;
  62534. 80198b8: 68fb ldr r3, [r7, #12]
  62535. 80198ba: 2201 movs r2, #1
  62536. 80198bc: 701a strb r2, [r3, #0]
  62537. msg->msg.cb.function = function;
  62538. 80198be: 68fb ldr r3, [r7, #12]
  62539. 80198c0: 687a ldr r2, [r7, #4]
  62540. 80198c2: 605a str r2, [r3, #4]
  62541. msg->msg.cb.ctx = ctx;
  62542. 80198c4: 68fb ldr r3, [r7, #12]
  62543. 80198c6: 683a ldr r2, [r7, #0]
  62544. 80198c8: 609a str r2, [r3, #8]
  62545. if (sys_mbox_trypost(&tcpip_mbox, msg) != ERR_OK) {
  62546. 80198ca: 68f9 ldr r1, [r7, #12]
  62547. 80198cc: 4808 ldr r0, [pc, #32] @ (80198f0 <tcpip_try_callback+0x70>)
  62548. 80198ce: f00d fbcb bl 8027068 <sys_mbox_trypost>
  62549. 80198d2: 4603 mov r3, r0
  62550. 80198d4: 2b00 cmp r3, #0
  62551. 80198d6: d006 beq.n 80198e6 <tcpip_try_callback+0x66>
  62552. memp_free(MEMP_TCPIP_MSG_API, msg);
  62553. 80198d8: 68f9 ldr r1, [r7, #12]
  62554. 80198da: 2008 movs r0, #8
  62555. 80198dc: f000 fe60 bl 801a5a0 <memp_free>
  62556. return ERR_MEM;
  62557. 80198e0: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  62558. 80198e4: e000 b.n 80198e8 <tcpip_try_callback+0x68>
  62559. }
  62560. return ERR_OK;
  62561. 80198e6: 2300 movs r3, #0
  62562. }
  62563. 80198e8: 4618 mov r0, r3
  62564. 80198ea: 3710 adds r7, #16
  62565. 80198ec: 46bd mov sp, r7
  62566. 80198ee: bd80 pop {r7, pc}
  62567. 80198f0: 24024410 .word 0x24024410
  62568. 80198f4: 0802e99c .word 0x0802e99c
  62569. 80198f8: 0802ea14 .word 0x0802ea14
  62570. 80198fc: 0802e9ec .word 0x0802e9ec
  62571. 08019900 <tcpip_send_msg_wait_sem>:
  62572. * @param sem semaphore to wait on
  62573. * @return ERR_OK if the function was called, another err_t if not
  62574. */
  62575. err_t
  62576. tcpip_send_msg_wait_sem(tcpip_callback_fn fn, void *apimsg, sys_sem_t *sem)
  62577. {
  62578. 8019900: b580 push {r7, lr}
  62579. 8019902: b084 sub sp, #16
  62580. 8019904: af00 add r7, sp, #0
  62581. 8019906: 60f8 str r0, [r7, #12]
  62582. 8019908: 60b9 str r1, [r7, #8]
  62583. 801990a: 607a str r2, [r7, #4]
  62584. #if LWIP_TCPIP_CORE_LOCKING
  62585. LWIP_UNUSED_ARG(sem);
  62586. LOCK_TCPIP_CORE();
  62587. 801990c: f7f7 fb68 bl 8010fe0 <sys_lock_tcpip_core>
  62588. fn(apimsg);
  62589. 8019910: 68fb ldr r3, [r7, #12]
  62590. 8019912: 68b8 ldr r0, [r7, #8]
  62591. 8019914: 4798 blx r3
  62592. UNLOCK_TCPIP_CORE();
  62593. 8019916: f7f7 fb73 bl 8011000 <sys_unlock_tcpip_core>
  62594. return ERR_OK;
  62595. 801991a: 2300 movs r3, #0
  62596. sys_mbox_post(&tcpip_mbox, &TCPIP_MSG_VAR_REF(msg));
  62597. sys_arch_sem_wait(sem, 0);
  62598. TCPIP_MSG_VAR_FREE(msg);
  62599. return ERR_OK;
  62600. #endif /* LWIP_TCPIP_CORE_LOCKING */
  62601. }
  62602. 801991c: 4618 mov r0, r3
  62603. 801991e: 3710 adds r7, #16
  62604. 8019920: 46bd mov sp, r7
  62605. 8019922: bd80 pop {r7, pc}
  62606. 08019924 <tcpip_init>:
  62607. * @param initfunc a function to call when tcpip_thread is running and finished initializing
  62608. * @param arg argument to pass to initfunc
  62609. */
  62610. void
  62611. tcpip_init(tcpip_init_done_fn initfunc, void *arg)
  62612. {
  62613. 8019924: b580 push {r7, lr}
  62614. 8019926: b084 sub sp, #16
  62615. 8019928: af02 add r7, sp, #8
  62616. 801992a: 6078 str r0, [r7, #4]
  62617. 801992c: 6039 str r1, [r7, #0]
  62618. lwip_init();
  62619. 801992e: f000 f92d bl 8019b8c <lwip_init>
  62620. tcpip_init_done = initfunc;
  62621. 8019932: 4a17 ldr r2, [pc, #92] @ (8019990 <tcpip_init+0x6c>)
  62622. 8019934: 687b ldr r3, [r7, #4]
  62623. 8019936: 6013 str r3, [r2, #0]
  62624. tcpip_init_done_arg = arg;
  62625. 8019938: 4a16 ldr r2, [pc, #88] @ (8019994 <tcpip_init+0x70>)
  62626. 801993a: 683b ldr r3, [r7, #0]
  62627. 801993c: 6013 str r3, [r2, #0]
  62628. if (sys_mbox_new(&tcpip_mbox, TCPIP_MBOX_SIZE) != ERR_OK) {
  62629. 801993e: 2106 movs r1, #6
  62630. 8019940: 4815 ldr r0, [pc, #84] @ (8019998 <tcpip_init+0x74>)
  62631. 8019942: f00d fb65 bl 8027010 <sys_mbox_new>
  62632. 8019946: 4603 mov r3, r0
  62633. 8019948: 2b00 cmp r3, #0
  62634. 801994a: d006 beq.n 801995a <tcpip_init+0x36>
  62635. LWIP_ASSERT("failed to create tcpip_thread mbox", 0);
  62636. 801994c: 4b13 ldr r3, [pc, #76] @ (801999c <tcpip_init+0x78>)
  62637. 801994e: f240 2261 movw r2, #609 @ 0x261
  62638. 8019952: 4913 ldr r1, [pc, #76] @ (80199a0 <tcpip_init+0x7c>)
  62639. 8019954: 4813 ldr r0, [pc, #76] @ (80199a4 <tcpip_init+0x80>)
  62640. 8019956: f010 ff89 bl 802a86c <iprintf>
  62641. }
  62642. #if LWIP_TCPIP_CORE_LOCKING
  62643. if (sys_mutex_new(&lock_tcpip_core) != ERR_OK) {
  62644. 801995a: 4813 ldr r0, [pc, #76] @ (80199a8 <tcpip_init+0x84>)
  62645. 801995c: f00d fc9e bl 802729c <sys_mutex_new>
  62646. 8019960: 4603 mov r3, r0
  62647. 8019962: 2b00 cmp r3, #0
  62648. 8019964: d006 beq.n 8019974 <tcpip_init+0x50>
  62649. LWIP_ASSERT("failed to create lock_tcpip_core", 0);
  62650. 8019966: 4b0d ldr r3, [pc, #52] @ (801999c <tcpip_init+0x78>)
  62651. 8019968: f240 2265 movw r2, #613 @ 0x265
  62652. 801996c: 490f ldr r1, [pc, #60] @ (80199ac <tcpip_init+0x88>)
  62653. 801996e: 480d ldr r0, [pc, #52] @ (80199a4 <tcpip_init+0x80>)
  62654. 8019970: f010 ff7c bl 802a86c <iprintf>
  62655. }
  62656. #endif /* LWIP_TCPIP_CORE_LOCKING */
  62657. sys_thread_new(TCPIP_THREAD_NAME, tcpip_thread, NULL, TCPIP_THREAD_STACKSIZE, TCPIP_THREAD_PRIO);
  62658. 8019974: 2330 movs r3, #48 @ 0x30
  62659. 8019976: 9300 str r3, [sp, #0]
  62660. 8019978: f44f 5380 mov.w r3, #4096 @ 0x1000
  62661. 801997c: 2200 movs r2, #0
  62662. 801997e: 490c ldr r1, [pc, #48] @ (80199b0 <tcpip_init+0x8c>)
  62663. 8019980: 480c ldr r0, [pc, #48] @ (80199b4 <tcpip_init+0x90>)
  62664. 8019982: f00d fcbd bl 8027300 <sys_thread_new>
  62665. }
  62666. 8019986: bf00 nop
  62667. 8019988: 3708 adds r7, #8
  62668. 801998a: 46bd mov sp, r7
  62669. 801998c: bd80 pop {r7, pc}
  62670. 801998e: bf00 nop
  62671. 8019990: 24024408 .word 0x24024408
  62672. 8019994: 2402440c .word 0x2402440c
  62673. 8019998: 24024410 .word 0x24024410
  62674. 801999c: 0802e99c .word 0x0802e99c
  62675. 80199a0: 0802ea24 .word 0x0802ea24
  62676. 80199a4: 0802e9ec .word 0x0802e9ec
  62677. 80199a8: 24024414 .word 0x24024414
  62678. 80199ac: 0802ea48 .word 0x0802ea48
  62679. 80199b0: 080196bd .word 0x080196bd
  62680. 80199b4: 0802ea6c .word 0x0802ea6c
  62681. 080199b8 <lwip_htons>:
  62682. * @param n u16_t in host byte order
  62683. * @return n in network byte order
  62684. */
  62685. u16_t
  62686. lwip_htons(u16_t n)
  62687. {
  62688. 80199b8: b480 push {r7}
  62689. 80199ba: b083 sub sp, #12
  62690. 80199bc: af00 add r7, sp, #0
  62691. 80199be: 4603 mov r3, r0
  62692. 80199c0: 80fb strh r3, [r7, #6]
  62693. return PP_HTONS(n);
  62694. 80199c2: 88fb ldrh r3, [r7, #6]
  62695. 80199c4: 021b lsls r3, r3, #8
  62696. 80199c6: b21a sxth r2, r3
  62697. 80199c8: 88fb ldrh r3, [r7, #6]
  62698. 80199ca: 0a1b lsrs r3, r3, #8
  62699. 80199cc: b29b uxth r3, r3
  62700. 80199ce: b21b sxth r3, r3
  62701. 80199d0: 4313 orrs r3, r2
  62702. 80199d2: b21b sxth r3, r3
  62703. 80199d4: b29b uxth r3, r3
  62704. }
  62705. 80199d6: 4618 mov r0, r3
  62706. 80199d8: 370c adds r7, #12
  62707. 80199da: 46bd mov sp, r7
  62708. 80199dc: f85d 7b04 ldr.w r7, [sp], #4
  62709. 80199e0: 4770 bx lr
  62710. 080199e2 <lwip_htonl>:
  62711. * @param n u32_t in host byte order
  62712. * @return n in network byte order
  62713. */
  62714. u32_t
  62715. lwip_htonl(u32_t n)
  62716. {
  62717. 80199e2: b480 push {r7}
  62718. 80199e4: b083 sub sp, #12
  62719. 80199e6: af00 add r7, sp, #0
  62720. 80199e8: 6078 str r0, [r7, #4]
  62721. return PP_HTONL(n);
  62722. 80199ea: 687b ldr r3, [r7, #4]
  62723. 80199ec: 061a lsls r2, r3, #24
  62724. 80199ee: 687b ldr r3, [r7, #4]
  62725. 80199f0: 021b lsls r3, r3, #8
  62726. 80199f2: f403 037f and.w r3, r3, #16711680 @ 0xff0000
  62727. 80199f6: 431a orrs r2, r3
  62728. 80199f8: 687b ldr r3, [r7, #4]
  62729. 80199fa: 0a1b lsrs r3, r3, #8
  62730. 80199fc: f403 437f and.w r3, r3, #65280 @ 0xff00
  62731. 8019a00: 431a orrs r2, r3
  62732. 8019a02: 687b ldr r3, [r7, #4]
  62733. 8019a04: 0e1b lsrs r3, r3, #24
  62734. 8019a06: 4313 orrs r3, r2
  62735. }
  62736. 8019a08: 4618 mov r0, r3
  62737. 8019a0a: 370c adds r7, #12
  62738. 8019a0c: 46bd mov sp, r7
  62739. 8019a0e: f85d 7b04 ldr.w r7, [sp], #4
  62740. 8019a12: 4770 bx lr
  62741. 08019a14 <lwip_standard_chksum>:
  62742. * @param len length of data to be summed
  62743. * @return host order (!) lwip checksum (non-inverted Internet sum)
  62744. */
  62745. u16_t
  62746. lwip_standard_chksum(const void *dataptr, int len)
  62747. {
  62748. 8019a14: b480 push {r7}
  62749. 8019a16: b089 sub sp, #36 @ 0x24
  62750. 8019a18: af00 add r7, sp, #0
  62751. 8019a1a: 6078 str r0, [r7, #4]
  62752. 8019a1c: 6039 str r1, [r7, #0]
  62753. const u8_t *pb = (const u8_t *)dataptr;
  62754. 8019a1e: 687b ldr r3, [r7, #4]
  62755. 8019a20: 61fb str r3, [r7, #28]
  62756. const u16_t *ps;
  62757. u16_t t = 0;
  62758. 8019a22: 2300 movs r3, #0
  62759. 8019a24: 81fb strh r3, [r7, #14]
  62760. u32_t sum = 0;
  62761. 8019a26: 2300 movs r3, #0
  62762. 8019a28: 617b str r3, [r7, #20]
  62763. int odd = ((mem_ptr_t)pb & 1);
  62764. 8019a2a: 69fb ldr r3, [r7, #28]
  62765. 8019a2c: f003 0301 and.w r3, r3, #1
  62766. 8019a30: 613b str r3, [r7, #16]
  62767. /* Get aligned to u16_t */
  62768. if (odd && len > 0) {
  62769. 8019a32: 693b ldr r3, [r7, #16]
  62770. 8019a34: 2b00 cmp r3, #0
  62771. 8019a36: d00d beq.n 8019a54 <lwip_standard_chksum+0x40>
  62772. 8019a38: 683b ldr r3, [r7, #0]
  62773. 8019a3a: 2b00 cmp r3, #0
  62774. 8019a3c: dd0a ble.n 8019a54 <lwip_standard_chksum+0x40>
  62775. ((u8_t *)&t)[1] = *pb++;
  62776. 8019a3e: 69fa ldr r2, [r7, #28]
  62777. 8019a40: 1c53 adds r3, r2, #1
  62778. 8019a42: 61fb str r3, [r7, #28]
  62779. 8019a44: f107 030e add.w r3, r7, #14
  62780. 8019a48: 3301 adds r3, #1
  62781. 8019a4a: 7812 ldrb r2, [r2, #0]
  62782. 8019a4c: 701a strb r2, [r3, #0]
  62783. len--;
  62784. 8019a4e: 683b ldr r3, [r7, #0]
  62785. 8019a50: 3b01 subs r3, #1
  62786. 8019a52: 603b str r3, [r7, #0]
  62787. }
  62788. /* Add the bulk of the data */
  62789. ps = (const u16_t *)(const void *)pb;
  62790. 8019a54: 69fb ldr r3, [r7, #28]
  62791. 8019a56: 61bb str r3, [r7, #24]
  62792. while (len > 1) {
  62793. 8019a58: e00a b.n 8019a70 <lwip_standard_chksum+0x5c>
  62794. sum += *ps++;
  62795. 8019a5a: 69bb ldr r3, [r7, #24]
  62796. 8019a5c: 1c9a adds r2, r3, #2
  62797. 8019a5e: 61ba str r2, [r7, #24]
  62798. 8019a60: 881b ldrh r3, [r3, #0]
  62799. 8019a62: 461a mov r2, r3
  62800. 8019a64: 697b ldr r3, [r7, #20]
  62801. 8019a66: 4413 add r3, r2
  62802. 8019a68: 617b str r3, [r7, #20]
  62803. len -= 2;
  62804. 8019a6a: 683b ldr r3, [r7, #0]
  62805. 8019a6c: 3b02 subs r3, #2
  62806. 8019a6e: 603b str r3, [r7, #0]
  62807. while (len > 1) {
  62808. 8019a70: 683b ldr r3, [r7, #0]
  62809. 8019a72: 2b01 cmp r3, #1
  62810. 8019a74: dcf1 bgt.n 8019a5a <lwip_standard_chksum+0x46>
  62811. }
  62812. /* Consume left-over byte, if any */
  62813. if (len > 0) {
  62814. 8019a76: 683b ldr r3, [r7, #0]
  62815. 8019a78: 2b00 cmp r3, #0
  62816. 8019a7a: dd04 ble.n 8019a86 <lwip_standard_chksum+0x72>
  62817. ((u8_t *)&t)[0] = *(const u8_t *)ps;
  62818. 8019a7c: f107 030e add.w r3, r7, #14
  62819. 8019a80: 69ba ldr r2, [r7, #24]
  62820. 8019a82: 7812 ldrb r2, [r2, #0]
  62821. 8019a84: 701a strb r2, [r3, #0]
  62822. }
  62823. /* Add end bytes */
  62824. sum += t;
  62825. 8019a86: 89fb ldrh r3, [r7, #14]
  62826. 8019a88: 461a mov r2, r3
  62827. 8019a8a: 697b ldr r3, [r7, #20]
  62828. 8019a8c: 4413 add r3, r2
  62829. 8019a8e: 617b str r3, [r7, #20]
  62830. /* Fold 32-bit sum to 16 bits
  62831. calling this twice is probably faster than if statements... */
  62832. sum = FOLD_U32T(sum);
  62833. 8019a90: 697b ldr r3, [r7, #20]
  62834. 8019a92: 0c1a lsrs r2, r3, #16
  62835. 8019a94: 697b ldr r3, [r7, #20]
  62836. 8019a96: b29b uxth r3, r3
  62837. 8019a98: 4413 add r3, r2
  62838. 8019a9a: 617b str r3, [r7, #20]
  62839. sum = FOLD_U32T(sum);
  62840. 8019a9c: 697b ldr r3, [r7, #20]
  62841. 8019a9e: 0c1a lsrs r2, r3, #16
  62842. 8019aa0: 697b ldr r3, [r7, #20]
  62843. 8019aa2: b29b uxth r3, r3
  62844. 8019aa4: 4413 add r3, r2
  62845. 8019aa6: 617b str r3, [r7, #20]
  62846. /* Swap if alignment was odd */
  62847. if (odd) {
  62848. 8019aa8: 693b ldr r3, [r7, #16]
  62849. 8019aaa: 2b00 cmp r3, #0
  62850. 8019aac: d007 beq.n 8019abe <lwip_standard_chksum+0xaa>
  62851. sum = SWAP_BYTES_IN_WORD(sum);
  62852. 8019aae: 697b ldr r3, [r7, #20]
  62853. 8019ab0: 021b lsls r3, r3, #8
  62854. 8019ab2: b29a uxth r2, r3
  62855. 8019ab4: 697b ldr r3, [r7, #20]
  62856. 8019ab6: 0a1b lsrs r3, r3, #8
  62857. 8019ab8: b2db uxtb r3, r3
  62858. 8019aba: 4313 orrs r3, r2
  62859. 8019abc: 617b str r3, [r7, #20]
  62860. }
  62861. return (u16_t)sum;
  62862. 8019abe: 697b ldr r3, [r7, #20]
  62863. 8019ac0: b29b uxth r3, r3
  62864. }
  62865. 8019ac2: 4618 mov r0, r3
  62866. 8019ac4: 3724 adds r7, #36 @ 0x24
  62867. 8019ac6: 46bd mov sp, r7
  62868. 8019ac8: f85d 7b04 ldr.w r7, [sp], #4
  62869. 8019acc: 4770 bx lr
  62870. 08019ace <inet_chksum>:
  62871. * @return checksum (as u16_t) to be saved directly in the protocol header
  62872. */
  62873. u16_t
  62874. inet_chksum(const void *dataptr, u16_t len)
  62875. {
  62876. 8019ace: b580 push {r7, lr}
  62877. 8019ad0: b082 sub sp, #8
  62878. 8019ad2: af00 add r7, sp, #0
  62879. 8019ad4: 6078 str r0, [r7, #4]
  62880. 8019ad6: 460b mov r3, r1
  62881. 8019ad8: 807b strh r3, [r7, #2]
  62882. return (u16_t)~(unsigned int)LWIP_CHKSUM(dataptr, len);
  62883. 8019ada: 887b ldrh r3, [r7, #2]
  62884. 8019adc: 4619 mov r1, r3
  62885. 8019ade: 6878 ldr r0, [r7, #4]
  62886. 8019ae0: f7ff ff98 bl 8019a14 <lwip_standard_chksum>
  62887. 8019ae4: 4603 mov r3, r0
  62888. 8019ae6: 43db mvns r3, r3
  62889. 8019ae8: b29b uxth r3, r3
  62890. }
  62891. 8019aea: 4618 mov r0, r3
  62892. 8019aec: 3708 adds r7, #8
  62893. 8019aee: 46bd mov sp, r7
  62894. 8019af0: bd80 pop {r7, pc}
  62895. 08019af2 <inet_chksum_pbuf>:
  62896. * @param p pbuf chain over that the checksum should be calculated
  62897. * @return checksum (as u16_t) to be saved directly in the protocol header
  62898. */
  62899. u16_t
  62900. inet_chksum_pbuf(struct pbuf *p)
  62901. {
  62902. 8019af2: b580 push {r7, lr}
  62903. 8019af4: b086 sub sp, #24
  62904. 8019af6: af00 add r7, sp, #0
  62905. 8019af8: 6078 str r0, [r7, #4]
  62906. u32_t acc;
  62907. struct pbuf *q;
  62908. int swapped = 0;
  62909. 8019afa: 2300 movs r3, #0
  62910. 8019afc: 60fb str r3, [r7, #12]
  62911. acc = 0;
  62912. 8019afe: 2300 movs r3, #0
  62913. 8019b00: 617b str r3, [r7, #20]
  62914. for (q = p; q != NULL; q = q->next) {
  62915. 8019b02: 687b ldr r3, [r7, #4]
  62916. 8019b04: 613b str r3, [r7, #16]
  62917. 8019b06: e02b b.n 8019b60 <inet_chksum_pbuf+0x6e>
  62918. acc += LWIP_CHKSUM(q->payload, q->len);
  62919. 8019b08: 693b ldr r3, [r7, #16]
  62920. 8019b0a: 685a ldr r2, [r3, #4]
  62921. 8019b0c: 693b ldr r3, [r7, #16]
  62922. 8019b0e: 895b ldrh r3, [r3, #10]
  62923. 8019b10: 4619 mov r1, r3
  62924. 8019b12: 4610 mov r0, r2
  62925. 8019b14: f7ff ff7e bl 8019a14 <lwip_standard_chksum>
  62926. 8019b18: 4603 mov r3, r0
  62927. 8019b1a: 461a mov r2, r3
  62928. 8019b1c: 697b ldr r3, [r7, #20]
  62929. 8019b1e: 4413 add r3, r2
  62930. 8019b20: 617b str r3, [r7, #20]
  62931. acc = FOLD_U32T(acc);
  62932. 8019b22: 697b ldr r3, [r7, #20]
  62933. 8019b24: 0c1a lsrs r2, r3, #16
  62934. 8019b26: 697b ldr r3, [r7, #20]
  62935. 8019b28: b29b uxth r3, r3
  62936. 8019b2a: 4413 add r3, r2
  62937. 8019b2c: 617b str r3, [r7, #20]
  62938. if (q->len % 2 != 0) {
  62939. 8019b2e: 693b ldr r3, [r7, #16]
  62940. 8019b30: 895b ldrh r3, [r3, #10]
  62941. 8019b32: f003 0301 and.w r3, r3, #1
  62942. 8019b36: b29b uxth r3, r3
  62943. 8019b38: 2b00 cmp r3, #0
  62944. 8019b3a: d00e beq.n 8019b5a <inet_chksum_pbuf+0x68>
  62945. swapped = !swapped;
  62946. 8019b3c: 68fb ldr r3, [r7, #12]
  62947. 8019b3e: 2b00 cmp r3, #0
  62948. 8019b40: bf0c ite eq
  62949. 8019b42: 2301 moveq r3, #1
  62950. 8019b44: 2300 movne r3, #0
  62951. 8019b46: b2db uxtb r3, r3
  62952. 8019b48: 60fb str r3, [r7, #12]
  62953. acc = SWAP_BYTES_IN_WORD(acc);
  62954. 8019b4a: 697b ldr r3, [r7, #20]
  62955. 8019b4c: 021b lsls r3, r3, #8
  62956. 8019b4e: b29a uxth r2, r3
  62957. 8019b50: 697b ldr r3, [r7, #20]
  62958. 8019b52: 0a1b lsrs r3, r3, #8
  62959. 8019b54: b2db uxtb r3, r3
  62960. 8019b56: 4313 orrs r3, r2
  62961. 8019b58: 617b str r3, [r7, #20]
  62962. for (q = p; q != NULL; q = q->next) {
  62963. 8019b5a: 693b ldr r3, [r7, #16]
  62964. 8019b5c: 681b ldr r3, [r3, #0]
  62965. 8019b5e: 613b str r3, [r7, #16]
  62966. 8019b60: 693b ldr r3, [r7, #16]
  62967. 8019b62: 2b00 cmp r3, #0
  62968. 8019b64: d1d0 bne.n 8019b08 <inet_chksum_pbuf+0x16>
  62969. }
  62970. }
  62971. if (swapped) {
  62972. 8019b66: 68fb ldr r3, [r7, #12]
  62973. 8019b68: 2b00 cmp r3, #0
  62974. 8019b6a: d007 beq.n 8019b7c <inet_chksum_pbuf+0x8a>
  62975. acc = SWAP_BYTES_IN_WORD(acc);
  62976. 8019b6c: 697b ldr r3, [r7, #20]
  62977. 8019b6e: 021b lsls r3, r3, #8
  62978. 8019b70: b29a uxth r2, r3
  62979. 8019b72: 697b ldr r3, [r7, #20]
  62980. 8019b74: 0a1b lsrs r3, r3, #8
  62981. 8019b76: b2db uxtb r3, r3
  62982. 8019b78: 4313 orrs r3, r2
  62983. 8019b7a: 617b str r3, [r7, #20]
  62984. }
  62985. return (u16_t)~(acc & 0xffffUL);
  62986. 8019b7c: 697b ldr r3, [r7, #20]
  62987. 8019b7e: b29b uxth r3, r3
  62988. 8019b80: 43db mvns r3, r3
  62989. 8019b82: b29b uxth r3, r3
  62990. }
  62991. 8019b84: 4618 mov r0, r3
  62992. 8019b86: 3718 adds r7, #24
  62993. 8019b88: 46bd mov sp, r7
  62994. 8019b8a: bd80 pop {r7, pc}
  62995. 08019b8c <lwip_init>:
  62996. * Initialize all modules.
  62997. * Use this in NO_SYS mode. Use tcpip_init() otherwise.
  62998. */
  62999. void
  63000. lwip_init(void)
  63001. {
  63002. 8019b8c: b580 push {r7, lr}
  63003. 8019b8e: b082 sub sp, #8
  63004. 8019b90: af00 add r7, sp, #0
  63005. #ifndef LWIP_SKIP_CONST_CHECK
  63006. int a = 0;
  63007. 8019b92: 2300 movs r3, #0
  63008. 8019b94: 607b str r3, [r7, #4]
  63009. #endif
  63010. /* Modules initialization */
  63011. stats_init();
  63012. #if !NO_SYS
  63013. sys_init();
  63014. 8019b96: f00d fb75 bl 8027284 <sys_init>
  63015. #endif /* !NO_SYS */
  63016. mem_init();
  63017. 8019b9a: f000 f8d3 bl 8019d44 <mem_init>
  63018. memp_init();
  63019. 8019b9e: f000 fc1b bl 801a3d8 <memp_init>
  63020. pbuf_init();
  63021. netif_init();
  63022. 8019ba2: f000 fd27 bl 801a5f4 <netif_init>
  63023. #endif /* LWIP_IPV4 */
  63024. #if LWIP_RAW
  63025. raw_init();
  63026. #endif /* LWIP_RAW */
  63027. #if LWIP_UDP
  63028. udp_init();
  63029. 8019ba6: f008 f8db bl 8021d60 <udp_init>
  63030. #endif /* LWIP_UDP */
  63031. #if LWIP_TCP
  63032. tcp_init();
  63033. 8019baa: f001 fe91 bl 801b8d0 <tcp_init>
  63034. #if PPP_SUPPORT
  63035. ppp_init();
  63036. #endif
  63037. #if LWIP_TIMERS
  63038. sys_timeouts_init();
  63039. 8019bae: f008 f817 bl 8021be0 <sys_timeouts_init>
  63040. #endif /* LWIP_TIMERS */
  63041. }
  63042. 8019bb2: bf00 nop
  63043. 8019bb4: 3708 adds r7, #8
  63044. 8019bb6: 46bd mov sp, r7
  63045. 8019bb8: bd80 pop {r7, pc}
  63046. ...
  63047. 08019bbc <ptr_to_mem>:
  63048. #define mem_overflow_check_element(mem)
  63049. #endif /* MEM_OVERFLOW_CHECK */
  63050. static struct mem *
  63051. ptr_to_mem(mem_size_t ptr)
  63052. {
  63053. 8019bbc: b480 push {r7}
  63054. 8019bbe: b083 sub sp, #12
  63055. 8019bc0: af00 add r7, sp, #0
  63056. 8019bc2: 6078 str r0, [r7, #4]
  63057. return (struct mem *)(void *)&ram[ptr];
  63058. 8019bc4: 4b04 ldr r3, [pc, #16] @ (8019bd8 <ptr_to_mem+0x1c>)
  63059. 8019bc6: 681a ldr r2, [r3, #0]
  63060. 8019bc8: 687b ldr r3, [r7, #4]
  63061. 8019bca: 4413 add r3, r2
  63062. }
  63063. 8019bcc: 4618 mov r0, r3
  63064. 8019bce: 370c adds r7, #12
  63065. 8019bd0: 46bd mov sp, r7
  63066. 8019bd2: f85d 7b04 ldr.w r7, [sp], #4
  63067. 8019bd6: 4770 bx lr
  63068. 8019bd8: 24024430 .word 0x24024430
  63069. 08019bdc <mem_to_ptr>:
  63070. static mem_size_t
  63071. mem_to_ptr(void *mem)
  63072. {
  63073. 8019bdc: b480 push {r7}
  63074. 8019bde: b083 sub sp, #12
  63075. 8019be0: af00 add r7, sp, #0
  63076. 8019be2: 6078 str r0, [r7, #4]
  63077. return (mem_size_t)((u8_t *)mem - ram);
  63078. 8019be4: 4b04 ldr r3, [pc, #16] @ (8019bf8 <mem_to_ptr+0x1c>)
  63079. 8019be6: 681b ldr r3, [r3, #0]
  63080. 8019be8: 687a ldr r2, [r7, #4]
  63081. 8019bea: 1ad3 subs r3, r2, r3
  63082. }
  63083. 8019bec: 4618 mov r0, r3
  63084. 8019bee: 370c adds r7, #12
  63085. 8019bf0: 46bd mov sp, r7
  63086. 8019bf2: f85d 7b04 ldr.w r7, [sp], #4
  63087. 8019bf6: 4770 bx lr
  63088. 8019bf8: 24024430 .word 0x24024430
  63089. 08019bfc <plug_holes>:
  63090. * This assumes access to the heap is protected by the calling function
  63091. * already.
  63092. */
  63093. static void
  63094. plug_holes(struct mem *mem)
  63095. {
  63096. 8019bfc: b590 push {r4, r7, lr}
  63097. 8019bfe: b085 sub sp, #20
  63098. 8019c00: af00 add r7, sp, #0
  63099. 8019c02: 6078 str r0, [r7, #4]
  63100. struct mem *nmem;
  63101. struct mem *pmem;
  63102. LWIP_ASSERT("plug_holes: mem >= ram", (u8_t *)mem >= ram);
  63103. 8019c04: 4b45 ldr r3, [pc, #276] @ (8019d1c <plug_holes+0x120>)
  63104. 8019c06: 681b ldr r3, [r3, #0]
  63105. 8019c08: 687a ldr r2, [r7, #4]
  63106. 8019c0a: 429a cmp r2, r3
  63107. 8019c0c: d206 bcs.n 8019c1c <plug_holes+0x20>
  63108. 8019c0e: 4b44 ldr r3, [pc, #272] @ (8019d20 <plug_holes+0x124>)
  63109. 8019c10: f240 12df movw r2, #479 @ 0x1df
  63110. 8019c14: 4943 ldr r1, [pc, #268] @ (8019d24 <plug_holes+0x128>)
  63111. 8019c16: 4844 ldr r0, [pc, #272] @ (8019d28 <plug_holes+0x12c>)
  63112. 8019c18: f010 fe28 bl 802a86c <iprintf>
  63113. LWIP_ASSERT("plug_holes: mem < ram_end", (u8_t *)mem < (u8_t *)ram_end);
  63114. 8019c1c: 4b43 ldr r3, [pc, #268] @ (8019d2c <plug_holes+0x130>)
  63115. 8019c1e: 681b ldr r3, [r3, #0]
  63116. 8019c20: 687a ldr r2, [r7, #4]
  63117. 8019c22: 429a cmp r2, r3
  63118. 8019c24: d306 bcc.n 8019c34 <plug_holes+0x38>
  63119. 8019c26: 4b3e ldr r3, [pc, #248] @ (8019d20 <plug_holes+0x124>)
  63120. 8019c28: f44f 72f0 mov.w r2, #480 @ 0x1e0
  63121. 8019c2c: 4940 ldr r1, [pc, #256] @ (8019d30 <plug_holes+0x134>)
  63122. 8019c2e: 483e ldr r0, [pc, #248] @ (8019d28 <plug_holes+0x12c>)
  63123. 8019c30: f010 fe1c bl 802a86c <iprintf>
  63124. LWIP_ASSERT("plug_holes: mem->used == 0", mem->used == 0);
  63125. 8019c34: 687b ldr r3, [r7, #4]
  63126. 8019c36: 7a1b ldrb r3, [r3, #8]
  63127. 8019c38: 2b00 cmp r3, #0
  63128. 8019c3a: d006 beq.n 8019c4a <plug_holes+0x4e>
  63129. 8019c3c: 4b38 ldr r3, [pc, #224] @ (8019d20 <plug_holes+0x124>)
  63130. 8019c3e: f240 12e1 movw r2, #481 @ 0x1e1
  63131. 8019c42: 493c ldr r1, [pc, #240] @ (8019d34 <plug_holes+0x138>)
  63132. 8019c44: 4838 ldr r0, [pc, #224] @ (8019d28 <plug_holes+0x12c>)
  63133. 8019c46: f010 fe11 bl 802a86c <iprintf>
  63134. /* plug hole forward */
  63135. LWIP_ASSERT("plug_holes: mem->next <= MEM_SIZE_ALIGNED", mem->next <= MEM_SIZE_ALIGNED);
  63136. 8019c4a: 687b ldr r3, [r7, #4]
  63137. 8019c4c: 681b ldr r3, [r3, #0]
  63138. 8019c4e: 4a3a ldr r2, [pc, #232] @ (8019d38 <plug_holes+0x13c>)
  63139. 8019c50: 4293 cmp r3, r2
  63140. 8019c52: d906 bls.n 8019c62 <plug_holes+0x66>
  63141. 8019c54: 4b32 ldr r3, [pc, #200] @ (8019d20 <plug_holes+0x124>)
  63142. 8019c56: f44f 72f2 mov.w r2, #484 @ 0x1e4
  63143. 8019c5a: 4938 ldr r1, [pc, #224] @ (8019d3c <plug_holes+0x140>)
  63144. 8019c5c: 4832 ldr r0, [pc, #200] @ (8019d28 <plug_holes+0x12c>)
  63145. 8019c5e: f010 fe05 bl 802a86c <iprintf>
  63146. nmem = ptr_to_mem(mem->next);
  63147. 8019c62: 687b ldr r3, [r7, #4]
  63148. 8019c64: 681b ldr r3, [r3, #0]
  63149. 8019c66: 4618 mov r0, r3
  63150. 8019c68: f7ff ffa8 bl 8019bbc <ptr_to_mem>
  63151. 8019c6c: 60f8 str r0, [r7, #12]
  63152. if (mem != nmem && nmem->used == 0 && (u8_t *)nmem != (u8_t *)ram_end) {
  63153. 8019c6e: 687a ldr r2, [r7, #4]
  63154. 8019c70: 68fb ldr r3, [r7, #12]
  63155. 8019c72: 429a cmp r2, r3
  63156. 8019c74: d024 beq.n 8019cc0 <plug_holes+0xc4>
  63157. 8019c76: 68fb ldr r3, [r7, #12]
  63158. 8019c78: 7a1b ldrb r3, [r3, #8]
  63159. 8019c7a: 2b00 cmp r3, #0
  63160. 8019c7c: d120 bne.n 8019cc0 <plug_holes+0xc4>
  63161. 8019c7e: 4b2b ldr r3, [pc, #172] @ (8019d2c <plug_holes+0x130>)
  63162. 8019c80: 681b ldr r3, [r3, #0]
  63163. 8019c82: 68fa ldr r2, [r7, #12]
  63164. 8019c84: 429a cmp r2, r3
  63165. 8019c86: d01b beq.n 8019cc0 <plug_holes+0xc4>
  63166. /* if mem->next is unused and not end of ram, combine mem and mem->next */
  63167. if (lfree == nmem) {
  63168. 8019c88: 4b2d ldr r3, [pc, #180] @ (8019d40 <plug_holes+0x144>)
  63169. 8019c8a: 681b ldr r3, [r3, #0]
  63170. 8019c8c: 68fa ldr r2, [r7, #12]
  63171. 8019c8e: 429a cmp r2, r3
  63172. 8019c90: d102 bne.n 8019c98 <plug_holes+0x9c>
  63173. lfree = mem;
  63174. 8019c92: 4a2b ldr r2, [pc, #172] @ (8019d40 <plug_holes+0x144>)
  63175. 8019c94: 687b ldr r3, [r7, #4]
  63176. 8019c96: 6013 str r3, [r2, #0]
  63177. }
  63178. mem->next = nmem->next;
  63179. 8019c98: 68fb ldr r3, [r7, #12]
  63180. 8019c9a: 681a ldr r2, [r3, #0]
  63181. 8019c9c: 687b ldr r3, [r7, #4]
  63182. 8019c9e: 601a str r2, [r3, #0]
  63183. if (nmem->next != MEM_SIZE_ALIGNED) {
  63184. 8019ca0: 68fb ldr r3, [r7, #12]
  63185. 8019ca2: 681b ldr r3, [r3, #0]
  63186. 8019ca4: 4a24 ldr r2, [pc, #144] @ (8019d38 <plug_holes+0x13c>)
  63187. 8019ca6: 4293 cmp r3, r2
  63188. 8019ca8: d00a beq.n 8019cc0 <plug_holes+0xc4>
  63189. ptr_to_mem(nmem->next)->prev = mem_to_ptr(mem);
  63190. 8019caa: 68fb ldr r3, [r7, #12]
  63191. 8019cac: 681b ldr r3, [r3, #0]
  63192. 8019cae: 4618 mov r0, r3
  63193. 8019cb0: f7ff ff84 bl 8019bbc <ptr_to_mem>
  63194. 8019cb4: 4604 mov r4, r0
  63195. 8019cb6: 6878 ldr r0, [r7, #4]
  63196. 8019cb8: f7ff ff90 bl 8019bdc <mem_to_ptr>
  63197. 8019cbc: 4603 mov r3, r0
  63198. 8019cbe: 6063 str r3, [r4, #4]
  63199. }
  63200. }
  63201. /* plug hole backward */
  63202. pmem = ptr_to_mem(mem->prev);
  63203. 8019cc0: 687b ldr r3, [r7, #4]
  63204. 8019cc2: 685b ldr r3, [r3, #4]
  63205. 8019cc4: 4618 mov r0, r3
  63206. 8019cc6: f7ff ff79 bl 8019bbc <ptr_to_mem>
  63207. 8019cca: 60b8 str r0, [r7, #8]
  63208. if (pmem != mem && pmem->used == 0) {
  63209. 8019ccc: 68ba ldr r2, [r7, #8]
  63210. 8019cce: 687b ldr r3, [r7, #4]
  63211. 8019cd0: 429a cmp r2, r3
  63212. 8019cd2: d01f beq.n 8019d14 <plug_holes+0x118>
  63213. 8019cd4: 68bb ldr r3, [r7, #8]
  63214. 8019cd6: 7a1b ldrb r3, [r3, #8]
  63215. 8019cd8: 2b00 cmp r3, #0
  63216. 8019cda: d11b bne.n 8019d14 <plug_holes+0x118>
  63217. /* if mem->prev is unused, combine mem and mem->prev */
  63218. if (lfree == mem) {
  63219. 8019cdc: 4b18 ldr r3, [pc, #96] @ (8019d40 <plug_holes+0x144>)
  63220. 8019cde: 681b ldr r3, [r3, #0]
  63221. 8019ce0: 687a ldr r2, [r7, #4]
  63222. 8019ce2: 429a cmp r2, r3
  63223. 8019ce4: d102 bne.n 8019cec <plug_holes+0xf0>
  63224. lfree = pmem;
  63225. 8019ce6: 4a16 ldr r2, [pc, #88] @ (8019d40 <plug_holes+0x144>)
  63226. 8019ce8: 68bb ldr r3, [r7, #8]
  63227. 8019cea: 6013 str r3, [r2, #0]
  63228. }
  63229. pmem->next = mem->next;
  63230. 8019cec: 687b ldr r3, [r7, #4]
  63231. 8019cee: 681a ldr r2, [r3, #0]
  63232. 8019cf0: 68bb ldr r3, [r7, #8]
  63233. 8019cf2: 601a str r2, [r3, #0]
  63234. if (mem->next != MEM_SIZE_ALIGNED) {
  63235. 8019cf4: 687b ldr r3, [r7, #4]
  63236. 8019cf6: 681b ldr r3, [r3, #0]
  63237. 8019cf8: 4a0f ldr r2, [pc, #60] @ (8019d38 <plug_holes+0x13c>)
  63238. 8019cfa: 4293 cmp r3, r2
  63239. 8019cfc: d00a beq.n 8019d14 <plug_holes+0x118>
  63240. ptr_to_mem(mem->next)->prev = mem_to_ptr(pmem);
  63241. 8019cfe: 687b ldr r3, [r7, #4]
  63242. 8019d00: 681b ldr r3, [r3, #0]
  63243. 8019d02: 4618 mov r0, r3
  63244. 8019d04: f7ff ff5a bl 8019bbc <ptr_to_mem>
  63245. 8019d08: 4604 mov r4, r0
  63246. 8019d0a: 68b8 ldr r0, [r7, #8]
  63247. 8019d0c: f7ff ff66 bl 8019bdc <mem_to_ptr>
  63248. 8019d10: 4603 mov r3, r0
  63249. 8019d12: 6063 str r3, [r4, #4]
  63250. }
  63251. }
  63252. }
  63253. 8019d14: bf00 nop
  63254. 8019d16: 3714 adds r7, #20
  63255. 8019d18: 46bd mov sp, r7
  63256. 8019d1a: bd90 pop {r4, r7, pc}
  63257. 8019d1c: 24024430 .word 0x24024430
  63258. 8019d20: 0802ea7c .word 0x0802ea7c
  63259. 8019d24: 0802eaac .word 0x0802eaac
  63260. 8019d28: 0802eac4 .word 0x0802eac4
  63261. 8019d2c: 24024434 .word 0x24024434
  63262. 8019d30: 0802eaec .word 0x0802eaec
  63263. 8019d34: 0802eb08 .word 0x0802eb08
  63264. 8019d38: 0001ffe8 .word 0x0001ffe8
  63265. 8019d3c: 0802eb24 .word 0x0802eb24
  63266. 8019d40: 2402443c .word 0x2402443c
  63267. 08019d44 <mem_init>:
  63268. /**
  63269. * Zero the heap and initialize start, end and lowest-free
  63270. */
  63271. void
  63272. mem_init(void)
  63273. {
  63274. 8019d44: b580 push {r7, lr}
  63275. 8019d46: b082 sub sp, #8
  63276. 8019d48: af00 add r7, sp, #0
  63277. LWIP_ASSERT("Sanity check alignment",
  63278. (SIZEOF_STRUCT_MEM & (MEM_ALIGNMENT - 1)) == 0);
  63279. /* align the heap */
  63280. ram = (u8_t *)LWIP_MEM_ALIGN(LWIP_RAM_HEAP_POINTER);
  63281. 8019d4a: 4b1b ldr r3, [pc, #108] @ (8019db8 <mem_init+0x74>)
  63282. 8019d4c: 4a1b ldr r2, [pc, #108] @ (8019dbc <mem_init+0x78>)
  63283. 8019d4e: 601a str r2, [r3, #0]
  63284. /* initialize the start of the heap */
  63285. mem = (struct mem *)(void *)ram;
  63286. 8019d50: 4b19 ldr r3, [pc, #100] @ (8019db8 <mem_init+0x74>)
  63287. 8019d52: 681b ldr r3, [r3, #0]
  63288. 8019d54: 607b str r3, [r7, #4]
  63289. mem->next = MEM_SIZE_ALIGNED;
  63290. 8019d56: 687b ldr r3, [r7, #4]
  63291. 8019d58: 4a19 ldr r2, [pc, #100] @ (8019dc0 <mem_init+0x7c>)
  63292. 8019d5a: 601a str r2, [r3, #0]
  63293. mem->prev = 0;
  63294. 8019d5c: 687b ldr r3, [r7, #4]
  63295. 8019d5e: 2200 movs r2, #0
  63296. 8019d60: 605a str r2, [r3, #4]
  63297. mem->used = 0;
  63298. 8019d62: 687b ldr r3, [r7, #4]
  63299. 8019d64: 2200 movs r2, #0
  63300. 8019d66: 721a strb r2, [r3, #8]
  63301. /* initialize the end of the heap */
  63302. ram_end = ptr_to_mem(MEM_SIZE_ALIGNED);
  63303. 8019d68: 4815 ldr r0, [pc, #84] @ (8019dc0 <mem_init+0x7c>)
  63304. 8019d6a: f7ff ff27 bl 8019bbc <ptr_to_mem>
  63305. 8019d6e: 4603 mov r3, r0
  63306. 8019d70: 4a14 ldr r2, [pc, #80] @ (8019dc4 <mem_init+0x80>)
  63307. 8019d72: 6013 str r3, [r2, #0]
  63308. ram_end->used = 1;
  63309. 8019d74: 4b13 ldr r3, [pc, #76] @ (8019dc4 <mem_init+0x80>)
  63310. 8019d76: 681b ldr r3, [r3, #0]
  63311. 8019d78: 2201 movs r2, #1
  63312. 8019d7a: 721a strb r2, [r3, #8]
  63313. ram_end->next = MEM_SIZE_ALIGNED;
  63314. 8019d7c: 4b11 ldr r3, [pc, #68] @ (8019dc4 <mem_init+0x80>)
  63315. 8019d7e: 681b ldr r3, [r3, #0]
  63316. 8019d80: 4a0f ldr r2, [pc, #60] @ (8019dc0 <mem_init+0x7c>)
  63317. 8019d82: 601a str r2, [r3, #0]
  63318. ram_end->prev = MEM_SIZE_ALIGNED;
  63319. 8019d84: 4b0f ldr r3, [pc, #60] @ (8019dc4 <mem_init+0x80>)
  63320. 8019d86: 681b ldr r3, [r3, #0]
  63321. 8019d88: 4a0d ldr r2, [pc, #52] @ (8019dc0 <mem_init+0x7c>)
  63322. 8019d8a: 605a str r2, [r3, #4]
  63323. MEM_SANITY();
  63324. /* initialize the lowest-free pointer to the start of the heap */
  63325. lfree = (struct mem *)(void *)ram;
  63326. 8019d8c: 4b0a ldr r3, [pc, #40] @ (8019db8 <mem_init+0x74>)
  63327. 8019d8e: 681b ldr r3, [r3, #0]
  63328. 8019d90: 4a0d ldr r2, [pc, #52] @ (8019dc8 <mem_init+0x84>)
  63329. 8019d92: 6013 str r3, [r2, #0]
  63330. MEM_STATS_AVAIL(avail, MEM_SIZE_ALIGNED);
  63331. if (sys_mutex_new(&mem_mutex) != ERR_OK) {
  63332. 8019d94: 480d ldr r0, [pc, #52] @ (8019dcc <mem_init+0x88>)
  63333. 8019d96: f00d fa81 bl 802729c <sys_mutex_new>
  63334. 8019d9a: 4603 mov r3, r0
  63335. 8019d9c: 2b00 cmp r3, #0
  63336. 8019d9e: d006 beq.n 8019dae <mem_init+0x6a>
  63337. LWIP_ASSERT("failed to create mem_mutex", 0);
  63338. 8019da0: 4b0b ldr r3, [pc, #44] @ (8019dd0 <mem_init+0x8c>)
  63339. 8019da2: f240 221f movw r2, #543 @ 0x21f
  63340. 8019da6: 490b ldr r1, [pc, #44] @ (8019dd4 <mem_init+0x90>)
  63341. 8019da8: 480b ldr r0, [pc, #44] @ (8019dd8 <mem_init+0x94>)
  63342. 8019daa: f010 fd5f bl 802a86c <iprintf>
  63343. }
  63344. }
  63345. 8019dae: bf00 nop
  63346. 8019db0: 3708 adds r7, #8
  63347. 8019db2: 46bd mov sp, r7
  63348. 8019db4: bd80 pop {r7, pc}
  63349. 8019db6: bf00 nop
  63350. 8019db8: 24024430 .word 0x24024430
  63351. 8019dbc: 24020000 .word 0x24020000
  63352. 8019dc0: 0001ffe8 .word 0x0001ffe8
  63353. 8019dc4: 24024434 .word 0x24024434
  63354. 8019dc8: 2402443c .word 0x2402443c
  63355. 8019dcc: 24024438 .word 0x24024438
  63356. 8019dd0: 0802ea7c .word 0x0802ea7c
  63357. 8019dd4: 0802eb50 .word 0x0802eb50
  63358. 8019dd8: 0802eac4 .word 0x0802eac4
  63359. 08019ddc <mem_link_valid>:
  63360. /* Check if a struct mem is correctly linked.
  63361. * If not, double-free is a possible reason.
  63362. */
  63363. static int
  63364. mem_link_valid(struct mem *mem)
  63365. {
  63366. 8019ddc: b580 push {r7, lr}
  63367. 8019dde: b086 sub sp, #24
  63368. 8019de0: af00 add r7, sp, #0
  63369. 8019de2: 6078 str r0, [r7, #4]
  63370. struct mem *nmem, *pmem;
  63371. mem_size_t rmem_idx;
  63372. rmem_idx = mem_to_ptr(mem);
  63373. 8019de4: 6878 ldr r0, [r7, #4]
  63374. 8019de6: f7ff fef9 bl 8019bdc <mem_to_ptr>
  63375. 8019dea: 6178 str r0, [r7, #20]
  63376. nmem = ptr_to_mem(mem->next);
  63377. 8019dec: 687b ldr r3, [r7, #4]
  63378. 8019dee: 681b ldr r3, [r3, #0]
  63379. 8019df0: 4618 mov r0, r3
  63380. 8019df2: f7ff fee3 bl 8019bbc <ptr_to_mem>
  63381. 8019df6: 6138 str r0, [r7, #16]
  63382. pmem = ptr_to_mem(mem->prev);
  63383. 8019df8: 687b ldr r3, [r7, #4]
  63384. 8019dfa: 685b ldr r3, [r3, #4]
  63385. 8019dfc: 4618 mov r0, r3
  63386. 8019dfe: f7ff fedd bl 8019bbc <ptr_to_mem>
  63387. 8019e02: 60f8 str r0, [r7, #12]
  63388. if ((mem->next > MEM_SIZE_ALIGNED) || (mem->prev > MEM_SIZE_ALIGNED) ||
  63389. 8019e04: 687b ldr r3, [r7, #4]
  63390. 8019e06: 681b ldr r3, [r3, #0]
  63391. 8019e08: 4a11 ldr r2, [pc, #68] @ (8019e50 <mem_link_valid+0x74>)
  63392. 8019e0a: 4293 cmp r3, r2
  63393. 8019e0c: d818 bhi.n 8019e40 <mem_link_valid+0x64>
  63394. 8019e0e: 687b ldr r3, [r7, #4]
  63395. 8019e10: 685b ldr r3, [r3, #4]
  63396. 8019e12: 4a0f ldr r2, [pc, #60] @ (8019e50 <mem_link_valid+0x74>)
  63397. 8019e14: 4293 cmp r3, r2
  63398. 8019e16: d813 bhi.n 8019e40 <mem_link_valid+0x64>
  63399. ((mem->prev != rmem_idx) && (pmem->next != rmem_idx)) ||
  63400. 8019e18: 687b ldr r3, [r7, #4]
  63401. 8019e1a: 685b ldr r3, [r3, #4]
  63402. if ((mem->next > MEM_SIZE_ALIGNED) || (mem->prev > MEM_SIZE_ALIGNED) ||
  63403. 8019e1c: 697a ldr r2, [r7, #20]
  63404. 8019e1e: 429a cmp r2, r3
  63405. 8019e20: d004 beq.n 8019e2c <mem_link_valid+0x50>
  63406. ((mem->prev != rmem_idx) && (pmem->next != rmem_idx)) ||
  63407. 8019e22: 68fb ldr r3, [r7, #12]
  63408. 8019e24: 681b ldr r3, [r3, #0]
  63409. 8019e26: 697a ldr r2, [r7, #20]
  63410. 8019e28: 429a cmp r2, r3
  63411. 8019e2a: d109 bne.n 8019e40 <mem_link_valid+0x64>
  63412. ((nmem != ram_end) && (nmem->prev != rmem_idx))) {
  63413. 8019e2c: 4b09 ldr r3, [pc, #36] @ (8019e54 <mem_link_valid+0x78>)
  63414. 8019e2e: 681b ldr r3, [r3, #0]
  63415. ((mem->prev != rmem_idx) && (pmem->next != rmem_idx)) ||
  63416. 8019e30: 693a ldr r2, [r7, #16]
  63417. 8019e32: 429a cmp r2, r3
  63418. 8019e34: d006 beq.n 8019e44 <mem_link_valid+0x68>
  63419. ((nmem != ram_end) && (nmem->prev != rmem_idx))) {
  63420. 8019e36: 693b ldr r3, [r7, #16]
  63421. 8019e38: 685b ldr r3, [r3, #4]
  63422. 8019e3a: 697a ldr r2, [r7, #20]
  63423. 8019e3c: 429a cmp r2, r3
  63424. 8019e3e: d001 beq.n 8019e44 <mem_link_valid+0x68>
  63425. return 0;
  63426. 8019e40: 2300 movs r3, #0
  63427. 8019e42: e000 b.n 8019e46 <mem_link_valid+0x6a>
  63428. }
  63429. return 1;
  63430. 8019e44: 2301 movs r3, #1
  63431. }
  63432. 8019e46: 4618 mov r0, r3
  63433. 8019e48: 3718 adds r7, #24
  63434. 8019e4a: 46bd mov sp, r7
  63435. 8019e4c: bd80 pop {r7, pc}
  63436. 8019e4e: bf00 nop
  63437. 8019e50: 0001ffe8 .word 0x0001ffe8
  63438. 8019e54: 24024434 .word 0x24024434
  63439. 08019e58 <mem_free>:
  63440. * @param rmem is the data portion of a struct mem as returned by a previous
  63441. * call to mem_malloc()
  63442. */
  63443. void
  63444. mem_free(void *rmem)
  63445. {
  63446. 8019e58: b580 push {r7, lr}
  63447. 8019e5a: b088 sub sp, #32
  63448. 8019e5c: af00 add r7, sp, #0
  63449. 8019e5e: 6078 str r0, [r7, #4]
  63450. struct mem *mem;
  63451. LWIP_MEM_FREE_DECL_PROTECT();
  63452. if (rmem == NULL) {
  63453. 8019e60: 687b ldr r3, [r7, #4]
  63454. 8019e62: 2b00 cmp r3, #0
  63455. 8019e64: d070 beq.n 8019f48 <mem_free+0xf0>
  63456. LWIP_DEBUGF(MEM_DEBUG | LWIP_DBG_TRACE | LWIP_DBG_LEVEL_SERIOUS, ("mem_free(p == NULL) was called.\n"));
  63457. return;
  63458. }
  63459. if ((((mem_ptr_t)rmem) & (MEM_ALIGNMENT - 1)) != 0) {
  63460. 8019e66: 687b ldr r3, [r7, #4]
  63461. 8019e68: f003 0303 and.w r3, r3, #3
  63462. 8019e6c: 2b00 cmp r3, #0
  63463. 8019e6e: d00d beq.n 8019e8c <mem_free+0x34>
  63464. LWIP_MEM_ILLEGAL_FREE("mem_free: sanity check alignment");
  63465. 8019e70: 4b37 ldr r3, [pc, #220] @ (8019f50 <mem_free+0xf8>)
  63466. 8019e72: f240 2273 movw r2, #627 @ 0x273
  63467. 8019e76: 4937 ldr r1, [pc, #220] @ (8019f54 <mem_free+0xfc>)
  63468. 8019e78: 4837 ldr r0, [pc, #220] @ (8019f58 <mem_free+0x100>)
  63469. 8019e7a: f010 fcf7 bl 802a86c <iprintf>
  63470. LWIP_DEBUGF(MEM_DEBUG | LWIP_DBG_LEVEL_SEVERE, ("mem_free: sanity check alignment\n"));
  63471. /* protect mem stats from concurrent access */
  63472. MEM_STATS_INC_LOCKED(illegal);
  63473. 8019e7e: f00d fa5f bl 8027340 <sys_arch_protect>
  63474. 8019e82: 60f8 str r0, [r7, #12]
  63475. 8019e84: 68f8 ldr r0, [r7, #12]
  63476. 8019e86: f00d fa69 bl 802735c <sys_arch_unprotect>
  63477. return;
  63478. 8019e8a: e05e b.n 8019f4a <mem_free+0xf2>
  63479. }
  63480. /* Get the corresponding struct mem: */
  63481. /* cast through void* to get rid of alignment warnings */
  63482. mem = (struct mem *)(void *)((u8_t *)rmem - (SIZEOF_STRUCT_MEM + MEM_SANITY_OFFSET));
  63483. 8019e8c: 687b ldr r3, [r7, #4]
  63484. 8019e8e: 3b0c subs r3, #12
  63485. 8019e90: 61fb str r3, [r7, #28]
  63486. if ((u8_t *)mem < ram || (u8_t *)rmem + MIN_SIZE_ALIGNED > (u8_t *)ram_end) {
  63487. 8019e92: 4b32 ldr r3, [pc, #200] @ (8019f5c <mem_free+0x104>)
  63488. 8019e94: 681b ldr r3, [r3, #0]
  63489. 8019e96: 69fa ldr r2, [r7, #28]
  63490. 8019e98: 429a cmp r2, r3
  63491. 8019e9a: d306 bcc.n 8019eaa <mem_free+0x52>
  63492. 8019e9c: 687b ldr r3, [r7, #4]
  63493. 8019e9e: f103 020c add.w r2, r3, #12
  63494. 8019ea2: 4b2f ldr r3, [pc, #188] @ (8019f60 <mem_free+0x108>)
  63495. 8019ea4: 681b ldr r3, [r3, #0]
  63496. 8019ea6: 429a cmp r2, r3
  63497. 8019ea8: d90d bls.n 8019ec6 <mem_free+0x6e>
  63498. LWIP_MEM_ILLEGAL_FREE("mem_free: illegal memory");
  63499. 8019eaa: 4b29 ldr r3, [pc, #164] @ (8019f50 <mem_free+0xf8>)
  63500. 8019eac: f240 227f movw r2, #639 @ 0x27f
  63501. 8019eb0: 492c ldr r1, [pc, #176] @ (8019f64 <mem_free+0x10c>)
  63502. 8019eb2: 4829 ldr r0, [pc, #164] @ (8019f58 <mem_free+0x100>)
  63503. 8019eb4: f010 fcda bl 802a86c <iprintf>
  63504. LWIP_DEBUGF(MEM_DEBUG | LWIP_DBG_LEVEL_SEVERE, ("mem_free: illegal memory\n"));
  63505. /* protect mem stats from concurrent access */
  63506. MEM_STATS_INC_LOCKED(illegal);
  63507. 8019eb8: f00d fa42 bl 8027340 <sys_arch_protect>
  63508. 8019ebc: 6138 str r0, [r7, #16]
  63509. 8019ebe: 6938 ldr r0, [r7, #16]
  63510. 8019ec0: f00d fa4c bl 802735c <sys_arch_unprotect>
  63511. return;
  63512. 8019ec4: e041 b.n 8019f4a <mem_free+0xf2>
  63513. }
  63514. #if MEM_OVERFLOW_CHECK
  63515. mem_overflow_check_element(mem);
  63516. #endif
  63517. /* protect the heap from concurrent access */
  63518. LWIP_MEM_FREE_PROTECT();
  63519. 8019ec6: 4828 ldr r0, [pc, #160] @ (8019f68 <mem_free+0x110>)
  63520. 8019ec8: f00d f9fe bl 80272c8 <sys_mutex_lock>
  63521. /* mem has to be in a used state */
  63522. if (!mem->used) {
  63523. 8019ecc: 69fb ldr r3, [r7, #28]
  63524. 8019ece: 7a1b ldrb r3, [r3, #8]
  63525. 8019ed0: 2b00 cmp r3, #0
  63526. 8019ed2: d110 bne.n 8019ef6 <mem_free+0x9e>
  63527. LWIP_MEM_ILLEGAL_FREE("mem_free: illegal memory: double free");
  63528. 8019ed4: 4b1e ldr r3, [pc, #120] @ (8019f50 <mem_free+0xf8>)
  63529. 8019ed6: f44f 7223 mov.w r2, #652 @ 0x28c
  63530. 8019eda: 4924 ldr r1, [pc, #144] @ (8019f6c <mem_free+0x114>)
  63531. 8019edc: 481e ldr r0, [pc, #120] @ (8019f58 <mem_free+0x100>)
  63532. 8019ede: f010 fcc5 bl 802a86c <iprintf>
  63533. LWIP_MEM_FREE_UNPROTECT();
  63534. 8019ee2: 4821 ldr r0, [pc, #132] @ (8019f68 <mem_free+0x110>)
  63535. 8019ee4: f00d f9ff bl 80272e6 <sys_mutex_unlock>
  63536. LWIP_DEBUGF(MEM_DEBUG | LWIP_DBG_LEVEL_SEVERE, ("mem_free: illegal memory: double free?\n"));
  63537. /* protect mem stats from concurrent access */
  63538. MEM_STATS_INC_LOCKED(illegal);
  63539. 8019ee8: f00d fa2a bl 8027340 <sys_arch_protect>
  63540. 8019eec: 6178 str r0, [r7, #20]
  63541. 8019eee: 6978 ldr r0, [r7, #20]
  63542. 8019ef0: f00d fa34 bl 802735c <sys_arch_unprotect>
  63543. return;
  63544. 8019ef4: e029 b.n 8019f4a <mem_free+0xf2>
  63545. }
  63546. if (!mem_link_valid(mem)) {
  63547. 8019ef6: 69f8 ldr r0, [r7, #28]
  63548. 8019ef8: f7ff ff70 bl 8019ddc <mem_link_valid>
  63549. 8019efc: 4603 mov r3, r0
  63550. 8019efe: 2b00 cmp r3, #0
  63551. 8019f00: d110 bne.n 8019f24 <mem_free+0xcc>
  63552. LWIP_MEM_ILLEGAL_FREE("mem_free: illegal memory: non-linked: double free");
  63553. 8019f02: 4b13 ldr r3, [pc, #76] @ (8019f50 <mem_free+0xf8>)
  63554. 8019f04: f240 2295 movw r2, #661 @ 0x295
  63555. 8019f08: 4919 ldr r1, [pc, #100] @ (8019f70 <mem_free+0x118>)
  63556. 8019f0a: 4813 ldr r0, [pc, #76] @ (8019f58 <mem_free+0x100>)
  63557. 8019f0c: f010 fcae bl 802a86c <iprintf>
  63558. LWIP_MEM_FREE_UNPROTECT();
  63559. 8019f10: 4815 ldr r0, [pc, #84] @ (8019f68 <mem_free+0x110>)
  63560. 8019f12: f00d f9e8 bl 80272e6 <sys_mutex_unlock>
  63561. LWIP_DEBUGF(MEM_DEBUG | LWIP_DBG_LEVEL_SEVERE, ("mem_free: illegal memory: non-linked: double free?\n"));
  63562. /* protect mem stats from concurrent access */
  63563. MEM_STATS_INC_LOCKED(illegal);
  63564. 8019f16: f00d fa13 bl 8027340 <sys_arch_protect>
  63565. 8019f1a: 61b8 str r0, [r7, #24]
  63566. 8019f1c: 69b8 ldr r0, [r7, #24]
  63567. 8019f1e: f00d fa1d bl 802735c <sys_arch_unprotect>
  63568. return;
  63569. 8019f22: e012 b.n 8019f4a <mem_free+0xf2>
  63570. }
  63571. /* mem is now unused. */
  63572. mem->used = 0;
  63573. 8019f24: 69fb ldr r3, [r7, #28]
  63574. 8019f26: 2200 movs r2, #0
  63575. 8019f28: 721a strb r2, [r3, #8]
  63576. if (mem < lfree) {
  63577. 8019f2a: 4b12 ldr r3, [pc, #72] @ (8019f74 <mem_free+0x11c>)
  63578. 8019f2c: 681b ldr r3, [r3, #0]
  63579. 8019f2e: 69fa ldr r2, [r7, #28]
  63580. 8019f30: 429a cmp r2, r3
  63581. 8019f32: d202 bcs.n 8019f3a <mem_free+0xe2>
  63582. /* the newly freed struct is now the lowest */
  63583. lfree = mem;
  63584. 8019f34: 4a0f ldr r2, [pc, #60] @ (8019f74 <mem_free+0x11c>)
  63585. 8019f36: 69fb ldr r3, [r7, #28]
  63586. 8019f38: 6013 str r3, [r2, #0]
  63587. }
  63588. MEM_STATS_DEC_USED(used, mem->next - (mem_size_t)(((u8_t *)mem - ram)));
  63589. /* finally, see if prev or next are free also */
  63590. plug_holes(mem);
  63591. 8019f3a: 69f8 ldr r0, [r7, #28]
  63592. 8019f3c: f7ff fe5e bl 8019bfc <plug_holes>
  63593. MEM_SANITY();
  63594. #if LWIP_ALLOW_MEM_FREE_FROM_OTHER_CONTEXT
  63595. mem_free_count = 1;
  63596. #endif /* LWIP_ALLOW_MEM_FREE_FROM_OTHER_CONTEXT */
  63597. LWIP_MEM_FREE_UNPROTECT();
  63598. 8019f40: 4809 ldr r0, [pc, #36] @ (8019f68 <mem_free+0x110>)
  63599. 8019f42: f00d f9d0 bl 80272e6 <sys_mutex_unlock>
  63600. 8019f46: e000 b.n 8019f4a <mem_free+0xf2>
  63601. return;
  63602. 8019f48: bf00 nop
  63603. }
  63604. 8019f4a: 3720 adds r7, #32
  63605. 8019f4c: 46bd mov sp, r7
  63606. 8019f4e: bd80 pop {r7, pc}
  63607. 8019f50: 0802ea7c .word 0x0802ea7c
  63608. 8019f54: 0802eb6c .word 0x0802eb6c
  63609. 8019f58: 0802eac4 .word 0x0802eac4
  63610. 8019f5c: 24024430 .word 0x24024430
  63611. 8019f60: 24024434 .word 0x24024434
  63612. 8019f64: 0802eb90 .word 0x0802eb90
  63613. 8019f68: 24024438 .word 0x24024438
  63614. 8019f6c: 0802ebac .word 0x0802ebac
  63615. 8019f70: 0802ebd4 .word 0x0802ebd4
  63616. 8019f74: 2402443c .word 0x2402443c
  63617. 08019f78 <mem_trim>:
  63618. * or NULL if newsize is > old size, in which case rmem is NOT touched
  63619. * or freed!
  63620. */
  63621. void *
  63622. mem_trim(void *rmem, mem_size_t new_size)
  63623. {
  63624. 8019f78: b580 push {r7, lr}
  63625. 8019f7a: b08a sub sp, #40 @ 0x28
  63626. 8019f7c: af00 add r7, sp, #0
  63627. 8019f7e: 6078 str r0, [r7, #4]
  63628. 8019f80: 6039 str r1, [r7, #0]
  63629. /* use the FREE_PROTECT here: it protects with sem OR SYS_ARCH_PROTECT */
  63630. LWIP_MEM_FREE_DECL_PROTECT();
  63631. /* Expand the size of the allocated memory region so that we can
  63632. adjust for alignment. */
  63633. newsize = (mem_size_t)LWIP_MEM_ALIGN_SIZE(new_size);
  63634. 8019f82: 683b ldr r3, [r7, #0]
  63635. 8019f84: 3303 adds r3, #3
  63636. 8019f86: f023 0303 bic.w r3, r3, #3
  63637. 8019f8a: 627b str r3, [r7, #36] @ 0x24
  63638. if (newsize < MIN_SIZE_ALIGNED) {
  63639. 8019f8c: 6a7b ldr r3, [r7, #36] @ 0x24
  63640. 8019f8e: 2b0b cmp r3, #11
  63641. 8019f90: d801 bhi.n 8019f96 <mem_trim+0x1e>
  63642. /* every data block must be at least MIN_SIZE_ALIGNED long */
  63643. newsize = MIN_SIZE_ALIGNED;
  63644. 8019f92: 230c movs r3, #12
  63645. 8019f94: 627b str r3, [r7, #36] @ 0x24
  63646. }
  63647. #if MEM_OVERFLOW_CHECK
  63648. newsize += MEM_SANITY_REGION_BEFORE_ALIGNED + MEM_SANITY_REGION_AFTER_ALIGNED;
  63649. #endif
  63650. if ((newsize > MEM_SIZE_ALIGNED) || (newsize < new_size)) {
  63651. 8019f96: 6a7b ldr r3, [r7, #36] @ 0x24
  63652. 8019f98: 4a6e ldr r2, [pc, #440] @ (801a154 <mem_trim+0x1dc>)
  63653. 8019f9a: 4293 cmp r3, r2
  63654. 8019f9c: d803 bhi.n 8019fa6 <mem_trim+0x2e>
  63655. 8019f9e: 6a7a ldr r2, [r7, #36] @ 0x24
  63656. 8019fa0: 683b ldr r3, [r7, #0]
  63657. 8019fa2: 429a cmp r2, r3
  63658. 8019fa4: d201 bcs.n 8019faa <mem_trim+0x32>
  63659. return NULL;
  63660. 8019fa6: 2300 movs r3, #0
  63661. 8019fa8: e0d0 b.n 801a14c <mem_trim+0x1d4>
  63662. }
  63663. LWIP_ASSERT("mem_trim: legal memory", (u8_t *)rmem >= (u8_t *)ram &&
  63664. 8019faa: 4b6b ldr r3, [pc, #428] @ (801a158 <mem_trim+0x1e0>)
  63665. 8019fac: 681b ldr r3, [r3, #0]
  63666. 8019fae: 687a ldr r2, [r7, #4]
  63667. 8019fb0: 429a cmp r2, r3
  63668. 8019fb2: d304 bcc.n 8019fbe <mem_trim+0x46>
  63669. 8019fb4: 4b69 ldr r3, [pc, #420] @ (801a15c <mem_trim+0x1e4>)
  63670. 8019fb6: 681b ldr r3, [r3, #0]
  63671. 8019fb8: 687a ldr r2, [r7, #4]
  63672. 8019fba: 429a cmp r2, r3
  63673. 8019fbc: d306 bcc.n 8019fcc <mem_trim+0x54>
  63674. 8019fbe: 4b68 ldr r3, [pc, #416] @ (801a160 <mem_trim+0x1e8>)
  63675. 8019fc0: f240 22d1 movw r2, #721 @ 0x2d1
  63676. 8019fc4: 4967 ldr r1, [pc, #412] @ (801a164 <mem_trim+0x1ec>)
  63677. 8019fc6: 4868 ldr r0, [pc, #416] @ (801a168 <mem_trim+0x1f0>)
  63678. 8019fc8: f010 fc50 bl 802a86c <iprintf>
  63679. (u8_t *)rmem < (u8_t *)ram_end);
  63680. if ((u8_t *)rmem < (u8_t *)ram || (u8_t *)rmem >= (u8_t *)ram_end) {
  63681. 8019fcc: 4b62 ldr r3, [pc, #392] @ (801a158 <mem_trim+0x1e0>)
  63682. 8019fce: 681b ldr r3, [r3, #0]
  63683. 8019fd0: 687a ldr r2, [r7, #4]
  63684. 8019fd2: 429a cmp r2, r3
  63685. 8019fd4: d304 bcc.n 8019fe0 <mem_trim+0x68>
  63686. 8019fd6: 4b61 ldr r3, [pc, #388] @ (801a15c <mem_trim+0x1e4>)
  63687. 8019fd8: 681b ldr r3, [r3, #0]
  63688. 8019fda: 687a ldr r2, [r7, #4]
  63689. 8019fdc: 429a cmp r2, r3
  63690. 8019fde: d307 bcc.n 8019ff0 <mem_trim+0x78>
  63691. LWIP_DEBUGF(MEM_DEBUG | LWIP_DBG_LEVEL_SEVERE, ("mem_trim: illegal memory\n"));
  63692. /* protect mem stats from concurrent access */
  63693. MEM_STATS_INC_LOCKED(illegal);
  63694. 8019fe0: f00d f9ae bl 8027340 <sys_arch_protect>
  63695. 8019fe4: 60b8 str r0, [r7, #8]
  63696. 8019fe6: 68b8 ldr r0, [r7, #8]
  63697. 8019fe8: f00d f9b8 bl 802735c <sys_arch_unprotect>
  63698. return rmem;
  63699. 8019fec: 687b ldr r3, [r7, #4]
  63700. 8019fee: e0ad b.n 801a14c <mem_trim+0x1d4>
  63701. }
  63702. /* Get the corresponding struct mem ... */
  63703. /* cast through void* to get rid of alignment warnings */
  63704. mem = (struct mem *)(void *)((u8_t *)rmem - (SIZEOF_STRUCT_MEM + MEM_SANITY_OFFSET));
  63705. 8019ff0: 687b ldr r3, [r7, #4]
  63706. 8019ff2: 3b0c subs r3, #12
  63707. 8019ff4: 623b str r3, [r7, #32]
  63708. #if MEM_OVERFLOW_CHECK
  63709. mem_overflow_check_element(mem);
  63710. #endif
  63711. /* ... and its offset pointer */
  63712. ptr = mem_to_ptr(mem);
  63713. 8019ff6: 6a38 ldr r0, [r7, #32]
  63714. 8019ff8: f7ff fdf0 bl 8019bdc <mem_to_ptr>
  63715. 8019ffc: 61f8 str r0, [r7, #28]
  63716. size = (mem_size_t)((mem_size_t)(mem->next - ptr) - (SIZEOF_STRUCT_MEM + MEM_SANITY_OVERHEAD));
  63717. 8019ffe: 6a3b ldr r3, [r7, #32]
  63718. 801a000: 681a ldr r2, [r3, #0]
  63719. 801a002: 69fb ldr r3, [r7, #28]
  63720. 801a004: 1ad3 subs r3, r2, r3
  63721. 801a006: 3b0c subs r3, #12
  63722. 801a008: 61bb str r3, [r7, #24]
  63723. LWIP_ASSERT("mem_trim can only shrink memory", newsize <= size);
  63724. 801a00a: 6a7a ldr r2, [r7, #36] @ 0x24
  63725. 801a00c: 69bb ldr r3, [r7, #24]
  63726. 801a00e: 429a cmp r2, r3
  63727. 801a010: d906 bls.n 801a020 <mem_trim+0xa8>
  63728. 801a012: 4b53 ldr r3, [pc, #332] @ (801a160 <mem_trim+0x1e8>)
  63729. 801a014: f44f 7239 mov.w r2, #740 @ 0x2e4
  63730. 801a018: 4954 ldr r1, [pc, #336] @ (801a16c <mem_trim+0x1f4>)
  63731. 801a01a: 4853 ldr r0, [pc, #332] @ (801a168 <mem_trim+0x1f0>)
  63732. 801a01c: f010 fc26 bl 802a86c <iprintf>
  63733. if (newsize > size) {
  63734. 801a020: 6a7a ldr r2, [r7, #36] @ 0x24
  63735. 801a022: 69bb ldr r3, [r7, #24]
  63736. 801a024: 429a cmp r2, r3
  63737. 801a026: d901 bls.n 801a02c <mem_trim+0xb4>
  63738. /* not supported */
  63739. return NULL;
  63740. 801a028: 2300 movs r3, #0
  63741. 801a02a: e08f b.n 801a14c <mem_trim+0x1d4>
  63742. }
  63743. if (newsize == size) {
  63744. 801a02c: 6a7a ldr r2, [r7, #36] @ 0x24
  63745. 801a02e: 69bb ldr r3, [r7, #24]
  63746. 801a030: 429a cmp r2, r3
  63747. 801a032: d101 bne.n 801a038 <mem_trim+0xc0>
  63748. /* No change in size, simply return */
  63749. return rmem;
  63750. 801a034: 687b ldr r3, [r7, #4]
  63751. 801a036: e089 b.n 801a14c <mem_trim+0x1d4>
  63752. }
  63753. /* protect the heap from concurrent access */
  63754. LWIP_MEM_FREE_PROTECT();
  63755. 801a038: 484d ldr r0, [pc, #308] @ (801a170 <mem_trim+0x1f8>)
  63756. 801a03a: f00d f945 bl 80272c8 <sys_mutex_lock>
  63757. mem2 = ptr_to_mem(mem->next);
  63758. 801a03e: 6a3b ldr r3, [r7, #32]
  63759. 801a040: 681b ldr r3, [r3, #0]
  63760. 801a042: 4618 mov r0, r3
  63761. 801a044: f7ff fdba bl 8019bbc <ptr_to_mem>
  63762. 801a048: 6178 str r0, [r7, #20]
  63763. if (mem2->used == 0) {
  63764. 801a04a: 697b ldr r3, [r7, #20]
  63765. 801a04c: 7a1b ldrb r3, [r3, #8]
  63766. 801a04e: 2b00 cmp r3, #0
  63767. 801a050: d13c bne.n 801a0cc <mem_trim+0x154>
  63768. /* The next struct is unused, we can simply move it at little */
  63769. mem_size_t next;
  63770. LWIP_ASSERT("invalid next ptr", mem->next != MEM_SIZE_ALIGNED);
  63771. 801a052: 6a3b ldr r3, [r7, #32]
  63772. 801a054: 681b ldr r3, [r3, #0]
  63773. 801a056: 4a3f ldr r2, [pc, #252] @ (801a154 <mem_trim+0x1dc>)
  63774. 801a058: 4293 cmp r3, r2
  63775. 801a05a: d106 bne.n 801a06a <mem_trim+0xf2>
  63776. 801a05c: 4b40 ldr r3, [pc, #256] @ (801a160 <mem_trim+0x1e8>)
  63777. 801a05e: f240 22f5 movw r2, #757 @ 0x2f5
  63778. 801a062: 4944 ldr r1, [pc, #272] @ (801a174 <mem_trim+0x1fc>)
  63779. 801a064: 4840 ldr r0, [pc, #256] @ (801a168 <mem_trim+0x1f0>)
  63780. 801a066: f010 fc01 bl 802a86c <iprintf>
  63781. /* remember the old next pointer */
  63782. next = mem2->next;
  63783. 801a06a: 697b ldr r3, [r7, #20]
  63784. 801a06c: 681b ldr r3, [r3, #0]
  63785. 801a06e: 60fb str r3, [r7, #12]
  63786. /* create new struct mem which is moved directly after the shrinked mem */
  63787. ptr2 = (mem_size_t)(ptr + SIZEOF_STRUCT_MEM + newsize);
  63788. 801a070: 69fa ldr r2, [r7, #28]
  63789. 801a072: 6a7b ldr r3, [r7, #36] @ 0x24
  63790. 801a074: 4413 add r3, r2
  63791. 801a076: 330c adds r3, #12
  63792. 801a078: 613b str r3, [r7, #16]
  63793. if (lfree == mem2) {
  63794. 801a07a: 4b3f ldr r3, [pc, #252] @ (801a178 <mem_trim+0x200>)
  63795. 801a07c: 681b ldr r3, [r3, #0]
  63796. 801a07e: 697a ldr r2, [r7, #20]
  63797. 801a080: 429a cmp r2, r3
  63798. 801a082: d105 bne.n 801a090 <mem_trim+0x118>
  63799. lfree = ptr_to_mem(ptr2);
  63800. 801a084: 6938 ldr r0, [r7, #16]
  63801. 801a086: f7ff fd99 bl 8019bbc <ptr_to_mem>
  63802. 801a08a: 4603 mov r3, r0
  63803. 801a08c: 4a3a ldr r2, [pc, #232] @ (801a178 <mem_trim+0x200>)
  63804. 801a08e: 6013 str r3, [r2, #0]
  63805. }
  63806. mem2 = ptr_to_mem(ptr2);
  63807. 801a090: 6938 ldr r0, [r7, #16]
  63808. 801a092: f7ff fd93 bl 8019bbc <ptr_to_mem>
  63809. 801a096: 6178 str r0, [r7, #20]
  63810. mem2->used = 0;
  63811. 801a098: 697b ldr r3, [r7, #20]
  63812. 801a09a: 2200 movs r2, #0
  63813. 801a09c: 721a strb r2, [r3, #8]
  63814. /* restore the next pointer */
  63815. mem2->next = next;
  63816. 801a09e: 697b ldr r3, [r7, #20]
  63817. 801a0a0: 68fa ldr r2, [r7, #12]
  63818. 801a0a2: 601a str r2, [r3, #0]
  63819. /* link it back to mem */
  63820. mem2->prev = ptr;
  63821. 801a0a4: 697b ldr r3, [r7, #20]
  63822. 801a0a6: 69fa ldr r2, [r7, #28]
  63823. 801a0a8: 605a str r2, [r3, #4]
  63824. /* link mem to it */
  63825. mem->next = ptr2;
  63826. 801a0aa: 6a3b ldr r3, [r7, #32]
  63827. 801a0ac: 693a ldr r2, [r7, #16]
  63828. 801a0ae: 601a str r2, [r3, #0]
  63829. /* last thing to restore linked list: as we have moved mem2,
  63830. * let 'mem2->next->prev' point to mem2 again. but only if mem2->next is not
  63831. * the end of the heap */
  63832. if (mem2->next != MEM_SIZE_ALIGNED) {
  63833. 801a0b0: 697b ldr r3, [r7, #20]
  63834. 801a0b2: 681b ldr r3, [r3, #0]
  63835. 801a0b4: 4a27 ldr r2, [pc, #156] @ (801a154 <mem_trim+0x1dc>)
  63836. 801a0b6: 4293 cmp r3, r2
  63837. 801a0b8: d044 beq.n 801a144 <mem_trim+0x1cc>
  63838. ptr_to_mem(mem2->next)->prev = ptr2;
  63839. 801a0ba: 697b ldr r3, [r7, #20]
  63840. 801a0bc: 681b ldr r3, [r3, #0]
  63841. 801a0be: 4618 mov r0, r3
  63842. 801a0c0: f7ff fd7c bl 8019bbc <ptr_to_mem>
  63843. 801a0c4: 4602 mov r2, r0
  63844. 801a0c6: 693b ldr r3, [r7, #16]
  63845. 801a0c8: 6053 str r3, [r2, #4]
  63846. 801a0ca: e03b b.n 801a144 <mem_trim+0x1cc>
  63847. }
  63848. MEM_STATS_DEC_USED(used, (size - newsize));
  63849. /* no need to plug holes, we've already done that */
  63850. } else if (newsize + SIZEOF_STRUCT_MEM + MIN_SIZE_ALIGNED <= size) {
  63851. 801a0cc: 6a7b ldr r3, [r7, #36] @ 0x24
  63852. 801a0ce: 3318 adds r3, #24
  63853. 801a0d0: 69ba ldr r2, [r7, #24]
  63854. 801a0d2: 429a cmp r2, r3
  63855. 801a0d4: d336 bcc.n 801a144 <mem_trim+0x1cc>
  63856. * Old size ('size') must be big enough to contain at least 'newsize' plus a struct mem
  63857. * ('SIZEOF_STRUCT_MEM') with some data ('MIN_SIZE_ALIGNED').
  63858. * @todo we could leave out MIN_SIZE_ALIGNED. We would create an empty
  63859. * region that couldn't hold data, but when mem->next gets freed,
  63860. * the 2 regions would be combined, resulting in more free memory */
  63861. ptr2 = (mem_size_t)(ptr + SIZEOF_STRUCT_MEM + newsize);
  63862. 801a0d6: 69fa ldr r2, [r7, #28]
  63863. 801a0d8: 6a7b ldr r3, [r7, #36] @ 0x24
  63864. 801a0da: 4413 add r3, r2
  63865. 801a0dc: 330c adds r3, #12
  63866. 801a0de: 613b str r3, [r7, #16]
  63867. LWIP_ASSERT("invalid next ptr", mem->next != MEM_SIZE_ALIGNED);
  63868. 801a0e0: 6a3b ldr r3, [r7, #32]
  63869. 801a0e2: 681b ldr r3, [r3, #0]
  63870. 801a0e4: 4a1b ldr r2, [pc, #108] @ (801a154 <mem_trim+0x1dc>)
  63871. 801a0e6: 4293 cmp r3, r2
  63872. 801a0e8: d106 bne.n 801a0f8 <mem_trim+0x180>
  63873. 801a0ea: 4b1d ldr r3, [pc, #116] @ (801a160 <mem_trim+0x1e8>)
  63874. 801a0ec: f240 3216 movw r2, #790 @ 0x316
  63875. 801a0f0: 4920 ldr r1, [pc, #128] @ (801a174 <mem_trim+0x1fc>)
  63876. 801a0f2: 481d ldr r0, [pc, #116] @ (801a168 <mem_trim+0x1f0>)
  63877. 801a0f4: f010 fbba bl 802a86c <iprintf>
  63878. mem2 = ptr_to_mem(ptr2);
  63879. 801a0f8: 6938 ldr r0, [r7, #16]
  63880. 801a0fa: f7ff fd5f bl 8019bbc <ptr_to_mem>
  63881. 801a0fe: 6178 str r0, [r7, #20]
  63882. if (mem2 < lfree) {
  63883. 801a100: 4b1d ldr r3, [pc, #116] @ (801a178 <mem_trim+0x200>)
  63884. 801a102: 681b ldr r3, [r3, #0]
  63885. 801a104: 697a ldr r2, [r7, #20]
  63886. 801a106: 429a cmp r2, r3
  63887. 801a108: d202 bcs.n 801a110 <mem_trim+0x198>
  63888. lfree = mem2;
  63889. 801a10a: 4a1b ldr r2, [pc, #108] @ (801a178 <mem_trim+0x200>)
  63890. 801a10c: 697b ldr r3, [r7, #20]
  63891. 801a10e: 6013 str r3, [r2, #0]
  63892. }
  63893. mem2->used = 0;
  63894. 801a110: 697b ldr r3, [r7, #20]
  63895. 801a112: 2200 movs r2, #0
  63896. 801a114: 721a strb r2, [r3, #8]
  63897. mem2->next = mem->next;
  63898. 801a116: 6a3b ldr r3, [r7, #32]
  63899. 801a118: 681a ldr r2, [r3, #0]
  63900. 801a11a: 697b ldr r3, [r7, #20]
  63901. 801a11c: 601a str r2, [r3, #0]
  63902. mem2->prev = ptr;
  63903. 801a11e: 697b ldr r3, [r7, #20]
  63904. 801a120: 69fa ldr r2, [r7, #28]
  63905. 801a122: 605a str r2, [r3, #4]
  63906. mem->next = ptr2;
  63907. 801a124: 6a3b ldr r3, [r7, #32]
  63908. 801a126: 693a ldr r2, [r7, #16]
  63909. 801a128: 601a str r2, [r3, #0]
  63910. if (mem2->next != MEM_SIZE_ALIGNED) {
  63911. 801a12a: 697b ldr r3, [r7, #20]
  63912. 801a12c: 681b ldr r3, [r3, #0]
  63913. 801a12e: 4a09 ldr r2, [pc, #36] @ (801a154 <mem_trim+0x1dc>)
  63914. 801a130: 4293 cmp r3, r2
  63915. 801a132: d007 beq.n 801a144 <mem_trim+0x1cc>
  63916. ptr_to_mem(mem2->next)->prev = ptr2;
  63917. 801a134: 697b ldr r3, [r7, #20]
  63918. 801a136: 681b ldr r3, [r3, #0]
  63919. 801a138: 4618 mov r0, r3
  63920. 801a13a: f7ff fd3f bl 8019bbc <ptr_to_mem>
  63921. 801a13e: 4602 mov r2, r0
  63922. 801a140: 693b ldr r3, [r7, #16]
  63923. 801a142: 6053 str r3, [r2, #4]
  63924. #endif
  63925. MEM_SANITY();
  63926. #if LWIP_ALLOW_MEM_FREE_FROM_OTHER_CONTEXT
  63927. mem_free_count = 1;
  63928. #endif /* LWIP_ALLOW_MEM_FREE_FROM_OTHER_CONTEXT */
  63929. LWIP_MEM_FREE_UNPROTECT();
  63930. 801a144: 480a ldr r0, [pc, #40] @ (801a170 <mem_trim+0x1f8>)
  63931. 801a146: f00d f8ce bl 80272e6 <sys_mutex_unlock>
  63932. return rmem;
  63933. 801a14a: 687b ldr r3, [r7, #4]
  63934. }
  63935. 801a14c: 4618 mov r0, r3
  63936. 801a14e: 3728 adds r7, #40 @ 0x28
  63937. 801a150: 46bd mov sp, r7
  63938. 801a152: bd80 pop {r7, pc}
  63939. 801a154: 0001ffe8 .word 0x0001ffe8
  63940. 801a158: 24024430 .word 0x24024430
  63941. 801a15c: 24024434 .word 0x24024434
  63942. 801a160: 0802ea7c .word 0x0802ea7c
  63943. 801a164: 0802ec08 .word 0x0802ec08
  63944. 801a168: 0802eac4 .word 0x0802eac4
  63945. 801a16c: 0802ec20 .word 0x0802ec20
  63946. 801a170: 24024438 .word 0x24024438
  63947. 801a174: 0802ec40 .word 0x0802ec40
  63948. 801a178: 2402443c .word 0x2402443c
  63949. 0801a17c <mem_malloc>:
  63950. *
  63951. * Note that the returned value will always be aligned (as defined by MEM_ALIGNMENT).
  63952. */
  63953. void *
  63954. mem_malloc(mem_size_t size_in)
  63955. {
  63956. 801a17c: b580 push {r7, lr}
  63957. 801a17e: b088 sub sp, #32
  63958. 801a180: af00 add r7, sp, #0
  63959. 801a182: 6078 str r0, [r7, #4]
  63960. #if LWIP_ALLOW_MEM_FREE_FROM_OTHER_CONTEXT
  63961. u8_t local_mem_free_count = 0;
  63962. #endif /* LWIP_ALLOW_MEM_FREE_FROM_OTHER_CONTEXT */
  63963. LWIP_MEM_ALLOC_DECL_PROTECT();
  63964. if (size_in == 0) {
  63965. 801a184: 687b ldr r3, [r7, #4]
  63966. 801a186: 2b00 cmp r3, #0
  63967. 801a188: d101 bne.n 801a18e <mem_malloc+0x12>
  63968. return NULL;
  63969. 801a18a: 2300 movs r3, #0
  63970. 801a18c: e0d9 b.n 801a342 <mem_malloc+0x1c6>
  63971. }
  63972. /* Expand the size of the allocated memory region so that we can
  63973. adjust for alignment. */
  63974. size = (mem_size_t)LWIP_MEM_ALIGN_SIZE(size_in);
  63975. 801a18e: 687b ldr r3, [r7, #4]
  63976. 801a190: 3303 adds r3, #3
  63977. 801a192: f023 0303 bic.w r3, r3, #3
  63978. 801a196: 61bb str r3, [r7, #24]
  63979. if (size < MIN_SIZE_ALIGNED) {
  63980. 801a198: 69bb ldr r3, [r7, #24]
  63981. 801a19a: 2b0b cmp r3, #11
  63982. 801a19c: d801 bhi.n 801a1a2 <mem_malloc+0x26>
  63983. /* every data block must be at least MIN_SIZE_ALIGNED long */
  63984. size = MIN_SIZE_ALIGNED;
  63985. 801a19e: 230c movs r3, #12
  63986. 801a1a0: 61bb str r3, [r7, #24]
  63987. }
  63988. #if MEM_OVERFLOW_CHECK
  63989. size += MEM_SANITY_REGION_BEFORE_ALIGNED + MEM_SANITY_REGION_AFTER_ALIGNED;
  63990. #endif
  63991. if ((size > MEM_SIZE_ALIGNED) || (size < size_in)) {
  63992. 801a1a2: 69bb ldr r3, [r7, #24]
  63993. 801a1a4: 4a69 ldr r2, [pc, #420] @ (801a34c <mem_malloc+0x1d0>)
  63994. 801a1a6: 4293 cmp r3, r2
  63995. 801a1a8: d803 bhi.n 801a1b2 <mem_malloc+0x36>
  63996. 801a1aa: 69ba ldr r2, [r7, #24]
  63997. 801a1ac: 687b ldr r3, [r7, #4]
  63998. 801a1ae: 429a cmp r2, r3
  63999. 801a1b0: d201 bcs.n 801a1b6 <mem_malloc+0x3a>
  64000. return NULL;
  64001. 801a1b2: 2300 movs r3, #0
  64002. 801a1b4: e0c5 b.n 801a342 <mem_malloc+0x1c6>
  64003. }
  64004. /* protect the heap from concurrent access */
  64005. sys_mutex_lock(&mem_mutex);
  64006. 801a1b6: 4866 ldr r0, [pc, #408] @ (801a350 <mem_malloc+0x1d4>)
  64007. 801a1b8: f00d f886 bl 80272c8 <sys_mutex_lock>
  64008. #endif /* LWIP_ALLOW_MEM_FREE_FROM_OTHER_CONTEXT */
  64009. /* Scan through the heap searching for a free block that is big enough,
  64010. * beginning with the lowest free block.
  64011. */
  64012. for (ptr = mem_to_ptr(lfree); ptr < MEM_SIZE_ALIGNED - size;
  64013. 801a1bc: 4b65 ldr r3, [pc, #404] @ (801a354 <mem_malloc+0x1d8>)
  64014. 801a1be: 681b ldr r3, [r3, #0]
  64015. 801a1c0: 4618 mov r0, r3
  64016. 801a1c2: f7ff fd0b bl 8019bdc <mem_to_ptr>
  64017. 801a1c6: 61f8 str r0, [r7, #28]
  64018. 801a1c8: e0b0 b.n 801a32c <mem_malloc+0x1b0>
  64019. ptr = ptr_to_mem(ptr)->next) {
  64020. mem = ptr_to_mem(ptr);
  64021. 801a1ca: 69f8 ldr r0, [r7, #28]
  64022. 801a1cc: f7ff fcf6 bl 8019bbc <ptr_to_mem>
  64023. 801a1d0: 6138 str r0, [r7, #16]
  64024. local_mem_free_count = 1;
  64025. break;
  64026. }
  64027. #endif /* LWIP_ALLOW_MEM_FREE_FROM_OTHER_CONTEXT */
  64028. if ((!mem->used) &&
  64029. 801a1d2: 693b ldr r3, [r7, #16]
  64030. 801a1d4: 7a1b ldrb r3, [r3, #8]
  64031. 801a1d6: 2b00 cmp r3, #0
  64032. 801a1d8: f040 80a2 bne.w 801a320 <mem_malloc+0x1a4>
  64033. (mem->next - (ptr + SIZEOF_STRUCT_MEM)) >= size) {
  64034. 801a1dc: 693b ldr r3, [r7, #16]
  64035. 801a1de: 681a ldr r2, [r3, #0]
  64036. 801a1e0: 69fb ldr r3, [r7, #28]
  64037. 801a1e2: 1ad3 subs r3, r2, r3
  64038. 801a1e4: 3b0c subs r3, #12
  64039. if ((!mem->used) &&
  64040. 801a1e6: 69ba ldr r2, [r7, #24]
  64041. 801a1e8: 429a cmp r2, r3
  64042. 801a1ea: f200 8099 bhi.w 801a320 <mem_malloc+0x1a4>
  64043. /* mem is not used and at least perfect fit is possible:
  64044. * mem->next - (ptr + SIZEOF_STRUCT_MEM) gives us the 'user data size' of mem */
  64045. if (mem->next - (ptr + SIZEOF_STRUCT_MEM) >= (size + SIZEOF_STRUCT_MEM + MIN_SIZE_ALIGNED)) {
  64046. 801a1ee: 693b ldr r3, [r7, #16]
  64047. 801a1f0: 681a ldr r2, [r3, #0]
  64048. 801a1f2: 69fb ldr r3, [r7, #28]
  64049. 801a1f4: 1ad3 subs r3, r2, r3
  64050. 801a1f6: f1a3 020c sub.w r2, r3, #12
  64051. 801a1fa: 69bb ldr r3, [r7, #24]
  64052. 801a1fc: 3318 adds r3, #24
  64053. 801a1fe: 429a cmp r2, r3
  64054. 801a200: d331 bcc.n 801a266 <mem_malloc+0xea>
  64055. * struct mem would fit in but no data between mem2 and mem2->next
  64056. * @todo we could leave out MIN_SIZE_ALIGNED. We would create an empty
  64057. * region that couldn't hold data, but when mem->next gets freed,
  64058. * the 2 regions would be combined, resulting in more free memory
  64059. */
  64060. ptr2 = (mem_size_t)(ptr + SIZEOF_STRUCT_MEM + size);
  64061. 801a202: 69fa ldr r2, [r7, #28]
  64062. 801a204: 69bb ldr r3, [r7, #24]
  64063. 801a206: 4413 add r3, r2
  64064. 801a208: 330c adds r3, #12
  64065. 801a20a: 60fb str r3, [r7, #12]
  64066. LWIP_ASSERT("invalid next ptr",ptr2 != MEM_SIZE_ALIGNED);
  64067. 801a20c: 68fb ldr r3, [r7, #12]
  64068. 801a20e: 4a4f ldr r2, [pc, #316] @ (801a34c <mem_malloc+0x1d0>)
  64069. 801a210: 4293 cmp r3, r2
  64070. 801a212: d106 bne.n 801a222 <mem_malloc+0xa6>
  64071. 801a214: 4b50 ldr r3, [pc, #320] @ (801a358 <mem_malloc+0x1dc>)
  64072. 801a216: f240 3287 movw r2, #903 @ 0x387
  64073. 801a21a: 4950 ldr r1, [pc, #320] @ (801a35c <mem_malloc+0x1e0>)
  64074. 801a21c: 4850 ldr r0, [pc, #320] @ (801a360 <mem_malloc+0x1e4>)
  64075. 801a21e: f010 fb25 bl 802a86c <iprintf>
  64076. /* create mem2 struct */
  64077. mem2 = ptr_to_mem(ptr2);
  64078. 801a222: 68f8 ldr r0, [r7, #12]
  64079. 801a224: f7ff fcca bl 8019bbc <ptr_to_mem>
  64080. 801a228: 60b8 str r0, [r7, #8]
  64081. mem2->used = 0;
  64082. 801a22a: 68bb ldr r3, [r7, #8]
  64083. 801a22c: 2200 movs r2, #0
  64084. 801a22e: 721a strb r2, [r3, #8]
  64085. mem2->next = mem->next;
  64086. 801a230: 693b ldr r3, [r7, #16]
  64087. 801a232: 681a ldr r2, [r3, #0]
  64088. 801a234: 68bb ldr r3, [r7, #8]
  64089. 801a236: 601a str r2, [r3, #0]
  64090. mem2->prev = ptr;
  64091. 801a238: 68bb ldr r3, [r7, #8]
  64092. 801a23a: 69fa ldr r2, [r7, #28]
  64093. 801a23c: 605a str r2, [r3, #4]
  64094. /* and insert it between mem and mem->next */
  64095. mem->next = ptr2;
  64096. 801a23e: 693b ldr r3, [r7, #16]
  64097. 801a240: 68fa ldr r2, [r7, #12]
  64098. 801a242: 601a str r2, [r3, #0]
  64099. mem->used = 1;
  64100. 801a244: 693b ldr r3, [r7, #16]
  64101. 801a246: 2201 movs r2, #1
  64102. 801a248: 721a strb r2, [r3, #8]
  64103. if (mem2->next != MEM_SIZE_ALIGNED) {
  64104. 801a24a: 68bb ldr r3, [r7, #8]
  64105. 801a24c: 681b ldr r3, [r3, #0]
  64106. 801a24e: 4a3f ldr r2, [pc, #252] @ (801a34c <mem_malloc+0x1d0>)
  64107. 801a250: 4293 cmp r3, r2
  64108. 801a252: d00b beq.n 801a26c <mem_malloc+0xf0>
  64109. ptr_to_mem(mem2->next)->prev = ptr2;
  64110. 801a254: 68bb ldr r3, [r7, #8]
  64111. 801a256: 681b ldr r3, [r3, #0]
  64112. 801a258: 4618 mov r0, r3
  64113. 801a25a: f7ff fcaf bl 8019bbc <ptr_to_mem>
  64114. 801a25e: 4602 mov r2, r0
  64115. 801a260: 68fb ldr r3, [r7, #12]
  64116. 801a262: 6053 str r3, [r2, #4]
  64117. 801a264: e002 b.n 801a26c <mem_malloc+0xf0>
  64118. * take care of this).
  64119. * -> near fit or exact fit: do not split, no mem2 creation
  64120. * also can't move mem->next directly behind mem, since mem->next
  64121. * will always be used at this point!
  64122. */
  64123. mem->used = 1;
  64124. 801a266: 693b ldr r3, [r7, #16]
  64125. 801a268: 2201 movs r2, #1
  64126. 801a26a: 721a strb r2, [r3, #8]
  64127. MEM_STATS_INC_USED(used, mem->next - mem_to_ptr(mem));
  64128. }
  64129. #if LWIP_ALLOW_MEM_FREE_FROM_OTHER_CONTEXT
  64130. mem_malloc_adjust_lfree:
  64131. #endif /* LWIP_ALLOW_MEM_FREE_FROM_OTHER_CONTEXT */
  64132. if (mem == lfree) {
  64133. 801a26c: 4b39 ldr r3, [pc, #228] @ (801a354 <mem_malloc+0x1d8>)
  64134. 801a26e: 681b ldr r3, [r3, #0]
  64135. 801a270: 693a ldr r2, [r7, #16]
  64136. 801a272: 429a cmp r2, r3
  64137. 801a274: d127 bne.n 801a2c6 <mem_malloc+0x14a>
  64138. struct mem *cur = lfree;
  64139. 801a276: 4b37 ldr r3, [pc, #220] @ (801a354 <mem_malloc+0x1d8>)
  64140. 801a278: 681b ldr r3, [r3, #0]
  64141. 801a27a: 617b str r3, [r7, #20]
  64142. /* Find next free block after mem and update lowest free pointer */
  64143. while (cur->used && cur != ram_end) {
  64144. 801a27c: e005 b.n 801a28a <mem_malloc+0x10e>
  64145. /* If mem_free or mem_trim have run, we have to restart since they
  64146. could have altered our current struct mem or lfree. */
  64147. goto mem_malloc_adjust_lfree;
  64148. }
  64149. #endif /* LWIP_ALLOW_MEM_FREE_FROM_OTHER_CONTEXT */
  64150. cur = ptr_to_mem(cur->next);
  64151. 801a27e: 697b ldr r3, [r7, #20]
  64152. 801a280: 681b ldr r3, [r3, #0]
  64153. 801a282: 4618 mov r0, r3
  64154. 801a284: f7ff fc9a bl 8019bbc <ptr_to_mem>
  64155. 801a288: 6178 str r0, [r7, #20]
  64156. while (cur->used && cur != ram_end) {
  64157. 801a28a: 697b ldr r3, [r7, #20]
  64158. 801a28c: 7a1b ldrb r3, [r3, #8]
  64159. 801a28e: 2b00 cmp r3, #0
  64160. 801a290: d004 beq.n 801a29c <mem_malloc+0x120>
  64161. 801a292: 4b34 ldr r3, [pc, #208] @ (801a364 <mem_malloc+0x1e8>)
  64162. 801a294: 681b ldr r3, [r3, #0]
  64163. 801a296: 697a ldr r2, [r7, #20]
  64164. 801a298: 429a cmp r2, r3
  64165. 801a29a: d1f0 bne.n 801a27e <mem_malloc+0x102>
  64166. }
  64167. lfree = cur;
  64168. 801a29c: 4a2d ldr r2, [pc, #180] @ (801a354 <mem_malloc+0x1d8>)
  64169. 801a29e: 697b ldr r3, [r7, #20]
  64170. 801a2a0: 6013 str r3, [r2, #0]
  64171. LWIP_ASSERT("mem_malloc: !lfree->used", ((lfree == ram_end) || (!lfree->used)));
  64172. 801a2a2: 4b2c ldr r3, [pc, #176] @ (801a354 <mem_malloc+0x1d8>)
  64173. 801a2a4: 681a ldr r2, [r3, #0]
  64174. 801a2a6: 4b2f ldr r3, [pc, #188] @ (801a364 <mem_malloc+0x1e8>)
  64175. 801a2a8: 681b ldr r3, [r3, #0]
  64176. 801a2aa: 429a cmp r2, r3
  64177. 801a2ac: d00b beq.n 801a2c6 <mem_malloc+0x14a>
  64178. 801a2ae: 4b29 ldr r3, [pc, #164] @ (801a354 <mem_malloc+0x1d8>)
  64179. 801a2b0: 681b ldr r3, [r3, #0]
  64180. 801a2b2: 7a1b ldrb r3, [r3, #8]
  64181. 801a2b4: 2b00 cmp r3, #0
  64182. 801a2b6: d006 beq.n 801a2c6 <mem_malloc+0x14a>
  64183. 801a2b8: 4b27 ldr r3, [pc, #156] @ (801a358 <mem_malloc+0x1dc>)
  64184. 801a2ba: f240 32b5 movw r2, #949 @ 0x3b5
  64185. 801a2be: 492a ldr r1, [pc, #168] @ (801a368 <mem_malloc+0x1ec>)
  64186. 801a2c0: 4827 ldr r0, [pc, #156] @ (801a360 <mem_malloc+0x1e4>)
  64187. 801a2c2: f010 fad3 bl 802a86c <iprintf>
  64188. }
  64189. LWIP_MEM_ALLOC_UNPROTECT();
  64190. sys_mutex_unlock(&mem_mutex);
  64191. 801a2c6: 4822 ldr r0, [pc, #136] @ (801a350 <mem_malloc+0x1d4>)
  64192. 801a2c8: f00d f80d bl 80272e6 <sys_mutex_unlock>
  64193. LWIP_ASSERT("mem_malloc: allocated memory not above ram_end.",
  64194. 801a2cc: 693a ldr r2, [r7, #16]
  64195. 801a2ce: 69bb ldr r3, [r7, #24]
  64196. 801a2d0: 4413 add r3, r2
  64197. 801a2d2: 330c adds r3, #12
  64198. 801a2d4: 4a23 ldr r2, [pc, #140] @ (801a364 <mem_malloc+0x1e8>)
  64199. 801a2d6: 6812 ldr r2, [r2, #0]
  64200. 801a2d8: 4293 cmp r3, r2
  64201. 801a2da: d906 bls.n 801a2ea <mem_malloc+0x16e>
  64202. 801a2dc: 4b1e ldr r3, [pc, #120] @ (801a358 <mem_malloc+0x1dc>)
  64203. 801a2de: f240 32b9 movw r2, #953 @ 0x3b9
  64204. 801a2e2: 4922 ldr r1, [pc, #136] @ (801a36c <mem_malloc+0x1f0>)
  64205. 801a2e4: 481e ldr r0, [pc, #120] @ (801a360 <mem_malloc+0x1e4>)
  64206. 801a2e6: f010 fac1 bl 802a86c <iprintf>
  64207. (mem_ptr_t)mem + SIZEOF_STRUCT_MEM + size <= (mem_ptr_t)ram_end);
  64208. LWIP_ASSERT("mem_malloc: allocated memory properly aligned.",
  64209. 801a2ea: 693b ldr r3, [r7, #16]
  64210. 801a2ec: f003 0303 and.w r3, r3, #3
  64211. 801a2f0: 2b00 cmp r3, #0
  64212. 801a2f2: d006 beq.n 801a302 <mem_malloc+0x186>
  64213. 801a2f4: 4b18 ldr r3, [pc, #96] @ (801a358 <mem_malloc+0x1dc>)
  64214. 801a2f6: f240 32bb movw r2, #955 @ 0x3bb
  64215. 801a2fa: 491d ldr r1, [pc, #116] @ (801a370 <mem_malloc+0x1f4>)
  64216. 801a2fc: 4818 ldr r0, [pc, #96] @ (801a360 <mem_malloc+0x1e4>)
  64217. 801a2fe: f010 fab5 bl 802a86c <iprintf>
  64218. ((mem_ptr_t)mem + SIZEOF_STRUCT_MEM) % MEM_ALIGNMENT == 0);
  64219. LWIP_ASSERT("mem_malloc: sanity check alignment",
  64220. 801a302: 693b ldr r3, [r7, #16]
  64221. 801a304: f003 0303 and.w r3, r3, #3
  64222. 801a308: 2b00 cmp r3, #0
  64223. 801a30a: d006 beq.n 801a31a <mem_malloc+0x19e>
  64224. 801a30c: 4b12 ldr r3, [pc, #72] @ (801a358 <mem_malloc+0x1dc>)
  64225. 801a30e: f240 32bd movw r2, #957 @ 0x3bd
  64226. 801a312: 4918 ldr r1, [pc, #96] @ (801a374 <mem_malloc+0x1f8>)
  64227. 801a314: 4812 ldr r0, [pc, #72] @ (801a360 <mem_malloc+0x1e4>)
  64228. 801a316: f010 faa9 bl 802a86c <iprintf>
  64229. #if MEM_OVERFLOW_CHECK
  64230. mem_overflow_init_element(mem, size_in);
  64231. #endif
  64232. MEM_SANITY();
  64233. return (u8_t *)mem + SIZEOF_STRUCT_MEM + MEM_SANITY_OFFSET;
  64234. 801a31a: 693b ldr r3, [r7, #16]
  64235. 801a31c: 330c adds r3, #12
  64236. 801a31e: e010 b.n 801a342 <mem_malloc+0x1c6>
  64237. ptr = ptr_to_mem(ptr)->next) {
  64238. 801a320: 69f8 ldr r0, [r7, #28]
  64239. 801a322: f7ff fc4b bl 8019bbc <ptr_to_mem>
  64240. 801a326: 4603 mov r3, r0
  64241. 801a328: 681b ldr r3, [r3, #0]
  64242. 801a32a: 61fb str r3, [r7, #28]
  64243. for (ptr = mem_to_ptr(lfree); ptr < MEM_SIZE_ALIGNED - size;
  64244. 801a32c: 69ba ldr r2, [r7, #24]
  64245. 801a32e: 4b07 ldr r3, [pc, #28] @ (801a34c <mem_malloc+0x1d0>)
  64246. 801a330: 1a9b subs r3, r3, r2
  64247. 801a332: 69fa ldr r2, [r7, #28]
  64248. 801a334: 429a cmp r2, r3
  64249. 801a336: f4ff af48 bcc.w 801a1ca <mem_malloc+0x4e>
  64250. /* if we got interrupted by a mem_free, try again */
  64251. } while (local_mem_free_count != 0);
  64252. #endif /* LWIP_ALLOW_MEM_FREE_FROM_OTHER_CONTEXT */
  64253. MEM_STATS_INC(err);
  64254. LWIP_MEM_ALLOC_UNPROTECT();
  64255. sys_mutex_unlock(&mem_mutex);
  64256. 801a33a: 4805 ldr r0, [pc, #20] @ (801a350 <mem_malloc+0x1d4>)
  64257. 801a33c: f00c ffd3 bl 80272e6 <sys_mutex_unlock>
  64258. LWIP_DEBUGF(MEM_DEBUG | LWIP_DBG_LEVEL_SERIOUS, ("mem_malloc: could not allocate %"S16_F" bytes\n", (s16_t)size));
  64259. return NULL;
  64260. 801a340: 2300 movs r3, #0
  64261. }
  64262. 801a342: 4618 mov r0, r3
  64263. 801a344: 3720 adds r7, #32
  64264. 801a346: 46bd mov sp, r7
  64265. 801a348: bd80 pop {r7, pc}
  64266. 801a34a: bf00 nop
  64267. 801a34c: 0001ffe8 .word 0x0001ffe8
  64268. 801a350: 24024438 .word 0x24024438
  64269. 801a354: 2402443c .word 0x2402443c
  64270. 801a358: 0802ea7c .word 0x0802ea7c
  64271. 801a35c: 0802ec40 .word 0x0802ec40
  64272. 801a360: 0802eac4 .word 0x0802eac4
  64273. 801a364: 24024434 .word 0x24024434
  64274. 801a368: 0802ec54 .word 0x0802ec54
  64275. 801a36c: 0802ec70 .word 0x0802ec70
  64276. 801a370: 0802eca0 .word 0x0802eca0
  64277. 801a374: 0802ecd0 .word 0x0802ecd0
  64278. 0801a378 <memp_init_pool>:
  64279. *
  64280. * @param desc pool to initialize
  64281. */
  64282. void
  64283. memp_init_pool(const struct memp_desc *desc)
  64284. {
  64285. 801a378: b480 push {r7}
  64286. 801a37a: b085 sub sp, #20
  64287. 801a37c: af00 add r7, sp, #0
  64288. 801a37e: 6078 str r0, [r7, #4]
  64289. LWIP_UNUSED_ARG(desc);
  64290. #else
  64291. int i;
  64292. struct memp *memp;
  64293. *desc->tab = NULL;
  64294. 801a380: 687b ldr r3, [r7, #4]
  64295. 801a382: 68db ldr r3, [r3, #12]
  64296. 801a384: 2200 movs r2, #0
  64297. 801a386: 601a str r2, [r3, #0]
  64298. memp = (struct memp *)LWIP_MEM_ALIGN(desc->base);
  64299. 801a388: 687b ldr r3, [r7, #4]
  64300. 801a38a: 689b ldr r3, [r3, #8]
  64301. 801a38c: 3303 adds r3, #3
  64302. 801a38e: f023 0303 bic.w r3, r3, #3
  64303. 801a392: 60bb str r3, [r7, #8]
  64304. + MEM_SANITY_REGION_AFTER_ALIGNED
  64305. #endif
  64306. ));
  64307. #endif
  64308. /* create a linked list of memp elements */
  64309. for (i = 0; i < desc->num; ++i) {
  64310. 801a394: 2300 movs r3, #0
  64311. 801a396: 60fb str r3, [r7, #12]
  64312. 801a398: e011 b.n 801a3be <memp_init_pool+0x46>
  64313. memp->next = *desc->tab;
  64314. 801a39a: 687b ldr r3, [r7, #4]
  64315. 801a39c: 68db ldr r3, [r3, #12]
  64316. 801a39e: 681a ldr r2, [r3, #0]
  64317. 801a3a0: 68bb ldr r3, [r7, #8]
  64318. 801a3a2: 601a str r2, [r3, #0]
  64319. *desc->tab = memp;
  64320. 801a3a4: 687b ldr r3, [r7, #4]
  64321. 801a3a6: 68db ldr r3, [r3, #12]
  64322. 801a3a8: 68ba ldr r2, [r7, #8]
  64323. 801a3aa: 601a str r2, [r3, #0]
  64324. #if MEMP_OVERFLOW_CHECK
  64325. memp_overflow_init_element(memp, desc);
  64326. #endif /* MEMP_OVERFLOW_CHECK */
  64327. /* cast through void* to get rid of alignment warnings */
  64328. memp = (struct memp *)(void *)((u8_t *)memp + MEMP_SIZE + desc->size
  64329. 801a3ac: 687b ldr r3, [r7, #4]
  64330. 801a3ae: 889b ldrh r3, [r3, #4]
  64331. 801a3b0: 461a mov r2, r3
  64332. 801a3b2: 68bb ldr r3, [r7, #8]
  64333. 801a3b4: 4413 add r3, r2
  64334. 801a3b6: 60bb str r3, [r7, #8]
  64335. for (i = 0; i < desc->num; ++i) {
  64336. 801a3b8: 68fb ldr r3, [r7, #12]
  64337. 801a3ba: 3301 adds r3, #1
  64338. 801a3bc: 60fb str r3, [r7, #12]
  64339. 801a3be: 687b ldr r3, [r7, #4]
  64340. 801a3c0: 88db ldrh r3, [r3, #6]
  64341. 801a3c2: 461a mov r2, r3
  64342. 801a3c4: 68fb ldr r3, [r7, #12]
  64343. 801a3c6: 4293 cmp r3, r2
  64344. 801a3c8: dbe7 blt.n 801a39a <memp_init_pool+0x22>
  64345. #endif /* !MEMP_MEM_MALLOC */
  64346. #if MEMP_STATS && (defined(LWIP_DEBUG) || LWIP_STATS_DISPLAY)
  64347. desc->stats->name = desc->desc;
  64348. #endif /* MEMP_STATS && (defined(LWIP_DEBUG) || LWIP_STATS_DISPLAY) */
  64349. }
  64350. 801a3ca: bf00 nop
  64351. 801a3cc: bf00 nop
  64352. 801a3ce: 3714 adds r7, #20
  64353. 801a3d0: 46bd mov sp, r7
  64354. 801a3d2: f85d 7b04 ldr.w r7, [sp], #4
  64355. 801a3d6: 4770 bx lr
  64356. 0801a3d8 <memp_init>:
  64357. *
  64358. * Carves out memp_memory into linked lists for each pool-type.
  64359. */
  64360. void
  64361. memp_init(void)
  64362. {
  64363. 801a3d8: b580 push {r7, lr}
  64364. 801a3da: b082 sub sp, #8
  64365. 801a3dc: af00 add r7, sp, #0
  64366. u16_t i;
  64367. /* for every pool: */
  64368. for (i = 0; i < LWIP_ARRAYSIZE(memp_pools); i++) {
  64369. 801a3de: 2300 movs r3, #0
  64370. 801a3e0: 80fb strh r3, [r7, #6]
  64371. 801a3e2: e009 b.n 801a3f8 <memp_init+0x20>
  64372. memp_init_pool(memp_pools[i]);
  64373. 801a3e4: 88fb ldrh r3, [r7, #6]
  64374. 801a3e6: 4a08 ldr r2, [pc, #32] @ (801a408 <memp_init+0x30>)
  64375. 801a3e8: f852 3023 ldr.w r3, [r2, r3, lsl #2]
  64376. 801a3ec: 4618 mov r0, r3
  64377. 801a3ee: f7ff ffc3 bl 801a378 <memp_init_pool>
  64378. for (i = 0; i < LWIP_ARRAYSIZE(memp_pools); i++) {
  64379. 801a3f2: 88fb ldrh r3, [r7, #6]
  64380. 801a3f4: 3301 adds r3, #1
  64381. 801a3f6: 80fb strh r3, [r7, #6]
  64382. 801a3f8: 88fb ldrh r3, [r7, #6]
  64383. 801a3fa: 2b0c cmp r3, #12
  64384. 801a3fc: d9f2 bls.n 801a3e4 <memp_init+0xc>
  64385. #if MEMP_OVERFLOW_CHECK >= 2
  64386. /* check everything a first time to see if it worked */
  64387. memp_overflow_check_all();
  64388. #endif /* MEMP_OVERFLOW_CHECK >= 2 */
  64389. }
  64390. 801a3fe: bf00 nop
  64391. 801a400: bf00 nop
  64392. 801a402: 3708 adds r7, #8
  64393. 801a404: 46bd mov sp, r7
  64394. 801a406: bd80 pop {r7, pc}
  64395. 801a408: 08031bf4 .word 0x08031bf4
  64396. 0801a40c <do_memp_malloc_pool>:
  64397. #if !MEMP_OVERFLOW_CHECK
  64398. do_memp_malloc_pool(const struct memp_desc *desc)
  64399. #else
  64400. do_memp_malloc_pool_fn(const struct memp_desc *desc, const char *file, const int line)
  64401. #endif
  64402. {
  64403. 801a40c: b580 push {r7, lr}
  64404. 801a40e: b084 sub sp, #16
  64405. 801a410: af00 add r7, sp, #0
  64406. 801a412: 6078 str r0, [r7, #4]
  64407. #if MEMP_MEM_MALLOC
  64408. memp = (struct memp *)mem_malloc(MEMP_SIZE + MEMP_ALIGN_SIZE(desc->size));
  64409. SYS_ARCH_PROTECT(old_level);
  64410. #else /* MEMP_MEM_MALLOC */
  64411. SYS_ARCH_PROTECT(old_level);
  64412. 801a414: f00c ff94 bl 8027340 <sys_arch_protect>
  64413. 801a418: 60f8 str r0, [r7, #12]
  64414. memp = *desc->tab;
  64415. 801a41a: 687b ldr r3, [r7, #4]
  64416. 801a41c: 68db ldr r3, [r3, #12]
  64417. 801a41e: 681b ldr r3, [r3, #0]
  64418. 801a420: 60bb str r3, [r7, #8]
  64419. #endif /* MEMP_MEM_MALLOC */
  64420. if (memp != NULL) {
  64421. 801a422: 68bb ldr r3, [r7, #8]
  64422. 801a424: 2b00 cmp r3, #0
  64423. 801a426: d015 beq.n 801a454 <do_memp_malloc_pool+0x48>
  64424. #if !MEMP_MEM_MALLOC
  64425. #if MEMP_OVERFLOW_CHECK == 1
  64426. memp_overflow_check_element(memp, desc);
  64427. #endif /* MEMP_OVERFLOW_CHECK */
  64428. *desc->tab = memp->next;
  64429. 801a428: 687b ldr r3, [r7, #4]
  64430. 801a42a: 68db ldr r3, [r3, #12]
  64431. 801a42c: 68ba ldr r2, [r7, #8]
  64432. 801a42e: 6812 ldr r2, [r2, #0]
  64433. 801a430: 601a str r2, [r3, #0]
  64434. memp->line = line;
  64435. #if MEMP_MEM_MALLOC
  64436. memp_overflow_init_element(memp, desc);
  64437. #endif /* MEMP_MEM_MALLOC */
  64438. #endif /* MEMP_OVERFLOW_CHECK */
  64439. LWIP_ASSERT("memp_malloc: memp properly aligned",
  64440. 801a432: 68bb ldr r3, [r7, #8]
  64441. 801a434: f003 0303 and.w r3, r3, #3
  64442. 801a438: 2b00 cmp r3, #0
  64443. 801a43a: d006 beq.n 801a44a <do_memp_malloc_pool+0x3e>
  64444. 801a43c: 4b09 ldr r3, [pc, #36] @ (801a464 <do_memp_malloc_pool+0x58>)
  64445. 801a43e: f44f 728c mov.w r2, #280 @ 0x118
  64446. 801a442: 4909 ldr r1, [pc, #36] @ (801a468 <do_memp_malloc_pool+0x5c>)
  64447. 801a444: 4809 ldr r0, [pc, #36] @ (801a46c <do_memp_malloc_pool+0x60>)
  64448. 801a446: f010 fa11 bl 802a86c <iprintf>
  64449. desc->stats->used++;
  64450. if (desc->stats->used > desc->stats->max) {
  64451. desc->stats->max = desc->stats->used;
  64452. }
  64453. #endif
  64454. SYS_ARCH_UNPROTECT(old_level);
  64455. 801a44a: 68f8 ldr r0, [r7, #12]
  64456. 801a44c: f00c ff86 bl 802735c <sys_arch_unprotect>
  64457. /* cast through u8_t* to get rid of alignment warnings */
  64458. return ((u8_t *)memp + MEMP_SIZE);
  64459. 801a450: 68bb ldr r3, [r7, #8]
  64460. 801a452: e003 b.n 801a45c <do_memp_malloc_pool+0x50>
  64461. } else {
  64462. #if MEMP_STATS
  64463. desc->stats->err++;
  64464. #endif
  64465. SYS_ARCH_UNPROTECT(old_level);
  64466. 801a454: 68f8 ldr r0, [r7, #12]
  64467. 801a456: f00c ff81 bl 802735c <sys_arch_unprotect>
  64468. LWIP_DEBUGF(MEMP_DEBUG | LWIP_DBG_LEVEL_SERIOUS, ("memp_malloc: out of memory in pool %s\n", desc->desc));
  64469. }
  64470. return NULL;
  64471. 801a45a: 2300 movs r3, #0
  64472. }
  64473. 801a45c: 4618 mov r0, r3
  64474. 801a45e: 3710 adds r7, #16
  64475. 801a460: 46bd mov sp, r7
  64476. 801a462: bd80 pop {r7, pc}
  64477. 801a464: 0802ed8c .word 0x0802ed8c
  64478. 801a468: 0802edbc .word 0x0802edbc
  64479. 801a46c: 0802ede0 .word 0x0802ede0
  64480. 0801a470 <memp_malloc_pool>:
  64481. #if !MEMP_OVERFLOW_CHECK
  64482. memp_malloc_pool(const struct memp_desc *desc)
  64483. #else
  64484. memp_malloc_pool_fn(const struct memp_desc *desc, const char *file, const int line)
  64485. #endif
  64486. {
  64487. 801a470: b580 push {r7, lr}
  64488. 801a472: b082 sub sp, #8
  64489. 801a474: af00 add r7, sp, #0
  64490. 801a476: 6078 str r0, [r7, #4]
  64491. LWIP_ASSERT("invalid pool desc", desc != NULL);
  64492. 801a478: 687b ldr r3, [r7, #4]
  64493. 801a47a: 2b00 cmp r3, #0
  64494. 801a47c: d106 bne.n 801a48c <memp_malloc_pool+0x1c>
  64495. 801a47e: 4b0a ldr r3, [pc, #40] @ (801a4a8 <memp_malloc_pool+0x38>)
  64496. 801a480: f44f 729e mov.w r2, #316 @ 0x13c
  64497. 801a484: 4909 ldr r1, [pc, #36] @ (801a4ac <memp_malloc_pool+0x3c>)
  64498. 801a486: 480a ldr r0, [pc, #40] @ (801a4b0 <memp_malloc_pool+0x40>)
  64499. 801a488: f010 f9f0 bl 802a86c <iprintf>
  64500. if (desc == NULL) {
  64501. 801a48c: 687b ldr r3, [r7, #4]
  64502. 801a48e: 2b00 cmp r3, #0
  64503. 801a490: d101 bne.n 801a496 <memp_malloc_pool+0x26>
  64504. return NULL;
  64505. 801a492: 2300 movs r3, #0
  64506. 801a494: e003 b.n 801a49e <memp_malloc_pool+0x2e>
  64507. }
  64508. #if !MEMP_OVERFLOW_CHECK
  64509. return do_memp_malloc_pool(desc);
  64510. 801a496: 6878 ldr r0, [r7, #4]
  64511. 801a498: f7ff ffb8 bl 801a40c <do_memp_malloc_pool>
  64512. 801a49c: 4603 mov r3, r0
  64513. #else
  64514. return do_memp_malloc_pool_fn(desc, file, line);
  64515. #endif
  64516. }
  64517. 801a49e: 4618 mov r0, r3
  64518. 801a4a0: 3708 adds r7, #8
  64519. 801a4a2: 46bd mov sp, r7
  64520. 801a4a4: bd80 pop {r7, pc}
  64521. 801a4a6: bf00 nop
  64522. 801a4a8: 0802ed8c .word 0x0802ed8c
  64523. 801a4ac: 0802ee08 .word 0x0802ee08
  64524. 801a4b0: 0802ede0 .word 0x0802ede0
  64525. 0801a4b4 <memp_malloc>:
  64526. #if !MEMP_OVERFLOW_CHECK
  64527. memp_malloc(memp_t type)
  64528. #else
  64529. memp_malloc_fn(memp_t type, const char *file, const int line)
  64530. #endif
  64531. {
  64532. 801a4b4: b580 push {r7, lr}
  64533. 801a4b6: b084 sub sp, #16
  64534. 801a4b8: af00 add r7, sp, #0
  64535. 801a4ba: 4603 mov r3, r0
  64536. 801a4bc: 71fb strb r3, [r7, #7]
  64537. void *memp;
  64538. LWIP_ERROR("memp_malloc: type < MEMP_MAX", (type < MEMP_MAX), return NULL;);
  64539. 801a4be: 79fb ldrb r3, [r7, #7]
  64540. 801a4c0: 2b0c cmp r3, #12
  64541. 801a4c2: d908 bls.n 801a4d6 <memp_malloc+0x22>
  64542. 801a4c4: 4b0a ldr r3, [pc, #40] @ (801a4f0 <memp_malloc+0x3c>)
  64543. 801a4c6: f240 1257 movw r2, #343 @ 0x157
  64544. 801a4ca: 490a ldr r1, [pc, #40] @ (801a4f4 <memp_malloc+0x40>)
  64545. 801a4cc: 480a ldr r0, [pc, #40] @ (801a4f8 <memp_malloc+0x44>)
  64546. 801a4ce: f010 f9cd bl 802a86c <iprintf>
  64547. 801a4d2: 2300 movs r3, #0
  64548. 801a4d4: e008 b.n 801a4e8 <memp_malloc+0x34>
  64549. #if MEMP_OVERFLOW_CHECK >= 2
  64550. memp_overflow_check_all();
  64551. #endif /* MEMP_OVERFLOW_CHECK >= 2 */
  64552. #if !MEMP_OVERFLOW_CHECK
  64553. memp = do_memp_malloc_pool(memp_pools[type]);
  64554. 801a4d6: 79fb ldrb r3, [r7, #7]
  64555. 801a4d8: 4a08 ldr r2, [pc, #32] @ (801a4fc <memp_malloc+0x48>)
  64556. 801a4da: f852 3023 ldr.w r3, [r2, r3, lsl #2]
  64557. 801a4de: 4618 mov r0, r3
  64558. 801a4e0: f7ff ff94 bl 801a40c <do_memp_malloc_pool>
  64559. 801a4e4: 60f8 str r0, [r7, #12]
  64560. #else
  64561. memp = do_memp_malloc_pool_fn(memp_pools[type], file, line);
  64562. #endif
  64563. return memp;
  64564. 801a4e6: 68fb ldr r3, [r7, #12]
  64565. }
  64566. 801a4e8: 4618 mov r0, r3
  64567. 801a4ea: 3710 adds r7, #16
  64568. 801a4ec: 46bd mov sp, r7
  64569. 801a4ee: bd80 pop {r7, pc}
  64570. 801a4f0: 0802ed8c .word 0x0802ed8c
  64571. 801a4f4: 0802ee1c .word 0x0802ee1c
  64572. 801a4f8: 0802ede0 .word 0x0802ede0
  64573. 801a4fc: 08031bf4 .word 0x08031bf4
  64574. 0801a500 <do_memp_free_pool>:
  64575. static void
  64576. do_memp_free_pool(const struct memp_desc *desc, void *mem)
  64577. {
  64578. 801a500: b580 push {r7, lr}
  64579. 801a502: b084 sub sp, #16
  64580. 801a504: af00 add r7, sp, #0
  64581. 801a506: 6078 str r0, [r7, #4]
  64582. 801a508: 6039 str r1, [r7, #0]
  64583. struct memp *memp;
  64584. SYS_ARCH_DECL_PROTECT(old_level);
  64585. LWIP_ASSERT("memp_free: mem properly aligned",
  64586. 801a50a: 683b ldr r3, [r7, #0]
  64587. 801a50c: f003 0303 and.w r3, r3, #3
  64588. 801a510: 2b00 cmp r3, #0
  64589. 801a512: d006 beq.n 801a522 <do_memp_free_pool+0x22>
  64590. 801a514: 4b0d ldr r3, [pc, #52] @ (801a54c <do_memp_free_pool+0x4c>)
  64591. 801a516: f44f 72b6 mov.w r2, #364 @ 0x16c
  64592. 801a51a: 490d ldr r1, [pc, #52] @ (801a550 <do_memp_free_pool+0x50>)
  64593. 801a51c: 480d ldr r0, [pc, #52] @ (801a554 <do_memp_free_pool+0x54>)
  64594. 801a51e: f010 f9a5 bl 802a86c <iprintf>
  64595. ((mem_ptr_t)mem % MEM_ALIGNMENT) == 0);
  64596. /* cast through void* to get rid of alignment warnings */
  64597. memp = (struct memp *)(void *)((u8_t *)mem - MEMP_SIZE);
  64598. 801a522: 683b ldr r3, [r7, #0]
  64599. 801a524: 60fb str r3, [r7, #12]
  64600. SYS_ARCH_PROTECT(old_level);
  64601. 801a526: f00c ff0b bl 8027340 <sys_arch_protect>
  64602. 801a52a: 60b8 str r0, [r7, #8]
  64603. #if MEMP_MEM_MALLOC
  64604. LWIP_UNUSED_ARG(desc);
  64605. SYS_ARCH_UNPROTECT(old_level);
  64606. mem_free(memp);
  64607. #else /* MEMP_MEM_MALLOC */
  64608. memp->next = *desc->tab;
  64609. 801a52c: 687b ldr r3, [r7, #4]
  64610. 801a52e: 68db ldr r3, [r3, #12]
  64611. 801a530: 681a ldr r2, [r3, #0]
  64612. 801a532: 68fb ldr r3, [r7, #12]
  64613. 801a534: 601a str r2, [r3, #0]
  64614. *desc->tab = memp;
  64615. 801a536: 687b ldr r3, [r7, #4]
  64616. 801a538: 68db ldr r3, [r3, #12]
  64617. 801a53a: 68fa ldr r2, [r7, #12]
  64618. 801a53c: 601a str r2, [r3, #0]
  64619. #if MEMP_SANITY_CHECK
  64620. LWIP_ASSERT("memp sanity", memp_sanity(desc));
  64621. #endif /* MEMP_SANITY_CHECK */
  64622. SYS_ARCH_UNPROTECT(old_level);
  64623. 801a53e: 68b8 ldr r0, [r7, #8]
  64624. 801a540: f00c ff0c bl 802735c <sys_arch_unprotect>
  64625. #endif /* !MEMP_MEM_MALLOC */
  64626. }
  64627. 801a544: bf00 nop
  64628. 801a546: 3710 adds r7, #16
  64629. 801a548: 46bd mov sp, r7
  64630. 801a54a: bd80 pop {r7, pc}
  64631. 801a54c: 0802ed8c .word 0x0802ed8c
  64632. 801a550: 0802ee3c .word 0x0802ee3c
  64633. 801a554: 0802ede0 .word 0x0802ede0
  64634. 0801a558 <memp_free_pool>:
  64635. * @param desc the pool where to put mem
  64636. * @param mem the memp element to free
  64637. */
  64638. void
  64639. memp_free_pool(const struct memp_desc *desc, void *mem)
  64640. {
  64641. 801a558: b580 push {r7, lr}
  64642. 801a55a: b082 sub sp, #8
  64643. 801a55c: af00 add r7, sp, #0
  64644. 801a55e: 6078 str r0, [r7, #4]
  64645. 801a560: 6039 str r1, [r7, #0]
  64646. LWIP_ASSERT("invalid pool desc", desc != NULL);
  64647. 801a562: 687b ldr r3, [r7, #4]
  64648. 801a564: 2b00 cmp r3, #0
  64649. 801a566: d106 bne.n 801a576 <memp_free_pool+0x1e>
  64650. 801a568: 4b0a ldr r3, [pc, #40] @ (801a594 <memp_free_pool+0x3c>)
  64651. 801a56a: f240 1295 movw r2, #405 @ 0x195
  64652. 801a56e: 490a ldr r1, [pc, #40] @ (801a598 <memp_free_pool+0x40>)
  64653. 801a570: 480a ldr r0, [pc, #40] @ (801a59c <memp_free_pool+0x44>)
  64654. 801a572: f010 f97b bl 802a86c <iprintf>
  64655. if ((desc == NULL) || (mem == NULL)) {
  64656. 801a576: 687b ldr r3, [r7, #4]
  64657. 801a578: 2b00 cmp r3, #0
  64658. 801a57a: d007 beq.n 801a58c <memp_free_pool+0x34>
  64659. 801a57c: 683b ldr r3, [r7, #0]
  64660. 801a57e: 2b00 cmp r3, #0
  64661. 801a580: d004 beq.n 801a58c <memp_free_pool+0x34>
  64662. return;
  64663. }
  64664. do_memp_free_pool(desc, mem);
  64665. 801a582: 6839 ldr r1, [r7, #0]
  64666. 801a584: 6878 ldr r0, [r7, #4]
  64667. 801a586: f7ff ffbb bl 801a500 <do_memp_free_pool>
  64668. 801a58a: e000 b.n 801a58e <memp_free_pool+0x36>
  64669. return;
  64670. 801a58c: bf00 nop
  64671. }
  64672. 801a58e: 3708 adds r7, #8
  64673. 801a590: 46bd mov sp, r7
  64674. 801a592: bd80 pop {r7, pc}
  64675. 801a594: 0802ed8c .word 0x0802ed8c
  64676. 801a598: 0802ee08 .word 0x0802ee08
  64677. 801a59c: 0802ede0 .word 0x0802ede0
  64678. 0801a5a0 <memp_free>:
  64679. * @param type the pool where to put mem
  64680. * @param mem the memp element to free
  64681. */
  64682. void
  64683. memp_free(memp_t type, void *mem)
  64684. {
  64685. 801a5a0: b580 push {r7, lr}
  64686. 801a5a2: b082 sub sp, #8
  64687. 801a5a4: af00 add r7, sp, #0
  64688. 801a5a6: 4603 mov r3, r0
  64689. 801a5a8: 6039 str r1, [r7, #0]
  64690. 801a5aa: 71fb strb r3, [r7, #7]
  64691. #ifdef LWIP_HOOK_MEMP_AVAILABLE
  64692. struct memp *old_first;
  64693. #endif
  64694. LWIP_ERROR("memp_free: type < MEMP_MAX", (type < MEMP_MAX), return;);
  64695. 801a5ac: 79fb ldrb r3, [r7, #7]
  64696. 801a5ae: 2b0c cmp r3, #12
  64697. 801a5b0: d907 bls.n 801a5c2 <memp_free+0x22>
  64698. 801a5b2: 4b0c ldr r3, [pc, #48] @ (801a5e4 <memp_free+0x44>)
  64699. 801a5b4: f44f 72d5 mov.w r2, #426 @ 0x1aa
  64700. 801a5b8: 490b ldr r1, [pc, #44] @ (801a5e8 <memp_free+0x48>)
  64701. 801a5ba: 480c ldr r0, [pc, #48] @ (801a5ec <memp_free+0x4c>)
  64702. 801a5bc: f010 f956 bl 802a86c <iprintf>
  64703. 801a5c0: e00c b.n 801a5dc <memp_free+0x3c>
  64704. if (mem == NULL) {
  64705. 801a5c2: 683b ldr r3, [r7, #0]
  64706. 801a5c4: 2b00 cmp r3, #0
  64707. 801a5c6: d008 beq.n 801a5da <memp_free+0x3a>
  64708. #ifdef LWIP_HOOK_MEMP_AVAILABLE
  64709. old_first = *memp_pools[type]->tab;
  64710. #endif
  64711. do_memp_free_pool(memp_pools[type], mem);
  64712. 801a5c8: 79fb ldrb r3, [r7, #7]
  64713. 801a5ca: 4a09 ldr r2, [pc, #36] @ (801a5f0 <memp_free+0x50>)
  64714. 801a5cc: f852 3023 ldr.w r3, [r2, r3, lsl #2]
  64715. 801a5d0: 6839 ldr r1, [r7, #0]
  64716. 801a5d2: 4618 mov r0, r3
  64717. 801a5d4: f7ff ff94 bl 801a500 <do_memp_free_pool>
  64718. 801a5d8: e000 b.n 801a5dc <memp_free+0x3c>
  64719. return;
  64720. 801a5da: bf00 nop
  64721. #ifdef LWIP_HOOK_MEMP_AVAILABLE
  64722. if (old_first == NULL) {
  64723. LWIP_HOOK_MEMP_AVAILABLE(type);
  64724. }
  64725. #endif
  64726. }
  64727. 801a5dc: 3708 adds r7, #8
  64728. 801a5de: 46bd mov sp, r7
  64729. 801a5e0: bd80 pop {r7, pc}
  64730. 801a5e2: bf00 nop
  64731. 801a5e4: 0802ed8c .word 0x0802ed8c
  64732. 801a5e8: 0802ee5c .word 0x0802ee5c
  64733. 801a5ec: 0802ede0 .word 0x0802ede0
  64734. 801a5f0: 08031bf4 .word 0x08031bf4
  64735. 0801a5f4 <netif_init>:
  64736. }
  64737. #endif /* LWIP_HAVE_LOOPIF */
  64738. void
  64739. netif_init(void)
  64740. {
  64741. 801a5f4: b480 push {r7}
  64742. 801a5f6: af00 add r7, sp, #0
  64743. netif_set_link_up(&loop_netif);
  64744. netif_set_up(&loop_netif);
  64745. #endif /* LWIP_HAVE_LOOPIF */
  64746. }
  64747. 801a5f8: bf00 nop
  64748. 801a5fa: 46bd mov sp, r7
  64749. 801a5fc: f85d 7b04 ldr.w r7, [sp], #4
  64750. 801a600: 4770 bx lr
  64751. ...
  64752. 0801a604 <netif_add>:
  64753. netif_add(struct netif *netif,
  64754. #if LWIP_IPV4
  64755. const ip4_addr_t *ipaddr, const ip4_addr_t *netmask, const ip4_addr_t *gw,
  64756. #endif /* LWIP_IPV4 */
  64757. void *state, netif_init_fn init, netif_input_fn input)
  64758. {
  64759. 801a604: b580 push {r7, lr}
  64760. 801a606: b086 sub sp, #24
  64761. 801a608: af00 add r7, sp, #0
  64762. 801a60a: 60f8 str r0, [r7, #12]
  64763. 801a60c: 60b9 str r1, [r7, #8]
  64764. 801a60e: 607a str r2, [r7, #4]
  64765. 801a610: 603b str r3, [r7, #0]
  64766. #if LWIP_IPV6
  64767. s8_t i;
  64768. #endif
  64769. LWIP_ASSERT_CORE_LOCKED();
  64770. 801a612: f7f6 fd03 bl 801101c <sys_check_core_locking>
  64771. LWIP_ASSERT("single netif already set", 0);
  64772. return NULL;
  64773. }
  64774. #endif
  64775. LWIP_ERROR("netif_add: invalid netif", netif != NULL, return NULL);
  64776. 801a616: 68fb ldr r3, [r7, #12]
  64777. 801a618: 2b00 cmp r3, #0
  64778. 801a61a: d108 bne.n 801a62e <netif_add+0x2a>
  64779. 801a61c: 4b5b ldr r3, [pc, #364] @ (801a78c <netif_add+0x188>)
  64780. 801a61e: f240 1227 movw r2, #295 @ 0x127
  64781. 801a622: 495b ldr r1, [pc, #364] @ (801a790 <netif_add+0x18c>)
  64782. 801a624: 485b ldr r0, [pc, #364] @ (801a794 <netif_add+0x190>)
  64783. 801a626: f010 f921 bl 802a86c <iprintf>
  64784. 801a62a: 2300 movs r3, #0
  64785. 801a62c: e0a9 b.n 801a782 <netif_add+0x17e>
  64786. LWIP_ERROR("netif_add: No init function given", init != NULL, return NULL);
  64787. 801a62e: 6a7b ldr r3, [r7, #36] @ 0x24
  64788. 801a630: 2b00 cmp r3, #0
  64789. 801a632: d108 bne.n 801a646 <netif_add+0x42>
  64790. 801a634: 4b55 ldr r3, [pc, #340] @ (801a78c <netif_add+0x188>)
  64791. 801a636: f44f 7294 mov.w r2, #296 @ 0x128
  64792. 801a63a: 4957 ldr r1, [pc, #348] @ (801a798 <netif_add+0x194>)
  64793. 801a63c: 4855 ldr r0, [pc, #340] @ (801a794 <netif_add+0x190>)
  64794. 801a63e: f010 f915 bl 802a86c <iprintf>
  64795. 801a642: 2300 movs r3, #0
  64796. 801a644: e09d b.n 801a782 <netif_add+0x17e>
  64797. #if LWIP_IPV4
  64798. if (ipaddr == NULL) {
  64799. 801a646: 68bb ldr r3, [r7, #8]
  64800. 801a648: 2b00 cmp r3, #0
  64801. 801a64a: d101 bne.n 801a650 <netif_add+0x4c>
  64802. ipaddr = ip_2_ip4(IP4_ADDR_ANY);
  64803. 801a64c: 4b53 ldr r3, [pc, #332] @ (801a79c <netif_add+0x198>)
  64804. 801a64e: 60bb str r3, [r7, #8]
  64805. }
  64806. if (netmask == NULL) {
  64807. 801a650: 687b ldr r3, [r7, #4]
  64808. 801a652: 2b00 cmp r3, #0
  64809. 801a654: d101 bne.n 801a65a <netif_add+0x56>
  64810. netmask = ip_2_ip4(IP4_ADDR_ANY);
  64811. 801a656: 4b51 ldr r3, [pc, #324] @ (801a79c <netif_add+0x198>)
  64812. 801a658: 607b str r3, [r7, #4]
  64813. }
  64814. if (gw == NULL) {
  64815. 801a65a: 683b ldr r3, [r7, #0]
  64816. 801a65c: 2b00 cmp r3, #0
  64817. 801a65e: d101 bne.n 801a664 <netif_add+0x60>
  64818. gw = ip_2_ip4(IP4_ADDR_ANY);
  64819. 801a660: 4b4e ldr r3, [pc, #312] @ (801a79c <netif_add+0x198>)
  64820. 801a662: 603b str r3, [r7, #0]
  64821. }
  64822. /* reset new interface configuration state */
  64823. ip_addr_set_zero_ip4(&netif->ip_addr);
  64824. 801a664: 68fb ldr r3, [r7, #12]
  64825. 801a666: 2200 movs r2, #0
  64826. 801a668: 605a str r2, [r3, #4]
  64827. ip_addr_set_zero_ip4(&netif->netmask);
  64828. 801a66a: 68fb ldr r3, [r7, #12]
  64829. 801a66c: 2200 movs r2, #0
  64830. 801a66e: 609a str r2, [r3, #8]
  64831. ip_addr_set_zero_ip4(&netif->gw);
  64832. 801a670: 68fb ldr r3, [r7, #12]
  64833. 801a672: 2200 movs r2, #0
  64834. 801a674: 60da str r2, [r3, #12]
  64835. netif->output = netif_null_output_ip4;
  64836. 801a676: 68fb ldr r3, [r7, #12]
  64837. 801a678: 4a49 ldr r2, [pc, #292] @ (801a7a0 <netif_add+0x19c>)
  64838. 801a67a: 615a str r2, [r3, #20]
  64839. #endif /* LWIP_IPV6_ADDRESS_LIFETIMES */
  64840. }
  64841. netif->output_ip6 = netif_null_output_ip6;
  64842. #endif /* LWIP_IPV6 */
  64843. NETIF_SET_CHECKSUM_CTRL(netif, NETIF_CHECKSUM_ENABLE_ALL);
  64844. netif->mtu = 0;
  64845. 801a67c: 68fb ldr r3, [r7, #12]
  64846. 801a67e: 2200 movs r2, #0
  64847. 801a680: 851a strh r2, [r3, #40] @ 0x28
  64848. netif->flags = 0;
  64849. 801a682: 68fb ldr r3, [r7, #12]
  64850. 801a684: 2200 movs r2, #0
  64851. 801a686: f883 2031 strb.w r2, [r3, #49] @ 0x31
  64852. #ifdef netif_get_client_data
  64853. memset(netif->client_data, 0, sizeof(netif->client_data));
  64854. 801a68a: 68fb ldr r3, [r7, #12]
  64855. 801a68c: 3324 adds r3, #36 @ 0x24
  64856. 801a68e: 2204 movs r2, #4
  64857. 801a690: 2100 movs r1, #0
  64858. 801a692: 4618 mov r0, r3
  64859. 801a694: f010 fa7c bl 802ab90 <memset>
  64860. #endif /* LWIP_IPV6 */
  64861. #if LWIP_NETIF_STATUS_CALLBACK
  64862. netif->status_callback = NULL;
  64863. #endif /* LWIP_NETIF_STATUS_CALLBACK */
  64864. #if LWIP_NETIF_LINK_CALLBACK
  64865. netif->link_callback = NULL;
  64866. 801a698: 68fb ldr r3, [r7, #12]
  64867. 801a69a: 2200 movs r2, #0
  64868. 801a69c: 61da str r2, [r3, #28]
  64869. netif->loop_first = NULL;
  64870. netif->loop_last = NULL;
  64871. #endif /* ENABLE_LOOPBACK */
  64872. /* remember netif specific state information data */
  64873. netif->state = state;
  64874. 801a69e: 68fb ldr r3, [r7, #12]
  64875. 801a6a0: 6a3a ldr r2, [r7, #32]
  64876. 801a6a2: 621a str r2, [r3, #32]
  64877. netif->num = netif_num;
  64878. 801a6a4: 4b3f ldr r3, [pc, #252] @ (801a7a4 <netif_add+0x1a0>)
  64879. 801a6a6: 781a ldrb r2, [r3, #0]
  64880. 801a6a8: 68fb ldr r3, [r7, #12]
  64881. 801a6aa: f883 2034 strb.w r2, [r3, #52] @ 0x34
  64882. netif->input = input;
  64883. 801a6ae: 68fb ldr r3, [r7, #12]
  64884. 801a6b0: 6aba ldr r2, [r7, #40] @ 0x28
  64885. 801a6b2: 611a str r2, [r3, #16]
  64886. #if ENABLE_LOOPBACK && LWIP_LOOPBACK_MAX_PBUFS
  64887. netif->loop_cnt_current = 0;
  64888. #endif /* ENABLE_LOOPBACK && LWIP_LOOPBACK_MAX_PBUFS */
  64889. #if LWIP_IPV4
  64890. netif_set_addr(netif, ipaddr, netmask, gw);
  64891. 801a6b4: 683b ldr r3, [r7, #0]
  64892. 801a6b6: 687a ldr r2, [r7, #4]
  64893. 801a6b8: 68b9 ldr r1, [r7, #8]
  64894. 801a6ba: 68f8 ldr r0, [r7, #12]
  64895. 801a6bc: f000 f914 bl 801a8e8 <netif_set_addr>
  64896. #endif /* LWIP_IPV4 */
  64897. /* call user specified initialization function for netif */
  64898. if (init(netif) != ERR_OK) {
  64899. 801a6c0: 6a7b ldr r3, [r7, #36] @ 0x24
  64900. 801a6c2: 68f8 ldr r0, [r7, #12]
  64901. 801a6c4: 4798 blx r3
  64902. 801a6c6: 4603 mov r3, r0
  64903. 801a6c8: 2b00 cmp r3, #0
  64904. 801a6ca: d001 beq.n 801a6d0 <netif_add+0xcc>
  64905. return NULL;
  64906. 801a6cc: 2300 movs r3, #0
  64907. 801a6ce: e058 b.n 801a782 <netif_add+0x17e>
  64908. */
  64909. {
  64910. struct netif *netif2;
  64911. int num_netifs;
  64912. do {
  64913. if (netif->num == 255) {
  64914. 801a6d0: 68fb ldr r3, [r7, #12]
  64915. 801a6d2: f893 3034 ldrb.w r3, [r3, #52] @ 0x34
  64916. 801a6d6: 2bff cmp r3, #255 @ 0xff
  64917. 801a6d8: d103 bne.n 801a6e2 <netif_add+0xde>
  64918. netif->num = 0;
  64919. 801a6da: 68fb ldr r3, [r7, #12]
  64920. 801a6dc: 2200 movs r2, #0
  64921. 801a6de: f883 2034 strb.w r2, [r3, #52] @ 0x34
  64922. }
  64923. num_netifs = 0;
  64924. 801a6e2: 2300 movs r3, #0
  64925. 801a6e4: 613b str r3, [r7, #16]
  64926. for (netif2 = netif_list; netif2 != NULL; netif2 = netif2->next) {
  64927. 801a6e6: 4b30 ldr r3, [pc, #192] @ (801a7a8 <netif_add+0x1a4>)
  64928. 801a6e8: 681b ldr r3, [r3, #0]
  64929. 801a6ea: 617b str r3, [r7, #20]
  64930. 801a6ec: e02b b.n 801a746 <netif_add+0x142>
  64931. LWIP_ASSERT("netif already added", netif2 != netif);
  64932. 801a6ee: 697a ldr r2, [r7, #20]
  64933. 801a6f0: 68fb ldr r3, [r7, #12]
  64934. 801a6f2: 429a cmp r2, r3
  64935. 801a6f4: d106 bne.n 801a704 <netif_add+0x100>
  64936. 801a6f6: 4b25 ldr r3, [pc, #148] @ (801a78c <netif_add+0x188>)
  64937. 801a6f8: f240 128b movw r2, #395 @ 0x18b
  64938. 801a6fc: 492b ldr r1, [pc, #172] @ (801a7ac <netif_add+0x1a8>)
  64939. 801a6fe: 4825 ldr r0, [pc, #148] @ (801a794 <netif_add+0x190>)
  64940. 801a700: f010 f8b4 bl 802a86c <iprintf>
  64941. num_netifs++;
  64942. 801a704: 693b ldr r3, [r7, #16]
  64943. 801a706: 3301 adds r3, #1
  64944. 801a708: 613b str r3, [r7, #16]
  64945. LWIP_ASSERT("too many netifs, max. supported number is 255", num_netifs <= 255);
  64946. 801a70a: 693b ldr r3, [r7, #16]
  64947. 801a70c: 2bff cmp r3, #255 @ 0xff
  64948. 801a70e: dd06 ble.n 801a71e <netif_add+0x11a>
  64949. 801a710: 4b1e ldr r3, [pc, #120] @ (801a78c <netif_add+0x188>)
  64950. 801a712: f240 128d movw r2, #397 @ 0x18d
  64951. 801a716: 4926 ldr r1, [pc, #152] @ (801a7b0 <netif_add+0x1ac>)
  64952. 801a718: 481e ldr r0, [pc, #120] @ (801a794 <netif_add+0x190>)
  64953. 801a71a: f010 f8a7 bl 802a86c <iprintf>
  64954. if (netif2->num == netif->num) {
  64955. 801a71e: 697b ldr r3, [r7, #20]
  64956. 801a720: f893 2034 ldrb.w r2, [r3, #52] @ 0x34
  64957. 801a724: 68fb ldr r3, [r7, #12]
  64958. 801a726: f893 3034 ldrb.w r3, [r3, #52] @ 0x34
  64959. 801a72a: 429a cmp r2, r3
  64960. 801a72c: d108 bne.n 801a740 <netif_add+0x13c>
  64961. netif->num++;
  64962. 801a72e: 68fb ldr r3, [r7, #12]
  64963. 801a730: f893 3034 ldrb.w r3, [r3, #52] @ 0x34
  64964. 801a734: 3301 adds r3, #1
  64965. 801a736: b2da uxtb r2, r3
  64966. 801a738: 68fb ldr r3, [r7, #12]
  64967. 801a73a: f883 2034 strb.w r2, [r3, #52] @ 0x34
  64968. break;
  64969. 801a73e: e005 b.n 801a74c <netif_add+0x148>
  64970. for (netif2 = netif_list; netif2 != NULL; netif2 = netif2->next) {
  64971. 801a740: 697b ldr r3, [r7, #20]
  64972. 801a742: 681b ldr r3, [r3, #0]
  64973. 801a744: 617b str r3, [r7, #20]
  64974. 801a746: 697b ldr r3, [r7, #20]
  64975. 801a748: 2b00 cmp r3, #0
  64976. 801a74a: d1d0 bne.n 801a6ee <netif_add+0xea>
  64977. }
  64978. }
  64979. } while (netif2 != NULL);
  64980. 801a74c: 697b ldr r3, [r7, #20]
  64981. 801a74e: 2b00 cmp r3, #0
  64982. 801a750: d1be bne.n 801a6d0 <netif_add+0xcc>
  64983. }
  64984. if (netif->num == 254) {
  64985. 801a752: 68fb ldr r3, [r7, #12]
  64986. 801a754: f893 3034 ldrb.w r3, [r3, #52] @ 0x34
  64987. 801a758: 2bfe cmp r3, #254 @ 0xfe
  64988. 801a75a: d103 bne.n 801a764 <netif_add+0x160>
  64989. netif_num = 0;
  64990. 801a75c: 4b11 ldr r3, [pc, #68] @ (801a7a4 <netif_add+0x1a0>)
  64991. 801a75e: 2200 movs r2, #0
  64992. 801a760: 701a strb r2, [r3, #0]
  64993. 801a762: e006 b.n 801a772 <netif_add+0x16e>
  64994. } else {
  64995. netif_num = (u8_t)(netif->num + 1);
  64996. 801a764: 68fb ldr r3, [r7, #12]
  64997. 801a766: f893 3034 ldrb.w r3, [r3, #52] @ 0x34
  64998. 801a76a: 3301 adds r3, #1
  64999. 801a76c: b2da uxtb r2, r3
  65000. 801a76e: 4b0d ldr r3, [pc, #52] @ (801a7a4 <netif_add+0x1a0>)
  65001. 801a770: 701a strb r2, [r3, #0]
  65002. }
  65003. /* add this netif to the list */
  65004. netif->next = netif_list;
  65005. 801a772: 4b0d ldr r3, [pc, #52] @ (801a7a8 <netif_add+0x1a4>)
  65006. 801a774: 681a ldr r2, [r3, #0]
  65007. 801a776: 68fb ldr r3, [r7, #12]
  65008. 801a778: 601a str r2, [r3, #0]
  65009. netif_list = netif;
  65010. 801a77a: 4a0b ldr r2, [pc, #44] @ (801a7a8 <netif_add+0x1a4>)
  65011. 801a77c: 68fb ldr r3, [r7, #12]
  65012. 801a77e: 6013 str r3, [r2, #0]
  65013. #endif /* LWIP_IPV4 */
  65014. LWIP_DEBUGF(NETIF_DEBUG, ("\n"));
  65015. netif_invoke_ext_callback(netif, LWIP_NSC_NETIF_ADDED, NULL);
  65016. return netif;
  65017. 801a780: 68fb ldr r3, [r7, #12]
  65018. }
  65019. 801a782: 4618 mov r0, r3
  65020. 801a784: 3718 adds r7, #24
  65021. 801a786: 46bd mov sp, r7
  65022. 801a788: bd80 pop {r7, pc}
  65023. 801a78a: bf00 nop
  65024. 801a78c: 0802ee78 .word 0x0802ee78
  65025. 801a790: 0802ef0c .word 0x0802ef0c
  65026. 801a794: 0802eec8 .word 0x0802eec8
  65027. 801a798: 0802ef28 .word 0x0802ef28
  65028. 801a79c: 08031c78 .word 0x08031c78
  65029. 801a7a0: 0801abdf .word 0x0801abdf
  65030. 801a7a4: 2402af64 .word 0x2402af64
  65031. 801a7a8: 2402af5c .word 0x2402af5c
  65032. 801a7ac: 0802ef4c .word 0x0802ef4c
  65033. 801a7b0: 0802ef60 .word 0x0802ef60
  65034. 0801a7b4 <netif_do_ip_addr_changed>:
  65035. static void
  65036. netif_do_ip_addr_changed(const ip_addr_t *old_addr, const ip_addr_t *new_addr)
  65037. {
  65038. 801a7b4: b580 push {r7, lr}
  65039. 801a7b6: b082 sub sp, #8
  65040. 801a7b8: af00 add r7, sp, #0
  65041. 801a7ba: 6078 str r0, [r7, #4]
  65042. 801a7bc: 6039 str r1, [r7, #0]
  65043. #if LWIP_TCP
  65044. tcp_netif_ip_addr_changed(old_addr, new_addr);
  65045. 801a7be: 6839 ldr r1, [r7, #0]
  65046. 801a7c0: 6878 ldr r0, [r7, #4]
  65047. 801a7c2: f002 fe6f bl 801d4a4 <tcp_netif_ip_addr_changed>
  65048. #endif /* LWIP_TCP */
  65049. #if LWIP_UDP
  65050. udp_netif_ip_addr_changed(old_addr, new_addr);
  65051. 801a7c6: 6839 ldr r1, [r7, #0]
  65052. 801a7c8: 6878 ldr r0, [r7, #4]
  65053. 801a7ca: f008 f82b bl 8022824 <udp_netif_ip_addr_changed>
  65054. #endif /* LWIP_UDP */
  65055. #if LWIP_RAW
  65056. raw_netif_ip_addr_changed(old_addr, new_addr);
  65057. #endif /* LWIP_RAW */
  65058. }
  65059. 801a7ce: bf00 nop
  65060. 801a7d0: 3708 adds r7, #8
  65061. 801a7d2: 46bd mov sp, r7
  65062. 801a7d4: bd80 pop {r7, pc}
  65063. ...
  65064. 0801a7d8 <netif_do_set_ipaddr>:
  65065. #if LWIP_IPV4
  65066. static int
  65067. netif_do_set_ipaddr(struct netif *netif, const ip4_addr_t *ipaddr, ip_addr_t *old_addr)
  65068. {
  65069. 801a7d8: b580 push {r7, lr}
  65070. 801a7da: b086 sub sp, #24
  65071. 801a7dc: af00 add r7, sp, #0
  65072. 801a7de: 60f8 str r0, [r7, #12]
  65073. 801a7e0: 60b9 str r1, [r7, #8]
  65074. 801a7e2: 607a str r2, [r7, #4]
  65075. LWIP_ASSERT("invalid pointer", ipaddr != NULL);
  65076. 801a7e4: 68bb ldr r3, [r7, #8]
  65077. 801a7e6: 2b00 cmp r3, #0
  65078. 801a7e8: d106 bne.n 801a7f8 <netif_do_set_ipaddr+0x20>
  65079. 801a7ea: 4b1d ldr r3, [pc, #116] @ (801a860 <netif_do_set_ipaddr+0x88>)
  65080. 801a7ec: f240 12cb movw r2, #459 @ 0x1cb
  65081. 801a7f0: 491c ldr r1, [pc, #112] @ (801a864 <netif_do_set_ipaddr+0x8c>)
  65082. 801a7f2: 481d ldr r0, [pc, #116] @ (801a868 <netif_do_set_ipaddr+0x90>)
  65083. 801a7f4: f010 f83a bl 802a86c <iprintf>
  65084. LWIP_ASSERT("invalid pointer", old_addr != NULL);
  65085. 801a7f8: 687b ldr r3, [r7, #4]
  65086. 801a7fa: 2b00 cmp r3, #0
  65087. 801a7fc: d106 bne.n 801a80c <netif_do_set_ipaddr+0x34>
  65088. 801a7fe: 4b18 ldr r3, [pc, #96] @ (801a860 <netif_do_set_ipaddr+0x88>)
  65089. 801a800: f44f 72e6 mov.w r2, #460 @ 0x1cc
  65090. 801a804: 4917 ldr r1, [pc, #92] @ (801a864 <netif_do_set_ipaddr+0x8c>)
  65091. 801a806: 4818 ldr r0, [pc, #96] @ (801a868 <netif_do_set_ipaddr+0x90>)
  65092. 801a808: f010 f830 bl 802a86c <iprintf>
  65093. /* address is actually being changed? */
  65094. if (ip4_addr_cmp(ipaddr, netif_ip4_addr(netif)) == 0) {
  65095. 801a80c: 68bb ldr r3, [r7, #8]
  65096. 801a80e: 681a ldr r2, [r3, #0]
  65097. 801a810: 68fb ldr r3, [r7, #12]
  65098. 801a812: 3304 adds r3, #4
  65099. 801a814: 681b ldr r3, [r3, #0]
  65100. 801a816: 429a cmp r2, r3
  65101. 801a818: d01c beq.n 801a854 <netif_do_set_ipaddr+0x7c>
  65102. ip_addr_t new_addr;
  65103. *ip_2_ip4(&new_addr) = *ipaddr;
  65104. 801a81a: 68bb ldr r3, [r7, #8]
  65105. 801a81c: 681b ldr r3, [r3, #0]
  65106. 801a81e: 617b str r3, [r7, #20]
  65107. IP_SET_TYPE_VAL(new_addr, IPADDR_TYPE_V4);
  65108. ip_addr_copy(*old_addr, *netif_ip_addr4(netif));
  65109. 801a820: 68fb ldr r3, [r7, #12]
  65110. 801a822: 3304 adds r3, #4
  65111. 801a824: 681a ldr r2, [r3, #0]
  65112. 801a826: 687b ldr r3, [r7, #4]
  65113. 801a828: 601a str r2, [r3, #0]
  65114. LWIP_DEBUGF(NETIF_DEBUG | LWIP_DBG_STATE, ("netif_set_ipaddr: netif address being changed\n"));
  65115. netif_do_ip_addr_changed(old_addr, &new_addr);
  65116. 801a82a: f107 0314 add.w r3, r7, #20
  65117. 801a82e: 4619 mov r1, r3
  65118. 801a830: 6878 ldr r0, [r7, #4]
  65119. 801a832: f7ff ffbf bl 801a7b4 <netif_do_ip_addr_changed>
  65120. mib2_remove_ip4(netif);
  65121. mib2_remove_route_ip4(0, netif);
  65122. /* set new IP address to netif */
  65123. ip4_addr_set(ip_2_ip4(&netif->ip_addr), ipaddr);
  65124. 801a836: 68bb ldr r3, [r7, #8]
  65125. 801a838: 2b00 cmp r3, #0
  65126. 801a83a: d002 beq.n 801a842 <netif_do_set_ipaddr+0x6a>
  65127. 801a83c: 68bb ldr r3, [r7, #8]
  65128. 801a83e: 681b ldr r3, [r3, #0]
  65129. 801a840: e000 b.n 801a844 <netif_do_set_ipaddr+0x6c>
  65130. 801a842: 2300 movs r3, #0
  65131. 801a844: 68fa ldr r2, [r7, #12]
  65132. 801a846: 6053 str r3, [r2, #4]
  65133. IP_SET_TYPE_VAL(netif->ip_addr, IPADDR_TYPE_V4);
  65134. mib2_add_ip4(netif);
  65135. mib2_add_route_ip4(0, netif);
  65136. netif_issue_reports(netif, NETIF_REPORT_TYPE_IPV4);
  65137. 801a848: 2101 movs r1, #1
  65138. 801a84a: 68f8 ldr r0, [r7, #12]
  65139. 801a84c: f000 f8d6 bl 801a9fc <netif_issue_reports>
  65140. NETIF_STATUS_CALLBACK(netif);
  65141. return 1; /* address changed */
  65142. 801a850: 2301 movs r3, #1
  65143. 801a852: e000 b.n 801a856 <netif_do_set_ipaddr+0x7e>
  65144. }
  65145. return 0; /* address unchanged */
  65146. 801a854: 2300 movs r3, #0
  65147. }
  65148. 801a856: 4618 mov r0, r3
  65149. 801a858: 3718 adds r7, #24
  65150. 801a85a: 46bd mov sp, r7
  65151. 801a85c: bd80 pop {r7, pc}
  65152. 801a85e: bf00 nop
  65153. 801a860: 0802ee78 .word 0x0802ee78
  65154. 801a864: 0802ef90 .word 0x0802ef90
  65155. 801a868: 0802eec8 .word 0x0802eec8
  65156. 0801a86c <netif_do_set_netmask>:
  65157. }
  65158. }
  65159. static int
  65160. netif_do_set_netmask(struct netif *netif, const ip4_addr_t *netmask, ip_addr_t *old_nm)
  65161. {
  65162. 801a86c: b480 push {r7}
  65163. 801a86e: b085 sub sp, #20
  65164. 801a870: af00 add r7, sp, #0
  65165. 801a872: 60f8 str r0, [r7, #12]
  65166. 801a874: 60b9 str r1, [r7, #8]
  65167. 801a876: 607a str r2, [r7, #4]
  65168. /* address is actually being changed? */
  65169. if (ip4_addr_cmp(netmask, netif_ip4_netmask(netif)) == 0) {
  65170. 801a878: 68bb ldr r3, [r7, #8]
  65171. 801a87a: 681a ldr r2, [r3, #0]
  65172. 801a87c: 68fb ldr r3, [r7, #12]
  65173. 801a87e: 3308 adds r3, #8
  65174. 801a880: 681b ldr r3, [r3, #0]
  65175. 801a882: 429a cmp r2, r3
  65176. 801a884: d00a beq.n 801a89c <netif_do_set_netmask+0x30>
  65177. #else
  65178. LWIP_UNUSED_ARG(old_nm);
  65179. #endif
  65180. mib2_remove_route_ip4(0, netif);
  65181. /* set new netmask to netif */
  65182. ip4_addr_set(ip_2_ip4(&netif->netmask), netmask);
  65183. 801a886: 68bb ldr r3, [r7, #8]
  65184. 801a888: 2b00 cmp r3, #0
  65185. 801a88a: d002 beq.n 801a892 <netif_do_set_netmask+0x26>
  65186. 801a88c: 68bb ldr r3, [r7, #8]
  65187. 801a88e: 681b ldr r3, [r3, #0]
  65188. 801a890: e000 b.n 801a894 <netif_do_set_netmask+0x28>
  65189. 801a892: 2300 movs r3, #0
  65190. 801a894: 68fa ldr r2, [r7, #12]
  65191. 801a896: 6093 str r3, [r2, #8]
  65192. netif->name[0], netif->name[1],
  65193. ip4_addr1_16(netif_ip4_netmask(netif)),
  65194. ip4_addr2_16(netif_ip4_netmask(netif)),
  65195. ip4_addr3_16(netif_ip4_netmask(netif)),
  65196. ip4_addr4_16(netif_ip4_netmask(netif))));
  65197. return 1; /* netmask changed */
  65198. 801a898: 2301 movs r3, #1
  65199. 801a89a: e000 b.n 801a89e <netif_do_set_netmask+0x32>
  65200. }
  65201. return 0; /* netmask unchanged */
  65202. 801a89c: 2300 movs r3, #0
  65203. }
  65204. 801a89e: 4618 mov r0, r3
  65205. 801a8a0: 3714 adds r7, #20
  65206. 801a8a2: 46bd mov sp, r7
  65207. 801a8a4: f85d 7b04 ldr.w r7, [sp], #4
  65208. 801a8a8: 4770 bx lr
  65209. 0801a8aa <netif_do_set_gw>:
  65210. }
  65211. }
  65212. static int
  65213. netif_do_set_gw(struct netif *netif, const ip4_addr_t *gw, ip_addr_t *old_gw)
  65214. {
  65215. 801a8aa: b480 push {r7}
  65216. 801a8ac: b085 sub sp, #20
  65217. 801a8ae: af00 add r7, sp, #0
  65218. 801a8b0: 60f8 str r0, [r7, #12]
  65219. 801a8b2: 60b9 str r1, [r7, #8]
  65220. 801a8b4: 607a str r2, [r7, #4]
  65221. /* address is actually being changed? */
  65222. if (ip4_addr_cmp(gw, netif_ip4_gw(netif)) == 0) {
  65223. 801a8b6: 68bb ldr r3, [r7, #8]
  65224. 801a8b8: 681a ldr r2, [r3, #0]
  65225. 801a8ba: 68fb ldr r3, [r7, #12]
  65226. 801a8bc: 330c adds r3, #12
  65227. 801a8be: 681b ldr r3, [r3, #0]
  65228. 801a8c0: 429a cmp r2, r3
  65229. 801a8c2: d00a beq.n 801a8da <netif_do_set_gw+0x30>
  65230. ip_addr_copy(*old_gw, *netif_ip_gw4(netif));
  65231. #else
  65232. LWIP_UNUSED_ARG(old_gw);
  65233. #endif
  65234. ip4_addr_set(ip_2_ip4(&netif->gw), gw);
  65235. 801a8c4: 68bb ldr r3, [r7, #8]
  65236. 801a8c6: 2b00 cmp r3, #0
  65237. 801a8c8: d002 beq.n 801a8d0 <netif_do_set_gw+0x26>
  65238. 801a8ca: 68bb ldr r3, [r7, #8]
  65239. 801a8cc: 681b ldr r3, [r3, #0]
  65240. 801a8ce: e000 b.n 801a8d2 <netif_do_set_gw+0x28>
  65241. 801a8d0: 2300 movs r3, #0
  65242. 801a8d2: 68fa ldr r2, [r7, #12]
  65243. 801a8d4: 60d3 str r3, [r2, #12]
  65244. netif->name[0], netif->name[1],
  65245. ip4_addr1_16(netif_ip4_gw(netif)),
  65246. ip4_addr2_16(netif_ip4_gw(netif)),
  65247. ip4_addr3_16(netif_ip4_gw(netif)),
  65248. ip4_addr4_16(netif_ip4_gw(netif))));
  65249. return 1; /* gateway changed */
  65250. 801a8d6: 2301 movs r3, #1
  65251. 801a8d8: e000 b.n 801a8dc <netif_do_set_gw+0x32>
  65252. }
  65253. return 0; /* gateway unchanged */
  65254. 801a8da: 2300 movs r3, #0
  65255. }
  65256. 801a8dc: 4618 mov r0, r3
  65257. 801a8de: 3714 adds r7, #20
  65258. 801a8e0: 46bd mov sp, r7
  65259. 801a8e2: f85d 7b04 ldr.w r7, [sp], #4
  65260. 801a8e6: 4770 bx lr
  65261. 0801a8e8 <netif_set_addr>:
  65262. * @param gw the new default gateway
  65263. */
  65264. void
  65265. netif_set_addr(struct netif *netif, const ip4_addr_t *ipaddr, const ip4_addr_t *netmask,
  65266. const ip4_addr_t *gw)
  65267. {
  65268. 801a8e8: b580 push {r7, lr}
  65269. 801a8ea: b088 sub sp, #32
  65270. 801a8ec: af00 add r7, sp, #0
  65271. 801a8ee: 60f8 str r0, [r7, #12]
  65272. 801a8f0: 60b9 str r1, [r7, #8]
  65273. 801a8f2: 607a str r2, [r7, #4]
  65274. 801a8f4: 603b str r3, [r7, #0]
  65275. ip_addr_t old_nm_val;
  65276. ip_addr_t old_gw_val;
  65277. ip_addr_t *old_nm = &old_nm_val;
  65278. ip_addr_t *old_gw = &old_gw_val;
  65279. #else
  65280. ip_addr_t *old_nm = NULL;
  65281. 801a8f6: 2300 movs r3, #0
  65282. 801a8f8: 61fb str r3, [r7, #28]
  65283. ip_addr_t *old_gw = NULL;
  65284. 801a8fa: 2300 movs r3, #0
  65285. 801a8fc: 61bb str r3, [r7, #24]
  65286. #endif
  65287. ip_addr_t old_addr;
  65288. int remove;
  65289. LWIP_ASSERT_CORE_LOCKED();
  65290. 801a8fe: f7f6 fb8d bl 801101c <sys_check_core_locking>
  65291. /* Don't propagate NULL pointer (IPv4 ANY) to subsequent functions */
  65292. if (ipaddr == NULL) {
  65293. 801a902: 68bb ldr r3, [r7, #8]
  65294. 801a904: 2b00 cmp r3, #0
  65295. 801a906: d101 bne.n 801a90c <netif_set_addr+0x24>
  65296. ipaddr = IP4_ADDR_ANY4;
  65297. 801a908: 4b1c ldr r3, [pc, #112] @ (801a97c <netif_set_addr+0x94>)
  65298. 801a90a: 60bb str r3, [r7, #8]
  65299. }
  65300. if (netmask == NULL) {
  65301. 801a90c: 687b ldr r3, [r7, #4]
  65302. 801a90e: 2b00 cmp r3, #0
  65303. 801a910: d101 bne.n 801a916 <netif_set_addr+0x2e>
  65304. netmask = IP4_ADDR_ANY4;
  65305. 801a912: 4b1a ldr r3, [pc, #104] @ (801a97c <netif_set_addr+0x94>)
  65306. 801a914: 607b str r3, [r7, #4]
  65307. }
  65308. if (gw == NULL) {
  65309. 801a916: 683b ldr r3, [r7, #0]
  65310. 801a918: 2b00 cmp r3, #0
  65311. 801a91a: d101 bne.n 801a920 <netif_set_addr+0x38>
  65312. gw = IP4_ADDR_ANY4;
  65313. 801a91c: 4b17 ldr r3, [pc, #92] @ (801a97c <netif_set_addr+0x94>)
  65314. 801a91e: 603b str r3, [r7, #0]
  65315. }
  65316. remove = ip4_addr_isany(ipaddr);
  65317. 801a920: 68bb ldr r3, [r7, #8]
  65318. 801a922: 2b00 cmp r3, #0
  65319. 801a924: d003 beq.n 801a92e <netif_set_addr+0x46>
  65320. 801a926: 68bb ldr r3, [r7, #8]
  65321. 801a928: 681b ldr r3, [r3, #0]
  65322. 801a92a: 2b00 cmp r3, #0
  65323. 801a92c: d101 bne.n 801a932 <netif_set_addr+0x4a>
  65324. 801a92e: 2301 movs r3, #1
  65325. 801a930: e000 b.n 801a934 <netif_set_addr+0x4c>
  65326. 801a932: 2300 movs r3, #0
  65327. 801a934: 617b str r3, [r7, #20]
  65328. if (remove) {
  65329. 801a936: 697b ldr r3, [r7, #20]
  65330. 801a938: 2b00 cmp r3, #0
  65331. 801a93a: d006 beq.n 801a94a <netif_set_addr+0x62>
  65332. /* when removing an address, we have to remove it *before* changing netmask/gw
  65333. to ensure that tcp RST segment can be sent correctly */
  65334. if (netif_do_set_ipaddr(netif, ipaddr, &old_addr)) {
  65335. 801a93c: f107 0310 add.w r3, r7, #16
  65336. 801a940: 461a mov r2, r3
  65337. 801a942: 68b9 ldr r1, [r7, #8]
  65338. 801a944: 68f8 ldr r0, [r7, #12]
  65339. 801a946: f7ff ff47 bl 801a7d8 <netif_do_set_ipaddr>
  65340. change_reason |= LWIP_NSC_IPV4_ADDRESS_CHANGED;
  65341. cb_args.ipv4_changed.old_address = &old_addr;
  65342. #endif
  65343. }
  65344. }
  65345. if (netif_do_set_netmask(netif, netmask, old_nm)) {
  65346. 801a94a: 69fa ldr r2, [r7, #28]
  65347. 801a94c: 6879 ldr r1, [r7, #4]
  65348. 801a94e: 68f8 ldr r0, [r7, #12]
  65349. 801a950: f7ff ff8c bl 801a86c <netif_do_set_netmask>
  65350. #if LWIP_NETIF_EXT_STATUS_CALLBACK
  65351. change_reason |= LWIP_NSC_IPV4_NETMASK_CHANGED;
  65352. cb_args.ipv4_changed.old_netmask = old_nm;
  65353. #endif
  65354. }
  65355. if (netif_do_set_gw(netif, gw, old_gw)) {
  65356. 801a954: 69ba ldr r2, [r7, #24]
  65357. 801a956: 6839 ldr r1, [r7, #0]
  65358. 801a958: 68f8 ldr r0, [r7, #12]
  65359. 801a95a: f7ff ffa6 bl 801a8aa <netif_do_set_gw>
  65360. #if LWIP_NETIF_EXT_STATUS_CALLBACK
  65361. change_reason |= LWIP_NSC_IPV4_GATEWAY_CHANGED;
  65362. cb_args.ipv4_changed.old_gw = old_gw;
  65363. #endif
  65364. }
  65365. if (!remove) {
  65366. 801a95e: 697b ldr r3, [r7, #20]
  65367. 801a960: 2b00 cmp r3, #0
  65368. 801a962: d106 bne.n 801a972 <netif_set_addr+0x8a>
  65369. /* set ipaddr last to ensure netmask/gw have been set when status callback is called */
  65370. if (netif_do_set_ipaddr(netif, ipaddr, &old_addr)) {
  65371. 801a964: f107 0310 add.w r3, r7, #16
  65372. 801a968: 461a mov r2, r3
  65373. 801a96a: 68b9 ldr r1, [r7, #8]
  65374. 801a96c: 68f8 ldr r0, [r7, #12]
  65375. 801a96e: f7ff ff33 bl 801a7d8 <netif_do_set_ipaddr>
  65376. if (change_reason != LWIP_NSC_NONE) {
  65377. change_reason |= LWIP_NSC_IPV4_SETTINGS_CHANGED;
  65378. netif_invoke_ext_callback(netif, change_reason, &cb_args);
  65379. }
  65380. #endif
  65381. }
  65382. 801a972: bf00 nop
  65383. 801a974: 3720 adds r7, #32
  65384. 801a976: 46bd mov sp, r7
  65385. 801a978: bd80 pop {r7, pc}
  65386. 801a97a: bf00 nop
  65387. 801a97c: 08031c78 .word 0x08031c78
  65388. 0801a980 <netif_set_default>:
  65389. *
  65390. * @param netif the default network interface
  65391. */
  65392. void
  65393. netif_set_default(struct netif *netif)
  65394. {
  65395. 801a980: b580 push {r7, lr}
  65396. 801a982: b082 sub sp, #8
  65397. 801a984: af00 add r7, sp, #0
  65398. 801a986: 6078 str r0, [r7, #4]
  65399. LWIP_ASSERT_CORE_LOCKED();
  65400. 801a988: f7f6 fb48 bl 801101c <sys_check_core_locking>
  65401. mib2_remove_route_ip4(1, netif);
  65402. } else {
  65403. /* install default route */
  65404. mib2_add_route_ip4(1, netif);
  65405. }
  65406. netif_default = netif;
  65407. 801a98c: 4a03 ldr r2, [pc, #12] @ (801a99c <netif_set_default+0x1c>)
  65408. 801a98e: 687b ldr r3, [r7, #4]
  65409. 801a990: 6013 str r3, [r2, #0]
  65410. LWIP_DEBUGF(NETIF_DEBUG, ("netif: setting default interface %c%c\n",
  65411. netif ? netif->name[0] : '\'', netif ? netif->name[1] : '\''));
  65412. }
  65413. 801a992: bf00 nop
  65414. 801a994: 3708 adds r7, #8
  65415. 801a996: 46bd mov sp, r7
  65416. 801a998: bd80 pop {r7, pc}
  65417. 801a99a: bf00 nop
  65418. 801a99c: 2402af60 .word 0x2402af60
  65419. 0801a9a0 <netif_set_up>:
  65420. * Bring an interface up, available for processing
  65421. * traffic.
  65422. */
  65423. void
  65424. netif_set_up(struct netif *netif)
  65425. {
  65426. 801a9a0: b580 push {r7, lr}
  65427. 801a9a2: b082 sub sp, #8
  65428. 801a9a4: af00 add r7, sp, #0
  65429. 801a9a6: 6078 str r0, [r7, #4]
  65430. LWIP_ASSERT_CORE_LOCKED();
  65431. 801a9a8: f7f6 fb38 bl 801101c <sys_check_core_locking>
  65432. LWIP_ERROR("netif_set_up: invalid netif", netif != NULL, return);
  65433. 801a9ac: 687b ldr r3, [r7, #4]
  65434. 801a9ae: 2b00 cmp r3, #0
  65435. 801a9b0: d107 bne.n 801a9c2 <netif_set_up+0x22>
  65436. 801a9b2: 4b0f ldr r3, [pc, #60] @ (801a9f0 <netif_set_up+0x50>)
  65437. 801a9b4: f44f 7254 mov.w r2, #848 @ 0x350
  65438. 801a9b8: 490e ldr r1, [pc, #56] @ (801a9f4 <netif_set_up+0x54>)
  65439. 801a9ba: 480f ldr r0, [pc, #60] @ (801a9f8 <netif_set_up+0x58>)
  65440. 801a9bc: f00f ff56 bl 802a86c <iprintf>
  65441. 801a9c0: e013 b.n 801a9ea <netif_set_up+0x4a>
  65442. if (!(netif->flags & NETIF_FLAG_UP)) {
  65443. 801a9c2: 687b ldr r3, [r7, #4]
  65444. 801a9c4: f893 3031 ldrb.w r3, [r3, #49] @ 0x31
  65445. 801a9c8: f003 0301 and.w r3, r3, #1
  65446. 801a9cc: 2b00 cmp r3, #0
  65447. 801a9ce: d10c bne.n 801a9ea <netif_set_up+0x4a>
  65448. netif_set_flags(netif, NETIF_FLAG_UP);
  65449. 801a9d0: 687b ldr r3, [r7, #4]
  65450. 801a9d2: f893 3031 ldrb.w r3, [r3, #49] @ 0x31
  65451. 801a9d6: f043 0301 orr.w r3, r3, #1
  65452. 801a9da: b2da uxtb r2, r3
  65453. 801a9dc: 687b ldr r3, [r7, #4]
  65454. 801a9de: f883 2031 strb.w r2, [r3, #49] @ 0x31
  65455. args.status_changed.state = 1;
  65456. netif_invoke_ext_callback(netif, LWIP_NSC_STATUS_CHANGED, &args);
  65457. }
  65458. #endif
  65459. netif_issue_reports(netif, NETIF_REPORT_TYPE_IPV4 | NETIF_REPORT_TYPE_IPV6);
  65460. 801a9e2: 2103 movs r1, #3
  65461. 801a9e4: 6878 ldr r0, [r7, #4]
  65462. 801a9e6: f000 f809 bl 801a9fc <netif_issue_reports>
  65463. #if LWIP_IPV6
  65464. nd6_restart_netif(netif);
  65465. #endif /* LWIP_IPV6 */
  65466. }
  65467. }
  65468. 801a9ea: 3708 adds r7, #8
  65469. 801a9ec: 46bd mov sp, r7
  65470. 801a9ee: bd80 pop {r7, pc}
  65471. 801a9f0: 0802ee78 .word 0x0802ee78
  65472. 801a9f4: 0802f000 .word 0x0802f000
  65473. 801a9f8: 0802eec8 .word 0x0802eec8
  65474. 0801a9fc <netif_issue_reports>:
  65475. /** Send ARP/IGMP/MLD/RS events, e.g. on link-up/netif-up or addr-change
  65476. */
  65477. static void
  65478. netif_issue_reports(struct netif *netif, u8_t report_type)
  65479. {
  65480. 801a9fc: b580 push {r7, lr}
  65481. 801a9fe: b082 sub sp, #8
  65482. 801aa00: af00 add r7, sp, #0
  65483. 801aa02: 6078 str r0, [r7, #4]
  65484. 801aa04: 460b mov r3, r1
  65485. 801aa06: 70fb strb r3, [r7, #3]
  65486. LWIP_ASSERT("netif_issue_reports: invalid netif", netif != NULL);
  65487. 801aa08: 687b ldr r3, [r7, #4]
  65488. 801aa0a: 2b00 cmp r3, #0
  65489. 801aa0c: d106 bne.n 801aa1c <netif_issue_reports+0x20>
  65490. 801aa0e: 4b18 ldr r3, [pc, #96] @ (801aa70 <netif_issue_reports+0x74>)
  65491. 801aa10: f240 326d movw r2, #877 @ 0x36d
  65492. 801aa14: 4917 ldr r1, [pc, #92] @ (801aa74 <netif_issue_reports+0x78>)
  65493. 801aa16: 4818 ldr r0, [pc, #96] @ (801aa78 <netif_issue_reports+0x7c>)
  65494. 801aa18: f00f ff28 bl 802a86c <iprintf>
  65495. /* Only send reports when both link and admin states are up */
  65496. if (!(netif->flags & NETIF_FLAG_LINK_UP) ||
  65497. 801aa1c: 687b ldr r3, [r7, #4]
  65498. 801aa1e: f893 3031 ldrb.w r3, [r3, #49] @ 0x31
  65499. 801aa22: f003 0304 and.w r3, r3, #4
  65500. 801aa26: 2b00 cmp r3, #0
  65501. 801aa28: d01e beq.n 801aa68 <netif_issue_reports+0x6c>
  65502. !(netif->flags & NETIF_FLAG_UP)) {
  65503. 801aa2a: 687b ldr r3, [r7, #4]
  65504. 801aa2c: f893 3031 ldrb.w r3, [r3, #49] @ 0x31
  65505. 801aa30: f003 0301 and.w r3, r3, #1
  65506. if (!(netif->flags & NETIF_FLAG_LINK_UP) ||
  65507. 801aa34: 2b00 cmp r3, #0
  65508. 801aa36: d017 beq.n 801aa68 <netif_issue_reports+0x6c>
  65509. return;
  65510. }
  65511. #if LWIP_IPV4
  65512. if ((report_type & NETIF_REPORT_TYPE_IPV4) &&
  65513. 801aa38: 78fb ldrb r3, [r7, #3]
  65514. 801aa3a: f003 0301 and.w r3, r3, #1
  65515. 801aa3e: 2b00 cmp r3, #0
  65516. 801aa40: d013 beq.n 801aa6a <netif_issue_reports+0x6e>
  65517. !ip4_addr_isany_val(*netif_ip4_addr(netif))) {
  65518. 801aa42: 687b ldr r3, [r7, #4]
  65519. 801aa44: 3304 adds r3, #4
  65520. 801aa46: 681b ldr r3, [r3, #0]
  65521. if ((report_type & NETIF_REPORT_TYPE_IPV4) &&
  65522. 801aa48: 2b00 cmp r3, #0
  65523. 801aa4a: d00e beq.n 801aa6a <netif_issue_reports+0x6e>
  65524. #if LWIP_ARP
  65525. /* For Ethernet network interfaces, we would like to send a "gratuitous ARP" */
  65526. if (netif->flags & (NETIF_FLAG_ETHARP)) {
  65527. 801aa4c: 687b ldr r3, [r7, #4]
  65528. 801aa4e: f893 3031 ldrb.w r3, [r3, #49] @ 0x31
  65529. 801aa52: f003 0308 and.w r3, r3, #8
  65530. 801aa56: 2b00 cmp r3, #0
  65531. 801aa58: d007 beq.n 801aa6a <netif_issue_reports+0x6e>
  65532. etharp_gratuitous(netif);
  65533. 801aa5a: 687b ldr r3, [r7, #4]
  65534. 801aa5c: 3304 adds r3, #4
  65535. 801aa5e: 4619 mov r1, r3
  65536. 801aa60: 6878 ldr r0, [r7, #4]
  65537. 801aa62: f00a fd2b bl 80254bc <etharp_request>
  65538. 801aa66: e000 b.n 801aa6a <netif_issue_reports+0x6e>
  65539. return;
  65540. 801aa68: bf00 nop
  65541. /* send mld memberships */
  65542. mld6_report_groups(netif);
  65543. #endif /* LWIP_IPV6_MLD */
  65544. }
  65545. #endif /* LWIP_IPV6 */
  65546. }
  65547. 801aa6a: 3708 adds r7, #8
  65548. 801aa6c: 46bd mov sp, r7
  65549. 801aa6e: bd80 pop {r7, pc}
  65550. 801aa70: 0802ee78 .word 0x0802ee78
  65551. 801aa74: 0802f01c .word 0x0802f01c
  65552. 801aa78: 0802eec8 .word 0x0802eec8
  65553. 0801aa7c <netif_set_down>:
  65554. * @ingroup netif
  65555. * Bring an interface down, disabling any traffic processing.
  65556. */
  65557. void
  65558. netif_set_down(struct netif *netif)
  65559. {
  65560. 801aa7c: b580 push {r7, lr}
  65561. 801aa7e: b082 sub sp, #8
  65562. 801aa80: af00 add r7, sp, #0
  65563. 801aa82: 6078 str r0, [r7, #4]
  65564. LWIP_ASSERT_CORE_LOCKED();
  65565. 801aa84: f7f6 faca bl 801101c <sys_check_core_locking>
  65566. LWIP_ERROR("netif_set_down: invalid netif", netif != NULL, return);
  65567. 801aa88: 687b ldr r3, [r7, #4]
  65568. 801aa8a: 2b00 cmp r3, #0
  65569. 801aa8c: d107 bne.n 801aa9e <netif_set_down+0x22>
  65570. 801aa8e: 4b12 ldr r3, [pc, #72] @ (801aad8 <netif_set_down+0x5c>)
  65571. 801aa90: f240 329b movw r2, #923 @ 0x39b
  65572. 801aa94: 4911 ldr r1, [pc, #68] @ (801aadc <netif_set_down+0x60>)
  65573. 801aa96: 4812 ldr r0, [pc, #72] @ (801aae0 <netif_set_down+0x64>)
  65574. 801aa98: f00f fee8 bl 802a86c <iprintf>
  65575. 801aa9c: e019 b.n 801aad2 <netif_set_down+0x56>
  65576. if (netif->flags & NETIF_FLAG_UP) {
  65577. 801aa9e: 687b ldr r3, [r7, #4]
  65578. 801aaa0: f893 3031 ldrb.w r3, [r3, #49] @ 0x31
  65579. 801aaa4: f003 0301 and.w r3, r3, #1
  65580. 801aaa8: 2b00 cmp r3, #0
  65581. 801aaaa: d012 beq.n 801aad2 <netif_set_down+0x56>
  65582. args.status_changed.state = 0;
  65583. netif_invoke_ext_callback(netif, LWIP_NSC_STATUS_CHANGED, &args);
  65584. }
  65585. #endif
  65586. netif_clear_flags(netif, NETIF_FLAG_UP);
  65587. 801aaac: 687b ldr r3, [r7, #4]
  65588. 801aaae: f893 3031 ldrb.w r3, [r3, #49] @ 0x31
  65589. 801aab2: f023 0301 bic.w r3, r3, #1
  65590. 801aab6: b2da uxtb r2, r3
  65591. 801aab8: 687b ldr r3, [r7, #4]
  65592. 801aaba: f883 2031 strb.w r2, [r3, #49] @ 0x31
  65593. MIB2_COPY_SYSUPTIME_TO(&netif->ts);
  65594. #if LWIP_IPV4 && LWIP_ARP
  65595. if (netif->flags & NETIF_FLAG_ETHARP) {
  65596. 801aabe: 687b ldr r3, [r7, #4]
  65597. 801aac0: f893 3031 ldrb.w r3, [r3, #49] @ 0x31
  65598. 801aac4: f003 0308 and.w r3, r3, #8
  65599. 801aac8: 2b00 cmp r3, #0
  65600. 801aaca: d002 beq.n 801aad2 <netif_set_down+0x56>
  65601. etharp_cleanup_netif(netif);
  65602. 801aacc: 6878 ldr r0, [r7, #4]
  65603. 801aace: f00a f8ab bl 8024c28 <etharp_cleanup_netif>
  65604. nd6_cleanup_netif(netif);
  65605. #endif /* LWIP_IPV6 */
  65606. NETIF_STATUS_CALLBACK(netif);
  65607. }
  65608. }
  65609. 801aad2: 3708 adds r7, #8
  65610. 801aad4: 46bd mov sp, r7
  65611. 801aad6: bd80 pop {r7, pc}
  65612. 801aad8: 0802ee78 .word 0x0802ee78
  65613. 801aadc: 0802f040 .word 0x0802f040
  65614. 801aae0: 0802eec8 .word 0x0802eec8
  65615. 0801aae4 <netif_set_link_up>:
  65616. * @ingroup netif
  65617. * Called by a driver when its link goes up
  65618. */
  65619. void
  65620. netif_set_link_up(struct netif *netif)
  65621. {
  65622. 801aae4: b580 push {r7, lr}
  65623. 801aae6: b082 sub sp, #8
  65624. 801aae8: af00 add r7, sp, #0
  65625. 801aaea: 6078 str r0, [r7, #4]
  65626. LWIP_ASSERT_CORE_LOCKED();
  65627. 801aaec: f7f6 fa96 bl 801101c <sys_check_core_locking>
  65628. LWIP_ERROR("netif_set_link_up: invalid netif", netif != NULL, return);
  65629. 801aaf0: 687b ldr r3, [r7, #4]
  65630. 801aaf2: 2b00 cmp r3, #0
  65631. 801aaf4: d107 bne.n 801ab06 <netif_set_link_up+0x22>
  65632. 801aaf6: 4b15 ldr r3, [pc, #84] @ (801ab4c <netif_set_link_up+0x68>)
  65633. 801aaf8: f44f 7278 mov.w r2, #992 @ 0x3e0
  65634. 801aafc: 4914 ldr r1, [pc, #80] @ (801ab50 <netif_set_link_up+0x6c>)
  65635. 801aafe: 4815 ldr r0, [pc, #84] @ (801ab54 <netif_set_link_up+0x70>)
  65636. 801ab00: f00f feb4 bl 802a86c <iprintf>
  65637. 801ab04: e01e b.n 801ab44 <netif_set_link_up+0x60>
  65638. if (!(netif->flags & NETIF_FLAG_LINK_UP)) {
  65639. 801ab06: 687b ldr r3, [r7, #4]
  65640. 801ab08: f893 3031 ldrb.w r3, [r3, #49] @ 0x31
  65641. 801ab0c: f003 0304 and.w r3, r3, #4
  65642. 801ab10: 2b00 cmp r3, #0
  65643. 801ab12: d117 bne.n 801ab44 <netif_set_link_up+0x60>
  65644. netif_set_flags(netif, NETIF_FLAG_LINK_UP);
  65645. 801ab14: 687b ldr r3, [r7, #4]
  65646. 801ab16: f893 3031 ldrb.w r3, [r3, #49] @ 0x31
  65647. 801ab1a: f043 0304 orr.w r3, r3, #4
  65648. 801ab1e: b2da uxtb r2, r3
  65649. 801ab20: 687b ldr r3, [r7, #4]
  65650. 801ab22: f883 2031 strb.w r2, [r3, #49] @ 0x31
  65651. #if LWIP_DHCP
  65652. dhcp_network_changed(netif);
  65653. 801ab26: 6878 ldr r0, [r7, #4]
  65654. 801ab28: f008 faaa bl 8023080 <dhcp_network_changed>
  65655. #if LWIP_AUTOIP
  65656. autoip_network_changed(netif);
  65657. #endif /* LWIP_AUTOIP */
  65658. netif_issue_reports(netif, NETIF_REPORT_TYPE_IPV4 | NETIF_REPORT_TYPE_IPV6);
  65659. 801ab2c: 2103 movs r1, #3
  65660. 801ab2e: 6878 ldr r0, [r7, #4]
  65661. 801ab30: f7ff ff64 bl 801a9fc <netif_issue_reports>
  65662. #if LWIP_IPV6
  65663. nd6_restart_netif(netif);
  65664. #endif /* LWIP_IPV6 */
  65665. NETIF_LINK_CALLBACK(netif);
  65666. 801ab34: 687b ldr r3, [r7, #4]
  65667. 801ab36: 69db ldr r3, [r3, #28]
  65668. 801ab38: 2b00 cmp r3, #0
  65669. 801ab3a: d003 beq.n 801ab44 <netif_set_link_up+0x60>
  65670. 801ab3c: 687b ldr r3, [r7, #4]
  65671. 801ab3e: 69db ldr r3, [r3, #28]
  65672. 801ab40: 6878 ldr r0, [r7, #4]
  65673. 801ab42: 4798 blx r3
  65674. args.link_changed.state = 1;
  65675. netif_invoke_ext_callback(netif, LWIP_NSC_LINK_CHANGED, &args);
  65676. }
  65677. #endif
  65678. }
  65679. }
  65680. 801ab44: 3708 adds r7, #8
  65681. 801ab46: 46bd mov sp, r7
  65682. 801ab48: bd80 pop {r7, pc}
  65683. 801ab4a: bf00 nop
  65684. 801ab4c: 0802ee78 .word 0x0802ee78
  65685. 801ab50: 0802f060 .word 0x0802f060
  65686. 801ab54: 0802eec8 .word 0x0802eec8
  65687. 0801ab58 <netif_set_link_down>:
  65688. * @ingroup netif
  65689. * Called by a driver when its link goes down
  65690. */
  65691. void
  65692. netif_set_link_down(struct netif *netif)
  65693. {
  65694. 801ab58: b580 push {r7, lr}
  65695. 801ab5a: b082 sub sp, #8
  65696. 801ab5c: af00 add r7, sp, #0
  65697. 801ab5e: 6078 str r0, [r7, #4]
  65698. LWIP_ASSERT_CORE_LOCKED();
  65699. 801ab60: f7f6 fa5c bl 801101c <sys_check_core_locking>
  65700. LWIP_ERROR("netif_set_link_down: invalid netif", netif != NULL, return);
  65701. 801ab64: 687b ldr r3, [r7, #4]
  65702. 801ab66: 2b00 cmp r3, #0
  65703. 801ab68: d107 bne.n 801ab7a <netif_set_link_down+0x22>
  65704. 801ab6a: 4b11 ldr r3, [pc, #68] @ (801abb0 <netif_set_link_down+0x58>)
  65705. 801ab6c: f240 4206 movw r2, #1030 @ 0x406
  65706. 801ab70: 4910 ldr r1, [pc, #64] @ (801abb4 <netif_set_link_down+0x5c>)
  65707. 801ab72: 4811 ldr r0, [pc, #68] @ (801abb8 <netif_set_link_down+0x60>)
  65708. 801ab74: f00f fe7a bl 802a86c <iprintf>
  65709. 801ab78: e017 b.n 801abaa <netif_set_link_down+0x52>
  65710. if (netif->flags & NETIF_FLAG_LINK_UP) {
  65711. 801ab7a: 687b ldr r3, [r7, #4]
  65712. 801ab7c: f893 3031 ldrb.w r3, [r3, #49] @ 0x31
  65713. 801ab80: f003 0304 and.w r3, r3, #4
  65714. 801ab84: 2b00 cmp r3, #0
  65715. 801ab86: d010 beq.n 801abaa <netif_set_link_down+0x52>
  65716. netif_clear_flags(netif, NETIF_FLAG_LINK_UP);
  65717. 801ab88: 687b ldr r3, [r7, #4]
  65718. 801ab8a: f893 3031 ldrb.w r3, [r3, #49] @ 0x31
  65719. 801ab8e: f023 0304 bic.w r3, r3, #4
  65720. 801ab92: b2da uxtb r2, r3
  65721. 801ab94: 687b ldr r3, [r7, #4]
  65722. 801ab96: f883 2031 strb.w r2, [r3, #49] @ 0x31
  65723. NETIF_LINK_CALLBACK(netif);
  65724. 801ab9a: 687b ldr r3, [r7, #4]
  65725. 801ab9c: 69db ldr r3, [r3, #28]
  65726. 801ab9e: 2b00 cmp r3, #0
  65727. 801aba0: d003 beq.n 801abaa <netif_set_link_down+0x52>
  65728. 801aba2: 687b ldr r3, [r7, #4]
  65729. 801aba4: 69db ldr r3, [r3, #28]
  65730. 801aba6: 6878 ldr r0, [r7, #4]
  65731. 801aba8: 4798 blx r3
  65732. args.link_changed.state = 0;
  65733. netif_invoke_ext_callback(netif, LWIP_NSC_LINK_CHANGED, &args);
  65734. }
  65735. #endif
  65736. }
  65737. }
  65738. 801abaa: 3708 adds r7, #8
  65739. 801abac: 46bd mov sp, r7
  65740. 801abae: bd80 pop {r7, pc}
  65741. 801abb0: 0802ee78 .word 0x0802ee78
  65742. 801abb4: 0802f084 .word 0x0802f084
  65743. 801abb8: 0802eec8 .word 0x0802eec8
  65744. 0801abbc <netif_set_link_callback>:
  65745. * @ingroup netif
  65746. * Set callback to be called when link is brought up/down
  65747. */
  65748. void
  65749. netif_set_link_callback(struct netif *netif, netif_status_callback_fn link_callback)
  65750. {
  65751. 801abbc: b580 push {r7, lr}
  65752. 801abbe: b082 sub sp, #8
  65753. 801abc0: af00 add r7, sp, #0
  65754. 801abc2: 6078 str r0, [r7, #4]
  65755. 801abc4: 6039 str r1, [r7, #0]
  65756. LWIP_ASSERT_CORE_LOCKED();
  65757. 801abc6: f7f6 fa29 bl 801101c <sys_check_core_locking>
  65758. if (netif) {
  65759. 801abca: 687b ldr r3, [r7, #4]
  65760. 801abcc: 2b00 cmp r3, #0
  65761. 801abce: d002 beq.n 801abd6 <netif_set_link_callback+0x1a>
  65762. netif->link_callback = link_callback;
  65763. 801abd0: 687b ldr r3, [r7, #4]
  65764. 801abd2: 683a ldr r2, [r7, #0]
  65765. 801abd4: 61da str r2, [r3, #28]
  65766. }
  65767. }
  65768. 801abd6: bf00 nop
  65769. 801abd8: 3708 adds r7, #8
  65770. 801abda: 46bd mov sp, r7
  65771. 801abdc: bd80 pop {r7, pc}
  65772. 0801abde <netif_null_output_ip4>:
  65773. #if LWIP_IPV4
  65774. /** Dummy IPv4 output function for netifs not supporting IPv4
  65775. */
  65776. static err_t
  65777. netif_null_output_ip4(struct netif *netif, struct pbuf *p, const ip4_addr_t *ipaddr)
  65778. {
  65779. 801abde: b480 push {r7}
  65780. 801abe0: b085 sub sp, #20
  65781. 801abe2: af00 add r7, sp, #0
  65782. 801abe4: 60f8 str r0, [r7, #12]
  65783. 801abe6: 60b9 str r1, [r7, #8]
  65784. 801abe8: 607a str r2, [r7, #4]
  65785. LWIP_UNUSED_ARG(netif);
  65786. LWIP_UNUSED_ARG(p);
  65787. LWIP_UNUSED_ARG(ipaddr);
  65788. return ERR_IF;
  65789. 801abea: f06f 030b mvn.w r3, #11
  65790. }
  65791. 801abee: 4618 mov r0, r3
  65792. 801abf0: 3714 adds r7, #20
  65793. 801abf2: 46bd mov sp, r7
  65794. 801abf4: f85d 7b04 ldr.w r7, [sp], #4
  65795. 801abf8: 4770 bx lr
  65796. ...
  65797. 0801abfc <netif_get_by_index>:
  65798. *
  65799. * @param idx index of netif to find
  65800. */
  65801. struct netif *
  65802. netif_get_by_index(u8_t idx)
  65803. {
  65804. 801abfc: b580 push {r7, lr}
  65805. 801abfe: b084 sub sp, #16
  65806. 801ac00: af00 add r7, sp, #0
  65807. 801ac02: 4603 mov r3, r0
  65808. 801ac04: 71fb strb r3, [r7, #7]
  65809. struct netif *netif;
  65810. LWIP_ASSERT_CORE_LOCKED();
  65811. 801ac06: f7f6 fa09 bl 801101c <sys_check_core_locking>
  65812. if (idx != NETIF_NO_INDEX) {
  65813. 801ac0a: 79fb ldrb r3, [r7, #7]
  65814. 801ac0c: 2b00 cmp r3, #0
  65815. 801ac0e: d013 beq.n 801ac38 <netif_get_by_index+0x3c>
  65816. NETIF_FOREACH(netif) {
  65817. 801ac10: 4b0c ldr r3, [pc, #48] @ (801ac44 <netif_get_by_index+0x48>)
  65818. 801ac12: 681b ldr r3, [r3, #0]
  65819. 801ac14: 60fb str r3, [r7, #12]
  65820. 801ac16: e00c b.n 801ac32 <netif_get_by_index+0x36>
  65821. if (idx == netif_get_index(netif)) {
  65822. 801ac18: 68fb ldr r3, [r7, #12]
  65823. 801ac1a: f893 3034 ldrb.w r3, [r3, #52] @ 0x34
  65824. 801ac1e: 3301 adds r3, #1
  65825. 801ac20: b2db uxtb r3, r3
  65826. 801ac22: 79fa ldrb r2, [r7, #7]
  65827. 801ac24: 429a cmp r2, r3
  65828. 801ac26: d101 bne.n 801ac2c <netif_get_by_index+0x30>
  65829. return netif; /* found! */
  65830. 801ac28: 68fb ldr r3, [r7, #12]
  65831. 801ac2a: e006 b.n 801ac3a <netif_get_by_index+0x3e>
  65832. NETIF_FOREACH(netif) {
  65833. 801ac2c: 68fb ldr r3, [r7, #12]
  65834. 801ac2e: 681b ldr r3, [r3, #0]
  65835. 801ac30: 60fb str r3, [r7, #12]
  65836. 801ac32: 68fb ldr r3, [r7, #12]
  65837. 801ac34: 2b00 cmp r3, #0
  65838. 801ac36: d1ef bne.n 801ac18 <netif_get_by_index+0x1c>
  65839. }
  65840. }
  65841. }
  65842. return NULL;
  65843. 801ac38: 2300 movs r3, #0
  65844. }
  65845. 801ac3a: 4618 mov r0, r3
  65846. 801ac3c: 3710 adds r7, #16
  65847. 801ac3e: 46bd mov sp, r7
  65848. 801ac40: bd80 pop {r7, pc}
  65849. 801ac42: bf00 nop
  65850. 801ac44: 2402af5c .word 0x2402af5c
  65851. 0801ac48 <pbuf_free_ooseq>:
  65852. #if !NO_SYS
  65853. static
  65854. #endif /* !NO_SYS */
  65855. void
  65856. pbuf_free_ooseq(void)
  65857. {
  65858. 801ac48: b580 push {r7, lr}
  65859. 801ac4a: b082 sub sp, #8
  65860. 801ac4c: af00 add r7, sp, #0
  65861. struct tcp_pcb *pcb;
  65862. SYS_ARCH_SET(pbuf_free_ooseq_pending, 0);
  65863. 801ac4e: f00c fb77 bl 8027340 <sys_arch_protect>
  65864. 801ac52: 6038 str r0, [r7, #0]
  65865. 801ac54: 4b0d ldr r3, [pc, #52] @ (801ac8c <pbuf_free_ooseq+0x44>)
  65866. 801ac56: 2200 movs r2, #0
  65867. 801ac58: 701a strb r2, [r3, #0]
  65868. 801ac5a: 6838 ldr r0, [r7, #0]
  65869. 801ac5c: f00c fb7e bl 802735c <sys_arch_unprotect>
  65870. for (pcb = tcp_active_pcbs; NULL != pcb; pcb = pcb->next) {
  65871. 801ac60: 4b0b ldr r3, [pc, #44] @ (801ac90 <pbuf_free_ooseq+0x48>)
  65872. 801ac62: 681b ldr r3, [r3, #0]
  65873. 801ac64: 607b str r3, [r7, #4]
  65874. 801ac66: e00a b.n 801ac7e <pbuf_free_ooseq+0x36>
  65875. if (pcb->ooseq != NULL) {
  65876. 801ac68: 687b ldr r3, [r7, #4]
  65877. 801ac6a: 6f5b ldr r3, [r3, #116] @ 0x74
  65878. 801ac6c: 2b00 cmp r3, #0
  65879. 801ac6e: d003 beq.n 801ac78 <pbuf_free_ooseq+0x30>
  65880. /** Free the ooseq pbufs of one PCB only */
  65881. LWIP_DEBUGF(PBUF_DEBUG | LWIP_DBG_TRACE, ("pbuf_free_ooseq: freeing out-of-sequence pbufs\n"));
  65882. tcp_free_ooseq(pcb);
  65883. 801ac70: 6878 ldr r0, [r7, #4]
  65884. 801ac72: f002 fc55 bl 801d520 <tcp_free_ooseq>
  65885. return;
  65886. 801ac76: e005 b.n 801ac84 <pbuf_free_ooseq+0x3c>
  65887. for (pcb = tcp_active_pcbs; NULL != pcb; pcb = pcb->next) {
  65888. 801ac78: 687b ldr r3, [r7, #4]
  65889. 801ac7a: 68db ldr r3, [r3, #12]
  65890. 801ac7c: 607b str r3, [r7, #4]
  65891. 801ac7e: 687b ldr r3, [r7, #4]
  65892. 801ac80: 2b00 cmp r3, #0
  65893. 801ac82: d1f1 bne.n 801ac68 <pbuf_free_ooseq+0x20>
  65894. }
  65895. }
  65896. }
  65897. 801ac84: 3708 adds r7, #8
  65898. 801ac86: 46bd mov sp, r7
  65899. 801ac88: bd80 pop {r7, pc}
  65900. 801ac8a: bf00 nop
  65901. 801ac8c: 2402af65 .word 0x2402af65
  65902. 801ac90: 2402af74 .word 0x2402af74
  65903. 0801ac94 <pbuf_free_ooseq_callback>:
  65904. /**
  65905. * Just a callback function for tcpip_callback() that calls pbuf_free_ooseq().
  65906. */
  65907. static void
  65908. pbuf_free_ooseq_callback(void *arg)
  65909. {
  65910. 801ac94: b580 push {r7, lr}
  65911. 801ac96: b082 sub sp, #8
  65912. 801ac98: af00 add r7, sp, #0
  65913. 801ac9a: 6078 str r0, [r7, #4]
  65914. LWIP_UNUSED_ARG(arg);
  65915. pbuf_free_ooseq();
  65916. 801ac9c: f7ff ffd4 bl 801ac48 <pbuf_free_ooseq>
  65917. }
  65918. 801aca0: bf00 nop
  65919. 801aca2: 3708 adds r7, #8
  65920. 801aca4: 46bd mov sp, r7
  65921. 801aca6: bd80 pop {r7, pc}
  65922. 0801aca8 <pbuf_pool_is_empty>:
  65923. #endif /* !NO_SYS */
  65924. /** Queue a call to pbuf_free_ooseq if not already queued. */
  65925. static void
  65926. pbuf_pool_is_empty(void)
  65927. {
  65928. 801aca8: b580 push {r7, lr}
  65929. 801acaa: b082 sub sp, #8
  65930. 801acac: af00 add r7, sp, #0
  65931. #ifndef PBUF_POOL_FREE_OOSEQ_QUEUE_CALL
  65932. SYS_ARCH_SET(pbuf_free_ooseq_pending, 1);
  65933. #else /* PBUF_POOL_FREE_OOSEQ_QUEUE_CALL */
  65934. u8_t queued;
  65935. SYS_ARCH_DECL_PROTECT(old_level);
  65936. SYS_ARCH_PROTECT(old_level);
  65937. 801acae: f00c fb47 bl 8027340 <sys_arch_protect>
  65938. 801acb2: 6078 str r0, [r7, #4]
  65939. queued = pbuf_free_ooseq_pending;
  65940. 801acb4: 4b0f ldr r3, [pc, #60] @ (801acf4 <pbuf_pool_is_empty+0x4c>)
  65941. 801acb6: 781b ldrb r3, [r3, #0]
  65942. 801acb8: 70fb strb r3, [r7, #3]
  65943. pbuf_free_ooseq_pending = 1;
  65944. 801acba: 4b0e ldr r3, [pc, #56] @ (801acf4 <pbuf_pool_is_empty+0x4c>)
  65945. 801acbc: 2201 movs r2, #1
  65946. 801acbe: 701a strb r2, [r3, #0]
  65947. SYS_ARCH_UNPROTECT(old_level);
  65948. 801acc0: 6878 ldr r0, [r7, #4]
  65949. 801acc2: f00c fb4b bl 802735c <sys_arch_unprotect>
  65950. if (!queued) {
  65951. 801acc6: 78fb ldrb r3, [r7, #3]
  65952. 801acc8: 2b00 cmp r3, #0
  65953. 801acca: d10f bne.n 801acec <pbuf_pool_is_empty+0x44>
  65954. /* queue a call to pbuf_free_ooseq if not already queued */
  65955. PBUF_POOL_FREE_OOSEQ_QUEUE_CALL();
  65956. 801accc: 2100 movs r1, #0
  65957. 801acce: 480a ldr r0, [pc, #40] @ (801acf8 <pbuf_pool_is_empty+0x50>)
  65958. 801acd0: f7fe fdd6 bl 8019880 <tcpip_try_callback>
  65959. 801acd4: 4603 mov r3, r0
  65960. 801acd6: 2b00 cmp r3, #0
  65961. 801acd8: d008 beq.n 801acec <pbuf_pool_is_empty+0x44>
  65962. 801acda: f00c fb31 bl 8027340 <sys_arch_protect>
  65963. 801acde: 6078 str r0, [r7, #4]
  65964. 801ace0: 4b04 ldr r3, [pc, #16] @ (801acf4 <pbuf_pool_is_empty+0x4c>)
  65965. 801ace2: 2200 movs r2, #0
  65966. 801ace4: 701a strb r2, [r3, #0]
  65967. 801ace6: 6878 ldr r0, [r7, #4]
  65968. 801ace8: f00c fb38 bl 802735c <sys_arch_unprotect>
  65969. }
  65970. #endif /* PBUF_POOL_FREE_OOSEQ_QUEUE_CALL */
  65971. }
  65972. 801acec: bf00 nop
  65973. 801acee: 3708 adds r7, #8
  65974. 801acf0: 46bd mov sp, r7
  65975. 801acf2: bd80 pop {r7, pc}
  65976. 801acf4: 2402af65 .word 0x2402af65
  65977. 801acf8: 0801ac95 .word 0x0801ac95
  65978. 0801acfc <pbuf_init_alloced_pbuf>:
  65979. #endif /* !LWIP_TCP || !TCP_QUEUE_OOSEQ || !PBUF_POOL_FREE_OOSEQ */
  65980. /* Initialize members of struct pbuf after allocation */
  65981. static void
  65982. pbuf_init_alloced_pbuf(struct pbuf *p, void *payload, u16_t tot_len, u16_t len, pbuf_type type, u8_t flags)
  65983. {
  65984. 801acfc: b480 push {r7}
  65985. 801acfe: b085 sub sp, #20
  65986. 801ad00: af00 add r7, sp, #0
  65987. 801ad02: 60f8 str r0, [r7, #12]
  65988. 801ad04: 60b9 str r1, [r7, #8]
  65989. 801ad06: 4611 mov r1, r2
  65990. 801ad08: 461a mov r2, r3
  65991. 801ad0a: 460b mov r3, r1
  65992. 801ad0c: 80fb strh r3, [r7, #6]
  65993. 801ad0e: 4613 mov r3, r2
  65994. 801ad10: 80bb strh r3, [r7, #4]
  65995. p->next = NULL;
  65996. 801ad12: 68fb ldr r3, [r7, #12]
  65997. 801ad14: 2200 movs r2, #0
  65998. 801ad16: 601a str r2, [r3, #0]
  65999. p->payload = payload;
  66000. 801ad18: 68fb ldr r3, [r7, #12]
  66001. 801ad1a: 68ba ldr r2, [r7, #8]
  66002. 801ad1c: 605a str r2, [r3, #4]
  66003. p->tot_len = tot_len;
  66004. 801ad1e: 68fb ldr r3, [r7, #12]
  66005. 801ad20: 88fa ldrh r2, [r7, #6]
  66006. 801ad22: 811a strh r2, [r3, #8]
  66007. p->len = len;
  66008. 801ad24: 68fb ldr r3, [r7, #12]
  66009. 801ad26: 88ba ldrh r2, [r7, #4]
  66010. 801ad28: 815a strh r2, [r3, #10]
  66011. p->type_internal = (u8_t)type;
  66012. 801ad2a: 8b3b ldrh r3, [r7, #24]
  66013. 801ad2c: b2da uxtb r2, r3
  66014. 801ad2e: 68fb ldr r3, [r7, #12]
  66015. 801ad30: 731a strb r2, [r3, #12]
  66016. p->flags = flags;
  66017. 801ad32: 68fb ldr r3, [r7, #12]
  66018. 801ad34: 7f3a ldrb r2, [r7, #28]
  66019. 801ad36: 735a strb r2, [r3, #13]
  66020. p->ref = 1;
  66021. 801ad38: 68fb ldr r3, [r7, #12]
  66022. 801ad3a: 2201 movs r2, #1
  66023. 801ad3c: 739a strb r2, [r3, #14]
  66024. p->if_idx = NETIF_NO_INDEX;
  66025. 801ad3e: 68fb ldr r3, [r7, #12]
  66026. 801ad40: 2200 movs r2, #0
  66027. 801ad42: 73da strb r2, [r3, #15]
  66028. }
  66029. 801ad44: bf00 nop
  66030. 801ad46: 3714 adds r7, #20
  66031. 801ad48: 46bd mov sp, r7
  66032. 801ad4a: f85d 7b04 ldr.w r7, [sp], #4
  66033. 801ad4e: 4770 bx lr
  66034. 0801ad50 <pbuf_alloc>:
  66035. * @return the allocated pbuf. If multiple pbufs where allocated, this
  66036. * is the first pbuf of a pbuf chain.
  66037. */
  66038. struct pbuf *
  66039. pbuf_alloc(pbuf_layer layer, u16_t length, pbuf_type type)
  66040. {
  66041. 801ad50: b580 push {r7, lr}
  66042. 801ad52: b08c sub sp, #48 @ 0x30
  66043. 801ad54: af02 add r7, sp, #8
  66044. 801ad56: 4603 mov r3, r0
  66045. 801ad58: 71fb strb r3, [r7, #7]
  66046. 801ad5a: 460b mov r3, r1
  66047. 801ad5c: 80bb strh r3, [r7, #4]
  66048. 801ad5e: 4613 mov r3, r2
  66049. 801ad60: 807b strh r3, [r7, #2]
  66050. struct pbuf *p;
  66051. u16_t offset = (u16_t)layer;
  66052. 801ad62: 79fb ldrb r3, [r7, #7]
  66053. 801ad64: 847b strh r3, [r7, #34] @ 0x22
  66054. LWIP_DEBUGF(PBUF_DEBUG | LWIP_DBG_TRACE, ("pbuf_alloc(length=%"U16_F")\n", length));
  66055. switch (type) {
  66056. 801ad66: 887b ldrh r3, [r7, #2]
  66057. 801ad68: f5b3 7f20 cmp.w r3, #640 @ 0x280
  66058. 801ad6c: f000 8082 beq.w 801ae74 <pbuf_alloc+0x124>
  66059. 801ad70: f5b3 7f20 cmp.w r3, #640 @ 0x280
  66060. 801ad74: f300 80c9 bgt.w 801af0a <pbuf_alloc+0x1ba>
  66061. 801ad78: f5b3 7fc1 cmp.w r3, #386 @ 0x182
  66062. 801ad7c: d010 beq.n 801ada0 <pbuf_alloc+0x50>
  66063. 801ad7e: f5b3 7fc1 cmp.w r3, #386 @ 0x182
  66064. 801ad82: f300 80c2 bgt.w 801af0a <pbuf_alloc+0x1ba>
  66065. 801ad86: 2b01 cmp r3, #1
  66066. 801ad88: d002 beq.n 801ad90 <pbuf_alloc+0x40>
  66067. 801ad8a: 2b41 cmp r3, #65 @ 0x41
  66068. 801ad8c: f040 80bd bne.w 801af0a <pbuf_alloc+0x1ba>
  66069. case PBUF_REF: /* fall through */
  66070. case PBUF_ROM:
  66071. p = pbuf_alloc_reference(NULL, length, type);
  66072. 801ad90: 887a ldrh r2, [r7, #2]
  66073. 801ad92: 88bb ldrh r3, [r7, #4]
  66074. 801ad94: 4619 mov r1, r3
  66075. 801ad96: 2000 movs r0, #0
  66076. 801ad98: f000 f8d2 bl 801af40 <pbuf_alloc_reference>
  66077. 801ad9c: 6278 str r0, [r7, #36] @ 0x24
  66078. break;
  66079. 801ad9e: e0be b.n 801af1e <pbuf_alloc+0x1ce>
  66080. case PBUF_POOL: {
  66081. struct pbuf *q, *last;
  66082. u16_t rem_len; /* remaining length */
  66083. p = NULL;
  66084. 801ada0: 2300 movs r3, #0
  66085. 801ada2: 627b str r3, [r7, #36] @ 0x24
  66086. last = NULL;
  66087. 801ada4: 2300 movs r3, #0
  66088. 801ada6: 61fb str r3, [r7, #28]
  66089. rem_len = length;
  66090. 801ada8: 88bb ldrh r3, [r7, #4]
  66091. 801adaa: 837b strh r3, [r7, #26]
  66092. do {
  66093. u16_t qlen;
  66094. q = (struct pbuf *)memp_malloc(MEMP_PBUF_POOL);
  66095. 801adac: 200c movs r0, #12
  66096. 801adae: f7ff fb81 bl 801a4b4 <memp_malloc>
  66097. 801adb2: 6138 str r0, [r7, #16]
  66098. if (q == NULL) {
  66099. 801adb4: 693b ldr r3, [r7, #16]
  66100. 801adb6: 2b00 cmp r3, #0
  66101. 801adb8: d109 bne.n 801adce <pbuf_alloc+0x7e>
  66102. PBUF_POOL_IS_EMPTY();
  66103. 801adba: f7ff ff75 bl 801aca8 <pbuf_pool_is_empty>
  66104. /* free chain so far allocated */
  66105. if (p) {
  66106. 801adbe: 6a7b ldr r3, [r7, #36] @ 0x24
  66107. 801adc0: 2b00 cmp r3, #0
  66108. 801adc2: d002 beq.n 801adca <pbuf_alloc+0x7a>
  66109. pbuf_free(p);
  66110. 801adc4: 6a78 ldr r0, [r7, #36] @ 0x24
  66111. 801adc6: f000 fad9 bl 801b37c <pbuf_free>
  66112. }
  66113. /* bail out unsuccessfully */
  66114. return NULL;
  66115. 801adca: 2300 movs r3, #0
  66116. 801adcc: e0a8 b.n 801af20 <pbuf_alloc+0x1d0>
  66117. }
  66118. qlen = LWIP_MIN(rem_len, (u16_t)(PBUF_POOL_BUFSIZE_ALIGNED - LWIP_MEM_ALIGN_SIZE(offset)));
  66119. 801adce: 8c7b ldrh r3, [r7, #34] @ 0x22
  66120. 801add0: 3303 adds r3, #3
  66121. 801add2: b29b uxth r3, r3
  66122. 801add4: f023 0303 bic.w r3, r3, #3
  66123. 801add8: b29a uxth r2, r3
  66124. 801adda: f240 53ec movw r3, #1516 @ 0x5ec
  66125. 801adde: 1a9b subs r3, r3, r2
  66126. 801ade0: b29b uxth r3, r3
  66127. 801ade2: 8b7a ldrh r2, [r7, #26]
  66128. 801ade4: 4293 cmp r3, r2
  66129. 801ade6: bf28 it cs
  66130. 801ade8: 4613 movcs r3, r2
  66131. 801adea: 81fb strh r3, [r7, #14]
  66132. pbuf_init_alloced_pbuf(q, LWIP_MEM_ALIGN((void *)((u8_t *)q + SIZEOF_STRUCT_PBUF + offset)),
  66133. 801adec: 8c7b ldrh r3, [r7, #34] @ 0x22
  66134. 801adee: 3310 adds r3, #16
  66135. 801adf0: 693a ldr r2, [r7, #16]
  66136. 801adf2: 4413 add r3, r2
  66137. 801adf4: 3303 adds r3, #3
  66138. 801adf6: f023 0303 bic.w r3, r3, #3
  66139. 801adfa: 4618 mov r0, r3
  66140. 801adfc: 89f9 ldrh r1, [r7, #14]
  66141. 801adfe: 8b7a ldrh r2, [r7, #26]
  66142. 801ae00: 2300 movs r3, #0
  66143. 801ae02: 9301 str r3, [sp, #4]
  66144. 801ae04: 887b ldrh r3, [r7, #2]
  66145. 801ae06: 9300 str r3, [sp, #0]
  66146. 801ae08: 460b mov r3, r1
  66147. 801ae0a: 4601 mov r1, r0
  66148. 801ae0c: 6938 ldr r0, [r7, #16]
  66149. 801ae0e: f7ff ff75 bl 801acfc <pbuf_init_alloced_pbuf>
  66150. rem_len, qlen, type, 0);
  66151. LWIP_ASSERT("pbuf_alloc: pbuf q->payload properly aligned",
  66152. 801ae12: 693b ldr r3, [r7, #16]
  66153. 801ae14: 685b ldr r3, [r3, #4]
  66154. 801ae16: f003 0303 and.w r3, r3, #3
  66155. 801ae1a: 2b00 cmp r3, #0
  66156. 801ae1c: d006 beq.n 801ae2c <pbuf_alloc+0xdc>
  66157. 801ae1e: 4b42 ldr r3, [pc, #264] @ (801af28 <pbuf_alloc+0x1d8>)
  66158. 801ae20: f44f 7280 mov.w r2, #256 @ 0x100
  66159. 801ae24: 4941 ldr r1, [pc, #260] @ (801af2c <pbuf_alloc+0x1dc>)
  66160. 801ae26: 4842 ldr r0, [pc, #264] @ (801af30 <pbuf_alloc+0x1e0>)
  66161. 801ae28: f00f fd20 bl 802a86c <iprintf>
  66162. ((mem_ptr_t)q->payload % MEM_ALIGNMENT) == 0);
  66163. LWIP_ASSERT("PBUF_POOL_BUFSIZE must be bigger than MEM_ALIGNMENT",
  66164. 801ae2c: 8c7b ldrh r3, [r7, #34] @ 0x22
  66165. 801ae2e: 3303 adds r3, #3
  66166. 801ae30: f023 0303 bic.w r3, r3, #3
  66167. 801ae34: f240 52ec movw r2, #1516 @ 0x5ec
  66168. 801ae38: 4293 cmp r3, r2
  66169. 801ae3a: d106 bne.n 801ae4a <pbuf_alloc+0xfa>
  66170. 801ae3c: 4b3a ldr r3, [pc, #232] @ (801af28 <pbuf_alloc+0x1d8>)
  66171. 801ae3e: f44f 7281 mov.w r2, #258 @ 0x102
  66172. 801ae42: 493c ldr r1, [pc, #240] @ (801af34 <pbuf_alloc+0x1e4>)
  66173. 801ae44: 483a ldr r0, [pc, #232] @ (801af30 <pbuf_alloc+0x1e0>)
  66174. 801ae46: f00f fd11 bl 802a86c <iprintf>
  66175. (PBUF_POOL_BUFSIZE_ALIGNED - LWIP_MEM_ALIGN_SIZE(offset)) > 0 );
  66176. if (p == NULL) {
  66177. 801ae4a: 6a7b ldr r3, [r7, #36] @ 0x24
  66178. 801ae4c: 2b00 cmp r3, #0
  66179. 801ae4e: d102 bne.n 801ae56 <pbuf_alloc+0x106>
  66180. /* allocated head of pbuf chain (into p) */
  66181. p = q;
  66182. 801ae50: 693b ldr r3, [r7, #16]
  66183. 801ae52: 627b str r3, [r7, #36] @ 0x24
  66184. 801ae54: e002 b.n 801ae5c <pbuf_alloc+0x10c>
  66185. } else {
  66186. /* make previous pbuf point to this pbuf */
  66187. last->next = q;
  66188. 801ae56: 69fb ldr r3, [r7, #28]
  66189. 801ae58: 693a ldr r2, [r7, #16]
  66190. 801ae5a: 601a str r2, [r3, #0]
  66191. }
  66192. last = q;
  66193. 801ae5c: 693b ldr r3, [r7, #16]
  66194. 801ae5e: 61fb str r3, [r7, #28]
  66195. rem_len = (u16_t)(rem_len - qlen);
  66196. 801ae60: 8b7a ldrh r2, [r7, #26]
  66197. 801ae62: 89fb ldrh r3, [r7, #14]
  66198. 801ae64: 1ad3 subs r3, r2, r3
  66199. 801ae66: 837b strh r3, [r7, #26]
  66200. offset = 0;
  66201. 801ae68: 2300 movs r3, #0
  66202. 801ae6a: 847b strh r3, [r7, #34] @ 0x22
  66203. } while (rem_len > 0);
  66204. 801ae6c: 8b7b ldrh r3, [r7, #26]
  66205. 801ae6e: 2b00 cmp r3, #0
  66206. 801ae70: d19c bne.n 801adac <pbuf_alloc+0x5c>
  66207. break;
  66208. 801ae72: e054 b.n 801af1e <pbuf_alloc+0x1ce>
  66209. }
  66210. case PBUF_RAM: {
  66211. u16_t payload_len = (u16_t)(LWIP_MEM_ALIGN_SIZE(offset) + LWIP_MEM_ALIGN_SIZE(length));
  66212. 801ae74: 8c7b ldrh r3, [r7, #34] @ 0x22
  66213. 801ae76: 3303 adds r3, #3
  66214. 801ae78: b29b uxth r3, r3
  66215. 801ae7a: f023 0303 bic.w r3, r3, #3
  66216. 801ae7e: b29a uxth r2, r3
  66217. 801ae80: 88bb ldrh r3, [r7, #4]
  66218. 801ae82: 3303 adds r3, #3
  66219. 801ae84: b29b uxth r3, r3
  66220. 801ae86: f023 0303 bic.w r3, r3, #3
  66221. 801ae8a: b29b uxth r3, r3
  66222. 801ae8c: 4413 add r3, r2
  66223. 801ae8e: 833b strh r3, [r7, #24]
  66224. mem_size_t alloc_len = (mem_size_t)(LWIP_MEM_ALIGN_SIZE(SIZEOF_STRUCT_PBUF) + payload_len);
  66225. 801ae90: 8b3b ldrh r3, [r7, #24]
  66226. 801ae92: 3310 adds r3, #16
  66227. 801ae94: 617b str r3, [r7, #20]
  66228. /* bug #50040: Check for integer overflow when calculating alloc_len */
  66229. if ((payload_len < LWIP_MEM_ALIGN_SIZE(length)) ||
  66230. 801ae96: 8b3a ldrh r2, [r7, #24]
  66231. 801ae98: 88bb ldrh r3, [r7, #4]
  66232. 801ae9a: 3303 adds r3, #3
  66233. 801ae9c: f023 0303 bic.w r3, r3, #3
  66234. 801aea0: 429a cmp r2, r3
  66235. 801aea2: d306 bcc.n 801aeb2 <pbuf_alloc+0x162>
  66236. (alloc_len < LWIP_MEM_ALIGN_SIZE(length))) {
  66237. 801aea4: 88bb ldrh r3, [r7, #4]
  66238. 801aea6: 3303 adds r3, #3
  66239. 801aea8: f023 0303 bic.w r3, r3, #3
  66240. if ((payload_len < LWIP_MEM_ALIGN_SIZE(length)) ||
  66241. 801aeac: 697a ldr r2, [r7, #20]
  66242. 801aeae: 429a cmp r2, r3
  66243. 801aeb0: d201 bcs.n 801aeb6 <pbuf_alloc+0x166>
  66244. return NULL;
  66245. 801aeb2: 2300 movs r3, #0
  66246. 801aeb4: e034 b.n 801af20 <pbuf_alloc+0x1d0>
  66247. }
  66248. /* If pbuf is to be allocated in RAM, allocate memory for it. */
  66249. p = (struct pbuf *)mem_malloc(alloc_len);
  66250. 801aeb6: 6978 ldr r0, [r7, #20]
  66251. 801aeb8: f7ff f960 bl 801a17c <mem_malloc>
  66252. 801aebc: 6278 str r0, [r7, #36] @ 0x24
  66253. if (p == NULL) {
  66254. 801aebe: 6a7b ldr r3, [r7, #36] @ 0x24
  66255. 801aec0: 2b00 cmp r3, #0
  66256. 801aec2: d101 bne.n 801aec8 <pbuf_alloc+0x178>
  66257. return NULL;
  66258. 801aec4: 2300 movs r3, #0
  66259. 801aec6: e02b b.n 801af20 <pbuf_alloc+0x1d0>
  66260. }
  66261. pbuf_init_alloced_pbuf(p, LWIP_MEM_ALIGN((void *)((u8_t *)p + SIZEOF_STRUCT_PBUF + offset)),
  66262. 801aec8: 8c7b ldrh r3, [r7, #34] @ 0x22
  66263. 801aeca: 3310 adds r3, #16
  66264. 801aecc: 6a7a ldr r2, [r7, #36] @ 0x24
  66265. 801aece: 4413 add r3, r2
  66266. 801aed0: 3303 adds r3, #3
  66267. 801aed2: f023 0303 bic.w r3, r3, #3
  66268. 801aed6: 4618 mov r0, r3
  66269. 801aed8: 88b9 ldrh r1, [r7, #4]
  66270. 801aeda: 88ba ldrh r2, [r7, #4]
  66271. 801aedc: 2300 movs r3, #0
  66272. 801aede: 9301 str r3, [sp, #4]
  66273. 801aee0: 887b ldrh r3, [r7, #2]
  66274. 801aee2: 9300 str r3, [sp, #0]
  66275. 801aee4: 460b mov r3, r1
  66276. 801aee6: 4601 mov r1, r0
  66277. 801aee8: 6a78 ldr r0, [r7, #36] @ 0x24
  66278. 801aeea: f7ff ff07 bl 801acfc <pbuf_init_alloced_pbuf>
  66279. length, length, type, 0);
  66280. LWIP_ASSERT("pbuf_alloc: pbuf->payload properly aligned",
  66281. 801aeee: 6a7b ldr r3, [r7, #36] @ 0x24
  66282. 801aef0: 685b ldr r3, [r3, #4]
  66283. 801aef2: f003 0303 and.w r3, r3, #3
  66284. 801aef6: 2b00 cmp r3, #0
  66285. 801aef8: d010 beq.n 801af1c <pbuf_alloc+0x1cc>
  66286. 801aefa: 4b0b ldr r3, [pc, #44] @ (801af28 <pbuf_alloc+0x1d8>)
  66287. 801aefc: f44f 7291 mov.w r2, #290 @ 0x122
  66288. 801af00: 490d ldr r1, [pc, #52] @ (801af38 <pbuf_alloc+0x1e8>)
  66289. 801af02: 480b ldr r0, [pc, #44] @ (801af30 <pbuf_alloc+0x1e0>)
  66290. 801af04: f00f fcb2 bl 802a86c <iprintf>
  66291. ((mem_ptr_t)p->payload % MEM_ALIGNMENT) == 0);
  66292. break;
  66293. 801af08: e008 b.n 801af1c <pbuf_alloc+0x1cc>
  66294. }
  66295. default:
  66296. LWIP_ASSERT("pbuf_alloc: erroneous type", 0);
  66297. 801af0a: 4b07 ldr r3, [pc, #28] @ (801af28 <pbuf_alloc+0x1d8>)
  66298. 801af0c: f240 1227 movw r2, #295 @ 0x127
  66299. 801af10: 490a ldr r1, [pc, #40] @ (801af3c <pbuf_alloc+0x1ec>)
  66300. 801af12: 4807 ldr r0, [pc, #28] @ (801af30 <pbuf_alloc+0x1e0>)
  66301. 801af14: f00f fcaa bl 802a86c <iprintf>
  66302. return NULL;
  66303. 801af18: 2300 movs r3, #0
  66304. 801af1a: e001 b.n 801af20 <pbuf_alloc+0x1d0>
  66305. break;
  66306. 801af1c: bf00 nop
  66307. }
  66308. LWIP_DEBUGF(PBUF_DEBUG | LWIP_DBG_TRACE, ("pbuf_alloc(length=%"U16_F") == %p\n", length, (void *)p));
  66309. return p;
  66310. 801af1e: 6a7b ldr r3, [r7, #36] @ 0x24
  66311. }
  66312. 801af20: 4618 mov r0, r3
  66313. 801af22: 3728 adds r7, #40 @ 0x28
  66314. 801af24: 46bd mov sp, r7
  66315. 801af26: bd80 pop {r7, pc}
  66316. 801af28: 0802f0a8 .word 0x0802f0a8
  66317. 801af2c: 0802f0d8 .word 0x0802f0d8
  66318. 801af30: 0802f108 .word 0x0802f108
  66319. 801af34: 0802f130 .word 0x0802f130
  66320. 801af38: 0802f164 .word 0x0802f164
  66321. 801af3c: 0802f190 .word 0x0802f190
  66322. 0801af40 <pbuf_alloc_reference>:
  66323. *
  66324. * @return the allocated pbuf.
  66325. */
  66326. struct pbuf *
  66327. pbuf_alloc_reference(void *payload, u16_t length, pbuf_type type)
  66328. {
  66329. 801af40: b580 push {r7, lr}
  66330. 801af42: b086 sub sp, #24
  66331. 801af44: af02 add r7, sp, #8
  66332. 801af46: 6078 str r0, [r7, #4]
  66333. 801af48: 460b mov r3, r1
  66334. 801af4a: 807b strh r3, [r7, #2]
  66335. 801af4c: 4613 mov r3, r2
  66336. 801af4e: 803b strh r3, [r7, #0]
  66337. struct pbuf *p;
  66338. LWIP_ASSERT("invalid pbuf_type", (type == PBUF_REF) || (type == PBUF_ROM));
  66339. 801af50: 883b ldrh r3, [r7, #0]
  66340. 801af52: 2b41 cmp r3, #65 @ 0x41
  66341. 801af54: d009 beq.n 801af6a <pbuf_alloc_reference+0x2a>
  66342. 801af56: 883b ldrh r3, [r7, #0]
  66343. 801af58: 2b01 cmp r3, #1
  66344. 801af5a: d006 beq.n 801af6a <pbuf_alloc_reference+0x2a>
  66345. 801af5c: 4b0f ldr r3, [pc, #60] @ (801af9c <pbuf_alloc_reference+0x5c>)
  66346. 801af5e: f44f 72a5 mov.w r2, #330 @ 0x14a
  66347. 801af62: 490f ldr r1, [pc, #60] @ (801afa0 <pbuf_alloc_reference+0x60>)
  66348. 801af64: 480f ldr r0, [pc, #60] @ (801afa4 <pbuf_alloc_reference+0x64>)
  66349. 801af66: f00f fc81 bl 802a86c <iprintf>
  66350. /* only allocate memory for the pbuf structure */
  66351. p = (struct pbuf *)memp_malloc(MEMP_PBUF);
  66352. 801af6a: 200b movs r0, #11
  66353. 801af6c: f7ff faa2 bl 801a4b4 <memp_malloc>
  66354. 801af70: 60f8 str r0, [r7, #12]
  66355. if (p == NULL) {
  66356. 801af72: 68fb ldr r3, [r7, #12]
  66357. 801af74: 2b00 cmp r3, #0
  66358. 801af76: d101 bne.n 801af7c <pbuf_alloc_reference+0x3c>
  66359. LWIP_DEBUGF(PBUF_DEBUG | LWIP_DBG_LEVEL_SERIOUS,
  66360. ("pbuf_alloc_reference: Could not allocate MEMP_PBUF for PBUF_%s.\n",
  66361. (type == PBUF_ROM) ? "ROM" : "REF"));
  66362. return NULL;
  66363. 801af78: 2300 movs r3, #0
  66364. 801af7a: e00b b.n 801af94 <pbuf_alloc_reference+0x54>
  66365. }
  66366. pbuf_init_alloced_pbuf(p, payload, length, length, type, 0);
  66367. 801af7c: 8879 ldrh r1, [r7, #2]
  66368. 801af7e: 887a ldrh r2, [r7, #2]
  66369. 801af80: 2300 movs r3, #0
  66370. 801af82: 9301 str r3, [sp, #4]
  66371. 801af84: 883b ldrh r3, [r7, #0]
  66372. 801af86: 9300 str r3, [sp, #0]
  66373. 801af88: 460b mov r3, r1
  66374. 801af8a: 6879 ldr r1, [r7, #4]
  66375. 801af8c: 68f8 ldr r0, [r7, #12]
  66376. 801af8e: f7ff feb5 bl 801acfc <pbuf_init_alloced_pbuf>
  66377. return p;
  66378. 801af92: 68fb ldr r3, [r7, #12]
  66379. }
  66380. 801af94: 4618 mov r0, r3
  66381. 801af96: 3710 adds r7, #16
  66382. 801af98: 46bd mov sp, r7
  66383. 801af9a: bd80 pop {r7, pc}
  66384. 801af9c: 0802f0a8 .word 0x0802f0a8
  66385. 801afa0: 0802f1ac .word 0x0802f1ac
  66386. 801afa4: 0802f108 .word 0x0802f108
  66387. 0801afa8 <pbuf_alloced_custom>:
  66388. * big enough to hold 'length' plus the header size
  66389. */
  66390. struct pbuf *
  66391. pbuf_alloced_custom(pbuf_layer l, u16_t length, pbuf_type type, struct pbuf_custom *p,
  66392. void *payload_mem, u16_t payload_mem_len)
  66393. {
  66394. 801afa8: b580 push {r7, lr}
  66395. 801afaa: b088 sub sp, #32
  66396. 801afac: af02 add r7, sp, #8
  66397. 801afae: 607b str r3, [r7, #4]
  66398. 801afb0: 4603 mov r3, r0
  66399. 801afb2: 73fb strb r3, [r7, #15]
  66400. 801afb4: 460b mov r3, r1
  66401. 801afb6: 81bb strh r3, [r7, #12]
  66402. 801afb8: 4613 mov r3, r2
  66403. 801afba: 817b strh r3, [r7, #10]
  66404. u16_t offset = (u16_t)l;
  66405. 801afbc: 7bfb ldrb r3, [r7, #15]
  66406. 801afbe: 827b strh r3, [r7, #18]
  66407. void *payload;
  66408. LWIP_DEBUGF(PBUF_DEBUG | LWIP_DBG_TRACE, ("pbuf_alloced_custom(length=%"U16_F")\n", length));
  66409. if (LWIP_MEM_ALIGN_SIZE(offset) + length > payload_mem_len) {
  66410. 801afc0: 8a7b ldrh r3, [r7, #18]
  66411. 801afc2: 3303 adds r3, #3
  66412. 801afc4: f023 0203 bic.w r2, r3, #3
  66413. 801afc8: 89bb ldrh r3, [r7, #12]
  66414. 801afca: 441a add r2, r3
  66415. 801afcc: 8cbb ldrh r3, [r7, #36] @ 0x24
  66416. 801afce: 429a cmp r2, r3
  66417. 801afd0: d901 bls.n 801afd6 <pbuf_alloced_custom+0x2e>
  66418. LWIP_DEBUGF(PBUF_DEBUG | LWIP_DBG_LEVEL_WARNING, ("pbuf_alloced_custom(length=%"U16_F") buffer too short\n", length));
  66419. return NULL;
  66420. 801afd2: 2300 movs r3, #0
  66421. 801afd4: e018 b.n 801b008 <pbuf_alloced_custom+0x60>
  66422. }
  66423. if (payload_mem != NULL) {
  66424. 801afd6: 6a3b ldr r3, [r7, #32]
  66425. 801afd8: 2b00 cmp r3, #0
  66426. 801afda: d007 beq.n 801afec <pbuf_alloced_custom+0x44>
  66427. payload = (u8_t *)payload_mem + LWIP_MEM_ALIGN_SIZE(offset);
  66428. 801afdc: 8a7b ldrh r3, [r7, #18]
  66429. 801afde: 3303 adds r3, #3
  66430. 801afe0: f023 0303 bic.w r3, r3, #3
  66431. 801afe4: 6a3a ldr r2, [r7, #32]
  66432. 801afe6: 4413 add r3, r2
  66433. 801afe8: 617b str r3, [r7, #20]
  66434. 801afea: e001 b.n 801aff0 <pbuf_alloced_custom+0x48>
  66435. } else {
  66436. payload = NULL;
  66437. 801afec: 2300 movs r3, #0
  66438. 801afee: 617b str r3, [r7, #20]
  66439. }
  66440. pbuf_init_alloced_pbuf(&p->pbuf, payload, length, length, type, PBUF_FLAG_IS_CUSTOM);
  66441. 801aff0: 6878 ldr r0, [r7, #4]
  66442. 801aff2: 89b9 ldrh r1, [r7, #12]
  66443. 801aff4: 89ba ldrh r2, [r7, #12]
  66444. 801aff6: 2302 movs r3, #2
  66445. 801aff8: 9301 str r3, [sp, #4]
  66446. 801affa: 897b ldrh r3, [r7, #10]
  66447. 801affc: 9300 str r3, [sp, #0]
  66448. 801affe: 460b mov r3, r1
  66449. 801b000: 6979 ldr r1, [r7, #20]
  66450. 801b002: f7ff fe7b bl 801acfc <pbuf_init_alloced_pbuf>
  66451. return &p->pbuf;
  66452. 801b006: 687b ldr r3, [r7, #4]
  66453. }
  66454. 801b008: 4618 mov r0, r3
  66455. 801b00a: 3718 adds r7, #24
  66456. 801b00c: 46bd mov sp, r7
  66457. 801b00e: bd80 pop {r7, pc}
  66458. 0801b010 <pbuf_realloc>:
  66459. *
  66460. * @note Despite its name, pbuf_realloc cannot grow the size of a pbuf (chain).
  66461. */
  66462. void
  66463. pbuf_realloc(struct pbuf *p, u16_t new_len)
  66464. {
  66465. 801b010: b580 push {r7, lr}
  66466. 801b012: b084 sub sp, #16
  66467. 801b014: af00 add r7, sp, #0
  66468. 801b016: 6078 str r0, [r7, #4]
  66469. 801b018: 460b mov r3, r1
  66470. 801b01a: 807b strh r3, [r7, #2]
  66471. struct pbuf *q;
  66472. u16_t rem_len; /* remaining length */
  66473. u16_t shrink;
  66474. LWIP_ASSERT("pbuf_realloc: p != NULL", p != NULL);
  66475. 801b01c: 687b ldr r3, [r7, #4]
  66476. 801b01e: 2b00 cmp r3, #0
  66477. 801b020: d106 bne.n 801b030 <pbuf_realloc+0x20>
  66478. 801b022: 4b39 ldr r3, [pc, #228] @ (801b108 <pbuf_realloc+0xf8>)
  66479. 801b024: f44f 72cc mov.w r2, #408 @ 0x198
  66480. 801b028: 4938 ldr r1, [pc, #224] @ (801b10c <pbuf_realloc+0xfc>)
  66481. 801b02a: 4839 ldr r0, [pc, #228] @ (801b110 <pbuf_realloc+0x100>)
  66482. 801b02c: f00f fc1e bl 802a86c <iprintf>
  66483. /* desired length larger than current length? */
  66484. if (new_len >= p->tot_len) {
  66485. 801b030: 687b ldr r3, [r7, #4]
  66486. 801b032: 891b ldrh r3, [r3, #8]
  66487. 801b034: 887a ldrh r2, [r7, #2]
  66488. 801b036: 429a cmp r2, r3
  66489. 801b038: d261 bcs.n 801b0fe <pbuf_realloc+0xee>
  66490. return;
  66491. }
  66492. /* the pbuf chain grows by (new_len - p->tot_len) bytes
  66493. * (which may be negative in case of shrinking) */
  66494. shrink = (u16_t)(p->tot_len - new_len);
  66495. 801b03a: 687b ldr r3, [r7, #4]
  66496. 801b03c: 891a ldrh r2, [r3, #8]
  66497. 801b03e: 887b ldrh r3, [r7, #2]
  66498. 801b040: 1ad3 subs r3, r2, r3
  66499. 801b042: 813b strh r3, [r7, #8]
  66500. /* first, step over any pbufs that should remain in the chain */
  66501. rem_len = new_len;
  66502. 801b044: 887b ldrh r3, [r7, #2]
  66503. 801b046: 817b strh r3, [r7, #10]
  66504. q = p;
  66505. 801b048: 687b ldr r3, [r7, #4]
  66506. 801b04a: 60fb str r3, [r7, #12]
  66507. /* should this pbuf be kept? */
  66508. while (rem_len > q->len) {
  66509. 801b04c: e018 b.n 801b080 <pbuf_realloc+0x70>
  66510. /* decrease remaining length by pbuf length */
  66511. rem_len = (u16_t)(rem_len - q->len);
  66512. 801b04e: 68fb ldr r3, [r7, #12]
  66513. 801b050: 895b ldrh r3, [r3, #10]
  66514. 801b052: 897a ldrh r2, [r7, #10]
  66515. 801b054: 1ad3 subs r3, r2, r3
  66516. 801b056: 817b strh r3, [r7, #10]
  66517. /* decrease total length indicator */
  66518. q->tot_len = (u16_t)(q->tot_len - shrink);
  66519. 801b058: 68fb ldr r3, [r7, #12]
  66520. 801b05a: 891a ldrh r2, [r3, #8]
  66521. 801b05c: 893b ldrh r3, [r7, #8]
  66522. 801b05e: 1ad3 subs r3, r2, r3
  66523. 801b060: b29a uxth r2, r3
  66524. 801b062: 68fb ldr r3, [r7, #12]
  66525. 801b064: 811a strh r2, [r3, #8]
  66526. /* proceed to next pbuf in chain */
  66527. q = q->next;
  66528. 801b066: 68fb ldr r3, [r7, #12]
  66529. 801b068: 681b ldr r3, [r3, #0]
  66530. 801b06a: 60fb str r3, [r7, #12]
  66531. LWIP_ASSERT("pbuf_realloc: q != NULL", q != NULL);
  66532. 801b06c: 68fb ldr r3, [r7, #12]
  66533. 801b06e: 2b00 cmp r3, #0
  66534. 801b070: d106 bne.n 801b080 <pbuf_realloc+0x70>
  66535. 801b072: 4b25 ldr r3, [pc, #148] @ (801b108 <pbuf_realloc+0xf8>)
  66536. 801b074: f240 12af movw r2, #431 @ 0x1af
  66537. 801b078: 4926 ldr r1, [pc, #152] @ (801b114 <pbuf_realloc+0x104>)
  66538. 801b07a: 4825 ldr r0, [pc, #148] @ (801b110 <pbuf_realloc+0x100>)
  66539. 801b07c: f00f fbf6 bl 802a86c <iprintf>
  66540. while (rem_len > q->len) {
  66541. 801b080: 68fb ldr r3, [r7, #12]
  66542. 801b082: 895b ldrh r3, [r3, #10]
  66543. 801b084: 897a ldrh r2, [r7, #10]
  66544. 801b086: 429a cmp r2, r3
  66545. 801b088: d8e1 bhi.n 801b04e <pbuf_realloc+0x3e>
  66546. /* we have now reached the new last pbuf (in q) */
  66547. /* rem_len == desired length for pbuf q */
  66548. /* shrink allocated memory for PBUF_RAM */
  66549. /* (other types merely adjust their length fields */
  66550. if (pbuf_match_allocsrc(q, PBUF_TYPE_ALLOC_SRC_MASK_STD_HEAP) && (rem_len != q->len)
  66551. 801b08a: 68fb ldr r3, [r7, #12]
  66552. 801b08c: 7b1b ldrb r3, [r3, #12]
  66553. 801b08e: f003 030f and.w r3, r3, #15
  66554. 801b092: 2b00 cmp r3, #0
  66555. 801b094: d11f bne.n 801b0d6 <pbuf_realloc+0xc6>
  66556. 801b096: 68fb ldr r3, [r7, #12]
  66557. 801b098: 895b ldrh r3, [r3, #10]
  66558. 801b09a: 897a ldrh r2, [r7, #10]
  66559. 801b09c: 429a cmp r2, r3
  66560. 801b09e: d01a beq.n 801b0d6 <pbuf_realloc+0xc6>
  66561. #if LWIP_SUPPORT_CUSTOM_PBUF
  66562. && ((q->flags & PBUF_FLAG_IS_CUSTOM) == 0)
  66563. 801b0a0: 68fb ldr r3, [r7, #12]
  66564. 801b0a2: 7b5b ldrb r3, [r3, #13]
  66565. 801b0a4: f003 0302 and.w r3, r3, #2
  66566. 801b0a8: 2b00 cmp r3, #0
  66567. 801b0aa: d114 bne.n 801b0d6 <pbuf_realloc+0xc6>
  66568. #endif /* LWIP_SUPPORT_CUSTOM_PBUF */
  66569. ) {
  66570. /* reallocate and adjust the length of the pbuf that will be split */
  66571. q = (struct pbuf *)mem_trim(q, (mem_size_t)(((u8_t *)q->payload - (u8_t *)q) + rem_len));
  66572. 801b0ac: 68fb ldr r3, [r7, #12]
  66573. 801b0ae: 685a ldr r2, [r3, #4]
  66574. 801b0b0: 68fb ldr r3, [r7, #12]
  66575. 801b0b2: 1ad2 subs r2, r2, r3
  66576. 801b0b4: 897b ldrh r3, [r7, #10]
  66577. 801b0b6: 4413 add r3, r2
  66578. 801b0b8: 4619 mov r1, r3
  66579. 801b0ba: 68f8 ldr r0, [r7, #12]
  66580. 801b0bc: f7fe ff5c bl 8019f78 <mem_trim>
  66581. 801b0c0: 60f8 str r0, [r7, #12]
  66582. LWIP_ASSERT("mem_trim returned q == NULL", q != NULL);
  66583. 801b0c2: 68fb ldr r3, [r7, #12]
  66584. 801b0c4: 2b00 cmp r3, #0
  66585. 801b0c6: d106 bne.n 801b0d6 <pbuf_realloc+0xc6>
  66586. 801b0c8: 4b0f ldr r3, [pc, #60] @ (801b108 <pbuf_realloc+0xf8>)
  66587. 801b0ca: f240 12bd movw r2, #445 @ 0x1bd
  66588. 801b0ce: 4912 ldr r1, [pc, #72] @ (801b118 <pbuf_realloc+0x108>)
  66589. 801b0d0: 480f ldr r0, [pc, #60] @ (801b110 <pbuf_realloc+0x100>)
  66590. 801b0d2: f00f fbcb bl 802a86c <iprintf>
  66591. }
  66592. /* adjust length fields for new last pbuf */
  66593. q->len = rem_len;
  66594. 801b0d6: 68fb ldr r3, [r7, #12]
  66595. 801b0d8: 897a ldrh r2, [r7, #10]
  66596. 801b0da: 815a strh r2, [r3, #10]
  66597. q->tot_len = q->len;
  66598. 801b0dc: 68fb ldr r3, [r7, #12]
  66599. 801b0de: 895a ldrh r2, [r3, #10]
  66600. 801b0e0: 68fb ldr r3, [r7, #12]
  66601. 801b0e2: 811a strh r2, [r3, #8]
  66602. /* any remaining pbufs in chain? */
  66603. if (q->next != NULL) {
  66604. 801b0e4: 68fb ldr r3, [r7, #12]
  66605. 801b0e6: 681b ldr r3, [r3, #0]
  66606. 801b0e8: 2b00 cmp r3, #0
  66607. 801b0ea: d004 beq.n 801b0f6 <pbuf_realloc+0xe6>
  66608. /* free remaining pbufs in chain */
  66609. pbuf_free(q->next);
  66610. 801b0ec: 68fb ldr r3, [r7, #12]
  66611. 801b0ee: 681b ldr r3, [r3, #0]
  66612. 801b0f0: 4618 mov r0, r3
  66613. 801b0f2: f000 f943 bl 801b37c <pbuf_free>
  66614. }
  66615. /* q is last packet in chain */
  66616. q->next = NULL;
  66617. 801b0f6: 68fb ldr r3, [r7, #12]
  66618. 801b0f8: 2200 movs r2, #0
  66619. 801b0fa: 601a str r2, [r3, #0]
  66620. 801b0fc: e000 b.n 801b100 <pbuf_realloc+0xf0>
  66621. return;
  66622. 801b0fe: bf00 nop
  66623. }
  66624. 801b100: 3710 adds r7, #16
  66625. 801b102: 46bd mov sp, r7
  66626. 801b104: bd80 pop {r7, pc}
  66627. 801b106: bf00 nop
  66628. 801b108: 0802f0a8 .word 0x0802f0a8
  66629. 801b10c: 0802f1c0 .word 0x0802f1c0
  66630. 801b110: 0802f108 .word 0x0802f108
  66631. 801b114: 0802f1d8 .word 0x0802f1d8
  66632. 801b118: 0802f1f0 .word 0x0802f1f0
  66633. 0801b11c <pbuf_add_header_impl>:
  66634. * @return non-zero on failure, zero on success.
  66635. *
  66636. */
  66637. static u8_t
  66638. pbuf_add_header_impl(struct pbuf *p, size_t header_size_increment, u8_t force)
  66639. {
  66640. 801b11c: b580 push {r7, lr}
  66641. 801b11e: b086 sub sp, #24
  66642. 801b120: af00 add r7, sp, #0
  66643. 801b122: 60f8 str r0, [r7, #12]
  66644. 801b124: 60b9 str r1, [r7, #8]
  66645. 801b126: 4613 mov r3, r2
  66646. 801b128: 71fb strb r3, [r7, #7]
  66647. u16_t type_internal;
  66648. void *payload;
  66649. u16_t increment_magnitude;
  66650. LWIP_ASSERT("p != NULL", p != NULL);
  66651. 801b12a: 68fb ldr r3, [r7, #12]
  66652. 801b12c: 2b00 cmp r3, #0
  66653. 801b12e: d106 bne.n 801b13e <pbuf_add_header_impl+0x22>
  66654. 801b130: 4b2b ldr r3, [pc, #172] @ (801b1e0 <pbuf_add_header_impl+0xc4>)
  66655. 801b132: f240 12df movw r2, #479 @ 0x1df
  66656. 801b136: 492b ldr r1, [pc, #172] @ (801b1e4 <pbuf_add_header_impl+0xc8>)
  66657. 801b138: 482b ldr r0, [pc, #172] @ (801b1e8 <pbuf_add_header_impl+0xcc>)
  66658. 801b13a: f00f fb97 bl 802a86c <iprintf>
  66659. if ((p == NULL) || (header_size_increment > 0xFFFF)) {
  66660. 801b13e: 68fb ldr r3, [r7, #12]
  66661. 801b140: 2b00 cmp r3, #0
  66662. 801b142: d003 beq.n 801b14c <pbuf_add_header_impl+0x30>
  66663. 801b144: 68bb ldr r3, [r7, #8]
  66664. 801b146: f5b3 3f80 cmp.w r3, #65536 @ 0x10000
  66665. 801b14a: d301 bcc.n 801b150 <pbuf_add_header_impl+0x34>
  66666. return 1;
  66667. 801b14c: 2301 movs r3, #1
  66668. 801b14e: e043 b.n 801b1d8 <pbuf_add_header_impl+0xbc>
  66669. }
  66670. if (header_size_increment == 0) {
  66671. 801b150: 68bb ldr r3, [r7, #8]
  66672. 801b152: 2b00 cmp r3, #0
  66673. 801b154: d101 bne.n 801b15a <pbuf_add_header_impl+0x3e>
  66674. return 0;
  66675. 801b156: 2300 movs r3, #0
  66676. 801b158: e03e b.n 801b1d8 <pbuf_add_header_impl+0xbc>
  66677. }
  66678. increment_magnitude = (u16_t)header_size_increment;
  66679. 801b15a: 68bb ldr r3, [r7, #8]
  66680. 801b15c: 827b strh r3, [r7, #18]
  66681. /* Do not allow tot_len to wrap as a result. */
  66682. if ((u16_t)(increment_magnitude + p->tot_len) < increment_magnitude) {
  66683. 801b15e: 68fb ldr r3, [r7, #12]
  66684. 801b160: 891a ldrh r2, [r3, #8]
  66685. 801b162: 8a7b ldrh r3, [r7, #18]
  66686. 801b164: 4413 add r3, r2
  66687. 801b166: b29b uxth r3, r3
  66688. 801b168: 8a7a ldrh r2, [r7, #18]
  66689. 801b16a: 429a cmp r2, r3
  66690. 801b16c: d901 bls.n 801b172 <pbuf_add_header_impl+0x56>
  66691. return 1;
  66692. 801b16e: 2301 movs r3, #1
  66693. 801b170: e032 b.n 801b1d8 <pbuf_add_header_impl+0xbc>
  66694. }
  66695. type_internal = p->type_internal;
  66696. 801b172: 68fb ldr r3, [r7, #12]
  66697. 801b174: 7b1b ldrb r3, [r3, #12]
  66698. 801b176: 823b strh r3, [r7, #16]
  66699. /* pbuf types containing payloads? */
  66700. if (type_internal & PBUF_TYPE_FLAG_STRUCT_DATA_CONTIGUOUS) {
  66701. 801b178: 8a3b ldrh r3, [r7, #16]
  66702. 801b17a: f003 0380 and.w r3, r3, #128 @ 0x80
  66703. 801b17e: 2b00 cmp r3, #0
  66704. 801b180: d00c beq.n 801b19c <pbuf_add_header_impl+0x80>
  66705. /* set new payload pointer */
  66706. payload = (u8_t *)p->payload - header_size_increment;
  66707. 801b182: 68fb ldr r3, [r7, #12]
  66708. 801b184: 685a ldr r2, [r3, #4]
  66709. 801b186: 68bb ldr r3, [r7, #8]
  66710. 801b188: 425b negs r3, r3
  66711. 801b18a: 4413 add r3, r2
  66712. 801b18c: 617b str r3, [r7, #20]
  66713. /* boundary check fails? */
  66714. if ((u8_t *)payload < (u8_t *)p + SIZEOF_STRUCT_PBUF) {
  66715. 801b18e: 68fb ldr r3, [r7, #12]
  66716. 801b190: 3310 adds r3, #16
  66717. 801b192: 697a ldr r2, [r7, #20]
  66718. 801b194: 429a cmp r2, r3
  66719. 801b196: d20d bcs.n 801b1b4 <pbuf_add_header_impl+0x98>
  66720. LWIP_DEBUGF( PBUF_DEBUG | LWIP_DBG_TRACE,
  66721. ("pbuf_add_header: failed as %p < %p (not enough space for new header size)\n",
  66722. (void *)payload, (void *)((u8_t *)p + SIZEOF_STRUCT_PBUF)));
  66723. /* bail out unsuccessfully */
  66724. return 1;
  66725. 801b198: 2301 movs r3, #1
  66726. 801b19a: e01d b.n 801b1d8 <pbuf_add_header_impl+0xbc>
  66727. }
  66728. /* pbuf types referring to external payloads? */
  66729. } else {
  66730. /* hide a header in the payload? */
  66731. if (force) {
  66732. 801b19c: 79fb ldrb r3, [r7, #7]
  66733. 801b19e: 2b00 cmp r3, #0
  66734. 801b1a0: d006 beq.n 801b1b0 <pbuf_add_header_impl+0x94>
  66735. payload = (u8_t *)p->payload - header_size_increment;
  66736. 801b1a2: 68fb ldr r3, [r7, #12]
  66737. 801b1a4: 685a ldr r2, [r3, #4]
  66738. 801b1a6: 68bb ldr r3, [r7, #8]
  66739. 801b1a8: 425b negs r3, r3
  66740. 801b1aa: 4413 add r3, r2
  66741. 801b1ac: 617b str r3, [r7, #20]
  66742. 801b1ae: e001 b.n 801b1b4 <pbuf_add_header_impl+0x98>
  66743. } else {
  66744. /* cannot expand payload to front (yet!)
  66745. * bail out unsuccessfully */
  66746. return 1;
  66747. 801b1b0: 2301 movs r3, #1
  66748. 801b1b2: e011 b.n 801b1d8 <pbuf_add_header_impl+0xbc>
  66749. }
  66750. LWIP_DEBUGF(PBUF_DEBUG | LWIP_DBG_TRACE, ("pbuf_add_header: old %p new %p (%"U16_F")\n",
  66751. (void *)p->payload, (void *)payload, increment_magnitude));
  66752. /* modify pbuf fields */
  66753. p->payload = payload;
  66754. 801b1b4: 68fb ldr r3, [r7, #12]
  66755. 801b1b6: 697a ldr r2, [r7, #20]
  66756. 801b1b8: 605a str r2, [r3, #4]
  66757. p->len = (u16_t)(p->len + increment_magnitude);
  66758. 801b1ba: 68fb ldr r3, [r7, #12]
  66759. 801b1bc: 895a ldrh r2, [r3, #10]
  66760. 801b1be: 8a7b ldrh r3, [r7, #18]
  66761. 801b1c0: 4413 add r3, r2
  66762. 801b1c2: b29a uxth r2, r3
  66763. 801b1c4: 68fb ldr r3, [r7, #12]
  66764. 801b1c6: 815a strh r2, [r3, #10]
  66765. p->tot_len = (u16_t)(p->tot_len + increment_magnitude);
  66766. 801b1c8: 68fb ldr r3, [r7, #12]
  66767. 801b1ca: 891a ldrh r2, [r3, #8]
  66768. 801b1cc: 8a7b ldrh r3, [r7, #18]
  66769. 801b1ce: 4413 add r3, r2
  66770. 801b1d0: b29a uxth r2, r3
  66771. 801b1d2: 68fb ldr r3, [r7, #12]
  66772. 801b1d4: 811a strh r2, [r3, #8]
  66773. return 0;
  66774. 801b1d6: 2300 movs r3, #0
  66775. }
  66776. 801b1d8: 4618 mov r0, r3
  66777. 801b1da: 3718 adds r7, #24
  66778. 801b1dc: 46bd mov sp, r7
  66779. 801b1de: bd80 pop {r7, pc}
  66780. 801b1e0: 0802f0a8 .word 0x0802f0a8
  66781. 801b1e4: 0802f20c .word 0x0802f20c
  66782. 801b1e8: 0802f108 .word 0x0802f108
  66783. 0801b1ec <pbuf_add_header>:
  66784. * @return non-zero on failure, zero on success.
  66785. *
  66786. */
  66787. u8_t
  66788. pbuf_add_header(struct pbuf *p, size_t header_size_increment)
  66789. {
  66790. 801b1ec: b580 push {r7, lr}
  66791. 801b1ee: b082 sub sp, #8
  66792. 801b1f0: af00 add r7, sp, #0
  66793. 801b1f2: 6078 str r0, [r7, #4]
  66794. 801b1f4: 6039 str r1, [r7, #0]
  66795. return pbuf_add_header_impl(p, header_size_increment, 0);
  66796. 801b1f6: 2200 movs r2, #0
  66797. 801b1f8: 6839 ldr r1, [r7, #0]
  66798. 801b1fa: 6878 ldr r0, [r7, #4]
  66799. 801b1fc: f7ff ff8e bl 801b11c <pbuf_add_header_impl>
  66800. 801b200: 4603 mov r3, r0
  66801. }
  66802. 801b202: 4618 mov r0, r3
  66803. 801b204: 3708 adds r7, #8
  66804. 801b206: 46bd mov sp, r7
  66805. 801b208: bd80 pop {r7, pc}
  66806. ...
  66807. 0801b20c <pbuf_remove_header>:
  66808. * @return non-zero on failure, zero on success.
  66809. *
  66810. */
  66811. u8_t
  66812. pbuf_remove_header(struct pbuf *p, size_t header_size_decrement)
  66813. {
  66814. 801b20c: b580 push {r7, lr}
  66815. 801b20e: b084 sub sp, #16
  66816. 801b210: af00 add r7, sp, #0
  66817. 801b212: 6078 str r0, [r7, #4]
  66818. 801b214: 6039 str r1, [r7, #0]
  66819. void *payload;
  66820. u16_t increment_magnitude;
  66821. LWIP_ASSERT("p != NULL", p != NULL);
  66822. 801b216: 687b ldr r3, [r7, #4]
  66823. 801b218: 2b00 cmp r3, #0
  66824. 801b21a: d106 bne.n 801b22a <pbuf_remove_header+0x1e>
  66825. 801b21c: 4b20 ldr r3, [pc, #128] @ (801b2a0 <pbuf_remove_header+0x94>)
  66826. 801b21e: f240 224b movw r2, #587 @ 0x24b
  66827. 801b222: 4920 ldr r1, [pc, #128] @ (801b2a4 <pbuf_remove_header+0x98>)
  66828. 801b224: 4820 ldr r0, [pc, #128] @ (801b2a8 <pbuf_remove_header+0x9c>)
  66829. 801b226: f00f fb21 bl 802a86c <iprintf>
  66830. if ((p == NULL) || (header_size_decrement > 0xFFFF)) {
  66831. 801b22a: 687b ldr r3, [r7, #4]
  66832. 801b22c: 2b00 cmp r3, #0
  66833. 801b22e: d003 beq.n 801b238 <pbuf_remove_header+0x2c>
  66834. 801b230: 683b ldr r3, [r7, #0]
  66835. 801b232: f5b3 3f80 cmp.w r3, #65536 @ 0x10000
  66836. 801b236: d301 bcc.n 801b23c <pbuf_remove_header+0x30>
  66837. return 1;
  66838. 801b238: 2301 movs r3, #1
  66839. 801b23a: e02c b.n 801b296 <pbuf_remove_header+0x8a>
  66840. }
  66841. if (header_size_decrement == 0) {
  66842. 801b23c: 683b ldr r3, [r7, #0]
  66843. 801b23e: 2b00 cmp r3, #0
  66844. 801b240: d101 bne.n 801b246 <pbuf_remove_header+0x3a>
  66845. return 0;
  66846. 801b242: 2300 movs r3, #0
  66847. 801b244: e027 b.n 801b296 <pbuf_remove_header+0x8a>
  66848. }
  66849. increment_magnitude = (u16_t)header_size_decrement;
  66850. 801b246: 683b ldr r3, [r7, #0]
  66851. 801b248: 81fb strh r3, [r7, #14]
  66852. /* Check that we aren't going to move off the end of the pbuf */
  66853. LWIP_ERROR("increment_magnitude <= p->len", (increment_magnitude <= p->len), return 1;);
  66854. 801b24a: 687b ldr r3, [r7, #4]
  66855. 801b24c: 895b ldrh r3, [r3, #10]
  66856. 801b24e: 89fa ldrh r2, [r7, #14]
  66857. 801b250: 429a cmp r2, r3
  66858. 801b252: d908 bls.n 801b266 <pbuf_remove_header+0x5a>
  66859. 801b254: 4b12 ldr r3, [pc, #72] @ (801b2a0 <pbuf_remove_header+0x94>)
  66860. 801b256: f240 2255 movw r2, #597 @ 0x255
  66861. 801b25a: 4914 ldr r1, [pc, #80] @ (801b2ac <pbuf_remove_header+0xa0>)
  66862. 801b25c: 4812 ldr r0, [pc, #72] @ (801b2a8 <pbuf_remove_header+0x9c>)
  66863. 801b25e: f00f fb05 bl 802a86c <iprintf>
  66864. 801b262: 2301 movs r3, #1
  66865. 801b264: e017 b.n 801b296 <pbuf_remove_header+0x8a>
  66866. /* remember current payload pointer */
  66867. payload = p->payload;
  66868. 801b266: 687b ldr r3, [r7, #4]
  66869. 801b268: 685b ldr r3, [r3, #4]
  66870. 801b26a: 60bb str r3, [r7, #8]
  66871. LWIP_UNUSED_ARG(payload); /* only used in LWIP_DEBUGF below */
  66872. /* increase payload pointer (guarded by length check above) */
  66873. p->payload = (u8_t *)p->payload + header_size_decrement;
  66874. 801b26c: 687b ldr r3, [r7, #4]
  66875. 801b26e: 685a ldr r2, [r3, #4]
  66876. 801b270: 683b ldr r3, [r7, #0]
  66877. 801b272: 441a add r2, r3
  66878. 801b274: 687b ldr r3, [r7, #4]
  66879. 801b276: 605a str r2, [r3, #4]
  66880. /* modify pbuf length fields */
  66881. p->len = (u16_t)(p->len - increment_magnitude);
  66882. 801b278: 687b ldr r3, [r7, #4]
  66883. 801b27a: 895a ldrh r2, [r3, #10]
  66884. 801b27c: 89fb ldrh r3, [r7, #14]
  66885. 801b27e: 1ad3 subs r3, r2, r3
  66886. 801b280: b29a uxth r2, r3
  66887. 801b282: 687b ldr r3, [r7, #4]
  66888. 801b284: 815a strh r2, [r3, #10]
  66889. p->tot_len = (u16_t)(p->tot_len - increment_magnitude);
  66890. 801b286: 687b ldr r3, [r7, #4]
  66891. 801b288: 891a ldrh r2, [r3, #8]
  66892. 801b28a: 89fb ldrh r3, [r7, #14]
  66893. 801b28c: 1ad3 subs r3, r2, r3
  66894. 801b28e: b29a uxth r2, r3
  66895. 801b290: 687b ldr r3, [r7, #4]
  66896. 801b292: 811a strh r2, [r3, #8]
  66897. LWIP_DEBUGF(PBUF_DEBUG | LWIP_DBG_TRACE, ("pbuf_remove_header: old %p new %p (%"U16_F")\n",
  66898. (void *)payload, (void *)p->payload, increment_magnitude));
  66899. return 0;
  66900. 801b294: 2300 movs r3, #0
  66901. }
  66902. 801b296: 4618 mov r0, r3
  66903. 801b298: 3710 adds r7, #16
  66904. 801b29a: 46bd mov sp, r7
  66905. 801b29c: bd80 pop {r7, pc}
  66906. 801b29e: bf00 nop
  66907. 801b2a0: 0802f0a8 .word 0x0802f0a8
  66908. 801b2a4: 0802f20c .word 0x0802f20c
  66909. 801b2a8: 0802f108 .word 0x0802f108
  66910. 801b2ac: 0802f218 .word 0x0802f218
  66911. 0801b2b0 <pbuf_header_impl>:
  66912. static u8_t
  66913. pbuf_header_impl(struct pbuf *p, s16_t header_size_increment, u8_t force)
  66914. {
  66915. 801b2b0: b580 push {r7, lr}
  66916. 801b2b2: b082 sub sp, #8
  66917. 801b2b4: af00 add r7, sp, #0
  66918. 801b2b6: 6078 str r0, [r7, #4]
  66919. 801b2b8: 460b mov r3, r1
  66920. 801b2ba: 807b strh r3, [r7, #2]
  66921. 801b2bc: 4613 mov r3, r2
  66922. 801b2be: 707b strb r3, [r7, #1]
  66923. if (header_size_increment < 0) {
  66924. 801b2c0: f9b7 3002 ldrsh.w r3, [r7, #2]
  66925. 801b2c4: 2b00 cmp r3, #0
  66926. 801b2c6: da08 bge.n 801b2da <pbuf_header_impl+0x2a>
  66927. return pbuf_remove_header(p, (size_t) - header_size_increment);
  66928. 801b2c8: f9b7 3002 ldrsh.w r3, [r7, #2]
  66929. 801b2cc: 425b negs r3, r3
  66930. 801b2ce: 4619 mov r1, r3
  66931. 801b2d0: 6878 ldr r0, [r7, #4]
  66932. 801b2d2: f7ff ff9b bl 801b20c <pbuf_remove_header>
  66933. 801b2d6: 4603 mov r3, r0
  66934. 801b2d8: e007 b.n 801b2ea <pbuf_header_impl+0x3a>
  66935. } else {
  66936. return pbuf_add_header_impl(p, (size_t)header_size_increment, force);
  66937. 801b2da: f9b7 3002 ldrsh.w r3, [r7, #2]
  66938. 801b2de: 787a ldrb r2, [r7, #1]
  66939. 801b2e0: 4619 mov r1, r3
  66940. 801b2e2: 6878 ldr r0, [r7, #4]
  66941. 801b2e4: f7ff ff1a bl 801b11c <pbuf_add_header_impl>
  66942. 801b2e8: 4603 mov r3, r0
  66943. }
  66944. }
  66945. 801b2ea: 4618 mov r0, r3
  66946. 801b2ec: 3708 adds r7, #8
  66947. 801b2ee: 46bd mov sp, r7
  66948. 801b2f0: bd80 pop {r7, pc}
  66949. 0801b2f2 <pbuf_header_force>:
  66950. * Same as pbuf_header but does not check if 'header_size > 0' is allowed.
  66951. * This is used internally only, to allow PBUF_REF for RX.
  66952. */
  66953. u8_t
  66954. pbuf_header_force(struct pbuf *p, s16_t header_size_increment)
  66955. {
  66956. 801b2f2: b580 push {r7, lr}
  66957. 801b2f4: b082 sub sp, #8
  66958. 801b2f6: af00 add r7, sp, #0
  66959. 801b2f8: 6078 str r0, [r7, #4]
  66960. 801b2fa: 460b mov r3, r1
  66961. 801b2fc: 807b strh r3, [r7, #2]
  66962. return pbuf_header_impl(p, header_size_increment, 1);
  66963. 801b2fe: f9b7 3002 ldrsh.w r3, [r7, #2]
  66964. 801b302: 2201 movs r2, #1
  66965. 801b304: 4619 mov r1, r3
  66966. 801b306: 6878 ldr r0, [r7, #4]
  66967. 801b308: f7ff ffd2 bl 801b2b0 <pbuf_header_impl>
  66968. 801b30c: 4603 mov r3, r0
  66969. }
  66970. 801b30e: 4618 mov r0, r3
  66971. 801b310: 3708 adds r7, #8
  66972. 801b312: 46bd mov sp, r7
  66973. 801b314: bd80 pop {r7, pc}
  66974. 0801b316 <pbuf_free_header>:
  66975. * takes an u16_t not s16_t!
  66976. * @return the new head pbuf
  66977. */
  66978. struct pbuf *
  66979. pbuf_free_header(struct pbuf *q, u16_t size)
  66980. {
  66981. 801b316: b580 push {r7, lr}
  66982. 801b318: b086 sub sp, #24
  66983. 801b31a: af00 add r7, sp, #0
  66984. 801b31c: 6078 str r0, [r7, #4]
  66985. 801b31e: 460b mov r3, r1
  66986. 801b320: 807b strh r3, [r7, #2]
  66987. struct pbuf *p = q;
  66988. 801b322: 687b ldr r3, [r7, #4]
  66989. 801b324: 617b str r3, [r7, #20]
  66990. u16_t free_left = size;
  66991. 801b326: 887b ldrh r3, [r7, #2]
  66992. 801b328: 827b strh r3, [r7, #18]
  66993. while (free_left && p) {
  66994. 801b32a: e01c b.n 801b366 <pbuf_free_header+0x50>
  66995. if (free_left >= p->len) {
  66996. 801b32c: 697b ldr r3, [r7, #20]
  66997. 801b32e: 895b ldrh r3, [r3, #10]
  66998. 801b330: 8a7a ldrh r2, [r7, #18]
  66999. 801b332: 429a cmp r2, r3
  67000. 801b334: d310 bcc.n 801b358 <pbuf_free_header+0x42>
  67001. struct pbuf *f = p;
  67002. 801b336: 697b ldr r3, [r7, #20]
  67003. 801b338: 60fb str r3, [r7, #12]
  67004. free_left = (u16_t)(free_left - p->len);
  67005. 801b33a: 697b ldr r3, [r7, #20]
  67006. 801b33c: 895b ldrh r3, [r3, #10]
  67007. 801b33e: 8a7a ldrh r2, [r7, #18]
  67008. 801b340: 1ad3 subs r3, r2, r3
  67009. 801b342: 827b strh r3, [r7, #18]
  67010. p = p->next;
  67011. 801b344: 697b ldr r3, [r7, #20]
  67012. 801b346: 681b ldr r3, [r3, #0]
  67013. 801b348: 617b str r3, [r7, #20]
  67014. f->next = 0;
  67015. 801b34a: 68fb ldr r3, [r7, #12]
  67016. 801b34c: 2200 movs r2, #0
  67017. 801b34e: 601a str r2, [r3, #0]
  67018. pbuf_free(f);
  67019. 801b350: 68f8 ldr r0, [r7, #12]
  67020. 801b352: f000 f813 bl 801b37c <pbuf_free>
  67021. 801b356: e006 b.n 801b366 <pbuf_free_header+0x50>
  67022. } else {
  67023. pbuf_remove_header(p, free_left);
  67024. 801b358: 8a7b ldrh r3, [r7, #18]
  67025. 801b35a: 4619 mov r1, r3
  67026. 801b35c: 6978 ldr r0, [r7, #20]
  67027. 801b35e: f7ff ff55 bl 801b20c <pbuf_remove_header>
  67028. free_left = 0;
  67029. 801b362: 2300 movs r3, #0
  67030. 801b364: 827b strh r3, [r7, #18]
  67031. while (free_left && p) {
  67032. 801b366: 8a7b ldrh r3, [r7, #18]
  67033. 801b368: 2b00 cmp r3, #0
  67034. 801b36a: d002 beq.n 801b372 <pbuf_free_header+0x5c>
  67035. 801b36c: 697b ldr r3, [r7, #20]
  67036. 801b36e: 2b00 cmp r3, #0
  67037. 801b370: d1dc bne.n 801b32c <pbuf_free_header+0x16>
  67038. }
  67039. }
  67040. return p;
  67041. 801b372: 697b ldr r3, [r7, #20]
  67042. }
  67043. 801b374: 4618 mov r0, r3
  67044. 801b376: 3718 adds r7, #24
  67045. 801b378: 46bd mov sp, r7
  67046. 801b37a: bd80 pop {r7, pc}
  67047. 0801b37c <pbuf_free>:
  67048. * 1->1->1 becomes .......
  67049. *
  67050. */
  67051. u8_t
  67052. pbuf_free(struct pbuf *p)
  67053. {
  67054. 801b37c: b580 push {r7, lr}
  67055. 801b37e: b088 sub sp, #32
  67056. 801b380: af00 add r7, sp, #0
  67057. 801b382: 6078 str r0, [r7, #4]
  67058. u8_t alloc_src;
  67059. struct pbuf *q;
  67060. u8_t count;
  67061. if (p == NULL) {
  67062. 801b384: 687b ldr r3, [r7, #4]
  67063. 801b386: 2b00 cmp r3, #0
  67064. 801b388: d10b bne.n 801b3a2 <pbuf_free+0x26>
  67065. LWIP_ASSERT("p != NULL", p != NULL);
  67066. 801b38a: 687b ldr r3, [r7, #4]
  67067. 801b38c: 2b00 cmp r3, #0
  67068. 801b38e: d106 bne.n 801b39e <pbuf_free+0x22>
  67069. 801b390: 4b3b ldr r3, [pc, #236] @ (801b480 <pbuf_free+0x104>)
  67070. 801b392: f44f 7237 mov.w r2, #732 @ 0x2dc
  67071. 801b396: 493b ldr r1, [pc, #236] @ (801b484 <pbuf_free+0x108>)
  67072. 801b398: 483b ldr r0, [pc, #236] @ (801b488 <pbuf_free+0x10c>)
  67073. 801b39a: f00f fa67 bl 802a86c <iprintf>
  67074. /* if assertions are disabled, proceed with debug output */
  67075. LWIP_DEBUGF(PBUF_DEBUG | LWIP_DBG_LEVEL_SERIOUS,
  67076. ("pbuf_free(p == NULL) was called.\n"));
  67077. return 0;
  67078. 801b39e: 2300 movs r3, #0
  67079. 801b3a0: e069 b.n 801b476 <pbuf_free+0xfa>
  67080. }
  67081. LWIP_DEBUGF(PBUF_DEBUG | LWIP_DBG_TRACE, ("pbuf_free(%p)\n", (void *)p));
  67082. PERF_START;
  67083. count = 0;
  67084. 801b3a2: 2300 movs r3, #0
  67085. 801b3a4: 77fb strb r3, [r7, #31]
  67086. /* de-allocate all consecutive pbufs from the head of the chain that
  67087. * obtain a zero reference count after decrementing*/
  67088. while (p != NULL) {
  67089. 801b3a6: e062 b.n 801b46e <pbuf_free+0xf2>
  67090. LWIP_PBUF_REF_T ref;
  67091. SYS_ARCH_DECL_PROTECT(old_level);
  67092. /* Since decrementing ref cannot be guaranteed to be a single machine operation
  67093. * we must protect it. We put the new ref into a local variable to prevent
  67094. * further protection. */
  67095. SYS_ARCH_PROTECT(old_level);
  67096. 801b3a8: f00b ffca bl 8027340 <sys_arch_protect>
  67097. 801b3ac: 61b8 str r0, [r7, #24]
  67098. /* all pbufs in a chain are referenced at least once */
  67099. LWIP_ASSERT("pbuf_free: p->ref > 0", p->ref > 0);
  67100. 801b3ae: 687b ldr r3, [r7, #4]
  67101. 801b3b0: 7b9b ldrb r3, [r3, #14]
  67102. 801b3b2: 2b00 cmp r3, #0
  67103. 801b3b4: d106 bne.n 801b3c4 <pbuf_free+0x48>
  67104. 801b3b6: 4b32 ldr r3, [pc, #200] @ (801b480 <pbuf_free+0x104>)
  67105. 801b3b8: f240 22f1 movw r2, #753 @ 0x2f1
  67106. 801b3bc: 4933 ldr r1, [pc, #204] @ (801b48c <pbuf_free+0x110>)
  67107. 801b3be: 4832 ldr r0, [pc, #200] @ (801b488 <pbuf_free+0x10c>)
  67108. 801b3c0: f00f fa54 bl 802a86c <iprintf>
  67109. /* decrease reference count (number of pointers to pbuf) */
  67110. ref = --(p->ref);
  67111. 801b3c4: 687b ldr r3, [r7, #4]
  67112. 801b3c6: 7b9b ldrb r3, [r3, #14]
  67113. 801b3c8: 3b01 subs r3, #1
  67114. 801b3ca: b2da uxtb r2, r3
  67115. 801b3cc: 687b ldr r3, [r7, #4]
  67116. 801b3ce: 739a strb r2, [r3, #14]
  67117. 801b3d0: 687b ldr r3, [r7, #4]
  67118. 801b3d2: 7b9b ldrb r3, [r3, #14]
  67119. 801b3d4: 75fb strb r3, [r7, #23]
  67120. SYS_ARCH_UNPROTECT(old_level);
  67121. 801b3d6: 69b8 ldr r0, [r7, #24]
  67122. 801b3d8: f00b ffc0 bl 802735c <sys_arch_unprotect>
  67123. /* this pbuf is no longer referenced to? */
  67124. if (ref == 0) {
  67125. 801b3dc: 7dfb ldrb r3, [r7, #23]
  67126. 801b3de: 2b00 cmp r3, #0
  67127. 801b3e0: d143 bne.n 801b46a <pbuf_free+0xee>
  67128. /* remember next pbuf in chain for next iteration */
  67129. q = p->next;
  67130. 801b3e2: 687b ldr r3, [r7, #4]
  67131. 801b3e4: 681b ldr r3, [r3, #0]
  67132. 801b3e6: 613b str r3, [r7, #16]
  67133. LWIP_DEBUGF( PBUF_DEBUG | LWIP_DBG_TRACE, ("pbuf_free: deallocating %p\n", (void *)p));
  67134. alloc_src = pbuf_get_allocsrc(p);
  67135. 801b3e8: 687b ldr r3, [r7, #4]
  67136. 801b3ea: 7b1b ldrb r3, [r3, #12]
  67137. 801b3ec: f003 030f and.w r3, r3, #15
  67138. 801b3f0: 73fb strb r3, [r7, #15]
  67139. #if LWIP_SUPPORT_CUSTOM_PBUF
  67140. /* is this a custom pbuf? */
  67141. if ((p->flags & PBUF_FLAG_IS_CUSTOM) != 0) {
  67142. 801b3f2: 687b ldr r3, [r7, #4]
  67143. 801b3f4: 7b5b ldrb r3, [r3, #13]
  67144. 801b3f6: f003 0302 and.w r3, r3, #2
  67145. 801b3fa: 2b00 cmp r3, #0
  67146. 801b3fc: d011 beq.n 801b422 <pbuf_free+0xa6>
  67147. struct pbuf_custom *pc = (struct pbuf_custom *)p;
  67148. 801b3fe: 687b ldr r3, [r7, #4]
  67149. 801b400: 60bb str r3, [r7, #8]
  67150. LWIP_ASSERT("pc->custom_free_function != NULL", pc->custom_free_function != NULL);
  67151. 801b402: 68bb ldr r3, [r7, #8]
  67152. 801b404: 691b ldr r3, [r3, #16]
  67153. 801b406: 2b00 cmp r3, #0
  67154. 801b408: d106 bne.n 801b418 <pbuf_free+0x9c>
  67155. 801b40a: 4b1d ldr r3, [pc, #116] @ (801b480 <pbuf_free+0x104>)
  67156. 801b40c: f240 22ff movw r2, #767 @ 0x2ff
  67157. 801b410: 491f ldr r1, [pc, #124] @ (801b490 <pbuf_free+0x114>)
  67158. 801b412: 481d ldr r0, [pc, #116] @ (801b488 <pbuf_free+0x10c>)
  67159. 801b414: f00f fa2a bl 802a86c <iprintf>
  67160. pc->custom_free_function(p);
  67161. 801b418: 68bb ldr r3, [r7, #8]
  67162. 801b41a: 691b ldr r3, [r3, #16]
  67163. 801b41c: 6878 ldr r0, [r7, #4]
  67164. 801b41e: 4798 blx r3
  67165. 801b420: e01d b.n 801b45e <pbuf_free+0xe2>
  67166. } else
  67167. #endif /* LWIP_SUPPORT_CUSTOM_PBUF */
  67168. {
  67169. /* is this a pbuf from the pool? */
  67170. if (alloc_src == PBUF_TYPE_ALLOC_SRC_MASK_STD_MEMP_PBUF_POOL) {
  67171. 801b422: 7bfb ldrb r3, [r7, #15]
  67172. 801b424: 2b02 cmp r3, #2
  67173. 801b426: d104 bne.n 801b432 <pbuf_free+0xb6>
  67174. memp_free(MEMP_PBUF_POOL, p);
  67175. 801b428: 6879 ldr r1, [r7, #4]
  67176. 801b42a: 200c movs r0, #12
  67177. 801b42c: f7ff f8b8 bl 801a5a0 <memp_free>
  67178. 801b430: e015 b.n 801b45e <pbuf_free+0xe2>
  67179. /* is this a ROM or RAM referencing pbuf? */
  67180. } else if (alloc_src == PBUF_TYPE_ALLOC_SRC_MASK_STD_MEMP_PBUF) {
  67181. 801b432: 7bfb ldrb r3, [r7, #15]
  67182. 801b434: 2b01 cmp r3, #1
  67183. 801b436: d104 bne.n 801b442 <pbuf_free+0xc6>
  67184. memp_free(MEMP_PBUF, p);
  67185. 801b438: 6879 ldr r1, [r7, #4]
  67186. 801b43a: 200b movs r0, #11
  67187. 801b43c: f7ff f8b0 bl 801a5a0 <memp_free>
  67188. 801b440: e00d b.n 801b45e <pbuf_free+0xe2>
  67189. /* type == PBUF_RAM */
  67190. } else if (alloc_src == PBUF_TYPE_ALLOC_SRC_MASK_STD_HEAP) {
  67191. 801b442: 7bfb ldrb r3, [r7, #15]
  67192. 801b444: 2b00 cmp r3, #0
  67193. 801b446: d103 bne.n 801b450 <pbuf_free+0xd4>
  67194. mem_free(p);
  67195. 801b448: 6878 ldr r0, [r7, #4]
  67196. 801b44a: f7fe fd05 bl 8019e58 <mem_free>
  67197. 801b44e: e006 b.n 801b45e <pbuf_free+0xe2>
  67198. } else {
  67199. /* @todo: support freeing other types */
  67200. LWIP_ASSERT("invalid pbuf type", 0);
  67201. 801b450: 4b0b ldr r3, [pc, #44] @ (801b480 <pbuf_free+0x104>)
  67202. 801b452: f240 320f movw r2, #783 @ 0x30f
  67203. 801b456: 490f ldr r1, [pc, #60] @ (801b494 <pbuf_free+0x118>)
  67204. 801b458: 480b ldr r0, [pc, #44] @ (801b488 <pbuf_free+0x10c>)
  67205. 801b45a: f00f fa07 bl 802a86c <iprintf>
  67206. }
  67207. }
  67208. count++;
  67209. 801b45e: 7ffb ldrb r3, [r7, #31]
  67210. 801b460: 3301 adds r3, #1
  67211. 801b462: 77fb strb r3, [r7, #31]
  67212. /* proceed to next pbuf */
  67213. p = q;
  67214. 801b464: 693b ldr r3, [r7, #16]
  67215. 801b466: 607b str r3, [r7, #4]
  67216. 801b468: e001 b.n 801b46e <pbuf_free+0xf2>
  67217. /* p->ref > 0, this pbuf is still referenced to */
  67218. /* (and so the remaining pbufs in chain as well) */
  67219. } else {
  67220. LWIP_DEBUGF( PBUF_DEBUG | LWIP_DBG_TRACE, ("pbuf_free: %p has ref %"U16_F", ending here.\n", (void *)p, (u16_t)ref));
  67221. /* stop walking through the chain */
  67222. p = NULL;
  67223. 801b46a: 2300 movs r3, #0
  67224. 801b46c: 607b str r3, [r7, #4]
  67225. while (p != NULL) {
  67226. 801b46e: 687b ldr r3, [r7, #4]
  67227. 801b470: 2b00 cmp r3, #0
  67228. 801b472: d199 bne.n 801b3a8 <pbuf_free+0x2c>
  67229. }
  67230. }
  67231. PERF_STOP("pbuf_free");
  67232. /* return number of de-allocated pbufs */
  67233. return count;
  67234. 801b474: 7ffb ldrb r3, [r7, #31]
  67235. }
  67236. 801b476: 4618 mov r0, r3
  67237. 801b478: 3720 adds r7, #32
  67238. 801b47a: 46bd mov sp, r7
  67239. 801b47c: bd80 pop {r7, pc}
  67240. 801b47e: bf00 nop
  67241. 801b480: 0802f0a8 .word 0x0802f0a8
  67242. 801b484: 0802f20c .word 0x0802f20c
  67243. 801b488: 0802f108 .word 0x0802f108
  67244. 801b48c: 0802f238 .word 0x0802f238
  67245. 801b490: 0802f250 .word 0x0802f250
  67246. 801b494: 0802f274 .word 0x0802f274
  67247. 0801b498 <pbuf_clen>:
  67248. * @param p first pbuf of chain
  67249. * @return the number of pbufs in a chain
  67250. */
  67251. u16_t
  67252. pbuf_clen(const struct pbuf *p)
  67253. {
  67254. 801b498: b480 push {r7}
  67255. 801b49a: b085 sub sp, #20
  67256. 801b49c: af00 add r7, sp, #0
  67257. 801b49e: 6078 str r0, [r7, #4]
  67258. u16_t len;
  67259. len = 0;
  67260. 801b4a0: 2300 movs r3, #0
  67261. 801b4a2: 81fb strh r3, [r7, #14]
  67262. while (p != NULL) {
  67263. 801b4a4: e005 b.n 801b4b2 <pbuf_clen+0x1a>
  67264. ++len;
  67265. 801b4a6: 89fb ldrh r3, [r7, #14]
  67266. 801b4a8: 3301 adds r3, #1
  67267. 801b4aa: 81fb strh r3, [r7, #14]
  67268. p = p->next;
  67269. 801b4ac: 687b ldr r3, [r7, #4]
  67270. 801b4ae: 681b ldr r3, [r3, #0]
  67271. 801b4b0: 607b str r3, [r7, #4]
  67272. while (p != NULL) {
  67273. 801b4b2: 687b ldr r3, [r7, #4]
  67274. 801b4b4: 2b00 cmp r3, #0
  67275. 801b4b6: d1f6 bne.n 801b4a6 <pbuf_clen+0xe>
  67276. }
  67277. return len;
  67278. 801b4b8: 89fb ldrh r3, [r7, #14]
  67279. }
  67280. 801b4ba: 4618 mov r0, r3
  67281. 801b4bc: 3714 adds r7, #20
  67282. 801b4be: 46bd mov sp, r7
  67283. 801b4c0: f85d 7b04 ldr.w r7, [sp], #4
  67284. 801b4c4: 4770 bx lr
  67285. ...
  67286. 0801b4c8 <pbuf_ref>:
  67287. * @param p pbuf to increase reference counter of
  67288. *
  67289. */
  67290. void
  67291. pbuf_ref(struct pbuf *p)
  67292. {
  67293. 801b4c8: b580 push {r7, lr}
  67294. 801b4ca: b084 sub sp, #16
  67295. 801b4cc: af00 add r7, sp, #0
  67296. 801b4ce: 6078 str r0, [r7, #4]
  67297. /* pbuf given? */
  67298. if (p != NULL) {
  67299. 801b4d0: 687b ldr r3, [r7, #4]
  67300. 801b4d2: 2b00 cmp r3, #0
  67301. 801b4d4: d016 beq.n 801b504 <pbuf_ref+0x3c>
  67302. SYS_ARCH_SET(p->ref, (LWIP_PBUF_REF_T)(p->ref + 1));
  67303. 801b4d6: f00b ff33 bl 8027340 <sys_arch_protect>
  67304. 801b4da: 60f8 str r0, [r7, #12]
  67305. 801b4dc: 687b ldr r3, [r7, #4]
  67306. 801b4de: 7b9b ldrb r3, [r3, #14]
  67307. 801b4e0: 3301 adds r3, #1
  67308. 801b4e2: b2da uxtb r2, r3
  67309. 801b4e4: 687b ldr r3, [r7, #4]
  67310. 801b4e6: 739a strb r2, [r3, #14]
  67311. 801b4e8: 68f8 ldr r0, [r7, #12]
  67312. 801b4ea: f00b ff37 bl 802735c <sys_arch_unprotect>
  67313. LWIP_ASSERT("pbuf ref overflow", p->ref > 0);
  67314. 801b4ee: 687b ldr r3, [r7, #4]
  67315. 801b4f0: 7b9b ldrb r3, [r3, #14]
  67316. 801b4f2: 2b00 cmp r3, #0
  67317. 801b4f4: d106 bne.n 801b504 <pbuf_ref+0x3c>
  67318. 801b4f6: 4b05 ldr r3, [pc, #20] @ (801b50c <pbuf_ref+0x44>)
  67319. 801b4f8: f240 3242 movw r2, #834 @ 0x342
  67320. 801b4fc: 4904 ldr r1, [pc, #16] @ (801b510 <pbuf_ref+0x48>)
  67321. 801b4fe: 4805 ldr r0, [pc, #20] @ (801b514 <pbuf_ref+0x4c>)
  67322. 801b500: f00f f9b4 bl 802a86c <iprintf>
  67323. }
  67324. }
  67325. 801b504: bf00 nop
  67326. 801b506: 3710 adds r7, #16
  67327. 801b508: 46bd mov sp, r7
  67328. 801b50a: bd80 pop {r7, pc}
  67329. 801b50c: 0802f0a8 .word 0x0802f0a8
  67330. 801b510: 0802f288 .word 0x0802f288
  67331. 801b514: 0802f108 .word 0x0802f108
  67332. 0801b518 <pbuf_cat>:
  67333. *
  67334. * @see pbuf_chain()
  67335. */
  67336. void
  67337. pbuf_cat(struct pbuf *h, struct pbuf *t)
  67338. {
  67339. 801b518: b580 push {r7, lr}
  67340. 801b51a: b084 sub sp, #16
  67341. 801b51c: af00 add r7, sp, #0
  67342. 801b51e: 6078 str r0, [r7, #4]
  67343. 801b520: 6039 str r1, [r7, #0]
  67344. struct pbuf *p;
  67345. LWIP_ERROR("(h != NULL) && (t != NULL) (programmer violates API)",
  67346. 801b522: 687b ldr r3, [r7, #4]
  67347. 801b524: 2b00 cmp r3, #0
  67348. 801b526: d002 beq.n 801b52e <pbuf_cat+0x16>
  67349. 801b528: 683b ldr r3, [r7, #0]
  67350. 801b52a: 2b00 cmp r3, #0
  67351. 801b52c: d107 bne.n 801b53e <pbuf_cat+0x26>
  67352. 801b52e: 4b20 ldr r3, [pc, #128] @ (801b5b0 <pbuf_cat+0x98>)
  67353. 801b530: f240 3259 movw r2, #857 @ 0x359
  67354. 801b534: 491f ldr r1, [pc, #124] @ (801b5b4 <pbuf_cat+0x9c>)
  67355. 801b536: 4820 ldr r0, [pc, #128] @ (801b5b8 <pbuf_cat+0xa0>)
  67356. 801b538: f00f f998 bl 802a86c <iprintf>
  67357. 801b53c: e034 b.n 801b5a8 <pbuf_cat+0x90>
  67358. ((h != NULL) && (t != NULL)), return;);
  67359. /* proceed to last pbuf of chain */
  67360. for (p = h; p->next != NULL; p = p->next) {
  67361. 801b53e: 687b ldr r3, [r7, #4]
  67362. 801b540: 60fb str r3, [r7, #12]
  67363. 801b542: e00a b.n 801b55a <pbuf_cat+0x42>
  67364. /* add total length of second chain to all totals of first chain */
  67365. p->tot_len = (u16_t)(p->tot_len + t->tot_len);
  67366. 801b544: 68fb ldr r3, [r7, #12]
  67367. 801b546: 891a ldrh r2, [r3, #8]
  67368. 801b548: 683b ldr r3, [r7, #0]
  67369. 801b54a: 891b ldrh r3, [r3, #8]
  67370. 801b54c: 4413 add r3, r2
  67371. 801b54e: b29a uxth r2, r3
  67372. 801b550: 68fb ldr r3, [r7, #12]
  67373. 801b552: 811a strh r2, [r3, #8]
  67374. for (p = h; p->next != NULL; p = p->next) {
  67375. 801b554: 68fb ldr r3, [r7, #12]
  67376. 801b556: 681b ldr r3, [r3, #0]
  67377. 801b558: 60fb str r3, [r7, #12]
  67378. 801b55a: 68fb ldr r3, [r7, #12]
  67379. 801b55c: 681b ldr r3, [r3, #0]
  67380. 801b55e: 2b00 cmp r3, #0
  67381. 801b560: d1f0 bne.n 801b544 <pbuf_cat+0x2c>
  67382. }
  67383. /* { p is last pbuf of first h chain, p->next == NULL } */
  67384. LWIP_ASSERT("p->tot_len == p->len (of last pbuf in chain)", p->tot_len == p->len);
  67385. 801b562: 68fb ldr r3, [r7, #12]
  67386. 801b564: 891a ldrh r2, [r3, #8]
  67387. 801b566: 68fb ldr r3, [r7, #12]
  67388. 801b568: 895b ldrh r3, [r3, #10]
  67389. 801b56a: 429a cmp r2, r3
  67390. 801b56c: d006 beq.n 801b57c <pbuf_cat+0x64>
  67391. 801b56e: 4b10 ldr r3, [pc, #64] @ (801b5b0 <pbuf_cat+0x98>)
  67392. 801b570: f240 3262 movw r2, #866 @ 0x362
  67393. 801b574: 4911 ldr r1, [pc, #68] @ (801b5bc <pbuf_cat+0xa4>)
  67394. 801b576: 4810 ldr r0, [pc, #64] @ (801b5b8 <pbuf_cat+0xa0>)
  67395. 801b578: f00f f978 bl 802a86c <iprintf>
  67396. LWIP_ASSERT("p->next == NULL", p->next == NULL);
  67397. 801b57c: 68fb ldr r3, [r7, #12]
  67398. 801b57e: 681b ldr r3, [r3, #0]
  67399. 801b580: 2b00 cmp r3, #0
  67400. 801b582: d006 beq.n 801b592 <pbuf_cat+0x7a>
  67401. 801b584: 4b0a ldr r3, [pc, #40] @ (801b5b0 <pbuf_cat+0x98>)
  67402. 801b586: f240 3263 movw r2, #867 @ 0x363
  67403. 801b58a: 490d ldr r1, [pc, #52] @ (801b5c0 <pbuf_cat+0xa8>)
  67404. 801b58c: 480a ldr r0, [pc, #40] @ (801b5b8 <pbuf_cat+0xa0>)
  67405. 801b58e: f00f f96d bl 802a86c <iprintf>
  67406. /* add total length of second chain to last pbuf total of first chain */
  67407. p->tot_len = (u16_t)(p->tot_len + t->tot_len);
  67408. 801b592: 68fb ldr r3, [r7, #12]
  67409. 801b594: 891a ldrh r2, [r3, #8]
  67410. 801b596: 683b ldr r3, [r7, #0]
  67411. 801b598: 891b ldrh r3, [r3, #8]
  67412. 801b59a: 4413 add r3, r2
  67413. 801b59c: b29a uxth r2, r3
  67414. 801b59e: 68fb ldr r3, [r7, #12]
  67415. 801b5a0: 811a strh r2, [r3, #8]
  67416. /* chain last pbuf of head (p) with first of tail (t) */
  67417. p->next = t;
  67418. 801b5a2: 68fb ldr r3, [r7, #12]
  67419. 801b5a4: 683a ldr r2, [r7, #0]
  67420. 801b5a6: 601a str r2, [r3, #0]
  67421. /* p->next now references t, but the caller will drop its reference to t,
  67422. * so netto there is no change to the reference count of t.
  67423. */
  67424. }
  67425. 801b5a8: 3710 adds r7, #16
  67426. 801b5aa: 46bd mov sp, r7
  67427. 801b5ac: bd80 pop {r7, pc}
  67428. 801b5ae: bf00 nop
  67429. 801b5b0: 0802f0a8 .word 0x0802f0a8
  67430. 801b5b4: 0802f29c .word 0x0802f29c
  67431. 801b5b8: 0802f108 .word 0x0802f108
  67432. 801b5bc: 0802f2d4 .word 0x0802f2d4
  67433. 801b5c0: 0802f304 .word 0x0802f304
  67434. 0801b5c4 <pbuf_chain>:
  67435. * The ->ref field of the first pbuf of the tail chain is adjusted.
  67436. *
  67437. */
  67438. void
  67439. pbuf_chain(struct pbuf *h, struct pbuf *t)
  67440. {
  67441. 801b5c4: b580 push {r7, lr}
  67442. 801b5c6: b082 sub sp, #8
  67443. 801b5c8: af00 add r7, sp, #0
  67444. 801b5ca: 6078 str r0, [r7, #4]
  67445. 801b5cc: 6039 str r1, [r7, #0]
  67446. pbuf_cat(h, t);
  67447. 801b5ce: 6839 ldr r1, [r7, #0]
  67448. 801b5d0: 6878 ldr r0, [r7, #4]
  67449. 801b5d2: f7ff ffa1 bl 801b518 <pbuf_cat>
  67450. /* t is now referenced by h */
  67451. pbuf_ref(t);
  67452. 801b5d6: 6838 ldr r0, [r7, #0]
  67453. 801b5d8: f7ff ff76 bl 801b4c8 <pbuf_ref>
  67454. LWIP_DEBUGF(PBUF_DEBUG | LWIP_DBG_TRACE, ("pbuf_chain: %p references %p\n", (void *)h, (void *)t));
  67455. }
  67456. 801b5dc: bf00 nop
  67457. 801b5de: 3708 adds r7, #8
  67458. 801b5e0: 46bd mov sp, r7
  67459. 801b5e2: bd80 pop {r7, pc}
  67460. 0801b5e4 <pbuf_copy>:
  67461. * ERR_ARG if one of the pbufs is NULL or p_to is not big
  67462. * enough to hold p_from
  67463. */
  67464. err_t
  67465. pbuf_copy(struct pbuf *p_to, const struct pbuf *p_from)
  67466. {
  67467. 801b5e4: b580 push {r7, lr}
  67468. 801b5e6: b086 sub sp, #24
  67469. 801b5e8: af00 add r7, sp, #0
  67470. 801b5ea: 6078 str r0, [r7, #4]
  67471. 801b5ec: 6039 str r1, [r7, #0]
  67472. size_t offset_to = 0, offset_from = 0, len;
  67473. 801b5ee: 2300 movs r3, #0
  67474. 801b5f0: 617b str r3, [r7, #20]
  67475. 801b5f2: 2300 movs r3, #0
  67476. 801b5f4: 613b str r3, [r7, #16]
  67477. LWIP_DEBUGF(PBUF_DEBUG | LWIP_DBG_TRACE, ("pbuf_copy(%p, %p)\n",
  67478. (const void *)p_to, (const void *)p_from));
  67479. /* is the target big enough to hold the source? */
  67480. LWIP_ERROR("pbuf_copy: target not big enough to hold source", ((p_to != NULL) &&
  67481. 801b5f6: 687b ldr r3, [r7, #4]
  67482. 801b5f8: 2b00 cmp r3, #0
  67483. 801b5fa: d008 beq.n 801b60e <pbuf_copy+0x2a>
  67484. 801b5fc: 683b ldr r3, [r7, #0]
  67485. 801b5fe: 2b00 cmp r3, #0
  67486. 801b600: d005 beq.n 801b60e <pbuf_copy+0x2a>
  67487. 801b602: 687b ldr r3, [r7, #4]
  67488. 801b604: 891a ldrh r2, [r3, #8]
  67489. 801b606: 683b ldr r3, [r7, #0]
  67490. 801b608: 891b ldrh r3, [r3, #8]
  67491. 801b60a: 429a cmp r2, r3
  67492. 801b60c: d209 bcs.n 801b622 <pbuf_copy+0x3e>
  67493. 801b60e: 4b57 ldr r3, [pc, #348] @ (801b76c <pbuf_copy+0x188>)
  67494. 801b610: f240 32c9 movw r2, #969 @ 0x3c9
  67495. 801b614: 4956 ldr r1, [pc, #344] @ (801b770 <pbuf_copy+0x18c>)
  67496. 801b616: 4857 ldr r0, [pc, #348] @ (801b774 <pbuf_copy+0x190>)
  67497. 801b618: f00f f928 bl 802a86c <iprintf>
  67498. 801b61c: f06f 030f mvn.w r3, #15
  67499. 801b620: e09f b.n 801b762 <pbuf_copy+0x17e>
  67500. (p_from != NULL) && (p_to->tot_len >= p_from->tot_len)), return ERR_ARG;);
  67501. /* iterate through pbuf chain */
  67502. do {
  67503. /* copy one part of the original chain */
  67504. if ((p_to->len - offset_to) >= (p_from->len - offset_from)) {
  67505. 801b622: 687b ldr r3, [r7, #4]
  67506. 801b624: 895b ldrh r3, [r3, #10]
  67507. 801b626: 461a mov r2, r3
  67508. 801b628: 697b ldr r3, [r7, #20]
  67509. 801b62a: 1ad2 subs r2, r2, r3
  67510. 801b62c: 683b ldr r3, [r7, #0]
  67511. 801b62e: 895b ldrh r3, [r3, #10]
  67512. 801b630: 4619 mov r1, r3
  67513. 801b632: 693b ldr r3, [r7, #16]
  67514. 801b634: 1acb subs r3, r1, r3
  67515. 801b636: 429a cmp r2, r3
  67516. 801b638: d306 bcc.n 801b648 <pbuf_copy+0x64>
  67517. /* complete current p_from fits into current p_to */
  67518. len = p_from->len - offset_from;
  67519. 801b63a: 683b ldr r3, [r7, #0]
  67520. 801b63c: 895b ldrh r3, [r3, #10]
  67521. 801b63e: 461a mov r2, r3
  67522. 801b640: 693b ldr r3, [r7, #16]
  67523. 801b642: 1ad3 subs r3, r2, r3
  67524. 801b644: 60fb str r3, [r7, #12]
  67525. 801b646: e005 b.n 801b654 <pbuf_copy+0x70>
  67526. } else {
  67527. /* current p_from does not fit into current p_to */
  67528. len = p_to->len - offset_to;
  67529. 801b648: 687b ldr r3, [r7, #4]
  67530. 801b64a: 895b ldrh r3, [r3, #10]
  67531. 801b64c: 461a mov r2, r3
  67532. 801b64e: 697b ldr r3, [r7, #20]
  67533. 801b650: 1ad3 subs r3, r2, r3
  67534. 801b652: 60fb str r3, [r7, #12]
  67535. }
  67536. MEMCPY((u8_t *)p_to->payload + offset_to, (u8_t *)p_from->payload + offset_from, len);
  67537. 801b654: 687b ldr r3, [r7, #4]
  67538. 801b656: 685a ldr r2, [r3, #4]
  67539. 801b658: 697b ldr r3, [r7, #20]
  67540. 801b65a: 18d0 adds r0, r2, r3
  67541. 801b65c: 683b ldr r3, [r7, #0]
  67542. 801b65e: 685a ldr r2, [r3, #4]
  67543. 801b660: 693b ldr r3, [r7, #16]
  67544. 801b662: 4413 add r3, r2
  67545. 801b664: 68fa ldr r2, [r7, #12]
  67546. 801b666: 4619 mov r1, r3
  67547. 801b668: f00f fb89 bl 802ad7e <memcpy>
  67548. offset_to += len;
  67549. 801b66c: 697a ldr r2, [r7, #20]
  67550. 801b66e: 68fb ldr r3, [r7, #12]
  67551. 801b670: 4413 add r3, r2
  67552. 801b672: 617b str r3, [r7, #20]
  67553. offset_from += len;
  67554. 801b674: 693a ldr r2, [r7, #16]
  67555. 801b676: 68fb ldr r3, [r7, #12]
  67556. 801b678: 4413 add r3, r2
  67557. 801b67a: 613b str r3, [r7, #16]
  67558. LWIP_ASSERT("offset_to <= p_to->len", offset_to <= p_to->len);
  67559. 801b67c: 687b ldr r3, [r7, #4]
  67560. 801b67e: 895b ldrh r3, [r3, #10]
  67561. 801b680: 461a mov r2, r3
  67562. 801b682: 697b ldr r3, [r7, #20]
  67563. 801b684: 4293 cmp r3, r2
  67564. 801b686: d906 bls.n 801b696 <pbuf_copy+0xb2>
  67565. 801b688: 4b38 ldr r3, [pc, #224] @ (801b76c <pbuf_copy+0x188>)
  67566. 801b68a: f240 32d9 movw r2, #985 @ 0x3d9
  67567. 801b68e: 493a ldr r1, [pc, #232] @ (801b778 <pbuf_copy+0x194>)
  67568. 801b690: 4838 ldr r0, [pc, #224] @ (801b774 <pbuf_copy+0x190>)
  67569. 801b692: f00f f8eb bl 802a86c <iprintf>
  67570. LWIP_ASSERT("offset_from <= p_from->len", offset_from <= p_from->len);
  67571. 801b696: 683b ldr r3, [r7, #0]
  67572. 801b698: 895b ldrh r3, [r3, #10]
  67573. 801b69a: 461a mov r2, r3
  67574. 801b69c: 693b ldr r3, [r7, #16]
  67575. 801b69e: 4293 cmp r3, r2
  67576. 801b6a0: d906 bls.n 801b6b0 <pbuf_copy+0xcc>
  67577. 801b6a2: 4b32 ldr r3, [pc, #200] @ (801b76c <pbuf_copy+0x188>)
  67578. 801b6a4: f240 32da movw r2, #986 @ 0x3da
  67579. 801b6a8: 4934 ldr r1, [pc, #208] @ (801b77c <pbuf_copy+0x198>)
  67580. 801b6aa: 4832 ldr r0, [pc, #200] @ (801b774 <pbuf_copy+0x190>)
  67581. 801b6ac: f00f f8de bl 802a86c <iprintf>
  67582. if (offset_from >= p_from->len) {
  67583. 801b6b0: 683b ldr r3, [r7, #0]
  67584. 801b6b2: 895b ldrh r3, [r3, #10]
  67585. 801b6b4: 461a mov r2, r3
  67586. 801b6b6: 693b ldr r3, [r7, #16]
  67587. 801b6b8: 4293 cmp r3, r2
  67588. 801b6ba: d304 bcc.n 801b6c6 <pbuf_copy+0xe2>
  67589. /* on to next p_from (if any) */
  67590. offset_from = 0;
  67591. 801b6bc: 2300 movs r3, #0
  67592. 801b6be: 613b str r3, [r7, #16]
  67593. p_from = p_from->next;
  67594. 801b6c0: 683b ldr r3, [r7, #0]
  67595. 801b6c2: 681b ldr r3, [r3, #0]
  67596. 801b6c4: 603b str r3, [r7, #0]
  67597. }
  67598. if (offset_to == p_to->len) {
  67599. 801b6c6: 687b ldr r3, [r7, #4]
  67600. 801b6c8: 895b ldrh r3, [r3, #10]
  67601. 801b6ca: 461a mov r2, r3
  67602. 801b6cc: 697b ldr r3, [r7, #20]
  67603. 801b6ce: 4293 cmp r3, r2
  67604. 801b6d0: d114 bne.n 801b6fc <pbuf_copy+0x118>
  67605. /* on to next p_to (if any) */
  67606. offset_to = 0;
  67607. 801b6d2: 2300 movs r3, #0
  67608. 801b6d4: 617b str r3, [r7, #20]
  67609. p_to = p_to->next;
  67610. 801b6d6: 687b ldr r3, [r7, #4]
  67611. 801b6d8: 681b ldr r3, [r3, #0]
  67612. 801b6da: 607b str r3, [r7, #4]
  67613. LWIP_ERROR("p_to != NULL", (p_to != NULL) || (p_from == NULL), return ERR_ARG;);
  67614. 801b6dc: 687b ldr r3, [r7, #4]
  67615. 801b6de: 2b00 cmp r3, #0
  67616. 801b6e0: d10c bne.n 801b6fc <pbuf_copy+0x118>
  67617. 801b6e2: 683b ldr r3, [r7, #0]
  67618. 801b6e4: 2b00 cmp r3, #0
  67619. 801b6e6: d009 beq.n 801b6fc <pbuf_copy+0x118>
  67620. 801b6e8: 4b20 ldr r3, [pc, #128] @ (801b76c <pbuf_copy+0x188>)
  67621. 801b6ea: f44f 7279 mov.w r2, #996 @ 0x3e4
  67622. 801b6ee: 4924 ldr r1, [pc, #144] @ (801b780 <pbuf_copy+0x19c>)
  67623. 801b6f0: 4820 ldr r0, [pc, #128] @ (801b774 <pbuf_copy+0x190>)
  67624. 801b6f2: f00f f8bb bl 802a86c <iprintf>
  67625. 801b6f6: f06f 030f mvn.w r3, #15
  67626. 801b6fa: e032 b.n 801b762 <pbuf_copy+0x17e>
  67627. }
  67628. if ((p_from != NULL) && (p_from->len == p_from->tot_len)) {
  67629. 801b6fc: 683b ldr r3, [r7, #0]
  67630. 801b6fe: 2b00 cmp r3, #0
  67631. 801b700: d013 beq.n 801b72a <pbuf_copy+0x146>
  67632. 801b702: 683b ldr r3, [r7, #0]
  67633. 801b704: 895a ldrh r2, [r3, #10]
  67634. 801b706: 683b ldr r3, [r7, #0]
  67635. 801b708: 891b ldrh r3, [r3, #8]
  67636. 801b70a: 429a cmp r2, r3
  67637. 801b70c: d10d bne.n 801b72a <pbuf_copy+0x146>
  67638. /* don't copy more than one packet! */
  67639. LWIP_ERROR("pbuf_copy() does not allow packet queues!",
  67640. 801b70e: 683b ldr r3, [r7, #0]
  67641. 801b710: 681b ldr r3, [r3, #0]
  67642. 801b712: 2b00 cmp r3, #0
  67643. 801b714: d009 beq.n 801b72a <pbuf_copy+0x146>
  67644. 801b716: 4b15 ldr r3, [pc, #84] @ (801b76c <pbuf_copy+0x188>)
  67645. 801b718: f240 32e9 movw r2, #1001 @ 0x3e9
  67646. 801b71c: 4919 ldr r1, [pc, #100] @ (801b784 <pbuf_copy+0x1a0>)
  67647. 801b71e: 4815 ldr r0, [pc, #84] @ (801b774 <pbuf_copy+0x190>)
  67648. 801b720: f00f f8a4 bl 802a86c <iprintf>
  67649. 801b724: f06f 0305 mvn.w r3, #5
  67650. 801b728: e01b b.n 801b762 <pbuf_copy+0x17e>
  67651. (p_from->next == NULL), return ERR_VAL;);
  67652. }
  67653. if ((p_to != NULL) && (p_to->len == p_to->tot_len)) {
  67654. 801b72a: 687b ldr r3, [r7, #4]
  67655. 801b72c: 2b00 cmp r3, #0
  67656. 801b72e: d013 beq.n 801b758 <pbuf_copy+0x174>
  67657. 801b730: 687b ldr r3, [r7, #4]
  67658. 801b732: 895a ldrh r2, [r3, #10]
  67659. 801b734: 687b ldr r3, [r7, #4]
  67660. 801b736: 891b ldrh r3, [r3, #8]
  67661. 801b738: 429a cmp r2, r3
  67662. 801b73a: d10d bne.n 801b758 <pbuf_copy+0x174>
  67663. /* don't copy more than one packet! */
  67664. LWIP_ERROR("pbuf_copy() does not allow packet queues!",
  67665. 801b73c: 687b ldr r3, [r7, #4]
  67666. 801b73e: 681b ldr r3, [r3, #0]
  67667. 801b740: 2b00 cmp r3, #0
  67668. 801b742: d009 beq.n 801b758 <pbuf_copy+0x174>
  67669. 801b744: 4b09 ldr r3, [pc, #36] @ (801b76c <pbuf_copy+0x188>)
  67670. 801b746: f240 32ee movw r2, #1006 @ 0x3ee
  67671. 801b74a: 490e ldr r1, [pc, #56] @ (801b784 <pbuf_copy+0x1a0>)
  67672. 801b74c: 4809 ldr r0, [pc, #36] @ (801b774 <pbuf_copy+0x190>)
  67673. 801b74e: f00f f88d bl 802a86c <iprintf>
  67674. 801b752: f06f 0305 mvn.w r3, #5
  67675. 801b756: e004 b.n 801b762 <pbuf_copy+0x17e>
  67676. (p_to->next == NULL), return ERR_VAL;);
  67677. }
  67678. } while (p_from);
  67679. 801b758: 683b ldr r3, [r7, #0]
  67680. 801b75a: 2b00 cmp r3, #0
  67681. 801b75c: f47f af61 bne.w 801b622 <pbuf_copy+0x3e>
  67682. LWIP_DEBUGF(PBUF_DEBUG | LWIP_DBG_TRACE, ("pbuf_copy: end of chain reached.\n"));
  67683. return ERR_OK;
  67684. 801b760: 2300 movs r3, #0
  67685. }
  67686. 801b762: 4618 mov r0, r3
  67687. 801b764: 3718 adds r7, #24
  67688. 801b766: 46bd mov sp, r7
  67689. 801b768: bd80 pop {r7, pc}
  67690. 801b76a: bf00 nop
  67691. 801b76c: 0802f0a8 .word 0x0802f0a8
  67692. 801b770: 0802f350 .word 0x0802f350
  67693. 801b774: 0802f108 .word 0x0802f108
  67694. 801b778: 0802f380 .word 0x0802f380
  67695. 801b77c: 0802f398 .word 0x0802f398
  67696. 801b780: 0802f3b4 .word 0x0802f3b4
  67697. 801b784: 0802f3c4 .word 0x0802f3c4
  67698. 0801b788 <pbuf_copy_partial>:
  67699. * @param offset offset into the packet buffer from where to begin copying len bytes
  67700. * @return the number of bytes copied, or 0 on failure
  67701. */
  67702. u16_t
  67703. pbuf_copy_partial(const struct pbuf *buf, void *dataptr, u16_t len, u16_t offset)
  67704. {
  67705. 801b788: b580 push {r7, lr}
  67706. 801b78a: b088 sub sp, #32
  67707. 801b78c: af00 add r7, sp, #0
  67708. 801b78e: 60f8 str r0, [r7, #12]
  67709. 801b790: 60b9 str r1, [r7, #8]
  67710. 801b792: 4611 mov r1, r2
  67711. 801b794: 461a mov r2, r3
  67712. 801b796: 460b mov r3, r1
  67713. 801b798: 80fb strh r3, [r7, #6]
  67714. 801b79a: 4613 mov r3, r2
  67715. 801b79c: 80bb strh r3, [r7, #4]
  67716. const struct pbuf *p;
  67717. u16_t left = 0;
  67718. 801b79e: 2300 movs r3, #0
  67719. 801b7a0: 837b strh r3, [r7, #26]
  67720. u16_t buf_copy_len;
  67721. u16_t copied_total = 0;
  67722. 801b7a2: 2300 movs r3, #0
  67723. 801b7a4: 82fb strh r3, [r7, #22]
  67724. LWIP_ERROR("pbuf_copy_partial: invalid buf", (buf != NULL), return 0;);
  67725. 801b7a6: 68fb ldr r3, [r7, #12]
  67726. 801b7a8: 2b00 cmp r3, #0
  67727. 801b7aa: d108 bne.n 801b7be <pbuf_copy_partial+0x36>
  67728. 801b7ac: 4b2b ldr r3, [pc, #172] @ (801b85c <pbuf_copy_partial+0xd4>)
  67729. 801b7ae: f240 420a movw r2, #1034 @ 0x40a
  67730. 801b7b2: 492b ldr r1, [pc, #172] @ (801b860 <pbuf_copy_partial+0xd8>)
  67731. 801b7b4: 482b ldr r0, [pc, #172] @ (801b864 <pbuf_copy_partial+0xdc>)
  67732. 801b7b6: f00f f859 bl 802a86c <iprintf>
  67733. 801b7ba: 2300 movs r3, #0
  67734. 801b7bc: e04a b.n 801b854 <pbuf_copy_partial+0xcc>
  67735. LWIP_ERROR("pbuf_copy_partial: invalid dataptr", (dataptr != NULL), return 0;);
  67736. 801b7be: 68bb ldr r3, [r7, #8]
  67737. 801b7c0: 2b00 cmp r3, #0
  67738. 801b7c2: d108 bne.n 801b7d6 <pbuf_copy_partial+0x4e>
  67739. 801b7c4: 4b25 ldr r3, [pc, #148] @ (801b85c <pbuf_copy_partial+0xd4>)
  67740. 801b7c6: f240 420b movw r2, #1035 @ 0x40b
  67741. 801b7ca: 4927 ldr r1, [pc, #156] @ (801b868 <pbuf_copy_partial+0xe0>)
  67742. 801b7cc: 4825 ldr r0, [pc, #148] @ (801b864 <pbuf_copy_partial+0xdc>)
  67743. 801b7ce: f00f f84d bl 802a86c <iprintf>
  67744. 801b7d2: 2300 movs r3, #0
  67745. 801b7d4: e03e b.n 801b854 <pbuf_copy_partial+0xcc>
  67746. /* Note some systems use byte copy if dataptr or one of the pbuf payload pointers are unaligned. */
  67747. for (p = buf; len != 0 && p != NULL; p = p->next) {
  67748. 801b7d6: 68fb ldr r3, [r7, #12]
  67749. 801b7d8: 61fb str r3, [r7, #28]
  67750. 801b7da: e034 b.n 801b846 <pbuf_copy_partial+0xbe>
  67751. if ((offset != 0) && (offset >= p->len)) {
  67752. 801b7dc: 88bb ldrh r3, [r7, #4]
  67753. 801b7de: 2b00 cmp r3, #0
  67754. 801b7e0: d00a beq.n 801b7f8 <pbuf_copy_partial+0x70>
  67755. 801b7e2: 69fb ldr r3, [r7, #28]
  67756. 801b7e4: 895b ldrh r3, [r3, #10]
  67757. 801b7e6: 88ba ldrh r2, [r7, #4]
  67758. 801b7e8: 429a cmp r2, r3
  67759. 801b7ea: d305 bcc.n 801b7f8 <pbuf_copy_partial+0x70>
  67760. /* don't copy from this buffer -> on to the next */
  67761. offset = (u16_t)(offset - p->len);
  67762. 801b7ec: 69fb ldr r3, [r7, #28]
  67763. 801b7ee: 895b ldrh r3, [r3, #10]
  67764. 801b7f0: 88ba ldrh r2, [r7, #4]
  67765. 801b7f2: 1ad3 subs r3, r2, r3
  67766. 801b7f4: 80bb strh r3, [r7, #4]
  67767. 801b7f6: e023 b.n 801b840 <pbuf_copy_partial+0xb8>
  67768. } else {
  67769. /* copy from this buffer. maybe only partially. */
  67770. buf_copy_len = (u16_t)(p->len - offset);
  67771. 801b7f8: 69fb ldr r3, [r7, #28]
  67772. 801b7fa: 895a ldrh r2, [r3, #10]
  67773. 801b7fc: 88bb ldrh r3, [r7, #4]
  67774. 801b7fe: 1ad3 subs r3, r2, r3
  67775. 801b800: 833b strh r3, [r7, #24]
  67776. if (buf_copy_len > len) {
  67777. 801b802: 8b3a ldrh r2, [r7, #24]
  67778. 801b804: 88fb ldrh r3, [r7, #6]
  67779. 801b806: 429a cmp r2, r3
  67780. 801b808: d901 bls.n 801b80e <pbuf_copy_partial+0x86>
  67781. buf_copy_len = len;
  67782. 801b80a: 88fb ldrh r3, [r7, #6]
  67783. 801b80c: 833b strh r3, [r7, #24]
  67784. }
  67785. /* copy the necessary parts of the buffer */
  67786. MEMCPY(&((char *)dataptr)[left], &((char *)p->payload)[offset], buf_copy_len);
  67787. 801b80e: 8b7b ldrh r3, [r7, #26]
  67788. 801b810: 68ba ldr r2, [r7, #8]
  67789. 801b812: 18d0 adds r0, r2, r3
  67790. 801b814: 69fb ldr r3, [r7, #28]
  67791. 801b816: 685a ldr r2, [r3, #4]
  67792. 801b818: 88bb ldrh r3, [r7, #4]
  67793. 801b81a: 4413 add r3, r2
  67794. 801b81c: 8b3a ldrh r2, [r7, #24]
  67795. 801b81e: 4619 mov r1, r3
  67796. 801b820: f00f faad bl 802ad7e <memcpy>
  67797. copied_total = (u16_t)(copied_total + buf_copy_len);
  67798. 801b824: 8afa ldrh r2, [r7, #22]
  67799. 801b826: 8b3b ldrh r3, [r7, #24]
  67800. 801b828: 4413 add r3, r2
  67801. 801b82a: 82fb strh r3, [r7, #22]
  67802. left = (u16_t)(left + buf_copy_len);
  67803. 801b82c: 8b7a ldrh r2, [r7, #26]
  67804. 801b82e: 8b3b ldrh r3, [r7, #24]
  67805. 801b830: 4413 add r3, r2
  67806. 801b832: 837b strh r3, [r7, #26]
  67807. len = (u16_t)(len - buf_copy_len);
  67808. 801b834: 88fa ldrh r2, [r7, #6]
  67809. 801b836: 8b3b ldrh r3, [r7, #24]
  67810. 801b838: 1ad3 subs r3, r2, r3
  67811. 801b83a: 80fb strh r3, [r7, #6]
  67812. offset = 0;
  67813. 801b83c: 2300 movs r3, #0
  67814. 801b83e: 80bb strh r3, [r7, #4]
  67815. for (p = buf; len != 0 && p != NULL; p = p->next) {
  67816. 801b840: 69fb ldr r3, [r7, #28]
  67817. 801b842: 681b ldr r3, [r3, #0]
  67818. 801b844: 61fb str r3, [r7, #28]
  67819. 801b846: 88fb ldrh r3, [r7, #6]
  67820. 801b848: 2b00 cmp r3, #0
  67821. 801b84a: d002 beq.n 801b852 <pbuf_copy_partial+0xca>
  67822. 801b84c: 69fb ldr r3, [r7, #28]
  67823. 801b84e: 2b00 cmp r3, #0
  67824. 801b850: d1c4 bne.n 801b7dc <pbuf_copy_partial+0x54>
  67825. }
  67826. }
  67827. return copied_total;
  67828. 801b852: 8afb ldrh r3, [r7, #22]
  67829. }
  67830. 801b854: 4618 mov r0, r3
  67831. 801b856: 3720 adds r7, #32
  67832. 801b858: 46bd mov sp, r7
  67833. 801b85a: bd80 pop {r7, pc}
  67834. 801b85c: 0802f0a8 .word 0x0802f0a8
  67835. 801b860: 0802f3f0 .word 0x0802f3f0
  67836. 801b864: 0802f108 .word 0x0802f108
  67837. 801b868: 0802f410 .word 0x0802f410
  67838. 0801b86c <pbuf_clone>:
  67839. *
  67840. * @return a new pbuf or NULL if allocation fails
  67841. */
  67842. struct pbuf *
  67843. pbuf_clone(pbuf_layer layer, pbuf_type type, struct pbuf *p)
  67844. {
  67845. 801b86c: b580 push {r7, lr}
  67846. 801b86e: b084 sub sp, #16
  67847. 801b870: af00 add r7, sp, #0
  67848. 801b872: 4603 mov r3, r0
  67849. 801b874: 603a str r2, [r7, #0]
  67850. 801b876: 71fb strb r3, [r7, #7]
  67851. 801b878: 460b mov r3, r1
  67852. 801b87a: 80bb strh r3, [r7, #4]
  67853. struct pbuf *q;
  67854. err_t err;
  67855. q = pbuf_alloc(layer, p->tot_len, type);
  67856. 801b87c: 683b ldr r3, [r7, #0]
  67857. 801b87e: 8919 ldrh r1, [r3, #8]
  67858. 801b880: 88ba ldrh r2, [r7, #4]
  67859. 801b882: 79fb ldrb r3, [r7, #7]
  67860. 801b884: 4618 mov r0, r3
  67861. 801b886: f7ff fa63 bl 801ad50 <pbuf_alloc>
  67862. 801b88a: 60f8 str r0, [r7, #12]
  67863. if (q == NULL) {
  67864. 801b88c: 68fb ldr r3, [r7, #12]
  67865. 801b88e: 2b00 cmp r3, #0
  67866. 801b890: d101 bne.n 801b896 <pbuf_clone+0x2a>
  67867. return NULL;
  67868. 801b892: 2300 movs r3, #0
  67869. 801b894: e011 b.n 801b8ba <pbuf_clone+0x4e>
  67870. }
  67871. err = pbuf_copy(q, p);
  67872. 801b896: 6839 ldr r1, [r7, #0]
  67873. 801b898: 68f8 ldr r0, [r7, #12]
  67874. 801b89a: f7ff fea3 bl 801b5e4 <pbuf_copy>
  67875. 801b89e: 4603 mov r3, r0
  67876. 801b8a0: 72fb strb r3, [r7, #11]
  67877. LWIP_UNUSED_ARG(err); /* in case of LWIP_NOASSERT */
  67878. LWIP_ASSERT("pbuf_copy failed", err == ERR_OK);
  67879. 801b8a2: f997 300b ldrsb.w r3, [r7, #11]
  67880. 801b8a6: 2b00 cmp r3, #0
  67881. 801b8a8: d006 beq.n 801b8b8 <pbuf_clone+0x4c>
  67882. 801b8aa: 4b06 ldr r3, [pc, #24] @ (801b8c4 <pbuf_clone+0x58>)
  67883. 801b8ac: f240 5224 movw r2, #1316 @ 0x524
  67884. 801b8b0: 4905 ldr r1, [pc, #20] @ (801b8c8 <pbuf_clone+0x5c>)
  67885. 801b8b2: 4806 ldr r0, [pc, #24] @ (801b8cc <pbuf_clone+0x60>)
  67886. 801b8b4: f00e ffda bl 802a86c <iprintf>
  67887. return q;
  67888. 801b8b8: 68fb ldr r3, [r7, #12]
  67889. }
  67890. 801b8ba: 4618 mov r0, r3
  67891. 801b8bc: 3710 adds r7, #16
  67892. 801b8be: 46bd mov sp, r7
  67893. 801b8c0: bd80 pop {r7, pc}
  67894. 801b8c2: bf00 nop
  67895. 801b8c4: 0802f0a8 .word 0x0802f0a8
  67896. 801b8c8: 0802f51c .word 0x0802f51c
  67897. 801b8cc: 0802f108 .word 0x0802f108
  67898. 0801b8d0 <tcp_init>:
  67899. /**
  67900. * Initialize this module.
  67901. */
  67902. void
  67903. tcp_init(void)
  67904. {
  67905. 801b8d0: b580 push {r7, lr}
  67906. 801b8d2: af00 add r7, sp, #0
  67907. #ifdef LWIP_RAND
  67908. tcp_port = TCP_ENSURE_LOCAL_PORT_RANGE(LWIP_RAND());
  67909. 801b8d4: f00d fca0 bl 8029218 <rand>
  67910. 801b8d8: 4603 mov r3, r0
  67911. 801b8da: b29b uxth r3, r3
  67912. 801b8dc: f3c3 030d ubfx r3, r3, #0, #14
  67913. 801b8e0: b29b uxth r3, r3
  67914. 801b8e2: f5a3 4380 sub.w r3, r3, #16384 @ 0x4000
  67915. 801b8e6: b29a uxth r2, r3
  67916. 801b8e8: 4b01 ldr r3, [pc, #4] @ (801b8f0 <tcp_init+0x20>)
  67917. 801b8ea: 801a strh r2, [r3, #0]
  67918. #endif /* LWIP_RAND */
  67919. }
  67920. 801b8ec: bf00 nop
  67921. 801b8ee: bd80 pop {r7, pc}
  67922. 801b8f0: 2400004c .word 0x2400004c
  67923. 0801b8f4 <tcp_free>:
  67924. /** Free a tcp pcb */
  67925. void
  67926. tcp_free(struct tcp_pcb *pcb)
  67927. {
  67928. 801b8f4: b580 push {r7, lr}
  67929. 801b8f6: b082 sub sp, #8
  67930. 801b8f8: af00 add r7, sp, #0
  67931. 801b8fa: 6078 str r0, [r7, #4]
  67932. LWIP_ASSERT("tcp_free: LISTEN", pcb->state != LISTEN);
  67933. 801b8fc: 687b ldr r3, [r7, #4]
  67934. 801b8fe: 7d1b ldrb r3, [r3, #20]
  67935. 801b900: 2b01 cmp r3, #1
  67936. 801b902: d105 bne.n 801b910 <tcp_free+0x1c>
  67937. 801b904: 4b06 ldr r3, [pc, #24] @ (801b920 <tcp_free+0x2c>)
  67938. 801b906: 22d4 movs r2, #212 @ 0xd4
  67939. 801b908: 4906 ldr r1, [pc, #24] @ (801b924 <tcp_free+0x30>)
  67940. 801b90a: 4807 ldr r0, [pc, #28] @ (801b928 <tcp_free+0x34>)
  67941. 801b90c: f00e ffae bl 802a86c <iprintf>
  67942. #if LWIP_TCP_PCB_NUM_EXT_ARGS
  67943. tcp_ext_arg_invoke_callbacks_destroyed(pcb->ext_args);
  67944. #endif
  67945. memp_free(MEMP_TCP_PCB, pcb);
  67946. 801b910: 6879 ldr r1, [r7, #4]
  67947. 801b912: 2001 movs r0, #1
  67948. 801b914: f7fe fe44 bl 801a5a0 <memp_free>
  67949. }
  67950. 801b918: bf00 nop
  67951. 801b91a: 3708 adds r7, #8
  67952. 801b91c: 46bd mov sp, r7
  67953. 801b91e: bd80 pop {r7, pc}
  67954. 801b920: 0802f5a8 .word 0x0802f5a8
  67955. 801b924: 0802f5d8 .word 0x0802f5d8
  67956. 801b928: 0802f5ec .word 0x0802f5ec
  67957. 0801b92c <tcp_free_listen>:
  67958. /** Free a tcp listen pcb */
  67959. static void
  67960. tcp_free_listen(struct tcp_pcb *pcb)
  67961. {
  67962. 801b92c: b580 push {r7, lr}
  67963. 801b92e: b082 sub sp, #8
  67964. 801b930: af00 add r7, sp, #0
  67965. 801b932: 6078 str r0, [r7, #4]
  67966. LWIP_ASSERT("tcp_free_listen: !LISTEN", pcb->state != LISTEN);
  67967. 801b934: 687b ldr r3, [r7, #4]
  67968. 801b936: 7d1b ldrb r3, [r3, #20]
  67969. 801b938: 2b01 cmp r3, #1
  67970. 801b93a: d105 bne.n 801b948 <tcp_free_listen+0x1c>
  67971. 801b93c: 4b06 ldr r3, [pc, #24] @ (801b958 <tcp_free_listen+0x2c>)
  67972. 801b93e: 22df movs r2, #223 @ 0xdf
  67973. 801b940: 4906 ldr r1, [pc, #24] @ (801b95c <tcp_free_listen+0x30>)
  67974. 801b942: 4807 ldr r0, [pc, #28] @ (801b960 <tcp_free_listen+0x34>)
  67975. 801b944: f00e ff92 bl 802a86c <iprintf>
  67976. #if LWIP_TCP_PCB_NUM_EXT_ARGS
  67977. tcp_ext_arg_invoke_callbacks_destroyed(pcb->ext_args);
  67978. #endif
  67979. memp_free(MEMP_TCP_PCB_LISTEN, pcb);
  67980. 801b948: 6879 ldr r1, [r7, #4]
  67981. 801b94a: 2002 movs r0, #2
  67982. 801b94c: f7fe fe28 bl 801a5a0 <memp_free>
  67983. }
  67984. 801b950: bf00 nop
  67985. 801b952: 3708 adds r7, #8
  67986. 801b954: 46bd mov sp, r7
  67987. 801b956: bd80 pop {r7, pc}
  67988. 801b958: 0802f5a8 .word 0x0802f5a8
  67989. 801b95c: 0802f614 .word 0x0802f614
  67990. 801b960: 0802f5ec .word 0x0802f5ec
  67991. 0801b964 <tcp_tmr>:
  67992. /**
  67993. * Called periodically to dispatch TCP timers.
  67994. */
  67995. void
  67996. tcp_tmr(void)
  67997. {
  67998. 801b964: b580 push {r7, lr}
  67999. 801b966: af00 add r7, sp, #0
  68000. /* Call tcp_fasttmr() every 250 ms */
  68001. tcp_fasttmr();
  68002. 801b968: f001 f86a bl 801ca40 <tcp_fasttmr>
  68003. if (++tcp_timer & 1) {
  68004. 801b96c: 4b07 ldr r3, [pc, #28] @ (801b98c <tcp_tmr+0x28>)
  68005. 801b96e: 781b ldrb r3, [r3, #0]
  68006. 801b970: 3301 adds r3, #1
  68007. 801b972: b2da uxtb r2, r3
  68008. 801b974: 4b05 ldr r3, [pc, #20] @ (801b98c <tcp_tmr+0x28>)
  68009. 801b976: 701a strb r2, [r3, #0]
  68010. 801b978: 4b04 ldr r3, [pc, #16] @ (801b98c <tcp_tmr+0x28>)
  68011. 801b97a: 781b ldrb r3, [r3, #0]
  68012. 801b97c: f003 0301 and.w r3, r3, #1
  68013. 801b980: 2b00 cmp r3, #0
  68014. 801b982: d001 beq.n 801b988 <tcp_tmr+0x24>
  68015. /* Call tcp_slowtmr() every 500 ms, i.e., every other timer
  68016. tcp_tmr() is called. */
  68017. tcp_slowtmr();
  68018. 801b984: f000 fd1a bl 801c3bc <tcp_slowtmr>
  68019. }
  68020. }
  68021. 801b988: bf00 nop
  68022. 801b98a: bd80 pop {r7, pc}
  68023. 801b98c: 2402af7d .word 0x2402af7d
  68024. 0801b990 <tcp_remove_listener>:
  68025. /** Called when a listen pcb is closed. Iterates one pcb list and removes the
  68026. * closed listener pcb from pcb->listener if matching.
  68027. */
  68028. static void
  68029. tcp_remove_listener(struct tcp_pcb *list, struct tcp_pcb_listen *lpcb)
  68030. {
  68031. 801b990: b580 push {r7, lr}
  68032. 801b992: b084 sub sp, #16
  68033. 801b994: af00 add r7, sp, #0
  68034. 801b996: 6078 str r0, [r7, #4]
  68035. 801b998: 6039 str r1, [r7, #0]
  68036. struct tcp_pcb *pcb;
  68037. LWIP_ASSERT("tcp_remove_listener: invalid listener", lpcb != NULL);
  68038. 801b99a: 683b ldr r3, [r7, #0]
  68039. 801b99c: 2b00 cmp r3, #0
  68040. 801b99e: d105 bne.n 801b9ac <tcp_remove_listener+0x1c>
  68041. 801b9a0: 4b0d ldr r3, [pc, #52] @ (801b9d8 <tcp_remove_listener+0x48>)
  68042. 801b9a2: 22ff movs r2, #255 @ 0xff
  68043. 801b9a4: 490d ldr r1, [pc, #52] @ (801b9dc <tcp_remove_listener+0x4c>)
  68044. 801b9a6: 480e ldr r0, [pc, #56] @ (801b9e0 <tcp_remove_listener+0x50>)
  68045. 801b9a8: f00e ff60 bl 802a86c <iprintf>
  68046. for (pcb = list; pcb != NULL; pcb = pcb->next) {
  68047. 801b9ac: 687b ldr r3, [r7, #4]
  68048. 801b9ae: 60fb str r3, [r7, #12]
  68049. 801b9b0: e00a b.n 801b9c8 <tcp_remove_listener+0x38>
  68050. if (pcb->listener == lpcb) {
  68051. 801b9b2: 68fb ldr r3, [r7, #12]
  68052. 801b9b4: 6fdb ldr r3, [r3, #124] @ 0x7c
  68053. 801b9b6: 683a ldr r2, [r7, #0]
  68054. 801b9b8: 429a cmp r2, r3
  68055. 801b9ba: d102 bne.n 801b9c2 <tcp_remove_listener+0x32>
  68056. pcb->listener = NULL;
  68057. 801b9bc: 68fb ldr r3, [r7, #12]
  68058. 801b9be: 2200 movs r2, #0
  68059. 801b9c0: 67da str r2, [r3, #124] @ 0x7c
  68060. for (pcb = list; pcb != NULL; pcb = pcb->next) {
  68061. 801b9c2: 68fb ldr r3, [r7, #12]
  68062. 801b9c4: 68db ldr r3, [r3, #12]
  68063. 801b9c6: 60fb str r3, [r7, #12]
  68064. 801b9c8: 68fb ldr r3, [r7, #12]
  68065. 801b9ca: 2b00 cmp r3, #0
  68066. 801b9cc: d1f1 bne.n 801b9b2 <tcp_remove_listener+0x22>
  68067. }
  68068. }
  68069. }
  68070. 801b9ce: bf00 nop
  68071. 801b9d0: bf00 nop
  68072. 801b9d2: 3710 adds r7, #16
  68073. 801b9d4: 46bd mov sp, r7
  68074. 801b9d6: bd80 pop {r7, pc}
  68075. 801b9d8: 0802f5a8 .word 0x0802f5a8
  68076. 801b9dc: 0802f630 .word 0x0802f630
  68077. 801b9e0: 0802f5ec .word 0x0802f5ec
  68078. 0801b9e4 <tcp_listen_closed>:
  68079. /** Called when a listen pcb is closed. Iterates all pcb lists and removes the
  68080. * closed listener pcb from pcb->listener if matching.
  68081. */
  68082. static void
  68083. tcp_listen_closed(struct tcp_pcb *pcb)
  68084. {
  68085. 801b9e4: b580 push {r7, lr}
  68086. 801b9e6: b084 sub sp, #16
  68087. 801b9e8: af00 add r7, sp, #0
  68088. 801b9ea: 6078 str r0, [r7, #4]
  68089. #if LWIP_CALLBACK_API || TCP_LISTEN_BACKLOG
  68090. size_t i;
  68091. LWIP_ASSERT("pcb != NULL", pcb != NULL);
  68092. 801b9ec: 687b ldr r3, [r7, #4]
  68093. 801b9ee: 2b00 cmp r3, #0
  68094. 801b9f0: d106 bne.n 801ba00 <tcp_listen_closed+0x1c>
  68095. 801b9f2: 4b14 ldr r3, [pc, #80] @ (801ba44 <tcp_listen_closed+0x60>)
  68096. 801b9f4: f240 1211 movw r2, #273 @ 0x111
  68097. 801b9f8: 4913 ldr r1, [pc, #76] @ (801ba48 <tcp_listen_closed+0x64>)
  68098. 801b9fa: 4814 ldr r0, [pc, #80] @ (801ba4c <tcp_listen_closed+0x68>)
  68099. 801b9fc: f00e ff36 bl 802a86c <iprintf>
  68100. LWIP_ASSERT("pcb->state == LISTEN", pcb->state == LISTEN);
  68101. 801ba00: 687b ldr r3, [r7, #4]
  68102. 801ba02: 7d1b ldrb r3, [r3, #20]
  68103. 801ba04: 2b01 cmp r3, #1
  68104. 801ba06: d006 beq.n 801ba16 <tcp_listen_closed+0x32>
  68105. 801ba08: 4b0e ldr r3, [pc, #56] @ (801ba44 <tcp_listen_closed+0x60>)
  68106. 801ba0a: f44f 7289 mov.w r2, #274 @ 0x112
  68107. 801ba0e: 4910 ldr r1, [pc, #64] @ (801ba50 <tcp_listen_closed+0x6c>)
  68108. 801ba10: 480e ldr r0, [pc, #56] @ (801ba4c <tcp_listen_closed+0x68>)
  68109. 801ba12: f00e ff2b bl 802a86c <iprintf>
  68110. for (i = 1; i < LWIP_ARRAYSIZE(tcp_pcb_lists); i++) {
  68111. 801ba16: 2301 movs r3, #1
  68112. 801ba18: 60fb str r3, [r7, #12]
  68113. 801ba1a: e00b b.n 801ba34 <tcp_listen_closed+0x50>
  68114. tcp_remove_listener(*tcp_pcb_lists[i], (struct tcp_pcb_listen *)pcb);
  68115. 801ba1c: 4a0d ldr r2, [pc, #52] @ (801ba54 <tcp_listen_closed+0x70>)
  68116. 801ba1e: 68fb ldr r3, [r7, #12]
  68117. 801ba20: f852 3023 ldr.w r3, [r2, r3, lsl #2]
  68118. 801ba24: 681b ldr r3, [r3, #0]
  68119. 801ba26: 6879 ldr r1, [r7, #4]
  68120. 801ba28: 4618 mov r0, r3
  68121. 801ba2a: f7ff ffb1 bl 801b990 <tcp_remove_listener>
  68122. for (i = 1; i < LWIP_ARRAYSIZE(tcp_pcb_lists); i++) {
  68123. 801ba2e: 68fb ldr r3, [r7, #12]
  68124. 801ba30: 3301 adds r3, #1
  68125. 801ba32: 60fb str r3, [r7, #12]
  68126. 801ba34: 68fb ldr r3, [r7, #12]
  68127. 801ba36: 2b03 cmp r3, #3
  68128. 801ba38: d9f0 bls.n 801ba1c <tcp_listen_closed+0x38>
  68129. }
  68130. #endif
  68131. LWIP_UNUSED_ARG(pcb);
  68132. }
  68133. 801ba3a: bf00 nop
  68134. 801ba3c: bf00 nop
  68135. 801ba3e: 3710 adds r7, #16
  68136. 801ba40: 46bd mov sp, r7
  68137. 801ba42: bd80 pop {r7, pc}
  68138. 801ba44: 0802f5a8 .word 0x0802f5a8
  68139. 801ba48: 0802f658 .word 0x0802f658
  68140. 801ba4c: 0802f5ec .word 0x0802f5ec
  68141. 801ba50: 0802f664 .word 0x0802f664
  68142. 801ba54: 08031c40 .word 0x08031c40
  68143. 0801ba58 <tcp_close_shutdown>:
  68144. * @return ERR_OK if connection has been closed
  68145. * another err_t if closing failed and pcb is not freed
  68146. */
  68147. static err_t
  68148. tcp_close_shutdown(struct tcp_pcb *pcb, u8_t rst_on_unacked_data)
  68149. {
  68150. 801ba58: b5b0 push {r4, r5, r7, lr}
  68151. 801ba5a: b088 sub sp, #32
  68152. 801ba5c: af04 add r7, sp, #16
  68153. 801ba5e: 6078 str r0, [r7, #4]
  68154. 801ba60: 460b mov r3, r1
  68155. 801ba62: 70fb strb r3, [r7, #3]
  68156. LWIP_ASSERT("tcp_close_shutdown: invalid pcb", pcb != NULL);
  68157. 801ba64: 687b ldr r3, [r7, #4]
  68158. 801ba66: 2b00 cmp r3, #0
  68159. 801ba68: d106 bne.n 801ba78 <tcp_close_shutdown+0x20>
  68160. 801ba6a: 4b63 ldr r3, [pc, #396] @ (801bbf8 <tcp_close_shutdown+0x1a0>)
  68161. 801ba6c: f44f 72af mov.w r2, #350 @ 0x15e
  68162. 801ba70: 4962 ldr r1, [pc, #392] @ (801bbfc <tcp_close_shutdown+0x1a4>)
  68163. 801ba72: 4863 ldr r0, [pc, #396] @ (801bc00 <tcp_close_shutdown+0x1a8>)
  68164. 801ba74: f00e fefa bl 802a86c <iprintf>
  68165. if (rst_on_unacked_data && ((pcb->state == ESTABLISHED) || (pcb->state == CLOSE_WAIT))) {
  68166. 801ba78: 78fb ldrb r3, [r7, #3]
  68167. 801ba7a: 2b00 cmp r3, #0
  68168. 801ba7c: d067 beq.n 801bb4e <tcp_close_shutdown+0xf6>
  68169. 801ba7e: 687b ldr r3, [r7, #4]
  68170. 801ba80: 7d1b ldrb r3, [r3, #20]
  68171. 801ba82: 2b04 cmp r3, #4
  68172. 801ba84: d003 beq.n 801ba8e <tcp_close_shutdown+0x36>
  68173. 801ba86: 687b ldr r3, [r7, #4]
  68174. 801ba88: 7d1b ldrb r3, [r3, #20]
  68175. 801ba8a: 2b07 cmp r3, #7
  68176. 801ba8c: d15f bne.n 801bb4e <tcp_close_shutdown+0xf6>
  68177. if ((pcb->refused_data != NULL) || (pcb->rcv_wnd != TCP_WND_MAX(pcb))) {
  68178. 801ba8e: 687b ldr r3, [r7, #4]
  68179. 801ba90: 6f9b ldr r3, [r3, #120] @ 0x78
  68180. 801ba92: 2b00 cmp r3, #0
  68181. 801ba94: d105 bne.n 801baa2 <tcp_close_shutdown+0x4a>
  68182. 801ba96: 687b ldr r3, [r7, #4]
  68183. 801ba98: 8d1b ldrh r3, [r3, #40] @ 0x28
  68184. 801ba9a: f241 62d0 movw r2, #5840 @ 0x16d0
  68185. 801ba9e: 4293 cmp r3, r2
  68186. 801baa0: d055 beq.n 801bb4e <tcp_close_shutdown+0xf6>
  68187. /* Not all data received by application, send RST to tell the remote
  68188. side about this. */
  68189. LWIP_ASSERT("pcb->flags & TF_RXCLOSED", pcb->flags & TF_RXCLOSED);
  68190. 801baa2: 687b ldr r3, [r7, #4]
  68191. 801baa4: 8b5b ldrh r3, [r3, #26]
  68192. 801baa6: f003 0310 and.w r3, r3, #16
  68193. 801baaa: 2b00 cmp r3, #0
  68194. 801baac: d106 bne.n 801babc <tcp_close_shutdown+0x64>
  68195. 801baae: 4b52 ldr r3, [pc, #328] @ (801bbf8 <tcp_close_shutdown+0x1a0>)
  68196. 801bab0: f44f 72b2 mov.w r2, #356 @ 0x164
  68197. 801bab4: 4953 ldr r1, [pc, #332] @ (801bc04 <tcp_close_shutdown+0x1ac>)
  68198. 801bab6: 4852 ldr r0, [pc, #328] @ (801bc00 <tcp_close_shutdown+0x1a8>)
  68199. 801bab8: f00e fed8 bl 802a86c <iprintf>
  68200. /* don't call tcp_abort here: we must not deallocate the pcb since
  68201. that might not be expected when calling tcp_close */
  68202. tcp_rst(pcb, pcb->snd_nxt, pcb->rcv_nxt, &pcb->local_ip, &pcb->remote_ip,
  68203. 801babc: 687b ldr r3, [r7, #4]
  68204. 801babe: 6d18 ldr r0, [r3, #80] @ 0x50
  68205. 801bac0: 687b ldr r3, [r7, #4]
  68206. 801bac2: 6a5c ldr r4, [r3, #36] @ 0x24
  68207. 801bac4: 687d ldr r5, [r7, #4]
  68208. 801bac6: 687b ldr r3, [r7, #4]
  68209. 801bac8: 3304 adds r3, #4
  68210. 801baca: 687a ldr r2, [r7, #4]
  68211. 801bacc: 8ad2 ldrh r2, [r2, #22]
  68212. 801bace: 6879 ldr r1, [r7, #4]
  68213. 801bad0: 8b09 ldrh r1, [r1, #24]
  68214. 801bad2: 9102 str r1, [sp, #8]
  68215. 801bad4: 9201 str r2, [sp, #4]
  68216. 801bad6: 9300 str r3, [sp, #0]
  68217. 801bad8: 462b mov r3, r5
  68218. 801bada: 4622 mov r2, r4
  68219. 801badc: 4601 mov r1, r0
  68220. 801bade: 6878 ldr r0, [r7, #4]
  68221. 801bae0: f005 fdfa bl 80216d8 <tcp_rst>
  68222. pcb->local_port, pcb->remote_port);
  68223. tcp_pcb_purge(pcb);
  68224. 801bae4: 6878 ldr r0, [r7, #4]
  68225. 801bae6: f001 fb67 bl 801d1b8 <tcp_pcb_purge>
  68226. TCP_RMV_ACTIVE(pcb);
  68227. 801baea: 4b47 ldr r3, [pc, #284] @ (801bc08 <tcp_close_shutdown+0x1b0>)
  68228. 801baec: 681b ldr r3, [r3, #0]
  68229. 801baee: 687a ldr r2, [r7, #4]
  68230. 801baf0: 429a cmp r2, r3
  68231. 801baf2: d105 bne.n 801bb00 <tcp_close_shutdown+0xa8>
  68232. 801baf4: 4b44 ldr r3, [pc, #272] @ (801bc08 <tcp_close_shutdown+0x1b0>)
  68233. 801baf6: 681b ldr r3, [r3, #0]
  68234. 801baf8: 68db ldr r3, [r3, #12]
  68235. 801bafa: 4a43 ldr r2, [pc, #268] @ (801bc08 <tcp_close_shutdown+0x1b0>)
  68236. 801bafc: 6013 str r3, [r2, #0]
  68237. 801bafe: e013 b.n 801bb28 <tcp_close_shutdown+0xd0>
  68238. 801bb00: 4b41 ldr r3, [pc, #260] @ (801bc08 <tcp_close_shutdown+0x1b0>)
  68239. 801bb02: 681b ldr r3, [r3, #0]
  68240. 801bb04: 60fb str r3, [r7, #12]
  68241. 801bb06: e00c b.n 801bb22 <tcp_close_shutdown+0xca>
  68242. 801bb08: 68fb ldr r3, [r7, #12]
  68243. 801bb0a: 68db ldr r3, [r3, #12]
  68244. 801bb0c: 687a ldr r2, [r7, #4]
  68245. 801bb0e: 429a cmp r2, r3
  68246. 801bb10: d104 bne.n 801bb1c <tcp_close_shutdown+0xc4>
  68247. 801bb12: 687b ldr r3, [r7, #4]
  68248. 801bb14: 68da ldr r2, [r3, #12]
  68249. 801bb16: 68fb ldr r3, [r7, #12]
  68250. 801bb18: 60da str r2, [r3, #12]
  68251. 801bb1a: e005 b.n 801bb28 <tcp_close_shutdown+0xd0>
  68252. 801bb1c: 68fb ldr r3, [r7, #12]
  68253. 801bb1e: 68db ldr r3, [r3, #12]
  68254. 801bb20: 60fb str r3, [r7, #12]
  68255. 801bb22: 68fb ldr r3, [r7, #12]
  68256. 801bb24: 2b00 cmp r3, #0
  68257. 801bb26: d1ef bne.n 801bb08 <tcp_close_shutdown+0xb0>
  68258. 801bb28: 687b ldr r3, [r7, #4]
  68259. 801bb2a: 2200 movs r2, #0
  68260. 801bb2c: 60da str r2, [r3, #12]
  68261. 801bb2e: 4b37 ldr r3, [pc, #220] @ (801bc0c <tcp_close_shutdown+0x1b4>)
  68262. 801bb30: 2201 movs r2, #1
  68263. 801bb32: 701a strb r2, [r3, #0]
  68264. /* Deallocate the pcb since we already sent a RST for it */
  68265. if (tcp_input_pcb == pcb) {
  68266. 801bb34: 4b36 ldr r3, [pc, #216] @ (801bc10 <tcp_close_shutdown+0x1b8>)
  68267. 801bb36: 681b ldr r3, [r3, #0]
  68268. 801bb38: 687a ldr r2, [r7, #4]
  68269. 801bb3a: 429a cmp r2, r3
  68270. 801bb3c: d102 bne.n 801bb44 <tcp_close_shutdown+0xec>
  68271. /* prevent using a deallocated pcb: free it from tcp_input later */
  68272. tcp_trigger_input_pcb_close();
  68273. 801bb3e: f003 ffff bl 801fb40 <tcp_trigger_input_pcb_close>
  68274. 801bb42: e002 b.n 801bb4a <tcp_close_shutdown+0xf2>
  68275. } else {
  68276. tcp_free(pcb);
  68277. 801bb44: 6878 ldr r0, [r7, #4]
  68278. 801bb46: f7ff fed5 bl 801b8f4 <tcp_free>
  68279. }
  68280. return ERR_OK;
  68281. 801bb4a: 2300 movs r3, #0
  68282. 801bb4c: e050 b.n 801bbf0 <tcp_close_shutdown+0x198>
  68283. }
  68284. }
  68285. /* - states which free the pcb are handled here,
  68286. - states which send FIN and change state are handled in tcp_close_shutdown_fin() */
  68287. switch (pcb->state) {
  68288. 801bb4e: 687b ldr r3, [r7, #4]
  68289. 801bb50: 7d1b ldrb r3, [r3, #20]
  68290. 801bb52: 2b02 cmp r3, #2
  68291. 801bb54: d03b beq.n 801bbce <tcp_close_shutdown+0x176>
  68292. 801bb56: 2b02 cmp r3, #2
  68293. 801bb58: dc44 bgt.n 801bbe4 <tcp_close_shutdown+0x18c>
  68294. 801bb5a: 2b00 cmp r3, #0
  68295. 801bb5c: d002 beq.n 801bb64 <tcp_close_shutdown+0x10c>
  68296. 801bb5e: 2b01 cmp r3, #1
  68297. 801bb60: d02a beq.n 801bbb8 <tcp_close_shutdown+0x160>
  68298. 801bb62: e03f b.n 801bbe4 <tcp_close_shutdown+0x18c>
  68299. * and the user needs some way to free it should the need arise.
  68300. * Calling tcp_close() with a pcb that has already been closed, (i.e. twice)
  68301. * or for a pcb that has been used and then entered the CLOSED state
  68302. * is erroneous, but this should never happen as the pcb has in those cases
  68303. * been freed, and so any remaining handles are bogus. */
  68304. if (pcb->local_port != 0) {
  68305. 801bb64: 687b ldr r3, [r7, #4]
  68306. 801bb66: 8adb ldrh r3, [r3, #22]
  68307. 801bb68: 2b00 cmp r3, #0
  68308. 801bb6a: d021 beq.n 801bbb0 <tcp_close_shutdown+0x158>
  68309. TCP_RMV(&tcp_bound_pcbs, pcb);
  68310. 801bb6c: 4b29 ldr r3, [pc, #164] @ (801bc14 <tcp_close_shutdown+0x1bc>)
  68311. 801bb6e: 681b ldr r3, [r3, #0]
  68312. 801bb70: 687a ldr r2, [r7, #4]
  68313. 801bb72: 429a cmp r2, r3
  68314. 801bb74: d105 bne.n 801bb82 <tcp_close_shutdown+0x12a>
  68315. 801bb76: 4b27 ldr r3, [pc, #156] @ (801bc14 <tcp_close_shutdown+0x1bc>)
  68316. 801bb78: 681b ldr r3, [r3, #0]
  68317. 801bb7a: 68db ldr r3, [r3, #12]
  68318. 801bb7c: 4a25 ldr r2, [pc, #148] @ (801bc14 <tcp_close_shutdown+0x1bc>)
  68319. 801bb7e: 6013 str r3, [r2, #0]
  68320. 801bb80: e013 b.n 801bbaa <tcp_close_shutdown+0x152>
  68321. 801bb82: 4b24 ldr r3, [pc, #144] @ (801bc14 <tcp_close_shutdown+0x1bc>)
  68322. 801bb84: 681b ldr r3, [r3, #0]
  68323. 801bb86: 60bb str r3, [r7, #8]
  68324. 801bb88: e00c b.n 801bba4 <tcp_close_shutdown+0x14c>
  68325. 801bb8a: 68bb ldr r3, [r7, #8]
  68326. 801bb8c: 68db ldr r3, [r3, #12]
  68327. 801bb8e: 687a ldr r2, [r7, #4]
  68328. 801bb90: 429a cmp r2, r3
  68329. 801bb92: d104 bne.n 801bb9e <tcp_close_shutdown+0x146>
  68330. 801bb94: 687b ldr r3, [r7, #4]
  68331. 801bb96: 68da ldr r2, [r3, #12]
  68332. 801bb98: 68bb ldr r3, [r7, #8]
  68333. 801bb9a: 60da str r2, [r3, #12]
  68334. 801bb9c: e005 b.n 801bbaa <tcp_close_shutdown+0x152>
  68335. 801bb9e: 68bb ldr r3, [r7, #8]
  68336. 801bba0: 68db ldr r3, [r3, #12]
  68337. 801bba2: 60bb str r3, [r7, #8]
  68338. 801bba4: 68bb ldr r3, [r7, #8]
  68339. 801bba6: 2b00 cmp r3, #0
  68340. 801bba8: d1ef bne.n 801bb8a <tcp_close_shutdown+0x132>
  68341. 801bbaa: 687b ldr r3, [r7, #4]
  68342. 801bbac: 2200 movs r2, #0
  68343. 801bbae: 60da str r2, [r3, #12]
  68344. }
  68345. tcp_free(pcb);
  68346. 801bbb0: 6878 ldr r0, [r7, #4]
  68347. 801bbb2: f7ff fe9f bl 801b8f4 <tcp_free>
  68348. break;
  68349. 801bbb6: e01a b.n 801bbee <tcp_close_shutdown+0x196>
  68350. case LISTEN:
  68351. tcp_listen_closed(pcb);
  68352. 801bbb8: 6878 ldr r0, [r7, #4]
  68353. 801bbba: f7ff ff13 bl 801b9e4 <tcp_listen_closed>
  68354. tcp_pcb_remove(&tcp_listen_pcbs.pcbs, pcb);
  68355. 801bbbe: 6879 ldr r1, [r7, #4]
  68356. 801bbc0: 4815 ldr r0, [pc, #84] @ (801bc18 <tcp_close_shutdown+0x1c0>)
  68357. 801bbc2: f001 fb49 bl 801d258 <tcp_pcb_remove>
  68358. tcp_free_listen(pcb);
  68359. 801bbc6: 6878 ldr r0, [r7, #4]
  68360. 801bbc8: f7ff feb0 bl 801b92c <tcp_free_listen>
  68361. break;
  68362. 801bbcc: e00f b.n 801bbee <tcp_close_shutdown+0x196>
  68363. case SYN_SENT:
  68364. TCP_PCB_REMOVE_ACTIVE(pcb);
  68365. 801bbce: 6879 ldr r1, [r7, #4]
  68366. 801bbd0: 480d ldr r0, [pc, #52] @ (801bc08 <tcp_close_shutdown+0x1b0>)
  68367. 801bbd2: f001 fb41 bl 801d258 <tcp_pcb_remove>
  68368. 801bbd6: 4b0d ldr r3, [pc, #52] @ (801bc0c <tcp_close_shutdown+0x1b4>)
  68369. 801bbd8: 2201 movs r2, #1
  68370. 801bbda: 701a strb r2, [r3, #0]
  68371. tcp_free(pcb);
  68372. 801bbdc: 6878 ldr r0, [r7, #4]
  68373. 801bbde: f7ff fe89 bl 801b8f4 <tcp_free>
  68374. MIB2_STATS_INC(mib2.tcpattemptfails);
  68375. break;
  68376. 801bbe2: e004 b.n 801bbee <tcp_close_shutdown+0x196>
  68377. default:
  68378. return tcp_close_shutdown_fin(pcb);
  68379. 801bbe4: 6878 ldr r0, [r7, #4]
  68380. 801bbe6: f000 f819 bl 801bc1c <tcp_close_shutdown_fin>
  68381. 801bbea: 4603 mov r3, r0
  68382. 801bbec: e000 b.n 801bbf0 <tcp_close_shutdown+0x198>
  68383. }
  68384. return ERR_OK;
  68385. 801bbee: 2300 movs r3, #0
  68386. }
  68387. 801bbf0: 4618 mov r0, r3
  68388. 801bbf2: 3710 adds r7, #16
  68389. 801bbf4: 46bd mov sp, r7
  68390. 801bbf6: bdb0 pop {r4, r5, r7, pc}
  68391. 801bbf8: 0802f5a8 .word 0x0802f5a8
  68392. 801bbfc: 0802f67c .word 0x0802f67c
  68393. 801bc00: 0802f5ec .word 0x0802f5ec
  68394. 801bc04: 0802f69c .word 0x0802f69c
  68395. 801bc08: 2402af74 .word 0x2402af74
  68396. 801bc0c: 2402af7c .word 0x2402af7c
  68397. 801bc10: 2402afb8 .word 0x2402afb8
  68398. 801bc14: 2402af6c .word 0x2402af6c
  68399. 801bc18: 2402af70 .word 0x2402af70
  68400. 0801bc1c <tcp_close_shutdown_fin>:
  68401. static err_t
  68402. tcp_close_shutdown_fin(struct tcp_pcb *pcb)
  68403. {
  68404. 801bc1c: b580 push {r7, lr}
  68405. 801bc1e: b084 sub sp, #16
  68406. 801bc20: af00 add r7, sp, #0
  68407. 801bc22: 6078 str r0, [r7, #4]
  68408. err_t err;
  68409. LWIP_ASSERT("pcb != NULL", pcb != NULL);
  68410. 801bc24: 687b ldr r3, [r7, #4]
  68411. 801bc26: 2b00 cmp r3, #0
  68412. 801bc28: d106 bne.n 801bc38 <tcp_close_shutdown_fin+0x1c>
  68413. 801bc2a: 4b2e ldr r3, [pc, #184] @ (801bce4 <tcp_close_shutdown_fin+0xc8>)
  68414. 801bc2c: f44f 72ce mov.w r2, #412 @ 0x19c
  68415. 801bc30: 492d ldr r1, [pc, #180] @ (801bce8 <tcp_close_shutdown_fin+0xcc>)
  68416. 801bc32: 482e ldr r0, [pc, #184] @ (801bcec <tcp_close_shutdown_fin+0xd0>)
  68417. 801bc34: f00e fe1a bl 802a86c <iprintf>
  68418. switch (pcb->state) {
  68419. 801bc38: 687b ldr r3, [r7, #4]
  68420. 801bc3a: 7d1b ldrb r3, [r3, #20]
  68421. 801bc3c: 2b07 cmp r3, #7
  68422. 801bc3e: d020 beq.n 801bc82 <tcp_close_shutdown_fin+0x66>
  68423. 801bc40: 2b07 cmp r3, #7
  68424. 801bc42: dc2b bgt.n 801bc9c <tcp_close_shutdown_fin+0x80>
  68425. 801bc44: 2b03 cmp r3, #3
  68426. 801bc46: d002 beq.n 801bc4e <tcp_close_shutdown_fin+0x32>
  68427. 801bc48: 2b04 cmp r3, #4
  68428. 801bc4a: d00d beq.n 801bc68 <tcp_close_shutdown_fin+0x4c>
  68429. 801bc4c: e026 b.n 801bc9c <tcp_close_shutdown_fin+0x80>
  68430. case SYN_RCVD:
  68431. err = tcp_send_fin(pcb);
  68432. 801bc4e: 6878 ldr r0, [r7, #4]
  68433. 801bc50: f004 fe42 bl 80208d8 <tcp_send_fin>
  68434. 801bc54: 4603 mov r3, r0
  68435. 801bc56: 73fb strb r3, [r7, #15]
  68436. if (err == ERR_OK) {
  68437. 801bc58: f997 300f ldrsb.w r3, [r7, #15]
  68438. 801bc5c: 2b00 cmp r3, #0
  68439. 801bc5e: d11f bne.n 801bca0 <tcp_close_shutdown_fin+0x84>
  68440. tcp_backlog_accepted(pcb);
  68441. MIB2_STATS_INC(mib2.tcpattemptfails);
  68442. pcb->state = FIN_WAIT_1;
  68443. 801bc60: 687b ldr r3, [r7, #4]
  68444. 801bc62: 2205 movs r2, #5
  68445. 801bc64: 751a strb r2, [r3, #20]
  68446. }
  68447. break;
  68448. 801bc66: e01b b.n 801bca0 <tcp_close_shutdown_fin+0x84>
  68449. case ESTABLISHED:
  68450. err = tcp_send_fin(pcb);
  68451. 801bc68: 6878 ldr r0, [r7, #4]
  68452. 801bc6a: f004 fe35 bl 80208d8 <tcp_send_fin>
  68453. 801bc6e: 4603 mov r3, r0
  68454. 801bc70: 73fb strb r3, [r7, #15]
  68455. if (err == ERR_OK) {
  68456. 801bc72: f997 300f ldrsb.w r3, [r7, #15]
  68457. 801bc76: 2b00 cmp r3, #0
  68458. 801bc78: d114 bne.n 801bca4 <tcp_close_shutdown_fin+0x88>
  68459. MIB2_STATS_INC(mib2.tcpestabresets);
  68460. pcb->state = FIN_WAIT_1;
  68461. 801bc7a: 687b ldr r3, [r7, #4]
  68462. 801bc7c: 2205 movs r2, #5
  68463. 801bc7e: 751a strb r2, [r3, #20]
  68464. }
  68465. break;
  68466. 801bc80: e010 b.n 801bca4 <tcp_close_shutdown_fin+0x88>
  68467. case CLOSE_WAIT:
  68468. err = tcp_send_fin(pcb);
  68469. 801bc82: 6878 ldr r0, [r7, #4]
  68470. 801bc84: f004 fe28 bl 80208d8 <tcp_send_fin>
  68471. 801bc88: 4603 mov r3, r0
  68472. 801bc8a: 73fb strb r3, [r7, #15]
  68473. if (err == ERR_OK) {
  68474. 801bc8c: f997 300f ldrsb.w r3, [r7, #15]
  68475. 801bc90: 2b00 cmp r3, #0
  68476. 801bc92: d109 bne.n 801bca8 <tcp_close_shutdown_fin+0x8c>
  68477. MIB2_STATS_INC(mib2.tcpestabresets);
  68478. pcb->state = LAST_ACK;
  68479. 801bc94: 687b ldr r3, [r7, #4]
  68480. 801bc96: 2209 movs r2, #9
  68481. 801bc98: 751a strb r2, [r3, #20]
  68482. }
  68483. break;
  68484. 801bc9a: e005 b.n 801bca8 <tcp_close_shutdown_fin+0x8c>
  68485. default:
  68486. /* Has already been closed, do nothing. */
  68487. return ERR_OK;
  68488. 801bc9c: 2300 movs r3, #0
  68489. 801bc9e: e01c b.n 801bcda <tcp_close_shutdown_fin+0xbe>
  68490. break;
  68491. 801bca0: bf00 nop
  68492. 801bca2: e002 b.n 801bcaa <tcp_close_shutdown_fin+0x8e>
  68493. break;
  68494. 801bca4: bf00 nop
  68495. 801bca6: e000 b.n 801bcaa <tcp_close_shutdown_fin+0x8e>
  68496. break;
  68497. 801bca8: bf00 nop
  68498. }
  68499. if (err == ERR_OK) {
  68500. 801bcaa: f997 300f ldrsb.w r3, [r7, #15]
  68501. 801bcae: 2b00 cmp r3, #0
  68502. 801bcb0: d103 bne.n 801bcba <tcp_close_shutdown_fin+0x9e>
  68503. /* To ensure all data has been sent when tcp_close returns, we have
  68504. to make sure tcp_output doesn't fail.
  68505. Since we don't really have to ensure all data has been sent when tcp_close
  68506. returns (unsent data is sent from tcp timer functions, also), we don't care
  68507. for the return value of tcp_output for now. */
  68508. tcp_output(pcb);
  68509. 801bcb2: 6878 ldr r0, [r7, #4]
  68510. 801bcb4: f004 ff4e bl 8020b54 <tcp_output>
  68511. 801bcb8: e00d b.n 801bcd6 <tcp_close_shutdown_fin+0xba>
  68512. } else if (err == ERR_MEM) {
  68513. 801bcba: f997 300f ldrsb.w r3, [r7, #15]
  68514. 801bcbe: f1b3 3fff cmp.w r3, #4294967295 @ 0xffffffff
  68515. 801bcc2: d108 bne.n 801bcd6 <tcp_close_shutdown_fin+0xba>
  68516. /* Mark this pcb for closing. Closing is retried from tcp_tmr. */
  68517. tcp_set_flags(pcb, TF_CLOSEPEND);
  68518. 801bcc4: 687b ldr r3, [r7, #4]
  68519. 801bcc6: 8b5b ldrh r3, [r3, #26]
  68520. 801bcc8: f043 0308 orr.w r3, r3, #8
  68521. 801bccc: b29a uxth r2, r3
  68522. 801bcce: 687b ldr r3, [r7, #4]
  68523. 801bcd0: 835a strh r2, [r3, #26]
  68524. /* We have to return ERR_OK from here to indicate to the callers that this
  68525. pcb should not be used any more as it will be freed soon via tcp_tmr.
  68526. This is OK here since sending FIN does not guarantee a time frime for
  68527. actually freeing the pcb, either (it is left in closure states for
  68528. remote ACK or timeout) */
  68529. return ERR_OK;
  68530. 801bcd2: 2300 movs r3, #0
  68531. 801bcd4: e001 b.n 801bcda <tcp_close_shutdown_fin+0xbe>
  68532. }
  68533. return err;
  68534. 801bcd6: f997 300f ldrsb.w r3, [r7, #15]
  68535. }
  68536. 801bcda: 4618 mov r0, r3
  68537. 801bcdc: 3710 adds r7, #16
  68538. 801bcde: 46bd mov sp, r7
  68539. 801bce0: bd80 pop {r7, pc}
  68540. 801bce2: bf00 nop
  68541. 801bce4: 0802f5a8 .word 0x0802f5a8
  68542. 801bce8: 0802f658 .word 0x0802f658
  68543. 801bcec: 0802f5ec .word 0x0802f5ec
  68544. 0801bcf0 <tcp_close>:
  68545. * @return ERR_OK if connection has been closed
  68546. * another err_t if closing failed and pcb is not freed
  68547. */
  68548. err_t
  68549. tcp_close(struct tcp_pcb *pcb)
  68550. {
  68551. 801bcf0: b580 push {r7, lr}
  68552. 801bcf2: b082 sub sp, #8
  68553. 801bcf4: af00 add r7, sp, #0
  68554. 801bcf6: 6078 str r0, [r7, #4]
  68555. LWIP_ASSERT_CORE_LOCKED();
  68556. 801bcf8: f7f5 f990 bl 801101c <sys_check_core_locking>
  68557. LWIP_ERROR("tcp_close: invalid pcb", pcb != NULL, return ERR_ARG);
  68558. 801bcfc: 687b ldr r3, [r7, #4]
  68559. 801bcfe: 2b00 cmp r3, #0
  68560. 801bd00: d109 bne.n 801bd16 <tcp_close+0x26>
  68561. 801bd02: 4b0f ldr r3, [pc, #60] @ (801bd40 <tcp_close+0x50>)
  68562. 801bd04: f44f 72f4 mov.w r2, #488 @ 0x1e8
  68563. 801bd08: 490e ldr r1, [pc, #56] @ (801bd44 <tcp_close+0x54>)
  68564. 801bd0a: 480f ldr r0, [pc, #60] @ (801bd48 <tcp_close+0x58>)
  68565. 801bd0c: f00e fdae bl 802a86c <iprintf>
  68566. 801bd10: f06f 030f mvn.w r3, #15
  68567. 801bd14: e00f b.n 801bd36 <tcp_close+0x46>
  68568. LWIP_DEBUGF(TCP_DEBUG, ("tcp_close: closing in "));
  68569. tcp_debug_print_state(pcb->state);
  68570. if (pcb->state != LISTEN) {
  68571. 801bd16: 687b ldr r3, [r7, #4]
  68572. 801bd18: 7d1b ldrb r3, [r3, #20]
  68573. 801bd1a: 2b01 cmp r3, #1
  68574. 801bd1c: d006 beq.n 801bd2c <tcp_close+0x3c>
  68575. /* Set a flag not to receive any more data... */
  68576. tcp_set_flags(pcb, TF_RXCLOSED);
  68577. 801bd1e: 687b ldr r3, [r7, #4]
  68578. 801bd20: 8b5b ldrh r3, [r3, #26]
  68579. 801bd22: f043 0310 orr.w r3, r3, #16
  68580. 801bd26: b29a uxth r2, r3
  68581. 801bd28: 687b ldr r3, [r7, #4]
  68582. 801bd2a: 835a strh r2, [r3, #26]
  68583. }
  68584. /* ... and close */
  68585. return tcp_close_shutdown(pcb, 1);
  68586. 801bd2c: 2101 movs r1, #1
  68587. 801bd2e: 6878 ldr r0, [r7, #4]
  68588. 801bd30: f7ff fe92 bl 801ba58 <tcp_close_shutdown>
  68589. 801bd34: 4603 mov r3, r0
  68590. }
  68591. 801bd36: 4618 mov r0, r3
  68592. 801bd38: 3708 adds r7, #8
  68593. 801bd3a: 46bd mov sp, r7
  68594. 801bd3c: bd80 pop {r7, pc}
  68595. 801bd3e: bf00 nop
  68596. 801bd40: 0802f5a8 .word 0x0802f5a8
  68597. 801bd44: 0802f6b8 .word 0x0802f6b8
  68598. 801bd48: 0802f5ec .word 0x0802f5ec
  68599. 0801bd4c <tcp_shutdown>:
  68600. * @return ERR_OK if shutdown succeeded (or the PCB has already been shut down)
  68601. * another err_t on error.
  68602. */
  68603. err_t
  68604. tcp_shutdown(struct tcp_pcb *pcb, int shut_rx, int shut_tx)
  68605. {
  68606. 801bd4c: b580 push {r7, lr}
  68607. 801bd4e: b084 sub sp, #16
  68608. 801bd50: af00 add r7, sp, #0
  68609. 801bd52: 60f8 str r0, [r7, #12]
  68610. 801bd54: 60b9 str r1, [r7, #8]
  68611. 801bd56: 607a str r2, [r7, #4]
  68612. LWIP_ASSERT_CORE_LOCKED();
  68613. 801bd58: f7f5 f960 bl 801101c <sys_check_core_locking>
  68614. LWIP_ERROR("tcp_shutdown: invalid pcb", pcb != NULL, return ERR_ARG);
  68615. 801bd5c: 68fb ldr r3, [r7, #12]
  68616. 801bd5e: 2b00 cmp r3, #0
  68617. 801bd60: d109 bne.n 801bd76 <tcp_shutdown+0x2a>
  68618. 801bd62: 4b26 ldr r3, [pc, #152] @ (801bdfc <tcp_shutdown+0xb0>)
  68619. 801bd64: f240 2207 movw r2, #519 @ 0x207
  68620. 801bd68: 4925 ldr r1, [pc, #148] @ (801be00 <tcp_shutdown+0xb4>)
  68621. 801bd6a: 4826 ldr r0, [pc, #152] @ (801be04 <tcp_shutdown+0xb8>)
  68622. 801bd6c: f00e fd7e bl 802a86c <iprintf>
  68623. 801bd70: f06f 030f mvn.w r3, #15
  68624. 801bd74: e03d b.n 801bdf2 <tcp_shutdown+0xa6>
  68625. if (pcb->state == LISTEN) {
  68626. 801bd76: 68fb ldr r3, [r7, #12]
  68627. 801bd78: 7d1b ldrb r3, [r3, #20]
  68628. 801bd7a: 2b01 cmp r3, #1
  68629. 801bd7c: d102 bne.n 801bd84 <tcp_shutdown+0x38>
  68630. return ERR_CONN;
  68631. 801bd7e: f06f 030a mvn.w r3, #10
  68632. 801bd82: e036 b.n 801bdf2 <tcp_shutdown+0xa6>
  68633. }
  68634. if (shut_rx) {
  68635. 801bd84: 68bb ldr r3, [r7, #8]
  68636. 801bd86: 2b00 cmp r3, #0
  68637. 801bd88: d01b beq.n 801bdc2 <tcp_shutdown+0x76>
  68638. /* shut down the receive side: set a flag not to receive any more data... */
  68639. tcp_set_flags(pcb, TF_RXCLOSED);
  68640. 801bd8a: 68fb ldr r3, [r7, #12]
  68641. 801bd8c: 8b5b ldrh r3, [r3, #26]
  68642. 801bd8e: f043 0310 orr.w r3, r3, #16
  68643. 801bd92: b29a uxth r2, r3
  68644. 801bd94: 68fb ldr r3, [r7, #12]
  68645. 801bd96: 835a strh r2, [r3, #26]
  68646. if (shut_tx) {
  68647. 801bd98: 687b ldr r3, [r7, #4]
  68648. 801bd9a: 2b00 cmp r3, #0
  68649. 801bd9c: d005 beq.n 801bdaa <tcp_shutdown+0x5e>
  68650. /* shutting down the tx AND rx side is the same as closing for the raw API */
  68651. return tcp_close_shutdown(pcb, 1);
  68652. 801bd9e: 2101 movs r1, #1
  68653. 801bda0: 68f8 ldr r0, [r7, #12]
  68654. 801bda2: f7ff fe59 bl 801ba58 <tcp_close_shutdown>
  68655. 801bda6: 4603 mov r3, r0
  68656. 801bda8: e023 b.n 801bdf2 <tcp_shutdown+0xa6>
  68657. }
  68658. /* ... and free buffered data */
  68659. if (pcb->refused_data != NULL) {
  68660. 801bdaa: 68fb ldr r3, [r7, #12]
  68661. 801bdac: 6f9b ldr r3, [r3, #120] @ 0x78
  68662. 801bdae: 2b00 cmp r3, #0
  68663. 801bdb0: d007 beq.n 801bdc2 <tcp_shutdown+0x76>
  68664. pbuf_free(pcb->refused_data);
  68665. 801bdb2: 68fb ldr r3, [r7, #12]
  68666. 801bdb4: 6f9b ldr r3, [r3, #120] @ 0x78
  68667. 801bdb6: 4618 mov r0, r3
  68668. 801bdb8: f7ff fae0 bl 801b37c <pbuf_free>
  68669. pcb->refused_data = NULL;
  68670. 801bdbc: 68fb ldr r3, [r7, #12]
  68671. 801bdbe: 2200 movs r2, #0
  68672. 801bdc0: 679a str r2, [r3, #120] @ 0x78
  68673. }
  68674. }
  68675. if (shut_tx) {
  68676. 801bdc2: 687b ldr r3, [r7, #4]
  68677. 801bdc4: 2b00 cmp r3, #0
  68678. 801bdc6: d013 beq.n 801bdf0 <tcp_shutdown+0xa4>
  68679. /* This can't happen twice since if it succeeds, the pcb's state is changed.
  68680. Only close in these states as the others directly deallocate the PCB */
  68681. switch (pcb->state) {
  68682. 801bdc8: 68fb ldr r3, [r7, #12]
  68683. 801bdca: 7d1b ldrb r3, [r3, #20]
  68684. 801bdcc: 2b04 cmp r3, #4
  68685. 801bdce: dc02 bgt.n 801bdd6 <tcp_shutdown+0x8a>
  68686. 801bdd0: 2b03 cmp r3, #3
  68687. 801bdd2: da02 bge.n 801bdda <tcp_shutdown+0x8e>
  68688. 801bdd4: e009 b.n 801bdea <tcp_shutdown+0x9e>
  68689. 801bdd6: 2b07 cmp r3, #7
  68690. 801bdd8: d107 bne.n 801bdea <tcp_shutdown+0x9e>
  68691. case SYN_RCVD:
  68692. case ESTABLISHED:
  68693. case CLOSE_WAIT:
  68694. return tcp_close_shutdown(pcb, (u8_t)shut_rx);
  68695. 801bdda: 68bb ldr r3, [r7, #8]
  68696. 801bddc: b2db uxtb r3, r3
  68697. 801bdde: 4619 mov r1, r3
  68698. 801bde0: 68f8 ldr r0, [r7, #12]
  68699. 801bde2: f7ff fe39 bl 801ba58 <tcp_close_shutdown>
  68700. 801bde6: 4603 mov r3, r0
  68701. 801bde8: e003 b.n 801bdf2 <tcp_shutdown+0xa6>
  68702. default:
  68703. /* Not (yet?) connected, cannot shutdown the TX side as that would bring us
  68704. into CLOSED state, where the PCB is deallocated. */
  68705. return ERR_CONN;
  68706. 801bdea: f06f 030a mvn.w r3, #10
  68707. 801bdee: e000 b.n 801bdf2 <tcp_shutdown+0xa6>
  68708. }
  68709. }
  68710. return ERR_OK;
  68711. 801bdf0: 2300 movs r3, #0
  68712. }
  68713. 801bdf2: 4618 mov r0, r3
  68714. 801bdf4: 3710 adds r7, #16
  68715. 801bdf6: 46bd mov sp, r7
  68716. 801bdf8: bd80 pop {r7, pc}
  68717. 801bdfa: bf00 nop
  68718. 801bdfc: 0802f5a8 .word 0x0802f5a8
  68719. 801be00: 0802f6d0 .word 0x0802f6d0
  68720. 801be04: 0802f5ec .word 0x0802f5ec
  68721. 0801be08 <tcp_abandon>:
  68722. * @param pcb the tcp_pcb to abort
  68723. * @param reset boolean to indicate whether a reset should be sent
  68724. */
  68725. void
  68726. tcp_abandon(struct tcp_pcb *pcb, int reset)
  68727. {
  68728. 801be08: b580 push {r7, lr}
  68729. 801be0a: b08e sub sp, #56 @ 0x38
  68730. 801be0c: af04 add r7, sp, #16
  68731. 801be0e: 6078 str r0, [r7, #4]
  68732. 801be10: 6039 str r1, [r7, #0]
  68733. #if LWIP_CALLBACK_API
  68734. tcp_err_fn errf;
  68735. #endif /* LWIP_CALLBACK_API */
  68736. void *errf_arg;
  68737. LWIP_ASSERT_CORE_LOCKED();
  68738. 801be12: f7f5 f903 bl 801101c <sys_check_core_locking>
  68739. LWIP_ERROR("tcp_abandon: invalid pcb", pcb != NULL, return);
  68740. 801be16: 687b ldr r3, [r7, #4]
  68741. 801be18: 2b00 cmp r3, #0
  68742. 801be1a: d107 bne.n 801be2c <tcp_abandon+0x24>
  68743. 801be1c: 4b52 ldr r3, [pc, #328] @ (801bf68 <tcp_abandon+0x160>)
  68744. 801be1e: f240 223d movw r2, #573 @ 0x23d
  68745. 801be22: 4952 ldr r1, [pc, #328] @ (801bf6c <tcp_abandon+0x164>)
  68746. 801be24: 4852 ldr r0, [pc, #328] @ (801bf70 <tcp_abandon+0x168>)
  68747. 801be26: f00e fd21 bl 802a86c <iprintf>
  68748. 801be2a: e099 b.n 801bf60 <tcp_abandon+0x158>
  68749. /* pcb->state LISTEN not allowed here */
  68750. LWIP_ASSERT("don't call tcp_abort/tcp_abandon for listen-pcbs",
  68751. 801be2c: 687b ldr r3, [r7, #4]
  68752. 801be2e: 7d1b ldrb r3, [r3, #20]
  68753. 801be30: 2b01 cmp r3, #1
  68754. 801be32: d106 bne.n 801be42 <tcp_abandon+0x3a>
  68755. 801be34: 4b4c ldr r3, [pc, #304] @ (801bf68 <tcp_abandon+0x160>)
  68756. 801be36: f44f 7210 mov.w r2, #576 @ 0x240
  68757. 801be3a: 494e ldr r1, [pc, #312] @ (801bf74 <tcp_abandon+0x16c>)
  68758. 801be3c: 484c ldr r0, [pc, #304] @ (801bf70 <tcp_abandon+0x168>)
  68759. 801be3e: f00e fd15 bl 802a86c <iprintf>
  68760. pcb->state != LISTEN);
  68761. /* Figure out on which TCP PCB list we are, and remove us. If we
  68762. are in an active state, call the receive function associated with
  68763. the PCB with a NULL argument, and send an RST to the remote end. */
  68764. if (pcb->state == TIME_WAIT) {
  68765. 801be42: 687b ldr r3, [r7, #4]
  68766. 801be44: 7d1b ldrb r3, [r3, #20]
  68767. 801be46: 2b0a cmp r3, #10
  68768. 801be48: d107 bne.n 801be5a <tcp_abandon+0x52>
  68769. tcp_pcb_remove(&tcp_tw_pcbs, pcb);
  68770. 801be4a: 6879 ldr r1, [r7, #4]
  68771. 801be4c: 484a ldr r0, [pc, #296] @ (801bf78 <tcp_abandon+0x170>)
  68772. 801be4e: f001 fa03 bl 801d258 <tcp_pcb_remove>
  68773. tcp_free(pcb);
  68774. 801be52: 6878 ldr r0, [r7, #4]
  68775. 801be54: f7ff fd4e bl 801b8f4 <tcp_free>
  68776. 801be58: e082 b.n 801bf60 <tcp_abandon+0x158>
  68777. } else {
  68778. int send_rst = 0;
  68779. 801be5a: 2300 movs r3, #0
  68780. 801be5c: 627b str r3, [r7, #36] @ 0x24
  68781. u16_t local_port = 0;
  68782. 801be5e: 2300 movs r3, #0
  68783. 801be60: 847b strh r3, [r7, #34] @ 0x22
  68784. enum tcp_state last_state;
  68785. seqno = pcb->snd_nxt;
  68786. 801be62: 687b ldr r3, [r7, #4]
  68787. 801be64: 6d1b ldr r3, [r3, #80] @ 0x50
  68788. 801be66: 61bb str r3, [r7, #24]
  68789. ackno = pcb->rcv_nxt;
  68790. 801be68: 687b ldr r3, [r7, #4]
  68791. 801be6a: 6a5b ldr r3, [r3, #36] @ 0x24
  68792. 801be6c: 617b str r3, [r7, #20]
  68793. #if LWIP_CALLBACK_API
  68794. errf = pcb->errf;
  68795. 801be6e: 687b ldr r3, [r7, #4]
  68796. 801be70: f8d3 3090 ldr.w r3, [r3, #144] @ 0x90
  68797. 801be74: 613b str r3, [r7, #16]
  68798. #endif /* LWIP_CALLBACK_API */
  68799. errf_arg = pcb->callback_arg;
  68800. 801be76: 687b ldr r3, [r7, #4]
  68801. 801be78: 691b ldr r3, [r3, #16]
  68802. 801be7a: 60fb str r3, [r7, #12]
  68803. if (pcb->state == CLOSED) {
  68804. 801be7c: 687b ldr r3, [r7, #4]
  68805. 801be7e: 7d1b ldrb r3, [r3, #20]
  68806. 801be80: 2b00 cmp r3, #0
  68807. 801be82: d126 bne.n 801bed2 <tcp_abandon+0xca>
  68808. if (pcb->local_port != 0) {
  68809. 801be84: 687b ldr r3, [r7, #4]
  68810. 801be86: 8adb ldrh r3, [r3, #22]
  68811. 801be88: 2b00 cmp r3, #0
  68812. 801be8a: d02e beq.n 801beea <tcp_abandon+0xe2>
  68813. /* bound, not yet opened */
  68814. TCP_RMV(&tcp_bound_pcbs, pcb);
  68815. 801be8c: 4b3b ldr r3, [pc, #236] @ (801bf7c <tcp_abandon+0x174>)
  68816. 801be8e: 681b ldr r3, [r3, #0]
  68817. 801be90: 687a ldr r2, [r7, #4]
  68818. 801be92: 429a cmp r2, r3
  68819. 801be94: d105 bne.n 801bea2 <tcp_abandon+0x9a>
  68820. 801be96: 4b39 ldr r3, [pc, #228] @ (801bf7c <tcp_abandon+0x174>)
  68821. 801be98: 681b ldr r3, [r3, #0]
  68822. 801be9a: 68db ldr r3, [r3, #12]
  68823. 801be9c: 4a37 ldr r2, [pc, #220] @ (801bf7c <tcp_abandon+0x174>)
  68824. 801be9e: 6013 str r3, [r2, #0]
  68825. 801bea0: e013 b.n 801beca <tcp_abandon+0xc2>
  68826. 801bea2: 4b36 ldr r3, [pc, #216] @ (801bf7c <tcp_abandon+0x174>)
  68827. 801bea4: 681b ldr r3, [r3, #0]
  68828. 801bea6: 61fb str r3, [r7, #28]
  68829. 801bea8: e00c b.n 801bec4 <tcp_abandon+0xbc>
  68830. 801beaa: 69fb ldr r3, [r7, #28]
  68831. 801beac: 68db ldr r3, [r3, #12]
  68832. 801beae: 687a ldr r2, [r7, #4]
  68833. 801beb0: 429a cmp r2, r3
  68834. 801beb2: d104 bne.n 801bebe <tcp_abandon+0xb6>
  68835. 801beb4: 687b ldr r3, [r7, #4]
  68836. 801beb6: 68da ldr r2, [r3, #12]
  68837. 801beb8: 69fb ldr r3, [r7, #28]
  68838. 801beba: 60da str r2, [r3, #12]
  68839. 801bebc: e005 b.n 801beca <tcp_abandon+0xc2>
  68840. 801bebe: 69fb ldr r3, [r7, #28]
  68841. 801bec0: 68db ldr r3, [r3, #12]
  68842. 801bec2: 61fb str r3, [r7, #28]
  68843. 801bec4: 69fb ldr r3, [r7, #28]
  68844. 801bec6: 2b00 cmp r3, #0
  68845. 801bec8: d1ef bne.n 801beaa <tcp_abandon+0xa2>
  68846. 801beca: 687b ldr r3, [r7, #4]
  68847. 801becc: 2200 movs r2, #0
  68848. 801bece: 60da str r2, [r3, #12]
  68849. 801bed0: e00b b.n 801beea <tcp_abandon+0xe2>
  68850. }
  68851. } else {
  68852. send_rst = reset;
  68853. 801bed2: 683b ldr r3, [r7, #0]
  68854. 801bed4: 627b str r3, [r7, #36] @ 0x24
  68855. local_port = pcb->local_port;
  68856. 801bed6: 687b ldr r3, [r7, #4]
  68857. 801bed8: 8adb ldrh r3, [r3, #22]
  68858. 801beda: 847b strh r3, [r7, #34] @ 0x22
  68859. TCP_PCB_REMOVE_ACTIVE(pcb);
  68860. 801bedc: 6879 ldr r1, [r7, #4]
  68861. 801bede: 4828 ldr r0, [pc, #160] @ (801bf80 <tcp_abandon+0x178>)
  68862. 801bee0: f001 f9ba bl 801d258 <tcp_pcb_remove>
  68863. 801bee4: 4b27 ldr r3, [pc, #156] @ (801bf84 <tcp_abandon+0x17c>)
  68864. 801bee6: 2201 movs r2, #1
  68865. 801bee8: 701a strb r2, [r3, #0]
  68866. }
  68867. if (pcb->unacked != NULL) {
  68868. 801beea: 687b ldr r3, [r7, #4]
  68869. 801beec: 6f1b ldr r3, [r3, #112] @ 0x70
  68870. 801beee: 2b00 cmp r3, #0
  68871. 801bef0: d004 beq.n 801befc <tcp_abandon+0xf4>
  68872. tcp_segs_free(pcb->unacked);
  68873. 801bef2: 687b ldr r3, [r7, #4]
  68874. 801bef4: 6f1b ldr r3, [r3, #112] @ 0x70
  68875. 801bef6: 4618 mov r0, r3
  68876. 801bef8: f000 fe84 bl 801cc04 <tcp_segs_free>
  68877. }
  68878. if (pcb->unsent != NULL) {
  68879. 801befc: 687b ldr r3, [r7, #4]
  68880. 801befe: 6edb ldr r3, [r3, #108] @ 0x6c
  68881. 801bf00: 2b00 cmp r3, #0
  68882. 801bf02: d004 beq.n 801bf0e <tcp_abandon+0x106>
  68883. tcp_segs_free(pcb->unsent);
  68884. 801bf04: 687b ldr r3, [r7, #4]
  68885. 801bf06: 6edb ldr r3, [r3, #108] @ 0x6c
  68886. 801bf08: 4618 mov r0, r3
  68887. 801bf0a: f000 fe7b bl 801cc04 <tcp_segs_free>
  68888. }
  68889. #if TCP_QUEUE_OOSEQ
  68890. if (pcb->ooseq != NULL) {
  68891. 801bf0e: 687b ldr r3, [r7, #4]
  68892. 801bf10: 6f5b ldr r3, [r3, #116] @ 0x74
  68893. 801bf12: 2b00 cmp r3, #0
  68894. 801bf14: d004 beq.n 801bf20 <tcp_abandon+0x118>
  68895. tcp_segs_free(pcb->ooseq);
  68896. 801bf16: 687b ldr r3, [r7, #4]
  68897. 801bf18: 6f5b ldr r3, [r3, #116] @ 0x74
  68898. 801bf1a: 4618 mov r0, r3
  68899. 801bf1c: f000 fe72 bl 801cc04 <tcp_segs_free>
  68900. }
  68901. #endif /* TCP_QUEUE_OOSEQ */
  68902. tcp_backlog_accepted(pcb);
  68903. if (send_rst) {
  68904. 801bf20: 6a7b ldr r3, [r7, #36] @ 0x24
  68905. 801bf22: 2b00 cmp r3, #0
  68906. 801bf24: d00e beq.n 801bf44 <tcp_abandon+0x13c>
  68907. LWIP_DEBUGF(TCP_RST_DEBUG, ("tcp_abandon: sending RST\n"));
  68908. tcp_rst(pcb, seqno, ackno, &pcb->local_ip, &pcb->remote_ip, local_port, pcb->remote_port);
  68909. 801bf26: 6879 ldr r1, [r7, #4]
  68910. 801bf28: 687b ldr r3, [r7, #4]
  68911. 801bf2a: 3304 adds r3, #4
  68912. 801bf2c: 687a ldr r2, [r7, #4]
  68913. 801bf2e: 8b12 ldrh r2, [r2, #24]
  68914. 801bf30: 9202 str r2, [sp, #8]
  68915. 801bf32: 8c7a ldrh r2, [r7, #34] @ 0x22
  68916. 801bf34: 9201 str r2, [sp, #4]
  68917. 801bf36: 9300 str r3, [sp, #0]
  68918. 801bf38: 460b mov r3, r1
  68919. 801bf3a: 697a ldr r2, [r7, #20]
  68920. 801bf3c: 69b9 ldr r1, [r7, #24]
  68921. 801bf3e: 6878 ldr r0, [r7, #4]
  68922. 801bf40: f005 fbca bl 80216d8 <tcp_rst>
  68923. }
  68924. last_state = pcb->state;
  68925. 801bf44: 687b ldr r3, [r7, #4]
  68926. 801bf46: 7d1b ldrb r3, [r3, #20]
  68927. 801bf48: 72fb strb r3, [r7, #11]
  68928. tcp_free(pcb);
  68929. 801bf4a: 6878 ldr r0, [r7, #4]
  68930. 801bf4c: f7ff fcd2 bl 801b8f4 <tcp_free>
  68931. TCP_EVENT_ERR(last_state, errf, errf_arg, ERR_ABRT);
  68932. 801bf50: 693b ldr r3, [r7, #16]
  68933. 801bf52: 2b00 cmp r3, #0
  68934. 801bf54: d004 beq.n 801bf60 <tcp_abandon+0x158>
  68935. 801bf56: 693b ldr r3, [r7, #16]
  68936. 801bf58: f06f 010c mvn.w r1, #12
  68937. 801bf5c: 68f8 ldr r0, [r7, #12]
  68938. 801bf5e: 4798 blx r3
  68939. }
  68940. }
  68941. 801bf60: 3728 adds r7, #40 @ 0x28
  68942. 801bf62: 46bd mov sp, r7
  68943. 801bf64: bd80 pop {r7, pc}
  68944. 801bf66: bf00 nop
  68945. 801bf68: 0802f5a8 .word 0x0802f5a8
  68946. 801bf6c: 0802f6ec .word 0x0802f6ec
  68947. 801bf70: 0802f5ec .word 0x0802f5ec
  68948. 801bf74: 0802f708 .word 0x0802f708
  68949. 801bf78: 2402af78 .word 0x2402af78
  68950. 801bf7c: 2402af6c .word 0x2402af6c
  68951. 801bf80: 2402af74 .word 0x2402af74
  68952. 801bf84: 2402af7c .word 0x2402af7c
  68953. 0801bf88 <tcp_abort>:
  68954. *
  68955. * @param pcb the tcp pcb to abort
  68956. */
  68957. void
  68958. tcp_abort(struct tcp_pcb *pcb)
  68959. {
  68960. 801bf88: b580 push {r7, lr}
  68961. 801bf8a: b082 sub sp, #8
  68962. 801bf8c: af00 add r7, sp, #0
  68963. 801bf8e: 6078 str r0, [r7, #4]
  68964. tcp_abandon(pcb, 1);
  68965. 801bf90: 2101 movs r1, #1
  68966. 801bf92: 6878 ldr r0, [r7, #4]
  68967. 801bf94: f7ff ff38 bl 801be08 <tcp_abandon>
  68968. }
  68969. 801bf98: bf00 nop
  68970. 801bf9a: 3708 adds r7, #8
  68971. 801bf9c: 46bd mov sp, r7
  68972. 801bf9e: bd80 pop {r7, pc}
  68973. 0801bfa0 <tcp_update_rcv_ann_wnd>:
  68974. * Returns how much extra window would be advertised if we sent an
  68975. * update now.
  68976. */
  68977. u32_t
  68978. tcp_update_rcv_ann_wnd(struct tcp_pcb *pcb)
  68979. {
  68980. 801bfa0: b580 push {r7, lr}
  68981. 801bfa2: b084 sub sp, #16
  68982. 801bfa4: af00 add r7, sp, #0
  68983. 801bfa6: 6078 str r0, [r7, #4]
  68984. u32_t new_right_edge;
  68985. LWIP_ASSERT("tcp_update_rcv_ann_wnd: invalid pcb", pcb != NULL);
  68986. 801bfa8: 687b ldr r3, [r7, #4]
  68987. 801bfaa: 2b00 cmp r3, #0
  68988. 801bfac: d106 bne.n 801bfbc <tcp_update_rcv_ann_wnd+0x1c>
  68989. 801bfae: 4b25 ldr r3, [pc, #148] @ (801c044 <tcp_update_rcv_ann_wnd+0xa4>)
  68990. 801bfb0: f240 32a6 movw r2, #934 @ 0x3a6
  68991. 801bfb4: 4924 ldr r1, [pc, #144] @ (801c048 <tcp_update_rcv_ann_wnd+0xa8>)
  68992. 801bfb6: 4825 ldr r0, [pc, #148] @ (801c04c <tcp_update_rcv_ann_wnd+0xac>)
  68993. 801bfb8: f00e fc58 bl 802a86c <iprintf>
  68994. new_right_edge = pcb->rcv_nxt + pcb->rcv_wnd;
  68995. 801bfbc: 687b ldr r3, [r7, #4]
  68996. 801bfbe: 6a5b ldr r3, [r3, #36] @ 0x24
  68997. 801bfc0: 687a ldr r2, [r7, #4]
  68998. 801bfc2: 8d12 ldrh r2, [r2, #40] @ 0x28
  68999. 801bfc4: 4413 add r3, r2
  69000. 801bfc6: 60fb str r3, [r7, #12]
  69001. if (TCP_SEQ_GEQ(new_right_edge, pcb->rcv_ann_right_edge + LWIP_MIN((TCP_WND / 2), pcb->mss))) {
  69002. 801bfc8: 687b ldr r3, [r7, #4]
  69003. 801bfca: 6adb ldr r3, [r3, #44] @ 0x2c
  69004. 801bfcc: 687a ldr r2, [r7, #4]
  69005. 801bfce: 8e52 ldrh r2, [r2, #50] @ 0x32
  69006. 801bfd0: f640 3168 movw r1, #2920 @ 0xb68
  69007. 801bfd4: 428a cmp r2, r1
  69008. 801bfd6: bf28 it cs
  69009. 801bfd8: 460a movcs r2, r1
  69010. 801bfda: b292 uxth r2, r2
  69011. 801bfdc: 4413 add r3, r2
  69012. 801bfde: 68fa ldr r2, [r7, #12]
  69013. 801bfe0: 1ad3 subs r3, r2, r3
  69014. 801bfe2: 2b00 cmp r3, #0
  69015. 801bfe4: db08 blt.n 801bff8 <tcp_update_rcv_ann_wnd+0x58>
  69016. /* we can advertise more window */
  69017. pcb->rcv_ann_wnd = pcb->rcv_wnd;
  69018. 801bfe6: 687b ldr r3, [r7, #4]
  69019. 801bfe8: 8d1a ldrh r2, [r3, #40] @ 0x28
  69020. 801bfea: 687b ldr r3, [r7, #4]
  69021. 801bfec: 855a strh r2, [r3, #42] @ 0x2a
  69022. return new_right_edge - pcb->rcv_ann_right_edge;
  69023. 801bfee: 687b ldr r3, [r7, #4]
  69024. 801bff0: 6adb ldr r3, [r3, #44] @ 0x2c
  69025. 801bff2: 68fa ldr r2, [r7, #12]
  69026. 801bff4: 1ad3 subs r3, r2, r3
  69027. 801bff6: e020 b.n 801c03a <tcp_update_rcv_ann_wnd+0x9a>
  69028. } else {
  69029. if (TCP_SEQ_GT(pcb->rcv_nxt, pcb->rcv_ann_right_edge)) {
  69030. 801bff8: 687b ldr r3, [r7, #4]
  69031. 801bffa: 6a5a ldr r2, [r3, #36] @ 0x24
  69032. 801bffc: 687b ldr r3, [r7, #4]
  69033. 801bffe: 6adb ldr r3, [r3, #44] @ 0x2c
  69034. 801c000: 1ad3 subs r3, r2, r3
  69035. 801c002: 2b00 cmp r3, #0
  69036. 801c004: dd03 ble.n 801c00e <tcp_update_rcv_ann_wnd+0x6e>
  69037. /* Can happen due to other end sending out of advertised window,
  69038. * but within actual available (but not yet advertised) window */
  69039. pcb->rcv_ann_wnd = 0;
  69040. 801c006: 687b ldr r3, [r7, #4]
  69041. 801c008: 2200 movs r2, #0
  69042. 801c00a: 855a strh r2, [r3, #42] @ 0x2a
  69043. 801c00c: e014 b.n 801c038 <tcp_update_rcv_ann_wnd+0x98>
  69044. } else {
  69045. /* keep the right edge of window constant */
  69046. u32_t new_rcv_ann_wnd = pcb->rcv_ann_right_edge - pcb->rcv_nxt;
  69047. 801c00e: 687b ldr r3, [r7, #4]
  69048. 801c010: 6ada ldr r2, [r3, #44] @ 0x2c
  69049. 801c012: 687b ldr r3, [r7, #4]
  69050. 801c014: 6a5b ldr r3, [r3, #36] @ 0x24
  69051. 801c016: 1ad3 subs r3, r2, r3
  69052. 801c018: 60bb str r3, [r7, #8]
  69053. #if !LWIP_WND_SCALE
  69054. LWIP_ASSERT("new_rcv_ann_wnd <= 0xffff", new_rcv_ann_wnd <= 0xffff);
  69055. 801c01a: 68bb ldr r3, [r7, #8]
  69056. 801c01c: f5b3 3f80 cmp.w r3, #65536 @ 0x10000
  69057. 801c020: d306 bcc.n 801c030 <tcp_update_rcv_ann_wnd+0x90>
  69058. 801c022: 4b08 ldr r3, [pc, #32] @ (801c044 <tcp_update_rcv_ann_wnd+0xa4>)
  69059. 801c024: f240 32b6 movw r2, #950 @ 0x3b6
  69060. 801c028: 4909 ldr r1, [pc, #36] @ (801c050 <tcp_update_rcv_ann_wnd+0xb0>)
  69061. 801c02a: 4808 ldr r0, [pc, #32] @ (801c04c <tcp_update_rcv_ann_wnd+0xac>)
  69062. 801c02c: f00e fc1e bl 802a86c <iprintf>
  69063. #endif
  69064. pcb->rcv_ann_wnd = (tcpwnd_size_t)new_rcv_ann_wnd;
  69065. 801c030: 68bb ldr r3, [r7, #8]
  69066. 801c032: b29a uxth r2, r3
  69067. 801c034: 687b ldr r3, [r7, #4]
  69068. 801c036: 855a strh r2, [r3, #42] @ 0x2a
  69069. }
  69070. return 0;
  69071. 801c038: 2300 movs r3, #0
  69072. }
  69073. }
  69074. 801c03a: 4618 mov r0, r3
  69075. 801c03c: 3710 adds r7, #16
  69076. 801c03e: 46bd mov sp, r7
  69077. 801c040: bd80 pop {r7, pc}
  69078. 801c042: bf00 nop
  69079. 801c044: 0802f5a8 .word 0x0802f5a8
  69080. 801c048: 0802f804 .word 0x0802f804
  69081. 801c04c: 0802f5ec .word 0x0802f5ec
  69082. 801c050: 0802f828 .word 0x0802f828
  69083. 0801c054 <tcp_recved>:
  69084. * @param pcb the tcp_pcb for which data is read
  69085. * @param len the amount of bytes that have been read by the application
  69086. */
  69087. void
  69088. tcp_recved(struct tcp_pcb *pcb, u16_t len)
  69089. {
  69090. 801c054: b580 push {r7, lr}
  69091. 801c056: b084 sub sp, #16
  69092. 801c058: af00 add r7, sp, #0
  69093. 801c05a: 6078 str r0, [r7, #4]
  69094. 801c05c: 460b mov r3, r1
  69095. 801c05e: 807b strh r3, [r7, #2]
  69096. u32_t wnd_inflation;
  69097. tcpwnd_size_t rcv_wnd;
  69098. LWIP_ASSERT_CORE_LOCKED();
  69099. 801c060: f7f4 ffdc bl 801101c <sys_check_core_locking>
  69100. LWIP_ERROR("tcp_recved: invalid pcb", pcb != NULL, return);
  69101. 801c064: 687b ldr r3, [r7, #4]
  69102. 801c066: 2b00 cmp r3, #0
  69103. 801c068: d107 bne.n 801c07a <tcp_recved+0x26>
  69104. 801c06a: 4b20 ldr r3, [pc, #128] @ (801c0ec <tcp_recved+0x98>)
  69105. 801c06c: f240 32cf movw r2, #975 @ 0x3cf
  69106. 801c070: 491f ldr r1, [pc, #124] @ (801c0f0 <tcp_recved+0x9c>)
  69107. 801c072: 4820 ldr r0, [pc, #128] @ (801c0f4 <tcp_recved+0xa0>)
  69108. 801c074: f00e fbfa bl 802a86c <iprintf>
  69109. 801c078: e034 b.n 801c0e4 <tcp_recved+0x90>
  69110. /* pcb->state LISTEN not allowed here */
  69111. LWIP_ASSERT("don't call tcp_recved for listen-pcbs",
  69112. 801c07a: 687b ldr r3, [r7, #4]
  69113. 801c07c: 7d1b ldrb r3, [r3, #20]
  69114. 801c07e: 2b01 cmp r3, #1
  69115. 801c080: d106 bne.n 801c090 <tcp_recved+0x3c>
  69116. 801c082: 4b1a ldr r3, [pc, #104] @ (801c0ec <tcp_recved+0x98>)
  69117. 801c084: f240 32d2 movw r2, #978 @ 0x3d2
  69118. 801c088: 491b ldr r1, [pc, #108] @ (801c0f8 <tcp_recved+0xa4>)
  69119. 801c08a: 481a ldr r0, [pc, #104] @ (801c0f4 <tcp_recved+0xa0>)
  69120. 801c08c: f00e fbee bl 802a86c <iprintf>
  69121. pcb->state != LISTEN);
  69122. rcv_wnd = (tcpwnd_size_t)(pcb->rcv_wnd + len);
  69123. 801c090: 687b ldr r3, [r7, #4]
  69124. 801c092: 8d1a ldrh r2, [r3, #40] @ 0x28
  69125. 801c094: 887b ldrh r3, [r7, #2]
  69126. 801c096: 4413 add r3, r2
  69127. 801c098: 81fb strh r3, [r7, #14]
  69128. if ((rcv_wnd > TCP_WND_MAX(pcb)) || (rcv_wnd < pcb->rcv_wnd)) {
  69129. 801c09a: 89fb ldrh r3, [r7, #14]
  69130. 801c09c: f241 62d0 movw r2, #5840 @ 0x16d0
  69131. 801c0a0: 4293 cmp r3, r2
  69132. 801c0a2: d804 bhi.n 801c0ae <tcp_recved+0x5a>
  69133. 801c0a4: 687b ldr r3, [r7, #4]
  69134. 801c0a6: 8d1b ldrh r3, [r3, #40] @ 0x28
  69135. 801c0a8: 89fa ldrh r2, [r7, #14]
  69136. 801c0aa: 429a cmp r2, r3
  69137. 801c0ac: d204 bcs.n 801c0b8 <tcp_recved+0x64>
  69138. /* window got too big or tcpwnd_size_t overflow */
  69139. LWIP_DEBUGF(TCP_DEBUG, ("tcp_recved: window got too big or tcpwnd_size_t overflow\n"));
  69140. pcb->rcv_wnd = TCP_WND_MAX(pcb);
  69141. 801c0ae: 687b ldr r3, [r7, #4]
  69142. 801c0b0: f241 62d0 movw r2, #5840 @ 0x16d0
  69143. 801c0b4: 851a strh r2, [r3, #40] @ 0x28
  69144. 801c0b6: e002 b.n 801c0be <tcp_recved+0x6a>
  69145. } else {
  69146. pcb->rcv_wnd = rcv_wnd;
  69147. 801c0b8: 687b ldr r3, [r7, #4]
  69148. 801c0ba: 89fa ldrh r2, [r7, #14]
  69149. 801c0bc: 851a strh r2, [r3, #40] @ 0x28
  69150. }
  69151. wnd_inflation = tcp_update_rcv_ann_wnd(pcb);
  69152. 801c0be: 6878 ldr r0, [r7, #4]
  69153. 801c0c0: f7ff ff6e bl 801bfa0 <tcp_update_rcv_ann_wnd>
  69154. 801c0c4: 60b8 str r0, [r7, #8]
  69155. /* If the change in the right edge of window is significant (default
  69156. * watermark is TCP_WND/4), then send an explicit update now.
  69157. * Otherwise wait for a packet to be sent in the normal course of
  69158. * events (or more window to be available later) */
  69159. if (wnd_inflation >= TCP_WND_UPDATE_THRESHOLD) {
  69160. 801c0c6: 68bb ldr r3, [r7, #8]
  69161. 801c0c8: f240 52b3 movw r2, #1459 @ 0x5b3
  69162. 801c0cc: 4293 cmp r3, r2
  69163. 801c0ce: d909 bls.n 801c0e4 <tcp_recved+0x90>
  69164. tcp_ack_now(pcb);
  69165. 801c0d0: 687b ldr r3, [r7, #4]
  69166. 801c0d2: 8b5b ldrh r3, [r3, #26]
  69167. 801c0d4: f043 0302 orr.w r3, r3, #2
  69168. 801c0d8: b29a uxth r2, r3
  69169. 801c0da: 687b ldr r3, [r7, #4]
  69170. 801c0dc: 835a strh r2, [r3, #26]
  69171. tcp_output(pcb);
  69172. 801c0de: 6878 ldr r0, [r7, #4]
  69173. 801c0e0: f004 fd38 bl 8020b54 <tcp_output>
  69174. }
  69175. LWIP_DEBUGF(TCP_DEBUG, ("tcp_recved: received %"U16_F" bytes, wnd %"TCPWNDSIZE_F" (%"TCPWNDSIZE_F").\n",
  69176. len, pcb->rcv_wnd, (u16_t)(TCP_WND_MAX(pcb) - pcb->rcv_wnd)));
  69177. }
  69178. 801c0e4: 3710 adds r7, #16
  69179. 801c0e6: 46bd mov sp, r7
  69180. 801c0e8: bd80 pop {r7, pc}
  69181. 801c0ea: bf00 nop
  69182. 801c0ec: 0802f5a8 .word 0x0802f5a8
  69183. 801c0f0: 0802f844 .word 0x0802f844
  69184. 801c0f4: 0802f5ec .word 0x0802f5ec
  69185. 801c0f8: 0802f85c .word 0x0802f85c
  69186. 0801c0fc <tcp_new_port>:
  69187. *
  69188. * @return a new (free) local TCP port number
  69189. */
  69190. static u16_t
  69191. tcp_new_port(void)
  69192. {
  69193. 801c0fc: b480 push {r7}
  69194. 801c0fe: b083 sub sp, #12
  69195. 801c100: af00 add r7, sp, #0
  69196. u8_t i;
  69197. u16_t n = 0;
  69198. 801c102: 2300 movs r3, #0
  69199. 801c104: 80bb strh r3, [r7, #4]
  69200. struct tcp_pcb *pcb;
  69201. again:
  69202. tcp_port++;
  69203. 801c106: 4b1e ldr r3, [pc, #120] @ (801c180 <tcp_new_port+0x84>)
  69204. 801c108: 881b ldrh r3, [r3, #0]
  69205. 801c10a: 3301 adds r3, #1
  69206. 801c10c: b29a uxth r2, r3
  69207. 801c10e: 4b1c ldr r3, [pc, #112] @ (801c180 <tcp_new_port+0x84>)
  69208. 801c110: 801a strh r2, [r3, #0]
  69209. if (tcp_port == TCP_LOCAL_PORT_RANGE_END) {
  69210. 801c112: 4b1b ldr r3, [pc, #108] @ (801c180 <tcp_new_port+0x84>)
  69211. 801c114: 881b ldrh r3, [r3, #0]
  69212. 801c116: f64f 72ff movw r2, #65535 @ 0xffff
  69213. 801c11a: 4293 cmp r3, r2
  69214. 801c11c: d103 bne.n 801c126 <tcp_new_port+0x2a>
  69215. tcp_port = TCP_LOCAL_PORT_RANGE_START;
  69216. 801c11e: 4b18 ldr r3, [pc, #96] @ (801c180 <tcp_new_port+0x84>)
  69217. 801c120: f44f 4240 mov.w r2, #49152 @ 0xc000
  69218. 801c124: 801a strh r2, [r3, #0]
  69219. }
  69220. /* Check all PCB lists. */
  69221. for (i = 0; i < NUM_TCP_PCB_LISTS; i++) {
  69222. 801c126: 2300 movs r3, #0
  69223. 801c128: 71fb strb r3, [r7, #7]
  69224. 801c12a: e01e b.n 801c16a <tcp_new_port+0x6e>
  69225. for (pcb = *tcp_pcb_lists[i]; pcb != NULL; pcb = pcb->next) {
  69226. 801c12c: 79fb ldrb r3, [r7, #7]
  69227. 801c12e: 4a15 ldr r2, [pc, #84] @ (801c184 <tcp_new_port+0x88>)
  69228. 801c130: f852 3023 ldr.w r3, [r2, r3, lsl #2]
  69229. 801c134: 681b ldr r3, [r3, #0]
  69230. 801c136: 603b str r3, [r7, #0]
  69231. 801c138: e011 b.n 801c15e <tcp_new_port+0x62>
  69232. if (pcb->local_port == tcp_port) {
  69233. 801c13a: 683b ldr r3, [r7, #0]
  69234. 801c13c: 8ada ldrh r2, [r3, #22]
  69235. 801c13e: 4b10 ldr r3, [pc, #64] @ (801c180 <tcp_new_port+0x84>)
  69236. 801c140: 881b ldrh r3, [r3, #0]
  69237. 801c142: 429a cmp r2, r3
  69238. 801c144: d108 bne.n 801c158 <tcp_new_port+0x5c>
  69239. n++;
  69240. 801c146: 88bb ldrh r3, [r7, #4]
  69241. 801c148: 3301 adds r3, #1
  69242. 801c14a: 80bb strh r3, [r7, #4]
  69243. if (n > (TCP_LOCAL_PORT_RANGE_END - TCP_LOCAL_PORT_RANGE_START)) {
  69244. 801c14c: 88bb ldrh r3, [r7, #4]
  69245. 801c14e: f5b3 4f80 cmp.w r3, #16384 @ 0x4000
  69246. 801c152: d3d8 bcc.n 801c106 <tcp_new_port+0xa>
  69247. return 0;
  69248. 801c154: 2300 movs r3, #0
  69249. 801c156: e00d b.n 801c174 <tcp_new_port+0x78>
  69250. for (pcb = *tcp_pcb_lists[i]; pcb != NULL; pcb = pcb->next) {
  69251. 801c158: 683b ldr r3, [r7, #0]
  69252. 801c15a: 68db ldr r3, [r3, #12]
  69253. 801c15c: 603b str r3, [r7, #0]
  69254. 801c15e: 683b ldr r3, [r7, #0]
  69255. 801c160: 2b00 cmp r3, #0
  69256. 801c162: d1ea bne.n 801c13a <tcp_new_port+0x3e>
  69257. for (i = 0; i < NUM_TCP_PCB_LISTS; i++) {
  69258. 801c164: 79fb ldrb r3, [r7, #7]
  69259. 801c166: 3301 adds r3, #1
  69260. 801c168: 71fb strb r3, [r7, #7]
  69261. 801c16a: 79fb ldrb r3, [r7, #7]
  69262. 801c16c: 2b03 cmp r3, #3
  69263. 801c16e: d9dd bls.n 801c12c <tcp_new_port+0x30>
  69264. }
  69265. goto again;
  69266. }
  69267. }
  69268. }
  69269. return tcp_port;
  69270. 801c170: 4b03 ldr r3, [pc, #12] @ (801c180 <tcp_new_port+0x84>)
  69271. 801c172: 881b ldrh r3, [r3, #0]
  69272. }
  69273. 801c174: 4618 mov r0, r3
  69274. 801c176: 370c adds r7, #12
  69275. 801c178: 46bd mov sp, r7
  69276. 801c17a: f85d 7b04 ldr.w r7, [sp], #4
  69277. 801c17e: 4770 bx lr
  69278. 801c180: 2400004c .word 0x2400004c
  69279. 801c184: 08031c40 .word 0x08031c40
  69280. 0801c188 <tcp_connect>:
  69281. * other err_t values if connect request couldn't be sent
  69282. */
  69283. err_t
  69284. tcp_connect(struct tcp_pcb *pcb, const ip_addr_t *ipaddr, u16_t port,
  69285. tcp_connected_fn connected)
  69286. {
  69287. 801c188: b580 push {r7, lr}
  69288. 801c18a: b08a sub sp, #40 @ 0x28
  69289. 801c18c: af00 add r7, sp, #0
  69290. 801c18e: 60f8 str r0, [r7, #12]
  69291. 801c190: 60b9 str r1, [r7, #8]
  69292. 801c192: 603b str r3, [r7, #0]
  69293. 801c194: 4613 mov r3, r2
  69294. 801c196: 80fb strh r3, [r7, #6]
  69295. struct netif *netif = NULL;
  69296. 801c198: 2300 movs r3, #0
  69297. 801c19a: 627b str r3, [r7, #36] @ 0x24
  69298. err_t ret;
  69299. u32_t iss;
  69300. u16_t old_local_port;
  69301. LWIP_ASSERT_CORE_LOCKED();
  69302. 801c19c: f7f4 ff3e bl 801101c <sys_check_core_locking>
  69303. LWIP_ERROR("tcp_connect: invalid pcb", pcb != NULL, return ERR_ARG);
  69304. 801c1a0: 68fb ldr r3, [r7, #12]
  69305. 801c1a2: 2b00 cmp r3, #0
  69306. 801c1a4: d109 bne.n 801c1ba <tcp_connect+0x32>
  69307. 801c1a6: 4b7d ldr r3, [pc, #500] @ (801c39c <tcp_connect+0x214>)
  69308. 801c1a8: f240 4235 movw r2, #1077 @ 0x435
  69309. 801c1ac: 497c ldr r1, [pc, #496] @ (801c3a0 <tcp_connect+0x218>)
  69310. 801c1ae: 487d ldr r0, [pc, #500] @ (801c3a4 <tcp_connect+0x21c>)
  69311. 801c1b0: f00e fb5c bl 802a86c <iprintf>
  69312. 801c1b4: f06f 030f mvn.w r3, #15
  69313. 801c1b8: e0ec b.n 801c394 <tcp_connect+0x20c>
  69314. LWIP_ERROR("tcp_connect: invalid ipaddr", ipaddr != NULL, return ERR_ARG);
  69315. 801c1ba: 68bb ldr r3, [r7, #8]
  69316. 801c1bc: 2b00 cmp r3, #0
  69317. 801c1be: d109 bne.n 801c1d4 <tcp_connect+0x4c>
  69318. 801c1c0: 4b76 ldr r3, [pc, #472] @ (801c39c <tcp_connect+0x214>)
  69319. 801c1c2: f240 4236 movw r2, #1078 @ 0x436
  69320. 801c1c6: 4978 ldr r1, [pc, #480] @ (801c3a8 <tcp_connect+0x220>)
  69321. 801c1c8: 4876 ldr r0, [pc, #472] @ (801c3a4 <tcp_connect+0x21c>)
  69322. 801c1ca: f00e fb4f bl 802a86c <iprintf>
  69323. 801c1ce: f06f 030f mvn.w r3, #15
  69324. 801c1d2: e0df b.n 801c394 <tcp_connect+0x20c>
  69325. LWIP_ERROR("tcp_connect: can only connect from state CLOSED", pcb->state == CLOSED, return ERR_ISCONN);
  69326. 801c1d4: 68fb ldr r3, [r7, #12]
  69327. 801c1d6: 7d1b ldrb r3, [r3, #20]
  69328. 801c1d8: 2b00 cmp r3, #0
  69329. 801c1da: d009 beq.n 801c1f0 <tcp_connect+0x68>
  69330. 801c1dc: 4b6f ldr r3, [pc, #444] @ (801c39c <tcp_connect+0x214>)
  69331. 801c1de: f44f 6287 mov.w r2, #1080 @ 0x438
  69332. 801c1e2: 4972 ldr r1, [pc, #456] @ (801c3ac <tcp_connect+0x224>)
  69333. 801c1e4: 486f ldr r0, [pc, #444] @ (801c3a4 <tcp_connect+0x21c>)
  69334. 801c1e6: f00e fb41 bl 802a86c <iprintf>
  69335. 801c1ea: f06f 0309 mvn.w r3, #9
  69336. 801c1ee: e0d1 b.n 801c394 <tcp_connect+0x20c>
  69337. LWIP_DEBUGF(TCP_DEBUG, ("tcp_connect to port %"U16_F"\n", port));
  69338. ip_addr_set(&pcb->remote_ip, ipaddr);
  69339. 801c1f0: 68bb ldr r3, [r7, #8]
  69340. 801c1f2: 2b00 cmp r3, #0
  69341. 801c1f4: d002 beq.n 801c1fc <tcp_connect+0x74>
  69342. 801c1f6: 68bb ldr r3, [r7, #8]
  69343. 801c1f8: 681b ldr r3, [r3, #0]
  69344. 801c1fa: e000 b.n 801c1fe <tcp_connect+0x76>
  69345. 801c1fc: 2300 movs r3, #0
  69346. 801c1fe: 68fa ldr r2, [r7, #12]
  69347. 801c200: 6053 str r3, [r2, #4]
  69348. pcb->remote_port = port;
  69349. 801c202: 68fb ldr r3, [r7, #12]
  69350. 801c204: 88fa ldrh r2, [r7, #6]
  69351. 801c206: 831a strh r2, [r3, #24]
  69352. if (pcb->netif_idx != NETIF_NO_INDEX) {
  69353. 801c208: 68fb ldr r3, [r7, #12]
  69354. 801c20a: 7a1b ldrb r3, [r3, #8]
  69355. 801c20c: 2b00 cmp r3, #0
  69356. 801c20e: d006 beq.n 801c21e <tcp_connect+0x96>
  69357. netif = netif_get_by_index(pcb->netif_idx);
  69358. 801c210: 68fb ldr r3, [r7, #12]
  69359. 801c212: 7a1b ldrb r3, [r3, #8]
  69360. 801c214: 4618 mov r0, r3
  69361. 801c216: f7fe fcf1 bl 801abfc <netif_get_by_index>
  69362. 801c21a: 6278 str r0, [r7, #36] @ 0x24
  69363. 801c21c: e005 b.n 801c22a <tcp_connect+0xa2>
  69364. } else {
  69365. /* check if we have a route to the remote host */
  69366. netif = ip_route(&pcb->local_ip, &pcb->remote_ip);
  69367. 801c21e: 68fb ldr r3, [r7, #12]
  69368. 801c220: 3304 adds r3, #4
  69369. 801c222: 4618 mov r0, r3
  69370. 801c224: f009 fb14 bl 8025850 <ip4_route>
  69371. 801c228: 6278 str r0, [r7, #36] @ 0x24
  69372. }
  69373. if (netif == NULL) {
  69374. 801c22a: 6a7b ldr r3, [r7, #36] @ 0x24
  69375. 801c22c: 2b00 cmp r3, #0
  69376. 801c22e: d102 bne.n 801c236 <tcp_connect+0xae>
  69377. /* Don't even try to send a SYN packet if we have no route since that will fail. */
  69378. return ERR_RTE;
  69379. 801c230: f06f 0303 mvn.w r3, #3
  69380. 801c234: e0ae b.n 801c394 <tcp_connect+0x20c>
  69381. }
  69382. /* check if local IP has been assigned to pcb, if not, get one */
  69383. if (ip_addr_isany(&pcb->local_ip)) {
  69384. 801c236: 68fb ldr r3, [r7, #12]
  69385. 801c238: 2b00 cmp r3, #0
  69386. 801c23a: d003 beq.n 801c244 <tcp_connect+0xbc>
  69387. 801c23c: 68fb ldr r3, [r7, #12]
  69388. 801c23e: 681b ldr r3, [r3, #0]
  69389. 801c240: 2b00 cmp r3, #0
  69390. 801c242: d111 bne.n 801c268 <tcp_connect+0xe0>
  69391. const ip_addr_t *local_ip = ip_netif_get_local_ip(netif, ipaddr);
  69392. 801c244: 6a7b ldr r3, [r7, #36] @ 0x24
  69393. 801c246: 2b00 cmp r3, #0
  69394. 801c248: d002 beq.n 801c250 <tcp_connect+0xc8>
  69395. 801c24a: 6a7b ldr r3, [r7, #36] @ 0x24
  69396. 801c24c: 3304 adds r3, #4
  69397. 801c24e: e000 b.n 801c252 <tcp_connect+0xca>
  69398. 801c250: 2300 movs r3, #0
  69399. 801c252: 61fb str r3, [r7, #28]
  69400. if (local_ip == NULL) {
  69401. 801c254: 69fb ldr r3, [r7, #28]
  69402. 801c256: 2b00 cmp r3, #0
  69403. 801c258: d102 bne.n 801c260 <tcp_connect+0xd8>
  69404. return ERR_RTE;
  69405. 801c25a: f06f 0303 mvn.w r3, #3
  69406. 801c25e: e099 b.n 801c394 <tcp_connect+0x20c>
  69407. }
  69408. ip_addr_copy(pcb->local_ip, *local_ip);
  69409. 801c260: 69fb ldr r3, [r7, #28]
  69410. 801c262: 681a ldr r2, [r3, #0]
  69411. 801c264: 68fb ldr r3, [r7, #12]
  69412. 801c266: 601a str r2, [r3, #0]
  69413. ip6_addr_lacks_zone(ip_2_ip6(&pcb->remote_ip), IP6_UNICAST)) {
  69414. ip6_addr_assign_zone(ip_2_ip6(&pcb->remote_ip), IP6_UNICAST, netif);
  69415. }
  69416. #endif /* LWIP_IPV6 && LWIP_IPV6_SCOPES */
  69417. old_local_port = pcb->local_port;
  69418. 801c268: 68fb ldr r3, [r7, #12]
  69419. 801c26a: 8adb ldrh r3, [r3, #22]
  69420. 801c26c: 837b strh r3, [r7, #26]
  69421. if (pcb->local_port == 0) {
  69422. 801c26e: 68fb ldr r3, [r7, #12]
  69423. 801c270: 8adb ldrh r3, [r3, #22]
  69424. 801c272: 2b00 cmp r3, #0
  69425. 801c274: d10c bne.n 801c290 <tcp_connect+0x108>
  69426. pcb->local_port = tcp_new_port();
  69427. 801c276: f7ff ff41 bl 801c0fc <tcp_new_port>
  69428. 801c27a: 4603 mov r3, r0
  69429. 801c27c: 461a mov r2, r3
  69430. 801c27e: 68fb ldr r3, [r7, #12]
  69431. 801c280: 82da strh r2, [r3, #22]
  69432. if (pcb->local_port == 0) {
  69433. 801c282: 68fb ldr r3, [r7, #12]
  69434. 801c284: 8adb ldrh r3, [r3, #22]
  69435. 801c286: 2b00 cmp r3, #0
  69436. 801c288: d102 bne.n 801c290 <tcp_connect+0x108>
  69437. return ERR_BUF;
  69438. 801c28a: f06f 0301 mvn.w r3, #1
  69439. 801c28e: e081 b.n 801c394 <tcp_connect+0x20c>
  69440. }
  69441. }
  69442. #endif /* SO_REUSE */
  69443. }
  69444. iss = tcp_next_iss(pcb);
  69445. 801c290: 68f8 ldr r0, [r7, #12]
  69446. 801c292: f001 f875 bl 801d380 <tcp_next_iss>
  69447. 801c296: 6178 str r0, [r7, #20]
  69448. pcb->rcv_nxt = 0;
  69449. 801c298: 68fb ldr r3, [r7, #12]
  69450. 801c29a: 2200 movs r2, #0
  69451. 801c29c: 625a str r2, [r3, #36] @ 0x24
  69452. pcb->snd_nxt = iss;
  69453. 801c29e: 68fb ldr r3, [r7, #12]
  69454. 801c2a0: 697a ldr r2, [r7, #20]
  69455. 801c2a2: 651a str r2, [r3, #80] @ 0x50
  69456. pcb->lastack = iss - 1;
  69457. 801c2a4: 697b ldr r3, [r7, #20]
  69458. 801c2a6: 1e5a subs r2, r3, #1
  69459. 801c2a8: 68fb ldr r3, [r7, #12]
  69460. 801c2aa: 645a str r2, [r3, #68] @ 0x44
  69461. pcb->snd_wl2 = iss - 1;
  69462. 801c2ac: 697b ldr r3, [r7, #20]
  69463. 801c2ae: 1e5a subs r2, r3, #1
  69464. 801c2b0: 68fb ldr r3, [r7, #12]
  69465. 801c2b2: 659a str r2, [r3, #88] @ 0x58
  69466. pcb->snd_lbb = iss - 1;
  69467. 801c2b4: 697b ldr r3, [r7, #20]
  69468. 801c2b6: 1e5a subs r2, r3, #1
  69469. 801c2b8: 68fb ldr r3, [r7, #12]
  69470. 801c2ba: 65da str r2, [r3, #92] @ 0x5c
  69471. /* Start with a window that does not need scaling. When window scaling is
  69472. enabled and used, the window is enlarged when both sides agree on scaling. */
  69473. pcb->rcv_wnd = pcb->rcv_ann_wnd = TCPWND_MIN16(TCP_WND);
  69474. 801c2bc: 68fb ldr r3, [r7, #12]
  69475. 801c2be: f241 62d0 movw r2, #5840 @ 0x16d0
  69476. 801c2c2: 855a strh r2, [r3, #42] @ 0x2a
  69477. 801c2c4: 68fb ldr r3, [r7, #12]
  69478. 801c2c6: 8d5a ldrh r2, [r3, #42] @ 0x2a
  69479. 801c2c8: 68fb ldr r3, [r7, #12]
  69480. 801c2ca: 851a strh r2, [r3, #40] @ 0x28
  69481. pcb->rcv_ann_right_edge = pcb->rcv_nxt;
  69482. 801c2cc: 68fb ldr r3, [r7, #12]
  69483. 801c2ce: 6a5a ldr r2, [r3, #36] @ 0x24
  69484. 801c2d0: 68fb ldr r3, [r7, #12]
  69485. 801c2d2: 62da str r2, [r3, #44] @ 0x2c
  69486. pcb->snd_wnd = TCP_WND;
  69487. 801c2d4: 68fb ldr r3, [r7, #12]
  69488. 801c2d6: f241 62d0 movw r2, #5840 @ 0x16d0
  69489. 801c2da: f8a3 2060 strh.w r2, [r3, #96] @ 0x60
  69490. /* As initial send MSS, we use TCP_MSS but limit it to 536.
  69491. The send MSS is updated when an MSS option is received. */
  69492. pcb->mss = INITIAL_MSS;
  69493. 801c2de: 68fb ldr r3, [r7, #12]
  69494. 801c2e0: f44f 7206 mov.w r2, #536 @ 0x218
  69495. 801c2e4: 865a strh r2, [r3, #50] @ 0x32
  69496. #if TCP_CALCULATE_EFF_SEND_MSS
  69497. pcb->mss = tcp_eff_send_mss_netif(pcb->mss, netif, &pcb->remote_ip);
  69498. 801c2e6: 68fb ldr r3, [r7, #12]
  69499. 801c2e8: 8e58 ldrh r0, [r3, #50] @ 0x32
  69500. 801c2ea: 68fb ldr r3, [r7, #12]
  69501. 801c2ec: 3304 adds r3, #4
  69502. 801c2ee: 461a mov r2, r3
  69503. 801c2f0: 6a79 ldr r1, [r7, #36] @ 0x24
  69504. 801c2f2: f001 f86b bl 801d3cc <tcp_eff_send_mss_netif>
  69505. 801c2f6: 4603 mov r3, r0
  69506. 801c2f8: 461a mov r2, r3
  69507. 801c2fa: 68fb ldr r3, [r7, #12]
  69508. 801c2fc: 865a strh r2, [r3, #50] @ 0x32
  69509. #endif /* TCP_CALCULATE_EFF_SEND_MSS */
  69510. pcb->cwnd = 1;
  69511. 801c2fe: 68fb ldr r3, [r7, #12]
  69512. 801c300: 2201 movs r2, #1
  69513. 801c302: f8a3 2048 strh.w r2, [r3, #72] @ 0x48
  69514. #if LWIP_CALLBACK_API
  69515. pcb->connected = connected;
  69516. 801c306: 68fb ldr r3, [r7, #12]
  69517. 801c308: 683a ldr r2, [r7, #0]
  69518. 801c30a: f8c3 2088 str.w r2, [r3, #136] @ 0x88
  69519. #else /* LWIP_CALLBACK_API */
  69520. LWIP_UNUSED_ARG(connected);
  69521. #endif /* LWIP_CALLBACK_API */
  69522. /* Send a SYN together with the MSS option. */
  69523. ret = tcp_enqueue_flags(pcb, TCP_SYN);
  69524. 801c30e: 2102 movs r1, #2
  69525. 801c310: 68f8 ldr r0, [r7, #12]
  69526. 801c312: f004 fb31 bl 8020978 <tcp_enqueue_flags>
  69527. 801c316: 4603 mov r3, r0
  69528. 801c318: 74fb strb r3, [r7, #19]
  69529. if (ret == ERR_OK) {
  69530. 801c31a: f997 3013 ldrsb.w r3, [r7, #19]
  69531. 801c31e: 2b00 cmp r3, #0
  69532. 801c320: d136 bne.n 801c390 <tcp_connect+0x208>
  69533. /* SYN segment was enqueued, changed the pcbs state now */
  69534. pcb->state = SYN_SENT;
  69535. 801c322: 68fb ldr r3, [r7, #12]
  69536. 801c324: 2202 movs r2, #2
  69537. 801c326: 751a strb r2, [r3, #20]
  69538. if (old_local_port != 0) {
  69539. 801c328: 8b7b ldrh r3, [r7, #26]
  69540. 801c32a: 2b00 cmp r3, #0
  69541. 801c32c: d021 beq.n 801c372 <tcp_connect+0x1ea>
  69542. TCP_RMV(&tcp_bound_pcbs, pcb);
  69543. 801c32e: 4b20 ldr r3, [pc, #128] @ (801c3b0 <tcp_connect+0x228>)
  69544. 801c330: 681b ldr r3, [r3, #0]
  69545. 801c332: 68fa ldr r2, [r7, #12]
  69546. 801c334: 429a cmp r2, r3
  69547. 801c336: d105 bne.n 801c344 <tcp_connect+0x1bc>
  69548. 801c338: 4b1d ldr r3, [pc, #116] @ (801c3b0 <tcp_connect+0x228>)
  69549. 801c33a: 681b ldr r3, [r3, #0]
  69550. 801c33c: 68db ldr r3, [r3, #12]
  69551. 801c33e: 4a1c ldr r2, [pc, #112] @ (801c3b0 <tcp_connect+0x228>)
  69552. 801c340: 6013 str r3, [r2, #0]
  69553. 801c342: e013 b.n 801c36c <tcp_connect+0x1e4>
  69554. 801c344: 4b1a ldr r3, [pc, #104] @ (801c3b0 <tcp_connect+0x228>)
  69555. 801c346: 681b ldr r3, [r3, #0]
  69556. 801c348: 623b str r3, [r7, #32]
  69557. 801c34a: e00c b.n 801c366 <tcp_connect+0x1de>
  69558. 801c34c: 6a3b ldr r3, [r7, #32]
  69559. 801c34e: 68db ldr r3, [r3, #12]
  69560. 801c350: 68fa ldr r2, [r7, #12]
  69561. 801c352: 429a cmp r2, r3
  69562. 801c354: d104 bne.n 801c360 <tcp_connect+0x1d8>
  69563. 801c356: 68fb ldr r3, [r7, #12]
  69564. 801c358: 68da ldr r2, [r3, #12]
  69565. 801c35a: 6a3b ldr r3, [r7, #32]
  69566. 801c35c: 60da str r2, [r3, #12]
  69567. 801c35e: e005 b.n 801c36c <tcp_connect+0x1e4>
  69568. 801c360: 6a3b ldr r3, [r7, #32]
  69569. 801c362: 68db ldr r3, [r3, #12]
  69570. 801c364: 623b str r3, [r7, #32]
  69571. 801c366: 6a3b ldr r3, [r7, #32]
  69572. 801c368: 2b00 cmp r3, #0
  69573. 801c36a: d1ef bne.n 801c34c <tcp_connect+0x1c4>
  69574. 801c36c: 68fb ldr r3, [r7, #12]
  69575. 801c36e: 2200 movs r2, #0
  69576. 801c370: 60da str r2, [r3, #12]
  69577. }
  69578. TCP_REG_ACTIVE(pcb);
  69579. 801c372: 4b10 ldr r3, [pc, #64] @ (801c3b4 <tcp_connect+0x22c>)
  69580. 801c374: 681a ldr r2, [r3, #0]
  69581. 801c376: 68fb ldr r3, [r7, #12]
  69582. 801c378: 60da str r2, [r3, #12]
  69583. 801c37a: 4a0e ldr r2, [pc, #56] @ (801c3b4 <tcp_connect+0x22c>)
  69584. 801c37c: 68fb ldr r3, [r7, #12]
  69585. 801c37e: 6013 str r3, [r2, #0]
  69586. 801c380: f005 fb6c bl 8021a5c <tcp_timer_needed>
  69587. 801c384: 4b0c ldr r3, [pc, #48] @ (801c3b8 <tcp_connect+0x230>)
  69588. 801c386: 2201 movs r2, #1
  69589. 801c388: 701a strb r2, [r3, #0]
  69590. MIB2_STATS_INC(mib2.tcpactiveopens);
  69591. tcp_output(pcb);
  69592. 801c38a: 68f8 ldr r0, [r7, #12]
  69593. 801c38c: f004 fbe2 bl 8020b54 <tcp_output>
  69594. }
  69595. return ret;
  69596. 801c390: f997 3013 ldrsb.w r3, [r7, #19]
  69597. }
  69598. 801c394: 4618 mov r0, r3
  69599. 801c396: 3728 adds r7, #40 @ 0x28
  69600. 801c398: 46bd mov sp, r7
  69601. 801c39a: bd80 pop {r7, pc}
  69602. 801c39c: 0802f5a8 .word 0x0802f5a8
  69603. 801c3a0: 0802f884 .word 0x0802f884
  69604. 801c3a4: 0802f5ec .word 0x0802f5ec
  69605. 801c3a8: 0802f8a0 .word 0x0802f8a0
  69606. 801c3ac: 0802f8bc .word 0x0802f8bc
  69607. 801c3b0: 2402af6c .word 0x2402af6c
  69608. 801c3b4: 2402af74 .word 0x2402af74
  69609. 801c3b8: 2402af7c .word 0x2402af7c
  69610. 0801c3bc <tcp_slowtmr>:
  69611. *
  69612. * Automatically called from tcp_tmr().
  69613. */
  69614. void
  69615. tcp_slowtmr(void)
  69616. {
  69617. 801c3bc: b5b0 push {r4, r5, r7, lr}
  69618. 801c3be: b090 sub sp, #64 @ 0x40
  69619. 801c3c0: af04 add r7, sp, #16
  69620. tcpwnd_size_t eff_wnd;
  69621. u8_t pcb_remove; /* flag if a PCB should be removed */
  69622. u8_t pcb_reset; /* flag if a RST should be sent when removing */
  69623. err_t err;
  69624. err = ERR_OK;
  69625. 801c3c2: 2300 movs r3, #0
  69626. 801c3c4: f887 3025 strb.w r3, [r7, #37] @ 0x25
  69627. ++tcp_ticks;
  69628. 801c3c8: 4b95 ldr r3, [pc, #596] @ (801c620 <tcp_slowtmr+0x264>)
  69629. 801c3ca: 681b ldr r3, [r3, #0]
  69630. 801c3cc: 3301 adds r3, #1
  69631. 801c3ce: 4a94 ldr r2, [pc, #592] @ (801c620 <tcp_slowtmr+0x264>)
  69632. 801c3d0: 6013 str r3, [r2, #0]
  69633. ++tcp_timer_ctr;
  69634. 801c3d2: 4b94 ldr r3, [pc, #592] @ (801c624 <tcp_slowtmr+0x268>)
  69635. 801c3d4: 781b ldrb r3, [r3, #0]
  69636. 801c3d6: 3301 adds r3, #1
  69637. 801c3d8: b2da uxtb r2, r3
  69638. 801c3da: 4b92 ldr r3, [pc, #584] @ (801c624 <tcp_slowtmr+0x268>)
  69639. 801c3dc: 701a strb r2, [r3, #0]
  69640. 801c3de: e000 b.n 801c3e2 <tcp_slowtmr+0x26>
  69641. prev->polltmr = 0;
  69642. LWIP_DEBUGF(TCP_DEBUG, ("tcp_slowtmr: polling application\n"));
  69643. tcp_active_pcbs_changed = 0;
  69644. TCP_EVENT_POLL(prev, err);
  69645. if (tcp_active_pcbs_changed) {
  69646. goto tcp_slowtmr_start;
  69647. 801c3e0: bf00 nop
  69648. prev = NULL;
  69649. 801c3e2: 2300 movs r3, #0
  69650. 801c3e4: 62bb str r3, [r7, #40] @ 0x28
  69651. pcb = tcp_active_pcbs;
  69652. 801c3e6: 4b90 ldr r3, [pc, #576] @ (801c628 <tcp_slowtmr+0x26c>)
  69653. 801c3e8: 681b ldr r3, [r3, #0]
  69654. 801c3ea: 62fb str r3, [r7, #44] @ 0x2c
  69655. while (pcb != NULL) {
  69656. 801c3ec: e29d b.n 801c92a <tcp_slowtmr+0x56e>
  69657. LWIP_ASSERT("tcp_slowtmr: active pcb->state != CLOSED\n", pcb->state != CLOSED);
  69658. 801c3ee: 6afb ldr r3, [r7, #44] @ 0x2c
  69659. 801c3f0: 7d1b ldrb r3, [r3, #20]
  69660. 801c3f2: 2b00 cmp r3, #0
  69661. 801c3f4: d106 bne.n 801c404 <tcp_slowtmr+0x48>
  69662. 801c3f6: 4b8d ldr r3, [pc, #564] @ (801c62c <tcp_slowtmr+0x270>)
  69663. 801c3f8: f240 42be movw r2, #1214 @ 0x4be
  69664. 801c3fc: 498c ldr r1, [pc, #560] @ (801c630 <tcp_slowtmr+0x274>)
  69665. 801c3fe: 488d ldr r0, [pc, #564] @ (801c634 <tcp_slowtmr+0x278>)
  69666. 801c400: f00e fa34 bl 802a86c <iprintf>
  69667. LWIP_ASSERT("tcp_slowtmr: active pcb->state != LISTEN\n", pcb->state != LISTEN);
  69668. 801c404: 6afb ldr r3, [r7, #44] @ 0x2c
  69669. 801c406: 7d1b ldrb r3, [r3, #20]
  69670. 801c408: 2b01 cmp r3, #1
  69671. 801c40a: d106 bne.n 801c41a <tcp_slowtmr+0x5e>
  69672. 801c40c: 4b87 ldr r3, [pc, #540] @ (801c62c <tcp_slowtmr+0x270>)
  69673. 801c40e: f240 42bf movw r2, #1215 @ 0x4bf
  69674. 801c412: 4989 ldr r1, [pc, #548] @ (801c638 <tcp_slowtmr+0x27c>)
  69675. 801c414: 4887 ldr r0, [pc, #540] @ (801c634 <tcp_slowtmr+0x278>)
  69676. 801c416: f00e fa29 bl 802a86c <iprintf>
  69677. LWIP_ASSERT("tcp_slowtmr: active pcb->state != TIME-WAIT\n", pcb->state != TIME_WAIT);
  69678. 801c41a: 6afb ldr r3, [r7, #44] @ 0x2c
  69679. 801c41c: 7d1b ldrb r3, [r3, #20]
  69680. 801c41e: 2b0a cmp r3, #10
  69681. 801c420: d106 bne.n 801c430 <tcp_slowtmr+0x74>
  69682. 801c422: 4b82 ldr r3, [pc, #520] @ (801c62c <tcp_slowtmr+0x270>)
  69683. 801c424: f44f 6298 mov.w r2, #1216 @ 0x4c0
  69684. 801c428: 4984 ldr r1, [pc, #528] @ (801c63c <tcp_slowtmr+0x280>)
  69685. 801c42a: 4882 ldr r0, [pc, #520] @ (801c634 <tcp_slowtmr+0x278>)
  69686. 801c42c: f00e fa1e bl 802a86c <iprintf>
  69687. if (pcb->last_timer == tcp_timer_ctr) {
  69688. 801c430: 6afb ldr r3, [r7, #44] @ 0x2c
  69689. 801c432: 7f9a ldrb r2, [r3, #30]
  69690. 801c434: 4b7b ldr r3, [pc, #492] @ (801c624 <tcp_slowtmr+0x268>)
  69691. 801c436: 781b ldrb r3, [r3, #0]
  69692. 801c438: 429a cmp r2, r3
  69693. 801c43a: d105 bne.n 801c448 <tcp_slowtmr+0x8c>
  69694. prev = pcb;
  69695. 801c43c: 6afb ldr r3, [r7, #44] @ 0x2c
  69696. 801c43e: 62bb str r3, [r7, #40] @ 0x28
  69697. pcb = pcb->next;
  69698. 801c440: 6afb ldr r3, [r7, #44] @ 0x2c
  69699. 801c442: 68db ldr r3, [r3, #12]
  69700. 801c444: 62fb str r3, [r7, #44] @ 0x2c
  69701. continue;
  69702. 801c446: e270 b.n 801c92a <tcp_slowtmr+0x56e>
  69703. pcb->last_timer = tcp_timer_ctr;
  69704. 801c448: 4b76 ldr r3, [pc, #472] @ (801c624 <tcp_slowtmr+0x268>)
  69705. 801c44a: 781a ldrb r2, [r3, #0]
  69706. 801c44c: 6afb ldr r3, [r7, #44] @ 0x2c
  69707. 801c44e: 779a strb r2, [r3, #30]
  69708. pcb_remove = 0;
  69709. 801c450: 2300 movs r3, #0
  69710. 801c452: f887 3027 strb.w r3, [r7, #39] @ 0x27
  69711. pcb_reset = 0;
  69712. 801c456: 2300 movs r3, #0
  69713. 801c458: f887 3026 strb.w r3, [r7, #38] @ 0x26
  69714. if (pcb->state == SYN_SENT && pcb->nrtx >= TCP_SYNMAXRTX) {
  69715. 801c45c: 6afb ldr r3, [r7, #44] @ 0x2c
  69716. 801c45e: 7d1b ldrb r3, [r3, #20]
  69717. 801c460: 2b02 cmp r3, #2
  69718. 801c462: d10a bne.n 801c47a <tcp_slowtmr+0xbe>
  69719. 801c464: 6afb ldr r3, [r7, #44] @ 0x2c
  69720. 801c466: f893 3042 ldrb.w r3, [r3, #66] @ 0x42
  69721. 801c46a: 2b05 cmp r3, #5
  69722. 801c46c: d905 bls.n 801c47a <tcp_slowtmr+0xbe>
  69723. ++pcb_remove;
  69724. 801c46e: f897 3027 ldrb.w r3, [r7, #39] @ 0x27
  69725. 801c472: 3301 adds r3, #1
  69726. 801c474: f887 3027 strb.w r3, [r7, #39] @ 0x27
  69727. LWIP_DEBUGF(TCP_DEBUG, ("tcp_slowtmr: max SYN retries reached\n"));
  69728. 801c478: e11e b.n 801c6b8 <tcp_slowtmr+0x2fc>
  69729. } else if (pcb->nrtx >= TCP_MAXRTX) {
  69730. 801c47a: 6afb ldr r3, [r7, #44] @ 0x2c
  69731. 801c47c: f893 3042 ldrb.w r3, [r3, #66] @ 0x42
  69732. 801c480: 2b0b cmp r3, #11
  69733. 801c482: d905 bls.n 801c490 <tcp_slowtmr+0xd4>
  69734. ++pcb_remove;
  69735. 801c484: f897 3027 ldrb.w r3, [r7, #39] @ 0x27
  69736. 801c488: 3301 adds r3, #1
  69737. 801c48a: f887 3027 strb.w r3, [r7, #39] @ 0x27
  69738. 801c48e: e113 b.n 801c6b8 <tcp_slowtmr+0x2fc>
  69739. if (pcb->persist_backoff > 0) {
  69740. 801c490: 6afb ldr r3, [r7, #44] @ 0x2c
  69741. 801c492: f893 3099 ldrb.w r3, [r3, #153] @ 0x99
  69742. 801c496: 2b00 cmp r3, #0
  69743. 801c498: d075 beq.n 801c586 <tcp_slowtmr+0x1ca>
  69744. LWIP_ASSERT("tcp_slowtimr: persist ticking with in-flight data", pcb->unacked == NULL);
  69745. 801c49a: 6afb ldr r3, [r7, #44] @ 0x2c
  69746. 801c49c: 6f1b ldr r3, [r3, #112] @ 0x70
  69747. 801c49e: 2b00 cmp r3, #0
  69748. 801c4a0: d006 beq.n 801c4b0 <tcp_slowtmr+0xf4>
  69749. 801c4a2: 4b62 ldr r3, [pc, #392] @ (801c62c <tcp_slowtmr+0x270>)
  69750. 801c4a4: f240 42d4 movw r2, #1236 @ 0x4d4
  69751. 801c4a8: 4965 ldr r1, [pc, #404] @ (801c640 <tcp_slowtmr+0x284>)
  69752. 801c4aa: 4862 ldr r0, [pc, #392] @ (801c634 <tcp_slowtmr+0x278>)
  69753. 801c4ac: f00e f9de bl 802a86c <iprintf>
  69754. LWIP_ASSERT("tcp_slowtimr: persist ticking with empty send buffer", pcb->unsent != NULL);
  69755. 801c4b0: 6afb ldr r3, [r7, #44] @ 0x2c
  69756. 801c4b2: 6edb ldr r3, [r3, #108] @ 0x6c
  69757. 801c4b4: 2b00 cmp r3, #0
  69758. 801c4b6: d106 bne.n 801c4c6 <tcp_slowtmr+0x10a>
  69759. 801c4b8: 4b5c ldr r3, [pc, #368] @ (801c62c <tcp_slowtmr+0x270>)
  69760. 801c4ba: f240 42d5 movw r2, #1237 @ 0x4d5
  69761. 801c4be: 4961 ldr r1, [pc, #388] @ (801c644 <tcp_slowtmr+0x288>)
  69762. 801c4c0: 485c ldr r0, [pc, #368] @ (801c634 <tcp_slowtmr+0x278>)
  69763. 801c4c2: f00e f9d3 bl 802a86c <iprintf>
  69764. if (pcb->persist_probe >= TCP_MAXRTX) {
  69765. 801c4c6: 6afb ldr r3, [r7, #44] @ 0x2c
  69766. 801c4c8: f893 309a ldrb.w r3, [r3, #154] @ 0x9a
  69767. 801c4cc: 2b0b cmp r3, #11
  69768. 801c4ce: d905 bls.n 801c4dc <tcp_slowtmr+0x120>
  69769. ++pcb_remove; /* max probes reached */
  69770. 801c4d0: f897 3027 ldrb.w r3, [r7, #39] @ 0x27
  69771. 801c4d4: 3301 adds r3, #1
  69772. 801c4d6: f887 3027 strb.w r3, [r7, #39] @ 0x27
  69773. 801c4da: e0ed b.n 801c6b8 <tcp_slowtmr+0x2fc>
  69774. u8_t backoff_cnt = tcp_persist_backoff[pcb->persist_backoff - 1];
  69775. 801c4dc: 6afb ldr r3, [r7, #44] @ 0x2c
  69776. 801c4de: f893 3099 ldrb.w r3, [r3, #153] @ 0x99
  69777. 801c4e2: 3b01 subs r3, #1
  69778. 801c4e4: 4a58 ldr r2, [pc, #352] @ (801c648 <tcp_slowtmr+0x28c>)
  69779. 801c4e6: 5cd3 ldrb r3, [r2, r3]
  69780. 801c4e8: 747b strb r3, [r7, #17]
  69781. if (pcb->persist_cnt < backoff_cnt) {
  69782. 801c4ea: 6afb ldr r3, [r7, #44] @ 0x2c
  69783. 801c4ec: f893 3098 ldrb.w r3, [r3, #152] @ 0x98
  69784. 801c4f0: 7c7a ldrb r2, [r7, #17]
  69785. 801c4f2: 429a cmp r2, r3
  69786. 801c4f4: d907 bls.n 801c506 <tcp_slowtmr+0x14a>
  69787. pcb->persist_cnt++;
  69788. 801c4f6: 6afb ldr r3, [r7, #44] @ 0x2c
  69789. 801c4f8: f893 3098 ldrb.w r3, [r3, #152] @ 0x98
  69790. 801c4fc: 3301 adds r3, #1
  69791. 801c4fe: b2da uxtb r2, r3
  69792. 801c500: 6afb ldr r3, [r7, #44] @ 0x2c
  69793. 801c502: f883 2098 strb.w r2, [r3, #152] @ 0x98
  69794. if (pcb->persist_cnt >= backoff_cnt) {
  69795. 801c506: 6afb ldr r3, [r7, #44] @ 0x2c
  69796. 801c508: f893 3098 ldrb.w r3, [r3, #152] @ 0x98
  69797. 801c50c: 7c7a ldrb r2, [r7, #17]
  69798. 801c50e: 429a cmp r2, r3
  69799. 801c510: f200 80d2 bhi.w 801c6b8 <tcp_slowtmr+0x2fc>
  69800. int next_slot = 1; /* increment timer to next slot */
  69801. 801c514: 2301 movs r3, #1
  69802. 801c516: 623b str r3, [r7, #32]
  69803. if (pcb->snd_wnd == 0) {
  69804. 801c518: 6afb ldr r3, [r7, #44] @ 0x2c
  69805. 801c51a: f8b3 3060 ldrh.w r3, [r3, #96] @ 0x60
  69806. 801c51e: 2b00 cmp r3, #0
  69807. 801c520: d108 bne.n 801c534 <tcp_slowtmr+0x178>
  69808. if (tcp_zero_window_probe(pcb) != ERR_OK) {
  69809. 801c522: 6af8 ldr r0, [r7, #44] @ 0x2c
  69810. 801c524: f005 f9cc bl 80218c0 <tcp_zero_window_probe>
  69811. 801c528: 4603 mov r3, r0
  69812. 801c52a: 2b00 cmp r3, #0
  69813. 801c52c: d014 beq.n 801c558 <tcp_slowtmr+0x19c>
  69814. next_slot = 0; /* try probe again with current slot */
  69815. 801c52e: 2300 movs r3, #0
  69816. 801c530: 623b str r3, [r7, #32]
  69817. 801c532: e011 b.n 801c558 <tcp_slowtmr+0x19c>
  69818. if (tcp_split_unsent_seg(pcb, (u16_t)pcb->snd_wnd) == ERR_OK) {
  69819. 801c534: 6afb ldr r3, [r7, #44] @ 0x2c
  69820. 801c536: f8b3 3060 ldrh.w r3, [r3, #96] @ 0x60
  69821. 801c53a: 4619 mov r1, r3
  69822. 801c53c: 6af8 ldr r0, [r7, #44] @ 0x2c
  69823. 801c53e: f004 f87f bl 8020640 <tcp_split_unsent_seg>
  69824. 801c542: 4603 mov r3, r0
  69825. 801c544: 2b00 cmp r3, #0
  69826. 801c546: d107 bne.n 801c558 <tcp_slowtmr+0x19c>
  69827. if (tcp_output(pcb) == ERR_OK) {
  69828. 801c548: 6af8 ldr r0, [r7, #44] @ 0x2c
  69829. 801c54a: f004 fb03 bl 8020b54 <tcp_output>
  69830. 801c54e: 4603 mov r3, r0
  69831. 801c550: 2b00 cmp r3, #0
  69832. 801c552: d101 bne.n 801c558 <tcp_slowtmr+0x19c>
  69833. next_slot = 0;
  69834. 801c554: 2300 movs r3, #0
  69835. 801c556: 623b str r3, [r7, #32]
  69836. if (next_slot) {
  69837. 801c558: 6a3b ldr r3, [r7, #32]
  69838. 801c55a: 2b00 cmp r3, #0
  69839. 801c55c: f000 80ac beq.w 801c6b8 <tcp_slowtmr+0x2fc>
  69840. pcb->persist_cnt = 0;
  69841. 801c560: 6afb ldr r3, [r7, #44] @ 0x2c
  69842. 801c562: 2200 movs r2, #0
  69843. 801c564: f883 2098 strb.w r2, [r3, #152] @ 0x98
  69844. if (pcb->persist_backoff < sizeof(tcp_persist_backoff)) {
  69845. 801c568: 6afb ldr r3, [r7, #44] @ 0x2c
  69846. 801c56a: f893 3099 ldrb.w r3, [r3, #153] @ 0x99
  69847. 801c56e: 2b06 cmp r3, #6
  69848. 801c570: f200 80a2 bhi.w 801c6b8 <tcp_slowtmr+0x2fc>
  69849. pcb->persist_backoff++;
  69850. 801c574: 6afb ldr r3, [r7, #44] @ 0x2c
  69851. 801c576: f893 3099 ldrb.w r3, [r3, #153] @ 0x99
  69852. 801c57a: 3301 adds r3, #1
  69853. 801c57c: b2da uxtb r2, r3
  69854. 801c57e: 6afb ldr r3, [r7, #44] @ 0x2c
  69855. 801c580: f883 2099 strb.w r2, [r3, #153] @ 0x99
  69856. 801c584: e098 b.n 801c6b8 <tcp_slowtmr+0x2fc>
  69857. if ((pcb->rtime >= 0) && (pcb->rtime < 0x7FFF)) {
  69858. 801c586: 6afb ldr r3, [r7, #44] @ 0x2c
  69859. 801c588: f9b3 3030 ldrsh.w r3, [r3, #48] @ 0x30
  69860. 801c58c: 2b00 cmp r3, #0
  69861. 801c58e: db0f blt.n 801c5b0 <tcp_slowtmr+0x1f4>
  69862. 801c590: 6afb ldr r3, [r7, #44] @ 0x2c
  69863. 801c592: f9b3 3030 ldrsh.w r3, [r3, #48] @ 0x30
  69864. 801c596: f647 72ff movw r2, #32767 @ 0x7fff
  69865. 801c59a: 4293 cmp r3, r2
  69866. 801c59c: d008 beq.n 801c5b0 <tcp_slowtmr+0x1f4>
  69867. ++pcb->rtime;
  69868. 801c59e: 6afb ldr r3, [r7, #44] @ 0x2c
  69869. 801c5a0: f9b3 3030 ldrsh.w r3, [r3, #48] @ 0x30
  69870. 801c5a4: b29b uxth r3, r3
  69871. 801c5a6: 3301 adds r3, #1
  69872. 801c5a8: b29b uxth r3, r3
  69873. 801c5aa: b21a sxth r2, r3
  69874. 801c5ac: 6afb ldr r3, [r7, #44] @ 0x2c
  69875. 801c5ae: 861a strh r2, [r3, #48] @ 0x30
  69876. if (pcb->rtime >= pcb->rto) {
  69877. 801c5b0: 6afb ldr r3, [r7, #44] @ 0x2c
  69878. 801c5b2: f9b3 2030 ldrsh.w r2, [r3, #48] @ 0x30
  69879. 801c5b6: 6afb ldr r3, [r7, #44] @ 0x2c
  69880. 801c5b8: f9b3 3040 ldrsh.w r3, [r3, #64] @ 0x40
  69881. 801c5bc: 429a cmp r2, r3
  69882. 801c5be: db7b blt.n 801c6b8 <tcp_slowtmr+0x2fc>
  69883. if ((tcp_rexmit_rto_prepare(pcb) == ERR_OK) || ((pcb->unacked == NULL) && (pcb->unsent != NULL))) {
  69884. 801c5c0: 6af8 ldr r0, [r7, #44] @ 0x2c
  69885. 801c5c2: f004 fdbf bl 8021144 <tcp_rexmit_rto_prepare>
  69886. 801c5c6: 4603 mov r3, r0
  69887. 801c5c8: 2b00 cmp r3, #0
  69888. 801c5ca: d007 beq.n 801c5dc <tcp_slowtmr+0x220>
  69889. 801c5cc: 6afb ldr r3, [r7, #44] @ 0x2c
  69890. 801c5ce: 6f1b ldr r3, [r3, #112] @ 0x70
  69891. 801c5d0: 2b00 cmp r3, #0
  69892. 801c5d2: d171 bne.n 801c6b8 <tcp_slowtmr+0x2fc>
  69893. 801c5d4: 6afb ldr r3, [r7, #44] @ 0x2c
  69894. 801c5d6: 6edb ldr r3, [r3, #108] @ 0x6c
  69895. 801c5d8: 2b00 cmp r3, #0
  69896. 801c5da: d06d beq.n 801c6b8 <tcp_slowtmr+0x2fc>
  69897. if (pcb->state != SYN_SENT) {
  69898. 801c5dc: 6afb ldr r3, [r7, #44] @ 0x2c
  69899. 801c5de: 7d1b ldrb r3, [r3, #20]
  69900. 801c5e0: 2b02 cmp r3, #2
  69901. 801c5e2: d03a beq.n 801c65a <tcp_slowtmr+0x29e>
  69902. u8_t backoff_idx = LWIP_MIN(pcb->nrtx, sizeof(tcp_backoff) - 1);
  69903. 801c5e4: 6afb ldr r3, [r7, #44] @ 0x2c
  69904. 801c5e6: f893 3042 ldrb.w r3, [r3, #66] @ 0x42
  69905. 801c5ea: 2b0c cmp r3, #12
  69906. 801c5ec: bf28 it cs
  69907. 801c5ee: 230c movcs r3, #12
  69908. 801c5f0: 76fb strb r3, [r7, #27]
  69909. int calc_rto = ((pcb->sa >> 3) + pcb->sv) << tcp_backoff[backoff_idx];
  69910. 801c5f2: 6afb ldr r3, [r7, #44] @ 0x2c
  69911. 801c5f4: f9b3 303c ldrsh.w r3, [r3, #60] @ 0x3c
  69912. 801c5f8: 10db asrs r3, r3, #3
  69913. 801c5fa: b21b sxth r3, r3
  69914. 801c5fc: 461a mov r2, r3
  69915. 801c5fe: 6afb ldr r3, [r7, #44] @ 0x2c
  69916. 801c600: f9b3 303e ldrsh.w r3, [r3, #62] @ 0x3e
  69917. 801c604: 4413 add r3, r2
  69918. 801c606: 7efa ldrb r2, [r7, #27]
  69919. 801c608: 4910 ldr r1, [pc, #64] @ (801c64c <tcp_slowtmr+0x290>)
  69920. 801c60a: 5c8a ldrb r2, [r1, r2]
  69921. 801c60c: 4093 lsls r3, r2
  69922. 801c60e: 617b str r3, [r7, #20]
  69923. pcb->rto = (s16_t)LWIP_MIN(calc_rto, 0x7FFF);
  69924. 801c610: 697b ldr r3, [r7, #20]
  69925. 801c612: f647 72fe movw r2, #32766 @ 0x7ffe
  69926. 801c616: 4293 cmp r3, r2
  69927. 801c618: dc1a bgt.n 801c650 <tcp_slowtmr+0x294>
  69928. 801c61a: 697b ldr r3, [r7, #20]
  69929. 801c61c: b21a sxth r2, r3
  69930. 801c61e: e019 b.n 801c654 <tcp_slowtmr+0x298>
  69931. 801c620: 2402af68 .word 0x2402af68
  69932. 801c624: 2402af7e .word 0x2402af7e
  69933. 801c628: 2402af74 .word 0x2402af74
  69934. 801c62c: 0802f5a8 .word 0x0802f5a8
  69935. 801c630: 0802f8ec .word 0x0802f8ec
  69936. 801c634: 0802f5ec .word 0x0802f5ec
  69937. 801c638: 0802f918 .word 0x0802f918
  69938. 801c63c: 0802f944 .word 0x0802f944
  69939. 801c640: 0802f974 .word 0x0802f974
  69940. 801c644: 0802f9a8 .word 0x0802f9a8
  69941. 801c648: 08031c38 .word 0x08031c38
  69942. 801c64c: 08031c28 .word 0x08031c28
  69943. 801c650: f647 72ff movw r2, #32767 @ 0x7fff
  69944. 801c654: 6afb ldr r3, [r7, #44] @ 0x2c
  69945. 801c656: f8a3 2040 strh.w r2, [r3, #64] @ 0x40
  69946. pcb->rtime = 0;
  69947. 801c65a: 6afb ldr r3, [r7, #44] @ 0x2c
  69948. 801c65c: 2200 movs r2, #0
  69949. 801c65e: 861a strh r2, [r3, #48] @ 0x30
  69950. eff_wnd = LWIP_MIN(pcb->cwnd, pcb->snd_wnd);
  69951. 801c660: 6afb ldr r3, [r7, #44] @ 0x2c
  69952. 801c662: f8b3 2060 ldrh.w r2, [r3, #96] @ 0x60
  69953. 801c666: 6afb ldr r3, [r7, #44] @ 0x2c
  69954. 801c668: f8b3 3048 ldrh.w r3, [r3, #72] @ 0x48
  69955. 801c66c: 4293 cmp r3, r2
  69956. 801c66e: bf28 it cs
  69957. 801c670: 4613 movcs r3, r2
  69958. 801c672: 827b strh r3, [r7, #18]
  69959. pcb->ssthresh = eff_wnd >> 1;
  69960. 801c674: 8a7b ldrh r3, [r7, #18]
  69961. 801c676: 085b lsrs r3, r3, #1
  69962. 801c678: b29a uxth r2, r3
  69963. 801c67a: 6afb ldr r3, [r7, #44] @ 0x2c
  69964. 801c67c: f8a3 204a strh.w r2, [r3, #74] @ 0x4a
  69965. if (pcb->ssthresh < (tcpwnd_size_t)(pcb->mss << 1)) {
  69966. 801c680: 6afb ldr r3, [r7, #44] @ 0x2c
  69967. 801c682: f8b3 204a ldrh.w r2, [r3, #74] @ 0x4a
  69968. 801c686: 6afb ldr r3, [r7, #44] @ 0x2c
  69969. 801c688: 8e5b ldrh r3, [r3, #50] @ 0x32
  69970. 801c68a: 005b lsls r3, r3, #1
  69971. 801c68c: b29b uxth r3, r3
  69972. 801c68e: 429a cmp r2, r3
  69973. 801c690: d206 bcs.n 801c6a0 <tcp_slowtmr+0x2e4>
  69974. pcb->ssthresh = (tcpwnd_size_t)(pcb->mss << 1);
  69975. 801c692: 6afb ldr r3, [r7, #44] @ 0x2c
  69976. 801c694: 8e5b ldrh r3, [r3, #50] @ 0x32
  69977. 801c696: 005b lsls r3, r3, #1
  69978. 801c698: b29a uxth r2, r3
  69979. 801c69a: 6afb ldr r3, [r7, #44] @ 0x2c
  69980. 801c69c: f8a3 204a strh.w r2, [r3, #74] @ 0x4a
  69981. pcb->cwnd = pcb->mss;
  69982. 801c6a0: 6afb ldr r3, [r7, #44] @ 0x2c
  69983. 801c6a2: 8e5a ldrh r2, [r3, #50] @ 0x32
  69984. 801c6a4: 6afb ldr r3, [r7, #44] @ 0x2c
  69985. 801c6a6: f8a3 2048 strh.w r2, [r3, #72] @ 0x48
  69986. pcb->bytes_acked = 0;
  69987. 801c6aa: 6afb ldr r3, [r7, #44] @ 0x2c
  69988. 801c6ac: 2200 movs r2, #0
  69989. 801c6ae: f8a3 206a strh.w r2, [r3, #106] @ 0x6a
  69990. tcp_rexmit_rto_commit(pcb);
  69991. 801c6b2: 6af8 ldr r0, [r7, #44] @ 0x2c
  69992. 801c6b4: f004 fdc0 bl 8021238 <tcp_rexmit_rto_commit>
  69993. if (pcb->state == FIN_WAIT_2) {
  69994. 801c6b8: 6afb ldr r3, [r7, #44] @ 0x2c
  69995. 801c6ba: 7d1b ldrb r3, [r3, #20]
  69996. 801c6bc: 2b06 cmp r3, #6
  69997. 801c6be: d111 bne.n 801c6e4 <tcp_slowtmr+0x328>
  69998. if (pcb->flags & TF_RXCLOSED) {
  69999. 801c6c0: 6afb ldr r3, [r7, #44] @ 0x2c
  70000. 801c6c2: 8b5b ldrh r3, [r3, #26]
  70001. 801c6c4: f003 0310 and.w r3, r3, #16
  70002. 801c6c8: 2b00 cmp r3, #0
  70003. 801c6ca: d00b beq.n 801c6e4 <tcp_slowtmr+0x328>
  70004. if ((u32_t)(tcp_ticks - pcb->tmr) >
  70005. 801c6cc: 4b9c ldr r3, [pc, #624] @ (801c940 <tcp_slowtmr+0x584>)
  70006. 801c6ce: 681a ldr r2, [r3, #0]
  70007. 801c6d0: 6afb ldr r3, [r7, #44] @ 0x2c
  70008. 801c6d2: 6a1b ldr r3, [r3, #32]
  70009. 801c6d4: 1ad3 subs r3, r2, r3
  70010. 801c6d6: 2b28 cmp r3, #40 @ 0x28
  70011. 801c6d8: d904 bls.n 801c6e4 <tcp_slowtmr+0x328>
  70012. ++pcb_remove;
  70013. 801c6da: f897 3027 ldrb.w r3, [r7, #39] @ 0x27
  70014. 801c6de: 3301 adds r3, #1
  70015. 801c6e0: f887 3027 strb.w r3, [r7, #39] @ 0x27
  70016. if (ip_get_option(pcb, SOF_KEEPALIVE) &&
  70017. 801c6e4: 6afb ldr r3, [r7, #44] @ 0x2c
  70018. 801c6e6: 7a5b ldrb r3, [r3, #9]
  70019. 801c6e8: f003 0308 and.w r3, r3, #8
  70020. 801c6ec: 2b00 cmp r3, #0
  70021. 801c6ee: d04a beq.n 801c786 <tcp_slowtmr+0x3ca>
  70022. ((pcb->state == ESTABLISHED) ||
  70023. 801c6f0: 6afb ldr r3, [r7, #44] @ 0x2c
  70024. 801c6f2: 7d1b ldrb r3, [r3, #20]
  70025. if (ip_get_option(pcb, SOF_KEEPALIVE) &&
  70026. 801c6f4: 2b04 cmp r3, #4
  70027. 801c6f6: d003 beq.n 801c700 <tcp_slowtmr+0x344>
  70028. (pcb->state == CLOSE_WAIT))) {
  70029. 801c6f8: 6afb ldr r3, [r7, #44] @ 0x2c
  70030. 801c6fa: 7d1b ldrb r3, [r3, #20]
  70031. ((pcb->state == ESTABLISHED) ||
  70032. 801c6fc: 2b07 cmp r3, #7
  70033. 801c6fe: d142 bne.n 801c786 <tcp_slowtmr+0x3ca>
  70034. if ((u32_t)(tcp_ticks - pcb->tmr) >
  70035. 801c700: 4b8f ldr r3, [pc, #572] @ (801c940 <tcp_slowtmr+0x584>)
  70036. 801c702: 681a ldr r2, [r3, #0]
  70037. 801c704: 6afb ldr r3, [r7, #44] @ 0x2c
  70038. 801c706: 6a1b ldr r3, [r3, #32]
  70039. 801c708: 1ad2 subs r2, r2, r3
  70040. (pcb->keep_idle + TCP_KEEP_DUR(pcb)) / TCP_SLOW_INTERVAL) {
  70041. 801c70a: 6afb ldr r3, [r7, #44] @ 0x2c
  70042. 801c70c: f8d3 1094 ldr.w r1, [r3, #148] @ 0x94
  70043. 801c710: 4b8c ldr r3, [pc, #560] @ (801c944 <tcp_slowtmr+0x588>)
  70044. 801c712: 440b add r3, r1
  70045. 801c714: 498c ldr r1, [pc, #560] @ (801c948 <tcp_slowtmr+0x58c>)
  70046. 801c716: fba1 1303 umull r1, r3, r1, r3
  70047. 801c71a: 095b lsrs r3, r3, #5
  70048. if ((u32_t)(tcp_ticks - pcb->tmr) >
  70049. 801c71c: 429a cmp r2, r3
  70050. 801c71e: d90a bls.n 801c736 <tcp_slowtmr+0x37a>
  70051. ++pcb_remove;
  70052. 801c720: f897 3027 ldrb.w r3, [r7, #39] @ 0x27
  70053. 801c724: 3301 adds r3, #1
  70054. 801c726: f887 3027 strb.w r3, [r7, #39] @ 0x27
  70055. ++pcb_reset;
  70056. 801c72a: f897 3026 ldrb.w r3, [r7, #38] @ 0x26
  70057. 801c72e: 3301 adds r3, #1
  70058. 801c730: f887 3026 strb.w r3, [r7, #38] @ 0x26
  70059. 801c734: e027 b.n 801c786 <tcp_slowtmr+0x3ca>
  70060. } else if ((u32_t)(tcp_ticks - pcb->tmr) >
  70061. 801c736: 4b82 ldr r3, [pc, #520] @ (801c940 <tcp_slowtmr+0x584>)
  70062. 801c738: 681a ldr r2, [r3, #0]
  70063. 801c73a: 6afb ldr r3, [r7, #44] @ 0x2c
  70064. 801c73c: 6a1b ldr r3, [r3, #32]
  70065. 801c73e: 1ad2 subs r2, r2, r3
  70066. (pcb->keep_idle + pcb->keep_cnt_sent * TCP_KEEP_INTVL(pcb))
  70067. 801c740: 6afb ldr r3, [r7, #44] @ 0x2c
  70068. 801c742: f8d3 1094 ldr.w r1, [r3, #148] @ 0x94
  70069. 801c746: 6afb ldr r3, [r7, #44] @ 0x2c
  70070. 801c748: f893 309b ldrb.w r3, [r3, #155] @ 0x9b
  70071. 801c74c: 4618 mov r0, r3
  70072. 801c74e: 4b7f ldr r3, [pc, #508] @ (801c94c <tcp_slowtmr+0x590>)
  70073. 801c750: fb00 f303 mul.w r3, r0, r3
  70074. 801c754: 440b add r3, r1
  70075. / TCP_SLOW_INTERVAL) {
  70076. 801c756: 497c ldr r1, [pc, #496] @ (801c948 <tcp_slowtmr+0x58c>)
  70077. 801c758: fba1 1303 umull r1, r3, r1, r3
  70078. 801c75c: 095b lsrs r3, r3, #5
  70079. } else if ((u32_t)(tcp_ticks - pcb->tmr) >
  70080. 801c75e: 429a cmp r2, r3
  70081. 801c760: d911 bls.n 801c786 <tcp_slowtmr+0x3ca>
  70082. err = tcp_keepalive(pcb);
  70083. 801c762: 6af8 ldr r0, [r7, #44] @ 0x2c
  70084. 801c764: f005 f86c bl 8021840 <tcp_keepalive>
  70085. 801c768: 4603 mov r3, r0
  70086. 801c76a: f887 3025 strb.w r3, [r7, #37] @ 0x25
  70087. if (err == ERR_OK) {
  70088. 801c76e: f997 3025 ldrsb.w r3, [r7, #37] @ 0x25
  70089. 801c772: 2b00 cmp r3, #0
  70090. 801c774: d107 bne.n 801c786 <tcp_slowtmr+0x3ca>
  70091. pcb->keep_cnt_sent++;
  70092. 801c776: 6afb ldr r3, [r7, #44] @ 0x2c
  70093. 801c778: f893 309b ldrb.w r3, [r3, #155] @ 0x9b
  70094. 801c77c: 3301 adds r3, #1
  70095. 801c77e: b2da uxtb r2, r3
  70096. 801c780: 6afb ldr r3, [r7, #44] @ 0x2c
  70097. 801c782: f883 209b strb.w r2, [r3, #155] @ 0x9b
  70098. if (pcb->ooseq != NULL &&
  70099. 801c786: 6afb ldr r3, [r7, #44] @ 0x2c
  70100. 801c788: 6f5b ldr r3, [r3, #116] @ 0x74
  70101. 801c78a: 2b00 cmp r3, #0
  70102. 801c78c: d011 beq.n 801c7b2 <tcp_slowtmr+0x3f6>
  70103. (tcp_ticks - pcb->tmr >= (u32_t)pcb->rto * TCP_OOSEQ_TIMEOUT)) {
  70104. 801c78e: 4b6c ldr r3, [pc, #432] @ (801c940 <tcp_slowtmr+0x584>)
  70105. 801c790: 681a ldr r2, [r3, #0]
  70106. 801c792: 6afb ldr r3, [r7, #44] @ 0x2c
  70107. 801c794: 6a1b ldr r3, [r3, #32]
  70108. 801c796: 1ad2 subs r2, r2, r3
  70109. 801c798: 6afb ldr r3, [r7, #44] @ 0x2c
  70110. 801c79a: f9b3 3040 ldrsh.w r3, [r3, #64] @ 0x40
  70111. 801c79e: 4619 mov r1, r3
  70112. 801c7a0: 460b mov r3, r1
  70113. 801c7a2: 005b lsls r3, r3, #1
  70114. 801c7a4: 440b add r3, r1
  70115. 801c7a6: 005b lsls r3, r3, #1
  70116. if (pcb->ooseq != NULL &&
  70117. 801c7a8: 429a cmp r2, r3
  70118. 801c7aa: d302 bcc.n 801c7b2 <tcp_slowtmr+0x3f6>
  70119. tcp_free_ooseq(pcb);
  70120. 801c7ac: 6af8 ldr r0, [r7, #44] @ 0x2c
  70121. 801c7ae: f000 feb7 bl 801d520 <tcp_free_ooseq>
  70122. if (pcb->state == SYN_RCVD) {
  70123. 801c7b2: 6afb ldr r3, [r7, #44] @ 0x2c
  70124. 801c7b4: 7d1b ldrb r3, [r3, #20]
  70125. 801c7b6: 2b03 cmp r3, #3
  70126. 801c7b8: d10b bne.n 801c7d2 <tcp_slowtmr+0x416>
  70127. if ((u32_t)(tcp_ticks - pcb->tmr) >
  70128. 801c7ba: 4b61 ldr r3, [pc, #388] @ (801c940 <tcp_slowtmr+0x584>)
  70129. 801c7bc: 681a ldr r2, [r3, #0]
  70130. 801c7be: 6afb ldr r3, [r7, #44] @ 0x2c
  70131. 801c7c0: 6a1b ldr r3, [r3, #32]
  70132. 801c7c2: 1ad3 subs r3, r2, r3
  70133. 801c7c4: 2b28 cmp r3, #40 @ 0x28
  70134. 801c7c6: d904 bls.n 801c7d2 <tcp_slowtmr+0x416>
  70135. ++pcb_remove;
  70136. 801c7c8: f897 3027 ldrb.w r3, [r7, #39] @ 0x27
  70137. 801c7cc: 3301 adds r3, #1
  70138. 801c7ce: f887 3027 strb.w r3, [r7, #39] @ 0x27
  70139. if (pcb->state == LAST_ACK) {
  70140. 801c7d2: 6afb ldr r3, [r7, #44] @ 0x2c
  70141. 801c7d4: 7d1b ldrb r3, [r3, #20]
  70142. 801c7d6: 2b09 cmp r3, #9
  70143. 801c7d8: d10b bne.n 801c7f2 <tcp_slowtmr+0x436>
  70144. if ((u32_t)(tcp_ticks - pcb->tmr) > 2 * TCP_MSL / TCP_SLOW_INTERVAL) {
  70145. 801c7da: 4b59 ldr r3, [pc, #356] @ (801c940 <tcp_slowtmr+0x584>)
  70146. 801c7dc: 681a ldr r2, [r3, #0]
  70147. 801c7de: 6afb ldr r3, [r7, #44] @ 0x2c
  70148. 801c7e0: 6a1b ldr r3, [r3, #32]
  70149. 801c7e2: 1ad3 subs r3, r2, r3
  70150. 801c7e4: 2bf0 cmp r3, #240 @ 0xf0
  70151. 801c7e6: d904 bls.n 801c7f2 <tcp_slowtmr+0x436>
  70152. ++pcb_remove;
  70153. 801c7e8: f897 3027 ldrb.w r3, [r7, #39] @ 0x27
  70154. 801c7ec: 3301 adds r3, #1
  70155. 801c7ee: f887 3027 strb.w r3, [r7, #39] @ 0x27
  70156. if (pcb_remove) {
  70157. 801c7f2: f897 3027 ldrb.w r3, [r7, #39] @ 0x27
  70158. 801c7f6: 2b00 cmp r3, #0
  70159. 801c7f8: d060 beq.n 801c8bc <tcp_slowtmr+0x500>
  70160. tcp_err_fn err_fn = pcb->errf;
  70161. 801c7fa: 6afb ldr r3, [r7, #44] @ 0x2c
  70162. 801c7fc: f8d3 3090 ldr.w r3, [r3, #144] @ 0x90
  70163. 801c800: 60fb str r3, [r7, #12]
  70164. tcp_pcb_purge(pcb);
  70165. 801c802: 6af8 ldr r0, [r7, #44] @ 0x2c
  70166. 801c804: f000 fcd8 bl 801d1b8 <tcp_pcb_purge>
  70167. if (prev != NULL) {
  70168. 801c808: 6abb ldr r3, [r7, #40] @ 0x28
  70169. 801c80a: 2b00 cmp r3, #0
  70170. 801c80c: d010 beq.n 801c830 <tcp_slowtmr+0x474>
  70171. LWIP_ASSERT("tcp_slowtmr: middle tcp != tcp_active_pcbs", pcb != tcp_active_pcbs);
  70172. 801c80e: 4b50 ldr r3, [pc, #320] @ (801c950 <tcp_slowtmr+0x594>)
  70173. 801c810: 681b ldr r3, [r3, #0]
  70174. 801c812: 6afa ldr r2, [r7, #44] @ 0x2c
  70175. 801c814: 429a cmp r2, r3
  70176. 801c816: d106 bne.n 801c826 <tcp_slowtmr+0x46a>
  70177. 801c818: 4b4e ldr r3, [pc, #312] @ (801c954 <tcp_slowtmr+0x598>)
  70178. 801c81a: f240 526d movw r2, #1389 @ 0x56d
  70179. 801c81e: 494e ldr r1, [pc, #312] @ (801c958 <tcp_slowtmr+0x59c>)
  70180. 801c820: 484e ldr r0, [pc, #312] @ (801c95c <tcp_slowtmr+0x5a0>)
  70181. 801c822: f00e f823 bl 802a86c <iprintf>
  70182. prev->next = pcb->next;
  70183. 801c826: 6afb ldr r3, [r7, #44] @ 0x2c
  70184. 801c828: 68da ldr r2, [r3, #12]
  70185. 801c82a: 6abb ldr r3, [r7, #40] @ 0x28
  70186. 801c82c: 60da str r2, [r3, #12]
  70187. 801c82e: e00f b.n 801c850 <tcp_slowtmr+0x494>
  70188. LWIP_ASSERT("tcp_slowtmr: first pcb == tcp_active_pcbs", tcp_active_pcbs == pcb);
  70189. 801c830: 4b47 ldr r3, [pc, #284] @ (801c950 <tcp_slowtmr+0x594>)
  70190. 801c832: 681b ldr r3, [r3, #0]
  70191. 801c834: 6afa ldr r2, [r7, #44] @ 0x2c
  70192. 801c836: 429a cmp r2, r3
  70193. 801c838: d006 beq.n 801c848 <tcp_slowtmr+0x48c>
  70194. 801c83a: 4b46 ldr r3, [pc, #280] @ (801c954 <tcp_slowtmr+0x598>)
  70195. 801c83c: f240 5271 movw r2, #1393 @ 0x571
  70196. 801c840: 4947 ldr r1, [pc, #284] @ (801c960 <tcp_slowtmr+0x5a4>)
  70197. 801c842: 4846 ldr r0, [pc, #280] @ (801c95c <tcp_slowtmr+0x5a0>)
  70198. 801c844: f00e f812 bl 802a86c <iprintf>
  70199. tcp_active_pcbs = pcb->next;
  70200. 801c848: 6afb ldr r3, [r7, #44] @ 0x2c
  70201. 801c84a: 68db ldr r3, [r3, #12]
  70202. 801c84c: 4a40 ldr r2, [pc, #256] @ (801c950 <tcp_slowtmr+0x594>)
  70203. 801c84e: 6013 str r3, [r2, #0]
  70204. if (pcb_reset) {
  70205. 801c850: f897 3026 ldrb.w r3, [r7, #38] @ 0x26
  70206. 801c854: 2b00 cmp r3, #0
  70207. 801c856: d013 beq.n 801c880 <tcp_slowtmr+0x4c4>
  70208. tcp_rst(pcb, pcb->snd_nxt, pcb->rcv_nxt, &pcb->local_ip, &pcb->remote_ip,
  70209. 801c858: 6afb ldr r3, [r7, #44] @ 0x2c
  70210. 801c85a: 6d18 ldr r0, [r3, #80] @ 0x50
  70211. 801c85c: 6afb ldr r3, [r7, #44] @ 0x2c
  70212. 801c85e: 6a5c ldr r4, [r3, #36] @ 0x24
  70213. 801c860: 6afd ldr r5, [r7, #44] @ 0x2c
  70214. 801c862: 6afb ldr r3, [r7, #44] @ 0x2c
  70215. 801c864: 3304 adds r3, #4
  70216. 801c866: 6afa ldr r2, [r7, #44] @ 0x2c
  70217. 801c868: 8ad2 ldrh r2, [r2, #22]
  70218. 801c86a: 6af9 ldr r1, [r7, #44] @ 0x2c
  70219. 801c86c: 8b09 ldrh r1, [r1, #24]
  70220. 801c86e: 9102 str r1, [sp, #8]
  70221. 801c870: 9201 str r2, [sp, #4]
  70222. 801c872: 9300 str r3, [sp, #0]
  70223. 801c874: 462b mov r3, r5
  70224. 801c876: 4622 mov r2, r4
  70225. 801c878: 4601 mov r1, r0
  70226. 801c87a: 6af8 ldr r0, [r7, #44] @ 0x2c
  70227. 801c87c: f004 ff2c bl 80216d8 <tcp_rst>
  70228. err_arg = pcb->callback_arg;
  70229. 801c880: 6afb ldr r3, [r7, #44] @ 0x2c
  70230. 801c882: 691b ldr r3, [r3, #16]
  70231. 801c884: 60bb str r3, [r7, #8]
  70232. last_state = pcb->state;
  70233. 801c886: 6afb ldr r3, [r7, #44] @ 0x2c
  70234. 801c888: 7d1b ldrb r3, [r3, #20]
  70235. 801c88a: 71fb strb r3, [r7, #7]
  70236. pcb2 = pcb;
  70237. 801c88c: 6afb ldr r3, [r7, #44] @ 0x2c
  70238. 801c88e: 603b str r3, [r7, #0]
  70239. pcb = pcb->next;
  70240. 801c890: 6afb ldr r3, [r7, #44] @ 0x2c
  70241. 801c892: 68db ldr r3, [r3, #12]
  70242. 801c894: 62fb str r3, [r7, #44] @ 0x2c
  70243. tcp_free(pcb2);
  70244. 801c896: 6838 ldr r0, [r7, #0]
  70245. 801c898: f7ff f82c bl 801b8f4 <tcp_free>
  70246. tcp_active_pcbs_changed = 0;
  70247. 801c89c: 4b31 ldr r3, [pc, #196] @ (801c964 <tcp_slowtmr+0x5a8>)
  70248. 801c89e: 2200 movs r2, #0
  70249. 801c8a0: 701a strb r2, [r3, #0]
  70250. TCP_EVENT_ERR(last_state, err_fn, err_arg, ERR_ABRT);
  70251. 801c8a2: 68fb ldr r3, [r7, #12]
  70252. 801c8a4: 2b00 cmp r3, #0
  70253. 801c8a6: d004 beq.n 801c8b2 <tcp_slowtmr+0x4f6>
  70254. 801c8a8: 68fb ldr r3, [r7, #12]
  70255. 801c8aa: f06f 010c mvn.w r1, #12
  70256. 801c8ae: 68b8 ldr r0, [r7, #8]
  70257. 801c8b0: 4798 blx r3
  70258. if (tcp_active_pcbs_changed) {
  70259. 801c8b2: 4b2c ldr r3, [pc, #176] @ (801c964 <tcp_slowtmr+0x5a8>)
  70260. 801c8b4: 781b ldrb r3, [r3, #0]
  70261. 801c8b6: 2b00 cmp r3, #0
  70262. 801c8b8: d037 beq.n 801c92a <tcp_slowtmr+0x56e>
  70263. goto tcp_slowtmr_start;
  70264. 801c8ba: e592 b.n 801c3e2 <tcp_slowtmr+0x26>
  70265. prev = pcb;
  70266. 801c8bc: 6afb ldr r3, [r7, #44] @ 0x2c
  70267. 801c8be: 62bb str r3, [r7, #40] @ 0x28
  70268. pcb = pcb->next;
  70269. 801c8c0: 6afb ldr r3, [r7, #44] @ 0x2c
  70270. 801c8c2: 68db ldr r3, [r3, #12]
  70271. 801c8c4: 62fb str r3, [r7, #44] @ 0x2c
  70272. ++prev->polltmr;
  70273. 801c8c6: 6abb ldr r3, [r7, #40] @ 0x28
  70274. 801c8c8: 7f1b ldrb r3, [r3, #28]
  70275. 801c8ca: 3301 adds r3, #1
  70276. 801c8cc: b2da uxtb r2, r3
  70277. 801c8ce: 6abb ldr r3, [r7, #40] @ 0x28
  70278. 801c8d0: 771a strb r2, [r3, #28]
  70279. if (prev->polltmr >= prev->pollinterval) {
  70280. 801c8d2: 6abb ldr r3, [r7, #40] @ 0x28
  70281. 801c8d4: 7f1a ldrb r2, [r3, #28]
  70282. 801c8d6: 6abb ldr r3, [r7, #40] @ 0x28
  70283. 801c8d8: 7f5b ldrb r3, [r3, #29]
  70284. 801c8da: 429a cmp r2, r3
  70285. 801c8dc: d325 bcc.n 801c92a <tcp_slowtmr+0x56e>
  70286. prev->polltmr = 0;
  70287. 801c8de: 6abb ldr r3, [r7, #40] @ 0x28
  70288. 801c8e0: 2200 movs r2, #0
  70289. 801c8e2: 771a strb r2, [r3, #28]
  70290. tcp_active_pcbs_changed = 0;
  70291. 801c8e4: 4b1f ldr r3, [pc, #124] @ (801c964 <tcp_slowtmr+0x5a8>)
  70292. 801c8e6: 2200 movs r2, #0
  70293. 801c8e8: 701a strb r2, [r3, #0]
  70294. TCP_EVENT_POLL(prev, err);
  70295. 801c8ea: 6abb ldr r3, [r7, #40] @ 0x28
  70296. 801c8ec: f8d3 308c ldr.w r3, [r3, #140] @ 0x8c
  70297. 801c8f0: 2b00 cmp r3, #0
  70298. 801c8f2: d00b beq.n 801c90c <tcp_slowtmr+0x550>
  70299. 801c8f4: 6abb ldr r3, [r7, #40] @ 0x28
  70300. 801c8f6: f8d3 308c ldr.w r3, [r3, #140] @ 0x8c
  70301. 801c8fa: 6aba ldr r2, [r7, #40] @ 0x28
  70302. 801c8fc: 6912 ldr r2, [r2, #16]
  70303. 801c8fe: 6ab9 ldr r1, [r7, #40] @ 0x28
  70304. 801c900: 4610 mov r0, r2
  70305. 801c902: 4798 blx r3
  70306. 801c904: 4603 mov r3, r0
  70307. 801c906: f887 3025 strb.w r3, [r7, #37] @ 0x25
  70308. 801c90a: e002 b.n 801c912 <tcp_slowtmr+0x556>
  70309. 801c90c: 2300 movs r3, #0
  70310. 801c90e: f887 3025 strb.w r3, [r7, #37] @ 0x25
  70311. if (tcp_active_pcbs_changed) {
  70312. 801c912: 4b14 ldr r3, [pc, #80] @ (801c964 <tcp_slowtmr+0x5a8>)
  70313. 801c914: 781b ldrb r3, [r3, #0]
  70314. 801c916: 2b00 cmp r3, #0
  70315. 801c918: f47f ad62 bne.w 801c3e0 <tcp_slowtmr+0x24>
  70316. }
  70317. /* if err == ERR_ABRT, 'prev' is already deallocated */
  70318. if (err == ERR_OK) {
  70319. 801c91c: f997 3025 ldrsb.w r3, [r7, #37] @ 0x25
  70320. 801c920: 2b00 cmp r3, #0
  70321. 801c922: d102 bne.n 801c92a <tcp_slowtmr+0x56e>
  70322. tcp_output(prev);
  70323. 801c924: 6ab8 ldr r0, [r7, #40] @ 0x28
  70324. 801c926: f004 f915 bl 8020b54 <tcp_output>
  70325. while (pcb != NULL) {
  70326. 801c92a: 6afb ldr r3, [r7, #44] @ 0x2c
  70327. 801c92c: 2b00 cmp r3, #0
  70328. 801c92e: f47f ad5e bne.w 801c3ee <tcp_slowtmr+0x32>
  70329. }
  70330. }
  70331. /* Steps through all of the TIME-WAIT PCBs. */
  70332. prev = NULL;
  70333. 801c932: 2300 movs r3, #0
  70334. 801c934: 62bb str r3, [r7, #40] @ 0x28
  70335. pcb = tcp_tw_pcbs;
  70336. 801c936: 4b0c ldr r3, [pc, #48] @ (801c968 <tcp_slowtmr+0x5ac>)
  70337. 801c938: 681b ldr r3, [r3, #0]
  70338. 801c93a: 62fb str r3, [r7, #44] @ 0x2c
  70339. while (pcb != NULL) {
  70340. 801c93c: e069 b.n 801ca12 <tcp_slowtmr+0x656>
  70341. 801c93e: bf00 nop
  70342. 801c940: 2402af68 .word 0x2402af68
  70343. 801c944: 000a4cb8 .word 0x000a4cb8
  70344. 801c948: 10624dd3 .word 0x10624dd3
  70345. 801c94c: 000124f8 .word 0x000124f8
  70346. 801c950: 2402af74 .word 0x2402af74
  70347. 801c954: 0802f5a8 .word 0x0802f5a8
  70348. 801c958: 0802f9e0 .word 0x0802f9e0
  70349. 801c95c: 0802f5ec .word 0x0802f5ec
  70350. 801c960: 0802fa0c .word 0x0802fa0c
  70351. 801c964: 2402af7c .word 0x2402af7c
  70352. 801c968: 2402af78 .word 0x2402af78
  70353. LWIP_ASSERT("tcp_slowtmr: TIME-WAIT pcb->state == TIME-WAIT", pcb->state == TIME_WAIT);
  70354. 801c96c: 6afb ldr r3, [r7, #44] @ 0x2c
  70355. 801c96e: 7d1b ldrb r3, [r3, #20]
  70356. 801c970: 2b0a cmp r3, #10
  70357. 801c972: d006 beq.n 801c982 <tcp_slowtmr+0x5c6>
  70358. 801c974: 4b2b ldr r3, [pc, #172] @ (801ca24 <tcp_slowtmr+0x668>)
  70359. 801c976: f240 52a1 movw r2, #1441 @ 0x5a1
  70360. 801c97a: 492b ldr r1, [pc, #172] @ (801ca28 <tcp_slowtmr+0x66c>)
  70361. 801c97c: 482b ldr r0, [pc, #172] @ (801ca2c <tcp_slowtmr+0x670>)
  70362. 801c97e: f00d ff75 bl 802a86c <iprintf>
  70363. pcb_remove = 0;
  70364. 801c982: 2300 movs r3, #0
  70365. 801c984: f887 3027 strb.w r3, [r7, #39] @ 0x27
  70366. /* Check if this PCB has stayed long enough in TIME-WAIT */
  70367. if ((u32_t)(tcp_ticks - pcb->tmr) > 2 * TCP_MSL / TCP_SLOW_INTERVAL) {
  70368. 801c988: 4b29 ldr r3, [pc, #164] @ (801ca30 <tcp_slowtmr+0x674>)
  70369. 801c98a: 681a ldr r2, [r3, #0]
  70370. 801c98c: 6afb ldr r3, [r7, #44] @ 0x2c
  70371. 801c98e: 6a1b ldr r3, [r3, #32]
  70372. 801c990: 1ad3 subs r3, r2, r3
  70373. 801c992: 2bf0 cmp r3, #240 @ 0xf0
  70374. 801c994: d904 bls.n 801c9a0 <tcp_slowtmr+0x5e4>
  70375. ++pcb_remove;
  70376. 801c996: f897 3027 ldrb.w r3, [r7, #39] @ 0x27
  70377. 801c99a: 3301 adds r3, #1
  70378. 801c99c: f887 3027 strb.w r3, [r7, #39] @ 0x27
  70379. }
  70380. /* If the PCB should be removed, do it. */
  70381. if (pcb_remove) {
  70382. 801c9a0: f897 3027 ldrb.w r3, [r7, #39] @ 0x27
  70383. 801c9a4: 2b00 cmp r3, #0
  70384. 801c9a6: d02f beq.n 801ca08 <tcp_slowtmr+0x64c>
  70385. struct tcp_pcb *pcb2;
  70386. tcp_pcb_purge(pcb);
  70387. 801c9a8: 6af8 ldr r0, [r7, #44] @ 0x2c
  70388. 801c9aa: f000 fc05 bl 801d1b8 <tcp_pcb_purge>
  70389. /* Remove PCB from tcp_tw_pcbs list. */
  70390. if (prev != NULL) {
  70391. 801c9ae: 6abb ldr r3, [r7, #40] @ 0x28
  70392. 801c9b0: 2b00 cmp r3, #0
  70393. 801c9b2: d010 beq.n 801c9d6 <tcp_slowtmr+0x61a>
  70394. LWIP_ASSERT("tcp_slowtmr: middle tcp != tcp_tw_pcbs", pcb != tcp_tw_pcbs);
  70395. 801c9b4: 4b1f ldr r3, [pc, #124] @ (801ca34 <tcp_slowtmr+0x678>)
  70396. 801c9b6: 681b ldr r3, [r3, #0]
  70397. 801c9b8: 6afa ldr r2, [r7, #44] @ 0x2c
  70398. 801c9ba: 429a cmp r2, r3
  70399. 801c9bc: d106 bne.n 801c9cc <tcp_slowtmr+0x610>
  70400. 801c9be: 4b19 ldr r3, [pc, #100] @ (801ca24 <tcp_slowtmr+0x668>)
  70401. 801c9c0: f240 52af movw r2, #1455 @ 0x5af
  70402. 801c9c4: 491c ldr r1, [pc, #112] @ (801ca38 <tcp_slowtmr+0x67c>)
  70403. 801c9c6: 4819 ldr r0, [pc, #100] @ (801ca2c <tcp_slowtmr+0x670>)
  70404. 801c9c8: f00d ff50 bl 802a86c <iprintf>
  70405. prev->next = pcb->next;
  70406. 801c9cc: 6afb ldr r3, [r7, #44] @ 0x2c
  70407. 801c9ce: 68da ldr r2, [r3, #12]
  70408. 801c9d0: 6abb ldr r3, [r7, #40] @ 0x28
  70409. 801c9d2: 60da str r2, [r3, #12]
  70410. 801c9d4: e00f b.n 801c9f6 <tcp_slowtmr+0x63a>
  70411. } else {
  70412. /* This PCB was the first. */
  70413. LWIP_ASSERT("tcp_slowtmr: first pcb == tcp_tw_pcbs", tcp_tw_pcbs == pcb);
  70414. 801c9d6: 4b17 ldr r3, [pc, #92] @ (801ca34 <tcp_slowtmr+0x678>)
  70415. 801c9d8: 681b ldr r3, [r3, #0]
  70416. 801c9da: 6afa ldr r2, [r7, #44] @ 0x2c
  70417. 801c9dc: 429a cmp r2, r3
  70418. 801c9de: d006 beq.n 801c9ee <tcp_slowtmr+0x632>
  70419. 801c9e0: 4b10 ldr r3, [pc, #64] @ (801ca24 <tcp_slowtmr+0x668>)
  70420. 801c9e2: f240 52b3 movw r2, #1459 @ 0x5b3
  70421. 801c9e6: 4915 ldr r1, [pc, #84] @ (801ca3c <tcp_slowtmr+0x680>)
  70422. 801c9e8: 4810 ldr r0, [pc, #64] @ (801ca2c <tcp_slowtmr+0x670>)
  70423. 801c9ea: f00d ff3f bl 802a86c <iprintf>
  70424. tcp_tw_pcbs = pcb->next;
  70425. 801c9ee: 6afb ldr r3, [r7, #44] @ 0x2c
  70426. 801c9f0: 68db ldr r3, [r3, #12]
  70427. 801c9f2: 4a10 ldr r2, [pc, #64] @ (801ca34 <tcp_slowtmr+0x678>)
  70428. 801c9f4: 6013 str r3, [r2, #0]
  70429. }
  70430. pcb2 = pcb;
  70431. 801c9f6: 6afb ldr r3, [r7, #44] @ 0x2c
  70432. 801c9f8: 61fb str r3, [r7, #28]
  70433. pcb = pcb->next;
  70434. 801c9fa: 6afb ldr r3, [r7, #44] @ 0x2c
  70435. 801c9fc: 68db ldr r3, [r3, #12]
  70436. 801c9fe: 62fb str r3, [r7, #44] @ 0x2c
  70437. tcp_free(pcb2);
  70438. 801ca00: 69f8 ldr r0, [r7, #28]
  70439. 801ca02: f7fe ff77 bl 801b8f4 <tcp_free>
  70440. 801ca06: e004 b.n 801ca12 <tcp_slowtmr+0x656>
  70441. } else {
  70442. prev = pcb;
  70443. 801ca08: 6afb ldr r3, [r7, #44] @ 0x2c
  70444. 801ca0a: 62bb str r3, [r7, #40] @ 0x28
  70445. pcb = pcb->next;
  70446. 801ca0c: 6afb ldr r3, [r7, #44] @ 0x2c
  70447. 801ca0e: 68db ldr r3, [r3, #12]
  70448. 801ca10: 62fb str r3, [r7, #44] @ 0x2c
  70449. while (pcb != NULL) {
  70450. 801ca12: 6afb ldr r3, [r7, #44] @ 0x2c
  70451. 801ca14: 2b00 cmp r3, #0
  70452. 801ca16: d1a9 bne.n 801c96c <tcp_slowtmr+0x5b0>
  70453. }
  70454. }
  70455. }
  70456. 801ca18: bf00 nop
  70457. 801ca1a: bf00 nop
  70458. 801ca1c: 3730 adds r7, #48 @ 0x30
  70459. 801ca1e: 46bd mov sp, r7
  70460. 801ca20: bdb0 pop {r4, r5, r7, pc}
  70461. 801ca22: bf00 nop
  70462. 801ca24: 0802f5a8 .word 0x0802f5a8
  70463. 801ca28: 0802fa38 .word 0x0802fa38
  70464. 801ca2c: 0802f5ec .word 0x0802f5ec
  70465. 801ca30: 2402af68 .word 0x2402af68
  70466. 801ca34: 2402af78 .word 0x2402af78
  70467. 801ca38: 0802fa68 .word 0x0802fa68
  70468. 801ca3c: 0802fa90 .word 0x0802fa90
  70469. 0801ca40 <tcp_fasttmr>:
  70470. *
  70471. * Automatically called from tcp_tmr().
  70472. */
  70473. void
  70474. tcp_fasttmr(void)
  70475. {
  70476. 801ca40: b580 push {r7, lr}
  70477. 801ca42: b082 sub sp, #8
  70478. 801ca44: af00 add r7, sp, #0
  70479. struct tcp_pcb *pcb;
  70480. ++tcp_timer_ctr;
  70481. 801ca46: 4b2d ldr r3, [pc, #180] @ (801cafc <tcp_fasttmr+0xbc>)
  70482. 801ca48: 781b ldrb r3, [r3, #0]
  70483. 801ca4a: 3301 adds r3, #1
  70484. 801ca4c: b2da uxtb r2, r3
  70485. 801ca4e: 4b2b ldr r3, [pc, #172] @ (801cafc <tcp_fasttmr+0xbc>)
  70486. 801ca50: 701a strb r2, [r3, #0]
  70487. tcp_fasttmr_start:
  70488. pcb = tcp_active_pcbs;
  70489. 801ca52: 4b2b ldr r3, [pc, #172] @ (801cb00 <tcp_fasttmr+0xc0>)
  70490. 801ca54: 681b ldr r3, [r3, #0]
  70491. 801ca56: 607b str r3, [r7, #4]
  70492. while (pcb != NULL) {
  70493. 801ca58: e048 b.n 801caec <tcp_fasttmr+0xac>
  70494. if (pcb->last_timer != tcp_timer_ctr) {
  70495. 801ca5a: 687b ldr r3, [r7, #4]
  70496. 801ca5c: 7f9a ldrb r2, [r3, #30]
  70497. 801ca5e: 4b27 ldr r3, [pc, #156] @ (801cafc <tcp_fasttmr+0xbc>)
  70498. 801ca60: 781b ldrb r3, [r3, #0]
  70499. 801ca62: 429a cmp r2, r3
  70500. 801ca64: d03f beq.n 801cae6 <tcp_fasttmr+0xa6>
  70501. struct tcp_pcb *next;
  70502. pcb->last_timer = tcp_timer_ctr;
  70503. 801ca66: 4b25 ldr r3, [pc, #148] @ (801cafc <tcp_fasttmr+0xbc>)
  70504. 801ca68: 781a ldrb r2, [r3, #0]
  70505. 801ca6a: 687b ldr r3, [r7, #4]
  70506. 801ca6c: 779a strb r2, [r3, #30]
  70507. /* send delayed ACKs */
  70508. if (pcb->flags & TF_ACK_DELAY) {
  70509. 801ca6e: 687b ldr r3, [r7, #4]
  70510. 801ca70: 8b5b ldrh r3, [r3, #26]
  70511. 801ca72: f003 0301 and.w r3, r3, #1
  70512. 801ca76: 2b00 cmp r3, #0
  70513. 801ca78: d010 beq.n 801ca9c <tcp_fasttmr+0x5c>
  70514. LWIP_DEBUGF(TCP_DEBUG, ("tcp_fasttmr: delayed ACK\n"));
  70515. tcp_ack_now(pcb);
  70516. 801ca7a: 687b ldr r3, [r7, #4]
  70517. 801ca7c: 8b5b ldrh r3, [r3, #26]
  70518. 801ca7e: f043 0302 orr.w r3, r3, #2
  70519. 801ca82: b29a uxth r2, r3
  70520. 801ca84: 687b ldr r3, [r7, #4]
  70521. 801ca86: 835a strh r2, [r3, #26]
  70522. tcp_output(pcb);
  70523. 801ca88: 6878 ldr r0, [r7, #4]
  70524. 801ca8a: f004 f863 bl 8020b54 <tcp_output>
  70525. tcp_clear_flags(pcb, TF_ACK_DELAY | TF_ACK_NOW);
  70526. 801ca8e: 687b ldr r3, [r7, #4]
  70527. 801ca90: 8b5b ldrh r3, [r3, #26]
  70528. 801ca92: f023 0303 bic.w r3, r3, #3
  70529. 801ca96: b29a uxth r2, r3
  70530. 801ca98: 687b ldr r3, [r7, #4]
  70531. 801ca9a: 835a strh r2, [r3, #26]
  70532. }
  70533. /* send pending FIN */
  70534. if (pcb->flags & TF_CLOSEPEND) {
  70535. 801ca9c: 687b ldr r3, [r7, #4]
  70536. 801ca9e: 8b5b ldrh r3, [r3, #26]
  70537. 801caa0: f003 0308 and.w r3, r3, #8
  70538. 801caa4: 2b00 cmp r3, #0
  70539. 801caa6: d009 beq.n 801cabc <tcp_fasttmr+0x7c>
  70540. LWIP_DEBUGF(TCP_DEBUG, ("tcp_fasttmr: pending FIN\n"));
  70541. tcp_clear_flags(pcb, TF_CLOSEPEND);
  70542. 801caa8: 687b ldr r3, [r7, #4]
  70543. 801caaa: 8b5b ldrh r3, [r3, #26]
  70544. 801caac: f023 0308 bic.w r3, r3, #8
  70545. 801cab0: b29a uxth r2, r3
  70546. 801cab2: 687b ldr r3, [r7, #4]
  70547. 801cab4: 835a strh r2, [r3, #26]
  70548. tcp_close_shutdown_fin(pcb);
  70549. 801cab6: 6878 ldr r0, [r7, #4]
  70550. 801cab8: f7ff f8b0 bl 801bc1c <tcp_close_shutdown_fin>
  70551. }
  70552. next = pcb->next;
  70553. 801cabc: 687b ldr r3, [r7, #4]
  70554. 801cabe: 68db ldr r3, [r3, #12]
  70555. 801cac0: 603b str r3, [r7, #0]
  70556. /* If there is data which was previously "refused" by upper layer */
  70557. if (pcb->refused_data != NULL) {
  70558. 801cac2: 687b ldr r3, [r7, #4]
  70559. 801cac4: 6f9b ldr r3, [r3, #120] @ 0x78
  70560. 801cac6: 2b00 cmp r3, #0
  70561. 801cac8: d00a beq.n 801cae0 <tcp_fasttmr+0xa0>
  70562. tcp_active_pcbs_changed = 0;
  70563. 801caca: 4b0e ldr r3, [pc, #56] @ (801cb04 <tcp_fasttmr+0xc4>)
  70564. 801cacc: 2200 movs r2, #0
  70565. 801cace: 701a strb r2, [r3, #0]
  70566. tcp_process_refused_data(pcb);
  70567. 801cad0: 6878 ldr r0, [r7, #4]
  70568. 801cad2: f000 f819 bl 801cb08 <tcp_process_refused_data>
  70569. if (tcp_active_pcbs_changed) {
  70570. 801cad6: 4b0b ldr r3, [pc, #44] @ (801cb04 <tcp_fasttmr+0xc4>)
  70571. 801cad8: 781b ldrb r3, [r3, #0]
  70572. 801cada: 2b00 cmp r3, #0
  70573. 801cadc: d000 beq.n 801cae0 <tcp_fasttmr+0xa0>
  70574. /* application callback has changed the pcb list: restart the loop */
  70575. goto tcp_fasttmr_start;
  70576. 801cade: e7b8 b.n 801ca52 <tcp_fasttmr+0x12>
  70577. }
  70578. }
  70579. pcb = next;
  70580. 801cae0: 683b ldr r3, [r7, #0]
  70581. 801cae2: 607b str r3, [r7, #4]
  70582. 801cae4: e002 b.n 801caec <tcp_fasttmr+0xac>
  70583. } else {
  70584. pcb = pcb->next;
  70585. 801cae6: 687b ldr r3, [r7, #4]
  70586. 801cae8: 68db ldr r3, [r3, #12]
  70587. 801caea: 607b str r3, [r7, #4]
  70588. while (pcb != NULL) {
  70589. 801caec: 687b ldr r3, [r7, #4]
  70590. 801caee: 2b00 cmp r3, #0
  70591. 801caf0: d1b3 bne.n 801ca5a <tcp_fasttmr+0x1a>
  70592. }
  70593. }
  70594. }
  70595. 801caf2: bf00 nop
  70596. 801caf4: bf00 nop
  70597. 801caf6: 3708 adds r7, #8
  70598. 801caf8: 46bd mov sp, r7
  70599. 801cafa: bd80 pop {r7, pc}
  70600. 801cafc: 2402af7e .word 0x2402af7e
  70601. 801cb00: 2402af74 .word 0x2402af74
  70602. 801cb04: 2402af7c .word 0x2402af7c
  70603. 0801cb08 <tcp_process_refused_data>:
  70604. }
  70605. /** Pass pcb->refused_data to the recv callback */
  70606. err_t
  70607. tcp_process_refused_data(struct tcp_pcb *pcb)
  70608. {
  70609. 801cb08: b590 push {r4, r7, lr}
  70610. 801cb0a: b085 sub sp, #20
  70611. 801cb0c: af00 add r7, sp, #0
  70612. 801cb0e: 6078 str r0, [r7, #4]
  70613. #if TCP_QUEUE_OOSEQ && LWIP_WND_SCALE
  70614. struct pbuf *rest;
  70615. #endif /* TCP_QUEUE_OOSEQ && LWIP_WND_SCALE */
  70616. LWIP_ERROR("tcp_process_refused_data: invalid pcb", pcb != NULL, return ERR_ARG);
  70617. 801cb10: 687b ldr r3, [r7, #4]
  70618. 801cb12: 2b00 cmp r3, #0
  70619. 801cb14: d109 bne.n 801cb2a <tcp_process_refused_data+0x22>
  70620. 801cb16: 4b38 ldr r3, [pc, #224] @ (801cbf8 <tcp_process_refused_data+0xf0>)
  70621. 801cb18: f240 6209 movw r2, #1545 @ 0x609
  70622. 801cb1c: 4937 ldr r1, [pc, #220] @ (801cbfc <tcp_process_refused_data+0xf4>)
  70623. 801cb1e: 4838 ldr r0, [pc, #224] @ (801cc00 <tcp_process_refused_data+0xf8>)
  70624. 801cb20: f00d fea4 bl 802a86c <iprintf>
  70625. 801cb24: f06f 030f mvn.w r3, #15
  70626. 801cb28: e061 b.n 801cbee <tcp_process_refused_data+0xe6>
  70627. #if TCP_QUEUE_OOSEQ && LWIP_WND_SCALE
  70628. while (pcb->refused_data != NULL)
  70629. #endif /* TCP_QUEUE_OOSEQ && LWIP_WND_SCALE */
  70630. {
  70631. err_t err;
  70632. u8_t refused_flags = pcb->refused_data->flags;
  70633. 801cb2a: 687b ldr r3, [r7, #4]
  70634. 801cb2c: 6f9b ldr r3, [r3, #120] @ 0x78
  70635. 801cb2e: 7b5b ldrb r3, [r3, #13]
  70636. 801cb30: 73bb strb r3, [r7, #14]
  70637. /* set pcb->refused_data to NULL in case the callback frees it and then
  70638. closes the pcb */
  70639. struct pbuf *refused_data = pcb->refused_data;
  70640. 801cb32: 687b ldr r3, [r7, #4]
  70641. 801cb34: 6f9b ldr r3, [r3, #120] @ 0x78
  70642. 801cb36: 60bb str r3, [r7, #8]
  70643. #if TCP_QUEUE_OOSEQ && LWIP_WND_SCALE
  70644. pbuf_split_64k(refused_data, &rest);
  70645. pcb->refused_data = rest;
  70646. #else /* TCP_QUEUE_OOSEQ && LWIP_WND_SCALE */
  70647. pcb->refused_data = NULL;
  70648. 801cb38: 687b ldr r3, [r7, #4]
  70649. 801cb3a: 2200 movs r2, #0
  70650. 801cb3c: 679a str r2, [r3, #120] @ 0x78
  70651. #endif /* TCP_QUEUE_OOSEQ && LWIP_WND_SCALE */
  70652. /* Notify again application with data previously received. */
  70653. LWIP_DEBUGF(TCP_INPUT_DEBUG, ("tcp_input: notify kept packet\n"));
  70654. TCP_EVENT_RECV(pcb, refused_data, ERR_OK, err);
  70655. 801cb3e: 687b ldr r3, [r7, #4]
  70656. 801cb40: f8d3 3084 ldr.w r3, [r3, #132] @ 0x84
  70657. 801cb44: 2b00 cmp r3, #0
  70658. 801cb46: d00b beq.n 801cb60 <tcp_process_refused_data+0x58>
  70659. 801cb48: 687b ldr r3, [r7, #4]
  70660. 801cb4a: f8d3 4084 ldr.w r4, [r3, #132] @ 0x84
  70661. 801cb4e: 687b ldr r3, [r7, #4]
  70662. 801cb50: 6918 ldr r0, [r3, #16]
  70663. 801cb52: 2300 movs r3, #0
  70664. 801cb54: 68ba ldr r2, [r7, #8]
  70665. 801cb56: 6879 ldr r1, [r7, #4]
  70666. 801cb58: 47a0 blx r4
  70667. 801cb5a: 4603 mov r3, r0
  70668. 801cb5c: 73fb strb r3, [r7, #15]
  70669. 801cb5e: e007 b.n 801cb70 <tcp_process_refused_data+0x68>
  70670. 801cb60: 2300 movs r3, #0
  70671. 801cb62: 68ba ldr r2, [r7, #8]
  70672. 801cb64: 6879 ldr r1, [r7, #4]
  70673. 801cb66: 2000 movs r0, #0
  70674. 801cb68: f000 f8a6 bl 801ccb8 <tcp_recv_null>
  70675. 801cb6c: 4603 mov r3, r0
  70676. 801cb6e: 73fb strb r3, [r7, #15]
  70677. if (err == ERR_OK) {
  70678. 801cb70: f997 300f ldrsb.w r3, [r7, #15]
  70679. 801cb74: 2b00 cmp r3, #0
  70680. 801cb76: d12b bne.n 801cbd0 <tcp_process_refused_data+0xc8>
  70681. /* did refused_data include a FIN? */
  70682. if ((refused_flags & PBUF_FLAG_TCP_FIN)
  70683. 801cb78: 7bbb ldrb r3, [r7, #14]
  70684. 801cb7a: f003 0320 and.w r3, r3, #32
  70685. 801cb7e: 2b00 cmp r3, #0
  70686. 801cb80: d034 beq.n 801cbec <tcp_process_refused_data+0xe4>
  70687. && (rest == NULL)
  70688. #endif /* TCP_QUEUE_OOSEQ && LWIP_WND_SCALE */
  70689. ) {
  70690. /* correct rcv_wnd as the application won't call tcp_recved()
  70691. for the FIN's seqno */
  70692. if (pcb->rcv_wnd != TCP_WND_MAX(pcb)) {
  70693. 801cb82: 687b ldr r3, [r7, #4]
  70694. 801cb84: 8d1b ldrh r3, [r3, #40] @ 0x28
  70695. 801cb86: f241 62d0 movw r2, #5840 @ 0x16d0
  70696. 801cb8a: 4293 cmp r3, r2
  70697. 801cb8c: d005 beq.n 801cb9a <tcp_process_refused_data+0x92>
  70698. pcb->rcv_wnd++;
  70699. 801cb8e: 687b ldr r3, [r7, #4]
  70700. 801cb90: 8d1b ldrh r3, [r3, #40] @ 0x28
  70701. 801cb92: 3301 adds r3, #1
  70702. 801cb94: b29a uxth r2, r3
  70703. 801cb96: 687b ldr r3, [r7, #4]
  70704. 801cb98: 851a strh r2, [r3, #40] @ 0x28
  70705. }
  70706. TCP_EVENT_CLOSED(pcb, err);
  70707. 801cb9a: 687b ldr r3, [r7, #4]
  70708. 801cb9c: f8d3 3084 ldr.w r3, [r3, #132] @ 0x84
  70709. 801cba0: 2b00 cmp r3, #0
  70710. 801cba2: d00b beq.n 801cbbc <tcp_process_refused_data+0xb4>
  70711. 801cba4: 687b ldr r3, [r7, #4]
  70712. 801cba6: f8d3 4084 ldr.w r4, [r3, #132] @ 0x84
  70713. 801cbaa: 687b ldr r3, [r7, #4]
  70714. 801cbac: 6918 ldr r0, [r3, #16]
  70715. 801cbae: 2300 movs r3, #0
  70716. 801cbb0: 2200 movs r2, #0
  70717. 801cbb2: 6879 ldr r1, [r7, #4]
  70718. 801cbb4: 47a0 blx r4
  70719. 801cbb6: 4603 mov r3, r0
  70720. 801cbb8: 73fb strb r3, [r7, #15]
  70721. 801cbba: e001 b.n 801cbc0 <tcp_process_refused_data+0xb8>
  70722. 801cbbc: 2300 movs r3, #0
  70723. 801cbbe: 73fb strb r3, [r7, #15]
  70724. if (err == ERR_ABRT) {
  70725. 801cbc0: f997 300f ldrsb.w r3, [r7, #15]
  70726. 801cbc4: f113 0f0d cmn.w r3, #13
  70727. 801cbc8: d110 bne.n 801cbec <tcp_process_refused_data+0xe4>
  70728. return ERR_ABRT;
  70729. 801cbca: f06f 030c mvn.w r3, #12
  70730. 801cbce: e00e b.n 801cbee <tcp_process_refused_data+0xe6>
  70731. }
  70732. }
  70733. } else if (err == ERR_ABRT) {
  70734. 801cbd0: f997 300f ldrsb.w r3, [r7, #15]
  70735. 801cbd4: f113 0f0d cmn.w r3, #13
  70736. 801cbd8: d102 bne.n 801cbe0 <tcp_process_refused_data+0xd8>
  70737. /* if err == ERR_ABRT, 'pcb' is already deallocated */
  70738. /* Drop incoming packets because pcb is "full" (only if the incoming
  70739. segment contains data). */
  70740. LWIP_DEBUGF(TCP_INPUT_DEBUG, ("tcp_input: drop incoming packets, because pcb is \"full\"\n"));
  70741. return ERR_ABRT;
  70742. 801cbda: f06f 030c mvn.w r3, #12
  70743. 801cbde: e006 b.n 801cbee <tcp_process_refused_data+0xe6>
  70744. #if TCP_QUEUE_OOSEQ && LWIP_WND_SCALE
  70745. if (rest != NULL) {
  70746. pbuf_cat(refused_data, rest);
  70747. }
  70748. #endif /* TCP_QUEUE_OOSEQ && LWIP_WND_SCALE */
  70749. pcb->refused_data = refused_data;
  70750. 801cbe0: 687b ldr r3, [r7, #4]
  70751. 801cbe2: 68ba ldr r2, [r7, #8]
  70752. 801cbe4: 679a str r2, [r3, #120] @ 0x78
  70753. return ERR_INPROGRESS;
  70754. 801cbe6: f06f 0304 mvn.w r3, #4
  70755. 801cbea: e000 b.n 801cbee <tcp_process_refused_data+0xe6>
  70756. }
  70757. }
  70758. return ERR_OK;
  70759. 801cbec: 2300 movs r3, #0
  70760. }
  70761. 801cbee: 4618 mov r0, r3
  70762. 801cbf0: 3714 adds r7, #20
  70763. 801cbf2: 46bd mov sp, r7
  70764. 801cbf4: bd90 pop {r4, r7, pc}
  70765. 801cbf6: bf00 nop
  70766. 801cbf8: 0802f5a8 .word 0x0802f5a8
  70767. 801cbfc: 0802fab8 .word 0x0802fab8
  70768. 801cc00: 0802f5ec .word 0x0802f5ec
  70769. 0801cc04 <tcp_segs_free>:
  70770. *
  70771. * @param seg tcp_seg list of TCP segments to free
  70772. */
  70773. void
  70774. tcp_segs_free(struct tcp_seg *seg)
  70775. {
  70776. 801cc04: b580 push {r7, lr}
  70777. 801cc06: b084 sub sp, #16
  70778. 801cc08: af00 add r7, sp, #0
  70779. 801cc0a: 6078 str r0, [r7, #4]
  70780. while (seg != NULL) {
  70781. 801cc0c: e007 b.n 801cc1e <tcp_segs_free+0x1a>
  70782. struct tcp_seg *next = seg->next;
  70783. 801cc0e: 687b ldr r3, [r7, #4]
  70784. 801cc10: 681b ldr r3, [r3, #0]
  70785. 801cc12: 60fb str r3, [r7, #12]
  70786. tcp_seg_free(seg);
  70787. 801cc14: 6878 ldr r0, [r7, #4]
  70788. 801cc16: f000 f80a bl 801cc2e <tcp_seg_free>
  70789. seg = next;
  70790. 801cc1a: 68fb ldr r3, [r7, #12]
  70791. 801cc1c: 607b str r3, [r7, #4]
  70792. while (seg != NULL) {
  70793. 801cc1e: 687b ldr r3, [r7, #4]
  70794. 801cc20: 2b00 cmp r3, #0
  70795. 801cc22: d1f4 bne.n 801cc0e <tcp_segs_free+0xa>
  70796. }
  70797. }
  70798. 801cc24: bf00 nop
  70799. 801cc26: bf00 nop
  70800. 801cc28: 3710 adds r7, #16
  70801. 801cc2a: 46bd mov sp, r7
  70802. 801cc2c: bd80 pop {r7, pc}
  70803. 0801cc2e <tcp_seg_free>:
  70804. *
  70805. * @param seg single tcp_seg to free
  70806. */
  70807. void
  70808. tcp_seg_free(struct tcp_seg *seg)
  70809. {
  70810. 801cc2e: b580 push {r7, lr}
  70811. 801cc30: b082 sub sp, #8
  70812. 801cc32: af00 add r7, sp, #0
  70813. 801cc34: 6078 str r0, [r7, #4]
  70814. if (seg != NULL) {
  70815. 801cc36: 687b ldr r3, [r7, #4]
  70816. 801cc38: 2b00 cmp r3, #0
  70817. 801cc3a: d00c beq.n 801cc56 <tcp_seg_free+0x28>
  70818. if (seg->p != NULL) {
  70819. 801cc3c: 687b ldr r3, [r7, #4]
  70820. 801cc3e: 685b ldr r3, [r3, #4]
  70821. 801cc40: 2b00 cmp r3, #0
  70822. 801cc42: d004 beq.n 801cc4e <tcp_seg_free+0x20>
  70823. pbuf_free(seg->p);
  70824. 801cc44: 687b ldr r3, [r7, #4]
  70825. 801cc46: 685b ldr r3, [r3, #4]
  70826. 801cc48: 4618 mov r0, r3
  70827. 801cc4a: f7fe fb97 bl 801b37c <pbuf_free>
  70828. #if TCP_DEBUG
  70829. seg->p = NULL;
  70830. #endif /* TCP_DEBUG */
  70831. }
  70832. memp_free(MEMP_TCP_SEG, seg);
  70833. 801cc4e: 6879 ldr r1, [r7, #4]
  70834. 801cc50: 2003 movs r0, #3
  70835. 801cc52: f7fd fca5 bl 801a5a0 <memp_free>
  70836. }
  70837. }
  70838. 801cc56: bf00 nop
  70839. 801cc58: 3708 adds r7, #8
  70840. 801cc5a: 46bd mov sp, r7
  70841. 801cc5c: bd80 pop {r7, pc}
  70842. ...
  70843. 0801cc60 <tcp_seg_copy>:
  70844. * @param seg the old tcp_seg
  70845. * @return a copy of seg
  70846. */
  70847. struct tcp_seg *
  70848. tcp_seg_copy(struct tcp_seg *seg)
  70849. {
  70850. 801cc60: b580 push {r7, lr}
  70851. 801cc62: b084 sub sp, #16
  70852. 801cc64: af00 add r7, sp, #0
  70853. 801cc66: 6078 str r0, [r7, #4]
  70854. struct tcp_seg *cseg;
  70855. LWIP_ASSERT("tcp_seg_copy: invalid seg", seg != NULL);
  70856. 801cc68: 687b ldr r3, [r7, #4]
  70857. 801cc6a: 2b00 cmp r3, #0
  70858. 801cc6c: d106 bne.n 801cc7c <tcp_seg_copy+0x1c>
  70859. 801cc6e: 4b0f ldr r3, [pc, #60] @ (801ccac <tcp_seg_copy+0x4c>)
  70860. 801cc70: f240 6282 movw r2, #1666 @ 0x682
  70861. 801cc74: 490e ldr r1, [pc, #56] @ (801ccb0 <tcp_seg_copy+0x50>)
  70862. 801cc76: 480f ldr r0, [pc, #60] @ (801ccb4 <tcp_seg_copy+0x54>)
  70863. 801cc78: f00d fdf8 bl 802a86c <iprintf>
  70864. cseg = (struct tcp_seg *)memp_malloc(MEMP_TCP_SEG);
  70865. 801cc7c: 2003 movs r0, #3
  70866. 801cc7e: f7fd fc19 bl 801a4b4 <memp_malloc>
  70867. 801cc82: 60f8 str r0, [r7, #12]
  70868. if (cseg == NULL) {
  70869. 801cc84: 68fb ldr r3, [r7, #12]
  70870. 801cc86: 2b00 cmp r3, #0
  70871. 801cc88: d101 bne.n 801cc8e <tcp_seg_copy+0x2e>
  70872. return NULL;
  70873. 801cc8a: 2300 movs r3, #0
  70874. 801cc8c: e00a b.n 801cca4 <tcp_seg_copy+0x44>
  70875. }
  70876. SMEMCPY((u8_t *)cseg, (const u8_t *)seg, sizeof(struct tcp_seg));
  70877. 801cc8e: 2214 movs r2, #20
  70878. 801cc90: 6879 ldr r1, [r7, #4]
  70879. 801cc92: 68f8 ldr r0, [r7, #12]
  70880. 801cc94: f00e f873 bl 802ad7e <memcpy>
  70881. pbuf_ref(cseg->p);
  70882. 801cc98: 68fb ldr r3, [r7, #12]
  70883. 801cc9a: 685b ldr r3, [r3, #4]
  70884. 801cc9c: 4618 mov r0, r3
  70885. 801cc9e: f7fe fc13 bl 801b4c8 <pbuf_ref>
  70886. return cseg;
  70887. 801cca2: 68fb ldr r3, [r7, #12]
  70888. }
  70889. 801cca4: 4618 mov r0, r3
  70890. 801cca6: 3710 adds r7, #16
  70891. 801cca8: 46bd mov sp, r7
  70892. 801ccaa: bd80 pop {r7, pc}
  70893. 801ccac: 0802f5a8 .word 0x0802f5a8
  70894. 801ccb0: 0802fafc .word 0x0802fafc
  70895. 801ccb4: 0802f5ec .word 0x0802f5ec
  70896. 0801ccb8 <tcp_recv_null>:
  70897. * Default receive callback that is called if the user didn't register
  70898. * a recv callback for the pcb.
  70899. */
  70900. err_t
  70901. tcp_recv_null(void *arg, struct tcp_pcb *pcb, struct pbuf *p, err_t err)
  70902. {
  70903. 801ccb8: b580 push {r7, lr}
  70904. 801ccba: b084 sub sp, #16
  70905. 801ccbc: af00 add r7, sp, #0
  70906. 801ccbe: 60f8 str r0, [r7, #12]
  70907. 801ccc0: 60b9 str r1, [r7, #8]
  70908. 801ccc2: 607a str r2, [r7, #4]
  70909. 801ccc4: 70fb strb r3, [r7, #3]
  70910. LWIP_UNUSED_ARG(arg);
  70911. LWIP_ERROR("tcp_recv_null: invalid pcb", pcb != NULL, return ERR_ARG);
  70912. 801ccc6: 68bb ldr r3, [r7, #8]
  70913. 801ccc8: 2b00 cmp r3, #0
  70914. 801ccca: d109 bne.n 801cce0 <tcp_recv_null+0x28>
  70915. 801cccc: 4b12 ldr r3, [pc, #72] @ (801cd18 <tcp_recv_null+0x60>)
  70916. 801ccce: f44f 62d3 mov.w r2, #1688 @ 0x698
  70917. 801ccd2: 4912 ldr r1, [pc, #72] @ (801cd1c <tcp_recv_null+0x64>)
  70918. 801ccd4: 4812 ldr r0, [pc, #72] @ (801cd20 <tcp_recv_null+0x68>)
  70919. 801ccd6: f00d fdc9 bl 802a86c <iprintf>
  70920. 801ccda: f06f 030f mvn.w r3, #15
  70921. 801ccde: e016 b.n 801cd0e <tcp_recv_null+0x56>
  70922. if (p != NULL) {
  70923. 801cce0: 687b ldr r3, [r7, #4]
  70924. 801cce2: 2b00 cmp r3, #0
  70925. 801cce4: d009 beq.n 801ccfa <tcp_recv_null+0x42>
  70926. tcp_recved(pcb, p->tot_len);
  70927. 801cce6: 687b ldr r3, [r7, #4]
  70928. 801cce8: 891b ldrh r3, [r3, #8]
  70929. 801ccea: 4619 mov r1, r3
  70930. 801ccec: 68b8 ldr r0, [r7, #8]
  70931. 801ccee: f7ff f9b1 bl 801c054 <tcp_recved>
  70932. pbuf_free(p);
  70933. 801ccf2: 6878 ldr r0, [r7, #4]
  70934. 801ccf4: f7fe fb42 bl 801b37c <pbuf_free>
  70935. 801ccf8: e008 b.n 801cd0c <tcp_recv_null+0x54>
  70936. } else if (err == ERR_OK) {
  70937. 801ccfa: f997 3003 ldrsb.w r3, [r7, #3]
  70938. 801ccfe: 2b00 cmp r3, #0
  70939. 801cd00: d104 bne.n 801cd0c <tcp_recv_null+0x54>
  70940. return tcp_close(pcb);
  70941. 801cd02: 68b8 ldr r0, [r7, #8]
  70942. 801cd04: f7fe fff4 bl 801bcf0 <tcp_close>
  70943. 801cd08: 4603 mov r3, r0
  70944. 801cd0a: e000 b.n 801cd0e <tcp_recv_null+0x56>
  70945. }
  70946. return ERR_OK;
  70947. 801cd0c: 2300 movs r3, #0
  70948. }
  70949. 801cd0e: 4618 mov r0, r3
  70950. 801cd10: 3710 adds r7, #16
  70951. 801cd12: 46bd mov sp, r7
  70952. 801cd14: bd80 pop {r7, pc}
  70953. 801cd16: bf00 nop
  70954. 801cd18: 0802f5a8 .word 0x0802f5a8
  70955. 801cd1c: 0802fb18 .word 0x0802fb18
  70956. 801cd20: 0802f5ec .word 0x0802f5ec
  70957. 0801cd24 <tcp_kill_prio>:
  70958. *
  70959. * @param prio minimum priority
  70960. */
  70961. static void
  70962. tcp_kill_prio(u8_t prio)
  70963. {
  70964. 801cd24: b580 push {r7, lr}
  70965. 801cd26: b086 sub sp, #24
  70966. 801cd28: af00 add r7, sp, #0
  70967. 801cd2a: 4603 mov r3, r0
  70968. 801cd2c: 71fb strb r3, [r7, #7]
  70969. struct tcp_pcb *pcb, *inactive;
  70970. u32_t inactivity;
  70971. u8_t mprio;
  70972. mprio = LWIP_MIN(TCP_PRIO_MAX, prio);
  70973. 801cd2e: f997 3007 ldrsb.w r3, [r7, #7]
  70974. 801cd32: 2b00 cmp r3, #0
  70975. 801cd34: db01 blt.n 801cd3a <tcp_kill_prio+0x16>
  70976. 801cd36: 79fb ldrb r3, [r7, #7]
  70977. 801cd38: e000 b.n 801cd3c <tcp_kill_prio+0x18>
  70978. 801cd3a: 237f movs r3, #127 @ 0x7f
  70979. 801cd3c: 72fb strb r3, [r7, #11]
  70980. /* We want to kill connections with a lower prio, so bail out if
  70981. * supplied prio is 0 - there can never be a lower prio
  70982. */
  70983. if (mprio == 0) {
  70984. 801cd3e: 7afb ldrb r3, [r7, #11]
  70985. 801cd40: 2b00 cmp r3, #0
  70986. 801cd42: d034 beq.n 801cdae <tcp_kill_prio+0x8a>
  70987. /* We only want kill connections with a lower prio, so decrement prio by one
  70988. * and start searching for oldest connection with same or lower priority than mprio.
  70989. * We want to find the connections with the lowest possible prio, and among
  70990. * these the one with the longest inactivity time.
  70991. */
  70992. mprio--;
  70993. 801cd44: 7afb ldrb r3, [r7, #11]
  70994. 801cd46: 3b01 subs r3, #1
  70995. 801cd48: 72fb strb r3, [r7, #11]
  70996. inactivity = 0;
  70997. 801cd4a: 2300 movs r3, #0
  70998. 801cd4c: 60fb str r3, [r7, #12]
  70999. inactive = NULL;
  71000. 801cd4e: 2300 movs r3, #0
  71001. 801cd50: 613b str r3, [r7, #16]
  71002. for (pcb = tcp_active_pcbs; pcb != NULL; pcb = pcb->next) {
  71003. 801cd52: 4b19 ldr r3, [pc, #100] @ (801cdb8 <tcp_kill_prio+0x94>)
  71004. 801cd54: 681b ldr r3, [r3, #0]
  71005. 801cd56: 617b str r3, [r7, #20]
  71006. 801cd58: e01f b.n 801cd9a <tcp_kill_prio+0x76>
  71007. /* lower prio is always a kill candidate */
  71008. if ((pcb->prio < mprio) ||
  71009. 801cd5a: 697b ldr r3, [r7, #20]
  71010. 801cd5c: 7d5b ldrb r3, [r3, #21]
  71011. 801cd5e: 7afa ldrb r2, [r7, #11]
  71012. 801cd60: 429a cmp r2, r3
  71013. 801cd62: d80c bhi.n 801cd7e <tcp_kill_prio+0x5a>
  71014. /* longer inactivity is also a kill candidate */
  71015. ((pcb->prio == mprio) && ((u32_t)(tcp_ticks - pcb->tmr) >= inactivity))) {
  71016. 801cd64: 697b ldr r3, [r7, #20]
  71017. 801cd66: 7d5b ldrb r3, [r3, #21]
  71018. if ((pcb->prio < mprio) ||
  71019. 801cd68: 7afa ldrb r2, [r7, #11]
  71020. 801cd6a: 429a cmp r2, r3
  71021. 801cd6c: d112 bne.n 801cd94 <tcp_kill_prio+0x70>
  71022. ((pcb->prio == mprio) && ((u32_t)(tcp_ticks - pcb->tmr) >= inactivity))) {
  71023. 801cd6e: 4b13 ldr r3, [pc, #76] @ (801cdbc <tcp_kill_prio+0x98>)
  71024. 801cd70: 681a ldr r2, [r3, #0]
  71025. 801cd72: 697b ldr r3, [r7, #20]
  71026. 801cd74: 6a1b ldr r3, [r3, #32]
  71027. 801cd76: 1ad3 subs r3, r2, r3
  71028. 801cd78: 68fa ldr r2, [r7, #12]
  71029. 801cd7a: 429a cmp r2, r3
  71030. 801cd7c: d80a bhi.n 801cd94 <tcp_kill_prio+0x70>
  71031. inactivity = tcp_ticks - pcb->tmr;
  71032. 801cd7e: 4b0f ldr r3, [pc, #60] @ (801cdbc <tcp_kill_prio+0x98>)
  71033. 801cd80: 681a ldr r2, [r3, #0]
  71034. 801cd82: 697b ldr r3, [r7, #20]
  71035. 801cd84: 6a1b ldr r3, [r3, #32]
  71036. 801cd86: 1ad3 subs r3, r2, r3
  71037. 801cd88: 60fb str r3, [r7, #12]
  71038. inactive = pcb;
  71039. 801cd8a: 697b ldr r3, [r7, #20]
  71040. 801cd8c: 613b str r3, [r7, #16]
  71041. mprio = pcb->prio;
  71042. 801cd8e: 697b ldr r3, [r7, #20]
  71043. 801cd90: 7d5b ldrb r3, [r3, #21]
  71044. 801cd92: 72fb strb r3, [r7, #11]
  71045. for (pcb = tcp_active_pcbs; pcb != NULL; pcb = pcb->next) {
  71046. 801cd94: 697b ldr r3, [r7, #20]
  71047. 801cd96: 68db ldr r3, [r3, #12]
  71048. 801cd98: 617b str r3, [r7, #20]
  71049. 801cd9a: 697b ldr r3, [r7, #20]
  71050. 801cd9c: 2b00 cmp r3, #0
  71051. 801cd9e: d1dc bne.n 801cd5a <tcp_kill_prio+0x36>
  71052. }
  71053. }
  71054. if (inactive != NULL) {
  71055. 801cda0: 693b ldr r3, [r7, #16]
  71056. 801cda2: 2b00 cmp r3, #0
  71057. 801cda4: d004 beq.n 801cdb0 <tcp_kill_prio+0x8c>
  71058. LWIP_DEBUGF(TCP_DEBUG, ("tcp_kill_prio: killing oldest PCB %p (%"S32_F")\n",
  71059. (void *)inactive, inactivity));
  71060. tcp_abort(inactive);
  71061. 801cda6: 6938 ldr r0, [r7, #16]
  71062. 801cda8: f7ff f8ee bl 801bf88 <tcp_abort>
  71063. 801cdac: e000 b.n 801cdb0 <tcp_kill_prio+0x8c>
  71064. return;
  71065. 801cdae: bf00 nop
  71066. }
  71067. }
  71068. 801cdb0: 3718 adds r7, #24
  71069. 801cdb2: 46bd mov sp, r7
  71070. 801cdb4: bd80 pop {r7, pc}
  71071. 801cdb6: bf00 nop
  71072. 801cdb8: 2402af74 .word 0x2402af74
  71073. 801cdbc: 2402af68 .word 0x2402af68
  71074. 0801cdc0 <tcp_kill_state>:
  71075. * Kills the oldest connection that is in specific state.
  71076. * Called from tcp_alloc() for LAST_ACK and CLOSING if no more connections are available.
  71077. */
  71078. static void
  71079. tcp_kill_state(enum tcp_state state)
  71080. {
  71081. 801cdc0: b580 push {r7, lr}
  71082. 801cdc2: b086 sub sp, #24
  71083. 801cdc4: af00 add r7, sp, #0
  71084. 801cdc6: 4603 mov r3, r0
  71085. 801cdc8: 71fb strb r3, [r7, #7]
  71086. struct tcp_pcb *pcb, *inactive;
  71087. u32_t inactivity;
  71088. LWIP_ASSERT("invalid state", (state == CLOSING) || (state == LAST_ACK));
  71089. 801cdca: 79fb ldrb r3, [r7, #7]
  71090. 801cdcc: 2b08 cmp r3, #8
  71091. 801cdce: d009 beq.n 801cde4 <tcp_kill_state+0x24>
  71092. 801cdd0: 79fb ldrb r3, [r7, #7]
  71093. 801cdd2: 2b09 cmp r3, #9
  71094. 801cdd4: d006 beq.n 801cde4 <tcp_kill_state+0x24>
  71095. 801cdd6: 4b1a ldr r3, [pc, #104] @ (801ce40 <tcp_kill_state+0x80>)
  71096. 801cdd8: f240 62dd movw r2, #1757 @ 0x6dd
  71097. 801cddc: 4919 ldr r1, [pc, #100] @ (801ce44 <tcp_kill_state+0x84>)
  71098. 801cdde: 481a ldr r0, [pc, #104] @ (801ce48 <tcp_kill_state+0x88>)
  71099. 801cde0: f00d fd44 bl 802a86c <iprintf>
  71100. inactivity = 0;
  71101. 801cde4: 2300 movs r3, #0
  71102. 801cde6: 60fb str r3, [r7, #12]
  71103. inactive = NULL;
  71104. 801cde8: 2300 movs r3, #0
  71105. 801cdea: 613b str r3, [r7, #16]
  71106. /* Go through the list of active pcbs and get the oldest pcb that is in state
  71107. CLOSING/LAST_ACK. */
  71108. for (pcb = tcp_active_pcbs; pcb != NULL; pcb = pcb->next) {
  71109. 801cdec: 4b17 ldr r3, [pc, #92] @ (801ce4c <tcp_kill_state+0x8c>)
  71110. 801cdee: 681b ldr r3, [r3, #0]
  71111. 801cdf0: 617b str r3, [r7, #20]
  71112. 801cdf2: e017 b.n 801ce24 <tcp_kill_state+0x64>
  71113. if (pcb->state == state) {
  71114. 801cdf4: 697b ldr r3, [r7, #20]
  71115. 801cdf6: 7d1b ldrb r3, [r3, #20]
  71116. 801cdf8: 79fa ldrb r2, [r7, #7]
  71117. 801cdfa: 429a cmp r2, r3
  71118. 801cdfc: d10f bne.n 801ce1e <tcp_kill_state+0x5e>
  71119. if ((u32_t)(tcp_ticks - pcb->tmr) >= inactivity) {
  71120. 801cdfe: 4b14 ldr r3, [pc, #80] @ (801ce50 <tcp_kill_state+0x90>)
  71121. 801ce00: 681a ldr r2, [r3, #0]
  71122. 801ce02: 697b ldr r3, [r7, #20]
  71123. 801ce04: 6a1b ldr r3, [r3, #32]
  71124. 801ce06: 1ad3 subs r3, r2, r3
  71125. 801ce08: 68fa ldr r2, [r7, #12]
  71126. 801ce0a: 429a cmp r2, r3
  71127. 801ce0c: d807 bhi.n 801ce1e <tcp_kill_state+0x5e>
  71128. inactivity = tcp_ticks - pcb->tmr;
  71129. 801ce0e: 4b10 ldr r3, [pc, #64] @ (801ce50 <tcp_kill_state+0x90>)
  71130. 801ce10: 681a ldr r2, [r3, #0]
  71131. 801ce12: 697b ldr r3, [r7, #20]
  71132. 801ce14: 6a1b ldr r3, [r3, #32]
  71133. 801ce16: 1ad3 subs r3, r2, r3
  71134. 801ce18: 60fb str r3, [r7, #12]
  71135. inactive = pcb;
  71136. 801ce1a: 697b ldr r3, [r7, #20]
  71137. 801ce1c: 613b str r3, [r7, #16]
  71138. for (pcb = tcp_active_pcbs; pcb != NULL; pcb = pcb->next) {
  71139. 801ce1e: 697b ldr r3, [r7, #20]
  71140. 801ce20: 68db ldr r3, [r3, #12]
  71141. 801ce22: 617b str r3, [r7, #20]
  71142. 801ce24: 697b ldr r3, [r7, #20]
  71143. 801ce26: 2b00 cmp r3, #0
  71144. 801ce28: d1e4 bne.n 801cdf4 <tcp_kill_state+0x34>
  71145. }
  71146. }
  71147. }
  71148. if (inactive != NULL) {
  71149. 801ce2a: 693b ldr r3, [r7, #16]
  71150. 801ce2c: 2b00 cmp r3, #0
  71151. 801ce2e: d003 beq.n 801ce38 <tcp_kill_state+0x78>
  71152. LWIP_DEBUGF(TCP_DEBUG, ("tcp_kill_closing: killing oldest %s PCB %p (%"S32_F")\n",
  71153. tcp_state_str[state], (void *)inactive, inactivity));
  71154. /* Don't send a RST, since no data is lost. */
  71155. tcp_abandon(inactive, 0);
  71156. 801ce30: 2100 movs r1, #0
  71157. 801ce32: 6938 ldr r0, [r7, #16]
  71158. 801ce34: f7fe ffe8 bl 801be08 <tcp_abandon>
  71159. }
  71160. }
  71161. 801ce38: bf00 nop
  71162. 801ce3a: 3718 adds r7, #24
  71163. 801ce3c: 46bd mov sp, r7
  71164. 801ce3e: bd80 pop {r7, pc}
  71165. 801ce40: 0802f5a8 .word 0x0802f5a8
  71166. 801ce44: 0802fb34 .word 0x0802fb34
  71167. 801ce48: 0802f5ec .word 0x0802f5ec
  71168. 801ce4c: 2402af74 .word 0x2402af74
  71169. 801ce50: 2402af68 .word 0x2402af68
  71170. 0801ce54 <tcp_kill_timewait>:
  71171. * Kills the oldest connection that is in TIME_WAIT state.
  71172. * Called from tcp_alloc() if no more connections are available.
  71173. */
  71174. static void
  71175. tcp_kill_timewait(void)
  71176. {
  71177. 801ce54: b580 push {r7, lr}
  71178. 801ce56: b084 sub sp, #16
  71179. 801ce58: af00 add r7, sp, #0
  71180. struct tcp_pcb *pcb, *inactive;
  71181. u32_t inactivity;
  71182. inactivity = 0;
  71183. 801ce5a: 2300 movs r3, #0
  71184. 801ce5c: 607b str r3, [r7, #4]
  71185. inactive = NULL;
  71186. 801ce5e: 2300 movs r3, #0
  71187. 801ce60: 60bb str r3, [r7, #8]
  71188. /* Go through the list of TIME_WAIT pcbs and get the oldest pcb. */
  71189. for (pcb = tcp_tw_pcbs; pcb != NULL; pcb = pcb->next) {
  71190. 801ce62: 4b12 ldr r3, [pc, #72] @ (801ceac <tcp_kill_timewait+0x58>)
  71191. 801ce64: 681b ldr r3, [r3, #0]
  71192. 801ce66: 60fb str r3, [r7, #12]
  71193. 801ce68: e012 b.n 801ce90 <tcp_kill_timewait+0x3c>
  71194. if ((u32_t)(tcp_ticks - pcb->tmr) >= inactivity) {
  71195. 801ce6a: 4b11 ldr r3, [pc, #68] @ (801ceb0 <tcp_kill_timewait+0x5c>)
  71196. 801ce6c: 681a ldr r2, [r3, #0]
  71197. 801ce6e: 68fb ldr r3, [r7, #12]
  71198. 801ce70: 6a1b ldr r3, [r3, #32]
  71199. 801ce72: 1ad3 subs r3, r2, r3
  71200. 801ce74: 687a ldr r2, [r7, #4]
  71201. 801ce76: 429a cmp r2, r3
  71202. 801ce78: d807 bhi.n 801ce8a <tcp_kill_timewait+0x36>
  71203. inactivity = tcp_ticks - pcb->tmr;
  71204. 801ce7a: 4b0d ldr r3, [pc, #52] @ (801ceb0 <tcp_kill_timewait+0x5c>)
  71205. 801ce7c: 681a ldr r2, [r3, #0]
  71206. 801ce7e: 68fb ldr r3, [r7, #12]
  71207. 801ce80: 6a1b ldr r3, [r3, #32]
  71208. 801ce82: 1ad3 subs r3, r2, r3
  71209. 801ce84: 607b str r3, [r7, #4]
  71210. inactive = pcb;
  71211. 801ce86: 68fb ldr r3, [r7, #12]
  71212. 801ce88: 60bb str r3, [r7, #8]
  71213. for (pcb = tcp_tw_pcbs; pcb != NULL; pcb = pcb->next) {
  71214. 801ce8a: 68fb ldr r3, [r7, #12]
  71215. 801ce8c: 68db ldr r3, [r3, #12]
  71216. 801ce8e: 60fb str r3, [r7, #12]
  71217. 801ce90: 68fb ldr r3, [r7, #12]
  71218. 801ce92: 2b00 cmp r3, #0
  71219. 801ce94: d1e9 bne.n 801ce6a <tcp_kill_timewait+0x16>
  71220. }
  71221. }
  71222. if (inactive != NULL) {
  71223. 801ce96: 68bb ldr r3, [r7, #8]
  71224. 801ce98: 2b00 cmp r3, #0
  71225. 801ce9a: d002 beq.n 801cea2 <tcp_kill_timewait+0x4e>
  71226. LWIP_DEBUGF(TCP_DEBUG, ("tcp_kill_timewait: killing oldest TIME-WAIT PCB %p (%"S32_F")\n",
  71227. (void *)inactive, inactivity));
  71228. tcp_abort(inactive);
  71229. 801ce9c: 68b8 ldr r0, [r7, #8]
  71230. 801ce9e: f7ff f873 bl 801bf88 <tcp_abort>
  71231. }
  71232. }
  71233. 801cea2: bf00 nop
  71234. 801cea4: 3710 adds r7, #16
  71235. 801cea6: 46bd mov sp, r7
  71236. 801cea8: bd80 pop {r7, pc}
  71237. 801ceaa: bf00 nop
  71238. 801ceac: 2402af78 .word 0x2402af78
  71239. 801ceb0: 2402af68 .word 0x2402af68
  71240. 0801ceb4 <tcp_handle_closepend>:
  71241. * now send the FIN (which failed before), the pcb might be in a state that is
  71242. * OK for us to now free it.
  71243. */
  71244. static void
  71245. tcp_handle_closepend(void)
  71246. {
  71247. 801ceb4: b580 push {r7, lr}
  71248. 801ceb6: b082 sub sp, #8
  71249. 801ceb8: af00 add r7, sp, #0
  71250. struct tcp_pcb *pcb = tcp_active_pcbs;
  71251. 801ceba: 4b10 ldr r3, [pc, #64] @ (801cefc <tcp_handle_closepend+0x48>)
  71252. 801cebc: 681b ldr r3, [r3, #0]
  71253. 801cebe: 607b str r3, [r7, #4]
  71254. while (pcb != NULL) {
  71255. 801cec0: e014 b.n 801ceec <tcp_handle_closepend+0x38>
  71256. struct tcp_pcb *next = pcb->next;
  71257. 801cec2: 687b ldr r3, [r7, #4]
  71258. 801cec4: 68db ldr r3, [r3, #12]
  71259. 801cec6: 603b str r3, [r7, #0]
  71260. /* send pending FIN */
  71261. if (pcb->flags & TF_CLOSEPEND) {
  71262. 801cec8: 687b ldr r3, [r7, #4]
  71263. 801ceca: 8b5b ldrh r3, [r3, #26]
  71264. 801cecc: f003 0308 and.w r3, r3, #8
  71265. 801ced0: 2b00 cmp r3, #0
  71266. 801ced2: d009 beq.n 801cee8 <tcp_handle_closepend+0x34>
  71267. LWIP_DEBUGF(TCP_DEBUG, ("tcp_handle_closepend: pending FIN\n"));
  71268. tcp_clear_flags(pcb, TF_CLOSEPEND);
  71269. 801ced4: 687b ldr r3, [r7, #4]
  71270. 801ced6: 8b5b ldrh r3, [r3, #26]
  71271. 801ced8: f023 0308 bic.w r3, r3, #8
  71272. 801cedc: b29a uxth r2, r3
  71273. 801cede: 687b ldr r3, [r7, #4]
  71274. 801cee0: 835a strh r2, [r3, #26]
  71275. tcp_close_shutdown_fin(pcb);
  71276. 801cee2: 6878 ldr r0, [r7, #4]
  71277. 801cee4: f7fe fe9a bl 801bc1c <tcp_close_shutdown_fin>
  71278. }
  71279. pcb = next;
  71280. 801cee8: 683b ldr r3, [r7, #0]
  71281. 801ceea: 607b str r3, [r7, #4]
  71282. while (pcb != NULL) {
  71283. 801ceec: 687b ldr r3, [r7, #4]
  71284. 801ceee: 2b00 cmp r3, #0
  71285. 801cef0: d1e7 bne.n 801cec2 <tcp_handle_closepend+0xe>
  71286. }
  71287. }
  71288. 801cef2: bf00 nop
  71289. 801cef4: bf00 nop
  71290. 801cef6: 3708 adds r7, #8
  71291. 801cef8: 46bd mov sp, r7
  71292. 801cefa: bd80 pop {r7, pc}
  71293. 801cefc: 2402af74 .word 0x2402af74
  71294. 0801cf00 <tcp_alloc>:
  71295. * @param prio priority for the new pcb
  71296. * @return a new tcp_pcb that initially is in state CLOSED
  71297. */
  71298. struct tcp_pcb *
  71299. tcp_alloc(u8_t prio)
  71300. {
  71301. 801cf00: b580 push {r7, lr}
  71302. 801cf02: b084 sub sp, #16
  71303. 801cf04: af00 add r7, sp, #0
  71304. 801cf06: 4603 mov r3, r0
  71305. 801cf08: 71fb strb r3, [r7, #7]
  71306. struct tcp_pcb *pcb;
  71307. LWIP_ASSERT_CORE_LOCKED();
  71308. 801cf0a: f7f4 f887 bl 801101c <sys_check_core_locking>
  71309. pcb = (struct tcp_pcb *)memp_malloc(MEMP_TCP_PCB);
  71310. 801cf0e: 2001 movs r0, #1
  71311. 801cf10: f7fd fad0 bl 801a4b4 <memp_malloc>
  71312. 801cf14: 60f8 str r0, [r7, #12]
  71313. if (pcb == NULL) {
  71314. 801cf16: 68fb ldr r3, [r7, #12]
  71315. 801cf18: 2b00 cmp r3, #0
  71316. 801cf1a: d126 bne.n 801cf6a <tcp_alloc+0x6a>
  71317. /* Try to send FIN for all pcbs stuck in TF_CLOSEPEND first */
  71318. tcp_handle_closepend();
  71319. 801cf1c: f7ff ffca bl 801ceb4 <tcp_handle_closepend>
  71320. /* Try killing oldest connection in TIME-WAIT. */
  71321. LWIP_DEBUGF(TCP_DEBUG, ("tcp_alloc: killing off oldest TIME-WAIT connection\n"));
  71322. tcp_kill_timewait();
  71323. 801cf20: f7ff ff98 bl 801ce54 <tcp_kill_timewait>
  71324. /* Try to allocate a tcp_pcb again. */
  71325. pcb = (struct tcp_pcb *)memp_malloc(MEMP_TCP_PCB);
  71326. 801cf24: 2001 movs r0, #1
  71327. 801cf26: f7fd fac5 bl 801a4b4 <memp_malloc>
  71328. 801cf2a: 60f8 str r0, [r7, #12]
  71329. if (pcb == NULL) {
  71330. 801cf2c: 68fb ldr r3, [r7, #12]
  71331. 801cf2e: 2b00 cmp r3, #0
  71332. 801cf30: d11b bne.n 801cf6a <tcp_alloc+0x6a>
  71333. /* Try killing oldest connection in LAST-ACK (these wouldn't go to TIME-WAIT). */
  71334. LWIP_DEBUGF(TCP_DEBUG, ("tcp_alloc: killing off oldest LAST-ACK connection\n"));
  71335. tcp_kill_state(LAST_ACK);
  71336. 801cf32: 2009 movs r0, #9
  71337. 801cf34: f7ff ff44 bl 801cdc0 <tcp_kill_state>
  71338. /* Try to allocate a tcp_pcb again. */
  71339. pcb = (struct tcp_pcb *)memp_malloc(MEMP_TCP_PCB);
  71340. 801cf38: 2001 movs r0, #1
  71341. 801cf3a: f7fd fabb bl 801a4b4 <memp_malloc>
  71342. 801cf3e: 60f8 str r0, [r7, #12]
  71343. if (pcb == NULL) {
  71344. 801cf40: 68fb ldr r3, [r7, #12]
  71345. 801cf42: 2b00 cmp r3, #0
  71346. 801cf44: d111 bne.n 801cf6a <tcp_alloc+0x6a>
  71347. /* Try killing oldest connection in CLOSING. */
  71348. LWIP_DEBUGF(TCP_DEBUG, ("tcp_alloc: killing off oldest CLOSING connection\n"));
  71349. tcp_kill_state(CLOSING);
  71350. 801cf46: 2008 movs r0, #8
  71351. 801cf48: f7ff ff3a bl 801cdc0 <tcp_kill_state>
  71352. /* Try to allocate a tcp_pcb again. */
  71353. pcb = (struct tcp_pcb *)memp_malloc(MEMP_TCP_PCB);
  71354. 801cf4c: 2001 movs r0, #1
  71355. 801cf4e: f7fd fab1 bl 801a4b4 <memp_malloc>
  71356. 801cf52: 60f8 str r0, [r7, #12]
  71357. if (pcb == NULL) {
  71358. 801cf54: 68fb ldr r3, [r7, #12]
  71359. 801cf56: 2b00 cmp r3, #0
  71360. 801cf58: d107 bne.n 801cf6a <tcp_alloc+0x6a>
  71361. /* Try killing oldest active connection with lower priority than the new one. */
  71362. LWIP_DEBUGF(TCP_DEBUG, ("tcp_alloc: killing oldest connection with prio lower than %d\n", prio));
  71363. tcp_kill_prio(prio);
  71364. 801cf5a: 79fb ldrb r3, [r7, #7]
  71365. 801cf5c: 4618 mov r0, r3
  71366. 801cf5e: f7ff fee1 bl 801cd24 <tcp_kill_prio>
  71367. /* Try to allocate a tcp_pcb again. */
  71368. pcb = (struct tcp_pcb *)memp_malloc(MEMP_TCP_PCB);
  71369. 801cf62: 2001 movs r0, #1
  71370. 801cf64: f7fd faa6 bl 801a4b4 <memp_malloc>
  71371. 801cf68: 60f8 str r0, [r7, #12]
  71372. if (pcb != NULL) {
  71373. /* adjust err stats: memp_malloc failed above */
  71374. MEMP_STATS_DEC(err, MEMP_TCP_PCB);
  71375. }
  71376. }
  71377. if (pcb != NULL) {
  71378. 801cf6a: 68fb ldr r3, [r7, #12]
  71379. 801cf6c: 2b00 cmp r3, #0
  71380. 801cf6e: d03f beq.n 801cff0 <tcp_alloc+0xf0>
  71381. /* zero out the whole pcb, so there is no need to initialize members to zero */
  71382. memset(pcb, 0, sizeof(struct tcp_pcb));
  71383. 801cf70: 229c movs r2, #156 @ 0x9c
  71384. 801cf72: 2100 movs r1, #0
  71385. 801cf74: 68f8 ldr r0, [r7, #12]
  71386. 801cf76: f00d fe0b bl 802ab90 <memset>
  71387. pcb->prio = prio;
  71388. 801cf7a: 68fb ldr r3, [r7, #12]
  71389. 801cf7c: 79fa ldrb r2, [r7, #7]
  71390. 801cf7e: 755a strb r2, [r3, #21]
  71391. pcb->snd_buf = TCP_SND_BUF;
  71392. 801cf80: 68fb ldr r3, [r7, #12]
  71393. 801cf82: f241 62d0 movw r2, #5840 @ 0x16d0
  71394. 801cf86: f8a3 2064 strh.w r2, [r3, #100] @ 0x64
  71395. /* Start with a window that does not need scaling. When window scaling is
  71396. enabled and used, the window is enlarged when both sides agree on scaling. */
  71397. pcb->rcv_wnd = pcb->rcv_ann_wnd = TCPWND_MIN16(TCP_WND);
  71398. 801cf8a: 68fb ldr r3, [r7, #12]
  71399. 801cf8c: f241 62d0 movw r2, #5840 @ 0x16d0
  71400. 801cf90: 855a strh r2, [r3, #42] @ 0x2a
  71401. 801cf92: 68fb ldr r3, [r7, #12]
  71402. 801cf94: 8d5a ldrh r2, [r3, #42] @ 0x2a
  71403. 801cf96: 68fb ldr r3, [r7, #12]
  71404. 801cf98: 851a strh r2, [r3, #40] @ 0x28
  71405. pcb->ttl = TCP_TTL;
  71406. 801cf9a: 68fb ldr r3, [r7, #12]
  71407. 801cf9c: 22ff movs r2, #255 @ 0xff
  71408. 801cf9e: 72da strb r2, [r3, #11]
  71409. /* As initial send MSS, we use TCP_MSS but limit it to 536.
  71410. The send MSS is updated when an MSS option is received. */
  71411. pcb->mss = INITIAL_MSS;
  71412. 801cfa0: 68fb ldr r3, [r7, #12]
  71413. 801cfa2: f44f 7206 mov.w r2, #536 @ 0x218
  71414. 801cfa6: 865a strh r2, [r3, #50] @ 0x32
  71415. pcb->rto = 3000 / TCP_SLOW_INTERVAL;
  71416. 801cfa8: 68fb ldr r3, [r7, #12]
  71417. 801cfaa: 2206 movs r2, #6
  71418. 801cfac: f8a3 2040 strh.w r2, [r3, #64] @ 0x40
  71419. pcb->sv = 3000 / TCP_SLOW_INTERVAL;
  71420. 801cfb0: 68fb ldr r3, [r7, #12]
  71421. 801cfb2: 2206 movs r2, #6
  71422. 801cfb4: 87da strh r2, [r3, #62] @ 0x3e
  71423. pcb->rtime = -1;
  71424. 801cfb6: 68fb ldr r3, [r7, #12]
  71425. 801cfb8: f64f 72ff movw r2, #65535 @ 0xffff
  71426. 801cfbc: 861a strh r2, [r3, #48] @ 0x30
  71427. pcb->cwnd = 1;
  71428. 801cfbe: 68fb ldr r3, [r7, #12]
  71429. 801cfc0: 2201 movs r2, #1
  71430. 801cfc2: f8a3 2048 strh.w r2, [r3, #72] @ 0x48
  71431. pcb->tmr = tcp_ticks;
  71432. 801cfc6: 4b0d ldr r3, [pc, #52] @ (801cffc <tcp_alloc+0xfc>)
  71433. 801cfc8: 681a ldr r2, [r3, #0]
  71434. 801cfca: 68fb ldr r3, [r7, #12]
  71435. 801cfcc: 621a str r2, [r3, #32]
  71436. pcb->last_timer = tcp_timer_ctr;
  71437. 801cfce: 4b0c ldr r3, [pc, #48] @ (801d000 <tcp_alloc+0x100>)
  71438. 801cfd0: 781a ldrb r2, [r3, #0]
  71439. 801cfd2: 68fb ldr r3, [r7, #12]
  71440. 801cfd4: 779a strb r2, [r3, #30]
  71441. of using the largest advertised receive window. We've seen complications with
  71442. receiving TCPs that use window scaling and/or window auto-tuning where the
  71443. initial advertised window is very small and then grows rapidly once the
  71444. connection is established. To avoid these complications, we set ssthresh to the
  71445. largest effective cwnd (amount of in-flight data) that the sender can have. */
  71446. pcb->ssthresh = TCP_SND_BUF;
  71447. 801cfd6: 68fb ldr r3, [r7, #12]
  71448. 801cfd8: f241 62d0 movw r2, #5840 @ 0x16d0
  71449. 801cfdc: f8a3 204a strh.w r2, [r3, #74] @ 0x4a
  71450. #if LWIP_CALLBACK_API
  71451. pcb->recv = tcp_recv_null;
  71452. 801cfe0: 68fb ldr r3, [r7, #12]
  71453. 801cfe2: 4a08 ldr r2, [pc, #32] @ (801d004 <tcp_alloc+0x104>)
  71454. 801cfe4: f8c3 2084 str.w r2, [r3, #132] @ 0x84
  71455. #endif /* LWIP_CALLBACK_API */
  71456. /* Init KEEPALIVE timer */
  71457. pcb->keep_idle = TCP_KEEPIDLE_DEFAULT;
  71458. 801cfe8: 68fb ldr r3, [r7, #12]
  71459. 801cfea: 4a07 ldr r2, [pc, #28] @ (801d008 <tcp_alloc+0x108>)
  71460. 801cfec: f8c3 2094 str.w r2, [r3, #148] @ 0x94
  71461. #if LWIP_TCP_KEEPALIVE
  71462. pcb->keep_intvl = TCP_KEEPINTVL_DEFAULT;
  71463. pcb->keep_cnt = TCP_KEEPCNT_DEFAULT;
  71464. #endif /* LWIP_TCP_KEEPALIVE */
  71465. }
  71466. return pcb;
  71467. 801cff0: 68fb ldr r3, [r7, #12]
  71468. }
  71469. 801cff2: 4618 mov r0, r3
  71470. 801cff4: 3710 adds r7, #16
  71471. 801cff6: 46bd mov sp, r7
  71472. 801cff8: bd80 pop {r7, pc}
  71473. 801cffa: bf00 nop
  71474. 801cffc: 2402af68 .word 0x2402af68
  71475. 801d000: 2402af7e .word 0x2402af7e
  71476. 801d004: 0801ccb9 .word 0x0801ccb9
  71477. 801d008: 006ddd00 .word 0x006ddd00
  71478. 0801d00c <tcp_new_ip_type>:
  71479. * supply @ref IPADDR_TYPE_ANY as argument and bind to @ref IP_ANY_TYPE.
  71480. * @return a new tcp_pcb that initially is in state CLOSED
  71481. */
  71482. struct tcp_pcb *
  71483. tcp_new_ip_type(u8_t type)
  71484. {
  71485. 801d00c: b580 push {r7, lr}
  71486. 801d00e: b084 sub sp, #16
  71487. 801d010: af00 add r7, sp, #0
  71488. 801d012: 4603 mov r3, r0
  71489. 801d014: 71fb strb r3, [r7, #7]
  71490. struct tcp_pcb *pcb;
  71491. pcb = tcp_alloc(TCP_PRIO_NORMAL);
  71492. 801d016: 2040 movs r0, #64 @ 0x40
  71493. 801d018: f7ff ff72 bl 801cf00 <tcp_alloc>
  71494. 801d01c: 60f8 str r0, [r7, #12]
  71495. IP_SET_TYPE_VAL(pcb->remote_ip, type);
  71496. }
  71497. #else
  71498. LWIP_UNUSED_ARG(type);
  71499. #endif /* LWIP_IPV4 && LWIP_IPV6 */
  71500. return pcb;
  71501. 801d01e: 68fb ldr r3, [r7, #12]
  71502. }
  71503. 801d020: 4618 mov r0, r3
  71504. 801d022: 3710 adds r7, #16
  71505. 801d024: 46bd mov sp, r7
  71506. 801d026: bd80 pop {r7, pc}
  71507. 0801d028 <tcp_arg>:
  71508. * @param pcb tcp_pcb to set the callback argument
  71509. * @param arg void pointer argument to pass to callback functions
  71510. */
  71511. void
  71512. tcp_arg(struct tcp_pcb *pcb, void *arg)
  71513. {
  71514. 801d028: b580 push {r7, lr}
  71515. 801d02a: b082 sub sp, #8
  71516. 801d02c: af00 add r7, sp, #0
  71517. 801d02e: 6078 str r0, [r7, #4]
  71518. 801d030: 6039 str r1, [r7, #0]
  71519. LWIP_ASSERT_CORE_LOCKED();
  71520. 801d032: f7f3 fff3 bl 801101c <sys_check_core_locking>
  71521. /* This function is allowed to be called for both listen pcbs and
  71522. connection pcbs. */
  71523. if (pcb != NULL) {
  71524. 801d036: 687b ldr r3, [r7, #4]
  71525. 801d038: 2b00 cmp r3, #0
  71526. 801d03a: d002 beq.n 801d042 <tcp_arg+0x1a>
  71527. pcb->callback_arg = arg;
  71528. 801d03c: 687b ldr r3, [r7, #4]
  71529. 801d03e: 683a ldr r2, [r7, #0]
  71530. 801d040: 611a str r2, [r3, #16]
  71531. }
  71532. }
  71533. 801d042: bf00 nop
  71534. 801d044: 3708 adds r7, #8
  71535. 801d046: 46bd mov sp, r7
  71536. 801d048: bd80 pop {r7, pc}
  71537. ...
  71538. 0801d04c <tcp_recv>:
  71539. * @param pcb tcp_pcb to set the recv callback
  71540. * @param recv callback function to call for this pcb when data is received
  71541. */
  71542. void
  71543. tcp_recv(struct tcp_pcb *pcb, tcp_recv_fn recv)
  71544. {
  71545. 801d04c: b580 push {r7, lr}
  71546. 801d04e: b082 sub sp, #8
  71547. 801d050: af00 add r7, sp, #0
  71548. 801d052: 6078 str r0, [r7, #4]
  71549. 801d054: 6039 str r1, [r7, #0]
  71550. LWIP_ASSERT_CORE_LOCKED();
  71551. 801d056: f7f3 ffe1 bl 801101c <sys_check_core_locking>
  71552. if (pcb != NULL) {
  71553. 801d05a: 687b ldr r3, [r7, #4]
  71554. 801d05c: 2b00 cmp r3, #0
  71555. 801d05e: d00e beq.n 801d07e <tcp_recv+0x32>
  71556. LWIP_ASSERT("invalid socket state for recv callback", pcb->state != LISTEN);
  71557. 801d060: 687b ldr r3, [r7, #4]
  71558. 801d062: 7d1b ldrb r3, [r3, #20]
  71559. 801d064: 2b01 cmp r3, #1
  71560. 801d066: d106 bne.n 801d076 <tcp_recv+0x2a>
  71561. 801d068: 4b07 ldr r3, [pc, #28] @ (801d088 <tcp_recv+0x3c>)
  71562. 801d06a: f240 72df movw r2, #2015 @ 0x7df
  71563. 801d06e: 4907 ldr r1, [pc, #28] @ (801d08c <tcp_recv+0x40>)
  71564. 801d070: 4807 ldr r0, [pc, #28] @ (801d090 <tcp_recv+0x44>)
  71565. 801d072: f00d fbfb bl 802a86c <iprintf>
  71566. pcb->recv = recv;
  71567. 801d076: 687b ldr r3, [r7, #4]
  71568. 801d078: 683a ldr r2, [r7, #0]
  71569. 801d07a: f8c3 2084 str.w r2, [r3, #132] @ 0x84
  71570. }
  71571. }
  71572. 801d07e: bf00 nop
  71573. 801d080: 3708 adds r7, #8
  71574. 801d082: 46bd mov sp, r7
  71575. 801d084: bd80 pop {r7, pc}
  71576. 801d086: bf00 nop
  71577. 801d088: 0802f5a8 .word 0x0802f5a8
  71578. 801d08c: 0802fb44 .word 0x0802fb44
  71579. 801d090: 0802f5ec .word 0x0802f5ec
  71580. 0801d094 <tcp_sent>:
  71581. * @param pcb tcp_pcb to set the sent callback
  71582. * @param sent callback function to call for this pcb when data is successfully sent
  71583. */
  71584. void
  71585. tcp_sent(struct tcp_pcb *pcb, tcp_sent_fn sent)
  71586. {
  71587. 801d094: b580 push {r7, lr}
  71588. 801d096: b082 sub sp, #8
  71589. 801d098: af00 add r7, sp, #0
  71590. 801d09a: 6078 str r0, [r7, #4]
  71591. 801d09c: 6039 str r1, [r7, #0]
  71592. LWIP_ASSERT_CORE_LOCKED();
  71593. 801d09e: f7f3 ffbd bl 801101c <sys_check_core_locking>
  71594. if (pcb != NULL) {
  71595. 801d0a2: 687b ldr r3, [r7, #4]
  71596. 801d0a4: 2b00 cmp r3, #0
  71597. 801d0a6: d00e beq.n 801d0c6 <tcp_sent+0x32>
  71598. LWIP_ASSERT("invalid socket state for sent callback", pcb->state != LISTEN);
  71599. 801d0a8: 687b ldr r3, [r7, #4]
  71600. 801d0aa: 7d1b ldrb r3, [r3, #20]
  71601. 801d0ac: 2b01 cmp r3, #1
  71602. 801d0ae: d106 bne.n 801d0be <tcp_sent+0x2a>
  71603. 801d0b0: 4b07 ldr r3, [pc, #28] @ (801d0d0 <tcp_sent+0x3c>)
  71604. 801d0b2: f240 72f3 movw r2, #2035 @ 0x7f3
  71605. 801d0b6: 4907 ldr r1, [pc, #28] @ (801d0d4 <tcp_sent+0x40>)
  71606. 801d0b8: 4807 ldr r0, [pc, #28] @ (801d0d8 <tcp_sent+0x44>)
  71607. 801d0ba: f00d fbd7 bl 802a86c <iprintf>
  71608. pcb->sent = sent;
  71609. 801d0be: 687b ldr r3, [r7, #4]
  71610. 801d0c0: 683a ldr r2, [r7, #0]
  71611. 801d0c2: f8c3 2080 str.w r2, [r3, #128] @ 0x80
  71612. }
  71613. }
  71614. 801d0c6: bf00 nop
  71615. 801d0c8: 3708 adds r7, #8
  71616. 801d0ca: 46bd mov sp, r7
  71617. 801d0cc: bd80 pop {r7, pc}
  71618. 801d0ce: bf00 nop
  71619. 801d0d0: 0802f5a8 .word 0x0802f5a8
  71620. 801d0d4: 0802fb6c .word 0x0802fb6c
  71621. 801d0d8: 0802f5ec .word 0x0802f5ec
  71622. 0801d0dc <tcp_err>:
  71623. * @param err callback function to call for this pcb when a fatal error
  71624. * has occurred on the connection
  71625. */
  71626. void
  71627. tcp_err(struct tcp_pcb *pcb, tcp_err_fn err)
  71628. {
  71629. 801d0dc: b580 push {r7, lr}
  71630. 801d0de: b082 sub sp, #8
  71631. 801d0e0: af00 add r7, sp, #0
  71632. 801d0e2: 6078 str r0, [r7, #4]
  71633. 801d0e4: 6039 str r1, [r7, #0]
  71634. LWIP_ASSERT_CORE_LOCKED();
  71635. 801d0e6: f7f3 ff99 bl 801101c <sys_check_core_locking>
  71636. if (pcb != NULL) {
  71637. 801d0ea: 687b ldr r3, [r7, #4]
  71638. 801d0ec: 2b00 cmp r3, #0
  71639. 801d0ee: d00e beq.n 801d10e <tcp_err+0x32>
  71640. LWIP_ASSERT("invalid socket state for err callback", pcb->state != LISTEN);
  71641. 801d0f0: 687b ldr r3, [r7, #4]
  71642. 801d0f2: 7d1b ldrb r3, [r3, #20]
  71643. 801d0f4: 2b01 cmp r3, #1
  71644. 801d0f6: d106 bne.n 801d106 <tcp_err+0x2a>
  71645. 801d0f8: 4b07 ldr r3, [pc, #28] @ (801d118 <tcp_err+0x3c>)
  71646. 801d0fa: f640 020d movw r2, #2061 @ 0x80d
  71647. 801d0fe: 4907 ldr r1, [pc, #28] @ (801d11c <tcp_err+0x40>)
  71648. 801d100: 4807 ldr r0, [pc, #28] @ (801d120 <tcp_err+0x44>)
  71649. 801d102: f00d fbb3 bl 802a86c <iprintf>
  71650. pcb->errf = err;
  71651. 801d106: 687b ldr r3, [r7, #4]
  71652. 801d108: 683a ldr r2, [r7, #0]
  71653. 801d10a: f8c3 2090 str.w r2, [r3, #144] @ 0x90
  71654. }
  71655. }
  71656. 801d10e: bf00 nop
  71657. 801d110: 3708 adds r7, #8
  71658. 801d112: 46bd mov sp, r7
  71659. 801d114: bd80 pop {r7, pc}
  71660. 801d116: bf00 nop
  71661. 801d118: 0802f5a8 .word 0x0802f5a8
  71662. 801d11c: 0802fb94 .word 0x0802fb94
  71663. 801d120: 0802f5ec .word 0x0802f5ec
  71664. 0801d124 <tcp_accept>:
  71665. * @param accept callback function to call for this pcb when LISTENing
  71666. * connection has been connected to another host
  71667. */
  71668. void
  71669. tcp_accept(struct tcp_pcb *pcb, tcp_accept_fn accept)
  71670. {
  71671. 801d124: b580 push {r7, lr}
  71672. 801d126: b084 sub sp, #16
  71673. 801d128: af00 add r7, sp, #0
  71674. 801d12a: 6078 str r0, [r7, #4]
  71675. 801d12c: 6039 str r1, [r7, #0]
  71676. LWIP_ASSERT_CORE_LOCKED();
  71677. 801d12e: f7f3 ff75 bl 801101c <sys_check_core_locking>
  71678. if ((pcb != NULL) && (pcb->state == LISTEN)) {
  71679. 801d132: 687b ldr r3, [r7, #4]
  71680. 801d134: 2b00 cmp r3, #0
  71681. 801d136: d008 beq.n 801d14a <tcp_accept+0x26>
  71682. 801d138: 687b ldr r3, [r7, #4]
  71683. 801d13a: 7d1b ldrb r3, [r3, #20]
  71684. 801d13c: 2b01 cmp r3, #1
  71685. 801d13e: d104 bne.n 801d14a <tcp_accept+0x26>
  71686. struct tcp_pcb_listen *lpcb = (struct tcp_pcb_listen *)pcb;
  71687. 801d140: 687b ldr r3, [r7, #4]
  71688. 801d142: 60fb str r3, [r7, #12]
  71689. lpcb->accept = accept;
  71690. 801d144: 68fb ldr r3, [r7, #12]
  71691. 801d146: 683a ldr r2, [r7, #0]
  71692. 801d148: 619a str r2, [r3, #24]
  71693. }
  71694. }
  71695. 801d14a: bf00 nop
  71696. 801d14c: 3710 adds r7, #16
  71697. 801d14e: 46bd mov sp, r7
  71698. 801d150: bd80 pop {r7, pc}
  71699. ...
  71700. 0801d154 <tcp_poll>:
  71701. * the application may use the polling functionality to call tcp_write()
  71702. * again when the connection has been idle for a while.
  71703. */
  71704. void
  71705. tcp_poll(struct tcp_pcb *pcb, tcp_poll_fn poll, u8_t interval)
  71706. {
  71707. 801d154: b580 push {r7, lr}
  71708. 801d156: b084 sub sp, #16
  71709. 801d158: af00 add r7, sp, #0
  71710. 801d15a: 60f8 str r0, [r7, #12]
  71711. 801d15c: 60b9 str r1, [r7, #8]
  71712. 801d15e: 4613 mov r3, r2
  71713. 801d160: 71fb strb r3, [r7, #7]
  71714. LWIP_ASSERT_CORE_LOCKED();
  71715. 801d162: f7f3 ff5b bl 801101c <sys_check_core_locking>
  71716. LWIP_ERROR("tcp_poll: invalid pcb", pcb != NULL, return);
  71717. 801d166: 68fb ldr r3, [r7, #12]
  71718. 801d168: 2b00 cmp r3, #0
  71719. 801d16a: d107 bne.n 801d17c <tcp_poll+0x28>
  71720. 801d16c: 4b0e ldr r3, [pc, #56] @ (801d1a8 <tcp_poll+0x54>)
  71721. 801d16e: f640 023d movw r2, #2109 @ 0x83d
  71722. 801d172: 490e ldr r1, [pc, #56] @ (801d1ac <tcp_poll+0x58>)
  71723. 801d174: 480e ldr r0, [pc, #56] @ (801d1b0 <tcp_poll+0x5c>)
  71724. 801d176: f00d fb79 bl 802a86c <iprintf>
  71725. 801d17a: e011 b.n 801d1a0 <tcp_poll+0x4c>
  71726. LWIP_ASSERT("invalid socket state for poll", pcb->state != LISTEN);
  71727. 801d17c: 68fb ldr r3, [r7, #12]
  71728. 801d17e: 7d1b ldrb r3, [r3, #20]
  71729. 801d180: 2b01 cmp r3, #1
  71730. 801d182: d106 bne.n 801d192 <tcp_poll+0x3e>
  71731. 801d184: 4b08 ldr r3, [pc, #32] @ (801d1a8 <tcp_poll+0x54>)
  71732. 801d186: f640 023e movw r2, #2110 @ 0x83e
  71733. 801d18a: 490a ldr r1, [pc, #40] @ (801d1b4 <tcp_poll+0x60>)
  71734. 801d18c: 4808 ldr r0, [pc, #32] @ (801d1b0 <tcp_poll+0x5c>)
  71735. 801d18e: f00d fb6d bl 802a86c <iprintf>
  71736. #if LWIP_CALLBACK_API
  71737. pcb->poll = poll;
  71738. 801d192: 68fb ldr r3, [r7, #12]
  71739. 801d194: 68ba ldr r2, [r7, #8]
  71740. 801d196: f8c3 208c str.w r2, [r3, #140] @ 0x8c
  71741. #else /* LWIP_CALLBACK_API */
  71742. LWIP_UNUSED_ARG(poll);
  71743. #endif /* LWIP_CALLBACK_API */
  71744. pcb->pollinterval = interval;
  71745. 801d19a: 68fb ldr r3, [r7, #12]
  71746. 801d19c: 79fa ldrb r2, [r7, #7]
  71747. 801d19e: 775a strb r2, [r3, #29]
  71748. }
  71749. 801d1a0: 3710 adds r7, #16
  71750. 801d1a2: 46bd mov sp, r7
  71751. 801d1a4: bd80 pop {r7, pc}
  71752. 801d1a6: bf00 nop
  71753. 801d1a8: 0802f5a8 .word 0x0802f5a8
  71754. 801d1ac: 0802fbbc .word 0x0802fbbc
  71755. 801d1b0: 0802f5ec .word 0x0802f5ec
  71756. 801d1b4: 0802fbd4 .word 0x0802fbd4
  71757. 0801d1b8 <tcp_pcb_purge>:
  71758. *
  71759. * @param pcb tcp_pcb to purge. The pcb itself is not deallocated!
  71760. */
  71761. void
  71762. tcp_pcb_purge(struct tcp_pcb *pcb)
  71763. {
  71764. 801d1b8: b580 push {r7, lr}
  71765. 801d1ba: b082 sub sp, #8
  71766. 801d1bc: af00 add r7, sp, #0
  71767. 801d1be: 6078 str r0, [r7, #4]
  71768. LWIP_ERROR("tcp_pcb_purge: invalid pcb", pcb != NULL, return);
  71769. 801d1c0: 687b ldr r3, [r7, #4]
  71770. 801d1c2: 2b00 cmp r3, #0
  71771. 801d1c4: d107 bne.n 801d1d6 <tcp_pcb_purge+0x1e>
  71772. 801d1c6: 4b21 ldr r3, [pc, #132] @ (801d24c <tcp_pcb_purge+0x94>)
  71773. 801d1c8: f640 0251 movw r2, #2129 @ 0x851
  71774. 801d1cc: 4920 ldr r1, [pc, #128] @ (801d250 <tcp_pcb_purge+0x98>)
  71775. 801d1ce: 4821 ldr r0, [pc, #132] @ (801d254 <tcp_pcb_purge+0x9c>)
  71776. 801d1d0: f00d fb4c bl 802a86c <iprintf>
  71777. 801d1d4: e037 b.n 801d246 <tcp_pcb_purge+0x8e>
  71778. if (pcb->state != CLOSED &&
  71779. 801d1d6: 687b ldr r3, [r7, #4]
  71780. 801d1d8: 7d1b ldrb r3, [r3, #20]
  71781. 801d1da: 2b00 cmp r3, #0
  71782. 801d1dc: d033 beq.n 801d246 <tcp_pcb_purge+0x8e>
  71783. pcb->state != TIME_WAIT &&
  71784. 801d1de: 687b ldr r3, [r7, #4]
  71785. 801d1e0: 7d1b ldrb r3, [r3, #20]
  71786. if (pcb->state != CLOSED &&
  71787. 801d1e2: 2b0a cmp r3, #10
  71788. 801d1e4: d02f beq.n 801d246 <tcp_pcb_purge+0x8e>
  71789. pcb->state != LISTEN) {
  71790. 801d1e6: 687b ldr r3, [r7, #4]
  71791. 801d1e8: 7d1b ldrb r3, [r3, #20]
  71792. pcb->state != TIME_WAIT &&
  71793. 801d1ea: 2b01 cmp r3, #1
  71794. 801d1ec: d02b beq.n 801d246 <tcp_pcb_purge+0x8e>
  71795. LWIP_DEBUGF(TCP_DEBUG, ("tcp_pcb_purge\n"));
  71796. tcp_backlog_accepted(pcb);
  71797. if (pcb->refused_data != NULL) {
  71798. 801d1ee: 687b ldr r3, [r7, #4]
  71799. 801d1f0: 6f9b ldr r3, [r3, #120] @ 0x78
  71800. 801d1f2: 2b00 cmp r3, #0
  71801. 801d1f4: d007 beq.n 801d206 <tcp_pcb_purge+0x4e>
  71802. LWIP_DEBUGF(TCP_DEBUG, ("tcp_pcb_purge: data left on ->refused_data\n"));
  71803. pbuf_free(pcb->refused_data);
  71804. 801d1f6: 687b ldr r3, [r7, #4]
  71805. 801d1f8: 6f9b ldr r3, [r3, #120] @ 0x78
  71806. 801d1fa: 4618 mov r0, r3
  71807. 801d1fc: f7fe f8be bl 801b37c <pbuf_free>
  71808. pcb->refused_data = NULL;
  71809. 801d200: 687b ldr r3, [r7, #4]
  71810. 801d202: 2200 movs r2, #0
  71811. 801d204: 679a str r2, [r3, #120] @ 0x78
  71812. }
  71813. if (pcb->unacked != NULL) {
  71814. LWIP_DEBUGF(TCP_DEBUG, ("tcp_pcb_purge: data left on ->unacked\n"));
  71815. }
  71816. #if TCP_QUEUE_OOSEQ
  71817. if (pcb->ooseq != NULL) {
  71818. 801d206: 687b ldr r3, [r7, #4]
  71819. 801d208: 6f5b ldr r3, [r3, #116] @ 0x74
  71820. 801d20a: 2b00 cmp r3, #0
  71821. 801d20c: d002 beq.n 801d214 <tcp_pcb_purge+0x5c>
  71822. LWIP_DEBUGF(TCP_DEBUG, ("tcp_pcb_purge: data left on ->ooseq\n"));
  71823. tcp_free_ooseq(pcb);
  71824. 801d20e: 6878 ldr r0, [r7, #4]
  71825. 801d210: f000 f986 bl 801d520 <tcp_free_ooseq>
  71826. }
  71827. #endif /* TCP_QUEUE_OOSEQ */
  71828. /* Stop the retransmission timer as it will expect data on unacked
  71829. queue if it fires */
  71830. pcb->rtime = -1;
  71831. 801d214: 687b ldr r3, [r7, #4]
  71832. 801d216: f64f 72ff movw r2, #65535 @ 0xffff
  71833. 801d21a: 861a strh r2, [r3, #48] @ 0x30
  71834. tcp_segs_free(pcb->unsent);
  71835. 801d21c: 687b ldr r3, [r7, #4]
  71836. 801d21e: 6edb ldr r3, [r3, #108] @ 0x6c
  71837. 801d220: 4618 mov r0, r3
  71838. 801d222: f7ff fcef bl 801cc04 <tcp_segs_free>
  71839. tcp_segs_free(pcb->unacked);
  71840. 801d226: 687b ldr r3, [r7, #4]
  71841. 801d228: 6f1b ldr r3, [r3, #112] @ 0x70
  71842. 801d22a: 4618 mov r0, r3
  71843. 801d22c: f7ff fcea bl 801cc04 <tcp_segs_free>
  71844. pcb->unacked = pcb->unsent = NULL;
  71845. 801d230: 687b ldr r3, [r7, #4]
  71846. 801d232: 2200 movs r2, #0
  71847. 801d234: 66da str r2, [r3, #108] @ 0x6c
  71848. 801d236: 687b ldr r3, [r7, #4]
  71849. 801d238: 6eda ldr r2, [r3, #108] @ 0x6c
  71850. 801d23a: 687b ldr r3, [r7, #4]
  71851. 801d23c: 671a str r2, [r3, #112] @ 0x70
  71852. #if TCP_OVERSIZE
  71853. pcb->unsent_oversize = 0;
  71854. 801d23e: 687b ldr r3, [r7, #4]
  71855. 801d240: 2200 movs r2, #0
  71856. 801d242: f8a3 2068 strh.w r2, [r3, #104] @ 0x68
  71857. #endif /* TCP_OVERSIZE */
  71858. }
  71859. }
  71860. 801d246: 3708 adds r7, #8
  71861. 801d248: 46bd mov sp, r7
  71862. 801d24a: bd80 pop {r7, pc}
  71863. 801d24c: 0802f5a8 .word 0x0802f5a8
  71864. 801d250: 0802fbf4 .word 0x0802fbf4
  71865. 801d254: 0802f5ec .word 0x0802f5ec
  71866. 0801d258 <tcp_pcb_remove>:
  71867. * @param pcblist PCB list to purge.
  71868. * @param pcb tcp_pcb to purge. The pcb itself is NOT deallocated!
  71869. */
  71870. void
  71871. tcp_pcb_remove(struct tcp_pcb **pcblist, struct tcp_pcb *pcb)
  71872. {
  71873. 801d258: b580 push {r7, lr}
  71874. 801d25a: b084 sub sp, #16
  71875. 801d25c: af00 add r7, sp, #0
  71876. 801d25e: 6078 str r0, [r7, #4]
  71877. 801d260: 6039 str r1, [r7, #0]
  71878. LWIP_ASSERT("tcp_pcb_remove: invalid pcb", pcb != NULL);
  71879. 801d262: 683b ldr r3, [r7, #0]
  71880. 801d264: 2b00 cmp r3, #0
  71881. 801d266: d106 bne.n 801d276 <tcp_pcb_remove+0x1e>
  71882. 801d268: 4b3e ldr r3, [pc, #248] @ (801d364 <tcp_pcb_remove+0x10c>)
  71883. 801d26a: f640 0283 movw r2, #2179 @ 0x883
  71884. 801d26e: 493e ldr r1, [pc, #248] @ (801d368 <tcp_pcb_remove+0x110>)
  71885. 801d270: 483e ldr r0, [pc, #248] @ (801d36c <tcp_pcb_remove+0x114>)
  71886. 801d272: f00d fafb bl 802a86c <iprintf>
  71887. LWIP_ASSERT("tcp_pcb_remove: invalid pcblist", pcblist != NULL);
  71888. 801d276: 687b ldr r3, [r7, #4]
  71889. 801d278: 2b00 cmp r3, #0
  71890. 801d27a: d106 bne.n 801d28a <tcp_pcb_remove+0x32>
  71891. 801d27c: 4b39 ldr r3, [pc, #228] @ (801d364 <tcp_pcb_remove+0x10c>)
  71892. 801d27e: f640 0284 movw r2, #2180 @ 0x884
  71893. 801d282: 493b ldr r1, [pc, #236] @ (801d370 <tcp_pcb_remove+0x118>)
  71894. 801d284: 4839 ldr r0, [pc, #228] @ (801d36c <tcp_pcb_remove+0x114>)
  71895. 801d286: f00d faf1 bl 802a86c <iprintf>
  71896. TCP_RMV(pcblist, pcb);
  71897. 801d28a: 687b ldr r3, [r7, #4]
  71898. 801d28c: 681b ldr r3, [r3, #0]
  71899. 801d28e: 683a ldr r2, [r7, #0]
  71900. 801d290: 429a cmp r2, r3
  71901. 801d292: d105 bne.n 801d2a0 <tcp_pcb_remove+0x48>
  71902. 801d294: 687b ldr r3, [r7, #4]
  71903. 801d296: 681b ldr r3, [r3, #0]
  71904. 801d298: 68da ldr r2, [r3, #12]
  71905. 801d29a: 687b ldr r3, [r7, #4]
  71906. 801d29c: 601a str r2, [r3, #0]
  71907. 801d29e: e013 b.n 801d2c8 <tcp_pcb_remove+0x70>
  71908. 801d2a0: 687b ldr r3, [r7, #4]
  71909. 801d2a2: 681b ldr r3, [r3, #0]
  71910. 801d2a4: 60fb str r3, [r7, #12]
  71911. 801d2a6: e00c b.n 801d2c2 <tcp_pcb_remove+0x6a>
  71912. 801d2a8: 68fb ldr r3, [r7, #12]
  71913. 801d2aa: 68db ldr r3, [r3, #12]
  71914. 801d2ac: 683a ldr r2, [r7, #0]
  71915. 801d2ae: 429a cmp r2, r3
  71916. 801d2b0: d104 bne.n 801d2bc <tcp_pcb_remove+0x64>
  71917. 801d2b2: 683b ldr r3, [r7, #0]
  71918. 801d2b4: 68da ldr r2, [r3, #12]
  71919. 801d2b6: 68fb ldr r3, [r7, #12]
  71920. 801d2b8: 60da str r2, [r3, #12]
  71921. 801d2ba: e005 b.n 801d2c8 <tcp_pcb_remove+0x70>
  71922. 801d2bc: 68fb ldr r3, [r7, #12]
  71923. 801d2be: 68db ldr r3, [r3, #12]
  71924. 801d2c0: 60fb str r3, [r7, #12]
  71925. 801d2c2: 68fb ldr r3, [r7, #12]
  71926. 801d2c4: 2b00 cmp r3, #0
  71927. 801d2c6: d1ef bne.n 801d2a8 <tcp_pcb_remove+0x50>
  71928. 801d2c8: 683b ldr r3, [r7, #0]
  71929. 801d2ca: 2200 movs r2, #0
  71930. 801d2cc: 60da str r2, [r3, #12]
  71931. tcp_pcb_purge(pcb);
  71932. 801d2ce: 6838 ldr r0, [r7, #0]
  71933. 801d2d0: f7ff ff72 bl 801d1b8 <tcp_pcb_purge>
  71934. /* if there is an outstanding delayed ACKs, send it */
  71935. if ((pcb->state != TIME_WAIT) &&
  71936. 801d2d4: 683b ldr r3, [r7, #0]
  71937. 801d2d6: 7d1b ldrb r3, [r3, #20]
  71938. 801d2d8: 2b0a cmp r3, #10
  71939. 801d2da: d013 beq.n 801d304 <tcp_pcb_remove+0xac>
  71940. (pcb->state != LISTEN) &&
  71941. 801d2dc: 683b ldr r3, [r7, #0]
  71942. 801d2de: 7d1b ldrb r3, [r3, #20]
  71943. if ((pcb->state != TIME_WAIT) &&
  71944. 801d2e0: 2b01 cmp r3, #1
  71945. 801d2e2: d00f beq.n 801d304 <tcp_pcb_remove+0xac>
  71946. (pcb->flags & TF_ACK_DELAY)) {
  71947. 801d2e4: 683b ldr r3, [r7, #0]
  71948. 801d2e6: 8b5b ldrh r3, [r3, #26]
  71949. 801d2e8: f003 0301 and.w r3, r3, #1
  71950. (pcb->state != LISTEN) &&
  71951. 801d2ec: 2b00 cmp r3, #0
  71952. 801d2ee: d009 beq.n 801d304 <tcp_pcb_remove+0xac>
  71953. tcp_ack_now(pcb);
  71954. 801d2f0: 683b ldr r3, [r7, #0]
  71955. 801d2f2: 8b5b ldrh r3, [r3, #26]
  71956. 801d2f4: f043 0302 orr.w r3, r3, #2
  71957. 801d2f8: b29a uxth r2, r3
  71958. 801d2fa: 683b ldr r3, [r7, #0]
  71959. 801d2fc: 835a strh r2, [r3, #26]
  71960. tcp_output(pcb);
  71961. 801d2fe: 6838 ldr r0, [r7, #0]
  71962. 801d300: f003 fc28 bl 8020b54 <tcp_output>
  71963. }
  71964. if (pcb->state != LISTEN) {
  71965. 801d304: 683b ldr r3, [r7, #0]
  71966. 801d306: 7d1b ldrb r3, [r3, #20]
  71967. 801d308: 2b01 cmp r3, #1
  71968. 801d30a: d020 beq.n 801d34e <tcp_pcb_remove+0xf6>
  71969. LWIP_ASSERT("unsent segments leaking", pcb->unsent == NULL);
  71970. 801d30c: 683b ldr r3, [r7, #0]
  71971. 801d30e: 6edb ldr r3, [r3, #108] @ 0x6c
  71972. 801d310: 2b00 cmp r3, #0
  71973. 801d312: d006 beq.n 801d322 <tcp_pcb_remove+0xca>
  71974. 801d314: 4b13 ldr r3, [pc, #76] @ (801d364 <tcp_pcb_remove+0x10c>)
  71975. 801d316: f640 0293 movw r2, #2195 @ 0x893
  71976. 801d31a: 4916 ldr r1, [pc, #88] @ (801d374 <tcp_pcb_remove+0x11c>)
  71977. 801d31c: 4813 ldr r0, [pc, #76] @ (801d36c <tcp_pcb_remove+0x114>)
  71978. 801d31e: f00d faa5 bl 802a86c <iprintf>
  71979. LWIP_ASSERT("unacked segments leaking", pcb->unacked == NULL);
  71980. 801d322: 683b ldr r3, [r7, #0]
  71981. 801d324: 6f1b ldr r3, [r3, #112] @ 0x70
  71982. 801d326: 2b00 cmp r3, #0
  71983. 801d328: d006 beq.n 801d338 <tcp_pcb_remove+0xe0>
  71984. 801d32a: 4b0e ldr r3, [pc, #56] @ (801d364 <tcp_pcb_remove+0x10c>)
  71985. 801d32c: f640 0294 movw r2, #2196 @ 0x894
  71986. 801d330: 4911 ldr r1, [pc, #68] @ (801d378 <tcp_pcb_remove+0x120>)
  71987. 801d332: 480e ldr r0, [pc, #56] @ (801d36c <tcp_pcb_remove+0x114>)
  71988. 801d334: f00d fa9a bl 802a86c <iprintf>
  71989. #if TCP_QUEUE_OOSEQ
  71990. LWIP_ASSERT("ooseq segments leaking", pcb->ooseq == NULL);
  71991. 801d338: 683b ldr r3, [r7, #0]
  71992. 801d33a: 6f5b ldr r3, [r3, #116] @ 0x74
  71993. 801d33c: 2b00 cmp r3, #0
  71994. 801d33e: d006 beq.n 801d34e <tcp_pcb_remove+0xf6>
  71995. 801d340: 4b08 ldr r3, [pc, #32] @ (801d364 <tcp_pcb_remove+0x10c>)
  71996. 801d342: f640 0296 movw r2, #2198 @ 0x896
  71997. 801d346: 490d ldr r1, [pc, #52] @ (801d37c <tcp_pcb_remove+0x124>)
  71998. 801d348: 4808 ldr r0, [pc, #32] @ (801d36c <tcp_pcb_remove+0x114>)
  71999. 801d34a: f00d fa8f bl 802a86c <iprintf>
  72000. #endif /* TCP_QUEUE_OOSEQ */
  72001. }
  72002. pcb->state = CLOSED;
  72003. 801d34e: 683b ldr r3, [r7, #0]
  72004. 801d350: 2200 movs r2, #0
  72005. 801d352: 751a strb r2, [r3, #20]
  72006. /* reset the local port to prevent the pcb from being 'bound' */
  72007. pcb->local_port = 0;
  72008. 801d354: 683b ldr r3, [r7, #0]
  72009. 801d356: 2200 movs r2, #0
  72010. 801d358: 82da strh r2, [r3, #22]
  72011. LWIP_ASSERT("tcp_pcb_remove: tcp_pcbs_sane()", tcp_pcbs_sane());
  72012. }
  72013. 801d35a: bf00 nop
  72014. 801d35c: 3710 adds r7, #16
  72015. 801d35e: 46bd mov sp, r7
  72016. 801d360: bd80 pop {r7, pc}
  72017. 801d362: bf00 nop
  72018. 801d364: 0802f5a8 .word 0x0802f5a8
  72019. 801d368: 0802fc10 .word 0x0802fc10
  72020. 801d36c: 0802f5ec .word 0x0802f5ec
  72021. 801d370: 0802fc2c .word 0x0802fc2c
  72022. 801d374: 0802fc4c .word 0x0802fc4c
  72023. 801d378: 0802fc64 .word 0x0802fc64
  72024. 801d37c: 0802fc80 .word 0x0802fc80
  72025. 0801d380 <tcp_next_iss>:
  72026. *
  72027. * @return u32_t pseudo random sequence number
  72028. */
  72029. u32_t
  72030. tcp_next_iss(struct tcp_pcb *pcb)
  72031. {
  72032. 801d380: b580 push {r7, lr}
  72033. 801d382: b082 sub sp, #8
  72034. 801d384: af00 add r7, sp, #0
  72035. 801d386: 6078 str r0, [r7, #4]
  72036. LWIP_ASSERT("tcp_next_iss: invalid pcb", pcb != NULL);
  72037. return LWIP_HOOK_TCP_ISN(&pcb->local_ip, pcb->local_port, &pcb->remote_ip, pcb->remote_port);
  72038. #else /* LWIP_HOOK_TCP_ISN */
  72039. static u32_t iss = 6510;
  72040. LWIP_ASSERT("tcp_next_iss: invalid pcb", pcb != NULL);
  72041. 801d388: 687b ldr r3, [r7, #4]
  72042. 801d38a: 2b00 cmp r3, #0
  72043. 801d38c: d106 bne.n 801d39c <tcp_next_iss+0x1c>
  72044. 801d38e: 4b0a ldr r3, [pc, #40] @ (801d3b8 <tcp_next_iss+0x38>)
  72045. 801d390: f640 02af movw r2, #2223 @ 0x8af
  72046. 801d394: 4909 ldr r1, [pc, #36] @ (801d3bc <tcp_next_iss+0x3c>)
  72047. 801d396: 480a ldr r0, [pc, #40] @ (801d3c0 <tcp_next_iss+0x40>)
  72048. 801d398: f00d fa68 bl 802a86c <iprintf>
  72049. LWIP_UNUSED_ARG(pcb);
  72050. iss += tcp_ticks; /* XXX */
  72051. 801d39c: 4b09 ldr r3, [pc, #36] @ (801d3c4 <tcp_next_iss+0x44>)
  72052. 801d39e: 681a ldr r2, [r3, #0]
  72053. 801d3a0: 4b09 ldr r3, [pc, #36] @ (801d3c8 <tcp_next_iss+0x48>)
  72054. 801d3a2: 681b ldr r3, [r3, #0]
  72055. 801d3a4: 4413 add r3, r2
  72056. 801d3a6: 4a07 ldr r2, [pc, #28] @ (801d3c4 <tcp_next_iss+0x44>)
  72057. 801d3a8: 6013 str r3, [r2, #0]
  72058. return iss;
  72059. 801d3aa: 4b06 ldr r3, [pc, #24] @ (801d3c4 <tcp_next_iss+0x44>)
  72060. 801d3ac: 681b ldr r3, [r3, #0]
  72061. #endif /* LWIP_HOOK_TCP_ISN */
  72062. }
  72063. 801d3ae: 4618 mov r0, r3
  72064. 801d3b0: 3708 adds r7, #8
  72065. 801d3b2: 46bd mov sp, r7
  72066. 801d3b4: bd80 pop {r7, pc}
  72067. 801d3b6: bf00 nop
  72068. 801d3b8: 0802f5a8 .word 0x0802f5a8
  72069. 801d3bc: 0802fc98 .word 0x0802fc98
  72070. 801d3c0: 0802f5ec .word 0x0802f5ec
  72071. 801d3c4: 24000050 .word 0x24000050
  72072. 801d3c8: 2402af68 .word 0x2402af68
  72073. 0801d3cc <tcp_eff_send_mss_netif>:
  72074. * by calculating the minimum of TCP_MSS and the mtu (if set) of the target
  72075. * netif (if not NULL).
  72076. */
  72077. u16_t
  72078. tcp_eff_send_mss_netif(u16_t sendmss, struct netif *outif, const ip_addr_t *dest)
  72079. {
  72080. 801d3cc: b580 push {r7, lr}
  72081. 801d3ce: b086 sub sp, #24
  72082. 801d3d0: af00 add r7, sp, #0
  72083. 801d3d2: 4603 mov r3, r0
  72084. 801d3d4: 60b9 str r1, [r7, #8]
  72085. 801d3d6: 607a str r2, [r7, #4]
  72086. 801d3d8: 81fb strh r3, [r7, #14]
  72087. u16_t mss_s;
  72088. u16_t mtu;
  72089. LWIP_UNUSED_ARG(dest); /* in case IPv6 is disabled */
  72090. LWIP_ASSERT("tcp_eff_send_mss_netif: invalid dst_ip", dest != NULL);
  72091. 801d3da: 687b ldr r3, [r7, #4]
  72092. 801d3dc: 2b00 cmp r3, #0
  72093. 801d3de: d106 bne.n 801d3ee <tcp_eff_send_mss_netif+0x22>
  72094. 801d3e0: 4b14 ldr r3, [pc, #80] @ (801d434 <tcp_eff_send_mss_netif+0x68>)
  72095. 801d3e2: f640 02c5 movw r2, #2245 @ 0x8c5
  72096. 801d3e6: 4914 ldr r1, [pc, #80] @ (801d438 <tcp_eff_send_mss_netif+0x6c>)
  72097. 801d3e8: 4814 ldr r0, [pc, #80] @ (801d43c <tcp_eff_send_mss_netif+0x70>)
  72098. 801d3ea: f00d fa3f bl 802a86c <iprintf>
  72099. else
  72100. #endif /* LWIP_IPV4 */
  72101. #endif /* LWIP_IPV6 */
  72102. #if LWIP_IPV4
  72103. {
  72104. if (outif == NULL) {
  72105. 801d3ee: 68bb ldr r3, [r7, #8]
  72106. 801d3f0: 2b00 cmp r3, #0
  72107. 801d3f2: d101 bne.n 801d3f8 <tcp_eff_send_mss_netif+0x2c>
  72108. return sendmss;
  72109. 801d3f4: 89fb ldrh r3, [r7, #14]
  72110. 801d3f6: e019 b.n 801d42c <tcp_eff_send_mss_netif+0x60>
  72111. }
  72112. mtu = outif->mtu;
  72113. 801d3f8: 68bb ldr r3, [r7, #8]
  72114. 801d3fa: 8d1b ldrh r3, [r3, #40] @ 0x28
  72115. 801d3fc: 82fb strh r3, [r7, #22]
  72116. }
  72117. #endif /* LWIP_IPV4 */
  72118. if (mtu != 0) {
  72119. 801d3fe: 8afb ldrh r3, [r7, #22]
  72120. 801d400: 2b00 cmp r3, #0
  72121. 801d402: d012 beq.n 801d42a <tcp_eff_send_mss_netif+0x5e>
  72122. else
  72123. #endif /* LWIP_IPV4 */
  72124. #endif /* LWIP_IPV6 */
  72125. #if LWIP_IPV4
  72126. {
  72127. offset = IP_HLEN + TCP_HLEN;
  72128. 801d404: 2328 movs r3, #40 @ 0x28
  72129. 801d406: 82bb strh r3, [r7, #20]
  72130. }
  72131. #endif /* LWIP_IPV4 */
  72132. mss_s = (mtu > offset) ? (u16_t)(mtu - offset) : 0;
  72133. 801d408: 8afa ldrh r2, [r7, #22]
  72134. 801d40a: 8abb ldrh r3, [r7, #20]
  72135. 801d40c: 429a cmp r2, r3
  72136. 801d40e: d904 bls.n 801d41a <tcp_eff_send_mss_netif+0x4e>
  72137. 801d410: 8afa ldrh r2, [r7, #22]
  72138. 801d412: 8abb ldrh r3, [r7, #20]
  72139. 801d414: 1ad3 subs r3, r2, r3
  72140. 801d416: b29b uxth r3, r3
  72141. 801d418: e000 b.n 801d41c <tcp_eff_send_mss_netif+0x50>
  72142. 801d41a: 2300 movs r3, #0
  72143. 801d41c: 827b strh r3, [r7, #18]
  72144. /* RFC 1122, chap 4.2.2.6:
  72145. * Eff.snd.MSS = min(SendMSS+20, MMS_S) - TCPhdrsize - IPoptionsize
  72146. * We correct for TCP options in tcp_write(), and don't support IP options.
  72147. */
  72148. sendmss = LWIP_MIN(sendmss, mss_s);
  72149. 801d41e: 8a7a ldrh r2, [r7, #18]
  72150. 801d420: 89fb ldrh r3, [r7, #14]
  72151. 801d422: 4293 cmp r3, r2
  72152. 801d424: bf28 it cs
  72153. 801d426: 4613 movcs r3, r2
  72154. 801d428: 81fb strh r3, [r7, #14]
  72155. }
  72156. return sendmss;
  72157. 801d42a: 89fb ldrh r3, [r7, #14]
  72158. }
  72159. 801d42c: 4618 mov r0, r3
  72160. 801d42e: 3718 adds r7, #24
  72161. 801d430: 46bd mov sp, r7
  72162. 801d432: bd80 pop {r7, pc}
  72163. 801d434: 0802f5a8 .word 0x0802f5a8
  72164. 801d438: 0802fcb4 .word 0x0802fcb4
  72165. 801d43c: 0802f5ec .word 0x0802f5ec
  72166. 0801d440 <tcp_netif_ip_addr_changed_pcblist>:
  72167. #endif /* TCP_CALCULATE_EFF_SEND_MSS */
  72168. /** Helper function for tcp_netif_ip_addr_changed() that iterates a pcb list */
  72169. static void
  72170. tcp_netif_ip_addr_changed_pcblist(const ip_addr_t *old_addr, struct tcp_pcb *pcb_list)
  72171. {
  72172. 801d440: b580 push {r7, lr}
  72173. 801d442: b084 sub sp, #16
  72174. 801d444: af00 add r7, sp, #0
  72175. 801d446: 6078 str r0, [r7, #4]
  72176. 801d448: 6039 str r1, [r7, #0]
  72177. struct tcp_pcb *pcb;
  72178. pcb = pcb_list;
  72179. 801d44a: 683b ldr r3, [r7, #0]
  72180. 801d44c: 60fb str r3, [r7, #12]
  72181. LWIP_ASSERT("tcp_netif_ip_addr_changed_pcblist: invalid old_addr", old_addr != NULL);
  72182. 801d44e: 687b ldr r3, [r7, #4]
  72183. 801d450: 2b00 cmp r3, #0
  72184. 801d452: d119 bne.n 801d488 <tcp_netif_ip_addr_changed_pcblist+0x48>
  72185. 801d454: 4b10 ldr r3, [pc, #64] @ (801d498 <tcp_netif_ip_addr_changed_pcblist+0x58>)
  72186. 801d456: f44f 6210 mov.w r2, #2304 @ 0x900
  72187. 801d45a: 4910 ldr r1, [pc, #64] @ (801d49c <tcp_netif_ip_addr_changed_pcblist+0x5c>)
  72188. 801d45c: 4810 ldr r0, [pc, #64] @ (801d4a0 <tcp_netif_ip_addr_changed_pcblist+0x60>)
  72189. 801d45e: f00d fa05 bl 802a86c <iprintf>
  72190. while (pcb != NULL) {
  72191. 801d462: e011 b.n 801d488 <tcp_netif_ip_addr_changed_pcblist+0x48>
  72192. /* PCB bound to current local interface address? */
  72193. if (ip_addr_cmp(&pcb->local_ip, old_addr)
  72194. 801d464: 68fb ldr r3, [r7, #12]
  72195. 801d466: 681a ldr r2, [r3, #0]
  72196. 801d468: 687b ldr r3, [r7, #4]
  72197. 801d46a: 681b ldr r3, [r3, #0]
  72198. 801d46c: 429a cmp r2, r3
  72199. 801d46e: d108 bne.n 801d482 <tcp_netif_ip_addr_changed_pcblist+0x42>
  72200. /* connections to link-local addresses must persist (RFC3927 ch. 1.9) */
  72201. && (!IP_IS_V4_VAL(pcb->local_ip) || !ip4_addr_islinklocal(ip_2_ip4(&pcb->local_ip)))
  72202. #endif /* LWIP_AUTOIP */
  72203. ) {
  72204. /* this connection must be aborted */
  72205. struct tcp_pcb *next = pcb->next;
  72206. 801d470: 68fb ldr r3, [r7, #12]
  72207. 801d472: 68db ldr r3, [r3, #12]
  72208. 801d474: 60bb str r3, [r7, #8]
  72209. LWIP_DEBUGF(NETIF_DEBUG | LWIP_DBG_STATE, ("netif_set_ipaddr: aborting TCP pcb %p\n", (void *)pcb));
  72210. tcp_abort(pcb);
  72211. 801d476: 68f8 ldr r0, [r7, #12]
  72212. 801d478: f7fe fd86 bl 801bf88 <tcp_abort>
  72213. pcb = next;
  72214. 801d47c: 68bb ldr r3, [r7, #8]
  72215. 801d47e: 60fb str r3, [r7, #12]
  72216. 801d480: e002 b.n 801d488 <tcp_netif_ip_addr_changed_pcblist+0x48>
  72217. } else {
  72218. pcb = pcb->next;
  72219. 801d482: 68fb ldr r3, [r7, #12]
  72220. 801d484: 68db ldr r3, [r3, #12]
  72221. 801d486: 60fb str r3, [r7, #12]
  72222. while (pcb != NULL) {
  72223. 801d488: 68fb ldr r3, [r7, #12]
  72224. 801d48a: 2b00 cmp r3, #0
  72225. 801d48c: d1ea bne.n 801d464 <tcp_netif_ip_addr_changed_pcblist+0x24>
  72226. }
  72227. }
  72228. }
  72229. 801d48e: bf00 nop
  72230. 801d490: bf00 nop
  72231. 801d492: 3710 adds r7, #16
  72232. 801d494: 46bd mov sp, r7
  72233. 801d496: bd80 pop {r7, pc}
  72234. 801d498: 0802f5a8 .word 0x0802f5a8
  72235. 801d49c: 0802fcdc .word 0x0802fcdc
  72236. 801d4a0: 0802f5ec .word 0x0802f5ec
  72237. 0801d4a4 <tcp_netif_ip_addr_changed>:
  72238. * @param old_addr IP address of the netif before change
  72239. * @param new_addr IP address of the netif after change or NULL if netif has been removed
  72240. */
  72241. void
  72242. tcp_netif_ip_addr_changed(const ip_addr_t *old_addr, const ip_addr_t *new_addr)
  72243. {
  72244. 801d4a4: b580 push {r7, lr}
  72245. 801d4a6: b084 sub sp, #16
  72246. 801d4a8: af00 add r7, sp, #0
  72247. 801d4aa: 6078 str r0, [r7, #4]
  72248. 801d4ac: 6039 str r1, [r7, #0]
  72249. struct tcp_pcb_listen *lpcb;
  72250. if (!ip_addr_isany(old_addr)) {
  72251. 801d4ae: 687b ldr r3, [r7, #4]
  72252. 801d4b0: 2b00 cmp r3, #0
  72253. 801d4b2: d02a beq.n 801d50a <tcp_netif_ip_addr_changed+0x66>
  72254. 801d4b4: 687b ldr r3, [r7, #4]
  72255. 801d4b6: 681b ldr r3, [r3, #0]
  72256. 801d4b8: 2b00 cmp r3, #0
  72257. 801d4ba: d026 beq.n 801d50a <tcp_netif_ip_addr_changed+0x66>
  72258. tcp_netif_ip_addr_changed_pcblist(old_addr, tcp_active_pcbs);
  72259. 801d4bc: 4b15 ldr r3, [pc, #84] @ (801d514 <tcp_netif_ip_addr_changed+0x70>)
  72260. 801d4be: 681b ldr r3, [r3, #0]
  72261. 801d4c0: 4619 mov r1, r3
  72262. 801d4c2: 6878 ldr r0, [r7, #4]
  72263. 801d4c4: f7ff ffbc bl 801d440 <tcp_netif_ip_addr_changed_pcblist>
  72264. tcp_netif_ip_addr_changed_pcblist(old_addr, tcp_bound_pcbs);
  72265. 801d4c8: 4b13 ldr r3, [pc, #76] @ (801d518 <tcp_netif_ip_addr_changed+0x74>)
  72266. 801d4ca: 681b ldr r3, [r3, #0]
  72267. 801d4cc: 4619 mov r1, r3
  72268. 801d4ce: 6878 ldr r0, [r7, #4]
  72269. 801d4d0: f7ff ffb6 bl 801d440 <tcp_netif_ip_addr_changed_pcblist>
  72270. if (!ip_addr_isany(new_addr)) {
  72271. 801d4d4: 683b ldr r3, [r7, #0]
  72272. 801d4d6: 2b00 cmp r3, #0
  72273. 801d4d8: d017 beq.n 801d50a <tcp_netif_ip_addr_changed+0x66>
  72274. 801d4da: 683b ldr r3, [r7, #0]
  72275. 801d4dc: 681b ldr r3, [r3, #0]
  72276. 801d4de: 2b00 cmp r3, #0
  72277. 801d4e0: d013 beq.n 801d50a <tcp_netif_ip_addr_changed+0x66>
  72278. /* PCB bound to current local interface address? */
  72279. for (lpcb = tcp_listen_pcbs.listen_pcbs; lpcb != NULL; lpcb = lpcb->next) {
  72280. 801d4e2: 4b0e ldr r3, [pc, #56] @ (801d51c <tcp_netif_ip_addr_changed+0x78>)
  72281. 801d4e4: 681b ldr r3, [r3, #0]
  72282. 801d4e6: 60fb str r3, [r7, #12]
  72283. 801d4e8: e00c b.n 801d504 <tcp_netif_ip_addr_changed+0x60>
  72284. /* PCB bound to current local interface address? */
  72285. if (ip_addr_cmp(&lpcb->local_ip, old_addr)) {
  72286. 801d4ea: 68fb ldr r3, [r7, #12]
  72287. 801d4ec: 681a ldr r2, [r3, #0]
  72288. 801d4ee: 687b ldr r3, [r7, #4]
  72289. 801d4f0: 681b ldr r3, [r3, #0]
  72290. 801d4f2: 429a cmp r2, r3
  72291. 801d4f4: d103 bne.n 801d4fe <tcp_netif_ip_addr_changed+0x5a>
  72292. /* The PCB is listening to the old ipaddr and
  72293. * is set to listen to the new one instead */
  72294. ip_addr_copy(lpcb->local_ip, *new_addr);
  72295. 801d4f6: 683b ldr r3, [r7, #0]
  72296. 801d4f8: 681a ldr r2, [r3, #0]
  72297. 801d4fa: 68fb ldr r3, [r7, #12]
  72298. 801d4fc: 601a str r2, [r3, #0]
  72299. for (lpcb = tcp_listen_pcbs.listen_pcbs; lpcb != NULL; lpcb = lpcb->next) {
  72300. 801d4fe: 68fb ldr r3, [r7, #12]
  72301. 801d500: 68db ldr r3, [r3, #12]
  72302. 801d502: 60fb str r3, [r7, #12]
  72303. 801d504: 68fb ldr r3, [r7, #12]
  72304. 801d506: 2b00 cmp r3, #0
  72305. 801d508: d1ef bne.n 801d4ea <tcp_netif_ip_addr_changed+0x46>
  72306. }
  72307. }
  72308. }
  72309. }
  72310. }
  72311. 801d50a: bf00 nop
  72312. 801d50c: 3710 adds r7, #16
  72313. 801d50e: 46bd mov sp, r7
  72314. 801d510: bd80 pop {r7, pc}
  72315. 801d512: bf00 nop
  72316. 801d514: 2402af74 .word 0x2402af74
  72317. 801d518: 2402af6c .word 0x2402af6c
  72318. 801d51c: 2402af70 .word 0x2402af70
  72319. 0801d520 <tcp_free_ooseq>:
  72320. #if TCP_QUEUE_OOSEQ
  72321. /* Free all ooseq pbufs (and possibly reset SACK state) */
  72322. void
  72323. tcp_free_ooseq(struct tcp_pcb *pcb)
  72324. {
  72325. 801d520: b580 push {r7, lr}
  72326. 801d522: b082 sub sp, #8
  72327. 801d524: af00 add r7, sp, #0
  72328. 801d526: 6078 str r0, [r7, #4]
  72329. if (pcb->ooseq) {
  72330. 801d528: 687b ldr r3, [r7, #4]
  72331. 801d52a: 6f5b ldr r3, [r3, #116] @ 0x74
  72332. 801d52c: 2b00 cmp r3, #0
  72333. 801d52e: d007 beq.n 801d540 <tcp_free_ooseq+0x20>
  72334. tcp_segs_free(pcb->ooseq);
  72335. 801d530: 687b ldr r3, [r7, #4]
  72336. 801d532: 6f5b ldr r3, [r3, #116] @ 0x74
  72337. 801d534: 4618 mov r0, r3
  72338. 801d536: f7ff fb65 bl 801cc04 <tcp_segs_free>
  72339. pcb->ooseq = NULL;
  72340. 801d53a: 687b ldr r3, [r7, #4]
  72341. 801d53c: 2200 movs r2, #0
  72342. 801d53e: 675a str r2, [r3, #116] @ 0x74
  72343. #if LWIP_TCP_SACK_OUT
  72344. memset(pcb->rcv_sacks, 0, sizeof(pcb->rcv_sacks));
  72345. #endif /* LWIP_TCP_SACK_OUT */
  72346. }
  72347. }
  72348. 801d540: bf00 nop
  72349. 801d542: 3708 adds r7, #8
  72350. 801d544: 46bd mov sp, r7
  72351. 801d546: bd80 pop {r7, pc}
  72352. 0801d548 <tcp_input>:
  72353. * @param p received TCP segment to process (p->payload pointing to the TCP header)
  72354. * @param inp network interface on which this segment was received
  72355. */
  72356. void
  72357. tcp_input(struct pbuf *p, struct netif *inp)
  72358. {
  72359. 801d548: b590 push {r4, r7, lr}
  72360. 801d54a: b08d sub sp, #52 @ 0x34
  72361. 801d54c: af04 add r7, sp, #16
  72362. 801d54e: 6078 str r0, [r7, #4]
  72363. 801d550: 6039 str r1, [r7, #0]
  72364. #endif /* SO_REUSE */
  72365. u8_t hdrlen_bytes;
  72366. err_t err;
  72367. LWIP_UNUSED_ARG(inp);
  72368. LWIP_ASSERT_CORE_LOCKED();
  72369. 801d552: f7f3 fd63 bl 801101c <sys_check_core_locking>
  72370. LWIP_ASSERT("tcp_input: invalid pbuf", p != NULL);
  72371. 801d556: 687b ldr r3, [r7, #4]
  72372. 801d558: 2b00 cmp r3, #0
  72373. 801d55a: d105 bne.n 801d568 <tcp_input+0x20>
  72374. 801d55c: 4b9b ldr r3, [pc, #620] @ (801d7cc <tcp_input+0x284>)
  72375. 801d55e: 2283 movs r2, #131 @ 0x83
  72376. 801d560: 499b ldr r1, [pc, #620] @ (801d7d0 <tcp_input+0x288>)
  72377. 801d562: 489c ldr r0, [pc, #624] @ (801d7d4 <tcp_input+0x28c>)
  72378. 801d564: f00d f982 bl 802a86c <iprintf>
  72379. PERF_START;
  72380. TCP_STATS_INC(tcp.recv);
  72381. MIB2_STATS_INC(mib2.tcpinsegs);
  72382. tcphdr = (struct tcp_hdr *)p->payload;
  72383. 801d568: 687b ldr r3, [r7, #4]
  72384. 801d56a: 685b ldr r3, [r3, #4]
  72385. 801d56c: 4a9a ldr r2, [pc, #616] @ (801d7d8 <tcp_input+0x290>)
  72386. 801d56e: 6013 str r3, [r2, #0]
  72387. #if TCP_INPUT_DEBUG
  72388. tcp_debug_print(tcphdr);
  72389. #endif
  72390. /* Check that TCP header fits in payload */
  72391. if (p->len < TCP_HLEN) {
  72392. 801d570: 687b ldr r3, [r7, #4]
  72393. 801d572: 895b ldrh r3, [r3, #10]
  72394. 801d574: 2b13 cmp r3, #19
  72395. 801d576: f240 83d1 bls.w 801dd1c <tcp_input+0x7d4>
  72396. TCP_STATS_INC(tcp.lenerr);
  72397. goto dropped;
  72398. }
  72399. /* Don't even process incoming broadcasts/multicasts. */
  72400. if (ip_addr_isbroadcast(ip_current_dest_addr(), ip_current_netif()) ||
  72401. 801d57a: 4b98 ldr r3, [pc, #608] @ (801d7dc <tcp_input+0x294>)
  72402. 801d57c: 695b ldr r3, [r3, #20]
  72403. 801d57e: 4a97 ldr r2, [pc, #604] @ (801d7dc <tcp_input+0x294>)
  72404. 801d580: 6812 ldr r2, [r2, #0]
  72405. 801d582: 4611 mov r1, r2
  72406. 801d584: 4618 mov r0, r3
  72407. 801d586: f008 fc1b bl 8025dc0 <ip4_addr_isbroadcast_u32>
  72408. 801d58a: 4603 mov r3, r0
  72409. 801d58c: 2b00 cmp r3, #0
  72410. 801d58e: f040 83c7 bne.w 801dd20 <tcp_input+0x7d8>
  72411. ip_addr_ismulticast(ip_current_dest_addr())) {
  72412. 801d592: 4b92 ldr r3, [pc, #584] @ (801d7dc <tcp_input+0x294>)
  72413. 801d594: 695b ldr r3, [r3, #20]
  72414. 801d596: f003 03f0 and.w r3, r3, #240 @ 0xf0
  72415. if (ip_addr_isbroadcast(ip_current_dest_addr(), ip_current_netif()) ||
  72416. 801d59a: 2be0 cmp r3, #224 @ 0xe0
  72417. 801d59c: f000 83c0 beq.w 801dd20 <tcp_input+0x7d8>
  72418. }
  72419. }
  72420. #endif /* CHECKSUM_CHECK_TCP */
  72421. /* sanity-check header length */
  72422. hdrlen_bytes = TCPH_HDRLEN_BYTES(tcphdr);
  72423. 801d5a0: 4b8d ldr r3, [pc, #564] @ (801d7d8 <tcp_input+0x290>)
  72424. 801d5a2: 681b ldr r3, [r3, #0]
  72425. 801d5a4: 899b ldrh r3, [r3, #12]
  72426. 801d5a6: b29b uxth r3, r3
  72427. 801d5a8: 4618 mov r0, r3
  72428. 801d5aa: f7fc fa05 bl 80199b8 <lwip_htons>
  72429. 801d5ae: 4603 mov r3, r0
  72430. 801d5b0: 0b1b lsrs r3, r3, #12
  72431. 801d5b2: b29b uxth r3, r3
  72432. 801d5b4: b2db uxtb r3, r3
  72433. 801d5b6: 009b lsls r3, r3, #2
  72434. 801d5b8: 74bb strb r3, [r7, #18]
  72435. if ((hdrlen_bytes < TCP_HLEN) || (hdrlen_bytes > p->tot_len)) {
  72436. 801d5ba: 7cbb ldrb r3, [r7, #18]
  72437. 801d5bc: 2b13 cmp r3, #19
  72438. 801d5be: f240 83b1 bls.w 801dd24 <tcp_input+0x7dc>
  72439. 801d5c2: 7cbb ldrb r3, [r7, #18]
  72440. 801d5c4: b29a uxth r2, r3
  72441. 801d5c6: 687b ldr r3, [r7, #4]
  72442. 801d5c8: 891b ldrh r3, [r3, #8]
  72443. 801d5ca: 429a cmp r2, r3
  72444. 801d5cc: f200 83aa bhi.w 801dd24 <tcp_input+0x7dc>
  72445. goto dropped;
  72446. }
  72447. /* Move the payload pointer in the pbuf so that it points to the
  72448. TCP data instead of the TCP header. */
  72449. tcphdr_optlen = (u16_t)(hdrlen_bytes - TCP_HLEN);
  72450. 801d5d0: 7cbb ldrb r3, [r7, #18]
  72451. 801d5d2: b29b uxth r3, r3
  72452. 801d5d4: 3b14 subs r3, #20
  72453. 801d5d6: b29a uxth r2, r3
  72454. 801d5d8: 4b81 ldr r3, [pc, #516] @ (801d7e0 <tcp_input+0x298>)
  72455. 801d5da: 801a strh r2, [r3, #0]
  72456. tcphdr_opt2 = NULL;
  72457. 801d5dc: 4b81 ldr r3, [pc, #516] @ (801d7e4 <tcp_input+0x29c>)
  72458. 801d5de: 2200 movs r2, #0
  72459. 801d5e0: 601a str r2, [r3, #0]
  72460. if (p->len >= hdrlen_bytes) {
  72461. 801d5e2: 687b ldr r3, [r7, #4]
  72462. 801d5e4: 895a ldrh r2, [r3, #10]
  72463. 801d5e6: 7cbb ldrb r3, [r7, #18]
  72464. 801d5e8: b29b uxth r3, r3
  72465. 801d5ea: 429a cmp r2, r3
  72466. 801d5ec: d309 bcc.n 801d602 <tcp_input+0xba>
  72467. /* all options are in the first pbuf */
  72468. tcphdr_opt1len = tcphdr_optlen;
  72469. 801d5ee: 4b7c ldr r3, [pc, #496] @ (801d7e0 <tcp_input+0x298>)
  72470. 801d5f0: 881a ldrh r2, [r3, #0]
  72471. 801d5f2: 4b7d ldr r3, [pc, #500] @ (801d7e8 <tcp_input+0x2a0>)
  72472. 801d5f4: 801a strh r2, [r3, #0]
  72473. pbuf_remove_header(p, hdrlen_bytes); /* cannot fail */
  72474. 801d5f6: 7cbb ldrb r3, [r7, #18]
  72475. 801d5f8: 4619 mov r1, r3
  72476. 801d5fa: 6878 ldr r0, [r7, #4]
  72477. 801d5fc: f7fd fe06 bl 801b20c <pbuf_remove_header>
  72478. 801d600: e04e b.n 801d6a0 <tcp_input+0x158>
  72479. } else {
  72480. u16_t opt2len;
  72481. /* TCP header fits into first pbuf, options don't - data is in the next pbuf */
  72482. /* there must be a next pbuf, due to hdrlen_bytes sanity check above */
  72483. LWIP_ASSERT("p->next != NULL", p->next != NULL);
  72484. 801d602: 687b ldr r3, [r7, #4]
  72485. 801d604: 681b ldr r3, [r3, #0]
  72486. 801d606: 2b00 cmp r3, #0
  72487. 801d608: d105 bne.n 801d616 <tcp_input+0xce>
  72488. 801d60a: 4b70 ldr r3, [pc, #448] @ (801d7cc <tcp_input+0x284>)
  72489. 801d60c: 22c2 movs r2, #194 @ 0xc2
  72490. 801d60e: 4977 ldr r1, [pc, #476] @ (801d7ec <tcp_input+0x2a4>)
  72491. 801d610: 4870 ldr r0, [pc, #448] @ (801d7d4 <tcp_input+0x28c>)
  72492. 801d612: f00d f92b bl 802a86c <iprintf>
  72493. /* advance over the TCP header (cannot fail) */
  72494. pbuf_remove_header(p, TCP_HLEN);
  72495. 801d616: 2114 movs r1, #20
  72496. 801d618: 6878 ldr r0, [r7, #4]
  72497. 801d61a: f7fd fdf7 bl 801b20c <pbuf_remove_header>
  72498. /* determine how long the first and second parts of the options are */
  72499. tcphdr_opt1len = p->len;
  72500. 801d61e: 687b ldr r3, [r7, #4]
  72501. 801d620: 895a ldrh r2, [r3, #10]
  72502. 801d622: 4b71 ldr r3, [pc, #452] @ (801d7e8 <tcp_input+0x2a0>)
  72503. 801d624: 801a strh r2, [r3, #0]
  72504. opt2len = (u16_t)(tcphdr_optlen - tcphdr_opt1len);
  72505. 801d626: 4b6e ldr r3, [pc, #440] @ (801d7e0 <tcp_input+0x298>)
  72506. 801d628: 881a ldrh r2, [r3, #0]
  72507. 801d62a: 4b6f ldr r3, [pc, #444] @ (801d7e8 <tcp_input+0x2a0>)
  72508. 801d62c: 881b ldrh r3, [r3, #0]
  72509. 801d62e: 1ad3 subs r3, r2, r3
  72510. 801d630: 823b strh r3, [r7, #16]
  72511. /* options continue in the next pbuf: set p to zero length and hide the
  72512. options in the next pbuf (adjusting p->tot_len) */
  72513. pbuf_remove_header(p, tcphdr_opt1len);
  72514. 801d632: 4b6d ldr r3, [pc, #436] @ (801d7e8 <tcp_input+0x2a0>)
  72515. 801d634: 881b ldrh r3, [r3, #0]
  72516. 801d636: 4619 mov r1, r3
  72517. 801d638: 6878 ldr r0, [r7, #4]
  72518. 801d63a: f7fd fde7 bl 801b20c <pbuf_remove_header>
  72519. /* check that the options fit in the second pbuf */
  72520. if (opt2len > p->next->len) {
  72521. 801d63e: 687b ldr r3, [r7, #4]
  72522. 801d640: 681b ldr r3, [r3, #0]
  72523. 801d642: 895b ldrh r3, [r3, #10]
  72524. 801d644: 8a3a ldrh r2, [r7, #16]
  72525. 801d646: 429a cmp r2, r3
  72526. 801d648: f200 836e bhi.w 801dd28 <tcp_input+0x7e0>
  72527. TCP_STATS_INC(tcp.lenerr);
  72528. goto dropped;
  72529. }
  72530. /* remember the pointer to the second part of the options */
  72531. tcphdr_opt2 = (u8_t *)p->next->payload;
  72532. 801d64c: 687b ldr r3, [r7, #4]
  72533. 801d64e: 681b ldr r3, [r3, #0]
  72534. 801d650: 685b ldr r3, [r3, #4]
  72535. 801d652: 4a64 ldr r2, [pc, #400] @ (801d7e4 <tcp_input+0x29c>)
  72536. 801d654: 6013 str r3, [r2, #0]
  72537. /* advance p->next to point after the options, and manually
  72538. adjust p->tot_len to keep it consistent with the changed p->next */
  72539. pbuf_remove_header(p->next, opt2len);
  72540. 801d656: 687b ldr r3, [r7, #4]
  72541. 801d658: 681b ldr r3, [r3, #0]
  72542. 801d65a: 8a3a ldrh r2, [r7, #16]
  72543. 801d65c: 4611 mov r1, r2
  72544. 801d65e: 4618 mov r0, r3
  72545. 801d660: f7fd fdd4 bl 801b20c <pbuf_remove_header>
  72546. p->tot_len = (u16_t)(p->tot_len - opt2len);
  72547. 801d664: 687b ldr r3, [r7, #4]
  72548. 801d666: 891a ldrh r2, [r3, #8]
  72549. 801d668: 8a3b ldrh r3, [r7, #16]
  72550. 801d66a: 1ad3 subs r3, r2, r3
  72551. 801d66c: b29a uxth r2, r3
  72552. 801d66e: 687b ldr r3, [r7, #4]
  72553. 801d670: 811a strh r2, [r3, #8]
  72554. LWIP_ASSERT("p->len == 0", p->len == 0);
  72555. 801d672: 687b ldr r3, [r7, #4]
  72556. 801d674: 895b ldrh r3, [r3, #10]
  72557. 801d676: 2b00 cmp r3, #0
  72558. 801d678: d005 beq.n 801d686 <tcp_input+0x13e>
  72559. 801d67a: 4b54 ldr r3, [pc, #336] @ (801d7cc <tcp_input+0x284>)
  72560. 801d67c: 22df movs r2, #223 @ 0xdf
  72561. 801d67e: 495c ldr r1, [pc, #368] @ (801d7f0 <tcp_input+0x2a8>)
  72562. 801d680: 4854 ldr r0, [pc, #336] @ (801d7d4 <tcp_input+0x28c>)
  72563. 801d682: f00d f8f3 bl 802a86c <iprintf>
  72564. LWIP_ASSERT("p->tot_len == p->next->tot_len", p->tot_len == p->next->tot_len);
  72565. 801d686: 687b ldr r3, [r7, #4]
  72566. 801d688: 891a ldrh r2, [r3, #8]
  72567. 801d68a: 687b ldr r3, [r7, #4]
  72568. 801d68c: 681b ldr r3, [r3, #0]
  72569. 801d68e: 891b ldrh r3, [r3, #8]
  72570. 801d690: 429a cmp r2, r3
  72571. 801d692: d005 beq.n 801d6a0 <tcp_input+0x158>
  72572. 801d694: 4b4d ldr r3, [pc, #308] @ (801d7cc <tcp_input+0x284>)
  72573. 801d696: 22e0 movs r2, #224 @ 0xe0
  72574. 801d698: 4956 ldr r1, [pc, #344] @ (801d7f4 <tcp_input+0x2ac>)
  72575. 801d69a: 484e ldr r0, [pc, #312] @ (801d7d4 <tcp_input+0x28c>)
  72576. 801d69c: f00d f8e6 bl 802a86c <iprintf>
  72577. }
  72578. /* Convert fields in TCP header to host byte order. */
  72579. tcphdr->src = lwip_ntohs(tcphdr->src);
  72580. 801d6a0: 4b4d ldr r3, [pc, #308] @ (801d7d8 <tcp_input+0x290>)
  72581. 801d6a2: 681b ldr r3, [r3, #0]
  72582. 801d6a4: 881b ldrh r3, [r3, #0]
  72583. 801d6a6: b29b uxth r3, r3
  72584. 801d6a8: 4a4b ldr r2, [pc, #300] @ (801d7d8 <tcp_input+0x290>)
  72585. 801d6aa: 6814 ldr r4, [r2, #0]
  72586. 801d6ac: 4618 mov r0, r3
  72587. 801d6ae: f7fc f983 bl 80199b8 <lwip_htons>
  72588. 801d6b2: 4603 mov r3, r0
  72589. 801d6b4: 8023 strh r3, [r4, #0]
  72590. tcphdr->dest = lwip_ntohs(tcphdr->dest);
  72591. 801d6b6: 4b48 ldr r3, [pc, #288] @ (801d7d8 <tcp_input+0x290>)
  72592. 801d6b8: 681b ldr r3, [r3, #0]
  72593. 801d6ba: 885b ldrh r3, [r3, #2]
  72594. 801d6bc: b29b uxth r3, r3
  72595. 801d6be: 4a46 ldr r2, [pc, #280] @ (801d7d8 <tcp_input+0x290>)
  72596. 801d6c0: 6814 ldr r4, [r2, #0]
  72597. 801d6c2: 4618 mov r0, r3
  72598. 801d6c4: f7fc f978 bl 80199b8 <lwip_htons>
  72599. 801d6c8: 4603 mov r3, r0
  72600. 801d6ca: 8063 strh r3, [r4, #2]
  72601. seqno = tcphdr->seqno = lwip_ntohl(tcphdr->seqno);
  72602. 801d6cc: 4b42 ldr r3, [pc, #264] @ (801d7d8 <tcp_input+0x290>)
  72603. 801d6ce: 681b ldr r3, [r3, #0]
  72604. 801d6d0: 685b ldr r3, [r3, #4]
  72605. 801d6d2: 4a41 ldr r2, [pc, #260] @ (801d7d8 <tcp_input+0x290>)
  72606. 801d6d4: 6814 ldr r4, [r2, #0]
  72607. 801d6d6: 4618 mov r0, r3
  72608. 801d6d8: f7fc f983 bl 80199e2 <lwip_htonl>
  72609. 801d6dc: 4603 mov r3, r0
  72610. 801d6de: 6063 str r3, [r4, #4]
  72611. 801d6e0: 6863 ldr r3, [r4, #4]
  72612. 801d6e2: 4a45 ldr r2, [pc, #276] @ (801d7f8 <tcp_input+0x2b0>)
  72613. 801d6e4: 6013 str r3, [r2, #0]
  72614. ackno = tcphdr->ackno = lwip_ntohl(tcphdr->ackno);
  72615. 801d6e6: 4b3c ldr r3, [pc, #240] @ (801d7d8 <tcp_input+0x290>)
  72616. 801d6e8: 681b ldr r3, [r3, #0]
  72617. 801d6ea: 689b ldr r3, [r3, #8]
  72618. 801d6ec: 4a3a ldr r2, [pc, #232] @ (801d7d8 <tcp_input+0x290>)
  72619. 801d6ee: 6814 ldr r4, [r2, #0]
  72620. 801d6f0: 4618 mov r0, r3
  72621. 801d6f2: f7fc f976 bl 80199e2 <lwip_htonl>
  72622. 801d6f6: 4603 mov r3, r0
  72623. 801d6f8: 60a3 str r3, [r4, #8]
  72624. 801d6fa: 68a3 ldr r3, [r4, #8]
  72625. 801d6fc: 4a3f ldr r2, [pc, #252] @ (801d7fc <tcp_input+0x2b4>)
  72626. 801d6fe: 6013 str r3, [r2, #0]
  72627. tcphdr->wnd = lwip_ntohs(tcphdr->wnd);
  72628. 801d700: 4b35 ldr r3, [pc, #212] @ (801d7d8 <tcp_input+0x290>)
  72629. 801d702: 681b ldr r3, [r3, #0]
  72630. 801d704: 89db ldrh r3, [r3, #14]
  72631. 801d706: b29b uxth r3, r3
  72632. 801d708: 4a33 ldr r2, [pc, #204] @ (801d7d8 <tcp_input+0x290>)
  72633. 801d70a: 6814 ldr r4, [r2, #0]
  72634. 801d70c: 4618 mov r0, r3
  72635. 801d70e: f7fc f953 bl 80199b8 <lwip_htons>
  72636. 801d712: 4603 mov r3, r0
  72637. 801d714: 81e3 strh r3, [r4, #14]
  72638. flags = TCPH_FLAGS(tcphdr);
  72639. 801d716: 4b30 ldr r3, [pc, #192] @ (801d7d8 <tcp_input+0x290>)
  72640. 801d718: 681b ldr r3, [r3, #0]
  72641. 801d71a: 899b ldrh r3, [r3, #12]
  72642. 801d71c: b29b uxth r3, r3
  72643. 801d71e: 4618 mov r0, r3
  72644. 801d720: f7fc f94a bl 80199b8 <lwip_htons>
  72645. 801d724: 4603 mov r3, r0
  72646. 801d726: b2db uxtb r3, r3
  72647. 801d728: f003 033f and.w r3, r3, #63 @ 0x3f
  72648. 801d72c: b2da uxtb r2, r3
  72649. 801d72e: 4b34 ldr r3, [pc, #208] @ (801d800 <tcp_input+0x2b8>)
  72650. 801d730: 701a strb r2, [r3, #0]
  72651. tcplen = p->tot_len;
  72652. 801d732: 687b ldr r3, [r7, #4]
  72653. 801d734: 891a ldrh r2, [r3, #8]
  72654. 801d736: 4b33 ldr r3, [pc, #204] @ (801d804 <tcp_input+0x2bc>)
  72655. 801d738: 801a strh r2, [r3, #0]
  72656. if (flags & (TCP_FIN | TCP_SYN)) {
  72657. 801d73a: 4b31 ldr r3, [pc, #196] @ (801d800 <tcp_input+0x2b8>)
  72658. 801d73c: 781b ldrb r3, [r3, #0]
  72659. 801d73e: f003 0303 and.w r3, r3, #3
  72660. 801d742: 2b00 cmp r3, #0
  72661. 801d744: d00c beq.n 801d760 <tcp_input+0x218>
  72662. tcplen++;
  72663. 801d746: 4b2f ldr r3, [pc, #188] @ (801d804 <tcp_input+0x2bc>)
  72664. 801d748: 881b ldrh r3, [r3, #0]
  72665. 801d74a: 3301 adds r3, #1
  72666. 801d74c: b29a uxth r2, r3
  72667. 801d74e: 4b2d ldr r3, [pc, #180] @ (801d804 <tcp_input+0x2bc>)
  72668. 801d750: 801a strh r2, [r3, #0]
  72669. if (tcplen < p->tot_len) {
  72670. 801d752: 687b ldr r3, [r7, #4]
  72671. 801d754: 891a ldrh r2, [r3, #8]
  72672. 801d756: 4b2b ldr r3, [pc, #172] @ (801d804 <tcp_input+0x2bc>)
  72673. 801d758: 881b ldrh r3, [r3, #0]
  72674. 801d75a: 429a cmp r2, r3
  72675. 801d75c: f200 82e6 bhi.w 801dd2c <tcp_input+0x7e4>
  72676. }
  72677. }
  72678. /* Demultiplex an incoming segment. First, we check if it is destined
  72679. for an active connection. */
  72680. prev = NULL;
  72681. 801d760: 2300 movs r3, #0
  72682. 801d762: 61fb str r3, [r7, #28]
  72683. for (pcb = tcp_active_pcbs; pcb != NULL; pcb = pcb->next) {
  72684. 801d764: 4b28 ldr r3, [pc, #160] @ (801d808 <tcp_input+0x2c0>)
  72685. 801d766: 681b ldr r3, [r3, #0]
  72686. 801d768: 61bb str r3, [r7, #24]
  72687. 801d76a: e09d b.n 801d8a8 <tcp_input+0x360>
  72688. LWIP_ASSERT("tcp_input: active pcb->state != CLOSED", pcb->state != CLOSED);
  72689. 801d76c: 69bb ldr r3, [r7, #24]
  72690. 801d76e: 7d1b ldrb r3, [r3, #20]
  72691. 801d770: 2b00 cmp r3, #0
  72692. 801d772: d105 bne.n 801d780 <tcp_input+0x238>
  72693. 801d774: 4b15 ldr r3, [pc, #84] @ (801d7cc <tcp_input+0x284>)
  72694. 801d776: 22fb movs r2, #251 @ 0xfb
  72695. 801d778: 4924 ldr r1, [pc, #144] @ (801d80c <tcp_input+0x2c4>)
  72696. 801d77a: 4816 ldr r0, [pc, #88] @ (801d7d4 <tcp_input+0x28c>)
  72697. 801d77c: f00d f876 bl 802a86c <iprintf>
  72698. LWIP_ASSERT("tcp_input: active pcb->state != TIME-WAIT", pcb->state != TIME_WAIT);
  72699. 801d780: 69bb ldr r3, [r7, #24]
  72700. 801d782: 7d1b ldrb r3, [r3, #20]
  72701. 801d784: 2b0a cmp r3, #10
  72702. 801d786: d105 bne.n 801d794 <tcp_input+0x24c>
  72703. 801d788: 4b10 ldr r3, [pc, #64] @ (801d7cc <tcp_input+0x284>)
  72704. 801d78a: 22fc movs r2, #252 @ 0xfc
  72705. 801d78c: 4920 ldr r1, [pc, #128] @ (801d810 <tcp_input+0x2c8>)
  72706. 801d78e: 4811 ldr r0, [pc, #68] @ (801d7d4 <tcp_input+0x28c>)
  72707. 801d790: f00d f86c bl 802a86c <iprintf>
  72708. LWIP_ASSERT("tcp_input: active pcb->state != LISTEN", pcb->state != LISTEN);
  72709. 801d794: 69bb ldr r3, [r7, #24]
  72710. 801d796: 7d1b ldrb r3, [r3, #20]
  72711. 801d798: 2b01 cmp r3, #1
  72712. 801d79a: d105 bne.n 801d7a8 <tcp_input+0x260>
  72713. 801d79c: 4b0b ldr r3, [pc, #44] @ (801d7cc <tcp_input+0x284>)
  72714. 801d79e: 22fd movs r2, #253 @ 0xfd
  72715. 801d7a0: 491c ldr r1, [pc, #112] @ (801d814 <tcp_input+0x2cc>)
  72716. 801d7a2: 480c ldr r0, [pc, #48] @ (801d7d4 <tcp_input+0x28c>)
  72717. 801d7a4: f00d f862 bl 802a86c <iprintf>
  72718. /* check if PCB is bound to specific netif */
  72719. if ((pcb->netif_idx != NETIF_NO_INDEX) &&
  72720. 801d7a8: 69bb ldr r3, [r7, #24]
  72721. 801d7aa: 7a1b ldrb r3, [r3, #8]
  72722. 801d7ac: 2b00 cmp r3, #0
  72723. 801d7ae: d033 beq.n 801d818 <tcp_input+0x2d0>
  72724. (pcb->netif_idx != netif_get_index(ip_data.current_input_netif))) {
  72725. 801d7b0: 69bb ldr r3, [r7, #24]
  72726. 801d7b2: 7a1a ldrb r2, [r3, #8]
  72727. 801d7b4: 4b09 ldr r3, [pc, #36] @ (801d7dc <tcp_input+0x294>)
  72728. 801d7b6: 685b ldr r3, [r3, #4]
  72729. 801d7b8: f893 3034 ldrb.w r3, [r3, #52] @ 0x34
  72730. 801d7bc: 3301 adds r3, #1
  72731. 801d7be: b2db uxtb r3, r3
  72732. if ((pcb->netif_idx != NETIF_NO_INDEX) &&
  72733. 801d7c0: 429a cmp r2, r3
  72734. 801d7c2: d029 beq.n 801d818 <tcp_input+0x2d0>
  72735. prev = pcb;
  72736. 801d7c4: 69bb ldr r3, [r7, #24]
  72737. 801d7c6: 61fb str r3, [r7, #28]
  72738. continue;
  72739. 801d7c8: e06b b.n 801d8a2 <tcp_input+0x35a>
  72740. 801d7ca: bf00 nop
  72741. 801d7cc: 0802fd10 .word 0x0802fd10
  72742. 801d7d0: 0802fd44 .word 0x0802fd44
  72743. 801d7d4: 0802fd5c .word 0x0802fd5c
  72744. 801d7d8: 2402af94 .word 0x2402af94
  72745. 801d7dc: 24024418 .word 0x24024418
  72746. 801d7e0: 2402af98 .word 0x2402af98
  72747. 801d7e4: 2402af9c .word 0x2402af9c
  72748. 801d7e8: 2402af9a .word 0x2402af9a
  72749. 801d7ec: 0802fd84 .word 0x0802fd84
  72750. 801d7f0: 0802fd94 .word 0x0802fd94
  72751. 801d7f4: 0802fda0 .word 0x0802fda0
  72752. 801d7f8: 2402afa4 .word 0x2402afa4
  72753. 801d7fc: 2402afa8 .word 0x2402afa8
  72754. 801d800: 2402afb0 .word 0x2402afb0
  72755. 801d804: 2402afae .word 0x2402afae
  72756. 801d808: 2402af74 .word 0x2402af74
  72757. 801d80c: 0802fdc0 .word 0x0802fdc0
  72758. 801d810: 0802fde8 .word 0x0802fde8
  72759. 801d814: 0802fe14 .word 0x0802fe14
  72760. }
  72761. if (pcb->remote_port == tcphdr->src &&
  72762. 801d818: 69bb ldr r3, [r7, #24]
  72763. 801d81a: 8b1a ldrh r2, [r3, #24]
  72764. 801d81c: 4b72 ldr r3, [pc, #456] @ (801d9e8 <tcp_input+0x4a0>)
  72765. 801d81e: 681b ldr r3, [r3, #0]
  72766. 801d820: 881b ldrh r3, [r3, #0]
  72767. 801d822: b29b uxth r3, r3
  72768. 801d824: 429a cmp r2, r3
  72769. 801d826: d13a bne.n 801d89e <tcp_input+0x356>
  72770. pcb->local_port == tcphdr->dest &&
  72771. 801d828: 69bb ldr r3, [r7, #24]
  72772. 801d82a: 8ada ldrh r2, [r3, #22]
  72773. 801d82c: 4b6e ldr r3, [pc, #440] @ (801d9e8 <tcp_input+0x4a0>)
  72774. 801d82e: 681b ldr r3, [r3, #0]
  72775. 801d830: 885b ldrh r3, [r3, #2]
  72776. 801d832: b29b uxth r3, r3
  72777. if (pcb->remote_port == tcphdr->src &&
  72778. 801d834: 429a cmp r2, r3
  72779. 801d836: d132 bne.n 801d89e <tcp_input+0x356>
  72780. ip_addr_cmp(&pcb->remote_ip, ip_current_src_addr()) &&
  72781. 801d838: 69bb ldr r3, [r7, #24]
  72782. 801d83a: 685a ldr r2, [r3, #4]
  72783. 801d83c: 4b6b ldr r3, [pc, #428] @ (801d9ec <tcp_input+0x4a4>)
  72784. 801d83e: 691b ldr r3, [r3, #16]
  72785. pcb->local_port == tcphdr->dest &&
  72786. 801d840: 429a cmp r2, r3
  72787. 801d842: d12c bne.n 801d89e <tcp_input+0x356>
  72788. ip_addr_cmp(&pcb->local_ip, ip_current_dest_addr())) {
  72789. 801d844: 69bb ldr r3, [r7, #24]
  72790. 801d846: 681a ldr r2, [r3, #0]
  72791. 801d848: 4b68 ldr r3, [pc, #416] @ (801d9ec <tcp_input+0x4a4>)
  72792. 801d84a: 695b ldr r3, [r3, #20]
  72793. ip_addr_cmp(&pcb->remote_ip, ip_current_src_addr()) &&
  72794. 801d84c: 429a cmp r2, r3
  72795. 801d84e: d126 bne.n 801d89e <tcp_input+0x356>
  72796. /* Move this PCB to the front of the list so that subsequent
  72797. lookups will be faster (we exploit locality in TCP segment
  72798. arrivals). */
  72799. LWIP_ASSERT("tcp_input: pcb->next != pcb (before cache)", pcb->next != pcb);
  72800. 801d850: 69bb ldr r3, [r7, #24]
  72801. 801d852: 68db ldr r3, [r3, #12]
  72802. 801d854: 69ba ldr r2, [r7, #24]
  72803. 801d856: 429a cmp r2, r3
  72804. 801d858: d106 bne.n 801d868 <tcp_input+0x320>
  72805. 801d85a: 4b65 ldr r3, [pc, #404] @ (801d9f0 <tcp_input+0x4a8>)
  72806. 801d85c: f240 120d movw r2, #269 @ 0x10d
  72807. 801d860: 4964 ldr r1, [pc, #400] @ (801d9f4 <tcp_input+0x4ac>)
  72808. 801d862: 4865 ldr r0, [pc, #404] @ (801d9f8 <tcp_input+0x4b0>)
  72809. 801d864: f00d f802 bl 802a86c <iprintf>
  72810. if (prev != NULL) {
  72811. 801d868: 69fb ldr r3, [r7, #28]
  72812. 801d86a: 2b00 cmp r3, #0
  72813. 801d86c: d00a beq.n 801d884 <tcp_input+0x33c>
  72814. prev->next = pcb->next;
  72815. 801d86e: 69bb ldr r3, [r7, #24]
  72816. 801d870: 68da ldr r2, [r3, #12]
  72817. 801d872: 69fb ldr r3, [r7, #28]
  72818. 801d874: 60da str r2, [r3, #12]
  72819. pcb->next = tcp_active_pcbs;
  72820. 801d876: 4b61 ldr r3, [pc, #388] @ (801d9fc <tcp_input+0x4b4>)
  72821. 801d878: 681a ldr r2, [r3, #0]
  72822. 801d87a: 69bb ldr r3, [r7, #24]
  72823. 801d87c: 60da str r2, [r3, #12]
  72824. tcp_active_pcbs = pcb;
  72825. 801d87e: 4a5f ldr r2, [pc, #380] @ (801d9fc <tcp_input+0x4b4>)
  72826. 801d880: 69bb ldr r3, [r7, #24]
  72827. 801d882: 6013 str r3, [r2, #0]
  72828. } else {
  72829. TCP_STATS_INC(tcp.cachehit);
  72830. }
  72831. LWIP_ASSERT("tcp_input: pcb->next != pcb (after cache)", pcb->next != pcb);
  72832. 801d884: 69bb ldr r3, [r7, #24]
  72833. 801d886: 68db ldr r3, [r3, #12]
  72834. 801d888: 69ba ldr r2, [r7, #24]
  72835. 801d88a: 429a cmp r2, r3
  72836. 801d88c: d111 bne.n 801d8b2 <tcp_input+0x36a>
  72837. 801d88e: 4b58 ldr r3, [pc, #352] @ (801d9f0 <tcp_input+0x4a8>)
  72838. 801d890: f240 1215 movw r2, #277 @ 0x115
  72839. 801d894: 495a ldr r1, [pc, #360] @ (801da00 <tcp_input+0x4b8>)
  72840. 801d896: 4858 ldr r0, [pc, #352] @ (801d9f8 <tcp_input+0x4b0>)
  72841. 801d898: f00c ffe8 bl 802a86c <iprintf>
  72842. break;
  72843. 801d89c: e009 b.n 801d8b2 <tcp_input+0x36a>
  72844. }
  72845. prev = pcb;
  72846. 801d89e: 69bb ldr r3, [r7, #24]
  72847. 801d8a0: 61fb str r3, [r7, #28]
  72848. for (pcb = tcp_active_pcbs; pcb != NULL; pcb = pcb->next) {
  72849. 801d8a2: 69bb ldr r3, [r7, #24]
  72850. 801d8a4: 68db ldr r3, [r3, #12]
  72851. 801d8a6: 61bb str r3, [r7, #24]
  72852. 801d8a8: 69bb ldr r3, [r7, #24]
  72853. 801d8aa: 2b00 cmp r3, #0
  72854. 801d8ac: f47f af5e bne.w 801d76c <tcp_input+0x224>
  72855. 801d8b0: e000 b.n 801d8b4 <tcp_input+0x36c>
  72856. break;
  72857. 801d8b2: bf00 nop
  72858. }
  72859. if (pcb == NULL) {
  72860. 801d8b4: 69bb ldr r3, [r7, #24]
  72861. 801d8b6: 2b00 cmp r3, #0
  72862. 801d8b8: f040 80aa bne.w 801da10 <tcp_input+0x4c8>
  72863. /* If it did not go to an active connection, we check the connections
  72864. in the TIME-WAIT state. */
  72865. for (pcb = tcp_tw_pcbs; pcb != NULL; pcb = pcb->next) {
  72866. 801d8bc: 4b51 ldr r3, [pc, #324] @ (801da04 <tcp_input+0x4bc>)
  72867. 801d8be: 681b ldr r3, [r3, #0]
  72868. 801d8c0: 61bb str r3, [r7, #24]
  72869. 801d8c2: e03f b.n 801d944 <tcp_input+0x3fc>
  72870. LWIP_ASSERT("tcp_input: TIME-WAIT pcb->state == TIME-WAIT", pcb->state == TIME_WAIT);
  72871. 801d8c4: 69bb ldr r3, [r7, #24]
  72872. 801d8c6: 7d1b ldrb r3, [r3, #20]
  72873. 801d8c8: 2b0a cmp r3, #10
  72874. 801d8ca: d006 beq.n 801d8da <tcp_input+0x392>
  72875. 801d8cc: 4b48 ldr r3, [pc, #288] @ (801d9f0 <tcp_input+0x4a8>)
  72876. 801d8ce: f240 121f movw r2, #287 @ 0x11f
  72877. 801d8d2: 494d ldr r1, [pc, #308] @ (801da08 <tcp_input+0x4c0>)
  72878. 801d8d4: 4848 ldr r0, [pc, #288] @ (801d9f8 <tcp_input+0x4b0>)
  72879. 801d8d6: f00c ffc9 bl 802a86c <iprintf>
  72880. /* check if PCB is bound to specific netif */
  72881. if ((pcb->netif_idx != NETIF_NO_INDEX) &&
  72882. 801d8da: 69bb ldr r3, [r7, #24]
  72883. 801d8dc: 7a1b ldrb r3, [r3, #8]
  72884. 801d8de: 2b00 cmp r3, #0
  72885. 801d8e0: d009 beq.n 801d8f6 <tcp_input+0x3ae>
  72886. (pcb->netif_idx != netif_get_index(ip_data.current_input_netif))) {
  72887. 801d8e2: 69bb ldr r3, [r7, #24]
  72888. 801d8e4: 7a1a ldrb r2, [r3, #8]
  72889. 801d8e6: 4b41 ldr r3, [pc, #260] @ (801d9ec <tcp_input+0x4a4>)
  72890. 801d8e8: 685b ldr r3, [r3, #4]
  72891. 801d8ea: f893 3034 ldrb.w r3, [r3, #52] @ 0x34
  72892. 801d8ee: 3301 adds r3, #1
  72893. 801d8f0: b2db uxtb r3, r3
  72894. if ((pcb->netif_idx != NETIF_NO_INDEX) &&
  72895. 801d8f2: 429a cmp r2, r3
  72896. 801d8f4: d122 bne.n 801d93c <tcp_input+0x3f4>
  72897. continue;
  72898. }
  72899. if (pcb->remote_port == tcphdr->src &&
  72900. 801d8f6: 69bb ldr r3, [r7, #24]
  72901. 801d8f8: 8b1a ldrh r2, [r3, #24]
  72902. 801d8fa: 4b3b ldr r3, [pc, #236] @ (801d9e8 <tcp_input+0x4a0>)
  72903. 801d8fc: 681b ldr r3, [r3, #0]
  72904. 801d8fe: 881b ldrh r3, [r3, #0]
  72905. 801d900: b29b uxth r3, r3
  72906. 801d902: 429a cmp r2, r3
  72907. 801d904: d11b bne.n 801d93e <tcp_input+0x3f6>
  72908. pcb->local_port == tcphdr->dest &&
  72909. 801d906: 69bb ldr r3, [r7, #24]
  72910. 801d908: 8ada ldrh r2, [r3, #22]
  72911. 801d90a: 4b37 ldr r3, [pc, #220] @ (801d9e8 <tcp_input+0x4a0>)
  72912. 801d90c: 681b ldr r3, [r3, #0]
  72913. 801d90e: 885b ldrh r3, [r3, #2]
  72914. 801d910: b29b uxth r3, r3
  72915. if (pcb->remote_port == tcphdr->src &&
  72916. 801d912: 429a cmp r2, r3
  72917. 801d914: d113 bne.n 801d93e <tcp_input+0x3f6>
  72918. ip_addr_cmp(&pcb->remote_ip, ip_current_src_addr()) &&
  72919. 801d916: 69bb ldr r3, [r7, #24]
  72920. 801d918: 685a ldr r2, [r3, #4]
  72921. 801d91a: 4b34 ldr r3, [pc, #208] @ (801d9ec <tcp_input+0x4a4>)
  72922. 801d91c: 691b ldr r3, [r3, #16]
  72923. pcb->local_port == tcphdr->dest &&
  72924. 801d91e: 429a cmp r2, r3
  72925. 801d920: d10d bne.n 801d93e <tcp_input+0x3f6>
  72926. ip_addr_cmp(&pcb->local_ip, ip_current_dest_addr())) {
  72927. 801d922: 69bb ldr r3, [r7, #24]
  72928. 801d924: 681a ldr r2, [r3, #0]
  72929. 801d926: 4b31 ldr r3, [pc, #196] @ (801d9ec <tcp_input+0x4a4>)
  72930. 801d928: 695b ldr r3, [r3, #20]
  72931. ip_addr_cmp(&pcb->remote_ip, ip_current_src_addr()) &&
  72932. 801d92a: 429a cmp r2, r3
  72933. 801d92c: d107 bne.n 801d93e <tcp_input+0x3f6>
  72934. #ifdef LWIP_HOOK_TCP_INPACKET_PCB
  72935. if (LWIP_HOOK_TCP_INPACKET_PCB(pcb, tcphdr, tcphdr_optlen, tcphdr_opt1len,
  72936. tcphdr_opt2, p) == ERR_OK)
  72937. #endif
  72938. {
  72939. tcp_timewait_input(pcb);
  72940. 801d92e: 69b8 ldr r0, [r7, #24]
  72941. 801d930: f000 fb56 bl 801dfe0 <tcp_timewait_input>
  72942. }
  72943. pbuf_free(p);
  72944. 801d934: 6878 ldr r0, [r7, #4]
  72945. 801d936: f7fd fd21 bl 801b37c <pbuf_free>
  72946. return;
  72947. 801d93a: e1fd b.n 801dd38 <tcp_input+0x7f0>
  72948. continue;
  72949. 801d93c: bf00 nop
  72950. for (pcb = tcp_tw_pcbs; pcb != NULL; pcb = pcb->next) {
  72951. 801d93e: 69bb ldr r3, [r7, #24]
  72952. 801d940: 68db ldr r3, [r3, #12]
  72953. 801d942: 61bb str r3, [r7, #24]
  72954. 801d944: 69bb ldr r3, [r7, #24]
  72955. 801d946: 2b00 cmp r3, #0
  72956. 801d948: d1bc bne.n 801d8c4 <tcp_input+0x37c>
  72957. }
  72958. }
  72959. /* Finally, if we still did not get a match, we check all PCBs that
  72960. are LISTENing for incoming connections. */
  72961. prev = NULL;
  72962. 801d94a: 2300 movs r3, #0
  72963. 801d94c: 61fb str r3, [r7, #28]
  72964. for (lpcb = tcp_listen_pcbs.listen_pcbs; lpcb != NULL; lpcb = lpcb->next) {
  72965. 801d94e: 4b2f ldr r3, [pc, #188] @ (801da0c <tcp_input+0x4c4>)
  72966. 801d950: 681b ldr r3, [r3, #0]
  72967. 801d952: 617b str r3, [r7, #20]
  72968. 801d954: e02a b.n 801d9ac <tcp_input+0x464>
  72969. /* check if PCB is bound to specific netif */
  72970. if ((lpcb->netif_idx != NETIF_NO_INDEX) &&
  72971. 801d956: 697b ldr r3, [r7, #20]
  72972. 801d958: 7a1b ldrb r3, [r3, #8]
  72973. 801d95a: 2b00 cmp r3, #0
  72974. 801d95c: d00c beq.n 801d978 <tcp_input+0x430>
  72975. (lpcb->netif_idx != netif_get_index(ip_data.current_input_netif))) {
  72976. 801d95e: 697b ldr r3, [r7, #20]
  72977. 801d960: 7a1a ldrb r2, [r3, #8]
  72978. 801d962: 4b22 ldr r3, [pc, #136] @ (801d9ec <tcp_input+0x4a4>)
  72979. 801d964: 685b ldr r3, [r3, #4]
  72980. 801d966: f893 3034 ldrb.w r3, [r3, #52] @ 0x34
  72981. 801d96a: 3301 adds r3, #1
  72982. 801d96c: b2db uxtb r3, r3
  72983. if ((lpcb->netif_idx != NETIF_NO_INDEX) &&
  72984. 801d96e: 429a cmp r2, r3
  72985. 801d970: d002 beq.n 801d978 <tcp_input+0x430>
  72986. prev = (struct tcp_pcb *)lpcb;
  72987. 801d972: 697b ldr r3, [r7, #20]
  72988. 801d974: 61fb str r3, [r7, #28]
  72989. continue;
  72990. 801d976: e016 b.n 801d9a6 <tcp_input+0x45e>
  72991. }
  72992. if (lpcb->local_port == tcphdr->dest) {
  72993. 801d978: 697b ldr r3, [r7, #20]
  72994. 801d97a: 8ada ldrh r2, [r3, #22]
  72995. 801d97c: 4b1a ldr r3, [pc, #104] @ (801d9e8 <tcp_input+0x4a0>)
  72996. 801d97e: 681b ldr r3, [r3, #0]
  72997. 801d980: 885b ldrh r3, [r3, #2]
  72998. 801d982: b29b uxth r3, r3
  72999. 801d984: 429a cmp r2, r3
  73000. 801d986: d10c bne.n 801d9a2 <tcp_input+0x45a>
  73001. lpcb_prev = prev;
  73002. #else /* SO_REUSE */
  73003. break;
  73004. #endif /* SO_REUSE */
  73005. } else if (IP_ADDR_PCB_VERSION_MATCH_EXACT(lpcb, ip_current_dest_addr())) {
  73006. if (ip_addr_cmp(&lpcb->local_ip, ip_current_dest_addr())) {
  73007. 801d988: 697b ldr r3, [r7, #20]
  73008. 801d98a: 681a ldr r2, [r3, #0]
  73009. 801d98c: 4b17 ldr r3, [pc, #92] @ (801d9ec <tcp_input+0x4a4>)
  73010. 801d98e: 695b ldr r3, [r3, #20]
  73011. 801d990: 429a cmp r2, r3
  73012. 801d992: d00f beq.n 801d9b4 <tcp_input+0x46c>
  73013. /* found an exact match */
  73014. break;
  73015. } else if (ip_addr_isany(&lpcb->local_ip)) {
  73016. 801d994: 697b ldr r3, [r7, #20]
  73017. 801d996: 2b00 cmp r3, #0
  73018. 801d998: d00d beq.n 801d9b6 <tcp_input+0x46e>
  73019. 801d99a: 697b ldr r3, [r7, #20]
  73020. 801d99c: 681b ldr r3, [r3, #0]
  73021. 801d99e: 2b00 cmp r3, #0
  73022. 801d9a0: d009 beq.n 801d9b6 <tcp_input+0x46e>
  73023. break;
  73024. #endif /* SO_REUSE */
  73025. }
  73026. }
  73027. }
  73028. prev = (struct tcp_pcb *)lpcb;
  73029. 801d9a2: 697b ldr r3, [r7, #20]
  73030. 801d9a4: 61fb str r3, [r7, #28]
  73031. for (lpcb = tcp_listen_pcbs.listen_pcbs; lpcb != NULL; lpcb = lpcb->next) {
  73032. 801d9a6: 697b ldr r3, [r7, #20]
  73033. 801d9a8: 68db ldr r3, [r3, #12]
  73034. 801d9aa: 617b str r3, [r7, #20]
  73035. 801d9ac: 697b ldr r3, [r7, #20]
  73036. 801d9ae: 2b00 cmp r3, #0
  73037. 801d9b0: d1d1 bne.n 801d956 <tcp_input+0x40e>
  73038. 801d9b2: e000 b.n 801d9b6 <tcp_input+0x46e>
  73039. break;
  73040. 801d9b4: bf00 nop
  73041. /* only pass to ANY if no specific local IP has been found */
  73042. lpcb = lpcb_any;
  73043. prev = lpcb_prev;
  73044. }
  73045. #endif /* SO_REUSE */
  73046. if (lpcb != NULL) {
  73047. 801d9b6: 697b ldr r3, [r7, #20]
  73048. 801d9b8: 2b00 cmp r3, #0
  73049. 801d9ba: d029 beq.n 801da10 <tcp_input+0x4c8>
  73050. /* Move this PCB to the front of the list so that subsequent
  73051. lookups will be faster (we exploit locality in TCP segment
  73052. arrivals). */
  73053. if (prev != NULL) {
  73054. 801d9bc: 69fb ldr r3, [r7, #28]
  73055. 801d9be: 2b00 cmp r3, #0
  73056. 801d9c0: d00a beq.n 801d9d8 <tcp_input+0x490>
  73057. ((struct tcp_pcb_listen *)prev)->next = lpcb->next;
  73058. 801d9c2: 697b ldr r3, [r7, #20]
  73059. 801d9c4: 68da ldr r2, [r3, #12]
  73060. 801d9c6: 69fb ldr r3, [r7, #28]
  73061. 801d9c8: 60da str r2, [r3, #12]
  73062. /* our successor is the remainder of the listening list */
  73063. lpcb->next = tcp_listen_pcbs.listen_pcbs;
  73064. 801d9ca: 4b10 ldr r3, [pc, #64] @ (801da0c <tcp_input+0x4c4>)
  73065. 801d9cc: 681a ldr r2, [r3, #0]
  73066. 801d9ce: 697b ldr r3, [r7, #20]
  73067. 801d9d0: 60da str r2, [r3, #12]
  73068. /* put this listening pcb at the head of the listening list */
  73069. tcp_listen_pcbs.listen_pcbs = lpcb;
  73070. 801d9d2: 4a0e ldr r2, [pc, #56] @ (801da0c <tcp_input+0x4c4>)
  73071. 801d9d4: 697b ldr r3, [r7, #20]
  73072. 801d9d6: 6013 str r3, [r2, #0]
  73073. #ifdef LWIP_HOOK_TCP_INPACKET_PCB
  73074. if (LWIP_HOOK_TCP_INPACKET_PCB((struct tcp_pcb *)lpcb, tcphdr, tcphdr_optlen,
  73075. tcphdr_opt1len, tcphdr_opt2, p) == ERR_OK)
  73076. #endif
  73077. {
  73078. tcp_listen_input(lpcb);
  73079. 801d9d8: 6978 ldr r0, [r7, #20]
  73080. 801d9da: f000 fa03 bl 801dde4 <tcp_listen_input>
  73081. }
  73082. pbuf_free(p);
  73083. 801d9de: 6878 ldr r0, [r7, #4]
  73084. 801d9e0: f7fd fccc bl 801b37c <pbuf_free>
  73085. return;
  73086. 801d9e4: e1a8 b.n 801dd38 <tcp_input+0x7f0>
  73087. 801d9e6: bf00 nop
  73088. 801d9e8: 2402af94 .word 0x2402af94
  73089. 801d9ec: 24024418 .word 0x24024418
  73090. 801d9f0: 0802fd10 .word 0x0802fd10
  73091. 801d9f4: 0802fe3c .word 0x0802fe3c
  73092. 801d9f8: 0802fd5c .word 0x0802fd5c
  73093. 801d9fc: 2402af74 .word 0x2402af74
  73094. 801da00: 0802fe68 .word 0x0802fe68
  73095. 801da04: 2402af78 .word 0x2402af78
  73096. 801da08: 0802fe94 .word 0x0802fe94
  73097. 801da0c: 2402af70 .word 0x2402af70
  73098. tcphdr_opt1len, tcphdr_opt2, p) != ERR_OK) {
  73099. pbuf_free(p);
  73100. return;
  73101. }
  73102. #endif
  73103. if (pcb != NULL) {
  73104. 801da10: 69bb ldr r3, [r7, #24]
  73105. 801da12: 2b00 cmp r3, #0
  73106. 801da14: f000 8158 beq.w 801dcc8 <tcp_input+0x780>
  73107. #if TCP_INPUT_DEBUG
  73108. tcp_debug_print_state(pcb->state);
  73109. #endif /* TCP_INPUT_DEBUG */
  73110. /* Set up a tcp_seg structure. */
  73111. inseg.next = NULL;
  73112. 801da18: 4b95 ldr r3, [pc, #596] @ (801dc70 <tcp_input+0x728>)
  73113. 801da1a: 2200 movs r2, #0
  73114. 801da1c: 601a str r2, [r3, #0]
  73115. inseg.len = p->tot_len;
  73116. 801da1e: 687b ldr r3, [r7, #4]
  73117. 801da20: 891a ldrh r2, [r3, #8]
  73118. 801da22: 4b93 ldr r3, [pc, #588] @ (801dc70 <tcp_input+0x728>)
  73119. 801da24: 811a strh r2, [r3, #8]
  73120. inseg.p = p;
  73121. 801da26: 4a92 ldr r2, [pc, #584] @ (801dc70 <tcp_input+0x728>)
  73122. 801da28: 687b ldr r3, [r7, #4]
  73123. 801da2a: 6053 str r3, [r2, #4]
  73124. inseg.tcphdr = tcphdr;
  73125. 801da2c: 4b91 ldr r3, [pc, #580] @ (801dc74 <tcp_input+0x72c>)
  73126. 801da2e: 681b ldr r3, [r3, #0]
  73127. 801da30: 4a8f ldr r2, [pc, #572] @ (801dc70 <tcp_input+0x728>)
  73128. 801da32: 6113 str r3, [r2, #16]
  73129. recv_data = NULL;
  73130. 801da34: 4b90 ldr r3, [pc, #576] @ (801dc78 <tcp_input+0x730>)
  73131. 801da36: 2200 movs r2, #0
  73132. 801da38: 601a str r2, [r3, #0]
  73133. recv_flags = 0;
  73134. 801da3a: 4b90 ldr r3, [pc, #576] @ (801dc7c <tcp_input+0x734>)
  73135. 801da3c: 2200 movs r2, #0
  73136. 801da3e: 701a strb r2, [r3, #0]
  73137. recv_acked = 0;
  73138. 801da40: 4b8f ldr r3, [pc, #572] @ (801dc80 <tcp_input+0x738>)
  73139. 801da42: 2200 movs r2, #0
  73140. 801da44: 801a strh r2, [r3, #0]
  73141. if (flags & TCP_PSH) {
  73142. 801da46: 4b8f ldr r3, [pc, #572] @ (801dc84 <tcp_input+0x73c>)
  73143. 801da48: 781b ldrb r3, [r3, #0]
  73144. 801da4a: f003 0308 and.w r3, r3, #8
  73145. 801da4e: 2b00 cmp r3, #0
  73146. 801da50: d006 beq.n 801da60 <tcp_input+0x518>
  73147. p->flags |= PBUF_FLAG_PUSH;
  73148. 801da52: 687b ldr r3, [r7, #4]
  73149. 801da54: 7b5b ldrb r3, [r3, #13]
  73150. 801da56: f043 0301 orr.w r3, r3, #1
  73151. 801da5a: b2da uxtb r2, r3
  73152. 801da5c: 687b ldr r3, [r7, #4]
  73153. 801da5e: 735a strb r2, [r3, #13]
  73154. }
  73155. /* If there is data which was previously "refused" by upper layer */
  73156. if (pcb->refused_data != NULL) {
  73157. 801da60: 69bb ldr r3, [r7, #24]
  73158. 801da62: 6f9b ldr r3, [r3, #120] @ 0x78
  73159. 801da64: 2b00 cmp r3, #0
  73160. 801da66: d017 beq.n 801da98 <tcp_input+0x550>
  73161. if ((tcp_process_refused_data(pcb) == ERR_ABRT) ||
  73162. 801da68: 69b8 ldr r0, [r7, #24]
  73163. 801da6a: f7ff f84d bl 801cb08 <tcp_process_refused_data>
  73164. 801da6e: 4603 mov r3, r0
  73165. 801da70: f113 0f0d cmn.w r3, #13
  73166. 801da74: d007 beq.n 801da86 <tcp_input+0x53e>
  73167. ((pcb->refused_data != NULL) && (tcplen > 0))) {
  73168. 801da76: 69bb ldr r3, [r7, #24]
  73169. 801da78: 6f9b ldr r3, [r3, #120] @ 0x78
  73170. if ((tcp_process_refused_data(pcb) == ERR_ABRT) ||
  73171. 801da7a: 2b00 cmp r3, #0
  73172. 801da7c: d00c beq.n 801da98 <tcp_input+0x550>
  73173. ((pcb->refused_data != NULL) && (tcplen > 0))) {
  73174. 801da7e: 4b82 ldr r3, [pc, #520] @ (801dc88 <tcp_input+0x740>)
  73175. 801da80: 881b ldrh r3, [r3, #0]
  73176. 801da82: 2b00 cmp r3, #0
  73177. 801da84: d008 beq.n 801da98 <tcp_input+0x550>
  73178. /* pcb has been aborted or refused data is still refused and the new
  73179. segment contains data */
  73180. if (pcb->rcv_ann_wnd == 0) {
  73181. 801da86: 69bb ldr r3, [r7, #24]
  73182. 801da88: 8d5b ldrh r3, [r3, #42] @ 0x2a
  73183. 801da8a: 2b00 cmp r3, #0
  73184. 801da8c: f040 80e4 bne.w 801dc58 <tcp_input+0x710>
  73185. /* this is a zero-window probe, we respond to it with current RCV.NXT
  73186. and drop the data segment */
  73187. tcp_send_empty_ack(pcb);
  73188. 801da90: 69b8 ldr r0, [r7, #24]
  73189. 801da92: f003 fe73 bl 802177c <tcp_send_empty_ack>
  73190. }
  73191. TCP_STATS_INC(tcp.drop);
  73192. MIB2_STATS_INC(mib2.tcpinerrs);
  73193. goto aborted;
  73194. 801da96: e0df b.n 801dc58 <tcp_input+0x710>
  73195. }
  73196. }
  73197. tcp_input_pcb = pcb;
  73198. 801da98: 4a7c ldr r2, [pc, #496] @ (801dc8c <tcp_input+0x744>)
  73199. 801da9a: 69bb ldr r3, [r7, #24]
  73200. 801da9c: 6013 str r3, [r2, #0]
  73201. err = tcp_process(pcb);
  73202. 801da9e: 69b8 ldr r0, [r7, #24]
  73203. 801daa0: f000 fb18 bl 801e0d4 <tcp_process>
  73204. 801daa4: 4603 mov r3, r0
  73205. 801daa6: 74fb strb r3, [r7, #19]
  73206. /* A return value of ERR_ABRT means that tcp_abort() was called
  73207. and that the pcb has been freed. If so, we don't do anything. */
  73208. if (err != ERR_ABRT) {
  73209. 801daa8: f997 3013 ldrsb.w r3, [r7, #19]
  73210. 801daac: f113 0f0d cmn.w r3, #13
  73211. 801dab0: f000 80d4 beq.w 801dc5c <tcp_input+0x714>
  73212. if (recv_flags & TF_RESET) {
  73213. 801dab4: 4b71 ldr r3, [pc, #452] @ (801dc7c <tcp_input+0x734>)
  73214. 801dab6: 781b ldrb r3, [r3, #0]
  73215. 801dab8: f003 0308 and.w r3, r3, #8
  73216. 801dabc: 2b00 cmp r3, #0
  73217. 801dabe: d015 beq.n 801daec <tcp_input+0x5a4>
  73218. /* TF_RESET means that the connection was reset by the other
  73219. end. We then call the error callback to inform the
  73220. application that the connection is dead before we
  73221. deallocate the PCB. */
  73222. TCP_EVENT_ERR(pcb->state, pcb->errf, pcb->callback_arg, ERR_RST);
  73223. 801dac0: 69bb ldr r3, [r7, #24]
  73224. 801dac2: f8d3 3090 ldr.w r3, [r3, #144] @ 0x90
  73225. 801dac6: 2b00 cmp r3, #0
  73226. 801dac8: d008 beq.n 801dadc <tcp_input+0x594>
  73227. 801daca: 69bb ldr r3, [r7, #24]
  73228. 801dacc: f8d3 3090 ldr.w r3, [r3, #144] @ 0x90
  73229. 801dad0: 69ba ldr r2, [r7, #24]
  73230. 801dad2: 6912 ldr r2, [r2, #16]
  73231. 801dad4: f06f 010d mvn.w r1, #13
  73232. 801dad8: 4610 mov r0, r2
  73233. 801dada: 4798 blx r3
  73234. tcp_pcb_remove(&tcp_active_pcbs, pcb);
  73235. 801dadc: 69b9 ldr r1, [r7, #24]
  73236. 801dade: 486c ldr r0, [pc, #432] @ (801dc90 <tcp_input+0x748>)
  73237. 801dae0: f7ff fbba bl 801d258 <tcp_pcb_remove>
  73238. tcp_free(pcb);
  73239. 801dae4: 69b8 ldr r0, [r7, #24]
  73240. 801dae6: f7fd ff05 bl 801b8f4 <tcp_free>
  73241. 801daea: e0da b.n 801dca2 <tcp_input+0x75a>
  73242. } else {
  73243. err = ERR_OK;
  73244. 801daec: 2300 movs r3, #0
  73245. 801daee: 74fb strb r3, [r7, #19]
  73246. /* If the application has registered a "sent" function to be
  73247. called when new send buffer space is available, we call it
  73248. now. */
  73249. if (recv_acked > 0) {
  73250. 801daf0: 4b63 ldr r3, [pc, #396] @ (801dc80 <tcp_input+0x738>)
  73251. 801daf2: 881b ldrh r3, [r3, #0]
  73252. 801daf4: 2b00 cmp r3, #0
  73253. 801daf6: d01d beq.n 801db34 <tcp_input+0x5ec>
  73254. while (acked > 0) {
  73255. acked16 = (u16_t)LWIP_MIN(acked, 0xffffu);
  73256. acked -= acked16;
  73257. #else
  73258. {
  73259. acked16 = recv_acked;
  73260. 801daf8: 4b61 ldr r3, [pc, #388] @ (801dc80 <tcp_input+0x738>)
  73261. 801dafa: 881b ldrh r3, [r3, #0]
  73262. 801dafc: 81fb strh r3, [r7, #14]
  73263. #endif
  73264. TCP_EVENT_SENT(pcb, (u16_t)acked16, err);
  73265. 801dafe: 69bb ldr r3, [r7, #24]
  73266. 801db00: f8d3 3080 ldr.w r3, [r3, #128] @ 0x80
  73267. 801db04: 2b00 cmp r3, #0
  73268. 801db06: d00a beq.n 801db1e <tcp_input+0x5d6>
  73269. 801db08: 69bb ldr r3, [r7, #24]
  73270. 801db0a: f8d3 3080 ldr.w r3, [r3, #128] @ 0x80
  73271. 801db0e: 69ba ldr r2, [r7, #24]
  73272. 801db10: 6910 ldr r0, [r2, #16]
  73273. 801db12: 89fa ldrh r2, [r7, #14]
  73274. 801db14: 69b9 ldr r1, [r7, #24]
  73275. 801db16: 4798 blx r3
  73276. 801db18: 4603 mov r3, r0
  73277. 801db1a: 74fb strb r3, [r7, #19]
  73278. 801db1c: e001 b.n 801db22 <tcp_input+0x5da>
  73279. 801db1e: 2300 movs r3, #0
  73280. 801db20: 74fb strb r3, [r7, #19]
  73281. if (err == ERR_ABRT) {
  73282. 801db22: f997 3013 ldrsb.w r3, [r7, #19]
  73283. 801db26: f113 0f0d cmn.w r3, #13
  73284. 801db2a: f000 8099 beq.w 801dc60 <tcp_input+0x718>
  73285. goto aborted;
  73286. }
  73287. }
  73288. recv_acked = 0;
  73289. 801db2e: 4b54 ldr r3, [pc, #336] @ (801dc80 <tcp_input+0x738>)
  73290. 801db30: 2200 movs r2, #0
  73291. 801db32: 801a strh r2, [r3, #0]
  73292. }
  73293. if (tcp_input_delayed_close(pcb)) {
  73294. 801db34: 69b8 ldr r0, [r7, #24]
  73295. 801db36: f000 f915 bl 801dd64 <tcp_input_delayed_close>
  73296. 801db3a: 4603 mov r3, r0
  73297. 801db3c: 2b00 cmp r3, #0
  73298. 801db3e: f040 8091 bne.w 801dc64 <tcp_input+0x71c>
  73299. #if TCP_QUEUE_OOSEQ && LWIP_WND_SCALE
  73300. while (recv_data != NULL) {
  73301. struct pbuf *rest = NULL;
  73302. pbuf_split_64k(recv_data, &rest);
  73303. #else /* TCP_QUEUE_OOSEQ && LWIP_WND_SCALE */
  73304. if (recv_data != NULL) {
  73305. 801db42: 4b4d ldr r3, [pc, #308] @ (801dc78 <tcp_input+0x730>)
  73306. 801db44: 681b ldr r3, [r3, #0]
  73307. 801db46: 2b00 cmp r3, #0
  73308. 801db48: d041 beq.n 801dbce <tcp_input+0x686>
  73309. #endif /* TCP_QUEUE_OOSEQ && LWIP_WND_SCALE */
  73310. LWIP_ASSERT("pcb->refused_data == NULL", pcb->refused_data == NULL);
  73311. 801db4a: 69bb ldr r3, [r7, #24]
  73312. 801db4c: 6f9b ldr r3, [r3, #120] @ 0x78
  73313. 801db4e: 2b00 cmp r3, #0
  73314. 801db50: d006 beq.n 801db60 <tcp_input+0x618>
  73315. 801db52: 4b50 ldr r3, [pc, #320] @ (801dc94 <tcp_input+0x74c>)
  73316. 801db54: f44f 72f3 mov.w r2, #486 @ 0x1e6
  73317. 801db58: 494f ldr r1, [pc, #316] @ (801dc98 <tcp_input+0x750>)
  73318. 801db5a: 4850 ldr r0, [pc, #320] @ (801dc9c <tcp_input+0x754>)
  73319. 801db5c: f00c fe86 bl 802a86c <iprintf>
  73320. if (pcb->flags & TF_RXCLOSED) {
  73321. 801db60: 69bb ldr r3, [r7, #24]
  73322. 801db62: 8b5b ldrh r3, [r3, #26]
  73323. 801db64: f003 0310 and.w r3, r3, #16
  73324. 801db68: 2b00 cmp r3, #0
  73325. 801db6a: d008 beq.n 801db7e <tcp_input+0x636>
  73326. /* received data although already closed -> abort (send RST) to
  73327. notify the remote host that not all data has been processed */
  73328. pbuf_free(recv_data);
  73329. 801db6c: 4b42 ldr r3, [pc, #264] @ (801dc78 <tcp_input+0x730>)
  73330. 801db6e: 681b ldr r3, [r3, #0]
  73331. 801db70: 4618 mov r0, r3
  73332. 801db72: f7fd fc03 bl 801b37c <pbuf_free>
  73333. #if TCP_QUEUE_OOSEQ && LWIP_WND_SCALE
  73334. if (rest != NULL) {
  73335. pbuf_free(rest);
  73336. }
  73337. #endif /* TCP_QUEUE_OOSEQ && LWIP_WND_SCALE */
  73338. tcp_abort(pcb);
  73339. 801db76: 69b8 ldr r0, [r7, #24]
  73340. 801db78: f7fe fa06 bl 801bf88 <tcp_abort>
  73341. goto aborted;
  73342. 801db7c: e091 b.n 801dca2 <tcp_input+0x75a>
  73343. }
  73344. /* Notify application that data has been received. */
  73345. TCP_EVENT_RECV(pcb, recv_data, ERR_OK, err);
  73346. 801db7e: 69bb ldr r3, [r7, #24]
  73347. 801db80: f8d3 3084 ldr.w r3, [r3, #132] @ 0x84
  73348. 801db84: 2b00 cmp r3, #0
  73349. 801db86: d00c beq.n 801dba2 <tcp_input+0x65a>
  73350. 801db88: 69bb ldr r3, [r7, #24]
  73351. 801db8a: f8d3 4084 ldr.w r4, [r3, #132] @ 0x84
  73352. 801db8e: 69bb ldr r3, [r7, #24]
  73353. 801db90: 6918 ldr r0, [r3, #16]
  73354. 801db92: 4b39 ldr r3, [pc, #228] @ (801dc78 <tcp_input+0x730>)
  73355. 801db94: 681a ldr r2, [r3, #0]
  73356. 801db96: 2300 movs r3, #0
  73357. 801db98: 69b9 ldr r1, [r7, #24]
  73358. 801db9a: 47a0 blx r4
  73359. 801db9c: 4603 mov r3, r0
  73360. 801db9e: 74fb strb r3, [r7, #19]
  73361. 801dba0: e008 b.n 801dbb4 <tcp_input+0x66c>
  73362. 801dba2: 4b35 ldr r3, [pc, #212] @ (801dc78 <tcp_input+0x730>)
  73363. 801dba4: 681a ldr r2, [r3, #0]
  73364. 801dba6: 2300 movs r3, #0
  73365. 801dba8: 69b9 ldr r1, [r7, #24]
  73366. 801dbaa: 2000 movs r0, #0
  73367. 801dbac: f7ff f884 bl 801ccb8 <tcp_recv_null>
  73368. 801dbb0: 4603 mov r3, r0
  73369. 801dbb2: 74fb strb r3, [r7, #19]
  73370. if (err == ERR_ABRT) {
  73371. 801dbb4: f997 3013 ldrsb.w r3, [r7, #19]
  73372. 801dbb8: f113 0f0d cmn.w r3, #13
  73373. 801dbbc: d054 beq.n 801dc68 <tcp_input+0x720>
  73374. #endif /* TCP_QUEUE_OOSEQ && LWIP_WND_SCALE */
  73375. goto aborted;
  73376. }
  73377. /* If the upper layer can't receive this data, store it */
  73378. if (err != ERR_OK) {
  73379. 801dbbe: f997 3013 ldrsb.w r3, [r7, #19]
  73380. 801dbc2: 2b00 cmp r3, #0
  73381. 801dbc4: d003 beq.n 801dbce <tcp_input+0x686>
  73382. #if TCP_QUEUE_OOSEQ && LWIP_WND_SCALE
  73383. if (rest != NULL) {
  73384. pbuf_cat(recv_data, rest);
  73385. }
  73386. #endif /* TCP_QUEUE_OOSEQ && LWIP_WND_SCALE */
  73387. pcb->refused_data = recv_data;
  73388. 801dbc6: 4b2c ldr r3, [pc, #176] @ (801dc78 <tcp_input+0x730>)
  73389. 801dbc8: 681a ldr r2, [r3, #0]
  73390. 801dbca: 69bb ldr r3, [r7, #24]
  73391. 801dbcc: 679a str r2, [r3, #120] @ 0x78
  73392. }
  73393. }
  73394. /* If a FIN segment was received, we call the callback
  73395. function with a NULL buffer to indicate EOF. */
  73396. if (recv_flags & TF_GOT_FIN) {
  73397. 801dbce: 4b2b ldr r3, [pc, #172] @ (801dc7c <tcp_input+0x734>)
  73398. 801dbd0: 781b ldrb r3, [r3, #0]
  73399. 801dbd2: f003 0320 and.w r3, r3, #32
  73400. 801dbd6: 2b00 cmp r3, #0
  73401. 801dbd8: d031 beq.n 801dc3e <tcp_input+0x6f6>
  73402. if (pcb->refused_data != NULL) {
  73403. 801dbda: 69bb ldr r3, [r7, #24]
  73404. 801dbdc: 6f9b ldr r3, [r3, #120] @ 0x78
  73405. 801dbde: 2b00 cmp r3, #0
  73406. 801dbe0: d009 beq.n 801dbf6 <tcp_input+0x6ae>
  73407. /* Delay this if we have refused data. */
  73408. pcb->refused_data->flags |= PBUF_FLAG_TCP_FIN;
  73409. 801dbe2: 69bb ldr r3, [r7, #24]
  73410. 801dbe4: 6f9b ldr r3, [r3, #120] @ 0x78
  73411. 801dbe6: 7b5a ldrb r2, [r3, #13]
  73412. 801dbe8: 69bb ldr r3, [r7, #24]
  73413. 801dbea: 6f9b ldr r3, [r3, #120] @ 0x78
  73414. 801dbec: f042 0220 orr.w r2, r2, #32
  73415. 801dbf0: b2d2 uxtb r2, r2
  73416. 801dbf2: 735a strb r2, [r3, #13]
  73417. 801dbf4: e023 b.n 801dc3e <tcp_input+0x6f6>
  73418. } else {
  73419. /* correct rcv_wnd as the application won't call tcp_recved()
  73420. for the FIN's seqno */
  73421. if (pcb->rcv_wnd != TCP_WND_MAX(pcb)) {
  73422. 801dbf6: 69bb ldr r3, [r7, #24]
  73423. 801dbf8: 8d1b ldrh r3, [r3, #40] @ 0x28
  73424. 801dbfa: f241 62d0 movw r2, #5840 @ 0x16d0
  73425. 801dbfe: 4293 cmp r3, r2
  73426. 801dc00: d005 beq.n 801dc0e <tcp_input+0x6c6>
  73427. pcb->rcv_wnd++;
  73428. 801dc02: 69bb ldr r3, [r7, #24]
  73429. 801dc04: 8d1b ldrh r3, [r3, #40] @ 0x28
  73430. 801dc06: 3301 adds r3, #1
  73431. 801dc08: b29a uxth r2, r3
  73432. 801dc0a: 69bb ldr r3, [r7, #24]
  73433. 801dc0c: 851a strh r2, [r3, #40] @ 0x28
  73434. }
  73435. TCP_EVENT_CLOSED(pcb, err);
  73436. 801dc0e: 69bb ldr r3, [r7, #24]
  73437. 801dc10: f8d3 3084 ldr.w r3, [r3, #132] @ 0x84
  73438. 801dc14: 2b00 cmp r3, #0
  73439. 801dc16: d00b beq.n 801dc30 <tcp_input+0x6e8>
  73440. 801dc18: 69bb ldr r3, [r7, #24]
  73441. 801dc1a: f8d3 4084 ldr.w r4, [r3, #132] @ 0x84
  73442. 801dc1e: 69bb ldr r3, [r7, #24]
  73443. 801dc20: 6918 ldr r0, [r3, #16]
  73444. 801dc22: 2300 movs r3, #0
  73445. 801dc24: 2200 movs r2, #0
  73446. 801dc26: 69b9 ldr r1, [r7, #24]
  73447. 801dc28: 47a0 blx r4
  73448. 801dc2a: 4603 mov r3, r0
  73449. 801dc2c: 74fb strb r3, [r7, #19]
  73450. 801dc2e: e001 b.n 801dc34 <tcp_input+0x6ec>
  73451. 801dc30: 2300 movs r3, #0
  73452. 801dc32: 74fb strb r3, [r7, #19]
  73453. if (err == ERR_ABRT) {
  73454. 801dc34: f997 3013 ldrsb.w r3, [r7, #19]
  73455. 801dc38: f113 0f0d cmn.w r3, #13
  73456. 801dc3c: d016 beq.n 801dc6c <tcp_input+0x724>
  73457. goto aborted;
  73458. }
  73459. }
  73460. }
  73461. tcp_input_pcb = NULL;
  73462. 801dc3e: 4b13 ldr r3, [pc, #76] @ (801dc8c <tcp_input+0x744>)
  73463. 801dc40: 2200 movs r2, #0
  73464. 801dc42: 601a str r2, [r3, #0]
  73465. if (tcp_input_delayed_close(pcb)) {
  73466. 801dc44: 69b8 ldr r0, [r7, #24]
  73467. 801dc46: f000 f88d bl 801dd64 <tcp_input_delayed_close>
  73468. 801dc4a: 4603 mov r3, r0
  73469. 801dc4c: 2b00 cmp r3, #0
  73470. 801dc4e: d127 bne.n 801dca0 <tcp_input+0x758>
  73471. goto aborted;
  73472. }
  73473. /* Try to send something out. */
  73474. tcp_output(pcb);
  73475. 801dc50: 69b8 ldr r0, [r7, #24]
  73476. 801dc52: f002 ff7f bl 8020b54 <tcp_output>
  73477. 801dc56: e024 b.n 801dca2 <tcp_input+0x75a>
  73478. goto aborted;
  73479. 801dc58: bf00 nop
  73480. 801dc5a: e022 b.n 801dca2 <tcp_input+0x75a>
  73481. #endif /* TCP_INPUT_DEBUG */
  73482. }
  73483. }
  73484. /* Jump target if pcb has been aborted in a callback (by calling tcp_abort()).
  73485. Below this line, 'pcb' may not be dereferenced! */
  73486. aborted:
  73487. 801dc5c: bf00 nop
  73488. 801dc5e: e020 b.n 801dca2 <tcp_input+0x75a>
  73489. goto aborted;
  73490. 801dc60: bf00 nop
  73491. 801dc62: e01e b.n 801dca2 <tcp_input+0x75a>
  73492. goto aborted;
  73493. 801dc64: bf00 nop
  73494. 801dc66: e01c b.n 801dca2 <tcp_input+0x75a>
  73495. goto aborted;
  73496. 801dc68: bf00 nop
  73497. 801dc6a: e01a b.n 801dca2 <tcp_input+0x75a>
  73498. goto aborted;
  73499. 801dc6c: bf00 nop
  73500. 801dc6e: e018 b.n 801dca2 <tcp_input+0x75a>
  73501. 801dc70: 2402af80 .word 0x2402af80
  73502. 801dc74: 2402af94 .word 0x2402af94
  73503. 801dc78: 2402afb4 .word 0x2402afb4
  73504. 801dc7c: 2402afb1 .word 0x2402afb1
  73505. 801dc80: 2402afac .word 0x2402afac
  73506. 801dc84: 2402afb0 .word 0x2402afb0
  73507. 801dc88: 2402afae .word 0x2402afae
  73508. 801dc8c: 2402afb8 .word 0x2402afb8
  73509. 801dc90: 2402af74 .word 0x2402af74
  73510. 801dc94: 0802fd10 .word 0x0802fd10
  73511. 801dc98: 0802fec4 .word 0x0802fec4
  73512. 801dc9c: 0802fd5c .word 0x0802fd5c
  73513. goto aborted;
  73514. 801dca0: bf00 nop
  73515. tcp_input_pcb = NULL;
  73516. 801dca2: 4b27 ldr r3, [pc, #156] @ (801dd40 <tcp_input+0x7f8>)
  73517. 801dca4: 2200 movs r2, #0
  73518. 801dca6: 601a str r2, [r3, #0]
  73519. recv_data = NULL;
  73520. 801dca8: 4b26 ldr r3, [pc, #152] @ (801dd44 <tcp_input+0x7fc>)
  73521. 801dcaa: 2200 movs r2, #0
  73522. 801dcac: 601a str r2, [r3, #0]
  73523. /* give up our reference to inseg.p */
  73524. if (inseg.p != NULL) {
  73525. 801dcae: 4b26 ldr r3, [pc, #152] @ (801dd48 <tcp_input+0x800>)
  73526. 801dcb0: 685b ldr r3, [r3, #4]
  73527. 801dcb2: 2b00 cmp r3, #0
  73528. 801dcb4: d03f beq.n 801dd36 <tcp_input+0x7ee>
  73529. pbuf_free(inseg.p);
  73530. 801dcb6: 4b24 ldr r3, [pc, #144] @ (801dd48 <tcp_input+0x800>)
  73531. 801dcb8: 685b ldr r3, [r3, #4]
  73532. 801dcba: 4618 mov r0, r3
  73533. 801dcbc: f7fd fb5e bl 801b37c <pbuf_free>
  73534. inseg.p = NULL;
  73535. 801dcc0: 4b21 ldr r3, [pc, #132] @ (801dd48 <tcp_input+0x800>)
  73536. 801dcc2: 2200 movs r2, #0
  73537. 801dcc4: 605a str r2, [r3, #4]
  73538. pbuf_free(p);
  73539. }
  73540. LWIP_ASSERT("tcp_input: tcp_pcbs_sane()", tcp_pcbs_sane());
  73541. PERF_STOP("tcp_input");
  73542. return;
  73543. 801dcc6: e036 b.n 801dd36 <tcp_input+0x7ee>
  73544. if (!(TCPH_FLAGS(tcphdr) & TCP_RST)) {
  73545. 801dcc8: 4b20 ldr r3, [pc, #128] @ (801dd4c <tcp_input+0x804>)
  73546. 801dcca: 681b ldr r3, [r3, #0]
  73547. 801dccc: 899b ldrh r3, [r3, #12]
  73548. 801dcce: b29b uxth r3, r3
  73549. 801dcd0: 4618 mov r0, r3
  73550. 801dcd2: f7fb fe71 bl 80199b8 <lwip_htons>
  73551. 801dcd6: 4603 mov r3, r0
  73552. 801dcd8: b2db uxtb r3, r3
  73553. 801dcda: f003 0304 and.w r3, r3, #4
  73554. 801dcde: 2b00 cmp r3, #0
  73555. 801dce0: d118 bne.n 801dd14 <tcp_input+0x7cc>
  73556. tcp_rst(NULL, ackno, seqno + tcplen, ip_current_dest_addr(),
  73557. 801dce2: 4b1b ldr r3, [pc, #108] @ (801dd50 <tcp_input+0x808>)
  73558. 801dce4: 6819 ldr r1, [r3, #0]
  73559. 801dce6: 4b1b ldr r3, [pc, #108] @ (801dd54 <tcp_input+0x80c>)
  73560. 801dce8: 881b ldrh r3, [r3, #0]
  73561. 801dcea: 461a mov r2, r3
  73562. 801dcec: 4b1a ldr r3, [pc, #104] @ (801dd58 <tcp_input+0x810>)
  73563. 801dcee: 681b ldr r3, [r3, #0]
  73564. 801dcf0: 18d0 adds r0, r2, r3
  73565. ip_current_src_addr(), tcphdr->dest, tcphdr->src);
  73566. 801dcf2: 4b16 ldr r3, [pc, #88] @ (801dd4c <tcp_input+0x804>)
  73567. 801dcf4: 681b ldr r3, [r3, #0]
  73568. tcp_rst(NULL, ackno, seqno + tcplen, ip_current_dest_addr(),
  73569. 801dcf6: 885b ldrh r3, [r3, #2]
  73570. 801dcf8: b29b uxth r3, r3
  73571. ip_current_src_addr(), tcphdr->dest, tcphdr->src);
  73572. 801dcfa: 4a14 ldr r2, [pc, #80] @ (801dd4c <tcp_input+0x804>)
  73573. 801dcfc: 6812 ldr r2, [r2, #0]
  73574. tcp_rst(NULL, ackno, seqno + tcplen, ip_current_dest_addr(),
  73575. 801dcfe: 8812 ldrh r2, [r2, #0]
  73576. 801dd00: b292 uxth r2, r2
  73577. 801dd02: 9202 str r2, [sp, #8]
  73578. 801dd04: 9301 str r3, [sp, #4]
  73579. 801dd06: 4b15 ldr r3, [pc, #84] @ (801dd5c <tcp_input+0x814>)
  73580. 801dd08: 9300 str r3, [sp, #0]
  73581. 801dd0a: 4b15 ldr r3, [pc, #84] @ (801dd60 <tcp_input+0x818>)
  73582. 801dd0c: 4602 mov r2, r0
  73583. 801dd0e: 2000 movs r0, #0
  73584. 801dd10: f003 fce2 bl 80216d8 <tcp_rst>
  73585. pbuf_free(p);
  73586. 801dd14: 6878 ldr r0, [r7, #4]
  73587. 801dd16: f7fd fb31 bl 801b37c <pbuf_free>
  73588. return;
  73589. 801dd1a: e00c b.n 801dd36 <tcp_input+0x7ee>
  73590. goto dropped;
  73591. 801dd1c: bf00 nop
  73592. 801dd1e: e006 b.n 801dd2e <tcp_input+0x7e6>
  73593. goto dropped;
  73594. 801dd20: bf00 nop
  73595. 801dd22: e004 b.n 801dd2e <tcp_input+0x7e6>
  73596. goto dropped;
  73597. 801dd24: bf00 nop
  73598. 801dd26: e002 b.n 801dd2e <tcp_input+0x7e6>
  73599. goto dropped;
  73600. 801dd28: bf00 nop
  73601. 801dd2a: e000 b.n 801dd2e <tcp_input+0x7e6>
  73602. goto dropped;
  73603. 801dd2c: bf00 nop
  73604. dropped:
  73605. TCP_STATS_INC(tcp.drop);
  73606. MIB2_STATS_INC(mib2.tcpinerrs);
  73607. pbuf_free(p);
  73608. 801dd2e: 6878 ldr r0, [r7, #4]
  73609. 801dd30: f7fd fb24 bl 801b37c <pbuf_free>
  73610. 801dd34: e000 b.n 801dd38 <tcp_input+0x7f0>
  73611. return;
  73612. 801dd36: bf00 nop
  73613. }
  73614. 801dd38: 3724 adds r7, #36 @ 0x24
  73615. 801dd3a: 46bd mov sp, r7
  73616. 801dd3c: bd90 pop {r4, r7, pc}
  73617. 801dd3e: bf00 nop
  73618. 801dd40: 2402afb8 .word 0x2402afb8
  73619. 801dd44: 2402afb4 .word 0x2402afb4
  73620. 801dd48: 2402af80 .word 0x2402af80
  73621. 801dd4c: 2402af94 .word 0x2402af94
  73622. 801dd50: 2402afa8 .word 0x2402afa8
  73623. 801dd54: 2402afae .word 0x2402afae
  73624. 801dd58: 2402afa4 .word 0x2402afa4
  73625. 801dd5c: 24024428 .word 0x24024428
  73626. 801dd60: 2402442c .word 0x2402442c
  73627. 0801dd64 <tcp_input_delayed_close>:
  73628. * any more.
  73629. * @returns 1 if the pcb has been closed and deallocated, 0 otherwise
  73630. */
  73631. static int
  73632. tcp_input_delayed_close(struct tcp_pcb *pcb)
  73633. {
  73634. 801dd64: b580 push {r7, lr}
  73635. 801dd66: b082 sub sp, #8
  73636. 801dd68: af00 add r7, sp, #0
  73637. 801dd6a: 6078 str r0, [r7, #4]
  73638. LWIP_ASSERT("tcp_input_delayed_close: invalid pcb", pcb != NULL);
  73639. 801dd6c: 687b ldr r3, [r7, #4]
  73640. 801dd6e: 2b00 cmp r3, #0
  73641. 801dd70: d106 bne.n 801dd80 <tcp_input_delayed_close+0x1c>
  73642. 801dd72: 4b17 ldr r3, [pc, #92] @ (801ddd0 <tcp_input_delayed_close+0x6c>)
  73643. 801dd74: f240 225a movw r2, #602 @ 0x25a
  73644. 801dd78: 4916 ldr r1, [pc, #88] @ (801ddd4 <tcp_input_delayed_close+0x70>)
  73645. 801dd7a: 4817 ldr r0, [pc, #92] @ (801ddd8 <tcp_input_delayed_close+0x74>)
  73646. 801dd7c: f00c fd76 bl 802a86c <iprintf>
  73647. if (recv_flags & TF_CLOSED) {
  73648. 801dd80: 4b16 ldr r3, [pc, #88] @ (801dddc <tcp_input_delayed_close+0x78>)
  73649. 801dd82: 781b ldrb r3, [r3, #0]
  73650. 801dd84: f003 0310 and.w r3, r3, #16
  73651. 801dd88: 2b00 cmp r3, #0
  73652. 801dd8a: d01c beq.n 801ddc6 <tcp_input_delayed_close+0x62>
  73653. /* The connection has been closed and we will deallocate the
  73654. PCB. */
  73655. if (!(pcb->flags & TF_RXCLOSED)) {
  73656. 801dd8c: 687b ldr r3, [r7, #4]
  73657. 801dd8e: 8b5b ldrh r3, [r3, #26]
  73658. 801dd90: f003 0310 and.w r3, r3, #16
  73659. 801dd94: 2b00 cmp r3, #0
  73660. 801dd96: d10d bne.n 801ddb4 <tcp_input_delayed_close+0x50>
  73661. /* Connection closed although the application has only shut down the
  73662. tx side: call the PCB's err callback and indicate the closure to
  73663. ensure the application doesn't continue using the PCB. */
  73664. TCP_EVENT_ERR(pcb->state, pcb->errf, pcb->callback_arg, ERR_CLSD);
  73665. 801dd98: 687b ldr r3, [r7, #4]
  73666. 801dd9a: f8d3 3090 ldr.w r3, [r3, #144] @ 0x90
  73667. 801dd9e: 2b00 cmp r3, #0
  73668. 801dda0: d008 beq.n 801ddb4 <tcp_input_delayed_close+0x50>
  73669. 801dda2: 687b ldr r3, [r7, #4]
  73670. 801dda4: f8d3 3090 ldr.w r3, [r3, #144] @ 0x90
  73671. 801dda8: 687a ldr r2, [r7, #4]
  73672. 801ddaa: 6912 ldr r2, [r2, #16]
  73673. 801ddac: f06f 010e mvn.w r1, #14
  73674. 801ddb0: 4610 mov r0, r2
  73675. 801ddb2: 4798 blx r3
  73676. }
  73677. tcp_pcb_remove(&tcp_active_pcbs, pcb);
  73678. 801ddb4: 6879 ldr r1, [r7, #4]
  73679. 801ddb6: 480a ldr r0, [pc, #40] @ (801dde0 <tcp_input_delayed_close+0x7c>)
  73680. 801ddb8: f7ff fa4e bl 801d258 <tcp_pcb_remove>
  73681. tcp_free(pcb);
  73682. 801ddbc: 6878 ldr r0, [r7, #4]
  73683. 801ddbe: f7fd fd99 bl 801b8f4 <tcp_free>
  73684. return 1;
  73685. 801ddc2: 2301 movs r3, #1
  73686. 801ddc4: e000 b.n 801ddc8 <tcp_input_delayed_close+0x64>
  73687. }
  73688. return 0;
  73689. 801ddc6: 2300 movs r3, #0
  73690. }
  73691. 801ddc8: 4618 mov r0, r3
  73692. 801ddca: 3708 adds r7, #8
  73693. 801ddcc: 46bd mov sp, r7
  73694. 801ddce: bd80 pop {r7, pc}
  73695. 801ddd0: 0802fd10 .word 0x0802fd10
  73696. 801ddd4: 0802fee0 .word 0x0802fee0
  73697. 801ddd8: 0802fd5c .word 0x0802fd5c
  73698. 801dddc: 2402afb1 .word 0x2402afb1
  73699. 801dde0: 2402af74 .word 0x2402af74
  73700. 0801dde4 <tcp_listen_input>:
  73701. * @note the segment which arrived is saved in global variables, therefore only the pcb
  73702. * involved is passed as a parameter to this function
  73703. */
  73704. static void
  73705. tcp_listen_input(struct tcp_pcb_listen *pcb)
  73706. {
  73707. 801dde4: b590 push {r4, r7, lr}
  73708. 801dde6: b08b sub sp, #44 @ 0x2c
  73709. 801dde8: af04 add r7, sp, #16
  73710. 801ddea: 6078 str r0, [r7, #4]
  73711. struct tcp_pcb *npcb;
  73712. u32_t iss;
  73713. err_t rc;
  73714. if (flags & TCP_RST) {
  73715. 801ddec: 4b6f ldr r3, [pc, #444] @ (801dfac <tcp_listen_input+0x1c8>)
  73716. 801ddee: 781b ldrb r3, [r3, #0]
  73717. 801ddf0: f003 0304 and.w r3, r3, #4
  73718. 801ddf4: 2b00 cmp r3, #0
  73719. 801ddf6: f040 80d2 bne.w 801df9e <tcp_listen_input+0x1ba>
  73720. /* An incoming RST should be ignored. Return. */
  73721. return;
  73722. }
  73723. LWIP_ASSERT("tcp_listen_input: invalid pcb", pcb != NULL);
  73724. 801ddfa: 687b ldr r3, [r7, #4]
  73725. 801ddfc: 2b00 cmp r3, #0
  73726. 801ddfe: d106 bne.n 801de0e <tcp_listen_input+0x2a>
  73727. 801de00: 4b6b ldr r3, [pc, #428] @ (801dfb0 <tcp_listen_input+0x1cc>)
  73728. 801de02: f240 2281 movw r2, #641 @ 0x281
  73729. 801de06: 496b ldr r1, [pc, #428] @ (801dfb4 <tcp_listen_input+0x1d0>)
  73730. 801de08: 486b ldr r0, [pc, #428] @ (801dfb8 <tcp_listen_input+0x1d4>)
  73731. 801de0a: f00c fd2f bl 802a86c <iprintf>
  73732. /* In the LISTEN state, we check for incoming SYN segments,
  73733. creates a new PCB, and responds with a SYN|ACK. */
  73734. if (flags & TCP_ACK) {
  73735. 801de0e: 4b67 ldr r3, [pc, #412] @ (801dfac <tcp_listen_input+0x1c8>)
  73736. 801de10: 781b ldrb r3, [r3, #0]
  73737. 801de12: f003 0310 and.w r3, r3, #16
  73738. 801de16: 2b00 cmp r3, #0
  73739. 801de18: d019 beq.n 801de4e <tcp_listen_input+0x6a>
  73740. /* For incoming segments with the ACK flag set, respond with a
  73741. RST. */
  73742. LWIP_DEBUGF(TCP_RST_DEBUG, ("tcp_listen_input: ACK in LISTEN, sending reset\n"));
  73743. tcp_rst((const struct tcp_pcb *)pcb, ackno, seqno + tcplen, ip_current_dest_addr(),
  73744. 801de1a: 4b68 ldr r3, [pc, #416] @ (801dfbc <tcp_listen_input+0x1d8>)
  73745. 801de1c: 6819 ldr r1, [r3, #0]
  73746. 801de1e: 4b68 ldr r3, [pc, #416] @ (801dfc0 <tcp_listen_input+0x1dc>)
  73747. 801de20: 881b ldrh r3, [r3, #0]
  73748. 801de22: 461a mov r2, r3
  73749. 801de24: 4b67 ldr r3, [pc, #412] @ (801dfc4 <tcp_listen_input+0x1e0>)
  73750. 801de26: 681b ldr r3, [r3, #0]
  73751. 801de28: 18d0 adds r0, r2, r3
  73752. ip_current_src_addr(), tcphdr->dest, tcphdr->src);
  73753. 801de2a: 4b67 ldr r3, [pc, #412] @ (801dfc8 <tcp_listen_input+0x1e4>)
  73754. 801de2c: 681b ldr r3, [r3, #0]
  73755. tcp_rst((const struct tcp_pcb *)pcb, ackno, seqno + tcplen, ip_current_dest_addr(),
  73756. 801de2e: 885b ldrh r3, [r3, #2]
  73757. 801de30: b29b uxth r3, r3
  73758. ip_current_src_addr(), tcphdr->dest, tcphdr->src);
  73759. 801de32: 4a65 ldr r2, [pc, #404] @ (801dfc8 <tcp_listen_input+0x1e4>)
  73760. 801de34: 6812 ldr r2, [r2, #0]
  73761. tcp_rst((const struct tcp_pcb *)pcb, ackno, seqno + tcplen, ip_current_dest_addr(),
  73762. 801de36: 8812 ldrh r2, [r2, #0]
  73763. 801de38: b292 uxth r2, r2
  73764. 801de3a: 9202 str r2, [sp, #8]
  73765. 801de3c: 9301 str r3, [sp, #4]
  73766. 801de3e: 4b63 ldr r3, [pc, #396] @ (801dfcc <tcp_listen_input+0x1e8>)
  73767. 801de40: 9300 str r3, [sp, #0]
  73768. 801de42: 4b63 ldr r3, [pc, #396] @ (801dfd0 <tcp_listen_input+0x1ec>)
  73769. 801de44: 4602 mov r2, r0
  73770. 801de46: 6878 ldr r0, [r7, #4]
  73771. 801de48: f003 fc46 bl 80216d8 <tcp_rst>
  73772. tcp_abandon(npcb, 0);
  73773. return;
  73774. }
  73775. tcp_output(npcb);
  73776. }
  73777. return;
  73778. 801de4c: e0a9 b.n 801dfa2 <tcp_listen_input+0x1be>
  73779. } else if (flags & TCP_SYN) {
  73780. 801de4e: 4b57 ldr r3, [pc, #348] @ (801dfac <tcp_listen_input+0x1c8>)
  73781. 801de50: 781b ldrb r3, [r3, #0]
  73782. 801de52: f003 0302 and.w r3, r3, #2
  73783. 801de56: 2b00 cmp r3, #0
  73784. 801de58: f000 80a3 beq.w 801dfa2 <tcp_listen_input+0x1be>
  73785. npcb = tcp_alloc(pcb->prio);
  73786. 801de5c: 687b ldr r3, [r7, #4]
  73787. 801de5e: 7d5b ldrb r3, [r3, #21]
  73788. 801de60: 4618 mov r0, r3
  73789. 801de62: f7ff f84d bl 801cf00 <tcp_alloc>
  73790. 801de66: 6178 str r0, [r7, #20]
  73791. if (npcb == NULL) {
  73792. 801de68: 697b ldr r3, [r7, #20]
  73793. 801de6a: 2b00 cmp r3, #0
  73794. 801de6c: d111 bne.n 801de92 <tcp_listen_input+0xae>
  73795. TCP_EVENT_ACCEPT(pcb, NULL, pcb->callback_arg, ERR_MEM, err);
  73796. 801de6e: 687b ldr r3, [r7, #4]
  73797. 801de70: 699b ldr r3, [r3, #24]
  73798. 801de72: 2b00 cmp r3, #0
  73799. 801de74: d00a beq.n 801de8c <tcp_listen_input+0xa8>
  73800. 801de76: 687b ldr r3, [r7, #4]
  73801. 801de78: 699b ldr r3, [r3, #24]
  73802. 801de7a: 687a ldr r2, [r7, #4]
  73803. 801de7c: 6910 ldr r0, [r2, #16]
  73804. 801de7e: f04f 32ff mov.w r2, #4294967295 @ 0xffffffff
  73805. 801de82: 2100 movs r1, #0
  73806. 801de84: 4798 blx r3
  73807. 801de86: 4603 mov r3, r0
  73808. 801de88: 73bb strb r3, [r7, #14]
  73809. return;
  73810. 801de8a: e08b b.n 801dfa4 <tcp_listen_input+0x1c0>
  73811. TCP_EVENT_ACCEPT(pcb, NULL, pcb->callback_arg, ERR_MEM, err);
  73812. 801de8c: 23f0 movs r3, #240 @ 0xf0
  73813. 801de8e: 73bb strb r3, [r7, #14]
  73814. return;
  73815. 801de90: e088 b.n 801dfa4 <tcp_listen_input+0x1c0>
  73816. ip_addr_copy(npcb->local_ip, *ip_current_dest_addr());
  73817. 801de92: 4b50 ldr r3, [pc, #320] @ (801dfd4 <tcp_listen_input+0x1f0>)
  73818. 801de94: 695a ldr r2, [r3, #20]
  73819. 801de96: 697b ldr r3, [r7, #20]
  73820. 801de98: 601a str r2, [r3, #0]
  73821. ip_addr_copy(npcb->remote_ip, *ip_current_src_addr());
  73822. 801de9a: 4b4e ldr r3, [pc, #312] @ (801dfd4 <tcp_listen_input+0x1f0>)
  73823. 801de9c: 691a ldr r2, [r3, #16]
  73824. 801de9e: 697b ldr r3, [r7, #20]
  73825. 801dea0: 605a str r2, [r3, #4]
  73826. npcb->local_port = pcb->local_port;
  73827. 801dea2: 687b ldr r3, [r7, #4]
  73828. 801dea4: 8ada ldrh r2, [r3, #22]
  73829. 801dea6: 697b ldr r3, [r7, #20]
  73830. 801dea8: 82da strh r2, [r3, #22]
  73831. npcb->remote_port = tcphdr->src;
  73832. 801deaa: 4b47 ldr r3, [pc, #284] @ (801dfc8 <tcp_listen_input+0x1e4>)
  73833. 801deac: 681b ldr r3, [r3, #0]
  73834. 801deae: 881b ldrh r3, [r3, #0]
  73835. 801deb0: b29a uxth r2, r3
  73836. 801deb2: 697b ldr r3, [r7, #20]
  73837. 801deb4: 831a strh r2, [r3, #24]
  73838. npcb->state = SYN_RCVD;
  73839. 801deb6: 697b ldr r3, [r7, #20]
  73840. 801deb8: 2203 movs r2, #3
  73841. 801deba: 751a strb r2, [r3, #20]
  73842. npcb->rcv_nxt = seqno + 1;
  73843. 801debc: 4b41 ldr r3, [pc, #260] @ (801dfc4 <tcp_listen_input+0x1e0>)
  73844. 801debe: 681b ldr r3, [r3, #0]
  73845. 801dec0: 1c5a adds r2, r3, #1
  73846. 801dec2: 697b ldr r3, [r7, #20]
  73847. 801dec4: 625a str r2, [r3, #36] @ 0x24
  73848. npcb->rcv_ann_right_edge = npcb->rcv_nxt;
  73849. 801dec6: 697b ldr r3, [r7, #20]
  73850. 801dec8: 6a5a ldr r2, [r3, #36] @ 0x24
  73851. 801deca: 697b ldr r3, [r7, #20]
  73852. 801decc: 62da str r2, [r3, #44] @ 0x2c
  73853. iss = tcp_next_iss(npcb);
  73854. 801dece: 6978 ldr r0, [r7, #20]
  73855. 801ded0: f7ff fa56 bl 801d380 <tcp_next_iss>
  73856. 801ded4: 6138 str r0, [r7, #16]
  73857. npcb->snd_wl2 = iss;
  73858. 801ded6: 697b ldr r3, [r7, #20]
  73859. 801ded8: 693a ldr r2, [r7, #16]
  73860. 801deda: 659a str r2, [r3, #88] @ 0x58
  73861. npcb->snd_nxt = iss;
  73862. 801dedc: 697b ldr r3, [r7, #20]
  73863. 801dede: 693a ldr r2, [r7, #16]
  73864. 801dee0: 651a str r2, [r3, #80] @ 0x50
  73865. npcb->lastack = iss;
  73866. 801dee2: 697b ldr r3, [r7, #20]
  73867. 801dee4: 693a ldr r2, [r7, #16]
  73868. 801dee6: 645a str r2, [r3, #68] @ 0x44
  73869. npcb->snd_lbb = iss;
  73870. 801dee8: 697b ldr r3, [r7, #20]
  73871. 801deea: 693a ldr r2, [r7, #16]
  73872. 801deec: 65da str r2, [r3, #92] @ 0x5c
  73873. npcb->snd_wl1 = seqno - 1;/* initialise to seqno-1 to force window update */
  73874. 801deee: 4b35 ldr r3, [pc, #212] @ (801dfc4 <tcp_listen_input+0x1e0>)
  73875. 801def0: 681b ldr r3, [r3, #0]
  73876. 801def2: 1e5a subs r2, r3, #1
  73877. 801def4: 697b ldr r3, [r7, #20]
  73878. 801def6: 655a str r2, [r3, #84] @ 0x54
  73879. npcb->callback_arg = pcb->callback_arg;
  73880. 801def8: 687b ldr r3, [r7, #4]
  73881. 801defa: 691a ldr r2, [r3, #16]
  73882. 801defc: 697b ldr r3, [r7, #20]
  73883. 801defe: 611a str r2, [r3, #16]
  73884. npcb->listener = pcb;
  73885. 801df00: 697b ldr r3, [r7, #20]
  73886. 801df02: 687a ldr r2, [r7, #4]
  73887. 801df04: 67da str r2, [r3, #124] @ 0x7c
  73888. npcb->so_options = pcb->so_options & SOF_INHERITED;
  73889. 801df06: 687b ldr r3, [r7, #4]
  73890. 801df08: 7a5b ldrb r3, [r3, #9]
  73891. 801df0a: f003 030c and.w r3, r3, #12
  73892. 801df0e: b2da uxtb r2, r3
  73893. 801df10: 697b ldr r3, [r7, #20]
  73894. 801df12: 725a strb r2, [r3, #9]
  73895. npcb->netif_idx = pcb->netif_idx;
  73896. 801df14: 687b ldr r3, [r7, #4]
  73897. 801df16: 7a1a ldrb r2, [r3, #8]
  73898. 801df18: 697b ldr r3, [r7, #20]
  73899. 801df1a: 721a strb r2, [r3, #8]
  73900. TCP_REG_ACTIVE(npcb);
  73901. 801df1c: 4b2e ldr r3, [pc, #184] @ (801dfd8 <tcp_listen_input+0x1f4>)
  73902. 801df1e: 681a ldr r2, [r3, #0]
  73903. 801df20: 697b ldr r3, [r7, #20]
  73904. 801df22: 60da str r2, [r3, #12]
  73905. 801df24: 4a2c ldr r2, [pc, #176] @ (801dfd8 <tcp_listen_input+0x1f4>)
  73906. 801df26: 697b ldr r3, [r7, #20]
  73907. 801df28: 6013 str r3, [r2, #0]
  73908. 801df2a: f003 fd97 bl 8021a5c <tcp_timer_needed>
  73909. 801df2e: 4b2b ldr r3, [pc, #172] @ (801dfdc <tcp_listen_input+0x1f8>)
  73910. 801df30: 2201 movs r2, #1
  73911. 801df32: 701a strb r2, [r3, #0]
  73912. tcp_parseopt(npcb);
  73913. 801df34: 6978 ldr r0, [r7, #20]
  73914. 801df36: f001 fd8b bl 801fa50 <tcp_parseopt>
  73915. npcb->snd_wnd = tcphdr->wnd;
  73916. 801df3a: 4b23 ldr r3, [pc, #140] @ (801dfc8 <tcp_listen_input+0x1e4>)
  73917. 801df3c: 681b ldr r3, [r3, #0]
  73918. 801df3e: 89db ldrh r3, [r3, #14]
  73919. 801df40: b29a uxth r2, r3
  73920. 801df42: 697b ldr r3, [r7, #20]
  73921. 801df44: f8a3 2060 strh.w r2, [r3, #96] @ 0x60
  73922. npcb->snd_wnd_max = npcb->snd_wnd;
  73923. 801df48: 697b ldr r3, [r7, #20]
  73924. 801df4a: f8b3 2060 ldrh.w r2, [r3, #96] @ 0x60
  73925. 801df4e: 697b ldr r3, [r7, #20]
  73926. 801df50: f8a3 2062 strh.w r2, [r3, #98] @ 0x62
  73927. npcb->mss = tcp_eff_send_mss(npcb->mss, &npcb->local_ip, &npcb->remote_ip);
  73928. 801df54: 697b ldr r3, [r7, #20]
  73929. 801df56: 8e5c ldrh r4, [r3, #50] @ 0x32
  73930. 801df58: 697b ldr r3, [r7, #20]
  73931. 801df5a: 3304 adds r3, #4
  73932. 801df5c: 4618 mov r0, r3
  73933. 801df5e: f007 fc77 bl 8025850 <ip4_route>
  73934. 801df62: 4601 mov r1, r0
  73935. 801df64: 697b ldr r3, [r7, #20]
  73936. 801df66: 3304 adds r3, #4
  73937. 801df68: 461a mov r2, r3
  73938. 801df6a: 4620 mov r0, r4
  73939. 801df6c: f7ff fa2e bl 801d3cc <tcp_eff_send_mss_netif>
  73940. 801df70: 4603 mov r3, r0
  73941. 801df72: 461a mov r2, r3
  73942. 801df74: 697b ldr r3, [r7, #20]
  73943. 801df76: 865a strh r2, [r3, #50] @ 0x32
  73944. rc = tcp_enqueue_flags(npcb, TCP_SYN | TCP_ACK);
  73945. 801df78: 2112 movs r1, #18
  73946. 801df7a: 6978 ldr r0, [r7, #20]
  73947. 801df7c: f002 fcfc bl 8020978 <tcp_enqueue_flags>
  73948. 801df80: 4603 mov r3, r0
  73949. 801df82: 73fb strb r3, [r7, #15]
  73950. if (rc != ERR_OK) {
  73951. 801df84: f997 300f ldrsb.w r3, [r7, #15]
  73952. 801df88: 2b00 cmp r3, #0
  73953. 801df8a: d004 beq.n 801df96 <tcp_listen_input+0x1b2>
  73954. tcp_abandon(npcb, 0);
  73955. 801df8c: 2100 movs r1, #0
  73956. 801df8e: 6978 ldr r0, [r7, #20]
  73957. 801df90: f7fd ff3a bl 801be08 <tcp_abandon>
  73958. return;
  73959. 801df94: e006 b.n 801dfa4 <tcp_listen_input+0x1c0>
  73960. tcp_output(npcb);
  73961. 801df96: 6978 ldr r0, [r7, #20]
  73962. 801df98: f002 fddc bl 8020b54 <tcp_output>
  73963. return;
  73964. 801df9c: e001 b.n 801dfa2 <tcp_listen_input+0x1be>
  73965. return;
  73966. 801df9e: bf00 nop
  73967. 801dfa0: e000 b.n 801dfa4 <tcp_listen_input+0x1c0>
  73968. return;
  73969. 801dfa2: bf00 nop
  73970. }
  73971. 801dfa4: 371c adds r7, #28
  73972. 801dfa6: 46bd mov sp, r7
  73973. 801dfa8: bd90 pop {r4, r7, pc}
  73974. 801dfaa: bf00 nop
  73975. 801dfac: 2402afb0 .word 0x2402afb0
  73976. 801dfb0: 0802fd10 .word 0x0802fd10
  73977. 801dfb4: 0802ff08 .word 0x0802ff08
  73978. 801dfb8: 0802fd5c .word 0x0802fd5c
  73979. 801dfbc: 2402afa8 .word 0x2402afa8
  73980. 801dfc0: 2402afae .word 0x2402afae
  73981. 801dfc4: 2402afa4 .word 0x2402afa4
  73982. 801dfc8: 2402af94 .word 0x2402af94
  73983. 801dfcc: 24024428 .word 0x24024428
  73984. 801dfd0: 2402442c .word 0x2402442c
  73985. 801dfd4: 24024418 .word 0x24024418
  73986. 801dfd8: 2402af74 .word 0x2402af74
  73987. 801dfdc: 2402af7c .word 0x2402af7c
  73988. 0801dfe0 <tcp_timewait_input>:
  73989. * @note the segment which arrived is saved in global variables, therefore only the pcb
  73990. * involved is passed as a parameter to this function
  73991. */
  73992. static void
  73993. tcp_timewait_input(struct tcp_pcb *pcb)
  73994. {
  73995. 801dfe0: b580 push {r7, lr}
  73996. 801dfe2: b086 sub sp, #24
  73997. 801dfe4: af04 add r7, sp, #16
  73998. 801dfe6: 6078 str r0, [r7, #4]
  73999. /* RFC 1337: in TIME_WAIT, ignore RST and ACK FINs + any 'acceptable' segments */
  74000. /* RFC 793 3.9 Event Processing - Segment Arrives:
  74001. * - first check sequence number - we skip that one in TIME_WAIT (always
  74002. * acceptable since we only send ACKs)
  74003. * - second check the RST bit (... return) */
  74004. if (flags & TCP_RST) {
  74005. 801dfe8: 4b2f ldr r3, [pc, #188] @ (801e0a8 <tcp_timewait_input+0xc8>)
  74006. 801dfea: 781b ldrb r3, [r3, #0]
  74007. 801dfec: f003 0304 and.w r3, r3, #4
  74008. 801dff0: 2b00 cmp r3, #0
  74009. 801dff2: d153 bne.n 801e09c <tcp_timewait_input+0xbc>
  74010. return;
  74011. }
  74012. LWIP_ASSERT("tcp_timewait_input: invalid pcb", pcb != NULL);
  74013. 801dff4: 687b ldr r3, [r7, #4]
  74014. 801dff6: 2b00 cmp r3, #0
  74015. 801dff8: d106 bne.n 801e008 <tcp_timewait_input+0x28>
  74016. 801dffa: 4b2c ldr r3, [pc, #176] @ (801e0ac <tcp_timewait_input+0xcc>)
  74017. 801dffc: f240 22ee movw r2, #750 @ 0x2ee
  74018. 801e000: 492b ldr r1, [pc, #172] @ (801e0b0 <tcp_timewait_input+0xd0>)
  74019. 801e002: 482c ldr r0, [pc, #176] @ (801e0b4 <tcp_timewait_input+0xd4>)
  74020. 801e004: f00c fc32 bl 802a86c <iprintf>
  74021. /* - fourth, check the SYN bit, */
  74022. if (flags & TCP_SYN) {
  74023. 801e008: 4b27 ldr r3, [pc, #156] @ (801e0a8 <tcp_timewait_input+0xc8>)
  74024. 801e00a: 781b ldrb r3, [r3, #0]
  74025. 801e00c: f003 0302 and.w r3, r3, #2
  74026. 801e010: 2b00 cmp r3, #0
  74027. 801e012: d02a beq.n 801e06a <tcp_timewait_input+0x8a>
  74028. /* If an incoming segment is not acceptable, an acknowledgment
  74029. should be sent in reply */
  74030. if (TCP_SEQ_BETWEEN(seqno, pcb->rcv_nxt, pcb->rcv_nxt + pcb->rcv_wnd)) {
  74031. 801e014: 4b28 ldr r3, [pc, #160] @ (801e0b8 <tcp_timewait_input+0xd8>)
  74032. 801e016: 681a ldr r2, [r3, #0]
  74033. 801e018: 687b ldr r3, [r7, #4]
  74034. 801e01a: 6a5b ldr r3, [r3, #36] @ 0x24
  74035. 801e01c: 1ad3 subs r3, r2, r3
  74036. 801e01e: 2b00 cmp r3, #0
  74037. 801e020: db2d blt.n 801e07e <tcp_timewait_input+0x9e>
  74038. 801e022: 4b25 ldr r3, [pc, #148] @ (801e0b8 <tcp_timewait_input+0xd8>)
  74039. 801e024: 681a ldr r2, [r3, #0]
  74040. 801e026: 687b ldr r3, [r7, #4]
  74041. 801e028: 6a5b ldr r3, [r3, #36] @ 0x24
  74042. 801e02a: 6879 ldr r1, [r7, #4]
  74043. 801e02c: 8d09 ldrh r1, [r1, #40] @ 0x28
  74044. 801e02e: 440b add r3, r1
  74045. 801e030: 1ad3 subs r3, r2, r3
  74046. 801e032: 2b00 cmp r3, #0
  74047. 801e034: dc23 bgt.n 801e07e <tcp_timewait_input+0x9e>
  74048. /* If the SYN is in the window it is an error, send a reset */
  74049. tcp_rst(pcb, ackno, seqno + tcplen, ip_current_dest_addr(),
  74050. 801e036: 4b21 ldr r3, [pc, #132] @ (801e0bc <tcp_timewait_input+0xdc>)
  74051. 801e038: 6819 ldr r1, [r3, #0]
  74052. 801e03a: 4b21 ldr r3, [pc, #132] @ (801e0c0 <tcp_timewait_input+0xe0>)
  74053. 801e03c: 881b ldrh r3, [r3, #0]
  74054. 801e03e: 461a mov r2, r3
  74055. 801e040: 4b1d ldr r3, [pc, #116] @ (801e0b8 <tcp_timewait_input+0xd8>)
  74056. 801e042: 681b ldr r3, [r3, #0]
  74057. 801e044: 18d0 adds r0, r2, r3
  74058. ip_current_src_addr(), tcphdr->dest, tcphdr->src);
  74059. 801e046: 4b1f ldr r3, [pc, #124] @ (801e0c4 <tcp_timewait_input+0xe4>)
  74060. 801e048: 681b ldr r3, [r3, #0]
  74061. tcp_rst(pcb, ackno, seqno + tcplen, ip_current_dest_addr(),
  74062. 801e04a: 885b ldrh r3, [r3, #2]
  74063. 801e04c: b29b uxth r3, r3
  74064. ip_current_src_addr(), tcphdr->dest, tcphdr->src);
  74065. 801e04e: 4a1d ldr r2, [pc, #116] @ (801e0c4 <tcp_timewait_input+0xe4>)
  74066. 801e050: 6812 ldr r2, [r2, #0]
  74067. tcp_rst(pcb, ackno, seqno + tcplen, ip_current_dest_addr(),
  74068. 801e052: 8812 ldrh r2, [r2, #0]
  74069. 801e054: b292 uxth r2, r2
  74070. 801e056: 9202 str r2, [sp, #8]
  74071. 801e058: 9301 str r3, [sp, #4]
  74072. 801e05a: 4b1b ldr r3, [pc, #108] @ (801e0c8 <tcp_timewait_input+0xe8>)
  74073. 801e05c: 9300 str r3, [sp, #0]
  74074. 801e05e: 4b1b ldr r3, [pc, #108] @ (801e0cc <tcp_timewait_input+0xec>)
  74075. 801e060: 4602 mov r2, r0
  74076. 801e062: 6878 ldr r0, [r7, #4]
  74077. 801e064: f003 fb38 bl 80216d8 <tcp_rst>
  74078. return;
  74079. 801e068: e01b b.n 801e0a2 <tcp_timewait_input+0xc2>
  74080. }
  74081. } else if (flags & TCP_FIN) {
  74082. 801e06a: 4b0f ldr r3, [pc, #60] @ (801e0a8 <tcp_timewait_input+0xc8>)
  74083. 801e06c: 781b ldrb r3, [r3, #0]
  74084. 801e06e: f003 0301 and.w r3, r3, #1
  74085. 801e072: 2b00 cmp r3, #0
  74086. 801e074: d003 beq.n 801e07e <tcp_timewait_input+0x9e>
  74087. /* - eighth, check the FIN bit: Remain in the TIME-WAIT state.
  74088. Restart the 2 MSL time-wait timeout.*/
  74089. pcb->tmr = tcp_ticks;
  74090. 801e076: 4b16 ldr r3, [pc, #88] @ (801e0d0 <tcp_timewait_input+0xf0>)
  74091. 801e078: 681a ldr r2, [r3, #0]
  74092. 801e07a: 687b ldr r3, [r7, #4]
  74093. 801e07c: 621a str r2, [r3, #32]
  74094. }
  74095. if ((tcplen > 0)) {
  74096. 801e07e: 4b10 ldr r3, [pc, #64] @ (801e0c0 <tcp_timewait_input+0xe0>)
  74097. 801e080: 881b ldrh r3, [r3, #0]
  74098. 801e082: 2b00 cmp r3, #0
  74099. 801e084: d00c beq.n 801e0a0 <tcp_timewait_input+0xc0>
  74100. /* Acknowledge data, FIN or out-of-window SYN */
  74101. tcp_ack_now(pcb);
  74102. 801e086: 687b ldr r3, [r7, #4]
  74103. 801e088: 8b5b ldrh r3, [r3, #26]
  74104. 801e08a: f043 0302 orr.w r3, r3, #2
  74105. 801e08e: b29a uxth r2, r3
  74106. 801e090: 687b ldr r3, [r7, #4]
  74107. 801e092: 835a strh r2, [r3, #26]
  74108. tcp_output(pcb);
  74109. 801e094: 6878 ldr r0, [r7, #4]
  74110. 801e096: f002 fd5d bl 8020b54 <tcp_output>
  74111. }
  74112. return;
  74113. 801e09a: e001 b.n 801e0a0 <tcp_timewait_input+0xc0>
  74114. return;
  74115. 801e09c: bf00 nop
  74116. 801e09e: e000 b.n 801e0a2 <tcp_timewait_input+0xc2>
  74117. return;
  74118. 801e0a0: bf00 nop
  74119. }
  74120. 801e0a2: 3708 adds r7, #8
  74121. 801e0a4: 46bd mov sp, r7
  74122. 801e0a6: bd80 pop {r7, pc}
  74123. 801e0a8: 2402afb0 .word 0x2402afb0
  74124. 801e0ac: 0802fd10 .word 0x0802fd10
  74125. 801e0b0: 0802ff28 .word 0x0802ff28
  74126. 801e0b4: 0802fd5c .word 0x0802fd5c
  74127. 801e0b8: 2402afa4 .word 0x2402afa4
  74128. 801e0bc: 2402afa8 .word 0x2402afa8
  74129. 801e0c0: 2402afae .word 0x2402afae
  74130. 801e0c4: 2402af94 .word 0x2402af94
  74131. 801e0c8: 24024428 .word 0x24024428
  74132. 801e0cc: 2402442c .word 0x2402442c
  74133. 801e0d0: 2402af68 .word 0x2402af68
  74134. 0801e0d4 <tcp_process>:
  74135. * @note the segment which arrived is saved in global variables, therefore only the pcb
  74136. * involved is passed as a parameter to this function
  74137. */
  74138. static err_t
  74139. tcp_process(struct tcp_pcb *pcb)
  74140. {
  74141. 801e0d4: b590 push {r4, r7, lr}
  74142. 801e0d6: b08d sub sp, #52 @ 0x34
  74143. 801e0d8: af04 add r7, sp, #16
  74144. 801e0da: 6078 str r0, [r7, #4]
  74145. struct tcp_seg *rseg;
  74146. u8_t acceptable = 0;
  74147. 801e0dc: 2300 movs r3, #0
  74148. 801e0de: 77fb strb r3, [r7, #31]
  74149. err_t err;
  74150. err = ERR_OK;
  74151. 801e0e0: 2300 movs r3, #0
  74152. 801e0e2: 77bb strb r3, [r7, #30]
  74153. LWIP_ASSERT("tcp_process: invalid pcb", pcb != NULL);
  74154. 801e0e4: 687b ldr r3, [r7, #4]
  74155. 801e0e6: 2b00 cmp r3, #0
  74156. 801e0e8: d106 bne.n 801e0f8 <tcp_process+0x24>
  74157. 801e0ea: 4b9d ldr r3, [pc, #628] @ (801e360 <tcp_process+0x28c>)
  74158. 801e0ec: f44f 7247 mov.w r2, #796 @ 0x31c
  74159. 801e0f0: 499c ldr r1, [pc, #624] @ (801e364 <tcp_process+0x290>)
  74160. 801e0f2: 489d ldr r0, [pc, #628] @ (801e368 <tcp_process+0x294>)
  74161. 801e0f4: f00c fbba bl 802a86c <iprintf>
  74162. /* Process incoming RST segments. */
  74163. if (flags & TCP_RST) {
  74164. 801e0f8: 4b9c ldr r3, [pc, #624] @ (801e36c <tcp_process+0x298>)
  74165. 801e0fa: 781b ldrb r3, [r3, #0]
  74166. 801e0fc: f003 0304 and.w r3, r3, #4
  74167. 801e100: 2b00 cmp r3, #0
  74168. 801e102: d04e beq.n 801e1a2 <tcp_process+0xce>
  74169. /* First, determine if the reset is acceptable. */
  74170. if (pcb->state == SYN_SENT) {
  74171. 801e104: 687b ldr r3, [r7, #4]
  74172. 801e106: 7d1b ldrb r3, [r3, #20]
  74173. 801e108: 2b02 cmp r3, #2
  74174. 801e10a: d108 bne.n 801e11e <tcp_process+0x4a>
  74175. /* "In the SYN-SENT state (a RST received in response to an initial SYN),
  74176. the RST is acceptable if the ACK field acknowledges the SYN." */
  74177. if (ackno == pcb->snd_nxt) {
  74178. 801e10c: 687b ldr r3, [r7, #4]
  74179. 801e10e: 6d1a ldr r2, [r3, #80] @ 0x50
  74180. 801e110: 4b97 ldr r3, [pc, #604] @ (801e370 <tcp_process+0x29c>)
  74181. 801e112: 681b ldr r3, [r3, #0]
  74182. 801e114: 429a cmp r2, r3
  74183. 801e116: d123 bne.n 801e160 <tcp_process+0x8c>
  74184. acceptable = 1;
  74185. 801e118: 2301 movs r3, #1
  74186. 801e11a: 77fb strb r3, [r7, #31]
  74187. 801e11c: e020 b.n 801e160 <tcp_process+0x8c>
  74188. }
  74189. } else {
  74190. /* "In all states except SYN-SENT, all reset (RST) segments are validated
  74191. by checking their SEQ-fields." */
  74192. if (seqno == pcb->rcv_nxt) {
  74193. 801e11e: 687b ldr r3, [r7, #4]
  74194. 801e120: 6a5a ldr r2, [r3, #36] @ 0x24
  74195. 801e122: 4b94 ldr r3, [pc, #592] @ (801e374 <tcp_process+0x2a0>)
  74196. 801e124: 681b ldr r3, [r3, #0]
  74197. 801e126: 429a cmp r2, r3
  74198. 801e128: d102 bne.n 801e130 <tcp_process+0x5c>
  74199. acceptable = 1;
  74200. 801e12a: 2301 movs r3, #1
  74201. 801e12c: 77fb strb r3, [r7, #31]
  74202. 801e12e: e017 b.n 801e160 <tcp_process+0x8c>
  74203. } else if (TCP_SEQ_BETWEEN(seqno, pcb->rcv_nxt,
  74204. 801e130: 4b90 ldr r3, [pc, #576] @ (801e374 <tcp_process+0x2a0>)
  74205. 801e132: 681a ldr r2, [r3, #0]
  74206. 801e134: 687b ldr r3, [r7, #4]
  74207. 801e136: 6a5b ldr r3, [r3, #36] @ 0x24
  74208. 801e138: 1ad3 subs r3, r2, r3
  74209. 801e13a: 2b00 cmp r3, #0
  74210. 801e13c: db10 blt.n 801e160 <tcp_process+0x8c>
  74211. 801e13e: 4b8d ldr r3, [pc, #564] @ (801e374 <tcp_process+0x2a0>)
  74212. 801e140: 681a ldr r2, [r3, #0]
  74213. 801e142: 687b ldr r3, [r7, #4]
  74214. 801e144: 6a5b ldr r3, [r3, #36] @ 0x24
  74215. 801e146: 6879 ldr r1, [r7, #4]
  74216. 801e148: 8d09 ldrh r1, [r1, #40] @ 0x28
  74217. 801e14a: 440b add r3, r1
  74218. 801e14c: 1ad3 subs r3, r2, r3
  74219. 801e14e: 2b00 cmp r3, #0
  74220. 801e150: dc06 bgt.n 801e160 <tcp_process+0x8c>
  74221. pcb->rcv_nxt + pcb->rcv_wnd)) {
  74222. /* If the sequence number is inside the window, we send a challenge ACK
  74223. and wait for a re-send with matching sequence number.
  74224. This follows RFC 5961 section 3.2 and addresses CVE-2004-0230
  74225. (RST spoofing attack), which is present in RFC 793 RST handling. */
  74226. tcp_ack_now(pcb);
  74227. 801e152: 687b ldr r3, [r7, #4]
  74228. 801e154: 8b5b ldrh r3, [r3, #26]
  74229. 801e156: f043 0302 orr.w r3, r3, #2
  74230. 801e15a: b29a uxth r2, r3
  74231. 801e15c: 687b ldr r3, [r7, #4]
  74232. 801e15e: 835a strh r2, [r3, #26]
  74233. }
  74234. }
  74235. if (acceptable) {
  74236. 801e160: 7ffb ldrb r3, [r7, #31]
  74237. 801e162: 2b00 cmp r3, #0
  74238. 801e164: d01b beq.n 801e19e <tcp_process+0xca>
  74239. LWIP_DEBUGF(TCP_INPUT_DEBUG, ("tcp_process: Connection RESET\n"));
  74240. LWIP_ASSERT("tcp_input: pcb->state != CLOSED", pcb->state != CLOSED);
  74241. 801e166: 687b ldr r3, [r7, #4]
  74242. 801e168: 7d1b ldrb r3, [r3, #20]
  74243. 801e16a: 2b00 cmp r3, #0
  74244. 801e16c: d106 bne.n 801e17c <tcp_process+0xa8>
  74245. 801e16e: 4b7c ldr r3, [pc, #496] @ (801e360 <tcp_process+0x28c>)
  74246. 801e170: f44f 724e mov.w r2, #824 @ 0x338
  74247. 801e174: 4980 ldr r1, [pc, #512] @ (801e378 <tcp_process+0x2a4>)
  74248. 801e176: 487c ldr r0, [pc, #496] @ (801e368 <tcp_process+0x294>)
  74249. 801e178: f00c fb78 bl 802a86c <iprintf>
  74250. recv_flags |= TF_RESET;
  74251. 801e17c: 4b7f ldr r3, [pc, #508] @ (801e37c <tcp_process+0x2a8>)
  74252. 801e17e: 781b ldrb r3, [r3, #0]
  74253. 801e180: f043 0308 orr.w r3, r3, #8
  74254. 801e184: b2da uxtb r2, r3
  74255. 801e186: 4b7d ldr r3, [pc, #500] @ (801e37c <tcp_process+0x2a8>)
  74256. 801e188: 701a strb r2, [r3, #0]
  74257. tcp_clear_flags(pcb, TF_ACK_DELAY);
  74258. 801e18a: 687b ldr r3, [r7, #4]
  74259. 801e18c: 8b5b ldrh r3, [r3, #26]
  74260. 801e18e: f023 0301 bic.w r3, r3, #1
  74261. 801e192: b29a uxth r2, r3
  74262. 801e194: 687b ldr r3, [r7, #4]
  74263. 801e196: 835a strh r2, [r3, #26]
  74264. return ERR_RST;
  74265. 801e198: f06f 030d mvn.w r3, #13
  74266. 801e19c: e37a b.n 801e894 <tcp_process+0x7c0>
  74267. } else {
  74268. LWIP_DEBUGF(TCP_INPUT_DEBUG, ("tcp_process: unacceptable reset seqno %"U32_F" rcv_nxt %"U32_F"\n",
  74269. seqno, pcb->rcv_nxt));
  74270. LWIP_DEBUGF(TCP_DEBUG, ("tcp_process: unacceptable reset seqno %"U32_F" rcv_nxt %"U32_F"\n",
  74271. seqno, pcb->rcv_nxt));
  74272. return ERR_OK;
  74273. 801e19e: 2300 movs r3, #0
  74274. 801e1a0: e378 b.n 801e894 <tcp_process+0x7c0>
  74275. }
  74276. }
  74277. if ((flags & TCP_SYN) && (pcb->state != SYN_SENT && pcb->state != SYN_RCVD)) {
  74278. 801e1a2: 4b72 ldr r3, [pc, #456] @ (801e36c <tcp_process+0x298>)
  74279. 801e1a4: 781b ldrb r3, [r3, #0]
  74280. 801e1a6: f003 0302 and.w r3, r3, #2
  74281. 801e1aa: 2b00 cmp r3, #0
  74282. 801e1ac: d010 beq.n 801e1d0 <tcp_process+0xfc>
  74283. 801e1ae: 687b ldr r3, [r7, #4]
  74284. 801e1b0: 7d1b ldrb r3, [r3, #20]
  74285. 801e1b2: 2b02 cmp r3, #2
  74286. 801e1b4: d00c beq.n 801e1d0 <tcp_process+0xfc>
  74287. 801e1b6: 687b ldr r3, [r7, #4]
  74288. 801e1b8: 7d1b ldrb r3, [r3, #20]
  74289. 801e1ba: 2b03 cmp r3, #3
  74290. 801e1bc: d008 beq.n 801e1d0 <tcp_process+0xfc>
  74291. /* Cope with new connection attempt after remote end crashed */
  74292. tcp_ack_now(pcb);
  74293. 801e1be: 687b ldr r3, [r7, #4]
  74294. 801e1c0: 8b5b ldrh r3, [r3, #26]
  74295. 801e1c2: f043 0302 orr.w r3, r3, #2
  74296. 801e1c6: b29a uxth r2, r3
  74297. 801e1c8: 687b ldr r3, [r7, #4]
  74298. 801e1ca: 835a strh r2, [r3, #26]
  74299. return ERR_OK;
  74300. 801e1cc: 2300 movs r3, #0
  74301. 801e1ce: e361 b.n 801e894 <tcp_process+0x7c0>
  74302. }
  74303. if ((pcb->flags & TF_RXCLOSED) == 0) {
  74304. 801e1d0: 687b ldr r3, [r7, #4]
  74305. 801e1d2: 8b5b ldrh r3, [r3, #26]
  74306. 801e1d4: f003 0310 and.w r3, r3, #16
  74307. 801e1d8: 2b00 cmp r3, #0
  74308. 801e1da: d103 bne.n 801e1e4 <tcp_process+0x110>
  74309. /* Update the PCB (in)activity timer unless rx is closed (see tcp_shutdown) */
  74310. pcb->tmr = tcp_ticks;
  74311. 801e1dc: 4b68 ldr r3, [pc, #416] @ (801e380 <tcp_process+0x2ac>)
  74312. 801e1de: 681a ldr r2, [r3, #0]
  74313. 801e1e0: 687b ldr r3, [r7, #4]
  74314. 801e1e2: 621a str r2, [r3, #32]
  74315. }
  74316. pcb->keep_cnt_sent = 0;
  74317. 801e1e4: 687b ldr r3, [r7, #4]
  74318. 801e1e6: 2200 movs r2, #0
  74319. 801e1e8: f883 209b strb.w r2, [r3, #155] @ 0x9b
  74320. pcb->persist_probe = 0;
  74321. 801e1ec: 687b ldr r3, [r7, #4]
  74322. 801e1ee: 2200 movs r2, #0
  74323. 801e1f0: f883 209a strb.w r2, [r3, #154] @ 0x9a
  74324. tcp_parseopt(pcb);
  74325. 801e1f4: 6878 ldr r0, [r7, #4]
  74326. 801e1f6: f001 fc2b bl 801fa50 <tcp_parseopt>
  74327. /* Do different things depending on the TCP state. */
  74328. switch (pcb->state) {
  74329. 801e1fa: 687b ldr r3, [r7, #4]
  74330. 801e1fc: 7d1b ldrb r3, [r3, #20]
  74331. 801e1fe: 3b02 subs r3, #2
  74332. 801e200: 2b07 cmp r3, #7
  74333. 801e202: f200 8337 bhi.w 801e874 <tcp_process+0x7a0>
  74334. 801e206: a201 add r2, pc, #4 @ (adr r2, 801e20c <tcp_process+0x138>)
  74335. 801e208: f852 f023 ldr.w pc, [r2, r3, lsl #2]
  74336. 801e20c: 0801e22d .word 0x0801e22d
  74337. 801e210: 0801e45d .word 0x0801e45d
  74338. 801e214: 0801e5d5 .word 0x0801e5d5
  74339. 801e218: 0801e5ff .word 0x0801e5ff
  74340. 801e21c: 0801e723 .word 0x0801e723
  74341. 801e220: 0801e5d5 .word 0x0801e5d5
  74342. 801e224: 0801e7af .word 0x0801e7af
  74343. 801e228: 0801e83f .word 0x0801e83f
  74344. case SYN_SENT:
  74345. LWIP_DEBUGF(TCP_INPUT_DEBUG, ("SYN-SENT: ackno %"U32_F" pcb->snd_nxt %"U32_F" unacked %"U32_F"\n", ackno,
  74346. pcb->snd_nxt, lwip_ntohl(pcb->unacked->tcphdr->seqno)));
  74347. /* received SYN ACK with expected sequence number? */
  74348. if ((flags & TCP_ACK) && (flags & TCP_SYN)
  74349. 801e22c: 4b4f ldr r3, [pc, #316] @ (801e36c <tcp_process+0x298>)
  74350. 801e22e: 781b ldrb r3, [r3, #0]
  74351. 801e230: f003 0310 and.w r3, r3, #16
  74352. 801e234: 2b00 cmp r3, #0
  74353. 801e236: f000 80e4 beq.w 801e402 <tcp_process+0x32e>
  74354. 801e23a: 4b4c ldr r3, [pc, #304] @ (801e36c <tcp_process+0x298>)
  74355. 801e23c: 781b ldrb r3, [r3, #0]
  74356. 801e23e: f003 0302 and.w r3, r3, #2
  74357. 801e242: 2b00 cmp r3, #0
  74358. 801e244: f000 80dd beq.w 801e402 <tcp_process+0x32e>
  74359. && (ackno == pcb->lastack + 1)) {
  74360. 801e248: 687b ldr r3, [r7, #4]
  74361. 801e24a: 6c5b ldr r3, [r3, #68] @ 0x44
  74362. 801e24c: 1c5a adds r2, r3, #1
  74363. 801e24e: 4b48 ldr r3, [pc, #288] @ (801e370 <tcp_process+0x29c>)
  74364. 801e250: 681b ldr r3, [r3, #0]
  74365. 801e252: 429a cmp r2, r3
  74366. 801e254: f040 80d5 bne.w 801e402 <tcp_process+0x32e>
  74367. pcb->rcv_nxt = seqno + 1;
  74368. 801e258: 4b46 ldr r3, [pc, #280] @ (801e374 <tcp_process+0x2a0>)
  74369. 801e25a: 681b ldr r3, [r3, #0]
  74370. 801e25c: 1c5a adds r2, r3, #1
  74371. 801e25e: 687b ldr r3, [r7, #4]
  74372. 801e260: 625a str r2, [r3, #36] @ 0x24
  74373. pcb->rcv_ann_right_edge = pcb->rcv_nxt;
  74374. 801e262: 687b ldr r3, [r7, #4]
  74375. 801e264: 6a5a ldr r2, [r3, #36] @ 0x24
  74376. 801e266: 687b ldr r3, [r7, #4]
  74377. 801e268: 62da str r2, [r3, #44] @ 0x2c
  74378. pcb->lastack = ackno;
  74379. 801e26a: 4b41 ldr r3, [pc, #260] @ (801e370 <tcp_process+0x29c>)
  74380. 801e26c: 681a ldr r2, [r3, #0]
  74381. 801e26e: 687b ldr r3, [r7, #4]
  74382. 801e270: 645a str r2, [r3, #68] @ 0x44
  74383. pcb->snd_wnd = tcphdr->wnd;
  74384. 801e272: 4b44 ldr r3, [pc, #272] @ (801e384 <tcp_process+0x2b0>)
  74385. 801e274: 681b ldr r3, [r3, #0]
  74386. 801e276: 89db ldrh r3, [r3, #14]
  74387. 801e278: b29a uxth r2, r3
  74388. 801e27a: 687b ldr r3, [r7, #4]
  74389. 801e27c: f8a3 2060 strh.w r2, [r3, #96] @ 0x60
  74390. pcb->snd_wnd_max = pcb->snd_wnd;
  74391. 801e280: 687b ldr r3, [r7, #4]
  74392. 801e282: f8b3 2060 ldrh.w r2, [r3, #96] @ 0x60
  74393. 801e286: 687b ldr r3, [r7, #4]
  74394. 801e288: f8a3 2062 strh.w r2, [r3, #98] @ 0x62
  74395. pcb->snd_wl1 = seqno - 1; /* initialise to seqno - 1 to force window update */
  74396. 801e28c: 4b39 ldr r3, [pc, #228] @ (801e374 <tcp_process+0x2a0>)
  74397. 801e28e: 681b ldr r3, [r3, #0]
  74398. 801e290: 1e5a subs r2, r3, #1
  74399. 801e292: 687b ldr r3, [r7, #4]
  74400. 801e294: 655a str r2, [r3, #84] @ 0x54
  74401. pcb->state = ESTABLISHED;
  74402. 801e296: 687b ldr r3, [r7, #4]
  74403. 801e298: 2204 movs r2, #4
  74404. 801e29a: 751a strb r2, [r3, #20]
  74405. #if TCP_CALCULATE_EFF_SEND_MSS
  74406. pcb->mss = tcp_eff_send_mss(pcb->mss, &pcb->local_ip, &pcb->remote_ip);
  74407. 801e29c: 687b ldr r3, [r7, #4]
  74408. 801e29e: 8e5c ldrh r4, [r3, #50] @ 0x32
  74409. 801e2a0: 687b ldr r3, [r7, #4]
  74410. 801e2a2: 3304 adds r3, #4
  74411. 801e2a4: 4618 mov r0, r3
  74412. 801e2a6: f007 fad3 bl 8025850 <ip4_route>
  74413. 801e2aa: 4601 mov r1, r0
  74414. 801e2ac: 687b ldr r3, [r7, #4]
  74415. 801e2ae: 3304 adds r3, #4
  74416. 801e2b0: 461a mov r2, r3
  74417. 801e2b2: 4620 mov r0, r4
  74418. 801e2b4: f7ff f88a bl 801d3cc <tcp_eff_send_mss_netif>
  74419. 801e2b8: 4603 mov r3, r0
  74420. 801e2ba: 461a mov r2, r3
  74421. 801e2bc: 687b ldr r3, [r7, #4]
  74422. 801e2be: 865a strh r2, [r3, #50] @ 0x32
  74423. #endif /* TCP_CALCULATE_EFF_SEND_MSS */
  74424. pcb->cwnd = LWIP_TCP_CALC_INITIAL_CWND(pcb->mss);
  74425. 801e2c0: 687b ldr r3, [r7, #4]
  74426. 801e2c2: 8e5b ldrh r3, [r3, #50] @ 0x32
  74427. 801e2c4: 009a lsls r2, r3, #2
  74428. 801e2c6: 687b ldr r3, [r7, #4]
  74429. 801e2c8: 8e5b ldrh r3, [r3, #50] @ 0x32
  74430. 801e2ca: 005b lsls r3, r3, #1
  74431. 801e2cc: f241 111c movw r1, #4380 @ 0x111c
  74432. 801e2d0: 428b cmp r3, r1
  74433. 801e2d2: bf38 it cc
  74434. 801e2d4: 460b movcc r3, r1
  74435. 801e2d6: 429a cmp r2, r3
  74436. 801e2d8: d204 bcs.n 801e2e4 <tcp_process+0x210>
  74437. 801e2da: 687b ldr r3, [r7, #4]
  74438. 801e2dc: 8e5b ldrh r3, [r3, #50] @ 0x32
  74439. 801e2de: 009b lsls r3, r3, #2
  74440. 801e2e0: b29b uxth r3, r3
  74441. 801e2e2: e00d b.n 801e300 <tcp_process+0x22c>
  74442. 801e2e4: 687b ldr r3, [r7, #4]
  74443. 801e2e6: 8e5b ldrh r3, [r3, #50] @ 0x32
  74444. 801e2e8: 005b lsls r3, r3, #1
  74445. 801e2ea: f241 121c movw r2, #4380 @ 0x111c
  74446. 801e2ee: 4293 cmp r3, r2
  74447. 801e2f0: d904 bls.n 801e2fc <tcp_process+0x228>
  74448. 801e2f2: 687b ldr r3, [r7, #4]
  74449. 801e2f4: 8e5b ldrh r3, [r3, #50] @ 0x32
  74450. 801e2f6: 005b lsls r3, r3, #1
  74451. 801e2f8: b29b uxth r3, r3
  74452. 801e2fa: e001 b.n 801e300 <tcp_process+0x22c>
  74453. 801e2fc: f241 131c movw r3, #4380 @ 0x111c
  74454. 801e300: 687a ldr r2, [r7, #4]
  74455. 801e302: f8a2 3048 strh.w r3, [r2, #72] @ 0x48
  74456. LWIP_DEBUGF(TCP_CWND_DEBUG, ("tcp_process (SENT): cwnd %"TCPWNDSIZE_F
  74457. " ssthresh %"TCPWNDSIZE_F"\n",
  74458. pcb->cwnd, pcb->ssthresh));
  74459. LWIP_ASSERT("pcb->snd_queuelen > 0", (pcb->snd_queuelen > 0));
  74460. 801e306: 687b ldr r3, [r7, #4]
  74461. 801e308: f8b3 3066 ldrh.w r3, [r3, #102] @ 0x66
  74462. 801e30c: 2b00 cmp r3, #0
  74463. 801e30e: d106 bne.n 801e31e <tcp_process+0x24a>
  74464. 801e310: 4b13 ldr r3, [pc, #76] @ (801e360 <tcp_process+0x28c>)
  74465. 801e312: f44f 725b mov.w r2, #876 @ 0x36c
  74466. 801e316: 491c ldr r1, [pc, #112] @ (801e388 <tcp_process+0x2b4>)
  74467. 801e318: 4813 ldr r0, [pc, #76] @ (801e368 <tcp_process+0x294>)
  74468. 801e31a: f00c faa7 bl 802a86c <iprintf>
  74469. --pcb->snd_queuelen;
  74470. 801e31e: 687b ldr r3, [r7, #4]
  74471. 801e320: f8b3 3066 ldrh.w r3, [r3, #102] @ 0x66
  74472. 801e324: 3b01 subs r3, #1
  74473. 801e326: b29a uxth r2, r3
  74474. 801e328: 687b ldr r3, [r7, #4]
  74475. 801e32a: f8a3 2066 strh.w r2, [r3, #102] @ 0x66
  74476. LWIP_DEBUGF(TCP_QLEN_DEBUG, ("tcp_process: SYN-SENT --queuelen %"TCPWNDSIZE_F"\n", (tcpwnd_size_t)pcb->snd_queuelen));
  74477. rseg = pcb->unacked;
  74478. 801e32e: 687b ldr r3, [r7, #4]
  74479. 801e330: 6f1b ldr r3, [r3, #112] @ 0x70
  74480. 801e332: 617b str r3, [r7, #20]
  74481. if (rseg == NULL) {
  74482. 801e334: 697b ldr r3, [r7, #20]
  74483. 801e336: 2b00 cmp r3, #0
  74484. 801e338: d12a bne.n 801e390 <tcp_process+0x2bc>
  74485. /* might happen if tcp_output fails in tcp_rexmit_rto()
  74486. in which case the segment is on the unsent list */
  74487. rseg = pcb->unsent;
  74488. 801e33a: 687b ldr r3, [r7, #4]
  74489. 801e33c: 6edb ldr r3, [r3, #108] @ 0x6c
  74490. 801e33e: 617b str r3, [r7, #20]
  74491. LWIP_ASSERT("no segment to free", rseg != NULL);
  74492. 801e340: 697b ldr r3, [r7, #20]
  74493. 801e342: 2b00 cmp r3, #0
  74494. 801e344: d106 bne.n 801e354 <tcp_process+0x280>
  74495. 801e346: 4b06 ldr r3, [pc, #24] @ (801e360 <tcp_process+0x28c>)
  74496. 801e348: f44f 725d mov.w r2, #884 @ 0x374
  74497. 801e34c: 490f ldr r1, [pc, #60] @ (801e38c <tcp_process+0x2b8>)
  74498. 801e34e: 4806 ldr r0, [pc, #24] @ (801e368 <tcp_process+0x294>)
  74499. 801e350: f00c fa8c bl 802a86c <iprintf>
  74500. pcb->unsent = rseg->next;
  74501. 801e354: 697b ldr r3, [r7, #20]
  74502. 801e356: 681a ldr r2, [r3, #0]
  74503. 801e358: 687b ldr r3, [r7, #4]
  74504. 801e35a: 66da str r2, [r3, #108] @ 0x6c
  74505. 801e35c: e01c b.n 801e398 <tcp_process+0x2c4>
  74506. 801e35e: bf00 nop
  74507. 801e360: 0802fd10 .word 0x0802fd10
  74508. 801e364: 0802ff48 .word 0x0802ff48
  74509. 801e368: 0802fd5c .word 0x0802fd5c
  74510. 801e36c: 2402afb0 .word 0x2402afb0
  74511. 801e370: 2402afa8 .word 0x2402afa8
  74512. 801e374: 2402afa4 .word 0x2402afa4
  74513. 801e378: 0802ff64 .word 0x0802ff64
  74514. 801e37c: 2402afb1 .word 0x2402afb1
  74515. 801e380: 2402af68 .word 0x2402af68
  74516. 801e384: 2402af94 .word 0x2402af94
  74517. 801e388: 0802ff84 .word 0x0802ff84
  74518. 801e38c: 0802ff9c .word 0x0802ff9c
  74519. } else {
  74520. pcb->unacked = rseg->next;
  74521. 801e390: 697b ldr r3, [r7, #20]
  74522. 801e392: 681a ldr r2, [r3, #0]
  74523. 801e394: 687b ldr r3, [r7, #4]
  74524. 801e396: 671a str r2, [r3, #112] @ 0x70
  74525. }
  74526. tcp_seg_free(rseg);
  74527. 801e398: 6978 ldr r0, [r7, #20]
  74528. 801e39a: f7fe fc48 bl 801cc2e <tcp_seg_free>
  74529. /* If there's nothing left to acknowledge, stop the retransmit
  74530. timer, otherwise reset it to start again */
  74531. if (pcb->unacked == NULL) {
  74532. 801e39e: 687b ldr r3, [r7, #4]
  74533. 801e3a0: 6f1b ldr r3, [r3, #112] @ 0x70
  74534. 801e3a2: 2b00 cmp r3, #0
  74535. 801e3a4: d104 bne.n 801e3b0 <tcp_process+0x2dc>
  74536. pcb->rtime = -1;
  74537. 801e3a6: 687b ldr r3, [r7, #4]
  74538. 801e3a8: f64f 72ff movw r2, #65535 @ 0xffff
  74539. 801e3ac: 861a strh r2, [r3, #48] @ 0x30
  74540. 801e3ae: e006 b.n 801e3be <tcp_process+0x2ea>
  74541. } else {
  74542. pcb->rtime = 0;
  74543. 801e3b0: 687b ldr r3, [r7, #4]
  74544. 801e3b2: 2200 movs r2, #0
  74545. 801e3b4: 861a strh r2, [r3, #48] @ 0x30
  74546. pcb->nrtx = 0;
  74547. 801e3b6: 687b ldr r3, [r7, #4]
  74548. 801e3b8: 2200 movs r2, #0
  74549. 801e3ba: f883 2042 strb.w r2, [r3, #66] @ 0x42
  74550. }
  74551. /* Call the user specified function to call when successfully
  74552. * connected. */
  74553. TCP_EVENT_CONNECTED(pcb, ERR_OK, err);
  74554. 801e3be: 687b ldr r3, [r7, #4]
  74555. 801e3c0: f8d3 3088 ldr.w r3, [r3, #136] @ 0x88
  74556. 801e3c4: 2b00 cmp r3, #0
  74557. 801e3c6: d00a beq.n 801e3de <tcp_process+0x30a>
  74558. 801e3c8: 687b ldr r3, [r7, #4]
  74559. 801e3ca: f8d3 3088 ldr.w r3, [r3, #136] @ 0x88
  74560. 801e3ce: 687a ldr r2, [r7, #4]
  74561. 801e3d0: 6910 ldr r0, [r2, #16]
  74562. 801e3d2: 2200 movs r2, #0
  74563. 801e3d4: 6879 ldr r1, [r7, #4]
  74564. 801e3d6: 4798 blx r3
  74565. 801e3d8: 4603 mov r3, r0
  74566. 801e3da: 77bb strb r3, [r7, #30]
  74567. 801e3dc: e001 b.n 801e3e2 <tcp_process+0x30e>
  74568. 801e3de: 2300 movs r3, #0
  74569. 801e3e0: 77bb strb r3, [r7, #30]
  74570. if (err == ERR_ABRT) {
  74571. 801e3e2: f997 301e ldrsb.w r3, [r7, #30]
  74572. 801e3e6: f113 0f0d cmn.w r3, #13
  74573. 801e3ea: d102 bne.n 801e3f2 <tcp_process+0x31e>
  74574. return ERR_ABRT;
  74575. 801e3ec: f06f 030c mvn.w r3, #12
  74576. 801e3f0: e250 b.n 801e894 <tcp_process+0x7c0>
  74577. }
  74578. tcp_ack_now(pcb);
  74579. 801e3f2: 687b ldr r3, [r7, #4]
  74580. 801e3f4: 8b5b ldrh r3, [r3, #26]
  74581. 801e3f6: f043 0302 orr.w r3, r3, #2
  74582. 801e3fa: b29a uxth r2, r3
  74583. 801e3fc: 687b ldr r3, [r7, #4]
  74584. 801e3fe: 835a strh r2, [r3, #26]
  74585. if (pcb->nrtx < TCP_SYNMAXRTX) {
  74586. pcb->rtime = 0;
  74587. tcp_rexmit_rto(pcb);
  74588. }
  74589. }
  74590. break;
  74591. 801e400: e23a b.n 801e878 <tcp_process+0x7a4>
  74592. else if (flags & TCP_ACK) {
  74593. 801e402: 4b98 ldr r3, [pc, #608] @ (801e664 <tcp_process+0x590>)
  74594. 801e404: 781b ldrb r3, [r3, #0]
  74595. 801e406: f003 0310 and.w r3, r3, #16
  74596. 801e40a: 2b00 cmp r3, #0
  74597. 801e40c: f000 8234 beq.w 801e878 <tcp_process+0x7a4>
  74598. tcp_rst(pcb, ackno, seqno + tcplen, ip_current_dest_addr(),
  74599. 801e410: 4b95 ldr r3, [pc, #596] @ (801e668 <tcp_process+0x594>)
  74600. 801e412: 6819 ldr r1, [r3, #0]
  74601. 801e414: 4b95 ldr r3, [pc, #596] @ (801e66c <tcp_process+0x598>)
  74602. 801e416: 881b ldrh r3, [r3, #0]
  74603. 801e418: 461a mov r2, r3
  74604. 801e41a: 4b95 ldr r3, [pc, #596] @ (801e670 <tcp_process+0x59c>)
  74605. 801e41c: 681b ldr r3, [r3, #0]
  74606. 801e41e: 18d0 adds r0, r2, r3
  74607. ip_current_src_addr(), tcphdr->dest, tcphdr->src);
  74608. 801e420: 4b94 ldr r3, [pc, #592] @ (801e674 <tcp_process+0x5a0>)
  74609. 801e422: 681b ldr r3, [r3, #0]
  74610. tcp_rst(pcb, ackno, seqno + tcplen, ip_current_dest_addr(),
  74611. 801e424: 885b ldrh r3, [r3, #2]
  74612. 801e426: b29b uxth r3, r3
  74613. ip_current_src_addr(), tcphdr->dest, tcphdr->src);
  74614. 801e428: 4a92 ldr r2, [pc, #584] @ (801e674 <tcp_process+0x5a0>)
  74615. 801e42a: 6812 ldr r2, [r2, #0]
  74616. tcp_rst(pcb, ackno, seqno + tcplen, ip_current_dest_addr(),
  74617. 801e42c: 8812 ldrh r2, [r2, #0]
  74618. 801e42e: b292 uxth r2, r2
  74619. 801e430: 9202 str r2, [sp, #8]
  74620. 801e432: 9301 str r3, [sp, #4]
  74621. 801e434: 4b90 ldr r3, [pc, #576] @ (801e678 <tcp_process+0x5a4>)
  74622. 801e436: 9300 str r3, [sp, #0]
  74623. 801e438: 4b90 ldr r3, [pc, #576] @ (801e67c <tcp_process+0x5a8>)
  74624. 801e43a: 4602 mov r2, r0
  74625. 801e43c: 6878 ldr r0, [r7, #4]
  74626. 801e43e: f003 f94b bl 80216d8 <tcp_rst>
  74627. if (pcb->nrtx < TCP_SYNMAXRTX) {
  74628. 801e442: 687b ldr r3, [r7, #4]
  74629. 801e444: f893 3042 ldrb.w r3, [r3, #66] @ 0x42
  74630. 801e448: 2b05 cmp r3, #5
  74631. 801e44a: f200 8215 bhi.w 801e878 <tcp_process+0x7a4>
  74632. pcb->rtime = 0;
  74633. 801e44e: 687b ldr r3, [r7, #4]
  74634. 801e450: 2200 movs r2, #0
  74635. 801e452: 861a strh r2, [r3, #48] @ 0x30
  74636. tcp_rexmit_rto(pcb);
  74637. 801e454: 6878 ldr r0, [r7, #4]
  74638. 801e456: f002 ff17 bl 8021288 <tcp_rexmit_rto>
  74639. break;
  74640. 801e45a: e20d b.n 801e878 <tcp_process+0x7a4>
  74641. case SYN_RCVD:
  74642. if (flags & TCP_ACK) {
  74643. 801e45c: 4b81 ldr r3, [pc, #516] @ (801e664 <tcp_process+0x590>)
  74644. 801e45e: 781b ldrb r3, [r3, #0]
  74645. 801e460: f003 0310 and.w r3, r3, #16
  74646. 801e464: 2b00 cmp r3, #0
  74647. 801e466: f000 80a1 beq.w 801e5ac <tcp_process+0x4d8>
  74648. /* expected ACK number? */
  74649. if (TCP_SEQ_BETWEEN(ackno, pcb->lastack + 1, pcb->snd_nxt)) {
  74650. 801e46a: 4b7f ldr r3, [pc, #508] @ (801e668 <tcp_process+0x594>)
  74651. 801e46c: 681a ldr r2, [r3, #0]
  74652. 801e46e: 687b ldr r3, [r7, #4]
  74653. 801e470: 6c5b ldr r3, [r3, #68] @ 0x44
  74654. 801e472: 1ad3 subs r3, r2, r3
  74655. 801e474: 3b01 subs r3, #1
  74656. 801e476: 2b00 cmp r3, #0
  74657. 801e478: db7e blt.n 801e578 <tcp_process+0x4a4>
  74658. 801e47a: 4b7b ldr r3, [pc, #492] @ (801e668 <tcp_process+0x594>)
  74659. 801e47c: 681a ldr r2, [r3, #0]
  74660. 801e47e: 687b ldr r3, [r7, #4]
  74661. 801e480: 6d1b ldr r3, [r3, #80] @ 0x50
  74662. 801e482: 1ad3 subs r3, r2, r3
  74663. 801e484: 2b00 cmp r3, #0
  74664. 801e486: dc77 bgt.n 801e578 <tcp_process+0x4a4>
  74665. pcb->state = ESTABLISHED;
  74666. 801e488: 687b ldr r3, [r7, #4]
  74667. 801e48a: 2204 movs r2, #4
  74668. 801e48c: 751a strb r2, [r3, #20]
  74669. LWIP_DEBUGF(TCP_DEBUG, ("TCP connection established %"U16_F" -> %"U16_F".\n", inseg.tcphdr->src, inseg.tcphdr->dest));
  74670. #if LWIP_CALLBACK_API || TCP_LISTEN_BACKLOG
  74671. if (pcb->listener == NULL) {
  74672. 801e48e: 687b ldr r3, [r7, #4]
  74673. 801e490: 6fdb ldr r3, [r3, #124] @ 0x7c
  74674. 801e492: 2b00 cmp r3, #0
  74675. 801e494: d102 bne.n 801e49c <tcp_process+0x3c8>
  74676. /* listen pcb might be closed by now */
  74677. err = ERR_VAL;
  74678. 801e496: 23fa movs r3, #250 @ 0xfa
  74679. 801e498: 77bb strb r3, [r7, #30]
  74680. 801e49a: e01d b.n 801e4d8 <tcp_process+0x404>
  74681. } else
  74682. #endif /* LWIP_CALLBACK_API || TCP_LISTEN_BACKLOG */
  74683. {
  74684. #if LWIP_CALLBACK_API
  74685. LWIP_ASSERT("pcb->listener->accept != NULL", pcb->listener->accept != NULL);
  74686. 801e49c: 687b ldr r3, [r7, #4]
  74687. 801e49e: 6fdb ldr r3, [r3, #124] @ 0x7c
  74688. 801e4a0: 699b ldr r3, [r3, #24]
  74689. 801e4a2: 2b00 cmp r3, #0
  74690. 801e4a4: d106 bne.n 801e4b4 <tcp_process+0x3e0>
  74691. 801e4a6: 4b76 ldr r3, [pc, #472] @ (801e680 <tcp_process+0x5ac>)
  74692. 801e4a8: f44f 726a mov.w r2, #936 @ 0x3a8
  74693. 801e4ac: 4975 ldr r1, [pc, #468] @ (801e684 <tcp_process+0x5b0>)
  74694. 801e4ae: 4876 ldr r0, [pc, #472] @ (801e688 <tcp_process+0x5b4>)
  74695. 801e4b0: f00c f9dc bl 802a86c <iprintf>
  74696. #endif
  74697. tcp_backlog_accepted(pcb);
  74698. /* Call the accept function. */
  74699. TCP_EVENT_ACCEPT(pcb->listener, pcb, pcb->callback_arg, ERR_OK, err);
  74700. 801e4b4: 687b ldr r3, [r7, #4]
  74701. 801e4b6: 6fdb ldr r3, [r3, #124] @ 0x7c
  74702. 801e4b8: 699b ldr r3, [r3, #24]
  74703. 801e4ba: 2b00 cmp r3, #0
  74704. 801e4bc: d00a beq.n 801e4d4 <tcp_process+0x400>
  74705. 801e4be: 687b ldr r3, [r7, #4]
  74706. 801e4c0: 6fdb ldr r3, [r3, #124] @ 0x7c
  74707. 801e4c2: 699b ldr r3, [r3, #24]
  74708. 801e4c4: 687a ldr r2, [r7, #4]
  74709. 801e4c6: 6910 ldr r0, [r2, #16]
  74710. 801e4c8: 2200 movs r2, #0
  74711. 801e4ca: 6879 ldr r1, [r7, #4]
  74712. 801e4cc: 4798 blx r3
  74713. 801e4ce: 4603 mov r3, r0
  74714. 801e4d0: 77bb strb r3, [r7, #30]
  74715. 801e4d2: e001 b.n 801e4d8 <tcp_process+0x404>
  74716. 801e4d4: 23f0 movs r3, #240 @ 0xf0
  74717. 801e4d6: 77bb strb r3, [r7, #30]
  74718. }
  74719. if (err != ERR_OK) {
  74720. 801e4d8: f997 301e ldrsb.w r3, [r7, #30]
  74721. 801e4dc: 2b00 cmp r3, #0
  74722. 801e4de: d00a beq.n 801e4f6 <tcp_process+0x422>
  74723. /* If the accept function returns with an error, we abort
  74724. * the connection. */
  74725. /* Already aborted? */
  74726. if (err != ERR_ABRT) {
  74727. 801e4e0: f997 301e ldrsb.w r3, [r7, #30]
  74728. 801e4e4: f113 0f0d cmn.w r3, #13
  74729. 801e4e8: d002 beq.n 801e4f0 <tcp_process+0x41c>
  74730. tcp_abort(pcb);
  74731. 801e4ea: 6878 ldr r0, [r7, #4]
  74732. 801e4ec: f7fd fd4c bl 801bf88 <tcp_abort>
  74733. }
  74734. return ERR_ABRT;
  74735. 801e4f0: f06f 030c mvn.w r3, #12
  74736. 801e4f4: e1ce b.n 801e894 <tcp_process+0x7c0>
  74737. }
  74738. /* If there was any data contained within this ACK,
  74739. * we'd better pass it on to the application as well. */
  74740. tcp_receive(pcb);
  74741. 801e4f6: 6878 ldr r0, [r7, #4]
  74742. 801e4f8: f000 fae0 bl 801eabc <tcp_receive>
  74743. /* Prevent ACK for SYN to generate a sent event */
  74744. if (recv_acked != 0) {
  74745. 801e4fc: 4b63 ldr r3, [pc, #396] @ (801e68c <tcp_process+0x5b8>)
  74746. 801e4fe: 881b ldrh r3, [r3, #0]
  74747. 801e500: 2b00 cmp r3, #0
  74748. 801e502: d005 beq.n 801e510 <tcp_process+0x43c>
  74749. recv_acked--;
  74750. 801e504: 4b61 ldr r3, [pc, #388] @ (801e68c <tcp_process+0x5b8>)
  74751. 801e506: 881b ldrh r3, [r3, #0]
  74752. 801e508: 3b01 subs r3, #1
  74753. 801e50a: b29a uxth r2, r3
  74754. 801e50c: 4b5f ldr r3, [pc, #380] @ (801e68c <tcp_process+0x5b8>)
  74755. 801e50e: 801a strh r2, [r3, #0]
  74756. }
  74757. pcb->cwnd = LWIP_TCP_CALC_INITIAL_CWND(pcb->mss);
  74758. 801e510: 687b ldr r3, [r7, #4]
  74759. 801e512: 8e5b ldrh r3, [r3, #50] @ 0x32
  74760. 801e514: 009a lsls r2, r3, #2
  74761. 801e516: 687b ldr r3, [r7, #4]
  74762. 801e518: 8e5b ldrh r3, [r3, #50] @ 0x32
  74763. 801e51a: 005b lsls r3, r3, #1
  74764. 801e51c: f241 111c movw r1, #4380 @ 0x111c
  74765. 801e520: 428b cmp r3, r1
  74766. 801e522: bf38 it cc
  74767. 801e524: 460b movcc r3, r1
  74768. 801e526: 429a cmp r2, r3
  74769. 801e528: d204 bcs.n 801e534 <tcp_process+0x460>
  74770. 801e52a: 687b ldr r3, [r7, #4]
  74771. 801e52c: 8e5b ldrh r3, [r3, #50] @ 0x32
  74772. 801e52e: 009b lsls r3, r3, #2
  74773. 801e530: b29b uxth r3, r3
  74774. 801e532: e00d b.n 801e550 <tcp_process+0x47c>
  74775. 801e534: 687b ldr r3, [r7, #4]
  74776. 801e536: 8e5b ldrh r3, [r3, #50] @ 0x32
  74777. 801e538: 005b lsls r3, r3, #1
  74778. 801e53a: f241 121c movw r2, #4380 @ 0x111c
  74779. 801e53e: 4293 cmp r3, r2
  74780. 801e540: d904 bls.n 801e54c <tcp_process+0x478>
  74781. 801e542: 687b ldr r3, [r7, #4]
  74782. 801e544: 8e5b ldrh r3, [r3, #50] @ 0x32
  74783. 801e546: 005b lsls r3, r3, #1
  74784. 801e548: b29b uxth r3, r3
  74785. 801e54a: e001 b.n 801e550 <tcp_process+0x47c>
  74786. 801e54c: f241 131c movw r3, #4380 @ 0x111c
  74787. 801e550: 687a ldr r2, [r7, #4]
  74788. 801e552: f8a2 3048 strh.w r3, [r2, #72] @ 0x48
  74789. LWIP_DEBUGF(TCP_CWND_DEBUG, ("tcp_process (SYN_RCVD): cwnd %"TCPWNDSIZE_F
  74790. " ssthresh %"TCPWNDSIZE_F"\n",
  74791. pcb->cwnd, pcb->ssthresh));
  74792. if (recv_flags & TF_GOT_FIN) {
  74793. 801e556: 4b4e ldr r3, [pc, #312] @ (801e690 <tcp_process+0x5bc>)
  74794. 801e558: 781b ldrb r3, [r3, #0]
  74795. 801e55a: f003 0320 and.w r3, r3, #32
  74796. 801e55e: 2b00 cmp r3, #0
  74797. 801e560: d037 beq.n 801e5d2 <tcp_process+0x4fe>
  74798. tcp_ack_now(pcb);
  74799. 801e562: 687b ldr r3, [r7, #4]
  74800. 801e564: 8b5b ldrh r3, [r3, #26]
  74801. 801e566: f043 0302 orr.w r3, r3, #2
  74802. 801e56a: b29a uxth r2, r3
  74803. 801e56c: 687b ldr r3, [r7, #4]
  74804. 801e56e: 835a strh r2, [r3, #26]
  74805. pcb->state = CLOSE_WAIT;
  74806. 801e570: 687b ldr r3, [r7, #4]
  74807. 801e572: 2207 movs r2, #7
  74808. 801e574: 751a strb r2, [r3, #20]
  74809. if (recv_flags & TF_GOT_FIN) {
  74810. 801e576: e02c b.n 801e5d2 <tcp_process+0x4fe>
  74811. }
  74812. } else {
  74813. /* incorrect ACK number, send RST */
  74814. tcp_rst(pcb, ackno, seqno + tcplen, ip_current_dest_addr(),
  74815. 801e578: 4b3b ldr r3, [pc, #236] @ (801e668 <tcp_process+0x594>)
  74816. 801e57a: 6819 ldr r1, [r3, #0]
  74817. 801e57c: 4b3b ldr r3, [pc, #236] @ (801e66c <tcp_process+0x598>)
  74818. 801e57e: 881b ldrh r3, [r3, #0]
  74819. 801e580: 461a mov r2, r3
  74820. 801e582: 4b3b ldr r3, [pc, #236] @ (801e670 <tcp_process+0x59c>)
  74821. 801e584: 681b ldr r3, [r3, #0]
  74822. 801e586: 18d0 adds r0, r2, r3
  74823. ip_current_src_addr(), tcphdr->dest, tcphdr->src);
  74824. 801e588: 4b3a ldr r3, [pc, #232] @ (801e674 <tcp_process+0x5a0>)
  74825. 801e58a: 681b ldr r3, [r3, #0]
  74826. tcp_rst(pcb, ackno, seqno + tcplen, ip_current_dest_addr(),
  74827. 801e58c: 885b ldrh r3, [r3, #2]
  74828. 801e58e: b29b uxth r3, r3
  74829. ip_current_src_addr(), tcphdr->dest, tcphdr->src);
  74830. 801e590: 4a38 ldr r2, [pc, #224] @ (801e674 <tcp_process+0x5a0>)
  74831. 801e592: 6812 ldr r2, [r2, #0]
  74832. tcp_rst(pcb, ackno, seqno + tcplen, ip_current_dest_addr(),
  74833. 801e594: 8812 ldrh r2, [r2, #0]
  74834. 801e596: b292 uxth r2, r2
  74835. 801e598: 9202 str r2, [sp, #8]
  74836. 801e59a: 9301 str r3, [sp, #4]
  74837. 801e59c: 4b36 ldr r3, [pc, #216] @ (801e678 <tcp_process+0x5a4>)
  74838. 801e59e: 9300 str r3, [sp, #0]
  74839. 801e5a0: 4b36 ldr r3, [pc, #216] @ (801e67c <tcp_process+0x5a8>)
  74840. 801e5a2: 4602 mov r2, r0
  74841. 801e5a4: 6878 ldr r0, [r7, #4]
  74842. 801e5a6: f003 f897 bl 80216d8 <tcp_rst>
  74843. }
  74844. } else if ((flags & TCP_SYN) && (seqno == pcb->rcv_nxt - 1)) {
  74845. /* Looks like another copy of the SYN - retransmit our SYN-ACK */
  74846. tcp_rexmit(pcb);
  74847. }
  74848. break;
  74849. 801e5aa: e167 b.n 801e87c <tcp_process+0x7a8>
  74850. } else if ((flags & TCP_SYN) && (seqno == pcb->rcv_nxt - 1)) {
  74851. 801e5ac: 4b2d ldr r3, [pc, #180] @ (801e664 <tcp_process+0x590>)
  74852. 801e5ae: 781b ldrb r3, [r3, #0]
  74853. 801e5b0: f003 0302 and.w r3, r3, #2
  74854. 801e5b4: 2b00 cmp r3, #0
  74855. 801e5b6: f000 8161 beq.w 801e87c <tcp_process+0x7a8>
  74856. 801e5ba: 687b ldr r3, [r7, #4]
  74857. 801e5bc: 6a5b ldr r3, [r3, #36] @ 0x24
  74858. 801e5be: 1e5a subs r2, r3, #1
  74859. 801e5c0: 4b2b ldr r3, [pc, #172] @ (801e670 <tcp_process+0x59c>)
  74860. 801e5c2: 681b ldr r3, [r3, #0]
  74861. 801e5c4: 429a cmp r2, r3
  74862. 801e5c6: f040 8159 bne.w 801e87c <tcp_process+0x7a8>
  74863. tcp_rexmit(pcb);
  74864. 801e5ca: 6878 ldr r0, [r7, #4]
  74865. 801e5cc: f002 fe7e bl 80212cc <tcp_rexmit>
  74866. break;
  74867. 801e5d0: e154 b.n 801e87c <tcp_process+0x7a8>
  74868. 801e5d2: e153 b.n 801e87c <tcp_process+0x7a8>
  74869. case CLOSE_WAIT:
  74870. /* FALLTHROUGH */
  74871. case ESTABLISHED:
  74872. tcp_receive(pcb);
  74873. 801e5d4: 6878 ldr r0, [r7, #4]
  74874. 801e5d6: f000 fa71 bl 801eabc <tcp_receive>
  74875. if (recv_flags & TF_GOT_FIN) { /* passive close */
  74876. 801e5da: 4b2d ldr r3, [pc, #180] @ (801e690 <tcp_process+0x5bc>)
  74877. 801e5dc: 781b ldrb r3, [r3, #0]
  74878. 801e5de: f003 0320 and.w r3, r3, #32
  74879. 801e5e2: 2b00 cmp r3, #0
  74880. 801e5e4: f000 814c beq.w 801e880 <tcp_process+0x7ac>
  74881. tcp_ack_now(pcb);
  74882. 801e5e8: 687b ldr r3, [r7, #4]
  74883. 801e5ea: 8b5b ldrh r3, [r3, #26]
  74884. 801e5ec: f043 0302 orr.w r3, r3, #2
  74885. 801e5f0: b29a uxth r2, r3
  74886. 801e5f2: 687b ldr r3, [r7, #4]
  74887. 801e5f4: 835a strh r2, [r3, #26]
  74888. pcb->state = CLOSE_WAIT;
  74889. 801e5f6: 687b ldr r3, [r7, #4]
  74890. 801e5f8: 2207 movs r2, #7
  74891. 801e5fa: 751a strb r2, [r3, #20]
  74892. }
  74893. break;
  74894. 801e5fc: e140 b.n 801e880 <tcp_process+0x7ac>
  74895. case FIN_WAIT_1:
  74896. tcp_receive(pcb);
  74897. 801e5fe: 6878 ldr r0, [r7, #4]
  74898. 801e600: f000 fa5c bl 801eabc <tcp_receive>
  74899. if (recv_flags & TF_GOT_FIN) {
  74900. 801e604: 4b22 ldr r3, [pc, #136] @ (801e690 <tcp_process+0x5bc>)
  74901. 801e606: 781b ldrb r3, [r3, #0]
  74902. 801e608: f003 0320 and.w r3, r3, #32
  74903. 801e60c: 2b00 cmp r3, #0
  74904. 801e60e: d071 beq.n 801e6f4 <tcp_process+0x620>
  74905. if ((flags & TCP_ACK) && (ackno == pcb->snd_nxt) &&
  74906. 801e610: 4b14 ldr r3, [pc, #80] @ (801e664 <tcp_process+0x590>)
  74907. 801e612: 781b ldrb r3, [r3, #0]
  74908. 801e614: f003 0310 and.w r3, r3, #16
  74909. 801e618: 2b00 cmp r3, #0
  74910. 801e61a: d060 beq.n 801e6de <tcp_process+0x60a>
  74911. 801e61c: 687b ldr r3, [r7, #4]
  74912. 801e61e: 6d1a ldr r2, [r3, #80] @ 0x50
  74913. 801e620: 4b11 ldr r3, [pc, #68] @ (801e668 <tcp_process+0x594>)
  74914. 801e622: 681b ldr r3, [r3, #0]
  74915. 801e624: 429a cmp r2, r3
  74916. 801e626: d15a bne.n 801e6de <tcp_process+0x60a>
  74917. pcb->unsent == NULL) {
  74918. 801e628: 687b ldr r3, [r7, #4]
  74919. 801e62a: 6edb ldr r3, [r3, #108] @ 0x6c
  74920. if ((flags & TCP_ACK) && (ackno == pcb->snd_nxt) &&
  74921. 801e62c: 2b00 cmp r3, #0
  74922. 801e62e: d156 bne.n 801e6de <tcp_process+0x60a>
  74923. LWIP_DEBUGF(TCP_DEBUG,
  74924. ("TCP connection closed: FIN_WAIT_1 %"U16_F" -> %"U16_F".\n", inseg.tcphdr->src, inseg.tcphdr->dest));
  74925. tcp_ack_now(pcb);
  74926. 801e630: 687b ldr r3, [r7, #4]
  74927. 801e632: 8b5b ldrh r3, [r3, #26]
  74928. 801e634: f043 0302 orr.w r3, r3, #2
  74929. 801e638: b29a uxth r2, r3
  74930. 801e63a: 687b ldr r3, [r7, #4]
  74931. 801e63c: 835a strh r2, [r3, #26]
  74932. tcp_pcb_purge(pcb);
  74933. 801e63e: 6878 ldr r0, [r7, #4]
  74934. 801e640: f7fe fdba bl 801d1b8 <tcp_pcb_purge>
  74935. TCP_RMV_ACTIVE(pcb);
  74936. 801e644: 4b13 ldr r3, [pc, #76] @ (801e694 <tcp_process+0x5c0>)
  74937. 801e646: 681b ldr r3, [r3, #0]
  74938. 801e648: 687a ldr r2, [r7, #4]
  74939. 801e64a: 429a cmp r2, r3
  74940. 801e64c: d105 bne.n 801e65a <tcp_process+0x586>
  74941. 801e64e: 4b11 ldr r3, [pc, #68] @ (801e694 <tcp_process+0x5c0>)
  74942. 801e650: 681b ldr r3, [r3, #0]
  74943. 801e652: 68db ldr r3, [r3, #12]
  74944. 801e654: 4a0f ldr r2, [pc, #60] @ (801e694 <tcp_process+0x5c0>)
  74945. 801e656: 6013 str r3, [r2, #0]
  74946. 801e658: e02e b.n 801e6b8 <tcp_process+0x5e4>
  74947. 801e65a: 4b0e ldr r3, [pc, #56] @ (801e694 <tcp_process+0x5c0>)
  74948. 801e65c: 681b ldr r3, [r3, #0]
  74949. 801e65e: 613b str r3, [r7, #16]
  74950. 801e660: e027 b.n 801e6b2 <tcp_process+0x5de>
  74951. 801e662: bf00 nop
  74952. 801e664: 2402afb0 .word 0x2402afb0
  74953. 801e668: 2402afa8 .word 0x2402afa8
  74954. 801e66c: 2402afae .word 0x2402afae
  74955. 801e670: 2402afa4 .word 0x2402afa4
  74956. 801e674: 2402af94 .word 0x2402af94
  74957. 801e678: 24024428 .word 0x24024428
  74958. 801e67c: 2402442c .word 0x2402442c
  74959. 801e680: 0802fd10 .word 0x0802fd10
  74960. 801e684: 0802ffb0 .word 0x0802ffb0
  74961. 801e688: 0802fd5c .word 0x0802fd5c
  74962. 801e68c: 2402afac .word 0x2402afac
  74963. 801e690: 2402afb1 .word 0x2402afb1
  74964. 801e694: 2402af74 .word 0x2402af74
  74965. 801e698: 693b ldr r3, [r7, #16]
  74966. 801e69a: 68db ldr r3, [r3, #12]
  74967. 801e69c: 687a ldr r2, [r7, #4]
  74968. 801e69e: 429a cmp r2, r3
  74969. 801e6a0: d104 bne.n 801e6ac <tcp_process+0x5d8>
  74970. 801e6a2: 687b ldr r3, [r7, #4]
  74971. 801e6a4: 68da ldr r2, [r3, #12]
  74972. 801e6a6: 693b ldr r3, [r7, #16]
  74973. 801e6a8: 60da str r2, [r3, #12]
  74974. 801e6aa: e005 b.n 801e6b8 <tcp_process+0x5e4>
  74975. 801e6ac: 693b ldr r3, [r7, #16]
  74976. 801e6ae: 68db ldr r3, [r3, #12]
  74977. 801e6b0: 613b str r3, [r7, #16]
  74978. 801e6b2: 693b ldr r3, [r7, #16]
  74979. 801e6b4: 2b00 cmp r3, #0
  74980. 801e6b6: d1ef bne.n 801e698 <tcp_process+0x5c4>
  74981. 801e6b8: 687b ldr r3, [r7, #4]
  74982. 801e6ba: 2200 movs r2, #0
  74983. 801e6bc: 60da str r2, [r3, #12]
  74984. 801e6be: 4b77 ldr r3, [pc, #476] @ (801e89c <tcp_process+0x7c8>)
  74985. 801e6c0: 2201 movs r2, #1
  74986. 801e6c2: 701a strb r2, [r3, #0]
  74987. pcb->state = TIME_WAIT;
  74988. 801e6c4: 687b ldr r3, [r7, #4]
  74989. 801e6c6: 220a movs r2, #10
  74990. 801e6c8: 751a strb r2, [r3, #20]
  74991. TCP_REG(&tcp_tw_pcbs, pcb);
  74992. 801e6ca: 4b75 ldr r3, [pc, #468] @ (801e8a0 <tcp_process+0x7cc>)
  74993. 801e6cc: 681a ldr r2, [r3, #0]
  74994. 801e6ce: 687b ldr r3, [r7, #4]
  74995. 801e6d0: 60da str r2, [r3, #12]
  74996. 801e6d2: 4a73 ldr r2, [pc, #460] @ (801e8a0 <tcp_process+0x7cc>)
  74997. 801e6d4: 687b ldr r3, [r7, #4]
  74998. 801e6d6: 6013 str r3, [r2, #0]
  74999. 801e6d8: f003 f9c0 bl 8021a5c <tcp_timer_needed>
  75000. }
  75001. } else if ((flags & TCP_ACK) && (ackno == pcb->snd_nxt) &&
  75002. pcb->unsent == NULL) {
  75003. pcb->state = FIN_WAIT_2;
  75004. }
  75005. break;
  75006. 801e6dc: e0d2 b.n 801e884 <tcp_process+0x7b0>
  75007. tcp_ack_now(pcb);
  75008. 801e6de: 687b ldr r3, [r7, #4]
  75009. 801e6e0: 8b5b ldrh r3, [r3, #26]
  75010. 801e6e2: f043 0302 orr.w r3, r3, #2
  75011. 801e6e6: b29a uxth r2, r3
  75012. 801e6e8: 687b ldr r3, [r7, #4]
  75013. 801e6ea: 835a strh r2, [r3, #26]
  75014. pcb->state = CLOSING;
  75015. 801e6ec: 687b ldr r3, [r7, #4]
  75016. 801e6ee: 2208 movs r2, #8
  75017. 801e6f0: 751a strb r2, [r3, #20]
  75018. break;
  75019. 801e6f2: e0c7 b.n 801e884 <tcp_process+0x7b0>
  75020. } else if ((flags & TCP_ACK) && (ackno == pcb->snd_nxt) &&
  75021. 801e6f4: 4b6b ldr r3, [pc, #428] @ (801e8a4 <tcp_process+0x7d0>)
  75022. 801e6f6: 781b ldrb r3, [r3, #0]
  75023. 801e6f8: f003 0310 and.w r3, r3, #16
  75024. 801e6fc: 2b00 cmp r3, #0
  75025. 801e6fe: f000 80c1 beq.w 801e884 <tcp_process+0x7b0>
  75026. 801e702: 687b ldr r3, [r7, #4]
  75027. 801e704: 6d1a ldr r2, [r3, #80] @ 0x50
  75028. 801e706: 4b68 ldr r3, [pc, #416] @ (801e8a8 <tcp_process+0x7d4>)
  75029. 801e708: 681b ldr r3, [r3, #0]
  75030. 801e70a: 429a cmp r2, r3
  75031. 801e70c: f040 80ba bne.w 801e884 <tcp_process+0x7b0>
  75032. pcb->unsent == NULL) {
  75033. 801e710: 687b ldr r3, [r7, #4]
  75034. 801e712: 6edb ldr r3, [r3, #108] @ 0x6c
  75035. } else if ((flags & TCP_ACK) && (ackno == pcb->snd_nxt) &&
  75036. 801e714: 2b00 cmp r3, #0
  75037. 801e716: f040 80b5 bne.w 801e884 <tcp_process+0x7b0>
  75038. pcb->state = FIN_WAIT_2;
  75039. 801e71a: 687b ldr r3, [r7, #4]
  75040. 801e71c: 2206 movs r2, #6
  75041. 801e71e: 751a strb r2, [r3, #20]
  75042. break;
  75043. 801e720: e0b0 b.n 801e884 <tcp_process+0x7b0>
  75044. case FIN_WAIT_2:
  75045. tcp_receive(pcb);
  75046. 801e722: 6878 ldr r0, [r7, #4]
  75047. 801e724: f000 f9ca bl 801eabc <tcp_receive>
  75048. if (recv_flags & TF_GOT_FIN) {
  75049. 801e728: 4b60 ldr r3, [pc, #384] @ (801e8ac <tcp_process+0x7d8>)
  75050. 801e72a: 781b ldrb r3, [r3, #0]
  75051. 801e72c: f003 0320 and.w r3, r3, #32
  75052. 801e730: 2b00 cmp r3, #0
  75053. 801e732: f000 80a9 beq.w 801e888 <tcp_process+0x7b4>
  75054. LWIP_DEBUGF(TCP_DEBUG, ("TCP connection closed: FIN_WAIT_2 %"U16_F" -> %"U16_F".\n", inseg.tcphdr->src, inseg.tcphdr->dest));
  75055. tcp_ack_now(pcb);
  75056. 801e736: 687b ldr r3, [r7, #4]
  75057. 801e738: 8b5b ldrh r3, [r3, #26]
  75058. 801e73a: f043 0302 orr.w r3, r3, #2
  75059. 801e73e: b29a uxth r2, r3
  75060. 801e740: 687b ldr r3, [r7, #4]
  75061. 801e742: 835a strh r2, [r3, #26]
  75062. tcp_pcb_purge(pcb);
  75063. 801e744: 6878 ldr r0, [r7, #4]
  75064. 801e746: f7fe fd37 bl 801d1b8 <tcp_pcb_purge>
  75065. TCP_RMV_ACTIVE(pcb);
  75066. 801e74a: 4b59 ldr r3, [pc, #356] @ (801e8b0 <tcp_process+0x7dc>)
  75067. 801e74c: 681b ldr r3, [r3, #0]
  75068. 801e74e: 687a ldr r2, [r7, #4]
  75069. 801e750: 429a cmp r2, r3
  75070. 801e752: d105 bne.n 801e760 <tcp_process+0x68c>
  75071. 801e754: 4b56 ldr r3, [pc, #344] @ (801e8b0 <tcp_process+0x7dc>)
  75072. 801e756: 681b ldr r3, [r3, #0]
  75073. 801e758: 68db ldr r3, [r3, #12]
  75074. 801e75a: 4a55 ldr r2, [pc, #340] @ (801e8b0 <tcp_process+0x7dc>)
  75075. 801e75c: 6013 str r3, [r2, #0]
  75076. 801e75e: e013 b.n 801e788 <tcp_process+0x6b4>
  75077. 801e760: 4b53 ldr r3, [pc, #332] @ (801e8b0 <tcp_process+0x7dc>)
  75078. 801e762: 681b ldr r3, [r3, #0]
  75079. 801e764: 60fb str r3, [r7, #12]
  75080. 801e766: e00c b.n 801e782 <tcp_process+0x6ae>
  75081. 801e768: 68fb ldr r3, [r7, #12]
  75082. 801e76a: 68db ldr r3, [r3, #12]
  75083. 801e76c: 687a ldr r2, [r7, #4]
  75084. 801e76e: 429a cmp r2, r3
  75085. 801e770: d104 bne.n 801e77c <tcp_process+0x6a8>
  75086. 801e772: 687b ldr r3, [r7, #4]
  75087. 801e774: 68da ldr r2, [r3, #12]
  75088. 801e776: 68fb ldr r3, [r7, #12]
  75089. 801e778: 60da str r2, [r3, #12]
  75090. 801e77a: e005 b.n 801e788 <tcp_process+0x6b4>
  75091. 801e77c: 68fb ldr r3, [r7, #12]
  75092. 801e77e: 68db ldr r3, [r3, #12]
  75093. 801e780: 60fb str r3, [r7, #12]
  75094. 801e782: 68fb ldr r3, [r7, #12]
  75095. 801e784: 2b00 cmp r3, #0
  75096. 801e786: d1ef bne.n 801e768 <tcp_process+0x694>
  75097. 801e788: 687b ldr r3, [r7, #4]
  75098. 801e78a: 2200 movs r2, #0
  75099. 801e78c: 60da str r2, [r3, #12]
  75100. 801e78e: 4b43 ldr r3, [pc, #268] @ (801e89c <tcp_process+0x7c8>)
  75101. 801e790: 2201 movs r2, #1
  75102. 801e792: 701a strb r2, [r3, #0]
  75103. pcb->state = TIME_WAIT;
  75104. 801e794: 687b ldr r3, [r7, #4]
  75105. 801e796: 220a movs r2, #10
  75106. 801e798: 751a strb r2, [r3, #20]
  75107. TCP_REG(&tcp_tw_pcbs, pcb);
  75108. 801e79a: 4b41 ldr r3, [pc, #260] @ (801e8a0 <tcp_process+0x7cc>)
  75109. 801e79c: 681a ldr r2, [r3, #0]
  75110. 801e79e: 687b ldr r3, [r7, #4]
  75111. 801e7a0: 60da str r2, [r3, #12]
  75112. 801e7a2: 4a3f ldr r2, [pc, #252] @ (801e8a0 <tcp_process+0x7cc>)
  75113. 801e7a4: 687b ldr r3, [r7, #4]
  75114. 801e7a6: 6013 str r3, [r2, #0]
  75115. 801e7a8: f003 f958 bl 8021a5c <tcp_timer_needed>
  75116. }
  75117. break;
  75118. 801e7ac: e06c b.n 801e888 <tcp_process+0x7b4>
  75119. case CLOSING:
  75120. tcp_receive(pcb);
  75121. 801e7ae: 6878 ldr r0, [r7, #4]
  75122. 801e7b0: f000 f984 bl 801eabc <tcp_receive>
  75123. if ((flags & TCP_ACK) && ackno == pcb->snd_nxt && pcb->unsent == NULL) {
  75124. 801e7b4: 4b3b ldr r3, [pc, #236] @ (801e8a4 <tcp_process+0x7d0>)
  75125. 801e7b6: 781b ldrb r3, [r3, #0]
  75126. 801e7b8: f003 0310 and.w r3, r3, #16
  75127. 801e7bc: 2b00 cmp r3, #0
  75128. 801e7be: d065 beq.n 801e88c <tcp_process+0x7b8>
  75129. 801e7c0: 687b ldr r3, [r7, #4]
  75130. 801e7c2: 6d1a ldr r2, [r3, #80] @ 0x50
  75131. 801e7c4: 4b38 ldr r3, [pc, #224] @ (801e8a8 <tcp_process+0x7d4>)
  75132. 801e7c6: 681b ldr r3, [r3, #0]
  75133. 801e7c8: 429a cmp r2, r3
  75134. 801e7ca: d15f bne.n 801e88c <tcp_process+0x7b8>
  75135. 801e7cc: 687b ldr r3, [r7, #4]
  75136. 801e7ce: 6edb ldr r3, [r3, #108] @ 0x6c
  75137. 801e7d0: 2b00 cmp r3, #0
  75138. 801e7d2: d15b bne.n 801e88c <tcp_process+0x7b8>
  75139. LWIP_DEBUGF(TCP_DEBUG, ("TCP connection closed: CLOSING %"U16_F" -> %"U16_F".\n", inseg.tcphdr->src, inseg.tcphdr->dest));
  75140. tcp_pcb_purge(pcb);
  75141. 801e7d4: 6878 ldr r0, [r7, #4]
  75142. 801e7d6: f7fe fcef bl 801d1b8 <tcp_pcb_purge>
  75143. TCP_RMV_ACTIVE(pcb);
  75144. 801e7da: 4b35 ldr r3, [pc, #212] @ (801e8b0 <tcp_process+0x7dc>)
  75145. 801e7dc: 681b ldr r3, [r3, #0]
  75146. 801e7de: 687a ldr r2, [r7, #4]
  75147. 801e7e0: 429a cmp r2, r3
  75148. 801e7e2: d105 bne.n 801e7f0 <tcp_process+0x71c>
  75149. 801e7e4: 4b32 ldr r3, [pc, #200] @ (801e8b0 <tcp_process+0x7dc>)
  75150. 801e7e6: 681b ldr r3, [r3, #0]
  75151. 801e7e8: 68db ldr r3, [r3, #12]
  75152. 801e7ea: 4a31 ldr r2, [pc, #196] @ (801e8b0 <tcp_process+0x7dc>)
  75153. 801e7ec: 6013 str r3, [r2, #0]
  75154. 801e7ee: e013 b.n 801e818 <tcp_process+0x744>
  75155. 801e7f0: 4b2f ldr r3, [pc, #188] @ (801e8b0 <tcp_process+0x7dc>)
  75156. 801e7f2: 681b ldr r3, [r3, #0]
  75157. 801e7f4: 61bb str r3, [r7, #24]
  75158. 801e7f6: e00c b.n 801e812 <tcp_process+0x73e>
  75159. 801e7f8: 69bb ldr r3, [r7, #24]
  75160. 801e7fa: 68db ldr r3, [r3, #12]
  75161. 801e7fc: 687a ldr r2, [r7, #4]
  75162. 801e7fe: 429a cmp r2, r3
  75163. 801e800: d104 bne.n 801e80c <tcp_process+0x738>
  75164. 801e802: 687b ldr r3, [r7, #4]
  75165. 801e804: 68da ldr r2, [r3, #12]
  75166. 801e806: 69bb ldr r3, [r7, #24]
  75167. 801e808: 60da str r2, [r3, #12]
  75168. 801e80a: e005 b.n 801e818 <tcp_process+0x744>
  75169. 801e80c: 69bb ldr r3, [r7, #24]
  75170. 801e80e: 68db ldr r3, [r3, #12]
  75171. 801e810: 61bb str r3, [r7, #24]
  75172. 801e812: 69bb ldr r3, [r7, #24]
  75173. 801e814: 2b00 cmp r3, #0
  75174. 801e816: d1ef bne.n 801e7f8 <tcp_process+0x724>
  75175. 801e818: 687b ldr r3, [r7, #4]
  75176. 801e81a: 2200 movs r2, #0
  75177. 801e81c: 60da str r2, [r3, #12]
  75178. 801e81e: 4b1f ldr r3, [pc, #124] @ (801e89c <tcp_process+0x7c8>)
  75179. 801e820: 2201 movs r2, #1
  75180. 801e822: 701a strb r2, [r3, #0]
  75181. pcb->state = TIME_WAIT;
  75182. 801e824: 687b ldr r3, [r7, #4]
  75183. 801e826: 220a movs r2, #10
  75184. 801e828: 751a strb r2, [r3, #20]
  75185. TCP_REG(&tcp_tw_pcbs, pcb);
  75186. 801e82a: 4b1d ldr r3, [pc, #116] @ (801e8a0 <tcp_process+0x7cc>)
  75187. 801e82c: 681a ldr r2, [r3, #0]
  75188. 801e82e: 687b ldr r3, [r7, #4]
  75189. 801e830: 60da str r2, [r3, #12]
  75190. 801e832: 4a1b ldr r2, [pc, #108] @ (801e8a0 <tcp_process+0x7cc>)
  75191. 801e834: 687b ldr r3, [r7, #4]
  75192. 801e836: 6013 str r3, [r2, #0]
  75193. 801e838: f003 f910 bl 8021a5c <tcp_timer_needed>
  75194. }
  75195. break;
  75196. 801e83c: e026 b.n 801e88c <tcp_process+0x7b8>
  75197. case LAST_ACK:
  75198. tcp_receive(pcb);
  75199. 801e83e: 6878 ldr r0, [r7, #4]
  75200. 801e840: f000 f93c bl 801eabc <tcp_receive>
  75201. if ((flags & TCP_ACK) && ackno == pcb->snd_nxt && pcb->unsent == NULL) {
  75202. 801e844: 4b17 ldr r3, [pc, #92] @ (801e8a4 <tcp_process+0x7d0>)
  75203. 801e846: 781b ldrb r3, [r3, #0]
  75204. 801e848: f003 0310 and.w r3, r3, #16
  75205. 801e84c: 2b00 cmp r3, #0
  75206. 801e84e: d01f beq.n 801e890 <tcp_process+0x7bc>
  75207. 801e850: 687b ldr r3, [r7, #4]
  75208. 801e852: 6d1a ldr r2, [r3, #80] @ 0x50
  75209. 801e854: 4b14 ldr r3, [pc, #80] @ (801e8a8 <tcp_process+0x7d4>)
  75210. 801e856: 681b ldr r3, [r3, #0]
  75211. 801e858: 429a cmp r2, r3
  75212. 801e85a: d119 bne.n 801e890 <tcp_process+0x7bc>
  75213. 801e85c: 687b ldr r3, [r7, #4]
  75214. 801e85e: 6edb ldr r3, [r3, #108] @ 0x6c
  75215. 801e860: 2b00 cmp r3, #0
  75216. 801e862: d115 bne.n 801e890 <tcp_process+0x7bc>
  75217. LWIP_DEBUGF(TCP_DEBUG, ("TCP connection closed: LAST_ACK %"U16_F" -> %"U16_F".\n", inseg.tcphdr->src, inseg.tcphdr->dest));
  75218. /* bugfix #21699: don't set pcb->state to CLOSED here or we risk leaking segments */
  75219. recv_flags |= TF_CLOSED;
  75220. 801e864: 4b11 ldr r3, [pc, #68] @ (801e8ac <tcp_process+0x7d8>)
  75221. 801e866: 781b ldrb r3, [r3, #0]
  75222. 801e868: f043 0310 orr.w r3, r3, #16
  75223. 801e86c: b2da uxtb r2, r3
  75224. 801e86e: 4b0f ldr r3, [pc, #60] @ (801e8ac <tcp_process+0x7d8>)
  75225. 801e870: 701a strb r2, [r3, #0]
  75226. }
  75227. break;
  75228. 801e872: e00d b.n 801e890 <tcp_process+0x7bc>
  75229. default:
  75230. break;
  75231. 801e874: bf00 nop
  75232. 801e876: e00c b.n 801e892 <tcp_process+0x7be>
  75233. break;
  75234. 801e878: bf00 nop
  75235. 801e87a: e00a b.n 801e892 <tcp_process+0x7be>
  75236. break;
  75237. 801e87c: bf00 nop
  75238. 801e87e: e008 b.n 801e892 <tcp_process+0x7be>
  75239. break;
  75240. 801e880: bf00 nop
  75241. 801e882: e006 b.n 801e892 <tcp_process+0x7be>
  75242. break;
  75243. 801e884: bf00 nop
  75244. 801e886: e004 b.n 801e892 <tcp_process+0x7be>
  75245. break;
  75246. 801e888: bf00 nop
  75247. 801e88a: e002 b.n 801e892 <tcp_process+0x7be>
  75248. break;
  75249. 801e88c: bf00 nop
  75250. 801e88e: e000 b.n 801e892 <tcp_process+0x7be>
  75251. break;
  75252. 801e890: bf00 nop
  75253. }
  75254. return ERR_OK;
  75255. 801e892: 2300 movs r3, #0
  75256. }
  75257. 801e894: 4618 mov r0, r3
  75258. 801e896: 3724 adds r7, #36 @ 0x24
  75259. 801e898: 46bd mov sp, r7
  75260. 801e89a: bd90 pop {r4, r7, pc}
  75261. 801e89c: 2402af7c .word 0x2402af7c
  75262. 801e8a0: 2402af78 .word 0x2402af78
  75263. 801e8a4: 2402afb0 .word 0x2402afb0
  75264. 801e8a8: 2402afa8 .word 0x2402afa8
  75265. 801e8ac: 2402afb1 .word 0x2402afb1
  75266. 801e8b0: 2402af74 .word 0x2402af74
  75267. 0801e8b4 <tcp_oos_insert_segment>:
  75268. *
  75269. * Called from tcp_receive()
  75270. */
  75271. static void
  75272. tcp_oos_insert_segment(struct tcp_seg *cseg, struct tcp_seg *next)
  75273. {
  75274. 801e8b4: b590 push {r4, r7, lr}
  75275. 801e8b6: b085 sub sp, #20
  75276. 801e8b8: af00 add r7, sp, #0
  75277. 801e8ba: 6078 str r0, [r7, #4]
  75278. 801e8bc: 6039 str r1, [r7, #0]
  75279. struct tcp_seg *old_seg;
  75280. LWIP_ASSERT("tcp_oos_insert_segment: invalid cseg", cseg != NULL);
  75281. 801e8be: 687b ldr r3, [r7, #4]
  75282. 801e8c0: 2b00 cmp r3, #0
  75283. 801e8c2: d106 bne.n 801e8d2 <tcp_oos_insert_segment+0x1e>
  75284. 801e8c4: 4b3b ldr r3, [pc, #236] @ (801e9b4 <tcp_oos_insert_segment+0x100>)
  75285. 801e8c6: f240 421f movw r2, #1055 @ 0x41f
  75286. 801e8ca: 493b ldr r1, [pc, #236] @ (801e9b8 <tcp_oos_insert_segment+0x104>)
  75287. 801e8cc: 483b ldr r0, [pc, #236] @ (801e9bc <tcp_oos_insert_segment+0x108>)
  75288. 801e8ce: f00b ffcd bl 802a86c <iprintf>
  75289. if (TCPH_FLAGS(cseg->tcphdr) & TCP_FIN) {
  75290. 801e8d2: 687b ldr r3, [r7, #4]
  75291. 801e8d4: 691b ldr r3, [r3, #16]
  75292. 801e8d6: 899b ldrh r3, [r3, #12]
  75293. 801e8d8: b29b uxth r3, r3
  75294. 801e8da: 4618 mov r0, r3
  75295. 801e8dc: f7fb f86c bl 80199b8 <lwip_htons>
  75296. 801e8e0: 4603 mov r3, r0
  75297. 801e8e2: b2db uxtb r3, r3
  75298. 801e8e4: f003 0301 and.w r3, r3, #1
  75299. 801e8e8: 2b00 cmp r3, #0
  75300. 801e8ea: d028 beq.n 801e93e <tcp_oos_insert_segment+0x8a>
  75301. /* received segment overlaps all following segments */
  75302. tcp_segs_free(next);
  75303. 801e8ec: 6838 ldr r0, [r7, #0]
  75304. 801e8ee: f7fe f989 bl 801cc04 <tcp_segs_free>
  75305. next = NULL;
  75306. 801e8f2: 2300 movs r3, #0
  75307. 801e8f4: 603b str r3, [r7, #0]
  75308. 801e8f6: e056 b.n 801e9a6 <tcp_oos_insert_segment+0xf2>
  75309. oos queue may have segments with FIN flag */
  75310. while (next &&
  75311. TCP_SEQ_GEQ((seqno + cseg->len),
  75312. (next->tcphdr->seqno + next->len))) {
  75313. /* cseg with FIN already processed */
  75314. if (TCPH_FLAGS(next->tcphdr) & TCP_FIN) {
  75315. 801e8f8: 683b ldr r3, [r7, #0]
  75316. 801e8fa: 691b ldr r3, [r3, #16]
  75317. 801e8fc: 899b ldrh r3, [r3, #12]
  75318. 801e8fe: b29b uxth r3, r3
  75319. 801e900: 4618 mov r0, r3
  75320. 801e902: f7fb f859 bl 80199b8 <lwip_htons>
  75321. 801e906: 4603 mov r3, r0
  75322. 801e908: b2db uxtb r3, r3
  75323. 801e90a: f003 0301 and.w r3, r3, #1
  75324. 801e90e: 2b00 cmp r3, #0
  75325. 801e910: d00d beq.n 801e92e <tcp_oos_insert_segment+0x7a>
  75326. TCPH_SET_FLAG(cseg->tcphdr, TCP_FIN);
  75327. 801e912: 687b ldr r3, [r7, #4]
  75328. 801e914: 691b ldr r3, [r3, #16]
  75329. 801e916: 899b ldrh r3, [r3, #12]
  75330. 801e918: b29c uxth r4, r3
  75331. 801e91a: 2001 movs r0, #1
  75332. 801e91c: f7fb f84c bl 80199b8 <lwip_htons>
  75333. 801e920: 4603 mov r3, r0
  75334. 801e922: 461a mov r2, r3
  75335. 801e924: 687b ldr r3, [r7, #4]
  75336. 801e926: 691b ldr r3, [r3, #16]
  75337. 801e928: 4322 orrs r2, r4
  75338. 801e92a: b292 uxth r2, r2
  75339. 801e92c: 819a strh r2, [r3, #12]
  75340. }
  75341. old_seg = next;
  75342. 801e92e: 683b ldr r3, [r7, #0]
  75343. 801e930: 60fb str r3, [r7, #12]
  75344. next = next->next;
  75345. 801e932: 683b ldr r3, [r7, #0]
  75346. 801e934: 681b ldr r3, [r3, #0]
  75347. 801e936: 603b str r3, [r7, #0]
  75348. tcp_seg_free(old_seg);
  75349. 801e938: 68f8 ldr r0, [r7, #12]
  75350. 801e93a: f7fe f978 bl 801cc2e <tcp_seg_free>
  75351. while (next &&
  75352. 801e93e: 683b ldr r3, [r7, #0]
  75353. 801e940: 2b00 cmp r3, #0
  75354. 801e942: d00e beq.n 801e962 <tcp_oos_insert_segment+0xae>
  75355. TCP_SEQ_GEQ((seqno + cseg->len),
  75356. 801e944: 687b ldr r3, [r7, #4]
  75357. 801e946: 891b ldrh r3, [r3, #8]
  75358. 801e948: 461a mov r2, r3
  75359. 801e94a: 4b1d ldr r3, [pc, #116] @ (801e9c0 <tcp_oos_insert_segment+0x10c>)
  75360. 801e94c: 681b ldr r3, [r3, #0]
  75361. 801e94e: 441a add r2, r3
  75362. 801e950: 683b ldr r3, [r7, #0]
  75363. 801e952: 691b ldr r3, [r3, #16]
  75364. 801e954: 685b ldr r3, [r3, #4]
  75365. 801e956: 6839 ldr r1, [r7, #0]
  75366. 801e958: 8909 ldrh r1, [r1, #8]
  75367. 801e95a: 440b add r3, r1
  75368. 801e95c: 1ad3 subs r3, r2, r3
  75369. while (next &&
  75370. 801e95e: 2b00 cmp r3, #0
  75371. 801e960: daca bge.n 801e8f8 <tcp_oos_insert_segment+0x44>
  75372. }
  75373. if (next &&
  75374. 801e962: 683b ldr r3, [r7, #0]
  75375. 801e964: 2b00 cmp r3, #0
  75376. 801e966: d01e beq.n 801e9a6 <tcp_oos_insert_segment+0xf2>
  75377. TCP_SEQ_GT(seqno + cseg->len, next->tcphdr->seqno)) {
  75378. 801e968: 687b ldr r3, [r7, #4]
  75379. 801e96a: 891b ldrh r3, [r3, #8]
  75380. 801e96c: 461a mov r2, r3
  75381. 801e96e: 4b14 ldr r3, [pc, #80] @ (801e9c0 <tcp_oos_insert_segment+0x10c>)
  75382. 801e970: 681b ldr r3, [r3, #0]
  75383. 801e972: 441a add r2, r3
  75384. 801e974: 683b ldr r3, [r7, #0]
  75385. 801e976: 691b ldr r3, [r3, #16]
  75386. 801e978: 685b ldr r3, [r3, #4]
  75387. 801e97a: 1ad3 subs r3, r2, r3
  75388. if (next &&
  75389. 801e97c: 2b00 cmp r3, #0
  75390. 801e97e: dd12 ble.n 801e9a6 <tcp_oos_insert_segment+0xf2>
  75391. /* We need to trim the incoming segment. */
  75392. cseg->len = (u16_t)(next->tcphdr->seqno - seqno);
  75393. 801e980: 683b ldr r3, [r7, #0]
  75394. 801e982: 691b ldr r3, [r3, #16]
  75395. 801e984: 685b ldr r3, [r3, #4]
  75396. 801e986: b29a uxth r2, r3
  75397. 801e988: 4b0d ldr r3, [pc, #52] @ (801e9c0 <tcp_oos_insert_segment+0x10c>)
  75398. 801e98a: 681b ldr r3, [r3, #0]
  75399. 801e98c: b29b uxth r3, r3
  75400. 801e98e: 1ad3 subs r3, r2, r3
  75401. 801e990: b29a uxth r2, r3
  75402. 801e992: 687b ldr r3, [r7, #4]
  75403. 801e994: 811a strh r2, [r3, #8]
  75404. pbuf_realloc(cseg->p, cseg->len);
  75405. 801e996: 687b ldr r3, [r7, #4]
  75406. 801e998: 685a ldr r2, [r3, #4]
  75407. 801e99a: 687b ldr r3, [r7, #4]
  75408. 801e99c: 891b ldrh r3, [r3, #8]
  75409. 801e99e: 4619 mov r1, r3
  75410. 801e9a0: 4610 mov r0, r2
  75411. 801e9a2: f7fc fb35 bl 801b010 <pbuf_realloc>
  75412. }
  75413. }
  75414. cseg->next = next;
  75415. 801e9a6: 687b ldr r3, [r7, #4]
  75416. 801e9a8: 683a ldr r2, [r7, #0]
  75417. 801e9aa: 601a str r2, [r3, #0]
  75418. }
  75419. 801e9ac: bf00 nop
  75420. 801e9ae: 3714 adds r7, #20
  75421. 801e9b0: 46bd mov sp, r7
  75422. 801e9b2: bd90 pop {r4, r7, pc}
  75423. 801e9b4: 0802fd10 .word 0x0802fd10
  75424. 801e9b8: 0802ffd0 .word 0x0802ffd0
  75425. 801e9bc: 0802fd5c .word 0x0802fd5c
  75426. 801e9c0: 2402afa4 .word 0x2402afa4
  75427. 0801e9c4 <tcp_free_acked_segments>:
  75428. /** Remove segments from a list if the incoming ACK acknowledges them */
  75429. static struct tcp_seg *
  75430. tcp_free_acked_segments(struct tcp_pcb *pcb, struct tcp_seg *seg_list, const char *dbg_list_name,
  75431. struct tcp_seg *dbg_other_seg_list)
  75432. {
  75433. 801e9c4: b5b0 push {r4, r5, r7, lr}
  75434. 801e9c6: b086 sub sp, #24
  75435. 801e9c8: af00 add r7, sp, #0
  75436. 801e9ca: 60f8 str r0, [r7, #12]
  75437. 801e9cc: 60b9 str r1, [r7, #8]
  75438. 801e9ce: 607a str r2, [r7, #4]
  75439. 801e9d0: 603b str r3, [r7, #0]
  75440. u16_t clen;
  75441. LWIP_UNUSED_ARG(dbg_list_name);
  75442. LWIP_UNUSED_ARG(dbg_other_seg_list);
  75443. while (seg_list != NULL &&
  75444. 801e9d2: e03e b.n 801ea52 <tcp_free_acked_segments+0x8e>
  75445. LWIP_DEBUGF(TCP_INPUT_DEBUG, ("tcp_receive: removing %"U32_F":%"U32_F" from pcb->%s\n",
  75446. lwip_ntohl(seg_list->tcphdr->seqno),
  75447. lwip_ntohl(seg_list->tcphdr->seqno) + TCP_TCPLEN(seg_list),
  75448. dbg_list_name));
  75449. next = seg_list;
  75450. 801e9d4: 68bb ldr r3, [r7, #8]
  75451. 801e9d6: 617b str r3, [r7, #20]
  75452. seg_list = seg_list->next;
  75453. 801e9d8: 68bb ldr r3, [r7, #8]
  75454. 801e9da: 681b ldr r3, [r3, #0]
  75455. 801e9dc: 60bb str r3, [r7, #8]
  75456. clen = pbuf_clen(next->p);
  75457. 801e9de: 697b ldr r3, [r7, #20]
  75458. 801e9e0: 685b ldr r3, [r3, #4]
  75459. 801e9e2: 4618 mov r0, r3
  75460. 801e9e4: f7fc fd58 bl 801b498 <pbuf_clen>
  75461. 801e9e8: 4603 mov r3, r0
  75462. 801e9ea: 827b strh r3, [r7, #18]
  75463. LWIP_DEBUGF(TCP_QLEN_DEBUG, ("tcp_receive: queuelen %"TCPWNDSIZE_F" ... ",
  75464. (tcpwnd_size_t)pcb->snd_queuelen));
  75465. LWIP_ASSERT("pcb->snd_queuelen >= pbuf_clen(next->p)", (pcb->snd_queuelen >= clen));
  75466. 801e9ec: 68fb ldr r3, [r7, #12]
  75467. 801e9ee: f8b3 3066 ldrh.w r3, [r3, #102] @ 0x66
  75468. 801e9f2: 8a7a ldrh r2, [r7, #18]
  75469. 801e9f4: 429a cmp r2, r3
  75470. 801e9f6: d906 bls.n 801ea06 <tcp_free_acked_segments+0x42>
  75471. 801e9f8: 4b2a ldr r3, [pc, #168] @ (801eaa4 <tcp_free_acked_segments+0xe0>)
  75472. 801e9fa: f240 4257 movw r2, #1111 @ 0x457
  75473. 801e9fe: 492a ldr r1, [pc, #168] @ (801eaa8 <tcp_free_acked_segments+0xe4>)
  75474. 801ea00: 482a ldr r0, [pc, #168] @ (801eaac <tcp_free_acked_segments+0xe8>)
  75475. 801ea02: f00b ff33 bl 802a86c <iprintf>
  75476. pcb->snd_queuelen = (u16_t)(pcb->snd_queuelen - clen);
  75477. 801ea06: 68fb ldr r3, [r7, #12]
  75478. 801ea08: f8b3 2066 ldrh.w r2, [r3, #102] @ 0x66
  75479. 801ea0c: 8a7b ldrh r3, [r7, #18]
  75480. 801ea0e: 1ad3 subs r3, r2, r3
  75481. 801ea10: b29a uxth r2, r3
  75482. 801ea12: 68fb ldr r3, [r7, #12]
  75483. 801ea14: f8a3 2066 strh.w r2, [r3, #102] @ 0x66
  75484. recv_acked = (tcpwnd_size_t)(recv_acked + next->len);
  75485. 801ea18: 697b ldr r3, [r7, #20]
  75486. 801ea1a: 891a ldrh r2, [r3, #8]
  75487. 801ea1c: 4b24 ldr r3, [pc, #144] @ (801eab0 <tcp_free_acked_segments+0xec>)
  75488. 801ea1e: 881b ldrh r3, [r3, #0]
  75489. 801ea20: 4413 add r3, r2
  75490. 801ea22: b29a uxth r2, r3
  75491. 801ea24: 4b22 ldr r3, [pc, #136] @ (801eab0 <tcp_free_acked_segments+0xec>)
  75492. 801ea26: 801a strh r2, [r3, #0]
  75493. tcp_seg_free(next);
  75494. 801ea28: 6978 ldr r0, [r7, #20]
  75495. 801ea2a: f7fe f900 bl 801cc2e <tcp_seg_free>
  75496. LWIP_DEBUGF(TCP_QLEN_DEBUG, ("%"TCPWNDSIZE_F" (after freeing %s)\n",
  75497. (tcpwnd_size_t)pcb->snd_queuelen,
  75498. dbg_list_name));
  75499. if (pcb->snd_queuelen != 0) {
  75500. 801ea2e: 68fb ldr r3, [r7, #12]
  75501. 801ea30: f8b3 3066 ldrh.w r3, [r3, #102] @ 0x66
  75502. 801ea34: 2b00 cmp r3, #0
  75503. 801ea36: d00c beq.n 801ea52 <tcp_free_acked_segments+0x8e>
  75504. LWIP_ASSERT("tcp_receive: valid queue length",
  75505. 801ea38: 68bb ldr r3, [r7, #8]
  75506. 801ea3a: 2b00 cmp r3, #0
  75507. 801ea3c: d109 bne.n 801ea52 <tcp_free_acked_segments+0x8e>
  75508. 801ea3e: 683b ldr r3, [r7, #0]
  75509. 801ea40: 2b00 cmp r3, #0
  75510. 801ea42: d106 bne.n 801ea52 <tcp_free_acked_segments+0x8e>
  75511. 801ea44: 4b17 ldr r3, [pc, #92] @ (801eaa4 <tcp_free_acked_segments+0xe0>)
  75512. 801ea46: f240 4261 movw r2, #1121 @ 0x461
  75513. 801ea4a: 491a ldr r1, [pc, #104] @ (801eab4 <tcp_free_acked_segments+0xf0>)
  75514. 801ea4c: 4817 ldr r0, [pc, #92] @ (801eaac <tcp_free_acked_segments+0xe8>)
  75515. 801ea4e: f00b ff0d bl 802a86c <iprintf>
  75516. while (seg_list != NULL &&
  75517. 801ea52: 68bb ldr r3, [r7, #8]
  75518. 801ea54: 2b00 cmp r3, #0
  75519. 801ea56: d020 beq.n 801ea9a <tcp_free_acked_segments+0xd6>
  75520. TCP_SEQ_LEQ(lwip_ntohl(seg_list->tcphdr->seqno) +
  75521. 801ea58: 68bb ldr r3, [r7, #8]
  75522. 801ea5a: 691b ldr r3, [r3, #16]
  75523. 801ea5c: 685b ldr r3, [r3, #4]
  75524. 801ea5e: 4618 mov r0, r3
  75525. 801ea60: f7fa ffbf bl 80199e2 <lwip_htonl>
  75526. 801ea64: 4604 mov r4, r0
  75527. 801ea66: 68bb ldr r3, [r7, #8]
  75528. 801ea68: 891b ldrh r3, [r3, #8]
  75529. 801ea6a: 461d mov r5, r3
  75530. 801ea6c: 68bb ldr r3, [r7, #8]
  75531. 801ea6e: 691b ldr r3, [r3, #16]
  75532. 801ea70: 899b ldrh r3, [r3, #12]
  75533. 801ea72: b29b uxth r3, r3
  75534. 801ea74: 4618 mov r0, r3
  75535. 801ea76: f7fa ff9f bl 80199b8 <lwip_htons>
  75536. 801ea7a: 4603 mov r3, r0
  75537. 801ea7c: b2db uxtb r3, r3
  75538. 801ea7e: f003 0303 and.w r3, r3, #3
  75539. 801ea82: 2b00 cmp r3, #0
  75540. 801ea84: d001 beq.n 801ea8a <tcp_free_acked_segments+0xc6>
  75541. 801ea86: 2301 movs r3, #1
  75542. 801ea88: e000 b.n 801ea8c <tcp_free_acked_segments+0xc8>
  75543. 801ea8a: 2300 movs r3, #0
  75544. 801ea8c: 442b add r3, r5
  75545. 801ea8e: 18e2 adds r2, r4, r3
  75546. 801ea90: 4b09 ldr r3, [pc, #36] @ (801eab8 <tcp_free_acked_segments+0xf4>)
  75547. 801ea92: 681b ldr r3, [r3, #0]
  75548. 801ea94: 1ad3 subs r3, r2, r3
  75549. while (seg_list != NULL &&
  75550. 801ea96: 2b00 cmp r3, #0
  75551. 801ea98: dd9c ble.n 801e9d4 <tcp_free_acked_segments+0x10>
  75552. seg_list != NULL || dbg_other_seg_list != NULL);
  75553. }
  75554. }
  75555. return seg_list;
  75556. 801ea9a: 68bb ldr r3, [r7, #8]
  75557. }
  75558. 801ea9c: 4618 mov r0, r3
  75559. 801ea9e: 3718 adds r7, #24
  75560. 801eaa0: 46bd mov sp, r7
  75561. 801eaa2: bdb0 pop {r4, r5, r7, pc}
  75562. 801eaa4: 0802fd10 .word 0x0802fd10
  75563. 801eaa8: 0802fff8 .word 0x0802fff8
  75564. 801eaac: 0802fd5c .word 0x0802fd5c
  75565. 801eab0: 2402afac .word 0x2402afac
  75566. 801eab4: 08030020 .word 0x08030020
  75567. 801eab8: 2402afa8 .word 0x2402afa8
  75568. 0801eabc <tcp_receive>:
  75569. *
  75570. * Called from tcp_process().
  75571. */
  75572. static void
  75573. tcp_receive(struct tcp_pcb *pcb)
  75574. {
  75575. 801eabc: b5b0 push {r4, r5, r7, lr}
  75576. 801eabe: b094 sub sp, #80 @ 0x50
  75577. 801eac0: af00 add r7, sp, #0
  75578. 801eac2: 6078 str r0, [r7, #4]
  75579. s16_t m;
  75580. u32_t right_wnd_edge;
  75581. int found_dupack = 0;
  75582. 801eac4: 2300 movs r3, #0
  75583. 801eac6: 64bb str r3, [r7, #72] @ 0x48
  75584. LWIP_ASSERT("tcp_receive: invalid pcb", pcb != NULL);
  75585. 801eac8: 687b ldr r3, [r7, #4]
  75586. 801eaca: 2b00 cmp r3, #0
  75587. 801eacc: d106 bne.n 801eadc <tcp_receive+0x20>
  75588. 801eace: 4b91 ldr r3, [pc, #580] @ (801ed14 <tcp_receive+0x258>)
  75589. 801ead0: f240 427b movw r2, #1147 @ 0x47b
  75590. 801ead4: 4990 ldr r1, [pc, #576] @ (801ed18 <tcp_receive+0x25c>)
  75591. 801ead6: 4891 ldr r0, [pc, #580] @ (801ed1c <tcp_receive+0x260>)
  75592. 801ead8: f00b fec8 bl 802a86c <iprintf>
  75593. LWIP_ASSERT("tcp_receive: wrong state", pcb->state >= ESTABLISHED);
  75594. 801eadc: 687b ldr r3, [r7, #4]
  75595. 801eade: 7d1b ldrb r3, [r3, #20]
  75596. 801eae0: 2b03 cmp r3, #3
  75597. 801eae2: d806 bhi.n 801eaf2 <tcp_receive+0x36>
  75598. 801eae4: 4b8b ldr r3, [pc, #556] @ (801ed14 <tcp_receive+0x258>)
  75599. 801eae6: f240 427c movw r2, #1148 @ 0x47c
  75600. 801eaea: 498d ldr r1, [pc, #564] @ (801ed20 <tcp_receive+0x264>)
  75601. 801eaec: 488b ldr r0, [pc, #556] @ (801ed1c <tcp_receive+0x260>)
  75602. 801eaee: f00b febd bl 802a86c <iprintf>
  75603. if (flags & TCP_ACK) {
  75604. 801eaf2: 4b8c ldr r3, [pc, #560] @ (801ed24 <tcp_receive+0x268>)
  75605. 801eaf4: 781b ldrb r3, [r3, #0]
  75606. 801eaf6: f003 0310 and.w r3, r3, #16
  75607. 801eafa: 2b00 cmp r3, #0
  75608. 801eafc: f000 8264 beq.w 801efc8 <tcp_receive+0x50c>
  75609. right_wnd_edge = pcb->snd_wnd + pcb->snd_wl2;
  75610. 801eb00: 687b ldr r3, [r7, #4]
  75611. 801eb02: f8b3 3060 ldrh.w r3, [r3, #96] @ 0x60
  75612. 801eb06: 461a mov r2, r3
  75613. 801eb08: 687b ldr r3, [r7, #4]
  75614. 801eb0a: 6d9b ldr r3, [r3, #88] @ 0x58
  75615. 801eb0c: 4413 add r3, r2
  75616. 801eb0e: 633b str r3, [r7, #48] @ 0x30
  75617. /* Update window. */
  75618. if (TCP_SEQ_LT(pcb->snd_wl1, seqno) ||
  75619. 801eb10: 687b ldr r3, [r7, #4]
  75620. 801eb12: 6d5a ldr r2, [r3, #84] @ 0x54
  75621. 801eb14: 4b84 ldr r3, [pc, #528] @ (801ed28 <tcp_receive+0x26c>)
  75622. 801eb16: 681b ldr r3, [r3, #0]
  75623. 801eb18: 1ad3 subs r3, r2, r3
  75624. 801eb1a: 2b00 cmp r3, #0
  75625. 801eb1c: db1b blt.n 801eb56 <tcp_receive+0x9a>
  75626. (pcb->snd_wl1 == seqno && TCP_SEQ_LT(pcb->snd_wl2, ackno)) ||
  75627. 801eb1e: 687b ldr r3, [r7, #4]
  75628. 801eb20: 6d5a ldr r2, [r3, #84] @ 0x54
  75629. 801eb22: 4b81 ldr r3, [pc, #516] @ (801ed28 <tcp_receive+0x26c>)
  75630. 801eb24: 681b ldr r3, [r3, #0]
  75631. if (TCP_SEQ_LT(pcb->snd_wl1, seqno) ||
  75632. 801eb26: 429a cmp r2, r3
  75633. 801eb28: d106 bne.n 801eb38 <tcp_receive+0x7c>
  75634. (pcb->snd_wl1 == seqno && TCP_SEQ_LT(pcb->snd_wl2, ackno)) ||
  75635. 801eb2a: 687b ldr r3, [r7, #4]
  75636. 801eb2c: 6d9a ldr r2, [r3, #88] @ 0x58
  75637. 801eb2e: 4b7f ldr r3, [pc, #508] @ (801ed2c <tcp_receive+0x270>)
  75638. 801eb30: 681b ldr r3, [r3, #0]
  75639. 801eb32: 1ad3 subs r3, r2, r3
  75640. 801eb34: 2b00 cmp r3, #0
  75641. 801eb36: db0e blt.n 801eb56 <tcp_receive+0x9a>
  75642. (pcb->snd_wl2 == ackno && (u32_t)SND_WND_SCALE(pcb, tcphdr->wnd) > pcb->snd_wnd)) {
  75643. 801eb38: 687b ldr r3, [r7, #4]
  75644. 801eb3a: 6d9a ldr r2, [r3, #88] @ 0x58
  75645. 801eb3c: 4b7b ldr r3, [pc, #492] @ (801ed2c <tcp_receive+0x270>)
  75646. 801eb3e: 681b ldr r3, [r3, #0]
  75647. (pcb->snd_wl1 == seqno && TCP_SEQ_LT(pcb->snd_wl2, ackno)) ||
  75648. 801eb40: 429a cmp r2, r3
  75649. 801eb42: d125 bne.n 801eb90 <tcp_receive+0xd4>
  75650. (pcb->snd_wl2 == ackno && (u32_t)SND_WND_SCALE(pcb, tcphdr->wnd) > pcb->snd_wnd)) {
  75651. 801eb44: 4b7a ldr r3, [pc, #488] @ (801ed30 <tcp_receive+0x274>)
  75652. 801eb46: 681b ldr r3, [r3, #0]
  75653. 801eb48: 89db ldrh r3, [r3, #14]
  75654. 801eb4a: b29a uxth r2, r3
  75655. 801eb4c: 687b ldr r3, [r7, #4]
  75656. 801eb4e: f8b3 3060 ldrh.w r3, [r3, #96] @ 0x60
  75657. 801eb52: 429a cmp r2, r3
  75658. 801eb54: d91c bls.n 801eb90 <tcp_receive+0xd4>
  75659. pcb->snd_wnd = SND_WND_SCALE(pcb, tcphdr->wnd);
  75660. 801eb56: 4b76 ldr r3, [pc, #472] @ (801ed30 <tcp_receive+0x274>)
  75661. 801eb58: 681b ldr r3, [r3, #0]
  75662. 801eb5a: 89db ldrh r3, [r3, #14]
  75663. 801eb5c: b29a uxth r2, r3
  75664. 801eb5e: 687b ldr r3, [r7, #4]
  75665. 801eb60: f8a3 2060 strh.w r2, [r3, #96] @ 0x60
  75666. /* keep track of the biggest window announced by the remote host to calculate
  75667. the maximum segment size */
  75668. if (pcb->snd_wnd_max < pcb->snd_wnd) {
  75669. 801eb64: 687b ldr r3, [r7, #4]
  75670. 801eb66: f8b3 2062 ldrh.w r2, [r3, #98] @ 0x62
  75671. 801eb6a: 687b ldr r3, [r7, #4]
  75672. 801eb6c: f8b3 3060 ldrh.w r3, [r3, #96] @ 0x60
  75673. 801eb70: 429a cmp r2, r3
  75674. 801eb72: d205 bcs.n 801eb80 <tcp_receive+0xc4>
  75675. pcb->snd_wnd_max = pcb->snd_wnd;
  75676. 801eb74: 687b ldr r3, [r7, #4]
  75677. 801eb76: f8b3 2060 ldrh.w r2, [r3, #96] @ 0x60
  75678. 801eb7a: 687b ldr r3, [r7, #4]
  75679. 801eb7c: f8a3 2062 strh.w r2, [r3, #98] @ 0x62
  75680. }
  75681. pcb->snd_wl1 = seqno;
  75682. 801eb80: 4b69 ldr r3, [pc, #420] @ (801ed28 <tcp_receive+0x26c>)
  75683. 801eb82: 681a ldr r2, [r3, #0]
  75684. 801eb84: 687b ldr r3, [r7, #4]
  75685. 801eb86: 655a str r2, [r3, #84] @ 0x54
  75686. pcb->snd_wl2 = ackno;
  75687. 801eb88: 4b68 ldr r3, [pc, #416] @ (801ed2c <tcp_receive+0x270>)
  75688. 801eb8a: 681a ldr r2, [r3, #0]
  75689. 801eb8c: 687b ldr r3, [r7, #4]
  75690. 801eb8e: 659a str r2, [r3, #88] @ 0x58
  75691. * If it only passes 1, should reset dupack counter
  75692. *
  75693. */
  75694. /* Clause 1 */
  75695. if (TCP_SEQ_LEQ(ackno, pcb->lastack)) {
  75696. 801eb90: 4b66 ldr r3, [pc, #408] @ (801ed2c <tcp_receive+0x270>)
  75697. 801eb92: 681a ldr r2, [r3, #0]
  75698. 801eb94: 687b ldr r3, [r7, #4]
  75699. 801eb96: 6c5b ldr r3, [r3, #68] @ 0x44
  75700. 801eb98: 1ad3 subs r3, r2, r3
  75701. 801eb9a: 2b00 cmp r3, #0
  75702. 801eb9c: dc58 bgt.n 801ec50 <tcp_receive+0x194>
  75703. /* Clause 2 */
  75704. if (tcplen == 0) {
  75705. 801eb9e: 4b65 ldr r3, [pc, #404] @ (801ed34 <tcp_receive+0x278>)
  75706. 801eba0: 881b ldrh r3, [r3, #0]
  75707. 801eba2: 2b00 cmp r3, #0
  75708. 801eba4: d14b bne.n 801ec3e <tcp_receive+0x182>
  75709. /* Clause 3 */
  75710. if (pcb->snd_wl2 + pcb->snd_wnd == right_wnd_edge) {
  75711. 801eba6: 687b ldr r3, [r7, #4]
  75712. 801eba8: 6d9b ldr r3, [r3, #88] @ 0x58
  75713. 801ebaa: 687a ldr r2, [r7, #4]
  75714. 801ebac: f8b2 2060 ldrh.w r2, [r2, #96] @ 0x60
  75715. 801ebb0: 4413 add r3, r2
  75716. 801ebb2: 6b3a ldr r2, [r7, #48] @ 0x30
  75717. 801ebb4: 429a cmp r2, r3
  75718. 801ebb6: d142 bne.n 801ec3e <tcp_receive+0x182>
  75719. /* Clause 4 */
  75720. if (pcb->rtime >= 0) {
  75721. 801ebb8: 687b ldr r3, [r7, #4]
  75722. 801ebba: f9b3 3030 ldrsh.w r3, [r3, #48] @ 0x30
  75723. 801ebbe: 2b00 cmp r3, #0
  75724. 801ebc0: db3d blt.n 801ec3e <tcp_receive+0x182>
  75725. /* Clause 5 */
  75726. if (pcb->lastack == ackno) {
  75727. 801ebc2: 687b ldr r3, [r7, #4]
  75728. 801ebc4: 6c5a ldr r2, [r3, #68] @ 0x44
  75729. 801ebc6: 4b59 ldr r3, [pc, #356] @ (801ed2c <tcp_receive+0x270>)
  75730. 801ebc8: 681b ldr r3, [r3, #0]
  75731. 801ebca: 429a cmp r2, r3
  75732. 801ebcc: d137 bne.n 801ec3e <tcp_receive+0x182>
  75733. found_dupack = 1;
  75734. 801ebce: 2301 movs r3, #1
  75735. 801ebd0: 64bb str r3, [r7, #72] @ 0x48
  75736. if ((u8_t)(pcb->dupacks + 1) > pcb->dupacks) {
  75737. 801ebd2: 687b ldr r3, [r7, #4]
  75738. 801ebd4: f893 3043 ldrb.w r3, [r3, #67] @ 0x43
  75739. 801ebd8: 2bff cmp r3, #255 @ 0xff
  75740. 801ebda: d007 beq.n 801ebec <tcp_receive+0x130>
  75741. ++pcb->dupacks;
  75742. 801ebdc: 687b ldr r3, [r7, #4]
  75743. 801ebde: f893 3043 ldrb.w r3, [r3, #67] @ 0x43
  75744. 801ebe2: 3301 adds r3, #1
  75745. 801ebe4: b2da uxtb r2, r3
  75746. 801ebe6: 687b ldr r3, [r7, #4]
  75747. 801ebe8: f883 2043 strb.w r2, [r3, #67] @ 0x43
  75748. }
  75749. if (pcb->dupacks > 3) {
  75750. 801ebec: 687b ldr r3, [r7, #4]
  75751. 801ebee: f893 3043 ldrb.w r3, [r3, #67] @ 0x43
  75752. 801ebf2: 2b03 cmp r3, #3
  75753. 801ebf4: d91b bls.n 801ec2e <tcp_receive+0x172>
  75754. /* Inflate the congestion window */
  75755. TCP_WND_INC(pcb->cwnd, pcb->mss);
  75756. 801ebf6: 687b ldr r3, [r7, #4]
  75757. 801ebf8: f8b3 2048 ldrh.w r2, [r3, #72] @ 0x48
  75758. 801ebfc: 687b ldr r3, [r7, #4]
  75759. 801ebfe: 8e5b ldrh r3, [r3, #50] @ 0x32
  75760. 801ec00: 4413 add r3, r2
  75761. 801ec02: b29a uxth r2, r3
  75762. 801ec04: 687b ldr r3, [r7, #4]
  75763. 801ec06: f8b3 3048 ldrh.w r3, [r3, #72] @ 0x48
  75764. 801ec0a: 429a cmp r2, r3
  75765. 801ec0c: d30a bcc.n 801ec24 <tcp_receive+0x168>
  75766. 801ec0e: 687b ldr r3, [r7, #4]
  75767. 801ec10: f8b3 2048 ldrh.w r2, [r3, #72] @ 0x48
  75768. 801ec14: 687b ldr r3, [r7, #4]
  75769. 801ec16: 8e5b ldrh r3, [r3, #50] @ 0x32
  75770. 801ec18: 4413 add r3, r2
  75771. 801ec1a: b29a uxth r2, r3
  75772. 801ec1c: 687b ldr r3, [r7, #4]
  75773. 801ec1e: f8a3 2048 strh.w r2, [r3, #72] @ 0x48
  75774. 801ec22: e004 b.n 801ec2e <tcp_receive+0x172>
  75775. 801ec24: 687b ldr r3, [r7, #4]
  75776. 801ec26: f64f 72ff movw r2, #65535 @ 0xffff
  75777. 801ec2a: f8a3 2048 strh.w r2, [r3, #72] @ 0x48
  75778. }
  75779. if (pcb->dupacks >= 3) {
  75780. 801ec2e: 687b ldr r3, [r7, #4]
  75781. 801ec30: f893 3043 ldrb.w r3, [r3, #67] @ 0x43
  75782. 801ec34: 2b02 cmp r3, #2
  75783. 801ec36: d902 bls.n 801ec3e <tcp_receive+0x182>
  75784. /* Do fast retransmit (checked via TF_INFR, not via dupacks count) */
  75785. tcp_rexmit_fast(pcb);
  75786. 801ec38: 6878 ldr r0, [r7, #4]
  75787. 801ec3a: f002 fbb3 bl 80213a4 <tcp_rexmit_fast>
  75788. }
  75789. }
  75790. }
  75791. /* If Clause (1) or more is true, but not a duplicate ack, reset
  75792. * count of consecutive duplicate acks */
  75793. if (!found_dupack) {
  75794. 801ec3e: 6cbb ldr r3, [r7, #72] @ 0x48
  75795. 801ec40: 2b00 cmp r3, #0
  75796. 801ec42: f040 8161 bne.w 801ef08 <tcp_receive+0x44c>
  75797. pcb->dupacks = 0;
  75798. 801ec46: 687b ldr r3, [r7, #4]
  75799. 801ec48: 2200 movs r2, #0
  75800. 801ec4a: f883 2043 strb.w r2, [r3, #67] @ 0x43
  75801. 801ec4e: e15b b.n 801ef08 <tcp_receive+0x44c>
  75802. }
  75803. } else if (TCP_SEQ_BETWEEN(ackno, pcb->lastack + 1, pcb->snd_nxt)) {
  75804. 801ec50: 4b36 ldr r3, [pc, #216] @ (801ed2c <tcp_receive+0x270>)
  75805. 801ec52: 681a ldr r2, [r3, #0]
  75806. 801ec54: 687b ldr r3, [r7, #4]
  75807. 801ec56: 6c5b ldr r3, [r3, #68] @ 0x44
  75808. 801ec58: 1ad3 subs r3, r2, r3
  75809. 801ec5a: 3b01 subs r3, #1
  75810. 801ec5c: 2b00 cmp r3, #0
  75811. 801ec5e: f2c0 814e blt.w 801eefe <tcp_receive+0x442>
  75812. 801ec62: 4b32 ldr r3, [pc, #200] @ (801ed2c <tcp_receive+0x270>)
  75813. 801ec64: 681a ldr r2, [r3, #0]
  75814. 801ec66: 687b ldr r3, [r7, #4]
  75815. 801ec68: 6d1b ldr r3, [r3, #80] @ 0x50
  75816. 801ec6a: 1ad3 subs r3, r2, r3
  75817. 801ec6c: 2b00 cmp r3, #0
  75818. 801ec6e: f300 8146 bgt.w 801eefe <tcp_receive+0x442>
  75819. tcpwnd_size_t acked;
  75820. /* Reset the "IN Fast Retransmit" flag, since we are no longer
  75821. in fast retransmit. Also reset the congestion window to the
  75822. slow start threshold. */
  75823. if (pcb->flags & TF_INFR) {
  75824. 801ec72: 687b ldr r3, [r7, #4]
  75825. 801ec74: 8b5b ldrh r3, [r3, #26]
  75826. 801ec76: f003 0304 and.w r3, r3, #4
  75827. 801ec7a: 2b00 cmp r3, #0
  75828. 801ec7c: d010 beq.n 801eca0 <tcp_receive+0x1e4>
  75829. tcp_clear_flags(pcb, TF_INFR);
  75830. 801ec7e: 687b ldr r3, [r7, #4]
  75831. 801ec80: 8b5b ldrh r3, [r3, #26]
  75832. 801ec82: f023 0304 bic.w r3, r3, #4
  75833. 801ec86: b29a uxth r2, r3
  75834. 801ec88: 687b ldr r3, [r7, #4]
  75835. 801ec8a: 835a strh r2, [r3, #26]
  75836. pcb->cwnd = pcb->ssthresh;
  75837. 801ec8c: 687b ldr r3, [r7, #4]
  75838. 801ec8e: f8b3 204a ldrh.w r2, [r3, #74] @ 0x4a
  75839. 801ec92: 687b ldr r3, [r7, #4]
  75840. 801ec94: f8a3 2048 strh.w r2, [r3, #72] @ 0x48
  75841. pcb->bytes_acked = 0;
  75842. 801ec98: 687b ldr r3, [r7, #4]
  75843. 801ec9a: 2200 movs r2, #0
  75844. 801ec9c: f8a3 206a strh.w r2, [r3, #106] @ 0x6a
  75845. }
  75846. /* Reset the number of retransmissions. */
  75847. pcb->nrtx = 0;
  75848. 801eca0: 687b ldr r3, [r7, #4]
  75849. 801eca2: 2200 movs r2, #0
  75850. 801eca4: f883 2042 strb.w r2, [r3, #66] @ 0x42
  75851. /* Reset the retransmission time-out. */
  75852. pcb->rto = (s16_t)((pcb->sa >> 3) + pcb->sv);
  75853. 801eca8: 687b ldr r3, [r7, #4]
  75854. 801ecaa: f9b3 303c ldrsh.w r3, [r3, #60] @ 0x3c
  75855. 801ecae: 10db asrs r3, r3, #3
  75856. 801ecb0: b21b sxth r3, r3
  75857. 801ecb2: b29a uxth r2, r3
  75858. 801ecb4: 687b ldr r3, [r7, #4]
  75859. 801ecb6: f9b3 303e ldrsh.w r3, [r3, #62] @ 0x3e
  75860. 801ecba: b29b uxth r3, r3
  75861. 801ecbc: 4413 add r3, r2
  75862. 801ecbe: b29b uxth r3, r3
  75863. 801ecc0: b21a sxth r2, r3
  75864. 801ecc2: 687b ldr r3, [r7, #4]
  75865. 801ecc4: f8a3 2040 strh.w r2, [r3, #64] @ 0x40
  75866. /* Record how much data this ACK acks */
  75867. acked = (tcpwnd_size_t)(ackno - pcb->lastack);
  75868. 801ecc8: 4b18 ldr r3, [pc, #96] @ (801ed2c <tcp_receive+0x270>)
  75869. 801ecca: 681b ldr r3, [r3, #0]
  75870. 801eccc: b29a uxth r2, r3
  75871. 801ecce: 687b ldr r3, [r7, #4]
  75872. 801ecd0: 6c5b ldr r3, [r3, #68] @ 0x44
  75873. 801ecd2: b29b uxth r3, r3
  75874. 801ecd4: 1ad3 subs r3, r2, r3
  75875. 801ecd6: 85fb strh r3, [r7, #46] @ 0x2e
  75876. /* Reset the fast retransmit variables. */
  75877. pcb->dupacks = 0;
  75878. 801ecd8: 687b ldr r3, [r7, #4]
  75879. 801ecda: 2200 movs r2, #0
  75880. 801ecdc: f883 2043 strb.w r2, [r3, #67] @ 0x43
  75881. pcb->lastack = ackno;
  75882. 801ece0: 4b12 ldr r3, [pc, #72] @ (801ed2c <tcp_receive+0x270>)
  75883. 801ece2: 681a ldr r2, [r3, #0]
  75884. 801ece4: 687b ldr r3, [r7, #4]
  75885. 801ece6: 645a str r2, [r3, #68] @ 0x44
  75886. /* Update the congestion control variables (cwnd and
  75887. ssthresh). */
  75888. if (pcb->state >= ESTABLISHED) {
  75889. 801ece8: 687b ldr r3, [r7, #4]
  75890. 801ecea: 7d1b ldrb r3, [r3, #20]
  75891. 801ecec: 2b03 cmp r3, #3
  75892. 801ecee: f240 8097 bls.w 801ee20 <tcp_receive+0x364>
  75893. if (pcb->cwnd < pcb->ssthresh) {
  75894. 801ecf2: 687b ldr r3, [r7, #4]
  75895. 801ecf4: f8b3 2048 ldrh.w r2, [r3, #72] @ 0x48
  75896. 801ecf8: 687b ldr r3, [r7, #4]
  75897. 801ecfa: f8b3 304a ldrh.w r3, [r3, #74] @ 0x4a
  75898. 801ecfe: 429a cmp r2, r3
  75899. 801ed00: d245 bcs.n 801ed8e <tcp_receive+0x2d2>
  75900. tcpwnd_size_t increase;
  75901. /* limit to 1 SMSS segment during period following RTO */
  75902. u8_t num_seg = (pcb->flags & TF_RTO) ? 1 : 2;
  75903. 801ed02: 687b ldr r3, [r7, #4]
  75904. 801ed04: 8b5b ldrh r3, [r3, #26]
  75905. 801ed06: f403 6300 and.w r3, r3, #2048 @ 0x800
  75906. 801ed0a: 2b00 cmp r3, #0
  75907. 801ed0c: d014 beq.n 801ed38 <tcp_receive+0x27c>
  75908. 801ed0e: 2301 movs r3, #1
  75909. 801ed10: e013 b.n 801ed3a <tcp_receive+0x27e>
  75910. 801ed12: bf00 nop
  75911. 801ed14: 0802fd10 .word 0x0802fd10
  75912. 801ed18: 08030040 .word 0x08030040
  75913. 801ed1c: 0802fd5c .word 0x0802fd5c
  75914. 801ed20: 0803005c .word 0x0803005c
  75915. 801ed24: 2402afb0 .word 0x2402afb0
  75916. 801ed28: 2402afa4 .word 0x2402afa4
  75917. 801ed2c: 2402afa8 .word 0x2402afa8
  75918. 801ed30: 2402af94 .word 0x2402af94
  75919. 801ed34: 2402afae .word 0x2402afae
  75920. 801ed38: 2302 movs r3, #2
  75921. 801ed3a: f887 302d strb.w r3, [r7, #45] @ 0x2d
  75922. /* RFC 3465, section 2.2 Slow Start */
  75923. increase = LWIP_MIN(acked, (tcpwnd_size_t)(num_seg * pcb->mss));
  75924. 801ed3e: f897 302d ldrb.w r3, [r7, #45] @ 0x2d
  75925. 801ed42: b29a uxth r2, r3
  75926. 801ed44: 687b ldr r3, [r7, #4]
  75927. 801ed46: 8e5b ldrh r3, [r3, #50] @ 0x32
  75928. 801ed48: fb12 f303 smulbb r3, r2, r3
  75929. 801ed4c: b29b uxth r3, r3
  75930. 801ed4e: 8dfa ldrh r2, [r7, #46] @ 0x2e
  75931. 801ed50: 4293 cmp r3, r2
  75932. 801ed52: bf28 it cs
  75933. 801ed54: 4613 movcs r3, r2
  75934. 801ed56: 857b strh r3, [r7, #42] @ 0x2a
  75935. TCP_WND_INC(pcb->cwnd, increase);
  75936. 801ed58: 687b ldr r3, [r7, #4]
  75937. 801ed5a: f8b3 2048 ldrh.w r2, [r3, #72] @ 0x48
  75938. 801ed5e: 8d7b ldrh r3, [r7, #42] @ 0x2a
  75939. 801ed60: 4413 add r3, r2
  75940. 801ed62: b29a uxth r2, r3
  75941. 801ed64: 687b ldr r3, [r7, #4]
  75942. 801ed66: f8b3 3048 ldrh.w r3, [r3, #72] @ 0x48
  75943. 801ed6a: 429a cmp r2, r3
  75944. 801ed6c: d309 bcc.n 801ed82 <tcp_receive+0x2c6>
  75945. 801ed6e: 687b ldr r3, [r7, #4]
  75946. 801ed70: f8b3 2048 ldrh.w r2, [r3, #72] @ 0x48
  75947. 801ed74: 8d7b ldrh r3, [r7, #42] @ 0x2a
  75948. 801ed76: 4413 add r3, r2
  75949. 801ed78: b29a uxth r2, r3
  75950. 801ed7a: 687b ldr r3, [r7, #4]
  75951. 801ed7c: f8a3 2048 strh.w r2, [r3, #72] @ 0x48
  75952. 801ed80: e04e b.n 801ee20 <tcp_receive+0x364>
  75953. 801ed82: 687b ldr r3, [r7, #4]
  75954. 801ed84: f64f 72ff movw r2, #65535 @ 0xffff
  75955. 801ed88: f8a3 2048 strh.w r2, [r3, #72] @ 0x48
  75956. 801ed8c: e048 b.n 801ee20 <tcp_receive+0x364>
  75957. LWIP_DEBUGF(TCP_CWND_DEBUG, ("tcp_receive: slow start cwnd %"TCPWNDSIZE_F"\n", pcb->cwnd));
  75958. } else {
  75959. /* RFC 3465, section 2.1 Congestion Avoidance */
  75960. TCP_WND_INC(pcb->bytes_acked, acked);
  75961. 801ed8e: 687b ldr r3, [r7, #4]
  75962. 801ed90: f8b3 206a ldrh.w r2, [r3, #106] @ 0x6a
  75963. 801ed94: 8dfb ldrh r3, [r7, #46] @ 0x2e
  75964. 801ed96: 4413 add r3, r2
  75965. 801ed98: b29a uxth r2, r3
  75966. 801ed9a: 687b ldr r3, [r7, #4]
  75967. 801ed9c: f8b3 306a ldrh.w r3, [r3, #106] @ 0x6a
  75968. 801eda0: 429a cmp r2, r3
  75969. 801eda2: d309 bcc.n 801edb8 <tcp_receive+0x2fc>
  75970. 801eda4: 687b ldr r3, [r7, #4]
  75971. 801eda6: f8b3 206a ldrh.w r2, [r3, #106] @ 0x6a
  75972. 801edaa: 8dfb ldrh r3, [r7, #46] @ 0x2e
  75973. 801edac: 4413 add r3, r2
  75974. 801edae: b29a uxth r2, r3
  75975. 801edb0: 687b ldr r3, [r7, #4]
  75976. 801edb2: f8a3 206a strh.w r2, [r3, #106] @ 0x6a
  75977. 801edb6: e004 b.n 801edc2 <tcp_receive+0x306>
  75978. 801edb8: 687b ldr r3, [r7, #4]
  75979. 801edba: f64f 72ff movw r2, #65535 @ 0xffff
  75980. 801edbe: f8a3 206a strh.w r2, [r3, #106] @ 0x6a
  75981. if (pcb->bytes_acked >= pcb->cwnd) {
  75982. 801edc2: 687b ldr r3, [r7, #4]
  75983. 801edc4: f8b3 206a ldrh.w r2, [r3, #106] @ 0x6a
  75984. 801edc8: 687b ldr r3, [r7, #4]
  75985. 801edca: f8b3 3048 ldrh.w r3, [r3, #72] @ 0x48
  75986. 801edce: 429a cmp r2, r3
  75987. 801edd0: d326 bcc.n 801ee20 <tcp_receive+0x364>
  75988. pcb->bytes_acked = (tcpwnd_size_t)(pcb->bytes_acked - pcb->cwnd);
  75989. 801edd2: 687b ldr r3, [r7, #4]
  75990. 801edd4: f8b3 206a ldrh.w r2, [r3, #106] @ 0x6a
  75991. 801edd8: 687b ldr r3, [r7, #4]
  75992. 801edda: f8b3 3048 ldrh.w r3, [r3, #72] @ 0x48
  75993. 801edde: 1ad3 subs r3, r2, r3
  75994. 801ede0: b29a uxth r2, r3
  75995. 801ede2: 687b ldr r3, [r7, #4]
  75996. 801ede4: f8a3 206a strh.w r2, [r3, #106] @ 0x6a
  75997. TCP_WND_INC(pcb->cwnd, pcb->mss);
  75998. 801ede8: 687b ldr r3, [r7, #4]
  75999. 801edea: f8b3 2048 ldrh.w r2, [r3, #72] @ 0x48
  76000. 801edee: 687b ldr r3, [r7, #4]
  76001. 801edf0: 8e5b ldrh r3, [r3, #50] @ 0x32
  76002. 801edf2: 4413 add r3, r2
  76003. 801edf4: b29a uxth r2, r3
  76004. 801edf6: 687b ldr r3, [r7, #4]
  76005. 801edf8: f8b3 3048 ldrh.w r3, [r3, #72] @ 0x48
  76006. 801edfc: 429a cmp r2, r3
  76007. 801edfe: d30a bcc.n 801ee16 <tcp_receive+0x35a>
  76008. 801ee00: 687b ldr r3, [r7, #4]
  76009. 801ee02: f8b3 2048 ldrh.w r2, [r3, #72] @ 0x48
  76010. 801ee06: 687b ldr r3, [r7, #4]
  76011. 801ee08: 8e5b ldrh r3, [r3, #50] @ 0x32
  76012. 801ee0a: 4413 add r3, r2
  76013. 801ee0c: b29a uxth r2, r3
  76014. 801ee0e: 687b ldr r3, [r7, #4]
  76015. 801ee10: f8a3 2048 strh.w r2, [r3, #72] @ 0x48
  76016. 801ee14: e004 b.n 801ee20 <tcp_receive+0x364>
  76017. 801ee16: 687b ldr r3, [r7, #4]
  76018. 801ee18: f64f 72ff movw r2, #65535 @ 0xffff
  76019. 801ee1c: f8a3 2048 strh.w r2, [r3, #72] @ 0x48
  76020. pcb->unacked != NULL ?
  76021. lwip_ntohl(pcb->unacked->tcphdr->seqno) + TCP_TCPLEN(pcb->unacked) : 0));
  76022. /* Remove segment from the unacknowledged list if the incoming
  76023. ACK acknowledges them. */
  76024. pcb->unacked = tcp_free_acked_segments(pcb, pcb->unacked, "unacked", pcb->unsent);
  76025. 801ee20: 687b ldr r3, [r7, #4]
  76026. 801ee22: 6f19 ldr r1, [r3, #112] @ 0x70
  76027. 801ee24: 687b ldr r3, [r7, #4]
  76028. 801ee26: 6edb ldr r3, [r3, #108] @ 0x6c
  76029. 801ee28: 4a98 ldr r2, [pc, #608] @ (801f08c <tcp_receive+0x5d0>)
  76030. 801ee2a: 6878 ldr r0, [r7, #4]
  76031. 801ee2c: f7ff fdca bl 801e9c4 <tcp_free_acked_segments>
  76032. 801ee30: 4602 mov r2, r0
  76033. 801ee32: 687b ldr r3, [r7, #4]
  76034. 801ee34: 671a str r2, [r3, #112] @ 0x70
  76035. on the list are acknowledged by the ACK. This may seem
  76036. strange since an "unsent" segment shouldn't be acked. The
  76037. rationale is that lwIP puts all outstanding segments on the
  76038. ->unsent list after a retransmission, so these segments may
  76039. in fact have been sent once. */
  76040. pcb->unsent = tcp_free_acked_segments(pcb, pcb->unsent, "unsent", pcb->unacked);
  76041. 801ee36: 687b ldr r3, [r7, #4]
  76042. 801ee38: 6ed9 ldr r1, [r3, #108] @ 0x6c
  76043. 801ee3a: 687b ldr r3, [r7, #4]
  76044. 801ee3c: 6f1b ldr r3, [r3, #112] @ 0x70
  76045. 801ee3e: 4a94 ldr r2, [pc, #592] @ (801f090 <tcp_receive+0x5d4>)
  76046. 801ee40: 6878 ldr r0, [r7, #4]
  76047. 801ee42: f7ff fdbf bl 801e9c4 <tcp_free_acked_segments>
  76048. 801ee46: 4602 mov r2, r0
  76049. 801ee48: 687b ldr r3, [r7, #4]
  76050. 801ee4a: 66da str r2, [r3, #108] @ 0x6c
  76051. /* If there's nothing left to acknowledge, stop the retransmit
  76052. timer, otherwise reset it to start again */
  76053. if (pcb->unacked == NULL) {
  76054. 801ee4c: 687b ldr r3, [r7, #4]
  76055. 801ee4e: 6f1b ldr r3, [r3, #112] @ 0x70
  76056. 801ee50: 2b00 cmp r3, #0
  76057. 801ee52: d104 bne.n 801ee5e <tcp_receive+0x3a2>
  76058. pcb->rtime = -1;
  76059. 801ee54: 687b ldr r3, [r7, #4]
  76060. 801ee56: f64f 72ff movw r2, #65535 @ 0xffff
  76061. 801ee5a: 861a strh r2, [r3, #48] @ 0x30
  76062. 801ee5c: e002 b.n 801ee64 <tcp_receive+0x3a8>
  76063. } else {
  76064. pcb->rtime = 0;
  76065. 801ee5e: 687b ldr r3, [r7, #4]
  76066. 801ee60: 2200 movs r2, #0
  76067. 801ee62: 861a strh r2, [r3, #48] @ 0x30
  76068. }
  76069. pcb->polltmr = 0;
  76070. 801ee64: 687b ldr r3, [r7, #4]
  76071. 801ee66: 2200 movs r2, #0
  76072. 801ee68: 771a strb r2, [r3, #28]
  76073. #if TCP_OVERSIZE
  76074. if (pcb->unsent == NULL) {
  76075. 801ee6a: 687b ldr r3, [r7, #4]
  76076. 801ee6c: 6edb ldr r3, [r3, #108] @ 0x6c
  76077. 801ee6e: 2b00 cmp r3, #0
  76078. 801ee70: d103 bne.n 801ee7a <tcp_receive+0x3be>
  76079. pcb->unsent_oversize = 0;
  76080. 801ee72: 687b ldr r3, [r7, #4]
  76081. 801ee74: 2200 movs r2, #0
  76082. 801ee76: f8a3 2068 strh.w r2, [r3, #104] @ 0x68
  76083. /* Inform neighbor reachability of forward progress. */
  76084. nd6_reachability_hint(ip6_current_src_addr());
  76085. }
  76086. #endif /* LWIP_IPV6 && LWIP_ND6_TCP_REACHABILITY_HINTS*/
  76087. pcb->snd_buf = (tcpwnd_size_t)(pcb->snd_buf + recv_acked);
  76088. 801ee7a: 687b ldr r3, [r7, #4]
  76089. 801ee7c: f8b3 2064 ldrh.w r2, [r3, #100] @ 0x64
  76090. 801ee80: 4b84 ldr r3, [pc, #528] @ (801f094 <tcp_receive+0x5d8>)
  76091. 801ee82: 881b ldrh r3, [r3, #0]
  76092. 801ee84: 4413 add r3, r2
  76093. 801ee86: b29a uxth r2, r3
  76094. 801ee88: 687b ldr r3, [r7, #4]
  76095. 801ee8a: f8a3 2064 strh.w r2, [r3, #100] @ 0x64
  76096. /* check if this ACK ends our retransmission of in-flight data */
  76097. if (pcb->flags & TF_RTO) {
  76098. 801ee8e: 687b ldr r3, [r7, #4]
  76099. 801ee90: 8b5b ldrh r3, [r3, #26]
  76100. 801ee92: f403 6300 and.w r3, r3, #2048 @ 0x800
  76101. 801ee96: 2b00 cmp r3, #0
  76102. 801ee98: d035 beq.n 801ef06 <tcp_receive+0x44a>
  76103. /* RTO is done if
  76104. 1) both queues are empty or
  76105. 2) unacked is empty and unsent head contains data not part of RTO or
  76106. 3) unacked head contains data not part of RTO */
  76107. if (pcb->unacked == NULL) {
  76108. 801ee9a: 687b ldr r3, [r7, #4]
  76109. 801ee9c: 6f1b ldr r3, [r3, #112] @ 0x70
  76110. 801ee9e: 2b00 cmp r3, #0
  76111. 801eea0: d118 bne.n 801eed4 <tcp_receive+0x418>
  76112. if ((pcb->unsent == NULL) ||
  76113. 801eea2: 687b ldr r3, [r7, #4]
  76114. 801eea4: 6edb ldr r3, [r3, #108] @ 0x6c
  76115. 801eea6: 2b00 cmp r3, #0
  76116. 801eea8: d00c beq.n 801eec4 <tcp_receive+0x408>
  76117. (TCP_SEQ_LEQ(pcb->rto_end, lwip_ntohl(pcb->unsent->tcphdr->seqno)))) {
  76118. 801eeaa: 687b ldr r3, [r7, #4]
  76119. 801eeac: 6cdc ldr r4, [r3, #76] @ 0x4c
  76120. 801eeae: 687b ldr r3, [r7, #4]
  76121. 801eeb0: 6edb ldr r3, [r3, #108] @ 0x6c
  76122. 801eeb2: 691b ldr r3, [r3, #16]
  76123. 801eeb4: 685b ldr r3, [r3, #4]
  76124. 801eeb6: 4618 mov r0, r3
  76125. 801eeb8: f7fa fd93 bl 80199e2 <lwip_htonl>
  76126. 801eebc: 4603 mov r3, r0
  76127. 801eebe: 1ae3 subs r3, r4, r3
  76128. if ((pcb->unsent == NULL) ||
  76129. 801eec0: 2b00 cmp r3, #0
  76130. 801eec2: dc20 bgt.n 801ef06 <tcp_receive+0x44a>
  76131. tcp_clear_flags(pcb, TF_RTO);
  76132. 801eec4: 687b ldr r3, [r7, #4]
  76133. 801eec6: 8b5b ldrh r3, [r3, #26]
  76134. 801eec8: f423 6300 bic.w r3, r3, #2048 @ 0x800
  76135. 801eecc: b29a uxth r2, r3
  76136. 801eece: 687b ldr r3, [r7, #4]
  76137. 801eed0: 835a strh r2, [r3, #26]
  76138. } else if (TCP_SEQ_BETWEEN(ackno, pcb->lastack + 1, pcb->snd_nxt)) {
  76139. 801eed2: e018 b.n 801ef06 <tcp_receive+0x44a>
  76140. }
  76141. } else if (TCP_SEQ_LEQ(pcb->rto_end, lwip_ntohl(pcb->unacked->tcphdr->seqno))) {
  76142. 801eed4: 687b ldr r3, [r7, #4]
  76143. 801eed6: 6cdc ldr r4, [r3, #76] @ 0x4c
  76144. 801eed8: 687b ldr r3, [r7, #4]
  76145. 801eeda: 6f1b ldr r3, [r3, #112] @ 0x70
  76146. 801eedc: 691b ldr r3, [r3, #16]
  76147. 801eede: 685b ldr r3, [r3, #4]
  76148. 801eee0: 4618 mov r0, r3
  76149. 801eee2: f7fa fd7e bl 80199e2 <lwip_htonl>
  76150. 801eee6: 4603 mov r3, r0
  76151. 801eee8: 1ae3 subs r3, r4, r3
  76152. 801eeea: 2b00 cmp r3, #0
  76153. 801eeec: dc0b bgt.n 801ef06 <tcp_receive+0x44a>
  76154. tcp_clear_flags(pcb, TF_RTO);
  76155. 801eeee: 687b ldr r3, [r7, #4]
  76156. 801eef0: 8b5b ldrh r3, [r3, #26]
  76157. 801eef2: f423 6300 bic.w r3, r3, #2048 @ 0x800
  76158. 801eef6: b29a uxth r2, r3
  76159. 801eef8: 687b ldr r3, [r7, #4]
  76160. 801eefa: 835a strh r2, [r3, #26]
  76161. } else if (TCP_SEQ_BETWEEN(ackno, pcb->lastack + 1, pcb->snd_nxt)) {
  76162. 801eefc: e003 b.n 801ef06 <tcp_receive+0x44a>
  76163. }
  76164. }
  76165. /* End of ACK for new data processing. */
  76166. } else {
  76167. /* Out of sequence ACK, didn't really ack anything */
  76168. tcp_send_empty_ack(pcb);
  76169. 801eefe: 6878 ldr r0, [r7, #4]
  76170. 801ef00: f002 fc3c bl 802177c <tcp_send_empty_ack>
  76171. 801ef04: e000 b.n 801ef08 <tcp_receive+0x44c>
  76172. } else if (TCP_SEQ_BETWEEN(ackno, pcb->lastack + 1, pcb->snd_nxt)) {
  76173. 801ef06: bf00 nop
  76174. pcb->rttest, pcb->rtseq, ackno));
  76175. /* RTT estimation calculations. This is done by checking if the
  76176. incoming segment acknowledges the segment we use to take a
  76177. round-trip time measurement. */
  76178. if (pcb->rttest && TCP_SEQ_LT(pcb->rtseq, ackno)) {
  76179. 801ef08: 687b ldr r3, [r7, #4]
  76180. 801ef0a: 6b5b ldr r3, [r3, #52] @ 0x34
  76181. 801ef0c: 2b00 cmp r3, #0
  76182. 801ef0e: d05b beq.n 801efc8 <tcp_receive+0x50c>
  76183. 801ef10: 687b ldr r3, [r7, #4]
  76184. 801ef12: 6b9a ldr r2, [r3, #56] @ 0x38
  76185. 801ef14: 4b60 ldr r3, [pc, #384] @ (801f098 <tcp_receive+0x5dc>)
  76186. 801ef16: 681b ldr r3, [r3, #0]
  76187. 801ef18: 1ad3 subs r3, r2, r3
  76188. 801ef1a: 2b00 cmp r3, #0
  76189. 801ef1c: da54 bge.n 801efc8 <tcp_receive+0x50c>
  76190. /* diff between this shouldn't exceed 32K since this are tcp timer ticks
  76191. and a round-trip shouldn't be that long... */
  76192. m = (s16_t)(tcp_ticks - pcb->rttest);
  76193. 801ef1e: 4b5f ldr r3, [pc, #380] @ (801f09c <tcp_receive+0x5e0>)
  76194. 801ef20: 681b ldr r3, [r3, #0]
  76195. 801ef22: b29a uxth r2, r3
  76196. 801ef24: 687b ldr r3, [r7, #4]
  76197. 801ef26: 6b5b ldr r3, [r3, #52] @ 0x34
  76198. 801ef28: b29b uxth r3, r3
  76199. 801ef2a: 1ad3 subs r3, r2, r3
  76200. 801ef2c: b29b uxth r3, r3
  76201. 801ef2e: f8a7 304e strh.w r3, [r7, #78] @ 0x4e
  76202. LWIP_DEBUGF(TCP_RTO_DEBUG, ("tcp_receive: experienced rtt %"U16_F" ticks (%"U16_F" msec).\n",
  76203. m, (u16_t)(m * TCP_SLOW_INTERVAL)));
  76204. /* This is taken directly from VJs original code in his paper */
  76205. m = (s16_t)(m - (pcb->sa >> 3));
  76206. 801ef32: f8b7 204e ldrh.w r2, [r7, #78] @ 0x4e
  76207. 801ef36: 687b ldr r3, [r7, #4]
  76208. 801ef38: f9b3 303c ldrsh.w r3, [r3, #60] @ 0x3c
  76209. 801ef3c: 10db asrs r3, r3, #3
  76210. 801ef3e: b21b sxth r3, r3
  76211. 801ef40: b29b uxth r3, r3
  76212. 801ef42: 1ad3 subs r3, r2, r3
  76213. 801ef44: b29b uxth r3, r3
  76214. 801ef46: f8a7 304e strh.w r3, [r7, #78] @ 0x4e
  76215. pcb->sa = (s16_t)(pcb->sa + m);
  76216. 801ef4a: 687b ldr r3, [r7, #4]
  76217. 801ef4c: f9b3 303c ldrsh.w r3, [r3, #60] @ 0x3c
  76218. 801ef50: b29a uxth r2, r3
  76219. 801ef52: f8b7 304e ldrh.w r3, [r7, #78] @ 0x4e
  76220. 801ef56: 4413 add r3, r2
  76221. 801ef58: b29b uxth r3, r3
  76222. 801ef5a: b21a sxth r2, r3
  76223. 801ef5c: 687b ldr r3, [r7, #4]
  76224. 801ef5e: 879a strh r2, [r3, #60] @ 0x3c
  76225. if (m < 0) {
  76226. 801ef60: f9b7 304e ldrsh.w r3, [r7, #78] @ 0x4e
  76227. 801ef64: 2b00 cmp r3, #0
  76228. 801ef66: da05 bge.n 801ef74 <tcp_receive+0x4b8>
  76229. m = (s16_t) - m;
  76230. 801ef68: f8b7 304e ldrh.w r3, [r7, #78] @ 0x4e
  76231. 801ef6c: 425b negs r3, r3
  76232. 801ef6e: b29b uxth r3, r3
  76233. 801ef70: f8a7 304e strh.w r3, [r7, #78] @ 0x4e
  76234. }
  76235. m = (s16_t)(m - (pcb->sv >> 2));
  76236. 801ef74: f8b7 204e ldrh.w r2, [r7, #78] @ 0x4e
  76237. 801ef78: 687b ldr r3, [r7, #4]
  76238. 801ef7a: f9b3 303e ldrsh.w r3, [r3, #62] @ 0x3e
  76239. 801ef7e: 109b asrs r3, r3, #2
  76240. 801ef80: b21b sxth r3, r3
  76241. 801ef82: b29b uxth r3, r3
  76242. 801ef84: 1ad3 subs r3, r2, r3
  76243. 801ef86: b29b uxth r3, r3
  76244. 801ef88: f8a7 304e strh.w r3, [r7, #78] @ 0x4e
  76245. pcb->sv = (s16_t)(pcb->sv + m);
  76246. 801ef8c: 687b ldr r3, [r7, #4]
  76247. 801ef8e: f9b3 303e ldrsh.w r3, [r3, #62] @ 0x3e
  76248. 801ef92: b29a uxth r2, r3
  76249. 801ef94: f8b7 304e ldrh.w r3, [r7, #78] @ 0x4e
  76250. 801ef98: 4413 add r3, r2
  76251. 801ef9a: b29b uxth r3, r3
  76252. 801ef9c: b21a sxth r2, r3
  76253. 801ef9e: 687b ldr r3, [r7, #4]
  76254. 801efa0: 87da strh r2, [r3, #62] @ 0x3e
  76255. pcb->rto = (s16_t)((pcb->sa >> 3) + pcb->sv);
  76256. 801efa2: 687b ldr r3, [r7, #4]
  76257. 801efa4: f9b3 303c ldrsh.w r3, [r3, #60] @ 0x3c
  76258. 801efa8: 10db asrs r3, r3, #3
  76259. 801efaa: b21b sxth r3, r3
  76260. 801efac: b29a uxth r2, r3
  76261. 801efae: 687b ldr r3, [r7, #4]
  76262. 801efb0: f9b3 303e ldrsh.w r3, [r3, #62] @ 0x3e
  76263. 801efb4: b29b uxth r3, r3
  76264. 801efb6: 4413 add r3, r2
  76265. 801efb8: b29b uxth r3, r3
  76266. 801efba: b21a sxth r2, r3
  76267. 801efbc: 687b ldr r3, [r7, #4]
  76268. 801efbe: f8a3 2040 strh.w r2, [r3, #64] @ 0x40
  76269. LWIP_DEBUGF(TCP_RTO_DEBUG, ("tcp_receive: RTO %"U16_F" (%"U16_F" milliseconds)\n",
  76270. pcb->rto, (u16_t)(pcb->rto * TCP_SLOW_INTERVAL)));
  76271. pcb->rttest = 0;
  76272. 801efc2: 687b ldr r3, [r7, #4]
  76273. 801efc4: 2200 movs r2, #0
  76274. 801efc6: 635a str r2, [r3, #52] @ 0x34
  76275. /* If the incoming segment contains data, we must process it
  76276. further unless the pcb already received a FIN.
  76277. (RFC 793, chapter 3.9, "SEGMENT ARRIVES" in states CLOSE-WAIT, CLOSING,
  76278. LAST-ACK and TIME-WAIT: "Ignore the segment text.") */
  76279. if ((tcplen > 0) && (pcb->state < CLOSE_WAIT)) {
  76280. 801efc8: 4b35 ldr r3, [pc, #212] @ (801f0a0 <tcp_receive+0x5e4>)
  76281. 801efca: 881b ldrh r3, [r3, #0]
  76282. 801efcc: 2b00 cmp r3, #0
  76283. 801efce: f000 84df beq.w 801f990 <tcp_receive+0xed4>
  76284. 801efd2: 687b ldr r3, [r7, #4]
  76285. 801efd4: 7d1b ldrb r3, [r3, #20]
  76286. 801efd6: 2b06 cmp r3, #6
  76287. 801efd8: f200 84da bhi.w 801f990 <tcp_receive+0xed4>
  76288. this if the sequence number of the incoming segment is less
  76289. than rcv_nxt, and the sequence number plus the length of the
  76290. segment is larger than rcv_nxt. */
  76291. /* if (TCP_SEQ_LT(seqno, pcb->rcv_nxt)) {
  76292. if (TCP_SEQ_LT(pcb->rcv_nxt, seqno + tcplen)) {*/
  76293. if (TCP_SEQ_BETWEEN(pcb->rcv_nxt, seqno + 1, seqno + tcplen - 1)) {
  76294. 801efdc: 687b ldr r3, [r7, #4]
  76295. 801efde: 6a5a ldr r2, [r3, #36] @ 0x24
  76296. 801efe0: 4b30 ldr r3, [pc, #192] @ (801f0a4 <tcp_receive+0x5e8>)
  76297. 801efe2: 681b ldr r3, [r3, #0]
  76298. 801efe4: 1ad3 subs r3, r2, r3
  76299. 801efe6: 3b01 subs r3, #1
  76300. 801efe8: 2b00 cmp r3, #0
  76301. 801efea: f2c0 808f blt.w 801f10c <tcp_receive+0x650>
  76302. 801efee: 687b ldr r3, [r7, #4]
  76303. 801eff0: 6a5a ldr r2, [r3, #36] @ 0x24
  76304. 801eff2: 4b2b ldr r3, [pc, #172] @ (801f0a0 <tcp_receive+0x5e4>)
  76305. 801eff4: 881b ldrh r3, [r3, #0]
  76306. 801eff6: 4619 mov r1, r3
  76307. 801eff8: 4b2a ldr r3, [pc, #168] @ (801f0a4 <tcp_receive+0x5e8>)
  76308. 801effa: 681b ldr r3, [r3, #0]
  76309. 801effc: 440b add r3, r1
  76310. 801effe: 1ad3 subs r3, r2, r3
  76311. 801f000: 3301 adds r3, #1
  76312. 801f002: 2b00 cmp r3, #0
  76313. 801f004: f300 8082 bgt.w 801f10c <tcp_receive+0x650>
  76314. After we are done with adjusting the pbuf pointers we must
  76315. adjust the ->data pointer in the seg and the segment
  76316. length.*/
  76317. struct pbuf *p = inseg.p;
  76318. 801f008: 4b27 ldr r3, [pc, #156] @ (801f0a8 <tcp_receive+0x5ec>)
  76319. 801f00a: 685b ldr r3, [r3, #4]
  76320. 801f00c: 647b str r3, [r7, #68] @ 0x44
  76321. u32_t off32 = pcb->rcv_nxt - seqno;
  76322. 801f00e: 687b ldr r3, [r7, #4]
  76323. 801f010: 6a5a ldr r2, [r3, #36] @ 0x24
  76324. 801f012: 4b24 ldr r3, [pc, #144] @ (801f0a4 <tcp_receive+0x5e8>)
  76325. 801f014: 681b ldr r3, [r3, #0]
  76326. 801f016: 1ad3 subs r3, r2, r3
  76327. 801f018: 627b str r3, [r7, #36] @ 0x24
  76328. u16_t new_tot_len, off;
  76329. LWIP_ASSERT("inseg.p != NULL", inseg.p);
  76330. 801f01a: 4b23 ldr r3, [pc, #140] @ (801f0a8 <tcp_receive+0x5ec>)
  76331. 801f01c: 685b ldr r3, [r3, #4]
  76332. 801f01e: 2b00 cmp r3, #0
  76333. 801f020: d106 bne.n 801f030 <tcp_receive+0x574>
  76334. 801f022: 4b22 ldr r3, [pc, #136] @ (801f0ac <tcp_receive+0x5f0>)
  76335. 801f024: f240 5294 movw r2, #1428 @ 0x594
  76336. 801f028: 4921 ldr r1, [pc, #132] @ (801f0b0 <tcp_receive+0x5f4>)
  76337. 801f02a: 4822 ldr r0, [pc, #136] @ (801f0b4 <tcp_receive+0x5f8>)
  76338. 801f02c: f00b fc1e bl 802a86c <iprintf>
  76339. LWIP_ASSERT("insane offset!", (off32 < 0xffff));
  76340. 801f030: 6a7b ldr r3, [r7, #36] @ 0x24
  76341. 801f032: f64f 72fe movw r2, #65534 @ 0xfffe
  76342. 801f036: 4293 cmp r3, r2
  76343. 801f038: d906 bls.n 801f048 <tcp_receive+0x58c>
  76344. 801f03a: 4b1c ldr r3, [pc, #112] @ (801f0ac <tcp_receive+0x5f0>)
  76345. 801f03c: f240 5295 movw r2, #1429 @ 0x595
  76346. 801f040: 491d ldr r1, [pc, #116] @ (801f0b8 <tcp_receive+0x5fc>)
  76347. 801f042: 481c ldr r0, [pc, #112] @ (801f0b4 <tcp_receive+0x5f8>)
  76348. 801f044: f00b fc12 bl 802a86c <iprintf>
  76349. off = (u16_t)off32;
  76350. 801f048: 6a7b ldr r3, [r7, #36] @ 0x24
  76351. 801f04a: f8a7 3042 strh.w r3, [r7, #66] @ 0x42
  76352. LWIP_ASSERT("pbuf too short!", (((s32_t)inseg.p->tot_len) >= off));
  76353. 801f04e: 4b16 ldr r3, [pc, #88] @ (801f0a8 <tcp_receive+0x5ec>)
  76354. 801f050: 685b ldr r3, [r3, #4]
  76355. 801f052: 891b ldrh r3, [r3, #8]
  76356. 801f054: f8b7 2042 ldrh.w r2, [r7, #66] @ 0x42
  76357. 801f058: 429a cmp r2, r3
  76358. 801f05a: d906 bls.n 801f06a <tcp_receive+0x5ae>
  76359. 801f05c: 4b13 ldr r3, [pc, #76] @ (801f0ac <tcp_receive+0x5f0>)
  76360. 801f05e: f240 5297 movw r2, #1431 @ 0x597
  76361. 801f062: 4916 ldr r1, [pc, #88] @ (801f0bc <tcp_receive+0x600>)
  76362. 801f064: 4813 ldr r0, [pc, #76] @ (801f0b4 <tcp_receive+0x5f8>)
  76363. 801f066: f00b fc01 bl 802a86c <iprintf>
  76364. inseg.len -= off;
  76365. 801f06a: 4b0f ldr r3, [pc, #60] @ (801f0a8 <tcp_receive+0x5ec>)
  76366. 801f06c: 891a ldrh r2, [r3, #8]
  76367. 801f06e: f8b7 3042 ldrh.w r3, [r7, #66] @ 0x42
  76368. 801f072: 1ad3 subs r3, r2, r3
  76369. 801f074: b29a uxth r2, r3
  76370. 801f076: 4b0c ldr r3, [pc, #48] @ (801f0a8 <tcp_receive+0x5ec>)
  76371. 801f078: 811a strh r2, [r3, #8]
  76372. new_tot_len = (u16_t)(inseg.p->tot_len - off);
  76373. 801f07a: 4b0b ldr r3, [pc, #44] @ (801f0a8 <tcp_receive+0x5ec>)
  76374. 801f07c: 685b ldr r3, [r3, #4]
  76375. 801f07e: 891a ldrh r2, [r3, #8]
  76376. 801f080: f8b7 3042 ldrh.w r3, [r7, #66] @ 0x42
  76377. 801f084: 1ad3 subs r3, r2, r3
  76378. 801f086: 847b strh r3, [r7, #34] @ 0x22
  76379. while (p->len < off) {
  76380. 801f088: e02a b.n 801f0e0 <tcp_receive+0x624>
  76381. 801f08a: bf00 nop
  76382. 801f08c: 08030078 .word 0x08030078
  76383. 801f090: 08030080 .word 0x08030080
  76384. 801f094: 2402afac .word 0x2402afac
  76385. 801f098: 2402afa8 .word 0x2402afa8
  76386. 801f09c: 2402af68 .word 0x2402af68
  76387. 801f0a0: 2402afae .word 0x2402afae
  76388. 801f0a4: 2402afa4 .word 0x2402afa4
  76389. 801f0a8: 2402af80 .word 0x2402af80
  76390. 801f0ac: 0802fd10 .word 0x0802fd10
  76391. 801f0b0: 08030088 .word 0x08030088
  76392. 801f0b4: 0802fd5c .word 0x0802fd5c
  76393. 801f0b8: 08030098 .word 0x08030098
  76394. 801f0bc: 080300a8 .word 0x080300a8
  76395. off -= p->len;
  76396. 801f0c0: 6c7b ldr r3, [r7, #68] @ 0x44
  76397. 801f0c2: 895b ldrh r3, [r3, #10]
  76398. 801f0c4: f8b7 2042 ldrh.w r2, [r7, #66] @ 0x42
  76399. 801f0c8: 1ad3 subs r3, r2, r3
  76400. 801f0ca: f8a7 3042 strh.w r3, [r7, #66] @ 0x42
  76401. /* all pbufs up to and including this one have len==0, so tot_len is equal */
  76402. p->tot_len = new_tot_len;
  76403. 801f0ce: 6c7b ldr r3, [r7, #68] @ 0x44
  76404. 801f0d0: 8c7a ldrh r2, [r7, #34] @ 0x22
  76405. 801f0d2: 811a strh r2, [r3, #8]
  76406. p->len = 0;
  76407. 801f0d4: 6c7b ldr r3, [r7, #68] @ 0x44
  76408. 801f0d6: 2200 movs r2, #0
  76409. 801f0d8: 815a strh r2, [r3, #10]
  76410. p = p->next;
  76411. 801f0da: 6c7b ldr r3, [r7, #68] @ 0x44
  76412. 801f0dc: 681b ldr r3, [r3, #0]
  76413. 801f0de: 647b str r3, [r7, #68] @ 0x44
  76414. while (p->len < off) {
  76415. 801f0e0: 6c7b ldr r3, [r7, #68] @ 0x44
  76416. 801f0e2: 895b ldrh r3, [r3, #10]
  76417. 801f0e4: f8b7 2042 ldrh.w r2, [r7, #66] @ 0x42
  76418. 801f0e8: 429a cmp r2, r3
  76419. 801f0ea: d8e9 bhi.n 801f0c0 <tcp_receive+0x604>
  76420. }
  76421. /* cannot fail... */
  76422. pbuf_remove_header(p, off);
  76423. 801f0ec: f8b7 3042 ldrh.w r3, [r7, #66] @ 0x42
  76424. 801f0f0: 4619 mov r1, r3
  76425. 801f0f2: 6c78 ldr r0, [r7, #68] @ 0x44
  76426. 801f0f4: f7fc f88a bl 801b20c <pbuf_remove_header>
  76427. inseg.tcphdr->seqno = seqno = pcb->rcv_nxt;
  76428. 801f0f8: 687b ldr r3, [r7, #4]
  76429. 801f0fa: 6a5b ldr r3, [r3, #36] @ 0x24
  76430. 801f0fc: 4a90 ldr r2, [pc, #576] @ (801f340 <tcp_receive+0x884>)
  76431. 801f0fe: 6013 str r3, [r2, #0]
  76432. 801f100: 4b90 ldr r3, [pc, #576] @ (801f344 <tcp_receive+0x888>)
  76433. 801f102: 691b ldr r3, [r3, #16]
  76434. 801f104: 4a8e ldr r2, [pc, #568] @ (801f340 <tcp_receive+0x884>)
  76435. 801f106: 6812 ldr r2, [r2, #0]
  76436. 801f108: 605a str r2, [r3, #4]
  76437. if (TCP_SEQ_BETWEEN(pcb->rcv_nxt, seqno + 1, seqno + tcplen - 1)) {
  76438. 801f10a: e00d b.n 801f128 <tcp_receive+0x66c>
  76439. } else {
  76440. if (TCP_SEQ_LT(seqno, pcb->rcv_nxt)) {
  76441. 801f10c: 4b8c ldr r3, [pc, #560] @ (801f340 <tcp_receive+0x884>)
  76442. 801f10e: 681a ldr r2, [r3, #0]
  76443. 801f110: 687b ldr r3, [r7, #4]
  76444. 801f112: 6a5b ldr r3, [r3, #36] @ 0x24
  76445. 801f114: 1ad3 subs r3, r2, r3
  76446. 801f116: 2b00 cmp r3, #0
  76447. 801f118: da06 bge.n 801f128 <tcp_receive+0x66c>
  76448. /* the whole segment is < rcv_nxt */
  76449. /* must be a duplicate of a packet that has already been correctly handled */
  76450. LWIP_DEBUGF(TCP_INPUT_DEBUG, ("tcp_receive: duplicate seqno %"U32_F"\n", seqno));
  76451. tcp_ack_now(pcb);
  76452. 801f11a: 687b ldr r3, [r7, #4]
  76453. 801f11c: 8b5b ldrh r3, [r3, #26]
  76454. 801f11e: f043 0302 orr.w r3, r3, #2
  76455. 801f122: b29a uxth r2, r3
  76456. 801f124: 687b ldr r3, [r7, #4]
  76457. 801f126: 835a strh r2, [r3, #26]
  76458. }
  76459. /* The sequence number must be within the window (above rcv_nxt
  76460. and below rcv_nxt + rcv_wnd) in order to be further
  76461. processed. */
  76462. if (TCP_SEQ_BETWEEN(seqno, pcb->rcv_nxt,
  76463. 801f128: 4b85 ldr r3, [pc, #532] @ (801f340 <tcp_receive+0x884>)
  76464. 801f12a: 681a ldr r2, [r3, #0]
  76465. 801f12c: 687b ldr r3, [r7, #4]
  76466. 801f12e: 6a5b ldr r3, [r3, #36] @ 0x24
  76467. 801f130: 1ad3 subs r3, r2, r3
  76468. 801f132: 2b00 cmp r3, #0
  76469. 801f134: f2c0 8427 blt.w 801f986 <tcp_receive+0xeca>
  76470. 801f138: 4b81 ldr r3, [pc, #516] @ (801f340 <tcp_receive+0x884>)
  76471. 801f13a: 681a ldr r2, [r3, #0]
  76472. 801f13c: 687b ldr r3, [r7, #4]
  76473. 801f13e: 6a5b ldr r3, [r3, #36] @ 0x24
  76474. 801f140: 6879 ldr r1, [r7, #4]
  76475. 801f142: 8d09 ldrh r1, [r1, #40] @ 0x28
  76476. 801f144: 440b add r3, r1
  76477. 801f146: 1ad3 subs r3, r2, r3
  76478. 801f148: 3301 adds r3, #1
  76479. 801f14a: 2b00 cmp r3, #0
  76480. 801f14c: f300 841b bgt.w 801f986 <tcp_receive+0xeca>
  76481. pcb->rcv_nxt + pcb->rcv_wnd - 1)) {
  76482. if (pcb->rcv_nxt == seqno) {
  76483. 801f150: 687b ldr r3, [r7, #4]
  76484. 801f152: 6a5a ldr r2, [r3, #36] @ 0x24
  76485. 801f154: 4b7a ldr r3, [pc, #488] @ (801f340 <tcp_receive+0x884>)
  76486. 801f156: 681b ldr r3, [r3, #0]
  76487. 801f158: 429a cmp r2, r3
  76488. 801f15a: f040 8298 bne.w 801f68e <tcp_receive+0xbd2>
  76489. /* The incoming segment is the next in sequence. We check if
  76490. we have to trim the end of the segment and update rcv_nxt
  76491. and pass the data to the application. */
  76492. tcplen = TCP_TCPLEN(&inseg);
  76493. 801f15e: 4b79 ldr r3, [pc, #484] @ (801f344 <tcp_receive+0x888>)
  76494. 801f160: 891c ldrh r4, [r3, #8]
  76495. 801f162: 4b78 ldr r3, [pc, #480] @ (801f344 <tcp_receive+0x888>)
  76496. 801f164: 691b ldr r3, [r3, #16]
  76497. 801f166: 899b ldrh r3, [r3, #12]
  76498. 801f168: b29b uxth r3, r3
  76499. 801f16a: 4618 mov r0, r3
  76500. 801f16c: f7fa fc24 bl 80199b8 <lwip_htons>
  76501. 801f170: 4603 mov r3, r0
  76502. 801f172: b2db uxtb r3, r3
  76503. 801f174: f003 0303 and.w r3, r3, #3
  76504. 801f178: 2b00 cmp r3, #0
  76505. 801f17a: d001 beq.n 801f180 <tcp_receive+0x6c4>
  76506. 801f17c: 2301 movs r3, #1
  76507. 801f17e: e000 b.n 801f182 <tcp_receive+0x6c6>
  76508. 801f180: 2300 movs r3, #0
  76509. 801f182: 4423 add r3, r4
  76510. 801f184: b29a uxth r2, r3
  76511. 801f186: 4b70 ldr r3, [pc, #448] @ (801f348 <tcp_receive+0x88c>)
  76512. 801f188: 801a strh r2, [r3, #0]
  76513. if (tcplen > pcb->rcv_wnd) {
  76514. 801f18a: 687b ldr r3, [r7, #4]
  76515. 801f18c: 8d1a ldrh r2, [r3, #40] @ 0x28
  76516. 801f18e: 4b6e ldr r3, [pc, #440] @ (801f348 <tcp_receive+0x88c>)
  76517. 801f190: 881b ldrh r3, [r3, #0]
  76518. 801f192: 429a cmp r2, r3
  76519. 801f194: d274 bcs.n 801f280 <tcp_receive+0x7c4>
  76520. LWIP_DEBUGF(TCP_INPUT_DEBUG,
  76521. ("tcp_receive: other end overran receive window"
  76522. "seqno %"U32_F" len %"U16_F" right edge %"U32_F"\n",
  76523. seqno, tcplen, pcb->rcv_nxt + pcb->rcv_wnd));
  76524. if (TCPH_FLAGS(inseg.tcphdr) & TCP_FIN) {
  76525. 801f196: 4b6b ldr r3, [pc, #428] @ (801f344 <tcp_receive+0x888>)
  76526. 801f198: 691b ldr r3, [r3, #16]
  76527. 801f19a: 899b ldrh r3, [r3, #12]
  76528. 801f19c: b29b uxth r3, r3
  76529. 801f19e: 4618 mov r0, r3
  76530. 801f1a0: f7fa fc0a bl 80199b8 <lwip_htons>
  76531. 801f1a4: 4603 mov r3, r0
  76532. 801f1a6: b2db uxtb r3, r3
  76533. 801f1a8: f003 0301 and.w r3, r3, #1
  76534. 801f1ac: 2b00 cmp r3, #0
  76535. 801f1ae: d01e beq.n 801f1ee <tcp_receive+0x732>
  76536. /* Must remove the FIN from the header as we're trimming
  76537. * that byte of sequence-space from the packet */
  76538. TCPH_FLAGS_SET(inseg.tcphdr, TCPH_FLAGS(inseg.tcphdr) & ~(unsigned int)TCP_FIN);
  76539. 801f1b0: 4b64 ldr r3, [pc, #400] @ (801f344 <tcp_receive+0x888>)
  76540. 801f1b2: 691b ldr r3, [r3, #16]
  76541. 801f1b4: 899b ldrh r3, [r3, #12]
  76542. 801f1b6: b29b uxth r3, r3
  76543. 801f1b8: b21b sxth r3, r3
  76544. 801f1ba: f423 537c bic.w r3, r3, #16128 @ 0x3f00
  76545. 801f1be: b21c sxth r4, r3
  76546. 801f1c0: 4b60 ldr r3, [pc, #384] @ (801f344 <tcp_receive+0x888>)
  76547. 801f1c2: 691b ldr r3, [r3, #16]
  76548. 801f1c4: 899b ldrh r3, [r3, #12]
  76549. 801f1c6: b29b uxth r3, r3
  76550. 801f1c8: 4618 mov r0, r3
  76551. 801f1ca: f7fa fbf5 bl 80199b8 <lwip_htons>
  76552. 801f1ce: 4603 mov r3, r0
  76553. 801f1d0: b2db uxtb r3, r3
  76554. 801f1d2: f003 033e and.w r3, r3, #62 @ 0x3e
  76555. 801f1d6: b29b uxth r3, r3
  76556. 801f1d8: 4618 mov r0, r3
  76557. 801f1da: f7fa fbed bl 80199b8 <lwip_htons>
  76558. 801f1de: 4603 mov r3, r0
  76559. 801f1e0: b21b sxth r3, r3
  76560. 801f1e2: 4323 orrs r3, r4
  76561. 801f1e4: b21a sxth r2, r3
  76562. 801f1e6: 4b57 ldr r3, [pc, #348] @ (801f344 <tcp_receive+0x888>)
  76563. 801f1e8: 691b ldr r3, [r3, #16]
  76564. 801f1ea: b292 uxth r2, r2
  76565. 801f1ec: 819a strh r2, [r3, #12]
  76566. }
  76567. /* Adjust length of segment to fit in the window. */
  76568. TCPWND_CHECK16(pcb->rcv_wnd);
  76569. inseg.len = (u16_t)pcb->rcv_wnd;
  76570. 801f1ee: 687b ldr r3, [r7, #4]
  76571. 801f1f0: 8d1a ldrh r2, [r3, #40] @ 0x28
  76572. 801f1f2: 4b54 ldr r3, [pc, #336] @ (801f344 <tcp_receive+0x888>)
  76573. 801f1f4: 811a strh r2, [r3, #8]
  76574. if (TCPH_FLAGS(inseg.tcphdr) & TCP_SYN) {
  76575. 801f1f6: 4b53 ldr r3, [pc, #332] @ (801f344 <tcp_receive+0x888>)
  76576. 801f1f8: 691b ldr r3, [r3, #16]
  76577. 801f1fa: 899b ldrh r3, [r3, #12]
  76578. 801f1fc: b29b uxth r3, r3
  76579. 801f1fe: 4618 mov r0, r3
  76580. 801f200: f7fa fbda bl 80199b8 <lwip_htons>
  76581. 801f204: 4603 mov r3, r0
  76582. 801f206: b2db uxtb r3, r3
  76583. 801f208: f003 0302 and.w r3, r3, #2
  76584. 801f20c: 2b00 cmp r3, #0
  76585. 801f20e: d005 beq.n 801f21c <tcp_receive+0x760>
  76586. inseg.len -= 1;
  76587. 801f210: 4b4c ldr r3, [pc, #304] @ (801f344 <tcp_receive+0x888>)
  76588. 801f212: 891b ldrh r3, [r3, #8]
  76589. 801f214: 3b01 subs r3, #1
  76590. 801f216: b29a uxth r2, r3
  76591. 801f218: 4b4a ldr r3, [pc, #296] @ (801f344 <tcp_receive+0x888>)
  76592. 801f21a: 811a strh r2, [r3, #8]
  76593. }
  76594. pbuf_realloc(inseg.p, inseg.len);
  76595. 801f21c: 4b49 ldr r3, [pc, #292] @ (801f344 <tcp_receive+0x888>)
  76596. 801f21e: 685b ldr r3, [r3, #4]
  76597. 801f220: 4a48 ldr r2, [pc, #288] @ (801f344 <tcp_receive+0x888>)
  76598. 801f222: 8912 ldrh r2, [r2, #8]
  76599. 801f224: 4611 mov r1, r2
  76600. 801f226: 4618 mov r0, r3
  76601. 801f228: f7fb fef2 bl 801b010 <pbuf_realloc>
  76602. tcplen = TCP_TCPLEN(&inseg);
  76603. 801f22c: 4b45 ldr r3, [pc, #276] @ (801f344 <tcp_receive+0x888>)
  76604. 801f22e: 891c ldrh r4, [r3, #8]
  76605. 801f230: 4b44 ldr r3, [pc, #272] @ (801f344 <tcp_receive+0x888>)
  76606. 801f232: 691b ldr r3, [r3, #16]
  76607. 801f234: 899b ldrh r3, [r3, #12]
  76608. 801f236: b29b uxth r3, r3
  76609. 801f238: 4618 mov r0, r3
  76610. 801f23a: f7fa fbbd bl 80199b8 <lwip_htons>
  76611. 801f23e: 4603 mov r3, r0
  76612. 801f240: b2db uxtb r3, r3
  76613. 801f242: f003 0303 and.w r3, r3, #3
  76614. 801f246: 2b00 cmp r3, #0
  76615. 801f248: d001 beq.n 801f24e <tcp_receive+0x792>
  76616. 801f24a: 2301 movs r3, #1
  76617. 801f24c: e000 b.n 801f250 <tcp_receive+0x794>
  76618. 801f24e: 2300 movs r3, #0
  76619. 801f250: 4423 add r3, r4
  76620. 801f252: b29a uxth r2, r3
  76621. 801f254: 4b3c ldr r3, [pc, #240] @ (801f348 <tcp_receive+0x88c>)
  76622. 801f256: 801a strh r2, [r3, #0]
  76623. LWIP_ASSERT("tcp_receive: segment not trimmed correctly to rcv_wnd\n",
  76624. 801f258: 4b3b ldr r3, [pc, #236] @ (801f348 <tcp_receive+0x88c>)
  76625. 801f25a: 881b ldrh r3, [r3, #0]
  76626. 801f25c: 461a mov r2, r3
  76627. 801f25e: 4b38 ldr r3, [pc, #224] @ (801f340 <tcp_receive+0x884>)
  76628. 801f260: 681b ldr r3, [r3, #0]
  76629. 801f262: 441a add r2, r3
  76630. 801f264: 687b ldr r3, [r7, #4]
  76631. 801f266: 6a5b ldr r3, [r3, #36] @ 0x24
  76632. 801f268: 6879 ldr r1, [r7, #4]
  76633. 801f26a: 8d09 ldrh r1, [r1, #40] @ 0x28
  76634. 801f26c: 440b add r3, r1
  76635. 801f26e: 429a cmp r2, r3
  76636. 801f270: d006 beq.n 801f280 <tcp_receive+0x7c4>
  76637. 801f272: 4b36 ldr r3, [pc, #216] @ (801f34c <tcp_receive+0x890>)
  76638. 801f274: f240 52cb movw r2, #1483 @ 0x5cb
  76639. 801f278: 4935 ldr r1, [pc, #212] @ (801f350 <tcp_receive+0x894>)
  76640. 801f27a: 4836 ldr r0, [pc, #216] @ (801f354 <tcp_receive+0x898>)
  76641. 801f27c: f00b faf6 bl 802a86c <iprintf>
  76642. }
  76643. #if TCP_QUEUE_OOSEQ
  76644. /* Received in-sequence data, adjust ooseq data if:
  76645. - FIN has been received or
  76646. - inseq overlaps with ooseq */
  76647. if (pcb->ooseq != NULL) {
  76648. 801f280: 687b ldr r3, [r7, #4]
  76649. 801f282: 6f5b ldr r3, [r3, #116] @ 0x74
  76650. 801f284: 2b00 cmp r3, #0
  76651. 801f286: f000 80e6 beq.w 801f456 <tcp_receive+0x99a>
  76652. if (TCPH_FLAGS(inseg.tcphdr) & TCP_FIN) {
  76653. 801f28a: 4b2e ldr r3, [pc, #184] @ (801f344 <tcp_receive+0x888>)
  76654. 801f28c: 691b ldr r3, [r3, #16]
  76655. 801f28e: 899b ldrh r3, [r3, #12]
  76656. 801f290: b29b uxth r3, r3
  76657. 801f292: 4618 mov r0, r3
  76658. 801f294: f7fa fb90 bl 80199b8 <lwip_htons>
  76659. 801f298: 4603 mov r3, r0
  76660. 801f29a: b2db uxtb r3, r3
  76661. 801f29c: f003 0301 and.w r3, r3, #1
  76662. 801f2a0: 2b00 cmp r3, #0
  76663. 801f2a2: d010 beq.n 801f2c6 <tcp_receive+0x80a>
  76664. LWIP_DEBUGF(TCP_INPUT_DEBUG,
  76665. ("tcp_receive: received in-order FIN, binning ooseq queue\n"));
  76666. /* Received in-order FIN means anything that was received
  76667. * out of order must now have been received in-order, so
  76668. * bin the ooseq queue */
  76669. while (pcb->ooseq != NULL) {
  76670. 801f2a4: e00a b.n 801f2bc <tcp_receive+0x800>
  76671. struct tcp_seg *old_ooseq = pcb->ooseq;
  76672. 801f2a6: 687b ldr r3, [r7, #4]
  76673. 801f2a8: 6f5b ldr r3, [r3, #116] @ 0x74
  76674. 801f2aa: 60fb str r3, [r7, #12]
  76675. pcb->ooseq = pcb->ooseq->next;
  76676. 801f2ac: 687b ldr r3, [r7, #4]
  76677. 801f2ae: 6f5b ldr r3, [r3, #116] @ 0x74
  76678. 801f2b0: 681a ldr r2, [r3, #0]
  76679. 801f2b2: 687b ldr r3, [r7, #4]
  76680. 801f2b4: 675a str r2, [r3, #116] @ 0x74
  76681. tcp_seg_free(old_ooseq);
  76682. 801f2b6: 68f8 ldr r0, [r7, #12]
  76683. 801f2b8: f7fd fcb9 bl 801cc2e <tcp_seg_free>
  76684. while (pcb->ooseq != NULL) {
  76685. 801f2bc: 687b ldr r3, [r7, #4]
  76686. 801f2be: 6f5b ldr r3, [r3, #116] @ 0x74
  76687. 801f2c0: 2b00 cmp r3, #0
  76688. 801f2c2: d1f0 bne.n 801f2a6 <tcp_receive+0x7ea>
  76689. 801f2c4: e0c7 b.n 801f456 <tcp_receive+0x99a>
  76690. }
  76691. } else {
  76692. struct tcp_seg *next = pcb->ooseq;
  76693. 801f2c6: 687b ldr r3, [r7, #4]
  76694. 801f2c8: 6f5b ldr r3, [r3, #116] @ 0x74
  76695. 801f2ca: 63fb str r3, [r7, #60] @ 0x3c
  76696. /* Remove all segments on ooseq that are covered by inseg already.
  76697. * FIN is copied from ooseq to inseg if present. */
  76698. while (next &&
  76699. 801f2cc: e051 b.n 801f372 <tcp_receive+0x8b6>
  76700. TCP_SEQ_GEQ(seqno + tcplen,
  76701. next->tcphdr->seqno + next->len)) {
  76702. struct tcp_seg *tmp;
  76703. /* inseg cannot have FIN here (already processed above) */
  76704. if ((TCPH_FLAGS(next->tcphdr) & TCP_FIN) != 0 &&
  76705. 801f2ce: 6bfb ldr r3, [r7, #60] @ 0x3c
  76706. 801f2d0: 691b ldr r3, [r3, #16]
  76707. 801f2d2: 899b ldrh r3, [r3, #12]
  76708. 801f2d4: b29b uxth r3, r3
  76709. 801f2d6: 4618 mov r0, r3
  76710. 801f2d8: f7fa fb6e bl 80199b8 <lwip_htons>
  76711. 801f2dc: 4603 mov r3, r0
  76712. 801f2de: b2db uxtb r3, r3
  76713. 801f2e0: f003 0301 and.w r3, r3, #1
  76714. 801f2e4: 2b00 cmp r3, #0
  76715. 801f2e6: d03c beq.n 801f362 <tcp_receive+0x8a6>
  76716. (TCPH_FLAGS(inseg.tcphdr) & TCP_SYN) == 0) {
  76717. 801f2e8: 4b16 ldr r3, [pc, #88] @ (801f344 <tcp_receive+0x888>)
  76718. 801f2ea: 691b ldr r3, [r3, #16]
  76719. 801f2ec: 899b ldrh r3, [r3, #12]
  76720. 801f2ee: b29b uxth r3, r3
  76721. 801f2f0: 4618 mov r0, r3
  76722. 801f2f2: f7fa fb61 bl 80199b8 <lwip_htons>
  76723. 801f2f6: 4603 mov r3, r0
  76724. 801f2f8: b2db uxtb r3, r3
  76725. 801f2fa: f003 0302 and.w r3, r3, #2
  76726. if ((TCPH_FLAGS(next->tcphdr) & TCP_FIN) != 0 &&
  76727. 801f2fe: 2b00 cmp r3, #0
  76728. 801f300: d12f bne.n 801f362 <tcp_receive+0x8a6>
  76729. TCPH_SET_FLAG(inseg.tcphdr, TCP_FIN);
  76730. 801f302: 4b10 ldr r3, [pc, #64] @ (801f344 <tcp_receive+0x888>)
  76731. 801f304: 691b ldr r3, [r3, #16]
  76732. 801f306: 899b ldrh r3, [r3, #12]
  76733. 801f308: b29c uxth r4, r3
  76734. 801f30a: 2001 movs r0, #1
  76735. 801f30c: f7fa fb54 bl 80199b8 <lwip_htons>
  76736. 801f310: 4603 mov r3, r0
  76737. 801f312: 461a mov r2, r3
  76738. 801f314: 4b0b ldr r3, [pc, #44] @ (801f344 <tcp_receive+0x888>)
  76739. 801f316: 691b ldr r3, [r3, #16]
  76740. 801f318: 4322 orrs r2, r4
  76741. 801f31a: b292 uxth r2, r2
  76742. 801f31c: 819a strh r2, [r3, #12]
  76743. tcplen = TCP_TCPLEN(&inseg);
  76744. 801f31e: 4b09 ldr r3, [pc, #36] @ (801f344 <tcp_receive+0x888>)
  76745. 801f320: 891c ldrh r4, [r3, #8]
  76746. 801f322: 4b08 ldr r3, [pc, #32] @ (801f344 <tcp_receive+0x888>)
  76747. 801f324: 691b ldr r3, [r3, #16]
  76748. 801f326: 899b ldrh r3, [r3, #12]
  76749. 801f328: b29b uxth r3, r3
  76750. 801f32a: 4618 mov r0, r3
  76751. 801f32c: f7fa fb44 bl 80199b8 <lwip_htons>
  76752. 801f330: 4603 mov r3, r0
  76753. 801f332: b2db uxtb r3, r3
  76754. 801f334: f003 0303 and.w r3, r3, #3
  76755. 801f338: 2b00 cmp r3, #0
  76756. 801f33a: d00d beq.n 801f358 <tcp_receive+0x89c>
  76757. 801f33c: 2301 movs r3, #1
  76758. 801f33e: e00c b.n 801f35a <tcp_receive+0x89e>
  76759. 801f340: 2402afa4 .word 0x2402afa4
  76760. 801f344: 2402af80 .word 0x2402af80
  76761. 801f348: 2402afae .word 0x2402afae
  76762. 801f34c: 0802fd10 .word 0x0802fd10
  76763. 801f350: 080300b8 .word 0x080300b8
  76764. 801f354: 0802fd5c .word 0x0802fd5c
  76765. 801f358: 2300 movs r3, #0
  76766. 801f35a: 4423 add r3, r4
  76767. 801f35c: b29a uxth r2, r3
  76768. 801f35e: 4b98 ldr r3, [pc, #608] @ (801f5c0 <tcp_receive+0xb04>)
  76769. 801f360: 801a strh r2, [r3, #0]
  76770. }
  76771. tmp = next;
  76772. 801f362: 6bfb ldr r3, [r7, #60] @ 0x3c
  76773. 801f364: 613b str r3, [r7, #16]
  76774. next = next->next;
  76775. 801f366: 6bfb ldr r3, [r7, #60] @ 0x3c
  76776. 801f368: 681b ldr r3, [r3, #0]
  76777. 801f36a: 63fb str r3, [r7, #60] @ 0x3c
  76778. tcp_seg_free(tmp);
  76779. 801f36c: 6938 ldr r0, [r7, #16]
  76780. 801f36e: f7fd fc5e bl 801cc2e <tcp_seg_free>
  76781. while (next &&
  76782. 801f372: 6bfb ldr r3, [r7, #60] @ 0x3c
  76783. 801f374: 2b00 cmp r3, #0
  76784. 801f376: d00e beq.n 801f396 <tcp_receive+0x8da>
  76785. TCP_SEQ_GEQ(seqno + tcplen,
  76786. 801f378: 4b91 ldr r3, [pc, #580] @ (801f5c0 <tcp_receive+0xb04>)
  76787. 801f37a: 881b ldrh r3, [r3, #0]
  76788. 801f37c: 461a mov r2, r3
  76789. 801f37e: 4b91 ldr r3, [pc, #580] @ (801f5c4 <tcp_receive+0xb08>)
  76790. 801f380: 681b ldr r3, [r3, #0]
  76791. 801f382: 441a add r2, r3
  76792. 801f384: 6bfb ldr r3, [r7, #60] @ 0x3c
  76793. 801f386: 691b ldr r3, [r3, #16]
  76794. 801f388: 685b ldr r3, [r3, #4]
  76795. 801f38a: 6bf9 ldr r1, [r7, #60] @ 0x3c
  76796. 801f38c: 8909 ldrh r1, [r1, #8]
  76797. 801f38e: 440b add r3, r1
  76798. 801f390: 1ad3 subs r3, r2, r3
  76799. while (next &&
  76800. 801f392: 2b00 cmp r3, #0
  76801. 801f394: da9b bge.n 801f2ce <tcp_receive+0x812>
  76802. }
  76803. /* Now trim right side of inseg if it overlaps with the first
  76804. * segment on ooseq */
  76805. if (next &&
  76806. 801f396: 6bfb ldr r3, [r7, #60] @ 0x3c
  76807. 801f398: 2b00 cmp r3, #0
  76808. 801f39a: d059 beq.n 801f450 <tcp_receive+0x994>
  76809. TCP_SEQ_GT(seqno + tcplen,
  76810. 801f39c: 4b88 ldr r3, [pc, #544] @ (801f5c0 <tcp_receive+0xb04>)
  76811. 801f39e: 881b ldrh r3, [r3, #0]
  76812. 801f3a0: 461a mov r2, r3
  76813. 801f3a2: 4b88 ldr r3, [pc, #544] @ (801f5c4 <tcp_receive+0xb08>)
  76814. 801f3a4: 681b ldr r3, [r3, #0]
  76815. 801f3a6: 441a add r2, r3
  76816. 801f3a8: 6bfb ldr r3, [r7, #60] @ 0x3c
  76817. 801f3aa: 691b ldr r3, [r3, #16]
  76818. 801f3ac: 685b ldr r3, [r3, #4]
  76819. 801f3ae: 1ad3 subs r3, r2, r3
  76820. if (next &&
  76821. 801f3b0: 2b00 cmp r3, #0
  76822. 801f3b2: dd4d ble.n 801f450 <tcp_receive+0x994>
  76823. next->tcphdr->seqno)) {
  76824. /* inseg cannot have FIN here (already processed above) */
  76825. inseg.len = (u16_t)(next->tcphdr->seqno - seqno);
  76826. 801f3b4: 6bfb ldr r3, [r7, #60] @ 0x3c
  76827. 801f3b6: 691b ldr r3, [r3, #16]
  76828. 801f3b8: 685b ldr r3, [r3, #4]
  76829. 801f3ba: b29a uxth r2, r3
  76830. 801f3bc: 4b81 ldr r3, [pc, #516] @ (801f5c4 <tcp_receive+0xb08>)
  76831. 801f3be: 681b ldr r3, [r3, #0]
  76832. 801f3c0: b29b uxth r3, r3
  76833. 801f3c2: 1ad3 subs r3, r2, r3
  76834. 801f3c4: b29a uxth r2, r3
  76835. 801f3c6: 4b80 ldr r3, [pc, #512] @ (801f5c8 <tcp_receive+0xb0c>)
  76836. 801f3c8: 811a strh r2, [r3, #8]
  76837. if (TCPH_FLAGS(inseg.tcphdr) & TCP_SYN) {
  76838. 801f3ca: 4b7f ldr r3, [pc, #508] @ (801f5c8 <tcp_receive+0xb0c>)
  76839. 801f3cc: 691b ldr r3, [r3, #16]
  76840. 801f3ce: 899b ldrh r3, [r3, #12]
  76841. 801f3d0: b29b uxth r3, r3
  76842. 801f3d2: 4618 mov r0, r3
  76843. 801f3d4: f7fa faf0 bl 80199b8 <lwip_htons>
  76844. 801f3d8: 4603 mov r3, r0
  76845. 801f3da: b2db uxtb r3, r3
  76846. 801f3dc: f003 0302 and.w r3, r3, #2
  76847. 801f3e0: 2b00 cmp r3, #0
  76848. 801f3e2: d005 beq.n 801f3f0 <tcp_receive+0x934>
  76849. inseg.len -= 1;
  76850. 801f3e4: 4b78 ldr r3, [pc, #480] @ (801f5c8 <tcp_receive+0xb0c>)
  76851. 801f3e6: 891b ldrh r3, [r3, #8]
  76852. 801f3e8: 3b01 subs r3, #1
  76853. 801f3ea: b29a uxth r2, r3
  76854. 801f3ec: 4b76 ldr r3, [pc, #472] @ (801f5c8 <tcp_receive+0xb0c>)
  76855. 801f3ee: 811a strh r2, [r3, #8]
  76856. }
  76857. pbuf_realloc(inseg.p, inseg.len);
  76858. 801f3f0: 4b75 ldr r3, [pc, #468] @ (801f5c8 <tcp_receive+0xb0c>)
  76859. 801f3f2: 685b ldr r3, [r3, #4]
  76860. 801f3f4: 4a74 ldr r2, [pc, #464] @ (801f5c8 <tcp_receive+0xb0c>)
  76861. 801f3f6: 8912 ldrh r2, [r2, #8]
  76862. 801f3f8: 4611 mov r1, r2
  76863. 801f3fa: 4618 mov r0, r3
  76864. 801f3fc: f7fb fe08 bl 801b010 <pbuf_realloc>
  76865. tcplen = TCP_TCPLEN(&inseg);
  76866. 801f400: 4b71 ldr r3, [pc, #452] @ (801f5c8 <tcp_receive+0xb0c>)
  76867. 801f402: 891c ldrh r4, [r3, #8]
  76868. 801f404: 4b70 ldr r3, [pc, #448] @ (801f5c8 <tcp_receive+0xb0c>)
  76869. 801f406: 691b ldr r3, [r3, #16]
  76870. 801f408: 899b ldrh r3, [r3, #12]
  76871. 801f40a: b29b uxth r3, r3
  76872. 801f40c: 4618 mov r0, r3
  76873. 801f40e: f7fa fad3 bl 80199b8 <lwip_htons>
  76874. 801f412: 4603 mov r3, r0
  76875. 801f414: b2db uxtb r3, r3
  76876. 801f416: f003 0303 and.w r3, r3, #3
  76877. 801f41a: 2b00 cmp r3, #0
  76878. 801f41c: d001 beq.n 801f422 <tcp_receive+0x966>
  76879. 801f41e: 2301 movs r3, #1
  76880. 801f420: e000 b.n 801f424 <tcp_receive+0x968>
  76881. 801f422: 2300 movs r3, #0
  76882. 801f424: 4423 add r3, r4
  76883. 801f426: b29a uxth r2, r3
  76884. 801f428: 4b65 ldr r3, [pc, #404] @ (801f5c0 <tcp_receive+0xb04>)
  76885. 801f42a: 801a strh r2, [r3, #0]
  76886. LWIP_ASSERT("tcp_receive: segment not trimmed correctly to ooseq queue\n",
  76887. 801f42c: 4b64 ldr r3, [pc, #400] @ (801f5c0 <tcp_receive+0xb04>)
  76888. 801f42e: 881b ldrh r3, [r3, #0]
  76889. 801f430: 461a mov r2, r3
  76890. 801f432: 4b64 ldr r3, [pc, #400] @ (801f5c4 <tcp_receive+0xb08>)
  76891. 801f434: 681b ldr r3, [r3, #0]
  76892. 801f436: 441a add r2, r3
  76893. 801f438: 6bfb ldr r3, [r7, #60] @ 0x3c
  76894. 801f43a: 691b ldr r3, [r3, #16]
  76895. 801f43c: 685b ldr r3, [r3, #4]
  76896. 801f43e: 429a cmp r2, r3
  76897. 801f440: d006 beq.n 801f450 <tcp_receive+0x994>
  76898. 801f442: 4b62 ldr r3, [pc, #392] @ (801f5cc <tcp_receive+0xb10>)
  76899. 801f444: f240 52fc movw r2, #1532 @ 0x5fc
  76900. 801f448: 4961 ldr r1, [pc, #388] @ (801f5d0 <tcp_receive+0xb14>)
  76901. 801f44a: 4862 ldr r0, [pc, #392] @ (801f5d4 <tcp_receive+0xb18>)
  76902. 801f44c: f00b fa0e bl 802a86c <iprintf>
  76903. (seqno + tcplen) == next->tcphdr->seqno);
  76904. }
  76905. pcb->ooseq = next;
  76906. 801f450: 687b ldr r3, [r7, #4]
  76907. 801f452: 6bfa ldr r2, [r7, #60] @ 0x3c
  76908. 801f454: 675a str r2, [r3, #116] @ 0x74
  76909. }
  76910. }
  76911. #endif /* TCP_QUEUE_OOSEQ */
  76912. pcb->rcv_nxt = seqno + tcplen;
  76913. 801f456: 4b5a ldr r3, [pc, #360] @ (801f5c0 <tcp_receive+0xb04>)
  76914. 801f458: 881b ldrh r3, [r3, #0]
  76915. 801f45a: 461a mov r2, r3
  76916. 801f45c: 4b59 ldr r3, [pc, #356] @ (801f5c4 <tcp_receive+0xb08>)
  76917. 801f45e: 681b ldr r3, [r3, #0]
  76918. 801f460: 441a add r2, r3
  76919. 801f462: 687b ldr r3, [r7, #4]
  76920. 801f464: 625a str r2, [r3, #36] @ 0x24
  76921. /* Update the receiver's (our) window. */
  76922. LWIP_ASSERT("tcp_receive: tcplen > rcv_wnd\n", pcb->rcv_wnd >= tcplen);
  76923. 801f466: 687b ldr r3, [r7, #4]
  76924. 801f468: 8d1a ldrh r2, [r3, #40] @ 0x28
  76925. 801f46a: 4b55 ldr r3, [pc, #340] @ (801f5c0 <tcp_receive+0xb04>)
  76926. 801f46c: 881b ldrh r3, [r3, #0]
  76927. 801f46e: 429a cmp r2, r3
  76928. 801f470: d206 bcs.n 801f480 <tcp_receive+0x9c4>
  76929. 801f472: 4b56 ldr r3, [pc, #344] @ (801f5cc <tcp_receive+0xb10>)
  76930. 801f474: f240 6207 movw r2, #1543 @ 0x607
  76931. 801f478: 4957 ldr r1, [pc, #348] @ (801f5d8 <tcp_receive+0xb1c>)
  76932. 801f47a: 4856 ldr r0, [pc, #344] @ (801f5d4 <tcp_receive+0xb18>)
  76933. 801f47c: f00b f9f6 bl 802a86c <iprintf>
  76934. pcb->rcv_wnd -= tcplen;
  76935. 801f480: 687b ldr r3, [r7, #4]
  76936. 801f482: 8d1a ldrh r2, [r3, #40] @ 0x28
  76937. 801f484: 4b4e ldr r3, [pc, #312] @ (801f5c0 <tcp_receive+0xb04>)
  76938. 801f486: 881b ldrh r3, [r3, #0]
  76939. 801f488: 1ad3 subs r3, r2, r3
  76940. 801f48a: b29a uxth r2, r3
  76941. 801f48c: 687b ldr r3, [r7, #4]
  76942. 801f48e: 851a strh r2, [r3, #40] @ 0x28
  76943. tcp_update_rcv_ann_wnd(pcb);
  76944. 801f490: 6878 ldr r0, [r7, #4]
  76945. 801f492: f7fc fd85 bl 801bfa0 <tcp_update_rcv_ann_wnd>
  76946. chains its data on this pbuf as well.
  76947. If the segment was a FIN, we set the TF_GOT_FIN flag that will
  76948. be used to indicate to the application that the remote side has
  76949. closed its end of the connection. */
  76950. if (inseg.p->tot_len > 0) {
  76951. 801f496: 4b4c ldr r3, [pc, #304] @ (801f5c8 <tcp_receive+0xb0c>)
  76952. 801f498: 685b ldr r3, [r3, #4]
  76953. 801f49a: 891b ldrh r3, [r3, #8]
  76954. 801f49c: 2b00 cmp r3, #0
  76955. 801f49e: d006 beq.n 801f4ae <tcp_receive+0x9f2>
  76956. recv_data = inseg.p;
  76957. 801f4a0: 4b49 ldr r3, [pc, #292] @ (801f5c8 <tcp_receive+0xb0c>)
  76958. 801f4a2: 685b ldr r3, [r3, #4]
  76959. 801f4a4: 4a4d ldr r2, [pc, #308] @ (801f5dc <tcp_receive+0xb20>)
  76960. 801f4a6: 6013 str r3, [r2, #0]
  76961. /* Since this pbuf now is the responsibility of the
  76962. application, we delete our reference to it so that we won't
  76963. (mistakingly) deallocate it. */
  76964. inseg.p = NULL;
  76965. 801f4a8: 4b47 ldr r3, [pc, #284] @ (801f5c8 <tcp_receive+0xb0c>)
  76966. 801f4aa: 2200 movs r2, #0
  76967. 801f4ac: 605a str r2, [r3, #4]
  76968. }
  76969. if (TCPH_FLAGS(inseg.tcphdr) & TCP_FIN) {
  76970. 801f4ae: 4b46 ldr r3, [pc, #280] @ (801f5c8 <tcp_receive+0xb0c>)
  76971. 801f4b0: 691b ldr r3, [r3, #16]
  76972. 801f4b2: 899b ldrh r3, [r3, #12]
  76973. 801f4b4: b29b uxth r3, r3
  76974. 801f4b6: 4618 mov r0, r3
  76975. 801f4b8: f7fa fa7e bl 80199b8 <lwip_htons>
  76976. 801f4bc: 4603 mov r3, r0
  76977. 801f4be: b2db uxtb r3, r3
  76978. 801f4c0: f003 0301 and.w r3, r3, #1
  76979. 801f4c4: 2b00 cmp r3, #0
  76980. 801f4c6: f000 80b8 beq.w 801f63a <tcp_receive+0xb7e>
  76981. LWIP_DEBUGF(TCP_INPUT_DEBUG, ("tcp_receive: received FIN.\n"));
  76982. recv_flags |= TF_GOT_FIN;
  76983. 801f4ca: 4b45 ldr r3, [pc, #276] @ (801f5e0 <tcp_receive+0xb24>)
  76984. 801f4cc: 781b ldrb r3, [r3, #0]
  76985. 801f4ce: f043 0320 orr.w r3, r3, #32
  76986. 801f4d2: b2da uxtb r2, r3
  76987. 801f4d4: 4b42 ldr r3, [pc, #264] @ (801f5e0 <tcp_receive+0xb24>)
  76988. 801f4d6: 701a strb r2, [r3, #0]
  76989. }
  76990. #if TCP_QUEUE_OOSEQ
  76991. /* We now check if we have segments on the ->ooseq queue that
  76992. are now in sequence. */
  76993. while (pcb->ooseq != NULL &&
  76994. 801f4d8: e0af b.n 801f63a <tcp_receive+0xb7e>
  76995. pcb->ooseq->tcphdr->seqno == pcb->rcv_nxt) {
  76996. struct tcp_seg *cseg = pcb->ooseq;
  76997. 801f4da: 687b ldr r3, [r7, #4]
  76998. 801f4dc: 6f5b ldr r3, [r3, #116] @ 0x74
  76999. 801f4de: 60bb str r3, [r7, #8]
  77000. seqno = pcb->ooseq->tcphdr->seqno;
  77001. 801f4e0: 687b ldr r3, [r7, #4]
  77002. 801f4e2: 6f5b ldr r3, [r3, #116] @ 0x74
  77003. 801f4e4: 691b ldr r3, [r3, #16]
  77004. 801f4e6: 685b ldr r3, [r3, #4]
  77005. 801f4e8: 4a36 ldr r2, [pc, #216] @ (801f5c4 <tcp_receive+0xb08>)
  77006. 801f4ea: 6013 str r3, [r2, #0]
  77007. pcb->rcv_nxt += TCP_TCPLEN(cseg);
  77008. 801f4ec: 68bb ldr r3, [r7, #8]
  77009. 801f4ee: 891b ldrh r3, [r3, #8]
  77010. 801f4f0: 461c mov r4, r3
  77011. 801f4f2: 68bb ldr r3, [r7, #8]
  77012. 801f4f4: 691b ldr r3, [r3, #16]
  77013. 801f4f6: 899b ldrh r3, [r3, #12]
  77014. 801f4f8: b29b uxth r3, r3
  77015. 801f4fa: 4618 mov r0, r3
  77016. 801f4fc: f7fa fa5c bl 80199b8 <lwip_htons>
  77017. 801f500: 4603 mov r3, r0
  77018. 801f502: b2db uxtb r3, r3
  77019. 801f504: f003 0303 and.w r3, r3, #3
  77020. 801f508: 2b00 cmp r3, #0
  77021. 801f50a: d001 beq.n 801f510 <tcp_receive+0xa54>
  77022. 801f50c: 2301 movs r3, #1
  77023. 801f50e: e000 b.n 801f512 <tcp_receive+0xa56>
  77024. 801f510: 2300 movs r3, #0
  77025. 801f512: 191a adds r2, r3, r4
  77026. 801f514: 687b ldr r3, [r7, #4]
  77027. 801f516: 6a5b ldr r3, [r3, #36] @ 0x24
  77028. 801f518: 441a add r2, r3
  77029. 801f51a: 687b ldr r3, [r7, #4]
  77030. 801f51c: 625a str r2, [r3, #36] @ 0x24
  77031. LWIP_ASSERT("tcp_receive: ooseq tcplen > rcv_wnd\n",
  77032. 801f51e: 687b ldr r3, [r7, #4]
  77033. 801f520: 8d1b ldrh r3, [r3, #40] @ 0x28
  77034. 801f522: 461c mov r4, r3
  77035. 801f524: 68bb ldr r3, [r7, #8]
  77036. 801f526: 891b ldrh r3, [r3, #8]
  77037. 801f528: 461d mov r5, r3
  77038. 801f52a: 68bb ldr r3, [r7, #8]
  77039. 801f52c: 691b ldr r3, [r3, #16]
  77040. 801f52e: 899b ldrh r3, [r3, #12]
  77041. 801f530: b29b uxth r3, r3
  77042. 801f532: 4618 mov r0, r3
  77043. 801f534: f7fa fa40 bl 80199b8 <lwip_htons>
  77044. 801f538: 4603 mov r3, r0
  77045. 801f53a: b2db uxtb r3, r3
  77046. 801f53c: f003 0303 and.w r3, r3, #3
  77047. 801f540: 2b00 cmp r3, #0
  77048. 801f542: d001 beq.n 801f548 <tcp_receive+0xa8c>
  77049. 801f544: 2301 movs r3, #1
  77050. 801f546: e000 b.n 801f54a <tcp_receive+0xa8e>
  77051. 801f548: 2300 movs r3, #0
  77052. 801f54a: 442b add r3, r5
  77053. 801f54c: 429c cmp r4, r3
  77054. 801f54e: d206 bcs.n 801f55e <tcp_receive+0xaa2>
  77055. 801f550: 4b1e ldr r3, [pc, #120] @ (801f5cc <tcp_receive+0xb10>)
  77056. 801f552: f240 622b movw r2, #1579 @ 0x62b
  77057. 801f556: 4923 ldr r1, [pc, #140] @ (801f5e4 <tcp_receive+0xb28>)
  77058. 801f558: 481e ldr r0, [pc, #120] @ (801f5d4 <tcp_receive+0xb18>)
  77059. 801f55a: f00b f987 bl 802a86c <iprintf>
  77060. pcb->rcv_wnd >= TCP_TCPLEN(cseg));
  77061. pcb->rcv_wnd -= TCP_TCPLEN(cseg);
  77062. 801f55e: 68bb ldr r3, [r7, #8]
  77063. 801f560: 891b ldrh r3, [r3, #8]
  77064. 801f562: 461c mov r4, r3
  77065. 801f564: 68bb ldr r3, [r7, #8]
  77066. 801f566: 691b ldr r3, [r3, #16]
  77067. 801f568: 899b ldrh r3, [r3, #12]
  77068. 801f56a: b29b uxth r3, r3
  77069. 801f56c: 4618 mov r0, r3
  77070. 801f56e: f7fa fa23 bl 80199b8 <lwip_htons>
  77071. 801f572: 4603 mov r3, r0
  77072. 801f574: b2db uxtb r3, r3
  77073. 801f576: f003 0303 and.w r3, r3, #3
  77074. 801f57a: 2b00 cmp r3, #0
  77075. 801f57c: d001 beq.n 801f582 <tcp_receive+0xac6>
  77076. 801f57e: 2301 movs r3, #1
  77077. 801f580: e000 b.n 801f584 <tcp_receive+0xac8>
  77078. 801f582: 2300 movs r3, #0
  77079. 801f584: 1919 adds r1, r3, r4
  77080. 801f586: 687b ldr r3, [r7, #4]
  77081. 801f588: 8d1a ldrh r2, [r3, #40] @ 0x28
  77082. 801f58a: b28b uxth r3, r1
  77083. 801f58c: 1ad3 subs r3, r2, r3
  77084. 801f58e: b29a uxth r2, r3
  77085. 801f590: 687b ldr r3, [r7, #4]
  77086. 801f592: 851a strh r2, [r3, #40] @ 0x28
  77087. tcp_update_rcv_ann_wnd(pcb);
  77088. 801f594: 6878 ldr r0, [r7, #4]
  77089. 801f596: f7fc fd03 bl 801bfa0 <tcp_update_rcv_ann_wnd>
  77090. if (cseg->p->tot_len > 0) {
  77091. 801f59a: 68bb ldr r3, [r7, #8]
  77092. 801f59c: 685b ldr r3, [r3, #4]
  77093. 801f59e: 891b ldrh r3, [r3, #8]
  77094. 801f5a0: 2b00 cmp r3, #0
  77095. 801f5a2: d028 beq.n 801f5f6 <tcp_receive+0xb3a>
  77096. /* Chain this pbuf onto the pbuf that we will pass to
  77097. the application. */
  77098. /* With window scaling, this can overflow recv_data->tot_len, but
  77099. that's not a problem since we explicitly fix that before passing
  77100. recv_data to the application. */
  77101. if (recv_data) {
  77102. 801f5a4: 4b0d ldr r3, [pc, #52] @ (801f5dc <tcp_receive+0xb20>)
  77103. 801f5a6: 681b ldr r3, [r3, #0]
  77104. 801f5a8: 2b00 cmp r3, #0
  77105. 801f5aa: d01d beq.n 801f5e8 <tcp_receive+0xb2c>
  77106. pbuf_cat(recv_data, cseg->p);
  77107. 801f5ac: 4b0b ldr r3, [pc, #44] @ (801f5dc <tcp_receive+0xb20>)
  77108. 801f5ae: 681a ldr r2, [r3, #0]
  77109. 801f5b0: 68bb ldr r3, [r7, #8]
  77110. 801f5b2: 685b ldr r3, [r3, #4]
  77111. 801f5b4: 4619 mov r1, r3
  77112. 801f5b6: 4610 mov r0, r2
  77113. 801f5b8: f7fb ffae bl 801b518 <pbuf_cat>
  77114. 801f5bc: e018 b.n 801f5f0 <tcp_receive+0xb34>
  77115. 801f5be: bf00 nop
  77116. 801f5c0: 2402afae .word 0x2402afae
  77117. 801f5c4: 2402afa4 .word 0x2402afa4
  77118. 801f5c8: 2402af80 .word 0x2402af80
  77119. 801f5cc: 0802fd10 .word 0x0802fd10
  77120. 801f5d0: 080300f0 .word 0x080300f0
  77121. 801f5d4: 0802fd5c .word 0x0802fd5c
  77122. 801f5d8: 0803012c .word 0x0803012c
  77123. 801f5dc: 2402afb4 .word 0x2402afb4
  77124. 801f5e0: 2402afb1 .word 0x2402afb1
  77125. 801f5e4: 0803014c .word 0x0803014c
  77126. } else {
  77127. recv_data = cseg->p;
  77128. 801f5e8: 68bb ldr r3, [r7, #8]
  77129. 801f5ea: 685b ldr r3, [r3, #4]
  77130. 801f5ec: 4a70 ldr r2, [pc, #448] @ (801f7b0 <tcp_receive+0xcf4>)
  77131. 801f5ee: 6013 str r3, [r2, #0]
  77132. }
  77133. cseg->p = NULL;
  77134. 801f5f0: 68bb ldr r3, [r7, #8]
  77135. 801f5f2: 2200 movs r2, #0
  77136. 801f5f4: 605a str r2, [r3, #4]
  77137. }
  77138. if (TCPH_FLAGS(cseg->tcphdr) & TCP_FIN) {
  77139. 801f5f6: 68bb ldr r3, [r7, #8]
  77140. 801f5f8: 691b ldr r3, [r3, #16]
  77141. 801f5fa: 899b ldrh r3, [r3, #12]
  77142. 801f5fc: b29b uxth r3, r3
  77143. 801f5fe: 4618 mov r0, r3
  77144. 801f600: f7fa f9da bl 80199b8 <lwip_htons>
  77145. 801f604: 4603 mov r3, r0
  77146. 801f606: b2db uxtb r3, r3
  77147. 801f608: f003 0301 and.w r3, r3, #1
  77148. 801f60c: 2b00 cmp r3, #0
  77149. 801f60e: d00d beq.n 801f62c <tcp_receive+0xb70>
  77150. LWIP_DEBUGF(TCP_INPUT_DEBUG, ("tcp_receive: dequeued FIN.\n"));
  77151. recv_flags |= TF_GOT_FIN;
  77152. 801f610: 4b68 ldr r3, [pc, #416] @ (801f7b4 <tcp_receive+0xcf8>)
  77153. 801f612: 781b ldrb r3, [r3, #0]
  77154. 801f614: f043 0320 orr.w r3, r3, #32
  77155. 801f618: b2da uxtb r2, r3
  77156. 801f61a: 4b66 ldr r3, [pc, #408] @ (801f7b4 <tcp_receive+0xcf8>)
  77157. 801f61c: 701a strb r2, [r3, #0]
  77158. if (pcb->state == ESTABLISHED) { /* force passive close or we can move to active close */
  77159. 801f61e: 687b ldr r3, [r7, #4]
  77160. 801f620: 7d1b ldrb r3, [r3, #20]
  77161. 801f622: 2b04 cmp r3, #4
  77162. 801f624: d102 bne.n 801f62c <tcp_receive+0xb70>
  77163. pcb->state = CLOSE_WAIT;
  77164. 801f626: 687b ldr r3, [r7, #4]
  77165. 801f628: 2207 movs r2, #7
  77166. 801f62a: 751a strb r2, [r3, #20]
  77167. }
  77168. }
  77169. pcb->ooseq = cseg->next;
  77170. 801f62c: 68bb ldr r3, [r7, #8]
  77171. 801f62e: 681a ldr r2, [r3, #0]
  77172. 801f630: 687b ldr r3, [r7, #4]
  77173. 801f632: 675a str r2, [r3, #116] @ 0x74
  77174. tcp_seg_free(cseg);
  77175. 801f634: 68b8 ldr r0, [r7, #8]
  77176. 801f636: f7fd fafa bl 801cc2e <tcp_seg_free>
  77177. while (pcb->ooseq != NULL &&
  77178. 801f63a: 687b ldr r3, [r7, #4]
  77179. 801f63c: 6f5b ldr r3, [r3, #116] @ 0x74
  77180. 801f63e: 2b00 cmp r3, #0
  77181. 801f640: d008 beq.n 801f654 <tcp_receive+0xb98>
  77182. pcb->ooseq->tcphdr->seqno == pcb->rcv_nxt) {
  77183. 801f642: 687b ldr r3, [r7, #4]
  77184. 801f644: 6f5b ldr r3, [r3, #116] @ 0x74
  77185. 801f646: 691b ldr r3, [r3, #16]
  77186. 801f648: 685a ldr r2, [r3, #4]
  77187. 801f64a: 687b ldr r3, [r7, #4]
  77188. 801f64c: 6a5b ldr r3, [r3, #36] @ 0x24
  77189. while (pcb->ooseq != NULL &&
  77190. 801f64e: 429a cmp r2, r3
  77191. 801f650: f43f af43 beq.w 801f4da <tcp_receive+0xa1e>
  77192. #endif /* LWIP_TCP_SACK_OUT */
  77193. #endif /* TCP_QUEUE_OOSEQ */
  77194. /* Acknowledge the segment(s). */
  77195. tcp_ack(pcb);
  77196. 801f654: 687b ldr r3, [r7, #4]
  77197. 801f656: 8b5b ldrh r3, [r3, #26]
  77198. 801f658: f003 0301 and.w r3, r3, #1
  77199. 801f65c: 2b00 cmp r3, #0
  77200. 801f65e: d00e beq.n 801f67e <tcp_receive+0xbc2>
  77201. 801f660: 687b ldr r3, [r7, #4]
  77202. 801f662: 8b5b ldrh r3, [r3, #26]
  77203. 801f664: f023 0301 bic.w r3, r3, #1
  77204. 801f668: b29a uxth r2, r3
  77205. 801f66a: 687b ldr r3, [r7, #4]
  77206. 801f66c: 835a strh r2, [r3, #26]
  77207. 801f66e: 687b ldr r3, [r7, #4]
  77208. 801f670: 8b5b ldrh r3, [r3, #26]
  77209. 801f672: f043 0302 orr.w r3, r3, #2
  77210. 801f676: b29a uxth r2, r3
  77211. 801f678: 687b ldr r3, [r7, #4]
  77212. 801f67a: 835a strh r2, [r3, #26]
  77213. if (pcb->rcv_nxt == seqno) {
  77214. 801f67c: e187 b.n 801f98e <tcp_receive+0xed2>
  77215. tcp_ack(pcb);
  77216. 801f67e: 687b ldr r3, [r7, #4]
  77217. 801f680: 8b5b ldrh r3, [r3, #26]
  77218. 801f682: f043 0301 orr.w r3, r3, #1
  77219. 801f686: b29a uxth r2, r3
  77220. 801f688: 687b ldr r3, [r7, #4]
  77221. 801f68a: 835a strh r2, [r3, #26]
  77222. if (pcb->rcv_nxt == seqno) {
  77223. 801f68c: e17f b.n 801f98e <tcp_receive+0xed2>
  77224. } else {
  77225. /* We get here if the incoming segment is out-of-sequence. */
  77226. #if TCP_QUEUE_OOSEQ
  77227. /* We queue the segment on the ->ooseq queue. */
  77228. if (pcb->ooseq == NULL) {
  77229. 801f68e: 687b ldr r3, [r7, #4]
  77230. 801f690: 6f5b ldr r3, [r3, #116] @ 0x74
  77231. 801f692: 2b00 cmp r3, #0
  77232. 801f694: d106 bne.n 801f6a4 <tcp_receive+0xbe8>
  77233. pcb->ooseq = tcp_seg_copy(&inseg);
  77234. 801f696: 4848 ldr r0, [pc, #288] @ (801f7b8 <tcp_receive+0xcfc>)
  77235. 801f698: f7fd fae2 bl 801cc60 <tcp_seg_copy>
  77236. 801f69c: 4602 mov r2, r0
  77237. 801f69e: 687b ldr r3, [r7, #4]
  77238. 801f6a0: 675a str r2, [r3, #116] @ 0x74
  77239. 801f6a2: e16c b.n 801f97e <tcp_receive+0xec2>
  77240. #if LWIP_TCP_SACK_OUT
  77241. /* This is the left edge of the lowest possible SACK range.
  77242. It may start before the newly received segment (possibly adjusted below). */
  77243. u32_t sackbeg = TCP_SEQ_LT(seqno, pcb->ooseq->tcphdr->seqno) ? seqno : pcb->ooseq->tcphdr->seqno;
  77244. #endif /* LWIP_TCP_SACK_OUT */
  77245. struct tcp_seg *next, *prev = NULL;
  77246. 801f6a4: 2300 movs r3, #0
  77247. 801f6a6: 637b str r3, [r7, #52] @ 0x34
  77248. for (next = pcb->ooseq; next != NULL; next = next->next) {
  77249. 801f6a8: 687b ldr r3, [r7, #4]
  77250. 801f6aa: 6f5b ldr r3, [r3, #116] @ 0x74
  77251. 801f6ac: 63bb str r3, [r7, #56] @ 0x38
  77252. 801f6ae: e156 b.n 801f95e <tcp_receive+0xea2>
  77253. if (seqno == next->tcphdr->seqno) {
  77254. 801f6b0: 6bbb ldr r3, [r7, #56] @ 0x38
  77255. 801f6b2: 691b ldr r3, [r3, #16]
  77256. 801f6b4: 685a ldr r2, [r3, #4]
  77257. 801f6b6: 4b41 ldr r3, [pc, #260] @ (801f7bc <tcp_receive+0xd00>)
  77258. 801f6b8: 681b ldr r3, [r3, #0]
  77259. 801f6ba: 429a cmp r2, r3
  77260. 801f6bc: d11d bne.n 801f6fa <tcp_receive+0xc3e>
  77261. /* The sequence number of the incoming segment is the
  77262. same as the sequence number of the segment on
  77263. ->ooseq. We check the lengths to see which one to
  77264. discard. */
  77265. if (inseg.len > next->len) {
  77266. 801f6be: 4b3e ldr r3, [pc, #248] @ (801f7b8 <tcp_receive+0xcfc>)
  77267. 801f6c0: 891a ldrh r2, [r3, #8]
  77268. 801f6c2: 6bbb ldr r3, [r7, #56] @ 0x38
  77269. 801f6c4: 891b ldrh r3, [r3, #8]
  77270. 801f6c6: 429a cmp r2, r3
  77271. 801f6c8: f240 814e bls.w 801f968 <tcp_receive+0xeac>
  77272. /* The incoming segment is larger than the old
  77273. segment. We replace some segments with the new
  77274. one. */
  77275. struct tcp_seg *cseg = tcp_seg_copy(&inseg);
  77276. 801f6cc: 483a ldr r0, [pc, #232] @ (801f7b8 <tcp_receive+0xcfc>)
  77277. 801f6ce: f7fd fac7 bl 801cc60 <tcp_seg_copy>
  77278. 801f6d2: 6178 str r0, [r7, #20]
  77279. if (cseg != NULL) {
  77280. 801f6d4: 697b ldr r3, [r7, #20]
  77281. 801f6d6: 2b00 cmp r3, #0
  77282. 801f6d8: f000 8148 beq.w 801f96c <tcp_receive+0xeb0>
  77283. if (prev != NULL) {
  77284. 801f6dc: 6b7b ldr r3, [r7, #52] @ 0x34
  77285. 801f6de: 2b00 cmp r3, #0
  77286. 801f6e0: d003 beq.n 801f6ea <tcp_receive+0xc2e>
  77287. prev->next = cseg;
  77288. 801f6e2: 6b7b ldr r3, [r7, #52] @ 0x34
  77289. 801f6e4: 697a ldr r2, [r7, #20]
  77290. 801f6e6: 601a str r2, [r3, #0]
  77291. 801f6e8: e002 b.n 801f6f0 <tcp_receive+0xc34>
  77292. } else {
  77293. pcb->ooseq = cseg;
  77294. 801f6ea: 687b ldr r3, [r7, #4]
  77295. 801f6ec: 697a ldr r2, [r7, #20]
  77296. 801f6ee: 675a str r2, [r3, #116] @ 0x74
  77297. }
  77298. tcp_oos_insert_segment(cseg, next);
  77299. 801f6f0: 6bb9 ldr r1, [r7, #56] @ 0x38
  77300. 801f6f2: 6978 ldr r0, [r7, #20]
  77301. 801f6f4: f7ff f8de bl 801e8b4 <tcp_oos_insert_segment>
  77302. }
  77303. break;
  77304. 801f6f8: e138 b.n 801f96c <tcp_receive+0xeb0>
  77305. segment was smaller than the old one; in either
  77306. case, we ditch the incoming segment. */
  77307. break;
  77308. }
  77309. } else {
  77310. if (prev == NULL) {
  77311. 801f6fa: 6b7b ldr r3, [r7, #52] @ 0x34
  77312. 801f6fc: 2b00 cmp r3, #0
  77313. 801f6fe: d117 bne.n 801f730 <tcp_receive+0xc74>
  77314. if (TCP_SEQ_LT(seqno, next->tcphdr->seqno)) {
  77315. 801f700: 4b2e ldr r3, [pc, #184] @ (801f7bc <tcp_receive+0xd00>)
  77316. 801f702: 681a ldr r2, [r3, #0]
  77317. 801f704: 6bbb ldr r3, [r7, #56] @ 0x38
  77318. 801f706: 691b ldr r3, [r3, #16]
  77319. 801f708: 685b ldr r3, [r3, #4]
  77320. 801f70a: 1ad3 subs r3, r2, r3
  77321. 801f70c: 2b00 cmp r3, #0
  77322. 801f70e: da57 bge.n 801f7c0 <tcp_receive+0xd04>
  77323. /* The sequence number of the incoming segment is lower
  77324. than the sequence number of the first segment on the
  77325. queue. We put the incoming segment first on the
  77326. queue. */
  77327. struct tcp_seg *cseg = tcp_seg_copy(&inseg);
  77328. 801f710: 4829 ldr r0, [pc, #164] @ (801f7b8 <tcp_receive+0xcfc>)
  77329. 801f712: f7fd faa5 bl 801cc60 <tcp_seg_copy>
  77330. 801f716: 61b8 str r0, [r7, #24]
  77331. if (cseg != NULL) {
  77332. 801f718: 69bb ldr r3, [r7, #24]
  77333. 801f71a: 2b00 cmp r3, #0
  77334. 801f71c: f000 8128 beq.w 801f970 <tcp_receive+0xeb4>
  77335. pcb->ooseq = cseg;
  77336. 801f720: 687b ldr r3, [r7, #4]
  77337. 801f722: 69ba ldr r2, [r7, #24]
  77338. 801f724: 675a str r2, [r3, #116] @ 0x74
  77339. tcp_oos_insert_segment(cseg, next);
  77340. 801f726: 6bb9 ldr r1, [r7, #56] @ 0x38
  77341. 801f728: 69b8 ldr r0, [r7, #24]
  77342. 801f72a: f7ff f8c3 bl 801e8b4 <tcp_oos_insert_segment>
  77343. }
  77344. break;
  77345. 801f72e: e11f b.n 801f970 <tcp_receive+0xeb4>
  77346. }
  77347. } else {
  77348. /*if (TCP_SEQ_LT(prev->tcphdr->seqno, seqno) &&
  77349. TCP_SEQ_LT(seqno, next->tcphdr->seqno)) {*/
  77350. if (TCP_SEQ_BETWEEN(seqno, prev->tcphdr->seqno + 1, next->tcphdr->seqno - 1)) {
  77351. 801f730: 4b22 ldr r3, [pc, #136] @ (801f7bc <tcp_receive+0xd00>)
  77352. 801f732: 681a ldr r2, [r3, #0]
  77353. 801f734: 6b7b ldr r3, [r7, #52] @ 0x34
  77354. 801f736: 691b ldr r3, [r3, #16]
  77355. 801f738: 685b ldr r3, [r3, #4]
  77356. 801f73a: 1ad3 subs r3, r2, r3
  77357. 801f73c: 3b01 subs r3, #1
  77358. 801f73e: 2b00 cmp r3, #0
  77359. 801f740: db3e blt.n 801f7c0 <tcp_receive+0xd04>
  77360. 801f742: 4b1e ldr r3, [pc, #120] @ (801f7bc <tcp_receive+0xd00>)
  77361. 801f744: 681a ldr r2, [r3, #0]
  77362. 801f746: 6bbb ldr r3, [r7, #56] @ 0x38
  77363. 801f748: 691b ldr r3, [r3, #16]
  77364. 801f74a: 685b ldr r3, [r3, #4]
  77365. 801f74c: 1ad3 subs r3, r2, r3
  77366. 801f74e: 3301 adds r3, #1
  77367. 801f750: 2b00 cmp r3, #0
  77368. 801f752: dc35 bgt.n 801f7c0 <tcp_receive+0xd04>
  77369. /* The sequence number of the incoming segment is in
  77370. between the sequence numbers of the previous and
  77371. the next segment on ->ooseq. We trim trim the previous
  77372. segment, delete next segments that included in received segment
  77373. and trim received, if needed. */
  77374. struct tcp_seg *cseg = tcp_seg_copy(&inseg);
  77375. 801f754: 4818 ldr r0, [pc, #96] @ (801f7b8 <tcp_receive+0xcfc>)
  77376. 801f756: f7fd fa83 bl 801cc60 <tcp_seg_copy>
  77377. 801f75a: 61f8 str r0, [r7, #28]
  77378. if (cseg != NULL) {
  77379. 801f75c: 69fb ldr r3, [r7, #28]
  77380. 801f75e: 2b00 cmp r3, #0
  77381. 801f760: f000 8108 beq.w 801f974 <tcp_receive+0xeb8>
  77382. if (TCP_SEQ_GT(prev->tcphdr->seqno + prev->len, seqno)) {
  77383. 801f764: 6b7b ldr r3, [r7, #52] @ 0x34
  77384. 801f766: 691b ldr r3, [r3, #16]
  77385. 801f768: 685b ldr r3, [r3, #4]
  77386. 801f76a: 6b7a ldr r2, [r7, #52] @ 0x34
  77387. 801f76c: 8912 ldrh r2, [r2, #8]
  77388. 801f76e: 441a add r2, r3
  77389. 801f770: 4b12 ldr r3, [pc, #72] @ (801f7bc <tcp_receive+0xd00>)
  77390. 801f772: 681b ldr r3, [r3, #0]
  77391. 801f774: 1ad3 subs r3, r2, r3
  77392. 801f776: 2b00 cmp r3, #0
  77393. 801f778: dd12 ble.n 801f7a0 <tcp_receive+0xce4>
  77394. /* We need to trim the prev segment. */
  77395. prev->len = (u16_t)(seqno - prev->tcphdr->seqno);
  77396. 801f77a: 4b10 ldr r3, [pc, #64] @ (801f7bc <tcp_receive+0xd00>)
  77397. 801f77c: 681b ldr r3, [r3, #0]
  77398. 801f77e: b29a uxth r2, r3
  77399. 801f780: 6b7b ldr r3, [r7, #52] @ 0x34
  77400. 801f782: 691b ldr r3, [r3, #16]
  77401. 801f784: 685b ldr r3, [r3, #4]
  77402. 801f786: b29b uxth r3, r3
  77403. 801f788: 1ad3 subs r3, r2, r3
  77404. 801f78a: b29a uxth r2, r3
  77405. 801f78c: 6b7b ldr r3, [r7, #52] @ 0x34
  77406. 801f78e: 811a strh r2, [r3, #8]
  77407. pbuf_realloc(prev->p, prev->len);
  77408. 801f790: 6b7b ldr r3, [r7, #52] @ 0x34
  77409. 801f792: 685a ldr r2, [r3, #4]
  77410. 801f794: 6b7b ldr r3, [r7, #52] @ 0x34
  77411. 801f796: 891b ldrh r3, [r3, #8]
  77412. 801f798: 4619 mov r1, r3
  77413. 801f79a: 4610 mov r0, r2
  77414. 801f79c: f7fb fc38 bl 801b010 <pbuf_realloc>
  77415. }
  77416. prev->next = cseg;
  77417. 801f7a0: 6b7b ldr r3, [r7, #52] @ 0x34
  77418. 801f7a2: 69fa ldr r2, [r7, #28]
  77419. 801f7a4: 601a str r2, [r3, #0]
  77420. tcp_oos_insert_segment(cseg, next);
  77421. 801f7a6: 6bb9 ldr r1, [r7, #56] @ 0x38
  77422. 801f7a8: 69f8 ldr r0, [r7, #28]
  77423. 801f7aa: f7ff f883 bl 801e8b4 <tcp_oos_insert_segment>
  77424. }
  77425. break;
  77426. 801f7ae: e0e1 b.n 801f974 <tcp_receive+0xeb8>
  77427. 801f7b0: 2402afb4 .word 0x2402afb4
  77428. 801f7b4: 2402afb1 .word 0x2402afb1
  77429. 801f7b8: 2402af80 .word 0x2402af80
  77430. 801f7bc: 2402afa4 .word 0x2402afa4
  77431. #endif /* LWIP_TCP_SACK_OUT */
  77432. /* We don't use 'prev' below, so let's set it to current 'next'.
  77433. This way even if we break the loop below, 'prev' will be pointing
  77434. at the segment right in front of the newly added one. */
  77435. prev = next;
  77436. 801f7c0: 6bbb ldr r3, [r7, #56] @ 0x38
  77437. 801f7c2: 637b str r3, [r7, #52] @ 0x34
  77438. /* If the "next" segment is the last segment on the
  77439. ooseq queue, we add the incoming segment to the end
  77440. of the list. */
  77441. if (next->next == NULL &&
  77442. 801f7c4: 6bbb ldr r3, [r7, #56] @ 0x38
  77443. 801f7c6: 681b ldr r3, [r3, #0]
  77444. 801f7c8: 2b00 cmp r3, #0
  77445. 801f7ca: f040 80c5 bne.w 801f958 <tcp_receive+0xe9c>
  77446. TCP_SEQ_GT(seqno, next->tcphdr->seqno)) {
  77447. 801f7ce: 4b7f ldr r3, [pc, #508] @ (801f9cc <tcp_receive+0xf10>)
  77448. 801f7d0: 681a ldr r2, [r3, #0]
  77449. 801f7d2: 6bbb ldr r3, [r7, #56] @ 0x38
  77450. 801f7d4: 691b ldr r3, [r3, #16]
  77451. 801f7d6: 685b ldr r3, [r3, #4]
  77452. 801f7d8: 1ad3 subs r3, r2, r3
  77453. if (next->next == NULL &&
  77454. 801f7da: 2b00 cmp r3, #0
  77455. 801f7dc: f340 80bc ble.w 801f958 <tcp_receive+0xe9c>
  77456. if (TCPH_FLAGS(next->tcphdr) & TCP_FIN) {
  77457. 801f7e0: 6bbb ldr r3, [r7, #56] @ 0x38
  77458. 801f7e2: 691b ldr r3, [r3, #16]
  77459. 801f7e4: 899b ldrh r3, [r3, #12]
  77460. 801f7e6: b29b uxth r3, r3
  77461. 801f7e8: 4618 mov r0, r3
  77462. 801f7ea: f7fa f8e5 bl 80199b8 <lwip_htons>
  77463. 801f7ee: 4603 mov r3, r0
  77464. 801f7f0: b2db uxtb r3, r3
  77465. 801f7f2: f003 0301 and.w r3, r3, #1
  77466. 801f7f6: 2b00 cmp r3, #0
  77467. 801f7f8: f040 80be bne.w 801f978 <tcp_receive+0xebc>
  77468. /* segment "next" already contains all data */
  77469. break;
  77470. }
  77471. next->next = tcp_seg_copy(&inseg);
  77472. 801f7fc: 4874 ldr r0, [pc, #464] @ (801f9d0 <tcp_receive+0xf14>)
  77473. 801f7fe: f7fd fa2f bl 801cc60 <tcp_seg_copy>
  77474. 801f802: 4602 mov r2, r0
  77475. 801f804: 6bbb ldr r3, [r7, #56] @ 0x38
  77476. 801f806: 601a str r2, [r3, #0]
  77477. if (next->next != NULL) {
  77478. 801f808: 6bbb ldr r3, [r7, #56] @ 0x38
  77479. 801f80a: 681b ldr r3, [r3, #0]
  77480. 801f80c: 2b00 cmp r3, #0
  77481. 801f80e: f000 80b5 beq.w 801f97c <tcp_receive+0xec0>
  77482. if (TCP_SEQ_GT(next->tcphdr->seqno + next->len, seqno)) {
  77483. 801f812: 6bbb ldr r3, [r7, #56] @ 0x38
  77484. 801f814: 691b ldr r3, [r3, #16]
  77485. 801f816: 685b ldr r3, [r3, #4]
  77486. 801f818: 6bba ldr r2, [r7, #56] @ 0x38
  77487. 801f81a: 8912 ldrh r2, [r2, #8]
  77488. 801f81c: 441a add r2, r3
  77489. 801f81e: 4b6b ldr r3, [pc, #428] @ (801f9cc <tcp_receive+0xf10>)
  77490. 801f820: 681b ldr r3, [r3, #0]
  77491. 801f822: 1ad3 subs r3, r2, r3
  77492. 801f824: 2b00 cmp r3, #0
  77493. 801f826: dd12 ble.n 801f84e <tcp_receive+0xd92>
  77494. /* We need to trim the last segment. */
  77495. next->len = (u16_t)(seqno - next->tcphdr->seqno);
  77496. 801f828: 4b68 ldr r3, [pc, #416] @ (801f9cc <tcp_receive+0xf10>)
  77497. 801f82a: 681b ldr r3, [r3, #0]
  77498. 801f82c: b29a uxth r2, r3
  77499. 801f82e: 6bbb ldr r3, [r7, #56] @ 0x38
  77500. 801f830: 691b ldr r3, [r3, #16]
  77501. 801f832: 685b ldr r3, [r3, #4]
  77502. 801f834: b29b uxth r3, r3
  77503. 801f836: 1ad3 subs r3, r2, r3
  77504. 801f838: b29a uxth r2, r3
  77505. 801f83a: 6bbb ldr r3, [r7, #56] @ 0x38
  77506. 801f83c: 811a strh r2, [r3, #8]
  77507. pbuf_realloc(next->p, next->len);
  77508. 801f83e: 6bbb ldr r3, [r7, #56] @ 0x38
  77509. 801f840: 685a ldr r2, [r3, #4]
  77510. 801f842: 6bbb ldr r3, [r7, #56] @ 0x38
  77511. 801f844: 891b ldrh r3, [r3, #8]
  77512. 801f846: 4619 mov r1, r3
  77513. 801f848: 4610 mov r0, r2
  77514. 801f84a: f7fb fbe1 bl 801b010 <pbuf_realloc>
  77515. }
  77516. /* check if the remote side overruns our receive window */
  77517. if (TCP_SEQ_GT((u32_t)tcplen + seqno, pcb->rcv_nxt + (u32_t)pcb->rcv_wnd)) {
  77518. 801f84e: 4b61 ldr r3, [pc, #388] @ (801f9d4 <tcp_receive+0xf18>)
  77519. 801f850: 881b ldrh r3, [r3, #0]
  77520. 801f852: 461a mov r2, r3
  77521. 801f854: 4b5d ldr r3, [pc, #372] @ (801f9cc <tcp_receive+0xf10>)
  77522. 801f856: 681b ldr r3, [r3, #0]
  77523. 801f858: 441a add r2, r3
  77524. 801f85a: 687b ldr r3, [r7, #4]
  77525. 801f85c: 6a5b ldr r3, [r3, #36] @ 0x24
  77526. 801f85e: 6879 ldr r1, [r7, #4]
  77527. 801f860: 8d09 ldrh r1, [r1, #40] @ 0x28
  77528. 801f862: 440b add r3, r1
  77529. 801f864: 1ad3 subs r3, r2, r3
  77530. 801f866: 2b00 cmp r3, #0
  77531. 801f868: f340 8088 ble.w 801f97c <tcp_receive+0xec0>
  77532. LWIP_DEBUGF(TCP_INPUT_DEBUG,
  77533. ("tcp_receive: other end overran receive window"
  77534. "seqno %"U32_F" len %"U16_F" right edge %"U32_F"\n",
  77535. seqno, tcplen, pcb->rcv_nxt + pcb->rcv_wnd));
  77536. if (TCPH_FLAGS(next->next->tcphdr) & TCP_FIN) {
  77537. 801f86c: 6bbb ldr r3, [r7, #56] @ 0x38
  77538. 801f86e: 681b ldr r3, [r3, #0]
  77539. 801f870: 691b ldr r3, [r3, #16]
  77540. 801f872: 899b ldrh r3, [r3, #12]
  77541. 801f874: b29b uxth r3, r3
  77542. 801f876: 4618 mov r0, r3
  77543. 801f878: f7fa f89e bl 80199b8 <lwip_htons>
  77544. 801f87c: 4603 mov r3, r0
  77545. 801f87e: b2db uxtb r3, r3
  77546. 801f880: f003 0301 and.w r3, r3, #1
  77547. 801f884: 2b00 cmp r3, #0
  77548. 801f886: d021 beq.n 801f8cc <tcp_receive+0xe10>
  77549. /* Must remove the FIN from the header as we're trimming
  77550. * that byte of sequence-space from the packet */
  77551. TCPH_FLAGS_SET(next->next->tcphdr, TCPH_FLAGS(next->next->tcphdr) & ~TCP_FIN);
  77552. 801f888: 6bbb ldr r3, [r7, #56] @ 0x38
  77553. 801f88a: 681b ldr r3, [r3, #0]
  77554. 801f88c: 691b ldr r3, [r3, #16]
  77555. 801f88e: 899b ldrh r3, [r3, #12]
  77556. 801f890: b29b uxth r3, r3
  77557. 801f892: b21b sxth r3, r3
  77558. 801f894: f423 537c bic.w r3, r3, #16128 @ 0x3f00
  77559. 801f898: b21c sxth r4, r3
  77560. 801f89a: 6bbb ldr r3, [r7, #56] @ 0x38
  77561. 801f89c: 681b ldr r3, [r3, #0]
  77562. 801f89e: 691b ldr r3, [r3, #16]
  77563. 801f8a0: 899b ldrh r3, [r3, #12]
  77564. 801f8a2: b29b uxth r3, r3
  77565. 801f8a4: 4618 mov r0, r3
  77566. 801f8a6: f7fa f887 bl 80199b8 <lwip_htons>
  77567. 801f8aa: 4603 mov r3, r0
  77568. 801f8ac: b2db uxtb r3, r3
  77569. 801f8ae: f003 033e and.w r3, r3, #62 @ 0x3e
  77570. 801f8b2: b29b uxth r3, r3
  77571. 801f8b4: 4618 mov r0, r3
  77572. 801f8b6: f7fa f87f bl 80199b8 <lwip_htons>
  77573. 801f8ba: 4603 mov r3, r0
  77574. 801f8bc: b21b sxth r3, r3
  77575. 801f8be: 4323 orrs r3, r4
  77576. 801f8c0: b21a sxth r2, r3
  77577. 801f8c2: 6bbb ldr r3, [r7, #56] @ 0x38
  77578. 801f8c4: 681b ldr r3, [r3, #0]
  77579. 801f8c6: 691b ldr r3, [r3, #16]
  77580. 801f8c8: b292 uxth r2, r2
  77581. 801f8ca: 819a strh r2, [r3, #12]
  77582. }
  77583. /* Adjust length of segment to fit in the window. */
  77584. next->next->len = (u16_t)(pcb->rcv_nxt + pcb->rcv_wnd - seqno);
  77585. 801f8cc: 687b ldr r3, [r7, #4]
  77586. 801f8ce: 6a5b ldr r3, [r3, #36] @ 0x24
  77587. 801f8d0: b29a uxth r2, r3
  77588. 801f8d2: 687b ldr r3, [r7, #4]
  77589. 801f8d4: 8d1b ldrh r3, [r3, #40] @ 0x28
  77590. 801f8d6: 4413 add r3, r2
  77591. 801f8d8: b299 uxth r1, r3
  77592. 801f8da: 4b3c ldr r3, [pc, #240] @ (801f9cc <tcp_receive+0xf10>)
  77593. 801f8dc: 681b ldr r3, [r3, #0]
  77594. 801f8de: b29a uxth r2, r3
  77595. 801f8e0: 6bbb ldr r3, [r7, #56] @ 0x38
  77596. 801f8e2: 681b ldr r3, [r3, #0]
  77597. 801f8e4: 1a8a subs r2, r1, r2
  77598. 801f8e6: b292 uxth r2, r2
  77599. 801f8e8: 811a strh r2, [r3, #8]
  77600. pbuf_realloc(next->next->p, next->next->len);
  77601. 801f8ea: 6bbb ldr r3, [r7, #56] @ 0x38
  77602. 801f8ec: 681b ldr r3, [r3, #0]
  77603. 801f8ee: 685a ldr r2, [r3, #4]
  77604. 801f8f0: 6bbb ldr r3, [r7, #56] @ 0x38
  77605. 801f8f2: 681b ldr r3, [r3, #0]
  77606. 801f8f4: 891b ldrh r3, [r3, #8]
  77607. 801f8f6: 4619 mov r1, r3
  77608. 801f8f8: 4610 mov r0, r2
  77609. 801f8fa: f7fb fb89 bl 801b010 <pbuf_realloc>
  77610. tcplen = TCP_TCPLEN(next->next);
  77611. 801f8fe: 6bbb ldr r3, [r7, #56] @ 0x38
  77612. 801f900: 681b ldr r3, [r3, #0]
  77613. 801f902: 891c ldrh r4, [r3, #8]
  77614. 801f904: 6bbb ldr r3, [r7, #56] @ 0x38
  77615. 801f906: 681b ldr r3, [r3, #0]
  77616. 801f908: 691b ldr r3, [r3, #16]
  77617. 801f90a: 899b ldrh r3, [r3, #12]
  77618. 801f90c: b29b uxth r3, r3
  77619. 801f90e: 4618 mov r0, r3
  77620. 801f910: f7fa f852 bl 80199b8 <lwip_htons>
  77621. 801f914: 4603 mov r3, r0
  77622. 801f916: b2db uxtb r3, r3
  77623. 801f918: f003 0303 and.w r3, r3, #3
  77624. 801f91c: 2b00 cmp r3, #0
  77625. 801f91e: d001 beq.n 801f924 <tcp_receive+0xe68>
  77626. 801f920: 2301 movs r3, #1
  77627. 801f922: e000 b.n 801f926 <tcp_receive+0xe6a>
  77628. 801f924: 2300 movs r3, #0
  77629. 801f926: 4423 add r3, r4
  77630. 801f928: b29a uxth r2, r3
  77631. 801f92a: 4b2a ldr r3, [pc, #168] @ (801f9d4 <tcp_receive+0xf18>)
  77632. 801f92c: 801a strh r2, [r3, #0]
  77633. LWIP_ASSERT("tcp_receive: segment not trimmed correctly to rcv_wnd\n",
  77634. 801f92e: 4b29 ldr r3, [pc, #164] @ (801f9d4 <tcp_receive+0xf18>)
  77635. 801f930: 881b ldrh r3, [r3, #0]
  77636. 801f932: 461a mov r2, r3
  77637. 801f934: 4b25 ldr r3, [pc, #148] @ (801f9cc <tcp_receive+0xf10>)
  77638. 801f936: 681b ldr r3, [r3, #0]
  77639. 801f938: 441a add r2, r3
  77640. 801f93a: 687b ldr r3, [r7, #4]
  77641. 801f93c: 6a5b ldr r3, [r3, #36] @ 0x24
  77642. 801f93e: 6879 ldr r1, [r7, #4]
  77643. 801f940: 8d09 ldrh r1, [r1, #40] @ 0x28
  77644. 801f942: 440b add r3, r1
  77645. 801f944: 429a cmp r2, r3
  77646. 801f946: d019 beq.n 801f97c <tcp_receive+0xec0>
  77647. 801f948: 4b23 ldr r3, [pc, #140] @ (801f9d8 <tcp_receive+0xf1c>)
  77648. 801f94a: f44f 62df mov.w r2, #1784 @ 0x6f8
  77649. 801f94e: 4923 ldr r1, [pc, #140] @ (801f9dc <tcp_receive+0xf20>)
  77650. 801f950: 4823 ldr r0, [pc, #140] @ (801f9e0 <tcp_receive+0xf24>)
  77651. 801f952: f00a ff8b bl 802a86c <iprintf>
  77652. (seqno + tcplen) == (pcb->rcv_nxt + pcb->rcv_wnd));
  77653. }
  77654. }
  77655. break;
  77656. 801f956: e011 b.n 801f97c <tcp_receive+0xec0>
  77657. for (next = pcb->ooseq; next != NULL; next = next->next) {
  77658. 801f958: 6bbb ldr r3, [r7, #56] @ 0x38
  77659. 801f95a: 681b ldr r3, [r3, #0]
  77660. 801f95c: 63bb str r3, [r7, #56] @ 0x38
  77661. 801f95e: 6bbb ldr r3, [r7, #56] @ 0x38
  77662. 801f960: 2b00 cmp r3, #0
  77663. 801f962: f47f aea5 bne.w 801f6b0 <tcp_receive+0xbf4>
  77664. 801f966: e00a b.n 801f97e <tcp_receive+0xec2>
  77665. break;
  77666. 801f968: bf00 nop
  77667. 801f96a: e008 b.n 801f97e <tcp_receive+0xec2>
  77668. break;
  77669. 801f96c: bf00 nop
  77670. 801f96e: e006 b.n 801f97e <tcp_receive+0xec2>
  77671. break;
  77672. 801f970: bf00 nop
  77673. 801f972: e004 b.n 801f97e <tcp_receive+0xec2>
  77674. break;
  77675. 801f974: bf00 nop
  77676. 801f976: e002 b.n 801f97e <tcp_receive+0xec2>
  77677. break;
  77678. 801f978: bf00 nop
  77679. 801f97a: e000 b.n 801f97e <tcp_receive+0xec2>
  77680. break;
  77681. 801f97c: bf00 nop
  77682. #endif /* TCP_OOSEQ_BYTES_LIMIT || TCP_OOSEQ_PBUFS_LIMIT */
  77683. #endif /* TCP_QUEUE_OOSEQ */
  77684. /* We send the ACK packet after we've (potentially) dealt with SACKs,
  77685. so they can be included in the acknowledgment. */
  77686. tcp_send_empty_ack(pcb);
  77687. 801f97e: 6878 ldr r0, [r7, #4]
  77688. 801f980: f001 fefc bl 802177c <tcp_send_empty_ack>
  77689. if (pcb->rcv_nxt == seqno) {
  77690. 801f984: e003 b.n 801f98e <tcp_receive+0xed2>
  77691. }
  77692. } else {
  77693. /* The incoming segment is not within the window. */
  77694. tcp_send_empty_ack(pcb);
  77695. 801f986: 6878 ldr r0, [r7, #4]
  77696. 801f988: f001 fef8 bl 802177c <tcp_send_empty_ack>
  77697. if (TCP_SEQ_BETWEEN(seqno, pcb->rcv_nxt,
  77698. 801f98c: e01a b.n 801f9c4 <tcp_receive+0xf08>
  77699. 801f98e: e019 b.n 801f9c4 <tcp_receive+0xf08>
  77700. }
  77701. } else {
  77702. /* Segments with length 0 is taken care of here. Segments that
  77703. fall out of the window are ACKed. */
  77704. if (!TCP_SEQ_BETWEEN(seqno, pcb->rcv_nxt, pcb->rcv_nxt + pcb->rcv_wnd - 1)) {
  77705. 801f990: 4b0e ldr r3, [pc, #56] @ (801f9cc <tcp_receive+0xf10>)
  77706. 801f992: 681a ldr r2, [r3, #0]
  77707. 801f994: 687b ldr r3, [r7, #4]
  77708. 801f996: 6a5b ldr r3, [r3, #36] @ 0x24
  77709. 801f998: 1ad3 subs r3, r2, r3
  77710. 801f99a: 2b00 cmp r3, #0
  77711. 801f99c: db0a blt.n 801f9b4 <tcp_receive+0xef8>
  77712. 801f99e: 4b0b ldr r3, [pc, #44] @ (801f9cc <tcp_receive+0xf10>)
  77713. 801f9a0: 681a ldr r2, [r3, #0]
  77714. 801f9a2: 687b ldr r3, [r7, #4]
  77715. 801f9a4: 6a5b ldr r3, [r3, #36] @ 0x24
  77716. 801f9a6: 6879 ldr r1, [r7, #4]
  77717. 801f9a8: 8d09 ldrh r1, [r1, #40] @ 0x28
  77718. 801f9aa: 440b add r3, r1
  77719. 801f9ac: 1ad3 subs r3, r2, r3
  77720. 801f9ae: 3301 adds r3, #1
  77721. 801f9b0: 2b00 cmp r3, #0
  77722. 801f9b2: dd07 ble.n 801f9c4 <tcp_receive+0xf08>
  77723. tcp_ack_now(pcb);
  77724. 801f9b4: 687b ldr r3, [r7, #4]
  77725. 801f9b6: 8b5b ldrh r3, [r3, #26]
  77726. 801f9b8: f043 0302 orr.w r3, r3, #2
  77727. 801f9bc: b29a uxth r2, r3
  77728. 801f9be: 687b ldr r3, [r7, #4]
  77729. 801f9c0: 835a strh r2, [r3, #26]
  77730. }
  77731. }
  77732. }
  77733. 801f9c2: e7ff b.n 801f9c4 <tcp_receive+0xf08>
  77734. 801f9c4: bf00 nop
  77735. 801f9c6: 3750 adds r7, #80 @ 0x50
  77736. 801f9c8: 46bd mov sp, r7
  77737. 801f9ca: bdb0 pop {r4, r5, r7, pc}
  77738. 801f9cc: 2402afa4 .word 0x2402afa4
  77739. 801f9d0: 2402af80 .word 0x2402af80
  77740. 801f9d4: 2402afae .word 0x2402afae
  77741. 801f9d8: 0802fd10 .word 0x0802fd10
  77742. 801f9dc: 080300b8 .word 0x080300b8
  77743. 801f9e0: 0802fd5c .word 0x0802fd5c
  77744. 0801f9e4 <tcp_get_next_optbyte>:
  77745. static u8_t
  77746. tcp_get_next_optbyte(void)
  77747. {
  77748. 801f9e4: b480 push {r7}
  77749. 801f9e6: b083 sub sp, #12
  77750. 801f9e8: af00 add r7, sp, #0
  77751. u16_t optidx = tcp_optidx++;
  77752. 801f9ea: 4b15 ldr r3, [pc, #84] @ (801fa40 <tcp_get_next_optbyte+0x5c>)
  77753. 801f9ec: 881b ldrh r3, [r3, #0]
  77754. 801f9ee: 1c5a adds r2, r3, #1
  77755. 801f9f0: b291 uxth r1, r2
  77756. 801f9f2: 4a13 ldr r2, [pc, #76] @ (801fa40 <tcp_get_next_optbyte+0x5c>)
  77757. 801f9f4: 8011 strh r1, [r2, #0]
  77758. 801f9f6: 80fb strh r3, [r7, #6]
  77759. if ((tcphdr_opt2 == NULL) || (optidx < tcphdr_opt1len)) {
  77760. 801f9f8: 4b12 ldr r3, [pc, #72] @ (801fa44 <tcp_get_next_optbyte+0x60>)
  77761. 801f9fa: 681b ldr r3, [r3, #0]
  77762. 801f9fc: 2b00 cmp r3, #0
  77763. 801f9fe: d004 beq.n 801fa0a <tcp_get_next_optbyte+0x26>
  77764. 801fa00: 4b11 ldr r3, [pc, #68] @ (801fa48 <tcp_get_next_optbyte+0x64>)
  77765. 801fa02: 881b ldrh r3, [r3, #0]
  77766. 801fa04: 88fa ldrh r2, [r7, #6]
  77767. 801fa06: 429a cmp r2, r3
  77768. 801fa08: d208 bcs.n 801fa1c <tcp_get_next_optbyte+0x38>
  77769. u8_t *opts = (u8_t *)tcphdr + TCP_HLEN;
  77770. 801fa0a: 4b10 ldr r3, [pc, #64] @ (801fa4c <tcp_get_next_optbyte+0x68>)
  77771. 801fa0c: 681b ldr r3, [r3, #0]
  77772. 801fa0e: 3314 adds r3, #20
  77773. 801fa10: 603b str r3, [r7, #0]
  77774. return opts[optidx];
  77775. 801fa12: 88fb ldrh r3, [r7, #6]
  77776. 801fa14: 683a ldr r2, [r7, #0]
  77777. 801fa16: 4413 add r3, r2
  77778. 801fa18: 781b ldrb r3, [r3, #0]
  77779. 801fa1a: e00b b.n 801fa34 <tcp_get_next_optbyte+0x50>
  77780. } else {
  77781. u8_t idx = (u8_t)(optidx - tcphdr_opt1len);
  77782. 801fa1c: 88fb ldrh r3, [r7, #6]
  77783. 801fa1e: b2da uxtb r2, r3
  77784. 801fa20: 4b09 ldr r3, [pc, #36] @ (801fa48 <tcp_get_next_optbyte+0x64>)
  77785. 801fa22: 881b ldrh r3, [r3, #0]
  77786. 801fa24: b2db uxtb r3, r3
  77787. 801fa26: 1ad3 subs r3, r2, r3
  77788. 801fa28: 717b strb r3, [r7, #5]
  77789. return tcphdr_opt2[idx];
  77790. 801fa2a: 4b06 ldr r3, [pc, #24] @ (801fa44 <tcp_get_next_optbyte+0x60>)
  77791. 801fa2c: 681a ldr r2, [r3, #0]
  77792. 801fa2e: 797b ldrb r3, [r7, #5]
  77793. 801fa30: 4413 add r3, r2
  77794. 801fa32: 781b ldrb r3, [r3, #0]
  77795. }
  77796. }
  77797. 801fa34: 4618 mov r0, r3
  77798. 801fa36: 370c adds r7, #12
  77799. 801fa38: 46bd mov sp, r7
  77800. 801fa3a: f85d 7b04 ldr.w r7, [sp], #4
  77801. 801fa3e: 4770 bx lr
  77802. 801fa40: 2402afa0 .word 0x2402afa0
  77803. 801fa44: 2402af9c .word 0x2402af9c
  77804. 801fa48: 2402af9a .word 0x2402af9a
  77805. 801fa4c: 2402af94 .word 0x2402af94
  77806. 0801fa50 <tcp_parseopt>:
  77807. *
  77808. * @param pcb the tcp_pcb for which a segment arrived
  77809. */
  77810. static void
  77811. tcp_parseopt(struct tcp_pcb *pcb)
  77812. {
  77813. 801fa50: b580 push {r7, lr}
  77814. 801fa52: b084 sub sp, #16
  77815. 801fa54: af00 add r7, sp, #0
  77816. 801fa56: 6078 str r0, [r7, #4]
  77817. u16_t mss;
  77818. #if LWIP_TCP_TIMESTAMPS
  77819. u32_t tsval;
  77820. #endif
  77821. LWIP_ASSERT("tcp_parseopt: invalid pcb", pcb != NULL);
  77822. 801fa58: 687b ldr r3, [r7, #4]
  77823. 801fa5a: 2b00 cmp r3, #0
  77824. 801fa5c: d106 bne.n 801fa6c <tcp_parseopt+0x1c>
  77825. 801fa5e: 4b33 ldr r3, [pc, #204] @ (801fb2c <tcp_parseopt+0xdc>)
  77826. 801fa60: f240 727d movw r2, #1917 @ 0x77d
  77827. 801fa64: 4932 ldr r1, [pc, #200] @ (801fb30 <tcp_parseopt+0xe0>)
  77828. 801fa66: 4833 ldr r0, [pc, #204] @ (801fb34 <tcp_parseopt+0xe4>)
  77829. 801fa68: f00a ff00 bl 802a86c <iprintf>
  77830. /* Parse the TCP MSS option, if present. */
  77831. if (tcphdr_optlen != 0) {
  77832. 801fa6c: 4b32 ldr r3, [pc, #200] @ (801fb38 <tcp_parseopt+0xe8>)
  77833. 801fa6e: 881b ldrh r3, [r3, #0]
  77834. 801fa70: 2b00 cmp r3, #0
  77835. 801fa72: d057 beq.n 801fb24 <tcp_parseopt+0xd4>
  77836. for (tcp_optidx = 0; tcp_optidx < tcphdr_optlen; ) {
  77837. 801fa74: 4b31 ldr r3, [pc, #196] @ (801fb3c <tcp_parseopt+0xec>)
  77838. 801fa76: 2200 movs r2, #0
  77839. 801fa78: 801a strh r2, [r3, #0]
  77840. 801fa7a: e047 b.n 801fb0c <tcp_parseopt+0xbc>
  77841. u8_t opt = tcp_get_next_optbyte();
  77842. 801fa7c: f7ff ffb2 bl 801f9e4 <tcp_get_next_optbyte>
  77843. 801fa80: 4603 mov r3, r0
  77844. 801fa82: 73fb strb r3, [r7, #15]
  77845. switch (opt) {
  77846. 801fa84: 7bfb ldrb r3, [r7, #15]
  77847. 801fa86: 2b02 cmp r3, #2
  77848. 801fa88: d006 beq.n 801fa98 <tcp_parseopt+0x48>
  77849. 801fa8a: 2b02 cmp r3, #2
  77850. 801fa8c: dc2b bgt.n 801fae6 <tcp_parseopt+0x96>
  77851. 801fa8e: 2b00 cmp r3, #0
  77852. 801fa90: d043 beq.n 801fb1a <tcp_parseopt+0xca>
  77853. 801fa92: 2b01 cmp r3, #1
  77854. 801fa94: d039 beq.n 801fb0a <tcp_parseopt+0xba>
  77855. 801fa96: e026 b.n 801fae6 <tcp_parseopt+0x96>
  77856. /* NOP option. */
  77857. LWIP_DEBUGF(TCP_INPUT_DEBUG, ("tcp_parseopt: NOP\n"));
  77858. break;
  77859. case LWIP_TCP_OPT_MSS:
  77860. LWIP_DEBUGF(TCP_INPUT_DEBUG, ("tcp_parseopt: MSS\n"));
  77861. if (tcp_get_next_optbyte() != LWIP_TCP_OPT_LEN_MSS || (tcp_optidx - 2 + LWIP_TCP_OPT_LEN_MSS) > tcphdr_optlen) {
  77862. 801fa98: f7ff ffa4 bl 801f9e4 <tcp_get_next_optbyte>
  77863. 801fa9c: 4603 mov r3, r0
  77864. 801fa9e: 2b04 cmp r3, #4
  77865. 801faa0: d13d bne.n 801fb1e <tcp_parseopt+0xce>
  77866. 801faa2: 4b26 ldr r3, [pc, #152] @ (801fb3c <tcp_parseopt+0xec>)
  77867. 801faa4: 881b ldrh r3, [r3, #0]
  77868. 801faa6: 3301 adds r3, #1
  77869. 801faa8: 4a23 ldr r2, [pc, #140] @ (801fb38 <tcp_parseopt+0xe8>)
  77870. 801faaa: 8812 ldrh r2, [r2, #0]
  77871. 801faac: 4293 cmp r3, r2
  77872. 801faae: da36 bge.n 801fb1e <tcp_parseopt+0xce>
  77873. /* Bad length */
  77874. LWIP_DEBUGF(TCP_INPUT_DEBUG, ("tcp_parseopt: bad length\n"));
  77875. return;
  77876. }
  77877. /* An MSS option with the right option length. */
  77878. mss = (u16_t)(tcp_get_next_optbyte() << 8);
  77879. 801fab0: f7ff ff98 bl 801f9e4 <tcp_get_next_optbyte>
  77880. 801fab4: 4603 mov r3, r0
  77881. 801fab6: 021b lsls r3, r3, #8
  77882. 801fab8: 81bb strh r3, [r7, #12]
  77883. mss |= tcp_get_next_optbyte();
  77884. 801faba: f7ff ff93 bl 801f9e4 <tcp_get_next_optbyte>
  77885. 801fabe: 4603 mov r3, r0
  77886. 801fac0: 461a mov r2, r3
  77887. 801fac2: 89bb ldrh r3, [r7, #12]
  77888. 801fac4: 4313 orrs r3, r2
  77889. 801fac6: 81bb strh r3, [r7, #12]
  77890. /* Limit the mss to the configured TCP_MSS and prevent division by zero */
  77891. pcb->mss = ((mss > TCP_MSS) || (mss == 0)) ? TCP_MSS : mss;
  77892. 801fac8: 89bb ldrh r3, [r7, #12]
  77893. 801faca: f240 52b4 movw r2, #1460 @ 0x5b4
  77894. 801face: 4293 cmp r3, r2
  77895. 801fad0: d804 bhi.n 801fadc <tcp_parseopt+0x8c>
  77896. 801fad2: 89bb ldrh r3, [r7, #12]
  77897. 801fad4: 2b00 cmp r3, #0
  77898. 801fad6: d001 beq.n 801fadc <tcp_parseopt+0x8c>
  77899. 801fad8: 89ba ldrh r2, [r7, #12]
  77900. 801fada: e001 b.n 801fae0 <tcp_parseopt+0x90>
  77901. 801fadc: f240 52b4 movw r2, #1460 @ 0x5b4
  77902. 801fae0: 687b ldr r3, [r7, #4]
  77903. 801fae2: 865a strh r2, [r3, #50] @ 0x32
  77904. break;
  77905. 801fae4: e012 b.n 801fb0c <tcp_parseopt+0xbc>
  77906. }
  77907. break;
  77908. #endif /* LWIP_TCP_SACK_OUT */
  77909. default:
  77910. LWIP_DEBUGF(TCP_INPUT_DEBUG, ("tcp_parseopt: other\n"));
  77911. data = tcp_get_next_optbyte();
  77912. 801fae6: f7ff ff7d bl 801f9e4 <tcp_get_next_optbyte>
  77913. 801faea: 4603 mov r3, r0
  77914. 801faec: 72fb strb r3, [r7, #11]
  77915. if (data < 2) {
  77916. 801faee: 7afb ldrb r3, [r7, #11]
  77917. 801faf0: 2b01 cmp r3, #1
  77918. 801faf2: d916 bls.n 801fb22 <tcp_parseopt+0xd2>
  77919. and we don't process them further. */
  77920. return;
  77921. }
  77922. /* All other options have a length field, so that we easily
  77923. can skip past them. */
  77924. tcp_optidx += data - 2;
  77925. 801faf4: 7afb ldrb r3, [r7, #11]
  77926. 801faf6: b29a uxth r2, r3
  77927. 801faf8: 4b10 ldr r3, [pc, #64] @ (801fb3c <tcp_parseopt+0xec>)
  77928. 801fafa: 881b ldrh r3, [r3, #0]
  77929. 801fafc: 4413 add r3, r2
  77930. 801fafe: b29b uxth r3, r3
  77931. 801fb00: 3b02 subs r3, #2
  77932. 801fb02: b29a uxth r2, r3
  77933. 801fb04: 4b0d ldr r3, [pc, #52] @ (801fb3c <tcp_parseopt+0xec>)
  77934. 801fb06: 801a strh r2, [r3, #0]
  77935. 801fb08: e000 b.n 801fb0c <tcp_parseopt+0xbc>
  77936. break;
  77937. 801fb0a: bf00 nop
  77938. for (tcp_optidx = 0; tcp_optidx < tcphdr_optlen; ) {
  77939. 801fb0c: 4b0b ldr r3, [pc, #44] @ (801fb3c <tcp_parseopt+0xec>)
  77940. 801fb0e: 881a ldrh r2, [r3, #0]
  77941. 801fb10: 4b09 ldr r3, [pc, #36] @ (801fb38 <tcp_parseopt+0xe8>)
  77942. 801fb12: 881b ldrh r3, [r3, #0]
  77943. 801fb14: 429a cmp r2, r3
  77944. 801fb16: d3b1 bcc.n 801fa7c <tcp_parseopt+0x2c>
  77945. 801fb18: e004 b.n 801fb24 <tcp_parseopt+0xd4>
  77946. return;
  77947. 801fb1a: bf00 nop
  77948. 801fb1c: e002 b.n 801fb24 <tcp_parseopt+0xd4>
  77949. return;
  77950. 801fb1e: bf00 nop
  77951. 801fb20: e000 b.n 801fb24 <tcp_parseopt+0xd4>
  77952. return;
  77953. 801fb22: bf00 nop
  77954. }
  77955. }
  77956. }
  77957. }
  77958. 801fb24: 3710 adds r7, #16
  77959. 801fb26: 46bd mov sp, r7
  77960. 801fb28: bd80 pop {r7, pc}
  77961. 801fb2a: bf00 nop
  77962. 801fb2c: 0802fd10 .word 0x0802fd10
  77963. 801fb30: 08030174 .word 0x08030174
  77964. 801fb34: 0802fd5c .word 0x0802fd5c
  77965. 801fb38: 2402af98 .word 0x2402af98
  77966. 801fb3c: 2402afa0 .word 0x2402afa0
  77967. 0801fb40 <tcp_trigger_input_pcb_close>:
  77968. void
  77969. tcp_trigger_input_pcb_close(void)
  77970. {
  77971. 801fb40: b480 push {r7}
  77972. 801fb42: af00 add r7, sp, #0
  77973. recv_flags |= TF_CLOSED;
  77974. 801fb44: 4b05 ldr r3, [pc, #20] @ (801fb5c <tcp_trigger_input_pcb_close+0x1c>)
  77975. 801fb46: 781b ldrb r3, [r3, #0]
  77976. 801fb48: f043 0310 orr.w r3, r3, #16
  77977. 801fb4c: b2da uxtb r2, r3
  77978. 801fb4e: 4b03 ldr r3, [pc, #12] @ (801fb5c <tcp_trigger_input_pcb_close+0x1c>)
  77979. 801fb50: 701a strb r2, [r3, #0]
  77980. }
  77981. 801fb52: bf00 nop
  77982. 801fb54: 46bd mov sp, r7
  77983. 801fb56: f85d 7b04 ldr.w r7, [sp], #4
  77984. 801fb5a: 4770 bx lr
  77985. 801fb5c: 2402afb1 .word 0x2402afb1
  77986. 0801fb60 <tcp_route>:
  77987. static err_t tcp_output_segment(struct tcp_seg *seg, struct tcp_pcb *pcb, struct netif *netif);
  77988. /* tcp_route: common code that returns a fixed bound netif or calls ip_route */
  77989. static struct netif *
  77990. tcp_route(const struct tcp_pcb *pcb, const ip_addr_t *src, const ip_addr_t *dst)
  77991. {
  77992. 801fb60: b580 push {r7, lr}
  77993. 801fb62: b084 sub sp, #16
  77994. 801fb64: af00 add r7, sp, #0
  77995. 801fb66: 60f8 str r0, [r7, #12]
  77996. 801fb68: 60b9 str r1, [r7, #8]
  77997. 801fb6a: 607a str r2, [r7, #4]
  77998. LWIP_UNUSED_ARG(src); /* in case IPv4-only and source-based routing is disabled */
  77999. if ((pcb != NULL) && (pcb->netif_idx != NETIF_NO_INDEX)) {
  78000. 801fb6c: 68fb ldr r3, [r7, #12]
  78001. 801fb6e: 2b00 cmp r3, #0
  78002. 801fb70: d00a beq.n 801fb88 <tcp_route+0x28>
  78003. 801fb72: 68fb ldr r3, [r7, #12]
  78004. 801fb74: 7a1b ldrb r3, [r3, #8]
  78005. 801fb76: 2b00 cmp r3, #0
  78006. 801fb78: d006 beq.n 801fb88 <tcp_route+0x28>
  78007. return netif_get_by_index(pcb->netif_idx);
  78008. 801fb7a: 68fb ldr r3, [r7, #12]
  78009. 801fb7c: 7a1b ldrb r3, [r3, #8]
  78010. 801fb7e: 4618 mov r0, r3
  78011. 801fb80: f7fb f83c bl 801abfc <netif_get_by_index>
  78012. 801fb84: 4603 mov r3, r0
  78013. 801fb86: e003 b.n 801fb90 <tcp_route+0x30>
  78014. } else {
  78015. return ip_route(src, dst);
  78016. 801fb88: 6878 ldr r0, [r7, #4]
  78017. 801fb8a: f005 fe61 bl 8025850 <ip4_route>
  78018. 801fb8e: 4603 mov r3, r0
  78019. }
  78020. }
  78021. 801fb90: 4618 mov r0, r3
  78022. 801fb92: 3710 adds r7, #16
  78023. 801fb94: 46bd mov sp, r7
  78024. 801fb96: bd80 pop {r7, pc}
  78025. 0801fb98 <tcp_create_segment>:
  78026. * The TCP header is filled in except ackno and wnd.
  78027. * p is freed on failure.
  78028. */
  78029. static struct tcp_seg *
  78030. tcp_create_segment(const struct tcp_pcb *pcb, struct pbuf *p, u8_t hdrflags, u32_t seqno, u8_t optflags)
  78031. {
  78032. 801fb98: b590 push {r4, r7, lr}
  78033. 801fb9a: b087 sub sp, #28
  78034. 801fb9c: af00 add r7, sp, #0
  78035. 801fb9e: 60f8 str r0, [r7, #12]
  78036. 801fba0: 60b9 str r1, [r7, #8]
  78037. 801fba2: 603b str r3, [r7, #0]
  78038. 801fba4: 4613 mov r3, r2
  78039. 801fba6: 71fb strb r3, [r7, #7]
  78040. struct tcp_seg *seg;
  78041. u8_t optlen;
  78042. LWIP_ASSERT("tcp_create_segment: invalid pcb", pcb != NULL);
  78043. 801fba8: 68fb ldr r3, [r7, #12]
  78044. 801fbaa: 2b00 cmp r3, #0
  78045. 801fbac: d105 bne.n 801fbba <tcp_create_segment+0x22>
  78046. 801fbae: 4b45 ldr r3, [pc, #276] @ (801fcc4 <tcp_create_segment+0x12c>)
  78047. 801fbb0: 22a3 movs r2, #163 @ 0xa3
  78048. 801fbb2: 4945 ldr r1, [pc, #276] @ (801fcc8 <tcp_create_segment+0x130>)
  78049. 801fbb4: 4845 ldr r0, [pc, #276] @ (801fccc <tcp_create_segment+0x134>)
  78050. 801fbb6: f00a fe59 bl 802a86c <iprintf>
  78051. LWIP_ASSERT("tcp_create_segment: invalid pbuf", p != NULL);
  78052. 801fbba: 68bb ldr r3, [r7, #8]
  78053. 801fbbc: 2b00 cmp r3, #0
  78054. 801fbbe: d105 bne.n 801fbcc <tcp_create_segment+0x34>
  78055. 801fbc0: 4b40 ldr r3, [pc, #256] @ (801fcc4 <tcp_create_segment+0x12c>)
  78056. 801fbc2: 22a4 movs r2, #164 @ 0xa4
  78057. 801fbc4: 4942 ldr r1, [pc, #264] @ (801fcd0 <tcp_create_segment+0x138>)
  78058. 801fbc6: 4841 ldr r0, [pc, #260] @ (801fccc <tcp_create_segment+0x134>)
  78059. 801fbc8: f00a fe50 bl 802a86c <iprintf>
  78060. optlen = LWIP_TCP_OPT_LENGTH_SEGMENT(optflags, pcb);
  78061. 801fbcc: f897 3028 ldrb.w r3, [r7, #40] @ 0x28
  78062. 801fbd0: 009b lsls r3, r3, #2
  78063. 801fbd2: b2db uxtb r3, r3
  78064. 801fbd4: f003 0304 and.w r3, r3, #4
  78065. 801fbd8: 75fb strb r3, [r7, #23]
  78066. if ((seg = (struct tcp_seg *)memp_malloc(MEMP_TCP_SEG)) == NULL) {
  78067. 801fbda: 2003 movs r0, #3
  78068. 801fbdc: f7fa fc6a bl 801a4b4 <memp_malloc>
  78069. 801fbe0: 6138 str r0, [r7, #16]
  78070. 801fbe2: 693b ldr r3, [r7, #16]
  78071. 801fbe4: 2b00 cmp r3, #0
  78072. 801fbe6: d104 bne.n 801fbf2 <tcp_create_segment+0x5a>
  78073. LWIP_DEBUGF(TCP_OUTPUT_DEBUG | LWIP_DBG_LEVEL_SERIOUS, ("tcp_create_segment: no memory.\n"));
  78074. pbuf_free(p);
  78075. 801fbe8: 68b8 ldr r0, [r7, #8]
  78076. 801fbea: f7fb fbc7 bl 801b37c <pbuf_free>
  78077. return NULL;
  78078. 801fbee: 2300 movs r3, #0
  78079. 801fbf0: e063 b.n 801fcba <tcp_create_segment+0x122>
  78080. }
  78081. seg->flags = optflags;
  78082. 801fbf2: 693b ldr r3, [r7, #16]
  78083. 801fbf4: f897 2028 ldrb.w r2, [r7, #40] @ 0x28
  78084. 801fbf8: 731a strb r2, [r3, #12]
  78085. seg->next = NULL;
  78086. 801fbfa: 693b ldr r3, [r7, #16]
  78087. 801fbfc: 2200 movs r2, #0
  78088. 801fbfe: 601a str r2, [r3, #0]
  78089. seg->p = p;
  78090. 801fc00: 693b ldr r3, [r7, #16]
  78091. 801fc02: 68ba ldr r2, [r7, #8]
  78092. 801fc04: 605a str r2, [r3, #4]
  78093. LWIP_ASSERT("p->tot_len >= optlen", p->tot_len >= optlen);
  78094. 801fc06: 68bb ldr r3, [r7, #8]
  78095. 801fc08: 891a ldrh r2, [r3, #8]
  78096. 801fc0a: 7dfb ldrb r3, [r7, #23]
  78097. 801fc0c: b29b uxth r3, r3
  78098. 801fc0e: 429a cmp r2, r3
  78099. 801fc10: d205 bcs.n 801fc1e <tcp_create_segment+0x86>
  78100. 801fc12: 4b2c ldr r3, [pc, #176] @ (801fcc4 <tcp_create_segment+0x12c>)
  78101. 801fc14: 22b0 movs r2, #176 @ 0xb0
  78102. 801fc16: 492f ldr r1, [pc, #188] @ (801fcd4 <tcp_create_segment+0x13c>)
  78103. 801fc18: 482c ldr r0, [pc, #176] @ (801fccc <tcp_create_segment+0x134>)
  78104. 801fc1a: f00a fe27 bl 802a86c <iprintf>
  78105. seg->len = p->tot_len - optlen;
  78106. 801fc1e: 68bb ldr r3, [r7, #8]
  78107. 801fc20: 891a ldrh r2, [r3, #8]
  78108. 801fc22: 7dfb ldrb r3, [r7, #23]
  78109. 801fc24: b29b uxth r3, r3
  78110. 801fc26: 1ad3 subs r3, r2, r3
  78111. 801fc28: b29a uxth r2, r3
  78112. 801fc2a: 693b ldr r3, [r7, #16]
  78113. 801fc2c: 811a strh r2, [r3, #8]
  78114. #if TCP_OVERSIZE_DBGCHECK
  78115. seg->oversize_left = 0;
  78116. 801fc2e: 693b ldr r3, [r7, #16]
  78117. 801fc30: 2200 movs r2, #0
  78118. 801fc32: 815a strh r2, [r3, #10]
  78119. LWIP_ASSERT("invalid optflags passed: TF_SEG_DATA_CHECKSUMMED",
  78120. (optflags & TF_SEG_DATA_CHECKSUMMED) == 0);
  78121. #endif /* TCP_CHECKSUM_ON_COPY */
  78122. /* build TCP header */
  78123. if (pbuf_add_header(p, TCP_HLEN)) {
  78124. 801fc34: 2114 movs r1, #20
  78125. 801fc36: 68b8 ldr r0, [r7, #8]
  78126. 801fc38: f7fb fad8 bl 801b1ec <pbuf_add_header>
  78127. 801fc3c: 4603 mov r3, r0
  78128. 801fc3e: 2b00 cmp r3, #0
  78129. 801fc40: d004 beq.n 801fc4c <tcp_create_segment+0xb4>
  78130. LWIP_DEBUGF(TCP_OUTPUT_DEBUG | LWIP_DBG_LEVEL_SERIOUS, ("tcp_create_segment: no room for TCP header in pbuf.\n"));
  78131. TCP_STATS_INC(tcp.err);
  78132. tcp_seg_free(seg);
  78133. 801fc42: 6938 ldr r0, [r7, #16]
  78134. 801fc44: f7fc fff3 bl 801cc2e <tcp_seg_free>
  78135. return NULL;
  78136. 801fc48: 2300 movs r3, #0
  78137. 801fc4a: e036 b.n 801fcba <tcp_create_segment+0x122>
  78138. }
  78139. seg->tcphdr = (struct tcp_hdr *)seg->p->payload;
  78140. 801fc4c: 693b ldr r3, [r7, #16]
  78141. 801fc4e: 685b ldr r3, [r3, #4]
  78142. 801fc50: 685a ldr r2, [r3, #4]
  78143. 801fc52: 693b ldr r3, [r7, #16]
  78144. 801fc54: 611a str r2, [r3, #16]
  78145. seg->tcphdr->src = lwip_htons(pcb->local_port);
  78146. 801fc56: 68fb ldr r3, [r7, #12]
  78147. 801fc58: 8ada ldrh r2, [r3, #22]
  78148. 801fc5a: 693b ldr r3, [r7, #16]
  78149. 801fc5c: 691c ldr r4, [r3, #16]
  78150. 801fc5e: 4610 mov r0, r2
  78151. 801fc60: f7f9 feaa bl 80199b8 <lwip_htons>
  78152. 801fc64: 4603 mov r3, r0
  78153. 801fc66: 8023 strh r3, [r4, #0]
  78154. seg->tcphdr->dest = lwip_htons(pcb->remote_port);
  78155. 801fc68: 68fb ldr r3, [r7, #12]
  78156. 801fc6a: 8b1a ldrh r2, [r3, #24]
  78157. 801fc6c: 693b ldr r3, [r7, #16]
  78158. 801fc6e: 691c ldr r4, [r3, #16]
  78159. 801fc70: 4610 mov r0, r2
  78160. 801fc72: f7f9 fea1 bl 80199b8 <lwip_htons>
  78161. 801fc76: 4603 mov r3, r0
  78162. 801fc78: 8063 strh r3, [r4, #2]
  78163. seg->tcphdr->seqno = lwip_htonl(seqno);
  78164. 801fc7a: 693b ldr r3, [r7, #16]
  78165. 801fc7c: 691c ldr r4, [r3, #16]
  78166. 801fc7e: 6838 ldr r0, [r7, #0]
  78167. 801fc80: f7f9 feaf bl 80199e2 <lwip_htonl>
  78168. 801fc84: 4603 mov r3, r0
  78169. 801fc86: 6063 str r3, [r4, #4]
  78170. /* ackno is set in tcp_output */
  78171. TCPH_HDRLEN_FLAGS_SET(seg->tcphdr, (5 + optlen / 4), hdrflags);
  78172. 801fc88: 7dfb ldrb r3, [r7, #23]
  78173. 801fc8a: 089b lsrs r3, r3, #2
  78174. 801fc8c: b2db uxtb r3, r3
  78175. 801fc8e: 3305 adds r3, #5
  78176. 801fc90: b29b uxth r3, r3
  78177. 801fc92: 031b lsls r3, r3, #12
  78178. 801fc94: b29a uxth r2, r3
  78179. 801fc96: 79fb ldrb r3, [r7, #7]
  78180. 801fc98: b29b uxth r3, r3
  78181. 801fc9a: 4313 orrs r3, r2
  78182. 801fc9c: b29a uxth r2, r3
  78183. 801fc9e: 693b ldr r3, [r7, #16]
  78184. 801fca0: 691c ldr r4, [r3, #16]
  78185. 801fca2: 4610 mov r0, r2
  78186. 801fca4: f7f9 fe88 bl 80199b8 <lwip_htons>
  78187. 801fca8: 4603 mov r3, r0
  78188. 801fcaa: 81a3 strh r3, [r4, #12]
  78189. /* wnd and chksum are set in tcp_output */
  78190. seg->tcphdr->urgp = 0;
  78191. 801fcac: 693b ldr r3, [r7, #16]
  78192. 801fcae: 691b ldr r3, [r3, #16]
  78193. 801fcb0: 2200 movs r2, #0
  78194. 801fcb2: 749a strb r2, [r3, #18]
  78195. 801fcb4: 2200 movs r2, #0
  78196. 801fcb6: 74da strb r2, [r3, #19]
  78197. return seg;
  78198. 801fcb8: 693b ldr r3, [r7, #16]
  78199. }
  78200. 801fcba: 4618 mov r0, r3
  78201. 801fcbc: 371c adds r7, #28
  78202. 801fcbe: 46bd mov sp, r7
  78203. 801fcc0: bd90 pop {r4, r7, pc}
  78204. 801fcc2: bf00 nop
  78205. 801fcc4: 08030190 .word 0x08030190
  78206. 801fcc8: 080301c4 .word 0x080301c4
  78207. 801fccc: 080301e4 .word 0x080301e4
  78208. 801fcd0: 0803020c .word 0x0803020c
  78209. 801fcd4: 08030230 .word 0x08030230
  78210. 0801fcd8 <tcp_pbuf_prealloc>:
  78211. #if TCP_OVERSIZE
  78212. static struct pbuf *
  78213. tcp_pbuf_prealloc(pbuf_layer layer, u16_t length, u16_t max_length,
  78214. u16_t *oversize, const struct tcp_pcb *pcb, u8_t apiflags,
  78215. u8_t first_seg)
  78216. {
  78217. 801fcd8: b580 push {r7, lr}
  78218. 801fcda: b086 sub sp, #24
  78219. 801fcdc: af00 add r7, sp, #0
  78220. 801fcde: 607b str r3, [r7, #4]
  78221. 801fce0: 4603 mov r3, r0
  78222. 801fce2: 73fb strb r3, [r7, #15]
  78223. 801fce4: 460b mov r3, r1
  78224. 801fce6: 81bb strh r3, [r7, #12]
  78225. 801fce8: 4613 mov r3, r2
  78226. 801fcea: 817b strh r3, [r7, #10]
  78227. struct pbuf *p;
  78228. u16_t alloc = length;
  78229. 801fcec: 89bb ldrh r3, [r7, #12]
  78230. 801fcee: 82fb strh r3, [r7, #22]
  78231. LWIP_ASSERT("tcp_pbuf_prealloc: invalid oversize", oversize != NULL);
  78232. 801fcf0: 687b ldr r3, [r7, #4]
  78233. 801fcf2: 2b00 cmp r3, #0
  78234. 801fcf4: d105 bne.n 801fd02 <tcp_pbuf_prealloc+0x2a>
  78235. 801fcf6: 4b30 ldr r3, [pc, #192] @ (801fdb8 <tcp_pbuf_prealloc+0xe0>)
  78236. 801fcf8: 22e8 movs r2, #232 @ 0xe8
  78237. 801fcfa: 4930 ldr r1, [pc, #192] @ (801fdbc <tcp_pbuf_prealloc+0xe4>)
  78238. 801fcfc: 4830 ldr r0, [pc, #192] @ (801fdc0 <tcp_pbuf_prealloc+0xe8>)
  78239. 801fcfe: f00a fdb5 bl 802a86c <iprintf>
  78240. LWIP_ASSERT("tcp_pbuf_prealloc: invalid pcb", pcb != NULL);
  78241. 801fd02: 6a3b ldr r3, [r7, #32]
  78242. 801fd04: 2b00 cmp r3, #0
  78243. 801fd06: d105 bne.n 801fd14 <tcp_pbuf_prealloc+0x3c>
  78244. 801fd08: 4b2b ldr r3, [pc, #172] @ (801fdb8 <tcp_pbuf_prealloc+0xe0>)
  78245. 801fd0a: 22e9 movs r2, #233 @ 0xe9
  78246. 801fd0c: 492d ldr r1, [pc, #180] @ (801fdc4 <tcp_pbuf_prealloc+0xec>)
  78247. 801fd0e: 482c ldr r0, [pc, #176] @ (801fdc0 <tcp_pbuf_prealloc+0xe8>)
  78248. 801fd10: f00a fdac bl 802a86c <iprintf>
  78249. LWIP_UNUSED_ARG(pcb);
  78250. LWIP_UNUSED_ARG(apiflags);
  78251. LWIP_UNUSED_ARG(first_seg);
  78252. alloc = max_length;
  78253. #else /* LWIP_NETIF_TX_SINGLE_PBUF */
  78254. if (length < max_length) {
  78255. 801fd14: 89ba ldrh r2, [r7, #12]
  78256. 801fd16: 897b ldrh r3, [r7, #10]
  78257. 801fd18: 429a cmp r2, r3
  78258. 801fd1a: d221 bcs.n 801fd60 <tcp_pbuf_prealloc+0x88>
  78259. *
  78260. * Did the user set TCP_WRITE_FLAG_MORE?
  78261. *
  78262. * Will the Nagle algorithm defer transmission of this segment?
  78263. */
  78264. if ((apiflags & TCP_WRITE_FLAG_MORE) ||
  78265. 801fd1c: f897 3024 ldrb.w r3, [r7, #36] @ 0x24
  78266. 801fd20: f003 0302 and.w r3, r3, #2
  78267. 801fd24: 2b00 cmp r3, #0
  78268. 801fd26: d111 bne.n 801fd4c <tcp_pbuf_prealloc+0x74>
  78269. (!(pcb->flags & TF_NODELAY) &&
  78270. 801fd28: 6a3b ldr r3, [r7, #32]
  78271. 801fd2a: 8b5b ldrh r3, [r3, #26]
  78272. 801fd2c: f003 0340 and.w r3, r3, #64 @ 0x40
  78273. if ((apiflags & TCP_WRITE_FLAG_MORE) ||
  78274. 801fd30: 2b00 cmp r3, #0
  78275. 801fd32: d115 bne.n 801fd60 <tcp_pbuf_prealloc+0x88>
  78276. (!(pcb->flags & TF_NODELAY) &&
  78277. 801fd34: f897 3028 ldrb.w r3, [r7, #40] @ 0x28
  78278. 801fd38: 2b00 cmp r3, #0
  78279. 801fd3a: d007 beq.n 801fd4c <tcp_pbuf_prealloc+0x74>
  78280. (!first_seg ||
  78281. pcb->unsent != NULL ||
  78282. 801fd3c: 6a3b ldr r3, [r7, #32]
  78283. 801fd3e: 6edb ldr r3, [r3, #108] @ 0x6c
  78284. (!first_seg ||
  78285. 801fd40: 2b00 cmp r3, #0
  78286. 801fd42: d103 bne.n 801fd4c <tcp_pbuf_prealloc+0x74>
  78287. pcb->unacked != NULL))) {
  78288. 801fd44: 6a3b ldr r3, [r7, #32]
  78289. 801fd46: 6f1b ldr r3, [r3, #112] @ 0x70
  78290. pcb->unsent != NULL ||
  78291. 801fd48: 2b00 cmp r3, #0
  78292. 801fd4a: d009 beq.n 801fd60 <tcp_pbuf_prealloc+0x88>
  78293. alloc = LWIP_MIN(max_length, LWIP_MEM_ALIGN_SIZE(TCP_OVERSIZE_CALC_LENGTH(length)));
  78294. 801fd4c: 89bb ldrh r3, [r7, #12]
  78295. 801fd4e: f203 53b7 addw r3, r3, #1463 @ 0x5b7
  78296. 801fd52: f023 0203 bic.w r2, r3, #3
  78297. 801fd56: 897b ldrh r3, [r7, #10]
  78298. 801fd58: 4293 cmp r3, r2
  78299. 801fd5a: bf28 it cs
  78300. 801fd5c: 4613 movcs r3, r2
  78301. 801fd5e: 82fb strh r3, [r7, #22]
  78302. }
  78303. }
  78304. #endif /* LWIP_NETIF_TX_SINGLE_PBUF */
  78305. p = pbuf_alloc(layer, alloc, PBUF_RAM);
  78306. 801fd60: 8af9 ldrh r1, [r7, #22]
  78307. 801fd62: 7bfb ldrb r3, [r7, #15]
  78308. 801fd64: f44f 7220 mov.w r2, #640 @ 0x280
  78309. 801fd68: 4618 mov r0, r3
  78310. 801fd6a: f7fa fff1 bl 801ad50 <pbuf_alloc>
  78311. 801fd6e: 6138 str r0, [r7, #16]
  78312. if (p == NULL) {
  78313. 801fd70: 693b ldr r3, [r7, #16]
  78314. 801fd72: 2b00 cmp r3, #0
  78315. 801fd74: d101 bne.n 801fd7a <tcp_pbuf_prealloc+0xa2>
  78316. return NULL;
  78317. 801fd76: 2300 movs r3, #0
  78318. 801fd78: e019 b.n 801fdae <tcp_pbuf_prealloc+0xd6>
  78319. }
  78320. LWIP_ASSERT("need unchained pbuf", p->next == NULL);
  78321. 801fd7a: 693b ldr r3, [r7, #16]
  78322. 801fd7c: 681b ldr r3, [r3, #0]
  78323. 801fd7e: 2b00 cmp r3, #0
  78324. 801fd80: d006 beq.n 801fd90 <tcp_pbuf_prealloc+0xb8>
  78325. 801fd82: 4b0d ldr r3, [pc, #52] @ (801fdb8 <tcp_pbuf_prealloc+0xe0>)
  78326. 801fd84: f240 120b movw r2, #267 @ 0x10b
  78327. 801fd88: 490f ldr r1, [pc, #60] @ (801fdc8 <tcp_pbuf_prealloc+0xf0>)
  78328. 801fd8a: 480d ldr r0, [pc, #52] @ (801fdc0 <tcp_pbuf_prealloc+0xe8>)
  78329. 801fd8c: f00a fd6e bl 802a86c <iprintf>
  78330. *oversize = p->len - length;
  78331. 801fd90: 693b ldr r3, [r7, #16]
  78332. 801fd92: 895a ldrh r2, [r3, #10]
  78333. 801fd94: 89bb ldrh r3, [r7, #12]
  78334. 801fd96: 1ad3 subs r3, r2, r3
  78335. 801fd98: b29a uxth r2, r3
  78336. 801fd9a: 687b ldr r3, [r7, #4]
  78337. 801fd9c: 801a strh r2, [r3, #0]
  78338. /* trim p->len to the currently used size */
  78339. p->len = p->tot_len = length;
  78340. 801fd9e: 693b ldr r3, [r7, #16]
  78341. 801fda0: 89ba ldrh r2, [r7, #12]
  78342. 801fda2: 811a strh r2, [r3, #8]
  78343. 801fda4: 693b ldr r3, [r7, #16]
  78344. 801fda6: 891a ldrh r2, [r3, #8]
  78345. 801fda8: 693b ldr r3, [r7, #16]
  78346. 801fdaa: 815a strh r2, [r3, #10]
  78347. return p;
  78348. 801fdac: 693b ldr r3, [r7, #16]
  78349. }
  78350. 801fdae: 4618 mov r0, r3
  78351. 801fdb0: 3718 adds r7, #24
  78352. 801fdb2: 46bd mov sp, r7
  78353. 801fdb4: bd80 pop {r7, pc}
  78354. 801fdb6: bf00 nop
  78355. 801fdb8: 08030190 .word 0x08030190
  78356. 801fdbc: 08030248 .word 0x08030248
  78357. 801fdc0: 080301e4 .word 0x080301e4
  78358. 801fdc4: 0803026c .word 0x0803026c
  78359. 801fdc8: 0803028c .word 0x0803028c
  78360. 0801fdcc <tcp_write_checks>:
  78361. * @param len length of data to send (checked agains snd_buf)
  78362. * @return ERR_OK if tcp_write is allowed to proceed, another err_t otherwise
  78363. */
  78364. static err_t
  78365. tcp_write_checks(struct tcp_pcb *pcb, u16_t len)
  78366. {
  78367. 801fdcc: b580 push {r7, lr}
  78368. 801fdce: b082 sub sp, #8
  78369. 801fdd0: af00 add r7, sp, #0
  78370. 801fdd2: 6078 str r0, [r7, #4]
  78371. 801fdd4: 460b mov r3, r1
  78372. 801fdd6: 807b strh r3, [r7, #2]
  78373. LWIP_ASSERT("tcp_write_checks: invalid pcb", pcb != NULL);
  78374. 801fdd8: 687b ldr r3, [r7, #4]
  78375. 801fdda: 2b00 cmp r3, #0
  78376. 801fddc: d106 bne.n 801fdec <tcp_write_checks+0x20>
  78377. 801fdde: 4b33 ldr r3, [pc, #204] @ (801feac <tcp_write_checks+0xe0>)
  78378. 801fde0: f240 1233 movw r2, #307 @ 0x133
  78379. 801fde4: 4932 ldr r1, [pc, #200] @ (801feb0 <tcp_write_checks+0xe4>)
  78380. 801fde6: 4833 ldr r0, [pc, #204] @ (801feb4 <tcp_write_checks+0xe8>)
  78381. 801fde8: f00a fd40 bl 802a86c <iprintf>
  78382. /* connection is in invalid state for data transmission? */
  78383. if ((pcb->state != ESTABLISHED) &&
  78384. 801fdec: 687b ldr r3, [r7, #4]
  78385. 801fdee: 7d1b ldrb r3, [r3, #20]
  78386. 801fdf0: 2b04 cmp r3, #4
  78387. 801fdf2: d00e beq.n 801fe12 <tcp_write_checks+0x46>
  78388. (pcb->state != CLOSE_WAIT) &&
  78389. 801fdf4: 687b ldr r3, [r7, #4]
  78390. 801fdf6: 7d1b ldrb r3, [r3, #20]
  78391. if ((pcb->state != ESTABLISHED) &&
  78392. 801fdf8: 2b07 cmp r3, #7
  78393. 801fdfa: d00a beq.n 801fe12 <tcp_write_checks+0x46>
  78394. (pcb->state != SYN_SENT) &&
  78395. 801fdfc: 687b ldr r3, [r7, #4]
  78396. 801fdfe: 7d1b ldrb r3, [r3, #20]
  78397. (pcb->state != CLOSE_WAIT) &&
  78398. 801fe00: 2b02 cmp r3, #2
  78399. 801fe02: d006 beq.n 801fe12 <tcp_write_checks+0x46>
  78400. (pcb->state != SYN_RCVD)) {
  78401. 801fe04: 687b ldr r3, [r7, #4]
  78402. 801fe06: 7d1b ldrb r3, [r3, #20]
  78403. (pcb->state != SYN_SENT) &&
  78404. 801fe08: 2b03 cmp r3, #3
  78405. 801fe0a: d002 beq.n 801fe12 <tcp_write_checks+0x46>
  78406. LWIP_DEBUGF(TCP_OUTPUT_DEBUG | LWIP_DBG_STATE | LWIP_DBG_LEVEL_SEVERE, ("tcp_write() called in invalid state\n"));
  78407. return ERR_CONN;
  78408. 801fe0c: f06f 030a mvn.w r3, #10
  78409. 801fe10: e048 b.n 801fea4 <tcp_write_checks+0xd8>
  78410. } else if (len == 0) {
  78411. 801fe12: 887b ldrh r3, [r7, #2]
  78412. 801fe14: 2b00 cmp r3, #0
  78413. 801fe16: d101 bne.n 801fe1c <tcp_write_checks+0x50>
  78414. return ERR_OK;
  78415. 801fe18: 2300 movs r3, #0
  78416. 801fe1a: e043 b.n 801fea4 <tcp_write_checks+0xd8>
  78417. }
  78418. /* fail on too much data */
  78419. if (len > pcb->snd_buf) {
  78420. 801fe1c: 687b ldr r3, [r7, #4]
  78421. 801fe1e: f8b3 3064 ldrh.w r3, [r3, #100] @ 0x64
  78422. 801fe22: 887a ldrh r2, [r7, #2]
  78423. 801fe24: 429a cmp r2, r3
  78424. 801fe26: d909 bls.n 801fe3c <tcp_write_checks+0x70>
  78425. LWIP_DEBUGF(TCP_OUTPUT_DEBUG | LWIP_DBG_LEVEL_SEVERE, ("tcp_write: too much data (len=%"U16_F" > snd_buf=%"TCPWNDSIZE_F")\n",
  78426. len, pcb->snd_buf));
  78427. tcp_set_flags(pcb, TF_NAGLEMEMERR);
  78428. 801fe28: 687b ldr r3, [r7, #4]
  78429. 801fe2a: 8b5b ldrh r3, [r3, #26]
  78430. 801fe2c: f043 0380 orr.w r3, r3, #128 @ 0x80
  78431. 801fe30: b29a uxth r2, r3
  78432. 801fe32: 687b ldr r3, [r7, #4]
  78433. 801fe34: 835a strh r2, [r3, #26]
  78434. return ERR_MEM;
  78435. 801fe36: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  78436. 801fe3a: e033 b.n 801fea4 <tcp_write_checks+0xd8>
  78437. LWIP_DEBUGF(TCP_QLEN_DEBUG, ("tcp_write: queuelen: %"TCPWNDSIZE_F"\n", (tcpwnd_size_t)pcb->snd_queuelen));
  78438. /* If total number of pbufs on the unsent/unacked queues exceeds the
  78439. * configured maximum, return an error */
  78440. /* check for configured max queuelen and possible overflow */
  78441. if (pcb->snd_queuelen >= LWIP_MIN(TCP_SND_QUEUELEN, (TCP_SNDQUEUELEN_OVERFLOW + 1))) {
  78442. 801fe3c: 687b ldr r3, [r7, #4]
  78443. 801fe3e: f8b3 3066 ldrh.w r3, [r3, #102] @ 0x66
  78444. 801fe42: 2b0f cmp r3, #15
  78445. 801fe44: d909 bls.n 801fe5a <tcp_write_checks+0x8e>
  78446. LWIP_DEBUGF(TCP_OUTPUT_DEBUG | LWIP_DBG_LEVEL_SEVERE, ("tcp_write: too long queue %"U16_F" (max %"U16_F")\n",
  78447. pcb->snd_queuelen, (u16_t)TCP_SND_QUEUELEN));
  78448. TCP_STATS_INC(tcp.memerr);
  78449. tcp_set_flags(pcb, TF_NAGLEMEMERR);
  78450. 801fe46: 687b ldr r3, [r7, #4]
  78451. 801fe48: 8b5b ldrh r3, [r3, #26]
  78452. 801fe4a: f043 0380 orr.w r3, r3, #128 @ 0x80
  78453. 801fe4e: b29a uxth r2, r3
  78454. 801fe50: 687b ldr r3, [r7, #4]
  78455. 801fe52: 835a strh r2, [r3, #26]
  78456. return ERR_MEM;
  78457. 801fe54: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  78458. 801fe58: e024 b.n 801fea4 <tcp_write_checks+0xd8>
  78459. }
  78460. if (pcb->snd_queuelen != 0) {
  78461. 801fe5a: 687b ldr r3, [r7, #4]
  78462. 801fe5c: f8b3 3066 ldrh.w r3, [r3, #102] @ 0x66
  78463. 801fe60: 2b00 cmp r3, #0
  78464. 801fe62: d00f beq.n 801fe84 <tcp_write_checks+0xb8>
  78465. LWIP_ASSERT("tcp_write: pbufs on queue => at least one queue non-empty",
  78466. 801fe64: 687b ldr r3, [r7, #4]
  78467. 801fe66: 6f1b ldr r3, [r3, #112] @ 0x70
  78468. 801fe68: 2b00 cmp r3, #0
  78469. 801fe6a: d11a bne.n 801fea2 <tcp_write_checks+0xd6>
  78470. 801fe6c: 687b ldr r3, [r7, #4]
  78471. 801fe6e: 6edb ldr r3, [r3, #108] @ 0x6c
  78472. 801fe70: 2b00 cmp r3, #0
  78473. 801fe72: d116 bne.n 801fea2 <tcp_write_checks+0xd6>
  78474. 801fe74: 4b0d ldr r3, [pc, #52] @ (801feac <tcp_write_checks+0xe0>)
  78475. 801fe76: f240 1255 movw r2, #341 @ 0x155
  78476. 801fe7a: 490f ldr r1, [pc, #60] @ (801feb8 <tcp_write_checks+0xec>)
  78477. 801fe7c: 480d ldr r0, [pc, #52] @ (801feb4 <tcp_write_checks+0xe8>)
  78478. 801fe7e: f00a fcf5 bl 802a86c <iprintf>
  78479. 801fe82: e00e b.n 801fea2 <tcp_write_checks+0xd6>
  78480. pcb->unacked != NULL || pcb->unsent != NULL);
  78481. } else {
  78482. LWIP_ASSERT("tcp_write: no pbufs on queue => both queues empty",
  78483. 801fe84: 687b ldr r3, [r7, #4]
  78484. 801fe86: 6f1b ldr r3, [r3, #112] @ 0x70
  78485. 801fe88: 2b00 cmp r3, #0
  78486. 801fe8a: d103 bne.n 801fe94 <tcp_write_checks+0xc8>
  78487. 801fe8c: 687b ldr r3, [r7, #4]
  78488. 801fe8e: 6edb ldr r3, [r3, #108] @ 0x6c
  78489. 801fe90: 2b00 cmp r3, #0
  78490. 801fe92: d006 beq.n 801fea2 <tcp_write_checks+0xd6>
  78491. 801fe94: 4b05 ldr r3, [pc, #20] @ (801feac <tcp_write_checks+0xe0>)
  78492. 801fe96: f44f 72ac mov.w r2, #344 @ 0x158
  78493. 801fe9a: 4908 ldr r1, [pc, #32] @ (801febc <tcp_write_checks+0xf0>)
  78494. 801fe9c: 4805 ldr r0, [pc, #20] @ (801feb4 <tcp_write_checks+0xe8>)
  78495. 801fe9e: f00a fce5 bl 802a86c <iprintf>
  78496. pcb->unacked == NULL && pcb->unsent == NULL);
  78497. }
  78498. return ERR_OK;
  78499. 801fea2: 2300 movs r3, #0
  78500. }
  78501. 801fea4: 4618 mov r0, r3
  78502. 801fea6: 3708 adds r7, #8
  78503. 801fea8: 46bd mov sp, r7
  78504. 801feaa: bd80 pop {r7, pc}
  78505. 801feac: 08030190 .word 0x08030190
  78506. 801feb0: 080302a0 .word 0x080302a0
  78507. 801feb4: 080301e4 .word 0x080301e4
  78508. 801feb8: 080302c0 .word 0x080302c0
  78509. 801febc: 080302fc .word 0x080302fc
  78510. 0801fec0 <tcp_write>:
  78511. * - TCP_WRITE_FLAG_MORE (0x02) for TCP connection, PSH flag will not be set on last segment sent,
  78512. * @return ERR_OK if enqueued, another err_t on error
  78513. */
  78514. err_t
  78515. tcp_write(struct tcp_pcb *pcb, const void *arg, u16_t len, u8_t apiflags)
  78516. {
  78517. 801fec0: b590 push {r4, r7, lr}
  78518. 801fec2: b09d sub sp, #116 @ 0x74
  78519. 801fec4: af04 add r7, sp, #16
  78520. 801fec6: 60f8 str r0, [r7, #12]
  78521. 801fec8: 60b9 str r1, [r7, #8]
  78522. 801feca: 4611 mov r1, r2
  78523. 801fecc: 461a mov r2, r3
  78524. 801fece: 460b mov r3, r1
  78525. 801fed0: 80fb strh r3, [r7, #6]
  78526. 801fed2: 4613 mov r3, r2
  78527. 801fed4: 717b strb r3, [r7, #5]
  78528. struct pbuf *concat_p = NULL;
  78529. 801fed6: 2300 movs r3, #0
  78530. 801fed8: 63fb str r3, [r7, #60] @ 0x3c
  78531. struct tcp_seg *last_unsent = NULL, *seg = NULL, *prev_seg = NULL, *queue = NULL;
  78532. 801feda: 2300 movs r3, #0
  78533. 801fedc: 643b str r3, [r7, #64] @ 0x40
  78534. 801fede: 2300 movs r3, #0
  78535. 801fee0: 657b str r3, [r7, #84] @ 0x54
  78536. 801fee2: 2300 movs r3, #0
  78537. 801fee4: 653b str r3, [r7, #80] @ 0x50
  78538. 801fee6: 2300 movs r3, #0
  78539. 801fee8: 64fb str r3, [r7, #76] @ 0x4c
  78540. u16_t pos = 0; /* position in 'arg' data */
  78541. 801feea: 2300 movs r3, #0
  78542. 801feec: f8a7 304a strh.w r3, [r7, #74] @ 0x4a
  78543. u16_t queuelen;
  78544. u8_t optlen;
  78545. u8_t optflags = 0;
  78546. 801fef0: 2300 movs r3, #0
  78547. 801fef2: f887 302b strb.w r3, [r7, #43] @ 0x2b
  78548. #if TCP_OVERSIZE
  78549. u16_t oversize = 0;
  78550. 801fef6: 2300 movs r3, #0
  78551. 801fef8: 82fb strh r3, [r7, #22]
  78552. u16_t oversize_used = 0;
  78553. 801fefa: 2300 movs r3, #0
  78554. 801fefc: f8a7 3046 strh.w r3, [r7, #70] @ 0x46
  78555. #if TCP_OVERSIZE_DBGCHECK
  78556. u16_t oversize_add = 0;
  78557. 801ff00: 2300 movs r3, #0
  78558. 801ff02: f8a7 305a strh.w r3, [r7, #90] @ 0x5a
  78559. #endif /* TCP_OVERSIZE_DBGCHECK*/
  78560. #endif /* TCP_OVERSIZE */
  78561. u16_t extendlen = 0;
  78562. 801ff06: 2300 movs r3, #0
  78563. 801ff08: f8a7 305e strh.w r3, [r7, #94] @ 0x5e
  78564. u16_t concat_chksummed = 0;
  78565. #endif /* TCP_CHECKSUM_ON_COPY */
  78566. err_t err;
  78567. u16_t mss_local;
  78568. LWIP_ERROR("tcp_write: invalid pcb", pcb != NULL, return ERR_ARG);
  78569. 801ff0c: 68fb ldr r3, [r7, #12]
  78570. 801ff0e: 2b00 cmp r3, #0
  78571. 801ff10: d109 bne.n 801ff26 <tcp_write+0x66>
  78572. 801ff12: 4b9d ldr r3, [pc, #628] @ (8020188 <tcp_write+0x2c8>)
  78573. 801ff14: f44f 72cf mov.w r2, #414 @ 0x19e
  78574. 801ff18: 499c ldr r1, [pc, #624] @ (802018c <tcp_write+0x2cc>)
  78575. 801ff1a: 489d ldr r0, [pc, #628] @ (8020190 <tcp_write+0x2d0>)
  78576. 801ff1c: f00a fca6 bl 802a86c <iprintf>
  78577. 801ff20: f06f 030f mvn.w r3, #15
  78578. 801ff24: e37b b.n 802061e <tcp_write+0x75e>
  78579. /* don't allocate segments bigger than half the maximum window we ever received */
  78580. mss_local = LWIP_MIN(pcb->mss, TCPWND_MIN16(pcb->snd_wnd_max / 2));
  78581. 801ff26: 68fb ldr r3, [r7, #12]
  78582. 801ff28: f8b3 3062 ldrh.w r3, [r3, #98] @ 0x62
  78583. 801ff2c: 085b lsrs r3, r3, #1
  78584. 801ff2e: b29a uxth r2, r3
  78585. 801ff30: 68fb ldr r3, [r7, #12]
  78586. 801ff32: 8e5b ldrh r3, [r3, #50] @ 0x32
  78587. 801ff34: 4293 cmp r3, r2
  78588. 801ff36: bf28 it cs
  78589. 801ff38: 4613 movcs r3, r2
  78590. 801ff3a: 853b strh r3, [r7, #40] @ 0x28
  78591. mss_local = mss_local ? mss_local : pcb->mss;
  78592. 801ff3c: 8d3b ldrh r3, [r7, #40] @ 0x28
  78593. 801ff3e: 2b00 cmp r3, #0
  78594. 801ff40: d102 bne.n 801ff48 <tcp_write+0x88>
  78595. 801ff42: 68fb ldr r3, [r7, #12]
  78596. 801ff44: 8e5b ldrh r3, [r3, #50] @ 0x32
  78597. 801ff46: e000 b.n 801ff4a <tcp_write+0x8a>
  78598. 801ff48: 8d3b ldrh r3, [r7, #40] @ 0x28
  78599. 801ff4a: 853b strh r3, [r7, #40] @ 0x28
  78600. LWIP_ASSERT_CORE_LOCKED();
  78601. 801ff4c: f7f1 f866 bl 801101c <sys_check_core_locking>
  78602. apiflags |= TCP_WRITE_FLAG_COPY;
  78603. #endif /* LWIP_NETIF_TX_SINGLE_PBUF */
  78604. LWIP_DEBUGF(TCP_OUTPUT_DEBUG, ("tcp_write(pcb=%p, data=%p, len=%"U16_F", apiflags=%"U16_F")\n",
  78605. (void *)pcb, arg, len, (u16_t)apiflags));
  78606. LWIP_ERROR("tcp_write: arg == NULL (programmer violates API)",
  78607. 801ff50: 68bb ldr r3, [r7, #8]
  78608. 801ff52: 2b00 cmp r3, #0
  78609. 801ff54: d109 bne.n 801ff6a <tcp_write+0xaa>
  78610. 801ff56: 4b8c ldr r3, [pc, #560] @ (8020188 <tcp_write+0x2c8>)
  78611. 801ff58: f240 12ad movw r2, #429 @ 0x1ad
  78612. 801ff5c: 498d ldr r1, [pc, #564] @ (8020194 <tcp_write+0x2d4>)
  78613. 801ff5e: 488c ldr r0, [pc, #560] @ (8020190 <tcp_write+0x2d0>)
  78614. 801ff60: f00a fc84 bl 802a86c <iprintf>
  78615. 801ff64: f06f 030f mvn.w r3, #15
  78616. 801ff68: e359 b.n 802061e <tcp_write+0x75e>
  78617. arg != NULL, return ERR_ARG;);
  78618. err = tcp_write_checks(pcb, len);
  78619. 801ff6a: 88fb ldrh r3, [r7, #6]
  78620. 801ff6c: 4619 mov r1, r3
  78621. 801ff6e: 68f8 ldr r0, [r7, #12]
  78622. 801ff70: f7ff ff2c bl 801fdcc <tcp_write_checks>
  78623. 801ff74: 4603 mov r3, r0
  78624. 801ff76: f887 3027 strb.w r3, [r7, #39] @ 0x27
  78625. if (err != ERR_OK) {
  78626. 801ff7a: f997 3027 ldrsb.w r3, [r7, #39] @ 0x27
  78627. 801ff7e: 2b00 cmp r3, #0
  78628. 801ff80: d002 beq.n 801ff88 <tcp_write+0xc8>
  78629. return err;
  78630. 801ff82: f997 3027 ldrsb.w r3, [r7, #39] @ 0x27
  78631. 801ff86: e34a b.n 802061e <tcp_write+0x75e>
  78632. }
  78633. queuelen = pcb->snd_queuelen;
  78634. 801ff88: 68fb ldr r3, [r7, #12]
  78635. 801ff8a: f8b3 3066 ldrh.w r3, [r3, #102] @ 0x66
  78636. 801ff8e: f8a7 3048 strh.w r3, [r7, #72] @ 0x48
  78637. /* ensure that segments can hold at least one data byte... */
  78638. mss_local = LWIP_MAX(mss_local, LWIP_TCP_OPT_LEN_TS + 1);
  78639. } else
  78640. #endif /* LWIP_TCP_TIMESTAMPS */
  78641. {
  78642. optlen = LWIP_TCP_OPT_LENGTH_SEGMENT(0, pcb);
  78643. 801ff92: 2300 movs r3, #0
  78644. 801ff94: f887 3026 strb.w r3, [r7, #38] @ 0x26
  78645. *
  78646. * pos records progress as data is segmented.
  78647. */
  78648. /* Find the tail of the unsent queue. */
  78649. if (pcb->unsent != NULL) {
  78650. 801ff98: 68fb ldr r3, [r7, #12]
  78651. 801ff9a: 6edb ldr r3, [r3, #108] @ 0x6c
  78652. 801ff9c: 2b00 cmp r3, #0
  78653. 801ff9e: f000 8127 beq.w 80201f0 <tcp_write+0x330>
  78654. u16_t space;
  78655. u16_t unsent_optlen;
  78656. /* @todo: this could be sped up by keeping last_unsent in the pcb */
  78657. for (last_unsent = pcb->unsent; last_unsent->next != NULL;
  78658. 801ffa2: 68fb ldr r3, [r7, #12]
  78659. 801ffa4: 6edb ldr r3, [r3, #108] @ 0x6c
  78660. 801ffa6: 643b str r3, [r7, #64] @ 0x40
  78661. 801ffa8: e002 b.n 801ffb0 <tcp_write+0xf0>
  78662. last_unsent = last_unsent->next);
  78663. 801ffaa: 6c3b ldr r3, [r7, #64] @ 0x40
  78664. 801ffac: 681b ldr r3, [r3, #0]
  78665. 801ffae: 643b str r3, [r7, #64] @ 0x40
  78666. for (last_unsent = pcb->unsent; last_unsent->next != NULL;
  78667. 801ffb0: 6c3b ldr r3, [r7, #64] @ 0x40
  78668. 801ffb2: 681b ldr r3, [r3, #0]
  78669. 801ffb4: 2b00 cmp r3, #0
  78670. 801ffb6: d1f8 bne.n 801ffaa <tcp_write+0xea>
  78671. /* Usable space at the end of the last unsent segment */
  78672. unsent_optlen = LWIP_TCP_OPT_LENGTH_SEGMENT(last_unsent->flags, pcb);
  78673. 801ffb8: 6c3b ldr r3, [r7, #64] @ 0x40
  78674. 801ffba: 7b1b ldrb r3, [r3, #12]
  78675. 801ffbc: 009b lsls r3, r3, #2
  78676. 801ffbe: b29b uxth r3, r3
  78677. 801ffc0: f003 0304 and.w r3, r3, #4
  78678. 801ffc4: 84bb strh r3, [r7, #36] @ 0x24
  78679. LWIP_ASSERT("mss_local is too small", mss_local >= last_unsent->len + unsent_optlen);
  78680. 801ffc6: 8d3a ldrh r2, [r7, #40] @ 0x28
  78681. 801ffc8: 6c3b ldr r3, [r7, #64] @ 0x40
  78682. 801ffca: 891b ldrh r3, [r3, #8]
  78683. 801ffcc: 4619 mov r1, r3
  78684. 801ffce: 8cbb ldrh r3, [r7, #36] @ 0x24
  78685. 801ffd0: 440b add r3, r1
  78686. 801ffd2: 429a cmp r2, r3
  78687. 801ffd4: da06 bge.n 801ffe4 <tcp_write+0x124>
  78688. 801ffd6: 4b6c ldr r3, [pc, #432] @ (8020188 <tcp_write+0x2c8>)
  78689. 801ffd8: f44f 72f3 mov.w r2, #486 @ 0x1e6
  78690. 801ffdc: 496e ldr r1, [pc, #440] @ (8020198 <tcp_write+0x2d8>)
  78691. 801ffde: 486c ldr r0, [pc, #432] @ (8020190 <tcp_write+0x2d0>)
  78692. 801ffe0: f00a fc44 bl 802a86c <iprintf>
  78693. space = mss_local - (last_unsent->len + unsent_optlen);
  78694. 801ffe4: 6c3b ldr r3, [r7, #64] @ 0x40
  78695. 801ffe6: 891a ldrh r2, [r3, #8]
  78696. 801ffe8: 8cbb ldrh r3, [r7, #36] @ 0x24
  78697. 801ffea: 4413 add r3, r2
  78698. 801ffec: b29b uxth r3, r3
  78699. 801ffee: 8d3a ldrh r2, [r7, #40] @ 0x28
  78700. 801fff0: 1ad3 subs r3, r2, r3
  78701. 801fff2: f8a7 305c strh.w r3, [r7, #92] @ 0x5c
  78702. * function.
  78703. */
  78704. #if TCP_OVERSIZE
  78705. #if TCP_OVERSIZE_DBGCHECK
  78706. /* check that pcb->unsent_oversize matches last_unsent->oversize_left */
  78707. LWIP_ASSERT("unsent_oversize mismatch (pcb vs. last_unsent)",
  78708. 801fff6: 68fb ldr r3, [r7, #12]
  78709. 801fff8: f8b3 2068 ldrh.w r2, [r3, #104] @ 0x68
  78710. 801fffc: 6c3b ldr r3, [r7, #64] @ 0x40
  78711. 801fffe: 895b ldrh r3, [r3, #10]
  78712. 8020000: 429a cmp r2, r3
  78713. 8020002: d006 beq.n 8020012 <tcp_write+0x152>
  78714. 8020004: 4b60 ldr r3, [pc, #384] @ (8020188 <tcp_write+0x2c8>)
  78715. 8020006: f240 12f3 movw r2, #499 @ 0x1f3
  78716. 802000a: 4964 ldr r1, [pc, #400] @ (802019c <tcp_write+0x2dc>)
  78717. 802000c: 4860 ldr r0, [pc, #384] @ (8020190 <tcp_write+0x2d0>)
  78718. 802000e: f00a fc2d bl 802a86c <iprintf>
  78719. pcb->unsent_oversize == last_unsent->oversize_left);
  78720. #endif /* TCP_OVERSIZE_DBGCHECK */
  78721. oversize = pcb->unsent_oversize;
  78722. 8020012: 68fb ldr r3, [r7, #12]
  78723. 8020014: f8b3 3068 ldrh.w r3, [r3, #104] @ 0x68
  78724. 8020018: 82fb strh r3, [r7, #22]
  78725. if (oversize > 0) {
  78726. 802001a: 8afb ldrh r3, [r7, #22]
  78727. 802001c: 2b00 cmp r3, #0
  78728. 802001e: d02e beq.n 802007e <tcp_write+0x1be>
  78729. LWIP_ASSERT("inconsistent oversize vs. space", oversize <= space);
  78730. 8020020: 8afb ldrh r3, [r7, #22]
  78731. 8020022: f8b7 205c ldrh.w r2, [r7, #92] @ 0x5c
  78732. 8020026: 429a cmp r2, r3
  78733. 8020028: d206 bcs.n 8020038 <tcp_write+0x178>
  78734. 802002a: 4b57 ldr r3, [pc, #348] @ (8020188 <tcp_write+0x2c8>)
  78735. 802002c: f44f 72fc mov.w r2, #504 @ 0x1f8
  78736. 8020030: 495b ldr r1, [pc, #364] @ (80201a0 <tcp_write+0x2e0>)
  78737. 8020032: 4857 ldr r0, [pc, #348] @ (8020190 <tcp_write+0x2d0>)
  78738. 8020034: f00a fc1a bl 802a86c <iprintf>
  78739. seg = last_unsent;
  78740. 8020038: 6c3b ldr r3, [r7, #64] @ 0x40
  78741. 802003a: 657b str r3, [r7, #84] @ 0x54
  78742. oversize_used = LWIP_MIN(space, LWIP_MIN(oversize, len));
  78743. 802003c: 8afb ldrh r3, [r7, #22]
  78744. 802003e: 88fa ldrh r2, [r7, #6]
  78745. 8020040: 4293 cmp r3, r2
  78746. 8020042: bf28 it cs
  78747. 8020044: 4613 movcs r3, r2
  78748. 8020046: b29b uxth r3, r3
  78749. 8020048: f8b7 205c ldrh.w r2, [r7, #92] @ 0x5c
  78750. 802004c: 4293 cmp r3, r2
  78751. 802004e: bf28 it cs
  78752. 8020050: 4613 movcs r3, r2
  78753. 8020052: f8a7 3046 strh.w r3, [r7, #70] @ 0x46
  78754. pos += oversize_used;
  78755. 8020056: f8b7 204a ldrh.w r2, [r7, #74] @ 0x4a
  78756. 802005a: f8b7 3046 ldrh.w r3, [r7, #70] @ 0x46
  78757. 802005e: 4413 add r3, r2
  78758. 8020060: f8a7 304a strh.w r3, [r7, #74] @ 0x4a
  78759. oversize -= oversize_used;
  78760. 8020064: 8afa ldrh r2, [r7, #22]
  78761. 8020066: f8b7 3046 ldrh.w r3, [r7, #70] @ 0x46
  78762. 802006a: 1ad3 subs r3, r2, r3
  78763. 802006c: b29b uxth r3, r3
  78764. 802006e: 82fb strh r3, [r7, #22]
  78765. space -= oversize_used;
  78766. 8020070: f8b7 205c ldrh.w r2, [r7, #92] @ 0x5c
  78767. 8020074: f8b7 3046 ldrh.w r3, [r7, #70] @ 0x46
  78768. 8020078: 1ad3 subs r3, r2, r3
  78769. 802007a: f8a7 305c strh.w r3, [r7, #92] @ 0x5c
  78770. }
  78771. /* now we are either finished or oversize is zero */
  78772. LWIP_ASSERT("inconsistent oversize vs. len", (oversize == 0) || (pos == len));
  78773. 802007e: 8afb ldrh r3, [r7, #22]
  78774. 8020080: 2b00 cmp r3, #0
  78775. 8020082: d00b beq.n 802009c <tcp_write+0x1dc>
  78776. 8020084: f8b7 204a ldrh.w r2, [r7, #74] @ 0x4a
  78777. 8020088: 88fb ldrh r3, [r7, #6]
  78778. 802008a: 429a cmp r2, r3
  78779. 802008c: d006 beq.n 802009c <tcp_write+0x1dc>
  78780. 802008e: 4b3e ldr r3, [pc, #248] @ (8020188 <tcp_write+0x2c8>)
  78781. 8020090: f44f 7200 mov.w r2, #512 @ 0x200
  78782. 8020094: 4943 ldr r1, [pc, #268] @ (80201a4 <tcp_write+0x2e4>)
  78783. 8020096: 483e ldr r0, [pc, #248] @ (8020190 <tcp_write+0x2d0>)
  78784. 8020098: f00a fbe8 bl 802a86c <iprintf>
  78785. *
  78786. * This phase is skipped for LWIP_NETIF_TX_SINGLE_PBUF as we could only execute
  78787. * it after rexmit puts a segment from unacked to unsent and at this point,
  78788. * oversize info is lost.
  78789. */
  78790. if ((pos < len) && (space > 0) && (last_unsent->len > 0)) {
  78791. 802009c: f8b7 204a ldrh.w r2, [r7, #74] @ 0x4a
  78792. 80200a0: 88fb ldrh r3, [r7, #6]
  78793. 80200a2: 429a cmp r2, r3
  78794. 80200a4: f080 8172 bcs.w 802038c <tcp_write+0x4cc>
  78795. 80200a8: f8b7 305c ldrh.w r3, [r7, #92] @ 0x5c
  78796. 80200ac: 2b00 cmp r3, #0
  78797. 80200ae: f000 816d beq.w 802038c <tcp_write+0x4cc>
  78798. 80200b2: 6c3b ldr r3, [r7, #64] @ 0x40
  78799. 80200b4: 891b ldrh r3, [r3, #8]
  78800. 80200b6: 2b00 cmp r3, #0
  78801. 80200b8: f000 8168 beq.w 802038c <tcp_write+0x4cc>
  78802. u16_t seglen = LWIP_MIN(space, len - pos);
  78803. 80200bc: 88fa ldrh r2, [r7, #6]
  78804. 80200be: f8b7 304a ldrh.w r3, [r7, #74] @ 0x4a
  78805. 80200c2: 1ad2 subs r2, r2, r3
  78806. 80200c4: f8b7 305c ldrh.w r3, [r7, #92] @ 0x5c
  78807. 80200c8: 4293 cmp r3, r2
  78808. 80200ca: bfa8 it ge
  78809. 80200cc: 4613 movge r3, r2
  78810. 80200ce: 847b strh r3, [r7, #34] @ 0x22
  78811. seg = last_unsent;
  78812. 80200d0: 6c3b ldr r3, [r7, #64] @ 0x40
  78813. 80200d2: 657b str r3, [r7, #84] @ 0x54
  78814. /* Create a pbuf with a copy or reference to seglen bytes. We
  78815. * can use PBUF_RAW here since the data appears in the middle of
  78816. * a segment. A header will never be prepended. */
  78817. if (apiflags & TCP_WRITE_FLAG_COPY) {
  78818. 80200d4: 797b ldrb r3, [r7, #5]
  78819. 80200d6: f003 0301 and.w r3, r3, #1
  78820. 80200da: 2b00 cmp r3, #0
  78821. 80200dc: d02b beq.n 8020136 <tcp_write+0x276>
  78822. /* Data is copied */
  78823. if ((concat_p = tcp_pbuf_prealloc(PBUF_RAW, seglen, space, &oversize, pcb, apiflags, 1)) == NULL) {
  78824. 80200de: f107 0016 add.w r0, r7, #22
  78825. 80200e2: f8b7 205c ldrh.w r2, [r7, #92] @ 0x5c
  78826. 80200e6: 8c79 ldrh r1, [r7, #34] @ 0x22
  78827. 80200e8: 2301 movs r3, #1
  78828. 80200ea: 9302 str r3, [sp, #8]
  78829. 80200ec: 797b ldrb r3, [r7, #5]
  78830. 80200ee: 9301 str r3, [sp, #4]
  78831. 80200f0: 68fb ldr r3, [r7, #12]
  78832. 80200f2: 9300 str r3, [sp, #0]
  78833. 80200f4: 4603 mov r3, r0
  78834. 80200f6: 2000 movs r0, #0
  78835. 80200f8: f7ff fdee bl 801fcd8 <tcp_pbuf_prealloc>
  78836. 80200fc: 63f8 str r0, [r7, #60] @ 0x3c
  78837. 80200fe: 6bfb ldr r3, [r7, #60] @ 0x3c
  78838. 8020100: 2b00 cmp r3, #0
  78839. 8020102: f000 825a beq.w 80205ba <tcp_write+0x6fa>
  78840. ("tcp_write : could not allocate memory for pbuf copy size %"U16_F"\n",
  78841. seglen));
  78842. goto memerr;
  78843. }
  78844. #if TCP_OVERSIZE_DBGCHECK
  78845. oversize_add = oversize;
  78846. 8020106: 8afb ldrh r3, [r7, #22]
  78847. 8020108: f8a7 305a strh.w r3, [r7, #90] @ 0x5a
  78848. #endif /* TCP_OVERSIZE_DBGCHECK */
  78849. TCP_DATA_COPY2(concat_p->payload, (const u8_t *)arg + pos, seglen, &concat_chksum, &concat_chksum_swapped);
  78850. 802010c: 6bfb ldr r3, [r7, #60] @ 0x3c
  78851. 802010e: 6858 ldr r0, [r3, #4]
  78852. 8020110: f8b7 304a ldrh.w r3, [r7, #74] @ 0x4a
  78853. 8020114: 68ba ldr r2, [r7, #8]
  78854. 8020116: 4413 add r3, r2
  78855. 8020118: 8c7a ldrh r2, [r7, #34] @ 0x22
  78856. 802011a: 4619 mov r1, r3
  78857. 802011c: f00a fe2f bl 802ad7e <memcpy>
  78858. #if TCP_CHECKSUM_ON_COPY
  78859. concat_chksummed += seglen;
  78860. #endif /* TCP_CHECKSUM_ON_COPY */
  78861. queuelen += pbuf_clen(concat_p);
  78862. 8020120: 6bf8 ldr r0, [r7, #60] @ 0x3c
  78863. 8020122: f7fb f9b9 bl 801b498 <pbuf_clen>
  78864. 8020126: 4603 mov r3, r0
  78865. 8020128: 461a mov r2, r3
  78866. 802012a: f8b7 3048 ldrh.w r3, [r7, #72] @ 0x48
  78867. 802012e: 4413 add r3, r2
  78868. 8020130: f8a7 3048 strh.w r3, [r7, #72] @ 0x48
  78869. 8020134: e055 b.n 80201e2 <tcp_write+0x322>
  78870. } else {
  78871. /* Data is not copied */
  78872. /* If the last unsent pbuf is of type PBUF_ROM, try to extend it. */
  78873. struct pbuf *p;
  78874. for (p = last_unsent->p; p->next != NULL; p = p->next);
  78875. 8020136: 6c3b ldr r3, [r7, #64] @ 0x40
  78876. 8020138: 685b ldr r3, [r3, #4]
  78877. 802013a: 63bb str r3, [r7, #56] @ 0x38
  78878. 802013c: e002 b.n 8020144 <tcp_write+0x284>
  78879. 802013e: 6bbb ldr r3, [r7, #56] @ 0x38
  78880. 8020140: 681b ldr r3, [r3, #0]
  78881. 8020142: 63bb str r3, [r7, #56] @ 0x38
  78882. 8020144: 6bbb ldr r3, [r7, #56] @ 0x38
  78883. 8020146: 681b ldr r3, [r3, #0]
  78884. 8020148: 2b00 cmp r3, #0
  78885. 802014a: d1f8 bne.n 802013e <tcp_write+0x27e>
  78886. if (((p->type_internal & (PBUF_TYPE_FLAG_STRUCT_DATA_CONTIGUOUS | PBUF_TYPE_FLAG_DATA_VOLATILE)) == 0) &&
  78887. 802014c: 6bbb ldr r3, [r7, #56] @ 0x38
  78888. 802014e: 7b1b ldrb r3, [r3, #12]
  78889. 8020150: f003 03c0 and.w r3, r3, #192 @ 0xc0
  78890. 8020154: 2b00 cmp r3, #0
  78891. 8020156: d129 bne.n 80201ac <tcp_write+0x2ec>
  78892. (const u8_t *)p->payload + p->len == (const u8_t *)arg) {
  78893. 8020158: 6bbb ldr r3, [r7, #56] @ 0x38
  78894. 802015a: 685b ldr r3, [r3, #4]
  78895. 802015c: 6bba ldr r2, [r7, #56] @ 0x38
  78896. 802015e: 8952 ldrh r2, [r2, #10]
  78897. 8020160: 4413 add r3, r2
  78898. if (((p->type_internal & (PBUF_TYPE_FLAG_STRUCT_DATA_CONTIGUOUS | PBUF_TYPE_FLAG_DATA_VOLATILE)) == 0) &&
  78899. 8020162: 68ba ldr r2, [r7, #8]
  78900. 8020164: 429a cmp r2, r3
  78901. 8020166: d121 bne.n 80201ac <tcp_write+0x2ec>
  78902. LWIP_ASSERT("tcp_write: ROM pbufs cannot be oversized", pos == 0);
  78903. 8020168: f8b7 304a ldrh.w r3, [r7, #74] @ 0x4a
  78904. 802016c: 2b00 cmp r3, #0
  78905. 802016e: d006 beq.n 802017e <tcp_write+0x2be>
  78906. 8020170: 4b05 ldr r3, [pc, #20] @ (8020188 <tcp_write+0x2c8>)
  78907. 8020172: f240 2231 movw r2, #561 @ 0x231
  78908. 8020176: 490c ldr r1, [pc, #48] @ (80201a8 <tcp_write+0x2e8>)
  78909. 8020178: 4805 ldr r0, [pc, #20] @ (8020190 <tcp_write+0x2d0>)
  78910. 802017a: f00a fb77 bl 802a86c <iprintf>
  78911. extendlen = seglen;
  78912. 802017e: 8c7b ldrh r3, [r7, #34] @ 0x22
  78913. 8020180: f8a7 305e strh.w r3, [r7, #94] @ 0x5e
  78914. 8020184: e02d b.n 80201e2 <tcp_write+0x322>
  78915. 8020186: bf00 nop
  78916. 8020188: 08030190 .word 0x08030190
  78917. 802018c: 08030330 .word 0x08030330
  78918. 8020190: 080301e4 .word 0x080301e4
  78919. 8020194: 08030348 .word 0x08030348
  78920. 8020198: 0803037c .word 0x0803037c
  78921. 802019c: 08030394 .word 0x08030394
  78922. 80201a0: 080303c4 .word 0x080303c4
  78923. 80201a4: 080303e4 .word 0x080303e4
  78924. 80201a8: 08030404 .word 0x08030404
  78925. } else {
  78926. if ((concat_p = pbuf_alloc(PBUF_RAW, seglen, PBUF_ROM)) == NULL) {
  78927. 80201ac: 8c7b ldrh r3, [r7, #34] @ 0x22
  78928. 80201ae: 2201 movs r2, #1
  78929. 80201b0: 4619 mov r1, r3
  78930. 80201b2: 2000 movs r0, #0
  78931. 80201b4: f7fa fdcc bl 801ad50 <pbuf_alloc>
  78932. 80201b8: 63f8 str r0, [r7, #60] @ 0x3c
  78933. 80201ba: 6bfb ldr r3, [r7, #60] @ 0x3c
  78934. 80201bc: 2b00 cmp r3, #0
  78935. 80201be: f000 81fe beq.w 80205be <tcp_write+0x6fe>
  78936. LWIP_DEBUGF(TCP_OUTPUT_DEBUG | LWIP_DBG_LEVEL_SERIOUS,
  78937. ("tcp_write: could not allocate memory for zero-copy pbuf\n"));
  78938. goto memerr;
  78939. }
  78940. /* reference the non-volatile payload data */
  78941. ((struct pbuf_rom *)concat_p)->payload = (const u8_t *)arg + pos;
  78942. 80201c2: f8b7 304a ldrh.w r3, [r7, #74] @ 0x4a
  78943. 80201c6: 68ba ldr r2, [r7, #8]
  78944. 80201c8: 441a add r2, r3
  78945. 80201ca: 6bfb ldr r3, [r7, #60] @ 0x3c
  78946. 80201cc: 605a str r2, [r3, #4]
  78947. queuelen += pbuf_clen(concat_p);
  78948. 80201ce: 6bf8 ldr r0, [r7, #60] @ 0x3c
  78949. 80201d0: f7fb f962 bl 801b498 <pbuf_clen>
  78950. 80201d4: 4603 mov r3, r0
  78951. 80201d6: 461a mov r2, r3
  78952. 80201d8: f8b7 3048 ldrh.w r3, [r7, #72] @ 0x48
  78953. 80201dc: 4413 add r3, r2
  78954. 80201de: f8a7 3048 strh.w r3, [r7, #72] @ 0x48
  78955. &concat_chksum, &concat_chksum_swapped);
  78956. concat_chksummed += seglen;
  78957. #endif /* TCP_CHECKSUM_ON_COPY */
  78958. }
  78959. pos += seglen;
  78960. 80201e2: f8b7 204a ldrh.w r2, [r7, #74] @ 0x4a
  78961. 80201e6: 8c7b ldrh r3, [r7, #34] @ 0x22
  78962. 80201e8: 4413 add r3, r2
  78963. 80201ea: f8a7 304a strh.w r3, [r7, #74] @ 0x4a
  78964. 80201ee: e0cd b.n 802038c <tcp_write+0x4cc>
  78965. }
  78966. #endif /* !LWIP_NETIF_TX_SINGLE_PBUF */
  78967. } else {
  78968. #if TCP_OVERSIZE
  78969. LWIP_ASSERT("unsent_oversize mismatch (pcb->unsent is NULL)",
  78970. 80201f0: 68fb ldr r3, [r7, #12]
  78971. 80201f2: f8b3 3068 ldrh.w r3, [r3, #104] @ 0x68
  78972. 80201f6: 2b00 cmp r3, #0
  78973. 80201f8: f000 80c8 beq.w 802038c <tcp_write+0x4cc>
  78974. 80201fc: 4b72 ldr r3, [pc, #456] @ (80203c8 <tcp_write+0x508>)
  78975. 80201fe: f240 224a movw r2, #586 @ 0x24a
  78976. 8020202: 4972 ldr r1, [pc, #456] @ (80203cc <tcp_write+0x50c>)
  78977. 8020204: 4872 ldr r0, [pc, #456] @ (80203d0 <tcp_write+0x510>)
  78978. 8020206: f00a fb31 bl 802a86c <iprintf>
  78979. * Phase 3: Create new segments.
  78980. *
  78981. * The new segments are chained together in the local 'queue'
  78982. * variable, ready to be appended to pcb->unsent.
  78983. */
  78984. while (pos < len) {
  78985. 802020a: e0bf b.n 802038c <tcp_write+0x4cc>
  78986. struct pbuf *p;
  78987. u16_t left = len - pos;
  78988. 802020c: 88fa ldrh r2, [r7, #6]
  78989. 802020e: f8b7 304a ldrh.w r3, [r7, #74] @ 0x4a
  78990. 8020212: 1ad3 subs r3, r2, r3
  78991. 8020214: 843b strh r3, [r7, #32]
  78992. u16_t max_len = mss_local - optlen;
  78993. 8020216: f897 3026 ldrb.w r3, [r7, #38] @ 0x26
  78994. 802021a: b29b uxth r3, r3
  78995. 802021c: 8d3a ldrh r2, [r7, #40] @ 0x28
  78996. 802021e: 1ad3 subs r3, r2, r3
  78997. 8020220: 83fb strh r3, [r7, #30]
  78998. u16_t seglen = LWIP_MIN(left, max_len);
  78999. 8020222: 8bfa ldrh r2, [r7, #30]
  79000. 8020224: 8c3b ldrh r3, [r7, #32]
  79001. 8020226: 4293 cmp r3, r2
  79002. 8020228: bf28 it cs
  79003. 802022a: 4613 movcs r3, r2
  79004. 802022c: 83bb strh r3, [r7, #28]
  79005. #if TCP_CHECKSUM_ON_COPY
  79006. u16_t chksum = 0;
  79007. u8_t chksum_swapped = 0;
  79008. #endif /* TCP_CHECKSUM_ON_COPY */
  79009. if (apiflags & TCP_WRITE_FLAG_COPY) {
  79010. 802022e: 797b ldrb r3, [r7, #5]
  79011. 8020230: f003 0301 and.w r3, r3, #1
  79012. 8020234: 2b00 cmp r3, #0
  79013. 8020236: d036 beq.n 80202a6 <tcp_write+0x3e6>
  79014. /* If copy is set, memory should be allocated and data copied
  79015. * into pbuf */
  79016. if ((p = tcp_pbuf_prealloc(PBUF_TRANSPORT, seglen + optlen, mss_local, &oversize, pcb, apiflags, queue == NULL)) == NULL) {
  79017. 8020238: f897 3026 ldrb.w r3, [r7, #38] @ 0x26
  79018. 802023c: b29a uxth r2, r3
  79019. 802023e: 8bbb ldrh r3, [r7, #28]
  79020. 8020240: 4413 add r3, r2
  79021. 8020242: b299 uxth r1, r3
  79022. 8020244: 6cfb ldr r3, [r7, #76] @ 0x4c
  79023. 8020246: 2b00 cmp r3, #0
  79024. 8020248: bf0c ite eq
  79025. 802024a: 2301 moveq r3, #1
  79026. 802024c: 2300 movne r3, #0
  79027. 802024e: b2db uxtb r3, r3
  79028. 8020250: f107 0016 add.w r0, r7, #22
  79029. 8020254: 8d3a ldrh r2, [r7, #40] @ 0x28
  79030. 8020256: 9302 str r3, [sp, #8]
  79031. 8020258: 797b ldrb r3, [r7, #5]
  79032. 802025a: 9301 str r3, [sp, #4]
  79033. 802025c: 68fb ldr r3, [r7, #12]
  79034. 802025e: 9300 str r3, [sp, #0]
  79035. 8020260: 4603 mov r3, r0
  79036. 8020262: 2036 movs r0, #54 @ 0x36
  79037. 8020264: f7ff fd38 bl 801fcd8 <tcp_pbuf_prealloc>
  79038. 8020268: 6378 str r0, [r7, #52] @ 0x34
  79039. 802026a: 6b7b ldr r3, [r7, #52] @ 0x34
  79040. 802026c: 2b00 cmp r3, #0
  79041. 802026e: f000 81a8 beq.w 80205c2 <tcp_write+0x702>
  79042. LWIP_DEBUGF(TCP_OUTPUT_DEBUG | LWIP_DBG_LEVEL_SERIOUS, ("tcp_write : could not allocate memory for pbuf copy size %"U16_F"\n", seglen));
  79043. goto memerr;
  79044. }
  79045. LWIP_ASSERT("tcp_write: check that first pbuf can hold the complete seglen",
  79046. 8020272: 6b7b ldr r3, [r7, #52] @ 0x34
  79047. 8020274: 895b ldrh r3, [r3, #10]
  79048. 8020276: 8bba ldrh r2, [r7, #28]
  79049. 8020278: 429a cmp r2, r3
  79050. 802027a: d906 bls.n 802028a <tcp_write+0x3ca>
  79051. 802027c: 4b52 ldr r3, [pc, #328] @ (80203c8 <tcp_write+0x508>)
  79052. 802027e: f240 2266 movw r2, #614 @ 0x266
  79053. 8020282: 4954 ldr r1, [pc, #336] @ (80203d4 <tcp_write+0x514>)
  79054. 8020284: 4852 ldr r0, [pc, #328] @ (80203d0 <tcp_write+0x510>)
  79055. 8020286: f00a faf1 bl 802a86c <iprintf>
  79056. (p->len >= seglen));
  79057. TCP_DATA_COPY2((char *)p->payload + optlen, (const u8_t *)arg + pos, seglen, &chksum, &chksum_swapped);
  79058. 802028a: 6b7b ldr r3, [r7, #52] @ 0x34
  79059. 802028c: 685a ldr r2, [r3, #4]
  79060. 802028e: f897 3026 ldrb.w r3, [r7, #38] @ 0x26
  79061. 8020292: 18d0 adds r0, r2, r3
  79062. 8020294: f8b7 304a ldrh.w r3, [r7, #74] @ 0x4a
  79063. 8020298: 68ba ldr r2, [r7, #8]
  79064. 802029a: 4413 add r3, r2
  79065. 802029c: 8bba ldrh r2, [r7, #28]
  79066. 802029e: 4619 mov r1, r3
  79067. 80202a0: f00a fd6d bl 802ad7e <memcpy>
  79068. 80202a4: e02f b.n 8020306 <tcp_write+0x446>
  79069. * sent out on the link (as it has to be ACKed by the remote
  79070. * party) we can safely use PBUF_ROM instead of PBUF_REF here.
  79071. */
  79072. struct pbuf *p2;
  79073. #if TCP_OVERSIZE
  79074. LWIP_ASSERT("oversize == 0", oversize == 0);
  79075. 80202a6: 8afb ldrh r3, [r7, #22]
  79076. 80202a8: 2b00 cmp r3, #0
  79077. 80202aa: d006 beq.n 80202ba <tcp_write+0x3fa>
  79078. 80202ac: 4b46 ldr r3, [pc, #280] @ (80203c8 <tcp_write+0x508>)
  79079. 80202ae: f240 2271 movw r2, #625 @ 0x271
  79080. 80202b2: 4949 ldr r1, [pc, #292] @ (80203d8 <tcp_write+0x518>)
  79081. 80202b4: 4846 ldr r0, [pc, #280] @ (80203d0 <tcp_write+0x510>)
  79082. 80202b6: f00a fad9 bl 802a86c <iprintf>
  79083. #endif /* TCP_OVERSIZE */
  79084. if ((p2 = pbuf_alloc(PBUF_TRANSPORT, seglen, PBUF_ROM)) == NULL) {
  79085. 80202ba: 8bbb ldrh r3, [r7, #28]
  79086. 80202bc: 2201 movs r2, #1
  79087. 80202be: 4619 mov r1, r3
  79088. 80202c0: 2036 movs r0, #54 @ 0x36
  79089. 80202c2: f7fa fd45 bl 801ad50 <pbuf_alloc>
  79090. 80202c6: 61b8 str r0, [r7, #24]
  79091. 80202c8: 69bb ldr r3, [r7, #24]
  79092. 80202ca: 2b00 cmp r3, #0
  79093. 80202cc: f000 817b beq.w 80205c6 <tcp_write+0x706>
  79094. chksum_swapped = 1;
  79095. chksum = SWAP_BYTES_IN_WORD(chksum);
  79096. }
  79097. #endif /* TCP_CHECKSUM_ON_COPY */
  79098. /* reference the non-volatile payload data */
  79099. ((struct pbuf_rom *)p2)->payload = (const u8_t *)arg + pos;
  79100. 80202d0: f8b7 304a ldrh.w r3, [r7, #74] @ 0x4a
  79101. 80202d4: 68ba ldr r2, [r7, #8]
  79102. 80202d6: 441a add r2, r3
  79103. 80202d8: 69bb ldr r3, [r7, #24]
  79104. 80202da: 605a str r2, [r3, #4]
  79105. /* Second, allocate a pbuf for the headers. */
  79106. if ((p = pbuf_alloc(PBUF_TRANSPORT, optlen, PBUF_RAM)) == NULL) {
  79107. 80202dc: f897 3026 ldrb.w r3, [r7, #38] @ 0x26
  79108. 80202e0: b29b uxth r3, r3
  79109. 80202e2: f44f 7220 mov.w r2, #640 @ 0x280
  79110. 80202e6: 4619 mov r1, r3
  79111. 80202e8: 2036 movs r0, #54 @ 0x36
  79112. 80202ea: f7fa fd31 bl 801ad50 <pbuf_alloc>
  79113. 80202ee: 6378 str r0, [r7, #52] @ 0x34
  79114. 80202f0: 6b7b ldr r3, [r7, #52] @ 0x34
  79115. 80202f2: 2b00 cmp r3, #0
  79116. 80202f4: d103 bne.n 80202fe <tcp_write+0x43e>
  79117. /* If allocation fails, we have to deallocate the data pbuf as
  79118. * well. */
  79119. pbuf_free(p2);
  79120. 80202f6: 69b8 ldr r0, [r7, #24]
  79121. 80202f8: f7fb f840 bl 801b37c <pbuf_free>
  79122. LWIP_DEBUGF(TCP_OUTPUT_DEBUG | LWIP_DBG_LEVEL_SERIOUS, ("tcp_write: could not allocate memory for header pbuf\n"));
  79123. goto memerr;
  79124. 80202fc: e166 b.n 80205cc <tcp_write+0x70c>
  79125. }
  79126. /* Concatenate the headers and data pbufs together. */
  79127. pbuf_cat(p/*header*/, p2/*data*/);
  79128. 80202fe: 69b9 ldr r1, [r7, #24]
  79129. 8020300: 6b78 ldr r0, [r7, #52] @ 0x34
  79130. 8020302: f7fb f909 bl 801b518 <pbuf_cat>
  79131. }
  79132. queuelen += pbuf_clen(p);
  79133. 8020306: 6b78 ldr r0, [r7, #52] @ 0x34
  79134. 8020308: f7fb f8c6 bl 801b498 <pbuf_clen>
  79135. 802030c: 4603 mov r3, r0
  79136. 802030e: 461a mov r2, r3
  79137. 8020310: f8b7 3048 ldrh.w r3, [r7, #72] @ 0x48
  79138. 8020314: 4413 add r3, r2
  79139. 8020316: f8a7 3048 strh.w r3, [r7, #72] @ 0x48
  79140. /* Now that there are more segments queued, we check again if the
  79141. * length of the queue exceeds the configured maximum or
  79142. * overflows. */
  79143. if (queuelen > LWIP_MIN(TCP_SND_QUEUELEN, TCP_SNDQUEUELEN_OVERFLOW)) {
  79144. 802031a: f8b7 3048 ldrh.w r3, [r7, #72] @ 0x48
  79145. 802031e: 2b10 cmp r3, #16
  79146. 8020320: d903 bls.n 802032a <tcp_write+0x46a>
  79147. LWIP_DEBUGF(TCP_OUTPUT_DEBUG | LWIP_DBG_LEVEL_SERIOUS, ("tcp_write: queue too long %"U16_F" (%d)\n",
  79148. queuelen, (int)TCP_SND_QUEUELEN));
  79149. pbuf_free(p);
  79150. 8020322: 6b78 ldr r0, [r7, #52] @ 0x34
  79151. 8020324: f7fb f82a bl 801b37c <pbuf_free>
  79152. goto memerr;
  79153. 8020328: e150 b.n 80205cc <tcp_write+0x70c>
  79154. }
  79155. if ((seg = tcp_create_segment(pcb, p, 0, pcb->snd_lbb + pos, optflags)) == NULL) {
  79156. 802032a: 68fb ldr r3, [r7, #12]
  79157. 802032c: 6dda ldr r2, [r3, #92] @ 0x5c
  79158. 802032e: f8b7 304a ldrh.w r3, [r7, #74] @ 0x4a
  79159. 8020332: 441a add r2, r3
  79160. 8020334: f897 302b ldrb.w r3, [r7, #43] @ 0x2b
  79161. 8020338: 9300 str r3, [sp, #0]
  79162. 802033a: 4613 mov r3, r2
  79163. 802033c: 2200 movs r2, #0
  79164. 802033e: 6b79 ldr r1, [r7, #52] @ 0x34
  79165. 8020340: 68f8 ldr r0, [r7, #12]
  79166. 8020342: f7ff fc29 bl 801fb98 <tcp_create_segment>
  79167. 8020346: 6578 str r0, [r7, #84] @ 0x54
  79168. 8020348: 6d7b ldr r3, [r7, #84] @ 0x54
  79169. 802034a: 2b00 cmp r3, #0
  79170. 802034c: f000 813d beq.w 80205ca <tcp_write+0x70a>
  79171. goto memerr;
  79172. }
  79173. #if TCP_OVERSIZE_DBGCHECK
  79174. seg->oversize_left = oversize;
  79175. 8020350: 8afa ldrh r2, [r7, #22]
  79176. 8020352: 6d7b ldr r3, [r7, #84] @ 0x54
  79177. 8020354: 815a strh r2, [r3, #10]
  79178. seg->chksum_swapped = chksum_swapped;
  79179. seg->flags |= TF_SEG_DATA_CHECKSUMMED;
  79180. #endif /* TCP_CHECKSUM_ON_COPY */
  79181. /* first segment of to-be-queued data? */
  79182. if (queue == NULL) {
  79183. 8020356: 6cfb ldr r3, [r7, #76] @ 0x4c
  79184. 8020358: 2b00 cmp r3, #0
  79185. 802035a: d102 bne.n 8020362 <tcp_write+0x4a2>
  79186. queue = seg;
  79187. 802035c: 6d7b ldr r3, [r7, #84] @ 0x54
  79188. 802035e: 64fb str r3, [r7, #76] @ 0x4c
  79189. 8020360: e00c b.n 802037c <tcp_write+0x4bc>
  79190. } else {
  79191. /* Attach the segment to the end of the queued segments */
  79192. LWIP_ASSERT("prev_seg != NULL", prev_seg != NULL);
  79193. 8020362: 6d3b ldr r3, [r7, #80] @ 0x50
  79194. 8020364: 2b00 cmp r3, #0
  79195. 8020366: d106 bne.n 8020376 <tcp_write+0x4b6>
  79196. 8020368: 4b17 ldr r3, [pc, #92] @ (80203c8 <tcp_write+0x508>)
  79197. 802036a: f240 22ab movw r2, #683 @ 0x2ab
  79198. 802036e: 491b ldr r1, [pc, #108] @ (80203dc <tcp_write+0x51c>)
  79199. 8020370: 4817 ldr r0, [pc, #92] @ (80203d0 <tcp_write+0x510>)
  79200. 8020372: f00a fa7b bl 802a86c <iprintf>
  79201. prev_seg->next = seg;
  79202. 8020376: 6d3b ldr r3, [r7, #80] @ 0x50
  79203. 8020378: 6d7a ldr r2, [r7, #84] @ 0x54
  79204. 802037a: 601a str r2, [r3, #0]
  79205. }
  79206. /* remember last segment of to-be-queued data for next iteration */
  79207. prev_seg = seg;
  79208. 802037c: 6d7b ldr r3, [r7, #84] @ 0x54
  79209. 802037e: 653b str r3, [r7, #80] @ 0x50
  79210. LWIP_DEBUGF(TCP_OUTPUT_DEBUG | LWIP_DBG_TRACE, ("tcp_write: queueing %"U32_F":%"U32_F"\n",
  79211. lwip_ntohl(seg->tcphdr->seqno),
  79212. lwip_ntohl(seg->tcphdr->seqno) + TCP_TCPLEN(seg)));
  79213. pos += seglen;
  79214. 8020380: f8b7 204a ldrh.w r2, [r7, #74] @ 0x4a
  79215. 8020384: 8bbb ldrh r3, [r7, #28]
  79216. 8020386: 4413 add r3, r2
  79217. 8020388: f8a7 304a strh.w r3, [r7, #74] @ 0x4a
  79218. while (pos < len) {
  79219. 802038c: f8b7 204a ldrh.w r2, [r7, #74] @ 0x4a
  79220. 8020390: 88fb ldrh r3, [r7, #6]
  79221. 8020392: 429a cmp r2, r3
  79222. 8020394: f4ff af3a bcc.w 802020c <tcp_write+0x34c>
  79223. /*
  79224. * All three segmentation phases were successful. We can commit the
  79225. * transaction.
  79226. */
  79227. #if TCP_OVERSIZE_DBGCHECK
  79228. if ((last_unsent != NULL) && (oversize_add != 0)) {
  79229. 8020398: 6c3b ldr r3, [r7, #64] @ 0x40
  79230. 802039a: 2b00 cmp r3, #0
  79231. 802039c: d00b beq.n 80203b6 <tcp_write+0x4f6>
  79232. 802039e: f8b7 305a ldrh.w r3, [r7, #90] @ 0x5a
  79233. 80203a2: 2b00 cmp r3, #0
  79234. 80203a4: d007 beq.n 80203b6 <tcp_write+0x4f6>
  79235. last_unsent->oversize_left += oversize_add;
  79236. 80203a6: 6c3b ldr r3, [r7, #64] @ 0x40
  79237. 80203a8: 895a ldrh r2, [r3, #10]
  79238. 80203aa: f8b7 305a ldrh.w r3, [r7, #90] @ 0x5a
  79239. 80203ae: 4413 add r3, r2
  79240. 80203b0: b29a uxth r2, r3
  79241. 80203b2: 6c3b ldr r3, [r7, #64] @ 0x40
  79242. 80203b4: 815a strh r2, [r3, #10]
  79243. /*
  79244. * Phase 1: If data has been added to the preallocated tail of
  79245. * last_unsent, we update the length fields of the pbuf chain.
  79246. */
  79247. #if TCP_OVERSIZE
  79248. if (oversize_used > 0) {
  79249. 80203b6: f8b7 3046 ldrh.w r3, [r7, #70] @ 0x46
  79250. 80203ba: 2b00 cmp r3, #0
  79251. 80203bc: d052 beq.n 8020464 <tcp_write+0x5a4>
  79252. struct pbuf *p;
  79253. /* Bump tot_len of whole chain, len of tail */
  79254. for (p = last_unsent->p; p; p = p->next) {
  79255. 80203be: 6c3b ldr r3, [r7, #64] @ 0x40
  79256. 80203c0: 685b ldr r3, [r3, #4]
  79257. 80203c2: 633b str r3, [r7, #48] @ 0x30
  79258. 80203c4: e02e b.n 8020424 <tcp_write+0x564>
  79259. 80203c6: bf00 nop
  79260. 80203c8: 08030190 .word 0x08030190
  79261. 80203cc: 08030430 .word 0x08030430
  79262. 80203d0: 080301e4 .word 0x080301e4
  79263. 80203d4: 08030460 .word 0x08030460
  79264. 80203d8: 080304a0 .word 0x080304a0
  79265. 80203dc: 080304b0 .word 0x080304b0
  79266. p->tot_len += oversize_used;
  79267. 80203e0: 6b3b ldr r3, [r7, #48] @ 0x30
  79268. 80203e2: 891a ldrh r2, [r3, #8]
  79269. 80203e4: f8b7 3046 ldrh.w r3, [r7, #70] @ 0x46
  79270. 80203e8: 4413 add r3, r2
  79271. 80203ea: b29a uxth r2, r3
  79272. 80203ec: 6b3b ldr r3, [r7, #48] @ 0x30
  79273. 80203ee: 811a strh r2, [r3, #8]
  79274. if (p->next == NULL) {
  79275. 80203f0: 6b3b ldr r3, [r7, #48] @ 0x30
  79276. 80203f2: 681b ldr r3, [r3, #0]
  79277. 80203f4: 2b00 cmp r3, #0
  79278. 80203f6: d112 bne.n 802041e <tcp_write+0x55e>
  79279. TCP_DATA_COPY((char *)p->payload + p->len, arg, oversize_used, last_unsent);
  79280. 80203f8: 6b3b ldr r3, [r7, #48] @ 0x30
  79281. 80203fa: 685b ldr r3, [r3, #4]
  79282. 80203fc: 6b3a ldr r2, [r7, #48] @ 0x30
  79283. 80203fe: 8952 ldrh r2, [r2, #10]
  79284. 8020400: 4413 add r3, r2
  79285. 8020402: f8b7 2046 ldrh.w r2, [r7, #70] @ 0x46
  79286. 8020406: 68b9 ldr r1, [r7, #8]
  79287. 8020408: 4618 mov r0, r3
  79288. 802040a: f00a fcb8 bl 802ad7e <memcpy>
  79289. p->len += oversize_used;
  79290. 802040e: 6b3b ldr r3, [r7, #48] @ 0x30
  79291. 8020410: 895a ldrh r2, [r3, #10]
  79292. 8020412: f8b7 3046 ldrh.w r3, [r7, #70] @ 0x46
  79293. 8020416: 4413 add r3, r2
  79294. 8020418: b29a uxth r2, r3
  79295. 802041a: 6b3b ldr r3, [r7, #48] @ 0x30
  79296. 802041c: 815a strh r2, [r3, #10]
  79297. for (p = last_unsent->p; p; p = p->next) {
  79298. 802041e: 6b3b ldr r3, [r7, #48] @ 0x30
  79299. 8020420: 681b ldr r3, [r3, #0]
  79300. 8020422: 633b str r3, [r7, #48] @ 0x30
  79301. 8020424: 6b3b ldr r3, [r7, #48] @ 0x30
  79302. 8020426: 2b00 cmp r3, #0
  79303. 8020428: d1da bne.n 80203e0 <tcp_write+0x520>
  79304. }
  79305. }
  79306. last_unsent->len += oversize_used;
  79307. 802042a: 6c3b ldr r3, [r7, #64] @ 0x40
  79308. 802042c: 891a ldrh r2, [r3, #8]
  79309. 802042e: f8b7 3046 ldrh.w r3, [r7, #70] @ 0x46
  79310. 8020432: 4413 add r3, r2
  79311. 8020434: b29a uxth r2, r3
  79312. 8020436: 6c3b ldr r3, [r7, #64] @ 0x40
  79313. 8020438: 811a strh r2, [r3, #8]
  79314. #if TCP_OVERSIZE_DBGCHECK
  79315. LWIP_ASSERT("last_unsent->oversize_left >= oversize_used",
  79316. 802043a: 6c3b ldr r3, [r7, #64] @ 0x40
  79317. 802043c: 895b ldrh r3, [r3, #10]
  79318. 802043e: f8b7 2046 ldrh.w r2, [r7, #70] @ 0x46
  79319. 8020442: 429a cmp r2, r3
  79320. 8020444: d906 bls.n 8020454 <tcp_write+0x594>
  79321. 8020446: 4b78 ldr r3, [pc, #480] @ (8020628 <tcp_write+0x768>)
  79322. 8020448: f240 22d3 movw r2, #723 @ 0x2d3
  79323. 802044c: 4977 ldr r1, [pc, #476] @ (802062c <tcp_write+0x76c>)
  79324. 802044e: 4878 ldr r0, [pc, #480] @ (8020630 <tcp_write+0x770>)
  79325. 8020450: f00a fa0c bl 802a86c <iprintf>
  79326. last_unsent->oversize_left >= oversize_used);
  79327. last_unsent->oversize_left -= oversize_used;
  79328. 8020454: 6c3b ldr r3, [r7, #64] @ 0x40
  79329. 8020456: 895a ldrh r2, [r3, #10]
  79330. 8020458: f8b7 3046 ldrh.w r3, [r7, #70] @ 0x46
  79331. 802045c: 1ad3 subs r3, r2, r3
  79332. 802045e: b29a uxth r2, r3
  79333. 8020460: 6c3b ldr r3, [r7, #64] @ 0x40
  79334. 8020462: 815a strh r2, [r3, #10]
  79335. #endif /* TCP_OVERSIZE_DBGCHECK */
  79336. }
  79337. pcb->unsent_oversize = oversize;
  79338. 8020464: 8afa ldrh r2, [r7, #22]
  79339. 8020466: 68fb ldr r3, [r7, #12]
  79340. 8020468: f8a3 2068 strh.w r2, [r3, #104] @ 0x68
  79341. /*
  79342. * Phase 2: concat_p can be concatenated onto last_unsent->p, unless we
  79343. * determined that the last ROM pbuf can be extended to include the new data.
  79344. */
  79345. if (concat_p != NULL) {
  79346. 802046c: 6bfb ldr r3, [r7, #60] @ 0x3c
  79347. 802046e: 2b00 cmp r3, #0
  79348. 8020470: d018 beq.n 80204a4 <tcp_write+0x5e4>
  79349. LWIP_ASSERT("tcp_write: cannot concatenate when pcb->unsent is empty",
  79350. 8020472: 6c3b ldr r3, [r7, #64] @ 0x40
  79351. 8020474: 2b00 cmp r3, #0
  79352. 8020476: d106 bne.n 8020486 <tcp_write+0x5c6>
  79353. 8020478: 4b6b ldr r3, [pc, #428] @ (8020628 <tcp_write+0x768>)
  79354. 802047a: f44f 7238 mov.w r2, #736 @ 0x2e0
  79355. 802047e: 496d ldr r1, [pc, #436] @ (8020634 <tcp_write+0x774>)
  79356. 8020480: 486b ldr r0, [pc, #428] @ (8020630 <tcp_write+0x770>)
  79357. 8020482: f00a f9f3 bl 802a86c <iprintf>
  79358. (last_unsent != NULL));
  79359. pbuf_cat(last_unsent->p, concat_p);
  79360. 8020486: 6c3b ldr r3, [r7, #64] @ 0x40
  79361. 8020488: 685b ldr r3, [r3, #4]
  79362. 802048a: 6bf9 ldr r1, [r7, #60] @ 0x3c
  79363. 802048c: 4618 mov r0, r3
  79364. 802048e: f7fb f843 bl 801b518 <pbuf_cat>
  79365. last_unsent->len += concat_p->tot_len;
  79366. 8020492: 6c3b ldr r3, [r7, #64] @ 0x40
  79367. 8020494: 891a ldrh r2, [r3, #8]
  79368. 8020496: 6bfb ldr r3, [r7, #60] @ 0x3c
  79369. 8020498: 891b ldrh r3, [r3, #8]
  79370. 802049a: 4413 add r3, r2
  79371. 802049c: b29a uxth r2, r3
  79372. 802049e: 6c3b ldr r3, [r7, #64] @ 0x40
  79373. 80204a0: 811a strh r2, [r3, #8]
  79374. 80204a2: e03c b.n 802051e <tcp_write+0x65e>
  79375. } else if (extendlen > 0) {
  79376. 80204a4: f8b7 305e ldrh.w r3, [r7, #94] @ 0x5e
  79377. 80204a8: 2b00 cmp r3, #0
  79378. 80204aa: d038 beq.n 802051e <tcp_write+0x65e>
  79379. struct pbuf *p;
  79380. LWIP_ASSERT("tcp_write: extension of reference requires reference",
  79381. 80204ac: 6c3b ldr r3, [r7, #64] @ 0x40
  79382. 80204ae: 2b00 cmp r3, #0
  79383. 80204b0: d003 beq.n 80204ba <tcp_write+0x5fa>
  79384. 80204b2: 6c3b ldr r3, [r7, #64] @ 0x40
  79385. 80204b4: 685b ldr r3, [r3, #4]
  79386. 80204b6: 2b00 cmp r3, #0
  79387. 80204b8: d106 bne.n 80204c8 <tcp_write+0x608>
  79388. 80204ba: 4b5b ldr r3, [pc, #364] @ (8020628 <tcp_write+0x768>)
  79389. 80204bc: f240 22e6 movw r2, #742 @ 0x2e6
  79390. 80204c0: 495d ldr r1, [pc, #372] @ (8020638 <tcp_write+0x778>)
  79391. 80204c2: 485b ldr r0, [pc, #364] @ (8020630 <tcp_write+0x770>)
  79392. 80204c4: f00a f9d2 bl 802a86c <iprintf>
  79393. last_unsent != NULL && last_unsent->p != NULL);
  79394. for (p = last_unsent->p; p->next != NULL; p = p->next) {
  79395. 80204c8: 6c3b ldr r3, [r7, #64] @ 0x40
  79396. 80204ca: 685b ldr r3, [r3, #4]
  79397. 80204cc: 62fb str r3, [r7, #44] @ 0x2c
  79398. 80204ce: e00a b.n 80204e6 <tcp_write+0x626>
  79399. p->tot_len += extendlen;
  79400. 80204d0: 6afb ldr r3, [r7, #44] @ 0x2c
  79401. 80204d2: 891a ldrh r2, [r3, #8]
  79402. 80204d4: f8b7 305e ldrh.w r3, [r7, #94] @ 0x5e
  79403. 80204d8: 4413 add r3, r2
  79404. 80204da: b29a uxth r2, r3
  79405. 80204dc: 6afb ldr r3, [r7, #44] @ 0x2c
  79406. 80204de: 811a strh r2, [r3, #8]
  79407. for (p = last_unsent->p; p->next != NULL; p = p->next) {
  79408. 80204e0: 6afb ldr r3, [r7, #44] @ 0x2c
  79409. 80204e2: 681b ldr r3, [r3, #0]
  79410. 80204e4: 62fb str r3, [r7, #44] @ 0x2c
  79411. 80204e6: 6afb ldr r3, [r7, #44] @ 0x2c
  79412. 80204e8: 681b ldr r3, [r3, #0]
  79413. 80204ea: 2b00 cmp r3, #0
  79414. 80204ec: d1f0 bne.n 80204d0 <tcp_write+0x610>
  79415. }
  79416. p->tot_len += extendlen;
  79417. 80204ee: 6afb ldr r3, [r7, #44] @ 0x2c
  79418. 80204f0: 891a ldrh r2, [r3, #8]
  79419. 80204f2: f8b7 305e ldrh.w r3, [r7, #94] @ 0x5e
  79420. 80204f6: 4413 add r3, r2
  79421. 80204f8: b29a uxth r2, r3
  79422. 80204fa: 6afb ldr r3, [r7, #44] @ 0x2c
  79423. 80204fc: 811a strh r2, [r3, #8]
  79424. p->len += extendlen;
  79425. 80204fe: 6afb ldr r3, [r7, #44] @ 0x2c
  79426. 8020500: 895a ldrh r2, [r3, #10]
  79427. 8020502: f8b7 305e ldrh.w r3, [r7, #94] @ 0x5e
  79428. 8020506: 4413 add r3, r2
  79429. 8020508: b29a uxth r2, r3
  79430. 802050a: 6afb ldr r3, [r7, #44] @ 0x2c
  79431. 802050c: 815a strh r2, [r3, #10]
  79432. last_unsent->len += extendlen;
  79433. 802050e: 6c3b ldr r3, [r7, #64] @ 0x40
  79434. 8020510: 891a ldrh r2, [r3, #8]
  79435. 8020512: f8b7 305e ldrh.w r3, [r7, #94] @ 0x5e
  79436. 8020516: 4413 add r3, r2
  79437. 8020518: b29a uxth r2, r3
  79438. 802051a: 6c3b ldr r3, [r7, #64] @ 0x40
  79439. 802051c: 811a strh r2, [r3, #8]
  79440. /*
  79441. * Phase 3: Append queue to pcb->unsent. Queue may be NULL, but that
  79442. * is harmless
  79443. */
  79444. if (last_unsent == NULL) {
  79445. 802051e: 6c3b ldr r3, [r7, #64] @ 0x40
  79446. 8020520: 2b00 cmp r3, #0
  79447. 8020522: d103 bne.n 802052c <tcp_write+0x66c>
  79448. pcb->unsent = queue;
  79449. 8020524: 68fb ldr r3, [r7, #12]
  79450. 8020526: 6cfa ldr r2, [r7, #76] @ 0x4c
  79451. 8020528: 66da str r2, [r3, #108] @ 0x6c
  79452. 802052a: e002 b.n 8020532 <tcp_write+0x672>
  79453. } else {
  79454. last_unsent->next = queue;
  79455. 802052c: 6c3b ldr r3, [r7, #64] @ 0x40
  79456. 802052e: 6cfa ldr r2, [r7, #76] @ 0x4c
  79457. 8020530: 601a str r2, [r3, #0]
  79458. }
  79459. /*
  79460. * Finally update the pcb state.
  79461. */
  79462. pcb->snd_lbb += len;
  79463. 8020532: 68fb ldr r3, [r7, #12]
  79464. 8020534: 6dda ldr r2, [r3, #92] @ 0x5c
  79465. 8020536: 88fb ldrh r3, [r7, #6]
  79466. 8020538: 441a add r2, r3
  79467. 802053a: 68fb ldr r3, [r7, #12]
  79468. 802053c: 65da str r2, [r3, #92] @ 0x5c
  79469. pcb->snd_buf -= len;
  79470. 802053e: 68fb ldr r3, [r7, #12]
  79471. 8020540: f8b3 2064 ldrh.w r2, [r3, #100] @ 0x64
  79472. 8020544: 88fb ldrh r3, [r7, #6]
  79473. 8020546: 1ad3 subs r3, r2, r3
  79474. 8020548: b29a uxth r2, r3
  79475. 802054a: 68fb ldr r3, [r7, #12]
  79476. 802054c: f8a3 2064 strh.w r2, [r3, #100] @ 0x64
  79477. pcb->snd_queuelen = queuelen;
  79478. 8020550: 68fb ldr r3, [r7, #12]
  79479. 8020552: f8b7 2048 ldrh.w r2, [r7, #72] @ 0x48
  79480. 8020556: f8a3 2066 strh.w r2, [r3, #102] @ 0x66
  79481. LWIP_DEBUGF(TCP_QLEN_DEBUG, ("tcp_write: %"S16_F" (after enqueued)\n",
  79482. pcb->snd_queuelen));
  79483. if (pcb->snd_queuelen != 0) {
  79484. 802055a: 68fb ldr r3, [r7, #12]
  79485. 802055c: f8b3 3066 ldrh.w r3, [r3, #102] @ 0x66
  79486. 8020560: 2b00 cmp r3, #0
  79487. 8020562: d00e beq.n 8020582 <tcp_write+0x6c2>
  79488. LWIP_ASSERT("tcp_write: valid queue length",
  79489. 8020564: 68fb ldr r3, [r7, #12]
  79490. 8020566: 6f1b ldr r3, [r3, #112] @ 0x70
  79491. 8020568: 2b00 cmp r3, #0
  79492. 802056a: d10a bne.n 8020582 <tcp_write+0x6c2>
  79493. 802056c: 68fb ldr r3, [r7, #12]
  79494. 802056e: 6edb ldr r3, [r3, #108] @ 0x6c
  79495. 8020570: 2b00 cmp r3, #0
  79496. 8020572: d106 bne.n 8020582 <tcp_write+0x6c2>
  79497. 8020574: 4b2c ldr r3, [pc, #176] @ (8020628 <tcp_write+0x768>)
  79498. 8020576: f240 3212 movw r2, #786 @ 0x312
  79499. 802057a: 4930 ldr r1, [pc, #192] @ (802063c <tcp_write+0x77c>)
  79500. 802057c: 482c ldr r0, [pc, #176] @ (8020630 <tcp_write+0x770>)
  79501. 802057e: f00a f975 bl 802a86c <iprintf>
  79502. pcb->unacked != NULL || pcb->unsent != NULL);
  79503. }
  79504. /* Set the PSH flag in the last segment that we enqueued. */
  79505. if (seg != NULL && seg->tcphdr != NULL && ((apiflags & TCP_WRITE_FLAG_MORE) == 0)) {
  79506. 8020582: 6d7b ldr r3, [r7, #84] @ 0x54
  79507. 8020584: 2b00 cmp r3, #0
  79508. 8020586: d016 beq.n 80205b6 <tcp_write+0x6f6>
  79509. 8020588: 6d7b ldr r3, [r7, #84] @ 0x54
  79510. 802058a: 691b ldr r3, [r3, #16]
  79511. 802058c: 2b00 cmp r3, #0
  79512. 802058e: d012 beq.n 80205b6 <tcp_write+0x6f6>
  79513. 8020590: 797b ldrb r3, [r7, #5]
  79514. 8020592: f003 0302 and.w r3, r3, #2
  79515. 8020596: 2b00 cmp r3, #0
  79516. 8020598: d10d bne.n 80205b6 <tcp_write+0x6f6>
  79517. TCPH_SET_FLAG(seg->tcphdr, TCP_PSH);
  79518. 802059a: 6d7b ldr r3, [r7, #84] @ 0x54
  79519. 802059c: 691b ldr r3, [r3, #16]
  79520. 802059e: 899b ldrh r3, [r3, #12]
  79521. 80205a0: b29c uxth r4, r3
  79522. 80205a2: 2008 movs r0, #8
  79523. 80205a4: f7f9 fa08 bl 80199b8 <lwip_htons>
  79524. 80205a8: 4603 mov r3, r0
  79525. 80205aa: 461a mov r2, r3
  79526. 80205ac: 6d7b ldr r3, [r7, #84] @ 0x54
  79527. 80205ae: 691b ldr r3, [r3, #16]
  79528. 80205b0: 4322 orrs r2, r4
  79529. 80205b2: b292 uxth r2, r2
  79530. 80205b4: 819a strh r2, [r3, #12]
  79531. }
  79532. return ERR_OK;
  79533. 80205b6: 2300 movs r3, #0
  79534. 80205b8: e031 b.n 802061e <tcp_write+0x75e>
  79535. goto memerr;
  79536. 80205ba: bf00 nop
  79537. 80205bc: e006 b.n 80205cc <tcp_write+0x70c>
  79538. goto memerr;
  79539. 80205be: bf00 nop
  79540. 80205c0: e004 b.n 80205cc <tcp_write+0x70c>
  79541. goto memerr;
  79542. 80205c2: bf00 nop
  79543. 80205c4: e002 b.n 80205cc <tcp_write+0x70c>
  79544. goto memerr;
  79545. 80205c6: bf00 nop
  79546. 80205c8: e000 b.n 80205cc <tcp_write+0x70c>
  79547. goto memerr;
  79548. 80205ca: bf00 nop
  79549. memerr:
  79550. tcp_set_flags(pcb, TF_NAGLEMEMERR);
  79551. 80205cc: 68fb ldr r3, [r7, #12]
  79552. 80205ce: 8b5b ldrh r3, [r3, #26]
  79553. 80205d0: f043 0380 orr.w r3, r3, #128 @ 0x80
  79554. 80205d4: b29a uxth r2, r3
  79555. 80205d6: 68fb ldr r3, [r7, #12]
  79556. 80205d8: 835a strh r2, [r3, #26]
  79557. TCP_STATS_INC(tcp.memerr);
  79558. if (concat_p != NULL) {
  79559. 80205da: 6bfb ldr r3, [r7, #60] @ 0x3c
  79560. 80205dc: 2b00 cmp r3, #0
  79561. 80205de: d002 beq.n 80205e6 <tcp_write+0x726>
  79562. pbuf_free(concat_p);
  79563. 80205e0: 6bf8 ldr r0, [r7, #60] @ 0x3c
  79564. 80205e2: f7fa fecb bl 801b37c <pbuf_free>
  79565. }
  79566. if (queue != NULL) {
  79567. 80205e6: 6cfb ldr r3, [r7, #76] @ 0x4c
  79568. 80205e8: 2b00 cmp r3, #0
  79569. 80205ea: d002 beq.n 80205f2 <tcp_write+0x732>
  79570. tcp_segs_free(queue);
  79571. 80205ec: 6cf8 ldr r0, [r7, #76] @ 0x4c
  79572. 80205ee: f7fc fb09 bl 801cc04 <tcp_segs_free>
  79573. }
  79574. if (pcb->snd_queuelen != 0) {
  79575. 80205f2: 68fb ldr r3, [r7, #12]
  79576. 80205f4: f8b3 3066 ldrh.w r3, [r3, #102] @ 0x66
  79577. 80205f8: 2b00 cmp r3, #0
  79578. 80205fa: d00e beq.n 802061a <tcp_write+0x75a>
  79579. LWIP_ASSERT("tcp_write: valid queue length", pcb->unacked != NULL ||
  79580. 80205fc: 68fb ldr r3, [r7, #12]
  79581. 80205fe: 6f1b ldr r3, [r3, #112] @ 0x70
  79582. 8020600: 2b00 cmp r3, #0
  79583. 8020602: d10a bne.n 802061a <tcp_write+0x75a>
  79584. 8020604: 68fb ldr r3, [r7, #12]
  79585. 8020606: 6edb ldr r3, [r3, #108] @ 0x6c
  79586. 8020608: 2b00 cmp r3, #0
  79587. 802060a: d106 bne.n 802061a <tcp_write+0x75a>
  79588. 802060c: 4b06 ldr r3, [pc, #24] @ (8020628 <tcp_write+0x768>)
  79589. 802060e: f240 3227 movw r2, #807 @ 0x327
  79590. 8020612: 490a ldr r1, [pc, #40] @ (802063c <tcp_write+0x77c>)
  79591. 8020614: 4806 ldr r0, [pc, #24] @ (8020630 <tcp_write+0x770>)
  79592. 8020616: f00a f929 bl 802a86c <iprintf>
  79593. pcb->unsent != NULL);
  79594. }
  79595. LWIP_DEBUGF(TCP_QLEN_DEBUG | LWIP_DBG_STATE, ("tcp_write: %"S16_F" (with mem err)\n", pcb->snd_queuelen));
  79596. return ERR_MEM;
  79597. 802061a: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  79598. }
  79599. 802061e: 4618 mov r0, r3
  79600. 8020620: 3764 adds r7, #100 @ 0x64
  79601. 8020622: 46bd mov sp, r7
  79602. 8020624: bd90 pop {r4, r7, pc}
  79603. 8020626: bf00 nop
  79604. 8020628: 08030190 .word 0x08030190
  79605. 802062c: 080304c4 .word 0x080304c4
  79606. 8020630: 080301e4 .word 0x080301e4
  79607. 8020634: 080304f0 .word 0x080304f0
  79608. 8020638: 08030528 .word 0x08030528
  79609. 802063c: 08030560 .word 0x08030560
  79610. 08020640 <tcp_split_unsent_seg>:
  79611. * @param pcb the tcp_pcb for which to split the unsent head
  79612. * @param split the amount of payload to remain in the head
  79613. */
  79614. err_t
  79615. tcp_split_unsent_seg(struct tcp_pcb *pcb, u16_t split)
  79616. {
  79617. 8020640: b590 push {r4, r7, lr}
  79618. 8020642: b08b sub sp, #44 @ 0x2c
  79619. 8020644: af02 add r7, sp, #8
  79620. 8020646: 6078 str r0, [r7, #4]
  79621. 8020648: 460b mov r3, r1
  79622. 802064a: 807b strh r3, [r7, #2]
  79623. struct tcp_seg *seg = NULL, *useg = NULL;
  79624. 802064c: 2300 movs r3, #0
  79625. 802064e: 61bb str r3, [r7, #24]
  79626. 8020650: 2300 movs r3, #0
  79627. 8020652: 617b str r3, [r7, #20]
  79628. struct pbuf *p = NULL;
  79629. 8020654: 2300 movs r3, #0
  79630. 8020656: 613b str r3, [r7, #16]
  79631. u16_t chksum = 0;
  79632. u8_t chksum_swapped = 0;
  79633. struct pbuf *q;
  79634. #endif /* TCP_CHECKSUM_ON_COPY */
  79635. LWIP_ASSERT("tcp_split_unsent_seg: invalid pcb", pcb != NULL);
  79636. 8020658: 687b ldr r3, [r7, #4]
  79637. 802065a: 2b00 cmp r3, #0
  79638. 802065c: d106 bne.n 802066c <tcp_split_unsent_seg+0x2c>
  79639. 802065e: 4b97 ldr r3, [pc, #604] @ (80208bc <tcp_split_unsent_seg+0x27c>)
  79640. 8020660: f240 324b movw r2, #843 @ 0x34b
  79641. 8020664: 4996 ldr r1, [pc, #600] @ (80208c0 <tcp_split_unsent_seg+0x280>)
  79642. 8020666: 4897 ldr r0, [pc, #604] @ (80208c4 <tcp_split_unsent_seg+0x284>)
  79643. 8020668: f00a f900 bl 802a86c <iprintf>
  79644. useg = pcb->unsent;
  79645. 802066c: 687b ldr r3, [r7, #4]
  79646. 802066e: 6edb ldr r3, [r3, #108] @ 0x6c
  79647. 8020670: 617b str r3, [r7, #20]
  79648. if (useg == NULL) {
  79649. 8020672: 697b ldr r3, [r7, #20]
  79650. 8020674: 2b00 cmp r3, #0
  79651. 8020676: d102 bne.n 802067e <tcp_split_unsent_seg+0x3e>
  79652. return ERR_MEM;
  79653. 8020678: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  79654. 802067c: e119 b.n 80208b2 <tcp_split_unsent_seg+0x272>
  79655. }
  79656. if (split == 0) {
  79657. 802067e: 887b ldrh r3, [r7, #2]
  79658. 8020680: 2b00 cmp r3, #0
  79659. 8020682: d109 bne.n 8020698 <tcp_split_unsent_seg+0x58>
  79660. LWIP_ASSERT("Can't split segment into length 0", 0);
  79661. 8020684: 4b8d ldr r3, [pc, #564] @ (80208bc <tcp_split_unsent_seg+0x27c>)
  79662. 8020686: f240 3253 movw r2, #851 @ 0x353
  79663. 802068a: 498f ldr r1, [pc, #572] @ (80208c8 <tcp_split_unsent_seg+0x288>)
  79664. 802068c: 488d ldr r0, [pc, #564] @ (80208c4 <tcp_split_unsent_seg+0x284>)
  79665. 802068e: f00a f8ed bl 802a86c <iprintf>
  79666. return ERR_VAL;
  79667. 8020692: f06f 0305 mvn.w r3, #5
  79668. 8020696: e10c b.n 80208b2 <tcp_split_unsent_seg+0x272>
  79669. }
  79670. if (useg->len <= split) {
  79671. 8020698: 697b ldr r3, [r7, #20]
  79672. 802069a: 891b ldrh r3, [r3, #8]
  79673. 802069c: 887a ldrh r2, [r7, #2]
  79674. 802069e: 429a cmp r2, r3
  79675. 80206a0: d301 bcc.n 80206a6 <tcp_split_unsent_seg+0x66>
  79676. return ERR_OK;
  79677. 80206a2: 2300 movs r3, #0
  79678. 80206a4: e105 b.n 80208b2 <tcp_split_unsent_seg+0x272>
  79679. }
  79680. LWIP_ASSERT("split <= mss", split <= pcb->mss);
  79681. 80206a6: 687b ldr r3, [r7, #4]
  79682. 80206a8: 8e5b ldrh r3, [r3, #50] @ 0x32
  79683. 80206aa: 887a ldrh r2, [r7, #2]
  79684. 80206ac: 429a cmp r2, r3
  79685. 80206ae: d906 bls.n 80206be <tcp_split_unsent_seg+0x7e>
  79686. 80206b0: 4b82 ldr r3, [pc, #520] @ (80208bc <tcp_split_unsent_seg+0x27c>)
  79687. 80206b2: f240 325b movw r2, #859 @ 0x35b
  79688. 80206b6: 4985 ldr r1, [pc, #532] @ (80208cc <tcp_split_unsent_seg+0x28c>)
  79689. 80206b8: 4882 ldr r0, [pc, #520] @ (80208c4 <tcp_split_unsent_seg+0x284>)
  79690. 80206ba: f00a f8d7 bl 802a86c <iprintf>
  79691. LWIP_ASSERT("useg->len > 0", useg->len > 0);
  79692. 80206be: 697b ldr r3, [r7, #20]
  79693. 80206c0: 891b ldrh r3, [r3, #8]
  79694. 80206c2: 2b00 cmp r3, #0
  79695. 80206c4: d106 bne.n 80206d4 <tcp_split_unsent_seg+0x94>
  79696. 80206c6: 4b7d ldr r3, [pc, #500] @ (80208bc <tcp_split_unsent_seg+0x27c>)
  79697. 80206c8: f44f 7257 mov.w r2, #860 @ 0x35c
  79698. 80206cc: 4980 ldr r1, [pc, #512] @ (80208d0 <tcp_split_unsent_seg+0x290>)
  79699. 80206ce: 487d ldr r0, [pc, #500] @ (80208c4 <tcp_split_unsent_seg+0x284>)
  79700. 80206d0: f00a f8cc bl 802a86c <iprintf>
  79701. * to split this packet so we may actually exceed the max value by
  79702. * one!
  79703. */
  79704. LWIP_DEBUGF(TCP_QLEN_DEBUG, ("tcp_enqueue: split_unsent_seg: %u\n", (unsigned int)pcb->snd_queuelen));
  79705. optflags = useg->flags;
  79706. 80206d4: 697b ldr r3, [r7, #20]
  79707. 80206d6: 7b1b ldrb r3, [r3, #12]
  79708. 80206d8: 73fb strb r3, [r7, #15]
  79709. #if TCP_CHECKSUM_ON_COPY
  79710. /* Remove since checksum is not stored until after tcp_create_segment() */
  79711. optflags &= ~TF_SEG_DATA_CHECKSUMMED;
  79712. #endif /* TCP_CHECKSUM_ON_COPY */
  79713. optlen = LWIP_TCP_OPT_LENGTH(optflags);
  79714. 80206da: 7bfb ldrb r3, [r7, #15]
  79715. 80206dc: 009b lsls r3, r3, #2
  79716. 80206de: b2db uxtb r3, r3
  79717. 80206e0: f003 0304 and.w r3, r3, #4
  79718. 80206e4: 73bb strb r3, [r7, #14]
  79719. remainder = useg->len - split;
  79720. 80206e6: 697b ldr r3, [r7, #20]
  79721. 80206e8: 891a ldrh r2, [r3, #8]
  79722. 80206ea: 887b ldrh r3, [r7, #2]
  79723. 80206ec: 1ad3 subs r3, r2, r3
  79724. 80206ee: 81bb strh r3, [r7, #12]
  79725. /* Create new pbuf for the remainder of the split */
  79726. p = pbuf_alloc(PBUF_TRANSPORT, remainder + optlen, PBUF_RAM);
  79727. 80206f0: 7bbb ldrb r3, [r7, #14]
  79728. 80206f2: b29a uxth r2, r3
  79729. 80206f4: 89bb ldrh r3, [r7, #12]
  79730. 80206f6: 4413 add r3, r2
  79731. 80206f8: b29b uxth r3, r3
  79732. 80206fa: f44f 7220 mov.w r2, #640 @ 0x280
  79733. 80206fe: 4619 mov r1, r3
  79734. 8020700: 2036 movs r0, #54 @ 0x36
  79735. 8020702: f7fa fb25 bl 801ad50 <pbuf_alloc>
  79736. 8020706: 6138 str r0, [r7, #16]
  79737. if (p == NULL) {
  79738. 8020708: 693b ldr r3, [r7, #16]
  79739. 802070a: 2b00 cmp r3, #0
  79740. 802070c: f000 80ba beq.w 8020884 <tcp_split_unsent_seg+0x244>
  79741. ("tcp_split_unsent_seg: could not allocate memory for pbuf remainder %u\n", remainder));
  79742. goto memerr;
  79743. }
  79744. /* Offset into the original pbuf is past TCP/IP headers, options, and split amount */
  79745. offset = useg->p->tot_len - useg->len + split;
  79746. 8020710: 697b ldr r3, [r7, #20]
  79747. 8020712: 685b ldr r3, [r3, #4]
  79748. 8020714: 891a ldrh r2, [r3, #8]
  79749. 8020716: 697b ldr r3, [r7, #20]
  79750. 8020718: 891b ldrh r3, [r3, #8]
  79751. 802071a: 1ad3 subs r3, r2, r3
  79752. 802071c: b29a uxth r2, r3
  79753. 802071e: 887b ldrh r3, [r7, #2]
  79754. 8020720: 4413 add r3, r2
  79755. 8020722: 817b strh r3, [r7, #10]
  79756. /* Copy remainder into new pbuf, headers and options will not be filled out */
  79757. if (pbuf_copy_partial(useg->p, (u8_t *)p->payload + optlen, remainder, offset ) != remainder) {
  79758. 8020724: 697b ldr r3, [r7, #20]
  79759. 8020726: 6858 ldr r0, [r3, #4]
  79760. 8020728: 693b ldr r3, [r7, #16]
  79761. 802072a: 685a ldr r2, [r3, #4]
  79762. 802072c: 7bbb ldrb r3, [r7, #14]
  79763. 802072e: 18d1 adds r1, r2, r3
  79764. 8020730: 897b ldrh r3, [r7, #10]
  79765. 8020732: 89ba ldrh r2, [r7, #12]
  79766. 8020734: f7fb f828 bl 801b788 <pbuf_copy_partial>
  79767. 8020738: 4603 mov r3, r0
  79768. 802073a: 461a mov r2, r3
  79769. 802073c: 89bb ldrh r3, [r7, #12]
  79770. 802073e: 4293 cmp r3, r2
  79771. 8020740: f040 80a2 bne.w 8020888 <tcp_split_unsent_seg+0x248>
  79772. #endif /* TCP_CHECKSUM_ON_COPY */
  79773. /* Options are created when calling tcp_output() */
  79774. /* Migrate flags from original segment */
  79775. split_flags = TCPH_FLAGS(useg->tcphdr);
  79776. 8020744: 697b ldr r3, [r7, #20]
  79777. 8020746: 691b ldr r3, [r3, #16]
  79778. 8020748: 899b ldrh r3, [r3, #12]
  79779. 802074a: b29b uxth r3, r3
  79780. 802074c: 4618 mov r0, r3
  79781. 802074e: f7f9 f933 bl 80199b8 <lwip_htons>
  79782. 8020752: 4603 mov r3, r0
  79783. 8020754: b2db uxtb r3, r3
  79784. 8020756: f003 033f and.w r3, r3, #63 @ 0x3f
  79785. 802075a: 77fb strb r3, [r7, #31]
  79786. remainder_flags = 0; /* ACK added in tcp_output() */
  79787. 802075c: 2300 movs r3, #0
  79788. 802075e: 77bb strb r3, [r7, #30]
  79789. if (split_flags & TCP_PSH) {
  79790. 8020760: 7ffb ldrb r3, [r7, #31]
  79791. 8020762: f003 0308 and.w r3, r3, #8
  79792. 8020766: 2b00 cmp r3, #0
  79793. 8020768: d007 beq.n 802077a <tcp_split_unsent_seg+0x13a>
  79794. split_flags &= ~TCP_PSH;
  79795. 802076a: 7ffb ldrb r3, [r7, #31]
  79796. 802076c: f023 0308 bic.w r3, r3, #8
  79797. 8020770: 77fb strb r3, [r7, #31]
  79798. remainder_flags |= TCP_PSH;
  79799. 8020772: 7fbb ldrb r3, [r7, #30]
  79800. 8020774: f043 0308 orr.w r3, r3, #8
  79801. 8020778: 77bb strb r3, [r7, #30]
  79802. }
  79803. if (split_flags & TCP_FIN) {
  79804. 802077a: 7ffb ldrb r3, [r7, #31]
  79805. 802077c: f003 0301 and.w r3, r3, #1
  79806. 8020780: 2b00 cmp r3, #0
  79807. 8020782: d007 beq.n 8020794 <tcp_split_unsent_seg+0x154>
  79808. split_flags &= ~TCP_FIN;
  79809. 8020784: 7ffb ldrb r3, [r7, #31]
  79810. 8020786: f023 0301 bic.w r3, r3, #1
  79811. 802078a: 77fb strb r3, [r7, #31]
  79812. remainder_flags |= TCP_FIN;
  79813. 802078c: 7fbb ldrb r3, [r7, #30]
  79814. 802078e: f043 0301 orr.w r3, r3, #1
  79815. 8020792: 77bb strb r3, [r7, #30]
  79816. }
  79817. /* SYN should be left on split, RST should not be present with data */
  79818. seg = tcp_create_segment(pcb, p, remainder_flags, lwip_ntohl(useg->tcphdr->seqno) + split, optflags);
  79819. 8020794: 697b ldr r3, [r7, #20]
  79820. 8020796: 691b ldr r3, [r3, #16]
  79821. 8020798: 685b ldr r3, [r3, #4]
  79822. 802079a: 4618 mov r0, r3
  79823. 802079c: f7f9 f921 bl 80199e2 <lwip_htonl>
  79824. 80207a0: 4602 mov r2, r0
  79825. 80207a2: 887b ldrh r3, [r7, #2]
  79826. 80207a4: 18d1 adds r1, r2, r3
  79827. 80207a6: 7fba ldrb r2, [r7, #30]
  79828. 80207a8: 7bfb ldrb r3, [r7, #15]
  79829. 80207aa: 9300 str r3, [sp, #0]
  79830. 80207ac: 460b mov r3, r1
  79831. 80207ae: 6939 ldr r1, [r7, #16]
  79832. 80207b0: 6878 ldr r0, [r7, #4]
  79833. 80207b2: f7ff f9f1 bl 801fb98 <tcp_create_segment>
  79834. 80207b6: 61b8 str r0, [r7, #24]
  79835. if (seg == NULL) {
  79836. 80207b8: 69bb ldr r3, [r7, #24]
  79837. 80207ba: 2b00 cmp r3, #0
  79838. 80207bc: d066 beq.n 802088c <tcp_split_unsent_seg+0x24c>
  79839. seg->chksum_swapped = chksum_swapped;
  79840. seg->flags |= TF_SEG_DATA_CHECKSUMMED;
  79841. #endif /* TCP_CHECKSUM_ON_COPY */
  79842. /* Remove this segment from the queue since trimming it may free pbufs */
  79843. pcb->snd_queuelen -= pbuf_clen(useg->p);
  79844. 80207be: 697b ldr r3, [r7, #20]
  79845. 80207c0: 685b ldr r3, [r3, #4]
  79846. 80207c2: 4618 mov r0, r3
  79847. 80207c4: f7fa fe68 bl 801b498 <pbuf_clen>
  79848. 80207c8: 4603 mov r3, r0
  79849. 80207ca: 461a mov r2, r3
  79850. 80207cc: 687b ldr r3, [r7, #4]
  79851. 80207ce: f8b3 3066 ldrh.w r3, [r3, #102] @ 0x66
  79852. 80207d2: 1a9b subs r3, r3, r2
  79853. 80207d4: b29a uxth r2, r3
  79854. 80207d6: 687b ldr r3, [r7, #4]
  79855. 80207d8: f8a3 2066 strh.w r2, [r3, #102] @ 0x66
  79856. /* Trim the original pbuf into our split size. At this point our remainder segment must be setup
  79857. successfully because we are modifying the original segment */
  79858. pbuf_realloc(useg->p, useg->p->tot_len - remainder);
  79859. 80207dc: 697b ldr r3, [r7, #20]
  79860. 80207de: 6858 ldr r0, [r3, #4]
  79861. 80207e0: 697b ldr r3, [r7, #20]
  79862. 80207e2: 685b ldr r3, [r3, #4]
  79863. 80207e4: 891a ldrh r2, [r3, #8]
  79864. 80207e6: 89bb ldrh r3, [r7, #12]
  79865. 80207e8: 1ad3 subs r3, r2, r3
  79866. 80207ea: b29b uxth r3, r3
  79867. 80207ec: 4619 mov r1, r3
  79868. 80207ee: f7fa fc0f bl 801b010 <pbuf_realloc>
  79869. useg->len -= remainder;
  79870. 80207f2: 697b ldr r3, [r7, #20]
  79871. 80207f4: 891a ldrh r2, [r3, #8]
  79872. 80207f6: 89bb ldrh r3, [r7, #12]
  79873. 80207f8: 1ad3 subs r3, r2, r3
  79874. 80207fa: b29a uxth r2, r3
  79875. 80207fc: 697b ldr r3, [r7, #20]
  79876. 80207fe: 811a strh r2, [r3, #8]
  79877. TCPH_SET_FLAG(useg->tcphdr, split_flags);
  79878. 8020800: 697b ldr r3, [r7, #20]
  79879. 8020802: 691b ldr r3, [r3, #16]
  79880. 8020804: 899b ldrh r3, [r3, #12]
  79881. 8020806: b29c uxth r4, r3
  79882. 8020808: 7ffb ldrb r3, [r7, #31]
  79883. 802080a: b29b uxth r3, r3
  79884. 802080c: 4618 mov r0, r3
  79885. 802080e: f7f9 f8d3 bl 80199b8 <lwip_htons>
  79886. 8020812: 4603 mov r3, r0
  79887. 8020814: 461a mov r2, r3
  79888. 8020816: 697b ldr r3, [r7, #20]
  79889. 8020818: 691b ldr r3, [r3, #16]
  79890. 802081a: 4322 orrs r2, r4
  79891. 802081c: b292 uxth r2, r2
  79892. 802081e: 819a strh r2, [r3, #12]
  79893. #if TCP_OVERSIZE_DBGCHECK
  79894. /* By trimming, realloc may have actually shrunk the pbuf, so clear oversize_left */
  79895. useg->oversize_left = 0;
  79896. 8020820: 697b ldr r3, [r7, #20]
  79897. 8020822: 2200 movs r2, #0
  79898. 8020824: 815a strh r2, [r3, #10]
  79899. #endif /* TCP_OVERSIZE_DBGCHECK */
  79900. /* Add back to the queue with new trimmed pbuf */
  79901. pcb->snd_queuelen += pbuf_clen(useg->p);
  79902. 8020826: 697b ldr r3, [r7, #20]
  79903. 8020828: 685b ldr r3, [r3, #4]
  79904. 802082a: 4618 mov r0, r3
  79905. 802082c: f7fa fe34 bl 801b498 <pbuf_clen>
  79906. 8020830: 4603 mov r3, r0
  79907. 8020832: 461a mov r2, r3
  79908. 8020834: 687b ldr r3, [r7, #4]
  79909. 8020836: f8b3 3066 ldrh.w r3, [r3, #102] @ 0x66
  79910. 802083a: 4413 add r3, r2
  79911. 802083c: b29a uxth r2, r3
  79912. 802083e: 687b ldr r3, [r7, #4]
  79913. 8020840: f8a3 2066 strh.w r2, [r3, #102] @ 0x66
  79914. #endif /* TCP_CHECKSUM_ON_COPY */
  79915. /* Update number of segments on the queues. Note that length now may
  79916. * exceed TCP_SND_QUEUELEN! We don't have to touch pcb->snd_buf
  79917. * because the total amount of data is constant when packet is split */
  79918. pcb->snd_queuelen += pbuf_clen(seg->p);
  79919. 8020844: 69bb ldr r3, [r7, #24]
  79920. 8020846: 685b ldr r3, [r3, #4]
  79921. 8020848: 4618 mov r0, r3
  79922. 802084a: f7fa fe25 bl 801b498 <pbuf_clen>
  79923. 802084e: 4603 mov r3, r0
  79924. 8020850: 461a mov r2, r3
  79925. 8020852: 687b ldr r3, [r7, #4]
  79926. 8020854: f8b3 3066 ldrh.w r3, [r3, #102] @ 0x66
  79927. 8020858: 4413 add r3, r2
  79928. 802085a: b29a uxth r2, r3
  79929. 802085c: 687b ldr r3, [r7, #4]
  79930. 802085e: f8a3 2066 strh.w r2, [r3, #102] @ 0x66
  79931. /* Finally insert remainder into queue after split (which stays head) */
  79932. seg->next = useg->next;
  79933. 8020862: 697b ldr r3, [r7, #20]
  79934. 8020864: 681a ldr r2, [r3, #0]
  79935. 8020866: 69bb ldr r3, [r7, #24]
  79936. 8020868: 601a str r2, [r3, #0]
  79937. useg->next = seg;
  79938. 802086a: 697b ldr r3, [r7, #20]
  79939. 802086c: 69ba ldr r2, [r7, #24]
  79940. 802086e: 601a str r2, [r3, #0]
  79941. #if TCP_OVERSIZE
  79942. /* If remainder is last segment on the unsent, ensure we clear the oversize amount
  79943. * because the remainder is always sized to the exact remaining amount */
  79944. if (seg->next == NULL) {
  79945. 8020870: 69bb ldr r3, [r7, #24]
  79946. 8020872: 681b ldr r3, [r3, #0]
  79947. 8020874: 2b00 cmp r3, #0
  79948. 8020876: d103 bne.n 8020880 <tcp_split_unsent_seg+0x240>
  79949. pcb->unsent_oversize = 0;
  79950. 8020878: 687b ldr r3, [r7, #4]
  79951. 802087a: 2200 movs r2, #0
  79952. 802087c: f8a3 2068 strh.w r2, [r3, #104] @ 0x68
  79953. }
  79954. #endif /* TCP_OVERSIZE */
  79955. return ERR_OK;
  79956. 8020880: 2300 movs r3, #0
  79957. 8020882: e016 b.n 80208b2 <tcp_split_unsent_seg+0x272>
  79958. goto memerr;
  79959. 8020884: bf00 nop
  79960. 8020886: e002 b.n 802088e <tcp_split_unsent_seg+0x24e>
  79961. goto memerr;
  79962. 8020888: bf00 nop
  79963. 802088a: e000 b.n 802088e <tcp_split_unsent_seg+0x24e>
  79964. goto memerr;
  79965. 802088c: bf00 nop
  79966. memerr:
  79967. TCP_STATS_INC(tcp.memerr);
  79968. LWIP_ASSERT("seg == NULL", seg == NULL);
  79969. 802088e: 69bb ldr r3, [r7, #24]
  79970. 8020890: 2b00 cmp r3, #0
  79971. 8020892: d006 beq.n 80208a2 <tcp_split_unsent_seg+0x262>
  79972. 8020894: 4b09 ldr r3, [pc, #36] @ (80208bc <tcp_split_unsent_seg+0x27c>)
  79973. 8020896: f44f 7276 mov.w r2, #984 @ 0x3d8
  79974. 802089a: 490e ldr r1, [pc, #56] @ (80208d4 <tcp_split_unsent_seg+0x294>)
  79975. 802089c: 4809 ldr r0, [pc, #36] @ (80208c4 <tcp_split_unsent_seg+0x284>)
  79976. 802089e: f009 ffe5 bl 802a86c <iprintf>
  79977. if (p != NULL) {
  79978. 80208a2: 693b ldr r3, [r7, #16]
  79979. 80208a4: 2b00 cmp r3, #0
  79980. 80208a6: d002 beq.n 80208ae <tcp_split_unsent_seg+0x26e>
  79981. pbuf_free(p);
  79982. 80208a8: 6938 ldr r0, [r7, #16]
  79983. 80208aa: f7fa fd67 bl 801b37c <pbuf_free>
  79984. }
  79985. return ERR_MEM;
  79986. 80208ae: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  79987. }
  79988. 80208b2: 4618 mov r0, r3
  79989. 80208b4: 3724 adds r7, #36 @ 0x24
  79990. 80208b6: 46bd mov sp, r7
  79991. 80208b8: bd90 pop {r4, r7, pc}
  79992. 80208ba: bf00 nop
  79993. 80208bc: 08030190 .word 0x08030190
  79994. 80208c0: 08030580 .word 0x08030580
  79995. 80208c4: 080301e4 .word 0x080301e4
  79996. 80208c8: 080305a4 .word 0x080305a4
  79997. 80208cc: 080305c8 .word 0x080305c8
  79998. 80208d0: 080305d8 .word 0x080305d8
  79999. 80208d4: 080305e8 .word 0x080305e8
  80000. 080208d8 <tcp_send_fin>:
  80001. * @param pcb the tcp_pcb over which to send a segment
  80002. * @return ERR_OK if sent, another err_t otherwise
  80003. */
  80004. err_t
  80005. tcp_send_fin(struct tcp_pcb *pcb)
  80006. {
  80007. 80208d8: b590 push {r4, r7, lr}
  80008. 80208da: b085 sub sp, #20
  80009. 80208dc: af00 add r7, sp, #0
  80010. 80208de: 6078 str r0, [r7, #4]
  80011. LWIP_ASSERT("tcp_send_fin: invalid pcb", pcb != NULL);
  80012. 80208e0: 687b ldr r3, [r7, #4]
  80013. 80208e2: 2b00 cmp r3, #0
  80014. 80208e4: d106 bne.n 80208f4 <tcp_send_fin+0x1c>
  80015. 80208e6: 4b21 ldr r3, [pc, #132] @ (802096c <tcp_send_fin+0x94>)
  80016. 80208e8: f240 32eb movw r2, #1003 @ 0x3eb
  80017. 80208ec: 4920 ldr r1, [pc, #128] @ (8020970 <tcp_send_fin+0x98>)
  80018. 80208ee: 4821 ldr r0, [pc, #132] @ (8020974 <tcp_send_fin+0x9c>)
  80019. 80208f0: f009 ffbc bl 802a86c <iprintf>
  80020. /* first, try to add the fin to the last unsent segment */
  80021. if (pcb->unsent != NULL) {
  80022. 80208f4: 687b ldr r3, [r7, #4]
  80023. 80208f6: 6edb ldr r3, [r3, #108] @ 0x6c
  80024. 80208f8: 2b00 cmp r3, #0
  80025. 80208fa: d02e beq.n 802095a <tcp_send_fin+0x82>
  80026. struct tcp_seg *last_unsent;
  80027. for (last_unsent = pcb->unsent; last_unsent->next != NULL;
  80028. 80208fc: 687b ldr r3, [r7, #4]
  80029. 80208fe: 6edb ldr r3, [r3, #108] @ 0x6c
  80030. 8020900: 60fb str r3, [r7, #12]
  80031. 8020902: e002 b.n 802090a <tcp_send_fin+0x32>
  80032. last_unsent = last_unsent->next);
  80033. 8020904: 68fb ldr r3, [r7, #12]
  80034. 8020906: 681b ldr r3, [r3, #0]
  80035. 8020908: 60fb str r3, [r7, #12]
  80036. for (last_unsent = pcb->unsent; last_unsent->next != NULL;
  80037. 802090a: 68fb ldr r3, [r7, #12]
  80038. 802090c: 681b ldr r3, [r3, #0]
  80039. 802090e: 2b00 cmp r3, #0
  80040. 8020910: d1f8 bne.n 8020904 <tcp_send_fin+0x2c>
  80041. if ((TCPH_FLAGS(last_unsent->tcphdr) & (TCP_SYN | TCP_FIN | TCP_RST)) == 0) {
  80042. 8020912: 68fb ldr r3, [r7, #12]
  80043. 8020914: 691b ldr r3, [r3, #16]
  80044. 8020916: 899b ldrh r3, [r3, #12]
  80045. 8020918: b29b uxth r3, r3
  80046. 802091a: 4618 mov r0, r3
  80047. 802091c: f7f9 f84c bl 80199b8 <lwip_htons>
  80048. 8020920: 4603 mov r3, r0
  80049. 8020922: b2db uxtb r3, r3
  80050. 8020924: f003 0307 and.w r3, r3, #7
  80051. 8020928: 2b00 cmp r3, #0
  80052. 802092a: d116 bne.n 802095a <tcp_send_fin+0x82>
  80053. /* no SYN/FIN/RST flag in the header, we can add the FIN flag */
  80054. TCPH_SET_FLAG(last_unsent->tcphdr, TCP_FIN);
  80055. 802092c: 68fb ldr r3, [r7, #12]
  80056. 802092e: 691b ldr r3, [r3, #16]
  80057. 8020930: 899b ldrh r3, [r3, #12]
  80058. 8020932: b29c uxth r4, r3
  80059. 8020934: 2001 movs r0, #1
  80060. 8020936: f7f9 f83f bl 80199b8 <lwip_htons>
  80061. 802093a: 4603 mov r3, r0
  80062. 802093c: 461a mov r2, r3
  80063. 802093e: 68fb ldr r3, [r7, #12]
  80064. 8020940: 691b ldr r3, [r3, #16]
  80065. 8020942: 4322 orrs r2, r4
  80066. 8020944: b292 uxth r2, r2
  80067. 8020946: 819a strh r2, [r3, #12]
  80068. tcp_set_flags(pcb, TF_FIN);
  80069. 8020948: 687b ldr r3, [r7, #4]
  80070. 802094a: 8b5b ldrh r3, [r3, #26]
  80071. 802094c: f043 0320 orr.w r3, r3, #32
  80072. 8020950: b29a uxth r2, r3
  80073. 8020952: 687b ldr r3, [r7, #4]
  80074. 8020954: 835a strh r2, [r3, #26]
  80075. return ERR_OK;
  80076. 8020956: 2300 movs r3, #0
  80077. 8020958: e004 b.n 8020964 <tcp_send_fin+0x8c>
  80078. }
  80079. }
  80080. /* no data, no length, flags, copy=1, no optdata */
  80081. return tcp_enqueue_flags(pcb, TCP_FIN);
  80082. 802095a: 2101 movs r1, #1
  80083. 802095c: 6878 ldr r0, [r7, #4]
  80084. 802095e: f000 f80b bl 8020978 <tcp_enqueue_flags>
  80085. 8020962: 4603 mov r3, r0
  80086. }
  80087. 8020964: 4618 mov r0, r3
  80088. 8020966: 3714 adds r7, #20
  80089. 8020968: 46bd mov sp, r7
  80090. 802096a: bd90 pop {r4, r7, pc}
  80091. 802096c: 08030190 .word 0x08030190
  80092. 8020970: 080305f4 .word 0x080305f4
  80093. 8020974: 080301e4 .word 0x080301e4
  80094. 08020978 <tcp_enqueue_flags>:
  80095. * @param pcb Protocol control block for the TCP connection.
  80096. * @param flags TCP header flags to set in the outgoing segment.
  80097. */
  80098. err_t
  80099. tcp_enqueue_flags(struct tcp_pcb *pcb, u8_t flags)
  80100. {
  80101. 8020978: b580 push {r7, lr}
  80102. 802097a: b088 sub sp, #32
  80103. 802097c: af02 add r7, sp, #8
  80104. 802097e: 6078 str r0, [r7, #4]
  80105. 8020980: 460b mov r3, r1
  80106. 8020982: 70fb strb r3, [r7, #3]
  80107. struct pbuf *p;
  80108. struct tcp_seg *seg;
  80109. u8_t optflags = 0;
  80110. 8020984: 2300 movs r3, #0
  80111. 8020986: 75fb strb r3, [r7, #23]
  80112. u8_t optlen = 0;
  80113. 8020988: 2300 movs r3, #0
  80114. 802098a: 75bb strb r3, [r7, #22]
  80115. LWIP_DEBUGF(TCP_QLEN_DEBUG, ("tcp_enqueue_flags: queuelen: %"U16_F"\n", (u16_t)pcb->snd_queuelen));
  80116. LWIP_ASSERT("tcp_enqueue_flags: need either TCP_SYN or TCP_FIN in flags (programmer violates API)",
  80117. 802098c: 78fb ldrb r3, [r7, #3]
  80118. 802098e: f003 0303 and.w r3, r3, #3
  80119. 8020992: 2b00 cmp r3, #0
  80120. 8020994: d106 bne.n 80209a4 <tcp_enqueue_flags+0x2c>
  80121. 8020996: 4b67 ldr r3, [pc, #412] @ (8020b34 <tcp_enqueue_flags+0x1bc>)
  80122. 8020998: f240 4211 movw r2, #1041 @ 0x411
  80123. 802099c: 4966 ldr r1, [pc, #408] @ (8020b38 <tcp_enqueue_flags+0x1c0>)
  80124. 802099e: 4867 ldr r0, [pc, #412] @ (8020b3c <tcp_enqueue_flags+0x1c4>)
  80125. 80209a0: f009 ff64 bl 802a86c <iprintf>
  80126. (flags & (TCP_SYN | TCP_FIN)) != 0);
  80127. LWIP_ASSERT("tcp_enqueue_flags: invalid pcb", pcb != NULL);
  80128. 80209a4: 687b ldr r3, [r7, #4]
  80129. 80209a6: 2b00 cmp r3, #0
  80130. 80209a8: d106 bne.n 80209b8 <tcp_enqueue_flags+0x40>
  80131. 80209aa: 4b62 ldr r3, [pc, #392] @ (8020b34 <tcp_enqueue_flags+0x1bc>)
  80132. 80209ac: f240 4213 movw r2, #1043 @ 0x413
  80133. 80209b0: 4963 ldr r1, [pc, #396] @ (8020b40 <tcp_enqueue_flags+0x1c8>)
  80134. 80209b2: 4862 ldr r0, [pc, #392] @ (8020b3c <tcp_enqueue_flags+0x1c4>)
  80135. 80209b4: f009 ff5a bl 802a86c <iprintf>
  80136. /* No need to check pcb->snd_queuelen if only SYN or FIN are allowed! */
  80137. /* Get options for this segment. This is a special case since this is the
  80138. only place where a SYN can be sent. */
  80139. if (flags & TCP_SYN) {
  80140. 80209b8: 78fb ldrb r3, [r7, #3]
  80141. 80209ba: f003 0302 and.w r3, r3, #2
  80142. 80209be: 2b00 cmp r3, #0
  80143. 80209c0: d001 beq.n 80209c6 <tcp_enqueue_flags+0x4e>
  80144. optflags = TF_SEG_OPTS_MSS;
  80145. 80209c2: 2301 movs r3, #1
  80146. 80209c4: 75fb strb r3, [r7, #23]
  80147. /* Make sure the timestamp option is only included in data segments if we
  80148. agreed about it with the remote host (and in active open SYN segments). */
  80149. optflags |= TF_SEG_OPTS_TS;
  80150. }
  80151. #endif /* LWIP_TCP_TIMESTAMPS */
  80152. optlen = LWIP_TCP_OPT_LENGTH_SEGMENT(optflags, pcb);
  80153. 80209c6: 7dfb ldrb r3, [r7, #23]
  80154. 80209c8: 009b lsls r3, r3, #2
  80155. 80209ca: b2db uxtb r3, r3
  80156. 80209cc: f003 0304 and.w r3, r3, #4
  80157. 80209d0: 75bb strb r3, [r7, #22]
  80158. /* Allocate pbuf with room for TCP header + options */
  80159. if ((p = pbuf_alloc(PBUF_TRANSPORT, optlen, PBUF_RAM)) == NULL) {
  80160. 80209d2: 7dbb ldrb r3, [r7, #22]
  80161. 80209d4: b29b uxth r3, r3
  80162. 80209d6: f44f 7220 mov.w r2, #640 @ 0x280
  80163. 80209da: 4619 mov r1, r3
  80164. 80209dc: 2036 movs r0, #54 @ 0x36
  80165. 80209de: f7fa f9b7 bl 801ad50 <pbuf_alloc>
  80166. 80209e2: 60f8 str r0, [r7, #12]
  80167. 80209e4: 68fb ldr r3, [r7, #12]
  80168. 80209e6: 2b00 cmp r3, #0
  80169. 80209e8: d109 bne.n 80209fe <tcp_enqueue_flags+0x86>
  80170. tcp_set_flags(pcb, TF_NAGLEMEMERR);
  80171. 80209ea: 687b ldr r3, [r7, #4]
  80172. 80209ec: 8b5b ldrh r3, [r3, #26]
  80173. 80209ee: f043 0380 orr.w r3, r3, #128 @ 0x80
  80174. 80209f2: b29a uxth r2, r3
  80175. 80209f4: 687b ldr r3, [r7, #4]
  80176. 80209f6: 835a strh r2, [r3, #26]
  80177. TCP_STATS_INC(tcp.memerr);
  80178. return ERR_MEM;
  80179. 80209f8: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  80180. 80209fc: e095 b.n 8020b2a <tcp_enqueue_flags+0x1b2>
  80181. }
  80182. LWIP_ASSERT("tcp_enqueue_flags: check that first pbuf can hold optlen",
  80183. 80209fe: 68fb ldr r3, [r7, #12]
  80184. 8020a00: 895a ldrh r2, [r3, #10]
  80185. 8020a02: 7dbb ldrb r3, [r7, #22]
  80186. 8020a04: b29b uxth r3, r3
  80187. 8020a06: 429a cmp r2, r3
  80188. 8020a08: d206 bcs.n 8020a18 <tcp_enqueue_flags+0xa0>
  80189. 8020a0a: 4b4a ldr r3, [pc, #296] @ (8020b34 <tcp_enqueue_flags+0x1bc>)
  80190. 8020a0c: f240 4239 movw r2, #1081 @ 0x439
  80191. 8020a10: 494c ldr r1, [pc, #304] @ (8020b44 <tcp_enqueue_flags+0x1cc>)
  80192. 8020a12: 484a ldr r0, [pc, #296] @ (8020b3c <tcp_enqueue_flags+0x1c4>)
  80193. 8020a14: f009 ff2a bl 802a86c <iprintf>
  80194. (p->len >= optlen));
  80195. /* Allocate memory for tcp_seg, and fill in fields. */
  80196. if ((seg = tcp_create_segment(pcb, p, flags, pcb->snd_lbb, optflags)) == NULL) {
  80197. 8020a18: 687b ldr r3, [r7, #4]
  80198. 8020a1a: 6dd9 ldr r1, [r3, #92] @ 0x5c
  80199. 8020a1c: 78fa ldrb r2, [r7, #3]
  80200. 8020a1e: 7dfb ldrb r3, [r7, #23]
  80201. 8020a20: 9300 str r3, [sp, #0]
  80202. 8020a22: 460b mov r3, r1
  80203. 8020a24: 68f9 ldr r1, [r7, #12]
  80204. 8020a26: 6878 ldr r0, [r7, #4]
  80205. 8020a28: f7ff f8b6 bl 801fb98 <tcp_create_segment>
  80206. 8020a2c: 60b8 str r0, [r7, #8]
  80207. 8020a2e: 68bb ldr r3, [r7, #8]
  80208. 8020a30: 2b00 cmp r3, #0
  80209. 8020a32: d109 bne.n 8020a48 <tcp_enqueue_flags+0xd0>
  80210. tcp_set_flags(pcb, TF_NAGLEMEMERR);
  80211. 8020a34: 687b ldr r3, [r7, #4]
  80212. 8020a36: 8b5b ldrh r3, [r3, #26]
  80213. 8020a38: f043 0380 orr.w r3, r3, #128 @ 0x80
  80214. 8020a3c: b29a uxth r2, r3
  80215. 8020a3e: 687b ldr r3, [r7, #4]
  80216. 8020a40: 835a strh r2, [r3, #26]
  80217. TCP_STATS_INC(tcp.memerr);
  80218. return ERR_MEM;
  80219. 8020a42: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  80220. 8020a46: e070 b.n 8020b2a <tcp_enqueue_flags+0x1b2>
  80221. }
  80222. LWIP_ASSERT("seg->tcphdr not aligned", ((mem_ptr_t)seg->tcphdr % LWIP_MIN(MEM_ALIGNMENT, 4)) == 0);
  80223. 8020a48: 68bb ldr r3, [r7, #8]
  80224. 8020a4a: 691b ldr r3, [r3, #16]
  80225. 8020a4c: f003 0303 and.w r3, r3, #3
  80226. 8020a50: 2b00 cmp r3, #0
  80227. 8020a52: d006 beq.n 8020a62 <tcp_enqueue_flags+0xea>
  80228. 8020a54: 4b37 ldr r3, [pc, #220] @ (8020b34 <tcp_enqueue_flags+0x1bc>)
  80229. 8020a56: f240 4242 movw r2, #1090 @ 0x442
  80230. 8020a5a: 493b ldr r1, [pc, #236] @ (8020b48 <tcp_enqueue_flags+0x1d0>)
  80231. 8020a5c: 4837 ldr r0, [pc, #220] @ (8020b3c <tcp_enqueue_flags+0x1c4>)
  80232. 8020a5e: f009 ff05 bl 802a86c <iprintf>
  80233. LWIP_ASSERT("tcp_enqueue_flags: invalid segment length", seg->len == 0);
  80234. 8020a62: 68bb ldr r3, [r7, #8]
  80235. 8020a64: 891b ldrh r3, [r3, #8]
  80236. 8020a66: 2b00 cmp r3, #0
  80237. 8020a68: d006 beq.n 8020a78 <tcp_enqueue_flags+0x100>
  80238. 8020a6a: 4b32 ldr r3, [pc, #200] @ (8020b34 <tcp_enqueue_flags+0x1bc>)
  80239. 8020a6c: f240 4243 movw r2, #1091 @ 0x443
  80240. 8020a70: 4936 ldr r1, [pc, #216] @ (8020b4c <tcp_enqueue_flags+0x1d4>)
  80241. 8020a72: 4832 ldr r0, [pc, #200] @ (8020b3c <tcp_enqueue_flags+0x1c4>)
  80242. 8020a74: f009 fefa bl 802a86c <iprintf>
  80243. lwip_ntohl(seg->tcphdr->seqno),
  80244. lwip_ntohl(seg->tcphdr->seqno) + TCP_TCPLEN(seg),
  80245. (u16_t)flags));
  80246. /* Now append seg to pcb->unsent queue */
  80247. if (pcb->unsent == NULL) {
  80248. 8020a78: 687b ldr r3, [r7, #4]
  80249. 8020a7a: 6edb ldr r3, [r3, #108] @ 0x6c
  80250. 8020a7c: 2b00 cmp r3, #0
  80251. 8020a7e: d103 bne.n 8020a88 <tcp_enqueue_flags+0x110>
  80252. pcb->unsent = seg;
  80253. 8020a80: 687b ldr r3, [r7, #4]
  80254. 8020a82: 68ba ldr r2, [r7, #8]
  80255. 8020a84: 66da str r2, [r3, #108] @ 0x6c
  80256. 8020a86: e00d b.n 8020aa4 <tcp_enqueue_flags+0x12c>
  80257. } else {
  80258. struct tcp_seg *useg;
  80259. for (useg = pcb->unsent; useg->next != NULL; useg = useg->next);
  80260. 8020a88: 687b ldr r3, [r7, #4]
  80261. 8020a8a: 6edb ldr r3, [r3, #108] @ 0x6c
  80262. 8020a8c: 613b str r3, [r7, #16]
  80263. 8020a8e: e002 b.n 8020a96 <tcp_enqueue_flags+0x11e>
  80264. 8020a90: 693b ldr r3, [r7, #16]
  80265. 8020a92: 681b ldr r3, [r3, #0]
  80266. 8020a94: 613b str r3, [r7, #16]
  80267. 8020a96: 693b ldr r3, [r7, #16]
  80268. 8020a98: 681b ldr r3, [r3, #0]
  80269. 8020a9a: 2b00 cmp r3, #0
  80270. 8020a9c: d1f8 bne.n 8020a90 <tcp_enqueue_flags+0x118>
  80271. useg->next = seg;
  80272. 8020a9e: 693b ldr r3, [r7, #16]
  80273. 8020aa0: 68ba ldr r2, [r7, #8]
  80274. 8020aa2: 601a str r2, [r3, #0]
  80275. }
  80276. #if TCP_OVERSIZE
  80277. /* The new unsent tail has no space */
  80278. pcb->unsent_oversize = 0;
  80279. 8020aa4: 687b ldr r3, [r7, #4]
  80280. 8020aa6: 2200 movs r2, #0
  80281. 8020aa8: f8a3 2068 strh.w r2, [r3, #104] @ 0x68
  80282. #endif /* TCP_OVERSIZE */
  80283. /* SYN and FIN bump the sequence number */
  80284. if ((flags & TCP_SYN) || (flags & TCP_FIN)) {
  80285. 8020aac: 78fb ldrb r3, [r7, #3]
  80286. 8020aae: f003 0302 and.w r3, r3, #2
  80287. 8020ab2: 2b00 cmp r3, #0
  80288. 8020ab4: d104 bne.n 8020ac0 <tcp_enqueue_flags+0x148>
  80289. 8020ab6: 78fb ldrb r3, [r7, #3]
  80290. 8020ab8: f003 0301 and.w r3, r3, #1
  80291. 8020abc: 2b00 cmp r3, #0
  80292. 8020abe: d004 beq.n 8020aca <tcp_enqueue_flags+0x152>
  80293. pcb->snd_lbb++;
  80294. 8020ac0: 687b ldr r3, [r7, #4]
  80295. 8020ac2: 6ddb ldr r3, [r3, #92] @ 0x5c
  80296. 8020ac4: 1c5a adds r2, r3, #1
  80297. 8020ac6: 687b ldr r3, [r7, #4]
  80298. 8020ac8: 65da str r2, [r3, #92] @ 0x5c
  80299. /* optlen does not influence snd_buf */
  80300. }
  80301. if (flags & TCP_FIN) {
  80302. 8020aca: 78fb ldrb r3, [r7, #3]
  80303. 8020acc: f003 0301 and.w r3, r3, #1
  80304. 8020ad0: 2b00 cmp r3, #0
  80305. 8020ad2: d006 beq.n 8020ae2 <tcp_enqueue_flags+0x16a>
  80306. tcp_set_flags(pcb, TF_FIN);
  80307. 8020ad4: 687b ldr r3, [r7, #4]
  80308. 8020ad6: 8b5b ldrh r3, [r3, #26]
  80309. 8020ad8: f043 0320 orr.w r3, r3, #32
  80310. 8020adc: b29a uxth r2, r3
  80311. 8020ade: 687b ldr r3, [r7, #4]
  80312. 8020ae0: 835a strh r2, [r3, #26]
  80313. }
  80314. /* update number of segments on the queues */
  80315. pcb->snd_queuelen += pbuf_clen(seg->p);
  80316. 8020ae2: 68bb ldr r3, [r7, #8]
  80317. 8020ae4: 685b ldr r3, [r3, #4]
  80318. 8020ae6: 4618 mov r0, r3
  80319. 8020ae8: f7fa fcd6 bl 801b498 <pbuf_clen>
  80320. 8020aec: 4603 mov r3, r0
  80321. 8020aee: 461a mov r2, r3
  80322. 8020af0: 687b ldr r3, [r7, #4]
  80323. 8020af2: f8b3 3066 ldrh.w r3, [r3, #102] @ 0x66
  80324. 8020af6: 4413 add r3, r2
  80325. 8020af8: b29a uxth r2, r3
  80326. 8020afa: 687b ldr r3, [r7, #4]
  80327. 8020afc: f8a3 2066 strh.w r2, [r3, #102] @ 0x66
  80328. LWIP_DEBUGF(TCP_QLEN_DEBUG, ("tcp_enqueue_flags: %"S16_F" (after enqueued)\n", pcb->snd_queuelen));
  80329. if (pcb->snd_queuelen != 0) {
  80330. 8020b00: 687b ldr r3, [r7, #4]
  80331. 8020b02: f8b3 3066 ldrh.w r3, [r3, #102] @ 0x66
  80332. 8020b06: 2b00 cmp r3, #0
  80333. 8020b08: d00e beq.n 8020b28 <tcp_enqueue_flags+0x1b0>
  80334. LWIP_ASSERT("tcp_enqueue_flags: invalid queue length",
  80335. 8020b0a: 687b ldr r3, [r7, #4]
  80336. 8020b0c: 6f1b ldr r3, [r3, #112] @ 0x70
  80337. 8020b0e: 2b00 cmp r3, #0
  80338. 8020b10: d10a bne.n 8020b28 <tcp_enqueue_flags+0x1b0>
  80339. 8020b12: 687b ldr r3, [r7, #4]
  80340. 8020b14: 6edb ldr r3, [r3, #108] @ 0x6c
  80341. 8020b16: 2b00 cmp r3, #0
  80342. 8020b18: d106 bne.n 8020b28 <tcp_enqueue_flags+0x1b0>
  80343. 8020b1a: 4b06 ldr r3, [pc, #24] @ (8020b34 <tcp_enqueue_flags+0x1bc>)
  80344. 8020b1c: f240 4265 movw r2, #1125 @ 0x465
  80345. 8020b20: 490b ldr r1, [pc, #44] @ (8020b50 <tcp_enqueue_flags+0x1d8>)
  80346. 8020b22: 4806 ldr r0, [pc, #24] @ (8020b3c <tcp_enqueue_flags+0x1c4>)
  80347. 8020b24: f009 fea2 bl 802a86c <iprintf>
  80348. pcb->unacked != NULL || pcb->unsent != NULL);
  80349. }
  80350. return ERR_OK;
  80351. 8020b28: 2300 movs r3, #0
  80352. }
  80353. 8020b2a: 4618 mov r0, r3
  80354. 8020b2c: 3718 adds r7, #24
  80355. 8020b2e: 46bd mov sp, r7
  80356. 8020b30: bd80 pop {r7, pc}
  80357. 8020b32: bf00 nop
  80358. 8020b34: 08030190 .word 0x08030190
  80359. 8020b38: 08030610 .word 0x08030610
  80360. 8020b3c: 080301e4 .word 0x080301e4
  80361. 8020b40: 08030668 .word 0x08030668
  80362. 8020b44: 08030688 .word 0x08030688
  80363. 8020b48: 080306c4 .word 0x080306c4
  80364. 8020b4c: 080306dc .word 0x080306dc
  80365. 8020b50: 08030708 .word 0x08030708
  80366. 08020b54 <tcp_output>:
  80367. * @return ERR_OK if data has been sent or nothing to send
  80368. * another err_t on error
  80369. */
  80370. err_t
  80371. tcp_output(struct tcp_pcb *pcb)
  80372. {
  80373. 8020b54: b5b0 push {r4, r5, r7, lr}
  80374. 8020b56: b08a sub sp, #40 @ 0x28
  80375. 8020b58: af00 add r7, sp, #0
  80376. 8020b5a: 6078 str r0, [r7, #4]
  80377. struct netif *netif;
  80378. #if TCP_CWND_DEBUG
  80379. s16_t i = 0;
  80380. #endif /* TCP_CWND_DEBUG */
  80381. LWIP_ASSERT_CORE_LOCKED();
  80382. 8020b5c: f7f0 fa5e bl 801101c <sys_check_core_locking>
  80383. LWIP_ASSERT("tcp_output: invalid pcb", pcb != NULL);
  80384. 8020b60: 687b ldr r3, [r7, #4]
  80385. 8020b62: 2b00 cmp r3, #0
  80386. 8020b64: d106 bne.n 8020b74 <tcp_output+0x20>
  80387. 8020b66: 4b8a ldr r3, [pc, #552] @ (8020d90 <tcp_output+0x23c>)
  80388. 8020b68: f240 42e1 movw r2, #1249 @ 0x4e1
  80389. 8020b6c: 4989 ldr r1, [pc, #548] @ (8020d94 <tcp_output+0x240>)
  80390. 8020b6e: 488a ldr r0, [pc, #552] @ (8020d98 <tcp_output+0x244>)
  80391. 8020b70: f009 fe7c bl 802a86c <iprintf>
  80392. /* pcb->state LISTEN not allowed here */
  80393. LWIP_ASSERT("don't call tcp_output for listen-pcbs",
  80394. 8020b74: 687b ldr r3, [r7, #4]
  80395. 8020b76: 7d1b ldrb r3, [r3, #20]
  80396. 8020b78: 2b01 cmp r3, #1
  80397. 8020b7a: d106 bne.n 8020b8a <tcp_output+0x36>
  80398. 8020b7c: 4b84 ldr r3, [pc, #528] @ (8020d90 <tcp_output+0x23c>)
  80399. 8020b7e: f240 42e3 movw r2, #1251 @ 0x4e3
  80400. 8020b82: 4986 ldr r1, [pc, #536] @ (8020d9c <tcp_output+0x248>)
  80401. 8020b84: 4884 ldr r0, [pc, #528] @ (8020d98 <tcp_output+0x244>)
  80402. 8020b86: f009 fe71 bl 802a86c <iprintf>
  80403. /* First, check if we are invoked by the TCP input processing
  80404. code. If so, we do not output anything. Instead, we rely on the
  80405. input processing code to call us when input processing is done
  80406. with. */
  80407. if (tcp_input_pcb == pcb) {
  80408. 8020b8a: 4b85 ldr r3, [pc, #532] @ (8020da0 <tcp_output+0x24c>)
  80409. 8020b8c: 681b ldr r3, [r3, #0]
  80410. 8020b8e: 687a ldr r2, [r7, #4]
  80411. 8020b90: 429a cmp r2, r3
  80412. 8020b92: d101 bne.n 8020b98 <tcp_output+0x44>
  80413. return ERR_OK;
  80414. 8020b94: 2300 movs r3, #0
  80415. 8020b96: e1d1 b.n 8020f3c <tcp_output+0x3e8>
  80416. }
  80417. wnd = LWIP_MIN(pcb->snd_wnd, pcb->cwnd);
  80418. 8020b98: 687b ldr r3, [r7, #4]
  80419. 8020b9a: f8b3 2048 ldrh.w r2, [r3, #72] @ 0x48
  80420. 8020b9e: 687b ldr r3, [r7, #4]
  80421. 8020ba0: f8b3 3060 ldrh.w r3, [r3, #96] @ 0x60
  80422. 8020ba4: 4293 cmp r3, r2
  80423. 8020ba6: bf28 it cs
  80424. 8020ba8: 4613 movcs r3, r2
  80425. 8020baa: b29b uxth r3, r3
  80426. 8020bac: 61bb str r3, [r7, #24]
  80427. seg = pcb->unsent;
  80428. 8020bae: 687b ldr r3, [r7, #4]
  80429. 8020bb0: 6edb ldr r3, [r3, #108] @ 0x6c
  80430. 8020bb2: 627b str r3, [r7, #36] @ 0x24
  80431. if (seg == NULL) {
  80432. 8020bb4: 6a7b ldr r3, [r7, #36] @ 0x24
  80433. 8020bb6: 2b00 cmp r3, #0
  80434. 8020bb8: d10b bne.n 8020bd2 <tcp_output+0x7e>
  80435. ", seg == NULL, ack %"U32_F"\n",
  80436. pcb->snd_wnd, pcb->cwnd, wnd, pcb->lastack));
  80437. /* If the TF_ACK_NOW flag is set and the ->unsent queue is empty, construct
  80438. * an empty ACK segment and send it. */
  80439. if (pcb->flags & TF_ACK_NOW) {
  80440. 8020bba: 687b ldr r3, [r7, #4]
  80441. 8020bbc: 8b5b ldrh r3, [r3, #26]
  80442. 8020bbe: f003 0302 and.w r3, r3, #2
  80443. 8020bc2: 2b00 cmp r3, #0
  80444. 8020bc4: f000 81ad beq.w 8020f22 <tcp_output+0x3ce>
  80445. return tcp_send_empty_ack(pcb);
  80446. 8020bc8: 6878 ldr r0, [r7, #4]
  80447. 8020bca: f000 fdd7 bl 802177c <tcp_send_empty_ack>
  80448. 8020bce: 4603 mov r3, r0
  80449. 8020bd0: e1b4 b.n 8020f3c <tcp_output+0x3e8>
  80450. pcb->snd_wnd, pcb->cwnd, wnd,
  80451. lwip_ntohl(seg->tcphdr->seqno) - pcb->lastack + seg->len,
  80452. lwip_ntohl(seg->tcphdr->seqno), pcb->lastack));
  80453. }
  80454. netif = tcp_route(pcb, &pcb->local_ip, &pcb->remote_ip);
  80455. 8020bd2: 6879 ldr r1, [r7, #4]
  80456. 8020bd4: 687b ldr r3, [r7, #4]
  80457. 8020bd6: 3304 adds r3, #4
  80458. 8020bd8: 461a mov r2, r3
  80459. 8020bda: 6878 ldr r0, [r7, #4]
  80460. 8020bdc: f7fe ffc0 bl 801fb60 <tcp_route>
  80461. 8020be0: 6178 str r0, [r7, #20]
  80462. if (netif == NULL) {
  80463. 8020be2: 697b ldr r3, [r7, #20]
  80464. 8020be4: 2b00 cmp r3, #0
  80465. 8020be6: d102 bne.n 8020bee <tcp_output+0x9a>
  80466. return ERR_RTE;
  80467. 8020be8: f06f 0303 mvn.w r3, #3
  80468. 8020bec: e1a6 b.n 8020f3c <tcp_output+0x3e8>
  80469. }
  80470. /* If we don't have a local IP address, we get one from netif */
  80471. if (ip_addr_isany(&pcb->local_ip)) {
  80472. 8020bee: 687b ldr r3, [r7, #4]
  80473. 8020bf0: 2b00 cmp r3, #0
  80474. 8020bf2: d003 beq.n 8020bfc <tcp_output+0xa8>
  80475. 8020bf4: 687b ldr r3, [r7, #4]
  80476. 8020bf6: 681b ldr r3, [r3, #0]
  80477. 8020bf8: 2b00 cmp r3, #0
  80478. 8020bfa: d111 bne.n 8020c20 <tcp_output+0xcc>
  80479. const ip_addr_t *local_ip = ip_netif_get_local_ip(netif, &pcb->remote_ip);
  80480. 8020bfc: 697b ldr r3, [r7, #20]
  80481. 8020bfe: 2b00 cmp r3, #0
  80482. 8020c00: d002 beq.n 8020c08 <tcp_output+0xb4>
  80483. 8020c02: 697b ldr r3, [r7, #20]
  80484. 8020c04: 3304 adds r3, #4
  80485. 8020c06: e000 b.n 8020c0a <tcp_output+0xb6>
  80486. 8020c08: 2300 movs r3, #0
  80487. 8020c0a: 613b str r3, [r7, #16]
  80488. if (local_ip == NULL) {
  80489. 8020c0c: 693b ldr r3, [r7, #16]
  80490. 8020c0e: 2b00 cmp r3, #0
  80491. 8020c10: d102 bne.n 8020c18 <tcp_output+0xc4>
  80492. return ERR_RTE;
  80493. 8020c12: f06f 0303 mvn.w r3, #3
  80494. 8020c16: e191 b.n 8020f3c <tcp_output+0x3e8>
  80495. }
  80496. ip_addr_copy(pcb->local_ip, *local_ip);
  80497. 8020c18: 693b ldr r3, [r7, #16]
  80498. 8020c1a: 681a ldr r2, [r3, #0]
  80499. 8020c1c: 687b ldr r3, [r7, #4]
  80500. 8020c1e: 601a str r2, [r3, #0]
  80501. }
  80502. /* Handle the current segment not fitting within the window */
  80503. if (lwip_ntohl(seg->tcphdr->seqno) - pcb->lastack + seg->len > wnd) {
  80504. 8020c20: 6a7b ldr r3, [r7, #36] @ 0x24
  80505. 8020c22: 691b ldr r3, [r3, #16]
  80506. 8020c24: 685b ldr r3, [r3, #4]
  80507. 8020c26: 4618 mov r0, r3
  80508. 8020c28: f7f8 fedb bl 80199e2 <lwip_htonl>
  80509. 8020c2c: 4602 mov r2, r0
  80510. 8020c2e: 687b ldr r3, [r7, #4]
  80511. 8020c30: 6c5b ldr r3, [r3, #68] @ 0x44
  80512. 8020c32: 1ad3 subs r3, r2, r3
  80513. 8020c34: 6a7a ldr r2, [r7, #36] @ 0x24
  80514. 8020c36: 8912 ldrh r2, [r2, #8]
  80515. 8020c38: 4413 add r3, r2
  80516. 8020c3a: 69ba ldr r2, [r7, #24]
  80517. 8020c3c: 429a cmp r2, r3
  80518. 8020c3e: d227 bcs.n 8020c90 <tcp_output+0x13c>
  80519. * within the remaining (could be 0) send window and RTO timer is not running (we
  80520. * have no in-flight data). If window is still too small after persist timer fires,
  80521. * then we split the segment. We don't consider the congestion window since a cwnd
  80522. * smaller than 1 SMSS implies in-flight data
  80523. */
  80524. if (wnd == pcb->snd_wnd && pcb->unacked == NULL && pcb->persist_backoff == 0) {
  80525. 8020c40: 687b ldr r3, [r7, #4]
  80526. 8020c42: f8b3 3060 ldrh.w r3, [r3, #96] @ 0x60
  80527. 8020c46: 461a mov r2, r3
  80528. 8020c48: 69bb ldr r3, [r7, #24]
  80529. 8020c4a: 4293 cmp r3, r2
  80530. 8020c4c: d114 bne.n 8020c78 <tcp_output+0x124>
  80531. 8020c4e: 687b ldr r3, [r7, #4]
  80532. 8020c50: 6f1b ldr r3, [r3, #112] @ 0x70
  80533. 8020c52: 2b00 cmp r3, #0
  80534. 8020c54: d110 bne.n 8020c78 <tcp_output+0x124>
  80535. 8020c56: 687b ldr r3, [r7, #4]
  80536. 8020c58: f893 3099 ldrb.w r3, [r3, #153] @ 0x99
  80537. 8020c5c: 2b00 cmp r3, #0
  80538. 8020c5e: d10b bne.n 8020c78 <tcp_output+0x124>
  80539. pcb->persist_cnt = 0;
  80540. 8020c60: 687b ldr r3, [r7, #4]
  80541. 8020c62: 2200 movs r2, #0
  80542. 8020c64: f883 2098 strb.w r2, [r3, #152] @ 0x98
  80543. pcb->persist_backoff = 1;
  80544. 8020c68: 687b ldr r3, [r7, #4]
  80545. 8020c6a: 2201 movs r2, #1
  80546. 8020c6c: f883 2099 strb.w r2, [r3, #153] @ 0x99
  80547. pcb->persist_probe = 0;
  80548. 8020c70: 687b ldr r3, [r7, #4]
  80549. 8020c72: 2200 movs r2, #0
  80550. 8020c74: f883 209a strb.w r2, [r3, #154] @ 0x9a
  80551. }
  80552. /* We need an ACK, but can't send data now, so send an empty ACK */
  80553. if (pcb->flags & TF_ACK_NOW) {
  80554. 8020c78: 687b ldr r3, [r7, #4]
  80555. 8020c7a: 8b5b ldrh r3, [r3, #26]
  80556. 8020c7c: f003 0302 and.w r3, r3, #2
  80557. 8020c80: 2b00 cmp r3, #0
  80558. 8020c82: f000 8150 beq.w 8020f26 <tcp_output+0x3d2>
  80559. return tcp_send_empty_ack(pcb);
  80560. 8020c86: 6878 ldr r0, [r7, #4]
  80561. 8020c88: f000 fd78 bl 802177c <tcp_send_empty_ack>
  80562. 8020c8c: 4603 mov r3, r0
  80563. 8020c8e: e155 b.n 8020f3c <tcp_output+0x3e8>
  80564. }
  80565. goto output_done;
  80566. }
  80567. /* Stop persist timer, above conditions are not active */
  80568. pcb->persist_backoff = 0;
  80569. 8020c90: 687b ldr r3, [r7, #4]
  80570. 8020c92: 2200 movs r2, #0
  80571. 8020c94: f883 2099 strb.w r2, [r3, #153] @ 0x99
  80572. /* useg should point to last segment on unacked queue */
  80573. useg = pcb->unacked;
  80574. 8020c98: 687b ldr r3, [r7, #4]
  80575. 8020c9a: 6f1b ldr r3, [r3, #112] @ 0x70
  80576. 8020c9c: 623b str r3, [r7, #32]
  80577. if (useg != NULL) {
  80578. 8020c9e: 6a3b ldr r3, [r7, #32]
  80579. 8020ca0: 2b00 cmp r3, #0
  80580. 8020ca2: f000 811f beq.w 8020ee4 <tcp_output+0x390>
  80581. for (; useg->next != NULL; useg = useg->next);
  80582. 8020ca6: e002 b.n 8020cae <tcp_output+0x15a>
  80583. 8020ca8: 6a3b ldr r3, [r7, #32]
  80584. 8020caa: 681b ldr r3, [r3, #0]
  80585. 8020cac: 623b str r3, [r7, #32]
  80586. 8020cae: 6a3b ldr r3, [r7, #32]
  80587. 8020cb0: 681b ldr r3, [r3, #0]
  80588. 8020cb2: 2b00 cmp r3, #0
  80589. 8020cb4: d1f8 bne.n 8020ca8 <tcp_output+0x154>
  80590. }
  80591. /* data available and window allows it to be sent? */
  80592. while (seg != NULL &&
  80593. 8020cb6: e115 b.n 8020ee4 <tcp_output+0x390>
  80594. lwip_ntohl(seg->tcphdr->seqno) - pcb->lastack + seg->len <= wnd) {
  80595. LWIP_ASSERT("RST not expected here!",
  80596. 8020cb8: 6a7b ldr r3, [r7, #36] @ 0x24
  80597. 8020cba: 691b ldr r3, [r3, #16]
  80598. 8020cbc: 899b ldrh r3, [r3, #12]
  80599. 8020cbe: b29b uxth r3, r3
  80600. 8020cc0: 4618 mov r0, r3
  80601. 8020cc2: f7f8 fe79 bl 80199b8 <lwip_htons>
  80602. 8020cc6: 4603 mov r3, r0
  80603. 8020cc8: b2db uxtb r3, r3
  80604. 8020cca: f003 0304 and.w r3, r3, #4
  80605. 8020cce: 2b00 cmp r3, #0
  80606. 8020cd0: d006 beq.n 8020ce0 <tcp_output+0x18c>
  80607. 8020cd2: 4b2f ldr r3, [pc, #188] @ (8020d90 <tcp_output+0x23c>)
  80608. 8020cd4: f240 5236 movw r2, #1334 @ 0x536
  80609. 8020cd8: 4932 ldr r1, [pc, #200] @ (8020da4 <tcp_output+0x250>)
  80610. 8020cda: 482f ldr r0, [pc, #188] @ (8020d98 <tcp_output+0x244>)
  80611. 8020cdc: f009 fdc6 bl 802a86c <iprintf>
  80612. * - if tcp_write had a memory error before (prevent delayed ACK timeout) or
  80613. * - if FIN was already enqueued for this PCB (SYN is always alone in a segment -
  80614. * either seg->next != NULL or pcb->unacked == NULL;
  80615. * RST is no sent using tcp_write/tcp_output.
  80616. */
  80617. if ((tcp_do_output_nagle(pcb) == 0) &&
  80618. 8020ce0: 687b ldr r3, [r7, #4]
  80619. 8020ce2: 6f1b ldr r3, [r3, #112] @ 0x70
  80620. 8020ce4: 2b00 cmp r3, #0
  80621. 8020ce6: d01f beq.n 8020d28 <tcp_output+0x1d4>
  80622. 8020ce8: 687b ldr r3, [r7, #4]
  80623. 8020cea: 8b5b ldrh r3, [r3, #26]
  80624. 8020cec: f003 0344 and.w r3, r3, #68 @ 0x44
  80625. 8020cf0: 2b00 cmp r3, #0
  80626. 8020cf2: d119 bne.n 8020d28 <tcp_output+0x1d4>
  80627. 8020cf4: 687b ldr r3, [r7, #4]
  80628. 8020cf6: 6edb ldr r3, [r3, #108] @ 0x6c
  80629. 8020cf8: 2b00 cmp r3, #0
  80630. 8020cfa: d00b beq.n 8020d14 <tcp_output+0x1c0>
  80631. 8020cfc: 687b ldr r3, [r7, #4]
  80632. 8020cfe: 6edb ldr r3, [r3, #108] @ 0x6c
  80633. 8020d00: 681b ldr r3, [r3, #0]
  80634. 8020d02: 2b00 cmp r3, #0
  80635. 8020d04: d110 bne.n 8020d28 <tcp_output+0x1d4>
  80636. 8020d06: 687b ldr r3, [r7, #4]
  80637. 8020d08: 6edb ldr r3, [r3, #108] @ 0x6c
  80638. 8020d0a: 891a ldrh r2, [r3, #8]
  80639. 8020d0c: 687b ldr r3, [r7, #4]
  80640. 8020d0e: 8e5b ldrh r3, [r3, #50] @ 0x32
  80641. 8020d10: 429a cmp r2, r3
  80642. 8020d12: d209 bcs.n 8020d28 <tcp_output+0x1d4>
  80643. 8020d14: 687b ldr r3, [r7, #4]
  80644. 8020d16: f8b3 3064 ldrh.w r3, [r3, #100] @ 0x64
  80645. 8020d1a: 2b00 cmp r3, #0
  80646. 8020d1c: d004 beq.n 8020d28 <tcp_output+0x1d4>
  80647. 8020d1e: 687b ldr r3, [r7, #4]
  80648. 8020d20: f8b3 3066 ldrh.w r3, [r3, #102] @ 0x66
  80649. 8020d24: 2b0f cmp r3, #15
  80650. 8020d26: d901 bls.n 8020d2c <tcp_output+0x1d8>
  80651. 8020d28: 2301 movs r3, #1
  80652. 8020d2a: e000 b.n 8020d2e <tcp_output+0x1da>
  80653. 8020d2c: 2300 movs r3, #0
  80654. 8020d2e: 2b00 cmp r3, #0
  80655. 8020d30: d106 bne.n 8020d40 <tcp_output+0x1ec>
  80656. ((pcb->flags & (TF_NAGLEMEMERR | TF_FIN)) == 0)) {
  80657. 8020d32: 687b ldr r3, [r7, #4]
  80658. 8020d34: 8b5b ldrh r3, [r3, #26]
  80659. 8020d36: f003 03a0 and.w r3, r3, #160 @ 0xa0
  80660. if ((tcp_do_output_nagle(pcb) == 0) &&
  80661. 8020d3a: 2b00 cmp r3, #0
  80662. 8020d3c: f000 80e7 beq.w 8020f0e <tcp_output+0x3ba>
  80663. pcb->lastack,
  80664. lwip_ntohl(seg->tcphdr->seqno), pcb->lastack, i));
  80665. ++i;
  80666. #endif /* TCP_CWND_DEBUG */
  80667. if (pcb->state != SYN_SENT) {
  80668. 8020d40: 687b ldr r3, [r7, #4]
  80669. 8020d42: 7d1b ldrb r3, [r3, #20]
  80670. 8020d44: 2b02 cmp r3, #2
  80671. 8020d46: d00d beq.n 8020d64 <tcp_output+0x210>
  80672. TCPH_SET_FLAG(seg->tcphdr, TCP_ACK);
  80673. 8020d48: 6a7b ldr r3, [r7, #36] @ 0x24
  80674. 8020d4a: 691b ldr r3, [r3, #16]
  80675. 8020d4c: 899b ldrh r3, [r3, #12]
  80676. 8020d4e: b29c uxth r4, r3
  80677. 8020d50: 2010 movs r0, #16
  80678. 8020d52: f7f8 fe31 bl 80199b8 <lwip_htons>
  80679. 8020d56: 4603 mov r3, r0
  80680. 8020d58: 461a mov r2, r3
  80681. 8020d5a: 6a7b ldr r3, [r7, #36] @ 0x24
  80682. 8020d5c: 691b ldr r3, [r3, #16]
  80683. 8020d5e: 4322 orrs r2, r4
  80684. 8020d60: b292 uxth r2, r2
  80685. 8020d62: 819a strh r2, [r3, #12]
  80686. }
  80687. err = tcp_output_segment(seg, pcb, netif);
  80688. 8020d64: 697a ldr r2, [r7, #20]
  80689. 8020d66: 6879 ldr r1, [r7, #4]
  80690. 8020d68: 6a78 ldr r0, [r7, #36] @ 0x24
  80691. 8020d6a: f000 f90b bl 8020f84 <tcp_output_segment>
  80692. 8020d6e: 4603 mov r3, r0
  80693. 8020d70: 73fb strb r3, [r7, #15]
  80694. if (err != ERR_OK) {
  80695. 8020d72: f997 300f ldrsb.w r3, [r7, #15]
  80696. 8020d76: 2b00 cmp r3, #0
  80697. 8020d78: d016 beq.n 8020da8 <tcp_output+0x254>
  80698. /* segment could not be sent, for whatever reason */
  80699. tcp_set_flags(pcb, TF_NAGLEMEMERR);
  80700. 8020d7a: 687b ldr r3, [r7, #4]
  80701. 8020d7c: 8b5b ldrh r3, [r3, #26]
  80702. 8020d7e: f043 0380 orr.w r3, r3, #128 @ 0x80
  80703. 8020d82: b29a uxth r2, r3
  80704. 8020d84: 687b ldr r3, [r7, #4]
  80705. 8020d86: 835a strh r2, [r3, #26]
  80706. return err;
  80707. 8020d88: f997 300f ldrsb.w r3, [r7, #15]
  80708. 8020d8c: e0d6 b.n 8020f3c <tcp_output+0x3e8>
  80709. 8020d8e: bf00 nop
  80710. 8020d90: 08030190 .word 0x08030190
  80711. 8020d94: 08030730 .word 0x08030730
  80712. 8020d98: 080301e4 .word 0x080301e4
  80713. 8020d9c: 08030748 .word 0x08030748
  80714. 8020da0: 2402afb8 .word 0x2402afb8
  80715. 8020da4: 08030770 .word 0x08030770
  80716. }
  80717. #if TCP_OVERSIZE_DBGCHECK
  80718. seg->oversize_left = 0;
  80719. 8020da8: 6a7b ldr r3, [r7, #36] @ 0x24
  80720. 8020daa: 2200 movs r2, #0
  80721. 8020dac: 815a strh r2, [r3, #10]
  80722. #endif /* TCP_OVERSIZE_DBGCHECK */
  80723. pcb->unsent = seg->next;
  80724. 8020dae: 6a7b ldr r3, [r7, #36] @ 0x24
  80725. 8020db0: 681a ldr r2, [r3, #0]
  80726. 8020db2: 687b ldr r3, [r7, #4]
  80727. 8020db4: 66da str r2, [r3, #108] @ 0x6c
  80728. if (pcb->state != SYN_SENT) {
  80729. 8020db6: 687b ldr r3, [r7, #4]
  80730. 8020db8: 7d1b ldrb r3, [r3, #20]
  80731. 8020dba: 2b02 cmp r3, #2
  80732. 8020dbc: d006 beq.n 8020dcc <tcp_output+0x278>
  80733. tcp_clear_flags(pcb, TF_ACK_DELAY | TF_ACK_NOW);
  80734. 8020dbe: 687b ldr r3, [r7, #4]
  80735. 8020dc0: 8b5b ldrh r3, [r3, #26]
  80736. 8020dc2: f023 0303 bic.w r3, r3, #3
  80737. 8020dc6: b29a uxth r2, r3
  80738. 8020dc8: 687b ldr r3, [r7, #4]
  80739. 8020dca: 835a strh r2, [r3, #26]
  80740. }
  80741. snd_nxt = lwip_ntohl(seg->tcphdr->seqno) + TCP_TCPLEN(seg);
  80742. 8020dcc: 6a7b ldr r3, [r7, #36] @ 0x24
  80743. 8020dce: 691b ldr r3, [r3, #16]
  80744. 8020dd0: 685b ldr r3, [r3, #4]
  80745. 8020dd2: 4618 mov r0, r3
  80746. 8020dd4: f7f8 fe05 bl 80199e2 <lwip_htonl>
  80747. 8020dd8: 4604 mov r4, r0
  80748. 8020dda: 6a7b ldr r3, [r7, #36] @ 0x24
  80749. 8020ddc: 891b ldrh r3, [r3, #8]
  80750. 8020dde: 461d mov r5, r3
  80751. 8020de0: 6a7b ldr r3, [r7, #36] @ 0x24
  80752. 8020de2: 691b ldr r3, [r3, #16]
  80753. 8020de4: 899b ldrh r3, [r3, #12]
  80754. 8020de6: b29b uxth r3, r3
  80755. 8020de8: 4618 mov r0, r3
  80756. 8020dea: f7f8 fde5 bl 80199b8 <lwip_htons>
  80757. 8020dee: 4603 mov r3, r0
  80758. 8020df0: b2db uxtb r3, r3
  80759. 8020df2: f003 0303 and.w r3, r3, #3
  80760. 8020df6: 2b00 cmp r3, #0
  80761. 8020df8: d001 beq.n 8020dfe <tcp_output+0x2aa>
  80762. 8020dfa: 2301 movs r3, #1
  80763. 8020dfc: e000 b.n 8020e00 <tcp_output+0x2ac>
  80764. 8020dfe: 2300 movs r3, #0
  80765. 8020e00: 442b add r3, r5
  80766. 8020e02: 4423 add r3, r4
  80767. 8020e04: 60bb str r3, [r7, #8]
  80768. if (TCP_SEQ_LT(pcb->snd_nxt, snd_nxt)) {
  80769. 8020e06: 687b ldr r3, [r7, #4]
  80770. 8020e08: 6d1a ldr r2, [r3, #80] @ 0x50
  80771. 8020e0a: 68bb ldr r3, [r7, #8]
  80772. 8020e0c: 1ad3 subs r3, r2, r3
  80773. 8020e0e: 2b00 cmp r3, #0
  80774. 8020e10: da02 bge.n 8020e18 <tcp_output+0x2c4>
  80775. pcb->snd_nxt = snd_nxt;
  80776. 8020e12: 687b ldr r3, [r7, #4]
  80777. 8020e14: 68ba ldr r2, [r7, #8]
  80778. 8020e16: 651a str r2, [r3, #80] @ 0x50
  80779. }
  80780. /* put segment on unacknowledged list if length > 0 */
  80781. if (TCP_TCPLEN(seg) > 0) {
  80782. 8020e18: 6a7b ldr r3, [r7, #36] @ 0x24
  80783. 8020e1a: 891b ldrh r3, [r3, #8]
  80784. 8020e1c: 461c mov r4, r3
  80785. 8020e1e: 6a7b ldr r3, [r7, #36] @ 0x24
  80786. 8020e20: 691b ldr r3, [r3, #16]
  80787. 8020e22: 899b ldrh r3, [r3, #12]
  80788. 8020e24: b29b uxth r3, r3
  80789. 8020e26: 4618 mov r0, r3
  80790. 8020e28: f7f8 fdc6 bl 80199b8 <lwip_htons>
  80791. 8020e2c: 4603 mov r3, r0
  80792. 8020e2e: b2db uxtb r3, r3
  80793. 8020e30: f003 0303 and.w r3, r3, #3
  80794. 8020e34: 2b00 cmp r3, #0
  80795. 8020e36: d001 beq.n 8020e3c <tcp_output+0x2e8>
  80796. 8020e38: 2301 movs r3, #1
  80797. 8020e3a: e000 b.n 8020e3e <tcp_output+0x2ea>
  80798. 8020e3c: 2300 movs r3, #0
  80799. 8020e3e: 4423 add r3, r4
  80800. 8020e40: 2b00 cmp r3, #0
  80801. 8020e42: d049 beq.n 8020ed8 <tcp_output+0x384>
  80802. seg->next = NULL;
  80803. 8020e44: 6a7b ldr r3, [r7, #36] @ 0x24
  80804. 8020e46: 2200 movs r2, #0
  80805. 8020e48: 601a str r2, [r3, #0]
  80806. /* unacked list is empty? */
  80807. if (pcb->unacked == NULL) {
  80808. 8020e4a: 687b ldr r3, [r7, #4]
  80809. 8020e4c: 6f1b ldr r3, [r3, #112] @ 0x70
  80810. 8020e4e: 2b00 cmp r3, #0
  80811. 8020e50: d105 bne.n 8020e5e <tcp_output+0x30a>
  80812. pcb->unacked = seg;
  80813. 8020e52: 687b ldr r3, [r7, #4]
  80814. 8020e54: 6a7a ldr r2, [r7, #36] @ 0x24
  80815. 8020e56: 671a str r2, [r3, #112] @ 0x70
  80816. useg = seg;
  80817. 8020e58: 6a7b ldr r3, [r7, #36] @ 0x24
  80818. 8020e5a: 623b str r3, [r7, #32]
  80819. 8020e5c: e03f b.n 8020ede <tcp_output+0x38a>
  80820. /* unacked list is not empty? */
  80821. } else {
  80822. /* In the case of fast retransmit, the packet should not go to the tail
  80823. * of the unacked queue, but rather somewhere before it. We need to check for
  80824. * this case. -STJ Jul 27, 2004 */
  80825. if (TCP_SEQ_LT(lwip_ntohl(seg->tcphdr->seqno), lwip_ntohl(useg->tcphdr->seqno))) {
  80826. 8020e5e: 6a7b ldr r3, [r7, #36] @ 0x24
  80827. 8020e60: 691b ldr r3, [r3, #16]
  80828. 8020e62: 685b ldr r3, [r3, #4]
  80829. 8020e64: 4618 mov r0, r3
  80830. 8020e66: f7f8 fdbc bl 80199e2 <lwip_htonl>
  80831. 8020e6a: 4604 mov r4, r0
  80832. 8020e6c: 6a3b ldr r3, [r7, #32]
  80833. 8020e6e: 691b ldr r3, [r3, #16]
  80834. 8020e70: 685b ldr r3, [r3, #4]
  80835. 8020e72: 4618 mov r0, r3
  80836. 8020e74: f7f8 fdb5 bl 80199e2 <lwip_htonl>
  80837. 8020e78: 4603 mov r3, r0
  80838. 8020e7a: 1ae3 subs r3, r4, r3
  80839. 8020e7c: 2b00 cmp r3, #0
  80840. 8020e7e: da24 bge.n 8020eca <tcp_output+0x376>
  80841. /* add segment to before tail of unacked list, keeping the list sorted */
  80842. struct tcp_seg **cur_seg = &(pcb->unacked);
  80843. 8020e80: 687b ldr r3, [r7, #4]
  80844. 8020e82: 3370 adds r3, #112 @ 0x70
  80845. 8020e84: 61fb str r3, [r7, #28]
  80846. while (*cur_seg &&
  80847. 8020e86: e002 b.n 8020e8e <tcp_output+0x33a>
  80848. TCP_SEQ_LT(lwip_ntohl((*cur_seg)->tcphdr->seqno), lwip_ntohl(seg->tcphdr->seqno))) {
  80849. cur_seg = &((*cur_seg)->next );
  80850. 8020e88: 69fb ldr r3, [r7, #28]
  80851. 8020e8a: 681b ldr r3, [r3, #0]
  80852. 8020e8c: 61fb str r3, [r7, #28]
  80853. while (*cur_seg &&
  80854. 8020e8e: 69fb ldr r3, [r7, #28]
  80855. 8020e90: 681b ldr r3, [r3, #0]
  80856. 8020e92: 2b00 cmp r3, #0
  80857. 8020e94: d011 beq.n 8020eba <tcp_output+0x366>
  80858. TCP_SEQ_LT(lwip_ntohl((*cur_seg)->tcphdr->seqno), lwip_ntohl(seg->tcphdr->seqno))) {
  80859. 8020e96: 69fb ldr r3, [r7, #28]
  80860. 8020e98: 681b ldr r3, [r3, #0]
  80861. 8020e9a: 691b ldr r3, [r3, #16]
  80862. 8020e9c: 685b ldr r3, [r3, #4]
  80863. 8020e9e: 4618 mov r0, r3
  80864. 8020ea0: f7f8 fd9f bl 80199e2 <lwip_htonl>
  80865. 8020ea4: 4604 mov r4, r0
  80866. 8020ea6: 6a7b ldr r3, [r7, #36] @ 0x24
  80867. 8020ea8: 691b ldr r3, [r3, #16]
  80868. 8020eaa: 685b ldr r3, [r3, #4]
  80869. 8020eac: 4618 mov r0, r3
  80870. 8020eae: f7f8 fd98 bl 80199e2 <lwip_htonl>
  80871. 8020eb2: 4603 mov r3, r0
  80872. 8020eb4: 1ae3 subs r3, r4, r3
  80873. while (*cur_seg &&
  80874. 8020eb6: 2b00 cmp r3, #0
  80875. 8020eb8: dbe6 blt.n 8020e88 <tcp_output+0x334>
  80876. }
  80877. seg->next = (*cur_seg);
  80878. 8020eba: 69fb ldr r3, [r7, #28]
  80879. 8020ebc: 681a ldr r2, [r3, #0]
  80880. 8020ebe: 6a7b ldr r3, [r7, #36] @ 0x24
  80881. 8020ec0: 601a str r2, [r3, #0]
  80882. (*cur_seg) = seg;
  80883. 8020ec2: 69fb ldr r3, [r7, #28]
  80884. 8020ec4: 6a7a ldr r2, [r7, #36] @ 0x24
  80885. 8020ec6: 601a str r2, [r3, #0]
  80886. 8020ec8: e009 b.n 8020ede <tcp_output+0x38a>
  80887. } else {
  80888. /* add segment to tail of unacked list */
  80889. useg->next = seg;
  80890. 8020eca: 6a3b ldr r3, [r7, #32]
  80891. 8020ecc: 6a7a ldr r2, [r7, #36] @ 0x24
  80892. 8020ece: 601a str r2, [r3, #0]
  80893. useg = useg->next;
  80894. 8020ed0: 6a3b ldr r3, [r7, #32]
  80895. 8020ed2: 681b ldr r3, [r3, #0]
  80896. 8020ed4: 623b str r3, [r7, #32]
  80897. 8020ed6: e002 b.n 8020ede <tcp_output+0x38a>
  80898. }
  80899. }
  80900. /* do not queue empty segments on the unacked list */
  80901. } else {
  80902. tcp_seg_free(seg);
  80903. 8020ed8: 6a78 ldr r0, [r7, #36] @ 0x24
  80904. 8020eda: f7fb fea8 bl 801cc2e <tcp_seg_free>
  80905. }
  80906. seg = pcb->unsent;
  80907. 8020ede: 687b ldr r3, [r7, #4]
  80908. 8020ee0: 6edb ldr r3, [r3, #108] @ 0x6c
  80909. 8020ee2: 627b str r3, [r7, #36] @ 0x24
  80910. while (seg != NULL &&
  80911. 8020ee4: 6a7b ldr r3, [r7, #36] @ 0x24
  80912. 8020ee6: 2b00 cmp r3, #0
  80913. 8020ee8: d012 beq.n 8020f10 <tcp_output+0x3bc>
  80914. lwip_ntohl(seg->tcphdr->seqno) - pcb->lastack + seg->len <= wnd) {
  80915. 8020eea: 6a7b ldr r3, [r7, #36] @ 0x24
  80916. 8020eec: 691b ldr r3, [r3, #16]
  80917. 8020eee: 685b ldr r3, [r3, #4]
  80918. 8020ef0: 4618 mov r0, r3
  80919. 8020ef2: f7f8 fd76 bl 80199e2 <lwip_htonl>
  80920. 8020ef6: 4602 mov r2, r0
  80921. 8020ef8: 687b ldr r3, [r7, #4]
  80922. 8020efa: 6c5b ldr r3, [r3, #68] @ 0x44
  80923. 8020efc: 1ad3 subs r3, r2, r3
  80924. 8020efe: 6a7a ldr r2, [r7, #36] @ 0x24
  80925. 8020f00: 8912 ldrh r2, [r2, #8]
  80926. 8020f02: 4413 add r3, r2
  80927. while (seg != NULL &&
  80928. 8020f04: 69ba ldr r2, [r7, #24]
  80929. 8020f06: 429a cmp r2, r3
  80930. 8020f08: f4bf aed6 bcs.w 8020cb8 <tcp_output+0x164>
  80931. 8020f0c: e000 b.n 8020f10 <tcp_output+0x3bc>
  80932. break;
  80933. 8020f0e: bf00 nop
  80934. }
  80935. #if TCP_OVERSIZE
  80936. if (pcb->unsent == NULL) {
  80937. 8020f10: 687b ldr r3, [r7, #4]
  80938. 8020f12: 6edb ldr r3, [r3, #108] @ 0x6c
  80939. 8020f14: 2b00 cmp r3, #0
  80940. 8020f16: d108 bne.n 8020f2a <tcp_output+0x3d6>
  80941. /* last unsent has been removed, reset unsent_oversize */
  80942. pcb->unsent_oversize = 0;
  80943. 8020f18: 687b ldr r3, [r7, #4]
  80944. 8020f1a: 2200 movs r2, #0
  80945. 8020f1c: f8a3 2068 strh.w r2, [r3, #104] @ 0x68
  80946. 8020f20: e004 b.n 8020f2c <tcp_output+0x3d8>
  80947. goto output_done;
  80948. 8020f22: bf00 nop
  80949. 8020f24: e002 b.n 8020f2c <tcp_output+0x3d8>
  80950. goto output_done;
  80951. 8020f26: bf00 nop
  80952. 8020f28: e000 b.n 8020f2c <tcp_output+0x3d8>
  80953. }
  80954. #endif /* TCP_OVERSIZE */
  80955. output_done:
  80956. 8020f2a: bf00 nop
  80957. tcp_clear_flags(pcb, TF_NAGLEMEMERR);
  80958. 8020f2c: 687b ldr r3, [r7, #4]
  80959. 8020f2e: 8b5b ldrh r3, [r3, #26]
  80960. 8020f30: f023 0380 bic.w r3, r3, #128 @ 0x80
  80961. 8020f34: b29a uxth r2, r3
  80962. 8020f36: 687b ldr r3, [r7, #4]
  80963. 8020f38: 835a strh r2, [r3, #26]
  80964. return ERR_OK;
  80965. 8020f3a: 2300 movs r3, #0
  80966. }
  80967. 8020f3c: 4618 mov r0, r3
  80968. 8020f3e: 3728 adds r7, #40 @ 0x28
  80969. 8020f40: 46bd mov sp, r7
  80970. 8020f42: bdb0 pop {r4, r5, r7, pc}
  80971. 08020f44 <tcp_output_segment_busy>:
  80972. * @arg seg the tcp segment to check
  80973. * @return 1 if ref != 1, 0 if ref == 1
  80974. */
  80975. static int
  80976. tcp_output_segment_busy(const struct tcp_seg *seg)
  80977. {
  80978. 8020f44: b580 push {r7, lr}
  80979. 8020f46: b082 sub sp, #8
  80980. 8020f48: af00 add r7, sp, #0
  80981. 8020f4a: 6078 str r0, [r7, #4]
  80982. LWIP_ASSERT("tcp_output_segment_busy: invalid seg", seg != NULL);
  80983. 8020f4c: 687b ldr r3, [r7, #4]
  80984. 8020f4e: 2b00 cmp r3, #0
  80985. 8020f50: d106 bne.n 8020f60 <tcp_output_segment_busy+0x1c>
  80986. 8020f52: 4b09 ldr r3, [pc, #36] @ (8020f78 <tcp_output_segment_busy+0x34>)
  80987. 8020f54: f240 529a movw r2, #1434 @ 0x59a
  80988. 8020f58: 4908 ldr r1, [pc, #32] @ (8020f7c <tcp_output_segment_busy+0x38>)
  80989. 8020f5a: 4809 ldr r0, [pc, #36] @ (8020f80 <tcp_output_segment_busy+0x3c>)
  80990. 8020f5c: f009 fc86 bl 802a86c <iprintf>
  80991. /* We only need to check the first pbuf here:
  80992. If a pbuf is queued for transmission, a driver calls pbuf_ref(),
  80993. which only changes the ref count of the first pbuf */
  80994. if (seg->p->ref != 1) {
  80995. 8020f60: 687b ldr r3, [r7, #4]
  80996. 8020f62: 685b ldr r3, [r3, #4]
  80997. 8020f64: 7b9b ldrb r3, [r3, #14]
  80998. 8020f66: 2b01 cmp r3, #1
  80999. 8020f68: d001 beq.n 8020f6e <tcp_output_segment_busy+0x2a>
  81000. /* other reference found */
  81001. return 1;
  81002. 8020f6a: 2301 movs r3, #1
  81003. 8020f6c: e000 b.n 8020f70 <tcp_output_segment_busy+0x2c>
  81004. }
  81005. /* no other references found */
  81006. return 0;
  81007. 8020f6e: 2300 movs r3, #0
  81008. }
  81009. 8020f70: 4618 mov r0, r3
  81010. 8020f72: 3708 adds r7, #8
  81011. 8020f74: 46bd mov sp, r7
  81012. 8020f76: bd80 pop {r7, pc}
  81013. 8020f78: 08030190 .word 0x08030190
  81014. 8020f7c: 08030788 .word 0x08030788
  81015. 8020f80: 080301e4 .word 0x080301e4
  81016. 08020f84 <tcp_output_segment>:
  81017. * @param pcb the tcp_pcb for the TCP connection used to send the segment
  81018. * @param netif the netif used to send the segment
  81019. */
  81020. static err_t
  81021. tcp_output_segment(struct tcp_seg *seg, struct tcp_pcb *pcb, struct netif *netif)
  81022. {
  81023. 8020f84: b5b0 push {r4, r5, r7, lr}
  81024. 8020f86: b08c sub sp, #48 @ 0x30
  81025. 8020f88: af04 add r7, sp, #16
  81026. 8020f8a: 60f8 str r0, [r7, #12]
  81027. 8020f8c: 60b9 str r1, [r7, #8]
  81028. 8020f8e: 607a str r2, [r7, #4]
  81029. u32_t *opts;
  81030. #if TCP_CHECKSUM_ON_COPY
  81031. int seg_chksum_was_swapped = 0;
  81032. #endif
  81033. LWIP_ASSERT("tcp_output_segment: invalid seg", seg != NULL);
  81034. 8020f90: 68fb ldr r3, [r7, #12]
  81035. 8020f92: 2b00 cmp r3, #0
  81036. 8020f94: d106 bne.n 8020fa4 <tcp_output_segment+0x20>
  81037. 8020f96: 4b64 ldr r3, [pc, #400] @ (8021128 <tcp_output_segment+0x1a4>)
  81038. 8020f98: f44f 62b7 mov.w r2, #1464 @ 0x5b8
  81039. 8020f9c: 4963 ldr r1, [pc, #396] @ (802112c <tcp_output_segment+0x1a8>)
  81040. 8020f9e: 4864 ldr r0, [pc, #400] @ (8021130 <tcp_output_segment+0x1ac>)
  81041. 8020fa0: f009 fc64 bl 802a86c <iprintf>
  81042. LWIP_ASSERT("tcp_output_segment: invalid pcb", pcb != NULL);
  81043. 8020fa4: 68bb ldr r3, [r7, #8]
  81044. 8020fa6: 2b00 cmp r3, #0
  81045. 8020fa8: d106 bne.n 8020fb8 <tcp_output_segment+0x34>
  81046. 8020faa: 4b5f ldr r3, [pc, #380] @ (8021128 <tcp_output_segment+0x1a4>)
  81047. 8020fac: f240 52b9 movw r2, #1465 @ 0x5b9
  81048. 8020fb0: 4960 ldr r1, [pc, #384] @ (8021134 <tcp_output_segment+0x1b0>)
  81049. 8020fb2: 485f ldr r0, [pc, #380] @ (8021130 <tcp_output_segment+0x1ac>)
  81050. 8020fb4: f009 fc5a bl 802a86c <iprintf>
  81051. LWIP_ASSERT("tcp_output_segment: invalid netif", netif != NULL);
  81052. 8020fb8: 687b ldr r3, [r7, #4]
  81053. 8020fba: 2b00 cmp r3, #0
  81054. 8020fbc: d106 bne.n 8020fcc <tcp_output_segment+0x48>
  81055. 8020fbe: 4b5a ldr r3, [pc, #360] @ (8021128 <tcp_output_segment+0x1a4>)
  81056. 8020fc0: f240 52ba movw r2, #1466 @ 0x5ba
  81057. 8020fc4: 495c ldr r1, [pc, #368] @ (8021138 <tcp_output_segment+0x1b4>)
  81058. 8020fc6: 485a ldr r0, [pc, #360] @ (8021130 <tcp_output_segment+0x1ac>)
  81059. 8020fc8: f009 fc50 bl 802a86c <iprintf>
  81060. if (tcp_output_segment_busy(seg)) {
  81061. 8020fcc: 68f8 ldr r0, [r7, #12]
  81062. 8020fce: f7ff ffb9 bl 8020f44 <tcp_output_segment_busy>
  81063. 8020fd2: 4603 mov r3, r0
  81064. 8020fd4: 2b00 cmp r3, #0
  81065. 8020fd6: d001 beq.n 8020fdc <tcp_output_segment+0x58>
  81066. /* This should not happen: rexmit functions should have checked this.
  81067. However, since this function modifies p->len, we must not continue in this case. */
  81068. LWIP_DEBUGF(TCP_RTO_DEBUG | LWIP_DBG_LEVEL_SERIOUS, ("tcp_output_segment: segment busy\n"));
  81069. return ERR_OK;
  81070. 8020fd8: 2300 movs r3, #0
  81071. 8020fda: e0a1 b.n 8021120 <tcp_output_segment+0x19c>
  81072. }
  81073. /* The TCP header has already been constructed, but the ackno and
  81074. wnd fields remain. */
  81075. seg->tcphdr->ackno = lwip_htonl(pcb->rcv_nxt);
  81076. 8020fdc: 68bb ldr r3, [r7, #8]
  81077. 8020fde: 6a5a ldr r2, [r3, #36] @ 0x24
  81078. 8020fe0: 68fb ldr r3, [r7, #12]
  81079. 8020fe2: 691c ldr r4, [r3, #16]
  81080. 8020fe4: 4610 mov r0, r2
  81081. 8020fe6: f7f8 fcfc bl 80199e2 <lwip_htonl>
  81082. 8020fea: 4603 mov r3, r0
  81083. 8020fec: 60a3 str r3, [r4, #8]
  81084. the window scale option) is never scaled. */
  81085. seg->tcphdr->wnd = lwip_htons(TCPWND_MIN16(pcb->rcv_ann_wnd));
  81086. } else
  81087. #endif /* LWIP_WND_SCALE */
  81088. {
  81089. seg->tcphdr->wnd = lwip_htons(TCPWND_MIN16(RCV_WND_SCALE(pcb, pcb->rcv_ann_wnd)));
  81090. 8020fee: 68bb ldr r3, [r7, #8]
  81091. 8020ff0: 8d5a ldrh r2, [r3, #42] @ 0x2a
  81092. 8020ff2: 68fb ldr r3, [r7, #12]
  81093. 8020ff4: 691c ldr r4, [r3, #16]
  81094. 8020ff6: 4610 mov r0, r2
  81095. 8020ff8: f7f8 fcde bl 80199b8 <lwip_htons>
  81096. 8020ffc: 4603 mov r3, r0
  81097. 8020ffe: 81e3 strh r3, [r4, #14]
  81098. }
  81099. pcb->rcv_ann_right_edge = pcb->rcv_nxt + pcb->rcv_ann_wnd;
  81100. 8021000: 68bb ldr r3, [r7, #8]
  81101. 8021002: 6a5b ldr r3, [r3, #36] @ 0x24
  81102. 8021004: 68ba ldr r2, [r7, #8]
  81103. 8021006: 8d52 ldrh r2, [r2, #42] @ 0x2a
  81104. 8021008: 441a add r2, r3
  81105. 802100a: 68bb ldr r3, [r7, #8]
  81106. 802100c: 62da str r2, [r3, #44] @ 0x2c
  81107. /* Add any requested options. NB MSS option is only set on SYN
  81108. packets, so ignore it here */
  81109. /* cast through void* to get rid of alignment warnings */
  81110. opts = (u32_t *)(void *)(seg->tcphdr + 1);
  81111. 802100e: 68fb ldr r3, [r7, #12]
  81112. 8021010: 691b ldr r3, [r3, #16]
  81113. 8021012: 3314 adds r3, #20
  81114. 8021014: 61fb str r3, [r7, #28]
  81115. if (seg->flags & TF_SEG_OPTS_MSS) {
  81116. 8021016: 68fb ldr r3, [r7, #12]
  81117. 8021018: 7b1b ldrb r3, [r3, #12]
  81118. 802101a: f003 0301 and.w r3, r3, #1
  81119. 802101e: 2b00 cmp r3, #0
  81120. 8021020: d015 beq.n 802104e <tcp_output_segment+0xca>
  81121. u16_t mss;
  81122. #if TCP_CALCULATE_EFF_SEND_MSS
  81123. mss = tcp_eff_send_mss_netif(TCP_MSS, netif, &pcb->remote_ip);
  81124. 8021022: 68bb ldr r3, [r7, #8]
  81125. 8021024: 3304 adds r3, #4
  81126. 8021026: 461a mov r2, r3
  81127. 8021028: 6879 ldr r1, [r7, #4]
  81128. 802102a: f240 50b4 movw r0, #1460 @ 0x5b4
  81129. 802102e: f7fc f9cd bl 801d3cc <tcp_eff_send_mss_netif>
  81130. 8021032: 4603 mov r3, r0
  81131. 8021034: 837b strh r3, [r7, #26]
  81132. #else /* TCP_CALCULATE_EFF_SEND_MSS */
  81133. mss = TCP_MSS;
  81134. #endif /* TCP_CALCULATE_EFF_SEND_MSS */
  81135. *opts = TCP_BUILD_MSS_OPTION(mss);
  81136. 8021036: 8b7b ldrh r3, [r7, #26]
  81137. 8021038: f043 7301 orr.w r3, r3, #33816576 @ 0x2040000
  81138. 802103c: 4618 mov r0, r3
  81139. 802103e: f7f8 fcd0 bl 80199e2 <lwip_htonl>
  81140. 8021042: 4602 mov r2, r0
  81141. 8021044: 69fb ldr r3, [r7, #28]
  81142. 8021046: 601a str r2, [r3, #0]
  81143. opts += 1;
  81144. 8021048: 69fb ldr r3, [r7, #28]
  81145. 802104a: 3304 adds r3, #4
  81146. 802104c: 61fb str r3, [r7, #28]
  81147. }
  81148. #endif
  81149. /* Set retransmission timer running if it is not currently enabled
  81150. This must be set before checking the route. */
  81151. if (pcb->rtime < 0) {
  81152. 802104e: 68bb ldr r3, [r7, #8]
  81153. 8021050: f9b3 3030 ldrsh.w r3, [r3, #48] @ 0x30
  81154. 8021054: 2b00 cmp r3, #0
  81155. 8021056: da02 bge.n 802105e <tcp_output_segment+0xda>
  81156. pcb->rtime = 0;
  81157. 8021058: 68bb ldr r3, [r7, #8]
  81158. 802105a: 2200 movs r2, #0
  81159. 802105c: 861a strh r2, [r3, #48] @ 0x30
  81160. }
  81161. if (pcb->rttest == 0) {
  81162. 802105e: 68bb ldr r3, [r7, #8]
  81163. 8021060: 6b5b ldr r3, [r3, #52] @ 0x34
  81164. 8021062: 2b00 cmp r3, #0
  81165. 8021064: d10c bne.n 8021080 <tcp_output_segment+0xfc>
  81166. pcb->rttest = tcp_ticks;
  81167. 8021066: 4b35 ldr r3, [pc, #212] @ (802113c <tcp_output_segment+0x1b8>)
  81168. 8021068: 681a ldr r2, [r3, #0]
  81169. 802106a: 68bb ldr r3, [r7, #8]
  81170. 802106c: 635a str r2, [r3, #52] @ 0x34
  81171. pcb->rtseq = lwip_ntohl(seg->tcphdr->seqno);
  81172. 802106e: 68fb ldr r3, [r7, #12]
  81173. 8021070: 691b ldr r3, [r3, #16]
  81174. 8021072: 685b ldr r3, [r3, #4]
  81175. 8021074: 4618 mov r0, r3
  81176. 8021076: f7f8 fcb4 bl 80199e2 <lwip_htonl>
  81177. 802107a: 4602 mov r2, r0
  81178. 802107c: 68bb ldr r3, [r7, #8]
  81179. 802107e: 639a str r2, [r3, #56] @ 0x38
  81180. }
  81181. LWIP_DEBUGF(TCP_OUTPUT_DEBUG, ("tcp_output_segment: %"U32_F":%"U32_F"\n",
  81182. lwip_htonl(seg->tcphdr->seqno), lwip_htonl(seg->tcphdr->seqno) +
  81183. seg->len));
  81184. len = (u16_t)((u8_t *)seg->tcphdr - (u8_t *)seg->p->payload);
  81185. 8021080: 68fb ldr r3, [r7, #12]
  81186. 8021082: 691a ldr r2, [r3, #16]
  81187. 8021084: 68fb ldr r3, [r7, #12]
  81188. 8021086: 685b ldr r3, [r3, #4]
  81189. 8021088: 685b ldr r3, [r3, #4]
  81190. 802108a: 1ad3 subs r3, r2, r3
  81191. 802108c: 833b strh r3, [r7, #24]
  81192. if (len == 0) {
  81193. /** Exclude retransmitted segments from this count. */
  81194. MIB2_STATS_INC(mib2.tcpoutsegs);
  81195. }
  81196. seg->p->len -= len;
  81197. 802108e: 68fb ldr r3, [r7, #12]
  81198. 8021090: 685b ldr r3, [r3, #4]
  81199. 8021092: 8959 ldrh r1, [r3, #10]
  81200. 8021094: 68fb ldr r3, [r7, #12]
  81201. 8021096: 685b ldr r3, [r3, #4]
  81202. 8021098: 8b3a ldrh r2, [r7, #24]
  81203. 802109a: 1a8a subs r2, r1, r2
  81204. 802109c: b292 uxth r2, r2
  81205. 802109e: 815a strh r2, [r3, #10]
  81206. seg->p->tot_len -= len;
  81207. 80210a0: 68fb ldr r3, [r7, #12]
  81208. 80210a2: 685b ldr r3, [r3, #4]
  81209. 80210a4: 8919 ldrh r1, [r3, #8]
  81210. 80210a6: 68fb ldr r3, [r7, #12]
  81211. 80210a8: 685b ldr r3, [r3, #4]
  81212. 80210aa: 8b3a ldrh r2, [r7, #24]
  81213. 80210ac: 1a8a subs r2, r1, r2
  81214. 80210ae: b292 uxth r2, r2
  81215. 80210b0: 811a strh r2, [r3, #8]
  81216. seg->p->payload = seg->tcphdr;
  81217. 80210b2: 68fb ldr r3, [r7, #12]
  81218. 80210b4: 685b ldr r3, [r3, #4]
  81219. 80210b6: 68fa ldr r2, [r7, #12]
  81220. 80210b8: 6912 ldr r2, [r2, #16]
  81221. 80210ba: 605a str r2, [r3, #4]
  81222. seg->tcphdr->chksum = 0;
  81223. 80210bc: 68fb ldr r3, [r7, #12]
  81224. 80210be: 691b ldr r3, [r3, #16]
  81225. 80210c0: 2200 movs r2, #0
  81226. 80210c2: 741a strb r2, [r3, #16]
  81227. 80210c4: 2200 movs r2, #0
  81228. 80210c6: 745a strb r2, [r3, #17]
  81229. #ifdef LWIP_HOOK_TCP_OUT_ADD_TCPOPTS
  81230. opts = LWIP_HOOK_TCP_OUT_ADD_TCPOPTS(seg->p, seg->tcphdr, pcb, opts);
  81231. #endif
  81232. LWIP_ASSERT("options not filled", (u8_t *)opts == ((u8_t *)(seg->tcphdr + 1)) + LWIP_TCP_OPT_LENGTH_SEGMENT(seg->flags, pcb));
  81233. 80210c8: 68fb ldr r3, [r7, #12]
  81234. 80210ca: 691a ldr r2, [r3, #16]
  81235. 80210cc: 68fb ldr r3, [r7, #12]
  81236. 80210ce: 7b1b ldrb r3, [r3, #12]
  81237. 80210d0: f003 0301 and.w r3, r3, #1
  81238. 80210d4: 2b00 cmp r3, #0
  81239. 80210d6: d001 beq.n 80210dc <tcp_output_segment+0x158>
  81240. 80210d8: 2318 movs r3, #24
  81241. 80210da: e000 b.n 80210de <tcp_output_segment+0x15a>
  81242. 80210dc: 2314 movs r3, #20
  81243. 80210de: 4413 add r3, r2
  81244. 80210e0: 69fa ldr r2, [r7, #28]
  81245. 80210e2: 429a cmp r2, r3
  81246. 80210e4: d006 beq.n 80210f4 <tcp_output_segment+0x170>
  81247. 80210e6: 4b10 ldr r3, [pc, #64] @ (8021128 <tcp_output_segment+0x1a4>)
  81248. 80210e8: f240 621c movw r2, #1564 @ 0x61c
  81249. 80210ec: 4914 ldr r1, [pc, #80] @ (8021140 <tcp_output_segment+0x1bc>)
  81250. 80210ee: 4810 ldr r0, [pc, #64] @ (8021130 <tcp_output_segment+0x1ac>)
  81251. 80210f0: f009 fbbc bl 802a86c <iprintf>
  81252. }
  81253. #endif /* CHECKSUM_GEN_TCP */
  81254. TCP_STATS_INC(tcp.xmit);
  81255. NETIF_SET_HINTS(netif, &(pcb->netif_hints));
  81256. err = ip_output_if(seg->p, &pcb->local_ip, &pcb->remote_ip, pcb->ttl,
  81257. 80210f4: 68fb ldr r3, [r7, #12]
  81258. 80210f6: 6858 ldr r0, [r3, #4]
  81259. 80210f8: 68b9 ldr r1, [r7, #8]
  81260. 80210fa: 68bb ldr r3, [r7, #8]
  81261. 80210fc: 1d1c adds r4, r3, #4
  81262. 80210fe: 68bb ldr r3, [r7, #8]
  81263. 8021100: 7add ldrb r5, [r3, #11]
  81264. 8021102: 68bb ldr r3, [r7, #8]
  81265. 8021104: 7a9b ldrb r3, [r3, #10]
  81266. 8021106: 687a ldr r2, [r7, #4]
  81267. 8021108: 9202 str r2, [sp, #8]
  81268. 802110a: 2206 movs r2, #6
  81269. 802110c: 9201 str r2, [sp, #4]
  81270. 802110e: 9300 str r3, [sp, #0]
  81271. 8021110: 462b mov r3, r5
  81272. 8021112: 4622 mov r2, r4
  81273. 8021114: f004 fd7a bl 8025c0c <ip4_output_if>
  81274. 8021118: 4603 mov r3, r0
  81275. 802111a: 75fb strb r3, [r7, #23]
  81276. seg->chksum = SWAP_BYTES_IN_WORD(seg->chksum);
  81277. seg->chksum_swapped = 1;
  81278. }
  81279. #endif
  81280. return err;
  81281. 802111c: f997 3017 ldrsb.w r3, [r7, #23]
  81282. }
  81283. 8021120: 4618 mov r0, r3
  81284. 8021122: 3720 adds r7, #32
  81285. 8021124: 46bd mov sp, r7
  81286. 8021126: bdb0 pop {r4, r5, r7, pc}
  81287. 8021128: 08030190 .word 0x08030190
  81288. 802112c: 080307b0 .word 0x080307b0
  81289. 8021130: 080301e4 .word 0x080301e4
  81290. 8021134: 080307d0 .word 0x080307d0
  81291. 8021138: 080307f0 .word 0x080307f0
  81292. 802113c: 2402af68 .word 0x2402af68
  81293. 8021140: 08030814 .word 0x08030814
  81294. 08021144 <tcp_rexmit_rto_prepare>:
  81295. *
  81296. * @param pcb the tcp_pcb for which to re-enqueue all unacked segments
  81297. */
  81298. err_t
  81299. tcp_rexmit_rto_prepare(struct tcp_pcb *pcb)
  81300. {
  81301. 8021144: b5b0 push {r4, r5, r7, lr}
  81302. 8021146: b084 sub sp, #16
  81303. 8021148: af00 add r7, sp, #0
  81304. 802114a: 6078 str r0, [r7, #4]
  81305. struct tcp_seg *seg;
  81306. LWIP_ASSERT("tcp_rexmit_rto_prepare: invalid pcb", pcb != NULL);
  81307. 802114c: 687b ldr r3, [r7, #4]
  81308. 802114e: 2b00 cmp r3, #0
  81309. 8021150: d106 bne.n 8021160 <tcp_rexmit_rto_prepare+0x1c>
  81310. 8021152: 4b36 ldr r3, [pc, #216] @ (802122c <tcp_rexmit_rto_prepare+0xe8>)
  81311. 8021154: f240 6263 movw r2, #1635 @ 0x663
  81312. 8021158: 4935 ldr r1, [pc, #212] @ (8021230 <tcp_rexmit_rto_prepare+0xec>)
  81313. 802115a: 4836 ldr r0, [pc, #216] @ (8021234 <tcp_rexmit_rto_prepare+0xf0>)
  81314. 802115c: f009 fb86 bl 802a86c <iprintf>
  81315. if (pcb->unacked == NULL) {
  81316. 8021160: 687b ldr r3, [r7, #4]
  81317. 8021162: 6f1b ldr r3, [r3, #112] @ 0x70
  81318. 8021164: 2b00 cmp r3, #0
  81319. 8021166: d102 bne.n 802116e <tcp_rexmit_rto_prepare+0x2a>
  81320. return ERR_VAL;
  81321. 8021168: f06f 0305 mvn.w r3, #5
  81322. 802116c: e059 b.n 8021222 <tcp_rexmit_rto_prepare+0xde>
  81323. /* Move all unacked segments to the head of the unsent queue.
  81324. However, give up if any of the unsent pbufs are still referenced by the
  81325. netif driver due to deferred transmission. No point loading the link further
  81326. if it is struggling to flush its buffered writes. */
  81327. for (seg = pcb->unacked; seg->next != NULL; seg = seg->next) {
  81328. 802116e: 687b ldr r3, [r7, #4]
  81329. 8021170: 6f1b ldr r3, [r3, #112] @ 0x70
  81330. 8021172: 60fb str r3, [r7, #12]
  81331. 8021174: e00b b.n 802118e <tcp_rexmit_rto_prepare+0x4a>
  81332. if (tcp_output_segment_busy(seg)) {
  81333. 8021176: 68f8 ldr r0, [r7, #12]
  81334. 8021178: f7ff fee4 bl 8020f44 <tcp_output_segment_busy>
  81335. 802117c: 4603 mov r3, r0
  81336. 802117e: 2b00 cmp r3, #0
  81337. 8021180: d002 beq.n 8021188 <tcp_rexmit_rto_prepare+0x44>
  81338. LWIP_DEBUGF(TCP_RTO_DEBUG, ("tcp_rexmit_rto: segment busy\n"));
  81339. return ERR_VAL;
  81340. 8021182: f06f 0305 mvn.w r3, #5
  81341. 8021186: e04c b.n 8021222 <tcp_rexmit_rto_prepare+0xde>
  81342. for (seg = pcb->unacked; seg->next != NULL; seg = seg->next) {
  81343. 8021188: 68fb ldr r3, [r7, #12]
  81344. 802118a: 681b ldr r3, [r3, #0]
  81345. 802118c: 60fb str r3, [r7, #12]
  81346. 802118e: 68fb ldr r3, [r7, #12]
  81347. 8021190: 681b ldr r3, [r3, #0]
  81348. 8021192: 2b00 cmp r3, #0
  81349. 8021194: d1ef bne.n 8021176 <tcp_rexmit_rto_prepare+0x32>
  81350. }
  81351. }
  81352. if (tcp_output_segment_busy(seg)) {
  81353. 8021196: 68f8 ldr r0, [r7, #12]
  81354. 8021198: f7ff fed4 bl 8020f44 <tcp_output_segment_busy>
  81355. 802119c: 4603 mov r3, r0
  81356. 802119e: 2b00 cmp r3, #0
  81357. 80211a0: d002 beq.n 80211a8 <tcp_rexmit_rto_prepare+0x64>
  81358. LWIP_DEBUGF(TCP_RTO_DEBUG, ("tcp_rexmit_rto: segment busy\n"));
  81359. return ERR_VAL;
  81360. 80211a2: f06f 0305 mvn.w r3, #5
  81361. 80211a6: e03c b.n 8021222 <tcp_rexmit_rto_prepare+0xde>
  81362. }
  81363. /* concatenate unsent queue after unacked queue */
  81364. seg->next = pcb->unsent;
  81365. 80211a8: 687b ldr r3, [r7, #4]
  81366. 80211aa: 6eda ldr r2, [r3, #108] @ 0x6c
  81367. 80211ac: 68fb ldr r3, [r7, #12]
  81368. 80211ae: 601a str r2, [r3, #0]
  81369. #if TCP_OVERSIZE_DBGCHECK
  81370. /* if last unsent changed, we need to update unsent_oversize */
  81371. if (pcb->unsent == NULL) {
  81372. 80211b0: 687b ldr r3, [r7, #4]
  81373. 80211b2: 6edb ldr r3, [r3, #108] @ 0x6c
  81374. 80211b4: 2b00 cmp r3, #0
  81375. 80211b6: d104 bne.n 80211c2 <tcp_rexmit_rto_prepare+0x7e>
  81376. pcb->unsent_oversize = seg->oversize_left;
  81377. 80211b8: 68fb ldr r3, [r7, #12]
  81378. 80211ba: 895a ldrh r2, [r3, #10]
  81379. 80211bc: 687b ldr r3, [r7, #4]
  81380. 80211be: f8a3 2068 strh.w r2, [r3, #104] @ 0x68
  81381. }
  81382. #endif /* TCP_OVERSIZE_DBGCHECK */
  81383. /* unsent queue is the concatenated queue (of unacked, unsent) */
  81384. pcb->unsent = pcb->unacked;
  81385. 80211c2: 687b ldr r3, [r7, #4]
  81386. 80211c4: 6f1a ldr r2, [r3, #112] @ 0x70
  81387. 80211c6: 687b ldr r3, [r7, #4]
  81388. 80211c8: 66da str r2, [r3, #108] @ 0x6c
  81389. /* unacked queue is now empty */
  81390. pcb->unacked = NULL;
  81391. 80211ca: 687b ldr r3, [r7, #4]
  81392. 80211cc: 2200 movs r2, #0
  81393. 80211ce: 671a str r2, [r3, #112] @ 0x70
  81394. /* Mark RTO in-progress */
  81395. tcp_set_flags(pcb, TF_RTO);
  81396. 80211d0: 687b ldr r3, [r7, #4]
  81397. 80211d2: 8b5b ldrh r3, [r3, #26]
  81398. 80211d4: f443 6300 orr.w r3, r3, #2048 @ 0x800
  81399. 80211d8: b29a uxth r2, r3
  81400. 80211da: 687b ldr r3, [r7, #4]
  81401. 80211dc: 835a strh r2, [r3, #26]
  81402. /* Record the next byte following retransmit */
  81403. pcb->rto_end = lwip_ntohl(seg->tcphdr->seqno) + TCP_TCPLEN(seg);
  81404. 80211de: 68fb ldr r3, [r7, #12]
  81405. 80211e0: 691b ldr r3, [r3, #16]
  81406. 80211e2: 685b ldr r3, [r3, #4]
  81407. 80211e4: 4618 mov r0, r3
  81408. 80211e6: f7f8 fbfc bl 80199e2 <lwip_htonl>
  81409. 80211ea: 4604 mov r4, r0
  81410. 80211ec: 68fb ldr r3, [r7, #12]
  81411. 80211ee: 891b ldrh r3, [r3, #8]
  81412. 80211f0: 461d mov r5, r3
  81413. 80211f2: 68fb ldr r3, [r7, #12]
  81414. 80211f4: 691b ldr r3, [r3, #16]
  81415. 80211f6: 899b ldrh r3, [r3, #12]
  81416. 80211f8: b29b uxth r3, r3
  81417. 80211fa: 4618 mov r0, r3
  81418. 80211fc: f7f8 fbdc bl 80199b8 <lwip_htons>
  81419. 8021200: 4603 mov r3, r0
  81420. 8021202: b2db uxtb r3, r3
  81421. 8021204: f003 0303 and.w r3, r3, #3
  81422. 8021208: 2b00 cmp r3, #0
  81423. 802120a: d001 beq.n 8021210 <tcp_rexmit_rto_prepare+0xcc>
  81424. 802120c: 2301 movs r3, #1
  81425. 802120e: e000 b.n 8021212 <tcp_rexmit_rto_prepare+0xce>
  81426. 8021210: 2300 movs r3, #0
  81427. 8021212: 442b add r3, r5
  81428. 8021214: 18e2 adds r2, r4, r3
  81429. 8021216: 687b ldr r3, [r7, #4]
  81430. 8021218: 64da str r2, [r3, #76] @ 0x4c
  81431. /* Don't take any RTT measurements after retransmitting. */
  81432. pcb->rttest = 0;
  81433. 802121a: 687b ldr r3, [r7, #4]
  81434. 802121c: 2200 movs r2, #0
  81435. 802121e: 635a str r2, [r3, #52] @ 0x34
  81436. return ERR_OK;
  81437. 8021220: 2300 movs r3, #0
  81438. }
  81439. 8021222: 4618 mov r0, r3
  81440. 8021224: 3710 adds r7, #16
  81441. 8021226: 46bd mov sp, r7
  81442. 8021228: bdb0 pop {r4, r5, r7, pc}
  81443. 802122a: bf00 nop
  81444. 802122c: 08030190 .word 0x08030190
  81445. 8021230: 08030828 .word 0x08030828
  81446. 8021234: 080301e4 .word 0x080301e4
  81447. 08021238 <tcp_rexmit_rto_commit>:
  81448. *
  81449. * @param pcb the tcp_pcb for which to re-enqueue all unacked segments
  81450. */
  81451. void
  81452. tcp_rexmit_rto_commit(struct tcp_pcb *pcb)
  81453. {
  81454. 8021238: b580 push {r7, lr}
  81455. 802123a: b082 sub sp, #8
  81456. 802123c: af00 add r7, sp, #0
  81457. 802123e: 6078 str r0, [r7, #4]
  81458. LWIP_ASSERT("tcp_rexmit_rto_commit: invalid pcb", pcb != NULL);
  81459. 8021240: 687b ldr r3, [r7, #4]
  81460. 8021242: 2b00 cmp r3, #0
  81461. 8021244: d106 bne.n 8021254 <tcp_rexmit_rto_commit+0x1c>
  81462. 8021246: 4b0d ldr r3, [pc, #52] @ (802127c <tcp_rexmit_rto_commit+0x44>)
  81463. 8021248: f44f 62d3 mov.w r2, #1688 @ 0x698
  81464. 802124c: 490c ldr r1, [pc, #48] @ (8021280 <tcp_rexmit_rto_commit+0x48>)
  81465. 802124e: 480d ldr r0, [pc, #52] @ (8021284 <tcp_rexmit_rto_commit+0x4c>)
  81466. 8021250: f009 fb0c bl 802a86c <iprintf>
  81467. /* increment number of retransmissions */
  81468. if (pcb->nrtx < 0xFF) {
  81469. 8021254: 687b ldr r3, [r7, #4]
  81470. 8021256: f893 3042 ldrb.w r3, [r3, #66] @ 0x42
  81471. 802125a: 2bff cmp r3, #255 @ 0xff
  81472. 802125c: d007 beq.n 802126e <tcp_rexmit_rto_commit+0x36>
  81473. ++pcb->nrtx;
  81474. 802125e: 687b ldr r3, [r7, #4]
  81475. 8021260: f893 3042 ldrb.w r3, [r3, #66] @ 0x42
  81476. 8021264: 3301 adds r3, #1
  81477. 8021266: b2da uxtb r2, r3
  81478. 8021268: 687b ldr r3, [r7, #4]
  81479. 802126a: f883 2042 strb.w r2, [r3, #66] @ 0x42
  81480. }
  81481. /* Do the actual retransmission */
  81482. tcp_output(pcb);
  81483. 802126e: 6878 ldr r0, [r7, #4]
  81484. 8021270: f7ff fc70 bl 8020b54 <tcp_output>
  81485. }
  81486. 8021274: bf00 nop
  81487. 8021276: 3708 adds r7, #8
  81488. 8021278: 46bd mov sp, r7
  81489. 802127a: bd80 pop {r7, pc}
  81490. 802127c: 08030190 .word 0x08030190
  81491. 8021280: 0803084c .word 0x0803084c
  81492. 8021284: 080301e4 .word 0x080301e4
  81493. 08021288 <tcp_rexmit_rto>:
  81494. *
  81495. * @param pcb the tcp_pcb for which to re-enqueue all unacked segments
  81496. */
  81497. void
  81498. tcp_rexmit_rto(struct tcp_pcb *pcb)
  81499. {
  81500. 8021288: b580 push {r7, lr}
  81501. 802128a: b082 sub sp, #8
  81502. 802128c: af00 add r7, sp, #0
  81503. 802128e: 6078 str r0, [r7, #4]
  81504. LWIP_ASSERT("tcp_rexmit_rto: invalid pcb", pcb != NULL);
  81505. 8021290: 687b ldr r3, [r7, #4]
  81506. 8021292: 2b00 cmp r3, #0
  81507. 8021294: d106 bne.n 80212a4 <tcp_rexmit_rto+0x1c>
  81508. 8021296: 4b0a ldr r3, [pc, #40] @ (80212c0 <tcp_rexmit_rto+0x38>)
  81509. 8021298: f240 62ad movw r2, #1709 @ 0x6ad
  81510. 802129c: 4909 ldr r1, [pc, #36] @ (80212c4 <tcp_rexmit_rto+0x3c>)
  81511. 802129e: 480a ldr r0, [pc, #40] @ (80212c8 <tcp_rexmit_rto+0x40>)
  81512. 80212a0: f009 fae4 bl 802a86c <iprintf>
  81513. if (tcp_rexmit_rto_prepare(pcb) == ERR_OK) {
  81514. 80212a4: 6878 ldr r0, [r7, #4]
  81515. 80212a6: f7ff ff4d bl 8021144 <tcp_rexmit_rto_prepare>
  81516. 80212aa: 4603 mov r3, r0
  81517. 80212ac: 2b00 cmp r3, #0
  81518. 80212ae: d102 bne.n 80212b6 <tcp_rexmit_rto+0x2e>
  81519. tcp_rexmit_rto_commit(pcb);
  81520. 80212b0: 6878 ldr r0, [r7, #4]
  81521. 80212b2: f7ff ffc1 bl 8021238 <tcp_rexmit_rto_commit>
  81522. }
  81523. }
  81524. 80212b6: bf00 nop
  81525. 80212b8: 3708 adds r7, #8
  81526. 80212ba: 46bd mov sp, r7
  81527. 80212bc: bd80 pop {r7, pc}
  81528. 80212be: bf00 nop
  81529. 80212c0: 08030190 .word 0x08030190
  81530. 80212c4: 08030870 .word 0x08030870
  81531. 80212c8: 080301e4 .word 0x080301e4
  81532. 080212cc <tcp_rexmit>:
  81533. *
  81534. * @param pcb the tcp_pcb for which to retransmit the first unacked segment
  81535. */
  81536. err_t
  81537. tcp_rexmit(struct tcp_pcb *pcb)
  81538. {
  81539. 80212cc: b590 push {r4, r7, lr}
  81540. 80212ce: b085 sub sp, #20
  81541. 80212d0: af00 add r7, sp, #0
  81542. 80212d2: 6078 str r0, [r7, #4]
  81543. struct tcp_seg *seg;
  81544. struct tcp_seg **cur_seg;
  81545. LWIP_ASSERT("tcp_rexmit: invalid pcb", pcb != NULL);
  81546. 80212d4: 687b ldr r3, [r7, #4]
  81547. 80212d6: 2b00 cmp r3, #0
  81548. 80212d8: d106 bne.n 80212e8 <tcp_rexmit+0x1c>
  81549. 80212da: 4b2f ldr r3, [pc, #188] @ (8021398 <tcp_rexmit+0xcc>)
  81550. 80212dc: f240 62c1 movw r2, #1729 @ 0x6c1
  81551. 80212e0: 492e ldr r1, [pc, #184] @ (802139c <tcp_rexmit+0xd0>)
  81552. 80212e2: 482f ldr r0, [pc, #188] @ (80213a0 <tcp_rexmit+0xd4>)
  81553. 80212e4: f009 fac2 bl 802a86c <iprintf>
  81554. if (pcb->unacked == NULL) {
  81555. 80212e8: 687b ldr r3, [r7, #4]
  81556. 80212ea: 6f1b ldr r3, [r3, #112] @ 0x70
  81557. 80212ec: 2b00 cmp r3, #0
  81558. 80212ee: d102 bne.n 80212f6 <tcp_rexmit+0x2a>
  81559. return ERR_VAL;
  81560. 80212f0: f06f 0305 mvn.w r3, #5
  81561. 80212f4: e04c b.n 8021390 <tcp_rexmit+0xc4>
  81562. }
  81563. seg = pcb->unacked;
  81564. 80212f6: 687b ldr r3, [r7, #4]
  81565. 80212f8: 6f1b ldr r3, [r3, #112] @ 0x70
  81566. 80212fa: 60bb str r3, [r7, #8]
  81567. /* Give up if the segment is still referenced by the netif driver
  81568. due to deferred transmission. */
  81569. if (tcp_output_segment_busy(seg)) {
  81570. 80212fc: 68b8 ldr r0, [r7, #8]
  81571. 80212fe: f7ff fe21 bl 8020f44 <tcp_output_segment_busy>
  81572. 8021302: 4603 mov r3, r0
  81573. 8021304: 2b00 cmp r3, #0
  81574. 8021306: d002 beq.n 802130e <tcp_rexmit+0x42>
  81575. LWIP_DEBUGF(TCP_RTO_DEBUG, ("tcp_rexmit busy\n"));
  81576. return ERR_VAL;
  81577. 8021308: f06f 0305 mvn.w r3, #5
  81578. 802130c: e040 b.n 8021390 <tcp_rexmit+0xc4>
  81579. }
  81580. /* Move the first unacked segment to the unsent queue */
  81581. /* Keep the unsent queue sorted. */
  81582. pcb->unacked = seg->next;
  81583. 802130e: 68bb ldr r3, [r7, #8]
  81584. 8021310: 681a ldr r2, [r3, #0]
  81585. 8021312: 687b ldr r3, [r7, #4]
  81586. 8021314: 671a str r2, [r3, #112] @ 0x70
  81587. cur_seg = &(pcb->unsent);
  81588. 8021316: 687b ldr r3, [r7, #4]
  81589. 8021318: 336c adds r3, #108 @ 0x6c
  81590. 802131a: 60fb str r3, [r7, #12]
  81591. while (*cur_seg &&
  81592. 802131c: e002 b.n 8021324 <tcp_rexmit+0x58>
  81593. TCP_SEQ_LT(lwip_ntohl((*cur_seg)->tcphdr->seqno), lwip_ntohl(seg->tcphdr->seqno))) {
  81594. cur_seg = &((*cur_seg)->next );
  81595. 802131e: 68fb ldr r3, [r7, #12]
  81596. 8021320: 681b ldr r3, [r3, #0]
  81597. 8021322: 60fb str r3, [r7, #12]
  81598. while (*cur_seg &&
  81599. 8021324: 68fb ldr r3, [r7, #12]
  81600. 8021326: 681b ldr r3, [r3, #0]
  81601. 8021328: 2b00 cmp r3, #0
  81602. 802132a: d011 beq.n 8021350 <tcp_rexmit+0x84>
  81603. TCP_SEQ_LT(lwip_ntohl((*cur_seg)->tcphdr->seqno), lwip_ntohl(seg->tcphdr->seqno))) {
  81604. 802132c: 68fb ldr r3, [r7, #12]
  81605. 802132e: 681b ldr r3, [r3, #0]
  81606. 8021330: 691b ldr r3, [r3, #16]
  81607. 8021332: 685b ldr r3, [r3, #4]
  81608. 8021334: 4618 mov r0, r3
  81609. 8021336: f7f8 fb54 bl 80199e2 <lwip_htonl>
  81610. 802133a: 4604 mov r4, r0
  81611. 802133c: 68bb ldr r3, [r7, #8]
  81612. 802133e: 691b ldr r3, [r3, #16]
  81613. 8021340: 685b ldr r3, [r3, #4]
  81614. 8021342: 4618 mov r0, r3
  81615. 8021344: f7f8 fb4d bl 80199e2 <lwip_htonl>
  81616. 8021348: 4603 mov r3, r0
  81617. 802134a: 1ae3 subs r3, r4, r3
  81618. while (*cur_seg &&
  81619. 802134c: 2b00 cmp r3, #0
  81620. 802134e: dbe6 blt.n 802131e <tcp_rexmit+0x52>
  81621. }
  81622. seg->next = *cur_seg;
  81623. 8021350: 68fb ldr r3, [r7, #12]
  81624. 8021352: 681a ldr r2, [r3, #0]
  81625. 8021354: 68bb ldr r3, [r7, #8]
  81626. 8021356: 601a str r2, [r3, #0]
  81627. *cur_seg = seg;
  81628. 8021358: 68fb ldr r3, [r7, #12]
  81629. 802135a: 68ba ldr r2, [r7, #8]
  81630. 802135c: 601a str r2, [r3, #0]
  81631. #if TCP_OVERSIZE
  81632. if (seg->next == NULL) {
  81633. 802135e: 68bb ldr r3, [r7, #8]
  81634. 8021360: 681b ldr r3, [r3, #0]
  81635. 8021362: 2b00 cmp r3, #0
  81636. 8021364: d103 bne.n 802136e <tcp_rexmit+0xa2>
  81637. /* the retransmitted segment is last in unsent, so reset unsent_oversize */
  81638. pcb->unsent_oversize = 0;
  81639. 8021366: 687b ldr r3, [r7, #4]
  81640. 8021368: 2200 movs r2, #0
  81641. 802136a: f8a3 2068 strh.w r2, [r3, #104] @ 0x68
  81642. }
  81643. #endif /* TCP_OVERSIZE */
  81644. if (pcb->nrtx < 0xFF) {
  81645. 802136e: 687b ldr r3, [r7, #4]
  81646. 8021370: f893 3042 ldrb.w r3, [r3, #66] @ 0x42
  81647. 8021374: 2bff cmp r3, #255 @ 0xff
  81648. 8021376: d007 beq.n 8021388 <tcp_rexmit+0xbc>
  81649. ++pcb->nrtx;
  81650. 8021378: 687b ldr r3, [r7, #4]
  81651. 802137a: f893 3042 ldrb.w r3, [r3, #66] @ 0x42
  81652. 802137e: 3301 adds r3, #1
  81653. 8021380: b2da uxtb r2, r3
  81654. 8021382: 687b ldr r3, [r7, #4]
  81655. 8021384: f883 2042 strb.w r2, [r3, #66] @ 0x42
  81656. }
  81657. /* Don't take any rtt measurements after retransmitting. */
  81658. pcb->rttest = 0;
  81659. 8021388: 687b ldr r3, [r7, #4]
  81660. 802138a: 2200 movs r2, #0
  81661. 802138c: 635a str r2, [r3, #52] @ 0x34
  81662. /* Do the actual retransmission. */
  81663. MIB2_STATS_INC(mib2.tcpretranssegs);
  81664. /* No need to call tcp_output: we are always called from tcp_input()
  81665. and thus tcp_output directly returns. */
  81666. return ERR_OK;
  81667. 802138e: 2300 movs r3, #0
  81668. }
  81669. 8021390: 4618 mov r0, r3
  81670. 8021392: 3714 adds r7, #20
  81671. 8021394: 46bd mov sp, r7
  81672. 8021396: bd90 pop {r4, r7, pc}
  81673. 8021398: 08030190 .word 0x08030190
  81674. 802139c: 0803088c .word 0x0803088c
  81675. 80213a0: 080301e4 .word 0x080301e4
  81676. 080213a4 <tcp_rexmit_fast>:
  81677. *
  81678. * @param pcb the tcp_pcb for which to retransmit the first unacked segment
  81679. */
  81680. void
  81681. tcp_rexmit_fast(struct tcp_pcb *pcb)
  81682. {
  81683. 80213a4: b580 push {r7, lr}
  81684. 80213a6: b082 sub sp, #8
  81685. 80213a8: af00 add r7, sp, #0
  81686. 80213aa: 6078 str r0, [r7, #4]
  81687. LWIP_ASSERT("tcp_rexmit_fast: invalid pcb", pcb != NULL);
  81688. 80213ac: 687b ldr r3, [r7, #4]
  81689. 80213ae: 2b00 cmp r3, #0
  81690. 80213b0: d106 bne.n 80213c0 <tcp_rexmit_fast+0x1c>
  81691. 80213b2: 4b2a ldr r3, [pc, #168] @ (802145c <tcp_rexmit_fast+0xb8>)
  81692. 80213b4: f240 62f9 movw r2, #1785 @ 0x6f9
  81693. 80213b8: 4929 ldr r1, [pc, #164] @ (8021460 <tcp_rexmit_fast+0xbc>)
  81694. 80213ba: 482a ldr r0, [pc, #168] @ (8021464 <tcp_rexmit_fast+0xc0>)
  81695. 80213bc: f009 fa56 bl 802a86c <iprintf>
  81696. if (pcb->unacked != NULL && !(pcb->flags & TF_INFR)) {
  81697. 80213c0: 687b ldr r3, [r7, #4]
  81698. 80213c2: 6f1b ldr r3, [r3, #112] @ 0x70
  81699. 80213c4: 2b00 cmp r3, #0
  81700. 80213c6: d045 beq.n 8021454 <tcp_rexmit_fast+0xb0>
  81701. 80213c8: 687b ldr r3, [r7, #4]
  81702. 80213ca: 8b5b ldrh r3, [r3, #26]
  81703. 80213cc: f003 0304 and.w r3, r3, #4
  81704. 80213d0: 2b00 cmp r3, #0
  81705. 80213d2: d13f bne.n 8021454 <tcp_rexmit_fast+0xb0>
  81706. LWIP_DEBUGF(TCP_FR_DEBUG,
  81707. ("tcp_receive: dupacks %"U16_F" (%"U32_F
  81708. "), fast retransmit %"U32_F"\n",
  81709. (u16_t)pcb->dupacks, pcb->lastack,
  81710. lwip_ntohl(pcb->unacked->tcphdr->seqno)));
  81711. if (tcp_rexmit(pcb) == ERR_OK) {
  81712. 80213d4: 6878 ldr r0, [r7, #4]
  81713. 80213d6: f7ff ff79 bl 80212cc <tcp_rexmit>
  81714. 80213da: 4603 mov r3, r0
  81715. 80213dc: 2b00 cmp r3, #0
  81716. 80213de: d139 bne.n 8021454 <tcp_rexmit_fast+0xb0>
  81717. /* Set ssthresh to half of the minimum of the current
  81718. * cwnd and the advertised window */
  81719. pcb->ssthresh = LWIP_MIN(pcb->cwnd, pcb->snd_wnd) / 2;
  81720. 80213e0: 687b ldr r3, [r7, #4]
  81721. 80213e2: f8b3 2060 ldrh.w r2, [r3, #96] @ 0x60
  81722. 80213e6: 687b ldr r3, [r7, #4]
  81723. 80213e8: f8b3 3048 ldrh.w r3, [r3, #72] @ 0x48
  81724. 80213ec: 4293 cmp r3, r2
  81725. 80213ee: bf28 it cs
  81726. 80213f0: 4613 movcs r3, r2
  81727. 80213f2: b29b uxth r3, r3
  81728. 80213f4: 2b00 cmp r3, #0
  81729. 80213f6: da00 bge.n 80213fa <tcp_rexmit_fast+0x56>
  81730. 80213f8: 3301 adds r3, #1
  81731. 80213fa: 105b asrs r3, r3, #1
  81732. 80213fc: b29a uxth r2, r3
  81733. 80213fe: 687b ldr r3, [r7, #4]
  81734. 8021400: f8a3 204a strh.w r2, [r3, #74] @ 0x4a
  81735. /* The minimum value for ssthresh should be 2 MSS */
  81736. if (pcb->ssthresh < (2U * pcb->mss)) {
  81737. 8021404: 687b ldr r3, [r7, #4]
  81738. 8021406: f8b3 304a ldrh.w r3, [r3, #74] @ 0x4a
  81739. 802140a: 461a mov r2, r3
  81740. 802140c: 687b ldr r3, [r7, #4]
  81741. 802140e: 8e5b ldrh r3, [r3, #50] @ 0x32
  81742. 8021410: 005b lsls r3, r3, #1
  81743. 8021412: 429a cmp r2, r3
  81744. 8021414: d206 bcs.n 8021424 <tcp_rexmit_fast+0x80>
  81745. LWIP_DEBUGF(TCP_FR_DEBUG,
  81746. ("tcp_receive: The minimum value for ssthresh %"TCPWNDSIZE_F
  81747. " should be min 2 mss %"U16_F"...\n",
  81748. pcb->ssthresh, (u16_t)(2 * pcb->mss)));
  81749. pcb->ssthresh = 2 * pcb->mss;
  81750. 8021416: 687b ldr r3, [r7, #4]
  81751. 8021418: 8e5b ldrh r3, [r3, #50] @ 0x32
  81752. 802141a: 005b lsls r3, r3, #1
  81753. 802141c: b29a uxth r2, r3
  81754. 802141e: 687b ldr r3, [r7, #4]
  81755. 8021420: f8a3 204a strh.w r2, [r3, #74] @ 0x4a
  81756. }
  81757. pcb->cwnd = pcb->ssthresh + 3 * pcb->mss;
  81758. 8021424: 687b ldr r3, [r7, #4]
  81759. 8021426: f8b3 204a ldrh.w r2, [r3, #74] @ 0x4a
  81760. 802142a: 687b ldr r3, [r7, #4]
  81761. 802142c: 8e5b ldrh r3, [r3, #50] @ 0x32
  81762. 802142e: 4619 mov r1, r3
  81763. 8021430: 0049 lsls r1, r1, #1
  81764. 8021432: 440b add r3, r1
  81765. 8021434: b29b uxth r3, r3
  81766. 8021436: 4413 add r3, r2
  81767. 8021438: b29a uxth r2, r3
  81768. 802143a: 687b ldr r3, [r7, #4]
  81769. 802143c: f8a3 2048 strh.w r2, [r3, #72] @ 0x48
  81770. tcp_set_flags(pcb, TF_INFR);
  81771. 8021440: 687b ldr r3, [r7, #4]
  81772. 8021442: 8b5b ldrh r3, [r3, #26]
  81773. 8021444: f043 0304 orr.w r3, r3, #4
  81774. 8021448: b29a uxth r2, r3
  81775. 802144a: 687b ldr r3, [r7, #4]
  81776. 802144c: 835a strh r2, [r3, #26]
  81777. /* Reset the retransmission timer to prevent immediate rto retransmissions */
  81778. pcb->rtime = 0;
  81779. 802144e: 687b ldr r3, [r7, #4]
  81780. 8021450: 2200 movs r2, #0
  81781. 8021452: 861a strh r2, [r3, #48] @ 0x30
  81782. }
  81783. }
  81784. }
  81785. 8021454: bf00 nop
  81786. 8021456: 3708 adds r7, #8
  81787. 8021458: 46bd mov sp, r7
  81788. 802145a: bd80 pop {r7, pc}
  81789. 802145c: 08030190 .word 0x08030190
  81790. 8021460: 080308a4 .word 0x080308a4
  81791. 8021464: 080301e4 .word 0x080301e4
  81792. 08021468 <tcp_output_alloc_header_common>:
  81793. static struct pbuf *
  81794. tcp_output_alloc_header_common(u32_t ackno, u16_t optlen, u16_t datalen,
  81795. u32_t seqno_be /* already in network byte order */,
  81796. u16_t src_port, u16_t dst_port, u8_t flags, u16_t wnd)
  81797. {
  81798. 8021468: b580 push {r7, lr}
  81799. 802146a: b086 sub sp, #24
  81800. 802146c: af00 add r7, sp, #0
  81801. 802146e: 60f8 str r0, [r7, #12]
  81802. 8021470: 607b str r3, [r7, #4]
  81803. 8021472: 460b mov r3, r1
  81804. 8021474: 817b strh r3, [r7, #10]
  81805. 8021476: 4613 mov r3, r2
  81806. 8021478: 813b strh r3, [r7, #8]
  81807. struct tcp_hdr *tcphdr;
  81808. struct pbuf *p;
  81809. p = pbuf_alloc(PBUF_IP, TCP_HLEN + optlen + datalen, PBUF_RAM);
  81810. 802147a: 897a ldrh r2, [r7, #10]
  81811. 802147c: 893b ldrh r3, [r7, #8]
  81812. 802147e: 4413 add r3, r2
  81813. 8021480: b29b uxth r3, r3
  81814. 8021482: 3314 adds r3, #20
  81815. 8021484: b29b uxth r3, r3
  81816. 8021486: f44f 7220 mov.w r2, #640 @ 0x280
  81817. 802148a: 4619 mov r1, r3
  81818. 802148c: 2022 movs r0, #34 @ 0x22
  81819. 802148e: f7f9 fc5f bl 801ad50 <pbuf_alloc>
  81820. 8021492: 6178 str r0, [r7, #20]
  81821. if (p != NULL) {
  81822. 8021494: 697b ldr r3, [r7, #20]
  81823. 8021496: 2b00 cmp r3, #0
  81824. 8021498: d04d beq.n 8021536 <tcp_output_alloc_header_common+0xce>
  81825. LWIP_ASSERT("check that first pbuf can hold struct tcp_hdr",
  81826. 802149a: 897b ldrh r3, [r7, #10]
  81827. 802149c: 3313 adds r3, #19
  81828. 802149e: 697a ldr r2, [r7, #20]
  81829. 80214a0: 8952 ldrh r2, [r2, #10]
  81830. 80214a2: 4293 cmp r3, r2
  81831. 80214a4: db06 blt.n 80214b4 <tcp_output_alloc_header_common+0x4c>
  81832. 80214a6: 4b26 ldr r3, [pc, #152] @ (8021540 <tcp_output_alloc_header_common+0xd8>)
  81833. 80214a8: f240 7223 movw r2, #1827 @ 0x723
  81834. 80214ac: 4925 ldr r1, [pc, #148] @ (8021544 <tcp_output_alloc_header_common+0xdc>)
  81835. 80214ae: 4826 ldr r0, [pc, #152] @ (8021548 <tcp_output_alloc_header_common+0xe0>)
  81836. 80214b0: f009 f9dc bl 802a86c <iprintf>
  81837. (p->len >= TCP_HLEN + optlen));
  81838. tcphdr = (struct tcp_hdr *)p->payload;
  81839. 80214b4: 697b ldr r3, [r7, #20]
  81840. 80214b6: 685b ldr r3, [r3, #4]
  81841. 80214b8: 613b str r3, [r7, #16]
  81842. tcphdr->src = lwip_htons(src_port);
  81843. 80214ba: 8c3b ldrh r3, [r7, #32]
  81844. 80214bc: 4618 mov r0, r3
  81845. 80214be: f7f8 fa7b bl 80199b8 <lwip_htons>
  81846. 80214c2: 4603 mov r3, r0
  81847. 80214c4: 461a mov r2, r3
  81848. 80214c6: 693b ldr r3, [r7, #16]
  81849. 80214c8: 801a strh r2, [r3, #0]
  81850. tcphdr->dest = lwip_htons(dst_port);
  81851. 80214ca: 8cbb ldrh r3, [r7, #36] @ 0x24
  81852. 80214cc: 4618 mov r0, r3
  81853. 80214ce: f7f8 fa73 bl 80199b8 <lwip_htons>
  81854. 80214d2: 4603 mov r3, r0
  81855. 80214d4: 461a mov r2, r3
  81856. 80214d6: 693b ldr r3, [r7, #16]
  81857. 80214d8: 805a strh r2, [r3, #2]
  81858. tcphdr->seqno = seqno_be;
  81859. 80214da: 693b ldr r3, [r7, #16]
  81860. 80214dc: 687a ldr r2, [r7, #4]
  81861. 80214de: 605a str r2, [r3, #4]
  81862. tcphdr->ackno = lwip_htonl(ackno);
  81863. 80214e0: 68f8 ldr r0, [r7, #12]
  81864. 80214e2: f7f8 fa7e bl 80199e2 <lwip_htonl>
  81865. 80214e6: 4602 mov r2, r0
  81866. 80214e8: 693b ldr r3, [r7, #16]
  81867. 80214ea: 609a str r2, [r3, #8]
  81868. TCPH_HDRLEN_FLAGS_SET(tcphdr, (5 + optlen / 4), flags);
  81869. 80214ec: 897b ldrh r3, [r7, #10]
  81870. 80214ee: 089b lsrs r3, r3, #2
  81871. 80214f0: b29b uxth r3, r3
  81872. 80214f2: 3305 adds r3, #5
  81873. 80214f4: b29b uxth r3, r3
  81874. 80214f6: 031b lsls r3, r3, #12
  81875. 80214f8: b29a uxth r2, r3
  81876. 80214fa: f897 3028 ldrb.w r3, [r7, #40] @ 0x28
  81877. 80214fe: b29b uxth r3, r3
  81878. 8021500: 4313 orrs r3, r2
  81879. 8021502: b29b uxth r3, r3
  81880. 8021504: 4618 mov r0, r3
  81881. 8021506: f7f8 fa57 bl 80199b8 <lwip_htons>
  81882. 802150a: 4603 mov r3, r0
  81883. 802150c: 461a mov r2, r3
  81884. 802150e: 693b ldr r3, [r7, #16]
  81885. 8021510: 819a strh r2, [r3, #12]
  81886. tcphdr->wnd = lwip_htons(wnd);
  81887. 8021512: 8dbb ldrh r3, [r7, #44] @ 0x2c
  81888. 8021514: 4618 mov r0, r3
  81889. 8021516: f7f8 fa4f bl 80199b8 <lwip_htons>
  81890. 802151a: 4603 mov r3, r0
  81891. 802151c: 461a mov r2, r3
  81892. 802151e: 693b ldr r3, [r7, #16]
  81893. 8021520: 81da strh r2, [r3, #14]
  81894. tcphdr->chksum = 0;
  81895. 8021522: 693b ldr r3, [r7, #16]
  81896. 8021524: 2200 movs r2, #0
  81897. 8021526: 741a strb r2, [r3, #16]
  81898. 8021528: 2200 movs r2, #0
  81899. 802152a: 745a strb r2, [r3, #17]
  81900. tcphdr->urgp = 0;
  81901. 802152c: 693b ldr r3, [r7, #16]
  81902. 802152e: 2200 movs r2, #0
  81903. 8021530: 749a strb r2, [r3, #18]
  81904. 8021532: 2200 movs r2, #0
  81905. 8021534: 74da strb r2, [r3, #19]
  81906. }
  81907. return p;
  81908. 8021536: 697b ldr r3, [r7, #20]
  81909. }
  81910. 8021538: 4618 mov r0, r3
  81911. 802153a: 3718 adds r7, #24
  81912. 802153c: 46bd mov sp, r7
  81913. 802153e: bd80 pop {r7, pc}
  81914. 8021540: 08030190 .word 0x08030190
  81915. 8021544: 080308c4 .word 0x080308c4
  81916. 8021548: 080301e4 .word 0x080301e4
  81917. 0802154c <tcp_output_alloc_header>:
  81918. * @return pbuf with p->payload being the tcp_hdr
  81919. */
  81920. static struct pbuf *
  81921. tcp_output_alloc_header(struct tcp_pcb *pcb, u16_t optlen, u16_t datalen,
  81922. u32_t seqno_be /* already in network byte order */)
  81923. {
  81924. 802154c: b5b0 push {r4, r5, r7, lr}
  81925. 802154e: b08a sub sp, #40 @ 0x28
  81926. 8021550: af04 add r7, sp, #16
  81927. 8021552: 60f8 str r0, [r7, #12]
  81928. 8021554: 607b str r3, [r7, #4]
  81929. 8021556: 460b mov r3, r1
  81930. 8021558: 817b strh r3, [r7, #10]
  81931. 802155a: 4613 mov r3, r2
  81932. 802155c: 813b strh r3, [r7, #8]
  81933. struct pbuf *p;
  81934. LWIP_ASSERT("tcp_output_alloc_header: invalid pcb", pcb != NULL);
  81935. 802155e: 68fb ldr r3, [r7, #12]
  81936. 8021560: 2b00 cmp r3, #0
  81937. 8021562: d106 bne.n 8021572 <tcp_output_alloc_header+0x26>
  81938. 8021564: 4b15 ldr r3, [pc, #84] @ (80215bc <tcp_output_alloc_header+0x70>)
  81939. 8021566: f240 7242 movw r2, #1858 @ 0x742
  81940. 802156a: 4915 ldr r1, [pc, #84] @ (80215c0 <tcp_output_alloc_header+0x74>)
  81941. 802156c: 4815 ldr r0, [pc, #84] @ (80215c4 <tcp_output_alloc_header+0x78>)
  81942. 802156e: f009 f97d bl 802a86c <iprintf>
  81943. p = tcp_output_alloc_header_common(pcb->rcv_nxt, optlen, datalen,
  81944. 8021572: 68fb ldr r3, [r7, #12]
  81945. 8021574: 6a58 ldr r0, [r3, #36] @ 0x24
  81946. 8021576: 68fb ldr r3, [r7, #12]
  81947. 8021578: 8adb ldrh r3, [r3, #22]
  81948. 802157a: 68fa ldr r2, [r7, #12]
  81949. 802157c: 8b12 ldrh r2, [r2, #24]
  81950. 802157e: 68f9 ldr r1, [r7, #12]
  81951. 8021580: 8d49 ldrh r1, [r1, #42] @ 0x2a
  81952. 8021582: 893d ldrh r5, [r7, #8]
  81953. 8021584: 897c ldrh r4, [r7, #10]
  81954. 8021586: 9103 str r1, [sp, #12]
  81955. 8021588: 2110 movs r1, #16
  81956. 802158a: 9102 str r1, [sp, #8]
  81957. 802158c: 9201 str r2, [sp, #4]
  81958. 802158e: 9300 str r3, [sp, #0]
  81959. 8021590: 687b ldr r3, [r7, #4]
  81960. 8021592: 462a mov r2, r5
  81961. 8021594: 4621 mov r1, r4
  81962. 8021596: f7ff ff67 bl 8021468 <tcp_output_alloc_header_common>
  81963. 802159a: 6178 str r0, [r7, #20]
  81964. seqno_be, pcb->local_port, pcb->remote_port, TCP_ACK,
  81965. TCPWND_MIN16(RCV_WND_SCALE(pcb, pcb->rcv_ann_wnd)));
  81966. if (p != NULL) {
  81967. 802159c: 697b ldr r3, [r7, #20]
  81968. 802159e: 2b00 cmp r3, #0
  81969. 80215a0: d006 beq.n 80215b0 <tcp_output_alloc_header+0x64>
  81970. /* If we're sending a packet, update the announced right window edge */
  81971. pcb->rcv_ann_right_edge = pcb->rcv_nxt + pcb->rcv_ann_wnd;
  81972. 80215a2: 68fb ldr r3, [r7, #12]
  81973. 80215a4: 6a5b ldr r3, [r3, #36] @ 0x24
  81974. 80215a6: 68fa ldr r2, [r7, #12]
  81975. 80215a8: 8d52 ldrh r2, [r2, #42] @ 0x2a
  81976. 80215aa: 441a add r2, r3
  81977. 80215ac: 68fb ldr r3, [r7, #12]
  81978. 80215ae: 62da str r2, [r3, #44] @ 0x2c
  81979. }
  81980. return p;
  81981. 80215b0: 697b ldr r3, [r7, #20]
  81982. }
  81983. 80215b2: 4618 mov r0, r3
  81984. 80215b4: 3718 adds r7, #24
  81985. 80215b6: 46bd mov sp, r7
  81986. 80215b8: bdb0 pop {r4, r5, r7, pc}
  81987. 80215ba: bf00 nop
  81988. 80215bc: 08030190 .word 0x08030190
  81989. 80215c0: 080308f4 .word 0x080308f4
  81990. 80215c4: 080301e4 .word 0x080301e4
  81991. 080215c8 <tcp_output_fill_options>:
  81992. /* Fill in options for control segments */
  81993. static void
  81994. tcp_output_fill_options(const struct tcp_pcb *pcb, struct pbuf *p, u8_t optflags, u8_t num_sacks)
  81995. {
  81996. 80215c8: b580 push {r7, lr}
  81997. 80215ca: b088 sub sp, #32
  81998. 80215cc: af00 add r7, sp, #0
  81999. 80215ce: 60f8 str r0, [r7, #12]
  82000. 80215d0: 60b9 str r1, [r7, #8]
  82001. 80215d2: 4611 mov r1, r2
  82002. 80215d4: 461a mov r2, r3
  82003. 80215d6: 460b mov r3, r1
  82004. 80215d8: 71fb strb r3, [r7, #7]
  82005. 80215da: 4613 mov r3, r2
  82006. 80215dc: 71bb strb r3, [r7, #6]
  82007. struct tcp_hdr *tcphdr;
  82008. u32_t *opts;
  82009. u16_t sacks_len = 0;
  82010. 80215de: 2300 movs r3, #0
  82011. 80215e0: 83fb strh r3, [r7, #30]
  82012. LWIP_ASSERT("tcp_output_fill_options: invalid pbuf", p != NULL);
  82013. 80215e2: 68bb ldr r3, [r7, #8]
  82014. 80215e4: 2b00 cmp r3, #0
  82015. 80215e6: d106 bne.n 80215f6 <tcp_output_fill_options+0x2e>
  82016. 80215e8: 4b12 ldr r3, [pc, #72] @ (8021634 <tcp_output_fill_options+0x6c>)
  82017. 80215ea: f240 7256 movw r2, #1878 @ 0x756
  82018. 80215ee: 4912 ldr r1, [pc, #72] @ (8021638 <tcp_output_fill_options+0x70>)
  82019. 80215f0: 4812 ldr r0, [pc, #72] @ (802163c <tcp_output_fill_options+0x74>)
  82020. 80215f2: f009 f93b bl 802a86c <iprintf>
  82021. tcphdr = (struct tcp_hdr *)p->payload;
  82022. 80215f6: 68bb ldr r3, [r7, #8]
  82023. 80215f8: 685b ldr r3, [r3, #4]
  82024. 80215fa: 61bb str r3, [r7, #24]
  82025. opts = (u32_t *)(void *)(tcphdr + 1);
  82026. 80215fc: 69bb ldr r3, [r7, #24]
  82027. 80215fe: 3314 adds r3, #20
  82028. 8021600: 617b str r3, [r7, #20]
  82029. opts = LWIP_HOOK_TCP_OUT_ADD_TCPOPTS(p, tcphdr, pcb, opts);
  82030. #endif
  82031. LWIP_UNUSED_ARG(pcb);
  82032. LWIP_UNUSED_ARG(sacks_len);
  82033. LWIP_ASSERT("options not filled", (u8_t *)opts == ((u8_t *)(tcphdr + 1)) + sacks_len * 4 + LWIP_TCP_OPT_LENGTH_SEGMENT(optflags, pcb));
  82034. 8021602: 8bfb ldrh r3, [r7, #30]
  82035. 8021604: 009b lsls r3, r3, #2
  82036. 8021606: 461a mov r2, r3
  82037. 8021608: 79fb ldrb r3, [r7, #7]
  82038. 802160a: 009b lsls r3, r3, #2
  82039. 802160c: f003 0304 and.w r3, r3, #4
  82040. 8021610: 4413 add r3, r2
  82041. 8021612: 3314 adds r3, #20
  82042. 8021614: 69ba ldr r2, [r7, #24]
  82043. 8021616: 4413 add r3, r2
  82044. 8021618: 697a ldr r2, [r7, #20]
  82045. 802161a: 429a cmp r2, r3
  82046. 802161c: d006 beq.n 802162c <tcp_output_fill_options+0x64>
  82047. 802161e: 4b05 ldr r3, [pc, #20] @ (8021634 <tcp_output_fill_options+0x6c>)
  82048. 8021620: f240 7275 movw r2, #1909 @ 0x775
  82049. 8021624: 4906 ldr r1, [pc, #24] @ (8021640 <tcp_output_fill_options+0x78>)
  82050. 8021626: 4805 ldr r0, [pc, #20] @ (802163c <tcp_output_fill_options+0x74>)
  82051. 8021628: f009 f920 bl 802a86c <iprintf>
  82052. LWIP_UNUSED_ARG(optflags); /* for LWIP_NOASSERT */
  82053. LWIP_UNUSED_ARG(opts); /* for LWIP_NOASSERT */
  82054. }
  82055. 802162c: bf00 nop
  82056. 802162e: 3720 adds r7, #32
  82057. 8021630: 46bd mov sp, r7
  82058. 8021632: bd80 pop {r7, pc}
  82059. 8021634: 08030190 .word 0x08030190
  82060. 8021638: 0803091c .word 0x0803091c
  82061. 802163c: 080301e4 .word 0x080301e4
  82062. 8021640: 08030814 .word 0x08030814
  82063. 08021644 <tcp_output_control_segment>:
  82064. * header checksum and calling ip_output_if while handling netif hints and stats.
  82065. */
  82066. static err_t
  82067. tcp_output_control_segment(const struct tcp_pcb *pcb, struct pbuf *p,
  82068. const ip_addr_t *src, const ip_addr_t *dst)
  82069. {
  82070. 8021644: b580 push {r7, lr}
  82071. 8021646: b08a sub sp, #40 @ 0x28
  82072. 8021648: af04 add r7, sp, #16
  82073. 802164a: 60f8 str r0, [r7, #12]
  82074. 802164c: 60b9 str r1, [r7, #8]
  82075. 802164e: 607a str r2, [r7, #4]
  82076. 8021650: 603b str r3, [r7, #0]
  82077. err_t err;
  82078. struct netif *netif;
  82079. LWIP_ASSERT("tcp_output_control_segment: invalid pbuf", p != NULL);
  82080. 8021652: 68bb ldr r3, [r7, #8]
  82081. 8021654: 2b00 cmp r3, #0
  82082. 8021656: d106 bne.n 8021666 <tcp_output_control_segment+0x22>
  82083. 8021658: 4b1c ldr r3, [pc, #112] @ (80216cc <tcp_output_control_segment+0x88>)
  82084. 802165a: f240 7287 movw r2, #1927 @ 0x787
  82085. 802165e: 491c ldr r1, [pc, #112] @ (80216d0 <tcp_output_control_segment+0x8c>)
  82086. 8021660: 481c ldr r0, [pc, #112] @ (80216d4 <tcp_output_control_segment+0x90>)
  82087. 8021662: f009 f903 bl 802a86c <iprintf>
  82088. netif = tcp_route(pcb, src, dst);
  82089. 8021666: 683a ldr r2, [r7, #0]
  82090. 8021668: 6879 ldr r1, [r7, #4]
  82091. 802166a: 68f8 ldr r0, [r7, #12]
  82092. 802166c: f7fe fa78 bl 801fb60 <tcp_route>
  82093. 8021670: 6138 str r0, [r7, #16]
  82094. if (netif == NULL) {
  82095. 8021672: 693b ldr r3, [r7, #16]
  82096. 8021674: 2b00 cmp r3, #0
  82097. 8021676: d102 bne.n 802167e <tcp_output_control_segment+0x3a>
  82098. err = ERR_RTE;
  82099. 8021678: 23fc movs r3, #252 @ 0xfc
  82100. 802167a: 75fb strb r3, [r7, #23]
  82101. 802167c: e01c b.n 80216b8 <tcp_output_control_segment+0x74>
  82102. struct tcp_hdr *tcphdr = (struct tcp_hdr *)p->payload;
  82103. tcphdr->chksum = ip_chksum_pseudo(p, IP_PROTO_TCP, p->tot_len,
  82104. src, dst);
  82105. }
  82106. #endif
  82107. if (pcb != NULL) {
  82108. 802167e: 68fb ldr r3, [r7, #12]
  82109. 8021680: 2b00 cmp r3, #0
  82110. 8021682: d006 beq.n 8021692 <tcp_output_control_segment+0x4e>
  82111. NETIF_SET_HINTS(netif, LWIP_CONST_CAST(struct netif_hint*, &(pcb->netif_hints)));
  82112. ttl = pcb->ttl;
  82113. 8021684: 68fb ldr r3, [r7, #12]
  82114. 8021686: 7adb ldrb r3, [r3, #11]
  82115. 8021688: 75bb strb r3, [r7, #22]
  82116. tos = pcb->tos;
  82117. 802168a: 68fb ldr r3, [r7, #12]
  82118. 802168c: 7a9b ldrb r3, [r3, #10]
  82119. 802168e: 757b strb r3, [r7, #21]
  82120. 8021690: e003 b.n 802169a <tcp_output_control_segment+0x56>
  82121. } else {
  82122. /* Send output with hardcoded TTL/HL since we have no access to the pcb */
  82123. ttl = TCP_TTL;
  82124. 8021692: 23ff movs r3, #255 @ 0xff
  82125. 8021694: 75bb strb r3, [r7, #22]
  82126. tos = 0;
  82127. 8021696: 2300 movs r3, #0
  82128. 8021698: 757b strb r3, [r7, #21]
  82129. }
  82130. TCP_STATS_INC(tcp.xmit);
  82131. err = ip_output_if(p, src, dst, ttl, tos, IP_PROTO_TCP, netif);
  82132. 802169a: 7dba ldrb r2, [r7, #22]
  82133. 802169c: 693b ldr r3, [r7, #16]
  82134. 802169e: 9302 str r3, [sp, #8]
  82135. 80216a0: 2306 movs r3, #6
  82136. 80216a2: 9301 str r3, [sp, #4]
  82137. 80216a4: 7d7b ldrb r3, [r7, #21]
  82138. 80216a6: 9300 str r3, [sp, #0]
  82139. 80216a8: 4613 mov r3, r2
  82140. 80216aa: 683a ldr r2, [r7, #0]
  82141. 80216ac: 6879 ldr r1, [r7, #4]
  82142. 80216ae: 68b8 ldr r0, [r7, #8]
  82143. 80216b0: f004 faac bl 8025c0c <ip4_output_if>
  82144. 80216b4: 4603 mov r3, r0
  82145. 80216b6: 75fb strb r3, [r7, #23]
  82146. NETIF_RESET_HINTS(netif);
  82147. }
  82148. pbuf_free(p);
  82149. 80216b8: 68b8 ldr r0, [r7, #8]
  82150. 80216ba: f7f9 fe5f bl 801b37c <pbuf_free>
  82151. return err;
  82152. 80216be: f997 3017 ldrsb.w r3, [r7, #23]
  82153. }
  82154. 80216c2: 4618 mov r0, r3
  82155. 80216c4: 3718 adds r7, #24
  82156. 80216c6: 46bd mov sp, r7
  82157. 80216c8: bd80 pop {r7, pc}
  82158. 80216ca: bf00 nop
  82159. 80216cc: 08030190 .word 0x08030190
  82160. 80216d0: 08030944 .word 0x08030944
  82161. 80216d4: 080301e4 .word 0x080301e4
  82162. 080216d8 <tcp_rst>:
  82163. */
  82164. void
  82165. tcp_rst(const struct tcp_pcb *pcb, u32_t seqno, u32_t ackno,
  82166. const ip_addr_t *local_ip, const ip_addr_t *remote_ip,
  82167. u16_t local_port, u16_t remote_port)
  82168. {
  82169. 80216d8: b590 push {r4, r7, lr}
  82170. 80216da: b08b sub sp, #44 @ 0x2c
  82171. 80216dc: af04 add r7, sp, #16
  82172. 80216de: 60f8 str r0, [r7, #12]
  82173. 80216e0: 60b9 str r1, [r7, #8]
  82174. 80216e2: 607a str r2, [r7, #4]
  82175. 80216e4: 603b str r3, [r7, #0]
  82176. struct pbuf *p;
  82177. u16_t wnd;
  82178. u8_t optlen;
  82179. LWIP_ASSERT("tcp_rst: invalid local_ip", local_ip != NULL);
  82180. 80216e6: 683b ldr r3, [r7, #0]
  82181. 80216e8: 2b00 cmp r3, #0
  82182. 80216ea: d106 bne.n 80216fa <tcp_rst+0x22>
  82183. 80216ec: 4b1f ldr r3, [pc, #124] @ (802176c <tcp_rst+0x94>)
  82184. 80216ee: f240 72c4 movw r2, #1988 @ 0x7c4
  82185. 80216f2: 491f ldr r1, [pc, #124] @ (8021770 <tcp_rst+0x98>)
  82186. 80216f4: 481f ldr r0, [pc, #124] @ (8021774 <tcp_rst+0x9c>)
  82187. 80216f6: f009 f8b9 bl 802a86c <iprintf>
  82188. LWIP_ASSERT("tcp_rst: invalid remote_ip", remote_ip != NULL);
  82189. 80216fa: 6abb ldr r3, [r7, #40] @ 0x28
  82190. 80216fc: 2b00 cmp r3, #0
  82191. 80216fe: d106 bne.n 802170e <tcp_rst+0x36>
  82192. 8021700: 4b1a ldr r3, [pc, #104] @ (802176c <tcp_rst+0x94>)
  82193. 8021702: f240 72c5 movw r2, #1989 @ 0x7c5
  82194. 8021706: 491c ldr r1, [pc, #112] @ (8021778 <tcp_rst+0xa0>)
  82195. 8021708: 481a ldr r0, [pc, #104] @ (8021774 <tcp_rst+0x9c>)
  82196. 802170a: f009 f8af bl 802a86c <iprintf>
  82197. optlen = LWIP_TCP_OPT_LENGTH_SEGMENT(0, pcb);
  82198. 802170e: 2300 movs r3, #0
  82199. 8021710: 75fb strb r3, [r7, #23]
  82200. #if LWIP_WND_SCALE
  82201. wnd = PP_HTONS(((TCP_WND >> TCP_RCV_SCALE) & 0xFFFF));
  82202. #else
  82203. wnd = PP_HTONS(TCP_WND);
  82204. 8021712: f24d 0316 movw r3, #53270 @ 0xd016
  82205. 8021716: 82bb strh r3, [r7, #20]
  82206. #endif
  82207. p = tcp_output_alloc_header_common(ackno, optlen, 0, lwip_htonl(seqno), local_port,
  82208. 8021718: 7dfb ldrb r3, [r7, #23]
  82209. 802171a: b29c uxth r4, r3
  82210. 802171c: 68b8 ldr r0, [r7, #8]
  82211. 802171e: f7f8 f960 bl 80199e2 <lwip_htonl>
  82212. 8021722: 4602 mov r2, r0
  82213. 8021724: 8abb ldrh r3, [r7, #20]
  82214. 8021726: 9303 str r3, [sp, #12]
  82215. 8021728: 2314 movs r3, #20
  82216. 802172a: 9302 str r3, [sp, #8]
  82217. 802172c: 8e3b ldrh r3, [r7, #48] @ 0x30
  82218. 802172e: 9301 str r3, [sp, #4]
  82219. 8021730: 8dbb ldrh r3, [r7, #44] @ 0x2c
  82220. 8021732: 9300 str r3, [sp, #0]
  82221. 8021734: 4613 mov r3, r2
  82222. 8021736: 2200 movs r2, #0
  82223. 8021738: 4621 mov r1, r4
  82224. 802173a: 6878 ldr r0, [r7, #4]
  82225. 802173c: f7ff fe94 bl 8021468 <tcp_output_alloc_header_common>
  82226. 8021740: 6138 str r0, [r7, #16]
  82227. remote_port, TCP_RST | TCP_ACK, wnd);
  82228. if (p == NULL) {
  82229. 8021742: 693b ldr r3, [r7, #16]
  82230. 8021744: 2b00 cmp r3, #0
  82231. 8021746: d00c beq.n 8021762 <tcp_rst+0x8a>
  82232. LWIP_DEBUGF(TCP_DEBUG, ("tcp_rst: could not allocate memory for pbuf\n"));
  82233. return;
  82234. }
  82235. tcp_output_fill_options(pcb, p, 0, optlen);
  82236. 8021748: 7dfb ldrb r3, [r7, #23]
  82237. 802174a: 2200 movs r2, #0
  82238. 802174c: 6939 ldr r1, [r7, #16]
  82239. 802174e: 68f8 ldr r0, [r7, #12]
  82240. 8021750: f7ff ff3a bl 80215c8 <tcp_output_fill_options>
  82241. MIB2_STATS_INC(mib2.tcpoutrsts);
  82242. tcp_output_control_segment(pcb, p, local_ip, remote_ip);
  82243. 8021754: 6abb ldr r3, [r7, #40] @ 0x28
  82244. 8021756: 683a ldr r2, [r7, #0]
  82245. 8021758: 6939 ldr r1, [r7, #16]
  82246. 802175a: 68f8 ldr r0, [r7, #12]
  82247. 802175c: f7ff ff72 bl 8021644 <tcp_output_control_segment>
  82248. 8021760: e000 b.n 8021764 <tcp_rst+0x8c>
  82249. return;
  82250. 8021762: bf00 nop
  82251. LWIP_DEBUGF(TCP_RST_DEBUG, ("tcp_rst: seqno %"U32_F" ackno %"U32_F".\n", seqno, ackno));
  82252. }
  82253. 8021764: 371c adds r7, #28
  82254. 8021766: 46bd mov sp, r7
  82255. 8021768: bd90 pop {r4, r7, pc}
  82256. 802176a: bf00 nop
  82257. 802176c: 08030190 .word 0x08030190
  82258. 8021770: 08030970 .word 0x08030970
  82259. 8021774: 080301e4 .word 0x080301e4
  82260. 8021778: 0803098c .word 0x0803098c
  82261. 0802177c <tcp_send_empty_ack>:
  82262. *
  82263. * @param pcb Protocol control block for the TCP connection to send the ACK
  82264. */
  82265. err_t
  82266. tcp_send_empty_ack(struct tcp_pcb *pcb)
  82267. {
  82268. 802177c: b590 push {r4, r7, lr}
  82269. 802177e: b087 sub sp, #28
  82270. 8021780: af00 add r7, sp, #0
  82271. 8021782: 6078 str r0, [r7, #4]
  82272. err_t err;
  82273. struct pbuf *p;
  82274. u8_t optlen, optflags = 0;
  82275. 8021784: 2300 movs r3, #0
  82276. 8021786: 75fb strb r3, [r7, #23]
  82277. u8_t num_sacks = 0;
  82278. 8021788: 2300 movs r3, #0
  82279. 802178a: 75bb strb r3, [r7, #22]
  82280. LWIP_ASSERT("tcp_send_empty_ack: invalid pcb", pcb != NULL);
  82281. 802178c: 687b ldr r3, [r7, #4]
  82282. 802178e: 2b00 cmp r3, #0
  82283. 8021790: d106 bne.n 80217a0 <tcp_send_empty_ack+0x24>
  82284. 8021792: 4b28 ldr r3, [pc, #160] @ (8021834 <tcp_send_empty_ack+0xb8>)
  82285. 8021794: f240 72ea movw r2, #2026 @ 0x7ea
  82286. 8021798: 4927 ldr r1, [pc, #156] @ (8021838 <tcp_send_empty_ack+0xbc>)
  82287. 802179a: 4828 ldr r0, [pc, #160] @ (802183c <tcp_send_empty_ack+0xc0>)
  82288. 802179c: f009 f866 bl 802a86c <iprintf>
  82289. #if LWIP_TCP_TIMESTAMPS
  82290. if (pcb->flags & TF_TIMESTAMP) {
  82291. optflags = TF_SEG_OPTS_TS;
  82292. }
  82293. #endif
  82294. optlen = LWIP_TCP_OPT_LENGTH_SEGMENT(optflags, pcb);
  82295. 80217a0: 7dfb ldrb r3, [r7, #23]
  82296. 80217a2: 009b lsls r3, r3, #2
  82297. 80217a4: b2db uxtb r3, r3
  82298. 80217a6: f003 0304 and.w r3, r3, #4
  82299. 80217aa: 757b strb r3, [r7, #21]
  82300. if ((num_sacks = tcp_get_num_sacks(pcb, optlen)) > 0) {
  82301. optlen += 4 + num_sacks * 8; /* 4 bytes for header (including 2*NOP), plus 8B for each SACK */
  82302. }
  82303. #endif
  82304. p = tcp_output_alloc_header(pcb, optlen, 0, lwip_htonl(pcb->snd_nxt));
  82305. 80217ac: 7d7b ldrb r3, [r7, #21]
  82306. 80217ae: b29c uxth r4, r3
  82307. 80217b0: 687b ldr r3, [r7, #4]
  82308. 80217b2: 6d1b ldr r3, [r3, #80] @ 0x50
  82309. 80217b4: 4618 mov r0, r3
  82310. 80217b6: f7f8 f914 bl 80199e2 <lwip_htonl>
  82311. 80217ba: 4603 mov r3, r0
  82312. 80217bc: 2200 movs r2, #0
  82313. 80217be: 4621 mov r1, r4
  82314. 80217c0: 6878 ldr r0, [r7, #4]
  82315. 80217c2: f7ff fec3 bl 802154c <tcp_output_alloc_header>
  82316. 80217c6: 6138 str r0, [r7, #16]
  82317. if (p == NULL) {
  82318. 80217c8: 693b ldr r3, [r7, #16]
  82319. 80217ca: 2b00 cmp r3, #0
  82320. 80217cc: d109 bne.n 80217e2 <tcp_send_empty_ack+0x66>
  82321. /* let tcp_fasttmr retry sending this ACK */
  82322. tcp_set_flags(pcb, TF_ACK_DELAY | TF_ACK_NOW);
  82323. 80217ce: 687b ldr r3, [r7, #4]
  82324. 80217d0: 8b5b ldrh r3, [r3, #26]
  82325. 80217d2: f043 0303 orr.w r3, r3, #3
  82326. 80217d6: b29a uxth r2, r3
  82327. 80217d8: 687b ldr r3, [r7, #4]
  82328. 80217da: 835a strh r2, [r3, #26]
  82329. LWIP_DEBUGF(TCP_OUTPUT_DEBUG, ("tcp_output: (ACK) could not allocate pbuf\n"));
  82330. return ERR_BUF;
  82331. 80217dc: f06f 0301 mvn.w r3, #1
  82332. 80217e0: e023 b.n 802182a <tcp_send_empty_ack+0xae>
  82333. }
  82334. tcp_output_fill_options(pcb, p, optflags, num_sacks);
  82335. 80217e2: 7dbb ldrb r3, [r7, #22]
  82336. 80217e4: 7dfa ldrb r2, [r7, #23]
  82337. 80217e6: 6939 ldr r1, [r7, #16]
  82338. 80217e8: 6878 ldr r0, [r7, #4]
  82339. 80217ea: f7ff feed bl 80215c8 <tcp_output_fill_options>
  82340. pcb->ts_lastacksent = pcb->rcv_nxt;
  82341. #endif
  82342. LWIP_DEBUGF(TCP_OUTPUT_DEBUG,
  82343. ("tcp_output: sending ACK for %"U32_F"\n", pcb->rcv_nxt));
  82344. err = tcp_output_control_segment(pcb, p, &pcb->local_ip, &pcb->remote_ip);
  82345. 80217ee: 687a ldr r2, [r7, #4]
  82346. 80217f0: 687b ldr r3, [r7, #4]
  82347. 80217f2: 3304 adds r3, #4
  82348. 80217f4: 6939 ldr r1, [r7, #16]
  82349. 80217f6: 6878 ldr r0, [r7, #4]
  82350. 80217f8: f7ff ff24 bl 8021644 <tcp_output_control_segment>
  82351. 80217fc: 4603 mov r3, r0
  82352. 80217fe: 73fb strb r3, [r7, #15]
  82353. if (err != ERR_OK) {
  82354. 8021800: f997 300f ldrsb.w r3, [r7, #15]
  82355. 8021804: 2b00 cmp r3, #0
  82356. 8021806: d007 beq.n 8021818 <tcp_send_empty_ack+0x9c>
  82357. /* let tcp_fasttmr retry sending this ACK */
  82358. tcp_set_flags(pcb, TF_ACK_DELAY | TF_ACK_NOW);
  82359. 8021808: 687b ldr r3, [r7, #4]
  82360. 802180a: 8b5b ldrh r3, [r3, #26]
  82361. 802180c: f043 0303 orr.w r3, r3, #3
  82362. 8021810: b29a uxth r2, r3
  82363. 8021812: 687b ldr r3, [r7, #4]
  82364. 8021814: 835a strh r2, [r3, #26]
  82365. 8021816: e006 b.n 8021826 <tcp_send_empty_ack+0xaa>
  82366. } else {
  82367. /* remove ACK flags from the PCB, as we sent an empty ACK now */
  82368. tcp_clear_flags(pcb, TF_ACK_DELAY | TF_ACK_NOW);
  82369. 8021818: 687b ldr r3, [r7, #4]
  82370. 802181a: 8b5b ldrh r3, [r3, #26]
  82371. 802181c: f023 0303 bic.w r3, r3, #3
  82372. 8021820: b29a uxth r2, r3
  82373. 8021822: 687b ldr r3, [r7, #4]
  82374. 8021824: 835a strh r2, [r3, #26]
  82375. }
  82376. return err;
  82377. 8021826: f997 300f ldrsb.w r3, [r7, #15]
  82378. }
  82379. 802182a: 4618 mov r0, r3
  82380. 802182c: 371c adds r7, #28
  82381. 802182e: 46bd mov sp, r7
  82382. 8021830: bd90 pop {r4, r7, pc}
  82383. 8021832: bf00 nop
  82384. 8021834: 08030190 .word 0x08030190
  82385. 8021838: 080309a8 .word 0x080309a8
  82386. 802183c: 080301e4 .word 0x080301e4
  82387. 08021840 <tcp_keepalive>:
  82388. *
  82389. * @param pcb the tcp_pcb for which to send a keepalive packet
  82390. */
  82391. err_t
  82392. tcp_keepalive(struct tcp_pcb *pcb)
  82393. {
  82394. 8021840: b590 push {r4, r7, lr}
  82395. 8021842: b085 sub sp, #20
  82396. 8021844: af00 add r7, sp, #0
  82397. 8021846: 6078 str r0, [r7, #4]
  82398. err_t err;
  82399. struct pbuf *p;
  82400. u8_t optlen = LWIP_TCP_OPT_LENGTH_SEGMENT(0, pcb);
  82401. 8021848: 2300 movs r3, #0
  82402. 802184a: 72bb strb r3, [r7, #10]
  82403. LWIP_ASSERT("tcp_keepalive: invalid pcb", pcb != NULL);
  82404. 802184c: 687b ldr r3, [r7, #4]
  82405. 802184e: 2b00 cmp r3, #0
  82406. 8021850: d106 bne.n 8021860 <tcp_keepalive+0x20>
  82407. 8021852: 4b18 ldr r3, [pc, #96] @ (80218b4 <tcp_keepalive+0x74>)
  82408. 8021854: f640 0224 movw r2, #2084 @ 0x824
  82409. 8021858: 4917 ldr r1, [pc, #92] @ (80218b8 <tcp_keepalive+0x78>)
  82410. 802185a: 4818 ldr r0, [pc, #96] @ (80218bc <tcp_keepalive+0x7c>)
  82411. 802185c: f009 f806 bl 802a86c <iprintf>
  82412. LWIP_DEBUGF(TCP_DEBUG, ("\n"));
  82413. LWIP_DEBUGF(TCP_DEBUG, ("tcp_keepalive: tcp_ticks %"U32_F" pcb->tmr %"U32_F" pcb->keep_cnt_sent %"U16_F"\n",
  82414. tcp_ticks, pcb->tmr, (u16_t)pcb->keep_cnt_sent));
  82415. p = tcp_output_alloc_header(pcb, optlen, 0, lwip_htonl(pcb->snd_nxt - 1));
  82416. 8021860: 7abb ldrb r3, [r7, #10]
  82417. 8021862: b29c uxth r4, r3
  82418. 8021864: 687b ldr r3, [r7, #4]
  82419. 8021866: 6d1b ldr r3, [r3, #80] @ 0x50
  82420. 8021868: 3b01 subs r3, #1
  82421. 802186a: 4618 mov r0, r3
  82422. 802186c: f7f8 f8b9 bl 80199e2 <lwip_htonl>
  82423. 8021870: 4603 mov r3, r0
  82424. 8021872: 2200 movs r2, #0
  82425. 8021874: 4621 mov r1, r4
  82426. 8021876: 6878 ldr r0, [r7, #4]
  82427. 8021878: f7ff fe68 bl 802154c <tcp_output_alloc_header>
  82428. 802187c: 60f8 str r0, [r7, #12]
  82429. if (p == NULL) {
  82430. 802187e: 68fb ldr r3, [r7, #12]
  82431. 8021880: 2b00 cmp r3, #0
  82432. 8021882: d102 bne.n 802188a <tcp_keepalive+0x4a>
  82433. LWIP_DEBUGF(TCP_DEBUG,
  82434. ("tcp_keepalive: could not allocate memory for pbuf\n"));
  82435. return ERR_MEM;
  82436. 8021884: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  82437. 8021888: e010 b.n 80218ac <tcp_keepalive+0x6c>
  82438. }
  82439. tcp_output_fill_options(pcb, p, 0, optlen);
  82440. 802188a: 7abb ldrb r3, [r7, #10]
  82441. 802188c: 2200 movs r2, #0
  82442. 802188e: 68f9 ldr r1, [r7, #12]
  82443. 8021890: 6878 ldr r0, [r7, #4]
  82444. 8021892: f7ff fe99 bl 80215c8 <tcp_output_fill_options>
  82445. err = tcp_output_control_segment(pcb, p, &pcb->local_ip, &pcb->remote_ip);
  82446. 8021896: 687a ldr r2, [r7, #4]
  82447. 8021898: 687b ldr r3, [r7, #4]
  82448. 802189a: 3304 adds r3, #4
  82449. 802189c: 68f9 ldr r1, [r7, #12]
  82450. 802189e: 6878 ldr r0, [r7, #4]
  82451. 80218a0: f7ff fed0 bl 8021644 <tcp_output_control_segment>
  82452. 80218a4: 4603 mov r3, r0
  82453. 80218a6: 72fb strb r3, [r7, #11]
  82454. LWIP_DEBUGF(TCP_DEBUG, ("tcp_keepalive: seqno %"U32_F" ackno %"U32_F" err %d.\n",
  82455. pcb->snd_nxt - 1, pcb->rcv_nxt, (int)err));
  82456. return err;
  82457. 80218a8: f997 300b ldrsb.w r3, [r7, #11]
  82458. }
  82459. 80218ac: 4618 mov r0, r3
  82460. 80218ae: 3714 adds r7, #20
  82461. 80218b0: 46bd mov sp, r7
  82462. 80218b2: bd90 pop {r4, r7, pc}
  82463. 80218b4: 08030190 .word 0x08030190
  82464. 80218b8: 080309c8 .word 0x080309c8
  82465. 80218bc: 080301e4 .word 0x080301e4
  82466. 080218c0 <tcp_zero_window_probe>:
  82467. *
  82468. * @param pcb the tcp_pcb for which to send a zero-window probe packet
  82469. */
  82470. err_t
  82471. tcp_zero_window_probe(struct tcp_pcb *pcb)
  82472. {
  82473. 80218c0: b590 push {r4, r7, lr}
  82474. 80218c2: b08b sub sp, #44 @ 0x2c
  82475. 80218c4: af00 add r7, sp, #0
  82476. 80218c6: 6078 str r0, [r7, #4]
  82477. struct tcp_hdr *tcphdr;
  82478. struct tcp_seg *seg;
  82479. u16_t len;
  82480. u8_t is_fin;
  82481. u32_t snd_nxt;
  82482. u8_t optlen = LWIP_TCP_OPT_LENGTH_SEGMENT(0, pcb);
  82483. 80218c8: 2300 movs r3, #0
  82484. 80218ca: 74fb strb r3, [r7, #19]
  82485. LWIP_ASSERT("tcp_zero_window_probe: invalid pcb", pcb != NULL);
  82486. 80218cc: 687b ldr r3, [r7, #4]
  82487. 80218ce: 2b00 cmp r3, #0
  82488. 80218d0: d106 bne.n 80218e0 <tcp_zero_window_probe+0x20>
  82489. 80218d2: 4b4d ldr r3, [pc, #308] @ (8021a08 <tcp_zero_window_probe+0x148>)
  82490. 80218d4: f640 024f movw r2, #2127 @ 0x84f
  82491. 80218d8: 494c ldr r1, [pc, #304] @ (8021a0c <tcp_zero_window_probe+0x14c>)
  82492. 80218da: 484d ldr r0, [pc, #308] @ (8021a10 <tcp_zero_window_probe+0x150>)
  82493. 80218dc: f008 ffc6 bl 802a86c <iprintf>
  82494. ("tcp_zero_window_probe: tcp_ticks %"U32_F
  82495. " pcb->tmr %"U32_F" pcb->keep_cnt_sent %"U16_F"\n",
  82496. tcp_ticks, pcb->tmr, (u16_t)pcb->keep_cnt_sent));
  82497. /* Only consider unsent, persist timer should be off when there is data in-flight */
  82498. seg = pcb->unsent;
  82499. 80218e0: 687b ldr r3, [r7, #4]
  82500. 80218e2: 6edb ldr r3, [r3, #108] @ 0x6c
  82501. 80218e4: 627b str r3, [r7, #36] @ 0x24
  82502. if (seg == NULL) {
  82503. 80218e6: 6a7b ldr r3, [r7, #36] @ 0x24
  82504. 80218e8: 2b00 cmp r3, #0
  82505. 80218ea: d101 bne.n 80218f0 <tcp_zero_window_probe+0x30>
  82506. /* Not expected, persist timer should be off when the send buffer is empty */
  82507. return ERR_OK;
  82508. 80218ec: 2300 movs r3, #0
  82509. 80218ee: e087 b.n 8021a00 <tcp_zero_window_probe+0x140>
  82510. /* increment probe count. NOTE: we record probe even if it fails
  82511. to actually transmit due to an error. This ensures memory exhaustion/
  82512. routing problem doesn't leave a zero-window pcb as an indefinite zombie.
  82513. RTO mechanism has similar behavior, see pcb->nrtx */
  82514. if (pcb->persist_probe < 0xFF) {
  82515. 80218f0: 687b ldr r3, [r7, #4]
  82516. 80218f2: f893 309a ldrb.w r3, [r3, #154] @ 0x9a
  82517. 80218f6: 2bff cmp r3, #255 @ 0xff
  82518. 80218f8: d007 beq.n 802190a <tcp_zero_window_probe+0x4a>
  82519. ++pcb->persist_probe;
  82520. 80218fa: 687b ldr r3, [r7, #4]
  82521. 80218fc: f893 309a ldrb.w r3, [r3, #154] @ 0x9a
  82522. 8021900: 3301 adds r3, #1
  82523. 8021902: b2da uxtb r2, r3
  82524. 8021904: 687b ldr r3, [r7, #4]
  82525. 8021906: f883 209a strb.w r2, [r3, #154] @ 0x9a
  82526. }
  82527. is_fin = ((TCPH_FLAGS(seg->tcphdr) & TCP_FIN) != 0) && (seg->len == 0);
  82528. 802190a: 6a7b ldr r3, [r7, #36] @ 0x24
  82529. 802190c: 691b ldr r3, [r3, #16]
  82530. 802190e: 899b ldrh r3, [r3, #12]
  82531. 8021910: b29b uxth r3, r3
  82532. 8021912: 4618 mov r0, r3
  82533. 8021914: f7f8 f850 bl 80199b8 <lwip_htons>
  82534. 8021918: 4603 mov r3, r0
  82535. 802191a: b2db uxtb r3, r3
  82536. 802191c: f003 0301 and.w r3, r3, #1
  82537. 8021920: 2b00 cmp r3, #0
  82538. 8021922: d005 beq.n 8021930 <tcp_zero_window_probe+0x70>
  82539. 8021924: 6a7b ldr r3, [r7, #36] @ 0x24
  82540. 8021926: 891b ldrh r3, [r3, #8]
  82541. 8021928: 2b00 cmp r3, #0
  82542. 802192a: d101 bne.n 8021930 <tcp_zero_window_probe+0x70>
  82543. 802192c: 2301 movs r3, #1
  82544. 802192e: e000 b.n 8021932 <tcp_zero_window_probe+0x72>
  82545. 8021930: 2300 movs r3, #0
  82546. 8021932: f887 3023 strb.w r3, [r7, #35] @ 0x23
  82547. /* we want to send one seqno: either FIN or data (no options) */
  82548. len = is_fin ? 0 : 1;
  82549. 8021936: f897 3023 ldrb.w r3, [r7, #35] @ 0x23
  82550. 802193a: 2b00 cmp r3, #0
  82551. 802193c: bf0c ite eq
  82552. 802193e: 2301 moveq r3, #1
  82553. 8021940: 2300 movne r3, #0
  82554. 8021942: b2db uxtb r3, r3
  82555. 8021944: 843b strh r3, [r7, #32]
  82556. p = tcp_output_alloc_header(pcb, optlen, len, seg->tcphdr->seqno);
  82557. 8021946: 7cfb ldrb r3, [r7, #19]
  82558. 8021948: b299 uxth r1, r3
  82559. 802194a: 6a7b ldr r3, [r7, #36] @ 0x24
  82560. 802194c: 691b ldr r3, [r3, #16]
  82561. 802194e: 685b ldr r3, [r3, #4]
  82562. 8021950: 8c3a ldrh r2, [r7, #32]
  82563. 8021952: 6878 ldr r0, [r7, #4]
  82564. 8021954: f7ff fdfa bl 802154c <tcp_output_alloc_header>
  82565. 8021958: 61f8 str r0, [r7, #28]
  82566. if (p == NULL) {
  82567. 802195a: 69fb ldr r3, [r7, #28]
  82568. 802195c: 2b00 cmp r3, #0
  82569. 802195e: d102 bne.n 8021966 <tcp_zero_window_probe+0xa6>
  82570. LWIP_DEBUGF(TCP_DEBUG, ("tcp_zero_window_probe: no memory for pbuf\n"));
  82571. return ERR_MEM;
  82572. 8021960: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  82573. 8021964: e04c b.n 8021a00 <tcp_zero_window_probe+0x140>
  82574. }
  82575. tcphdr = (struct tcp_hdr *)p->payload;
  82576. 8021966: 69fb ldr r3, [r7, #28]
  82577. 8021968: 685b ldr r3, [r3, #4]
  82578. 802196a: 61bb str r3, [r7, #24]
  82579. if (is_fin) {
  82580. 802196c: f897 3023 ldrb.w r3, [r7, #35] @ 0x23
  82581. 8021970: 2b00 cmp r3, #0
  82582. 8021972: d011 beq.n 8021998 <tcp_zero_window_probe+0xd8>
  82583. /* FIN segment, no data */
  82584. TCPH_FLAGS_SET(tcphdr, TCP_ACK | TCP_FIN);
  82585. 8021974: 69bb ldr r3, [r7, #24]
  82586. 8021976: 899b ldrh r3, [r3, #12]
  82587. 8021978: b29b uxth r3, r3
  82588. 802197a: b21b sxth r3, r3
  82589. 802197c: f423 537c bic.w r3, r3, #16128 @ 0x3f00
  82590. 8021980: b21c sxth r4, r3
  82591. 8021982: 2011 movs r0, #17
  82592. 8021984: f7f8 f818 bl 80199b8 <lwip_htons>
  82593. 8021988: 4603 mov r3, r0
  82594. 802198a: b21b sxth r3, r3
  82595. 802198c: 4323 orrs r3, r4
  82596. 802198e: b21b sxth r3, r3
  82597. 8021990: b29a uxth r2, r3
  82598. 8021992: 69bb ldr r3, [r7, #24]
  82599. 8021994: 819a strh r2, [r3, #12]
  82600. 8021996: e010 b.n 80219ba <tcp_zero_window_probe+0xfa>
  82601. } else {
  82602. /* Data segment, copy in one byte from the head of the unacked queue */
  82603. char *d = ((char *)p->payload + TCP_HLEN);
  82604. 8021998: 69fb ldr r3, [r7, #28]
  82605. 802199a: 685b ldr r3, [r3, #4]
  82606. 802199c: 3314 adds r3, #20
  82607. 802199e: 617b str r3, [r7, #20]
  82608. /* Depending on whether the segment has already been sent (unacked) or not
  82609. (unsent), seg->p->payload points to the IP header or TCP header.
  82610. Ensure we copy the first TCP data byte: */
  82611. pbuf_copy_partial(seg->p, d, 1, seg->p->tot_len - seg->len);
  82612. 80219a0: 6a7b ldr r3, [r7, #36] @ 0x24
  82613. 80219a2: 6858 ldr r0, [r3, #4]
  82614. 80219a4: 6a7b ldr r3, [r7, #36] @ 0x24
  82615. 80219a6: 685b ldr r3, [r3, #4]
  82616. 80219a8: 891a ldrh r2, [r3, #8]
  82617. 80219aa: 6a7b ldr r3, [r7, #36] @ 0x24
  82618. 80219ac: 891b ldrh r3, [r3, #8]
  82619. 80219ae: 1ad3 subs r3, r2, r3
  82620. 80219b0: b29b uxth r3, r3
  82621. 80219b2: 2201 movs r2, #1
  82622. 80219b4: 6979 ldr r1, [r7, #20]
  82623. 80219b6: f7f9 fee7 bl 801b788 <pbuf_copy_partial>
  82624. }
  82625. /* The byte may be acknowledged without the window being opened. */
  82626. snd_nxt = lwip_ntohl(seg->tcphdr->seqno) + 1;
  82627. 80219ba: 6a7b ldr r3, [r7, #36] @ 0x24
  82628. 80219bc: 691b ldr r3, [r3, #16]
  82629. 80219be: 685b ldr r3, [r3, #4]
  82630. 80219c0: 4618 mov r0, r3
  82631. 80219c2: f7f8 f80e bl 80199e2 <lwip_htonl>
  82632. 80219c6: 4603 mov r3, r0
  82633. 80219c8: 3301 adds r3, #1
  82634. 80219ca: 60fb str r3, [r7, #12]
  82635. if (TCP_SEQ_LT(pcb->snd_nxt, snd_nxt)) {
  82636. 80219cc: 687b ldr r3, [r7, #4]
  82637. 80219ce: 6d1a ldr r2, [r3, #80] @ 0x50
  82638. 80219d0: 68fb ldr r3, [r7, #12]
  82639. 80219d2: 1ad3 subs r3, r2, r3
  82640. 80219d4: 2b00 cmp r3, #0
  82641. 80219d6: da02 bge.n 80219de <tcp_zero_window_probe+0x11e>
  82642. pcb->snd_nxt = snd_nxt;
  82643. 80219d8: 687b ldr r3, [r7, #4]
  82644. 80219da: 68fa ldr r2, [r7, #12]
  82645. 80219dc: 651a str r2, [r3, #80] @ 0x50
  82646. }
  82647. tcp_output_fill_options(pcb, p, 0, optlen);
  82648. 80219de: 7cfb ldrb r3, [r7, #19]
  82649. 80219e0: 2200 movs r2, #0
  82650. 80219e2: 69f9 ldr r1, [r7, #28]
  82651. 80219e4: 6878 ldr r0, [r7, #4]
  82652. 80219e6: f7ff fdef bl 80215c8 <tcp_output_fill_options>
  82653. err = tcp_output_control_segment(pcb, p, &pcb->local_ip, &pcb->remote_ip);
  82654. 80219ea: 687a ldr r2, [r7, #4]
  82655. 80219ec: 687b ldr r3, [r7, #4]
  82656. 80219ee: 3304 adds r3, #4
  82657. 80219f0: 69f9 ldr r1, [r7, #28]
  82658. 80219f2: 6878 ldr r0, [r7, #4]
  82659. 80219f4: f7ff fe26 bl 8021644 <tcp_output_control_segment>
  82660. 80219f8: 4603 mov r3, r0
  82661. 80219fa: 72fb strb r3, [r7, #11]
  82662. LWIP_DEBUGF(TCP_DEBUG, ("tcp_zero_window_probe: seqno %"U32_F
  82663. " ackno %"U32_F" err %d.\n",
  82664. pcb->snd_nxt - 1, pcb->rcv_nxt, (int)err));
  82665. return err;
  82666. 80219fc: f997 300b ldrsb.w r3, [r7, #11]
  82667. }
  82668. 8021a00: 4618 mov r0, r3
  82669. 8021a02: 372c adds r7, #44 @ 0x2c
  82670. 8021a04: 46bd mov sp, r7
  82671. 8021a06: bd90 pop {r4, r7, pc}
  82672. 8021a08: 08030190 .word 0x08030190
  82673. 8021a0c: 080309e4 .word 0x080309e4
  82674. 8021a10: 080301e4 .word 0x080301e4
  82675. 08021a14 <tcpip_tcp_timer>:
  82676. *
  82677. * @param arg unused argument
  82678. */
  82679. static void
  82680. tcpip_tcp_timer(void *arg)
  82681. {
  82682. 8021a14: b580 push {r7, lr}
  82683. 8021a16: b082 sub sp, #8
  82684. 8021a18: af00 add r7, sp, #0
  82685. 8021a1a: 6078 str r0, [r7, #4]
  82686. LWIP_UNUSED_ARG(arg);
  82687. /* call TCP timer handler */
  82688. tcp_tmr();
  82689. 8021a1c: f7f9 ffa2 bl 801b964 <tcp_tmr>
  82690. /* timer still needed? */
  82691. if (tcp_active_pcbs || tcp_tw_pcbs) {
  82692. 8021a20: 4b0a ldr r3, [pc, #40] @ (8021a4c <tcpip_tcp_timer+0x38>)
  82693. 8021a22: 681b ldr r3, [r3, #0]
  82694. 8021a24: 2b00 cmp r3, #0
  82695. 8021a26: d103 bne.n 8021a30 <tcpip_tcp_timer+0x1c>
  82696. 8021a28: 4b09 ldr r3, [pc, #36] @ (8021a50 <tcpip_tcp_timer+0x3c>)
  82697. 8021a2a: 681b ldr r3, [r3, #0]
  82698. 8021a2c: 2b00 cmp r3, #0
  82699. 8021a2e: d005 beq.n 8021a3c <tcpip_tcp_timer+0x28>
  82700. /* restart timer */
  82701. sys_timeout(TCP_TMR_INTERVAL, tcpip_tcp_timer, NULL);
  82702. 8021a30: 2200 movs r2, #0
  82703. 8021a32: 4908 ldr r1, [pc, #32] @ (8021a54 <tcpip_tcp_timer+0x40>)
  82704. 8021a34: 20fa movs r0, #250 @ 0xfa
  82705. 8021a36: f000 f8f5 bl 8021c24 <sys_timeout>
  82706. 8021a3a: e003 b.n 8021a44 <tcpip_tcp_timer+0x30>
  82707. } else {
  82708. /* disable timer */
  82709. tcpip_tcp_timer_active = 0;
  82710. 8021a3c: 4b06 ldr r3, [pc, #24] @ (8021a58 <tcpip_tcp_timer+0x44>)
  82711. 8021a3e: 2200 movs r2, #0
  82712. 8021a40: 601a str r2, [r3, #0]
  82713. }
  82714. }
  82715. 8021a42: bf00 nop
  82716. 8021a44: bf00 nop
  82717. 8021a46: 3708 adds r7, #8
  82718. 8021a48: 46bd mov sp, r7
  82719. 8021a4a: bd80 pop {r7, pc}
  82720. 8021a4c: 2402af74 .word 0x2402af74
  82721. 8021a50: 2402af78 .word 0x2402af78
  82722. 8021a54: 08021a15 .word 0x08021a15
  82723. 8021a58: 2402afc4 .word 0x2402afc4
  82724. 08021a5c <tcp_timer_needed>:
  82725. * the reason is to have the TCP timer only running when
  82726. * there are active (or time-wait) PCBs.
  82727. */
  82728. void
  82729. tcp_timer_needed(void)
  82730. {
  82731. 8021a5c: b580 push {r7, lr}
  82732. 8021a5e: af00 add r7, sp, #0
  82733. LWIP_ASSERT_CORE_LOCKED();
  82734. 8021a60: f7ef fadc bl 801101c <sys_check_core_locking>
  82735. /* timer is off but needed again? */
  82736. if (!tcpip_tcp_timer_active && (tcp_active_pcbs || tcp_tw_pcbs)) {
  82737. 8021a64: 4b0a ldr r3, [pc, #40] @ (8021a90 <tcp_timer_needed+0x34>)
  82738. 8021a66: 681b ldr r3, [r3, #0]
  82739. 8021a68: 2b00 cmp r3, #0
  82740. 8021a6a: d10f bne.n 8021a8c <tcp_timer_needed+0x30>
  82741. 8021a6c: 4b09 ldr r3, [pc, #36] @ (8021a94 <tcp_timer_needed+0x38>)
  82742. 8021a6e: 681b ldr r3, [r3, #0]
  82743. 8021a70: 2b00 cmp r3, #0
  82744. 8021a72: d103 bne.n 8021a7c <tcp_timer_needed+0x20>
  82745. 8021a74: 4b08 ldr r3, [pc, #32] @ (8021a98 <tcp_timer_needed+0x3c>)
  82746. 8021a76: 681b ldr r3, [r3, #0]
  82747. 8021a78: 2b00 cmp r3, #0
  82748. 8021a7a: d007 beq.n 8021a8c <tcp_timer_needed+0x30>
  82749. /* enable and start timer */
  82750. tcpip_tcp_timer_active = 1;
  82751. 8021a7c: 4b04 ldr r3, [pc, #16] @ (8021a90 <tcp_timer_needed+0x34>)
  82752. 8021a7e: 2201 movs r2, #1
  82753. 8021a80: 601a str r2, [r3, #0]
  82754. sys_timeout(TCP_TMR_INTERVAL, tcpip_tcp_timer, NULL);
  82755. 8021a82: 2200 movs r2, #0
  82756. 8021a84: 4905 ldr r1, [pc, #20] @ (8021a9c <tcp_timer_needed+0x40>)
  82757. 8021a86: 20fa movs r0, #250 @ 0xfa
  82758. 8021a88: f000 f8cc bl 8021c24 <sys_timeout>
  82759. }
  82760. }
  82761. 8021a8c: bf00 nop
  82762. 8021a8e: bd80 pop {r7, pc}
  82763. 8021a90: 2402afc4 .word 0x2402afc4
  82764. 8021a94: 2402af74 .word 0x2402af74
  82765. 8021a98: 2402af78 .word 0x2402af78
  82766. 8021a9c: 08021a15 .word 0x08021a15
  82767. 08021aa0 <sys_timeout_abs>:
  82768. #if LWIP_DEBUG_TIMERNAMES
  82769. sys_timeout_abs(u32_t abs_time, sys_timeout_handler handler, void *arg, const char *handler_name)
  82770. #else /* LWIP_DEBUG_TIMERNAMES */
  82771. sys_timeout_abs(u32_t abs_time, sys_timeout_handler handler, void *arg)
  82772. #endif
  82773. {
  82774. 8021aa0: b580 push {r7, lr}
  82775. 8021aa2: b086 sub sp, #24
  82776. 8021aa4: af00 add r7, sp, #0
  82777. 8021aa6: 60f8 str r0, [r7, #12]
  82778. 8021aa8: 60b9 str r1, [r7, #8]
  82779. 8021aaa: 607a str r2, [r7, #4]
  82780. struct sys_timeo *timeout, *t;
  82781. timeout = (struct sys_timeo *)memp_malloc(MEMP_SYS_TIMEOUT);
  82782. 8021aac: 200a movs r0, #10
  82783. 8021aae: f7f8 fd01 bl 801a4b4 <memp_malloc>
  82784. 8021ab2: 6138 str r0, [r7, #16]
  82785. if (timeout == NULL) {
  82786. 8021ab4: 693b ldr r3, [r7, #16]
  82787. 8021ab6: 2b00 cmp r3, #0
  82788. 8021ab8: d109 bne.n 8021ace <sys_timeout_abs+0x2e>
  82789. LWIP_ASSERT("sys_timeout: timeout != NULL, pool MEMP_SYS_TIMEOUT is empty", timeout != NULL);
  82790. 8021aba: 693b ldr r3, [r7, #16]
  82791. 8021abc: 2b00 cmp r3, #0
  82792. 8021abe: d151 bne.n 8021b64 <sys_timeout_abs+0xc4>
  82793. 8021ac0: 4b2a ldr r3, [pc, #168] @ (8021b6c <sys_timeout_abs+0xcc>)
  82794. 8021ac2: 22be movs r2, #190 @ 0xbe
  82795. 8021ac4: 492a ldr r1, [pc, #168] @ (8021b70 <sys_timeout_abs+0xd0>)
  82796. 8021ac6: 482b ldr r0, [pc, #172] @ (8021b74 <sys_timeout_abs+0xd4>)
  82797. 8021ac8: f008 fed0 bl 802a86c <iprintf>
  82798. return;
  82799. 8021acc: e04a b.n 8021b64 <sys_timeout_abs+0xc4>
  82800. }
  82801. timeout->next = NULL;
  82802. 8021ace: 693b ldr r3, [r7, #16]
  82803. 8021ad0: 2200 movs r2, #0
  82804. 8021ad2: 601a str r2, [r3, #0]
  82805. timeout->h = handler;
  82806. 8021ad4: 693b ldr r3, [r7, #16]
  82807. 8021ad6: 68ba ldr r2, [r7, #8]
  82808. 8021ad8: 609a str r2, [r3, #8]
  82809. timeout->arg = arg;
  82810. 8021ada: 693b ldr r3, [r7, #16]
  82811. 8021adc: 687a ldr r2, [r7, #4]
  82812. 8021ade: 60da str r2, [r3, #12]
  82813. timeout->time = abs_time;
  82814. 8021ae0: 693b ldr r3, [r7, #16]
  82815. 8021ae2: 68fa ldr r2, [r7, #12]
  82816. 8021ae4: 605a str r2, [r3, #4]
  82817. timeout->handler_name = handler_name;
  82818. LWIP_DEBUGF(TIMERS_DEBUG, ("sys_timeout: %p abs_time=%"U32_F" handler=%s arg=%p\n",
  82819. (void *)timeout, abs_time, handler_name, (void *)arg));
  82820. #endif /* LWIP_DEBUG_TIMERNAMES */
  82821. if (next_timeout == NULL) {
  82822. 8021ae6: 4b24 ldr r3, [pc, #144] @ (8021b78 <sys_timeout_abs+0xd8>)
  82823. 8021ae8: 681b ldr r3, [r3, #0]
  82824. 8021aea: 2b00 cmp r3, #0
  82825. 8021aec: d103 bne.n 8021af6 <sys_timeout_abs+0x56>
  82826. next_timeout = timeout;
  82827. 8021aee: 4a22 ldr r2, [pc, #136] @ (8021b78 <sys_timeout_abs+0xd8>)
  82828. 8021af0: 693b ldr r3, [r7, #16]
  82829. 8021af2: 6013 str r3, [r2, #0]
  82830. return;
  82831. 8021af4: e037 b.n 8021b66 <sys_timeout_abs+0xc6>
  82832. }
  82833. if (TIME_LESS_THAN(timeout->time, next_timeout->time)) {
  82834. 8021af6: 693b ldr r3, [r7, #16]
  82835. 8021af8: 685a ldr r2, [r3, #4]
  82836. 8021afa: 4b1f ldr r3, [pc, #124] @ (8021b78 <sys_timeout_abs+0xd8>)
  82837. 8021afc: 681b ldr r3, [r3, #0]
  82838. 8021afe: 685b ldr r3, [r3, #4]
  82839. 8021b00: 1ad3 subs r3, r2, r3
  82840. 8021b02: 0fdb lsrs r3, r3, #31
  82841. 8021b04: f003 0301 and.w r3, r3, #1
  82842. 8021b08: b2db uxtb r3, r3
  82843. 8021b0a: 2b00 cmp r3, #0
  82844. 8021b0c: d007 beq.n 8021b1e <sys_timeout_abs+0x7e>
  82845. timeout->next = next_timeout;
  82846. 8021b0e: 4b1a ldr r3, [pc, #104] @ (8021b78 <sys_timeout_abs+0xd8>)
  82847. 8021b10: 681a ldr r2, [r3, #0]
  82848. 8021b12: 693b ldr r3, [r7, #16]
  82849. 8021b14: 601a str r2, [r3, #0]
  82850. next_timeout = timeout;
  82851. 8021b16: 4a18 ldr r2, [pc, #96] @ (8021b78 <sys_timeout_abs+0xd8>)
  82852. 8021b18: 693b ldr r3, [r7, #16]
  82853. 8021b1a: 6013 str r3, [r2, #0]
  82854. 8021b1c: e023 b.n 8021b66 <sys_timeout_abs+0xc6>
  82855. } else {
  82856. for (t = next_timeout; t != NULL; t = t->next) {
  82857. 8021b1e: 4b16 ldr r3, [pc, #88] @ (8021b78 <sys_timeout_abs+0xd8>)
  82858. 8021b20: 681b ldr r3, [r3, #0]
  82859. 8021b22: 617b str r3, [r7, #20]
  82860. 8021b24: e01a b.n 8021b5c <sys_timeout_abs+0xbc>
  82861. if ((t->next == NULL) || TIME_LESS_THAN(timeout->time, t->next->time)) {
  82862. 8021b26: 697b ldr r3, [r7, #20]
  82863. 8021b28: 681b ldr r3, [r3, #0]
  82864. 8021b2a: 2b00 cmp r3, #0
  82865. 8021b2c: d00b beq.n 8021b46 <sys_timeout_abs+0xa6>
  82866. 8021b2e: 693b ldr r3, [r7, #16]
  82867. 8021b30: 685a ldr r2, [r3, #4]
  82868. 8021b32: 697b ldr r3, [r7, #20]
  82869. 8021b34: 681b ldr r3, [r3, #0]
  82870. 8021b36: 685b ldr r3, [r3, #4]
  82871. 8021b38: 1ad3 subs r3, r2, r3
  82872. 8021b3a: 0fdb lsrs r3, r3, #31
  82873. 8021b3c: f003 0301 and.w r3, r3, #1
  82874. 8021b40: b2db uxtb r3, r3
  82875. 8021b42: 2b00 cmp r3, #0
  82876. 8021b44: d007 beq.n 8021b56 <sys_timeout_abs+0xb6>
  82877. timeout->next = t->next;
  82878. 8021b46: 697b ldr r3, [r7, #20]
  82879. 8021b48: 681a ldr r2, [r3, #0]
  82880. 8021b4a: 693b ldr r3, [r7, #16]
  82881. 8021b4c: 601a str r2, [r3, #0]
  82882. t->next = timeout;
  82883. 8021b4e: 697b ldr r3, [r7, #20]
  82884. 8021b50: 693a ldr r2, [r7, #16]
  82885. 8021b52: 601a str r2, [r3, #0]
  82886. break;
  82887. 8021b54: e007 b.n 8021b66 <sys_timeout_abs+0xc6>
  82888. for (t = next_timeout; t != NULL; t = t->next) {
  82889. 8021b56: 697b ldr r3, [r7, #20]
  82890. 8021b58: 681b ldr r3, [r3, #0]
  82891. 8021b5a: 617b str r3, [r7, #20]
  82892. 8021b5c: 697b ldr r3, [r7, #20]
  82893. 8021b5e: 2b00 cmp r3, #0
  82894. 8021b60: d1e1 bne.n 8021b26 <sys_timeout_abs+0x86>
  82895. 8021b62: e000 b.n 8021b66 <sys_timeout_abs+0xc6>
  82896. return;
  82897. 8021b64: bf00 nop
  82898. }
  82899. }
  82900. }
  82901. }
  82902. 8021b66: 3718 adds r7, #24
  82903. 8021b68: 46bd mov sp, r7
  82904. 8021b6a: bd80 pop {r7, pc}
  82905. 8021b6c: 08030a08 .word 0x08030a08
  82906. 8021b70: 08030a3c .word 0x08030a3c
  82907. 8021b74: 08030a7c .word 0x08030a7c
  82908. 8021b78: 2402afbc .word 0x2402afbc
  82909. 08021b7c <lwip_cyclic_timer>:
  82910. #if !LWIP_TESTMODE
  82911. static
  82912. #endif
  82913. void
  82914. lwip_cyclic_timer(void *arg)
  82915. {
  82916. 8021b7c: b580 push {r7, lr}
  82917. 8021b7e: b086 sub sp, #24
  82918. 8021b80: af00 add r7, sp, #0
  82919. 8021b82: 6078 str r0, [r7, #4]
  82920. u32_t now;
  82921. u32_t next_timeout_time;
  82922. const struct lwip_cyclic_timer *cyclic = (const struct lwip_cyclic_timer *)arg;
  82923. 8021b84: 687b ldr r3, [r7, #4]
  82924. 8021b86: 617b str r3, [r7, #20]
  82925. #if LWIP_DEBUG_TIMERNAMES
  82926. LWIP_DEBUGF(TIMERS_DEBUG, ("tcpip: %s()\n", cyclic->handler_name));
  82927. #endif
  82928. cyclic->handler();
  82929. 8021b88: 697b ldr r3, [r7, #20]
  82930. 8021b8a: 685b ldr r3, [r3, #4]
  82931. 8021b8c: 4798 blx r3
  82932. now = sys_now();
  82933. 8021b8e: f7ee ffa9 bl 8010ae4 <sys_now>
  82934. 8021b92: 6138 str r0, [r7, #16]
  82935. next_timeout_time = (u32_t)(current_timeout_due_time + cyclic->interval_ms); /* overflow handled by TIME_LESS_THAN macro */
  82936. 8021b94: 697b ldr r3, [r7, #20]
  82937. 8021b96: 681a ldr r2, [r3, #0]
  82938. 8021b98: 4b0f ldr r3, [pc, #60] @ (8021bd8 <lwip_cyclic_timer+0x5c>)
  82939. 8021b9a: 681b ldr r3, [r3, #0]
  82940. 8021b9c: 4413 add r3, r2
  82941. 8021b9e: 60fb str r3, [r7, #12]
  82942. if (TIME_LESS_THAN(next_timeout_time, now)) {
  82943. 8021ba0: 68fa ldr r2, [r7, #12]
  82944. 8021ba2: 693b ldr r3, [r7, #16]
  82945. 8021ba4: 1ad3 subs r3, r2, r3
  82946. 8021ba6: 0fdb lsrs r3, r3, #31
  82947. 8021ba8: f003 0301 and.w r3, r3, #1
  82948. 8021bac: b2db uxtb r3, r3
  82949. 8021bae: 2b00 cmp r3, #0
  82950. 8021bb0: d009 beq.n 8021bc6 <lwip_cyclic_timer+0x4a>
  82951. /* timer would immediately expire again -> "overload" -> restart without any correction */
  82952. #if LWIP_DEBUG_TIMERNAMES
  82953. sys_timeout_abs((u32_t)(now + cyclic->interval_ms), lwip_cyclic_timer, arg, cyclic->handler_name);
  82954. #else
  82955. sys_timeout_abs((u32_t)(now + cyclic->interval_ms), lwip_cyclic_timer, arg);
  82956. 8021bb2: 697b ldr r3, [r7, #20]
  82957. 8021bb4: 681a ldr r2, [r3, #0]
  82958. 8021bb6: 693b ldr r3, [r7, #16]
  82959. 8021bb8: 4413 add r3, r2
  82960. 8021bba: 687a ldr r2, [r7, #4]
  82961. 8021bbc: 4907 ldr r1, [pc, #28] @ (8021bdc <lwip_cyclic_timer+0x60>)
  82962. 8021bbe: 4618 mov r0, r3
  82963. 8021bc0: f7ff ff6e bl 8021aa0 <sys_timeout_abs>
  82964. sys_timeout_abs(next_timeout_time, lwip_cyclic_timer, arg, cyclic->handler_name);
  82965. #else
  82966. sys_timeout_abs(next_timeout_time, lwip_cyclic_timer, arg);
  82967. #endif
  82968. }
  82969. }
  82970. 8021bc4: e004 b.n 8021bd0 <lwip_cyclic_timer+0x54>
  82971. sys_timeout_abs(next_timeout_time, lwip_cyclic_timer, arg);
  82972. 8021bc6: 687a ldr r2, [r7, #4]
  82973. 8021bc8: 4904 ldr r1, [pc, #16] @ (8021bdc <lwip_cyclic_timer+0x60>)
  82974. 8021bca: 68f8 ldr r0, [r7, #12]
  82975. 8021bcc: f7ff ff68 bl 8021aa0 <sys_timeout_abs>
  82976. }
  82977. 8021bd0: bf00 nop
  82978. 8021bd2: 3718 adds r7, #24
  82979. 8021bd4: 46bd mov sp, r7
  82980. 8021bd6: bd80 pop {r7, pc}
  82981. 8021bd8: 2402afc0 .word 0x2402afc0
  82982. 8021bdc: 08021b7d .word 0x08021b7d
  82983. 08021be0 <sys_timeouts_init>:
  82984. /** Initialize this module */
  82985. void sys_timeouts_init(void)
  82986. {
  82987. 8021be0: b580 push {r7, lr}
  82988. 8021be2: b082 sub sp, #8
  82989. 8021be4: af00 add r7, sp, #0
  82990. size_t i;
  82991. /* tcp_tmr() at index 0 is started on demand */
  82992. for (i = (LWIP_TCP ? 1 : 0); i < LWIP_ARRAYSIZE(lwip_cyclic_timers); i++) {
  82993. 8021be6: 2301 movs r3, #1
  82994. 8021be8: 607b str r3, [r7, #4]
  82995. 8021bea: e00e b.n 8021c0a <sys_timeouts_init+0x2a>
  82996. /* we have to cast via size_t to get rid of const warning
  82997. (this is OK as cyclic_timer() casts back to const* */
  82998. sys_timeout(lwip_cyclic_timers[i].interval_ms, lwip_cyclic_timer, LWIP_CONST_CAST(void *, &lwip_cyclic_timers[i]));
  82999. 8021bec: 4a0b ldr r2, [pc, #44] @ (8021c1c <sys_timeouts_init+0x3c>)
  83000. 8021bee: 687b ldr r3, [r7, #4]
  83001. 8021bf0: f852 0033 ldr.w r0, [r2, r3, lsl #3]
  83002. 8021bf4: 687b ldr r3, [r7, #4]
  83003. 8021bf6: 00db lsls r3, r3, #3
  83004. 8021bf8: 4a08 ldr r2, [pc, #32] @ (8021c1c <sys_timeouts_init+0x3c>)
  83005. 8021bfa: 4413 add r3, r2
  83006. 8021bfc: 461a mov r2, r3
  83007. 8021bfe: 4908 ldr r1, [pc, #32] @ (8021c20 <sys_timeouts_init+0x40>)
  83008. 8021c00: f000 f810 bl 8021c24 <sys_timeout>
  83009. for (i = (LWIP_TCP ? 1 : 0); i < LWIP_ARRAYSIZE(lwip_cyclic_timers); i++) {
  83010. 8021c04: 687b ldr r3, [r7, #4]
  83011. 8021c06: 3301 adds r3, #1
  83012. 8021c08: 607b str r3, [r7, #4]
  83013. 8021c0a: 687b ldr r3, [r7, #4]
  83014. 8021c0c: 2b04 cmp r3, #4
  83015. 8021c0e: d9ed bls.n 8021bec <sys_timeouts_init+0xc>
  83016. }
  83017. }
  83018. 8021c10: bf00 nop
  83019. 8021c12: bf00 nop
  83020. 8021c14: 3708 adds r7, #8
  83021. 8021c16: 46bd mov sp, r7
  83022. 8021c18: bd80 pop {r7, pc}
  83023. 8021c1a: bf00 nop
  83024. 8021c1c: 08031c50 .word 0x08031c50
  83025. 8021c20: 08021b7d .word 0x08021b7d
  83026. 08021c24 <sys_timeout>:
  83027. sys_timeout_debug(u32_t msecs, sys_timeout_handler handler, void *arg, const char *handler_name)
  83028. #else /* LWIP_DEBUG_TIMERNAMES */
  83029. void
  83030. sys_timeout(u32_t msecs, sys_timeout_handler handler, void *arg)
  83031. #endif /* LWIP_DEBUG_TIMERNAMES */
  83032. {
  83033. 8021c24: b580 push {r7, lr}
  83034. 8021c26: b086 sub sp, #24
  83035. 8021c28: af00 add r7, sp, #0
  83036. 8021c2a: 60f8 str r0, [r7, #12]
  83037. 8021c2c: 60b9 str r1, [r7, #8]
  83038. 8021c2e: 607a str r2, [r7, #4]
  83039. u32_t next_timeout_time;
  83040. LWIP_ASSERT_CORE_LOCKED();
  83041. 8021c30: f7ef f9f4 bl 801101c <sys_check_core_locking>
  83042. LWIP_ASSERT("Timeout time too long, max is LWIP_UINT32_MAX/4 msecs", msecs <= (LWIP_UINT32_MAX / 4));
  83043. 8021c34: 68fb ldr r3, [r7, #12]
  83044. 8021c36: f1b3 4f80 cmp.w r3, #1073741824 @ 0x40000000
  83045. 8021c3a: d306 bcc.n 8021c4a <sys_timeout+0x26>
  83046. 8021c3c: 4b0a ldr r3, [pc, #40] @ (8021c68 <sys_timeout+0x44>)
  83047. 8021c3e: f240 1229 movw r2, #297 @ 0x129
  83048. 8021c42: 490a ldr r1, [pc, #40] @ (8021c6c <sys_timeout+0x48>)
  83049. 8021c44: 480a ldr r0, [pc, #40] @ (8021c70 <sys_timeout+0x4c>)
  83050. 8021c46: f008 fe11 bl 802a86c <iprintf>
  83051. next_timeout_time = (u32_t)(sys_now() + msecs); /* overflow handled by TIME_LESS_THAN macro */
  83052. 8021c4a: f7ee ff4b bl 8010ae4 <sys_now>
  83053. 8021c4e: 4602 mov r2, r0
  83054. 8021c50: 68fb ldr r3, [r7, #12]
  83055. 8021c52: 4413 add r3, r2
  83056. 8021c54: 617b str r3, [r7, #20]
  83057. #if LWIP_DEBUG_TIMERNAMES
  83058. sys_timeout_abs(next_timeout_time, handler, arg, handler_name);
  83059. #else
  83060. sys_timeout_abs(next_timeout_time, handler, arg);
  83061. 8021c56: 687a ldr r2, [r7, #4]
  83062. 8021c58: 68b9 ldr r1, [r7, #8]
  83063. 8021c5a: 6978 ldr r0, [r7, #20]
  83064. 8021c5c: f7ff ff20 bl 8021aa0 <sys_timeout_abs>
  83065. #endif
  83066. }
  83067. 8021c60: bf00 nop
  83068. 8021c62: 3718 adds r7, #24
  83069. 8021c64: 46bd mov sp, r7
  83070. 8021c66: bd80 pop {r7, pc}
  83071. 8021c68: 08030a08 .word 0x08030a08
  83072. 8021c6c: 08030aa4 .word 0x08030aa4
  83073. 8021c70: 08030a7c .word 0x08030a7c
  83074. 08021c74 <sys_check_timeouts>:
  83075. *
  83076. * Must be called periodically from your main loop.
  83077. */
  83078. void
  83079. sys_check_timeouts(void)
  83080. {
  83081. 8021c74: b580 push {r7, lr}
  83082. 8021c76: b084 sub sp, #16
  83083. 8021c78: af00 add r7, sp, #0
  83084. u32_t now;
  83085. LWIP_ASSERT_CORE_LOCKED();
  83086. 8021c7a: f7ef f9cf bl 801101c <sys_check_core_locking>
  83087. /* Process only timers expired at the start of the function. */
  83088. now = sys_now();
  83089. 8021c7e: f7ee ff31 bl 8010ae4 <sys_now>
  83090. 8021c82: 60f8 str r0, [r7, #12]
  83091. sys_timeout_handler handler;
  83092. void *arg;
  83093. PBUF_CHECK_FREE_OOSEQ();
  83094. tmptimeout = next_timeout;
  83095. 8021c84: 4b17 ldr r3, [pc, #92] @ (8021ce4 <sys_check_timeouts+0x70>)
  83096. 8021c86: 681b ldr r3, [r3, #0]
  83097. 8021c88: 60bb str r3, [r7, #8]
  83098. if (tmptimeout == NULL) {
  83099. 8021c8a: 68bb ldr r3, [r7, #8]
  83100. 8021c8c: 2b00 cmp r3, #0
  83101. 8021c8e: d022 beq.n 8021cd6 <sys_check_timeouts+0x62>
  83102. return;
  83103. }
  83104. if (TIME_LESS_THAN(now, tmptimeout->time)) {
  83105. 8021c90: 68bb ldr r3, [r7, #8]
  83106. 8021c92: 685b ldr r3, [r3, #4]
  83107. 8021c94: 68fa ldr r2, [r7, #12]
  83108. 8021c96: 1ad3 subs r3, r2, r3
  83109. 8021c98: 0fdb lsrs r3, r3, #31
  83110. 8021c9a: f003 0301 and.w r3, r3, #1
  83111. 8021c9e: b2db uxtb r3, r3
  83112. 8021ca0: 2b00 cmp r3, #0
  83113. 8021ca2: d11a bne.n 8021cda <sys_check_timeouts+0x66>
  83114. return;
  83115. }
  83116. /* Timeout has expired */
  83117. next_timeout = tmptimeout->next;
  83118. 8021ca4: 68bb ldr r3, [r7, #8]
  83119. 8021ca6: 681b ldr r3, [r3, #0]
  83120. 8021ca8: 4a0e ldr r2, [pc, #56] @ (8021ce4 <sys_check_timeouts+0x70>)
  83121. 8021caa: 6013 str r3, [r2, #0]
  83122. handler = tmptimeout->h;
  83123. 8021cac: 68bb ldr r3, [r7, #8]
  83124. 8021cae: 689b ldr r3, [r3, #8]
  83125. 8021cb0: 607b str r3, [r7, #4]
  83126. arg = tmptimeout->arg;
  83127. 8021cb2: 68bb ldr r3, [r7, #8]
  83128. 8021cb4: 68db ldr r3, [r3, #12]
  83129. 8021cb6: 603b str r3, [r7, #0]
  83130. current_timeout_due_time = tmptimeout->time;
  83131. 8021cb8: 68bb ldr r3, [r7, #8]
  83132. 8021cba: 685b ldr r3, [r3, #4]
  83133. 8021cbc: 4a0a ldr r2, [pc, #40] @ (8021ce8 <sys_check_timeouts+0x74>)
  83134. 8021cbe: 6013 str r3, [r2, #0]
  83135. if (handler != NULL) {
  83136. LWIP_DEBUGF(TIMERS_DEBUG, ("sct calling h=%s t=%"U32_F" arg=%p\n",
  83137. tmptimeout->handler_name, sys_now() - tmptimeout->time, arg));
  83138. }
  83139. #endif /* LWIP_DEBUG_TIMERNAMES */
  83140. memp_free(MEMP_SYS_TIMEOUT, tmptimeout);
  83141. 8021cc0: 68b9 ldr r1, [r7, #8]
  83142. 8021cc2: 200a movs r0, #10
  83143. 8021cc4: f7f8 fc6c bl 801a5a0 <memp_free>
  83144. if (handler != NULL) {
  83145. 8021cc8: 687b ldr r3, [r7, #4]
  83146. 8021cca: 2b00 cmp r3, #0
  83147. 8021ccc: d0da beq.n 8021c84 <sys_check_timeouts+0x10>
  83148. handler(arg);
  83149. 8021cce: 687b ldr r3, [r7, #4]
  83150. 8021cd0: 6838 ldr r0, [r7, #0]
  83151. 8021cd2: 4798 blx r3
  83152. do {
  83153. 8021cd4: e7d6 b.n 8021c84 <sys_check_timeouts+0x10>
  83154. return;
  83155. 8021cd6: bf00 nop
  83156. 8021cd8: e000 b.n 8021cdc <sys_check_timeouts+0x68>
  83157. return;
  83158. 8021cda: bf00 nop
  83159. }
  83160. LWIP_TCPIP_THREAD_ALIVE();
  83161. /* Repeat until all expired timers have been called */
  83162. } while (1);
  83163. }
  83164. 8021cdc: 3710 adds r7, #16
  83165. 8021cde: 46bd mov sp, r7
  83166. 8021ce0: bd80 pop {r7, pc}
  83167. 8021ce2: bf00 nop
  83168. 8021ce4: 2402afbc .word 0x2402afbc
  83169. 8021ce8: 2402afc0 .word 0x2402afc0
  83170. 08021cec <sys_timeouts_sleeptime>:
  83171. /** Return the time left before the next timeout is due. If no timeouts are
  83172. * enqueued, returns 0xffffffff
  83173. */
  83174. u32_t
  83175. sys_timeouts_sleeptime(void)
  83176. {
  83177. 8021cec: b580 push {r7, lr}
  83178. 8021cee: b082 sub sp, #8
  83179. 8021cf0: af00 add r7, sp, #0
  83180. u32_t now;
  83181. LWIP_ASSERT_CORE_LOCKED();
  83182. 8021cf2: f7ef f993 bl 801101c <sys_check_core_locking>
  83183. if (next_timeout == NULL) {
  83184. 8021cf6: 4b16 ldr r3, [pc, #88] @ (8021d50 <sys_timeouts_sleeptime+0x64>)
  83185. 8021cf8: 681b ldr r3, [r3, #0]
  83186. 8021cfa: 2b00 cmp r3, #0
  83187. 8021cfc: d102 bne.n 8021d04 <sys_timeouts_sleeptime+0x18>
  83188. return SYS_TIMEOUTS_SLEEPTIME_INFINITE;
  83189. 8021cfe: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  83190. 8021d02: e020 b.n 8021d46 <sys_timeouts_sleeptime+0x5a>
  83191. }
  83192. now = sys_now();
  83193. 8021d04: f7ee feee bl 8010ae4 <sys_now>
  83194. 8021d08: 6078 str r0, [r7, #4]
  83195. if (TIME_LESS_THAN(next_timeout->time, now)) {
  83196. 8021d0a: 4b11 ldr r3, [pc, #68] @ (8021d50 <sys_timeouts_sleeptime+0x64>)
  83197. 8021d0c: 681b ldr r3, [r3, #0]
  83198. 8021d0e: 685a ldr r2, [r3, #4]
  83199. 8021d10: 687b ldr r3, [r7, #4]
  83200. 8021d12: 1ad3 subs r3, r2, r3
  83201. 8021d14: 0fdb lsrs r3, r3, #31
  83202. 8021d16: f003 0301 and.w r3, r3, #1
  83203. 8021d1a: b2db uxtb r3, r3
  83204. 8021d1c: 2b00 cmp r3, #0
  83205. 8021d1e: d001 beq.n 8021d24 <sys_timeouts_sleeptime+0x38>
  83206. return 0;
  83207. 8021d20: 2300 movs r3, #0
  83208. 8021d22: e010 b.n 8021d46 <sys_timeouts_sleeptime+0x5a>
  83209. } else {
  83210. u32_t ret = (u32_t)(next_timeout->time - now);
  83211. 8021d24: 4b0a ldr r3, [pc, #40] @ (8021d50 <sys_timeouts_sleeptime+0x64>)
  83212. 8021d26: 681b ldr r3, [r3, #0]
  83213. 8021d28: 685a ldr r2, [r3, #4]
  83214. 8021d2a: 687b ldr r3, [r7, #4]
  83215. 8021d2c: 1ad3 subs r3, r2, r3
  83216. 8021d2e: 603b str r3, [r7, #0]
  83217. LWIP_ASSERT("invalid sleeptime", ret <= LWIP_MAX_TIMEOUT);
  83218. 8021d30: 683b ldr r3, [r7, #0]
  83219. 8021d32: 2b00 cmp r3, #0
  83220. 8021d34: da06 bge.n 8021d44 <sys_timeouts_sleeptime+0x58>
  83221. 8021d36: 4b07 ldr r3, [pc, #28] @ (8021d54 <sys_timeouts_sleeptime+0x68>)
  83222. 8021d38: f44f 72dc mov.w r2, #440 @ 0x1b8
  83223. 8021d3c: 4906 ldr r1, [pc, #24] @ (8021d58 <sys_timeouts_sleeptime+0x6c>)
  83224. 8021d3e: 4807 ldr r0, [pc, #28] @ (8021d5c <sys_timeouts_sleeptime+0x70>)
  83225. 8021d40: f008 fd94 bl 802a86c <iprintf>
  83226. return ret;
  83227. 8021d44: 683b ldr r3, [r7, #0]
  83228. }
  83229. }
  83230. 8021d46: 4618 mov r0, r3
  83231. 8021d48: 3708 adds r7, #8
  83232. 8021d4a: 46bd mov sp, r7
  83233. 8021d4c: bd80 pop {r7, pc}
  83234. 8021d4e: bf00 nop
  83235. 8021d50: 2402afbc .word 0x2402afbc
  83236. 8021d54: 08030a08 .word 0x08030a08
  83237. 8021d58: 08030adc .word 0x08030adc
  83238. 8021d5c: 08030a7c .word 0x08030a7c
  83239. 08021d60 <udp_init>:
  83240. /**
  83241. * Initialize this module.
  83242. */
  83243. void
  83244. udp_init(void)
  83245. {
  83246. 8021d60: b580 push {r7, lr}
  83247. 8021d62: af00 add r7, sp, #0
  83248. #ifdef LWIP_RAND
  83249. udp_port = UDP_ENSURE_LOCAL_PORT_RANGE(LWIP_RAND());
  83250. 8021d64: f007 fa58 bl 8029218 <rand>
  83251. 8021d68: 4603 mov r3, r0
  83252. 8021d6a: b29b uxth r3, r3
  83253. 8021d6c: f3c3 030d ubfx r3, r3, #0, #14
  83254. 8021d70: b29b uxth r3, r3
  83255. 8021d72: f5a3 4380 sub.w r3, r3, #16384 @ 0x4000
  83256. 8021d76: b29a uxth r2, r3
  83257. 8021d78: 4b01 ldr r3, [pc, #4] @ (8021d80 <udp_init+0x20>)
  83258. 8021d7a: 801a strh r2, [r3, #0]
  83259. #endif /* LWIP_RAND */
  83260. }
  83261. 8021d7c: bf00 nop
  83262. 8021d7e: bd80 pop {r7, pc}
  83263. 8021d80: 24000054 .word 0x24000054
  83264. 08021d84 <udp_new_port>:
  83265. *
  83266. * @return a new (free) local UDP port number
  83267. */
  83268. static u16_t
  83269. udp_new_port(void)
  83270. {
  83271. 8021d84: b480 push {r7}
  83272. 8021d86: b083 sub sp, #12
  83273. 8021d88: af00 add r7, sp, #0
  83274. u16_t n = 0;
  83275. 8021d8a: 2300 movs r3, #0
  83276. 8021d8c: 80fb strh r3, [r7, #6]
  83277. struct udp_pcb *pcb;
  83278. again:
  83279. if (udp_port++ == UDP_LOCAL_PORT_RANGE_END) {
  83280. 8021d8e: 4b17 ldr r3, [pc, #92] @ (8021dec <udp_new_port+0x68>)
  83281. 8021d90: 881b ldrh r3, [r3, #0]
  83282. 8021d92: 1c5a adds r2, r3, #1
  83283. 8021d94: b291 uxth r1, r2
  83284. 8021d96: 4a15 ldr r2, [pc, #84] @ (8021dec <udp_new_port+0x68>)
  83285. 8021d98: 8011 strh r1, [r2, #0]
  83286. 8021d9a: f64f 72ff movw r2, #65535 @ 0xffff
  83287. 8021d9e: 4293 cmp r3, r2
  83288. 8021da0: d103 bne.n 8021daa <udp_new_port+0x26>
  83289. udp_port = UDP_LOCAL_PORT_RANGE_START;
  83290. 8021da2: 4b12 ldr r3, [pc, #72] @ (8021dec <udp_new_port+0x68>)
  83291. 8021da4: f44f 4240 mov.w r2, #49152 @ 0xc000
  83292. 8021da8: 801a strh r2, [r3, #0]
  83293. }
  83294. /* Check all PCBs. */
  83295. for (pcb = udp_pcbs; pcb != NULL; pcb = pcb->next) {
  83296. 8021daa: 4b11 ldr r3, [pc, #68] @ (8021df0 <udp_new_port+0x6c>)
  83297. 8021dac: 681b ldr r3, [r3, #0]
  83298. 8021dae: 603b str r3, [r7, #0]
  83299. 8021db0: e011 b.n 8021dd6 <udp_new_port+0x52>
  83300. if (pcb->local_port == udp_port) {
  83301. 8021db2: 683b ldr r3, [r7, #0]
  83302. 8021db4: 8a5a ldrh r2, [r3, #18]
  83303. 8021db6: 4b0d ldr r3, [pc, #52] @ (8021dec <udp_new_port+0x68>)
  83304. 8021db8: 881b ldrh r3, [r3, #0]
  83305. 8021dba: 429a cmp r2, r3
  83306. 8021dbc: d108 bne.n 8021dd0 <udp_new_port+0x4c>
  83307. if (++n > (UDP_LOCAL_PORT_RANGE_END - UDP_LOCAL_PORT_RANGE_START)) {
  83308. 8021dbe: 88fb ldrh r3, [r7, #6]
  83309. 8021dc0: 3301 adds r3, #1
  83310. 8021dc2: 80fb strh r3, [r7, #6]
  83311. 8021dc4: 88fb ldrh r3, [r7, #6]
  83312. 8021dc6: f5b3 4f80 cmp.w r3, #16384 @ 0x4000
  83313. 8021dca: d3e0 bcc.n 8021d8e <udp_new_port+0xa>
  83314. return 0;
  83315. 8021dcc: 2300 movs r3, #0
  83316. 8021dce: e007 b.n 8021de0 <udp_new_port+0x5c>
  83317. for (pcb = udp_pcbs; pcb != NULL; pcb = pcb->next) {
  83318. 8021dd0: 683b ldr r3, [r7, #0]
  83319. 8021dd2: 68db ldr r3, [r3, #12]
  83320. 8021dd4: 603b str r3, [r7, #0]
  83321. 8021dd6: 683b ldr r3, [r7, #0]
  83322. 8021dd8: 2b00 cmp r3, #0
  83323. 8021dda: d1ea bne.n 8021db2 <udp_new_port+0x2e>
  83324. }
  83325. goto again;
  83326. }
  83327. }
  83328. return udp_port;
  83329. 8021ddc: 4b03 ldr r3, [pc, #12] @ (8021dec <udp_new_port+0x68>)
  83330. 8021dde: 881b ldrh r3, [r3, #0]
  83331. }
  83332. 8021de0: 4618 mov r0, r3
  83333. 8021de2: 370c adds r7, #12
  83334. 8021de4: 46bd mov sp, r7
  83335. 8021de6: f85d 7b04 ldr.w r7, [sp], #4
  83336. 8021dea: 4770 bx lr
  83337. 8021dec: 24000054 .word 0x24000054
  83338. 8021df0: 2402afc8 .word 0x2402afc8
  83339. 08021df4 <udp_input_local_match>:
  83340. * @param broadcast 1 if his is an IPv4 broadcast (global or subnet-only), 0 otherwise (only used for IPv4)
  83341. * @return 1 on match, 0 otherwise
  83342. */
  83343. static u8_t
  83344. udp_input_local_match(struct udp_pcb *pcb, struct netif *inp, u8_t broadcast)
  83345. {
  83346. 8021df4: b580 push {r7, lr}
  83347. 8021df6: b084 sub sp, #16
  83348. 8021df8: af00 add r7, sp, #0
  83349. 8021dfa: 60f8 str r0, [r7, #12]
  83350. 8021dfc: 60b9 str r1, [r7, #8]
  83351. 8021dfe: 4613 mov r3, r2
  83352. 8021e00: 71fb strb r3, [r7, #7]
  83353. LWIP_UNUSED_ARG(inp); /* in IPv6 only case */
  83354. LWIP_UNUSED_ARG(broadcast); /* in IPv6 only case */
  83355. LWIP_ASSERT("udp_input_local_match: invalid pcb", pcb != NULL);
  83356. 8021e02: 68fb ldr r3, [r7, #12]
  83357. 8021e04: 2b00 cmp r3, #0
  83358. 8021e06: d105 bne.n 8021e14 <udp_input_local_match+0x20>
  83359. 8021e08: 4b27 ldr r3, [pc, #156] @ (8021ea8 <udp_input_local_match+0xb4>)
  83360. 8021e0a: 2287 movs r2, #135 @ 0x87
  83361. 8021e0c: 4927 ldr r1, [pc, #156] @ (8021eac <udp_input_local_match+0xb8>)
  83362. 8021e0e: 4828 ldr r0, [pc, #160] @ (8021eb0 <udp_input_local_match+0xbc>)
  83363. 8021e10: f008 fd2c bl 802a86c <iprintf>
  83364. LWIP_ASSERT("udp_input_local_match: invalid netif", inp != NULL);
  83365. 8021e14: 68bb ldr r3, [r7, #8]
  83366. 8021e16: 2b00 cmp r3, #0
  83367. 8021e18: d105 bne.n 8021e26 <udp_input_local_match+0x32>
  83368. 8021e1a: 4b23 ldr r3, [pc, #140] @ (8021ea8 <udp_input_local_match+0xb4>)
  83369. 8021e1c: 2288 movs r2, #136 @ 0x88
  83370. 8021e1e: 4925 ldr r1, [pc, #148] @ (8021eb4 <udp_input_local_match+0xc0>)
  83371. 8021e20: 4823 ldr r0, [pc, #140] @ (8021eb0 <udp_input_local_match+0xbc>)
  83372. 8021e22: f008 fd23 bl 802a86c <iprintf>
  83373. /* check if PCB is bound to specific netif */
  83374. if ((pcb->netif_idx != NETIF_NO_INDEX) &&
  83375. 8021e26: 68fb ldr r3, [r7, #12]
  83376. 8021e28: 7a1b ldrb r3, [r3, #8]
  83377. 8021e2a: 2b00 cmp r3, #0
  83378. 8021e2c: d00b beq.n 8021e46 <udp_input_local_match+0x52>
  83379. (pcb->netif_idx != netif_get_index(ip_data.current_input_netif))) {
  83380. 8021e2e: 68fb ldr r3, [r7, #12]
  83381. 8021e30: 7a1a ldrb r2, [r3, #8]
  83382. 8021e32: 4b21 ldr r3, [pc, #132] @ (8021eb8 <udp_input_local_match+0xc4>)
  83383. 8021e34: 685b ldr r3, [r3, #4]
  83384. 8021e36: f893 3034 ldrb.w r3, [r3, #52] @ 0x34
  83385. 8021e3a: 3301 adds r3, #1
  83386. 8021e3c: b2db uxtb r3, r3
  83387. if ((pcb->netif_idx != NETIF_NO_INDEX) &&
  83388. 8021e3e: 429a cmp r2, r3
  83389. 8021e40: d001 beq.n 8021e46 <udp_input_local_match+0x52>
  83390. return 0;
  83391. 8021e42: 2300 movs r3, #0
  83392. 8021e44: e02b b.n 8021e9e <udp_input_local_match+0xaa>
  83393. /* Only need to check PCB if incoming IP version matches PCB IP version */
  83394. if (IP_ADDR_PCB_VERSION_MATCH_EXACT(pcb, ip_current_dest_addr())) {
  83395. #if LWIP_IPV4
  83396. /* Special case: IPv4 broadcast: all or broadcasts in my subnet
  83397. * Note: broadcast variable can only be 1 if it is an IPv4 broadcast */
  83398. if (broadcast != 0) {
  83399. 8021e46: 79fb ldrb r3, [r7, #7]
  83400. 8021e48: 2b00 cmp r3, #0
  83401. 8021e4a: d018 beq.n 8021e7e <udp_input_local_match+0x8a>
  83402. #if IP_SOF_BROADCAST_RECV
  83403. if (ip_get_option(pcb, SOF_BROADCAST))
  83404. #endif /* IP_SOF_BROADCAST_RECV */
  83405. {
  83406. if (ip4_addr_isany(ip_2_ip4(&pcb->local_ip)) ||
  83407. 8021e4c: 68fb ldr r3, [r7, #12]
  83408. 8021e4e: 2b00 cmp r3, #0
  83409. 8021e50: d013 beq.n 8021e7a <udp_input_local_match+0x86>
  83410. 8021e52: 68fb ldr r3, [r7, #12]
  83411. 8021e54: 681b ldr r3, [r3, #0]
  83412. 8021e56: 2b00 cmp r3, #0
  83413. 8021e58: d00f beq.n 8021e7a <udp_input_local_match+0x86>
  83414. ((ip4_current_dest_addr()->addr == IPADDR_BROADCAST)) ||
  83415. 8021e5a: 4b17 ldr r3, [pc, #92] @ (8021eb8 <udp_input_local_match+0xc4>)
  83416. 8021e5c: 695b ldr r3, [r3, #20]
  83417. if (ip4_addr_isany(ip_2_ip4(&pcb->local_ip)) ||
  83418. 8021e5e: f1b3 3fff cmp.w r3, #4294967295 @ 0xffffffff
  83419. 8021e62: d00a beq.n 8021e7a <udp_input_local_match+0x86>
  83420. ip4_addr_netcmp(ip_2_ip4(&pcb->local_ip), ip4_current_dest_addr(), netif_ip4_netmask(inp))) {
  83421. 8021e64: 68fb ldr r3, [r7, #12]
  83422. 8021e66: 681a ldr r2, [r3, #0]
  83423. 8021e68: 4b13 ldr r3, [pc, #76] @ (8021eb8 <udp_input_local_match+0xc4>)
  83424. 8021e6a: 695b ldr r3, [r3, #20]
  83425. 8021e6c: 405a eors r2, r3
  83426. 8021e6e: 68bb ldr r3, [r7, #8]
  83427. 8021e70: 3308 adds r3, #8
  83428. 8021e72: 681b ldr r3, [r3, #0]
  83429. 8021e74: 4013 ands r3, r2
  83430. ((ip4_current_dest_addr()->addr == IPADDR_BROADCAST)) ||
  83431. 8021e76: 2b00 cmp r3, #0
  83432. 8021e78: d110 bne.n 8021e9c <udp_input_local_match+0xa8>
  83433. return 1;
  83434. 8021e7a: 2301 movs r3, #1
  83435. 8021e7c: e00f b.n 8021e9e <udp_input_local_match+0xaa>
  83436. }
  83437. }
  83438. } else
  83439. #endif /* LWIP_IPV4 */
  83440. /* Handle IPv4 and IPv6: all or exact match */
  83441. if (ip_addr_isany(&pcb->local_ip) || ip_addr_cmp(&pcb->local_ip, ip_current_dest_addr())) {
  83442. 8021e7e: 68fb ldr r3, [r7, #12]
  83443. 8021e80: 2b00 cmp r3, #0
  83444. 8021e82: d009 beq.n 8021e98 <udp_input_local_match+0xa4>
  83445. 8021e84: 68fb ldr r3, [r7, #12]
  83446. 8021e86: 681b ldr r3, [r3, #0]
  83447. 8021e88: 2b00 cmp r3, #0
  83448. 8021e8a: d005 beq.n 8021e98 <udp_input_local_match+0xa4>
  83449. 8021e8c: 68fb ldr r3, [r7, #12]
  83450. 8021e8e: 681a ldr r2, [r3, #0]
  83451. 8021e90: 4b09 ldr r3, [pc, #36] @ (8021eb8 <udp_input_local_match+0xc4>)
  83452. 8021e92: 695b ldr r3, [r3, #20]
  83453. 8021e94: 429a cmp r2, r3
  83454. 8021e96: d101 bne.n 8021e9c <udp_input_local_match+0xa8>
  83455. return 1;
  83456. 8021e98: 2301 movs r3, #1
  83457. 8021e9a: e000 b.n 8021e9e <udp_input_local_match+0xaa>
  83458. }
  83459. }
  83460. return 0;
  83461. 8021e9c: 2300 movs r3, #0
  83462. }
  83463. 8021e9e: 4618 mov r0, r3
  83464. 8021ea0: 3710 adds r7, #16
  83465. 8021ea2: 46bd mov sp, r7
  83466. 8021ea4: bd80 pop {r7, pc}
  83467. 8021ea6: bf00 nop
  83468. 8021ea8: 08030af0 .word 0x08030af0
  83469. 8021eac: 08030b20 .word 0x08030b20
  83470. 8021eb0: 08030b44 .word 0x08030b44
  83471. 8021eb4: 08030b6c .word 0x08030b6c
  83472. 8021eb8: 24024418 .word 0x24024418
  83473. 08021ebc <udp_input>:
  83474. * @param inp network interface on which the datagram was received.
  83475. *
  83476. */
  83477. void
  83478. udp_input(struct pbuf *p, struct netif *inp)
  83479. {
  83480. 8021ebc: b590 push {r4, r7, lr}
  83481. 8021ebe: b08d sub sp, #52 @ 0x34
  83482. 8021ec0: af02 add r7, sp, #8
  83483. 8021ec2: 6078 str r0, [r7, #4]
  83484. 8021ec4: 6039 str r1, [r7, #0]
  83485. struct udp_hdr *udphdr;
  83486. struct udp_pcb *pcb, *prev;
  83487. struct udp_pcb *uncon_pcb;
  83488. u16_t src, dest;
  83489. u8_t broadcast;
  83490. u8_t for_us = 0;
  83491. 8021ec6: 2300 movs r3, #0
  83492. 8021ec8: 77fb strb r3, [r7, #31]
  83493. LWIP_UNUSED_ARG(inp);
  83494. LWIP_ASSERT_CORE_LOCKED();
  83495. 8021eca: f7ef f8a7 bl 801101c <sys_check_core_locking>
  83496. LWIP_ASSERT("udp_input: invalid pbuf", p != NULL);
  83497. 8021ece: 687b ldr r3, [r7, #4]
  83498. 8021ed0: 2b00 cmp r3, #0
  83499. 8021ed2: d105 bne.n 8021ee0 <udp_input+0x24>
  83500. 8021ed4: 4b7c ldr r3, [pc, #496] @ (80220c8 <udp_input+0x20c>)
  83501. 8021ed6: 22cf movs r2, #207 @ 0xcf
  83502. 8021ed8: 497c ldr r1, [pc, #496] @ (80220cc <udp_input+0x210>)
  83503. 8021eda: 487d ldr r0, [pc, #500] @ (80220d0 <udp_input+0x214>)
  83504. 8021edc: f008 fcc6 bl 802a86c <iprintf>
  83505. LWIP_ASSERT("udp_input: invalid netif", inp != NULL);
  83506. 8021ee0: 683b ldr r3, [r7, #0]
  83507. 8021ee2: 2b00 cmp r3, #0
  83508. 8021ee4: d105 bne.n 8021ef2 <udp_input+0x36>
  83509. 8021ee6: 4b78 ldr r3, [pc, #480] @ (80220c8 <udp_input+0x20c>)
  83510. 8021ee8: 22d0 movs r2, #208 @ 0xd0
  83511. 8021eea: 497a ldr r1, [pc, #488] @ (80220d4 <udp_input+0x218>)
  83512. 8021eec: 4878 ldr r0, [pc, #480] @ (80220d0 <udp_input+0x214>)
  83513. 8021eee: f008 fcbd bl 802a86c <iprintf>
  83514. PERF_START;
  83515. UDP_STATS_INC(udp.recv);
  83516. /* Check minimum length (UDP header) */
  83517. if (p->len < UDP_HLEN) {
  83518. 8021ef2: 687b ldr r3, [r7, #4]
  83519. 8021ef4: 895b ldrh r3, [r3, #10]
  83520. 8021ef6: 2b07 cmp r3, #7
  83521. 8021ef8: d803 bhi.n 8021f02 <udp_input+0x46>
  83522. LWIP_DEBUGF(UDP_DEBUG,
  83523. ("udp_input: short UDP datagram (%"U16_F" bytes) discarded\n", p->tot_len));
  83524. UDP_STATS_INC(udp.lenerr);
  83525. UDP_STATS_INC(udp.drop);
  83526. MIB2_STATS_INC(mib2.udpinerrors);
  83527. pbuf_free(p);
  83528. 8021efa: 6878 ldr r0, [r7, #4]
  83529. 8021efc: f7f9 fa3e bl 801b37c <pbuf_free>
  83530. goto end;
  83531. 8021f00: e0de b.n 80220c0 <udp_input+0x204>
  83532. }
  83533. udphdr = (struct udp_hdr *)p->payload;
  83534. 8021f02: 687b ldr r3, [r7, #4]
  83535. 8021f04: 685b ldr r3, [r3, #4]
  83536. 8021f06: 617b str r3, [r7, #20]
  83537. /* is broadcast packet ? */
  83538. broadcast = ip_addr_isbroadcast(ip_current_dest_addr(), ip_current_netif());
  83539. 8021f08: 4b73 ldr r3, [pc, #460] @ (80220d8 <udp_input+0x21c>)
  83540. 8021f0a: 695b ldr r3, [r3, #20]
  83541. 8021f0c: 4a72 ldr r2, [pc, #456] @ (80220d8 <udp_input+0x21c>)
  83542. 8021f0e: 6812 ldr r2, [r2, #0]
  83543. 8021f10: 4611 mov r1, r2
  83544. 8021f12: 4618 mov r0, r3
  83545. 8021f14: f003 ff54 bl 8025dc0 <ip4_addr_isbroadcast_u32>
  83546. 8021f18: 4603 mov r3, r0
  83547. 8021f1a: 74fb strb r3, [r7, #19]
  83548. LWIP_DEBUGF(UDP_DEBUG, ("udp_input: received datagram of length %"U16_F"\n", p->tot_len));
  83549. /* convert src and dest ports to host byte order */
  83550. src = lwip_ntohs(udphdr->src);
  83551. 8021f1c: 697b ldr r3, [r7, #20]
  83552. 8021f1e: 881b ldrh r3, [r3, #0]
  83553. 8021f20: b29b uxth r3, r3
  83554. 8021f22: 4618 mov r0, r3
  83555. 8021f24: f7f7 fd48 bl 80199b8 <lwip_htons>
  83556. 8021f28: 4603 mov r3, r0
  83557. 8021f2a: 823b strh r3, [r7, #16]
  83558. dest = lwip_ntohs(udphdr->dest);
  83559. 8021f2c: 697b ldr r3, [r7, #20]
  83560. 8021f2e: 885b ldrh r3, [r3, #2]
  83561. 8021f30: b29b uxth r3, r3
  83562. 8021f32: 4618 mov r0, r3
  83563. 8021f34: f7f7 fd40 bl 80199b8 <lwip_htons>
  83564. 8021f38: 4603 mov r3, r0
  83565. 8021f3a: 81fb strh r3, [r7, #14]
  83566. ip_addr_debug_print_val(UDP_DEBUG, *ip_current_dest_addr());
  83567. LWIP_DEBUGF(UDP_DEBUG, (", %"U16_F") <-- (", lwip_ntohs(udphdr->dest)));
  83568. ip_addr_debug_print_val(UDP_DEBUG, *ip_current_src_addr());
  83569. LWIP_DEBUGF(UDP_DEBUG, (", %"U16_F")\n", lwip_ntohs(udphdr->src)));
  83570. pcb = NULL;
  83571. 8021f3c: 2300 movs r3, #0
  83572. 8021f3e: 623b str r3, [r7, #32]
  83573. prev = NULL;
  83574. 8021f40: 2300 movs r3, #0
  83575. 8021f42: 627b str r3, [r7, #36] @ 0x24
  83576. uncon_pcb = NULL;
  83577. 8021f44: 2300 movs r3, #0
  83578. 8021f46: 61bb str r3, [r7, #24]
  83579. /* Iterate through the UDP pcb list for a matching pcb.
  83580. * 'Perfect match' pcbs (connected to the remote port & ip address) are
  83581. * preferred. If no perfect match is found, the first unconnected pcb that
  83582. * matches the local port and ip address gets the datagram. */
  83583. for (pcb = udp_pcbs; pcb != NULL; pcb = pcb->next) {
  83584. 8021f48: 4b64 ldr r3, [pc, #400] @ (80220dc <udp_input+0x220>)
  83585. 8021f4a: 681b ldr r3, [r3, #0]
  83586. 8021f4c: 623b str r3, [r7, #32]
  83587. 8021f4e: e054 b.n 8021ffa <udp_input+0x13e>
  83588. LWIP_DEBUGF(UDP_DEBUG, (", %"U16_F") <-- (", pcb->local_port));
  83589. ip_addr_debug_print_val(UDP_DEBUG, pcb->remote_ip);
  83590. LWIP_DEBUGF(UDP_DEBUG, (", %"U16_F")\n", pcb->remote_port));
  83591. /* compare PCB local addr+port to UDP destination addr+port */
  83592. if ((pcb->local_port == dest) &&
  83593. 8021f50: 6a3b ldr r3, [r7, #32]
  83594. 8021f52: 8a5b ldrh r3, [r3, #18]
  83595. 8021f54: 89fa ldrh r2, [r7, #14]
  83596. 8021f56: 429a cmp r2, r3
  83597. 8021f58: d14a bne.n 8021ff0 <udp_input+0x134>
  83598. (udp_input_local_match(pcb, inp, broadcast) != 0)) {
  83599. 8021f5a: 7cfb ldrb r3, [r7, #19]
  83600. 8021f5c: 461a mov r2, r3
  83601. 8021f5e: 6839 ldr r1, [r7, #0]
  83602. 8021f60: 6a38 ldr r0, [r7, #32]
  83603. 8021f62: f7ff ff47 bl 8021df4 <udp_input_local_match>
  83604. 8021f66: 4603 mov r3, r0
  83605. if ((pcb->local_port == dest) &&
  83606. 8021f68: 2b00 cmp r3, #0
  83607. 8021f6a: d041 beq.n 8021ff0 <udp_input+0x134>
  83608. if ((pcb->flags & UDP_FLAGS_CONNECTED) == 0) {
  83609. 8021f6c: 6a3b ldr r3, [r7, #32]
  83610. 8021f6e: 7c1b ldrb r3, [r3, #16]
  83611. 8021f70: f003 0304 and.w r3, r3, #4
  83612. 8021f74: 2b00 cmp r3, #0
  83613. 8021f76: d11d bne.n 8021fb4 <udp_input+0xf8>
  83614. if (uncon_pcb == NULL) {
  83615. 8021f78: 69bb ldr r3, [r7, #24]
  83616. 8021f7a: 2b00 cmp r3, #0
  83617. 8021f7c: d102 bne.n 8021f84 <udp_input+0xc8>
  83618. /* the first unconnected matching PCB */
  83619. uncon_pcb = pcb;
  83620. 8021f7e: 6a3b ldr r3, [r7, #32]
  83621. 8021f80: 61bb str r3, [r7, #24]
  83622. 8021f82: e017 b.n 8021fb4 <udp_input+0xf8>
  83623. #if LWIP_IPV4
  83624. } else if (broadcast && ip4_current_dest_addr()->addr == IPADDR_BROADCAST) {
  83625. 8021f84: 7cfb ldrb r3, [r7, #19]
  83626. 8021f86: 2b00 cmp r3, #0
  83627. 8021f88: d014 beq.n 8021fb4 <udp_input+0xf8>
  83628. 8021f8a: 4b53 ldr r3, [pc, #332] @ (80220d8 <udp_input+0x21c>)
  83629. 8021f8c: 695b ldr r3, [r3, #20]
  83630. 8021f8e: f1b3 3fff cmp.w r3, #4294967295 @ 0xffffffff
  83631. 8021f92: d10f bne.n 8021fb4 <udp_input+0xf8>
  83632. /* global broadcast address (only valid for IPv4; match was checked before) */
  83633. if (!IP_IS_V4_VAL(uncon_pcb->local_ip) || !ip4_addr_cmp(ip_2_ip4(&uncon_pcb->local_ip), netif_ip4_addr(inp))) {
  83634. 8021f94: 69bb ldr r3, [r7, #24]
  83635. 8021f96: 681a ldr r2, [r3, #0]
  83636. 8021f98: 683b ldr r3, [r7, #0]
  83637. 8021f9a: 3304 adds r3, #4
  83638. 8021f9c: 681b ldr r3, [r3, #0]
  83639. 8021f9e: 429a cmp r2, r3
  83640. 8021fa0: d008 beq.n 8021fb4 <udp_input+0xf8>
  83641. /* uncon_pcb does not match the input netif, check this pcb */
  83642. if (IP_IS_V4_VAL(pcb->local_ip) && ip4_addr_cmp(ip_2_ip4(&pcb->local_ip), netif_ip4_addr(inp))) {
  83643. 8021fa2: 6a3b ldr r3, [r7, #32]
  83644. 8021fa4: 681a ldr r2, [r3, #0]
  83645. 8021fa6: 683b ldr r3, [r7, #0]
  83646. 8021fa8: 3304 adds r3, #4
  83647. 8021faa: 681b ldr r3, [r3, #0]
  83648. 8021fac: 429a cmp r2, r3
  83649. 8021fae: d101 bne.n 8021fb4 <udp_input+0xf8>
  83650. /* better match */
  83651. uncon_pcb = pcb;
  83652. 8021fb0: 6a3b ldr r3, [r7, #32]
  83653. 8021fb2: 61bb str r3, [r7, #24]
  83654. }
  83655. #endif /* SO_REUSE */
  83656. }
  83657. /* compare PCB remote addr+port to UDP source addr+port */
  83658. if ((pcb->remote_port == src) &&
  83659. 8021fb4: 6a3b ldr r3, [r7, #32]
  83660. 8021fb6: 8a9b ldrh r3, [r3, #20]
  83661. 8021fb8: 8a3a ldrh r2, [r7, #16]
  83662. 8021fba: 429a cmp r2, r3
  83663. 8021fbc: d118 bne.n 8021ff0 <udp_input+0x134>
  83664. (ip_addr_isany_val(pcb->remote_ip) ||
  83665. 8021fbe: 6a3b ldr r3, [r7, #32]
  83666. 8021fc0: 685b ldr r3, [r3, #4]
  83667. if ((pcb->remote_port == src) &&
  83668. 8021fc2: 2b00 cmp r3, #0
  83669. 8021fc4: d005 beq.n 8021fd2 <udp_input+0x116>
  83670. ip_addr_cmp(&pcb->remote_ip, ip_current_src_addr()))) {
  83671. 8021fc6: 6a3b ldr r3, [r7, #32]
  83672. 8021fc8: 685a ldr r2, [r3, #4]
  83673. 8021fca: 4b43 ldr r3, [pc, #268] @ (80220d8 <udp_input+0x21c>)
  83674. 8021fcc: 691b ldr r3, [r3, #16]
  83675. (ip_addr_isany_val(pcb->remote_ip) ||
  83676. 8021fce: 429a cmp r2, r3
  83677. 8021fd0: d10e bne.n 8021ff0 <udp_input+0x134>
  83678. /* the first fully matching PCB */
  83679. if (prev != NULL) {
  83680. 8021fd2: 6a7b ldr r3, [r7, #36] @ 0x24
  83681. 8021fd4: 2b00 cmp r3, #0
  83682. 8021fd6: d014 beq.n 8022002 <udp_input+0x146>
  83683. /* move the pcb to the front of udp_pcbs so that is
  83684. found faster next time */
  83685. prev->next = pcb->next;
  83686. 8021fd8: 6a3b ldr r3, [r7, #32]
  83687. 8021fda: 68da ldr r2, [r3, #12]
  83688. 8021fdc: 6a7b ldr r3, [r7, #36] @ 0x24
  83689. 8021fde: 60da str r2, [r3, #12]
  83690. pcb->next = udp_pcbs;
  83691. 8021fe0: 4b3e ldr r3, [pc, #248] @ (80220dc <udp_input+0x220>)
  83692. 8021fe2: 681a ldr r2, [r3, #0]
  83693. 8021fe4: 6a3b ldr r3, [r7, #32]
  83694. 8021fe6: 60da str r2, [r3, #12]
  83695. udp_pcbs = pcb;
  83696. 8021fe8: 4a3c ldr r2, [pc, #240] @ (80220dc <udp_input+0x220>)
  83697. 8021fea: 6a3b ldr r3, [r7, #32]
  83698. 8021fec: 6013 str r3, [r2, #0]
  83699. } else {
  83700. UDP_STATS_INC(udp.cachehit);
  83701. }
  83702. break;
  83703. 8021fee: e008 b.n 8022002 <udp_input+0x146>
  83704. }
  83705. }
  83706. prev = pcb;
  83707. 8021ff0: 6a3b ldr r3, [r7, #32]
  83708. 8021ff2: 627b str r3, [r7, #36] @ 0x24
  83709. for (pcb = udp_pcbs; pcb != NULL; pcb = pcb->next) {
  83710. 8021ff4: 6a3b ldr r3, [r7, #32]
  83711. 8021ff6: 68db ldr r3, [r3, #12]
  83712. 8021ff8: 623b str r3, [r7, #32]
  83713. 8021ffa: 6a3b ldr r3, [r7, #32]
  83714. 8021ffc: 2b00 cmp r3, #0
  83715. 8021ffe: d1a7 bne.n 8021f50 <udp_input+0x94>
  83716. 8022000: e000 b.n 8022004 <udp_input+0x148>
  83717. break;
  83718. 8022002: bf00 nop
  83719. }
  83720. /* no fully matching pcb found? then look for an unconnected pcb */
  83721. if (pcb == NULL) {
  83722. 8022004: 6a3b ldr r3, [r7, #32]
  83723. 8022006: 2b00 cmp r3, #0
  83724. 8022008: d101 bne.n 802200e <udp_input+0x152>
  83725. pcb = uncon_pcb;
  83726. 802200a: 69bb ldr r3, [r7, #24]
  83727. 802200c: 623b str r3, [r7, #32]
  83728. }
  83729. /* Check checksum if this is a match or if it was directed at us. */
  83730. if (pcb != NULL) {
  83731. 802200e: 6a3b ldr r3, [r7, #32]
  83732. 8022010: 2b00 cmp r3, #0
  83733. 8022012: d002 beq.n 802201a <udp_input+0x15e>
  83734. for_us = 1;
  83735. 8022014: 2301 movs r3, #1
  83736. 8022016: 77fb strb r3, [r7, #31]
  83737. 8022018: e00a b.n 8022030 <udp_input+0x174>
  83738. for_us = netif_get_ip6_addr_match(inp, ip6_current_dest_addr()) >= 0;
  83739. }
  83740. #endif /* LWIP_IPV6 */
  83741. #if LWIP_IPV4
  83742. if (!ip_current_is_v6()) {
  83743. for_us = ip4_addr_cmp(netif_ip4_addr(inp), ip4_current_dest_addr());
  83744. 802201a: 683b ldr r3, [r7, #0]
  83745. 802201c: 3304 adds r3, #4
  83746. 802201e: 681a ldr r2, [r3, #0]
  83747. 8022020: 4b2d ldr r3, [pc, #180] @ (80220d8 <udp_input+0x21c>)
  83748. 8022022: 695b ldr r3, [r3, #20]
  83749. 8022024: 429a cmp r2, r3
  83750. 8022026: bf0c ite eq
  83751. 8022028: 2301 moveq r3, #1
  83752. 802202a: 2300 movne r3, #0
  83753. 802202c: b2db uxtb r3, r3
  83754. 802202e: 77fb strb r3, [r7, #31]
  83755. }
  83756. #endif /* LWIP_IPV4 */
  83757. }
  83758. if (for_us) {
  83759. 8022030: 7ffb ldrb r3, [r7, #31]
  83760. 8022032: 2b00 cmp r3, #0
  83761. 8022034: d041 beq.n 80220ba <udp_input+0x1fe>
  83762. }
  83763. }
  83764. }
  83765. }
  83766. #endif /* CHECKSUM_CHECK_UDP */
  83767. if (pbuf_remove_header(p, UDP_HLEN)) {
  83768. 8022036: 2108 movs r1, #8
  83769. 8022038: 6878 ldr r0, [r7, #4]
  83770. 802203a: f7f9 f8e7 bl 801b20c <pbuf_remove_header>
  83771. 802203e: 4603 mov r3, r0
  83772. 8022040: 2b00 cmp r3, #0
  83773. 8022042: d00a beq.n 802205a <udp_input+0x19e>
  83774. /* Can we cope with this failing? Just assert for now */
  83775. LWIP_ASSERT("pbuf_remove_header failed\n", 0);
  83776. 8022044: 4b20 ldr r3, [pc, #128] @ (80220c8 <udp_input+0x20c>)
  83777. 8022046: f44f 72b8 mov.w r2, #368 @ 0x170
  83778. 802204a: 4925 ldr r1, [pc, #148] @ (80220e0 <udp_input+0x224>)
  83779. 802204c: 4820 ldr r0, [pc, #128] @ (80220d0 <udp_input+0x214>)
  83780. 802204e: f008 fc0d bl 802a86c <iprintf>
  83781. UDP_STATS_INC(udp.drop);
  83782. MIB2_STATS_INC(mib2.udpinerrors);
  83783. pbuf_free(p);
  83784. 8022052: 6878 ldr r0, [r7, #4]
  83785. 8022054: f7f9 f992 bl 801b37c <pbuf_free>
  83786. goto end;
  83787. 8022058: e032 b.n 80220c0 <udp_input+0x204>
  83788. }
  83789. if (pcb != NULL) {
  83790. 802205a: 6a3b ldr r3, [r7, #32]
  83791. 802205c: 2b00 cmp r3, #0
  83792. 802205e: d012 beq.n 8022086 <udp_input+0x1ca>
  83793. }
  83794. }
  83795. }
  83796. #endif /* SO_REUSE && SO_REUSE_RXTOALL */
  83797. /* callback */
  83798. if (pcb->recv != NULL) {
  83799. 8022060: 6a3b ldr r3, [r7, #32]
  83800. 8022062: 699b ldr r3, [r3, #24]
  83801. 8022064: 2b00 cmp r3, #0
  83802. 8022066: d00a beq.n 802207e <udp_input+0x1c2>
  83803. /* now the recv function is responsible for freeing p */
  83804. pcb->recv(pcb->recv_arg, pcb, p, ip_current_src_addr(), src);
  83805. 8022068: 6a3b ldr r3, [r7, #32]
  83806. 802206a: 699c ldr r4, [r3, #24]
  83807. 802206c: 6a3b ldr r3, [r7, #32]
  83808. 802206e: 69d8 ldr r0, [r3, #28]
  83809. 8022070: 8a3b ldrh r3, [r7, #16]
  83810. 8022072: 9300 str r3, [sp, #0]
  83811. 8022074: 4b1b ldr r3, [pc, #108] @ (80220e4 <udp_input+0x228>)
  83812. 8022076: 687a ldr r2, [r7, #4]
  83813. 8022078: 6a39 ldr r1, [r7, #32]
  83814. 802207a: 47a0 blx r4
  83815. } else {
  83816. pbuf_free(p);
  83817. }
  83818. end:
  83819. PERF_STOP("udp_input");
  83820. return;
  83821. 802207c: e021 b.n 80220c2 <udp_input+0x206>
  83822. pbuf_free(p);
  83823. 802207e: 6878 ldr r0, [r7, #4]
  83824. 8022080: f7f9 f97c bl 801b37c <pbuf_free>
  83825. goto end;
  83826. 8022084: e01c b.n 80220c0 <udp_input+0x204>
  83827. if (!broadcast && !ip_addr_ismulticast(ip_current_dest_addr())) {
  83828. 8022086: 7cfb ldrb r3, [r7, #19]
  83829. 8022088: 2b00 cmp r3, #0
  83830. 802208a: d112 bne.n 80220b2 <udp_input+0x1f6>
  83831. 802208c: 4b12 ldr r3, [pc, #72] @ (80220d8 <udp_input+0x21c>)
  83832. 802208e: 695b ldr r3, [r3, #20]
  83833. 8022090: f003 03f0 and.w r3, r3, #240 @ 0xf0
  83834. 8022094: 2be0 cmp r3, #224 @ 0xe0
  83835. 8022096: d00c beq.n 80220b2 <udp_input+0x1f6>
  83836. pbuf_header_force(p, (s16_t)(ip_current_header_tot_len() + UDP_HLEN));
  83837. 8022098: 4b0f ldr r3, [pc, #60] @ (80220d8 <udp_input+0x21c>)
  83838. 802209a: 899b ldrh r3, [r3, #12]
  83839. 802209c: 3308 adds r3, #8
  83840. 802209e: b29b uxth r3, r3
  83841. 80220a0: b21b sxth r3, r3
  83842. 80220a2: 4619 mov r1, r3
  83843. 80220a4: 6878 ldr r0, [r7, #4]
  83844. 80220a6: f7f9 f924 bl 801b2f2 <pbuf_header_force>
  83845. icmp_port_unreach(ip_current_is_v6(), p);
  83846. 80220aa: 2103 movs r1, #3
  83847. 80220ac: 6878 ldr r0, [r7, #4]
  83848. 80220ae: f003 fb3b bl 8025728 <icmp_dest_unreach>
  83849. pbuf_free(p);
  83850. 80220b2: 6878 ldr r0, [r7, #4]
  83851. 80220b4: f7f9 f962 bl 801b37c <pbuf_free>
  83852. return;
  83853. 80220b8: e003 b.n 80220c2 <udp_input+0x206>
  83854. pbuf_free(p);
  83855. 80220ba: 6878 ldr r0, [r7, #4]
  83856. 80220bc: f7f9 f95e bl 801b37c <pbuf_free>
  83857. return;
  83858. 80220c0: bf00 nop
  83859. UDP_STATS_INC(udp.drop);
  83860. MIB2_STATS_INC(mib2.udpinerrors);
  83861. pbuf_free(p);
  83862. PERF_STOP("udp_input");
  83863. #endif /* CHECKSUM_CHECK_UDP */
  83864. }
  83865. 80220c2: 372c adds r7, #44 @ 0x2c
  83866. 80220c4: 46bd mov sp, r7
  83867. 80220c6: bd90 pop {r4, r7, pc}
  83868. 80220c8: 08030af0 .word 0x08030af0
  83869. 80220cc: 08030b94 .word 0x08030b94
  83870. 80220d0: 08030b44 .word 0x08030b44
  83871. 80220d4: 08030bac .word 0x08030bac
  83872. 80220d8: 24024418 .word 0x24024418
  83873. 80220dc: 2402afc8 .word 0x2402afc8
  83874. 80220e0: 08030bc8 .word 0x08030bc8
  83875. 80220e4: 24024428 .word 0x24024428
  83876. 080220e8 <udp_send>:
  83877. *
  83878. * @see udp_disconnect() udp_sendto()
  83879. */
  83880. err_t
  83881. udp_send(struct udp_pcb *pcb, struct pbuf *p)
  83882. {
  83883. 80220e8: b580 push {r7, lr}
  83884. 80220ea: b082 sub sp, #8
  83885. 80220ec: af00 add r7, sp, #0
  83886. 80220ee: 6078 str r0, [r7, #4]
  83887. 80220f0: 6039 str r1, [r7, #0]
  83888. LWIP_ERROR("udp_send: invalid pcb", pcb != NULL, return ERR_ARG);
  83889. 80220f2: 687b ldr r3, [r7, #4]
  83890. 80220f4: 2b00 cmp r3, #0
  83891. 80220f6: d109 bne.n 802210c <udp_send+0x24>
  83892. 80220f8: 4b11 ldr r3, [pc, #68] @ (8022140 <udp_send+0x58>)
  83893. 80220fa: f240 12d5 movw r2, #469 @ 0x1d5
  83894. 80220fe: 4911 ldr r1, [pc, #68] @ (8022144 <udp_send+0x5c>)
  83895. 8022100: 4811 ldr r0, [pc, #68] @ (8022148 <udp_send+0x60>)
  83896. 8022102: f008 fbb3 bl 802a86c <iprintf>
  83897. 8022106: f06f 030f mvn.w r3, #15
  83898. 802210a: e015 b.n 8022138 <udp_send+0x50>
  83899. LWIP_ERROR("udp_send: invalid pbuf", p != NULL, return ERR_ARG);
  83900. 802210c: 683b ldr r3, [r7, #0]
  83901. 802210e: 2b00 cmp r3, #0
  83902. 8022110: d109 bne.n 8022126 <udp_send+0x3e>
  83903. 8022112: 4b0b ldr r3, [pc, #44] @ (8022140 <udp_send+0x58>)
  83904. 8022114: f44f 72eb mov.w r2, #470 @ 0x1d6
  83905. 8022118: 490c ldr r1, [pc, #48] @ (802214c <udp_send+0x64>)
  83906. 802211a: 480b ldr r0, [pc, #44] @ (8022148 <udp_send+0x60>)
  83907. 802211c: f008 fba6 bl 802a86c <iprintf>
  83908. 8022120: f06f 030f mvn.w r3, #15
  83909. 8022124: e008 b.n 8022138 <udp_send+0x50>
  83910. if (IP_IS_ANY_TYPE_VAL(pcb->remote_ip)) {
  83911. return ERR_VAL;
  83912. }
  83913. /* send to the packet using remote ip and port stored in the pcb */
  83914. return udp_sendto(pcb, p, &pcb->remote_ip, pcb->remote_port);
  83915. 8022126: 687b ldr r3, [r7, #4]
  83916. 8022128: 1d1a adds r2, r3, #4
  83917. 802212a: 687b ldr r3, [r7, #4]
  83918. 802212c: 8a9b ldrh r3, [r3, #20]
  83919. 802212e: 6839 ldr r1, [r7, #0]
  83920. 8022130: 6878 ldr r0, [r7, #4]
  83921. 8022132: f000 f80d bl 8022150 <udp_sendto>
  83922. 8022136: 4603 mov r3, r0
  83923. }
  83924. 8022138: 4618 mov r0, r3
  83925. 802213a: 3708 adds r7, #8
  83926. 802213c: 46bd mov sp, r7
  83927. 802213e: bd80 pop {r7, pc}
  83928. 8022140: 08030af0 .word 0x08030af0
  83929. 8022144: 08030be4 .word 0x08030be4
  83930. 8022148: 08030b44 .word 0x08030b44
  83931. 802214c: 08030bfc .word 0x08030bfc
  83932. 08022150 <udp_sendto>:
  83933. * @see udp_disconnect() udp_send()
  83934. */
  83935. err_t
  83936. udp_sendto(struct udp_pcb *pcb, struct pbuf *p,
  83937. const ip_addr_t *dst_ip, u16_t dst_port)
  83938. {
  83939. 8022150: b580 push {r7, lr}
  83940. 8022152: b088 sub sp, #32
  83941. 8022154: af02 add r7, sp, #8
  83942. 8022156: 60f8 str r0, [r7, #12]
  83943. 8022158: 60b9 str r1, [r7, #8]
  83944. 802215a: 607a str r2, [r7, #4]
  83945. 802215c: 807b strh r3, [r7, #2]
  83946. u16_t dst_port, u8_t have_chksum, u16_t chksum)
  83947. {
  83948. #endif /* LWIP_CHECKSUM_ON_COPY && CHECKSUM_GEN_UDP */
  83949. struct netif *netif;
  83950. LWIP_ERROR("udp_sendto: invalid pcb", pcb != NULL, return ERR_ARG);
  83951. 802215e: 68fb ldr r3, [r7, #12]
  83952. 8022160: 2b00 cmp r3, #0
  83953. 8022162: d109 bne.n 8022178 <udp_sendto+0x28>
  83954. 8022164: 4b23 ldr r3, [pc, #140] @ (80221f4 <udp_sendto+0xa4>)
  83955. 8022166: f44f 7206 mov.w r2, #536 @ 0x218
  83956. 802216a: 4923 ldr r1, [pc, #140] @ (80221f8 <udp_sendto+0xa8>)
  83957. 802216c: 4823 ldr r0, [pc, #140] @ (80221fc <udp_sendto+0xac>)
  83958. 802216e: f008 fb7d bl 802a86c <iprintf>
  83959. 8022172: f06f 030f mvn.w r3, #15
  83960. 8022176: e038 b.n 80221ea <udp_sendto+0x9a>
  83961. LWIP_ERROR("udp_sendto: invalid pbuf", p != NULL, return ERR_ARG);
  83962. 8022178: 68bb ldr r3, [r7, #8]
  83963. 802217a: 2b00 cmp r3, #0
  83964. 802217c: d109 bne.n 8022192 <udp_sendto+0x42>
  83965. 802217e: 4b1d ldr r3, [pc, #116] @ (80221f4 <udp_sendto+0xa4>)
  83966. 8022180: f240 2219 movw r2, #537 @ 0x219
  83967. 8022184: 491e ldr r1, [pc, #120] @ (8022200 <udp_sendto+0xb0>)
  83968. 8022186: 481d ldr r0, [pc, #116] @ (80221fc <udp_sendto+0xac>)
  83969. 8022188: f008 fb70 bl 802a86c <iprintf>
  83970. 802218c: f06f 030f mvn.w r3, #15
  83971. 8022190: e02b b.n 80221ea <udp_sendto+0x9a>
  83972. LWIP_ERROR("udp_sendto: invalid dst_ip", dst_ip != NULL, return ERR_ARG);
  83973. 8022192: 687b ldr r3, [r7, #4]
  83974. 8022194: 2b00 cmp r3, #0
  83975. 8022196: d109 bne.n 80221ac <udp_sendto+0x5c>
  83976. 8022198: 4b16 ldr r3, [pc, #88] @ (80221f4 <udp_sendto+0xa4>)
  83977. 802219a: f240 221a movw r2, #538 @ 0x21a
  83978. 802219e: 4919 ldr r1, [pc, #100] @ (8022204 <udp_sendto+0xb4>)
  83979. 80221a0: 4816 ldr r0, [pc, #88] @ (80221fc <udp_sendto+0xac>)
  83980. 80221a2: f008 fb63 bl 802a86c <iprintf>
  83981. 80221a6: f06f 030f mvn.w r3, #15
  83982. 80221aa: e01e b.n 80221ea <udp_sendto+0x9a>
  83983. return ERR_VAL;
  83984. }
  83985. LWIP_DEBUGF(UDP_DEBUG | LWIP_DBG_TRACE, ("udp_send\n"));
  83986. if (pcb->netif_idx != NETIF_NO_INDEX) {
  83987. 80221ac: 68fb ldr r3, [r7, #12]
  83988. 80221ae: 7a1b ldrb r3, [r3, #8]
  83989. 80221b0: 2b00 cmp r3, #0
  83990. 80221b2: d006 beq.n 80221c2 <udp_sendto+0x72>
  83991. netif = netif_get_by_index(pcb->netif_idx);
  83992. 80221b4: 68fb ldr r3, [r7, #12]
  83993. 80221b6: 7a1b ldrb r3, [r3, #8]
  83994. 80221b8: 4618 mov r0, r3
  83995. 80221ba: f7f8 fd1f bl 801abfc <netif_get_by_index>
  83996. 80221be: 6178 str r0, [r7, #20]
  83997. 80221c0: e003 b.n 80221ca <udp_sendto+0x7a>
  83998. if (netif == NULL)
  83999. #endif /* LWIP_MULTICAST_TX_OPTIONS */
  84000. {
  84001. /* find the outgoing network interface for this packet */
  84002. netif = ip_route(&pcb->local_ip, dst_ip);
  84003. 80221c2: 6878 ldr r0, [r7, #4]
  84004. 80221c4: f003 fb44 bl 8025850 <ip4_route>
  84005. 80221c8: 6178 str r0, [r7, #20]
  84006. }
  84007. }
  84008. /* no outgoing network interface could be found? */
  84009. if (netif == NULL) {
  84010. 80221ca: 697b ldr r3, [r7, #20]
  84011. 80221cc: 2b00 cmp r3, #0
  84012. 80221ce: d102 bne.n 80221d6 <udp_sendto+0x86>
  84013. LWIP_DEBUGF(UDP_DEBUG | LWIP_DBG_LEVEL_SERIOUS, ("udp_send: No route to "));
  84014. ip_addr_debug_print(UDP_DEBUG | LWIP_DBG_LEVEL_SERIOUS, dst_ip);
  84015. LWIP_DEBUGF(UDP_DEBUG, ("\n"));
  84016. UDP_STATS_INC(udp.rterr);
  84017. return ERR_RTE;
  84018. 80221d0: f06f 0303 mvn.w r3, #3
  84019. 80221d4: e009 b.n 80221ea <udp_sendto+0x9a>
  84020. }
  84021. #if LWIP_CHECKSUM_ON_COPY && CHECKSUM_GEN_UDP
  84022. return udp_sendto_if_chksum(pcb, p, dst_ip, dst_port, netif, have_chksum, chksum);
  84023. #else /* LWIP_CHECKSUM_ON_COPY && CHECKSUM_GEN_UDP */
  84024. return udp_sendto_if(pcb, p, dst_ip, dst_port, netif);
  84025. 80221d6: 887a ldrh r2, [r7, #2]
  84026. 80221d8: 697b ldr r3, [r7, #20]
  84027. 80221da: 9300 str r3, [sp, #0]
  84028. 80221dc: 4613 mov r3, r2
  84029. 80221de: 687a ldr r2, [r7, #4]
  84030. 80221e0: 68b9 ldr r1, [r7, #8]
  84031. 80221e2: 68f8 ldr r0, [r7, #12]
  84032. 80221e4: f000 f810 bl 8022208 <udp_sendto_if>
  84033. 80221e8: 4603 mov r3, r0
  84034. #endif /* LWIP_CHECKSUM_ON_COPY && CHECKSUM_GEN_UDP */
  84035. }
  84036. 80221ea: 4618 mov r0, r3
  84037. 80221ec: 3718 adds r7, #24
  84038. 80221ee: 46bd mov sp, r7
  84039. 80221f0: bd80 pop {r7, pc}
  84040. 80221f2: bf00 nop
  84041. 80221f4: 08030af0 .word 0x08030af0
  84042. 80221f8: 08030c14 .word 0x08030c14
  84043. 80221fc: 08030b44 .word 0x08030b44
  84044. 8022200: 08030c2c .word 0x08030c2c
  84045. 8022204: 08030c48 .word 0x08030c48
  84046. 08022208 <udp_sendto_if>:
  84047. * @see udp_disconnect() udp_send()
  84048. */
  84049. err_t
  84050. udp_sendto_if(struct udp_pcb *pcb, struct pbuf *p,
  84051. const ip_addr_t *dst_ip, u16_t dst_port, struct netif *netif)
  84052. {
  84053. 8022208: b580 push {r7, lr}
  84054. 802220a: b088 sub sp, #32
  84055. 802220c: af02 add r7, sp, #8
  84056. 802220e: 60f8 str r0, [r7, #12]
  84057. 8022210: 60b9 str r1, [r7, #8]
  84058. 8022212: 607a str r2, [r7, #4]
  84059. 8022214: 807b strh r3, [r7, #2]
  84060. u16_t chksum)
  84061. {
  84062. #endif /* LWIP_CHECKSUM_ON_COPY && CHECKSUM_GEN_UDP */
  84063. const ip_addr_t *src_ip;
  84064. LWIP_ERROR("udp_sendto_if: invalid pcb", pcb != NULL, return ERR_ARG);
  84065. 8022216: 68fb ldr r3, [r7, #12]
  84066. 8022218: 2b00 cmp r3, #0
  84067. 802221a: d109 bne.n 8022230 <udp_sendto_if+0x28>
  84068. 802221c: 4b2e ldr r3, [pc, #184] @ (80222d8 <udp_sendto_if+0xd0>)
  84069. 802221e: f44f 7220 mov.w r2, #640 @ 0x280
  84070. 8022222: 492e ldr r1, [pc, #184] @ (80222dc <udp_sendto_if+0xd4>)
  84071. 8022224: 482e ldr r0, [pc, #184] @ (80222e0 <udp_sendto_if+0xd8>)
  84072. 8022226: f008 fb21 bl 802a86c <iprintf>
  84073. 802222a: f06f 030f mvn.w r3, #15
  84074. 802222e: e04f b.n 80222d0 <udp_sendto_if+0xc8>
  84075. LWIP_ERROR("udp_sendto_if: invalid pbuf", p != NULL, return ERR_ARG);
  84076. 8022230: 68bb ldr r3, [r7, #8]
  84077. 8022232: 2b00 cmp r3, #0
  84078. 8022234: d109 bne.n 802224a <udp_sendto_if+0x42>
  84079. 8022236: 4b28 ldr r3, [pc, #160] @ (80222d8 <udp_sendto_if+0xd0>)
  84080. 8022238: f240 2281 movw r2, #641 @ 0x281
  84081. 802223c: 4929 ldr r1, [pc, #164] @ (80222e4 <udp_sendto_if+0xdc>)
  84082. 802223e: 4828 ldr r0, [pc, #160] @ (80222e0 <udp_sendto_if+0xd8>)
  84083. 8022240: f008 fb14 bl 802a86c <iprintf>
  84084. 8022244: f06f 030f mvn.w r3, #15
  84085. 8022248: e042 b.n 80222d0 <udp_sendto_if+0xc8>
  84086. LWIP_ERROR("udp_sendto_if: invalid dst_ip", dst_ip != NULL, return ERR_ARG);
  84087. 802224a: 687b ldr r3, [r7, #4]
  84088. 802224c: 2b00 cmp r3, #0
  84089. 802224e: d109 bne.n 8022264 <udp_sendto_if+0x5c>
  84090. 8022250: 4b21 ldr r3, [pc, #132] @ (80222d8 <udp_sendto_if+0xd0>)
  84091. 8022252: f240 2282 movw r2, #642 @ 0x282
  84092. 8022256: 4924 ldr r1, [pc, #144] @ (80222e8 <udp_sendto_if+0xe0>)
  84093. 8022258: 4821 ldr r0, [pc, #132] @ (80222e0 <udp_sendto_if+0xd8>)
  84094. 802225a: f008 fb07 bl 802a86c <iprintf>
  84095. 802225e: f06f 030f mvn.w r3, #15
  84096. 8022262: e035 b.n 80222d0 <udp_sendto_if+0xc8>
  84097. LWIP_ERROR("udp_sendto_if: invalid netif", netif != NULL, return ERR_ARG);
  84098. 8022264: 6a3b ldr r3, [r7, #32]
  84099. 8022266: 2b00 cmp r3, #0
  84100. 8022268: d109 bne.n 802227e <udp_sendto_if+0x76>
  84101. 802226a: 4b1b ldr r3, [pc, #108] @ (80222d8 <udp_sendto_if+0xd0>)
  84102. 802226c: f240 2283 movw r2, #643 @ 0x283
  84103. 8022270: 491e ldr r1, [pc, #120] @ (80222ec <udp_sendto_if+0xe4>)
  84104. 8022272: 481b ldr r0, [pc, #108] @ (80222e0 <udp_sendto_if+0xd8>)
  84105. 8022274: f008 fafa bl 802a86c <iprintf>
  84106. 8022278: f06f 030f mvn.w r3, #15
  84107. 802227c: e028 b.n 80222d0 <udp_sendto_if+0xc8>
  84108. #endif /* LWIP_IPV6 */
  84109. #if LWIP_IPV4 && LWIP_IPV6
  84110. else
  84111. #endif /* LWIP_IPV4 && LWIP_IPV6 */
  84112. #if LWIP_IPV4
  84113. if (ip4_addr_isany(ip_2_ip4(&pcb->local_ip)) ||
  84114. 802227e: 68fb ldr r3, [r7, #12]
  84115. 8022280: 2b00 cmp r3, #0
  84116. 8022282: d009 beq.n 8022298 <udp_sendto_if+0x90>
  84117. 8022284: 68fb ldr r3, [r7, #12]
  84118. 8022286: 681b ldr r3, [r3, #0]
  84119. 8022288: 2b00 cmp r3, #0
  84120. 802228a: d005 beq.n 8022298 <udp_sendto_if+0x90>
  84121. ip4_addr_ismulticast(ip_2_ip4(&pcb->local_ip))) {
  84122. 802228c: 68fb ldr r3, [r7, #12]
  84123. 802228e: 681b ldr r3, [r3, #0]
  84124. 8022290: f003 03f0 and.w r3, r3, #240 @ 0xf0
  84125. if (ip4_addr_isany(ip_2_ip4(&pcb->local_ip)) ||
  84126. 8022294: 2be0 cmp r3, #224 @ 0xe0
  84127. 8022296: d103 bne.n 80222a0 <udp_sendto_if+0x98>
  84128. /* if the local_ip is any or multicast
  84129. * use the outgoing network interface IP address as source address */
  84130. src_ip = netif_ip_addr4(netif);
  84131. 8022298: 6a3b ldr r3, [r7, #32]
  84132. 802229a: 3304 adds r3, #4
  84133. 802229c: 617b str r3, [r7, #20]
  84134. 802229e: e00b b.n 80222b8 <udp_sendto_if+0xb0>
  84135. } else {
  84136. /* check if UDP PCB local IP address is correct
  84137. * this could be an old address if netif->ip_addr has changed */
  84138. if (!ip4_addr_cmp(ip_2_ip4(&(pcb->local_ip)), netif_ip4_addr(netif))) {
  84139. 80222a0: 68fb ldr r3, [r7, #12]
  84140. 80222a2: 681a ldr r2, [r3, #0]
  84141. 80222a4: 6a3b ldr r3, [r7, #32]
  84142. 80222a6: 3304 adds r3, #4
  84143. 80222a8: 681b ldr r3, [r3, #0]
  84144. 80222aa: 429a cmp r2, r3
  84145. 80222ac: d002 beq.n 80222b4 <udp_sendto_if+0xac>
  84146. /* local_ip doesn't match, drop the packet */
  84147. return ERR_RTE;
  84148. 80222ae: f06f 0303 mvn.w r3, #3
  84149. 80222b2: e00d b.n 80222d0 <udp_sendto_if+0xc8>
  84150. }
  84151. /* use UDP PCB local IP address as source address */
  84152. src_ip = &pcb->local_ip;
  84153. 80222b4: 68fb ldr r3, [r7, #12]
  84154. 80222b6: 617b str r3, [r7, #20]
  84155. }
  84156. #endif /* LWIP_IPV4 */
  84157. #if LWIP_CHECKSUM_ON_COPY && CHECKSUM_GEN_UDP
  84158. return udp_sendto_if_src_chksum(pcb, p, dst_ip, dst_port, netif, have_chksum, chksum, src_ip);
  84159. #else /* LWIP_CHECKSUM_ON_COPY && CHECKSUM_GEN_UDP */
  84160. return udp_sendto_if_src(pcb, p, dst_ip, dst_port, netif, src_ip);
  84161. 80222b8: 887a ldrh r2, [r7, #2]
  84162. 80222ba: 697b ldr r3, [r7, #20]
  84163. 80222bc: 9301 str r3, [sp, #4]
  84164. 80222be: 6a3b ldr r3, [r7, #32]
  84165. 80222c0: 9300 str r3, [sp, #0]
  84166. 80222c2: 4613 mov r3, r2
  84167. 80222c4: 687a ldr r2, [r7, #4]
  84168. 80222c6: 68b9 ldr r1, [r7, #8]
  84169. 80222c8: 68f8 ldr r0, [r7, #12]
  84170. 80222ca: f000 f811 bl 80222f0 <udp_sendto_if_src>
  84171. 80222ce: 4603 mov r3, r0
  84172. #endif /* LWIP_CHECKSUM_ON_COPY && CHECKSUM_GEN_UDP */
  84173. }
  84174. 80222d0: 4618 mov r0, r3
  84175. 80222d2: 3718 adds r7, #24
  84176. 80222d4: 46bd mov sp, r7
  84177. 80222d6: bd80 pop {r7, pc}
  84178. 80222d8: 08030af0 .word 0x08030af0
  84179. 80222dc: 08030c64 .word 0x08030c64
  84180. 80222e0: 08030b44 .word 0x08030b44
  84181. 80222e4: 08030c80 .word 0x08030c80
  84182. 80222e8: 08030c9c .word 0x08030c9c
  84183. 80222ec: 08030cbc .word 0x08030cbc
  84184. 080222f0 <udp_sendto_if_src>:
  84185. /** @ingroup udp_raw
  84186. * Same as @ref udp_sendto_if, but with source address */
  84187. err_t
  84188. udp_sendto_if_src(struct udp_pcb *pcb, struct pbuf *p,
  84189. const ip_addr_t *dst_ip, u16_t dst_port, struct netif *netif, const ip_addr_t *src_ip)
  84190. {
  84191. 80222f0: b580 push {r7, lr}
  84192. 80222f2: b08c sub sp, #48 @ 0x30
  84193. 80222f4: af04 add r7, sp, #16
  84194. 80222f6: 60f8 str r0, [r7, #12]
  84195. 80222f8: 60b9 str r1, [r7, #8]
  84196. 80222fa: 607a str r2, [r7, #4]
  84197. 80222fc: 807b strh r3, [r7, #2]
  84198. err_t err;
  84199. struct pbuf *q; /* q will be sent down the stack */
  84200. u8_t ip_proto;
  84201. u8_t ttl;
  84202. LWIP_ASSERT_CORE_LOCKED();
  84203. 80222fe: f7ee fe8d bl 801101c <sys_check_core_locking>
  84204. LWIP_ERROR("udp_sendto_if_src: invalid pcb", pcb != NULL, return ERR_ARG);
  84205. 8022302: 68fb ldr r3, [r7, #12]
  84206. 8022304: 2b00 cmp r3, #0
  84207. 8022306: d109 bne.n 802231c <udp_sendto_if_src+0x2c>
  84208. 8022308: 4b65 ldr r3, [pc, #404] @ (80224a0 <udp_sendto_if_src+0x1b0>)
  84209. 802230a: f240 22d1 movw r2, #721 @ 0x2d1
  84210. 802230e: 4965 ldr r1, [pc, #404] @ (80224a4 <udp_sendto_if_src+0x1b4>)
  84211. 8022310: 4865 ldr r0, [pc, #404] @ (80224a8 <udp_sendto_if_src+0x1b8>)
  84212. 8022312: f008 faab bl 802a86c <iprintf>
  84213. 8022316: f06f 030f mvn.w r3, #15
  84214. 802231a: e0bc b.n 8022496 <udp_sendto_if_src+0x1a6>
  84215. LWIP_ERROR("udp_sendto_if_src: invalid pbuf", p != NULL, return ERR_ARG);
  84216. 802231c: 68bb ldr r3, [r7, #8]
  84217. 802231e: 2b00 cmp r3, #0
  84218. 8022320: d109 bne.n 8022336 <udp_sendto_if_src+0x46>
  84219. 8022322: 4b5f ldr r3, [pc, #380] @ (80224a0 <udp_sendto_if_src+0x1b0>)
  84220. 8022324: f240 22d2 movw r2, #722 @ 0x2d2
  84221. 8022328: 4960 ldr r1, [pc, #384] @ (80224ac <udp_sendto_if_src+0x1bc>)
  84222. 802232a: 485f ldr r0, [pc, #380] @ (80224a8 <udp_sendto_if_src+0x1b8>)
  84223. 802232c: f008 fa9e bl 802a86c <iprintf>
  84224. 8022330: f06f 030f mvn.w r3, #15
  84225. 8022334: e0af b.n 8022496 <udp_sendto_if_src+0x1a6>
  84226. LWIP_ERROR("udp_sendto_if_src: invalid dst_ip", dst_ip != NULL, return ERR_ARG);
  84227. 8022336: 687b ldr r3, [r7, #4]
  84228. 8022338: 2b00 cmp r3, #0
  84229. 802233a: d109 bne.n 8022350 <udp_sendto_if_src+0x60>
  84230. 802233c: 4b58 ldr r3, [pc, #352] @ (80224a0 <udp_sendto_if_src+0x1b0>)
  84231. 802233e: f240 22d3 movw r2, #723 @ 0x2d3
  84232. 8022342: 495b ldr r1, [pc, #364] @ (80224b0 <udp_sendto_if_src+0x1c0>)
  84233. 8022344: 4858 ldr r0, [pc, #352] @ (80224a8 <udp_sendto_if_src+0x1b8>)
  84234. 8022346: f008 fa91 bl 802a86c <iprintf>
  84235. 802234a: f06f 030f mvn.w r3, #15
  84236. 802234e: e0a2 b.n 8022496 <udp_sendto_if_src+0x1a6>
  84237. LWIP_ERROR("udp_sendto_if_src: invalid src_ip", src_ip != NULL, return ERR_ARG);
  84238. 8022350: 6afb ldr r3, [r7, #44] @ 0x2c
  84239. 8022352: 2b00 cmp r3, #0
  84240. 8022354: d109 bne.n 802236a <udp_sendto_if_src+0x7a>
  84241. 8022356: 4b52 ldr r3, [pc, #328] @ (80224a0 <udp_sendto_if_src+0x1b0>)
  84242. 8022358: f44f 7235 mov.w r2, #724 @ 0x2d4
  84243. 802235c: 4955 ldr r1, [pc, #340] @ (80224b4 <udp_sendto_if_src+0x1c4>)
  84244. 802235e: 4852 ldr r0, [pc, #328] @ (80224a8 <udp_sendto_if_src+0x1b8>)
  84245. 8022360: f008 fa84 bl 802a86c <iprintf>
  84246. 8022364: f06f 030f mvn.w r3, #15
  84247. 8022368: e095 b.n 8022496 <udp_sendto_if_src+0x1a6>
  84248. LWIP_ERROR("udp_sendto_if_src: invalid netif", netif != NULL, return ERR_ARG);
  84249. 802236a: 6abb ldr r3, [r7, #40] @ 0x28
  84250. 802236c: 2b00 cmp r3, #0
  84251. 802236e: d109 bne.n 8022384 <udp_sendto_if_src+0x94>
  84252. 8022370: 4b4b ldr r3, [pc, #300] @ (80224a0 <udp_sendto_if_src+0x1b0>)
  84253. 8022372: f240 22d5 movw r2, #725 @ 0x2d5
  84254. 8022376: 4950 ldr r1, [pc, #320] @ (80224b8 <udp_sendto_if_src+0x1c8>)
  84255. 8022378: 484b ldr r0, [pc, #300] @ (80224a8 <udp_sendto_if_src+0x1b8>)
  84256. 802237a: f008 fa77 bl 802a86c <iprintf>
  84257. 802237e: f06f 030f mvn.w r3, #15
  84258. 8022382: e088 b.n 8022496 <udp_sendto_if_src+0x1a6>
  84259. return ERR_VAL;
  84260. }
  84261. #endif /* LWIP_IPV4 && IP_SOF_BROADCAST */
  84262. /* if the PCB is not yet bound to a port, bind it here */
  84263. if (pcb->local_port == 0) {
  84264. 8022384: 68fb ldr r3, [r7, #12]
  84265. 8022386: 8a5b ldrh r3, [r3, #18]
  84266. 8022388: 2b00 cmp r3, #0
  84267. 802238a: d10f bne.n 80223ac <udp_sendto_if_src+0xbc>
  84268. LWIP_DEBUGF(UDP_DEBUG | LWIP_DBG_TRACE, ("udp_send: not yet bound to a port, binding now\n"));
  84269. err = udp_bind(pcb, &pcb->local_ip, pcb->local_port);
  84270. 802238c: 68f9 ldr r1, [r7, #12]
  84271. 802238e: 68fb ldr r3, [r7, #12]
  84272. 8022390: 8a5b ldrh r3, [r3, #18]
  84273. 8022392: 461a mov r2, r3
  84274. 8022394: 68f8 ldr r0, [r7, #12]
  84275. 8022396: f000 f893 bl 80224c0 <udp_bind>
  84276. 802239a: 4603 mov r3, r0
  84277. 802239c: 76fb strb r3, [r7, #27]
  84278. if (err != ERR_OK) {
  84279. 802239e: f997 301b ldrsb.w r3, [r7, #27]
  84280. 80223a2: 2b00 cmp r3, #0
  84281. 80223a4: d002 beq.n 80223ac <udp_sendto_if_src+0xbc>
  84282. LWIP_DEBUGF(UDP_DEBUG | LWIP_DBG_TRACE | LWIP_DBG_LEVEL_SERIOUS, ("udp_send: forced port bind failed\n"));
  84283. return err;
  84284. 80223a6: f997 301b ldrsb.w r3, [r7, #27]
  84285. 80223aa: e074 b.n 8022496 <udp_sendto_if_src+0x1a6>
  84286. }
  84287. }
  84288. /* packet too large to add a UDP header without causing an overflow? */
  84289. if ((u16_t)(p->tot_len + UDP_HLEN) < p->tot_len) {
  84290. 80223ac: 68bb ldr r3, [r7, #8]
  84291. 80223ae: 891b ldrh r3, [r3, #8]
  84292. 80223b0: f64f 72f7 movw r2, #65527 @ 0xfff7
  84293. 80223b4: 4293 cmp r3, r2
  84294. 80223b6: d902 bls.n 80223be <udp_sendto_if_src+0xce>
  84295. return ERR_MEM;
  84296. 80223b8: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  84297. 80223bc: e06b b.n 8022496 <udp_sendto_if_src+0x1a6>
  84298. }
  84299. /* not enough space to add an UDP header to first pbuf in given p chain? */
  84300. if (pbuf_add_header(p, UDP_HLEN)) {
  84301. 80223be: 2108 movs r1, #8
  84302. 80223c0: 68b8 ldr r0, [r7, #8]
  84303. 80223c2: f7f8 ff13 bl 801b1ec <pbuf_add_header>
  84304. 80223c6: 4603 mov r3, r0
  84305. 80223c8: 2b00 cmp r3, #0
  84306. 80223ca: d015 beq.n 80223f8 <udp_sendto_if_src+0x108>
  84307. /* allocate header in a separate new pbuf */
  84308. q = pbuf_alloc(PBUF_IP, UDP_HLEN, PBUF_RAM);
  84309. 80223cc: f44f 7220 mov.w r2, #640 @ 0x280
  84310. 80223d0: 2108 movs r1, #8
  84311. 80223d2: 2022 movs r0, #34 @ 0x22
  84312. 80223d4: f7f8 fcbc bl 801ad50 <pbuf_alloc>
  84313. 80223d8: 61f8 str r0, [r7, #28]
  84314. /* new header pbuf could not be allocated? */
  84315. if (q == NULL) {
  84316. 80223da: 69fb ldr r3, [r7, #28]
  84317. 80223dc: 2b00 cmp r3, #0
  84318. 80223de: d102 bne.n 80223e6 <udp_sendto_if_src+0xf6>
  84319. LWIP_DEBUGF(UDP_DEBUG | LWIP_DBG_TRACE | LWIP_DBG_LEVEL_SERIOUS, ("udp_send: could not allocate header\n"));
  84320. return ERR_MEM;
  84321. 80223e0: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  84322. 80223e4: e057 b.n 8022496 <udp_sendto_if_src+0x1a6>
  84323. }
  84324. if (p->tot_len != 0) {
  84325. 80223e6: 68bb ldr r3, [r7, #8]
  84326. 80223e8: 891b ldrh r3, [r3, #8]
  84327. 80223ea: 2b00 cmp r3, #0
  84328. 80223ec: d006 beq.n 80223fc <udp_sendto_if_src+0x10c>
  84329. /* chain header q in front of given pbuf p (only if p contains data) */
  84330. pbuf_chain(q, p);
  84331. 80223ee: 68b9 ldr r1, [r7, #8]
  84332. 80223f0: 69f8 ldr r0, [r7, #28]
  84333. 80223f2: f7f9 f8e7 bl 801b5c4 <pbuf_chain>
  84334. 80223f6: e001 b.n 80223fc <udp_sendto_if_src+0x10c>
  84335. LWIP_DEBUGF(UDP_DEBUG,
  84336. ("udp_send: added header pbuf %p before given pbuf %p\n", (void *)q, (void *)p));
  84337. } else {
  84338. /* adding space for header within p succeeded */
  84339. /* first pbuf q equals given pbuf */
  84340. q = p;
  84341. 80223f8: 68bb ldr r3, [r7, #8]
  84342. 80223fa: 61fb str r3, [r7, #28]
  84343. LWIP_DEBUGF(UDP_DEBUG, ("udp_send: added header in given pbuf %p\n", (void *)p));
  84344. }
  84345. LWIP_ASSERT("check that first pbuf can hold struct udp_hdr",
  84346. 80223fc: 69fb ldr r3, [r7, #28]
  84347. 80223fe: 895b ldrh r3, [r3, #10]
  84348. 8022400: 2b07 cmp r3, #7
  84349. 8022402: d806 bhi.n 8022412 <udp_sendto_if_src+0x122>
  84350. 8022404: 4b26 ldr r3, [pc, #152] @ (80224a0 <udp_sendto_if_src+0x1b0>)
  84351. 8022406: f240 320d movw r2, #781 @ 0x30d
  84352. 802240a: 492c ldr r1, [pc, #176] @ (80224bc <udp_sendto_if_src+0x1cc>)
  84353. 802240c: 4826 ldr r0, [pc, #152] @ (80224a8 <udp_sendto_if_src+0x1b8>)
  84354. 802240e: f008 fa2d bl 802a86c <iprintf>
  84355. (q->len >= sizeof(struct udp_hdr)));
  84356. /* q now represents the packet to be sent */
  84357. udphdr = (struct udp_hdr *)q->payload;
  84358. 8022412: 69fb ldr r3, [r7, #28]
  84359. 8022414: 685b ldr r3, [r3, #4]
  84360. 8022416: 617b str r3, [r7, #20]
  84361. udphdr->src = lwip_htons(pcb->local_port);
  84362. 8022418: 68fb ldr r3, [r7, #12]
  84363. 802241a: 8a5b ldrh r3, [r3, #18]
  84364. 802241c: 4618 mov r0, r3
  84365. 802241e: f7f7 facb bl 80199b8 <lwip_htons>
  84366. 8022422: 4603 mov r3, r0
  84367. 8022424: 461a mov r2, r3
  84368. 8022426: 697b ldr r3, [r7, #20]
  84369. 8022428: 801a strh r2, [r3, #0]
  84370. udphdr->dest = lwip_htons(dst_port);
  84371. 802242a: 887b ldrh r3, [r7, #2]
  84372. 802242c: 4618 mov r0, r3
  84373. 802242e: f7f7 fac3 bl 80199b8 <lwip_htons>
  84374. 8022432: 4603 mov r3, r0
  84375. 8022434: 461a mov r2, r3
  84376. 8022436: 697b ldr r3, [r7, #20]
  84377. 8022438: 805a strh r2, [r3, #2]
  84378. /* in UDP, 0 checksum means 'no checksum' */
  84379. udphdr->chksum = 0x0000;
  84380. 802243a: 697b ldr r3, [r7, #20]
  84381. 802243c: 2200 movs r2, #0
  84382. 802243e: 719a strb r2, [r3, #6]
  84383. 8022440: 2200 movs r2, #0
  84384. 8022442: 71da strb r2, [r3, #7]
  84385. ip_proto = IP_PROTO_UDPLITE;
  84386. } else
  84387. #endif /* LWIP_UDPLITE */
  84388. { /* UDP */
  84389. LWIP_DEBUGF(UDP_DEBUG, ("udp_send: UDP packet length %"U16_F"\n", q->tot_len));
  84390. udphdr->len = lwip_htons(q->tot_len);
  84391. 8022444: 69fb ldr r3, [r7, #28]
  84392. 8022446: 891b ldrh r3, [r3, #8]
  84393. 8022448: 4618 mov r0, r3
  84394. 802244a: f7f7 fab5 bl 80199b8 <lwip_htons>
  84395. 802244e: 4603 mov r3, r0
  84396. 8022450: 461a mov r2, r3
  84397. 8022452: 697b ldr r3, [r7, #20]
  84398. 8022454: 809a strh r2, [r3, #4]
  84399. }
  84400. udphdr->chksum = udpchksum;
  84401. }
  84402. }
  84403. #endif /* CHECKSUM_GEN_UDP */
  84404. ip_proto = IP_PROTO_UDP;
  84405. 8022456: 2311 movs r3, #17
  84406. 8022458: 74fb strb r3, [r7, #19]
  84407. /* Determine TTL to use */
  84408. #if LWIP_MULTICAST_TX_OPTIONS
  84409. ttl = (ip_addr_ismulticast(dst_ip) ? udp_get_multicast_ttl(pcb) : pcb->ttl);
  84410. #else /* LWIP_MULTICAST_TX_OPTIONS */
  84411. ttl = pcb->ttl;
  84412. 802245a: 68fb ldr r3, [r7, #12]
  84413. 802245c: 7adb ldrb r3, [r3, #11]
  84414. 802245e: 74bb strb r3, [r7, #18]
  84415. LWIP_DEBUGF(UDP_DEBUG, ("udp_send: UDP checksum 0x%04"X16_F"\n", udphdr->chksum));
  84416. LWIP_DEBUGF(UDP_DEBUG, ("udp_send: ip_output_if (,,,,0x%02"X16_F",)\n", (u16_t)ip_proto));
  84417. /* output to IP */
  84418. NETIF_SET_HINTS(netif, &(pcb->netif_hints));
  84419. err = ip_output_if_src(q, src_ip, dst_ip, ttl, pcb->tos, ip_proto, netif);
  84420. 8022460: 68fb ldr r3, [r7, #12]
  84421. 8022462: 7a9b ldrb r3, [r3, #10]
  84422. 8022464: 7cb9 ldrb r1, [r7, #18]
  84423. 8022466: 6aba ldr r2, [r7, #40] @ 0x28
  84424. 8022468: 9202 str r2, [sp, #8]
  84425. 802246a: 7cfa ldrb r2, [r7, #19]
  84426. 802246c: 9201 str r2, [sp, #4]
  84427. 802246e: 9300 str r3, [sp, #0]
  84428. 8022470: 460b mov r3, r1
  84429. 8022472: 687a ldr r2, [r7, #4]
  84430. 8022474: 6af9 ldr r1, [r7, #44] @ 0x2c
  84431. 8022476: 69f8 ldr r0, [r7, #28]
  84432. 8022478: f003 fbf2 bl 8025c60 <ip4_output_if_src>
  84433. 802247c: 4603 mov r3, r0
  84434. 802247e: 76fb strb r3, [r7, #27]
  84435. /* @todo: must this be increased even if error occurred? */
  84436. MIB2_STATS_INC(mib2.udpoutdatagrams);
  84437. /* did we chain a separate header pbuf earlier? */
  84438. if (q != p) {
  84439. 8022480: 69fa ldr r2, [r7, #28]
  84440. 8022482: 68bb ldr r3, [r7, #8]
  84441. 8022484: 429a cmp r2, r3
  84442. 8022486: d004 beq.n 8022492 <udp_sendto_if_src+0x1a2>
  84443. /* free the header pbuf */
  84444. pbuf_free(q);
  84445. 8022488: 69f8 ldr r0, [r7, #28]
  84446. 802248a: f7f8 ff77 bl 801b37c <pbuf_free>
  84447. q = NULL;
  84448. 802248e: 2300 movs r3, #0
  84449. 8022490: 61fb str r3, [r7, #28]
  84450. /* p is still referenced by the caller, and will live on */
  84451. }
  84452. UDP_STATS_INC(udp.xmit);
  84453. return err;
  84454. 8022492: f997 301b ldrsb.w r3, [r7, #27]
  84455. }
  84456. 8022496: 4618 mov r0, r3
  84457. 8022498: 3720 adds r7, #32
  84458. 802249a: 46bd mov sp, r7
  84459. 802249c: bd80 pop {r7, pc}
  84460. 802249e: bf00 nop
  84461. 80224a0: 08030af0 .word 0x08030af0
  84462. 80224a4: 08030cdc .word 0x08030cdc
  84463. 80224a8: 08030b44 .word 0x08030b44
  84464. 80224ac: 08030cfc .word 0x08030cfc
  84465. 80224b0: 08030d1c .word 0x08030d1c
  84466. 80224b4: 08030d40 .word 0x08030d40
  84467. 80224b8: 08030d64 .word 0x08030d64
  84468. 80224bc: 08030d88 .word 0x08030d88
  84469. 080224c0 <udp_bind>:
  84470. *
  84471. * @see udp_disconnect()
  84472. */
  84473. err_t
  84474. udp_bind(struct udp_pcb *pcb, const ip_addr_t *ipaddr, u16_t port)
  84475. {
  84476. 80224c0: b580 push {r7, lr}
  84477. 80224c2: b086 sub sp, #24
  84478. 80224c4: af00 add r7, sp, #0
  84479. 80224c6: 60f8 str r0, [r7, #12]
  84480. 80224c8: 60b9 str r1, [r7, #8]
  84481. 80224ca: 4613 mov r3, r2
  84482. 80224cc: 80fb strh r3, [r7, #6]
  84483. u8_t rebind;
  84484. #if LWIP_IPV6 && LWIP_IPV6_SCOPES
  84485. ip_addr_t zoned_ipaddr;
  84486. #endif /* LWIP_IPV6 && LWIP_IPV6_SCOPES */
  84487. LWIP_ASSERT_CORE_LOCKED();
  84488. 80224ce: f7ee fda5 bl 801101c <sys_check_core_locking>
  84489. #if LWIP_IPV4
  84490. /* Don't propagate NULL pointer (IPv4 ANY) to subsequent functions */
  84491. if (ipaddr == NULL) {
  84492. 80224d2: 68bb ldr r3, [r7, #8]
  84493. 80224d4: 2b00 cmp r3, #0
  84494. 80224d6: d101 bne.n 80224dc <udp_bind+0x1c>
  84495. ipaddr = IP4_ADDR_ANY;
  84496. 80224d8: 4b39 ldr r3, [pc, #228] @ (80225c0 <udp_bind+0x100>)
  84497. 80224da: 60bb str r3, [r7, #8]
  84498. }
  84499. #else /* LWIP_IPV4 */
  84500. LWIP_ERROR("udp_bind: invalid ipaddr", ipaddr != NULL, return ERR_ARG);
  84501. #endif /* LWIP_IPV4 */
  84502. LWIP_ERROR("udp_bind: invalid pcb", pcb != NULL, return ERR_ARG);
  84503. 80224dc: 68fb ldr r3, [r7, #12]
  84504. 80224de: 2b00 cmp r3, #0
  84505. 80224e0: d109 bne.n 80224f6 <udp_bind+0x36>
  84506. 80224e2: 4b38 ldr r3, [pc, #224] @ (80225c4 <udp_bind+0x104>)
  84507. 80224e4: f240 32b7 movw r2, #951 @ 0x3b7
  84508. 80224e8: 4937 ldr r1, [pc, #220] @ (80225c8 <udp_bind+0x108>)
  84509. 80224ea: 4838 ldr r0, [pc, #224] @ (80225cc <udp_bind+0x10c>)
  84510. 80224ec: f008 f9be bl 802a86c <iprintf>
  84511. 80224f0: f06f 030f mvn.w r3, #15
  84512. 80224f4: e060 b.n 80225b8 <udp_bind+0xf8>
  84513. LWIP_DEBUGF(UDP_DEBUG | LWIP_DBG_TRACE, ("udp_bind(ipaddr = "));
  84514. ip_addr_debug_print(UDP_DEBUG | LWIP_DBG_TRACE, ipaddr);
  84515. LWIP_DEBUGF(UDP_DEBUG | LWIP_DBG_TRACE, (", port = %"U16_F")\n", port));
  84516. rebind = 0;
  84517. 80224f6: 2300 movs r3, #0
  84518. 80224f8: 74fb strb r3, [r7, #19]
  84519. /* Check for double bind and rebind of the same pcb */
  84520. for (ipcb = udp_pcbs; ipcb != NULL; ipcb = ipcb->next) {
  84521. 80224fa: 4b35 ldr r3, [pc, #212] @ (80225d0 <udp_bind+0x110>)
  84522. 80224fc: 681b ldr r3, [r3, #0]
  84523. 80224fe: 617b str r3, [r7, #20]
  84524. 8022500: e009 b.n 8022516 <udp_bind+0x56>
  84525. /* is this UDP PCB already on active list? */
  84526. if (pcb == ipcb) {
  84527. 8022502: 68fa ldr r2, [r7, #12]
  84528. 8022504: 697b ldr r3, [r7, #20]
  84529. 8022506: 429a cmp r2, r3
  84530. 8022508: d102 bne.n 8022510 <udp_bind+0x50>
  84531. rebind = 1;
  84532. 802250a: 2301 movs r3, #1
  84533. 802250c: 74fb strb r3, [r7, #19]
  84534. break;
  84535. 802250e: e005 b.n 802251c <udp_bind+0x5c>
  84536. for (ipcb = udp_pcbs; ipcb != NULL; ipcb = ipcb->next) {
  84537. 8022510: 697b ldr r3, [r7, #20]
  84538. 8022512: 68db ldr r3, [r3, #12]
  84539. 8022514: 617b str r3, [r7, #20]
  84540. 8022516: 697b ldr r3, [r7, #20]
  84541. 8022518: 2b00 cmp r3, #0
  84542. 802251a: d1f2 bne.n 8022502 <udp_bind+0x42>
  84543. ipaddr = &zoned_ipaddr;
  84544. }
  84545. #endif /* LWIP_IPV6 && LWIP_IPV6_SCOPES */
  84546. /* no port specified? */
  84547. if (port == 0) {
  84548. 802251c: 88fb ldrh r3, [r7, #6]
  84549. 802251e: 2b00 cmp r3, #0
  84550. 8022520: d109 bne.n 8022536 <udp_bind+0x76>
  84551. port = udp_new_port();
  84552. 8022522: f7ff fc2f bl 8021d84 <udp_new_port>
  84553. 8022526: 4603 mov r3, r0
  84554. 8022528: 80fb strh r3, [r7, #6]
  84555. if (port == 0) {
  84556. 802252a: 88fb ldrh r3, [r7, #6]
  84557. 802252c: 2b00 cmp r3, #0
  84558. 802252e: d12c bne.n 802258a <udp_bind+0xca>
  84559. /* no more ports available in local range */
  84560. LWIP_DEBUGF(UDP_DEBUG, ("udp_bind: out of free UDP ports\n"));
  84561. return ERR_USE;
  84562. 8022530: f06f 0307 mvn.w r3, #7
  84563. 8022534: e040 b.n 80225b8 <udp_bind+0xf8>
  84564. }
  84565. } else {
  84566. for (ipcb = udp_pcbs; ipcb != NULL; ipcb = ipcb->next) {
  84567. 8022536: 4b26 ldr r3, [pc, #152] @ (80225d0 <udp_bind+0x110>)
  84568. 8022538: 681b ldr r3, [r3, #0]
  84569. 802253a: 617b str r3, [r7, #20]
  84570. 802253c: e022 b.n 8022584 <udp_bind+0xc4>
  84571. if (pcb != ipcb) {
  84572. 802253e: 68fa ldr r2, [r7, #12]
  84573. 8022540: 697b ldr r3, [r7, #20]
  84574. 8022542: 429a cmp r2, r3
  84575. 8022544: d01b beq.n 802257e <udp_bind+0xbe>
  84576. if (!ip_get_option(pcb, SOF_REUSEADDR) ||
  84577. !ip_get_option(ipcb, SOF_REUSEADDR))
  84578. #endif /* SO_REUSE */
  84579. {
  84580. /* port matches that of PCB in list and REUSEADDR not set -> reject */
  84581. if ((ipcb->local_port == port) &&
  84582. 8022546: 697b ldr r3, [r7, #20]
  84583. 8022548: 8a5b ldrh r3, [r3, #18]
  84584. 802254a: 88fa ldrh r2, [r7, #6]
  84585. 802254c: 429a cmp r2, r3
  84586. 802254e: d116 bne.n 802257e <udp_bind+0xbe>
  84587. /* IP address matches or any IP used? */
  84588. (ip_addr_cmp(&ipcb->local_ip, ipaddr) || ip_addr_isany(ipaddr) ||
  84589. 8022550: 697b ldr r3, [r7, #20]
  84590. 8022552: 681a ldr r2, [r3, #0]
  84591. 8022554: 68bb ldr r3, [r7, #8]
  84592. 8022556: 681b ldr r3, [r3, #0]
  84593. if ((ipcb->local_port == port) &&
  84594. 8022558: 429a cmp r2, r3
  84595. 802255a: d00d beq.n 8022578 <udp_bind+0xb8>
  84596. (ip_addr_cmp(&ipcb->local_ip, ipaddr) || ip_addr_isany(ipaddr) ||
  84597. 802255c: 68bb ldr r3, [r7, #8]
  84598. 802255e: 2b00 cmp r3, #0
  84599. 8022560: d00a beq.n 8022578 <udp_bind+0xb8>
  84600. 8022562: 68bb ldr r3, [r7, #8]
  84601. 8022564: 681b ldr r3, [r3, #0]
  84602. 8022566: 2b00 cmp r3, #0
  84603. 8022568: d006 beq.n 8022578 <udp_bind+0xb8>
  84604. ip_addr_isany(&ipcb->local_ip))) {
  84605. 802256a: 697b ldr r3, [r7, #20]
  84606. (ip_addr_cmp(&ipcb->local_ip, ipaddr) || ip_addr_isany(ipaddr) ||
  84607. 802256c: 2b00 cmp r3, #0
  84608. 802256e: d003 beq.n 8022578 <udp_bind+0xb8>
  84609. ip_addr_isany(&ipcb->local_ip))) {
  84610. 8022570: 697b ldr r3, [r7, #20]
  84611. 8022572: 681b ldr r3, [r3, #0]
  84612. 8022574: 2b00 cmp r3, #0
  84613. 8022576: d102 bne.n 802257e <udp_bind+0xbe>
  84614. /* other PCB already binds to this local IP and port */
  84615. LWIP_DEBUGF(UDP_DEBUG,
  84616. ("udp_bind: local port %"U16_F" already bound by another pcb\n", port));
  84617. return ERR_USE;
  84618. 8022578: f06f 0307 mvn.w r3, #7
  84619. 802257c: e01c b.n 80225b8 <udp_bind+0xf8>
  84620. for (ipcb = udp_pcbs; ipcb != NULL; ipcb = ipcb->next) {
  84621. 802257e: 697b ldr r3, [r7, #20]
  84622. 8022580: 68db ldr r3, [r3, #12]
  84623. 8022582: 617b str r3, [r7, #20]
  84624. 8022584: 697b ldr r3, [r7, #20]
  84625. 8022586: 2b00 cmp r3, #0
  84626. 8022588: d1d9 bne.n 802253e <udp_bind+0x7e>
  84627. }
  84628. }
  84629. }
  84630. }
  84631. ip_addr_set_ipaddr(&pcb->local_ip, ipaddr);
  84632. 802258a: 68bb ldr r3, [r7, #8]
  84633. 802258c: 2b00 cmp r3, #0
  84634. 802258e: d002 beq.n 8022596 <udp_bind+0xd6>
  84635. 8022590: 68bb ldr r3, [r7, #8]
  84636. 8022592: 681b ldr r3, [r3, #0]
  84637. 8022594: e000 b.n 8022598 <udp_bind+0xd8>
  84638. 8022596: 2300 movs r3, #0
  84639. 8022598: 68fa ldr r2, [r7, #12]
  84640. 802259a: 6013 str r3, [r2, #0]
  84641. pcb->local_port = port;
  84642. 802259c: 68fb ldr r3, [r7, #12]
  84643. 802259e: 88fa ldrh r2, [r7, #6]
  84644. 80225a0: 825a strh r2, [r3, #18]
  84645. mib2_udp_bind(pcb);
  84646. /* pcb not active yet? */
  84647. if (rebind == 0) {
  84648. 80225a2: 7cfb ldrb r3, [r7, #19]
  84649. 80225a4: 2b00 cmp r3, #0
  84650. 80225a6: d106 bne.n 80225b6 <udp_bind+0xf6>
  84651. /* place the PCB on the active list if not already there */
  84652. pcb->next = udp_pcbs;
  84653. 80225a8: 4b09 ldr r3, [pc, #36] @ (80225d0 <udp_bind+0x110>)
  84654. 80225aa: 681a ldr r2, [r3, #0]
  84655. 80225ac: 68fb ldr r3, [r7, #12]
  84656. 80225ae: 60da str r2, [r3, #12]
  84657. udp_pcbs = pcb;
  84658. 80225b0: 4a07 ldr r2, [pc, #28] @ (80225d0 <udp_bind+0x110>)
  84659. 80225b2: 68fb ldr r3, [r7, #12]
  84660. 80225b4: 6013 str r3, [r2, #0]
  84661. }
  84662. LWIP_DEBUGF(UDP_DEBUG | LWIP_DBG_TRACE | LWIP_DBG_STATE, ("udp_bind: bound to "));
  84663. ip_addr_debug_print_val(UDP_DEBUG | LWIP_DBG_TRACE | LWIP_DBG_STATE, pcb->local_ip);
  84664. LWIP_DEBUGF(UDP_DEBUG | LWIP_DBG_TRACE | LWIP_DBG_STATE, (", port %"U16_F")\n", pcb->local_port));
  84665. return ERR_OK;
  84666. 80225b6: 2300 movs r3, #0
  84667. }
  84668. 80225b8: 4618 mov r0, r3
  84669. 80225ba: 3718 adds r7, #24
  84670. 80225bc: 46bd mov sp, r7
  84671. 80225be: bd80 pop {r7, pc}
  84672. 80225c0: 08031c78 .word 0x08031c78
  84673. 80225c4: 08030af0 .word 0x08030af0
  84674. 80225c8: 08030db8 .word 0x08030db8
  84675. 80225cc: 08030b44 .word 0x08030b44
  84676. 80225d0: 2402afc8 .word 0x2402afc8
  84677. 080225d4 <udp_connect>:
  84678. *
  84679. * @see udp_disconnect()
  84680. */
  84681. err_t
  84682. udp_connect(struct udp_pcb *pcb, const ip_addr_t *ipaddr, u16_t port)
  84683. {
  84684. 80225d4: b580 push {r7, lr}
  84685. 80225d6: b086 sub sp, #24
  84686. 80225d8: af00 add r7, sp, #0
  84687. 80225da: 60f8 str r0, [r7, #12]
  84688. 80225dc: 60b9 str r1, [r7, #8]
  84689. 80225de: 4613 mov r3, r2
  84690. 80225e0: 80fb strh r3, [r7, #6]
  84691. struct udp_pcb *ipcb;
  84692. LWIP_ASSERT_CORE_LOCKED();
  84693. 80225e2: f7ee fd1b bl 801101c <sys_check_core_locking>
  84694. LWIP_ERROR("udp_connect: invalid pcb", pcb != NULL, return ERR_ARG);
  84695. 80225e6: 68fb ldr r3, [r7, #12]
  84696. 80225e8: 2b00 cmp r3, #0
  84697. 80225ea: d109 bne.n 8022600 <udp_connect+0x2c>
  84698. 80225ec: 4b2c ldr r3, [pc, #176] @ (80226a0 <udp_connect+0xcc>)
  84699. 80225ee: f240 4235 movw r2, #1077 @ 0x435
  84700. 80225f2: 492c ldr r1, [pc, #176] @ (80226a4 <udp_connect+0xd0>)
  84701. 80225f4: 482c ldr r0, [pc, #176] @ (80226a8 <udp_connect+0xd4>)
  84702. 80225f6: f008 f939 bl 802a86c <iprintf>
  84703. 80225fa: f06f 030f mvn.w r3, #15
  84704. 80225fe: e04b b.n 8022698 <udp_connect+0xc4>
  84705. LWIP_ERROR("udp_connect: invalid ipaddr", ipaddr != NULL, return ERR_ARG);
  84706. 8022600: 68bb ldr r3, [r7, #8]
  84707. 8022602: 2b00 cmp r3, #0
  84708. 8022604: d109 bne.n 802261a <udp_connect+0x46>
  84709. 8022606: 4b26 ldr r3, [pc, #152] @ (80226a0 <udp_connect+0xcc>)
  84710. 8022608: f240 4236 movw r2, #1078 @ 0x436
  84711. 802260c: 4927 ldr r1, [pc, #156] @ (80226ac <udp_connect+0xd8>)
  84712. 802260e: 4826 ldr r0, [pc, #152] @ (80226a8 <udp_connect+0xd4>)
  84713. 8022610: f008 f92c bl 802a86c <iprintf>
  84714. 8022614: f06f 030f mvn.w r3, #15
  84715. 8022618: e03e b.n 8022698 <udp_connect+0xc4>
  84716. if (pcb->local_port == 0) {
  84717. 802261a: 68fb ldr r3, [r7, #12]
  84718. 802261c: 8a5b ldrh r3, [r3, #18]
  84719. 802261e: 2b00 cmp r3, #0
  84720. 8022620: d10f bne.n 8022642 <udp_connect+0x6e>
  84721. err_t err = udp_bind(pcb, &pcb->local_ip, pcb->local_port);
  84722. 8022622: 68f9 ldr r1, [r7, #12]
  84723. 8022624: 68fb ldr r3, [r7, #12]
  84724. 8022626: 8a5b ldrh r3, [r3, #18]
  84725. 8022628: 461a mov r2, r3
  84726. 802262a: 68f8 ldr r0, [r7, #12]
  84727. 802262c: f7ff ff48 bl 80224c0 <udp_bind>
  84728. 8022630: 4603 mov r3, r0
  84729. 8022632: 75fb strb r3, [r7, #23]
  84730. if (err != ERR_OK) {
  84731. 8022634: f997 3017 ldrsb.w r3, [r7, #23]
  84732. 8022638: 2b00 cmp r3, #0
  84733. 802263a: d002 beq.n 8022642 <udp_connect+0x6e>
  84734. return err;
  84735. 802263c: f997 3017 ldrsb.w r3, [r7, #23]
  84736. 8022640: e02a b.n 8022698 <udp_connect+0xc4>
  84737. }
  84738. }
  84739. ip_addr_set_ipaddr(&pcb->remote_ip, ipaddr);
  84740. 8022642: 68bb ldr r3, [r7, #8]
  84741. 8022644: 2b00 cmp r3, #0
  84742. 8022646: d002 beq.n 802264e <udp_connect+0x7a>
  84743. 8022648: 68bb ldr r3, [r7, #8]
  84744. 802264a: 681b ldr r3, [r3, #0]
  84745. 802264c: e000 b.n 8022650 <udp_connect+0x7c>
  84746. 802264e: 2300 movs r3, #0
  84747. 8022650: 68fa ldr r2, [r7, #12]
  84748. 8022652: 6053 str r3, [r2, #4]
  84749. ip6_addr_lacks_zone(ip_2_ip6(&pcb->remote_ip), IP6_UNKNOWN)) {
  84750. ip6_addr_select_zone(ip_2_ip6(&pcb->remote_ip), ip_2_ip6(&pcb->local_ip));
  84751. }
  84752. #endif /* LWIP_IPV6 && LWIP_IPV6_SCOPES */
  84753. pcb->remote_port = port;
  84754. 8022654: 68fb ldr r3, [r7, #12]
  84755. 8022656: 88fa ldrh r2, [r7, #6]
  84756. 8022658: 829a strh r2, [r3, #20]
  84757. pcb->flags |= UDP_FLAGS_CONNECTED;
  84758. 802265a: 68fb ldr r3, [r7, #12]
  84759. 802265c: 7c1b ldrb r3, [r3, #16]
  84760. 802265e: f043 0304 orr.w r3, r3, #4
  84761. 8022662: b2da uxtb r2, r3
  84762. 8022664: 68fb ldr r3, [r7, #12]
  84763. 8022666: 741a strb r2, [r3, #16]
  84764. ip_addr_debug_print_val(UDP_DEBUG | LWIP_DBG_TRACE | LWIP_DBG_STATE,
  84765. pcb->remote_ip);
  84766. LWIP_DEBUGF(UDP_DEBUG | LWIP_DBG_TRACE | LWIP_DBG_STATE, (", port %"U16_F")\n", pcb->remote_port));
  84767. /* Insert UDP PCB into the list of active UDP PCBs. */
  84768. for (ipcb = udp_pcbs; ipcb != NULL; ipcb = ipcb->next) {
  84769. 8022668: 4b11 ldr r3, [pc, #68] @ (80226b0 <udp_connect+0xdc>)
  84770. 802266a: 681b ldr r3, [r3, #0]
  84771. 802266c: 613b str r3, [r7, #16]
  84772. 802266e: e008 b.n 8022682 <udp_connect+0xae>
  84773. if (pcb == ipcb) {
  84774. 8022670: 68fa ldr r2, [r7, #12]
  84775. 8022672: 693b ldr r3, [r7, #16]
  84776. 8022674: 429a cmp r2, r3
  84777. 8022676: d101 bne.n 802267c <udp_connect+0xa8>
  84778. /* already on the list, just return */
  84779. return ERR_OK;
  84780. 8022678: 2300 movs r3, #0
  84781. 802267a: e00d b.n 8022698 <udp_connect+0xc4>
  84782. for (ipcb = udp_pcbs; ipcb != NULL; ipcb = ipcb->next) {
  84783. 802267c: 693b ldr r3, [r7, #16]
  84784. 802267e: 68db ldr r3, [r3, #12]
  84785. 8022680: 613b str r3, [r7, #16]
  84786. 8022682: 693b ldr r3, [r7, #16]
  84787. 8022684: 2b00 cmp r3, #0
  84788. 8022686: d1f3 bne.n 8022670 <udp_connect+0x9c>
  84789. }
  84790. }
  84791. /* PCB not yet on the list, add PCB now */
  84792. pcb->next = udp_pcbs;
  84793. 8022688: 4b09 ldr r3, [pc, #36] @ (80226b0 <udp_connect+0xdc>)
  84794. 802268a: 681a ldr r2, [r3, #0]
  84795. 802268c: 68fb ldr r3, [r7, #12]
  84796. 802268e: 60da str r2, [r3, #12]
  84797. udp_pcbs = pcb;
  84798. 8022690: 4a07 ldr r2, [pc, #28] @ (80226b0 <udp_connect+0xdc>)
  84799. 8022692: 68fb ldr r3, [r7, #12]
  84800. 8022694: 6013 str r3, [r2, #0]
  84801. return ERR_OK;
  84802. 8022696: 2300 movs r3, #0
  84803. }
  84804. 8022698: 4618 mov r0, r3
  84805. 802269a: 3718 adds r7, #24
  84806. 802269c: 46bd mov sp, r7
  84807. 802269e: bd80 pop {r7, pc}
  84808. 80226a0: 08030af0 .word 0x08030af0
  84809. 80226a4: 08030dd0 .word 0x08030dd0
  84810. 80226a8: 08030b44 .word 0x08030b44
  84811. 80226ac: 08030dec .word 0x08030dec
  84812. 80226b0: 2402afc8 .word 0x2402afc8
  84813. 080226b4 <udp_disconnect>:
  84814. *
  84815. * @param pcb the udp pcb to disconnect.
  84816. */
  84817. void
  84818. udp_disconnect(struct udp_pcb *pcb)
  84819. {
  84820. 80226b4: b580 push {r7, lr}
  84821. 80226b6: b082 sub sp, #8
  84822. 80226b8: af00 add r7, sp, #0
  84823. 80226ba: 6078 str r0, [r7, #4]
  84824. LWIP_ASSERT_CORE_LOCKED();
  84825. 80226bc: f7ee fcae bl 801101c <sys_check_core_locking>
  84826. LWIP_ERROR("udp_disconnect: invalid pcb", pcb != NULL, return);
  84827. 80226c0: 687b ldr r3, [r7, #4]
  84828. 80226c2: 2b00 cmp r3, #0
  84829. 80226c4: d107 bne.n 80226d6 <udp_disconnect+0x22>
  84830. 80226c6: 4b0d ldr r3, [pc, #52] @ (80226fc <udp_disconnect+0x48>)
  84831. 80226c8: f240 426a movw r2, #1130 @ 0x46a
  84832. 80226cc: 490c ldr r1, [pc, #48] @ (8022700 <udp_disconnect+0x4c>)
  84833. 80226ce: 480d ldr r0, [pc, #52] @ (8022704 <udp_disconnect+0x50>)
  84834. 80226d0: f008 f8cc bl 802a86c <iprintf>
  84835. 80226d4: e00f b.n 80226f6 <udp_disconnect+0x42>
  84836. #if LWIP_IPV4 && LWIP_IPV6
  84837. if (IP_IS_ANY_TYPE_VAL(pcb->local_ip)) {
  84838. ip_addr_copy(pcb->remote_ip, *IP_ANY_TYPE);
  84839. } else {
  84840. #endif
  84841. ip_addr_set_any(IP_IS_V6_VAL(pcb->remote_ip), &pcb->remote_ip);
  84842. 80226d6: 687b ldr r3, [r7, #4]
  84843. 80226d8: 2200 movs r2, #0
  84844. 80226da: 605a str r2, [r3, #4]
  84845. #if LWIP_IPV4 && LWIP_IPV6
  84846. }
  84847. #endif
  84848. pcb->remote_port = 0;
  84849. 80226dc: 687b ldr r3, [r7, #4]
  84850. 80226de: 2200 movs r2, #0
  84851. 80226e0: 829a strh r2, [r3, #20]
  84852. pcb->netif_idx = NETIF_NO_INDEX;
  84853. 80226e2: 687b ldr r3, [r7, #4]
  84854. 80226e4: 2200 movs r2, #0
  84855. 80226e6: 721a strb r2, [r3, #8]
  84856. /* mark PCB as unconnected */
  84857. udp_clear_flags(pcb, UDP_FLAGS_CONNECTED);
  84858. 80226e8: 687b ldr r3, [r7, #4]
  84859. 80226ea: 7c1b ldrb r3, [r3, #16]
  84860. 80226ec: f023 0304 bic.w r3, r3, #4
  84861. 80226f0: b2da uxtb r2, r3
  84862. 80226f2: 687b ldr r3, [r7, #4]
  84863. 80226f4: 741a strb r2, [r3, #16]
  84864. }
  84865. 80226f6: 3708 adds r7, #8
  84866. 80226f8: 46bd mov sp, r7
  84867. 80226fa: bd80 pop {r7, pc}
  84868. 80226fc: 08030af0 .word 0x08030af0
  84869. 8022700: 08030e08 .word 0x08030e08
  84870. 8022704: 08030b44 .word 0x08030b44
  84871. 08022708 <udp_recv>:
  84872. * @param recv function pointer of the callback function
  84873. * @param recv_arg additional argument to pass to the callback function
  84874. */
  84875. void
  84876. udp_recv(struct udp_pcb *pcb, udp_recv_fn recv, void *recv_arg)
  84877. {
  84878. 8022708: b580 push {r7, lr}
  84879. 802270a: b084 sub sp, #16
  84880. 802270c: af00 add r7, sp, #0
  84881. 802270e: 60f8 str r0, [r7, #12]
  84882. 8022710: 60b9 str r1, [r7, #8]
  84883. 8022712: 607a str r2, [r7, #4]
  84884. LWIP_ASSERT_CORE_LOCKED();
  84885. 8022714: f7ee fc82 bl 801101c <sys_check_core_locking>
  84886. LWIP_ERROR("udp_recv: invalid pcb", pcb != NULL, return);
  84887. 8022718: 68fb ldr r3, [r7, #12]
  84888. 802271a: 2b00 cmp r3, #0
  84889. 802271c: d107 bne.n 802272e <udp_recv+0x26>
  84890. 802271e: 4b08 ldr r3, [pc, #32] @ (8022740 <udp_recv+0x38>)
  84891. 8022720: f240 428a movw r2, #1162 @ 0x48a
  84892. 8022724: 4907 ldr r1, [pc, #28] @ (8022744 <udp_recv+0x3c>)
  84893. 8022726: 4808 ldr r0, [pc, #32] @ (8022748 <udp_recv+0x40>)
  84894. 8022728: f008 f8a0 bl 802a86c <iprintf>
  84895. 802272c: e005 b.n 802273a <udp_recv+0x32>
  84896. /* remember recv() callback and user data */
  84897. pcb->recv = recv;
  84898. 802272e: 68fb ldr r3, [r7, #12]
  84899. 8022730: 68ba ldr r2, [r7, #8]
  84900. 8022732: 619a str r2, [r3, #24]
  84901. pcb->recv_arg = recv_arg;
  84902. 8022734: 68fb ldr r3, [r7, #12]
  84903. 8022736: 687a ldr r2, [r7, #4]
  84904. 8022738: 61da str r2, [r3, #28]
  84905. }
  84906. 802273a: 3710 adds r7, #16
  84907. 802273c: 46bd mov sp, r7
  84908. 802273e: bd80 pop {r7, pc}
  84909. 8022740: 08030af0 .word 0x08030af0
  84910. 8022744: 08030e24 .word 0x08030e24
  84911. 8022748: 08030b44 .word 0x08030b44
  84912. 0802274c <udp_remove>:
  84913. *
  84914. * @see udp_new()
  84915. */
  84916. void
  84917. udp_remove(struct udp_pcb *pcb)
  84918. {
  84919. 802274c: b580 push {r7, lr}
  84920. 802274e: b084 sub sp, #16
  84921. 8022750: af00 add r7, sp, #0
  84922. 8022752: 6078 str r0, [r7, #4]
  84923. struct udp_pcb *pcb2;
  84924. LWIP_ASSERT_CORE_LOCKED();
  84925. 8022754: f7ee fc62 bl 801101c <sys_check_core_locking>
  84926. LWIP_ERROR("udp_remove: invalid pcb", pcb != NULL, return);
  84927. 8022758: 687b ldr r3, [r7, #4]
  84928. 802275a: 2b00 cmp r3, #0
  84929. 802275c: d107 bne.n 802276e <udp_remove+0x22>
  84930. 802275e: 4b19 ldr r3, [pc, #100] @ (80227c4 <udp_remove+0x78>)
  84931. 8022760: f240 42a1 movw r2, #1185 @ 0x4a1
  84932. 8022764: 4918 ldr r1, [pc, #96] @ (80227c8 <udp_remove+0x7c>)
  84933. 8022766: 4819 ldr r0, [pc, #100] @ (80227cc <udp_remove+0x80>)
  84934. 8022768: f008 f880 bl 802a86c <iprintf>
  84935. 802276c: e026 b.n 80227bc <udp_remove+0x70>
  84936. mib2_udp_unbind(pcb);
  84937. /* pcb to be removed is first in list? */
  84938. if (udp_pcbs == pcb) {
  84939. 802276e: 4b18 ldr r3, [pc, #96] @ (80227d0 <udp_remove+0x84>)
  84940. 8022770: 681b ldr r3, [r3, #0]
  84941. 8022772: 687a ldr r2, [r7, #4]
  84942. 8022774: 429a cmp r2, r3
  84943. 8022776: d105 bne.n 8022784 <udp_remove+0x38>
  84944. /* make list start at 2nd pcb */
  84945. udp_pcbs = udp_pcbs->next;
  84946. 8022778: 4b15 ldr r3, [pc, #84] @ (80227d0 <udp_remove+0x84>)
  84947. 802277a: 681b ldr r3, [r3, #0]
  84948. 802277c: 68db ldr r3, [r3, #12]
  84949. 802277e: 4a14 ldr r2, [pc, #80] @ (80227d0 <udp_remove+0x84>)
  84950. 8022780: 6013 str r3, [r2, #0]
  84951. 8022782: e017 b.n 80227b4 <udp_remove+0x68>
  84952. /* pcb not 1st in list */
  84953. } else {
  84954. for (pcb2 = udp_pcbs; pcb2 != NULL; pcb2 = pcb2->next) {
  84955. 8022784: 4b12 ldr r3, [pc, #72] @ (80227d0 <udp_remove+0x84>)
  84956. 8022786: 681b ldr r3, [r3, #0]
  84957. 8022788: 60fb str r3, [r7, #12]
  84958. 802278a: e010 b.n 80227ae <udp_remove+0x62>
  84959. /* find pcb in udp_pcbs list */
  84960. if (pcb2->next != NULL && pcb2->next == pcb) {
  84961. 802278c: 68fb ldr r3, [r7, #12]
  84962. 802278e: 68db ldr r3, [r3, #12]
  84963. 8022790: 2b00 cmp r3, #0
  84964. 8022792: d009 beq.n 80227a8 <udp_remove+0x5c>
  84965. 8022794: 68fb ldr r3, [r7, #12]
  84966. 8022796: 68db ldr r3, [r3, #12]
  84967. 8022798: 687a ldr r2, [r7, #4]
  84968. 802279a: 429a cmp r2, r3
  84969. 802279c: d104 bne.n 80227a8 <udp_remove+0x5c>
  84970. /* remove pcb from list */
  84971. pcb2->next = pcb->next;
  84972. 802279e: 687b ldr r3, [r7, #4]
  84973. 80227a0: 68da ldr r2, [r3, #12]
  84974. 80227a2: 68fb ldr r3, [r7, #12]
  84975. 80227a4: 60da str r2, [r3, #12]
  84976. break;
  84977. 80227a6: e005 b.n 80227b4 <udp_remove+0x68>
  84978. for (pcb2 = udp_pcbs; pcb2 != NULL; pcb2 = pcb2->next) {
  84979. 80227a8: 68fb ldr r3, [r7, #12]
  84980. 80227aa: 68db ldr r3, [r3, #12]
  84981. 80227ac: 60fb str r3, [r7, #12]
  84982. 80227ae: 68fb ldr r3, [r7, #12]
  84983. 80227b0: 2b00 cmp r3, #0
  84984. 80227b2: d1eb bne.n 802278c <udp_remove+0x40>
  84985. }
  84986. }
  84987. }
  84988. memp_free(MEMP_UDP_PCB, pcb);
  84989. 80227b4: 6879 ldr r1, [r7, #4]
  84990. 80227b6: 2000 movs r0, #0
  84991. 80227b8: f7f7 fef2 bl 801a5a0 <memp_free>
  84992. }
  84993. 80227bc: 3710 adds r7, #16
  84994. 80227be: 46bd mov sp, r7
  84995. 80227c0: bd80 pop {r7, pc}
  84996. 80227c2: bf00 nop
  84997. 80227c4: 08030af0 .word 0x08030af0
  84998. 80227c8: 08030e3c .word 0x08030e3c
  84999. 80227cc: 08030b44 .word 0x08030b44
  85000. 80227d0: 2402afc8 .word 0x2402afc8
  85001. 080227d4 <udp_new>:
  85002. *
  85003. * @see udp_remove()
  85004. */
  85005. struct udp_pcb *
  85006. udp_new(void)
  85007. {
  85008. 80227d4: b580 push {r7, lr}
  85009. 80227d6: b082 sub sp, #8
  85010. 80227d8: af00 add r7, sp, #0
  85011. struct udp_pcb *pcb;
  85012. LWIP_ASSERT_CORE_LOCKED();
  85013. 80227da: f7ee fc1f bl 801101c <sys_check_core_locking>
  85014. pcb = (struct udp_pcb *)memp_malloc(MEMP_UDP_PCB);
  85015. 80227de: 2000 movs r0, #0
  85016. 80227e0: f7f7 fe68 bl 801a4b4 <memp_malloc>
  85017. 80227e4: 6078 str r0, [r7, #4]
  85018. /* could allocate UDP PCB? */
  85019. if (pcb != NULL) {
  85020. 80227e6: 687b ldr r3, [r7, #4]
  85021. 80227e8: 2b00 cmp r3, #0
  85022. 80227ea: d007 beq.n 80227fc <udp_new+0x28>
  85023. /* UDP Lite: by initializing to all zeroes, chksum_len is set to 0
  85024. * which means checksum is generated over the whole datagram per default
  85025. * (recommended as default by RFC 3828). */
  85026. /* initialize PCB to all zeroes */
  85027. memset(pcb, 0, sizeof(struct udp_pcb));
  85028. 80227ec: 2220 movs r2, #32
  85029. 80227ee: 2100 movs r1, #0
  85030. 80227f0: 6878 ldr r0, [r7, #4]
  85031. 80227f2: f008 f9cd bl 802ab90 <memset>
  85032. pcb->ttl = UDP_TTL;
  85033. 80227f6: 687b ldr r3, [r7, #4]
  85034. 80227f8: 22ff movs r2, #255 @ 0xff
  85035. 80227fa: 72da strb r2, [r3, #11]
  85036. #if LWIP_MULTICAST_TX_OPTIONS
  85037. udp_set_multicast_ttl(pcb, UDP_TTL);
  85038. #endif /* LWIP_MULTICAST_TX_OPTIONS */
  85039. }
  85040. return pcb;
  85041. 80227fc: 687b ldr r3, [r7, #4]
  85042. }
  85043. 80227fe: 4618 mov r0, r3
  85044. 8022800: 3708 adds r7, #8
  85045. 8022802: 46bd mov sp, r7
  85046. 8022804: bd80 pop {r7, pc}
  85047. 08022806 <udp_new_ip_type>:
  85048. *
  85049. * @see udp_remove()
  85050. */
  85051. struct udp_pcb *
  85052. udp_new_ip_type(u8_t type)
  85053. {
  85054. 8022806: b580 push {r7, lr}
  85055. 8022808: b084 sub sp, #16
  85056. 802280a: af00 add r7, sp, #0
  85057. 802280c: 4603 mov r3, r0
  85058. 802280e: 71fb strb r3, [r7, #7]
  85059. struct udp_pcb *pcb;
  85060. LWIP_ASSERT_CORE_LOCKED();
  85061. 8022810: f7ee fc04 bl 801101c <sys_check_core_locking>
  85062. pcb = udp_new();
  85063. 8022814: f7ff ffde bl 80227d4 <udp_new>
  85064. 8022818: 60f8 str r0, [r7, #12]
  85065. IP_SET_TYPE_VAL(pcb->remote_ip, type);
  85066. }
  85067. #else
  85068. LWIP_UNUSED_ARG(type);
  85069. #endif /* LWIP_IPV4 && LWIP_IPV6 */
  85070. return pcb;
  85071. 802281a: 68fb ldr r3, [r7, #12]
  85072. }
  85073. 802281c: 4618 mov r0, r3
  85074. 802281e: 3710 adds r7, #16
  85075. 8022820: 46bd mov sp, r7
  85076. 8022822: bd80 pop {r7, pc}
  85077. 08022824 <udp_netif_ip_addr_changed>:
  85078. *
  85079. * @param old_addr IP address of the netif before change
  85080. * @param new_addr IP address of the netif after change
  85081. */
  85082. void udp_netif_ip_addr_changed(const ip_addr_t *old_addr, const ip_addr_t *new_addr)
  85083. {
  85084. 8022824: b480 push {r7}
  85085. 8022826: b085 sub sp, #20
  85086. 8022828: af00 add r7, sp, #0
  85087. 802282a: 6078 str r0, [r7, #4]
  85088. 802282c: 6039 str r1, [r7, #0]
  85089. struct udp_pcb *upcb;
  85090. if (!ip_addr_isany(old_addr) && !ip_addr_isany(new_addr)) {
  85091. 802282e: 687b ldr r3, [r7, #4]
  85092. 8022830: 2b00 cmp r3, #0
  85093. 8022832: d01e beq.n 8022872 <udp_netif_ip_addr_changed+0x4e>
  85094. 8022834: 687b ldr r3, [r7, #4]
  85095. 8022836: 681b ldr r3, [r3, #0]
  85096. 8022838: 2b00 cmp r3, #0
  85097. 802283a: d01a beq.n 8022872 <udp_netif_ip_addr_changed+0x4e>
  85098. 802283c: 683b ldr r3, [r7, #0]
  85099. 802283e: 2b00 cmp r3, #0
  85100. 8022840: d017 beq.n 8022872 <udp_netif_ip_addr_changed+0x4e>
  85101. 8022842: 683b ldr r3, [r7, #0]
  85102. 8022844: 681b ldr r3, [r3, #0]
  85103. 8022846: 2b00 cmp r3, #0
  85104. 8022848: d013 beq.n 8022872 <udp_netif_ip_addr_changed+0x4e>
  85105. for (upcb = udp_pcbs; upcb != NULL; upcb = upcb->next) {
  85106. 802284a: 4b0d ldr r3, [pc, #52] @ (8022880 <udp_netif_ip_addr_changed+0x5c>)
  85107. 802284c: 681b ldr r3, [r3, #0]
  85108. 802284e: 60fb str r3, [r7, #12]
  85109. 8022850: e00c b.n 802286c <udp_netif_ip_addr_changed+0x48>
  85110. /* PCB bound to current local interface address? */
  85111. if (ip_addr_cmp(&upcb->local_ip, old_addr)) {
  85112. 8022852: 68fb ldr r3, [r7, #12]
  85113. 8022854: 681a ldr r2, [r3, #0]
  85114. 8022856: 687b ldr r3, [r7, #4]
  85115. 8022858: 681b ldr r3, [r3, #0]
  85116. 802285a: 429a cmp r2, r3
  85117. 802285c: d103 bne.n 8022866 <udp_netif_ip_addr_changed+0x42>
  85118. /* The PCB is bound to the old ipaddr and
  85119. * is set to bound to the new one instead */
  85120. ip_addr_copy(upcb->local_ip, *new_addr);
  85121. 802285e: 683b ldr r3, [r7, #0]
  85122. 8022860: 681a ldr r2, [r3, #0]
  85123. 8022862: 68fb ldr r3, [r7, #12]
  85124. 8022864: 601a str r2, [r3, #0]
  85125. for (upcb = udp_pcbs; upcb != NULL; upcb = upcb->next) {
  85126. 8022866: 68fb ldr r3, [r7, #12]
  85127. 8022868: 68db ldr r3, [r3, #12]
  85128. 802286a: 60fb str r3, [r7, #12]
  85129. 802286c: 68fb ldr r3, [r7, #12]
  85130. 802286e: 2b00 cmp r3, #0
  85131. 8022870: d1ef bne.n 8022852 <udp_netif_ip_addr_changed+0x2e>
  85132. }
  85133. }
  85134. }
  85135. }
  85136. 8022872: bf00 nop
  85137. 8022874: 3714 adds r7, #20
  85138. 8022876: 46bd mov sp, r7
  85139. 8022878: f85d 7b04 ldr.w r7, [sp], #4
  85140. 802287c: 4770 bx lr
  85141. 802287e: bf00 nop
  85142. 8022880: 2402afc8 .word 0x2402afc8
  85143. 08022884 <dhcp_inc_pcb_refcount>:
  85144. static void dhcp_option_trailer(u16_t options_out_len, u8_t *options, struct pbuf *p_out);
  85145. /** Ensure DHCP PCB is allocated and bound */
  85146. static err_t
  85147. dhcp_inc_pcb_refcount(void)
  85148. {
  85149. 8022884: b580 push {r7, lr}
  85150. 8022886: af00 add r7, sp, #0
  85151. if (dhcp_pcb_refcount == 0) {
  85152. 8022888: 4b20 ldr r3, [pc, #128] @ (802290c <dhcp_inc_pcb_refcount+0x88>)
  85153. 802288a: 781b ldrb r3, [r3, #0]
  85154. 802288c: 2b00 cmp r3, #0
  85155. 802288e: d133 bne.n 80228f8 <dhcp_inc_pcb_refcount+0x74>
  85156. LWIP_ASSERT("dhcp_inc_pcb_refcount(): memory leak", dhcp_pcb == NULL);
  85157. 8022890: 4b1f ldr r3, [pc, #124] @ (8022910 <dhcp_inc_pcb_refcount+0x8c>)
  85158. 8022892: 681b ldr r3, [r3, #0]
  85159. 8022894: 2b00 cmp r3, #0
  85160. 8022896: d005 beq.n 80228a4 <dhcp_inc_pcb_refcount+0x20>
  85161. 8022898: 4b1e ldr r3, [pc, #120] @ (8022914 <dhcp_inc_pcb_refcount+0x90>)
  85162. 802289a: 22e5 movs r2, #229 @ 0xe5
  85163. 802289c: 491e ldr r1, [pc, #120] @ (8022918 <dhcp_inc_pcb_refcount+0x94>)
  85164. 802289e: 481f ldr r0, [pc, #124] @ (802291c <dhcp_inc_pcb_refcount+0x98>)
  85165. 80228a0: f007 ffe4 bl 802a86c <iprintf>
  85166. /* allocate UDP PCB */
  85167. dhcp_pcb = udp_new();
  85168. 80228a4: f7ff ff96 bl 80227d4 <udp_new>
  85169. 80228a8: 4603 mov r3, r0
  85170. 80228aa: 4a19 ldr r2, [pc, #100] @ (8022910 <dhcp_inc_pcb_refcount+0x8c>)
  85171. 80228ac: 6013 str r3, [r2, #0]
  85172. if (dhcp_pcb == NULL) {
  85173. 80228ae: 4b18 ldr r3, [pc, #96] @ (8022910 <dhcp_inc_pcb_refcount+0x8c>)
  85174. 80228b0: 681b ldr r3, [r3, #0]
  85175. 80228b2: 2b00 cmp r3, #0
  85176. 80228b4: d102 bne.n 80228bc <dhcp_inc_pcb_refcount+0x38>
  85177. return ERR_MEM;
  85178. 80228b6: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  85179. 80228ba: e024 b.n 8022906 <dhcp_inc_pcb_refcount+0x82>
  85180. }
  85181. ip_set_option(dhcp_pcb, SOF_BROADCAST);
  85182. 80228bc: 4b14 ldr r3, [pc, #80] @ (8022910 <dhcp_inc_pcb_refcount+0x8c>)
  85183. 80228be: 681b ldr r3, [r3, #0]
  85184. 80228c0: 7a5a ldrb r2, [r3, #9]
  85185. 80228c2: 4b13 ldr r3, [pc, #76] @ (8022910 <dhcp_inc_pcb_refcount+0x8c>)
  85186. 80228c4: 681b ldr r3, [r3, #0]
  85187. 80228c6: f042 0220 orr.w r2, r2, #32
  85188. 80228ca: b2d2 uxtb r2, r2
  85189. 80228cc: 725a strb r2, [r3, #9]
  85190. /* set up local and remote port for the pcb -> listen on all interfaces on all src/dest IPs */
  85191. udp_bind(dhcp_pcb, IP4_ADDR_ANY, LWIP_IANA_PORT_DHCP_CLIENT);
  85192. 80228ce: 4b10 ldr r3, [pc, #64] @ (8022910 <dhcp_inc_pcb_refcount+0x8c>)
  85193. 80228d0: 681b ldr r3, [r3, #0]
  85194. 80228d2: 2244 movs r2, #68 @ 0x44
  85195. 80228d4: 4912 ldr r1, [pc, #72] @ (8022920 <dhcp_inc_pcb_refcount+0x9c>)
  85196. 80228d6: 4618 mov r0, r3
  85197. 80228d8: f7ff fdf2 bl 80224c0 <udp_bind>
  85198. udp_connect(dhcp_pcb, IP4_ADDR_ANY, LWIP_IANA_PORT_DHCP_SERVER);
  85199. 80228dc: 4b0c ldr r3, [pc, #48] @ (8022910 <dhcp_inc_pcb_refcount+0x8c>)
  85200. 80228de: 681b ldr r3, [r3, #0]
  85201. 80228e0: 2243 movs r2, #67 @ 0x43
  85202. 80228e2: 490f ldr r1, [pc, #60] @ (8022920 <dhcp_inc_pcb_refcount+0x9c>)
  85203. 80228e4: 4618 mov r0, r3
  85204. 80228e6: f7ff fe75 bl 80225d4 <udp_connect>
  85205. udp_recv(dhcp_pcb, dhcp_recv, NULL);
  85206. 80228ea: 4b09 ldr r3, [pc, #36] @ (8022910 <dhcp_inc_pcb_refcount+0x8c>)
  85207. 80228ec: 681b ldr r3, [r3, #0]
  85208. 80228ee: 2200 movs r2, #0
  85209. 80228f0: 490c ldr r1, [pc, #48] @ (8022924 <dhcp_inc_pcb_refcount+0xa0>)
  85210. 80228f2: 4618 mov r0, r3
  85211. 80228f4: f7ff ff08 bl 8022708 <udp_recv>
  85212. }
  85213. dhcp_pcb_refcount++;
  85214. 80228f8: 4b04 ldr r3, [pc, #16] @ (802290c <dhcp_inc_pcb_refcount+0x88>)
  85215. 80228fa: 781b ldrb r3, [r3, #0]
  85216. 80228fc: 3301 adds r3, #1
  85217. 80228fe: b2da uxtb r2, r3
  85218. 8022900: 4b02 ldr r3, [pc, #8] @ (802290c <dhcp_inc_pcb_refcount+0x88>)
  85219. 8022902: 701a strb r2, [r3, #0]
  85220. return ERR_OK;
  85221. 8022904: 2300 movs r3, #0
  85222. }
  85223. 8022906: 4618 mov r0, r3
  85224. 8022908: bd80 pop {r7, pc}
  85225. 802290a: bf00 nop
  85226. 802290c: 2402aff8 .word 0x2402aff8
  85227. 8022910: 2402aff4 .word 0x2402aff4
  85228. 8022914: 08030e54 .word 0x08030e54
  85229. 8022918: 08030e8c .word 0x08030e8c
  85230. 802291c: 08030eb4 .word 0x08030eb4
  85231. 8022920: 08031c78 .word 0x08031c78
  85232. 8022924: 080241f5 .word 0x080241f5
  85233. 08022928 <dhcp_dec_pcb_refcount>:
  85234. /** Free DHCP PCB if the last netif stops using it */
  85235. static void
  85236. dhcp_dec_pcb_refcount(void)
  85237. {
  85238. 8022928: b580 push {r7, lr}
  85239. 802292a: af00 add r7, sp, #0
  85240. LWIP_ASSERT("dhcp_pcb_refcount(): refcount error", (dhcp_pcb_refcount > 0));
  85241. 802292c: 4b0e ldr r3, [pc, #56] @ (8022968 <dhcp_dec_pcb_refcount+0x40>)
  85242. 802292e: 781b ldrb r3, [r3, #0]
  85243. 8022930: 2b00 cmp r3, #0
  85244. 8022932: d105 bne.n 8022940 <dhcp_dec_pcb_refcount+0x18>
  85245. 8022934: 4b0d ldr r3, [pc, #52] @ (802296c <dhcp_dec_pcb_refcount+0x44>)
  85246. 8022936: 22ff movs r2, #255 @ 0xff
  85247. 8022938: 490d ldr r1, [pc, #52] @ (8022970 <dhcp_dec_pcb_refcount+0x48>)
  85248. 802293a: 480e ldr r0, [pc, #56] @ (8022974 <dhcp_dec_pcb_refcount+0x4c>)
  85249. 802293c: f007 ff96 bl 802a86c <iprintf>
  85250. dhcp_pcb_refcount--;
  85251. 8022940: 4b09 ldr r3, [pc, #36] @ (8022968 <dhcp_dec_pcb_refcount+0x40>)
  85252. 8022942: 781b ldrb r3, [r3, #0]
  85253. 8022944: 3b01 subs r3, #1
  85254. 8022946: b2da uxtb r2, r3
  85255. 8022948: 4b07 ldr r3, [pc, #28] @ (8022968 <dhcp_dec_pcb_refcount+0x40>)
  85256. 802294a: 701a strb r2, [r3, #0]
  85257. if (dhcp_pcb_refcount == 0) {
  85258. 802294c: 4b06 ldr r3, [pc, #24] @ (8022968 <dhcp_dec_pcb_refcount+0x40>)
  85259. 802294e: 781b ldrb r3, [r3, #0]
  85260. 8022950: 2b00 cmp r3, #0
  85261. 8022952: d107 bne.n 8022964 <dhcp_dec_pcb_refcount+0x3c>
  85262. udp_remove(dhcp_pcb);
  85263. 8022954: 4b08 ldr r3, [pc, #32] @ (8022978 <dhcp_dec_pcb_refcount+0x50>)
  85264. 8022956: 681b ldr r3, [r3, #0]
  85265. 8022958: 4618 mov r0, r3
  85266. 802295a: f7ff fef7 bl 802274c <udp_remove>
  85267. dhcp_pcb = NULL;
  85268. 802295e: 4b06 ldr r3, [pc, #24] @ (8022978 <dhcp_dec_pcb_refcount+0x50>)
  85269. 8022960: 2200 movs r2, #0
  85270. 8022962: 601a str r2, [r3, #0]
  85271. }
  85272. }
  85273. 8022964: bf00 nop
  85274. 8022966: bd80 pop {r7, pc}
  85275. 8022968: 2402aff8 .word 0x2402aff8
  85276. 802296c: 08030e54 .word 0x08030e54
  85277. 8022970: 08030edc .word 0x08030edc
  85278. 8022974: 08030eb4 .word 0x08030eb4
  85279. 8022978: 2402aff4 .word 0x2402aff4
  85280. 0802297c <dhcp_handle_nak>:
  85281. *
  85282. * @param netif the netif under DHCP control
  85283. */
  85284. static void
  85285. dhcp_handle_nak(struct netif *netif)
  85286. {
  85287. 802297c: b580 push {r7, lr}
  85288. 802297e: b084 sub sp, #16
  85289. 8022980: af00 add r7, sp, #0
  85290. 8022982: 6078 str r0, [r7, #4]
  85291. struct dhcp *dhcp = netif_dhcp_data(netif);
  85292. 8022984: 687b ldr r3, [r7, #4]
  85293. 8022986: 6a5b ldr r3, [r3, #36] @ 0x24
  85294. 8022988: 60fb str r3, [r7, #12]
  85295. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE, ("dhcp_handle_nak(netif=%p) %c%c%"U16_F"\n",
  85296. (void *)netif, netif->name[0], netif->name[1], (u16_t)netif->num));
  85297. /* Change to a defined state - set this before assigning the address
  85298. to ensure the callback can use dhcp_supplied_address() */
  85299. dhcp_set_state(dhcp, DHCP_STATE_BACKING_OFF);
  85300. 802298a: 210c movs r1, #12
  85301. 802298c: 68f8 ldr r0, [r7, #12]
  85302. 802298e: f001 f862 bl 8023a56 <dhcp_set_state>
  85303. /* remove IP address from interface (must no longer be used, as per RFC2131) */
  85304. netif_set_addr(netif, IP4_ADDR_ANY4, IP4_ADDR_ANY4, IP4_ADDR_ANY4);
  85305. 8022992: 4b06 ldr r3, [pc, #24] @ (80229ac <dhcp_handle_nak+0x30>)
  85306. 8022994: 4a05 ldr r2, [pc, #20] @ (80229ac <dhcp_handle_nak+0x30>)
  85307. 8022996: 4905 ldr r1, [pc, #20] @ (80229ac <dhcp_handle_nak+0x30>)
  85308. 8022998: 6878 ldr r0, [r7, #4]
  85309. 802299a: f7f7 ffa5 bl 801a8e8 <netif_set_addr>
  85310. /* We can immediately restart discovery */
  85311. dhcp_discover(netif);
  85312. 802299e: 6878 ldr r0, [r7, #4]
  85313. 80229a0: f000 fc4c bl 802323c <dhcp_discover>
  85314. }
  85315. 80229a4: bf00 nop
  85316. 80229a6: 3710 adds r7, #16
  85317. 80229a8: 46bd mov sp, r7
  85318. 80229aa: bd80 pop {r7, pc}
  85319. 80229ac: 08031c78 .word 0x08031c78
  85320. 080229b0 <dhcp_check>:
  85321. *
  85322. * @param netif the netif under DHCP control
  85323. */
  85324. static void
  85325. dhcp_check(struct netif *netif)
  85326. {
  85327. 80229b0: b580 push {r7, lr}
  85328. 80229b2: b084 sub sp, #16
  85329. 80229b4: af00 add r7, sp, #0
  85330. 80229b6: 6078 str r0, [r7, #4]
  85331. struct dhcp *dhcp = netif_dhcp_data(netif);
  85332. 80229b8: 687b ldr r3, [r7, #4]
  85333. 80229ba: 6a5b ldr r3, [r3, #36] @ 0x24
  85334. 80229bc: 60fb str r3, [r7, #12]
  85335. err_t result;
  85336. u16_t msecs;
  85337. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE, ("dhcp_check(netif=%p) %c%c\n", (void *)netif, (s16_t)netif->name[0],
  85338. (s16_t)netif->name[1]));
  85339. dhcp_set_state(dhcp, DHCP_STATE_CHECKING);
  85340. 80229be: 2108 movs r1, #8
  85341. 80229c0: 68f8 ldr r0, [r7, #12]
  85342. 80229c2: f001 f848 bl 8023a56 <dhcp_set_state>
  85343. /* create an ARP query for the offered IP address, expecting that no host
  85344. responds, as the IP address should not be in use. */
  85345. result = etharp_query(netif, &dhcp->offered_ip_addr, NULL);
  85346. 80229c6: 68fb ldr r3, [r7, #12]
  85347. 80229c8: 331c adds r3, #28
  85348. 80229ca: 2200 movs r2, #0
  85349. 80229cc: 4619 mov r1, r3
  85350. 80229ce: 6878 ldr r0, [r7, #4]
  85351. 80229d0: f002 fb88 bl 80250e4 <etharp_query>
  85352. 80229d4: 4603 mov r3, r0
  85353. 80229d6: 72fb strb r3, [r7, #11]
  85354. if (result != ERR_OK) {
  85355. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE | LWIP_DBG_LEVEL_WARNING, ("dhcp_check: could not perform ARP query\n"));
  85356. }
  85357. if (dhcp->tries < 255) {
  85358. 80229d8: 68fb ldr r3, [r7, #12]
  85359. 80229da: 799b ldrb r3, [r3, #6]
  85360. 80229dc: 2bff cmp r3, #255 @ 0xff
  85361. 80229de: d005 beq.n 80229ec <dhcp_check+0x3c>
  85362. dhcp->tries++;
  85363. 80229e0: 68fb ldr r3, [r7, #12]
  85364. 80229e2: 799b ldrb r3, [r3, #6]
  85365. 80229e4: 3301 adds r3, #1
  85366. 80229e6: b2da uxtb r2, r3
  85367. 80229e8: 68fb ldr r3, [r7, #12]
  85368. 80229ea: 719a strb r2, [r3, #6]
  85369. }
  85370. msecs = 500;
  85371. 80229ec: f44f 73fa mov.w r3, #500 @ 0x1f4
  85372. 80229f0: 813b strh r3, [r7, #8]
  85373. dhcp->request_timeout = (u16_t)((msecs + DHCP_FINE_TIMER_MSECS - 1) / DHCP_FINE_TIMER_MSECS);
  85374. 80229f2: 893b ldrh r3, [r7, #8]
  85375. 80229f4: f203 13f3 addw r3, r3, #499 @ 0x1f3
  85376. 80229f8: 4a06 ldr r2, [pc, #24] @ (8022a14 <dhcp_check+0x64>)
  85377. 80229fa: fb82 1203 smull r1, r2, r2, r3
  85378. 80229fe: 1152 asrs r2, r2, #5
  85379. 8022a00: 17db asrs r3, r3, #31
  85380. 8022a02: 1ad3 subs r3, r2, r3
  85381. 8022a04: b29a uxth r2, r3
  85382. 8022a06: 68fb ldr r3, [r7, #12]
  85383. 8022a08: 811a strh r2, [r3, #8]
  85384. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE | LWIP_DBG_STATE, ("dhcp_check(): set request timeout %"U16_F" msecs\n", msecs));
  85385. }
  85386. 8022a0a: bf00 nop
  85387. 8022a0c: 3710 adds r7, #16
  85388. 8022a0e: 46bd mov sp, r7
  85389. 8022a10: bd80 pop {r7, pc}
  85390. 8022a12: bf00 nop
  85391. 8022a14: 10624dd3 .word 0x10624dd3
  85392. 08022a18 <dhcp_handle_offer>:
  85393. *
  85394. * @param netif the netif under DHCP control
  85395. */
  85396. static void
  85397. dhcp_handle_offer(struct netif *netif, struct dhcp_msg *msg_in)
  85398. {
  85399. 8022a18: b580 push {r7, lr}
  85400. 8022a1a: b084 sub sp, #16
  85401. 8022a1c: af00 add r7, sp, #0
  85402. 8022a1e: 6078 str r0, [r7, #4]
  85403. 8022a20: 6039 str r1, [r7, #0]
  85404. struct dhcp *dhcp = netif_dhcp_data(netif);
  85405. 8022a22: 687b ldr r3, [r7, #4]
  85406. 8022a24: 6a5b ldr r3, [r3, #36] @ 0x24
  85407. 8022a26: 60fb str r3, [r7, #12]
  85408. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE, ("dhcp_handle_offer(netif=%p) %c%c%"U16_F"\n",
  85409. (void *)netif, netif->name[0], netif->name[1], (u16_t)netif->num));
  85410. /* obtain the server address */
  85411. if (dhcp_option_given(dhcp, DHCP_OPTION_IDX_SERVER_ID)) {
  85412. 8022a28: 4b0c ldr r3, [pc, #48] @ (8022a5c <dhcp_handle_offer+0x44>)
  85413. 8022a2a: 789b ldrb r3, [r3, #2]
  85414. 8022a2c: 2b00 cmp r3, #0
  85415. 8022a2e: d011 beq.n 8022a54 <dhcp_handle_offer+0x3c>
  85416. dhcp->request_timeout = 0; /* stop timer */
  85417. 8022a30: 68fb ldr r3, [r7, #12]
  85418. 8022a32: 2200 movs r2, #0
  85419. 8022a34: 811a strh r2, [r3, #8]
  85420. ip_addr_set_ip4_u32(&dhcp->server_ip_addr, lwip_htonl(dhcp_get_option_value(dhcp, DHCP_OPTION_IDX_SERVER_ID)));
  85421. 8022a36: 4b0a ldr r3, [pc, #40] @ (8022a60 <dhcp_handle_offer+0x48>)
  85422. 8022a38: 689b ldr r3, [r3, #8]
  85423. 8022a3a: 4618 mov r0, r3
  85424. 8022a3c: f7f6 ffd1 bl 80199e2 <lwip_htonl>
  85425. 8022a40: 4602 mov r2, r0
  85426. 8022a42: 68fb ldr r3, [r7, #12]
  85427. 8022a44: 619a str r2, [r3, #24]
  85428. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_STATE, ("dhcp_handle_offer(): server 0x%08"X32_F"\n",
  85429. ip4_addr_get_u32(ip_2_ip4(&dhcp->server_ip_addr))));
  85430. /* remember offered address */
  85431. ip4_addr_copy(dhcp->offered_ip_addr, msg_in->yiaddr);
  85432. 8022a46: 683b ldr r3, [r7, #0]
  85433. 8022a48: 691a ldr r2, [r3, #16]
  85434. 8022a4a: 68fb ldr r3, [r7, #12]
  85435. 8022a4c: 61da str r2, [r3, #28]
  85436. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_STATE, ("dhcp_handle_offer(): offer for 0x%08"X32_F"\n",
  85437. ip4_addr_get_u32(&dhcp->offered_ip_addr)));
  85438. dhcp_select(netif);
  85439. 8022a4e: 6878 ldr r0, [r7, #4]
  85440. 8022a50: f000 f808 bl 8022a64 <dhcp_select>
  85441. } else {
  85442. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE | LWIP_DBG_LEVEL_SERIOUS,
  85443. ("dhcp_handle_offer(netif=%p) did not get server ID!\n", (void *)netif));
  85444. }
  85445. }
  85446. 8022a54: bf00 nop
  85447. 8022a56: 3710 adds r7, #16
  85448. 8022a58: 46bd mov sp, r7
  85449. 8022a5a: bd80 pop {r7, pc}
  85450. 8022a5c: 2402afec .word 0x2402afec
  85451. 8022a60: 2402afcc .word 0x2402afcc
  85452. 08022a64 <dhcp_select>:
  85453. * @param netif the netif under DHCP control
  85454. * @return lwIP specific error (see error.h)
  85455. */
  85456. static err_t
  85457. dhcp_select(struct netif *netif)
  85458. {
  85459. 8022a64: b5b0 push {r4, r5, r7, lr}
  85460. 8022a66: b08a sub sp, #40 @ 0x28
  85461. 8022a68: af02 add r7, sp, #8
  85462. 8022a6a: 6078 str r0, [r7, #4]
  85463. u16_t msecs;
  85464. u8_t i;
  85465. struct pbuf *p_out;
  85466. u16_t options_out_len;
  85467. LWIP_ERROR("dhcp_select: netif != NULL", (netif != NULL), return ERR_ARG;);
  85468. 8022a6c: 687b ldr r3, [r7, #4]
  85469. 8022a6e: 2b00 cmp r3, #0
  85470. 8022a70: d109 bne.n 8022a86 <dhcp_select+0x22>
  85471. 8022a72: 4b71 ldr r3, [pc, #452] @ (8022c38 <dhcp_select+0x1d4>)
  85472. 8022a74: f240 1277 movw r2, #375 @ 0x177
  85473. 8022a78: 4970 ldr r1, [pc, #448] @ (8022c3c <dhcp_select+0x1d8>)
  85474. 8022a7a: 4871 ldr r0, [pc, #452] @ (8022c40 <dhcp_select+0x1dc>)
  85475. 8022a7c: f007 fef6 bl 802a86c <iprintf>
  85476. 8022a80: f06f 030f mvn.w r3, #15
  85477. 8022a84: e0d3 b.n 8022c2e <dhcp_select+0x1ca>
  85478. dhcp = netif_dhcp_data(netif);
  85479. 8022a86: 687b ldr r3, [r7, #4]
  85480. 8022a88: 6a5b ldr r3, [r3, #36] @ 0x24
  85481. 8022a8a: 61bb str r3, [r7, #24]
  85482. LWIP_ERROR("dhcp_select: dhcp != NULL", (dhcp != NULL), return ERR_VAL;);
  85483. 8022a8c: 69bb ldr r3, [r7, #24]
  85484. 8022a8e: 2b00 cmp r3, #0
  85485. 8022a90: d109 bne.n 8022aa6 <dhcp_select+0x42>
  85486. 8022a92: 4b69 ldr r3, [pc, #420] @ (8022c38 <dhcp_select+0x1d4>)
  85487. 8022a94: f240 1279 movw r2, #377 @ 0x179
  85488. 8022a98: 496a ldr r1, [pc, #424] @ (8022c44 <dhcp_select+0x1e0>)
  85489. 8022a9a: 4869 ldr r0, [pc, #420] @ (8022c40 <dhcp_select+0x1dc>)
  85490. 8022a9c: f007 fee6 bl 802a86c <iprintf>
  85491. 8022aa0: f06f 0305 mvn.w r3, #5
  85492. 8022aa4: e0c3 b.n 8022c2e <dhcp_select+0x1ca>
  85493. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE, ("dhcp_select(netif=%p) %c%c%"U16_F"\n", (void *)netif, netif->name[0], netif->name[1], (u16_t)netif->num));
  85494. dhcp_set_state(dhcp, DHCP_STATE_REQUESTING);
  85495. 8022aa6: 2101 movs r1, #1
  85496. 8022aa8: 69b8 ldr r0, [r7, #24]
  85497. 8022aaa: f000 ffd4 bl 8023a56 <dhcp_set_state>
  85498. /* create and initialize the DHCP message header */
  85499. p_out = dhcp_create_msg(netif, dhcp, DHCP_REQUEST, &options_out_len);
  85500. 8022aae: f107 030c add.w r3, r7, #12
  85501. 8022ab2: 2203 movs r2, #3
  85502. 8022ab4: 69b9 ldr r1, [r7, #24]
  85503. 8022ab6: 6878 ldr r0, [r7, #4]
  85504. 8022ab8: f001 fc66 bl 8024388 <dhcp_create_msg>
  85505. 8022abc: 6178 str r0, [r7, #20]
  85506. if (p_out != NULL) {
  85507. 8022abe: 697b ldr r3, [r7, #20]
  85508. 8022ac0: 2b00 cmp r3, #0
  85509. 8022ac2: f000 8085 beq.w 8022bd0 <dhcp_select+0x16c>
  85510. struct dhcp_msg *msg_out = (struct dhcp_msg *)p_out->payload;
  85511. 8022ac6: 697b ldr r3, [r7, #20]
  85512. 8022ac8: 685b ldr r3, [r3, #4]
  85513. 8022aca: 613b str r3, [r7, #16]
  85514. options_out_len = dhcp_option(options_out_len, msg_out->options, DHCP_OPTION_MAX_MSG_SIZE, DHCP_OPTION_MAX_MSG_SIZE_LEN);
  85515. 8022acc: 89b8 ldrh r0, [r7, #12]
  85516. 8022ace: 693b ldr r3, [r7, #16]
  85517. 8022ad0: f103 01f0 add.w r1, r3, #240 @ 0xf0
  85518. 8022ad4: 2302 movs r3, #2
  85519. 8022ad6: 2239 movs r2, #57 @ 0x39
  85520. 8022ad8: f000 ffd8 bl 8023a8c <dhcp_option>
  85521. 8022adc: 4603 mov r3, r0
  85522. 8022ade: 81bb strh r3, [r7, #12]
  85523. options_out_len = dhcp_option_short(options_out_len, msg_out->options, DHCP_MAX_MSG_LEN(netif));
  85524. 8022ae0: 89b8 ldrh r0, [r7, #12]
  85525. 8022ae2: 693b ldr r3, [r7, #16]
  85526. 8022ae4: f103 01f0 add.w r1, r3, #240 @ 0xf0
  85527. 8022ae8: 687b ldr r3, [r7, #4]
  85528. 8022aea: 8d1b ldrh r3, [r3, #40] @ 0x28
  85529. 8022aec: 461a mov r2, r3
  85530. 8022aee: f001 f827 bl 8023b40 <dhcp_option_short>
  85531. 8022af2: 4603 mov r3, r0
  85532. 8022af4: 81bb strh r3, [r7, #12]
  85533. /* MUST request the offered IP address */
  85534. options_out_len = dhcp_option(options_out_len, msg_out->options, DHCP_OPTION_REQUESTED_IP, 4);
  85535. 8022af6: 89b8 ldrh r0, [r7, #12]
  85536. 8022af8: 693b ldr r3, [r7, #16]
  85537. 8022afa: f103 01f0 add.w r1, r3, #240 @ 0xf0
  85538. 8022afe: 2304 movs r3, #4
  85539. 8022b00: 2232 movs r2, #50 @ 0x32
  85540. 8022b02: f000 ffc3 bl 8023a8c <dhcp_option>
  85541. 8022b06: 4603 mov r3, r0
  85542. 8022b08: 81bb strh r3, [r7, #12]
  85543. options_out_len = dhcp_option_long(options_out_len, msg_out->options, lwip_ntohl(ip4_addr_get_u32(&dhcp->offered_ip_addr)));
  85544. 8022b0a: 89bc ldrh r4, [r7, #12]
  85545. 8022b0c: 693b ldr r3, [r7, #16]
  85546. 8022b0e: f103 05f0 add.w r5, r3, #240 @ 0xf0
  85547. 8022b12: 69bb ldr r3, [r7, #24]
  85548. 8022b14: 69db ldr r3, [r3, #28]
  85549. 8022b16: 4618 mov r0, r3
  85550. 8022b18: f7f6 ff63 bl 80199e2 <lwip_htonl>
  85551. 8022b1c: 4603 mov r3, r0
  85552. 8022b1e: 461a mov r2, r3
  85553. 8022b20: 4629 mov r1, r5
  85554. 8022b22: 4620 mov r0, r4
  85555. 8022b24: f001 f83e bl 8023ba4 <dhcp_option_long>
  85556. 8022b28: 4603 mov r3, r0
  85557. 8022b2a: 81bb strh r3, [r7, #12]
  85558. options_out_len = dhcp_option(options_out_len, msg_out->options, DHCP_OPTION_SERVER_ID, 4);
  85559. 8022b2c: 89b8 ldrh r0, [r7, #12]
  85560. 8022b2e: 693b ldr r3, [r7, #16]
  85561. 8022b30: f103 01f0 add.w r1, r3, #240 @ 0xf0
  85562. 8022b34: 2304 movs r3, #4
  85563. 8022b36: 2236 movs r2, #54 @ 0x36
  85564. 8022b38: f000 ffa8 bl 8023a8c <dhcp_option>
  85565. 8022b3c: 4603 mov r3, r0
  85566. 8022b3e: 81bb strh r3, [r7, #12]
  85567. options_out_len = dhcp_option_long(options_out_len, msg_out->options, lwip_ntohl(ip4_addr_get_u32(ip_2_ip4(&dhcp->server_ip_addr))));
  85568. 8022b40: 89bc ldrh r4, [r7, #12]
  85569. 8022b42: 693b ldr r3, [r7, #16]
  85570. 8022b44: f103 05f0 add.w r5, r3, #240 @ 0xf0
  85571. 8022b48: 69bb ldr r3, [r7, #24]
  85572. 8022b4a: 699b ldr r3, [r3, #24]
  85573. 8022b4c: 4618 mov r0, r3
  85574. 8022b4e: f7f6 ff48 bl 80199e2 <lwip_htonl>
  85575. 8022b52: 4603 mov r3, r0
  85576. 8022b54: 461a mov r2, r3
  85577. 8022b56: 4629 mov r1, r5
  85578. 8022b58: 4620 mov r0, r4
  85579. 8022b5a: f001 f823 bl 8023ba4 <dhcp_option_long>
  85580. 8022b5e: 4603 mov r3, r0
  85581. 8022b60: 81bb strh r3, [r7, #12]
  85582. options_out_len = dhcp_option(options_out_len, msg_out->options, DHCP_OPTION_PARAMETER_REQUEST_LIST, LWIP_ARRAYSIZE(dhcp_discover_request_options));
  85583. 8022b62: 89b8 ldrh r0, [r7, #12]
  85584. 8022b64: 693b ldr r3, [r7, #16]
  85585. 8022b66: f103 01f0 add.w r1, r3, #240 @ 0xf0
  85586. 8022b6a: 2303 movs r3, #3
  85587. 8022b6c: 2237 movs r2, #55 @ 0x37
  85588. 8022b6e: f000 ff8d bl 8023a8c <dhcp_option>
  85589. 8022b72: 4603 mov r3, r0
  85590. 8022b74: 81bb strh r3, [r7, #12]
  85591. for (i = 0; i < LWIP_ARRAYSIZE(dhcp_discover_request_options); i++) {
  85592. 8022b76: 2300 movs r3, #0
  85593. 8022b78: 77fb strb r3, [r7, #31]
  85594. 8022b7a: e00e b.n 8022b9a <dhcp_select+0x136>
  85595. options_out_len = dhcp_option_byte(options_out_len, msg_out->options, dhcp_discover_request_options[i]);
  85596. 8022b7c: 89b8 ldrh r0, [r7, #12]
  85597. 8022b7e: 693b ldr r3, [r7, #16]
  85598. 8022b80: f103 01f0 add.w r1, r3, #240 @ 0xf0
  85599. 8022b84: 7ffb ldrb r3, [r7, #31]
  85600. 8022b86: 4a30 ldr r2, [pc, #192] @ (8022c48 <dhcp_select+0x1e4>)
  85601. 8022b88: 5cd3 ldrb r3, [r2, r3]
  85602. 8022b8a: 461a mov r2, r3
  85603. 8022b8c: f000 ffb2 bl 8023af4 <dhcp_option_byte>
  85604. 8022b90: 4603 mov r3, r0
  85605. 8022b92: 81bb strh r3, [r7, #12]
  85606. for (i = 0; i < LWIP_ARRAYSIZE(dhcp_discover_request_options); i++) {
  85607. 8022b94: 7ffb ldrb r3, [r7, #31]
  85608. 8022b96: 3301 adds r3, #1
  85609. 8022b98: 77fb strb r3, [r7, #31]
  85610. 8022b9a: 7ffb ldrb r3, [r7, #31]
  85611. 8022b9c: 2b02 cmp r3, #2
  85612. 8022b9e: d9ed bls.n 8022b7c <dhcp_select+0x118>
  85613. #if LWIP_NETIF_HOSTNAME
  85614. options_out_len = dhcp_option_hostname(options_out_len, msg_out->options, netif);
  85615. #endif /* LWIP_NETIF_HOSTNAME */
  85616. LWIP_HOOK_DHCP_APPEND_OPTIONS(netif, dhcp, DHCP_STATE_REQUESTING, msg_out, DHCP_REQUEST, &options_out_len);
  85617. dhcp_option_trailer(options_out_len, msg_out->options, p_out);
  85618. 8022ba0: 89b8 ldrh r0, [r7, #12]
  85619. 8022ba2: 693b ldr r3, [r7, #16]
  85620. 8022ba4: 33f0 adds r3, #240 @ 0xf0
  85621. 8022ba6: 697a ldr r2, [r7, #20]
  85622. 8022ba8: 4619 mov r1, r3
  85623. 8022baa: f001 fcc3 bl 8024534 <dhcp_option_trailer>
  85624. /* send broadcast to any DHCP server */
  85625. result = udp_sendto_if_src(dhcp_pcb, p_out, IP_ADDR_BROADCAST, LWIP_IANA_PORT_DHCP_SERVER, netif, IP4_ADDR_ANY);
  85626. 8022bae: 4b27 ldr r3, [pc, #156] @ (8022c4c <dhcp_select+0x1e8>)
  85627. 8022bb0: 6818 ldr r0, [r3, #0]
  85628. 8022bb2: 4b27 ldr r3, [pc, #156] @ (8022c50 <dhcp_select+0x1ec>)
  85629. 8022bb4: 9301 str r3, [sp, #4]
  85630. 8022bb6: 687b ldr r3, [r7, #4]
  85631. 8022bb8: 9300 str r3, [sp, #0]
  85632. 8022bba: 2343 movs r3, #67 @ 0x43
  85633. 8022bbc: 4a25 ldr r2, [pc, #148] @ (8022c54 <dhcp_select+0x1f0>)
  85634. 8022bbe: 6979 ldr r1, [r7, #20]
  85635. 8022bc0: f7ff fb96 bl 80222f0 <udp_sendto_if_src>
  85636. 8022bc4: 4603 mov r3, r0
  85637. 8022bc6: 77bb strb r3, [r7, #30]
  85638. pbuf_free(p_out);
  85639. 8022bc8: 6978 ldr r0, [r7, #20]
  85640. 8022bca: f7f8 fbd7 bl 801b37c <pbuf_free>
  85641. 8022bce: e001 b.n 8022bd4 <dhcp_select+0x170>
  85642. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE | LWIP_DBG_STATE, ("dhcp_select: REQUESTING\n"));
  85643. } else {
  85644. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE | LWIP_DBG_LEVEL_WARNING, ("dhcp_select: could not allocate DHCP request\n"));
  85645. result = ERR_MEM;
  85646. 8022bd0: 23ff movs r3, #255 @ 0xff
  85647. 8022bd2: 77bb strb r3, [r7, #30]
  85648. }
  85649. if (dhcp->tries < 255) {
  85650. 8022bd4: 69bb ldr r3, [r7, #24]
  85651. 8022bd6: 799b ldrb r3, [r3, #6]
  85652. 8022bd8: 2bff cmp r3, #255 @ 0xff
  85653. 8022bda: d005 beq.n 8022be8 <dhcp_select+0x184>
  85654. dhcp->tries++;
  85655. 8022bdc: 69bb ldr r3, [r7, #24]
  85656. 8022bde: 799b ldrb r3, [r3, #6]
  85657. 8022be0: 3301 adds r3, #1
  85658. 8022be2: b2da uxtb r2, r3
  85659. 8022be4: 69bb ldr r3, [r7, #24]
  85660. 8022be6: 719a strb r2, [r3, #6]
  85661. }
  85662. msecs = (u16_t)((dhcp->tries < 6 ? 1 << dhcp->tries : 60) * 1000);
  85663. 8022be8: 69bb ldr r3, [r7, #24]
  85664. 8022bea: 799b ldrb r3, [r3, #6]
  85665. 8022bec: 2b05 cmp r3, #5
  85666. 8022bee: d80d bhi.n 8022c0c <dhcp_select+0x1a8>
  85667. 8022bf0: 69bb ldr r3, [r7, #24]
  85668. 8022bf2: 799b ldrb r3, [r3, #6]
  85669. 8022bf4: 461a mov r2, r3
  85670. 8022bf6: 2301 movs r3, #1
  85671. 8022bf8: 4093 lsls r3, r2
  85672. 8022bfa: b29b uxth r3, r3
  85673. 8022bfc: 461a mov r2, r3
  85674. 8022bfe: 0152 lsls r2, r2, #5
  85675. 8022c00: 1ad2 subs r2, r2, r3
  85676. 8022c02: 0092 lsls r2, r2, #2
  85677. 8022c04: 4413 add r3, r2
  85678. 8022c06: 00db lsls r3, r3, #3
  85679. 8022c08: b29b uxth r3, r3
  85680. 8022c0a: e001 b.n 8022c10 <dhcp_select+0x1ac>
  85681. 8022c0c: f64e 2360 movw r3, #60000 @ 0xea60
  85682. 8022c10: 81fb strh r3, [r7, #14]
  85683. dhcp->request_timeout = (u16_t)((msecs + DHCP_FINE_TIMER_MSECS - 1) / DHCP_FINE_TIMER_MSECS);
  85684. 8022c12: 89fb ldrh r3, [r7, #14]
  85685. 8022c14: f203 13f3 addw r3, r3, #499 @ 0x1f3
  85686. 8022c18: 4a0f ldr r2, [pc, #60] @ (8022c58 <dhcp_select+0x1f4>)
  85687. 8022c1a: fb82 1203 smull r1, r2, r2, r3
  85688. 8022c1e: 1152 asrs r2, r2, #5
  85689. 8022c20: 17db asrs r3, r3, #31
  85690. 8022c22: 1ad3 subs r3, r2, r3
  85691. 8022c24: b29a uxth r2, r3
  85692. 8022c26: 69bb ldr r3, [r7, #24]
  85693. 8022c28: 811a strh r2, [r3, #8]
  85694. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_STATE, ("dhcp_select(): set request timeout %"U16_F" msecs\n", msecs));
  85695. return result;
  85696. 8022c2a: f997 301e ldrsb.w r3, [r7, #30]
  85697. }
  85698. 8022c2e: 4618 mov r0, r3
  85699. 8022c30: 3720 adds r7, #32
  85700. 8022c32: 46bd mov sp, r7
  85701. 8022c34: bdb0 pop {r4, r5, r7, pc}
  85702. 8022c36: bf00 nop
  85703. 8022c38: 08030e54 .word 0x08030e54
  85704. 8022c3c: 08030f00 .word 0x08030f00
  85705. 8022c40: 08030eb4 .word 0x08030eb4
  85706. 8022c44: 08030f1c .word 0x08030f1c
  85707. 8022c48: 24000058 .word 0x24000058
  85708. 8022c4c: 2402aff4 .word 0x2402aff4
  85709. 8022c50: 08031c78 .word 0x08031c78
  85710. 8022c54: 08031c7c .word 0x08031c7c
  85711. 8022c58: 10624dd3 .word 0x10624dd3
  85712. 08022c5c <dhcp_coarse_tmr>:
  85713. * The DHCP timer that checks for lease renewal/rebind timeouts.
  85714. * Must be called once a minute (see @ref DHCP_COARSE_TIMER_SECS).
  85715. */
  85716. void
  85717. dhcp_coarse_tmr(void)
  85718. {
  85719. 8022c5c: b580 push {r7, lr}
  85720. 8022c5e: b082 sub sp, #8
  85721. 8022c60: af00 add r7, sp, #0
  85722. struct netif *netif;
  85723. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE, ("dhcp_coarse_tmr()\n"));
  85724. /* iterate through all network interfaces */
  85725. NETIF_FOREACH(netif) {
  85726. 8022c62: 4b27 ldr r3, [pc, #156] @ (8022d00 <dhcp_coarse_tmr+0xa4>)
  85727. 8022c64: 681b ldr r3, [r3, #0]
  85728. 8022c66: 607b str r3, [r7, #4]
  85729. 8022c68: e042 b.n 8022cf0 <dhcp_coarse_tmr+0x94>
  85730. /* only act on DHCP configured interfaces */
  85731. struct dhcp *dhcp = netif_dhcp_data(netif);
  85732. 8022c6a: 687b ldr r3, [r7, #4]
  85733. 8022c6c: 6a5b ldr r3, [r3, #36] @ 0x24
  85734. 8022c6e: 603b str r3, [r7, #0]
  85735. if ((dhcp != NULL) && (dhcp->state != DHCP_STATE_OFF)) {
  85736. 8022c70: 683b ldr r3, [r7, #0]
  85737. 8022c72: 2b00 cmp r3, #0
  85738. 8022c74: d039 beq.n 8022cea <dhcp_coarse_tmr+0x8e>
  85739. 8022c76: 683b ldr r3, [r7, #0]
  85740. 8022c78: 795b ldrb r3, [r3, #5]
  85741. 8022c7a: 2b00 cmp r3, #0
  85742. 8022c7c: d035 beq.n 8022cea <dhcp_coarse_tmr+0x8e>
  85743. /* compare lease time to expire timeout */
  85744. if (dhcp->t0_timeout && (++dhcp->lease_used == dhcp->t0_timeout)) {
  85745. 8022c7e: 683b ldr r3, [r7, #0]
  85746. 8022c80: 8a9b ldrh r3, [r3, #20]
  85747. 8022c82: 2b00 cmp r3, #0
  85748. 8022c84: d012 beq.n 8022cac <dhcp_coarse_tmr+0x50>
  85749. 8022c86: 683b ldr r3, [r7, #0]
  85750. 8022c88: 8a5b ldrh r3, [r3, #18]
  85751. 8022c8a: 3301 adds r3, #1
  85752. 8022c8c: b29a uxth r2, r3
  85753. 8022c8e: 683b ldr r3, [r7, #0]
  85754. 8022c90: 825a strh r2, [r3, #18]
  85755. 8022c92: 683b ldr r3, [r7, #0]
  85756. 8022c94: 8a5a ldrh r2, [r3, #18]
  85757. 8022c96: 683b ldr r3, [r7, #0]
  85758. 8022c98: 8a9b ldrh r3, [r3, #20]
  85759. 8022c9a: 429a cmp r2, r3
  85760. 8022c9c: d106 bne.n 8022cac <dhcp_coarse_tmr+0x50>
  85761. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE | LWIP_DBG_STATE, ("dhcp_coarse_tmr(): t0 timeout\n"));
  85762. /* this clients' lease time has expired */
  85763. dhcp_release_and_stop(netif);
  85764. 8022c9e: 6878 ldr r0, [r7, #4]
  85765. 8022ca0: f000 fe32 bl 8023908 <dhcp_release_and_stop>
  85766. dhcp_start(netif);
  85767. 8022ca4: 6878 ldr r0, [r7, #4]
  85768. 8022ca6: f000 f96b bl 8022f80 <dhcp_start>
  85769. 8022caa: e01e b.n 8022cea <dhcp_coarse_tmr+0x8e>
  85770. /* timer is active (non zero), and triggers (zeroes) now? */
  85771. } else if (dhcp->t2_rebind_time && (dhcp->t2_rebind_time-- == 1)) {
  85772. 8022cac: 683b ldr r3, [r7, #0]
  85773. 8022cae: 8a1b ldrh r3, [r3, #16]
  85774. 8022cb0: 2b00 cmp r3, #0
  85775. 8022cb2: d00b beq.n 8022ccc <dhcp_coarse_tmr+0x70>
  85776. 8022cb4: 683b ldr r3, [r7, #0]
  85777. 8022cb6: 8a1b ldrh r3, [r3, #16]
  85778. 8022cb8: 1e5a subs r2, r3, #1
  85779. 8022cba: b291 uxth r1, r2
  85780. 8022cbc: 683a ldr r2, [r7, #0]
  85781. 8022cbe: 8211 strh r1, [r2, #16]
  85782. 8022cc0: 2b01 cmp r3, #1
  85783. 8022cc2: d103 bne.n 8022ccc <dhcp_coarse_tmr+0x70>
  85784. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE | LWIP_DBG_STATE, ("dhcp_coarse_tmr(): t2 timeout\n"));
  85785. /* this clients' rebind timeout triggered */
  85786. dhcp_t2_timeout(netif);
  85787. 8022cc4: 6878 ldr r0, [r7, #4]
  85788. 8022cc6: f000 f8c7 bl 8022e58 <dhcp_t2_timeout>
  85789. 8022cca: e00e b.n 8022cea <dhcp_coarse_tmr+0x8e>
  85790. /* timer is active (non zero), and triggers (zeroes) now */
  85791. } else if (dhcp->t1_renew_time && (dhcp->t1_renew_time-- == 1)) {
  85792. 8022ccc: 683b ldr r3, [r7, #0]
  85793. 8022cce: 89db ldrh r3, [r3, #14]
  85794. 8022cd0: 2b00 cmp r3, #0
  85795. 8022cd2: d00a beq.n 8022cea <dhcp_coarse_tmr+0x8e>
  85796. 8022cd4: 683b ldr r3, [r7, #0]
  85797. 8022cd6: 89db ldrh r3, [r3, #14]
  85798. 8022cd8: 1e5a subs r2, r3, #1
  85799. 8022cda: b291 uxth r1, r2
  85800. 8022cdc: 683a ldr r2, [r7, #0]
  85801. 8022cde: 81d1 strh r1, [r2, #14]
  85802. 8022ce0: 2b01 cmp r3, #1
  85803. 8022ce2: d102 bne.n 8022cea <dhcp_coarse_tmr+0x8e>
  85804. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE | LWIP_DBG_STATE, ("dhcp_coarse_tmr(): t1 timeout\n"));
  85805. /* this clients' renewal timeout triggered */
  85806. dhcp_t1_timeout(netif);
  85807. 8022ce4: 6878 ldr r0, [r7, #4]
  85808. 8022ce6: f000 f888 bl 8022dfa <dhcp_t1_timeout>
  85809. NETIF_FOREACH(netif) {
  85810. 8022cea: 687b ldr r3, [r7, #4]
  85811. 8022cec: 681b ldr r3, [r3, #0]
  85812. 8022cee: 607b str r3, [r7, #4]
  85813. 8022cf0: 687b ldr r3, [r7, #4]
  85814. 8022cf2: 2b00 cmp r3, #0
  85815. 8022cf4: d1b9 bne.n 8022c6a <dhcp_coarse_tmr+0xe>
  85816. }
  85817. }
  85818. }
  85819. }
  85820. 8022cf6: bf00 nop
  85821. 8022cf8: bf00 nop
  85822. 8022cfa: 3708 adds r7, #8
  85823. 8022cfc: 46bd mov sp, r7
  85824. 8022cfe: bd80 pop {r7, pc}
  85825. 8022d00: 2402af5c .word 0x2402af5c
  85826. 08022d04 <dhcp_fine_tmr>:
  85827. * A DHCP server is expected to respond within a short period of time.
  85828. * This timer checks whether an outstanding DHCP request is timed out.
  85829. */
  85830. void
  85831. dhcp_fine_tmr(void)
  85832. {
  85833. 8022d04: b580 push {r7, lr}
  85834. 8022d06: b082 sub sp, #8
  85835. 8022d08: af00 add r7, sp, #0
  85836. struct netif *netif;
  85837. /* loop through netif's */
  85838. NETIF_FOREACH(netif) {
  85839. 8022d0a: 4b16 ldr r3, [pc, #88] @ (8022d64 <dhcp_fine_tmr+0x60>)
  85840. 8022d0c: 681b ldr r3, [r3, #0]
  85841. 8022d0e: 607b str r3, [r7, #4]
  85842. 8022d10: e020 b.n 8022d54 <dhcp_fine_tmr+0x50>
  85843. struct dhcp *dhcp = netif_dhcp_data(netif);
  85844. 8022d12: 687b ldr r3, [r7, #4]
  85845. 8022d14: 6a5b ldr r3, [r3, #36] @ 0x24
  85846. 8022d16: 603b str r3, [r7, #0]
  85847. /* only act on DHCP configured interfaces */
  85848. if (dhcp != NULL) {
  85849. 8022d18: 683b ldr r3, [r7, #0]
  85850. 8022d1a: 2b00 cmp r3, #0
  85851. 8022d1c: d017 beq.n 8022d4e <dhcp_fine_tmr+0x4a>
  85852. /* timer is active (non zero), and is about to trigger now */
  85853. if (dhcp->request_timeout > 1) {
  85854. 8022d1e: 683b ldr r3, [r7, #0]
  85855. 8022d20: 891b ldrh r3, [r3, #8]
  85856. 8022d22: 2b01 cmp r3, #1
  85857. 8022d24: d906 bls.n 8022d34 <dhcp_fine_tmr+0x30>
  85858. dhcp->request_timeout--;
  85859. 8022d26: 683b ldr r3, [r7, #0]
  85860. 8022d28: 891b ldrh r3, [r3, #8]
  85861. 8022d2a: 3b01 subs r3, #1
  85862. 8022d2c: b29a uxth r2, r3
  85863. 8022d2e: 683b ldr r3, [r7, #0]
  85864. 8022d30: 811a strh r2, [r3, #8]
  85865. 8022d32: e00c b.n 8022d4e <dhcp_fine_tmr+0x4a>
  85866. } else if (dhcp->request_timeout == 1) {
  85867. 8022d34: 683b ldr r3, [r7, #0]
  85868. 8022d36: 891b ldrh r3, [r3, #8]
  85869. 8022d38: 2b01 cmp r3, #1
  85870. 8022d3a: d108 bne.n 8022d4e <dhcp_fine_tmr+0x4a>
  85871. dhcp->request_timeout--;
  85872. 8022d3c: 683b ldr r3, [r7, #0]
  85873. 8022d3e: 891b ldrh r3, [r3, #8]
  85874. 8022d40: 3b01 subs r3, #1
  85875. 8022d42: b29a uxth r2, r3
  85876. 8022d44: 683b ldr r3, [r7, #0]
  85877. 8022d46: 811a strh r2, [r3, #8]
  85878. /* { dhcp->request_timeout == 0 } */
  85879. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE | LWIP_DBG_STATE, ("dhcp_fine_tmr(): request timeout\n"));
  85880. /* this client's request timeout triggered */
  85881. dhcp_timeout(netif);
  85882. 8022d48: 6878 ldr r0, [r7, #4]
  85883. 8022d4a: f000 f80d bl 8022d68 <dhcp_timeout>
  85884. NETIF_FOREACH(netif) {
  85885. 8022d4e: 687b ldr r3, [r7, #4]
  85886. 8022d50: 681b ldr r3, [r3, #0]
  85887. 8022d52: 607b str r3, [r7, #4]
  85888. 8022d54: 687b ldr r3, [r7, #4]
  85889. 8022d56: 2b00 cmp r3, #0
  85890. 8022d58: d1db bne.n 8022d12 <dhcp_fine_tmr+0xe>
  85891. }
  85892. }
  85893. }
  85894. }
  85895. 8022d5a: bf00 nop
  85896. 8022d5c: bf00 nop
  85897. 8022d5e: 3708 adds r7, #8
  85898. 8022d60: 46bd mov sp, r7
  85899. 8022d62: bd80 pop {r7, pc}
  85900. 8022d64: 2402af5c .word 0x2402af5c
  85901. 08022d68 <dhcp_timeout>:
  85902. *
  85903. * @param netif the netif under DHCP control
  85904. */
  85905. static void
  85906. dhcp_timeout(struct netif *netif)
  85907. {
  85908. 8022d68: b580 push {r7, lr}
  85909. 8022d6a: b084 sub sp, #16
  85910. 8022d6c: af00 add r7, sp, #0
  85911. 8022d6e: 6078 str r0, [r7, #4]
  85912. struct dhcp *dhcp = netif_dhcp_data(netif);
  85913. 8022d70: 687b ldr r3, [r7, #4]
  85914. 8022d72: 6a5b ldr r3, [r3, #36] @ 0x24
  85915. 8022d74: 60fb str r3, [r7, #12]
  85916. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE, ("dhcp_timeout()\n"));
  85917. /* back-off period has passed, or server selection timed out */
  85918. if ((dhcp->state == DHCP_STATE_BACKING_OFF) || (dhcp->state == DHCP_STATE_SELECTING)) {
  85919. 8022d76: 68fb ldr r3, [r7, #12]
  85920. 8022d78: 795b ldrb r3, [r3, #5]
  85921. 8022d7a: 2b0c cmp r3, #12
  85922. 8022d7c: d003 beq.n 8022d86 <dhcp_timeout+0x1e>
  85923. 8022d7e: 68fb ldr r3, [r7, #12]
  85924. 8022d80: 795b ldrb r3, [r3, #5]
  85925. 8022d82: 2b06 cmp r3, #6
  85926. 8022d84: d103 bne.n 8022d8e <dhcp_timeout+0x26>
  85927. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE, ("dhcp_timeout(): restarting discovery\n"));
  85928. dhcp_discover(netif);
  85929. 8022d86: 6878 ldr r0, [r7, #4]
  85930. 8022d88: f000 fa58 bl 802323c <dhcp_discover>
  85931. dhcp_reboot(netif);
  85932. } else {
  85933. dhcp_discover(netif);
  85934. }
  85935. }
  85936. }
  85937. 8022d8c: e031 b.n 8022df2 <dhcp_timeout+0x8a>
  85938. } else if (dhcp->state == DHCP_STATE_REQUESTING) {
  85939. 8022d8e: 68fb ldr r3, [r7, #12]
  85940. 8022d90: 795b ldrb r3, [r3, #5]
  85941. 8022d92: 2b01 cmp r3, #1
  85942. 8022d94: d10e bne.n 8022db4 <dhcp_timeout+0x4c>
  85943. if (dhcp->tries <= 5) {
  85944. 8022d96: 68fb ldr r3, [r7, #12]
  85945. 8022d98: 799b ldrb r3, [r3, #6]
  85946. 8022d9a: 2b05 cmp r3, #5
  85947. 8022d9c: d803 bhi.n 8022da6 <dhcp_timeout+0x3e>
  85948. dhcp_select(netif);
  85949. 8022d9e: 6878 ldr r0, [r7, #4]
  85950. 8022da0: f7ff fe60 bl 8022a64 <dhcp_select>
  85951. }
  85952. 8022da4: e025 b.n 8022df2 <dhcp_timeout+0x8a>
  85953. dhcp_release_and_stop(netif);
  85954. 8022da6: 6878 ldr r0, [r7, #4]
  85955. 8022da8: f000 fdae bl 8023908 <dhcp_release_and_stop>
  85956. dhcp_start(netif);
  85957. 8022dac: 6878 ldr r0, [r7, #4]
  85958. 8022dae: f000 f8e7 bl 8022f80 <dhcp_start>
  85959. }
  85960. 8022db2: e01e b.n 8022df2 <dhcp_timeout+0x8a>
  85961. } else if (dhcp->state == DHCP_STATE_CHECKING) {
  85962. 8022db4: 68fb ldr r3, [r7, #12]
  85963. 8022db6: 795b ldrb r3, [r3, #5]
  85964. 8022db8: 2b08 cmp r3, #8
  85965. 8022dba: d10b bne.n 8022dd4 <dhcp_timeout+0x6c>
  85966. if (dhcp->tries <= 1) {
  85967. 8022dbc: 68fb ldr r3, [r7, #12]
  85968. 8022dbe: 799b ldrb r3, [r3, #6]
  85969. 8022dc0: 2b01 cmp r3, #1
  85970. 8022dc2: d803 bhi.n 8022dcc <dhcp_timeout+0x64>
  85971. dhcp_check(netif);
  85972. 8022dc4: 6878 ldr r0, [r7, #4]
  85973. 8022dc6: f7ff fdf3 bl 80229b0 <dhcp_check>
  85974. }
  85975. 8022dca: e012 b.n 8022df2 <dhcp_timeout+0x8a>
  85976. dhcp_bind(netif);
  85977. 8022dcc: 6878 ldr r0, [r7, #4]
  85978. 8022dce: f000 fad7 bl 8023380 <dhcp_bind>
  85979. }
  85980. 8022dd2: e00e b.n 8022df2 <dhcp_timeout+0x8a>
  85981. } else if (dhcp->state == DHCP_STATE_REBOOTING) {
  85982. 8022dd4: 68fb ldr r3, [r7, #12]
  85983. 8022dd6: 795b ldrb r3, [r3, #5]
  85984. 8022dd8: 2b03 cmp r3, #3
  85985. 8022dda: d10a bne.n 8022df2 <dhcp_timeout+0x8a>
  85986. if (dhcp->tries < REBOOT_TRIES) {
  85987. 8022ddc: 68fb ldr r3, [r7, #12]
  85988. 8022dde: 799b ldrb r3, [r3, #6]
  85989. 8022de0: 2b01 cmp r3, #1
  85990. 8022de2: d803 bhi.n 8022dec <dhcp_timeout+0x84>
  85991. dhcp_reboot(netif);
  85992. 8022de4: 6878 ldr r0, [r7, #4]
  85993. 8022de6: f000 fcdb bl 80237a0 <dhcp_reboot>
  85994. }
  85995. 8022dea: e002 b.n 8022df2 <dhcp_timeout+0x8a>
  85996. dhcp_discover(netif);
  85997. 8022dec: 6878 ldr r0, [r7, #4]
  85998. 8022dee: f000 fa25 bl 802323c <dhcp_discover>
  85999. }
  86000. 8022df2: bf00 nop
  86001. 8022df4: 3710 adds r7, #16
  86002. 8022df6: 46bd mov sp, r7
  86003. 8022df8: bd80 pop {r7, pc}
  86004. 08022dfa <dhcp_t1_timeout>:
  86005. *
  86006. * @param netif the netif under DHCP control
  86007. */
  86008. static void
  86009. dhcp_t1_timeout(struct netif *netif)
  86010. {
  86011. 8022dfa: b580 push {r7, lr}
  86012. 8022dfc: b084 sub sp, #16
  86013. 8022dfe: af00 add r7, sp, #0
  86014. 8022e00: 6078 str r0, [r7, #4]
  86015. struct dhcp *dhcp = netif_dhcp_data(netif);
  86016. 8022e02: 687b ldr r3, [r7, #4]
  86017. 8022e04: 6a5b ldr r3, [r3, #36] @ 0x24
  86018. 8022e06: 60fb str r3, [r7, #12]
  86019. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_STATE, ("dhcp_t1_timeout()\n"));
  86020. if ((dhcp->state == DHCP_STATE_REQUESTING) || (dhcp->state == DHCP_STATE_BOUND) ||
  86021. 8022e08: 68fb ldr r3, [r7, #12]
  86022. 8022e0a: 795b ldrb r3, [r3, #5]
  86023. 8022e0c: 2b01 cmp r3, #1
  86024. 8022e0e: d007 beq.n 8022e20 <dhcp_t1_timeout+0x26>
  86025. 8022e10: 68fb ldr r3, [r7, #12]
  86026. 8022e12: 795b ldrb r3, [r3, #5]
  86027. 8022e14: 2b0a cmp r3, #10
  86028. 8022e16: d003 beq.n 8022e20 <dhcp_t1_timeout+0x26>
  86029. (dhcp->state == DHCP_STATE_RENEWING)) {
  86030. 8022e18: 68fb ldr r3, [r7, #12]
  86031. 8022e1a: 795b ldrb r3, [r3, #5]
  86032. if ((dhcp->state == DHCP_STATE_REQUESTING) || (dhcp->state == DHCP_STATE_BOUND) ||
  86033. 8022e1c: 2b05 cmp r3, #5
  86034. 8022e1e: d117 bne.n 8022e50 <dhcp_t1_timeout+0x56>
  86035. * eventually time-out if renew tries fail. */
  86036. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE | LWIP_DBG_STATE,
  86037. ("dhcp_t1_timeout(): must renew\n"));
  86038. /* This slightly different to RFC2131: DHCPREQUEST will be sent from state
  86039. DHCP_STATE_RENEWING, not DHCP_STATE_BOUND */
  86040. dhcp_renew(netif);
  86041. 8022e20: 6878 ldr r0, [r7, #4]
  86042. 8022e22: f000 fb87 bl 8023534 <dhcp_renew>
  86043. /* Calculate next timeout */
  86044. if (((dhcp->t2_timeout - dhcp->lease_used) / 2) >= ((60 + DHCP_COARSE_TIMER_SECS / 2) / DHCP_COARSE_TIMER_SECS)) {
  86045. 8022e26: 68fb ldr r3, [r7, #12]
  86046. 8022e28: 899b ldrh r3, [r3, #12]
  86047. 8022e2a: 461a mov r2, r3
  86048. 8022e2c: 68fb ldr r3, [r7, #12]
  86049. 8022e2e: 8a5b ldrh r3, [r3, #18]
  86050. 8022e30: 1ad3 subs r3, r2, r3
  86051. 8022e32: 2b01 cmp r3, #1
  86052. 8022e34: dd0c ble.n 8022e50 <dhcp_t1_timeout+0x56>
  86053. dhcp->t1_renew_time = (u16_t)((dhcp->t2_timeout - dhcp->lease_used) / 2);
  86054. 8022e36: 68fb ldr r3, [r7, #12]
  86055. 8022e38: 899b ldrh r3, [r3, #12]
  86056. 8022e3a: 461a mov r2, r3
  86057. 8022e3c: 68fb ldr r3, [r7, #12]
  86058. 8022e3e: 8a5b ldrh r3, [r3, #18]
  86059. 8022e40: 1ad3 subs r3, r2, r3
  86060. 8022e42: 2b00 cmp r3, #0
  86061. 8022e44: da00 bge.n 8022e48 <dhcp_t1_timeout+0x4e>
  86062. 8022e46: 3301 adds r3, #1
  86063. 8022e48: 105b asrs r3, r3, #1
  86064. 8022e4a: b29a uxth r2, r3
  86065. 8022e4c: 68fb ldr r3, [r7, #12]
  86066. 8022e4e: 81da strh r2, [r3, #14]
  86067. }
  86068. }
  86069. }
  86070. 8022e50: bf00 nop
  86071. 8022e52: 3710 adds r7, #16
  86072. 8022e54: 46bd mov sp, r7
  86073. 8022e56: bd80 pop {r7, pc}
  86074. 08022e58 <dhcp_t2_timeout>:
  86075. *
  86076. * @param netif the netif under DHCP control
  86077. */
  86078. static void
  86079. dhcp_t2_timeout(struct netif *netif)
  86080. {
  86081. 8022e58: b580 push {r7, lr}
  86082. 8022e5a: b084 sub sp, #16
  86083. 8022e5c: af00 add r7, sp, #0
  86084. 8022e5e: 6078 str r0, [r7, #4]
  86085. struct dhcp *dhcp = netif_dhcp_data(netif);
  86086. 8022e60: 687b ldr r3, [r7, #4]
  86087. 8022e62: 6a5b ldr r3, [r3, #36] @ 0x24
  86088. 8022e64: 60fb str r3, [r7, #12]
  86089. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE | LWIP_DBG_STATE, ("dhcp_t2_timeout()\n"));
  86090. if ((dhcp->state == DHCP_STATE_REQUESTING) || (dhcp->state == DHCP_STATE_BOUND) ||
  86091. 8022e66: 68fb ldr r3, [r7, #12]
  86092. 8022e68: 795b ldrb r3, [r3, #5]
  86093. 8022e6a: 2b01 cmp r3, #1
  86094. 8022e6c: d00b beq.n 8022e86 <dhcp_t2_timeout+0x2e>
  86095. 8022e6e: 68fb ldr r3, [r7, #12]
  86096. 8022e70: 795b ldrb r3, [r3, #5]
  86097. 8022e72: 2b0a cmp r3, #10
  86098. 8022e74: d007 beq.n 8022e86 <dhcp_t2_timeout+0x2e>
  86099. (dhcp->state == DHCP_STATE_RENEWING) || (dhcp->state == DHCP_STATE_REBINDING)) {
  86100. 8022e76: 68fb ldr r3, [r7, #12]
  86101. 8022e78: 795b ldrb r3, [r3, #5]
  86102. if ((dhcp->state == DHCP_STATE_REQUESTING) || (dhcp->state == DHCP_STATE_BOUND) ||
  86103. 8022e7a: 2b05 cmp r3, #5
  86104. 8022e7c: d003 beq.n 8022e86 <dhcp_t2_timeout+0x2e>
  86105. (dhcp->state == DHCP_STATE_RENEWING) || (dhcp->state == DHCP_STATE_REBINDING)) {
  86106. 8022e7e: 68fb ldr r3, [r7, #12]
  86107. 8022e80: 795b ldrb r3, [r3, #5]
  86108. 8022e82: 2b04 cmp r3, #4
  86109. 8022e84: d117 bne.n 8022eb6 <dhcp_t2_timeout+0x5e>
  86110. /* just retry to rebind */
  86111. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE | LWIP_DBG_STATE,
  86112. ("dhcp_t2_timeout(): must rebind\n"));
  86113. /* This slightly different to RFC2131: DHCPREQUEST will be sent from state
  86114. DHCP_STATE_REBINDING, not DHCP_STATE_BOUND */
  86115. dhcp_rebind(netif);
  86116. 8022e86: 6878 ldr r0, [r7, #4]
  86117. 8022e88: f000 fbf0 bl 802366c <dhcp_rebind>
  86118. /* Calculate next timeout */
  86119. if (((dhcp->t0_timeout - dhcp->lease_used) / 2) >= ((60 + DHCP_COARSE_TIMER_SECS / 2) / DHCP_COARSE_TIMER_SECS)) {
  86120. 8022e8c: 68fb ldr r3, [r7, #12]
  86121. 8022e8e: 8a9b ldrh r3, [r3, #20]
  86122. 8022e90: 461a mov r2, r3
  86123. 8022e92: 68fb ldr r3, [r7, #12]
  86124. 8022e94: 8a5b ldrh r3, [r3, #18]
  86125. 8022e96: 1ad3 subs r3, r2, r3
  86126. 8022e98: 2b01 cmp r3, #1
  86127. 8022e9a: dd0c ble.n 8022eb6 <dhcp_t2_timeout+0x5e>
  86128. dhcp->t2_rebind_time = (u16_t)((dhcp->t0_timeout - dhcp->lease_used) / 2);
  86129. 8022e9c: 68fb ldr r3, [r7, #12]
  86130. 8022e9e: 8a9b ldrh r3, [r3, #20]
  86131. 8022ea0: 461a mov r2, r3
  86132. 8022ea2: 68fb ldr r3, [r7, #12]
  86133. 8022ea4: 8a5b ldrh r3, [r3, #18]
  86134. 8022ea6: 1ad3 subs r3, r2, r3
  86135. 8022ea8: 2b00 cmp r3, #0
  86136. 8022eaa: da00 bge.n 8022eae <dhcp_t2_timeout+0x56>
  86137. 8022eac: 3301 adds r3, #1
  86138. 8022eae: 105b asrs r3, r3, #1
  86139. 8022eb0: b29a uxth r2, r3
  86140. 8022eb2: 68fb ldr r3, [r7, #12]
  86141. 8022eb4: 821a strh r2, [r3, #16]
  86142. }
  86143. }
  86144. }
  86145. 8022eb6: bf00 nop
  86146. 8022eb8: 3710 adds r7, #16
  86147. 8022eba: 46bd mov sp, r7
  86148. 8022ebc: bd80 pop {r7, pc}
  86149. ...
  86150. 08022ec0 <dhcp_handle_ack>:
  86151. *
  86152. * @param netif the netif under DHCP control
  86153. */
  86154. static void
  86155. dhcp_handle_ack(struct netif *netif, struct dhcp_msg *msg_in)
  86156. {
  86157. 8022ec0: b580 push {r7, lr}
  86158. 8022ec2: b084 sub sp, #16
  86159. 8022ec4: af00 add r7, sp, #0
  86160. 8022ec6: 6078 str r0, [r7, #4]
  86161. 8022ec8: 6039 str r1, [r7, #0]
  86162. struct dhcp *dhcp = netif_dhcp_data(netif);
  86163. 8022eca: 687b ldr r3, [r7, #4]
  86164. 8022ecc: 6a5b ldr r3, [r3, #36] @ 0x24
  86165. 8022ece: 60fb str r3, [r7, #12]
  86166. #if LWIP_DHCP_GET_NTP_SRV
  86167. ip4_addr_t ntp_server_addrs[LWIP_DHCP_MAX_NTP_SERVERS];
  86168. #endif
  86169. /* clear options we might not get from the ACK */
  86170. ip4_addr_set_zero(&dhcp->offered_sn_mask);
  86171. 8022ed0: 68fb ldr r3, [r7, #12]
  86172. 8022ed2: 2200 movs r2, #0
  86173. 8022ed4: 621a str r2, [r3, #32]
  86174. ip4_addr_set_zero(&dhcp->offered_gw_addr);
  86175. 8022ed6: 68fb ldr r3, [r7, #12]
  86176. 8022ed8: 2200 movs r2, #0
  86177. 8022eda: 625a str r2, [r3, #36] @ 0x24
  86178. #if LWIP_DHCP_BOOTP_FILE
  86179. ip4_addr_set_zero(&dhcp->offered_si_addr);
  86180. #endif /* LWIP_DHCP_BOOTP_FILE */
  86181. /* lease time given? */
  86182. if (dhcp_option_given(dhcp, DHCP_OPTION_IDX_LEASE_TIME)) {
  86183. 8022edc: 4b26 ldr r3, [pc, #152] @ (8022f78 <dhcp_handle_ack+0xb8>)
  86184. 8022ede: 78db ldrb r3, [r3, #3]
  86185. 8022ee0: 2b00 cmp r3, #0
  86186. 8022ee2: d003 beq.n 8022eec <dhcp_handle_ack+0x2c>
  86187. /* remember offered lease time */
  86188. dhcp->offered_t0_lease = dhcp_get_option_value(dhcp, DHCP_OPTION_IDX_LEASE_TIME);
  86189. 8022ee4: 4b25 ldr r3, [pc, #148] @ (8022f7c <dhcp_handle_ack+0xbc>)
  86190. 8022ee6: 68da ldr r2, [r3, #12]
  86191. 8022ee8: 68fb ldr r3, [r7, #12]
  86192. 8022eea: 629a str r2, [r3, #40] @ 0x28
  86193. }
  86194. /* renewal period given? */
  86195. if (dhcp_option_given(dhcp, DHCP_OPTION_IDX_T1)) {
  86196. 8022eec: 4b22 ldr r3, [pc, #136] @ (8022f78 <dhcp_handle_ack+0xb8>)
  86197. 8022eee: 791b ldrb r3, [r3, #4]
  86198. 8022ef0: 2b00 cmp r3, #0
  86199. 8022ef2: d004 beq.n 8022efe <dhcp_handle_ack+0x3e>
  86200. /* remember given renewal period */
  86201. dhcp->offered_t1_renew = dhcp_get_option_value(dhcp, DHCP_OPTION_IDX_T1);
  86202. 8022ef4: 4b21 ldr r3, [pc, #132] @ (8022f7c <dhcp_handle_ack+0xbc>)
  86203. 8022ef6: 691a ldr r2, [r3, #16]
  86204. 8022ef8: 68fb ldr r3, [r7, #12]
  86205. 8022efa: 62da str r2, [r3, #44] @ 0x2c
  86206. 8022efc: e004 b.n 8022f08 <dhcp_handle_ack+0x48>
  86207. } else {
  86208. /* calculate safe periods for renewal */
  86209. dhcp->offered_t1_renew = dhcp->offered_t0_lease / 2;
  86210. 8022efe: 68fb ldr r3, [r7, #12]
  86211. 8022f00: 6a9b ldr r3, [r3, #40] @ 0x28
  86212. 8022f02: 085a lsrs r2, r3, #1
  86213. 8022f04: 68fb ldr r3, [r7, #12]
  86214. 8022f06: 62da str r2, [r3, #44] @ 0x2c
  86215. }
  86216. /* renewal period given? */
  86217. if (dhcp_option_given(dhcp, DHCP_OPTION_IDX_T2)) {
  86218. 8022f08: 4b1b ldr r3, [pc, #108] @ (8022f78 <dhcp_handle_ack+0xb8>)
  86219. 8022f0a: 795b ldrb r3, [r3, #5]
  86220. 8022f0c: 2b00 cmp r3, #0
  86221. 8022f0e: d004 beq.n 8022f1a <dhcp_handle_ack+0x5a>
  86222. /* remember given rebind period */
  86223. dhcp->offered_t2_rebind = dhcp_get_option_value(dhcp, DHCP_OPTION_IDX_T2);
  86224. 8022f10: 4b1a ldr r3, [pc, #104] @ (8022f7c <dhcp_handle_ack+0xbc>)
  86225. 8022f12: 695a ldr r2, [r3, #20]
  86226. 8022f14: 68fb ldr r3, [r7, #12]
  86227. 8022f16: 631a str r2, [r3, #48] @ 0x30
  86228. 8022f18: e007 b.n 8022f2a <dhcp_handle_ack+0x6a>
  86229. } else {
  86230. /* calculate safe periods for rebinding (offered_t0_lease * 0.875 -> 87.5%)*/
  86231. dhcp->offered_t2_rebind = (dhcp->offered_t0_lease * 7U) / 8U;
  86232. 8022f1a: 68fb ldr r3, [r7, #12]
  86233. 8022f1c: 6a9a ldr r2, [r3, #40] @ 0x28
  86234. 8022f1e: 4613 mov r3, r2
  86235. 8022f20: 00db lsls r3, r3, #3
  86236. 8022f22: 1a9b subs r3, r3, r2
  86237. 8022f24: 08da lsrs r2, r3, #3
  86238. 8022f26: 68fb ldr r3, [r7, #12]
  86239. 8022f28: 631a str r2, [r3, #48] @ 0x30
  86240. }
  86241. /* (y)our internet address */
  86242. ip4_addr_copy(dhcp->offered_ip_addr, msg_in->yiaddr);
  86243. 8022f2a: 683b ldr r3, [r7, #0]
  86244. 8022f2c: 691a ldr r2, [r3, #16]
  86245. 8022f2e: 68fb ldr r3, [r7, #12]
  86246. 8022f30: 61da str r2, [r3, #28]
  86247. boot file name copied in dhcp_parse_reply if not overloaded */
  86248. ip4_addr_copy(dhcp->offered_si_addr, msg_in->siaddr);
  86249. #endif /* LWIP_DHCP_BOOTP_FILE */
  86250. /* subnet mask given? */
  86251. if (dhcp_option_given(dhcp, DHCP_OPTION_IDX_SUBNET_MASK)) {
  86252. 8022f32: 4b11 ldr r3, [pc, #68] @ (8022f78 <dhcp_handle_ack+0xb8>)
  86253. 8022f34: 799b ldrb r3, [r3, #6]
  86254. 8022f36: 2b00 cmp r3, #0
  86255. 8022f38: d00b beq.n 8022f52 <dhcp_handle_ack+0x92>
  86256. /* remember given subnet mask */
  86257. ip4_addr_set_u32(&dhcp->offered_sn_mask, lwip_htonl(dhcp_get_option_value(dhcp, DHCP_OPTION_IDX_SUBNET_MASK)));
  86258. 8022f3a: 4b10 ldr r3, [pc, #64] @ (8022f7c <dhcp_handle_ack+0xbc>)
  86259. 8022f3c: 699b ldr r3, [r3, #24]
  86260. 8022f3e: 4618 mov r0, r3
  86261. 8022f40: f7f6 fd4f bl 80199e2 <lwip_htonl>
  86262. 8022f44: 4602 mov r2, r0
  86263. 8022f46: 68fb ldr r3, [r7, #12]
  86264. 8022f48: 621a str r2, [r3, #32]
  86265. dhcp->subnet_mask_given = 1;
  86266. 8022f4a: 68fb ldr r3, [r7, #12]
  86267. 8022f4c: 2201 movs r2, #1
  86268. 8022f4e: 71da strb r2, [r3, #7]
  86269. 8022f50: e002 b.n 8022f58 <dhcp_handle_ack+0x98>
  86270. } else {
  86271. dhcp->subnet_mask_given = 0;
  86272. 8022f52: 68fb ldr r3, [r7, #12]
  86273. 8022f54: 2200 movs r2, #0
  86274. 8022f56: 71da strb r2, [r3, #7]
  86275. }
  86276. /* gateway router */
  86277. if (dhcp_option_given(dhcp, DHCP_OPTION_IDX_ROUTER)) {
  86278. 8022f58: 4b07 ldr r3, [pc, #28] @ (8022f78 <dhcp_handle_ack+0xb8>)
  86279. 8022f5a: 79db ldrb r3, [r3, #7]
  86280. 8022f5c: 2b00 cmp r3, #0
  86281. 8022f5e: d007 beq.n 8022f70 <dhcp_handle_ack+0xb0>
  86282. ip4_addr_set_u32(&dhcp->offered_gw_addr, lwip_htonl(dhcp_get_option_value(dhcp, DHCP_OPTION_IDX_ROUTER)));
  86283. 8022f60: 4b06 ldr r3, [pc, #24] @ (8022f7c <dhcp_handle_ack+0xbc>)
  86284. 8022f62: 69db ldr r3, [r3, #28]
  86285. 8022f64: 4618 mov r0, r3
  86286. 8022f66: f7f6 fd3c bl 80199e2 <lwip_htonl>
  86287. 8022f6a: 4602 mov r2, r0
  86288. 8022f6c: 68fb ldr r3, [r7, #12]
  86289. 8022f6e: 625a str r2, [r3, #36] @ 0x24
  86290. ip_addr_t dns_addr;
  86291. ip_addr_set_ip4_u32_val(dns_addr, lwip_htonl(dhcp_get_option_value(dhcp, DHCP_OPTION_IDX_DNS_SERVER + n)));
  86292. dns_setserver(n, &dns_addr);
  86293. }
  86294. #endif /* LWIP_DHCP_PROVIDE_DNS_SERVERS */
  86295. }
  86296. 8022f70: bf00 nop
  86297. 8022f72: 3710 adds r7, #16
  86298. 8022f74: 46bd mov sp, r7
  86299. 8022f76: bd80 pop {r7, pc}
  86300. 8022f78: 2402afec .word 0x2402afec
  86301. 8022f7c: 2402afcc .word 0x2402afcc
  86302. 08022f80 <dhcp_start>:
  86303. * - ERR_OK - No error
  86304. * - ERR_MEM - Out of memory
  86305. */
  86306. err_t
  86307. dhcp_start(struct netif *netif)
  86308. {
  86309. 8022f80: b580 push {r7, lr}
  86310. 8022f82: b084 sub sp, #16
  86311. 8022f84: af00 add r7, sp, #0
  86312. 8022f86: 6078 str r0, [r7, #4]
  86313. struct dhcp *dhcp;
  86314. err_t result;
  86315. LWIP_ASSERT_CORE_LOCKED();
  86316. 8022f88: f7ee f848 bl 801101c <sys_check_core_locking>
  86317. LWIP_ERROR("netif != NULL", (netif != NULL), return ERR_ARG;);
  86318. 8022f8c: 687b ldr r3, [r7, #4]
  86319. 8022f8e: 2b00 cmp r3, #0
  86320. 8022f90: d109 bne.n 8022fa6 <dhcp_start+0x26>
  86321. 8022f92: 4b37 ldr r3, [pc, #220] @ (8023070 <dhcp_start+0xf0>)
  86322. 8022f94: f240 22e7 movw r2, #743 @ 0x2e7
  86323. 8022f98: 4936 ldr r1, [pc, #216] @ (8023074 <dhcp_start+0xf4>)
  86324. 8022f9a: 4837 ldr r0, [pc, #220] @ (8023078 <dhcp_start+0xf8>)
  86325. 8022f9c: f007 fc66 bl 802a86c <iprintf>
  86326. 8022fa0: f06f 030f mvn.w r3, #15
  86327. 8022fa4: e060 b.n 8023068 <dhcp_start+0xe8>
  86328. LWIP_ERROR("netif is not up, old style port?", netif_is_up(netif), return ERR_ARG;);
  86329. 8022fa6: 687b ldr r3, [r7, #4]
  86330. 8022fa8: f893 3031 ldrb.w r3, [r3, #49] @ 0x31
  86331. 8022fac: f003 0301 and.w r3, r3, #1
  86332. 8022fb0: 2b00 cmp r3, #0
  86333. 8022fb2: d109 bne.n 8022fc8 <dhcp_start+0x48>
  86334. 8022fb4: 4b2e ldr r3, [pc, #184] @ (8023070 <dhcp_start+0xf0>)
  86335. 8022fb6: f44f 723a mov.w r2, #744 @ 0x2e8
  86336. 8022fba: 4930 ldr r1, [pc, #192] @ (802307c <dhcp_start+0xfc>)
  86337. 8022fbc: 482e ldr r0, [pc, #184] @ (8023078 <dhcp_start+0xf8>)
  86338. 8022fbe: f007 fc55 bl 802a86c <iprintf>
  86339. 8022fc2: f06f 030f mvn.w r3, #15
  86340. 8022fc6: e04f b.n 8023068 <dhcp_start+0xe8>
  86341. dhcp = netif_dhcp_data(netif);
  86342. 8022fc8: 687b ldr r3, [r7, #4]
  86343. 8022fca: 6a5b ldr r3, [r3, #36] @ 0x24
  86344. 8022fcc: 60fb str r3, [r7, #12]
  86345. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE | LWIP_DBG_STATE, ("dhcp_start(netif=%p) %c%c%"U16_F"\n", (void *)netif, netif->name[0], netif->name[1], (u16_t)netif->num));
  86346. /* check MTU of the netif */
  86347. if (netif->mtu < DHCP_MAX_MSG_LEN_MIN_REQUIRED) {
  86348. 8022fce: 687b ldr r3, [r7, #4]
  86349. 8022fd0: 8d1b ldrh r3, [r3, #40] @ 0x28
  86350. 8022fd2: f5b3 7f10 cmp.w r3, #576 @ 0x240
  86351. 8022fd6: d202 bcs.n 8022fde <dhcp_start+0x5e>
  86352. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE, ("dhcp_start(): Cannot use this netif with DHCP: MTU is too small\n"));
  86353. return ERR_MEM;
  86354. 8022fd8: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  86355. 8022fdc: e044 b.n 8023068 <dhcp_start+0xe8>
  86356. }
  86357. /* no DHCP client attached yet? */
  86358. if (dhcp == NULL) {
  86359. 8022fde: 68fb ldr r3, [r7, #12]
  86360. 8022fe0: 2b00 cmp r3, #0
  86361. 8022fe2: d10d bne.n 8023000 <dhcp_start+0x80>
  86362. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE, ("dhcp_start(): mallocing new DHCP client\n"));
  86363. dhcp = (struct dhcp *)mem_malloc(sizeof(struct dhcp));
  86364. 8022fe4: 2034 movs r0, #52 @ 0x34
  86365. 8022fe6: f7f7 f8c9 bl 801a17c <mem_malloc>
  86366. 8022fea: 60f8 str r0, [r7, #12]
  86367. if (dhcp == NULL) {
  86368. 8022fec: 68fb ldr r3, [r7, #12]
  86369. 8022fee: 2b00 cmp r3, #0
  86370. 8022ff0: d102 bne.n 8022ff8 <dhcp_start+0x78>
  86371. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE, ("dhcp_start(): could not allocate dhcp\n"));
  86372. return ERR_MEM;
  86373. 8022ff2: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  86374. 8022ff6: e037 b.n 8023068 <dhcp_start+0xe8>
  86375. }
  86376. /* store this dhcp client in the netif */
  86377. netif_set_client_data(netif, LWIP_NETIF_CLIENT_DATA_INDEX_DHCP, dhcp);
  86378. 8022ff8: 687b ldr r3, [r7, #4]
  86379. 8022ffa: 68fa ldr r2, [r7, #12]
  86380. 8022ffc: 625a str r2, [r3, #36] @ 0x24
  86381. 8022ffe: e005 b.n 802300c <dhcp_start+0x8c>
  86382. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE, ("dhcp_start(): allocated dhcp"));
  86383. /* already has DHCP client attached */
  86384. } else {
  86385. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE | LWIP_DBG_STATE, ("dhcp_start(): restarting DHCP configuration\n"));
  86386. if (dhcp->pcb_allocated != 0) {
  86387. 8023000: 68fb ldr r3, [r7, #12]
  86388. 8023002: 791b ldrb r3, [r3, #4]
  86389. 8023004: 2b00 cmp r3, #0
  86390. 8023006: d001 beq.n 802300c <dhcp_start+0x8c>
  86391. dhcp_dec_pcb_refcount(); /* free DHCP PCB if not needed any more */
  86392. 8023008: f7ff fc8e bl 8022928 <dhcp_dec_pcb_refcount>
  86393. }
  86394. /* dhcp is cleared below, no need to reset flag*/
  86395. }
  86396. /* clear data structure */
  86397. memset(dhcp, 0, sizeof(struct dhcp));
  86398. 802300c: 2234 movs r2, #52 @ 0x34
  86399. 802300e: 2100 movs r1, #0
  86400. 8023010: 68f8 ldr r0, [r7, #12]
  86401. 8023012: f007 fdbd bl 802ab90 <memset>
  86402. /* dhcp_set_state(&dhcp, DHCP_STATE_OFF); */
  86403. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE, ("dhcp_start(): starting DHCP configuration\n"));
  86404. if (dhcp_inc_pcb_refcount() != ERR_OK) { /* ensure DHCP PCB is allocated */
  86405. 8023016: f7ff fc35 bl 8022884 <dhcp_inc_pcb_refcount>
  86406. 802301a: 4603 mov r3, r0
  86407. 802301c: 2b00 cmp r3, #0
  86408. 802301e: d002 beq.n 8023026 <dhcp_start+0xa6>
  86409. return ERR_MEM;
  86410. 8023020: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  86411. 8023024: e020 b.n 8023068 <dhcp_start+0xe8>
  86412. }
  86413. dhcp->pcb_allocated = 1;
  86414. 8023026: 68fb ldr r3, [r7, #12]
  86415. 8023028: 2201 movs r2, #1
  86416. 802302a: 711a strb r2, [r3, #4]
  86417. if (!netif_is_link_up(netif)) {
  86418. 802302c: 687b ldr r3, [r7, #4]
  86419. 802302e: f893 3031 ldrb.w r3, [r3, #49] @ 0x31
  86420. 8023032: f003 0304 and.w r3, r3, #4
  86421. 8023036: 2b00 cmp r3, #0
  86422. 8023038: d105 bne.n 8023046 <dhcp_start+0xc6>
  86423. /* set state INIT and wait for dhcp_network_changed() to call dhcp_discover() */
  86424. dhcp_set_state(dhcp, DHCP_STATE_INIT);
  86425. 802303a: 2102 movs r1, #2
  86426. 802303c: 68f8 ldr r0, [r7, #12]
  86427. 802303e: f000 fd0a bl 8023a56 <dhcp_set_state>
  86428. return ERR_OK;
  86429. 8023042: 2300 movs r3, #0
  86430. 8023044: e010 b.n 8023068 <dhcp_start+0xe8>
  86431. }
  86432. /* (re)start the DHCP negotiation */
  86433. result = dhcp_discover(netif);
  86434. 8023046: 6878 ldr r0, [r7, #4]
  86435. 8023048: f000 f8f8 bl 802323c <dhcp_discover>
  86436. 802304c: 4603 mov r3, r0
  86437. 802304e: 72fb strb r3, [r7, #11]
  86438. if (result != ERR_OK) {
  86439. 8023050: f997 300b ldrsb.w r3, [r7, #11]
  86440. 8023054: 2b00 cmp r3, #0
  86441. 8023056: d005 beq.n 8023064 <dhcp_start+0xe4>
  86442. /* free resources allocated above */
  86443. dhcp_release_and_stop(netif);
  86444. 8023058: 6878 ldr r0, [r7, #4]
  86445. 802305a: f000 fc55 bl 8023908 <dhcp_release_and_stop>
  86446. return ERR_MEM;
  86447. 802305e: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  86448. 8023062: e001 b.n 8023068 <dhcp_start+0xe8>
  86449. }
  86450. return result;
  86451. 8023064: f997 300b ldrsb.w r3, [r7, #11]
  86452. }
  86453. 8023068: 4618 mov r0, r3
  86454. 802306a: 3710 adds r7, #16
  86455. 802306c: 46bd mov sp, r7
  86456. 802306e: bd80 pop {r7, pc}
  86457. 8023070: 08030e54 .word 0x08030e54
  86458. 8023074: 08030f38 .word 0x08030f38
  86459. 8023078: 08030eb4 .word 0x08030eb4
  86460. 802307c: 08030f7c .word 0x08030f7c
  86461. 08023080 <dhcp_network_changed>:
  86462. * This enters the REBOOTING state to verify that the currently bound
  86463. * address is still valid.
  86464. */
  86465. void
  86466. dhcp_network_changed(struct netif *netif)
  86467. {
  86468. 8023080: b580 push {r7, lr}
  86469. 8023082: b084 sub sp, #16
  86470. 8023084: af00 add r7, sp, #0
  86471. 8023086: 6078 str r0, [r7, #4]
  86472. struct dhcp *dhcp = netif_dhcp_data(netif);
  86473. 8023088: 687b ldr r3, [r7, #4]
  86474. 802308a: 6a5b ldr r3, [r3, #36] @ 0x24
  86475. 802308c: 60fb str r3, [r7, #12]
  86476. if (!dhcp) {
  86477. 802308e: 68fb ldr r3, [r7, #12]
  86478. 8023090: 2b00 cmp r3, #0
  86479. 8023092: d025 beq.n 80230e0 <dhcp_network_changed+0x60>
  86480. return;
  86481. }
  86482. switch (dhcp->state) {
  86483. 8023094: 68fb ldr r3, [r7, #12]
  86484. 8023096: 795b ldrb r3, [r3, #5]
  86485. 8023098: 2b0a cmp r3, #10
  86486. 802309a: d008 beq.n 80230ae <dhcp_network_changed+0x2e>
  86487. 802309c: 2b0a cmp r3, #10
  86488. 802309e: dc0d bgt.n 80230bc <dhcp_network_changed+0x3c>
  86489. 80230a0: 2b00 cmp r3, #0
  86490. 80230a2: d01f beq.n 80230e4 <dhcp_network_changed+0x64>
  86491. 80230a4: 2b00 cmp r3, #0
  86492. 80230a6: db09 blt.n 80230bc <dhcp_network_changed+0x3c>
  86493. 80230a8: 3b03 subs r3, #3
  86494. 80230aa: 2b02 cmp r3, #2
  86495. 80230ac: d806 bhi.n 80230bc <dhcp_network_changed+0x3c>
  86496. case DHCP_STATE_REBINDING:
  86497. case DHCP_STATE_RENEWING:
  86498. case DHCP_STATE_BOUND:
  86499. case DHCP_STATE_REBOOTING:
  86500. dhcp->tries = 0;
  86501. 80230ae: 68fb ldr r3, [r7, #12]
  86502. 80230b0: 2200 movs r2, #0
  86503. 80230b2: 719a strb r2, [r3, #6]
  86504. dhcp_reboot(netif);
  86505. 80230b4: 6878 ldr r0, [r7, #4]
  86506. 80230b6: f000 fb73 bl 80237a0 <dhcp_reboot>
  86507. break;
  86508. 80230ba: e014 b.n 80230e6 <dhcp_network_changed+0x66>
  86509. case DHCP_STATE_OFF:
  86510. /* stay off */
  86511. break;
  86512. default:
  86513. LWIP_ASSERT("invalid dhcp->state", dhcp->state <= DHCP_STATE_BACKING_OFF);
  86514. 80230bc: 68fb ldr r3, [r7, #12]
  86515. 80230be: 795b ldrb r3, [r3, #5]
  86516. 80230c0: 2b0c cmp r3, #12
  86517. 80230c2: d906 bls.n 80230d2 <dhcp_network_changed+0x52>
  86518. 80230c4: 4b09 ldr r3, [pc, #36] @ (80230ec <dhcp_network_changed+0x6c>)
  86519. 80230c6: f240 326d movw r2, #877 @ 0x36d
  86520. 80230ca: 4909 ldr r1, [pc, #36] @ (80230f0 <dhcp_network_changed+0x70>)
  86521. 80230cc: 4809 ldr r0, [pc, #36] @ (80230f4 <dhcp_network_changed+0x74>)
  86522. 80230ce: f007 fbcd bl 802a86c <iprintf>
  86523. autoip_stop(netif);
  86524. dhcp->autoip_coop_state = DHCP_AUTOIP_COOP_STATE_OFF;
  86525. }
  86526. #endif /* LWIP_DHCP_AUTOIP_COOP */
  86527. /* ensure we start with short timeouts, even if already discovering */
  86528. dhcp->tries = 0;
  86529. 80230d2: 68fb ldr r3, [r7, #12]
  86530. 80230d4: 2200 movs r2, #0
  86531. 80230d6: 719a strb r2, [r3, #6]
  86532. dhcp_discover(netif);
  86533. 80230d8: 6878 ldr r0, [r7, #4]
  86534. 80230da: f000 f8af bl 802323c <dhcp_discover>
  86535. break;
  86536. 80230de: e002 b.n 80230e6 <dhcp_network_changed+0x66>
  86537. return;
  86538. 80230e0: bf00 nop
  86539. 80230e2: e000 b.n 80230e6 <dhcp_network_changed+0x66>
  86540. break;
  86541. 80230e4: bf00 nop
  86542. }
  86543. }
  86544. 80230e6: 3710 adds r7, #16
  86545. 80230e8: 46bd mov sp, r7
  86546. 80230ea: bd80 pop {r7, pc}
  86547. 80230ec: 08030e54 .word 0x08030e54
  86548. 80230f0: 08030fa0 .word 0x08030fa0
  86549. 80230f4: 08030eb4 .word 0x08030eb4
  86550. 080230f8 <dhcp_arp_reply>:
  86551. * @param netif the network interface on which the reply was received
  86552. * @param addr The IP address we received a reply from
  86553. */
  86554. void
  86555. dhcp_arp_reply(struct netif *netif, const ip4_addr_t *addr)
  86556. {
  86557. 80230f8: b580 push {r7, lr}
  86558. 80230fa: b084 sub sp, #16
  86559. 80230fc: af00 add r7, sp, #0
  86560. 80230fe: 6078 str r0, [r7, #4]
  86561. 8023100: 6039 str r1, [r7, #0]
  86562. struct dhcp *dhcp;
  86563. LWIP_ERROR("netif != NULL", (netif != NULL), return;);
  86564. 8023102: 687b ldr r3, [r7, #4]
  86565. 8023104: 2b00 cmp r3, #0
  86566. 8023106: d107 bne.n 8023118 <dhcp_arp_reply+0x20>
  86567. 8023108: 4b0e ldr r3, [pc, #56] @ (8023144 <dhcp_arp_reply+0x4c>)
  86568. 802310a: f240 328b movw r2, #907 @ 0x38b
  86569. 802310e: 490e ldr r1, [pc, #56] @ (8023148 <dhcp_arp_reply+0x50>)
  86570. 8023110: 480e ldr r0, [pc, #56] @ (802314c <dhcp_arp_reply+0x54>)
  86571. 8023112: f007 fbab bl 802a86c <iprintf>
  86572. 8023116: e012 b.n 802313e <dhcp_arp_reply+0x46>
  86573. dhcp = netif_dhcp_data(netif);
  86574. 8023118: 687b ldr r3, [r7, #4]
  86575. 802311a: 6a5b ldr r3, [r3, #36] @ 0x24
  86576. 802311c: 60fb str r3, [r7, #12]
  86577. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE, ("dhcp_arp_reply()\n"));
  86578. /* is a DHCP client doing an ARP check? */
  86579. if ((dhcp != NULL) && (dhcp->state == DHCP_STATE_CHECKING)) {
  86580. 802311e: 68fb ldr r3, [r7, #12]
  86581. 8023120: 2b00 cmp r3, #0
  86582. 8023122: d00c beq.n 802313e <dhcp_arp_reply+0x46>
  86583. 8023124: 68fb ldr r3, [r7, #12]
  86584. 8023126: 795b ldrb r3, [r3, #5]
  86585. 8023128: 2b08 cmp r3, #8
  86586. 802312a: d108 bne.n 802313e <dhcp_arp_reply+0x46>
  86587. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE | LWIP_DBG_STATE, ("dhcp_arp_reply(): CHECKING, arp reply for 0x%08"X32_F"\n",
  86588. ip4_addr_get_u32(addr)));
  86589. /* did a host respond with the address we
  86590. were offered by the DHCP server? */
  86591. if (ip4_addr_cmp(addr, &dhcp->offered_ip_addr)) {
  86592. 802312c: 683b ldr r3, [r7, #0]
  86593. 802312e: 681a ldr r2, [r3, #0]
  86594. 8023130: 68fb ldr r3, [r7, #12]
  86595. 8023132: 69db ldr r3, [r3, #28]
  86596. 8023134: 429a cmp r2, r3
  86597. 8023136: d102 bne.n 802313e <dhcp_arp_reply+0x46>
  86598. /* we will not accept the offered address */
  86599. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE | LWIP_DBG_STATE | LWIP_DBG_LEVEL_WARNING,
  86600. ("dhcp_arp_reply(): arp reply matched with offered address, declining\n"));
  86601. dhcp_decline(netif);
  86602. 8023138: 6878 ldr r0, [r7, #4]
  86603. 802313a: f000 f809 bl 8023150 <dhcp_decline>
  86604. }
  86605. }
  86606. }
  86607. 802313e: 3710 adds r7, #16
  86608. 8023140: 46bd mov sp, r7
  86609. 8023142: bd80 pop {r7, pc}
  86610. 8023144: 08030e54 .word 0x08030e54
  86611. 8023148: 08030f38 .word 0x08030f38
  86612. 802314c: 08030eb4 .word 0x08030eb4
  86613. 08023150 <dhcp_decline>:
  86614. *
  86615. * @param netif the netif under DHCP control
  86616. */
  86617. static err_t
  86618. dhcp_decline(struct netif *netif)
  86619. {
  86620. 8023150: b5b0 push {r4, r5, r7, lr}
  86621. 8023152: b08a sub sp, #40 @ 0x28
  86622. 8023154: af02 add r7, sp, #8
  86623. 8023156: 6078 str r0, [r7, #4]
  86624. struct dhcp *dhcp = netif_dhcp_data(netif);
  86625. 8023158: 687b ldr r3, [r7, #4]
  86626. 802315a: 6a5b ldr r3, [r3, #36] @ 0x24
  86627. 802315c: 61bb str r3, [r7, #24]
  86628. u16_t msecs;
  86629. struct pbuf *p_out;
  86630. u16_t options_out_len;
  86631. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE, ("dhcp_decline()\n"));
  86632. dhcp_set_state(dhcp, DHCP_STATE_BACKING_OFF);
  86633. 802315e: 210c movs r1, #12
  86634. 8023160: 69b8 ldr r0, [r7, #24]
  86635. 8023162: f000 fc78 bl 8023a56 <dhcp_set_state>
  86636. /* create and initialize the DHCP message header */
  86637. p_out = dhcp_create_msg(netif, dhcp, DHCP_DECLINE, &options_out_len);
  86638. 8023166: f107 030c add.w r3, r7, #12
  86639. 802316a: 2204 movs r2, #4
  86640. 802316c: 69b9 ldr r1, [r7, #24]
  86641. 802316e: 6878 ldr r0, [r7, #4]
  86642. 8023170: f001 f90a bl 8024388 <dhcp_create_msg>
  86643. 8023174: 6178 str r0, [r7, #20]
  86644. if (p_out != NULL) {
  86645. 8023176: 697b ldr r3, [r7, #20]
  86646. 8023178: 2b00 cmp r3, #0
  86647. 802317a: d035 beq.n 80231e8 <dhcp_decline+0x98>
  86648. struct dhcp_msg *msg_out = (struct dhcp_msg *)p_out->payload;
  86649. 802317c: 697b ldr r3, [r7, #20]
  86650. 802317e: 685b ldr r3, [r3, #4]
  86651. 8023180: 613b str r3, [r7, #16]
  86652. options_out_len = dhcp_option(options_out_len, msg_out->options, DHCP_OPTION_REQUESTED_IP, 4);
  86653. 8023182: 89b8 ldrh r0, [r7, #12]
  86654. 8023184: 693b ldr r3, [r7, #16]
  86655. 8023186: f103 01f0 add.w r1, r3, #240 @ 0xf0
  86656. 802318a: 2304 movs r3, #4
  86657. 802318c: 2232 movs r2, #50 @ 0x32
  86658. 802318e: f000 fc7d bl 8023a8c <dhcp_option>
  86659. 8023192: 4603 mov r3, r0
  86660. 8023194: 81bb strh r3, [r7, #12]
  86661. options_out_len = dhcp_option_long(options_out_len, msg_out->options, lwip_ntohl(ip4_addr_get_u32(&dhcp->offered_ip_addr)));
  86662. 8023196: 89bc ldrh r4, [r7, #12]
  86663. 8023198: 693b ldr r3, [r7, #16]
  86664. 802319a: f103 05f0 add.w r5, r3, #240 @ 0xf0
  86665. 802319e: 69bb ldr r3, [r7, #24]
  86666. 80231a0: 69db ldr r3, [r3, #28]
  86667. 80231a2: 4618 mov r0, r3
  86668. 80231a4: f7f6 fc1d bl 80199e2 <lwip_htonl>
  86669. 80231a8: 4603 mov r3, r0
  86670. 80231aa: 461a mov r2, r3
  86671. 80231ac: 4629 mov r1, r5
  86672. 80231ae: 4620 mov r0, r4
  86673. 80231b0: f000 fcf8 bl 8023ba4 <dhcp_option_long>
  86674. 80231b4: 4603 mov r3, r0
  86675. 80231b6: 81bb strh r3, [r7, #12]
  86676. LWIP_HOOK_DHCP_APPEND_OPTIONS(netif, dhcp, DHCP_STATE_BACKING_OFF, msg_out, DHCP_DECLINE, &options_out_len);
  86677. dhcp_option_trailer(options_out_len, msg_out->options, p_out);
  86678. 80231b8: 89b8 ldrh r0, [r7, #12]
  86679. 80231ba: 693b ldr r3, [r7, #16]
  86680. 80231bc: 33f0 adds r3, #240 @ 0xf0
  86681. 80231be: 697a ldr r2, [r7, #20]
  86682. 80231c0: 4619 mov r1, r3
  86683. 80231c2: f001 f9b7 bl 8024534 <dhcp_option_trailer>
  86684. /* per section 4.4.4, broadcast DECLINE messages */
  86685. result = udp_sendto_if_src(dhcp_pcb, p_out, IP_ADDR_BROADCAST, LWIP_IANA_PORT_DHCP_SERVER, netif, IP4_ADDR_ANY);
  86686. 80231c6: 4b19 ldr r3, [pc, #100] @ (802322c <dhcp_decline+0xdc>)
  86687. 80231c8: 6818 ldr r0, [r3, #0]
  86688. 80231ca: 4b19 ldr r3, [pc, #100] @ (8023230 <dhcp_decline+0xe0>)
  86689. 80231cc: 9301 str r3, [sp, #4]
  86690. 80231ce: 687b ldr r3, [r7, #4]
  86691. 80231d0: 9300 str r3, [sp, #0]
  86692. 80231d2: 2343 movs r3, #67 @ 0x43
  86693. 80231d4: 4a17 ldr r2, [pc, #92] @ (8023234 <dhcp_decline+0xe4>)
  86694. 80231d6: 6979 ldr r1, [r7, #20]
  86695. 80231d8: f7ff f88a bl 80222f0 <udp_sendto_if_src>
  86696. 80231dc: 4603 mov r3, r0
  86697. 80231de: 77fb strb r3, [r7, #31]
  86698. pbuf_free(p_out);
  86699. 80231e0: 6978 ldr r0, [r7, #20]
  86700. 80231e2: f7f8 f8cb bl 801b37c <pbuf_free>
  86701. 80231e6: e001 b.n 80231ec <dhcp_decline+0x9c>
  86702. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE | LWIP_DBG_STATE, ("dhcp_decline: BACKING OFF\n"));
  86703. } else {
  86704. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE | LWIP_DBG_LEVEL_SERIOUS,
  86705. ("dhcp_decline: could not allocate DHCP request\n"));
  86706. result = ERR_MEM;
  86707. 80231e8: 23ff movs r3, #255 @ 0xff
  86708. 80231ea: 77fb strb r3, [r7, #31]
  86709. }
  86710. if (dhcp->tries < 255) {
  86711. 80231ec: 69bb ldr r3, [r7, #24]
  86712. 80231ee: 799b ldrb r3, [r3, #6]
  86713. 80231f0: 2bff cmp r3, #255 @ 0xff
  86714. 80231f2: d005 beq.n 8023200 <dhcp_decline+0xb0>
  86715. dhcp->tries++;
  86716. 80231f4: 69bb ldr r3, [r7, #24]
  86717. 80231f6: 799b ldrb r3, [r3, #6]
  86718. 80231f8: 3301 adds r3, #1
  86719. 80231fa: b2da uxtb r2, r3
  86720. 80231fc: 69bb ldr r3, [r7, #24]
  86721. 80231fe: 719a strb r2, [r3, #6]
  86722. }
  86723. msecs = 10 * 1000;
  86724. 8023200: f242 7310 movw r3, #10000 @ 0x2710
  86725. 8023204: 81fb strh r3, [r7, #14]
  86726. dhcp->request_timeout = (u16_t)((msecs + DHCP_FINE_TIMER_MSECS - 1) / DHCP_FINE_TIMER_MSECS);
  86727. 8023206: 89fb ldrh r3, [r7, #14]
  86728. 8023208: f203 13f3 addw r3, r3, #499 @ 0x1f3
  86729. 802320c: 4a0a ldr r2, [pc, #40] @ (8023238 <dhcp_decline+0xe8>)
  86730. 802320e: fb82 1203 smull r1, r2, r2, r3
  86731. 8023212: 1152 asrs r2, r2, #5
  86732. 8023214: 17db asrs r3, r3, #31
  86733. 8023216: 1ad3 subs r3, r2, r3
  86734. 8023218: b29a uxth r2, r3
  86735. 802321a: 69bb ldr r3, [r7, #24]
  86736. 802321c: 811a strh r2, [r3, #8]
  86737. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE, ("dhcp_decline(): set request timeout %"U16_F" msecs\n", msecs));
  86738. return result;
  86739. 802321e: f997 301f ldrsb.w r3, [r7, #31]
  86740. }
  86741. 8023222: 4618 mov r0, r3
  86742. 8023224: 3720 adds r7, #32
  86743. 8023226: 46bd mov sp, r7
  86744. 8023228: bdb0 pop {r4, r5, r7, pc}
  86745. 802322a: bf00 nop
  86746. 802322c: 2402aff4 .word 0x2402aff4
  86747. 8023230: 08031c78 .word 0x08031c78
  86748. 8023234: 08031c7c .word 0x08031c7c
  86749. 8023238: 10624dd3 .word 0x10624dd3
  86750. 0802323c <dhcp_discover>:
  86751. *
  86752. * @param netif the netif under DHCP control
  86753. */
  86754. static err_t
  86755. dhcp_discover(struct netif *netif)
  86756. {
  86757. 802323c: b580 push {r7, lr}
  86758. 802323e: b08a sub sp, #40 @ 0x28
  86759. 8023240: af02 add r7, sp, #8
  86760. 8023242: 6078 str r0, [r7, #4]
  86761. struct dhcp *dhcp = netif_dhcp_data(netif);
  86762. 8023244: 687b ldr r3, [r7, #4]
  86763. 8023246: 6a5b ldr r3, [r3, #36] @ 0x24
  86764. 8023248: 61bb str r3, [r7, #24]
  86765. err_t result = ERR_OK;
  86766. 802324a: 2300 movs r3, #0
  86767. 802324c: 75fb strb r3, [r7, #23]
  86768. struct pbuf *p_out;
  86769. u16_t options_out_len;
  86770. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE, ("dhcp_discover()\n"));
  86771. ip4_addr_set_any(&dhcp->offered_ip_addr);
  86772. 802324e: 69bb ldr r3, [r7, #24]
  86773. 8023250: 2200 movs r2, #0
  86774. 8023252: 61da str r2, [r3, #28]
  86775. dhcp_set_state(dhcp, DHCP_STATE_SELECTING);
  86776. 8023254: 2106 movs r1, #6
  86777. 8023256: 69b8 ldr r0, [r7, #24]
  86778. 8023258: f000 fbfd bl 8023a56 <dhcp_set_state>
  86779. /* create and initialize the DHCP message header */
  86780. p_out = dhcp_create_msg(netif, dhcp, DHCP_DISCOVER, &options_out_len);
  86781. 802325c: f107 0308 add.w r3, r7, #8
  86782. 8023260: 2201 movs r2, #1
  86783. 8023262: 69b9 ldr r1, [r7, #24]
  86784. 8023264: 6878 ldr r0, [r7, #4]
  86785. 8023266: f001 f88f bl 8024388 <dhcp_create_msg>
  86786. 802326a: 6138 str r0, [r7, #16]
  86787. if (p_out != NULL) {
  86788. 802326c: 693b ldr r3, [r7, #16]
  86789. 802326e: 2b00 cmp r3, #0
  86790. 8023270: d04b beq.n 802330a <dhcp_discover+0xce>
  86791. struct dhcp_msg *msg_out = (struct dhcp_msg *)p_out->payload;
  86792. 8023272: 693b ldr r3, [r7, #16]
  86793. 8023274: 685b ldr r3, [r3, #4]
  86794. 8023276: 60fb str r3, [r7, #12]
  86795. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE, ("dhcp_discover: making request\n"));
  86796. options_out_len = dhcp_option(options_out_len, msg_out->options, DHCP_OPTION_MAX_MSG_SIZE, DHCP_OPTION_MAX_MSG_SIZE_LEN);
  86797. 8023278: 8938 ldrh r0, [r7, #8]
  86798. 802327a: 68fb ldr r3, [r7, #12]
  86799. 802327c: f103 01f0 add.w r1, r3, #240 @ 0xf0
  86800. 8023280: 2302 movs r3, #2
  86801. 8023282: 2239 movs r2, #57 @ 0x39
  86802. 8023284: f000 fc02 bl 8023a8c <dhcp_option>
  86803. 8023288: 4603 mov r3, r0
  86804. 802328a: 813b strh r3, [r7, #8]
  86805. options_out_len = dhcp_option_short(options_out_len, msg_out->options, DHCP_MAX_MSG_LEN(netif));
  86806. 802328c: 8938 ldrh r0, [r7, #8]
  86807. 802328e: 68fb ldr r3, [r7, #12]
  86808. 8023290: f103 01f0 add.w r1, r3, #240 @ 0xf0
  86809. 8023294: 687b ldr r3, [r7, #4]
  86810. 8023296: 8d1b ldrh r3, [r3, #40] @ 0x28
  86811. 8023298: 461a mov r2, r3
  86812. 802329a: f000 fc51 bl 8023b40 <dhcp_option_short>
  86813. 802329e: 4603 mov r3, r0
  86814. 80232a0: 813b strh r3, [r7, #8]
  86815. options_out_len = dhcp_option(options_out_len, msg_out->options, DHCP_OPTION_PARAMETER_REQUEST_LIST, LWIP_ARRAYSIZE(dhcp_discover_request_options));
  86816. 80232a2: 8938 ldrh r0, [r7, #8]
  86817. 80232a4: 68fb ldr r3, [r7, #12]
  86818. 80232a6: f103 01f0 add.w r1, r3, #240 @ 0xf0
  86819. 80232aa: 2303 movs r3, #3
  86820. 80232ac: 2237 movs r2, #55 @ 0x37
  86821. 80232ae: f000 fbed bl 8023a8c <dhcp_option>
  86822. 80232b2: 4603 mov r3, r0
  86823. 80232b4: 813b strh r3, [r7, #8]
  86824. for (i = 0; i < LWIP_ARRAYSIZE(dhcp_discover_request_options); i++) {
  86825. 80232b6: 2300 movs r3, #0
  86826. 80232b8: 77fb strb r3, [r7, #31]
  86827. 80232ba: e00e b.n 80232da <dhcp_discover+0x9e>
  86828. options_out_len = dhcp_option_byte(options_out_len, msg_out->options, dhcp_discover_request_options[i]);
  86829. 80232bc: 8938 ldrh r0, [r7, #8]
  86830. 80232be: 68fb ldr r3, [r7, #12]
  86831. 80232c0: f103 01f0 add.w r1, r3, #240 @ 0xf0
  86832. 80232c4: 7ffb ldrb r3, [r7, #31]
  86833. 80232c6: 4a29 ldr r2, [pc, #164] @ (802336c <dhcp_discover+0x130>)
  86834. 80232c8: 5cd3 ldrb r3, [r2, r3]
  86835. 80232ca: 461a mov r2, r3
  86836. 80232cc: f000 fc12 bl 8023af4 <dhcp_option_byte>
  86837. 80232d0: 4603 mov r3, r0
  86838. 80232d2: 813b strh r3, [r7, #8]
  86839. for (i = 0; i < LWIP_ARRAYSIZE(dhcp_discover_request_options); i++) {
  86840. 80232d4: 7ffb ldrb r3, [r7, #31]
  86841. 80232d6: 3301 adds r3, #1
  86842. 80232d8: 77fb strb r3, [r7, #31]
  86843. 80232da: 7ffb ldrb r3, [r7, #31]
  86844. 80232dc: 2b02 cmp r3, #2
  86845. 80232de: d9ed bls.n 80232bc <dhcp_discover+0x80>
  86846. }
  86847. LWIP_HOOK_DHCP_APPEND_OPTIONS(netif, dhcp, DHCP_STATE_SELECTING, msg_out, DHCP_DISCOVER, &options_out_len);
  86848. dhcp_option_trailer(options_out_len, msg_out->options, p_out);
  86849. 80232e0: 8938 ldrh r0, [r7, #8]
  86850. 80232e2: 68fb ldr r3, [r7, #12]
  86851. 80232e4: 33f0 adds r3, #240 @ 0xf0
  86852. 80232e6: 693a ldr r2, [r7, #16]
  86853. 80232e8: 4619 mov r1, r3
  86854. 80232ea: f001 f923 bl 8024534 <dhcp_option_trailer>
  86855. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE, ("dhcp_discover: sendto(DISCOVER, IP_ADDR_BROADCAST, LWIP_IANA_PORT_DHCP_SERVER)\n"));
  86856. udp_sendto_if_src(dhcp_pcb, p_out, IP_ADDR_BROADCAST, LWIP_IANA_PORT_DHCP_SERVER, netif, IP4_ADDR_ANY);
  86857. 80232ee: 4b20 ldr r3, [pc, #128] @ (8023370 <dhcp_discover+0x134>)
  86858. 80232f0: 6818 ldr r0, [r3, #0]
  86859. 80232f2: 4b20 ldr r3, [pc, #128] @ (8023374 <dhcp_discover+0x138>)
  86860. 80232f4: 9301 str r3, [sp, #4]
  86861. 80232f6: 687b ldr r3, [r7, #4]
  86862. 80232f8: 9300 str r3, [sp, #0]
  86863. 80232fa: 2343 movs r3, #67 @ 0x43
  86864. 80232fc: 4a1e ldr r2, [pc, #120] @ (8023378 <dhcp_discover+0x13c>)
  86865. 80232fe: 6939 ldr r1, [r7, #16]
  86866. 8023300: f7fe fff6 bl 80222f0 <udp_sendto_if_src>
  86867. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE, ("dhcp_discover: deleting()ing\n"));
  86868. pbuf_free(p_out);
  86869. 8023304: 6938 ldr r0, [r7, #16]
  86870. 8023306: f7f8 f839 bl 801b37c <pbuf_free>
  86871. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE | LWIP_DBG_STATE, ("dhcp_discover: SELECTING\n"));
  86872. } else {
  86873. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE | LWIP_DBG_LEVEL_SERIOUS, ("dhcp_discover: could not allocate DHCP request\n"));
  86874. }
  86875. if (dhcp->tries < 255) {
  86876. 802330a: 69bb ldr r3, [r7, #24]
  86877. 802330c: 799b ldrb r3, [r3, #6]
  86878. 802330e: 2bff cmp r3, #255 @ 0xff
  86879. 8023310: d005 beq.n 802331e <dhcp_discover+0xe2>
  86880. dhcp->tries++;
  86881. 8023312: 69bb ldr r3, [r7, #24]
  86882. 8023314: 799b ldrb r3, [r3, #6]
  86883. 8023316: 3301 adds r3, #1
  86884. 8023318: b2da uxtb r2, r3
  86885. 802331a: 69bb ldr r3, [r7, #24]
  86886. 802331c: 719a strb r2, [r3, #6]
  86887. if (dhcp->tries >= LWIP_DHCP_AUTOIP_COOP_TRIES && dhcp->autoip_coop_state == DHCP_AUTOIP_COOP_STATE_OFF) {
  86888. dhcp->autoip_coop_state = DHCP_AUTOIP_COOP_STATE_ON;
  86889. autoip_start(netif);
  86890. }
  86891. #endif /* LWIP_DHCP_AUTOIP_COOP */
  86892. msecs = (u16_t)((dhcp->tries < 6 ? 1 << dhcp->tries : 60) * 1000);
  86893. 802331e: 69bb ldr r3, [r7, #24]
  86894. 8023320: 799b ldrb r3, [r3, #6]
  86895. 8023322: 2b05 cmp r3, #5
  86896. 8023324: d80d bhi.n 8023342 <dhcp_discover+0x106>
  86897. 8023326: 69bb ldr r3, [r7, #24]
  86898. 8023328: 799b ldrb r3, [r3, #6]
  86899. 802332a: 461a mov r2, r3
  86900. 802332c: 2301 movs r3, #1
  86901. 802332e: 4093 lsls r3, r2
  86902. 8023330: b29b uxth r3, r3
  86903. 8023332: 461a mov r2, r3
  86904. 8023334: 0152 lsls r2, r2, #5
  86905. 8023336: 1ad2 subs r2, r2, r3
  86906. 8023338: 0092 lsls r2, r2, #2
  86907. 802333a: 4413 add r3, r2
  86908. 802333c: 00db lsls r3, r3, #3
  86909. 802333e: b29b uxth r3, r3
  86910. 8023340: e001 b.n 8023346 <dhcp_discover+0x10a>
  86911. 8023342: f64e 2360 movw r3, #60000 @ 0xea60
  86912. 8023346: 817b strh r3, [r7, #10]
  86913. dhcp->request_timeout = (u16_t)((msecs + DHCP_FINE_TIMER_MSECS - 1) / DHCP_FINE_TIMER_MSECS);
  86914. 8023348: 897b ldrh r3, [r7, #10]
  86915. 802334a: f203 13f3 addw r3, r3, #499 @ 0x1f3
  86916. 802334e: 4a0b ldr r2, [pc, #44] @ (802337c <dhcp_discover+0x140>)
  86917. 8023350: fb82 1203 smull r1, r2, r2, r3
  86918. 8023354: 1152 asrs r2, r2, #5
  86919. 8023356: 17db asrs r3, r3, #31
  86920. 8023358: 1ad3 subs r3, r2, r3
  86921. 802335a: b29a uxth r2, r3
  86922. 802335c: 69bb ldr r3, [r7, #24]
  86923. 802335e: 811a strh r2, [r3, #8]
  86924. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE | LWIP_DBG_STATE, ("dhcp_discover(): set request timeout %"U16_F" msecs\n", msecs));
  86925. return result;
  86926. 8023360: f997 3017 ldrsb.w r3, [r7, #23]
  86927. }
  86928. 8023364: 4618 mov r0, r3
  86929. 8023366: 3720 adds r7, #32
  86930. 8023368: 46bd mov sp, r7
  86931. 802336a: bd80 pop {r7, pc}
  86932. 802336c: 24000058 .word 0x24000058
  86933. 8023370: 2402aff4 .word 0x2402aff4
  86934. 8023374: 08031c78 .word 0x08031c78
  86935. 8023378: 08031c7c .word 0x08031c7c
  86936. 802337c: 10624dd3 .word 0x10624dd3
  86937. 08023380 <dhcp_bind>:
  86938. *
  86939. * @param netif network interface to bind to the offered address
  86940. */
  86941. static void
  86942. dhcp_bind(struct netif *netif)
  86943. {
  86944. 8023380: b580 push {r7, lr}
  86945. 8023382: b088 sub sp, #32
  86946. 8023384: af00 add r7, sp, #0
  86947. 8023386: 6078 str r0, [r7, #4]
  86948. u32_t timeout;
  86949. struct dhcp *dhcp;
  86950. ip4_addr_t sn_mask, gw_addr;
  86951. LWIP_ERROR("dhcp_bind: netif != NULL", (netif != NULL), return;);
  86952. 8023388: 687b ldr r3, [r7, #4]
  86953. 802338a: 2b00 cmp r3, #0
  86954. 802338c: d107 bne.n 802339e <dhcp_bind+0x1e>
  86955. 802338e: 4b64 ldr r3, [pc, #400] @ (8023520 <dhcp_bind+0x1a0>)
  86956. 8023390: f240 4215 movw r2, #1045 @ 0x415
  86957. 8023394: 4963 ldr r1, [pc, #396] @ (8023524 <dhcp_bind+0x1a4>)
  86958. 8023396: 4864 ldr r0, [pc, #400] @ (8023528 <dhcp_bind+0x1a8>)
  86959. 8023398: f007 fa68 bl 802a86c <iprintf>
  86960. 802339c: e0bc b.n 8023518 <dhcp_bind+0x198>
  86961. dhcp = netif_dhcp_data(netif);
  86962. 802339e: 687b ldr r3, [r7, #4]
  86963. 80233a0: 6a5b ldr r3, [r3, #36] @ 0x24
  86964. 80233a2: 61fb str r3, [r7, #28]
  86965. LWIP_ERROR("dhcp_bind: dhcp != NULL", (dhcp != NULL), return;);
  86966. 80233a4: 69fb ldr r3, [r7, #28]
  86967. 80233a6: 2b00 cmp r3, #0
  86968. 80233a8: d107 bne.n 80233ba <dhcp_bind+0x3a>
  86969. 80233aa: 4b5d ldr r3, [pc, #372] @ (8023520 <dhcp_bind+0x1a0>)
  86970. 80233ac: f240 4217 movw r2, #1047 @ 0x417
  86971. 80233b0: 495e ldr r1, [pc, #376] @ (802352c <dhcp_bind+0x1ac>)
  86972. 80233b2: 485d ldr r0, [pc, #372] @ (8023528 <dhcp_bind+0x1a8>)
  86973. 80233b4: f007 fa5a bl 802a86c <iprintf>
  86974. 80233b8: e0ae b.n 8023518 <dhcp_bind+0x198>
  86975. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE, ("dhcp_bind(netif=%p) %c%c%"U16_F"\n", (void *)netif, netif->name[0], netif->name[1], (u16_t)netif->num));
  86976. /* reset time used of lease */
  86977. dhcp->lease_used = 0;
  86978. 80233ba: 69fb ldr r3, [r7, #28]
  86979. 80233bc: 2200 movs r2, #0
  86980. 80233be: 825a strh r2, [r3, #18]
  86981. if (dhcp->offered_t0_lease != 0xffffffffUL) {
  86982. 80233c0: 69fb ldr r3, [r7, #28]
  86983. 80233c2: 6a9b ldr r3, [r3, #40] @ 0x28
  86984. 80233c4: f1b3 3fff cmp.w r3, #4294967295 @ 0xffffffff
  86985. 80233c8: d019 beq.n 80233fe <dhcp_bind+0x7e>
  86986. /* set renewal period timer */
  86987. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE, ("dhcp_bind(): t0 renewal timer %"U32_F" secs\n", dhcp->offered_t0_lease));
  86988. timeout = (dhcp->offered_t0_lease + DHCP_COARSE_TIMER_SECS / 2) / DHCP_COARSE_TIMER_SECS;
  86989. 80233ca: 69fb ldr r3, [r7, #28]
  86990. 80233cc: 6a9b ldr r3, [r3, #40] @ 0x28
  86991. 80233ce: 331e adds r3, #30
  86992. 80233d0: 4a57 ldr r2, [pc, #348] @ (8023530 <dhcp_bind+0x1b0>)
  86993. 80233d2: fba2 2303 umull r2, r3, r2, r3
  86994. 80233d6: 095b lsrs r3, r3, #5
  86995. 80233d8: 61bb str r3, [r7, #24]
  86996. if (timeout > 0xffff) {
  86997. 80233da: 69bb ldr r3, [r7, #24]
  86998. 80233dc: f5b3 3f80 cmp.w r3, #65536 @ 0x10000
  86999. 80233e0: d302 bcc.n 80233e8 <dhcp_bind+0x68>
  87000. timeout = 0xffff;
  87001. 80233e2: f64f 73ff movw r3, #65535 @ 0xffff
  87002. 80233e6: 61bb str r3, [r7, #24]
  87003. }
  87004. dhcp->t0_timeout = (u16_t)timeout;
  87005. 80233e8: 69bb ldr r3, [r7, #24]
  87006. 80233ea: b29a uxth r2, r3
  87007. 80233ec: 69fb ldr r3, [r7, #28]
  87008. 80233ee: 829a strh r2, [r3, #20]
  87009. if (dhcp->t0_timeout == 0) {
  87010. 80233f0: 69fb ldr r3, [r7, #28]
  87011. 80233f2: 8a9b ldrh r3, [r3, #20]
  87012. 80233f4: 2b00 cmp r3, #0
  87013. 80233f6: d102 bne.n 80233fe <dhcp_bind+0x7e>
  87014. dhcp->t0_timeout = 1;
  87015. 80233f8: 69fb ldr r3, [r7, #28]
  87016. 80233fa: 2201 movs r2, #1
  87017. 80233fc: 829a strh r2, [r3, #20]
  87018. }
  87019. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE | LWIP_DBG_STATE, ("dhcp_bind(): set request timeout %"U32_F" msecs\n", dhcp->offered_t0_lease * 1000));
  87020. }
  87021. /* temporary DHCP lease? */
  87022. if (dhcp->offered_t1_renew != 0xffffffffUL) {
  87023. 80233fe: 69fb ldr r3, [r7, #28]
  87024. 8023400: 6adb ldr r3, [r3, #44] @ 0x2c
  87025. 8023402: f1b3 3fff cmp.w r3, #4294967295 @ 0xffffffff
  87026. 8023406: d01d beq.n 8023444 <dhcp_bind+0xc4>
  87027. /* set renewal period timer */
  87028. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE, ("dhcp_bind(): t1 renewal timer %"U32_F" secs\n", dhcp->offered_t1_renew));
  87029. timeout = (dhcp->offered_t1_renew + DHCP_COARSE_TIMER_SECS / 2) / DHCP_COARSE_TIMER_SECS;
  87030. 8023408: 69fb ldr r3, [r7, #28]
  87031. 802340a: 6adb ldr r3, [r3, #44] @ 0x2c
  87032. 802340c: 331e adds r3, #30
  87033. 802340e: 4a48 ldr r2, [pc, #288] @ (8023530 <dhcp_bind+0x1b0>)
  87034. 8023410: fba2 2303 umull r2, r3, r2, r3
  87035. 8023414: 095b lsrs r3, r3, #5
  87036. 8023416: 61bb str r3, [r7, #24]
  87037. if (timeout > 0xffff) {
  87038. 8023418: 69bb ldr r3, [r7, #24]
  87039. 802341a: f5b3 3f80 cmp.w r3, #65536 @ 0x10000
  87040. 802341e: d302 bcc.n 8023426 <dhcp_bind+0xa6>
  87041. timeout = 0xffff;
  87042. 8023420: f64f 73ff movw r3, #65535 @ 0xffff
  87043. 8023424: 61bb str r3, [r7, #24]
  87044. }
  87045. dhcp->t1_timeout = (u16_t)timeout;
  87046. 8023426: 69bb ldr r3, [r7, #24]
  87047. 8023428: b29a uxth r2, r3
  87048. 802342a: 69fb ldr r3, [r7, #28]
  87049. 802342c: 815a strh r2, [r3, #10]
  87050. if (dhcp->t1_timeout == 0) {
  87051. 802342e: 69fb ldr r3, [r7, #28]
  87052. 8023430: 895b ldrh r3, [r3, #10]
  87053. 8023432: 2b00 cmp r3, #0
  87054. 8023434: d102 bne.n 802343c <dhcp_bind+0xbc>
  87055. dhcp->t1_timeout = 1;
  87056. 8023436: 69fb ldr r3, [r7, #28]
  87057. 8023438: 2201 movs r2, #1
  87058. 802343a: 815a strh r2, [r3, #10]
  87059. }
  87060. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE | LWIP_DBG_STATE, ("dhcp_bind(): set request timeout %"U32_F" msecs\n", dhcp->offered_t1_renew * 1000));
  87061. dhcp->t1_renew_time = dhcp->t1_timeout;
  87062. 802343c: 69fb ldr r3, [r7, #28]
  87063. 802343e: 895a ldrh r2, [r3, #10]
  87064. 8023440: 69fb ldr r3, [r7, #28]
  87065. 8023442: 81da strh r2, [r3, #14]
  87066. }
  87067. /* set renewal period timer */
  87068. if (dhcp->offered_t2_rebind != 0xffffffffUL) {
  87069. 8023444: 69fb ldr r3, [r7, #28]
  87070. 8023446: 6b1b ldr r3, [r3, #48] @ 0x30
  87071. 8023448: f1b3 3fff cmp.w r3, #4294967295 @ 0xffffffff
  87072. 802344c: d01d beq.n 802348a <dhcp_bind+0x10a>
  87073. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE, ("dhcp_bind(): t2 rebind timer %"U32_F" secs\n", dhcp->offered_t2_rebind));
  87074. timeout = (dhcp->offered_t2_rebind + DHCP_COARSE_TIMER_SECS / 2) / DHCP_COARSE_TIMER_SECS;
  87075. 802344e: 69fb ldr r3, [r7, #28]
  87076. 8023450: 6b1b ldr r3, [r3, #48] @ 0x30
  87077. 8023452: 331e adds r3, #30
  87078. 8023454: 4a36 ldr r2, [pc, #216] @ (8023530 <dhcp_bind+0x1b0>)
  87079. 8023456: fba2 2303 umull r2, r3, r2, r3
  87080. 802345a: 095b lsrs r3, r3, #5
  87081. 802345c: 61bb str r3, [r7, #24]
  87082. if (timeout > 0xffff) {
  87083. 802345e: 69bb ldr r3, [r7, #24]
  87084. 8023460: f5b3 3f80 cmp.w r3, #65536 @ 0x10000
  87085. 8023464: d302 bcc.n 802346c <dhcp_bind+0xec>
  87086. timeout = 0xffff;
  87087. 8023466: f64f 73ff movw r3, #65535 @ 0xffff
  87088. 802346a: 61bb str r3, [r7, #24]
  87089. }
  87090. dhcp->t2_timeout = (u16_t)timeout;
  87091. 802346c: 69bb ldr r3, [r7, #24]
  87092. 802346e: b29a uxth r2, r3
  87093. 8023470: 69fb ldr r3, [r7, #28]
  87094. 8023472: 819a strh r2, [r3, #12]
  87095. if (dhcp->t2_timeout == 0) {
  87096. 8023474: 69fb ldr r3, [r7, #28]
  87097. 8023476: 899b ldrh r3, [r3, #12]
  87098. 8023478: 2b00 cmp r3, #0
  87099. 802347a: d102 bne.n 8023482 <dhcp_bind+0x102>
  87100. dhcp->t2_timeout = 1;
  87101. 802347c: 69fb ldr r3, [r7, #28]
  87102. 802347e: 2201 movs r2, #1
  87103. 8023480: 819a strh r2, [r3, #12]
  87104. }
  87105. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE | LWIP_DBG_STATE, ("dhcp_bind(): set request timeout %"U32_F" msecs\n", dhcp->offered_t2_rebind * 1000));
  87106. dhcp->t2_rebind_time = dhcp->t2_timeout;
  87107. 8023482: 69fb ldr r3, [r7, #28]
  87108. 8023484: 899a ldrh r2, [r3, #12]
  87109. 8023486: 69fb ldr r3, [r7, #28]
  87110. 8023488: 821a strh r2, [r3, #16]
  87111. }
  87112. /* If we have sub 1 minute lease, t2 and t1 will kick in at the same time. */
  87113. if ((dhcp->t1_timeout >= dhcp->t2_timeout) && (dhcp->t2_timeout > 0)) {
  87114. 802348a: 69fb ldr r3, [r7, #28]
  87115. 802348c: 895a ldrh r2, [r3, #10]
  87116. 802348e: 69fb ldr r3, [r7, #28]
  87117. 8023490: 899b ldrh r3, [r3, #12]
  87118. 8023492: 429a cmp r2, r3
  87119. 8023494: d306 bcc.n 80234a4 <dhcp_bind+0x124>
  87120. 8023496: 69fb ldr r3, [r7, #28]
  87121. 8023498: 899b ldrh r3, [r3, #12]
  87122. 802349a: 2b00 cmp r3, #0
  87123. 802349c: d002 beq.n 80234a4 <dhcp_bind+0x124>
  87124. dhcp->t1_timeout = 0;
  87125. 802349e: 69fb ldr r3, [r7, #28]
  87126. 80234a0: 2200 movs r2, #0
  87127. 80234a2: 815a strh r2, [r3, #10]
  87128. }
  87129. if (dhcp->subnet_mask_given) {
  87130. 80234a4: 69fb ldr r3, [r7, #28]
  87131. 80234a6: 79db ldrb r3, [r3, #7]
  87132. 80234a8: 2b00 cmp r3, #0
  87133. 80234aa: d003 beq.n 80234b4 <dhcp_bind+0x134>
  87134. /* copy offered network mask */
  87135. ip4_addr_copy(sn_mask, dhcp->offered_sn_mask);
  87136. 80234ac: 69fb ldr r3, [r7, #28]
  87137. 80234ae: 6a1b ldr r3, [r3, #32]
  87138. 80234b0: 613b str r3, [r7, #16]
  87139. 80234b2: e014 b.n 80234de <dhcp_bind+0x15e>
  87140. } else {
  87141. /* subnet mask not given, choose a safe subnet mask given the network class */
  87142. u8_t first_octet = ip4_addr1(&dhcp->offered_ip_addr);
  87143. 80234b4: 69fb ldr r3, [r7, #28]
  87144. 80234b6: 331c adds r3, #28
  87145. 80234b8: 781b ldrb r3, [r3, #0]
  87146. 80234ba: 75fb strb r3, [r7, #23]
  87147. if (first_octet <= 127) {
  87148. 80234bc: f997 3017 ldrsb.w r3, [r7, #23]
  87149. 80234c0: 2b00 cmp r3, #0
  87150. 80234c2: db02 blt.n 80234ca <dhcp_bind+0x14a>
  87151. ip4_addr_set_u32(&sn_mask, PP_HTONL(0xff000000UL));
  87152. 80234c4: 23ff movs r3, #255 @ 0xff
  87153. 80234c6: 613b str r3, [r7, #16]
  87154. 80234c8: e009 b.n 80234de <dhcp_bind+0x15e>
  87155. } else if (first_octet >= 192) {
  87156. 80234ca: 7dfb ldrb r3, [r7, #23]
  87157. 80234cc: 2bbf cmp r3, #191 @ 0xbf
  87158. 80234ce: d903 bls.n 80234d8 <dhcp_bind+0x158>
  87159. ip4_addr_set_u32(&sn_mask, PP_HTONL(0xffffff00UL));
  87160. 80234d0: f06f 437f mvn.w r3, #4278190080 @ 0xff000000
  87161. 80234d4: 613b str r3, [r7, #16]
  87162. 80234d6: e002 b.n 80234de <dhcp_bind+0x15e>
  87163. } else {
  87164. ip4_addr_set_u32(&sn_mask, PP_HTONL(0xffff0000UL));
  87165. 80234d8: f64f 73ff movw r3, #65535 @ 0xffff
  87166. 80234dc: 613b str r3, [r7, #16]
  87167. }
  87168. }
  87169. ip4_addr_copy(gw_addr, dhcp->offered_gw_addr);
  87170. 80234de: 69fb ldr r3, [r7, #28]
  87171. 80234e0: 6a5b ldr r3, [r3, #36] @ 0x24
  87172. 80234e2: 60fb str r3, [r7, #12]
  87173. /* gateway address not given? */
  87174. if (ip4_addr_isany_val(gw_addr)) {
  87175. 80234e4: 68fb ldr r3, [r7, #12]
  87176. 80234e6: 2b00 cmp r3, #0
  87177. 80234e8: d108 bne.n 80234fc <dhcp_bind+0x17c>
  87178. /* copy network address */
  87179. ip4_addr_get_network(&gw_addr, &dhcp->offered_ip_addr, &sn_mask);
  87180. 80234ea: 69fb ldr r3, [r7, #28]
  87181. 80234ec: 69da ldr r2, [r3, #28]
  87182. 80234ee: 693b ldr r3, [r7, #16]
  87183. 80234f0: 4013 ands r3, r2
  87184. 80234f2: 60fb str r3, [r7, #12]
  87185. /* use first host address on network as gateway */
  87186. ip4_addr_set_u32(&gw_addr, ip4_addr_get_u32(&gw_addr) | PP_HTONL(0x00000001UL));
  87187. 80234f4: 68fb ldr r3, [r7, #12]
  87188. 80234f6: f043 7380 orr.w r3, r3, #16777216 @ 0x1000000
  87189. 80234fa: 60fb str r3, [r7, #12]
  87190. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_STATE, ("dhcp_bind(): IP: 0x%08"X32_F" SN: 0x%08"X32_F" GW: 0x%08"X32_F"\n",
  87191. ip4_addr_get_u32(&dhcp->offered_ip_addr), ip4_addr_get_u32(&sn_mask), ip4_addr_get_u32(&gw_addr)));
  87192. /* netif is now bound to DHCP leased address - set this before assigning the address
  87193. to ensure the callback can use dhcp_supplied_address() */
  87194. dhcp_set_state(dhcp, DHCP_STATE_BOUND);
  87195. 80234fc: 210a movs r1, #10
  87196. 80234fe: 69f8 ldr r0, [r7, #28]
  87197. 8023500: f000 faa9 bl 8023a56 <dhcp_set_state>
  87198. netif_set_addr(netif, &dhcp->offered_ip_addr, &sn_mask, &gw_addr);
  87199. 8023504: 69fb ldr r3, [r7, #28]
  87200. 8023506: f103 011c add.w r1, r3, #28
  87201. 802350a: f107 030c add.w r3, r7, #12
  87202. 802350e: f107 0210 add.w r2, r7, #16
  87203. 8023512: 6878 ldr r0, [r7, #4]
  87204. 8023514: f7f7 f9e8 bl 801a8e8 <netif_set_addr>
  87205. /* interface is used by routing now that an address is set */
  87206. }
  87207. 8023518: 3720 adds r7, #32
  87208. 802351a: 46bd mov sp, r7
  87209. 802351c: bd80 pop {r7, pc}
  87210. 802351e: bf00 nop
  87211. 8023520: 08030e54 .word 0x08030e54
  87212. 8023524: 08030fb4 .word 0x08030fb4
  87213. 8023528: 08030eb4 .word 0x08030eb4
  87214. 802352c: 08030fd0 .word 0x08030fd0
  87215. 8023530: 88888889 .word 0x88888889
  87216. 08023534 <dhcp_renew>:
  87217. *
  87218. * @param netif network interface which must renew its lease
  87219. */
  87220. err_t
  87221. dhcp_renew(struct netif *netif)
  87222. {
  87223. 8023534: b580 push {r7, lr}
  87224. 8023536: b08a sub sp, #40 @ 0x28
  87225. 8023538: af02 add r7, sp, #8
  87226. 802353a: 6078 str r0, [r7, #4]
  87227. struct dhcp *dhcp = netif_dhcp_data(netif);
  87228. 802353c: 687b ldr r3, [r7, #4]
  87229. 802353e: 6a5b ldr r3, [r3, #36] @ 0x24
  87230. 8023540: 61bb str r3, [r7, #24]
  87231. u16_t msecs;
  87232. u8_t i;
  87233. struct pbuf *p_out;
  87234. u16_t options_out_len;
  87235. LWIP_ASSERT_CORE_LOCKED();
  87236. 8023542: f7ed fd6b bl 801101c <sys_check_core_locking>
  87237. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE, ("dhcp_renew()\n"));
  87238. dhcp_set_state(dhcp, DHCP_STATE_RENEWING);
  87239. 8023546: 2105 movs r1, #5
  87240. 8023548: 69b8 ldr r0, [r7, #24]
  87241. 802354a: f000 fa84 bl 8023a56 <dhcp_set_state>
  87242. /* create and initialize the DHCP message header */
  87243. p_out = dhcp_create_msg(netif, dhcp, DHCP_REQUEST, &options_out_len);
  87244. 802354e: f107 030c add.w r3, r7, #12
  87245. 8023552: 2203 movs r2, #3
  87246. 8023554: 69b9 ldr r1, [r7, #24]
  87247. 8023556: 6878 ldr r0, [r7, #4]
  87248. 8023558: f000 ff16 bl 8024388 <dhcp_create_msg>
  87249. 802355c: 6178 str r0, [r7, #20]
  87250. if (p_out != NULL) {
  87251. 802355e: 697b ldr r3, [r7, #20]
  87252. 8023560: 2b00 cmp r3, #0
  87253. 8023562: d04e beq.n 8023602 <dhcp_renew+0xce>
  87254. struct dhcp_msg *msg_out = (struct dhcp_msg *)p_out->payload;
  87255. 8023564: 697b ldr r3, [r7, #20]
  87256. 8023566: 685b ldr r3, [r3, #4]
  87257. 8023568: 613b str r3, [r7, #16]
  87258. options_out_len = dhcp_option(options_out_len, msg_out->options, DHCP_OPTION_MAX_MSG_SIZE, DHCP_OPTION_MAX_MSG_SIZE_LEN);
  87259. 802356a: 89b8 ldrh r0, [r7, #12]
  87260. 802356c: 693b ldr r3, [r7, #16]
  87261. 802356e: f103 01f0 add.w r1, r3, #240 @ 0xf0
  87262. 8023572: 2302 movs r3, #2
  87263. 8023574: 2239 movs r2, #57 @ 0x39
  87264. 8023576: f000 fa89 bl 8023a8c <dhcp_option>
  87265. 802357a: 4603 mov r3, r0
  87266. 802357c: 81bb strh r3, [r7, #12]
  87267. options_out_len = dhcp_option_short(options_out_len, msg_out->options, DHCP_MAX_MSG_LEN(netif));
  87268. 802357e: 89b8 ldrh r0, [r7, #12]
  87269. 8023580: 693b ldr r3, [r7, #16]
  87270. 8023582: f103 01f0 add.w r1, r3, #240 @ 0xf0
  87271. 8023586: 687b ldr r3, [r7, #4]
  87272. 8023588: 8d1b ldrh r3, [r3, #40] @ 0x28
  87273. 802358a: 461a mov r2, r3
  87274. 802358c: f000 fad8 bl 8023b40 <dhcp_option_short>
  87275. 8023590: 4603 mov r3, r0
  87276. 8023592: 81bb strh r3, [r7, #12]
  87277. options_out_len = dhcp_option(options_out_len, msg_out->options, DHCP_OPTION_PARAMETER_REQUEST_LIST, LWIP_ARRAYSIZE(dhcp_discover_request_options));
  87278. 8023594: 89b8 ldrh r0, [r7, #12]
  87279. 8023596: 693b ldr r3, [r7, #16]
  87280. 8023598: f103 01f0 add.w r1, r3, #240 @ 0xf0
  87281. 802359c: 2303 movs r3, #3
  87282. 802359e: 2237 movs r2, #55 @ 0x37
  87283. 80235a0: f000 fa74 bl 8023a8c <dhcp_option>
  87284. 80235a4: 4603 mov r3, r0
  87285. 80235a6: 81bb strh r3, [r7, #12]
  87286. for (i = 0; i < LWIP_ARRAYSIZE(dhcp_discover_request_options); i++) {
  87287. 80235a8: 2300 movs r3, #0
  87288. 80235aa: 77bb strb r3, [r7, #30]
  87289. 80235ac: e00e b.n 80235cc <dhcp_renew+0x98>
  87290. options_out_len = dhcp_option_byte(options_out_len, msg_out->options, dhcp_discover_request_options[i]);
  87291. 80235ae: 89b8 ldrh r0, [r7, #12]
  87292. 80235b0: 693b ldr r3, [r7, #16]
  87293. 80235b2: f103 01f0 add.w r1, r3, #240 @ 0xf0
  87294. 80235b6: 7fbb ldrb r3, [r7, #30]
  87295. 80235b8: 4a29 ldr r2, [pc, #164] @ (8023660 <dhcp_renew+0x12c>)
  87296. 80235ba: 5cd3 ldrb r3, [r2, r3]
  87297. 80235bc: 461a mov r2, r3
  87298. 80235be: f000 fa99 bl 8023af4 <dhcp_option_byte>
  87299. 80235c2: 4603 mov r3, r0
  87300. 80235c4: 81bb strh r3, [r7, #12]
  87301. for (i = 0; i < LWIP_ARRAYSIZE(dhcp_discover_request_options); i++) {
  87302. 80235c6: 7fbb ldrb r3, [r7, #30]
  87303. 80235c8: 3301 adds r3, #1
  87304. 80235ca: 77bb strb r3, [r7, #30]
  87305. 80235cc: 7fbb ldrb r3, [r7, #30]
  87306. 80235ce: 2b02 cmp r3, #2
  87307. 80235d0: d9ed bls.n 80235ae <dhcp_renew+0x7a>
  87308. #if LWIP_NETIF_HOSTNAME
  87309. options_out_len = dhcp_option_hostname(options_out_len, msg_out->options, netif);
  87310. #endif /* LWIP_NETIF_HOSTNAME */
  87311. LWIP_HOOK_DHCP_APPEND_OPTIONS(netif, dhcp, DHCP_STATE_RENEWING, msg_out, DHCP_REQUEST, &options_out_len);
  87312. dhcp_option_trailer(options_out_len, msg_out->options, p_out);
  87313. 80235d2: 89b8 ldrh r0, [r7, #12]
  87314. 80235d4: 693b ldr r3, [r7, #16]
  87315. 80235d6: 33f0 adds r3, #240 @ 0xf0
  87316. 80235d8: 697a ldr r2, [r7, #20]
  87317. 80235da: 4619 mov r1, r3
  87318. 80235dc: f000 ffaa bl 8024534 <dhcp_option_trailer>
  87319. result = udp_sendto_if(dhcp_pcb, p_out, &dhcp->server_ip_addr, LWIP_IANA_PORT_DHCP_SERVER, netif);
  87320. 80235e0: 4b20 ldr r3, [pc, #128] @ (8023664 <dhcp_renew+0x130>)
  87321. 80235e2: 6818 ldr r0, [r3, #0]
  87322. 80235e4: 69bb ldr r3, [r7, #24]
  87323. 80235e6: f103 0218 add.w r2, r3, #24
  87324. 80235ea: 687b ldr r3, [r7, #4]
  87325. 80235ec: 9300 str r3, [sp, #0]
  87326. 80235ee: 2343 movs r3, #67 @ 0x43
  87327. 80235f0: 6979 ldr r1, [r7, #20]
  87328. 80235f2: f7fe fe09 bl 8022208 <udp_sendto_if>
  87329. 80235f6: 4603 mov r3, r0
  87330. 80235f8: 77fb strb r3, [r7, #31]
  87331. pbuf_free(p_out);
  87332. 80235fa: 6978 ldr r0, [r7, #20]
  87333. 80235fc: f7f7 febe bl 801b37c <pbuf_free>
  87334. 8023600: e001 b.n 8023606 <dhcp_renew+0xd2>
  87335. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE | LWIP_DBG_STATE, ("dhcp_renew: RENEWING\n"));
  87336. } else {
  87337. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE | LWIP_DBG_LEVEL_SERIOUS, ("dhcp_renew: could not allocate DHCP request\n"));
  87338. result = ERR_MEM;
  87339. 8023602: 23ff movs r3, #255 @ 0xff
  87340. 8023604: 77fb strb r3, [r7, #31]
  87341. }
  87342. if (dhcp->tries < 255) {
  87343. 8023606: 69bb ldr r3, [r7, #24]
  87344. 8023608: 799b ldrb r3, [r3, #6]
  87345. 802360a: 2bff cmp r3, #255 @ 0xff
  87346. 802360c: d005 beq.n 802361a <dhcp_renew+0xe6>
  87347. dhcp->tries++;
  87348. 802360e: 69bb ldr r3, [r7, #24]
  87349. 8023610: 799b ldrb r3, [r3, #6]
  87350. 8023612: 3301 adds r3, #1
  87351. 8023614: b2da uxtb r2, r3
  87352. 8023616: 69bb ldr r3, [r7, #24]
  87353. 8023618: 719a strb r2, [r3, #6]
  87354. }
  87355. /* back-off on retries, but to a maximum of 20 seconds */
  87356. msecs = (u16_t)(dhcp->tries < 10 ? dhcp->tries * 2000 : 20 * 1000);
  87357. 802361a: 69bb ldr r3, [r7, #24]
  87358. 802361c: 799b ldrb r3, [r3, #6]
  87359. 802361e: 2b09 cmp r3, #9
  87360. 8023620: d809 bhi.n 8023636 <dhcp_renew+0x102>
  87361. 8023622: 69bb ldr r3, [r7, #24]
  87362. 8023624: 799b ldrb r3, [r3, #6]
  87363. 8023626: 461a mov r2, r3
  87364. 8023628: 0152 lsls r2, r2, #5
  87365. 802362a: 1ad2 subs r2, r2, r3
  87366. 802362c: 0092 lsls r2, r2, #2
  87367. 802362e: 4413 add r3, r2
  87368. 8023630: 011b lsls r3, r3, #4
  87369. 8023632: b29b uxth r3, r3
  87370. 8023634: e001 b.n 802363a <dhcp_renew+0x106>
  87371. 8023636: f644 6320 movw r3, #20000 @ 0x4e20
  87372. 802363a: 81fb strh r3, [r7, #14]
  87373. dhcp->request_timeout = (u16_t)((msecs + DHCP_FINE_TIMER_MSECS - 1) / DHCP_FINE_TIMER_MSECS);
  87374. 802363c: 89fb ldrh r3, [r7, #14]
  87375. 802363e: f203 13f3 addw r3, r3, #499 @ 0x1f3
  87376. 8023642: 4a09 ldr r2, [pc, #36] @ (8023668 <dhcp_renew+0x134>)
  87377. 8023644: fb82 1203 smull r1, r2, r2, r3
  87378. 8023648: 1152 asrs r2, r2, #5
  87379. 802364a: 17db asrs r3, r3, #31
  87380. 802364c: 1ad3 subs r3, r2, r3
  87381. 802364e: b29a uxth r2, r3
  87382. 8023650: 69bb ldr r3, [r7, #24]
  87383. 8023652: 811a strh r2, [r3, #8]
  87384. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE | LWIP_DBG_STATE, ("dhcp_renew(): set request timeout %"U16_F" msecs\n", msecs));
  87385. return result;
  87386. 8023654: f997 301f ldrsb.w r3, [r7, #31]
  87387. }
  87388. 8023658: 4618 mov r0, r3
  87389. 802365a: 3720 adds r7, #32
  87390. 802365c: 46bd mov sp, r7
  87391. 802365e: bd80 pop {r7, pc}
  87392. 8023660: 24000058 .word 0x24000058
  87393. 8023664: 2402aff4 .word 0x2402aff4
  87394. 8023668: 10624dd3 .word 0x10624dd3
  87395. 0802366c <dhcp_rebind>:
  87396. *
  87397. * @param netif network interface which must rebind with a DHCP server
  87398. */
  87399. static err_t
  87400. dhcp_rebind(struct netif *netif)
  87401. {
  87402. 802366c: b580 push {r7, lr}
  87403. 802366e: b08a sub sp, #40 @ 0x28
  87404. 8023670: af02 add r7, sp, #8
  87405. 8023672: 6078 str r0, [r7, #4]
  87406. struct dhcp *dhcp = netif_dhcp_data(netif);
  87407. 8023674: 687b ldr r3, [r7, #4]
  87408. 8023676: 6a5b ldr r3, [r3, #36] @ 0x24
  87409. 8023678: 61bb str r3, [r7, #24]
  87410. u8_t i;
  87411. struct pbuf *p_out;
  87412. u16_t options_out_len;
  87413. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE | LWIP_DBG_STATE, ("dhcp_rebind()\n"));
  87414. dhcp_set_state(dhcp, DHCP_STATE_REBINDING);
  87415. 802367a: 2104 movs r1, #4
  87416. 802367c: 69b8 ldr r0, [r7, #24]
  87417. 802367e: f000 f9ea bl 8023a56 <dhcp_set_state>
  87418. /* create and initialize the DHCP message header */
  87419. p_out = dhcp_create_msg(netif, dhcp, DHCP_REQUEST, &options_out_len);
  87420. 8023682: f107 030c add.w r3, r7, #12
  87421. 8023686: 2203 movs r2, #3
  87422. 8023688: 69b9 ldr r1, [r7, #24]
  87423. 802368a: 6878 ldr r0, [r7, #4]
  87424. 802368c: f000 fe7c bl 8024388 <dhcp_create_msg>
  87425. 8023690: 6178 str r0, [r7, #20]
  87426. if (p_out != NULL) {
  87427. 8023692: 697b ldr r3, [r7, #20]
  87428. 8023694: 2b00 cmp r3, #0
  87429. 8023696: d04c beq.n 8023732 <dhcp_rebind+0xc6>
  87430. struct dhcp_msg *msg_out = (struct dhcp_msg *)p_out->payload;
  87431. 8023698: 697b ldr r3, [r7, #20]
  87432. 802369a: 685b ldr r3, [r3, #4]
  87433. 802369c: 613b str r3, [r7, #16]
  87434. options_out_len = dhcp_option(options_out_len, msg_out->options, DHCP_OPTION_MAX_MSG_SIZE, DHCP_OPTION_MAX_MSG_SIZE_LEN);
  87435. 802369e: 89b8 ldrh r0, [r7, #12]
  87436. 80236a0: 693b ldr r3, [r7, #16]
  87437. 80236a2: f103 01f0 add.w r1, r3, #240 @ 0xf0
  87438. 80236a6: 2302 movs r3, #2
  87439. 80236a8: 2239 movs r2, #57 @ 0x39
  87440. 80236aa: f000 f9ef bl 8023a8c <dhcp_option>
  87441. 80236ae: 4603 mov r3, r0
  87442. 80236b0: 81bb strh r3, [r7, #12]
  87443. options_out_len = dhcp_option_short(options_out_len, msg_out->options, DHCP_MAX_MSG_LEN(netif));
  87444. 80236b2: 89b8 ldrh r0, [r7, #12]
  87445. 80236b4: 693b ldr r3, [r7, #16]
  87446. 80236b6: f103 01f0 add.w r1, r3, #240 @ 0xf0
  87447. 80236ba: 687b ldr r3, [r7, #4]
  87448. 80236bc: 8d1b ldrh r3, [r3, #40] @ 0x28
  87449. 80236be: 461a mov r2, r3
  87450. 80236c0: f000 fa3e bl 8023b40 <dhcp_option_short>
  87451. 80236c4: 4603 mov r3, r0
  87452. 80236c6: 81bb strh r3, [r7, #12]
  87453. options_out_len = dhcp_option(options_out_len, msg_out->options, DHCP_OPTION_PARAMETER_REQUEST_LIST, LWIP_ARRAYSIZE(dhcp_discover_request_options));
  87454. 80236c8: 89b8 ldrh r0, [r7, #12]
  87455. 80236ca: 693b ldr r3, [r7, #16]
  87456. 80236cc: f103 01f0 add.w r1, r3, #240 @ 0xf0
  87457. 80236d0: 2303 movs r3, #3
  87458. 80236d2: 2237 movs r2, #55 @ 0x37
  87459. 80236d4: f000 f9da bl 8023a8c <dhcp_option>
  87460. 80236d8: 4603 mov r3, r0
  87461. 80236da: 81bb strh r3, [r7, #12]
  87462. for (i = 0; i < LWIP_ARRAYSIZE(dhcp_discover_request_options); i++) {
  87463. 80236dc: 2300 movs r3, #0
  87464. 80236de: 77bb strb r3, [r7, #30]
  87465. 80236e0: e00e b.n 8023700 <dhcp_rebind+0x94>
  87466. options_out_len = dhcp_option_byte(options_out_len, msg_out->options, dhcp_discover_request_options[i]);
  87467. 80236e2: 89b8 ldrh r0, [r7, #12]
  87468. 80236e4: 693b ldr r3, [r7, #16]
  87469. 80236e6: f103 01f0 add.w r1, r3, #240 @ 0xf0
  87470. 80236ea: 7fbb ldrb r3, [r7, #30]
  87471. 80236ec: 4a28 ldr r2, [pc, #160] @ (8023790 <dhcp_rebind+0x124>)
  87472. 80236ee: 5cd3 ldrb r3, [r2, r3]
  87473. 80236f0: 461a mov r2, r3
  87474. 80236f2: f000 f9ff bl 8023af4 <dhcp_option_byte>
  87475. 80236f6: 4603 mov r3, r0
  87476. 80236f8: 81bb strh r3, [r7, #12]
  87477. for (i = 0; i < LWIP_ARRAYSIZE(dhcp_discover_request_options); i++) {
  87478. 80236fa: 7fbb ldrb r3, [r7, #30]
  87479. 80236fc: 3301 adds r3, #1
  87480. 80236fe: 77bb strb r3, [r7, #30]
  87481. 8023700: 7fbb ldrb r3, [r7, #30]
  87482. 8023702: 2b02 cmp r3, #2
  87483. 8023704: d9ed bls.n 80236e2 <dhcp_rebind+0x76>
  87484. #if LWIP_NETIF_HOSTNAME
  87485. options_out_len = dhcp_option_hostname(options_out_len, msg_out->options, netif);
  87486. #endif /* LWIP_NETIF_HOSTNAME */
  87487. LWIP_HOOK_DHCP_APPEND_OPTIONS(netif, dhcp, DHCP_STATE_REBINDING, msg_out, DHCP_DISCOVER, &options_out_len);
  87488. dhcp_option_trailer(options_out_len, msg_out->options, p_out);
  87489. 8023706: 89b8 ldrh r0, [r7, #12]
  87490. 8023708: 693b ldr r3, [r7, #16]
  87491. 802370a: 33f0 adds r3, #240 @ 0xf0
  87492. 802370c: 697a ldr r2, [r7, #20]
  87493. 802370e: 4619 mov r1, r3
  87494. 8023710: f000 ff10 bl 8024534 <dhcp_option_trailer>
  87495. /* broadcast to server */
  87496. result = udp_sendto_if(dhcp_pcb, p_out, IP_ADDR_BROADCAST, LWIP_IANA_PORT_DHCP_SERVER, netif);
  87497. 8023714: 4b1f ldr r3, [pc, #124] @ (8023794 <dhcp_rebind+0x128>)
  87498. 8023716: 6818 ldr r0, [r3, #0]
  87499. 8023718: 687b ldr r3, [r7, #4]
  87500. 802371a: 9300 str r3, [sp, #0]
  87501. 802371c: 2343 movs r3, #67 @ 0x43
  87502. 802371e: 4a1e ldr r2, [pc, #120] @ (8023798 <dhcp_rebind+0x12c>)
  87503. 8023720: 6979 ldr r1, [r7, #20]
  87504. 8023722: f7fe fd71 bl 8022208 <udp_sendto_if>
  87505. 8023726: 4603 mov r3, r0
  87506. 8023728: 77fb strb r3, [r7, #31]
  87507. pbuf_free(p_out);
  87508. 802372a: 6978 ldr r0, [r7, #20]
  87509. 802372c: f7f7 fe26 bl 801b37c <pbuf_free>
  87510. 8023730: e001 b.n 8023736 <dhcp_rebind+0xca>
  87511. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE | LWIP_DBG_STATE, ("dhcp_rebind: REBINDING\n"));
  87512. } else {
  87513. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE | LWIP_DBG_LEVEL_SERIOUS, ("dhcp_rebind: could not allocate DHCP request\n"));
  87514. result = ERR_MEM;
  87515. 8023732: 23ff movs r3, #255 @ 0xff
  87516. 8023734: 77fb strb r3, [r7, #31]
  87517. }
  87518. if (dhcp->tries < 255) {
  87519. 8023736: 69bb ldr r3, [r7, #24]
  87520. 8023738: 799b ldrb r3, [r3, #6]
  87521. 802373a: 2bff cmp r3, #255 @ 0xff
  87522. 802373c: d005 beq.n 802374a <dhcp_rebind+0xde>
  87523. dhcp->tries++;
  87524. 802373e: 69bb ldr r3, [r7, #24]
  87525. 8023740: 799b ldrb r3, [r3, #6]
  87526. 8023742: 3301 adds r3, #1
  87527. 8023744: b2da uxtb r2, r3
  87528. 8023746: 69bb ldr r3, [r7, #24]
  87529. 8023748: 719a strb r2, [r3, #6]
  87530. }
  87531. msecs = (u16_t)(dhcp->tries < 10 ? dhcp->tries * 1000 : 10 * 1000);
  87532. 802374a: 69bb ldr r3, [r7, #24]
  87533. 802374c: 799b ldrb r3, [r3, #6]
  87534. 802374e: 2b09 cmp r3, #9
  87535. 8023750: d809 bhi.n 8023766 <dhcp_rebind+0xfa>
  87536. 8023752: 69bb ldr r3, [r7, #24]
  87537. 8023754: 799b ldrb r3, [r3, #6]
  87538. 8023756: 461a mov r2, r3
  87539. 8023758: 0152 lsls r2, r2, #5
  87540. 802375a: 1ad2 subs r2, r2, r3
  87541. 802375c: 0092 lsls r2, r2, #2
  87542. 802375e: 4413 add r3, r2
  87543. 8023760: 00db lsls r3, r3, #3
  87544. 8023762: b29b uxth r3, r3
  87545. 8023764: e001 b.n 802376a <dhcp_rebind+0xfe>
  87546. 8023766: f242 7310 movw r3, #10000 @ 0x2710
  87547. 802376a: 81fb strh r3, [r7, #14]
  87548. dhcp->request_timeout = (u16_t)((msecs + DHCP_FINE_TIMER_MSECS - 1) / DHCP_FINE_TIMER_MSECS);
  87549. 802376c: 89fb ldrh r3, [r7, #14]
  87550. 802376e: f203 13f3 addw r3, r3, #499 @ 0x1f3
  87551. 8023772: 4a0a ldr r2, [pc, #40] @ (802379c <dhcp_rebind+0x130>)
  87552. 8023774: fb82 1203 smull r1, r2, r2, r3
  87553. 8023778: 1152 asrs r2, r2, #5
  87554. 802377a: 17db asrs r3, r3, #31
  87555. 802377c: 1ad3 subs r3, r2, r3
  87556. 802377e: b29a uxth r2, r3
  87557. 8023780: 69bb ldr r3, [r7, #24]
  87558. 8023782: 811a strh r2, [r3, #8]
  87559. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE | LWIP_DBG_STATE, ("dhcp_rebind(): set request timeout %"U16_F" msecs\n", msecs));
  87560. return result;
  87561. 8023784: f997 301f ldrsb.w r3, [r7, #31]
  87562. }
  87563. 8023788: 4618 mov r0, r3
  87564. 802378a: 3720 adds r7, #32
  87565. 802378c: 46bd mov sp, r7
  87566. 802378e: bd80 pop {r7, pc}
  87567. 8023790: 24000058 .word 0x24000058
  87568. 8023794: 2402aff4 .word 0x2402aff4
  87569. 8023798: 08031c7c .word 0x08031c7c
  87570. 802379c: 10624dd3 .word 0x10624dd3
  87571. 080237a0 <dhcp_reboot>:
  87572. *
  87573. * @param netif network interface which must reboot
  87574. */
  87575. static err_t
  87576. dhcp_reboot(struct netif *netif)
  87577. {
  87578. 80237a0: b5b0 push {r4, r5, r7, lr}
  87579. 80237a2: b08a sub sp, #40 @ 0x28
  87580. 80237a4: af02 add r7, sp, #8
  87581. 80237a6: 6078 str r0, [r7, #4]
  87582. struct dhcp *dhcp = netif_dhcp_data(netif);
  87583. 80237a8: 687b ldr r3, [r7, #4]
  87584. 80237aa: 6a5b ldr r3, [r3, #36] @ 0x24
  87585. 80237ac: 61bb str r3, [r7, #24]
  87586. u8_t i;
  87587. struct pbuf *p_out;
  87588. u16_t options_out_len;
  87589. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE | LWIP_DBG_STATE, ("dhcp_reboot()\n"));
  87590. dhcp_set_state(dhcp, DHCP_STATE_REBOOTING);
  87591. 80237ae: 2103 movs r1, #3
  87592. 80237b0: 69b8 ldr r0, [r7, #24]
  87593. 80237b2: f000 f950 bl 8023a56 <dhcp_set_state>
  87594. /* create and initialize the DHCP message header */
  87595. p_out = dhcp_create_msg(netif, dhcp, DHCP_REQUEST, &options_out_len);
  87596. 80237b6: f107 030c add.w r3, r7, #12
  87597. 80237ba: 2203 movs r2, #3
  87598. 80237bc: 69b9 ldr r1, [r7, #24]
  87599. 80237be: 6878 ldr r0, [r7, #4]
  87600. 80237c0: f000 fde2 bl 8024388 <dhcp_create_msg>
  87601. 80237c4: 6178 str r0, [r7, #20]
  87602. if (p_out != NULL) {
  87603. 80237c6: 697b ldr r3, [r7, #20]
  87604. 80237c8: 2b00 cmp r3, #0
  87605. 80237ca: d066 beq.n 802389a <dhcp_reboot+0xfa>
  87606. struct dhcp_msg *msg_out = (struct dhcp_msg *)p_out->payload;
  87607. 80237cc: 697b ldr r3, [r7, #20]
  87608. 80237ce: 685b ldr r3, [r3, #4]
  87609. 80237d0: 613b str r3, [r7, #16]
  87610. options_out_len = dhcp_option(options_out_len, msg_out->options, DHCP_OPTION_MAX_MSG_SIZE, DHCP_OPTION_MAX_MSG_SIZE_LEN);
  87611. 80237d2: 89b8 ldrh r0, [r7, #12]
  87612. 80237d4: 693b ldr r3, [r7, #16]
  87613. 80237d6: f103 01f0 add.w r1, r3, #240 @ 0xf0
  87614. 80237da: 2302 movs r3, #2
  87615. 80237dc: 2239 movs r2, #57 @ 0x39
  87616. 80237de: f000 f955 bl 8023a8c <dhcp_option>
  87617. 80237e2: 4603 mov r3, r0
  87618. 80237e4: 81bb strh r3, [r7, #12]
  87619. options_out_len = dhcp_option_short(options_out_len, msg_out->options, DHCP_MAX_MSG_LEN_MIN_REQUIRED);
  87620. 80237e6: 89b8 ldrh r0, [r7, #12]
  87621. 80237e8: 693b ldr r3, [r7, #16]
  87622. 80237ea: 33f0 adds r3, #240 @ 0xf0
  87623. 80237ec: f44f 7210 mov.w r2, #576 @ 0x240
  87624. 80237f0: 4619 mov r1, r3
  87625. 80237f2: f000 f9a5 bl 8023b40 <dhcp_option_short>
  87626. 80237f6: 4603 mov r3, r0
  87627. 80237f8: 81bb strh r3, [r7, #12]
  87628. options_out_len = dhcp_option(options_out_len, msg_out->options, DHCP_OPTION_REQUESTED_IP, 4);
  87629. 80237fa: 89b8 ldrh r0, [r7, #12]
  87630. 80237fc: 693b ldr r3, [r7, #16]
  87631. 80237fe: f103 01f0 add.w r1, r3, #240 @ 0xf0
  87632. 8023802: 2304 movs r3, #4
  87633. 8023804: 2232 movs r2, #50 @ 0x32
  87634. 8023806: f000 f941 bl 8023a8c <dhcp_option>
  87635. 802380a: 4603 mov r3, r0
  87636. 802380c: 81bb strh r3, [r7, #12]
  87637. options_out_len = dhcp_option_long(options_out_len, msg_out->options, lwip_ntohl(ip4_addr_get_u32(&dhcp->offered_ip_addr)));
  87638. 802380e: 89bc ldrh r4, [r7, #12]
  87639. 8023810: 693b ldr r3, [r7, #16]
  87640. 8023812: f103 05f0 add.w r5, r3, #240 @ 0xf0
  87641. 8023816: 69bb ldr r3, [r7, #24]
  87642. 8023818: 69db ldr r3, [r3, #28]
  87643. 802381a: 4618 mov r0, r3
  87644. 802381c: f7f6 f8e1 bl 80199e2 <lwip_htonl>
  87645. 8023820: 4603 mov r3, r0
  87646. 8023822: 461a mov r2, r3
  87647. 8023824: 4629 mov r1, r5
  87648. 8023826: 4620 mov r0, r4
  87649. 8023828: f000 f9bc bl 8023ba4 <dhcp_option_long>
  87650. 802382c: 4603 mov r3, r0
  87651. 802382e: 81bb strh r3, [r7, #12]
  87652. options_out_len = dhcp_option(options_out_len, msg_out->options, DHCP_OPTION_PARAMETER_REQUEST_LIST, LWIP_ARRAYSIZE(dhcp_discover_request_options));
  87653. 8023830: 89b8 ldrh r0, [r7, #12]
  87654. 8023832: 693b ldr r3, [r7, #16]
  87655. 8023834: f103 01f0 add.w r1, r3, #240 @ 0xf0
  87656. 8023838: 2303 movs r3, #3
  87657. 802383a: 2237 movs r2, #55 @ 0x37
  87658. 802383c: f000 f926 bl 8023a8c <dhcp_option>
  87659. 8023840: 4603 mov r3, r0
  87660. 8023842: 81bb strh r3, [r7, #12]
  87661. for (i = 0; i < LWIP_ARRAYSIZE(dhcp_discover_request_options); i++) {
  87662. 8023844: 2300 movs r3, #0
  87663. 8023846: 77bb strb r3, [r7, #30]
  87664. 8023848: e00e b.n 8023868 <dhcp_reboot+0xc8>
  87665. options_out_len = dhcp_option_byte(options_out_len, msg_out->options, dhcp_discover_request_options[i]);
  87666. 802384a: 89b8 ldrh r0, [r7, #12]
  87667. 802384c: 693b ldr r3, [r7, #16]
  87668. 802384e: f103 01f0 add.w r1, r3, #240 @ 0xf0
  87669. 8023852: 7fbb ldrb r3, [r7, #30]
  87670. 8023854: 4a28 ldr r2, [pc, #160] @ (80238f8 <dhcp_reboot+0x158>)
  87671. 8023856: 5cd3 ldrb r3, [r2, r3]
  87672. 8023858: 461a mov r2, r3
  87673. 802385a: f000 f94b bl 8023af4 <dhcp_option_byte>
  87674. 802385e: 4603 mov r3, r0
  87675. 8023860: 81bb strh r3, [r7, #12]
  87676. for (i = 0; i < LWIP_ARRAYSIZE(dhcp_discover_request_options); i++) {
  87677. 8023862: 7fbb ldrb r3, [r7, #30]
  87678. 8023864: 3301 adds r3, #1
  87679. 8023866: 77bb strb r3, [r7, #30]
  87680. 8023868: 7fbb ldrb r3, [r7, #30]
  87681. 802386a: 2b02 cmp r3, #2
  87682. 802386c: d9ed bls.n 802384a <dhcp_reboot+0xaa>
  87683. #if LWIP_NETIF_HOSTNAME
  87684. options_out_len = dhcp_option_hostname(options_out_len, msg_out->options, netif);
  87685. #endif /* LWIP_NETIF_HOSTNAME */
  87686. LWIP_HOOK_DHCP_APPEND_OPTIONS(netif, dhcp, DHCP_STATE_REBOOTING, msg_out, DHCP_REQUEST, &options_out_len);
  87687. dhcp_option_trailer(options_out_len, msg_out->options, p_out);
  87688. 802386e: 89b8 ldrh r0, [r7, #12]
  87689. 8023870: 693b ldr r3, [r7, #16]
  87690. 8023872: 33f0 adds r3, #240 @ 0xf0
  87691. 8023874: 697a ldr r2, [r7, #20]
  87692. 8023876: 4619 mov r1, r3
  87693. 8023878: f000 fe5c bl 8024534 <dhcp_option_trailer>
  87694. /* broadcast to server */
  87695. result = udp_sendto_if(dhcp_pcb, p_out, IP_ADDR_BROADCAST, LWIP_IANA_PORT_DHCP_SERVER, netif);
  87696. 802387c: 4b1f ldr r3, [pc, #124] @ (80238fc <dhcp_reboot+0x15c>)
  87697. 802387e: 6818 ldr r0, [r3, #0]
  87698. 8023880: 687b ldr r3, [r7, #4]
  87699. 8023882: 9300 str r3, [sp, #0]
  87700. 8023884: 2343 movs r3, #67 @ 0x43
  87701. 8023886: 4a1e ldr r2, [pc, #120] @ (8023900 <dhcp_reboot+0x160>)
  87702. 8023888: 6979 ldr r1, [r7, #20]
  87703. 802388a: f7fe fcbd bl 8022208 <udp_sendto_if>
  87704. 802388e: 4603 mov r3, r0
  87705. 8023890: 77fb strb r3, [r7, #31]
  87706. pbuf_free(p_out);
  87707. 8023892: 6978 ldr r0, [r7, #20]
  87708. 8023894: f7f7 fd72 bl 801b37c <pbuf_free>
  87709. 8023898: e001 b.n 802389e <dhcp_reboot+0xfe>
  87710. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE | LWIP_DBG_STATE, ("dhcp_reboot: REBOOTING\n"));
  87711. } else {
  87712. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE | LWIP_DBG_LEVEL_SERIOUS, ("dhcp_reboot: could not allocate DHCP request\n"));
  87713. result = ERR_MEM;
  87714. 802389a: 23ff movs r3, #255 @ 0xff
  87715. 802389c: 77fb strb r3, [r7, #31]
  87716. }
  87717. if (dhcp->tries < 255) {
  87718. 802389e: 69bb ldr r3, [r7, #24]
  87719. 80238a0: 799b ldrb r3, [r3, #6]
  87720. 80238a2: 2bff cmp r3, #255 @ 0xff
  87721. 80238a4: d005 beq.n 80238b2 <dhcp_reboot+0x112>
  87722. dhcp->tries++;
  87723. 80238a6: 69bb ldr r3, [r7, #24]
  87724. 80238a8: 799b ldrb r3, [r3, #6]
  87725. 80238aa: 3301 adds r3, #1
  87726. 80238ac: b2da uxtb r2, r3
  87727. 80238ae: 69bb ldr r3, [r7, #24]
  87728. 80238b0: 719a strb r2, [r3, #6]
  87729. }
  87730. msecs = (u16_t)(dhcp->tries < 10 ? dhcp->tries * 1000 : 10 * 1000);
  87731. 80238b2: 69bb ldr r3, [r7, #24]
  87732. 80238b4: 799b ldrb r3, [r3, #6]
  87733. 80238b6: 2b09 cmp r3, #9
  87734. 80238b8: d809 bhi.n 80238ce <dhcp_reboot+0x12e>
  87735. 80238ba: 69bb ldr r3, [r7, #24]
  87736. 80238bc: 799b ldrb r3, [r3, #6]
  87737. 80238be: 461a mov r2, r3
  87738. 80238c0: 0152 lsls r2, r2, #5
  87739. 80238c2: 1ad2 subs r2, r2, r3
  87740. 80238c4: 0092 lsls r2, r2, #2
  87741. 80238c6: 4413 add r3, r2
  87742. 80238c8: 00db lsls r3, r3, #3
  87743. 80238ca: b29b uxth r3, r3
  87744. 80238cc: e001 b.n 80238d2 <dhcp_reboot+0x132>
  87745. 80238ce: f242 7310 movw r3, #10000 @ 0x2710
  87746. 80238d2: 81fb strh r3, [r7, #14]
  87747. dhcp->request_timeout = (u16_t)((msecs + DHCP_FINE_TIMER_MSECS - 1) / DHCP_FINE_TIMER_MSECS);
  87748. 80238d4: 89fb ldrh r3, [r7, #14]
  87749. 80238d6: f203 13f3 addw r3, r3, #499 @ 0x1f3
  87750. 80238da: 4a0a ldr r2, [pc, #40] @ (8023904 <dhcp_reboot+0x164>)
  87751. 80238dc: fb82 1203 smull r1, r2, r2, r3
  87752. 80238e0: 1152 asrs r2, r2, #5
  87753. 80238e2: 17db asrs r3, r3, #31
  87754. 80238e4: 1ad3 subs r3, r2, r3
  87755. 80238e6: b29a uxth r2, r3
  87756. 80238e8: 69bb ldr r3, [r7, #24]
  87757. 80238ea: 811a strh r2, [r3, #8]
  87758. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE | LWIP_DBG_STATE, ("dhcp_reboot(): set request timeout %"U16_F" msecs\n", msecs));
  87759. return result;
  87760. 80238ec: f997 301f ldrsb.w r3, [r7, #31]
  87761. }
  87762. 80238f0: 4618 mov r0, r3
  87763. 80238f2: 3720 adds r7, #32
  87764. 80238f4: 46bd mov sp, r7
  87765. 80238f6: bdb0 pop {r4, r5, r7, pc}
  87766. 80238f8: 24000058 .word 0x24000058
  87767. 80238fc: 2402aff4 .word 0x2402aff4
  87768. 8023900: 08031c7c .word 0x08031c7c
  87769. 8023904: 10624dd3 .word 0x10624dd3
  87770. 08023908 <dhcp_release_and_stop>:
  87771. *
  87772. * @param netif network interface
  87773. */
  87774. void
  87775. dhcp_release_and_stop(struct netif *netif)
  87776. {
  87777. 8023908: b5b0 push {r4, r5, r7, lr}
  87778. 802390a: b08a sub sp, #40 @ 0x28
  87779. 802390c: af02 add r7, sp, #8
  87780. 802390e: 6078 str r0, [r7, #4]
  87781. struct dhcp *dhcp = netif_dhcp_data(netif);
  87782. 8023910: 687b ldr r3, [r7, #4]
  87783. 8023912: 6a5b ldr r3, [r3, #36] @ 0x24
  87784. 8023914: 61fb str r3, [r7, #28]
  87785. ip_addr_t server_ip_addr;
  87786. LWIP_ASSERT_CORE_LOCKED();
  87787. 8023916: f7ed fb81 bl 801101c <sys_check_core_locking>
  87788. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE, ("dhcp_release_and_stop()\n"));
  87789. if (dhcp == NULL) {
  87790. 802391a: 69fb ldr r3, [r7, #28]
  87791. 802391c: 2b00 cmp r3, #0
  87792. 802391e: f000 8084 beq.w 8023a2a <dhcp_release_and_stop+0x122>
  87793. return;
  87794. }
  87795. /* already off? -> nothing to do */
  87796. if (dhcp->state == DHCP_STATE_OFF) {
  87797. 8023922: 69fb ldr r3, [r7, #28]
  87798. 8023924: 795b ldrb r3, [r3, #5]
  87799. 8023926: 2b00 cmp r3, #0
  87800. 8023928: f000 8081 beq.w 8023a2e <dhcp_release_and_stop+0x126>
  87801. return;
  87802. }
  87803. ip_addr_copy(server_ip_addr, dhcp->server_ip_addr);
  87804. 802392c: 69fb ldr r3, [r7, #28]
  87805. 802392e: 699b ldr r3, [r3, #24]
  87806. 8023930: 613b str r3, [r7, #16]
  87807. /* clean old DHCP offer */
  87808. ip_addr_set_zero_ip4(&dhcp->server_ip_addr);
  87809. 8023932: 69fb ldr r3, [r7, #28]
  87810. 8023934: 2200 movs r2, #0
  87811. 8023936: 619a str r2, [r3, #24]
  87812. ip4_addr_set_zero(&dhcp->offered_ip_addr);
  87813. 8023938: 69fb ldr r3, [r7, #28]
  87814. 802393a: 2200 movs r2, #0
  87815. 802393c: 61da str r2, [r3, #28]
  87816. ip4_addr_set_zero(&dhcp->offered_sn_mask);
  87817. 802393e: 69fb ldr r3, [r7, #28]
  87818. 8023940: 2200 movs r2, #0
  87819. 8023942: 621a str r2, [r3, #32]
  87820. ip4_addr_set_zero(&dhcp->offered_gw_addr);
  87821. 8023944: 69fb ldr r3, [r7, #28]
  87822. 8023946: 2200 movs r2, #0
  87823. 8023948: 625a str r2, [r3, #36] @ 0x24
  87824. #if LWIP_DHCP_BOOTP_FILE
  87825. ip4_addr_set_zero(&dhcp->offered_si_addr);
  87826. #endif /* LWIP_DHCP_BOOTP_FILE */
  87827. dhcp->offered_t0_lease = dhcp->offered_t1_renew = dhcp->offered_t2_rebind = 0;
  87828. 802394a: 69fb ldr r3, [r7, #28]
  87829. 802394c: 2200 movs r2, #0
  87830. 802394e: 631a str r2, [r3, #48] @ 0x30
  87831. 8023950: 69fb ldr r3, [r7, #28]
  87832. 8023952: 6b1a ldr r2, [r3, #48] @ 0x30
  87833. 8023954: 69fb ldr r3, [r7, #28]
  87834. 8023956: 62da str r2, [r3, #44] @ 0x2c
  87835. 8023958: 69fb ldr r3, [r7, #28]
  87836. 802395a: 6ada ldr r2, [r3, #44] @ 0x2c
  87837. 802395c: 69fb ldr r3, [r7, #28]
  87838. 802395e: 629a str r2, [r3, #40] @ 0x28
  87839. dhcp->t1_renew_time = dhcp->t2_rebind_time = dhcp->lease_used = dhcp->t0_timeout = 0;
  87840. 8023960: 69fb ldr r3, [r7, #28]
  87841. 8023962: 2200 movs r2, #0
  87842. 8023964: 829a strh r2, [r3, #20]
  87843. 8023966: 69fb ldr r3, [r7, #28]
  87844. 8023968: 8a9a ldrh r2, [r3, #20]
  87845. 802396a: 69fb ldr r3, [r7, #28]
  87846. 802396c: 825a strh r2, [r3, #18]
  87847. 802396e: 69fb ldr r3, [r7, #28]
  87848. 8023970: 8a5a ldrh r2, [r3, #18]
  87849. 8023972: 69fb ldr r3, [r7, #28]
  87850. 8023974: 821a strh r2, [r3, #16]
  87851. 8023976: 69fb ldr r3, [r7, #28]
  87852. 8023978: 8a1a ldrh r2, [r3, #16]
  87853. 802397a: 69fb ldr r3, [r7, #28]
  87854. 802397c: 81da strh r2, [r3, #14]
  87855. /* send release message when current IP was assigned via DHCP */
  87856. if (dhcp_supplied_address(netif)) {
  87857. 802397e: 6878 ldr r0, [r7, #4]
  87858. 8023980: f000 fe06 bl 8024590 <dhcp_supplied_address>
  87859. 8023984: 4603 mov r3, r0
  87860. 8023986: 2b00 cmp r3, #0
  87861. 8023988: d03b beq.n 8023a02 <dhcp_release_and_stop+0xfa>
  87862. /* create and initialize the DHCP message header */
  87863. struct pbuf *p_out;
  87864. u16_t options_out_len;
  87865. p_out = dhcp_create_msg(netif, dhcp, DHCP_RELEASE, &options_out_len);
  87866. 802398a: f107 030e add.w r3, r7, #14
  87867. 802398e: 2207 movs r2, #7
  87868. 8023990: 69f9 ldr r1, [r7, #28]
  87869. 8023992: 6878 ldr r0, [r7, #4]
  87870. 8023994: f000 fcf8 bl 8024388 <dhcp_create_msg>
  87871. 8023998: 61b8 str r0, [r7, #24]
  87872. if (p_out != NULL) {
  87873. 802399a: 69bb ldr r3, [r7, #24]
  87874. 802399c: 2b00 cmp r3, #0
  87875. 802399e: d030 beq.n 8023a02 <dhcp_release_and_stop+0xfa>
  87876. struct dhcp_msg *msg_out = (struct dhcp_msg *)p_out->payload;
  87877. 80239a0: 69bb ldr r3, [r7, #24]
  87878. 80239a2: 685b ldr r3, [r3, #4]
  87879. 80239a4: 617b str r3, [r7, #20]
  87880. options_out_len = dhcp_option(options_out_len, msg_out->options, DHCP_OPTION_SERVER_ID, 4);
  87881. 80239a6: 89f8 ldrh r0, [r7, #14]
  87882. 80239a8: 697b ldr r3, [r7, #20]
  87883. 80239aa: f103 01f0 add.w r1, r3, #240 @ 0xf0
  87884. 80239ae: 2304 movs r3, #4
  87885. 80239b0: 2236 movs r2, #54 @ 0x36
  87886. 80239b2: f000 f86b bl 8023a8c <dhcp_option>
  87887. 80239b6: 4603 mov r3, r0
  87888. 80239b8: 81fb strh r3, [r7, #14]
  87889. options_out_len = dhcp_option_long(options_out_len, msg_out->options, lwip_ntohl(ip4_addr_get_u32(ip_2_ip4(&server_ip_addr))));
  87890. 80239ba: 89fc ldrh r4, [r7, #14]
  87891. 80239bc: 697b ldr r3, [r7, #20]
  87892. 80239be: f103 05f0 add.w r5, r3, #240 @ 0xf0
  87893. 80239c2: 693b ldr r3, [r7, #16]
  87894. 80239c4: 4618 mov r0, r3
  87895. 80239c6: f7f6 f80c bl 80199e2 <lwip_htonl>
  87896. 80239ca: 4603 mov r3, r0
  87897. 80239cc: 461a mov r2, r3
  87898. 80239ce: 4629 mov r1, r5
  87899. 80239d0: 4620 mov r0, r4
  87900. 80239d2: f000 f8e7 bl 8023ba4 <dhcp_option_long>
  87901. 80239d6: 4603 mov r3, r0
  87902. 80239d8: 81fb strh r3, [r7, #14]
  87903. LWIP_HOOK_DHCP_APPEND_OPTIONS(netif, dhcp, dhcp->state, msg_out, DHCP_RELEASE, &options_out_len);
  87904. dhcp_option_trailer(options_out_len, msg_out->options, p_out);
  87905. 80239da: 89f8 ldrh r0, [r7, #14]
  87906. 80239dc: 697b ldr r3, [r7, #20]
  87907. 80239de: 33f0 adds r3, #240 @ 0xf0
  87908. 80239e0: 69ba ldr r2, [r7, #24]
  87909. 80239e2: 4619 mov r1, r3
  87910. 80239e4: f000 fda6 bl 8024534 <dhcp_option_trailer>
  87911. udp_sendto_if(dhcp_pcb, p_out, &server_ip_addr, LWIP_IANA_PORT_DHCP_SERVER, netif);
  87912. 80239e8: 4b13 ldr r3, [pc, #76] @ (8023a38 <dhcp_release_and_stop+0x130>)
  87913. 80239ea: 6818 ldr r0, [r3, #0]
  87914. 80239ec: f107 0210 add.w r2, r7, #16
  87915. 80239f0: 687b ldr r3, [r7, #4]
  87916. 80239f2: 9300 str r3, [sp, #0]
  87917. 80239f4: 2343 movs r3, #67 @ 0x43
  87918. 80239f6: 69b9 ldr r1, [r7, #24]
  87919. 80239f8: f7fe fc06 bl 8022208 <udp_sendto_if>
  87920. pbuf_free(p_out);
  87921. 80239fc: 69b8 ldr r0, [r7, #24]
  87922. 80239fe: f7f7 fcbd bl 801b37c <pbuf_free>
  87923. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE | LWIP_DBG_LEVEL_SERIOUS, ("dhcp_release: could not allocate DHCP request\n"));
  87924. }
  87925. }
  87926. /* remove IP address from interface (prevents routing from selecting this interface) */
  87927. netif_set_addr(netif, IP4_ADDR_ANY4, IP4_ADDR_ANY4, IP4_ADDR_ANY4);
  87928. 8023a02: 4b0e ldr r3, [pc, #56] @ (8023a3c <dhcp_release_and_stop+0x134>)
  87929. 8023a04: 4a0d ldr r2, [pc, #52] @ (8023a3c <dhcp_release_and_stop+0x134>)
  87930. 8023a06: 490d ldr r1, [pc, #52] @ (8023a3c <dhcp_release_and_stop+0x134>)
  87931. 8023a08: 6878 ldr r0, [r7, #4]
  87932. 8023a0a: f7f6 ff6d bl 801a8e8 <netif_set_addr>
  87933. autoip_stop(netif);
  87934. dhcp->autoip_coop_state = DHCP_AUTOIP_COOP_STATE_OFF;
  87935. }
  87936. #endif /* LWIP_DHCP_AUTOIP_COOP */
  87937. dhcp_set_state(dhcp, DHCP_STATE_OFF);
  87938. 8023a0e: 2100 movs r1, #0
  87939. 8023a10: 69f8 ldr r0, [r7, #28]
  87940. 8023a12: f000 f820 bl 8023a56 <dhcp_set_state>
  87941. if (dhcp->pcb_allocated != 0) {
  87942. 8023a16: 69fb ldr r3, [r7, #28]
  87943. 8023a18: 791b ldrb r3, [r3, #4]
  87944. 8023a1a: 2b00 cmp r3, #0
  87945. 8023a1c: d008 beq.n 8023a30 <dhcp_release_and_stop+0x128>
  87946. dhcp_dec_pcb_refcount(); /* free DHCP PCB if not needed any more */
  87947. 8023a1e: f7fe ff83 bl 8022928 <dhcp_dec_pcb_refcount>
  87948. dhcp->pcb_allocated = 0;
  87949. 8023a22: 69fb ldr r3, [r7, #28]
  87950. 8023a24: 2200 movs r2, #0
  87951. 8023a26: 711a strb r2, [r3, #4]
  87952. 8023a28: e002 b.n 8023a30 <dhcp_release_and_stop+0x128>
  87953. return;
  87954. 8023a2a: bf00 nop
  87955. 8023a2c: e000 b.n 8023a30 <dhcp_release_and_stop+0x128>
  87956. return;
  87957. 8023a2e: bf00 nop
  87958. }
  87959. }
  87960. 8023a30: 3720 adds r7, #32
  87961. 8023a32: 46bd mov sp, r7
  87962. 8023a34: bdb0 pop {r4, r5, r7, pc}
  87963. 8023a36: bf00 nop
  87964. 8023a38: 2402aff4 .word 0x2402aff4
  87965. 8023a3c: 08031c78 .word 0x08031c78
  87966. 08023a40 <dhcp_stop>:
  87967. * This function calls dhcp_release_and_stop() internally.
  87968. * @deprecated Use dhcp_release_and_stop() instead.
  87969. */
  87970. void
  87971. dhcp_stop(struct netif *netif)
  87972. {
  87973. 8023a40: b580 push {r7, lr}
  87974. 8023a42: b082 sub sp, #8
  87975. 8023a44: af00 add r7, sp, #0
  87976. 8023a46: 6078 str r0, [r7, #4]
  87977. dhcp_release_and_stop(netif);
  87978. 8023a48: 6878 ldr r0, [r7, #4]
  87979. 8023a4a: f7ff ff5d bl 8023908 <dhcp_release_and_stop>
  87980. }
  87981. 8023a4e: bf00 nop
  87982. 8023a50: 3708 adds r7, #8
  87983. 8023a52: 46bd mov sp, r7
  87984. 8023a54: bd80 pop {r7, pc}
  87985. 08023a56 <dhcp_set_state>:
  87986. *
  87987. * If the state changed, reset the number of tries.
  87988. */
  87989. static void
  87990. dhcp_set_state(struct dhcp *dhcp, u8_t new_state)
  87991. {
  87992. 8023a56: b480 push {r7}
  87993. 8023a58: b083 sub sp, #12
  87994. 8023a5a: af00 add r7, sp, #0
  87995. 8023a5c: 6078 str r0, [r7, #4]
  87996. 8023a5e: 460b mov r3, r1
  87997. 8023a60: 70fb strb r3, [r7, #3]
  87998. if (new_state != dhcp->state) {
  87999. 8023a62: 687b ldr r3, [r7, #4]
  88000. 8023a64: 795b ldrb r3, [r3, #5]
  88001. 8023a66: 78fa ldrb r2, [r7, #3]
  88002. 8023a68: 429a cmp r2, r3
  88003. 8023a6a: d008 beq.n 8023a7e <dhcp_set_state+0x28>
  88004. dhcp->state = new_state;
  88005. 8023a6c: 687b ldr r3, [r7, #4]
  88006. 8023a6e: 78fa ldrb r2, [r7, #3]
  88007. 8023a70: 715a strb r2, [r3, #5]
  88008. dhcp->tries = 0;
  88009. 8023a72: 687b ldr r3, [r7, #4]
  88010. 8023a74: 2200 movs r2, #0
  88011. 8023a76: 719a strb r2, [r3, #6]
  88012. dhcp->request_timeout = 0;
  88013. 8023a78: 687b ldr r3, [r7, #4]
  88014. 8023a7a: 2200 movs r2, #0
  88015. 8023a7c: 811a strh r2, [r3, #8]
  88016. }
  88017. }
  88018. 8023a7e: bf00 nop
  88019. 8023a80: 370c adds r7, #12
  88020. 8023a82: 46bd mov sp, r7
  88021. 8023a84: f85d 7b04 ldr.w r7, [sp], #4
  88022. 8023a88: 4770 bx lr
  88023. ...
  88024. 08023a8c <dhcp_option>:
  88025. * DHCP message.
  88026. *
  88027. */
  88028. static u16_t
  88029. dhcp_option(u16_t options_out_len, u8_t *options, u8_t option_type, u8_t option_len)
  88030. {
  88031. 8023a8c: b580 push {r7, lr}
  88032. 8023a8e: b082 sub sp, #8
  88033. 8023a90: af00 add r7, sp, #0
  88034. 8023a92: 6039 str r1, [r7, #0]
  88035. 8023a94: 4611 mov r1, r2
  88036. 8023a96: 461a mov r2, r3
  88037. 8023a98: 4603 mov r3, r0
  88038. 8023a9a: 80fb strh r3, [r7, #6]
  88039. 8023a9c: 460b mov r3, r1
  88040. 8023a9e: 717b strb r3, [r7, #5]
  88041. 8023aa0: 4613 mov r3, r2
  88042. 8023aa2: 713b strb r3, [r7, #4]
  88043. LWIP_ASSERT("dhcp_option: options_out_len + 2 + option_len <= DHCP_OPTIONS_LEN", options_out_len + 2U + option_len <= DHCP_OPTIONS_LEN);
  88044. 8023aa4: 88fa ldrh r2, [r7, #6]
  88045. 8023aa6: 793b ldrb r3, [r7, #4]
  88046. 8023aa8: 4413 add r3, r2
  88047. 8023aaa: 3302 adds r3, #2
  88048. 8023aac: 2b44 cmp r3, #68 @ 0x44
  88049. 8023aae: d906 bls.n 8023abe <dhcp_option+0x32>
  88050. 8023ab0: 4b0d ldr r3, [pc, #52] @ (8023ae8 <dhcp_option+0x5c>)
  88051. 8023ab2: f240 529a movw r2, #1434 @ 0x59a
  88052. 8023ab6: 490d ldr r1, [pc, #52] @ (8023aec <dhcp_option+0x60>)
  88053. 8023ab8: 480d ldr r0, [pc, #52] @ (8023af0 <dhcp_option+0x64>)
  88054. 8023aba: f006 fed7 bl 802a86c <iprintf>
  88055. options[options_out_len++] = option_type;
  88056. 8023abe: 88fb ldrh r3, [r7, #6]
  88057. 8023ac0: 1c5a adds r2, r3, #1
  88058. 8023ac2: 80fa strh r2, [r7, #6]
  88059. 8023ac4: 461a mov r2, r3
  88060. 8023ac6: 683b ldr r3, [r7, #0]
  88061. 8023ac8: 4413 add r3, r2
  88062. 8023aca: 797a ldrb r2, [r7, #5]
  88063. 8023acc: 701a strb r2, [r3, #0]
  88064. options[options_out_len++] = option_len;
  88065. 8023ace: 88fb ldrh r3, [r7, #6]
  88066. 8023ad0: 1c5a adds r2, r3, #1
  88067. 8023ad2: 80fa strh r2, [r7, #6]
  88068. 8023ad4: 461a mov r2, r3
  88069. 8023ad6: 683b ldr r3, [r7, #0]
  88070. 8023ad8: 4413 add r3, r2
  88071. 8023ada: 793a ldrb r2, [r7, #4]
  88072. 8023adc: 701a strb r2, [r3, #0]
  88073. return options_out_len;
  88074. 8023ade: 88fb ldrh r3, [r7, #6]
  88075. }
  88076. 8023ae0: 4618 mov r0, r3
  88077. 8023ae2: 3708 adds r7, #8
  88078. 8023ae4: 46bd mov sp, r7
  88079. 8023ae6: bd80 pop {r7, pc}
  88080. 8023ae8: 08030e54 .word 0x08030e54
  88081. 8023aec: 08030fe8 .word 0x08030fe8
  88082. 8023af0: 08030eb4 .word 0x08030eb4
  88083. 08023af4 <dhcp_option_byte>:
  88084. * Concatenate a single byte to the outgoing DHCP message.
  88085. *
  88086. */
  88087. static u16_t
  88088. dhcp_option_byte(u16_t options_out_len, u8_t *options, u8_t value)
  88089. {
  88090. 8023af4: b580 push {r7, lr}
  88091. 8023af6: b082 sub sp, #8
  88092. 8023af8: af00 add r7, sp, #0
  88093. 8023afa: 4603 mov r3, r0
  88094. 8023afc: 6039 str r1, [r7, #0]
  88095. 8023afe: 80fb strh r3, [r7, #6]
  88096. 8023b00: 4613 mov r3, r2
  88097. 8023b02: 717b strb r3, [r7, #5]
  88098. LWIP_ASSERT("dhcp_option_byte: options_out_len < DHCP_OPTIONS_LEN", options_out_len < DHCP_OPTIONS_LEN);
  88099. 8023b04: 88fb ldrh r3, [r7, #6]
  88100. 8023b06: 2b43 cmp r3, #67 @ 0x43
  88101. 8023b08: d906 bls.n 8023b18 <dhcp_option_byte+0x24>
  88102. 8023b0a: 4b0a ldr r3, [pc, #40] @ (8023b34 <dhcp_option_byte+0x40>)
  88103. 8023b0c: f240 52a6 movw r2, #1446 @ 0x5a6
  88104. 8023b10: 4909 ldr r1, [pc, #36] @ (8023b38 <dhcp_option_byte+0x44>)
  88105. 8023b12: 480a ldr r0, [pc, #40] @ (8023b3c <dhcp_option_byte+0x48>)
  88106. 8023b14: f006 feaa bl 802a86c <iprintf>
  88107. options[options_out_len++] = value;
  88108. 8023b18: 88fb ldrh r3, [r7, #6]
  88109. 8023b1a: 1c5a adds r2, r3, #1
  88110. 8023b1c: 80fa strh r2, [r7, #6]
  88111. 8023b1e: 461a mov r2, r3
  88112. 8023b20: 683b ldr r3, [r7, #0]
  88113. 8023b22: 4413 add r3, r2
  88114. 8023b24: 797a ldrb r2, [r7, #5]
  88115. 8023b26: 701a strb r2, [r3, #0]
  88116. return options_out_len;
  88117. 8023b28: 88fb ldrh r3, [r7, #6]
  88118. }
  88119. 8023b2a: 4618 mov r0, r3
  88120. 8023b2c: 3708 adds r7, #8
  88121. 8023b2e: 46bd mov sp, r7
  88122. 8023b30: bd80 pop {r7, pc}
  88123. 8023b32: bf00 nop
  88124. 8023b34: 08030e54 .word 0x08030e54
  88125. 8023b38: 0803102c .word 0x0803102c
  88126. 8023b3c: 08030eb4 .word 0x08030eb4
  88127. 08023b40 <dhcp_option_short>:
  88128. static u16_t
  88129. dhcp_option_short(u16_t options_out_len, u8_t *options, u16_t value)
  88130. {
  88131. 8023b40: b580 push {r7, lr}
  88132. 8023b42: b082 sub sp, #8
  88133. 8023b44: af00 add r7, sp, #0
  88134. 8023b46: 4603 mov r3, r0
  88135. 8023b48: 6039 str r1, [r7, #0]
  88136. 8023b4a: 80fb strh r3, [r7, #6]
  88137. 8023b4c: 4613 mov r3, r2
  88138. 8023b4e: 80bb strh r3, [r7, #4]
  88139. LWIP_ASSERT("dhcp_option_short: options_out_len + 2 <= DHCP_OPTIONS_LEN", options_out_len + 2U <= DHCP_OPTIONS_LEN);
  88140. 8023b50: 88fb ldrh r3, [r7, #6]
  88141. 8023b52: 3302 adds r3, #2
  88142. 8023b54: 2b44 cmp r3, #68 @ 0x44
  88143. 8023b56: d906 bls.n 8023b66 <dhcp_option_short+0x26>
  88144. 8023b58: 4b0f ldr r3, [pc, #60] @ (8023b98 <dhcp_option_short+0x58>)
  88145. 8023b5a: f240 52ae movw r2, #1454 @ 0x5ae
  88146. 8023b5e: 490f ldr r1, [pc, #60] @ (8023b9c <dhcp_option_short+0x5c>)
  88147. 8023b60: 480f ldr r0, [pc, #60] @ (8023ba0 <dhcp_option_short+0x60>)
  88148. 8023b62: f006 fe83 bl 802a86c <iprintf>
  88149. options[options_out_len++] = (u8_t)((value & 0xff00U) >> 8);
  88150. 8023b66: 88bb ldrh r3, [r7, #4]
  88151. 8023b68: 0a1b lsrs r3, r3, #8
  88152. 8023b6a: b29a uxth r2, r3
  88153. 8023b6c: 88fb ldrh r3, [r7, #6]
  88154. 8023b6e: 1c59 adds r1, r3, #1
  88155. 8023b70: 80f9 strh r1, [r7, #6]
  88156. 8023b72: 4619 mov r1, r3
  88157. 8023b74: 683b ldr r3, [r7, #0]
  88158. 8023b76: 440b add r3, r1
  88159. 8023b78: b2d2 uxtb r2, r2
  88160. 8023b7a: 701a strb r2, [r3, #0]
  88161. options[options_out_len++] = (u8_t) (value & 0x00ffU);
  88162. 8023b7c: 88fb ldrh r3, [r7, #6]
  88163. 8023b7e: 1c5a adds r2, r3, #1
  88164. 8023b80: 80fa strh r2, [r7, #6]
  88165. 8023b82: 461a mov r2, r3
  88166. 8023b84: 683b ldr r3, [r7, #0]
  88167. 8023b86: 4413 add r3, r2
  88168. 8023b88: 88ba ldrh r2, [r7, #4]
  88169. 8023b8a: b2d2 uxtb r2, r2
  88170. 8023b8c: 701a strb r2, [r3, #0]
  88171. return options_out_len;
  88172. 8023b8e: 88fb ldrh r3, [r7, #6]
  88173. }
  88174. 8023b90: 4618 mov r0, r3
  88175. 8023b92: 3708 adds r7, #8
  88176. 8023b94: 46bd mov sp, r7
  88177. 8023b96: bd80 pop {r7, pc}
  88178. 8023b98: 08030e54 .word 0x08030e54
  88179. 8023b9c: 08031064 .word 0x08031064
  88180. 8023ba0: 08030eb4 .word 0x08030eb4
  88181. 08023ba4 <dhcp_option_long>:
  88182. static u16_t
  88183. dhcp_option_long(u16_t options_out_len, u8_t *options, u32_t value)
  88184. {
  88185. 8023ba4: b580 push {r7, lr}
  88186. 8023ba6: b084 sub sp, #16
  88187. 8023ba8: af00 add r7, sp, #0
  88188. 8023baa: 4603 mov r3, r0
  88189. 8023bac: 60b9 str r1, [r7, #8]
  88190. 8023bae: 607a str r2, [r7, #4]
  88191. 8023bb0: 81fb strh r3, [r7, #14]
  88192. LWIP_ASSERT("dhcp_option_long: options_out_len + 4 <= DHCP_OPTIONS_LEN", options_out_len + 4U <= DHCP_OPTIONS_LEN);
  88193. 8023bb2: 89fb ldrh r3, [r7, #14]
  88194. 8023bb4: 3304 adds r3, #4
  88195. 8023bb6: 2b44 cmp r3, #68 @ 0x44
  88196. 8023bb8: d906 bls.n 8023bc8 <dhcp_option_long+0x24>
  88197. 8023bba: 4b19 ldr r3, [pc, #100] @ (8023c20 <dhcp_option_long+0x7c>)
  88198. 8023bbc: f240 52b7 movw r2, #1463 @ 0x5b7
  88199. 8023bc0: 4918 ldr r1, [pc, #96] @ (8023c24 <dhcp_option_long+0x80>)
  88200. 8023bc2: 4819 ldr r0, [pc, #100] @ (8023c28 <dhcp_option_long+0x84>)
  88201. 8023bc4: f006 fe52 bl 802a86c <iprintf>
  88202. options[options_out_len++] = (u8_t)((value & 0xff000000UL) >> 24);
  88203. 8023bc8: 687b ldr r3, [r7, #4]
  88204. 8023bca: 0e1a lsrs r2, r3, #24
  88205. 8023bcc: 89fb ldrh r3, [r7, #14]
  88206. 8023bce: 1c59 adds r1, r3, #1
  88207. 8023bd0: 81f9 strh r1, [r7, #14]
  88208. 8023bd2: 4619 mov r1, r3
  88209. 8023bd4: 68bb ldr r3, [r7, #8]
  88210. 8023bd6: 440b add r3, r1
  88211. 8023bd8: b2d2 uxtb r2, r2
  88212. 8023bda: 701a strb r2, [r3, #0]
  88213. options[options_out_len++] = (u8_t)((value & 0x00ff0000UL) >> 16);
  88214. 8023bdc: 687b ldr r3, [r7, #4]
  88215. 8023bde: 0c1a lsrs r2, r3, #16
  88216. 8023be0: 89fb ldrh r3, [r7, #14]
  88217. 8023be2: 1c59 adds r1, r3, #1
  88218. 8023be4: 81f9 strh r1, [r7, #14]
  88219. 8023be6: 4619 mov r1, r3
  88220. 8023be8: 68bb ldr r3, [r7, #8]
  88221. 8023bea: 440b add r3, r1
  88222. 8023bec: b2d2 uxtb r2, r2
  88223. 8023bee: 701a strb r2, [r3, #0]
  88224. options[options_out_len++] = (u8_t)((value & 0x0000ff00UL) >> 8);
  88225. 8023bf0: 687b ldr r3, [r7, #4]
  88226. 8023bf2: 0a1a lsrs r2, r3, #8
  88227. 8023bf4: 89fb ldrh r3, [r7, #14]
  88228. 8023bf6: 1c59 adds r1, r3, #1
  88229. 8023bf8: 81f9 strh r1, [r7, #14]
  88230. 8023bfa: 4619 mov r1, r3
  88231. 8023bfc: 68bb ldr r3, [r7, #8]
  88232. 8023bfe: 440b add r3, r1
  88233. 8023c00: b2d2 uxtb r2, r2
  88234. 8023c02: 701a strb r2, [r3, #0]
  88235. options[options_out_len++] = (u8_t)((value & 0x000000ffUL));
  88236. 8023c04: 89fb ldrh r3, [r7, #14]
  88237. 8023c06: 1c5a adds r2, r3, #1
  88238. 8023c08: 81fa strh r2, [r7, #14]
  88239. 8023c0a: 461a mov r2, r3
  88240. 8023c0c: 68bb ldr r3, [r7, #8]
  88241. 8023c0e: 4413 add r3, r2
  88242. 8023c10: 687a ldr r2, [r7, #4]
  88243. 8023c12: b2d2 uxtb r2, r2
  88244. 8023c14: 701a strb r2, [r3, #0]
  88245. return options_out_len;
  88246. 8023c16: 89fb ldrh r3, [r7, #14]
  88247. }
  88248. 8023c18: 4618 mov r0, r3
  88249. 8023c1a: 3710 adds r7, #16
  88250. 8023c1c: 46bd mov sp, r7
  88251. 8023c1e: bd80 pop {r7, pc}
  88252. 8023c20: 08030e54 .word 0x08030e54
  88253. 8023c24: 080310a0 .word 0x080310a0
  88254. 8023c28: 08030eb4 .word 0x08030eb4
  88255. 08023c2c <dhcp_parse_reply>:
  88256. * use that further on.
  88257. *
  88258. */
  88259. static err_t
  88260. dhcp_parse_reply(struct pbuf *p, struct dhcp *dhcp)
  88261. {
  88262. 8023c2c: b580 push {r7, lr}
  88263. 8023c2e: b092 sub sp, #72 @ 0x48
  88264. 8023c30: af00 add r7, sp, #0
  88265. 8023c32: 6078 str r0, [r7, #4]
  88266. 8023c34: 6039 str r1, [r7, #0]
  88267. u16_t offset;
  88268. u16_t offset_max;
  88269. u16_t options_idx;
  88270. u16_t options_idx_max;
  88271. struct pbuf *q;
  88272. int parse_file_as_options = 0;
  88273. 8023c36: 2300 movs r3, #0
  88274. 8023c38: 633b str r3, [r7, #48] @ 0x30
  88275. int parse_sname_as_options = 0;
  88276. 8023c3a: 2300 movs r3, #0
  88277. 8023c3c: 62fb str r3, [r7, #44] @ 0x2c
  88278. #endif
  88279. LWIP_UNUSED_ARG(dhcp);
  88280. /* clear received options */
  88281. dhcp_clear_all_options(dhcp);
  88282. 8023c3e: 2208 movs r2, #8
  88283. 8023c40: 2100 movs r1, #0
  88284. 8023c42: 48b8 ldr r0, [pc, #736] @ (8023f24 <dhcp_parse_reply+0x2f8>)
  88285. 8023c44: f006 ffa4 bl 802ab90 <memset>
  88286. /* check that beginning of dhcp_msg (up to and including chaddr) is in first pbuf */
  88287. if (p->len < DHCP_SNAME_OFS) {
  88288. 8023c48: 687b ldr r3, [r7, #4]
  88289. 8023c4a: 895b ldrh r3, [r3, #10]
  88290. 8023c4c: 2b2b cmp r3, #43 @ 0x2b
  88291. 8023c4e: d802 bhi.n 8023c56 <dhcp_parse_reply+0x2a>
  88292. return ERR_BUF;
  88293. 8023c50: f06f 0301 mvn.w r3, #1
  88294. 8023c54: e2b8 b.n 80241c8 <dhcp_parse_reply+0x59c>
  88295. }
  88296. msg_in = (struct dhcp_msg *)p->payload;
  88297. 8023c56: 687b ldr r3, [r7, #4]
  88298. 8023c58: 685b ldr r3, [r3, #4]
  88299. 8023c5a: 61fb str r3, [r7, #28]
  88300. #endif /* LWIP_DHCP_BOOTP_FILE */
  88301. /* parse options */
  88302. /* start with options field */
  88303. options_idx = DHCP_OPTIONS_OFS;
  88304. 8023c5c: 23f0 movs r3, #240 @ 0xf0
  88305. 8023c5e: 87bb strh r3, [r7, #60] @ 0x3c
  88306. /* parse options to the end of the received packet */
  88307. options_idx_max = p->tot_len;
  88308. 8023c60: 687b ldr r3, [r7, #4]
  88309. 8023c62: 891b ldrh r3, [r3, #8]
  88310. 8023c64: 877b strh r3, [r7, #58] @ 0x3a
  88311. again:
  88312. q = p;
  88313. 8023c66: 687b ldr r3, [r7, #4]
  88314. 8023c68: 637b str r3, [r7, #52] @ 0x34
  88315. while ((q != NULL) && (options_idx >= q->len)) {
  88316. 8023c6a: e00c b.n 8023c86 <dhcp_parse_reply+0x5a>
  88317. options_idx = (u16_t)(options_idx - q->len);
  88318. 8023c6c: 6b7b ldr r3, [r7, #52] @ 0x34
  88319. 8023c6e: 895b ldrh r3, [r3, #10]
  88320. 8023c70: 8fba ldrh r2, [r7, #60] @ 0x3c
  88321. 8023c72: 1ad3 subs r3, r2, r3
  88322. 8023c74: 87bb strh r3, [r7, #60] @ 0x3c
  88323. options_idx_max = (u16_t)(options_idx_max - q->len);
  88324. 8023c76: 6b7b ldr r3, [r7, #52] @ 0x34
  88325. 8023c78: 895b ldrh r3, [r3, #10]
  88326. 8023c7a: 8f7a ldrh r2, [r7, #58] @ 0x3a
  88327. 8023c7c: 1ad3 subs r3, r2, r3
  88328. 8023c7e: 877b strh r3, [r7, #58] @ 0x3a
  88329. q = q->next;
  88330. 8023c80: 6b7b ldr r3, [r7, #52] @ 0x34
  88331. 8023c82: 681b ldr r3, [r3, #0]
  88332. 8023c84: 637b str r3, [r7, #52] @ 0x34
  88333. while ((q != NULL) && (options_idx >= q->len)) {
  88334. 8023c86: 6b7b ldr r3, [r7, #52] @ 0x34
  88335. 8023c88: 2b00 cmp r3, #0
  88336. 8023c8a: d004 beq.n 8023c96 <dhcp_parse_reply+0x6a>
  88337. 8023c8c: 6b7b ldr r3, [r7, #52] @ 0x34
  88338. 8023c8e: 895b ldrh r3, [r3, #10]
  88339. 8023c90: 8fba ldrh r2, [r7, #60] @ 0x3c
  88340. 8023c92: 429a cmp r2, r3
  88341. 8023c94: d2ea bcs.n 8023c6c <dhcp_parse_reply+0x40>
  88342. }
  88343. if (q == NULL) {
  88344. 8023c96: 6b7b ldr r3, [r7, #52] @ 0x34
  88345. 8023c98: 2b00 cmp r3, #0
  88346. 8023c9a: d102 bne.n 8023ca2 <dhcp_parse_reply+0x76>
  88347. return ERR_BUF;
  88348. 8023c9c: f06f 0301 mvn.w r3, #1
  88349. 8023ca0: e292 b.n 80241c8 <dhcp_parse_reply+0x59c>
  88350. }
  88351. offset = options_idx;
  88352. 8023ca2: 8fbb ldrh r3, [r7, #60] @ 0x3c
  88353. 8023ca4: f8a7 3046 strh.w r3, [r7, #70] @ 0x46
  88354. offset_max = options_idx_max;
  88355. 8023ca8: 8f7b ldrh r3, [r7, #58] @ 0x3a
  88356. 8023caa: 87fb strh r3, [r7, #62] @ 0x3e
  88357. options = (u8_t *)q->payload;
  88358. 8023cac: 6b7b ldr r3, [r7, #52] @ 0x34
  88359. 8023cae: 685b ldr r3, [r3, #4]
  88360. 8023cb0: 643b str r3, [r7, #64] @ 0x40
  88361. /* at least 1 byte to read and no end marker, then at least 3 bytes to read? */
  88362. while ((q != NULL) && (offset < offset_max) && (options[offset] != DHCP_OPTION_END)) {
  88363. 8023cb2: e247 b.n 8024144 <dhcp_parse_reply+0x518>
  88364. u8_t op = options[offset];
  88365. 8023cb4: f8b7 3046 ldrh.w r3, [r7, #70] @ 0x46
  88366. 8023cb8: 6c3a ldr r2, [r7, #64] @ 0x40
  88367. 8023cba: 4413 add r3, r2
  88368. 8023cbc: 781b ldrb r3, [r3, #0]
  88369. 8023cbe: 76fb strb r3, [r7, #27]
  88370. u8_t len;
  88371. u8_t decode_len = 0;
  88372. 8023cc0: 2300 movs r3, #0
  88373. 8023cc2: f887 302a strb.w r3, [r7, #42] @ 0x2a
  88374. int decode_idx = -1;
  88375. 8023cc6: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  88376. 8023cca: 627b str r3, [r7, #36] @ 0x24
  88377. u16_t val_offset = (u16_t)(offset + 2);
  88378. 8023ccc: f8b7 3046 ldrh.w r3, [r7, #70] @ 0x46
  88379. 8023cd0: 3302 adds r3, #2
  88380. 8023cd2: 847b strh r3, [r7, #34] @ 0x22
  88381. if (val_offset < offset) {
  88382. 8023cd4: 8c7a ldrh r2, [r7, #34] @ 0x22
  88383. 8023cd6: f8b7 3046 ldrh.w r3, [r7, #70] @ 0x46
  88384. 8023cda: 429a cmp r2, r3
  88385. 8023cdc: d202 bcs.n 8023ce4 <dhcp_parse_reply+0xb8>
  88386. /* overflow */
  88387. return ERR_BUF;
  88388. 8023cde: f06f 0301 mvn.w r3, #1
  88389. 8023ce2: e271 b.n 80241c8 <dhcp_parse_reply+0x59c>
  88390. }
  88391. /* len byte might be in the next pbuf */
  88392. if ((offset + 1) < q->len) {
  88393. 8023ce4: f8b7 3046 ldrh.w r3, [r7, #70] @ 0x46
  88394. 8023ce8: 3301 adds r3, #1
  88395. 8023cea: 6b7a ldr r2, [r7, #52] @ 0x34
  88396. 8023cec: 8952 ldrh r2, [r2, #10]
  88397. 8023cee: 4293 cmp r3, r2
  88398. 8023cf0: da08 bge.n 8023d04 <dhcp_parse_reply+0xd8>
  88399. len = options[offset + 1];
  88400. 8023cf2: f8b7 3046 ldrh.w r3, [r7, #70] @ 0x46
  88401. 8023cf6: 3301 adds r3, #1
  88402. 8023cf8: 6c3a ldr r2, [r7, #64] @ 0x40
  88403. 8023cfa: 4413 add r3, r2
  88404. 8023cfc: 781b ldrb r3, [r3, #0]
  88405. 8023cfe: f887 302b strb.w r3, [r7, #43] @ 0x2b
  88406. 8023d02: e00b b.n 8023d1c <dhcp_parse_reply+0xf0>
  88407. } else {
  88408. len = (q->next != NULL ? ((u8_t *)q->next->payload)[0] : 0);
  88409. 8023d04: 6b7b ldr r3, [r7, #52] @ 0x34
  88410. 8023d06: 681b ldr r3, [r3, #0]
  88411. 8023d08: 2b00 cmp r3, #0
  88412. 8023d0a: d004 beq.n 8023d16 <dhcp_parse_reply+0xea>
  88413. 8023d0c: 6b7b ldr r3, [r7, #52] @ 0x34
  88414. 8023d0e: 681b ldr r3, [r3, #0]
  88415. 8023d10: 685b ldr r3, [r3, #4]
  88416. 8023d12: 781b ldrb r3, [r3, #0]
  88417. 8023d14: e000 b.n 8023d18 <dhcp_parse_reply+0xec>
  88418. 8023d16: 2300 movs r3, #0
  88419. 8023d18: f887 302b strb.w r3, [r7, #43] @ 0x2b
  88420. }
  88421. /* LWIP_DEBUGF(DHCP_DEBUG, ("msg_offset=%"U16_F", q->len=%"U16_F, msg_offset, q->len)); */
  88422. decode_len = len;
  88423. 8023d1c: f897 302b ldrb.w r3, [r7, #43] @ 0x2b
  88424. 8023d20: f887 302a strb.w r3, [r7, #42] @ 0x2a
  88425. switch (op) {
  88426. 8023d24: 7efb ldrb r3, [r7, #27]
  88427. 8023d26: 2b3b cmp r3, #59 @ 0x3b
  88428. 8023d28: f200 812c bhi.w 8023f84 <dhcp_parse_reply+0x358>
  88429. 8023d2c: a201 add r2, pc, #4 @ (adr r2, 8023d34 <dhcp_parse_reply+0x108>)
  88430. 8023d2e: f852 f023 ldr.w pc, [r2, r3, lsl #2]
  88431. 8023d32: bf00 nop
  88432. 8023d34: 08023e25 .word 0x08023e25
  88433. 8023d38: 08023e35 .word 0x08023e35
  88434. 8023d3c: 08023f85 .word 0x08023f85
  88435. 8023d40: 08023e57 .word 0x08023e57
  88436. 8023d44: 08023f85 .word 0x08023f85
  88437. 8023d48: 08023f85 .word 0x08023f85
  88438. 8023d4c: 08023f85 .word 0x08023f85
  88439. 8023d50: 08023f85 .word 0x08023f85
  88440. 8023d54: 08023f85 .word 0x08023f85
  88441. 8023d58: 08023f85 .word 0x08023f85
  88442. 8023d5c: 08023f85 .word 0x08023f85
  88443. 8023d60: 08023f85 .word 0x08023f85
  88444. 8023d64: 08023f85 .word 0x08023f85
  88445. 8023d68: 08023f85 .word 0x08023f85
  88446. 8023d6c: 08023f85 .word 0x08023f85
  88447. 8023d70: 08023f85 .word 0x08023f85
  88448. 8023d74: 08023f85 .word 0x08023f85
  88449. 8023d78: 08023f85 .word 0x08023f85
  88450. 8023d7c: 08023f85 .word 0x08023f85
  88451. 8023d80: 08023f85 .word 0x08023f85
  88452. 8023d84: 08023f85 .word 0x08023f85
  88453. 8023d88: 08023f85 .word 0x08023f85
  88454. 8023d8c: 08023f85 .word 0x08023f85
  88455. 8023d90: 08023f85 .word 0x08023f85
  88456. 8023d94: 08023f85 .word 0x08023f85
  88457. 8023d98: 08023f85 .word 0x08023f85
  88458. 8023d9c: 08023f85 .word 0x08023f85
  88459. 8023da0: 08023f85 .word 0x08023f85
  88460. 8023da4: 08023f85 .word 0x08023f85
  88461. 8023da8: 08023f85 .word 0x08023f85
  88462. 8023dac: 08023f85 .word 0x08023f85
  88463. 8023db0: 08023f85 .word 0x08023f85
  88464. 8023db4: 08023f85 .word 0x08023f85
  88465. 8023db8: 08023f85 .word 0x08023f85
  88466. 8023dbc: 08023f85 .word 0x08023f85
  88467. 8023dc0: 08023f85 .word 0x08023f85
  88468. 8023dc4: 08023f85 .word 0x08023f85
  88469. 8023dc8: 08023f85 .word 0x08023f85
  88470. 8023dcc: 08023f85 .word 0x08023f85
  88471. 8023dd0: 08023f85 .word 0x08023f85
  88472. 8023dd4: 08023f85 .word 0x08023f85
  88473. 8023dd8: 08023f85 .word 0x08023f85
  88474. 8023ddc: 08023f85 .word 0x08023f85
  88475. 8023de0: 08023f85 .word 0x08023f85
  88476. 8023de4: 08023f85 .word 0x08023f85
  88477. 8023de8: 08023f85 .word 0x08023f85
  88478. 8023dec: 08023f85 .word 0x08023f85
  88479. 8023df0: 08023f85 .word 0x08023f85
  88480. 8023df4: 08023f85 .word 0x08023f85
  88481. 8023df8: 08023f85 .word 0x08023f85
  88482. 8023dfc: 08023f85 .word 0x08023f85
  88483. 8023e00: 08023e83 .word 0x08023e83
  88484. 8023e04: 08023ea5 .word 0x08023ea5
  88485. 8023e08: 08023ee1 .word 0x08023ee1
  88486. 8023e0c: 08023f03 .word 0x08023f03
  88487. 8023e10: 08023f85 .word 0x08023f85
  88488. 8023e14: 08023f85 .word 0x08023f85
  88489. 8023e18: 08023f85 .word 0x08023f85
  88490. 8023e1c: 08023f41 .word 0x08023f41
  88491. 8023e20: 08023f63 .word 0x08023f63
  88492. /* case(DHCP_OPTION_END): handled above */
  88493. case (DHCP_OPTION_PAD):
  88494. /* special option: no len encoded */
  88495. decode_len = len = 0;
  88496. 8023e24: 2300 movs r3, #0
  88497. 8023e26: f887 302b strb.w r3, [r7, #43] @ 0x2b
  88498. 8023e2a: f897 302b ldrb.w r3, [r7, #43] @ 0x2b
  88499. 8023e2e: f887 302a strb.w r3, [r7, #42] @ 0x2a
  88500. /* will be increased below */
  88501. break;
  88502. 8023e32: e0ab b.n 8023f8c <dhcp_parse_reply+0x360>
  88503. case (DHCP_OPTION_SUBNET_MASK):
  88504. LWIP_ERROR("len == 4", len == 4, return ERR_VAL;);
  88505. 8023e34: f897 302b ldrb.w r3, [r7, #43] @ 0x2b
  88506. 8023e38: 2b04 cmp r3, #4
  88507. 8023e3a: d009 beq.n 8023e50 <dhcp_parse_reply+0x224>
  88508. 8023e3c: 4b3a ldr r3, [pc, #232] @ (8023f28 <dhcp_parse_reply+0x2fc>)
  88509. 8023e3e: f240 622e movw r2, #1582 @ 0x62e
  88510. 8023e42: 493a ldr r1, [pc, #232] @ (8023f2c <dhcp_parse_reply+0x300>)
  88511. 8023e44: 483a ldr r0, [pc, #232] @ (8023f30 <dhcp_parse_reply+0x304>)
  88512. 8023e46: f006 fd11 bl 802a86c <iprintf>
  88513. 8023e4a: f06f 0305 mvn.w r3, #5
  88514. 8023e4e: e1bb b.n 80241c8 <dhcp_parse_reply+0x59c>
  88515. decode_idx = DHCP_OPTION_IDX_SUBNET_MASK;
  88516. 8023e50: 2306 movs r3, #6
  88517. 8023e52: 627b str r3, [r7, #36] @ 0x24
  88518. break;
  88519. 8023e54: e09a b.n 8023f8c <dhcp_parse_reply+0x360>
  88520. case (DHCP_OPTION_ROUTER):
  88521. decode_len = 4; /* only copy the first given router */
  88522. 8023e56: 2304 movs r3, #4
  88523. 8023e58: f887 302a strb.w r3, [r7, #42] @ 0x2a
  88524. LWIP_ERROR("len >= decode_len", len >= decode_len, return ERR_VAL;);
  88525. 8023e5c: f897 202b ldrb.w r2, [r7, #43] @ 0x2b
  88526. 8023e60: f897 302a ldrb.w r3, [r7, #42] @ 0x2a
  88527. 8023e64: 429a cmp r2, r3
  88528. 8023e66: d209 bcs.n 8023e7c <dhcp_parse_reply+0x250>
  88529. 8023e68: 4b2f ldr r3, [pc, #188] @ (8023f28 <dhcp_parse_reply+0x2fc>)
  88530. 8023e6a: f240 6233 movw r2, #1587 @ 0x633
  88531. 8023e6e: 4931 ldr r1, [pc, #196] @ (8023f34 <dhcp_parse_reply+0x308>)
  88532. 8023e70: 482f ldr r0, [pc, #188] @ (8023f30 <dhcp_parse_reply+0x304>)
  88533. 8023e72: f006 fcfb bl 802a86c <iprintf>
  88534. 8023e76: f06f 0305 mvn.w r3, #5
  88535. 8023e7a: e1a5 b.n 80241c8 <dhcp_parse_reply+0x59c>
  88536. decode_idx = DHCP_OPTION_IDX_ROUTER;
  88537. 8023e7c: 2307 movs r3, #7
  88538. 8023e7e: 627b str r3, [r7, #36] @ 0x24
  88539. break;
  88540. 8023e80: e084 b.n 8023f8c <dhcp_parse_reply+0x360>
  88541. LWIP_ERROR("len >= decode_len", len >= decode_len, return ERR_VAL;);
  88542. decode_idx = DHCP_OPTION_IDX_DNS_SERVER;
  88543. break;
  88544. #endif /* LWIP_DHCP_PROVIDE_DNS_SERVERS */
  88545. case (DHCP_OPTION_LEASE_TIME):
  88546. LWIP_ERROR("len == 4", len == 4, return ERR_VAL;);
  88547. 8023e82: f897 302b ldrb.w r3, [r7, #43] @ 0x2b
  88548. 8023e86: 2b04 cmp r3, #4
  88549. 8023e88: d009 beq.n 8023e9e <dhcp_parse_reply+0x272>
  88550. 8023e8a: 4b27 ldr r3, [pc, #156] @ (8023f28 <dhcp_parse_reply+0x2fc>)
  88551. 8023e8c: f240 6241 movw r2, #1601 @ 0x641
  88552. 8023e90: 4926 ldr r1, [pc, #152] @ (8023f2c <dhcp_parse_reply+0x300>)
  88553. 8023e92: 4827 ldr r0, [pc, #156] @ (8023f30 <dhcp_parse_reply+0x304>)
  88554. 8023e94: f006 fcea bl 802a86c <iprintf>
  88555. 8023e98: f06f 0305 mvn.w r3, #5
  88556. 8023e9c: e194 b.n 80241c8 <dhcp_parse_reply+0x59c>
  88557. decode_idx = DHCP_OPTION_IDX_LEASE_TIME;
  88558. 8023e9e: 2303 movs r3, #3
  88559. 8023ea0: 627b str r3, [r7, #36] @ 0x24
  88560. break;
  88561. 8023ea2: e073 b.n 8023f8c <dhcp_parse_reply+0x360>
  88562. LWIP_ERROR("len >= decode_len", len >= decode_len, return ERR_VAL;);
  88563. decode_idx = DHCP_OPTION_IDX_NTP_SERVER;
  88564. break;
  88565. #endif /* LWIP_DHCP_GET_NTP_SRV*/
  88566. case (DHCP_OPTION_OVERLOAD):
  88567. LWIP_ERROR("len == 1", len == 1, return ERR_VAL;);
  88568. 8023ea4: f897 302b ldrb.w r3, [r7, #43] @ 0x2b
  88569. 8023ea8: 2b01 cmp r3, #1
  88570. 8023eaa: d009 beq.n 8023ec0 <dhcp_parse_reply+0x294>
  88571. 8023eac: 4b1e ldr r3, [pc, #120] @ (8023f28 <dhcp_parse_reply+0x2fc>)
  88572. 8023eae: f240 624f movw r2, #1615 @ 0x64f
  88573. 8023eb2: 4921 ldr r1, [pc, #132] @ (8023f38 <dhcp_parse_reply+0x30c>)
  88574. 8023eb4: 481e ldr r0, [pc, #120] @ (8023f30 <dhcp_parse_reply+0x304>)
  88575. 8023eb6: f006 fcd9 bl 802a86c <iprintf>
  88576. 8023eba: f06f 0305 mvn.w r3, #5
  88577. 8023ebe: e183 b.n 80241c8 <dhcp_parse_reply+0x59c>
  88578. /* decode overload only in options, not in file/sname: invalid packet */
  88579. LWIP_ERROR("overload in file/sname", options_idx == DHCP_OPTIONS_OFS, return ERR_VAL;);
  88580. 8023ec0: 8fbb ldrh r3, [r7, #60] @ 0x3c
  88581. 8023ec2: 2bf0 cmp r3, #240 @ 0xf0
  88582. 8023ec4: d009 beq.n 8023eda <dhcp_parse_reply+0x2ae>
  88583. 8023ec6: 4b18 ldr r3, [pc, #96] @ (8023f28 <dhcp_parse_reply+0x2fc>)
  88584. 8023ec8: f240 6251 movw r2, #1617 @ 0x651
  88585. 8023ecc: 491b ldr r1, [pc, #108] @ (8023f3c <dhcp_parse_reply+0x310>)
  88586. 8023ece: 4818 ldr r0, [pc, #96] @ (8023f30 <dhcp_parse_reply+0x304>)
  88587. 8023ed0: f006 fccc bl 802a86c <iprintf>
  88588. 8023ed4: f06f 0305 mvn.w r3, #5
  88589. 8023ed8: e176 b.n 80241c8 <dhcp_parse_reply+0x59c>
  88590. decode_idx = DHCP_OPTION_IDX_OVERLOAD;
  88591. 8023eda: 2300 movs r3, #0
  88592. 8023edc: 627b str r3, [r7, #36] @ 0x24
  88593. break;
  88594. 8023ede: e055 b.n 8023f8c <dhcp_parse_reply+0x360>
  88595. case (DHCP_OPTION_MESSAGE_TYPE):
  88596. LWIP_ERROR("len == 1", len == 1, return ERR_VAL;);
  88597. 8023ee0: f897 302b ldrb.w r3, [r7, #43] @ 0x2b
  88598. 8023ee4: 2b01 cmp r3, #1
  88599. 8023ee6: d009 beq.n 8023efc <dhcp_parse_reply+0x2d0>
  88600. 8023ee8: 4b0f ldr r3, [pc, #60] @ (8023f28 <dhcp_parse_reply+0x2fc>)
  88601. 8023eea: f240 6255 movw r2, #1621 @ 0x655
  88602. 8023eee: 4912 ldr r1, [pc, #72] @ (8023f38 <dhcp_parse_reply+0x30c>)
  88603. 8023ef0: 480f ldr r0, [pc, #60] @ (8023f30 <dhcp_parse_reply+0x304>)
  88604. 8023ef2: f006 fcbb bl 802a86c <iprintf>
  88605. 8023ef6: f06f 0305 mvn.w r3, #5
  88606. 8023efa: e165 b.n 80241c8 <dhcp_parse_reply+0x59c>
  88607. decode_idx = DHCP_OPTION_IDX_MSG_TYPE;
  88608. 8023efc: 2301 movs r3, #1
  88609. 8023efe: 627b str r3, [r7, #36] @ 0x24
  88610. break;
  88611. 8023f00: e044 b.n 8023f8c <dhcp_parse_reply+0x360>
  88612. case (DHCP_OPTION_SERVER_ID):
  88613. LWIP_ERROR("len == 4", len == 4, return ERR_VAL;);
  88614. 8023f02: f897 302b ldrb.w r3, [r7, #43] @ 0x2b
  88615. 8023f06: 2b04 cmp r3, #4
  88616. 8023f08: d009 beq.n 8023f1e <dhcp_parse_reply+0x2f2>
  88617. 8023f0a: 4b07 ldr r3, [pc, #28] @ (8023f28 <dhcp_parse_reply+0x2fc>)
  88618. 8023f0c: f240 6259 movw r2, #1625 @ 0x659
  88619. 8023f10: 4906 ldr r1, [pc, #24] @ (8023f2c <dhcp_parse_reply+0x300>)
  88620. 8023f12: 4807 ldr r0, [pc, #28] @ (8023f30 <dhcp_parse_reply+0x304>)
  88621. 8023f14: f006 fcaa bl 802a86c <iprintf>
  88622. 8023f18: f06f 0305 mvn.w r3, #5
  88623. 8023f1c: e154 b.n 80241c8 <dhcp_parse_reply+0x59c>
  88624. decode_idx = DHCP_OPTION_IDX_SERVER_ID;
  88625. 8023f1e: 2302 movs r3, #2
  88626. 8023f20: 627b str r3, [r7, #36] @ 0x24
  88627. break;
  88628. 8023f22: e033 b.n 8023f8c <dhcp_parse_reply+0x360>
  88629. 8023f24: 2402afec .word 0x2402afec
  88630. 8023f28: 08030e54 .word 0x08030e54
  88631. 8023f2c: 080310dc .word 0x080310dc
  88632. 8023f30: 08030eb4 .word 0x08030eb4
  88633. 8023f34: 080310e8 .word 0x080310e8
  88634. 8023f38: 080310fc .word 0x080310fc
  88635. 8023f3c: 08031108 .word 0x08031108
  88636. case (DHCP_OPTION_T1):
  88637. LWIP_ERROR("len == 4", len == 4, return ERR_VAL;);
  88638. 8023f40: f897 302b ldrb.w r3, [r7, #43] @ 0x2b
  88639. 8023f44: 2b04 cmp r3, #4
  88640. 8023f46: d009 beq.n 8023f5c <dhcp_parse_reply+0x330>
  88641. 8023f48: 4ba1 ldr r3, [pc, #644] @ (80241d0 <dhcp_parse_reply+0x5a4>)
  88642. 8023f4a: f240 625d movw r2, #1629 @ 0x65d
  88643. 8023f4e: 49a1 ldr r1, [pc, #644] @ (80241d4 <dhcp_parse_reply+0x5a8>)
  88644. 8023f50: 48a1 ldr r0, [pc, #644] @ (80241d8 <dhcp_parse_reply+0x5ac>)
  88645. 8023f52: f006 fc8b bl 802a86c <iprintf>
  88646. 8023f56: f06f 0305 mvn.w r3, #5
  88647. 8023f5a: e135 b.n 80241c8 <dhcp_parse_reply+0x59c>
  88648. decode_idx = DHCP_OPTION_IDX_T1;
  88649. 8023f5c: 2304 movs r3, #4
  88650. 8023f5e: 627b str r3, [r7, #36] @ 0x24
  88651. break;
  88652. 8023f60: e014 b.n 8023f8c <dhcp_parse_reply+0x360>
  88653. case (DHCP_OPTION_T2):
  88654. LWIP_ERROR("len == 4", len == 4, return ERR_VAL;);
  88655. 8023f62: f897 302b ldrb.w r3, [r7, #43] @ 0x2b
  88656. 8023f66: 2b04 cmp r3, #4
  88657. 8023f68: d009 beq.n 8023f7e <dhcp_parse_reply+0x352>
  88658. 8023f6a: 4b99 ldr r3, [pc, #612] @ (80241d0 <dhcp_parse_reply+0x5a4>)
  88659. 8023f6c: f240 6261 movw r2, #1633 @ 0x661
  88660. 8023f70: 4998 ldr r1, [pc, #608] @ (80241d4 <dhcp_parse_reply+0x5a8>)
  88661. 8023f72: 4899 ldr r0, [pc, #612] @ (80241d8 <dhcp_parse_reply+0x5ac>)
  88662. 8023f74: f006 fc7a bl 802a86c <iprintf>
  88663. 8023f78: f06f 0305 mvn.w r3, #5
  88664. 8023f7c: e124 b.n 80241c8 <dhcp_parse_reply+0x59c>
  88665. decode_idx = DHCP_OPTION_IDX_T2;
  88666. 8023f7e: 2305 movs r3, #5
  88667. 8023f80: 627b str r3, [r7, #36] @ 0x24
  88668. break;
  88669. 8023f82: e003 b.n 8023f8c <dhcp_parse_reply+0x360>
  88670. default:
  88671. decode_len = 0;
  88672. 8023f84: 2300 movs r3, #0
  88673. 8023f86: f887 302a strb.w r3, [r7, #42] @ 0x2a
  88674. LWIP_DEBUGF(DHCP_DEBUG, ("skipping option %"U16_F" in options\n", (u16_t)op));
  88675. LWIP_HOOK_DHCP_PARSE_OPTION(ip_current_netif(), dhcp, dhcp->state, msg_in,
  88676. dhcp_option_given(dhcp, DHCP_OPTION_IDX_MSG_TYPE) ? (u8_t)dhcp_get_option_value(dhcp, DHCP_OPTION_IDX_MSG_TYPE) : 0,
  88677. op, len, q, val_offset);
  88678. break;
  88679. 8023f8a: bf00 nop
  88680. }
  88681. if (op == DHCP_OPTION_PAD) {
  88682. 8023f8c: 7efb ldrb r3, [r7, #27]
  88683. 8023f8e: 2b00 cmp r3, #0
  88684. 8023f90: d105 bne.n 8023f9e <dhcp_parse_reply+0x372>
  88685. offset++;
  88686. 8023f92: f8b7 3046 ldrh.w r3, [r7, #70] @ 0x46
  88687. 8023f96: 3301 adds r3, #1
  88688. 8023f98: f8a7 3046 strh.w r3, [r7, #70] @ 0x46
  88689. 8023f9c: e0a4 b.n 80240e8 <dhcp_parse_reply+0x4bc>
  88690. } else {
  88691. if (offset + len + 2 > 0xFFFF) {
  88692. 8023f9e: f8b7 2046 ldrh.w r2, [r7, #70] @ 0x46
  88693. 8023fa2: f897 302b ldrb.w r3, [r7, #43] @ 0x2b
  88694. 8023fa6: 4413 add r3, r2
  88695. 8023fa8: f64f 72fd movw r2, #65533 @ 0xfffd
  88696. 8023fac: 4293 cmp r3, r2
  88697. 8023fae: dd02 ble.n 8023fb6 <dhcp_parse_reply+0x38a>
  88698. /* overflow */
  88699. return ERR_BUF;
  88700. 8023fb0: f06f 0301 mvn.w r3, #1
  88701. 8023fb4: e108 b.n 80241c8 <dhcp_parse_reply+0x59c>
  88702. }
  88703. offset = (u16_t)(offset + len + 2);
  88704. 8023fb6: f897 302b ldrb.w r3, [r7, #43] @ 0x2b
  88705. 8023fba: b29a uxth r2, r3
  88706. 8023fbc: f8b7 3046 ldrh.w r3, [r7, #70] @ 0x46
  88707. 8023fc0: 4413 add r3, r2
  88708. 8023fc2: b29b uxth r3, r3
  88709. 8023fc4: 3302 adds r3, #2
  88710. 8023fc6: f8a7 3046 strh.w r3, [r7, #70] @ 0x46
  88711. if (decode_len > 0) {
  88712. 8023fca: f897 302a ldrb.w r3, [r7, #42] @ 0x2a
  88713. 8023fce: 2b00 cmp r3, #0
  88714. 8023fd0: f000 808a beq.w 80240e8 <dhcp_parse_reply+0x4bc>
  88715. u32_t value = 0;
  88716. 8023fd4: 2300 movs r3, #0
  88717. 8023fd6: 60fb str r3, [r7, #12]
  88718. u16_t copy_len;
  88719. decode_next:
  88720. LWIP_ASSERT("check decode_idx", decode_idx >= 0 && decode_idx < DHCP_OPTION_IDX_MAX);
  88721. 8023fd8: 6a7b ldr r3, [r7, #36] @ 0x24
  88722. 8023fda: 2b00 cmp r3, #0
  88723. 8023fdc: db02 blt.n 8023fe4 <dhcp_parse_reply+0x3b8>
  88724. 8023fde: 6a7b ldr r3, [r7, #36] @ 0x24
  88725. 8023fe0: 2b07 cmp r3, #7
  88726. 8023fe2: dd06 ble.n 8023ff2 <dhcp_parse_reply+0x3c6>
  88727. 8023fe4: 4b7a ldr r3, [pc, #488] @ (80241d0 <dhcp_parse_reply+0x5a4>)
  88728. 8023fe6: f44f 62cf mov.w r2, #1656 @ 0x678
  88729. 8023fea: 497c ldr r1, [pc, #496] @ (80241dc <dhcp_parse_reply+0x5b0>)
  88730. 8023fec: 487a ldr r0, [pc, #488] @ (80241d8 <dhcp_parse_reply+0x5ac>)
  88731. 8023fee: f006 fc3d bl 802a86c <iprintf>
  88732. if (!dhcp_option_given(dhcp, decode_idx)) {
  88733. 8023ff2: 4a7b ldr r2, [pc, #492] @ (80241e0 <dhcp_parse_reply+0x5b4>)
  88734. 8023ff4: 6a7b ldr r3, [r7, #36] @ 0x24
  88735. 8023ff6: 4413 add r3, r2
  88736. 8023ff8: 781b ldrb r3, [r3, #0]
  88737. 8023ffa: 2b00 cmp r3, #0
  88738. 8023ffc: d174 bne.n 80240e8 <dhcp_parse_reply+0x4bc>
  88739. copy_len = LWIP_MIN(decode_len, 4);
  88740. 8023ffe: f897 302a ldrb.w r3, [r7, #42] @ 0x2a
  88741. 8024002: 2b04 cmp r3, #4
  88742. 8024004: bf28 it cs
  88743. 8024006: 2304 movcs r3, #4
  88744. 8024008: b2db uxtb r3, r3
  88745. 802400a: 833b strh r3, [r7, #24]
  88746. if (pbuf_copy_partial(q, &value, copy_len, val_offset) != copy_len) {
  88747. 802400c: 8c7b ldrh r3, [r7, #34] @ 0x22
  88748. 802400e: 8b3a ldrh r2, [r7, #24]
  88749. 8024010: f107 010c add.w r1, r7, #12
  88750. 8024014: 6b78 ldr r0, [r7, #52] @ 0x34
  88751. 8024016: f7f7 fbb7 bl 801b788 <pbuf_copy_partial>
  88752. 802401a: 4603 mov r3, r0
  88753. 802401c: 461a mov r2, r3
  88754. 802401e: 8b3b ldrh r3, [r7, #24]
  88755. 8024020: 4293 cmp r3, r2
  88756. 8024022: d002 beq.n 802402a <dhcp_parse_reply+0x3fe>
  88757. return ERR_BUF;
  88758. 8024024: f06f 0301 mvn.w r3, #1
  88759. 8024028: e0ce b.n 80241c8 <dhcp_parse_reply+0x59c>
  88760. }
  88761. if (decode_len > 4) {
  88762. 802402a: f897 302a ldrb.w r3, [r7, #42] @ 0x2a
  88763. 802402e: 2b04 cmp r3, #4
  88764. 8024030: d933 bls.n 802409a <dhcp_parse_reply+0x46e>
  88765. /* decode more than one u32_t */
  88766. u16_t next_val_offset;
  88767. LWIP_ERROR("decode_len %% 4 == 0", decode_len % 4 == 0, return ERR_VAL;);
  88768. 8024032: f897 302a ldrb.w r3, [r7, #42] @ 0x2a
  88769. 8024036: f003 0303 and.w r3, r3, #3
  88770. 802403a: b2db uxtb r3, r3
  88771. 802403c: 2b00 cmp r3, #0
  88772. 802403e: d009 beq.n 8024054 <dhcp_parse_reply+0x428>
  88773. 8024040: 4b63 ldr r3, [pc, #396] @ (80241d0 <dhcp_parse_reply+0x5a4>)
  88774. 8024042: f240 6281 movw r2, #1665 @ 0x681
  88775. 8024046: 4967 ldr r1, [pc, #412] @ (80241e4 <dhcp_parse_reply+0x5b8>)
  88776. 8024048: 4863 ldr r0, [pc, #396] @ (80241d8 <dhcp_parse_reply+0x5ac>)
  88777. 802404a: f006 fc0f bl 802a86c <iprintf>
  88778. 802404e: f06f 0305 mvn.w r3, #5
  88779. 8024052: e0b9 b.n 80241c8 <dhcp_parse_reply+0x59c>
  88780. dhcp_got_option(dhcp, decode_idx);
  88781. 8024054: 4a62 ldr r2, [pc, #392] @ (80241e0 <dhcp_parse_reply+0x5b4>)
  88782. 8024056: 6a7b ldr r3, [r7, #36] @ 0x24
  88783. 8024058: 4413 add r3, r2
  88784. 802405a: 2201 movs r2, #1
  88785. 802405c: 701a strb r2, [r3, #0]
  88786. dhcp_set_option_value(dhcp, decode_idx, lwip_htonl(value));
  88787. 802405e: 68fb ldr r3, [r7, #12]
  88788. 8024060: 4618 mov r0, r3
  88789. 8024062: f7f5 fcbe bl 80199e2 <lwip_htonl>
  88790. 8024066: 4602 mov r2, r0
  88791. 8024068: 495f ldr r1, [pc, #380] @ (80241e8 <dhcp_parse_reply+0x5bc>)
  88792. 802406a: 6a7b ldr r3, [r7, #36] @ 0x24
  88793. 802406c: f841 2023 str.w r2, [r1, r3, lsl #2]
  88794. decode_len = (u8_t)(decode_len - 4);
  88795. 8024070: f897 302a ldrb.w r3, [r7, #42] @ 0x2a
  88796. 8024074: 3b04 subs r3, #4
  88797. 8024076: f887 302a strb.w r3, [r7, #42] @ 0x2a
  88798. next_val_offset = (u16_t)(val_offset + 4);
  88799. 802407a: 8c7b ldrh r3, [r7, #34] @ 0x22
  88800. 802407c: 3304 adds r3, #4
  88801. 802407e: 82fb strh r3, [r7, #22]
  88802. if (next_val_offset < val_offset) {
  88803. 8024080: 8afa ldrh r2, [r7, #22]
  88804. 8024082: 8c7b ldrh r3, [r7, #34] @ 0x22
  88805. 8024084: 429a cmp r2, r3
  88806. 8024086: d202 bcs.n 802408e <dhcp_parse_reply+0x462>
  88807. /* overflow */
  88808. return ERR_BUF;
  88809. 8024088: f06f 0301 mvn.w r3, #1
  88810. 802408c: e09c b.n 80241c8 <dhcp_parse_reply+0x59c>
  88811. }
  88812. val_offset = next_val_offset;
  88813. 802408e: 8afb ldrh r3, [r7, #22]
  88814. 8024090: 847b strh r3, [r7, #34] @ 0x22
  88815. decode_idx++;
  88816. 8024092: 6a7b ldr r3, [r7, #36] @ 0x24
  88817. 8024094: 3301 adds r3, #1
  88818. 8024096: 627b str r3, [r7, #36] @ 0x24
  88819. goto decode_next;
  88820. 8024098: e79e b.n 8023fd8 <dhcp_parse_reply+0x3ac>
  88821. } else if (decode_len == 4) {
  88822. 802409a: f897 302a ldrb.w r3, [r7, #42] @ 0x2a
  88823. 802409e: 2b04 cmp r3, #4
  88824. 80240a0: d106 bne.n 80240b0 <dhcp_parse_reply+0x484>
  88825. value = lwip_ntohl(value);
  88826. 80240a2: 68fb ldr r3, [r7, #12]
  88827. 80240a4: 4618 mov r0, r3
  88828. 80240a6: f7f5 fc9c bl 80199e2 <lwip_htonl>
  88829. 80240aa: 4603 mov r3, r0
  88830. 80240ac: 60fb str r3, [r7, #12]
  88831. 80240ae: e011 b.n 80240d4 <dhcp_parse_reply+0x4a8>
  88832. } else {
  88833. LWIP_ERROR("invalid decode_len", decode_len == 1, return ERR_VAL;);
  88834. 80240b0: f897 302a ldrb.w r3, [r7, #42] @ 0x2a
  88835. 80240b4: 2b01 cmp r3, #1
  88836. 80240b6: d009 beq.n 80240cc <dhcp_parse_reply+0x4a0>
  88837. 80240b8: 4b45 ldr r3, [pc, #276] @ (80241d0 <dhcp_parse_reply+0x5a4>)
  88838. 80240ba: f44f 62d2 mov.w r2, #1680 @ 0x690
  88839. 80240be: 494b ldr r1, [pc, #300] @ (80241ec <dhcp_parse_reply+0x5c0>)
  88840. 80240c0: 4845 ldr r0, [pc, #276] @ (80241d8 <dhcp_parse_reply+0x5ac>)
  88841. 80240c2: f006 fbd3 bl 802a86c <iprintf>
  88842. 80240c6: f06f 0305 mvn.w r3, #5
  88843. 80240ca: e07d b.n 80241c8 <dhcp_parse_reply+0x59c>
  88844. value = ((u8_t *)&value)[0];
  88845. 80240cc: f107 030c add.w r3, r7, #12
  88846. 80240d0: 781b ldrb r3, [r3, #0]
  88847. 80240d2: 60fb str r3, [r7, #12]
  88848. }
  88849. dhcp_got_option(dhcp, decode_idx);
  88850. 80240d4: 4a42 ldr r2, [pc, #264] @ (80241e0 <dhcp_parse_reply+0x5b4>)
  88851. 80240d6: 6a7b ldr r3, [r7, #36] @ 0x24
  88852. 80240d8: 4413 add r3, r2
  88853. 80240da: 2201 movs r2, #1
  88854. 80240dc: 701a strb r2, [r3, #0]
  88855. dhcp_set_option_value(dhcp, decode_idx, value);
  88856. 80240de: 68fa ldr r2, [r7, #12]
  88857. 80240e0: 4941 ldr r1, [pc, #260] @ (80241e8 <dhcp_parse_reply+0x5bc>)
  88858. 80240e2: 6a7b ldr r3, [r7, #36] @ 0x24
  88859. 80240e4: f841 2023 str.w r2, [r1, r3, lsl #2]
  88860. }
  88861. }
  88862. }
  88863. if (offset >= q->len) {
  88864. 80240e8: 6b7b ldr r3, [r7, #52] @ 0x34
  88865. 80240ea: 895b ldrh r3, [r3, #10]
  88866. 80240ec: f8b7 2046 ldrh.w r2, [r7, #70] @ 0x46
  88867. 80240f0: 429a cmp r2, r3
  88868. 80240f2: d327 bcc.n 8024144 <dhcp_parse_reply+0x518>
  88869. offset = (u16_t)(offset - q->len);
  88870. 80240f4: 6b7b ldr r3, [r7, #52] @ 0x34
  88871. 80240f6: 895b ldrh r3, [r3, #10]
  88872. 80240f8: f8b7 2046 ldrh.w r2, [r7, #70] @ 0x46
  88873. 80240fc: 1ad3 subs r3, r2, r3
  88874. 80240fe: f8a7 3046 strh.w r3, [r7, #70] @ 0x46
  88875. offset_max = (u16_t)(offset_max - q->len);
  88876. 8024102: 6b7b ldr r3, [r7, #52] @ 0x34
  88877. 8024104: 895b ldrh r3, [r3, #10]
  88878. 8024106: 8ffa ldrh r2, [r7, #62] @ 0x3e
  88879. 8024108: 1ad3 subs r3, r2, r3
  88880. 802410a: 87fb strh r3, [r7, #62] @ 0x3e
  88881. if (offset < offset_max) {
  88882. 802410c: f8b7 2046 ldrh.w r2, [r7, #70] @ 0x46
  88883. 8024110: 8ffb ldrh r3, [r7, #62] @ 0x3e
  88884. 8024112: 429a cmp r2, r3
  88885. 8024114: d213 bcs.n 802413e <dhcp_parse_reply+0x512>
  88886. q = q->next;
  88887. 8024116: 6b7b ldr r3, [r7, #52] @ 0x34
  88888. 8024118: 681b ldr r3, [r3, #0]
  88889. 802411a: 637b str r3, [r7, #52] @ 0x34
  88890. LWIP_ERROR("next pbuf was null", q != NULL, return ERR_VAL;);
  88891. 802411c: 6b7b ldr r3, [r7, #52] @ 0x34
  88892. 802411e: 2b00 cmp r3, #0
  88893. 8024120: d109 bne.n 8024136 <dhcp_parse_reply+0x50a>
  88894. 8024122: 4b2b ldr r3, [pc, #172] @ (80241d0 <dhcp_parse_reply+0x5a4>)
  88895. 8024124: f240 629d movw r2, #1693 @ 0x69d
  88896. 8024128: 4931 ldr r1, [pc, #196] @ (80241f0 <dhcp_parse_reply+0x5c4>)
  88897. 802412a: 482b ldr r0, [pc, #172] @ (80241d8 <dhcp_parse_reply+0x5ac>)
  88898. 802412c: f006 fb9e bl 802a86c <iprintf>
  88899. 8024130: f06f 0305 mvn.w r3, #5
  88900. 8024134: e048 b.n 80241c8 <dhcp_parse_reply+0x59c>
  88901. options = (u8_t *)q->payload;
  88902. 8024136: 6b7b ldr r3, [r7, #52] @ 0x34
  88903. 8024138: 685b ldr r3, [r3, #4]
  88904. 802413a: 643b str r3, [r7, #64] @ 0x40
  88905. 802413c: e002 b.n 8024144 <dhcp_parse_reply+0x518>
  88906. } else {
  88907. /* We've run out of bytes, probably no end marker. Don't proceed. */
  88908. return ERR_BUF;
  88909. 802413e: f06f 0301 mvn.w r3, #1
  88910. 8024142: e041 b.n 80241c8 <dhcp_parse_reply+0x59c>
  88911. while ((q != NULL) && (offset < offset_max) && (options[offset] != DHCP_OPTION_END)) {
  88912. 8024144: 6b7b ldr r3, [r7, #52] @ 0x34
  88913. 8024146: 2b00 cmp r3, #0
  88914. 8024148: d00c beq.n 8024164 <dhcp_parse_reply+0x538>
  88915. 802414a: f8b7 2046 ldrh.w r2, [r7, #70] @ 0x46
  88916. 802414e: 8ffb ldrh r3, [r7, #62] @ 0x3e
  88917. 8024150: 429a cmp r2, r3
  88918. 8024152: d207 bcs.n 8024164 <dhcp_parse_reply+0x538>
  88919. 8024154: f8b7 3046 ldrh.w r3, [r7, #70] @ 0x46
  88920. 8024158: 6c3a ldr r2, [r7, #64] @ 0x40
  88921. 802415a: 4413 add r3, r2
  88922. 802415c: 781b ldrb r3, [r3, #0]
  88923. 802415e: 2bff cmp r3, #255 @ 0xff
  88924. 8024160: f47f ada8 bne.w 8023cb4 <dhcp_parse_reply+0x88>
  88925. }
  88926. }
  88927. }
  88928. /* is this an overloaded message? */
  88929. if (dhcp_option_given(dhcp, DHCP_OPTION_IDX_OVERLOAD)) {
  88930. 8024164: 4b1e ldr r3, [pc, #120] @ (80241e0 <dhcp_parse_reply+0x5b4>)
  88931. 8024166: 781b ldrb r3, [r3, #0]
  88932. 8024168: 2b00 cmp r3, #0
  88933. 802416a: d018 beq.n 802419e <dhcp_parse_reply+0x572>
  88934. u32_t overload = dhcp_get_option_value(dhcp, DHCP_OPTION_IDX_OVERLOAD);
  88935. 802416c: 4b1e ldr r3, [pc, #120] @ (80241e8 <dhcp_parse_reply+0x5bc>)
  88936. 802416e: 681b ldr r3, [r3, #0]
  88937. 8024170: 613b str r3, [r7, #16]
  88938. dhcp_clear_option(dhcp, DHCP_OPTION_IDX_OVERLOAD);
  88939. 8024172: 4b1b ldr r3, [pc, #108] @ (80241e0 <dhcp_parse_reply+0x5b4>)
  88940. 8024174: 2200 movs r2, #0
  88941. 8024176: 701a strb r2, [r3, #0]
  88942. if (overload == DHCP_OVERLOAD_FILE) {
  88943. 8024178: 693b ldr r3, [r7, #16]
  88944. 802417a: 2b01 cmp r3, #1
  88945. 802417c: d102 bne.n 8024184 <dhcp_parse_reply+0x558>
  88946. parse_file_as_options = 1;
  88947. 802417e: 2301 movs r3, #1
  88948. 8024180: 633b str r3, [r7, #48] @ 0x30
  88949. 8024182: e00c b.n 802419e <dhcp_parse_reply+0x572>
  88950. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE, ("overloaded file field\n"));
  88951. } else if (overload == DHCP_OVERLOAD_SNAME) {
  88952. 8024184: 693b ldr r3, [r7, #16]
  88953. 8024186: 2b02 cmp r3, #2
  88954. 8024188: d102 bne.n 8024190 <dhcp_parse_reply+0x564>
  88955. parse_sname_as_options = 1;
  88956. 802418a: 2301 movs r3, #1
  88957. 802418c: 62fb str r3, [r7, #44] @ 0x2c
  88958. 802418e: e006 b.n 802419e <dhcp_parse_reply+0x572>
  88959. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE, ("overloaded sname field\n"));
  88960. } else if (overload == DHCP_OVERLOAD_SNAME_FILE) {
  88961. 8024190: 693b ldr r3, [r7, #16]
  88962. 8024192: 2b03 cmp r3, #3
  88963. 8024194: d103 bne.n 802419e <dhcp_parse_reply+0x572>
  88964. parse_sname_as_options = 1;
  88965. 8024196: 2301 movs r3, #1
  88966. 8024198: 62fb str r3, [r7, #44] @ 0x2c
  88967. parse_file_as_options = 1;
  88968. 802419a: 2301 movs r3, #1
  88969. 802419c: 633b str r3, [r7, #48] @ 0x30
  88970. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE, ("overloaded sname and file field\n"));
  88971. } else {
  88972. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE, ("invalid overload option: %d\n", (int)overload));
  88973. }
  88974. }
  88975. if (parse_file_as_options) {
  88976. 802419e: 6b3b ldr r3, [r7, #48] @ 0x30
  88977. 80241a0: 2b00 cmp r3, #0
  88978. 80241a2: d006 beq.n 80241b2 <dhcp_parse_reply+0x586>
  88979. /* if both are overloaded, parse file first and then sname (RFC 2131 ch. 4.1) */
  88980. parse_file_as_options = 0;
  88981. 80241a4: 2300 movs r3, #0
  88982. 80241a6: 633b str r3, [r7, #48] @ 0x30
  88983. options_idx = DHCP_FILE_OFS;
  88984. 80241a8: 236c movs r3, #108 @ 0x6c
  88985. 80241aa: 87bb strh r3, [r7, #60] @ 0x3c
  88986. options_idx_max = DHCP_FILE_OFS + DHCP_FILE_LEN;
  88987. 80241ac: 23ec movs r3, #236 @ 0xec
  88988. 80241ae: 877b strh r3, [r7, #58] @ 0x3a
  88989. #if LWIP_DHCP_BOOTP_FILE
  88990. file_overloaded = 1;
  88991. #endif
  88992. goto again;
  88993. 80241b0: e559 b.n 8023c66 <dhcp_parse_reply+0x3a>
  88994. } else if (parse_sname_as_options) {
  88995. 80241b2: 6afb ldr r3, [r7, #44] @ 0x2c
  88996. 80241b4: 2b00 cmp r3, #0
  88997. 80241b6: d006 beq.n 80241c6 <dhcp_parse_reply+0x59a>
  88998. parse_sname_as_options = 0;
  88999. 80241b8: 2300 movs r3, #0
  89000. 80241ba: 62fb str r3, [r7, #44] @ 0x2c
  89001. options_idx = DHCP_SNAME_OFS;
  89002. 80241bc: 232c movs r3, #44 @ 0x2c
  89003. 80241be: 87bb strh r3, [r7, #60] @ 0x3c
  89004. options_idx_max = DHCP_SNAME_OFS + DHCP_SNAME_LEN;
  89005. 80241c0: 236c movs r3, #108 @ 0x6c
  89006. 80241c2: 877b strh r3, [r7, #58] @ 0x3a
  89007. goto again;
  89008. 80241c4: e54f b.n 8023c66 <dhcp_parse_reply+0x3a>
  89009. }
  89010. /* make sure the string is really NULL-terminated */
  89011. dhcp->boot_file_name[DHCP_FILE_LEN-1] = 0;
  89012. }
  89013. #endif /* LWIP_DHCP_BOOTP_FILE */
  89014. return ERR_OK;
  89015. 80241c6: 2300 movs r3, #0
  89016. }
  89017. 80241c8: 4618 mov r0, r3
  89018. 80241ca: 3748 adds r7, #72 @ 0x48
  89019. 80241cc: 46bd mov sp, r7
  89020. 80241ce: bd80 pop {r7, pc}
  89021. 80241d0: 08030e54 .word 0x08030e54
  89022. 80241d4: 080310dc .word 0x080310dc
  89023. 80241d8: 08030eb4 .word 0x08030eb4
  89024. 80241dc: 08031120 .word 0x08031120
  89025. 80241e0: 2402afec .word 0x2402afec
  89026. 80241e4: 08031134 .word 0x08031134
  89027. 80241e8: 2402afcc .word 0x2402afcc
  89028. 80241ec: 0803114c .word 0x0803114c
  89029. 80241f0: 08031160 .word 0x08031160
  89030. 080241f4 <dhcp_recv>:
  89031. /**
  89032. * If an incoming DHCP message is in response to us, then trigger the state machine
  89033. */
  89034. static void
  89035. dhcp_recv(void *arg, struct udp_pcb *pcb, struct pbuf *p, const ip_addr_t *addr, u16_t port)
  89036. {
  89037. 80241f4: b580 push {r7, lr}
  89038. 80241f6: b08a sub sp, #40 @ 0x28
  89039. 80241f8: af00 add r7, sp, #0
  89040. 80241fa: 60f8 str r0, [r7, #12]
  89041. 80241fc: 60b9 str r1, [r7, #8]
  89042. 80241fe: 607a str r2, [r7, #4]
  89043. 8024200: 603b str r3, [r7, #0]
  89044. struct netif *netif = ip_current_input_netif();
  89045. 8024202: 4b5e ldr r3, [pc, #376] @ (802437c <dhcp_recv+0x188>)
  89046. 8024204: 685b ldr r3, [r3, #4]
  89047. 8024206: 61fb str r3, [r7, #28]
  89048. struct dhcp *dhcp = netif_dhcp_data(netif);
  89049. 8024208: 69fb ldr r3, [r7, #28]
  89050. 802420a: 6a5b ldr r3, [r3, #36] @ 0x24
  89051. 802420c: 61bb str r3, [r7, #24]
  89052. struct dhcp_msg *reply_msg = (struct dhcp_msg *)p->payload;
  89053. 802420e: 687b ldr r3, [r7, #4]
  89054. 8024210: 685b ldr r3, [r3, #4]
  89055. 8024212: 617b str r3, [r7, #20]
  89056. struct dhcp_msg *msg_in;
  89057. LWIP_UNUSED_ARG(arg);
  89058. /* Caught DHCP message from netif that does not have DHCP enabled? -> not interested */
  89059. if ((dhcp == NULL) || (dhcp->pcb_allocated == 0)) {
  89060. 8024214: 69bb ldr r3, [r7, #24]
  89061. 8024216: 2b00 cmp r3, #0
  89062. 8024218: f000 809a beq.w 8024350 <dhcp_recv+0x15c>
  89063. 802421c: 69bb ldr r3, [r7, #24]
  89064. 802421e: 791b ldrb r3, [r3, #4]
  89065. 8024220: 2b00 cmp r3, #0
  89066. 8024222: f000 8095 beq.w 8024350 <dhcp_recv+0x15c>
  89067. /* prevent warnings about unused arguments */
  89068. LWIP_UNUSED_ARG(pcb);
  89069. LWIP_UNUSED_ARG(addr);
  89070. LWIP_UNUSED_ARG(port);
  89071. if (p->len < DHCP_MIN_REPLY_LEN) {
  89072. 8024226: 687b ldr r3, [r7, #4]
  89073. 8024228: 895b ldrh r3, [r3, #10]
  89074. 802422a: 2b2b cmp r3, #43 @ 0x2b
  89075. 802422c: f240 8092 bls.w 8024354 <dhcp_recv+0x160>
  89076. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE | LWIP_DBG_LEVEL_WARNING, ("DHCP reply message or pbuf too short\n"));
  89077. goto free_pbuf_and_return;
  89078. }
  89079. if (reply_msg->op != DHCP_BOOTREPLY) {
  89080. 8024230: 697b ldr r3, [r7, #20]
  89081. 8024232: 781b ldrb r3, [r3, #0]
  89082. 8024234: 2b02 cmp r3, #2
  89083. 8024236: f040 808f bne.w 8024358 <dhcp_recv+0x164>
  89084. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE | LWIP_DBG_LEVEL_WARNING, ("not a DHCP reply message, but type %"U16_F"\n", (u16_t)reply_msg->op));
  89085. goto free_pbuf_and_return;
  89086. }
  89087. /* iterate through hardware address and match against DHCP message */
  89088. for (i = 0; i < netif->hwaddr_len && i < LWIP_MIN(DHCP_CHADDR_LEN, NETIF_MAX_HWADDR_LEN); i++) {
  89089. 802423a: 2300 movs r3, #0
  89090. 802423c: 74fb strb r3, [r7, #19]
  89091. 802423e: e00e b.n 802425e <dhcp_recv+0x6a>
  89092. if (netif->hwaddr[i] != reply_msg->chaddr[i]) {
  89093. 8024240: 7cfb ldrb r3, [r7, #19]
  89094. 8024242: 69fa ldr r2, [r7, #28]
  89095. 8024244: 4413 add r3, r2
  89096. 8024246: f893 202a ldrb.w r2, [r3, #42] @ 0x2a
  89097. 802424a: 7cfb ldrb r3, [r7, #19]
  89098. 802424c: 6979 ldr r1, [r7, #20]
  89099. 802424e: 440b add r3, r1
  89100. 8024250: 7f1b ldrb r3, [r3, #28]
  89101. 8024252: 429a cmp r2, r3
  89102. 8024254: f040 8082 bne.w 802435c <dhcp_recv+0x168>
  89103. for (i = 0; i < netif->hwaddr_len && i < LWIP_MIN(DHCP_CHADDR_LEN, NETIF_MAX_HWADDR_LEN); i++) {
  89104. 8024258: 7cfb ldrb r3, [r7, #19]
  89105. 802425a: 3301 adds r3, #1
  89106. 802425c: 74fb strb r3, [r7, #19]
  89107. 802425e: 69fb ldr r3, [r7, #28]
  89108. 8024260: f893 3030 ldrb.w r3, [r3, #48] @ 0x30
  89109. 8024264: 7cfa ldrb r2, [r7, #19]
  89110. 8024266: 429a cmp r2, r3
  89111. 8024268: d202 bcs.n 8024270 <dhcp_recv+0x7c>
  89112. 802426a: 7cfb ldrb r3, [r7, #19]
  89113. 802426c: 2b05 cmp r3, #5
  89114. 802426e: d9e7 bls.n 8024240 <dhcp_recv+0x4c>
  89115. (u16_t)i, (u16_t)netif->hwaddr[i], (u16_t)i, (u16_t)reply_msg->chaddr[i]));
  89116. goto free_pbuf_and_return;
  89117. }
  89118. }
  89119. /* match transaction ID against what we expected */
  89120. if (lwip_ntohl(reply_msg->xid) != dhcp->xid) {
  89121. 8024270: 697b ldr r3, [r7, #20]
  89122. 8024272: 685b ldr r3, [r3, #4]
  89123. 8024274: 4618 mov r0, r3
  89124. 8024276: f7f5 fbb4 bl 80199e2 <lwip_htonl>
  89125. 802427a: 4602 mov r2, r0
  89126. 802427c: 69bb ldr r3, [r7, #24]
  89127. 802427e: 681b ldr r3, [r3, #0]
  89128. 8024280: 429a cmp r2, r3
  89129. 8024282: d16d bne.n 8024360 <dhcp_recv+0x16c>
  89130. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE | LWIP_DBG_LEVEL_WARNING,
  89131. ("transaction id mismatch reply_msg->xid(%"X32_F")!=dhcp->xid(%"X32_F")\n", lwip_ntohl(reply_msg->xid), dhcp->xid));
  89132. goto free_pbuf_and_return;
  89133. }
  89134. /* option fields could be unfold? */
  89135. if (dhcp_parse_reply(p, dhcp) != ERR_OK) {
  89136. 8024284: 69b9 ldr r1, [r7, #24]
  89137. 8024286: 6878 ldr r0, [r7, #4]
  89138. 8024288: f7ff fcd0 bl 8023c2c <dhcp_parse_reply>
  89139. 802428c: 4603 mov r3, r0
  89140. 802428e: 2b00 cmp r3, #0
  89141. 8024290: d168 bne.n 8024364 <dhcp_recv+0x170>
  89142. goto free_pbuf_and_return;
  89143. }
  89144. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE, ("searching DHCP_OPTION_MESSAGE_TYPE\n"));
  89145. /* obtain pointer to DHCP message type */
  89146. if (!dhcp_option_given(dhcp, DHCP_OPTION_IDX_MSG_TYPE)) {
  89147. 8024292: 4b3b ldr r3, [pc, #236] @ (8024380 <dhcp_recv+0x18c>)
  89148. 8024294: 785b ldrb r3, [r3, #1]
  89149. 8024296: 2b00 cmp r3, #0
  89150. 8024298: d066 beq.n 8024368 <dhcp_recv+0x174>
  89151. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE | LWIP_DBG_LEVEL_WARNING, ("DHCP_OPTION_MESSAGE_TYPE option not found\n"));
  89152. goto free_pbuf_and_return;
  89153. }
  89154. msg_in = (struct dhcp_msg *)p->payload;
  89155. 802429a: 687b ldr r3, [r7, #4]
  89156. 802429c: 685b ldr r3, [r3, #4]
  89157. 802429e: 627b str r3, [r7, #36] @ 0x24
  89158. /* read DHCP message type */
  89159. msg_type = (u8_t)dhcp_get_option_value(dhcp, DHCP_OPTION_IDX_MSG_TYPE);
  89160. 80242a0: 4b38 ldr r3, [pc, #224] @ (8024384 <dhcp_recv+0x190>)
  89161. 80242a2: 685b ldr r3, [r3, #4]
  89162. 80242a4: f887 3023 strb.w r3, [r7, #35] @ 0x23
  89163. /* message type is DHCP ACK? */
  89164. if (msg_type == DHCP_ACK) {
  89165. 80242a8: f897 3023 ldrb.w r3, [r7, #35] @ 0x23
  89166. 80242ac: 2b05 cmp r3, #5
  89167. 80242ae: d12a bne.n 8024306 <dhcp_recv+0x112>
  89168. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE, ("DHCP_ACK received\n"));
  89169. /* in requesting state? */
  89170. if (dhcp->state == DHCP_STATE_REQUESTING) {
  89171. 80242b0: 69bb ldr r3, [r7, #24]
  89172. 80242b2: 795b ldrb r3, [r3, #5]
  89173. 80242b4: 2b01 cmp r3, #1
  89174. 80242b6: d112 bne.n 80242de <dhcp_recv+0xea>
  89175. dhcp_handle_ack(netif, msg_in);
  89176. 80242b8: 6a79 ldr r1, [r7, #36] @ 0x24
  89177. 80242ba: 69f8 ldr r0, [r7, #28]
  89178. 80242bc: f7fe fe00 bl 8022ec0 <dhcp_handle_ack>
  89179. #if DHCP_DOES_ARP_CHECK
  89180. if ((netif->flags & NETIF_FLAG_ETHARP) != 0) {
  89181. 80242c0: 69fb ldr r3, [r7, #28]
  89182. 80242c2: f893 3031 ldrb.w r3, [r3, #49] @ 0x31
  89183. 80242c6: f003 0308 and.w r3, r3, #8
  89184. 80242ca: 2b00 cmp r3, #0
  89185. 80242cc: d003 beq.n 80242d6 <dhcp_recv+0xe2>
  89186. /* check if the acknowledged lease address is already in use */
  89187. dhcp_check(netif);
  89188. 80242ce: 69f8 ldr r0, [r7, #28]
  89189. 80242d0: f7fe fb6e bl 80229b0 <dhcp_check>
  89190. 80242d4: e04b b.n 802436e <dhcp_recv+0x17a>
  89191. } else {
  89192. /* bind interface to the acknowledged lease address */
  89193. dhcp_bind(netif);
  89194. 80242d6: 69f8 ldr r0, [r7, #28]
  89195. 80242d8: f7ff f852 bl 8023380 <dhcp_bind>
  89196. 80242dc: e047 b.n 802436e <dhcp_recv+0x17a>
  89197. /* bind interface to the acknowledged lease address */
  89198. dhcp_bind(netif);
  89199. #endif
  89200. }
  89201. /* already bound to the given lease address? */
  89202. else if ((dhcp->state == DHCP_STATE_REBOOTING) || (dhcp->state == DHCP_STATE_REBINDING) ||
  89203. 80242de: 69bb ldr r3, [r7, #24]
  89204. 80242e0: 795b ldrb r3, [r3, #5]
  89205. 80242e2: 2b03 cmp r3, #3
  89206. 80242e4: d007 beq.n 80242f6 <dhcp_recv+0x102>
  89207. 80242e6: 69bb ldr r3, [r7, #24]
  89208. 80242e8: 795b ldrb r3, [r3, #5]
  89209. 80242ea: 2b04 cmp r3, #4
  89210. 80242ec: d003 beq.n 80242f6 <dhcp_recv+0x102>
  89211. (dhcp->state == DHCP_STATE_RENEWING)) {
  89212. 80242ee: 69bb ldr r3, [r7, #24]
  89213. 80242f0: 795b ldrb r3, [r3, #5]
  89214. else if ((dhcp->state == DHCP_STATE_REBOOTING) || (dhcp->state == DHCP_STATE_REBINDING) ||
  89215. 80242f2: 2b05 cmp r3, #5
  89216. 80242f4: d13b bne.n 802436e <dhcp_recv+0x17a>
  89217. dhcp_handle_ack(netif, msg_in);
  89218. 80242f6: 6a79 ldr r1, [r7, #36] @ 0x24
  89219. 80242f8: 69f8 ldr r0, [r7, #28]
  89220. 80242fa: f7fe fde1 bl 8022ec0 <dhcp_handle_ack>
  89221. dhcp_bind(netif);
  89222. 80242fe: 69f8 ldr r0, [r7, #28]
  89223. 8024300: f7ff f83e bl 8023380 <dhcp_bind>
  89224. 8024304: e033 b.n 802436e <dhcp_recv+0x17a>
  89225. }
  89226. }
  89227. /* received a DHCP_NAK in appropriate state? */
  89228. else if ((msg_type == DHCP_NAK) &&
  89229. 8024306: f897 3023 ldrb.w r3, [r7, #35] @ 0x23
  89230. 802430a: 2b06 cmp r3, #6
  89231. 802430c: d113 bne.n 8024336 <dhcp_recv+0x142>
  89232. ((dhcp->state == DHCP_STATE_REBOOTING) || (dhcp->state == DHCP_STATE_REQUESTING) ||
  89233. 802430e: 69bb ldr r3, [r7, #24]
  89234. 8024310: 795b ldrb r3, [r3, #5]
  89235. else if ((msg_type == DHCP_NAK) &&
  89236. 8024312: 2b03 cmp r3, #3
  89237. 8024314: d00b beq.n 802432e <dhcp_recv+0x13a>
  89238. ((dhcp->state == DHCP_STATE_REBOOTING) || (dhcp->state == DHCP_STATE_REQUESTING) ||
  89239. 8024316: 69bb ldr r3, [r7, #24]
  89240. 8024318: 795b ldrb r3, [r3, #5]
  89241. 802431a: 2b01 cmp r3, #1
  89242. 802431c: d007 beq.n 802432e <dhcp_recv+0x13a>
  89243. (dhcp->state == DHCP_STATE_REBINDING) || (dhcp->state == DHCP_STATE_RENEWING ))) {
  89244. 802431e: 69bb ldr r3, [r7, #24]
  89245. 8024320: 795b ldrb r3, [r3, #5]
  89246. ((dhcp->state == DHCP_STATE_REBOOTING) || (dhcp->state == DHCP_STATE_REQUESTING) ||
  89247. 8024322: 2b04 cmp r3, #4
  89248. 8024324: d003 beq.n 802432e <dhcp_recv+0x13a>
  89249. (dhcp->state == DHCP_STATE_REBINDING) || (dhcp->state == DHCP_STATE_RENEWING ))) {
  89250. 8024326: 69bb ldr r3, [r7, #24]
  89251. 8024328: 795b ldrb r3, [r3, #5]
  89252. 802432a: 2b05 cmp r3, #5
  89253. 802432c: d103 bne.n 8024336 <dhcp_recv+0x142>
  89254. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE, ("DHCP_NAK received\n"));
  89255. dhcp_handle_nak(netif);
  89256. 802432e: 69f8 ldr r0, [r7, #28]
  89257. 8024330: f7fe fb24 bl 802297c <dhcp_handle_nak>
  89258. 8024334: e01b b.n 802436e <dhcp_recv+0x17a>
  89259. }
  89260. /* received a DHCP_OFFER in DHCP_STATE_SELECTING state? */
  89261. else if ((msg_type == DHCP_OFFER) && (dhcp->state == DHCP_STATE_SELECTING)) {
  89262. 8024336: f897 3023 ldrb.w r3, [r7, #35] @ 0x23
  89263. 802433a: 2b02 cmp r3, #2
  89264. 802433c: d116 bne.n 802436c <dhcp_recv+0x178>
  89265. 802433e: 69bb ldr r3, [r7, #24]
  89266. 8024340: 795b ldrb r3, [r3, #5]
  89267. 8024342: 2b06 cmp r3, #6
  89268. 8024344: d112 bne.n 802436c <dhcp_recv+0x178>
  89269. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE, ("DHCP_OFFER received in DHCP_STATE_SELECTING state\n"));
  89270. /* remember offered lease */
  89271. dhcp_handle_offer(netif, msg_in);
  89272. 8024346: 6a79 ldr r1, [r7, #36] @ 0x24
  89273. 8024348: 69f8 ldr r0, [r7, #28]
  89274. 802434a: f7fe fb65 bl 8022a18 <dhcp_handle_offer>
  89275. 802434e: e00e b.n 802436e <dhcp_recv+0x17a>
  89276. goto free_pbuf_and_return;
  89277. 8024350: bf00 nop
  89278. 8024352: e00c b.n 802436e <dhcp_recv+0x17a>
  89279. goto free_pbuf_and_return;
  89280. 8024354: bf00 nop
  89281. 8024356: e00a b.n 802436e <dhcp_recv+0x17a>
  89282. goto free_pbuf_and_return;
  89283. 8024358: bf00 nop
  89284. 802435a: e008 b.n 802436e <dhcp_recv+0x17a>
  89285. goto free_pbuf_and_return;
  89286. 802435c: bf00 nop
  89287. 802435e: e006 b.n 802436e <dhcp_recv+0x17a>
  89288. goto free_pbuf_and_return;
  89289. 8024360: bf00 nop
  89290. 8024362: e004 b.n 802436e <dhcp_recv+0x17a>
  89291. goto free_pbuf_and_return;
  89292. 8024364: bf00 nop
  89293. 8024366: e002 b.n 802436e <dhcp_recv+0x17a>
  89294. goto free_pbuf_and_return;
  89295. 8024368: bf00 nop
  89296. 802436a: e000 b.n 802436e <dhcp_recv+0x17a>
  89297. }
  89298. free_pbuf_and_return:
  89299. 802436c: bf00 nop
  89300. pbuf_free(p);
  89301. 802436e: 6878 ldr r0, [r7, #4]
  89302. 8024370: f7f7 f804 bl 801b37c <pbuf_free>
  89303. }
  89304. 8024374: bf00 nop
  89305. 8024376: 3728 adds r7, #40 @ 0x28
  89306. 8024378: 46bd mov sp, r7
  89307. 802437a: bd80 pop {r7, pc}
  89308. 802437c: 24024418 .word 0x24024418
  89309. 8024380: 2402afec .word 0x2402afec
  89310. 8024384: 2402afcc .word 0x2402afcc
  89311. 08024388 <dhcp_create_msg>:
  89312. * @param dhcp dhcp control struct
  89313. * @param message_type message type of the request
  89314. */
  89315. static struct pbuf *
  89316. dhcp_create_msg(struct netif *netif, struct dhcp *dhcp, u8_t message_type, u16_t *options_out_len)
  89317. {
  89318. 8024388: b580 push {r7, lr}
  89319. 802438a: b088 sub sp, #32
  89320. 802438c: af00 add r7, sp, #0
  89321. 802438e: 60f8 str r0, [r7, #12]
  89322. 8024390: 60b9 str r1, [r7, #8]
  89323. 8024392: 603b str r3, [r7, #0]
  89324. 8024394: 4613 mov r3, r2
  89325. 8024396: 71fb strb r3, [r7, #7]
  89326. if (!xid_initialised) {
  89327. xid = DHCP_GLOBAL_XID;
  89328. xid_initialised = !xid_initialised;
  89329. }
  89330. #endif
  89331. LWIP_ERROR("dhcp_create_msg: netif != NULL", (netif != NULL), return NULL;);
  89332. 8024398: 68fb ldr r3, [r7, #12]
  89333. 802439a: 2b00 cmp r3, #0
  89334. 802439c: d108 bne.n 80243b0 <dhcp_create_msg+0x28>
  89335. 802439e: 4b5f ldr r3, [pc, #380] @ (802451c <dhcp_create_msg+0x194>)
  89336. 80243a0: f240 7269 movw r2, #1897 @ 0x769
  89337. 80243a4: 495e ldr r1, [pc, #376] @ (8024520 <dhcp_create_msg+0x198>)
  89338. 80243a6: 485f ldr r0, [pc, #380] @ (8024524 <dhcp_create_msg+0x19c>)
  89339. 80243a8: f006 fa60 bl 802a86c <iprintf>
  89340. 80243ac: 2300 movs r3, #0
  89341. 80243ae: e0b1 b.n 8024514 <dhcp_create_msg+0x18c>
  89342. LWIP_ERROR("dhcp_create_msg: dhcp != NULL", (dhcp != NULL), return NULL;);
  89343. 80243b0: 68bb ldr r3, [r7, #8]
  89344. 80243b2: 2b00 cmp r3, #0
  89345. 80243b4: d108 bne.n 80243c8 <dhcp_create_msg+0x40>
  89346. 80243b6: 4b59 ldr r3, [pc, #356] @ (802451c <dhcp_create_msg+0x194>)
  89347. 80243b8: f240 726a movw r2, #1898 @ 0x76a
  89348. 80243bc: 495a ldr r1, [pc, #360] @ (8024528 <dhcp_create_msg+0x1a0>)
  89349. 80243be: 4859 ldr r0, [pc, #356] @ (8024524 <dhcp_create_msg+0x19c>)
  89350. 80243c0: f006 fa54 bl 802a86c <iprintf>
  89351. 80243c4: 2300 movs r3, #0
  89352. 80243c6: e0a5 b.n 8024514 <dhcp_create_msg+0x18c>
  89353. p_out = pbuf_alloc(PBUF_TRANSPORT, sizeof(struct dhcp_msg), PBUF_RAM);
  89354. 80243c8: f44f 7220 mov.w r2, #640 @ 0x280
  89355. 80243cc: f44f 719a mov.w r1, #308 @ 0x134
  89356. 80243d0: 2036 movs r0, #54 @ 0x36
  89357. 80243d2: f7f6 fcbd bl 801ad50 <pbuf_alloc>
  89358. 80243d6: 61b8 str r0, [r7, #24]
  89359. if (p_out == NULL) {
  89360. 80243d8: 69bb ldr r3, [r7, #24]
  89361. 80243da: 2b00 cmp r3, #0
  89362. 80243dc: d101 bne.n 80243e2 <dhcp_create_msg+0x5a>
  89363. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE | LWIP_DBG_LEVEL_SERIOUS,
  89364. ("dhcp_create_msg(): could not allocate pbuf\n"));
  89365. return NULL;
  89366. 80243de: 2300 movs r3, #0
  89367. 80243e0: e098 b.n 8024514 <dhcp_create_msg+0x18c>
  89368. }
  89369. LWIP_ASSERT("dhcp_create_msg: check that first pbuf can hold struct dhcp_msg",
  89370. 80243e2: 69bb ldr r3, [r7, #24]
  89371. 80243e4: 895b ldrh r3, [r3, #10]
  89372. 80243e6: f5b3 7f9a cmp.w r3, #308 @ 0x134
  89373. 80243ea: d206 bcs.n 80243fa <dhcp_create_msg+0x72>
  89374. 80243ec: 4b4b ldr r3, [pc, #300] @ (802451c <dhcp_create_msg+0x194>)
  89375. 80243ee: f240 7271 movw r2, #1905 @ 0x771
  89376. 80243f2: 494e ldr r1, [pc, #312] @ (802452c <dhcp_create_msg+0x1a4>)
  89377. 80243f4: 484b ldr r0, [pc, #300] @ (8024524 <dhcp_create_msg+0x19c>)
  89378. 80243f6: f006 fa39 bl 802a86c <iprintf>
  89379. (p_out->len >= sizeof(struct dhcp_msg)));
  89380. /* DHCP_REQUEST should reuse 'xid' from DHCPOFFER */
  89381. if ((message_type != DHCP_REQUEST) || (dhcp->state == DHCP_STATE_REBOOTING)) {
  89382. 80243fa: 79fb ldrb r3, [r7, #7]
  89383. 80243fc: 2b03 cmp r3, #3
  89384. 80243fe: d103 bne.n 8024408 <dhcp_create_msg+0x80>
  89385. 8024400: 68bb ldr r3, [r7, #8]
  89386. 8024402: 795b ldrb r3, [r3, #5]
  89387. 8024404: 2b03 cmp r3, #3
  89388. 8024406: d10d bne.n 8024424 <dhcp_create_msg+0x9c>
  89389. /* reuse transaction identifier in retransmissions */
  89390. if (dhcp->tries == 0) {
  89391. 8024408: 68bb ldr r3, [r7, #8]
  89392. 802440a: 799b ldrb r3, [r3, #6]
  89393. 802440c: 2b00 cmp r3, #0
  89394. 802440e: d105 bne.n 802441c <dhcp_create_msg+0x94>
  89395. #if DHCP_CREATE_RAND_XID && defined(LWIP_RAND)
  89396. xid = LWIP_RAND();
  89397. 8024410: f004 ff02 bl 8029218 <rand>
  89398. 8024414: 4603 mov r3, r0
  89399. 8024416: 461a mov r2, r3
  89400. 8024418: 4b45 ldr r3, [pc, #276] @ (8024530 <dhcp_create_msg+0x1a8>)
  89401. 802441a: 601a str r2, [r3, #0]
  89402. #else /* DHCP_CREATE_RAND_XID && defined(LWIP_RAND) */
  89403. xid++;
  89404. #endif /* DHCP_CREATE_RAND_XID && defined(LWIP_RAND) */
  89405. }
  89406. dhcp->xid = xid;
  89407. 802441c: 4b44 ldr r3, [pc, #272] @ (8024530 <dhcp_create_msg+0x1a8>)
  89408. 802441e: 681a ldr r2, [r3, #0]
  89409. 8024420: 68bb ldr r3, [r7, #8]
  89410. 8024422: 601a str r2, [r3, #0]
  89411. }
  89412. LWIP_DEBUGF(DHCP_DEBUG | LWIP_DBG_TRACE,
  89413. ("transaction id xid(%"X32_F")\n", xid));
  89414. msg_out = (struct dhcp_msg *)p_out->payload;
  89415. 8024424: 69bb ldr r3, [r7, #24]
  89416. 8024426: 685b ldr r3, [r3, #4]
  89417. 8024428: 617b str r3, [r7, #20]
  89418. memset(msg_out, 0, sizeof(struct dhcp_msg));
  89419. 802442a: f44f 729a mov.w r2, #308 @ 0x134
  89420. 802442e: 2100 movs r1, #0
  89421. 8024430: 6978 ldr r0, [r7, #20]
  89422. 8024432: f006 fbad bl 802ab90 <memset>
  89423. msg_out->op = DHCP_BOOTREQUEST;
  89424. 8024436: 697b ldr r3, [r7, #20]
  89425. 8024438: 2201 movs r2, #1
  89426. 802443a: 701a strb r2, [r3, #0]
  89427. /* @todo: make link layer independent */
  89428. msg_out->htype = LWIP_IANA_HWTYPE_ETHERNET;
  89429. 802443c: 697b ldr r3, [r7, #20]
  89430. 802443e: 2201 movs r2, #1
  89431. 8024440: 705a strb r2, [r3, #1]
  89432. msg_out->hlen = netif->hwaddr_len;
  89433. 8024442: 68fb ldr r3, [r7, #12]
  89434. 8024444: f893 2030 ldrb.w r2, [r3, #48] @ 0x30
  89435. 8024448: 697b ldr r3, [r7, #20]
  89436. 802444a: 709a strb r2, [r3, #2]
  89437. msg_out->xid = lwip_htonl(dhcp->xid);
  89438. 802444c: 68bb ldr r3, [r7, #8]
  89439. 802444e: 681b ldr r3, [r3, #0]
  89440. 8024450: 4618 mov r0, r3
  89441. 8024452: f7f5 fac6 bl 80199e2 <lwip_htonl>
  89442. 8024456: 4602 mov r2, r0
  89443. 8024458: 697b ldr r3, [r7, #20]
  89444. 802445a: 605a str r2, [r3, #4]
  89445. /* we don't need the broadcast flag since we can receive unicast traffic
  89446. before being fully configured! */
  89447. /* set ciaddr to netif->ip_addr based on message_type and state */
  89448. if ((message_type == DHCP_INFORM) || (message_type == DHCP_DECLINE) || (message_type == DHCP_RELEASE) ||
  89449. 802445c: 79fb ldrb r3, [r7, #7]
  89450. 802445e: 2b08 cmp r3, #8
  89451. 8024460: d010 beq.n 8024484 <dhcp_create_msg+0xfc>
  89452. 8024462: 79fb ldrb r3, [r7, #7]
  89453. 8024464: 2b04 cmp r3, #4
  89454. 8024466: d00d beq.n 8024484 <dhcp_create_msg+0xfc>
  89455. 8024468: 79fb ldrb r3, [r7, #7]
  89456. 802446a: 2b07 cmp r3, #7
  89457. 802446c: d00a beq.n 8024484 <dhcp_create_msg+0xfc>
  89458. 802446e: 79fb ldrb r3, [r7, #7]
  89459. 8024470: 2b03 cmp r3, #3
  89460. 8024472: d10c bne.n 802448e <dhcp_create_msg+0x106>
  89461. ((message_type == DHCP_REQUEST) && /* DHCP_STATE_BOUND not used for sending! */
  89462. ((dhcp->state == DHCP_STATE_RENEWING) || dhcp->state == DHCP_STATE_REBINDING))) {
  89463. 8024474: 68bb ldr r3, [r7, #8]
  89464. 8024476: 795b ldrb r3, [r3, #5]
  89465. ((message_type == DHCP_REQUEST) && /* DHCP_STATE_BOUND not used for sending! */
  89466. 8024478: 2b05 cmp r3, #5
  89467. 802447a: d003 beq.n 8024484 <dhcp_create_msg+0xfc>
  89468. ((dhcp->state == DHCP_STATE_RENEWING) || dhcp->state == DHCP_STATE_REBINDING))) {
  89469. 802447c: 68bb ldr r3, [r7, #8]
  89470. 802447e: 795b ldrb r3, [r3, #5]
  89471. 8024480: 2b04 cmp r3, #4
  89472. 8024482: d104 bne.n 802448e <dhcp_create_msg+0x106>
  89473. ip4_addr_copy(msg_out->ciaddr, *netif_ip4_addr(netif));
  89474. 8024484: 68fb ldr r3, [r7, #12]
  89475. 8024486: 3304 adds r3, #4
  89476. 8024488: 681a ldr r2, [r3, #0]
  89477. 802448a: 697b ldr r3, [r7, #20]
  89478. 802448c: 60da str r2, [r3, #12]
  89479. }
  89480. for (i = 0; i < LWIP_MIN(DHCP_CHADDR_LEN, NETIF_MAX_HWADDR_LEN); i++) {
  89481. 802448e: 2300 movs r3, #0
  89482. 8024490: 83fb strh r3, [r7, #30]
  89483. 8024492: e00c b.n 80244ae <dhcp_create_msg+0x126>
  89484. /* copy netif hardware address (padded with zeroes through memset already) */
  89485. msg_out->chaddr[i] = netif->hwaddr[i];
  89486. 8024494: 8bfa ldrh r2, [r7, #30]
  89487. 8024496: 8bfb ldrh r3, [r7, #30]
  89488. 8024498: 68f9 ldr r1, [r7, #12]
  89489. 802449a: 440a add r2, r1
  89490. 802449c: f892 102a ldrb.w r1, [r2, #42] @ 0x2a
  89491. 80244a0: 697a ldr r2, [r7, #20]
  89492. 80244a2: 4413 add r3, r2
  89493. 80244a4: 460a mov r2, r1
  89494. 80244a6: 771a strb r2, [r3, #28]
  89495. for (i = 0; i < LWIP_MIN(DHCP_CHADDR_LEN, NETIF_MAX_HWADDR_LEN); i++) {
  89496. 80244a8: 8bfb ldrh r3, [r7, #30]
  89497. 80244aa: 3301 adds r3, #1
  89498. 80244ac: 83fb strh r3, [r7, #30]
  89499. 80244ae: 8bfb ldrh r3, [r7, #30]
  89500. 80244b0: 2b05 cmp r3, #5
  89501. 80244b2: d9ef bls.n 8024494 <dhcp_create_msg+0x10c>
  89502. }
  89503. msg_out->cookie = PP_HTONL(DHCP_MAGIC_COOKIE);
  89504. 80244b4: 697b ldr r3, [r7, #20]
  89505. 80244b6: 2200 movs r2, #0
  89506. 80244b8: f042 0263 orr.w r2, r2, #99 @ 0x63
  89507. 80244bc: f883 20ec strb.w r2, [r3, #236] @ 0xec
  89508. 80244c0: 2200 movs r2, #0
  89509. 80244c2: f062 027d orn r2, r2, #125 @ 0x7d
  89510. 80244c6: f883 20ed strb.w r2, [r3, #237] @ 0xed
  89511. 80244ca: 2200 movs r2, #0
  89512. 80244cc: f042 0253 orr.w r2, r2, #83 @ 0x53
  89513. 80244d0: f883 20ee strb.w r2, [r3, #238] @ 0xee
  89514. 80244d4: 2200 movs r2, #0
  89515. 80244d6: f042 0263 orr.w r2, r2, #99 @ 0x63
  89516. 80244da: f883 20ef strb.w r2, [r3, #239] @ 0xef
  89517. /* Add option MESSAGE_TYPE */
  89518. options_out_len_loc = dhcp_option(0, msg_out->options, DHCP_OPTION_MESSAGE_TYPE, DHCP_OPTION_MESSAGE_TYPE_LEN);
  89519. 80244de: 697b ldr r3, [r7, #20]
  89520. 80244e0: f103 01f0 add.w r1, r3, #240 @ 0xf0
  89521. 80244e4: 2301 movs r3, #1
  89522. 80244e6: 2235 movs r2, #53 @ 0x35
  89523. 80244e8: 2000 movs r0, #0
  89524. 80244ea: f7ff facf bl 8023a8c <dhcp_option>
  89525. 80244ee: 4603 mov r3, r0
  89526. 80244f0: 827b strh r3, [r7, #18]
  89527. options_out_len_loc = dhcp_option_byte(options_out_len_loc, msg_out->options, message_type);
  89528. 80244f2: 697b ldr r3, [r7, #20]
  89529. 80244f4: f103 01f0 add.w r1, r3, #240 @ 0xf0
  89530. 80244f8: 79fa ldrb r2, [r7, #7]
  89531. 80244fa: 8a7b ldrh r3, [r7, #18]
  89532. 80244fc: 4618 mov r0, r3
  89533. 80244fe: f7ff faf9 bl 8023af4 <dhcp_option_byte>
  89534. 8024502: 4603 mov r3, r0
  89535. 8024504: 827b strh r3, [r7, #18]
  89536. if (options_out_len) {
  89537. 8024506: 683b ldr r3, [r7, #0]
  89538. 8024508: 2b00 cmp r3, #0
  89539. 802450a: d002 beq.n 8024512 <dhcp_create_msg+0x18a>
  89540. *options_out_len = options_out_len_loc;
  89541. 802450c: 683b ldr r3, [r7, #0]
  89542. 802450e: 8a7a ldrh r2, [r7, #18]
  89543. 8024510: 801a strh r2, [r3, #0]
  89544. }
  89545. return p_out;
  89546. 8024512: 69bb ldr r3, [r7, #24]
  89547. }
  89548. 8024514: 4618 mov r0, r3
  89549. 8024516: 3720 adds r7, #32
  89550. 8024518: 46bd mov sp, r7
  89551. 802451a: bd80 pop {r7, pc}
  89552. 802451c: 08030e54 .word 0x08030e54
  89553. 8024520: 08031174 .word 0x08031174
  89554. 8024524: 08030eb4 .word 0x08030eb4
  89555. 8024528: 08031194 .word 0x08031194
  89556. 802452c: 080311b4 .word 0x080311b4
  89557. 8024530: 2402affc .word 0x2402affc
  89558. 08024534 <dhcp_option_trailer>:
  89559. * Adds the END option to the DHCP message, and if
  89560. * necessary, up to three padding bytes.
  89561. */
  89562. static void
  89563. dhcp_option_trailer(u16_t options_out_len, u8_t *options, struct pbuf *p_out)
  89564. {
  89565. 8024534: b580 push {r7, lr}
  89566. 8024536: b084 sub sp, #16
  89567. 8024538: af00 add r7, sp, #0
  89568. 802453a: 4603 mov r3, r0
  89569. 802453c: 60b9 str r1, [r7, #8]
  89570. 802453e: 607a str r2, [r7, #4]
  89571. 8024540: 81fb strh r3, [r7, #14]
  89572. options[options_out_len++] = DHCP_OPTION_END;
  89573. 8024542: 89fb ldrh r3, [r7, #14]
  89574. 8024544: 1c5a adds r2, r3, #1
  89575. 8024546: 81fa strh r2, [r7, #14]
  89576. 8024548: 461a mov r2, r3
  89577. 802454a: 68bb ldr r3, [r7, #8]
  89578. 802454c: 4413 add r3, r2
  89579. 802454e: 22ff movs r2, #255 @ 0xff
  89580. 8024550: 701a strb r2, [r3, #0]
  89581. /* packet is too small, or not 4 byte aligned? */
  89582. while (((options_out_len < DHCP_MIN_OPTIONS_LEN) || (options_out_len & 3)) &&
  89583. 8024552: e007 b.n 8024564 <dhcp_option_trailer+0x30>
  89584. (options_out_len < DHCP_OPTIONS_LEN)) {
  89585. /* add a fill/padding byte */
  89586. options[options_out_len++] = 0;
  89587. 8024554: 89fb ldrh r3, [r7, #14]
  89588. 8024556: 1c5a adds r2, r3, #1
  89589. 8024558: 81fa strh r2, [r7, #14]
  89590. 802455a: 461a mov r2, r3
  89591. 802455c: 68bb ldr r3, [r7, #8]
  89592. 802455e: 4413 add r3, r2
  89593. 8024560: 2200 movs r2, #0
  89594. 8024562: 701a strb r2, [r3, #0]
  89595. while (((options_out_len < DHCP_MIN_OPTIONS_LEN) || (options_out_len & 3)) &&
  89596. 8024564: 89fb ldrh r3, [r7, #14]
  89597. 8024566: 2b43 cmp r3, #67 @ 0x43
  89598. 8024568: d904 bls.n 8024574 <dhcp_option_trailer+0x40>
  89599. 802456a: 89fb ldrh r3, [r7, #14]
  89600. 802456c: f003 0303 and.w r3, r3, #3
  89601. 8024570: 2b00 cmp r3, #0
  89602. 8024572: d002 beq.n 802457a <dhcp_option_trailer+0x46>
  89603. 8024574: 89fb ldrh r3, [r7, #14]
  89604. 8024576: 2b43 cmp r3, #67 @ 0x43
  89605. 8024578: d9ec bls.n 8024554 <dhcp_option_trailer+0x20>
  89606. }
  89607. /* shrink the pbuf to the actual content length */
  89608. pbuf_realloc(p_out, (u16_t)(sizeof(struct dhcp_msg) - DHCP_OPTIONS_LEN + options_out_len));
  89609. 802457a: 89fb ldrh r3, [r7, #14]
  89610. 802457c: 33f0 adds r3, #240 @ 0xf0
  89611. 802457e: b29b uxth r3, r3
  89612. 8024580: 4619 mov r1, r3
  89613. 8024582: 6878 ldr r0, [r7, #4]
  89614. 8024584: f7f6 fd44 bl 801b010 <pbuf_realloc>
  89615. }
  89616. 8024588: bf00 nop
  89617. 802458a: 3710 adds r7, #16
  89618. 802458c: 46bd mov sp, r7
  89619. 802458e: bd80 pop {r7, pc}
  89620. 08024590 <dhcp_supplied_address>:
  89621. * @return 1 if DHCP supplied netif->ip_addr (states BOUND or RENEWING),
  89622. * 0 otherwise
  89623. */
  89624. u8_t
  89625. dhcp_supplied_address(const struct netif *netif)
  89626. {
  89627. 8024590: b480 push {r7}
  89628. 8024592: b085 sub sp, #20
  89629. 8024594: af00 add r7, sp, #0
  89630. 8024596: 6078 str r0, [r7, #4]
  89631. if ((netif != NULL) && (netif_dhcp_data(netif) != NULL)) {
  89632. 8024598: 687b ldr r3, [r7, #4]
  89633. 802459a: 2b00 cmp r3, #0
  89634. 802459c: d017 beq.n 80245ce <dhcp_supplied_address+0x3e>
  89635. 802459e: 687b ldr r3, [r7, #4]
  89636. 80245a0: 6a5b ldr r3, [r3, #36] @ 0x24
  89637. 80245a2: 2b00 cmp r3, #0
  89638. 80245a4: d013 beq.n 80245ce <dhcp_supplied_address+0x3e>
  89639. struct dhcp *dhcp = netif_dhcp_data(netif);
  89640. 80245a6: 687b ldr r3, [r7, #4]
  89641. 80245a8: 6a5b ldr r3, [r3, #36] @ 0x24
  89642. 80245aa: 60fb str r3, [r7, #12]
  89643. return (dhcp->state == DHCP_STATE_BOUND) || (dhcp->state == DHCP_STATE_RENEWING) ||
  89644. 80245ac: 68fb ldr r3, [r7, #12]
  89645. 80245ae: 795b ldrb r3, [r3, #5]
  89646. 80245b0: 2b0a cmp r3, #10
  89647. 80245b2: d007 beq.n 80245c4 <dhcp_supplied_address+0x34>
  89648. 80245b4: 68fb ldr r3, [r7, #12]
  89649. 80245b6: 795b ldrb r3, [r3, #5]
  89650. 80245b8: 2b05 cmp r3, #5
  89651. 80245ba: d003 beq.n 80245c4 <dhcp_supplied_address+0x34>
  89652. (dhcp->state == DHCP_STATE_REBINDING);
  89653. 80245bc: 68fb ldr r3, [r7, #12]
  89654. 80245be: 795b ldrb r3, [r3, #5]
  89655. return (dhcp->state == DHCP_STATE_BOUND) || (dhcp->state == DHCP_STATE_RENEWING) ||
  89656. 80245c0: 2b04 cmp r3, #4
  89657. 80245c2: d101 bne.n 80245c8 <dhcp_supplied_address+0x38>
  89658. 80245c4: 2301 movs r3, #1
  89659. 80245c6: e000 b.n 80245ca <dhcp_supplied_address+0x3a>
  89660. 80245c8: 2300 movs r3, #0
  89661. 80245ca: b2db uxtb r3, r3
  89662. 80245cc: e000 b.n 80245d0 <dhcp_supplied_address+0x40>
  89663. }
  89664. return 0;
  89665. 80245ce: 2300 movs r3, #0
  89666. }
  89667. 80245d0: 4618 mov r0, r3
  89668. 80245d2: 3714 adds r7, #20
  89669. 80245d4: 46bd mov sp, r7
  89670. 80245d6: f85d 7b04 ldr.w r7, [sp], #4
  89671. 80245da: 4770 bx lr
  89672. 080245dc <etharp_free_entry>:
  89673. #endif /* ARP_QUEUEING */
  89674. /** Clean up ARP table entries */
  89675. static void
  89676. etharp_free_entry(int i)
  89677. {
  89678. 80245dc: b580 push {r7, lr}
  89679. 80245de: b082 sub sp, #8
  89680. 80245e0: af00 add r7, sp, #0
  89681. 80245e2: 6078 str r0, [r7, #4]
  89682. /* remove from SNMP ARP index tree */
  89683. mib2_remove_arp_entry(arp_table[i].netif, &arp_table[i].ipaddr);
  89684. /* and empty packet queue */
  89685. if (arp_table[i].q != NULL) {
  89686. 80245e4: 492b ldr r1, [pc, #172] @ (8024694 <etharp_free_entry+0xb8>)
  89687. 80245e6: 687a ldr r2, [r7, #4]
  89688. 80245e8: 4613 mov r3, r2
  89689. 80245ea: 005b lsls r3, r3, #1
  89690. 80245ec: 4413 add r3, r2
  89691. 80245ee: 00db lsls r3, r3, #3
  89692. 80245f0: 440b add r3, r1
  89693. 80245f2: 681b ldr r3, [r3, #0]
  89694. 80245f4: 2b00 cmp r3, #0
  89695. 80245f6: d013 beq.n 8024620 <etharp_free_entry+0x44>
  89696. /* remove all queued packets */
  89697. LWIP_DEBUGF(ETHARP_DEBUG, ("etharp_free_entry: freeing entry %"U16_F", packet queue %p.\n", (u16_t)i, (void *)(arp_table[i].q)));
  89698. free_etharp_q(arp_table[i].q);
  89699. 80245f8: 4926 ldr r1, [pc, #152] @ (8024694 <etharp_free_entry+0xb8>)
  89700. 80245fa: 687a ldr r2, [r7, #4]
  89701. 80245fc: 4613 mov r3, r2
  89702. 80245fe: 005b lsls r3, r3, #1
  89703. 8024600: 4413 add r3, r2
  89704. 8024602: 00db lsls r3, r3, #3
  89705. 8024604: 440b add r3, r1
  89706. 8024606: 681b ldr r3, [r3, #0]
  89707. 8024608: 4618 mov r0, r3
  89708. 802460a: f7f6 feb7 bl 801b37c <pbuf_free>
  89709. arp_table[i].q = NULL;
  89710. 802460e: 4921 ldr r1, [pc, #132] @ (8024694 <etharp_free_entry+0xb8>)
  89711. 8024610: 687a ldr r2, [r7, #4]
  89712. 8024612: 4613 mov r3, r2
  89713. 8024614: 005b lsls r3, r3, #1
  89714. 8024616: 4413 add r3, r2
  89715. 8024618: 00db lsls r3, r3, #3
  89716. 802461a: 440b add r3, r1
  89717. 802461c: 2200 movs r2, #0
  89718. 802461e: 601a str r2, [r3, #0]
  89719. }
  89720. /* recycle entry for re-use */
  89721. arp_table[i].state = ETHARP_STATE_EMPTY;
  89722. 8024620: 491c ldr r1, [pc, #112] @ (8024694 <etharp_free_entry+0xb8>)
  89723. 8024622: 687a ldr r2, [r7, #4]
  89724. 8024624: 4613 mov r3, r2
  89725. 8024626: 005b lsls r3, r3, #1
  89726. 8024628: 4413 add r3, r2
  89727. 802462a: 00db lsls r3, r3, #3
  89728. 802462c: 440b add r3, r1
  89729. 802462e: 3314 adds r3, #20
  89730. 8024630: 2200 movs r2, #0
  89731. 8024632: 701a strb r2, [r3, #0]
  89732. #ifdef LWIP_DEBUG
  89733. /* for debugging, clean out the complete entry */
  89734. arp_table[i].ctime = 0;
  89735. 8024634: 4917 ldr r1, [pc, #92] @ (8024694 <etharp_free_entry+0xb8>)
  89736. 8024636: 687a ldr r2, [r7, #4]
  89737. 8024638: 4613 mov r3, r2
  89738. 802463a: 005b lsls r3, r3, #1
  89739. 802463c: 4413 add r3, r2
  89740. 802463e: 00db lsls r3, r3, #3
  89741. 8024640: 440b add r3, r1
  89742. 8024642: 3312 adds r3, #18
  89743. 8024644: 2200 movs r2, #0
  89744. 8024646: 801a strh r2, [r3, #0]
  89745. arp_table[i].netif = NULL;
  89746. 8024648: 4912 ldr r1, [pc, #72] @ (8024694 <etharp_free_entry+0xb8>)
  89747. 802464a: 687a ldr r2, [r7, #4]
  89748. 802464c: 4613 mov r3, r2
  89749. 802464e: 005b lsls r3, r3, #1
  89750. 8024650: 4413 add r3, r2
  89751. 8024652: 00db lsls r3, r3, #3
  89752. 8024654: 440b add r3, r1
  89753. 8024656: 3308 adds r3, #8
  89754. 8024658: 2200 movs r2, #0
  89755. 802465a: 601a str r2, [r3, #0]
  89756. ip4_addr_set_zero(&arp_table[i].ipaddr);
  89757. 802465c: 490d ldr r1, [pc, #52] @ (8024694 <etharp_free_entry+0xb8>)
  89758. 802465e: 687a ldr r2, [r7, #4]
  89759. 8024660: 4613 mov r3, r2
  89760. 8024662: 005b lsls r3, r3, #1
  89761. 8024664: 4413 add r3, r2
  89762. 8024666: 00db lsls r3, r3, #3
  89763. 8024668: 440b add r3, r1
  89764. 802466a: 3304 adds r3, #4
  89765. 802466c: 2200 movs r2, #0
  89766. 802466e: 601a str r2, [r3, #0]
  89767. arp_table[i].ethaddr = ethzero;
  89768. 8024670: 4908 ldr r1, [pc, #32] @ (8024694 <etharp_free_entry+0xb8>)
  89769. 8024672: 687a ldr r2, [r7, #4]
  89770. 8024674: 4613 mov r3, r2
  89771. 8024676: 005b lsls r3, r3, #1
  89772. 8024678: 4413 add r3, r2
  89773. 802467a: 00db lsls r3, r3, #3
  89774. 802467c: 440b add r3, r1
  89775. 802467e: 3308 adds r3, #8
  89776. 8024680: 4a05 ldr r2, [pc, #20] @ (8024698 <etharp_free_entry+0xbc>)
  89777. 8024682: 3304 adds r3, #4
  89778. 8024684: 6810 ldr r0, [r2, #0]
  89779. 8024686: 6018 str r0, [r3, #0]
  89780. 8024688: 8892 ldrh r2, [r2, #4]
  89781. 802468a: 809a strh r2, [r3, #4]
  89782. #endif /* LWIP_DEBUG */
  89783. }
  89784. 802468c: bf00 nop
  89785. 802468e: 3708 adds r7, #8
  89786. 8024690: 46bd mov sp, r7
  89787. 8024692: bd80 pop {r7, pc}
  89788. 8024694: 2402b000 .word 0x2402b000
  89789. 8024698: 08031c88 .word 0x08031c88
  89790. 0802469c <etharp_tmr>:
  89791. * This function should be called every ARP_TMR_INTERVAL milliseconds (1 second),
  89792. * in order to expire entries in the ARP table.
  89793. */
  89794. void
  89795. etharp_tmr(void)
  89796. {
  89797. 802469c: b580 push {r7, lr}
  89798. 802469e: b082 sub sp, #8
  89799. 80246a0: af00 add r7, sp, #0
  89800. int i;
  89801. LWIP_DEBUGF(ETHARP_DEBUG, ("etharp_timer\n"));
  89802. /* remove expired entries from the ARP table */
  89803. for (i = 0; i < ARP_TABLE_SIZE; ++i) {
  89804. 80246a2: 2300 movs r3, #0
  89805. 80246a4: 607b str r3, [r7, #4]
  89806. 80246a6: e096 b.n 80247d6 <etharp_tmr+0x13a>
  89807. u8_t state = arp_table[i].state;
  89808. 80246a8: 494f ldr r1, [pc, #316] @ (80247e8 <etharp_tmr+0x14c>)
  89809. 80246aa: 687a ldr r2, [r7, #4]
  89810. 80246ac: 4613 mov r3, r2
  89811. 80246ae: 005b lsls r3, r3, #1
  89812. 80246b0: 4413 add r3, r2
  89813. 80246b2: 00db lsls r3, r3, #3
  89814. 80246b4: 440b add r3, r1
  89815. 80246b6: 3314 adds r3, #20
  89816. 80246b8: 781b ldrb r3, [r3, #0]
  89817. 80246ba: 70fb strb r3, [r7, #3]
  89818. if (state != ETHARP_STATE_EMPTY
  89819. 80246bc: 78fb ldrb r3, [r7, #3]
  89820. 80246be: 2b00 cmp r3, #0
  89821. 80246c0: f000 8086 beq.w 80247d0 <etharp_tmr+0x134>
  89822. #if ETHARP_SUPPORT_STATIC_ENTRIES
  89823. && (state != ETHARP_STATE_STATIC)
  89824. #endif /* ETHARP_SUPPORT_STATIC_ENTRIES */
  89825. ) {
  89826. arp_table[i].ctime++;
  89827. 80246c4: 4948 ldr r1, [pc, #288] @ (80247e8 <etharp_tmr+0x14c>)
  89828. 80246c6: 687a ldr r2, [r7, #4]
  89829. 80246c8: 4613 mov r3, r2
  89830. 80246ca: 005b lsls r3, r3, #1
  89831. 80246cc: 4413 add r3, r2
  89832. 80246ce: 00db lsls r3, r3, #3
  89833. 80246d0: 440b add r3, r1
  89834. 80246d2: 3312 adds r3, #18
  89835. 80246d4: 881b ldrh r3, [r3, #0]
  89836. 80246d6: 3301 adds r3, #1
  89837. 80246d8: b298 uxth r0, r3
  89838. 80246da: 4943 ldr r1, [pc, #268] @ (80247e8 <etharp_tmr+0x14c>)
  89839. 80246dc: 687a ldr r2, [r7, #4]
  89840. 80246de: 4613 mov r3, r2
  89841. 80246e0: 005b lsls r3, r3, #1
  89842. 80246e2: 4413 add r3, r2
  89843. 80246e4: 00db lsls r3, r3, #3
  89844. 80246e6: 440b add r3, r1
  89845. 80246e8: 3312 adds r3, #18
  89846. 80246ea: 4602 mov r2, r0
  89847. 80246ec: 801a strh r2, [r3, #0]
  89848. if ((arp_table[i].ctime >= ARP_MAXAGE) ||
  89849. 80246ee: 493e ldr r1, [pc, #248] @ (80247e8 <etharp_tmr+0x14c>)
  89850. 80246f0: 687a ldr r2, [r7, #4]
  89851. 80246f2: 4613 mov r3, r2
  89852. 80246f4: 005b lsls r3, r3, #1
  89853. 80246f6: 4413 add r3, r2
  89854. 80246f8: 00db lsls r3, r3, #3
  89855. 80246fa: 440b add r3, r1
  89856. 80246fc: 3312 adds r3, #18
  89857. 80246fe: 881b ldrh r3, [r3, #0]
  89858. 8024700: f5b3 7f96 cmp.w r3, #300 @ 0x12c
  89859. 8024704: d215 bcs.n 8024732 <etharp_tmr+0x96>
  89860. ((arp_table[i].state == ETHARP_STATE_PENDING) &&
  89861. 8024706: 4938 ldr r1, [pc, #224] @ (80247e8 <etharp_tmr+0x14c>)
  89862. 8024708: 687a ldr r2, [r7, #4]
  89863. 802470a: 4613 mov r3, r2
  89864. 802470c: 005b lsls r3, r3, #1
  89865. 802470e: 4413 add r3, r2
  89866. 8024710: 00db lsls r3, r3, #3
  89867. 8024712: 440b add r3, r1
  89868. 8024714: 3314 adds r3, #20
  89869. 8024716: 781b ldrb r3, [r3, #0]
  89870. if ((arp_table[i].ctime >= ARP_MAXAGE) ||
  89871. 8024718: 2b01 cmp r3, #1
  89872. 802471a: d10e bne.n 802473a <etharp_tmr+0x9e>
  89873. (arp_table[i].ctime >= ARP_MAXPENDING))) {
  89874. 802471c: 4932 ldr r1, [pc, #200] @ (80247e8 <etharp_tmr+0x14c>)
  89875. 802471e: 687a ldr r2, [r7, #4]
  89876. 8024720: 4613 mov r3, r2
  89877. 8024722: 005b lsls r3, r3, #1
  89878. 8024724: 4413 add r3, r2
  89879. 8024726: 00db lsls r3, r3, #3
  89880. 8024728: 440b add r3, r1
  89881. 802472a: 3312 adds r3, #18
  89882. 802472c: 881b ldrh r3, [r3, #0]
  89883. ((arp_table[i].state == ETHARP_STATE_PENDING) &&
  89884. 802472e: 2b04 cmp r3, #4
  89885. 8024730: d903 bls.n 802473a <etharp_tmr+0x9e>
  89886. /* pending or stable entry has become old! */
  89887. LWIP_DEBUGF(ETHARP_DEBUG, ("etharp_timer: expired %s entry %d.\n",
  89888. arp_table[i].state >= ETHARP_STATE_STABLE ? "stable" : "pending", i));
  89889. /* clean up entries that have just been expired */
  89890. etharp_free_entry(i);
  89891. 8024732: 6878 ldr r0, [r7, #4]
  89892. 8024734: f7ff ff52 bl 80245dc <etharp_free_entry>
  89893. 8024738: e04a b.n 80247d0 <etharp_tmr+0x134>
  89894. } else if (arp_table[i].state == ETHARP_STATE_STABLE_REREQUESTING_1) {
  89895. 802473a: 492b ldr r1, [pc, #172] @ (80247e8 <etharp_tmr+0x14c>)
  89896. 802473c: 687a ldr r2, [r7, #4]
  89897. 802473e: 4613 mov r3, r2
  89898. 8024740: 005b lsls r3, r3, #1
  89899. 8024742: 4413 add r3, r2
  89900. 8024744: 00db lsls r3, r3, #3
  89901. 8024746: 440b add r3, r1
  89902. 8024748: 3314 adds r3, #20
  89903. 802474a: 781b ldrb r3, [r3, #0]
  89904. 802474c: 2b03 cmp r3, #3
  89905. 802474e: d10a bne.n 8024766 <etharp_tmr+0xca>
  89906. /* Don't send more than one request every 2 seconds. */
  89907. arp_table[i].state = ETHARP_STATE_STABLE_REREQUESTING_2;
  89908. 8024750: 4925 ldr r1, [pc, #148] @ (80247e8 <etharp_tmr+0x14c>)
  89909. 8024752: 687a ldr r2, [r7, #4]
  89910. 8024754: 4613 mov r3, r2
  89911. 8024756: 005b lsls r3, r3, #1
  89912. 8024758: 4413 add r3, r2
  89913. 802475a: 00db lsls r3, r3, #3
  89914. 802475c: 440b add r3, r1
  89915. 802475e: 3314 adds r3, #20
  89916. 8024760: 2204 movs r2, #4
  89917. 8024762: 701a strb r2, [r3, #0]
  89918. 8024764: e034 b.n 80247d0 <etharp_tmr+0x134>
  89919. } else if (arp_table[i].state == ETHARP_STATE_STABLE_REREQUESTING_2) {
  89920. 8024766: 4920 ldr r1, [pc, #128] @ (80247e8 <etharp_tmr+0x14c>)
  89921. 8024768: 687a ldr r2, [r7, #4]
  89922. 802476a: 4613 mov r3, r2
  89923. 802476c: 005b lsls r3, r3, #1
  89924. 802476e: 4413 add r3, r2
  89925. 8024770: 00db lsls r3, r3, #3
  89926. 8024772: 440b add r3, r1
  89927. 8024774: 3314 adds r3, #20
  89928. 8024776: 781b ldrb r3, [r3, #0]
  89929. 8024778: 2b04 cmp r3, #4
  89930. 802477a: d10a bne.n 8024792 <etharp_tmr+0xf6>
  89931. /* Reset state to stable, so that the next transmitted packet will
  89932. re-send an ARP request. */
  89933. arp_table[i].state = ETHARP_STATE_STABLE;
  89934. 802477c: 491a ldr r1, [pc, #104] @ (80247e8 <etharp_tmr+0x14c>)
  89935. 802477e: 687a ldr r2, [r7, #4]
  89936. 8024780: 4613 mov r3, r2
  89937. 8024782: 005b lsls r3, r3, #1
  89938. 8024784: 4413 add r3, r2
  89939. 8024786: 00db lsls r3, r3, #3
  89940. 8024788: 440b add r3, r1
  89941. 802478a: 3314 adds r3, #20
  89942. 802478c: 2202 movs r2, #2
  89943. 802478e: 701a strb r2, [r3, #0]
  89944. 8024790: e01e b.n 80247d0 <etharp_tmr+0x134>
  89945. } else if (arp_table[i].state == ETHARP_STATE_PENDING) {
  89946. 8024792: 4915 ldr r1, [pc, #84] @ (80247e8 <etharp_tmr+0x14c>)
  89947. 8024794: 687a ldr r2, [r7, #4]
  89948. 8024796: 4613 mov r3, r2
  89949. 8024798: 005b lsls r3, r3, #1
  89950. 802479a: 4413 add r3, r2
  89951. 802479c: 00db lsls r3, r3, #3
  89952. 802479e: 440b add r3, r1
  89953. 80247a0: 3314 adds r3, #20
  89954. 80247a2: 781b ldrb r3, [r3, #0]
  89955. 80247a4: 2b01 cmp r3, #1
  89956. 80247a6: d113 bne.n 80247d0 <etharp_tmr+0x134>
  89957. /* still pending, resend an ARP query */
  89958. etharp_request(arp_table[i].netif, &arp_table[i].ipaddr);
  89959. 80247a8: 490f ldr r1, [pc, #60] @ (80247e8 <etharp_tmr+0x14c>)
  89960. 80247aa: 687a ldr r2, [r7, #4]
  89961. 80247ac: 4613 mov r3, r2
  89962. 80247ae: 005b lsls r3, r3, #1
  89963. 80247b0: 4413 add r3, r2
  89964. 80247b2: 00db lsls r3, r3, #3
  89965. 80247b4: 440b add r3, r1
  89966. 80247b6: 3308 adds r3, #8
  89967. 80247b8: 6818 ldr r0, [r3, #0]
  89968. 80247ba: 687a ldr r2, [r7, #4]
  89969. 80247bc: 4613 mov r3, r2
  89970. 80247be: 005b lsls r3, r3, #1
  89971. 80247c0: 4413 add r3, r2
  89972. 80247c2: 00db lsls r3, r3, #3
  89973. 80247c4: 4a08 ldr r2, [pc, #32] @ (80247e8 <etharp_tmr+0x14c>)
  89974. 80247c6: 4413 add r3, r2
  89975. 80247c8: 3304 adds r3, #4
  89976. 80247ca: 4619 mov r1, r3
  89977. 80247cc: f000 fe76 bl 80254bc <etharp_request>
  89978. for (i = 0; i < ARP_TABLE_SIZE; ++i) {
  89979. 80247d0: 687b ldr r3, [r7, #4]
  89980. 80247d2: 3301 adds r3, #1
  89981. 80247d4: 607b str r3, [r7, #4]
  89982. 80247d6: 687b ldr r3, [r7, #4]
  89983. 80247d8: 2b09 cmp r3, #9
  89984. 80247da: f77f af65 ble.w 80246a8 <etharp_tmr+0xc>
  89985. }
  89986. }
  89987. }
  89988. }
  89989. 80247de: bf00 nop
  89990. 80247e0: bf00 nop
  89991. 80247e2: 3708 adds r7, #8
  89992. 80247e4: 46bd mov sp, r7
  89993. 80247e6: bd80 pop {r7, pc}
  89994. 80247e8: 2402b000 .word 0x2402b000
  89995. 080247ec <etharp_find_entry>:
  89996. * @return The ARP entry index that matched or is created, ERR_MEM if no
  89997. * entry is found or could be recycled.
  89998. */
  89999. static s16_t
  90000. etharp_find_entry(const ip4_addr_t *ipaddr, u8_t flags, struct netif *netif)
  90001. {
  90002. 80247ec: b580 push {r7, lr}
  90003. 80247ee: b08a sub sp, #40 @ 0x28
  90004. 80247f0: af00 add r7, sp, #0
  90005. 80247f2: 60f8 str r0, [r7, #12]
  90006. 80247f4: 460b mov r3, r1
  90007. 80247f6: 607a str r2, [r7, #4]
  90008. 80247f8: 72fb strb r3, [r7, #11]
  90009. s16_t old_pending = ARP_TABLE_SIZE, old_stable = ARP_TABLE_SIZE;
  90010. 80247fa: 230a movs r3, #10
  90011. 80247fc: 843b strh r3, [r7, #32]
  90012. 80247fe: 230a movs r3, #10
  90013. 8024800: 847b strh r3, [r7, #34] @ 0x22
  90014. s16_t empty = ARP_TABLE_SIZE;
  90015. 8024802: 230a movs r3, #10
  90016. 8024804: 84bb strh r3, [r7, #36] @ 0x24
  90017. s16_t i = 0;
  90018. 8024806: 2300 movs r3, #0
  90019. 8024808: 84fb strh r3, [r7, #38] @ 0x26
  90020. /* oldest entry with packets on queue */
  90021. s16_t old_queue = ARP_TABLE_SIZE;
  90022. 802480a: 230a movs r3, #10
  90023. 802480c: 83fb strh r3, [r7, #30]
  90024. /* its age */
  90025. u16_t age_queue = 0, age_pending = 0, age_stable = 0;
  90026. 802480e: 2300 movs r3, #0
  90027. 8024810: 83bb strh r3, [r7, #28]
  90028. 8024812: 2300 movs r3, #0
  90029. 8024814: 837b strh r3, [r7, #26]
  90030. 8024816: 2300 movs r3, #0
  90031. 8024818: 833b strh r3, [r7, #24]
  90032. * 4) remember the oldest pending entry with queued packets (if any)
  90033. * 5) search for a matching IP entry, either pending or stable
  90034. * until 5 matches, or all entries are searched for.
  90035. */
  90036. for (i = 0; i < ARP_TABLE_SIZE; ++i) {
  90037. 802481a: 2300 movs r3, #0
  90038. 802481c: 84fb strh r3, [r7, #38] @ 0x26
  90039. 802481e: e0ae b.n 802497e <etharp_find_entry+0x192>
  90040. u8_t state = arp_table[i].state;
  90041. 8024820: f9b7 2026 ldrsh.w r2, [r7, #38] @ 0x26
  90042. 8024824: 49a6 ldr r1, [pc, #664] @ (8024ac0 <etharp_find_entry+0x2d4>)
  90043. 8024826: 4613 mov r3, r2
  90044. 8024828: 005b lsls r3, r3, #1
  90045. 802482a: 4413 add r3, r2
  90046. 802482c: 00db lsls r3, r3, #3
  90047. 802482e: 440b add r3, r1
  90048. 8024830: 3314 adds r3, #20
  90049. 8024832: 781b ldrb r3, [r3, #0]
  90050. 8024834: 75fb strb r3, [r7, #23]
  90051. /* no empty entry found yet and now we do find one? */
  90052. if ((empty == ARP_TABLE_SIZE) && (state == ETHARP_STATE_EMPTY)) {
  90053. 8024836: f9b7 3024 ldrsh.w r3, [r7, #36] @ 0x24
  90054. 802483a: 2b0a cmp r3, #10
  90055. 802483c: d105 bne.n 802484a <etharp_find_entry+0x5e>
  90056. 802483e: 7dfb ldrb r3, [r7, #23]
  90057. 8024840: 2b00 cmp r3, #0
  90058. 8024842: d102 bne.n 802484a <etharp_find_entry+0x5e>
  90059. LWIP_DEBUGF(ETHARP_DEBUG, ("etharp_find_entry: found empty entry %d\n", (int)i));
  90060. /* remember first empty entry */
  90061. empty = i;
  90062. 8024844: 8cfb ldrh r3, [r7, #38] @ 0x26
  90063. 8024846: 84bb strh r3, [r7, #36] @ 0x24
  90064. 8024848: e095 b.n 8024976 <etharp_find_entry+0x18a>
  90065. } else if (state != ETHARP_STATE_EMPTY) {
  90066. 802484a: 7dfb ldrb r3, [r7, #23]
  90067. 802484c: 2b00 cmp r3, #0
  90068. 802484e: f000 8092 beq.w 8024976 <etharp_find_entry+0x18a>
  90069. LWIP_ASSERT("state == ETHARP_STATE_PENDING || state >= ETHARP_STATE_STABLE",
  90070. 8024852: 7dfb ldrb r3, [r7, #23]
  90071. 8024854: 2b01 cmp r3, #1
  90072. 8024856: d009 beq.n 802486c <etharp_find_entry+0x80>
  90073. 8024858: 7dfb ldrb r3, [r7, #23]
  90074. 802485a: 2b01 cmp r3, #1
  90075. 802485c: d806 bhi.n 802486c <etharp_find_entry+0x80>
  90076. 802485e: 4b99 ldr r3, [pc, #612] @ (8024ac4 <etharp_find_entry+0x2d8>)
  90077. 8024860: f240 1223 movw r2, #291 @ 0x123
  90078. 8024864: 4998 ldr r1, [pc, #608] @ (8024ac8 <etharp_find_entry+0x2dc>)
  90079. 8024866: 4899 ldr r0, [pc, #612] @ (8024acc <etharp_find_entry+0x2e0>)
  90080. 8024868: f006 f800 bl 802a86c <iprintf>
  90081. state == ETHARP_STATE_PENDING || state >= ETHARP_STATE_STABLE);
  90082. /* if given, does IP address match IP address in ARP entry? */
  90083. if (ipaddr && ip4_addr_cmp(ipaddr, &arp_table[i].ipaddr)
  90084. 802486c: 68fb ldr r3, [r7, #12]
  90085. 802486e: 2b00 cmp r3, #0
  90086. 8024870: d020 beq.n 80248b4 <etharp_find_entry+0xc8>
  90087. 8024872: 68fb ldr r3, [r7, #12]
  90088. 8024874: 6819 ldr r1, [r3, #0]
  90089. 8024876: f9b7 2026 ldrsh.w r2, [r7, #38] @ 0x26
  90090. 802487a: 4891 ldr r0, [pc, #580] @ (8024ac0 <etharp_find_entry+0x2d4>)
  90091. 802487c: 4613 mov r3, r2
  90092. 802487e: 005b lsls r3, r3, #1
  90093. 8024880: 4413 add r3, r2
  90094. 8024882: 00db lsls r3, r3, #3
  90095. 8024884: 4403 add r3, r0
  90096. 8024886: 3304 adds r3, #4
  90097. 8024888: 681b ldr r3, [r3, #0]
  90098. 802488a: 4299 cmp r1, r3
  90099. 802488c: d112 bne.n 80248b4 <etharp_find_entry+0xc8>
  90100. #if ETHARP_TABLE_MATCH_NETIF
  90101. && ((netif == NULL) || (netif == arp_table[i].netif))
  90102. 802488e: 687b ldr r3, [r7, #4]
  90103. 8024890: 2b00 cmp r3, #0
  90104. 8024892: d00c beq.n 80248ae <etharp_find_entry+0xc2>
  90105. 8024894: f9b7 2026 ldrsh.w r2, [r7, #38] @ 0x26
  90106. 8024898: 4989 ldr r1, [pc, #548] @ (8024ac0 <etharp_find_entry+0x2d4>)
  90107. 802489a: 4613 mov r3, r2
  90108. 802489c: 005b lsls r3, r3, #1
  90109. 802489e: 4413 add r3, r2
  90110. 80248a0: 00db lsls r3, r3, #3
  90111. 80248a2: 440b add r3, r1
  90112. 80248a4: 3308 adds r3, #8
  90113. 80248a6: 681b ldr r3, [r3, #0]
  90114. 80248a8: 687a ldr r2, [r7, #4]
  90115. 80248aa: 429a cmp r2, r3
  90116. 80248ac: d102 bne.n 80248b4 <etharp_find_entry+0xc8>
  90117. #endif /* ETHARP_TABLE_MATCH_NETIF */
  90118. ) {
  90119. LWIP_DEBUGF(ETHARP_DEBUG | LWIP_DBG_TRACE, ("etharp_find_entry: found matching entry %d\n", (int)i));
  90120. /* found exact IP address match, simply bail out */
  90121. return i;
  90122. 80248ae: f9b7 3026 ldrsh.w r3, [r7, #38] @ 0x26
  90123. 80248b2: e100 b.n 8024ab6 <etharp_find_entry+0x2ca>
  90124. }
  90125. /* pending entry? */
  90126. if (state == ETHARP_STATE_PENDING) {
  90127. 80248b4: 7dfb ldrb r3, [r7, #23]
  90128. 80248b6: 2b01 cmp r3, #1
  90129. 80248b8: d140 bne.n 802493c <etharp_find_entry+0x150>
  90130. /* pending with queued packets? */
  90131. if (arp_table[i].q != NULL) {
  90132. 80248ba: f9b7 2026 ldrsh.w r2, [r7, #38] @ 0x26
  90133. 80248be: 4980 ldr r1, [pc, #512] @ (8024ac0 <etharp_find_entry+0x2d4>)
  90134. 80248c0: 4613 mov r3, r2
  90135. 80248c2: 005b lsls r3, r3, #1
  90136. 80248c4: 4413 add r3, r2
  90137. 80248c6: 00db lsls r3, r3, #3
  90138. 80248c8: 440b add r3, r1
  90139. 80248ca: 681b ldr r3, [r3, #0]
  90140. 80248cc: 2b00 cmp r3, #0
  90141. 80248ce: d01a beq.n 8024906 <etharp_find_entry+0x11a>
  90142. if (arp_table[i].ctime >= age_queue) {
  90143. 80248d0: f9b7 2026 ldrsh.w r2, [r7, #38] @ 0x26
  90144. 80248d4: 497a ldr r1, [pc, #488] @ (8024ac0 <etharp_find_entry+0x2d4>)
  90145. 80248d6: 4613 mov r3, r2
  90146. 80248d8: 005b lsls r3, r3, #1
  90147. 80248da: 4413 add r3, r2
  90148. 80248dc: 00db lsls r3, r3, #3
  90149. 80248de: 440b add r3, r1
  90150. 80248e0: 3312 adds r3, #18
  90151. 80248e2: 881b ldrh r3, [r3, #0]
  90152. 80248e4: 8bba ldrh r2, [r7, #28]
  90153. 80248e6: 429a cmp r2, r3
  90154. 80248e8: d845 bhi.n 8024976 <etharp_find_entry+0x18a>
  90155. old_queue = i;
  90156. 80248ea: 8cfb ldrh r3, [r7, #38] @ 0x26
  90157. 80248ec: 83fb strh r3, [r7, #30]
  90158. age_queue = arp_table[i].ctime;
  90159. 80248ee: f9b7 2026 ldrsh.w r2, [r7, #38] @ 0x26
  90160. 80248f2: 4973 ldr r1, [pc, #460] @ (8024ac0 <etharp_find_entry+0x2d4>)
  90161. 80248f4: 4613 mov r3, r2
  90162. 80248f6: 005b lsls r3, r3, #1
  90163. 80248f8: 4413 add r3, r2
  90164. 80248fa: 00db lsls r3, r3, #3
  90165. 80248fc: 440b add r3, r1
  90166. 80248fe: 3312 adds r3, #18
  90167. 8024900: 881b ldrh r3, [r3, #0]
  90168. 8024902: 83bb strh r3, [r7, #28]
  90169. 8024904: e037 b.n 8024976 <etharp_find_entry+0x18a>
  90170. }
  90171. } else
  90172. /* pending without queued packets? */
  90173. {
  90174. if (arp_table[i].ctime >= age_pending) {
  90175. 8024906: f9b7 2026 ldrsh.w r2, [r7, #38] @ 0x26
  90176. 802490a: 496d ldr r1, [pc, #436] @ (8024ac0 <etharp_find_entry+0x2d4>)
  90177. 802490c: 4613 mov r3, r2
  90178. 802490e: 005b lsls r3, r3, #1
  90179. 8024910: 4413 add r3, r2
  90180. 8024912: 00db lsls r3, r3, #3
  90181. 8024914: 440b add r3, r1
  90182. 8024916: 3312 adds r3, #18
  90183. 8024918: 881b ldrh r3, [r3, #0]
  90184. 802491a: 8b7a ldrh r2, [r7, #26]
  90185. 802491c: 429a cmp r2, r3
  90186. 802491e: d82a bhi.n 8024976 <etharp_find_entry+0x18a>
  90187. old_pending = i;
  90188. 8024920: 8cfb ldrh r3, [r7, #38] @ 0x26
  90189. 8024922: 843b strh r3, [r7, #32]
  90190. age_pending = arp_table[i].ctime;
  90191. 8024924: f9b7 2026 ldrsh.w r2, [r7, #38] @ 0x26
  90192. 8024928: 4965 ldr r1, [pc, #404] @ (8024ac0 <etharp_find_entry+0x2d4>)
  90193. 802492a: 4613 mov r3, r2
  90194. 802492c: 005b lsls r3, r3, #1
  90195. 802492e: 4413 add r3, r2
  90196. 8024930: 00db lsls r3, r3, #3
  90197. 8024932: 440b add r3, r1
  90198. 8024934: 3312 adds r3, #18
  90199. 8024936: 881b ldrh r3, [r3, #0]
  90200. 8024938: 837b strh r3, [r7, #26]
  90201. 802493a: e01c b.n 8024976 <etharp_find_entry+0x18a>
  90202. }
  90203. }
  90204. /* stable entry? */
  90205. } else if (state >= ETHARP_STATE_STABLE) {
  90206. 802493c: 7dfb ldrb r3, [r7, #23]
  90207. 802493e: 2b01 cmp r3, #1
  90208. 8024940: d919 bls.n 8024976 <etharp_find_entry+0x18a>
  90209. /* don't record old_stable for static entries since they never expire */
  90210. if (state < ETHARP_STATE_STATIC)
  90211. #endif /* ETHARP_SUPPORT_STATIC_ENTRIES */
  90212. {
  90213. /* remember entry with oldest stable entry in oldest, its age in maxtime */
  90214. if (arp_table[i].ctime >= age_stable) {
  90215. 8024942: f9b7 2026 ldrsh.w r2, [r7, #38] @ 0x26
  90216. 8024946: 495e ldr r1, [pc, #376] @ (8024ac0 <etharp_find_entry+0x2d4>)
  90217. 8024948: 4613 mov r3, r2
  90218. 802494a: 005b lsls r3, r3, #1
  90219. 802494c: 4413 add r3, r2
  90220. 802494e: 00db lsls r3, r3, #3
  90221. 8024950: 440b add r3, r1
  90222. 8024952: 3312 adds r3, #18
  90223. 8024954: 881b ldrh r3, [r3, #0]
  90224. 8024956: 8b3a ldrh r2, [r7, #24]
  90225. 8024958: 429a cmp r2, r3
  90226. 802495a: d80c bhi.n 8024976 <etharp_find_entry+0x18a>
  90227. old_stable = i;
  90228. 802495c: 8cfb ldrh r3, [r7, #38] @ 0x26
  90229. 802495e: 847b strh r3, [r7, #34] @ 0x22
  90230. age_stable = arp_table[i].ctime;
  90231. 8024960: f9b7 2026 ldrsh.w r2, [r7, #38] @ 0x26
  90232. 8024964: 4956 ldr r1, [pc, #344] @ (8024ac0 <etharp_find_entry+0x2d4>)
  90233. 8024966: 4613 mov r3, r2
  90234. 8024968: 005b lsls r3, r3, #1
  90235. 802496a: 4413 add r3, r2
  90236. 802496c: 00db lsls r3, r3, #3
  90237. 802496e: 440b add r3, r1
  90238. 8024970: 3312 adds r3, #18
  90239. 8024972: 881b ldrh r3, [r3, #0]
  90240. 8024974: 833b strh r3, [r7, #24]
  90241. for (i = 0; i < ARP_TABLE_SIZE; ++i) {
  90242. 8024976: 8cfb ldrh r3, [r7, #38] @ 0x26
  90243. 8024978: 3301 adds r3, #1
  90244. 802497a: b29b uxth r3, r3
  90245. 802497c: 84fb strh r3, [r7, #38] @ 0x26
  90246. 802497e: f9b7 3026 ldrsh.w r3, [r7, #38] @ 0x26
  90247. 8024982: 2b09 cmp r3, #9
  90248. 8024984: f77f af4c ble.w 8024820 <etharp_find_entry+0x34>
  90249. }
  90250. }
  90251. /* { we have no match } => try to create a new entry */
  90252. /* don't create new entry, only search? */
  90253. if (((flags & ETHARP_FLAG_FIND_ONLY) != 0) ||
  90254. 8024988: 7afb ldrb r3, [r7, #11]
  90255. 802498a: f003 0302 and.w r3, r3, #2
  90256. 802498e: 2b00 cmp r3, #0
  90257. 8024990: d108 bne.n 80249a4 <etharp_find_entry+0x1b8>
  90258. 8024992: f9b7 3024 ldrsh.w r3, [r7, #36] @ 0x24
  90259. 8024996: 2b0a cmp r3, #10
  90260. 8024998: d107 bne.n 80249aa <etharp_find_entry+0x1be>
  90261. /* or no empty entry found and not allowed to recycle? */
  90262. ((empty == ARP_TABLE_SIZE) && ((flags & ETHARP_FLAG_TRY_HARD) == 0))) {
  90263. 802499a: 7afb ldrb r3, [r7, #11]
  90264. 802499c: f003 0301 and.w r3, r3, #1
  90265. 80249a0: 2b00 cmp r3, #0
  90266. 80249a2: d102 bne.n 80249aa <etharp_find_entry+0x1be>
  90267. LWIP_DEBUGF(ETHARP_DEBUG | LWIP_DBG_TRACE, ("etharp_find_entry: no empty entry found and not allowed to recycle\n"));
  90268. return (s16_t)ERR_MEM;
  90269. 80249a4: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  90270. 80249a8: e085 b.n 8024ab6 <etharp_find_entry+0x2ca>
  90271. *
  90272. * { ETHARP_FLAG_TRY_HARD is set at this point }
  90273. */
  90274. /* 1) empty entry available? */
  90275. if (empty < ARP_TABLE_SIZE) {
  90276. 80249aa: f9b7 3024 ldrsh.w r3, [r7, #36] @ 0x24
  90277. 80249ae: 2b09 cmp r3, #9
  90278. 80249b0: dc02 bgt.n 80249b8 <etharp_find_entry+0x1cc>
  90279. i = empty;
  90280. 80249b2: 8cbb ldrh r3, [r7, #36] @ 0x24
  90281. 80249b4: 84fb strh r3, [r7, #38] @ 0x26
  90282. 80249b6: e039 b.n 8024a2c <etharp_find_entry+0x240>
  90283. LWIP_DEBUGF(ETHARP_DEBUG | LWIP_DBG_TRACE, ("etharp_find_entry: selecting empty entry %d\n", (int)i));
  90284. } else {
  90285. /* 2) found recyclable stable entry? */
  90286. if (old_stable < ARP_TABLE_SIZE) {
  90287. 80249b8: f9b7 3022 ldrsh.w r3, [r7, #34] @ 0x22
  90288. 80249bc: 2b09 cmp r3, #9
  90289. 80249be: dc14 bgt.n 80249ea <etharp_find_entry+0x1fe>
  90290. /* recycle oldest stable*/
  90291. i = old_stable;
  90292. 80249c0: 8c7b ldrh r3, [r7, #34] @ 0x22
  90293. 80249c2: 84fb strh r3, [r7, #38] @ 0x26
  90294. LWIP_DEBUGF(ETHARP_DEBUG | LWIP_DBG_TRACE, ("etharp_find_entry: selecting oldest stable entry %d\n", (int)i));
  90295. /* no queued packets should exist on stable entries */
  90296. LWIP_ASSERT("arp_table[i].q == NULL", arp_table[i].q == NULL);
  90297. 80249c4: f9b7 2026 ldrsh.w r2, [r7, #38] @ 0x26
  90298. 80249c8: 493d ldr r1, [pc, #244] @ (8024ac0 <etharp_find_entry+0x2d4>)
  90299. 80249ca: 4613 mov r3, r2
  90300. 80249cc: 005b lsls r3, r3, #1
  90301. 80249ce: 4413 add r3, r2
  90302. 80249d0: 00db lsls r3, r3, #3
  90303. 80249d2: 440b add r3, r1
  90304. 80249d4: 681b ldr r3, [r3, #0]
  90305. 80249d6: 2b00 cmp r3, #0
  90306. 80249d8: d018 beq.n 8024a0c <etharp_find_entry+0x220>
  90307. 80249da: 4b3a ldr r3, [pc, #232] @ (8024ac4 <etharp_find_entry+0x2d8>)
  90308. 80249dc: f240 126d movw r2, #365 @ 0x16d
  90309. 80249e0: 493b ldr r1, [pc, #236] @ (8024ad0 <etharp_find_entry+0x2e4>)
  90310. 80249e2: 483a ldr r0, [pc, #232] @ (8024acc <etharp_find_entry+0x2e0>)
  90311. 80249e4: f005 ff42 bl 802a86c <iprintf>
  90312. 80249e8: e010 b.n 8024a0c <etharp_find_entry+0x220>
  90313. /* 3) found recyclable pending entry without queued packets? */
  90314. } else if (old_pending < ARP_TABLE_SIZE) {
  90315. 80249ea: f9b7 3020 ldrsh.w r3, [r7, #32]
  90316. 80249ee: 2b09 cmp r3, #9
  90317. 80249f0: dc02 bgt.n 80249f8 <etharp_find_entry+0x20c>
  90318. /* recycle oldest pending */
  90319. i = old_pending;
  90320. 80249f2: 8c3b ldrh r3, [r7, #32]
  90321. 80249f4: 84fb strh r3, [r7, #38] @ 0x26
  90322. 80249f6: e009 b.n 8024a0c <etharp_find_entry+0x220>
  90323. LWIP_DEBUGF(ETHARP_DEBUG | LWIP_DBG_TRACE, ("etharp_find_entry: selecting oldest pending entry %d (without queue)\n", (int)i));
  90324. /* 4) found recyclable pending entry with queued packets? */
  90325. } else if (old_queue < ARP_TABLE_SIZE) {
  90326. 80249f8: f9b7 301e ldrsh.w r3, [r7, #30]
  90327. 80249fc: 2b09 cmp r3, #9
  90328. 80249fe: dc02 bgt.n 8024a06 <etharp_find_entry+0x21a>
  90329. /* recycle oldest pending (queued packets are free in etharp_free_entry) */
  90330. i = old_queue;
  90331. 8024a00: 8bfb ldrh r3, [r7, #30]
  90332. 8024a02: 84fb strh r3, [r7, #38] @ 0x26
  90333. 8024a04: e002 b.n 8024a0c <etharp_find_entry+0x220>
  90334. LWIP_DEBUGF(ETHARP_DEBUG | LWIP_DBG_TRACE, ("etharp_find_entry: selecting oldest pending entry %d, freeing packet queue %p\n", (int)i, (void *)(arp_table[i].q)));
  90335. /* no empty or recyclable entries found */
  90336. } else {
  90337. LWIP_DEBUGF(ETHARP_DEBUG | LWIP_DBG_TRACE, ("etharp_find_entry: no empty or recyclable entries found\n"));
  90338. return (s16_t)ERR_MEM;
  90339. 8024a06: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  90340. 8024a0a: e054 b.n 8024ab6 <etharp_find_entry+0x2ca>
  90341. }
  90342. /* { empty or recyclable entry found } */
  90343. LWIP_ASSERT("i < ARP_TABLE_SIZE", i < ARP_TABLE_SIZE);
  90344. 8024a0c: f9b7 3026 ldrsh.w r3, [r7, #38] @ 0x26
  90345. 8024a10: 2b09 cmp r3, #9
  90346. 8024a12: dd06 ble.n 8024a22 <etharp_find_entry+0x236>
  90347. 8024a14: 4b2b ldr r3, [pc, #172] @ (8024ac4 <etharp_find_entry+0x2d8>)
  90348. 8024a16: f240 127f movw r2, #383 @ 0x17f
  90349. 8024a1a: 492e ldr r1, [pc, #184] @ (8024ad4 <etharp_find_entry+0x2e8>)
  90350. 8024a1c: 482b ldr r0, [pc, #172] @ (8024acc <etharp_find_entry+0x2e0>)
  90351. 8024a1e: f005 ff25 bl 802a86c <iprintf>
  90352. etharp_free_entry(i);
  90353. 8024a22: f9b7 3026 ldrsh.w r3, [r7, #38] @ 0x26
  90354. 8024a26: 4618 mov r0, r3
  90355. 8024a28: f7ff fdd8 bl 80245dc <etharp_free_entry>
  90356. }
  90357. LWIP_ASSERT("i < ARP_TABLE_SIZE", i < ARP_TABLE_SIZE);
  90358. 8024a2c: f9b7 3026 ldrsh.w r3, [r7, #38] @ 0x26
  90359. 8024a30: 2b09 cmp r3, #9
  90360. 8024a32: dd06 ble.n 8024a42 <etharp_find_entry+0x256>
  90361. 8024a34: 4b23 ldr r3, [pc, #140] @ (8024ac4 <etharp_find_entry+0x2d8>)
  90362. 8024a36: f240 1283 movw r2, #387 @ 0x183
  90363. 8024a3a: 4926 ldr r1, [pc, #152] @ (8024ad4 <etharp_find_entry+0x2e8>)
  90364. 8024a3c: 4823 ldr r0, [pc, #140] @ (8024acc <etharp_find_entry+0x2e0>)
  90365. 8024a3e: f005 ff15 bl 802a86c <iprintf>
  90366. LWIP_ASSERT("arp_table[i].state == ETHARP_STATE_EMPTY",
  90367. 8024a42: f9b7 2026 ldrsh.w r2, [r7, #38] @ 0x26
  90368. 8024a46: 491e ldr r1, [pc, #120] @ (8024ac0 <etharp_find_entry+0x2d4>)
  90369. 8024a48: 4613 mov r3, r2
  90370. 8024a4a: 005b lsls r3, r3, #1
  90371. 8024a4c: 4413 add r3, r2
  90372. 8024a4e: 00db lsls r3, r3, #3
  90373. 8024a50: 440b add r3, r1
  90374. 8024a52: 3314 adds r3, #20
  90375. 8024a54: 781b ldrb r3, [r3, #0]
  90376. 8024a56: 2b00 cmp r3, #0
  90377. 8024a58: d006 beq.n 8024a68 <etharp_find_entry+0x27c>
  90378. 8024a5a: 4b1a ldr r3, [pc, #104] @ (8024ac4 <etharp_find_entry+0x2d8>)
  90379. 8024a5c: f44f 72c2 mov.w r2, #388 @ 0x184
  90380. 8024a60: 491d ldr r1, [pc, #116] @ (8024ad8 <etharp_find_entry+0x2ec>)
  90381. 8024a62: 481a ldr r0, [pc, #104] @ (8024acc <etharp_find_entry+0x2e0>)
  90382. 8024a64: f005 ff02 bl 802a86c <iprintf>
  90383. arp_table[i].state == ETHARP_STATE_EMPTY);
  90384. /* IP address given? */
  90385. if (ipaddr != NULL) {
  90386. 8024a68: 68fb ldr r3, [r7, #12]
  90387. 8024a6a: 2b00 cmp r3, #0
  90388. 8024a6c: d00b beq.n 8024a86 <etharp_find_entry+0x29a>
  90389. /* set IP address */
  90390. ip4_addr_copy(arp_table[i].ipaddr, *ipaddr);
  90391. 8024a6e: f9b7 2026 ldrsh.w r2, [r7, #38] @ 0x26
  90392. 8024a72: 68fb ldr r3, [r7, #12]
  90393. 8024a74: 6819 ldr r1, [r3, #0]
  90394. 8024a76: 4812 ldr r0, [pc, #72] @ (8024ac0 <etharp_find_entry+0x2d4>)
  90395. 8024a78: 4613 mov r3, r2
  90396. 8024a7a: 005b lsls r3, r3, #1
  90397. 8024a7c: 4413 add r3, r2
  90398. 8024a7e: 00db lsls r3, r3, #3
  90399. 8024a80: 4403 add r3, r0
  90400. 8024a82: 3304 adds r3, #4
  90401. 8024a84: 6019 str r1, [r3, #0]
  90402. }
  90403. arp_table[i].ctime = 0;
  90404. 8024a86: f9b7 2026 ldrsh.w r2, [r7, #38] @ 0x26
  90405. 8024a8a: 490d ldr r1, [pc, #52] @ (8024ac0 <etharp_find_entry+0x2d4>)
  90406. 8024a8c: 4613 mov r3, r2
  90407. 8024a8e: 005b lsls r3, r3, #1
  90408. 8024a90: 4413 add r3, r2
  90409. 8024a92: 00db lsls r3, r3, #3
  90410. 8024a94: 440b add r3, r1
  90411. 8024a96: 3312 adds r3, #18
  90412. 8024a98: 2200 movs r2, #0
  90413. 8024a9a: 801a strh r2, [r3, #0]
  90414. #if ETHARP_TABLE_MATCH_NETIF
  90415. arp_table[i].netif = netif;
  90416. 8024a9c: f9b7 2026 ldrsh.w r2, [r7, #38] @ 0x26
  90417. 8024aa0: 4907 ldr r1, [pc, #28] @ (8024ac0 <etharp_find_entry+0x2d4>)
  90418. 8024aa2: 4613 mov r3, r2
  90419. 8024aa4: 005b lsls r3, r3, #1
  90420. 8024aa6: 4413 add r3, r2
  90421. 8024aa8: 00db lsls r3, r3, #3
  90422. 8024aaa: 440b add r3, r1
  90423. 8024aac: 3308 adds r3, #8
  90424. 8024aae: 687a ldr r2, [r7, #4]
  90425. 8024ab0: 601a str r2, [r3, #0]
  90426. #endif /* ETHARP_TABLE_MATCH_NETIF */
  90427. return (s16_t)i;
  90428. 8024ab2: f9b7 3026 ldrsh.w r3, [r7, #38] @ 0x26
  90429. }
  90430. 8024ab6: 4618 mov r0, r3
  90431. 8024ab8: 3728 adds r7, #40 @ 0x28
  90432. 8024aba: 46bd mov sp, r7
  90433. 8024abc: bd80 pop {r7, pc}
  90434. 8024abe: bf00 nop
  90435. 8024ac0: 2402b000 .word 0x2402b000
  90436. 8024ac4: 080311f4 .word 0x080311f4
  90437. 8024ac8: 0803122c .word 0x0803122c
  90438. 8024acc: 0803126c .word 0x0803126c
  90439. 8024ad0: 08031294 .word 0x08031294
  90440. 8024ad4: 080312ac .word 0x080312ac
  90441. 8024ad8: 080312c0 .word 0x080312c0
  90442. 08024adc <etharp_update_arp_entry>:
  90443. *
  90444. * @see pbuf_free()
  90445. */
  90446. static err_t
  90447. etharp_update_arp_entry(struct netif *netif, const ip4_addr_t *ipaddr, struct eth_addr *ethaddr, u8_t flags)
  90448. {
  90449. 8024adc: b580 push {r7, lr}
  90450. 8024ade: b088 sub sp, #32
  90451. 8024ae0: af02 add r7, sp, #8
  90452. 8024ae2: 60f8 str r0, [r7, #12]
  90453. 8024ae4: 60b9 str r1, [r7, #8]
  90454. 8024ae6: 607a str r2, [r7, #4]
  90455. 8024ae8: 70fb strb r3, [r7, #3]
  90456. s16_t i;
  90457. LWIP_ASSERT("netif->hwaddr_len == ETH_HWADDR_LEN", netif->hwaddr_len == ETH_HWADDR_LEN);
  90458. 8024aea: 68fb ldr r3, [r7, #12]
  90459. 8024aec: f893 3030 ldrb.w r3, [r3, #48] @ 0x30
  90460. 8024af0: 2b06 cmp r3, #6
  90461. 8024af2: d006 beq.n 8024b02 <etharp_update_arp_entry+0x26>
  90462. 8024af4: 4b48 ldr r3, [pc, #288] @ (8024c18 <etharp_update_arp_entry+0x13c>)
  90463. 8024af6: f240 12a9 movw r2, #425 @ 0x1a9
  90464. 8024afa: 4948 ldr r1, [pc, #288] @ (8024c1c <etharp_update_arp_entry+0x140>)
  90465. 8024afc: 4848 ldr r0, [pc, #288] @ (8024c20 <etharp_update_arp_entry+0x144>)
  90466. 8024afe: f005 feb5 bl 802a86c <iprintf>
  90467. LWIP_DEBUGF(ETHARP_DEBUG | LWIP_DBG_TRACE, ("etharp_update_arp_entry: %"U16_F".%"U16_F".%"U16_F".%"U16_F" - %02"X16_F":%02"X16_F":%02"X16_F":%02"X16_F":%02"X16_F":%02"X16_F"\n",
  90468. ip4_addr1_16(ipaddr), ip4_addr2_16(ipaddr), ip4_addr3_16(ipaddr), ip4_addr4_16(ipaddr),
  90469. (u16_t)ethaddr->addr[0], (u16_t)ethaddr->addr[1], (u16_t)ethaddr->addr[2],
  90470. (u16_t)ethaddr->addr[3], (u16_t)ethaddr->addr[4], (u16_t)ethaddr->addr[5]));
  90471. /* non-unicast address? */
  90472. if (ip4_addr_isany(ipaddr) ||
  90473. 8024b02: 68bb ldr r3, [r7, #8]
  90474. 8024b04: 2b00 cmp r3, #0
  90475. 8024b06: d012 beq.n 8024b2e <etharp_update_arp_entry+0x52>
  90476. 8024b08: 68bb ldr r3, [r7, #8]
  90477. 8024b0a: 681b ldr r3, [r3, #0]
  90478. 8024b0c: 2b00 cmp r3, #0
  90479. 8024b0e: d00e beq.n 8024b2e <etharp_update_arp_entry+0x52>
  90480. ip4_addr_isbroadcast(ipaddr, netif) ||
  90481. 8024b10: 68bb ldr r3, [r7, #8]
  90482. 8024b12: 681b ldr r3, [r3, #0]
  90483. 8024b14: 68f9 ldr r1, [r7, #12]
  90484. 8024b16: 4618 mov r0, r3
  90485. 8024b18: f001 f952 bl 8025dc0 <ip4_addr_isbroadcast_u32>
  90486. 8024b1c: 4603 mov r3, r0
  90487. if (ip4_addr_isany(ipaddr) ||
  90488. 8024b1e: 2b00 cmp r3, #0
  90489. 8024b20: d105 bne.n 8024b2e <etharp_update_arp_entry+0x52>
  90490. ip4_addr_ismulticast(ipaddr)) {
  90491. 8024b22: 68bb ldr r3, [r7, #8]
  90492. 8024b24: 681b ldr r3, [r3, #0]
  90493. 8024b26: f003 03f0 and.w r3, r3, #240 @ 0xf0
  90494. ip4_addr_isbroadcast(ipaddr, netif) ||
  90495. 8024b2a: 2be0 cmp r3, #224 @ 0xe0
  90496. 8024b2c: d102 bne.n 8024b34 <etharp_update_arp_entry+0x58>
  90497. LWIP_DEBUGF(ETHARP_DEBUG | LWIP_DBG_TRACE, ("etharp_update_arp_entry: will not add non-unicast IP address to ARP cache\n"));
  90498. return ERR_ARG;
  90499. 8024b2e: f06f 030f mvn.w r3, #15
  90500. 8024b32: e06c b.n 8024c0e <etharp_update_arp_entry+0x132>
  90501. }
  90502. /* find or create ARP entry */
  90503. i = etharp_find_entry(ipaddr, flags, netif);
  90504. 8024b34: 78fb ldrb r3, [r7, #3]
  90505. 8024b36: 68fa ldr r2, [r7, #12]
  90506. 8024b38: 4619 mov r1, r3
  90507. 8024b3a: 68b8 ldr r0, [r7, #8]
  90508. 8024b3c: f7ff fe56 bl 80247ec <etharp_find_entry>
  90509. 8024b40: 4603 mov r3, r0
  90510. 8024b42: 82fb strh r3, [r7, #22]
  90511. /* bail out if no entry could be found */
  90512. if (i < 0) {
  90513. 8024b44: f9b7 3016 ldrsh.w r3, [r7, #22]
  90514. 8024b48: 2b00 cmp r3, #0
  90515. 8024b4a: da02 bge.n 8024b52 <etharp_update_arp_entry+0x76>
  90516. return (err_t)i;
  90517. 8024b4c: 8afb ldrh r3, [r7, #22]
  90518. 8024b4e: b25b sxtb r3, r3
  90519. 8024b50: e05d b.n 8024c0e <etharp_update_arp_entry+0x132>
  90520. return ERR_VAL;
  90521. } else
  90522. #endif /* ETHARP_SUPPORT_STATIC_ENTRIES */
  90523. {
  90524. /* mark it stable */
  90525. arp_table[i].state = ETHARP_STATE_STABLE;
  90526. 8024b52: f9b7 2016 ldrsh.w r2, [r7, #22]
  90527. 8024b56: 4933 ldr r1, [pc, #204] @ (8024c24 <etharp_update_arp_entry+0x148>)
  90528. 8024b58: 4613 mov r3, r2
  90529. 8024b5a: 005b lsls r3, r3, #1
  90530. 8024b5c: 4413 add r3, r2
  90531. 8024b5e: 00db lsls r3, r3, #3
  90532. 8024b60: 440b add r3, r1
  90533. 8024b62: 3314 adds r3, #20
  90534. 8024b64: 2202 movs r2, #2
  90535. 8024b66: 701a strb r2, [r3, #0]
  90536. }
  90537. /* record network interface */
  90538. arp_table[i].netif = netif;
  90539. 8024b68: f9b7 2016 ldrsh.w r2, [r7, #22]
  90540. 8024b6c: 492d ldr r1, [pc, #180] @ (8024c24 <etharp_update_arp_entry+0x148>)
  90541. 8024b6e: 4613 mov r3, r2
  90542. 8024b70: 005b lsls r3, r3, #1
  90543. 8024b72: 4413 add r3, r2
  90544. 8024b74: 00db lsls r3, r3, #3
  90545. 8024b76: 440b add r3, r1
  90546. 8024b78: 3308 adds r3, #8
  90547. 8024b7a: 68fa ldr r2, [r7, #12]
  90548. 8024b7c: 601a str r2, [r3, #0]
  90549. /* insert in SNMP ARP index tree */
  90550. mib2_add_arp_entry(netif, &arp_table[i].ipaddr);
  90551. LWIP_DEBUGF(ETHARP_DEBUG | LWIP_DBG_TRACE, ("etharp_update_arp_entry: updating stable entry %"S16_F"\n", i));
  90552. /* update address */
  90553. SMEMCPY(&arp_table[i].ethaddr, ethaddr, ETH_HWADDR_LEN);
  90554. 8024b7e: f9b7 2016 ldrsh.w r2, [r7, #22]
  90555. 8024b82: 4613 mov r3, r2
  90556. 8024b84: 005b lsls r3, r3, #1
  90557. 8024b86: 4413 add r3, r2
  90558. 8024b88: 00db lsls r3, r3, #3
  90559. 8024b8a: 3308 adds r3, #8
  90560. 8024b8c: 4a25 ldr r2, [pc, #148] @ (8024c24 <etharp_update_arp_entry+0x148>)
  90561. 8024b8e: 4413 add r3, r2
  90562. 8024b90: 3304 adds r3, #4
  90563. 8024b92: 2206 movs r2, #6
  90564. 8024b94: 6879 ldr r1, [r7, #4]
  90565. 8024b96: 4618 mov r0, r3
  90566. 8024b98: f006 f8f1 bl 802ad7e <memcpy>
  90567. /* reset time stamp */
  90568. arp_table[i].ctime = 0;
  90569. 8024b9c: f9b7 2016 ldrsh.w r2, [r7, #22]
  90570. 8024ba0: 4920 ldr r1, [pc, #128] @ (8024c24 <etharp_update_arp_entry+0x148>)
  90571. 8024ba2: 4613 mov r3, r2
  90572. 8024ba4: 005b lsls r3, r3, #1
  90573. 8024ba6: 4413 add r3, r2
  90574. 8024ba8: 00db lsls r3, r3, #3
  90575. 8024baa: 440b add r3, r1
  90576. 8024bac: 3312 adds r3, #18
  90577. 8024bae: 2200 movs r2, #0
  90578. 8024bb0: 801a strh r2, [r3, #0]
  90579. /* get the packet pointer */
  90580. p = q->p;
  90581. /* now queue entry can be freed */
  90582. memp_free(MEMP_ARP_QUEUE, q);
  90583. #else /* ARP_QUEUEING */
  90584. if (arp_table[i].q != NULL) {
  90585. 8024bb2: f9b7 2016 ldrsh.w r2, [r7, #22]
  90586. 8024bb6: 491b ldr r1, [pc, #108] @ (8024c24 <etharp_update_arp_entry+0x148>)
  90587. 8024bb8: 4613 mov r3, r2
  90588. 8024bba: 005b lsls r3, r3, #1
  90589. 8024bbc: 4413 add r3, r2
  90590. 8024bbe: 00db lsls r3, r3, #3
  90591. 8024bc0: 440b add r3, r1
  90592. 8024bc2: 681b ldr r3, [r3, #0]
  90593. 8024bc4: 2b00 cmp r3, #0
  90594. 8024bc6: d021 beq.n 8024c0c <etharp_update_arp_entry+0x130>
  90595. struct pbuf *p = arp_table[i].q;
  90596. 8024bc8: f9b7 2016 ldrsh.w r2, [r7, #22]
  90597. 8024bcc: 4915 ldr r1, [pc, #84] @ (8024c24 <etharp_update_arp_entry+0x148>)
  90598. 8024bce: 4613 mov r3, r2
  90599. 8024bd0: 005b lsls r3, r3, #1
  90600. 8024bd2: 4413 add r3, r2
  90601. 8024bd4: 00db lsls r3, r3, #3
  90602. 8024bd6: 440b add r3, r1
  90603. 8024bd8: 681b ldr r3, [r3, #0]
  90604. 8024bda: 613b str r3, [r7, #16]
  90605. arp_table[i].q = NULL;
  90606. 8024bdc: f9b7 2016 ldrsh.w r2, [r7, #22]
  90607. 8024be0: 4910 ldr r1, [pc, #64] @ (8024c24 <etharp_update_arp_entry+0x148>)
  90608. 8024be2: 4613 mov r3, r2
  90609. 8024be4: 005b lsls r3, r3, #1
  90610. 8024be6: 4413 add r3, r2
  90611. 8024be8: 00db lsls r3, r3, #3
  90612. 8024bea: 440b add r3, r1
  90613. 8024bec: 2200 movs r2, #0
  90614. 8024bee: 601a str r2, [r3, #0]
  90615. #endif /* ARP_QUEUEING */
  90616. /* send the queued IP packet */
  90617. ethernet_output(netif, p, (struct eth_addr *)(netif->hwaddr), ethaddr, ETHTYPE_IP);
  90618. 8024bf0: 68fb ldr r3, [r7, #12]
  90619. 8024bf2: f103 022a add.w r2, r3, #42 @ 0x2a
  90620. 8024bf6: f44f 6300 mov.w r3, #2048 @ 0x800
  90621. 8024bfa: 9300 str r3, [sp, #0]
  90622. 8024bfc: 687b ldr r3, [r7, #4]
  90623. 8024bfe: 6939 ldr r1, [r7, #16]
  90624. 8024c00: 68f8 ldr r0, [r7, #12]
  90625. 8024c02: f002 f9bb bl 8026f7c <ethernet_output>
  90626. /* free the queued IP packet */
  90627. pbuf_free(p);
  90628. 8024c06: 6938 ldr r0, [r7, #16]
  90629. 8024c08: f7f6 fbb8 bl 801b37c <pbuf_free>
  90630. }
  90631. return ERR_OK;
  90632. 8024c0c: 2300 movs r3, #0
  90633. }
  90634. 8024c0e: 4618 mov r0, r3
  90635. 8024c10: 3718 adds r7, #24
  90636. 8024c12: 46bd mov sp, r7
  90637. 8024c14: bd80 pop {r7, pc}
  90638. 8024c16: bf00 nop
  90639. 8024c18: 080311f4 .word 0x080311f4
  90640. 8024c1c: 080312ec .word 0x080312ec
  90641. 8024c20: 0803126c .word 0x0803126c
  90642. 8024c24: 2402b000 .word 0x2402b000
  90643. 08024c28 <etharp_cleanup_netif>:
  90644. *
  90645. * @param netif points to a network interface
  90646. */
  90647. void
  90648. etharp_cleanup_netif(struct netif *netif)
  90649. {
  90650. 8024c28: b580 push {r7, lr}
  90651. 8024c2a: b084 sub sp, #16
  90652. 8024c2c: af00 add r7, sp, #0
  90653. 8024c2e: 6078 str r0, [r7, #4]
  90654. int i;
  90655. for (i = 0; i < ARP_TABLE_SIZE; ++i) {
  90656. 8024c30: 2300 movs r3, #0
  90657. 8024c32: 60fb str r3, [r7, #12]
  90658. 8024c34: e01e b.n 8024c74 <etharp_cleanup_netif+0x4c>
  90659. u8_t state = arp_table[i].state;
  90660. 8024c36: 4913 ldr r1, [pc, #76] @ (8024c84 <etharp_cleanup_netif+0x5c>)
  90661. 8024c38: 68fa ldr r2, [r7, #12]
  90662. 8024c3a: 4613 mov r3, r2
  90663. 8024c3c: 005b lsls r3, r3, #1
  90664. 8024c3e: 4413 add r3, r2
  90665. 8024c40: 00db lsls r3, r3, #3
  90666. 8024c42: 440b add r3, r1
  90667. 8024c44: 3314 adds r3, #20
  90668. 8024c46: 781b ldrb r3, [r3, #0]
  90669. 8024c48: 72fb strb r3, [r7, #11]
  90670. if ((state != ETHARP_STATE_EMPTY) && (arp_table[i].netif == netif)) {
  90671. 8024c4a: 7afb ldrb r3, [r7, #11]
  90672. 8024c4c: 2b00 cmp r3, #0
  90673. 8024c4e: d00e beq.n 8024c6e <etharp_cleanup_netif+0x46>
  90674. 8024c50: 490c ldr r1, [pc, #48] @ (8024c84 <etharp_cleanup_netif+0x5c>)
  90675. 8024c52: 68fa ldr r2, [r7, #12]
  90676. 8024c54: 4613 mov r3, r2
  90677. 8024c56: 005b lsls r3, r3, #1
  90678. 8024c58: 4413 add r3, r2
  90679. 8024c5a: 00db lsls r3, r3, #3
  90680. 8024c5c: 440b add r3, r1
  90681. 8024c5e: 3308 adds r3, #8
  90682. 8024c60: 681b ldr r3, [r3, #0]
  90683. 8024c62: 687a ldr r2, [r7, #4]
  90684. 8024c64: 429a cmp r2, r3
  90685. 8024c66: d102 bne.n 8024c6e <etharp_cleanup_netif+0x46>
  90686. etharp_free_entry(i);
  90687. 8024c68: 68f8 ldr r0, [r7, #12]
  90688. 8024c6a: f7ff fcb7 bl 80245dc <etharp_free_entry>
  90689. for (i = 0; i < ARP_TABLE_SIZE; ++i) {
  90690. 8024c6e: 68fb ldr r3, [r7, #12]
  90691. 8024c70: 3301 adds r3, #1
  90692. 8024c72: 60fb str r3, [r7, #12]
  90693. 8024c74: 68fb ldr r3, [r7, #12]
  90694. 8024c76: 2b09 cmp r3, #9
  90695. 8024c78: dddd ble.n 8024c36 <etharp_cleanup_netif+0xe>
  90696. }
  90697. }
  90698. }
  90699. 8024c7a: bf00 nop
  90700. 8024c7c: bf00 nop
  90701. 8024c7e: 3710 adds r7, #16
  90702. 8024c80: 46bd mov sp, r7
  90703. 8024c82: bd80 pop {r7, pc}
  90704. 8024c84: 2402b000 .word 0x2402b000
  90705. 08024c88 <etharp_input>:
  90706. *
  90707. * @see pbuf_free()
  90708. */
  90709. void
  90710. etharp_input(struct pbuf *p, struct netif *netif)
  90711. {
  90712. 8024c88: b5b0 push {r4, r5, r7, lr}
  90713. 8024c8a: b08a sub sp, #40 @ 0x28
  90714. 8024c8c: af04 add r7, sp, #16
  90715. 8024c8e: 6078 str r0, [r7, #4]
  90716. 8024c90: 6039 str r1, [r7, #0]
  90717. struct etharp_hdr *hdr;
  90718. /* these are aligned properly, whereas the ARP header fields might not be */
  90719. ip4_addr_t sipaddr, dipaddr;
  90720. u8_t for_us;
  90721. LWIP_ASSERT_CORE_LOCKED();
  90722. 8024c92: f7ec f9c3 bl 801101c <sys_check_core_locking>
  90723. LWIP_ERROR("netif != NULL", (netif != NULL), return;);
  90724. 8024c96: 683b ldr r3, [r7, #0]
  90725. 8024c98: 2b00 cmp r3, #0
  90726. 8024c9a: d107 bne.n 8024cac <etharp_input+0x24>
  90727. 8024c9c: 4b3f ldr r3, [pc, #252] @ (8024d9c <etharp_input+0x114>)
  90728. 8024c9e: f240 228a movw r2, #650 @ 0x28a
  90729. 8024ca2: 493f ldr r1, [pc, #252] @ (8024da0 <etharp_input+0x118>)
  90730. 8024ca4: 483f ldr r0, [pc, #252] @ (8024da4 <etharp_input+0x11c>)
  90731. 8024ca6: f005 fde1 bl 802a86c <iprintf>
  90732. 8024caa: e074 b.n 8024d96 <etharp_input+0x10e>
  90733. hdr = (struct etharp_hdr *)p->payload;
  90734. 8024cac: 687b ldr r3, [r7, #4]
  90735. 8024cae: 685b ldr r3, [r3, #4]
  90736. 8024cb0: 617b str r3, [r7, #20]
  90737. /* RFC 826 "Packet Reception": */
  90738. if ((hdr->hwtype != PP_HTONS(LWIP_IANA_HWTYPE_ETHERNET)) ||
  90739. 8024cb2: 697b ldr r3, [r7, #20]
  90740. 8024cb4: 881b ldrh r3, [r3, #0]
  90741. 8024cb6: b29b uxth r3, r3
  90742. 8024cb8: f5b3 7f80 cmp.w r3, #256 @ 0x100
  90743. 8024cbc: d10c bne.n 8024cd8 <etharp_input+0x50>
  90744. (hdr->hwlen != ETH_HWADDR_LEN) ||
  90745. 8024cbe: 697b ldr r3, [r7, #20]
  90746. 8024cc0: 791b ldrb r3, [r3, #4]
  90747. if ((hdr->hwtype != PP_HTONS(LWIP_IANA_HWTYPE_ETHERNET)) ||
  90748. 8024cc2: 2b06 cmp r3, #6
  90749. 8024cc4: d108 bne.n 8024cd8 <etharp_input+0x50>
  90750. (hdr->protolen != sizeof(ip4_addr_t)) ||
  90751. 8024cc6: 697b ldr r3, [r7, #20]
  90752. 8024cc8: 795b ldrb r3, [r3, #5]
  90753. (hdr->hwlen != ETH_HWADDR_LEN) ||
  90754. 8024cca: 2b04 cmp r3, #4
  90755. 8024ccc: d104 bne.n 8024cd8 <etharp_input+0x50>
  90756. (hdr->proto != PP_HTONS(ETHTYPE_IP))) {
  90757. 8024cce: 697b ldr r3, [r7, #20]
  90758. 8024cd0: 885b ldrh r3, [r3, #2]
  90759. 8024cd2: b29b uxth r3, r3
  90760. (hdr->protolen != sizeof(ip4_addr_t)) ||
  90761. 8024cd4: 2b08 cmp r3, #8
  90762. 8024cd6: d003 beq.n 8024ce0 <etharp_input+0x58>
  90763. LWIP_DEBUGF(ETHARP_DEBUG | LWIP_DBG_TRACE | LWIP_DBG_LEVEL_WARNING,
  90764. ("etharp_input: packet dropped, wrong hw type, hwlen, proto, protolen or ethernet type (%"U16_F"/%"U16_F"/%"U16_F"/%"U16_F")\n",
  90765. hdr->hwtype, (u16_t)hdr->hwlen, hdr->proto, (u16_t)hdr->protolen));
  90766. ETHARP_STATS_INC(etharp.proterr);
  90767. ETHARP_STATS_INC(etharp.drop);
  90768. pbuf_free(p);
  90769. 8024cd8: 6878 ldr r0, [r7, #4]
  90770. 8024cda: f7f6 fb4f bl 801b37c <pbuf_free>
  90771. return;
  90772. 8024cde: e05a b.n 8024d96 <etharp_input+0x10e>
  90773. autoip_arp_reply(netif, hdr);
  90774. #endif /* LWIP_AUTOIP */
  90775. /* Copy struct ip4_addr_wordaligned to aligned ip4_addr, to support compilers without
  90776. * structure packing (not using structure copy which breaks strict-aliasing rules). */
  90777. IPADDR_WORDALIGNED_COPY_TO_IP4_ADDR_T(&sipaddr, &hdr->sipaddr);
  90778. 8024ce0: 697b ldr r3, [r7, #20]
  90779. 8024ce2: 330e adds r3, #14
  90780. 8024ce4: 681b ldr r3, [r3, #0]
  90781. 8024ce6: 60fb str r3, [r7, #12]
  90782. IPADDR_WORDALIGNED_COPY_TO_IP4_ADDR_T(&dipaddr, &hdr->dipaddr);
  90783. 8024ce8: 697b ldr r3, [r7, #20]
  90784. 8024cea: 3318 adds r3, #24
  90785. 8024cec: 681b ldr r3, [r3, #0]
  90786. 8024cee: 60bb str r3, [r7, #8]
  90787. /* this interface is not configured? */
  90788. if (ip4_addr_isany_val(*netif_ip4_addr(netif))) {
  90789. 8024cf0: 683b ldr r3, [r7, #0]
  90790. 8024cf2: 3304 adds r3, #4
  90791. 8024cf4: 681b ldr r3, [r3, #0]
  90792. 8024cf6: 2b00 cmp r3, #0
  90793. 8024cf8: d102 bne.n 8024d00 <etharp_input+0x78>
  90794. for_us = 0;
  90795. 8024cfa: 2300 movs r3, #0
  90796. 8024cfc: 74fb strb r3, [r7, #19]
  90797. 8024cfe: e009 b.n 8024d14 <etharp_input+0x8c>
  90798. } else {
  90799. /* ARP packet directed to us? */
  90800. for_us = (u8_t)ip4_addr_cmp(&dipaddr, netif_ip4_addr(netif));
  90801. 8024d00: 68ba ldr r2, [r7, #8]
  90802. 8024d02: 683b ldr r3, [r7, #0]
  90803. 8024d04: 3304 adds r3, #4
  90804. 8024d06: 681b ldr r3, [r3, #0]
  90805. 8024d08: 429a cmp r2, r3
  90806. 8024d0a: bf0c ite eq
  90807. 8024d0c: 2301 moveq r3, #1
  90808. 8024d0e: 2300 movne r3, #0
  90809. 8024d10: b2db uxtb r3, r3
  90810. 8024d12: 74fb strb r3, [r7, #19]
  90811. /* ARP message directed to us?
  90812. -> add IP address in ARP cache; assume requester wants to talk to us,
  90813. can result in directly sending the queued packets for this host.
  90814. ARP message not directed to us?
  90815. -> update the source IP address in the cache, if present */
  90816. etharp_update_arp_entry(netif, &sipaddr, &(hdr->shwaddr),
  90817. 8024d14: 697b ldr r3, [r7, #20]
  90818. 8024d16: f103 0208 add.w r2, r3, #8
  90819. 8024d1a: 7cfb ldrb r3, [r7, #19]
  90820. 8024d1c: 2b00 cmp r3, #0
  90821. 8024d1e: d001 beq.n 8024d24 <etharp_input+0x9c>
  90822. 8024d20: 2301 movs r3, #1
  90823. 8024d22: e000 b.n 8024d26 <etharp_input+0x9e>
  90824. 8024d24: 2302 movs r3, #2
  90825. 8024d26: f107 010c add.w r1, r7, #12
  90826. 8024d2a: 6838 ldr r0, [r7, #0]
  90827. 8024d2c: f7ff fed6 bl 8024adc <etharp_update_arp_entry>
  90828. for_us ? ETHARP_FLAG_TRY_HARD : ETHARP_FLAG_FIND_ONLY);
  90829. /* now act on the message itself */
  90830. switch (hdr->opcode) {
  90831. 8024d30: 697b ldr r3, [r7, #20]
  90832. 8024d32: 88db ldrh r3, [r3, #6]
  90833. 8024d34: b29b uxth r3, r3
  90834. 8024d36: f5b3 7f80 cmp.w r3, #256 @ 0x100
  90835. 8024d3a: d003 beq.n 8024d44 <etharp_input+0xbc>
  90836. 8024d3c: f5b3 7f00 cmp.w r3, #512 @ 0x200
  90837. 8024d40: d01e beq.n 8024d80 <etharp_input+0xf8>
  90838. #endif /* (LWIP_DHCP && DHCP_DOES_ARP_CHECK) */
  90839. break;
  90840. default:
  90841. LWIP_DEBUGF(ETHARP_DEBUG | LWIP_DBG_TRACE, ("etharp_input: ARP unknown opcode type %"S16_F"\n", lwip_htons(hdr->opcode)));
  90842. ETHARP_STATS_INC(etharp.err);
  90843. break;
  90844. 8024d42: e025 b.n 8024d90 <etharp_input+0x108>
  90845. if (for_us) {
  90846. 8024d44: 7cfb ldrb r3, [r7, #19]
  90847. 8024d46: 2b00 cmp r3, #0
  90848. 8024d48: d021 beq.n 8024d8e <etharp_input+0x106>
  90849. (struct eth_addr *)netif->hwaddr, &hdr->shwaddr,
  90850. 8024d4a: 683b ldr r3, [r7, #0]
  90851. 8024d4c: f103 002a add.w r0, r3, #42 @ 0x2a
  90852. 8024d50: 697b ldr r3, [r7, #20]
  90853. 8024d52: f103 0408 add.w r4, r3, #8
  90854. (struct eth_addr *)netif->hwaddr, netif_ip4_addr(netif),
  90855. 8024d56: 683b ldr r3, [r7, #0]
  90856. 8024d58: f103 052a add.w r5, r3, #42 @ 0x2a
  90857. 8024d5c: 683b ldr r3, [r7, #0]
  90858. 8024d5e: 3304 adds r3, #4
  90859. &hdr->shwaddr, &sipaddr,
  90860. 8024d60: 697a ldr r2, [r7, #20]
  90861. 8024d62: 3208 adds r2, #8
  90862. etharp_raw(netif,
  90863. 8024d64: 2102 movs r1, #2
  90864. 8024d66: 9103 str r1, [sp, #12]
  90865. 8024d68: f107 010c add.w r1, r7, #12
  90866. 8024d6c: 9102 str r1, [sp, #8]
  90867. 8024d6e: 9201 str r2, [sp, #4]
  90868. 8024d70: 9300 str r3, [sp, #0]
  90869. 8024d72: 462b mov r3, r5
  90870. 8024d74: 4622 mov r2, r4
  90871. 8024d76: 4601 mov r1, r0
  90872. 8024d78: 6838 ldr r0, [r7, #0]
  90873. 8024d7a: f000 faf1 bl 8025360 <etharp_raw>
  90874. break;
  90875. 8024d7e: e006 b.n 8024d8e <etharp_input+0x106>
  90876. dhcp_arp_reply(netif, &sipaddr);
  90877. 8024d80: f107 030c add.w r3, r7, #12
  90878. 8024d84: 4619 mov r1, r3
  90879. 8024d86: 6838 ldr r0, [r7, #0]
  90880. 8024d88: f7fe f9b6 bl 80230f8 <dhcp_arp_reply>
  90881. break;
  90882. 8024d8c: e000 b.n 8024d90 <etharp_input+0x108>
  90883. break;
  90884. 8024d8e: bf00 nop
  90885. }
  90886. /* free ARP packet */
  90887. pbuf_free(p);
  90888. 8024d90: 6878 ldr r0, [r7, #4]
  90889. 8024d92: f7f6 faf3 bl 801b37c <pbuf_free>
  90890. }
  90891. 8024d96: 3718 adds r7, #24
  90892. 8024d98: 46bd mov sp, r7
  90893. 8024d9a: bdb0 pop {r4, r5, r7, pc}
  90894. 8024d9c: 080311f4 .word 0x080311f4
  90895. 8024da0: 08031344 .word 0x08031344
  90896. 8024da4: 0803126c .word 0x0803126c
  90897. 08024da8 <etharp_output_to_arp_index>:
  90898. /** Just a small helper function that sends a pbuf to an ethernet address
  90899. * in the arp_table specified by the index 'arp_idx'.
  90900. */
  90901. static err_t
  90902. etharp_output_to_arp_index(struct netif *netif, struct pbuf *q, netif_addr_idx_t arp_idx)
  90903. {
  90904. 8024da8: b580 push {r7, lr}
  90905. 8024daa: b086 sub sp, #24
  90906. 8024dac: af02 add r7, sp, #8
  90907. 8024dae: 60f8 str r0, [r7, #12]
  90908. 8024db0: 60b9 str r1, [r7, #8]
  90909. 8024db2: 4613 mov r3, r2
  90910. 8024db4: 71fb strb r3, [r7, #7]
  90911. LWIP_ASSERT("arp_table[arp_idx].state >= ETHARP_STATE_STABLE",
  90912. 8024db6: 79fa ldrb r2, [r7, #7]
  90913. 8024db8: 4944 ldr r1, [pc, #272] @ (8024ecc <etharp_output_to_arp_index+0x124>)
  90914. 8024dba: 4613 mov r3, r2
  90915. 8024dbc: 005b lsls r3, r3, #1
  90916. 8024dbe: 4413 add r3, r2
  90917. 8024dc0: 00db lsls r3, r3, #3
  90918. 8024dc2: 440b add r3, r1
  90919. 8024dc4: 3314 adds r3, #20
  90920. 8024dc6: 781b ldrb r3, [r3, #0]
  90921. 8024dc8: 2b01 cmp r3, #1
  90922. 8024dca: d806 bhi.n 8024dda <etharp_output_to_arp_index+0x32>
  90923. 8024dcc: 4b40 ldr r3, [pc, #256] @ (8024ed0 <etharp_output_to_arp_index+0x128>)
  90924. 8024dce: f240 22ee movw r2, #750 @ 0x2ee
  90925. 8024dd2: 4940 ldr r1, [pc, #256] @ (8024ed4 <etharp_output_to_arp_index+0x12c>)
  90926. 8024dd4: 4840 ldr r0, [pc, #256] @ (8024ed8 <etharp_output_to_arp_index+0x130>)
  90927. 8024dd6: f005 fd49 bl 802a86c <iprintf>
  90928. arp_table[arp_idx].state >= ETHARP_STATE_STABLE);
  90929. /* if arp table entry is about to expire: re-request it,
  90930. but only if its state is ETHARP_STATE_STABLE to prevent flooding the
  90931. network with ARP requests if this address is used frequently. */
  90932. if (arp_table[arp_idx].state == ETHARP_STATE_STABLE) {
  90933. 8024dda: 79fa ldrb r2, [r7, #7]
  90934. 8024ddc: 493b ldr r1, [pc, #236] @ (8024ecc <etharp_output_to_arp_index+0x124>)
  90935. 8024dde: 4613 mov r3, r2
  90936. 8024de0: 005b lsls r3, r3, #1
  90937. 8024de2: 4413 add r3, r2
  90938. 8024de4: 00db lsls r3, r3, #3
  90939. 8024de6: 440b add r3, r1
  90940. 8024de8: 3314 adds r3, #20
  90941. 8024dea: 781b ldrb r3, [r3, #0]
  90942. 8024dec: 2b02 cmp r3, #2
  90943. 8024dee: d153 bne.n 8024e98 <etharp_output_to_arp_index+0xf0>
  90944. if (arp_table[arp_idx].ctime >= ARP_AGE_REREQUEST_USED_BROADCAST) {
  90945. 8024df0: 79fa ldrb r2, [r7, #7]
  90946. 8024df2: 4936 ldr r1, [pc, #216] @ (8024ecc <etharp_output_to_arp_index+0x124>)
  90947. 8024df4: 4613 mov r3, r2
  90948. 8024df6: 005b lsls r3, r3, #1
  90949. 8024df8: 4413 add r3, r2
  90950. 8024dfa: 00db lsls r3, r3, #3
  90951. 8024dfc: 440b add r3, r1
  90952. 8024dfe: 3312 adds r3, #18
  90953. 8024e00: 881b ldrh r3, [r3, #0]
  90954. 8024e02: f5b3 7f8e cmp.w r3, #284 @ 0x11c
  90955. 8024e06: d919 bls.n 8024e3c <etharp_output_to_arp_index+0x94>
  90956. /* issue a standard request using broadcast */
  90957. if (etharp_request(netif, &arp_table[arp_idx].ipaddr) == ERR_OK) {
  90958. 8024e08: 79fa ldrb r2, [r7, #7]
  90959. 8024e0a: 4613 mov r3, r2
  90960. 8024e0c: 005b lsls r3, r3, #1
  90961. 8024e0e: 4413 add r3, r2
  90962. 8024e10: 00db lsls r3, r3, #3
  90963. 8024e12: 4a2e ldr r2, [pc, #184] @ (8024ecc <etharp_output_to_arp_index+0x124>)
  90964. 8024e14: 4413 add r3, r2
  90965. 8024e16: 3304 adds r3, #4
  90966. 8024e18: 4619 mov r1, r3
  90967. 8024e1a: 68f8 ldr r0, [r7, #12]
  90968. 8024e1c: f000 fb4e bl 80254bc <etharp_request>
  90969. 8024e20: 4603 mov r3, r0
  90970. 8024e22: 2b00 cmp r3, #0
  90971. 8024e24: d138 bne.n 8024e98 <etharp_output_to_arp_index+0xf0>
  90972. arp_table[arp_idx].state = ETHARP_STATE_STABLE_REREQUESTING_1;
  90973. 8024e26: 79fa ldrb r2, [r7, #7]
  90974. 8024e28: 4928 ldr r1, [pc, #160] @ (8024ecc <etharp_output_to_arp_index+0x124>)
  90975. 8024e2a: 4613 mov r3, r2
  90976. 8024e2c: 005b lsls r3, r3, #1
  90977. 8024e2e: 4413 add r3, r2
  90978. 8024e30: 00db lsls r3, r3, #3
  90979. 8024e32: 440b add r3, r1
  90980. 8024e34: 3314 adds r3, #20
  90981. 8024e36: 2203 movs r2, #3
  90982. 8024e38: 701a strb r2, [r3, #0]
  90983. 8024e3a: e02d b.n 8024e98 <etharp_output_to_arp_index+0xf0>
  90984. }
  90985. } else if (arp_table[arp_idx].ctime >= ARP_AGE_REREQUEST_USED_UNICAST) {
  90986. 8024e3c: 79fa ldrb r2, [r7, #7]
  90987. 8024e3e: 4923 ldr r1, [pc, #140] @ (8024ecc <etharp_output_to_arp_index+0x124>)
  90988. 8024e40: 4613 mov r3, r2
  90989. 8024e42: 005b lsls r3, r3, #1
  90990. 8024e44: 4413 add r3, r2
  90991. 8024e46: 00db lsls r3, r3, #3
  90992. 8024e48: 440b add r3, r1
  90993. 8024e4a: 3312 adds r3, #18
  90994. 8024e4c: 881b ldrh r3, [r3, #0]
  90995. 8024e4e: f5b3 7f87 cmp.w r3, #270 @ 0x10e
  90996. 8024e52: d321 bcc.n 8024e98 <etharp_output_to_arp_index+0xf0>
  90997. /* issue a unicast request (for 15 seconds) to prevent unnecessary broadcast */
  90998. if (etharp_request_dst(netif, &arp_table[arp_idx].ipaddr, &arp_table[arp_idx].ethaddr) == ERR_OK) {
  90999. 8024e54: 79fa ldrb r2, [r7, #7]
  91000. 8024e56: 4613 mov r3, r2
  91001. 8024e58: 005b lsls r3, r3, #1
  91002. 8024e5a: 4413 add r3, r2
  91003. 8024e5c: 00db lsls r3, r3, #3
  91004. 8024e5e: 4a1b ldr r2, [pc, #108] @ (8024ecc <etharp_output_to_arp_index+0x124>)
  91005. 8024e60: 4413 add r3, r2
  91006. 8024e62: 1d19 adds r1, r3, #4
  91007. 8024e64: 79fa ldrb r2, [r7, #7]
  91008. 8024e66: 4613 mov r3, r2
  91009. 8024e68: 005b lsls r3, r3, #1
  91010. 8024e6a: 4413 add r3, r2
  91011. 8024e6c: 00db lsls r3, r3, #3
  91012. 8024e6e: 3308 adds r3, #8
  91013. 8024e70: 4a16 ldr r2, [pc, #88] @ (8024ecc <etharp_output_to_arp_index+0x124>)
  91014. 8024e72: 4413 add r3, r2
  91015. 8024e74: 3304 adds r3, #4
  91016. 8024e76: 461a mov r2, r3
  91017. 8024e78: 68f8 ldr r0, [r7, #12]
  91018. 8024e7a: f000 fafd bl 8025478 <etharp_request_dst>
  91019. 8024e7e: 4603 mov r3, r0
  91020. 8024e80: 2b00 cmp r3, #0
  91021. 8024e82: d109 bne.n 8024e98 <etharp_output_to_arp_index+0xf0>
  91022. arp_table[arp_idx].state = ETHARP_STATE_STABLE_REREQUESTING_1;
  91023. 8024e84: 79fa ldrb r2, [r7, #7]
  91024. 8024e86: 4911 ldr r1, [pc, #68] @ (8024ecc <etharp_output_to_arp_index+0x124>)
  91025. 8024e88: 4613 mov r3, r2
  91026. 8024e8a: 005b lsls r3, r3, #1
  91027. 8024e8c: 4413 add r3, r2
  91028. 8024e8e: 00db lsls r3, r3, #3
  91029. 8024e90: 440b add r3, r1
  91030. 8024e92: 3314 adds r3, #20
  91031. 8024e94: 2203 movs r2, #3
  91032. 8024e96: 701a strb r2, [r3, #0]
  91033. }
  91034. }
  91035. }
  91036. return ethernet_output(netif, q, (struct eth_addr *)(netif->hwaddr), &arp_table[arp_idx].ethaddr, ETHTYPE_IP);
  91037. 8024e98: 68fb ldr r3, [r7, #12]
  91038. 8024e9a: f103 012a add.w r1, r3, #42 @ 0x2a
  91039. 8024e9e: 79fa ldrb r2, [r7, #7]
  91040. 8024ea0: 4613 mov r3, r2
  91041. 8024ea2: 005b lsls r3, r3, #1
  91042. 8024ea4: 4413 add r3, r2
  91043. 8024ea6: 00db lsls r3, r3, #3
  91044. 8024ea8: 3308 adds r3, #8
  91045. 8024eaa: 4a08 ldr r2, [pc, #32] @ (8024ecc <etharp_output_to_arp_index+0x124>)
  91046. 8024eac: 4413 add r3, r2
  91047. 8024eae: 3304 adds r3, #4
  91048. 8024eb0: f44f 6200 mov.w r2, #2048 @ 0x800
  91049. 8024eb4: 9200 str r2, [sp, #0]
  91050. 8024eb6: 460a mov r2, r1
  91051. 8024eb8: 68b9 ldr r1, [r7, #8]
  91052. 8024eba: 68f8 ldr r0, [r7, #12]
  91053. 8024ebc: f002 f85e bl 8026f7c <ethernet_output>
  91054. 8024ec0: 4603 mov r3, r0
  91055. }
  91056. 8024ec2: 4618 mov r0, r3
  91057. 8024ec4: 3710 adds r7, #16
  91058. 8024ec6: 46bd mov sp, r7
  91059. 8024ec8: bd80 pop {r7, pc}
  91060. 8024eca: bf00 nop
  91061. 8024ecc: 2402b000 .word 0x2402b000
  91062. 8024ed0: 080311f4 .word 0x080311f4
  91063. 8024ed4: 08031364 .word 0x08031364
  91064. 8024ed8: 0803126c .word 0x0803126c
  91065. 08024edc <etharp_output>:
  91066. * - ERR_RTE No route to destination (no gateway to external networks),
  91067. * or the return type of either etharp_query() or ethernet_output().
  91068. */
  91069. err_t
  91070. etharp_output(struct netif *netif, struct pbuf *q, const ip4_addr_t *ipaddr)
  91071. {
  91072. 8024edc: b580 push {r7, lr}
  91073. 8024ede: b08a sub sp, #40 @ 0x28
  91074. 8024ee0: af02 add r7, sp, #8
  91075. 8024ee2: 60f8 str r0, [r7, #12]
  91076. 8024ee4: 60b9 str r1, [r7, #8]
  91077. 8024ee6: 607a str r2, [r7, #4]
  91078. const struct eth_addr *dest;
  91079. struct eth_addr mcastaddr;
  91080. const ip4_addr_t *dst_addr = ipaddr;
  91081. 8024ee8: 687b ldr r3, [r7, #4]
  91082. 8024eea: 61bb str r3, [r7, #24]
  91083. LWIP_ASSERT_CORE_LOCKED();
  91084. 8024eec: f7ec f896 bl 801101c <sys_check_core_locking>
  91085. LWIP_ASSERT("netif != NULL", netif != NULL);
  91086. 8024ef0: 68fb ldr r3, [r7, #12]
  91087. 8024ef2: 2b00 cmp r3, #0
  91088. 8024ef4: d106 bne.n 8024f04 <etharp_output+0x28>
  91089. 8024ef6: 4b73 ldr r3, [pc, #460] @ (80250c4 <etharp_output+0x1e8>)
  91090. 8024ef8: f240 321e movw r2, #798 @ 0x31e
  91091. 8024efc: 4972 ldr r1, [pc, #456] @ (80250c8 <etharp_output+0x1ec>)
  91092. 8024efe: 4873 ldr r0, [pc, #460] @ (80250cc <etharp_output+0x1f0>)
  91093. 8024f00: f005 fcb4 bl 802a86c <iprintf>
  91094. LWIP_ASSERT("q != NULL", q != NULL);
  91095. 8024f04: 68bb ldr r3, [r7, #8]
  91096. 8024f06: 2b00 cmp r3, #0
  91097. 8024f08: d106 bne.n 8024f18 <etharp_output+0x3c>
  91098. 8024f0a: 4b6e ldr r3, [pc, #440] @ (80250c4 <etharp_output+0x1e8>)
  91099. 8024f0c: f240 321f movw r2, #799 @ 0x31f
  91100. 8024f10: 496f ldr r1, [pc, #444] @ (80250d0 <etharp_output+0x1f4>)
  91101. 8024f12: 486e ldr r0, [pc, #440] @ (80250cc <etharp_output+0x1f0>)
  91102. 8024f14: f005 fcaa bl 802a86c <iprintf>
  91103. LWIP_ASSERT("ipaddr != NULL", ipaddr != NULL);
  91104. 8024f18: 687b ldr r3, [r7, #4]
  91105. 8024f1a: 2b00 cmp r3, #0
  91106. 8024f1c: d106 bne.n 8024f2c <etharp_output+0x50>
  91107. 8024f1e: 4b69 ldr r3, [pc, #420] @ (80250c4 <etharp_output+0x1e8>)
  91108. 8024f20: f44f 7248 mov.w r2, #800 @ 0x320
  91109. 8024f24: 496b ldr r1, [pc, #428] @ (80250d4 <etharp_output+0x1f8>)
  91110. 8024f26: 4869 ldr r0, [pc, #420] @ (80250cc <etharp_output+0x1f0>)
  91111. 8024f28: f005 fca0 bl 802a86c <iprintf>
  91112. /* Determine on destination hardware address. Broadcasts and multicasts
  91113. * are special, other IP addresses are looked up in the ARP table. */
  91114. /* broadcast destination IP address? */
  91115. if (ip4_addr_isbroadcast(ipaddr, netif)) {
  91116. 8024f2c: 687b ldr r3, [r7, #4]
  91117. 8024f2e: 681b ldr r3, [r3, #0]
  91118. 8024f30: 68f9 ldr r1, [r7, #12]
  91119. 8024f32: 4618 mov r0, r3
  91120. 8024f34: f000 ff44 bl 8025dc0 <ip4_addr_isbroadcast_u32>
  91121. 8024f38: 4603 mov r3, r0
  91122. 8024f3a: 2b00 cmp r3, #0
  91123. 8024f3c: d002 beq.n 8024f44 <etharp_output+0x68>
  91124. /* broadcast on Ethernet also */
  91125. dest = (const struct eth_addr *)&ethbroadcast;
  91126. 8024f3e: 4b66 ldr r3, [pc, #408] @ (80250d8 <etharp_output+0x1fc>)
  91127. 8024f40: 61fb str r3, [r7, #28]
  91128. 8024f42: e0af b.n 80250a4 <etharp_output+0x1c8>
  91129. /* multicast destination IP address? */
  91130. } else if (ip4_addr_ismulticast(ipaddr)) {
  91131. 8024f44: 687b ldr r3, [r7, #4]
  91132. 8024f46: 681b ldr r3, [r3, #0]
  91133. 8024f48: f003 03f0 and.w r3, r3, #240 @ 0xf0
  91134. 8024f4c: 2be0 cmp r3, #224 @ 0xe0
  91135. 8024f4e: d118 bne.n 8024f82 <etharp_output+0xa6>
  91136. /* Hash IP multicast address to MAC address.*/
  91137. mcastaddr.addr[0] = LL_IP4_MULTICAST_ADDR_0;
  91138. 8024f50: 2301 movs r3, #1
  91139. 8024f52: 743b strb r3, [r7, #16]
  91140. mcastaddr.addr[1] = LL_IP4_MULTICAST_ADDR_1;
  91141. 8024f54: 2300 movs r3, #0
  91142. 8024f56: 747b strb r3, [r7, #17]
  91143. mcastaddr.addr[2] = LL_IP4_MULTICAST_ADDR_2;
  91144. 8024f58: 235e movs r3, #94 @ 0x5e
  91145. 8024f5a: 74bb strb r3, [r7, #18]
  91146. mcastaddr.addr[3] = ip4_addr2(ipaddr) & 0x7f;
  91147. 8024f5c: 687b ldr r3, [r7, #4]
  91148. 8024f5e: 3301 adds r3, #1
  91149. 8024f60: 781b ldrb r3, [r3, #0]
  91150. 8024f62: f003 037f and.w r3, r3, #127 @ 0x7f
  91151. 8024f66: b2db uxtb r3, r3
  91152. 8024f68: 74fb strb r3, [r7, #19]
  91153. mcastaddr.addr[4] = ip4_addr3(ipaddr);
  91154. 8024f6a: 687b ldr r3, [r7, #4]
  91155. 8024f6c: 3302 adds r3, #2
  91156. 8024f6e: 781b ldrb r3, [r3, #0]
  91157. 8024f70: 753b strb r3, [r7, #20]
  91158. mcastaddr.addr[5] = ip4_addr4(ipaddr);
  91159. 8024f72: 687b ldr r3, [r7, #4]
  91160. 8024f74: 3303 adds r3, #3
  91161. 8024f76: 781b ldrb r3, [r3, #0]
  91162. 8024f78: 757b strb r3, [r7, #21]
  91163. /* destination Ethernet address is multicast */
  91164. dest = &mcastaddr;
  91165. 8024f7a: f107 0310 add.w r3, r7, #16
  91166. 8024f7e: 61fb str r3, [r7, #28]
  91167. 8024f80: e090 b.n 80250a4 <etharp_output+0x1c8>
  91168. /* unicast destination IP address? */
  91169. } else {
  91170. netif_addr_idx_t i;
  91171. /* outside local network? if so, this can neither be a global broadcast nor
  91172. a subnet broadcast. */
  91173. if (!ip4_addr_netcmp(ipaddr, netif_ip4_addr(netif), netif_ip4_netmask(netif)) &&
  91174. 8024f82: 687b ldr r3, [r7, #4]
  91175. 8024f84: 681a ldr r2, [r3, #0]
  91176. 8024f86: 68fb ldr r3, [r7, #12]
  91177. 8024f88: 3304 adds r3, #4
  91178. 8024f8a: 681b ldr r3, [r3, #0]
  91179. 8024f8c: 405a eors r2, r3
  91180. 8024f8e: 68fb ldr r3, [r7, #12]
  91181. 8024f90: 3308 adds r3, #8
  91182. 8024f92: 681b ldr r3, [r3, #0]
  91183. 8024f94: 4013 ands r3, r2
  91184. 8024f96: 2b00 cmp r3, #0
  91185. 8024f98: d012 beq.n 8024fc0 <etharp_output+0xe4>
  91186. !ip4_addr_islinklocal(ipaddr)) {
  91187. 8024f9a: 687b ldr r3, [r7, #4]
  91188. 8024f9c: 681b ldr r3, [r3, #0]
  91189. 8024f9e: b29b uxth r3, r3
  91190. if (!ip4_addr_netcmp(ipaddr, netif_ip4_addr(netif), netif_ip4_netmask(netif)) &&
  91191. 8024fa0: f64f 62a9 movw r2, #65193 @ 0xfea9
  91192. 8024fa4: 4293 cmp r3, r2
  91193. 8024fa6: d00b beq.n 8024fc0 <etharp_output+0xe4>
  91194. dst_addr = LWIP_HOOK_ETHARP_GET_GW(netif, ipaddr);
  91195. if (dst_addr == NULL)
  91196. #endif /* LWIP_HOOK_ETHARP_GET_GW */
  91197. {
  91198. /* interface has default gateway? */
  91199. if (!ip4_addr_isany_val(*netif_ip4_gw(netif))) {
  91200. 8024fa8: 68fb ldr r3, [r7, #12]
  91201. 8024faa: 330c adds r3, #12
  91202. 8024fac: 681b ldr r3, [r3, #0]
  91203. 8024fae: 2b00 cmp r3, #0
  91204. 8024fb0: d003 beq.n 8024fba <etharp_output+0xde>
  91205. /* send to hardware address of default gateway IP address */
  91206. dst_addr = netif_ip4_gw(netif);
  91207. 8024fb2: 68fb ldr r3, [r7, #12]
  91208. 8024fb4: 330c adds r3, #12
  91209. 8024fb6: 61bb str r3, [r7, #24]
  91210. 8024fb8: e002 b.n 8024fc0 <etharp_output+0xe4>
  91211. /* no default gateway available */
  91212. } else {
  91213. /* no route to destination error (default gateway missing) */
  91214. return ERR_RTE;
  91215. 8024fba: f06f 0303 mvn.w r3, #3
  91216. 8024fbe: e07d b.n 80250bc <etharp_output+0x1e0>
  91217. if (netif->hints != NULL) {
  91218. /* per-pcb cached entry was given */
  91219. netif_addr_idx_t etharp_cached_entry = netif->hints->addr_hint;
  91220. if (etharp_cached_entry < ARP_TABLE_SIZE) {
  91221. #endif /* LWIP_NETIF_HWADDRHINT */
  91222. if ((arp_table[etharp_cached_entry].state >= ETHARP_STATE_STABLE) &&
  91223. 8024fc0: 4b46 ldr r3, [pc, #280] @ (80250dc <etharp_output+0x200>)
  91224. 8024fc2: 781b ldrb r3, [r3, #0]
  91225. 8024fc4: 4619 mov r1, r3
  91226. 8024fc6: 4a46 ldr r2, [pc, #280] @ (80250e0 <etharp_output+0x204>)
  91227. 8024fc8: 460b mov r3, r1
  91228. 8024fca: 005b lsls r3, r3, #1
  91229. 8024fcc: 440b add r3, r1
  91230. 8024fce: 00db lsls r3, r3, #3
  91231. 8024fd0: 4413 add r3, r2
  91232. 8024fd2: 3314 adds r3, #20
  91233. 8024fd4: 781b ldrb r3, [r3, #0]
  91234. 8024fd6: 2b01 cmp r3, #1
  91235. 8024fd8: d925 bls.n 8025026 <etharp_output+0x14a>
  91236. #if ETHARP_TABLE_MATCH_NETIF
  91237. (arp_table[etharp_cached_entry].netif == netif) &&
  91238. 8024fda: 4b40 ldr r3, [pc, #256] @ (80250dc <etharp_output+0x200>)
  91239. 8024fdc: 781b ldrb r3, [r3, #0]
  91240. 8024fde: 4619 mov r1, r3
  91241. 8024fe0: 4a3f ldr r2, [pc, #252] @ (80250e0 <etharp_output+0x204>)
  91242. 8024fe2: 460b mov r3, r1
  91243. 8024fe4: 005b lsls r3, r3, #1
  91244. 8024fe6: 440b add r3, r1
  91245. 8024fe8: 00db lsls r3, r3, #3
  91246. 8024fea: 4413 add r3, r2
  91247. 8024fec: 3308 adds r3, #8
  91248. 8024fee: 681b ldr r3, [r3, #0]
  91249. if ((arp_table[etharp_cached_entry].state >= ETHARP_STATE_STABLE) &&
  91250. 8024ff0: 68fa ldr r2, [r7, #12]
  91251. 8024ff2: 429a cmp r2, r3
  91252. 8024ff4: d117 bne.n 8025026 <etharp_output+0x14a>
  91253. #endif
  91254. (ip4_addr_cmp(dst_addr, &arp_table[etharp_cached_entry].ipaddr))) {
  91255. 8024ff6: 69bb ldr r3, [r7, #24]
  91256. 8024ff8: 681a ldr r2, [r3, #0]
  91257. 8024ffa: 4b38 ldr r3, [pc, #224] @ (80250dc <etharp_output+0x200>)
  91258. 8024ffc: 781b ldrb r3, [r3, #0]
  91259. 8024ffe: 4618 mov r0, r3
  91260. 8025000: 4937 ldr r1, [pc, #220] @ (80250e0 <etharp_output+0x204>)
  91261. 8025002: 4603 mov r3, r0
  91262. 8025004: 005b lsls r3, r3, #1
  91263. 8025006: 4403 add r3, r0
  91264. 8025008: 00db lsls r3, r3, #3
  91265. 802500a: 440b add r3, r1
  91266. 802500c: 3304 adds r3, #4
  91267. 802500e: 681b ldr r3, [r3, #0]
  91268. (arp_table[etharp_cached_entry].netif == netif) &&
  91269. 8025010: 429a cmp r2, r3
  91270. 8025012: d108 bne.n 8025026 <etharp_output+0x14a>
  91271. /* the per-pcb-cached entry is stable and the right one! */
  91272. ETHARP_STATS_INC(etharp.cachehit);
  91273. return etharp_output_to_arp_index(netif, q, etharp_cached_entry);
  91274. 8025014: 4b31 ldr r3, [pc, #196] @ (80250dc <etharp_output+0x200>)
  91275. 8025016: 781b ldrb r3, [r3, #0]
  91276. 8025018: 461a mov r2, r3
  91277. 802501a: 68b9 ldr r1, [r7, #8]
  91278. 802501c: 68f8 ldr r0, [r7, #12]
  91279. 802501e: f7ff fec3 bl 8024da8 <etharp_output_to_arp_index>
  91280. 8025022: 4603 mov r3, r0
  91281. 8025024: e04a b.n 80250bc <etharp_output+0x1e0>
  91282. }
  91283. #endif /* LWIP_NETIF_HWADDRHINT */
  91284. /* find stable entry: do this here since this is a critical path for
  91285. throughput and etharp_find_entry() is kind of slow */
  91286. for (i = 0; i < ARP_TABLE_SIZE; i++) {
  91287. 8025026: 2300 movs r3, #0
  91288. 8025028: 75fb strb r3, [r7, #23]
  91289. 802502a: e031 b.n 8025090 <etharp_output+0x1b4>
  91290. if ((arp_table[i].state >= ETHARP_STATE_STABLE) &&
  91291. 802502c: 7dfa ldrb r2, [r7, #23]
  91292. 802502e: 492c ldr r1, [pc, #176] @ (80250e0 <etharp_output+0x204>)
  91293. 8025030: 4613 mov r3, r2
  91294. 8025032: 005b lsls r3, r3, #1
  91295. 8025034: 4413 add r3, r2
  91296. 8025036: 00db lsls r3, r3, #3
  91297. 8025038: 440b add r3, r1
  91298. 802503a: 3314 adds r3, #20
  91299. 802503c: 781b ldrb r3, [r3, #0]
  91300. 802503e: 2b01 cmp r3, #1
  91301. 8025040: d923 bls.n 802508a <etharp_output+0x1ae>
  91302. #if ETHARP_TABLE_MATCH_NETIF
  91303. (arp_table[i].netif == netif) &&
  91304. 8025042: 7dfa ldrb r2, [r7, #23]
  91305. 8025044: 4926 ldr r1, [pc, #152] @ (80250e0 <etharp_output+0x204>)
  91306. 8025046: 4613 mov r3, r2
  91307. 8025048: 005b lsls r3, r3, #1
  91308. 802504a: 4413 add r3, r2
  91309. 802504c: 00db lsls r3, r3, #3
  91310. 802504e: 440b add r3, r1
  91311. 8025050: 3308 adds r3, #8
  91312. 8025052: 681b ldr r3, [r3, #0]
  91313. if ((arp_table[i].state >= ETHARP_STATE_STABLE) &&
  91314. 8025054: 68fa ldr r2, [r7, #12]
  91315. 8025056: 429a cmp r2, r3
  91316. 8025058: d117 bne.n 802508a <etharp_output+0x1ae>
  91317. #endif
  91318. (ip4_addr_cmp(dst_addr, &arp_table[i].ipaddr))) {
  91319. 802505a: 69bb ldr r3, [r7, #24]
  91320. 802505c: 6819 ldr r1, [r3, #0]
  91321. 802505e: 7dfa ldrb r2, [r7, #23]
  91322. 8025060: 481f ldr r0, [pc, #124] @ (80250e0 <etharp_output+0x204>)
  91323. 8025062: 4613 mov r3, r2
  91324. 8025064: 005b lsls r3, r3, #1
  91325. 8025066: 4413 add r3, r2
  91326. 8025068: 00db lsls r3, r3, #3
  91327. 802506a: 4403 add r3, r0
  91328. 802506c: 3304 adds r3, #4
  91329. 802506e: 681b ldr r3, [r3, #0]
  91330. (arp_table[i].netif == netif) &&
  91331. 8025070: 4299 cmp r1, r3
  91332. 8025072: d10a bne.n 802508a <etharp_output+0x1ae>
  91333. /* found an existing, stable entry */
  91334. ETHARP_SET_ADDRHINT(netif, i);
  91335. 8025074: 4a19 ldr r2, [pc, #100] @ (80250dc <etharp_output+0x200>)
  91336. 8025076: 7dfb ldrb r3, [r7, #23]
  91337. 8025078: 7013 strb r3, [r2, #0]
  91338. return etharp_output_to_arp_index(netif, q, i);
  91339. 802507a: 7dfb ldrb r3, [r7, #23]
  91340. 802507c: 461a mov r2, r3
  91341. 802507e: 68b9 ldr r1, [r7, #8]
  91342. 8025080: 68f8 ldr r0, [r7, #12]
  91343. 8025082: f7ff fe91 bl 8024da8 <etharp_output_to_arp_index>
  91344. 8025086: 4603 mov r3, r0
  91345. 8025088: e018 b.n 80250bc <etharp_output+0x1e0>
  91346. for (i = 0; i < ARP_TABLE_SIZE; i++) {
  91347. 802508a: 7dfb ldrb r3, [r7, #23]
  91348. 802508c: 3301 adds r3, #1
  91349. 802508e: 75fb strb r3, [r7, #23]
  91350. 8025090: 7dfb ldrb r3, [r7, #23]
  91351. 8025092: 2b09 cmp r3, #9
  91352. 8025094: d9ca bls.n 802502c <etharp_output+0x150>
  91353. }
  91354. }
  91355. /* no stable entry found, use the (slower) query function:
  91356. queue on destination Ethernet address belonging to ipaddr */
  91357. return etharp_query(netif, dst_addr, q);
  91358. 8025096: 68ba ldr r2, [r7, #8]
  91359. 8025098: 69b9 ldr r1, [r7, #24]
  91360. 802509a: 68f8 ldr r0, [r7, #12]
  91361. 802509c: f000 f822 bl 80250e4 <etharp_query>
  91362. 80250a0: 4603 mov r3, r0
  91363. 80250a2: e00b b.n 80250bc <etharp_output+0x1e0>
  91364. }
  91365. /* continuation for multicast/broadcast destinations */
  91366. /* obtain source Ethernet address of the given interface */
  91367. /* send packet directly on the link */
  91368. return ethernet_output(netif, q, (struct eth_addr *)(netif->hwaddr), dest, ETHTYPE_IP);
  91369. 80250a4: 68fb ldr r3, [r7, #12]
  91370. 80250a6: f103 022a add.w r2, r3, #42 @ 0x2a
  91371. 80250aa: f44f 6300 mov.w r3, #2048 @ 0x800
  91372. 80250ae: 9300 str r3, [sp, #0]
  91373. 80250b0: 69fb ldr r3, [r7, #28]
  91374. 80250b2: 68b9 ldr r1, [r7, #8]
  91375. 80250b4: 68f8 ldr r0, [r7, #12]
  91376. 80250b6: f001 ff61 bl 8026f7c <ethernet_output>
  91377. 80250ba: 4603 mov r3, r0
  91378. }
  91379. 80250bc: 4618 mov r0, r3
  91380. 80250be: 3720 adds r7, #32
  91381. 80250c0: 46bd mov sp, r7
  91382. 80250c2: bd80 pop {r7, pc}
  91383. 80250c4: 080311f4 .word 0x080311f4
  91384. 80250c8: 08031344 .word 0x08031344
  91385. 80250cc: 0803126c .word 0x0803126c
  91386. 80250d0: 08031394 .word 0x08031394
  91387. 80250d4: 08031334 .word 0x08031334
  91388. 80250d8: 08031c80 .word 0x08031c80
  91389. 80250dc: 2402b0f0 .word 0x2402b0f0
  91390. 80250e0: 2402b000 .word 0x2402b000
  91391. 080250e4 <etharp_query>:
  91392. * - ERR_ARG Non-unicast address given, those will not appear in ARP cache.
  91393. *
  91394. */
  91395. err_t
  91396. etharp_query(struct netif *netif, const ip4_addr_t *ipaddr, struct pbuf *q)
  91397. {
  91398. 80250e4: b580 push {r7, lr}
  91399. 80250e6: b08c sub sp, #48 @ 0x30
  91400. 80250e8: af02 add r7, sp, #8
  91401. 80250ea: 60f8 str r0, [r7, #12]
  91402. 80250ec: 60b9 str r1, [r7, #8]
  91403. 80250ee: 607a str r2, [r7, #4]
  91404. struct eth_addr *srcaddr = (struct eth_addr *)netif->hwaddr;
  91405. 80250f0: 68fb ldr r3, [r7, #12]
  91406. 80250f2: 332a adds r3, #42 @ 0x2a
  91407. 80250f4: 617b str r3, [r7, #20]
  91408. err_t result = ERR_MEM;
  91409. 80250f6: 23ff movs r3, #255 @ 0xff
  91410. 80250f8: f887 3027 strb.w r3, [r7, #39] @ 0x27
  91411. int is_new_entry = 0;
  91412. 80250fc: 2300 movs r3, #0
  91413. 80250fe: 623b str r3, [r7, #32]
  91414. s16_t i_err;
  91415. netif_addr_idx_t i;
  91416. /* non-unicast address? */
  91417. if (ip4_addr_isbroadcast(ipaddr, netif) ||
  91418. 8025100: 68bb ldr r3, [r7, #8]
  91419. 8025102: 681b ldr r3, [r3, #0]
  91420. 8025104: 68f9 ldr r1, [r7, #12]
  91421. 8025106: 4618 mov r0, r3
  91422. 8025108: f000 fe5a bl 8025dc0 <ip4_addr_isbroadcast_u32>
  91423. 802510c: 4603 mov r3, r0
  91424. 802510e: 2b00 cmp r3, #0
  91425. 8025110: d10c bne.n 802512c <etharp_query+0x48>
  91426. ip4_addr_ismulticast(ipaddr) ||
  91427. 8025112: 68bb ldr r3, [r7, #8]
  91428. 8025114: 681b ldr r3, [r3, #0]
  91429. 8025116: f003 03f0 and.w r3, r3, #240 @ 0xf0
  91430. if (ip4_addr_isbroadcast(ipaddr, netif) ||
  91431. 802511a: 2be0 cmp r3, #224 @ 0xe0
  91432. 802511c: d006 beq.n 802512c <etharp_query+0x48>
  91433. ip4_addr_ismulticast(ipaddr) ||
  91434. 802511e: 68bb ldr r3, [r7, #8]
  91435. 8025120: 2b00 cmp r3, #0
  91436. 8025122: d003 beq.n 802512c <etharp_query+0x48>
  91437. ip4_addr_isany(ipaddr)) {
  91438. 8025124: 68bb ldr r3, [r7, #8]
  91439. 8025126: 681b ldr r3, [r3, #0]
  91440. 8025128: 2b00 cmp r3, #0
  91441. 802512a: d102 bne.n 8025132 <etharp_query+0x4e>
  91442. LWIP_DEBUGF(ETHARP_DEBUG | LWIP_DBG_TRACE, ("etharp_query: will not add non-unicast IP address to ARP cache\n"));
  91443. return ERR_ARG;
  91444. 802512c: f06f 030f mvn.w r3, #15
  91445. 8025130: e101 b.n 8025336 <etharp_query+0x252>
  91446. }
  91447. /* find entry in ARP cache, ask to create entry if queueing packet */
  91448. i_err = etharp_find_entry(ipaddr, ETHARP_FLAG_TRY_HARD, netif);
  91449. 8025132: 68fa ldr r2, [r7, #12]
  91450. 8025134: 2101 movs r1, #1
  91451. 8025136: 68b8 ldr r0, [r7, #8]
  91452. 8025138: f7ff fb58 bl 80247ec <etharp_find_entry>
  91453. 802513c: 4603 mov r3, r0
  91454. 802513e: 827b strh r3, [r7, #18]
  91455. /* could not find or create entry? */
  91456. if (i_err < 0) {
  91457. 8025140: f9b7 3012 ldrsh.w r3, [r7, #18]
  91458. 8025144: 2b00 cmp r3, #0
  91459. 8025146: da02 bge.n 802514e <etharp_query+0x6a>
  91460. LWIP_DEBUGF(ETHARP_DEBUG | LWIP_DBG_TRACE, ("etharp_query: could not create ARP entry\n"));
  91461. if (q) {
  91462. LWIP_DEBUGF(ETHARP_DEBUG | LWIP_DBG_TRACE, ("etharp_query: packet dropped\n"));
  91463. ETHARP_STATS_INC(etharp.memerr);
  91464. }
  91465. return (err_t)i_err;
  91466. 8025148: 8a7b ldrh r3, [r7, #18]
  91467. 802514a: b25b sxtb r3, r3
  91468. 802514c: e0f3 b.n 8025336 <etharp_query+0x252>
  91469. }
  91470. LWIP_ASSERT("type overflow", (size_t)i_err < NETIF_ADDR_IDX_MAX);
  91471. 802514e: 8a7b ldrh r3, [r7, #18]
  91472. 8025150: 2b7e cmp r3, #126 @ 0x7e
  91473. 8025152: d906 bls.n 8025162 <etharp_query+0x7e>
  91474. 8025154: 4b7a ldr r3, [pc, #488] @ (8025340 <etharp_query+0x25c>)
  91475. 8025156: f240 32c1 movw r2, #961 @ 0x3c1
  91476. 802515a: 497a ldr r1, [pc, #488] @ (8025344 <etharp_query+0x260>)
  91477. 802515c: 487a ldr r0, [pc, #488] @ (8025348 <etharp_query+0x264>)
  91478. 802515e: f005 fb85 bl 802a86c <iprintf>
  91479. i = (netif_addr_idx_t)i_err;
  91480. 8025162: 8a7b ldrh r3, [r7, #18]
  91481. 8025164: 747b strb r3, [r7, #17]
  91482. /* mark a fresh entry as pending (we just sent a request) */
  91483. if (arp_table[i].state == ETHARP_STATE_EMPTY) {
  91484. 8025166: 7c7a ldrb r2, [r7, #17]
  91485. 8025168: 4978 ldr r1, [pc, #480] @ (802534c <etharp_query+0x268>)
  91486. 802516a: 4613 mov r3, r2
  91487. 802516c: 005b lsls r3, r3, #1
  91488. 802516e: 4413 add r3, r2
  91489. 8025170: 00db lsls r3, r3, #3
  91490. 8025172: 440b add r3, r1
  91491. 8025174: 3314 adds r3, #20
  91492. 8025176: 781b ldrb r3, [r3, #0]
  91493. 8025178: 2b00 cmp r3, #0
  91494. 802517a: d115 bne.n 80251a8 <etharp_query+0xc4>
  91495. is_new_entry = 1;
  91496. 802517c: 2301 movs r3, #1
  91497. 802517e: 623b str r3, [r7, #32]
  91498. arp_table[i].state = ETHARP_STATE_PENDING;
  91499. 8025180: 7c7a ldrb r2, [r7, #17]
  91500. 8025182: 4972 ldr r1, [pc, #456] @ (802534c <etharp_query+0x268>)
  91501. 8025184: 4613 mov r3, r2
  91502. 8025186: 005b lsls r3, r3, #1
  91503. 8025188: 4413 add r3, r2
  91504. 802518a: 00db lsls r3, r3, #3
  91505. 802518c: 440b add r3, r1
  91506. 802518e: 3314 adds r3, #20
  91507. 8025190: 2201 movs r2, #1
  91508. 8025192: 701a strb r2, [r3, #0]
  91509. /* record network interface for re-sending arp request in etharp_tmr */
  91510. arp_table[i].netif = netif;
  91511. 8025194: 7c7a ldrb r2, [r7, #17]
  91512. 8025196: 496d ldr r1, [pc, #436] @ (802534c <etharp_query+0x268>)
  91513. 8025198: 4613 mov r3, r2
  91514. 802519a: 005b lsls r3, r3, #1
  91515. 802519c: 4413 add r3, r2
  91516. 802519e: 00db lsls r3, r3, #3
  91517. 80251a0: 440b add r3, r1
  91518. 80251a2: 3308 adds r3, #8
  91519. 80251a4: 68fa ldr r2, [r7, #12]
  91520. 80251a6: 601a str r2, [r3, #0]
  91521. }
  91522. /* { i is either a STABLE or (new or existing) PENDING entry } */
  91523. LWIP_ASSERT("arp_table[i].state == PENDING or STABLE",
  91524. 80251a8: 7c7a ldrb r2, [r7, #17]
  91525. 80251aa: 4968 ldr r1, [pc, #416] @ (802534c <etharp_query+0x268>)
  91526. 80251ac: 4613 mov r3, r2
  91527. 80251ae: 005b lsls r3, r3, #1
  91528. 80251b0: 4413 add r3, r2
  91529. 80251b2: 00db lsls r3, r3, #3
  91530. 80251b4: 440b add r3, r1
  91531. 80251b6: 3314 adds r3, #20
  91532. 80251b8: 781b ldrb r3, [r3, #0]
  91533. 80251ba: 2b01 cmp r3, #1
  91534. 80251bc: d011 beq.n 80251e2 <etharp_query+0xfe>
  91535. 80251be: 7c7a ldrb r2, [r7, #17]
  91536. 80251c0: 4962 ldr r1, [pc, #392] @ (802534c <etharp_query+0x268>)
  91537. 80251c2: 4613 mov r3, r2
  91538. 80251c4: 005b lsls r3, r3, #1
  91539. 80251c6: 4413 add r3, r2
  91540. 80251c8: 00db lsls r3, r3, #3
  91541. 80251ca: 440b add r3, r1
  91542. 80251cc: 3314 adds r3, #20
  91543. 80251ce: 781b ldrb r3, [r3, #0]
  91544. 80251d0: 2b01 cmp r3, #1
  91545. 80251d2: d806 bhi.n 80251e2 <etharp_query+0xfe>
  91546. 80251d4: 4b5a ldr r3, [pc, #360] @ (8025340 <etharp_query+0x25c>)
  91547. 80251d6: f240 32cd movw r2, #973 @ 0x3cd
  91548. 80251da: 495d ldr r1, [pc, #372] @ (8025350 <etharp_query+0x26c>)
  91549. 80251dc: 485a ldr r0, [pc, #360] @ (8025348 <etharp_query+0x264>)
  91550. 80251de: f005 fb45 bl 802a86c <iprintf>
  91551. ((arp_table[i].state == ETHARP_STATE_PENDING) ||
  91552. (arp_table[i].state >= ETHARP_STATE_STABLE)));
  91553. /* do we have a new entry? or an implicit query request? */
  91554. if (is_new_entry || (q == NULL)) {
  91555. 80251e2: 6a3b ldr r3, [r7, #32]
  91556. 80251e4: 2b00 cmp r3, #0
  91557. 80251e6: d102 bne.n 80251ee <etharp_query+0x10a>
  91558. 80251e8: 687b ldr r3, [r7, #4]
  91559. 80251ea: 2b00 cmp r3, #0
  91560. 80251ec: d10c bne.n 8025208 <etharp_query+0x124>
  91561. /* try to resolve it; send out ARP request */
  91562. result = etharp_request(netif, ipaddr);
  91563. 80251ee: 68b9 ldr r1, [r7, #8]
  91564. 80251f0: 68f8 ldr r0, [r7, #12]
  91565. 80251f2: f000 f963 bl 80254bc <etharp_request>
  91566. 80251f6: 4603 mov r3, r0
  91567. 80251f8: f887 3027 strb.w r3, [r7, #39] @ 0x27
  91568. /* ARP request couldn't be sent */
  91569. /* We don't re-send arp request in etharp_tmr, but we still queue packets,
  91570. since this failure could be temporary, and the next packet calling
  91571. etharp_query again could lead to sending the queued packets. */
  91572. }
  91573. if (q == NULL) {
  91574. 80251fc: 687b ldr r3, [r7, #4]
  91575. 80251fe: 2b00 cmp r3, #0
  91576. 8025200: d102 bne.n 8025208 <etharp_query+0x124>
  91577. return result;
  91578. 8025202: f997 3027 ldrsb.w r3, [r7, #39] @ 0x27
  91579. 8025206: e096 b.n 8025336 <etharp_query+0x252>
  91580. }
  91581. }
  91582. /* packet given? */
  91583. LWIP_ASSERT("q != NULL", q != NULL);
  91584. 8025208: 687b ldr r3, [r7, #4]
  91585. 802520a: 2b00 cmp r3, #0
  91586. 802520c: d106 bne.n 802521c <etharp_query+0x138>
  91587. 802520e: 4b4c ldr r3, [pc, #304] @ (8025340 <etharp_query+0x25c>)
  91588. 8025210: f240 32e1 movw r2, #993 @ 0x3e1
  91589. 8025214: 494f ldr r1, [pc, #316] @ (8025354 <etharp_query+0x270>)
  91590. 8025216: 484c ldr r0, [pc, #304] @ (8025348 <etharp_query+0x264>)
  91591. 8025218: f005 fb28 bl 802a86c <iprintf>
  91592. /* stable entry? */
  91593. if (arp_table[i].state >= ETHARP_STATE_STABLE) {
  91594. 802521c: 7c7a ldrb r2, [r7, #17]
  91595. 802521e: 494b ldr r1, [pc, #300] @ (802534c <etharp_query+0x268>)
  91596. 8025220: 4613 mov r3, r2
  91597. 8025222: 005b lsls r3, r3, #1
  91598. 8025224: 4413 add r3, r2
  91599. 8025226: 00db lsls r3, r3, #3
  91600. 8025228: 440b add r3, r1
  91601. 802522a: 3314 adds r3, #20
  91602. 802522c: 781b ldrb r3, [r3, #0]
  91603. 802522e: 2b01 cmp r3, #1
  91604. 8025230: d917 bls.n 8025262 <etharp_query+0x17e>
  91605. /* we have a valid IP->Ethernet address mapping */
  91606. ETHARP_SET_ADDRHINT(netif, i);
  91607. 8025232: 4a49 ldr r2, [pc, #292] @ (8025358 <etharp_query+0x274>)
  91608. 8025234: 7c7b ldrb r3, [r7, #17]
  91609. 8025236: 7013 strb r3, [r2, #0]
  91610. /* send the packet */
  91611. result = ethernet_output(netif, q, srcaddr, &(arp_table[i].ethaddr), ETHTYPE_IP);
  91612. 8025238: 7c7a ldrb r2, [r7, #17]
  91613. 802523a: 4613 mov r3, r2
  91614. 802523c: 005b lsls r3, r3, #1
  91615. 802523e: 4413 add r3, r2
  91616. 8025240: 00db lsls r3, r3, #3
  91617. 8025242: 3308 adds r3, #8
  91618. 8025244: 4a41 ldr r2, [pc, #260] @ (802534c <etharp_query+0x268>)
  91619. 8025246: 4413 add r3, r2
  91620. 8025248: 3304 adds r3, #4
  91621. 802524a: f44f 6200 mov.w r2, #2048 @ 0x800
  91622. 802524e: 9200 str r2, [sp, #0]
  91623. 8025250: 697a ldr r2, [r7, #20]
  91624. 8025252: 6879 ldr r1, [r7, #4]
  91625. 8025254: 68f8 ldr r0, [r7, #12]
  91626. 8025256: f001 fe91 bl 8026f7c <ethernet_output>
  91627. 802525a: 4603 mov r3, r0
  91628. 802525c: f887 3027 strb.w r3, [r7, #39] @ 0x27
  91629. 8025260: e067 b.n 8025332 <etharp_query+0x24e>
  91630. /* pending entry? (either just created or already pending */
  91631. } else if (arp_table[i].state == ETHARP_STATE_PENDING) {
  91632. 8025262: 7c7a ldrb r2, [r7, #17]
  91633. 8025264: 4939 ldr r1, [pc, #228] @ (802534c <etharp_query+0x268>)
  91634. 8025266: 4613 mov r3, r2
  91635. 8025268: 005b lsls r3, r3, #1
  91636. 802526a: 4413 add r3, r2
  91637. 802526c: 00db lsls r3, r3, #3
  91638. 802526e: 440b add r3, r1
  91639. 8025270: 3314 adds r3, #20
  91640. 8025272: 781b ldrb r3, [r3, #0]
  91641. 8025274: 2b01 cmp r3, #1
  91642. 8025276: d15c bne.n 8025332 <etharp_query+0x24e>
  91643. /* entry is still pending, queue the given packet 'q' */
  91644. struct pbuf *p;
  91645. int copy_needed = 0;
  91646. 8025278: 2300 movs r3, #0
  91647. 802527a: 61bb str r3, [r7, #24]
  91648. /* IF q includes a pbuf that must be copied, copy the whole chain into a
  91649. * new PBUF_RAM. See the definition of PBUF_NEEDS_COPY for details. */
  91650. p = q;
  91651. 802527c: 687b ldr r3, [r7, #4]
  91652. 802527e: 61fb str r3, [r7, #28]
  91653. while (p) {
  91654. 8025280: e01c b.n 80252bc <etharp_query+0x1d8>
  91655. LWIP_ASSERT("no packet queues allowed!", (p->len != p->tot_len) || (p->next == 0));
  91656. 8025282: 69fb ldr r3, [r7, #28]
  91657. 8025284: 895a ldrh r2, [r3, #10]
  91658. 8025286: 69fb ldr r3, [r7, #28]
  91659. 8025288: 891b ldrh r3, [r3, #8]
  91660. 802528a: 429a cmp r2, r3
  91661. 802528c: d10a bne.n 80252a4 <etharp_query+0x1c0>
  91662. 802528e: 69fb ldr r3, [r7, #28]
  91663. 8025290: 681b ldr r3, [r3, #0]
  91664. 8025292: 2b00 cmp r3, #0
  91665. 8025294: d006 beq.n 80252a4 <etharp_query+0x1c0>
  91666. 8025296: 4b2a ldr r3, [pc, #168] @ (8025340 <etharp_query+0x25c>)
  91667. 8025298: f240 32f1 movw r2, #1009 @ 0x3f1
  91668. 802529c: 492f ldr r1, [pc, #188] @ (802535c <etharp_query+0x278>)
  91669. 802529e: 482a ldr r0, [pc, #168] @ (8025348 <etharp_query+0x264>)
  91670. 80252a0: f005 fae4 bl 802a86c <iprintf>
  91671. if (PBUF_NEEDS_COPY(p)) {
  91672. 80252a4: 69fb ldr r3, [r7, #28]
  91673. 80252a6: 7b1b ldrb r3, [r3, #12]
  91674. 80252a8: f003 0340 and.w r3, r3, #64 @ 0x40
  91675. 80252ac: 2b00 cmp r3, #0
  91676. 80252ae: d002 beq.n 80252b6 <etharp_query+0x1d2>
  91677. copy_needed = 1;
  91678. 80252b0: 2301 movs r3, #1
  91679. 80252b2: 61bb str r3, [r7, #24]
  91680. break;
  91681. 80252b4: e005 b.n 80252c2 <etharp_query+0x1de>
  91682. }
  91683. p = p->next;
  91684. 80252b6: 69fb ldr r3, [r7, #28]
  91685. 80252b8: 681b ldr r3, [r3, #0]
  91686. 80252ba: 61fb str r3, [r7, #28]
  91687. while (p) {
  91688. 80252bc: 69fb ldr r3, [r7, #28]
  91689. 80252be: 2b00 cmp r3, #0
  91690. 80252c0: d1df bne.n 8025282 <etharp_query+0x19e>
  91691. }
  91692. if (copy_needed) {
  91693. 80252c2: 69bb ldr r3, [r7, #24]
  91694. 80252c4: 2b00 cmp r3, #0
  91695. 80252c6: d007 beq.n 80252d8 <etharp_query+0x1f4>
  91696. /* copy the whole packet into new pbufs */
  91697. p = pbuf_clone(PBUF_LINK, PBUF_RAM, q);
  91698. 80252c8: 687a ldr r2, [r7, #4]
  91699. 80252ca: f44f 7120 mov.w r1, #640 @ 0x280
  91700. 80252ce: 200e movs r0, #14
  91701. 80252d0: f7f6 facc bl 801b86c <pbuf_clone>
  91702. 80252d4: 61f8 str r0, [r7, #28]
  91703. 80252d6: e004 b.n 80252e2 <etharp_query+0x1fe>
  91704. } else {
  91705. /* referencing the old pbuf is enough */
  91706. p = q;
  91707. 80252d8: 687b ldr r3, [r7, #4]
  91708. 80252da: 61fb str r3, [r7, #28]
  91709. pbuf_ref(p);
  91710. 80252dc: 69f8 ldr r0, [r7, #28]
  91711. 80252de: f7f6 f8f3 bl 801b4c8 <pbuf_ref>
  91712. }
  91713. /* packet could be taken over? */
  91714. if (p != NULL) {
  91715. 80252e2: 69fb ldr r3, [r7, #28]
  91716. 80252e4: 2b00 cmp r3, #0
  91717. 80252e6: d021 beq.n 802532c <etharp_query+0x248>
  91718. LWIP_DEBUGF(ETHARP_DEBUG | LWIP_DBG_TRACE, ("etharp_query: could not queue a copy of PBUF_REF packet %p (out of memory)\n", (void *)q));
  91719. result = ERR_MEM;
  91720. }
  91721. #else /* ARP_QUEUEING */
  91722. /* always queue one packet per ARP request only, freeing a previously queued packet */
  91723. if (arp_table[i].q != NULL) {
  91724. 80252e8: 7c7a ldrb r2, [r7, #17]
  91725. 80252ea: 4918 ldr r1, [pc, #96] @ (802534c <etharp_query+0x268>)
  91726. 80252ec: 4613 mov r3, r2
  91727. 80252ee: 005b lsls r3, r3, #1
  91728. 80252f0: 4413 add r3, r2
  91729. 80252f2: 00db lsls r3, r3, #3
  91730. 80252f4: 440b add r3, r1
  91731. 80252f6: 681b ldr r3, [r3, #0]
  91732. 80252f8: 2b00 cmp r3, #0
  91733. 80252fa: d00a beq.n 8025312 <etharp_query+0x22e>
  91734. LWIP_DEBUGF(ETHARP_DEBUG | LWIP_DBG_TRACE, ("etharp_query: dropped previously queued packet %p for ARP entry %"U16_F"\n", (void *)q, (u16_t)i));
  91735. pbuf_free(arp_table[i].q);
  91736. 80252fc: 7c7a ldrb r2, [r7, #17]
  91737. 80252fe: 4913 ldr r1, [pc, #76] @ (802534c <etharp_query+0x268>)
  91738. 8025300: 4613 mov r3, r2
  91739. 8025302: 005b lsls r3, r3, #1
  91740. 8025304: 4413 add r3, r2
  91741. 8025306: 00db lsls r3, r3, #3
  91742. 8025308: 440b add r3, r1
  91743. 802530a: 681b ldr r3, [r3, #0]
  91744. 802530c: 4618 mov r0, r3
  91745. 802530e: f7f6 f835 bl 801b37c <pbuf_free>
  91746. }
  91747. arp_table[i].q = p;
  91748. 8025312: 7c7a ldrb r2, [r7, #17]
  91749. 8025314: 490d ldr r1, [pc, #52] @ (802534c <etharp_query+0x268>)
  91750. 8025316: 4613 mov r3, r2
  91751. 8025318: 005b lsls r3, r3, #1
  91752. 802531a: 4413 add r3, r2
  91753. 802531c: 00db lsls r3, r3, #3
  91754. 802531e: 440b add r3, r1
  91755. 8025320: 69fa ldr r2, [r7, #28]
  91756. 8025322: 601a str r2, [r3, #0]
  91757. result = ERR_OK;
  91758. 8025324: 2300 movs r3, #0
  91759. 8025326: f887 3027 strb.w r3, [r7, #39] @ 0x27
  91760. 802532a: e002 b.n 8025332 <etharp_query+0x24e>
  91761. LWIP_DEBUGF(ETHARP_DEBUG | LWIP_DBG_TRACE, ("etharp_query: queued packet %p on ARP entry %"U16_F"\n", (void *)q, (u16_t)i));
  91762. #endif /* ARP_QUEUEING */
  91763. } else {
  91764. ETHARP_STATS_INC(etharp.memerr);
  91765. LWIP_DEBUGF(ETHARP_DEBUG | LWIP_DBG_TRACE, ("etharp_query: could not queue a copy of PBUF_REF packet %p (out of memory)\n", (void *)q));
  91766. result = ERR_MEM;
  91767. 802532c: 23ff movs r3, #255 @ 0xff
  91768. 802532e: f887 3027 strb.w r3, [r7, #39] @ 0x27
  91769. }
  91770. }
  91771. return result;
  91772. 8025332: f997 3027 ldrsb.w r3, [r7, #39] @ 0x27
  91773. }
  91774. 8025336: 4618 mov r0, r3
  91775. 8025338: 3728 adds r7, #40 @ 0x28
  91776. 802533a: 46bd mov sp, r7
  91777. 802533c: bd80 pop {r7, pc}
  91778. 802533e: bf00 nop
  91779. 8025340: 080311f4 .word 0x080311f4
  91780. 8025344: 080313a0 .word 0x080313a0
  91781. 8025348: 0803126c .word 0x0803126c
  91782. 802534c: 2402b000 .word 0x2402b000
  91783. 8025350: 080313b0 .word 0x080313b0
  91784. 8025354: 08031394 .word 0x08031394
  91785. 8025358: 2402b0f0 .word 0x2402b0f0
  91786. 802535c: 080313d8 .word 0x080313d8
  91787. 08025360 <etharp_raw>:
  91788. etharp_raw(struct netif *netif, const struct eth_addr *ethsrc_addr,
  91789. const struct eth_addr *ethdst_addr,
  91790. const struct eth_addr *hwsrc_addr, const ip4_addr_t *ipsrc_addr,
  91791. const struct eth_addr *hwdst_addr, const ip4_addr_t *ipdst_addr,
  91792. const u16_t opcode)
  91793. {
  91794. 8025360: b580 push {r7, lr}
  91795. 8025362: b08a sub sp, #40 @ 0x28
  91796. 8025364: af02 add r7, sp, #8
  91797. 8025366: 60f8 str r0, [r7, #12]
  91798. 8025368: 60b9 str r1, [r7, #8]
  91799. 802536a: 607a str r2, [r7, #4]
  91800. 802536c: 603b str r3, [r7, #0]
  91801. struct pbuf *p;
  91802. err_t result = ERR_OK;
  91803. 802536e: 2300 movs r3, #0
  91804. 8025370: 77fb strb r3, [r7, #31]
  91805. struct etharp_hdr *hdr;
  91806. LWIP_ASSERT("netif != NULL", netif != NULL);
  91807. 8025372: 68fb ldr r3, [r7, #12]
  91808. 8025374: 2b00 cmp r3, #0
  91809. 8025376: d106 bne.n 8025386 <etharp_raw+0x26>
  91810. 8025378: 4b3a ldr r3, [pc, #232] @ (8025464 <etharp_raw+0x104>)
  91811. 802537a: f240 4257 movw r2, #1111 @ 0x457
  91812. 802537e: 493a ldr r1, [pc, #232] @ (8025468 <etharp_raw+0x108>)
  91813. 8025380: 483a ldr r0, [pc, #232] @ (802546c <etharp_raw+0x10c>)
  91814. 8025382: f005 fa73 bl 802a86c <iprintf>
  91815. /* allocate a pbuf for the outgoing ARP request packet */
  91816. p = pbuf_alloc(PBUF_LINK, SIZEOF_ETHARP_HDR, PBUF_RAM);
  91817. 8025386: f44f 7220 mov.w r2, #640 @ 0x280
  91818. 802538a: 211c movs r1, #28
  91819. 802538c: 200e movs r0, #14
  91820. 802538e: f7f5 fcdf bl 801ad50 <pbuf_alloc>
  91821. 8025392: 61b8 str r0, [r7, #24]
  91822. /* could allocate a pbuf for an ARP request? */
  91823. if (p == NULL) {
  91824. 8025394: 69bb ldr r3, [r7, #24]
  91825. 8025396: 2b00 cmp r3, #0
  91826. 8025398: d102 bne.n 80253a0 <etharp_raw+0x40>
  91827. LWIP_DEBUGF(ETHARP_DEBUG | LWIP_DBG_TRACE | LWIP_DBG_LEVEL_SERIOUS,
  91828. ("etharp_raw: could not allocate pbuf for ARP request.\n"));
  91829. ETHARP_STATS_INC(etharp.memerr);
  91830. return ERR_MEM;
  91831. 802539a: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  91832. 802539e: e05d b.n 802545c <etharp_raw+0xfc>
  91833. }
  91834. LWIP_ASSERT("check that first pbuf can hold struct etharp_hdr",
  91835. 80253a0: 69bb ldr r3, [r7, #24]
  91836. 80253a2: 895b ldrh r3, [r3, #10]
  91837. 80253a4: 2b1b cmp r3, #27
  91838. 80253a6: d806 bhi.n 80253b6 <etharp_raw+0x56>
  91839. 80253a8: 4b2e ldr r3, [pc, #184] @ (8025464 <etharp_raw+0x104>)
  91840. 80253aa: f240 4262 movw r2, #1122 @ 0x462
  91841. 80253ae: 4930 ldr r1, [pc, #192] @ (8025470 <etharp_raw+0x110>)
  91842. 80253b0: 482e ldr r0, [pc, #184] @ (802546c <etharp_raw+0x10c>)
  91843. 80253b2: f005 fa5b bl 802a86c <iprintf>
  91844. (p->len >= SIZEOF_ETHARP_HDR));
  91845. hdr = (struct etharp_hdr *)p->payload;
  91846. 80253b6: 69bb ldr r3, [r7, #24]
  91847. 80253b8: 685b ldr r3, [r3, #4]
  91848. 80253ba: 617b str r3, [r7, #20]
  91849. LWIP_DEBUGF(ETHARP_DEBUG | LWIP_DBG_TRACE, ("etharp_raw: sending raw ARP packet.\n"));
  91850. hdr->opcode = lwip_htons(opcode);
  91851. 80253bc: 8ebb ldrh r3, [r7, #52] @ 0x34
  91852. 80253be: 4618 mov r0, r3
  91853. 80253c0: f7f4 fafa bl 80199b8 <lwip_htons>
  91854. 80253c4: 4603 mov r3, r0
  91855. 80253c6: 461a mov r2, r3
  91856. 80253c8: 697b ldr r3, [r7, #20]
  91857. 80253ca: 80da strh r2, [r3, #6]
  91858. LWIP_ASSERT("netif->hwaddr_len must be the same as ETH_HWADDR_LEN for etharp!",
  91859. 80253cc: 68fb ldr r3, [r7, #12]
  91860. 80253ce: f893 3030 ldrb.w r3, [r3, #48] @ 0x30
  91861. 80253d2: 2b06 cmp r3, #6
  91862. 80253d4: d006 beq.n 80253e4 <etharp_raw+0x84>
  91863. 80253d6: 4b23 ldr r3, [pc, #140] @ (8025464 <etharp_raw+0x104>)
  91864. 80253d8: f240 4269 movw r2, #1129 @ 0x469
  91865. 80253dc: 4925 ldr r1, [pc, #148] @ (8025474 <etharp_raw+0x114>)
  91866. 80253de: 4823 ldr r0, [pc, #140] @ (802546c <etharp_raw+0x10c>)
  91867. 80253e0: f005 fa44 bl 802a86c <iprintf>
  91868. (netif->hwaddr_len == ETH_HWADDR_LEN));
  91869. /* Write the ARP MAC-Addresses */
  91870. SMEMCPY(&hdr->shwaddr, hwsrc_addr, ETH_HWADDR_LEN);
  91871. 80253e4: 697b ldr r3, [r7, #20]
  91872. 80253e6: 3308 adds r3, #8
  91873. 80253e8: 2206 movs r2, #6
  91874. 80253ea: 6839 ldr r1, [r7, #0]
  91875. 80253ec: 4618 mov r0, r3
  91876. 80253ee: f005 fcc6 bl 802ad7e <memcpy>
  91877. SMEMCPY(&hdr->dhwaddr, hwdst_addr, ETH_HWADDR_LEN);
  91878. 80253f2: 697b ldr r3, [r7, #20]
  91879. 80253f4: 3312 adds r3, #18
  91880. 80253f6: 2206 movs r2, #6
  91881. 80253f8: 6af9 ldr r1, [r7, #44] @ 0x2c
  91882. 80253fa: 4618 mov r0, r3
  91883. 80253fc: f005 fcbf bl 802ad7e <memcpy>
  91884. /* Copy struct ip4_addr_wordaligned to aligned ip4_addr, to support compilers without
  91885. * structure packing. */
  91886. IPADDR_WORDALIGNED_COPY_FROM_IP4_ADDR_T(&hdr->sipaddr, ipsrc_addr);
  91887. 8025400: 697b ldr r3, [r7, #20]
  91888. 8025402: 330e adds r3, #14
  91889. 8025404: 6aba ldr r2, [r7, #40] @ 0x28
  91890. 8025406: 6812 ldr r2, [r2, #0]
  91891. 8025408: 601a str r2, [r3, #0]
  91892. IPADDR_WORDALIGNED_COPY_FROM_IP4_ADDR_T(&hdr->dipaddr, ipdst_addr);
  91893. 802540a: 697b ldr r3, [r7, #20]
  91894. 802540c: 3318 adds r3, #24
  91895. 802540e: 6b3a ldr r2, [r7, #48] @ 0x30
  91896. 8025410: 6812 ldr r2, [r2, #0]
  91897. 8025412: 601a str r2, [r3, #0]
  91898. hdr->hwtype = PP_HTONS(LWIP_IANA_HWTYPE_ETHERNET);
  91899. 8025414: 697b ldr r3, [r7, #20]
  91900. 8025416: 2200 movs r2, #0
  91901. 8025418: 701a strb r2, [r3, #0]
  91902. 802541a: 2200 movs r2, #0
  91903. 802541c: f042 0201 orr.w r2, r2, #1
  91904. 8025420: 705a strb r2, [r3, #1]
  91905. hdr->proto = PP_HTONS(ETHTYPE_IP);
  91906. 8025422: 697b ldr r3, [r7, #20]
  91907. 8025424: 2200 movs r2, #0
  91908. 8025426: f042 0208 orr.w r2, r2, #8
  91909. 802542a: 709a strb r2, [r3, #2]
  91910. 802542c: 2200 movs r2, #0
  91911. 802542e: 70da strb r2, [r3, #3]
  91912. /* set hwlen and protolen */
  91913. hdr->hwlen = ETH_HWADDR_LEN;
  91914. 8025430: 697b ldr r3, [r7, #20]
  91915. 8025432: 2206 movs r2, #6
  91916. 8025434: 711a strb r2, [r3, #4]
  91917. hdr->protolen = sizeof(ip4_addr_t);
  91918. 8025436: 697b ldr r3, [r7, #20]
  91919. 8025438: 2204 movs r2, #4
  91920. 802543a: 715a strb r2, [r3, #5]
  91921. if (ip4_addr_islinklocal(ipsrc_addr)) {
  91922. ethernet_output(netif, p, ethsrc_addr, &ethbroadcast, ETHTYPE_ARP);
  91923. } else
  91924. #endif /* LWIP_AUTOIP */
  91925. {
  91926. ethernet_output(netif, p, ethsrc_addr, ethdst_addr, ETHTYPE_ARP);
  91927. 802543c: f640 0306 movw r3, #2054 @ 0x806
  91928. 8025440: 9300 str r3, [sp, #0]
  91929. 8025442: 687b ldr r3, [r7, #4]
  91930. 8025444: 68ba ldr r2, [r7, #8]
  91931. 8025446: 69b9 ldr r1, [r7, #24]
  91932. 8025448: 68f8 ldr r0, [r7, #12]
  91933. 802544a: f001 fd97 bl 8026f7c <ethernet_output>
  91934. }
  91935. ETHARP_STATS_INC(etharp.xmit);
  91936. /* free ARP query packet */
  91937. pbuf_free(p);
  91938. 802544e: 69b8 ldr r0, [r7, #24]
  91939. 8025450: f7f5 ff94 bl 801b37c <pbuf_free>
  91940. p = NULL;
  91941. 8025454: 2300 movs r3, #0
  91942. 8025456: 61bb str r3, [r7, #24]
  91943. /* could not allocate pbuf for ARP request */
  91944. return result;
  91945. 8025458: f997 301f ldrsb.w r3, [r7, #31]
  91946. }
  91947. 802545c: 4618 mov r0, r3
  91948. 802545e: 3720 adds r7, #32
  91949. 8025460: 46bd mov sp, r7
  91950. 8025462: bd80 pop {r7, pc}
  91951. 8025464: 080311f4 .word 0x080311f4
  91952. 8025468: 08031344 .word 0x08031344
  91953. 802546c: 0803126c .word 0x0803126c
  91954. 8025470: 080313f4 .word 0x080313f4
  91955. 8025474: 08031428 .word 0x08031428
  91956. 08025478 <etharp_request_dst>:
  91957. * ERR_MEM if the ARP packet couldn't be allocated
  91958. * any other err_t on failure
  91959. */
  91960. static err_t
  91961. etharp_request_dst(struct netif *netif, const ip4_addr_t *ipaddr, const struct eth_addr *hw_dst_addr)
  91962. {
  91963. 8025478: b580 push {r7, lr}
  91964. 802547a: b088 sub sp, #32
  91965. 802547c: af04 add r7, sp, #16
  91966. 802547e: 60f8 str r0, [r7, #12]
  91967. 8025480: 60b9 str r1, [r7, #8]
  91968. 8025482: 607a str r2, [r7, #4]
  91969. return etharp_raw(netif, (struct eth_addr *)netif->hwaddr, hw_dst_addr,
  91970. 8025484: 68fb ldr r3, [r7, #12]
  91971. 8025486: f103 012a add.w r1, r3, #42 @ 0x2a
  91972. (struct eth_addr *)netif->hwaddr, netif_ip4_addr(netif), &ethzero,
  91973. 802548a: 68fb ldr r3, [r7, #12]
  91974. 802548c: f103 002a add.w r0, r3, #42 @ 0x2a
  91975. 8025490: 68fb ldr r3, [r7, #12]
  91976. 8025492: 3304 adds r3, #4
  91977. return etharp_raw(netif, (struct eth_addr *)netif->hwaddr, hw_dst_addr,
  91978. 8025494: 2201 movs r2, #1
  91979. 8025496: 9203 str r2, [sp, #12]
  91980. 8025498: 68ba ldr r2, [r7, #8]
  91981. 802549a: 9202 str r2, [sp, #8]
  91982. 802549c: 4a06 ldr r2, [pc, #24] @ (80254b8 <etharp_request_dst+0x40>)
  91983. 802549e: 9201 str r2, [sp, #4]
  91984. 80254a0: 9300 str r3, [sp, #0]
  91985. 80254a2: 4603 mov r3, r0
  91986. 80254a4: 687a ldr r2, [r7, #4]
  91987. 80254a6: 68f8 ldr r0, [r7, #12]
  91988. 80254a8: f7ff ff5a bl 8025360 <etharp_raw>
  91989. 80254ac: 4603 mov r3, r0
  91990. ipaddr, ARP_REQUEST);
  91991. }
  91992. 80254ae: 4618 mov r0, r3
  91993. 80254b0: 3710 adds r7, #16
  91994. 80254b2: 46bd mov sp, r7
  91995. 80254b4: bd80 pop {r7, pc}
  91996. 80254b6: bf00 nop
  91997. 80254b8: 08031c88 .word 0x08031c88
  91998. 080254bc <etharp_request>:
  91999. * ERR_MEM if the ARP packet couldn't be allocated
  92000. * any other err_t on failure
  92001. */
  92002. err_t
  92003. etharp_request(struct netif *netif, const ip4_addr_t *ipaddr)
  92004. {
  92005. 80254bc: b580 push {r7, lr}
  92006. 80254be: b082 sub sp, #8
  92007. 80254c0: af00 add r7, sp, #0
  92008. 80254c2: 6078 str r0, [r7, #4]
  92009. 80254c4: 6039 str r1, [r7, #0]
  92010. LWIP_DEBUGF(ETHARP_DEBUG | LWIP_DBG_TRACE, ("etharp_request: sending ARP request.\n"));
  92011. return etharp_request_dst(netif, ipaddr, &ethbroadcast);
  92012. 80254c6: 4a05 ldr r2, [pc, #20] @ (80254dc <etharp_request+0x20>)
  92013. 80254c8: 6839 ldr r1, [r7, #0]
  92014. 80254ca: 6878 ldr r0, [r7, #4]
  92015. 80254cc: f7ff ffd4 bl 8025478 <etharp_request_dst>
  92016. 80254d0: 4603 mov r3, r0
  92017. }
  92018. 80254d2: 4618 mov r0, r3
  92019. 80254d4: 3708 adds r7, #8
  92020. 80254d6: 46bd mov sp, r7
  92021. 80254d8: bd80 pop {r7, pc}
  92022. 80254da: bf00 nop
  92023. 80254dc: 08031c80 .word 0x08031c80
  92024. 080254e0 <icmp_input>:
  92025. * @param p the icmp echo request packet, p->payload pointing to the icmp header
  92026. * @param inp the netif on which this packet was received
  92027. */
  92028. void
  92029. icmp_input(struct pbuf *p, struct netif *inp)
  92030. {
  92031. 80254e0: b580 push {r7, lr}
  92032. 80254e2: b08e sub sp, #56 @ 0x38
  92033. 80254e4: af04 add r7, sp, #16
  92034. 80254e6: 6078 str r0, [r7, #4]
  92035. 80254e8: 6039 str r1, [r7, #0]
  92036. const ip4_addr_t *src;
  92037. ICMP_STATS_INC(icmp.recv);
  92038. MIB2_STATS_INC(mib2.icmpinmsgs);
  92039. iphdr_in = ip4_current_header();
  92040. 80254ea: 4b89 ldr r3, [pc, #548] @ (8025710 <icmp_input+0x230>)
  92041. 80254ec: 689b ldr r3, [r3, #8]
  92042. 80254ee: 627b str r3, [r7, #36] @ 0x24
  92043. hlen = IPH_HL_BYTES(iphdr_in);
  92044. 80254f0: 6a7b ldr r3, [r7, #36] @ 0x24
  92045. 80254f2: 781b ldrb r3, [r3, #0]
  92046. 80254f4: f003 030f and.w r3, r3, #15
  92047. 80254f8: b2db uxtb r3, r3
  92048. 80254fa: 009b lsls r3, r3, #2
  92049. 80254fc: b2db uxtb r3, r3
  92050. 80254fe: 847b strh r3, [r7, #34] @ 0x22
  92051. if (hlen < IP_HLEN) {
  92052. 8025500: 8c7b ldrh r3, [r7, #34] @ 0x22
  92053. 8025502: 2b13 cmp r3, #19
  92054. 8025504: f240 80ed bls.w 80256e2 <icmp_input+0x202>
  92055. LWIP_DEBUGF(ICMP_DEBUG, ("icmp_input: short IP header (%"S16_F" bytes) received\n", hlen));
  92056. goto lenerr;
  92057. }
  92058. if (p->len < sizeof(u16_t) * 2) {
  92059. 8025508: 687b ldr r3, [r7, #4]
  92060. 802550a: 895b ldrh r3, [r3, #10]
  92061. 802550c: 2b03 cmp r3, #3
  92062. 802550e: f240 80ea bls.w 80256e6 <icmp_input+0x206>
  92063. LWIP_DEBUGF(ICMP_DEBUG, ("icmp_input: short ICMP (%"U16_F" bytes) received\n", p->tot_len));
  92064. goto lenerr;
  92065. }
  92066. type = *((u8_t *)p->payload);
  92067. 8025512: 687b ldr r3, [r7, #4]
  92068. 8025514: 685b ldr r3, [r3, #4]
  92069. 8025516: 781b ldrb r3, [r3, #0]
  92070. 8025518: f887 3021 strb.w r3, [r7, #33] @ 0x21
  92071. #ifdef LWIP_DEBUG
  92072. code = *(((u8_t *)p->payload) + 1);
  92073. 802551c: 687b ldr r3, [r7, #4]
  92074. 802551e: 685b ldr r3, [r3, #4]
  92075. 8025520: 785b ldrb r3, [r3, #1]
  92076. 8025522: f887 3020 strb.w r3, [r7, #32]
  92077. /* if debug is enabled but debug statement below is somehow disabled: */
  92078. LWIP_UNUSED_ARG(code);
  92079. #endif /* LWIP_DEBUG */
  92080. switch (type) {
  92081. 8025526: f897 3021 ldrb.w r3, [r7, #33] @ 0x21
  92082. 802552a: 2b00 cmp r3, #0
  92083. 802552c: f000 80d2 beq.w 80256d4 <icmp_input+0x1f4>
  92084. 8025530: 2b08 cmp r3, #8
  92085. 8025532: f040 80d2 bne.w 80256da <icmp_input+0x1fa>
  92086. (as obviously, an echo request has been sent, too). */
  92087. MIB2_STATS_INC(mib2.icmpinechoreps);
  92088. break;
  92089. case ICMP_ECHO:
  92090. MIB2_STATS_INC(mib2.icmpinechos);
  92091. src = ip4_current_dest_addr();
  92092. 8025536: 4b77 ldr r3, [pc, #476] @ (8025714 <icmp_input+0x234>)
  92093. 8025538: 61fb str r3, [r7, #28]
  92094. /* multicast destination address? */
  92095. if (ip4_addr_ismulticast(ip4_current_dest_addr())) {
  92096. 802553a: 4b75 ldr r3, [pc, #468] @ (8025710 <icmp_input+0x230>)
  92097. 802553c: 695b ldr r3, [r3, #20]
  92098. 802553e: f003 03f0 and.w r3, r3, #240 @ 0xf0
  92099. 8025542: 2be0 cmp r3, #224 @ 0xe0
  92100. 8025544: f000 80d6 beq.w 80256f4 <icmp_input+0x214>
  92101. LWIP_DEBUGF(ICMP_DEBUG, ("icmp_input: Not echoing to multicast pings\n"));
  92102. goto icmperr;
  92103. #endif /* LWIP_MULTICAST_PING */
  92104. }
  92105. /* broadcast destination address? */
  92106. if (ip4_addr_isbroadcast(ip4_current_dest_addr(), ip_current_netif())) {
  92107. 8025548: 4b71 ldr r3, [pc, #452] @ (8025710 <icmp_input+0x230>)
  92108. 802554a: 695b ldr r3, [r3, #20]
  92109. 802554c: 4a70 ldr r2, [pc, #448] @ (8025710 <icmp_input+0x230>)
  92110. 802554e: 6812 ldr r2, [r2, #0]
  92111. 8025550: 4611 mov r1, r2
  92112. 8025552: 4618 mov r0, r3
  92113. 8025554: f000 fc34 bl 8025dc0 <ip4_addr_isbroadcast_u32>
  92114. 8025558: 4603 mov r3, r0
  92115. 802555a: 2b00 cmp r3, #0
  92116. 802555c: f040 80cc bne.w 80256f8 <icmp_input+0x218>
  92117. LWIP_DEBUGF(ICMP_DEBUG, ("icmp_input: Not echoing to broadcast pings\n"));
  92118. goto icmperr;
  92119. #endif /* LWIP_BROADCAST_PING */
  92120. }
  92121. LWIP_DEBUGF(ICMP_DEBUG, ("icmp_input: ping\n"));
  92122. if (p->tot_len < sizeof(struct icmp_echo_hdr)) {
  92123. 8025560: 687b ldr r3, [r7, #4]
  92124. 8025562: 891b ldrh r3, [r3, #8]
  92125. 8025564: 2b07 cmp r3, #7
  92126. 8025566: f240 80c0 bls.w 80256ea <icmp_input+0x20a>
  92127. LWIP_DEBUGF(ICMP_DEBUG, ("icmp_input: bad ICMP echo received\n"));
  92128. goto lenerr;
  92129. }
  92130. #if CHECKSUM_CHECK_ICMP
  92131. IF__NETIF_CHECKSUM_ENABLED(inp, NETIF_CHECKSUM_CHECK_ICMP) {
  92132. if (inet_chksum_pbuf(p) != 0) {
  92133. 802556a: 6878 ldr r0, [r7, #4]
  92134. 802556c: f7f4 fac1 bl 8019af2 <inet_chksum_pbuf>
  92135. 8025570: 4603 mov r3, r0
  92136. 8025572: 2b00 cmp r3, #0
  92137. 8025574: d003 beq.n 802557e <icmp_input+0x9e>
  92138. LWIP_DEBUGF(ICMP_DEBUG, ("icmp_input: checksum failed for received ICMP echo\n"));
  92139. pbuf_free(p);
  92140. 8025576: 6878 ldr r0, [r7, #4]
  92141. 8025578: f7f5 ff00 bl 801b37c <pbuf_free>
  92142. ICMP_STATS_INC(icmp.chkerr);
  92143. MIB2_STATS_INC(mib2.icmpinerrors);
  92144. return;
  92145. 802557c: e0c5 b.n 802570a <icmp_input+0x22a>
  92146. }
  92147. }
  92148. #endif
  92149. #if LWIP_ICMP_ECHO_CHECK_INPUT_PBUF_LEN
  92150. if (pbuf_add_header(p, hlen + PBUF_LINK_HLEN + PBUF_LINK_ENCAPSULATION_HLEN)) {
  92151. 802557e: 8c7b ldrh r3, [r7, #34] @ 0x22
  92152. 8025580: 330e adds r3, #14
  92153. 8025582: 4619 mov r1, r3
  92154. 8025584: 6878 ldr r0, [r7, #4]
  92155. 8025586: f7f5 fe31 bl 801b1ec <pbuf_add_header>
  92156. 802558a: 4603 mov r3, r0
  92157. 802558c: 2b00 cmp r3, #0
  92158. 802558e: d04b beq.n 8025628 <icmp_input+0x148>
  92159. /* p is not big enough to contain link headers
  92160. * allocate a new one and copy p into it
  92161. */
  92162. struct pbuf *r;
  92163. u16_t alloc_len = (u16_t)(p->tot_len + hlen);
  92164. 8025590: 687b ldr r3, [r7, #4]
  92165. 8025592: 891a ldrh r2, [r3, #8]
  92166. 8025594: 8c7b ldrh r3, [r7, #34] @ 0x22
  92167. 8025596: 4413 add r3, r2
  92168. 8025598: 837b strh r3, [r7, #26]
  92169. if (alloc_len < p->tot_len) {
  92170. 802559a: 687b ldr r3, [r7, #4]
  92171. 802559c: 891b ldrh r3, [r3, #8]
  92172. 802559e: 8b7a ldrh r2, [r7, #26]
  92173. 80255a0: 429a cmp r2, r3
  92174. 80255a2: f0c0 80ab bcc.w 80256fc <icmp_input+0x21c>
  92175. LWIP_DEBUGF(ICMP_DEBUG, ("icmp_input: allocating new pbuf failed (tot_len overflow)\n"));
  92176. goto icmperr;
  92177. }
  92178. /* allocate new packet buffer with space for link headers */
  92179. r = pbuf_alloc(PBUF_LINK, alloc_len, PBUF_RAM);
  92180. 80255a6: 8b7b ldrh r3, [r7, #26]
  92181. 80255a8: f44f 7220 mov.w r2, #640 @ 0x280
  92182. 80255ac: 4619 mov r1, r3
  92183. 80255ae: 200e movs r0, #14
  92184. 80255b0: f7f5 fbce bl 801ad50 <pbuf_alloc>
  92185. 80255b4: 6178 str r0, [r7, #20]
  92186. if (r == NULL) {
  92187. 80255b6: 697b ldr r3, [r7, #20]
  92188. 80255b8: 2b00 cmp r3, #0
  92189. 80255ba: f000 80a1 beq.w 8025700 <icmp_input+0x220>
  92190. LWIP_DEBUGF(ICMP_DEBUG, ("icmp_input: allocating new pbuf failed\n"));
  92191. goto icmperr;
  92192. }
  92193. if (r->len < hlen + sizeof(struct icmp_echo_hdr)) {
  92194. 80255be: 697b ldr r3, [r7, #20]
  92195. 80255c0: 895b ldrh r3, [r3, #10]
  92196. 80255c2: 461a mov r2, r3
  92197. 80255c4: 8c7b ldrh r3, [r7, #34] @ 0x22
  92198. 80255c6: 3308 adds r3, #8
  92199. 80255c8: 429a cmp r2, r3
  92200. 80255ca: d203 bcs.n 80255d4 <icmp_input+0xf4>
  92201. LWIP_DEBUGF(ICMP_DEBUG | LWIP_DBG_LEVEL_SERIOUS, ("first pbuf cannot hold the ICMP header"));
  92202. pbuf_free(r);
  92203. 80255cc: 6978 ldr r0, [r7, #20]
  92204. 80255ce: f7f5 fed5 bl 801b37c <pbuf_free>
  92205. goto icmperr;
  92206. 80255d2: e096 b.n 8025702 <icmp_input+0x222>
  92207. }
  92208. /* copy the ip header */
  92209. MEMCPY(r->payload, iphdr_in, hlen);
  92210. 80255d4: 697b ldr r3, [r7, #20]
  92211. 80255d6: 685b ldr r3, [r3, #4]
  92212. 80255d8: 8c7a ldrh r2, [r7, #34] @ 0x22
  92213. 80255da: 6a79 ldr r1, [r7, #36] @ 0x24
  92214. 80255dc: 4618 mov r0, r3
  92215. 80255de: f005 fbce bl 802ad7e <memcpy>
  92216. /* switch r->payload back to icmp header (cannot fail) */
  92217. if (pbuf_remove_header(r, hlen)) {
  92218. 80255e2: 8c7b ldrh r3, [r7, #34] @ 0x22
  92219. 80255e4: 4619 mov r1, r3
  92220. 80255e6: 6978 ldr r0, [r7, #20]
  92221. 80255e8: f7f5 fe10 bl 801b20c <pbuf_remove_header>
  92222. 80255ec: 4603 mov r3, r0
  92223. 80255ee: 2b00 cmp r3, #0
  92224. 80255f0: d009 beq.n 8025606 <icmp_input+0x126>
  92225. LWIP_ASSERT("icmp_input: moving r->payload to icmp header failed\n", 0);
  92226. 80255f2: 4b49 ldr r3, [pc, #292] @ (8025718 <icmp_input+0x238>)
  92227. 80255f4: 22b6 movs r2, #182 @ 0xb6
  92228. 80255f6: 4949 ldr r1, [pc, #292] @ (802571c <icmp_input+0x23c>)
  92229. 80255f8: 4849 ldr r0, [pc, #292] @ (8025720 <icmp_input+0x240>)
  92230. 80255fa: f005 f937 bl 802a86c <iprintf>
  92231. pbuf_free(r);
  92232. 80255fe: 6978 ldr r0, [r7, #20]
  92233. 8025600: f7f5 febc bl 801b37c <pbuf_free>
  92234. goto icmperr;
  92235. 8025604: e07d b.n 8025702 <icmp_input+0x222>
  92236. }
  92237. /* copy the rest of the packet without ip header */
  92238. if (pbuf_copy(r, p) != ERR_OK) {
  92239. 8025606: 6879 ldr r1, [r7, #4]
  92240. 8025608: 6978 ldr r0, [r7, #20]
  92241. 802560a: f7f5 ffeb bl 801b5e4 <pbuf_copy>
  92242. 802560e: 4603 mov r3, r0
  92243. 8025610: 2b00 cmp r3, #0
  92244. 8025612: d003 beq.n 802561c <icmp_input+0x13c>
  92245. LWIP_DEBUGF(ICMP_DEBUG | LWIP_DBG_LEVEL_SERIOUS, ("icmp_input: copying to new pbuf failed"));
  92246. pbuf_free(r);
  92247. 8025614: 6978 ldr r0, [r7, #20]
  92248. 8025616: f7f5 feb1 bl 801b37c <pbuf_free>
  92249. goto icmperr;
  92250. 802561a: e072 b.n 8025702 <icmp_input+0x222>
  92251. }
  92252. /* free the original p */
  92253. pbuf_free(p);
  92254. 802561c: 6878 ldr r0, [r7, #4]
  92255. 802561e: f7f5 fead bl 801b37c <pbuf_free>
  92256. /* we now have an identical copy of p that has room for link headers */
  92257. p = r;
  92258. 8025622: 697b ldr r3, [r7, #20]
  92259. 8025624: 607b str r3, [r7, #4]
  92260. 8025626: e00f b.n 8025648 <icmp_input+0x168>
  92261. } else {
  92262. /* restore p->payload to point to icmp header (cannot fail) */
  92263. if (pbuf_remove_header(p, hlen + PBUF_LINK_HLEN + PBUF_LINK_ENCAPSULATION_HLEN)) {
  92264. 8025628: 8c7b ldrh r3, [r7, #34] @ 0x22
  92265. 802562a: 330e adds r3, #14
  92266. 802562c: 4619 mov r1, r3
  92267. 802562e: 6878 ldr r0, [r7, #4]
  92268. 8025630: f7f5 fdec bl 801b20c <pbuf_remove_header>
  92269. 8025634: 4603 mov r3, r0
  92270. 8025636: 2b00 cmp r3, #0
  92271. 8025638: d006 beq.n 8025648 <icmp_input+0x168>
  92272. LWIP_ASSERT("icmp_input: restoring original p->payload failed\n", 0);
  92273. 802563a: 4b37 ldr r3, [pc, #220] @ (8025718 <icmp_input+0x238>)
  92274. 802563c: 22c7 movs r2, #199 @ 0xc7
  92275. 802563e: 4939 ldr r1, [pc, #228] @ (8025724 <icmp_input+0x244>)
  92276. 8025640: 4837 ldr r0, [pc, #220] @ (8025720 <icmp_input+0x240>)
  92277. 8025642: f005 f913 bl 802a86c <iprintf>
  92278. goto icmperr;
  92279. 8025646: e05c b.n 8025702 <icmp_input+0x222>
  92280. }
  92281. #endif /* LWIP_ICMP_ECHO_CHECK_INPUT_PBUF_LEN */
  92282. /* At this point, all checks are OK. */
  92283. /* We generate an answer by switching the dest and src ip addresses,
  92284. * setting the icmp type to ECHO_RESPONSE and updating the checksum. */
  92285. iecho = (struct icmp_echo_hdr *)p->payload;
  92286. 8025648: 687b ldr r3, [r7, #4]
  92287. 802564a: 685b ldr r3, [r3, #4]
  92288. 802564c: 613b str r3, [r7, #16]
  92289. if (pbuf_add_header(p, hlen)) {
  92290. 802564e: 8c7b ldrh r3, [r7, #34] @ 0x22
  92291. 8025650: 4619 mov r1, r3
  92292. 8025652: 6878 ldr r0, [r7, #4]
  92293. 8025654: f7f5 fdca bl 801b1ec <pbuf_add_header>
  92294. 8025658: 4603 mov r3, r0
  92295. 802565a: 2b00 cmp r3, #0
  92296. 802565c: d13c bne.n 80256d8 <icmp_input+0x1f8>
  92297. LWIP_DEBUGF(ICMP_DEBUG | LWIP_DBG_LEVEL_SERIOUS, ("Can't move over header in packet"));
  92298. } else {
  92299. err_t ret;
  92300. struct ip_hdr *iphdr = (struct ip_hdr *)p->payload;
  92301. 802565e: 687b ldr r3, [r7, #4]
  92302. 8025660: 685b ldr r3, [r3, #4]
  92303. 8025662: 60fb str r3, [r7, #12]
  92304. ip4_addr_copy(iphdr->src, *src);
  92305. 8025664: 69fb ldr r3, [r7, #28]
  92306. 8025666: 681a ldr r2, [r3, #0]
  92307. 8025668: 68fb ldr r3, [r7, #12]
  92308. 802566a: 60da str r2, [r3, #12]
  92309. ip4_addr_copy(iphdr->dest, *ip4_current_src_addr());
  92310. 802566c: 4b28 ldr r3, [pc, #160] @ (8025710 <icmp_input+0x230>)
  92311. 802566e: 691a ldr r2, [r3, #16]
  92312. 8025670: 68fb ldr r3, [r7, #12]
  92313. 8025672: 611a str r2, [r3, #16]
  92314. ICMPH_TYPE_SET(iecho, ICMP_ER);
  92315. 8025674: 693b ldr r3, [r7, #16]
  92316. 8025676: 2200 movs r2, #0
  92317. 8025678: 701a strb r2, [r3, #0]
  92318. #if CHECKSUM_GEN_ICMP
  92319. IF__NETIF_CHECKSUM_ENABLED(inp, NETIF_CHECKSUM_GEN_ICMP) {
  92320. /* adjust the checksum */
  92321. if (iecho->chksum > PP_HTONS(0xffffU - (ICMP_ECHO << 8))) {
  92322. 802567a: 693b ldr r3, [r7, #16]
  92323. 802567c: 885b ldrh r3, [r3, #2]
  92324. 802567e: b29b uxth r3, r3
  92325. 8025680: f64f 72f7 movw r2, #65527 @ 0xfff7
  92326. 8025684: 4293 cmp r3, r2
  92327. 8025686: d907 bls.n 8025698 <icmp_input+0x1b8>
  92328. iecho->chksum = (u16_t)(iecho->chksum + PP_HTONS((u16_t)(ICMP_ECHO << 8)) + 1);
  92329. 8025688: 693b ldr r3, [r7, #16]
  92330. 802568a: 885b ldrh r3, [r3, #2]
  92331. 802568c: b29b uxth r3, r3
  92332. 802568e: 3309 adds r3, #9
  92333. 8025690: b29a uxth r2, r3
  92334. 8025692: 693b ldr r3, [r7, #16]
  92335. 8025694: 805a strh r2, [r3, #2]
  92336. 8025696: e006 b.n 80256a6 <icmp_input+0x1c6>
  92337. } else {
  92338. iecho->chksum = (u16_t)(iecho->chksum + PP_HTONS(ICMP_ECHO << 8));
  92339. 8025698: 693b ldr r3, [r7, #16]
  92340. 802569a: 885b ldrh r3, [r3, #2]
  92341. 802569c: b29b uxth r3, r3
  92342. 802569e: 3308 adds r3, #8
  92343. 80256a0: b29a uxth r2, r3
  92344. 80256a2: 693b ldr r3, [r7, #16]
  92345. 80256a4: 805a strh r2, [r3, #2]
  92346. #else /* CHECKSUM_GEN_ICMP */
  92347. iecho->chksum = 0;
  92348. #endif /* CHECKSUM_GEN_ICMP */
  92349. /* Set the correct TTL and recalculate the header checksum. */
  92350. IPH_TTL_SET(iphdr, ICMP_TTL);
  92351. 80256a6: 68fb ldr r3, [r7, #12]
  92352. 80256a8: 22ff movs r2, #255 @ 0xff
  92353. 80256aa: 721a strb r2, [r3, #8]
  92354. IPH_CHKSUM_SET(iphdr, 0);
  92355. 80256ac: 68fb ldr r3, [r7, #12]
  92356. 80256ae: 2200 movs r2, #0
  92357. 80256b0: 729a strb r2, [r3, #10]
  92358. 80256b2: 2200 movs r2, #0
  92359. 80256b4: 72da strb r2, [r3, #11]
  92360. MIB2_STATS_INC(mib2.icmpoutmsgs);
  92361. /* increase number of echo replies attempted to send */
  92362. MIB2_STATS_INC(mib2.icmpoutechoreps);
  92363. /* send an ICMP packet */
  92364. ret = ip4_output_if(p, src, LWIP_IP_HDRINCL,
  92365. 80256b6: 683b ldr r3, [r7, #0]
  92366. 80256b8: 9302 str r3, [sp, #8]
  92367. 80256ba: 2301 movs r3, #1
  92368. 80256bc: 9301 str r3, [sp, #4]
  92369. 80256be: 2300 movs r3, #0
  92370. 80256c0: 9300 str r3, [sp, #0]
  92371. 80256c2: 23ff movs r3, #255 @ 0xff
  92372. 80256c4: 2200 movs r2, #0
  92373. 80256c6: 69f9 ldr r1, [r7, #28]
  92374. 80256c8: 6878 ldr r0, [r7, #4]
  92375. 80256ca: f000 fa9f bl 8025c0c <ip4_output_if>
  92376. 80256ce: 4603 mov r3, r0
  92377. 80256d0: 72fb strb r3, [r7, #11]
  92378. ICMP_TTL, 0, IP_PROTO_ICMP, inp);
  92379. if (ret != ERR_OK) {
  92380. LWIP_DEBUGF(ICMP_DEBUG, ("icmp_input: ip_output_if returned an error: %s\n", lwip_strerr(ret)));
  92381. }
  92382. }
  92383. break;
  92384. 80256d2: e001 b.n 80256d8 <icmp_input+0x1f8>
  92385. break;
  92386. 80256d4: bf00 nop
  92387. 80256d6: e000 b.n 80256da <icmp_input+0x1fa>
  92388. break;
  92389. 80256d8: bf00 nop
  92390. LWIP_DEBUGF(ICMP_DEBUG, ("icmp_input: ICMP type %"S16_F" code %"S16_F" not supported.\n",
  92391. (s16_t)type, (s16_t)code));
  92392. ICMP_STATS_INC(icmp.proterr);
  92393. ICMP_STATS_INC(icmp.drop);
  92394. }
  92395. pbuf_free(p);
  92396. 80256da: 6878 ldr r0, [r7, #4]
  92397. 80256dc: f7f5 fe4e bl 801b37c <pbuf_free>
  92398. return;
  92399. 80256e0: e013 b.n 802570a <icmp_input+0x22a>
  92400. goto lenerr;
  92401. 80256e2: bf00 nop
  92402. 80256e4: e002 b.n 80256ec <icmp_input+0x20c>
  92403. goto lenerr;
  92404. 80256e6: bf00 nop
  92405. 80256e8: e000 b.n 80256ec <icmp_input+0x20c>
  92406. goto lenerr;
  92407. 80256ea: bf00 nop
  92408. lenerr:
  92409. pbuf_free(p);
  92410. 80256ec: 6878 ldr r0, [r7, #4]
  92411. 80256ee: f7f5 fe45 bl 801b37c <pbuf_free>
  92412. ICMP_STATS_INC(icmp.lenerr);
  92413. MIB2_STATS_INC(mib2.icmpinerrors);
  92414. return;
  92415. 80256f2: e00a b.n 802570a <icmp_input+0x22a>
  92416. goto icmperr;
  92417. 80256f4: bf00 nop
  92418. 80256f6: e004 b.n 8025702 <icmp_input+0x222>
  92419. goto icmperr;
  92420. 80256f8: bf00 nop
  92421. 80256fa: e002 b.n 8025702 <icmp_input+0x222>
  92422. goto icmperr;
  92423. 80256fc: bf00 nop
  92424. 80256fe: e000 b.n 8025702 <icmp_input+0x222>
  92425. goto icmperr;
  92426. 8025700: bf00 nop
  92427. #if LWIP_ICMP_ECHO_CHECK_INPUT_PBUF_LEN || !LWIP_MULTICAST_PING || !LWIP_BROADCAST_PING
  92428. icmperr:
  92429. pbuf_free(p);
  92430. 8025702: 6878 ldr r0, [r7, #4]
  92431. 8025704: f7f5 fe3a bl 801b37c <pbuf_free>
  92432. ICMP_STATS_INC(icmp.err);
  92433. MIB2_STATS_INC(mib2.icmpinerrors);
  92434. return;
  92435. 8025708: bf00 nop
  92436. #endif /* LWIP_ICMP_ECHO_CHECK_INPUT_PBUF_LEN || !LWIP_MULTICAST_PING || !LWIP_BROADCAST_PING */
  92437. }
  92438. 802570a: 3728 adds r7, #40 @ 0x28
  92439. 802570c: 46bd mov sp, r7
  92440. 802570e: bd80 pop {r7, pc}
  92441. 8025710: 24024418 .word 0x24024418
  92442. 8025714: 2402442c .word 0x2402442c
  92443. 8025718: 0803146c .word 0x0803146c
  92444. 802571c: 080314a4 .word 0x080314a4
  92445. 8025720: 080314dc .word 0x080314dc
  92446. 8025724: 08031504 .word 0x08031504
  92447. 08025728 <icmp_dest_unreach>:
  92448. * p->payload pointing to the IP header
  92449. * @param t type of the 'unreachable' packet
  92450. */
  92451. void
  92452. icmp_dest_unreach(struct pbuf *p, enum icmp_dur_type t)
  92453. {
  92454. 8025728: b580 push {r7, lr}
  92455. 802572a: b082 sub sp, #8
  92456. 802572c: af00 add r7, sp, #0
  92457. 802572e: 6078 str r0, [r7, #4]
  92458. 8025730: 460b mov r3, r1
  92459. 8025732: 70fb strb r3, [r7, #3]
  92460. MIB2_STATS_INC(mib2.icmpoutdestunreachs);
  92461. icmp_send_response(p, ICMP_DUR, t);
  92462. 8025734: 78fb ldrb r3, [r7, #3]
  92463. 8025736: 461a mov r2, r3
  92464. 8025738: 2103 movs r1, #3
  92465. 802573a: 6878 ldr r0, [r7, #4]
  92466. 802573c: f000 f814 bl 8025768 <icmp_send_response>
  92467. }
  92468. 8025740: bf00 nop
  92469. 8025742: 3708 adds r7, #8
  92470. 8025744: 46bd mov sp, r7
  92471. 8025746: bd80 pop {r7, pc}
  92472. 08025748 <icmp_time_exceeded>:
  92473. * p->payload pointing to the IP header
  92474. * @param t type of the 'time exceeded' packet
  92475. */
  92476. void
  92477. icmp_time_exceeded(struct pbuf *p, enum icmp_te_type t)
  92478. {
  92479. 8025748: b580 push {r7, lr}
  92480. 802574a: b082 sub sp, #8
  92481. 802574c: af00 add r7, sp, #0
  92482. 802574e: 6078 str r0, [r7, #4]
  92483. 8025750: 460b mov r3, r1
  92484. 8025752: 70fb strb r3, [r7, #3]
  92485. MIB2_STATS_INC(mib2.icmpouttimeexcds);
  92486. icmp_send_response(p, ICMP_TE, t);
  92487. 8025754: 78fb ldrb r3, [r7, #3]
  92488. 8025756: 461a mov r2, r3
  92489. 8025758: 210b movs r1, #11
  92490. 802575a: 6878 ldr r0, [r7, #4]
  92491. 802575c: f000 f804 bl 8025768 <icmp_send_response>
  92492. }
  92493. 8025760: bf00 nop
  92494. 8025762: 3708 adds r7, #8
  92495. 8025764: 46bd mov sp, r7
  92496. 8025766: bd80 pop {r7, pc}
  92497. 08025768 <icmp_send_response>:
  92498. * @param type Type of the ICMP header
  92499. * @param code Code of the ICMP header
  92500. */
  92501. static void
  92502. icmp_send_response(struct pbuf *p, u8_t type, u8_t code)
  92503. {
  92504. 8025768: b580 push {r7, lr}
  92505. 802576a: b08c sub sp, #48 @ 0x30
  92506. 802576c: af04 add r7, sp, #16
  92507. 802576e: 6078 str r0, [r7, #4]
  92508. 8025770: 460b mov r3, r1
  92509. 8025772: 70fb strb r3, [r7, #3]
  92510. 8025774: 4613 mov r3, r2
  92511. 8025776: 70bb strb r3, [r7, #2]
  92512. /* increase number of messages attempted to send */
  92513. MIB2_STATS_INC(mib2.icmpoutmsgs);
  92514. /* ICMP header + IP header + 8 bytes of data */
  92515. q = pbuf_alloc(PBUF_IP, sizeof(struct icmp_echo_hdr) + IP_HLEN + ICMP_DEST_UNREACH_DATASIZE,
  92516. 8025778: f44f 7220 mov.w r2, #640 @ 0x280
  92517. 802577c: 2124 movs r1, #36 @ 0x24
  92518. 802577e: 2022 movs r0, #34 @ 0x22
  92519. 8025780: f7f5 fae6 bl 801ad50 <pbuf_alloc>
  92520. 8025784: 61b8 str r0, [r7, #24]
  92521. PBUF_RAM);
  92522. if (q == NULL) {
  92523. 8025786: 69bb ldr r3, [r7, #24]
  92524. 8025788: 2b00 cmp r3, #0
  92525. 802578a: d056 beq.n 802583a <icmp_send_response+0xd2>
  92526. LWIP_DEBUGF(ICMP_DEBUG, ("icmp_time_exceeded: failed to allocate pbuf for ICMP packet.\n"));
  92527. MIB2_STATS_INC(mib2.icmpouterrors);
  92528. return;
  92529. }
  92530. LWIP_ASSERT("check that first pbuf can hold icmp message",
  92531. 802578c: 69bb ldr r3, [r7, #24]
  92532. 802578e: 895b ldrh r3, [r3, #10]
  92533. 8025790: 2b23 cmp r3, #35 @ 0x23
  92534. 8025792: d806 bhi.n 80257a2 <icmp_send_response+0x3a>
  92535. 8025794: 4b2b ldr r3, [pc, #172] @ (8025844 <icmp_send_response+0xdc>)
  92536. 8025796: f44f 72b4 mov.w r2, #360 @ 0x168
  92537. 802579a: 492b ldr r1, [pc, #172] @ (8025848 <icmp_send_response+0xe0>)
  92538. 802579c: 482b ldr r0, [pc, #172] @ (802584c <icmp_send_response+0xe4>)
  92539. 802579e: f005 f865 bl 802a86c <iprintf>
  92540. (q->len >= (sizeof(struct icmp_echo_hdr) + IP_HLEN + ICMP_DEST_UNREACH_DATASIZE)));
  92541. iphdr = (struct ip_hdr *)p->payload;
  92542. 80257a2: 687b ldr r3, [r7, #4]
  92543. 80257a4: 685b ldr r3, [r3, #4]
  92544. 80257a6: 617b str r3, [r7, #20]
  92545. ip4_addr_debug_print_val(ICMP_DEBUG, iphdr->src);
  92546. LWIP_DEBUGF(ICMP_DEBUG, (" to "));
  92547. ip4_addr_debug_print_val(ICMP_DEBUG, iphdr->dest);
  92548. LWIP_DEBUGF(ICMP_DEBUG, ("\n"));
  92549. icmphdr = (struct icmp_echo_hdr *)q->payload;
  92550. 80257a8: 69bb ldr r3, [r7, #24]
  92551. 80257aa: 685b ldr r3, [r3, #4]
  92552. 80257ac: 613b str r3, [r7, #16]
  92553. icmphdr->type = type;
  92554. 80257ae: 693b ldr r3, [r7, #16]
  92555. 80257b0: 78fa ldrb r2, [r7, #3]
  92556. 80257b2: 701a strb r2, [r3, #0]
  92557. icmphdr->code = code;
  92558. 80257b4: 693b ldr r3, [r7, #16]
  92559. 80257b6: 78ba ldrb r2, [r7, #2]
  92560. 80257b8: 705a strb r2, [r3, #1]
  92561. icmphdr->id = 0;
  92562. 80257ba: 693b ldr r3, [r7, #16]
  92563. 80257bc: 2200 movs r2, #0
  92564. 80257be: 711a strb r2, [r3, #4]
  92565. 80257c0: 2200 movs r2, #0
  92566. 80257c2: 715a strb r2, [r3, #5]
  92567. icmphdr->seqno = 0;
  92568. 80257c4: 693b ldr r3, [r7, #16]
  92569. 80257c6: 2200 movs r2, #0
  92570. 80257c8: 719a strb r2, [r3, #6]
  92571. 80257ca: 2200 movs r2, #0
  92572. 80257cc: 71da strb r2, [r3, #7]
  92573. /* copy fields from original packet */
  92574. SMEMCPY((u8_t *)q->payload + sizeof(struct icmp_echo_hdr), (u8_t *)p->payload,
  92575. 80257ce: 69bb ldr r3, [r7, #24]
  92576. 80257d0: 685b ldr r3, [r3, #4]
  92577. 80257d2: f103 0008 add.w r0, r3, #8
  92578. 80257d6: 687b ldr r3, [r7, #4]
  92579. 80257d8: 685b ldr r3, [r3, #4]
  92580. 80257da: 221c movs r2, #28
  92581. 80257dc: 4619 mov r1, r3
  92582. 80257de: f005 face bl 802ad7e <memcpy>
  92583. IP_HLEN + ICMP_DEST_UNREACH_DATASIZE);
  92584. ip4_addr_copy(iphdr_src, iphdr->src);
  92585. 80257e2: 697b ldr r3, [r7, #20]
  92586. 80257e4: 68db ldr r3, [r3, #12]
  92587. 80257e6: 60fb str r3, [r7, #12]
  92588. ip4_addr_t iphdr_dst;
  92589. ip4_addr_copy(iphdr_dst, iphdr->dest);
  92590. netif = ip4_route_src(&iphdr_dst, &iphdr_src);
  92591. }
  92592. #else
  92593. netif = ip4_route(&iphdr_src);
  92594. 80257e8: f107 030c add.w r3, r7, #12
  92595. 80257ec: 4618 mov r0, r3
  92596. 80257ee: f000 f82f bl 8025850 <ip4_route>
  92597. 80257f2: 61f8 str r0, [r7, #28]
  92598. #endif
  92599. if (netif != NULL) {
  92600. 80257f4: 69fb ldr r3, [r7, #28]
  92601. 80257f6: 2b00 cmp r3, #0
  92602. 80257f8: d01b beq.n 8025832 <icmp_send_response+0xca>
  92603. /* calculate checksum */
  92604. icmphdr->chksum = 0;
  92605. 80257fa: 693b ldr r3, [r7, #16]
  92606. 80257fc: 2200 movs r2, #0
  92607. 80257fe: 709a strb r2, [r3, #2]
  92608. 8025800: 2200 movs r2, #0
  92609. 8025802: 70da strb r2, [r3, #3]
  92610. #if CHECKSUM_GEN_ICMP
  92611. IF__NETIF_CHECKSUM_ENABLED(netif, NETIF_CHECKSUM_GEN_ICMP) {
  92612. icmphdr->chksum = inet_chksum(icmphdr, q->len);
  92613. 8025804: 69bb ldr r3, [r7, #24]
  92614. 8025806: 895b ldrh r3, [r3, #10]
  92615. 8025808: 4619 mov r1, r3
  92616. 802580a: 6938 ldr r0, [r7, #16]
  92617. 802580c: f7f4 f95f bl 8019ace <inet_chksum>
  92618. 8025810: 4603 mov r3, r0
  92619. 8025812: 461a mov r2, r3
  92620. 8025814: 693b ldr r3, [r7, #16]
  92621. 8025816: 805a strh r2, [r3, #2]
  92622. }
  92623. #endif
  92624. ICMP_STATS_INC(icmp.xmit);
  92625. ip4_output_if(q, NULL, &iphdr_src, ICMP_TTL, 0, IP_PROTO_ICMP, netif);
  92626. 8025818: f107 020c add.w r2, r7, #12
  92627. 802581c: 69fb ldr r3, [r7, #28]
  92628. 802581e: 9302 str r3, [sp, #8]
  92629. 8025820: 2301 movs r3, #1
  92630. 8025822: 9301 str r3, [sp, #4]
  92631. 8025824: 2300 movs r3, #0
  92632. 8025826: 9300 str r3, [sp, #0]
  92633. 8025828: 23ff movs r3, #255 @ 0xff
  92634. 802582a: 2100 movs r1, #0
  92635. 802582c: 69b8 ldr r0, [r7, #24]
  92636. 802582e: f000 f9ed bl 8025c0c <ip4_output_if>
  92637. }
  92638. pbuf_free(q);
  92639. 8025832: 69b8 ldr r0, [r7, #24]
  92640. 8025834: f7f5 fda2 bl 801b37c <pbuf_free>
  92641. 8025838: e000 b.n 802583c <icmp_send_response+0xd4>
  92642. return;
  92643. 802583a: bf00 nop
  92644. }
  92645. 802583c: 3720 adds r7, #32
  92646. 802583e: 46bd mov sp, r7
  92647. 8025840: bd80 pop {r7, pc}
  92648. 8025842: bf00 nop
  92649. 8025844: 0803146c .word 0x0803146c
  92650. 8025848: 08031538 .word 0x08031538
  92651. 802584c: 080314dc .word 0x080314dc
  92652. 08025850 <ip4_route>:
  92653. * @param dest the destination IP address for which to find the route
  92654. * @return the netif on which to send to reach dest
  92655. */
  92656. struct netif *
  92657. ip4_route(const ip4_addr_t *dest)
  92658. {
  92659. 8025850: b580 push {r7, lr}
  92660. 8025852: b084 sub sp, #16
  92661. 8025854: af00 add r7, sp, #0
  92662. 8025856: 6078 str r0, [r7, #4]
  92663. #if !LWIP_SINGLE_NETIF
  92664. struct netif *netif;
  92665. LWIP_ASSERT_CORE_LOCKED();
  92666. 8025858: f7eb fbe0 bl 801101c <sys_check_core_locking>
  92667. /* bug #54569: in case LWIP_SINGLE_NETIF=1 and LWIP_DEBUGF() disabled, the following loop is optimized away */
  92668. LWIP_UNUSED_ARG(dest);
  92669. /* iterate through netifs */
  92670. NETIF_FOREACH(netif) {
  92671. 802585c: 4b32 ldr r3, [pc, #200] @ (8025928 <ip4_route+0xd8>)
  92672. 802585e: 681b ldr r3, [r3, #0]
  92673. 8025860: 60fb str r3, [r7, #12]
  92674. 8025862: e036 b.n 80258d2 <ip4_route+0x82>
  92675. /* is the netif up, does it have a link and a valid address? */
  92676. if (netif_is_up(netif) && netif_is_link_up(netif) && !ip4_addr_isany_val(*netif_ip4_addr(netif))) {
  92677. 8025864: 68fb ldr r3, [r7, #12]
  92678. 8025866: f893 3031 ldrb.w r3, [r3, #49] @ 0x31
  92679. 802586a: f003 0301 and.w r3, r3, #1
  92680. 802586e: b2db uxtb r3, r3
  92681. 8025870: 2b00 cmp r3, #0
  92682. 8025872: d02b beq.n 80258cc <ip4_route+0x7c>
  92683. 8025874: 68fb ldr r3, [r7, #12]
  92684. 8025876: f893 3031 ldrb.w r3, [r3, #49] @ 0x31
  92685. 802587a: 089b lsrs r3, r3, #2
  92686. 802587c: f003 0301 and.w r3, r3, #1
  92687. 8025880: b2db uxtb r3, r3
  92688. 8025882: 2b00 cmp r3, #0
  92689. 8025884: d022 beq.n 80258cc <ip4_route+0x7c>
  92690. 8025886: 68fb ldr r3, [r7, #12]
  92691. 8025888: 3304 adds r3, #4
  92692. 802588a: 681b ldr r3, [r3, #0]
  92693. 802588c: 2b00 cmp r3, #0
  92694. 802588e: d01d beq.n 80258cc <ip4_route+0x7c>
  92695. /* network mask matches? */
  92696. if (ip4_addr_netcmp(dest, netif_ip4_addr(netif), netif_ip4_netmask(netif))) {
  92697. 8025890: 687b ldr r3, [r7, #4]
  92698. 8025892: 681a ldr r2, [r3, #0]
  92699. 8025894: 68fb ldr r3, [r7, #12]
  92700. 8025896: 3304 adds r3, #4
  92701. 8025898: 681b ldr r3, [r3, #0]
  92702. 802589a: 405a eors r2, r3
  92703. 802589c: 68fb ldr r3, [r7, #12]
  92704. 802589e: 3308 adds r3, #8
  92705. 80258a0: 681b ldr r3, [r3, #0]
  92706. 80258a2: 4013 ands r3, r2
  92707. 80258a4: 2b00 cmp r3, #0
  92708. 80258a6: d101 bne.n 80258ac <ip4_route+0x5c>
  92709. /* return netif on which to forward IP packet */
  92710. return netif;
  92711. 80258a8: 68fb ldr r3, [r7, #12]
  92712. 80258aa: e038 b.n 802591e <ip4_route+0xce>
  92713. }
  92714. /* gateway matches on a non broadcast interface? (i.e. peer in a point to point interface) */
  92715. if (((netif->flags & NETIF_FLAG_BROADCAST) == 0) && ip4_addr_cmp(dest, netif_ip4_gw(netif))) {
  92716. 80258ac: 68fb ldr r3, [r7, #12]
  92717. 80258ae: f893 3031 ldrb.w r3, [r3, #49] @ 0x31
  92718. 80258b2: f003 0302 and.w r3, r3, #2
  92719. 80258b6: 2b00 cmp r3, #0
  92720. 80258b8: d108 bne.n 80258cc <ip4_route+0x7c>
  92721. 80258ba: 687b ldr r3, [r7, #4]
  92722. 80258bc: 681a ldr r2, [r3, #0]
  92723. 80258be: 68fb ldr r3, [r7, #12]
  92724. 80258c0: 330c adds r3, #12
  92725. 80258c2: 681b ldr r3, [r3, #0]
  92726. 80258c4: 429a cmp r2, r3
  92727. 80258c6: d101 bne.n 80258cc <ip4_route+0x7c>
  92728. /* return netif on which to forward IP packet */
  92729. return netif;
  92730. 80258c8: 68fb ldr r3, [r7, #12]
  92731. 80258ca: e028 b.n 802591e <ip4_route+0xce>
  92732. NETIF_FOREACH(netif) {
  92733. 80258cc: 68fb ldr r3, [r7, #12]
  92734. 80258ce: 681b ldr r3, [r3, #0]
  92735. 80258d0: 60fb str r3, [r7, #12]
  92736. 80258d2: 68fb ldr r3, [r7, #12]
  92737. 80258d4: 2b00 cmp r3, #0
  92738. 80258d6: d1c5 bne.n 8025864 <ip4_route+0x14>
  92739. return netif;
  92740. }
  92741. #endif
  92742. #endif /* !LWIP_SINGLE_NETIF */
  92743. if ((netif_default == NULL) || !netif_is_up(netif_default) || !netif_is_link_up(netif_default) ||
  92744. 80258d8: 4b14 ldr r3, [pc, #80] @ (802592c <ip4_route+0xdc>)
  92745. 80258da: 681b ldr r3, [r3, #0]
  92746. 80258dc: 2b00 cmp r3, #0
  92747. 80258de: d01a beq.n 8025916 <ip4_route+0xc6>
  92748. 80258e0: 4b12 ldr r3, [pc, #72] @ (802592c <ip4_route+0xdc>)
  92749. 80258e2: 681b ldr r3, [r3, #0]
  92750. 80258e4: f893 3031 ldrb.w r3, [r3, #49] @ 0x31
  92751. 80258e8: f003 0301 and.w r3, r3, #1
  92752. 80258ec: 2b00 cmp r3, #0
  92753. 80258ee: d012 beq.n 8025916 <ip4_route+0xc6>
  92754. 80258f0: 4b0e ldr r3, [pc, #56] @ (802592c <ip4_route+0xdc>)
  92755. 80258f2: 681b ldr r3, [r3, #0]
  92756. 80258f4: f893 3031 ldrb.w r3, [r3, #49] @ 0x31
  92757. 80258f8: f003 0304 and.w r3, r3, #4
  92758. 80258fc: 2b00 cmp r3, #0
  92759. 80258fe: d00a beq.n 8025916 <ip4_route+0xc6>
  92760. ip4_addr_isany_val(*netif_ip4_addr(netif_default)) || ip4_addr_isloopback(dest)) {
  92761. 8025900: 4b0a ldr r3, [pc, #40] @ (802592c <ip4_route+0xdc>)
  92762. 8025902: 681b ldr r3, [r3, #0]
  92763. 8025904: 3304 adds r3, #4
  92764. 8025906: 681b ldr r3, [r3, #0]
  92765. if ((netif_default == NULL) || !netif_is_up(netif_default) || !netif_is_link_up(netif_default) ||
  92766. 8025908: 2b00 cmp r3, #0
  92767. 802590a: d004 beq.n 8025916 <ip4_route+0xc6>
  92768. ip4_addr_isany_val(*netif_ip4_addr(netif_default)) || ip4_addr_isloopback(dest)) {
  92769. 802590c: 687b ldr r3, [r7, #4]
  92770. 802590e: 681b ldr r3, [r3, #0]
  92771. 8025910: b2db uxtb r3, r3
  92772. 8025912: 2b7f cmp r3, #127 @ 0x7f
  92773. 8025914: d101 bne.n 802591a <ip4_route+0xca>
  92774. If this is not good enough for you, use LWIP_HOOK_IP4_ROUTE() */
  92775. LWIP_DEBUGF(IP_DEBUG | LWIP_DBG_LEVEL_SERIOUS, ("ip4_route: No route to %"U16_F".%"U16_F".%"U16_F".%"U16_F"\n",
  92776. ip4_addr1_16(dest), ip4_addr2_16(dest), ip4_addr3_16(dest), ip4_addr4_16(dest)));
  92777. IP_STATS_INC(ip.rterr);
  92778. MIB2_STATS_INC(mib2.ipoutnoroutes);
  92779. return NULL;
  92780. 8025916: 2300 movs r3, #0
  92781. 8025918: e001 b.n 802591e <ip4_route+0xce>
  92782. }
  92783. return netif_default;
  92784. 802591a: 4b04 ldr r3, [pc, #16] @ (802592c <ip4_route+0xdc>)
  92785. 802591c: 681b ldr r3, [r3, #0]
  92786. }
  92787. 802591e: 4618 mov r0, r3
  92788. 8025920: 3710 adds r7, #16
  92789. 8025922: 46bd mov sp, r7
  92790. 8025924: bd80 pop {r7, pc}
  92791. 8025926: bf00 nop
  92792. 8025928: 2402af5c .word 0x2402af5c
  92793. 802592c: 2402af60 .word 0x2402af60
  92794. 08025930 <ip4_input_accept>:
  92795. #endif /* IP_FORWARD */
  92796. /** Return true if the current input packet should be accepted on this netif */
  92797. static int
  92798. ip4_input_accept(struct netif *netif)
  92799. {
  92800. 8025930: b580 push {r7, lr}
  92801. 8025932: b082 sub sp, #8
  92802. 8025934: af00 add r7, sp, #0
  92803. 8025936: 6078 str r0, [r7, #4]
  92804. ip4_addr_get_u32(ip4_current_dest_addr()) & ip4_addr_get_u32(netif_ip4_netmask(netif)),
  92805. ip4_addr_get_u32(netif_ip4_addr(netif)) & ip4_addr_get_u32(netif_ip4_netmask(netif)),
  92806. ip4_addr_get_u32(ip4_current_dest_addr()) & ~ip4_addr_get_u32(netif_ip4_netmask(netif))));
  92807. /* interface is up and configured? */
  92808. if ((netif_is_up(netif)) && (!ip4_addr_isany_val(*netif_ip4_addr(netif)))) {
  92809. 8025938: 687b ldr r3, [r7, #4]
  92810. 802593a: f893 3031 ldrb.w r3, [r3, #49] @ 0x31
  92811. 802593e: f003 0301 and.w r3, r3, #1
  92812. 8025942: b2db uxtb r3, r3
  92813. 8025944: 2b00 cmp r3, #0
  92814. 8025946: d016 beq.n 8025976 <ip4_input_accept+0x46>
  92815. 8025948: 687b ldr r3, [r7, #4]
  92816. 802594a: 3304 adds r3, #4
  92817. 802594c: 681b ldr r3, [r3, #0]
  92818. 802594e: 2b00 cmp r3, #0
  92819. 8025950: d011 beq.n 8025976 <ip4_input_accept+0x46>
  92820. /* unicast to this interface address? */
  92821. if (ip4_addr_cmp(ip4_current_dest_addr(), netif_ip4_addr(netif)) ||
  92822. 8025952: 4b0b ldr r3, [pc, #44] @ (8025980 <ip4_input_accept+0x50>)
  92823. 8025954: 695a ldr r2, [r3, #20]
  92824. 8025956: 687b ldr r3, [r7, #4]
  92825. 8025958: 3304 adds r3, #4
  92826. 802595a: 681b ldr r3, [r3, #0]
  92827. 802595c: 429a cmp r2, r3
  92828. 802595e: d008 beq.n 8025972 <ip4_input_accept+0x42>
  92829. /* or broadcast on this interface network address? */
  92830. ip4_addr_isbroadcast(ip4_current_dest_addr(), netif)
  92831. 8025960: 4b07 ldr r3, [pc, #28] @ (8025980 <ip4_input_accept+0x50>)
  92832. 8025962: 695b ldr r3, [r3, #20]
  92833. 8025964: 6879 ldr r1, [r7, #4]
  92834. 8025966: 4618 mov r0, r3
  92835. 8025968: f000 fa2a bl 8025dc0 <ip4_addr_isbroadcast_u32>
  92836. 802596c: 4603 mov r3, r0
  92837. if (ip4_addr_cmp(ip4_current_dest_addr(), netif_ip4_addr(netif)) ||
  92838. 802596e: 2b00 cmp r3, #0
  92839. 8025970: d001 beq.n 8025976 <ip4_input_accept+0x46>
  92840. #endif /* LWIP_NETIF_LOOPBACK && !LWIP_HAVE_LOOPIF */
  92841. ) {
  92842. LWIP_DEBUGF(IP_DEBUG, ("ip4_input: packet accepted on interface %c%c\n",
  92843. netif->name[0], netif->name[1]));
  92844. /* accept on this netif */
  92845. return 1;
  92846. 8025972: 2301 movs r3, #1
  92847. 8025974: e000 b.n 8025978 <ip4_input_accept+0x48>
  92848. /* accept on this netif */
  92849. return 1;
  92850. }
  92851. #endif /* LWIP_AUTOIP */
  92852. }
  92853. return 0;
  92854. 8025976: 2300 movs r3, #0
  92855. }
  92856. 8025978: 4618 mov r0, r3
  92857. 802597a: 3708 adds r7, #8
  92858. 802597c: 46bd mov sp, r7
  92859. 802597e: bd80 pop {r7, pc}
  92860. 8025980: 24024418 .word 0x24024418
  92861. 08025984 <ip4_input>:
  92862. * @return ERR_OK if the packet was processed (could return ERR_* if it wasn't
  92863. * processed, but currently always returns ERR_OK)
  92864. */
  92865. err_t
  92866. ip4_input(struct pbuf *p, struct netif *inp)
  92867. {
  92868. 8025984: b580 push {r7, lr}
  92869. 8025986: b088 sub sp, #32
  92870. 8025988: af00 add r7, sp, #0
  92871. 802598a: 6078 str r0, [r7, #4]
  92872. 802598c: 6039 str r1, [r7, #0]
  92873. const struct ip_hdr *iphdr;
  92874. struct netif *netif;
  92875. u16_t iphdr_hlen;
  92876. u16_t iphdr_len;
  92877. #if IP_ACCEPT_LINK_LAYER_ADDRESSING || LWIP_IGMP
  92878. int check_ip_src = 1;
  92879. 802598e: 2301 movs r3, #1
  92880. 8025990: 617b str r3, [r7, #20]
  92881. #endif /* IP_ACCEPT_LINK_LAYER_ADDRESSING || LWIP_IGMP */
  92882. #if LWIP_RAW
  92883. raw_input_state_t raw_status;
  92884. #endif /* LWIP_RAW */
  92885. LWIP_ASSERT_CORE_LOCKED();
  92886. 8025992: f7eb fb43 bl 801101c <sys_check_core_locking>
  92887. IP_STATS_INC(ip.recv);
  92888. MIB2_STATS_INC(mib2.ipinreceives);
  92889. /* identify the IP header */
  92890. iphdr = (struct ip_hdr *)p->payload;
  92891. 8025996: 687b ldr r3, [r7, #4]
  92892. 8025998: 685b ldr r3, [r3, #4]
  92893. 802599a: 613b str r3, [r7, #16]
  92894. if (IPH_V(iphdr) != 4) {
  92895. 802599c: 693b ldr r3, [r7, #16]
  92896. 802599e: 781b ldrb r3, [r3, #0]
  92897. 80259a0: 091b lsrs r3, r3, #4
  92898. 80259a2: b2db uxtb r3, r3
  92899. 80259a4: 2b04 cmp r3, #4
  92900. 80259a6: d004 beq.n 80259b2 <ip4_input+0x2e>
  92901. LWIP_DEBUGF(IP_DEBUG | LWIP_DBG_LEVEL_WARNING, ("IP packet dropped due to bad version number %"U16_F"\n", (u16_t)IPH_V(iphdr)));
  92902. ip4_debug_print(p);
  92903. pbuf_free(p);
  92904. 80259a8: 6878 ldr r0, [r7, #4]
  92905. 80259aa: f7f5 fce7 bl 801b37c <pbuf_free>
  92906. IP_STATS_INC(ip.err);
  92907. IP_STATS_INC(ip.drop);
  92908. MIB2_STATS_INC(mib2.ipinhdrerrors);
  92909. return ERR_OK;
  92910. 80259ae: 2300 movs r3, #0
  92911. 80259b0: e123 b.n 8025bfa <ip4_input+0x276>
  92912. return ERR_OK;
  92913. }
  92914. #endif
  92915. /* obtain IP header length in bytes */
  92916. iphdr_hlen = IPH_HL_BYTES(iphdr);
  92917. 80259b2: 693b ldr r3, [r7, #16]
  92918. 80259b4: 781b ldrb r3, [r3, #0]
  92919. 80259b6: f003 030f and.w r3, r3, #15
  92920. 80259ba: b2db uxtb r3, r3
  92921. 80259bc: 009b lsls r3, r3, #2
  92922. 80259be: b2db uxtb r3, r3
  92923. 80259c0: 81fb strh r3, [r7, #14]
  92924. /* obtain ip length in bytes */
  92925. iphdr_len = lwip_ntohs(IPH_LEN(iphdr));
  92926. 80259c2: 693b ldr r3, [r7, #16]
  92927. 80259c4: 885b ldrh r3, [r3, #2]
  92928. 80259c6: b29b uxth r3, r3
  92929. 80259c8: 4618 mov r0, r3
  92930. 80259ca: f7f3 fff5 bl 80199b8 <lwip_htons>
  92931. 80259ce: 4603 mov r3, r0
  92932. 80259d0: 837b strh r3, [r7, #26]
  92933. /* Trim pbuf. This is especially required for packets < 60 bytes. */
  92934. if (iphdr_len < p->tot_len) {
  92935. 80259d2: 687b ldr r3, [r7, #4]
  92936. 80259d4: 891b ldrh r3, [r3, #8]
  92937. 80259d6: 8b7a ldrh r2, [r7, #26]
  92938. 80259d8: 429a cmp r2, r3
  92939. 80259da: d204 bcs.n 80259e6 <ip4_input+0x62>
  92940. pbuf_realloc(p, iphdr_len);
  92941. 80259dc: 8b7b ldrh r3, [r7, #26]
  92942. 80259de: 4619 mov r1, r3
  92943. 80259e0: 6878 ldr r0, [r7, #4]
  92944. 80259e2: f7f5 fb15 bl 801b010 <pbuf_realloc>
  92945. }
  92946. /* header length exceeds first pbuf length, or ip length exceeds total pbuf length? */
  92947. if ((iphdr_hlen > p->len) || (iphdr_len > p->tot_len) || (iphdr_hlen < IP_HLEN)) {
  92948. 80259e6: 687b ldr r3, [r7, #4]
  92949. 80259e8: 895b ldrh r3, [r3, #10]
  92950. 80259ea: 89fa ldrh r2, [r7, #14]
  92951. 80259ec: 429a cmp r2, r3
  92952. 80259ee: d807 bhi.n 8025a00 <ip4_input+0x7c>
  92953. 80259f0: 687b ldr r3, [r7, #4]
  92954. 80259f2: 891b ldrh r3, [r3, #8]
  92955. 80259f4: 8b7a ldrh r2, [r7, #26]
  92956. 80259f6: 429a cmp r2, r3
  92957. 80259f8: d802 bhi.n 8025a00 <ip4_input+0x7c>
  92958. 80259fa: 89fb ldrh r3, [r7, #14]
  92959. 80259fc: 2b13 cmp r3, #19
  92960. 80259fe: d804 bhi.n 8025a0a <ip4_input+0x86>
  92961. LWIP_DEBUGF(IP_DEBUG | LWIP_DBG_LEVEL_SERIOUS,
  92962. ("IP (len %"U16_F") is longer than pbuf (len %"U16_F"), IP packet dropped.\n",
  92963. iphdr_len, p->tot_len));
  92964. }
  92965. /* free (drop) packet pbufs */
  92966. pbuf_free(p);
  92967. 8025a00: 6878 ldr r0, [r7, #4]
  92968. 8025a02: f7f5 fcbb bl 801b37c <pbuf_free>
  92969. IP_STATS_INC(ip.lenerr);
  92970. IP_STATS_INC(ip.drop);
  92971. MIB2_STATS_INC(mib2.ipindiscards);
  92972. return ERR_OK;
  92973. 8025a06: 2300 movs r3, #0
  92974. 8025a08: e0f7 b.n 8025bfa <ip4_input+0x276>
  92975. }
  92976. }
  92977. #endif
  92978. /* copy IP addresses to aligned ip_addr_t */
  92979. ip_addr_copy_from_ip4(ip_data.current_iphdr_dest, iphdr->dest);
  92980. 8025a0a: 693b ldr r3, [r7, #16]
  92981. 8025a0c: 691b ldr r3, [r3, #16]
  92982. 8025a0e: 4a7d ldr r2, [pc, #500] @ (8025c04 <ip4_input+0x280>)
  92983. 8025a10: 6153 str r3, [r2, #20]
  92984. ip_addr_copy_from_ip4(ip_data.current_iphdr_src, iphdr->src);
  92985. 8025a12: 693b ldr r3, [r7, #16]
  92986. 8025a14: 68db ldr r3, [r3, #12]
  92987. 8025a16: 4a7b ldr r2, [pc, #492] @ (8025c04 <ip4_input+0x280>)
  92988. 8025a18: 6113 str r3, [r2, #16]
  92989. /* match packet against an interface, i.e. is this packet for us? */
  92990. if (ip4_addr_ismulticast(ip4_current_dest_addr())) {
  92991. 8025a1a: 4b7a ldr r3, [pc, #488] @ (8025c04 <ip4_input+0x280>)
  92992. 8025a1c: 695b ldr r3, [r3, #20]
  92993. 8025a1e: f003 03f0 and.w r3, r3, #240 @ 0xf0
  92994. 8025a22: 2be0 cmp r3, #224 @ 0xe0
  92995. 8025a24: d112 bne.n 8025a4c <ip4_input+0xc8>
  92996. netif = inp;
  92997. } else {
  92998. netif = NULL;
  92999. }
  93000. #else /* LWIP_IGMP */
  93001. if ((netif_is_up(inp)) && (!ip4_addr_isany_val(*netif_ip4_addr(inp)))) {
  93002. 8025a26: 683b ldr r3, [r7, #0]
  93003. 8025a28: f893 3031 ldrb.w r3, [r3, #49] @ 0x31
  93004. 8025a2c: f003 0301 and.w r3, r3, #1
  93005. 8025a30: b2db uxtb r3, r3
  93006. 8025a32: 2b00 cmp r3, #0
  93007. 8025a34: d007 beq.n 8025a46 <ip4_input+0xc2>
  93008. 8025a36: 683b ldr r3, [r7, #0]
  93009. 8025a38: 3304 adds r3, #4
  93010. 8025a3a: 681b ldr r3, [r3, #0]
  93011. 8025a3c: 2b00 cmp r3, #0
  93012. 8025a3e: d002 beq.n 8025a46 <ip4_input+0xc2>
  93013. netif = inp;
  93014. 8025a40: 683b ldr r3, [r7, #0]
  93015. 8025a42: 61fb str r3, [r7, #28]
  93016. 8025a44: e02a b.n 8025a9c <ip4_input+0x118>
  93017. } else {
  93018. netif = NULL;
  93019. 8025a46: 2300 movs r3, #0
  93020. 8025a48: 61fb str r3, [r7, #28]
  93021. 8025a4a: e027 b.n 8025a9c <ip4_input+0x118>
  93022. }
  93023. #endif /* LWIP_IGMP */
  93024. } else {
  93025. /* start trying with inp. if that's not acceptable, start walking the
  93026. list of configured netifs. */
  93027. if (ip4_input_accept(inp)) {
  93028. 8025a4c: 6838 ldr r0, [r7, #0]
  93029. 8025a4e: f7ff ff6f bl 8025930 <ip4_input_accept>
  93030. 8025a52: 4603 mov r3, r0
  93031. 8025a54: 2b00 cmp r3, #0
  93032. 8025a56: d002 beq.n 8025a5e <ip4_input+0xda>
  93033. netif = inp;
  93034. 8025a58: 683b ldr r3, [r7, #0]
  93035. 8025a5a: 61fb str r3, [r7, #28]
  93036. 8025a5c: e01e b.n 8025a9c <ip4_input+0x118>
  93037. } else {
  93038. netif = NULL;
  93039. 8025a5e: 2300 movs r3, #0
  93040. 8025a60: 61fb str r3, [r7, #28]
  93041. #if !LWIP_NETIF_LOOPBACK || LWIP_HAVE_LOOPIF
  93042. /* Packets sent to the loopback address must not be accepted on an
  93043. * interface that does not have the loopback address assigned to it,
  93044. * unless a non-loopback interface is used for loopback traffic. */
  93045. if (!ip4_addr_isloopback(ip4_current_dest_addr()))
  93046. 8025a62: 4b68 ldr r3, [pc, #416] @ (8025c04 <ip4_input+0x280>)
  93047. 8025a64: 695b ldr r3, [r3, #20]
  93048. 8025a66: b2db uxtb r3, r3
  93049. 8025a68: 2b7f cmp r3, #127 @ 0x7f
  93050. 8025a6a: d017 beq.n 8025a9c <ip4_input+0x118>
  93051. #endif /* !LWIP_NETIF_LOOPBACK || LWIP_HAVE_LOOPIF */
  93052. {
  93053. #if !LWIP_SINGLE_NETIF
  93054. NETIF_FOREACH(netif) {
  93055. 8025a6c: 4b66 ldr r3, [pc, #408] @ (8025c08 <ip4_input+0x284>)
  93056. 8025a6e: 681b ldr r3, [r3, #0]
  93057. 8025a70: 61fb str r3, [r7, #28]
  93058. 8025a72: e00e b.n 8025a92 <ip4_input+0x10e>
  93059. if (netif == inp) {
  93060. 8025a74: 69fa ldr r2, [r7, #28]
  93061. 8025a76: 683b ldr r3, [r7, #0]
  93062. 8025a78: 429a cmp r2, r3
  93063. 8025a7a: d006 beq.n 8025a8a <ip4_input+0x106>
  93064. /* we checked that before already */
  93065. continue;
  93066. }
  93067. if (ip4_input_accept(netif)) {
  93068. 8025a7c: 69f8 ldr r0, [r7, #28]
  93069. 8025a7e: f7ff ff57 bl 8025930 <ip4_input_accept>
  93070. 8025a82: 4603 mov r3, r0
  93071. 8025a84: 2b00 cmp r3, #0
  93072. 8025a86: d108 bne.n 8025a9a <ip4_input+0x116>
  93073. 8025a88: e000 b.n 8025a8c <ip4_input+0x108>
  93074. continue;
  93075. 8025a8a: bf00 nop
  93076. NETIF_FOREACH(netif) {
  93077. 8025a8c: 69fb ldr r3, [r7, #28]
  93078. 8025a8e: 681b ldr r3, [r3, #0]
  93079. 8025a90: 61fb str r3, [r7, #28]
  93080. 8025a92: 69fb ldr r3, [r7, #28]
  93081. 8025a94: 2b00 cmp r3, #0
  93082. 8025a96: d1ed bne.n 8025a74 <ip4_input+0xf0>
  93083. 8025a98: e000 b.n 8025a9c <ip4_input+0x118>
  93084. break;
  93085. 8025a9a: bf00 nop
  93086. * If you want to accept private broadcast communication while a netif is down,
  93087. * define LWIP_IP_ACCEPT_UDP_PORT(dst_port), e.g.:
  93088. *
  93089. * #define LWIP_IP_ACCEPT_UDP_PORT(dst_port) ((dst_port) == PP_NTOHS(12345))
  93090. */
  93091. if (netif == NULL) {
  93092. 8025a9c: 69fb ldr r3, [r7, #28]
  93093. 8025a9e: 2b00 cmp r3, #0
  93094. 8025aa0: d111 bne.n 8025ac6 <ip4_input+0x142>
  93095. /* remote port is DHCP server? */
  93096. if (IPH_PROTO(iphdr) == IP_PROTO_UDP) {
  93097. 8025aa2: 693b ldr r3, [r7, #16]
  93098. 8025aa4: 7a5b ldrb r3, [r3, #9]
  93099. 8025aa6: 2b11 cmp r3, #17
  93100. 8025aa8: d10d bne.n 8025ac6 <ip4_input+0x142>
  93101. const struct udp_hdr *udphdr = (const struct udp_hdr *)((const u8_t *)iphdr + iphdr_hlen);
  93102. 8025aaa: 89fb ldrh r3, [r7, #14]
  93103. 8025aac: 693a ldr r2, [r7, #16]
  93104. 8025aae: 4413 add r3, r2
  93105. 8025ab0: 60bb str r3, [r7, #8]
  93106. LWIP_DEBUGF(IP_DEBUG | LWIP_DBG_TRACE, ("ip4_input: UDP packet to DHCP client port %"U16_F"\n",
  93107. lwip_ntohs(udphdr->dest)));
  93108. if (IP_ACCEPT_LINK_LAYER_ADDRESSED_PORT(udphdr->dest)) {
  93109. 8025ab2: 68bb ldr r3, [r7, #8]
  93110. 8025ab4: 885b ldrh r3, [r3, #2]
  93111. 8025ab6: b29b uxth r3, r3
  93112. 8025ab8: f5b3 4f88 cmp.w r3, #17408 @ 0x4400
  93113. 8025abc: d103 bne.n 8025ac6 <ip4_input+0x142>
  93114. LWIP_DEBUGF(IP_DEBUG | LWIP_DBG_TRACE, ("ip4_input: DHCP packet accepted.\n"));
  93115. netif = inp;
  93116. 8025abe: 683b ldr r3, [r7, #0]
  93117. 8025ac0: 61fb str r3, [r7, #28]
  93118. check_ip_src = 0;
  93119. 8025ac2: 2300 movs r3, #0
  93120. 8025ac4: 617b str r3, [r7, #20]
  93121. }
  93122. #endif /* IP_ACCEPT_LINK_LAYER_ADDRESSING */
  93123. /* broadcast or multicast packet source address? Compliant with RFC 1122: 3.2.1.3 */
  93124. #if LWIP_IGMP || IP_ACCEPT_LINK_LAYER_ADDRESSING
  93125. if (check_ip_src
  93126. 8025ac6: 697b ldr r3, [r7, #20]
  93127. 8025ac8: 2b00 cmp r3, #0
  93128. 8025aca: d017 beq.n 8025afc <ip4_input+0x178>
  93129. #if IP_ACCEPT_LINK_LAYER_ADDRESSING
  93130. /* DHCP servers need 0.0.0.0 to be allowed as source address (RFC 1.1.2.2: 3.2.1.3/a) */
  93131. && !ip4_addr_isany_val(*ip4_current_src_addr())
  93132. 8025acc: 4b4d ldr r3, [pc, #308] @ (8025c04 <ip4_input+0x280>)
  93133. 8025ace: 691b ldr r3, [r3, #16]
  93134. 8025ad0: 2b00 cmp r3, #0
  93135. 8025ad2: d013 beq.n 8025afc <ip4_input+0x178>
  93136. #endif /* IP_ACCEPT_LINK_LAYER_ADDRESSING */
  93137. )
  93138. #endif /* LWIP_IGMP || IP_ACCEPT_LINK_LAYER_ADDRESSING */
  93139. {
  93140. if ((ip4_addr_isbroadcast(ip4_current_src_addr(), inp)) ||
  93141. 8025ad4: 4b4b ldr r3, [pc, #300] @ (8025c04 <ip4_input+0x280>)
  93142. 8025ad6: 691b ldr r3, [r3, #16]
  93143. 8025ad8: 6839 ldr r1, [r7, #0]
  93144. 8025ada: 4618 mov r0, r3
  93145. 8025adc: f000 f970 bl 8025dc0 <ip4_addr_isbroadcast_u32>
  93146. 8025ae0: 4603 mov r3, r0
  93147. 8025ae2: 2b00 cmp r3, #0
  93148. 8025ae4: d105 bne.n 8025af2 <ip4_input+0x16e>
  93149. (ip4_addr_ismulticast(ip4_current_src_addr()))) {
  93150. 8025ae6: 4b47 ldr r3, [pc, #284] @ (8025c04 <ip4_input+0x280>)
  93151. 8025ae8: 691b ldr r3, [r3, #16]
  93152. 8025aea: f003 03f0 and.w r3, r3, #240 @ 0xf0
  93153. if ((ip4_addr_isbroadcast(ip4_current_src_addr(), inp)) ||
  93154. 8025aee: 2be0 cmp r3, #224 @ 0xe0
  93155. 8025af0: d104 bne.n 8025afc <ip4_input+0x178>
  93156. /* packet source is not valid */
  93157. LWIP_DEBUGF(IP_DEBUG | LWIP_DBG_TRACE | LWIP_DBG_LEVEL_WARNING, ("ip4_input: packet source is not valid.\n"));
  93158. /* free (drop) packet pbufs */
  93159. pbuf_free(p);
  93160. 8025af2: 6878 ldr r0, [r7, #4]
  93161. 8025af4: f7f5 fc42 bl 801b37c <pbuf_free>
  93162. IP_STATS_INC(ip.drop);
  93163. MIB2_STATS_INC(mib2.ipinaddrerrors);
  93164. MIB2_STATS_INC(mib2.ipindiscards);
  93165. return ERR_OK;
  93166. 8025af8: 2300 movs r3, #0
  93167. 8025afa: e07e b.n 8025bfa <ip4_input+0x276>
  93168. }
  93169. }
  93170. /* packet not for us? */
  93171. if (netif == NULL) {
  93172. 8025afc: 69fb ldr r3, [r7, #28]
  93173. 8025afe: 2b00 cmp r3, #0
  93174. 8025b00: d104 bne.n 8025b0c <ip4_input+0x188>
  93175. {
  93176. IP_STATS_INC(ip.drop);
  93177. MIB2_STATS_INC(mib2.ipinaddrerrors);
  93178. MIB2_STATS_INC(mib2.ipindiscards);
  93179. }
  93180. pbuf_free(p);
  93181. 8025b02: 6878 ldr r0, [r7, #4]
  93182. 8025b04: f7f5 fc3a bl 801b37c <pbuf_free>
  93183. return ERR_OK;
  93184. 8025b08: 2300 movs r3, #0
  93185. 8025b0a: e076 b.n 8025bfa <ip4_input+0x276>
  93186. }
  93187. /* packet consists of multiple fragments? */
  93188. if ((IPH_OFFSET(iphdr) & PP_HTONS(IP_OFFMASK | IP_MF)) != 0) {
  93189. 8025b0c: 693b ldr r3, [r7, #16]
  93190. 8025b0e: 88db ldrh r3, [r3, #6]
  93191. 8025b10: b29b uxth r3, r3
  93192. 8025b12: 461a mov r2, r3
  93193. 8025b14: f64f 733f movw r3, #65343 @ 0xff3f
  93194. 8025b18: 4013 ands r3, r2
  93195. 8025b1a: 2b00 cmp r3, #0
  93196. 8025b1c: d00b beq.n 8025b36 <ip4_input+0x1b2>
  93197. #if IP_REASSEMBLY /* packet fragment reassembly code present? */
  93198. LWIP_DEBUGF(IP_DEBUG, ("IP packet is a fragment (id=0x%04"X16_F" tot_len=%"U16_F" len=%"U16_F" MF=%"U16_F" offset=%"U16_F"), calling ip4_reass()\n",
  93199. lwip_ntohs(IPH_ID(iphdr)), p->tot_len, lwip_ntohs(IPH_LEN(iphdr)), (u16_t)!!(IPH_OFFSET(iphdr) & PP_HTONS(IP_MF)), (u16_t)((lwip_ntohs(IPH_OFFSET(iphdr)) & IP_OFFMASK) * 8)));
  93200. /* reassemble the packet*/
  93201. p = ip4_reass(p);
  93202. 8025b1e: 6878 ldr r0, [r7, #4]
  93203. 8025b20: f000 fe62 bl 80267e8 <ip4_reass>
  93204. 8025b24: 6078 str r0, [r7, #4]
  93205. /* packet not fully reassembled yet? */
  93206. if (p == NULL) {
  93207. 8025b26: 687b ldr r3, [r7, #4]
  93208. 8025b28: 2b00 cmp r3, #0
  93209. 8025b2a: d101 bne.n 8025b30 <ip4_input+0x1ac>
  93210. return ERR_OK;
  93211. 8025b2c: 2300 movs r3, #0
  93212. 8025b2e: e064 b.n 8025bfa <ip4_input+0x276>
  93213. }
  93214. iphdr = (const struct ip_hdr *)p->payload;
  93215. 8025b30: 687b ldr r3, [r7, #4]
  93216. 8025b32: 685b ldr r3, [r3, #4]
  93217. 8025b34: 613b str r3, [r7, #16]
  93218. /* send to upper layers */
  93219. LWIP_DEBUGF(IP_DEBUG, ("ip4_input: \n"));
  93220. ip4_debug_print(p);
  93221. LWIP_DEBUGF(IP_DEBUG, ("ip4_input: p->len %"U16_F" p->tot_len %"U16_F"\n", p->len, p->tot_len));
  93222. ip_data.current_netif = netif;
  93223. 8025b36: 4a33 ldr r2, [pc, #204] @ (8025c04 <ip4_input+0x280>)
  93224. 8025b38: 69fb ldr r3, [r7, #28]
  93225. 8025b3a: 6013 str r3, [r2, #0]
  93226. ip_data.current_input_netif = inp;
  93227. 8025b3c: 4a31 ldr r2, [pc, #196] @ (8025c04 <ip4_input+0x280>)
  93228. 8025b3e: 683b ldr r3, [r7, #0]
  93229. 8025b40: 6053 str r3, [r2, #4]
  93230. ip_data.current_ip4_header = iphdr;
  93231. 8025b42: 4a30 ldr r2, [pc, #192] @ (8025c04 <ip4_input+0x280>)
  93232. 8025b44: 693b ldr r3, [r7, #16]
  93233. 8025b46: 6093 str r3, [r2, #8]
  93234. ip_data.current_ip_header_tot_len = IPH_HL_BYTES(iphdr);
  93235. 8025b48: 693b ldr r3, [r7, #16]
  93236. 8025b4a: 781b ldrb r3, [r3, #0]
  93237. 8025b4c: f003 030f and.w r3, r3, #15
  93238. 8025b50: b2db uxtb r3, r3
  93239. 8025b52: 009b lsls r3, r3, #2
  93240. 8025b54: b2db uxtb r3, r3
  93241. 8025b56: 461a mov r2, r3
  93242. 8025b58: 4b2a ldr r3, [pc, #168] @ (8025c04 <ip4_input+0x280>)
  93243. 8025b5a: 819a strh r2, [r3, #12]
  93244. /* raw input did not eat the packet? */
  93245. raw_status = raw_input(p, inp);
  93246. if (raw_status != RAW_INPUT_EATEN)
  93247. #endif /* LWIP_RAW */
  93248. {
  93249. pbuf_remove_header(p, iphdr_hlen); /* Move to payload, no check necessary. */
  93250. 8025b5c: 89fb ldrh r3, [r7, #14]
  93251. 8025b5e: 4619 mov r1, r3
  93252. 8025b60: 6878 ldr r0, [r7, #4]
  93253. 8025b62: f7f5 fb53 bl 801b20c <pbuf_remove_header>
  93254. switch (IPH_PROTO(iphdr)) {
  93255. 8025b66: 693b ldr r3, [r7, #16]
  93256. 8025b68: 7a5b ldrb r3, [r3, #9]
  93257. 8025b6a: 2b11 cmp r3, #17
  93258. 8025b6c: d006 beq.n 8025b7c <ip4_input+0x1f8>
  93259. 8025b6e: 2b11 cmp r3, #17
  93260. 8025b70: dc13 bgt.n 8025b9a <ip4_input+0x216>
  93261. 8025b72: 2b01 cmp r3, #1
  93262. 8025b74: d00c beq.n 8025b90 <ip4_input+0x20c>
  93263. 8025b76: 2b06 cmp r3, #6
  93264. 8025b78: d005 beq.n 8025b86 <ip4_input+0x202>
  93265. 8025b7a: e00e b.n 8025b9a <ip4_input+0x216>
  93266. case IP_PROTO_UDP:
  93267. #if LWIP_UDPLITE
  93268. case IP_PROTO_UDPLITE:
  93269. #endif /* LWIP_UDPLITE */
  93270. MIB2_STATS_INC(mib2.ipindelivers);
  93271. udp_input(p, inp);
  93272. 8025b7c: 6839 ldr r1, [r7, #0]
  93273. 8025b7e: 6878 ldr r0, [r7, #4]
  93274. 8025b80: f7fc f99c bl 8021ebc <udp_input>
  93275. break;
  93276. 8025b84: e026 b.n 8025bd4 <ip4_input+0x250>
  93277. #endif /* LWIP_UDP */
  93278. #if LWIP_TCP
  93279. case IP_PROTO_TCP:
  93280. MIB2_STATS_INC(mib2.ipindelivers);
  93281. tcp_input(p, inp);
  93282. 8025b86: 6839 ldr r1, [r7, #0]
  93283. 8025b88: 6878 ldr r0, [r7, #4]
  93284. 8025b8a: f7f7 fcdd bl 801d548 <tcp_input>
  93285. break;
  93286. 8025b8e: e021 b.n 8025bd4 <ip4_input+0x250>
  93287. #endif /* LWIP_TCP */
  93288. #if LWIP_ICMP
  93289. case IP_PROTO_ICMP:
  93290. MIB2_STATS_INC(mib2.ipindelivers);
  93291. icmp_input(p, inp);
  93292. 8025b90: 6839 ldr r1, [r7, #0]
  93293. 8025b92: 6878 ldr r0, [r7, #4]
  93294. 8025b94: f7ff fca4 bl 80254e0 <icmp_input>
  93295. break;
  93296. 8025b98: e01c b.n 8025bd4 <ip4_input+0x250>
  93297. } else
  93298. #endif /* LWIP_RAW */
  93299. {
  93300. #if LWIP_ICMP
  93301. /* send ICMP destination protocol unreachable unless is was a broadcast */
  93302. if (!ip4_addr_isbroadcast(ip4_current_dest_addr(), netif) &&
  93303. 8025b9a: 4b1a ldr r3, [pc, #104] @ (8025c04 <ip4_input+0x280>)
  93304. 8025b9c: 695b ldr r3, [r3, #20]
  93305. 8025b9e: 69f9 ldr r1, [r7, #28]
  93306. 8025ba0: 4618 mov r0, r3
  93307. 8025ba2: f000 f90d bl 8025dc0 <ip4_addr_isbroadcast_u32>
  93308. 8025ba6: 4603 mov r3, r0
  93309. 8025ba8: 2b00 cmp r3, #0
  93310. 8025baa: d10f bne.n 8025bcc <ip4_input+0x248>
  93311. !ip4_addr_ismulticast(ip4_current_dest_addr())) {
  93312. 8025bac: 4b15 ldr r3, [pc, #84] @ (8025c04 <ip4_input+0x280>)
  93313. 8025bae: 695b ldr r3, [r3, #20]
  93314. 8025bb0: f003 03f0 and.w r3, r3, #240 @ 0xf0
  93315. if (!ip4_addr_isbroadcast(ip4_current_dest_addr(), netif) &&
  93316. 8025bb4: 2be0 cmp r3, #224 @ 0xe0
  93317. 8025bb6: d009 beq.n 8025bcc <ip4_input+0x248>
  93318. pbuf_header_force(p, (s16_t)iphdr_hlen); /* Move to ip header, no check necessary. */
  93319. 8025bb8: f9b7 300e ldrsh.w r3, [r7, #14]
  93320. 8025bbc: 4619 mov r1, r3
  93321. 8025bbe: 6878 ldr r0, [r7, #4]
  93322. 8025bc0: f7f5 fb97 bl 801b2f2 <pbuf_header_force>
  93323. icmp_dest_unreach(p, ICMP_DUR_PROTO);
  93324. 8025bc4: 2102 movs r1, #2
  93325. 8025bc6: 6878 ldr r0, [r7, #4]
  93326. 8025bc8: f7ff fdae bl 8025728 <icmp_dest_unreach>
  93327. IP_STATS_INC(ip.proterr);
  93328. IP_STATS_INC(ip.drop);
  93329. MIB2_STATS_INC(mib2.ipinunknownprotos);
  93330. }
  93331. pbuf_free(p);
  93332. 8025bcc: 6878 ldr r0, [r7, #4]
  93333. 8025bce: f7f5 fbd5 bl 801b37c <pbuf_free>
  93334. break;
  93335. 8025bd2: bf00 nop
  93336. }
  93337. }
  93338. /* @todo: this is not really necessary... */
  93339. ip_data.current_netif = NULL;
  93340. 8025bd4: 4b0b ldr r3, [pc, #44] @ (8025c04 <ip4_input+0x280>)
  93341. 8025bd6: 2200 movs r2, #0
  93342. 8025bd8: 601a str r2, [r3, #0]
  93343. ip_data.current_input_netif = NULL;
  93344. 8025bda: 4b0a ldr r3, [pc, #40] @ (8025c04 <ip4_input+0x280>)
  93345. 8025bdc: 2200 movs r2, #0
  93346. 8025bde: 605a str r2, [r3, #4]
  93347. ip_data.current_ip4_header = NULL;
  93348. 8025be0: 4b08 ldr r3, [pc, #32] @ (8025c04 <ip4_input+0x280>)
  93349. 8025be2: 2200 movs r2, #0
  93350. 8025be4: 609a str r2, [r3, #8]
  93351. ip_data.current_ip_header_tot_len = 0;
  93352. 8025be6: 4b07 ldr r3, [pc, #28] @ (8025c04 <ip4_input+0x280>)
  93353. 8025be8: 2200 movs r2, #0
  93354. 8025bea: 819a strh r2, [r3, #12]
  93355. ip4_addr_set_any(ip4_current_src_addr());
  93356. 8025bec: 4b05 ldr r3, [pc, #20] @ (8025c04 <ip4_input+0x280>)
  93357. 8025bee: 2200 movs r2, #0
  93358. 8025bf0: 611a str r2, [r3, #16]
  93359. ip4_addr_set_any(ip4_current_dest_addr());
  93360. 8025bf2: 4b04 ldr r3, [pc, #16] @ (8025c04 <ip4_input+0x280>)
  93361. 8025bf4: 2200 movs r2, #0
  93362. 8025bf6: 615a str r2, [r3, #20]
  93363. return ERR_OK;
  93364. 8025bf8: 2300 movs r3, #0
  93365. }
  93366. 8025bfa: 4618 mov r0, r3
  93367. 8025bfc: 3720 adds r7, #32
  93368. 8025bfe: 46bd mov sp, r7
  93369. 8025c00: bd80 pop {r7, pc}
  93370. 8025c02: bf00 nop
  93371. 8025c04: 24024418 .word 0x24024418
  93372. 8025c08: 2402af5c .word 0x2402af5c
  93373. 08025c0c <ip4_output_if>:
  93374. */
  93375. err_t
  93376. ip4_output_if(struct pbuf *p, const ip4_addr_t *src, const ip4_addr_t *dest,
  93377. u8_t ttl, u8_t tos,
  93378. u8_t proto, struct netif *netif)
  93379. {
  93380. 8025c0c: b580 push {r7, lr}
  93381. 8025c0e: b08a sub sp, #40 @ 0x28
  93382. 8025c10: af04 add r7, sp, #16
  93383. 8025c12: 60f8 str r0, [r7, #12]
  93384. 8025c14: 60b9 str r1, [r7, #8]
  93385. 8025c16: 607a str r2, [r7, #4]
  93386. 8025c18: 70fb strb r3, [r7, #3]
  93387. ip4_output_if_opt(struct pbuf *p, const ip4_addr_t *src, const ip4_addr_t *dest,
  93388. u8_t ttl, u8_t tos, u8_t proto, struct netif *netif, void *ip_options,
  93389. u16_t optlen)
  93390. {
  93391. #endif /* IP_OPTIONS_SEND */
  93392. const ip4_addr_t *src_used = src;
  93393. 8025c1a: 68bb ldr r3, [r7, #8]
  93394. 8025c1c: 617b str r3, [r7, #20]
  93395. if (dest != LWIP_IP_HDRINCL) {
  93396. 8025c1e: 687b ldr r3, [r7, #4]
  93397. 8025c20: 2b00 cmp r3, #0
  93398. 8025c22: d009 beq.n 8025c38 <ip4_output_if+0x2c>
  93399. if (ip4_addr_isany(src)) {
  93400. 8025c24: 68bb ldr r3, [r7, #8]
  93401. 8025c26: 2b00 cmp r3, #0
  93402. 8025c28: d003 beq.n 8025c32 <ip4_output_if+0x26>
  93403. 8025c2a: 68bb ldr r3, [r7, #8]
  93404. 8025c2c: 681b ldr r3, [r3, #0]
  93405. 8025c2e: 2b00 cmp r3, #0
  93406. 8025c30: d102 bne.n 8025c38 <ip4_output_if+0x2c>
  93407. src_used = netif_ip4_addr(netif);
  93408. 8025c32: 6abb ldr r3, [r7, #40] @ 0x28
  93409. 8025c34: 3304 adds r3, #4
  93410. 8025c36: 617b str r3, [r7, #20]
  93411. #if IP_OPTIONS_SEND
  93412. return ip4_output_if_opt_src(p, src_used, dest, ttl, tos, proto, netif,
  93413. ip_options, optlen);
  93414. #else /* IP_OPTIONS_SEND */
  93415. return ip4_output_if_src(p, src_used, dest, ttl, tos, proto, netif);
  93416. 8025c38: 78fa ldrb r2, [r7, #3]
  93417. 8025c3a: 6abb ldr r3, [r7, #40] @ 0x28
  93418. 8025c3c: 9302 str r3, [sp, #8]
  93419. 8025c3e: f897 3024 ldrb.w r3, [r7, #36] @ 0x24
  93420. 8025c42: 9301 str r3, [sp, #4]
  93421. 8025c44: f897 3020 ldrb.w r3, [r7, #32]
  93422. 8025c48: 9300 str r3, [sp, #0]
  93423. 8025c4a: 4613 mov r3, r2
  93424. 8025c4c: 687a ldr r2, [r7, #4]
  93425. 8025c4e: 6979 ldr r1, [r7, #20]
  93426. 8025c50: 68f8 ldr r0, [r7, #12]
  93427. 8025c52: f000 f805 bl 8025c60 <ip4_output_if_src>
  93428. 8025c56: 4603 mov r3, r0
  93429. #endif /* IP_OPTIONS_SEND */
  93430. }
  93431. 8025c58: 4618 mov r0, r3
  93432. 8025c5a: 3718 adds r7, #24
  93433. 8025c5c: 46bd mov sp, r7
  93434. 8025c5e: bd80 pop {r7, pc}
  93435. 08025c60 <ip4_output_if_src>:
  93436. */
  93437. err_t
  93438. ip4_output_if_src(struct pbuf *p, const ip4_addr_t *src, const ip4_addr_t *dest,
  93439. u8_t ttl, u8_t tos,
  93440. u8_t proto, struct netif *netif)
  93441. {
  93442. 8025c60: b580 push {r7, lr}
  93443. 8025c62: b088 sub sp, #32
  93444. 8025c64: af00 add r7, sp, #0
  93445. 8025c66: 60f8 str r0, [r7, #12]
  93446. 8025c68: 60b9 str r1, [r7, #8]
  93447. 8025c6a: 607a str r2, [r7, #4]
  93448. 8025c6c: 70fb strb r3, [r7, #3]
  93449. ip4_addr_t dest_addr;
  93450. #if CHECKSUM_GEN_IP_INLINE
  93451. u32_t chk_sum = 0;
  93452. #endif /* CHECKSUM_GEN_IP_INLINE */
  93453. LWIP_ASSERT_CORE_LOCKED();
  93454. 8025c6e: f7eb f9d5 bl 801101c <sys_check_core_locking>
  93455. LWIP_IP_CHECK_PBUF_REF_COUNT_FOR_TX(p);
  93456. 8025c72: 68fb ldr r3, [r7, #12]
  93457. 8025c74: 7b9b ldrb r3, [r3, #14]
  93458. 8025c76: 2b01 cmp r3, #1
  93459. 8025c78: d006 beq.n 8025c88 <ip4_output_if_src+0x28>
  93460. 8025c7a: 4b4b ldr r3, [pc, #300] @ (8025da8 <ip4_output_if_src+0x148>)
  93461. 8025c7c: f44f 7255 mov.w r2, #852 @ 0x354
  93462. 8025c80: 494a ldr r1, [pc, #296] @ (8025dac <ip4_output_if_src+0x14c>)
  93463. 8025c82: 484b ldr r0, [pc, #300] @ (8025db0 <ip4_output_if_src+0x150>)
  93464. 8025c84: f004 fdf2 bl 802a86c <iprintf>
  93465. MIB2_STATS_INC(mib2.ipoutrequests);
  93466. /* Should the IP header be generated or is it already included in p? */
  93467. if (dest != LWIP_IP_HDRINCL) {
  93468. 8025c88: 687b ldr r3, [r7, #4]
  93469. 8025c8a: 2b00 cmp r3, #0
  93470. 8025c8c: d060 beq.n 8025d50 <ip4_output_if_src+0xf0>
  93471. u16_t ip_hlen = IP_HLEN;
  93472. 8025c8e: 2314 movs r3, #20
  93473. 8025c90: 837b strh r3, [r7, #26]
  93474. }
  93475. #endif /* CHECKSUM_GEN_IP_INLINE */
  93476. }
  93477. #endif /* IP_OPTIONS_SEND */
  93478. /* generate IP header */
  93479. if (pbuf_add_header(p, IP_HLEN)) {
  93480. 8025c92: 2114 movs r1, #20
  93481. 8025c94: 68f8 ldr r0, [r7, #12]
  93482. 8025c96: f7f5 faa9 bl 801b1ec <pbuf_add_header>
  93483. 8025c9a: 4603 mov r3, r0
  93484. 8025c9c: 2b00 cmp r3, #0
  93485. 8025c9e: d002 beq.n 8025ca6 <ip4_output_if_src+0x46>
  93486. LWIP_DEBUGF(IP_DEBUG | LWIP_DBG_LEVEL_SERIOUS, ("ip4_output: not enough room for IP header in pbuf\n"));
  93487. IP_STATS_INC(ip.err);
  93488. MIB2_STATS_INC(mib2.ipoutdiscards);
  93489. return ERR_BUF;
  93490. 8025ca0: f06f 0301 mvn.w r3, #1
  93491. 8025ca4: e07c b.n 8025da0 <ip4_output_if_src+0x140>
  93492. }
  93493. iphdr = (struct ip_hdr *)p->payload;
  93494. 8025ca6: 68fb ldr r3, [r7, #12]
  93495. 8025ca8: 685b ldr r3, [r3, #4]
  93496. 8025caa: 61fb str r3, [r7, #28]
  93497. LWIP_ASSERT("check that first pbuf can hold struct ip_hdr",
  93498. 8025cac: 68fb ldr r3, [r7, #12]
  93499. 8025cae: 895b ldrh r3, [r3, #10]
  93500. 8025cb0: 2b13 cmp r3, #19
  93501. 8025cb2: d806 bhi.n 8025cc2 <ip4_output_if_src+0x62>
  93502. 8025cb4: 4b3c ldr r3, [pc, #240] @ (8025da8 <ip4_output_if_src+0x148>)
  93503. 8025cb6: f44f 7262 mov.w r2, #904 @ 0x388
  93504. 8025cba: 493e ldr r1, [pc, #248] @ (8025db4 <ip4_output_if_src+0x154>)
  93505. 8025cbc: 483c ldr r0, [pc, #240] @ (8025db0 <ip4_output_if_src+0x150>)
  93506. 8025cbe: f004 fdd5 bl 802a86c <iprintf>
  93507. (p->len >= sizeof(struct ip_hdr)));
  93508. IPH_TTL_SET(iphdr, ttl);
  93509. 8025cc2: 69fb ldr r3, [r7, #28]
  93510. 8025cc4: 78fa ldrb r2, [r7, #3]
  93511. 8025cc6: 721a strb r2, [r3, #8]
  93512. IPH_PROTO_SET(iphdr, proto);
  93513. 8025cc8: 69fb ldr r3, [r7, #28]
  93514. 8025cca: f897 202c ldrb.w r2, [r7, #44] @ 0x2c
  93515. 8025cce: 725a strb r2, [r3, #9]
  93516. #if CHECKSUM_GEN_IP_INLINE
  93517. chk_sum += PP_NTOHS(proto | (ttl << 8));
  93518. #endif /* CHECKSUM_GEN_IP_INLINE */
  93519. /* dest cannot be NULL here */
  93520. ip4_addr_copy(iphdr->dest, *dest);
  93521. 8025cd0: 687b ldr r3, [r7, #4]
  93522. 8025cd2: 681a ldr r2, [r3, #0]
  93523. 8025cd4: 69fb ldr r3, [r7, #28]
  93524. 8025cd6: 611a str r2, [r3, #16]
  93525. #if CHECKSUM_GEN_IP_INLINE
  93526. chk_sum += ip4_addr_get_u32(&iphdr->dest) & 0xFFFF;
  93527. chk_sum += ip4_addr_get_u32(&iphdr->dest) >> 16;
  93528. #endif /* CHECKSUM_GEN_IP_INLINE */
  93529. IPH_VHL_SET(iphdr, 4, ip_hlen / 4);
  93530. 8025cd8: 8b7b ldrh r3, [r7, #26]
  93531. 8025cda: 089b lsrs r3, r3, #2
  93532. 8025cdc: b29b uxth r3, r3
  93533. 8025cde: b2db uxtb r3, r3
  93534. 8025ce0: f043 0340 orr.w r3, r3, #64 @ 0x40
  93535. 8025ce4: b2da uxtb r2, r3
  93536. 8025ce6: 69fb ldr r3, [r7, #28]
  93537. 8025ce8: 701a strb r2, [r3, #0]
  93538. IPH_TOS_SET(iphdr, tos);
  93539. 8025cea: 69fb ldr r3, [r7, #28]
  93540. 8025cec: f897 2028 ldrb.w r2, [r7, #40] @ 0x28
  93541. 8025cf0: 705a strb r2, [r3, #1]
  93542. #if CHECKSUM_GEN_IP_INLINE
  93543. chk_sum += PP_NTOHS(tos | (iphdr->_v_hl << 8));
  93544. #endif /* CHECKSUM_GEN_IP_INLINE */
  93545. IPH_LEN_SET(iphdr, lwip_htons(p->tot_len));
  93546. 8025cf2: 68fb ldr r3, [r7, #12]
  93547. 8025cf4: 891b ldrh r3, [r3, #8]
  93548. 8025cf6: 4618 mov r0, r3
  93549. 8025cf8: f7f3 fe5e bl 80199b8 <lwip_htons>
  93550. 8025cfc: 4603 mov r3, r0
  93551. 8025cfe: 461a mov r2, r3
  93552. 8025d00: 69fb ldr r3, [r7, #28]
  93553. 8025d02: 805a strh r2, [r3, #2]
  93554. #if CHECKSUM_GEN_IP_INLINE
  93555. chk_sum += iphdr->_len;
  93556. #endif /* CHECKSUM_GEN_IP_INLINE */
  93557. IPH_OFFSET_SET(iphdr, 0);
  93558. 8025d04: 69fb ldr r3, [r7, #28]
  93559. 8025d06: 2200 movs r2, #0
  93560. 8025d08: 719a strb r2, [r3, #6]
  93561. 8025d0a: 2200 movs r2, #0
  93562. 8025d0c: 71da strb r2, [r3, #7]
  93563. IPH_ID_SET(iphdr, lwip_htons(ip_id));
  93564. 8025d0e: 4b2a ldr r3, [pc, #168] @ (8025db8 <ip4_output_if_src+0x158>)
  93565. 8025d10: 881b ldrh r3, [r3, #0]
  93566. 8025d12: 4618 mov r0, r3
  93567. 8025d14: f7f3 fe50 bl 80199b8 <lwip_htons>
  93568. 8025d18: 4603 mov r3, r0
  93569. 8025d1a: 461a mov r2, r3
  93570. 8025d1c: 69fb ldr r3, [r7, #28]
  93571. 8025d1e: 809a strh r2, [r3, #4]
  93572. #if CHECKSUM_GEN_IP_INLINE
  93573. chk_sum += iphdr->_id;
  93574. #endif /* CHECKSUM_GEN_IP_INLINE */
  93575. ++ip_id;
  93576. 8025d20: 4b25 ldr r3, [pc, #148] @ (8025db8 <ip4_output_if_src+0x158>)
  93577. 8025d22: 881b ldrh r3, [r3, #0]
  93578. 8025d24: 3301 adds r3, #1
  93579. 8025d26: b29a uxth r2, r3
  93580. 8025d28: 4b23 ldr r3, [pc, #140] @ (8025db8 <ip4_output_if_src+0x158>)
  93581. 8025d2a: 801a strh r2, [r3, #0]
  93582. if (src == NULL) {
  93583. 8025d2c: 68bb ldr r3, [r7, #8]
  93584. 8025d2e: 2b00 cmp r3, #0
  93585. 8025d30: d104 bne.n 8025d3c <ip4_output_if_src+0xdc>
  93586. ip4_addr_copy(iphdr->src, *IP4_ADDR_ANY4);
  93587. 8025d32: 4b22 ldr r3, [pc, #136] @ (8025dbc <ip4_output_if_src+0x15c>)
  93588. 8025d34: 681a ldr r2, [r3, #0]
  93589. 8025d36: 69fb ldr r3, [r7, #28]
  93590. 8025d38: 60da str r2, [r3, #12]
  93591. 8025d3a: e003 b.n 8025d44 <ip4_output_if_src+0xe4>
  93592. } else {
  93593. /* src cannot be NULL here */
  93594. ip4_addr_copy(iphdr->src, *src);
  93595. 8025d3c: 68bb ldr r3, [r7, #8]
  93596. 8025d3e: 681a ldr r2, [r3, #0]
  93597. 8025d40: 69fb ldr r3, [r7, #28]
  93598. 8025d42: 60da str r2, [r3, #12]
  93599. else {
  93600. IPH_CHKSUM_SET(iphdr, 0);
  93601. }
  93602. #endif /* LWIP_CHECKSUM_CTRL_PER_NETIF*/
  93603. #else /* CHECKSUM_GEN_IP_INLINE */
  93604. IPH_CHKSUM_SET(iphdr, 0);
  93605. 8025d44: 69fb ldr r3, [r7, #28]
  93606. 8025d46: 2200 movs r2, #0
  93607. 8025d48: 729a strb r2, [r3, #10]
  93608. 8025d4a: 2200 movs r2, #0
  93609. 8025d4c: 72da strb r2, [r3, #11]
  93610. 8025d4e: e00f b.n 8025d70 <ip4_output_if_src+0x110>
  93611. }
  93612. #endif /* CHECKSUM_GEN_IP */
  93613. #endif /* CHECKSUM_GEN_IP_INLINE */
  93614. } else {
  93615. /* IP header already included in p */
  93616. if (p->len < IP_HLEN) {
  93617. 8025d50: 68fb ldr r3, [r7, #12]
  93618. 8025d52: 895b ldrh r3, [r3, #10]
  93619. 8025d54: 2b13 cmp r3, #19
  93620. 8025d56: d802 bhi.n 8025d5e <ip4_output_if_src+0xfe>
  93621. LWIP_DEBUGF(IP_DEBUG | LWIP_DBG_LEVEL_SERIOUS, ("ip4_output: LWIP_IP_HDRINCL but pbuf is too short\n"));
  93622. IP_STATS_INC(ip.err);
  93623. MIB2_STATS_INC(mib2.ipoutdiscards);
  93624. return ERR_BUF;
  93625. 8025d58: f06f 0301 mvn.w r3, #1
  93626. 8025d5c: e020 b.n 8025da0 <ip4_output_if_src+0x140>
  93627. }
  93628. iphdr = (struct ip_hdr *)p->payload;
  93629. 8025d5e: 68fb ldr r3, [r7, #12]
  93630. 8025d60: 685b ldr r3, [r3, #4]
  93631. 8025d62: 61fb str r3, [r7, #28]
  93632. ip4_addr_copy(dest_addr, iphdr->dest);
  93633. 8025d64: 69fb ldr r3, [r7, #28]
  93634. 8025d66: 691b ldr r3, [r3, #16]
  93635. 8025d68: 617b str r3, [r7, #20]
  93636. dest = &dest_addr;
  93637. 8025d6a: f107 0314 add.w r3, r7, #20
  93638. 8025d6e: 607b str r3, [r7, #4]
  93639. }
  93640. #endif /* LWIP_MULTICAST_TX_OPTIONS */
  93641. #endif /* ENABLE_LOOPBACK */
  93642. #if IP_FRAG
  93643. /* don't fragment if interface has mtu set to 0 [loopif] */
  93644. if (netif->mtu && (p->tot_len > netif->mtu)) {
  93645. 8025d70: 6b3b ldr r3, [r7, #48] @ 0x30
  93646. 8025d72: 8d1b ldrh r3, [r3, #40] @ 0x28
  93647. 8025d74: 2b00 cmp r3, #0
  93648. 8025d76: d00c beq.n 8025d92 <ip4_output_if_src+0x132>
  93649. 8025d78: 68fb ldr r3, [r7, #12]
  93650. 8025d7a: 891a ldrh r2, [r3, #8]
  93651. 8025d7c: 6b3b ldr r3, [r7, #48] @ 0x30
  93652. 8025d7e: 8d1b ldrh r3, [r3, #40] @ 0x28
  93653. 8025d80: 429a cmp r2, r3
  93654. 8025d82: d906 bls.n 8025d92 <ip4_output_if_src+0x132>
  93655. return ip4_frag(p, netif, dest);
  93656. 8025d84: 687a ldr r2, [r7, #4]
  93657. 8025d86: 6b39 ldr r1, [r7, #48] @ 0x30
  93658. 8025d88: 68f8 ldr r0, [r7, #12]
  93659. 8025d8a: f000 ff21 bl 8026bd0 <ip4_frag>
  93660. 8025d8e: 4603 mov r3, r0
  93661. 8025d90: e006 b.n 8025da0 <ip4_output_if_src+0x140>
  93662. }
  93663. #endif /* IP_FRAG */
  93664. LWIP_DEBUGF(IP_DEBUG, ("ip4_output_if: call netif->output()\n"));
  93665. return netif->output(netif, p, dest);
  93666. 8025d92: 6b3b ldr r3, [r7, #48] @ 0x30
  93667. 8025d94: 695b ldr r3, [r3, #20]
  93668. 8025d96: 687a ldr r2, [r7, #4]
  93669. 8025d98: 68f9 ldr r1, [r7, #12]
  93670. 8025d9a: 6b38 ldr r0, [r7, #48] @ 0x30
  93671. 8025d9c: 4798 blx r3
  93672. 8025d9e: 4603 mov r3, r0
  93673. }
  93674. 8025da0: 4618 mov r0, r3
  93675. 8025da2: 3720 adds r7, #32
  93676. 8025da4: 46bd mov sp, r7
  93677. 8025da6: bd80 pop {r7, pc}
  93678. 8025da8: 08031564 .word 0x08031564
  93679. 8025dac: 08031598 .word 0x08031598
  93680. 8025db0: 080315a4 .word 0x080315a4
  93681. 8025db4: 080315cc .word 0x080315cc
  93682. 8025db8: 2402b0f2 .word 0x2402b0f2
  93683. 8025dbc: 08031c78 .word 0x08031c78
  93684. 08025dc0 <ip4_addr_isbroadcast_u32>:
  93685. * @param netif the network interface against which the address is checked
  93686. * @return returns non-zero if the address is a broadcast address
  93687. */
  93688. u8_t
  93689. ip4_addr_isbroadcast_u32(u32_t addr, const struct netif *netif)
  93690. {
  93691. 8025dc0: b480 push {r7}
  93692. 8025dc2: b085 sub sp, #20
  93693. 8025dc4: af00 add r7, sp, #0
  93694. 8025dc6: 6078 str r0, [r7, #4]
  93695. 8025dc8: 6039 str r1, [r7, #0]
  93696. ip4_addr_t ipaddr;
  93697. ip4_addr_set_u32(&ipaddr, addr);
  93698. 8025dca: 687b ldr r3, [r7, #4]
  93699. 8025dcc: 60fb str r3, [r7, #12]
  93700. /* all ones (broadcast) or all zeroes (old skool broadcast) */
  93701. if ((~addr == IPADDR_ANY) ||
  93702. 8025dce: 687b ldr r3, [r7, #4]
  93703. 8025dd0: f1b3 3fff cmp.w r3, #4294967295 @ 0xffffffff
  93704. 8025dd4: d002 beq.n 8025ddc <ip4_addr_isbroadcast_u32+0x1c>
  93705. 8025dd6: 687b ldr r3, [r7, #4]
  93706. 8025dd8: 2b00 cmp r3, #0
  93707. 8025dda: d101 bne.n 8025de0 <ip4_addr_isbroadcast_u32+0x20>
  93708. (addr == IPADDR_ANY)) {
  93709. return 1;
  93710. 8025ddc: 2301 movs r3, #1
  93711. 8025dde: e02a b.n 8025e36 <ip4_addr_isbroadcast_u32+0x76>
  93712. /* no broadcast support on this network interface? */
  93713. } else if ((netif->flags & NETIF_FLAG_BROADCAST) == 0) {
  93714. 8025de0: 683b ldr r3, [r7, #0]
  93715. 8025de2: f893 3031 ldrb.w r3, [r3, #49] @ 0x31
  93716. 8025de6: f003 0302 and.w r3, r3, #2
  93717. 8025dea: 2b00 cmp r3, #0
  93718. 8025dec: d101 bne.n 8025df2 <ip4_addr_isbroadcast_u32+0x32>
  93719. /* the given address cannot be a broadcast address
  93720. * nor can we check against any broadcast addresses */
  93721. return 0;
  93722. 8025dee: 2300 movs r3, #0
  93723. 8025df0: e021 b.n 8025e36 <ip4_addr_isbroadcast_u32+0x76>
  93724. /* address matches network interface address exactly? => no broadcast */
  93725. } else if (addr == ip4_addr_get_u32(netif_ip4_addr(netif))) {
  93726. 8025df2: 683b ldr r3, [r7, #0]
  93727. 8025df4: 3304 adds r3, #4
  93728. 8025df6: 681b ldr r3, [r3, #0]
  93729. 8025df8: 687a ldr r2, [r7, #4]
  93730. 8025dfa: 429a cmp r2, r3
  93731. 8025dfc: d101 bne.n 8025e02 <ip4_addr_isbroadcast_u32+0x42>
  93732. return 0;
  93733. 8025dfe: 2300 movs r3, #0
  93734. 8025e00: e019 b.n 8025e36 <ip4_addr_isbroadcast_u32+0x76>
  93735. /* on the same (sub) network... */
  93736. } else if (ip4_addr_netcmp(&ipaddr, netif_ip4_addr(netif), netif_ip4_netmask(netif))
  93737. 8025e02: 68fa ldr r2, [r7, #12]
  93738. 8025e04: 683b ldr r3, [r7, #0]
  93739. 8025e06: 3304 adds r3, #4
  93740. 8025e08: 681b ldr r3, [r3, #0]
  93741. 8025e0a: 405a eors r2, r3
  93742. 8025e0c: 683b ldr r3, [r7, #0]
  93743. 8025e0e: 3308 adds r3, #8
  93744. 8025e10: 681b ldr r3, [r3, #0]
  93745. 8025e12: 4013 ands r3, r2
  93746. 8025e14: 2b00 cmp r3, #0
  93747. 8025e16: d10d bne.n 8025e34 <ip4_addr_isbroadcast_u32+0x74>
  93748. /* ...and host identifier bits are all ones? =>... */
  93749. && ((addr & ~ip4_addr_get_u32(netif_ip4_netmask(netif))) ==
  93750. 8025e18: 683b ldr r3, [r7, #0]
  93751. 8025e1a: 3308 adds r3, #8
  93752. 8025e1c: 681b ldr r3, [r3, #0]
  93753. 8025e1e: 43da mvns r2, r3
  93754. 8025e20: 687b ldr r3, [r7, #4]
  93755. 8025e22: 401a ands r2, r3
  93756. (IPADDR_BROADCAST & ~ip4_addr_get_u32(netif_ip4_netmask(netif))))) {
  93757. 8025e24: 683b ldr r3, [r7, #0]
  93758. 8025e26: 3308 adds r3, #8
  93759. 8025e28: 681b ldr r3, [r3, #0]
  93760. 8025e2a: 43db mvns r3, r3
  93761. && ((addr & ~ip4_addr_get_u32(netif_ip4_netmask(netif))) ==
  93762. 8025e2c: 429a cmp r2, r3
  93763. 8025e2e: d101 bne.n 8025e34 <ip4_addr_isbroadcast_u32+0x74>
  93764. /* => network broadcast address */
  93765. return 1;
  93766. 8025e30: 2301 movs r3, #1
  93767. 8025e32: e000 b.n 8025e36 <ip4_addr_isbroadcast_u32+0x76>
  93768. } else {
  93769. return 0;
  93770. 8025e34: 2300 movs r3, #0
  93771. }
  93772. }
  93773. 8025e36: 4618 mov r0, r3
  93774. 8025e38: 3714 adds r7, #20
  93775. 8025e3a: 46bd mov sp, r7
  93776. 8025e3c: f85d 7b04 ldr.w r7, [sp], #4
  93777. 8025e40: 4770 bx lr
  93778. 08025e42 <ipaddr_addr>:
  93779. * @param cp IP address in ascii representation (e.g. "127.0.0.1")
  93780. * @return ip address in network order
  93781. */
  93782. u32_t
  93783. ipaddr_addr(const char *cp)
  93784. {
  93785. 8025e42: b580 push {r7, lr}
  93786. 8025e44: b084 sub sp, #16
  93787. 8025e46: af00 add r7, sp, #0
  93788. 8025e48: 6078 str r0, [r7, #4]
  93789. ip4_addr_t val;
  93790. if (ip4addr_aton(cp, &val)) {
  93791. 8025e4a: f107 030c add.w r3, r7, #12
  93792. 8025e4e: 4619 mov r1, r3
  93793. 8025e50: 6878 ldr r0, [r7, #4]
  93794. 8025e52: f000 f80b bl 8025e6c <ip4addr_aton>
  93795. 8025e56: 4603 mov r3, r0
  93796. 8025e58: 2b00 cmp r3, #0
  93797. 8025e5a: d001 beq.n 8025e60 <ipaddr_addr+0x1e>
  93798. return ip4_addr_get_u32(&val);
  93799. 8025e5c: 68fb ldr r3, [r7, #12]
  93800. 8025e5e: e001 b.n 8025e64 <ipaddr_addr+0x22>
  93801. }
  93802. return (IPADDR_NONE);
  93803. 8025e60: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  93804. }
  93805. 8025e64: 4618 mov r0, r3
  93806. 8025e66: 3710 adds r7, #16
  93807. 8025e68: 46bd mov sp, r7
  93808. 8025e6a: bd80 pop {r7, pc}
  93809. 08025e6c <ip4addr_aton>:
  93810. * @param addr pointer to which to save the ip address in network order
  93811. * @return 1 if cp could be converted to addr, 0 on failure
  93812. */
  93813. int
  93814. ip4addr_aton(const char *cp, ip4_addr_t *addr)
  93815. {
  93816. 8025e6c: b580 push {r7, lr}
  93817. 8025e6e: b08a sub sp, #40 @ 0x28
  93818. 8025e70: af00 add r7, sp, #0
  93819. 8025e72: 6078 str r0, [r7, #4]
  93820. 8025e74: 6039 str r1, [r7, #0]
  93821. u32_t val;
  93822. u8_t base;
  93823. char c;
  93824. u32_t parts[4];
  93825. u32_t *pp = parts;
  93826. 8025e76: f107 030c add.w r3, r7, #12
  93827. 8025e7a: 61fb str r3, [r7, #28]
  93828. c = *cp;
  93829. 8025e7c: 687b ldr r3, [r7, #4]
  93830. 8025e7e: 781b ldrb r3, [r3, #0]
  93831. 8025e80: f887 3022 strb.w r3, [r7, #34] @ 0x22
  93832. /*
  93833. * Collect number up to ``.''.
  93834. * Values are specified as for C:
  93835. * 0x=hex, 0=octal, 1-9=decimal.
  93836. */
  93837. if (!lwip_isdigit(c)) {
  93838. 8025e84: f897 3022 ldrb.w r3, [r7, #34] @ 0x22
  93839. 8025e88: 3301 adds r3, #1
  93840. 8025e8a: 4a89 ldr r2, [pc, #548] @ (80260b0 <ip4addr_aton+0x244>)
  93841. 8025e8c: 4413 add r3, r2
  93842. 8025e8e: 781b ldrb r3, [r3, #0]
  93843. 8025e90: f003 0304 and.w r3, r3, #4
  93844. 8025e94: 2b00 cmp r3, #0
  93845. 8025e96: d101 bne.n 8025e9c <ip4addr_aton+0x30>
  93846. return 0;
  93847. 8025e98: 2300 movs r3, #0
  93848. 8025e9a: e105 b.n 80260a8 <ip4addr_aton+0x23c>
  93849. }
  93850. val = 0;
  93851. 8025e9c: 2300 movs r3, #0
  93852. 8025e9e: 627b str r3, [r7, #36] @ 0x24
  93853. base = 10;
  93854. 8025ea0: 230a movs r3, #10
  93855. 8025ea2: f887 3023 strb.w r3, [r7, #35] @ 0x23
  93856. if (c == '0') {
  93857. 8025ea6: f897 3022 ldrb.w r3, [r7, #34] @ 0x22
  93858. 8025eaa: 2b30 cmp r3, #48 @ 0x30
  93859. 8025eac: d11c bne.n 8025ee8 <ip4addr_aton+0x7c>
  93860. c = *++cp;
  93861. 8025eae: 687b ldr r3, [r7, #4]
  93862. 8025eb0: 3301 adds r3, #1
  93863. 8025eb2: 607b str r3, [r7, #4]
  93864. 8025eb4: 687b ldr r3, [r7, #4]
  93865. 8025eb6: 781b ldrb r3, [r3, #0]
  93866. 8025eb8: f887 3022 strb.w r3, [r7, #34] @ 0x22
  93867. if (c == 'x' || c == 'X') {
  93868. 8025ebc: f897 3022 ldrb.w r3, [r7, #34] @ 0x22
  93869. 8025ec0: 2b78 cmp r3, #120 @ 0x78
  93870. 8025ec2: d003 beq.n 8025ecc <ip4addr_aton+0x60>
  93871. 8025ec4: f897 3022 ldrb.w r3, [r7, #34] @ 0x22
  93872. 8025ec8: 2b58 cmp r3, #88 @ 0x58
  93873. 8025eca: d10a bne.n 8025ee2 <ip4addr_aton+0x76>
  93874. base = 16;
  93875. 8025ecc: 2310 movs r3, #16
  93876. 8025ece: f887 3023 strb.w r3, [r7, #35] @ 0x23
  93877. c = *++cp;
  93878. 8025ed2: 687b ldr r3, [r7, #4]
  93879. 8025ed4: 3301 adds r3, #1
  93880. 8025ed6: 607b str r3, [r7, #4]
  93881. 8025ed8: 687b ldr r3, [r7, #4]
  93882. 8025eda: 781b ldrb r3, [r3, #0]
  93883. 8025edc: f887 3022 strb.w r3, [r7, #34] @ 0x22
  93884. 8025ee0: e002 b.n 8025ee8 <ip4addr_aton+0x7c>
  93885. } else {
  93886. base = 8;
  93887. 8025ee2: 2308 movs r3, #8
  93888. 8025ee4: f887 3023 strb.w r3, [r7, #35] @ 0x23
  93889. }
  93890. }
  93891. for (;;) {
  93892. if (lwip_isdigit(c)) {
  93893. 8025ee8: f897 3022 ldrb.w r3, [r7, #34] @ 0x22
  93894. 8025eec: 3301 adds r3, #1
  93895. 8025eee: 4a70 ldr r2, [pc, #448] @ (80260b0 <ip4addr_aton+0x244>)
  93896. 8025ef0: 4413 add r3, r2
  93897. 8025ef2: 781b ldrb r3, [r3, #0]
  93898. 8025ef4: f003 0304 and.w r3, r3, #4
  93899. 8025ef8: 2b00 cmp r3, #0
  93900. 8025efa: d011 beq.n 8025f20 <ip4addr_aton+0xb4>
  93901. val = (val * base) + (u32_t)(c - '0');
  93902. 8025efc: f897 3023 ldrb.w r3, [r7, #35] @ 0x23
  93903. 8025f00: 6a7a ldr r2, [r7, #36] @ 0x24
  93904. 8025f02: fb03 f202 mul.w r2, r3, r2
  93905. 8025f06: f897 3022 ldrb.w r3, [r7, #34] @ 0x22
  93906. 8025f0a: 4413 add r3, r2
  93907. 8025f0c: 3b30 subs r3, #48 @ 0x30
  93908. 8025f0e: 627b str r3, [r7, #36] @ 0x24
  93909. c = *++cp;
  93910. 8025f10: 687b ldr r3, [r7, #4]
  93911. 8025f12: 3301 adds r3, #1
  93912. 8025f14: 607b str r3, [r7, #4]
  93913. 8025f16: 687b ldr r3, [r7, #4]
  93914. 8025f18: 781b ldrb r3, [r3, #0]
  93915. 8025f1a: f887 3022 strb.w r3, [r7, #34] @ 0x22
  93916. 8025f1e: e7e3 b.n 8025ee8 <ip4addr_aton+0x7c>
  93917. } else if (base == 16 && lwip_isxdigit(c)) {
  93918. 8025f20: f897 3023 ldrb.w r3, [r7, #35] @ 0x23
  93919. 8025f24: 2b10 cmp r3, #16
  93920. 8025f26: d127 bne.n 8025f78 <ip4addr_aton+0x10c>
  93921. 8025f28: f897 3022 ldrb.w r3, [r7, #34] @ 0x22
  93922. 8025f2c: 3301 adds r3, #1
  93923. 8025f2e: 4a60 ldr r2, [pc, #384] @ (80260b0 <ip4addr_aton+0x244>)
  93924. 8025f30: 4413 add r3, r2
  93925. 8025f32: 781b ldrb r3, [r3, #0]
  93926. 8025f34: f003 0344 and.w r3, r3, #68 @ 0x44
  93927. 8025f38: 2b00 cmp r3, #0
  93928. 8025f3a: d01d beq.n 8025f78 <ip4addr_aton+0x10c>
  93929. val = (val << 4) | (u32_t)(c + 10 - (lwip_islower(c) ? 'a' : 'A'));
  93930. 8025f3c: 6a7b ldr r3, [r7, #36] @ 0x24
  93931. 8025f3e: 011b lsls r3, r3, #4
  93932. 8025f40: f897 2022 ldrb.w r2, [r7, #34] @ 0x22
  93933. 8025f44: f102 010a add.w r1, r2, #10
  93934. 8025f48: f897 2022 ldrb.w r2, [r7, #34] @ 0x22
  93935. 8025f4c: 3201 adds r2, #1
  93936. 8025f4e: 4858 ldr r0, [pc, #352] @ (80260b0 <ip4addr_aton+0x244>)
  93937. 8025f50: 4402 add r2, r0
  93938. 8025f52: 7812 ldrb r2, [r2, #0]
  93939. 8025f54: f002 0203 and.w r2, r2, #3
  93940. 8025f58: 2a02 cmp r2, #2
  93941. 8025f5a: d101 bne.n 8025f60 <ip4addr_aton+0xf4>
  93942. 8025f5c: 2261 movs r2, #97 @ 0x61
  93943. 8025f5e: e000 b.n 8025f62 <ip4addr_aton+0xf6>
  93944. 8025f60: 2241 movs r2, #65 @ 0x41
  93945. 8025f62: 1a8a subs r2, r1, r2
  93946. 8025f64: 4313 orrs r3, r2
  93947. 8025f66: 627b str r3, [r7, #36] @ 0x24
  93948. c = *++cp;
  93949. 8025f68: 687b ldr r3, [r7, #4]
  93950. 8025f6a: 3301 adds r3, #1
  93951. 8025f6c: 607b str r3, [r7, #4]
  93952. 8025f6e: 687b ldr r3, [r7, #4]
  93953. 8025f70: 781b ldrb r3, [r3, #0]
  93954. 8025f72: f887 3022 strb.w r3, [r7, #34] @ 0x22
  93955. if (lwip_isdigit(c)) {
  93956. 8025f76: e7b7 b.n 8025ee8 <ip4addr_aton+0x7c>
  93957. } else {
  93958. break;
  93959. }
  93960. }
  93961. if (c == '.') {
  93962. 8025f78: f897 3022 ldrb.w r3, [r7, #34] @ 0x22
  93963. 8025f7c: 2b2e cmp r3, #46 @ 0x2e
  93964. 8025f7e: d114 bne.n 8025faa <ip4addr_aton+0x13e>
  93965. * Internet format:
  93966. * a.b.c.d
  93967. * a.b.c (with c treated as 16 bits)
  93968. * a.b (with b treated as 24 bits)
  93969. */
  93970. if (pp >= parts + 3) {
  93971. 8025f80: f107 030c add.w r3, r7, #12
  93972. 8025f84: 330c adds r3, #12
  93973. 8025f86: 69fa ldr r2, [r7, #28]
  93974. 8025f88: 429a cmp r2, r3
  93975. 8025f8a: d301 bcc.n 8025f90 <ip4addr_aton+0x124>
  93976. return 0;
  93977. 8025f8c: 2300 movs r3, #0
  93978. 8025f8e: e08b b.n 80260a8 <ip4addr_aton+0x23c>
  93979. }
  93980. *pp++ = val;
  93981. 8025f90: 69fb ldr r3, [r7, #28]
  93982. 8025f92: 1d1a adds r2, r3, #4
  93983. 8025f94: 61fa str r2, [r7, #28]
  93984. 8025f96: 6a7a ldr r2, [r7, #36] @ 0x24
  93985. 8025f98: 601a str r2, [r3, #0]
  93986. c = *++cp;
  93987. 8025f9a: 687b ldr r3, [r7, #4]
  93988. 8025f9c: 3301 adds r3, #1
  93989. 8025f9e: 607b str r3, [r7, #4]
  93990. 8025fa0: 687b ldr r3, [r7, #4]
  93991. 8025fa2: 781b ldrb r3, [r3, #0]
  93992. 8025fa4: f887 3022 strb.w r3, [r7, #34] @ 0x22
  93993. if (!lwip_isdigit(c)) {
  93994. 8025fa8: e76c b.n 8025e84 <ip4addr_aton+0x18>
  93995. } else {
  93996. break;
  93997. 8025faa: bf00 nop
  93998. }
  93999. }
  94000. /*
  94001. * Check for trailing characters.
  94002. */
  94003. if (c != '\0' && !lwip_isspace(c)) {
  94004. 8025fac: f897 3022 ldrb.w r3, [r7, #34] @ 0x22
  94005. 8025fb0: 2b00 cmp r3, #0
  94006. 8025fb2: d00b beq.n 8025fcc <ip4addr_aton+0x160>
  94007. 8025fb4: f897 3022 ldrb.w r3, [r7, #34] @ 0x22
  94008. 8025fb8: 3301 adds r3, #1
  94009. 8025fba: 4a3d ldr r2, [pc, #244] @ (80260b0 <ip4addr_aton+0x244>)
  94010. 8025fbc: 4413 add r3, r2
  94011. 8025fbe: 781b ldrb r3, [r3, #0]
  94012. 8025fc0: f003 0308 and.w r3, r3, #8
  94013. 8025fc4: 2b00 cmp r3, #0
  94014. 8025fc6: d101 bne.n 8025fcc <ip4addr_aton+0x160>
  94015. return 0;
  94016. 8025fc8: 2300 movs r3, #0
  94017. 8025fca: e06d b.n 80260a8 <ip4addr_aton+0x23c>
  94018. }
  94019. /*
  94020. * Concoct the address according to
  94021. * the number of parts specified.
  94022. */
  94023. switch (pp - parts + 1) {
  94024. 8025fcc: f107 030c add.w r3, r7, #12
  94025. 8025fd0: 69fa ldr r2, [r7, #28]
  94026. 8025fd2: 1ad3 subs r3, r2, r3
  94027. 8025fd4: 109b asrs r3, r3, #2
  94028. 8025fd6: 3301 adds r3, #1
  94029. 8025fd8: 2b04 cmp r3, #4
  94030. 8025fda: d853 bhi.n 8026084 <ip4addr_aton+0x218>
  94031. 8025fdc: a201 add r2, pc, #4 @ (adr r2, 8025fe4 <ip4addr_aton+0x178>)
  94032. 8025fde: f852 f023 ldr.w pc, [r2, r3, lsl #2]
  94033. 8025fe2: bf00 nop
  94034. 8025fe4: 08025ff9 .word 0x08025ff9
  94035. 8025fe8: 08026093 .word 0x08026093
  94036. 8025fec: 08025ffd .word 0x08025ffd
  94037. 8025ff0: 0802601f .word 0x0802601f
  94038. 8025ff4: 0802604d .word 0x0802604d
  94039. case 0:
  94040. return 0; /* initial nondigit */
  94041. 8025ff8: 2300 movs r3, #0
  94042. 8025ffa: e055 b.n 80260a8 <ip4addr_aton+0x23c>
  94043. case 1: /* a -- 32 bits */
  94044. break;
  94045. case 2: /* a.b -- 8.24 bits */
  94046. if (val > 0xffffffUL) {
  94047. 8025ffc: 6a7b ldr r3, [r7, #36] @ 0x24
  94048. 8025ffe: f1b3 7f80 cmp.w r3, #16777216 @ 0x1000000
  94049. 8026002: d301 bcc.n 8026008 <ip4addr_aton+0x19c>
  94050. return 0;
  94051. 8026004: 2300 movs r3, #0
  94052. 8026006: e04f b.n 80260a8 <ip4addr_aton+0x23c>
  94053. }
  94054. if (parts[0] > 0xff) {
  94055. 8026008: 68fb ldr r3, [r7, #12]
  94056. 802600a: 2bff cmp r3, #255 @ 0xff
  94057. 802600c: d901 bls.n 8026012 <ip4addr_aton+0x1a6>
  94058. return 0;
  94059. 802600e: 2300 movs r3, #0
  94060. 8026010: e04a b.n 80260a8 <ip4addr_aton+0x23c>
  94061. }
  94062. val |= parts[0] << 24;
  94063. 8026012: 68fb ldr r3, [r7, #12]
  94064. 8026014: 061b lsls r3, r3, #24
  94065. 8026016: 6a7a ldr r2, [r7, #36] @ 0x24
  94066. 8026018: 4313 orrs r3, r2
  94067. 802601a: 627b str r3, [r7, #36] @ 0x24
  94068. break;
  94069. 802601c: e03a b.n 8026094 <ip4addr_aton+0x228>
  94070. case 3: /* a.b.c -- 8.8.16 bits */
  94071. if (val > 0xffff) {
  94072. 802601e: 6a7b ldr r3, [r7, #36] @ 0x24
  94073. 8026020: f5b3 3f80 cmp.w r3, #65536 @ 0x10000
  94074. 8026024: d301 bcc.n 802602a <ip4addr_aton+0x1be>
  94075. return 0;
  94076. 8026026: 2300 movs r3, #0
  94077. 8026028: e03e b.n 80260a8 <ip4addr_aton+0x23c>
  94078. }
  94079. if ((parts[0] > 0xff) || (parts[1] > 0xff)) {
  94080. 802602a: 68fb ldr r3, [r7, #12]
  94081. 802602c: 2bff cmp r3, #255 @ 0xff
  94082. 802602e: d802 bhi.n 8026036 <ip4addr_aton+0x1ca>
  94083. 8026030: 693b ldr r3, [r7, #16]
  94084. 8026032: 2bff cmp r3, #255 @ 0xff
  94085. 8026034: d901 bls.n 802603a <ip4addr_aton+0x1ce>
  94086. return 0;
  94087. 8026036: 2300 movs r3, #0
  94088. 8026038: e036 b.n 80260a8 <ip4addr_aton+0x23c>
  94089. }
  94090. val |= (parts[0] << 24) | (parts[1] << 16);
  94091. 802603a: 68fb ldr r3, [r7, #12]
  94092. 802603c: 061a lsls r2, r3, #24
  94093. 802603e: 693b ldr r3, [r7, #16]
  94094. 8026040: 041b lsls r3, r3, #16
  94095. 8026042: 4313 orrs r3, r2
  94096. 8026044: 6a7a ldr r2, [r7, #36] @ 0x24
  94097. 8026046: 4313 orrs r3, r2
  94098. 8026048: 627b str r3, [r7, #36] @ 0x24
  94099. break;
  94100. 802604a: e023 b.n 8026094 <ip4addr_aton+0x228>
  94101. case 4: /* a.b.c.d -- 8.8.8.8 bits */
  94102. if (val > 0xff) {
  94103. 802604c: 6a7b ldr r3, [r7, #36] @ 0x24
  94104. 802604e: 2bff cmp r3, #255 @ 0xff
  94105. 8026050: d901 bls.n 8026056 <ip4addr_aton+0x1ea>
  94106. return 0;
  94107. 8026052: 2300 movs r3, #0
  94108. 8026054: e028 b.n 80260a8 <ip4addr_aton+0x23c>
  94109. }
  94110. if ((parts[0] > 0xff) || (parts[1] > 0xff) || (parts[2] > 0xff)) {
  94111. 8026056: 68fb ldr r3, [r7, #12]
  94112. 8026058: 2bff cmp r3, #255 @ 0xff
  94113. 802605a: d805 bhi.n 8026068 <ip4addr_aton+0x1fc>
  94114. 802605c: 693b ldr r3, [r7, #16]
  94115. 802605e: 2bff cmp r3, #255 @ 0xff
  94116. 8026060: d802 bhi.n 8026068 <ip4addr_aton+0x1fc>
  94117. 8026062: 697b ldr r3, [r7, #20]
  94118. 8026064: 2bff cmp r3, #255 @ 0xff
  94119. 8026066: d901 bls.n 802606c <ip4addr_aton+0x200>
  94120. return 0;
  94121. 8026068: 2300 movs r3, #0
  94122. 802606a: e01d b.n 80260a8 <ip4addr_aton+0x23c>
  94123. }
  94124. val |= (parts[0] << 24) | (parts[1] << 16) | (parts[2] << 8);
  94125. 802606c: 68fb ldr r3, [r7, #12]
  94126. 802606e: 061a lsls r2, r3, #24
  94127. 8026070: 693b ldr r3, [r7, #16]
  94128. 8026072: 041b lsls r3, r3, #16
  94129. 8026074: 431a orrs r2, r3
  94130. 8026076: 697b ldr r3, [r7, #20]
  94131. 8026078: 021b lsls r3, r3, #8
  94132. 802607a: 4313 orrs r3, r2
  94133. 802607c: 6a7a ldr r2, [r7, #36] @ 0x24
  94134. 802607e: 4313 orrs r3, r2
  94135. 8026080: 627b str r3, [r7, #36] @ 0x24
  94136. break;
  94137. 8026082: e007 b.n 8026094 <ip4addr_aton+0x228>
  94138. default:
  94139. LWIP_ASSERT("unhandled", 0);
  94140. 8026084: 4b0b ldr r3, [pc, #44] @ (80260b4 <ip4addr_aton+0x248>)
  94141. 8026086: 22f9 movs r2, #249 @ 0xf9
  94142. 8026088: 490b ldr r1, [pc, #44] @ (80260b8 <ip4addr_aton+0x24c>)
  94143. 802608a: 480c ldr r0, [pc, #48] @ (80260bc <ip4addr_aton+0x250>)
  94144. 802608c: f004 fbee bl 802a86c <iprintf>
  94145. break;
  94146. 8026090: e000 b.n 8026094 <ip4addr_aton+0x228>
  94147. break;
  94148. 8026092: bf00 nop
  94149. }
  94150. if (addr) {
  94151. 8026094: 683b ldr r3, [r7, #0]
  94152. 8026096: 2b00 cmp r3, #0
  94153. 8026098: d005 beq.n 80260a6 <ip4addr_aton+0x23a>
  94154. ip4_addr_set_u32(addr, lwip_htonl(val));
  94155. 802609a: 6a78 ldr r0, [r7, #36] @ 0x24
  94156. 802609c: f7f3 fca1 bl 80199e2 <lwip_htonl>
  94157. 80260a0: 4602 mov r2, r0
  94158. 80260a2: 683b ldr r3, [r7, #0]
  94159. 80260a4: 601a str r2, [r3, #0]
  94160. }
  94161. return 1;
  94162. 80260a6: 2301 movs r3, #1
  94163. }
  94164. 80260a8: 4618 mov r0, r3
  94165. 80260aa: 3728 adds r7, #40 @ 0x28
  94166. 80260ac: 46bd mov sp, r7
  94167. 80260ae: bd80 pop {r7, pc}
  94168. 80260b0: 08031d50 .word 0x08031d50
  94169. 80260b4: 080315fc .word 0x080315fc
  94170. 80260b8: 08031638 .word 0x08031638
  94171. 80260bc: 08031644 .word 0x08031644
  94172. 080260c0 <ip4addr_ntoa>:
  94173. * @return pointer to a global static (!) buffer that holds the ASCII
  94174. * representation of addr
  94175. */
  94176. char *
  94177. ip4addr_ntoa(const ip4_addr_t *addr)
  94178. {
  94179. 80260c0: b580 push {r7, lr}
  94180. 80260c2: b082 sub sp, #8
  94181. 80260c4: af00 add r7, sp, #0
  94182. 80260c6: 6078 str r0, [r7, #4]
  94183. static char str[IP4ADDR_STRLEN_MAX];
  94184. return ip4addr_ntoa_r(addr, str, IP4ADDR_STRLEN_MAX);
  94185. 80260c8: 2210 movs r2, #16
  94186. 80260ca: 4904 ldr r1, [pc, #16] @ (80260dc <ip4addr_ntoa+0x1c>)
  94187. 80260cc: 6878 ldr r0, [r7, #4]
  94188. 80260ce: f000 f807 bl 80260e0 <ip4addr_ntoa_r>
  94189. 80260d2: 4603 mov r3, r0
  94190. }
  94191. 80260d4: 4618 mov r0, r3
  94192. 80260d6: 3708 adds r7, #8
  94193. 80260d8: 46bd mov sp, r7
  94194. 80260da: bd80 pop {r7, pc}
  94195. 80260dc: 2402b0f4 .word 0x2402b0f4
  94196. 080260e0 <ip4addr_ntoa_r>:
  94197. * @return either pointer to buf which now holds the ASCII
  94198. * representation of addr or NULL if buf was too small
  94199. */
  94200. char *
  94201. ip4addr_ntoa_r(const ip4_addr_t *addr, char *buf, int buflen)
  94202. {
  94203. 80260e0: b480 push {r7}
  94204. 80260e2: b08d sub sp, #52 @ 0x34
  94205. 80260e4: af00 add r7, sp, #0
  94206. 80260e6: 60f8 str r0, [r7, #12]
  94207. 80260e8: 60b9 str r1, [r7, #8]
  94208. 80260ea: 607a str r2, [r7, #4]
  94209. char *rp;
  94210. u8_t *ap;
  94211. u8_t rem;
  94212. u8_t n;
  94213. u8_t i;
  94214. int len = 0;
  94215. 80260ec: 2300 movs r3, #0
  94216. 80260ee: 623b str r3, [r7, #32]
  94217. s_addr = ip4_addr_get_u32(addr);
  94218. 80260f0: 68fb ldr r3, [r7, #12]
  94219. 80260f2: 681b ldr r3, [r3, #0]
  94220. 80260f4: 61bb str r3, [r7, #24]
  94221. rp = buf;
  94222. 80260f6: 68bb ldr r3, [r7, #8]
  94223. 80260f8: 62fb str r3, [r7, #44] @ 0x2c
  94224. ap = (u8_t *)&s_addr;
  94225. 80260fa: f107 0318 add.w r3, r7, #24
  94226. 80260fe: 62bb str r3, [r7, #40] @ 0x28
  94227. for (n = 0; n < 4; n++) {
  94228. 8026100: 2300 movs r3, #0
  94229. 8026102: f887 3027 strb.w r3, [r7, #39] @ 0x27
  94230. 8026106: e058 b.n 80261ba <ip4addr_ntoa_r+0xda>
  94231. i = 0;
  94232. 8026108: 2300 movs r3, #0
  94233. 802610a: f887 3026 strb.w r3, [r7, #38] @ 0x26
  94234. do {
  94235. rem = *ap % (u8_t)10;
  94236. 802610e: 6abb ldr r3, [r7, #40] @ 0x28
  94237. 8026110: 781a ldrb r2, [r3, #0]
  94238. 8026112: 4b32 ldr r3, [pc, #200] @ (80261dc <ip4addr_ntoa_r+0xfc>)
  94239. 8026114: fba3 1302 umull r1, r3, r3, r2
  94240. 8026118: 08d9 lsrs r1, r3, #3
  94241. 802611a: 460b mov r3, r1
  94242. 802611c: 009b lsls r3, r3, #2
  94243. 802611e: 440b add r3, r1
  94244. 8026120: 005b lsls r3, r3, #1
  94245. 8026122: 1ad3 subs r3, r2, r3
  94246. 8026124: 77fb strb r3, [r7, #31]
  94247. *ap /= (u8_t)10;
  94248. 8026126: 6abb ldr r3, [r7, #40] @ 0x28
  94249. 8026128: 781b ldrb r3, [r3, #0]
  94250. 802612a: 4a2c ldr r2, [pc, #176] @ (80261dc <ip4addr_ntoa_r+0xfc>)
  94251. 802612c: fba2 2303 umull r2, r3, r2, r3
  94252. 8026130: 08db lsrs r3, r3, #3
  94253. 8026132: b2da uxtb r2, r3
  94254. 8026134: 6abb ldr r3, [r7, #40] @ 0x28
  94255. 8026136: 701a strb r2, [r3, #0]
  94256. inv[i++] = (char)('0' + rem);
  94257. 8026138: f897 3026 ldrb.w r3, [r7, #38] @ 0x26
  94258. 802613c: 1c5a adds r2, r3, #1
  94259. 802613e: f887 2026 strb.w r2, [r7, #38] @ 0x26
  94260. 8026142: 4619 mov r1, r3
  94261. 8026144: 7ffb ldrb r3, [r7, #31]
  94262. 8026146: 3330 adds r3, #48 @ 0x30
  94263. 8026148: b2da uxtb r2, r3
  94264. 802614a: f101 0330 add.w r3, r1, #48 @ 0x30
  94265. 802614e: 443b add r3, r7
  94266. 8026150: f803 2c1c strb.w r2, [r3, #-28]
  94267. } while (*ap);
  94268. 8026154: 6abb ldr r3, [r7, #40] @ 0x28
  94269. 8026156: 781b ldrb r3, [r3, #0]
  94270. 8026158: 2b00 cmp r3, #0
  94271. 802615a: d1d8 bne.n 802610e <ip4addr_ntoa_r+0x2e>
  94272. while (i--) {
  94273. 802615c: e011 b.n 8026182 <ip4addr_ntoa_r+0xa2>
  94274. if (len++ >= buflen) {
  94275. 802615e: 6a3b ldr r3, [r7, #32]
  94276. 8026160: 1c5a adds r2, r3, #1
  94277. 8026162: 623a str r2, [r7, #32]
  94278. 8026164: 687a ldr r2, [r7, #4]
  94279. 8026166: 429a cmp r2, r3
  94280. 8026168: dc01 bgt.n 802616e <ip4addr_ntoa_r+0x8e>
  94281. return NULL;
  94282. 802616a: 2300 movs r3, #0
  94283. 802616c: e030 b.n 80261d0 <ip4addr_ntoa_r+0xf0>
  94284. }
  94285. *rp++ = inv[i];
  94286. 802616e: f897 2026 ldrb.w r2, [r7, #38] @ 0x26
  94287. 8026172: 6afb ldr r3, [r7, #44] @ 0x2c
  94288. 8026174: 1c59 adds r1, r3, #1
  94289. 8026176: 62f9 str r1, [r7, #44] @ 0x2c
  94290. 8026178: 3230 adds r2, #48 @ 0x30
  94291. 802617a: 443a add r2, r7
  94292. 802617c: f812 2c1c ldrb.w r2, [r2, #-28]
  94293. 8026180: 701a strb r2, [r3, #0]
  94294. while (i--) {
  94295. 8026182: f897 3026 ldrb.w r3, [r7, #38] @ 0x26
  94296. 8026186: 1e5a subs r2, r3, #1
  94297. 8026188: f887 2026 strb.w r2, [r7, #38] @ 0x26
  94298. 802618c: 2b00 cmp r3, #0
  94299. 802618e: d1e6 bne.n 802615e <ip4addr_ntoa_r+0x7e>
  94300. }
  94301. if (len++ >= buflen) {
  94302. 8026190: 6a3b ldr r3, [r7, #32]
  94303. 8026192: 1c5a adds r2, r3, #1
  94304. 8026194: 623a str r2, [r7, #32]
  94305. 8026196: 687a ldr r2, [r7, #4]
  94306. 8026198: 429a cmp r2, r3
  94307. 802619a: dc01 bgt.n 80261a0 <ip4addr_ntoa_r+0xc0>
  94308. return NULL;
  94309. 802619c: 2300 movs r3, #0
  94310. 802619e: e017 b.n 80261d0 <ip4addr_ntoa_r+0xf0>
  94311. }
  94312. *rp++ = '.';
  94313. 80261a0: 6afb ldr r3, [r7, #44] @ 0x2c
  94314. 80261a2: 1c5a adds r2, r3, #1
  94315. 80261a4: 62fa str r2, [r7, #44] @ 0x2c
  94316. 80261a6: 222e movs r2, #46 @ 0x2e
  94317. 80261a8: 701a strb r2, [r3, #0]
  94318. ap++;
  94319. 80261aa: 6abb ldr r3, [r7, #40] @ 0x28
  94320. 80261ac: 3301 adds r3, #1
  94321. 80261ae: 62bb str r3, [r7, #40] @ 0x28
  94322. for (n = 0; n < 4; n++) {
  94323. 80261b0: f897 3027 ldrb.w r3, [r7, #39] @ 0x27
  94324. 80261b4: 3301 adds r3, #1
  94325. 80261b6: f887 3027 strb.w r3, [r7, #39] @ 0x27
  94326. 80261ba: f897 3027 ldrb.w r3, [r7, #39] @ 0x27
  94327. 80261be: 2b03 cmp r3, #3
  94328. 80261c0: d9a2 bls.n 8026108 <ip4addr_ntoa_r+0x28>
  94329. }
  94330. *--rp = 0;
  94331. 80261c2: 6afb ldr r3, [r7, #44] @ 0x2c
  94332. 80261c4: 3b01 subs r3, #1
  94333. 80261c6: 62fb str r3, [r7, #44] @ 0x2c
  94334. 80261c8: 6afb ldr r3, [r7, #44] @ 0x2c
  94335. 80261ca: 2200 movs r2, #0
  94336. 80261cc: 701a strb r2, [r3, #0]
  94337. return buf;
  94338. 80261ce: 68bb ldr r3, [r7, #8]
  94339. }
  94340. 80261d0: 4618 mov r0, r3
  94341. 80261d2: 3734 adds r7, #52 @ 0x34
  94342. 80261d4: 46bd mov sp, r7
  94343. 80261d6: f85d 7b04 ldr.w r7, [sp], #4
  94344. 80261da: 4770 bx lr
  94345. 80261dc: cccccccd .word 0xcccccccd
  94346. 080261e0 <ip_reass_tmr>:
  94347. *
  94348. * Should be called every 1000 msec (defined by IP_TMR_INTERVAL).
  94349. */
  94350. void
  94351. ip_reass_tmr(void)
  94352. {
  94353. 80261e0: b580 push {r7, lr}
  94354. 80261e2: b084 sub sp, #16
  94355. 80261e4: af00 add r7, sp, #0
  94356. struct ip_reassdata *r, *prev = NULL;
  94357. 80261e6: 2300 movs r3, #0
  94358. 80261e8: 60bb str r3, [r7, #8]
  94359. r = reassdatagrams;
  94360. 80261ea: 4b12 ldr r3, [pc, #72] @ (8026234 <ip_reass_tmr+0x54>)
  94361. 80261ec: 681b ldr r3, [r3, #0]
  94362. 80261ee: 60fb str r3, [r7, #12]
  94363. while (r != NULL) {
  94364. 80261f0: e018 b.n 8026224 <ip_reass_tmr+0x44>
  94365. /* Decrement the timer. Once it reaches 0,
  94366. * clean up the incomplete fragment assembly */
  94367. if (r->timer > 0) {
  94368. 80261f2: 68fb ldr r3, [r7, #12]
  94369. 80261f4: 7fdb ldrb r3, [r3, #31]
  94370. 80261f6: 2b00 cmp r3, #0
  94371. 80261f8: d00b beq.n 8026212 <ip_reass_tmr+0x32>
  94372. r->timer--;
  94373. 80261fa: 68fb ldr r3, [r7, #12]
  94374. 80261fc: 7fdb ldrb r3, [r3, #31]
  94375. 80261fe: 3b01 subs r3, #1
  94376. 8026200: b2da uxtb r2, r3
  94377. 8026202: 68fb ldr r3, [r7, #12]
  94378. 8026204: 77da strb r2, [r3, #31]
  94379. LWIP_DEBUGF(IP_REASS_DEBUG, ("ip_reass_tmr: timer dec %"U16_F"\n", (u16_t)r->timer));
  94380. prev = r;
  94381. 8026206: 68fb ldr r3, [r7, #12]
  94382. 8026208: 60bb str r3, [r7, #8]
  94383. r = r->next;
  94384. 802620a: 68fb ldr r3, [r7, #12]
  94385. 802620c: 681b ldr r3, [r3, #0]
  94386. 802620e: 60fb str r3, [r7, #12]
  94387. 8026210: e008 b.n 8026224 <ip_reass_tmr+0x44>
  94388. } else {
  94389. /* reassembly timed out */
  94390. struct ip_reassdata *tmp;
  94391. LWIP_DEBUGF(IP_REASS_DEBUG, ("ip_reass_tmr: timer timed out\n"));
  94392. tmp = r;
  94393. 8026212: 68fb ldr r3, [r7, #12]
  94394. 8026214: 607b str r3, [r7, #4]
  94395. /* get the next pointer before freeing */
  94396. r = r->next;
  94397. 8026216: 68fb ldr r3, [r7, #12]
  94398. 8026218: 681b ldr r3, [r3, #0]
  94399. 802621a: 60fb str r3, [r7, #12]
  94400. /* free the helper struct and all enqueued pbufs */
  94401. ip_reass_free_complete_datagram(tmp, prev);
  94402. 802621c: 68b9 ldr r1, [r7, #8]
  94403. 802621e: 6878 ldr r0, [r7, #4]
  94404. 8026220: f000 f80a bl 8026238 <ip_reass_free_complete_datagram>
  94405. while (r != NULL) {
  94406. 8026224: 68fb ldr r3, [r7, #12]
  94407. 8026226: 2b00 cmp r3, #0
  94408. 8026228: d1e3 bne.n 80261f2 <ip_reass_tmr+0x12>
  94409. }
  94410. }
  94411. }
  94412. 802622a: bf00 nop
  94413. 802622c: bf00 nop
  94414. 802622e: 3710 adds r7, #16
  94415. 8026230: 46bd mov sp, r7
  94416. 8026232: bd80 pop {r7, pc}
  94417. 8026234: 2402b104 .word 0x2402b104
  94418. 08026238 <ip_reass_free_complete_datagram>:
  94419. * @param prev the previous datagram in the linked list
  94420. * @return the number of pbufs freed
  94421. */
  94422. static int
  94423. ip_reass_free_complete_datagram(struct ip_reassdata *ipr, struct ip_reassdata *prev)
  94424. {
  94425. 8026238: b580 push {r7, lr}
  94426. 802623a: b088 sub sp, #32
  94427. 802623c: af00 add r7, sp, #0
  94428. 802623e: 6078 str r0, [r7, #4]
  94429. 8026240: 6039 str r1, [r7, #0]
  94430. u16_t pbufs_freed = 0;
  94431. 8026242: 2300 movs r3, #0
  94432. 8026244: 83fb strh r3, [r7, #30]
  94433. u16_t clen;
  94434. struct pbuf *p;
  94435. struct ip_reass_helper *iprh;
  94436. LWIP_ASSERT("prev != ipr", prev != ipr);
  94437. 8026246: 683a ldr r2, [r7, #0]
  94438. 8026248: 687b ldr r3, [r7, #4]
  94439. 802624a: 429a cmp r2, r3
  94440. 802624c: d105 bne.n 802625a <ip_reass_free_complete_datagram+0x22>
  94441. 802624e: 4b45 ldr r3, [pc, #276] @ (8026364 <ip_reass_free_complete_datagram+0x12c>)
  94442. 8026250: 22ab movs r2, #171 @ 0xab
  94443. 8026252: 4945 ldr r1, [pc, #276] @ (8026368 <ip_reass_free_complete_datagram+0x130>)
  94444. 8026254: 4845 ldr r0, [pc, #276] @ (802636c <ip_reass_free_complete_datagram+0x134>)
  94445. 8026256: f004 fb09 bl 802a86c <iprintf>
  94446. if (prev != NULL) {
  94447. 802625a: 683b ldr r3, [r7, #0]
  94448. 802625c: 2b00 cmp r3, #0
  94449. 802625e: d00a beq.n 8026276 <ip_reass_free_complete_datagram+0x3e>
  94450. LWIP_ASSERT("prev->next == ipr", prev->next == ipr);
  94451. 8026260: 683b ldr r3, [r7, #0]
  94452. 8026262: 681b ldr r3, [r3, #0]
  94453. 8026264: 687a ldr r2, [r7, #4]
  94454. 8026266: 429a cmp r2, r3
  94455. 8026268: d005 beq.n 8026276 <ip_reass_free_complete_datagram+0x3e>
  94456. 802626a: 4b3e ldr r3, [pc, #248] @ (8026364 <ip_reass_free_complete_datagram+0x12c>)
  94457. 802626c: 22ad movs r2, #173 @ 0xad
  94458. 802626e: 4940 ldr r1, [pc, #256] @ (8026370 <ip_reass_free_complete_datagram+0x138>)
  94459. 8026270: 483e ldr r0, [pc, #248] @ (802636c <ip_reass_free_complete_datagram+0x134>)
  94460. 8026272: f004 fafb bl 802a86c <iprintf>
  94461. }
  94462. MIB2_STATS_INC(mib2.ipreasmfails);
  94463. #if LWIP_ICMP
  94464. iprh = (struct ip_reass_helper *)ipr->p->payload;
  94465. 8026276: 687b ldr r3, [r7, #4]
  94466. 8026278: 685b ldr r3, [r3, #4]
  94467. 802627a: 685b ldr r3, [r3, #4]
  94468. 802627c: 617b str r3, [r7, #20]
  94469. if (iprh->start == 0) {
  94470. 802627e: 697b ldr r3, [r7, #20]
  94471. 8026280: 889b ldrh r3, [r3, #4]
  94472. 8026282: b29b uxth r3, r3
  94473. 8026284: 2b00 cmp r3, #0
  94474. 8026286: d12a bne.n 80262de <ip_reass_free_complete_datagram+0xa6>
  94475. /* The first fragment was received, send ICMP time exceeded. */
  94476. /* First, de-queue the first pbuf from r->p. */
  94477. p = ipr->p;
  94478. 8026288: 687b ldr r3, [r7, #4]
  94479. 802628a: 685b ldr r3, [r3, #4]
  94480. 802628c: 61bb str r3, [r7, #24]
  94481. ipr->p = iprh->next_pbuf;
  94482. 802628e: 697b ldr r3, [r7, #20]
  94483. 8026290: 681a ldr r2, [r3, #0]
  94484. 8026292: 687b ldr r3, [r7, #4]
  94485. 8026294: 605a str r2, [r3, #4]
  94486. /* Then, copy the original header into it. */
  94487. SMEMCPY(p->payload, &ipr->iphdr, IP_HLEN);
  94488. 8026296: 69bb ldr r3, [r7, #24]
  94489. 8026298: 6858 ldr r0, [r3, #4]
  94490. 802629a: 687b ldr r3, [r7, #4]
  94491. 802629c: 3308 adds r3, #8
  94492. 802629e: 2214 movs r2, #20
  94493. 80262a0: 4619 mov r1, r3
  94494. 80262a2: f004 fd6c bl 802ad7e <memcpy>
  94495. icmp_time_exceeded(p, ICMP_TE_FRAG);
  94496. 80262a6: 2101 movs r1, #1
  94497. 80262a8: 69b8 ldr r0, [r7, #24]
  94498. 80262aa: f7ff fa4d bl 8025748 <icmp_time_exceeded>
  94499. clen = pbuf_clen(p);
  94500. 80262ae: 69b8 ldr r0, [r7, #24]
  94501. 80262b0: f7f5 f8f2 bl 801b498 <pbuf_clen>
  94502. 80262b4: 4603 mov r3, r0
  94503. 80262b6: 827b strh r3, [r7, #18]
  94504. LWIP_ASSERT("pbufs_freed + clen <= 0xffff", pbufs_freed + clen <= 0xffff);
  94505. 80262b8: 8bfa ldrh r2, [r7, #30]
  94506. 80262ba: 8a7b ldrh r3, [r7, #18]
  94507. 80262bc: 4413 add r3, r2
  94508. 80262be: f5b3 3f80 cmp.w r3, #65536 @ 0x10000
  94509. 80262c2: db05 blt.n 80262d0 <ip_reass_free_complete_datagram+0x98>
  94510. 80262c4: 4b27 ldr r3, [pc, #156] @ (8026364 <ip_reass_free_complete_datagram+0x12c>)
  94511. 80262c6: 22bc movs r2, #188 @ 0xbc
  94512. 80262c8: 492a ldr r1, [pc, #168] @ (8026374 <ip_reass_free_complete_datagram+0x13c>)
  94513. 80262ca: 4828 ldr r0, [pc, #160] @ (802636c <ip_reass_free_complete_datagram+0x134>)
  94514. 80262cc: f004 face bl 802a86c <iprintf>
  94515. pbufs_freed = (u16_t)(pbufs_freed + clen);
  94516. 80262d0: 8bfa ldrh r2, [r7, #30]
  94517. 80262d2: 8a7b ldrh r3, [r7, #18]
  94518. 80262d4: 4413 add r3, r2
  94519. 80262d6: 83fb strh r3, [r7, #30]
  94520. pbuf_free(p);
  94521. 80262d8: 69b8 ldr r0, [r7, #24]
  94522. 80262da: f7f5 f84f bl 801b37c <pbuf_free>
  94523. }
  94524. #endif /* LWIP_ICMP */
  94525. /* First, free all received pbufs. The individual pbufs need to be released
  94526. separately as they have not yet been chained */
  94527. p = ipr->p;
  94528. 80262de: 687b ldr r3, [r7, #4]
  94529. 80262e0: 685b ldr r3, [r3, #4]
  94530. 80262e2: 61bb str r3, [r7, #24]
  94531. while (p != NULL) {
  94532. 80262e4: e01f b.n 8026326 <ip_reass_free_complete_datagram+0xee>
  94533. struct pbuf *pcur;
  94534. iprh = (struct ip_reass_helper *)p->payload;
  94535. 80262e6: 69bb ldr r3, [r7, #24]
  94536. 80262e8: 685b ldr r3, [r3, #4]
  94537. 80262ea: 617b str r3, [r7, #20]
  94538. pcur = p;
  94539. 80262ec: 69bb ldr r3, [r7, #24]
  94540. 80262ee: 60fb str r3, [r7, #12]
  94541. /* get the next pointer before freeing */
  94542. p = iprh->next_pbuf;
  94543. 80262f0: 697b ldr r3, [r7, #20]
  94544. 80262f2: 681b ldr r3, [r3, #0]
  94545. 80262f4: 61bb str r3, [r7, #24]
  94546. clen = pbuf_clen(pcur);
  94547. 80262f6: 68f8 ldr r0, [r7, #12]
  94548. 80262f8: f7f5 f8ce bl 801b498 <pbuf_clen>
  94549. 80262fc: 4603 mov r3, r0
  94550. 80262fe: 827b strh r3, [r7, #18]
  94551. LWIP_ASSERT("pbufs_freed + clen <= 0xffff", pbufs_freed + clen <= 0xffff);
  94552. 8026300: 8bfa ldrh r2, [r7, #30]
  94553. 8026302: 8a7b ldrh r3, [r7, #18]
  94554. 8026304: 4413 add r3, r2
  94555. 8026306: f5b3 3f80 cmp.w r3, #65536 @ 0x10000
  94556. 802630a: db05 blt.n 8026318 <ip_reass_free_complete_datagram+0xe0>
  94557. 802630c: 4b15 ldr r3, [pc, #84] @ (8026364 <ip_reass_free_complete_datagram+0x12c>)
  94558. 802630e: 22cc movs r2, #204 @ 0xcc
  94559. 8026310: 4918 ldr r1, [pc, #96] @ (8026374 <ip_reass_free_complete_datagram+0x13c>)
  94560. 8026312: 4816 ldr r0, [pc, #88] @ (802636c <ip_reass_free_complete_datagram+0x134>)
  94561. 8026314: f004 faaa bl 802a86c <iprintf>
  94562. pbufs_freed = (u16_t)(pbufs_freed + clen);
  94563. 8026318: 8bfa ldrh r2, [r7, #30]
  94564. 802631a: 8a7b ldrh r3, [r7, #18]
  94565. 802631c: 4413 add r3, r2
  94566. 802631e: 83fb strh r3, [r7, #30]
  94567. pbuf_free(pcur);
  94568. 8026320: 68f8 ldr r0, [r7, #12]
  94569. 8026322: f7f5 f82b bl 801b37c <pbuf_free>
  94570. while (p != NULL) {
  94571. 8026326: 69bb ldr r3, [r7, #24]
  94572. 8026328: 2b00 cmp r3, #0
  94573. 802632a: d1dc bne.n 80262e6 <ip_reass_free_complete_datagram+0xae>
  94574. }
  94575. /* Then, unchain the struct ip_reassdata from the list and free it. */
  94576. ip_reass_dequeue_datagram(ipr, prev);
  94577. 802632c: 6839 ldr r1, [r7, #0]
  94578. 802632e: 6878 ldr r0, [r7, #4]
  94579. 8026330: f000 f8c2 bl 80264b8 <ip_reass_dequeue_datagram>
  94580. LWIP_ASSERT("ip_reass_pbufcount >= pbufs_freed", ip_reass_pbufcount >= pbufs_freed);
  94581. 8026334: 4b10 ldr r3, [pc, #64] @ (8026378 <ip_reass_free_complete_datagram+0x140>)
  94582. 8026336: 881b ldrh r3, [r3, #0]
  94583. 8026338: 8bfa ldrh r2, [r7, #30]
  94584. 802633a: 429a cmp r2, r3
  94585. 802633c: d905 bls.n 802634a <ip_reass_free_complete_datagram+0x112>
  94586. 802633e: 4b09 ldr r3, [pc, #36] @ (8026364 <ip_reass_free_complete_datagram+0x12c>)
  94587. 8026340: 22d2 movs r2, #210 @ 0xd2
  94588. 8026342: 490e ldr r1, [pc, #56] @ (802637c <ip_reass_free_complete_datagram+0x144>)
  94589. 8026344: 4809 ldr r0, [pc, #36] @ (802636c <ip_reass_free_complete_datagram+0x134>)
  94590. 8026346: f004 fa91 bl 802a86c <iprintf>
  94591. ip_reass_pbufcount = (u16_t)(ip_reass_pbufcount - pbufs_freed);
  94592. 802634a: 4b0b ldr r3, [pc, #44] @ (8026378 <ip_reass_free_complete_datagram+0x140>)
  94593. 802634c: 881a ldrh r2, [r3, #0]
  94594. 802634e: 8bfb ldrh r3, [r7, #30]
  94595. 8026350: 1ad3 subs r3, r2, r3
  94596. 8026352: b29a uxth r2, r3
  94597. 8026354: 4b08 ldr r3, [pc, #32] @ (8026378 <ip_reass_free_complete_datagram+0x140>)
  94598. 8026356: 801a strh r2, [r3, #0]
  94599. return pbufs_freed;
  94600. 8026358: 8bfb ldrh r3, [r7, #30]
  94601. }
  94602. 802635a: 4618 mov r0, r3
  94603. 802635c: 3720 adds r7, #32
  94604. 802635e: 46bd mov sp, r7
  94605. 8026360: bd80 pop {r7, pc}
  94606. 8026362: bf00 nop
  94607. 8026364: 0803166c .word 0x0803166c
  94608. 8026368: 080316a8 .word 0x080316a8
  94609. 802636c: 080316b4 .word 0x080316b4
  94610. 8026370: 080316dc .word 0x080316dc
  94611. 8026374: 080316f0 .word 0x080316f0
  94612. 8026378: 2402b108 .word 0x2402b108
  94613. 802637c: 08031710 .word 0x08031710
  94614. 08026380 <ip_reass_remove_oldest_datagram>:
  94615. * (used for freeing other datagrams if not enough space)
  94616. * @return the number of pbufs freed
  94617. */
  94618. static int
  94619. ip_reass_remove_oldest_datagram(struct ip_hdr *fraghdr, int pbufs_needed)
  94620. {
  94621. 8026380: b580 push {r7, lr}
  94622. 8026382: b08a sub sp, #40 @ 0x28
  94623. 8026384: af00 add r7, sp, #0
  94624. 8026386: 6078 str r0, [r7, #4]
  94625. 8026388: 6039 str r1, [r7, #0]
  94626. /* @todo Can't we simply remove the last datagram in the
  94627. * linked list behind reassdatagrams?
  94628. */
  94629. struct ip_reassdata *r, *oldest, *prev, *oldest_prev;
  94630. int pbufs_freed = 0, pbufs_freed_current;
  94631. 802638a: 2300 movs r3, #0
  94632. 802638c: 617b str r3, [r7, #20]
  94633. int other_datagrams;
  94634. /* Free datagrams until being allowed to enqueue 'pbufs_needed' pbufs,
  94635. * but don't free the datagram that 'fraghdr' belongs to! */
  94636. do {
  94637. oldest = NULL;
  94638. 802638e: 2300 movs r3, #0
  94639. 8026390: 623b str r3, [r7, #32]
  94640. prev = NULL;
  94641. 8026392: 2300 movs r3, #0
  94642. 8026394: 61fb str r3, [r7, #28]
  94643. oldest_prev = NULL;
  94644. 8026396: 2300 movs r3, #0
  94645. 8026398: 61bb str r3, [r7, #24]
  94646. other_datagrams = 0;
  94647. 802639a: 2300 movs r3, #0
  94648. 802639c: 613b str r3, [r7, #16]
  94649. r = reassdatagrams;
  94650. 802639e: 4b28 ldr r3, [pc, #160] @ (8026440 <ip_reass_remove_oldest_datagram+0xc0>)
  94651. 80263a0: 681b ldr r3, [r3, #0]
  94652. 80263a2: 627b str r3, [r7, #36] @ 0x24
  94653. while (r != NULL) {
  94654. 80263a4: e030 b.n 8026408 <ip_reass_remove_oldest_datagram+0x88>
  94655. if (!IP_ADDRESSES_AND_ID_MATCH(&r->iphdr, fraghdr)) {
  94656. 80263a6: 6a7b ldr r3, [r7, #36] @ 0x24
  94657. 80263a8: 695a ldr r2, [r3, #20]
  94658. 80263aa: 687b ldr r3, [r7, #4]
  94659. 80263ac: 68db ldr r3, [r3, #12]
  94660. 80263ae: 429a cmp r2, r3
  94661. 80263b0: d10c bne.n 80263cc <ip_reass_remove_oldest_datagram+0x4c>
  94662. 80263b2: 6a7b ldr r3, [r7, #36] @ 0x24
  94663. 80263b4: 699a ldr r2, [r3, #24]
  94664. 80263b6: 687b ldr r3, [r7, #4]
  94665. 80263b8: 691b ldr r3, [r3, #16]
  94666. 80263ba: 429a cmp r2, r3
  94667. 80263bc: d106 bne.n 80263cc <ip_reass_remove_oldest_datagram+0x4c>
  94668. 80263be: 6a7b ldr r3, [r7, #36] @ 0x24
  94669. 80263c0: 899a ldrh r2, [r3, #12]
  94670. 80263c2: 687b ldr r3, [r7, #4]
  94671. 80263c4: 889b ldrh r3, [r3, #4]
  94672. 80263c6: b29b uxth r3, r3
  94673. 80263c8: 429a cmp r2, r3
  94674. 80263ca: d014 beq.n 80263f6 <ip_reass_remove_oldest_datagram+0x76>
  94675. /* Not the same datagram as fraghdr */
  94676. other_datagrams++;
  94677. 80263cc: 693b ldr r3, [r7, #16]
  94678. 80263ce: 3301 adds r3, #1
  94679. 80263d0: 613b str r3, [r7, #16]
  94680. if (oldest == NULL) {
  94681. 80263d2: 6a3b ldr r3, [r7, #32]
  94682. 80263d4: 2b00 cmp r3, #0
  94683. 80263d6: d104 bne.n 80263e2 <ip_reass_remove_oldest_datagram+0x62>
  94684. oldest = r;
  94685. 80263d8: 6a7b ldr r3, [r7, #36] @ 0x24
  94686. 80263da: 623b str r3, [r7, #32]
  94687. oldest_prev = prev;
  94688. 80263dc: 69fb ldr r3, [r7, #28]
  94689. 80263de: 61bb str r3, [r7, #24]
  94690. 80263e0: e009 b.n 80263f6 <ip_reass_remove_oldest_datagram+0x76>
  94691. } else if (r->timer <= oldest->timer) {
  94692. 80263e2: 6a7b ldr r3, [r7, #36] @ 0x24
  94693. 80263e4: 7fda ldrb r2, [r3, #31]
  94694. 80263e6: 6a3b ldr r3, [r7, #32]
  94695. 80263e8: 7fdb ldrb r3, [r3, #31]
  94696. 80263ea: 429a cmp r2, r3
  94697. 80263ec: d803 bhi.n 80263f6 <ip_reass_remove_oldest_datagram+0x76>
  94698. /* older than the previous oldest */
  94699. oldest = r;
  94700. 80263ee: 6a7b ldr r3, [r7, #36] @ 0x24
  94701. 80263f0: 623b str r3, [r7, #32]
  94702. oldest_prev = prev;
  94703. 80263f2: 69fb ldr r3, [r7, #28]
  94704. 80263f4: 61bb str r3, [r7, #24]
  94705. }
  94706. }
  94707. if (r->next != NULL) {
  94708. 80263f6: 6a7b ldr r3, [r7, #36] @ 0x24
  94709. 80263f8: 681b ldr r3, [r3, #0]
  94710. 80263fa: 2b00 cmp r3, #0
  94711. 80263fc: d001 beq.n 8026402 <ip_reass_remove_oldest_datagram+0x82>
  94712. prev = r;
  94713. 80263fe: 6a7b ldr r3, [r7, #36] @ 0x24
  94714. 8026400: 61fb str r3, [r7, #28]
  94715. }
  94716. r = r->next;
  94717. 8026402: 6a7b ldr r3, [r7, #36] @ 0x24
  94718. 8026404: 681b ldr r3, [r3, #0]
  94719. 8026406: 627b str r3, [r7, #36] @ 0x24
  94720. while (r != NULL) {
  94721. 8026408: 6a7b ldr r3, [r7, #36] @ 0x24
  94722. 802640a: 2b00 cmp r3, #0
  94723. 802640c: d1cb bne.n 80263a6 <ip_reass_remove_oldest_datagram+0x26>
  94724. }
  94725. if (oldest != NULL) {
  94726. 802640e: 6a3b ldr r3, [r7, #32]
  94727. 8026410: 2b00 cmp r3, #0
  94728. 8026412: d008 beq.n 8026426 <ip_reass_remove_oldest_datagram+0xa6>
  94729. pbufs_freed_current = ip_reass_free_complete_datagram(oldest, oldest_prev);
  94730. 8026414: 69b9 ldr r1, [r7, #24]
  94731. 8026416: 6a38 ldr r0, [r7, #32]
  94732. 8026418: f7ff ff0e bl 8026238 <ip_reass_free_complete_datagram>
  94733. 802641c: 60f8 str r0, [r7, #12]
  94734. pbufs_freed += pbufs_freed_current;
  94735. 802641e: 697a ldr r2, [r7, #20]
  94736. 8026420: 68fb ldr r3, [r7, #12]
  94737. 8026422: 4413 add r3, r2
  94738. 8026424: 617b str r3, [r7, #20]
  94739. }
  94740. } while ((pbufs_freed < pbufs_needed) && (other_datagrams > 1));
  94741. 8026426: 697a ldr r2, [r7, #20]
  94742. 8026428: 683b ldr r3, [r7, #0]
  94743. 802642a: 429a cmp r2, r3
  94744. 802642c: da02 bge.n 8026434 <ip_reass_remove_oldest_datagram+0xb4>
  94745. 802642e: 693b ldr r3, [r7, #16]
  94746. 8026430: 2b01 cmp r3, #1
  94747. 8026432: dcac bgt.n 802638e <ip_reass_remove_oldest_datagram+0xe>
  94748. return pbufs_freed;
  94749. 8026434: 697b ldr r3, [r7, #20]
  94750. }
  94751. 8026436: 4618 mov r0, r3
  94752. 8026438: 3728 adds r7, #40 @ 0x28
  94753. 802643a: 46bd mov sp, r7
  94754. 802643c: bd80 pop {r7, pc}
  94755. 802643e: bf00 nop
  94756. 8026440: 2402b104 .word 0x2402b104
  94757. 08026444 <ip_reass_enqueue_new_datagram>:
  94758. * @param clen number of pbufs needed to enqueue (used for freeing other datagrams if not enough space)
  94759. * @return A pointer to the queue location into which the fragment was enqueued
  94760. */
  94761. static struct ip_reassdata *
  94762. ip_reass_enqueue_new_datagram(struct ip_hdr *fraghdr, int clen)
  94763. {
  94764. 8026444: b580 push {r7, lr}
  94765. 8026446: b084 sub sp, #16
  94766. 8026448: af00 add r7, sp, #0
  94767. 802644a: 6078 str r0, [r7, #4]
  94768. 802644c: 6039 str r1, [r7, #0]
  94769. #if ! IP_REASS_FREE_OLDEST
  94770. LWIP_UNUSED_ARG(clen);
  94771. #endif
  94772. /* No matching previous fragment found, allocate a new reassdata struct */
  94773. ipr = (struct ip_reassdata *)memp_malloc(MEMP_REASSDATA);
  94774. 802644e: 2004 movs r0, #4
  94775. 8026450: f7f4 f830 bl 801a4b4 <memp_malloc>
  94776. 8026454: 60f8 str r0, [r7, #12]
  94777. if (ipr == NULL) {
  94778. 8026456: 68fb ldr r3, [r7, #12]
  94779. 8026458: 2b00 cmp r3, #0
  94780. 802645a: d110 bne.n 802647e <ip_reass_enqueue_new_datagram+0x3a>
  94781. #if IP_REASS_FREE_OLDEST
  94782. if (ip_reass_remove_oldest_datagram(fraghdr, clen) >= clen) {
  94783. 802645c: 6839 ldr r1, [r7, #0]
  94784. 802645e: 6878 ldr r0, [r7, #4]
  94785. 8026460: f7ff ff8e bl 8026380 <ip_reass_remove_oldest_datagram>
  94786. 8026464: 4602 mov r2, r0
  94787. 8026466: 683b ldr r3, [r7, #0]
  94788. 8026468: 4293 cmp r3, r2
  94789. 802646a: dc03 bgt.n 8026474 <ip_reass_enqueue_new_datagram+0x30>
  94790. ipr = (struct ip_reassdata *)memp_malloc(MEMP_REASSDATA);
  94791. 802646c: 2004 movs r0, #4
  94792. 802646e: f7f4 f821 bl 801a4b4 <memp_malloc>
  94793. 8026472: 60f8 str r0, [r7, #12]
  94794. }
  94795. if (ipr == NULL)
  94796. 8026474: 68fb ldr r3, [r7, #12]
  94797. 8026476: 2b00 cmp r3, #0
  94798. 8026478: d101 bne.n 802647e <ip_reass_enqueue_new_datagram+0x3a>
  94799. #endif /* IP_REASS_FREE_OLDEST */
  94800. {
  94801. IPFRAG_STATS_INC(ip_frag.memerr);
  94802. LWIP_DEBUGF(IP_REASS_DEBUG, ("Failed to alloc reassdata struct\n"));
  94803. return NULL;
  94804. 802647a: 2300 movs r3, #0
  94805. 802647c: e016 b.n 80264ac <ip_reass_enqueue_new_datagram+0x68>
  94806. }
  94807. }
  94808. memset(ipr, 0, sizeof(struct ip_reassdata));
  94809. 802647e: 2220 movs r2, #32
  94810. 8026480: 2100 movs r1, #0
  94811. 8026482: 68f8 ldr r0, [r7, #12]
  94812. 8026484: f004 fb84 bl 802ab90 <memset>
  94813. ipr->timer = IP_REASS_MAXAGE;
  94814. 8026488: 68fb ldr r3, [r7, #12]
  94815. 802648a: 220f movs r2, #15
  94816. 802648c: 77da strb r2, [r3, #31]
  94817. /* enqueue the new structure to the front of the list */
  94818. ipr->next = reassdatagrams;
  94819. 802648e: 4b09 ldr r3, [pc, #36] @ (80264b4 <ip_reass_enqueue_new_datagram+0x70>)
  94820. 8026490: 681a ldr r2, [r3, #0]
  94821. 8026492: 68fb ldr r3, [r7, #12]
  94822. 8026494: 601a str r2, [r3, #0]
  94823. reassdatagrams = ipr;
  94824. 8026496: 4a07 ldr r2, [pc, #28] @ (80264b4 <ip_reass_enqueue_new_datagram+0x70>)
  94825. 8026498: 68fb ldr r3, [r7, #12]
  94826. 802649a: 6013 str r3, [r2, #0]
  94827. /* copy the ip header for later tests and input */
  94828. /* @todo: no ip options supported? */
  94829. SMEMCPY(&(ipr->iphdr), fraghdr, IP_HLEN);
  94830. 802649c: 68fb ldr r3, [r7, #12]
  94831. 802649e: 3308 adds r3, #8
  94832. 80264a0: 2214 movs r2, #20
  94833. 80264a2: 6879 ldr r1, [r7, #4]
  94834. 80264a4: 4618 mov r0, r3
  94835. 80264a6: f004 fc6a bl 802ad7e <memcpy>
  94836. return ipr;
  94837. 80264aa: 68fb ldr r3, [r7, #12]
  94838. }
  94839. 80264ac: 4618 mov r0, r3
  94840. 80264ae: 3710 adds r7, #16
  94841. 80264b0: 46bd mov sp, r7
  94842. 80264b2: bd80 pop {r7, pc}
  94843. 80264b4: 2402b104 .word 0x2402b104
  94844. 080264b8 <ip_reass_dequeue_datagram>:
  94845. * Dequeues a datagram from the datagram queue. Doesn't deallocate the pbufs.
  94846. * @param ipr points to the queue entry to dequeue
  94847. */
  94848. static void
  94849. ip_reass_dequeue_datagram(struct ip_reassdata *ipr, struct ip_reassdata *prev)
  94850. {
  94851. 80264b8: b580 push {r7, lr}
  94852. 80264ba: b082 sub sp, #8
  94853. 80264bc: af00 add r7, sp, #0
  94854. 80264be: 6078 str r0, [r7, #4]
  94855. 80264c0: 6039 str r1, [r7, #0]
  94856. /* dequeue the reass struct */
  94857. if (reassdatagrams == ipr) {
  94858. 80264c2: 4b10 ldr r3, [pc, #64] @ (8026504 <ip_reass_dequeue_datagram+0x4c>)
  94859. 80264c4: 681b ldr r3, [r3, #0]
  94860. 80264c6: 687a ldr r2, [r7, #4]
  94861. 80264c8: 429a cmp r2, r3
  94862. 80264ca: d104 bne.n 80264d6 <ip_reass_dequeue_datagram+0x1e>
  94863. /* it was the first in the list */
  94864. reassdatagrams = ipr->next;
  94865. 80264cc: 687b ldr r3, [r7, #4]
  94866. 80264ce: 681b ldr r3, [r3, #0]
  94867. 80264d0: 4a0c ldr r2, [pc, #48] @ (8026504 <ip_reass_dequeue_datagram+0x4c>)
  94868. 80264d2: 6013 str r3, [r2, #0]
  94869. 80264d4: e00d b.n 80264f2 <ip_reass_dequeue_datagram+0x3a>
  94870. } else {
  94871. /* it wasn't the first, so it must have a valid 'prev' */
  94872. LWIP_ASSERT("sanity check linked list", prev != NULL);
  94873. 80264d6: 683b ldr r3, [r7, #0]
  94874. 80264d8: 2b00 cmp r3, #0
  94875. 80264da: d106 bne.n 80264ea <ip_reass_dequeue_datagram+0x32>
  94876. 80264dc: 4b0a ldr r3, [pc, #40] @ (8026508 <ip_reass_dequeue_datagram+0x50>)
  94877. 80264de: f240 1245 movw r2, #325 @ 0x145
  94878. 80264e2: 490a ldr r1, [pc, #40] @ (802650c <ip_reass_dequeue_datagram+0x54>)
  94879. 80264e4: 480a ldr r0, [pc, #40] @ (8026510 <ip_reass_dequeue_datagram+0x58>)
  94880. 80264e6: f004 f9c1 bl 802a86c <iprintf>
  94881. prev->next = ipr->next;
  94882. 80264ea: 687b ldr r3, [r7, #4]
  94883. 80264ec: 681a ldr r2, [r3, #0]
  94884. 80264ee: 683b ldr r3, [r7, #0]
  94885. 80264f0: 601a str r2, [r3, #0]
  94886. }
  94887. /* now we can free the ip_reassdata struct */
  94888. memp_free(MEMP_REASSDATA, ipr);
  94889. 80264f2: 6879 ldr r1, [r7, #4]
  94890. 80264f4: 2004 movs r0, #4
  94891. 80264f6: f7f4 f853 bl 801a5a0 <memp_free>
  94892. }
  94893. 80264fa: bf00 nop
  94894. 80264fc: 3708 adds r7, #8
  94895. 80264fe: 46bd mov sp, r7
  94896. 8026500: bd80 pop {r7, pc}
  94897. 8026502: bf00 nop
  94898. 8026504: 2402b104 .word 0x2402b104
  94899. 8026508: 0803166c .word 0x0803166c
  94900. 802650c: 08031734 .word 0x08031734
  94901. 8026510: 080316b4 .word 0x080316b4
  94902. 08026514 <ip_reass_chain_frag_into_datagram_and_validate>:
  94903. * @param is_last is 1 if this pbuf has MF==0 (ipr->flags not updated yet)
  94904. * @return see IP_REASS_VALIDATE_* defines
  94905. */
  94906. static int
  94907. ip_reass_chain_frag_into_datagram_and_validate(struct ip_reassdata *ipr, struct pbuf *new_p, int is_last)
  94908. {
  94909. 8026514: b580 push {r7, lr}
  94910. 8026516: b08c sub sp, #48 @ 0x30
  94911. 8026518: af00 add r7, sp, #0
  94912. 802651a: 60f8 str r0, [r7, #12]
  94913. 802651c: 60b9 str r1, [r7, #8]
  94914. 802651e: 607a str r2, [r7, #4]
  94915. struct ip_reass_helper *iprh, *iprh_tmp, *iprh_prev = NULL;
  94916. 8026520: 2300 movs r3, #0
  94917. 8026522: 62bb str r3, [r7, #40] @ 0x28
  94918. struct pbuf *q;
  94919. u16_t offset, len;
  94920. u8_t hlen;
  94921. struct ip_hdr *fraghdr;
  94922. int valid = 1;
  94923. 8026524: 2301 movs r3, #1
  94924. 8026526: 623b str r3, [r7, #32]
  94925. /* Extract length and fragment offset from current fragment */
  94926. fraghdr = (struct ip_hdr *)new_p->payload;
  94927. 8026528: 68bb ldr r3, [r7, #8]
  94928. 802652a: 685b ldr r3, [r3, #4]
  94929. 802652c: 61fb str r3, [r7, #28]
  94930. len = lwip_ntohs(IPH_LEN(fraghdr));
  94931. 802652e: 69fb ldr r3, [r7, #28]
  94932. 8026530: 885b ldrh r3, [r3, #2]
  94933. 8026532: b29b uxth r3, r3
  94934. 8026534: 4618 mov r0, r3
  94935. 8026536: f7f3 fa3f bl 80199b8 <lwip_htons>
  94936. 802653a: 4603 mov r3, r0
  94937. 802653c: 837b strh r3, [r7, #26]
  94938. hlen = IPH_HL_BYTES(fraghdr);
  94939. 802653e: 69fb ldr r3, [r7, #28]
  94940. 8026540: 781b ldrb r3, [r3, #0]
  94941. 8026542: f003 030f and.w r3, r3, #15
  94942. 8026546: b2db uxtb r3, r3
  94943. 8026548: 009b lsls r3, r3, #2
  94944. 802654a: 767b strb r3, [r7, #25]
  94945. if (hlen > len) {
  94946. 802654c: 7e7b ldrb r3, [r7, #25]
  94947. 802654e: b29b uxth r3, r3
  94948. 8026550: 8b7a ldrh r2, [r7, #26]
  94949. 8026552: 429a cmp r2, r3
  94950. 8026554: d202 bcs.n 802655c <ip_reass_chain_frag_into_datagram_and_validate+0x48>
  94951. /* invalid datagram */
  94952. return IP_REASS_VALIDATE_PBUF_DROPPED;
  94953. 8026556: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  94954. 802655a: e135 b.n 80267c8 <ip_reass_chain_frag_into_datagram_and_validate+0x2b4>
  94955. }
  94956. len = (u16_t)(len - hlen);
  94957. 802655c: 7e7b ldrb r3, [r7, #25]
  94958. 802655e: b29b uxth r3, r3
  94959. 8026560: 8b7a ldrh r2, [r7, #26]
  94960. 8026562: 1ad3 subs r3, r2, r3
  94961. 8026564: 837b strh r3, [r7, #26]
  94962. offset = IPH_OFFSET_BYTES(fraghdr);
  94963. 8026566: 69fb ldr r3, [r7, #28]
  94964. 8026568: 88db ldrh r3, [r3, #6]
  94965. 802656a: b29b uxth r3, r3
  94966. 802656c: 4618 mov r0, r3
  94967. 802656e: f7f3 fa23 bl 80199b8 <lwip_htons>
  94968. 8026572: 4603 mov r3, r0
  94969. 8026574: f3c3 030c ubfx r3, r3, #0, #13
  94970. 8026578: b29b uxth r3, r3
  94971. 802657a: 00db lsls r3, r3, #3
  94972. 802657c: 82fb strh r3, [r7, #22]
  94973. /* overwrite the fragment's ip header from the pbuf with our helper struct,
  94974. * and setup the embedded helper structure. */
  94975. /* make sure the struct ip_reass_helper fits into the IP header */
  94976. LWIP_ASSERT("sizeof(struct ip_reass_helper) <= IP_HLEN",
  94977. sizeof(struct ip_reass_helper) <= IP_HLEN);
  94978. iprh = (struct ip_reass_helper *)new_p->payload;
  94979. 802657e: 68bb ldr r3, [r7, #8]
  94980. 8026580: 685b ldr r3, [r3, #4]
  94981. 8026582: 62fb str r3, [r7, #44] @ 0x2c
  94982. iprh->next_pbuf = NULL;
  94983. 8026584: 6afb ldr r3, [r7, #44] @ 0x2c
  94984. 8026586: 2200 movs r2, #0
  94985. 8026588: 701a strb r2, [r3, #0]
  94986. 802658a: 2200 movs r2, #0
  94987. 802658c: 705a strb r2, [r3, #1]
  94988. 802658e: 2200 movs r2, #0
  94989. 8026590: 709a strb r2, [r3, #2]
  94990. 8026592: 2200 movs r2, #0
  94991. 8026594: 70da strb r2, [r3, #3]
  94992. iprh->start = offset;
  94993. 8026596: 6afb ldr r3, [r7, #44] @ 0x2c
  94994. 8026598: 8afa ldrh r2, [r7, #22]
  94995. 802659a: 809a strh r2, [r3, #4]
  94996. iprh->end = (u16_t)(offset + len);
  94997. 802659c: 8afa ldrh r2, [r7, #22]
  94998. 802659e: 8b7b ldrh r3, [r7, #26]
  94999. 80265a0: 4413 add r3, r2
  95000. 80265a2: b29a uxth r2, r3
  95001. 80265a4: 6afb ldr r3, [r7, #44] @ 0x2c
  95002. 80265a6: 80da strh r2, [r3, #6]
  95003. if (iprh->end < offset) {
  95004. 80265a8: 6afb ldr r3, [r7, #44] @ 0x2c
  95005. 80265aa: 88db ldrh r3, [r3, #6]
  95006. 80265ac: b29b uxth r3, r3
  95007. 80265ae: 8afa ldrh r2, [r7, #22]
  95008. 80265b0: 429a cmp r2, r3
  95009. 80265b2: d902 bls.n 80265ba <ip_reass_chain_frag_into_datagram_and_validate+0xa6>
  95010. /* u16_t overflow, cannot handle this */
  95011. return IP_REASS_VALIDATE_PBUF_DROPPED;
  95012. 80265b4: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  95013. 80265b8: e106 b.n 80267c8 <ip_reass_chain_frag_into_datagram_and_validate+0x2b4>
  95014. }
  95015. /* Iterate through until we either get to the end of the list (append),
  95016. * or we find one with a larger offset (insert). */
  95017. for (q = ipr->p; q != NULL;) {
  95018. 80265ba: 68fb ldr r3, [r7, #12]
  95019. 80265bc: 685b ldr r3, [r3, #4]
  95020. 80265be: 627b str r3, [r7, #36] @ 0x24
  95021. 80265c0: e068 b.n 8026694 <ip_reass_chain_frag_into_datagram_and_validate+0x180>
  95022. iprh_tmp = (struct ip_reass_helper *)q->payload;
  95023. 80265c2: 6a7b ldr r3, [r7, #36] @ 0x24
  95024. 80265c4: 685b ldr r3, [r3, #4]
  95025. 80265c6: 613b str r3, [r7, #16]
  95026. if (iprh->start < iprh_tmp->start) {
  95027. 80265c8: 6afb ldr r3, [r7, #44] @ 0x2c
  95028. 80265ca: 889b ldrh r3, [r3, #4]
  95029. 80265cc: b29a uxth r2, r3
  95030. 80265ce: 693b ldr r3, [r7, #16]
  95031. 80265d0: 889b ldrh r3, [r3, #4]
  95032. 80265d2: b29b uxth r3, r3
  95033. 80265d4: 429a cmp r2, r3
  95034. 80265d6: d235 bcs.n 8026644 <ip_reass_chain_frag_into_datagram_and_validate+0x130>
  95035. /* the new pbuf should be inserted before this */
  95036. iprh->next_pbuf = q;
  95037. 80265d8: 6afb ldr r3, [r7, #44] @ 0x2c
  95038. 80265da: 6a7a ldr r2, [r7, #36] @ 0x24
  95039. 80265dc: 601a str r2, [r3, #0]
  95040. if (iprh_prev != NULL) {
  95041. 80265de: 6abb ldr r3, [r7, #40] @ 0x28
  95042. 80265e0: 2b00 cmp r3, #0
  95043. 80265e2: d020 beq.n 8026626 <ip_reass_chain_frag_into_datagram_and_validate+0x112>
  95044. /* not the fragment with the lowest offset */
  95045. #if IP_REASS_CHECK_OVERLAP
  95046. if ((iprh->start < iprh_prev->end) || (iprh->end > iprh_tmp->start)) {
  95047. 80265e4: 6afb ldr r3, [r7, #44] @ 0x2c
  95048. 80265e6: 889b ldrh r3, [r3, #4]
  95049. 80265e8: b29a uxth r2, r3
  95050. 80265ea: 6abb ldr r3, [r7, #40] @ 0x28
  95051. 80265ec: 88db ldrh r3, [r3, #6]
  95052. 80265ee: b29b uxth r3, r3
  95053. 80265f0: 429a cmp r2, r3
  95054. 80265f2: d307 bcc.n 8026604 <ip_reass_chain_frag_into_datagram_and_validate+0xf0>
  95055. 80265f4: 6afb ldr r3, [r7, #44] @ 0x2c
  95056. 80265f6: 88db ldrh r3, [r3, #6]
  95057. 80265f8: b29a uxth r2, r3
  95058. 80265fa: 693b ldr r3, [r7, #16]
  95059. 80265fc: 889b ldrh r3, [r3, #4]
  95060. 80265fe: b29b uxth r3, r3
  95061. 8026600: 429a cmp r2, r3
  95062. 8026602: d902 bls.n 802660a <ip_reass_chain_frag_into_datagram_and_validate+0xf6>
  95063. /* fragment overlaps with previous or following, throw away */
  95064. return IP_REASS_VALIDATE_PBUF_DROPPED;
  95065. 8026604: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  95066. 8026608: e0de b.n 80267c8 <ip_reass_chain_frag_into_datagram_and_validate+0x2b4>
  95067. }
  95068. #endif /* IP_REASS_CHECK_OVERLAP */
  95069. iprh_prev->next_pbuf = new_p;
  95070. 802660a: 6abb ldr r3, [r7, #40] @ 0x28
  95071. 802660c: 68ba ldr r2, [r7, #8]
  95072. 802660e: 601a str r2, [r3, #0]
  95073. if (iprh_prev->end != iprh->start) {
  95074. 8026610: 6abb ldr r3, [r7, #40] @ 0x28
  95075. 8026612: 88db ldrh r3, [r3, #6]
  95076. 8026614: b29a uxth r2, r3
  95077. 8026616: 6afb ldr r3, [r7, #44] @ 0x2c
  95078. 8026618: 889b ldrh r3, [r3, #4]
  95079. 802661a: b29b uxth r3, r3
  95080. 802661c: 429a cmp r2, r3
  95081. 802661e: d03d beq.n 802669c <ip_reass_chain_frag_into_datagram_and_validate+0x188>
  95082. /* There is a fragment missing between the current
  95083. * and the previous fragment */
  95084. valid = 0;
  95085. 8026620: 2300 movs r3, #0
  95086. 8026622: 623b str r3, [r7, #32]
  95087. }
  95088. #endif /* IP_REASS_CHECK_OVERLAP */
  95089. /* fragment with the lowest offset */
  95090. ipr->p = new_p;
  95091. }
  95092. break;
  95093. 8026624: e03a b.n 802669c <ip_reass_chain_frag_into_datagram_and_validate+0x188>
  95094. if (iprh->end > iprh_tmp->start) {
  95095. 8026626: 6afb ldr r3, [r7, #44] @ 0x2c
  95096. 8026628: 88db ldrh r3, [r3, #6]
  95097. 802662a: b29a uxth r2, r3
  95098. 802662c: 693b ldr r3, [r7, #16]
  95099. 802662e: 889b ldrh r3, [r3, #4]
  95100. 8026630: b29b uxth r3, r3
  95101. 8026632: 429a cmp r2, r3
  95102. 8026634: d902 bls.n 802663c <ip_reass_chain_frag_into_datagram_and_validate+0x128>
  95103. return IP_REASS_VALIDATE_PBUF_DROPPED;
  95104. 8026636: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  95105. 802663a: e0c5 b.n 80267c8 <ip_reass_chain_frag_into_datagram_and_validate+0x2b4>
  95106. ipr->p = new_p;
  95107. 802663c: 68fb ldr r3, [r7, #12]
  95108. 802663e: 68ba ldr r2, [r7, #8]
  95109. 8026640: 605a str r2, [r3, #4]
  95110. break;
  95111. 8026642: e02b b.n 802669c <ip_reass_chain_frag_into_datagram_and_validate+0x188>
  95112. } else if (iprh->start == iprh_tmp->start) {
  95113. 8026644: 6afb ldr r3, [r7, #44] @ 0x2c
  95114. 8026646: 889b ldrh r3, [r3, #4]
  95115. 8026648: b29a uxth r2, r3
  95116. 802664a: 693b ldr r3, [r7, #16]
  95117. 802664c: 889b ldrh r3, [r3, #4]
  95118. 802664e: b29b uxth r3, r3
  95119. 8026650: 429a cmp r2, r3
  95120. 8026652: d102 bne.n 802665a <ip_reass_chain_frag_into_datagram_and_validate+0x146>
  95121. /* received the same datagram twice: no need to keep the datagram */
  95122. return IP_REASS_VALIDATE_PBUF_DROPPED;
  95123. 8026654: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  95124. 8026658: e0b6 b.n 80267c8 <ip_reass_chain_frag_into_datagram_and_validate+0x2b4>
  95125. #if IP_REASS_CHECK_OVERLAP
  95126. } else if (iprh->start < iprh_tmp->end) {
  95127. 802665a: 6afb ldr r3, [r7, #44] @ 0x2c
  95128. 802665c: 889b ldrh r3, [r3, #4]
  95129. 802665e: b29a uxth r2, r3
  95130. 8026660: 693b ldr r3, [r7, #16]
  95131. 8026662: 88db ldrh r3, [r3, #6]
  95132. 8026664: b29b uxth r3, r3
  95133. 8026666: 429a cmp r2, r3
  95134. 8026668: d202 bcs.n 8026670 <ip_reass_chain_frag_into_datagram_and_validate+0x15c>
  95135. /* overlap: no need to keep the new datagram */
  95136. return IP_REASS_VALIDATE_PBUF_DROPPED;
  95137. 802666a: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  95138. 802666e: e0ab b.n 80267c8 <ip_reass_chain_frag_into_datagram_and_validate+0x2b4>
  95139. #endif /* IP_REASS_CHECK_OVERLAP */
  95140. } else {
  95141. /* Check if the fragments received so far have no holes. */
  95142. if (iprh_prev != NULL) {
  95143. 8026670: 6abb ldr r3, [r7, #40] @ 0x28
  95144. 8026672: 2b00 cmp r3, #0
  95145. 8026674: d009 beq.n 802668a <ip_reass_chain_frag_into_datagram_and_validate+0x176>
  95146. if (iprh_prev->end != iprh_tmp->start) {
  95147. 8026676: 6abb ldr r3, [r7, #40] @ 0x28
  95148. 8026678: 88db ldrh r3, [r3, #6]
  95149. 802667a: b29a uxth r2, r3
  95150. 802667c: 693b ldr r3, [r7, #16]
  95151. 802667e: 889b ldrh r3, [r3, #4]
  95152. 8026680: b29b uxth r3, r3
  95153. 8026682: 429a cmp r2, r3
  95154. 8026684: d001 beq.n 802668a <ip_reass_chain_frag_into_datagram_and_validate+0x176>
  95155. /* There is a fragment missing between the current
  95156. * and the previous fragment */
  95157. valid = 0;
  95158. 8026686: 2300 movs r3, #0
  95159. 8026688: 623b str r3, [r7, #32]
  95160. }
  95161. }
  95162. }
  95163. q = iprh_tmp->next_pbuf;
  95164. 802668a: 693b ldr r3, [r7, #16]
  95165. 802668c: 681b ldr r3, [r3, #0]
  95166. 802668e: 627b str r3, [r7, #36] @ 0x24
  95167. iprh_prev = iprh_tmp;
  95168. 8026690: 693b ldr r3, [r7, #16]
  95169. 8026692: 62bb str r3, [r7, #40] @ 0x28
  95170. for (q = ipr->p; q != NULL;) {
  95171. 8026694: 6a7b ldr r3, [r7, #36] @ 0x24
  95172. 8026696: 2b00 cmp r3, #0
  95173. 8026698: d193 bne.n 80265c2 <ip_reass_chain_frag_into_datagram_and_validate+0xae>
  95174. 802669a: e000 b.n 802669e <ip_reass_chain_frag_into_datagram_and_validate+0x18a>
  95175. break;
  95176. 802669c: bf00 nop
  95177. }
  95178. /* If q is NULL, then we made it to the end of the list. Determine what to do now */
  95179. if (q == NULL) {
  95180. 802669e: 6a7b ldr r3, [r7, #36] @ 0x24
  95181. 80266a0: 2b00 cmp r3, #0
  95182. 80266a2: d12d bne.n 8026700 <ip_reass_chain_frag_into_datagram_and_validate+0x1ec>
  95183. if (iprh_prev != NULL) {
  95184. 80266a4: 6abb ldr r3, [r7, #40] @ 0x28
  95185. 80266a6: 2b00 cmp r3, #0
  95186. 80266a8: d01c beq.n 80266e4 <ip_reass_chain_frag_into_datagram_and_validate+0x1d0>
  95187. /* this is (for now), the fragment with the highest offset:
  95188. * chain it to the last fragment */
  95189. #if IP_REASS_CHECK_OVERLAP
  95190. LWIP_ASSERT("check fragments don't overlap", iprh_prev->end <= iprh->start);
  95191. 80266aa: 6abb ldr r3, [r7, #40] @ 0x28
  95192. 80266ac: 88db ldrh r3, [r3, #6]
  95193. 80266ae: b29a uxth r2, r3
  95194. 80266b0: 6afb ldr r3, [r7, #44] @ 0x2c
  95195. 80266b2: 889b ldrh r3, [r3, #4]
  95196. 80266b4: b29b uxth r3, r3
  95197. 80266b6: 429a cmp r2, r3
  95198. 80266b8: d906 bls.n 80266c8 <ip_reass_chain_frag_into_datagram_and_validate+0x1b4>
  95199. 80266ba: 4b45 ldr r3, [pc, #276] @ (80267d0 <ip_reass_chain_frag_into_datagram_and_validate+0x2bc>)
  95200. 80266bc: f44f 72db mov.w r2, #438 @ 0x1b6
  95201. 80266c0: 4944 ldr r1, [pc, #272] @ (80267d4 <ip_reass_chain_frag_into_datagram_and_validate+0x2c0>)
  95202. 80266c2: 4845 ldr r0, [pc, #276] @ (80267d8 <ip_reass_chain_frag_into_datagram_and_validate+0x2c4>)
  95203. 80266c4: f004 f8d2 bl 802a86c <iprintf>
  95204. #endif /* IP_REASS_CHECK_OVERLAP */
  95205. iprh_prev->next_pbuf = new_p;
  95206. 80266c8: 6abb ldr r3, [r7, #40] @ 0x28
  95207. 80266ca: 68ba ldr r2, [r7, #8]
  95208. 80266cc: 601a str r2, [r3, #0]
  95209. if (iprh_prev->end != iprh->start) {
  95210. 80266ce: 6abb ldr r3, [r7, #40] @ 0x28
  95211. 80266d0: 88db ldrh r3, [r3, #6]
  95212. 80266d2: b29a uxth r2, r3
  95213. 80266d4: 6afb ldr r3, [r7, #44] @ 0x2c
  95214. 80266d6: 889b ldrh r3, [r3, #4]
  95215. 80266d8: b29b uxth r3, r3
  95216. 80266da: 429a cmp r2, r3
  95217. 80266dc: d010 beq.n 8026700 <ip_reass_chain_frag_into_datagram_and_validate+0x1ec>
  95218. valid = 0;
  95219. 80266de: 2300 movs r3, #0
  95220. 80266e0: 623b str r3, [r7, #32]
  95221. 80266e2: e00d b.n 8026700 <ip_reass_chain_frag_into_datagram_and_validate+0x1ec>
  95222. }
  95223. } else {
  95224. #if IP_REASS_CHECK_OVERLAP
  95225. LWIP_ASSERT("no previous fragment, this must be the first fragment!",
  95226. 80266e4: 68fb ldr r3, [r7, #12]
  95227. 80266e6: 685b ldr r3, [r3, #4]
  95228. 80266e8: 2b00 cmp r3, #0
  95229. 80266ea: d006 beq.n 80266fa <ip_reass_chain_frag_into_datagram_and_validate+0x1e6>
  95230. 80266ec: 4b38 ldr r3, [pc, #224] @ (80267d0 <ip_reass_chain_frag_into_datagram_and_validate+0x2bc>)
  95231. 80266ee: f44f 72df mov.w r2, #446 @ 0x1be
  95232. 80266f2: 493a ldr r1, [pc, #232] @ (80267dc <ip_reass_chain_frag_into_datagram_and_validate+0x2c8>)
  95233. 80266f4: 4838 ldr r0, [pc, #224] @ (80267d8 <ip_reass_chain_frag_into_datagram_and_validate+0x2c4>)
  95234. 80266f6: f004 f8b9 bl 802a86c <iprintf>
  95235. ipr->p == NULL);
  95236. #endif /* IP_REASS_CHECK_OVERLAP */
  95237. /* this is the first fragment we ever received for this ip datagram */
  95238. ipr->p = new_p;
  95239. 80266fa: 68fb ldr r3, [r7, #12]
  95240. 80266fc: 68ba ldr r2, [r7, #8]
  95241. 80266fe: 605a str r2, [r3, #4]
  95242. }
  95243. }
  95244. /* At this point, the validation part begins: */
  95245. /* If we already received the last fragment */
  95246. if (is_last || ((ipr->flags & IP_REASS_FLAG_LASTFRAG) != 0)) {
  95247. 8026700: 687b ldr r3, [r7, #4]
  95248. 8026702: 2b00 cmp r3, #0
  95249. 8026704: d105 bne.n 8026712 <ip_reass_chain_frag_into_datagram_and_validate+0x1fe>
  95250. 8026706: 68fb ldr r3, [r7, #12]
  95251. 8026708: 7f9b ldrb r3, [r3, #30]
  95252. 802670a: f003 0301 and.w r3, r3, #1
  95253. 802670e: 2b00 cmp r3, #0
  95254. 8026710: d059 beq.n 80267c6 <ip_reass_chain_frag_into_datagram_and_validate+0x2b2>
  95255. /* and had no holes so far */
  95256. if (valid) {
  95257. 8026712: 6a3b ldr r3, [r7, #32]
  95258. 8026714: 2b00 cmp r3, #0
  95259. 8026716: d04f beq.n 80267b8 <ip_reass_chain_frag_into_datagram_and_validate+0x2a4>
  95260. /* then check if the rest of the fragments is here */
  95261. /* Check if the queue starts with the first datagram */
  95262. if ((ipr->p == NULL) || (((struct ip_reass_helper *)ipr->p->payload)->start != 0)) {
  95263. 8026718: 68fb ldr r3, [r7, #12]
  95264. 802671a: 685b ldr r3, [r3, #4]
  95265. 802671c: 2b00 cmp r3, #0
  95266. 802671e: d006 beq.n 802672e <ip_reass_chain_frag_into_datagram_and_validate+0x21a>
  95267. 8026720: 68fb ldr r3, [r7, #12]
  95268. 8026722: 685b ldr r3, [r3, #4]
  95269. 8026724: 685b ldr r3, [r3, #4]
  95270. 8026726: 889b ldrh r3, [r3, #4]
  95271. 8026728: b29b uxth r3, r3
  95272. 802672a: 2b00 cmp r3, #0
  95273. 802672c: d002 beq.n 8026734 <ip_reass_chain_frag_into_datagram_and_validate+0x220>
  95274. valid = 0;
  95275. 802672e: 2300 movs r3, #0
  95276. 8026730: 623b str r3, [r7, #32]
  95277. 8026732: e041 b.n 80267b8 <ip_reass_chain_frag_into_datagram_and_validate+0x2a4>
  95278. } else {
  95279. /* and check that there are no holes after this datagram */
  95280. iprh_prev = iprh;
  95281. 8026734: 6afb ldr r3, [r7, #44] @ 0x2c
  95282. 8026736: 62bb str r3, [r7, #40] @ 0x28
  95283. q = iprh->next_pbuf;
  95284. 8026738: 6afb ldr r3, [r7, #44] @ 0x2c
  95285. 802673a: 681b ldr r3, [r3, #0]
  95286. 802673c: 627b str r3, [r7, #36] @ 0x24
  95287. while (q != NULL) {
  95288. 802673e: e012 b.n 8026766 <ip_reass_chain_frag_into_datagram_and_validate+0x252>
  95289. iprh = (struct ip_reass_helper *)q->payload;
  95290. 8026740: 6a7b ldr r3, [r7, #36] @ 0x24
  95291. 8026742: 685b ldr r3, [r3, #4]
  95292. 8026744: 62fb str r3, [r7, #44] @ 0x2c
  95293. if (iprh_prev->end != iprh->start) {
  95294. 8026746: 6abb ldr r3, [r7, #40] @ 0x28
  95295. 8026748: 88db ldrh r3, [r3, #6]
  95296. 802674a: b29a uxth r2, r3
  95297. 802674c: 6afb ldr r3, [r7, #44] @ 0x2c
  95298. 802674e: 889b ldrh r3, [r3, #4]
  95299. 8026750: b29b uxth r3, r3
  95300. 8026752: 429a cmp r2, r3
  95301. 8026754: d002 beq.n 802675c <ip_reass_chain_frag_into_datagram_and_validate+0x248>
  95302. valid = 0;
  95303. 8026756: 2300 movs r3, #0
  95304. 8026758: 623b str r3, [r7, #32]
  95305. break;
  95306. 802675a: e007 b.n 802676c <ip_reass_chain_frag_into_datagram_and_validate+0x258>
  95307. }
  95308. iprh_prev = iprh;
  95309. 802675c: 6afb ldr r3, [r7, #44] @ 0x2c
  95310. 802675e: 62bb str r3, [r7, #40] @ 0x28
  95311. q = iprh->next_pbuf;
  95312. 8026760: 6afb ldr r3, [r7, #44] @ 0x2c
  95313. 8026762: 681b ldr r3, [r3, #0]
  95314. 8026764: 627b str r3, [r7, #36] @ 0x24
  95315. while (q != NULL) {
  95316. 8026766: 6a7b ldr r3, [r7, #36] @ 0x24
  95317. 8026768: 2b00 cmp r3, #0
  95318. 802676a: d1e9 bne.n 8026740 <ip_reass_chain_frag_into_datagram_and_validate+0x22c>
  95319. }
  95320. /* if still valid, all fragments are received
  95321. * (because to the MF==0 already arrived */
  95322. if (valid) {
  95323. 802676c: 6a3b ldr r3, [r7, #32]
  95324. 802676e: 2b00 cmp r3, #0
  95325. 8026770: d022 beq.n 80267b8 <ip_reass_chain_frag_into_datagram_and_validate+0x2a4>
  95326. LWIP_ASSERT("sanity check", ipr->p != NULL);
  95327. 8026772: 68fb ldr r3, [r7, #12]
  95328. 8026774: 685b ldr r3, [r3, #4]
  95329. 8026776: 2b00 cmp r3, #0
  95330. 8026778: d106 bne.n 8026788 <ip_reass_chain_frag_into_datagram_and_validate+0x274>
  95331. 802677a: 4b15 ldr r3, [pc, #84] @ (80267d0 <ip_reass_chain_frag_into_datagram_and_validate+0x2bc>)
  95332. 802677c: f240 12df movw r2, #479 @ 0x1df
  95333. 8026780: 4917 ldr r1, [pc, #92] @ (80267e0 <ip_reass_chain_frag_into_datagram_and_validate+0x2cc>)
  95334. 8026782: 4815 ldr r0, [pc, #84] @ (80267d8 <ip_reass_chain_frag_into_datagram_and_validate+0x2c4>)
  95335. 8026784: f004 f872 bl 802a86c <iprintf>
  95336. LWIP_ASSERT("sanity check",
  95337. 8026788: 68fb ldr r3, [r7, #12]
  95338. 802678a: 685b ldr r3, [r3, #4]
  95339. 802678c: 685b ldr r3, [r3, #4]
  95340. 802678e: 6afa ldr r2, [r7, #44] @ 0x2c
  95341. 8026790: 429a cmp r2, r3
  95342. 8026792: d106 bne.n 80267a2 <ip_reass_chain_frag_into_datagram_and_validate+0x28e>
  95343. 8026794: 4b0e ldr r3, [pc, #56] @ (80267d0 <ip_reass_chain_frag_into_datagram_and_validate+0x2bc>)
  95344. 8026796: f44f 72f0 mov.w r2, #480 @ 0x1e0
  95345. 802679a: 4911 ldr r1, [pc, #68] @ (80267e0 <ip_reass_chain_frag_into_datagram_and_validate+0x2cc>)
  95346. 802679c: 480e ldr r0, [pc, #56] @ (80267d8 <ip_reass_chain_frag_into_datagram_and_validate+0x2c4>)
  95347. 802679e: f004 f865 bl 802a86c <iprintf>
  95348. ((struct ip_reass_helper *)ipr->p->payload) != iprh);
  95349. LWIP_ASSERT("validate_datagram:next_pbuf!=NULL",
  95350. 80267a2: 6afb ldr r3, [r7, #44] @ 0x2c
  95351. 80267a4: 681b ldr r3, [r3, #0]
  95352. 80267a6: 2b00 cmp r3, #0
  95353. 80267a8: d006 beq.n 80267b8 <ip_reass_chain_frag_into_datagram_and_validate+0x2a4>
  95354. 80267aa: 4b09 ldr r3, [pc, #36] @ (80267d0 <ip_reass_chain_frag_into_datagram_and_validate+0x2bc>)
  95355. 80267ac: f44f 72f1 mov.w r2, #482 @ 0x1e2
  95356. 80267b0: 490c ldr r1, [pc, #48] @ (80267e4 <ip_reass_chain_frag_into_datagram_and_validate+0x2d0>)
  95357. 80267b2: 4809 ldr r0, [pc, #36] @ (80267d8 <ip_reass_chain_frag_into_datagram_and_validate+0x2c4>)
  95358. 80267b4: f004 f85a bl 802a86c <iprintf>
  95359. }
  95360. }
  95361. /* If valid is 0 here, there are some fragments missing in the middle
  95362. * (since MF == 0 has already arrived). Such datagrams simply time out if
  95363. * no more fragments are received... */
  95364. return valid ? IP_REASS_VALIDATE_TELEGRAM_FINISHED : IP_REASS_VALIDATE_PBUF_QUEUED;
  95365. 80267b8: 6a3b ldr r3, [r7, #32]
  95366. 80267ba: 2b00 cmp r3, #0
  95367. 80267bc: bf14 ite ne
  95368. 80267be: 2301 movne r3, #1
  95369. 80267c0: 2300 moveq r3, #0
  95370. 80267c2: b2db uxtb r3, r3
  95371. 80267c4: e000 b.n 80267c8 <ip_reass_chain_frag_into_datagram_and_validate+0x2b4>
  95372. }
  95373. /* If we come here, not all fragments were received, yet! */
  95374. return IP_REASS_VALIDATE_PBUF_QUEUED; /* not yet valid! */
  95375. 80267c6: 2300 movs r3, #0
  95376. }
  95377. 80267c8: 4618 mov r0, r3
  95378. 80267ca: 3730 adds r7, #48 @ 0x30
  95379. 80267cc: 46bd mov sp, r7
  95380. 80267ce: bd80 pop {r7, pc}
  95381. 80267d0: 0803166c .word 0x0803166c
  95382. 80267d4: 08031750 .word 0x08031750
  95383. 80267d8: 080316b4 .word 0x080316b4
  95384. 80267dc: 08031770 .word 0x08031770
  95385. 80267e0: 080317a8 .word 0x080317a8
  95386. 80267e4: 080317b8 .word 0x080317b8
  95387. 080267e8 <ip4_reass>:
  95388. * @param p points to a pbuf chain of the fragment
  95389. * @return NULL if reassembly is incomplete, ? otherwise
  95390. */
  95391. struct pbuf *
  95392. ip4_reass(struct pbuf *p)
  95393. {
  95394. 80267e8: b580 push {r7, lr}
  95395. 80267ea: b08e sub sp, #56 @ 0x38
  95396. 80267ec: af00 add r7, sp, #0
  95397. 80267ee: 6078 str r0, [r7, #4]
  95398. int is_last;
  95399. IPFRAG_STATS_INC(ip_frag.recv);
  95400. MIB2_STATS_INC(mib2.ipreasmreqds);
  95401. fraghdr = (struct ip_hdr *)p->payload;
  95402. 80267f0: 687b ldr r3, [r7, #4]
  95403. 80267f2: 685b ldr r3, [r3, #4]
  95404. 80267f4: 62bb str r3, [r7, #40] @ 0x28
  95405. if (IPH_HL_BYTES(fraghdr) != IP_HLEN) {
  95406. 80267f6: 6abb ldr r3, [r7, #40] @ 0x28
  95407. 80267f8: 781b ldrb r3, [r3, #0]
  95408. 80267fa: f003 030f and.w r3, r3, #15
  95409. 80267fe: b2db uxtb r3, r3
  95410. 8026800: 009b lsls r3, r3, #2
  95411. 8026802: b2db uxtb r3, r3
  95412. 8026804: 2b14 cmp r3, #20
  95413. 8026806: f040 8171 bne.w 8026aec <ip4_reass+0x304>
  95414. LWIP_DEBUGF(IP_REASS_DEBUG, ("ip4_reass: IP options currently not supported!\n"));
  95415. IPFRAG_STATS_INC(ip_frag.err);
  95416. goto nullreturn;
  95417. }
  95418. offset = IPH_OFFSET_BYTES(fraghdr);
  95419. 802680a: 6abb ldr r3, [r7, #40] @ 0x28
  95420. 802680c: 88db ldrh r3, [r3, #6]
  95421. 802680e: b29b uxth r3, r3
  95422. 8026810: 4618 mov r0, r3
  95423. 8026812: f7f3 f8d1 bl 80199b8 <lwip_htons>
  95424. 8026816: 4603 mov r3, r0
  95425. 8026818: f3c3 030c ubfx r3, r3, #0, #13
  95426. 802681c: b29b uxth r3, r3
  95427. 802681e: 00db lsls r3, r3, #3
  95428. 8026820: 84fb strh r3, [r7, #38] @ 0x26
  95429. len = lwip_ntohs(IPH_LEN(fraghdr));
  95430. 8026822: 6abb ldr r3, [r7, #40] @ 0x28
  95431. 8026824: 885b ldrh r3, [r3, #2]
  95432. 8026826: b29b uxth r3, r3
  95433. 8026828: 4618 mov r0, r3
  95434. 802682a: f7f3 f8c5 bl 80199b8 <lwip_htons>
  95435. 802682e: 4603 mov r3, r0
  95436. 8026830: 84bb strh r3, [r7, #36] @ 0x24
  95437. hlen = IPH_HL_BYTES(fraghdr);
  95438. 8026832: 6abb ldr r3, [r7, #40] @ 0x28
  95439. 8026834: 781b ldrb r3, [r3, #0]
  95440. 8026836: f003 030f and.w r3, r3, #15
  95441. 802683a: b2db uxtb r3, r3
  95442. 802683c: 009b lsls r3, r3, #2
  95443. 802683e: f887 3023 strb.w r3, [r7, #35] @ 0x23
  95444. if (hlen > len) {
  95445. 8026842: f897 3023 ldrb.w r3, [r7, #35] @ 0x23
  95446. 8026846: b29b uxth r3, r3
  95447. 8026848: 8cba ldrh r2, [r7, #36] @ 0x24
  95448. 802684a: 429a cmp r2, r3
  95449. 802684c: f0c0 8150 bcc.w 8026af0 <ip4_reass+0x308>
  95450. /* invalid datagram */
  95451. goto nullreturn;
  95452. }
  95453. len = (u16_t)(len - hlen);
  95454. 8026850: f897 3023 ldrb.w r3, [r7, #35] @ 0x23
  95455. 8026854: b29b uxth r3, r3
  95456. 8026856: 8cba ldrh r2, [r7, #36] @ 0x24
  95457. 8026858: 1ad3 subs r3, r2, r3
  95458. 802685a: 84bb strh r3, [r7, #36] @ 0x24
  95459. /* Check if we are allowed to enqueue more datagrams. */
  95460. clen = pbuf_clen(p);
  95461. 802685c: 6878 ldr r0, [r7, #4]
  95462. 802685e: f7f4 fe1b bl 801b498 <pbuf_clen>
  95463. 8026862: 4603 mov r3, r0
  95464. 8026864: 843b strh r3, [r7, #32]
  95465. if ((ip_reass_pbufcount + clen) > IP_REASS_MAX_PBUFS) {
  95466. 8026866: 4b8c ldr r3, [pc, #560] @ (8026a98 <ip4_reass+0x2b0>)
  95467. 8026868: 881b ldrh r3, [r3, #0]
  95468. 802686a: 461a mov r2, r3
  95469. 802686c: 8c3b ldrh r3, [r7, #32]
  95470. 802686e: 4413 add r3, r2
  95471. 8026870: 2b0a cmp r3, #10
  95472. 8026872: dd10 ble.n 8026896 <ip4_reass+0xae>
  95473. #if IP_REASS_FREE_OLDEST
  95474. if (!ip_reass_remove_oldest_datagram(fraghdr, clen) ||
  95475. 8026874: 8c3b ldrh r3, [r7, #32]
  95476. 8026876: 4619 mov r1, r3
  95477. 8026878: 6ab8 ldr r0, [r7, #40] @ 0x28
  95478. 802687a: f7ff fd81 bl 8026380 <ip_reass_remove_oldest_datagram>
  95479. 802687e: 4603 mov r3, r0
  95480. 8026880: 2b00 cmp r3, #0
  95481. 8026882: f000 8137 beq.w 8026af4 <ip4_reass+0x30c>
  95482. ((ip_reass_pbufcount + clen) > IP_REASS_MAX_PBUFS))
  95483. 8026886: 4b84 ldr r3, [pc, #528] @ (8026a98 <ip4_reass+0x2b0>)
  95484. 8026888: 881b ldrh r3, [r3, #0]
  95485. 802688a: 461a mov r2, r3
  95486. 802688c: 8c3b ldrh r3, [r7, #32]
  95487. 802688e: 4413 add r3, r2
  95488. if (!ip_reass_remove_oldest_datagram(fraghdr, clen) ||
  95489. 8026890: 2b0a cmp r3, #10
  95490. 8026892: f300 812f bgt.w 8026af4 <ip4_reass+0x30c>
  95491. }
  95492. }
  95493. /* Look for the datagram the fragment belongs to in the current datagram queue,
  95494. * remembering the previous in the queue for later dequeueing. */
  95495. for (ipr = reassdatagrams; ipr != NULL; ipr = ipr->next) {
  95496. 8026896: 4b81 ldr r3, [pc, #516] @ (8026a9c <ip4_reass+0x2b4>)
  95497. 8026898: 681b ldr r3, [r3, #0]
  95498. 802689a: 633b str r3, [r7, #48] @ 0x30
  95499. 802689c: e015 b.n 80268ca <ip4_reass+0xe2>
  95500. /* Check if the incoming fragment matches the one currently present
  95501. in the reassembly buffer. If so, we proceed with copying the
  95502. fragment into the buffer. */
  95503. if (IP_ADDRESSES_AND_ID_MATCH(&ipr->iphdr, fraghdr)) {
  95504. 802689e: 6b3b ldr r3, [r7, #48] @ 0x30
  95505. 80268a0: 695a ldr r2, [r3, #20]
  95506. 80268a2: 6abb ldr r3, [r7, #40] @ 0x28
  95507. 80268a4: 68db ldr r3, [r3, #12]
  95508. 80268a6: 429a cmp r2, r3
  95509. 80268a8: d10c bne.n 80268c4 <ip4_reass+0xdc>
  95510. 80268aa: 6b3b ldr r3, [r7, #48] @ 0x30
  95511. 80268ac: 699a ldr r2, [r3, #24]
  95512. 80268ae: 6abb ldr r3, [r7, #40] @ 0x28
  95513. 80268b0: 691b ldr r3, [r3, #16]
  95514. 80268b2: 429a cmp r2, r3
  95515. 80268b4: d106 bne.n 80268c4 <ip4_reass+0xdc>
  95516. 80268b6: 6b3b ldr r3, [r7, #48] @ 0x30
  95517. 80268b8: 899a ldrh r2, [r3, #12]
  95518. 80268ba: 6abb ldr r3, [r7, #40] @ 0x28
  95519. 80268bc: 889b ldrh r3, [r3, #4]
  95520. 80268be: b29b uxth r3, r3
  95521. 80268c0: 429a cmp r2, r3
  95522. 80268c2: d006 beq.n 80268d2 <ip4_reass+0xea>
  95523. for (ipr = reassdatagrams; ipr != NULL; ipr = ipr->next) {
  95524. 80268c4: 6b3b ldr r3, [r7, #48] @ 0x30
  95525. 80268c6: 681b ldr r3, [r3, #0]
  95526. 80268c8: 633b str r3, [r7, #48] @ 0x30
  95527. 80268ca: 6b3b ldr r3, [r7, #48] @ 0x30
  95528. 80268cc: 2b00 cmp r3, #0
  95529. 80268ce: d1e6 bne.n 802689e <ip4_reass+0xb6>
  95530. 80268d0: e000 b.n 80268d4 <ip4_reass+0xec>
  95531. LWIP_DEBUGF(IP_REASS_DEBUG, ("ip4_reass: matching previous fragment ID=%"X16_F"\n",
  95532. lwip_ntohs(IPH_ID(fraghdr))));
  95533. IPFRAG_STATS_INC(ip_frag.cachehit);
  95534. break;
  95535. 80268d2: bf00 nop
  95536. }
  95537. }
  95538. if (ipr == NULL) {
  95539. 80268d4: 6b3b ldr r3, [r7, #48] @ 0x30
  95540. 80268d6: 2b00 cmp r3, #0
  95541. 80268d8: d109 bne.n 80268ee <ip4_reass+0x106>
  95542. /* Enqueue a new datagram into the datagram queue */
  95543. ipr = ip_reass_enqueue_new_datagram(fraghdr, clen);
  95544. 80268da: 8c3b ldrh r3, [r7, #32]
  95545. 80268dc: 4619 mov r1, r3
  95546. 80268de: 6ab8 ldr r0, [r7, #40] @ 0x28
  95547. 80268e0: f7ff fdb0 bl 8026444 <ip_reass_enqueue_new_datagram>
  95548. 80268e4: 6338 str r0, [r7, #48] @ 0x30
  95549. /* Bail if unable to enqueue */
  95550. if (ipr == NULL) {
  95551. 80268e6: 6b3b ldr r3, [r7, #48] @ 0x30
  95552. 80268e8: 2b00 cmp r3, #0
  95553. 80268ea: d11c bne.n 8026926 <ip4_reass+0x13e>
  95554. goto nullreturn;
  95555. 80268ec: e105 b.n 8026afa <ip4_reass+0x312>
  95556. }
  95557. } else {
  95558. if (((lwip_ntohs(IPH_OFFSET(fraghdr)) & IP_OFFMASK) == 0) &&
  95559. 80268ee: 6abb ldr r3, [r7, #40] @ 0x28
  95560. 80268f0: 88db ldrh r3, [r3, #6]
  95561. 80268f2: b29b uxth r3, r3
  95562. 80268f4: 4618 mov r0, r3
  95563. 80268f6: f7f3 f85f bl 80199b8 <lwip_htons>
  95564. 80268fa: 4603 mov r3, r0
  95565. 80268fc: f3c3 030c ubfx r3, r3, #0, #13
  95566. 8026900: 2b00 cmp r3, #0
  95567. 8026902: d110 bne.n 8026926 <ip4_reass+0x13e>
  95568. ((lwip_ntohs(IPH_OFFSET(&ipr->iphdr)) & IP_OFFMASK) != 0)) {
  95569. 8026904: 6b3b ldr r3, [r7, #48] @ 0x30
  95570. 8026906: 89db ldrh r3, [r3, #14]
  95571. 8026908: 4618 mov r0, r3
  95572. 802690a: f7f3 f855 bl 80199b8 <lwip_htons>
  95573. 802690e: 4603 mov r3, r0
  95574. 8026910: f3c3 030c ubfx r3, r3, #0, #13
  95575. if (((lwip_ntohs(IPH_OFFSET(fraghdr)) & IP_OFFMASK) == 0) &&
  95576. 8026914: 2b00 cmp r3, #0
  95577. 8026916: d006 beq.n 8026926 <ip4_reass+0x13e>
  95578. /* ipr->iphdr is not the header from the first fragment, but fraghdr is
  95579. * -> copy fraghdr into ipr->iphdr since we want to have the header
  95580. * of the first fragment (for ICMP time exceeded and later, for copying
  95581. * all options, if supported)*/
  95582. SMEMCPY(&ipr->iphdr, fraghdr, IP_HLEN);
  95583. 8026918: 6b3b ldr r3, [r7, #48] @ 0x30
  95584. 802691a: 3308 adds r3, #8
  95585. 802691c: 2214 movs r2, #20
  95586. 802691e: 6ab9 ldr r1, [r7, #40] @ 0x28
  95587. 8026920: 4618 mov r0, r3
  95588. 8026922: f004 fa2c bl 802ad7e <memcpy>
  95589. /* At this point, we have either created a new entry or pointing
  95590. * to an existing one */
  95591. /* check for 'no more fragments', and update queue entry*/
  95592. is_last = (IPH_OFFSET(fraghdr) & PP_NTOHS(IP_MF)) == 0;
  95593. 8026926: 6abb ldr r3, [r7, #40] @ 0x28
  95594. 8026928: 88db ldrh r3, [r3, #6]
  95595. 802692a: b29b uxth r3, r3
  95596. 802692c: f003 0320 and.w r3, r3, #32
  95597. 8026930: 2b00 cmp r3, #0
  95598. 8026932: bf0c ite eq
  95599. 8026934: 2301 moveq r3, #1
  95600. 8026936: 2300 movne r3, #0
  95601. 8026938: b2db uxtb r3, r3
  95602. 802693a: 61fb str r3, [r7, #28]
  95603. if (is_last) {
  95604. 802693c: 69fb ldr r3, [r7, #28]
  95605. 802693e: 2b00 cmp r3, #0
  95606. 8026940: d00e beq.n 8026960 <ip4_reass+0x178>
  95607. u16_t datagram_len = (u16_t)(offset + len);
  95608. 8026942: 8cfa ldrh r2, [r7, #38] @ 0x26
  95609. 8026944: 8cbb ldrh r3, [r7, #36] @ 0x24
  95610. 8026946: 4413 add r3, r2
  95611. 8026948: 837b strh r3, [r7, #26]
  95612. if ((datagram_len < offset) || (datagram_len > (0xFFFF - IP_HLEN))) {
  95613. 802694a: 8b7a ldrh r2, [r7, #26]
  95614. 802694c: 8cfb ldrh r3, [r7, #38] @ 0x26
  95615. 802694e: 429a cmp r2, r3
  95616. 8026950: f0c0 80a0 bcc.w 8026a94 <ip4_reass+0x2ac>
  95617. 8026954: 8b7b ldrh r3, [r7, #26]
  95618. 8026956: f64f 72eb movw r2, #65515 @ 0xffeb
  95619. 802695a: 4293 cmp r3, r2
  95620. 802695c: f200 809a bhi.w 8026a94 <ip4_reass+0x2ac>
  95621. goto nullreturn_ipr;
  95622. }
  95623. }
  95624. /* find the right place to insert this pbuf */
  95625. /* @todo: trim pbufs if fragments are overlapping */
  95626. valid = ip_reass_chain_frag_into_datagram_and_validate(ipr, p, is_last);
  95627. 8026960: 69fa ldr r2, [r7, #28]
  95628. 8026962: 6879 ldr r1, [r7, #4]
  95629. 8026964: 6b38 ldr r0, [r7, #48] @ 0x30
  95630. 8026966: f7ff fdd5 bl 8026514 <ip_reass_chain_frag_into_datagram_and_validate>
  95631. 802696a: 6178 str r0, [r7, #20]
  95632. if (valid == IP_REASS_VALIDATE_PBUF_DROPPED) {
  95633. 802696c: 697b ldr r3, [r7, #20]
  95634. 802696e: f1b3 3fff cmp.w r3, #4294967295 @ 0xffffffff
  95635. 8026972: f000 809b beq.w 8026aac <ip4_reass+0x2c4>
  95636. /* if we come here, the pbuf has been enqueued */
  95637. /* Track the current number of pbufs current 'in-flight', in order to limit
  95638. the number of fragments that may be enqueued at any one time
  95639. (overflow checked by testing against IP_REASS_MAX_PBUFS) */
  95640. ip_reass_pbufcount = (u16_t)(ip_reass_pbufcount + clen);
  95641. 8026976: 4b48 ldr r3, [pc, #288] @ (8026a98 <ip4_reass+0x2b0>)
  95642. 8026978: 881a ldrh r2, [r3, #0]
  95643. 802697a: 8c3b ldrh r3, [r7, #32]
  95644. 802697c: 4413 add r3, r2
  95645. 802697e: b29a uxth r2, r3
  95646. 8026980: 4b45 ldr r3, [pc, #276] @ (8026a98 <ip4_reass+0x2b0>)
  95647. 8026982: 801a strh r2, [r3, #0]
  95648. if (is_last) {
  95649. 8026984: 69fb ldr r3, [r7, #28]
  95650. 8026986: 2b00 cmp r3, #0
  95651. 8026988: d00d beq.n 80269a6 <ip4_reass+0x1be>
  95652. u16_t datagram_len = (u16_t)(offset + len);
  95653. 802698a: 8cfa ldrh r2, [r7, #38] @ 0x26
  95654. 802698c: 8cbb ldrh r3, [r7, #36] @ 0x24
  95655. 802698e: 4413 add r3, r2
  95656. 8026990: 827b strh r3, [r7, #18]
  95657. ipr->datagram_len = datagram_len;
  95658. 8026992: 6b3b ldr r3, [r7, #48] @ 0x30
  95659. 8026994: 8a7a ldrh r2, [r7, #18]
  95660. 8026996: 839a strh r2, [r3, #28]
  95661. ipr->flags |= IP_REASS_FLAG_LASTFRAG;
  95662. 8026998: 6b3b ldr r3, [r7, #48] @ 0x30
  95663. 802699a: 7f9b ldrb r3, [r3, #30]
  95664. 802699c: f043 0301 orr.w r3, r3, #1
  95665. 80269a0: b2da uxtb r2, r3
  95666. 80269a2: 6b3b ldr r3, [r7, #48] @ 0x30
  95667. 80269a4: 779a strb r2, [r3, #30]
  95668. LWIP_DEBUGF(IP_REASS_DEBUG,
  95669. ("ip4_reass: last fragment seen, total len %"S16_F"\n",
  95670. ipr->datagram_len));
  95671. }
  95672. if (valid == IP_REASS_VALIDATE_TELEGRAM_FINISHED) {
  95673. 80269a6: 697b ldr r3, [r7, #20]
  95674. 80269a8: 2b01 cmp r3, #1
  95675. 80269aa: d171 bne.n 8026a90 <ip4_reass+0x2a8>
  95676. struct ip_reassdata *ipr_prev;
  95677. /* the totally last fragment (flag more fragments = 0) was received at least
  95678. * once AND all fragments are received */
  95679. u16_t datagram_len = (u16_t)(ipr->datagram_len + IP_HLEN);
  95680. 80269ac: 6b3b ldr r3, [r7, #48] @ 0x30
  95681. 80269ae: 8b9b ldrh r3, [r3, #28]
  95682. 80269b0: 3314 adds r3, #20
  95683. 80269b2: 823b strh r3, [r7, #16]
  95684. /* save the second pbuf before copying the header over the pointer */
  95685. r = ((struct ip_reass_helper *)ipr->p->payload)->next_pbuf;
  95686. 80269b4: 6b3b ldr r3, [r7, #48] @ 0x30
  95687. 80269b6: 685b ldr r3, [r3, #4]
  95688. 80269b8: 685b ldr r3, [r3, #4]
  95689. 80269ba: 681b ldr r3, [r3, #0]
  95690. 80269bc: 62fb str r3, [r7, #44] @ 0x2c
  95691. /* copy the original ip header back to the first pbuf */
  95692. fraghdr = (struct ip_hdr *)(ipr->p->payload);
  95693. 80269be: 6b3b ldr r3, [r7, #48] @ 0x30
  95694. 80269c0: 685b ldr r3, [r3, #4]
  95695. 80269c2: 685b ldr r3, [r3, #4]
  95696. 80269c4: 62bb str r3, [r7, #40] @ 0x28
  95697. SMEMCPY(fraghdr, &ipr->iphdr, IP_HLEN);
  95698. 80269c6: 6b3b ldr r3, [r7, #48] @ 0x30
  95699. 80269c8: 3308 adds r3, #8
  95700. 80269ca: 2214 movs r2, #20
  95701. 80269cc: 4619 mov r1, r3
  95702. 80269ce: 6ab8 ldr r0, [r7, #40] @ 0x28
  95703. 80269d0: f004 f9d5 bl 802ad7e <memcpy>
  95704. IPH_LEN_SET(fraghdr, lwip_htons(datagram_len));
  95705. 80269d4: 8a3b ldrh r3, [r7, #16]
  95706. 80269d6: 4618 mov r0, r3
  95707. 80269d8: f7f2 ffee bl 80199b8 <lwip_htons>
  95708. 80269dc: 4603 mov r3, r0
  95709. 80269de: 461a mov r2, r3
  95710. 80269e0: 6abb ldr r3, [r7, #40] @ 0x28
  95711. 80269e2: 805a strh r2, [r3, #2]
  95712. IPH_OFFSET_SET(fraghdr, 0);
  95713. 80269e4: 6abb ldr r3, [r7, #40] @ 0x28
  95714. 80269e6: 2200 movs r2, #0
  95715. 80269e8: 719a strb r2, [r3, #6]
  95716. 80269ea: 2200 movs r2, #0
  95717. 80269ec: 71da strb r2, [r3, #7]
  95718. IPH_CHKSUM_SET(fraghdr, 0);
  95719. 80269ee: 6abb ldr r3, [r7, #40] @ 0x28
  95720. 80269f0: 2200 movs r2, #0
  95721. 80269f2: 729a strb r2, [r3, #10]
  95722. 80269f4: 2200 movs r2, #0
  95723. 80269f6: 72da strb r2, [r3, #11]
  95724. IF__NETIF_CHECKSUM_ENABLED(ip_current_input_netif(), NETIF_CHECKSUM_GEN_IP) {
  95725. IPH_CHKSUM_SET(fraghdr, inet_chksum(fraghdr, IP_HLEN));
  95726. }
  95727. #endif /* CHECKSUM_GEN_IP */
  95728. p = ipr->p;
  95729. 80269f8: 6b3b ldr r3, [r7, #48] @ 0x30
  95730. 80269fa: 685b ldr r3, [r3, #4]
  95731. 80269fc: 607b str r3, [r7, #4]
  95732. /* chain together the pbufs contained within the reass_data list. */
  95733. while (r != NULL) {
  95734. 80269fe: e00d b.n 8026a1c <ip4_reass+0x234>
  95735. iprh = (struct ip_reass_helper *)r->payload;
  95736. 8026a00: 6afb ldr r3, [r7, #44] @ 0x2c
  95737. 8026a02: 685b ldr r3, [r3, #4]
  95738. 8026a04: 60fb str r3, [r7, #12]
  95739. /* hide the ip header for every succeeding fragment */
  95740. pbuf_remove_header(r, IP_HLEN);
  95741. 8026a06: 2114 movs r1, #20
  95742. 8026a08: 6af8 ldr r0, [r7, #44] @ 0x2c
  95743. 8026a0a: f7f4 fbff bl 801b20c <pbuf_remove_header>
  95744. pbuf_cat(p, r);
  95745. 8026a0e: 6af9 ldr r1, [r7, #44] @ 0x2c
  95746. 8026a10: 6878 ldr r0, [r7, #4]
  95747. 8026a12: f7f4 fd81 bl 801b518 <pbuf_cat>
  95748. r = iprh->next_pbuf;
  95749. 8026a16: 68fb ldr r3, [r7, #12]
  95750. 8026a18: 681b ldr r3, [r3, #0]
  95751. 8026a1a: 62fb str r3, [r7, #44] @ 0x2c
  95752. while (r != NULL) {
  95753. 8026a1c: 6afb ldr r3, [r7, #44] @ 0x2c
  95754. 8026a1e: 2b00 cmp r3, #0
  95755. 8026a20: d1ee bne.n 8026a00 <ip4_reass+0x218>
  95756. }
  95757. /* find the previous entry in the linked list */
  95758. if (ipr == reassdatagrams) {
  95759. 8026a22: 4b1e ldr r3, [pc, #120] @ (8026a9c <ip4_reass+0x2b4>)
  95760. 8026a24: 681b ldr r3, [r3, #0]
  95761. 8026a26: 6b3a ldr r2, [r7, #48] @ 0x30
  95762. 8026a28: 429a cmp r2, r3
  95763. 8026a2a: d102 bne.n 8026a32 <ip4_reass+0x24a>
  95764. ipr_prev = NULL;
  95765. 8026a2c: 2300 movs r3, #0
  95766. 8026a2e: 637b str r3, [r7, #52] @ 0x34
  95767. 8026a30: e010 b.n 8026a54 <ip4_reass+0x26c>
  95768. } else {
  95769. for (ipr_prev = reassdatagrams; ipr_prev != NULL; ipr_prev = ipr_prev->next) {
  95770. 8026a32: 4b1a ldr r3, [pc, #104] @ (8026a9c <ip4_reass+0x2b4>)
  95771. 8026a34: 681b ldr r3, [r3, #0]
  95772. 8026a36: 637b str r3, [r7, #52] @ 0x34
  95773. 8026a38: e007 b.n 8026a4a <ip4_reass+0x262>
  95774. if (ipr_prev->next == ipr) {
  95775. 8026a3a: 6b7b ldr r3, [r7, #52] @ 0x34
  95776. 8026a3c: 681b ldr r3, [r3, #0]
  95777. 8026a3e: 6b3a ldr r2, [r7, #48] @ 0x30
  95778. 8026a40: 429a cmp r2, r3
  95779. 8026a42: d006 beq.n 8026a52 <ip4_reass+0x26a>
  95780. for (ipr_prev = reassdatagrams; ipr_prev != NULL; ipr_prev = ipr_prev->next) {
  95781. 8026a44: 6b7b ldr r3, [r7, #52] @ 0x34
  95782. 8026a46: 681b ldr r3, [r3, #0]
  95783. 8026a48: 637b str r3, [r7, #52] @ 0x34
  95784. 8026a4a: 6b7b ldr r3, [r7, #52] @ 0x34
  95785. 8026a4c: 2b00 cmp r3, #0
  95786. 8026a4e: d1f4 bne.n 8026a3a <ip4_reass+0x252>
  95787. 8026a50: e000 b.n 8026a54 <ip4_reass+0x26c>
  95788. break;
  95789. 8026a52: bf00 nop
  95790. }
  95791. }
  95792. }
  95793. /* release the sources allocate for the fragment queue entry */
  95794. ip_reass_dequeue_datagram(ipr, ipr_prev);
  95795. 8026a54: 6b79 ldr r1, [r7, #52] @ 0x34
  95796. 8026a56: 6b38 ldr r0, [r7, #48] @ 0x30
  95797. 8026a58: f7ff fd2e bl 80264b8 <ip_reass_dequeue_datagram>
  95798. /* and adjust the number of pbufs currently queued for reassembly. */
  95799. clen = pbuf_clen(p);
  95800. 8026a5c: 6878 ldr r0, [r7, #4]
  95801. 8026a5e: f7f4 fd1b bl 801b498 <pbuf_clen>
  95802. 8026a62: 4603 mov r3, r0
  95803. 8026a64: 843b strh r3, [r7, #32]
  95804. LWIP_ASSERT("ip_reass_pbufcount >= clen", ip_reass_pbufcount >= clen);
  95805. 8026a66: 4b0c ldr r3, [pc, #48] @ (8026a98 <ip4_reass+0x2b0>)
  95806. 8026a68: 881b ldrh r3, [r3, #0]
  95807. 8026a6a: 8c3a ldrh r2, [r7, #32]
  95808. 8026a6c: 429a cmp r2, r3
  95809. 8026a6e: d906 bls.n 8026a7e <ip4_reass+0x296>
  95810. 8026a70: 4b0b ldr r3, [pc, #44] @ (8026aa0 <ip4_reass+0x2b8>)
  95811. 8026a72: f240 229b movw r2, #667 @ 0x29b
  95812. 8026a76: 490b ldr r1, [pc, #44] @ (8026aa4 <ip4_reass+0x2bc>)
  95813. 8026a78: 480b ldr r0, [pc, #44] @ (8026aa8 <ip4_reass+0x2c0>)
  95814. 8026a7a: f003 fef7 bl 802a86c <iprintf>
  95815. ip_reass_pbufcount = (u16_t)(ip_reass_pbufcount - clen);
  95816. 8026a7e: 4b06 ldr r3, [pc, #24] @ (8026a98 <ip4_reass+0x2b0>)
  95817. 8026a80: 881a ldrh r2, [r3, #0]
  95818. 8026a82: 8c3b ldrh r3, [r7, #32]
  95819. 8026a84: 1ad3 subs r3, r2, r3
  95820. 8026a86: b29a uxth r2, r3
  95821. 8026a88: 4b03 ldr r3, [pc, #12] @ (8026a98 <ip4_reass+0x2b0>)
  95822. 8026a8a: 801a strh r2, [r3, #0]
  95823. MIB2_STATS_INC(mib2.ipreasmoks);
  95824. /* Return the pbuf chain */
  95825. return p;
  95826. 8026a8c: 687b ldr r3, [r7, #4]
  95827. 8026a8e: e038 b.n 8026b02 <ip4_reass+0x31a>
  95828. }
  95829. /* the datagram is not (yet?) reassembled completely */
  95830. LWIP_DEBUGF(IP_REASS_DEBUG, ("ip_reass_pbufcount: %d out\n", ip_reass_pbufcount));
  95831. return NULL;
  95832. 8026a90: 2300 movs r3, #0
  95833. 8026a92: e036 b.n 8026b02 <ip4_reass+0x31a>
  95834. goto nullreturn_ipr;
  95835. 8026a94: bf00 nop
  95836. 8026a96: e00a b.n 8026aae <ip4_reass+0x2c6>
  95837. 8026a98: 2402b108 .word 0x2402b108
  95838. 8026a9c: 2402b104 .word 0x2402b104
  95839. 8026aa0: 0803166c .word 0x0803166c
  95840. 8026aa4: 080317dc .word 0x080317dc
  95841. 8026aa8: 080316b4 .word 0x080316b4
  95842. goto nullreturn_ipr;
  95843. 8026aac: bf00 nop
  95844. nullreturn_ipr:
  95845. LWIP_ASSERT("ipr != NULL", ipr != NULL);
  95846. 8026aae: 6b3b ldr r3, [r7, #48] @ 0x30
  95847. 8026ab0: 2b00 cmp r3, #0
  95848. 8026ab2: d106 bne.n 8026ac2 <ip4_reass+0x2da>
  95849. 8026ab4: 4b15 ldr r3, [pc, #84] @ (8026b0c <ip4_reass+0x324>)
  95850. 8026ab6: f44f 722a mov.w r2, #680 @ 0x2a8
  95851. 8026aba: 4915 ldr r1, [pc, #84] @ (8026b10 <ip4_reass+0x328>)
  95852. 8026abc: 4815 ldr r0, [pc, #84] @ (8026b14 <ip4_reass+0x32c>)
  95853. 8026abe: f003 fed5 bl 802a86c <iprintf>
  95854. if (ipr->p == NULL) {
  95855. 8026ac2: 6b3b ldr r3, [r7, #48] @ 0x30
  95856. 8026ac4: 685b ldr r3, [r3, #4]
  95857. 8026ac6: 2b00 cmp r3, #0
  95858. 8026ac8: d116 bne.n 8026af8 <ip4_reass+0x310>
  95859. /* dropped pbuf after creating a new datagram entry: remove the entry, too */
  95860. LWIP_ASSERT("not firstalthough just enqueued", ipr == reassdatagrams);
  95861. 8026aca: 4b13 ldr r3, [pc, #76] @ (8026b18 <ip4_reass+0x330>)
  95862. 8026acc: 681b ldr r3, [r3, #0]
  95863. 8026ace: 6b3a ldr r2, [r7, #48] @ 0x30
  95864. 8026ad0: 429a cmp r2, r3
  95865. 8026ad2: d006 beq.n 8026ae2 <ip4_reass+0x2fa>
  95866. 8026ad4: 4b0d ldr r3, [pc, #52] @ (8026b0c <ip4_reass+0x324>)
  95867. 8026ad6: f240 22ab movw r2, #683 @ 0x2ab
  95868. 8026ada: 4910 ldr r1, [pc, #64] @ (8026b1c <ip4_reass+0x334>)
  95869. 8026adc: 480d ldr r0, [pc, #52] @ (8026b14 <ip4_reass+0x32c>)
  95870. 8026ade: f003 fec5 bl 802a86c <iprintf>
  95871. ip_reass_dequeue_datagram(ipr, NULL);
  95872. 8026ae2: 2100 movs r1, #0
  95873. 8026ae4: 6b38 ldr r0, [r7, #48] @ 0x30
  95874. 8026ae6: f7ff fce7 bl 80264b8 <ip_reass_dequeue_datagram>
  95875. 8026aea: e006 b.n 8026afa <ip4_reass+0x312>
  95876. goto nullreturn;
  95877. 8026aec: bf00 nop
  95878. 8026aee: e004 b.n 8026afa <ip4_reass+0x312>
  95879. goto nullreturn;
  95880. 8026af0: bf00 nop
  95881. 8026af2: e002 b.n 8026afa <ip4_reass+0x312>
  95882. goto nullreturn;
  95883. 8026af4: bf00 nop
  95884. 8026af6: e000 b.n 8026afa <ip4_reass+0x312>
  95885. }
  95886. nullreturn:
  95887. 8026af8: bf00 nop
  95888. LWIP_DEBUGF(IP_REASS_DEBUG, ("ip4_reass: nullreturn\n"));
  95889. IPFRAG_STATS_INC(ip_frag.drop);
  95890. pbuf_free(p);
  95891. 8026afa: 6878 ldr r0, [r7, #4]
  95892. 8026afc: f7f4 fc3e bl 801b37c <pbuf_free>
  95893. return NULL;
  95894. 8026b00: 2300 movs r3, #0
  95895. }
  95896. 8026b02: 4618 mov r0, r3
  95897. 8026b04: 3738 adds r7, #56 @ 0x38
  95898. 8026b06: 46bd mov sp, r7
  95899. 8026b08: bd80 pop {r7, pc}
  95900. 8026b0a: bf00 nop
  95901. 8026b0c: 0803166c .word 0x0803166c
  95902. 8026b10: 080317f8 .word 0x080317f8
  95903. 8026b14: 080316b4 .word 0x080316b4
  95904. 8026b18: 2402b104 .word 0x2402b104
  95905. 8026b1c: 08031804 .word 0x08031804
  95906. 08026b20 <ip_frag_alloc_pbuf_custom_ref>:
  95907. #if IP_FRAG
  95908. #if !LWIP_NETIF_TX_SINGLE_PBUF
  95909. /** Allocate a new struct pbuf_custom_ref */
  95910. static struct pbuf_custom_ref *
  95911. ip_frag_alloc_pbuf_custom_ref(void)
  95912. {
  95913. 8026b20: b580 push {r7, lr}
  95914. 8026b22: af00 add r7, sp, #0
  95915. return (struct pbuf_custom_ref *)memp_malloc(MEMP_FRAG_PBUF);
  95916. 8026b24: 2005 movs r0, #5
  95917. 8026b26: f7f3 fcc5 bl 801a4b4 <memp_malloc>
  95918. 8026b2a: 4603 mov r3, r0
  95919. }
  95920. 8026b2c: 4618 mov r0, r3
  95921. 8026b2e: bd80 pop {r7, pc}
  95922. 08026b30 <ip_frag_free_pbuf_custom_ref>:
  95923. /** Free a struct pbuf_custom_ref */
  95924. static void
  95925. ip_frag_free_pbuf_custom_ref(struct pbuf_custom_ref *p)
  95926. {
  95927. 8026b30: b580 push {r7, lr}
  95928. 8026b32: b082 sub sp, #8
  95929. 8026b34: af00 add r7, sp, #0
  95930. 8026b36: 6078 str r0, [r7, #4]
  95931. LWIP_ASSERT("p != NULL", p != NULL);
  95932. 8026b38: 687b ldr r3, [r7, #4]
  95933. 8026b3a: 2b00 cmp r3, #0
  95934. 8026b3c: d106 bne.n 8026b4c <ip_frag_free_pbuf_custom_ref+0x1c>
  95935. 8026b3e: 4b07 ldr r3, [pc, #28] @ (8026b5c <ip_frag_free_pbuf_custom_ref+0x2c>)
  95936. 8026b40: f44f 7231 mov.w r2, #708 @ 0x2c4
  95937. 8026b44: 4906 ldr r1, [pc, #24] @ (8026b60 <ip_frag_free_pbuf_custom_ref+0x30>)
  95938. 8026b46: 4807 ldr r0, [pc, #28] @ (8026b64 <ip_frag_free_pbuf_custom_ref+0x34>)
  95939. 8026b48: f003 fe90 bl 802a86c <iprintf>
  95940. memp_free(MEMP_FRAG_PBUF, p);
  95941. 8026b4c: 6879 ldr r1, [r7, #4]
  95942. 8026b4e: 2005 movs r0, #5
  95943. 8026b50: f7f3 fd26 bl 801a5a0 <memp_free>
  95944. }
  95945. 8026b54: bf00 nop
  95946. 8026b56: 3708 adds r7, #8
  95947. 8026b58: 46bd mov sp, r7
  95948. 8026b5a: bd80 pop {r7, pc}
  95949. 8026b5c: 0803166c .word 0x0803166c
  95950. 8026b60: 08031824 .word 0x08031824
  95951. 8026b64: 080316b4 .word 0x080316b4
  95952. 08026b68 <ipfrag_free_pbuf_custom>:
  95953. /** Free-callback function to free a 'struct pbuf_custom_ref', called by
  95954. * pbuf_free. */
  95955. static void
  95956. ipfrag_free_pbuf_custom(struct pbuf *p)
  95957. {
  95958. 8026b68: b580 push {r7, lr}
  95959. 8026b6a: b084 sub sp, #16
  95960. 8026b6c: af00 add r7, sp, #0
  95961. 8026b6e: 6078 str r0, [r7, #4]
  95962. struct pbuf_custom_ref *pcr = (struct pbuf_custom_ref *)p;
  95963. 8026b70: 687b ldr r3, [r7, #4]
  95964. 8026b72: 60fb str r3, [r7, #12]
  95965. LWIP_ASSERT("pcr != NULL", pcr != NULL);
  95966. 8026b74: 68fb ldr r3, [r7, #12]
  95967. 8026b76: 2b00 cmp r3, #0
  95968. 8026b78: d106 bne.n 8026b88 <ipfrag_free_pbuf_custom+0x20>
  95969. 8026b7a: 4b11 ldr r3, [pc, #68] @ (8026bc0 <ipfrag_free_pbuf_custom+0x58>)
  95970. 8026b7c: f240 22ce movw r2, #718 @ 0x2ce
  95971. 8026b80: 4910 ldr r1, [pc, #64] @ (8026bc4 <ipfrag_free_pbuf_custom+0x5c>)
  95972. 8026b82: 4811 ldr r0, [pc, #68] @ (8026bc8 <ipfrag_free_pbuf_custom+0x60>)
  95973. 8026b84: f003 fe72 bl 802a86c <iprintf>
  95974. LWIP_ASSERT("pcr == p", (void *)pcr == (void *)p);
  95975. 8026b88: 68fa ldr r2, [r7, #12]
  95976. 8026b8a: 687b ldr r3, [r7, #4]
  95977. 8026b8c: 429a cmp r2, r3
  95978. 8026b8e: d006 beq.n 8026b9e <ipfrag_free_pbuf_custom+0x36>
  95979. 8026b90: 4b0b ldr r3, [pc, #44] @ (8026bc0 <ipfrag_free_pbuf_custom+0x58>)
  95980. 8026b92: f240 22cf movw r2, #719 @ 0x2cf
  95981. 8026b96: 490d ldr r1, [pc, #52] @ (8026bcc <ipfrag_free_pbuf_custom+0x64>)
  95982. 8026b98: 480b ldr r0, [pc, #44] @ (8026bc8 <ipfrag_free_pbuf_custom+0x60>)
  95983. 8026b9a: f003 fe67 bl 802a86c <iprintf>
  95984. if (pcr->original != NULL) {
  95985. 8026b9e: 68fb ldr r3, [r7, #12]
  95986. 8026ba0: 695b ldr r3, [r3, #20]
  95987. 8026ba2: 2b00 cmp r3, #0
  95988. 8026ba4: d004 beq.n 8026bb0 <ipfrag_free_pbuf_custom+0x48>
  95989. pbuf_free(pcr->original);
  95990. 8026ba6: 68fb ldr r3, [r7, #12]
  95991. 8026ba8: 695b ldr r3, [r3, #20]
  95992. 8026baa: 4618 mov r0, r3
  95993. 8026bac: f7f4 fbe6 bl 801b37c <pbuf_free>
  95994. }
  95995. ip_frag_free_pbuf_custom_ref(pcr);
  95996. 8026bb0: 68f8 ldr r0, [r7, #12]
  95997. 8026bb2: f7ff ffbd bl 8026b30 <ip_frag_free_pbuf_custom_ref>
  95998. }
  95999. 8026bb6: bf00 nop
  96000. 8026bb8: 3710 adds r7, #16
  96001. 8026bba: 46bd mov sp, r7
  96002. 8026bbc: bd80 pop {r7, pc}
  96003. 8026bbe: bf00 nop
  96004. 8026bc0: 0803166c .word 0x0803166c
  96005. 8026bc4: 08031830 .word 0x08031830
  96006. 8026bc8: 080316b4 .word 0x080316b4
  96007. 8026bcc: 0803183c .word 0x0803183c
  96008. 08026bd0 <ip4_frag>:
  96009. *
  96010. * @return ERR_OK if sent successfully, err_t otherwise
  96011. */
  96012. err_t
  96013. ip4_frag(struct pbuf *p, struct netif *netif, const ip4_addr_t *dest)
  96014. {
  96015. 8026bd0: b580 push {r7, lr}
  96016. 8026bd2: b094 sub sp, #80 @ 0x50
  96017. 8026bd4: af02 add r7, sp, #8
  96018. 8026bd6: 60f8 str r0, [r7, #12]
  96019. 8026bd8: 60b9 str r1, [r7, #8]
  96020. 8026bda: 607a str r2, [r7, #4]
  96021. struct pbuf *rambuf;
  96022. #if !LWIP_NETIF_TX_SINGLE_PBUF
  96023. struct pbuf *newpbuf;
  96024. u16_t newpbuflen = 0;
  96025. 8026bdc: 2300 movs r3, #0
  96026. 8026bde: f8a7 3046 strh.w r3, [r7, #70] @ 0x46
  96027. u16_t left_to_copy;
  96028. #endif
  96029. struct ip_hdr *original_iphdr;
  96030. struct ip_hdr *iphdr;
  96031. const u16_t nfb = (u16_t)((netif->mtu - IP_HLEN) / 8);
  96032. 8026be2: 68bb ldr r3, [r7, #8]
  96033. 8026be4: 8d1b ldrh r3, [r3, #40] @ 0x28
  96034. 8026be6: 3b14 subs r3, #20
  96035. 8026be8: 2b00 cmp r3, #0
  96036. 8026bea: da00 bge.n 8026bee <ip4_frag+0x1e>
  96037. 8026bec: 3307 adds r3, #7
  96038. 8026bee: 10db asrs r3, r3, #3
  96039. 8026bf0: 877b strh r3, [r7, #58] @ 0x3a
  96040. u16_t left, fragsize;
  96041. u16_t ofo;
  96042. int last;
  96043. u16_t poff = IP_HLEN;
  96044. 8026bf2: 2314 movs r3, #20
  96045. 8026bf4: 87fb strh r3, [r7, #62] @ 0x3e
  96046. u16_t tmp;
  96047. int mf_set;
  96048. original_iphdr = (struct ip_hdr *)p->payload;
  96049. 8026bf6: 68fb ldr r3, [r7, #12]
  96050. 8026bf8: 685b ldr r3, [r3, #4]
  96051. 8026bfa: 637b str r3, [r7, #52] @ 0x34
  96052. iphdr = original_iphdr;
  96053. 8026bfc: 6b7b ldr r3, [r7, #52] @ 0x34
  96054. 8026bfe: 633b str r3, [r7, #48] @ 0x30
  96055. if (IPH_HL_BYTES(iphdr) != IP_HLEN) {
  96056. 8026c00: 6b3b ldr r3, [r7, #48] @ 0x30
  96057. 8026c02: 781b ldrb r3, [r3, #0]
  96058. 8026c04: f003 030f and.w r3, r3, #15
  96059. 8026c08: b2db uxtb r3, r3
  96060. 8026c0a: 009b lsls r3, r3, #2
  96061. 8026c0c: b2db uxtb r3, r3
  96062. 8026c0e: 2b14 cmp r3, #20
  96063. 8026c10: d002 beq.n 8026c18 <ip4_frag+0x48>
  96064. /* ip4_frag() does not support IP options */
  96065. return ERR_VAL;
  96066. 8026c12: f06f 0305 mvn.w r3, #5
  96067. 8026c16: e110 b.n 8026e3a <ip4_frag+0x26a>
  96068. }
  96069. LWIP_ERROR("ip4_frag(): pbuf too short", p->len >= IP_HLEN, return ERR_VAL);
  96070. 8026c18: 68fb ldr r3, [r7, #12]
  96071. 8026c1a: 895b ldrh r3, [r3, #10]
  96072. 8026c1c: 2b13 cmp r3, #19
  96073. 8026c1e: d809 bhi.n 8026c34 <ip4_frag+0x64>
  96074. 8026c20: 4b88 ldr r3, [pc, #544] @ (8026e44 <ip4_frag+0x274>)
  96075. 8026c22: f44f 723f mov.w r2, #764 @ 0x2fc
  96076. 8026c26: 4988 ldr r1, [pc, #544] @ (8026e48 <ip4_frag+0x278>)
  96077. 8026c28: 4888 ldr r0, [pc, #544] @ (8026e4c <ip4_frag+0x27c>)
  96078. 8026c2a: f003 fe1f bl 802a86c <iprintf>
  96079. 8026c2e: f06f 0305 mvn.w r3, #5
  96080. 8026c32: e102 b.n 8026e3a <ip4_frag+0x26a>
  96081. /* Save original offset */
  96082. tmp = lwip_ntohs(IPH_OFFSET(iphdr));
  96083. 8026c34: 6b3b ldr r3, [r7, #48] @ 0x30
  96084. 8026c36: 88db ldrh r3, [r3, #6]
  96085. 8026c38: b29b uxth r3, r3
  96086. 8026c3a: 4618 mov r0, r3
  96087. 8026c3c: f7f2 febc bl 80199b8 <lwip_htons>
  96088. 8026c40: 4603 mov r3, r0
  96089. 8026c42: 87bb strh r3, [r7, #60] @ 0x3c
  96090. ofo = tmp & IP_OFFMASK;
  96091. 8026c44: 8fbb ldrh r3, [r7, #60] @ 0x3c
  96092. 8026c46: f3c3 030c ubfx r3, r3, #0, #13
  96093. 8026c4a: f8a7 3040 strh.w r3, [r7, #64] @ 0x40
  96094. /* already fragmented? if so, the last fragment we create must have MF, too */
  96095. mf_set = tmp & IP_MF;
  96096. 8026c4e: 8fbb ldrh r3, [r7, #60] @ 0x3c
  96097. 8026c50: f403 5300 and.w r3, r3, #8192 @ 0x2000
  96098. 8026c54: 62fb str r3, [r7, #44] @ 0x2c
  96099. left = (u16_t)(p->tot_len - IP_HLEN);
  96100. 8026c56: 68fb ldr r3, [r7, #12]
  96101. 8026c58: 891b ldrh r3, [r3, #8]
  96102. 8026c5a: 3b14 subs r3, #20
  96103. 8026c5c: f8a7 3042 strh.w r3, [r7, #66] @ 0x42
  96104. while (left) {
  96105. 8026c60: e0e1 b.n 8026e26 <ip4_frag+0x256>
  96106. /* Fill this fragment */
  96107. fragsize = LWIP_MIN(left, (u16_t)(nfb * 8));
  96108. 8026c62: 8f7b ldrh r3, [r7, #58] @ 0x3a
  96109. 8026c64: 00db lsls r3, r3, #3
  96110. 8026c66: b29b uxth r3, r3
  96111. 8026c68: f8b7 2042 ldrh.w r2, [r7, #66] @ 0x42
  96112. 8026c6c: 4293 cmp r3, r2
  96113. 8026c6e: bf28 it cs
  96114. 8026c70: 4613 movcs r3, r2
  96115. 8026c72: 857b strh r3, [r7, #42] @ 0x2a
  96116. /* When not using a static buffer, create a chain of pbufs.
  96117. * The first will be a PBUF_RAM holding the link and IP header.
  96118. * The rest will be PBUF_REFs mirroring the pbuf chain to be fragged,
  96119. * but limited to the size of an mtu.
  96120. */
  96121. rambuf = pbuf_alloc(PBUF_LINK, IP_HLEN, PBUF_RAM);
  96122. 8026c74: f44f 7220 mov.w r2, #640 @ 0x280
  96123. 8026c78: 2114 movs r1, #20
  96124. 8026c7a: 200e movs r0, #14
  96125. 8026c7c: f7f4 f868 bl 801ad50 <pbuf_alloc>
  96126. 8026c80: 6278 str r0, [r7, #36] @ 0x24
  96127. if (rambuf == NULL) {
  96128. 8026c82: 6a7b ldr r3, [r7, #36] @ 0x24
  96129. 8026c84: 2b00 cmp r3, #0
  96130. 8026c86: f000 80d5 beq.w 8026e34 <ip4_frag+0x264>
  96131. goto memerr;
  96132. }
  96133. LWIP_ASSERT("this needs a pbuf in one piece!",
  96134. 8026c8a: 6a7b ldr r3, [r7, #36] @ 0x24
  96135. 8026c8c: 895b ldrh r3, [r3, #10]
  96136. 8026c8e: 2b13 cmp r3, #19
  96137. 8026c90: d806 bhi.n 8026ca0 <ip4_frag+0xd0>
  96138. 8026c92: 4b6c ldr r3, [pc, #432] @ (8026e44 <ip4_frag+0x274>)
  96139. 8026c94: f44f 7249 mov.w r2, #804 @ 0x324
  96140. 8026c98: 496d ldr r1, [pc, #436] @ (8026e50 <ip4_frag+0x280>)
  96141. 8026c9a: 486c ldr r0, [pc, #432] @ (8026e4c <ip4_frag+0x27c>)
  96142. 8026c9c: f003 fde6 bl 802a86c <iprintf>
  96143. (rambuf->len >= (IP_HLEN)));
  96144. SMEMCPY(rambuf->payload, original_iphdr, IP_HLEN);
  96145. 8026ca0: 6a7b ldr r3, [r7, #36] @ 0x24
  96146. 8026ca2: 685b ldr r3, [r3, #4]
  96147. 8026ca4: 2214 movs r2, #20
  96148. 8026ca6: 6b79 ldr r1, [r7, #52] @ 0x34
  96149. 8026ca8: 4618 mov r0, r3
  96150. 8026caa: f004 f868 bl 802ad7e <memcpy>
  96151. iphdr = (struct ip_hdr *)rambuf->payload;
  96152. 8026cae: 6a7b ldr r3, [r7, #36] @ 0x24
  96153. 8026cb0: 685b ldr r3, [r3, #4]
  96154. 8026cb2: 633b str r3, [r7, #48] @ 0x30
  96155. left_to_copy = fragsize;
  96156. 8026cb4: 8d7b ldrh r3, [r7, #42] @ 0x2a
  96157. 8026cb6: f8a7 3044 strh.w r3, [r7, #68] @ 0x44
  96158. while (left_to_copy) {
  96159. 8026cba: e064 b.n 8026d86 <ip4_frag+0x1b6>
  96160. struct pbuf_custom_ref *pcr;
  96161. u16_t plen = (u16_t)(p->len - poff);
  96162. 8026cbc: 68fb ldr r3, [r7, #12]
  96163. 8026cbe: 895a ldrh r2, [r3, #10]
  96164. 8026cc0: 8ffb ldrh r3, [r7, #62] @ 0x3e
  96165. 8026cc2: 1ad3 subs r3, r2, r3
  96166. 8026cc4: 83fb strh r3, [r7, #30]
  96167. LWIP_ASSERT("p->len >= poff", p->len >= poff);
  96168. 8026cc6: 68fb ldr r3, [r7, #12]
  96169. 8026cc8: 895b ldrh r3, [r3, #10]
  96170. 8026cca: 8ffa ldrh r2, [r7, #62] @ 0x3e
  96171. 8026ccc: 429a cmp r2, r3
  96172. 8026cce: d906 bls.n 8026cde <ip4_frag+0x10e>
  96173. 8026cd0: 4b5c ldr r3, [pc, #368] @ (8026e44 <ip4_frag+0x274>)
  96174. 8026cd2: f240 322d movw r2, #813 @ 0x32d
  96175. 8026cd6: 495f ldr r1, [pc, #380] @ (8026e54 <ip4_frag+0x284>)
  96176. 8026cd8: 485c ldr r0, [pc, #368] @ (8026e4c <ip4_frag+0x27c>)
  96177. 8026cda: f003 fdc7 bl 802a86c <iprintf>
  96178. newpbuflen = LWIP_MIN(left_to_copy, plen);
  96179. 8026cde: 8bfa ldrh r2, [r7, #30]
  96180. 8026ce0: f8b7 3044 ldrh.w r3, [r7, #68] @ 0x44
  96181. 8026ce4: 4293 cmp r3, r2
  96182. 8026ce6: bf28 it cs
  96183. 8026ce8: 4613 movcs r3, r2
  96184. 8026cea: f8a7 3046 strh.w r3, [r7, #70] @ 0x46
  96185. /* Is this pbuf already empty? */
  96186. if (!newpbuflen) {
  96187. 8026cee: f8b7 3046 ldrh.w r3, [r7, #70] @ 0x46
  96188. 8026cf2: 2b00 cmp r3, #0
  96189. 8026cf4: d105 bne.n 8026d02 <ip4_frag+0x132>
  96190. poff = 0;
  96191. 8026cf6: 2300 movs r3, #0
  96192. 8026cf8: 87fb strh r3, [r7, #62] @ 0x3e
  96193. p = p->next;
  96194. 8026cfa: 68fb ldr r3, [r7, #12]
  96195. 8026cfc: 681b ldr r3, [r3, #0]
  96196. 8026cfe: 60fb str r3, [r7, #12]
  96197. continue;
  96198. 8026d00: e041 b.n 8026d86 <ip4_frag+0x1b6>
  96199. }
  96200. pcr = ip_frag_alloc_pbuf_custom_ref();
  96201. 8026d02: f7ff ff0d bl 8026b20 <ip_frag_alloc_pbuf_custom_ref>
  96202. 8026d06: 61b8 str r0, [r7, #24]
  96203. if (pcr == NULL) {
  96204. 8026d08: 69bb ldr r3, [r7, #24]
  96205. 8026d0a: 2b00 cmp r3, #0
  96206. 8026d0c: d103 bne.n 8026d16 <ip4_frag+0x146>
  96207. pbuf_free(rambuf);
  96208. 8026d0e: 6a78 ldr r0, [r7, #36] @ 0x24
  96209. 8026d10: f7f4 fb34 bl 801b37c <pbuf_free>
  96210. goto memerr;
  96211. 8026d14: e08f b.n 8026e36 <ip4_frag+0x266>
  96212. }
  96213. /* Mirror this pbuf, although we might not need all of it. */
  96214. newpbuf = pbuf_alloced_custom(PBUF_RAW, newpbuflen, PBUF_REF, &pcr->pc,
  96215. 8026d16: 69b8 ldr r0, [r7, #24]
  96216. (u8_t *)p->payload + poff, newpbuflen);
  96217. 8026d18: 68fb ldr r3, [r7, #12]
  96218. 8026d1a: 685a ldr r2, [r3, #4]
  96219. newpbuf = pbuf_alloced_custom(PBUF_RAW, newpbuflen, PBUF_REF, &pcr->pc,
  96220. 8026d1c: 8ffb ldrh r3, [r7, #62] @ 0x3e
  96221. 8026d1e: 4413 add r3, r2
  96222. 8026d20: f8b7 1046 ldrh.w r1, [r7, #70] @ 0x46
  96223. 8026d24: f8b7 2046 ldrh.w r2, [r7, #70] @ 0x46
  96224. 8026d28: 9201 str r2, [sp, #4]
  96225. 8026d2a: 9300 str r3, [sp, #0]
  96226. 8026d2c: 4603 mov r3, r0
  96227. 8026d2e: 2241 movs r2, #65 @ 0x41
  96228. 8026d30: 2000 movs r0, #0
  96229. 8026d32: f7f4 f939 bl 801afa8 <pbuf_alloced_custom>
  96230. 8026d36: 6178 str r0, [r7, #20]
  96231. if (newpbuf == NULL) {
  96232. 8026d38: 697b ldr r3, [r7, #20]
  96233. 8026d3a: 2b00 cmp r3, #0
  96234. 8026d3c: d106 bne.n 8026d4c <ip4_frag+0x17c>
  96235. ip_frag_free_pbuf_custom_ref(pcr);
  96236. 8026d3e: 69b8 ldr r0, [r7, #24]
  96237. 8026d40: f7ff fef6 bl 8026b30 <ip_frag_free_pbuf_custom_ref>
  96238. pbuf_free(rambuf);
  96239. 8026d44: 6a78 ldr r0, [r7, #36] @ 0x24
  96240. 8026d46: f7f4 fb19 bl 801b37c <pbuf_free>
  96241. goto memerr;
  96242. 8026d4a: e074 b.n 8026e36 <ip4_frag+0x266>
  96243. }
  96244. pbuf_ref(p);
  96245. 8026d4c: 68f8 ldr r0, [r7, #12]
  96246. 8026d4e: f7f4 fbbb bl 801b4c8 <pbuf_ref>
  96247. pcr->original = p;
  96248. 8026d52: 69bb ldr r3, [r7, #24]
  96249. 8026d54: 68fa ldr r2, [r7, #12]
  96250. 8026d56: 615a str r2, [r3, #20]
  96251. pcr->pc.custom_free_function = ipfrag_free_pbuf_custom;
  96252. 8026d58: 69bb ldr r3, [r7, #24]
  96253. 8026d5a: 4a3f ldr r2, [pc, #252] @ (8026e58 <ip4_frag+0x288>)
  96254. 8026d5c: 611a str r2, [r3, #16]
  96255. /* Add it to end of rambuf's chain, but using pbuf_cat, not pbuf_chain
  96256. * so that it is removed when pbuf_dechain is later called on rambuf.
  96257. */
  96258. pbuf_cat(rambuf, newpbuf);
  96259. 8026d5e: 6979 ldr r1, [r7, #20]
  96260. 8026d60: 6a78 ldr r0, [r7, #36] @ 0x24
  96261. 8026d62: f7f4 fbd9 bl 801b518 <pbuf_cat>
  96262. left_to_copy = (u16_t)(left_to_copy - newpbuflen);
  96263. 8026d66: f8b7 2044 ldrh.w r2, [r7, #68] @ 0x44
  96264. 8026d6a: f8b7 3046 ldrh.w r3, [r7, #70] @ 0x46
  96265. 8026d6e: 1ad3 subs r3, r2, r3
  96266. 8026d70: f8a7 3044 strh.w r3, [r7, #68] @ 0x44
  96267. if (left_to_copy) {
  96268. 8026d74: f8b7 3044 ldrh.w r3, [r7, #68] @ 0x44
  96269. 8026d78: 2b00 cmp r3, #0
  96270. 8026d7a: d004 beq.n 8026d86 <ip4_frag+0x1b6>
  96271. poff = 0;
  96272. 8026d7c: 2300 movs r3, #0
  96273. 8026d7e: 87fb strh r3, [r7, #62] @ 0x3e
  96274. p = p->next;
  96275. 8026d80: 68fb ldr r3, [r7, #12]
  96276. 8026d82: 681b ldr r3, [r3, #0]
  96277. 8026d84: 60fb str r3, [r7, #12]
  96278. while (left_to_copy) {
  96279. 8026d86: f8b7 3044 ldrh.w r3, [r7, #68] @ 0x44
  96280. 8026d8a: 2b00 cmp r3, #0
  96281. 8026d8c: d196 bne.n 8026cbc <ip4_frag+0xec>
  96282. }
  96283. }
  96284. poff = (u16_t)(poff + newpbuflen);
  96285. 8026d8e: 8ffa ldrh r2, [r7, #62] @ 0x3e
  96286. 8026d90: f8b7 3046 ldrh.w r3, [r7, #70] @ 0x46
  96287. 8026d94: 4413 add r3, r2
  96288. 8026d96: 87fb strh r3, [r7, #62] @ 0x3e
  96289. #endif /* LWIP_NETIF_TX_SINGLE_PBUF */
  96290. /* Correct header */
  96291. last = (left <= netif->mtu - IP_HLEN);
  96292. 8026d98: 68bb ldr r3, [r7, #8]
  96293. 8026d9a: 8d1b ldrh r3, [r3, #40] @ 0x28
  96294. 8026d9c: f1a3 0213 sub.w r2, r3, #19
  96295. 8026da0: f8b7 3042 ldrh.w r3, [r7, #66] @ 0x42
  96296. 8026da4: 429a cmp r2, r3
  96297. 8026da6: bfcc ite gt
  96298. 8026da8: 2301 movgt r3, #1
  96299. 8026daa: 2300 movle r3, #0
  96300. 8026dac: b2db uxtb r3, r3
  96301. 8026dae: 623b str r3, [r7, #32]
  96302. /* Set new offset and MF flag */
  96303. tmp = (IP_OFFMASK & (ofo));
  96304. 8026db0: f8b7 3040 ldrh.w r3, [r7, #64] @ 0x40
  96305. 8026db4: f3c3 030c ubfx r3, r3, #0, #13
  96306. 8026db8: 87bb strh r3, [r7, #60] @ 0x3c
  96307. if (!last || mf_set) {
  96308. 8026dba: 6a3b ldr r3, [r7, #32]
  96309. 8026dbc: 2b00 cmp r3, #0
  96310. 8026dbe: d002 beq.n 8026dc6 <ip4_frag+0x1f6>
  96311. 8026dc0: 6afb ldr r3, [r7, #44] @ 0x2c
  96312. 8026dc2: 2b00 cmp r3, #0
  96313. 8026dc4: d003 beq.n 8026dce <ip4_frag+0x1fe>
  96314. /* the last fragment has MF set if the input frame had it */
  96315. tmp = tmp | IP_MF;
  96316. 8026dc6: 8fbb ldrh r3, [r7, #60] @ 0x3c
  96317. 8026dc8: f443 5300 orr.w r3, r3, #8192 @ 0x2000
  96318. 8026dcc: 87bb strh r3, [r7, #60] @ 0x3c
  96319. }
  96320. IPH_OFFSET_SET(iphdr, lwip_htons(tmp));
  96321. 8026dce: 8fbb ldrh r3, [r7, #60] @ 0x3c
  96322. 8026dd0: 4618 mov r0, r3
  96323. 8026dd2: f7f2 fdf1 bl 80199b8 <lwip_htons>
  96324. 8026dd6: 4603 mov r3, r0
  96325. 8026dd8: 461a mov r2, r3
  96326. 8026dda: 6b3b ldr r3, [r7, #48] @ 0x30
  96327. 8026ddc: 80da strh r2, [r3, #6]
  96328. IPH_LEN_SET(iphdr, lwip_htons((u16_t)(fragsize + IP_HLEN)));
  96329. 8026dde: 8d7b ldrh r3, [r7, #42] @ 0x2a
  96330. 8026de0: 3314 adds r3, #20
  96331. 8026de2: b29b uxth r3, r3
  96332. 8026de4: 4618 mov r0, r3
  96333. 8026de6: f7f2 fde7 bl 80199b8 <lwip_htons>
  96334. 8026dea: 4603 mov r3, r0
  96335. 8026dec: 461a mov r2, r3
  96336. 8026dee: 6b3b ldr r3, [r7, #48] @ 0x30
  96337. 8026df0: 805a strh r2, [r3, #2]
  96338. IPH_CHKSUM_SET(iphdr, 0);
  96339. 8026df2: 6b3b ldr r3, [r7, #48] @ 0x30
  96340. 8026df4: 2200 movs r2, #0
  96341. 8026df6: 729a strb r2, [r3, #10]
  96342. 8026df8: 2200 movs r2, #0
  96343. 8026dfa: 72da strb r2, [r3, #11]
  96344. #endif /* CHECKSUM_GEN_IP */
  96345. /* No need for separate header pbuf - we allowed room for it in rambuf
  96346. * when allocated.
  96347. */
  96348. netif->output(netif, rambuf, dest);
  96349. 8026dfc: 68bb ldr r3, [r7, #8]
  96350. 8026dfe: 695b ldr r3, [r3, #20]
  96351. 8026e00: 687a ldr r2, [r7, #4]
  96352. 8026e02: 6a79 ldr r1, [r7, #36] @ 0x24
  96353. 8026e04: 68b8 ldr r0, [r7, #8]
  96354. 8026e06: 4798 blx r3
  96355. * recreate it next time round the loop. If we're lucky the hardware
  96356. * will have already sent the packet, the free will really free, and
  96357. * there will be zero memory penalty.
  96358. */
  96359. pbuf_free(rambuf);
  96360. 8026e08: 6a78 ldr r0, [r7, #36] @ 0x24
  96361. 8026e0a: f7f4 fab7 bl 801b37c <pbuf_free>
  96362. left = (u16_t)(left - fragsize);
  96363. 8026e0e: f8b7 2042 ldrh.w r2, [r7, #66] @ 0x42
  96364. 8026e12: 8d7b ldrh r3, [r7, #42] @ 0x2a
  96365. 8026e14: 1ad3 subs r3, r2, r3
  96366. 8026e16: f8a7 3042 strh.w r3, [r7, #66] @ 0x42
  96367. ofo = (u16_t)(ofo + nfb);
  96368. 8026e1a: f8b7 2040 ldrh.w r2, [r7, #64] @ 0x40
  96369. 8026e1e: 8f7b ldrh r3, [r7, #58] @ 0x3a
  96370. 8026e20: 4413 add r3, r2
  96371. 8026e22: f8a7 3040 strh.w r3, [r7, #64] @ 0x40
  96372. while (left) {
  96373. 8026e26: f8b7 3042 ldrh.w r3, [r7, #66] @ 0x42
  96374. 8026e2a: 2b00 cmp r3, #0
  96375. 8026e2c: f47f af19 bne.w 8026c62 <ip4_frag+0x92>
  96376. }
  96377. MIB2_STATS_INC(mib2.ipfragoks);
  96378. return ERR_OK;
  96379. 8026e30: 2300 movs r3, #0
  96380. 8026e32: e002 b.n 8026e3a <ip4_frag+0x26a>
  96381. goto memerr;
  96382. 8026e34: bf00 nop
  96383. memerr:
  96384. MIB2_STATS_INC(mib2.ipfragfails);
  96385. return ERR_MEM;
  96386. 8026e36: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  96387. }
  96388. 8026e3a: 4618 mov r0, r3
  96389. 8026e3c: 3748 adds r7, #72 @ 0x48
  96390. 8026e3e: 46bd mov sp, r7
  96391. 8026e40: bd80 pop {r7, pc}
  96392. 8026e42: bf00 nop
  96393. 8026e44: 0803166c .word 0x0803166c
  96394. 8026e48: 08031848 .word 0x08031848
  96395. 8026e4c: 080316b4 .word 0x080316b4
  96396. 8026e50: 08031864 .word 0x08031864
  96397. 8026e54: 08031884 .word 0x08031884
  96398. 8026e58: 08026b69 .word 0x08026b69
  96399. 08026e5c <ethernet_input>:
  96400. * @see ETHARP_SUPPORT_VLAN
  96401. * @see LWIP_HOOK_VLAN_CHECK
  96402. */
  96403. err_t
  96404. ethernet_input(struct pbuf *p, struct netif *netif)
  96405. {
  96406. 8026e5c: b580 push {r7, lr}
  96407. 8026e5e: b086 sub sp, #24
  96408. 8026e60: af00 add r7, sp, #0
  96409. 8026e62: 6078 str r0, [r7, #4]
  96410. 8026e64: 6039 str r1, [r7, #0]
  96411. struct eth_hdr *ethhdr;
  96412. u16_t type;
  96413. #if LWIP_ARP || ETHARP_SUPPORT_VLAN || LWIP_IPV6
  96414. u16_t next_hdr_offset = SIZEOF_ETH_HDR;
  96415. 8026e66: 230e movs r3, #14
  96416. 8026e68: 82fb strh r3, [r7, #22]
  96417. #endif /* LWIP_ARP || ETHARP_SUPPORT_VLAN */
  96418. LWIP_ASSERT_CORE_LOCKED();
  96419. 8026e6a: f7ea f8d7 bl 801101c <sys_check_core_locking>
  96420. if (p->len <= SIZEOF_ETH_HDR) {
  96421. 8026e6e: 687b ldr r3, [r7, #4]
  96422. 8026e70: 895b ldrh r3, [r3, #10]
  96423. 8026e72: 2b0e cmp r3, #14
  96424. 8026e74: d96e bls.n 8026f54 <ethernet_input+0xf8>
  96425. ETHARP_STATS_INC(etharp.drop);
  96426. MIB2_STATS_NETIF_INC(netif, ifinerrors);
  96427. goto free_and_return;
  96428. }
  96429. if (p->if_idx == NETIF_NO_INDEX) {
  96430. 8026e76: 687b ldr r3, [r7, #4]
  96431. 8026e78: 7bdb ldrb r3, [r3, #15]
  96432. 8026e7a: 2b00 cmp r3, #0
  96433. 8026e7c: d106 bne.n 8026e8c <ethernet_input+0x30>
  96434. p->if_idx = netif_get_index(netif);
  96435. 8026e7e: 683b ldr r3, [r7, #0]
  96436. 8026e80: f893 3034 ldrb.w r3, [r3, #52] @ 0x34
  96437. 8026e84: 3301 adds r3, #1
  96438. 8026e86: b2da uxtb r2, r3
  96439. 8026e88: 687b ldr r3, [r7, #4]
  96440. 8026e8a: 73da strb r2, [r3, #15]
  96441. }
  96442. /* points to packet payload, which starts with an Ethernet header */
  96443. ethhdr = (struct eth_hdr *)p->payload;
  96444. 8026e8c: 687b ldr r3, [r7, #4]
  96445. 8026e8e: 685b ldr r3, [r3, #4]
  96446. 8026e90: 613b str r3, [r7, #16]
  96447. (unsigned char)ethhdr->dest.addr[3], (unsigned char)ethhdr->dest.addr[4], (unsigned char)ethhdr->dest.addr[5],
  96448. (unsigned char)ethhdr->src.addr[0], (unsigned char)ethhdr->src.addr[1], (unsigned char)ethhdr->src.addr[2],
  96449. (unsigned char)ethhdr->src.addr[3], (unsigned char)ethhdr->src.addr[4], (unsigned char)ethhdr->src.addr[5],
  96450. lwip_htons(ethhdr->type)));
  96451. type = ethhdr->type;
  96452. 8026e92: 693b ldr r3, [r7, #16]
  96453. 8026e94: 7b1a ldrb r2, [r3, #12]
  96454. 8026e96: 7b5b ldrb r3, [r3, #13]
  96455. 8026e98: 021b lsls r3, r3, #8
  96456. 8026e9a: 4313 orrs r3, r2
  96457. 8026e9c: 81fb strh r3, [r7, #14]
  96458. #if LWIP_ARP_FILTER_NETIF
  96459. netif = LWIP_ARP_FILTER_NETIF_FN(p, netif, lwip_htons(type));
  96460. #endif /* LWIP_ARP_FILTER_NETIF*/
  96461. if (ethhdr->dest.addr[0] & 1) {
  96462. 8026e9e: 693b ldr r3, [r7, #16]
  96463. 8026ea0: 781b ldrb r3, [r3, #0]
  96464. 8026ea2: f003 0301 and.w r3, r3, #1
  96465. 8026ea6: 2b00 cmp r3, #0
  96466. 8026ea8: d023 beq.n 8026ef2 <ethernet_input+0x96>
  96467. /* this might be a multicast or broadcast packet */
  96468. if (ethhdr->dest.addr[0] == LL_IP4_MULTICAST_ADDR_0) {
  96469. 8026eaa: 693b ldr r3, [r7, #16]
  96470. 8026eac: 781b ldrb r3, [r3, #0]
  96471. 8026eae: 2b01 cmp r3, #1
  96472. 8026eb0: d10f bne.n 8026ed2 <ethernet_input+0x76>
  96473. #if LWIP_IPV4
  96474. if ((ethhdr->dest.addr[1] == LL_IP4_MULTICAST_ADDR_1) &&
  96475. 8026eb2: 693b ldr r3, [r7, #16]
  96476. 8026eb4: 785b ldrb r3, [r3, #1]
  96477. 8026eb6: 2b00 cmp r3, #0
  96478. 8026eb8: d11b bne.n 8026ef2 <ethernet_input+0x96>
  96479. (ethhdr->dest.addr[2] == LL_IP4_MULTICAST_ADDR_2)) {
  96480. 8026eba: 693b ldr r3, [r7, #16]
  96481. 8026ebc: 789b ldrb r3, [r3, #2]
  96482. if ((ethhdr->dest.addr[1] == LL_IP4_MULTICAST_ADDR_1) &&
  96483. 8026ebe: 2b5e cmp r3, #94 @ 0x5e
  96484. 8026ec0: d117 bne.n 8026ef2 <ethernet_input+0x96>
  96485. /* mark the pbuf as link-layer multicast */
  96486. p->flags |= PBUF_FLAG_LLMCAST;
  96487. 8026ec2: 687b ldr r3, [r7, #4]
  96488. 8026ec4: 7b5b ldrb r3, [r3, #13]
  96489. 8026ec6: f043 0310 orr.w r3, r3, #16
  96490. 8026eca: b2da uxtb r2, r3
  96491. 8026ecc: 687b ldr r3, [r7, #4]
  96492. 8026ece: 735a strb r2, [r3, #13]
  96493. 8026ed0: e00f b.n 8026ef2 <ethernet_input+0x96>
  96494. (ethhdr->dest.addr[1] == LL_IP6_MULTICAST_ADDR_1)) {
  96495. /* mark the pbuf as link-layer multicast */
  96496. p->flags |= PBUF_FLAG_LLMCAST;
  96497. }
  96498. #endif /* LWIP_IPV6 */
  96499. else if (eth_addr_cmp(&ethhdr->dest, &ethbroadcast)) {
  96500. 8026ed2: 693b ldr r3, [r7, #16]
  96501. 8026ed4: 2206 movs r2, #6
  96502. 8026ed6: 4928 ldr r1, [pc, #160] @ (8026f78 <ethernet_input+0x11c>)
  96503. 8026ed8: 4618 mov r0, r3
  96504. 8026eda: f003 fe2f bl 802ab3c <memcmp>
  96505. 8026ede: 4603 mov r3, r0
  96506. 8026ee0: 2b00 cmp r3, #0
  96507. 8026ee2: d106 bne.n 8026ef2 <ethernet_input+0x96>
  96508. /* mark the pbuf as link-layer broadcast */
  96509. p->flags |= PBUF_FLAG_LLBCAST;
  96510. 8026ee4: 687b ldr r3, [r7, #4]
  96511. 8026ee6: 7b5b ldrb r3, [r3, #13]
  96512. 8026ee8: f043 0308 orr.w r3, r3, #8
  96513. 8026eec: b2da uxtb r2, r3
  96514. 8026eee: 687b ldr r3, [r7, #4]
  96515. 8026ef0: 735a strb r2, [r3, #13]
  96516. }
  96517. }
  96518. switch (type) {
  96519. 8026ef2: 89fb ldrh r3, [r7, #14]
  96520. 8026ef4: 2b08 cmp r3, #8
  96521. 8026ef6: d003 beq.n 8026f00 <ethernet_input+0xa4>
  96522. 8026ef8: f5b3 6fc1 cmp.w r3, #1544 @ 0x608
  96523. 8026efc: d014 beq.n 8026f28 <ethernet_input+0xcc>
  96524. }
  96525. #endif
  96526. ETHARP_STATS_INC(etharp.proterr);
  96527. ETHARP_STATS_INC(etharp.drop);
  96528. MIB2_STATS_NETIF_INC(netif, ifinunknownprotos);
  96529. goto free_and_return;
  96530. 8026efe: e032 b.n 8026f66 <ethernet_input+0x10a>
  96531. if (!(netif->flags & NETIF_FLAG_ETHARP)) {
  96532. 8026f00: 683b ldr r3, [r7, #0]
  96533. 8026f02: f893 3031 ldrb.w r3, [r3, #49] @ 0x31
  96534. 8026f06: f003 0308 and.w r3, r3, #8
  96535. 8026f0a: 2b00 cmp r3, #0
  96536. 8026f0c: d024 beq.n 8026f58 <ethernet_input+0xfc>
  96537. if (pbuf_remove_header(p, next_hdr_offset)) {
  96538. 8026f0e: 8afb ldrh r3, [r7, #22]
  96539. 8026f10: 4619 mov r1, r3
  96540. 8026f12: 6878 ldr r0, [r7, #4]
  96541. 8026f14: f7f4 f97a bl 801b20c <pbuf_remove_header>
  96542. 8026f18: 4603 mov r3, r0
  96543. 8026f1a: 2b00 cmp r3, #0
  96544. 8026f1c: d11e bne.n 8026f5c <ethernet_input+0x100>
  96545. ip4_input(p, netif);
  96546. 8026f1e: 6839 ldr r1, [r7, #0]
  96547. 8026f20: 6878 ldr r0, [r7, #4]
  96548. 8026f22: f7fe fd2f bl 8025984 <ip4_input>
  96549. break;
  96550. 8026f26: e013 b.n 8026f50 <ethernet_input+0xf4>
  96551. if (!(netif->flags & NETIF_FLAG_ETHARP)) {
  96552. 8026f28: 683b ldr r3, [r7, #0]
  96553. 8026f2a: f893 3031 ldrb.w r3, [r3, #49] @ 0x31
  96554. 8026f2e: f003 0308 and.w r3, r3, #8
  96555. 8026f32: 2b00 cmp r3, #0
  96556. 8026f34: d014 beq.n 8026f60 <ethernet_input+0x104>
  96557. if (pbuf_remove_header(p, next_hdr_offset)) {
  96558. 8026f36: 8afb ldrh r3, [r7, #22]
  96559. 8026f38: 4619 mov r1, r3
  96560. 8026f3a: 6878 ldr r0, [r7, #4]
  96561. 8026f3c: f7f4 f966 bl 801b20c <pbuf_remove_header>
  96562. 8026f40: 4603 mov r3, r0
  96563. 8026f42: 2b00 cmp r3, #0
  96564. 8026f44: d10e bne.n 8026f64 <ethernet_input+0x108>
  96565. etharp_input(p, netif);
  96566. 8026f46: 6839 ldr r1, [r7, #0]
  96567. 8026f48: 6878 ldr r0, [r7, #4]
  96568. 8026f4a: f7fd fe9d bl 8024c88 <etharp_input>
  96569. break;
  96570. 8026f4e: bf00 nop
  96571. }
  96572. /* This means the pbuf is freed or consumed,
  96573. so the caller doesn't have to free it again */
  96574. return ERR_OK;
  96575. 8026f50: 2300 movs r3, #0
  96576. 8026f52: e00c b.n 8026f6e <ethernet_input+0x112>
  96577. goto free_and_return;
  96578. 8026f54: bf00 nop
  96579. 8026f56: e006 b.n 8026f66 <ethernet_input+0x10a>
  96580. goto free_and_return;
  96581. 8026f58: bf00 nop
  96582. 8026f5a: e004 b.n 8026f66 <ethernet_input+0x10a>
  96583. goto free_and_return;
  96584. 8026f5c: bf00 nop
  96585. 8026f5e: e002 b.n 8026f66 <ethernet_input+0x10a>
  96586. goto free_and_return;
  96587. 8026f60: bf00 nop
  96588. 8026f62: e000 b.n 8026f66 <ethernet_input+0x10a>
  96589. goto free_and_return;
  96590. 8026f64: bf00 nop
  96591. free_and_return:
  96592. pbuf_free(p);
  96593. 8026f66: 6878 ldr r0, [r7, #4]
  96594. 8026f68: f7f4 fa08 bl 801b37c <pbuf_free>
  96595. return ERR_OK;
  96596. 8026f6c: 2300 movs r3, #0
  96597. }
  96598. 8026f6e: 4618 mov r0, r3
  96599. 8026f70: 3718 adds r7, #24
  96600. 8026f72: 46bd mov sp, r7
  96601. 8026f74: bd80 pop {r7, pc}
  96602. 8026f76: bf00 nop
  96603. 8026f78: 08031c80 .word 0x08031c80
  96604. 08026f7c <ethernet_output>:
  96605. * @return ERR_OK if the packet was sent, any other err_t on failure
  96606. */
  96607. err_t
  96608. ethernet_output(struct netif * netif, struct pbuf * p,
  96609. const struct eth_addr * src, const struct eth_addr * dst,
  96610. u16_t eth_type) {
  96611. 8026f7c: b580 push {r7, lr}
  96612. 8026f7e: b086 sub sp, #24
  96613. 8026f80: af00 add r7, sp, #0
  96614. 8026f82: 60f8 str r0, [r7, #12]
  96615. 8026f84: 60b9 str r1, [r7, #8]
  96616. 8026f86: 607a str r2, [r7, #4]
  96617. 8026f88: 603b str r3, [r7, #0]
  96618. struct eth_hdr *ethhdr;
  96619. u16_t eth_type_be = lwip_htons(eth_type);
  96620. 8026f8a: 8c3b ldrh r3, [r7, #32]
  96621. 8026f8c: 4618 mov r0, r3
  96622. 8026f8e: f7f2 fd13 bl 80199b8 <lwip_htons>
  96623. 8026f92: 4603 mov r3, r0
  96624. 8026f94: 82fb strh r3, [r7, #22]
  96625. eth_type_be = PP_HTONS(ETHTYPE_VLAN);
  96626. } else
  96627. #endif /* ETHARP_SUPPORT_VLAN && defined(LWIP_HOOK_VLAN_SET) */
  96628. {
  96629. if (pbuf_add_header(p, SIZEOF_ETH_HDR) != 0) {
  96630. 8026f96: 210e movs r1, #14
  96631. 8026f98: 68b8 ldr r0, [r7, #8]
  96632. 8026f9a: f7f4 f927 bl 801b1ec <pbuf_add_header>
  96633. 8026f9e: 4603 mov r3, r0
  96634. 8026fa0: 2b00 cmp r3, #0
  96635. 8026fa2: d127 bne.n 8026ff4 <ethernet_output+0x78>
  96636. goto pbuf_header_failed;
  96637. }
  96638. }
  96639. LWIP_ASSERT_CORE_LOCKED();
  96640. 8026fa4: f7ea f83a bl 801101c <sys_check_core_locking>
  96641. ethhdr = (struct eth_hdr *)p->payload;
  96642. 8026fa8: 68bb ldr r3, [r7, #8]
  96643. 8026faa: 685b ldr r3, [r3, #4]
  96644. 8026fac: 613b str r3, [r7, #16]
  96645. ethhdr->type = eth_type_be;
  96646. 8026fae: 693b ldr r3, [r7, #16]
  96647. 8026fb0: 8afa ldrh r2, [r7, #22]
  96648. 8026fb2: 819a strh r2, [r3, #12]
  96649. SMEMCPY(&ethhdr->dest, dst, ETH_HWADDR_LEN);
  96650. 8026fb4: 693b ldr r3, [r7, #16]
  96651. 8026fb6: 2206 movs r2, #6
  96652. 8026fb8: 6839 ldr r1, [r7, #0]
  96653. 8026fba: 4618 mov r0, r3
  96654. 8026fbc: f003 fedf bl 802ad7e <memcpy>
  96655. SMEMCPY(&ethhdr->src, src, ETH_HWADDR_LEN);
  96656. 8026fc0: 693b ldr r3, [r7, #16]
  96657. 8026fc2: 3306 adds r3, #6
  96658. 8026fc4: 2206 movs r2, #6
  96659. 8026fc6: 6879 ldr r1, [r7, #4]
  96660. 8026fc8: 4618 mov r0, r3
  96661. 8026fca: f003 fed8 bl 802ad7e <memcpy>
  96662. LWIP_ASSERT("netif->hwaddr_len must be 6 for ethernet_output!",
  96663. 8026fce: 68fb ldr r3, [r7, #12]
  96664. 8026fd0: f893 3030 ldrb.w r3, [r3, #48] @ 0x30
  96665. 8026fd4: 2b06 cmp r3, #6
  96666. 8026fd6: d006 beq.n 8026fe6 <ethernet_output+0x6a>
  96667. 8026fd8: 4b0a ldr r3, [pc, #40] @ (8027004 <ethernet_output+0x88>)
  96668. 8026fda: f44f 7299 mov.w r2, #306 @ 0x132
  96669. 8026fde: 490a ldr r1, [pc, #40] @ (8027008 <ethernet_output+0x8c>)
  96670. 8026fe0: 480a ldr r0, [pc, #40] @ (802700c <ethernet_output+0x90>)
  96671. 8026fe2: f003 fc43 bl 802a86c <iprintf>
  96672. (netif->hwaddr_len == ETH_HWADDR_LEN));
  96673. LWIP_DEBUGF(ETHARP_DEBUG | LWIP_DBG_TRACE,
  96674. ("ethernet_output: sending packet %p\n", (void *)p));
  96675. /* send the packet */
  96676. return netif->linkoutput(netif, p);
  96677. 8026fe6: 68fb ldr r3, [r7, #12]
  96678. 8026fe8: 699b ldr r3, [r3, #24]
  96679. 8026fea: 68b9 ldr r1, [r7, #8]
  96680. 8026fec: 68f8 ldr r0, [r7, #12]
  96681. 8026fee: 4798 blx r3
  96682. 8026ff0: 4603 mov r3, r0
  96683. 8026ff2: e002 b.n 8026ffa <ethernet_output+0x7e>
  96684. goto pbuf_header_failed;
  96685. 8026ff4: bf00 nop
  96686. pbuf_header_failed:
  96687. LWIP_DEBUGF(ETHARP_DEBUG | LWIP_DBG_TRACE | LWIP_DBG_LEVEL_SERIOUS,
  96688. ("ethernet_output: could not allocate room for header.\n"));
  96689. LINK_STATS_INC(link.lenerr);
  96690. return ERR_BUF;
  96691. 8026ff6: f06f 0301 mvn.w r3, #1
  96692. }
  96693. 8026ffa: 4618 mov r0, r3
  96694. 8026ffc: 3718 adds r7, #24
  96695. 8026ffe: 46bd mov sp, r7
  96696. 8027000: bd80 pop {r7, pc}
  96697. 8027002: bf00 nop
  96698. 8027004: 08031894 .word 0x08031894
  96699. 8027008: 080318cc .word 0x080318cc
  96700. 802700c: 08031900 .word 0x08031900
  96701. 08027010 <sys_mbox_new>:
  96702. #endif
  96703. /*-----------------------------------------------------------------------------------*/
  96704. // Creates an empty mailbox.
  96705. err_t sys_mbox_new(sys_mbox_t *mbox, int size)
  96706. {
  96707. 8027010: b580 push {r7, lr}
  96708. 8027012: b082 sub sp, #8
  96709. 8027014: af00 add r7, sp, #0
  96710. 8027016: 6078 str r0, [r7, #4]
  96711. 8027018: 6039 str r1, [r7, #0]
  96712. #if (osCMSIS < 0x20000U)
  96713. osMessageQDef(QUEUE, size, void *);
  96714. *mbox = osMessageCreate(osMessageQ(QUEUE), NULL);
  96715. #else
  96716. *mbox = osMessageQueueNew(size, sizeof(void *), NULL);
  96717. 802701a: 683b ldr r3, [r7, #0]
  96718. 802701c: 2200 movs r2, #0
  96719. 802701e: 2104 movs r1, #4
  96720. 8027020: 4618 mov r0, r3
  96721. 8027022: f7ea fd87 bl 8011b34 <osMessageQueueNew>
  96722. 8027026: 4602 mov r2, r0
  96723. 8027028: 687b ldr r3, [r7, #4]
  96724. 802702a: 601a str r2, [r3, #0]
  96725. if(lwip_stats.sys.mbox.max < lwip_stats.sys.mbox.used)
  96726. {
  96727. lwip_stats.sys.mbox.max = lwip_stats.sys.mbox.used;
  96728. }
  96729. #endif /* SYS_STATS */
  96730. if(*mbox == NULL)
  96731. 802702c: 687b ldr r3, [r7, #4]
  96732. 802702e: 681b ldr r3, [r3, #0]
  96733. 8027030: 2b00 cmp r3, #0
  96734. 8027032: d102 bne.n 802703a <sys_mbox_new+0x2a>
  96735. return ERR_MEM;
  96736. 8027034: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  96737. 8027038: e000 b.n 802703c <sys_mbox_new+0x2c>
  96738. return ERR_OK;
  96739. 802703a: 2300 movs r3, #0
  96740. }
  96741. 802703c: 4618 mov r0, r3
  96742. 802703e: 3708 adds r7, #8
  96743. 8027040: 46bd mov sp, r7
  96744. 8027042: bd80 pop {r7, pc}
  96745. 08027044 <sys_mbox_free>:
  96746. Deallocates a mailbox. If there are messages still present in the
  96747. mailbox when the mailbox is deallocated, it is an indication of a
  96748. programming error in lwIP and the developer should be notified.
  96749. */
  96750. void sys_mbox_free(sys_mbox_t *mbox)
  96751. {
  96752. 8027044: b580 push {r7, lr}
  96753. 8027046: b082 sub sp, #8
  96754. 8027048: af00 add r7, sp, #0
  96755. 802704a: 6078 str r0, [r7, #4]
  96756. #if (osCMSIS < 0x20000U)
  96757. if(osMessageWaiting(*mbox))
  96758. #else
  96759. if(osMessageQueueGetCount(*mbox))
  96760. 802704c: 687b ldr r3, [r7, #4]
  96761. 802704e: 681b ldr r3, [r3, #0]
  96762. 8027050: 4618 mov r0, r3
  96763. 8027052: f7ea fea1 bl 8011d98 <osMessageQueueGetCount>
  96764. }
  96765. #if (osCMSIS < 0x20000U)
  96766. osMessageDelete(*mbox);
  96767. #else
  96768. osMessageQueueDelete(*mbox);
  96769. 8027056: 687b ldr r3, [r7, #4]
  96770. 8027058: 681b ldr r3, [r3, #0]
  96771. 802705a: 4618 mov r0, r3
  96772. 802705c: f7ea febc bl 8011dd8 <osMessageQueueDelete>
  96773. #endif
  96774. #if SYS_STATS
  96775. --lwip_stats.sys.mbox.used;
  96776. #endif /* SYS_STATS */
  96777. }
  96778. 8027060: bf00 nop
  96779. 8027062: 3708 adds r7, #8
  96780. 8027064: 46bd mov sp, r7
  96781. 8027066: bd80 pop {r7, pc}
  96782. 08027068 <sys_mbox_trypost>:
  96783. /*-----------------------------------------------------------------------------------*/
  96784. // Try to post the "msg" to the mailbox.
  96785. err_t sys_mbox_trypost(sys_mbox_t *mbox, void *msg)
  96786. {
  96787. 8027068: b580 push {r7, lr}
  96788. 802706a: b084 sub sp, #16
  96789. 802706c: af00 add r7, sp, #0
  96790. 802706e: 6078 str r0, [r7, #4]
  96791. 8027070: 6039 str r1, [r7, #0]
  96792. err_t result;
  96793. #if (osCMSIS < 0x20000U)
  96794. if(osMessagePut(*mbox, (uint32_t)msg, 0) == osOK)
  96795. #else
  96796. if(osMessageQueuePut(*mbox, &msg, 0, 0) == osOK)
  96797. 8027072: 687b ldr r3, [r7, #4]
  96798. 8027074: 6818 ldr r0, [r3, #0]
  96799. 8027076: 4639 mov r1, r7
  96800. 8027078: 2300 movs r3, #0
  96801. 802707a: 2200 movs r2, #0
  96802. 802707c: f7ea fdce bl 8011c1c <osMessageQueuePut>
  96803. 8027080: 4603 mov r3, r0
  96804. 8027082: 2b00 cmp r3, #0
  96805. 8027084: d102 bne.n 802708c <sys_mbox_trypost+0x24>
  96806. #endif
  96807. {
  96808. result = ERR_OK;
  96809. 8027086: 2300 movs r3, #0
  96810. 8027088: 73fb strb r3, [r7, #15]
  96811. 802708a: e001 b.n 8027090 <sys_mbox_trypost+0x28>
  96812. }
  96813. else
  96814. {
  96815. // could not post, queue must be full
  96816. result = ERR_MEM;
  96817. 802708c: 23ff movs r3, #255 @ 0xff
  96818. 802708e: 73fb strb r3, [r7, #15]
  96819. #if SYS_STATS
  96820. lwip_stats.sys.mbox.err++;
  96821. #endif /* SYS_STATS */
  96822. }
  96823. return result;
  96824. 8027090: f997 300f ldrsb.w r3, [r7, #15]
  96825. }
  96826. 8027094: 4618 mov r0, r3
  96827. 8027096: 3710 adds r7, #16
  96828. 8027098: 46bd mov sp, r7
  96829. 802709a: bd80 pop {r7, pc}
  96830. 0802709c <sys_arch_mbox_fetch>:
  96831. Note that a function with a similar name, sys_mbox_fetch(), is
  96832. implemented by lwIP.
  96833. */
  96834. u32_t sys_arch_mbox_fetch(sys_mbox_t *mbox, void **msg, u32_t timeout)
  96835. {
  96836. 802709c: b580 push {r7, lr}
  96837. 802709e: b086 sub sp, #24
  96838. 80270a0: af00 add r7, sp, #0
  96839. 80270a2: 60f8 str r0, [r7, #12]
  96840. 80270a4: 60b9 str r1, [r7, #8]
  96841. 80270a6: 607a str r2, [r7, #4]
  96842. #if (osCMSIS < 0x20000U)
  96843. osEvent event;
  96844. uint32_t starttime = osKernelSysTick();
  96845. #else
  96846. osStatus_t status;
  96847. uint32_t starttime = osKernelGetTickCount();
  96848. 80270a8: f7ea f92e bl 8011308 <osKernelGetTickCount>
  96849. 80270ac: 6178 str r0, [r7, #20]
  96850. #endif
  96851. if(timeout != 0)
  96852. 80270ae: 687b ldr r3, [r7, #4]
  96853. 80270b0: 2b00 cmp r3, #0
  96854. 80270b2: d013 beq.n 80270dc <sys_arch_mbox_fetch+0x40>
  96855. {
  96856. *msg = (void *)event.value.v;
  96857. return (osKernelSysTick() - starttime);
  96858. }
  96859. #else
  96860. status = osMessageQueueGet(*mbox, msg, 0, timeout);
  96861. 80270b4: 68fb ldr r3, [r7, #12]
  96862. 80270b6: 6818 ldr r0, [r3, #0]
  96863. 80270b8: 687b ldr r3, [r7, #4]
  96864. 80270ba: 2200 movs r2, #0
  96865. 80270bc: 68b9 ldr r1, [r7, #8]
  96866. 80270be: f7ea fe0d bl 8011cdc <osMessageQueueGet>
  96867. 80270c2: 6138 str r0, [r7, #16]
  96868. if (status == osOK)
  96869. 80270c4: 693b ldr r3, [r7, #16]
  96870. 80270c6: 2b00 cmp r3, #0
  96871. 80270c8: d105 bne.n 80270d6 <sys_arch_mbox_fetch+0x3a>
  96872. {
  96873. return (osKernelGetTickCount() - starttime);
  96874. 80270ca: f7ea f91d bl 8011308 <osKernelGetTickCount>
  96875. 80270ce: 4602 mov r2, r0
  96876. 80270d0: 697b ldr r3, [r7, #20]
  96877. 80270d2: 1ad3 subs r3, r2, r3
  96878. 80270d4: e00f b.n 80270f6 <sys_arch_mbox_fetch+0x5a>
  96879. }
  96880. #endif
  96881. else
  96882. {
  96883. return SYS_ARCH_TIMEOUT;
  96884. 80270d6: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  96885. 80270da: e00c b.n 80270f6 <sys_arch_mbox_fetch+0x5a>
  96886. #if (osCMSIS < 0x20000U)
  96887. event = osMessageGet (*mbox, osWaitForever);
  96888. *msg = (void *)event.value.v;
  96889. return (osKernelSysTick() - starttime);
  96890. #else
  96891. osMessageQueueGet(*mbox, msg, 0, osWaitForever );
  96892. 80270dc: 68fb ldr r3, [r7, #12]
  96893. 80270de: 6818 ldr r0, [r3, #0]
  96894. 80270e0: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  96895. 80270e4: 2200 movs r2, #0
  96896. 80270e6: 68b9 ldr r1, [r7, #8]
  96897. 80270e8: f7ea fdf8 bl 8011cdc <osMessageQueueGet>
  96898. return (osKernelGetTickCount() - starttime);
  96899. 80270ec: f7ea f90c bl 8011308 <osKernelGetTickCount>
  96900. 80270f0: 4602 mov r2, r0
  96901. 80270f2: 697b ldr r3, [r7, #20]
  96902. 80270f4: 1ad3 subs r3, r2, r3
  96903. #endif
  96904. }
  96905. }
  96906. 80270f6: 4618 mov r0, r3
  96907. 80270f8: 3718 adds r7, #24
  96908. 80270fa: 46bd mov sp, r7
  96909. 80270fc: bd80 pop {r7, pc}
  96910. 080270fe <sys_arch_mbox_tryfetch>:
  96911. /*
  96912. Similar to sys_arch_mbox_fetch, but if message is not ready immediately, we'll
  96913. return with SYS_MBOX_EMPTY. On success, 0 is returned.
  96914. */
  96915. u32_t sys_arch_mbox_tryfetch(sys_mbox_t *mbox, void **msg)
  96916. {
  96917. 80270fe: b580 push {r7, lr}
  96918. 8027100: b082 sub sp, #8
  96919. 8027102: af00 add r7, sp, #0
  96920. 8027104: 6078 str r0, [r7, #4]
  96921. 8027106: 6039 str r1, [r7, #0]
  96922. if(event.status == osEventMessage)
  96923. {
  96924. *msg = (void *)event.value.v;
  96925. #else
  96926. if (osMessageQueueGet(*mbox, msg, 0, 0) == osOK)
  96927. 8027108: 687b ldr r3, [r7, #4]
  96928. 802710a: 6818 ldr r0, [r3, #0]
  96929. 802710c: 2300 movs r3, #0
  96930. 802710e: 2200 movs r2, #0
  96931. 8027110: 6839 ldr r1, [r7, #0]
  96932. 8027112: f7ea fde3 bl 8011cdc <osMessageQueueGet>
  96933. 8027116: 4603 mov r3, r0
  96934. 8027118: 2b00 cmp r3, #0
  96935. 802711a: d101 bne.n 8027120 <sys_arch_mbox_tryfetch+0x22>
  96936. {
  96937. #endif
  96938. return ERR_OK;
  96939. 802711c: 2300 movs r3, #0
  96940. 802711e: e001 b.n 8027124 <sys_arch_mbox_tryfetch+0x26>
  96941. }
  96942. else
  96943. {
  96944. return SYS_MBOX_EMPTY;
  96945. 8027120: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  96946. }
  96947. }
  96948. 8027124: 4618 mov r0, r3
  96949. 8027126: 3708 adds r7, #8
  96950. 8027128: 46bd mov sp, r7
  96951. 802712a: bd80 pop {r7, pc}
  96952. 0802712c <sys_mbox_valid>:
  96953. /*----------------------------------------------------------------------------------*/
  96954. int sys_mbox_valid(sys_mbox_t *mbox)
  96955. {
  96956. 802712c: b480 push {r7}
  96957. 802712e: b083 sub sp, #12
  96958. 8027130: af00 add r7, sp, #0
  96959. 8027132: 6078 str r0, [r7, #4]
  96960. if (*mbox == SYS_MBOX_NULL)
  96961. 8027134: 687b ldr r3, [r7, #4]
  96962. 8027136: 681b ldr r3, [r3, #0]
  96963. 8027138: 2b00 cmp r3, #0
  96964. 802713a: d101 bne.n 8027140 <sys_mbox_valid+0x14>
  96965. return 0;
  96966. 802713c: 2300 movs r3, #0
  96967. 802713e: e000 b.n 8027142 <sys_mbox_valid+0x16>
  96968. else
  96969. return 1;
  96970. 8027140: 2301 movs r3, #1
  96971. }
  96972. 8027142: 4618 mov r0, r3
  96973. 8027144: 370c adds r7, #12
  96974. 8027146: 46bd mov sp, r7
  96975. 8027148: f85d 7b04 ldr.w r7, [sp], #4
  96976. 802714c: 4770 bx lr
  96977. 0802714e <sys_mbox_set_invalid>:
  96978. /*-----------------------------------------------------------------------------------*/
  96979. void sys_mbox_set_invalid(sys_mbox_t *mbox)
  96980. {
  96981. 802714e: b480 push {r7}
  96982. 8027150: b083 sub sp, #12
  96983. 8027152: af00 add r7, sp, #0
  96984. 8027154: 6078 str r0, [r7, #4]
  96985. *mbox = SYS_MBOX_NULL;
  96986. 8027156: 687b ldr r3, [r7, #4]
  96987. 8027158: 2200 movs r2, #0
  96988. 802715a: 601a str r2, [r3, #0]
  96989. }
  96990. 802715c: bf00 nop
  96991. 802715e: 370c adds r7, #12
  96992. 8027160: 46bd mov sp, r7
  96993. 8027162: f85d 7b04 ldr.w r7, [sp], #4
  96994. 8027166: 4770 bx lr
  96995. 08027168 <sys_sem_new>:
  96996. /*-----------------------------------------------------------------------------------*/
  96997. // Creates a new semaphore. The "count" argument specifies
  96998. // the initial state of the semaphore.
  96999. err_t sys_sem_new(sys_sem_t *sem, u8_t count)
  97000. {
  97001. 8027168: b580 push {r7, lr}
  97002. 802716a: b082 sub sp, #8
  97003. 802716c: af00 add r7, sp, #0
  97004. 802716e: 6078 str r0, [r7, #4]
  97005. 8027170: 460b mov r3, r1
  97006. 8027172: 70fb strb r3, [r7, #3]
  97007. #if (osCMSIS < 0x20000U)
  97008. osSemaphoreDef(SEM);
  97009. *sem = osSemaphoreCreate (osSemaphore(SEM), 1);
  97010. #else
  97011. *sem = osSemaphoreNew(UINT16_MAX, count, NULL);
  97012. 8027174: 78fb ldrb r3, [r7, #3]
  97013. 8027176: 2200 movs r2, #0
  97014. 8027178: 4619 mov r1, r3
  97015. 802717a: f64f 70ff movw r0, #65535 @ 0xffff
  97016. 802717e: f7ea fb96 bl 80118ae <osSemaphoreNew>
  97017. 8027182: 4602 mov r2, r0
  97018. 8027184: 687b ldr r3, [r7, #4]
  97019. 8027186: 601a str r2, [r3, #0]
  97020. #endif
  97021. if(*sem == NULL)
  97022. 8027188: 687b ldr r3, [r7, #4]
  97023. 802718a: 681b ldr r3, [r3, #0]
  97024. 802718c: 2b00 cmp r3, #0
  97025. 802718e: d102 bne.n 8027196 <sys_sem_new+0x2e>
  97026. {
  97027. #if SYS_STATS
  97028. ++lwip_stats.sys.sem.err;
  97029. #endif /* SYS_STATS */
  97030. return ERR_MEM;
  97031. 8027190: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  97032. 8027194: e009 b.n 80271aa <sys_sem_new+0x42>
  97033. }
  97034. if(count == 0) // Means it can't be taken
  97035. 8027196: 78fb ldrb r3, [r7, #3]
  97036. 8027198: 2b00 cmp r3, #0
  97037. 802719a: d105 bne.n 80271a8 <sys_sem_new+0x40>
  97038. {
  97039. #if (osCMSIS < 0x20000U)
  97040. osSemaphoreWait(*sem, 0);
  97041. #else
  97042. osSemaphoreAcquire(*sem, 0);
  97043. 802719c: 687b ldr r3, [r7, #4]
  97044. 802719e: 681b ldr r3, [r3, #0]
  97045. 80271a0: 2100 movs r1, #0
  97046. 80271a2: 4618 mov r0, r3
  97047. 80271a4: f7ea fc0c bl 80119c0 <osSemaphoreAcquire>
  97048. if (lwip_stats.sys.sem.max < lwip_stats.sys.sem.used) {
  97049. lwip_stats.sys.sem.max = lwip_stats.sys.sem.used;
  97050. }
  97051. #endif /* SYS_STATS */
  97052. return ERR_OK;
  97053. 80271a8: 2300 movs r3, #0
  97054. }
  97055. 80271aa: 4618 mov r0, r3
  97056. 80271ac: 3708 adds r7, #8
  97057. 80271ae: 46bd mov sp, r7
  97058. 80271b0: bd80 pop {r7, pc}
  97059. 080271b2 <sys_arch_sem_wait>:
  97060. Notice that lwIP implements a function with a similar name,
  97061. sys_sem_wait(), that uses the sys_arch_sem_wait() function.
  97062. */
  97063. u32_t sys_arch_sem_wait(sys_sem_t *sem, u32_t timeout)
  97064. {
  97065. 80271b2: b580 push {r7, lr}
  97066. 80271b4: b084 sub sp, #16
  97067. 80271b6: af00 add r7, sp, #0
  97068. 80271b8: 6078 str r0, [r7, #4]
  97069. 80271ba: 6039 str r1, [r7, #0]
  97070. #if (osCMSIS < 0x20000U)
  97071. uint32_t starttime = osKernelSysTick();
  97072. #else
  97073. uint32_t starttime = osKernelGetTickCount();
  97074. 80271bc: f7ea f8a4 bl 8011308 <osKernelGetTickCount>
  97075. 80271c0: 60f8 str r0, [r7, #12]
  97076. #endif
  97077. if(timeout != 0)
  97078. 80271c2: 683b ldr r3, [r7, #0]
  97079. 80271c4: 2b00 cmp r3, #0
  97080. 80271c6: d011 beq.n 80271ec <sys_arch_sem_wait+0x3a>
  97081. #if (osCMSIS < 0x20000U)
  97082. if(osSemaphoreWait (*sem, timeout) == osOK)
  97083. {
  97084. return (osKernelSysTick() - starttime);
  97085. #else
  97086. if(osSemaphoreAcquire(*sem, timeout) == osOK)
  97087. 80271c8: 687b ldr r3, [r7, #4]
  97088. 80271ca: 681b ldr r3, [r3, #0]
  97089. 80271cc: 6839 ldr r1, [r7, #0]
  97090. 80271ce: 4618 mov r0, r3
  97091. 80271d0: f7ea fbf6 bl 80119c0 <osSemaphoreAcquire>
  97092. 80271d4: 4603 mov r3, r0
  97093. 80271d6: 2b00 cmp r3, #0
  97094. 80271d8: d105 bne.n 80271e6 <sys_arch_sem_wait+0x34>
  97095. {
  97096. return (osKernelGetTickCount() - starttime);
  97097. 80271da: f7ea f895 bl 8011308 <osKernelGetTickCount>
  97098. 80271de: 4602 mov r2, r0
  97099. 80271e0: 68fb ldr r3, [r7, #12]
  97100. 80271e2: 1ad3 subs r3, r2, r3
  97101. 80271e4: e012 b.n 802720c <sys_arch_sem_wait+0x5a>
  97102. #endif
  97103. }
  97104. else
  97105. {
  97106. return SYS_ARCH_TIMEOUT;
  97107. 80271e6: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  97108. 80271ea: e00f b.n 802720c <sys_arch_sem_wait+0x5a>
  97109. {
  97110. #if (osCMSIS < 0x20000U)
  97111. while(osSemaphoreWait (*sem, osWaitForever) != osOK);
  97112. return (osKernelSysTick() - starttime);
  97113. #else
  97114. while(osSemaphoreAcquire(*sem, osWaitForever) != osOK);
  97115. 80271ec: bf00 nop
  97116. 80271ee: 687b ldr r3, [r7, #4]
  97117. 80271f0: 681b ldr r3, [r3, #0]
  97118. 80271f2: f04f 31ff mov.w r1, #4294967295 @ 0xffffffff
  97119. 80271f6: 4618 mov r0, r3
  97120. 80271f8: f7ea fbe2 bl 80119c0 <osSemaphoreAcquire>
  97121. 80271fc: 4603 mov r3, r0
  97122. 80271fe: 2b00 cmp r3, #0
  97123. 8027200: d1f5 bne.n 80271ee <sys_arch_sem_wait+0x3c>
  97124. return (osKernelGetTickCount() - starttime);
  97125. 8027202: f7ea f881 bl 8011308 <osKernelGetTickCount>
  97126. 8027206: 4602 mov r2, r0
  97127. 8027208: 68fb ldr r3, [r7, #12]
  97128. 802720a: 1ad3 subs r3, r2, r3
  97129. #endif
  97130. }
  97131. }
  97132. 802720c: 4618 mov r0, r3
  97133. 802720e: 3710 adds r7, #16
  97134. 8027210: 46bd mov sp, r7
  97135. 8027212: bd80 pop {r7, pc}
  97136. 08027214 <sys_sem_signal>:
  97137. /*-----------------------------------------------------------------------------------*/
  97138. // Signals a semaphore
  97139. void sys_sem_signal(sys_sem_t *sem)
  97140. {
  97141. 8027214: b580 push {r7, lr}
  97142. 8027216: b082 sub sp, #8
  97143. 8027218: af00 add r7, sp, #0
  97144. 802721a: 6078 str r0, [r7, #4]
  97145. osSemaphoreRelease(*sem);
  97146. 802721c: 687b ldr r3, [r7, #4]
  97147. 802721e: 681b ldr r3, [r3, #0]
  97148. 8027220: 4618 mov r0, r3
  97149. 8027222: f7ea fc1f bl 8011a64 <osSemaphoreRelease>
  97150. }
  97151. 8027226: bf00 nop
  97152. 8027228: 3708 adds r7, #8
  97153. 802722a: 46bd mov sp, r7
  97154. 802722c: bd80 pop {r7, pc}
  97155. 0802722e <sys_sem_free>:
  97156. /*-----------------------------------------------------------------------------------*/
  97157. // Deallocates a semaphore
  97158. void sys_sem_free(sys_sem_t *sem)
  97159. {
  97160. 802722e: b580 push {r7, lr}
  97161. 8027230: b082 sub sp, #8
  97162. 8027232: af00 add r7, sp, #0
  97163. 8027234: 6078 str r0, [r7, #4]
  97164. #if SYS_STATS
  97165. --lwip_stats.sys.sem.used;
  97166. #endif /* SYS_STATS */
  97167. osSemaphoreDelete(*sem);
  97168. 8027236: 687b ldr r3, [r7, #4]
  97169. 8027238: 681b ldr r3, [r3, #0]
  97170. 802723a: 4618 mov r0, r3
  97171. 802723c: f7ea fc56 bl 8011aec <osSemaphoreDelete>
  97172. }
  97173. 8027240: bf00 nop
  97174. 8027242: 3708 adds r7, #8
  97175. 8027244: 46bd mov sp, r7
  97176. 8027246: bd80 pop {r7, pc}
  97177. 08027248 <sys_sem_valid>:
  97178. /*-----------------------------------------------------------------------------------*/
  97179. int sys_sem_valid(sys_sem_t *sem)
  97180. {
  97181. 8027248: b480 push {r7}
  97182. 802724a: b083 sub sp, #12
  97183. 802724c: af00 add r7, sp, #0
  97184. 802724e: 6078 str r0, [r7, #4]
  97185. if (*sem == SYS_SEM_NULL)
  97186. 8027250: 687b ldr r3, [r7, #4]
  97187. 8027252: 681b ldr r3, [r3, #0]
  97188. 8027254: 2b00 cmp r3, #0
  97189. 8027256: d101 bne.n 802725c <sys_sem_valid+0x14>
  97190. return 0;
  97191. 8027258: 2300 movs r3, #0
  97192. 802725a: e000 b.n 802725e <sys_sem_valid+0x16>
  97193. else
  97194. return 1;
  97195. 802725c: 2301 movs r3, #1
  97196. }
  97197. 802725e: 4618 mov r0, r3
  97198. 8027260: 370c adds r7, #12
  97199. 8027262: 46bd mov sp, r7
  97200. 8027264: f85d 7b04 ldr.w r7, [sp], #4
  97201. 8027268: 4770 bx lr
  97202. 0802726a <sys_sem_set_invalid>:
  97203. /*-----------------------------------------------------------------------------------*/
  97204. void sys_sem_set_invalid(sys_sem_t *sem)
  97205. {
  97206. 802726a: b480 push {r7}
  97207. 802726c: b083 sub sp, #12
  97208. 802726e: af00 add r7, sp, #0
  97209. 8027270: 6078 str r0, [r7, #4]
  97210. *sem = SYS_SEM_NULL;
  97211. 8027272: 687b ldr r3, [r7, #4]
  97212. 8027274: 2200 movs r2, #0
  97213. 8027276: 601a str r2, [r3, #0]
  97214. }
  97215. 8027278: bf00 nop
  97216. 802727a: 370c adds r7, #12
  97217. 802727c: 46bd mov sp, r7
  97218. 802727e: f85d 7b04 ldr.w r7, [sp], #4
  97219. 8027282: 4770 bx lr
  97220. 08027284 <sys_init>:
  97221. #else
  97222. osMutexId_t lwip_sys_mutex;
  97223. #endif
  97224. // Initialize sys arch
  97225. void sys_init(void)
  97226. {
  97227. 8027284: b580 push {r7, lr}
  97228. 8027286: af00 add r7, sp, #0
  97229. #if (osCMSIS < 0x20000U)
  97230. lwip_sys_mutex = osMutexCreate(osMutex(lwip_sys_mutex));
  97231. #else
  97232. lwip_sys_mutex = osMutexNew(NULL);
  97233. 8027288: 2000 movs r0, #0
  97234. 802728a: f7ea fa02 bl 8011692 <osMutexNew>
  97235. 802728e: 4603 mov r3, r0
  97236. 8027290: 4a01 ldr r2, [pc, #4] @ (8027298 <sys_init+0x14>)
  97237. 8027292: 6013 str r3, [r2, #0]
  97238. #endif
  97239. }
  97240. 8027294: bf00 nop
  97241. 8027296: bd80 pop {r7, pc}
  97242. 8027298: 2402b10c .word 0x2402b10c
  97243. 0802729c <sys_mutex_new>:
  97244. /* Mutexes*/
  97245. /*-----------------------------------------------------------------------------------*/
  97246. /*-----------------------------------------------------------------------------------*/
  97247. #if LWIP_COMPAT_MUTEX == 0
  97248. /* Create a new mutex*/
  97249. err_t sys_mutex_new(sys_mutex_t *mutex) {
  97250. 802729c: b580 push {r7, lr}
  97251. 802729e: b082 sub sp, #8
  97252. 80272a0: af00 add r7, sp, #0
  97253. 80272a2: 6078 str r0, [r7, #4]
  97254. #if (osCMSIS < 0x20000U)
  97255. osMutexDef(MUTEX);
  97256. *mutex = osMutexCreate(osMutex(MUTEX));
  97257. #else
  97258. *mutex = osMutexNew(NULL);
  97259. 80272a4: 2000 movs r0, #0
  97260. 80272a6: f7ea f9f4 bl 8011692 <osMutexNew>
  97261. 80272aa: 4602 mov r2, r0
  97262. 80272ac: 687b ldr r3, [r7, #4]
  97263. 80272ae: 601a str r2, [r3, #0]
  97264. #endif
  97265. if(*mutex == NULL)
  97266. 80272b0: 687b ldr r3, [r7, #4]
  97267. 80272b2: 681b ldr r3, [r3, #0]
  97268. 80272b4: 2b00 cmp r3, #0
  97269. 80272b6: d102 bne.n 80272be <sys_mutex_new+0x22>
  97270. {
  97271. #if SYS_STATS
  97272. ++lwip_stats.sys.mutex.err;
  97273. #endif /* SYS_STATS */
  97274. return ERR_MEM;
  97275. 80272b8: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  97276. 80272bc: e000 b.n 80272c0 <sys_mutex_new+0x24>
  97277. ++lwip_stats.sys.mutex.used;
  97278. if (lwip_stats.sys.mutex.max < lwip_stats.sys.mutex.used) {
  97279. lwip_stats.sys.mutex.max = lwip_stats.sys.mutex.used;
  97280. }
  97281. #endif /* SYS_STATS */
  97282. return ERR_OK;
  97283. 80272be: 2300 movs r3, #0
  97284. }
  97285. 80272c0: 4618 mov r0, r3
  97286. 80272c2: 3708 adds r7, #8
  97287. 80272c4: 46bd mov sp, r7
  97288. 80272c6: bd80 pop {r7, pc}
  97289. 080272c8 <sys_mutex_lock>:
  97290. osMutexDelete(*mutex);
  97291. }
  97292. /*-----------------------------------------------------------------------------------*/
  97293. /* Lock a mutex*/
  97294. void sys_mutex_lock(sys_mutex_t *mutex)
  97295. {
  97296. 80272c8: b580 push {r7, lr}
  97297. 80272ca: b082 sub sp, #8
  97298. 80272cc: af00 add r7, sp, #0
  97299. 80272ce: 6078 str r0, [r7, #4]
  97300. #if (osCMSIS < 0x20000U)
  97301. osMutexWait(*mutex, osWaitForever);
  97302. #else
  97303. osMutexAcquire(*mutex, osWaitForever);
  97304. 80272d0: 687b ldr r3, [r7, #4]
  97305. 80272d2: 681b ldr r3, [r3, #0]
  97306. 80272d4: f04f 31ff mov.w r1, #4294967295 @ 0xffffffff
  97307. 80272d8: 4618 mov r0, r3
  97308. 80272da: f7ea fa60 bl 801179e <osMutexAcquire>
  97309. #endif
  97310. }
  97311. 80272de: bf00 nop
  97312. 80272e0: 3708 adds r7, #8
  97313. 80272e2: 46bd mov sp, r7
  97314. 80272e4: bd80 pop {r7, pc}
  97315. 080272e6 <sys_mutex_unlock>:
  97316. /*-----------------------------------------------------------------------------------*/
  97317. /* Unlock a mutex*/
  97318. void sys_mutex_unlock(sys_mutex_t *mutex)
  97319. {
  97320. 80272e6: b580 push {r7, lr}
  97321. 80272e8: b082 sub sp, #8
  97322. 80272ea: af00 add r7, sp, #0
  97323. 80272ec: 6078 str r0, [r7, #4]
  97324. osMutexRelease(*mutex);
  97325. 80272ee: 687b ldr r3, [r7, #4]
  97326. 80272f0: 681b ldr r3, [r3, #0]
  97327. 80272f2: 4618 mov r0, r3
  97328. 80272f4: f7ea fa9e bl 8011834 <osMutexRelease>
  97329. }
  97330. 80272f8: bf00 nop
  97331. 80272fa: 3708 adds r7, #8
  97332. 80272fc: 46bd mov sp, r7
  97333. 80272fe: bd80 pop {r7, pc}
  97334. 08027300 <sys_thread_new>:
  97335. function "thread()". The "arg" argument will be passed as an argument to the
  97336. thread() function. The id of the new thread is returned. Both the id and
  97337. the priority are system dependent.
  97338. */
  97339. sys_thread_t sys_thread_new(const char *name, lwip_thread_fn thread , void *arg, int stacksize, int prio)
  97340. {
  97341. 8027300: b580 push {r7, lr}
  97342. 8027302: b08e sub sp, #56 @ 0x38
  97343. 8027304: af00 add r7, sp, #0
  97344. 8027306: 60f8 str r0, [r7, #12]
  97345. 8027308: 60b9 str r1, [r7, #8]
  97346. 802730a: 607a str r2, [r7, #4]
  97347. 802730c: 603b str r3, [r7, #0]
  97348. #if (osCMSIS < 0x20000U)
  97349. const osThreadDef_t os_thread_def = { (char *)name, (os_pthread)thread, (osPriority)prio, 0, stacksize};
  97350. return osThreadCreate(&os_thread_def, arg);
  97351. #else
  97352. const osThreadAttr_t attributes = {
  97353. 802730e: f107 0314 add.w r3, r7, #20
  97354. 8027312: 2224 movs r2, #36 @ 0x24
  97355. 8027314: 2100 movs r1, #0
  97356. 8027316: 4618 mov r0, r3
  97357. 8027318: f003 fc3a bl 802ab90 <memset>
  97358. 802731c: 68fb ldr r3, [r7, #12]
  97359. 802731e: 617b str r3, [r7, #20]
  97360. 8027320: 683b ldr r3, [r7, #0]
  97361. 8027322: 62bb str r3, [r7, #40] @ 0x28
  97362. 8027324: 6c3b ldr r3, [r7, #64] @ 0x40
  97363. 8027326: 62fb str r3, [r7, #44] @ 0x2c
  97364. .name = name,
  97365. .stack_size = stacksize,
  97366. .priority = (osPriority_t)prio,
  97367. };
  97368. return osThreadNew(thread, arg, &attributes);
  97369. 8027328: f107 0314 add.w r3, r7, #20
  97370. 802732c: 461a mov r2, r3
  97371. 802732e: 6879 ldr r1, [r7, #4]
  97372. 8027330: 68b8 ldr r0, [r7, #8]
  97373. 8027332: f7e9 fffe bl 8011332 <osThreadNew>
  97374. 8027336: 4603 mov r3, r0
  97375. #endif
  97376. }
  97377. 8027338: 4618 mov r0, r3
  97378. 802733a: 3738 adds r7, #56 @ 0x38
  97379. 802733c: 46bd mov sp, r7
  97380. 802733e: bd80 pop {r7, pc}
  97381. 08027340 <sys_arch_protect>:
  97382. Note: This function is based on FreeRTOS API, because no equivalent CMSIS-RTOS
  97383. API is available
  97384. */
  97385. sys_prot_t sys_arch_protect(void)
  97386. {
  97387. 8027340: b580 push {r7, lr}
  97388. 8027342: af00 add r7, sp, #0
  97389. #if (osCMSIS < 0x20000U)
  97390. osMutexWait(lwip_sys_mutex, osWaitForever);
  97391. #else
  97392. osMutexAcquire(lwip_sys_mutex, osWaitForever);
  97393. 8027344: 4b04 ldr r3, [pc, #16] @ (8027358 <sys_arch_protect+0x18>)
  97394. 8027346: 681b ldr r3, [r3, #0]
  97395. 8027348: f04f 31ff mov.w r1, #4294967295 @ 0xffffffff
  97396. 802734c: 4618 mov r0, r3
  97397. 802734e: f7ea fa26 bl 801179e <osMutexAcquire>
  97398. #endif
  97399. return (sys_prot_t)1;
  97400. 8027352: 2301 movs r3, #1
  97401. }
  97402. 8027354: 4618 mov r0, r3
  97403. 8027356: bd80 pop {r7, pc}
  97404. 8027358: 2402b10c .word 0x2402b10c
  97405. 0802735c <sys_arch_unprotect>:
  97406. Note: This function is based on FreeRTOS API, because no equivalent CMSIS-RTOS
  97407. API is available
  97408. */
  97409. void sys_arch_unprotect(sys_prot_t pval)
  97410. {
  97411. 802735c: b580 push {r7, lr}
  97412. 802735e: b082 sub sp, #8
  97413. 8027360: af00 add r7, sp, #0
  97414. 8027362: 6078 str r0, [r7, #4]
  97415. ( void ) pval;
  97416. osMutexRelease(lwip_sys_mutex);
  97417. 8027364: 4b04 ldr r3, [pc, #16] @ (8027378 <sys_arch_unprotect+0x1c>)
  97418. 8027366: 681b ldr r3, [r3, #0]
  97419. 8027368: 4618 mov r0, r3
  97420. 802736a: f7ea fa63 bl 8011834 <osMutexRelease>
  97421. }
  97422. 802736e: bf00 nop
  97423. 8027370: 3708 adds r7, #8
  97424. 8027372: 46bd mov sp, r7
  97425. 8027374: bd80 pop {r7, pc}
  97426. 8027376: bf00 nop
  97427. 8027378: 2402b10c .word 0x2402b10c
  97428. 0802737c <NewMessageData>:
  97429. #include <string.h>
  97430. //#include "cmsis_os.h"
  97431. osMutexId_t mqttMutex;
  97432. static void NewMessageData(MessageData* md, MQTTString* aTopicName, MQTTMessage* aMessage) {
  97433. 802737c: b480 push {r7}
  97434. 802737e: b085 sub sp, #20
  97435. 8027380: af00 add r7, sp, #0
  97436. 8027382: 60f8 str r0, [r7, #12]
  97437. 8027384: 60b9 str r1, [r7, #8]
  97438. 8027386: 607a str r2, [r7, #4]
  97439. md->topicName = aTopicName;
  97440. 8027388: 68fb ldr r3, [r7, #12]
  97441. 802738a: 68ba ldr r2, [r7, #8]
  97442. 802738c: 605a str r2, [r3, #4]
  97443. md->message = aMessage;
  97444. 802738e: 68fb ldr r3, [r7, #12]
  97445. 8027390: 687a ldr r2, [r7, #4]
  97446. 8027392: 601a str r2, [r3, #0]
  97447. }
  97448. 8027394: bf00 nop
  97449. 8027396: 3714 adds r7, #20
  97450. 8027398: 46bd mov sp, r7
  97451. 802739a: f85d 7b04 ldr.w r7, [sp], #4
  97452. 802739e: 4770 bx lr
  97453. 080273a0 <getNextPacketId>:
  97454. static int getNextPacketId(MQTTClient *c) {
  97455. 80273a0: b480 push {r7}
  97456. 80273a2: b083 sub sp, #12
  97457. 80273a4: af00 add r7, sp, #0
  97458. 80273a6: 6078 str r0, [r7, #4]
  97459. return c->next_packetid = (c->next_packetid == MAX_PACKET_ID) ? 1 : c->next_packetid + 1;
  97460. 80273a8: 687b ldr r3, [r7, #4]
  97461. 80273aa: 681b ldr r3, [r3, #0]
  97462. 80273ac: f64f 72ff movw r2, #65535 @ 0xffff
  97463. 80273b0: 4293 cmp r3, r2
  97464. 80273b2: d003 beq.n 80273bc <getNextPacketId+0x1c>
  97465. 80273b4: 687b ldr r3, [r7, #4]
  97466. 80273b6: 681b ldr r3, [r3, #0]
  97467. 80273b8: 3301 adds r3, #1
  97468. 80273ba: e000 b.n 80273be <getNextPacketId+0x1e>
  97469. 80273bc: 2301 movs r3, #1
  97470. 80273be: 687a ldr r2, [r7, #4]
  97471. 80273c0: 6013 str r3, [r2, #0]
  97472. 80273c2: 687b ldr r3, [r7, #4]
  97473. 80273c4: 681b ldr r3, [r3, #0]
  97474. }
  97475. 80273c6: 4618 mov r0, r3
  97476. 80273c8: 370c adds r7, #12
  97477. 80273ca: 46bd mov sp, r7
  97478. 80273cc: f85d 7b04 ldr.w r7, [sp], #4
  97479. 80273d0: 4770 bx lr
  97480. 080273d2 <sendPacket>:
  97481. static int sendPacket(MQTTClient* c, int length, Timer* timer)
  97482. {
  97483. 80273d2: b5f0 push {r4, r5, r6, r7, lr}
  97484. 80273d4: b087 sub sp, #28
  97485. 80273d6: af00 add r7, sp, #0
  97486. 80273d8: 60f8 str r0, [r7, #12]
  97487. 80273da: 60b9 str r1, [r7, #8]
  97488. 80273dc: 607a str r2, [r7, #4]
  97489. int rc = FAILURE,
  97490. 80273de: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  97491. 80273e2: 617b str r3, [r7, #20]
  97492. sent = 0;
  97493. 80273e4: 2300 movs r3, #0
  97494. 80273e6: 613b str r3, [r7, #16]
  97495. while (sent < length && !TimerIsExpired(timer))
  97496. 80273e8: e018 b.n 802741c <sendPacket+0x4a>
  97497. {
  97498. rc = c->ipstack->mqttwrite(c->ipstack, &c->buf[sent], length, TimerLeftMS(timer));
  97499. 80273ea: 68fb ldr r3, [r7, #12]
  97500. 80273ec: 6d5b ldr r3, [r3, #84] @ 0x54
  97501. 80273ee: 689c ldr r4, [r3, #8]
  97502. 80273f0: 68fb ldr r3, [r7, #12]
  97503. 80273f2: 6d5d ldr r5, [r3, #84] @ 0x54
  97504. 80273f4: 68fb ldr r3, [r7, #12]
  97505. 80273f6: 691a ldr r2, [r3, #16]
  97506. 80273f8: 693b ldr r3, [r7, #16]
  97507. 80273fa: 18d6 adds r6, r2, r3
  97508. 80273fc: 6878 ldr r0, [r7, #4]
  97509. 80273fe: f000 fed3 bl 80281a8 <TimerLeftMS>
  97510. 8027402: 4603 mov r3, r0
  97511. 8027404: 68ba ldr r2, [r7, #8]
  97512. 8027406: 4631 mov r1, r6
  97513. 8027408: 4628 mov r0, r5
  97514. 802740a: 47a0 blx r4
  97515. 802740c: 6178 str r0, [r7, #20]
  97516. if (rc < 0) // there was an error writing the data
  97517. 802740e: 697b ldr r3, [r7, #20]
  97518. 8027410: 2b00 cmp r3, #0
  97519. 8027412: db0e blt.n 8027432 <sendPacket+0x60>
  97520. break;
  97521. sent += rc;
  97522. 8027414: 693a ldr r2, [r7, #16]
  97523. 8027416: 697b ldr r3, [r7, #20]
  97524. 8027418: 4413 add r3, r2
  97525. 802741a: 613b str r3, [r7, #16]
  97526. while (sent < length && !TimerIsExpired(timer))
  97527. 802741c: 693a ldr r2, [r7, #16]
  97528. 802741e: 68bb ldr r3, [r7, #8]
  97529. 8027420: 429a cmp r2, r3
  97530. 8027422: da07 bge.n 8027434 <sendPacket+0x62>
  97531. 8027424: 6878 ldr r0, [r7, #4]
  97532. 8027426: f000 fe7d bl 8028124 <TimerIsExpired>
  97533. 802742a: 4603 mov r3, r0
  97534. 802742c: 2b00 cmp r3, #0
  97535. 802742e: d0dc beq.n 80273ea <sendPacket+0x18>
  97536. 8027430: e000 b.n 8027434 <sendPacket+0x62>
  97537. break;
  97538. 8027432: bf00 nop
  97539. }
  97540. if (sent == length)
  97541. 8027434: 693a ldr r2, [r7, #16]
  97542. 8027436: 68bb ldr r3, [r7, #8]
  97543. 8027438: 429a cmp r2, r3
  97544. 802743a: d10b bne.n 8027454 <sendPacket+0x82>
  97545. {
  97546. TimerCountdown(&c->last_sent, c->keepAliveInterval); // record the fact that we have MQTT_SUCCESSfully sent the packet
  97547. 802743c: 68fb ldr r3, [r7, #12]
  97548. 802743e: f103 0258 add.w r2, r3, #88 @ 0x58
  97549. 8027442: 68fb ldr r3, [r7, #12]
  97550. 8027444: 699b ldr r3, [r3, #24]
  97551. 8027446: 4619 mov r1, r3
  97552. 8027448: 4610 mov r0, r2
  97553. 802744a: f000 fe95 bl 8028178 <TimerCountdown>
  97554. rc = MQTT_SUCCESS;
  97555. 802744e: 2300 movs r3, #0
  97556. 8027450: 617b str r3, [r7, #20]
  97557. 8027452: e002 b.n 802745a <sendPacket+0x88>
  97558. }
  97559. else
  97560. rc = FAILURE;
  97561. 8027454: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  97562. 8027458: 617b str r3, [r7, #20]
  97563. return rc;
  97564. 802745a: 697b ldr r3, [r7, #20]
  97565. }
  97566. 802745c: 4618 mov r0, r3
  97567. 802745e: 371c adds r7, #28
  97568. 8027460: 46bd mov sp, r7
  97569. 8027462: bdf0 pop {r4, r5, r6, r7, pc}
  97570. 08027464 <MQTTClientInit>:
  97571. void MQTTClientInit(MQTTClient* c, Network* network, unsigned int command_timeout_ms,
  97572. unsigned char* sendbuf, size_t sendbuf_size, unsigned char* readbuf, size_t readbuf_size)
  97573. {
  97574. 8027464: b580 push {r7, lr}
  97575. 8027466: b086 sub sp, #24
  97576. 8027468: af00 add r7, sp, #0
  97577. 802746a: 60f8 str r0, [r7, #12]
  97578. 802746c: 60b9 str r1, [r7, #8]
  97579. 802746e: 607a str r2, [r7, #4]
  97580. 8027470: 603b str r3, [r7, #0]
  97581. int i;
  97582. c->ipstack = network;
  97583. 8027472: 68fb ldr r3, [r7, #12]
  97584. 8027474: 68ba ldr r2, [r7, #8]
  97585. 8027476: 655a str r2, [r3, #84] @ 0x54
  97586. for (i = 0; i < MAX_MESSAGE_HANDLERS; ++i)
  97587. 8027478: 2300 movs r3, #0
  97588. 802747a: 617b str r3, [r7, #20]
  97589. 802747c: e008 b.n 8027490 <MQTTClientInit+0x2c>
  97590. c->messageHandlers[i].topicFilter = 0;
  97591. 802747e: 68fb ldr r3, [r7, #12]
  97592. 8027480: 697a ldr r2, [r7, #20]
  97593. 8027482: 3205 adds r2, #5
  97594. 8027484: 2100 movs r1, #0
  97595. 8027486: f843 1032 str.w r1, [r3, r2, lsl #3]
  97596. for (i = 0; i < MAX_MESSAGE_HANDLERS; ++i)
  97597. 802748a: 697b ldr r3, [r7, #20]
  97598. 802748c: 3301 adds r3, #1
  97599. 802748e: 617b str r3, [r7, #20]
  97600. 8027490: 697b ldr r3, [r7, #20]
  97601. 8027492: 2b04 cmp r3, #4
  97602. 8027494: ddf3 ble.n 802747e <MQTTClientInit+0x1a>
  97603. c->command_timeout_ms = command_timeout_ms;
  97604. 8027496: 68fb ldr r3, [r7, #12]
  97605. 8027498: 687a ldr r2, [r7, #4]
  97606. 802749a: 605a str r2, [r3, #4]
  97607. c->buf = sendbuf;
  97608. 802749c: 68fb ldr r3, [r7, #12]
  97609. 802749e: 683a ldr r2, [r7, #0]
  97610. 80274a0: 611a str r2, [r3, #16]
  97611. c->buf_size = sendbuf_size;
  97612. 80274a2: 68fb ldr r3, [r7, #12]
  97613. 80274a4: 6a3a ldr r2, [r7, #32]
  97614. 80274a6: 609a str r2, [r3, #8]
  97615. c->readbuf = readbuf;
  97616. 80274a8: 68fb ldr r3, [r7, #12]
  97617. 80274aa: 6a7a ldr r2, [r7, #36] @ 0x24
  97618. 80274ac: 615a str r2, [r3, #20]
  97619. c->readbuf_size = readbuf_size;
  97620. 80274ae: 68fb ldr r3, [r7, #12]
  97621. 80274b0: 6aba ldr r2, [r7, #40] @ 0x28
  97622. 80274b2: 60da str r2, [r3, #12]
  97623. c->isconnected = 0;
  97624. 80274b4: 68fb ldr r3, [r7, #12]
  97625. 80274b6: 2200 movs r2, #0
  97626. 80274b8: 621a str r2, [r3, #32]
  97627. c->cleansession = 0;
  97628. 80274ba: 68fb ldr r3, [r7, #12]
  97629. 80274bc: 2200 movs r2, #0
  97630. 80274be: 625a str r2, [r3, #36] @ 0x24
  97631. c->ping_outstanding = 0;
  97632. 80274c0: 68fb ldr r3, [r7, #12]
  97633. 80274c2: 2200 movs r2, #0
  97634. 80274c4: 771a strb r2, [r3, #28]
  97635. c->defaultMessageHandler = NULL;
  97636. 80274c6: 68fb ldr r3, [r7, #12]
  97637. 80274c8: 2200 movs r2, #0
  97638. 80274ca: 651a str r2, [r3, #80] @ 0x50
  97639. c->next_packetid = 1;
  97640. 80274cc: 68fb ldr r3, [r7, #12]
  97641. 80274ce: 2201 movs r2, #1
  97642. 80274d0: 601a str r2, [r3, #0]
  97643. TimerInit(&c->last_sent);
  97644. 80274d2: 68fb ldr r3, [r7, #12]
  97645. 80274d4: 3358 adds r3, #88 @ 0x58
  97646. 80274d6: 4618 mov r0, r3
  97647. 80274d8: f000 fe7c bl 80281d4 <TimerInit>
  97648. TimerInit(&c->last_received);
  97649. 80274dc: 68fb ldr r3, [r7, #12]
  97650. 80274de: 3360 adds r3, #96 @ 0x60
  97651. 80274e0: 4618 mov r0, r3
  97652. 80274e2: f000 fe77 bl 80281d4 <TimerInit>
  97653. #if defined(MQTT_TASK)
  97654. MutexInit(&c->mutex);
  97655. #endif
  97656. if(mqttMutex == NULL)
  97657. 80274e6: 4b07 ldr r3, [pc, #28] @ (8027504 <MQTTClientInit+0xa0>)
  97658. 80274e8: 681b ldr r3, [r3, #0]
  97659. 80274ea: 2b00 cmp r3, #0
  97660. 80274ec: d105 bne.n 80274fa <MQTTClientInit+0x96>
  97661. {
  97662. // osMutexDef(mqttMutex);
  97663. // mqttMutex = osMutexNew(NULL);
  97664. c->mutex = osMutexNew(NULL);
  97665. 80274ee: 2000 movs r0, #0
  97666. 80274f0: f7ea f8cf bl 8011692 <osMutexNew>
  97667. 80274f4: 4602 mov r2, r0
  97668. 80274f6: 68fb ldr r3, [r7, #12]
  97669. 80274f8: 669a str r2, [r3, #104] @ 0x68
  97670. }
  97671. }
  97672. 80274fa: bf00 nop
  97673. 80274fc: 3718 adds r7, #24
  97674. 80274fe: 46bd mov sp, r7
  97675. 8027500: bd80 pop {r7, pc}
  97676. 8027502: bf00 nop
  97677. 8027504: 2402b110 .word 0x2402b110
  97678. 08027508 <decodePacket>:
  97679. static int decodePacket(MQTTClient* c, int* value, int timeout)
  97680. {
  97681. 8027508: b590 push {r4, r7, lr}
  97682. 802750a: b08b sub sp, #44 @ 0x2c
  97683. 802750c: af00 add r7, sp, #0
  97684. 802750e: 60f8 str r0, [r7, #12]
  97685. 8027510: 60b9 str r1, [r7, #8]
  97686. 8027512: 607a str r2, [r7, #4]
  97687. unsigned char i;
  97688. int multiplier = 1;
  97689. 8027514: 2301 movs r3, #1
  97690. 8027516: 627b str r3, [r7, #36] @ 0x24
  97691. int len = 0;
  97692. 8027518: 2300 movs r3, #0
  97693. 802751a: 623b str r3, [r7, #32]
  97694. const int MAX_NO_OF_REMAINING_LENGTH_BYTES = 4;
  97695. 802751c: 2304 movs r3, #4
  97696. 802751e: 61fb str r3, [r7, #28]
  97697. *value = 0;
  97698. 8027520: 68bb ldr r3, [r7, #8]
  97699. 8027522: 2200 movs r2, #0
  97700. 8027524: 601a str r2, [r3, #0]
  97701. do
  97702. {
  97703. int rc = MQTTPACKET_READ_ERROR;
  97704. 8027526: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  97705. 802752a: 61bb str r3, [r7, #24]
  97706. if (++len > MAX_NO_OF_REMAINING_LENGTH_BYTES)
  97707. 802752c: 6a3b ldr r3, [r7, #32]
  97708. 802752e: 3301 adds r3, #1
  97709. 8027530: 623b str r3, [r7, #32]
  97710. 8027532: 6a3a ldr r2, [r7, #32]
  97711. 8027534: 69fb ldr r3, [r7, #28]
  97712. 8027536: 429a cmp r2, r3
  97713. 8027538: dd03 ble.n 8027542 <decodePacket+0x3a>
  97714. {
  97715. rc = MQTTPACKET_READ_ERROR; /* bad data */
  97716. 802753a: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  97717. 802753e: 61bb str r3, [r7, #24]
  97718. goto exit;
  97719. 8027540: e021 b.n 8027586 <decodePacket+0x7e>
  97720. }
  97721. rc = c->ipstack->mqttread(c->ipstack, &i, 1, timeout);
  97722. 8027542: 68fb ldr r3, [r7, #12]
  97723. 8027544: 6d5b ldr r3, [r3, #84] @ 0x54
  97724. 8027546: 685c ldr r4, [r3, #4]
  97725. 8027548: 68fb ldr r3, [r7, #12]
  97726. 802754a: 6d58 ldr r0, [r3, #84] @ 0x54
  97727. 802754c: f107 0117 add.w r1, r7, #23
  97728. 8027550: 687b ldr r3, [r7, #4]
  97729. 8027552: 2201 movs r2, #1
  97730. 8027554: 47a0 blx r4
  97731. 8027556: 61b8 str r0, [r7, #24]
  97732. if (rc != 1)
  97733. 8027558: 69bb ldr r3, [r7, #24]
  97734. 802755a: 2b01 cmp r3, #1
  97735. 802755c: d112 bne.n 8027584 <decodePacket+0x7c>
  97736. goto exit;
  97737. *value += (i & 127) * multiplier;
  97738. 802755e: 68bb ldr r3, [r7, #8]
  97739. 8027560: 681a ldr r2, [r3, #0]
  97740. 8027562: 7dfb ldrb r3, [r7, #23]
  97741. 8027564: f003 037f and.w r3, r3, #127 @ 0x7f
  97742. 8027568: 6a79 ldr r1, [r7, #36] @ 0x24
  97743. 802756a: fb01 f303 mul.w r3, r1, r3
  97744. 802756e: 441a add r2, r3
  97745. 8027570: 68bb ldr r3, [r7, #8]
  97746. 8027572: 601a str r2, [r3, #0]
  97747. multiplier *= 128;
  97748. 8027574: 6a7b ldr r3, [r7, #36] @ 0x24
  97749. 8027576: 01db lsls r3, r3, #7
  97750. 8027578: 627b str r3, [r7, #36] @ 0x24
  97751. } while ((i & 128) != 0);
  97752. 802757a: 7dfb ldrb r3, [r7, #23]
  97753. 802757c: b25b sxtb r3, r3
  97754. 802757e: 2b00 cmp r3, #0
  97755. 8027580: dbd1 blt.n 8027526 <decodePacket+0x1e>
  97756. exit:
  97757. 8027582: e000 b.n 8027586 <decodePacket+0x7e>
  97758. goto exit;
  97759. 8027584: bf00 nop
  97760. return len;
  97761. 8027586: 6a3b ldr r3, [r7, #32]
  97762. }
  97763. 8027588: 4618 mov r0, r3
  97764. 802758a: 372c adds r7, #44 @ 0x2c
  97765. 802758c: 46bd mov sp, r7
  97766. 802758e: bd90 pop {r4, r7, pc}
  97767. 08027590 <readPacket>:
  97768. static int readPacket(MQTTClient* c, Timer* timer)
  97769. {
  97770. 8027590: b5f0 push {r4, r5, r6, r7, lr}
  97771. 8027592: b089 sub sp, #36 @ 0x24
  97772. 8027594: af00 add r7, sp, #0
  97773. 8027596: 60f8 str r0, [r7, #12]
  97774. 8027598: 60b9 str r1, [r7, #8]
  97775. MQTTHeader header = {0};
  97776. 802759a: 2300 movs r3, #0
  97777. 802759c: 617b str r3, [r7, #20]
  97778. int len = 0;
  97779. 802759e: 2300 movs r3, #0
  97780. 80275a0: 61bb str r3, [r7, #24]
  97781. int rem_len = 0;
  97782. 80275a2: 2300 movs r3, #0
  97783. 80275a4: 613b str r3, [r7, #16]
  97784. /* 1. read the header byte. This has the packet type in it */
  97785. int rc = c->ipstack->mqttread(c->ipstack, c->readbuf, 1, TimerLeftMS(timer));
  97786. 80275a6: 68fb ldr r3, [r7, #12]
  97787. 80275a8: 6d5b ldr r3, [r3, #84] @ 0x54
  97788. 80275aa: 685c ldr r4, [r3, #4]
  97789. 80275ac: 68fb ldr r3, [r7, #12]
  97790. 80275ae: 6d5d ldr r5, [r3, #84] @ 0x54
  97791. 80275b0: 68fb ldr r3, [r7, #12]
  97792. 80275b2: 695e ldr r6, [r3, #20]
  97793. 80275b4: 68b8 ldr r0, [r7, #8]
  97794. 80275b6: f000 fdf7 bl 80281a8 <TimerLeftMS>
  97795. 80275ba: 4603 mov r3, r0
  97796. 80275bc: 2201 movs r2, #1
  97797. 80275be: 4631 mov r1, r6
  97798. 80275c0: 4628 mov r0, r5
  97799. 80275c2: 47a0 blx r4
  97800. 80275c4: 61f8 str r0, [r7, #28]
  97801. if (rc != 1)
  97802. 80275c6: 69fb ldr r3, [r7, #28]
  97803. 80275c8: 2b01 cmp r3, #1
  97804. 80275ca: d15d bne.n 8027688 <readPacket+0xf8>
  97805. goto exit;
  97806. len = 1;
  97807. 80275cc: 2301 movs r3, #1
  97808. 80275ce: 61bb str r3, [r7, #24]
  97809. /* 2. read the remaining length. This is variable in itself */
  97810. decodePacket(c, &rem_len, TimerLeftMS(timer));
  97811. 80275d0: 68b8 ldr r0, [r7, #8]
  97812. 80275d2: f000 fde9 bl 80281a8 <TimerLeftMS>
  97813. 80275d6: 4602 mov r2, r0
  97814. 80275d8: f107 0310 add.w r3, r7, #16
  97815. 80275dc: 4619 mov r1, r3
  97816. 80275de: 68f8 ldr r0, [r7, #12]
  97817. 80275e0: f7ff ff92 bl 8027508 <decodePacket>
  97818. len += MQTTPacket_encode(c->readbuf + 1, rem_len); /* put the original remaining length back into the buffer */
  97819. 80275e4: 68fb ldr r3, [r7, #12]
  97820. 80275e6: 695b ldr r3, [r3, #20]
  97821. 80275e8: 3301 adds r3, #1
  97822. 80275ea: 693a ldr r2, [r7, #16]
  97823. 80275ec: 4611 mov r1, r2
  97824. 80275ee: 4618 mov r0, r3
  97825. 80275f0: f001 f959 bl 80288a6 <MQTTPacket_encode>
  97826. 80275f4: 4602 mov r2, r0
  97827. 80275f6: 69bb ldr r3, [r7, #24]
  97828. 80275f8: 4413 add r3, r2
  97829. 80275fa: 61bb str r3, [r7, #24]
  97830. if (rem_len > (c->readbuf_size - len))
  97831. 80275fc: 68fb ldr r3, [r7, #12]
  97832. 80275fe: 68da ldr r2, [r3, #12]
  97833. 8027600: 69bb ldr r3, [r7, #24]
  97834. 8027602: 1ad3 subs r3, r2, r3
  97835. 8027604: 693a ldr r2, [r7, #16]
  97836. 8027606: 4293 cmp r3, r2
  97837. 8027608: d203 bcs.n 8027612 <readPacket+0x82>
  97838. {
  97839. rc = BUFFER_OVERFLOW;
  97840. 802760a: f06f 0301 mvn.w r3, #1
  97841. 802760e: 61fb str r3, [r7, #28]
  97842. goto exit;
  97843. 8027610: e03d b.n 802768e <readPacket+0xfe>
  97844. }
  97845. /* 3. read the rest of the buffer using a callback to supply the rest of the data */
  97846. if (rem_len > 0 && (rc = c->ipstack->mqttread(c->ipstack, c->readbuf + len, rem_len, TimerLeftMS(timer)) != rem_len)) {
  97847. 8027612: 693b ldr r3, [r7, #16]
  97848. 8027614: 2b00 cmp r3, #0
  97849. 8027616: dd20 ble.n 802765a <readPacket+0xca>
  97850. 8027618: 68fb ldr r3, [r7, #12]
  97851. 802761a: 6d5b ldr r3, [r3, #84] @ 0x54
  97852. 802761c: 685c ldr r4, [r3, #4]
  97853. 802761e: 68fb ldr r3, [r7, #12]
  97854. 8027620: 6d5d ldr r5, [r3, #84] @ 0x54
  97855. 8027622: 68fb ldr r3, [r7, #12]
  97856. 8027624: 695a ldr r2, [r3, #20]
  97857. 8027626: 69bb ldr r3, [r7, #24]
  97858. 8027628: 18d6 adds r6, r2, r3
  97859. 802762a: 693b ldr r3, [r7, #16]
  97860. 802762c: 607b str r3, [r7, #4]
  97861. 802762e: 68b8 ldr r0, [r7, #8]
  97862. 8027630: f000 fdba bl 80281a8 <TimerLeftMS>
  97863. 8027634: 4603 mov r3, r0
  97864. 8027636: 687a ldr r2, [r7, #4]
  97865. 8027638: 4631 mov r1, r6
  97866. 802763a: 4628 mov r0, r5
  97867. 802763c: 47a0 blx r4
  97868. 802763e: 4602 mov r2, r0
  97869. 8027640: 693b ldr r3, [r7, #16]
  97870. 8027642: 429a cmp r2, r3
  97871. 8027644: bf14 ite ne
  97872. 8027646: 2301 movne r3, #1
  97873. 8027648: 2300 moveq r3, #0
  97874. 802764a: b2db uxtb r3, r3
  97875. 802764c: 61fb str r3, [r7, #28]
  97876. 802764e: 69fb ldr r3, [r7, #28]
  97877. 8027650: 2b00 cmp r3, #0
  97878. 8027652: d002 beq.n 802765a <readPacket+0xca>
  97879. rc = 0;
  97880. 8027654: 2300 movs r3, #0
  97881. 8027656: 61fb str r3, [r7, #28]
  97882. goto exit;
  97883. 8027658: e019 b.n 802768e <readPacket+0xfe>
  97884. }
  97885. header.byte = c->readbuf[0];
  97886. 802765a: 68fb ldr r3, [r7, #12]
  97887. 802765c: 695b ldr r3, [r3, #20]
  97888. 802765e: 781b ldrb r3, [r3, #0]
  97889. 8027660: 753b strb r3, [r7, #20]
  97890. rc = header.bits.type;
  97891. 8027662: 7d3b ldrb r3, [r7, #20]
  97892. 8027664: f3c3 1303 ubfx r3, r3, #4, #4
  97893. 8027668: b2db uxtb r3, r3
  97894. 802766a: 61fb str r3, [r7, #28]
  97895. if (c->keepAliveInterval > 0)
  97896. 802766c: 68fb ldr r3, [r7, #12]
  97897. 802766e: 699b ldr r3, [r3, #24]
  97898. 8027670: 2b00 cmp r3, #0
  97899. 8027672: d00b beq.n 802768c <readPacket+0xfc>
  97900. TimerCountdown(&c->last_received, c->keepAliveInterval); // record the fact that we have MQTT_SUCCESSfully received a packet
  97901. 8027674: 68fb ldr r3, [r7, #12]
  97902. 8027676: f103 0260 add.w r2, r3, #96 @ 0x60
  97903. 802767a: 68fb ldr r3, [r7, #12]
  97904. 802767c: 699b ldr r3, [r3, #24]
  97905. 802767e: 4619 mov r1, r3
  97906. 8027680: 4610 mov r0, r2
  97907. 8027682: f000 fd79 bl 8028178 <TimerCountdown>
  97908. 8027686: e002 b.n 802768e <readPacket+0xfe>
  97909. goto exit;
  97910. 8027688: bf00 nop
  97911. 802768a: e000 b.n 802768e <readPacket+0xfe>
  97912. exit:
  97913. 802768c: bf00 nop
  97914. return rc;
  97915. 802768e: 69fb ldr r3, [r7, #28]
  97916. }
  97917. 8027690: 4618 mov r0, r3
  97918. 8027692: 3724 adds r7, #36 @ 0x24
  97919. 8027694: 46bd mov sp, r7
  97920. 8027696: bdf0 pop {r4, r5, r6, r7, pc}
  97921. 08027698 <isTopicMatched>:
  97922. // assume topic filter and name is in correct format
  97923. // # can only be at end
  97924. // + and # can only be next to separator
  97925. static char isTopicMatched(char* topicFilter, MQTTString* topicName)
  97926. {
  97927. 8027698: b480 push {r7}
  97928. 802769a: b087 sub sp, #28
  97929. 802769c: af00 add r7, sp, #0
  97930. 802769e: 6078 str r0, [r7, #4]
  97931. 80276a0: 6039 str r1, [r7, #0]
  97932. char* curf = topicFilter;
  97933. 80276a2: 687b ldr r3, [r7, #4]
  97934. 80276a4: 617b str r3, [r7, #20]
  97935. char* curn = topicName->lenstring.data;
  97936. 80276a6: 683b ldr r3, [r7, #0]
  97937. 80276a8: 689b ldr r3, [r3, #8]
  97938. 80276aa: 613b str r3, [r7, #16]
  97939. char* curn_end = curn + topicName->lenstring.len;
  97940. 80276ac: 683b ldr r3, [r7, #0]
  97941. 80276ae: 685b ldr r3, [r3, #4]
  97942. 80276b0: 461a mov r2, r3
  97943. 80276b2: 693b ldr r3, [r7, #16]
  97944. 80276b4: 4413 add r3, r2
  97945. 80276b6: 60bb str r3, [r7, #8]
  97946. while (*curf && curn < curn_end)
  97947. 80276b8: e039 b.n 802772e <isTopicMatched+0x96>
  97948. {
  97949. if (*curn == '/' && *curf != '/')
  97950. 80276ba: 693b ldr r3, [r7, #16]
  97951. 80276bc: 781b ldrb r3, [r3, #0]
  97952. 80276be: 2b2f cmp r3, #47 @ 0x2f
  97953. 80276c0: d103 bne.n 80276ca <isTopicMatched+0x32>
  97954. 80276c2: 697b ldr r3, [r7, #20]
  97955. 80276c4: 781b ldrb r3, [r3, #0]
  97956. 80276c6: 2b2f cmp r3, #47 @ 0x2f
  97957. 80276c8: d13a bne.n 8027740 <isTopicMatched+0xa8>
  97958. break;
  97959. if (*curf != '+' && *curf != '#' && *curf != *curn)
  97960. 80276ca: 697b ldr r3, [r7, #20]
  97961. 80276cc: 781b ldrb r3, [r3, #0]
  97962. 80276ce: 2b2b cmp r3, #43 @ 0x2b
  97963. 80276d0: d009 beq.n 80276e6 <isTopicMatched+0x4e>
  97964. 80276d2: 697b ldr r3, [r7, #20]
  97965. 80276d4: 781b ldrb r3, [r3, #0]
  97966. 80276d6: 2b23 cmp r3, #35 @ 0x23
  97967. 80276d8: d005 beq.n 80276e6 <isTopicMatched+0x4e>
  97968. 80276da: 697b ldr r3, [r7, #20]
  97969. 80276dc: 781a ldrb r2, [r3, #0]
  97970. 80276de: 693b ldr r3, [r7, #16]
  97971. 80276e0: 781b ldrb r3, [r3, #0]
  97972. 80276e2: 429a cmp r2, r3
  97973. 80276e4: d12e bne.n 8027744 <isTopicMatched+0xac>
  97974. break;
  97975. if (*curf == '+')
  97976. 80276e6: 697b ldr r3, [r7, #20]
  97977. 80276e8: 781b ldrb r3, [r3, #0]
  97978. 80276ea: 2b2b cmp r3, #43 @ 0x2b
  97979. 80276ec: d112 bne.n 8027714 <isTopicMatched+0x7c>
  97980. { // skip until we meet the next separator, or end of string
  97981. char* nextpos = curn + 1;
  97982. 80276ee: 693b ldr r3, [r7, #16]
  97983. 80276f0: 3301 adds r3, #1
  97984. 80276f2: 60fb str r3, [r7, #12]
  97985. while (nextpos < curn_end && *nextpos != '/')
  97986. 80276f4: e005 b.n 8027702 <isTopicMatched+0x6a>
  97987. nextpos = ++curn + 1;
  97988. 80276f6: 693b ldr r3, [r7, #16]
  97989. 80276f8: 3301 adds r3, #1
  97990. 80276fa: 613b str r3, [r7, #16]
  97991. 80276fc: 693b ldr r3, [r7, #16]
  97992. 80276fe: 3301 adds r3, #1
  97993. 8027700: 60fb str r3, [r7, #12]
  97994. while (nextpos < curn_end && *nextpos != '/')
  97995. 8027702: 68fa ldr r2, [r7, #12]
  97996. 8027704: 68bb ldr r3, [r7, #8]
  97997. 8027706: 429a cmp r2, r3
  97998. 8027708: d20b bcs.n 8027722 <isTopicMatched+0x8a>
  97999. 802770a: 68fb ldr r3, [r7, #12]
  98000. 802770c: 781b ldrb r3, [r3, #0]
  98001. 802770e: 2b2f cmp r3, #47 @ 0x2f
  98002. 8027710: d1f1 bne.n 80276f6 <isTopicMatched+0x5e>
  98003. 8027712: e006 b.n 8027722 <isTopicMatched+0x8a>
  98004. }
  98005. else if (*curf == '#')
  98006. 8027714: 697b ldr r3, [r7, #20]
  98007. 8027716: 781b ldrb r3, [r3, #0]
  98008. 8027718: 2b23 cmp r3, #35 @ 0x23
  98009. 802771a: d102 bne.n 8027722 <isTopicMatched+0x8a>
  98010. curn = curn_end - 1; // skip until end of string
  98011. 802771c: 68bb ldr r3, [r7, #8]
  98012. 802771e: 3b01 subs r3, #1
  98013. 8027720: 613b str r3, [r7, #16]
  98014. curf++;
  98015. 8027722: 697b ldr r3, [r7, #20]
  98016. 8027724: 3301 adds r3, #1
  98017. 8027726: 617b str r3, [r7, #20]
  98018. curn++;
  98019. 8027728: 693b ldr r3, [r7, #16]
  98020. 802772a: 3301 adds r3, #1
  98021. 802772c: 613b str r3, [r7, #16]
  98022. while (*curf && curn < curn_end)
  98023. 802772e: 697b ldr r3, [r7, #20]
  98024. 8027730: 781b ldrb r3, [r3, #0]
  98025. 8027732: 2b00 cmp r3, #0
  98026. 8027734: d007 beq.n 8027746 <isTopicMatched+0xae>
  98027. 8027736: 693a ldr r2, [r7, #16]
  98028. 8027738: 68bb ldr r3, [r7, #8]
  98029. 802773a: 429a cmp r2, r3
  98030. 802773c: d3bd bcc.n 80276ba <isTopicMatched+0x22>
  98031. 802773e: e002 b.n 8027746 <isTopicMatched+0xae>
  98032. break;
  98033. 8027740: bf00 nop
  98034. 8027742: e000 b.n 8027746 <isTopicMatched+0xae>
  98035. break;
  98036. 8027744: bf00 nop
  98037. };
  98038. return (curn == curn_end) && (*curf == '\0');
  98039. 8027746: 693a ldr r2, [r7, #16]
  98040. 8027748: 68bb ldr r3, [r7, #8]
  98041. 802774a: 429a cmp r2, r3
  98042. 802774c: d105 bne.n 802775a <isTopicMatched+0xc2>
  98043. 802774e: 697b ldr r3, [r7, #20]
  98044. 8027750: 781b ldrb r3, [r3, #0]
  98045. 8027752: 2b00 cmp r3, #0
  98046. 8027754: d101 bne.n 802775a <isTopicMatched+0xc2>
  98047. 8027756: 2301 movs r3, #1
  98048. 8027758: e000 b.n 802775c <isTopicMatched+0xc4>
  98049. 802775a: 2300 movs r3, #0
  98050. 802775c: b2db uxtb r3, r3
  98051. }
  98052. 802775e: 4618 mov r0, r3
  98053. 8027760: 371c adds r7, #28
  98054. 8027762: 46bd mov sp, r7
  98055. 8027764: f85d 7b04 ldr.w r7, [sp], #4
  98056. 8027768: 4770 bx lr
  98057. 0802776a <deliverMessage>:
  98058. int deliverMessage(MQTTClient* c, MQTTString* topicName, MQTTMessage* message)
  98059. {
  98060. 802776a: b580 push {r7, lr}
  98061. 802776c: b08a sub sp, #40 @ 0x28
  98062. 802776e: af00 add r7, sp, #0
  98063. 8027770: 60f8 str r0, [r7, #12]
  98064. 8027772: 60b9 str r1, [r7, #8]
  98065. 8027774: 607a str r2, [r7, #4]
  98066. int i;
  98067. int rc = FAILURE;
  98068. 8027776: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  98069. 802777a: 623b str r3, [r7, #32]
  98070. // we have to find the right message handler - indexed by topic
  98071. for (i = 0; i < MAX_MESSAGE_HANDLERS; ++i)
  98072. 802777c: 2300 movs r3, #0
  98073. 802777e: 627b str r3, [r7, #36] @ 0x24
  98074. 8027780: e03c b.n 80277fc <deliverMessage+0x92>
  98075. {
  98076. if (c->messageHandlers[i].topicFilter != 0 && (MQTTPacket_equals(topicName, (char*)c->messageHandlers[i].topicFilter) ||
  98077. 8027782: 68fb ldr r3, [r7, #12]
  98078. 8027784: 6a7a ldr r2, [r7, #36] @ 0x24
  98079. 8027786: 3205 adds r2, #5
  98080. 8027788: f853 3032 ldr.w r3, [r3, r2, lsl #3]
  98081. 802778c: 2b00 cmp r3, #0
  98082. 802778e: d032 beq.n 80277f6 <deliverMessage+0x8c>
  98083. 8027790: 68fb ldr r3, [r7, #12]
  98084. 8027792: 6a7a ldr r2, [r7, #36] @ 0x24
  98085. 8027794: 3205 adds r2, #5
  98086. 8027796: f853 3032 ldr.w r3, [r3, r2, lsl #3]
  98087. 802779a: 4619 mov r1, r3
  98088. 802779c: 68b8 ldr r0, [r7, #8]
  98089. 802779e: f001 fa51 bl 8028c44 <MQTTPacket_equals>
  98090. 80277a2: 4603 mov r3, r0
  98091. 80277a4: 2b00 cmp r3, #0
  98092. 80277a6: d10b bne.n 80277c0 <deliverMessage+0x56>
  98093. isTopicMatched((char*)c->messageHandlers[i].topicFilter, topicName)))
  98094. 80277a8: 68fb ldr r3, [r7, #12]
  98095. 80277aa: 6a7a ldr r2, [r7, #36] @ 0x24
  98096. 80277ac: 3205 adds r2, #5
  98097. 80277ae: f853 3032 ldr.w r3, [r3, r2, lsl #3]
  98098. 80277b2: 68b9 ldr r1, [r7, #8]
  98099. 80277b4: 4618 mov r0, r3
  98100. 80277b6: f7ff ff6f bl 8027698 <isTopicMatched>
  98101. 80277ba: 4603 mov r3, r0
  98102. if (c->messageHandlers[i].topicFilter != 0 && (MQTTPacket_equals(topicName, (char*)c->messageHandlers[i].topicFilter) ||
  98103. 80277bc: 2b00 cmp r3, #0
  98104. 80277be: d01a beq.n 80277f6 <deliverMessage+0x8c>
  98105. {
  98106. if (c->messageHandlers[i].fp != NULL)
  98107. 80277c0: 68fa ldr r2, [r7, #12]
  98108. 80277c2: 6a7b ldr r3, [r7, #36] @ 0x24
  98109. 80277c4: 3305 adds r3, #5
  98110. 80277c6: 00db lsls r3, r3, #3
  98111. 80277c8: 4413 add r3, r2
  98112. 80277ca: 685b ldr r3, [r3, #4]
  98113. 80277cc: 2b00 cmp r3, #0
  98114. 80277ce: d012 beq.n 80277f6 <deliverMessage+0x8c>
  98115. {
  98116. MessageData md;
  98117. NewMessageData(&md, topicName, message);
  98118. 80277d0: f107 0318 add.w r3, r7, #24
  98119. 80277d4: 687a ldr r2, [r7, #4]
  98120. 80277d6: 68b9 ldr r1, [r7, #8]
  98121. 80277d8: 4618 mov r0, r3
  98122. 80277da: f7ff fdcf bl 802737c <NewMessageData>
  98123. c->messageHandlers[i].fp(&md);
  98124. 80277de: 68fa ldr r2, [r7, #12]
  98125. 80277e0: 6a7b ldr r3, [r7, #36] @ 0x24
  98126. 80277e2: 3305 adds r3, #5
  98127. 80277e4: 00db lsls r3, r3, #3
  98128. 80277e6: 4413 add r3, r2
  98129. 80277e8: 685b ldr r3, [r3, #4]
  98130. 80277ea: f107 0218 add.w r2, r7, #24
  98131. 80277ee: 4610 mov r0, r2
  98132. 80277f0: 4798 blx r3
  98133. rc = MQTT_SUCCESS;
  98134. 80277f2: 2300 movs r3, #0
  98135. 80277f4: 623b str r3, [r7, #32]
  98136. for (i = 0; i < MAX_MESSAGE_HANDLERS; ++i)
  98137. 80277f6: 6a7b ldr r3, [r7, #36] @ 0x24
  98138. 80277f8: 3301 adds r3, #1
  98139. 80277fa: 627b str r3, [r7, #36] @ 0x24
  98140. 80277fc: 6a7b ldr r3, [r7, #36] @ 0x24
  98141. 80277fe: 2b04 cmp r3, #4
  98142. 8027800: ddbf ble.n 8027782 <deliverMessage+0x18>
  98143. }
  98144. }
  98145. }
  98146. if (rc == FAILURE && c->defaultMessageHandler != NULL)
  98147. 8027802: 6a3b ldr r3, [r7, #32]
  98148. 8027804: f1b3 3fff cmp.w r3, #4294967295 @ 0xffffffff
  98149. 8027808: d112 bne.n 8027830 <deliverMessage+0xc6>
  98150. 802780a: 68fb ldr r3, [r7, #12]
  98151. 802780c: 6d1b ldr r3, [r3, #80] @ 0x50
  98152. 802780e: 2b00 cmp r3, #0
  98153. 8027810: d00e beq.n 8027830 <deliverMessage+0xc6>
  98154. {
  98155. MessageData md;
  98156. NewMessageData(&md, topicName, message);
  98157. 8027812: f107 0310 add.w r3, r7, #16
  98158. 8027816: 687a ldr r2, [r7, #4]
  98159. 8027818: 68b9 ldr r1, [r7, #8]
  98160. 802781a: 4618 mov r0, r3
  98161. 802781c: f7ff fdae bl 802737c <NewMessageData>
  98162. c->defaultMessageHandler(&md);
  98163. 8027820: 68fb ldr r3, [r7, #12]
  98164. 8027822: 6d1b ldr r3, [r3, #80] @ 0x50
  98165. 8027824: f107 0210 add.w r2, r7, #16
  98166. 8027828: 4610 mov r0, r2
  98167. 802782a: 4798 blx r3
  98168. rc = MQTT_SUCCESS;
  98169. 802782c: 2300 movs r3, #0
  98170. 802782e: 623b str r3, [r7, #32]
  98171. }
  98172. return rc;
  98173. 8027830: 6a3b ldr r3, [r7, #32]
  98174. }
  98175. 8027832: 4618 mov r0, r3
  98176. 8027834: 3728 adds r7, #40 @ 0x28
  98177. 8027836: 46bd mov sp, r7
  98178. 8027838: bd80 pop {r7, pc}
  98179. 0802783a <keepalive>:
  98180. int keepalive(MQTTClient* c)
  98181. {
  98182. 802783a: b580 push {r7, lr}
  98183. 802783c: b086 sub sp, #24
  98184. 802783e: af00 add r7, sp, #0
  98185. 8027840: 6078 str r0, [r7, #4]
  98186. int rc = MQTT_SUCCESS;
  98187. 8027842: 2300 movs r3, #0
  98188. 8027844: 617b str r3, [r7, #20]
  98189. if (c->keepAliveInterval == 0)
  98190. 8027846: 687b ldr r3, [r7, #4]
  98191. 8027848: 699b ldr r3, [r3, #24]
  98192. 802784a: 2b00 cmp r3, #0
  98193. 802784c: d03e beq.n 80278cc <keepalive+0x92>
  98194. goto exit;
  98195. if (TimerIsExpired(&c->last_sent) || TimerIsExpired(&c->last_received))
  98196. 802784e: 687b ldr r3, [r7, #4]
  98197. 8027850: 3358 adds r3, #88 @ 0x58
  98198. 8027852: 4618 mov r0, r3
  98199. 8027854: f000 fc66 bl 8028124 <TimerIsExpired>
  98200. 8027858: 4603 mov r3, r0
  98201. 802785a: 2b00 cmp r3, #0
  98202. 802785c: d107 bne.n 802786e <keepalive+0x34>
  98203. 802785e: 687b ldr r3, [r7, #4]
  98204. 8027860: 3360 adds r3, #96 @ 0x60
  98205. 8027862: 4618 mov r0, r3
  98206. 8027864: f000 fc5e bl 8028124 <TimerIsExpired>
  98207. 8027868: 4603 mov r3, r0
  98208. 802786a: 2b00 cmp r3, #0
  98209. 802786c: d030 beq.n 80278d0 <keepalive+0x96>
  98210. {
  98211. if (c->ping_outstanding)
  98212. 802786e: 687b ldr r3, [r7, #4]
  98213. 8027870: 7f1b ldrb r3, [r3, #28]
  98214. 8027872: 2b00 cmp r3, #0
  98215. 8027874: d003 beq.n 802787e <keepalive+0x44>
  98216. rc = FAILURE; /* PINGRESP not received in keepalive interval */
  98217. 8027876: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  98218. 802787a: 617b str r3, [r7, #20]
  98219. 802787c: e029 b.n 80278d2 <keepalive+0x98>
  98220. else
  98221. {
  98222. Timer timer;
  98223. TimerInit(&timer);
  98224. 802787e: f107 0308 add.w r3, r7, #8
  98225. 8027882: 4618 mov r0, r3
  98226. 8027884: f000 fca6 bl 80281d4 <TimerInit>
  98227. TimerCountdownMS(&timer, 1000);
  98228. 8027888: f107 0308 add.w r3, r7, #8
  98229. 802788c: f44f 717a mov.w r1, #1000 @ 0x3e8
  98230. 8027890: 4618 mov r0, r3
  98231. 8027892: f000 fc5d bl 8028150 <TimerCountdownMS>
  98232. int len = MQTTSerialize_pingreq(c->buf, c->buf_size);
  98233. 8027896: 687b ldr r3, [r7, #4]
  98234. 8027898: 691a ldr r2, [r3, #16]
  98235. 802789a: 687b ldr r3, [r7, #4]
  98236. 802789c: 689b ldr r3, [r3, #8]
  98237. 802789e: 4619 mov r1, r3
  98238. 80278a0: 4610 mov r0, r2
  98239. 80278a2: f000 ff34 bl 802870e <MQTTSerialize_pingreq>
  98240. 80278a6: 6138 str r0, [r7, #16]
  98241. if (len > 0 && (rc = sendPacket(c, len, &timer)) == MQTT_SUCCESS) // send the ping packet
  98242. 80278a8: 693b ldr r3, [r7, #16]
  98243. 80278aa: 2b00 cmp r3, #0
  98244. 80278ac: dd11 ble.n 80278d2 <keepalive+0x98>
  98245. 80278ae: f107 0308 add.w r3, r7, #8
  98246. 80278b2: 461a mov r2, r3
  98247. 80278b4: 6939 ldr r1, [r7, #16]
  98248. 80278b6: 6878 ldr r0, [r7, #4]
  98249. 80278b8: f7ff fd8b bl 80273d2 <sendPacket>
  98250. 80278bc: 6178 str r0, [r7, #20]
  98251. 80278be: 697b ldr r3, [r7, #20]
  98252. 80278c0: 2b00 cmp r3, #0
  98253. 80278c2: d106 bne.n 80278d2 <keepalive+0x98>
  98254. c->ping_outstanding = 1;
  98255. 80278c4: 687b ldr r3, [r7, #4]
  98256. 80278c6: 2201 movs r2, #1
  98257. 80278c8: 771a strb r2, [r3, #28]
  98258. 80278ca: e002 b.n 80278d2 <keepalive+0x98>
  98259. goto exit;
  98260. 80278cc: bf00 nop
  98261. 80278ce: e000 b.n 80278d2 <keepalive+0x98>
  98262. }
  98263. }
  98264. exit:
  98265. 80278d0: bf00 nop
  98266. return rc;
  98267. 80278d2: 697b ldr r3, [r7, #20]
  98268. }
  98269. 80278d4: 4618 mov r0, r3
  98270. 80278d6: 3718 adds r7, #24
  98271. 80278d8: 46bd mov sp, r7
  98272. 80278da: bd80 pop {r7, pc}
  98273. 080278dc <MQTTCleanSession>:
  98274. void MQTTCleanSession(MQTTClient* c)
  98275. {
  98276. 80278dc: b480 push {r7}
  98277. 80278de: b085 sub sp, #20
  98278. 80278e0: af00 add r7, sp, #0
  98279. 80278e2: 6078 str r0, [r7, #4]
  98280. int i = 0;
  98281. 80278e4: 2300 movs r3, #0
  98282. 80278e6: 60fb str r3, [r7, #12]
  98283. for (i = 0; i < MAX_MESSAGE_HANDLERS; ++i)
  98284. 80278e8: 2300 movs r3, #0
  98285. 80278ea: 60fb str r3, [r7, #12]
  98286. 80278ec: e008 b.n 8027900 <MQTTCleanSession+0x24>
  98287. c->messageHandlers[i].topicFilter = NULL;
  98288. 80278ee: 687b ldr r3, [r7, #4]
  98289. 80278f0: 68fa ldr r2, [r7, #12]
  98290. 80278f2: 3205 adds r2, #5
  98291. 80278f4: 2100 movs r1, #0
  98292. 80278f6: f843 1032 str.w r1, [r3, r2, lsl #3]
  98293. for (i = 0; i < MAX_MESSAGE_HANDLERS; ++i)
  98294. 80278fa: 68fb ldr r3, [r7, #12]
  98295. 80278fc: 3301 adds r3, #1
  98296. 80278fe: 60fb str r3, [r7, #12]
  98297. 8027900: 68fb ldr r3, [r7, #12]
  98298. 8027902: 2b04 cmp r3, #4
  98299. 8027904: ddf3 ble.n 80278ee <MQTTCleanSession+0x12>
  98300. }
  98301. 8027906: bf00 nop
  98302. 8027908: bf00 nop
  98303. 802790a: 3714 adds r7, #20
  98304. 802790c: 46bd mov sp, r7
  98305. 802790e: f85d 7b04 ldr.w r7, [sp], #4
  98306. 8027912: 4770 bx lr
  98307. 08027914 <MQTTCloseSession>:
  98308. void MQTTCloseSession(MQTTClient* c)
  98309. {
  98310. 8027914: b580 push {r7, lr}
  98311. 8027916: b082 sub sp, #8
  98312. 8027918: af00 add r7, sp, #0
  98313. 802791a: 6078 str r0, [r7, #4]
  98314. c->ping_outstanding = 0;
  98315. 802791c: 687b ldr r3, [r7, #4]
  98316. 802791e: 2200 movs r2, #0
  98317. 8027920: 771a strb r2, [r3, #28]
  98318. c->isconnected = 0;
  98319. 8027922: 687b ldr r3, [r7, #4]
  98320. 8027924: 2200 movs r2, #0
  98321. 8027926: 621a str r2, [r3, #32]
  98322. if (c->cleansession)
  98323. 8027928: 687b ldr r3, [r7, #4]
  98324. 802792a: 6a5b ldr r3, [r3, #36] @ 0x24
  98325. 802792c: 2b00 cmp r3, #0
  98326. 802792e: d002 beq.n 8027936 <MQTTCloseSession+0x22>
  98327. MQTTCleanSession(c);
  98328. 8027930: 6878 ldr r0, [r7, #4]
  98329. 8027932: f7ff ffd3 bl 80278dc <MQTTCleanSession>
  98330. }
  98331. 8027936: bf00 nop
  98332. 8027938: 3708 adds r7, #8
  98333. 802793a: 46bd mov sp, r7
  98334. 802793c: bd80 pop {r7, pc}
  98335. ...
  98336. 08027940 <cycle>:
  98337. int cycle(MQTTClient* c, Timer* timer)
  98338. {
  98339. 8027940: b5f0 push {r4, r5, r6, r7, lr}
  98340. 8027942: b095 sub sp, #84 @ 0x54
  98341. 8027944: af06 add r7, sp, #24
  98342. 8027946: 6078 str r0, [r7, #4]
  98343. 8027948: 6039 str r1, [r7, #0]
  98344. int len = 0,
  98345. 802794a: 2300 movs r3, #0
  98346. 802794c: 637b str r3, [r7, #52] @ 0x34
  98347. rc = MQTT_SUCCESS;
  98348. 802794e: 2300 movs r3, #0
  98349. 8027950: 633b str r3, [r7, #48] @ 0x30
  98350. int packet_type = readPacket(c, timer); /* read the socket, see what work is due */
  98351. 8027952: 6839 ldr r1, [r7, #0]
  98352. 8027954: 6878 ldr r0, [r7, #4]
  98353. 8027956: f7ff fe1b bl 8027590 <readPacket>
  98354. 802795a: 62f8 str r0, [r7, #44] @ 0x2c
  98355. switch (packet_type)
  98356. 802795c: 6afb ldr r3, [r7, #44] @ 0x2c
  98357. 802795e: 2b0d cmp r3, #13
  98358. 8027960: d81e bhi.n 80279a0 <cycle+0x60>
  98359. 8027962: a201 add r2, pc, #4 @ (adr r2, 8027968 <cycle+0x28>)
  98360. 8027964: f852 f023 ldr.w pc, [r2, r3, lsl #2]
  98361. 8027968: 08027af7 .word 0x08027af7
  98362. 802796c: 080279a1 .word 0x080279a1
  98363. 8027970: 08027af7 .word 0x08027af7
  98364. 8027974: 080279a7 .word 0x080279a7
  98365. 8027978: 08027af7 .word 0x08027af7
  98366. 802797c: 08027a73 .word 0x08027a73
  98367. 8027980: 08027a73 .word 0x08027a73
  98368. 8027984: 08027af7 .word 0x08027af7
  98369. 8027988: 080279a1 .word 0x080279a1
  98370. 802798c: 08027af7 .word 0x08027af7
  98371. 8027990: 080279a1 .word 0x080279a1
  98372. 8027994: 08027af7 .word 0x08027af7
  98373. 8027998: 080279a1 .word 0x080279a1
  98374. 802799c: 08027aef .word 0x08027aef
  98375. {
  98376. default:
  98377. /* no more data to read, unrecoverable. Or read packet fails due to unexpected network error */
  98378. rc = packet_type;
  98379. 80279a0: 6afb ldr r3, [r7, #44] @ 0x2c
  98380. 80279a2: 633b str r3, [r7, #48] @ 0x30
  98381. goto exit;
  98382. 80279a4: e0b9 b.n 8027b1a <cycle+0x1da>
  98383. case PUBLISH:
  98384. {
  98385. MQTTString topicName;
  98386. MQTTMessage msg;
  98387. int intQoS;
  98388. msg.payloadlen = 0; /* this is a size_t, but deserialize publish sets this as int */
  98389. 80279a6: 2300 movs r3, #0
  98390. 80279a8: 61fb str r3, [r7, #28]
  98391. if (MQTTDeserialize_publish(&msg.dup, &intQoS, &msg.retained, &msg.id, &topicName,
  98392. 80279aa: 687b ldr r3, [r7, #4]
  98393. 80279ac: 695b ldr r3, [r3, #20]
  98394. (unsigned char**)&msg.payload, (int*)&msg.payloadlen, c->readbuf, c->readbuf_size) != 1)
  98395. 80279ae: 687a ldr r2, [r7, #4]
  98396. 80279b0: 68d2 ldr r2, [r2, #12]
  98397. if (MQTTDeserialize_publish(&msg.dup, &intQoS, &msg.retained, &msg.id, &topicName,
  98398. 80279b2: 4616 mov r6, r2
  98399. 80279b4: f107 0210 add.w r2, r7, #16
  98400. 80279b8: 1d15 adds r5, r2, #4
  98401. 80279ba: f107 0210 add.w r2, r7, #16
  98402. 80279be: 1c54 adds r4, r2, #1
  98403. 80279c0: f107 010c add.w r1, r7, #12
  98404. 80279c4: f107 0210 add.w r2, r7, #16
  98405. 80279c8: 1c90 adds r0, r2, #2
  98406. 80279ca: 9604 str r6, [sp, #16]
  98407. 80279cc: 9303 str r3, [sp, #12]
  98408. 80279ce: f107 0310 add.w r3, r7, #16
  98409. 80279d2: 330c adds r3, #12
  98410. 80279d4: 9302 str r3, [sp, #8]
  98411. 80279d6: f107 0310 add.w r3, r7, #16
  98412. 80279da: 3308 adds r3, #8
  98413. 80279dc: 9301 str r3, [sp, #4]
  98414. 80279de: f107 0320 add.w r3, r7, #32
  98415. 80279e2: 9300 str r3, [sp, #0]
  98416. 80279e4: 462b mov r3, r5
  98417. 80279e6: 4622 mov r2, r4
  98418. 80279e8: f000 fea0 bl 802872c <MQTTDeserialize_publish>
  98419. 80279ec: 4603 mov r3, r0
  98420. 80279ee: 2b01 cmp r3, #1
  98421. 80279f0: f040 8090 bne.w 8027b14 <cycle+0x1d4>
  98422. goto exit;
  98423. msg.qos = (enum QoS)intQoS;
  98424. 80279f4: 68fb ldr r3, [r7, #12]
  98425. 80279f6: b2db uxtb r3, r3
  98426. 80279f8: 743b strb r3, [r7, #16]
  98427. deliverMessage(c, &topicName, &msg);
  98428. 80279fa: f107 0210 add.w r2, r7, #16
  98429. 80279fe: f107 0320 add.w r3, r7, #32
  98430. 8027a02: 4619 mov r1, r3
  98431. 8027a04: 6878 ldr r0, [r7, #4]
  98432. 8027a06: f7ff feb0 bl 802776a <deliverMessage>
  98433. if (msg.qos != QOS0)
  98434. 8027a0a: 7c3b ldrb r3, [r7, #16]
  98435. 8027a0c: 2b00 cmp r3, #0
  98436. 8027a0e: d074 beq.n 8027afa <cycle+0x1ba>
  98437. {
  98438. if (msg.qos == QOS1)
  98439. 8027a10: 7c3b ldrb r3, [r7, #16]
  98440. 8027a12: 2b01 cmp r3, #1
  98441. 8027a14: d10c bne.n 8027a30 <cycle+0xf0>
  98442. len = MQTTSerialize_ack(c->buf, c->buf_size, PUBACK, 0, msg.id);
  98443. 8027a16: 687b ldr r3, [r7, #4]
  98444. 8027a18: 6918 ldr r0, [r3, #16]
  98445. 8027a1a: 687b ldr r3, [r7, #4]
  98446. 8027a1c: 689b ldr r3, [r3, #8]
  98447. 8027a1e: 4619 mov r1, r3
  98448. 8027a20: 8abb ldrh r3, [r7, #20]
  98449. 8027a22: 9300 str r3, [sp, #0]
  98450. 8027a24: 2300 movs r3, #0
  98451. 8027a26: 2204 movs r2, #4
  98452. 8027a28: f001 f9d9 bl 8028dde <MQTTSerialize_ack>
  98453. 8027a2c: 6378 str r0, [r7, #52] @ 0x34
  98454. 8027a2e: e00e b.n 8027a4e <cycle+0x10e>
  98455. else if (msg.qos == QOS2)
  98456. 8027a30: 7c3b ldrb r3, [r7, #16]
  98457. 8027a32: 2b02 cmp r3, #2
  98458. 8027a34: d10b bne.n 8027a4e <cycle+0x10e>
  98459. len = MQTTSerialize_ack(c->buf, c->buf_size, PUBREC, 0, msg.id);
  98460. 8027a36: 687b ldr r3, [r7, #4]
  98461. 8027a38: 6918 ldr r0, [r3, #16]
  98462. 8027a3a: 687b ldr r3, [r7, #4]
  98463. 8027a3c: 689b ldr r3, [r3, #8]
  98464. 8027a3e: 4619 mov r1, r3
  98465. 8027a40: 8abb ldrh r3, [r7, #20]
  98466. 8027a42: 9300 str r3, [sp, #0]
  98467. 8027a44: 2300 movs r3, #0
  98468. 8027a46: 2205 movs r2, #5
  98469. 8027a48: f001 f9c9 bl 8028dde <MQTTSerialize_ack>
  98470. 8027a4c: 6378 str r0, [r7, #52] @ 0x34
  98471. if (len <= 0)
  98472. 8027a4e: 6b7b ldr r3, [r7, #52] @ 0x34
  98473. 8027a50: 2b00 cmp r3, #0
  98474. 8027a52: dc03 bgt.n 8027a5c <cycle+0x11c>
  98475. rc = FAILURE;
  98476. 8027a54: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  98477. 8027a58: 633b str r3, [r7, #48] @ 0x30
  98478. 8027a5a: e005 b.n 8027a68 <cycle+0x128>
  98479. else
  98480. rc = sendPacket(c, len, timer);
  98481. 8027a5c: 683a ldr r2, [r7, #0]
  98482. 8027a5e: 6b79 ldr r1, [r7, #52] @ 0x34
  98483. 8027a60: 6878 ldr r0, [r7, #4]
  98484. 8027a62: f7ff fcb6 bl 80273d2 <sendPacket>
  98485. 8027a66: 6338 str r0, [r7, #48] @ 0x30
  98486. if (rc == FAILURE)
  98487. 8027a68: 6b3b ldr r3, [r7, #48] @ 0x30
  98488. 8027a6a: f1b3 3fff cmp.w r3, #4294967295 @ 0xffffffff
  98489. 8027a6e: d144 bne.n 8027afa <cycle+0x1ba>
  98490. goto exit; // there was a problem
  98491. 8027a70: e053 b.n 8027b1a <cycle+0x1da>
  98492. case PUBREC:
  98493. case PUBREL:
  98494. {
  98495. unsigned short mypacketid;
  98496. unsigned char dup, type;
  98497. if (MQTTDeserialize_ack(&type, &dup, &mypacketid, c->readbuf, c->readbuf_size) != 1)
  98498. 8027a72: 687b ldr r3, [r7, #4]
  98499. 8027a74: 695c ldr r4, [r3, #20]
  98500. 8027a76: 687b ldr r3, [r7, #4]
  98501. 8027a78: 68db ldr r3, [r3, #12]
  98502. 8027a7a: f107 020a add.w r2, r7, #10
  98503. 8027a7e: f107 0109 add.w r1, r7, #9
  98504. 8027a82: f107 0008 add.w r0, r7, #8
  98505. 8027a86: 9300 str r3, [sp, #0]
  98506. 8027a88: 4623 mov r3, r4
  98507. 8027a8a: f000 fec1 bl 8028810 <MQTTDeserialize_ack>
  98508. 8027a8e: 4603 mov r3, r0
  98509. 8027a90: 2b01 cmp r3, #1
  98510. 8027a92: d003 beq.n 8027a9c <cycle+0x15c>
  98511. rc = FAILURE;
  98512. 8027a94: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  98513. 8027a98: 633b str r3, [r7, #48] @ 0x30
  98514. 8027a9a: e023 b.n 8027ae4 <cycle+0x1a4>
  98515. else if ((len = MQTTSerialize_ack(c->buf, c->buf_size,
  98516. 8027a9c: 687b ldr r3, [r7, #4]
  98517. 8027a9e: 6918 ldr r0, [r3, #16]
  98518. 8027aa0: 687b ldr r3, [r7, #4]
  98519. 8027aa2: 689b ldr r3, [r3, #8]
  98520. 8027aa4: 4619 mov r1, r3
  98521. 8027aa6: 6afb ldr r3, [r7, #44] @ 0x2c
  98522. 8027aa8: 2b05 cmp r3, #5
  98523. 8027aaa: d101 bne.n 8027ab0 <cycle+0x170>
  98524. 8027aac: 2206 movs r2, #6
  98525. 8027aae: e000 b.n 8027ab2 <cycle+0x172>
  98526. 8027ab0: 2207 movs r2, #7
  98527. 8027ab2: 897b ldrh r3, [r7, #10]
  98528. 8027ab4: 9300 str r3, [sp, #0]
  98529. 8027ab6: 2300 movs r3, #0
  98530. 8027ab8: f001 f991 bl 8028dde <MQTTSerialize_ack>
  98531. 8027abc: 6378 str r0, [r7, #52] @ 0x34
  98532. 8027abe: 6b7b ldr r3, [r7, #52] @ 0x34
  98533. 8027ac0: 2b00 cmp r3, #0
  98534. 8027ac2: dc03 bgt.n 8027acc <cycle+0x18c>
  98535. (packet_type == PUBREC) ? PUBREL : PUBCOMP, 0, mypacketid)) <= 0)
  98536. rc = FAILURE;
  98537. 8027ac4: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  98538. 8027ac8: 633b str r3, [r7, #48] @ 0x30
  98539. 8027aca: e00b b.n 8027ae4 <cycle+0x1a4>
  98540. else if ((rc = sendPacket(c, len, timer)) != MQTT_SUCCESS) // send the PUBREL packet
  98541. 8027acc: 683a ldr r2, [r7, #0]
  98542. 8027ace: 6b79 ldr r1, [r7, #52] @ 0x34
  98543. 8027ad0: 6878 ldr r0, [r7, #4]
  98544. 8027ad2: f7ff fc7e bl 80273d2 <sendPacket>
  98545. 8027ad6: 6338 str r0, [r7, #48] @ 0x30
  98546. 8027ad8: 6b3b ldr r3, [r7, #48] @ 0x30
  98547. 8027ada: 2b00 cmp r3, #0
  98548. 8027adc: d002 beq.n 8027ae4 <cycle+0x1a4>
  98549. rc = FAILURE; // there was a problem
  98550. 8027ade: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  98551. 8027ae2: 633b str r3, [r7, #48] @ 0x30
  98552. if (rc == FAILURE)
  98553. 8027ae4: 6b3b ldr r3, [r7, #48] @ 0x30
  98554. 8027ae6: f1b3 3fff cmp.w r3, #4294967295 @ 0xffffffff
  98555. 8027aea: d108 bne.n 8027afe <cycle+0x1be>
  98556. goto exit; // there was a problem
  98557. 8027aec: e015 b.n 8027b1a <cycle+0x1da>
  98558. }
  98559. case PUBCOMP:
  98560. break;
  98561. case PINGRESP:
  98562. c->ping_outstanding = 0;
  98563. 8027aee: 687b ldr r3, [r7, #4]
  98564. 8027af0: 2200 movs r2, #0
  98565. 8027af2: 771a strb r2, [r3, #28]
  98566. break;
  98567. 8027af4: e004 b.n 8027b00 <cycle+0x1c0>
  98568. break;
  98569. 8027af6: bf00 nop
  98570. 8027af8: e002 b.n 8027b00 <cycle+0x1c0>
  98571. break;
  98572. 8027afa: bf00 nop
  98573. 8027afc: e000 b.n 8027b00 <cycle+0x1c0>
  98574. break;
  98575. 8027afe: bf00 nop
  98576. }
  98577. if (keepalive(c) != MQTT_SUCCESS) {
  98578. 8027b00: 6878 ldr r0, [r7, #4]
  98579. 8027b02: f7ff fe9a bl 802783a <keepalive>
  98580. 8027b06: 4603 mov r3, r0
  98581. 8027b08: 2b00 cmp r3, #0
  98582. 8027b0a: d005 beq.n 8027b18 <cycle+0x1d8>
  98583. //check only keepalive FAILURE status so that previous FAILURE status can be considered as FAULT
  98584. rc = FAILURE;
  98585. 8027b0c: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  98586. 8027b10: 633b str r3, [r7, #48] @ 0x30
  98587. 8027b12: e002 b.n 8027b1a <cycle+0x1da>
  98588. goto exit;
  98589. 8027b14: bf00 nop
  98590. 8027b16: e000 b.n 8027b1a <cycle+0x1da>
  98591. }
  98592. exit:
  98593. 8027b18: bf00 nop
  98594. if (rc == MQTT_SUCCESS)
  98595. 8027b1a: 6b3b ldr r3, [r7, #48] @ 0x30
  98596. 8027b1c: 2b00 cmp r3, #0
  98597. 8027b1e: d102 bne.n 8027b26 <cycle+0x1e6>
  98598. rc = packet_type;
  98599. 8027b20: 6afb ldr r3, [r7, #44] @ 0x2c
  98600. 8027b22: 633b str r3, [r7, #48] @ 0x30
  98601. 8027b24: e006 b.n 8027b34 <cycle+0x1f4>
  98602. else if (c->isconnected)
  98603. 8027b26: 687b ldr r3, [r7, #4]
  98604. 8027b28: 6a1b ldr r3, [r3, #32]
  98605. 8027b2a: 2b00 cmp r3, #0
  98606. 8027b2c: d002 beq.n 8027b34 <cycle+0x1f4>
  98607. MQTTCloseSession(c);
  98608. 8027b2e: 6878 ldr r0, [r7, #4]
  98609. 8027b30: f7ff fef0 bl 8027914 <MQTTCloseSession>
  98610. return rc;
  98611. 8027b34: 6b3b ldr r3, [r7, #48] @ 0x30
  98612. }
  98613. 8027b36: 4618 mov r0, r3
  98614. 8027b38: 373c adds r7, #60 @ 0x3c
  98615. 8027b3a: 46bd mov sp, r7
  98616. 8027b3c: bdf0 pop {r4, r5, r6, r7, pc}
  98617. 8027b3e: bf00 nop
  98618. 08027b40 <MQTTYield>:
  98619. int MQTTYield(MQTTClient* c, int timeout_ms)
  98620. {
  98621. 8027b40: b580 push {r7, lr}
  98622. 8027b42: b086 sub sp, #24
  98623. 8027b44: af00 add r7, sp, #0
  98624. 8027b46: 6078 str r0, [r7, #4]
  98625. 8027b48: 6039 str r1, [r7, #0]
  98626. int rc = MQTT_SUCCESS;
  98627. 8027b4a: 2300 movs r3, #0
  98628. 8027b4c: 617b str r3, [r7, #20]
  98629. Timer timer;
  98630. TimerInit(&timer);
  98631. 8027b4e: f107 030c add.w r3, r7, #12
  98632. 8027b52: 4618 mov r0, r3
  98633. 8027b54: f000 fb3e bl 80281d4 <TimerInit>
  98634. TimerCountdownMS(&timer, timeout_ms);
  98635. 8027b58: 683a ldr r2, [r7, #0]
  98636. 8027b5a: f107 030c add.w r3, r7, #12
  98637. 8027b5e: 4611 mov r1, r2
  98638. 8027b60: 4618 mov r0, r3
  98639. 8027b62: f000 faf5 bl 8028150 <TimerCountdownMS>
  98640. do
  98641. {
  98642. if (cycle(c, &timer) < 0)
  98643. 8027b66: f107 030c add.w r3, r7, #12
  98644. 8027b6a: 4619 mov r1, r3
  98645. 8027b6c: 6878 ldr r0, [r7, #4]
  98646. 8027b6e: f7ff fee7 bl 8027940 <cycle>
  98647. 8027b72: 4603 mov r3, r0
  98648. 8027b74: 2b00 cmp r3, #0
  98649. 8027b76: da03 bge.n 8027b80 <MQTTYield+0x40>
  98650. {
  98651. rc = FAILURE;
  98652. 8027b78: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  98653. 8027b7c: 617b str r3, [r7, #20]
  98654. break;
  98655. 8027b7e: e007 b.n 8027b90 <MQTTYield+0x50>
  98656. }
  98657. } while (!TimerIsExpired(&timer));
  98658. 8027b80: f107 030c add.w r3, r7, #12
  98659. 8027b84: 4618 mov r0, r3
  98660. 8027b86: f000 facd bl 8028124 <TimerIsExpired>
  98661. 8027b8a: 4603 mov r3, r0
  98662. 8027b8c: 2b00 cmp r3, #0
  98663. 8027b8e: d0ea beq.n 8027b66 <MQTTYield+0x26>
  98664. return rc;
  98665. 8027b90: 697b ldr r3, [r7, #20]
  98666. }
  98667. 8027b92: 4618 mov r0, r3
  98668. 8027b94: 3718 adds r7, #24
  98669. 8027b96: 46bd mov sp, r7
  98670. 8027b98: bd80 pop {r7, pc}
  98671. 08027b9a <waitfor>:
  98672. }
  98673. #endif
  98674. int waitfor(MQTTClient* c, int packet_type, Timer* timer)
  98675. {
  98676. 8027b9a: b580 push {r7, lr}
  98677. 8027b9c: b086 sub sp, #24
  98678. 8027b9e: af00 add r7, sp, #0
  98679. 8027ba0: 60f8 str r0, [r7, #12]
  98680. 8027ba2: 60b9 str r1, [r7, #8]
  98681. 8027ba4: 607a str r2, [r7, #4]
  98682. int rc = FAILURE;
  98683. 8027ba6: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  98684. 8027baa: 617b str r3, [r7, #20]
  98685. do
  98686. {
  98687. if (TimerIsExpired(timer))
  98688. 8027bac: 6878 ldr r0, [r7, #4]
  98689. 8027bae: f000 fab9 bl 8028124 <TimerIsExpired>
  98690. 8027bb2: 4603 mov r3, r0
  98691. 8027bb4: 2b00 cmp r3, #0
  98692. 8027bb6: d10c bne.n 8027bd2 <waitfor+0x38>
  98693. break; // we timed out
  98694. rc = cycle(c, timer);
  98695. 8027bb8: 6879 ldr r1, [r7, #4]
  98696. 8027bba: 68f8 ldr r0, [r7, #12]
  98697. 8027bbc: f7ff fec0 bl 8027940 <cycle>
  98698. 8027bc0: 6178 str r0, [r7, #20]
  98699. }
  98700. while (rc != packet_type && rc >= 0);
  98701. 8027bc2: 697a ldr r2, [r7, #20]
  98702. 8027bc4: 68bb ldr r3, [r7, #8]
  98703. 8027bc6: 429a cmp r2, r3
  98704. 8027bc8: d004 beq.n 8027bd4 <waitfor+0x3a>
  98705. 8027bca: 697b ldr r3, [r7, #20]
  98706. 8027bcc: 2b00 cmp r3, #0
  98707. 8027bce: daed bge.n 8027bac <waitfor+0x12>
  98708. 8027bd0: e000 b.n 8027bd4 <waitfor+0x3a>
  98709. break; // we timed out
  98710. 8027bd2: bf00 nop
  98711. return rc;
  98712. 8027bd4: 697b ldr r3, [r7, #20]
  98713. }
  98714. 8027bd6: 4618 mov r0, r3
  98715. 8027bd8: 3718 adds r7, #24
  98716. 8027bda: 46bd mov sp, r7
  98717. 8027bdc: bd80 pop {r7, pc}
  98718. ...
  98719. 08027be0 <MQTTConnectWithResults>:
  98720. int MQTTConnectWithResults(MQTTClient* c, MQTTPacket_connectData* options, MQTTConnackData* data)
  98721. {
  98722. 8027be0: b580 push {r7, lr}
  98723. 8027be2: b09e sub sp, #120 @ 0x78
  98724. 8027be4: af00 add r7, sp, #0
  98725. 8027be6: 60f8 str r0, [r7, #12]
  98726. 8027be8: 60b9 str r1, [r7, #8]
  98727. 8027bea: 607a str r2, [r7, #4]
  98728. Timer connect_timer;
  98729. int rc = FAILURE;
  98730. 8027bec: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  98731. 8027bf0: 677b str r3, [r7, #116] @ 0x74
  98732. MQTTPacket_connectData default_options = MQTTPacket_connectData_initializer;
  98733. 8027bf2: 4a49 ldr r2, [pc, #292] @ (8027d18 <MQTTConnectWithResults+0x138>)
  98734. 8027bf4: f107 0310 add.w r3, r7, #16
  98735. 8027bf8: 4611 mov r1, r2
  98736. 8027bfa: 2258 movs r2, #88 @ 0x58
  98737. 8027bfc: 4618 mov r0, r3
  98738. 8027bfe: f003 f8be bl 802ad7e <memcpy>
  98739. int len = 0;
  98740. 8027c02: 2300 movs r3, #0
  98741. 8027c04: 673b str r3, [r7, #112] @ 0x70
  98742. #if defined(MQTT_TASK)
  98743. MutexLock(&c->mutex);
  98744. #endif
  98745. // osMutexAcquire(mqttMutex, osWaitForever);
  98746. osMutexAcquire(c->mutex, osWaitForever);
  98747. 8027c06: 68fb ldr r3, [r7, #12]
  98748. 8027c08: 6e9b ldr r3, [r3, #104] @ 0x68
  98749. 8027c0a: f04f 31ff mov.w r1, #4294967295 @ 0xffffffff
  98750. 8027c0e: 4618 mov r0, r3
  98751. 8027c10: f7e9 fdc5 bl 801179e <osMutexAcquire>
  98752. if (c->isconnected) /* don't send connect packet again if we are already connected */
  98753. 8027c14: 68fb ldr r3, [r7, #12]
  98754. 8027c16: 6a1b ldr r3, [r3, #32]
  98755. 8027c18: 2b00 cmp r3, #0
  98756. 8027c1a: d164 bne.n 8027ce6 <MQTTConnectWithResults+0x106>
  98757. goto exit;
  98758. TimerInit(&connect_timer);
  98759. 8027c1c: f107 0368 add.w r3, r7, #104 @ 0x68
  98760. 8027c20: 4618 mov r0, r3
  98761. 8027c22: f000 fad7 bl 80281d4 <TimerInit>
  98762. TimerCountdownMS(&connect_timer, c->command_timeout_ms);
  98763. 8027c26: 68fb ldr r3, [r7, #12]
  98764. 8027c28: 685a ldr r2, [r3, #4]
  98765. 8027c2a: f107 0368 add.w r3, r7, #104 @ 0x68
  98766. 8027c2e: 4611 mov r1, r2
  98767. 8027c30: 4618 mov r0, r3
  98768. 8027c32: f000 fa8d bl 8028150 <TimerCountdownMS>
  98769. if (options == 0)
  98770. 8027c36: 68bb ldr r3, [r7, #8]
  98771. 8027c38: 2b00 cmp r3, #0
  98772. 8027c3a: d102 bne.n 8027c42 <MQTTConnectWithResults+0x62>
  98773. options = &default_options; /* set default options if none were supplied */
  98774. 8027c3c: f107 0310 add.w r3, r7, #16
  98775. 8027c40: 60bb str r3, [r7, #8]
  98776. c->keepAliveInterval = options->keepAliveInterval;
  98777. 8027c42: 68bb ldr r3, [r7, #8]
  98778. 8027c44: 8b1b ldrh r3, [r3, #24]
  98779. 8027c46: 461a mov r2, r3
  98780. 8027c48: 68fb ldr r3, [r7, #12]
  98781. 8027c4a: 619a str r2, [r3, #24]
  98782. c->cleansession = options->cleansession;
  98783. 8027c4c: 68bb ldr r3, [r7, #8]
  98784. 8027c4e: 7e9b ldrb r3, [r3, #26]
  98785. 8027c50: 461a mov r2, r3
  98786. 8027c52: 68fb ldr r3, [r7, #12]
  98787. 8027c54: 625a str r2, [r3, #36] @ 0x24
  98788. TimerCountdown(&c->last_received, c->keepAliveInterval);
  98789. 8027c56: 68fb ldr r3, [r7, #12]
  98790. 8027c58: f103 0260 add.w r2, r3, #96 @ 0x60
  98791. 8027c5c: 68fb ldr r3, [r7, #12]
  98792. 8027c5e: 699b ldr r3, [r3, #24]
  98793. 8027c60: 4619 mov r1, r3
  98794. 8027c62: 4610 mov r0, r2
  98795. 8027c64: f000 fa88 bl 8028178 <TimerCountdown>
  98796. if ((len = MQTTSerialize_connect(c->buf, c->buf_size, options)) <= 0)
  98797. 8027c68: 68fb ldr r3, [r7, #12]
  98798. 8027c6a: 6918 ldr r0, [r3, #16]
  98799. 8027c6c: 68fb ldr r3, [r7, #12]
  98800. 8027c6e: 689b ldr r3, [r3, #8]
  98801. 8027c70: 68ba ldr r2, [r7, #8]
  98802. 8027c72: 4619 mov r1, r3
  98803. 8027c74: f000 fbd2 bl 802841c <MQTTSerialize_connect>
  98804. 8027c78: 6738 str r0, [r7, #112] @ 0x70
  98805. 8027c7a: 6f3b ldr r3, [r7, #112] @ 0x70
  98806. 8027c7c: 2b00 cmp r3, #0
  98807. 8027c7e: dd34 ble.n 8027cea <MQTTConnectWithResults+0x10a>
  98808. goto exit;
  98809. if ((rc = sendPacket(c, len, &connect_timer)) != MQTT_SUCCESS) // send the connect packet
  98810. 8027c80: f107 0368 add.w r3, r7, #104 @ 0x68
  98811. 8027c84: 461a mov r2, r3
  98812. 8027c86: 6f39 ldr r1, [r7, #112] @ 0x70
  98813. 8027c88: 68f8 ldr r0, [r7, #12]
  98814. 8027c8a: f7ff fba2 bl 80273d2 <sendPacket>
  98815. 8027c8e: 6778 str r0, [r7, #116] @ 0x74
  98816. 8027c90: 6f7b ldr r3, [r7, #116] @ 0x74
  98817. 8027c92: 2b00 cmp r3, #0
  98818. 8027c94: d12b bne.n 8027cee <MQTTConnectWithResults+0x10e>
  98819. goto exit; // there was a problem
  98820. // this will be a blocking call, wait for the connack
  98821. if (waitfor(c, CONNACK, &connect_timer) == CONNACK)
  98822. 8027c96: f107 0368 add.w r3, r7, #104 @ 0x68
  98823. 8027c9a: 461a mov r2, r3
  98824. 8027c9c: 2102 movs r1, #2
  98825. 8027c9e: 68f8 ldr r0, [r7, #12]
  98826. 8027ca0: f7ff ff7b bl 8027b9a <waitfor>
  98827. 8027ca4: 4603 mov r3, r0
  98828. 8027ca6: 2b02 cmp r3, #2
  98829. 8027ca8: d119 bne.n 8027cde <MQTTConnectWithResults+0xfe>
  98830. {
  98831. data->rc = 0;
  98832. 8027caa: 687b ldr r3, [r7, #4]
  98833. 8027cac: 2200 movs r2, #0
  98834. 8027cae: 701a strb r2, [r3, #0]
  98835. data->sessionPresent = 0;
  98836. 8027cb0: 687b ldr r3, [r7, #4]
  98837. 8027cb2: 2200 movs r2, #0
  98838. 8027cb4: 705a strb r2, [r3, #1]
  98839. if (MQTTDeserialize_connack(&data->sessionPresent, &data->rc, c->readbuf, c->readbuf_size) == 1)
  98840. 8027cb6: 687b ldr r3, [r7, #4]
  98841. 8027cb8: 1c58 adds r0, r3, #1
  98842. 8027cba: 6879 ldr r1, [r7, #4]
  98843. 8027cbc: 68fb ldr r3, [r7, #12]
  98844. 8027cbe: 695a ldr r2, [r3, #20]
  98845. 8027cc0: 68fb ldr r3, [r7, #12]
  98846. 8027cc2: 68db ldr r3, [r3, #12]
  98847. 8027cc4: f000 fc96 bl 80285f4 <MQTTDeserialize_connack>
  98848. 8027cc8: 4603 mov r3, r0
  98849. 8027cca: 2b01 cmp r3, #1
  98850. 8027ccc: d103 bne.n 8027cd6 <MQTTConnectWithResults+0xf6>
  98851. rc = data->rc;
  98852. 8027cce: 687b ldr r3, [r7, #4]
  98853. 8027cd0: 781b ldrb r3, [r3, #0]
  98854. 8027cd2: 677b str r3, [r7, #116] @ 0x74
  98855. 8027cd4: e00c b.n 8027cf0 <MQTTConnectWithResults+0x110>
  98856. // rc = MQTT_SUCCESS;
  98857. else
  98858. rc = FAILURE;
  98859. 8027cd6: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  98860. 8027cda: 677b str r3, [r7, #116] @ 0x74
  98861. 8027cdc: e008 b.n 8027cf0 <MQTTConnectWithResults+0x110>
  98862. }
  98863. else
  98864. rc = FAILURE;
  98865. 8027cde: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  98866. 8027ce2: 677b str r3, [r7, #116] @ 0x74
  98867. 8027ce4: e004 b.n 8027cf0 <MQTTConnectWithResults+0x110>
  98868. goto exit;
  98869. 8027ce6: bf00 nop
  98870. 8027ce8: e002 b.n 8027cf0 <MQTTConnectWithResults+0x110>
  98871. goto exit;
  98872. 8027cea: bf00 nop
  98873. 8027cec: e000 b.n 8027cf0 <MQTTConnectWithResults+0x110>
  98874. goto exit; // there was a problem
  98875. 8027cee: bf00 nop
  98876. exit:
  98877. if (rc == MQTT_SUCCESS)
  98878. 8027cf0: 6f7b ldr r3, [r7, #116] @ 0x74
  98879. 8027cf2: 2b00 cmp r3, #0
  98880. 8027cf4: d105 bne.n 8027d02 <MQTTConnectWithResults+0x122>
  98881. {
  98882. c->isconnected = 1;
  98883. 8027cf6: 68fb ldr r3, [r7, #12]
  98884. 8027cf8: 2201 movs r2, #1
  98885. 8027cfa: 621a str r2, [r3, #32]
  98886. c->ping_outstanding = 0;
  98887. 8027cfc: 68fb ldr r3, [r7, #12]
  98888. 8027cfe: 2200 movs r2, #0
  98889. 8027d00: 771a strb r2, [r3, #28]
  98890. #if defined(MQTT_TASK)
  98891. MutexUnlock(&c->mutex);
  98892. #endif
  98893. // osMutexRelease(mqttMutex);
  98894. osMutexRelease(c->mutex);
  98895. 8027d02: 68fb ldr r3, [r7, #12]
  98896. 8027d04: 6e9b ldr r3, [r3, #104] @ 0x68
  98897. 8027d06: 4618 mov r0, r3
  98898. 8027d08: f7e9 fd94 bl 8011834 <osMutexRelease>
  98899. return rc;
  98900. 8027d0c: 6f7b ldr r3, [r7, #116] @ 0x74
  98901. }
  98902. 8027d0e: 4618 mov r0, r3
  98903. 8027d10: 3778 adds r7, #120 @ 0x78
  98904. 8027d12: 46bd mov sp, r7
  98905. 8027d14: bd80 pop {r7, pc}
  98906. 8027d16: bf00 nop
  98907. 8027d18: 08031928 .word 0x08031928
  98908. 08027d1c <MQTTConnect>:
  98909. int MQTTConnect(MQTTClient* c, MQTTPacket_connectData* options)
  98910. {
  98911. 8027d1c: b580 push {r7, lr}
  98912. 8027d1e: b084 sub sp, #16
  98913. 8027d20: af00 add r7, sp, #0
  98914. 8027d22: 6078 str r0, [r7, #4]
  98915. 8027d24: 6039 str r1, [r7, #0]
  98916. MQTTConnackData data;
  98917. return MQTTConnectWithResults(c, options, &data);
  98918. 8027d26: f107 030c add.w r3, r7, #12
  98919. 8027d2a: 461a mov r2, r3
  98920. 8027d2c: 6839 ldr r1, [r7, #0]
  98921. 8027d2e: 6878 ldr r0, [r7, #4]
  98922. 8027d30: f7ff ff56 bl 8027be0 <MQTTConnectWithResults>
  98923. 8027d34: 4603 mov r3, r0
  98924. }
  98925. 8027d36: 4618 mov r0, r3
  98926. 8027d38: 3710 adds r7, #16
  98927. 8027d3a: 46bd mov sp, r7
  98928. 8027d3c: bd80 pop {r7, pc}
  98929. 08027d3e <MQTTSetMessageHandler>:
  98930. int MQTTSetMessageHandler(MQTTClient* c, const char* topicFilter, messageHandler messageHandler)
  98931. {
  98932. 8027d3e: b580 push {r7, lr}
  98933. 8027d40: b086 sub sp, #24
  98934. 8027d42: af00 add r7, sp, #0
  98935. 8027d44: 60f8 str r0, [r7, #12]
  98936. 8027d46: 60b9 str r1, [r7, #8]
  98937. 8027d48: 607a str r2, [r7, #4]
  98938. int rc = FAILURE;
  98939. 8027d4a: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  98940. 8027d4e: 617b str r3, [r7, #20]
  98941. int i = -1;
  98942. 8027d50: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  98943. 8027d54: 613b str r3, [r7, #16]
  98944. /* first check for an existing matching slot */
  98945. for (i = 0; i < MAX_MESSAGE_HANDLERS; ++i)
  98946. 8027d56: 2300 movs r3, #0
  98947. 8027d58: 613b str r3, [r7, #16]
  98948. 8027d5a: e028 b.n 8027dae <MQTTSetMessageHandler+0x70>
  98949. {
  98950. if (c->messageHandlers[i].topicFilter != NULL && strcmp(c->messageHandlers[i].topicFilter, topicFilter) == 0)
  98951. 8027d5c: 68fb ldr r3, [r7, #12]
  98952. 8027d5e: 693a ldr r2, [r7, #16]
  98953. 8027d60: 3205 adds r2, #5
  98954. 8027d62: f853 3032 ldr.w r3, [r3, r2, lsl #3]
  98955. 8027d66: 2b00 cmp r3, #0
  98956. 8027d68: d01e beq.n 8027da8 <MQTTSetMessageHandler+0x6a>
  98957. 8027d6a: 68fb ldr r3, [r7, #12]
  98958. 8027d6c: 693a ldr r2, [r7, #16]
  98959. 8027d6e: 3205 adds r2, #5
  98960. 8027d70: f853 3032 ldr.w r3, [r3, r2, lsl #3]
  98961. 8027d74: 68b9 ldr r1, [r7, #8]
  98962. 8027d76: 4618 mov r0, r3
  98963. 8027d78: f7d8 fab2 bl 80002e0 <strcmp>
  98964. 8027d7c: 4603 mov r3, r0
  98965. 8027d7e: 2b00 cmp r3, #0
  98966. 8027d80: d112 bne.n 8027da8 <MQTTSetMessageHandler+0x6a>
  98967. {
  98968. if (messageHandler == NULL) /* remove existing */
  98969. 8027d82: 687b ldr r3, [r7, #4]
  98970. 8027d84: 2b00 cmp r3, #0
  98971. 8027d86: d10c bne.n 8027da2 <MQTTSetMessageHandler+0x64>
  98972. {
  98973. c->messageHandlers[i].topicFilter = NULL;
  98974. 8027d88: 68fb ldr r3, [r7, #12]
  98975. 8027d8a: 693a ldr r2, [r7, #16]
  98976. 8027d8c: 3205 adds r2, #5
  98977. 8027d8e: 2100 movs r1, #0
  98978. 8027d90: f843 1032 str.w r1, [r3, r2, lsl #3]
  98979. c->messageHandlers[i].fp = NULL;
  98980. 8027d94: 68fa ldr r2, [r7, #12]
  98981. 8027d96: 693b ldr r3, [r7, #16]
  98982. 8027d98: 3305 adds r3, #5
  98983. 8027d9a: 00db lsls r3, r3, #3
  98984. 8027d9c: 4413 add r3, r2
  98985. 8027d9e: 2200 movs r2, #0
  98986. 8027da0: 605a str r2, [r3, #4]
  98987. }
  98988. rc = MQTT_SUCCESS; /* return i when adding new subscription */
  98989. 8027da2: 2300 movs r3, #0
  98990. 8027da4: 617b str r3, [r7, #20]
  98991. break;
  98992. 8027da6: e005 b.n 8027db4 <MQTTSetMessageHandler+0x76>
  98993. for (i = 0; i < MAX_MESSAGE_HANDLERS; ++i)
  98994. 8027da8: 693b ldr r3, [r7, #16]
  98995. 8027daa: 3301 adds r3, #1
  98996. 8027dac: 613b str r3, [r7, #16]
  98997. 8027dae: 693b ldr r3, [r7, #16]
  98998. 8027db0: 2b04 cmp r3, #4
  98999. 8027db2: ddd3 ble.n 8027d5c <MQTTSetMessageHandler+0x1e>
  99000. }
  99001. }
  99002. /* if no existing, look for empty slot (unless we are removing) */
  99003. if (messageHandler != NULL) {
  99004. 8027db4: 687b ldr r3, [r7, #4]
  99005. 8027db6: 2b00 cmp r3, #0
  99006. 8027db8: d026 beq.n 8027e08 <MQTTSetMessageHandler+0xca>
  99007. if (rc == FAILURE)
  99008. 8027dba: 697b ldr r3, [r7, #20]
  99009. 8027dbc: f1b3 3fff cmp.w r3, #4294967295 @ 0xffffffff
  99010. 8027dc0: d112 bne.n 8027de8 <MQTTSetMessageHandler+0xaa>
  99011. {
  99012. for (i = 0; i < MAX_MESSAGE_HANDLERS; ++i)
  99013. 8027dc2: 2300 movs r3, #0
  99014. 8027dc4: 613b str r3, [r7, #16]
  99015. 8027dc6: e00c b.n 8027de2 <MQTTSetMessageHandler+0xa4>
  99016. {
  99017. if (c->messageHandlers[i].topicFilter == NULL)
  99018. 8027dc8: 68fb ldr r3, [r7, #12]
  99019. 8027dca: 693a ldr r2, [r7, #16]
  99020. 8027dcc: 3205 adds r2, #5
  99021. 8027dce: f853 3032 ldr.w r3, [r3, r2, lsl #3]
  99022. 8027dd2: 2b00 cmp r3, #0
  99023. 8027dd4: d102 bne.n 8027ddc <MQTTSetMessageHandler+0x9e>
  99024. {
  99025. rc = MQTT_SUCCESS;
  99026. 8027dd6: 2300 movs r3, #0
  99027. 8027dd8: 617b str r3, [r7, #20]
  99028. break;
  99029. 8027dda: e005 b.n 8027de8 <MQTTSetMessageHandler+0xaa>
  99030. for (i = 0; i < MAX_MESSAGE_HANDLERS; ++i)
  99031. 8027ddc: 693b ldr r3, [r7, #16]
  99032. 8027dde: 3301 adds r3, #1
  99033. 8027de0: 613b str r3, [r7, #16]
  99034. 8027de2: 693b ldr r3, [r7, #16]
  99035. 8027de4: 2b04 cmp r3, #4
  99036. 8027de6: ddef ble.n 8027dc8 <MQTTSetMessageHandler+0x8a>
  99037. }
  99038. }
  99039. }
  99040. if (i < MAX_MESSAGE_HANDLERS)
  99041. 8027de8: 693b ldr r3, [r7, #16]
  99042. 8027dea: 2b04 cmp r3, #4
  99043. 8027dec: dc0c bgt.n 8027e08 <MQTTSetMessageHandler+0xca>
  99044. {
  99045. c->messageHandlers[i].topicFilter = topicFilter;
  99046. 8027dee: 68fb ldr r3, [r7, #12]
  99047. 8027df0: 693a ldr r2, [r7, #16]
  99048. 8027df2: 3205 adds r2, #5
  99049. 8027df4: 68b9 ldr r1, [r7, #8]
  99050. 8027df6: f843 1032 str.w r1, [r3, r2, lsl #3]
  99051. c->messageHandlers[i].fp = messageHandler;
  99052. 8027dfa: 68fa ldr r2, [r7, #12]
  99053. 8027dfc: 693b ldr r3, [r7, #16]
  99054. 8027dfe: 3305 adds r3, #5
  99055. 8027e00: 00db lsls r3, r3, #3
  99056. 8027e02: 4413 add r3, r2
  99057. 8027e04: 687a ldr r2, [r7, #4]
  99058. 8027e06: 605a str r2, [r3, #4]
  99059. }
  99060. }
  99061. return rc;
  99062. 8027e08: 697b ldr r3, [r7, #20]
  99063. }
  99064. 8027e0a: 4618 mov r0, r3
  99065. 8027e0c: 3718 adds r7, #24
  99066. 8027e0e: 46bd mov sp, r7
  99067. 8027e10: bd80 pop {r7, pc}
  99068. 08027e12 <MQTTSubscribeWithResults>:
  99069. int MQTTSubscribeWithResults(MQTTClient* c, const char* topicFilter, enum QoS qos,
  99070. messageHandler messageHandler, MQTTSubackData* data)
  99071. {
  99072. 8027e12: b5b0 push {r4, r5, r7, lr}
  99073. 8027e14: b094 sub sp, #80 @ 0x50
  99074. 8027e16: af04 add r7, sp, #16
  99075. 8027e18: 60f8 str r0, [r7, #12]
  99076. 8027e1a: 60b9 str r1, [r7, #8]
  99077. 8027e1c: 603b str r3, [r7, #0]
  99078. 8027e1e: 4613 mov r3, r2
  99079. 8027e20: 71fb strb r3, [r7, #7]
  99080. int rc = FAILURE;
  99081. 8027e22: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  99082. 8027e26: 63fb str r3, [r7, #60] @ 0x3c
  99083. Timer timer;
  99084. int len = 0;
  99085. 8027e28: 2300 movs r3, #0
  99086. 8027e2a: 63bb str r3, [r7, #56] @ 0x38
  99087. MQTTString topic = MQTTString_initializer;
  99088. 8027e2c: 2300 movs r3, #0
  99089. 8027e2e: 627b str r3, [r7, #36] @ 0x24
  99090. 8027e30: 2300 movs r3, #0
  99091. 8027e32: 62bb str r3, [r7, #40] @ 0x28
  99092. 8027e34: 2300 movs r3, #0
  99093. 8027e36: 62fb str r3, [r7, #44] @ 0x2c
  99094. topic.cstring = (char *)topicFilter;
  99095. 8027e38: 68bb ldr r3, [r7, #8]
  99096. 8027e3a: 627b str r3, [r7, #36] @ 0x24
  99097. #if defined(MQTT_TASK)
  99098. MutexLock(&c->mutex);
  99099. #endif
  99100. // osMutexAcquire(mqttMutex, osWaitForever);
  99101. osMutexAcquire(c->mutex, osWaitForever);
  99102. 8027e3c: 68fb ldr r3, [r7, #12]
  99103. 8027e3e: 6e9b ldr r3, [r3, #104] @ 0x68
  99104. 8027e40: f04f 31ff mov.w r1, #4294967295 @ 0xffffffff
  99105. 8027e44: 4618 mov r0, r3
  99106. 8027e46: f7e9 fcaa bl 801179e <osMutexAcquire>
  99107. if (!c->isconnected)
  99108. 8027e4a: 68fb ldr r3, [r7, #12]
  99109. 8027e4c: 6a1b ldr r3, [r3, #32]
  99110. 8027e4e: 2b00 cmp r3, #0
  99111. 8027e50: d069 beq.n 8027f26 <MQTTSubscribeWithResults+0x114>
  99112. goto exit;
  99113. TimerInit(&timer);
  99114. 8027e52: f107 0330 add.w r3, r7, #48 @ 0x30
  99115. 8027e56: 4618 mov r0, r3
  99116. 8027e58: f000 f9bc bl 80281d4 <TimerInit>
  99117. TimerCountdownMS(&timer, c->command_timeout_ms);
  99118. 8027e5c: 68fb ldr r3, [r7, #12]
  99119. 8027e5e: 685a ldr r2, [r3, #4]
  99120. 8027e60: f107 0330 add.w r3, r7, #48 @ 0x30
  99121. 8027e64: 4611 mov r1, r2
  99122. 8027e66: 4618 mov r0, r3
  99123. 8027e68: f000 f972 bl 8028150 <TimerCountdownMS>
  99124. int _qos[1] = {(int)qos};
  99125. 8027e6c: 79fb ldrb r3, [r7, #7]
  99126. 8027e6e: 623b str r3, [r7, #32]
  99127. len = MQTTSerialize_subscribe(c->buf, c->buf_size, 0, getNextPacketId(c), 1, &topic, _qos);
  99128. 8027e70: 68fb ldr r3, [r7, #12]
  99129. 8027e72: 691c ldr r4, [r3, #16]
  99130. 8027e74: 68fb ldr r3, [r7, #12]
  99131. 8027e76: 689b ldr r3, [r3, #8]
  99132. 8027e78: 461d mov r5, r3
  99133. 8027e7a: 68f8 ldr r0, [r7, #12]
  99134. 8027e7c: f7ff fa90 bl 80273a0 <getNextPacketId>
  99135. 8027e80: 4603 mov r3, r0
  99136. 8027e82: b29a uxth r2, r3
  99137. 8027e84: f107 0320 add.w r3, r7, #32
  99138. 8027e88: 9302 str r3, [sp, #8]
  99139. 8027e8a: f107 0324 add.w r3, r7, #36 @ 0x24
  99140. 8027e8e: 9301 str r3, [sp, #4]
  99141. 8027e90: 2301 movs r3, #1
  99142. 8027e92: 9300 str r3, [sp, #0]
  99143. 8027e94: 4613 mov r3, r2
  99144. 8027e96: 2200 movs r2, #0
  99145. 8027e98: 4629 mov r1, r5
  99146. 8027e9a: 4620 mov r0, r4
  99147. 8027e9c: f001 f81b bl 8028ed6 <MQTTSerialize_subscribe>
  99148. 8027ea0: 63b8 str r0, [r7, #56] @ 0x38
  99149. // len = MQTTSerialize_subscribe(c->buf, c->buf_size, 0, getNextPacketId(c), 1, &topic, (int*)&qos);
  99150. if (len <= 0)
  99151. 8027ea2: 6bbb ldr r3, [r7, #56] @ 0x38
  99152. 8027ea4: 2b00 cmp r3, #0
  99153. 8027ea6: dd40 ble.n 8027f2a <MQTTSubscribeWithResults+0x118>
  99154. goto exit;
  99155. if ((rc = sendPacket(c, len, &timer)) != MQTT_SUCCESS) // send the subscribe packet
  99156. 8027ea8: f107 0330 add.w r3, r7, #48 @ 0x30
  99157. 8027eac: 461a mov r2, r3
  99158. 8027eae: 6bb9 ldr r1, [r7, #56] @ 0x38
  99159. 8027eb0: 68f8 ldr r0, [r7, #12]
  99160. 8027eb2: f7ff fa8e bl 80273d2 <sendPacket>
  99161. 8027eb6: 63f8 str r0, [r7, #60] @ 0x3c
  99162. 8027eb8: 6bfb ldr r3, [r7, #60] @ 0x3c
  99163. 8027eba: 2b00 cmp r3, #0
  99164. 8027ebc: d137 bne.n 8027f2e <MQTTSubscribeWithResults+0x11c>
  99165. goto exit; // there was a problem
  99166. if (waitfor(c, SUBACK, &timer) == SUBACK) // wait for suback
  99167. 8027ebe: f107 0330 add.w r3, r7, #48 @ 0x30
  99168. 8027ec2: 461a mov r2, r3
  99169. 8027ec4: 2109 movs r1, #9
  99170. 8027ec6: 68f8 ldr r0, [r7, #12]
  99171. 8027ec8: f7ff fe67 bl 8027b9a <waitfor>
  99172. 8027ecc: 4603 mov r3, r0
  99173. 8027ece: 2b09 cmp r3, #9
  99174. 8027ed0: d125 bne.n 8027f1e <MQTTSubscribeWithResults+0x10c>
  99175. {
  99176. int count = 0;
  99177. 8027ed2: 2300 movs r3, #0
  99178. 8027ed4: 61fb str r3, [r7, #28]
  99179. unsigned short mypacketid;
  99180. data->grantedQoS = QOS0;
  99181. 8027ed6: 6d3b ldr r3, [r7, #80] @ 0x50
  99182. 8027ed8: 2200 movs r2, #0
  99183. 8027eda: 701a strb r2, [r3, #0]
  99184. int _grantedQoS[1] = {(int)&data->grantedQoS};
  99185. 8027edc: 6d3b ldr r3, [r7, #80] @ 0x50
  99186. 8027ede: 617b str r3, [r7, #20]
  99187. // if (MQTTDeserialize_suback(&mypacketid, 1, &count, (int*)&data->grantedQoS, c->readbuf, c->readbuf_size) == 1)
  99188. if (MQTTDeserialize_suback(&mypacketid, 1, &count, _grantedQoS, c->readbuf, c->readbuf_size) == 1)
  99189. 8027ee0: 68fb ldr r3, [r7, #12]
  99190. 8027ee2: 695b ldr r3, [r3, #20]
  99191. 8027ee4: 68fa ldr r2, [r7, #12]
  99192. 8027ee6: 68d2 ldr r2, [r2, #12]
  99193. 8027ee8: 4614 mov r4, r2
  99194. 8027eea: f107 0114 add.w r1, r7, #20
  99195. 8027eee: f107 021c add.w r2, r7, #28
  99196. 8027ef2: f107 001a add.w r0, r7, #26
  99197. 8027ef6: 9401 str r4, [sp, #4]
  99198. 8027ef8: 9300 str r3, [sp, #0]
  99199. 8027efa: 460b mov r3, r1
  99200. 8027efc: 2101 movs r1, #1
  99201. 8027efe: f001 f866 bl 8028fce <MQTTDeserialize_suback>
  99202. 8027f02: 4603 mov r3, r0
  99203. 8027f04: 2b01 cmp r3, #1
  99204. 8027f06: d113 bne.n 8027f30 <MQTTSubscribeWithResults+0x11e>
  99205. {
  99206. if (data->grantedQoS != 0x80)
  99207. 8027f08: 6d3b ldr r3, [r7, #80] @ 0x50
  99208. 8027f0a: 781b ldrb r3, [r3, #0]
  99209. 8027f0c: 2b80 cmp r3, #128 @ 0x80
  99210. 8027f0e: d00f beq.n 8027f30 <MQTTSubscribeWithResults+0x11e>
  99211. rc = MQTTSetMessageHandler(c, topicFilter, messageHandler);
  99212. 8027f10: 683a ldr r2, [r7, #0]
  99213. 8027f12: 68b9 ldr r1, [r7, #8]
  99214. 8027f14: 68f8 ldr r0, [r7, #12]
  99215. 8027f16: f7ff ff12 bl 8027d3e <MQTTSetMessageHandler>
  99216. 8027f1a: 63f8 str r0, [r7, #60] @ 0x3c
  99217. 8027f1c: e008 b.n 8027f30 <MQTTSubscribeWithResults+0x11e>
  99218. }
  99219. }
  99220. else
  99221. rc = FAILURE;
  99222. 8027f1e: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  99223. 8027f22: 63fb str r3, [r7, #60] @ 0x3c
  99224. 8027f24: e004 b.n 8027f30 <MQTTSubscribeWithResults+0x11e>
  99225. goto exit;
  99226. 8027f26: bf00 nop
  99227. 8027f28: e002 b.n 8027f30 <MQTTSubscribeWithResults+0x11e>
  99228. goto exit;
  99229. 8027f2a: bf00 nop
  99230. 8027f2c: e000 b.n 8027f30 <MQTTSubscribeWithResults+0x11e>
  99231. goto exit; // there was a problem
  99232. 8027f2e: bf00 nop
  99233. exit:
  99234. if (rc == FAILURE)
  99235. 8027f30: 6bfb ldr r3, [r7, #60] @ 0x3c
  99236. 8027f32: f1b3 3fff cmp.w r3, #4294967295 @ 0xffffffff
  99237. 8027f36: d102 bne.n 8027f3e <MQTTSubscribeWithResults+0x12c>
  99238. MQTTCloseSession(c);
  99239. 8027f38: 68f8 ldr r0, [r7, #12]
  99240. 8027f3a: f7ff fceb bl 8027914 <MQTTCloseSession>
  99241. #if defined(MQTT_TASK)
  99242. MutexUnlock(&c->mutex);
  99243. #endif
  99244. // osMutexRelease(mqttMutex);
  99245. osMutexRelease(c->mutex);
  99246. 8027f3e: 68fb ldr r3, [r7, #12]
  99247. 8027f40: 6e9b ldr r3, [r3, #104] @ 0x68
  99248. 8027f42: 4618 mov r0, r3
  99249. 8027f44: f7e9 fc76 bl 8011834 <osMutexRelease>
  99250. return rc;
  99251. 8027f48: 6bfb ldr r3, [r7, #60] @ 0x3c
  99252. }
  99253. 8027f4a: 4618 mov r0, r3
  99254. 8027f4c: 3740 adds r7, #64 @ 0x40
  99255. 8027f4e: 46bd mov sp, r7
  99256. 8027f50: bdb0 pop {r4, r5, r7, pc}
  99257. 08027f52 <MQTTSubscribe>:
  99258. int MQTTSubscribe(MQTTClient* c, const char* topicFilter, enum QoS qos,
  99259. messageHandler messageHandler)
  99260. {
  99261. 8027f52: b580 push {r7, lr}
  99262. 8027f54: b088 sub sp, #32
  99263. 8027f56: af02 add r7, sp, #8
  99264. 8027f58: 60f8 str r0, [r7, #12]
  99265. 8027f5a: 60b9 str r1, [r7, #8]
  99266. 8027f5c: 603b str r3, [r7, #0]
  99267. 8027f5e: 4613 mov r3, r2
  99268. 8027f60: 71fb strb r3, [r7, #7]
  99269. MQTTSubackData data;
  99270. return MQTTSubscribeWithResults(c, topicFilter, qos, messageHandler, &data);
  99271. 8027f62: 79fa ldrb r2, [r7, #7]
  99272. 8027f64: f107 0314 add.w r3, r7, #20
  99273. 8027f68: 9300 str r3, [sp, #0]
  99274. 8027f6a: 683b ldr r3, [r7, #0]
  99275. 8027f6c: 68b9 ldr r1, [r7, #8]
  99276. 8027f6e: 68f8 ldr r0, [r7, #12]
  99277. 8027f70: f7ff ff4f bl 8027e12 <MQTTSubscribeWithResults>
  99278. 8027f74: 4603 mov r3, r0
  99279. }
  99280. 8027f76: 4618 mov r0, r3
  99281. 8027f78: 3718 adds r7, #24
  99282. 8027f7a: 46bd mov sp, r7
  99283. 8027f7c: bd80 pop {r7, pc}
  99284. 08027f7e <MQTTPublish>:
  99285. return rc;
  99286. }
  99287. int MQTTPublish(MQTTClient* c, const char* topicName, MQTTMessage* message)
  99288. {
  99289. 8027f7e: b5f0 push {r4, r5, r6, r7, lr}
  99290. 8027f80: b097 sub sp, #92 @ 0x5c
  99291. 8027f82: af08 add r7, sp, #32
  99292. 8027f84: 60f8 str r0, [r7, #12]
  99293. 8027f86: 60b9 str r1, [r7, #8]
  99294. 8027f88: 607a str r2, [r7, #4]
  99295. int rc = FAILURE;
  99296. 8027f8a: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  99297. 8027f8e: 637b str r3, [r7, #52] @ 0x34
  99298. Timer timer;
  99299. MQTTString topic = MQTTString_initializer;
  99300. 8027f90: 2300 movs r3, #0
  99301. 8027f92: 61fb str r3, [r7, #28]
  99302. 8027f94: 2300 movs r3, #0
  99303. 8027f96: 623b str r3, [r7, #32]
  99304. 8027f98: 2300 movs r3, #0
  99305. 8027f9a: 627b str r3, [r7, #36] @ 0x24
  99306. topic.cstring = (char *)topicName;
  99307. 8027f9c: 68bb ldr r3, [r7, #8]
  99308. 8027f9e: 61fb str r3, [r7, #28]
  99309. int len = 0;
  99310. 8027fa0: 2300 movs r3, #0
  99311. 8027fa2: 633b str r3, [r7, #48] @ 0x30
  99312. #if defined(MQTT_TASK)
  99313. MutexLock(&c->mutex);
  99314. #endif
  99315. // osMutexAcquire(mqttMutex, osWaitForever);
  99316. osMutexAcquire(c->mutex, osWaitForever);
  99317. 8027fa4: 68fb ldr r3, [r7, #12]
  99318. 8027fa6: 6e9b ldr r3, [r3, #104] @ 0x68
  99319. 8027fa8: f04f 31ff mov.w r1, #4294967295 @ 0xffffffff
  99320. 8027fac: 4618 mov r0, r3
  99321. 8027fae: f7e9 fbf6 bl 801179e <osMutexAcquire>
  99322. if (!c->isconnected)
  99323. 8027fb2: 68fb ldr r3, [r7, #12]
  99324. 8027fb4: 6a1b ldr r3, [r3, #32]
  99325. 8027fb6: 2b00 cmp r3, #0
  99326. 8027fb8: f000 809b beq.w 80280f2 <MQTTPublish+0x174>
  99327. goto exit;
  99328. TimerInit(&timer);
  99329. 8027fbc: f107 0328 add.w r3, r7, #40 @ 0x28
  99330. 8027fc0: 4618 mov r0, r3
  99331. 8027fc2: f000 f907 bl 80281d4 <TimerInit>
  99332. TimerCountdownMS(&timer, c->command_timeout_ms);
  99333. 8027fc6: 68fb ldr r3, [r7, #12]
  99334. 8027fc8: 685a ldr r2, [r3, #4]
  99335. 8027fca: f107 0328 add.w r3, r7, #40 @ 0x28
  99336. 8027fce: 4611 mov r1, r2
  99337. 8027fd0: 4618 mov r0, r3
  99338. 8027fd2: f000 f8bd bl 8028150 <TimerCountdownMS>
  99339. if (message->qos == QOS1 || message->qos == QOS2)
  99340. 8027fd6: 687b ldr r3, [r7, #4]
  99341. 8027fd8: 781b ldrb r3, [r3, #0]
  99342. 8027fda: 2b01 cmp r3, #1
  99343. 8027fdc: d003 beq.n 8027fe6 <MQTTPublish+0x68>
  99344. 8027fde: 687b ldr r3, [r7, #4]
  99345. 8027fe0: 781b ldrb r3, [r3, #0]
  99346. 8027fe2: 2b02 cmp r3, #2
  99347. 8027fe4: d106 bne.n 8027ff4 <MQTTPublish+0x76>
  99348. message->id = getNextPacketId(c);
  99349. 8027fe6: 68f8 ldr r0, [r7, #12]
  99350. 8027fe8: f7ff f9da bl 80273a0 <getNextPacketId>
  99351. 8027fec: 4603 mov r3, r0
  99352. 8027fee: b29a uxth r2, r3
  99353. 8027ff0: 687b ldr r3, [r7, #4]
  99354. 8027ff2: 809a strh r2, [r3, #4]
  99355. len = MQTTSerialize_publish(c->buf, c->buf_size, 0, message->qos, message->retained, message->id,
  99356. 8027ff4: 68fb ldr r3, [r7, #12]
  99357. 8027ff6: 691b ldr r3, [r3, #16]
  99358. 8027ff8: 603b str r3, [r7, #0]
  99359. 8027ffa: 68fb ldr r3, [r7, #12]
  99360. 8027ffc: 689b ldr r3, [r3, #8]
  99361. 8027ffe: 469c mov ip, r3
  99362. 8028000: 687b ldr r3, [r7, #4]
  99363. 8028002: 781b ldrb r3, [r3, #0]
  99364. 8028004: 469e mov lr, r3
  99365. 8028006: 687b ldr r3, [r7, #4]
  99366. 8028008: 785d ldrb r5, [r3, #1]
  99367. 802800a: 687b ldr r3, [r7, #4]
  99368. 802800c: 889e ldrh r6, [r3, #4]
  99369. topic, (unsigned char*)message->payload, message->payloadlen);
  99370. 802800e: 687b ldr r3, [r7, #4]
  99371. 8028010: 689b ldr r3, [r3, #8]
  99372. 8028012: 687a ldr r2, [r7, #4]
  99373. 8028014: 68d2 ldr r2, [r2, #12]
  99374. len = MQTTSerialize_publish(c->buf, c->buf_size, 0, message->qos, message->retained, message->id,
  99375. 8028016: 9206 str r2, [sp, #24]
  99376. 8028018: 9305 str r3, [sp, #20]
  99377. 802801a: ac02 add r4, sp, #8
  99378. 802801c: f107 031c add.w r3, r7, #28
  99379. 8028020: e893 0007 ldmia.w r3, {r0, r1, r2}
  99380. 8028024: e884 0007 stmia.w r4, {r0, r1, r2}
  99381. 8028028: 9601 str r6, [sp, #4]
  99382. 802802a: 9500 str r5, [sp, #0]
  99383. 802802c: 4673 mov r3, lr
  99384. 802802e: 2200 movs r2, #0
  99385. 8028030: 4661 mov r1, ip
  99386. 8028032: 6838 ldr r0, [r7, #0]
  99387. 8028034: f000 fe5d bl 8028cf2 <MQTTSerialize_publish>
  99388. 8028038: 6338 str r0, [r7, #48] @ 0x30
  99389. if (len <= 0)
  99390. 802803a: 6b3b ldr r3, [r7, #48] @ 0x30
  99391. 802803c: 2b00 cmp r3, #0
  99392. 802803e: dd5a ble.n 80280f6 <MQTTPublish+0x178>
  99393. goto exit;
  99394. if ((rc = sendPacket(c, len, &timer)) != MQTT_SUCCESS) // send the subscribe packet
  99395. 8028040: f107 0328 add.w r3, r7, #40 @ 0x28
  99396. 8028044: 461a mov r2, r3
  99397. 8028046: 6b39 ldr r1, [r7, #48] @ 0x30
  99398. 8028048: 68f8 ldr r0, [r7, #12]
  99399. 802804a: f7ff f9c2 bl 80273d2 <sendPacket>
  99400. 802804e: 6378 str r0, [r7, #52] @ 0x34
  99401. 8028050: 6b7b ldr r3, [r7, #52] @ 0x34
  99402. 8028052: 2b00 cmp r3, #0
  99403. 8028054: d151 bne.n 80280fa <MQTTPublish+0x17c>
  99404. goto exit; // there was a problem
  99405. if (message->qos == QOS1)
  99406. 8028056: 687b ldr r3, [r7, #4]
  99407. 8028058: 781b ldrb r3, [r3, #0]
  99408. 802805a: 2b01 cmp r3, #1
  99409. 802805c: d122 bne.n 80280a4 <MQTTPublish+0x126>
  99410. {
  99411. if (waitfor(c, PUBACK, &timer) == PUBACK)
  99412. 802805e: f107 0328 add.w r3, r7, #40 @ 0x28
  99413. 8028062: 461a mov r2, r3
  99414. 8028064: 2104 movs r1, #4
  99415. 8028066: 68f8 ldr r0, [r7, #12]
  99416. 8028068: f7ff fd97 bl 8027b9a <waitfor>
  99417. 802806c: 4603 mov r3, r0
  99418. 802806e: 2b04 cmp r3, #4
  99419. 8028070: d114 bne.n 802809c <MQTTPublish+0x11e>
  99420. {
  99421. unsigned short mypacketid;
  99422. unsigned char dup, type;
  99423. if (MQTTDeserialize_ack(&type, &dup, &mypacketid, c->readbuf, c->readbuf_size) != 1)
  99424. 8028072: 68fb ldr r3, [r7, #12]
  99425. 8028074: 695c ldr r4, [r3, #20]
  99426. 8028076: 68fb ldr r3, [r7, #12]
  99427. 8028078: 68db ldr r3, [r3, #12]
  99428. 802807a: f107 021a add.w r2, r7, #26
  99429. 802807e: f107 0119 add.w r1, r7, #25
  99430. 8028082: f107 0018 add.w r0, r7, #24
  99431. 8028086: 9300 str r3, [sp, #0]
  99432. 8028088: 4623 mov r3, r4
  99433. 802808a: f000 fbc1 bl 8028810 <MQTTDeserialize_ack>
  99434. 802808e: 4603 mov r3, r0
  99435. 8028090: 2b01 cmp r3, #1
  99436. 8028092: d035 beq.n 8028100 <MQTTPublish+0x182>
  99437. rc = FAILURE;
  99438. 8028094: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  99439. 8028098: 637b str r3, [r7, #52] @ 0x34
  99440. 802809a: e031 b.n 8028100 <MQTTPublish+0x182>
  99441. }
  99442. else
  99443. rc = FAILURE;
  99444. 802809c: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  99445. 80280a0: 637b str r3, [r7, #52] @ 0x34
  99446. 80280a2: e02d b.n 8028100 <MQTTPublish+0x182>
  99447. }
  99448. else if (message->qos == QOS2)
  99449. 80280a4: 687b ldr r3, [r7, #4]
  99450. 80280a6: 781b ldrb r3, [r3, #0]
  99451. 80280a8: 2b02 cmp r3, #2
  99452. 80280aa: d128 bne.n 80280fe <MQTTPublish+0x180>
  99453. {
  99454. if (waitfor(c, PUBCOMP, &timer) == PUBCOMP)
  99455. 80280ac: f107 0328 add.w r3, r7, #40 @ 0x28
  99456. 80280b0: 461a mov r2, r3
  99457. 80280b2: 2107 movs r1, #7
  99458. 80280b4: 68f8 ldr r0, [r7, #12]
  99459. 80280b6: f7ff fd70 bl 8027b9a <waitfor>
  99460. 80280ba: 4603 mov r3, r0
  99461. 80280bc: 2b07 cmp r3, #7
  99462. 80280be: d114 bne.n 80280ea <MQTTPublish+0x16c>
  99463. {
  99464. unsigned short mypacketid;
  99465. unsigned char dup, type;
  99466. if (MQTTDeserialize_ack(&type, &dup, &mypacketid, c->readbuf, c->readbuf_size) != 1)
  99467. 80280c0: 68fb ldr r3, [r7, #12]
  99468. 80280c2: 695c ldr r4, [r3, #20]
  99469. 80280c4: 68fb ldr r3, [r7, #12]
  99470. 80280c6: 68db ldr r3, [r3, #12]
  99471. 80280c8: f107 0216 add.w r2, r7, #22
  99472. 80280cc: f107 0115 add.w r1, r7, #21
  99473. 80280d0: f107 0014 add.w r0, r7, #20
  99474. 80280d4: 9300 str r3, [sp, #0]
  99475. 80280d6: 4623 mov r3, r4
  99476. 80280d8: f000 fb9a bl 8028810 <MQTTDeserialize_ack>
  99477. 80280dc: 4603 mov r3, r0
  99478. 80280de: 2b01 cmp r3, #1
  99479. 80280e0: d00e beq.n 8028100 <MQTTPublish+0x182>
  99480. rc = FAILURE;
  99481. 80280e2: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  99482. 80280e6: 637b str r3, [r7, #52] @ 0x34
  99483. 80280e8: e00a b.n 8028100 <MQTTPublish+0x182>
  99484. }
  99485. else
  99486. rc = FAILURE;
  99487. 80280ea: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  99488. 80280ee: 637b str r3, [r7, #52] @ 0x34
  99489. 80280f0: e006 b.n 8028100 <MQTTPublish+0x182>
  99490. goto exit;
  99491. 80280f2: bf00 nop
  99492. 80280f4: e004 b.n 8028100 <MQTTPublish+0x182>
  99493. goto exit;
  99494. 80280f6: bf00 nop
  99495. 80280f8: e002 b.n 8028100 <MQTTPublish+0x182>
  99496. goto exit; // there was a problem
  99497. 80280fa: bf00 nop
  99498. 80280fc: e000 b.n 8028100 <MQTTPublish+0x182>
  99499. }
  99500. exit:
  99501. 80280fe: bf00 nop
  99502. if (rc == FAILURE)
  99503. 8028100: 6b7b ldr r3, [r7, #52] @ 0x34
  99504. 8028102: f1b3 3fff cmp.w r3, #4294967295 @ 0xffffffff
  99505. 8028106: d102 bne.n 802810e <MQTTPublish+0x190>
  99506. MQTTCloseSession(c);
  99507. 8028108: 68f8 ldr r0, [r7, #12]
  99508. 802810a: f7ff fc03 bl 8027914 <MQTTCloseSession>
  99509. #if defined(MQTT_TASK)
  99510. MutexUnlock(&c->mutex);
  99511. #endif
  99512. // osMutexRelease(mqttMutex);
  99513. osMutexRelease(c->mutex);
  99514. 802810e: 68fb ldr r3, [r7, #12]
  99515. 8028110: 6e9b ldr r3, [r3, #104] @ 0x68
  99516. 8028112: 4618 mov r0, r3
  99517. 8028114: f7e9 fb8e bl 8011834 <osMutexRelease>
  99518. return rc;
  99519. 8028118: 6b7b ldr r3, [r7, #52] @ 0x34
  99520. }
  99521. 802811a: 4618 mov r0, r3
  99522. 802811c: 373c adds r7, #60 @ 0x3c
  99523. 802811e: 46bd mov sp, r7
  99524. 8028120: bdf0 pop {r4, r5, r6, r7, pc}
  99525. ...
  99526. 08028124 <TimerIsExpired>:
  99527. #define SERVER_IP4 34
  99528. uint32_t MilliTimer;
  99529. //Timer functions
  99530. char TimerIsExpired(Timer *timer) {
  99531. 8028124: b480 push {r7}
  99532. 8028126: b085 sub sp, #20
  99533. 8028128: af00 add r7, sp, #0
  99534. 802812a: 6078 str r0, [r7, #4]
  99535. long left = timer->end_time - MilliTimer;
  99536. 802812c: 687b ldr r3, [r7, #4]
  99537. 802812e: 685a ldr r2, [r3, #4]
  99538. 8028130: 4b06 ldr r3, [pc, #24] @ (802814c <TimerIsExpired+0x28>)
  99539. 8028132: 681b ldr r3, [r3, #0]
  99540. 8028134: 1ad3 subs r3, r2, r3
  99541. 8028136: 60fb str r3, [r7, #12]
  99542. return (left < 0);
  99543. 8028138: 68fb ldr r3, [r7, #12]
  99544. 802813a: 0fdb lsrs r3, r3, #31
  99545. 802813c: b2db uxtb r3, r3
  99546. }
  99547. 802813e: 4618 mov r0, r3
  99548. 8028140: 3714 adds r7, #20
  99549. 8028142: 46bd mov sp, r7
  99550. 8028144: f85d 7b04 ldr.w r7, [sp], #4
  99551. 8028148: 4770 bx lr
  99552. 802814a: bf00 nop
  99553. 802814c: 2402b114 .word 0x2402b114
  99554. 08028150 <TimerCountdownMS>:
  99555. void TimerCountdownMS(Timer *timer, unsigned int timeout) {
  99556. 8028150: b480 push {r7}
  99557. 8028152: b083 sub sp, #12
  99558. 8028154: af00 add r7, sp, #0
  99559. 8028156: 6078 str r0, [r7, #4]
  99560. 8028158: 6039 str r1, [r7, #0]
  99561. timer->end_time = MilliTimer + timeout;
  99562. 802815a: 4b06 ldr r3, [pc, #24] @ (8028174 <TimerCountdownMS+0x24>)
  99563. 802815c: 681a ldr r2, [r3, #0]
  99564. 802815e: 683b ldr r3, [r7, #0]
  99565. 8028160: 441a add r2, r3
  99566. 8028162: 687b ldr r3, [r7, #4]
  99567. 8028164: 605a str r2, [r3, #4]
  99568. }
  99569. 8028166: bf00 nop
  99570. 8028168: 370c adds r7, #12
  99571. 802816a: 46bd mov sp, r7
  99572. 802816c: f85d 7b04 ldr.w r7, [sp], #4
  99573. 8028170: 4770 bx lr
  99574. 8028172: bf00 nop
  99575. 8028174: 2402b114 .word 0x2402b114
  99576. 08028178 <TimerCountdown>:
  99577. void TimerCountdown(Timer *timer, unsigned int timeout) {
  99578. 8028178: b480 push {r7}
  99579. 802817a: b083 sub sp, #12
  99580. 802817c: af00 add r7, sp, #0
  99581. 802817e: 6078 str r0, [r7, #4]
  99582. 8028180: 6039 str r1, [r7, #0]
  99583. timer->end_time = MilliTimer + (timeout * 1000);
  99584. 8028182: 683b ldr r3, [r7, #0]
  99585. 8028184: f44f 727a mov.w r2, #1000 @ 0x3e8
  99586. 8028188: fb03 f202 mul.w r2, r3, r2
  99587. 802818c: 4b05 ldr r3, [pc, #20] @ (80281a4 <TimerCountdown+0x2c>)
  99588. 802818e: 681b ldr r3, [r3, #0]
  99589. 8028190: 441a add r2, r3
  99590. 8028192: 687b ldr r3, [r7, #4]
  99591. 8028194: 605a str r2, [r3, #4]
  99592. }
  99593. 8028196: bf00 nop
  99594. 8028198: 370c adds r7, #12
  99595. 802819a: 46bd mov sp, r7
  99596. 802819c: f85d 7b04 ldr.w r7, [sp], #4
  99597. 80281a0: 4770 bx lr
  99598. 80281a2: bf00 nop
  99599. 80281a4: 2402b114 .word 0x2402b114
  99600. 080281a8 <TimerLeftMS>:
  99601. int TimerLeftMS(Timer *timer) {
  99602. 80281a8: b480 push {r7}
  99603. 80281aa: b085 sub sp, #20
  99604. 80281ac: af00 add r7, sp, #0
  99605. 80281ae: 6078 str r0, [r7, #4]
  99606. long left = timer->end_time - MilliTimer;
  99607. 80281b0: 687b ldr r3, [r7, #4]
  99608. 80281b2: 685a ldr r2, [r3, #4]
  99609. 80281b4: 4b06 ldr r3, [pc, #24] @ (80281d0 <TimerLeftMS+0x28>)
  99610. 80281b6: 681b ldr r3, [r3, #0]
  99611. 80281b8: 1ad3 subs r3, r2, r3
  99612. 80281ba: 60fb str r3, [r7, #12]
  99613. return (left < 0) ? 0 : left;
  99614. 80281bc: 68fb ldr r3, [r7, #12]
  99615. 80281be: ea23 73e3 bic.w r3, r3, r3, asr #31
  99616. }
  99617. 80281c2: 4618 mov r0, r3
  99618. 80281c4: 3714 adds r7, #20
  99619. 80281c6: 46bd mov sp, r7
  99620. 80281c8: f85d 7b04 ldr.w r7, [sp], #4
  99621. 80281cc: 4770 bx lr
  99622. 80281ce: bf00 nop
  99623. 80281d0: 2402b114 .word 0x2402b114
  99624. 080281d4 <TimerInit>:
  99625. void TimerInit(Timer *timer) {
  99626. 80281d4: b480 push {r7}
  99627. 80281d6: b083 sub sp, #12
  99628. 80281d8: af00 add r7, sp, #0
  99629. 80281da: 6078 str r0, [r7, #4]
  99630. timer->end_time = 0;
  99631. 80281dc: 687b ldr r3, [r7, #4]
  99632. 80281de: 2200 movs r2, #0
  99633. 80281e0: 605a str r2, [r3, #4]
  99634. }
  99635. 80281e2: bf00 nop
  99636. 80281e4: 370c adds r7, #12
  99637. 80281e6: 46bd mov sp, r7
  99638. 80281e8: f85d 7b04 ldr.w r7, [sp], #4
  99639. 80281ec: 4770 bx lr
  99640. ...
  99641. 080281f0 <NewNetwork>:
  99642. #ifdef MQTT_LWIP_SOCKET
  99643. void NewNetwork(Network *n) {
  99644. 80281f0: b480 push {r7}
  99645. 80281f2: b083 sub sp, #12
  99646. 80281f4: af00 add r7, sp, #0
  99647. 80281f6: 6078 str r0, [r7, #4]
  99648. n->socket = 0; //clear
  99649. 80281f8: 687b ldr r3, [r7, #4]
  99650. 80281fa: 2200 movs r2, #0
  99651. 80281fc: 601a str r2, [r3, #0]
  99652. n->mqttread = net_read; //receive function
  99653. 80281fe: 687b ldr r3, [r7, #4]
  99654. 8028200: 4a06 ldr r2, [pc, #24] @ (802821c <NewNetwork+0x2c>)
  99655. 8028202: 605a str r2, [r3, #4]
  99656. n->mqttwrite = net_write; //send function
  99657. 8028204: 687b ldr r3, [r7, #4]
  99658. 8028206: 4a06 ldr r2, [pc, #24] @ (8028220 <NewNetwork+0x30>)
  99659. 8028208: 609a str r2, [r3, #8]
  99660. n->disconnect = net_disconnect; //disconnection function
  99661. 802820a: 687b ldr r3, [r7, #4]
  99662. 802820c: 4a05 ldr r2, [pc, #20] @ (8028224 <NewNetwork+0x34>)
  99663. 802820e: 60da str r2, [r3, #12]
  99664. }
  99665. 8028210: bf00 nop
  99666. 8028212: 370c adds r7, #12
  99667. 8028214: 46bd mov sp, r7
  99668. 8028216: f85d 7b04 ldr.w r7, [sp], #4
  99669. 802821a: 4770 bx lr
  99670. 802821c: 080282c5 .word 0x080282c5
  99671. 8028220: 08028315 .word 0x08028315
  99672. 8028224: 0802833b .word 0x0802833b
  99673. 08028228 <ConnectNetwork>:
  99674. int ConnectNetwork(Network *n, char *ip, int port) {
  99675. 8028228: b580 push {r7, lr}
  99676. 802822a: b088 sub sp, #32
  99677. 802822c: af00 add r7, sp, #0
  99678. 802822e: 60f8 str r0, [r7, #12]
  99679. 8028230: 60b9 str r1, [r7, #8]
  99680. 8028232: 607a str r2, [r7, #4]
  99681. struct sockaddr_in server_addr;
  99682. if(n->socket)
  99683. 8028234: 68fb ldr r3, [r7, #12]
  99684. 8028236: 681b ldr r3, [r3, #0]
  99685. 8028238: 2b00 cmp r3, #0
  99686. 802823a: d004 beq.n 8028246 <ConnectNetwork+0x1e>
  99687. {
  99688. close(n->socket);
  99689. 802823c: 68fb ldr r3, [r7, #12]
  99690. 802823e: 681b ldr r3, [r3, #0]
  99691. 8028240: 4618 mov r0, r3
  99692. 8028242: f7f0 fa65 bl 8018710 <lwip_close>
  99693. }
  99694. n->socket = socket(PF_INET, SOCK_STREAM, 0); //create socket
  99695. 8028246: 2200 movs r2, #0
  99696. 8028248: 2101 movs r1, #1
  99697. 802824a: 2002 movs r0, #2
  99698. 802824c: f7f0 ff72 bl 8019134 <lwip_socket>
  99699. 8028250: 4602 mov r2, r0
  99700. 8028252: 68fb ldr r3, [r7, #12]
  99701. 8028254: 601a str r2, [r3, #0]
  99702. if(n->socket < 0)
  99703. 8028256: 68fb ldr r3, [r7, #12]
  99704. 8028258: 681b ldr r3, [r3, #0]
  99705. 802825a: 2b00 cmp r3, #0
  99706. 802825c: da05 bge.n 802826a <ConnectNetwork+0x42>
  99707. {
  99708. n->socket = 0;
  99709. 802825e: 68fb ldr r3, [r7, #12]
  99710. 8028260: 2200 movs r2, #0
  99711. 8028262: 601a str r2, [r3, #0]
  99712. return -1;
  99713. 8028264: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  99714. 8028268: e028 b.n 80282bc <ConnectNetwork+0x94>
  99715. }
  99716. memset(&server_addr, 0, sizeof(struct sockaddr_in)); //broker address info
  99717. 802826a: f107 0310 add.w r3, r7, #16
  99718. 802826e: 2210 movs r2, #16
  99719. 8028270: 2100 movs r1, #0
  99720. 8028272: 4618 mov r0, r3
  99721. 8028274: f002 fc8c bl 802ab90 <memset>
  99722. server_addr.sin_family = AF_INET;
  99723. 8028278: 2302 movs r3, #2
  99724. 802827a: 747b strb r3, [r7, #17]
  99725. server_addr.sin_addr.s_addr = inet_addr(ip);
  99726. 802827c: 68b8 ldr r0, [r7, #8]
  99727. 802827e: f7fd fde0 bl 8025e42 <ipaddr_addr>
  99728. 8028282: 4603 mov r3, r0
  99729. 8028284: 617b str r3, [r7, #20]
  99730. server_addr.sin_port = htons(port);
  99731. 8028286: 687b ldr r3, [r7, #4]
  99732. 8028288: b29b uxth r3, r3
  99733. 802828a: 4618 mov r0, r3
  99734. 802828c: f7f1 fb94 bl 80199b8 <lwip_htons>
  99735. 8028290: 4603 mov r3, r0
  99736. 8028292: 827b strh r3, [r7, #18]
  99737. if(connect(n->socket, (struct sockaddr*)&server_addr, sizeof(struct sockaddr_in)) < 0) //connect to the broker
  99738. 8028294: 68fb ldr r3, [r7, #12]
  99739. 8028296: 681b ldr r3, [r3, #0]
  99740. 8028298: f107 0110 add.w r1, r7, #16
  99741. 802829c: 2210 movs r2, #16
  99742. 802829e: 4618 mov r0, r3
  99743. 80282a0: f7f0 fa8c bl 80187bc <lwip_connect>
  99744. 80282a4: 4603 mov r3, r0
  99745. 80282a6: 2b00 cmp r3, #0
  99746. 80282a8: da07 bge.n 80282ba <ConnectNetwork+0x92>
  99747. {
  99748. close(n->socket);
  99749. 80282aa: 68fb ldr r3, [r7, #12]
  99750. 80282ac: 681b ldr r3, [r3, #0]
  99751. 80282ae: 4618 mov r0, r3
  99752. 80282b0: f7f0 fa2e bl 8018710 <lwip_close>
  99753. return -1;
  99754. 80282b4: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  99755. 80282b8: e000 b.n 80282bc <ConnectNetwork+0x94>
  99756. }
  99757. return 0;
  99758. 80282ba: 2300 movs r3, #0
  99759. }
  99760. 80282bc: 4618 mov r0, r3
  99761. 80282be: 3720 adds r7, #32
  99762. 80282c0: 46bd mov sp, r7
  99763. 80282c2: bd80 pop {r7, pc}
  99764. 080282c4 <net_read>:
  99765. int net_read(Network *n, unsigned char *buffer, int len, int timeout_ms) {
  99766. 80282c4: b580 push {r7, lr}
  99767. 80282c6: b086 sub sp, #24
  99768. 80282c8: af00 add r7, sp, #0
  99769. 80282ca: 60f8 str r0, [r7, #12]
  99770. 80282cc: 60b9 str r1, [r7, #8]
  99771. 80282ce: 607a str r2, [r7, #4]
  99772. 80282d0: 603b str r3, [r7, #0]
  99773. int available;
  99774. /* !!! LWIP_SO_RCVBUF must be enabled !!! */
  99775. if(ioctl(n->socket, FIONREAD, &available) < 0) return -1; //check receive buffer
  99776. 80282d2: 68fb ldr r3, [r7, #12]
  99777. 80282d4: 681b ldr r3, [r3, #0]
  99778. 80282d6: f107 0214 add.w r2, r7, #20
  99779. 80282da: 490d ldr r1, [pc, #52] @ (8028310 <net_read+0x4c>)
  99780. 80282dc: 4618 mov r0, r3
  99781. 80282de: f7f1 f917 bl 8019510 <lwip_ioctl>
  99782. 80282e2: 4603 mov r3, r0
  99783. 80282e4: 2b00 cmp r3, #0
  99784. 80282e6: da02 bge.n 80282ee <net_read+0x2a>
  99785. 80282e8: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  99786. 80282ec: e00c b.n 8028308 <net_read+0x44>
  99787. if(available > 0)
  99788. 80282ee: 697b ldr r3, [r7, #20]
  99789. 80282f0: 2b00 cmp r3, #0
  99790. 80282f2: dd08 ble.n 8028306 <net_read+0x42>
  99791. {
  99792. return recv(n->socket, buffer, len, 0);
  99793. 80282f4: 68fb ldr r3, [r7, #12]
  99794. 80282f6: 6818 ldr r0, [r3, #0]
  99795. 80282f8: 687a ldr r2, [r7, #4]
  99796. 80282fa: 2300 movs r3, #0
  99797. 80282fc: 68b9 ldr r1, [r7, #8]
  99798. 80282fe: f7f0 fdf3 bl 8018ee8 <lwip_recv>
  99799. 8028302: 4603 mov r3, r0
  99800. 8028304: e000 b.n 8028308 <net_read+0x44>
  99801. }
  99802. return 0;
  99803. 8028306: 2300 movs r3, #0
  99804. }
  99805. 8028308: 4618 mov r0, r3
  99806. 802830a: 3718 adds r7, #24
  99807. 802830c: 46bd mov sp, r7
  99808. 802830e: bd80 pop {r7, pc}
  99809. 8028310: 4004667f .word 0x4004667f
  99810. 08028314 <net_write>:
  99811. int net_write(Network *n, unsigned char *buffer, int len, int timeout_ms) {
  99812. 8028314: b580 push {r7, lr}
  99813. 8028316: b084 sub sp, #16
  99814. 8028318: af00 add r7, sp, #0
  99815. 802831a: 60f8 str r0, [r7, #12]
  99816. 802831c: 60b9 str r1, [r7, #8]
  99817. 802831e: 607a str r2, [r7, #4]
  99818. 8028320: 603b str r3, [r7, #0]
  99819. return send(n->socket, buffer, len, 0);
  99820. 8028322: 68fb ldr r3, [r7, #12]
  99821. 8028324: 6818 ldr r0, [r3, #0]
  99822. 8028326: 687a ldr r2, [r7, #4]
  99823. 8028328: 2300 movs r3, #0
  99824. 802832a: 68b9 ldr r1, [r7, #8]
  99825. 802832c: f7f0 fdf2 bl 8018f14 <lwip_send>
  99826. 8028330: 4603 mov r3, r0
  99827. }
  99828. 8028332: 4618 mov r0, r3
  99829. 8028334: 3710 adds r7, #16
  99830. 8028336: 46bd mov sp, r7
  99831. 8028338: bd80 pop {r7, pc}
  99832. 0802833a <net_disconnect>:
  99833. void net_disconnect(Network *n) {
  99834. 802833a: b580 push {r7, lr}
  99835. 802833c: b082 sub sp, #8
  99836. 802833e: af00 add r7, sp, #0
  99837. 8028340: 6078 str r0, [r7, #4]
  99838. close(n->socket);
  99839. 8028342: 687b ldr r3, [r7, #4]
  99840. 8028344: 681b ldr r3, [r3, #0]
  99841. 8028346: 4618 mov r0, r3
  99842. 8028348: f7f0 f9e2 bl 8018710 <lwip_close>
  99843. n->socket = 0;
  99844. 802834c: 687b ldr r3, [r7, #4]
  99845. 802834e: 2200 movs r2, #0
  99846. 8028350: 601a str r2, [r3, #0]
  99847. }
  99848. 8028352: bf00 nop
  99849. 8028354: 3708 adds r7, #8
  99850. 8028356: 46bd mov sp, r7
  99851. 8028358: bd80 pop {r7, pc}
  99852. 0802835a <MQTTSerialize_connectLength>:
  99853. * Determines the length of the MQTT connect packet that would be produced using the supplied connect options.
  99854. * @param options the options to be used to build the connect packet
  99855. * @return the length of buffer needed to contain the serialized version of the packet
  99856. */
  99857. int MQTTSerialize_connectLength(MQTTPacket_connectData* options)
  99858. {
  99859. 802835a: b590 push {r4, r7, lr}
  99860. 802835c: b085 sub sp, #20
  99861. 802835e: af00 add r7, sp, #0
  99862. 8028360: 6078 str r0, [r7, #4]
  99863. int len = 0;
  99864. 8028362: 2300 movs r3, #0
  99865. 8028364: 60fb str r3, [r7, #12]
  99866. FUNC_ENTRY;
  99867. if (options->MQTTVersion == 3)
  99868. 8028366: 687b ldr r3, [r7, #4]
  99869. 8028368: 7a1b ldrb r3, [r3, #8]
  99870. 802836a: 2b03 cmp r3, #3
  99871. 802836c: d102 bne.n 8028374 <MQTTSerialize_connectLength+0x1a>
  99872. len = 12; /* variable depending on MQTT or MQIsdp */
  99873. 802836e: 230c movs r3, #12
  99874. 8028370: 60fb str r3, [r7, #12]
  99875. 8028372: e005 b.n 8028380 <MQTTSerialize_connectLength+0x26>
  99876. else if (options->MQTTVersion == 4)
  99877. 8028374: 687b ldr r3, [r7, #4]
  99878. 8028376: 7a1b ldrb r3, [r3, #8]
  99879. 8028378: 2b04 cmp r3, #4
  99880. 802837a: d101 bne.n 8028380 <MQTTSerialize_connectLength+0x26>
  99881. len = 10;
  99882. 802837c: 230a movs r3, #10
  99883. 802837e: 60fb str r3, [r7, #12]
  99884. len += MQTTstrlen(options->clientID)+2;
  99885. 8028380: 687b ldr r3, [r7, #4]
  99886. 8028382: 330c adds r3, #12
  99887. 8028384: e893 0007 ldmia.w r3, {r0, r1, r2}
  99888. 8028388: f000 fc43 bl 8028c12 <MQTTstrlen>
  99889. 802838c: 4603 mov r3, r0
  99890. 802838e: 3302 adds r3, #2
  99891. 8028390: 68fa ldr r2, [r7, #12]
  99892. 8028392: 4413 add r3, r2
  99893. 8028394: 60fb str r3, [r7, #12]
  99894. if (options->willFlag)
  99895. 8028396: 687b ldr r3, [r7, #4]
  99896. 8028398: 7edb ldrb r3, [r3, #27]
  99897. 802839a: 2b00 cmp r3, #0
  99898. 802839c: d013 beq.n 80283c6 <MQTTSerialize_connectLength+0x6c>
  99899. len += MQTTstrlen(options->will.topicName)+2 + MQTTstrlen(options->will.message)+2;
  99900. 802839e: 687b ldr r3, [r7, #4]
  99901. 80283a0: 3324 adds r3, #36 @ 0x24
  99902. 80283a2: e893 0007 ldmia.w r3, {r0, r1, r2}
  99903. 80283a6: f000 fc34 bl 8028c12 <MQTTstrlen>
  99904. 80283aa: 4603 mov r3, r0
  99905. 80283ac: 1c9c adds r4, r3, #2
  99906. 80283ae: 687b ldr r3, [r7, #4]
  99907. 80283b0: 3330 adds r3, #48 @ 0x30
  99908. 80283b2: e893 0007 ldmia.w r3, {r0, r1, r2}
  99909. 80283b6: f000 fc2c bl 8028c12 <MQTTstrlen>
  99910. 80283ba: 4603 mov r3, r0
  99911. 80283bc: 4423 add r3, r4
  99912. 80283be: 3302 adds r3, #2
  99913. 80283c0: 68fa ldr r2, [r7, #12]
  99914. 80283c2: 4413 add r3, r2
  99915. 80283c4: 60fb str r3, [r7, #12]
  99916. if (options->username.cstring || options->username.lenstring.data)
  99917. 80283c6: 687b ldr r3, [r7, #4]
  99918. 80283c8: 6c1b ldr r3, [r3, #64] @ 0x40
  99919. 80283ca: 2b00 cmp r3, #0
  99920. 80283cc: d103 bne.n 80283d6 <MQTTSerialize_connectLength+0x7c>
  99921. 80283ce: 687b ldr r3, [r7, #4]
  99922. 80283d0: 6c9b ldr r3, [r3, #72] @ 0x48
  99923. 80283d2: 2b00 cmp r3, #0
  99924. 80283d4: d00a beq.n 80283ec <MQTTSerialize_connectLength+0x92>
  99925. len += MQTTstrlen(options->username)+2;
  99926. 80283d6: 687b ldr r3, [r7, #4]
  99927. 80283d8: 3340 adds r3, #64 @ 0x40
  99928. 80283da: e893 0007 ldmia.w r3, {r0, r1, r2}
  99929. 80283de: f000 fc18 bl 8028c12 <MQTTstrlen>
  99930. 80283e2: 4603 mov r3, r0
  99931. 80283e4: 3302 adds r3, #2
  99932. 80283e6: 68fa ldr r2, [r7, #12]
  99933. 80283e8: 4413 add r3, r2
  99934. 80283ea: 60fb str r3, [r7, #12]
  99935. if (options->password.cstring || options->password.lenstring.data)
  99936. 80283ec: 687b ldr r3, [r7, #4]
  99937. 80283ee: 6cdb ldr r3, [r3, #76] @ 0x4c
  99938. 80283f0: 2b00 cmp r3, #0
  99939. 80283f2: d103 bne.n 80283fc <MQTTSerialize_connectLength+0xa2>
  99940. 80283f4: 687b ldr r3, [r7, #4]
  99941. 80283f6: 6d5b ldr r3, [r3, #84] @ 0x54
  99942. 80283f8: 2b00 cmp r3, #0
  99943. 80283fa: d00a beq.n 8028412 <MQTTSerialize_connectLength+0xb8>
  99944. len += MQTTstrlen(options->password)+2;
  99945. 80283fc: 687b ldr r3, [r7, #4]
  99946. 80283fe: 334c adds r3, #76 @ 0x4c
  99947. 8028400: e893 0007 ldmia.w r3, {r0, r1, r2}
  99948. 8028404: f000 fc05 bl 8028c12 <MQTTstrlen>
  99949. 8028408: 4603 mov r3, r0
  99950. 802840a: 3302 adds r3, #2
  99951. 802840c: 68fa ldr r2, [r7, #12]
  99952. 802840e: 4413 add r3, r2
  99953. 8028410: 60fb str r3, [r7, #12]
  99954. FUNC_EXIT_RC(len);
  99955. return len;
  99956. 8028412: 68fb ldr r3, [r7, #12]
  99957. }
  99958. 8028414: 4618 mov r0, r3
  99959. 8028416: 3714 adds r7, #20
  99960. 8028418: 46bd mov sp, r7
  99961. 802841a: bd90 pop {r4, r7, pc}
  99962. 0802841c <MQTTSerialize_connect>:
  99963. * @param len the length in bytes of the supplied buffer
  99964. * @param options the options to be used to build the connect packet
  99965. * @return serialized length, or error if 0
  99966. */
  99967. int MQTTSerialize_connect(unsigned char* buf, int buflen, MQTTPacket_connectData* options)
  99968. {
  99969. 802841c: b580 push {r7, lr}
  99970. 802841e: b08a sub sp, #40 @ 0x28
  99971. 8028420: af00 add r7, sp, #0
  99972. 8028422: 60f8 str r0, [r7, #12]
  99973. 8028424: 60b9 str r1, [r7, #8]
  99974. 8028426: 607a str r2, [r7, #4]
  99975. unsigned char *ptr = buf;
  99976. 8028428: 68fb ldr r3, [r7, #12]
  99977. 802842a: 61fb str r3, [r7, #28]
  99978. MQTTHeader header = {0};
  99979. 802842c: 2300 movs r3, #0
  99980. 802842e: 61bb str r3, [r7, #24]
  99981. MQTTConnectFlags flags = {0};
  99982. 8028430: 2300 movs r3, #0
  99983. 8028432: 617b str r3, [r7, #20]
  99984. int len = 0;
  99985. 8028434: 2300 movs r3, #0
  99986. 8028436: 623b str r3, [r7, #32]
  99987. int rc = -1;
  99988. 8028438: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  99989. 802843c: 627b str r3, [r7, #36] @ 0x24
  99990. FUNC_ENTRY;
  99991. if (MQTTPacket_len(len = MQTTSerialize_connectLength(options)) > buflen)
  99992. 802843e: 6878 ldr r0, [r7, #4]
  99993. 8028440: f7ff ff8b bl 802835a <MQTTSerialize_connectLength>
  99994. 8028444: 6238 str r0, [r7, #32]
  99995. 8028446: 6a38 ldr r0, [r7, #32]
  99996. 8028448: f000 fa98 bl 802897c <MQTTPacket_len>
  99997. 802844c: 4602 mov r2, r0
  99998. 802844e: 68bb ldr r3, [r7, #8]
  99999. 8028450: 4293 cmp r3, r2
  100000. 8028452: da03 bge.n 802845c <MQTTSerialize_connect+0x40>
  100001. {
  100002. rc = MQTTPACKET_BUFFER_TOO_SHORT;
  100003. 8028454: f06f 0301 mvn.w r3, #1
  100004. 8028458: 627b str r3, [r7, #36] @ 0x24
  100005. goto exit;
  100006. 802845a: e0c2 b.n 80285e2 <MQTTSerialize_connect+0x1c6>
  100007. }
  100008. header.byte = 0;
  100009. 802845c: 2300 movs r3, #0
  100010. 802845e: 763b strb r3, [r7, #24]
  100011. header.bits.type = CONNECT;
  100012. 8028460: 7e3b ldrb r3, [r7, #24]
  100013. 8028462: 2201 movs r2, #1
  100014. 8028464: f362 1307 bfi r3, r2, #4, #4
  100015. 8028468: 763b strb r3, [r7, #24]
  100016. writeChar(&ptr, header.byte); /* write header */
  100017. 802846a: 7e3a ldrb r2, [r7, #24]
  100018. 802846c: f107 031c add.w r3, r7, #28
  100019. 8028470: 4611 mov r1, r2
  100020. 8028472: 4618 mov r0, r3
  100021. 8028474: f000 fb11 bl 8028a9a <writeChar>
  100022. ptr += MQTTPacket_encode(ptr, len); /* write remaining length */
  100023. 8028478: 69fb ldr r3, [r7, #28]
  100024. 802847a: 6a39 ldr r1, [r7, #32]
  100025. 802847c: 4618 mov r0, r3
  100026. 802847e: f000 fa12 bl 80288a6 <MQTTPacket_encode>
  100027. 8028482: 4602 mov r2, r0
  100028. 8028484: 69fb ldr r3, [r7, #28]
  100029. 8028486: 4413 add r3, r2
  100030. 8028488: 61fb str r3, [r7, #28]
  100031. if (options->MQTTVersion == 4)
  100032. 802848a: 687b ldr r3, [r7, #4]
  100033. 802848c: 7a1b ldrb r3, [r3, #8]
  100034. 802848e: 2b04 cmp r3, #4
  100035. 8028490: d10c bne.n 80284ac <MQTTSerialize_connect+0x90>
  100036. {
  100037. writeCString(&ptr, "MQTT");
  100038. 8028492: f107 031c add.w r3, r7, #28
  100039. 8028496: 4955 ldr r1, [pc, #340] @ (80285ec <MQTTSerialize_connect+0x1d0>)
  100040. 8028498: 4618 mov r0, r3
  100041. 802849a: f000 fb3c bl 8028b16 <writeCString>
  100042. writeChar(&ptr, (char) 4);
  100043. 802849e: f107 031c add.w r3, r7, #28
  100044. 80284a2: 2104 movs r1, #4
  100045. 80284a4: 4618 mov r0, r3
  100046. 80284a6: f000 faf8 bl 8028a9a <writeChar>
  100047. 80284aa: e00b b.n 80284c4 <MQTTSerialize_connect+0xa8>
  100048. }
  100049. else
  100050. {
  100051. writeCString(&ptr, "MQIsdp");
  100052. 80284ac: f107 031c add.w r3, r7, #28
  100053. 80284b0: 494f ldr r1, [pc, #316] @ (80285f0 <MQTTSerialize_connect+0x1d4>)
  100054. 80284b2: 4618 mov r0, r3
  100055. 80284b4: f000 fb2f bl 8028b16 <writeCString>
  100056. writeChar(&ptr, (char) 3);
  100057. 80284b8: f107 031c add.w r3, r7, #28
  100058. 80284bc: 2103 movs r1, #3
  100059. 80284be: 4618 mov r0, r3
  100060. 80284c0: f000 faeb bl 8028a9a <writeChar>
  100061. }
  100062. flags.all = 0;
  100063. 80284c4: 2300 movs r3, #0
  100064. 80284c6: 753b strb r3, [r7, #20]
  100065. flags.bits.cleansession = options->cleansession;
  100066. 80284c8: 687b ldr r3, [r7, #4]
  100067. 80284ca: 7e9b ldrb r3, [r3, #26]
  100068. 80284cc: f003 0301 and.w r3, r3, #1
  100069. 80284d0: b2da uxtb r2, r3
  100070. 80284d2: 7d3b ldrb r3, [r7, #20]
  100071. 80284d4: f362 0341 bfi r3, r2, #1, #1
  100072. 80284d8: 753b strb r3, [r7, #20]
  100073. flags.bits.will = (options->willFlag) ? 1 : 0;
  100074. 80284da: 687b ldr r3, [r7, #4]
  100075. 80284dc: 7edb ldrb r3, [r3, #27]
  100076. 80284de: 2b00 cmp r3, #0
  100077. 80284e0: bf14 ite ne
  100078. 80284e2: 2301 movne r3, #1
  100079. 80284e4: 2300 moveq r3, #0
  100080. 80284e6: b2da uxtb r2, r3
  100081. 80284e8: 7d3b ldrb r3, [r7, #20]
  100082. 80284ea: f362 0382 bfi r3, r2, #2, #1
  100083. 80284ee: 753b strb r3, [r7, #20]
  100084. if (flags.bits.will)
  100085. 80284f0: 7d3b ldrb r3, [r7, #20]
  100086. 80284f2: f003 0304 and.w r3, r3, #4
  100087. 80284f6: b2db uxtb r3, r3
  100088. 80284f8: 2b00 cmp r3, #0
  100089. 80284fa: d013 beq.n 8028524 <MQTTSerialize_connect+0x108>
  100090. {
  100091. flags.bits.willQoS = options->will.qos;
  100092. 80284fc: 687b ldr r3, [r7, #4]
  100093. 80284fe: f893 303d ldrb.w r3, [r3, #61] @ 0x3d
  100094. 8028502: f003 0303 and.w r3, r3, #3
  100095. 8028506: b2da uxtb r2, r3
  100096. 8028508: 7d3b ldrb r3, [r7, #20]
  100097. 802850a: f362 03c4 bfi r3, r2, #3, #2
  100098. 802850e: 753b strb r3, [r7, #20]
  100099. flags.bits.willRetain = options->will.retained;
  100100. 8028510: 687b ldr r3, [r7, #4]
  100101. 8028512: f893 303c ldrb.w r3, [r3, #60] @ 0x3c
  100102. 8028516: f003 0301 and.w r3, r3, #1
  100103. 802851a: b2da uxtb r2, r3
  100104. 802851c: 7d3b ldrb r3, [r7, #20]
  100105. 802851e: f362 1345 bfi r3, r2, #5, #1
  100106. 8028522: 753b strb r3, [r7, #20]
  100107. }
  100108. if (options->username.cstring || options->username.lenstring.data)
  100109. 8028524: 687b ldr r3, [r7, #4]
  100110. 8028526: 6c1b ldr r3, [r3, #64] @ 0x40
  100111. 8028528: 2b00 cmp r3, #0
  100112. 802852a: d103 bne.n 8028534 <MQTTSerialize_connect+0x118>
  100113. 802852c: 687b ldr r3, [r7, #4]
  100114. 802852e: 6c9b ldr r3, [r3, #72] @ 0x48
  100115. 8028530: 2b00 cmp r3, #0
  100116. 8028532: d003 beq.n 802853c <MQTTSerialize_connect+0x120>
  100117. flags.bits.username = 1;
  100118. 8028534: 7d3b ldrb r3, [r7, #20]
  100119. 8028536: f043 0380 orr.w r3, r3, #128 @ 0x80
  100120. 802853a: 753b strb r3, [r7, #20]
  100121. if (options->password.cstring || options->password.lenstring.data)
  100122. 802853c: 687b ldr r3, [r7, #4]
  100123. 802853e: 6cdb ldr r3, [r3, #76] @ 0x4c
  100124. 8028540: 2b00 cmp r3, #0
  100125. 8028542: d103 bne.n 802854c <MQTTSerialize_connect+0x130>
  100126. 8028544: 687b ldr r3, [r7, #4]
  100127. 8028546: 6d5b ldr r3, [r3, #84] @ 0x54
  100128. 8028548: 2b00 cmp r3, #0
  100129. 802854a: d003 beq.n 8028554 <MQTTSerialize_connect+0x138>
  100130. flags.bits.password = 1;
  100131. 802854c: 7d3b ldrb r3, [r7, #20]
  100132. 802854e: f043 0340 orr.w r3, r3, #64 @ 0x40
  100133. 8028552: 753b strb r3, [r7, #20]
  100134. writeChar(&ptr, flags.all);
  100135. 8028554: 7d3a ldrb r2, [r7, #20]
  100136. 8028556: f107 031c add.w r3, r7, #28
  100137. 802855a: 4611 mov r1, r2
  100138. 802855c: 4618 mov r0, r3
  100139. 802855e: f000 fa9c bl 8028a9a <writeChar>
  100140. writeInt(&ptr, options->keepAliveInterval);
  100141. 8028562: 687b ldr r3, [r7, #4]
  100142. 8028564: 8b1b ldrh r3, [r3, #24]
  100143. 8028566: 461a mov r2, r3
  100144. 8028568: f107 031c add.w r3, r7, #28
  100145. 802856c: 4611 mov r1, r2
  100146. 802856e: 4618 mov r0, r3
  100147. 8028570: f000 faa8 bl 8028ac4 <writeInt>
  100148. writeMQTTString(&ptr, options->clientID);
  100149. 8028574: 687b ldr r3, [r7, #4]
  100150. 8028576: f107 001c add.w r0, r7, #28
  100151. 802857a: 330c adds r3, #12
  100152. 802857c: cb0e ldmia r3, {r1, r2, r3}
  100153. 802857e: f000 fae9 bl 8028b54 <writeMQTTString>
  100154. if (options->willFlag)
  100155. 8028582: 687b ldr r3, [r7, #4]
  100156. 8028584: 7edb ldrb r3, [r3, #27]
  100157. 8028586: 2b00 cmp r3, #0
  100158. 8028588: d00d beq.n 80285a6 <MQTTSerialize_connect+0x18a>
  100159. {
  100160. writeMQTTString(&ptr, options->will.topicName);
  100161. 802858a: 687b ldr r3, [r7, #4]
  100162. 802858c: f107 001c add.w r0, r7, #28
  100163. 8028590: 3324 adds r3, #36 @ 0x24
  100164. 8028592: cb0e ldmia r3, {r1, r2, r3}
  100165. 8028594: f000 fade bl 8028b54 <writeMQTTString>
  100166. writeMQTTString(&ptr, options->will.message);
  100167. 8028598: 687b ldr r3, [r7, #4]
  100168. 802859a: f107 001c add.w r0, r7, #28
  100169. 802859e: 3330 adds r3, #48 @ 0x30
  100170. 80285a0: cb0e ldmia r3, {r1, r2, r3}
  100171. 80285a2: f000 fad7 bl 8028b54 <writeMQTTString>
  100172. }
  100173. if (flags.bits.username)
  100174. 80285a6: 7d3b ldrb r3, [r7, #20]
  100175. 80285a8: f023 037f bic.w r3, r3, #127 @ 0x7f
  100176. 80285ac: b2db uxtb r3, r3
  100177. 80285ae: 2b00 cmp r3, #0
  100178. 80285b0: d006 beq.n 80285c0 <MQTTSerialize_connect+0x1a4>
  100179. writeMQTTString(&ptr, options->username);
  100180. 80285b2: 687b ldr r3, [r7, #4]
  100181. 80285b4: f107 001c add.w r0, r7, #28
  100182. 80285b8: 3340 adds r3, #64 @ 0x40
  100183. 80285ba: cb0e ldmia r3, {r1, r2, r3}
  100184. 80285bc: f000 faca bl 8028b54 <writeMQTTString>
  100185. if (flags.bits.password)
  100186. 80285c0: 7d3b ldrb r3, [r7, #20]
  100187. 80285c2: f003 0340 and.w r3, r3, #64 @ 0x40
  100188. 80285c6: b2db uxtb r3, r3
  100189. 80285c8: 2b00 cmp r3, #0
  100190. 80285ca: d006 beq.n 80285da <MQTTSerialize_connect+0x1be>
  100191. writeMQTTString(&ptr, options->password);
  100192. 80285cc: 687b ldr r3, [r7, #4]
  100193. 80285ce: f107 001c add.w r0, r7, #28
  100194. 80285d2: 334c adds r3, #76 @ 0x4c
  100195. 80285d4: cb0e ldmia r3, {r1, r2, r3}
  100196. 80285d6: f000 fabd bl 8028b54 <writeMQTTString>
  100197. rc = ptr - buf;
  100198. 80285da: 69fa ldr r2, [r7, #28]
  100199. 80285dc: 68fb ldr r3, [r7, #12]
  100200. 80285de: 1ad3 subs r3, r2, r3
  100201. 80285e0: 627b str r3, [r7, #36] @ 0x24
  100202. exit: FUNC_EXIT_RC(rc);
  100203. return rc;
  100204. 80285e2: 6a7b ldr r3, [r7, #36] @ 0x24
  100205. }
  100206. 80285e4: 4618 mov r0, r3
  100207. 80285e6: 3728 adds r7, #40 @ 0x28
  100208. 80285e8: 46bd mov sp, r7
  100209. 80285ea: bd80 pop {r7, pc}
  100210. 80285ec: 08031980 .word 0x08031980
  100211. 80285f0: 08031988 .word 0x08031988
  100212. 080285f4 <MQTTDeserialize_connack>:
  100213. * @param buf the raw buffer data, of the correct length determined by the remaining length field
  100214. * @param len the length in bytes of the data in the supplied buffer
  100215. * @return error code. 1 is success, 0 is failure
  100216. */
  100217. int MQTTDeserialize_connack(unsigned char* sessionPresent, unsigned char* connack_rc, unsigned char* buf, int buflen)
  100218. {
  100219. 80285f4: b580 push {r7, lr}
  100220. 80285f6: b08a sub sp, #40 @ 0x28
  100221. 80285f8: af00 add r7, sp, #0
  100222. 80285fa: 60f8 str r0, [r7, #12]
  100223. 80285fc: 60b9 str r1, [r7, #8]
  100224. 80285fe: 607a str r2, [r7, #4]
  100225. 8028600: 603b str r3, [r7, #0]
  100226. MQTTHeader header = {0};
  100227. 8028602: 2300 movs r3, #0
  100228. 8028604: 61fb str r3, [r7, #28]
  100229. unsigned char* curdata = buf;
  100230. 8028606: 687b ldr r3, [r7, #4]
  100231. 8028608: 61bb str r3, [r7, #24]
  100232. unsigned char* enddata = NULL;
  100233. 802860a: 2300 movs r3, #0
  100234. 802860c: 623b str r3, [r7, #32]
  100235. int rc = 0;
  100236. 802860e: 2300 movs r3, #0
  100237. 8028610: 627b str r3, [r7, #36] @ 0x24
  100238. int mylen;
  100239. MQTTConnackFlags flags = {0};
  100240. 8028612: 2300 movs r3, #0
  100241. 8028614: 613b str r3, [r7, #16]
  100242. FUNC_ENTRY;
  100243. header.byte = readChar(&curdata);
  100244. 8028616: f107 0318 add.w r3, r7, #24
  100245. 802861a: 4618 mov r0, r3
  100246. 802861c: f000 fa29 bl 8028a72 <readChar>
  100247. 8028620: 4603 mov r3, r0
  100248. 8028622: 773b strb r3, [r7, #28]
  100249. if (header.bits.type != CONNACK)
  100250. 8028624: 7f3b ldrb r3, [r7, #28]
  100251. 8028626: f023 030f bic.w r3, r3, #15
  100252. 802862a: b2db uxtb r3, r3
  100253. 802862c: 2b20 cmp r3, #32
  100254. 802862e: d12e bne.n 802868e <MQTTDeserialize_connack+0x9a>
  100255. goto exit;
  100256. curdata += (rc = MQTTPacket_decodeBuf(curdata, &mylen)); /* read remaining length */
  100257. 8028630: 69bb ldr r3, [r7, #24]
  100258. 8028632: f107 0214 add.w r2, r7, #20
  100259. 8028636: 4611 mov r1, r2
  100260. 8028638: 4618 mov r0, r3
  100261. 802863a: f000 f9e9 bl 8028a10 <MQTTPacket_decodeBuf>
  100262. 802863e: 6278 str r0, [r7, #36] @ 0x24
  100263. 8028640: 6a7a ldr r2, [r7, #36] @ 0x24
  100264. 8028642: 69bb ldr r3, [r7, #24]
  100265. 8028644: 4413 add r3, r2
  100266. 8028646: 61bb str r3, [r7, #24]
  100267. enddata = curdata + mylen;
  100268. 8028648: 69bb ldr r3, [r7, #24]
  100269. 802864a: 697a ldr r2, [r7, #20]
  100270. 802864c: 4413 add r3, r2
  100271. 802864e: 623b str r3, [r7, #32]
  100272. if (enddata - curdata < 2)
  100273. 8028650: 69bb ldr r3, [r7, #24]
  100274. 8028652: 6a3a ldr r2, [r7, #32]
  100275. 8028654: 1ad3 subs r3, r2, r3
  100276. 8028656: 2b01 cmp r3, #1
  100277. 8028658: dd1b ble.n 8028692 <MQTTDeserialize_connack+0x9e>
  100278. goto exit;
  100279. flags.all = readChar(&curdata);
  100280. 802865a: f107 0318 add.w r3, r7, #24
  100281. 802865e: 4618 mov r0, r3
  100282. 8028660: f000 fa07 bl 8028a72 <readChar>
  100283. 8028664: 4603 mov r3, r0
  100284. 8028666: 743b strb r3, [r7, #16]
  100285. *sessionPresent = flags.bits.sessionpresent;
  100286. 8028668: 7c3b ldrb r3, [r7, #16]
  100287. 802866a: f3c3 0300 ubfx r3, r3, #0, #1
  100288. 802866e: b2db uxtb r3, r3
  100289. 8028670: 461a mov r2, r3
  100290. 8028672: 68fb ldr r3, [r7, #12]
  100291. 8028674: 701a strb r2, [r3, #0]
  100292. *connack_rc = readChar(&curdata);
  100293. 8028676: f107 0318 add.w r3, r7, #24
  100294. 802867a: 4618 mov r0, r3
  100295. 802867c: f000 f9f9 bl 8028a72 <readChar>
  100296. 8028680: 4603 mov r3, r0
  100297. 8028682: 461a mov r2, r3
  100298. 8028684: 68bb ldr r3, [r7, #8]
  100299. 8028686: 701a strb r2, [r3, #0]
  100300. rc = 1;
  100301. 8028688: 2301 movs r3, #1
  100302. 802868a: 627b str r3, [r7, #36] @ 0x24
  100303. 802868c: e002 b.n 8028694 <MQTTDeserialize_connack+0xa0>
  100304. goto exit;
  100305. 802868e: bf00 nop
  100306. 8028690: e000 b.n 8028694 <MQTTDeserialize_connack+0xa0>
  100307. goto exit;
  100308. 8028692: bf00 nop
  100309. exit:
  100310. FUNC_EXIT_RC(rc);
  100311. return rc;
  100312. 8028694: 6a7b ldr r3, [r7, #36] @ 0x24
  100313. }
  100314. 8028696: 4618 mov r0, r3
  100315. 8028698: 3728 adds r7, #40 @ 0x28
  100316. 802869a: 46bd mov sp, r7
  100317. 802869c: bd80 pop {r7, pc}
  100318. 0802869e <MQTTSerialize_zero>:
  100319. * @param buflen the length in bytes of the supplied buffer, to avoid overruns
  100320. * @param packettype the message type
  100321. * @return serialized length, or error if 0
  100322. */
  100323. int MQTTSerialize_zero(unsigned char* buf, int buflen, unsigned char packettype)
  100324. {
  100325. 802869e: b580 push {r7, lr}
  100326. 80286a0: b088 sub sp, #32
  100327. 80286a2: af00 add r7, sp, #0
  100328. 80286a4: 60f8 str r0, [r7, #12]
  100329. 80286a6: 60b9 str r1, [r7, #8]
  100330. 80286a8: 4613 mov r3, r2
  100331. 80286aa: 71fb strb r3, [r7, #7]
  100332. MQTTHeader header = {0};
  100333. 80286ac: 2300 movs r3, #0
  100334. 80286ae: 61bb str r3, [r7, #24]
  100335. int rc = -1;
  100336. 80286b0: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  100337. 80286b4: 61fb str r3, [r7, #28]
  100338. unsigned char *ptr = buf;
  100339. 80286b6: 68fb ldr r3, [r7, #12]
  100340. 80286b8: 617b str r3, [r7, #20]
  100341. FUNC_ENTRY;
  100342. if (buflen < 2)
  100343. 80286ba: 68bb ldr r3, [r7, #8]
  100344. 80286bc: 2b01 cmp r3, #1
  100345. 80286be: dc03 bgt.n 80286c8 <MQTTSerialize_zero+0x2a>
  100346. {
  100347. rc = MQTTPACKET_BUFFER_TOO_SHORT;
  100348. 80286c0: f06f 0301 mvn.w r3, #1
  100349. 80286c4: 61fb str r3, [r7, #28]
  100350. goto exit;
  100351. 80286c6: e01d b.n 8028704 <MQTTSerialize_zero+0x66>
  100352. }
  100353. header.byte = 0;
  100354. 80286c8: 2300 movs r3, #0
  100355. 80286ca: 763b strb r3, [r7, #24]
  100356. header.bits.type = packettype;
  100357. 80286cc: 79fb ldrb r3, [r7, #7]
  100358. 80286ce: f003 030f and.w r3, r3, #15
  100359. 80286d2: b2da uxtb r2, r3
  100360. 80286d4: 7e3b ldrb r3, [r7, #24]
  100361. 80286d6: f362 1307 bfi r3, r2, #4, #4
  100362. 80286da: 763b strb r3, [r7, #24]
  100363. writeChar(&ptr, header.byte); /* write header */
  100364. 80286dc: 7e3a ldrb r2, [r7, #24]
  100365. 80286de: f107 0314 add.w r3, r7, #20
  100366. 80286e2: 4611 mov r1, r2
  100367. 80286e4: 4618 mov r0, r3
  100368. 80286e6: f000 f9d8 bl 8028a9a <writeChar>
  100369. ptr += MQTTPacket_encode(ptr, 0); /* write remaining length */
  100370. 80286ea: 697b ldr r3, [r7, #20]
  100371. 80286ec: 2100 movs r1, #0
  100372. 80286ee: 4618 mov r0, r3
  100373. 80286f0: f000 f8d9 bl 80288a6 <MQTTPacket_encode>
  100374. 80286f4: 4602 mov r2, r0
  100375. 80286f6: 697b ldr r3, [r7, #20]
  100376. 80286f8: 4413 add r3, r2
  100377. 80286fa: 617b str r3, [r7, #20]
  100378. rc = ptr - buf;
  100379. 80286fc: 697a ldr r2, [r7, #20]
  100380. 80286fe: 68fb ldr r3, [r7, #12]
  100381. 8028700: 1ad3 subs r3, r2, r3
  100382. 8028702: 61fb str r3, [r7, #28]
  100383. exit:
  100384. FUNC_EXIT_RC(rc);
  100385. return rc;
  100386. 8028704: 69fb ldr r3, [r7, #28]
  100387. }
  100388. 8028706: 4618 mov r0, r3
  100389. 8028708: 3720 adds r7, #32
  100390. 802870a: 46bd mov sp, r7
  100391. 802870c: bd80 pop {r7, pc}
  100392. 0802870e <MQTTSerialize_pingreq>:
  100393. * @param buf the buffer into which the packet will be serialized
  100394. * @param buflen the length in bytes of the supplied buffer, to avoid overruns
  100395. * @return serialized length, or error if 0
  100396. */
  100397. int MQTTSerialize_pingreq(unsigned char* buf, int buflen)
  100398. {
  100399. 802870e: b580 push {r7, lr}
  100400. 8028710: b082 sub sp, #8
  100401. 8028712: af00 add r7, sp, #0
  100402. 8028714: 6078 str r0, [r7, #4]
  100403. 8028716: 6039 str r1, [r7, #0]
  100404. return MQTTSerialize_zero(buf, buflen, PINGREQ);
  100405. 8028718: 220c movs r2, #12
  100406. 802871a: 6839 ldr r1, [r7, #0]
  100407. 802871c: 6878 ldr r0, [r7, #4]
  100408. 802871e: f7ff ffbe bl 802869e <MQTTSerialize_zero>
  100409. 8028722: 4603 mov r3, r0
  100410. }
  100411. 8028724: 4618 mov r0, r3
  100412. 8028726: 3708 adds r7, #8
  100413. 8028728: 46bd mov sp, r7
  100414. 802872a: bd80 pop {r7, pc}
  100415. 0802872c <MQTTDeserialize_publish>:
  100416. * @param buflen the length in bytes of the data in the supplied buffer
  100417. * @return error code. 1 is success
  100418. */
  100419. int MQTTDeserialize_publish(unsigned char* dup, int* qos, unsigned char* retained, unsigned short* packetid, MQTTString* topicName,
  100420. unsigned char** payload, int* payloadlen, unsigned char* buf, int buflen)
  100421. {
  100422. 802872c: b580 push {r7, lr}
  100423. 802872e: b08a sub sp, #40 @ 0x28
  100424. 8028730: af00 add r7, sp, #0
  100425. 8028732: 60f8 str r0, [r7, #12]
  100426. 8028734: 60b9 str r1, [r7, #8]
  100427. 8028736: 607a str r2, [r7, #4]
  100428. 8028738: 603b str r3, [r7, #0]
  100429. MQTTHeader header = {0};
  100430. 802873a: 2300 movs r3, #0
  100431. 802873c: 61fb str r3, [r7, #28]
  100432. unsigned char* curdata = buf;
  100433. 802873e: 6bfb ldr r3, [r7, #60] @ 0x3c
  100434. 8028740: 61bb str r3, [r7, #24]
  100435. unsigned char* enddata = NULL;
  100436. 8028742: 2300 movs r3, #0
  100437. 8028744: 623b str r3, [r7, #32]
  100438. int rc = 0;
  100439. 8028746: 2300 movs r3, #0
  100440. 8028748: 627b str r3, [r7, #36] @ 0x24
  100441. int mylen = 0;
  100442. 802874a: 2300 movs r3, #0
  100443. 802874c: 617b str r3, [r7, #20]
  100444. FUNC_ENTRY;
  100445. header.byte = readChar(&curdata);
  100446. 802874e: f107 0318 add.w r3, r7, #24
  100447. 8028752: 4618 mov r0, r3
  100448. 8028754: f000 f98d bl 8028a72 <readChar>
  100449. 8028758: 4603 mov r3, r0
  100450. 802875a: 773b strb r3, [r7, #28]
  100451. if (header.bits.type != PUBLISH)
  100452. 802875c: 7f3b ldrb r3, [r7, #28]
  100453. 802875e: f023 030f bic.w r3, r3, #15
  100454. 8028762: b2db uxtb r3, r3
  100455. 8028764: 2b30 cmp r3, #48 @ 0x30
  100456. 8028766: d14b bne.n 8028800 <MQTTDeserialize_publish+0xd4>
  100457. goto exit;
  100458. *dup = header.bits.dup;
  100459. 8028768: 7f3b ldrb r3, [r7, #28]
  100460. 802876a: f3c3 03c0 ubfx r3, r3, #3, #1
  100461. 802876e: b2db uxtb r3, r3
  100462. 8028770: 461a mov r2, r3
  100463. 8028772: 68fb ldr r3, [r7, #12]
  100464. 8028774: 701a strb r2, [r3, #0]
  100465. *qos = header.bits.qos;
  100466. 8028776: 7f3b ldrb r3, [r7, #28]
  100467. 8028778: f3c3 0341 ubfx r3, r3, #1, #2
  100468. 802877c: b2db uxtb r3, r3
  100469. 802877e: 461a mov r2, r3
  100470. 8028780: 68bb ldr r3, [r7, #8]
  100471. 8028782: 601a str r2, [r3, #0]
  100472. *retained = header.bits.retain;
  100473. 8028784: 7f3b ldrb r3, [r7, #28]
  100474. 8028786: f3c3 0300 ubfx r3, r3, #0, #1
  100475. 802878a: b2db uxtb r3, r3
  100476. 802878c: 461a mov r2, r3
  100477. 802878e: 687b ldr r3, [r7, #4]
  100478. 8028790: 701a strb r2, [r3, #0]
  100479. curdata += (rc = MQTTPacket_decodeBuf(curdata, &mylen)); /* read remaining length */
  100480. 8028792: 69bb ldr r3, [r7, #24]
  100481. 8028794: f107 0214 add.w r2, r7, #20
  100482. 8028798: 4611 mov r1, r2
  100483. 802879a: 4618 mov r0, r3
  100484. 802879c: f000 f938 bl 8028a10 <MQTTPacket_decodeBuf>
  100485. 80287a0: 6278 str r0, [r7, #36] @ 0x24
  100486. 80287a2: 6a7a ldr r2, [r7, #36] @ 0x24
  100487. 80287a4: 69bb ldr r3, [r7, #24]
  100488. 80287a6: 4413 add r3, r2
  100489. 80287a8: 61bb str r3, [r7, #24]
  100490. enddata = curdata + mylen;
  100491. 80287aa: 69bb ldr r3, [r7, #24]
  100492. 80287ac: 697a ldr r2, [r7, #20]
  100493. 80287ae: 4413 add r3, r2
  100494. 80287b0: 623b str r3, [r7, #32]
  100495. if (!readMQTTLenString(topicName, &curdata, enddata) ||
  100496. 80287b2: f107 0318 add.w r3, r7, #24
  100497. 80287b6: 6a3a ldr r2, [r7, #32]
  100498. 80287b8: 4619 mov r1, r3
  100499. 80287ba: 6b38 ldr r0, [r7, #48] @ 0x30
  100500. 80287bc: f000 f9f8 bl 8028bb0 <readMQTTLenString>
  100501. 80287c0: 4603 mov r3, r0
  100502. 80287c2: 2b00 cmp r3, #0
  100503. 80287c4: d01e beq.n 8028804 <MQTTDeserialize_publish+0xd8>
  100504. enddata - curdata < 0) /* do we have enough data to read the protocol version byte? */
  100505. 80287c6: 69bb ldr r3, [r7, #24]
  100506. 80287c8: 6a3a ldr r2, [r7, #32]
  100507. 80287ca: 1ad3 subs r3, r2, r3
  100508. if (!readMQTTLenString(topicName, &curdata, enddata) ||
  100509. 80287cc: 2b00 cmp r3, #0
  100510. 80287ce: db19 blt.n 8028804 <MQTTDeserialize_publish+0xd8>
  100511. goto exit;
  100512. if (*qos > 0)
  100513. 80287d0: 68bb ldr r3, [r7, #8]
  100514. 80287d2: 681b ldr r3, [r3, #0]
  100515. 80287d4: 2b00 cmp r3, #0
  100516. 80287d6: dd08 ble.n 80287ea <MQTTDeserialize_publish+0xbe>
  100517. *packetid = readInt(&curdata);
  100518. 80287d8: f107 0318 add.w r3, r7, #24
  100519. 80287dc: 4618 mov r0, r3
  100520. 80287de: f000 f92d bl 8028a3c <readInt>
  100521. 80287e2: 4603 mov r3, r0
  100522. 80287e4: b29a uxth r2, r3
  100523. 80287e6: 683b ldr r3, [r7, #0]
  100524. 80287e8: 801a strh r2, [r3, #0]
  100525. *payloadlen = enddata - curdata;
  100526. 80287ea: 69bb ldr r3, [r7, #24]
  100527. 80287ec: 6a3a ldr r2, [r7, #32]
  100528. 80287ee: 1ad2 subs r2, r2, r3
  100529. 80287f0: 6bbb ldr r3, [r7, #56] @ 0x38
  100530. 80287f2: 601a str r2, [r3, #0]
  100531. *payload = curdata;
  100532. 80287f4: 69ba ldr r2, [r7, #24]
  100533. 80287f6: 6b7b ldr r3, [r7, #52] @ 0x34
  100534. 80287f8: 601a str r2, [r3, #0]
  100535. rc = 1;
  100536. 80287fa: 2301 movs r3, #1
  100537. 80287fc: 627b str r3, [r7, #36] @ 0x24
  100538. 80287fe: e002 b.n 8028806 <MQTTDeserialize_publish+0xda>
  100539. goto exit;
  100540. 8028800: bf00 nop
  100541. 8028802: e000 b.n 8028806 <MQTTDeserialize_publish+0xda>
  100542. goto exit;
  100543. 8028804: bf00 nop
  100544. exit:
  100545. FUNC_EXIT_RC(rc);
  100546. return rc;
  100547. 8028806: 6a7b ldr r3, [r7, #36] @ 0x24
  100548. }
  100549. 8028808: 4618 mov r0, r3
  100550. 802880a: 3728 adds r7, #40 @ 0x28
  100551. 802880c: 46bd mov sp, r7
  100552. 802880e: bd80 pop {r7, pc}
  100553. 08028810 <MQTTDeserialize_ack>:
  100554. * @param buf the raw buffer data, of the correct length determined by the remaining length field
  100555. * @param buflen the length in bytes of the data in the supplied buffer
  100556. * @return error code. 1 is success, 0 is failure
  100557. */
  100558. int MQTTDeserialize_ack(unsigned char* packettype, unsigned char* dup, unsigned short* packetid, unsigned char* buf, int buflen)
  100559. {
  100560. 8028810: b580 push {r7, lr}
  100561. 8028812: b08a sub sp, #40 @ 0x28
  100562. 8028814: af00 add r7, sp, #0
  100563. 8028816: 60f8 str r0, [r7, #12]
  100564. 8028818: 60b9 str r1, [r7, #8]
  100565. 802881a: 607a str r2, [r7, #4]
  100566. 802881c: 603b str r3, [r7, #0]
  100567. MQTTHeader header = {0};
  100568. 802881e: 2300 movs r3, #0
  100569. 8028820: 61fb str r3, [r7, #28]
  100570. unsigned char* curdata = buf;
  100571. 8028822: 683b ldr r3, [r7, #0]
  100572. 8028824: 61bb str r3, [r7, #24]
  100573. unsigned char* enddata = NULL;
  100574. 8028826: 2300 movs r3, #0
  100575. 8028828: 623b str r3, [r7, #32]
  100576. int rc = 0;
  100577. 802882a: 2300 movs r3, #0
  100578. 802882c: 627b str r3, [r7, #36] @ 0x24
  100579. int mylen;
  100580. FUNC_ENTRY;
  100581. header.byte = readChar(&curdata);
  100582. 802882e: f107 0318 add.w r3, r7, #24
  100583. 8028832: 4618 mov r0, r3
  100584. 8028834: f000 f91d bl 8028a72 <readChar>
  100585. 8028838: 4603 mov r3, r0
  100586. 802883a: 773b strb r3, [r7, #28]
  100587. *dup = header.bits.dup;
  100588. 802883c: 7f3b ldrb r3, [r7, #28]
  100589. 802883e: f3c3 03c0 ubfx r3, r3, #3, #1
  100590. 8028842: b2db uxtb r3, r3
  100591. 8028844: 461a mov r2, r3
  100592. 8028846: 68bb ldr r3, [r7, #8]
  100593. 8028848: 701a strb r2, [r3, #0]
  100594. *packettype = header.bits.type;
  100595. 802884a: 7f3b ldrb r3, [r7, #28]
  100596. 802884c: f3c3 1303 ubfx r3, r3, #4, #4
  100597. 8028850: b2db uxtb r3, r3
  100598. 8028852: 461a mov r2, r3
  100599. 8028854: 68fb ldr r3, [r7, #12]
  100600. 8028856: 701a strb r2, [r3, #0]
  100601. curdata += (rc = MQTTPacket_decodeBuf(curdata, &mylen)); /* read remaining length */
  100602. 8028858: 69bb ldr r3, [r7, #24]
  100603. 802885a: f107 0214 add.w r2, r7, #20
  100604. 802885e: 4611 mov r1, r2
  100605. 8028860: 4618 mov r0, r3
  100606. 8028862: f000 f8d5 bl 8028a10 <MQTTPacket_decodeBuf>
  100607. 8028866: 6278 str r0, [r7, #36] @ 0x24
  100608. 8028868: 6a7a ldr r2, [r7, #36] @ 0x24
  100609. 802886a: 69bb ldr r3, [r7, #24]
  100610. 802886c: 4413 add r3, r2
  100611. 802886e: 61bb str r3, [r7, #24]
  100612. enddata = curdata + mylen;
  100613. 8028870: 69bb ldr r3, [r7, #24]
  100614. 8028872: 697a ldr r2, [r7, #20]
  100615. 8028874: 4413 add r3, r2
  100616. 8028876: 623b str r3, [r7, #32]
  100617. if (enddata - curdata < 2)
  100618. 8028878: 69bb ldr r3, [r7, #24]
  100619. 802887a: 6a3a ldr r2, [r7, #32]
  100620. 802887c: 1ad3 subs r3, r2, r3
  100621. 802887e: 2b01 cmp r3, #1
  100622. 8028880: dd0b ble.n 802889a <MQTTDeserialize_ack+0x8a>
  100623. goto exit;
  100624. *packetid = readInt(&curdata);
  100625. 8028882: f107 0318 add.w r3, r7, #24
  100626. 8028886: 4618 mov r0, r3
  100627. 8028888: f000 f8d8 bl 8028a3c <readInt>
  100628. 802888c: 4603 mov r3, r0
  100629. 802888e: b29a uxth r2, r3
  100630. 8028890: 687b ldr r3, [r7, #4]
  100631. 8028892: 801a strh r2, [r3, #0]
  100632. rc = 1;
  100633. 8028894: 2301 movs r3, #1
  100634. 8028896: 627b str r3, [r7, #36] @ 0x24
  100635. 8028898: e000 b.n 802889c <MQTTDeserialize_ack+0x8c>
  100636. goto exit;
  100637. 802889a: bf00 nop
  100638. exit:
  100639. FUNC_EXIT_RC(rc);
  100640. return rc;
  100641. 802889c: 6a7b ldr r3, [r7, #36] @ 0x24
  100642. }
  100643. 802889e: 4618 mov r0, r3
  100644. 80288a0: 3728 adds r7, #40 @ 0x28
  100645. 80288a2: 46bd mov sp, r7
  100646. 80288a4: bd80 pop {r7, pc}
  100647. 080288a6 <MQTTPacket_encode>:
  100648. * @param buf the buffer into which the encoded data is written
  100649. * @param length the length to be encoded
  100650. * @return the number of bytes written to buffer
  100651. */
  100652. int MQTTPacket_encode(unsigned char* buf, int length)
  100653. {
  100654. 80288a6: b480 push {r7}
  100655. 80288a8: b085 sub sp, #20
  100656. 80288aa: af00 add r7, sp, #0
  100657. 80288ac: 6078 str r0, [r7, #4]
  100658. 80288ae: 6039 str r1, [r7, #0]
  100659. int rc = 0;
  100660. 80288b0: 2300 movs r3, #0
  100661. 80288b2: 60fb str r3, [r7, #12]
  100662. FUNC_ENTRY;
  100663. do
  100664. {
  100665. char d = length % 128;
  100666. 80288b4: 683b ldr r3, [r7, #0]
  100667. 80288b6: 425a negs r2, r3
  100668. 80288b8: f003 037f and.w r3, r3, #127 @ 0x7f
  100669. 80288bc: f002 027f and.w r2, r2, #127 @ 0x7f
  100670. 80288c0: bf58 it pl
  100671. 80288c2: 4253 negpl r3, r2
  100672. 80288c4: 72fb strb r3, [r7, #11]
  100673. length /= 128;
  100674. 80288c6: 683b ldr r3, [r7, #0]
  100675. 80288c8: 2b00 cmp r3, #0
  100676. 80288ca: da00 bge.n 80288ce <MQTTPacket_encode+0x28>
  100677. 80288cc: 337f adds r3, #127 @ 0x7f
  100678. 80288ce: 11db asrs r3, r3, #7
  100679. 80288d0: 603b str r3, [r7, #0]
  100680. /* if there are more digits to encode, set the top bit of this digit */
  100681. if (length > 0)
  100682. 80288d2: 683b ldr r3, [r7, #0]
  100683. 80288d4: 2b00 cmp r3, #0
  100684. 80288d6: dd03 ble.n 80288e0 <MQTTPacket_encode+0x3a>
  100685. d |= 0x80;
  100686. 80288d8: 7afb ldrb r3, [r7, #11]
  100687. 80288da: f063 037f orn r3, r3, #127 @ 0x7f
  100688. 80288de: 72fb strb r3, [r7, #11]
  100689. buf[rc++] = d;
  100690. 80288e0: 68fb ldr r3, [r7, #12]
  100691. 80288e2: 1c5a adds r2, r3, #1
  100692. 80288e4: 60fa str r2, [r7, #12]
  100693. 80288e6: 461a mov r2, r3
  100694. 80288e8: 687b ldr r3, [r7, #4]
  100695. 80288ea: 4413 add r3, r2
  100696. 80288ec: 7afa ldrb r2, [r7, #11]
  100697. 80288ee: 701a strb r2, [r3, #0]
  100698. } while (length > 0);
  100699. 80288f0: 683b ldr r3, [r7, #0]
  100700. 80288f2: 2b00 cmp r3, #0
  100701. 80288f4: dcde bgt.n 80288b4 <MQTTPacket_encode+0xe>
  100702. FUNC_EXIT_RC(rc);
  100703. return rc;
  100704. 80288f6: 68fb ldr r3, [r7, #12]
  100705. }
  100706. 80288f8: 4618 mov r0, r3
  100707. 80288fa: 3714 adds r7, #20
  100708. 80288fc: 46bd mov sp, r7
  100709. 80288fe: f85d 7b04 ldr.w r7, [sp], #4
  100710. 8028902: 4770 bx lr
  100711. 08028904 <MQTTPacket_decode>:
  100712. * @param getcharfn pointer to function to read the next character from the data source
  100713. * @param value the decoded length returned
  100714. * @return the number of bytes read from the socket
  100715. */
  100716. int MQTTPacket_decode(int (*getcharfn)(unsigned char*, int), int* value)
  100717. {
  100718. 8028904: b580 push {r7, lr}
  100719. 8028906: b086 sub sp, #24
  100720. 8028908: af00 add r7, sp, #0
  100721. 802890a: 6078 str r0, [r7, #4]
  100722. 802890c: 6039 str r1, [r7, #0]
  100723. unsigned char c;
  100724. int multiplier = 1;
  100725. 802890e: 2301 movs r3, #1
  100726. 8028910: 617b str r3, [r7, #20]
  100727. int len = 0;
  100728. 8028912: 2300 movs r3, #0
  100729. 8028914: 613b str r3, [r7, #16]
  100730. #define MAX_NO_OF_REMAINING_LENGTH_BYTES 4
  100731. FUNC_ENTRY;
  100732. *value = 0;
  100733. 8028916: 683b ldr r3, [r7, #0]
  100734. 8028918: 2200 movs r2, #0
  100735. 802891a: 601a str r2, [r3, #0]
  100736. do
  100737. {
  100738. int rc = MQTTPACKET_READ_ERROR;
  100739. 802891c: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  100740. 8028920: 60fb str r3, [r7, #12]
  100741. if (++len > MAX_NO_OF_REMAINING_LENGTH_BYTES)
  100742. 8028922: 693b ldr r3, [r7, #16]
  100743. 8028924: 3301 adds r3, #1
  100744. 8028926: 613b str r3, [r7, #16]
  100745. 8028928: 693b ldr r3, [r7, #16]
  100746. 802892a: 2b04 cmp r3, #4
  100747. 802892c: dd03 ble.n 8028936 <MQTTPacket_decode+0x32>
  100748. {
  100749. rc = MQTTPACKET_READ_ERROR; /* bad data */
  100750. 802892e: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  100751. 8028932: 60fb str r3, [r7, #12]
  100752. goto exit;
  100753. 8028934: e01d b.n 8028972 <MQTTPacket_decode+0x6e>
  100754. }
  100755. rc = (*getcharfn)(&c, 1);
  100756. 8028936: f107 020b add.w r2, r7, #11
  100757. 802893a: 687b ldr r3, [r7, #4]
  100758. 802893c: 2101 movs r1, #1
  100759. 802893e: 4610 mov r0, r2
  100760. 8028940: 4798 blx r3
  100761. 8028942: 60f8 str r0, [r7, #12]
  100762. if (rc != 1)
  100763. 8028944: 68fb ldr r3, [r7, #12]
  100764. 8028946: 2b01 cmp r3, #1
  100765. 8028948: d112 bne.n 8028970 <MQTTPacket_decode+0x6c>
  100766. goto exit;
  100767. *value += (c & 127) * multiplier;
  100768. 802894a: 683b ldr r3, [r7, #0]
  100769. 802894c: 681a ldr r2, [r3, #0]
  100770. 802894e: 7afb ldrb r3, [r7, #11]
  100771. 8028950: f003 037f and.w r3, r3, #127 @ 0x7f
  100772. 8028954: 6979 ldr r1, [r7, #20]
  100773. 8028956: fb01 f303 mul.w r3, r1, r3
  100774. 802895a: 441a add r2, r3
  100775. 802895c: 683b ldr r3, [r7, #0]
  100776. 802895e: 601a str r2, [r3, #0]
  100777. multiplier *= 128;
  100778. 8028960: 697b ldr r3, [r7, #20]
  100779. 8028962: 01db lsls r3, r3, #7
  100780. 8028964: 617b str r3, [r7, #20]
  100781. } while ((c & 128) != 0);
  100782. 8028966: 7afb ldrb r3, [r7, #11]
  100783. 8028968: b25b sxtb r3, r3
  100784. 802896a: 2b00 cmp r3, #0
  100785. 802896c: dbd6 blt.n 802891c <MQTTPacket_decode+0x18>
  100786. exit:
  100787. 802896e: e000 b.n 8028972 <MQTTPacket_decode+0x6e>
  100788. goto exit;
  100789. 8028970: bf00 nop
  100790. FUNC_EXIT_RC(len);
  100791. return len;
  100792. 8028972: 693b ldr r3, [r7, #16]
  100793. }
  100794. 8028974: 4618 mov r0, r3
  100795. 8028976: 3718 adds r7, #24
  100796. 8028978: 46bd mov sp, r7
  100797. 802897a: bd80 pop {r7, pc}
  100798. 0802897c <MQTTPacket_len>:
  100799. int MQTTPacket_len(int rem_len)
  100800. {
  100801. 802897c: b480 push {r7}
  100802. 802897e: b083 sub sp, #12
  100803. 8028980: af00 add r7, sp, #0
  100804. 8028982: 6078 str r0, [r7, #4]
  100805. rem_len += 1; /* header byte */
  100806. 8028984: 687b ldr r3, [r7, #4]
  100807. 8028986: 3301 adds r3, #1
  100808. 8028988: 607b str r3, [r7, #4]
  100809. /* now remaining_length field */
  100810. if (rem_len < 128)
  100811. 802898a: 687b ldr r3, [r7, #4]
  100812. 802898c: 2b7f cmp r3, #127 @ 0x7f
  100813. 802898e: dc03 bgt.n 8028998 <MQTTPacket_len+0x1c>
  100814. rem_len += 1;
  100815. 8028990: 687b ldr r3, [r7, #4]
  100816. 8028992: 3301 adds r3, #1
  100817. 8028994: 607b str r3, [r7, #4]
  100818. 8028996: e012 b.n 80289be <MQTTPacket_len+0x42>
  100819. else if (rem_len < 16384)
  100820. 8028998: 687b ldr r3, [r7, #4]
  100821. 802899a: f5b3 4f80 cmp.w r3, #16384 @ 0x4000
  100822. 802899e: da03 bge.n 80289a8 <MQTTPacket_len+0x2c>
  100823. rem_len += 2;
  100824. 80289a0: 687b ldr r3, [r7, #4]
  100825. 80289a2: 3302 adds r3, #2
  100826. 80289a4: 607b str r3, [r7, #4]
  100827. 80289a6: e00a b.n 80289be <MQTTPacket_len+0x42>
  100828. else if (rem_len < 2097151)
  100829. 80289a8: 687b ldr r3, [r7, #4]
  100830. 80289aa: 4a08 ldr r2, [pc, #32] @ (80289cc <MQTTPacket_len+0x50>)
  100831. 80289ac: 4293 cmp r3, r2
  100832. 80289ae: dc03 bgt.n 80289b8 <MQTTPacket_len+0x3c>
  100833. rem_len += 3;
  100834. 80289b0: 687b ldr r3, [r7, #4]
  100835. 80289b2: 3303 adds r3, #3
  100836. 80289b4: 607b str r3, [r7, #4]
  100837. 80289b6: e002 b.n 80289be <MQTTPacket_len+0x42>
  100838. else
  100839. rem_len += 4;
  100840. 80289b8: 687b ldr r3, [r7, #4]
  100841. 80289ba: 3304 adds r3, #4
  100842. 80289bc: 607b str r3, [r7, #4]
  100843. return rem_len;
  100844. 80289be: 687b ldr r3, [r7, #4]
  100845. }
  100846. 80289c0: 4618 mov r0, r3
  100847. 80289c2: 370c adds r7, #12
  100848. 80289c4: 46bd mov sp, r7
  100849. 80289c6: f85d 7b04 ldr.w r7, [sp], #4
  100850. 80289ca: 4770 bx lr
  100851. 80289cc: 001ffffe .word 0x001ffffe
  100852. 080289d0 <bufchar>:
  100853. static unsigned char* bufptr;
  100854. int bufchar(unsigned char* c, int count)
  100855. {
  100856. 80289d0: b480 push {r7}
  100857. 80289d2: b085 sub sp, #20
  100858. 80289d4: af00 add r7, sp, #0
  100859. 80289d6: 6078 str r0, [r7, #4]
  100860. 80289d8: 6039 str r1, [r7, #0]
  100861. int i;
  100862. for (i = 0; i < count; ++i)
  100863. 80289da: 2300 movs r3, #0
  100864. 80289dc: 60fb str r3, [r7, #12]
  100865. 80289de: e00a b.n 80289f6 <bufchar+0x26>
  100866. *c = *bufptr++;
  100867. 80289e0: 4b0a ldr r3, [pc, #40] @ (8028a0c <bufchar+0x3c>)
  100868. 80289e2: 681b ldr r3, [r3, #0]
  100869. 80289e4: 1c5a adds r2, r3, #1
  100870. 80289e6: 4909 ldr r1, [pc, #36] @ (8028a0c <bufchar+0x3c>)
  100871. 80289e8: 600a str r2, [r1, #0]
  100872. 80289ea: 781a ldrb r2, [r3, #0]
  100873. 80289ec: 687b ldr r3, [r7, #4]
  100874. 80289ee: 701a strb r2, [r3, #0]
  100875. for (i = 0; i < count; ++i)
  100876. 80289f0: 68fb ldr r3, [r7, #12]
  100877. 80289f2: 3301 adds r3, #1
  100878. 80289f4: 60fb str r3, [r7, #12]
  100879. 80289f6: 68fa ldr r2, [r7, #12]
  100880. 80289f8: 683b ldr r3, [r7, #0]
  100881. 80289fa: 429a cmp r2, r3
  100882. 80289fc: dbf0 blt.n 80289e0 <bufchar+0x10>
  100883. return count;
  100884. 80289fe: 683b ldr r3, [r7, #0]
  100885. }
  100886. 8028a00: 4618 mov r0, r3
  100887. 8028a02: 3714 adds r7, #20
  100888. 8028a04: 46bd mov sp, r7
  100889. 8028a06: f85d 7b04 ldr.w r7, [sp], #4
  100890. 8028a0a: 4770 bx lr
  100891. 8028a0c: 2402b118 .word 0x2402b118
  100892. 08028a10 <MQTTPacket_decodeBuf>:
  100893. int MQTTPacket_decodeBuf(unsigned char* buf, int* value)
  100894. {
  100895. 8028a10: b580 push {r7, lr}
  100896. 8028a12: b082 sub sp, #8
  100897. 8028a14: af00 add r7, sp, #0
  100898. 8028a16: 6078 str r0, [r7, #4]
  100899. 8028a18: 6039 str r1, [r7, #0]
  100900. bufptr = buf;
  100901. 8028a1a: 4a06 ldr r2, [pc, #24] @ (8028a34 <MQTTPacket_decodeBuf+0x24>)
  100902. 8028a1c: 687b ldr r3, [r7, #4]
  100903. 8028a1e: 6013 str r3, [r2, #0]
  100904. return MQTTPacket_decode(bufchar, value);
  100905. 8028a20: 6839 ldr r1, [r7, #0]
  100906. 8028a22: 4805 ldr r0, [pc, #20] @ (8028a38 <MQTTPacket_decodeBuf+0x28>)
  100907. 8028a24: f7ff ff6e bl 8028904 <MQTTPacket_decode>
  100908. 8028a28: 4603 mov r3, r0
  100909. }
  100910. 8028a2a: 4618 mov r0, r3
  100911. 8028a2c: 3708 adds r7, #8
  100912. 8028a2e: 46bd mov sp, r7
  100913. 8028a30: bd80 pop {r7, pc}
  100914. 8028a32: bf00 nop
  100915. 8028a34: 2402b118 .word 0x2402b118
  100916. 8028a38: 080289d1 .word 0x080289d1
  100917. 08028a3c <readInt>:
  100918. * Calculates an integer from two bytes read from the input buffer
  100919. * @param pptr pointer to the input buffer - incremented by the number of bytes used & returned
  100920. * @return the integer value calculated
  100921. */
  100922. int readInt(unsigned char** pptr)
  100923. {
  100924. 8028a3c: b480 push {r7}
  100925. 8028a3e: b085 sub sp, #20
  100926. 8028a40: af00 add r7, sp, #0
  100927. 8028a42: 6078 str r0, [r7, #4]
  100928. unsigned char* ptr = *pptr;
  100929. 8028a44: 687b ldr r3, [r7, #4]
  100930. 8028a46: 681b ldr r3, [r3, #0]
  100931. 8028a48: 60fb str r3, [r7, #12]
  100932. int len = 256*(*ptr) + (*(ptr+1));
  100933. 8028a4a: 68fb ldr r3, [r7, #12]
  100934. 8028a4c: 781b ldrb r3, [r3, #0]
  100935. 8028a4e: 021b lsls r3, r3, #8
  100936. 8028a50: 68fa ldr r2, [r7, #12]
  100937. 8028a52: 3201 adds r2, #1
  100938. 8028a54: 7812 ldrb r2, [r2, #0]
  100939. 8028a56: 4413 add r3, r2
  100940. 8028a58: 60bb str r3, [r7, #8]
  100941. *pptr += 2;
  100942. 8028a5a: 687b ldr r3, [r7, #4]
  100943. 8028a5c: 681b ldr r3, [r3, #0]
  100944. 8028a5e: 1c9a adds r2, r3, #2
  100945. 8028a60: 687b ldr r3, [r7, #4]
  100946. 8028a62: 601a str r2, [r3, #0]
  100947. return len;
  100948. 8028a64: 68bb ldr r3, [r7, #8]
  100949. }
  100950. 8028a66: 4618 mov r0, r3
  100951. 8028a68: 3714 adds r7, #20
  100952. 8028a6a: 46bd mov sp, r7
  100953. 8028a6c: f85d 7b04 ldr.w r7, [sp], #4
  100954. 8028a70: 4770 bx lr
  100955. 08028a72 <readChar>:
  100956. * Reads one character from the input buffer.
  100957. * @param pptr pointer to the input buffer - incremented by the number of bytes used & returned
  100958. * @return the character read
  100959. */
  100960. char readChar(unsigned char** pptr)
  100961. {
  100962. 8028a72: b480 push {r7}
  100963. 8028a74: b085 sub sp, #20
  100964. 8028a76: af00 add r7, sp, #0
  100965. 8028a78: 6078 str r0, [r7, #4]
  100966. char c = **pptr;
  100967. 8028a7a: 687b ldr r3, [r7, #4]
  100968. 8028a7c: 681b ldr r3, [r3, #0]
  100969. 8028a7e: 781b ldrb r3, [r3, #0]
  100970. 8028a80: 73fb strb r3, [r7, #15]
  100971. (*pptr)++;
  100972. 8028a82: 687b ldr r3, [r7, #4]
  100973. 8028a84: 681b ldr r3, [r3, #0]
  100974. 8028a86: 1c5a adds r2, r3, #1
  100975. 8028a88: 687b ldr r3, [r7, #4]
  100976. 8028a8a: 601a str r2, [r3, #0]
  100977. return c;
  100978. 8028a8c: 7bfb ldrb r3, [r7, #15]
  100979. }
  100980. 8028a8e: 4618 mov r0, r3
  100981. 8028a90: 3714 adds r7, #20
  100982. 8028a92: 46bd mov sp, r7
  100983. 8028a94: f85d 7b04 ldr.w r7, [sp], #4
  100984. 8028a98: 4770 bx lr
  100985. 08028a9a <writeChar>:
  100986. * Writes one character to an output buffer.
  100987. * @param pptr pointer to the output buffer - incremented by the number of bytes used & returned
  100988. * @param c the character to write
  100989. */
  100990. void writeChar(unsigned char** pptr, char c)
  100991. {
  100992. 8028a9a: b480 push {r7}
  100993. 8028a9c: b083 sub sp, #12
  100994. 8028a9e: af00 add r7, sp, #0
  100995. 8028aa0: 6078 str r0, [r7, #4]
  100996. 8028aa2: 460b mov r3, r1
  100997. 8028aa4: 70fb strb r3, [r7, #3]
  100998. **pptr = c;
  100999. 8028aa6: 687b ldr r3, [r7, #4]
  101000. 8028aa8: 681b ldr r3, [r3, #0]
  101001. 8028aaa: 78fa ldrb r2, [r7, #3]
  101002. 8028aac: 701a strb r2, [r3, #0]
  101003. (*pptr)++;
  101004. 8028aae: 687b ldr r3, [r7, #4]
  101005. 8028ab0: 681b ldr r3, [r3, #0]
  101006. 8028ab2: 1c5a adds r2, r3, #1
  101007. 8028ab4: 687b ldr r3, [r7, #4]
  101008. 8028ab6: 601a str r2, [r3, #0]
  101009. }
  101010. 8028ab8: bf00 nop
  101011. 8028aba: 370c adds r7, #12
  101012. 8028abc: 46bd mov sp, r7
  101013. 8028abe: f85d 7b04 ldr.w r7, [sp], #4
  101014. 8028ac2: 4770 bx lr
  101015. 08028ac4 <writeInt>:
  101016. * Writes an integer as 2 bytes to an output buffer.
  101017. * @param pptr pointer to the output buffer - incremented by the number of bytes used & returned
  101018. * @param anInt the integer to write
  101019. */
  101020. void writeInt(unsigned char** pptr, int anInt)
  101021. {
  101022. 8028ac4: b480 push {r7}
  101023. 8028ac6: b083 sub sp, #12
  101024. 8028ac8: af00 add r7, sp, #0
  101025. 8028aca: 6078 str r0, [r7, #4]
  101026. 8028acc: 6039 str r1, [r7, #0]
  101027. **pptr = (unsigned char)(anInt / 256);
  101028. 8028ace: 683b ldr r3, [r7, #0]
  101029. 8028ad0: 2b00 cmp r3, #0
  101030. 8028ad2: da00 bge.n 8028ad6 <writeInt+0x12>
  101031. 8028ad4: 33ff adds r3, #255 @ 0xff
  101032. 8028ad6: 121b asrs r3, r3, #8
  101033. 8028ad8: 461a mov r2, r3
  101034. 8028ada: 687b ldr r3, [r7, #4]
  101035. 8028adc: 681b ldr r3, [r3, #0]
  101036. 8028ade: b2d2 uxtb r2, r2
  101037. 8028ae0: 701a strb r2, [r3, #0]
  101038. (*pptr)++;
  101039. 8028ae2: 687b ldr r3, [r7, #4]
  101040. 8028ae4: 681b ldr r3, [r3, #0]
  101041. 8028ae6: 1c5a adds r2, r3, #1
  101042. 8028ae8: 687b ldr r3, [r7, #4]
  101043. 8028aea: 601a str r2, [r3, #0]
  101044. **pptr = (unsigned char)(anInt % 256);
  101045. 8028aec: 683b ldr r3, [r7, #0]
  101046. 8028aee: 425a negs r2, r3
  101047. 8028af0: b2db uxtb r3, r3
  101048. 8028af2: b2d2 uxtb r2, r2
  101049. 8028af4: bf58 it pl
  101050. 8028af6: 4253 negpl r3, r2
  101051. 8028af8: 687a ldr r2, [r7, #4]
  101052. 8028afa: 6812 ldr r2, [r2, #0]
  101053. 8028afc: b2db uxtb r3, r3
  101054. 8028afe: 7013 strb r3, [r2, #0]
  101055. (*pptr)++;
  101056. 8028b00: 687b ldr r3, [r7, #4]
  101057. 8028b02: 681b ldr r3, [r3, #0]
  101058. 8028b04: 1c5a adds r2, r3, #1
  101059. 8028b06: 687b ldr r3, [r7, #4]
  101060. 8028b08: 601a str r2, [r3, #0]
  101061. }
  101062. 8028b0a: bf00 nop
  101063. 8028b0c: 370c adds r7, #12
  101064. 8028b0e: 46bd mov sp, r7
  101065. 8028b10: f85d 7b04 ldr.w r7, [sp], #4
  101066. 8028b14: 4770 bx lr
  101067. 08028b16 <writeCString>:
  101068. * Writes a "UTF" string to an output buffer. Converts C string to length-delimited.
  101069. * @param pptr pointer to the output buffer - incremented by the number of bytes used & returned
  101070. * @param string the C string to write
  101071. */
  101072. void writeCString(unsigned char** pptr, const char* string)
  101073. {
  101074. 8028b16: b580 push {r7, lr}
  101075. 8028b18: b084 sub sp, #16
  101076. 8028b1a: af00 add r7, sp, #0
  101077. 8028b1c: 6078 str r0, [r7, #4]
  101078. 8028b1e: 6039 str r1, [r7, #0]
  101079. int len = strlen(string);
  101080. 8028b20: 6838 ldr r0, [r7, #0]
  101081. 8028b22: f7d7 fc3d bl 80003a0 <strlen>
  101082. 8028b26: 4603 mov r3, r0
  101083. 8028b28: 60fb str r3, [r7, #12]
  101084. writeInt(pptr, len);
  101085. 8028b2a: 68f9 ldr r1, [r7, #12]
  101086. 8028b2c: 6878 ldr r0, [r7, #4]
  101087. 8028b2e: f7ff ffc9 bl 8028ac4 <writeInt>
  101088. memcpy(*pptr, string, len);
  101089. 8028b32: 687b ldr r3, [r7, #4]
  101090. 8028b34: 681b ldr r3, [r3, #0]
  101091. 8028b36: 68fa ldr r2, [r7, #12]
  101092. 8028b38: 6839 ldr r1, [r7, #0]
  101093. 8028b3a: 4618 mov r0, r3
  101094. 8028b3c: f002 f91f bl 802ad7e <memcpy>
  101095. *pptr += len;
  101096. 8028b40: 687b ldr r3, [r7, #4]
  101097. 8028b42: 681a ldr r2, [r3, #0]
  101098. 8028b44: 68fb ldr r3, [r7, #12]
  101099. 8028b46: 441a add r2, r3
  101100. 8028b48: 687b ldr r3, [r7, #4]
  101101. 8028b4a: 601a str r2, [r3, #0]
  101102. }
  101103. 8028b4c: bf00 nop
  101104. 8028b4e: 3710 adds r7, #16
  101105. 8028b50: 46bd mov sp, r7
  101106. 8028b52: bd80 pop {r7, pc}
  101107. 08028b54 <writeMQTTString>:
  101108. return len;
  101109. }
  101110. void writeMQTTString(unsigned char** pptr, MQTTString mqttstring)
  101111. {
  101112. 8028b54: b580 push {r7, lr}
  101113. 8028b56: b084 sub sp, #16
  101114. 8028b58: af00 add r7, sp, #0
  101115. 8028b5a: 60f8 str r0, [r7, #12]
  101116. 8028b5c: 4638 mov r0, r7
  101117. 8028b5e: e880 000e stmia.w r0, {r1, r2, r3}
  101118. if (mqttstring.lenstring.len > 0)
  101119. 8028b62: 687b ldr r3, [r7, #4]
  101120. 8028b64: 2b00 cmp r3, #0
  101121. 8028b66: dd12 ble.n 8028b8e <writeMQTTString+0x3a>
  101122. {
  101123. writeInt(pptr, mqttstring.lenstring.len);
  101124. 8028b68: 687b ldr r3, [r7, #4]
  101125. 8028b6a: 4619 mov r1, r3
  101126. 8028b6c: 68f8 ldr r0, [r7, #12]
  101127. 8028b6e: f7ff ffa9 bl 8028ac4 <writeInt>
  101128. memcpy(*pptr, mqttstring.lenstring.data, mqttstring.lenstring.len);
  101129. 8028b72: 68fb ldr r3, [r7, #12]
  101130. 8028b74: 681b ldr r3, [r3, #0]
  101131. 8028b76: 68b9 ldr r1, [r7, #8]
  101132. 8028b78: 687a ldr r2, [r7, #4]
  101133. 8028b7a: 4618 mov r0, r3
  101134. 8028b7c: f002 f8ff bl 802ad7e <memcpy>
  101135. *pptr += mqttstring.lenstring.len;
  101136. 8028b80: 68fb ldr r3, [r7, #12]
  101137. 8028b82: 681b ldr r3, [r3, #0]
  101138. 8028b84: 687a ldr r2, [r7, #4]
  101139. 8028b86: 441a add r2, r3
  101140. 8028b88: 68fb ldr r3, [r7, #12]
  101141. 8028b8a: 601a str r2, [r3, #0]
  101142. }
  101143. else if (mqttstring.cstring)
  101144. writeCString(pptr, mqttstring.cstring);
  101145. else
  101146. writeInt(pptr, 0);
  101147. }
  101148. 8028b8c: e00c b.n 8028ba8 <writeMQTTString+0x54>
  101149. else if (mqttstring.cstring)
  101150. 8028b8e: 683b ldr r3, [r7, #0]
  101151. 8028b90: 2b00 cmp r3, #0
  101152. 8028b92: d005 beq.n 8028ba0 <writeMQTTString+0x4c>
  101153. writeCString(pptr, mqttstring.cstring);
  101154. 8028b94: 683b ldr r3, [r7, #0]
  101155. 8028b96: 4619 mov r1, r3
  101156. 8028b98: 68f8 ldr r0, [r7, #12]
  101157. 8028b9a: f7ff ffbc bl 8028b16 <writeCString>
  101158. }
  101159. 8028b9e: e003 b.n 8028ba8 <writeMQTTString+0x54>
  101160. writeInt(pptr, 0);
  101161. 8028ba0: 2100 movs r1, #0
  101162. 8028ba2: 68f8 ldr r0, [r7, #12]
  101163. 8028ba4: f7ff ff8e bl 8028ac4 <writeInt>
  101164. }
  101165. 8028ba8: bf00 nop
  101166. 8028baa: 3710 adds r7, #16
  101167. 8028bac: 46bd mov sp, r7
  101168. 8028bae: bd80 pop {r7, pc}
  101169. 08028bb0 <readMQTTLenString>:
  101170. * @param pptr pointer to the output buffer - incremented by the number of bytes used & returned
  101171. * @param enddata pointer to the end of the data: do not read beyond
  101172. * @return 1 if successful, 0 if not
  101173. */
  101174. int readMQTTLenString(MQTTString* mqttstring, unsigned char** pptr, unsigned char* enddata)
  101175. {
  101176. 8028bb0: b580 push {r7, lr}
  101177. 8028bb2: b086 sub sp, #24
  101178. 8028bb4: af00 add r7, sp, #0
  101179. 8028bb6: 60f8 str r0, [r7, #12]
  101180. 8028bb8: 60b9 str r1, [r7, #8]
  101181. 8028bba: 607a str r2, [r7, #4]
  101182. int rc = 0;
  101183. 8028bbc: 2300 movs r3, #0
  101184. 8028bbe: 617b str r3, [r7, #20]
  101185. FUNC_ENTRY;
  101186. /* the first two bytes are the length of the string */
  101187. if (enddata - (*pptr) > 1) /* enough length to read the integer? */
  101188. 8028bc0: 68bb ldr r3, [r7, #8]
  101189. 8028bc2: 681b ldr r3, [r3, #0]
  101190. 8028bc4: 687a ldr r2, [r7, #4]
  101191. 8028bc6: 1ad3 subs r3, r2, r3
  101192. 8028bc8: 2b01 cmp r3, #1
  101193. 8028bca: dd1a ble.n 8028c02 <readMQTTLenString+0x52>
  101194. {
  101195. mqttstring->lenstring.len = readInt(pptr); /* increments pptr to point past length */
  101196. 8028bcc: 68b8 ldr r0, [r7, #8]
  101197. 8028bce: f7ff ff35 bl 8028a3c <readInt>
  101198. 8028bd2: 4602 mov r2, r0
  101199. 8028bd4: 68fb ldr r3, [r7, #12]
  101200. 8028bd6: 605a str r2, [r3, #4]
  101201. if (&(*pptr)[mqttstring->lenstring.len] <= enddata)
  101202. 8028bd8: 68bb ldr r3, [r7, #8]
  101203. 8028bda: 681b ldr r3, [r3, #0]
  101204. 8028bdc: 68fa ldr r2, [r7, #12]
  101205. 8028bde: 6852 ldr r2, [r2, #4]
  101206. 8028be0: 4413 add r3, r2
  101207. 8028be2: 687a ldr r2, [r7, #4]
  101208. 8028be4: 429a cmp r2, r3
  101209. 8028be6: d30c bcc.n 8028c02 <readMQTTLenString+0x52>
  101210. {
  101211. mqttstring->lenstring.data = (char*)*pptr;
  101212. 8028be8: 68bb ldr r3, [r7, #8]
  101213. 8028bea: 681a ldr r2, [r3, #0]
  101214. 8028bec: 68fb ldr r3, [r7, #12]
  101215. 8028bee: 609a str r2, [r3, #8]
  101216. *pptr += mqttstring->lenstring.len;
  101217. 8028bf0: 68bb ldr r3, [r7, #8]
  101218. 8028bf2: 681b ldr r3, [r3, #0]
  101219. 8028bf4: 68fa ldr r2, [r7, #12]
  101220. 8028bf6: 6852 ldr r2, [r2, #4]
  101221. 8028bf8: 441a add r2, r3
  101222. 8028bfa: 68bb ldr r3, [r7, #8]
  101223. 8028bfc: 601a str r2, [r3, #0]
  101224. rc = 1;
  101225. 8028bfe: 2301 movs r3, #1
  101226. 8028c00: 617b str r3, [r7, #20]
  101227. }
  101228. }
  101229. mqttstring->cstring = NULL;
  101230. 8028c02: 68fb ldr r3, [r7, #12]
  101231. 8028c04: 2200 movs r2, #0
  101232. 8028c06: 601a str r2, [r3, #0]
  101233. FUNC_EXIT_RC(rc);
  101234. return rc;
  101235. 8028c08: 697b ldr r3, [r7, #20]
  101236. }
  101237. 8028c0a: 4618 mov r0, r3
  101238. 8028c0c: 3718 adds r7, #24
  101239. 8028c0e: 46bd mov sp, r7
  101240. 8028c10: bd80 pop {r7, pc}
  101241. 08028c12 <MQTTstrlen>:
  101242. * Return the length of the MQTTstring - C string if there is one, otherwise the length delimited string
  101243. * @param mqttstring the string to return the length of
  101244. * @return the length of the string
  101245. */
  101246. int MQTTstrlen(MQTTString mqttstring)
  101247. {
  101248. 8028c12: b580 push {r7, lr}
  101249. 8028c14: b086 sub sp, #24
  101250. 8028c16: af00 add r7, sp, #0
  101251. 8028c18: 1d3b adds r3, r7, #4
  101252. 8028c1a: e883 0007 stmia.w r3, {r0, r1, r2}
  101253. int rc = 0;
  101254. 8028c1e: 2300 movs r3, #0
  101255. 8028c20: 617b str r3, [r7, #20]
  101256. if (mqttstring.cstring)
  101257. 8028c22: 687b ldr r3, [r7, #4]
  101258. 8028c24: 2b00 cmp r3, #0
  101259. 8028c26: d006 beq.n 8028c36 <MQTTstrlen+0x24>
  101260. rc = strlen(mqttstring.cstring);
  101261. 8028c28: 687b ldr r3, [r7, #4]
  101262. 8028c2a: 4618 mov r0, r3
  101263. 8028c2c: f7d7 fbb8 bl 80003a0 <strlen>
  101264. 8028c30: 4603 mov r3, r0
  101265. 8028c32: 617b str r3, [r7, #20]
  101266. 8028c34: e001 b.n 8028c3a <MQTTstrlen+0x28>
  101267. else
  101268. rc = mqttstring.lenstring.len;
  101269. 8028c36: 68bb ldr r3, [r7, #8]
  101270. 8028c38: 617b str r3, [r7, #20]
  101271. return rc;
  101272. 8028c3a: 697b ldr r3, [r7, #20]
  101273. }
  101274. 8028c3c: 4618 mov r0, r3
  101275. 8028c3e: 3718 adds r7, #24
  101276. 8028c40: 46bd mov sp, r7
  101277. 8028c42: bd80 pop {r7, pc}
  101278. 08028c44 <MQTTPacket_equals>:
  101279. * @param a the MQTTString to compare
  101280. * @param bptr the C string to compare
  101281. * @return boolean - equal or not
  101282. */
  101283. int MQTTPacket_equals(MQTTString* a, char* bptr)
  101284. {
  101285. 8028c44: b580 push {r7, lr}
  101286. 8028c46: b086 sub sp, #24
  101287. 8028c48: af00 add r7, sp, #0
  101288. 8028c4a: 6078 str r0, [r7, #4]
  101289. 8028c4c: 6039 str r1, [r7, #0]
  101290. int alen = 0,
  101291. 8028c4e: 2300 movs r3, #0
  101292. 8028c50: 617b str r3, [r7, #20]
  101293. blen = 0;
  101294. 8028c52: 2300 movs r3, #0
  101295. 8028c54: 60fb str r3, [r7, #12]
  101296. char *aptr;
  101297. if (a->cstring)
  101298. 8028c56: 687b ldr r3, [r7, #4]
  101299. 8028c58: 681b ldr r3, [r3, #0]
  101300. 8028c5a: 2b00 cmp r3, #0
  101301. 8028c5c: d00a beq.n 8028c74 <MQTTPacket_equals+0x30>
  101302. {
  101303. aptr = a->cstring;
  101304. 8028c5e: 687b ldr r3, [r7, #4]
  101305. 8028c60: 681b ldr r3, [r3, #0]
  101306. 8028c62: 613b str r3, [r7, #16]
  101307. alen = strlen(a->cstring);
  101308. 8028c64: 687b ldr r3, [r7, #4]
  101309. 8028c66: 681b ldr r3, [r3, #0]
  101310. 8028c68: 4618 mov r0, r3
  101311. 8028c6a: f7d7 fb99 bl 80003a0 <strlen>
  101312. 8028c6e: 4603 mov r3, r0
  101313. 8028c70: 617b str r3, [r7, #20]
  101314. 8028c72: e005 b.n 8028c80 <MQTTPacket_equals+0x3c>
  101315. }
  101316. else
  101317. {
  101318. aptr = a->lenstring.data;
  101319. 8028c74: 687b ldr r3, [r7, #4]
  101320. 8028c76: 689b ldr r3, [r3, #8]
  101321. 8028c78: 613b str r3, [r7, #16]
  101322. alen = a->lenstring.len;
  101323. 8028c7a: 687b ldr r3, [r7, #4]
  101324. 8028c7c: 685b ldr r3, [r3, #4]
  101325. 8028c7e: 617b str r3, [r7, #20]
  101326. }
  101327. blen = strlen(bptr);
  101328. 8028c80: 6838 ldr r0, [r7, #0]
  101329. 8028c82: f7d7 fb8d bl 80003a0 <strlen>
  101330. 8028c86: 4603 mov r3, r0
  101331. 8028c88: 60fb str r3, [r7, #12]
  101332. return (alen == blen) && (strncmp(aptr, bptr, alen) == 0);
  101333. 8028c8a: 697a ldr r2, [r7, #20]
  101334. 8028c8c: 68fb ldr r3, [r7, #12]
  101335. 8028c8e: 429a cmp r2, r3
  101336. 8028c90: d10a bne.n 8028ca8 <MQTTPacket_equals+0x64>
  101337. 8028c92: 697b ldr r3, [r7, #20]
  101338. 8028c94: 461a mov r2, r3
  101339. 8028c96: 6839 ldr r1, [r7, #0]
  101340. 8028c98: 6938 ldr r0, [r7, #16]
  101341. 8028c9a: f001 ff81 bl 802aba0 <strncmp>
  101342. 8028c9e: 4603 mov r3, r0
  101343. 8028ca0: 2b00 cmp r3, #0
  101344. 8028ca2: d101 bne.n 8028ca8 <MQTTPacket_equals+0x64>
  101345. 8028ca4: 2301 movs r3, #1
  101346. 8028ca6: e000 b.n 8028caa <MQTTPacket_equals+0x66>
  101347. 8028ca8: 2300 movs r3, #0
  101348. }
  101349. 8028caa: 4618 mov r0, r3
  101350. 8028cac: 3718 adds r7, #24
  101351. 8028cae: 46bd mov sp, r7
  101352. 8028cb0: bd80 pop {r7, pc}
  101353. 08028cb2 <MQTTSerialize_publishLength>:
  101354. * @param topicName the topic name to be used in the publish
  101355. * @param payloadlen the length of the payload to be sent
  101356. * @return the length of buffer needed to contain the serialized version of the packet
  101357. */
  101358. int MQTTSerialize_publishLength(int qos, MQTTString topicName, int payloadlen)
  101359. {
  101360. 8028cb2: b580 push {r7, lr}
  101361. 8028cb4: b086 sub sp, #24
  101362. 8028cb6: af00 add r7, sp, #0
  101363. 8028cb8: 60f8 str r0, [r7, #12]
  101364. 8028cba: 4638 mov r0, r7
  101365. 8028cbc: e880 000e stmia.w r0, {r1, r2, r3}
  101366. int len = 0;
  101367. 8028cc0: 2300 movs r3, #0
  101368. 8028cc2: 617b str r3, [r7, #20]
  101369. len += 2 + MQTTstrlen(topicName) + payloadlen;
  101370. 8028cc4: 463b mov r3, r7
  101371. 8028cc6: e893 0007 ldmia.w r3, {r0, r1, r2}
  101372. 8028cca: f7ff ffa2 bl 8028c12 <MQTTstrlen>
  101373. 8028cce: 4603 mov r3, r0
  101374. 8028cd0: 1c9a adds r2, r3, #2
  101375. 8028cd2: 6a3b ldr r3, [r7, #32]
  101376. 8028cd4: 4413 add r3, r2
  101377. 8028cd6: 697a ldr r2, [r7, #20]
  101378. 8028cd8: 4413 add r3, r2
  101379. 8028cda: 617b str r3, [r7, #20]
  101380. if (qos > 0)
  101381. 8028cdc: 68fb ldr r3, [r7, #12]
  101382. 8028cde: 2b00 cmp r3, #0
  101383. 8028ce0: dd02 ble.n 8028ce8 <MQTTSerialize_publishLength+0x36>
  101384. len += 2; /* packetid */
  101385. 8028ce2: 697b ldr r3, [r7, #20]
  101386. 8028ce4: 3302 adds r3, #2
  101387. 8028ce6: 617b str r3, [r7, #20]
  101388. return len;
  101389. 8028ce8: 697b ldr r3, [r7, #20]
  101390. }
  101391. 8028cea: 4618 mov r0, r3
  101392. 8028cec: 3718 adds r7, #24
  101393. 8028cee: 46bd mov sp, r7
  101394. 8028cf0: bd80 pop {r7, pc}
  101395. 08028cf2 <MQTTSerialize_publish>:
  101396. * @param payloadlen integer - the length of the MQTT payload
  101397. * @return the length of the serialized data. <= 0 indicates error
  101398. */
  101399. int MQTTSerialize_publish(unsigned char* buf, int buflen, unsigned char dup, int qos, unsigned char retained, unsigned short packetid,
  101400. MQTTString topicName, unsigned char* payload, int payloadlen)
  101401. {
  101402. 8028cf2: b580 push {r7, lr}
  101403. 8028cf4: b08a sub sp, #40 @ 0x28
  101404. 8028cf6: af02 add r7, sp, #8
  101405. 8028cf8: 60f8 str r0, [r7, #12]
  101406. 8028cfa: 60b9 str r1, [r7, #8]
  101407. 8028cfc: 603b str r3, [r7, #0]
  101408. 8028cfe: 4613 mov r3, r2
  101409. 8028d00: 71fb strb r3, [r7, #7]
  101410. unsigned char *ptr = buf;
  101411. 8028d02: 68fb ldr r3, [r7, #12]
  101412. 8028d04: 617b str r3, [r7, #20]
  101413. MQTTHeader header = {0};
  101414. 8028d06: 2300 movs r3, #0
  101415. 8028d08: 613b str r3, [r7, #16]
  101416. int rem_len = 0;
  101417. 8028d0a: 2300 movs r3, #0
  101418. 8028d0c: 61bb str r3, [r7, #24]
  101419. int rc = 0;
  101420. 8028d0e: 2300 movs r3, #0
  101421. 8028d10: 61fb str r3, [r7, #28]
  101422. FUNC_ENTRY;
  101423. if (MQTTPacket_len(rem_len = MQTTSerialize_publishLength(qos, topicName, payloadlen)) > buflen)
  101424. 8028d12: 6c3b ldr r3, [r7, #64] @ 0x40
  101425. 8028d14: 9300 str r3, [sp, #0]
  101426. 8028d16: f107 0330 add.w r3, r7, #48 @ 0x30
  101427. 8028d1a: cb0e ldmia r3, {r1, r2, r3}
  101428. 8028d1c: 6838 ldr r0, [r7, #0]
  101429. 8028d1e: f7ff ffc8 bl 8028cb2 <MQTTSerialize_publishLength>
  101430. 8028d22: 61b8 str r0, [r7, #24]
  101431. 8028d24: 69b8 ldr r0, [r7, #24]
  101432. 8028d26: f7ff fe29 bl 802897c <MQTTPacket_len>
  101433. 8028d2a: 4602 mov r2, r0
  101434. 8028d2c: 68bb ldr r3, [r7, #8]
  101435. 8028d2e: 4293 cmp r3, r2
  101436. 8028d30: da03 bge.n 8028d3a <MQTTSerialize_publish+0x48>
  101437. {
  101438. rc = MQTTPACKET_BUFFER_TOO_SHORT;
  101439. 8028d32: f06f 0301 mvn.w r3, #1
  101440. 8028d36: 61fb str r3, [r7, #28]
  101441. goto exit;
  101442. 8028d38: e04c b.n 8028dd4 <MQTTSerialize_publish+0xe2>
  101443. }
  101444. header.bits.type = PUBLISH;
  101445. 8028d3a: 7c3b ldrb r3, [r7, #16]
  101446. 8028d3c: 2203 movs r2, #3
  101447. 8028d3e: f362 1307 bfi r3, r2, #4, #4
  101448. 8028d42: 743b strb r3, [r7, #16]
  101449. header.bits.dup = dup;
  101450. 8028d44: 79fb ldrb r3, [r7, #7]
  101451. 8028d46: f003 0301 and.w r3, r3, #1
  101452. 8028d4a: b2da uxtb r2, r3
  101453. 8028d4c: 7c3b ldrb r3, [r7, #16]
  101454. 8028d4e: f362 03c3 bfi r3, r2, #3, #1
  101455. 8028d52: 743b strb r3, [r7, #16]
  101456. header.bits.qos = qos;
  101457. 8028d54: 683b ldr r3, [r7, #0]
  101458. 8028d56: f003 0303 and.w r3, r3, #3
  101459. 8028d5a: b2da uxtb r2, r3
  101460. 8028d5c: 7c3b ldrb r3, [r7, #16]
  101461. 8028d5e: f362 0342 bfi r3, r2, #1, #2
  101462. 8028d62: 743b strb r3, [r7, #16]
  101463. header.bits.retain = retained;
  101464. 8028d64: f897 3028 ldrb.w r3, [r7, #40] @ 0x28
  101465. 8028d68: f003 0301 and.w r3, r3, #1
  101466. 8028d6c: b2da uxtb r2, r3
  101467. 8028d6e: 7c3b ldrb r3, [r7, #16]
  101468. 8028d70: f362 0300 bfi r3, r2, #0, #1
  101469. 8028d74: 743b strb r3, [r7, #16]
  101470. writeChar(&ptr, header.byte); /* write header */
  101471. 8028d76: 7c3a ldrb r2, [r7, #16]
  101472. 8028d78: f107 0314 add.w r3, r7, #20
  101473. 8028d7c: 4611 mov r1, r2
  101474. 8028d7e: 4618 mov r0, r3
  101475. 8028d80: f7ff fe8b bl 8028a9a <writeChar>
  101476. ptr += MQTTPacket_encode(ptr, rem_len); /* write remaining length */;
  101477. 8028d84: 697b ldr r3, [r7, #20]
  101478. 8028d86: 69b9 ldr r1, [r7, #24]
  101479. 8028d88: 4618 mov r0, r3
  101480. 8028d8a: f7ff fd8c bl 80288a6 <MQTTPacket_encode>
  101481. 8028d8e: 4602 mov r2, r0
  101482. 8028d90: 697b ldr r3, [r7, #20]
  101483. 8028d92: 4413 add r3, r2
  101484. 8028d94: 617b str r3, [r7, #20]
  101485. writeMQTTString(&ptr, topicName);
  101486. 8028d96: f107 0014 add.w r0, r7, #20
  101487. 8028d9a: f107 0330 add.w r3, r7, #48 @ 0x30
  101488. 8028d9e: cb0e ldmia r3, {r1, r2, r3}
  101489. 8028da0: f7ff fed8 bl 8028b54 <writeMQTTString>
  101490. if (qos > 0)
  101491. 8028da4: 683b ldr r3, [r7, #0]
  101492. 8028da6: 2b00 cmp r3, #0
  101493. 8028da8: dd06 ble.n 8028db8 <MQTTSerialize_publish+0xc6>
  101494. writeInt(&ptr, packetid);
  101495. 8028daa: 8dba ldrh r2, [r7, #44] @ 0x2c
  101496. 8028dac: f107 0314 add.w r3, r7, #20
  101497. 8028db0: 4611 mov r1, r2
  101498. 8028db2: 4618 mov r0, r3
  101499. 8028db4: f7ff fe86 bl 8028ac4 <writeInt>
  101500. memcpy(ptr, payload, payloadlen);
  101501. 8028db8: 697b ldr r3, [r7, #20]
  101502. 8028dba: 6c3a ldr r2, [r7, #64] @ 0x40
  101503. 8028dbc: 6bf9 ldr r1, [r7, #60] @ 0x3c
  101504. 8028dbe: 4618 mov r0, r3
  101505. 8028dc0: f001 ffdd bl 802ad7e <memcpy>
  101506. ptr += payloadlen;
  101507. 8028dc4: 697a ldr r2, [r7, #20]
  101508. 8028dc6: 6c3b ldr r3, [r7, #64] @ 0x40
  101509. 8028dc8: 4413 add r3, r2
  101510. 8028dca: 617b str r3, [r7, #20]
  101511. rc = ptr - buf;
  101512. 8028dcc: 697a ldr r2, [r7, #20]
  101513. 8028dce: 68fb ldr r3, [r7, #12]
  101514. 8028dd0: 1ad3 subs r3, r2, r3
  101515. 8028dd2: 61fb str r3, [r7, #28]
  101516. exit:
  101517. FUNC_EXIT_RC(rc);
  101518. return rc;
  101519. 8028dd4: 69fb ldr r3, [r7, #28]
  101520. }
  101521. 8028dd6: 4618 mov r0, r3
  101522. 8028dd8: 3720 adds r7, #32
  101523. 8028dda: 46bd mov sp, r7
  101524. 8028ddc: bd80 pop {r7, pc}
  101525. 08028dde <MQTTSerialize_ack>:
  101526. * @param dup the MQTT dup flag
  101527. * @param packetid the MQTT packet identifier
  101528. * @return serialized length, or error if 0
  101529. */
  101530. int MQTTSerialize_ack(unsigned char* buf, int buflen, unsigned char packettype, unsigned char dup, unsigned short packetid)
  101531. {
  101532. 8028dde: b580 push {r7, lr}
  101533. 8028de0: b088 sub sp, #32
  101534. 8028de2: af00 add r7, sp, #0
  101535. 8028de4: 60f8 str r0, [r7, #12]
  101536. 8028de6: 60b9 str r1, [r7, #8]
  101537. 8028de8: 4611 mov r1, r2
  101538. 8028dea: 461a mov r2, r3
  101539. 8028dec: 460b mov r3, r1
  101540. 8028dee: 71fb strb r3, [r7, #7]
  101541. 8028df0: 4613 mov r3, r2
  101542. 8028df2: 71bb strb r3, [r7, #6]
  101543. MQTTHeader header = {0};
  101544. 8028df4: 2300 movs r3, #0
  101545. 8028df6: 61bb str r3, [r7, #24]
  101546. int rc = 0;
  101547. 8028df8: 2300 movs r3, #0
  101548. 8028dfa: 61fb str r3, [r7, #28]
  101549. unsigned char *ptr = buf;
  101550. 8028dfc: 68fb ldr r3, [r7, #12]
  101551. 8028dfe: 617b str r3, [r7, #20]
  101552. FUNC_ENTRY;
  101553. if (buflen < 4)
  101554. 8028e00: 68bb ldr r3, [r7, #8]
  101555. 8028e02: 2b03 cmp r3, #3
  101556. 8028e04: dc03 bgt.n 8028e0e <MQTTSerialize_ack+0x30>
  101557. {
  101558. rc = MQTTPACKET_BUFFER_TOO_SHORT;
  101559. 8028e06: f06f 0301 mvn.w r3, #1
  101560. 8028e0a: 61fb str r3, [r7, #28]
  101561. goto exit;
  101562. 8028e0c: e037 b.n 8028e7e <MQTTSerialize_ack+0xa0>
  101563. }
  101564. header.bits.type = packettype;
  101565. 8028e0e: 79fb ldrb r3, [r7, #7]
  101566. 8028e10: f003 030f and.w r3, r3, #15
  101567. 8028e14: b2da uxtb r2, r3
  101568. 8028e16: 7e3b ldrb r3, [r7, #24]
  101569. 8028e18: f362 1307 bfi r3, r2, #4, #4
  101570. 8028e1c: 763b strb r3, [r7, #24]
  101571. header.bits.dup = dup;
  101572. 8028e1e: 79bb ldrb r3, [r7, #6]
  101573. 8028e20: f003 0301 and.w r3, r3, #1
  101574. 8028e24: b2da uxtb r2, r3
  101575. 8028e26: 7e3b ldrb r3, [r7, #24]
  101576. 8028e28: f362 03c3 bfi r3, r2, #3, #1
  101577. 8028e2c: 763b strb r3, [r7, #24]
  101578. header.bits.qos = (packettype == PUBREL) ? 1 : 0;
  101579. 8028e2e: 79fb ldrb r3, [r7, #7]
  101580. 8028e30: 2b06 cmp r3, #6
  101581. 8028e32: bf0c ite eq
  101582. 8028e34: 2301 moveq r3, #1
  101583. 8028e36: 2300 movne r3, #0
  101584. 8028e38: b2db uxtb r3, r3
  101585. 8028e3a: f003 0303 and.w r3, r3, #3
  101586. 8028e3e: b2da uxtb r2, r3
  101587. 8028e40: 7e3b ldrb r3, [r7, #24]
  101588. 8028e42: f362 0342 bfi r3, r2, #1, #2
  101589. 8028e46: 763b strb r3, [r7, #24]
  101590. writeChar(&ptr, header.byte); /* write header */
  101591. 8028e48: 7e3a ldrb r2, [r7, #24]
  101592. 8028e4a: f107 0314 add.w r3, r7, #20
  101593. 8028e4e: 4611 mov r1, r2
  101594. 8028e50: 4618 mov r0, r3
  101595. 8028e52: f7ff fe22 bl 8028a9a <writeChar>
  101596. ptr += MQTTPacket_encode(ptr, 2); /* write remaining length */
  101597. 8028e56: 697b ldr r3, [r7, #20]
  101598. 8028e58: 2102 movs r1, #2
  101599. 8028e5a: 4618 mov r0, r3
  101600. 8028e5c: f7ff fd23 bl 80288a6 <MQTTPacket_encode>
  101601. 8028e60: 4602 mov r2, r0
  101602. 8028e62: 697b ldr r3, [r7, #20]
  101603. 8028e64: 4413 add r3, r2
  101604. 8028e66: 617b str r3, [r7, #20]
  101605. writeInt(&ptr, packetid);
  101606. 8028e68: 8d3a ldrh r2, [r7, #40] @ 0x28
  101607. 8028e6a: f107 0314 add.w r3, r7, #20
  101608. 8028e6e: 4611 mov r1, r2
  101609. 8028e70: 4618 mov r0, r3
  101610. 8028e72: f7ff fe27 bl 8028ac4 <writeInt>
  101611. rc = ptr - buf;
  101612. 8028e76: 697a ldr r2, [r7, #20]
  101613. 8028e78: 68fb ldr r3, [r7, #12]
  101614. 8028e7a: 1ad3 subs r3, r2, r3
  101615. 8028e7c: 61fb str r3, [r7, #28]
  101616. exit:
  101617. FUNC_EXIT_RC(rc);
  101618. return rc;
  101619. 8028e7e: 69fb ldr r3, [r7, #28]
  101620. }
  101621. 8028e80: 4618 mov r0, r3
  101622. 8028e82: 3720 adds r7, #32
  101623. 8028e84: 46bd mov sp, r7
  101624. 8028e86: bd80 pop {r7, pc}
  101625. 08028e88 <MQTTSerialize_subscribeLength>:
  101626. * @param count the number of topic filter strings in topicFilters
  101627. * @param topicFilters the array of topic filter strings to be used in the publish
  101628. * @return the length of buffer needed to contain the serialized version of the packet
  101629. */
  101630. int MQTTSerialize_subscribeLength(int count, MQTTString topicFilters[])
  101631. {
  101632. 8028e88: b580 push {r7, lr}
  101633. 8028e8a: b084 sub sp, #16
  101634. 8028e8c: af00 add r7, sp, #0
  101635. 8028e8e: 6078 str r0, [r7, #4]
  101636. 8028e90: 6039 str r1, [r7, #0]
  101637. int i;
  101638. int len = 2; /* packetid */
  101639. 8028e92: 2302 movs r3, #2
  101640. 8028e94: 60bb str r3, [r7, #8]
  101641. for (i = 0; i < count; ++i)
  101642. 8028e96: 2300 movs r3, #0
  101643. 8028e98: 60fb str r3, [r7, #12]
  101644. 8028e9a: e013 b.n 8028ec4 <MQTTSerialize_subscribeLength+0x3c>
  101645. len += 2 + MQTTstrlen(topicFilters[i]) + 1; /* length + topic + req_qos */
  101646. 8028e9c: 68fa ldr r2, [r7, #12]
  101647. 8028e9e: 4613 mov r3, r2
  101648. 8028ea0: 005b lsls r3, r3, #1
  101649. 8028ea2: 4413 add r3, r2
  101650. 8028ea4: 009b lsls r3, r3, #2
  101651. 8028ea6: 461a mov r2, r3
  101652. 8028ea8: 683b ldr r3, [r7, #0]
  101653. 8028eaa: 4413 add r3, r2
  101654. 8028eac: e893 0007 ldmia.w r3, {r0, r1, r2}
  101655. 8028eb0: f7ff feaf bl 8028c12 <MQTTstrlen>
  101656. 8028eb4: 4603 mov r3, r0
  101657. 8028eb6: 3303 adds r3, #3
  101658. 8028eb8: 68ba ldr r2, [r7, #8]
  101659. 8028eba: 4413 add r3, r2
  101660. 8028ebc: 60bb str r3, [r7, #8]
  101661. for (i = 0; i < count; ++i)
  101662. 8028ebe: 68fb ldr r3, [r7, #12]
  101663. 8028ec0: 3301 adds r3, #1
  101664. 8028ec2: 60fb str r3, [r7, #12]
  101665. 8028ec4: 68fa ldr r2, [r7, #12]
  101666. 8028ec6: 687b ldr r3, [r7, #4]
  101667. 8028ec8: 429a cmp r2, r3
  101668. 8028eca: dbe7 blt.n 8028e9c <MQTTSerialize_subscribeLength+0x14>
  101669. return len;
  101670. 8028ecc: 68bb ldr r3, [r7, #8]
  101671. }
  101672. 8028ece: 4618 mov r0, r3
  101673. 8028ed0: 3710 adds r7, #16
  101674. 8028ed2: 46bd mov sp, r7
  101675. 8028ed4: bd80 pop {r7, pc}
  101676. 08028ed6 <MQTTSerialize_subscribe>:
  101677. * @param requestedQoSs - array of requested QoS
  101678. * @return the length of the serialized data. <= 0 indicates error
  101679. */
  101680. int MQTTSerialize_subscribe(unsigned char* buf, int buflen, unsigned char dup, unsigned short packetid, int count,
  101681. MQTTString topicFilters[], int requestedQoSs[])
  101682. {
  101683. 8028ed6: b580 push {r7, lr}
  101684. 8028ed8: b08a sub sp, #40 @ 0x28
  101685. 8028eda: af00 add r7, sp, #0
  101686. 8028edc: 60f8 str r0, [r7, #12]
  101687. 8028ede: 60b9 str r1, [r7, #8]
  101688. 8028ee0: 4611 mov r1, r2
  101689. 8028ee2: 461a mov r2, r3
  101690. 8028ee4: 460b mov r3, r1
  101691. 8028ee6: 71fb strb r3, [r7, #7]
  101692. 8028ee8: 4613 mov r3, r2
  101693. 8028eea: 80bb strh r3, [r7, #4]
  101694. unsigned char *ptr = buf;
  101695. 8028eec: 68fb ldr r3, [r7, #12]
  101696. 8028eee: 61bb str r3, [r7, #24]
  101697. MQTTHeader header = {0};
  101698. 8028ef0: 2300 movs r3, #0
  101699. 8028ef2: 617b str r3, [r7, #20]
  101700. int rem_len = 0;
  101701. 8028ef4: 2300 movs r3, #0
  101702. 8028ef6: 61fb str r3, [r7, #28]
  101703. int rc = 0;
  101704. 8028ef8: 2300 movs r3, #0
  101705. 8028efa: 627b str r3, [r7, #36] @ 0x24
  101706. int i = 0;
  101707. 8028efc: 2300 movs r3, #0
  101708. 8028efe: 623b str r3, [r7, #32]
  101709. FUNC_ENTRY;
  101710. if (MQTTPacket_len(rem_len = MQTTSerialize_subscribeLength(count, topicFilters)) > buflen)
  101711. 8028f00: 6b79 ldr r1, [r7, #52] @ 0x34
  101712. 8028f02: 6b38 ldr r0, [r7, #48] @ 0x30
  101713. 8028f04: f7ff ffc0 bl 8028e88 <MQTTSerialize_subscribeLength>
  101714. 8028f08: 61f8 str r0, [r7, #28]
  101715. 8028f0a: 69f8 ldr r0, [r7, #28]
  101716. 8028f0c: f7ff fd36 bl 802897c <MQTTPacket_len>
  101717. 8028f10: 4602 mov r2, r0
  101718. 8028f12: 68bb ldr r3, [r7, #8]
  101719. 8028f14: 4293 cmp r3, r2
  101720. 8028f16: da03 bge.n 8028f20 <MQTTSerialize_subscribe+0x4a>
  101721. {
  101722. rc = MQTTPACKET_BUFFER_TOO_SHORT;
  101723. 8028f18: f06f 0301 mvn.w r3, #1
  101724. 8028f1c: 627b str r3, [r7, #36] @ 0x24
  101725. goto exit;
  101726. 8028f1e: e051 b.n 8028fc4 <MQTTSerialize_subscribe+0xee>
  101727. }
  101728. header.byte = 0;
  101729. 8028f20: 2300 movs r3, #0
  101730. 8028f22: 753b strb r3, [r7, #20]
  101731. header.bits.type = SUBSCRIBE;
  101732. 8028f24: 7d3b ldrb r3, [r7, #20]
  101733. 8028f26: 2208 movs r2, #8
  101734. 8028f28: f362 1307 bfi r3, r2, #4, #4
  101735. 8028f2c: 753b strb r3, [r7, #20]
  101736. header.bits.dup = dup;
  101737. 8028f2e: 79fb ldrb r3, [r7, #7]
  101738. 8028f30: f003 0301 and.w r3, r3, #1
  101739. 8028f34: b2da uxtb r2, r3
  101740. 8028f36: 7d3b ldrb r3, [r7, #20]
  101741. 8028f38: f362 03c3 bfi r3, r2, #3, #1
  101742. 8028f3c: 753b strb r3, [r7, #20]
  101743. header.bits.qos = 1;
  101744. 8028f3e: 7d3b ldrb r3, [r7, #20]
  101745. 8028f40: 2201 movs r2, #1
  101746. 8028f42: f362 0342 bfi r3, r2, #1, #2
  101747. 8028f46: 753b strb r3, [r7, #20]
  101748. writeChar(&ptr, header.byte); /* write header */
  101749. 8028f48: 7d3a ldrb r2, [r7, #20]
  101750. 8028f4a: f107 0318 add.w r3, r7, #24
  101751. 8028f4e: 4611 mov r1, r2
  101752. 8028f50: 4618 mov r0, r3
  101753. 8028f52: f7ff fda2 bl 8028a9a <writeChar>
  101754. ptr += MQTTPacket_encode(ptr, rem_len); /* write remaining length */;
  101755. 8028f56: 69bb ldr r3, [r7, #24]
  101756. 8028f58: 69f9 ldr r1, [r7, #28]
  101757. 8028f5a: 4618 mov r0, r3
  101758. 8028f5c: f7ff fca3 bl 80288a6 <MQTTPacket_encode>
  101759. 8028f60: 4602 mov r2, r0
  101760. 8028f62: 69bb ldr r3, [r7, #24]
  101761. 8028f64: 4413 add r3, r2
  101762. 8028f66: 61bb str r3, [r7, #24]
  101763. writeInt(&ptr, packetid);
  101764. 8028f68: 88ba ldrh r2, [r7, #4]
  101765. 8028f6a: f107 0318 add.w r3, r7, #24
  101766. 8028f6e: 4611 mov r1, r2
  101767. 8028f70: 4618 mov r0, r3
  101768. 8028f72: f7ff fda7 bl 8028ac4 <writeInt>
  101769. for (i = 0; i < count; ++i)
  101770. 8028f76: 2300 movs r3, #0
  101771. 8028f78: 623b str r3, [r7, #32]
  101772. 8028f7a: e01b b.n 8028fb4 <MQTTSerialize_subscribe+0xde>
  101773. {
  101774. writeMQTTString(&ptr, topicFilters[i]);
  101775. 8028f7c: 6a3a ldr r2, [r7, #32]
  101776. 8028f7e: 4613 mov r3, r2
  101777. 8028f80: 005b lsls r3, r3, #1
  101778. 8028f82: 4413 add r3, r2
  101779. 8028f84: 009b lsls r3, r3, #2
  101780. 8028f86: 461a mov r2, r3
  101781. 8028f88: 6b7b ldr r3, [r7, #52] @ 0x34
  101782. 8028f8a: 4413 add r3, r2
  101783. 8028f8c: f107 0018 add.w r0, r7, #24
  101784. 8028f90: cb0e ldmia r3, {r1, r2, r3}
  101785. 8028f92: f7ff fddf bl 8028b54 <writeMQTTString>
  101786. writeChar(&ptr, requestedQoSs[i]);
  101787. 8028f96: 6a3b ldr r3, [r7, #32]
  101788. 8028f98: 009b lsls r3, r3, #2
  101789. 8028f9a: 6bba ldr r2, [r7, #56] @ 0x38
  101790. 8028f9c: 4413 add r3, r2
  101791. 8028f9e: 681b ldr r3, [r3, #0]
  101792. 8028fa0: b2da uxtb r2, r3
  101793. 8028fa2: f107 0318 add.w r3, r7, #24
  101794. 8028fa6: 4611 mov r1, r2
  101795. 8028fa8: 4618 mov r0, r3
  101796. 8028faa: f7ff fd76 bl 8028a9a <writeChar>
  101797. for (i = 0; i < count; ++i)
  101798. 8028fae: 6a3b ldr r3, [r7, #32]
  101799. 8028fb0: 3301 adds r3, #1
  101800. 8028fb2: 623b str r3, [r7, #32]
  101801. 8028fb4: 6a3a ldr r2, [r7, #32]
  101802. 8028fb6: 6b3b ldr r3, [r7, #48] @ 0x30
  101803. 8028fb8: 429a cmp r2, r3
  101804. 8028fba: dbdf blt.n 8028f7c <MQTTSerialize_subscribe+0xa6>
  101805. }
  101806. rc = ptr - buf;
  101807. 8028fbc: 69ba ldr r2, [r7, #24]
  101808. 8028fbe: 68fb ldr r3, [r7, #12]
  101809. 8028fc0: 1ad3 subs r3, r2, r3
  101810. 8028fc2: 627b str r3, [r7, #36] @ 0x24
  101811. exit:
  101812. FUNC_EXIT_RC(rc);
  101813. return rc;
  101814. 8028fc4: 6a7b ldr r3, [r7, #36] @ 0x24
  101815. }
  101816. 8028fc6: 4618 mov r0, r3
  101817. 8028fc8: 3728 adds r7, #40 @ 0x28
  101818. 8028fca: 46bd mov sp, r7
  101819. 8028fcc: bd80 pop {r7, pc}
  101820. 08028fce <MQTTDeserialize_suback>:
  101821. * @param buf the raw buffer data, of the correct length determined by the remaining length field
  101822. * @param buflen the length in bytes of the data in the supplied buffer
  101823. * @return error code. 1 is success, 0 is failure
  101824. */
  101825. int MQTTDeserialize_suback(unsigned short* packetid, int maxcount, int* count, int grantedQoSs[], unsigned char* buf, int buflen)
  101826. {
  101827. 8028fce: b580 push {r7, lr}
  101828. 8028fd0: b08a sub sp, #40 @ 0x28
  101829. 8028fd2: af00 add r7, sp, #0
  101830. 8028fd4: 60f8 str r0, [r7, #12]
  101831. 8028fd6: 60b9 str r1, [r7, #8]
  101832. 8028fd8: 607a str r2, [r7, #4]
  101833. 8028fda: 603b str r3, [r7, #0]
  101834. MQTTHeader header = {0};
  101835. 8028fdc: 2300 movs r3, #0
  101836. 8028fde: 61fb str r3, [r7, #28]
  101837. unsigned char* curdata = buf;
  101838. 8028fe0: 6b3b ldr r3, [r7, #48] @ 0x30
  101839. 8028fe2: 61bb str r3, [r7, #24]
  101840. unsigned char* enddata = NULL;
  101841. 8028fe4: 2300 movs r3, #0
  101842. 8028fe6: 623b str r3, [r7, #32]
  101843. int rc = 0;
  101844. 8028fe8: 2300 movs r3, #0
  101845. 8028fea: 627b str r3, [r7, #36] @ 0x24
  101846. int mylen;
  101847. FUNC_ENTRY;
  101848. header.byte = readChar(&curdata);
  101849. 8028fec: f107 0318 add.w r3, r7, #24
  101850. 8028ff0: 4618 mov r0, r3
  101851. 8028ff2: f7ff fd3e bl 8028a72 <readChar>
  101852. 8028ff6: 4603 mov r3, r0
  101853. 8028ff8: 773b strb r3, [r7, #28]
  101854. if (header.bits.type != SUBACK)
  101855. 8028ffa: 7f3b ldrb r3, [r7, #28]
  101856. 8028ffc: f023 030f bic.w r3, r3, #15
  101857. 8029000: b2db uxtb r3, r3
  101858. 8029002: 2b90 cmp r3, #144 @ 0x90
  101859. 8029004: d142 bne.n 802908c <MQTTDeserialize_suback+0xbe>
  101860. goto exit;
  101861. curdata += (rc = MQTTPacket_decodeBuf(curdata, &mylen)); /* read remaining length */
  101862. 8029006: 69bb ldr r3, [r7, #24]
  101863. 8029008: f107 0214 add.w r2, r7, #20
  101864. 802900c: 4611 mov r1, r2
  101865. 802900e: 4618 mov r0, r3
  101866. 8029010: f7ff fcfe bl 8028a10 <MQTTPacket_decodeBuf>
  101867. 8029014: 6278 str r0, [r7, #36] @ 0x24
  101868. 8029016: 6a7a ldr r2, [r7, #36] @ 0x24
  101869. 8029018: 69bb ldr r3, [r7, #24]
  101870. 802901a: 4413 add r3, r2
  101871. 802901c: 61bb str r3, [r7, #24]
  101872. enddata = curdata + mylen;
  101873. 802901e: 69bb ldr r3, [r7, #24]
  101874. 8029020: 697a ldr r2, [r7, #20]
  101875. 8029022: 4413 add r3, r2
  101876. 8029024: 623b str r3, [r7, #32]
  101877. if (enddata - curdata < 2)
  101878. 8029026: 69bb ldr r3, [r7, #24]
  101879. 8029028: 6a3a ldr r2, [r7, #32]
  101880. 802902a: 1ad3 subs r3, r2, r3
  101881. 802902c: 2b01 cmp r3, #1
  101882. 802902e: dd2f ble.n 8029090 <MQTTDeserialize_suback+0xc2>
  101883. goto exit;
  101884. *packetid = readInt(&curdata);
  101885. 8029030: f107 0318 add.w r3, r7, #24
  101886. 8029034: 4618 mov r0, r3
  101887. 8029036: f7ff fd01 bl 8028a3c <readInt>
  101888. 802903a: 4603 mov r3, r0
  101889. 802903c: b29a uxth r2, r3
  101890. 802903e: 68fb ldr r3, [r7, #12]
  101891. 8029040: 801a strh r2, [r3, #0]
  101892. *count = 0;
  101893. 8029042: 687b ldr r3, [r7, #4]
  101894. 8029044: 2200 movs r2, #0
  101895. 8029046: 601a str r2, [r3, #0]
  101896. while (curdata < enddata)
  101897. 8029048: e019 b.n 802907e <MQTTDeserialize_suback+0xb0>
  101898. {
  101899. if (*count > maxcount)
  101900. 802904a: 687b ldr r3, [r7, #4]
  101901. 802904c: 681b ldr r3, [r3, #0]
  101902. 802904e: 68ba ldr r2, [r7, #8]
  101903. 8029050: 429a cmp r2, r3
  101904. 8029052: da03 bge.n 802905c <MQTTDeserialize_suback+0x8e>
  101905. {
  101906. rc = -1;
  101907. 8029054: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  101908. 8029058: 627b str r3, [r7, #36] @ 0x24
  101909. goto exit;
  101910. 802905a: e01a b.n 8029092 <MQTTDeserialize_suback+0xc4>
  101911. }
  101912. grantedQoSs[(*count)++] = readChar(&curdata);
  101913. 802905c: f107 0318 add.w r3, r7, #24
  101914. 8029060: 4618 mov r0, r3
  101915. 8029062: f7ff fd06 bl 8028a72 <readChar>
  101916. 8029066: 4603 mov r3, r0
  101917. 8029068: 4618 mov r0, r3
  101918. 802906a: 687b ldr r3, [r7, #4]
  101919. 802906c: 681b ldr r3, [r3, #0]
  101920. 802906e: 1c59 adds r1, r3, #1
  101921. 8029070: 687a ldr r2, [r7, #4]
  101922. 8029072: 6011 str r1, [r2, #0]
  101923. 8029074: 009b lsls r3, r3, #2
  101924. 8029076: 683a ldr r2, [r7, #0]
  101925. 8029078: 4413 add r3, r2
  101926. 802907a: 4602 mov r2, r0
  101927. 802907c: 601a str r2, [r3, #0]
  101928. while (curdata < enddata)
  101929. 802907e: 69bb ldr r3, [r7, #24]
  101930. 8029080: 6a3a ldr r2, [r7, #32]
  101931. 8029082: 429a cmp r2, r3
  101932. 8029084: d8e1 bhi.n 802904a <MQTTDeserialize_suback+0x7c>
  101933. }
  101934. rc = 1;
  101935. 8029086: 2301 movs r3, #1
  101936. 8029088: 627b str r3, [r7, #36] @ 0x24
  101937. 802908a: e002 b.n 8029092 <MQTTDeserialize_suback+0xc4>
  101938. goto exit;
  101939. 802908c: bf00 nop
  101940. 802908e: e000 b.n 8029092 <MQTTDeserialize_suback+0xc4>
  101941. goto exit;
  101942. 8029090: bf00 nop
  101943. exit:
  101944. FUNC_EXIT_RC(rc);
  101945. return rc;
  101946. 8029092: 6a7b ldr r3, [r7, #36] @ 0x24
  101947. }
  101948. 8029094: 4618 mov r0, r3
  101949. 8029096: 3728 adds r7, #40 @ 0x28
  101950. 8029098: 46bd mov sp, r7
  101951. 802909a: bd80 pop {r7, pc}
  101952. 0802909c <malloc>:
  101953. 802909c: 4b02 ldr r3, [pc, #8] @ (80290a8 <malloc+0xc>)
  101954. 802909e: 4601 mov r1, r0
  101955. 80290a0: 6818 ldr r0, [r3, #0]
  101956. 80290a2: f000 b82d b.w 8029100 <_malloc_r>
  101957. 80290a6: bf00 nop
  101958. 80290a8: 240001d4 .word 0x240001d4
  101959. 080290ac <free>:
  101960. 80290ac: 4b02 ldr r3, [pc, #8] @ (80290b8 <free+0xc>)
  101961. 80290ae: 4601 mov r1, r0
  101962. 80290b0: 6818 ldr r0, [r3, #0]
  101963. 80290b2: f002 bc7b b.w 802b9ac <_free_r>
  101964. 80290b6: bf00 nop
  101965. 80290b8: 240001d4 .word 0x240001d4
  101966. 080290bc <sbrk_aligned>:
  101967. 80290bc: b570 push {r4, r5, r6, lr}
  101968. 80290be: 4e0f ldr r6, [pc, #60] @ (80290fc <sbrk_aligned+0x40>)
  101969. 80290c0: 460c mov r4, r1
  101970. 80290c2: 6831 ldr r1, [r6, #0]
  101971. 80290c4: 4605 mov r5, r0
  101972. 80290c6: b911 cbnz r1, 80290ce <sbrk_aligned+0x12>
  101973. 80290c8: f001 fe0a bl 802ace0 <_sbrk_r>
  101974. 80290cc: 6030 str r0, [r6, #0]
  101975. 80290ce: 4621 mov r1, r4
  101976. 80290d0: 4628 mov r0, r5
  101977. 80290d2: f001 fe05 bl 802ace0 <_sbrk_r>
  101978. 80290d6: 1c43 adds r3, r0, #1
  101979. 80290d8: d103 bne.n 80290e2 <sbrk_aligned+0x26>
  101980. 80290da: f04f 34ff mov.w r4, #4294967295 @ 0xffffffff
  101981. 80290de: 4620 mov r0, r4
  101982. 80290e0: bd70 pop {r4, r5, r6, pc}
  101983. 80290e2: 1cc4 adds r4, r0, #3
  101984. 80290e4: f024 0403 bic.w r4, r4, #3
  101985. 80290e8: 42a0 cmp r0, r4
  101986. 80290ea: d0f8 beq.n 80290de <sbrk_aligned+0x22>
  101987. 80290ec: 1a21 subs r1, r4, r0
  101988. 80290ee: 4628 mov r0, r5
  101989. 80290f0: f001 fdf6 bl 802ace0 <_sbrk_r>
  101990. 80290f4: 3001 adds r0, #1
  101991. 80290f6: d1f2 bne.n 80290de <sbrk_aligned+0x22>
  101992. 80290f8: e7ef b.n 80290da <sbrk_aligned+0x1e>
  101993. 80290fa: bf00 nop
  101994. 80290fc: 2402b11c .word 0x2402b11c
  101995. 08029100 <_malloc_r>:
  101996. 8029100: e92d 43f8 stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr}
  101997. 8029104: 1ccd adds r5, r1, #3
  101998. 8029106: f025 0503 bic.w r5, r5, #3
  101999. 802910a: 3508 adds r5, #8
  102000. 802910c: 2d0c cmp r5, #12
  102001. 802910e: bf38 it cc
  102002. 8029110: 250c movcc r5, #12
  102003. 8029112: 2d00 cmp r5, #0
  102004. 8029114: 4606 mov r6, r0
  102005. 8029116: db01 blt.n 802911c <_malloc_r+0x1c>
  102006. 8029118: 42a9 cmp r1, r5
  102007. 802911a: d904 bls.n 8029126 <_malloc_r+0x26>
  102008. 802911c: 230c movs r3, #12
  102009. 802911e: 6033 str r3, [r6, #0]
  102010. 8029120: 2000 movs r0, #0
  102011. 8029122: e8bd 83f8 ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc}
  102012. 8029126: f8df 80d4 ldr.w r8, [pc, #212] @ 80291fc <_malloc_r+0xfc>
  102013. 802912a: f000 f869 bl 8029200 <__malloc_lock>
  102014. 802912e: f8d8 3000 ldr.w r3, [r8]
  102015. 8029132: 461c mov r4, r3
  102016. 8029134: bb44 cbnz r4, 8029188 <_malloc_r+0x88>
  102017. 8029136: 4629 mov r1, r5
  102018. 8029138: 4630 mov r0, r6
  102019. 802913a: f7ff ffbf bl 80290bc <sbrk_aligned>
  102020. 802913e: 1c43 adds r3, r0, #1
  102021. 8029140: 4604 mov r4, r0
  102022. 8029142: d158 bne.n 80291f6 <_malloc_r+0xf6>
  102023. 8029144: f8d8 4000 ldr.w r4, [r8]
  102024. 8029148: 4627 mov r7, r4
  102025. 802914a: 2f00 cmp r7, #0
  102026. 802914c: d143 bne.n 80291d6 <_malloc_r+0xd6>
  102027. 802914e: 2c00 cmp r4, #0
  102028. 8029150: d04b beq.n 80291ea <_malloc_r+0xea>
  102029. 8029152: 6823 ldr r3, [r4, #0]
  102030. 8029154: 4639 mov r1, r7
  102031. 8029156: 4630 mov r0, r6
  102032. 8029158: eb04 0903 add.w r9, r4, r3
  102033. 802915c: f001 fdc0 bl 802ace0 <_sbrk_r>
  102034. 8029160: 4581 cmp r9, r0
  102035. 8029162: d142 bne.n 80291ea <_malloc_r+0xea>
  102036. 8029164: 6821 ldr r1, [r4, #0]
  102037. 8029166: 1a6d subs r5, r5, r1
  102038. 8029168: 4629 mov r1, r5
  102039. 802916a: 4630 mov r0, r6
  102040. 802916c: f7ff ffa6 bl 80290bc <sbrk_aligned>
  102041. 8029170: 3001 adds r0, #1
  102042. 8029172: d03a beq.n 80291ea <_malloc_r+0xea>
  102043. 8029174: 6823 ldr r3, [r4, #0]
  102044. 8029176: 442b add r3, r5
  102045. 8029178: 6023 str r3, [r4, #0]
  102046. 802917a: f8d8 3000 ldr.w r3, [r8]
  102047. 802917e: 685a ldr r2, [r3, #4]
  102048. 8029180: bb62 cbnz r2, 80291dc <_malloc_r+0xdc>
  102049. 8029182: f8c8 7000 str.w r7, [r8]
  102050. 8029186: e00f b.n 80291a8 <_malloc_r+0xa8>
  102051. 8029188: 6822 ldr r2, [r4, #0]
  102052. 802918a: 1b52 subs r2, r2, r5
  102053. 802918c: d420 bmi.n 80291d0 <_malloc_r+0xd0>
  102054. 802918e: 2a0b cmp r2, #11
  102055. 8029190: d917 bls.n 80291c2 <_malloc_r+0xc2>
  102056. 8029192: 1961 adds r1, r4, r5
  102057. 8029194: 42a3 cmp r3, r4
  102058. 8029196: 6025 str r5, [r4, #0]
  102059. 8029198: bf18 it ne
  102060. 802919a: 6059 strne r1, [r3, #4]
  102061. 802919c: 6863 ldr r3, [r4, #4]
  102062. 802919e: bf08 it eq
  102063. 80291a0: f8c8 1000 streq.w r1, [r8]
  102064. 80291a4: 5162 str r2, [r4, r5]
  102065. 80291a6: 604b str r3, [r1, #4]
  102066. 80291a8: 4630 mov r0, r6
  102067. 80291aa: f000 f82f bl 802920c <__malloc_unlock>
  102068. 80291ae: f104 000b add.w r0, r4, #11
  102069. 80291b2: 1d23 adds r3, r4, #4
  102070. 80291b4: f020 0007 bic.w r0, r0, #7
  102071. 80291b8: 1ac2 subs r2, r0, r3
  102072. 80291ba: bf1c itt ne
  102073. 80291bc: 1a1b subne r3, r3, r0
  102074. 80291be: 50a3 strne r3, [r4, r2]
  102075. 80291c0: e7af b.n 8029122 <_malloc_r+0x22>
  102076. 80291c2: 6862 ldr r2, [r4, #4]
  102077. 80291c4: 42a3 cmp r3, r4
  102078. 80291c6: bf0c ite eq
  102079. 80291c8: f8c8 2000 streq.w r2, [r8]
  102080. 80291cc: 605a strne r2, [r3, #4]
  102081. 80291ce: e7eb b.n 80291a8 <_malloc_r+0xa8>
  102082. 80291d0: 4623 mov r3, r4
  102083. 80291d2: 6864 ldr r4, [r4, #4]
  102084. 80291d4: e7ae b.n 8029134 <_malloc_r+0x34>
  102085. 80291d6: 463c mov r4, r7
  102086. 80291d8: 687f ldr r7, [r7, #4]
  102087. 80291da: e7b6 b.n 802914a <_malloc_r+0x4a>
  102088. 80291dc: 461a mov r2, r3
  102089. 80291de: 685b ldr r3, [r3, #4]
  102090. 80291e0: 42a3 cmp r3, r4
  102091. 80291e2: d1fb bne.n 80291dc <_malloc_r+0xdc>
  102092. 80291e4: 2300 movs r3, #0
  102093. 80291e6: 6053 str r3, [r2, #4]
  102094. 80291e8: e7de b.n 80291a8 <_malloc_r+0xa8>
  102095. 80291ea: 230c movs r3, #12
  102096. 80291ec: 6033 str r3, [r6, #0]
  102097. 80291ee: 4630 mov r0, r6
  102098. 80291f0: f000 f80c bl 802920c <__malloc_unlock>
  102099. 80291f4: e794 b.n 8029120 <_malloc_r+0x20>
  102100. 80291f6: 6005 str r5, [r0, #0]
  102101. 80291f8: e7d6 b.n 80291a8 <_malloc_r+0xa8>
  102102. 80291fa: bf00 nop
  102103. 80291fc: 2402b120 .word 0x2402b120
  102104. 08029200 <__malloc_lock>:
  102105. 8029200: 4801 ldr r0, [pc, #4] @ (8029208 <__malloc_lock+0x8>)
  102106. 8029202: f001 bdba b.w 802ad7a <__retarget_lock_acquire_recursive>
  102107. 8029206: bf00 nop
  102108. 8029208: 2402b264 .word 0x2402b264
  102109. 0802920c <__malloc_unlock>:
  102110. 802920c: 4801 ldr r0, [pc, #4] @ (8029214 <__malloc_unlock+0x8>)
  102111. 802920e: f001 bdb5 b.w 802ad7c <__retarget_lock_release_recursive>
  102112. 8029212: bf00 nop
  102113. 8029214: 2402b264 .word 0x2402b264
  102114. 08029218 <rand>:
  102115. 8029218: 4b16 ldr r3, [pc, #88] @ (8029274 <rand+0x5c>)
  102116. 802921a: b510 push {r4, lr}
  102117. 802921c: 681c ldr r4, [r3, #0]
  102118. 802921e: 6b23 ldr r3, [r4, #48] @ 0x30
  102119. 8029220: b9b3 cbnz r3, 8029250 <rand+0x38>
  102120. 8029222: 2018 movs r0, #24
  102121. 8029224: f7ff ff3a bl 802909c <malloc>
  102122. 8029228: 4602 mov r2, r0
  102123. 802922a: 6320 str r0, [r4, #48] @ 0x30
  102124. 802922c: b920 cbnz r0, 8029238 <rand+0x20>
  102125. 802922e: 4b12 ldr r3, [pc, #72] @ (8029278 <rand+0x60>)
  102126. 8029230: 4812 ldr r0, [pc, #72] @ (802927c <rand+0x64>)
  102127. 8029232: 2152 movs r1, #82 @ 0x52
  102128. 8029234: f001 fdbc bl 802adb0 <__assert_func>
  102129. 8029238: 4911 ldr r1, [pc, #68] @ (8029280 <rand+0x68>)
  102130. 802923a: 4b12 ldr r3, [pc, #72] @ (8029284 <rand+0x6c>)
  102131. 802923c: e9c0 1300 strd r1, r3, [r0]
  102132. 8029240: 4b11 ldr r3, [pc, #68] @ (8029288 <rand+0x70>)
  102133. 8029242: 6083 str r3, [r0, #8]
  102134. 8029244: 230b movs r3, #11
  102135. 8029246: 8183 strh r3, [r0, #12]
  102136. 8029248: 2100 movs r1, #0
  102137. 802924a: 2001 movs r0, #1
  102138. 802924c: e9c2 0104 strd r0, r1, [r2, #16]
  102139. 8029250: 6b21 ldr r1, [r4, #48] @ 0x30
  102140. 8029252: 480e ldr r0, [pc, #56] @ (802928c <rand+0x74>)
  102141. 8029254: 690b ldr r3, [r1, #16]
  102142. 8029256: 694c ldr r4, [r1, #20]
  102143. 8029258: 4a0d ldr r2, [pc, #52] @ (8029290 <rand+0x78>)
  102144. 802925a: 4358 muls r0, r3
  102145. 802925c: fb02 0004 mla r0, r2, r4, r0
  102146. 8029260: fba3 3202 umull r3, r2, r3, r2
  102147. 8029264: 3301 adds r3, #1
  102148. 8029266: eb40 0002 adc.w r0, r0, r2
  102149. 802926a: e9c1 3004 strd r3, r0, [r1, #16]
  102150. 802926e: f020 4000 bic.w r0, r0, #2147483648 @ 0x80000000
  102151. 8029272: bd10 pop {r4, pc}
  102152. 8029274: 240001d4 .word 0x240001d4
  102153. 8029278: 08031c8e .word 0x08031c8e
  102154. 802927c: 08031ca5 .word 0x08031ca5
  102155. 8029280: abcd330e .word 0xabcd330e
  102156. 8029284: e66d1234 .word 0xe66d1234
  102157. 8029288: 0005deec .word 0x0005deec
  102158. 802928c: 5851f42d .word 0x5851f42d
  102159. 8029290: 4c957f2d .word 0x4c957f2d
  102160. 08029294 <realloc>:
  102161. 8029294: 4b02 ldr r3, [pc, #8] @ (80292a0 <realloc+0xc>)
  102162. 8029296: 460a mov r2, r1
  102163. 8029298: 4601 mov r1, r0
  102164. 802929a: 6818 ldr r0, [r3, #0]
  102165. 802929c: f000 b802 b.w 80292a4 <_realloc_r>
  102166. 80292a0: 240001d4 .word 0x240001d4
  102167. 080292a4 <_realloc_r>:
  102168. 80292a4: e92d 41f0 stmdb sp!, {r4, r5, r6, r7, r8, lr}
  102169. 80292a8: 4680 mov r8, r0
  102170. 80292aa: 4615 mov r5, r2
  102171. 80292ac: 460c mov r4, r1
  102172. 80292ae: b921 cbnz r1, 80292ba <_realloc_r+0x16>
  102173. 80292b0: e8bd 41f0 ldmia.w sp!, {r4, r5, r6, r7, r8, lr}
  102174. 80292b4: 4611 mov r1, r2
  102175. 80292b6: f7ff bf23 b.w 8029100 <_malloc_r>
  102176. 80292ba: b92a cbnz r2, 80292c8 <_realloc_r+0x24>
  102177. 80292bc: f002 fb76 bl 802b9ac <_free_r>
  102178. 80292c0: 2400 movs r4, #0
  102179. 80292c2: 4620 mov r0, r4
  102180. 80292c4: e8bd 81f0 ldmia.w sp!, {r4, r5, r6, r7, r8, pc}
  102181. 80292c8: f003 fbb5 bl 802ca36 <_malloc_usable_size_r>
  102182. 80292cc: 4285 cmp r5, r0
  102183. 80292ce: 4606 mov r6, r0
  102184. 80292d0: d802 bhi.n 80292d8 <_realloc_r+0x34>
  102185. 80292d2: ebb5 0f50 cmp.w r5, r0, lsr #1
  102186. 80292d6: d8f4 bhi.n 80292c2 <_realloc_r+0x1e>
  102187. 80292d8: 4629 mov r1, r5
  102188. 80292da: 4640 mov r0, r8
  102189. 80292dc: f7ff ff10 bl 8029100 <_malloc_r>
  102190. 80292e0: 4607 mov r7, r0
  102191. 80292e2: 2800 cmp r0, #0
  102192. 80292e4: d0ec beq.n 80292c0 <_realloc_r+0x1c>
  102193. 80292e6: 42b5 cmp r5, r6
  102194. 80292e8: 462a mov r2, r5
  102195. 80292ea: 4621 mov r1, r4
  102196. 80292ec: bf28 it cs
  102197. 80292ee: 4632 movcs r2, r6
  102198. 80292f0: f001 fd45 bl 802ad7e <memcpy>
  102199. 80292f4: 4621 mov r1, r4
  102200. 80292f6: 4640 mov r0, r8
  102201. 80292f8: f002 fb58 bl 802b9ac <_free_r>
  102202. 80292fc: 463c mov r4, r7
  102203. 80292fe: e7e0 b.n 80292c2 <_realloc_r+0x1e>
  102204. 08029300 <sulp>:
  102205. 8029300: b570 push {r4, r5, r6, lr}
  102206. 8029302: 4604 mov r4, r0
  102207. 8029304: 460d mov r5, r1
  102208. 8029306: 4616 mov r6, r2
  102209. 8029308: ec45 4b10 vmov d0, r4, r5
  102210. 802930c: f003 fa58 bl 802c7c0 <__ulp>
  102211. 8029310: b17e cbz r6, 8029332 <sulp+0x32>
  102212. 8029312: f3c5 530a ubfx r3, r5, #20, #11
  102213. 8029316: f1c3 036b rsb r3, r3, #107 @ 0x6b
  102214. 802931a: 2b00 cmp r3, #0
  102215. 802931c: dd09 ble.n 8029332 <sulp+0x32>
  102216. 802931e: 051b lsls r3, r3, #20
  102217. 8029320: f103 517f add.w r1, r3, #1069547520 @ 0x3fc00000
  102218. 8029324: 2000 movs r0, #0
  102219. 8029326: f501 1140 add.w r1, r1, #3145728 @ 0x300000
  102220. 802932a: ec41 0b17 vmov d7, r0, r1
  102221. 802932e: ee20 0b07 vmul.f64 d0, d0, d7
  102222. 8029332: bd70 pop {r4, r5, r6, pc}
  102223. 8029334: 0000 movs r0, r0
  102224. ...
  102225. 08029338 <_strtod_l>:
  102226. 8029338: e92d 4ff0 stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr}
  102227. 802933c: ed2d 8b0a vpush {d8-d12}
  102228. 8029340: b097 sub sp, #92 @ 0x5c
  102229. 8029342: 4688 mov r8, r1
  102230. 8029344: 920e str r2, [sp, #56] @ 0x38
  102231. 8029346: 2200 movs r2, #0
  102232. 8029348: 9212 str r2, [sp, #72] @ 0x48
  102233. 802934a: 9005 str r0, [sp, #20]
  102234. 802934c: f04f 0a00 mov.w sl, #0
  102235. 8029350: f04f 0b00 mov.w fp, #0
  102236. 8029354: 460a mov r2, r1
  102237. 8029356: 9211 str r2, [sp, #68] @ 0x44
  102238. 8029358: 7811 ldrb r1, [r2, #0]
  102239. 802935a: 292b cmp r1, #43 @ 0x2b
  102240. 802935c: d04c beq.n 80293f8 <_strtod_l+0xc0>
  102241. 802935e: d839 bhi.n 80293d4 <_strtod_l+0x9c>
  102242. 8029360: 290d cmp r1, #13
  102243. 8029362: d833 bhi.n 80293cc <_strtod_l+0x94>
  102244. 8029364: 2908 cmp r1, #8
  102245. 8029366: d833 bhi.n 80293d0 <_strtod_l+0x98>
  102246. 8029368: 2900 cmp r1, #0
  102247. 802936a: d03c beq.n 80293e6 <_strtod_l+0xae>
  102248. 802936c: 2200 movs r2, #0
  102249. 802936e: 9208 str r2, [sp, #32]
  102250. 8029370: 9d11 ldr r5, [sp, #68] @ 0x44
  102251. 8029372: 782a ldrb r2, [r5, #0]
  102252. 8029374: 2a30 cmp r2, #48 @ 0x30
  102253. 8029376: f040 80b5 bne.w 80294e4 <_strtod_l+0x1ac>
  102254. 802937a: 786a ldrb r2, [r5, #1]
  102255. 802937c: f002 02df and.w r2, r2, #223 @ 0xdf
  102256. 8029380: 2a58 cmp r2, #88 @ 0x58
  102257. 8029382: d170 bne.n 8029466 <_strtod_l+0x12e>
  102258. 8029384: 9302 str r3, [sp, #8]
  102259. 8029386: 9b08 ldr r3, [sp, #32]
  102260. 8029388: 9301 str r3, [sp, #4]
  102261. 802938a: ab12 add r3, sp, #72 @ 0x48
  102262. 802938c: 9300 str r3, [sp, #0]
  102263. 802938e: 4a8b ldr r2, [pc, #556] @ (80295bc <_strtod_l+0x284>)
  102264. 8029390: 9805 ldr r0, [sp, #20]
  102265. 8029392: ab13 add r3, sp, #76 @ 0x4c
  102266. 8029394: a911 add r1, sp, #68 @ 0x44
  102267. 8029396: f002 fbbb bl 802bb10 <__gethex>
  102268. 802939a: f010 060f ands.w r6, r0, #15
  102269. 802939e: 4604 mov r4, r0
  102270. 80293a0: d005 beq.n 80293ae <_strtod_l+0x76>
  102271. 80293a2: 2e06 cmp r6, #6
  102272. 80293a4: d12a bne.n 80293fc <_strtod_l+0xc4>
  102273. 80293a6: 3501 adds r5, #1
  102274. 80293a8: 2300 movs r3, #0
  102275. 80293aa: 9511 str r5, [sp, #68] @ 0x44
  102276. 80293ac: 9308 str r3, [sp, #32]
  102277. 80293ae: 9b0e ldr r3, [sp, #56] @ 0x38
  102278. 80293b0: 2b00 cmp r3, #0
  102279. 80293b2: f040 852f bne.w 8029e14 <_strtod_l+0xadc>
  102280. 80293b6: 9b08 ldr r3, [sp, #32]
  102281. 80293b8: ec4b ab10 vmov d0, sl, fp
  102282. 80293bc: b1cb cbz r3, 80293f2 <_strtod_l+0xba>
  102283. 80293be: eeb1 0b40 vneg.f64 d0, d0
  102284. 80293c2: b017 add sp, #92 @ 0x5c
  102285. 80293c4: ecbd 8b0a vpop {d8-d12}
  102286. 80293c8: e8bd 8ff0 ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc}
  102287. 80293cc: 2920 cmp r1, #32
  102288. 80293ce: d1cd bne.n 802936c <_strtod_l+0x34>
  102289. 80293d0: 3201 adds r2, #1
  102290. 80293d2: e7c0 b.n 8029356 <_strtod_l+0x1e>
  102291. 80293d4: 292d cmp r1, #45 @ 0x2d
  102292. 80293d6: d1c9 bne.n 802936c <_strtod_l+0x34>
  102293. 80293d8: 2101 movs r1, #1
  102294. 80293da: 9108 str r1, [sp, #32]
  102295. 80293dc: 1c51 adds r1, r2, #1
  102296. 80293de: 9111 str r1, [sp, #68] @ 0x44
  102297. 80293e0: 7852 ldrb r2, [r2, #1]
  102298. 80293e2: 2a00 cmp r2, #0
  102299. 80293e4: d1c4 bne.n 8029370 <_strtod_l+0x38>
  102300. 80293e6: 9b0e ldr r3, [sp, #56] @ 0x38
  102301. 80293e8: f8cd 8044 str.w r8, [sp, #68] @ 0x44
  102302. 80293ec: 2b00 cmp r3, #0
  102303. 80293ee: f040 850f bne.w 8029e10 <_strtod_l+0xad8>
  102304. 80293f2: ec4b ab10 vmov d0, sl, fp
  102305. 80293f6: e7e4 b.n 80293c2 <_strtod_l+0x8a>
  102306. 80293f8: 2100 movs r1, #0
  102307. 80293fa: e7ee b.n 80293da <_strtod_l+0xa2>
  102308. 80293fc: 9a12 ldr r2, [sp, #72] @ 0x48
  102309. 80293fe: b13a cbz r2, 8029410 <_strtod_l+0xd8>
  102310. 8029400: 2135 movs r1, #53 @ 0x35
  102311. 8029402: a814 add r0, sp, #80 @ 0x50
  102312. 8029404: f003 fad3 bl 802c9ae <__copybits>
  102313. 8029408: 9912 ldr r1, [sp, #72] @ 0x48
  102314. 802940a: 9805 ldr r0, [sp, #20]
  102315. 802940c: f002 fea4 bl 802c158 <_Bfree>
  102316. 8029410: 1e73 subs r3, r6, #1
  102317. 8029412: 9a13 ldr r2, [sp, #76] @ 0x4c
  102318. 8029414: 2b04 cmp r3, #4
  102319. 8029416: d806 bhi.n 8029426 <_strtod_l+0xee>
  102320. 8029418: e8df f003 tbb [pc, r3]
  102321. 802941c: 201d0314 .word 0x201d0314
  102322. 8029420: 14 .byte 0x14
  102323. 8029421: 00 .byte 0x00
  102324. 8029422: e9dd ab14 ldrd sl, fp, [sp, #80] @ 0x50
  102325. 8029426: 05e3 lsls r3, r4, #23
  102326. 8029428: bf48 it mi
  102327. 802942a: f04b 4b00 orrmi.w fp, fp, #2147483648 @ 0x80000000
  102328. 802942e: f02b 4300 bic.w r3, fp, #2147483648 @ 0x80000000
  102329. 8029432: 0d1b lsrs r3, r3, #20
  102330. 8029434: 051b lsls r3, r3, #20
  102331. 8029436: 2b00 cmp r3, #0
  102332. 8029438: d1b9 bne.n 80293ae <_strtod_l+0x76>
  102333. 802943a: f001 fc73 bl 802ad24 <__errno>
  102334. 802943e: 2322 movs r3, #34 @ 0x22
  102335. 8029440: 6003 str r3, [r0, #0]
  102336. 8029442: e7b4 b.n 80293ae <_strtod_l+0x76>
  102337. 8029444: e9dd a314 ldrd sl, r3, [sp, #80] @ 0x50
  102338. 8029448: f202 4233 addw r2, r2, #1075 @ 0x433
  102339. 802944c: f423 1380 bic.w r3, r3, #1048576 @ 0x100000
  102340. 8029450: ea43 5b02 orr.w fp, r3, r2, lsl #20
  102341. 8029454: e7e7 b.n 8029426 <_strtod_l+0xee>
  102342. 8029456: f8df b16c ldr.w fp, [pc, #364] @ 80295c4 <_strtod_l+0x28c>
  102343. 802945a: e7e4 b.n 8029426 <_strtod_l+0xee>
  102344. 802945c: f06f 4b00 mvn.w fp, #2147483648 @ 0x80000000
  102345. 8029460: f04f 3aff mov.w sl, #4294967295 @ 0xffffffff
  102346. 8029464: e7df b.n 8029426 <_strtod_l+0xee>
  102347. 8029466: 9b11 ldr r3, [sp, #68] @ 0x44
  102348. 8029468: 1c5a adds r2, r3, #1
  102349. 802946a: 9211 str r2, [sp, #68] @ 0x44
  102350. 802946c: 785b ldrb r3, [r3, #1]
  102351. 802946e: 2b30 cmp r3, #48 @ 0x30
  102352. 8029470: d0f9 beq.n 8029466 <_strtod_l+0x12e>
  102353. 8029472: 2b00 cmp r3, #0
  102354. 8029474: d09b beq.n 80293ae <_strtod_l+0x76>
  102355. 8029476: 2301 movs r3, #1
  102356. 8029478: 2600 movs r6, #0
  102357. 802947a: 9307 str r3, [sp, #28]
  102358. 802947c: 9b11 ldr r3, [sp, #68] @ 0x44
  102359. 802947e: 930a str r3, [sp, #40] @ 0x28
  102360. 8029480: 46b1 mov r9, r6
  102361. 8029482: 4635 mov r5, r6
  102362. 8029484: 220a movs r2, #10
  102363. 8029486: 9811 ldr r0, [sp, #68] @ 0x44
  102364. 8029488: 7804 ldrb r4, [r0, #0]
  102365. 802948a: f1a4 0330 sub.w r3, r4, #48 @ 0x30
  102366. 802948e: b2d9 uxtb r1, r3
  102367. 8029490: 2909 cmp r1, #9
  102368. 8029492: d929 bls.n 80294e8 <_strtod_l+0x1b0>
  102369. 8029494: 494a ldr r1, [pc, #296] @ (80295c0 <_strtod_l+0x288>)
  102370. 8029496: 2201 movs r2, #1
  102371. 8029498: f001 fb82 bl 802aba0 <strncmp>
  102372. 802949c: b378 cbz r0, 80294fe <_strtod_l+0x1c6>
  102373. 802949e: 2000 movs r0, #0
  102374. 80294a0: 4622 mov r2, r4
  102375. 80294a2: 462b mov r3, r5
  102376. 80294a4: 4607 mov r7, r0
  102377. 80294a6: 9006 str r0, [sp, #24]
  102378. 80294a8: 2a65 cmp r2, #101 @ 0x65
  102379. 80294aa: d001 beq.n 80294b0 <_strtod_l+0x178>
  102380. 80294ac: 2a45 cmp r2, #69 @ 0x45
  102381. 80294ae: d117 bne.n 80294e0 <_strtod_l+0x1a8>
  102382. 80294b0: b91b cbnz r3, 80294ba <_strtod_l+0x182>
  102383. 80294b2: 9b07 ldr r3, [sp, #28]
  102384. 80294b4: 4303 orrs r3, r0
  102385. 80294b6: d096 beq.n 80293e6 <_strtod_l+0xae>
  102386. 80294b8: 2300 movs r3, #0
  102387. 80294ba: f8dd 8044 ldr.w r8, [sp, #68] @ 0x44
  102388. 80294be: f108 0201 add.w r2, r8, #1
  102389. 80294c2: 9211 str r2, [sp, #68] @ 0x44
  102390. 80294c4: f898 2001 ldrb.w r2, [r8, #1]
  102391. 80294c8: 2a2b cmp r2, #43 @ 0x2b
  102392. 80294ca: d06b beq.n 80295a4 <_strtod_l+0x26c>
  102393. 80294cc: 2a2d cmp r2, #45 @ 0x2d
  102394. 80294ce: d071 beq.n 80295b4 <_strtod_l+0x27c>
  102395. 80294d0: f04f 0e00 mov.w lr, #0
  102396. 80294d4: f1a2 0430 sub.w r4, r2, #48 @ 0x30
  102397. 80294d8: 2c09 cmp r4, #9
  102398. 80294da: d979 bls.n 80295d0 <_strtod_l+0x298>
  102399. 80294dc: f8cd 8044 str.w r8, [sp, #68] @ 0x44
  102400. 80294e0: 2400 movs r4, #0
  102401. 80294e2: e094 b.n 802960e <_strtod_l+0x2d6>
  102402. 80294e4: 2300 movs r3, #0
  102403. 80294e6: e7c7 b.n 8029478 <_strtod_l+0x140>
  102404. 80294e8: 2d08 cmp r5, #8
  102405. 80294ea: f100 0001 add.w r0, r0, #1
  102406. 80294ee: bfd4 ite le
  102407. 80294f0: fb02 3909 mlale r9, r2, r9, r3
  102408. 80294f4: fb02 3606 mlagt r6, r2, r6, r3
  102409. 80294f8: 3501 adds r5, #1
  102410. 80294fa: 9011 str r0, [sp, #68] @ 0x44
  102411. 80294fc: e7c3 b.n 8029486 <_strtod_l+0x14e>
  102412. 80294fe: 9b11 ldr r3, [sp, #68] @ 0x44
  102413. 8029500: 1c5a adds r2, r3, #1
  102414. 8029502: 9211 str r2, [sp, #68] @ 0x44
  102415. 8029504: 785a ldrb r2, [r3, #1]
  102416. 8029506: b375 cbz r5, 8029566 <_strtod_l+0x22e>
  102417. 8029508: 4607 mov r7, r0
  102418. 802950a: 462b mov r3, r5
  102419. 802950c: f1a2 0130 sub.w r1, r2, #48 @ 0x30
  102420. 8029510: 2909 cmp r1, #9
  102421. 8029512: d913 bls.n 802953c <_strtod_l+0x204>
  102422. 8029514: 2101 movs r1, #1
  102423. 8029516: 9106 str r1, [sp, #24]
  102424. 8029518: e7c6 b.n 80294a8 <_strtod_l+0x170>
  102425. 802951a: 9b11 ldr r3, [sp, #68] @ 0x44
  102426. 802951c: 1c5a adds r2, r3, #1
  102427. 802951e: 9211 str r2, [sp, #68] @ 0x44
  102428. 8029520: 785a ldrb r2, [r3, #1]
  102429. 8029522: 3001 adds r0, #1
  102430. 8029524: 2a30 cmp r2, #48 @ 0x30
  102431. 8029526: d0f8 beq.n 802951a <_strtod_l+0x1e2>
  102432. 8029528: f1a2 0331 sub.w r3, r2, #49 @ 0x31
  102433. 802952c: 2b08 cmp r3, #8
  102434. 802952e: f200 8476 bhi.w 8029e1e <_strtod_l+0xae6>
  102435. 8029532: 9b11 ldr r3, [sp, #68] @ 0x44
  102436. 8029534: 930a str r3, [sp, #40] @ 0x28
  102437. 8029536: 4607 mov r7, r0
  102438. 8029538: 2000 movs r0, #0
  102439. 802953a: 4603 mov r3, r0
  102440. 802953c: 3a30 subs r2, #48 @ 0x30
  102441. 802953e: f100 0101 add.w r1, r0, #1
  102442. 8029542: d023 beq.n 802958c <_strtod_l+0x254>
  102443. 8029544: 440f add r7, r1
  102444. 8029546: eb00 0c03 add.w ip, r0, r3
  102445. 802954a: 4619 mov r1, r3
  102446. 802954c: 240a movs r4, #10
  102447. 802954e: 4561 cmp r1, ip
  102448. 8029550: d10b bne.n 802956a <_strtod_l+0x232>
  102449. 8029552: 1c5c adds r4, r3, #1
  102450. 8029554: 4403 add r3, r0
  102451. 8029556: 2b08 cmp r3, #8
  102452. 8029558: 4404 add r4, r0
  102453. 802955a: dc11 bgt.n 8029580 <_strtod_l+0x248>
  102454. 802955c: 230a movs r3, #10
  102455. 802955e: fb03 2909 mla r9, r3, r9, r2
  102456. 8029562: 2100 movs r1, #0
  102457. 8029564: e013 b.n 802958e <_strtod_l+0x256>
  102458. 8029566: 4628 mov r0, r5
  102459. 8029568: e7dc b.n 8029524 <_strtod_l+0x1ec>
  102460. 802956a: 2908 cmp r1, #8
  102461. 802956c: f101 0101 add.w r1, r1, #1
  102462. 8029570: dc02 bgt.n 8029578 <_strtod_l+0x240>
  102463. 8029572: fb04 f909 mul.w r9, r4, r9
  102464. 8029576: e7ea b.n 802954e <_strtod_l+0x216>
  102465. 8029578: 2910 cmp r1, #16
  102466. 802957a: bfd8 it le
  102467. 802957c: 4366 mulle r6, r4
  102468. 802957e: e7e6 b.n 802954e <_strtod_l+0x216>
  102469. 8029580: 2b0f cmp r3, #15
  102470. 8029582: dcee bgt.n 8029562 <_strtod_l+0x22a>
  102471. 8029584: 230a movs r3, #10
  102472. 8029586: fb03 2606 mla r6, r3, r6, r2
  102473. 802958a: e7ea b.n 8029562 <_strtod_l+0x22a>
  102474. 802958c: 461c mov r4, r3
  102475. 802958e: 9b11 ldr r3, [sp, #68] @ 0x44
  102476. 8029590: 1c5a adds r2, r3, #1
  102477. 8029592: 9211 str r2, [sp, #68] @ 0x44
  102478. 8029594: 785a ldrb r2, [r3, #1]
  102479. 8029596: 4608 mov r0, r1
  102480. 8029598: 4623 mov r3, r4
  102481. 802959a: e7b7 b.n 802950c <_strtod_l+0x1d4>
  102482. 802959c: 2301 movs r3, #1
  102483. 802959e: 2700 movs r7, #0
  102484. 80295a0: 9306 str r3, [sp, #24]
  102485. 80295a2: e786 b.n 80294b2 <_strtod_l+0x17a>
  102486. 80295a4: f04f 0e00 mov.w lr, #0
  102487. 80295a8: f108 0202 add.w r2, r8, #2
  102488. 80295ac: 9211 str r2, [sp, #68] @ 0x44
  102489. 80295ae: f898 2002 ldrb.w r2, [r8, #2]
  102490. 80295b2: e78f b.n 80294d4 <_strtod_l+0x19c>
  102491. 80295b4: f04f 0e01 mov.w lr, #1
  102492. 80295b8: e7f6 b.n 80295a8 <_strtod_l+0x270>
  102493. 80295ba: bf00 nop
  102494. 80295bc: 08031d14 .word 0x08031d14
  102495. 80295c0: 08031cfd .word 0x08031cfd
  102496. 80295c4: 7ff00000 .word 0x7ff00000
  102497. 80295c8: 9a11 ldr r2, [sp, #68] @ 0x44
  102498. 80295ca: 1c54 adds r4, r2, #1
  102499. 80295cc: 9411 str r4, [sp, #68] @ 0x44
  102500. 80295ce: 7852 ldrb r2, [r2, #1]
  102501. 80295d0: 2a30 cmp r2, #48 @ 0x30
  102502. 80295d2: d0f9 beq.n 80295c8 <_strtod_l+0x290>
  102503. 80295d4: f1a2 0431 sub.w r4, r2, #49 @ 0x31
  102504. 80295d8: 2c08 cmp r4, #8
  102505. 80295da: d881 bhi.n 80294e0 <_strtod_l+0x1a8>
  102506. 80295dc: f1a2 0c30 sub.w ip, r2, #48 @ 0x30
  102507. 80295e0: 9a11 ldr r2, [sp, #68] @ 0x44
  102508. 80295e2: 9209 str r2, [sp, #36] @ 0x24
  102509. 80295e4: 9a11 ldr r2, [sp, #68] @ 0x44
  102510. 80295e6: 1c51 adds r1, r2, #1
  102511. 80295e8: 9111 str r1, [sp, #68] @ 0x44
  102512. 80295ea: 7852 ldrb r2, [r2, #1]
  102513. 80295ec: f1a2 0430 sub.w r4, r2, #48 @ 0x30
  102514. 80295f0: 2c09 cmp r4, #9
  102515. 80295f2: d938 bls.n 8029666 <_strtod_l+0x32e>
  102516. 80295f4: 9c09 ldr r4, [sp, #36] @ 0x24
  102517. 80295f6: 1b0c subs r4, r1, r4
  102518. 80295f8: 2c08 cmp r4, #8
  102519. 80295fa: f644 641f movw r4, #19999 @ 0x4e1f
  102520. 80295fe: dc02 bgt.n 8029606 <_strtod_l+0x2ce>
  102521. 8029600: 4564 cmp r4, ip
  102522. 8029602: bfa8 it ge
  102523. 8029604: 4664 movge r4, ip
  102524. 8029606: f1be 0f00 cmp.w lr, #0
  102525. 802960a: d000 beq.n 802960e <_strtod_l+0x2d6>
  102526. 802960c: 4264 negs r4, r4
  102527. 802960e: 2b00 cmp r3, #0
  102528. 8029610: d14e bne.n 80296b0 <_strtod_l+0x378>
  102529. 8029612: 9b07 ldr r3, [sp, #28]
  102530. 8029614: 4318 orrs r0, r3
  102531. 8029616: f47f aeca bne.w 80293ae <_strtod_l+0x76>
  102532. 802961a: 9b06 ldr r3, [sp, #24]
  102533. 802961c: 2b00 cmp r3, #0
  102534. 802961e: f47f aee2 bne.w 80293e6 <_strtod_l+0xae>
  102535. 8029622: 2a69 cmp r2, #105 @ 0x69
  102536. 8029624: d027 beq.n 8029676 <_strtod_l+0x33e>
  102537. 8029626: dc24 bgt.n 8029672 <_strtod_l+0x33a>
  102538. 8029628: 2a49 cmp r2, #73 @ 0x49
  102539. 802962a: d024 beq.n 8029676 <_strtod_l+0x33e>
  102540. 802962c: 2a4e cmp r2, #78 @ 0x4e
  102541. 802962e: f47f aeda bne.w 80293e6 <_strtod_l+0xae>
  102542. 8029632: 4997 ldr r1, [pc, #604] @ (8029890 <_strtod_l+0x558>)
  102543. 8029634: a811 add r0, sp, #68 @ 0x44
  102544. 8029636: f002 fc8d bl 802bf54 <__match>
  102545. 802963a: 2800 cmp r0, #0
  102546. 802963c: f43f aed3 beq.w 80293e6 <_strtod_l+0xae>
  102547. 8029640: 9b11 ldr r3, [sp, #68] @ 0x44
  102548. 8029642: 781b ldrb r3, [r3, #0]
  102549. 8029644: 2b28 cmp r3, #40 @ 0x28
  102550. 8029646: d12d bne.n 80296a4 <_strtod_l+0x36c>
  102551. 8029648: 4992 ldr r1, [pc, #584] @ (8029894 <_strtod_l+0x55c>)
  102552. 802964a: aa14 add r2, sp, #80 @ 0x50
  102553. 802964c: a811 add r0, sp, #68 @ 0x44
  102554. 802964e: f002 fc95 bl 802bf7c <__hexnan>
  102555. 8029652: 2805 cmp r0, #5
  102556. 8029654: d126 bne.n 80296a4 <_strtod_l+0x36c>
  102557. 8029656: 9b15 ldr r3, [sp, #84] @ 0x54
  102558. 8029658: f8dd a050 ldr.w sl, [sp, #80] @ 0x50
  102559. 802965c: f043 4bff orr.w fp, r3, #2139095040 @ 0x7f800000
  102560. 8029660: f44b 0be0 orr.w fp, fp, #7340032 @ 0x700000
  102561. 8029664: e6a3 b.n 80293ae <_strtod_l+0x76>
  102562. 8029666: 240a movs r4, #10
  102563. 8029668: fb04 2c0c mla ip, r4, ip, r2
  102564. 802966c: f1ac 0c30 sub.w ip, ip, #48 @ 0x30
  102565. 8029670: e7b8 b.n 80295e4 <_strtod_l+0x2ac>
  102566. 8029672: 2a6e cmp r2, #110 @ 0x6e
  102567. 8029674: e7db b.n 802962e <_strtod_l+0x2f6>
  102568. 8029676: 4988 ldr r1, [pc, #544] @ (8029898 <_strtod_l+0x560>)
  102569. 8029678: a811 add r0, sp, #68 @ 0x44
  102570. 802967a: f002 fc6b bl 802bf54 <__match>
  102571. 802967e: 2800 cmp r0, #0
  102572. 8029680: f43f aeb1 beq.w 80293e6 <_strtod_l+0xae>
  102573. 8029684: 9b11 ldr r3, [sp, #68] @ 0x44
  102574. 8029686: 4985 ldr r1, [pc, #532] @ (802989c <_strtod_l+0x564>)
  102575. 8029688: 3b01 subs r3, #1
  102576. 802968a: a811 add r0, sp, #68 @ 0x44
  102577. 802968c: 9311 str r3, [sp, #68] @ 0x44
  102578. 802968e: f002 fc61 bl 802bf54 <__match>
  102579. 8029692: b910 cbnz r0, 802969a <_strtod_l+0x362>
  102580. 8029694: 9b11 ldr r3, [sp, #68] @ 0x44
  102581. 8029696: 3301 adds r3, #1
  102582. 8029698: 9311 str r3, [sp, #68] @ 0x44
  102583. 802969a: f8df b214 ldr.w fp, [pc, #532] @ 80298b0 <_strtod_l+0x578>
  102584. 802969e: f04f 0a00 mov.w sl, #0
  102585. 80296a2: e684 b.n 80293ae <_strtod_l+0x76>
  102586. 80296a4: 487e ldr r0, [pc, #504] @ (80298a0 <_strtod_l+0x568>)
  102587. 80296a6: f001 fb7b bl 802ada0 <nan>
  102588. 80296aa: ec5b ab10 vmov sl, fp, d0
  102589. 80296ae: e67e b.n 80293ae <_strtod_l+0x76>
  102590. 80296b0: ee07 9a90 vmov s15, r9
  102591. 80296b4: 1be2 subs r2, r4, r7
  102592. 80296b6: eeb8 7b67 vcvt.f64.u32 d7, s15
  102593. 80296ba: 2d00 cmp r5, #0
  102594. 80296bc: bf08 it eq
  102595. 80296be: 461d moveq r5, r3
  102596. 80296c0: 2b10 cmp r3, #16
  102597. 80296c2: 9209 str r2, [sp, #36] @ 0x24
  102598. 80296c4: 461a mov r2, r3
  102599. 80296c6: bfa8 it ge
  102600. 80296c8: 2210 movge r2, #16
  102601. 80296ca: 2b09 cmp r3, #9
  102602. 80296cc: ec5b ab17 vmov sl, fp, d7
  102603. 80296d0: dc15 bgt.n 80296fe <_strtod_l+0x3c6>
  102604. 80296d2: 1be1 subs r1, r4, r7
  102605. 80296d4: 2900 cmp r1, #0
  102606. 80296d6: f43f ae6a beq.w 80293ae <_strtod_l+0x76>
  102607. 80296da: eba4 0107 sub.w r1, r4, r7
  102608. 80296de: dd72 ble.n 80297c6 <_strtod_l+0x48e>
  102609. 80296e0: 2916 cmp r1, #22
  102610. 80296e2: dc59 bgt.n 8029798 <_strtod_l+0x460>
  102611. 80296e4: 4b6f ldr r3, [pc, #444] @ (80298a4 <_strtod_l+0x56c>)
  102612. 80296e6: 9a09 ldr r2, [sp, #36] @ 0x24
  102613. 80296e8: eb03 03c2 add.w r3, r3, r2, lsl #3
  102614. 80296ec: ed93 7b00 vldr d7, [r3]
  102615. 80296f0: ec4b ab16 vmov d6, sl, fp
  102616. 80296f4: ee27 7b06 vmul.f64 d7, d7, d6
  102617. 80296f8: ec5b ab17 vmov sl, fp, d7
  102618. 80296fc: e657 b.n 80293ae <_strtod_l+0x76>
  102619. 80296fe: 4969 ldr r1, [pc, #420] @ (80298a4 <_strtod_l+0x56c>)
  102620. 8029700: eb01 01c2 add.w r1, r1, r2, lsl #3
  102621. 8029704: ed11 5b12 vldr d5, [r1, #-72] @ 0xffffffb8
  102622. 8029708: ee06 6a90 vmov s13, r6
  102623. 802970c: 2b0f cmp r3, #15
  102624. 802970e: eeb8 6b66 vcvt.f64.u32 d6, s13
  102625. 8029712: eea7 6b05 vfma.f64 d6, d7, d5
  102626. 8029716: ec5b ab16 vmov sl, fp, d6
  102627. 802971a: ddda ble.n 80296d2 <_strtod_l+0x39a>
  102628. 802971c: 1a9a subs r2, r3, r2
  102629. 802971e: 1be1 subs r1, r4, r7
  102630. 8029720: 440a add r2, r1
  102631. 8029722: 2a00 cmp r2, #0
  102632. 8029724: f340 8094 ble.w 8029850 <_strtod_l+0x518>
  102633. 8029728: f012 000f ands.w r0, r2, #15
  102634. 802972c: d00a beq.n 8029744 <_strtod_l+0x40c>
  102635. 802972e: 495d ldr r1, [pc, #372] @ (80298a4 <_strtod_l+0x56c>)
  102636. 8029730: eb01 01c0 add.w r1, r1, r0, lsl #3
  102637. 8029734: ed91 7b00 vldr d7, [r1]
  102638. 8029738: ec4b ab16 vmov d6, sl, fp
  102639. 802973c: ee27 7b06 vmul.f64 d7, d7, d6
  102640. 8029740: ec5b ab17 vmov sl, fp, d7
  102641. 8029744: f032 020f bics.w r2, r2, #15
  102642. 8029748: d073 beq.n 8029832 <_strtod_l+0x4fa>
  102643. 802974a: f5b2 7f9a cmp.w r2, #308 @ 0x134
  102644. 802974e: dd47 ble.n 80297e0 <_strtod_l+0x4a8>
  102645. 8029750: 2400 movs r4, #0
  102646. 8029752: 4625 mov r5, r4
  102647. 8029754: 9407 str r4, [sp, #28]
  102648. 8029756: 4626 mov r6, r4
  102649. 8029758: 9a05 ldr r2, [sp, #20]
  102650. 802975a: f8df b154 ldr.w fp, [pc, #340] @ 80298b0 <_strtod_l+0x578>
  102651. 802975e: 2322 movs r3, #34 @ 0x22
  102652. 8029760: 6013 str r3, [r2, #0]
  102653. 8029762: f04f 0a00 mov.w sl, #0
  102654. 8029766: 9b07 ldr r3, [sp, #28]
  102655. 8029768: 2b00 cmp r3, #0
  102656. 802976a: f43f ae20 beq.w 80293ae <_strtod_l+0x76>
  102657. 802976e: 9912 ldr r1, [sp, #72] @ 0x48
  102658. 8029770: 9805 ldr r0, [sp, #20]
  102659. 8029772: f002 fcf1 bl 802c158 <_Bfree>
  102660. 8029776: 9805 ldr r0, [sp, #20]
  102661. 8029778: 4631 mov r1, r6
  102662. 802977a: f002 fced bl 802c158 <_Bfree>
  102663. 802977e: 9805 ldr r0, [sp, #20]
  102664. 8029780: 4629 mov r1, r5
  102665. 8029782: f002 fce9 bl 802c158 <_Bfree>
  102666. 8029786: 9907 ldr r1, [sp, #28]
  102667. 8029788: 9805 ldr r0, [sp, #20]
  102668. 802978a: f002 fce5 bl 802c158 <_Bfree>
  102669. 802978e: 9805 ldr r0, [sp, #20]
  102670. 8029790: 4621 mov r1, r4
  102671. 8029792: f002 fce1 bl 802c158 <_Bfree>
  102672. 8029796: e60a b.n 80293ae <_strtod_l+0x76>
  102673. 8029798: f1c3 0125 rsb r1, r3, #37 @ 0x25
  102674. 802979c: 1be0 subs r0, r4, r7
  102675. 802979e: 4281 cmp r1, r0
  102676. 80297a0: dbbc blt.n 802971c <_strtod_l+0x3e4>
  102677. 80297a2: 4a40 ldr r2, [pc, #256] @ (80298a4 <_strtod_l+0x56c>)
  102678. 80297a4: f1c3 030f rsb r3, r3, #15
  102679. 80297a8: eb02 01c3 add.w r1, r2, r3, lsl #3
  102680. 80297ac: ed91 7b00 vldr d7, [r1]
  102681. 80297b0: 9909 ldr r1, [sp, #36] @ 0x24
  102682. 80297b2: ec4b ab16 vmov d6, sl, fp
  102683. 80297b6: 1acb subs r3, r1, r3
  102684. 80297b8: eb02 02c3 add.w r2, r2, r3, lsl #3
  102685. 80297bc: ee27 7b06 vmul.f64 d7, d7, d6
  102686. 80297c0: ed92 6b00 vldr d6, [r2]
  102687. 80297c4: e796 b.n 80296f4 <_strtod_l+0x3bc>
  102688. 80297c6: 3116 adds r1, #22
  102689. 80297c8: dba8 blt.n 802971c <_strtod_l+0x3e4>
  102690. 80297ca: 4b36 ldr r3, [pc, #216] @ (80298a4 <_strtod_l+0x56c>)
  102691. 80297cc: 1b3c subs r4, r7, r4
  102692. 80297ce: eb03 04c4 add.w r4, r3, r4, lsl #3
  102693. 80297d2: ed94 7b00 vldr d7, [r4]
  102694. 80297d6: ec4b ab16 vmov d6, sl, fp
  102695. 80297da: ee86 7b07 vdiv.f64 d7, d6, d7
  102696. 80297de: e78b b.n 80296f8 <_strtod_l+0x3c0>
  102697. 80297e0: 2000 movs r0, #0
  102698. 80297e2: ec4b ab17 vmov d7, sl, fp
  102699. 80297e6: 4e30 ldr r6, [pc, #192] @ (80298a8 <_strtod_l+0x570>)
  102700. 80297e8: 1112 asrs r2, r2, #4
  102701. 80297ea: 4601 mov r1, r0
  102702. 80297ec: 2a01 cmp r2, #1
  102703. 80297ee: dc23 bgt.n 8029838 <_strtod_l+0x500>
  102704. 80297f0: b108 cbz r0, 80297f6 <_strtod_l+0x4be>
  102705. 80297f2: ec5b ab17 vmov sl, fp, d7
  102706. 80297f6: 4a2c ldr r2, [pc, #176] @ (80298a8 <_strtod_l+0x570>)
  102707. 80297f8: 482c ldr r0, [pc, #176] @ (80298ac <_strtod_l+0x574>)
  102708. 80297fa: eb02 02c1 add.w r2, r2, r1, lsl #3
  102709. 80297fe: ed92 7b00 vldr d7, [r2]
  102710. 8029802: f1ab 7b54 sub.w fp, fp, #55574528 @ 0x3500000
  102711. 8029806: ec4b ab16 vmov d6, sl, fp
  102712. 802980a: 4a29 ldr r2, [pc, #164] @ (80298b0 <_strtod_l+0x578>)
  102713. 802980c: ee27 7b06 vmul.f64 d7, d7, d6
  102714. 8029810: ee17 1a90 vmov r1, s15
  102715. 8029814: 400a ands r2, r1
  102716. 8029816: 4282 cmp r2, r0
  102717. 8029818: ec5b ab17 vmov sl, fp, d7
  102718. 802981c: d898 bhi.n 8029750 <_strtod_l+0x418>
  102719. 802981e: f5a0 1080 sub.w r0, r0, #1048576 @ 0x100000
  102720. 8029822: 4282 cmp r2, r0
  102721. 8029824: bf86 itte hi
  102722. 8029826: f8df b08c ldrhi.w fp, [pc, #140] @ 80298b4 <_strtod_l+0x57c>
  102723. 802982a: f04f 3aff movhi.w sl, #4294967295 @ 0xffffffff
  102724. 802982e: f101 7b54 addls.w fp, r1, #55574528 @ 0x3500000
  102725. 8029832: 2200 movs r2, #0
  102726. 8029834: 9206 str r2, [sp, #24]
  102727. 8029836: e076 b.n 8029926 <_strtod_l+0x5ee>
  102728. 8029838: f012 0f01 tst.w r2, #1
  102729. 802983c: d004 beq.n 8029848 <_strtod_l+0x510>
  102730. 802983e: ed96 6b00 vldr d6, [r6]
  102731. 8029842: 2001 movs r0, #1
  102732. 8029844: ee27 7b06 vmul.f64 d7, d7, d6
  102733. 8029848: 3101 adds r1, #1
  102734. 802984a: 1052 asrs r2, r2, #1
  102735. 802984c: 3608 adds r6, #8
  102736. 802984e: e7cd b.n 80297ec <_strtod_l+0x4b4>
  102737. 8029850: d0ef beq.n 8029832 <_strtod_l+0x4fa>
  102738. 8029852: 4252 negs r2, r2
  102739. 8029854: f012 000f ands.w r0, r2, #15
  102740. 8029858: d00a beq.n 8029870 <_strtod_l+0x538>
  102741. 802985a: 4912 ldr r1, [pc, #72] @ (80298a4 <_strtod_l+0x56c>)
  102742. 802985c: eb01 01c0 add.w r1, r1, r0, lsl #3
  102743. 8029860: ed91 7b00 vldr d7, [r1]
  102744. 8029864: ec4b ab16 vmov d6, sl, fp
  102745. 8029868: ee86 7b07 vdiv.f64 d7, d6, d7
  102746. 802986c: ec5b ab17 vmov sl, fp, d7
  102747. 8029870: 1112 asrs r2, r2, #4
  102748. 8029872: d0de beq.n 8029832 <_strtod_l+0x4fa>
  102749. 8029874: 2a1f cmp r2, #31
  102750. 8029876: dd1f ble.n 80298b8 <_strtod_l+0x580>
  102751. 8029878: 2400 movs r4, #0
  102752. 802987a: 4625 mov r5, r4
  102753. 802987c: 9407 str r4, [sp, #28]
  102754. 802987e: 4626 mov r6, r4
  102755. 8029880: 9a05 ldr r2, [sp, #20]
  102756. 8029882: 2322 movs r3, #34 @ 0x22
  102757. 8029884: f04f 0a00 mov.w sl, #0
  102758. 8029888: f04f 0b00 mov.w fp, #0
  102759. 802988c: 6013 str r3, [r2, #0]
  102760. 802988e: e76a b.n 8029766 <_strtod_l+0x42e>
  102761. 8029890: 08031e5e .word 0x08031e5e
  102762. 8029894: 08031d00 .word 0x08031d00
  102763. 8029898: 08031e56 .word 0x08031e56
  102764. 802989c: 08031ecc .word 0x08031ecc
  102765. 80298a0: 08031ec8 .word 0x08031ec8
  102766. 80298a4: 08032030 .word 0x08032030
  102767. 80298a8: 08032008 .word 0x08032008
  102768. 80298ac: 7ca00000 .word 0x7ca00000
  102769. 80298b0: 7ff00000 .word 0x7ff00000
  102770. 80298b4: 7fefffff .word 0x7fefffff
  102771. 80298b8: f012 0110 ands.w r1, r2, #16
  102772. 80298bc: bf18 it ne
  102773. 80298be: 216a movne r1, #106 @ 0x6a
  102774. 80298c0: 9106 str r1, [sp, #24]
  102775. 80298c2: ec4b ab17 vmov d7, sl, fp
  102776. 80298c6: 49b0 ldr r1, [pc, #704] @ (8029b88 <_strtod_l+0x850>)
  102777. 80298c8: 2000 movs r0, #0
  102778. 80298ca: 07d6 lsls r6, r2, #31
  102779. 80298cc: d504 bpl.n 80298d8 <_strtod_l+0x5a0>
  102780. 80298ce: ed91 6b00 vldr d6, [r1]
  102781. 80298d2: 2001 movs r0, #1
  102782. 80298d4: ee27 7b06 vmul.f64 d7, d7, d6
  102783. 80298d8: 1052 asrs r2, r2, #1
  102784. 80298da: f101 0108 add.w r1, r1, #8
  102785. 80298de: d1f4 bne.n 80298ca <_strtod_l+0x592>
  102786. 80298e0: b108 cbz r0, 80298e6 <_strtod_l+0x5ae>
  102787. 80298e2: ec5b ab17 vmov sl, fp, d7
  102788. 80298e6: 9a06 ldr r2, [sp, #24]
  102789. 80298e8: b1b2 cbz r2, 8029918 <_strtod_l+0x5e0>
  102790. 80298ea: f3cb 510a ubfx r1, fp, #20, #11
  102791. 80298ee: f1c1 026b rsb r2, r1, #107 @ 0x6b
  102792. 80298f2: 2a00 cmp r2, #0
  102793. 80298f4: 4658 mov r0, fp
  102794. 80298f6: dd0f ble.n 8029918 <_strtod_l+0x5e0>
  102795. 80298f8: 2a1f cmp r2, #31
  102796. 80298fa: dd55 ble.n 80299a8 <_strtod_l+0x670>
  102797. 80298fc: 2a34 cmp r2, #52 @ 0x34
  102798. 80298fe: bfde ittt le
  102799. 8029900: f04f 32ff movle.w r2, #4294967295 @ 0xffffffff
  102800. 8029904: f1c1 014b rsble r1, r1, #75 @ 0x4b
  102801. 8029908: 408a lslle r2, r1
  102802. 802990a: f04f 0a00 mov.w sl, #0
  102803. 802990e: bfcc ite gt
  102804. 8029910: f04f 7b5c movgt.w fp, #57671680 @ 0x3700000
  102805. 8029914: ea02 0b00 andle.w fp, r2, r0
  102806. 8029918: ec4b ab17 vmov d7, sl, fp
  102807. 802991c: eeb5 7b40 vcmp.f64 d7, #0.0
  102808. 8029920: eef1 fa10 vmrs APSR_nzcv, fpscr
  102809. 8029924: d0a8 beq.n 8029878 <_strtod_l+0x540>
  102810. 8029926: 990a ldr r1, [sp, #40] @ 0x28
  102811. 8029928: 9805 ldr r0, [sp, #20]
  102812. 802992a: f8cd 9000 str.w r9, [sp]
  102813. 802992e: 462a mov r2, r5
  102814. 8029930: f002 fc7a bl 802c228 <__s2b>
  102815. 8029934: 9007 str r0, [sp, #28]
  102816. 8029936: 2800 cmp r0, #0
  102817. 8029938: f43f af0a beq.w 8029750 <_strtod_l+0x418>
  102818. 802993c: 9b09 ldr r3, [sp, #36] @ 0x24
  102819. 802993e: 1b3f subs r7, r7, r4
  102820. 8029940: 2b00 cmp r3, #0
  102821. 8029942: bfb4 ite lt
  102822. 8029944: 463b movlt r3, r7
  102823. 8029946: 2300 movge r3, #0
  102824. 8029948: 930a str r3, [sp, #40] @ 0x28
  102825. 802994a: 9b09 ldr r3, [sp, #36] @ 0x24
  102826. 802994c: ed9f bb8a vldr d11, [pc, #552] @ 8029b78 <_strtod_l+0x840>
  102827. 8029950: ea23 73e3 bic.w r3, r3, r3, asr #31
  102828. 8029954: 2400 movs r4, #0
  102829. 8029956: 930d str r3, [sp, #52] @ 0x34
  102830. 8029958: 4625 mov r5, r4
  102831. 802995a: 9b07 ldr r3, [sp, #28]
  102832. 802995c: 9805 ldr r0, [sp, #20]
  102833. 802995e: 6859 ldr r1, [r3, #4]
  102834. 8029960: f002 fbba bl 802c0d8 <_Balloc>
  102835. 8029964: 4606 mov r6, r0
  102836. 8029966: 2800 cmp r0, #0
  102837. 8029968: f43f aef6 beq.w 8029758 <_strtod_l+0x420>
  102838. 802996c: 9b07 ldr r3, [sp, #28]
  102839. 802996e: 691a ldr r2, [r3, #16]
  102840. 8029970: ec4b ab19 vmov d9, sl, fp
  102841. 8029974: 3202 adds r2, #2
  102842. 8029976: f103 010c add.w r1, r3, #12
  102843. 802997a: 0092 lsls r2, r2, #2
  102844. 802997c: 300c adds r0, #12
  102845. 802997e: f001 f9fe bl 802ad7e <memcpy>
  102846. 8029982: eeb0 0b49 vmov.f64 d0, d9
  102847. 8029986: 9805 ldr r0, [sp, #20]
  102848. 8029988: aa14 add r2, sp, #80 @ 0x50
  102849. 802998a: a913 add r1, sp, #76 @ 0x4c
  102850. 802998c: f002 ff88 bl 802c8a0 <__d2b>
  102851. 8029990: 9012 str r0, [sp, #72] @ 0x48
  102852. 8029992: 2800 cmp r0, #0
  102853. 8029994: f43f aee0 beq.w 8029758 <_strtod_l+0x420>
  102854. 8029998: 9805 ldr r0, [sp, #20]
  102855. 802999a: 2101 movs r1, #1
  102856. 802999c: f002 fcda bl 802c354 <__i2b>
  102857. 80299a0: 4605 mov r5, r0
  102858. 80299a2: b940 cbnz r0, 80299b6 <_strtod_l+0x67e>
  102859. 80299a4: 2500 movs r5, #0
  102860. 80299a6: e6d7 b.n 8029758 <_strtod_l+0x420>
  102861. 80299a8: f04f 31ff mov.w r1, #4294967295 @ 0xffffffff
  102862. 80299ac: fa01 f202 lsl.w r2, r1, r2
  102863. 80299b0: ea02 0a0a and.w sl, r2, sl
  102864. 80299b4: e7b0 b.n 8029918 <_strtod_l+0x5e0>
  102865. 80299b6: 9f13 ldr r7, [sp, #76] @ 0x4c
  102866. 80299b8: 9a14 ldr r2, [sp, #80] @ 0x50
  102867. 80299ba: 2f00 cmp r7, #0
  102868. 80299bc: bfab itete ge
  102869. 80299be: 9b0a ldrge r3, [sp, #40] @ 0x28
  102870. 80299c0: 9b0d ldrlt r3, [sp, #52] @ 0x34
  102871. 80299c2: f8dd 8034 ldrge.w r8, [sp, #52] @ 0x34
  102872. 80299c6: f8dd 9028 ldrlt.w r9, [sp, #40] @ 0x28
  102873. 80299ca: bfac ite ge
  102874. 80299cc: eb07 0903 addge.w r9, r7, r3
  102875. 80299d0: eba3 0807 sublt.w r8, r3, r7
  102876. 80299d4: 9b06 ldr r3, [sp, #24]
  102877. 80299d6: 1aff subs r7, r7, r3
  102878. 80299d8: 4417 add r7, r2
  102879. 80299da: f1c2 0336 rsb r3, r2, #54 @ 0x36
  102880. 80299de: 4a6b ldr r2, [pc, #428] @ (8029b8c <_strtod_l+0x854>)
  102881. 80299e0: 3f01 subs r7, #1
  102882. 80299e2: 4297 cmp r7, r2
  102883. 80299e4: da51 bge.n 8029a8a <_strtod_l+0x752>
  102884. 80299e6: 1bd1 subs r1, r2, r7
  102885. 80299e8: 291f cmp r1, #31
  102886. 80299ea: eba3 0301 sub.w r3, r3, r1
  102887. 80299ee: f04f 0201 mov.w r2, #1
  102888. 80299f2: dc3e bgt.n 8029a72 <_strtod_l+0x73a>
  102889. 80299f4: 408a lsls r2, r1
  102890. 80299f6: 920c str r2, [sp, #48] @ 0x30
  102891. 80299f8: 2200 movs r2, #0
  102892. 80299fa: 920b str r2, [sp, #44] @ 0x2c
  102893. 80299fc: eb09 0703 add.w r7, r9, r3
  102894. 8029a00: 4498 add r8, r3
  102895. 8029a02: 9b06 ldr r3, [sp, #24]
  102896. 8029a04: 45b9 cmp r9, r7
  102897. 8029a06: 4498 add r8, r3
  102898. 8029a08: 464b mov r3, r9
  102899. 8029a0a: bfa8 it ge
  102900. 8029a0c: 463b movge r3, r7
  102901. 8029a0e: 4543 cmp r3, r8
  102902. 8029a10: bfa8 it ge
  102903. 8029a12: 4643 movge r3, r8
  102904. 8029a14: 2b00 cmp r3, #0
  102905. 8029a16: bfc2 ittt gt
  102906. 8029a18: 1aff subgt r7, r7, r3
  102907. 8029a1a: eba8 0803 subgt.w r8, r8, r3
  102908. 8029a1e: eba9 0903 subgt.w r9, r9, r3
  102909. 8029a22: 9b0a ldr r3, [sp, #40] @ 0x28
  102910. 8029a24: 2b00 cmp r3, #0
  102911. 8029a26: dd16 ble.n 8029a56 <_strtod_l+0x71e>
  102912. 8029a28: 4629 mov r1, r5
  102913. 8029a2a: 9805 ldr r0, [sp, #20]
  102914. 8029a2c: 461a mov r2, r3
  102915. 8029a2e: f002 fd51 bl 802c4d4 <__pow5mult>
  102916. 8029a32: 4605 mov r5, r0
  102917. 8029a34: 2800 cmp r0, #0
  102918. 8029a36: d0b5 beq.n 80299a4 <_strtod_l+0x66c>
  102919. 8029a38: 4601 mov r1, r0
  102920. 8029a3a: 9a12 ldr r2, [sp, #72] @ 0x48
  102921. 8029a3c: 9805 ldr r0, [sp, #20]
  102922. 8029a3e: f002 fc9f bl 802c380 <__multiply>
  102923. 8029a42: 900f str r0, [sp, #60] @ 0x3c
  102924. 8029a44: 2800 cmp r0, #0
  102925. 8029a46: f43f ae87 beq.w 8029758 <_strtod_l+0x420>
  102926. 8029a4a: 9912 ldr r1, [sp, #72] @ 0x48
  102927. 8029a4c: 9805 ldr r0, [sp, #20]
  102928. 8029a4e: f002 fb83 bl 802c158 <_Bfree>
  102929. 8029a52: 9b0f ldr r3, [sp, #60] @ 0x3c
  102930. 8029a54: 9312 str r3, [sp, #72] @ 0x48
  102931. 8029a56: 2f00 cmp r7, #0
  102932. 8029a58: dc1b bgt.n 8029a92 <_strtod_l+0x75a>
  102933. 8029a5a: 9b09 ldr r3, [sp, #36] @ 0x24
  102934. 8029a5c: 2b00 cmp r3, #0
  102935. 8029a5e: dd21 ble.n 8029aa4 <_strtod_l+0x76c>
  102936. 8029a60: 4631 mov r1, r6
  102937. 8029a62: 9a0d ldr r2, [sp, #52] @ 0x34
  102938. 8029a64: 9805 ldr r0, [sp, #20]
  102939. 8029a66: f002 fd35 bl 802c4d4 <__pow5mult>
  102940. 8029a6a: 4606 mov r6, r0
  102941. 8029a6c: b9d0 cbnz r0, 8029aa4 <_strtod_l+0x76c>
  102942. 8029a6e: 2600 movs r6, #0
  102943. 8029a70: e672 b.n 8029758 <_strtod_l+0x420>
  102944. 8029a72: f1c7 477f rsb r7, r7, #4278190080 @ 0xff000000
  102945. 8029a76: f507 077f add.w r7, r7, #16711680 @ 0xff0000
  102946. 8029a7a: f507 477b add.w r7, r7, #64256 @ 0xfb00
  102947. 8029a7e: 37e2 adds r7, #226 @ 0xe2
  102948. 8029a80: fa02 f107 lsl.w r1, r2, r7
  102949. 8029a84: 910b str r1, [sp, #44] @ 0x2c
  102950. 8029a86: 920c str r2, [sp, #48] @ 0x30
  102951. 8029a88: e7b8 b.n 80299fc <_strtod_l+0x6c4>
  102952. 8029a8a: 2200 movs r2, #0
  102953. 8029a8c: 920b str r2, [sp, #44] @ 0x2c
  102954. 8029a8e: 2201 movs r2, #1
  102955. 8029a90: e7f9 b.n 8029a86 <_strtod_l+0x74e>
  102956. 8029a92: 9912 ldr r1, [sp, #72] @ 0x48
  102957. 8029a94: 9805 ldr r0, [sp, #20]
  102958. 8029a96: 463a mov r2, r7
  102959. 8029a98: f002 fd76 bl 802c588 <__lshift>
  102960. 8029a9c: 9012 str r0, [sp, #72] @ 0x48
  102961. 8029a9e: 2800 cmp r0, #0
  102962. 8029aa0: d1db bne.n 8029a5a <_strtod_l+0x722>
  102963. 8029aa2: e659 b.n 8029758 <_strtod_l+0x420>
  102964. 8029aa4: f1b8 0f00 cmp.w r8, #0
  102965. 8029aa8: dd07 ble.n 8029aba <_strtod_l+0x782>
  102966. 8029aaa: 4631 mov r1, r6
  102967. 8029aac: 9805 ldr r0, [sp, #20]
  102968. 8029aae: 4642 mov r2, r8
  102969. 8029ab0: f002 fd6a bl 802c588 <__lshift>
  102970. 8029ab4: 4606 mov r6, r0
  102971. 8029ab6: 2800 cmp r0, #0
  102972. 8029ab8: d0d9 beq.n 8029a6e <_strtod_l+0x736>
  102973. 8029aba: f1b9 0f00 cmp.w r9, #0
  102974. 8029abe: dd08 ble.n 8029ad2 <_strtod_l+0x79a>
  102975. 8029ac0: 4629 mov r1, r5
  102976. 8029ac2: 9805 ldr r0, [sp, #20]
  102977. 8029ac4: 464a mov r2, r9
  102978. 8029ac6: f002 fd5f bl 802c588 <__lshift>
  102979. 8029aca: 4605 mov r5, r0
  102980. 8029acc: 2800 cmp r0, #0
  102981. 8029ace: f43f ae43 beq.w 8029758 <_strtod_l+0x420>
  102982. 8029ad2: 9912 ldr r1, [sp, #72] @ 0x48
  102983. 8029ad4: 9805 ldr r0, [sp, #20]
  102984. 8029ad6: 4632 mov r2, r6
  102985. 8029ad8: f002 fdde bl 802c698 <__mdiff>
  102986. 8029adc: 4604 mov r4, r0
  102987. 8029ade: 2800 cmp r0, #0
  102988. 8029ae0: f43f ae3a beq.w 8029758 <_strtod_l+0x420>
  102989. 8029ae4: 2300 movs r3, #0
  102990. 8029ae6: f8d0 800c ldr.w r8, [r0, #12]
  102991. 8029aea: 60c3 str r3, [r0, #12]
  102992. 8029aec: 4629 mov r1, r5
  102993. 8029aee: f002 fdb7 bl 802c660 <__mcmp>
  102994. 8029af2: 2800 cmp r0, #0
  102995. 8029af4: da4e bge.n 8029b94 <_strtod_l+0x85c>
  102996. 8029af6: ea58 080a orrs.w r8, r8, sl
  102997. 8029afa: d174 bne.n 8029be6 <_strtod_l+0x8ae>
  102998. 8029afc: f3cb 0313 ubfx r3, fp, #0, #20
  102999. 8029b00: 2b00 cmp r3, #0
  103000. 8029b02: d170 bne.n 8029be6 <_strtod_l+0x8ae>
  103001. 8029b04: f02b 4300 bic.w r3, fp, #2147483648 @ 0x80000000
  103002. 8029b08: 0d1b lsrs r3, r3, #20
  103003. 8029b0a: 051b lsls r3, r3, #20
  103004. 8029b0c: f1b3 6fd6 cmp.w r3, #112197632 @ 0x6b00000
  103005. 8029b10: d969 bls.n 8029be6 <_strtod_l+0x8ae>
  103006. 8029b12: 6963 ldr r3, [r4, #20]
  103007. 8029b14: b913 cbnz r3, 8029b1c <_strtod_l+0x7e4>
  103008. 8029b16: 6923 ldr r3, [r4, #16]
  103009. 8029b18: 2b01 cmp r3, #1
  103010. 8029b1a: dd64 ble.n 8029be6 <_strtod_l+0x8ae>
  103011. 8029b1c: 4621 mov r1, r4
  103012. 8029b1e: 2201 movs r2, #1
  103013. 8029b20: 9805 ldr r0, [sp, #20]
  103014. 8029b22: f002 fd31 bl 802c588 <__lshift>
  103015. 8029b26: 4629 mov r1, r5
  103016. 8029b28: 4604 mov r4, r0
  103017. 8029b2a: f002 fd99 bl 802c660 <__mcmp>
  103018. 8029b2e: 2800 cmp r0, #0
  103019. 8029b30: dd59 ble.n 8029be6 <_strtod_l+0x8ae>
  103020. 8029b32: f02b 4300 bic.w r3, fp, #2147483648 @ 0x80000000
  103021. 8029b36: 9a06 ldr r2, [sp, #24]
  103022. 8029b38: 0d1b lsrs r3, r3, #20
  103023. 8029b3a: 051b lsls r3, r3, #20
  103024. 8029b3c: 2a00 cmp r2, #0
  103025. 8029b3e: d070 beq.n 8029c22 <_strtod_l+0x8ea>
  103026. 8029b40: f1b3 6fd6 cmp.w r3, #112197632 @ 0x6b00000
  103027. 8029b44: d86d bhi.n 8029c22 <_strtod_l+0x8ea>
  103028. 8029b46: f1b3 7f5c cmp.w r3, #57671680 @ 0x3700000
  103029. 8029b4a: f67f ae99 bls.w 8029880 <_strtod_l+0x548>
  103030. 8029b4e: ed9f 7b0c vldr d7, [pc, #48] @ 8029b80 <_strtod_l+0x848>
  103031. 8029b52: ec4b ab16 vmov d6, sl, fp
  103032. 8029b56: 4b0e ldr r3, [pc, #56] @ (8029b90 <_strtod_l+0x858>)
  103033. 8029b58: ee26 7b07 vmul.f64 d7, d6, d7
  103034. 8029b5c: ee17 2a90 vmov r2, s15
  103035. 8029b60: 4013 ands r3, r2
  103036. 8029b62: ec5b ab17 vmov sl, fp, d7
  103037. 8029b66: 2b00 cmp r3, #0
  103038. 8029b68: f47f ae01 bne.w 802976e <_strtod_l+0x436>
  103039. 8029b6c: 9a05 ldr r2, [sp, #20]
  103040. 8029b6e: 2322 movs r3, #34 @ 0x22
  103041. 8029b70: 6013 str r3, [r2, #0]
  103042. 8029b72: e5fc b.n 802976e <_strtod_l+0x436>
  103043. 8029b74: f3af 8000 nop.w
  103044. 8029b78: ffc00000 .word 0xffc00000
  103045. 8029b7c: 41dfffff .word 0x41dfffff
  103046. 8029b80: 00000000 .word 0x00000000
  103047. 8029b84: 39500000 .word 0x39500000
  103048. 8029b88: 08031d28 .word 0x08031d28
  103049. 8029b8c: fffffc02 .word 0xfffffc02
  103050. 8029b90: 7ff00000 .word 0x7ff00000
  103051. 8029b94: 46d9 mov r9, fp
  103052. 8029b96: d15d bne.n 8029c54 <_strtod_l+0x91c>
  103053. 8029b98: f3cb 0313 ubfx r3, fp, #0, #20
  103054. 8029b9c: f1b8 0f00 cmp.w r8, #0
  103055. 8029ba0: d02a beq.n 8029bf8 <_strtod_l+0x8c0>
  103056. 8029ba2: 4aab ldr r2, [pc, #684] @ (8029e50 <_strtod_l+0xb18>)
  103057. 8029ba4: 4293 cmp r3, r2
  103058. 8029ba6: d12a bne.n 8029bfe <_strtod_l+0x8c6>
  103059. 8029ba8: 9b06 ldr r3, [sp, #24]
  103060. 8029baa: 4652 mov r2, sl
  103061. 8029bac: b1fb cbz r3, 8029bee <_strtod_l+0x8b6>
  103062. 8029bae: 4ba9 ldr r3, [pc, #676] @ (8029e54 <_strtod_l+0xb1c>)
  103063. 8029bb0: ea0b 0303 and.w r3, fp, r3
  103064. 8029bb4: f1b3 6fd4 cmp.w r3, #111149056 @ 0x6a00000
  103065. 8029bb8: f04f 31ff mov.w r1, #4294967295 @ 0xffffffff
  103066. 8029bbc: d81a bhi.n 8029bf4 <_strtod_l+0x8bc>
  103067. 8029bbe: 0d1b lsrs r3, r3, #20
  103068. 8029bc0: f1c3 036b rsb r3, r3, #107 @ 0x6b
  103069. 8029bc4: fa01 f303 lsl.w r3, r1, r3
  103070. 8029bc8: 429a cmp r2, r3
  103071. 8029bca: d118 bne.n 8029bfe <_strtod_l+0x8c6>
  103072. 8029bcc: 4ba2 ldr r3, [pc, #648] @ (8029e58 <_strtod_l+0xb20>)
  103073. 8029bce: 4599 cmp r9, r3
  103074. 8029bd0: d102 bne.n 8029bd8 <_strtod_l+0x8a0>
  103075. 8029bd2: 3201 adds r2, #1
  103076. 8029bd4: f43f adc0 beq.w 8029758 <_strtod_l+0x420>
  103077. 8029bd8: 4b9e ldr r3, [pc, #632] @ (8029e54 <_strtod_l+0xb1c>)
  103078. 8029bda: ea09 0303 and.w r3, r9, r3
  103079. 8029bde: f503 1b80 add.w fp, r3, #1048576 @ 0x100000
  103080. 8029be2: f04f 0a00 mov.w sl, #0
  103081. 8029be6: 9b06 ldr r3, [sp, #24]
  103082. 8029be8: 2b00 cmp r3, #0
  103083. 8029bea: d1b0 bne.n 8029b4e <_strtod_l+0x816>
  103084. 8029bec: e5bf b.n 802976e <_strtod_l+0x436>
  103085. 8029bee: f04f 33ff mov.w r3, #4294967295 @ 0xffffffff
  103086. 8029bf2: e7e9 b.n 8029bc8 <_strtod_l+0x890>
  103087. 8029bf4: 460b mov r3, r1
  103088. 8029bf6: e7e7 b.n 8029bc8 <_strtod_l+0x890>
  103089. 8029bf8: ea53 030a orrs.w r3, r3, sl
  103090. 8029bfc: d099 beq.n 8029b32 <_strtod_l+0x7fa>
  103091. 8029bfe: 9b0b ldr r3, [sp, #44] @ 0x2c
  103092. 8029c00: b1c3 cbz r3, 8029c34 <_strtod_l+0x8fc>
  103093. 8029c02: ea13 0f09 tst.w r3, r9
  103094. 8029c06: d0ee beq.n 8029be6 <_strtod_l+0x8ae>
  103095. 8029c08: 9a06 ldr r2, [sp, #24]
  103096. 8029c0a: 4650 mov r0, sl
  103097. 8029c0c: 4659 mov r1, fp
  103098. 8029c0e: f1b8 0f00 cmp.w r8, #0
  103099. 8029c12: d013 beq.n 8029c3c <_strtod_l+0x904>
  103100. 8029c14: f7ff fb74 bl 8029300 <sulp>
  103101. 8029c18: ee39 7b00 vadd.f64 d7, d9, d0
  103102. 8029c1c: ec5b ab17 vmov sl, fp, d7
  103103. 8029c20: e7e1 b.n 8029be6 <_strtod_l+0x8ae>
  103104. 8029c22: f5a3 1380 sub.w r3, r3, #1048576 @ 0x100000
  103105. 8029c26: ea6f 5b13 mvn.w fp, r3, lsr #20
  103106. 8029c2a: ea6f 5b0b mvn.w fp, fp, lsl #20
  103107. 8029c2e: f04f 3aff mov.w sl, #4294967295 @ 0xffffffff
  103108. 8029c32: e7d8 b.n 8029be6 <_strtod_l+0x8ae>
  103109. 8029c34: 9b0c ldr r3, [sp, #48] @ 0x30
  103110. 8029c36: ea13 0f0a tst.w r3, sl
  103111. 8029c3a: e7e4 b.n 8029c06 <_strtod_l+0x8ce>
  103112. 8029c3c: f7ff fb60 bl 8029300 <sulp>
  103113. 8029c40: ee39 0b40 vsub.f64 d0, d9, d0
  103114. 8029c44: eeb5 0b40 vcmp.f64 d0, #0.0
  103115. 8029c48: eef1 fa10 vmrs APSR_nzcv, fpscr
  103116. 8029c4c: ec5b ab10 vmov sl, fp, d0
  103117. 8029c50: d1c9 bne.n 8029be6 <_strtod_l+0x8ae>
  103118. 8029c52: e615 b.n 8029880 <_strtod_l+0x548>
  103119. 8029c54: 4629 mov r1, r5
  103120. 8029c56: 4620 mov r0, r4
  103121. 8029c58: f002 fe7a bl 802c950 <__ratio>
  103122. 8029c5c: eeb0 7b00 vmov.f64 d7, #0 @ 0x40000000 2.0
  103123. 8029c60: eeb4 0bc7 vcmpe.f64 d0, d7
  103124. 8029c64: eef1 fa10 vmrs APSR_nzcv, fpscr
  103125. 8029c68: d85d bhi.n 8029d26 <_strtod_l+0x9ee>
  103126. 8029c6a: f1b8 0f00 cmp.w r8, #0
  103127. 8029c6e: d164 bne.n 8029d3a <_strtod_l+0xa02>
  103128. 8029c70: f1ba 0f00 cmp.w sl, #0
  103129. 8029c74: d14b bne.n 8029d0e <_strtod_l+0x9d6>
  103130. 8029c76: f3cb 0313 ubfx r3, fp, #0, #20
  103131. 8029c7a: eeb7 8b00 vmov.f64 d8, #112 @ 0x3f800000 1.0
  103132. 8029c7e: 2b00 cmp r3, #0
  103133. 8029c80: d160 bne.n 8029d44 <_strtod_l+0xa0c>
  103134. 8029c82: eeb4 0bc8 vcmpe.f64 d0, d8
  103135. 8029c86: eeb6 8b00 vmov.f64 d8, #96 @ 0x3f000000 0.5
  103136. 8029c8a: eef1 fa10 vmrs APSR_nzcv, fpscr
  103137. 8029c8e: d401 bmi.n 8029c94 <_strtod_l+0x95c>
  103138. 8029c90: ee20 8b08 vmul.f64 d8, d0, d8
  103139. 8029c94: eeb1 ab48 vneg.f64 d10, d8
  103140. 8029c98: 486e ldr r0, [pc, #440] @ (8029e54 <_strtod_l+0xb1c>)
  103141. 8029c9a: 4970 ldr r1, [pc, #448] @ (8029e5c <_strtod_l+0xb24>)
  103142. 8029c9c: ea09 0700 and.w r7, r9, r0
  103143. 8029ca0: 428f cmp r7, r1
  103144. 8029ca2: ec53 2b1a vmov r2, r3, d10
  103145. 8029ca6: d17d bne.n 8029da4 <_strtod_l+0xa6c>
  103146. 8029ca8: f1a9 7b54 sub.w fp, r9, #55574528 @ 0x3500000
  103147. 8029cac: ec4b ab1c vmov d12, sl, fp
  103148. 8029cb0: eeb0 0b4c vmov.f64 d0, d12
  103149. 8029cb4: f002 fd84 bl 802c7c0 <__ulp>
  103150. 8029cb8: 4866 ldr r0, [pc, #408] @ (8029e54 <_strtod_l+0xb1c>)
  103151. 8029cba: eea0 cb0a vfma.f64 d12, d0, d10
  103152. 8029cbe: ee1c 3a90 vmov r3, s25
  103153. 8029cc2: 4a67 ldr r2, [pc, #412] @ (8029e60 <_strtod_l+0xb28>)
  103154. 8029cc4: ea03 0100 and.w r1, r3, r0
  103155. 8029cc8: 4291 cmp r1, r2
  103156. 8029cca: ec5b ab1c vmov sl, fp, d12
  103157. 8029cce: d93c bls.n 8029d4a <_strtod_l+0xa12>
  103158. 8029cd0: ee19 2a90 vmov r2, s19
  103159. 8029cd4: 4b60 ldr r3, [pc, #384] @ (8029e58 <_strtod_l+0xb20>)
  103160. 8029cd6: 429a cmp r2, r3
  103161. 8029cd8: d104 bne.n 8029ce4 <_strtod_l+0x9ac>
  103162. 8029cda: ee19 3a10 vmov r3, s18
  103163. 8029cde: 3301 adds r3, #1
  103164. 8029ce0: f43f ad3a beq.w 8029758 <_strtod_l+0x420>
  103165. 8029ce4: f8df b170 ldr.w fp, [pc, #368] @ 8029e58 <_strtod_l+0xb20>
  103166. 8029ce8: f04f 3aff mov.w sl, #4294967295 @ 0xffffffff
  103167. 8029cec: 9912 ldr r1, [sp, #72] @ 0x48
  103168. 8029cee: 9805 ldr r0, [sp, #20]
  103169. 8029cf0: f002 fa32 bl 802c158 <_Bfree>
  103170. 8029cf4: 9805 ldr r0, [sp, #20]
  103171. 8029cf6: 4631 mov r1, r6
  103172. 8029cf8: f002 fa2e bl 802c158 <_Bfree>
  103173. 8029cfc: 9805 ldr r0, [sp, #20]
  103174. 8029cfe: 4629 mov r1, r5
  103175. 8029d00: f002 fa2a bl 802c158 <_Bfree>
  103176. 8029d04: 9805 ldr r0, [sp, #20]
  103177. 8029d06: 4621 mov r1, r4
  103178. 8029d08: f002 fa26 bl 802c158 <_Bfree>
  103179. 8029d0c: e625 b.n 802995a <_strtod_l+0x622>
  103180. 8029d0e: f1ba 0f01 cmp.w sl, #1
  103181. 8029d12: d103 bne.n 8029d1c <_strtod_l+0x9e4>
  103182. 8029d14: f1bb 0f00 cmp.w fp, #0
  103183. 8029d18: f43f adb2 beq.w 8029880 <_strtod_l+0x548>
  103184. 8029d1c: eebf ab00 vmov.f64 d10, #240 @ 0xbf800000 -1.0
  103185. 8029d20: eeb7 8b00 vmov.f64 d8, #112 @ 0x3f800000 1.0
  103186. 8029d24: e7b8 b.n 8029c98 <_strtod_l+0x960>
  103187. 8029d26: eeb6 8b00 vmov.f64 d8, #96 @ 0x3f000000 0.5
  103188. 8029d2a: ee20 8b08 vmul.f64 d8, d0, d8
  103189. 8029d2e: f1b8 0f00 cmp.w r8, #0
  103190. 8029d32: d0af beq.n 8029c94 <_strtod_l+0x95c>
  103191. 8029d34: eeb0 ab48 vmov.f64 d10, d8
  103192. 8029d38: e7ae b.n 8029c98 <_strtod_l+0x960>
  103193. 8029d3a: eeb7 ab00 vmov.f64 d10, #112 @ 0x3f800000 1.0
  103194. 8029d3e: eeb0 8b4a vmov.f64 d8, d10
  103195. 8029d42: e7a9 b.n 8029c98 <_strtod_l+0x960>
  103196. 8029d44: eebf ab00 vmov.f64 d10, #240 @ 0xbf800000 -1.0
  103197. 8029d48: e7a6 b.n 8029c98 <_strtod_l+0x960>
  103198. 8029d4a: f103 7b54 add.w fp, r3, #55574528 @ 0x3500000
  103199. 8029d4e: 9b06 ldr r3, [sp, #24]
  103200. 8029d50: 46d9 mov r9, fp
  103201. 8029d52: 2b00 cmp r3, #0
  103202. 8029d54: d1ca bne.n 8029cec <_strtod_l+0x9b4>
  103203. 8029d56: f02b 4300 bic.w r3, fp, #2147483648 @ 0x80000000
  103204. 8029d5a: 0d1b lsrs r3, r3, #20
  103205. 8029d5c: 051b lsls r3, r3, #20
  103206. 8029d5e: 429f cmp r7, r3
  103207. 8029d60: d1c4 bne.n 8029cec <_strtod_l+0x9b4>
  103208. 8029d62: ec51 0b18 vmov r0, r1, d8
  103209. 8029d66: f7d6 fcf7 bl 8000758 <__aeabi_d2lz>
  103210. 8029d6a: f7d6 fcaf bl 80006cc <__aeabi_l2d>
  103211. 8029d6e: f3cb 0913 ubfx r9, fp, #0, #20
  103212. 8029d72: ec41 0b17 vmov d7, r0, r1
  103213. 8029d76: ea49 090a orr.w r9, r9, sl
  103214. 8029d7a: ea59 0908 orrs.w r9, r9, r8
  103215. 8029d7e: ee38 8b47 vsub.f64 d8, d8, d7
  103216. 8029d82: d03c beq.n 8029dfe <_strtod_l+0xac6>
  103217. 8029d84: ed9f 7b2c vldr d7, [pc, #176] @ 8029e38 <_strtod_l+0xb00>
  103218. 8029d88: eeb4 8bc7 vcmpe.f64 d8, d7
  103219. 8029d8c: eef1 fa10 vmrs APSR_nzcv, fpscr
  103220. 8029d90: f53f aced bmi.w 802976e <_strtod_l+0x436>
  103221. 8029d94: ed9f 7b2a vldr d7, [pc, #168] @ 8029e40 <_strtod_l+0xb08>
  103222. 8029d98: eeb4 8bc7 vcmpe.f64 d8, d7
  103223. 8029d9c: eef1 fa10 vmrs APSR_nzcv, fpscr
  103224. 8029da0: dda4 ble.n 8029cec <_strtod_l+0x9b4>
  103225. 8029da2: e4e4 b.n 802976e <_strtod_l+0x436>
  103226. 8029da4: 9906 ldr r1, [sp, #24]
  103227. 8029da6: b1e1 cbz r1, 8029de2 <_strtod_l+0xaaa>
  103228. 8029da8: f1b7 6fd4 cmp.w r7, #111149056 @ 0x6a00000
  103229. 8029dac: d819 bhi.n 8029de2 <_strtod_l+0xaaa>
  103230. 8029dae: eeb4 8bcb vcmpe.f64 d8, d11
  103231. 8029db2: eef1 fa10 vmrs APSR_nzcv, fpscr
  103232. 8029db6: d811 bhi.n 8029ddc <_strtod_l+0xaa4>
  103233. 8029db8: eebc 8bc8 vcvt.u32.f64 s16, d8
  103234. 8029dbc: ee18 3a10 vmov r3, s16
  103235. 8029dc0: 2b01 cmp r3, #1
  103236. 8029dc2: bf38 it cc
  103237. 8029dc4: 2301 movcc r3, #1
  103238. 8029dc6: ee08 3a10 vmov s16, r3
  103239. 8029dca: eeb8 8b48 vcvt.f64.u32 d8, s16
  103240. 8029dce: f1b8 0f00 cmp.w r8, #0
  103241. 8029dd2: d111 bne.n 8029df8 <_strtod_l+0xac0>
  103242. 8029dd4: eeb1 7b48 vneg.f64 d7, d8
  103243. 8029dd8: ec53 2b17 vmov r2, r3, d7
  103244. 8029ddc: f103 61d6 add.w r1, r3, #112197632 @ 0x6b00000
  103245. 8029de0: 1bcb subs r3, r1, r7
  103246. 8029de2: eeb0 0b49 vmov.f64 d0, d9
  103247. 8029de6: ec43 2b1a vmov d10, r2, r3
  103248. 8029dea: f002 fce9 bl 802c7c0 <__ulp>
  103249. 8029dee: eeaa 9b00 vfma.f64 d9, d10, d0
  103250. 8029df2: ec5b ab19 vmov sl, fp, d9
  103251. 8029df6: e7aa b.n 8029d4e <_strtod_l+0xa16>
  103252. 8029df8: eeb0 7b48 vmov.f64 d7, d8
  103253. 8029dfc: e7ec b.n 8029dd8 <_strtod_l+0xaa0>
  103254. 8029dfe: ed9f 7b12 vldr d7, [pc, #72] @ 8029e48 <_strtod_l+0xb10>
  103255. 8029e02: eeb4 8bc7 vcmpe.f64 d8, d7
  103256. 8029e06: eef1 fa10 vmrs APSR_nzcv, fpscr
  103257. 8029e0a: f57f af6f bpl.w 8029cec <_strtod_l+0x9b4>
  103258. 8029e0e: e4ae b.n 802976e <_strtod_l+0x436>
  103259. 8029e10: 2300 movs r3, #0
  103260. 8029e12: 9308 str r3, [sp, #32]
  103261. 8029e14: 9a0e ldr r2, [sp, #56] @ 0x38
  103262. 8029e16: 9b11 ldr r3, [sp, #68] @ 0x44
  103263. 8029e18: 6013 str r3, [r2, #0]
  103264. 8029e1a: f7ff bacc b.w 80293b6 <_strtod_l+0x7e>
  103265. 8029e1e: 2a65 cmp r2, #101 @ 0x65
  103266. 8029e20: f43f abbc beq.w 802959c <_strtod_l+0x264>
  103267. 8029e24: 2a45 cmp r2, #69 @ 0x45
  103268. 8029e26: f43f abb9 beq.w 802959c <_strtod_l+0x264>
  103269. 8029e2a: 2301 movs r3, #1
  103270. 8029e2c: 9306 str r3, [sp, #24]
  103271. 8029e2e: f7ff bbf0 b.w 8029612 <_strtod_l+0x2da>
  103272. 8029e32: bf00 nop
  103273. 8029e34: f3af 8000 nop.w
  103274. 8029e38: 94a03595 .word 0x94a03595
  103275. 8029e3c: 3fdfffff .word 0x3fdfffff
  103276. 8029e40: 35afe535 .word 0x35afe535
  103277. 8029e44: 3fe00000 .word 0x3fe00000
  103278. 8029e48: 94a03595 .word 0x94a03595
  103279. 8029e4c: 3fcfffff .word 0x3fcfffff
  103280. 8029e50: 000fffff .word 0x000fffff
  103281. 8029e54: 7ff00000 .word 0x7ff00000
  103282. 8029e58: 7fefffff .word 0x7fefffff
  103283. 8029e5c: 7fe00000 .word 0x7fe00000
  103284. 8029e60: 7c9fffff .word 0x7c9fffff
  103285. 08029e64 <strtod>:
  103286. 8029e64: 460a mov r2, r1
  103287. 8029e66: 4601 mov r1, r0
  103288. 8029e68: 4802 ldr r0, [pc, #8] @ (8029e74 <strtod+0x10>)
  103289. 8029e6a: 4b03 ldr r3, [pc, #12] @ (8029e78 <strtod+0x14>)
  103290. 8029e6c: 6800 ldr r0, [r0, #0]
  103291. 8029e6e: f7ff ba63 b.w 8029338 <_strtod_l>
  103292. 8029e72: bf00 nop
  103293. 8029e74: 240001d4 .word 0x240001d4
  103294. 8029e78: 24000068 .word 0x24000068
  103295. 08029e7c <__cvt>:
  103296. 8029e7c: b5f0 push {r4, r5, r6, r7, lr}
  103297. 8029e7e: ed2d 8b02 vpush {d8}
  103298. 8029e82: eeb0 8b40 vmov.f64 d8, d0
  103299. 8029e86: b085 sub sp, #20
  103300. 8029e88: 4617 mov r7, r2
  103301. 8029e8a: 9d0d ldr r5, [sp, #52] @ 0x34
  103302. 8029e8c: 9e0c ldr r6, [sp, #48] @ 0x30
  103303. 8029e8e: ee18 2a90 vmov r2, s17
  103304. 8029e92: f025 0520 bic.w r5, r5, #32
  103305. 8029e96: 2a00 cmp r2, #0
  103306. 8029e98: bfb6 itet lt
  103307. 8029e9a: 222d movlt r2, #45 @ 0x2d
  103308. 8029e9c: 2200 movge r2, #0
  103309. 8029e9e: eeb1 8b40 vneglt.f64 d8, d0
  103310. 8029ea2: 2d46 cmp r5, #70 @ 0x46
  103311. 8029ea4: 460c mov r4, r1
  103312. 8029ea6: 701a strb r2, [r3, #0]
  103313. 8029ea8: d004 beq.n 8029eb4 <__cvt+0x38>
  103314. 8029eaa: 2d45 cmp r5, #69 @ 0x45
  103315. 8029eac: d100 bne.n 8029eb0 <__cvt+0x34>
  103316. 8029eae: 3401 adds r4, #1
  103317. 8029eb0: 2102 movs r1, #2
  103318. 8029eb2: e000 b.n 8029eb6 <__cvt+0x3a>
  103319. 8029eb4: 2103 movs r1, #3
  103320. 8029eb6: ab03 add r3, sp, #12
  103321. 8029eb8: 9301 str r3, [sp, #4]
  103322. 8029eba: ab02 add r3, sp, #8
  103323. 8029ebc: 9300 str r3, [sp, #0]
  103324. 8029ebe: 4622 mov r2, r4
  103325. 8029ec0: 4633 mov r3, r6
  103326. 8029ec2: eeb0 0b48 vmov.f64 d0, d8
  103327. 8029ec6: f001 f81b bl 802af00 <_dtoa_r>
  103328. 8029eca: 2d47 cmp r5, #71 @ 0x47
  103329. 8029ecc: d114 bne.n 8029ef8 <__cvt+0x7c>
  103330. 8029ece: 07fb lsls r3, r7, #31
  103331. 8029ed0: d50a bpl.n 8029ee8 <__cvt+0x6c>
  103332. 8029ed2: 1902 adds r2, r0, r4
  103333. 8029ed4: eeb5 8b40 vcmp.f64 d8, #0.0
  103334. 8029ed8: eef1 fa10 vmrs APSR_nzcv, fpscr
  103335. 8029edc: bf08 it eq
  103336. 8029ede: 9203 streq r2, [sp, #12]
  103337. 8029ee0: 2130 movs r1, #48 @ 0x30
  103338. 8029ee2: 9b03 ldr r3, [sp, #12]
  103339. 8029ee4: 4293 cmp r3, r2
  103340. 8029ee6: d319 bcc.n 8029f1c <__cvt+0xa0>
  103341. 8029ee8: 9b03 ldr r3, [sp, #12]
  103342. 8029eea: 9a0e ldr r2, [sp, #56] @ 0x38
  103343. 8029eec: 1a1b subs r3, r3, r0
  103344. 8029eee: 6013 str r3, [r2, #0]
  103345. 8029ef0: b005 add sp, #20
  103346. 8029ef2: ecbd 8b02 vpop {d8}
  103347. 8029ef6: bdf0 pop {r4, r5, r6, r7, pc}
  103348. 8029ef8: 2d46 cmp r5, #70 @ 0x46
  103349. 8029efa: eb00 0204 add.w r2, r0, r4
  103350. 8029efe: d1e9 bne.n 8029ed4 <__cvt+0x58>
  103351. 8029f00: 7803 ldrb r3, [r0, #0]
  103352. 8029f02: 2b30 cmp r3, #48 @ 0x30
  103353. 8029f04: d107 bne.n 8029f16 <__cvt+0x9a>
  103354. 8029f06: eeb5 8b40 vcmp.f64 d8, #0.0
  103355. 8029f0a: eef1 fa10 vmrs APSR_nzcv, fpscr
  103356. 8029f0e: bf1c itt ne
  103357. 8029f10: f1c4 0401 rsbne r4, r4, #1
  103358. 8029f14: 6034 strne r4, [r6, #0]
  103359. 8029f16: 6833 ldr r3, [r6, #0]
  103360. 8029f18: 441a add r2, r3
  103361. 8029f1a: e7db b.n 8029ed4 <__cvt+0x58>
  103362. 8029f1c: 1c5c adds r4, r3, #1
  103363. 8029f1e: 9403 str r4, [sp, #12]
  103364. 8029f20: 7019 strb r1, [r3, #0]
  103365. 8029f22: e7de b.n 8029ee2 <__cvt+0x66>
  103366. 08029f24 <__exponent>:
  103367. 8029f24: b5f7 push {r0, r1, r2, r4, r5, r6, r7, lr}
  103368. 8029f26: 2900 cmp r1, #0
  103369. 8029f28: bfba itte lt
  103370. 8029f2a: 4249 neglt r1, r1
  103371. 8029f2c: 232d movlt r3, #45 @ 0x2d
  103372. 8029f2e: 232b movge r3, #43 @ 0x2b
  103373. 8029f30: 2909 cmp r1, #9
  103374. 8029f32: 7002 strb r2, [r0, #0]
  103375. 8029f34: 7043 strb r3, [r0, #1]
  103376. 8029f36: dd29 ble.n 8029f8c <__exponent+0x68>
  103377. 8029f38: f10d 0307 add.w r3, sp, #7
  103378. 8029f3c: 461d mov r5, r3
  103379. 8029f3e: 270a movs r7, #10
  103380. 8029f40: 461a mov r2, r3
  103381. 8029f42: fbb1 f6f7 udiv r6, r1, r7
  103382. 8029f46: fb07 1416 mls r4, r7, r6, r1
  103383. 8029f4a: 3430 adds r4, #48 @ 0x30
  103384. 8029f4c: f802 4c01 strb.w r4, [r2, #-1]
  103385. 8029f50: 460c mov r4, r1
  103386. 8029f52: 2c63 cmp r4, #99 @ 0x63
  103387. 8029f54: f103 33ff add.w r3, r3, #4294967295 @ 0xffffffff
  103388. 8029f58: 4631 mov r1, r6
  103389. 8029f5a: dcf1 bgt.n 8029f40 <__exponent+0x1c>
  103390. 8029f5c: 3130 adds r1, #48 @ 0x30
  103391. 8029f5e: 1e94 subs r4, r2, #2
  103392. 8029f60: f803 1c01 strb.w r1, [r3, #-1]
  103393. 8029f64: 1c41 adds r1, r0, #1
  103394. 8029f66: 4623 mov r3, r4
  103395. 8029f68: 42ab cmp r3, r5
  103396. 8029f6a: d30a bcc.n 8029f82 <__exponent+0x5e>
  103397. 8029f6c: f10d 0309 add.w r3, sp, #9
  103398. 8029f70: 1a9b subs r3, r3, r2
  103399. 8029f72: 42ac cmp r4, r5
  103400. 8029f74: bf88 it hi
  103401. 8029f76: 2300 movhi r3, #0
  103402. 8029f78: 3302 adds r3, #2
  103403. 8029f7a: 4403 add r3, r0
  103404. 8029f7c: 1a18 subs r0, r3, r0
  103405. 8029f7e: b003 add sp, #12
  103406. 8029f80: bdf0 pop {r4, r5, r6, r7, pc}
  103407. 8029f82: f813 6b01 ldrb.w r6, [r3], #1
  103408. 8029f86: f801 6f01 strb.w r6, [r1, #1]!
  103409. 8029f8a: e7ed b.n 8029f68 <__exponent+0x44>
  103410. 8029f8c: 2330 movs r3, #48 @ 0x30
  103411. 8029f8e: 3130 adds r1, #48 @ 0x30
  103412. 8029f90: 7083 strb r3, [r0, #2]
  103413. 8029f92: 70c1 strb r1, [r0, #3]
  103414. 8029f94: 1d03 adds r3, r0, #4
  103415. 8029f96: e7f1 b.n 8029f7c <__exponent+0x58>
  103416. 08029f98 <_printf_float>:
  103417. 8029f98: e92d 4ff0 stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr}
  103418. 8029f9c: b08d sub sp, #52 @ 0x34
  103419. 8029f9e: 460c mov r4, r1
  103420. 8029fa0: f8dd 8058 ldr.w r8, [sp, #88] @ 0x58
  103421. 8029fa4: 4616 mov r6, r2
  103422. 8029fa6: 461f mov r7, r3
  103423. 8029fa8: 4605 mov r5, r0
  103424. 8029faa: f000 fe0b bl 802abc4 <_localeconv_r>
  103425. 8029fae: f8d0 b000 ldr.w fp, [r0]
  103426. 8029fb2: 4658 mov r0, fp
  103427. 8029fb4: f7d6 f9f4 bl 80003a0 <strlen>
  103428. 8029fb8: 2300 movs r3, #0
  103429. 8029fba: 930a str r3, [sp, #40] @ 0x28
  103430. 8029fbc: f8d8 3000 ldr.w r3, [r8]
  103431. 8029fc0: f894 9018 ldrb.w r9, [r4, #24]
  103432. 8029fc4: 6822 ldr r2, [r4, #0]
  103433. 8029fc6: 9005 str r0, [sp, #20]
  103434. 8029fc8: 3307 adds r3, #7
  103435. 8029fca: f023 0307 bic.w r3, r3, #7
  103436. 8029fce: f103 0108 add.w r1, r3, #8
  103437. 8029fd2: f8c8 1000 str.w r1, [r8]
  103438. 8029fd6: ed93 0b00 vldr d0, [r3]
  103439. 8029fda: ed9f 6b97 vldr d6, [pc, #604] @ 802a238 <_printf_float+0x2a0>
  103440. 8029fde: eeb0 7bc0 vabs.f64 d7, d0
  103441. 8029fe2: eeb4 7b46 vcmp.f64 d7, d6
  103442. 8029fe6: eef1 fa10 vmrs APSR_nzcv, fpscr
  103443. 8029fea: ed84 0b12 vstr d0, [r4, #72] @ 0x48
  103444. 8029fee: dd24 ble.n 802a03a <_printf_float+0xa2>
  103445. 8029ff0: eeb5 0bc0 vcmpe.f64 d0, #0.0
  103446. 8029ff4: eef1 fa10 vmrs APSR_nzcv, fpscr
  103447. 8029ff8: d502 bpl.n 802a000 <_printf_float+0x68>
  103448. 8029ffa: 232d movs r3, #45 @ 0x2d
  103449. 8029ffc: f884 3043 strb.w r3, [r4, #67] @ 0x43
  103450. 802a000: 498f ldr r1, [pc, #572] @ (802a240 <_printf_float+0x2a8>)
  103451. 802a002: 4b90 ldr r3, [pc, #576] @ (802a244 <_printf_float+0x2ac>)
  103452. 802a004: f1b9 0f47 cmp.w r9, #71 @ 0x47
  103453. 802a008: bf94 ite ls
  103454. 802a00a: 4688 movls r8, r1
  103455. 802a00c: 4698 movhi r8, r3
  103456. 802a00e: f022 0204 bic.w r2, r2, #4
  103457. 802a012: 2303 movs r3, #3
  103458. 802a014: 6123 str r3, [r4, #16]
  103459. 802a016: 6022 str r2, [r4, #0]
  103460. 802a018: f04f 0a00 mov.w sl, #0
  103461. 802a01c: 9700 str r7, [sp, #0]
  103462. 802a01e: 4633 mov r3, r6
  103463. 802a020: aa0b add r2, sp, #44 @ 0x2c
  103464. 802a022: 4621 mov r1, r4
  103465. 802a024: 4628 mov r0, r5
  103466. 802a026: f000 f9d1 bl 802a3cc <_printf_common>
  103467. 802a02a: 3001 adds r0, #1
  103468. 802a02c: f040 8089 bne.w 802a142 <_printf_float+0x1aa>
  103469. 802a030: f04f 30ff mov.w r0, #4294967295 @ 0xffffffff
  103470. 802a034: b00d add sp, #52 @ 0x34
  103471. 802a036: e8bd 8ff0 ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc}
  103472. 802a03a: eeb4 0b40 vcmp.f64 d0, d0
  103473. 802a03e: eef1 fa10 vmrs APSR_nzcv, fpscr
  103474. 802a042: d709 bvc.n 802a058 <_printf_float+0xc0>
  103475. 802a044: ee10 3a90 vmov r3, s1
  103476. 802a048: 2b00 cmp r3, #0
  103477. 802a04a: bfbc itt lt
  103478. 802a04c: 232d movlt r3, #45 @ 0x2d
  103479. 802a04e: f884 3043 strblt.w r3, [r4, #67] @ 0x43
  103480. 802a052: 497d ldr r1, [pc, #500] @ (802a248 <_printf_float+0x2b0>)
  103481. 802a054: 4b7d ldr r3, [pc, #500] @ (802a24c <_printf_float+0x2b4>)
  103482. 802a056: e7d5 b.n 802a004 <_printf_float+0x6c>
  103483. 802a058: 6863 ldr r3, [r4, #4]
  103484. 802a05a: 1c59 adds r1, r3, #1
  103485. 802a05c: f009 0adf and.w sl, r9, #223 @ 0xdf
  103486. 802a060: d139 bne.n 802a0d6 <_printf_float+0x13e>
  103487. 802a062: 2306 movs r3, #6
  103488. 802a064: 6063 str r3, [r4, #4]
  103489. 802a066: f442 6280 orr.w r2, r2, #1024 @ 0x400
  103490. 802a06a: 2300 movs r3, #0
  103491. 802a06c: 6022 str r2, [r4, #0]
  103492. 802a06e: 9303 str r3, [sp, #12]
  103493. 802a070: ab0a add r3, sp, #40 @ 0x28
  103494. 802a072: e9cd 9301 strd r9, r3, [sp, #4]
  103495. 802a076: ab09 add r3, sp, #36 @ 0x24
  103496. 802a078: 9300 str r3, [sp, #0]
  103497. 802a07a: 6861 ldr r1, [r4, #4]
  103498. 802a07c: f10d 0323 add.w r3, sp, #35 @ 0x23
  103499. 802a080: 4628 mov r0, r5
  103500. 802a082: f7ff fefb bl 8029e7c <__cvt>
  103501. 802a086: f1ba 0f47 cmp.w sl, #71 @ 0x47
  103502. 802a08a: 9909 ldr r1, [sp, #36] @ 0x24
  103503. 802a08c: 4680 mov r8, r0
  103504. 802a08e: d129 bne.n 802a0e4 <_printf_float+0x14c>
  103505. 802a090: 1cc8 adds r0, r1, #3
  103506. 802a092: db02 blt.n 802a09a <_printf_float+0x102>
  103507. 802a094: 6863 ldr r3, [r4, #4]
  103508. 802a096: 4299 cmp r1, r3
  103509. 802a098: dd41 ble.n 802a11e <_printf_float+0x186>
  103510. 802a09a: f1a9 0902 sub.w r9, r9, #2
  103511. 802a09e: fa5f f989 uxtb.w r9, r9
  103512. 802a0a2: 3901 subs r1, #1
  103513. 802a0a4: 464a mov r2, r9
  103514. 802a0a6: f104 0050 add.w r0, r4, #80 @ 0x50
  103515. 802a0aa: 9109 str r1, [sp, #36] @ 0x24
  103516. 802a0ac: f7ff ff3a bl 8029f24 <__exponent>
  103517. 802a0b0: 9a0a ldr r2, [sp, #40] @ 0x28
  103518. 802a0b2: 1813 adds r3, r2, r0
  103519. 802a0b4: 2a01 cmp r2, #1
  103520. 802a0b6: 4682 mov sl, r0
  103521. 802a0b8: 6123 str r3, [r4, #16]
  103522. 802a0ba: dc02 bgt.n 802a0c2 <_printf_float+0x12a>
  103523. 802a0bc: 6822 ldr r2, [r4, #0]
  103524. 802a0be: 07d2 lsls r2, r2, #31
  103525. 802a0c0: d501 bpl.n 802a0c6 <_printf_float+0x12e>
  103526. 802a0c2: 3301 adds r3, #1
  103527. 802a0c4: 6123 str r3, [r4, #16]
  103528. 802a0c6: f89d 3023 ldrb.w r3, [sp, #35] @ 0x23
  103529. 802a0ca: 2b00 cmp r3, #0
  103530. 802a0cc: d0a6 beq.n 802a01c <_printf_float+0x84>
  103531. 802a0ce: 232d movs r3, #45 @ 0x2d
  103532. 802a0d0: f884 3043 strb.w r3, [r4, #67] @ 0x43
  103533. 802a0d4: e7a2 b.n 802a01c <_printf_float+0x84>
  103534. 802a0d6: f1ba 0f47 cmp.w sl, #71 @ 0x47
  103535. 802a0da: d1c4 bne.n 802a066 <_printf_float+0xce>
  103536. 802a0dc: 2b00 cmp r3, #0
  103537. 802a0de: d1c2 bne.n 802a066 <_printf_float+0xce>
  103538. 802a0e0: 2301 movs r3, #1
  103539. 802a0e2: e7bf b.n 802a064 <_printf_float+0xcc>
  103540. 802a0e4: f1b9 0f65 cmp.w r9, #101 @ 0x65
  103541. 802a0e8: d9db bls.n 802a0a2 <_printf_float+0x10a>
  103542. 802a0ea: f1b9 0f66 cmp.w r9, #102 @ 0x66
  103543. 802a0ee: d118 bne.n 802a122 <_printf_float+0x18a>
  103544. 802a0f0: 2900 cmp r1, #0
  103545. 802a0f2: 6863 ldr r3, [r4, #4]
  103546. 802a0f4: dd0b ble.n 802a10e <_printf_float+0x176>
  103547. 802a0f6: 6121 str r1, [r4, #16]
  103548. 802a0f8: b913 cbnz r3, 802a100 <_printf_float+0x168>
  103549. 802a0fa: 6822 ldr r2, [r4, #0]
  103550. 802a0fc: 07d0 lsls r0, r2, #31
  103551. 802a0fe: d502 bpl.n 802a106 <_printf_float+0x16e>
  103552. 802a100: 3301 adds r3, #1
  103553. 802a102: 440b add r3, r1
  103554. 802a104: 6123 str r3, [r4, #16]
  103555. 802a106: 65a1 str r1, [r4, #88] @ 0x58
  103556. 802a108: f04f 0a00 mov.w sl, #0
  103557. 802a10c: e7db b.n 802a0c6 <_printf_float+0x12e>
  103558. 802a10e: b913 cbnz r3, 802a116 <_printf_float+0x17e>
  103559. 802a110: 6822 ldr r2, [r4, #0]
  103560. 802a112: 07d2 lsls r2, r2, #31
  103561. 802a114: d501 bpl.n 802a11a <_printf_float+0x182>
  103562. 802a116: 3302 adds r3, #2
  103563. 802a118: e7f4 b.n 802a104 <_printf_float+0x16c>
  103564. 802a11a: 2301 movs r3, #1
  103565. 802a11c: e7f2 b.n 802a104 <_printf_float+0x16c>
  103566. 802a11e: f04f 0967 mov.w r9, #103 @ 0x67
  103567. 802a122: 9b0a ldr r3, [sp, #40] @ 0x28
  103568. 802a124: 4299 cmp r1, r3
  103569. 802a126: db05 blt.n 802a134 <_printf_float+0x19c>
  103570. 802a128: 6823 ldr r3, [r4, #0]
  103571. 802a12a: 6121 str r1, [r4, #16]
  103572. 802a12c: 07d8 lsls r0, r3, #31
  103573. 802a12e: d5ea bpl.n 802a106 <_printf_float+0x16e>
  103574. 802a130: 1c4b adds r3, r1, #1
  103575. 802a132: e7e7 b.n 802a104 <_printf_float+0x16c>
  103576. 802a134: 2900 cmp r1, #0
  103577. 802a136: bfd4 ite le
  103578. 802a138: f1c1 0202 rsble r2, r1, #2
  103579. 802a13c: 2201 movgt r2, #1
  103580. 802a13e: 4413 add r3, r2
  103581. 802a140: e7e0 b.n 802a104 <_printf_float+0x16c>
  103582. 802a142: 6823 ldr r3, [r4, #0]
  103583. 802a144: 055a lsls r2, r3, #21
  103584. 802a146: d407 bmi.n 802a158 <_printf_float+0x1c0>
  103585. 802a148: 6923 ldr r3, [r4, #16]
  103586. 802a14a: 4642 mov r2, r8
  103587. 802a14c: 4631 mov r1, r6
  103588. 802a14e: 4628 mov r0, r5
  103589. 802a150: 47b8 blx r7
  103590. 802a152: 3001 adds r0, #1
  103591. 802a154: d12a bne.n 802a1ac <_printf_float+0x214>
  103592. 802a156: e76b b.n 802a030 <_printf_float+0x98>
  103593. 802a158: f1b9 0f65 cmp.w r9, #101 @ 0x65
  103594. 802a15c: f240 80e0 bls.w 802a320 <_printf_float+0x388>
  103595. 802a160: ed94 7b12 vldr d7, [r4, #72] @ 0x48
  103596. 802a164: eeb5 7b40 vcmp.f64 d7, #0.0
  103597. 802a168: eef1 fa10 vmrs APSR_nzcv, fpscr
  103598. 802a16c: d133 bne.n 802a1d6 <_printf_float+0x23e>
  103599. 802a16e: 4a38 ldr r2, [pc, #224] @ (802a250 <_printf_float+0x2b8>)
  103600. 802a170: 2301 movs r3, #1
  103601. 802a172: 4631 mov r1, r6
  103602. 802a174: 4628 mov r0, r5
  103603. 802a176: 47b8 blx r7
  103604. 802a178: 3001 adds r0, #1
  103605. 802a17a: f43f af59 beq.w 802a030 <_printf_float+0x98>
  103606. 802a17e: e9dd 3809 ldrd r3, r8, [sp, #36] @ 0x24
  103607. 802a182: 4543 cmp r3, r8
  103608. 802a184: db02 blt.n 802a18c <_printf_float+0x1f4>
  103609. 802a186: 6823 ldr r3, [r4, #0]
  103610. 802a188: 07d8 lsls r0, r3, #31
  103611. 802a18a: d50f bpl.n 802a1ac <_printf_float+0x214>
  103612. 802a18c: 9b05 ldr r3, [sp, #20]
  103613. 802a18e: 465a mov r2, fp
  103614. 802a190: 4631 mov r1, r6
  103615. 802a192: 4628 mov r0, r5
  103616. 802a194: 47b8 blx r7
  103617. 802a196: 3001 adds r0, #1
  103618. 802a198: f43f af4a beq.w 802a030 <_printf_float+0x98>
  103619. 802a19c: f04f 0900 mov.w r9, #0
  103620. 802a1a0: f108 38ff add.w r8, r8, #4294967295 @ 0xffffffff
  103621. 802a1a4: f104 0a1a add.w sl, r4, #26
  103622. 802a1a8: 45c8 cmp r8, r9
  103623. 802a1aa: dc09 bgt.n 802a1c0 <_printf_float+0x228>
  103624. 802a1ac: 6823 ldr r3, [r4, #0]
  103625. 802a1ae: 079b lsls r3, r3, #30
  103626. 802a1b0: f100 8107 bmi.w 802a3c2 <_printf_float+0x42a>
  103627. 802a1b4: 68e0 ldr r0, [r4, #12]
  103628. 802a1b6: 9b0b ldr r3, [sp, #44] @ 0x2c
  103629. 802a1b8: 4298 cmp r0, r3
  103630. 802a1ba: bfb8 it lt
  103631. 802a1bc: 4618 movlt r0, r3
  103632. 802a1be: e739 b.n 802a034 <_printf_float+0x9c>
  103633. 802a1c0: 2301 movs r3, #1
  103634. 802a1c2: 4652 mov r2, sl
  103635. 802a1c4: 4631 mov r1, r6
  103636. 802a1c6: 4628 mov r0, r5
  103637. 802a1c8: 47b8 blx r7
  103638. 802a1ca: 3001 adds r0, #1
  103639. 802a1cc: f43f af30 beq.w 802a030 <_printf_float+0x98>
  103640. 802a1d0: f109 0901 add.w r9, r9, #1
  103641. 802a1d4: e7e8 b.n 802a1a8 <_printf_float+0x210>
  103642. 802a1d6: 9b09 ldr r3, [sp, #36] @ 0x24
  103643. 802a1d8: 2b00 cmp r3, #0
  103644. 802a1da: dc3b bgt.n 802a254 <_printf_float+0x2bc>
  103645. 802a1dc: 4a1c ldr r2, [pc, #112] @ (802a250 <_printf_float+0x2b8>)
  103646. 802a1de: 2301 movs r3, #1
  103647. 802a1e0: 4631 mov r1, r6
  103648. 802a1e2: 4628 mov r0, r5
  103649. 802a1e4: 47b8 blx r7
  103650. 802a1e6: 3001 adds r0, #1
  103651. 802a1e8: f43f af22 beq.w 802a030 <_printf_float+0x98>
  103652. 802a1ec: e9dd 3909 ldrd r3, r9, [sp, #36] @ 0x24
  103653. 802a1f0: ea59 0303 orrs.w r3, r9, r3
  103654. 802a1f4: d102 bne.n 802a1fc <_printf_float+0x264>
  103655. 802a1f6: 6823 ldr r3, [r4, #0]
  103656. 802a1f8: 07d9 lsls r1, r3, #31
  103657. 802a1fa: d5d7 bpl.n 802a1ac <_printf_float+0x214>
  103658. 802a1fc: 9b05 ldr r3, [sp, #20]
  103659. 802a1fe: 465a mov r2, fp
  103660. 802a200: 4631 mov r1, r6
  103661. 802a202: 4628 mov r0, r5
  103662. 802a204: 47b8 blx r7
  103663. 802a206: 3001 adds r0, #1
  103664. 802a208: f43f af12 beq.w 802a030 <_printf_float+0x98>
  103665. 802a20c: f04f 0a00 mov.w sl, #0
  103666. 802a210: f104 0b1a add.w fp, r4, #26
  103667. 802a214: 9b09 ldr r3, [sp, #36] @ 0x24
  103668. 802a216: 425b negs r3, r3
  103669. 802a218: 4553 cmp r3, sl
  103670. 802a21a: dc01 bgt.n 802a220 <_printf_float+0x288>
  103671. 802a21c: 464b mov r3, r9
  103672. 802a21e: e794 b.n 802a14a <_printf_float+0x1b2>
  103673. 802a220: 2301 movs r3, #1
  103674. 802a222: 465a mov r2, fp
  103675. 802a224: 4631 mov r1, r6
  103676. 802a226: 4628 mov r0, r5
  103677. 802a228: 47b8 blx r7
  103678. 802a22a: 3001 adds r0, #1
  103679. 802a22c: f43f af00 beq.w 802a030 <_printf_float+0x98>
  103680. 802a230: f10a 0a01 add.w sl, sl, #1
  103681. 802a234: e7ee b.n 802a214 <_printf_float+0x27c>
  103682. 802a236: bf00 nop
  103683. 802a238: ffffffff .word 0xffffffff
  103684. 802a23c: 7fefffff .word 0x7fefffff
  103685. 802a240: 08031e51 .word 0x08031e51
  103686. 802a244: 08031e55 .word 0x08031e55
  103687. 802a248: 08031e59 .word 0x08031e59
  103688. 802a24c: 08031e5d .word 0x08031e5d
  103689. 802a250: 08031e61 .word 0x08031e61
  103690. 802a254: 6da3 ldr r3, [r4, #88] @ 0x58
  103691. 802a256: f8dd a028 ldr.w sl, [sp, #40] @ 0x28
  103692. 802a25a: 4553 cmp r3, sl
  103693. 802a25c: bfa8 it ge
  103694. 802a25e: 4653 movge r3, sl
  103695. 802a260: 2b00 cmp r3, #0
  103696. 802a262: 4699 mov r9, r3
  103697. 802a264: dc37 bgt.n 802a2d6 <_printf_float+0x33e>
  103698. 802a266: 2300 movs r3, #0
  103699. 802a268: 9307 str r3, [sp, #28]
  103700. 802a26a: ea29 79e9 bic.w r9, r9, r9, asr #31
  103701. 802a26e: f104 021a add.w r2, r4, #26
  103702. 802a272: 6da3 ldr r3, [r4, #88] @ 0x58
  103703. 802a274: 9907 ldr r1, [sp, #28]
  103704. 802a276: 9306 str r3, [sp, #24]
  103705. 802a278: eba3 0309 sub.w r3, r3, r9
  103706. 802a27c: 428b cmp r3, r1
  103707. 802a27e: dc31 bgt.n 802a2e4 <_printf_float+0x34c>
  103708. 802a280: 9b09 ldr r3, [sp, #36] @ 0x24
  103709. 802a282: 459a cmp sl, r3
  103710. 802a284: dc3b bgt.n 802a2fe <_printf_float+0x366>
  103711. 802a286: 6823 ldr r3, [r4, #0]
  103712. 802a288: 07da lsls r2, r3, #31
  103713. 802a28a: d438 bmi.n 802a2fe <_printf_float+0x366>
  103714. 802a28c: 9b09 ldr r3, [sp, #36] @ 0x24
  103715. 802a28e: ebaa 0903 sub.w r9, sl, r3
  103716. 802a292: 9b06 ldr r3, [sp, #24]
  103717. 802a294: ebaa 0303 sub.w r3, sl, r3
  103718. 802a298: 4599 cmp r9, r3
  103719. 802a29a: bfa8 it ge
  103720. 802a29c: 4699 movge r9, r3
  103721. 802a29e: f1b9 0f00 cmp.w r9, #0
  103722. 802a2a2: dc34 bgt.n 802a30e <_printf_float+0x376>
  103723. 802a2a4: f04f 0800 mov.w r8, #0
  103724. 802a2a8: ea29 79e9 bic.w r9, r9, r9, asr #31
  103725. 802a2ac: f104 0b1a add.w fp, r4, #26
  103726. 802a2b0: 9b09 ldr r3, [sp, #36] @ 0x24
  103727. 802a2b2: ebaa 0303 sub.w r3, sl, r3
  103728. 802a2b6: eba3 0309 sub.w r3, r3, r9
  103729. 802a2ba: 4543 cmp r3, r8
  103730. 802a2bc: f77f af76 ble.w 802a1ac <_printf_float+0x214>
  103731. 802a2c0: 2301 movs r3, #1
  103732. 802a2c2: 465a mov r2, fp
  103733. 802a2c4: 4631 mov r1, r6
  103734. 802a2c6: 4628 mov r0, r5
  103735. 802a2c8: 47b8 blx r7
  103736. 802a2ca: 3001 adds r0, #1
  103737. 802a2cc: f43f aeb0 beq.w 802a030 <_printf_float+0x98>
  103738. 802a2d0: f108 0801 add.w r8, r8, #1
  103739. 802a2d4: e7ec b.n 802a2b0 <_printf_float+0x318>
  103740. 802a2d6: 4642 mov r2, r8
  103741. 802a2d8: 4631 mov r1, r6
  103742. 802a2da: 4628 mov r0, r5
  103743. 802a2dc: 47b8 blx r7
  103744. 802a2de: 3001 adds r0, #1
  103745. 802a2e0: d1c1 bne.n 802a266 <_printf_float+0x2ce>
  103746. 802a2e2: e6a5 b.n 802a030 <_printf_float+0x98>
  103747. 802a2e4: 2301 movs r3, #1
  103748. 802a2e6: 4631 mov r1, r6
  103749. 802a2e8: 4628 mov r0, r5
  103750. 802a2ea: 9206 str r2, [sp, #24]
  103751. 802a2ec: 47b8 blx r7
  103752. 802a2ee: 3001 adds r0, #1
  103753. 802a2f0: f43f ae9e beq.w 802a030 <_printf_float+0x98>
  103754. 802a2f4: 9b07 ldr r3, [sp, #28]
  103755. 802a2f6: 9a06 ldr r2, [sp, #24]
  103756. 802a2f8: 3301 adds r3, #1
  103757. 802a2fa: 9307 str r3, [sp, #28]
  103758. 802a2fc: e7b9 b.n 802a272 <_printf_float+0x2da>
  103759. 802a2fe: 9b05 ldr r3, [sp, #20]
  103760. 802a300: 465a mov r2, fp
  103761. 802a302: 4631 mov r1, r6
  103762. 802a304: 4628 mov r0, r5
  103763. 802a306: 47b8 blx r7
  103764. 802a308: 3001 adds r0, #1
  103765. 802a30a: d1bf bne.n 802a28c <_printf_float+0x2f4>
  103766. 802a30c: e690 b.n 802a030 <_printf_float+0x98>
  103767. 802a30e: 9a06 ldr r2, [sp, #24]
  103768. 802a310: 464b mov r3, r9
  103769. 802a312: 4442 add r2, r8
  103770. 802a314: 4631 mov r1, r6
  103771. 802a316: 4628 mov r0, r5
  103772. 802a318: 47b8 blx r7
  103773. 802a31a: 3001 adds r0, #1
  103774. 802a31c: d1c2 bne.n 802a2a4 <_printf_float+0x30c>
  103775. 802a31e: e687 b.n 802a030 <_printf_float+0x98>
  103776. 802a320: f8dd 9028 ldr.w r9, [sp, #40] @ 0x28
  103777. 802a324: f1b9 0f01 cmp.w r9, #1
  103778. 802a328: dc01 bgt.n 802a32e <_printf_float+0x396>
  103779. 802a32a: 07db lsls r3, r3, #31
  103780. 802a32c: d536 bpl.n 802a39c <_printf_float+0x404>
  103781. 802a32e: 2301 movs r3, #1
  103782. 802a330: 4642 mov r2, r8
  103783. 802a332: 4631 mov r1, r6
  103784. 802a334: 4628 mov r0, r5
  103785. 802a336: 47b8 blx r7
  103786. 802a338: 3001 adds r0, #1
  103787. 802a33a: f43f ae79 beq.w 802a030 <_printf_float+0x98>
  103788. 802a33e: 9b05 ldr r3, [sp, #20]
  103789. 802a340: 465a mov r2, fp
  103790. 802a342: 4631 mov r1, r6
  103791. 802a344: 4628 mov r0, r5
  103792. 802a346: 47b8 blx r7
  103793. 802a348: 3001 adds r0, #1
  103794. 802a34a: f43f ae71 beq.w 802a030 <_printf_float+0x98>
  103795. 802a34e: ed94 7b12 vldr d7, [r4, #72] @ 0x48
  103796. 802a352: eeb5 7b40 vcmp.f64 d7, #0.0
  103797. 802a356: eef1 fa10 vmrs APSR_nzcv, fpscr
  103798. 802a35a: f109 39ff add.w r9, r9, #4294967295 @ 0xffffffff
  103799. 802a35e: d018 beq.n 802a392 <_printf_float+0x3fa>
  103800. 802a360: 464b mov r3, r9
  103801. 802a362: f108 0201 add.w r2, r8, #1
  103802. 802a366: 4631 mov r1, r6
  103803. 802a368: 4628 mov r0, r5
  103804. 802a36a: 47b8 blx r7
  103805. 802a36c: 3001 adds r0, #1
  103806. 802a36e: d10c bne.n 802a38a <_printf_float+0x3f2>
  103807. 802a370: e65e b.n 802a030 <_printf_float+0x98>
  103808. 802a372: 2301 movs r3, #1
  103809. 802a374: 465a mov r2, fp
  103810. 802a376: 4631 mov r1, r6
  103811. 802a378: 4628 mov r0, r5
  103812. 802a37a: 47b8 blx r7
  103813. 802a37c: 3001 adds r0, #1
  103814. 802a37e: f43f ae57 beq.w 802a030 <_printf_float+0x98>
  103815. 802a382: f108 0801 add.w r8, r8, #1
  103816. 802a386: 45c8 cmp r8, r9
  103817. 802a388: dbf3 blt.n 802a372 <_printf_float+0x3da>
  103818. 802a38a: 4653 mov r3, sl
  103819. 802a38c: f104 0250 add.w r2, r4, #80 @ 0x50
  103820. 802a390: e6dc b.n 802a14c <_printf_float+0x1b4>
  103821. 802a392: f04f 0800 mov.w r8, #0
  103822. 802a396: f104 0b1a add.w fp, r4, #26
  103823. 802a39a: e7f4 b.n 802a386 <_printf_float+0x3ee>
  103824. 802a39c: 2301 movs r3, #1
  103825. 802a39e: 4642 mov r2, r8
  103826. 802a3a0: e7e1 b.n 802a366 <_printf_float+0x3ce>
  103827. 802a3a2: 2301 movs r3, #1
  103828. 802a3a4: 464a mov r2, r9
  103829. 802a3a6: 4631 mov r1, r6
  103830. 802a3a8: 4628 mov r0, r5
  103831. 802a3aa: 47b8 blx r7
  103832. 802a3ac: 3001 adds r0, #1
  103833. 802a3ae: f43f ae3f beq.w 802a030 <_printf_float+0x98>
  103834. 802a3b2: f108 0801 add.w r8, r8, #1
  103835. 802a3b6: 68e3 ldr r3, [r4, #12]
  103836. 802a3b8: 990b ldr r1, [sp, #44] @ 0x2c
  103837. 802a3ba: 1a5b subs r3, r3, r1
  103838. 802a3bc: 4543 cmp r3, r8
  103839. 802a3be: dcf0 bgt.n 802a3a2 <_printf_float+0x40a>
  103840. 802a3c0: e6f8 b.n 802a1b4 <_printf_float+0x21c>
  103841. 802a3c2: f04f 0800 mov.w r8, #0
  103842. 802a3c6: f104 0919 add.w r9, r4, #25
  103843. 802a3ca: e7f4 b.n 802a3b6 <_printf_float+0x41e>
  103844. 0802a3cc <_printf_common>:
  103845. 802a3cc: e92d 47f0 stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr}
  103846. 802a3d0: 4616 mov r6, r2
  103847. 802a3d2: 4698 mov r8, r3
  103848. 802a3d4: 688a ldr r2, [r1, #8]
  103849. 802a3d6: 690b ldr r3, [r1, #16]
  103850. 802a3d8: f8dd 9020 ldr.w r9, [sp, #32]
  103851. 802a3dc: 4293 cmp r3, r2
  103852. 802a3de: bfb8 it lt
  103853. 802a3e0: 4613 movlt r3, r2
  103854. 802a3e2: 6033 str r3, [r6, #0]
  103855. 802a3e4: f891 2043 ldrb.w r2, [r1, #67] @ 0x43
  103856. 802a3e8: 4607 mov r7, r0
  103857. 802a3ea: 460c mov r4, r1
  103858. 802a3ec: b10a cbz r2, 802a3f2 <_printf_common+0x26>
  103859. 802a3ee: 3301 adds r3, #1
  103860. 802a3f0: 6033 str r3, [r6, #0]
  103861. 802a3f2: 6823 ldr r3, [r4, #0]
  103862. 802a3f4: 0699 lsls r1, r3, #26
  103863. 802a3f6: bf42 ittt mi
  103864. 802a3f8: 6833 ldrmi r3, [r6, #0]
  103865. 802a3fa: 3302 addmi r3, #2
  103866. 802a3fc: 6033 strmi r3, [r6, #0]
  103867. 802a3fe: 6825 ldr r5, [r4, #0]
  103868. 802a400: f015 0506 ands.w r5, r5, #6
  103869. 802a404: d106 bne.n 802a414 <_printf_common+0x48>
  103870. 802a406: f104 0a19 add.w sl, r4, #25
  103871. 802a40a: 68e3 ldr r3, [r4, #12]
  103872. 802a40c: 6832 ldr r2, [r6, #0]
  103873. 802a40e: 1a9b subs r3, r3, r2
  103874. 802a410: 42ab cmp r3, r5
  103875. 802a412: dc26 bgt.n 802a462 <_printf_common+0x96>
  103876. 802a414: f894 3043 ldrb.w r3, [r4, #67] @ 0x43
  103877. 802a418: 6822 ldr r2, [r4, #0]
  103878. 802a41a: 3b00 subs r3, #0
  103879. 802a41c: bf18 it ne
  103880. 802a41e: 2301 movne r3, #1
  103881. 802a420: 0692 lsls r2, r2, #26
  103882. 802a422: d42b bmi.n 802a47c <_printf_common+0xb0>
  103883. 802a424: f104 0243 add.w r2, r4, #67 @ 0x43
  103884. 802a428: 4641 mov r1, r8
  103885. 802a42a: 4638 mov r0, r7
  103886. 802a42c: 47c8 blx r9
  103887. 802a42e: 3001 adds r0, #1
  103888. 802a430: d01e beq.n 802a470 <_printf_common+0xa4>
  103889. 802a432: 6823 ldr r3, [r4, #0]
  103890. 802a434: 6922 ldr r2, [r4, #16]
  103891. 802a436: f003 0306 and.w r3, r3, #6
  103892. 802a43a: 2b04 cmp r3, #4
  103893. 802a43c: bf02 ittt eq
  103894. 802a43e: 68e5 ldreq r5, [r4, #12]
  103895. 802a440: 6833 ldreq r3, [r6, #0]
  103896. 802a442: 1aed subeq r5, r5, r3
  103897. 802a444: 68a3 ldr r3, [r4, #8]
  103898. 802a446: bf0c ite eq
  103899. 802a448: ea25 75e5 biceq.w r5, r5, r5, asr #31
  103900. 802a44c: 2500 movne r5, #0
  103901. 802a44e: 4293 cmp r3, r2
  103902. 802a450: bfc4 itt gt
  103903. 802a452: 1a9b subgt r3, r3, r2
  103904. 802a454: 18ed addgt r5, r5, r3
  103905. 802a456: 2600 movs r6, #0
  103906. 802a458: 341a adds r4, #26
  103907. 802a45a: 42b5 cmp r5, r6
  103908. 802a45c: d11a bne.n 802a494 <_printf_common+0xc8>
  103909. 802a45e: 2000 movs r0, #0
  103910. 802a460: e008 b.n 802a474 <_printf_common+0xa8>
  103911. 802a462: 2301 movs r3, #1
  103912. 802a464: 4652 mov r2, sl
  103913. 802a466: 4641 mov r1, r8
  103914. 802a468: 4638 mov r0, r7
  103915. 802a46a: 47c8 blx r9
  103916. 802a46c: 3001 adds r0, #1
  103917. 802a46e: d103 bne.n 802a478 <_printf_common+0xac>
  103918. 802a470: f04f 30ff mov.w r0, #4294967295 @ 0xffffffff
  103919. 802a474: e8bd 87f0 ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc}
  103920. 802a478: 3501 adds r5, #1
  103921. 802a47a: e7c6 b.n 802a40a <_printf_common+0x3e>
  103922. 802a47c: 18e1 adds r1, r4, r3
  103923. 802a47e: 1c5a adds r2, r3, #1
  103924. 802a480: 2030 movs r0, #48 @ 0x30
  103925. 802a482: f881 0043 strb.w r0, [r1, #67] @ 0x43
  103926. 802a486: 4422 add r2, r4
  103927. 802a488: f894 1045 ldrb.w r1, [r4, #69] @ 0x45
  103928. 802a48c: f882 1043 strb.w r1, [r2, #67] @ 0x43
  103929. 802a490: 3302 adds r3, #2
  103930. 802a492: e7c7 b.n 802a424 <_printf_common+0x58>
  103931. 802a494: 2301 movs r3, #1
  103932. 802a496: 4622 mov r2, r4
  103933. 802a498: 4641 mov r1, r8
  103934. 802a49a: 4638 mov r0, r7
  103935. 802a49c: 47c8 blx r9
  103936. 802a49e: 3001 adds r0, #1
  103937. 802a4a0: d0e6 beq.n 802a470 <_printf_common+0xa4>
  103938. 802a4a2: 3601 adds r6, #1
  103939. 802a4a4: e7d9 b.n 802a45a <_printf_common+0x8e>
  103940. ...
  103941. 0802a4a8 <_printf_i>:
  103942. 802a4a8: e92d 47ff stmdb sp!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, lr}
  103943. 802a4ac: 7e0f ldrb r7, [r1, #24]
  103944. 802a4ae: 9e0c ldr r6, [sp, #48] @ 0x30
  103945. 802a4b0: 2f78 cmp r7, #120 @ 0x78
  103946. 802a4b2: 4691 mov r9, r2
  103947. 802a4b4: 4680 mov r8, r0
  103948. 802a4b6: 460c mov r4, r1
  103949. 802a4b8: 469a mov sl, r3
  103950. 802a4ba: f101 0243 add.w r2, r1, #67 @ 0x43
  103951. 802a4be: d807 bhi.n 802a4d0 <_printf_i+0x28>
  103952. 802a4c0: 2f62 cmp r7, #98 @ 0x62
  103953. 802a4c2: d80a bhi.n 802a4da <_printf_i+0x32>
  103954. 802a4c4: 2f00 cmp r7, #0
  103955. 802a4c6: f000 80d2 beq.w 802a66e <_printf_i+0x1c6>
  103956. 802a4ca: 2f58 cmp r7, #88 @ 0x58
  103957. 802a4cc: f000 80b9 beq.w 802a642 <_printf_i+0x19a>
  103958. 802a4d0: f104 0642 add.w r6, r4, #66 @ 0x42
  103959. 802a4d4: f884 7042 strb.w r7, [r4, #66] @ 0x42
  103960. 802a4d8: e03a b.n 802a550 <_printf_i+0xa8>
  103961. 802a4da: f1a7 0363 sub.w r3, r7, #99 @ 0x63
  103962. 802a4de: 2b15 cmp r3, #21
  103963. 802a4e0: d8f6 bhi.n 802a4d0 <_printf_i+0x28>
  103964. 802a4e2: a101 add r1, pc, #4 @ (adr r1, 802a4e8 <_printf_i+0x40>)
  103965. 802a4e4: f851 f023 ldr.w pc, [r1, r3, lsl #2]
  103966. 802a4e8: 0802a541 .word 0x0802a541
  103967. 802a4ec: 0802a555 .word 0x0802a555
  103968. 802a4f0: 0802a4d1 .word 0x0802a4d1
  103969. 802a4f4: 0802a4d1 .word 0x0802a4d1
  103970. 802a4f8: 0802a4d1 .word 0x0802a4d1
  103971. 802a4fc: 0802a4d1 .word 0x0802a4d1
  103972. 802a500: 0802a555 .word 0x0802a555
  103973. 802a504: 0802a4d1 .word 0x0802a4d1
  103974. 802a508: 0802a4d1 .word 0x0802a4d1
  103975. 802a50c: 0802a4d1 .word 0x0802a4d1
  103976. 802a510: 0802a4d1 .word 0x0802a4d1
  103977. 802a514: 0802a655 .word 0x0802a655
  103978. 802a518: 0802a57f .word 0x0802a57f
  103979. 802a51c: 0802a60f .word 0x0802a60f
  103980. 802a520: 0802a4d1 .word 0x0802a4d1
  103981. 802a524: 0802a4d1 .word 0x0802a4d1
  103982. 802a528: 0802a677 .word 0x0802a677
  103983. 802a52c: 0802a4d1 .word 0x0802a4d1
  103984. 802a530: 0802a57f .word 0x0802a57f
  103985. 802a534: 0802a4d1 .word 0x0802a4d1
  103986. 802a538: 0802a4d1 .word 0x0802a4d1
  103987. 802a53c: 0802a617 .word 0x0802a617
  103988. 802a540: 6833 ldr r3, [r6, #0]
  103989. 802a542: 1d1a adds r2, r3, #4
  103990. 802a544: 681b ldr r3, [r3, #0]
  103991. 802a546: 6032 str r2, [r6, #0]
  103992. 802a548: f104 0642 add.w r6, r4, #66 @ 0x42
  103993. 802a54c: f884 3042 strb.w r3, [r4, #66] @ 0x42
  103994. 802a550: 2301 movs r3, #1
  103995. 802a552: e09d b.n 802a690 <_printf_i+0x1e8>
  103996. 802a554: 6833 ldr r3, [r6, #0]
  103997. 802a556: 6820 ldr r0, [r4, #0]
  103998. 802a558: 1d19 adds r1, r3, #4
  103999. 802a55a: 6031 str r1, [r6, #0]
  104000. 802a55c: 0606 lsls r6, r0, #24
  104001. 802a55e: d501 bpl.n 802a564 <_printf_i+0xbc>
  104002. 802a560: 681d ldr r5, [r3, #0]
  104003. 802a562: e003 b.n 802a56c <_printf_i+0xc4>
  104004. 802a564: 0645 lsls r5, r0, #25
  104005. 802a566: d5fb bpl.n 802a560 <_printf_i+0xb8>
  104006. 802a568: f9b3 5000 ldrsh.w r5, [r3]
  104007. 802a56c: 2d00 cmp r5, #0
  104008. 802a56e: da03 bge.n 802a578 <_printf_i+0xd0>
  104009. 802a570: 232d movs r3, #45 @ 0x2d
  104010. 802a572: 426d negs r5, r5
  104011. 802a574: f884 3043 strb.w r3, [r4, #67] @ 0x43
  104012. 802a578: 4859 ldr r0, [pc, #356] @ (802a6e0 <_printf_i+0x238>)
  104013. 802a57a: 230a movs r3, #10
  104014. 802a57c: e011 b.n 802a5a2 <_printf_i+0xfa>
  104015. 802a57e: 6821 ldr r1, [r4, #0]
  104016. 802a580: 6833 ldr r3, [r6, #0]
  104017. 802a582: 0608 lsls r0, r1, #24
  104018. 802a584: f853 5b04 ldr.w r5, [r3], #4
  104019. 802a588: d402 bmi.n 802a590 <_printf_i+0xe8>
  104020. 802a58a: 0649 lsls r1, r1, #25
  104021. 802a58c: bf48 it mi
  104022. 802a58e: b2ad uxthmi r5, r5
  104023. 802a590: 2f6f cmp r7, #111 @ 0x6f
  104024. 802a592: 4853 ldr r0, [pc, #332] @ (802a6e0 <_printf_i+0x238>)
  104025. 802a594: 6033 str r3, [r6, #0]
  104026. 802a596: bf14 ite ne
  104027. 802a598: 230a movne r3, #10
  104028. 802a59a: 2308 moveq r3, #8
  104029. 802a59c: 2100 movs r1, #0
  104030. 802a59e: f884 1043 strb.w r1, [r4, #67] @ 0x43
  104031. 802a5a2: 6866 ldr r6, [r4, #4]
  104032. 802a5a4: 60a6 str r6, [r4, #8]
  104033. 802a5a6: 2e00 cmp r6, #0
  104034. 802a5a8: bfa2 ittt ge
  104035. 802a5aa: 6821 ldrge r1, [r4, #0]
  104036. 802a5ac: f021 0104 bicge.w r1, r1, #4
  104037. 802a5b0: 6021 strge r1, [r4, #0]
  104038. 802a5b2: b90d cbnz r5, 802a5b8 <_printf_i+0x110>
  104039. 802a5b4: 2e00 cmp r6, #0
  104040. 802a5b6: d04b beq.n 802a650 <_printf_i+0x1a8>
  104041. 802a5b8: 4616 mov r6, r2
  104042. 802a5ba: fbb5 f1f3 udiv r1, r5, r3
  104043. 802a5be: fb03 5711 mls r7, r3, r1, r5
  104044. 802a5c2: 5dc7 ldrb r7, [r0, r7]
  104045. 802a5c4: f806 7d01 strb.w r7, [r6, #-1]!
  104046. 802a5c8: 462f mov r7, r5
  104047. 802a5ca: 42bb cmp r3, r7
  104048. 802a5cc: 460d mov r5, r1
  104049. 802a5ce: d9f4 bls.n 802a5ba <_printf_i+0x112>
  104050. 802a5d0: 2b08 cmp r3, #8
  104051. 802a5d2: d10b bne.n 802a5ec <_printf_i+0x144>
  104052. 802a5d4: 6823 ldr r3, [r4, #0]
  104053. 802a5d6: 07df lsls r7, r3, #31
  104054. 802a5d8: d508 bpl.n 802a5ec <_printf_i+0x144>
  104055. 802a5da: 6923 ldr r3, [r4, #16]
  104056. 802a5dc: 6861 ldr r1, [r4, #4]
  104057. 802a5de: 4299 cmp r1, r3
  104058. 802a5e0: bfde ittt le
  104059. 802a5e2: 2330 movle r3, #48 @ 0x30
  104060. 802a5e4: f806 3c01 strble.w r3, [r6, #-1]
  104061. 802a5e8: f106 36ff addle.w r6, r6, #4294967295 @ 0xffffffff
  104062. 802a5ec: 1b92 subs r2, r2, r6
  104063. 802a5ee: 6122 str r2, [r4, #16]
  104064. 802a5f0: f8cd a000 str.w sl, [sp]
  104065. 802a5f4: 464b mov r3, r9
  104066. 802a5f6: aa03 add r2, sp, #12
  104067. 802a5f8: 4621 mov r1, r4
  104068. 802a5fa: 4640 mov r0, r8
  104069. 802a5fc: f7ff fee6 bl 802a3cc <_printf_common>
  104070. 802a600: 3001 adds r0, #1
  104071. 802a602: d14a bne.n 802a69a <_printf_i+0x1f2>
  104072. 802a604: f04f 30ff mov.w r0, #4294967295 @ 0xffffffff
  104073. 802a608: b004 add sp, #16
  104074. 802a60a: e8bd 87f0 ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc}
  104075. 802a60e: 6823 ldr r3, [r4, #0]
  104076. 802a610: f043 0320 orr.w r3, r3, #32
  104077. 802a614: 6023 str r3, [r4, #0]
  104078. 802a616: 4833 ldr r0, [pc, #204] @ (802a6e4 <_printf_i+0x23c>)
  104079. 802a618: 2778 movs r7, #120 @ 0x78
  104080. 802a61a: f884 7045 strb.w r7, [r4, #69] @ 0x45
  104081. 802a61e: 6823 ldr r3, [r4, #0]
  104082. 802a620: 6831 ldr r1, [r6, #0]
  104083. 802a622: 061f lsls r7, r3, #24
  104084. 802a624: f851 5b04 ldr.w r5, [r1], #4
  104085. 802a628: d402 bmi.n 802a630 <_printf_i+0x188>
  104086. 802a62a: 065f lsls r7, r3, #25
  104087. 802a62c: bf48 it mi
  104088. 802a62e: b2ad uxthmi r5, r5
  104089. 802a630: 6031 str r1, [r6, #0]
  104090. 802a632: 07d9 lsls r1, r3, #31
  104091. 802a634: bf44 itt mi
  104092. 802a636: f043 0320 orrmi.w r3, r3, #32
  104093. 802a63a: 6023 strmi r3, [r4, #0]
  104094. 802a63c: b11d cbz r5, 802a646 <_printf_i+0x19e>
  104095. 802a63e: 2310 movs r3, #16
  104096. 802a640: e7ac b.n 802a59c <_printf_i+0xf4>
  104097. 802a642: 4827 ldr r0, [pc, #156] @ (802a6e0 <_printf_i+0x238>)
  104098. 802a644: e7e9 b.n 802a61a <_printf_i+0x172>
  104099. 802a646: 6823 ldr r3, [r4, #0]
  104100. 802a648: f023 0320 bic.w r3, r3, #32
  104101. 802a64c: 6023 str r3, [r4, #0]
  104102. 802a64e: e7f6 b.n 802a63e <_printf_i+0x196>
  104103. 802a650: 4616 mov r6, r2
  104104. 802a652: e7bd b.n 802a5d0 <_printf_i+0x128>
  104105. 802a654: 6833 ldr r3, [r6, #0]
  104106. 802a656: 6825 ldr r5, [r4, #0]
  104107. 802a658: 6961 ldr r1, [r4, #20]
  104108. 802a65a: 1d18 adds r0, r3, #4
  104109. 802a65c: 6030 str r0, [r6, #0]
  104110. 802a65e: 062e lsls r6, r5, #24
  104111. 802a660: 681b ldr r3, [r3, #0]
  104112. 802a662: d501 bpl.n 802a668 <_printf_i+0x1c0>
  104113. 802a664: 6019 str r1, [r3, #0]
  104114. 802a666: e002 b.n 802a66e <_printf_i+0x1c6>
  104115. 802a668: 0668 lsls r0, r5, #25
  104116. 802a66a: d5fb bpl.n 802a664 <_printf_i+0x1bc>
  104117. 802a66c: 8019 strh r1, [r3, #0]
  104118. 802a66e: 2300 movs r3, #0
  104119. 802a670: 6123 str r3, [r4, #16]
  104120. 802a672: 4616 mov r6, r2
  104121. 802a674: e7bc b.n 802a5f0 <_printf_i+0x148>
  104122. 802a676: 6833 ldr r3, [r6, #0]
  104123. 802a678: 1d1a adds r2, r3, #4
  104124. 802a67a: 6032 str r2, [r6, #0]
  104125. 802a67c: 681e ldr r6, [r3, #0]
  104126. 802a67e: 6862 ldr r2, [r4, #4]
  104127. 802a680: 2100 movs r1, #0
  104128. 802a682: 4630 mov r0, r6
  104129. 802a684: f7d5 fe3c bl 8000300 <memchr>
  104130. 802a688: b108 cbz r0, 802a68e <_printf_i+0x1e6>
  104131. 802a68a: 1b80 subs r0, r0, r6
  104132. 802a68c: 6060 str r0, [r4, #4]
  104133. 802a68e: 6863 ldr r3, [r4, #4]
  104134. 802a690: 6123 str r3, [r4, #16]
  104135. 802a692: 2300 movs r3, #0
  104136. 802a694: f884 3043 strb.w r3, [r4, #67] @ 0x43
  104137. 802a698: e7aa b.n 802a5f0 <_printf_i+0x148>
  104138. 802a69a: 6923 ldr r3, [r4, #16]
  104139. 802a69c: 4632 mov r2, r6
  104140. 802a69e: 4649 mov r1, r9
  104141. 802a6a0: 4640 mov r0, r8
  104142. 802a6a2: 47d0 blx sl
  104143. 802a6a4: 3001 adds r0, #1
  104144. 802a6a6: d0ad beq.n 802a604 <_printf_i+0x15c>
  104145. 802a6a8: 6823 ldr r3, [r4, #0]
  104146. 802a6aa: 079b lsls r3, r3, #30
  104147. 802a6ac: d413 bmi.n 802a6d6 <_printf_i+0x22e>
  104148. 802a6ae: 68e0 ldr r0, [r4, #12]
  104149. 802a6b0: 9b03 ldr r3, [sp, #12]
  104150. 802a6b2: 4298 cmp r0, r3
  104151. 802a6b4: bfb8 it lt
  104152. 802a6b6: 4618 movlt r0, r3
  104153. 802a6b8: e7a6 b.n 802a608 <_printf_i+0x160>
  104154. 802a6ba: 2301 movs r3, #1
  104155. 802a6bc: 4632 mov r2, r6
  104156. 802a6be: 4649 mov r1, r9
  104157. 802a6c0: 4640 mov r0, r8
  104158. 802a6c2: 47d0 blx sl
  104159. 802a6c4: 3001 adds r0, #1
  104160. 802a6c6: d09d beq.n 802a604 <_printf_i+0x15c>
  104161. 802a6c8: 3501 adds r5, #1
  104162. 802a6ca: 68e3 ldr r3, [r4, #12]
  104163. 802a6cc: 9903 ldr r1, [sp, #12]
  104164. 802a6ce: 1a5b subs r3, r3, r1
  104165. 802a6d0: 42ab cmp r3, r5
  104166. 802a6d2: dcf2 bgt.n 802a6ba <_printf_i+0x212>
  104167. 802a6d4: e7eb b.n 802a6ae <_printf_i+0x206>
  104168. 802a6d6: 2500 movs r5, #0
  104169. 802a6d8: f104 0619 add.w r6, r4, #25
  104170. 802a6dc: e7f5 b.n 802a6ca <_printf_i+0x222>
  104171. 802a6de: bf00 nop
  104172. 802a6e0: 08031e63 .word 0x08031e63
  104173. 802a6e4: 08031e74 .word 0x08031e74
  104174. 0802a6e8 <std>:
  104175. 802a6e8: 2300 movs r3, #0
  104176. 802a6ea: b510 push {r4, lr}
  104177. 802a6ec: 4604 mov r4, r0
  104178. 802a6ee: e9c0 3300 strd r3, r3, [r0]
  104179. 802a6f2: e9c0 3304 strd r3, r3, [r0, #16]
  104180. 802a6f6: 6083 str r3, [r0, #8]
  104181. 802a6f8: 8181 strh r1, [r0, #12]
  104182. 802a6fa: 6643 str r3, [r0, #100] @ 0x64
  104183. 802a6fc: 81c2 strh r2, [r0, #14]
  104184. 802a6fe: 6183 str r3, [r0, #24]
  104185. 802a700: 4619 mov r1, r3
  104186. 802a702: 2208 movs r2, #8
  104187. 802a704: 305c adds r0, #92 @ 0x5c
  104188. 802a706: f000 fa43 bl 802ab90 <memset>
  104189. 802a70a: 4b0d ldr r3, [pc, #52] @ (802a740 <std+0x58>)
  104190. 802a70c: 6263 str r3, [r4, #36] @ 0x24
  104191. 802a70e: 4b0d ldr r3, [pc, #52] @ (802a744 <std+0x5c>)
  104192. 802a710: 62a3 str r3, [r4, #40] @ 0x28
  104193. 802a712: 4b0d ldr r3, [pc, #52] @ (802a748 <std+0x60>)
  104194. 802a714: 62e3 str r3, [r4, #44] @ 0x2c
  104195. 802a716: 4b0d ldr r3, [pc, #52] @ (802a74c <std+0x64>)
  104196. 802a718: 6323 str r3, [r4, #48] @ 0x30
  104197. 802a71a: 4b0d ldr r3, [pc, #52] @ (802a750 <std+0x68>)
  104198. 802a71c: 6224 str r4, [r4, #32]
  104199. 802a71e: 429c cmp r4, r3
  104200. 802a720: d006 beq.n 802a730 <std+0x48>
  104201. 802a722: f103 0268 add.w r2, r3, #104 @ 0x68
  104202. 802a726: 4294 cmp r4, r2
  104203. 802a728: d002 beq.n 802a730 <std+0x48>
  104204. 802a72a: 33d0 adds r3, #208 @ 0xd0
  104205. 802a72c: 429c cmp r4, r3
  104206. 802a72e: d105 bne.n 802a73c <std+0x54>
  104207. 802a730: f104 0058 add.w r0, r4, #88 @ 0x58
  104208. 802a734: e8bd 4010 ldmia.w sp!, {r4, lr}
  104209. 802a738: f000 bb1e b.w 802ad78 <__retarget_lock_init_recursive>
  104210. 802a73c: bd10 pop {r4, pc}
  104211. 802a73e: bf00 nop
  104212. 802a740: 0802a98d .word 0x0802a98d
  104213. 802a744: 0802a9af .word 0x0802a9af
  104214. 802a748: 0802a9e7 .word 0x0802a9e7
  104215. 802a74c: 0802aa0b .word 0x0802aa0b
  104216. 802a750: 2402b124 .word 0x2402b124
  104217. 0802a754 <stdio_exit_handler>:
  104218. 802a754: 4a02 ldr r2, [pc, #8] @ (802a760 <stdio_exit_handler+0xc>)
  104219. 802a756: 4903 ldr r1, [pc, #12] @ (802a764 <stdio_exit_handler+0x10>)
  104220. 802a758: 4803 ldr r0, [pc, #12] @ (802a768 <stdio_exit_handler+0x14>)
  104221. 802a75a: f000 b869 b.w 802a830 <_fwalk_sglue>
  104222. 802a75e: bf00 nop
  104223. 802a760: 2400005c .word 0x2400005c
  104224. 802a764: 0802d09d .word 0x0802d09d
  104225. 802a768: 240001d8 .word 0x240001d8
  104226. 0802a76c <cleanup_stdio>:
  104227. 802a76c: 6841 ldr r1, [r0, #4]
  104228. 802a76e: 4b0c ldr r3, [pc, #48] @ (802a7a0 <cleanup_stdio+0x34>)
  104229. 802a770: 4299 cmp r1, r3
  104230. 802a772: b510 push {r4, lr}
  104231. 802a774: 4604 mov r4, r0
  104232. 802a776: d001 beq.n 802a77c <cleanup_stdio+0x10>
  104233. 802a778: f002 fc90 bl 802d09c <_fflush_r>
  104234. 802a77c: 68a1 ldr r1, [r4, #8]
  104235. 802a77e: 4b09 ldr r3, [pc, #36] @ (802a7a4 <cleanup_stdio+0x38>)
  104236. 802a780: 4299 cmp r1, r3
  104237. 802a782: d002 beq.n 802a78a <cleanup_stdio+0x1e>
  104238. 802a784: 4620 mov r0, r4
  104239. 802a786: f002 fc89 bl 802d09c <_fflush_r>
  104240. 802a78a: 68e1 ldr r1, [r4, #12]
  104241. 802a78c: 4b06 ldr r3, [pc, #24] @ (802a7a8 <cleanup_stdio+0x3c>)
  104242. 802a78e: 4299 cmp r1, r3
  104243. 802a790: d004 beq.n 802a79c <cleanup_stdio+0x30>
  104244. 802a792: 4620 mov r0, r4
  104245. 802a794: e8bd 4010 ldmia.w sp!, {r4, lr}
  104246. 802a798: f002 bc80 b.w 802d09c <_fflush_r>
  104247. 802a79c: bd10 pop {r4, pc}
  104248. 802a79e: bf00 nop
  104249. 802a7a0: 2402b124 .word 0x2402b124
  104250. 802a7a4: 2402b18c .word 0x2402b18c
  104251. 802a7a8: 2402b1f4 .word 0x2402b1f4
  104252. 0802a7ac <global_stdio_init.part.0>:
  104253. 802a7ac: b510 push {r4, lr}
  104254. 802a7ae: 4b0b ldr r3, [pc, #44] @ (802a7dc <global_stdio_init.part.0+0x30>)
  104255. 802a7b0: 4c0b ldr r4, [pc, #44] @ (802a7e0 <global_stdio_init.part.0+0x34>)
  104256. 802a7b2: 4a0c ldr r2, [pc, #48] @ (802a7e4 <global_stdio_init.part.0+0x38>)
  104257. 802a7b4: 601a str r2, [r3, #0]
  104258. 802a7b6: 4620 mov r0, r4
  104259. 802a7b8: 2200 movs r2, #0
  104260. 802a7ba: 2104 movs r1, #4
  104261. 802a7bc: f7ff ff94 bl 802a6e8 <std>
  104262. 802a7c0: f104 0068 add.w r0, r4, #104 @ 0x68
  104263. 802a7c4: 2201 movs r2, #1
  104264. 802a7c6: 2109 movs r1, #9
  104265. 802a7c8: f7ff ff8e bl 802a6e8 <std>
  104266. 802a7cc: f104 00d0 add.w r0, r4, #208 @ 0xd0
  104267. 802a7d0: 2202 movs r2, #2
  104268. 802a7d2: e8bd 4010 ldmia.w sp!, {r4, lr}
  104269. 802a7d6: 2112 movs r1, #18
  104270. 802a7d8: f7ff bf86 b.w 802a6e8 <std>
  104271. 802a7dc: 2402b25c .word 0x2402b25c
  104272. 802a7e0: 2402b124 .word 0x2402b124
  104273. 802a7e4: 0802a755 .word 0x0802a755
  104274. 0802a7e8 <__sfp_lock_acquire>:
  104275. 802a7e8: 4801 ldr r0, [pc, #4] @ (802a7f0 <__sfp_lock_acquire+0x8>)
  104276. 802a7ea: f000 bac6 b.w 802ad7a <__retarget_lock_acquire_recursive>
  104277. 802a7ee: bf00 nop
  104278. 802a7f0: 2402b265 .word 0x2402b265
  104279. 0802a7f4 <__sfp_lock_release>:
  104280. 802a7f4: 4801 ldr r0, [pc, #4] @ (802a7fc <__sfp_lock_release+0x8>)
  104281. 802a7f6: f000 bac1 b.w 802ad7c <__retarget_lock_release_recursive>
  104282. 802a7fa: bf00 nop
  104283. 802a7fc: 2402b265 .word 0x2402b265
  104284. 0802a800 <__sinit>:
  104285. 802a800: b510 push {r4, lr}
  104286. 802a802: 4604 mov r4, r0
  104287. 802a804: f7ff fff0 bl 802a7e8 <__sfp_lock_acquire>
  104288. 802a808: 6a23 ldr r3, [r4, #32]
  104289. 802a80a: b11b cbz r3, 802a814 <__sinit+0x14>
  104290. 802a80c: e8bd 4010 ldmia.w sp!, {r4, lr}
  104291. 802a810: f7ff bff0 b.w 802a7f4 <__sfp_lock_release>
  104292. 802a814: 4b04 ldr r3, [pc, #16] @ (802a828 <__sinit+0x28>)
  104293. 802a816: 6223 str r3, [r4, #32]
  104294. 802a818: 4b04 ldr r3, [pc, #16] @ (802a82c <__sinit+0x2c>)
  104295. 802a81a: 681b ldr r3, [r3, #0]
  104296. 802a81c: 2b00 cmp r3, #0
  104297. 802a81e: d1f5 bne.n 802a80c <__sinit+0xc>
  104298. 802a820: f7ff ffc4 bl 802a7ac <global_stdio_init.part.0>
  104299. 802a824: e7f2 b.n 802a80c <__sinit+0xc>
  104300. 802a826: bf00 nop
  104301. 802a828: 0802a76d .word 0x0802a76d
  104302. 802a82c: 2402b25c .word 0x2402b25c
  104303. 0802a830 <_fwalk_sglue>:
  104304. 802a830: e92d 43f8 stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr}
  104305. 802a834: 4607 mov r7, r0
  104306. 802a836: 4688 mov r8, r1
  104307. 802a838: 4614 mov r4, r2
  104308. 802a83a: 2600 movs r6, #0
  104309. 802a83c: e9d4 9501 ldrd r9, r5, [r4, #4]
  104310. 802a840: f1b9 0901 subs.w r9, r9, #1
  104311. 802a844: d505 bpl.n 802a852 <_fwalk_sglue+0x22>
  104312. 802a846: 6824 ldr r4, [r4, #0]
  104313. 802a848: 2c00 cmp r4, #0
  104314. 802a84a: d1f7 bne.n 802a83c <_fwalk_sglue+0xc>
  104315. 802a84c: 4630 mov r0, r6
  104316. 802a84e: e8bd 83f8 ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc}
  104317. 802a852: 89ab ldrh r3, [r5, #12]
  104318. 802a854: 2b01 cmp r3, #1
  104319. 802a856: d907 bls.n 802a868 <_fwalk_sglue+0x38>
  104320. 802a858: f9b5 300e ldrsh.w r3, [r5, #14]
  104321. 802a85c: 3301 adds r3, #1
  104322. 802a85e: d003 beq.n 802a868 <_fwalk_sglue+0x38>
  104323. 802a860: 4629 mov r1, r5
  104324. 802a862: 4638 mov r0, r7
  104325. 802a864: 47c0 blx r8
  104326. 802a866: 4306 orrs r6, r0
  104327. 802a868: 3568 adds r5, #104 @ 0x68
  104328. 802a86a: e7e9 b.n 802a840 <_fwalk_sglue+0x10>
  104329. 0802a86c <iprintf>:
  104330. 802a86c: b40f push {r0, r1, r2, r3}
  104331. 802a86e: b507 push {r0, r1, r2, lr}
  104332. 802a870: 4906 ldr r1, [pc, #24] @ (802a88c <iprintf+0x20>)
  104333. 802a872: ab04 add r3, sp, #16
  104334. 802a874: 6808 ldr r0, [r1, #0]
  104335. 802a876: f853 2b04 ldr.w r2, [r3], #4
  104336. 802a87a: 6881 ldr r1, [r0, #8]
  104337. 802a87c: 9301 str r3, [sp, #4]
  104338. 802a87e: f002 fa71 bl 802cd64 <_vfiprintf_r>
  104339. 802a882: b003 add sp, #12
  104340. 802a884: f85d eb04 ldr.w lr, [sp], #4
  104341. 802a888: b004 add sp, #16
  104342. 802a88a: 4770 bx lr
  104343. 802a88c: 240001d4 .word 0x240001d4
  104344. 0802a890 <_puts_r>:
  104345. 802a890: 6a03 ldr r3, [r0, #32]
  104346. 802a892: b570 push {r4, r5, r6, lr}
  104347. 802a894: 6884 ldr r4, [r0, #8]
  104348. 802a896: 4605 mov r5, r0
  104349. 802a898: 460e mov r6, r1
  104350. 802a89a: b90b cbnz r3, 802a8a0 <_puts_r+0x10>
  104351. 802a89c: f7ff ffb0 bl 802a800 <__sinit>
  104352. 802a8a0: 6e63 ldr r3, [r4, #100] @ 0x64
  104353. 802a8a2: 07db lsls r3, r3, #31
  104354. 802a8a4: d405 bmi.n 802a8b2 <_puts_r+0x22>
  104355. 802a8a6: 89a3 ldrh r3, [r4, #12]
  104356. 802a8a8: 0598 lsls r0, r3, #22
  104357. 802a8aa: d402 bmi.n 802a8b2 <_puts_r+0x22>
  104358. 802a8ac: 6da0 ldr r0, [r4, #88] @ 0x58
  104359. 802a8ae: f000 fa64 bl 802ad7a <__retarget_lock_acquire_recursive>
  104360. 802a8b2: 89a3 ldrh r3, [r4, #12]
  104361. 802a8b4: 0719 lsls r1, r3, #28
  104362. 802a8b6: d502 bpl.n 802a8be <_puts_r+0x2e>
  104363. 802a8b8: 6923 ldr r3, [r4, #16]
  104364. 802a8ba: 2b00 cmp r3, #0
  104365. 802a8bc: d135 bne.n 802a92a <_puts_r+0x9a>
  104366. 802a8be: 4621 mov r1, r4
  104367. 802a8c0: 4628 mov r0, r5
  104368. 802a8c2: f000 f8e5 bl 802aa90 <__swsetup_r>
  104369. 802a8c6: b380 cbz r0, 802a92a <_puts_r+0x9a>
  104370. 802a8c8: f04f 35ff mov.w r5, #4294967295 @ 0xffffffff
  104371. 802a8cc: 6e63 ldr r3, [r4, #100] @ 0x64
  104372. 802a8ce: 07da lsls r2, r3, #31
  104373. 802a8d0: d405 bmi.n 802a8de <_puts_r+0x4e>
  104374. 802a8d2: 89a3 ldrh r3, [r4, #12]
  104375. 802a8d4: 059b lsls r3, r3, #22
  104376. 802a8d6: d402 bmi.n 802a8de <_puts_r+0x4e>
  104377. 802a8d8: 6da0 ldr r0, [r4, #88] @ 0x58
  104378. 802a8da: f000 fa4f bl 802ad7c <__retarget_lock_release_recursive>
  104379. 802a8de: 4628 mov r0, r5
  104380. 802a8e0: bd70 pop {r4, r5, r6, pc}
  104381. 802a8e2: 2b00 cmp r3, #0
  104382. 802a8e4: da04 bge.n 802a8f0 <_puts_r+0x60>
  104383. 802a8e6: 69a2 ldr r2, [r4, #24]
  104384. 802a8e8: 429a cmp r2, r3
  104385. 802a8ea: dc17 bgt.n 802a91c <_puts_r+0x8c>
  104386. 802a8ec: 290a cmp r1, #10
  104387. 802a8ee: d015 beq.n 802a91c <_puts_r+0x8c>
  104388. 802a8f0: 6823 ldr r3, [r4, #0]
  104389. 802a8f2: 1c5a adds r2, r3, #1
  104390. 802a8f4: 6022 str r2, [r4, #0]
  104391. 802a8f6: 7019 strb r1, [r3, #0]
  104392. 802a8f8: 68a3 ldr r3, [r4, #8]
  104393. 802a8fa: f816 1f01 ldrb.w r1, [r6, #1]!
  104394. 802a8fe: 3b01 subs r3, #1
  104395. 802a900: 60a3 str r3, [r4, #8]
  104396. 802a902: 2900 cmp r1, #0
  104397. 802a904: d1ed bne.n 802a8e2 <_puts_r+0x52>
  104398. 802a906: 2b00 cmp r3, #0
  104399. 802a908: da11 bge.n 802a92e <_puts_r+0x9e>
  104400. 802a90a: 4622 mov r2, r4
  104401. 802a90c: 210a movs r1, #10
  104402. 802a90e: 4628 mov r0, r5
  104403. 802a910: f000 f87f bl 802aa12 <__swbuf_r>
  104404. 802a914: 3001 adds r0, #1
  104405. 802a916: d0d7 beq.n 802a8c8 <_puts_r+0x38>
  104406. 802a918: 250a movs r5, #10
  104407. 802a91a: e7d7 b.n 802a8cc <_puts_r+0x3c>
  104408. 802a91c: 4622 mov r2, r4
  104409. 802a91e: 4628 mov r0, r5
  104410. 802a920: f000 f877 bl 802aa12 <__swbuf_r>
  104411. 802a924: 3001 adds r0, #1
  104412. 802a926: d1e7 bne.n 802a8f8 <_puts_r+0x68>
  104413. 802a928: e7ce b.n 802a8c8 <_puts_r+0x38>
  104414. 802a92a: 3e01 subs r6, #1
  104415. 802a92c: e7e4 b.n 802a8f8 <_puts_r+0x68>
  104416. 802a92e: 6823 ldr r3, [r4, #0]
  104417. 802a930: 1c5a adds r2, r3, #1
  104418. 802a932: 6022 str r2, [r4, #0]
  104419. 802a934: 220a movs r2, #10
  104420. 802a936: 701a strb r2, [r3, #0]
  104421. 802a938: e7ee b.n 802a918 <_puts_r+0x88>
  104422. ...
  104423. 0802a93c <puts>:
  104424. 802a93c: 4b02 ldr r3, [pc, #8] @ (802a948 <puts+0xc>)
  104425. 802a93e: 4601 mov r1, r0
  104426. 802a940: 6818 ldr r0, [r3, #0]
  104427. 802a942: f7ff bfa5 b.w 802a890 <_puts_r>
  104428. 802a946: bf00 nop
  104429. 802a948: 240001d4 .word 0x240001d4
  104430. 0802a94c <siprintf>:
  104431. 802a94c: b40e push {r1, r2, r3}
  104432. 802a94e: b500 push {lr}
  104433. 802a950: b09c sub sp, #112 @ 0x70
  104434. 802a952: ab1d add r3, sp, #116 @ 0x74
  104435. 802a954: 9002 str r0, [sp, #8]
  104436. 802a956: 9006 str r0, [sp, #24]
  104437. 802a958: f06f 4100 mvn.w r1, #2147483648 @ 0x80000000
  104438. 802a95c: 4809 ldr r0, [pc, #36] @ (802a984 <siprintf+0x38>)
  104439. 802a95e: 9107 str r1, [sp, #28]
  104440. 802a960: 9104 str r1, [sp, #16]
  104441. 802a962: 4909 ldr r1, [pc, #36] @ (802a988 <siprintf+0x3c>)
  104442. 802a964: f853 2b04 ldr.w r2, [r3], #4
  104443. 802a968: 9105 str r1, [sp, #20]
  104444. 802a96a: 6800 ldr r0, [r0, #0]
  104445. 802a96c: 9301 str r3, [sp, #4]
  104446. 802a96e: a902 add r1, sp, #8
  104447. 802a970: f002 f8d2 bl 802cb18 <_svfiprintf_r>
  104448. 802a974: 9b02 ldr r3, [sp, #8]
  104449. 802a976: 2200 movs r2, #0
  104450. 802a978: 701a strb r2, [r3, #0]
  104451. 802a97a: b01c add sp, #112 @ 0x70
  104452. 802a97c: f85d eb04 ldr.w lr, [sp], #4
  104453. 802a980: b003 add sp, #12
  104454. 802a982: 4770 bx lr
  104455. 802a984: 240001d4 .word 0x240001d4
  104456. 802a988: ffff0208 .word 0xffff0208
  104457. 0802a98c <__sread>:
  104458. 802a98c: b510 push {r4, lr}
  104459. 802a98e: 460c mov r4, r1
  104460. 802a990: f9b1 100e ldrsh.w r1, [r1, #14]
  104461. 802a994: f000 f992 bl 802acbc <_read_r>
  104462. 802a998: 2800 cmp r0, #0
  104463. 802a99a: bfab itete ge
  104464. 802a99c: 6d63 ldrge r3, [r4, #84] @ 0x54
  104465. 802a99e: 89a3 ldrhlt r3, [r4, #12]
  104466. 802a9a0: 181b addge r3, r3, r0
  104467. 802a9a2: f423 5380 biclt.w r3, r3, #4096 @ 0x1000
  104468. 802a9a6: bfac ite ge
  104469. 802a9a8: 6563 strge r3, [r4, #84] @ 0x54
  104470. 802a9aa: 81a3 strhlt r3, [r4, #12]
  104471. 802a9ac: bd10 pop {r4, pc}
  104472. 0802a9ae <__swrite>:
  104473. 802a9ae: e92d 41f0 stmdb sp!, {r4, r5, r6, r7, r8, lr}
  104474. 802a9b2: 461f mov r7, r3
  104475. 802a9b4: 898b ldrh r3, [r1, #12]
  104476. 802a9b6: 05db lsls r3, r3, #23
  104477. 802a9b8: 4605 mov r5, r0
  104478. 802a9ba: 460c mov r4, r1
  104479. 802a9bc: 4616 mov r6, r2
  104480. 802a9be: d505 bpl.n 802a9cc <__swrite+0x1e>
  104481. 802a9c0: f9b1 100e ldrsh.w r1, [r1, #14]
  104482. 802a9c4: 2302 movs r3, #2
  104483. 802a9c6: 2200 movs r2, #0
  104484. 802a9c8: f000 f966 bl 802ac98 <_lseek_r>
  104485. 802a9cc: 89a3 ldrh r3, [r4, #12]
  104486. 802a9ce: f9b4 100e ldrsh.w r1, [r4, #14]
  104487. 802a9d2: f423 5380 bic.w r3, r3, #4096 @ 0x1000
  104488. 802a9d6: 81a3 strh r3, [r4, #12]
  104489. 802a9d8: 4632 mov r2, r6
  104490. 802a9da: 463b mov r3, r7
  104491. 802a9dc: 4628 mov r0, r5
  104492. 802a9de: e8bd 41f0 ldmia.w sp!, {r4, r5, r6, r7, r8, lr}
  104493. 802a9e2: f000 b98d b.w 802ad00 <_write_r>
  104494. 0802a9e6 <__sseek>:
  104495. 802a9e6: b510 push {r4, lr}
  104496. 802a9e8: 460c mov r4, r1
  104497. 802a9ea: f9b1 100e ldrsh.w r1, [r1, #14]
  104498. 802a9ee: f000 f953 bl 802ac98 <_lseek_r>
  104499. 802a9f2: 1c43 adds r3, r0, #1
  104500. 802a9f4: 89a3 ldrh r3, [r4, #12]
  104501. 802a9f6: bf15 itete ne
  104502. 802a9f8: 6560 strne r0, [r4, #84] @ 0x54
  104503. 802a9fa: f423 5380 biceq.w r3, r3, #4096 @ 0x1000
  104504. 802a9fe: f443 5380 orrne.w r3, r3, #4096 @ 0x1000
  104505. 802aa02: 81a3 strheq r3, [r4, #12]
  104506. 802aa04: bf18 it ne
  104507. 802aa06: 81a3 strhne r3, [r4, #12]
  104508. 802aa08: bd10 pop {r4, pc}
  104509. 0802aa0a <__sclose>:
  104510. 802aa0a: f9b1 100e ldrsh.w r1, [r1, #14]
  104511. 802aa0e: f000 b8dd b.w 802abcc <_close_r>
  104512. 0802aa12 <__swbuf_r>:
  104513. 802aa12: b5f8 push {r3, r4, r5, r6, r7, lr}
  104514. 802aa14: 460e mov r6, r1
  104515. 802aa16: 4614 mov r4, r2
  104516. 802aa18: 4605 mov r5, r0
  104517. 802aa1a: b118 cbz r0, 802aa24 <__swbuf_r+0x12>
  104518. 802aa1c: 6a03 ldr r3, [r0, #32]
  104519. 802aa1e: b90b cbnz r3, 802aa24 <__swbuf_r+0x12>
  104520. 802aa20: f7ff feee bl 802a800 <__sinit>
  104521. 802aa24: 69a3 ldr r3, [r4, #24]
  104522. 802aa26: 60a3 str r3, [r4, #8]
  104523. 802aa28: 89a3 ldrh r3, [r4, #12]
  104524. 802aa2a: 071a lsls r2, r3, #28
  104525. 802aa2c: d501 bpl.n 802aa32 <__swbuf_r+0x20>
  104526. 802aa2e: 6923 ldr r3, [r4, #16]
  104527. 802aa30: b943 cbnz r3, 802aa44 <__swbuf_r+0x32>
  104528. 802aa32: 4621 mov r1, r4
  104529. 802aa34: 4628 mov r0, r5
  104530. 802aa36: f000 f82b bl 802aa90 <__swsetup_r>
  104531. 802aa3a: b118 cbz r0, 802aa44 <__swbuf_r+0x32>
  104532. 802aa3c: f04f 37ff mov.w r7, #4294967295 @ 0xffffffff
  104533. 802aa40: 4638 mov r0, r7
  104534. 802aa42: bdf8 pop {r3, r4, r5, r6, r7, pc}
  104535. 802aa44: 6823 ldr r3, [r4, #0]
  104536. 802aa46: 6922 ldr r2, [r4, #16]
  104537. 802aa48: 1a98 subs r0, r3, r2
  104538. 802aa4a: 6963 ldr r3, [r4, #20]
  104539. 802aa4c: b2f6 uxtb r6, r6
  104540. 802aa4e: 4283 cmp r3, r0
  104541. 802aa50: 4637 mov r7, r6
  104542. 802aa52: dc05 bgt.n 802aa60 <__swbuf_r+0x4e>
  104543. 802aa54: 4621 mov r1, r4
  104544. 802aa56: 4628 mov r0, r5
  104545. 802aa58: f002 fb20 bl 802d09c <_fflush_r>
  104546. 802aa5c: 2800 cmp r0, #0
  104547. 802aa5e: d1ed bne.n 802aa3c <__swbuf_r+0x2a>
  104548. 802aa60: 68a3 ldr r3, [r4, #8]
  104549. 802aa62: 3b01 subs r3, #1
  104550. 802aa64: 60a3 str r3, [r4, #8]
  104551. 802aa66: 6823 ldr r3, [r4, #0]
  104552. 802aa68: 1c5a adds r2, r3, #1
  104553. 802aa6a: 6022 str r2, [r4, #0]
  104554. 802aa6c: 701e strb r6, [r3, #0]
  104555. 802aa6e: 6962 ldr r2, [r4, #20]
  104556. 802aa70: 1c43 adds r3, r0, #1
  104557. 802aa72: 429a cmp r2, r3
  104558. 802aa74: d004 beq.n 802aa80 <__swbuf_r+0x6e>
  104559. 802aa76: 89a3 ldrh r3, [r4, #12]
  104560. 802aa78: 07db lsls r3, r3, #31
  104561. 802aa7a: d5e1 bpl.n 802aa40 <__swbuf_r+0x2e>
  104562. 802aa7c: 2e0a cmp r6, #10
  104563. 802aa7e: d1df bne.n 802aa40 <__swbuf_r+0x2e>
  104564. 802aa80: 4621 mov r1, r4
  104565. 802aa82: 4628 mov r0, r5
  104566. 802aa84: f002 fb0a bl 802d09c <_fflush_r>
  104567. 802aa88: 2800 cmp r0, #0
  104568. 802aa8a: d0d9 beq.n 802aa40 <__swbuf_r+0x2e>
  104569. 802aa8c: e7d6 b.n 802aa3c <__swbuf_r+0x2a>
  104570. ...
  104571. 0802aa90 <__swsetup_r>:
  104572. 802aa90: b538 push {r3, r4, r5, lr}
  104573. 802aa92: 4b29 ldr r3, [pc, #164] @ (802ab38 <__swsetup_r+0xa8>)
  104574. 802aa94: 4605 mov r5, r0
  104575. 802aa96: 6818 ldr r0, [r3, #0]
  104576. 802aa98: 460c mov r4, r1
  104577. 802aa9a: b118 cbz r0, 802aaa4 <__swsetup_r+0x14>
  104578. 802aa9c: 6a03 ldr r3, [r0, #32]
  104579. 802aa9e: b90b cbnz r3, 802aaa4 <__swsetup_r+0x14>
  104580. 802aaa0: f7ff feae bl 802a800 <__sinit>
  104581. 802aaa4: f9b4 300c ldrsh.w r3, [r4, #12]
  104582. 802aaa8: 0719 lsls r1, r3, #28
  104583. 802aaaa: d422 bmi.n 802aaf2 <__swsetup_r+0x62>
  104584. 802aaac: 06da lsls r2, r3, #27
  104585. 802aaae: d407 bmi.n 802aac0 <__swsetup_r+0x30>
  104586. 802aab0: 2209 movs r2, #9
  104587. 802aab2: 602a str r2, [r5, #0]
  104588. 802aab4: f043 0340 orr.w r3, r3, #64 @ 0x40
  104589. 802aab8: 81a3 strh r3, [r4, #12]
  104590. 802aaba: f04f 30ff mov.w r0, #4294967295 @ 0xffffffff
  104591. 802aabe: e033 b.n 802ab28 <__swsetup_r+0x98>
  104592. 802aac0: 0758 lsls r0, r3, #29
  104593. 802aac2: d512 bpl.n 802aaea <__swsetup_r+0x5a>
  104594. 802aac4: 6b61 ldr r1, [r4, #52] @ 0x34
  104595. 802aac6: b141 cbz r1, 802aada <__swsetup_r+0x4a>
  104596. 802aac8: f104 0344 add.w r3, r4, #68 @ 0x44
  104597. 802aacc: 4299 cmp r1, r3
  104598. 802aace: d002 beq.n 802aad6 <__swsetup_r+0x46>
  104599. 802aad0: 4628 mov r0, r5
  104600. 802aad2: f000 ff6b bl 802b9ac <_free_r>
  104601. 802aad6: 2300 movs r3, #0
  104602. 802aad8: 6363 str r3, [r4, #52] @ 0x34
  104603. 802aada: 89a3 ldrh r3, [r4, #12]
  104604. 802aadc: f023 0324 bic.w r3, r3, #36 @ 0x24
  104605. 802aae0: 81a3 strh r3, [r4, #12]
  104606. 802aae2: 2300 movs r3, #0
  104607. 802aae4: 6063 str r3, [r4, #4]
  104608. 802aae6: 6923 ldr r3, [r4, #16]
  104609. 802aae8: 6023 str r3, [r4, #0]
  104610. 802aaea: 89a3 ldrh r3, [r4, #12]
  104611. 802aaec: f043 0308 orr.w r3, r3, #8
  104612. 802aaf0: 81a3 strh r3, [r4, #12]
  104613. 802aaf2: 6923 ldr r3, [r4, #16]
  104614. 802aaf4: b94b cbnz r3, 802ab0a <__swsetup_r+0x7a>
  104615. 802aaf6: 89a3 ldrh r3, [r4, #12]
  104616. 802aaf8: f403 7320 and.w r3, r3, #640 @ 0x280
  104617. 802aafc: f5b3 7f00 cmp.w r3, #512 @ 0x200
  104618. 802ab00: d003 beq.n 802ab0a <__swsetup_r+0x7a>
  104619. 802ab02: 4621 mov r1, r4
  104620. 802ab04: 4628 mov r0, r5
  104621. 802ab06: f002 fb29 bl 802d15c <__smakebuf_r>
  104622. 802ab0a: f9b4 300c ldrsh.w r3, [r4, #12]
  104623. 802ab0e: f013 0201 ands.w r2, r3, #1
  104624. 802ab12: d00a beq.n 802ab2a <__swsetup_r+0x9a>
  104625. 802ab14: 2200 movs r2, #0
  104626. 802ab16: 60a2 str r2, [r4, #8]
  104627. 802ab18: 6962 ldr r2, [r4, #20]
  104628. 802ab1a: 4252 negs r2, r2
  104629. 802ab1c: 61a2 str r2, [r4, #24]
  104630. 802ab1e: 6922 ldr r2, [r4, #16]
  104631. 802ab20: b942 cbnz r2, 802ab34 <__swsetup_r+0xa4>
  104632. 802ab22: f013 0080 ands.w r0, r3, #128 @ 0x80
  104633. 802ab26: d1c5 bne.n 802aab4 <__swsetup_r+0x24>
  104634. 802ab28: bd38 pop {r3, r4, r5, pc}
  104635. 802ab2a: 0799 lsls r1, r3, #30
  104636. 802ab2c: bf58 it pl
  104637. 802ab2e: 6962 ldrpl r2, [r4, #20]
  104638. 802ab30: 60a2 str r2, [r4, #8]
  104639. 802ab32: e7f4 b.n 802ab1e <__swsetup_r+0x8e>
  104640. 802ab34: 2000 movs r0, #0
  104641. 802ab36: e7f7 b.n 802ab28 <__swsetup_r+0x98>
  104642. 802ab38: 240001d4 .word 0x240001d4
  104643. 0802ab3c <memcmp>:
  104644. 802ab3c: b510 push {r4, lr}
  104645. 802ab3e: 3901 subs r1, #1
  104646. 802ab40: 4402 add r2, r0
  104647. 802ab42: 4290 cmp r0, r2
  104648. 802ab44: d101 bne.n 802ab4a <memcmp+0xe>
  104649. 802ab46: 2000 movs r0, #0
  104650. 802ab48: e005 b.n 802ab56 <memcmp+0x1a>
  104651. 802ab4a: 7803 ldrb r3, [r0, #0]
  104652. 802ab4c: f811 4f01 ldrb.w r4, [r1, #1]!
  104653. 802ab50: 42a3 cmp r3, r4
  104654. 802ab52: d001 beq.n 802ab58 <memcmp+0x1c>
  104655. 802ab54: 1b18 subs r0, r3, r4
  104656. 802ab56: bd10 pop {r4, pc}
  104657. 802ab58: 3001 adds r0, #1
  104658. 802ab5a: e7f2 b.n 802ab42 <memcmp+0x6>
  104659. 0802ab5c <memmove>:
  104660. 802ab5c: 4288 cmp r0, r1
  104661. 802ab5e: b510 push {r4, lr}
  104662. 802ab60: eb01 0402 add.w r4, r1, r2
  104663. 802ab64: d902 bls.n 802ab6c <memmove+0x10>
  104664. 802ab66: 4284 cmp r4, r0
  104665. 802ab68: 4623 mov r3, r4
  104666. 802ab6a: d807 bhi.n 802ab7c <memmove+0x20>
  104667. 802ab6c: 1e43 subs r3, r0, #1
  104668. 802ab6e: 42a1 cmp r1, r4
  104669. 802ab70: d008 beq.n 802ab84 <memmove+0x28>
  104670. 802ab72: f811 2b01 ldrb.w r2, [r1], #1
  104671. 802ab76: f803 2f01 strb.w r2, [r3, #1]!
  104672. 802ab7a: e7f8 b.n 802ab6e <memmove+0x12>
  104673. 802ab7c: 4402 add r2, r0
  104674. 802ab7e: 4601 mov r1, r0
  104675. 802ab80: 428a cmp r2, r1
  104676. 802ab82: d100 bne.n 802ab86 <memmove+0x2a>
  104677. 802ab84: bd10 pop {r4, pc}
  104678. 802ab86: f813 4d01 ldrb.w r4, [r3, #-1]!
  104679. 802ab8a: f802 4d01 strb.w r4, [r2, #-1]!
  104680. 802ab8e: e7f7 b.n 802ab80 <memmove+0x24>
  104681. 0802ab90 <memset>:
  104682. 802ab90: 4402 add r2, r0
  104683. 802ab92: 4603 mov r3, r0
  104684. 802ab94: 4293 cmp r3, r2
  104685. 802ab96: d100 bne.n 802ab9a <memset+0xa>
  104686. 802ab98: 4770 bx lr
  104687. 802ab9a: f803 1b01 strb.w r1, [r3], #1
  104688. 802ab9e: e7f9 b.n 802ab94 <memset+0x4>
  104689. 0802aba0 <strncmp>:
  104690. 802aba0: b510 push {r4, lr}
  104691. 802aba2: b16a cbz r2, 802abc0 <strncmp+0x20>
  104692. 802aba4: 3901 subs r1, #1
  104693. 802aba6: 1884 adds r4, r0, r2
  104694. 802aba8: f810 2b01 ldrb.w r2, [r0], #1
  104695. 802abac: f811 3f01 ldrb.w r3, [r1, #1]!
  104696. 802abb0: 429a cmp r2, r3
  104697. 802abb2: d103 bne.n 802abbc <strncmp+0x1c>
  104698. 802abb4: 42a0 cmp r0, r4
  104699. 802abb6: d001 beq.n 802abbc <strncmp+0x1c>
  104700. 802abb8: 2a00 cmp r2, #0
  104701. 802abba: d1f5 bne.n 802aba8 <strncmp+0x8>
  104702. 802abbc: 1ad0 subs r0, r2, r3
  104703. 802abbe: bd10 pop {r4, pc}
  104704. 802abc0: 4610 mov r0, r2
  104705. 802abc2: e7fc b.n 802abbe <strncmp+0x1e>
  104706. 0802abc4 <_localeconv_r>:
  104707. 802abc4: 4800 ldr r0, [pc, #0] @ (802abc8 <_localeconv_r+0x4>)
  104708. 802abc6: 4770 bx lr
  104709. 802abc8: 24000158 .word 0x24000158
  104710. 0802abcc <_close_r>:
  104711. 802abcc: b538 push {r3, r4, r5, lr}
  104712. 802abce: 4d06 ldr r5, [pc, #24] @ (802abe8 <_close_r+0x1c>)
  104713. 802abd0: 2300 movs r3, #0
  104714. 802abd2: 4604 mov r4, r0
  104715. 802abd4: 4608 mov r0, r1
  104716. 802abd6: 602b str r3, [r5, #0]
  104717. 802abd8: f7d9 fb36 bl 8004248 <_close>
  104718. 802abdc: 1c43 adds r3, r0, #1
  104719. 802abde: d102 bne.n 802abe6 <_close_r+0x1a>
  104720. 802abe0: 682b ldr r3, [r5, #0]
  104721. 802abe2: b103 cbz r3, 802abe6 <_close_r+0x1a>
  104722. 802abe4: 6023 str r3, [r4, #0]
  104723. 802abe6: bd38 pop {r3, r4, r5, pc}
  104724. 802abe8: 2402b260 .word 0x2402b260
  104725. 0802abec <_reclaim_reent>:
  104726. 802abec: 4b29 ldr r3, [pc, #164] @ (802ac94 <_reclaim_reent+0xa8>)
  104727. 802abee: 681b ldr r3, [r3, #0]
  104728. 802abf0: 4283 cmp r3, r0
  104729. 802abf2: b570 push {r4, r5, r6, lr}
  104730. 802abf4: 4604 mov r4, r0
  104731. 802abf6: d04b beq.n 802ac90 <_reclaim_reent+0xa4>
  104732. 802abf8: 69c3 ldr r3, [r0, #28]
  104733. 802abfa: b1ab cbz r3, 802ac28 <_reclaim_reent+0x3c>
  104734. 802abfc: 68db ldr r3, [r3, #12]
  104735. 802abfe: b16b cbz r3, 802ac1c <_reclaim_reent+0x30>
  104736. 802ac00: 2500 movs r5, #0
  104737. 802ac02: 69e3 ldr r3, [r4, #28]
  104738. 802ac04: 68db ldr r3, [r3, #12]
  104739. 802ac06: 5959 ldr r1, [r3, r5]
  104740. 802ac08: 2900 cmp r1, #0
  104741. 802ac0a: d13b bne.n 802ac84 <_reclaim_reent+0x98>
  104742. 802ac0c: 3504 adds r5, #4
  104743. 802ac0e: 2d80 cmp r5, #128 @ 0x80
  104744. 802ac10: d1f7 bne.n 802ac02 <_reclaim_reent+0x16>
  104745. 802ac12: 69e3 ldr r3, [r4, #28]
  104746. 802ac14: 4620 mov r0, r4
  104747. 802ac16: 68d9 ldr r1, [r3, #12]
  104748. 802ac18: f000 fec8 bl 802b9ac <_free_r>
  104749. 802ac1c: 69e3 ldr r3, [r4, #28]
  104750. 802ac1e: 6819 ldr r1, [r3, #0]
  104751. 802ac20: b111 cbz r1, 802ac28 <_reclaim_reent+0x3c>
  104752. 802ac22: 4620 mov r0, r4
  104753. 802ac24: f000 fec2 bl 802b9ac <_free_r>
  104754. 802ac28: 6961 ldr r1, [r4, #20]
  104755. 802ac2a: b111 cbz r1, 802ac32 <_reclaim_reent+0x46>
  104756. 802ac2c: 4620 mov r0, r4
  104757. 802ac2e: f000 febd bl 802b9ac <_free_r>
  104758. 802ac32: 69e1 ldr r1, [r4, #28]
  104759. 802ac34: b111 cbz r1, 802ac3c <_reclaim_reent+0x50>
  104760. 802ac36: 4620 mov r0, r4
  104761. 802ac38: f000 feb8 bl 802b9ac <_free_r>
  104762. 802ac3c: 6b21 ldr r1, [r4, #48] @ 0x30
  104763. 802ac3e: b111 cbz r1, 802ac46 <_reclaim_reent+0x5a>
  104764. 802ac40: 4620 mov r0, r4
  104765. 802ac42: f000 feb3 bl 802b9ac <_free_r>
  104766. 802ac46: 6b61 ldr r1, [r4, #52] @ 0x34
  104767. 802ac48: b111 cbz r1, 802ac50 <_reclaim_reent+0x64>
  104768. 802ac4a: 4620 mov r0, r4
  104769. 802ac4c: f000 feae bl 802b9ac <_free_r>
  104770. 802ac50: 6ba1 ldr r1, [r4, #56] @ 0x38
  104771. 802ac52: b111 cbz r1, 802ac5a <_reclaim_reent+0x6e>
  104772. 802ac54: 4620 mov r0, r4
  104773. 802ac56: f000 fea9 bl 802b9ac <_free_r>
  104774. 802ac5a: 6ca1 ldr r1, [r4, #72] @ 0x48
  104775. 802ac5c: b111 cbz r1, 802ac64 <_reclaim_reent+0x78>
  104776. 802ac5e: 4620 mov r0, r4
  104777. 802ac60: f000 fea4 bl 802b9ac <_free_r>
  104778. 802ac64: 6c61 ldr r1, [r4, #68] @ 0x44
  104779. 802ac66: b111 cbz r1, 802ac6e <_reclaim_reent+0x82>
  104780. 802ac68: 4620 mov r0, r4
  104781. 802ac6a: f000 fe9f bl 802b9ac <_free_r>
  104782. 802ac6e: 6ae1 ldr r1, [r4, #44] @ 0x2c
  104783. 802ac70: b111 cbz r1, 802ac78 <_reclaim_reent+0x8c>
  104784. 802ac72: 4620 mov r0, r4
  104785. 802ac74: f000 fe9a bl 802b9ac <_free_r>
  104786. 802ac78: 6a23 ldr r3, [r4, #32]
  104787. 802ac7a: b14b cbz r3, 802ac90 <_reclaim_reent+0xa4>
  104788. 802ac7c: 4620 mov r0, r4
  104789. 802ac7e: e8bd 4070 ldmia.w sp!, {r4, r5, r6, lr}
  104790. 802ac82: 4718 bx r3
  104791. 802ac84: 680e ldr r6, [r1, #0]
  104792. 802ac86: 4620 mov r0, r4
  104793. 802ac88: f000 fe90 bl 802b9ac <_free_r>
  104794. 802ac8c: 4631 mov r1, r6
  104795. 802ac8e: e7bb b.n 802ac08 <_reclaim_reent+0x1c>
  104796. 802ac90: bd70 pop {r4, r5, r6, pc}
  104797. 802ac92: bf00 nop
  104798. 802ac94: 240001d4 .word 0x240001d4
  104799. 0802ac98 <_lseek_r>:
  104800. 802ac98: b538 push {r3, r4, r5, lr}
  104801. 802ac9a: 4d07 ldr r5, [pc, #28] @ (802acb8 <_lseek_r+0x20>)
  104802. 802ac9c: 4604 mov r4, r0
  104803. 802ac9e: 4608 mov r0, r1
  104804. 802aca0: 4611 mov r1, r2
  104805. 802aca2: 2200 movs r2, #0
  104806. 802aca4: 602a str r2, [r5, #0]
  104807. 802aca6: 461a mov r2, r3
  104808. 802aca8: f7d9 faf5 bl 8004296 <_lseek>
  104809. 802acac: 1c43 adds r3, r0, #1
  104810. 802acae: d102 bne.n 802acb6 <_lseek_r+0x1e>
  104811. 802acb0: 682b ldr r3, [r5, #0]
  104812. 802acb2: b103 cbz r3, 802acb6 <_lseek_r+0x1e>
  104813. 802acb4: 6023 str r3, [r4, #0]
  104814. 802acb6: bd38 pop {r3, r4, r5, pc}
  104815. 802acb8: 2402b260 .word 0x2402b260
  104816. 0802acbc <_read_r>:
  104817. 802acbc: b538 push {r3, r4, r5, lr}
  104818. 802acbe: 4d07 ldr r5, [pc, #28] @ (802acdc <_read_r+0x20>)
  104819. 802acc0: 4604 mov r4, r0
  104820. 802acc2: 4608 mov r0, r1
  104821. 802acc4: 4611 mov r1, r2
  104822. 802acc6: 2200 movs r2, #0
  104823. 802acc8: 602a str r2, [r5, #0]
  104824. 802acca: 461a mov r2, r3
  104825. 802accc: f7d9 fa83 bl 80041d6 <_read>
  104826. 802acd0: 1c43 adds r3, r0, #1
  104827. 802acd2: d102 bne.n 802acda <_read_r+0x1e>
  104828. 802acd4: 682b ldr r3, [r5, #0]
  104829. 802acd6: b103 cbz r3, 802acda <_read_r+0x1e>
  104830. 802acd8: 6023 str r3, [r4, #0]
  104831. 802acda: bd38 pop {r3, r4, r5, pc}
  104832. 802acdc: 2402b260 .word 0x2402b260
  104833. 0802ace0 <_sbrk_r>:
  104834. 802ace0: b538 push {r3, r4, r5, lr}
  104835. 802ace2: 4d06 ldr r5, [pc, #24] @ (802acfc <_sbrk_r+0x1c>)
  104836. 802ace4: 2300 movs r3, #0
  104837. 802ace6: 4604 mov r4, r0
  104838. 802ace8: 4608 mov r0, r1
  104839. 802acea: 602b str r3, [r5, #0]
  104840. 802acec: f7d9 fae0 bl 80042b0 <_sbrk>
  104841. 802acf0: 1c43 adds r3, r0, #1
  104842. 802acf2: d102 bne.n 802acfa <_sbrk_r+0x1a>
  104843. 802acf4: 682b ldr r3, [r5, #0]
  104844. 802acf6: b103 cbz r3, 802acfa <_sbrk_r+0x1a>
  104845. 802acf8: 6023 str r3, [r4, #0]
  104846. 802acfa: bd38 pop {r3, r4, r5, pc}
  104847. 802acfc: 2402b260 .word 0x2402b260
  104848. 0802ad00 <_write_r>:
  104849. 802ad00: b538 push {r3, r4, r5, lr}
  104850. 802ad02: 4d07 ldr r5, [pc, #28] @ (802ad20 <_write_r+0x20>)
  104851. 802ad04: 4604 mov r4, r0
  104852. 802ad06: 4608 mov r0, r1
  104853. 802ad08: 4611 mov r1, r2
  104854. 802ad0a: 2200 movs r2, #0
  104855. 802ad0c: 602a str r2, [r5, #0]
  104856. 802ad0e: 461a mov r2, r3
  104857. 802ad10: f7d9 fa7e bl 8004210 <_write>
  104858. 802ad14: 1c43 adds r3, r0, #1
  104859. 802ad16: d102 bne.n 802ad1e <_write_r+0x1e>
  104860. 802ad18: 682b ldr r3, [r5, #0]
  104861. 802ad1a: b103 cbz r3, 802ad1e <_write_r+0x1e>
  104862. 802ad1c: 6023 str r3, [r4, #0]
  104863. 802ad1e: bd38 pop {r3, r4, r5, pc}
  104864. 802ad20: 2402b260 .word 0x2402b260
  104865. 0802ad24 <__errno>:
  104866. 802ad24: 4b01 ldr r3, [pc, #4] @ (802ad2c <__errno+0x8>)
  104867. 802ad26: 6818 ldr r0, [r3, #0]
  104868. 802ad28: 4770 bx lr
  104869. 802ad2a: bf00 nop
  104870. 802ad2c: 240001d4 .word 0x240001d4
  104871. 0802ad30 <__libc_init_array>:
  104872. 802ad30: b570 push {r4, r5, r6, lr}
  104873. 802ad32: 4d0d ldr r5, [pc, #52] @ (802ad68 <__libc_init_array+0x38>)
  104874. 802ad34: 4c0d ldr r4, [pc, #52] @ (802ad6c <__libc_init_array+0x3c>)
  104875. 802ad36: 1b64 subs r4, r4, r5
  104876. 802ad38: 10a4 asrs r4, r4, #2
  104877. 802ad3a: 2600 movs r6, #0
  104878. 802ad3c: 42a6 cmp r6, r4
  104879. 802ad3e: d109 bne.n 802ad54 <__libc_init_array+0x24>
  104880. 802ad40: 4d0b ldr r5, [pc, #44] @ (802ad70 <__libc_init_array+0x40>)
  104881. 802ad42: 4c0c ldr r4, [pc, #48] @ (802ad74 <__libc_init_array+0x44>)
  104882. 802ad44: f002 fac8 bl 802d2d8 <_init>
  104883. 802ad48: 1b64 subs r4, r4, r5
  104884. 802ad4a: 10a4 asrs r4, r4, #2
  104885. 802ad4c: 2600 movs r6, #0
  104886. 802ad4e: 42a6 cmp r6, r4
  104887. 802ad50: d105 bne.n 802ad5e <__libc_init_array+0x2e>
  104888. 802ad52: bd70 pop {r4, r5, r6, pc}
  104889. 802ad54: f855 3b04 ldr.w r3, [r5], #4
  104890. 802ad58: 4798 blx r3
  104891. 802ad5a: 3601 adds r6, #1
  104892. 802ad5c: e7ee b.n 802ad3c <__libc_init_array+0xc>
  104893. 802ad5e: f855 3b04 ldr.w r3, [r5], #4
  104894. 802ad62: 4798 blx r3
  104895. 802ad64: 3601 adds r6, #1
  104896. 802ad66: e7f2 b.n 802ad4e <__libc_init_array+0x1e>
  104897. 802ad68: 08032114 .word 0x08032114
  104898. 802ad6c: 08032114 .word 0x08032114
  104899. 802ad70: 08032114 .word 0x08032114
  104900. 802ad74: 08032118 .word 0x08032118
  104901. 0802ad78 <__retarget_lock_init_recursive>:
  104902. 802ad78: 4770 bx lr
  104903. 0802ad7a <__retarget_lock_acquire_recursive>:
  104904. 802ad7a: 4770 bx lr
  104905. 0802ad7c <__retarget_lock_release_recursive>:
  104906. 802ad7c: 4770 bx lr
  104907. 0802ad7e <memcpy>:
  104908. 802ad7e: 440a add r2, r1
  104909. 802ad80: 4291 cmp r1, r2
  104910. 802ad82: f100 33ff add.w r3, r0, #4294967295 @ 0xffffffff
  104911. 802ad86: d100 bne.n 802ad8a <memcpy+0xc>
  104912. 802ad88: 4770 bx lr
  104913. 802ad8a: b510 push {r4, lr}
  104914. 802ad8c: f811 4b01 ldrb.w r4, [r1], #1
  104915. 802ad90: f803 4f01 strb.w r4, [r3, #1]!
  104916. 802ad94: 4291 cmp r1, r2
  104917. 802ad96: d1f9 bne.n 802ad8c <memcpy+0xe>
  104918. 802ad98: bd10 pop {r4, pc}
  104919. 802ad9a: 0000 movs r0, r0
  104920. 802ad9c: 0000 movs r0, r0
  104921. ...
  104922. 0802ada0 <nan>:
  104923. 802ada0: ed9f 0b01 vldr d0, [pc, #4] @ 802ada8 <nan+0x8>
  104924. 802ada4: 4770 bx lr
  104925. 802ada6: bf00 nop
  104926. 802ada8: 00000000 .word 0x00000000
  104927. 802adac: 7ff80000 .word 0x7ff80000
  104928. 0802adb0 <__assert_func>:
  104929. 802adb0: b51f push {r0, r1, r2, r3, r4, lr}
  104930. 802adb2: 4614 mov r4, r2
  104931. 802adb4: 461a mov r2, r3
  104932. 802adb6: 4b09 ldr r3, [pc, #36] @ (802addc <__assert_func+0x2c>)
  104933. 802adb8: 681b ldr r3, [r3, #0]
  104934. 802adba: 4605 mov r5, r0
  104935. 802adbc: 68d8 ldr r0, [r3, #12]
  104936. 802adbe: b954 cbnz r4, 802add6 <__assert_func+0x26>
  104937. 802adc0: 4b07 ldr r3, [pc, #28] @ (802ade0 <__assert_func+0x30>)
  104938. 802adc2: 461c mov r4, r3
  104939. 802adc4: e9cd 3401 strd r3, r4, [sp, #4]
  104940. 802adc8: 9100 str r1, [sp, #0]
  104941. 802adca: 462b mov r3, r5
  104942. 802adcc: 4905 ldr r1, [pc, #20] @ (802ade4 <__assert_func+0x34>)
  104943. 802adce: f002 f98d bl 802d0ec <fiprintf>
  104944. 802add2: f002 fa21 bl 802d218 <abort>
  104945. 802add6: 4b04 ldr r3, [pc, #16] @ (802ade8 <__assert_func+0x38>)
  104946. 802add8: e7f4 b.n 802adc4 <__assert_func+0x14>
  104947. 802adda: bf00 nop
  104948. 802addc: 240001d4 .word 0x240001d4
  104949. 802ade0: 08031ec8 .word 0x08031ec8
  104950. 802ade4: 08031e9a .word 0x08031e9a
  104951. 802ade8: 08031e8d .word 0x08031e8d
  104952. 0802adec <quorem>:
  104953. 802adec: e92d 4ff7 stmdb sp!, {r0, r1, r2, r4, r5, r6, r7, r8, r9, sl, fp, lr}
  104954. 802adf0: 6903 ldr r3, [r0, #16]
  104955. 802adf2: 690c ldr r4, [r1, #16]
  104956. 802adf4: 42a3 cmp r3, r4
  104957. 802adf6: 4607 mov r7, r0
  104958. 802adf8: db7e blt.n 802aef8 <quorem+0x10c>
  104959. 802adfa: 3c01 subs r4, #1
  104960. 802adfc: f101 0814 add.w r8, r1, #20
  104961. 802ae00: 00a3 lsls r3, r4, #2
  104962. 802ae02: f100 0514 add.w r5, r0, #20
  104963. 802ae06: 9300 str r3, [sp, #0]
  104964. 802ae08: eb05 0384 add.w r3, r5, r4, lsl #2
  104965. 802ae0c: 9301 str r3, [sp, #4]
  104966. 802ae0e: f858 3024 ldr.w r3, [r8, r4, lsl #2]
  104967. 802ae12: f855 2024 ldr.w r2, [r5, r4, lsl #2]
  104968. 802ae16: 3301 adds r3, #1
  104969. 802ae18: 429a cmp r2, r3
  104970. 802ae1a: eb08 0984 add.w r9, r8, r4, lsl #2
  104971. 802ae1e: fbb2 f6f3 udiv r6, r2, r3
  104972. 802ae22: d32e bcc.n 802ae82 <quorem+0x96>
  104973. 802ae24: f04f 0a00 mov.w sl, #0
  104974. 802ae28: 46c4 mov ip, r8
  104975. 802ae2a: 46ae mov lr, r5
  104976. 802ae2c: 46d3 mov fp, sl
  104977. 802ae2e: f85c 3b04 ldr.w r3, [ip], #4
  104978. 802ae32: b298 uxth r0, r3
  104979. 802ae34: fb06 a000 mla r0, r6, r0, sl
  104980. 802ae38: 0c02 lsrs r2, r0, #16
  104981. 802ae3a: 0c1b lsrs r3, r3, #16
  104982. 802ae3c: fb06 2303 mla r3, r6, r3, r2
  104983. 802ae40: f8de 2000 ldr.w r2, [lr]
  104984. 802ae44: b280 uxth r0, r0
  104985. 802ae46: b292 uxth r2, r2
  104986. 802ae48: 1a12 subs r2, r2, r0
  104987. 802ae4a: 445a add r2, fp
  104988. 802ae4c: f8de 0000 ldr.w r0, [lr]
  104989. 802ae50: ea4f 4a13 mov.w sl, r3, lsr #16
  104990. 802ae54: b29b uxth r3, r3
  104991. 802ae56: ebc3 4322 rsb r3, r3, r2, asr #16
  104992. 802ae5a: eb03 4310 add.w r3, r3, r0, lsr #16
  104993. 802ae5e: b292 uxth r2, r2
  104994. 802ae60: ea42 4203 orr.w r2, r2, r3, lsl #16
  104995. 802ae64: 45e1 cmp r9, ip
  104996. 802ae66: f84e 2b04 str.w r2, [lr], #4
  104997. 802ae6a: ea4f 4b23 mov.w fp, r3, asr #16
  104998. 802ae6e: d2de bcs.n 802ae2e <quorem+0x42>
  104999. 802ae70: 9b00 ldr r3, [sp, #0]
  105000. 802ae72: 58eb ldr r3, [r5, r3]
  105001. 802ae74: b92b cbnz r3, 802ae82 <quorem+0x96>
  105002. 802ae76: 9b01 ldr r3, [sp, #4]
  105003. 802ae78: 3b04 subs r3, #4
  105004. 802ae7a: 429d cmp r5, r3
  105005. 802ae7c: 461a mov r2, r3
  105006. 802ae7e: d32f bcc.n 802aee0 <quorem+0xf4>
  105007. 802ae80: 613c str r4, [r7, #16]
  105008. 802ae82: 4638 mov r0, r7
  105009. 802ae84: f001 fbec bl 802c660 <__mcmp>
  105010. 802ae88: 2800 cmp r0, #0
  105011. 802ae8a: db25 blt.n 802aed8 <quorem+0xec>
  105012. 802ae8c: 4629 mov r1, r5
  105013. 802ae8e: 2000 movs r0, #0
  105014. 802ae90: f858 2b04 ldr.w r2, [r8], #4
  105015. 802ae94: f8d1 c000 ldr.w ip, [r1]
  105016. 802ae98: fa1f fe82 uxth.w lr, r2
  105017. 802ae9c: fa1f f38c uxth.w r3, ip
  105018. 802aea0: eba3 030e sub.w r3, r3, lr
  105019. 802aea4: 4403 add r3, r0
  105020. 802aea6: 0c12 lsrs r2, r2, #16
  105021. 802aea8: ebc2 4223 rsb r2, r2, r3, asr #16
  105022. 802aeac: eb02 421c add.w r2, r2, ip, lsr #16
  105023. 802aeb0: b29b uxth r3, r3
  105024. 802aeb2: ea43 4302 orr.w r3, r3, r2, lsl #16
  105025. 802aeb6: 45c1 cmp r9, r8
  105026. 802aeb8: f841 3b04 str.w r3, [r1], #4
  105027. 802aebc: ea4f 4022 mov.w r0, r2, asr #16
  105028. 802aec0: d2e6 bcs.n 802ae90 <quorem+0xa4>
  105029. 802aec2: f855 2024 ldr.w r2, [r5, r4, lsl #2]
  105030. 802aec6: eb05 0384 add.w r3, r5, r4, lsl #2
  105031. 802aeca: b922 cbnz r2, 802aed6 <quorem+0xea>
  105032. 802aecc: 3b04 subs r3, #4
  105033. 802aece: 429d cmp r5, r3
  105034. 802aed0: 461a mov r2, r3
  105035. 802aed2: d30b bcc.n 802aeec <quorem+0x100>
  105036. 802aed4: 613c str r4, [r7, #16]
  105037. 802aed6: 3601 adds r6, #1
  105038. 802aed8: 4630 mov r0, r6
  105039. 802aeda: b003 add sp, #12
  105040. 802aedc: e8bd 8ff0 ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc}
  105041. 802aee0: 6812 ldr r2, [r2, #0]
  105042. 802aee2: 3b04 subs r3, #4
  105043. 802aee4: 2a00 cmp r2, #0
  105044. 802aee6: d1cb bne.n 802ae80 <quorem+0x94>
  105045. 802aee8: 3c01 subs r4, #1
  105046. 802aeea: e7c6 b.n 802ae7a <quorem+0x8e>
  105047. 802aeec: 6812 ldr r2, [r2, #0]
  105048. 802aeee: 3b04 subs r3, #4
  105049. 802aef0: 2a00 cmp r2, #0
  105050. 802aef2: d1ef bne.n 802aed4 <quorem+0xe8>
  105051. 802aef4: 3c01 subs r4, #1
  105052. 802aef6: e7ea b.n 802aece <quorem+0xe2>
  105053. 802aef8: 2000 movs r0, #0
  105054. 802aefa: e7ee b.n 802aeda <quorem+0xee>
  105055. 802aefc: 0000 movs r0, r0
  105056. ...
  105057. 0802af00 <_dtoa_r>:
  105058. 802af00: e92d 4ff0 stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr}
  105059. 802af04: ed2d 8b02 vpush {d8}
  105060. 802af08: 69c7 ldr r7, [r0, #28]
  105061. 802af0a: b091 sub sp, #68 @ 0x44
  105062. 802af0c: ed8d 0b02 vstr d0, [sp, #8]
  105063. 802af10: ec55 4b10 vmov r4, r5, d0
  105064. 802af14: 9e1c ldr r6, [sp, #112] @ 0x70
  105065. 802af16: 9107 str r1, [sp, #28]
  105066. 802af18: 4681 mov r9, r0
  105067. 802af1a: 9209 str r2, [sp, #36] @ 0x24
  105068. 802af1c: 930d str r3, [sp, #52] @ 0x34
  105069. 802af1e: b97f cbnz r7, 802af40 <_dtoa_r+0x40>
  105070. 802af20: 2010 movs r0, #16
  105071. 802af22: f7fe f8bb bl 802909c <malloc>
  105072. 802af26: 4602 mov r2, r0
  105073. 802af28: f8c9 001c str.w r0, [r9, #28]
  105074. 802af2c: b920 cbnz r0, 802af38 <_dtoa_r+0x38>
  105075. 802af2e: 4ba0 ldr r3, [pc, #640] @ (802b1b0 <_dtoa_r+0x2b0>)
  105076. 802af30: 21ef movs r1, #239 @ 0xef
  105077. 802af32: 48a0 ldr r0, [pc, #640] @ (802b1b4 <_dtoa_r+0x2b4>)
  105078. 802af34: f7ff ff3c bl 802adb0 <__assert_func>
  105079. 802af38: e9c0 7701 strd r7, r7, [r0, #4]
  105080. 802af3c: 6007 str r7, [r0, #0]
  105081. 802af3e: 60c7 str r7, [r0, #12]
  105082. 802af40: f8d9 301c ldr.w r3, [r9, #28]
  105083. 802af44: 6819 ldr r1, [r3, #0]
  105084. 802af46: b159 cbz r1, 802af60 <_dtoa_r+0x60>
  105085. 802af48: 685a ldr r2, [r3, #4]
  105086. 802af4a: 604a str r2, [r1, #4]
  105087. 802af4c: 2301 movs r3, #1
  105088. 802af4e: 4093 lsls r3, r2
  105089. 802af50: 608b str r3, [r1, #8]
  105090. 802af52: 4648 mov r0, r9
  105091. 802af54: f001 f900 bl 802c158 <_Bfree>
  105092. 802af58: f8d9 301c ldr.w r3, [r9, #28]
  105093. 802af5c: 2200 movs r2, #0
  105094. 802af5e: 601a str r2, [r3, #0]
  105095. 802af60: 1e2b subs r3, r5, #0
  105096. 802af62: bfbb ittet lt
  105097. 802af64: f023 4300 biclt.w r3, r3, #2147483648 @ 0x80000000
  105098. 802af68: 9303 strlt r3, [sp, #12]
  105099. 802af6a: 2300 movge r3, #0
  105100. 802af6c: 2201 movlt r2, #1
  105101. 802af6e: bfac ite ge
  105102. 802af70: 6033 strge r3, [r6, #0]
  105103. 802af72: 6032 strlt r2, [r6, #0]
  105104. 802af74: 4b90 ldr r3, [pc, #576] @ (802b1b8 <_dtoa_r+0x2b8>)
  105105. 802af76: 9e03 ldr r6, [sp, #12]
  105106. 802af78: 43b3 bics r3, r6
  105107. 802af7a: d110 bne.n 802af9e <_dtoa_r+0x9e>
  105108. 802af7c: 9a0d ldr r2, [sp, #52] @ 0x34
  105109. 802af7e: f242 730f movw r3, #9999 @ 0x270f
  105110. 802af82: 6013 str r3, [r2, #0]
  105111. 802af84: f3c6 0313 ubfx r3, r6, #0, #20
  105112. 802af88: 4323 orrs r3, r4
  105113. 802af8a: f000 84de beq.w 802b94a <_dtoa_r+0xa4a>
  105114. 802af8e: 9b1d ldr r3, [sp, #116] @ 0x74
  105115. 802af90: 4f8a ldr r7, [pc, #552] @ (802b1bc <_dtoa_r+0x2bc>)
  105116. 802af92: 2b00 cmp r3, #0
  105117. 802af94: f000 84e0 beq.w 802b958 <_dtoa_r+0xa58>
  105118. 802af98: 1cfb adds r3, r7, #3
  105119. 802af9a: f000 bcdb b.w 802b954 <_dtoa_r+0xa54>
  105120. 802af9e: ed9d 8b02 vldr d8, [sp, #8]
  105121. 802afa2: eeb5 8b40 vcmp.f64 d8, #0.0
  105122. 802afa6: eef1 fa10 vmrs APSR_nzcv, fpscr
  105123. 802afaa: d10a bne.n 802afc2 <_dtoa_r+0xc2>
  105124. 802afac: 9a0d ldr r2, [sp, #52] @ 0x34
  105125. 802afae: 2301 movs r3, #1
  105126. 802afb0: 6013 str r3, [r2, #0]
  105127. 802afb2: 9b1d ldr r3, [sp, #116] @ 0x74
  105128. 802afb4: b113 cbz r3, 802afbc <_dtoa_r+0xbc>
  105129. 802afb6: 9a1d ldr r2, [sp, #116] @ 0x74
  105130. 802afb8: 4b81 ldr r3, [pc, #516] @ (802b1c0 <_dtoa_r+0x2c0>)
  105131. 802afba: 6013 str r3, [r2, #0]
  105132. 802afbc: 4f81 ldr r7, [pc, #516] @ (802b1c4 <_dtoa_r+0x2c4>)
  105133. 802afbe: f000 bccb b.w 802b958 <_dtoa_r+0xa58>
  105134. 802afc2: aa0e add r2, sp, #56 @ 0x38
  105135. 802afc4: a90f add r1, sp, #60 @ 0x3c
  105136. 802afc6: 4648 mov r0, r9
  105137. 802afc8: eeb0 0b48 vmov.f64 d0, d8
  105138. 802afcc: f001 fc68 bl 802c8a0 <__d2b>
  105139. 802afd0: f3c6 530a ubfx r3, r6, #20, #11
  105140. 802afd4: 9a0e ldr r2, [sp, #56] @ 0x38
  105141. 802afd6: 9001 str r0, [sp, #4]
  105142. 802afd8: 2b00 cmp r3, #0
  105143. 802afda: d045 beq.n 802b068 <_dtoa_r+0x168>
  105144. 802afdc: eeb0 7b48 vmov.f64 d7, d8
  105145. 802afe0: ee18 1a90 vmov r1, s17
  105146. 802afe4: f3c1 0113 ubfx r1, r1, #0, #20
  105147. 802afe8: f041 517f orr.w r1, r1, #1069547520 @ 0x3fc00000
  105148. 802afec: f441 1140 orr.w r1, r1, #3145728 @ 0x300000
  105149. 802aff0: f2a3 33ff subw r3, r3, #1023 @ 0x3ff
  105150. 802aff4: 2500 movs r5, #0
  105151. 802aff6: ee07 1a90 vmov s15, r1
  105152. 802affa: eeb7 6b08 vmov.f64 d6, #120 @ 0x3fc00000 1.5
  105153. 802affe: ed9f 5b66 vldr d5, [pc, #408] @ 802b198 <_dtoa_r+0x298>
  105154. 802b002: ee37 7b46 vsub.f64 d7, d7, d6
  105155. 802b006: ed9f 6b66 vldr d6, [pc, #408] @ 802b1a0 <_dtoa_r+0x2a0>
  105156. 802b00a: eea7 6b05 vfma.f64 d6, d7, d5
  105157. 802b00e: ed9f 5b66 vldr d5, [pc, #408] @ 802b1a8 <_dtoa_r+0x2a8>
  105158. 802b012: ee07 3a90 vmov s15, r3
  105159. 802b016: eeb8 4be7 vcvt.f64.s32 d4, s15
  105160. 802b01a: eeb0 7b46 vmov.f64 d7, d6
  105161. 802b01e: eea4 7b05 vfma.f64 d7, d4, d5
  105162. 802b022: eefd 6bc7 vcvt.s32.f64 s13, d7
  105163. 802b026: eeb5 7bc0 vcmpe.f64 d7, #0.0
  105164. 802b02a: eef1 fa10 vmrs APSR_nzcv, fpscr
  105165. 802b02e: ee16 8a90 vmov r8, s13
  105166. 802b032: d508 bpl.n 802b046 <_dtoa_r+0x146>
  105167. 802b034: eeb8 6be6 vcvt.f64.s32 d6, s13
  105168. 802b038: eeb4 6b47 vcmp.f64 d6, d7
  105169. 802b03c: eef1 fa10 vmrs APSR_nzcv, fpscr
  105170. 802b040: bf18 it ne
  105171. 802b042: f108 38ff addne.w r8, r8, #4294967295 @ 0xffffffff
  105172. 802b046: f1b8 0f16 cmp.w r8, #22
  105173. 802b04a: d82b bhi.n 802b0a4 <_dtoa_r+0x1a4>
  105174. 802b04c: 495e ldr r1, [pc, #376] @ (802b1c8 <_dtoa_r+0x2c8>)
  105175. 802b04e: eb01 01c8 add.w r1, r1, r8, lsl #3
  105176. 802b052: ed91 7b00 vldr d7, [r1]
  105177. 802b056: eeb4 8bc7 vcmpe.f64 d8, d7
  105178. 802b05a: eef1 fa10 vmrs APSR_nzcv, fpscr
  105179. 802b05e: d501 bpl.n 802b064 <_dtoa_r+0x164>
  105180. 802b060: f108 38ff add.w r8, r8, #4294967295 @ 0xffffffff
  105181. 802b064: 2100 movs r1, #0
  105182. 802b066: e01e b.n 802b0a6 <_dtoa_r+0x1a6>
  105183. 802b068: 9b0f ldr r3, [sp, #60] @ 0x3c
  105184. 802b06a: 4413 add r3, r2
  105185. 802b06c: f203 4132 addw r1, r3, #1074 @ 0x432
  105186. 802b070: 2920 cmp r1, #32
  105187. 802b072: bfc1 itttt gt
  105188. 802b074: f1c1 0140 rsbgt r1, r1, #64 @ 0x40
  105189. 802b078: 408e lslgt r6, r1
  105190. 802b07a: f203 4112 addwgt r1, r3, #1042 @ 0x412
  105191. 802b07e: fa24 f101 lsrgt.w r1, r4, r1
  105192. 802b082: bfd6 itet le
  105193. 802b084: f1c1 0120 rsble r1, r1, #32
  105194. 802b088: 4331 orrgt r1, r6
  105195. 802b08a: fa04 f101 lslle.w r1, r4, r1
  105196. 802b08e: ee07 1a90 vmov s15, r1
  105197. 802b092: eeb8 7b67 vcvt.f64.u32 d7, s15
  105198. 802b096: 3b01 subs r3, #1
  105199. 802b098: ee17 1a90 vmov r1, s15
  105200. 802b09c: 2501 movs r5, #1
  105201. 802b09e: f1a1 71f8 sub.w r1, r1, #32505856 @ 0x1f00000
  105202. 802b0a2: e7a8 b.n 802aff6 <_dtoa_r+0xf6>
  105203. 802b0a4: 2101 movs r1, #1
  105204. 802b0a6: 1ad2 subs r2, r2, r3
  105205. 802b0a8: 1e53 subs r3, r2, #1
  105206. 802b0aa: 9306 str r3, [sp, #24]
  105207. 802b0ac: bf45 ittet mi
  105208. 802b0ae: f1c2 0301 rsbmi r3, r2, #1
  105209. 802b0b2: 9305 strmi r3, [sp, #20]
  105210. 802b0b4: 2300 movpl r3, #0
  105211. 802b0b6: 2300 movmi r3, #0
  105212. 802b0b8: bf4c ite mi
  105213. 802b0ba: 9306 strmi r3, [sp, #24]
  105214. 802b0bc: 9305 strpl r3, [sp, #20]
  105215. 802b0be: f1b8 0f00 cmp.w r8, #0
  105216. 802b0c2: 910c str r1, [sp, #48] @ 0x30
  105217. 802b0c4: db18 blt.n 802b0f8 <_dtoa_r+0x1f8>
  105218. 802b0c6: 9b06 ldr r3, [sp, #24]
  105219. 802b0c8: f8cd 8028 str.w r8, [sp, #40] @ 0x28
  105220. 802b0cc: 4443 add r3, r8
  105221. 802b0ce: 9306 str r3, [sp, #24]
  105222. 802b0d0: 2300 movs r3, #0
  105223. 802b0d2: 9a07 ldr r2, [sp, #28]
  105224. 802b0d4: 2a09 cmp r2, #9
  105225. 802b0d6: d849 bhi.n 802b16c <_dtoa_r+0x26c>
  105226. 802b0d8: 2a05 cmp r2, #5
  105227. 802b0da: bfc4 itt gt
  105228. 802b0dc: 3a04 subgt r2, #4
  105229. 802b0de: 9207 strgt r2, [sp, #28]
  105230. 802b0e0: 9a07 ldr r2, [sp, #28]
  105231. 802b0e2: f1a2 0202 sub.w r2, r2, #2
  105232. 802b0e6: bfcc ite gt
  105233. 802b0e8: 2400 movgt r4, #0
  105234. 802b0ea: 2401 movle r4, #1
  105235. 802b0ec: 2a03 cmp r2, #3
  105236. 802b0ee: d848 bhi.n 802b182 <_dtoa_r+0x282>
  105237. 802b0f0: e8df f002 tbb [pc, r2]
  105238. 802b0f4: 3a2c2e0b .word 0x3a2c2e0b
  105239. 802b0f8: 9b05 ldr r3, [sp, #20]
  105240. 802b0fa: 2200 movs r2, #0
  105241. 802b0fc: eba3 0308 sub.w r3, r3, r8
  105242. 802b100: 9305 str r3, [sp, #20]
  105243. 802b102: 920a str r2, [sp, #40] @ 0x28
  105244. 802b104: f1c8 0300 rsb r3, r8, #0
  105245. 802b108: e7e3 b.n 802b0d2 <_dtoa_r+0x1d2>
  105246. 802b10a: 2200 movs r2, #0
  105247. 802b10c: 9208 str r2, [sp, #32]
  105248. 802b10e: 9a09 ldr r2, [sp, #36] @ 0x24
  105249. 802b110: 2a00 cmp r2, #0
  105250. 802b112: dc39 bgt.n 802b188 <_dtoa_r+0x288>
  105251. 802b114: f04f 0b01 mov.w fp, #1
  105252. 802b118: 46da mov sl, fp
  105253. 802b11a: 465a mov r2, fp
  105254. 802b11c: f8cd b024 str.w fp, [sp, #36] @ 0x24
  105255. 802b120: f8d9 701c ldr.w r7, [r9, #28]
  105256. 802b124: 2100 movs r1, #0
  105257. 802b126: 2004 movs r0, #4
  105258. 802b128: f100 0614 add.w r6, r0, #20
  105259. 802b12c: 4296 cmp r6, r2
  105260. 802b12e: d930 bls.n 802b192 <_dtoa_r+0x292>
  105261. 802b130: 6079 str r1, [r7, #4]
  105262. 802b132: 4648 mov r0, r9
  105263. 802b134: 9304 str r3, [sp, #16]
  105264. 802b136: f000 ffcf bl 802c0d8 <_Balloc>
  105265. 802b13a: 9b04 ldr r3, [sp, #16]
  105266. 802b13c: 4607 mov r7, r0
  105267. 802b13e: 2800 cmp r0, #0
  105268. 802b140: d146 bne.n 802b1d0 <_dtoa_r+0x2d0>
  105269. 802b142: 4b22 ldr r3, [pc, #136] @ (802b1cc <_dtoa_r+0x2cc>)
  105270. 802b144: 4602 mov r2, r0
  105271. 802b146: f240 11af movw r1, #431 @ 0x1af
  105272. 802b14a: e6f2 b.n 802af32 <_dtoa_r+0x32>
  105273. 802b14c: 2201 movs r2, #1
  105274. 802b14e: e7dd b.n 802b10c <_dtoa_r+0x20c>
  105275. 802b150: 2200 movs r2, #0
  105276. 802b152: 9208 str r2, [sp, #32]
  105277. 802b154: 9a09 ldr r2, [sp, #36] @ 0x24
  105278. 802b156: eb08 0b02 add.w fp, r8, r2
  105279. 802b15a: f10b 0a01 add.w sl, fp, #1
  105280. 802b15e: 4652 mov r2, sl
  105281. 802b160: 2a01 cmp r2, #1
  105282. 802b162: bfb8 it lt
  105283. 802b164: 2201 movlt r2, #1
  105284. 802b166: e7db b.n 802b120 <_dtoa_r+0x220>
  105285. 802b168: 2201 movs r2, #1
  105286. 802b16a: e7f2 b.n 802b152 <_dtoa_r+0x252>
  105287. 802b16c: 2401 movs r4, #1
  105288. 802b16e: 2200 movs r2, #0
  105289. 802b170: e9cd 2407 strd r2, r4, [sp, #28]
  105290. 802b174: f04f 3bff mov.w fp, #4294967295 @ 0xffffffff
  105291. 802b178: 2100 movs r1, #0
  105292. 802b17a: 46da mov sl, fp
  105293. 802b17c: 2212 movs r2, #18
  105294. 802b17e: 9109 str r1, [sp, #36] @ 0x24
  105295. 802b180: e7ce b.n 802b120 <_dtoa_r+0x220>
  105296. 802b182: 2201 movs r2, #1
  105297. 802b184: 9208 str r2, [sp, #32]
  105298. 802b186: e7f5 b.n 802b174 <_dtoa_r+0x274>
  105299. 802b188: f8dd b024 ldr.w fp, [sp, #36] @ 0x24
  105300. 802b18c: 46da mov sl, fp
  105301. 802b18e: 465a mov r2, fp
  105302. 802b190: e7c6 b.n 802b120 <_dtoa_r+0x220>
  105303. 802b192: 3101 adds r1, #1
  105304. 802b194: 0040 lsls r0, r0, #1
  105305. 802b196: e7c7 b.n 802b128 <_dtoa_r+0x228>
  105306. 802b198: 636f4361 .word 0x636f4361
  105307. 802b19c: 3fd287a7 .word 0x3fd287a7
  105308. 802b1a0: 8b60c8b3 .word 0x8b60c8b3
  105309. 802b1a4: 3fc68a28 .word 0x3fc68a28
  105310. 802b1a8: 509f79fb .word 0x509f79fb
  105311. 802b1ac: 3fd34413 .word 0x3fd34413
  105312. 802b1b0: 08031c8e .word 0x08031c8e
  105313. 802b1b4: 08031ed6 .word 0x08031ed6
  105314. 802b1b8: 7ff00000 .word 0x7ff00000
  105315. 802b1bc: 08031ed2 .word 0x08031ed2
  105316. 802b1c0: 08031e62 .word 0x08031e62
  105317. 802b1c4: 08031e61 .word 0x08031e61
  105318. 802b1c8: 08032030 .word 0x08032030
  105319. 802b1cc: 08031f2e .word 0x08031f2e
  105320. 802b1d0: f8d9 201c ldr.w r2, [r9, #28]
  105321. 802b1d4: f1ba 0f0e cmp.w sl, #14
  105322. 802b1d8: 6010 str r0, [r2, #0]
  105323. 802b1da: d86f bhi.n 802b2bc <_dtoa_r+0x3bc>
  105324. 802b1dc: 2c00 cmp r4, #0
  105325. 802b1de: d06d beq.n 802b2bc <_dtoa_r+0x3bc>
  105326. 802b1e0: f1b8 0f00 cmp.w r8, #0
  105327. 802b1e4: f340 80c2 ble.w 802b36c <_dtoa_r+0x46c>
  105328. 802b1e8: 4aca ldr r2, [pc, #808] @ (802b514 <_dtoa_r+0x614>)
  105329. 802b1ea: f008 010f and.w r1, r8, #15
  105330. 802b1ee: eb02 02c1 add.w r2, r2, r1, lsl #3
  105331. 802b1f2: f418 7f80 tst.w r8, #256 @ 0x100
  105332. 802b1f6: ed92 7b00 vldr d7, [r2]
  105333. 802b1fa: ea4f 1128 mov.w r1, r8, asr #4
  105334. 802b1fe: f000 80a9 beq.w 802b354 <_dtoa_r+0x454>
  105335. 802b202: 4ac5 ldr r2, [pc, #788] @ (802b518 <_dtoa_r+0x618>)
  105336. 802b204: ed92 6b08 vldr d6, [r2, #32]
  105337. 802b208: ee88 6b06 vdiv.f64 d6, d8, d6
  105338. 802b20c: ed8d 6b02 vstr d6, [sp, #8]
  105339. 802b210: f001 010f and.w r1, r1, #15
  105340. 802b214: 2203 movs r2, #3
  105341. 802b216: 48c0 ldr r0, [pc, #768] @ (802b518 <_dtoa_r+0x618>)
  105342. 802b218: 2900 cmp r1, #0
  105343. 802b21a: f040 809d bne.w 802b358 <_dtoa_r+0x458>
  105344. 802b21e: ed9d 6b02 vldr d6, [sp, #8]
  105345. 802b222: ee86 7b07 vdiv.f64 d7, d6, d7
  105346. 802b226: ed8d 7b02 vstr d7, [sp, #8]
  105347. 802b22a: 990c ldr r1, [sp, #48] @ 0x30
  105348. 802b22c: ed9d 7b02 vldr d7, [sp, #8]
  105349. 802b230: 2900 cmp r1, #0
  105350. 802b232: f000 80c1 beq.w 802b3b8 <_dtoa_r+0x4b8>
  105351. 802b236: eeb7 6b00 vmov.f64 d6, #112 @ 0x3f800000 1.0
  105352. 802b23a: eeb4 7bc6 vcmpe.f64 d7, d6
  105353. 802b23e: eef1 fa10 vmrs APSR_nzcv, fpscr
  105354. 802b242: f140 80b9 bpl.w 802b3b8 <_dtoa_r+0x4b8>
  105355. 802b246: f1ba 0f00 cmp.w sl, #0
  105356. 802b24a: f000 80b5 beq.w 802b3b8 <_dtoa_r+0x4b8>
  105357. 802b24e: f1bb 0f00 cmp.w fp, #0
  105358. 802b252: dd31 ble.n 802b2b8 <_dtoa_r+0x3b8>
  105359. 802b254: eeb2 6b04 vmov.f64 d6, #36 @ 0x41200000 10.0
  105360. 802b258: ee27 7b06 vmul.f64 d7, d7, d6
  105361. 802b25c: ed8d 7b02 vstr d7, [sp, #8]
  105362. 802b260: f108 31ff add.w r1, r8, #4294967295 @ 0xffffffff
  105363. 802b264: 9104 str r1, [sp, #16]
  105364. 802b266: 3201 adds r2, #1
  105365. 802b268: 465c mov r4, fp
  105366. 802b26a: ed9d 6b02 vldr d6, [sp, #8]
  105367. 802b26e: eeb1 5b0c vmov.f64 d5, #28 @ 0x40e00000 7.0
  105368. 802b272: ee07 2a90 vmov s15, r2
  105369. 802b276: eeb8 7be7 vcvt.f64.s32 d7, s15
  105370. 802b27a: eea7 5b06 vfma.f64 d5, d7, d6
  105371. 802b27e: ee15 2a90 vmov r2, s11
  105372. 802b282: ec51 0b15 vmov r0, r1, d5
  105373. 802b286: f1a2 7150 sub.w r1, r2, #54525952 @ 0x3400000
  105374. 802b28a: 2c00 cmp r4, #0
  105375. 802b28c: f040 8098 bne.w 802b3c0 <_dtoa_r+0x4c0>
  105376. 802b290: eeb1 7b04 vmov.f64 d7, #20 @ 0x40a00000 5.0
  105377. 802b294: ee36 6b47 vsub.f64 d6, d6, d7
  105378. 802b298: ec41 0b17 vmov d7, r0, r1
  105379. 802b29c: eeb4 6bc7 vcmpe.f64 d6, d7
  105380. 802b2a0: eef1 fa10 vmrs APSR_nzcv, fpscr
  105381. 802b2a4: f300 8261 bgt.w 802b76a <_dtoa_r+0x86a>
  105382. 802b2a8: eeb1 7b47 vneg.f64 d7, d7
  105383. 802b2ac: eeb4 6bc7 vcmpe.f64 d6, d7
  105384. 802b2b0: eef1 fa10 vmrs APSR_nzcv, fpscr
  105385. 802b2b4: f100 80f5 bmi.w 802b4a2 <_dtoa_r+0x5a2>
  105386. 802b2b8: ed8d 8b02 vstr d8, [sp, #8]
  105387. 802b2bc: 9a0f ldr r2, [sp, #60] @ 0x3c
  105388. 802b2be: 2a00 cmp r2, #0
  105389. 802b2c0: f2c0 812c blt.w 802b51c <_dtoa_r+0x61c>
  105390. 802b2c4: f1b8 0f0e cmp.w r8, #14
  105391. 802b2c8: f300 8128 bgt.w 802b51c <_dtoa_r+0x61c>
  105392. 802b2cc: 4b91 ldr r3, [pc, #580] @ (802b514 <_dtoa_r+0x614>)
  105393. 802b2ce: eb03 03c8 add.w r3, r3, r8, lsl #3
  105394. 802b2d2: ed93 6b00 vldr d6, [r3]
  105395. 802b2d6: 9b09 ldr r3, [sp, #36] @ 0x24
  105396. 802b2d8: 2b00 cmp r3, #0
  105397. 802b2da: da03 bge.n 802b2e4 <_dtoa_r+0x3e4>
  105398. 802b2dc: f1ba 0f00 cmp.w sl, #0
  105399. 802b2e0: f340 80d2 ble.w 802b488 <_dtoa_r+0x588>
  105400. 802b2e4: eeb2 4b04 vmov.f64 d4, #36 @ 0x41200000 10.0
  105401. 802b2e8: ed9d 7b02 vldr d7, [sp, #8]
  105402. 802b2ec: 463e mov r6, r7
  105403. 802b2ee: ee87 5b06 vdiv.f64 d5, d7, d6
  105404. 802b2f2: eebd 5bc5 vcvt.s32.f64 s10, d5
  105405. 802b2f6: ee15 3a10 vmov r3, s10
  105406. 802b2fa: 3330 adds r3, #48 @ 0x30
  105407. 802b2fc: f806 3b01 strb.w r3, [r6], #1
  105408. 802b300: 1bf3 subs r3, r6, r7
  105409. 802b302: 459a cmp sl, r3
  105410. 802b304: eeb8 3bc5 vcvt.f64.s32 d3, s10
  105411. 802b308: eea3 7b46 vfms.f64 d7, d3, d6
  105412. 802b30c: f040 80f8 bne.w 802b500 <_dtoa_r+0x600>
  105413. 802b310: ee37 7b07 vadd.f64 d7, d7, d7
  105414. 802b314: eeb4 7bc6 vcmpe.f64 d7, d6
  105415. 802b318: eef1 fa10 vmrs APSR_nzcv, fpscr
  105416. 802b31c: f300 80dd bgt.w 802b4da <_dtoa_r+0x5da>
  105417. 802b320: eeb4 7b46 vcmp.f64 d7, d6
  105418. 802b324: eef1 fa10 vmrs APSR_nzcv, fpscr
  105419. 802b328: d104 bne.n 802b334 <_dtoa_r+0x434>
  105420. 802b32a: ee15 3a10 vmov r3, s10
  105421. 802b32e: 07db lsls r3, r3, #31
  105422. 802b330: f100 80d3 bmi.w 802b4da <_dtoa_r+0x5da>
  105423. 802b334: 9901 ldr r1, [sp, #4]
  105424. 802b336: 4648 mov r0, r9
  105425. 802b338: f000 ff0e bl 802c158 <_Bfree>
  105426. 802b33c: 2300 movs r3, #0
  105427. 802b33e: 9a0d ldr r2, [sp, #52] @ 0x34
  105428. 802b340: 7033 strb r3, [r6, #0]
  105429. 802b342: f108 0301 add.w r3, r8, #1
  105430. 802b346: 6013 str r3, [r2, #0]
  105431. 802b348: 9b1d ldr r3, [sp, #116] @ 0x74
  105432. 802b34a: 2b00 cmp r3, #0
  105433. 802b34c: f000 8304 beq.w 802b958 <_dtoa_r+0xa58>
  105434. 802b350: 601e str r6, [r3, #0]
  105435. 802b352: e301 b.n 802b958 <_dtoa_r+0xa58>
  105436. 802b354: 2202 movs r2, #2
  105437. 802b356: e75e b.n 802b216 <_dtoa_r+0x316>
  105438. 802b358: 07cc lsls r4, r1, #31
  105439. 802b35a: d504 bpl.n 802b366 <_dtoa_r+0x466>
  105440. 802b35c: ed90 6b00 vldr d6, [r0]
  105441. 802b360: 3201 adds r2, #1
  105442. 802b362: ee27 7b06 vmul.f64 d7, d7, d6
  105443. 802b366: 1049 asrs r1, r1, #1
  105444. 802b368: 3008 adds r0, #8
  105445. 802b36a: e755 b.n 802b218 <_dtoa_r+0x318>
  105446. 802b36c: d022 beq.n 802b3b4 <_dtoa_r+0x4b4>
  105447. 802b36e: f1c8 0100 rsb r1, r8, #0
  105448. 802b372: 4a68 ldr r2, [pc, #416] @ (802b514 <_dtoa_r+0x614>)
  105449. 802b374: f001 000f and.w r0, r1, #15
  105450. 802b378: eb02 02c0 add.w r2, r2, r0, lsl #3
  105451. 802b37c: ed92 7b00 vldr d7, [r2]
  105452. 802b380: ee28 7b07 vmul.f64 d7, d8, d7
  105453. 802b384: ed8d 7b02 vstr d7, [sp, #8]
  105454. 802b388: 4863 ldr r0, [pc, #396] @ (802b518 <_dtoa_r+0x618>)
  105455. 802b38a: 1109 asrs r1, r1, #4
  105456. 802b38c: 2400 movs r4, #0
  105457. 802b38e: 2202 movs r2, #2
  105458. 802b390: b929 cbnz r1, 802b39e <_dtoa_r+0x49e>
  105459. 802b392: 2c00 cmp r4, #0
  105460. 802b394: f43f af49 beq.w 802b22a <_dtoa_r+0x32a>
  105461. 802b398: ed8d 7b02 vstr d7, [sp, #8]
  105462. 802b39c: e745 b.n 802b22a <_dtoa_r+0x32a>
  105463. 802b39e: 07ce lsls r6, r1, #31
  105464. 802b3a0: d505 bpl.n 802b3ae <_dtoa_r+0x4ae>
  105465. 802b3a2: ed90 6b00 vldr d6, [r0]
  105466. 802b3a6: 3201 adds r2, #1
  105467. 802b3a8: 2401 movs r4, #1
  105468. 802b3aa: ee27 7b06 vmul.f64 d7, d7, d6
  105469. 802b3ae: 1049 asrs r1, r1, #1
  105470. 802b3b0: 3008 adds r0, #8
  105471. 802b3b2: e7ed b.n 802b390 <_dtoa_r+0x490>
  105472. 802b3b4: 2202 movs r2, #2
  105473. 802b3b6: e738 b.n 802b22a <_dtoa_r+0x32a>
  105474. 802b3b8: f8cd 8010 str.w r8, [sp, #16]
  105475. 802b3bc: 4654 mov r4, sl
  105476. 802b3be: e754 b.n 802b26a <_dtoa_r+0x36a>
  105477. 802b3c0: 4a54 ldr r2, [pc, #336] @ (802b514 <_dtoa_r+0x614>)
  105478. 802b3c2: eb02 02c4 add.w r2, r2, r4, lsl #3
  105479. 802b3c6: ed12 4b02 vldr d4, [r2, #-8]
  105480. 802b3ca: 9a08 ldr r2, [sp, #32]
  105481. 802b3cc: ec41 0b17 vmov d7, r0, r1
  105482. 802b3d0: 443c add r4, r7
  105483. 802b3d2: b34a cbz r2, 802b428 <_dtoa_r+0x528>
  105484. 802b3d4: eeb6 3b00 vmov.f64 d3, #96 @ 0x3f000000 0.5
  105485. 802b3d8: eeb7 2b00 vmov.f64 d2, #112 @ 0x3f800000 1.0
  105486. 802b3dc: 463e mov r6, r7
  105487. 802b3de: ee83 5b04 vdiv.f64 d5, d3, d4
  105488. 802b3e2: eeb2 3b04 vmov.f64 d3, #36 @ 0x41200000 10.0
  105489. 802b3e6: ee35 7b47 vsub.f64 d7, d5, d7
  105490. 802b3ea: eefd 4bc6 vcvt.s32.f64 s9, d6
  105491. 802b3ee: ee14 2a90 vmov r2, s9
  105492. 802b3f2: eeb8 5be4 vcvt.f64.s32 d5, s9
  105493. 802b3f6: 3230 adds r2, #48 @ 0x30
  105494. 802b3f8: ee36 6b45 vsub.f64 d6, d6, d5
  105495. 802b3fc: eeb4 6bc7 vcmpe.f64 d6, d7
  105496. 802b400: eef1 fa10 vmrs APSR_nzcv, fpscr
  105497. 802b404: f806 2b01 strb.w r2, [r6], #1
  105498. 802b408: d438 bmi.n 802b47c <_dtoa_r+0x57c>
  105499. 802b40a: ee32 5b46 vsub.f64 d5, d2, d6
  105500. 802b40e: eeb4 5bc7 vcmpe.f64 d5, d7
  105501. 802b412: eef1 fa10 vmrs APSR_nzcv, fpscr
  105502. 802b416: d462 bmi.n 802b4de <_dtoa_r+0x5de>
  105503. 802b418: 42a6 cmp r6, r4
  105504. 802b41a: f43f af4d beq.w 802b2b8 <_dtoa_r+0x3b8>
  105505. 802b41e: ee27 7b03 vmul.f64 d7, d7, d3
  105506. 802b422: ee26 6b03 vmul.f64 d6, d6, d3
  105507. 802b426: e7e0 b.n 802b3ea <_dtoa_r+0x4ea>
  105508. 802b428: 4621 mov r1, r4
  105509. 802b42a: 463e mov r6, r7
  105510. 802b42c: ee27 7b04 vmul.f64 d7, d7, d4
  105511. 802b430: eeb2 3b04 vmov.f64 d3, #36 @ 0x41200000 10.0
  105512. 802b434: eefd 4bc6 vcvt.s32.f64 s9, d6
  105513. 802b438: ee14 2a90 vmov r2, s9
  105514. 802b43c: 3230 adds r2, #48 @ 0x30
  105515. 802b43e: f806 2b01 strb.w r2, [r6], #1
  105516. 802b442: 42a6 cmp r6, r4
  105517. 802b444: eeb8 5be4 vcvt.f64.s32 d5, s9
  105518. 802b448: ee36 6b45 vsub.f64 d6, d6, d5
  105519. 802b44c: d119 bne.n 802b482 <_dtoa_r+0x582>
  105520. 802b44e: eeb6 5b00 vmov.f64 d5, #96 @ 0x3f000000 0.5
  105521. 802b452: ee37 4b05 vadd.f64 d4, d7, d5
  105522. 802b456: eeb4 6bc4 vcmpe.f64 d6, d4
  105523. 802b45a: eef1 fa10 vmrs APSR_nzcv, fpscr
  105524. 802b45e: dc3e bgt.n 802b4de <_dtoa_r+0x5de>
  105525. 802b460: ee35 5b47 vsub.f64 d5, d5, d7
  105526. 802b464: eeb4 6bc5 vcmpe.f64 d6, d5
  105527. 802b468: eef1 fa10 vmrs APSR_nzcv, fpscr
  105528. 802b46c: f57f af24 bpl.w 802b2b8 <_dtoa_r+0x3b8>
  105529. 802b470: 460e mov r6, r1
  105530. 802b472: 3901 subs r1, #1
  105531. 802b474: f816 3c01 ldrb.w r3, [r6, #-1]
  105532. 802b478: 2b30 cmp r3, #48 @ 0x30
  105533. 802b47a: d0f9 beq.n 802b470 <_dtoa_r+0x570>
  105534. 802b47c: f8dd 8010 ldr.w r8, [sp, #16]
  105535. 802b480: e758 b.n 802b334 <_dtoa_r+0x434>
  105536. 802b482: ee26 6b03 vmul.f64 d6, d6, d3
  105537. 802b486: e7d5 b.n 802b434 <_dtoa_r+0x534>
  105538. 802b488: d10b bne.n 802b4a2 <_dtoa_r+0x5a2>
  105539. 802b48a: eeb1 7b04 vmov.f64 d7, #20 @ 0x40a00000 5.0
  105540. 802b48e: ee26 6b07 vmul.f64 d6, d6, d7
  105541. 802b492: ed9d 7b02 vldr d7, [sp, #8]
  105542. 802b496: eeb4 6bc7 vcmpe.f64 d6, d7
  105543. 802b49a: eef1 fa10 vmrs APSR_nzcv, fpscr
  105544. 802b49e: f2c0 8161 blt.w 802b764 <_dtoa_r+0x864>
  105545. 802b4a2: 2400 movs r4, #0
  105546. 802b4a4: 4625 mov r5, r4
  105547. 802b4a6: 9b09 ldr r3, [sp, #36] @ 0x24
  105548. 802b4a8: 43db mvns r3, r3
  105549. 802b4aa: 9304 str r3, [sp, #16]
  105550. 802b4ac: 463e mov r6, r7
  105551. 802b4ae: f04f 0800 mov.w r8, #0
  105552. 802b4b2: 4621 mov r1, r4
  105553. 802b4b4: 4648 mov r0, r9
  105554. 802b4b6: f000 fe4f bl 802c158 <_Bfree>
  105555. 802b4ba: 2d00 cmp r5, #0
  105556. 802b4bc: d0de beq.n 802b47c <_dtoa_r+0x57c>
  105557. 802b4be: f1b8 0f00 cmp.w r8, #0
  105558. 802b4c2: d005 beq.n 802b4d0 <_dtoa_r+0x5d0>
  105559. 802b4c4: 45a8 cmp r8, r5
  105560. 802b4c6: d003 beq.n 802b4d0 <_dtoa_r+0x5d0>
  105561. 802b4c8: 4641 mov r1, r8
  105562. 802b4ca: 4648 mov r0, r9
  105563. 802b4cc: f000 fe44 bl 802c158 <_Bfree>
  105564. 802b4d0: 4629 mov r1, r5
  105565. 802b4d2: 4648 mov r0, r9
  105566. 802b4d4: f000 fe40 bl 802c158 <_Bfree>
  105567. 802b4d8: e7d0 b.n 802b47c <_dtoa_r+0x57c>
  105568. 802b4da: f8cd 8010 str.w r8, [sp, #16]
  105569. 802b4de: 4633 mov r3, r6
  105570. 802b4e0: 461e mov r6, r3
  105571. 802b4e2: f813 2d01 ldrb.w r2, [r3, #-1]!
  105572. 802b4e6: 2a39 cmp r2, #57 @ 0x39
  105573. 802b4e8: d106 bne.n 802b4f8 <_dtoa_r+0x5f8>
  105574. 802b4ea: 429f cmp r7, r3
  105575. 802b4ec: d1f8 bne.n 802b4e0 <_dtoa_r+0x5e0>
  105576. 802b4ee: 9a04 ldr r2, [sp, #16]
  105577. 802b4f0: 3201 adds r2, #1
  105578. 802b4f2: 9204 str r2, [sp, #16]
  105579. 802b4f4: 2230 movs r2, #48 @ 0x30
  105580. 802b4f6: 703a strb r2, [r7, #0]
  105581. 802b4f8: 781a ldrb r2, [r3, #0]
  105582. 802b4fa: 3201 adds r2, #1
  105583. 802b4fc: 701a strb r2, [r3, #0]
  105584. 802b4fe: e7bd b.n 802b47c <_dtoa_r+0x57c>
  105585. 802b500: ee27 7b04 vmul.f64 d7, d7, d4
  105586. 802b504: eeb5 7b40 vcmp.f64 d7, #0.0
  105587. 802b508: eef1 fa10 vmrs APSR_nzcv, fpscr
  105588. 802b50c: f47f aeef bne.w 802b2ee <_dtoa_r+0x3ee>
  105589. 802b510: e710 b.n 802b334 <_dtoa_r+0x434>
  105590. 802b512: bf00 nop
  105591. 802b514: 08032030 .word 0x08032030
  105592. 802b518: 08032008 .word 0x08032008
  105593. 802b51c: 9908 ldr r1, [sp, #32]
  105594. 802b51e: 2900 cmp r1, #0
  105595. 802b520: f000 80e3 beq.w 802b6ea <_dtoa_r+0x7ea>
  105596. 802b524: 9907 ldr r1, [sp, #28]
  105597. 802b526: 2901 cmp r1, #1
  105598. 802b528: f300 80c8 bgt.w 802b6bc <_dtoa_r+0x7bc>
  105599. 802b52c: 2d00 cmp r5, #0
  105600. 802b52e: f000 80c1 beq.w 802b6b4 <_dtoa_r+0x7b4>
  105601. 802b532: f202 4233 addw r2, r2, #1075 @ 0x433
  105602. 802b536: 9e05 ldr r6, [sp, #20]
  105603. 802b538: 461c mov r4, r3
  105604. 802b53a: 9304 str r3, [sp, #16]
  105605. 802b53c: 9b05 ldr r3, [sp, #20]
  105606. 802b53e: 4413 add r3, r2
  105607. 802b540: 9305 str r3, [sp, #20]
  105608. 802b542: 9b06 ldr r3, [sp, #24]
  105609. 802b544: 2101 movs r1, #1
  105610. 802b546: 4413 add r3, r2
  105611. 802b548: 4648 mov r0, r9
  105612. 802b54a: 9306 str r3, [sp, #24]
  105613. 802b54c: f000 ff02 bl 802c354 <__i2b>
  105614. 802b550: 9b04 ldr r3, [sp, #16]
  105615. 802b552: 4605 mov r5, r0
  105616. 802b554: b166 cbz r6, 802b570 <_dtoa_r+0x670>
  105617. 802b556: 9a06 ldr r2, [sp, #24]
  105618. 802b558: 2a00 cmp r2, #0
  105619. 802b55a: dd09 ble.n 802b570 <_dtoa_r+0x670>
  105620. 802b55c: 42b2 cmp r2, r6
  105621. 802b55e: 9905 ldr r1, [sp, #20]
  105622. 802b560: bfa8 it ge
  105623. 802b562: 4632 movge r2, r6
  105624. 802b564: 1a89 subs r1, r1, r2
  105625. 802b566: 9105 str r1, [sp, #20]
  105626. 802b568: 9906 ldr r1, [sp, #24]
  105627. 802b56a: 1ab6 subs r6, r6, r2
  105628. 802b56c: 1a8a subs r2, r1, r2
  105629. 802b56e: 9206 str r2, [sp, #24]
  105630. 802b570: b1fb cbz r3, 802b5b2 <_dtoa_r+0x6b2>
  105631. 802b572: 9a08 ldr r2, [sp, #32]
  105632. 802b574: 2a00 cmp r2, #0
  105633. 802b576: f000 80bc beq.w 802b6f2 <_dtoa_r+0x7f2>
  105634. 802b57a: b19c cbz r4, 802b5a4 <_dtoa_r+0x6a4>
  105635. 802b57c: 4629 mov r1, r5
  105636. 802b57e: 4622 mov r2, r4
  105637. 802b580: 4648 mov r0, r9
  105638. 802b582: 930b str r3, [sp, #44] @ 0x2c
  105639. 802b584: f000 ffa6 bl 802c4d4 <__pow5mult>
  105640. 802b588: 9a01 ldr r2, [sp, #4]
  105641. 802b58a: 4601 mov r1, r0
  105642. 802b58c: 4605 mov r5, r0
  105643. 802b58e: 4648 mov r0, r9
  105644. 802b590: f000 fef6 bl 802c380 <__multiply>
  105645. 802b594: 9901 ldr r1, [sp, #4]
  105646. 802b596: 9004 str r0, [sp, #16]
  105647. 802b598: 4648 mov r0, r9
  105648. 802b59a: f000 fddd bl 802c158 <_Bfree>
  105649. 802b59e: 9a04 ldr r2, [sp, #16]
  105650. 802b5a0: 9b0b ldr r3, [sp, #44] @ 0x2c
  105651. 802b5a2: 9201 str r2, [sp, #4]
  105652. 802b5a4: 1b1a subs r2, r3, r4
  105653. 802b5a6: d004 beq.n 802b5b2 <_dtoa_r+0x6b2>
  105654. 802b5a8: 9901 ldr r1, [sp, #4]
  105655. 802b5aa: 4648 mov r0, r9
  105656. 802b5ac: f000 ff92 bl 802c4d4 <__pow5mult>
  105657. 802b5b0: 9001 str r0, [sp, #4]
  105658. 802b5b2: 2101 movs r1, #1
  105659. 802b5b4: 4648 mov r0, r9
  105660. 802b5b6: f000 fecd bl 802c354 <__i2b>
  105661. 802b5ba: 9b0a ldr r3, [sp, #40] @ 0x28
  105662. 802b5bc: 4604 mov r4, r0
  105663. 802b5be: 2b00 cmp r3, #0
  105664. 802b5c0: f000 81d0 beq.w 802b964 <_dtoa_r+0xa64>
  105665. 802b5c4: 461a mov r2, r3
  105666. 802b5c6: 4601 mov r1, r0
  105667. 802b5c8: 4648 mov r0, r9
  105668. 802b5ca: f000 ff83 bl 802c4d4 <__pow5mult>
  105669. 802b5ce: 9b07 ldr r3, [sp, #28]
  105670. 802b5d0: 2b01 cmp r3, #1
  105671. 802b5d2: 4604 mov r4, r0
  105672. 802b5d4: f300 8095 bgt.w 802b702 <_dtoa_r+0x802>
  105673. 802b5d8: 9b02 ldr r3, [sp, #8]
  105674. 802b5da: 2b00 cmp r3, #0
  105675. 802b5dc: f040 808b bne.w 802b6f6 <_dtoa_r+0x7f6>
  105676. 802b5e0: 9b03 ldr r3, [sp, #12]
  105677. 802b5e2: f3c3 0213 ubfx r2, r3, #0, #20
  105678. 802b5e6: 2a00 cmp r2, #0
  105679. 802b5e8: f040 8087 bne.w 802b6fa <_dtoa_r+0x7fa>
  105680. 802b5ec: f023 4200 bic.w r2, r3, #2147483648 @ 0x80000000
  105681. 802b5f0: 0d12 lsrs r2, r2, #20
  105682. 802b5f2: 0512 lsls r2, r2, #20
  105683. 802b5f4: 2a00 cmp r2, #0
  105684. 802b5f6: f000 8082 beq.w 802b6fe <_dtoa_r+0x7fe>
  105685. 802b5fa: 9b05 ldr r3, [sp, #20]
  105686. 802b5fc: 3301 adds r3, #1
  105687. 802b5fe: 9305 str r3, [sp, #20]
  105688. 802b600: 9b06 ldr r3, [sp, #24]
  105689. 802b602: 3301 adds r3, #1
  105690. 802b604: 9306 str r3, [sp, #24]
  105691. 802b606: 2301 movs r3, #1
  105692. 802b608: 930b str r3, [sp, #44] @ 0x2c
  105693. 802b60a: 9b0a ldr r3, [sp, #40] @ 0x28
  105694. 802b60c: 2b00 cmp r3, #0
  105695. 802b60e: f000 81af beq.w 802b970 <_dtoa_r+0xa70>
  105696. 802b612: 6922 ldr r2, [r4, #16]
  105697. 802b614: eb04 0282 add.w r2, r4, r2, lsl #2
  105698. 802b618: 6910 ldr r0, [r2, #16]
  105699. 802b61a: f000 fe4f bl 802c2bc <__hi0bits>
  105700. 802b61e: f1c0 0020 rsb r0, r0, #32
  105701. 802b622: 9b06 ldr r3, [sp, #24]
  105702. 802b624: 4418 add r0, r3
  105703. 802b626: f010 001f ands.w r0, r0, #31
  105704. 802b62a: d076 beq.n 802b71a <_dtoa_r+0x81a>
  105705. 802b62c: f1c0 0220 rsb r2, r0, #32
  105706. 802b630: 2a04 cmp r2, #4
  105707. 802b632: dd69 ble.n 802b708 <_dtoa_r+0x808>
  105708. 802b634: 9b05 ldr r3, [sp, #20]
  105709. 802b636: f1c0 001c rsb r0, r0, #28
  105710. 802b63a: 4403 add r3, r0
  105711. 802b63c: 9305 str r3, [sp, #20]
  105712. 802b63e: 9b06 ldr r3, [sp, #24]
  105713. 802b640: 4406 add r6, r0
  105714. 802b642: 4403 add r3, r0
  105715. 802b644: 9306 str r3, [sp, #24]
  105716. 802b646: 9b05 ldr r3, [sp, #20]
  105717. 802b648: 2b00 cmp r3, #0
  105718. 802b64a: dd05 ble.n 802b658 <_dtoa_r+0x758>
  105719. 802b64c: 9901 ldr r1, [sp, #4]
  105720. 802b64e: 461a mov r2, r3
  105721. 802b650: 4648 mov r0, r9
  105722. 802b652: f000 ff99 bl 802c588 <__lshift>
  105723. 802b656: 9001 str r0, [sp, #4]
  105724. 802b658: 9b06 ldr r3, [sp, #24]
  105725. 802b65a: 2b00 cmp r3, #0
  105726. 802b65c: dd05 ble.n 802b66a <_dtoa_r+0x76a>
  105727. 802b65e: 4621 mov r1, r4
  105728. 802b660: 461a mov r2, r3
  105729. 802b662: 4648 mov r0, r9
  105730. 802b664: f000 ff90 bl 802c588 <__lshift>
  105731. 802b668: 4604 mov r4, r0
  105732. 802b66a: 9b0c ldr r3, [sp, #48] @ 0x30
  105733. 802b66c: 2b00 cmp r3, #0
  105734. 802b66e: d056 beq.n 802b71e <_dtoa_r+0x81e>
  105735. 802b670: 9801 ldr r0, [sp, #4]
  105736. 802b672: 4621 mov r1, r4
  105737. 802b674: f000 fff4 bl 802c660 <__mcmp>
  105738. 802b678: 2800 cmp r0, #0
  105739. 802b67a: da50 bge.n 802b71e <_dtoa_r+0x81e>
  105740. 802b67c: f108 33ff add.w r3, r8, #4294967295 @ 0xffffffff
  105741. 802b680: 9304 str r3, [sp, #16]
  105742. 802b682: 9901 ldr r1, [sp, #4]
  105743. 802b684: 2300 movs r3, #0
  105744. 802b686: 220a movs r2, #10
  105745. 802b688: 4648 mov r0, r9
  105746. 802b68a: f000 fd87 bl 802c19c <__multadd>
  105747. 802b68e: 9b08 ldr r3, [sp, #32]
  105748. 802b690: 9001 str r0, [sp, #4]
  105749. 802b692: 2b00 cmp r3, #0
  105750. 802b694: f000 816e beq.w 802b974 <_dtoa_r+0xa74>
  105751. 802b698: 4629 mov r1, r5
  105752. 802b69a: 2300 movs r3, #0
  105753. 802b69c: 220a movs r2, #10
  105754. 802b69e: 4648 mov r0, r9
  105755. 802b6a0: f000 fd7c bl 802c19c <__multadd>
  105756. 802b6a4: f1bb 0f00 cmp.w fp, #0
  105757. 802b6a8: 4605 mov r5, r0
  105758. 802b6aa: dc64 bgt.n 802b776 <_dtoa_r+0x876>
  105759. 802b6ac: 9b07 ldr r3, [sp, #28]
  105760. 802b6ae: 2b02 cmp r3, #2
  105761. 802b6b0: dc3e bgt.n 802b730 <_dtoa_r+0x830>
  105762. 802b6b2: e060 b.n 802b776 <_dtoa_r+0x876>
  105763. 802b6b4: 9a0e ldr r2, [sp, #56] @ 0x38
  105764. 802b6b6: f1c2 0236 rsb r2, r2, #54 @ 0x36
  105765. 802b6ba: e73c b.n 802b536 <_dtoa_r+0x636>
  105766. 802b6bc: f10a 34ff add.w r4, sl, #4294967295 @ 0xffffffff
  105767. 802b6c0: 42a3 cmp r3, r4
  105768. 802b6c2: bfbf itttt lt
  105769. 802b6c4: 1ae2 sublt r2, r4, r3
  105770. 802b6c6: 9b0a ldrlt r3, [sp, #40] @ 0x28
  105771. 802b6c8: 189b addlt r3, r3, r2
  105772. 802b6ca: 930a strlt r3, [sp, #40] @ 0x28
  105773. 802b6cc: bfae itee ge
  105774. 802b6ce: 1b1c subge r4, r3, r4
  105775. 802b6d0: 4623 movlt r3, r4
  105776. 802b6d2: 2400 movlt r4, #0
  105777. 802b6d4: f1ba 0f00 cmp.w sl, #0
  105778. 802b6d8: bfb5 itete lt
  105779. 802b6da: 9a05 ldrlt r2, [sp, #20]
  105780. 802b6dc: 9e05 ldrge r6, [sp, #20]
  105781. 802b6de: eba2 060a sublt.w r6, r2, sl
  105782. 802b6e2: 4652 movge r2, sl
  105783. 802b6e4: bfb8 it lt
  105784. 802b6e6: 2200 movlt r2, #0
  105785. 802b6e8: e727 b.n 802b53a <_dtoa_r+0x63a>
  105786. 802b6ea: 9e05 ldr r6, [sp, #20]
  105787. 802b6ec: 9d08 ldr r5, [sp, #32]
  105788. 802b6ee: 461c mov r4, r3
  105789. 802b6f0: e730 b.n 802b554 <_dtoa_r+0x654>
  105790. 802b6f2: 461a mov r2, r3
  105791. 802b6f4: e758 b.n 802b5a8 <_dtoa_r+0x6a8>
  105792. 802b6f6: 2300 movs r3, #0
  105793. 802b6f8: e786 b.n 802b608 <_dtoa_r+0x708>
  105794. 802b6fa: 9b02 ldr r3, [sp, #8]
  105795. 802b6fc: e784 b.n 802b608 <_dtoa_r+0x708>
  105796. 802b6fe: 920b str r2, [sp, #44] @ 0x2c
  105797. 802b700: e783 b.n 802b60a <_dtoa_r+0x70a>
  105798. 802b702: 2300 movs r3, #0
  105799. 802b704: 930b str r3, [sp, #44] @ 0x2c
  105800. 802b706: e784 b.n 802b612 <_dtoa_r+0x712>
  105801. 802b708: d09d beq.n 802b646 <_dtoa_r+0x746>
  105802. 802b70a: 9b05 ldr r3, [sp, #20]
  105803. 802b70c: 321c adds r2, #28
  105804. 802b70e: 4413 add r3, r2
  105805. 802b710: 9305 str r3, [sp, #20]
  105806. 802b712: 9b06 ldr r3, [sp, #24]
  105807. 802b714: 4416 add r6, r2
  105808. 802b716: 4413 add r3, r2
  105809. 802b718: e794 b.n 802b644 <_dtoa_r+0x744>
  105810. 802b71a: 4602 mov r2, r0
  105811. 802b71c: e7f5 b.n 802b70a <_dtoa_r+0x80a>
  105812. 802b71e: f1ba 0f00 cmp.w sl, #0
  105813. 802b722: f8cd 8010 str.w r8, [sp, #16]
  105814. 802b726: 46d3 mov fp, sl
  105815. 802b728: dc21 bgt.n 802b76e <_dtoa_r+0x86e>
  105816. 802b72a: 9b07 ldr r3, [sp, #28]
  105817. 802b72c: 2b02 cmp r3, #2
  105818. 802b72e: dd1e ble.n 802b76e <_dtoa_r+0x86e>
  105819. 802b730: f1bb 0f00 cmp.w fp, #0
  105820. 802b734: f47f aeb7 bne.w 802b4a6 <_dtoa_r+0x5a6>
  105821. 802b738: 4621 mov r1, r4
  105822. 802b73a: 465b mov r3, fp
  105823. 802b73c: 2205 movs r2, #5
  105824. 802b73e: 4648 mov r0, r9
  105825. 802b740: f000 fd2c bl 802c19c <__multadd>
  105826. 802b744: 4601 mov r1, r0
  105827. 802b746: 4604 mov r4, r0
  105828. 802b748: 9801 ldr r0, [sp, #4]
  105829. 802b74a: f000 ff89 bl 802c660 <__mcmp>
  105830. 802b74e: 2800 cmp r0, #0
  105831. 802b750: f77f aea9 ble.w 802b4a6 <_dtoa_r+0x5a6>
  105832. 802b754: 463e mov r6, r7
  105833. 802b756: 2331 movs r3, #49 @ 0x31
  105834. 802b758: f806 3b01 strb.w r3, [r6], #1
  105835. 802b75c: 9b04 ldr r3, [sp, #16]
  105836. 802b75e: 3301 adds r3, #1
  105837. 802b760: 9304 str r3, [sp, #16]
  105838. 802b762: e6a4 b.n 802b4ae <_dtoa_r+0x5ae>
  105839. 802b764: f8cd 8010 str.w r8, [sp, #16]
  105840. 802b768: 4654 mov r4, sl
  105841. 802b76a: 4625 mov r5, r4
  105842. 802b76c: e7f2 b.n 802b754 <_dtoa_r+0x854>
  105843. 802b76e: 9b08 ldr r3, [sp, #32]
  105844. 802b770: 2b00 cmp r3, #0
  105845. 802b772: f000 8103 beq.w 802b97c <_dtoa_r+0xa7c>
  105846. 802b776: 2e00 cmp r6, #0
  105847. 802b778: dd05 ble.n 802b786 <_dtoa_r+0x886>
  105848. 802b77a: 4629 mov r1, r5
  105849. 802b77c: 4632 mov r2, r6
  105850. 802b77e: 4648 mov r0, r9
  105851. 802b780: f000 ff02 bl 802c588 <__lshift>
  105852. 802b784: 4605 mov r5, r0
  105853. 802b786: 9b0b ldr r3, [sp, #44] @ 0x2c
  105854. 802b788: 2b00 cmp r3, #0
  105855. 802b78a: d058 beq.n 802b83e <_dtoa_r+0x93e>
  105856. 802b78c: 6869 ldr r1, [r5, #4]
  105857. 802b78e: 4648 mov r0, r9
  105858. 802b790: f000 fca2 bl 802c0d8 <_Balloc>
  105859. 802b794: 4606 mov r6, r0
  105860. 802b796: b928 cbnz r0, 802b7a4 <_dtoa_r+0x8a4>
  105861. 802b798: 4b82 ldr r3, [pc, #520] @ (802b9a4 <_dtoa_r+0xaa4>)
  105862. 802b79a: 4602 mov r2, r0
  105863. 802b79c: f240 21ef movw r1, #751 @ 0x2ef
  105864. 802b7a0: f7ff bbc7 b.w 802af32 <_dtoa_r+0x32>
  105865. 802b7a4: 692a ldr r2, [r5, #16]
  105866. 802b7a6: 3202 adds r2, #2
  105867. 802b7a8: 0092 lsls r2, r2, #2
  105868. 802b7aa: f105 010c add.w r1, r5, #12
  105869. 802b7ae: 300c adds r0, #12
  105870. 802b7b0: f7ff fae5 bl 802ad7e <memcpy>
  105871. 802b7b4: 2201 movs r2, #1
  105872. 802b7b6: 4631 mov r1, r6
  105873. 802b7b8: 4648 mov r0, r9
  105874. 802b7ba: f000 fee5 bl 802c588 <__lshift>
  105875. 802b7be: 1c7b adds r3, r7, #1
  105876. 802b7c0: 9305 str r3, [sp, #20]
  105877. 802b7c2: eb07 030b add.w r3, r7, fp
  105878. 802b7c6: 9309 str r3, [sp, #36] @ 0x24
  105879. 802b7c8: 9b02 ldr r3, [sp, #8]
  105880. 802b7ca: f003 0301 and.w r3, r3, #1
  105881. 802b7ce: 46a8 mov r8, r5
  105882. 802b7d0: 9308 str r3, [sp, #32]
  105883. 802b7d2: 4605 mov r5, r0
  105884. 802b7d4: 9b05 ldr r3, [sp, #20]
  105885. 802b7d6: 9801 ldr r0, [sp, #4]
  105886. 802b7d8: 4621 mov r1, r4
  105887. 802b7da: f103 3bff add.w fp, r3, #4294967295 @ 0xffffffff
  105888. 802b7de: f7ff fb05 bl 802adec <quorem>
  105889. 802b7e2: 4641 mov r1, r8
  105890. 802b7e4: 9002 str r0, [sp, #8]
  105891. 802b7e6: f100 0a30 add.w sl, r0, #48 @ 0x30
  105892. 802b7ea: 9801 ldr r0, [sp, #4]
  105893. 802b7ec: f000 ff38 bl 802c660 <__mcmp>
  105894. 802b7f0: 462a mov r2, r5
  105895. 802b7f2: 9006 str r0, [sp, #24]
  105896. 802b7f4: 4621 mov r1, r4
  105897. 802b7f6: 4648 mov r0, r9
  105898. 802b7f8: f000 ff4e bl 802c698 <__mdiff>
  105899. 802b7fc: 68c2 ldr r2, [r0, #12]
  105900. 802b7fe: 4606 mov r6, r0
  105901. 802b800: b9fa cbnz r2, 802b842 <_dtoa_r+0x942>
  105902. 802b802: 4601 mov r1, r0
  105903. 802b804: 9801 ldr r0, [sp, #4]
  105904. 802b806: f000 ff2b bl 802c660 <__mcmp>
  105905. 802b80a: 4602 mov r2, r0
  105906. 802b80c: 4631 mov r1, r6
  105907. 802b80e: 4648 mov r0, r9
  105908. 802b810: 920a str r2, [sp, #40] @ 0x28
  105909. 802b812: f000 fca1 bl 802c158 <_Bfree>
  105910. 802b816: 9b07 ldr r3, [sp, #28]
  105911. 802b818: 9a0a ldr r2, [sp, #40] @ 0x28
  105912. 802b81a: 9e05 ldr r6, [sp, #20]
  105913. 802b81c: ea43 0102 orr.w r1, r3, r2
  105914. 802b820: 9b08 ldr r3, [sp, #32]
  105915. 802b822: 4319 orrs r1, r3
  105916. 802b824: d10f bne.n 802b846 <_dtoa_r+0x946>
  105917. 802b826: f1ba 0f39 cmp.w sl, #57 @ 0x39
  105918. 802b82a: d028 beq.n 802b87e <_dtoa_r+0x97e>
  105919. 802b82c: 9b06 ldr r3, [sp, #24]
  105920. 802b82e: 2b00 cmp r3, #0
  105921. 802b830: dd02 ble.n 802b838 <_dtoa_r+0x938>
  105922. 802b832: 9b02 ldr r3, [sp, #8]
  105923. 802b834: f103 0a31 add.w sl, r3, #49 @ 0x31
  105924. 802b838: f88b a000 strb.w sl, [fp]
  105925. 802b83c: e639 b.n 802b4b2 <_dtoa_r+0x5b2>
  105926. 802b83e: 4628 mov r0, r5
  105927. 802b840: e7bd b.n 802b7be <_dtoa_r+0x8be>
  105928. 802b842: 2201 movs r2, #1
  105929. 802b844: e7e2 b.n 802b80c <_dtoa_r+0x90c>
  105930. 802b846: 9b06 ldr r3, [sp, #24]
  105931. 802b848: 2b00 cmp r3, #0
  105932. 802b84a: db04 blt.n 802b856 <_dtoa_r+0x956>
  105933. 802b84c: 9907 ldr r1, [sp, #28]
  105934. 802b84e: 430b orrs r3, r1
  105935. 802b850: 9908 ldr r1, [sp, #32]
  105936. 802b852: 430b orrs r3, r1
  105937. 802b854: d120 bne.n 802b898 <_dtoa_r+0x998>
  105938. 802b856: 2a00 cmp r2, #0
  105939. 802b858: ddee ble.n 802b838 <_dtoa_r+0x938>
  105940. 802b85a: 9901 ldr r1, [sp, #4]
  105941. 802b85c: 2201 movs r2, #1
  105942. 802b85e: 4648 mov r0, r9
  105943. 802b860: f000 fe92 bl 802c588 <__lshift>
  105944. 802b864: 4621 mov r1, r4
  105945. 802b866: 9001 str r0, [sp, #4]
  105946. 802b868: f000 fefa bl 802c660 <__mcmp>
  105947. 802b86c: 2800 cmp r0, #0
  105948. 802b86e: dc03 bgt.n 802b878 <_dtoa_r+0x978>
  105949. 802b870: d1e2 bne.n 802b838 <_dtoa_r+0x938>
  105950. 802b872: f01a 0f01 tst.w sl, #1
  105951. 802b876: d0df beq.n 802b838 <_dtoa_r+0x938>
  105952. 802b878: f1ba 0f39 cmp.w sl, #57 @ 0x39
  105953. 802b87c: d1d9 bne.n 802b832 <_dtoa_r+0x932>
  105954. 802b87e: 2339 movs r3, #57 @ 0x39
  105955. 802b880: f88b 3000 strb.w r3, [fp]
  105956. 802b884: 4633 mov r3, r6
  105957. 802b886: 461e mov r6, r3
  105958. 802b888: 3b01 subs r3, #1
  105959. 802b88a: f816 2c01 ldrb.w r2, [r6, #-1]
  105960. 802b88e: 2a39 cmp r2, #57 @ 0x39
  105961. 802b890: d053 beq.n 802b93a <_dtoa_r+0xa3a>
  105962. 802b892: 3201 adds r2, #1
  105963. 802b894: 701a strb r2, [r3, #0]
  105964. 802b896: e60c b.n 802b4b2 <_dtoa_r+0x5b2>
  105965. 802b898: 2a00 cmp r2, #0
  105966. 802b89a: dd07 ble.n 802b8ac <_dtoa_r+0x9ac>
  105967. 802b89c: f1ba 0f39 cmp.w sl, #57 @ 0x39
  105968. 802b8a0: d0ed beq.n 802b87e <_dtoa_r+0x97e>
  105969. 802b8a2: f10a 0301 add.w r3, sl, #1
  105970. 802b8a6: f88b 3000 strb.w r3, [fp]
  105971. 802b8aa: e602 b.n 802b4b2 <_dtoa_r+0x5b2>
  105972. 802b8ac: 9b05 ldr r3, [sp, #20]
  105973. 802b8ae: 9a05 ldr r2, [sp, #20]
  105974. 802b8b0: f803 ac01 strb.w sl, [r3, #-1]
  105975. 802b8b4: 9b09 ldr r3, [sp, #36] @ 0x24
  105976. 802b8b6: 4293 cmp r3, r2
  105977. 802b8b8: d029 beq.n 802b90e <_dtoa_r+0xa0e>
  105978. 802b8ba: 9901 ldr r1, [sp, #4]
  105979. 802b8bc: 2300 movs r3, #0
  105980. 802b8be: 220a movs r2, #10
  105981. 802b8c0: 4648 mov r0, r9
  105982. 802b8c2: f000 fc6b bl 802c19c <__multadd>
  105983. 802b8c6: 45a8 cmp r8, r5
  105984. 802b8c8: 9001 str r0, [sp, #4]
  105985. 802b8ca: f04f 0300 mov.w r3, #0
  105986. 802b8ce: f04f 020a mov.w r2, #10
  105987. 802b8d2: 4641 mov r1, r8
  105988. 802b8d4: 4648 mov r0, r9
  105989. 802b8d6: d107 bne.n 802b8e8 <_dtoa_r+0x9e8>
  105990. 802b8d8: f000 fc60 bl 802c19c <__multadd>
  105991. 802b8dc: 4680 mov r8, r0
  105992. 802b8de: 4605 mov r5, r0
  105993. 802b8e0: 9b05 ldr r3, [sp, #20]
  105994. 802b8e2: 3301 adds r3, #1
  105995. 802b8e4: 9305 str r3, [sp, #20]
  105996. 802b8e6: e775 b.n 802b7d4 <_dtoa_r+0x8d4>
  105997. 802b8e8: f000 fc58 bl 802c19c <__multadd>
  105998. 802b8ec: 4629 mov r1, r5
  105999. 802b8ee: 4680 mov r8, r0
  106000. 802b8f0: 2300 movs r3, #0
  106001. 802b8f2: 220a movs r2, #10
  106002. 802b8f4: 4648 mov r0, r9
  106003. 802b8f6: f000 fc51 bl 802c19c <__multadd>
  106004. 802b8fa: 4605 mov r5, r0
  106005. 802b8fc: e7f0 b.n 802b8e0 <_dtoa_r+0x9e0>
  106006. 802b8fe: f1bb 0f00 cmp.w fp, #0
  106007. 802b902: bfcc ite gt
  106008. 802b904: 465e movgt r6, fp
  106009. 802b906: 2601 movle r6, #1
  106010. 802b908: 443e add r6, r7
  106011. 802b90a: f04f 0800 mov.w r8, #0
  106012. 802b90e: 9901 ldr r1, [sp, #4]
  106013. 802b910: 2201 movs r2, #1
  106014. 802b912: 4648 mov r0, r9
  106015. 802b914: f000 fe38 bl 802c588 <__lshift>
  106016. 802b918: 4621 mov r1, r4
  106017. 802b91a: 9001 str r0, [sp, #4]
  106018. 802b91c: f000 fea0 bl 802c660 <__mcmp>
  106019. 802b920: 2800 cmp r0, #0
  106020. 802b922: dcaf bgt.n 802b884 <_dtoa_r+0x984>
  106021. 802b924: d102 bne.n 802b92c <_dtoa_r+0xa2c>
  106022. 802b926: f01a 0f01 tst.w sl, #1
  106023. 802b92a: d1ab bne.n 802b884 <_dtoa_r+0x984>
  106024. 802b92c: 4633 mov r3, r6
  106025. 802b92e: 461e mov r6, r3
  106026. 802b930: f813 2d01 ldrb.w r2, [r3, #-1]!
  106027. 802b934: 2a30 cmp r2, #48 @ 0x30
  106028. 802b936: d0fa beq.n 802b92e <_dtoa_r+0xa2e>
  106029. 802b938: e5bb b.n 802b4b2 <_dtoa_r+0x5b2>
  106030. 802b93a: 429f cmp r7, r3
  106031. 802b93c: d1a3 bne.n 802b886 <_dtoa_r+0x986>
  106032. 802b93e: 9b04 ldr r3, [sp, #16]
  106033. 802b940: 3301 adds r3, #1
  106034. 802b942: 9304 str r3, [sp, #16]
  106035. 802b944: 2331 movs r3, #49 @ 0x31
  106036. 802b946: 703b strb r3, [r7, #0]
  106037. 802b948: e5b3 b.n 802b4b2 <_dtoa_r+0x5b2>
  106038. 802b94a: 9b1d ldr r3, [sp, #116] @ 0x74
  106039. 802b94c: 4f16 ldr r7, [pc, #88] @ (802b9a8 <_dtoa_r+0xaa8>)
  106040. 802b94e: b11b cbz r3, 802b958 <_dtoa_r+0xa58>
  106041. 802b950: f107 0308 add.w r3, r7, #8
  106042. 802b954: 9a1d ldr r2, [sp, #116] @ 0x74
  106043. 802b956: 6013 str r3, [r2, #0]
  106044. 802b958: 4638 mov r0, r7
  106045. 802b95a: b011 add sp, #68 @ 0x44
  106046. 802b95c: ecbd 8b02 vpop {d8}
  106047. 802b960: e8bd 8ff0 ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc}
  106048. 802b964: 9b07 ldr r3, [sp, #28]
  106049. 802b966: 2b01 cmp r3, #1
  106050. 802b968: f77f ae36 ble.w 802b5d8 <_dtoa_r+0x6d8>
  106051. 802b96c: 9b0a ldr r3, [sp, #40] @ 0x28
  106052. 802b96e: 930b str r3, [sp, #44] @ 0x2c
  106053. 802b970: 2001 movs r0, #1
  106054. 802b972: e656 b.n 802b622 <_dtoa_r+0x722>
  106055. 802b974: f1bb 0f00 cmp.w fp, #0
  106056. 802b978: f77f aed7 ble.w 802b72a <_dtoa_r+0x82a>
  106057. 802b97c: 463e mov r6, r7
  106058. 802b97e: 9801 ldr r0, [sp, #4]
  106059. 802b980: 4621 mov r1, r4
  106060. 802b982: f7ff fa33 bl 802adec <quorem>
  106061. 802b986: f100 0a30 add.w sl, r0, #48 @ 0x30
  106062. 802b98a: f806 ab01 strb.w sl, [r6], #1
  106063. 802b98e: 1bf2 subs r2, r6, r7
  106064. 802b990: 4593 cmp fp, r2
  106065. 802b992: ddb4 ble.n 802b8fe <_dtoa_r+0x9fe>
  106066. 802b994: 9901 ldr r1, [sp, #4]
  106067. 802b996: 2300 movs r3, #0
  106068. 802b998: 220a movs r2, #10
  106069. 802b99a: 4648 mov r0, r9
  106070. 802b99c: f000 fbfe bl 802c19c <__multadd>
  106071. 802b9a0: 9001 str r0, [sp, #4]
  106072. 802b9a2: e7ec b.n 802b97e <_dtoa_r+0xa7e>
  106073. 802b9a4: 08031f2e .word 0x08031f2e
  106074. 802b9a8: 08031ec9 .word 0x08031ec9
  106075. 0802b9ac <_free_r>:
  106076. 802b9ac: b538 push {r3, r4, r5, lr}
  106077. 802b9ae: 4605 mov r5, r0
  106078. 802b9b0: 2900 cmp r1, #0
  106079. 802b9b2: d041 beq.n 802ba38 <_free_r+0x8c>
  106080. 802b9b4: f851 3c04 ldr.w r3, [r1, #-4]
  106081. 802b9b8: 1f0c subs r4, r1, #4
  106082. 802b9ba: 2b00 cmp r3, #0
  106083. 802b9bc: bfb8 it lt
  106084. 802b9be: 18e4 addlt r4, r4, r3
  106085. 802b9c0: f7fd fc1e bl 8029200 <__malloc_lock>
  106086. 802b9c4: 4a1d ldr r2, [pc, #116] @ (802ba3c <_free_r+0x90>)
  106087. 802b9c6: 6813 ldr r3, [r2, #0]
  106088. 802b9c8: b933 cbnz r3, 802b9d8 <_free_r+0x2c>
  106089. 802b9ca: 6063 str r3, [r4, #4]
  106090. 802b9cc: 6014 str r4, [r2, #0]
  106091. 802b9ce: 4628 mov r0, r5
  106092. 802b9d0: e8bd 4038 ldmia.w sp!, {r3, r4, r5, lr}
  106093. 802b9d4: f7fd bc1a b.w 802920c <__malloc_unlock>
  106094. 802b9d8: 42a3 cmp r3, r4
  106095. 802b9da: d908 bls.n 802b9ee <_free_r+0x42>
  106096. 802b9dc: 6820 ldr r0, [r4, #0]
  106097. 802b9de: 1821 adds r1, r4, r0
  106098. 802b9e0: 428b cmp r3, r1
  106099. 802b9e2: bf01 itttt eq
  106100. 802b9e4: 6819 ldreq r1, [r3, #0]
  106101. 802b9e6: 685b ldreq r3, [r3, #4]
  106102. 802b9e8: 1809 addeq r1, r1, r0
  106103. 802b9ea: 6021 streq r1, [r4, #0]
  106104. 802b9ec: e7ed b.n 802b9ca <_free_r+0x1e>
  106105. 802b9ee: 461a mov r2, r3
  106106. 802b9f0: 685b ldr r3, [r3, #4]
  106107. 802b9f2: b10b cbz r3, 802b9f8 <_free_r+0x4c>
  106108. 802b9f4: 42a3 cmp r3, r4
  106109. 802b9f6: d9fa bls.n 802b9ee <_free_r+0x42>
  106110. 802b9f8: 6811 ldr r1, [r2, #0]
  106111. 802b9fa: 1850 adds r0, r2, r1
  106112. 802b9fc: 42a0 cmp r0, r4
  106113. 802b9fe: d10b bne.n 802ba18 <_free_r+0x6c>
  106114. 802ba00: 6820 ldr r0, [r4, #0]
  106115. 802ba02: 4401 add r1, r0
  106116. 802ba04: 1850 adds r0, r2, r1
  106117. 802ba06: 4283 cmp r3, r0
  106118. 802ba08: 6011 str r1, [r2, #0]
  106119. 802ba0a: d1e0 bne.n 802b9ce <_free_r+0x22>
  106120. 802ba0c: 6818 ldr r0, [r3, #0]
  106121. 802ba0e: 685b ldr r3, [r3, #4]
  106122. 802ba10: 6053 str r3, [r2, #4]
  106123. 802ba12: 4408 add r0, r1
  106124. 802ba14: 6010 str r0, [r2, #0]
  106125. 802ba16: e7da b.n 802b9ce <_free_r+0x22>
  106126. 802ba18: d902 bls.n 802ba20 <_free_r+0x74>
  106127. 802ba1a: 230c movs r3, #12
  106128. 802ba1c: 602b str r3, [r5, #0]
  106129. 802ba1e: e7d6 b.n 802b9ce <_free_r+0x22>
  106130. 802ba20: 6820 ldr r0, [r4, #0]
  106131. 802ba22: 1821 adds r1, r4, r0
  106132. 802ba24: 428b cmp r3, r1
  106133. 802ba26: bf04 itt eq
  106134. 802ba28: 6819 ldreq r1, [r3, #0]
  106135. 802ba2a: 685b ldreq r3, [r3, #4]
  106136. 802ba2c: 6063 str r3, [r4, #4]
  106137. 802ba2e: bf04 itt eq
  106138. 802ba30: 1809 addeq r1, r1, r0
  106139. 802ba32: 6021 streq r1, [r4, #0]
  106140. 802ba34: 6054 str r4, [r2, #4]
  106141. 802ba36: e7ca b.n 802b9ce <_free_r+0x22>
  106142. 802ba38: bd38 pop {r3, r4, r5, pc}
  106143. 802ba3a: bf00 nop
  106144. 802ba3c: 2402b120 .word 0x2402b120
  106145. 0802ba40 <rshift>:
  106146. 802ba40: 6903 ldr r3, [r0, #16]
  106147. 802ba42: ebb3 1f61 cmp.w r3, r1, asr #5
  106148. 802ba46: e92d 43f0 stmdb sp!, {r4, r5, r6, r7, r8, r9, lr}
  106149. 802ba4a: ea4f 1261 mov.w r2, r1, asr #5
  106150. 802ba4e: f100 0414 add.w r4, r0, #20
  106151. 802ba52: dd45 ble.n 802bae0 <rshift+0xa0>
  106152. 802ba54: f011 011f ands.w r1, r1, #31
  106153. 802ba58: eb04 0683 add.w r6, r4, r3, lsl #2
  106154. 802ba5c: eb04 0582 add.w r5, r4, r2, lsl #2
  106155. 802ba60: d10c bne.n 802ba7c <rshift+0x3c>
  106156. 802ba62: f100 0710 add.w r7, r0, #16
  106157. 802ba66: 4629 mov r1, r5
  106158. 802ba68: 42b1 cmp r1, r6
  106159. 802ba6a: d334 bcc.n 802bad6 <rshift+0x96>
  106160. 802ba6c: 1a9b subs r3, r3, r2
  106161. 802ba6e: 009b lsls r3, r3, #2
  106162. 802ba70: 1eea subs r2, r5, #3
  106163. 802ba72: 4296 cmp r6, r2
  106164. 802ba74: bf38 it cc
  106165. 802ba76: 2300 movcc r3, #0
  106166. 802ba78: 4423 add r3, r4
  106167. 802ba7a: e015 b.n 802baa8 <rshift+0x68>
  106168. 802ba7c: f854 7022 ldr.w r7, [r4, r2, lsl #2]
  106169. 802ba80: f1c1 0820 rsb r8, r1, #32
  106170. 802ba84: 40cf lsrs r7, r1
  106171. 802ba86: f105 0e04 add.w lr, r5, #4
  106172. 802ba8a: 46a1 mov r9, r4
  106173. 802ba8c: 4576 cmp r6, lr
  106174. 802ba8e: 46f4 mov ip, lr
  106175. 802ba90: d815 bhi.n 802babe <rshift+0x7e>
  106176. 802ba92: 1a9a subs r2, r3, r2
  106177. 802ba94: 0092 lsls r2, r2, #2
  106178. 802ba96: 3a04 subs r2, #4
  106179. 802ba98: 3501 adds r5, #1
  106180. 802ba9a: 42ae cmp r6, r5
  106181. 802ba9c: bf38 it cc
  106182. 802ba9e: 2200 movcc r2, #0
  106183. 802baa0: 18a3 adds r3, r4, r2
  106184. 802baa2: 50a7 str r7, [r4, r2]
  106185. 802baa4: b107 cbz r7, 802baa8 <rshift+0x68>
  106186. 802baa6: 3304 adds r3, #4
  106187. 802baa8: 1b1a subs r2, r3, r4
  106188. 802baaa: 42a3 cmp r3, r4
  106189. 802baac: ea4f 02a2 mov.w r2, r2, asr #2
  106190. 802bab0: bf08 it eq
  106191. 802bab2: 2300 moveq r3, #0
  106192. 802bab4: 6102 str r2, [r0, #16]
  106193. 802bab6: bf08 it eq
  106194. 802bab8: 6143 streq r3, [r0, #20]
  106195. 802baba: e8bd 83f0 ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc}
  106196. 802babe: f8dc c000 ldr.w ip, [ip]
  106197. 802bac2: fa0c fc08 lsl.w ip, ip, r8
  106198. 802bac6: ea4c 0707 orr.w r7, ip, r7
  106199. 802baca: f849 7b04 str.w r7, [r9], #4
  106200. 802bace: f85e 7b04 ldr.w r7, [lr], #4
  106201. 802bad2: 40cf lsrs r7, r1
  106202. 802bad4: e7da b.n 802ba8c <rshift+0x4c>
  106203. 802bad6: f851 cb04 ldr.w ip, [r1], #4
  106204. 802bada: f847 cf04 str.w ip, [r7, #4]!
  106205. 802bade: e7c3 b.n 802ba68 <rshift+0x28>
  106206. 802bae0: 4623 mov r3, r4
  106207. 802bae2: e7e1 b.n 802baa8 <rshift+0x68>
  106208. 0802bae4 <__hexdig_fun>:
  106209. 802bae4: f1a0 0330 sub.w r3, r0, #48 @ 0x30
  106210. 802bae8: 2b09 cmp r3, #9
  106211. 802baea: d802 bhi.n 802baf2 <__hexdig_fun+0xe>
  106212. 802baec: 3820 subs r0, #32
  106213. 802baee: b2c0 uxtb r0, r0
  106214. 802baf0: 4770 bx lr
  106215. 802baf2: f1a0 0361 sub.w r3, r0, #97 @ 0x61
  106216. 802baf6: 2b05 cmp r3, #5
  106217. 802baf8: d801 bhi.n 802bafe <__hexdig_fun+0x1a>
  106218. 802bafa: 3847 subs r0, #71 @ 0x47
  106219. 802bafc: e7f7 b.n 802baee <__hexdig_fun+0xa>
  106220. 802bafe: f1a0 0341 sub.w r3, r0, #65 @ 0x41
  106221. 802bb02: 2b05 cmp r3, #5
  106222. 802bb04: d801 bhi.n 802bb0a <__hexdig_fun+0x26>
  106223. 802bb06: 3827 subs r0, #39 @ 0x27
  106224. 802bb08: e7f1 b.n 802baee <__hexdig_fun+0xa>
  106225. 802bb0a: 2000 movs r0, #0
  106226. 802bb0c: 4770 bx lr
  106227. ...
  106228. 0802bb10 <__gethex>:
  106229. 802bb10: e92d 4ff0 stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr}
  106230. 802bb14: b085 sub sp, #20
  106231. 802bb16: 468a mov sl, r1
  106232. 802bb18: 9302 str r3, [sp, #8]
  106233. 802bb1a: 680b ldr r3, [r1, #0]
  106234. 802bb1c: 9001 str r0, [sp, #4]
  106235. 802bb1e: 4690 mov r8, r2
  106236. 802bb20: 1c9c adds r4, r3, #2
  106237. 802bb22: 46a1 mov r9, r4
  106238. 802bb24: f814 0b01 ldrb.w r0, [r4], #1
  106239. 802bb28: 2830 cmp r0, #48 @ 0x30
  106240. 802bb2a: d0fa beq.n 802bb22 <__gethex+0x12>
  106241. 802bb2c: eba9 0303 sub.w r3, r9, r3
  106242. 802bb30: f1a3 0b02 sub.w fp, r3, #2
  106243. 802bb34: f7ff ffd6 bl 802bae4 <__hexdig_fun>
  106244. 802bb38: 4605 mov r5, r0
  106245. 802bb3a: 2800 cmp r0, #0
  106246. 802bb3c: d168 bne.n 802bc10 <__gethex+0x100>
  106247. 802bb3e: 49a0 ldr r1, [pc, #640] @ (802bdc0 <__gethex+0x2b0>)
  106248. 802bb40: 2201 movs r2, #1
  106249. 802bb42: 4648 mov r0, r9
  106250. 802bb44: f7ff f82c bl 802aba0 <strncmp>
  106251. 802bb48: 4607 mov r7, r0
  106252. 802bb4a: 2800 cmp r0, #0
  106253. 802bb4c: d167 bne.n 802bc1e <__gethex+0x10e>
  106254. 802bb4e: f899 0001 ldrb.w r0, [r9, #1]
  106255. 802bb52: 4626 mov r6, r4
  106256. 802bb54: f7ff ffc6 bl 802bae4 <__hexdig_fun>
  106257. 802bb58: 2800 cmp r0, #0
  106258. 802bb5a: d062 beq.n 802bc22 <__gethex+0x112>
  106259. 802bb5c: 4623 mov r3, r4
  106260. 802bb5e: 7818 ldrb r0, [r3, #0]
  106261. 802bb60: 2830 cmp r0, #48 @ 0x30
  106262. 802bb62: 4699 mov r9, r3
  106263. 802bb64: f103 0301 add.w r3, r3, #1
  106264. 802bb68: d0f9 beq.n 802bb5e <__gethex+0x4e>
  106265. 802bb6a: f7ff ffbb bl 802bae4 <__hexdig_fun>
  106266. 802bb6e: fab0 f580 clz r5, r0
  106267. 802bb72: 096d lsrs r5, r5, #5
  106268. 802bb74: f04f 0b01 mov.w fp, #1
  106269. 802bb78: 464a mov r2, r9
  106270. 802bb7a: 4616 mov r6, r2
  106271. 802bb7c: 3201 adds r2, #1
  106272. 802bb7e: 7830 ldrb r0, [r6, #0]
  106273. 802bb80: f7ff ffb0 bl 802bae4 <__hexdig_fun>
  106274. 802bb84: 2800 cmp r0, #0
  106275. 802bb86: d1f8 bne.n 802bb7a <__gethex+0x6a>
  106276. 802bb88: 498d ldr r1, [pc, #564] @ (802bdc0 <__gethex+0x2b0>)
  106277. 802bb8a: 2201 movs r2, #1
  106278. 802bb8c: 4630 mov r0, r6
  106279. 802bb8e: f7ff f807 bl 802aba0 <strncmp>
  106280. 802bb92: 2800 cmp r0, #0
  106281. 802bb94: d13f bne.n 802bc16 <__gethex+0x106>
  106282. 802bb96: b944 cbnz r4, 802bbaa <__gethex+0x9a>
  106283. 802bb98: 1c74 adds r4, r6, #1
  106284. 802bb9a: 4622 mov r2, r4
  106285. 802bb9c: 4616 mov r6, r2
  106286. 802bb9e: 3201 adds r2, #1
  106287. 802bba0: 7830 ldrb r0, [r6, #0]
  106288. 802bba2: f7ff ff9f bl 802bae4 <__hexdig_fun>
  106289. 802bba6: 2800 cmp r0, #0
  106290. 802bba8: d1f8 bne.n 802bb9c <__gethex+0x8c>
  106291. 802bbaa: 1ba4 subs r4, r4, r6
  106292. 802bbac: 00a7 lsls r7, r4, #2
  106293. 802bbae: 7833 ldrb r3, [r6, #0]
  106294. 802bbb0: f003 03df and.w r3, r3, #223 @ 0xdf
  106295. 802bbb4: 2b50 cmp r3, #80 @ 0x50
  106296. 802bbb6: d13e bne.n 802bc36 <__gethex+0x126>
  106297. 802bbb8: 7873 ldrb r3, [r6, #1]
  106298. 802bbba: 2b2b cmp r3, #43 @ 0x2b
  106299. 802bbbc: d033 beq.n 802bc26 <__gethex+0x116>
  106300. 802bbbe: 2b2d cmp r3, #45 @ 0x2d
  106301. 802bbc0: d034 beq.n 802bc2c <__gethex+0x11c>
  106302. 802bbc2: 1c71 adds r1, r6, #1
  106303. 802bbc4: 2400 movs r4, #0
  106304. 802bbc6: 7808 ldrb r0, [r1, #0]
  106305. 802bbc8: f7ff ff8c bl 802bae4 <__hexdig_fun>
  106306. 802bbcc: 1e43 subs r3, r0, #1
  106307. 802bbce: b2db uxtb r3, r3
  106308. 802bbd0: 2b18 cmp r3, #24
  106309. 802bbd2: d830 bhi.n 802bc36 <__gethex+0x126>
  106310. 802bbd4: f1a0 0210 sub.w r2, r0, #16
  106311. 802bbd8: f811 0f01 ldrb.w r0, [r1, #1]!
  106312. 802bbdc: f7ff ff82 bl 802bae4 <__hexdig_fun>
  106313. 802bbe0: f100 3cff add.w ip, r0, #4294967295 @ 0xffffffff
  106314. 802bbe4: fa5f fc8c uxtb.w ip, ip
  106315. 802bbe8: f1bc 0f18 cmp.w ip, #24
  106316. 802bbec: f04f 030a mov.w r3, #10
  106317. 802bbf0: d91e bls.n 802bc30 <__gethex+0x120>
  106318. 802bbf2: b104 cbz r4, 802bbf6 <__gethex+0xe6>
  106319. 802bbf4: 4252 negs r2, r2
  106320. 802bbf6: 4417 add r7, r2
  106321. 802bbf8: f8ca 1000 str.w r1, [sl]
  106322. 802bbfc: b1ed cbz r5, 802bc3a <__gethex+0x12a>
  106323. 802bbfe: f1bb 0f00 cmp.w fp, #0
  106324. 802bc02: bf0c ite eq
  106325. 802bc04: 2506 moveq r5, #6
  106326. 802bc06: 2500 movne r5, #0
  106327. 802bc08: 4628 mov r0, r5
  106328. 802bc0a: b005 add sp, #20
  106329. 802bc0c: e8bd 8ff0 ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc}
  106330. 802bc10: 2500 movs r5, #0
  106331. 802bc12: 462c mov r4, r5
  106332. 802bc14: e7b0 b.n 802bb78 <__gethex+0x68>
  106333. 802bc16: 2c00 cmp r4, #0
  106334. 802bc18: d1c7 bne.n 802bbaa <__gethex+0x9a>
  106335. 802bc1a: 4627 mov r7, r4
  106336. 802bc1c: e7c7 b.n 802bbae <__gethex+0x9e>
  106337. 802bc1e: 464e mov r6, r9
  106338. 802bc20: 462f mov r7, r5
  106339. 802bc22: 2501 movs r5, #1
  106340. 802bc24: e7c3 b.n 802bbae <__gethex+0x9e>
  106341. 802bc26: 2400 movs r4, #0
  106342. 802bc28: 1cb1 adds r1, r6, #2
  106343. 802bc2a: e7cc b.n 802bbc6 <__gethex+0xb6>
  106344. 802bc2c: 2401 movs r4, #1
  106345. 802bc2e: e7fb b.n 802bc28 <__gethex+0x118>
  106346. 802bc30: fb03 0002 mla r0, r3, r2, r0
  106347. 802bc34: e7ce b.n 802bbd4 <__gethex+0xc4>
  106348. 802bc36: 4631 mov r1, r6
  106349. 802bc38: e7de b.n 802bbf8 <__gethex+0xe8>
  106350. 802bc3a: eba6 0309 sub.w r3, r6, r9
  106351. 802bc3e: 3b01 subs r3, #1
  106352. 802bc40: 4629 mov r1, r5
  106353. 802bc42: 2b07 cmp r3, #7
  106354. 802bc44: dc0a bgt.n 802bc5c <__gethex+0x14c>
  106355. 802bc46: 9801 ldr r0, [sp, #4]
  106356. 802bc48: f000 fa46 bl 802c0d8 <_Balloc>
  106357. 802bc4c: 4604 mov r4, r0
  106358. 802bc4e: b940 cbnz r0, 802bc62 <__gethex+0x152>
  106359. 802bc50: 4b5c ldr r3, [pc, #368] @ (802bdc4 <__gethex+0x2b4>)
  106360. 802bc52: 4602 mov r2, r0
  106361. 802bc54: 21e4 movs r1, #228 @ 0xe4
  106362. 802bc56: 485c ldr r0, [pc, #368] @ (802bdc8 <__gethex+0x2b8>)
  106363. 802bc58: f7ff f8aa bl 802adb0 <__assert_func>
  106364. 802bc5c: 3101 adds r1, #1
  106365. 802bc5e: 105b asrs r3, r3, #1
  106366. 802bc60: e7ef b.n 802bc42 <__gethex+0x132>
  106367. 802bc62: f100 0a14 add.w sl, r0, #20
  106368. 802bc66: 2300 movs r3, #0
  106369. 802bc68: 4655 mov r5, sl
  106370. 802bc6a: 469b mov fp, r3
  106371. 802bc6c: 45b1 cmp r9, r6
  106372. 802bc6e: d337 bcc.n 802bce0 <__gethex+0x1d0>
  106373. 802bc70: f845 bb04 str.w fp, [r5], #4
  106374. 802bc74: eba5 050a sub.w r5, r5, sl
  106375. 802bc78: 10ad asrs r5, r5, #2
  106376. 802bc7a: 6125 str r5, [r4, #16]
  106377. 802bc7c: 4658 mov r0, fp
  106378. 802bc7e: f000 fb1d bl 802c2bc <__hi0bits>
  106379. 802bc82: 016d lsls r5, r5, #5
  106380. 802bc84: f8d8 6000 ldr.w r6, [r8]
  106381. 802bc88: 1a2d subs r5, r5, r0
  106382. 802bc8a: 42b5 cmp r5, r6
  106383. 802bc8c: dd54 ble.n 802bd38 <__gethex+0x228>
  106384. 802bc8e: 1bad subs r5, r5, r6
  106385. 802bc90: 4629 mov r1, r5
  106386. 802bc92: 4620 mov r0, r4
  106387. 802bc94: f000 feae bl 802c9f4 <__any_on>
  106388. 802bc98: 4681 mov r9, r0
  106389. 802bc9a: b178 cbz r0, 802bcbc <__gethex+0x1ac>
  106390. 802bc9c: 1e6b subs r3, r5, #1
  106391. 802bc9e: 1159 asrs r1, r3, #5
  106392. 802bca0: f003 021f and.w r2, r3, #31
  106393. 802bca4: f85a 1021 ldr.w r1, [sl, r1, lsl #2]
  106394. 802bca8: f04f 0901 mov.w r9, #1
  106395. 802bcac: fa09 f202 lsl.w r2, r9, r2
  106396. 802bcb0: 420a tst r2, r1
  106397. 802bcb2: d003 beq.n 802bcbc <__gethex+0x1ac>
  106398. 802bcb4: 454b cmp r3, r9
  106399. 802bcb6: dc36 bgt.n 802bd26 <__gethex+0x216>
  106400. 802bcb8: f04f 0902 mov.w r9, #2
  106401. 802bcbc: 4629 mov r1, r5
  106402. 802bcbe: 4620 mov r0, r4
  106403. 802bcc0: f7ff febe bl 802ba40 <rshift>
  106404. 802bcc4: 442f add r7, r5
  106405. 802bcc6: f8d8 3008 ldr.w r3, [r8, #8]
  106406. 802bcca: 42bb cmp r3, r7
  106407. 802bccc: da42 bge.n 802bd54 <__gethex+0x244>
  106408. 802bcce: 9801 ldr r0, [sp, #4]
  106409. 802bcd0: 4621 mov r1, r4
  106410. 802bcd2: f000 fa41 bl 802c158 <_Bfree>
  106411. 802bcd6: 9a0e ldr r2, [sp, #56] @ 0x38
  106412. 802bcd8: 2300 movs r3, #0
  106413. 802bcda: 6013 str r3, [r2, #0]
  106414. 802bcdc: 25a3 movs r5, #163 @ 0xa3
  106415. 802bcde: e793 b.n 802bc08 <__gethex+0xf8>
  106416. 802bce0: f816 2d01 ldrb.w r2, [r6, #-1]!
  106417. 802bce4: 2a2e cmp r2, #46 @ 0x2e
  106418. 802bce6: d012 beq.n 802bd0e <__gethex+0x1fe>
  106419. 802bce8: 2b20 cmp r3, #32
  106420. 802bcea: d104 bne.n 802bcf6 <__gethex+0x1e6>
  106421. 802bcec: f845 bb04 str.w fp, [r5], #4
  106422. 802bcf0: f04f 0b00 mov.w fp, #0
  106423. 802bcf4: 465b mov r3, fp
  106424. 802bcf6: 7830 ldrb r0, [r6, #0]
  106425. 802bcf8: 9303 str r3, [sp, #12]
  106426. 802bcfa: f7ff fef3 bl 802bae4 <__hexdig_fun>
  106427. 802bcfe: 9b03 ldr r3, [sp, #12]
  106428. 802bd00: f000 000f and.w r0, r0, #15
  106429. 802bd04: 4098 lsls r0, r3
  106430. 802bd06: ea4b 0b00 orr.w fp, fp, r0
  106431. 802bd0a: 3304 adds r3, #4
  106432. 802bd0c: e7ae b.n 802bc6c <__gethex+0x15c>
  106433. 802bd0e: 45b1 cmp r9, r6
  106434. 802bd10: d8ea bhi.n 802bce8 <__gethex+0x1d8>
  106435. 802bd12: 492b ldr r1, [pc, #172] @ (802bdc0 <__gethex+0x2b0>)
  106436. 802bd14: 9303 str r3, [sp, #12]
  106437. 802bd16: 2201 movs r2, #1
  106438. 802bd18: 4630 mov r0, r6
  106439. 802bd1a: f7fe ff41 bl 802aba0 <strncmp>
  106440. 802bd1e: 9b03 ldr r3, [sp, #12]
  106441. 802bd20: 2800 cmp r0, #0
  106442. 802bd22: d1e1 bne.n 802bce8 <__gethex+0x1d8>
  106443. 802bd24: e7a2 b.n 802bc6c <__gethex+0x15c>
  106444. 802bd26: 1ea9 subs r1, r5, #2
  106445. 802bd28: 4620 mov r0, r4
  106446. 802bd2a: f000 fe63 bl 802c9f4 <__any_on>
  106447. 802bd2e: 2800 cmp r0, #0
  106448. 802bd30: d0c2 beq.n 802bcb8 <__gethex+0x1a8>
  106449. 802bd32: f04f 0903 mov.w r9, #3
  106450. 802bd36: e7c1 b.n 802bcbc <__gethex+0x1ac>
  106451. 802bd38: da09 bge.n 802bd4e <__gethex+0x23e>
  106452. 802bd3a: 1b75 subs r5, r6, r5
  106453. 802bd3c: 4621 mov r1, r4
  106454. 802bd3e: 9801 ldr r0, [sp, #4]
  106455. 802bd40: 462a mov r2, r5
  106456. 802bd42: f000 fc21 bl 802c588 <__lshift>
  106457. 802bd46: 1b7f subs r7, r7, r5
  106458. 802bd48: 4604 mov r4, r0
  106459. 802bd4a: f100 0a14 add.w sl, r0, #20
  106460. 802bd4e: f04f 0900 mov.w r9, #0
  106461. 802bd52: e7b8 b.n 802bcc6 <__gethex+0x1b6>
  106462. 802bd54: f8d8 5004 ldr.w r5, [r8, #4]
  106463. 802bd58: 42bd cmp r5, r7
  106464. 802bd5a: dd6f ble.n 802be3c <__gethex+0x32c>
  106465. 802bd5c: 1bed subs r5, r5, r7
  106466. 802bd5e: 42ae cmp r6, r5
  106467. 802bd60: dc34 bgt.n 802bdcc <__gethex+0x2bc>
  106468. 802bd62: f8d8 300c ldr.w r3, [r8, #12]
  106469. 802bd66: 2b02 cmp r3, #2
  106470. 802bd68: d022 beq.n 802bdb0 <__gethex+0x2a0>
  106471. 802bd6a: 2b03 cmp r3, #3
  106472. 802bd6c: d024 beq.n 802bdb8 <__gethex+0x2a8>
  106473. 802bd6e: 2b01 cmp r3, #1
  106474. 802bd70: d115 bne.n 802bd9e <__gethex+0x28e>
  106475. 802bd72: 42ae cmp r6, r5
  106476. 802bd74: d113 bne.n 802bd9e <__gethex+0x28e>
  106477. 802bd76: 2e01 cmp r6, #1
  106478. 802bd78: d10b bne.n 802bd92 <__gethex+0x282>
  106479. 802bd7a: 9a02 ldr r2, [sp, #8]
  106480. 802bd7c: f8d8 3004 ldr.w r3, [r8, #4]
  106481. 802bd80: 6013 str r3, [r2, #0]
  106482. 802bd82: 2301 movs r3, #1
  106483. 802bd84: 6123 str r3, [r4, #16]
  106484. 802bd86: f8ca 3000 str.w r3, [sl]
  106485. 802bd8a: 9b0e ldr r3, [sp, #56] @ 0x38
  106486. 802bd8c: 2562 movs r5, #98 @ 0x62
  106487. 802bd8e: 601c str r4, [r3, #0]
  106488. 802bd90: e73a b.n 802bc08 <__gethex+0xf8>
  106489. 802bd92: 1e71 subs r1, r6, #1
  106490. 802bd94: 4620 mov r0, r4
  106491. 802bd96: f000 fe2d bl 802c9f4 <__any_on>
  106492. 802bd9a: 2800 cmp r0, #0
  106493. 802bd9c: d1ed bne.n 802bd7a <__gethex+0x26a>
  106494. 802bd9e: 9801 ldr r0, [sp, #4]
  106495. 802bda0: 4621 mov r1, r4
  106496. 802bda2: f000 f9d9 bl 802c158 <_Bfree>
  106497. 802bda6: 9a0e ldr r2, [sp, #56] @ 0x38
  106498. 802bda8: 2300 movs r3, #0
  106499. 802bdaa: 6013 str r3, [r2, #0]
  106500. 802bdac: 2550 movs r5, #80 @ 0x50
  106501. 802bdae: e72b b.n 802bc08 <__gethex+0xf8>
  106502. 802bdb0: 9b0f ldr r3, [sp, #60] @ 0x3c
  106503. 802bdb2: 2b00 cmp r3, #0
  106504. 802bdb4: d1f3 bne.n 802bd9e <__gethex+0x28e>
  106505. 802bdb6: e7e0 b.n 802bd7a <__gethex+0x26a>
  106506. 802bdb8: 9b0f ldr r3, [sp, #60] @ 0x3c
  106507. 802bdba: 2b00 cmp r3, #0
  106508. 802bdbc: d1dd bne.n 802bd7a <__gethex+0x26a>
  106509. 802bdbe: e7ee b.n 802bd9e <__gethex+0x28e>
  106510. 802bdc0: 08031cfd .word 0x08031cfd
  106511. 802bdc4: 08031f2e .word 0x08031f2e
  106512. 802bdc8: 08031f3f .word 0x08031f3f
  106513. 802bdcc: 1e6f subs r7, r5, #1
  106514. 802bdce: f1b9 0f00 cmp.w r9, #0
  106515. 802bdd2: d130 bne.n 802be36 <__gethex+0x326>
  106516. 802bdd4: b127 cbz r7, 802bde0 <__gethex+0x2d0>
  106517. 802bdd6: 4639 mov r1, r7
  106518. 802bdd8: 4620 mov r0, r4
  106519. 802bdda: f000 fe0b bl 802c9f4 <__any_on>
  106520. 802bdde: 4681 mov r9, r0
  106521. 802bde0: 117a asrs r2, r7, #5
  106522. 802bde2: 2301 movs r3, #1
  106523. 802bde4: f85a 2022 ldr.w r2, [sl, r2, lsl #2]
  106524. 802bde8: f007 071f and.w r7, r7, #31
  106525. 802bdec: 40bb lsls r3, r7
  106526. 802bdee: 4213 tst r3, r2
  106527. 802bdf0: 4629 mov r1, r5
  106528. 802bdf2: 4620 mov r0, r4
  106529. 802bdf4: bf18 it ne
  106530. 802bdf6: f049 0902 orrne.w r9, r9, #2
  106531. 802bdfa: f7ff fe21 bl 802ba40 <rshift>
  106532. 802bdfe: f8d8 7004 ldr.w r7, [r8, #4]
  106533. 802be02: 1b76 subs r6, r6, r5
  106534. 802be04: 2502 movs r5, #2
  106535. 802be06: f1b9 0f00 cmp.w r9, #0
  106536. 802be0a: d047 beq.n 802be9c <__gethex+0x38c>
  106537. 802be0c: f8d8 300c ldr.w r3, [r8, #12]
  106538. 802be10: 2b02 cmp r3, #2
  106539. 802be12: d015 beq.n 802be40 <__gethex+0x330>
  106540. 802be14: 2b03 cmp r3, #3
  106541. 802be16: d017 beq.n 802be48 <__gethex+0x338>
  106542. 802be18: 2b01 cmp r3, #1
  106543. 802be1a: d109 bne.n 802be30 <__gethex+0x320>
  106544. 802be1c: f019 0f02 tst.w r9, #2
  106545. 802be20: d006 beq.n 802be30 <__gethex+0x320>
  106546. 802be22: f8da 3000 ldr.w r3, [sl]
  106547. 802be26: ea49 0903 orr.w r9, r9, r3
  106548. 802be2a: f019 0f01 tst.w r9, #1
  106549. 802be2e: d10e bne.n 802be4e <__gethex+0x33e>
  106550. 802be30: f045 0510 orr.w r5, r5, #16
  106551. 802be34: e032 b.n 802be9c <__gethex+0x38c>
  106552. 802be36: f04f 0901 mov.w r9, #1
  106553. 802be3a: e7d1 b.n 802bde0 <__gethex+0x2d0>
  106554. 802be3c: 2501 movs r5, #1
  106555. 802be3e: e7e2 b.n 802be06 <__gethex+0x2f6>
  106556. 802be40: 9b0f ldr r3, [sp, #60] @ 0x3c
  106557. 802be42: f1c3 0301 rsb r3, r3, #1
  106558. 802be46: 930f str r3, [sp, #60] @ 0x3c
  106559. 802be48: 9b0f ldr r3, [sp, #60] @ 0x3c
  106560. 802be4a: 2b00 cmp r3, #0
  106561. 802be4c: d0f0 beq.n 802be30 <__gethex+0x320>
  106562. 802be4e: f8d4 b010 ldr.w fp, [r4, #16]
  106563. 802be52: f104 0314 add.w r3, r4, #20
  106564. 802be56: ea4f 0a8b mov.w sl, fp, lsl #2
  106565. 802be5a: eb03 018b add.w r1, r3, fp, lsl #2
  106566. 802be5e: f04f 0c00 mov.w ip, #0
  106567. 802be62: 4618 mov r0, r3
  106568. 802be64: f853 2b04 ldr.w r2, [r3], #4
  106569. 802be68: f1b2 3fff cmp.w r2, #4294967295 @ 0xffffffff
  106570. 802be6c: d01b beq.n 802bea6 <__gethex+0x396>
  106571. 802be6e: 3201 adds r2, #1
  106572. 802be70: 6002 str r2, [r0, #0]
  106573. 802be72: 2d02 cmp r5, #2
  106574. 802be74: f104 0314 add.w r3, r4, #20
  106575. 802be78: d13c bne.n 802bef4 <__gethex+0x3e4>
  106576. 802be7a: f8d8 2000 ldr.w r2, [r8]
  106577. 802be7e: 3a01 subs r2, #1
  106578. 802be80: 42b2 cmp r2, r6
  106579. 802be82: d109 bne.n 802be98 <__gethex+0x388>
  106580. 802be84: 1171 asrs r1, r6, #5
  106581. 802be86: 2201 movs r2, #1
  106582. 802be88: f853 3021 ldr.w r3, [r3, r1, lsl #2]
  106583. 802be8c: f006 061f and.w r6, r6, #31
  106584. 802be90: fa02 f606 lsl.w r6, r2, r6
  106585. 802be94: 421e tst r6, r3
  106586. 802be96: d13a bne.n 802bf0e <__gethex+0x3fe>
  106587. 802be98: f045 0520 orr.w r5, r5, #32
  106588. 802be9c: 9b0e ldr r3, [sp, #56] @ 0x38
  106589. 802be9e: 601c str r4, [r3, #0]
  106590. 802bea0: 9b02 ldr r3, [sp, #8]
  106591. 802bea2: 601f str r7, [r3, #0]
  106592. 802bea4: e6b0 b.n 802bc08 <__gethex+0xf8>
  106593. 802bea6: 4299 cmp r1, r3
  106594. 802bea8: f843 cc04 str.w ip, [r3, #-4]
  106595. 802beac: d8d9 bhi.n 802be62 <__gethex+0x352>
  106596. 802beae: 68a3 ldr r3, [r4, #8]
  106597. 802beb0: 459b cmp fp, r3
  106598. 802beb2: db17 blt.n 802bee4 <__gethex+0x3d4>
  106599. 802beb4: 6861 ldr r1, [r4, #4]
  106600. 802beb6: 9801 ldr r0, [sp, #4]
  106601. 802beb8: 3101 adds r1, #1
  106602. 802beba: f000 f90d bl 802c0d8 <_Balloc>
  106603. 802bebe: 4681 mov r9, r0
  106604. 802bec0: b918 cbnz r0, 802beca <__gethex+0x3ba>
  106605. 802bec2: 4b1a ldr r3, [pc, #104] @ (802bf2c <__gethex+0x41c>)
  106606. 802bec4: 4602 mov r2, r0
  106607. 802bec6: 2184 movs r1, #132 @ 0x84
  106608. 802bec8: e6c5 b.n 802bc56 <__gethex+0x146>
  106609. 802beca: 6922 ldr r2, [r4, #16]
  106610. 802becc: 3202 adds r2, #2
  106611. 802bece: f104 010c add.w r1, r4, #12
  106612. 802bed2: 0092 lsls r2, r2, #2
  106613. 802bed4: 300c adds r0, #12
  106614. 802bed6: f7fe ff52 bl 802ad7e <memcpy>
  106615. 802beda: 4621 mov r1, r4
  106616. 802bedc: 9801 ldr r0, [sp, #4]
  106617. 802bede: f000 f93b bl 802c158 <_Bfree>
  106618. 802bee2: 464c mov r4, r9
  106619. 802bee4: 6923 ldr r3, [r4, #16]
  106620. 802bee6: 1c5a adds r2, r3, #1
  106621. 802bee8: eb04 0383 add.w r3, r4, r3, lsl #2
  106622. 802beec: 6122 str r2, [r4, #16]
  106623. 802beee: 2201 movs r2, #1
  106624. 802bef0: 615a str r2, [r3, #20]
  106625. 802bef2: e7be b.n 802be72 <__gethex+0x362>
  106626. 802bef4: 6922 ldr r2, [r4, #16]
  106627. 802bef6: 455a cmp r2, fp
  106628. 802bef8: dd0b ble.n 802bf12 <__gethex+0x402>
  106629. 802befa: 2101 movs r1, #1
  106630. 802befc: 4620 mov r0, r4
  106631. 802befe: f7ff fd9f bl 802ba40 <rshift>
  106632. 802bf02: f8d8 3008 ldr.w r3, [r8, #8]
  106633. 802bf06: 3701 adds r7, #1
  106634. 802bf08: 42bb cmp r3, r7
  106635. 802bf0a: f6ff aee0 blt.w 802bcce <__gethex+0x1be>
  106636. 802bf0e: 2501 movs r5, #1
  106637. 802bf10: e7c2 b.n 802be98 <__gethex+0x388>
  106638. 802bf12: f016 061f ands.w r6, r6, #31
  106639. 802bf16: d0fa beq.n 802bf0e <__gethex+0x3fe>
  106640. 802bf18: 4453 add r3, sl
  106641. 802bf1a: f1c6 0620 rsb r6, r6, #32
  106642. 802bf1e: f853 0c04 ldr.w r0, [r3, #-4]
  106643. 802bf22: f000 f9cb bl 802c2bc <__hi0bits>
  106644. 802bf26: 42b0 cmp r0, r6
  106645. 802bf28: dbe7 blt.n 802befa <__gethex+0x3ea>
  106646. 802bf2a: e7f0 b.n 802bf0e <__gethex+0x3fe>
  106647. 802bf2c: 08031f2e .word 0x08031f2e
  106648. 0802bf30 <L_shift>:
  106649. 802bf30: f1c2 0208 rsb r2, r2, #8
  106650. 802bf34: 0092 lsls r2, r2, #2
  106651. 802bf36: b570 push {r4, r5, r6, lr}
  106652. 802bf38: f1c2 0620 rsb r6, r2, #32
  106653. 802bf3c: 6843 ldr r3, [r0, #4]
  106654. 802bf3e: 6804 ldr r4, [r0, #0]
  106655. 802bf40: fa03 f506 lsl.w r5, r3, r6
  106656. 802bf44: 432c orrs r4, r5
  106657. 802bf46: 40d3 lsrs r3, r2
  106658. 802bf48: 6004 str r4, [r0, #0]
  106659. 802bf4a: f840 3f04 str.w r3, [r0, #4]!
  106660. 802bf4e: 4288 cmp r0, r1
  106661. 802bf50: d3f4 bcc.n 802bf3c <L_shift+0xc>
  106662. 802bf52: bd70 pop {r4, r5, r6, pc}
  106663. 0802bf54 <__match>:
  106664. 802bf54: b530 push {r4, r5, lr}
  106665. 802bf56: 6803 ldr r3, [r0, #0]
  106666. 802bf58: 3301 adds r3, #1
  106667. 802bf5a: f811 4b01 ldrb.w r4, [r1], #1
  106668. 802bf5e: b914 cbnz r4, 802bf66 <__match+0x12>
  106669. 802bf60: 6003 str r3, [r0, #0]
  106670. 802bf62: 2001 movs r0, #1
  106671. 802bf64: bd30 pop {r4, r5, pc}
  106672. 802bf66: f813 2b01 ldrb.w r2, [r3], #1
  106673. 802bf6a: f1a2 0541 sub.w r5, r2, #65 @ 0x41
  106674. 802bf6e: 2d19 cmp r5, #25
  106675. 802bf70: bf98 it ls
  106676. 802bf72: 3220 addls r2, #32
  106677. 802bf74: 42a2 cmp r2, r4
  106678. 802bf76: d0f0 beq.n 802bf5a <__match+0x6>
  106679. 802bf78: 2000 movs r0, #0
  106680. 802bf7a: e7f3 b.n 802bf64 <__match+0x10>
  106681. 0802bf7c <__hexnan>:
  106682. 802bf7c: e92d 4ff0 stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr}
  106683. 802bf80: 680b ldr r3, [r1, #0]
  106684. 802bf82: 6801 ldr r1, [r0, #0]
  106685. 802bf84: 115e asrs r6, r3, #5
  106686. 802bf86: eb02 0686 add.w r6, r2, r6, lsl #2
  106687. 802bf8a: f013 031f ands.w r3, r3, #31
  106688. 802bf8e: b087 sub sp, #28
  106689. 802bf90: bf18 it ne
  106690. 802bf92: 3604 addne r6, #4
  106691. 802bf94: 2500 movs r5, #0
  106692. 802bf96: 1f37 subs r7, r6, #4
  106693. 802bf98: 4682 mov sl, r0
  106694. 802bf9a: 4690 mov r8, r2
  106695. 802bf9c: 9301 str r3, [sp, #4]
  106696. 802bf9e: f846 5c04 str.w r5, [r6, #-4]
  106697. 802bfa2: 46b9 mov r9, r7
  106698. 802bfa4: 463c mov r4, r7
  106699. 802bfa6: 9502 str r5, [sp, #8]
  106700. 802bfa8: 46ab mov fp, r5
  106701. 802bfaa: 784a ldrb r2, [r1, #1]
  106702. 802bfac: 1c4b adds r3, r1, #1
  106703. 802bfae: 9303 str r3, [sp, #12]
  106704. 802bfb0: b342 cbz r2, 802c004 <__hexnan+0x88>
  106705. 802bfb2: 4610 mov r0, r2
  106706. 802bfb4: 9105 str r1, [sp, #20]
  106707. 802bfb6: 9204 str r2, [sp, #16]
  106708. 802bfb8: f7ff fd94 bl 802bae4 <__hexdig_fun>
  106709. 802bfbc: 2800 cmp r0, #0
  106710. 802bfbe: d151 bne.n 802c064 <__hexnan+0xe8>
  106711. 802bfc0: 9a04 ldr r2, [sp, #16]
  106712. 802bfc2: 9905 ldr r1, [sp, #20]
  106713. 802bfc4: 2a20 cmp r2, #32
  106714. 802bfc6: d818 bhi.n 802bffa <__hexnan+0x7e>
  106715. 802bfc8: 9b02 ldr r3, [sp, #8]
  106716. 802bfca: 459b cmp fp, r3
  106717. 802bfcc: dd13 ble.n 802bff6 <__hexnan+0x7a>
  106718. 802bfce: 454c cmp r4, r9
  106719. 802bfd0: d206 bcs.n 802bfe0 <__hexnan+0x64>
  106720. 802bfd2: 2d07 cmp r5, #7
  106721. 802bfd4: dc04 bgt.n 802bfe0 <__hexnan+0x64>
  106722. 802bfd6: 462a mov r2, r5
  106723. 802bfd8: 4649 mov r1, r9
  106724. 802bfda: 4620 mov r0, r4
  106725. 802bfdc: f7ff ffa8 bl 802bf30 <L_shift>
  106726. 802bfe0: 4544 cmp r4, r8
  106727. 802bfe2: d952 bls.n 802c08a <__hexnan+0x10e>
  106728. 802bfe4: 2300 movs r3, #0
  106729. 802bfe6: f1a4 0904 sub.w r9, r4, #4
  106730. 802bfea: f844 3c04 str.w r3, [r4, #-4]
  106731. 802bfee: f8cd b008 str.w fp, [sp, #8]
  106732. 802bff2: 464c mov r4, r9
  106733. 802bff4: 461d mov r5, r3
  106734. 802bff6: 9903 ldr r1, [sp, #12]
  106735. 802bff8: e7d7 b.n 802bfaa <__hexnan+0x2e>
  106736. 802bffa: 2a29 cmp r2, #41 @ 0x29
  106737. 802bffc: d157 bne.n 802c0ae <__hexnan+0x132>
  106738. 802bffe: 3102 adds r1, #2
  106739. 802c000: f8ca 1000 str.w r1, [sl]
  106740. 802c004: f1bb 0f00 cmp.w fp, #0
  106741. 802c008: d051 beq.n 802c0ae <__hexnan+0x132>
  106742. 802c00a: 454c cmp r4, r9
  106743. 802c00c: d206 bcs.n 802c01c <__hexnan+0xa0>
  106744. 802c00e: 2d07 cmp r5, #7
  106745. 802c010: dc04 bgt.n 802c01c <__hexnan+0xa0>
  106746. 802c012: 462a mov r2, r5
  106747. 802c014: 4649 mov r1, r9
  106748. 802c016: 4620 mov r0, r4
  106749. 802c018: f7ff ff8a bl 802bf30 <L_shift>
  106750. 802c01c: 4544 cmp r4, r8
  106751. 802c01e: d936 bls.n 802c08e <__hexnan+0x112>
  106752. 802c020: f1a8 0204 sub.w r2, r8, #4
  106753. 802c024: 4623 mov r3, r4
  106754. 802c026: f853 1b04 ldr.w r1, [r3], #4
  106755. 802c02a: f842 1f04 str.w r1, [r2, #4]!
  106756. 802c02e: 429f cmp r7, r3
  106757. 802c030: d2f9 bcs.n 802c026 <__hexnan+0xaa>
  106758. 802c032: 1b3b subs r3, r7, r4
  106759. 802c034: f023 0303 bic.w r3, r3, #3
  106760. 802c038: 3304 adds r3, #4
  106761. 802c03a: 3401 adds r4, #1
  106762. 802c03c: 3e03 subs r6, #3
  106763. 802c03e: 42b4 cmp r4, r6
  106764. 802c040: bf88 it hi
  106765. 802c042: 2304 movhi r3, #4
  106766. 802c044: 4443 add r3, r8
  106767. 802c046: 2200 movs r2, #0
  106768. 802c048: f843 2b04 str.w r2, [r3], #4
  106769. 802c04c: 429f cmp r7, r3
  106770. 802c04e: d2fb bcs.n 802c048 <__hexnan+0xcc>
  106771. 802c050: 683b ldr r3, [r7, #0]
  106772. 802c052: b91b cbnz r3, 802c05c <__hexnan+0xe0>
  106773. 802c054: 4547 cmp r7, r8
  106774. 802c056: d128 bne.n 802c0aa <__hexnan+0x12e>
  106775. 802c058: 2301 movs r3, #1
  106776. 802c05a: 603b str r3, [r7, #0]
  106777. 802c05c: 2005 movs r0, #5
  106778. 802c05e: b007 add sp, #28
  106779. 802c060: e8bd 8ff0 ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc}
  106780. 802c064: 3501 adds r5, #1
  106781. 802c066: 2d08 cmp r5, #8
  106782. 802c068: f10b 0b01 add.w fp, fp, #1
  106783. 802c06c: dd06 ble.n 802c07c <__hexnan+0x100>
  106784. 802c06e: 4544 cmp r4, r8
  106785. 802c070: d9c1 bls.n 802bff6 <__hexnan+0x7a>
  106786. 802c072: 2300 movs r3, #0
  106787. 802c074: f844 3c04 str.w r3, [r4, #-4]
  106788. 802c078: 2501 movs r5, #1
  106789. 802c07a: 3c04 subs r4, #4
  106790. 802c07c: 6822 ldr r2, [r4, #0]
  106791. 802c07e: f000 000f and.w r0, r0, #15
  106792. 802c082: ea40 1002 orr.w r0, r0, r2, lsl #4
  106793. 802c086: 6020 str r0, [r4, #0]
  106794. 802c088: e7b5 b.n 802bff6 <__hexnan+0x7a>
  106795. 802c08a: 2508 movs r5, #8
  106796. 802c08c: e7b3 b.n 802bff6 <__hexnan+0x7a>
  106797. 802c08e: 9b01 ldr r3, [sp, #4]
  106798. 802c090: 2b00 cmp r3, #0
  106799. 802c092: d0dd beq.n 802c050 <__hexnan+0xd4>
  106800. 802c094: f1c3 0320 rsb r3, r3, #32
  106801. 802c098: f04f 32ff mov.w r2, #4294967295 @ 0xffffffff
  106802. 802c09c: 40da lsrs r2, r3
  106803. 802c09e: f856 3c04 ldr.w r3, [r6, #-4]
  106804. 802c0a2: 4013 ands r3, r2
  106805. 802c0a4: f846 3c04 str.w r3, [r6, #-4]
  106806. 802c0a8: e7d2 b.n 802c050 <__hexnan+0xd4>
  106807. 802c0aa: 3f04 subs r7, #4
  106808. 802c0ac: e7d0 b.n 802c050 <__hexnan+0xd4>
  106809. 802c0ae: 2004 movs r0, #4
  106810. 802c0b0: e7d5 b.n 802c05e <__hexnan+0xe2>
  106811. 0802c0b2 <__ascii_mbtowc>:
  106812. 802c0b2: b082 sub sp, #8
  106813. 802c0b4: b901 cbnz r1, 802c0b8 <__ascii_mbtowc+0x6>
  106814. 802c0b6: a901 add r1, sp, #4
  106815. 802c0b8: b142 cbz r2, 802c0cc <__ascii_mbtowc+0x1a>
  106816. 802c0ba: b14b cbz r3, 802c0d0 <__ascii_mbtowc+0x1e>
  106817. 802c0bc: 7813 ldrb r3, [r2, #0]
  106818. 802c0be: 600b str r3, [r1, #0]
  106819. 802c0c0: 7812 ldrb r2, [r2, #0]
  106820. 802c0c2: 1e10 subs r0, r2, #0
  106821. 802c0c4: bf18 it ne
  106822. 802c0c6: 2001 movne r0, #1
  106823. 802c0c8: b002 add sp, #8
  106824. 802c0ca: 4770 bx lr
  106825. 802c0cc: 4610 mov r0, r2
  106826. 802c0ce: e7fb b.n 802c0c8 <__ascii_mbtowc+0x16>
  106827. 802c0d0: f06f 0001 mvn.w r0, #1
  106828. 802c0d4: e7f8 b.n 802c0c8 <__ascii_mbtowc+0x16>
  106829. ...
  106830. 0802c0d8 <_Balloc>:
  106831. 802c0d8: b570 push {r4, r5, r6, lr}
  106832. 802c0da: 69c6 ldr r6, [r0, #28]
  106833. 802c0dc: 4604 mov r4, r0
  106834. 802c0de: 460d mov r5, r1
  106835. 802c0e0: b976 cbnz r6, 802c100 <_Balloc+0x28>
  106836. 802c0e2: 2010 movs r0, #16
  106837. 802c0e4: f7fc ffda bl 802909c <malloc>
  106838. 802c0e8: 4602 mov r2, r0
  106839. 802c0ea: 61e0 str r0, [r4, #28]
  106840. 802c0ec: b920 cbnz r0, 802c0f8 <_Balloc+0x20>
  106841. 802c0ee: 4b18 ldr r3, [pc, #96] @ (802c150 <_Balloc+0x78>)
  106842. 802c0f0: 4818 ldr r0, [pc, #96] @ (802c154 <_Balloc+0x7c>)
  106843. 802c0f2: 216b movs r1, #107 @ 0x6b
  106844. 802c0f4: f7fe fe5c bl 802adb0 <__assert_func>
  106845. 802c0f8: e9c0 6601 strd r6, r6, [r0, #4]
  106846. 802c0fc: 6006 str r6, [r0, #0]
  106847. 802c0fe: 60c6 str r6, [r0, #12]
  106848. 802c100: 69e6 ldr r6, [r4, #28]
  106849. 802c102: 68f3 ldr r3, [r6, #12]
  106850. 802c104: b183 cbz r3, 802c128 <_Balloc+0x50>
  106851. 802c106: 69e3 ldr r3, [r4, #28]
  106852. 802c108: 68db ldr r3, [r3, #12]
  106853. 802c10a: f853 0025 ldr.w r0, [r3, r5, lsl #2]
  106854. 802c10e: b9b8 cbnz r0, 802c140 <_Balloc+0x68>
  106855. 802c110: 2101 movs r1, #1
  106856. 802c112: fa01 f605 lsl.w r6, r1, r5
  106857. 802c116: 1d72 adds r2, r6, #5
  106858. 802c118: 0092 lsls r2, r2, #2
  106859. 802c11a: 4620 mov r0, r4
  106860. 802c11c: f001 f883 bl 802d226 <_calloc_r>
  106861. 802c120: b160 cbz r0, 802c13c <_Balloc+0x64>
  106862. 802c122: e9c0 5601 strd r5, r6, [r0, #4]
  106863. 802c126: e00e b.n 802c146 <_Balloc+0x6e>
  106864. 802c128: 2221 movs r2, #33 @ 0x21
  106865. 802c12a: 2104 movs r1, #4
  106866. 802c12c: 4620 mov r0, r4
  106867. 802c12e: f001 f87a bl 802d226 <_calloc_r>
  106868. 802c132: 69e3 ldr r3, [r4, #28]
  106869. 802c134: 60f0 str r0, [r6, #12]
  106870. 802c136: 68db ldr r3, [r3, #12]
  106871. 802c138: 2b00 cmp r3, #0
  106872. 802c13a: d1e4 bne.n 802c106 <_Balloc+0x2e>
  106873. 802c13c: 2000 movs r0, #0
  106874. 802c13e: bd70 pop {r4, r5, r6, pc}
  106875. 802c140: 6802 ldr r2, [r0, #0]
  106876. 802c142: f843 2025 str.w r2, [r3, r5, lsl #2]
  106877. 802c146: 2300 movs r3, #0
  106878. 802c148: e9c0 3303 strd r3, r3, [r0, #12]
  106879. 802c14c: e7f7 b.n 802c13e <_Balloc+0x66>
  106880. 802c14e: bf00 nop
  106881. 802c150: 08031c8e .word 0x08031c8e
  106882. 802c154: 08031f9f .word 0x08031f9f
  106883. 0802c158 <_Bfree>:
  106884. 802c158: b570 push {r4, r5, r6, lr}
  106885. 802c15a: 69c6 ldr r6, [r0, #28]
  106886. 802c15c: 4605 mov r5, r0
  106887. 802c15e: 460c mov r4, r1
  106888. 802c160: b976 cbnz r6, 802c180 <_Bfree+0x28>
  106889. 802c162: 2010 movs r0, #16
  106890. 802c164: f7fc ff9a bl 802909c <malloc>
  106891. 802c168: 4602 mov r2, r0
  106892. 802c16a: 61e8 str r0, [r5, #28]
  106893. 802c16c: b920 cbnz r0, 802c178 <_Bfree+0x20>
  106894. 802c16e: 4b09 ldr r3, [pc, #36] @ (802c194 <_Bfree+0x3c>)
  106895. 802c170: 4809 ldr r0, [pc, #36] @ (802c198 <_Bfree+0x40>)
  106896. 802c172: 218f movs r1, #143 @ 0x8f
  106897. 802c174: f7fe fe1c bl 802adb0 <__assert_func>
  106898. 802c178: e9c0 6601 strd r6, r6, [r0, #4]
  106899. 802c17c: 6006 str r6, [r0, #0]
  106900. 802c17e: 60c6 str r6, [r0, #12]
  106901. 802c180: b13c cbz r4, 802c192 <_Bfree+0x3a>
  106902. 802c182: 69eb ldr r3, [r5, #28]
  106903. 802c184: 6862 ldr r2, [r4, #4]
  106904. 802c186: 68db ldr r3, [r3, #12]
  106905. 802c188: f853 1022 ldr.w r1, [r3, r2, lsl #2]
  106906. 802c18c: 6021 str r1, [r4, #0]
  106907. 802c18e: f843 4022 str.w r4, [r3, r2, lsl #2]
  106908. 802c192: bd70 pop {r4, r5, r6, pc}
  106909. 802c194: 08031c8e .word 0x08031c8e
  106910. 802c198: 08031f9f .word 0x08031f9f
  106911. 0802c19c <__multadd>:
  106912. 802c19c: e92d 41f0 stmdb sp!, {r4, r5, r6, r7, r8, lr}
  106913. 802c1a0: 690d ldr r5, [r1, #16]
  106914. 802c1a2: 4607 mov r7, r0
  106915. 802c1a4: 460c mov r4, r1
  106916. 802c1a6: 461e mov r6, r3
  106917. 802c1a8: f101 0c14 add.w ip, r1, #20
  106918. 802c1ac: 2000 movs r0, #0
  106919. 802c1ae: f8dc 3000 ldr.w r3, [ip]
  106920. 802c1b2: b299 uxth r1, r3
  106921. 802c1b4: fb02 6101 mla r1, r2, r1, r6
  106922. 802c1b8: 0c1e lsrs r6, r3, #16
  106923. 802c1ba: 0c0b lsrs r3, r1, #16
  106924. 802c1bc: fb02 3306 mla r3, r2, r6, r3
  106925. 802c1c0: b289 uxth r1, r1
  106926. 802c1c2: 3001 adds r0, #1
  106927. 802c1c4: eb01 4103 add.w r1, r1, r3, lsl #16
  106928. 802c1c8: 4285 cmp r5, r0
  106929. 802c1ca: f84c 1b04 str.w r1, [ip], #4
  106930. 802c1ce: ea4f 4613 mov.w r6, r3, lsr #16
  106931. 802c1d2: dcec bgt.n 802c1ae <__multadd+0x12>
  106932. 802c1d4: b30e cbz r6, 802c21a <__multadd+0x7e>
  106933. 802c1d6: 68a3 ldr r3, [r4, #8]
  106934. 802c1d8: 42ab cmp r3, r5
  106935. 802c1da: dc19 bgt.n 802c210 <__multadd+0x74>
  106936. 802c1dc: 6861 ldr r1, [r4, #4]
  106937. 802c1de: 4638 mov r0, r7
  106938. 802c1e0: 3101 adds r1, #1
  106939. 802c1e2: f7ff ff79 bl 802c0d8 <_Balloc>
  106940. 802c1e6: 4680 mov r8, r0
  106941. 802c1e8: b928 cbnz r0, 802c1f6 <__multadd+0x5a>
  106942. 802c1ea: 4602 mov r2, r0
  106943. 802c1ec: 4b0c ldr r3, [pc, #48] @ (802c220 <__multadd+0x84>)
  106944. 802c1ee: 480d ldr r0, [pc, #52] @ (802c224 <__multadd+0x88>)
  106945. 802c1f0: 21ba movs r1, #186 @ 0xba
  106946. 802c1f2: f7fe fddd bl 802adb0 <__assert_func>
  106947. 802c1f6: 6922 ldr r2, [r4, #16]
  106948. 802c1f8: 3202 adds r2, #2
  106949. 802c1fa: f104 010c add.w r1, r4, #12
  106950. 802c1fe: 0092 lsls r2, r2, #2
  106951. 802c200: 300c adds r0, #12
  106952. 802c202: f7fe fdbc bl 802ad7e <memcpy>
  106953. 802c206: 4621 mov r1, r4
  106954. 802c208: 4638 mov r0, r7
  106955. 802c20a: f7ff ffa5 bl 802c158 <_Bfree>
  106956. 802c20e: 4644 mov r4, r8
  106957. 802c210: eb04 0385 add.w r3, r4, r5, lsl #2
  106958. 802c214: 3501 adds r5, #1
  106959. 802c216: 615e str r6, [r3, #20]
  106960. 802c218: 6125 str r5, [r4, #16]
  106961. 802c21a: 4620 mov r0, r4
  106962. 802c21c: e8bd 81f0 ldmia.w sp!, {r4, r5, r6, r7, r8, pc}
  106963. 802c220: 08031f2e .word 0x08031f2e
  106964. 802c224: 08031f9f .word 0x08031f9f
  106965. 0802c228 <__s2b>:
  106966. 802c228: e92d 43f8 stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr}
  106967. 802c22c: 460c mov r4, r1
  106968. 802c22e: 4615 mov r5, r2
  106969. 802c230: 461f mov r7, r3
  106970. 802c232: 2209 movs r2, #9
  106971. 802c234: 3308 adds r3, #8
  106972. 802c236: 4606 mov r6, r0
  106973. 802c238: fb93 f3f2 sdiv r3, r3, r2
  106974. 802c23c: 2100 movs r1, #0
  106975. 802c23e: 2201 movs r2, #1
  106976. 802c240: 429a cmp r2, r3
  106977. 802c242: db09 blt.n 802c258 <__s2b+0x30>
  106978. 802c244: 4630 mov r0, r6
  106979. 802c246: f7ff ff47 bl 802c0d8 <_Balloc>
  106980. 802c24a: b940 cbnz r0, 802c25e <__s2b+0x36>
  106981. 802c24c: 4602 mov r2, r0
  106982. 802c24e: 4b19 ldr r3, [pc, #100] @ (802c2b4 <__s2b+0x8c>)
  106983. 802c250: 4819 ldr r0, [pc, #100] @ (802c2b8 <__s2b+0x90>)
  106984. 802c252: 21d3 movs r1, #211 @ 0xd3
  106985. 802c254: f7fe fdac bl 802adb0 <__assert_func>
  106986. 802c258: 0052 lsls r2, r2, #1
  106987. 802c25a: 3101 adds r1, #1
  106988. 802c25c: e7f0 b.n 802c240 <__s2b+0x18>
  106989. 802c25e: 9b08 ldr r3, [sp, #32]
  106990. 802c260: 6143 str r3, [r0, #20]
  106991. 802c262: 2d09 cmp r5, #9
  106992. 802c264: f04f 0301 mov.w r3, #1
  106993. 802c268: 6103 str r3, [r0, #16]
  106994. 802c26a: dd16 ble.n 802c29a <__s2b+0x72>
  106995. 802c26c: f104 0909 add.w r9, r4, #9
  106996. 802c270: 46c8 mov r8, r9
  106997. 802c272: 442c add r4, r5
  106998. 802c274: f818 3b01 ldrb.w r3, [r8], #1
  106999. 802c278: 4601 mov r1, r0
  107000. 802c27a: 3b30 subs r3, #48 @ 0x30
  107001. 802c27c: 220a movs r2, #10
  107002. 802c27e: 4630 mov r0, r6
  107003. 802c280: f7ff ff8c bl 802c19c <__multadd>
  107004. 802c284: 45a0 cmp r8, r4
  107005. 802c286: d1f5 bne.n 802c274 <__s2b+0x4c>
  107006. 802c288: f1a5 0408 sub.w r4, r5, #8
  107007. 802c28c: 444c add r4, r9
  107008. 802c28e: 1b2d subs r5, r5, r4
  107009. 802c290: 1963 adds r3, r4, r5
  107010. 802c292: 42bb cmp r3, r7
  107011. 802c294: db04 blt.n 802c2a0 <__s2b+0x78>
  107012. 802c296: e8bd 83f8 ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc}
  107013. 802c29a: 340a adds r4, #10
  107014. 802c29c: 2509 movs r5, #9
  107015. 802c29e: e7f6 b.n 802c28e <__s2b+0x66>
  107016. 802c2a0: f814 3b01 ldrb.w r3, [r4], #1
  107017. 802c2a4: 4601 mov r1, r0
  107018. 802c2a6: 3b30 subs r3, #48 @ 0x30
  107019. 802c2a8: 220a movs r2, #10
  107020. 802c2aa: 4630 mov r0, r6
  107021. 802c2ac: f7ff ff76 bl 802c19c <__multadd>
  107022. 802c2b0: e7ee b.n 802c290 <__s2b+0x68>
  107023. 802c2b2: bf00 nop
  107024. 802c2b4: 08031f2e .word 0x08031f2e
  107025. 802c2b8: 08031f9f .word 0x08031f9f
  107026. 0802c2bc <__hi0bits>:
  107027. 802c2bc: f5b0 3f80 cmp.w r0, #65536 @ 0x10000
  107028. 802c2c0: 4603 mov r3, r0
  107029. 802c2c2: bf36 itet cc
  107030. 802c2c4: 0403 lslcc r3, r0, #16
  107031. 802c2c6: 2000 movcs r0, #0
  107032. 802c2c8: 2010 movcc r0, #16
  107033. 802c2ca: f1b3 7f80 cmp.w r3, #16777216 @ 0x1000000
  107034. 802c2ce: bf3c itt cc
  107035. 802c2d0: 021b lslcc r3, r3, #8
  107036. 802c2d2: 3008 addcc r0, #8
  107037. 802c2d4: f1b3 5f80 cmp.w r3, #268435456 @ 0x10000000
  107038. 802c2d8: bf3c itt cc
  107039. 802c2da: 011b lslcc r3, r3, #4
  107040. 802c2dc: 3004 addcc r0, #4
  107041. 802c2de: f1b3 4f80 cmp.w r3, #1073741824 @ 0x40000000
  107042. 802c2e2: bf3c itt cc
  107043. 802c2e4: 009b lslcc r3, r3, #2
  107044. 802c2e6: 3002 addcc r0, #2
  107045. 802c2e8: 2b00 cmp r3, #0
  107046. 802c2ea: db05 blt.n 802c2f8 <__hi0bits+0x3c>
  107047. 802c2ec: f013 4f80 tst.w r3, #1073741824 @ 0x40000000
  107048. 802c2f0: f100 0001 add.w r0, r0, #1
  107049. 802c2f4: bf08 it eq
  107050. 802c2f6: 2020 moveq r0, #32
  107051. 802c2f8: 4770 bx lr
  107052. 0802c2fa <__lo0bits>:
  107053. 802c2fa: 6803 ldr r3, [r0, #0]
  107054. 802c2fc: 4602 mov r2, r0
  107055. 802c2fe: f013 0007 ands.w r0, r3, #7
  107056. 802c302: d00b beq.n 802c31c <__lo0bits+0x22>
  107057. 802c304: 07d9 lsls r1, r3, #31
  107058. 802c306: d421 bmi.n 802c34c <__lo0bits+0x52>
  107059. 802c308: 0798 lsls r0, r3, #30
  107060. 802c30a: bf49 itett mi
  107061. 802c30c: 085b lsrmi r3, r3, #1
  107062. 802c30e: 089b lsrpl r3, r3, #2
  107063. 802c310: 2001 movmi r0, #1
  107064. 802c312: 6013 strmi r3, [r2, #0]
  107065. 802c314: bf5c itt pl
  107066. 802c316: 6013 strpl r3, [r2, #0]
  107067. 802c318: 2002 movpl r0, #2
  107068. 802c31a: 4770 bx lr
  107069. 802c31c: b299 uxth r1, r3
  107070. 802c31e: b909 cbnz r1, 802c324 <__lo0bits+0x2a>
  107071. 802c320: 0c1b lsrs r3, r3, #16
  107072. 802c322: 2010 movs r0, #16
  107073. 802c324: b2d9 uxtb r1, r3
  107074. 802c326: b909 cbnz r1, 802c32c <__lo0bits+0x32>
  107075. 802c328: 3008 adds r0, #8
  107076. 802c32a: 0a1b lsrs r3, r3, #8
  107077. 802c32c: 0719 lsls r1, r3, #28
  107078. 802c32e: bf04 itt eq
  107079. 802c330: 091b lsreq r3, r3, #4
  107080. 802c332: 3004 addeq r0, #4
  107081. 802c334: 0799 lsls r1, r3, #30
  107082. 802c336: bf04 itt eq
  107083. 802c338: 089b lsreq r3, r3, #2
  107084. 802c33a: 3002 addeq r0, #2
  107085. 802c33c: 07d9 lsls r1, r3, #31
  107086. 802c33e: d403 bmi.n 802c348 <__lo0bits+0x4e>
  107087. 802c340: 085b lsrs r3, r3, #1
  107088. 802c342: f100 0001 add.w r0, r0, #1
  107089. 802c346: d003 beq.n 802c350 <__lo0bits+0x56>
  107090. 802c348: 6013 str r3, [r2, #0]
  107091. 802c34a: 4770 bx lr
  107092. 802c34c: 2000 movs r0, #0
  107093. 802c34e: 4770 bx lr
  107094. 802c350: 2020 movs r0, #32
  107095. 802c352: 4770 bx lr
  107096. 0802c354 <__i2b>:
  107097. 802c354: b510 push {r4, lr}
  107098. 802c356: 460c mov r4, r1
  107099. 802c358: 2101 movs r1, #1
  107100. 802c35a: f7ff febd bl 802c0d8 <_Balloc>
  107101. 802c35e: 4602 mov r2, r0
  107102. 802c360: b928 cbnz r0, 802c36e <__i2b+0x1a>
  107103. 802c362: 4b05 ldr r3, [pc, #20] @ (802c378 <__i2b+0x24>)
  107104. 802c364: 4805 ldr r0, [pc, #20] @ (802c37c <__i2b+0x28>)
  107105. 802c366: f240 1145 movw r1, #325 @ 0x145
  107106. 802c36a: f7fe fd21 bl 802adb0 <__assert_func>
  107107. 802c36e: 2301 movs r3, #1
  107108. 802c370: 6144 str r4, [r0, #20]
  107109. 802c372: 6103 str r3, [r0, #16]
  107110. 802c374: bd10 pop {r4, pc}
  107111. 802c376: bf00 nop
  107112. 802c378: 08031f2e .word 0x08031f2e
  107113. 802c37c: 08031f9f .word 0x08031f9f
  107114. 0802c380 <__multiply>:
  107115. 802c380: e92d 4ff0 stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr}
  107116. 802c384: 4614 mov r4, r2
  107117. 802c386: 690a ldr r2, [r1, #16]
  107118. 802c388: 6923 ldr r3, [r4, #16]
  107119. 802c38a: 429a cmp r2, r3
  107120. 802c38c: bfa8 it ge
  107121. 802c38e: 4623 movge r3, r4
  107122. 802c390: 460f mov r7, r1
  107123. 802c392: bfa4 itt ge
  107124. 802c394: 460c movge r4, r1
  107125. 802c396: 461f movge r7, r3
  107126. 802c398: f8d4 a010 ldr.w sl, [r4, #16]
  107127. 802c39c: f8d7 9010 ldr.w r9, [r7, #16]
  107128. 802c3a0: 68a3 ldr r3, [r4, #8]
  107129. 802c3a2: 6861 ldr r1, [r4, #4]
  107130. 802c3a4: eb0a 0609 add.w r6, sl, r9
  107131. 802c3a8: 42b3 cmp r3, r6
  107132. 802c3aa: b085 sub sp, #20
  107133. 802c3ac: bfb8 it lt
  107134. 802c3ae: 3101 addlt r1, #1
  107135. 802c3b0: f7ff fe92 bl 802c0d8 <_Balloc>
  107136. 802c3b4: b930 cbnz r0, 802c3c4 <__multiply+0x44>
  107137. 802c3b6: 4602 mov r2, r0
  107138. 802c3b8: 4b44 ldr r3, [pc, #272] @ (802c4cc <__multiply+0x14c>)
  107139. 802c3ba: 4845 ldr r0, [pc, #276] @ (802c4d0 <__multiply+0x150>)
  107140. 802c3bc: f44f 71b1 mov.w r1, #354 @ 0x162
  107141. 802c3c0: f7fe fcf6 bl 802adb0 <__assert_func>
  107142. 802c3c4: f100 0514 add.w r5, r0, #20
  107143. 802c3c8: eb05 0886 add.w r8, r5, r6, lsl #2
  107144. 802c3cc: 462b mov r3, r5
  107145. 802c3ce: 2200 movs r2, #0
  107146. 802c3d0: 4543 cmp r3, r8
  107147. 802c3d2: d321 bcc.n 802c418 <__multiply+0x98>
  107148. 802c3d4: f107 0114 add.w r1, r7, #20
  107149. 802c3d8: f104 0214 add.w r2, r4, #20
  107150. 802c3dc: eb02 028a add.w r2, r2, sl, lsl #2
  107151. 802c3e0: eb01 0389 add.w r3, r1, r9, lsl #2
  107152. 802c3e4: 9302 str r3, [sp, #8]
  107153. 802c3e6: 1b13 subs r3, r2, r4
  107154. 802c3e8: 3b15 subs r3, #21
  107155. 802c3ea: f023 0303 bic.w r3, r3, #3
  107156. 802c3ee: 3304 adds r3, #4
  107157. 802c3f0: f104 0715 add.w r7, r4, #21
  107158. 802c3f4: 42ba cmp r2, r7
  107159. 802c3f6: bf38 it cc
  107160. 802c3f8: 2304 movcc r3, #4
  107161. 802c3fa: 9301 str r3, [sp, #4]
  107162. 802c3fc: 9b02 ldr r3, [sp, #8]
  107163. 802c3fe: 9103 str r1, [sp, #12]
  107164. 802c400: 428b cmp r3, r1
  107165. 802c402: d80c bhi.n 802c41e <__multiply+0x9e>
  107166. 802c404: 2e00 cmp r6, #0
  107167. 802c406: dd03 ble.n 802c410 <__multiply+0x90>
  107168. 802c408: f858 3d04 ldr.w r3, [r8, #-4]!
  107169. 802c40c: 2b00 cmp r3, #0
  107170. 802c40e: d05b beq.n 802c4c8 <__multiply+0x148>
  107171. 802c410: 6106 str r6, [r0, #16]
  107172. 802c412: b005 add sp, #20
  107173. 802c414: e8bd 8ff0 ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc}
  107174. 802c418: f843 2b04 str.w r2, [r3], #4
  107175. 802c41c: e7d8 b.n 802c3d0 <__multiply+0x50>
  107176. 802c41e: f8b1 a000 ldrh.w sl, [r1]
  107177. 802c422: f1ba 0f00 cmp.w sl, #0
  107178. 802c426: d024 beq.n 802c472 <__multiply+0xf2>
  107179. 802c428: f104 0e14 add.w lr, r4, #20
  107180. 802c42c: 46a9 mov r9, r5
  107181. 802c42e: f04f 0c00 mov.w ip, #0
  107182. 802c432: f85e 7b04 ldr.w r7, [lr], #4
  107183. 802c436: f8d9 3000 ldr.w r3, [r9]
  107184. 802c43a: fa1f fb87 uxth.w fp, r7
  107185. 802c43e: b29b uxth r3, r3
  107186. 802c440: fb0a 330b mla r3, sl, fp, r3
  107187. 802c444: ea4f 4b17 mov.w fp, r7, lsr #16
  107188. 802c448: f8d9 7000 ldr.w r7, [r9]
  107189. 802c44c: 4463 add r3, ip
  107190. 802c44e: ea4f 4c17 mov.w ip, r7, lsr #16
  107191. 802c452: fb0a c70b mla r7, sl, fp, ip
  107192. 802c456: eb07 4713 add.w r7, r7, r3, lsr #16
  107193. 802c45a: b29b uxth r3, r3
  107194. 802c45c: ea43 4307 orr.w r3, r3, r7, lsl #16
  107195. 802c460: 4572 cmp r2, lr
  107196. 802c462: f849 3b04 str.w r3, [r9], #4
  107197. 802c466: ea4f 4c17 mov.w ip, r7, lsr #16
  107198. 802c46a: d8e2 bhi.n 802c432 <__multiply+0xb2>
  107199. 802c46c: 9b01 ldr r3, [sp, #4]
  107200. 802c46e: f845 c003 str.w ip, [r5, r3]
  107201. 802c472: 9b03 ldr r3, [sp, #12]
  107202. 802c474: f8b3 9002 ldrh.w r9, [r3, #2]
  107203. 802c478: 3104 adds r1, #4
  107204. 802c47a: f1b9 0f00 cmp.w r9, #0
  107205. 802c47e: d021 beq.n 802c4c4 <__multiply+0x144>
  107206. 802c480: 682b ldr r3, [r5, #0]
  107207. 802c482: f104 0c14 add.w ip, r4, #20
  107208. 802c486: 46ae mov lr, r5
  107209. 802c488: f04f 0a00 mov.w sl, #0
  107210. 802c48c: f8bc b000 ldrh.w fp, [ip]
  107211. 802c490: f8be 7002 ldrh.w r7, [lr, #2]
  107212. 802c494: fb09 770b mla r7, r9, fp, r7
  107213. 802c498: 4457 add r7, sl
  107214. 802c49a: b29b uxth r3, r3
  107215. 802c49c: ea43 4307 orr.w r3, r3, r7, lsl #16
  107216. 802c4a0: f84e 3b04 str.w r3, [lr], #4
  107217. 802c4a4: f85c 3b04 ldr.w r3, [ip], #4
  107218. 802c4a8: ea4f 4a13 mov.w sl, r3, lsr #16
  107219. 802c4ac: f8be 3000 ldrh.w r3, [lr]
  107220. 802c4b0: fb09 330a mla r3, r9, sl, r3
  107221. 802c4b4: eb03 4317 add.w r3, r3, r7, lsr #16
  107222. 802c4b8: 4562 cmp r2, ip
  107223. 802c4ba: ea4f 4a13 mov.w sl, r3, lsr #16
  107224. 802c4be: d8e5 bhi.n 802c48c <__multiply+0x10c>
  107225. 802c4c0: 9f01 ldr r7, [sp, #4]
  107226. 802c4c2: 51eb str r3, [r5, r7]
  107227. 802c4c4: 3504 adds r5, #4
  107228. 802c4c6: e799 b.n 802c3fc <__multiply+0x7c>
  107229. 802c4c8: 3e01 subs r6, #1
  107230. 802c4ca: e79b b.n 802c404 <__multiply+0x84>
  107231. 802c4cc: 08031f2e .word 0x08031f2e
  107232. 802c4d0: 08031f9f .word 0x08031f9f
  107233. 0802c4d4 <__pow5mult>:
  107234. 802c4d4: e92d 43f8 stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr}
  107235. 802c4d8: 4615 mov r5, r2
  107236. 802c4da: f012 0203 ands.w r2, r2, #3
  107237. 802c4de: 4607 mov r7, r0
  107238. 802c4e0: 460e mov r6, r1
  107239. 802c4e2: d007 beq.n 802c4f4 <__pow5mult+0x20>
  107240. 802c4e4: 4c25 ldr r4, [pc, #148] @ (802c57c <__pow5mult+0xa8>)
  107241. 802c4e6: 3a01 subs r2, #1
  107242. 802c4e8: 2300 movs r3, #0
  107243. 802c4ea: f854 2022 ldr.w r2, [r4, r2, lsl #2]
  107244. 802c4ee: f7ff fe55 bl 802c19c <__multadd>
  107245. 802c4f2: 4606 mov r6, r0
  107246. 802c4f4: 10ad asrs r5, r5, #2
  107247. 802c4f6: d03d beq.n 802c574 <__pow5mult+0xa0>
  107248. 802c4f8: 69fc ldr r4, [r7, #28]
  107249. 802c4fa: b97c cbnz r4, 802c51c <__pow5mult+0x48>
  107250. 802c4fc: 2010 movs r0, #16
  107251. 802c4fe: f7fc fdcd bl 802909c <malloc>
  107252. 802c502: 4602 mov r2, r0
  107253. 802c504: 61f8 str r0, [r7, #28]
  107254. 802c506: b928 cbnz r0, 802c514 <__pow5mult+0x40>
  107255. 802c508: 4b1d ldr r3, [pc, #116] @ (802c580 <__pow5mult+0xac>)
  107256. 802c50a: 481e ldr r0, [pc, #120] @ (802c584 <__pow5mult+0xb0>)
  107257. 802c50c: f240 11b3 movw r1, #435 @ 0x1b3
  107258. 802c510: f7fe fc4e bl 802adb0 <__assert_func>
  107259. 802c514: e9c0 4401 strd r4, r4, [r0, #4]
  107260. 802c518: 6004 str r4, [r0, #0]
  107261. 802c51a: 60c4 str r4, [r0, #12]
  107262. 802c51c: f8d7 801c ldr.w r8, [r7, #28]
  107263. 802c520: f8d8 4008 ldr.w r4, [r8, #8]
  107264. 802c524: b94c cbnz r4, 802c53a <__pow5mult+0x66>
  107265. 802c526: f240 2171 movw r1, #625 @ 0x271
  107266. 802c52a: 4638 mov r0, r7
  107267. 802c52c: f7ff ff12 bl 802c354 <__i2b>
  107268. 802c530: 2300 movs r3, #0
  107269. 802c532: f8c8 0008 str.w r0, [r8, #8]
  107270. 802c536: 4604 mov r4, r0
  107271. 802c538: 6003 str r3, [r0, #0]
  107272. 802c53a: f04f 0900 mov.w r9, #0
  107273. 802c53e: 07eb lsls r3, r5, #31
  107274. 802c540: d50a bpl.n 802c558 <__pow5mult+0x84>
  107275. 802c542: 4631 mov r1, r6
  107276. 802c544: 4622 mov r2, r4
  107277. 802c546: 4638 mov r0, r7
  107278. 802c548: f7ff ff1a bl 802c380 <__multiply>
  107279. 802c54c: 4631 mov r1, r6
  107280. 802c54e: 4680 mov r8, r0
  107281. 802c550: 4638 mov r0, r7
  107282. 802c552: f7ff fe01 bl 802c158 <_Bfree>
  107283. 802c556: 4646 mov r6, r8
  107284. 802c558: 106d asrs r5, r5, #1
  107285. 802c55a: d00b beq.n 802c574 <__pow5mult+0xa0>
  107286. 802c55c: 6820 ldr r0, [r4, #0]
  107287. 802c55e: b938 cbnz r0, 802c570 <__pow5mult+0x9c>
  107288. 802c560: 4622 mov r2, r4
  107289. 802c562: 4621 mov r1, r4
  107290. 802c564: 4638 mov r0, r7
  107291. 802c566: f7ff ff0b bl 802c380 <__multiply>
  107292. 802c56a: 6020 str r0, [r4, #0]
  107293. 802c56c: f8c0 9000 str.w r9, [r0]
  107294. 802c570: 4604 mov r4, r0
  107295. 802c572: e7e4 b.n 802c53e <__pow5mult+0x6a>
  107296. 802c574: 4630 mov r0, r6
  107297. 802c576: e8bd 83f8 ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc}
  107298. 802c57a: bf00 nop
  107299. 802c57c: 08031ff8 .word 0x08031ff8
  107300. 802c580: 08031c8e .word 0x08031c8e
  107301. 802c584: 08031f9f .word 0x08031f9f
  107302. 0802c588 <__lshift>:
  107303. 802c588: e92d 47f0 stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr}
  107304. 802c58c: 460c mov r4, r1
  107305. 802c58e: 6849 ldr r1, [r1, #4]
  107306. 802c590: 6923 ldr r3, [r4, #16]
  107307. 802c592: eb03 1862 add.w r8, r3, r2, asr #5
  107308. 802c596: 68a3 ldr r3, [r4, #8]
  107309. 802c598: 4607 mov r7, r0
  107310. 802c59a: 4691 mov r9, r2
  107311. 802c59c: ea4f 1a62 mov.w sl, r2, asr #5
  107312. 802c5a0: f108 0601 add.w r6, r8, #1
  107313. 802c5a4: 42b3 cmp r3, r6
  107314. 802c5a6: db0b blt.n 802c5c0 <__lshift+0x38>
  107315. 802c5a8: 4638 mov r0, r7
  107316. 802c5aa: f7ff fd95 bl 802c0d8 <_Balloc>
  107317. 802c5ae: 4605 mov r5, r0
  107318. 802c5b0: b948 cbnz r0, 802c5c6 <__lshift+0x3e>
  107319. 802c5b2: 4602 mov r2, r0
  107320. 802c5b4: 4b28 ldr r3, [pc, #160] @ (802c658 <__lshift+0xd0>)
  107321. 802c5b6: 4829 ldr r0, [pc, #164] @ (802c65c <__lshift+0xd4>)
  107322. 802c5b8: f44f 71ef mov.w r1, #478 @ 0x1de
  107323. 802c5bc: f7fe fbf8 bl 802adb0 <__assert_func>
  107324. 802c5c0: 3101 adds r1, #1
  107325. 802c5c2: 005b lsls r3, r3, #1
  107326. 802c5c4: e7ee b.n 802c5a4 <__lshift+0x1c>
  107327. 802c5c6: 2300 movs r3, #0
  107328. 802c5c8: f100 0114 add.w r1, r0, #20
  107329. 802c5cc: f100 0210 add.w r2, r0, #16
  107330. 802c5d0: 4618 mov r0, r3
  107331. 802c5d2: 4553 cmp r3, sl
  107332. 802c5d4: db33 blt.n 802c63e <__lshift+0xb6>
  107333. 802c5d6: 6920 ldr r0, [r4, #16]
  107334. 802c5d8: ea2a 7aea bic.w sl, sl, sl, asr #31
  107335. 802c5dc: f104 0314 add.w r3, r4, #20
  107336. 802c5e0: f019 091f ands.w r9, r9, #31
  107337. 802c5e4: eb01 018a add.w r1, r1, sl, lsl #2
  107338. 802c5e8: eb03 0c80 add.w ip, r3, r0, lsl #2
  107339. 802c5ec: d02b beq.n 802c646 <__lshift+0xbe>
  107340. 802c5ee: f1c9 0e20 rsb lr, r9, #32
  107341. 802c5f2: 468a mov sl, r1
  107342. 802c5f4: 2200 movs r2, #0
  107343. 802c5f6: 6818 ldr r0, [r3, #0]
  107344. 802c5f8: fa00 f009 lsl.w r0, r0, r9
  107345. 802c5fc: 4310 orrs r0, r2
  107346. 802c5fe: f84a 0b04 str.w r0, [sl], #4
  107347. 802c602: f853 2b04 ldr.w r2, [r3], #4
  107348. 802c606: 459c cmp ip, r3
  107349. 802c608: fa22 f20e lsr.w r2, r2, lr
  107350. 802c60c: d8f3 bhi.n 802c5f6 <__lshift+0x6e>
  107351. 802c60e: ebac 0304 sub.w r3, ip, r4
  107352. 802c612: 3b15 subs r3, #21
  107353. 802c614: f023 0303 bic.w r3, r3, #3
  107354. 802c618: 3304 adds r3, #4
  107355. 802c61a: f104 0015 add.w r0, r4, #21
  107356. 802c61e: 4584 cmp ip, r0
  107357. 802c620: bf38 it cc
  107358. 802c622: 2304 movcc r3, #4
  107359. 802c624: 50ca str r2, [r1, r3]
  107360. 802c626: b10a cbz r2, 802c62c <__lshift+0xa4>
  107361. 802c628: f108 0602 add.w r6, r8, #2
  107362. 802c62c: 3e01 subs r6, #1
  107363. 802c62e: 4638 mov r0, r7
  107364. 802c630: 612e str r6, [r5, #16]
  107365. 802c632: 4621 mov r1, r4
  107366. 802c634: f7ff fd90 bl 802c158 <_Bfree>
  107367. 802c638: 4628 mov r0, r5
  107368. 802c63a: e8bd 87f0 ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc}
  107369. 802c63e: f842 0f04 str.w r0, [r2, #4]!
  107370. 802c642: 3301 adds r3, #1
  107371. 802c644: e7c5 b.n 802c5d2 <__lshift+0x4a>
  107372. 802c646: 3904 subs r1, #4
  107373. 802c648: f853 2b04 ldr.w r2, [r3], #4
  107374. 802c64c: f841 2f04 str.w r2, [r1, #4]!
  107375. 802c650: 459c cmp ip, r3
  107376. 802c652: d8f9 bhi.n 802c648 <__lshift+0xc0>
  107377. 802c654: e7ea b.n 802c62c <__lshift+0xa4>
  107378. 802c656: bf00 nop
  107379. 802c658: 08031f2e .word 0x08031f2e
  107380. 802c65c: 08031f9f .word 0x08031f9f
  107381. 0802c660 <__mcmp>:
  107382. 802c660: 690a ldr r2, [r1, #16]
  107383. 802c662: 4603 mov r3, r0
  107384. 802c664: 6900 ldr r0, [r0, #16]
  107385. 802c666: 1a80 subs r0, r0, r2
  107386. 802c668: b530 push {r4, r5, lr}
  107387. 802c66a: d10e bne.n 802c68a <__mcmp+0x2a>
  107388. 802c66c: 3314 adds r3, #20
  107389. 802c66e: 3114 adds r1, #20
  107390. 802c670: eb03 0482 add.w r4, r3, r2, lsl #2
  107391. 802c674: eb01 0182 add.w r1, r1, r2, lsl #2
  107392. 802c678: f854 5d04 ldr.w r5, [r4, #-4]!
  107393. 802c67c: f851 2d04 ldr.w r2, [r1, #-4]!
  107394. 802c680: 4295 cmp r5, r2
  107395. 802c682: d003 beq.n 802c68c <__mcmp+0x2c>
  107396. 802c684: d205 bcs.n 802c692 <__mcmp+0x32>
  107397. 802c686: f04f 30ff mov.w r0, #4294967295 @ 0xffffffff
  107398. 802c68a: bd30 pop {r4, r5, pc}
  107399. 802c68c: 42a3 cmp r3, r4
  107400. 802c68e: d3f3 bcc.n 802c678 <__mcmp+0x18>
  107401. 802c690: e7fb b.n 802c68a <__mcmp+0x2a>
  107402. 802c692: 2001 movs r0, #1
  107403. 802c694: e7f9 b.n 802c68a <__mcmp+0x2a>
  107404. ...
  107405. 0802c698 <__mdiff>:
  107406. 802c698: e92d 4ff7 stmdb sp!, {r0, r1, r2, r4, r5, r6, r7, r8, r9, sl, fp, lr}
  107407. 802c69c: 4689 mov r9, r1
  107408. 802c69e: 4606 mov r6, r0
  107409. 802c6a0: 4611 mov r1, r2
  107410. 802c6a2: 4648 mov r0, r9
  107411. 802c6a4: 4614 mov r4, r2
  107412. 802c6a6: f7ff ffdb bl 802c660 <__mcmp>
  107413. 802c6aa: 1e05 subs r5, r0, #0
  107414. 802c6ac: d112 bne.n 802c6d4 <__mdiff+0x3c>
  107415. 802c6ae: 4629 mov r1, r5
  107416. 802c6b0: 4630 mov r0, r6
  107417. 802c6b2: f7ff fd11 bl 802c0d8 <_Balloc>
  107418. 802c6b6: 4602 mov r2, r0
  107419. 802c6b8: b928 cbnz r0, 802c6c6 <__mdiff+0x2e>
  107420. 802c6ba: 4b3f ldr r3, [pc, #252] @ (802c7b8 <__mdiff+0x120>)
  107421. 802c6bc: f240 2137 movw r1, #567 @ 0x237
  107422. 802c6c0: 483e ldr r0, [pc, #248] @ (802c7bc <__mdiff+0x124>)
  107423. 802c6c2: f7fe fb75 bl 802adb0 <__assert_func>
  107424. 802c6c6: 2301 movs r3, #1
  107425. 802c6c8: e9c0 3504 strd r3, r5, [r0, #16]
  107426. 802c6cc: 4610 mov r0, r2
  107427. 802c6ce: b003 add sp, #12
  107428. 802c6d0: e8bd 8ff0 ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc}
  107429. 802c6d4: bfbc itt lt
  107430. 802c6d6: 464b movlt r3, r9
  107431. 802c6d8: 46a1 movlt r9, r4
  107432. 802c6da: 4630 mov r0, r6
  107433. 802c6dc: f8d9 1004 ldr.w r1, [r9, #4]
  107434. 802c6e0: bfba itte lt
  107435. 802c6e2: 461c movlt r4, r3
  107436. 802c6e4: 2501 movlt r5, #1
  107437. 802c6e6: 2500 movge r5, #0
  107438. 802c6e8: f7ff fcf6 bl 802c0d8 <_Balloc>
  107439. 802c6ec: 4602 mov r2, r0
  107440. 802c6ee: b918 cbnz r0, 802c6f8 <__mdiff+0x60>
  107441. 802c6f0: 4b31 ldr r3, [pc, #196] @ (802c7b8 <__mdiff+0x120>)
  107442. 802c6f2: f240 2145 movw r1, #581 @ 0x245
  107443. 802c6f6: e7e3 b.n 802c6c0 <__mdiff+0x28>
  107444. 802c6f8: f8d9 7010 ldr.w r7, [r9, #16]
  107445. 802c6fc: 6926 ldr r6, [r4, #16]
  107446. 802c6fe: 60c5 str r5, [r0, #12]
  107447. 802c700: f109 0310 add.w r3, r9, #16
  107448. 802c704: f109 0514 add.w r5, r9, #20
  107449. 802c708: f104 0e14 add.w lr, r4, #20
  107450. 802c70c: f100 0b14 add.w fp, r0, #20
  107451. 802c710: eb05 0887 add.w r8, r5, r7, lsl #2
  107452. 802c714: eb0e 0686 add.w r6, lr, r6, lsl #2
  107453. 802c718: 9301 str r3, [sp, #4]
  107454. 802c71a: 46d9 mov r9, fp
  107455. 802c71c: f04f 0c00 mov.w ip, #0
  107456. 802c720: 9b01 ldr r3, [sp, #4]
  107457. 802c722: f85e 0b04 ldr.w r0, [lr], #4
  107458. 802c726: f853 af04 ldr.w sl, [r3, #4]!
  107459. 802c72a: 9301 str r3, [sp, #4]
  107460. 802c72c: fa1f f38a uxth.w r3, sl
  107461. 802c730: 4619 mov r1, r3
  107462. 802c732: b283 uxth r3, r0
  107463. 802c734: 1acb subs r3, r1, r3
  107464. 802c736: 0c00 lsrs r0, r0, #16
  107465. 802c738: 4463 add r3, ip
  107466. 802c73a: ebc0 401a rsb r0, r0, sl, lsr #16
  107467. 802c73e: eb00 4023 add.w r0, r0, r3, asr #16
  107468. 802c742: b29b uxth r3, r3
  107469. 802c744: ea43 4300 orr.w r3, r3, r0, lsl #16
  107470. 802c748: 4576 cmp r6, lr
  107471. 802c74a: f849 3b04 str.w r3, [r9], #4
  107472. 802c74e: ea4f 4c20 mov.w ip, r0, asr #16
  107473. 802c752: d8e5 bhi.n 802c720 <__mdiff+0x88>
  107474. 802c754: 1b33 subs r3, r6, r4
  107475. 802c756: 3b15 subs r3, #21
  107476. 802c758: f023 0303 bic.w r3, r3, #3
  107477. 802c75c: 3415 adds r4, #21
  107478. 802c75e: 3304 adds r3, #4
  107479. 802c760: 42a6 cmp r6, r4
  107480. 802c762: bf38 it cc
  107481. 802c764: 2304 movcc r3, #4
  107482. 802c766: 441d add r5, r3
  107483. 802c768: 445b add r3, fp
  107484. 802c76a: 461e mov r6, r3
  107485. 802c76c: 462c mov r4, r5
  107486. 802c76e: 4544 cmp r4, r8
  107487. 802c770: d30e bcc.n 802c790 <__mdiff+0xf8>
  107488. 802c772: f108 0103 add.w r1, r8, #3
  107489. 802c776: 1b49 subs r1, r1, r5
  107490. 802c778: f021 0103 bic.w r1, r1, #3
  107491. 802c77c: 3d03 subs r5, #3
  107492. 802c77e: 45a8 cmp r8, r5
  107493. 802c780: bf38 it cc
  107494. 802c782: 2100 movcc r1, #0
  107495. 802c784: 440b add r3, r1
  107496. 802c786: f853 1d04 ldr.w r1, [r3, #-4]!
  107497. 802c78a: b191 cbz r1, 802c7b2 <__mdiff+0x11a>
  107498. 802c78c: 6117 str r7, [r2, #16]
  107499. 802c78e: e79d b.n 802c6cc <__mdiff+0x34>
  107500. 802c790: f854 1b04 ldr.w r1, [r4], #4
  107501. 802c794: 46e6 mov lr, ip
  107502. 802c796: 0c08 lsrs r0, r1, #16
  107503. 802c798: fa1c fc81 uxtah ip, ip, r1
  107504. 802c79c: 4471 add r1, lr
  107505. 802c79e: eb00 402c add.w r0, r0, ip, asr #16
  107506. 802c7a2: b289 uxth r1, r1
  107507. 802c7a4: ea41 4100 orr.w r1, r1, r0, lsl #16
  107508. 802c7a8: f846 1b04 str.w r1, [r6], #4
  107509. 802c7ac: ea4f 4c20 mov.w ip, r0, asr #16
  107510. 802c7b0: e7dd b.n 802c76e <__mdiff+0xd6>
  107511. 802c7b2: 3f01 subs r7, #1
  107512. 802c7b4: e7e7 b.n 802c786 <__mdiff+0xee>
  107513. 802c7b6: bf00 nop
  107514. 802c7b8: 08031f2e .word 0x08031f2e
  107515. 802c7bc: 08031f9f .word 0x08031f9f
  107516. 0802c7c0 <__ulp>:
  107517. 802c7c0: b082 sub sp, #8
  107518. 802c7c2: ed8d 0b00 vstr d0, [sp]
  107519. 802c7c6: 9a01 ldr r2, [sp, #4]
  107520. 802c7c8: 4b0f ldr r3, [pc, #60] @ (802c808 <__ulp+0x48>)
  107521. 802c7ca: 4013 ands r3, r2
  107522. 802c7cc: f1a3 7350 sub.w r3, r3, #54525952 @ 0x3400000
  107523. 802c7d0: 2b00 cmp r3, #0
  107524. 802c7d2: dc08 bgt.n 802c7e6 <__ulp+0x26>
  107525. 802c7d4: 425b negs r3, r3
  107526. 802c7d6: f1b3 7fa0 cmp.w r3, #20971520 @ 0x1400000
  107527. 802c7da: ea4f 5223 mov.w r2, r3, asr #20
  107528. 802c7de: da04 bge.n 802c7ea <__ulp+0x2a>
  107529. 802c7e0: f44f 2300 mov.w r3, #524288 @ 0x80000
  107530. 802c7e4: 4113 asrs r3, r2
  107531. 802c7e6: 2200 movs r2, #0
  107532. 802c7e8: e008 b.n 802c7fc <__ulp+0x3c>
  107533. 802c7ea: f1a2 0314 sub.w r3, r2, #20
  107534. 802c7ee: 2b1e cmp r3, #30
  107535. 802c7f0: bfda itte le
  107536. 802c7f2: f04f 4200 movle.w r2, #2147483648 @ 0x80000000
  107537. 802c7f6: 40da lsrle r2, r3
  107538. 802c7f8: 2201 movgt r2, #1
  107539. 802c7fa: 2300 movs r3, #0
  107540. 802c7fc: 4619 mov r1, r3
  107541. 802c7fe: 4610 mov r0, r2
  107542. 802c800: ec41 0b10 vmov d0, r0, r1
  107543. 802c804: b002 add sp, #8
  107544. 802c806: 4770 bx lr
  107545. 802c808: 7ff00000 .word 0x7ff00000
  107546. 0802c80c <__b2d>:
  107547. 802c80c: e92d 41f0 stmdb sp!, {r4, r5, r6, r7, r8, lr}
  107548. 802c810: 6906 ldr r6, [r0, #16]
  107549. 802c812: f100 0814 add.w r8, r0, #20
  107550. 802c816: eb08 0686 add.w r6, r8, r6, lsl #2
  107551. 802c81a: 1f37 subs r7, r6, #4
  107552. 802c81c: f856 2c04 ldr.w r2, [r6, #-4]
  107553. 802c820: 4610 mov r0, r2
  107554. 802c822: f7ff fd4b bl 802c2bc <__hi0bits>
  107555. 802c826: f1c0 0320 rsb r3, r0, #32
  107556. 802c82a: 280a cmp r0, #10
  107557. 802c82c: 600b str r3, [r1, #0]
  107558. 802c82e: 491b ldr r1, [pc, #108] @ (802c89c <__b2d+0x90>)
  107559. 802c830: dc15 bgt.n 802c85e <__b2d+0x52>
  107560. 802c832: f1c0 0c0b rsb ip, r0, #11
  107561. 802c836: fa22 f30c lsr.w r3, r2, ip
  107562. 802c83a: 45b8 cmp r8, r7
  107563. 802c83c: ea43 0501 orr.w r5, r3, r1
  107564. 802c840: bf34 ite cc
  107565. 802c842: f856 3c08 ldrcc.w r3, [r6, #-8]
  107566. 802c846: 2300 movcs r3, #0
  107567. 802c848: 3015 adds r0, #21
  107568. 802c84a: fa02 f000 lsl.w r0, r2, r0
  107569. 802c84e: fa23 f30c lsr.w r3, r3, ip
  107570. 802c852: 4303 orrs r3, r0
  107571. 802c854: 461c mov r4, r3
  107572. 802c856: ec45 4b10 vmov d0, r4, r5
  107573. 802c85a: e8bd 81f0 ldmia.w sp!, {r4, r5, r6, r7, r8, pc}
  107574. 802c85e: 45b8 cmp r8, r7
  107575. 802c860: bf3a itte cc
  107576. 802c862: f856 3c08 ldrcc.w r3, [r6, #-8]
  107577. 802c866: f1a6 0708 subcc.w r7, r6, #8
  107578. 802c86a: 2300 movcs r3, #0
  107579. 802c86c: 380b subs r0, #11
  107580. 802c86e: d012 beq.n 802c896 <__b2d+0x8a>
  107581. 802c870: f1c0 0120 rsb r1, r0, #32
  107582. 802c874: fa23 f401 lsr.w r4, r3, r1
  107583. 802c878: 4082 lsls r2, r0
  107584. 802c87a: 4322 orrs r2, r4
  107585. 802c87c: 4547 cmp r7, r8
  107586. 802c87e: f042 557f orr.w r5, r2, #1069547520 @ 0x3fc00000
  107587. 802c882: bf8c ite hi
  107588. 802c884: f857 2c04 ldrhi.w r2, [r7, #-4]
  107589. 802c888: 2200 movls r2, #0
  107590. 802c88a: 4083 lsls r3, r0
  107591. 802c88c: 40ca lsrs r2, r1
  107592. 802c88e: f445 1540 orr.w r5, r5, #3145728 @ 0x300000
  107593. 802c892: 4313 orrs r3, r2
  107594. 802c894: e7de b.n 802c854 <__b2d+0x48>
  107595. 802c896: ea42 0501 orr.w r5, r2, r1
  107596. 802c89a: e7db b.n 802c854 <__b2d+0x48>
  107597. 802c89c: 3ff00000 .word 0x3ff00000
  107598. 0802c8a0 <__d2b>:
  107599. 802c8a0: e92d 43f7 stmdb sp!, {r0, r1, r2, r4, r5, r6, r7, r8, r9, lr}
  107600. 802c8a4: 460f mov r7, r1
  107601. 802c8a6: 2101 movs r1, #1
  107602. 802c8a8: ec59 8b10 vmov r8, r9, d0
  107603. 802c8ac: 4616 mov r6, r2
  107604. 802c8ae: f7ff fc13 bl 802c0d8 <_Balloc>
  107605. 802c8b2: 4604 mov r4, r0
  107606. 802c8b4: b930 cbnz r0, 802c8c4 <__d2b+0x24>
  107607. 802c8b6: 4602 mov r2, r0
  107608. 802c8b8: 4b23 ldr r3, [pc, #140] @ (802c948 <__d2b+0xa8>)
  107609. 802c8ba: 4824 ldr r0, [pc, #144] @ (802c94c <__d2b+0xac>)
  107610. 802c8bc: f240 310f movw r1, #783 @ 0x30f
  107611. 802c8c0: f7fe fa76 bl 802adb0 <__assert_func>
  107612. 802c8c4: f3c9 550a ubfx r5, r9, #20, #11
  107613. 802c8c8: f3c9 0313 ubfx r3, r9, #0, #20
  107614. 802c8cc: b10d cbz r5, 802c8d2 <__d2b+0x32>
  107615. 802c8ce: f443 1380 orr.w r3, r3, #1048576 @ 0x100000
  107616. 802c8d2: 9301 str r3, [sp, #4]
  107617. 802c8d4: f1b8 0300 subs.w r3, r8, #0
  107618. 802c8d8: d023 beq.n 802c922 <__d2b+0x82>
  107619. 802c8da: 4668 mov r0, sp
  107620. 802c8dc: 9300 str r3, [sp, #0]
  107621. 802c8de: f7ff fd0c bl 802c2fa <__lo0bits>
  107622. 802c8e2: e9dd 1200 ldrd r1, r2, [sp]
  107623. 802c8e6: b1d0 cbz r0, 802c91e <__d2b+0x7e>
  107624. 802c8e8: f1c0 0320 rsb r3, r0, #32
  107625. 802c8ec: fa02 f303 lsl.w r3, r2, r3
  107626. 802c8f0: 430b orrs r3, r1
  107627. 802c8f2: 40c2 lsrs r2, r0
  107628. 802c8f4: 6163 str r3, [r4, #20]
  107629. 802c8f6: 9201 str r2, [sp, #4]
  107630. 802c8f8: 9b01 ldr r3, [sp, #4]
  107631. 802c8fa: 61a3 str r3, [r4, #24]
  107632. 802c8fc: 2b00 cmp r3, #0
  107633. 802c8fe: bf0c ite eq
  107634. 802c900: 2201 moveq r2, #1
  107635. 802c902: 2202 movne r2, #2
  107636. 802c904: 6122 str r2, [r4, #16]
  107637. 802c906: b1a5 cbz r5, 802c932 <__d2b+0x92>
  107638. 802c908: f2a5 4533 subw r5, r5, #1075 @ 0x433
  107639. 802c90c: 4405 add r5, r0
  107640. 802c90e: 603d str r5, [r7, #0]
  107641. 802c910: f1c0 0035 rsb r0, r0, #53 @ 0x35
  107642. 802c914: 6030 str r0, [r6, #0]
  107643. 802c916: 4620 mov r0, r4
  107644. 802c918: b003 add sp, #12
  107645. 802c91a: e8bd 83f0 ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc}
  107646. 802c91e: 6161 str r1, [r4, #20]
  107647. 802c920: e7ea b.n 802c8f8 <__d2b+0x58>
  107648. 802c922: a801 add r0, sp, #4
  107649. 802c924: f7ff fce9 bl 802c2fa <__lo0bits>
  107650. 802c928: 9b01 ldr r3, [sp, #4]
  107651. 802c92a: 6163 str r3, [r4, #20]
  107652. 802c92c: 3020 adds r0, #32
  107653. 802c92e: 2201 movs r2, #1
  107654. 802c930: e7e8 b.n 802c904 <__d2b+0x64>
  107655. 802c932: eb04 0382 add.w r3, r4, r2, lsl #2
  107656. 802c936: f2a0 4032 subw r0, r0, #1074 @ 0x432
  107657. 802c93a: 6038 str r0, [r7, #0]
  107658. 802c93c: 6918 ldr r0, [r3, #16]
  107659. 802c93e: f7ff fcbd bl 802c2bc <__hi0bits>
  107660. 802c942: ebc0 1042 rsb r0, r0, r2, lsl #5
  107661. 802c946: e7e5 b.n 802c914 <__d2b+0x74>
  107662. 802c948: 08031f2e .word 0x08031f2e
  107663. 802c94c: 08031f9f .word 0x08031f9f
  107664. 0802c950 <__ratio>:
  107665. 802c950: e92d 4ff7 stmdb sp!, {r0, r1, r2, r4, r5, r6, r7, r8, r9, sl, fp, lr}
  107666. 802c954: 4688 mov r8, r1
  107667. 802c956: 4669 mov r1, sp
  107668. 802c958: 4681 mov r9, r0
  107669. 802c95a: f7ff ff57 bl 802c80c <__b2d>
  107670. 802c95e: a901 add r1, sp, #4
  107671. 802c960: 4640 mov r0, r8
  107672. 802c962: ec55 4b10 vmov r4, r5, d0
  107673. 802c966: f7ff ff51 bl 802c80c <__b2d>
  107674. 802c96a: f8d8 3010 ldr.w r3, [r8, #16]
  107675. 802c96e: f8d9 2010 ldr.w r2, [r9, #16]
  107676. 802c972: 1ad2 subs r2, r2, r3
  107677. 802c974: e9dd 3100 ldrd r3, r1, [sp]
  107678. 802c978: 1a5b subs r3, r3, r1
  107679. 802c97a: eb03 1342 add.w r3, r3, r2, lsl #5
  107680. 802c97e: ec57 6b10 vmov r6, r7, d0
  107681. 802c982: 2b00 cmp r3, #0
  107682. 802c984: bfd6 itet le
  107683. 802c986: ebc3 3303 rsble r3, r3, r3, lsl #12
  107684. 802c98a: 462a movgt r2, r5
  107685. 802c98c: 463a movle r2, r7
  107686. 802c98e: 46ab mov fp, r5
  107687. 802c990: 46a2 mov sl, r4
  107688. 802c992: bfce itee gt
  107689. 802c994: eb02 5b03 addgt.w fp, r2, r3, lsl #20
  107690. 802c998: eb02 5303 addle.w r3, r2, r3, lsl #20
  107691. 802c99c: ee00 3a90 vmovle s1, r3
  107692. 802c9a0: ec4b ab17 vmov d7, sl, fp
  107693. 802c9a4: ee87 0b00 vdiv.f64 d0, d7, d0
  107694. 802c9a8: b003 add sp, #12
  107695. 802c9aa: e8bd 8ff0 ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc}
  107696. 0802c9ae <__copybits>:
  107697. 802c9ae: 3901 subs r1, #1
  107698. 802c9b0: b570 push {r4, r5, r6, lr}
  107699. 802c9b2: 1149 asrs r1, r1, #5
  107700. 802c9b4: 6914 ldr r4, [r2, #16]
  107701. 802c9b6: 3101 adds r1, #1
  107702. 802c9b8: f102 0314 add.w r3, r2, #20
  107703. 802c9bc: eb00 0181 add.w r1, r0, r1, lsl #2
  107704. 802c9c0: eb03 0484 add.w r4, r3, r4, lsl #2
  107705. 802c9c4: 1f05 subs r5, r0, #4
  107706. 802c9c6: 42a3 cmp r3, r4
  107707. 802c9c8: d30c bcc.n 802c9e4 <__copybits+0x36>
  107708. 802c9ca: 1aa3 subs r3, r4, r2
  107709. 802c9cc: 3b11 subs r3, #17
  107710. 802c9ce: f023 0303 bic.w r3, r3, #3
  107711. 802c9d2: 3211 adds r2, #17
  107712. 802c9d4: 42a2 cmp r2, r4
  107713. 802c9d6: bf88 it hi
  107714. 802c9d8: 2300 movhi r3, #0
  107715. 802c9da: 4418 add r0, r3
  107716. 802c9dc: 2300 movs r3, #0
  107717. 802c9de: 4288 cmp r0, r1
  107718. 802c9e0: d305 bcc.n 802c9ee <__copybits+0x40>
  107719. 802c9e2: bd70 pop {r4, r5, r6, pc}
  107720. 802c9e4: f853 6b04 ldr.w r6, [r3], #4
  107721. 802c9e8: f845 6f04 str.w r6, [r5, #4]!
  107722. 802c9ec: e7eb b.n 802c9c6 <__copybits+0x18>
  107723. 802c9ee: f840 3b04 str.w r3, [r0], #4
  107724. 802c9f2: e7f4 b.n 802c9de <__copybits+0x30>
  107725. 0802c9f4 <__any_on>:
  107726. 802c9f4: f100 0214 add.w r2, r0, #20
  107727. 802c9f8: 6900 ldr r0, [r0, #16]
  107728. 802c9fa: 114b asrs r3, r1, #5
  107729. 802c9fc: 4298 cmp r0, r3
  107730. 802c9fe: b510 push {r4, lr}
  107731. 802ca00: db11 blt.n 802ca26 <__any_on+0x32>
  107732. 802ca02: dd0a ble.n 802ca1a <__any_on+0x26>
  107733. 802ca04: f011 011f ands.w r1, r1, #31
  107734. 802ca08: d007 beq.n 802ca1a <__any_on+0x26>
  107735. 802ca0a: f852 4023 ldr.w r4, [r2, r3, lsl #2]
  107736. 802ca0e: fa24 f001 lsr.w r0, r4, r1
  107737. 802ca12: fa00 f101 lsl.w r1, r0, r1
  107738. 802ca16: 428c cmp r4, r1
  107739. 802ca18: d10b bne.n 802ca32 <__any_on+0x3e>
  107740. 802ca1a: eb02 0383 add.w r3, r2, r3, lsl #2
  107741. 802ca1e: 4293 cmp r3, r2
  107742. 802ca20: d803 bhi.n 802ca2a <__any_on+0x36>
  107743. 802ca22: 2000 movs r0, #0
  107744. 802ca24: bd10 pop {r4, pc}
  107745. 802ca26: 4603 mov r3, r0
  107746. 802ca28: e7f7 b.n 802ca1a <__any_on+0x26>
  107747. 802ca2a: f853 1d04 ldr.w r1, [r3, #-4]!
  107748. 802ca2e: 2900 cmp r1, #0
  107749. 802ca30: d0f5 beq.n 802ca1e <__any_on+0x2a>
  107750. 802ca32: 2001 movs r0, #1
  107751. 802ca34: e7f6 b.n 802ca24 <__any_on+0x30>
  107752. 0802ca36 <_malloc_usable_size_r>:
  107753. 802ca36: f851 3c04 ldr.w r3, [r1, #-4]
  107754. 802ca3a: 1f18 subs r0, r3, #4
  107755. 802ca3c: 2b00 cmp r3, #0
  107756. 802ca3e: bfbc itt lt
  107757. 802ca40: 580b ldrlt r3, [r1, r0]
  107758. 802ca42: 18c0 addlt r0, r0, r3
  107759. 802ca44: 4770 bx lr
  107760. 0802ca46 <__ascii_wctomb>:
  107761. 802ca46: 4603 mov r3, r0
  107762. 802ca48: 4608 mov r0, r1
  107763. 802ca4a: b141 cbz r1, 802ca5e <__ascii_wctomb+0x18>
  107764. 802ca4c: 2aff cmp r2, #255 @ 0xff
  107765. 802ca4e: d904 bls.n 802ca5a <__ascii_wctomb+0x14>
  107766. 802ca50: 228a movs r2, #138 @ 0x8a
  107767. 802ca52: 601a str r2, [r3, #0]
  107768. 802ca54: f04f 30ff mov.w r0, #4294967295 @ 0xffffffff
  107769. 802ca58: 4770 bx lr
  107770. 802ca5a: 700a strb r2, [r1, #0]
  107771. 802ca5c: 2001 movs r0, #1
  107772. 802ca5e: 4770 bx lr
  107773. 0802ca60 <__ssputs_r>:
  107774. 802ca60: e92d 47f0 stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr}
  107775. 802ca64: 688e ldr r6, [r1, #8]
  107776. 802ca66: 461f mov r7, r3
  107777. 802ca68: 42be cmp r6, r7
  107778. 802ca6a: 680b ldr r3, [r1, #0]
  107779. 802ca6c: 4682 mov sl, r0
  107780. 802ca6e: 460c mov r4, r1
  107781. 802ca70: 4690 mov r8, r2
  107782. 802ca72: d82d bhi.n 802cad0 <__ssputs_r+0x70>
  107783. 802ca74: f9b1 200c ldrsh.w r2, [r1, #12]
  107784. 802ca78: f412 6f90 tst.w r2, #1152 @ 0x480
  107785. 802ca7c: d026 beq.n 802cacc <__ssputs_r+0x6c>
  107786. 802ca7e: 6965 ldr r5, [r4, #20]
  107787. 802ca80: 6909 ldr r1, [r1, #16]
  107788. 802ca82: eb05 0545 add.w r5, r5, r5, lsl #1
  107789. 802ca86: eba3 0901 sub.w r9, r3, r1
  107790. 802ca8a: eb05 75d5 add.w r5, r5, r5, lsr #31
  107791. 802ca8e: 1c7b adds r3, r7, #1
  107792. 802ca90: 444b add r3, r9
  107793. 802ca92: 106d asrs r5, r5, #1
  107794. 802ca94: 429d cmp r5, r3
  107795. 802ca96: bf38 it cc
  107796. 802ca98: 461d movcc r5, r3
  107797. 802ca9a: 0553 lsls r3, r2, #21
  107798. 802ca9c: d527 bpl.n 802caee <__ssputs_r+0x8e>
  107799. 802ca9e: 4629 mov r1, r5
  107800. 802caa0: f7fc fb2e bl 8029100 <_malloc_r>
  107801. 802caa4: 4606 mov r6, r0
  107802. 802caa6: b360 cbz r0, 802cb02 <__ssputs_r+0xa2>
  107803. 802caa8: 6921 ldr r1, [r4, #16]
  107804. 802caaa: 464a mov r2, r9
  107805. 802caac: f7fe f967 bl 802ad7e <memcpy>
  107806. 802cab0: 89a3 ldrh r3, [r4, #12]
  107807. 802cab2: f423 6390 bic.w r3, r3, #1152 @ 0x480
  107808. 802cab6: f043 0380 orr.w r3, r3, #128 @ 0x80
  107809. 802caba: 81a3 strh r3, [r4, #12]
  107810. 802cabc: 6126 str r6, [r4, #16]
  107811. 802cabe: 6165 str r5, [r4, #20]
  107812. 802cac0: 444e add r6, r9
  107813. 802cac2: eba5 0509 sub.w r5, r5, r9
  107814. 802cac6: 6026 str r6, [r4, #0]
  107815. 802cac8: 60a5 str r5, [r4, #8]
  107816. 802caca: 463e mov r6, r7
  107817. 802cacc: 42be cmp r6, r7
  107818. 802cace: d900 bls.n 802cad2 <__ssputs_r+0x72>
  107819. 802cad0: 463e mov r6, r7
  107820. 802cad2: 6820 ldr r0, [r4, #0]
  107821. 802cad4: 4632 mov r2, r6
  107822. 802cad6: 4641 mov r1, r8
  107823. 802cad8: f7fe f840 bl 802ab5c <memmove>
  107824. 802cadc: 68a3 ldr r3, [r4, #8]
  107825. 802cade: 1b9b subs r3, r3, r6
  107826. 802cae0: 60a3 str r3, [r4, #8]
  107827. 802cae2: 6823 ldr r3, [r4, #0]
  107828. 802cae4: 4433 add r3, r6
  107829. 802cae6: 6023 str r3, [r4, #0]
  107830. 802cae8: 2000 movs r0, #0
  107831. 802caea: e8bd 87f0 ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc}
  107832. 802caee: 462a mov r2, r5
  107833. 802caf0: f7fc fbd8 bl 80292a4 <_realloc_r>
  107834. 802caf4: 4606 mov r6, r0
  107835. 802caf6: 2800 cmp r0, #0
  107836. 802caf8: d1e0 bne.n 802cabc <__ssputs_r+0x5c>
  107837. 802cafa: 6921 ldr r1, [r4, #16]
  107838. 802cafc: 4650 mov r0, sl
  107839. 802cafe: f7fe ff55 bl 802b9ac <_free_r>
  107840. 802cb02: 230c movs r3, #12
  107841. 802cb04: f8ca 3000 str.w r3, [sl]
  107842. 802cb08: 89a3 ldrh r3, [r4, #12]
  107843. 802cb0a: f043 0340 orr.w r3, r3, #64 @ 0x40
  107844. 802cb0e: 81a3 strh r3, [r4, #12]
  107845. 802cb10: f04f 30ff mov.w r0, #4294967295 @ 0xffffffff
  107846. 802cb14: e7e9 b.n 802caea <__ssputs_r+0x8a>
  107847. ...
  107848. 0802cb18 <_svfiprintf_r>:
  107849. 802cb18: e92d 4ff0 stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr}
  107850. 802cb1c: 4698 mov r8, r3
  107851. 802cb1e: 898b ldrh r3, [r1, #12]
  107852. 802cb20: 061b lsls r3, r3, #24
  107853. 802cb22: b09d sub sp, #116 @ 0x74
  107854. 802cb24: 4607 mov r7, r0
  107855. 802cb26: 460d mov r5, r1
  107856. 802cb28: 4614 mov r4, r2
  107857. 802cb2a: d510 bpl.n 802cb4e <_svfiprintf_r+0x36>
  107858. 802cb2c: 690b ldr r3, [r1, #16]
  107859. 802cb2e: b973 cbnz r3, 802cb4e <_svfiprintf_r+0x36>
  107860. 802cb30: 2140 movs r1, #64 @ 0x40
  107861. 802cb32: f7fc fae5 bl 8029100 <_malloc_r>
  107862. 802cb36: 6028 str r0, [r5, #0]
  107863. 802cb38: 6128 str r0, [r5, #16]
  107864. 802cb3a: b930 cbnz r0, 802cb4a <_svfiprintf_r+0x32>
  107865. 802cb3c: 230c movs r3, #12
  107866. 802cb3e: 603b str r3, [r7, #0]
  107867. 802cb40: f04f 30ff mov.w r0, #4294967295 @ 0xffffffff
  107868. 802cb44: b01d add sp, #116 @ 0x74
  107869. 802cb46: e8bd 8ff0 ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc}
  107870. 802cb4a: 2340 movs r3, #64 @ 0x40
  107871. 802cb4c: 616b str r3, [r5, #20]
  107872. 802cb4e: 2300 movs r3, #0
  107873. 802cb50: 9309 str r3, [sp, #36] @ 0x24
  107874. 802cb52: 2320 movs r3, #32
  107875. 802cb54: f88d 3029 strb.w r3, [sp, #41] @ 0x29
  107876. 802cb58: f8cd 800c str.w r8, [sp, #12]
  107877. 802cb5c: 2330 movs r3, #48 @ 0x30
  107878. 802cb5e: f8df 819c ldr.w r8, [pc, #412] @ 802ccfc <_svfiprintf_r+0x1e4>
  107879. 802cb62: f88d 302a strb.w r3, [sp, #42] @ 0x2a
  107880. 802cb66: f04f 0901 mov.w r9, #1
  107881. 802cb6a: 4623 mov r3, r4
  107882. 802cb6c: 469a mov sl, r3
  107883. 802cb6e: f813 2b01 ldrb.w r2, [r3], #1
  107884. 802cb72: b10a cbz r2, 802cb78 <_svfiprintf_r+0x60>
  107885. 802cb74: 2a25 cmp r2, #37 @ 0x25
  107886. 802cb76: d1f9 bne.n 802cb6c <_svfiprintf_r+0x54>
  107887. 802cb78: ebba 0b04 subs.w fp, sl, r4
  107888. 802cb7c: d00b beq.n 802cb96 <_svfiprintf_r+0x7e>
  107889. 802cb7e: 465b mov r3, fp
  107890. 802cb80: 4622 mov r2, r4
  107891. 802cb82: 4629 mov r1, r5
  107892. 802cb84: 4638 mov r0, r7
  107893. 802cb86: f7ff ff6b bl 802ca60 <__ssputs_r>
  107894. 802cb8a: 3001 adds r0, #1
  107895. 802cb8c: f000 80a7 beq.w 802ccde <_svfiprintf_r+0x1c6>
  107896. 802cb90: 9a09 ldr r2, [sp, #36] @ 0x24
  107897. 802cb92: 445a add r2, fp
  107898. 802cb94: 9209 str r2, [sp, #36] @ 0x24
  107899. 802cb96: f89a 3000 ldrb.w r3, [sl]
  107900. 802cb9a: 2b00 cmp r3, #0
  107901. 802cb9c: f000 809f beq.w 802ccde <_svfiprintf_r+0x1c6>
  107902. 802cba0: 2300 movs r3, #0
  107903. 802cba2: f04f 32ff mov.w r2, #4294967295 @ 0xffffffff
  107904. 802cba6: e9cd 2305 strd r2, r3, [sp, #20]
  107905. 802cbaa: f10a 0a01 add.w sl, sl, #1
  107906. 802cbae: 9304 str r3, [sp, #16]
  107907. 802cbb0: 9307 str r3, [sp, #28]
  107908. 802cbb2: f88d 3053 strb.w r3, [sp, #83] @ 0x53
  107909. 802cbb6: 931a str r3, [sp, #104] @ 0x68
  107910. 802cbb8: 4654 mov r4, sl
  107911. 802cbba: 2205 movs r2, #5
  107912. 802cbbc: f814 1b01 ldrb.w r1, [r4], #1
  107913. 802cbc0: 484e ldr r0, [pc, #312] @ (802ccfc <_svfiprintf_r+0x1e4>)
  107914. 802cbc2: f7d3 fb9d bl 8000300 <memchr>
  107915. 802cbc6: 9a04 ldr r2, [sp, #16]
  107916. 802cbc8: b9d8 cbnz r0, 802cc02 <_svfiprintf_r+0xea>
  107917. 802cbca: 06d0 lsls r0, r2, #27
  107918. 802cbcc: bf44 itt mi
  107919. 802cbce: 2320 movmi r3, #32
  107920. 802cbd0: f88d 3053 strbmi.w r3, [sp, #83] @ 0x53
  107921. 802cbd4: 0711 lsls r1, r2, #28
  107922. 802cbd6: bf44 itt mi
  107923. 802cbd8: 232b movmi r3, #43 @ 0x2b
  107924. 802cbda: f88d 3053 strbmi.w r3, [sp, #83] @ 0x53
  107925. 802cbde: f89a 3000 ldrb.w r3, [sl]
  107926. 802cbe2: 2b2a cmp r3, #42 @ 0x2a
  107927. 802cbe4: d015 beq.n 802cc12 <_svfiprintf_r+0xfa>
  107928. 802cbe6: 9a07 ldr r2, [sp, #28]
  107929. 802cbe8: 4654 mov r4, sl
  107930. 802cbea: 2000 movs r0, #0
  107931. 802cbec: f04f 0c0a mov.w ip, #10
  107932. 802cbf0: 4621 mov r1, r4
  107933. 802cbf2: f811 3b01 ldrb.w r3, [r1], #1
  107934. 802cbf6: 3b30 subs r3, #48 @ 0x30
  107935. 802cbf8: 2b09 cmp r3, #9
  107936. 802cbfa: d94b bls.n 802cc94 <_svfiprintf_r+0x17c>
  107937. 802cbfc: b1b0 cbz r0, 802cc2c <_svfiprintf_r+0x114>
  107938. 802cbfe: 9207 str r2, [sp, #28]
  107939. 802cc00: e014 b.n 802cc2c <_svfiprintf_r+0x114>
  107940. 802cc02: eba0 0308 sub.w r3, r0, r8
  107941. 802cc06: fa09 f303 lsl.w r3, r9, r3
  107942. 802cc0a: 4313 orrs r3, r2
  107943. 802cc0c: 9304 str r3, [sp, #16]
  107944. 802cc0e: 46a2 mov sl, r4
  107945. 802cc10: e7d2 b.n 802cbb8 <_svfiprintf_r+0xa0>
  107946. 802cc12: 9b03 ldr r3, [sp, #12]
  107947. 802cc14: 1d19 adds r1, r3, #4
  107948. 802cc16: 681b ldr r3, [r3, #0]
  107949. 802cc18: 9103 str r1, [sp, #12]
  107950. 802cc1a: 2b00 cmp r3, #0
  107951. 802cc1c: bfbb ittet lt
  107952. 802cc1e: 425b neglt r3, r3
  107953. 802cc20: f042 0202 orrlt.w r2, r2, #2
  107954. 802cc24: 9307 strge r3, [sp, #28]
  107955. 802cc26: 9307 strlt r3, [sp, #28]
  107956. 802cc28: bfb8 it lt
  107957. 802cc2a: 9204 strlt r2, [sp, #16]
  107958. 802cc2c: 7823 ldrb r3, [r4, #0]
  107959. 802cc2e: 2b2e cmp r3, #46 @ 0x2e
  107960. 802cc30: d10a bne.n 802cc48 <_svfiprintf_r+0x130>
  107961. 802cc32: 7863 ldrb r3, [r4, #1]
  107962. 802cc34: 2b2a cmp r3, #42 @ 0x2a
  107963. 802cc36: d132 bne.n 802cc9e <_svfiprintf_r+0x186>
  107964. 802cc38: 9b03 ldr r3, [sp, #12]
  107965. 802cc3a: 1d1a adds r2, r3, #4
  107966. 802cc3c: 681b ldr r3, [r3, #0]
  107967. 802cc3e: 9203 str r2, [sp, #12]
  107968. 802cc40: ea43 73e3 orr.w r3, r3, r3, asr #31
  107969. 802cc44: 3402 adds r4, #2
  107970. 802cc46: 9305 str r3, [sp, #20]
  107971. 802cc48: f8df a0c0 ldr.w sl, [pc, #192] @ 802cd0c <_svfiprintf_r+0x1f4>
  107972. 802cc4c: 7821 ldrb r1, [r4, #0]
  107973. 802cc4e: 2203 movs r2, #3
  107974. 802cc50: 4650 mov r0, sl
  107975. 802cc52: f7d3 fb55 bl 8000300 <memchr>
  107976. 802cc56: b138 cbz r0, 802cc68 <_svfiprintf_r+0x150>
  107977. 802cc58: 9b04 ldr r3, [sp, #16]
  107978. 802cc5a: eba0 000a sub.w r0, r0, sl
  107979. 802cc5e: 2240 movs r2, #64 @ 0x40
  107980. 802cc60: 4082 lsls r2, r0
  107981. 802cc62: 4313 orrs r3, r2
  107982. 802cc64: 3401 adds r4, #1
  107983. 802cc66: 9304 str r3, [sp, #16]
  107984. 802cc68: f814 1b01 ldrb.w r1, [r4], #1
  107985. 802cc6c: 4824 ldr r0, [pc, #144] @ (802cd00 <_svfiprintf_r+0x1e8>)
  107986. 802cc6e: f88d 1028 strb.w r1, [sp, #40] @ 0x28
  107987. 802cc72: 2206 movs r2, #6
  107988. 802cc74: f7d3 fb44 bl 8000300 <memchr>
  107989. 802cc78: 2800 cmp r0, #0
  107990. 802cc7a: d036 beq.n 802ccea <_svfiprintf_r+0x1d2>
  107991. 802cc7c: 4b21 ldr r3, [pc, #132] @ (802cd04 <_svfiprintf_r+0x1ec>)
  107992. 802cc7e: bb1b cbnz r3, 802ccc8 <_svfiprintf_r+0x1b0>
  107993. 802cc80: 9b03 ldr r3, [sp, #12]
  107994. 802cc82: 3307 adds r3, #7
  107995. 802cc84: f023 0307 bic.w r3, r3, #7
  107996. 802cc88: 3308 adds r3, #8
  107997. 802cc8a: 9303 str r3, [sp, #12]
  107998. 802cc8c: 9b09 ldr r3, [sp, #36] @ 0x24
  107999. 802cc8e: 4433 add r3, r6
  108000. 802cc90: 9309 str r3, [sp, #36] @ 0x24
  108001. 802cc92: e76a b.n 802cb6a <_svfiprintf_r+0x52>
  108002. 802cc94: fb0c 3202 mla r2, ip, r2, r3
  108003. 802cc98: 460c mov r4, r1
  108004. 802cc9a: 2001 movs r0, #1
  108005. 802cc9c: e7a8 b.n 802cbf0 <_svfiprintf_r+0xd8>
  108006. 802cc9e: 2300 movs r3, #0
  108007. 802cca0: 3401 adds r4, #1
  108008. 802cca2: 9305 str r3, [sp, #20]
  108009. 802cca4: 4619 mov r1, r3
  108010. 802cca6: f04f 0c0a mov.w ip, #10
  108011. 802ccaa: 4620 mov r0, r4
  108012. 802ccac: f810 2b01 ldrb.w r2, [r0], #1
  108013. 802ccb0: 3a30 subs r2, #48 @ 0x30
  108014. 802ccb2: 2a09 cmp r2, #9
  108015. 802ccb4: d903 bls.n 802ccbe <_svfiprintf_r+0x1a6>
  108016. 802ccb6: 2b00 cmp r3, #0
  108017. 802ccb8: d0c6 beq.n 802cc48 <_svfiprintf_r+0x130>
  108018. 802ccba: 9105 str r1, [sp, #20]
  108019. 802ccbc: e7c4 b.n 802cc48 <_svfiprintf_r+0x130>
  108020. 802ccbe: fb0c 2101 mla r1, ip, r1, r2
  108021. 802ccc2: 4604 mov r4, r0
  108022. 802ccc4: 2301 movs r3, #1
  108023. 802ccc6: e7f0 b.n 802ccaa <_svfiprintf_r+0x192>
  108024. 802ccc8: ab03 add r3, sp, #12
  108025. 802ccca: 9300 str r3, [sp, #0]
  108026. 802cccc: 462a mov r2, r5
  108027. 802ccce: 4b0e ldr r3, [pc, #56] @ (802cd08 <_svfiprintf_r+0x1f0>)
  108028. 802ccd0: a904 add r1, sp, #16
  108029. 802ccd2: 4638 mov r0, r7
  108030. 802ccd4: f7fd f960 bl 8029f98 <_printf_float>
  108031. 802ccd8: 1c42 adds r2, r0, #1
  108032. 802ccda: 4606 mov r6, r0
  108033. 802ccdc: d1d6 bne.n 802cc8c <_svfiprintf_r+0x174>
  108034. 802ccde: 89ab ldrh r3, [r5, #12]
  108035. 802cce0: 065b lsls r3, r3, #25
  108036. 802cce2: f53f af2d bmi.w 802cb40 <_svfiprintf_r+0x28>
  108037. 802cce6: 9809 ldr r0, [sp, #36] @ 0x24
  108038. 802cce8: e72c b.n 802cb44 <_svfiprintf_r+0x2c>
  108039. 802ccea: ab03 add r3, sp, #12
  108040. 802ccec: 9300 str r3, [sp, #0]
  108041. 802ccee: 462a mov r2, r5
  108042. 802ccf0: 4b05 ldr r3, [pc, #20] @ (802cd08 <_svfiprintf_r+0x1f0>)
  108043. 802ccf2: a904 add r1, sp, #16
  108044. 802ccf4: 4638 mov r0, r7
  108045. 802ccf6: f7fd fbd7 bl 802a4a8 <_printf_i>
  108046. 802ccfa: e7ed b.n 802ccd8 <_svfiprintf_r+0x1c0>
  108047. 802ccfc: 080320f8 .word 0x080320f8
  108048. 802cd00: 08032102 .word 0x08032102
  108049. 802cd04: 08029f99 .word 0x08029f99
  108050. 802cd08: 0802ca61 .word 0x0802ca61
  108051. 802cd0c: 080320fe .word 0x080320fe
  108052. 0802cd10 <__sfputc_r>:
  108053. 802cd10: 6893 ldr r3, [r2, #8]
  108054. 802cd12: 3b01 subs r3, #1
  108055. 802cd14: 2b00 cmp r3, #0
  108056. 802cd16: b410 push {r4}
  108057. 802cd18: 6093 str r3, [r2, #8]
  108058. 802cd1a: da08 bge.n 802cd2e <__sfputc_r+0x1e>
  108059. 802cd1c: 6994 ldr r4, [r2, #24]
  108060. 802cd1e: 42a3 cmp r3, r4
  108061. 802cd20: db01 blt.n 802cd26 <__sfputc_r+0x16>
  108062. 802cd22: 290a cmp r1, #10
  108063. 802cd24: d103 bne.n 802cd2e <__sfputc_r+0x1e>
  108064. 802cd26: f85d 4b04 ldr.w r4, [sp], #4
  108065. 802cd2a: f7fd be72 b.w 802aa12 <__swbuf_r>
  108066. 802cd2e: 6813 ldr r3, [r2, #0]
  108067. 802cd30: 1c58 adds r0, r3, #1
  108068. 802cd32: 6010 str r0, [r2, #0]
  108069. 802cd34: 7019 strb r1, [r3, #0]
  108070. 802cd36: 4608 mov r0, r1
  108071. 802cd38: f85d 4b04 ldr.w r4, [sp], #4
  108072. 802cd3c: 4770 bx lr
  108073. 0802cd3e <__sfputs_r>:
  108074. 802cd3e: b5f8 push {r3, r4, r5, r6, r7, lr}
  108075. 802cd40: 4606 mov r6, r0
  108076. 802cd42: 460f mov r7, r1
  108077. 802cd44: 4614 mov r4, r2
  108078. 802cd46: 18d5 adds r5, r2, r3
  108079. 802cd48: 42ac cmp r4, r5
  108080. 802cd4a: d101 bne.n 802cd50 <__sfputs_r+0x12>
  108081. 802cd4c: 2000 movs r0, #0
  108082. 802cd4e: e007 b.n 802cd60 <__sfputs_r+0x22>
  108083. 802cd50: f814 1b01 ldrb.w r1, [r4], #1
  108084. 802cd54: 463a mov r2, r7
  108085. 802cd56: 4630 mov r0, r6
  108086. 802cd58: f7ff ffda bl 802cd10 <__sfputc_r>
  108087. 802cd5c: 1c43 adds r3, r0, #1
  108088. 802cd5e: d1f3 bne.n 802cd48 <__sfputs_r+0xa>
  108089. 802cd60: bdf8 pop {r3, r4, r5, r6, r7, pc}
  108090. ...
  108091. 0802cd64 <_vfiprintf_r>:
  108092. 802cd64: e92d 4ff0 stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr}
  108093. 802cd68: 460d mov r5, r1
  108094. 802cd6a: b09d sub sp, #116 @ 0x74
  108095. 802cd6c: 4614 mov r4, r2
  108096. 802cd6e: 4698 mov r8, r3
  108097. 802cd70: 4606 mov r6, r0
  108098. 802cd72: b118 cbz r0, 802cd7c <_vfiprintf_r+0x18>
  108099. 802cd74: 6a03 ldr r3, [r0, #32]
  108100. 802cd76: b90b cbnz r3, 802cd7c <_vfiprintf_r+0x18>
  108101. 802cd78: f7fd fd42 bl 802a800 <__sinit>
  108102. 802cd7c: 6e6b ldr r3, [r5, #100] @ 0x64
  108103. 802cd7e: 07d9 lsls r1, r3, #31
  108104. 802cd80: d405 bmi.n 802cd8e <_vfiprintf_r+0x2a>
  108105. 802cd82: 89ab ldrh r3, [r5, #12]
  108106. 802cd84: 059a lsls r2, r3, #22
  108107. 802cd86: d402 bmi.n 802cd8e <_vfiprintf_r+0x2a>
  108108. 802cd88: 6da8 ldr r0, [r5, #88] @ 0x58
  108109. 802cd8a: f7fd fff6 bl 802ad7a <__retarget_lock_acquire_recursive>
  108110. 802cd8e: 89ab ldrh r3, [r5, #12]
  108111. 802cd90: 071b lsls r3, r3, #28
  108112. 802cd92: d501 bpl.n 802cd98 <_vfiprintf_r+0x34>
  108113. 802cd94: 692b ldr r3, [r5, #16]
  108114. 802cd96: b99b cbnz r3, 802cdc0 <_vfiprintf_r+0x5c>
  108115. 802cd98: 4629 mov r1, r5
  108116. 802cd9a: 4630 mov r0, r6
  108117. 802cd9c: f7fd fe78 bl 802aa90 <__swsetup_r>
  108118. 802cda0: b170 cbz r0, 802cdc0 <_vfiprintf_r+0x5c>
  108119. 802cda2: 6e6b ldr r3, [r5, #100] @ 0x64
  108120. 802cda4: 07dc lsls r4, r3, #31
  108121. 802cda6: d504 bpl.n 802cdb2 <_vfiprintf_r+0x4e>
  108122. 802cda8: f04f 30ff mov.w r0, #4294967295 @ 0xffffffff
  108123. 802cdac: b01d add sp, #116 @ 0x74
  108124. 802cdae: e8bd 8ff0 ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc}
  108125. 802cdb2: 89ab ldrh r3, [r5, #12]
  108126. 802cdb4: 0598 lsls r0, r3, #22
  108127. 802cdb6: d4f7 bmi.n 802cda8 <_vfiprintf_r+0x44>
  108128. 802cdb8: 6da8 ldr r0, [r5, #88] @ 0x58
  108129. 802cdba: f7fd ffdf bl 802ad7c <__retarget_lock_release_recursive>
  108130. 802cdbe: e7f3 b.n 802cda8 <_vfiprintf_r+0x44>
  108131. 802cdc0: 2300 movs r3, #0
  108132. 802cdc2: 9309 str r3, [sp, #36] @ 0x24
  108133. 802cdc4: 2320 movs r3, #32
  108134. 802cdc6: f88d 3029 strb.w r3, [sp, #41] @ 0x29
  108135. 802cdca: f8cd 800c str.w r8, [sp, #12]
  108136. 802cdce: 2330 movs r3, #48 @ 0x30
  108137. 802cdd0: f8df 81ac ldr.w r8, [pc, #428] @ 802cf80 <_vfiprintf_r+0x21c>
  108138. 802cdd4: f88d 302a strb.w r3, [sp, #42] @ 0x2a
  108139. 802cdd8: f04f 0901 mov.w r9, #1
  108140. 802cddc: 4623 mov r3, r4
  108141. 802cdde: 469a mov sl, r3
  108142. 802cde0: f813 2b01 ldrb.w r2, [r3], #1
  108143. 802cde4: b10a cbz r2, 802cdea <_vfiprintf_r+0x86>
  108144. 802cde6: 2a25 cmp r2, #37 @ 0x25
  108145. 802cde8: d1f9 bne.n 802cdde <_vfiprintf_r+0x7a>
  108146. 802cdea: ebba 0b04 subs.w fp, sl, r4
  108147. 802cdee: d00b beq.n 802ce08 <_vfiprintf_r+0xa4>
  108148. 802cdf0: 465b mov r3, fp
  108149. 802cdf2: 4622 mov r2, r4
  108150. 802cdf4: 4629 mov r1, r5
  108151. 802cdf6: 4630 mov r0, r6
  108152. 802cdf8: f7ff ffa1 bl 802cd3e <__sfputs_r>
  108153. 802cdfc: 3001 adds r0, #1
  108154. 802cdfe: f000 80a7 beq.w 802cf50 <_vfiprintf_r+0x1ec>
  108155. 802ce02: 9a09 ldr r2, [sp, #36] @ 0x24
  108156. 802ce04: 445a add r2, fp
  108157. 802ce06: 9209 str r2, [sp, #36] @ 0x24
  108158. 802ce08: f89a 3000 ldrb.w r3, [sl]
  108159. 802ce0c: 2b00 cmp r3, #0
  108160. 802ce0e: f000 809f beq.w 802cf50 <_vfiprintf_r+0x1ec>
  108161. 802ce12: 2300 movs r3, #0
  108162. 802ce14: f04f 32ff mov.w r2, #4294967295 @ 0xffffffff
  108163. 802ce18: e9cd 2305 strd r2, r3, [sp, #20]
  108164. 802ce1c: f10a 0a01 add.w sl, sl, #1
  108165. 802ce20: 9304 str r3, [sp, #16]
  108166. 802ce22: 9307 str r3, [sp, #28]
  108167. 802ce24: f88d 3053 strb.w r3, [sp, #83] @ 0x53
  108168. 802ce28: 931a str r3, [sp, #104] @ 0x68
  108169. 802ce2a: 4654 mov r4, sl
  108170. 802ce2c: 2205 movs r2, #5
  108171. 802ce2e: f814 1b01 ldrb.w r1, [r4], #1
  108172. 802ce32: 4853 ldr r0, [pc, #332] @ (802cf80 <_vfiprintf_r+0x21c>)
  108173. 802ce34: f7d3 fa64 bl 8000300 <memchr>
  108174. 802ce38: 9a04 ldr r2, [sp, #16]
  108175. 802ce3a: b9d8 cbnz r0, 802ce74 <_vfiprintf_r+0x110>
  108176. 802ce3c: 06d1 lsls r1, r2, #27
  108177. 802ce3e: bf44 itt mi
  108178. 802ce40: 2320 movmi r3, #32
  108179. 802ce42: f88d 3053 strbmi.w r3, [sp, #83] @ 0x53
  108180. 802ce46: 0713 lsls r3, r2, #28
  108181. 802ce48: bf44 itt mi
  108182. 802ce4a: 232b movmi r3, #43 @ 0x2b
  108183. 802ce4c: f88d 3053 strbmi.w r3, [sp, #83] @ 0x53
  108184. 802ce50: f89a 3000 ldrb.w r3, [sl]
  108185. 802ce54: 2b2a cmp r3, #42 @ 0x2a
  108186. 802ce56: d015 beq.n 802ce84 <_vfiprintf_r+0x120>
  108187. 802ce58: 9a07 ldr r2, [sp, #28]
  108188. 802ce5a: 4654 mov r4, sl
  108189. 802ce5c: 2000 movs r0, #0
  108190. 802ce5e: f04f 0c0a mov.w ip, #10
  108191. 802ce62: 4621 mov r1, r4
  108192. 802ce64: f811 3b01 ldrb.w r3, [r1], #1
  108193. 802ce68: 3b30 subs r3, #48 @ 0x30
  108194. 802ce6a: 2b09 cmp r3, #9
  108195. 802ce6c: d94b bls.n 802cf06 <_vfiprintf_r+0x1a2>
  108196. 802ce6e: b1b0 cbz r0, 802ce9e <_vfiprintf_r+0x13a>
  108197. 802ce70: 9207 str r2, [sp, #28]
  108198. 802ce72: e014 b.n 802ce9e <_vfiprintf_r+0x13a>
  108199. 802ce74: eba0 0308 sub.w r3, r0, r8
  108200. 802ce78: fa09 f303 lsl.w r3, r9, r3
  108201. 802ce7c: 4313 orrs r3, r2
  108202. 802ce7e: 9304 str r3, [sp, #16]
  108203. 802ce80: 46a2 mov sl, r4
  108204. 802ce82: e7d2 b.n 802ce2a <_vfiprintf_r+0xc6>
  108205. 802ce84: 9b03 ldr r3, [sp, #12]
  108206. 802ce86: 1d19 adds r1, r3, #4
  108207. 802ce88: 681b ldr r3, [r3, #0]
  108208. 802ce8a: 9103 str r1, [sp, #12]
  108209. 802ce8c: 2b00 cmp r3, #0
  108210. 802ce8e: bfbb ittet lt
  108211. 802ce90: 425b neglt r3, r3
  108212. 802ce92: f042 0202 orrlt.w r2, r2, #2
  108213. 802ce96: 9307 strge r3, [sp, #28]
  108214. 802ce98: 9307 strlt r3, [sp, #28]
  108215. 802ce9a: bfb8 it lt
  108216. 802ce9c: 9204 strlt r2, [sp, #16]
  108217. 802ce9e: 7823 ldrb r3, [r4, #0]
  108218. 802cea0: 2b2e cmp r3, #46 @ 0x2e
  108219. 802cea2: d10a bne.n 802ceba <_vfiprintf_r+0x156>
  108220. 802cea4: 7863 ldrb r3, [r4, #1]
  108221. 802cea6: 2b2a cmp r3, #42 @ 0x2a
  108222. 802cea8: d132 bne.n 802cf10 <_vfiprintf_r+0x1ac>
  108223. 802ceaa: 9b03 ldr r3, [sp, #12]
  108224. 802ceac: 1d1a adds r2, r3, #4
  108225. 802ceae: 681b ldr r3, [r3, #0]
  108226. 802ceb0: 9203 str r2, [sp, #12]
  108227. 802ceb2: ea43 73e3 orr.w r3, r3, r3, asr #31
  108228. 802ceb6: 3402 adds r4, #2
  108229. 802ceb8: 9305 str r3, [sp, #20]
  108230. 802ceba: f8df a0d4 ldr.w sl, [pc, #212] @ 802cf90 <_vfiprintf_r+0x22c>
  108231. 802cebe: 7821 ldrb r1, [r4, #0]
  108232. 802cec0: 2203 movs r2, #3
  108233. 802cec2: 4650 mov r0, sl
  108234. 802cec4: f7d3 fa1c bl 8000300 <memchr>
  108235. 802cec8: b138 cbz r0, 802ceda <_vfiprintf_r+0x176>
  108236. 802ceca: 9b04 ldr r3, [sp, #16]
  108237. 802cecc: eba0 000a sub.w r0, r0, sl
  108238. 802ced0: 2240 movs r2, #64 @ 0x40
  108239. 802ced2: 4082 lsls r2, r0
  108240. 802ced4: 4313 orrs r3, r2
  108241. 802ced6: 3401 adds r4, #1
  108242. 802ced8: 9304 str r3, [sp, #16]
  108243. 802ceda: f814 1b01 ldrb.w r1, [r4], #1
  108244. 802cede: 4829 ldr r0, [pc, #164] @ (802cf84 <_vfiprintf_r+0x220>)
  108245. 802cee0: f88d 1028 strb.w r1, [sp, #40] @ 0x28
  108246. 802cee4: 2206 movs r2, #6
  108247. 802cee6: f7d3 fa0b bl 8000300 <memchr>
  108248. 802ceea: 2800 cmp r0, #0
  108249. 802ceec: d03f beq.n 802cf6e <_vfiprintf_r+0x20a>
  108250. 802ceee: 4b26 ldr r3, [pc, #152] @ (802cf88 <_vfiprintf_r+0x224>)
  108251. 802cef0: bb1b cbnz r3, 802cf3a <_vfiprintf_r+0x1d6>
  108252. 802cef2: 9b03 ldr r3, [sp, #12]
  108253. 802cef4: 3307 adds r3, #7
  108254. 802cef6: f023 0307 bic.w r3, r3, #7
  108255. 802cefa: 3308 adds r3, #8
  108256. 802cefc: 9303 str r3, [sp, #12]
  108257. 802cefe: 9b09 ldr r3, [sp, #36] @ 0x24
  108258. 802cf00: 443b add r3, r7
  108259. 802cf02: 9309 str r3, [sp, #36] @ 0x24
  108260. 802cf04: e76a b.n 802cddc <_vfiprintf_r+0x78>
  108261. 802cf06: fb0c 3202 mla r2, ip, r2, r3
  108262. 802cf0a: 460c mov r4, r1
  108263. 802cf0c: 2001 movs r0, #1
  108264. 802cf0e: e7a8 b.n 802ce62 <_vfiprintf_r+0xfe>
  108265. 802cf10: 2300 movs r3, #0
  108266. 802cf12: 3401 adds r4, #1
  108267. 802cf14: 9305 str r3, [sp, #20]
  108268. 802cf16: 4619 mov r1, r3
  108269. 802cf18: f04f 0c0a mov.w ip, #10
  108270. 802cf1c: 4620 mov r0, r4
  108271. 802cf1e: f810 2b01 ldrb.w r2, [r0], #1
  108272. 802cf22: 3a30 subs r2, #48 @ 0x30
  108273. 802cf24: 2a09 cmp r2, #9
  108274. 802cf26: d903 bls.n 802cf30 <_vfiprintf_r+0x1cc>
  108275. 802cf28: 2b00 cmp r3, #0
  108276. 802cf2a: d0c6 beq.n 802ceba <_vfiprintf_r+0x156>
  108277. 802cf2c: 9105 str r1, [sp, #20]
  108278. 802cf2e: e7c4 b.n 802ceba <_vfiprintf_r+0x156>
  108279. 802cf30: fb0c 2101 mla r1, ip, r1, r2
  108280. 802cf34: 4604 mov r4, r0
  108281. 802cf36: 2301 movs r3, #1
  108282. 802cf38: e7f0 b.n 802cf1c <_vfiprintf_r+0x1b8>
  108283. 802cf3a: ab03 add r3, sp, #12
  108284. 802cf3c: 9300 str r3, [sp, #0]
  108285. 802cf3e: 462a mov r2, r5
  108286. 802cf40: 4b12 ldr r3, [pc, #72] @ (802cf8c <_vfiprintf_r+0x228>)
  108287. 802cf42: a904 add r1, sp, #16
  108288. 802cf44: 4630 mov r0, r6
  108289. 802cf46: f7fd f827 bl 8029f98 <_printf_float>
  108290. 802cf4a: 4607 mov r7, r0
  108291. 802cf4c: 1c78 adds r0, r7, #1
  108292. 802cf4e: d1d6 bne.n 802cefe <_vfiprintf_r+0x19a>
  108293. 802cf50: 6e6b ldr r3, [r5, #100] @ 0x64
  108294. 802cf52: 07d9 lsls r1, r3, #31
  108295. 802cf54: d405 bmi.n 802cf62 <_vfiprintf_r+0x1fe>
  108296. 802cf56: 89ab ldrh r3, [r5, #12]
  108297. 802cf58: 059a lsls r2, r3, #22
  108298. 802cf5a: d402 bmi.n 802cf62 <_vfiprintf_r+0x1fe>
  108299. 802cf5c: 6da8 ldr r0, [r5, #88] @ 0x58
  108300. 802cf5e: f7fd ff0d bl 802ad7c <__retarget_lock_release_recursive>
  108301. 802cf62: 89ab ldrh r3, [r5, #12]
  108302. 802cf64: 065b lsls r3, r3, #25
  108303. 802cf66: f53f af1f bmi.w 802cda8 <_vfiprintf_r+0x44>
  108304. 802cf6a: 9809 ldr r0, [sp, #36] @ 0x24
  108305. 802cf6c: e71e b.n 802cdac <_vfiprintf_r+0x48>
  108306. 802cf6e: ab03 add r3, sp, #12
  108307. 802cf70: 9300 str r3, [sp, #0]
  108308. 802cf72: 462a mov r2, r5
  108309. 802cf74: 4b05 ldr r3, [pc, #20] @ (802cf8c <_vfiprintf_r+0x228>)
  108310. 802cf76: a904 add r1, sp, #16
  108311. 802cf78: 4630 mov r0, r6
  108312. 802cf7a: f7fd fa95 bl 802a4a8 <_printf_i>
  108313. 802cf7e: e7e4 b.n 802cf4a <_vfiprintf_r+0x1e6>
  108314. 802cf80: 080320f8 .word 0x080320f8
  108315. 802cf84: 08032102 .word 0x08032102
  108316. 802cf88: 08029f99 .word 0x08029f99
  108317. 802cf8c: 0802cd3f .word 0x0802cd3f
  108318. 802cf90: 080320fe .word 0x080320fe
  108319. 0802cf94 <__sflush_r>:
  108320. 802cf94: f9b1 200c ldrsh.w r2, [r1, #12]
  108321. 802cf98: e92d 41f0 stmdb sp!, {r4, r5, r6, r7, r8, lr}
  108322. 802cf9c: 0716 lsls r6, r2, #28
  108323. 802cf9e: 4605 mov r5, r0
  108324. 802cfa0: 460c mov r4, r1
  108325. 802cfa2: d454 bmi.n 802d04e <__sflush_r+0xba>
  108326. 802cfa4: 684b ldr r3, [r1, #4]
  108327. 802cfa6: 2b00 cmp r3, #0
  108328. 802cfa8: dc02 bgt.n 802cfb0 <__sflush_r+0x1c>
  108329. 802cfaa: 6c0b ldr r3, [r1, #64] @ 0x40
  108330. 802cfac: 2b00 cmp r3, #0
  108331. 802cfae: dd48 ble.n 802d042 <__sflush_r+0xae>
  108332. 802cfb0: 6ae6 ldr r6, [r4, #44] @ 0x2c
  108333. 802cfb2: 2e00 cmp r6, #0
  108334. 802cfb4: d045 beq.n 802d042 <__sflush_r+0xae>
  108335. 802cfb6: 2300 movs r3, #0
  108336. 802cfb8: f412 5280 ands.w r2, r2, #4096 @ 0x1000
  108337. 802cfbc: 682f ldr r7, [r5, #0]
  108338. 802cfbe: 6a21 ldr r1, [r4, #32]
  108339. 802cfc0: 602b str r3, [r5, #0]
  108340. 802cfc2: d030 beq.n 802d026 <__sflush_r+0x92>
  108341. 802cfc4: 6d62 ldr r2, [r4, #84] @ 0x54
  108342. 802cfc6: 89a3 ldrh r3, [r4, #12]
  108343. 802cfc8: 0759 lsls r1, r3, #29
  108344. 802cfca: d505 bpl.n 802cfd8 <__sflush_r+0x44>
  108345. 802cfcc: 6863 ldr r3, [r4, #4]
  108346. 802cfce: 1ad2 subs r2, r2, r3
  108347. 802cfd0: 6b63 ldr r3, [r4, #52] @ 0x34
  108348. 802cfd2: b10b cbz r3, 802cfd8 <__sflush_r+0x44>
  108349. 802cfd4: 6c23 ldr r3, [r4, #64] @ 0x40
  108350. 802cfd6: 1ad2 subs r2, r2, r3
  108351. 802cfd8: 2300 movs r3, #0
  108352. 802cfda: 6ae6 ldr r6, [r4, #44] @ 0x2c
  108353. 802cfdc: 6a21 ldr r1, [r4, #32]
  108354. 802cfde: 4628 mov r0, r5
  108355. 802cfe0: 47b0 blx r6
  108356. 802cfe2: 1c43 adds r3, r0, #1
  108357. 802cfe4: 89a3 ldrh r3, [r4, #12]
  108358. 802cfe6: d106 bne.n 802cff6 <__sflush_r+0x62>
  108359. 802cfe8: 6829 ldr r1, [r5, #0]
  108360. 802cfea: 291d cmp r1, #29
  108361. 802cfec: d82b bhi.n 802d046 <__sflush_r+0xb2>
  108362. 802cfee: 4a2a ldr r2, [pc, #168] @ (802d098 <__sflush_r+0x104>)
  108363. 802cff0: 410a asrs r2, r1
  108364. 802cff2: 07d6 lsls r6, r2, #31
  108365. 802cff4: d427 bmi.n 802d046 <__sflush_r+0xb2>
  108366. 802cff6: 2200 movs r2, #0
  108367. 802cff8: 6062 str r2, [r4, #4]
  108368. 802cffa: 04d9 lsls r1, r3, #19
  108369. 802cffc: 6922 ldr r2, [r4, #16]
  108370. 802cffe: 6022 str r2, [r4, #0]
  108371. 802d000: d504 bpl.n 802d00c <__sflush_r+0x78>
  108372. 802d002: 1c42 adds r2, r0, #1
  108373. 802d004: d101 bne.n 802d00a <__sflush_r+0x76>
  108374. 802d006: 682b ldr r3, [r5, #0]
  108375. 802d008: b903 cbnz r3, 802d00c <__sflush_r+0x78>
  108376. 802d00a: 6560 str r0, [r4, #84] @ 0x54
  108377. 802d00c: 6b61 ldr r1, [r4, #52] @ 0x34
  108378. 802d00e: 602f str r7, [r5, #0]
  108379. 802d010: b1b9 cbz r1, 802d042 <__sflush_r+0xae>
  108380. 802d012: f104 0344 add.w r3, r4, #68 @ 0x44
  108381. 802d016: 4299 cmp r1, r3
  108382. 802d018: d002 beq.n 802d020 <__sflush_r+0x8c>
  108383. 802d01a: 4628 mov r0, r5
  108384. 802d01c: f7fe fcc6 bl 802b9ac <_free_r>
  108385. 802d020: 2300 movs r3, #0
  108386. 802d022: 6363 str r3, [r4, #52] @ 0x34
  108387. 802d024: e00d b.n 802d042 <__sflush_r+0xae>
  108388. 802d026: 2301 movs r3, #1
  108389. 802d028: 4628 mov r0, r5
  108390. 802d02a: 47b0 blx r6
  108391. 802d02c: 4602 mov r2, r0
  108392. 802d02e: 1c50 adds r0, r2, #1
  108393. 802d030: d1c9 bne.n 802cfc6 <__sflush_r+0x32>
  108394. 802d032: 682b ldr r3, [r5, #0]
  108395. 802d034: 2b00 cmp r3, #0
  108396. 802d036: d0c6 beq.n 802cfc6 <__sflush_r+0x32>
  108397. 802d038: 2b1d cmp r3, #29
  108398. 802d03a: d001 beq.n 802d040 <__sflush_r+0xac>
  108399. 802d03c: 2b16 cmp r3, #22
  108400. 802d03e: d11e bne.n 802d07e <__sflush_r+0xea>
  108401. 802d040: 602f str r7, [r5, #0]
  108402. 802d042: 2000 movs r0, #0
  108403. 802d044: e022 b.n 802d08c <__sflush_r+0xf8>
  108404. 802d046: f043 0340 orr.w r3, r3, #64 @ 0x40
  108405. 802d04a: b21b sxth r3, r3
  108406. 802d04c: e01b b.n 802d086 <__sflush_r+0xf2>
  108407. 802d04e: 690f ldr r7, [r1, #16]
  108408. 802d050: 2f00 cmp r7, #0
  108409. 802d052: d0f6 beq.n 802d042 <__sflush_r+0xae>
  108410. 802d054: 0793 lsls r3, r2, #30
  108411. 802d056: 680e ldr r6, [r1, #0]
  108412. 802d058: bf08 it eq
  108413. 802d05a: 694b ldreq r3, [r1, #20]
  108414. 802d05c: 600f str r7, [r1, #0]
  108415. 802d05e: bf18 it ne
  108416. 802d060: 2300 movne r3, #0
  108417. 802d062: eba6 0807 sub.w r8, r6, r7
  108418. 802d066: 608b str r3, [r1, #8]
  108419. 802d068: f1b8 0f00 cmp.w r8, #0
  108420. 802d06c: dde9 ble.n 802d042 <__sflush_r+0xae>
  108421. 802d06e: 6a21 ldr r1, [r4, #32]
  108422. 802d070: 6aa6 ldr r6, [r4, #40] @ 0x28
  108423. 802d072: 4643 mov r3, r8
  108424. 802d074: 463a mov r2, r7
  108425. 802d076: 4628 mov r0, r5
  108426. 802d078: 47b0 blx r6
  108427. 802d07a: 2800 cmp r0, #0
  108428. 802d07c: dc08 bgt.n 802d090 <__sflush_r+0xfc>
  108429. 802d07e: f9b4 300c ldrsh.w r3, [r4, #12]
  108430. 802d082: f043 0340 orr.w r3, r3, #64 @ 0x40
  108431. 802d086: 81a3 strh r3, [r4, #12]
  108432. 802d088: f04f 30ff mov.w r0, #4294967295 @ 0xffffffff
  108433. 802d08c: e8bd 81f0 ldmia.w sp!, {r4, r5, r6, r7, r8, pc}
  108434. 802d090: 4407 add r7, r0
  108435. 802d092: eba8 0800 sub.w r8, r8, r0
  108436. 802d096: e7e7 b.n 802d068 <__sflush_r+0xd4>
  108437. 802d098: dfbffffe .word 0xdfbffffe
  108438. 0802d09c <_fflush_r>:
  108439. 802d09c: b538 push {r3, r4, r5, lr}
  108440. 802d09e: 690b ldr r3, [r1, #16]
  108441. 802d0a0: 4605 mov r5, r0
  108442. 802d0a2: 460c mov r4, r1
  108443. 802d0a4: b913 cbnz r3, 802d0ac <_fflush_r+0x10>
  108444. 802d0a6: 2500 movs r5, #0
  108445. 802d0a8: 4628 mov r0, r5
  108446. 802d0aa: bd38 pop {r3, r4, r5, pc}
  108447. 802d0ac: b118 cbz r0, 802d0b6 <_fflush_r+0x1a>
  108448. 802d0ae: 6a03 ldr r3, [r0, #32]
  108449. 802d0b0: b90b cbnz r3, 802d0b6 <_fflush_r+0x1a>
  108450. 802d0b2: f7fd fba5 bl 802a800 <__sinit>
  108451. 802d0b6: f9b4 300c ldrsh.w r3, [r4, #12]
  108452. 802d0ba: 2b00 cmp r3, #0
  108453. 802d0bc: d0f3 beq.n 802d0a6 <_fflush_r+0xa>
  108454. 802d0be: 6e62 ldr r2, [r4, #100] @ 0x64
  108455. 802d0c0: 07d0 lsls r0, r2, #31
  108456. 802d0c2: d404 bmi.n 802d0ce <_fflush_r+0x32>
  108457. 802d0c4: 0599 lsls r1, r3, #22
  108458. 802d0c6: d402 bmi.n 802d0ce <_fflush_r+0x32>
  108459. 802d0c8: 6da0 ldr r0, [r4, #88] @ 0x58
  108460. 802d0ca: f7fd fe56 bl 802ad7a <__retarget_lock_acquire_recursive>
  108461. 802d0ce: 4628 mov r0, r5
  108462. 802d0d0: 4621 mov r1, r4
  108463. 802d0d2: f7ff ff5f bl 802cf94 <__sflush_r>
  108464. 802d0d6: 6e63 ldr r3, [r4, #100] @ 0x64
  108465. 802d0d8: 07da lsls r2, r3, #31
  108466. 802d0da: 4605 mov r5, r0
  108467. 802d0dc: d4e4 bmi.n 802d0a8 <_fflush_r+0xc>
  108468. 802d0de: 89a3 ldrh r3, [r4, #12]
  108469. 802d0e0: 059b lsls r3, r3, #22
  108470. 802d0e2: d4e1 bmi.n 802d0a8 <_fflush_r+0xc>
  108471. 802d0e4: 6da0 ldr r0, [r4, #88] @ 0x58
  108472. 802d0e6: f7fd fe49 bl 802ad7c <__retarget_lock_release_recursive>
  108473. 802d0ea: e7dd b.n 802d0a8 <_fflush_r+0xc>
  108474. 0802d0ec <fiprintf>:
  108475. 802d0ec: b40e push {r1, r2, r3}
  108476. 802d0ee: b503 push {r0, r1, lr}
  108477. 802d0f0: 4601 mov r1, r0
  108478. 802d0f2: ab03 add r3, sp, #12
  108479. 802d0f4: 4805 ldr r0, [pc, #20] @ (802d10c <fiprintf+0x20>)
  108480. 802d0f6: f853 2b04 ldr.w r2, [r3], #4
  108481. 802d0fa: 6800 ldr r0, [r0, #0]
  108482. 802d0fc: 9301 str r3, [sp, #4]
  108483. 802d0fe: f7ff fe31 bl 802cd64 <_vfiprintf_r>
  108484. 802d102: b002 add sp, #8
  108485. 802d104: f85d eb04 ldr.w lr, [sp], #4
  108486. 802d108: b003 add sp, #12
  108487. 802d10a: 4770 bx lr
  108488. 802d10c: 240001d4 .word 0x240001d4
  108489. 0802d110 <__swhatbuf_r>:
  108490. 802d110: b570 push {r4, r5, r6, lr}
  108491. 802d112: 460c mov r4, r1
  108492. 802d114: f9b1 100e ldrsh.w r1, [r1, #14]
  108493. 802d118: 2900 cmp r1, #0
  108494. 802d11a: b096 sub sp, #88 @ 0x58
  108495. 802d11c: 4615 mov r5, r2
  108496. 802d11e: 461e mov r6, r3
  108497. 802d120: da0d bge.n 802d13e <__swhatbuf_r+0x2e>
  108498. 802d122: 89a3 ldrh r3, [r4, #12]
  108499. 802d124: f013 0f80 tst.w r3, #128 @ 0x80
  108500. 802d128: f04f 0100 mov.w r1, #0
  108501. 802d12c: bf14 ite ne
  108502. 802d12e: 2340 movne r3, #64 @ 0x40
  108503. 802d130: f44f 6380 moveq.w r3, #1024 @ 0x400
  108504. 802d134: 2000 movs r0, #0
  108505. 802d136: 6031 str r1, [r6, #0]
  108506. 802d138: 602b str r3, [r5, #0]
  108507. 802d13a: b016 add sp, #88 @ 0x58
  108508. 802d13c: bd70 pop {r4, r5, r6, pc}
  108509. 802d13e: 466a mov r2, sp
  108510. 802d140: f000 f848 bl 802d1d4 <_fstat_r>
  108511. 802d144: 2800 cmp r0, #0
  108512. 802d146: dbec blt.n 802d122 <__swhatbuf_r+0x12>
  108513. 802d148: 9901 ldr r1, [sp, #4]
  108514. 802d14a: f401 4170 and.w r1, r1, #61440 @ 0xf000
  108515. 802d14e: f5a1 5300 sub.w r3, r1, #8192 @ 0x2000
  108516. 802d152: 4259 negs r1, r3
  108517. 802d154: 4159 adcs r1, r3
  108518. 802d156: f44f 6380 mov.w r3, #1024 @ 0x400
  108519. 802d15a: e7eb b.n 802d134 <__swhatbuf_r+0x24>
  108520. 0802d15c <__smakebuf_r>:
  108521. 802d15c: 898b ldrh r3, [r1, #12]
  108522. 802d15e: b5f7 push {r0, r1, r2, r4, r5, r6, r7, lr}
  108523. 802d160: 079d lsls r5, r3, #30
  108524. 802d162: 4606 mov r6, r0
  108525. 802d164: 460c mov r4, r1
  108526. 802d166: d507 bpl.n 802d178 <__smakebuf_r+0x1c>
  108527. 802d168: f104 0347 add.w r3, r4, #71 @ 0x47
  108528. 802d16c: 6023 str r3, [r4, #0]
  108529. 802d16e: 6123 str r3, [r4, #16]
  108530. 802d170: 2301 movs r3, #1
  108531. 802d172: 6163 str r3, [r4, #20]
  108532. 802d174: b003 add sp, #12
  108533. 802d176: bdf0 pop {r4, r5, r6, r7, pc}
  108534. 802d178: ab01 add r3, sp, #4
  108535. 802d17a: 466a mov r2, sp
  108536. 802d17c: f7ff ffc8 bl 802d110 <__swhatbuf_r>
  108537. 802d180: 9f00 ldr r7, [sp, #0]
  108538. 802d182: 4605 mov r5, r0
  108539. 802d184: 4639 mov r1, r7
  108540. 802d186: 4630 mov r0, r6
  108541. 802d188: f7fb ffba bl 8029100 <_malloc_r>
  108542. 802d18c: b948 cbnz r0, 802d1a2 <__smakebuf_r+0x46>
  108543. 802d18e: f9b4 300c ldrsh.w r3, [r4, #12]
  108544. 802d192: 059a lsls r2, r3, #22
  108545. 802d194: d4ee bmi.n 802d174 <__smakebuf_r+0x18>
  108546. 802d196: f023 0303 bic.w r3, r3, #3
  108547. 802d19a: f043 0302 orr.w r3, r3, #2
  108548. 802d19e: 81a3 strh r3, [r4, #12]
  108549. 802d1a0: e7e2 b.n 802d168 <__smakebuf_r+0xc>
  108550. 802d1a2: 89a3 ldrh r3, [r4, #12]
  108551. 802d1a4: 6020 str r0, [r4, #0]
  108552. 802d1a6: f043 0380 orr.w r3, r3, #128 @ 0x80
  108553. 802d1aa: 81a3 strh r3, [r4, #12]
  108554. 802d1ac: 9b01 ldr r3, [sp, #4]
  108555. 802d1ae: e9c4 0704 strd r0, r7, [r4, #16]
  108556. 802d1b2: b15b cbz r3, 802d1cc <__smakebuf_r+0x70>
  108557. 802d1b4: f9b4 100e ldrsh.w r1, [r4, #14]
  108558. 802d1b8: 4630 mov r0, r6
  108559. 802d1ba: f000 f81d bl 802d1f8 <_isatty_r>
  108560. 802d1be: b128 cbz r0, 802d1cc <__smakebuf_r+0x70>
  108561. 802d1c0: 89a3 ldrh r3, [r4, #12]
  108562. 802d1c2: f023 0303 bic.w r3, r3, #3
  108563. 802d1c6: f043 0301 orr.w r3, r3, #1
  108564. 802d1ca: 81a3 strh r3, [r4, #12]
  108565. 802d1cc: 89a3 ldrh r3, [r4, #12]
  108566. 802d1ce: 431d orrs r5, r3
  108567. 802d1d0: 81a5 strh r5, [r4, #12]
  108568. 802d1d2: e7cf b.n 802d174 <__smakebuf_r+0x18>
  108569. 0802d1d4 <_fstat_r>:
  108570. 802d1d4: b538 push {r3, r4, r5, lr}
  108571. 802d1d6: 4d07 ldr r5, [pc, #28] @ (802d1f4 <_fstat_r+0x20>)
  108572. 802d1d8: 2300 movs r3, #0
  108573. 802d1da: 4604 mov r4, r0
  108574. 802d1dc: 4608 mov r0, r1
  108575. 802d1de: 4611 mov r1, r2
  108576. 802d1e0: 602b str r3, [r5, #0]
  108577. 802d1e2: f7d7 f83d bl 8004260 <_fstat>
  108578. 802d1e6: 1c43 adds r3, r0, #1
  108579. 802d1e8: d102 bne.n 802d1f0 <_fstat_r+0x1c>
  108580. 802d1ea: 682b ldr r3, [r5, #0]
  108581. 802d1ec: b103 cbz r3, 802d1f0 <_fstat_r+0x1c>
  108582. 802d1ee: 6023 str r3, [r4, #0]
  108583. 802d1f0: bd38 pop {r3, r4, r5, pc}
  108584. 802d1f2: bf00 nop
  108585. 802d1f4: 2402b260 .word 0x2402b260
  108586. 0802d1f8 <_isatty_r>:
  108587. 802d1f8: b538 push {r3, r4, r5, lr}
  108588. 802d1fa: 4d06 ldr r5, [pc, #24] @ (802d214 <_isatty_r+0x1c>)
  108589. 802d1fc: 2300 movs r3, #0
  108590. 802d1fe: 4604 mov r4, r0
  108591. 802d200: 4608 mov r0, r1
  108592. 802d202: 602b str r3, [r5, #0]
  108593. 802d204: f7d7 f83c bl 8004280 <_isatty>
  108594. 802d208: 1c43 adds r3, r0, #1
  108595. 802d20a: d102 bne.n 802d212 <_isatty_r+0x1a>
  108596. 802d20c: 682b ldr r3, [r5, #0]
  108597. 802d20e: b103 cbz r3, 802d212 <_isatty_r+0x1a>
  108598. 802d210: 6023 str r3, [r4, #0]
  108599. 802d212: bd38 pop {r3, r4, r5, pc}
  108600. 802d214: 2402b260 .word 0x2402b260
  108601. 0802d218 <abort>:
  108602. 802d218: b508 push {r3, lr}
  108603. 802d21a: 2006 movs r0, #6
  108604. 802d21c: f000 f840 bl 802d2a0 <raise>
  108605. 802d220: 2001 movs r0, #1
  108606. 802d222: f7d6 ffcd bl 80041c0 <_exit>
  108607. 0802d226 <_calloc_r>:
  108608. 802d226: b570 push {r4, r5, r6, lr}
  108609. 802d228: fba1 5402 umull r5, r4, r1, r2
  108610. 802d22c: b93c cbnz r4, 802d23e <_calloc_r+0x18>
  108611. 802d22e: 4629 mov r1, r5
  108612. 802d230: f7fb ff66 bl 8029100 <_malloc_r>
  108613. 802d234: 4606 mov r6, r0
  108614. 802d236: b928 cbnz r0, 802d244 <_calloc_r+0x1e>
  108615. 802d238: 2600 movs r6, #0
  108616. 802d23a: 4630 mov r0, r6
  108617. 802d23c: bd70 pop {r4, r5, r6, pc}
  108618. 802d23e: 220c movs r2, #12
  108619. 802d240: 6002 str r2, [r0, #0]
  108620. 802d242: e7f9 b.n 802d238 <_calloc_r+0x12>
  108621. 802d244: 462a mov r2, r5
  108622. 802d246: 4621 mov r1, r4
  108623. 802d248: f7fd fca2 bl 802ab90 <memset>
  108624. 802d24c: e7f5 b.n 802d23a <_calloc_r+0x14>
  108625. 0802d24e <_raise_r>:
  108626. 802d24e: 291f cmp r1, #31
  108627. 802d250: b538 push {r3, r4, r5, lr}
  108628. 802d252: 4605 mov r5, r0
  108629. 802d254: 460c mov r4, r1
  108630. 802d256: d904 bls.n 802d262 <_raise_r+0x14>
  108631. 802d258: 2316 movs r3, #22
  108632. 802d25a: 6003 str r3, [r0, #0]
  108633. 802d25c: f04f 30ff mov.w r0, #4294967295 @ 0xffffffff
  108634. 802d260: bd38 pop {r3, r4, r5, pc}
  108635. 802d262: 6bc2 ldr r2, [r0, #60] @ 0x3c
  108636. 802d264: b112 cbz r2, 802d26c <_raise_r+0x1e>
  108637. 802d266: f852 3021 ldr.w r3, [r2, r1, lsl #2]
  108638. 802d26a: b94b cbnz r3, 802d280 <_raise_r+0x32>
  108639. 802d26c: 4628 mov r0, r5
  108640. 802d26e: f000 f831 bl 802d2d4 <_getpid_r>
  108641. 802d272: 4622 mov r2, r4
  108642. 802d274: 4601 mov r1, r0
  108643. 802d276: 4628 mov r0, r5
  108644. 802d278: e8bd 4038 ldmia.w sp!, {r3, r4, r5, lr}
  108645. 802d27c: f000 b818 b.w 802d2b0 <_kill_r>
  108646. 802d280: 2b01 cmp r3, #1
  108647. 802d282: d00a beq.n 802d29a <_raise_r+0x4c>
  108648. 802d284: 1c59 adds r1, r3, #1
  108649. 802d286: d103 bne.n 802d290 <_raise_r+0x42>
  108650. 802d288: 2316 movs r3, #22
  108651. 802d28a: 6003 str r3, [r0, #0]
  108652. 802d28c: 2001 movs r0, #1
  108653. 802d28e: e7e7 b.n 802d260 <_raise_r+0x12>
  108654. 802d290: 2100 movs r1, #0
  108655. 802d292: f842 1024 str.w r1, [r2, r4, lsl #2]
  108656. 802d296: 4620 mov r0, r4
  108657. 802d298: 4798 blx r3
  108658. 802d29a: 2000 movs r0, #0
  108659. 802d29c: e7e0 b.n 802d260 <_raise_r+0x12>
  108660. ...
  108661. 0802d2a0 <raise>:
  108662. 802d2a0: 4b02 ldr r3, [pc, #8] @ (802d2ac <raise+0xc>)
  108663. 802d2a2: 4601 mov r1, r0
  108664. 802d2a4: 6818 ldr r0, [r3, #0]
  108665. 802d2a6: f7ff bfd2 b.w 802d24e <_raise_r>
  108666. 802d2aa: bf00 nop
  108667. 802d2ac: 240001d4 .word 0x240001d4
  108668. 0802d2b0 <_kill_r>:
  108669. 802d2b0: b538 push {r3, r4, r5, lr}
  108670. 802d2b2: 4d07 ldr r5, [pc, #28] @ (802d2d0 <_kill_r+0x20>)
  108671. 802d2b4: 2300 movs r3, #0
  108672. 802d2b6: 4604 mov r4, r0
  108673. 802d2b8: 4608 mov r0, r1
  108674. 802d2ba: 4611 mov r1, r2
  108675. 802d2bc: 602b str r3, [r5, #0]
  108676. 802d2be: f7d6 ff6d bl 800419c <_kill>
  108677. 802d2c2: 1c43 adds r3, r0, #1
  108678. 802d2c4: d102 bne.n 802d2cc <_kill_r+0x1c>
  108679. 802d2c6: 682b ldr r3, [r5, #0]
  108680. 802d2c8: b103 cbz r3, 802d2cc <_kill_r+0x1c>
  108681. 802d2ca: 6023 str r3, [r4, #0]
  108682. 802d2cc: bd38 pop {r3, r4, r5, pc}
  108683. 802d2ce: bf00 nop
  108684. 802d2d0: 2402b260 .word 0x2402b260
  108685. 0802d2d4 <_getpid_r>:
  108686. 802d2d4: f7d6 bf5a b.w 800418c <_getpid>
  108687. 0802d2d8 <_init>:
  108688. 802d2d8: b5f8 push {r3, r4, r5, r6, r7, lr}
  108689. 802d2da: bf00 nop
  108690. 802d2dc: bcf8 pop {r3, r4, r5, r6, r7}
  108691. 802d2de: bc08 pop {r3}
  108692. 802d2e0: 469e mov lr, r3
  108693. 802d2e2: 4770 bx lr
  108694. 0802d2e4 <_fini>:
  108695. 802d2e4: b5f8 push {r3, r4, r5, r6, r7, lr}
  108696. 802d2e6: bf00 nop
  108697. 802d2e8: bcf8 pop {r3, r4, r5, r6, r7}
  108698. 802d2ea: bc08 pop {r3}
  108699. 802d2ec: 469e mov lr, r3
  108700. 802d2ee: 4770 bx lr